--- /srv/rebuilderd/tmp/rebuilderdqH7oHM/inputs/libflame1t64_5.2.0-5.1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdqH7oHM/out/libflame1t64_5.2.0-5.1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2024-02-28 12:00:57.000000 debian-binary │ --rw-r--r-- 0 0 0 14832 2024-02-28 12:00:57.000000 control.tar.xz │ --rw-r--r-- 0 0 0 2345120 2024-02-28 12:00:57.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 14848 2024-02-28 12:00:57.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 2346584 2024-02-28 12:00:57.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,12 +1,12 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/lib/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/lib/arm-linux-gnueabihf/ │ │ │ --rw-r--r-- 0 root (0) root (0) 6881584 2024-02-28 12:00:57.000000 ./usr/lib/arm-linux-gnueabihf/libflame.so.1.0.0 │ │ │ +-rw-r--r-- 0 root (0) root (0) 6881592 2024-02-28 12:00:57.000000 ./usr/lib/arm-linux-gnueabihf/libflame.so.1.0.0 │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/share/doc/libflame1t64/ │ │ │ -rw-r--r-- 0 root (0) root (0) 545 2024-02-28 12:00:57.000000 ./usr/share/doc/libflame1t64/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 4763 2019-08-09 18:12:20.000000 ./usr/share/doc/libflame1t64/changelog.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 7463 2022-10-25 16:39:29.000000 ./usr/share/doc/libflame1t64/copyright │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-02-28 12:00:57.000000 ./usr/share/lintian/ │ │ ├── ./usr/lib/arm-linux-gnueabihf/libflame.so.1.0.0 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: DYN (Shared object file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x0 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 6880624 (bytes into file) │ │ │ │ + Start of section headers: 6880632 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 6 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 24 │ │ │ │ Section header string table index: 23 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,16 +1,16 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Shared object file) │ │ │ │ Entry point 0x0 │ │ │ │ There are 6 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x685500 0x685500 R E 0x1000 │ │ │ │ - LOAD 0x686004 0x00686004 0x00686004 0x09c2b 0x1559c RW 0x1000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x6854e8 0x6854e8 R E 0x1000 │ │ │ │ + LOAD 0x686004 0x00686004 0x00686004 0x09c33 0x155a4 RW 0x1000 │ │ │ │ DYNAMIC 0x68600c 0x0068600c 0x0068600c 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x0000f4 0x000000f4 0x000000f4 0x00024 0x00024 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x686004 0x00686004 0x00686004 0x05ffc 0x05ffc R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,33 +1,33 @@ │ │ │ │ -There are 24 section headers, starting at offset 0x68fd70: │ │ │ │ +There are 24 section headers, starting at offset 0x68fd78: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .note.gnu.build-id NOTE 000000f4 0000f4 000024 00 A 0 0 4 │ │ │ │ [ 2] .gnu.hash GNU_HASH 00000118 000118 00ce3c 04 A 3 0 4 │ │ │ │ [ 3] .dynsym DYNSYM 0000cf54 00cf54 01c710 10 A 4 3 4 │ │ │ │ [ 4] .dynstr STRTAB 00029664 029664 01e0b1 00 A 0 0 1 │ │ │ │ [ 5] .gnu.version VERSYM 00047716 047716 0038e2 02 A 3 0 2 │ │ │ │ [ 6] .gnu.version_r VERNEED 0004aff8 04aff8 000090 00 A 4 3 4 │ │ │ │ [ 7] .rel.dyn REL 0004b088 04b088 0010d0 08 A 3 0 4 │ │ │ │ [ 8] .rel.plt REL 0004c158 04c158 00ae40 08 AI 3 18 4 │ │ │ │ [ 9] .init PROGBITS 00056f98 056f98 00000c 00 AX 0 0 4 │ │ │ │ [10] .plt PROGBITS 00056fa4 056fa4 01084c 04 AX 0 0 4 │ │ │ │ - [11] .text PROGBITS 000677f0 0677f0 60fda0 00 AX 0 0 8 │ │ │ │ - [12] .fini PROGBITS 00677590 677590 000008 00 AX 0 0 4 │ │ │ │ - [13] .rodata PROGBITS 00677598 677598 00df64 00 A 0 0 8 │ │ │ │ - [14] .eh_frame PROGBITS 006854fc 6854fc 000004 00 A 0 0 4 │ │ │ │ + [11] .text PROGBITS 000677f0 0677f0 60fd88 00 AX 0 0 8 │ │ │ │ + [12] .fini PROGBITS 00677578 677578 000008 00 AX 0 0 4 │ │ │ │ + [13] .rodata PROGBITS 00677580 677580 00df64 00 A 0 0 8 │ │ │ │ + [14] .eh_frame PROGBITS 006854e4 6854e4 000004 00 A 0 0 4 │ │ │ │ [15] .init_array INIT_ARRAY 00686004 686004 000004 04 WA 0 0 4 │ │ │ │ [16] .fini_array FINI_ARRAY 00686008 686008 000004 04 WA 0 0 4 │ │ │ │ [17] .dynamic DYNAMIC 0068600c 68600c 000108 08 WA 4 0 4 │ │ │ │ [18] .got PROGBITS 00686114 686114 005eec 04 WA 0 0 4 │ │ │ │ - [19] .data PROGBITS 0068c000 68c000 003c2f 00 WA 0 0 8 │ │ │ │ - [20] .bss NOBITS 0068fc30 68fc2f 00b970 00 WA 0 0 8 │ │ │ │ - [21] .ARM.attributes ARM_ATTRIBUTES 00000000 68fc2f 000031 00 0 0 1 │ │ │ │ - [22] .gnu_debuglink PROGBITS 00000000 68fc60 000034 00 0 0 4 │ │ │ │ - [23] .shstrtab STRTAB 00000000 68fc94 0000da 00 0 0 1 │ │ │ │ + [19] .data PROGBITS 0068c000 68c000 003c37 00 WA 0 0 8 │ │ │ │ + [20] .bss NOBITS 0068fc38 68fc37 00b970 00 WA 0 0 8 │ │ │ │ + [21] .ARM.attributes ARM_ATTRIBUTES 00000000 68fc37 000031 00 0 0 1 │ │ │ │ + [22] .gnu_debuglink PROGBITS 00000000 68fc68 000034 00 0 0 4 │ │ │ │ + [23] .shstrtab STRTAB 00000000 68fc9c 0000da 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -109,16 +109,16 @@ │ │ │ │ 105: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ 106: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (2) │ │ │ │ 107: 00000000 0 FUNC GLOBAL DEFAULT UND omp_init_lock@OMP_3.0 (4) │ │ │ │ 108: 00000000 0 NOTYPE GLOBAL DEFAULT UND sspr2_ │ │ │ │ 109: 00000000 0 FUNC GLOBAL DEFAULT UND clearerr@GLIBC_2.4 (2) │ │ │ │ 110: 00000000 0 NOTYPE GLOBAL DEFAULT UND ztrsv_ │ │ │ │ 111: 00000000 0 NOTYPE GLOBAL DEFAULT UND cgeru_ │ │ │ │ - 112: 00000000 0 NOTYPE GLOBAL DEFAULT UND dscal_ │ │ │ │ - 113: 00000000 0 NOTYPE GLOBAL DEFAULT UND dgbmv_ │ │ │ │ + 112: 00000000 0 NOTYPE GLOBAL DEFAULT UND dgbmv_ │ │ │ │ + 113: 00000000 0 NOTYPE GLOBAL DEFAULT UND dscal_ │ │ │ │ 114: 00000000 0 NOTYPE GLOBAL DEFAULT UND chpr_ │ │ │ │ 115: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (5) │ │ │ │ 116: 00000000 0 NOTYPE GLOBAL DEFAULT UND zdscal_ │ │ │ │ 117: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (2) │ │ │ │ 118: 00000000 0 NOTYPE GLOBAL DEFAULT UND strmm_ │ │ │ │ 119: 00000000 0 FUNC GLOBAL DEFAULT UND strtol@GLIBC_2.4 (2) │ │ │ │ 120: 00000000 0 FUNC GLOBAL DEFAULT UND fseeko64@GLIBC_2.4 (2) │ │ │ │ @@ -231,7054 +231,7054 @@ │ │ │ │ 227: 00000000 0 FUNC WEAK DEFAULT UND __cxa_finalize@GLIBC_2.4 (2) │ │ │ │ 228: 00000000 0 NOTYPE GLOBAL DEFAULT UND ssyrk_ │ │ │ │ 229: 00000000 0 NOTYPE GLOBAL DEFAULT UND srotm_ │ │ │ │ 230: 00000000 0 NOTYPE GLOBAL DEFAULT UND drot_ │ │ │ │ 231: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (2) │ │ │ │ 232: 00000000 0 NOTYPE GLOBAL DEFAULT UND ztbmv_ │ │ │ │ 233: 000de779 1452 FUNC GLOBAL DEFAULT 11 clahrd_ │ │ │ │ - 234: 0007c1c9 300 FUNC GLOBAL DEFAULT 11 dgelqf_check │ │ │ │ - 235: 004fdd6d 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var4 │ │ │ │ - 236: 00125165 964 FUNC GLOBAL DEFAULT 11 csyr_ │ │ │ │ - 237: 00693590 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op │ │ │ │ - 238: 003e5a11 212 FUNC GLOBAL DEFAULT 11 FLA_Sylv_internal_check │ │ │ │ - 239: 003aec01 32 FUNC GLOBAL DEFAULT 11 r_sqrt │ │ │ │ - 240: 00360da9 3304 FUNC GLOBAL DEFAULT 11 zpstrf_ │ │ │ │ - 241: 0009f5f1 5780 FUNC GLOBAL DEFAULT 11 cgelss_ │ │ │ │ - 242: 00419e85 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_task │ │ │ │ - 243: 0052ae1d 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var1 │ │ │ │ - 244: 0006ae25 368 FUNC GLOBAL DEFAULT 11 zgetf2_ │ │ │ │ - 245: 003e3391 188 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_check │ │ │ │ - 246: 003f9cb1 242 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x1_to_2x1 │ │ │ │ - 247: 0052b2a1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var2 │ │ │ │ - 248: 00529d89 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var3 │ │ │ │ - 249: 002d78ad 1436 FUNC GLOBAL DEFAULT 11 zgees_ │ │ │ │ - 250: 003b97e5 240 FUNC GLOBAL DEFAULT 11 bl1_csscalm │ │ │ │ - 251: 00529f2d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var4 │ │ │ │ - 252: 006935fc 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_bp │ │ │ │ - 253: 000a9711 752 FUNC GLOBAL DEFAULT 11 cgtsvx_ │ │ │ │ - 254: 004289ed 124 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_copy_task │ │ │ │ - 255: 004118b5 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opc │ │ │ │ - 256: 003f1e3d 564 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_helper │ │ │ │ - 257: 0023ae89 1544 FUNC GLOBAL DEFAULT 11 sla_syrcond_ │ │ │ │ - 258: 00411609 350 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opd │ │ │ │ - 259: 00076159 220 FUNC GLOBAL DEFAULT 11 spotf2_ │ │ │ │ - 260: 00427df1 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_task │ │ │ │ - 261: 003b9381 70 FUNC GLOBAL DEFAULT 11 bl1_csscalv │ │ │ │ - 262: 00562671 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var1 │ │ │ │ - 263: 00562ab9 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var2 │ │ │ │ - 264: 00562fc1 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var3 │ │ │ │ - 265: 003f5fcd 134 FUNC GLOBAL DEFAULT 11 FLA_adjust_strides │ │ │ │ - 266: 003eaecd 96 FUNC GLOBAL DEFAULT 11 FLASH_Syrk_cntl_finalize │ │ │ │ - 267: 0049d431 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh │ │ │ │ - 268: 003ddc69 556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_check │ │ │ │ - 269: 00563589 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var4 │ │ │ │ - 270: 0038a371 1224 FUNC GLOBAL DEFAULT 11 zunbdb6_ │ │ │ │ + 234: 0007c131 300 FUNC GLOBAL DEFAULT 11 dgelqf_check │ │ │ │ + 235: 004fdd51 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var4 │ │ │ │ + 236: 00125389 964 FUNC GLOBAL DEFAULT 11 csyr_ │ │ │ │ + 237: 00693598 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op │ │ │ │ + 238: 003e5a19 212 FUNC GLOBAL DEFAULT 11 FLA_Sylv_internal_check │ │ │ │ + 239: 003aead1 32 FUNC GLOBAL DEFAULT 11 r_sqrt │ │ │ │ + 240: 00360d91 3304 FUNC GLOBAL DEFAULT 11 zpstrf_ │ │ │ │ + 241: 0009cc7d 5780 FUNC GLOBAL DEFAULT 11 cgelss_ │ │ │ │ + 242: 00419e8d 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_task │ │ │ │ + 243: 0052aab9 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var1 │ │ │ │ + 244: 0006bde9 368 FUNC GLOBAL DEFAULT 11 zgetf2_ │ │ │ │ + 245: 003e3399 188 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_check │ │ │ │ + 246: 003f9cb9 242 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x1_to_2x1 │ │ │ │ + 247: 0052af3d 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var2 │ │ │ │ + 248: 0052b3b9 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var3 │ │ │ │ + 249: 002d787d 1436 FUNC GLOBAL DEFAULT 11 zgees_ │ │ │ │ + 250: 003b97f5 240 FUNC GLOBAL DEFAULT 11 bl1_csscalm │ │ │ │ + 251: 0052b55d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_blk_var4 │ │ │ │ + 252: 00693604 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_bp │ │ │ │ + 253: 000aad25 752 FUNC GLOBAL DEFAULT 11 cgtsvx_ │ │ │ │ + 254: 004289f5 124 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_copy_task │ │ │ │ + 255: 00411a51 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opc │ │ │ │ + 256: 003f1e45 564 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_helper │ │ │ │ + 257: 0023e649 1544 FUNC GLOBAL DEFAULT 11 sla_syrcond_ │ │ │ │ + 258: 004117a5 350 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opd │ │ │ │ + 259: 000762ad 220 FUNC GLOBAL DEFAULT 11 spotf2_ │ │ │ │ + 260: 0042838d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_task │ │ │ │ + 261: 003b9431 70 FUNC GLOBAL DEFAULT 11 bl1_csscalv │ │ │ │ + 262: 00562659 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var1 │ │ │ │ + 263: 00562aa1 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var2 │ │ │ │ + 264: 00562fa9 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var3 │ │ │ │ + 265: 003f5fd5 134 FUNC GLOBAL DEFAULT 11 FLA_adjust_strides │ │ │ │ + 266: 003eada9 96 FUNC GLOBAL DEFAULT 11 FLASH_Syrk_cntl_finalize │ │ │ │ + 267: 0049d415 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh │ │ │ │ + 268: 003ddb25 556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_check │ │ │ │ + 269: 00563b4d 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opc_var4 │ │ │ │ + 270: 0038c4e9 1224 FUNC GLOBAL DEFAULT 11 zunbdb6_ │ │ │ │ 271: 001f95e1 1204 FUNC GLOBAL DEFAULT 11 dtpqrt2_ │ │ │ │ - 272: 003d07a1 18 FUNC GLOBAL DEFAULT 11 bl1_dinvert2s │ │ │ │ - 273: 00693530 4 OBJECT GLOBAL DEFAULT 20 flash_scal_bsize │ │ │ │ - 274: 005c0e01 412 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_ops_var1 │ │ │ │ - 275: 00111ec5 1860 FUNC GLOBAL DEFAULT 11 cpftrf_ │ │ │ │ - 276: 0041a4fd 1468 FUNC GLOBAL DEFAULT 11 FLA_Gemvc_external │ │ │ │ - 277: 0049d8ad 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_un │ │ │ │ - 278: 003ae741 62 FUNC GLOBAL DEFAULT 11 r_nint │ │ │ │ - 279: 003efc91 372 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_length │ │ │ │ - 280: 0038d8d1 1240 FUNC GLOBAL DEFAULT 11 zungbr_ │ │ │ │ - 281: 003b0979 44 FUNC GLOBAL DEFAULT 11 e_wsle │ │ │ │ - 282: 00568199 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var1 │ │ │ │ - 283: 006935a8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm │ │ │ │ - 284: 00411379 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_ops │ │ │ │ - 285: 005685e1 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var2 │ │ │ │ - 286: 00295ec5 600 FUNC GLOBAL DEFAULT 11 sspgv_ │ │ │ │ - 287: 00568ae9 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var3 │ │ │ │ - 288: 005690a9 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var4 │ │ │ │ - 289: 003f807d 22 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type_combination │ │ │ │ - 290: 00387471 4016 FUNC GLOBAL DEFAULT 11 ztrsyl_ │ │ │ │ - 291: 003e7f7d 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_gemm_obj_create │ │ │ │ - 292: 004b51d9 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var1 │ │ │ │ - 293: 00352159 2224 FUNC GLOBAL DEFAULT 11 zpbsvx_ │ │ │ │ + 272: 003d07a9 18 FUNC GLOBAL DEFAULT 11 bl1_dinvert2s │ │ │ │ + 273: 0069354c 4 OBJECT GLOBAL DEFAULT 20 flash_scal_bsize │ │ │ │ + 274: 005c1655 412 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_ops_var1 │ │ │ │ + 275: 00111809 1860 FUNC GLOBAL DEFAULT 11 cpftrf_ │ │ │ │ + 276: 0041a505 1468 FUNC GLOBAL DEFAULT 11 FLA_Gemvc_external │ │ │ │ + 277: 0049d891 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_un │ │ │ │ + 278: 003ae73d 62 FUNC GLOBAL DEFAULT 11 r_nint │ │ │ │ + 279: 003efc99 372 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_length │ │ │ │ + 280: 0038d8c9 1240 FUNC GLOBAL DEFAULT 11 zungbr_ │ │ │ │ + 281: 003b0c61 44 FUNC GLOBAL DEFAULT 11 e_wsle │ │ │ │ + 282: 00568181 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var1 │ │ │ │ + 283: 006935b0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm │ │ │ │ + 284: 00411515 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_ops │ │ │ │ + 285: 005685c9 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var2 │ │ │ │ + 286: 00295ea5 600 FUNC GLOBAL DEFAULT 11 sspgv_ │ │ │ │ + 287: 00568ad1 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var3 │ │ │ │ + 288: 00569671 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opc_var4 │ │ │ │ + 289: 003f914d 22 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type_combination │ │ │ │ + 290: 0038a129 4016 FUNC GLOBAL DEFAULT 11 ztrsyl_ │ │ │ │ + 291: 003e7f85 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_gemm_obj_create │ │ │ │ + 292: 004b51bd 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var1 │ │ │ │ + 293: 00352359 2224 FUNC GLOBAL DEFAULT 11 zpbsvx_ │ │ │ │ 294: 00231ac1 6 FUNC GLOBAL DEFAULT 11 sisnan_ │ │ │ │ - 295: 004b572d 1408 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var2 │ │ │ │ - 296: 003f7d81 48 FUNC GLOBAL DEFAULT 11 FLA_Check_error_level_set │ │ │ │ - 297: 004258f9 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_apply_U_external │ │ │ │ - 298: 003ad1b9 64 FUNC GLOBAL DEFAULT 11 c_div │ │ │ │ - 299: 003f20a1 54 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_ext │ │ │ │ - 300: 004b61e5 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var3 │ │ │ │ - 301: 00411b45 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opz │ │ │ │ - 302: 004b5cad 1336 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var4 │ │ │ │ - 303: 001540d9 988 FUNC GLOBAL DEFAULT 11 ddisna_ │ │ │ │ - 304: 006153fd 3136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var10 │ │ │ │ - 305: 004b6739 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var5 │ │ │ │ - 306: 0061603d 3088 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var11 │ │ │ │ - 307: 004b6c8d 1424 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var6 │ │ │ │ - 308: 00617551 3108 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var12 │ │ │ │ - 309: 00412871 1044 FUNC GLOBAL DEFAULT 11 FLA_Axpy_external │ │ │ │ - 310: 00618c95 3144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var13 │ │ │ │ - 311: 00423aad 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_task │ │ │ │ - 312: 00570025 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var1 │ │ │ │ - 313: 004b721d 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var7 │ │ │ │ - 314: 004b79d5 1336 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var8 │ │ │ │ - 315: 00618175 2848 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var14 │ │ │ │ - 316: 00570779 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var2 │ │ │ │ - 317: 00571031 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var3 │ │ │ │ - 318: 003e0f95 424 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_real_diagonals_check │ │ │ │ - 319: 004b7771 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var9 │ │ │ │ - 320: 00531ff9 796 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_ops_var1 │ │ │ │ - 321: 00616c4d 1156 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var15 │ │ │ │ - 322: 00533331 40 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_ops_var2 │ │ │ │ - 323: 006170d1 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var16 │ │ │ │ - 324: 0062ff59 244 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opc_var1 │ │ │ │ - 325: 00298375 572 FUNC GLOBAL DEFAULT 11 sspsvx_ │ │ │ │ - 326: 003ce301 202 FUNC GLOBAL DEFAULT 11 bl1_dapdiagmv │ │ │ │ - 327: 006198dd 1192 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var17 │ │ │ │ - 328: 0054b2fd 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opz_var1 │ │ │ │ - 329: 004015f5 526 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_parallel_function │ │ │ │ - 330: 0051521d 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var1 │ │ │ │ - 331: 00619d85 1128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var18 │ │ │ │ - 332: 00515a01 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var2 │ │ │ │ - 333: 0051568d 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var3 │ │ │ │ - 334: 00515845 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var4 │ │ │ │ - 335: 002192fd 8372 FUNC GLOBAL DEFAULT 11 sbbcsd_ │ │ │ │ - 336: 003b6879 128 FUNC GLOBAL DEFAULT 11 bl1_caxpyv │ │ │ │ - 337: 0043ef45 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var1 │ │ │ │ - 338: 0024ff8d 2956 FUNC GLOBAL DEFAULT 11 slaexc_ │ │ │ │ - 339: 0042d6b1 160 FUNC GLOBAL DEFAULT 11 FLASH_Copy │ │ │ │ - 340: 003ff571 804 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_logarithmic_dist │ │ │ │ - 341: 0043f7c9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var2 │ │ │ │ - 342: 001db019 2016 FUNC GLOBAL DEFAULT 11 dspevx_ │ │ │ │ - 343: 0043fa69 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var3 │ │ │ │ - 344: 003b4351 164 FUNC GLOBAL DEFAULT 11 bl1_zaxpysv │ │ │ │ - 345: 0043fd15 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var4 │ │ │ │ - 346: 0029ca09 1760 FUNC GLOBAL DEFAULT 11 sstein_ │ │ │ │ - 347: 00440259 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var5 │ │ │ │ - 348: 00657ca1 284 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT │ │ │ │ - 349: 0043ffc5 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var6 │ │ │ │ - 350: 00152719 1616 FUNC GLOBAL DEFAULT 11 cunmrq_ │ │ │ │ - 351: 003b8aa9 174 FUNC GLOBAL DEFAULT 11 bl1_czcopyv │ │ │ │ - 352: 0051c7d9 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var1 │ │ │ │ - 353: 00690a80 8 OBJECT GLOBAL DEFAULT 20 f__cursor │ │ │ │ - 354: 0051cc45 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var2 │ │ │ │ - 355: 003e28b9 376 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_internal_check │ │ │ │ - 356: 003efb49 216 FUNC GLOBAL DEFAULT 11 FLASH_Shift_diag │ │ │ │ - 357: 000b6c91 2500 FUNC GLOBAL DEFAULT 11 cheevx_ │ │ │ │ - 358: 0051c465 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var3 │ │ │ │ + 295: 004b5711 1408 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var2 │ │ │ │ + 296: 003f8e51 48 FUNC GLOBAL DEFAULT 11 FLA_Check_error_level_set │ │ │ │ + 297: 00425901 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_apply_U_external │ │ │ │ + 298: 003ae1d1 64 FUNC GLOBAL DEFAULT 11 c_div │ │ │ │ + 299: 003f20a9 54 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_ext │ │ │ │ + 300: 004b5c91 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var3 │ │ │ │ + 301: 00411ce1 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_f_opz │ │ │ │ + 302: 004b61e5 1336 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var4 │ │ │ │ + 303: 00153a9d 988 FUNC GLOBAL DEFAULT 11 ddisna_ │ │ │ │ + 304: 00615869 3136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var10 │ │ │ │ + 305: 004b671d 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var5 │ │ │ │ + 306: 006164a9 3088 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var11 │ │ │ │ + 307: 004b6c71 1424 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var6 │ │ │ │ + 308: 00617539 3108 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var12 │ │ │ │ + 309: 00412c51 1044 FUNC GLOBAL DEFAULT 11 FLA_Axpy_external │ │ │ │ + 310: 00618c7d 3144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var13 │ │ │ │ + 311: 00423dc1 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_task │ │ │ │ + 312: 0057000d 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var1 │ │ │ │ + 313: 004b7201 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var7 │ │ │ │ + 314: 004b7755 1336 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var8 │ │ │ │ + 315: 0061815d 2848 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var14 │ │ │ │ + 316: 00570499 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var2 │ │ │ │ + 317: 00571011 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opd_var3 │ │ │ │ + 318: 003e10f5 424 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_real_diagonals_check │ │ │ │ + 319: 004b7c8d 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var9 │ │ │ │ + 320: 00531e49 796 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_ops_var1 │ │ │ │ + 321: 006153e5 1156 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var15 │ │ │ │ + 322: 00533181 40 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_ops_var2 │ │ │ │ + 323: 006170b9 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var16 │ │ │ │ + 324: 0062f865 244 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opc_var1 │ │ │ │ + 325: 00298355 572 FUNC GLOBAL DEFAULT 11 sspsvx_ │ │ │ │ + 326: 003ce1c9 202 FUNC GLOBAL DEFAULT 11 bl1_dapdiagmv │ │ │ │ + 327: 006198c5 1192 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var17 │ │ │ │ + 328: 0054a65d 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opz_var1 │ │ │ │ + 329: 00401435 526 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_parallel_function │ │ │ │ + 330: 005153bd 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var1 │ │ │ │ + 331: 00619d6d 1128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var18 │ │ │ │ + 332: 005159e5 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var2 │ │ │ │ + 333: 0051582d 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var3 │ │ │ │ + 334: 00515201 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_blk_var4 │ │ │ │ + 335: 002185f9 8372 FUNC GLOBAL DEFAULT 11 sbbcsd_ │ │ │ │ + 336: 003b5d51 128 FUNC GLOBAL DEFAULT 11 bl1_caxpyv │ │ │ │ + 337: 0043f531 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var1 │ │ │ │ + 338: 0024e6ad 2956 FUNC GLOBAL DEFAULT 11 slaexc_ │ │ │ │ + 339: 0042cdcd 160 FUNC GLOBAL DEFAULT 11 FLASH_Copy │ │ │ │ + 340: 003ff815 804 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_logarithmic_dist │ │ │ │ + 341: 0043f7d1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var2 │ │ │ │ + 342: 001db021 2016 FUNC GLOBAL DEFAULT 11 dspevx_ │ │ │ │ + 343: 0043ffb5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var3 │ │ │ │ + 344: 003b5ba5 164 FUNC GLOBAL DEFAULT 11 bl1_zaxpysv │ │ │ │ + 345: 0043fa71 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var4 │ │ │ │ + 346: 0029c6c5 1760 FUNC GLOBAL DEFAULT 11 sstein_ │ │ │ │ + 347: 0043fd21 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var5 │ │ │ │ + 348: 006580a9 284 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT │ │ │ │ + 349: 00440789 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_unb_var6 │ │ │ │ + 350: 00152a9d 1616 FUNC GLOBAL DEFAULT 11 cunmrq_ │ │ │ │ + 351: 003b8ab9 174 FUNC GLOBAL DEFAULT 11 bl1_czcopyv │ │ │ │ + 352: 0051c7bd 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var1 │ │ │ │ + 353: 00690a88 8 OBJECT GLOBAL DEFAULT 20 f__cursor │ │ │ │ + 354: 0051cc29 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var2 │ │ │ │ + 355: 003e28c1 376 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_internal_check │ │ │ │ + 356: 003efb51 216 FUNC GLOBAL DEFAULT 11 FLASH_Shift_diag │ │ │ │ + 357: 000b5749 2500 FUNC GLOBAL DEFAULT 11 cheevx_ │ │ │ │ + 358: 0051c605 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var3 │ │ │ │ 359: 00077051 408 FUNC GLOBAL DEFAULT 11 cgehrd_check │ │ │ │ - 360: 003e7ddd 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trsv_obj_create │ │ │ │ - 361: 0051c61d 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var4 │ │ │ │ - 362: 0011c9f9 264 FUNC GLOBAL DEFAULT 11 cspsv_ │ │ │ │ - 363: 003b9c21 212 FUNC GLOBAL DEFAULT 11 bl1_sscalmr │ │ │ │ - 364: 00417b39 1076 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc_external │ │ │ │ - 365: 003aff3d 60 FUNC GLOBAL DEFAULT 11 b_char │ │ │ │ - 366: 003ecf19 68 FUNC GLOBAL DEFAULT 11 FLASH_Chol_cntl_finalize │ │ │ │ - 367: 00386399 1006 FUNC GLOBAL DEFAULT 11 ztzrzf_ │ │ │ │ - 368: 003d8309 212 FUNC GLOBAL DEFAULT 11 FLA_Scal_elemwise_check │ │ │ │ - 369: 003b7bc1 364 FUNC GLOBAL DEFAULT 11 bl1_cdot_in │ │ │ │ - 370: 00433139 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var1 │ │ │ │ - 371: 00606435 428 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opd_var1 │ │ │ │ - 372: 00433365 552 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var2 │ │ │ │ - 373: 0054edd9 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opz_var1 │ │ │ │ - 374: 0043358d 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var3 │ │ │ │ - 375: 0054fd3d 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opz_var2 │ │ │ │ - 376: 0055d18d 368 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ - 377: 00433869 564 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var4 │ │ │ │ - 378: 0013c721 360 FUNC GLOBAL DEFAULT 11 ctpttr_ │ │ │ │ - 379: 00419939 76 FUNC GLOBAL DEFAULT 11 FLA_Copy_task │ │ │ │ - 380: 003b1381 38 FUNC GLOBAL DEFAULT 11 bl1_casum │ │ │ │ - 381: 0052dfb9 530 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max │ │ │ │ - 382: 00632805 548 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc │ │ │ │ - 383: 003cf355 112 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigmr │ │ │ │ - 384: 002fb679 1412 FUNC GLOBAL DEFAULT 11 zhetd2_ │ │ │ │ - 385: 0016238d 1528 FUNC GLOBAL DEFAULT 11 dgehrd_ │ │ │ │ - 386: 003d25c5 212 FUNC GLOBAL DEFAULT 11 bl1_isetm │ │ │ │ - 387: 003c881d 156 FUNC GLOBAL DEFAULT 11 bl1_zsymm_blas │ │ │ │ - 388: 003edb6d 116 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_check │ │ │ │ - 389: 003ae3dd 4 FUNC GLOBAL DEFAULT 11 i_len │ │ │ │ - 390: 006938bc 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_cntl │ │ │ │ - 391: 003ebfc1 68 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_cntl_finalize │ │ │ │ - 392: 00374765 2152 FUNC GLOBAL DEFAULT 11 ztgex2_ │ │ │ │ - 393: 0014de51 1048 FUNC GLOBAL DEFAULT 11 cunm2r_ │ │ │ │ - 394: 003ec5c5 68 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_cntl_finalize │ │ │ │ - 395: 0055d971 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_ops_var1 │ │ │ │ - 396: 003f2491 142 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat │ │ │ │ + 360: 003e7b1d 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trsv_obj_create │ │ │ │ + 361: 0051c449 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_blk_var4 │ │ │ │ + 362: 0011c9f1 264 FUNC GLOBAL DEFAULT 11 cspsv_ │ │ │ │ + 363: 003bb6c5 212 FUNC GLOBAL DEFAULT 11 bl1_sscalmr │ │ │ │ + 364: 0041844d 1076 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc_external │ │ │ │ + 365: 003aff4d 60 FUNC GLOBAL DEFAULT 11 b_char │ │ │ │ + 366: 003ecf21 68 FUNC GLOBAL DEFAULT 11 FLASH_Chol_cntl_finalize │ │ │ │ + 367: 00387079 1006 FUNC GLOBAL DEFAULT 11 ztzrzf_ │ │ │ │ + 368: 003d8311 212 FUNC GLOBAL DEFAULT 11 FLA_Scal_elemwise_check │ │ │ │ + 369: 003b7959 364 FUNC GLOBAL DEFAULT 11 bl1_cdot_in │ │ │ │ + 370: 00433141 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var1 │ │ │ │ + 371: 006056a9 428 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opd_var1 │ │ │ │ + 372: 0043359d 552 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var2 │ │ │ │ + 373: 0054e975 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opz_var1 │ │ │ │ + 374: 0043336d 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var3 │ │ │ │ + 375: 0054fa0d 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opz_var2 │ │ │ │ + 376: 0055d175 368 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ + 377: 00433a3d 564 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_blk_var4 │ │ │ │ + 378: 0013c719 360 FUNC GLOBAL DEFAULT 11 ctpttr_ │ │ │ │ + 379: 00419df1 76 FUNC GLOBAL DEFAULT 11 FLA_Copy_task │ │ │ │ + 380: 003b0d7d 38 FUNC GLOBAL DEFAULT 11 bl1_casum │ │ │ │ + 381: 0052df9d 530 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max │ │ │ │ + 382: 006327ed 548 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc │ │ │ │ + 383: 003cf1ad 112 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigmr │ │ │ │ + 384: 002fb649 1412 FUNC GLOBAL DEFAULT 11 zhetd2_ │ │ │ │ + 385: 0015fe55 1528 FUNC GLOBAL DEFAULT 11 dgehrd_ │ │ │ │ + 386: 003d244d 212 FUNC GLOBAL DEFAULT 11 bl1_isetm │ │ │ │ + 387: 003c9a5d 156 FUNC GLOBAL DEFAULT 11 bl1_zsymm_blas │ │ │ │ + 388: 003edbf5 116 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_check │ │ │ │ + 389: 003ae3e9 4 FUNC GLOBAL DEFAULT 11 i_len │ │ │ │ + 390: 006938b4 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_cntl │ │ │ │ + 391: 003ebfc9 68 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_cntl_finalize │ │ │ │ + 392: 00374755 2152 FUNC GLOBAL DEFAULT 11 ztgex2_ │ │ │ │ + 393: 0014e995 1048 FUNC GLOBAL DEFAULT 11 cunm2r_ │ │ │ │ + 394: 003ec5cd 68 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_cntl_finalize │ │ │ │ + 395: 0055d2e5 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_ops_var1 │ │ │ │ + 396: 003f2499 142 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat │ │ │ │ 397: 000d3a49 1424 FUNC GLOBAL DEFAULT 11 cla_gercond_x_ │ │ │ │ - 398: 003d8215 124 FUNC GLOBAL DEFAULT 11 FLA_Random_tri_matrix_check │ │ │ │ - 399: 003fd415 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_num_threads │ │ │ │ - 400: 0012e6b9 740 FUNC GLOBAL DEFAULT 11 ctbtrs_ │ │ │ │ - 401: 003d2445 116 FUNC GLOBAL DEFAULT 11 bl1_isetv │ │ │ │ - 402: 003d9a55 164 FUNC GLOBAL DEFAULT 11 FLA_Copyt_check │ │ │ │ + 398: 003d821d 124 FUNC GLOBAL DEFAULT 11 FLA_Random_tri_matrix_check │ │ │ │ + 399: 003fd74d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_num_threads │ │ │ │ + 400: 0012e6b1 740 FUNC GLOBAL DEFAULT 11 ctbtrs_ │ │ │ │ + 401: 003d29e9 116 FUNC GLOBAL DEFAULT 11 bl1_isetv │ │ │ │ + 402: 003d9a5d 164 FUNC GLOBAL DEFAULT 11 FLA_Copyt_check │ │ │ │ 403: 00096a71 2768 FUNC GLOBAL DEFAULT 11 cgeev_ │ │ │ │ - 404: 006853f8 4 OBJECT GLOBAL DEFAULT 13 fzero │ │ │ │ - 405: 00424351 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_task │ │ │ │ - 406: 001a70b1 2656 FUNC GLOBAL DEFAULT 11 dlar1v_ │ │ │ │ - 407: 001d2315 588 FUNC GLOBAL DEFAULT 11 dppequ_ │ │ │ │ - 408: 003b1ca5 332 FUNC GLOBAL DEFAULT 11 w_ned │ │ │ │ + 404: 006853e0 4 OBJECT GLOBAL DEFAULT 13 fzero │ │ │ │ + 405: 00424359 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_task │ │ │ │ + 406: 001a70a9 2656 FUNC GLOBAL DEFAULT 11 dlar1v_ │ │ │ │ + 407: 001d241d 588 FUNC GLOBAL DEFAULT 11 dppequ_ │ │ │ │ + 408: 003b1c05 332 FUNC GLOBAL DEFAULT 11 w_ned │ │ │ │ 409: 001aa189 6244 FUNC GLOBAL DEFAULT 11 dlaqtr_ │ │ │ │ - 410: 005fac2d 3132 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var10 │ │ │ │ - 411: 006936e8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp_ip │ │ │ │ - 412: 0045c5e5 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var1 │ │ │ │ - 413: 005fb869 3080 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var11 │ │ │ │ - 414: 00360a61 264 FUNC GLOBAL DEFAULT 11 zspsv_ │ │ │ │ - 415: 0045c871 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var2 │ │ │ │ - 416: 0045caf5 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var3 │ │ │ │ - 417: 005fc471 3100 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var12 │ │ │ │ - 418: 00652c21 622 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opi_var1 │ │ │ │ - 419: 0064339d 572 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_unb_var1 │ │ │ │ - 420: 0045cd99 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var4 │ │ │ │ - 421: 0016672d 392 FUNC GLOBAL DEFAULT 11 dgerq2_ │ │ │ │ - 422: 005fd08d 3128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var13 │ │ │ │ - 423: 003a31dd 636 FUNC GLOBAL DEFAULT 11 cung2r_fla │ │ │ │ - 424: 005fdcc5 2816 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var14 │ │ │ │ - 425: 0045d039 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var5 │ │ │ │ - 426: 00551645 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opd_var1 │ │ │ │ - 427: 005fe7c5 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var15 │ │ │ │ - 428: 003cef15 286 FUNC GLOBAL DEFAULT 11 bl1_cewinvscalmt │ │ │ │ - 429: 0045d311 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var6 │ │ │ │ - 430: 00419b09 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_task │ │ │ │ - 431: 005fec3d 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var16 │ │ │ │ - 432: 003c2db9 156 FUNC GLOBAL DEFAULT 11 bl1_chemm_blas │ │ │ │ - 433: 005ff0b5 1188 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var17 │ │ │ │ - 434: 003e8c4d 24 FUNC GLOBAL DEFAULT 11 FLA_Copyr_cntl_finalize │ │ │ │ - 435: 005ff559 1128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var18 │ │ │ │ - 436: 003e35d5 144 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_recover_tau_check │ │ │ │ - 437: 0042669d 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_unb_ext │ │ │ │ - 438: 00693894 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl_mb │ │ │ │ - 439: 000825e1 3792 FUNC GLOBAL DEFAULT 11 sgesdd_check │ │ │ │ - 440: 003e3665 356 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_solve_check │ │ │ │ - 441: 00439335 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc │ │ │ │ - 442: 00534571 880 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var1 │ │ │ │ - 443: 0052f4a9 2546 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opt_var1 │ │ │ │ + 410: 005fa165 3132 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var10 │ │ │ │ + 411: 00693704 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp_ip │ │ │ │ + 412: 0045c381 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var1 │ │ │ │ + 413: 005fb851 3080 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var11 │ │ │ │ + 414: 00360a4d 264 FUNC GLOBAL DEFAULT 11 zspsv_ │ │ │ │ + 415: 0045c879 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var2 │ │ │ │ + 416: 0045cafd 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var3 │ │ │ │ + 417: 005fcd49 3100 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var12 │ │ │ │ + 418: 00652645 622 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opi_var1 │ │ │ │ + 419: 006431fd 572 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_unb_var1 │ │ │ │ + 420: 0045cda1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var4 │ │ │ │ + 421: 00167de5 392 FUNC GLOBAL DEFAULT 11 dgerq2_ │ │ │ │ + 422: 005fe465 3128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var13 │ │ │ │ + 423: 003a3945 636 FUNC GLOBAL DEFAULT 11 cung2r_fla │ │ │ │ + 424: 005fd965 2816 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var14 │ │ │ │ + 425: 0045d041 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var5 │ │ │ │ + 426: 00551625 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opd_var1 │ │ │ │ + 427: 005fc8d1 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var15 │ │ │ │ + 428: 003cec9d 286 FUNC GLOBAL DEFAULT 11 bl1_cewinvscalmt │ │ │ │ + 429: 0045d319 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_blk_var6 │ │ │ │ + 430: 00419ac5 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_task │ │ │ │ + 431: 005fc459 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var16 │ │ │ │ + 432: 003c37f9 156 FUNC GLOBAL DEFAULT 11 bl1_chemm_blas │ │ │ │ + 433: 005ff09d 1188 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var17 │ │ │ │ + 434: 003e8c9d 24 FUNC GLOBAL DEFAULT 11 FLA_Copyr_cntl_finalize │ │ │ │ + 435: 005ff541 1128 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var18 │ │ │ │ + 436: 003e35dd 144 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_recover_tau_check │ │ │ │ + 437: 004266a5 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_unb_ext │ │ │ │ + 438: 006938c4 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl_mb │ │ │ │ + 439: 00082339 3792 FUNC GLOBAL DEFAULT 11 sgesdd_check │ │ │ │ + 440: 003e366d 356 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_solve_check │ │ │ │ + 441: 0043925d 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc │ │ │ │ + 442: 00534551 880 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var1 │ │ │ │ + 443: 0052efa9 2546 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opt_var1 │ │ │ │ 444: 00073f29 1544 FUNC GLOBAL DEFAULT 11 dormtr_ │ │ │ │ - 445: 005348e1 1052 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var2 │ │ │ │ - 446: 003cf56d 604 FUNC GLOBAL DEFAULT 11 bl1_cewinvscalv │ │ │ │ - 447: 00534cfd 900 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var3 │ │ │ │ - 448: 002ea7c9 1724 FUNC GLOBAL DEFAULT 11 zgghrd_ │ │ │ │ - 449: 002acda5 2692 FUNC GLOBAL DEFAULT 11 stbrfs_ │ │ │ │ - 450: 003e9f85 112 FUNC GLOBAL DEFAULT 11 FLA_Symm_cntl_finalize │ │ │ │ - 451: 003b8589 82 FUNC GLOBAL DEFAULT 11 bl1_icopyv │ │ │ │ - 452: 0052baf5 1760 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var1 │ │ │ │ - 453: 006336a1 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_lhfc │ │ │ │ - 454: 0052c1d5 1652 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var2 │ │ │ │ - 455: 0037d561 2764 FUNC GLOBAL DEFAULT 11 ztgsy2_ │ │ │ │ - 456: 0052b71d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var3 │ │ │ │ - 457: 0052b8a5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var4 │ │ │ │ - 458: 00439415 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un │ │ │ │ - 459: 001d5045 1916 FUNC GLOBAL DEFAULT 11 dpstf2_ │ │ │ │ - 460: 006937ec 4 OBJECT GLOBAL DEFAULT 20 fla_chol_var3_bsize │ │ │ │ - 461: 003c0b51 112 FUNC GLOBAL DEFAULT 11 bl1_dsyr_blas │ │ │ │ - 462: 003f80d1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_machval │ │ │ │ - 463: 002d8969 2756 FUNC GLOBAL DEFAULT 11 zgeev_ │ │ │ │ - 464: 0036a6fd 456 FUNC GLOBAL DEFAULT 11 zsysv_rook_ │ │ │ │ - 465: 0006be1d 316 FUNC GLOBAL DEFAULT 11 zhegs2_ │ │ │ │ - 466: 004394f5 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut │ │ │ │ - 467: 003ff249 808 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_linear_dist │ │ │ │ - 468: 003b88a9 98 FUNC GLOBAL DEFAULT 11 bl1_zscopyv │ │ │ │ - 469: 004270ed 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_ext │ │ │ │ - 470: 006938a4 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_nofus │ │ │ │ - 471: 0020c4b1 9520 FUNC GLOBAL DEFAULT 11 dtrevc_ │ │ │ │ - 472: 003d1f9d 42 FUNC GLOBAL DEFAULT 11 bl1_set_dims_with_trans │ │ │ │ - 473: 003f587d 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_evd_type │ │ │ │ - 474: 003f8011 68 FUNC GLOBAL DEFAULT 11 FLA_Check_col_vector │ │ │ │ - 475: 005d8011 672 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l │ │ │ │ - 476: 00270c99 1196 FUNC GLOBAL DEFAULT 11 slasd0_ │ │ │ │ - 477: 003d868d 156 FUNC GLOBAL DEFAULT 11 FLA_Setr_check │ │ │ │ - 478: 0007b469 588 FUNC GLOBAL DEFAULT 11 cunmlq_check │ │ │ │ - 479: 003d08d5 18 FUNC GLOBAL DEFAULT 11 bl1_dinverts │ │ │ │ - 480: 003ce935 52 FUNC GLOBAL DEFAULT 11 bl1_sfree_contigm │ │ │ │ - 481: 003e84a9 78 FUNC GLOBAL DEFAULT 11 FLA_Cntl_sylv_obj_create │ │ │ │ - 482: 003d0ced 64 FUNC GLOBAL DEFAULT 11 bl1_dinvertv │ │ │ │ - 483: 003f5ee1 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_inv │ │ │ │ - 484: 0020b42d 2348 FUNC GLOBAL DEFAULT 11 dtrttf_ │ │ │ │ - 485: 00111811 1716 FUNC GLOBAL DEFAULT 11 cpftri_ │ │ │ │ - 486: 0007802d 172 FUNC GLOBAL DEFAULT 11 cgetrf_check │ │ │ │ - 487: 00184d21 2088 FUNC GLOBAL DEFAULT 11 dlaed0_ │ │ │ │ - 488: 003988d9 1516 FUNC GLOBAL DEFAULT 11 zupmtr_ │ │ │ │ - 489: 005d8341 56 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u │ │ │ │ - 490: 002cb299 2378 FUNC GLOBAL DEFAULT 11 zgbrfs_ │ │ │ │ - 491: 003dba4d 376 FUNC GLOBAL DEFAULT 11 FLA_Her_check │ │ │ │ - 492: 005701a5 220 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var1 │ │ │ │ - 493: 0040b961 1576 FUNC GLOBAL DEFAULT 11 fla_dlamc1 │ │ │ │ - 494: 0065373d 694 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opt_var1 │ │ │ │ - 495: 003bd815 2 FUNC GLOBAL DEFAULT 11 bl1_sscopymrt │ │ │ │ - 496: 0057097d 284 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var2 │ │ │ │ - 497: 005711ad 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var3 │ │ │ │ - 498: 0040bf89 2932 FUNC GLOBAL DEFAULT 11 fla_dlamc2 │ │ │ │ - 499: 00693920 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_var1_bsize │ │ │ │ - 500: 006938ec 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_var3_bsize │ │ │ │ - 501: 0040cafd 52 FUNC GLOBAL DEFAULT 11 fla_dlamc3 │ │ │ │ - 502: 0040cb31 992 FUNC GLOBAL DEFAULT 11 fla_dlamc4 │ │ │ │ - 503: 0040cf11 880 FUNC GLOBAL DEFAULT 11 fla_dlamc5 │ │ │ │ - 504: 00693568 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_cp_bv │ │ │ │ - 505: 00426c99 52 FUNC GLOBAL DEFAULT 11 FLA_Tevd_external │ │ │ │ - 506: 00424115 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_task │ │ │ │ + 445: 005348c1 1052 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var2 │ │ │ │ + 446: 003cf575 604 FUNC GLOBAL DEFAULT 11 bl1_cewinvscalv │ │ │ │ + 447: 00534cdd 900 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_var3 │ │ │ │ + 448: 002ea7a1 1724 FUNC GLOBAL DEFAULT 11 zgghrd_ │ │ │ │ + 449: 002abbcd 2692 FUNC GLOBAL DEFAULT 11 stbrfs_ │ │ │ │ + 450: 003e9f8d 112 FUNC GLOBAL DEFAULT 11 FLA_Symm_cntl_finalize │ │ │ │ + 451: 003b8599 82 FUNC GLOBAL DEFAULT 11 bl1_icopyv │ │ │ │ + 452: 0052c085 1760 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var1 │ │ │ │ + 453: 00633689 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_lhfc │ │ │ │ + 454: 0052ba11 1652 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var2 │ │ │ │ + 455: 0037c5c1 2764 FUNC GLOBAL DEFAULT 11 ztgsy2_ │ │ │ │ + 456: 0052b701 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var3 │ │ │ │ + 457: 0052b889 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_unb_var4 │ │ │ │ + 458: 0043941d 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un │ │ │ │ + 459: 001d4ead 1916 FUNC GLOBAL DEFAULT 11 dpstf2_ │ │ │ │ + 460: 006937f4 4 OBJECT GLOBAL DEFAULT 20 fla_chol_var3_bsize │ │ │ │ + 461: 003c0b61 112 FUNC GLOBAL DEFAULT 11 bl1_dsyr_blas │ │ │ │ + 462: 003f91a1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_machval │ │ │ │ + 463: 002d8939 2756 FUNC GLOBAL DEFAULT 11 zgeev_ │ │ │ │ + 464: 0036b039 456 FUNC GLOBAL DEFAULT 11 zsysv_rook_ │ │ │ │ + 465: 0006b29d 316 FUNC GLOBAL DEFAULT 11 zhegs2_ │ │ │ │ + 466: 004394fd 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut │ │ │ │ + 467: 003fd325 808 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_linear_dist │ │ │ │ + 468: 003b88b9 98 FUNC GLOBAL DEFAULT 11 bl1_zscopyv │ │ │ │ + 469: 00427179 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_ext │ │ │ │ + 470: 0069389c 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_nofus │ │ │ │ + 471: 0020d4b9 9520 FUNC GLOBAL DEFAULT 11 dtrevc_ │ │ │ │ + 472: 003d1fa5 42 FUNC GLOBAL DEFAULT 11 bl1_set_dims_with_trans │ │ │ │ + 473: 003f5885 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_evd_type │ │ │ │ + 474: 003f90e1 68 FUNC GLOBAL DEFAULT 11 FLA_Check_col_vector │ │ │ │ + 475: 005d66f1 672 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l │ │ │ │ + 476: 002715c5 1196 FUNC GLOBAL DEFAULT 11 slasd0_ │ │ │ │ + 477: 003d8695 156 FUNC GLOBAL DEFAULT 11 FLA_Setr_check │ │ │ │ + 478: 0007b46d 588 FUNC GLOBAL DEFAULT 11 cunmlq_check │ │ │ │ + 479: 003d08dd 18 FUNC GLOBAL DEFAULT 11 bl1_dinverts │ │ │ │ + 480: 003ceffd 52 FUNC GLOBAL DEFAULT 11 bl1_sfree_contigm │ │ │ │ + 481: 003e8479 78 FUNC GLOBAL DEFAULT 11 FLA_Cntl_sylv_obj_create │ │ │ │ + 482: 003d0cf5 64 FUNC GLOBAL DEFAULT 11 bl1_dinvertv │ │ │ │ + 483: 003f5ee9 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_inv │ │ │ │ + 484: 0020b2c9 2348 FUNC GLOBAL DEFAULT 11 dtrttf_ │ │ │ │ + 485: 00112141 1716 FUNC GLOBAL DEFAULT 11 cpftri_ │ │ │ │ + 486: 0007812d 172 FUNC GLOBAL DEFAULT 11 cgetrf_check │ │ │ │ + 487: 00185001 2088 FUNC GLOBAL DEFAULT 11 dlaed0_ │ │ │ │ + 488: 00398bb1 1516 FUNC GLOBAL DEFAULT 11 zupmtr_ │ │ │ │ + 489: 005d8291 56 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u │ │ │ │ + 490: 002ccb99 2378 FUNC GLOBAL DEFAULT 11 zgbrfs_ │ │ │ │ + 491: 003dba55 376 FUNC GLOBAL DEFAULT 11 FLA_Her_check │ │ │ │ + 492: 0057018d 220 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var1 │ │ │ │ + 493: 0040b969 1576 FUNC GLOBAL DEFAULT 11 fla_dlamc1 │ │ │ │ + 494: 00653161 694 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opt_var1 │ │ │ │ + 495: 003bd825 2 FUNC GLOBAL DEFAULT 11 bl1_sscopymrt │ │ │ │ + 496: 0057069d 284 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var2 │ │ │ │ + 497: 0057118d 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opz_var3 │ │ │ │ + 498: 0040bf91 2932 FUNC GLOBAL DEFAULT 11 fla_dlamc2 │ │ │ │ + 499: 00693928 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_var1_bsize │ │ │ │ + 500: 00693908 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_var3_bsize │ │ │ │ + 501: 0040cb05 52 FUNC GLOBAL DEFAULT 11 fla_dlamc3 │ │ │ │ + 502: 0040cb39 992 FUNC GLOBAL DEFAULT 11 fla_dlamc4 │ │ │ │ + 503: 0040cf19 880 FUNC GLOBAL DEFAULT 11 fla_dlamc5 │ │ │ │ + 504: 00693564 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_cp_bv │ │ │ │ + 505: 00426ca1 52 FUNC GLOBAL DEFAULT 11 FLA_Tevd_external │ │ │ │ + 506: 0042411d 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_task │ │ │ │ 507: 0008ae71 1312 FUNC GLOBAL DEFAULT 11 cgbcon_ │ │ │ │ - 508: 0017263d 644 FUNC GLOBAL DEFAULT 11 dgttrf_ │ │ │ │ - 509: 0051617d 1720 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var1 │ │ │ │ - 510: 00516835 1600 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var2 │ │ │ │ - 511: 000fbf75 604 FUNC GLOBAL DEFAULT 11 clarz_ │ │ │ │ - 512: 00515e4d 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var3 │ │ │ │ - 513: 003fa915 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_length │ │ │ │ - 514: 00400bb1 138 FUNC GLOBAL DEFAULT 11 FLASH_Queue_prefetch │ │ │ │ - 515: 006937f0 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl_leaf │ │ │ │ - 516: 0034461d 444 FUNC GLOBAL DEFAULT 11 zlat2c_ │ │ │ │ - 517: 00692068 4 OBJECT GLOBAL DEFAULT 20 l_ungetc │ │ │ │ - 518: 00515fe5 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var4 │ │ │ │ - 519: 00290449 464 FUNC GLOBAL DEFAULT 11 spptrs_ │ │ │ │ - 520: 003c91a5 996 FUNC GLOBAL DEFAULT 11 bl1_dsyr2k │ │ │ │ - 521: 004222e1 1576 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx_external │ │ │ │ - 522: 003bebe1 136 FUNC GLOBAL DEFAULT 11 bl1_dgemv_blas │ │ │ │ - 523: 0020b2c9 216 FUNC GLOBAL DEFAULT 11 ilaslr_ │ │ │ │ - 524: 00657ba9 112 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_create_workspace │ │ │ │ - 525: 000d65e1 824 FUNC GLOBAL DEFAULT 11 cla_porpvgrw_ │ │ │ │ - 526: 003f3dd1 24 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_init │ │ │ │ - 527: 0006fca9 600 FUNC GLOBAL DEFAULT 11 sorgl2_ │ │ │ │ - 528: 003ac25d 48 FUNC GLOBAL DEFAULT 11 cdotu_f2c_ │ │ │ │ - 529: 005f75a1 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh │ │ │ │ + 508: 00172429 644 FUNC GLOBAL DEFAULT 11 dgttrf_ │ │ │ │ + 509: 005167a1 1720 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var1 │ │ │ │ + 510: 00516161 1600 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var2 │ │ │ │ + 511: 000fbf6d 604 FUNC GLOBAL DEFAULT 11 clarz_ │ │ │ │ + 512: 00515fc9 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var3 │ │ │ │ + 513: 003fa921 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_length │ │ │ │ + 514: 004009f1 138 FUNC GLOBAL DEFAULT 11 FLASH_Queue_prefetch │ │ │ │ + 515: 006937f8 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl_leaf │ │ │ │ + 516: 003442a5 444 FUNC GLOBAL DEFAULT 11 zlat2c_ │ │ │ │ + 517: 00692170 4 OBJECT GLOBAL DEFAULT 20 l_ungetc │ │ │ │ + 518: 00515e31 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_unb_var4 │ │ │ │ + 519: 002906b9 464 FUNC GLOBAL DEFAULT 11 spptrs_ │ │ │ │ + 520: 003c773d 996 FUNC GLOBAL DEFAULT 11 bl1_dsyr2k │ │ │ │ + 521: 00421f09 1576 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx_external │ │ │ │ + 522: 003bf0a1 136 FUNC GLOBAL DEFAULT 11 bl1_dgemv_blas │ │ │ │ + 523: 0020bbf5 216 FUNC GLOBAL DEFAULT 11 ilaslr_ │ │ │ │ + 524: 00657fb1 112 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_create_workspace │ │ │ │ + 525: 000d67bd 824 FUNC GLOBAL DEFAULT 11 cla_porpvgrw_ │ │ │ │ + 526: 003f3dd9 24 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_init │ │ │ │ + 527: 00071de1 600 FUNC GLOBAL DEFAULT 11 sorgl2_ │ │ │ │ + 528: 003ac07d 48 FUNC GLOBAL DEFAULT 11 cdotu_f2c_ │ │ │ │ + 529: 005f7589 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh │ │ │ │ 530: 00081c01 172 FUNC GLOBAL DEFAULT 11 sgeqr2_check │ │ │ │ - 531: 0051da41 1688 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var1 │ │ │ │ - 532: 004063f9 552 FUNC GLOBAL DEFAULT 11 FLA_Swap_t_blk_var1 │ │ │ │ - 533: 003ae3e1 6 FUNC GLOBAL DEFAULT 11 d_imag │ │ │ │ + 531: 0051d3c5 1688 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var1 │ │ │ │ + 532: 00406401 552 FUNC GLOBAL DEFAULT 11 FLA_Swap_t_blk_var1 │ │ │ │ + 533: 003ae3ed 6 FUNC GLOBAL DEFAULT 11 d_imag │ │ │ │ 534: 0021f7cd 2336 FUNC GLOBAL DEFAULT 11 sgels_ │ │ │ │ - 535: 00406681 556 FUNC GLOBAL DEFAULT 11 FLA_Swap_t_blk_var2 │ │ │ │ - 536: 004927ed 624 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var10 │ │ │ │ - 537: 0051d3e1 1632 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var2 │ │ │ │ - 538: 003d2045 86 FUNC GLOBAL DEFAULT 11 bl1_dscalediag │ │ │ │ - 539: 0051d0b1 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var3 │ │ │ │ + 535: 00406629 556 FUNC GLOBAL DEFAULT 11 FLA_Swap_t_blk_var2 │ │ │ │ + 536: 0049250d 624 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var10 │ │ │ │ + 537: 0051da5d 1632 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var2 │ │ │ │ + 538: 003d204d 86 FUNC GLOBAL DEFAULT 11 bl1_dscalediag │ │ │ │ + 539: 0051d22d 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var3 │ │ │ │ 540: 000ac6d1 796 FUNC GLOBAL DEFAULT 11 chbev_ │ │ │ │ - 541: 0051d249 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var4 │ │ │ │ - 542: 002709c9 720 FUNC GLOBAL DEFAULT 11 slasd1_ │ │ │ │ - 543: 003f0c5d 486 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_1x2 │ │ │ │ - 544: 002298d5 3764 FUNC GLOBAL DEFAULT 11 sggesx_ │ │ │ │ - 545: 00693944 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl_leaf │ │ │ │ - 546: 000f04f1 1212 FUNC GLOBAL DEFAULT 11 clansy_ │ │ │ │ - 547: 00399199 640 FUNC GLOBAL DEFAULT 11 sopgtr_ │ │ │ │ - 548: 005f8401 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn │ │ │ │ - 549: 004139ad 1944 FUNC GLOBAL DEFAULT 11 FLA_Copyr_external │ │ │ │ - 550: 003fa9d5 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_length │ │ │ │ - 551: 002550a5 2084 FUNC GLOBAL DEFAULT 11 slalsa_ │ │ │ │ - 552: 003c83c9 156 FUNC GLOBAL DEFAULT 11 bl1_csymm_blas │ │ │ │ - 553: 00252865 24 FUNC GLOBAL DEFAULT 11 slaisnan_ │ │ │ │ - 554: 0007ab45 336 FUNC GLOBAL DEFAULT 11 cungqr_check │ │ │ │ - 555: 0037d2c1 668 FUNC GLOBAL DEFAULT 11 ztpqrt_ │ │ │ │ - 556: 00180efd 580 FUNC GLOBAL DEFAULT 11 dlaed1_ │ │ │ │ - 557: 001bb1b1 708 FUNC GLOBAL DEFAULT 11 dlasrt_ │ │ │ │ - 558: 0057d8cd 340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify │ │ │ │ - 559: 003d6921 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_inverse_dist_check │ │ │ │ - 560: 003e8955 194 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize_flash │ │ │ │ - 561: 002407f5 180 FUNC GLOBAL DEFAULT 11 sladiv1_ │ │ │ │ - 562: 003f56cd 108 FUNC GLOBAL DEFAULT 11 FLA_Print_message │ │ │ │ - 563: 00419c59 76 FUNC GLOBAL DEFAULT 11 FLA_Scal_task │ │ │ │ - 564: 0052ff11 1782 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_ops_var1 │ │ │ │ - 565: 0009ba89 2440 FUNC GLOBAL DEFAULT 11 cgelsx_ │ │ │ │ - 566: 003f8179 68 FUNC GLOBAL DEFAULT 11 FLA_Check_row_storage │ │ │ │ - 567: 0069358c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op_bp │ │ │ │ - 568: 0033f1c1 604 FUNC GLOBAL DEFAULT 11 zlarz_ │ │ │ │ - 569: 003ae569 30 FUNC GLOBAL DEFAULT 11 h_mod │ │ │ │ - 570: 002aa5c5 2216 FUNC GLOBAL DEFAULT 11 ssytrs_rook_ │ │ │ │ - 571: 004282d1 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_task │ │ │ │ - 572: 0013ab19 7176 FUNC GLOBAL DEFAULT 11 ctgevc_ │ │ │ │ + 541: 0051d095 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_unb_var4 │ │ │ │ + 542: 002709ad 720 FUNC GLOBAL DEFAULT 11 slasd1_ │ │ │ │ + 543: 003f0c65 486 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_1x2 │ │ │ │ + 544: 00228cb5 3764 FUNC GLOBAL DEFAULT 11 sggesx_ │ │ │ │ + 545: 0069394c 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl_leaf │ │ │ │ + 546: 000f04e9 1212 FUNC GLOBAL DEFAULT 11 clansy_ │ │ │ │ + 547: 0039919d 640 FUNC GLOBAL DEFAULT 11 sopgtr_ │ │ │ │ + 548: 005f7f5d 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn │ │ │ │ + 549: 004141a1 1944 FUNC GLOBAL DEFAULT 11 FLA_Copyr_external │ │ │ │ + 550: 003fa9e1 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_length │ │ │ │ + 551: 00255095 2084 FUNC GLOBAL DEFAULT 11 slalsa_ │ │ │ │ + 552: 003c9609 156 FUNC GLOBAL DEFAULT 11 bl1_csymm_blas │ │ │ │ + 553: 00253b1d 24 FUNC GLOBAL DEFAULT 11 slaisnan_ │ │ │ │ + 554: 0007acfd 336 FUNC GLOBAL DEFAULT 11 cungqr_check │ │ │ │ + 555: 0037e415 668 FUNC GLOBAL DEFAULT 11 ztpqrt_ │ │ │ │ + 556: 00180319 580 FUNC GLOBAL DEFAULT 11 dlaed1_ │ │ │ │ + 557: 001bb1b9 708 FUNC GLOBAL DEFAULT 11 dlasrt_ │ │ │ │ + 558: 0057d8ad 340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify │ │ │ │ + 559: 003d6929 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_inverse_dist_check │ │ │ │ + 560: 003e8911 194 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize_flash │ │ │ │ + 561: 002436d9 180 FUNC GLOBAL DEFAULT 11 sladiv1_ │ │ │ │ + 562: 003f56d5 108 FUNC GLOBAL DEFAULT 11 FLA_Print_message │ │ │ │ + 563: 00419c15 76 FUNC GLOBAL DEFAULT 11 FLA_Scal_task │ │ │ │ + 564: 0052fef1 1782 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_ops_var1 │ │ │ │ + 565: 0009edb9 2440 FUNC GLOBAL DEFAULT 11 cgelsx_ │ │ │ │ + 566: 003f9249 68 FUNC GLOBAL DEFAULT 11 FLA_Check_row_storage │ │ │ │ + 567: 00693594 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op_bp │ │ │ │ + 568: 0033f785 604 FUNC GLOBAL DEFAULT 11 zlarz_ │ │ │ │ + 569: 003ae579 30 FUNC GLOBAL DEFAULT 11 h_mod │ │ │ │ + 570: 002aa2f5 2216 FUNC GLOBAL DEFAULT 11 ssytrs_rook_ │ │ │ │ + 571: 0042886d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_task │ │ │ │ + 572: 0013ab11 7176 FUNC GLOBAL DEFAULT 11 ctgevc_ │ │ │ │ 573: 0017c7e9 196 FUNC GLOBAL DEFAULT 11 dla_lin_berr_ │ │ │ │ - 574: 00417535 1000 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_external │ │ │ │ - 575: 00358219 584 FUNC GLOBAL DEFAULT 11 zpptrf_ │ │ │ │ - 576: 005bfd19 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var2 │ │ │ │ - 577: 005c058d 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var3 │ │ │ │ - 578: 005c2475 2932 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var4 │ │ │ │ - 579: 000edc41 1464 FUNC GLOBAL DEFAULT 11 clanhp_ │ │ │ │ - 580: 003d1fc9 34 FUNC GLOBAL DEFAULT 11 bl1_set_dim_with_side │ │ │ │ - 581: 002cbbe9 832 FUNC GLOBAL DEFAULT 11 zgbtf2_ │ │ │ │ - 582: 0027ecf9 4112 FUNC GLOBAL DEFAULT 11 slasyf_ │ │ │ │ - 583: 003eb49d 48 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_cntl_init │ │ │ │ - 584: 005518bd 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opz_var1 │ │ │ │ - 585: 0045d5e1 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var1 │ │ │ │ - 586: 003f7eb5 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_topbottom_side │ │ │ │ - 587: 0045d869 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var2 │ │ │ │ - 588: 002ee4fd 812 FUNC GLOBAL DEFAULT 11 zhbev_ │ │ │ │ - 589: 00656189 452 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc │ │ │ │ - 590: 001f3fb9 1932 FUNC GLOBAL DEFAULT 11 dtgexc_ │ │ │ │ - 591: 0045daf1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var3 │ │ │ │ - 592: 0045dd9d 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var4 │ │ │ │ - 593: 0045e04d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var5 │ │ │ │ - 594: 00693618 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_blas │ │ │ │ - 595: 003fa975 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_min_dim │ │ │ │ - 596: 0045e2d1 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var6 │ │ │ │ - 597: 00274149 3064 FUNC GLOBAL DEFAULT 11 slasd2_ │ │ │ │ - 598: 003a9405 912 FUNC GLOBAL DEFAULT 11 dormtr_fla │ │ │ │ - 599: 0040b505 1116 FUNC GLOBAL DEFAULT 11 fla_dlamch │ │ │ │ - 600: 0034b741 2384 FUNC GLOBAL DEFAULT 11 zlatrd_ │ │ │ │ - 601: 003f8cd1 1328 FUNC GLOBAL DEFAULT 11 FLA_Obj_fshow │ │ │ │ - 602: 003b89dd 116 FUNC GLOBAL DEFAULT 11 bl1_dzcopyv │ │ │ │ - 603: 00535081 796 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var1 │ │ │ │ - 604: 003ce005 6 FUNC GLOBAL DEFAULT 11 bl1_sm1 │ │ │ │ - 605: 003b0ad9 424 FUNC GLOBAL DEFAULT 11 s_wsfe │ │ │ │ - 606: 00535c35 932 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var2 │ │ │ │ - 607: 003ce07d 6 FUNC GLOBAL DEFAULT 11 bl1_sm2 │ │ │ │ + 574: 00416ff5 1000 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_external │ │ │ │ + 575: 0035df51 584 FUNC GLOBAL DEFAULT 11 zpptrf_ │ │ │ │ + 576: 005c056d 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var2 │ │ │ │ + 577: 005bfcf9 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var3 │ │ │ │ + 578: 005c2455 2932 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blf_var4 │ │ │ │ + 579: 000edf25 1464 FUNC GLOBAL DEFAULT 11 clanhp_ │ │ │ │ + 580: 003d1fd1 34 FUNC GLOBAL DEFAULT 11 bl1_set_dim_with_side │ │ │ │ + 581: 002cd4e9 832 FUNC GLOBAL DEFAULT 11 zgbtf2_ │ │ │ │ + 582: 0027e9bd 4112 FUNC GLOBAL DEFAULT 11 slasyf_ │ │ │ │ + 583: 003eb301 48 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_cntl_init │ │ │ │ + 584: 0055189d 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opz_var1 │ │ │ │ + 585: 0045d5e9 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var1 │ │ │ │ + 586: 003f8f85 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_topbottom_side │ │ │ │ + 587: 0045d871 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var2 │ │ │ │ + 588: 002ee4d5 812 FUNC GLOBAL DEFAULT 11 zhbev_ │ │ │ │ + 589: 00656c75 452 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc │ │ │ │ + 590: 001f36b5 1932 FUNC GLOBAL DEFAULT 11 dtgexc_ │ │ │ │ + 591: 0045daf9 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var3 │ │ │ │ + 592: 0045dda5 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var4 │ │ │ │ + 593: 0045e055 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var5 │ │ │ │ + 594: 00693620 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_blas │ │ │ │ + 595: 003fa981 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_min_dim │ │ │ │ + 596: 0045e2d9 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th_unb_var6 │ │ │ │ + 597: 00274129 3064 FUNC GLOBAL DEFAULT 11 slasd2_ │ │ │ │ + 598: 003a9415 912 FUNC GLOBAL DEFAULT 11 dormtr_fla │ │ │ │ + 599: 0040b50d 1116 FUNC GLOBAL DEFAULT 11 fla_dlamch │ │ │ │ + 600: 0034b8e9 2384 FUNC GLOBAL DEFAULT 11 zlatrd_ │ │ │ │ + 601: 003f7351 1328 FUNC GLOBAL DEFAULT 11 FLA_Obj_fshow │ │ │ │ + 602: 003b89ed 116 FUNC GLOBAL DEFAULT 11 bl1_dzcopyv │ │ │ │ + 603: 00535061 796 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var1 │ │ │ │ + 604: 003cde2d 6 FUNC GLOBAL DEFAULT 11 bl1_sm1 │ │ │ │ + 605: 003b09f9 424 FUNC GLOBAL DEFAULT 11 s_wsfe │ │ │ │ + 606: 0053537d 932 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var2 │ │ │ │ + 607: 003cdea5 6 FUNC GLOBAL DEFAULT 11 bl1_sm2 │ │ │ │ 608: 00185d71 2604 FUNC GLOBAL DEFAULT 11 dlaed2_ │ │ │ │ - 609: 00575579 1116 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V_ext │ │ │ │ - 610: 003cdae5 108 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigm │ │ │ │ - 611: 00424c6d 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_task │ │ │ │ - 612: 00535951 740 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var3 │ │ │ │ - 613: 003f7a81 108 FUNC GLOBAL DEFAULT 11 FLA_Check_divide_by_zero │ │ │ │ - 614: 003ea825 212 FUNC GLOBAL DEFAULT 11 FLASH_Hemm_cntl_init │ │ │ │ - 615: 000b9cb5 22316 FUNC GLOBAL DEFAULT 11 cgesvd_ │ │ │ │ - 616: 0009de99 420 FUNC GLOBAL DEFAULT 11 cgeqr2_ │ │ │ │ - 617: 0053863d 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var1 │ │ │ │ - 618: 00240791 100 FUNC GLOBAL DEFAULT 11 sladiv2_ │ │ │ │ - 619: 002e5aa1 2944 FUNC GLOBAL DEFAULT 11 zgesvx_ │ │ │ │ - 620: 005390a5 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var2 │ │ │ │ - 621: 00538089 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var3 │ │ │ │ - 622: 003b9589 38 FUNC GLOBAL DEFAULT 11 bl1_dswap │ │ │ │ - 623: 0041958d 98 FUNC GLOBAL DEFAULT 11 FLA_Dotc │ │ │ │ - 624: 003ed619 124 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_cntl_init │ │ │ │ - 625: 0009c411 2616 FUNC GLOBAL DEFAULT 11 cgelsy_ │ │ │ │ - 626: 00693ac0 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_MIN_SQUARE │ │ │ │ - 627: 003aee3d 56 FUNC GLOBAL DEFAULT 11 f_exit │ │ │ │ + 609: 00575315 1116 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V_ext │ │ │ │ + 610: 003cdaf1 108 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigm │ │ │ │ + 611: 00424c75 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_task │ │ │ │ + 612: 00536839 740 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_var3 │ │ │ │ + 613: 003f8b51 108 FUNC GLOBAL DEFAULT 11 FLA_Check_divide_by_zero │ │ │ │ + 614: 003eabb1 212 FUNC GLOBAL DEFAULT 11 FLASH_Hemm_cntl_init │ │ │ │ + 615: 000ba9f1 22316 FUNC GLOBAL DEFAULT 11 cgesvd_ │ │ │ │ + 616: 0009cad9 420 FUNC GLOBAL DEFAULT 11 cgeqr2_ │ │ │ │ + 617: 00537d9d 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var1 │ │ │ │ + 618: 00243675 100 FUNC GLOBAL DEFAULT 11 sladiv2_ │ │ │ │ + 619: 002e5a79 2944 FUNC GLOBAL DEFAULT 11 zgesvx_ │ │ │ │ + 620: 00538f9d 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var2 │ │ │ │ + 621: 00538919 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opt_var3 │ │ │ │ + 622: 003b9329 38 FUNC GLOBAL DEFAULT 11 bl1_dswap │ │ │ │ + 623: 0041950d 98 FUNC GLOBAL DEFAULT 11 FLA_Dotc │ │ │ │ + 624: 003ed6c5 124 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_cntl_init │ │ │ │ + 625: 0009f741 2616 FUNC GLOBAL DEFAULT 11 cgelsy_ │ │ │ │ + 626: 00693ac8 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_MIN_SQUARE │ │ │ │ + 627: 003aedcd 56 FUNC GLOBAL DEFAULT 11 f_exit │ │ │ │ 628: 001f5f91 3112 FUNC GLOBAL DEFAULT 11 dtgsja_ │ │ │ │ - 629: 00165c7d 520 FUNC GLOBAL DEFAULT 11 dgeqrt_ │ │ │ │ - 630: 0041e69d 112 FUNC GLOBAL DEFAULT 11 FLA_Ger │ │ │ │ - 631: 0028f5fd 1876 FUNC GLOBAL DEFAULT 11 sposvx_ │ │ │ │ - 632: 004ce93d 712 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var10 │ │ │ │ - 633: 00076805 244 FUNC GLOBAL DEFAULT 11 ctrtri_ │ │ │ │ + 629: 001661c1 520 FUNC GLOBAL DEFAULT 11 dgeqrt_ │ │ │ │ + 630: 0041e6a5 112 FUNC GLOBAL DEFAULT 11 FLA_Ger │ │ │ │ + 631: 0028f2cd 1876 FUNC GLOBAL DEFAULT 11 sposvx_ │ │ │ │ + 632: 004ce921 712 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var10 │ │ │ │ + 633: 000768a5 244 FUNC GLOBAL DEFAULT 11 ctrtri_ │ │ │ │ 634: 0006f3a5 1100 FUNC GLOBAL DEFAULT 11 dsytd2_ │ │ │ │ - 635: 003b0231 312 FUNC GLOBAL DEFAULT 11 x_putc │ │ │ │ - 636: 0030c069 2456 FUNC GLOBAL DEFAULT 11 zhprfs_ │ │ │ │ - 637: 0057340d 256 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_solve │ │ │ │ - 638: 00419681 136 FUNC GLOBAL DEFAULT 11 FLA_Dots │ │ │ │ - 639: 003f7e5d 70 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_1x2 │ │ │ │ - 640: 00273651 2808 FUNC GLOBAL DEFAULT 11 slasd3_ │ │ │ │ - 641: 003b8c99 34 FUNC GLOBAL DEFAULT 11 bl1_zdscal │ │ │ │ - 642: 003ccee9 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_side │ │ │ │ - 643: 004e5f9d 1124 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var1 │ │ │ │ - 644: 004e6401 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var2 │ │ │ │ - 645: 003f78f5 68 FUNC GLOBAL DEFAULT 11 FLA_Check_object_matrix_elemtype │ │ │ │ - 646: 000c59c5 524 FUNC GLOBAL DEFAULT 11 chpcon_ │ │ │ │ - 647: 00693890 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl │ │ │ │ - 648: 004e6a75 1136 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var3 │ │ │ │ - 649: 00261ee9 444 FUNC GLOBAL DEFAULT 11 slarf_ │ │ │ │ - 650: 00429735 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_task │ │ │ │ - 651: 003d1921 304 FUNC GLOBAL DEFAULT 11 bl1_smaxabsmr │ │ │ │ - 652: 000b19d5 2304 FUNC GLOBAL DEFAULT 11 chbevx_ │ │ │ │ - 653: 004e70f1 1128 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var4 │ │ │ │ - 654: 00414145 2028 FUNC GLOBAL DEFAULT 11 FLA_Copy_external │ │ │ │ - 655: 001847d9 1352 FUNC GLOBAL DEFAULT 11 dlaed3_ │ │ │ │ - 656: 00113cf1 256 FUNC GLOBAL DEFAULT 11 cppsv_ │ │ │ │ - 657: 004e686d 520 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var5 │ │ │ │ - 658: 002820d1 3860 FUNC GLOBAL DEFAULT 11 slatrs_ │ │ │ │ - 659: 00428c85 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_task │ │ │ │ - 660: 004e6ee5 524 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var6 │ │ │ │ - 661: 002927c5 272 FUNC GLOBAL DEFAULT 11 sptts2_ │ │ │ │ - 662: 001d42e1 1864 FUNC GLOBAL DEFAULT 11 dpprfs_ │ │ │ │ - 663: 00373ee1 2180 FUNC GLOBAL DEFAULT 11 ztftri_ │ │ │ │ - 664: 00122aed 584 FUNC GLOBAL DEFAULT 11 csycon_rook_ │ │ │ │ - 665: 0032d289 7186 FUNC GLOBAL DEFAULT 11 zlahef_rook_ │ │ │ │ - 666: 001d4ea9 412 FUNC GLOBAL DEFAULT 11 dpttrs_ │ │ │ │ - 667: 003ef1c1 356 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hier_to_buffer │ │ │ │ - 668: 00076cc9 244 FUNC GLOBAL DEFAULT 11 ztrti2_ │ │ │ │ - 669: 003c9abd 996 FUNC GLOBAL DEFAULT 11 bl1_zsyr2k │ │ │ │ + 635: 003b0241 312 FUNC GLOBAL DEFAULT 11 x_putc │ │ │ │ + 636: 0030c041 2456 FUNC GLOBAL DEFAULT 11 zhprfs_ │ │ │ │ + 637: 005733ed 256 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_solve │ │ │ │ + 638: 00419689 136 FUNC GLOBAL DEFAULT 11 FLA_Dots │ │ │ │ + 639: 003f8f2d 70 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_1x2 │ │ │ │ + 640: 002734a1 2808 FUNC GLOBAL DEFAULT 11 slasd3_ │ │ │ │ + 641: 003b92b9 34 FUNC GLOBAL DEFAULT 11 bl1_zdscal │ │ │ │ + 642: 003cc8c5 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_side │ │ │ │ + 643: 004e5dd5 1124 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var1 │ │ │ │ + 644: 004e63e5 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var2 │ │ │ │ + 645: 003f89c5 68 FUNC GLOBAL DEFAULT 11 FLA_Check_object_matrix_elemtype │ │ │ │ + 646: 000c7345 524 FUNC GLOBAL DEFAULT 11 chpcon_ │ │ │ │ + 647: 006938c0 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl │ │ │ │ + 648: 004e6851 1136 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var3 │ │ │ │ + 649: 00261ed9 444 FUNC GLOBAL DEFAULT 11 slarf_ │ │ │ │ + 650: 0042973d 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_task │ │ │ │ + 651: 003d1929 304 FUNC GLOBAL DEFAULT 11 bl1_smaxabsmr │ │ │ │ + 652: 000adf1d 2304 FUNC GLOBAL DEFAULT 11 chbevx_ │ │ │ │ + 653: 004e6ec9 1128 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var4 │ │ │ │ + 654: 004139b5 2028 FUNC GLOBAL DEFAULT 11 FLA_Copy_external │ │ │ │ + 655: 00185829 1352 FUNC GLOBAL DEFAULT 11 dlaed3_ │ │ │ │ + 656: 001186a1 256 FUNC GLOBAL DEFAULT 11 cppsv_ │ │ │ │ + 657: 004e6cc1 520 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var5 │ │ │ │ + 658: 002820b1 3860 FUNC GLOBAL DEFAULT 11 slatrs_ │ │ │ │ + 659: 00428d05 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_task │ │ │ │ + 660: 004e7761 524 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_blk_var6 │ │ │ │ + 661: 00291ef1 272 FUNC GLOBAL DEFAULT 11 sptts2_ │ │ │ │ + 662: 001d4111 1864 FUNC GLOBAL DEFAULT 11 dpprfs_ │ │ │ │ + 663: 00373ed1 2180 FUNC GLOBAL DEFAULT 11 ztftri_ │ │ │ │ + 664: 00122ae9 584 FUNC GLOBAL DEFAULT 11 csycon_rook_ │ │ │ │ + 665: 0032d271 7186 FUNC GLOBAL DEFAULT 11 zlahef_rook_ │ │ │ │ + 666: 001d5629 412 FUNC GLOBAL DEFAULT 11 dpttrs_ │ │ │ │ + 667: 003ef481 356 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hier_to_buffer │ │ │ │ + 668: 00076d69 244 FUNC GLOBAL DEFAULT 11 ztrti2_ │ │ │ │ + 669: 003c8055 996 FUNC GLOBAL DEFAULT 11 bl1_zsyr2k │ │ │ │ 670: 000b7869 572 FUNC GLOBAL DEFAULT 11 chesv_ │ │ │ │ - 671: 00424d45 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_task │ │ │ │ - 672: 003bf05d 136 FUNC GLOBAL DEFAULT 11 bl1_zgemv_blas │ │ │ │ + 671: 00424d4d 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_task │ │ │ │ + 672: 003bf51d 136 FUNC GLOBAL DEFAULT 11 bl1_zgemv_blas │ │ │ │ 673: 000677f1 18 FUNC GLOBAL DEFAULT 11 bl1_abort │ │ │ │ - 674: 00693948 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_var2_bsize │ │ │ │ - 675: 00318fad 2000 FUNC GLOBAL DEFAULT 11 zla_herpvgrw_ │ │ │ │ - 676: 003d2211 162 FUNC GLOBAL DEFAULT 11 bl1_zscalediag │ │ │ │ - 677: 0031e205 276 FUNC GLOBAL DEFAULT 11 zlag2c_ │ │ │ │ - 678: 00419b69 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_task │ │ │ │ - 679: 006853e8 8 OBJECT GLOBAL DEFAULT 13 czero │ │ │ │ - 680: 003f769d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_pthread_create_result │ │ │ │ - 681: 0042517d 48 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_blk_external │ │ │ │ - 682: 003e8155 26 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize │ │ │ │ - 683: 003e2de9 248 FUNC GLOBAL DEFAULT 11 FLA_Hess_check │ │ │ │ - 684: 006939a0 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_cntl_leaf │ │ │ │ - 685: 00279279 8604 FUNC GLOBAL DEFAULT 11 slasd4_ │ │ │ │ - 686: 003ce00d 6 FUNC GLOBAL DEFAULT 11 bl1_dm1 │ │ │ │ - 687: 00580369 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ - 688: 0035796d 256 FUNC GLOBAL DEFAULT 11 zppsv_ │ │ │ │ - 689: 003ce085 6 FUNC GLOBAL DEFAULT 11 bl1_dm2 │ │ │ │ - 690: 00584c01 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ - 691: 002583a9 3496 FUNC GLOBAL DEFAULT 11 slalsd_ │ │ │ │ - 692: 00588015 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var4 │ │ │ │ - 693: 0006bba5 316 FUNC GLOBAL DEFAULT 11 dsygs2_ │ │ │ │ - 694: 0042bb09 588 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var1 │ │ │ │ - 695: 0042bd55 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var2 │ │ │ │ - 696: 003e7f51 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_tpose_obj_create │ │ │ │ - 697: 0042bf95 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var3 │ │ │ │ - 698: 0042c1e9 600 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var4 │ │ │ │ - 699: 003c0d21 164 FUNC GLOBAL DEFAULT 11 bl1_csyr │ │ │ │ - 700: 00191eb1 5710 FUNC GLOBAL DEFAULT 11 dlaed4_ │ │ │ │ - 701: 00427b81 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_task │ │ │ │ - 702: 00364101 2472 FUNC GLOBAL DEFAULT 11 zsprfs_ │ │ │ │ - 703: 0041b425 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemv_external │ │ │ │ - 704: 003bdca5 388 FUNC GLOBAL DEFAULT 11 bl1_dscopymrt │ │ │ │ + 674: 00693950 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_var2_bsize │ │ │ │ + 675: 003192b5 2000 FUNC GLOBAL DEFAULT 11 zla_herpvgrw_ │ │ │ │ + 676: 003d2219 162 FUNC GLOBAL DEFAULT 11 bl1_zscalediag │ │ │ │ + 677: 0031e809 276 FUNC GLOBAL DEFAULT 11 zlag2c_ │ │ │ │ + 678: 00419b25 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_task │ │ │ │ + 679: 006853d0 8 OBJECT GLOBAL DEFAULT 13 czero │ │ │ │ + 680: 003f876d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_pthread_create_result │ │ │ │ + 681: 00425185 48 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_blk_external │ │ │ │ + 682: 003e870d 26 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize │ │ │ │ + 683: 003e2df1 248 FUNC GLOBAL DEFAULT 11 FLA_Hess_check │ │ │ │ + 684: 006939a8 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_cntl_leaf │ │ │ │ + 685: 0027ab9d 8604 FUNC GLOBAL DEFAULT 11 slasd4_ │ │ │ │ + 686: 003cde35 6 FUNC GLOBAL DEFAULT 11 bl1_dm1 │ │ │ │ + 687: 00580349 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ + 688: 00357709 256 FUNC GLOBAL DEFAULT 11 zppsv_ │ │ │ │ + 689: 003cdead 6 FUNC GLOBAL DEFAULT 11 bl1_dm2 │ │ │ │ + 690: 00584be1 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ + 691: 00258831 3496 FUNC GLOBAL DEFAULT 11 slalsd_ │ │ │ │ + 692: 00587ff5 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofu_var4 │ │ │ │ + 693: 0006b025 316 FUNC GLOBAL DEFAULT 11 dsygs2_ │ │ │ │ + 694: 0042c1fd 588 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var1 │ │ │ │ + 695: 0042bd65 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var2 │ │ │ │ + 696: 003e7f59 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_tpose_obj_create │ │ │ │ + 697: 0042bb11 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var3 │ │ │ │ + 698: 0042bfa5 600 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h_blk_var4 │ │ │ │ + 699: 003c0d31 164 FUNC GLOBAL DEFAULT 11 bl1_csyr │ │ │ │ + 700: 00190c11 5710 FUNC GLOBAL DEFAULT 11 dlaed4_ │ │ │ │ + 701: 0042811d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_task │ │ │ │ + 702: 003640e9 2472 FUNC GLOBAL DEFAULT 11 zsprfs_ │ │ │ │ + 703: 0041b42d 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemv_external │ │ │ │ + 704: 003bdcb5 388 FUNC GLOBAL DEFAULT 11 bl1_dscopymrt │ │ │ │ 705: 000c8845 864 FUNC GLOBAL DEFAULT 11 chpgvx_ │ │ │ │ - 706: 003d47d1 288 FUNC GLOBAL DEFAULT 11 FLA_Copy_object_to_buffer_check │ │ │ │ - 707: 003f72f1 30 FUNC GLOBAL DEFAULT 11 FLA_Check_base_buffer_mismatch │ │ │ │ - 708: 003f8055 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_evd_type │ │ │ │ - 709: 00657c19 136 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_create_workspace_side │ │ │ │ - 710: 002f9725 504 FUNC GLOBAL DEFAULT 11 zhesv_ │ │ │ │ - 711: 005b9339 464 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var1 │ │ │ │ - 712: 0011c7ed 524 FUNC GLOBAL DEFAULT 11 cspcon_ │ │ │ │ - 713: 003d7a15 236 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_herm_check │ │ │ │ - 714: 005ba95d 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var2 │ │ │ │ - 715: 00358461 608 FUNC GLOBAL DEFAULT 11 zpptri_ │ │ │ │ - 716: 0069391c 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_var2_bsize │ │ │ │ - 717: 003f7759 134 FUNC GLOBAL DEFAULT 11 FLA_Check_sylv_matrix_dims │ │ │ │ + 706: 003d47d9 288 FUNC GLOBAL DEFAULT 11 FLA_Copy_object_to_buffer_check │ │ │ │ + 707: 003f83c1 30 FUNC GLOBAL DEFAULT 11 FLA_Check_base_buffer_mismatch │ │ │ │ + 708: 003f9125 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_evd_type │ │ │ │ + 709: 00658021 136 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_create_workspace_side │ │ │ │ + 710: 002f952d 504 FUNC GLOBAL DEFAULT 11 zhesv_ │ │ │ │ + 711: 005b9319 464 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var1 │ │ │ │ + 712: 0011c7e5 524 FUNC GLOBAL DEFAULT 11 cspcon_ │ │ │ │ + 713: 003d7a1d 236 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_herm_check │ │ │ │ + 714: 005ba93d 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var2 │ │ │ │ + 715: 0035db19 608 FUNC GLOBAL DEFAULT 11 zpptri_ │ │ │ │ + 716: 00693924 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_var2_bsize │ │ │ │ + 717: 003f8829 134 FUNC GLOBAL DEFAULT 11 FLA_Check_sylv_matrix_dims │ │ │ │ 718: 0019e3cd 180 FUNC GLOBAL DEFAULT 11 dlapy2_ │ │ │ │ - 719: 003e936d 56 FUNC GLOBAL DEFAULT 11 FLA_Trsv_cntl_init │ │ │ │ - 720: 005bb55d 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var4 │ │ │ │ - 721: 005d88f1 2218 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ - 722: 003d8b7d 120 FUNC GLOBAL DEFAULT 11 FLA_Sqrt_check │ │ │ │ - 723: 005b9e21 440 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var5 │ │ │ │ - 724: 003edf51 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_check │ │ │ │ - 725: 000ed919 808 FUNC GLOBAL DEFAULT 11 clanhs_ │ │ │ │ - 726: 0033f421 1498 FUNC GLOBAL DEFAULT 11 zlartg_ │ │ │ │ - 727: 00408959 520 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opc │ │ │ │ - 728: 00408811 328 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opd │ │ │ │ - 729: 0042b631 816 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_internal │ │ │ │ - 730: 001e6735 1952 FUNC GLOBAL DEFAULT 11 dsyconv_ │ │ │ │ - 731: 0042899d 80 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_task │ │ │ │ - 732: 0025f299 312 FUNC GLOBAL DEFAULT 11 slaqsy_ │ │ │ │ - 733: 00418c6d 76 FUNC GLOBAL DEFAULT 11 FLA_Amax │ │ │ │ - 734: 006075c9 2760 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var1 │ │ │ │ - 735: 0060ce49 3056 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var2 │ │ │ │ - 736: 00195b21 1620 FUNC GLOBAL DEFAULT 11 dlahr2_ │ │ │ │ - 737: 003ea51d 552 FUNC GLOBAL DEFAULT 11 FLASH_Gemm_cntl_init │ │ │ │ - 738: 004edd5d 134 FUNC GLOBAL DEFAULT 11 FLA_Trmm │ │ │ │ - 739: 003bbcb5 276 FUNC GLOBAL DEFAULT 11 bl1_scopymr │ │ │ │ - 740: 0057aa7d 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var1 │ │ │ │ - 741: 003562a5 408 FUNC GLOBAL DEFAULT 11 zpoequ_ │ │ │ │ - 742: 0060da39 3116 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var3 │ │ │ │ - 743: 003ba23d 258 FUNC GLOBAL DEFAULT 11 bl1_scopymt │ │ │ │ - 744: 0031bbc9 376 FUNC GLOBAL DEFAULT 11 zlacp2_ │ │ │ │ - 745: 0060e665 3164 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var4 │ │ │ │ - 746: 00249141 12016 FUNC GLOBAL DEFAULT 11 shgeqz_ │ │ │ │ - 747: 0057af11 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var2 │ │ │ │ - 748: 0057b3a5 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var3 │ │ │ │ - 749: 003169a9 308 FUNC GLOBAL DEFAULT 11 zla_lin_berr_ │ │ │ │ - 750: 0060f2c1 3092 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var5 │ │ │ │ + 719: 003e9285 56 FUNC GLOBAL DEFAULT 11 FLA_Trsv_cntl_init │ │ │ │ + 720: 005bb53d 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var4 │ │ │ │ + 721: 005d8ee1 2218 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ + 722: 003d8b85 120 FUNC GLOBAL DEFAULT 11 FLA_Sqrt_check │ │ │ │ + 723: 005b9e01 440 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opd_var5 │ │ │ │ + 724: 003edf59 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_check │ │ │ │ + 725: 000ed329 808 FUNC GLOBAL DEFAULT 11 clanhs_ │ │ │ │ + 726: 0033f1a9 1498 FUNC GLOBAL DEFAULT 11 zlartg_ │ │ │ │ + 727: 00408961 520 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opc │ │ │ │ + 728: 00408819 328 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opd │ │ │ │ + 729: 0042b491 816 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_internal │ │ │ │ + 730: 001e673d 1952 FUNC GLOBAL DEFAULT 11 dsyconv_ │ │ │ │ + 731: 004289a5 80 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_task │ │ │ │ + 732: 0025f289 312 FUNC GLOBAL DEFAULT 11 slaqsy_ │ │ │ │ + 733: 00418c75 76 FUNC GLOBAL DEFAULT 11 FLA_Amax │ │ │ │ + 734: 006075b1 2760 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var1 │ │ │ │ + 735: 0060ce31 3056 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var2 │ │ │ │ + 736: 00195615 1620 FUNC GLOBAL DEFAULT 11 dlahr2_ │ │ │ │ + 737: 003ea651 552 FUNC GLOBAL DEFAULT 11 FLASH_Gemm_cntl_init │ │ │ │ + 738: 004ed81d 134 FUNC GLOBAL DEFAULT 11 FLA_Trmm │ │ │ │ + 739: 003bbcc5 276 FUNC GLOBAL DEFAULT 11 bl1_scopymr │ │ │ │ + 740: 00579e4d 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var1 │ │ │ │ + 741: 00356289 408 FUNC GLOBAL DEFAULT 11 zpoequ_ │ │ │ │ + 742: 0060da21 3116 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var3 │ │ │ │ + 743: 003b9d3d 258 FUNC GLOBAL DEFAULT 11 bl1_scopymt │ │ │ │ + 744: 0031bba9 376 FUNC GLOBAL DEFAULT 11 zlacp2_ │ │ │ │ + 745: 0060f261 3164 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var4 │ │ │ │ + 746: 00240785 12016 FUNC GLOBAL DEFAULT 11 shgeqz_ │ │ │ │ + 747: 0057b385 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var2 │ │ │ │ + 748: 0057aef1 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var3 │ │ │ │ + 749: 00316989 308 FUNC GLOBAL DEFAULT 11 zla_lin_berr_ │ │ │ │ + 750: 0060e64d 3092 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var5 │ │ │ │ 751: 00168545 712 FUNC GLOBAL DEFAULT 11 dgesc2_ │ │ │ │ - 752: 00433ae9 384 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var1 │ │ │ │ - 753: 00433c69 384 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var2 │ │ │ │ - 754: 0057da21 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var4 │ │ │ │ - 755: 0060fed5 3456 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var6 │ │ │ │ - 756: 003ea745 224 FUNC GLOBAL DEFAULT 11 FLASH_Gemm_cntl_finalize │ │ │ │ - 757: 0043408d 396 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var3 │ │ │ │ - 758: 00271145 872 FUNC GLOBAL DEFAULT 11 slasd5_ │ │ │ │ - 759: 00610c55 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var7 │ │ │ │ - 760: 0057e631 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var5 │ │ │ │ - 761: 00611a51 3376 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var8 │ │ │ │ - 762: 00434219 400 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var4 │ │ │ │ - 763: 00194e59 24 FUNC GLOBAL DEFAULT 11 dlaisnan_ │ │ │ │ - 764: 00612891 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var9 │ │ │ │ - 765: 003edc61 68 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_conf_to_check │ │ │ │ - 766: 0041ebf1 92 FUNC GLOBAL DEFAULT 11 FLA_Trmv │ │ │ │ - 767: 00334291 2308 FUNC GLOBAL DEFAULT 11 zlantp_ │ │ │ │ - 768: 00129bfd 916 FUNC GLOBAL DEFAULT 11 csytrf_rook_ │ │ │ │ - 769: 003e9475 192 FUNC GLOBAL DEFAULT 11 FLASH_Gemv_cntl_init │ │ │ │ - 770: 004086d1 320 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_ops │ │ │ │ - 771: 00184575 606 FUNC GLOBAL DEFAULT 11 dlaed5_ │ │ │ │ - 772: 003d8291 120 FUNC GLOBAL DEFAULT 11 FLA_Random_unitary_matrix_check │ │ │ │ - 773: 00336121 476 FUNC GLOBAL DEFAULT 11 zlaqhb_ │ │ │ │ - 774: 003ad011 10 FUNC GLOBAL DEFAULT 11 i_abs │ │ │ │ - 775: 003cb7ad 548 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv2bdotaxpy │ │ │ │ - 776: 001d8539 1672 FUNC GLOBAL DEFAULT 11 dsbgvx_ │ │ │ │ - 777: 00631415 878 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opt_var1 │ │ │ │ - 778: 004256c1 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_task │ │ │ │ - 779: 00426995 52 FUNC GLOBAL DEFAULT 11 FLA_Svd_external │ │ │ │ - 780: 00408b61 548 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opz │ │ │ │ - 781: 003d8a0d 368 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_check │ │ │ │ - 782: 003ec509 68 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_cntl_finalize │ │ │ │ - 783: 005db8c9 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blf_var2 │ │ │ │ - 784: 00160a15 2684 FUNC GLOBAL DEFAULT 11 dgegs_ │ │ │ │ - 785: 0034c881 6452 FUNC GLOBAL DEFAULT 11 zlasyf_rook_ │ │ │ │ - 786: 005dd095 1976 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blf_var3 │ │ │ │ - 787: 003f68cd 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_conj │ │ │ │ - 788: 006936ec 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp_pb │ │ │ │ - 789: 004272d5 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_ext │ │ │ │ - 790: 003f6ffd 194 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_vector_dims │ │ │ │ - 791: 0019e481 188 FUNC GLOBAL DEFAULT 11 dlapy3_ │ │ │ │ - 792: 0030a339 1500 FUNC GLOBAL DEFAULT 11 zhpgst_ │ │ │ │ - 793: 0010c7d5 592 FUNC GLOBAL DEFAULT 11 cpbequ_ │ │ │ │ - 794: 0057b839 1676 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_realify_unb │ │ │ │ - 795: 00198941 3316 FUNC GLOBAL DEFAULT 11 dlaln2_ │ │ │ │ - 796: 000ee1f9 752 FUNC GLOBAL DEFAULT 11 clanht_ │ │ │ │ - 797: 003dab41 280 FUNC GLOBAL DEFAULT 11 FLA_Swap_check │ │ │ │ + 752: 004338bd 384 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var1 │ │ │ │ + 753: 00433c71 384 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var2 │ │ │ │ + 754: 0057da01 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var4 │ │ │ │ + 755: 00610c31 3456 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var6 │ │ │ │ + 756: 003ea879 224 FUNC GLOBAL DEFAULT 11 FLASH_Gemm_cntl_finalize │ │ │ │ + 757: 00433df1 396 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var3 │ │ │ │ + 758: 0027125d 872 FUNC GLOBAL DEFAULT 11 slasd5_ │ │ │ │ + 759: 0060febd 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var7 │ │ │ │ + 760: 0057e611 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blk_var5 │ │ │ │ + 761: 006119b1 3376 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var8 │ │ │ │ + 762: 00433f7d 400 FUNC GLOBAL DEFAULT 11 FLA_Scal_blk_var4 │ │ │ │ + 763: 00194e61 24 FUNC GLOBAL DEFAULT 11 dlaisnan_ │ │ │ │ + 764: 006126e1 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var9 │ │ │ │ + 765: 003edc69 68 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_conf_to_check │ │ │ │ + 766: 0041ebf9 92 FUNC GLOBAL DEFAULT 11 FLA_Trmv │ │ │ │ + 767: 00333a91 2308 FUNC GLOBAL DEFAULT 11 zlantp_ │ │ │ │ + 768: 00129d7d 916 FUNC GLOBAL DEFAULT 11 csytrf_rook_ │ │ │ │ + 769: 003e93c5 192 FUNC GLOBAL DEFAULT 11 FLASH_Gemv_cntl_init │ │ │ │ + 770: 004086d9 320 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_ops │ │ │ │ + 771: 00184579 606 FUNC GLOBAL DEFAULT 11 dlaed5_ │ │ │ │ + 772: 003d8299 120 FUNC GLOBAL DEFAULT 11 FLA_Random_unitary_matrix_check │ │ │ │ + 773: 00336109 476 FUNC GLOBAL DEFAULT 11 zlaqhb_ │ │ │ │ + 774: 003ad029 10 FUNC GLOBAL DEFAULT 11 i_abs │ │ │ │ + 775: 003cba8d 548 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv2bdotaxpy │ │ │ │ + 776: 001d8339 1672 FUNC GLOBAL DEFAULT 11 dsbgvx_ │ │ │ │ + 777: 006313fd 878 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opt_var1 │ │ │ │ + 778: 004256c9 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_task │ │ │ │ + 779: 0042699d 52 FUNC GLOBAL DEFAULT 11 FLA_Svd_external │ │ │ │ + 780: 00408b69 548 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_l_opz │ │ │ │ + 781: 003d8a15 368 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_check │ │ │ │ + 782: 003ec3f1 68 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_cntl_finalize │ │ │ │ + 783: 005dba31 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blf_var2 │ │ │ │ + 784: 0016100d 2684 FUNC GLOBAL DEFAULT 11 dgegs_ │ │ │ │ + 785: 0034c861 6452 FUNC GLOBAL DEFAULT 11 zlasyf_rook_ │ │ │ │ + 786: 005dcce9 1976 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blf_var3 │ │ │ │ + 787: 003f799d 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_conj │ │ │ │ + 788: 00693708 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp_pb │ │ │ │ + 789: 00427389 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_ext │ │ │ │ + 790: 003f80cd 194 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_vector_dims │ │ │ │ + 791: 0019edb5 188 FUNC GLOBAL DEFAULT 11 dlapy3_ │ │ │ │ + 792: 0030a6f1 1500 FUNC GLOBAL DEFAULT 11 zhpgst_ │ │ │ │ + 793: 0010ac7d 592 FUNC GLOBAL DEFAULT 11 cpbequ_ │ │ │ │ + 794: 0057b819 1676 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_realify_unb │ │ │ │ + 795: 00197e39 3316 FUNC GLOBAL DEFAULT 11 dlaln2_ │ │ │ │ + 796: 000edc35 752 FUNC GLOBAL DEFAULT 11 clanht_ │ │ │ │ + 797: 003dab49 280 FUNC GLOBAL DEFAULT 11 FLA_Swap_check │ │ │ │ 798: 0017eb31 2856 FUNC GLOBAL DEFAULT 11 dla_syamv_ │ │ │ │ - 799: 00693728 4 OBJECT GLOBAL DEFAULT 20 flash_herk_bsize │ │ │ │ - 800: 0031c899 600 FUNC GLOBAL DEFAULT 11 zlacrm_ │ │ │ │ - 801: 0063aebd 504 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var1 │ │ │ │ - 802: 003f2349 170 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_ext │ │ │ │ - 803: 00640eb1 1576 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var2 │ │ │ │ - 804: 0031bd41 2000 FUNC GLOBAL DEFAULT 11 zla_syrpvgrw_ │ │ │ │ - 805: 003e1fb5 292 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_check │ │ │ │ - 806: 00693674 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_ip │ │ │ │ - 807: 0065e281 9686 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var3 │ │ │ │ - 808: 00426581 52 FUNC GLOBAL DEFAULT 11 FLA_Hevdd_external │ │ │ │ - 809: 003bf511 112 FUNC GLOBAL DEFAULT 11 bl1_zher_blas │ │ │ │ - 810: 0026b0ad 188 FUNC GLOBAL DEFAULT 11 slartv_ │ │ │ │ - 811: 0064b179 3524 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var6 │ │ │ │ - 812: 0016acfd 3432 FUNC GLOBAL DEFAULT 11 dgges_ │ │ │ │ - 813: 001093c9 6992 FUNC GLOBAL DEFAULT 11 clatbs_ │ │ │ │ - 814: 00693660 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_blas │ │ │ │ - 815: 00650245 5032 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var9 │ │ │ │ - 816: 004232cd 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_task │ │ │ │ - 817: 0068f928 128 OBJECT GLOBAL DEFAULT 19 F_err │ │ │ │ - 818: 004058f1 296 FUNC GLOBAL DEFAULT 11 FLA_Sqrt │ │ │ │ - 819: 004e7559 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var1 │ │ │ │ - 820: 00271a8d 860 FUNC GLOBAL DEFAULT 11 slasd6_ │ │ │ │ - 821: 004e7989 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var2 │ │ │ │ - 822: 004e7da9 1060 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var3 │ │ │ │ - 823: 004e81cd 1076 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var4 │ │ │ │ - 824: 003d9361 420 FUNC GLOBAL DEFAULT 11 FLA_Axpys_check │ │ │ │ - 825: 004e8601 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var5 │ │ │ │ - 826: 00191601 2224 FUNC GLOBAL DEFAULT 11 dlag2_ │ │ │ │ - 827: 000d2a75 340 FUNC GLOBAL DEFAULT 11 cla_gerpvgrw_ │ │ │ │ - 828: 004e87a1 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var6 │ │ │ │ - 829: 0016f339 656 FUNC GLOBAL DEFAULT 11 dggrqf_ │ │ │ │ - 830: 0018bb91 2748 FUNC GLOBAL DEFAULT 11 dlaed6_ │ │ │ │ - 831: 005dae5d 560 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ + 799: 0069371c 4 OBJECT GLOBAL DEFAULT 20 flash_herk_bsize │ │ │ │ + 800: 0031c6e1 600 FUNC GLOBAL DEFAULT 11 zlacrm_ │ │ │ │ + 801: 0063aea5 504 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var1 │ │ │ │ + 802: 003f2351 170 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_ext │ │ │ │ + 803: 006419f1 1576 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var2 │ │ │ │ + 804: 0031be7d 2000 FUNC GLOBAL DEFAULT 11 zla_syrpvgrw_ │ │ │ │ + 805: 003e1d05 292 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_check │ │ │ │ + 806: 00693664 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_ip │ │ │ │ + 807: 0065d751 9686 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var3 │ │ │ │ + 808: 00426589 52 FUNC GLOBAL DEFAULT 11 FLA_Hevdd_external │ │ │ │ + 809: 003bff19 112 FUNC GLOBAL DEFAULT 11 bl1_zher_blas │ │ │ │ + 810: 0026c139 188 FUNC GLOBAL DEFAULT 11 slartv_ │ │ │ │ + 811: 0064619d 3524 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var6 │ │ │ │ + 812: 0016b20d 3432 FUNC GLOBAL DEFAULT 11 dgges_ │ │ │ │ + 813: 0010aecd 6992 FUNC GLOBAL DEFAULT 11 clatbs_ │ │ │ │ + 814: 00693680 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_blas │ │ │ │ + 815: 0064fc69 5032 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opc_var9 │ │ │ │ + 816: 004235e1 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_task │ │ │ │ + 817: 0068f92c 128 OBJECT GLOBAL DEFAULT 19 F_err │ │ │ │ + 818: 00405c11 296 FUNC GLOBAL DEFAULT 11 FLA_Sqrt │ │ │ │ + 819: 004e7331 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var1 │ │ │ │ + 820: 00272b5d 860 FUNC GLOBAL DEFAULT 11 slasd6_ │ │ │ │ + 821: 004e796d 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var2 │ │ │ │ + 822: 004e7d8d 1060 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var3 │ │ │ │ + 823: 004e8351 1076 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var4 │ │ │ │ + 824: 003d9369 420 FUNC GLOBAL DEFAULT 11 FLA_Axpys_check │ │ │ │ + 825: 004e81b1 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var5 │ │ │ │ + 826: 00192261 2224 FUNC GLOBAL DEFAULT 11 dlag2_ │ │ │ │ + 827: 000d2ff1 340 FUNC GLOBAL DEFAULT 11 cla_gerpvgrw_ │ │ │ │ + 828: 004e8bd9 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_unb_var6 │ │ │ │ + 829: 0016e26d 656 FUNC GLOBAL DEFAULT 11 dggrqf_ │ │ │ │ + 830: 0018f5a1 2748 FUNC GLOBAL DEFAULT 11 dlaed6_ │ │ │ │ + 831: 005dbee9 560 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ 832: 0019d9bd 276 FUNC GLOBAL DEFAULT 11 dlapll_ │ │ │ │ - 833: 00299099 4584 FUNC GLOBAL DEFAULT 11 ssbtrd_ │ │ │ │ - 834: 003efc21 32 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_2x1 │ │ │ │ - 835: 003b95d9 38 FUNC GLOBAL DEFAULT 11 bl1_zswap │ │ │ │ - 836: 003efc61 48 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_2x2 │ │ │ │ - 837: 003bed6d 136 FUNC GLOBAL DEFAULT 11 bl1_cgemv_blas │ │ │ │ - 838: 00284449 1268 FUNC GLOBAL DEFAULT 11 sorbdb1_ │ │ │ │ - 839: 00659b29 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc │ │ │ │ - 840: 00426ccd 52 FUNC GLOBAL DEFAULT 11 FLA_Sylv_unb_external │ │ │ │ - 841: 003e823d 58 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qr2ut_obj_create │ │ │ │ - 842: 003da4e1 264 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_check │ │ │ │ - 843: 003d216d 162 FUNC GLOBAL DEFAULT 11 bl1_cscalediag │ │ │ │ - 844: 003d99a5 176 FUNC GLOBAL DEFAULT 11 FLA_Copyrt_check │ │ │ │ - 845: 00531235 380 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_ops_var1 │ │ │ │ - 846: 001e2041 2392 FUNC GLOBAL DEFAULT 11 dsterf_ │ │ │ │ - 847: 003e53c5 668 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext_check │ │ │ │ - 848: 003da325 444 FUNC GLOBAL DEFAULT 11 FLA_Dots_check │ │ │ │ - 849: 004a07a9 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var1 │ │ │ │ - 850: 004a0c09 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var2 │ │ │ │ - 851: 003dde95 496 FUNC GLOBAL DEFAULT 11 FLA_Syrk_check │ │ │ │ - 852: 004a1491 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var3 │ │ │ │ - 853: 00633ad1 212 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_internal │ │ │ │ - 854: 002b29d1 3464 FUNC GLOBAL DEFAULT 11 stgsen_ │ │ │ │ - 855: 001f6bb9 772 FUNC GLOBAL DEFAULT 11 dtpcon_ │ │ │ │ - 856: 004a18f1 1112 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var4 │ │ │ │ - 857: 00425799 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_task │ │ │ │ - 858: 004a1065 536 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var5 │ │ │ │ - 859: 004a127d 532 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var6 │ │ │ │ - 860: 00693684 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_mm │ │ │ │ - 861: 00659c75 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr │ │ │ │ - 862: 001a7e7d 1692 FUNC GLOBAL DEFAULT 11 dlarft_ │ │ │ │ - 863: 005f8dd5 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh │ │ │ │ - 864: 00693688 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_mp │ │ │ │ - 865: 004a5c85 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var1 │ │ │ │ + 833: 00299849 4584 FUNC GLOBAL DEFAULT 11 ssbtrd_ │ │ │ │ + 834: 003efc29 32 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_2x1 │ │ │ │ + 835: 003b9379 38 FUNC GLOBAL DEFAULT 11 bl1_zswap │ │ │ │ + 836: 003efc69 48 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_2x2 │ │ │ │ + 837: 003bf22d 136 FUNC GLOBAL DEFAULT 11 bl1_cgemv_blas │ │ │ │ + 838: 00282fc5 1268 FUNC GLOBAL DEFAULT 11 sorbdb1_ │ │ │ │ + 839: 00659b11 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc │ │ │ │ + 840: 00426cd5 52 FUNC GLOBAL DEFAULT 11 FLA_Sylv_unb_external │ │ │ │ + 841: 003e820d 58 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qr2ut_obj_create │ │ │ │ + 842: 003da4e9 264 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_check │ │ │ │ + 843: 003d2175 162 FUNC GLOBAL DEFAULT 11 bl1_cscalediag │ │ │ │ + 844: 003d99ad 176 FUNC GLOBAL DEFAULT 11 FLA_Copyrt_check │ │ │ │ + 845: 00531009 380 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_ops_var1 │ │ │ │ + 846: 001e2049 2392 FUNC GLOBAL DEFAULT 11 dsterf_ │ │ │ │ + 847: 003e55a1 668 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext_check │ │ │ │ + 848: 003da165 444 FUNC GLOBAL DEFAULT 11 FLA_Dots_check │ │ │ │ + 849: 004a078d 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var1 │ │ │ │ + 850: 004a0bed 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var2 │ │ │ │ + 851: 003dde9d 496 FUNC GLOBAL DEFAULT 11 FLA_Syrk_check │ │ │ │ + 852: 004a1049 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var3 │ │ │ │ + 853: 00633a0d 212 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_internal │ │ │ │ + 854: 002b1de1 3464 FUNC GLOBAL DEFAULT 11 stgsen_ │ │ │ │ + 855: 001f7991 772 FUNC GLOBAL DEFAULT 11 dtpcon_ │ │ │ │ + 856: 004a16c1 1112 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var4 │ │ │ │ + 857: 004257a1 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_task │ │ │ │ + 858: 004a14a9 536 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var5 │ │ │ │ + 859: 004a1b19 532 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_blk_var6 │ │ │ │ + 860: 0069368c 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_mm │ │ │ │ + 861: 00659c5d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr │ │ │ │ + 862: 001a7cf1 1692 FUNC GLOBAL DEFAULT 11 dlarft_ │ │ │ │ + 863: 005f8dbd 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh │ │ │ │ + 864: 00693690 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_mp │ │ │ │ + 865: 004a5c69 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var1 │ │ │ │ 866: 001af409 428 FUNC GLOBAL DEFAULT 11 dlaruv_ │ │ │ │ - 867: 00274d41 2324 FUNC GLOBAL DEFAULT 11 slasd7_ │ │ │ │ - 868: 001530f5 1856 FUNC GLOBAL DEFAULT 11 cunmrz_ │ │ │ │ - 869: 004a60d9 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var2 │ │ │ │ - 870: 0024ccb9 608 FUNC GLOBAL DEFAULT 11 slaev2_ │ │ │ │ - 871: 004a6539 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var3 │ │ │ │ - 872: 005f97a9 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn │ │ │ │ - 873: 005de9e1 664 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ - 874: 004a6995 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var4 │ │ │ │ - 875: 00693968 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_bsize │ │ │ │ - 876: 005bdde1 146 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_create_T │ │ │ │ - 877: 004a6df1 536 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var5 │ │ │ │ - 878: 005e32f5 1064 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var2 │ │ │ │ - 879: 003d1a51 304 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsmr │ │ │ │ - 880: 003357a1 2428 FUNC GLOBAL DEFAULT 11 zlantr_ │ │ │ │ - 881: 004a7009 532 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var6 │ │ │ │ - 882: 005e5a99 1120 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var3 │ │ │ │ - 883: 004039dd 122 FUNC GLOBAL DEFAULT 11 FLA_Random_symm_matrix │ │ │ │ - 884: 0018679d 964 FUNC GLOBAL DEFAULT 11 dlaed7_ │ │ │ │ - 885: 0057183d 256 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_solve │ │ │ │ - 886: 0028493d 1440 FUNC GLOBAL DEFAULT 11 sorbdb2_ │ │ │ │ - 887: 0013cbbd 1124 FUNC GLOBAL DEFAULT 11 ctrexc_ │ │ │ │ - 888: 003ae6f5 76 FUNC GLOBAL DEFAULT 11 i_nint │ │ │ │ - 889: 003e19d9 372 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_check │ │ │ │ - 890: 006936b4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_bp │ │ │ │ - 891: 002a7bfd 3192 FUNC GLOBAL DEFAULT 11 ssytf2_rook_ │ │ │ │ - 892: 003ec6d1 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ2_UT_cntl_finalize │ │ │ │ - 893: 002cd851 2772 FUNC GLOBAL DEFAULT 11 zgbsvx_ │ │ │ │ - 894: 00426469 86 FUNC GLOBAL DEFAULT 11 FLA_Hess_blk_ext │ │ │ │ - 895: 000813c1 320 FUNC GLOBAL DEFAULT 11 sgeqp3_check │ │ │ │ - 896: 006935f4 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_mm │ │ │ │ - 897: 003fd559 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cache_line_size │ │ │ │ - 898: 003b8fe1 264 FUNC GLOBAL DEFAULT 11 bl1_cinvscalm │ │ │ │ - 899: 004c4dcd 316 FUNC GLOBAL DEFAULT 11 FLA_Syr2k │ │ │ │ - 900: 003811e9 828 FUNC GLOBAL DEFAULT 11 ztrcon_ │ │ │ │ - 901: 006935f8 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_mp │ │ │ │ - 902: 003b7181 220 FUNC GLOBAL DEFAULT 11 bl1_cconjm │ │ │ │ - 903: 003e5661 468 FUNC GLOBAL DEFAULT 11 FLA_Svdd_check │ │ │ │ - 904: 003bd50d 388 FUNC GLOBAL DEFAULT 11 bl1_ccopymrt │ │ │ │ - 905: 003fd699 220 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push_output │ │ │ │ - 906: 00585a3d 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var1 │ │ │ │ - 907: 0039987d 720 FUNC GLOBAL DEFAULT 11 sormhr_ │ │ │ │ - 908: 0058bd11 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var2 │ │ │ │ - 909: 00592f95 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var3 │ │ │ │ - 910: 00424621 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_task │ │ │ │ - 911: 0059c6b1 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var4 │ │ │ │ - 912: 003b840d 132 FUNC GLOBAL DEFAULT 11 bl1_cinvscalv │ │ │ │ - 913: 0055e421 592 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opt_var1 │ │ │ │ - 914: 005979b1 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var5 │ │ │ │ + 867: 00275669 2324 FUNC GLOBAL DEFAULT 11 slasd7_ │ │ │ │ + 868: 001530ed 1856 FUNC GLOBAL DEFAULT 11 cunmrz_ │ │ │ │ + 869: 004a60bd 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var2 │ │ │ │ + 870: 0024c8c1 608 FUNC GLOBAL DEFAULT 11 slaev2_ │ │ │ │ + 871: 004a6735 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var3 │ │ │ │ + 872: 005f9791 2516 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn │ │ │ │ + 873: 005de9c9 664 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ + 874: 004a6b91 1116 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var4 │ │ │ │ + 875: 0069397c 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_bsize │ │ │ │ + 876: 005bddc1 146 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_create_T │ │ │ │ + 877: 004a651d 536 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var5 │ │ │ │ + 878: 005e32dd 1064 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var2 │ │ │ │ + 879: 003d1a59 304 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsmr │ │ │ │ + 880: 00335789 2428 FUNC GLOBAL DEFAULT 11 zlantr_ │ │ │ │ + 881: 004a6fed 532 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_blk_var6 │ │ │ │ + 882: 005e5b8d 1120 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ops_var3 │ │ │ │ + 883: 004039e9 122 FUNC GLOBAL DEFAULT 11 FLA_Random_symm_matrix │ │ │ │ + 884: 0018b7d1 964 FUNC GLOBAL DEFAULT 11 dlaed7_ │ │ │ │ + 885: 00571bdd 256 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_solve │ │ │ │ + 886: 0028491d 1440 FUNC GLOBAL DEFAULT 11 sorbdb2_ │ │ │ │ + 887: 0013e345 1124 FUNC GLOBAL DEFAULT 11 ctrexc_ │ │ │ │ + 888: 003ae6f1 76 FUNC GLOBAL DEFAULT 11 i_nint │ │ │ │ + 889: 003e1ab9 372 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_check │ │ │ │ + 890: 006936d0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_bp │ │ │ │ + 891: 002a7bd9 3192 FUNC GLOBAL DEFAULT 11 ssytf2_rook_ │ │ │ │ + 892: 003ec6d9 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ2_UT_cntl_finalize │ │ │ │ + 893: 002cd829 2772 FUNC GLOBAL DEFAULT 11 zgbsvx_ │ │ │ │ + 894: 00426471 86 FUNC GLOBAL DEFAULT 11 FLA_Hess_blk_ext │ │ │ │ + 895: 00081471 320 FUNC GLOBAL DEFAULT 11 sgeqp3_check │ │ │ │ + 896: 006935fc 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_mm │ │ │ │ + 897: 003fd891 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cache_line_size │ │ │ │ + 898: 003b8f19 264 FUNC GLOBAL DEFAULT 11 bl1_cinvscalm │ │ │ │ + 899: 004c461d 316 FUNC GLOBAL DEFAULT 11 FLA_Syr2k │ │ │ │ + 900: 003811d9 828 FUNC GLOBAL DEFAULT 11 ztrcon_ │ │ │ │ + 901: 00693600 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_mp │ │ │ │ + 902: 003b6401 220 FUNC GLOBAL DEFAULT 11 bl1_cconjm │ │ │ │ + 903: 003e53cd 468 FUNC GLOBAL DEFAULT 11 FLA_Svdd_check │ │ │ │ + 904: 003bd51d 388 FUNC GLOBAL DEFAULT 11 bl1_ccopymrt │ │ │ │ + 905: 003fd9d1 220 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push_output │ │ │ │ + 906: 00585a1d 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var1 │ │ │ │ + 907: 0039ab65 720 FUNC GLOBAL DEFAULT 11 sormhr_ │ │ │ │ + 908: 0058bcf1 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var2 │ │ │ │ + 909: 005948b1 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var3 │ │ │ │ + 910: 00424935 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt_task │ │ │ │ + 911: 0059bd3d 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var4 │ │ │ │ + 912: 003b841d 132 FUNC GLOBAL DEFAULT 11 bl1_cinvscalv │ │ │ │ + 913: 0055e1ed 592 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opt_var1 │ │ │ │ + 914: 00598bb5 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_unb_var5 │ │ │ │ 915: 00067c2d 444 FUNC GLOBAL DEFAULT 11 sgelqf_ │ │ │ │ - 916: 0012b965 2040 FUNC GLOBAL DEFAULT 11 csytrs2_ │ │ │ │ + 916: 0012b95d 2040 FUNC GLOBAL DEFAULT 11 csytrs2_ │ │ │ │ 917: 00226329 740 FUNC GLOBAL DEFAULT 11 sgetc2_ │ │ │ │ - 918: 00077645 156 FUNC GLOBAL DEFAULT 11 cgeqr2p_check │ │ │ │ - 919: 003b70b1 100 FUNC GLOBAL DEFAULT 11 bl1_cconjv │ │ │ │ - 920: 00272ed5 1512 FUNC GLOBAL DEFAULT 11 slasd8_ │ │ │ │ - 921: 0048f349 1612 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var1 │ │ │ │ - 922: 00285b89 640 FUNC GLOBAL DEFAULT 11 sorg2l_ │ │ │ │ - 923: 0048f995 1604 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var2 │ │ │ │ - 924: 0048ffd9 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var3 │ │ │ │ - 925: 00693550 4 OBJECT GLOBAL DEFAULT 20 fla_gemv_cntl_blas │ │ │ │ - 926: 00490609 1596 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var4 │ │ │ │ + 918: 00077c81 156 FUNC GLOBAL DEFAULT 11 cgeqr2p_check │ │ │ │ + 919: 003b5c51 100 FUNC GLOBAL DEFAULT 11 bl1_cconjv │ │ │ │ + 920: 00272eb9 1512 FUNC GLOBAL DEFAULT 11 slasd8_ │ │ │ │ + 921: 0048f32d 1612 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var1 │ │ │ │ + 922: 002863ed 640 FUNC GLOBAL DEFAULT 11 sorg2l_ │ │ │ │ + 923: 0048f979 1604 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var2 │ │ │ │ + 924: 0048ffbd 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var3 │ │ │ │ + 925: 00693544 4 OBJECT GLOBAL DEFAULT 20 fla_gemv_cntl_blas │ │ │ │ + 926: 004905ed 1596 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var4 │ │ │ │ 927: 000a0e89 908 FUNC GLOBAL DEFAULT 11 cgeqrfp_ │ │ │ │ - 928: 00490c45 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var5 │ │ │ │ - 929: 003fd3e5 48 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_num_threads │ │ │ │ - 930: 0049127d 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var6 │ │ │ │ - 931: 004918ad 1588 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var7 │ │ │ │ - 932: 003d1439 94 FUNC GLOBAL DEFAULT 11 bl1_crandm │ │ │ │ - 933: 000dd4e9 4750 FUNC GLOBAL DEFAULT 11 clags2_ │ │ │ │ - 934: 00185549 2086 FUNC GLOBAL DEFAULT 11 dlaebz_ │ │ │ │ - 935: 003b08b9 192 FUNC GLOBAL DEFAULT 11 s_wsle │ │ │ │ - 936: 004921a5 1608 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var8 │ │ │ │ - 937: 00190299 2246 FUNC GLOBAL DEFAULT 11 dlaed8_ │ │ │ │ - 938: 003364e1 492 FUNC GLOBAL DEFAULT 11 zlaqhe_ │ │ │ │ - 939: 006938d4 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_var2_bsize │ │ │ │ - 940: 00491ee1 708 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var9 │ │ │ │ - 941: 0054cbc1 480 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_init_structure │ │ │ │ + 928: 00490c29 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var5 │ │ │ │ + 929: 003fd71d 48 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_num_threads │ │ │ │ + 930: 00491261 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var6 │ │ │ │ + 931: 00491891 1588 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var7 │ │ │ │ + 932: 003d17a9 94 FUNC GLOBAL DEFAULT 11 bl1_crandm │ │ │ │ + 933: 000dce29 4750 FUNC GLOBAL DEFAULT 11 clags2_ │ │ │ │ + 934: 001847d9 2086 FUNC GLOBAL DEFAULT 11 dlaebz_ │ │ │ │ + 935: 003b0ba1 192 FUNC GLOBAL DEFAULT 11 s_wsle │ │ │ │ + 936: 00491ec5 1608 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var8 │ │ │ │ + 937: 00190061 2246 FUNC GLOBAL DEFAULT 11 dlaed8_ │ │ │ │ + 938: 003364c9 492 FUNC GLOBAL DEFAULT 11 zlaqhe_ │ │ │ │ + 939: 006938dc 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_var2_bsize │ │ │ │ + 940: 0049277d 708 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var9 │ │ │ │ + 941: 0054ca59 480 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_init_structure │ │ │ │ 942: 0006e351 212 FUNC GLOBAL DEFAULT 11 slauu2_ │ │ │ │ - 943: 00284edd 1392 FUNC GLOBAL DEFAULT 11 sorbdb3_ │ │ │ │ - 944: 003d1579 30 FUNC GLOBAL DEFAULT 11 bl1_crands │ │ │ │ - 945: 002a33cd 2700 FUNC GLOBAL DEFAULT 11 ssyevr_ │ │ │ │ - 946: 00163991 4116 FUNC GLOBAL DEFAULT 11 dgegv_ │ │ │ │ - 947: 003d1f19 40 FUNC GLOBAL DEFAULT 11 bl1_crandv │ │ │ │ - 948: 00424481 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_task │ │ │ │ - 949: 003bde2d 388 FUNC GLOBAL DEFAULT 11 bl1_dccopymrt │ │ │ │ - 950: 00657561 952 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_internal │ │ │ │ - 951: 0031a8e1 2896 FUNC GLOBAL DEFAULT 11 zla_syamv_ │ │ │ │ - 952: 00577659 1400 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u │ │ │ │ - 953: 004268d9 76 FUNC GLOBAL DEFAULT 11 FLA_QR_unb_ext │ │ │ │ - 954: 00253ec1 1916 FUNC GLOBAL DEFAULT 11 slaic1_ │ │ │ │ - 955: 003d2761 122 FUNC GLOBAL DEFAULT 11 bl1_csetm │ │ │ │ - 956: 001d5bf1 800 FUNC GLOBAL DEFAULT 11 dsbev_ │ │ │ │ - 957: 003a3bbd 1048 FUNC GLOBAL DEFAULT 11 cunm2r_fla │ │ │ │ - 958: 00128e99 2528 FUNC GLOBAL DEFAULT 11 csyrfs_ │ │ │ │ + 943: 00284ebd 1392 FUNC GLOBAL DEFAULT 11 sorbdb3_ │ │ │ │ + 944: 003d18e9 30 FUNC GLOBAL DEFAULT 11 bl1_crands │ │ │ │ + 945: 002a284d 2700 FUNC GLOBAL DEFAULT 11 ssyevr_ │ │ │ │ + 946: 001632a9 4116 FUNC GLOBAL DEFAULT 11 dgegv_ │ │ │ │ + 947: 003d1f21 40 FUNC GLOBAL DEFAULT 11 bl1_crandv │ │ │ │ + 948: 00424489 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_task │ │ │ │ + 949: 003bde3d 388 FUNC GLOBAL DEFAULT 11 bl1_dccopymrt │ │ │ │ + 950: 00657549 952 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_internal │ │ │ │ + 951: 0031a8c1 2896 FUNC GLOBAL DEFAULT 11 zla_syamv_ │ │ │ │ + 952: 00577d19 1400 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u │ │ │ │ + 953: 004268ad 76 FUNC GLOBAL DEFAULT 11 FLA_QR_unb_ext │ │ │ │ + 954: 00252855 1916 FUNC GLOBAL DEFAULT 11 slaic1_ │ │ │ │ + 955: 003d25e9 122 FUNC GLOBAL DEFAULT 11 bl1_csetm │ │ │ │ + 956: 001d5bf5 800 FUNC GLOBAL DEFAULT 11 dsbev_ │ │ │ │ + 957: 003a40bd 1048 FUNC GLOBAL DEFAULT 11 cunm2r_fla │ │ │ │ + 958: 00128b91 2528 FUNC GLOBAL DEFAULT 11 csyrfs_ │ │ │ │ 959: 0016ce31 3100 FUNC GLOBAL DEFAULT 11 dggev_ │ │ │ │ - 960: 002a514d 536 FUNC GLOBAL DEFAULT 11 ssysv_ │ │ │ │ - 961: 004242b9 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_task │ │ │ │ - 962: 003d252d 76 FUNC GLOBAL DEFAULT 11 bl1_csetv │ │ │ │ - 963: 005db1e5 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ - 964: 00080b6d 308 FUNC GLOBAL DEFAULT 11 dtrtri_check │ │ │ │ - 965: 003b767d 132 FUNC GLOBAL DEFAULT 11 bl1_ddot2s │ │ │ │ - 966: 003e9115 96 FUNC GLOBAL DEFAULT 11 FLASH_Copyt_cntl_finalize │ │ │ │ - 967: 0041e421 480 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx_external │ │ │ │ - 968: 0055a949 2460 FUNC GLOBAL DEFAULT 11 FLA_Svd_uv_unb_var1 │ │ │ │ - 969: 0055c369 2852 FUNC GLOBAL DEFAULT 11 FLA_Svd_uv_unb_var2 │ │ │ │ - 970: 0055d301 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_ops_var1 │ │ │ │ + 960: 002a5129 536 FUNC GLOBAL DEFAULT 11 ssysv_ │ │ │ │ + 961: 004242c1 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_task │ │ │ │ + 962: 003d2ad1 76 FUNC GLOBAL DEFAULT 11 bl1_csetv │ │ │ │ + 963: 005dc271 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ + 964: 00080c11 308 FUNC GLOBAL DEFAULT 11 dtrtri_check │ │ │ │ + 965: 003b768d 132 FUNC GLOBAL DEFAULT 11 bl1_ddot2s │ │ │ │ + 966: 003e911d 96 FUNC GLOBAL DEFAULT 11 FLASH_Copyt_cntl_finalize │ │ │ │ + 967: 0041e429 480 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx_external │ │ │ │ + 968: 0055b9b1 2460 FUNC GLOBAL DEFAULT 11 FLA_Svd_uv_unb_var1 │ │ │ │ + 969: 0055c649 2852 FUNC GLOBAL DEFAULT 11 FLA_Svd_uv_unb_var2 │ │ │ │ + 970: 0055d801 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_ops_var1 │ │ │ │ 971: 00088201 4064 FUNC GLOBAL DEFAULT 11 zgesdd_check │ │ │ │ - 972: 00693910 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl │ │ │ │ - 973: 003fab05 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_floating_point │ │ │ │ - 974: 0018c651 1040 FUNC GLOBAL DEFAULT 11 dlaed9_ │ │ │ │ - 975: 0014b8ed 1236 FUNC GLOBAL DEFAULT 11 cungql_ │ │ │ │ - 976: 00693698 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_var2_bsize │ │ │ │ - 977: 003e3d39 192 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_check │ │ │ │ - 978: 00285e09 2180 FUNC GLOBAL DEFAULT 11 sorbdb4_ │ │ │ │ - 979: 0035dcf9 2468 FUNC GLOBAL DEFAULT 11 zporfs_ │ │ │ │ - 980: 002087a5 8000 FUNC GLOBAL DEFAULT 11 dtprfb_ │ │ │ │ - 981: 003ffb29 464 FUNC GLOBAL DEFAULT 11 FLA_Hermitianize │ │ │ │ - 982: 003ecdf9 100 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_cntl_init │ │ │ │ - 983: 002efdd5 15048 FUNC GLOBAL DEFAULT 11 zgesdd_ │ │ │ │ - 984: 0007bfad 384 FUNC GLOBAL DEFAULT 11 dgehrd_check │ │ │ │ + 972: 006938fc 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl │ │ │ │ + 973: 003fab11 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_floating_point │ │ │ │ + 974: 0018ebe1 1040 FUNC GLOBAL DEFAULT 11 dlaed9_ │ │ │ │ + 975: 0014b8e5 1236 FUNC GLOBAL DEFAULT 11 cungql_ │ │ │ │ + 976: 006936a0 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_var2_bsize │ │ │ │ + 977: 003e3d41 192 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_check │ │ │ │ + 978: 00285b69 2180 FUNC GLOBAL DEFAULT 11 sorbdb4_ │ │ │ │ + 979: 0035d171 2468 FUNC GLOBAL DEFAULT 11 zporfs_ │ │ │ │ + 980: 002047b1 8000 FUNC GLOBAL DEFAULT 11 dtprfb_ │ │ │ │ + 981: 00401ab1 464 FUNC GLOBAL DEFAULT 11 FLA_Hermitianize │ │ │ │ + 982: 003ece01 100 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_cntl_init │ │ │ │ + 983: 002efdad 15048 FUNC GLOBAL DEFAULT 11 zgesdd_ │ │ │ │ + 984: 0007bfb1 384 FUNC GLOBAL DEFAULT 11 dgehrd_check │ │ │ │ 985: 000a6fad 640 FUNC GLOBAL DEFAULT 11 cggqrf_ │ │ │ │ - 986: 00410f59 912 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2 │ │ │ │ - 987: 004a1d49 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var1 │ │ │ │ - 988: 000a722d 3992 FUNC GLOBAL DEFAULT 11 cggevx_ │ │ │ │ - 989: 003b96f1 244 FUNC GLOBAL DEFAULT 11 bl1_dscalm │ │ │ │ - 990: 001127fd 984 FUNC GLOBAL DEFAULT 11 cpocon_ │ │ │ │ - 991: 003ed065 116 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_cntl_init │ │ │ │ - 992: 00337749 340 FUNC GLOBAL DEFAULT 11 zlaqsp_ │ │ │ │ - 993: 004a21a9 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var2 │ │ │ │ - 994: 0047206d 1584 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var1 │ │ │ │ - 995: 004a2609 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var3 │ │ │ │ - 996: 0069366c 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_mm │ │ │ │ - 997: 004a2c19 1092 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var4 │ │ │ │ - 998: 0047269d 1588 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var2 │ │ │ │ - 999: 00472cd1 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var3 │ │ │ │ - 1000: 004a2a6d 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var5 │ │ │ │ - 1001: 00693a10 4 OBJECT GLOBAL DEFAULT 20 flash_uddateutinc_cntl │ │ │ │ - 1002: 00473311 1616 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var4 │ │ │ │ - 1003: 00295b1d 936 FUNC GLOBAL DEFAULT 11 sspevd_ │ │ │ │ - 1004: 0029ecd1 3572 FUNC GLOBAL DEFAULT 11 sstemr_ │ │ │ │ - 1005: 004a305d 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var6 │ │ │ │ - 1006: 00473961 1612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var5 │ │ │ │ - 1007: 00473fad 1592 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var6 │ │ │ │ - 1008: 004745e5 1576 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var7 │ │ │ │ - 1009: 00474e85 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var8 │ │ │ │ - 1010: 003b9339 70 FUNC GLOBAL DEFAULT 11 bl1_dscalv │ │ │ │ - 1011: 004a721d 1080 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var1 │ │ │ │ - 1012: 005bea19 192 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opc_var1 │ │ │ │ - 1013: 00474c0d 632 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var9 │ │ │ │ - 1014: 003e27d9 224 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_check │ │ │ │ - 1015: 003ae45d 24 FUNC GLOBAL DEFAULT 11 l_ge │ │ │ │ - 1016: 005e7e69 1744 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var1 │ │ │ │ - 1017: 005e8539 2036 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var2 │ │ │ │ - 1018: 004a7655 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var2 │ │ │ │ - 1019: 003f6719 52 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_without_buffer │ │ │ │ - 1020: 005e8d2d 2052 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var3 │ │ │ │ - 1021: 004a7ab5 1084 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var3 │ │ │ │ - 1022: 004a7ef1 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var4 │ │ │ │ - 1023: 003ad1ad 8 FUNC GLOBAL DEFAULT 11 d_cosh │ │ │ │ - 1024: 005e9531 1780 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var4 │ │ │ │ - 1025: 0020a909 176 FUNC GLOBAL DEFAULT 11 dzsum1_ │ │ │ │ - 1026: 004a8351 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var5 │ │ │ │ - 1027: 003ad11d 8 FUNC GLOBAL DEFAULT 11 d_cos │ │ │ │ - 1028: 00110e01 2576 FUNC GLOBAL DEFAULT 11 cpbrfs_ │ │ │ │ - 1029: 004a84fd 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var6 │ │ │ │ - 1030: 0030b971 572 FUNC GLOBAL DEFAULT 11 zhpsvx_ │ │ │ │ - 1031: 005524bd 768 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau_submatrix │ │ │ │ - 1032: 00208651 340 FUNC GLOBAL DEFAULT 11 dtrttp_ │ │ │ │ - 1033: 00112609 500 FUNC GLOBAL DEFAULT 11 cpftrs_ │ │ │ │ - 1034: 00084ce5 576 FUNC GLOBAL DEFAULT 11 sormlq_check │ │ │ │ - 1035: 0012ac31 3380 FUNC GLOBAL DEFAULT 11 csytf2_ │ │ │ │ - 1036: 000cda39 1588 FUNC GLOBAL DEFAULT 11 chseqr_ │ │ │ │ - 1037: 004299f9 92 FUNC GLOBAL DEFAULT 11 FLA_Axpy │ │ │ │ - 1038: 0027e9dd 320 FUNC GLOBAL DEFAULT 11 slatrz_ │ │ │ │ - 1039: 003e83bd 54 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trinv_obj_create │ │ │ │ - 1040: 003d9505 288 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_check │ │ │ │ - 1041: 003f7b41 132 FUNC GLOBAL DEFAULT 11 FLA_Check_pivot_index_range │ │ │ │ - 1042: 003d51a1 216 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_imag_part_check │ │ │ │ - 1043: 0028544d 720 FUNC GLOBAL DEFAULT 11 sorbdb5_ │ │ │ │ - 1044: 003ae475 28 FUNC GLOBAL DEFAULT 11 l_gt │ │ │ │ - 1045: 0059fb49 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var1 │ │ │ │ - 1046: 00659dc1 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc │ │ │ │ - 1047: 005a07f1 552 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var2 │ │ │ │ + 986: 00410f61 912 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2 │ │ │ │ + 987: 004a1d2d 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var1 │ │ │ │ + 988: 000a7801 3992 FUNC GLOBAL DEFAULT 11 cggevx_ │ │ │ │ + 989: 003b9701 244 FUNC GLOBAL DEFAULT 11 bl1_dscalm │ │ │ │ + 990: 001129b9 984 FUNC GLOBAL DEFAULT 11 cpocon_ │ │ │ │ + 991: 003ecf65 116 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_cntl_init │ │ │ │ + 992: 003392c1 340 FUNC GLOBAL DEFAULT 11 zlaqsp_ │ │ │ │ + 993: 004a218d 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var2 │ │ │ │ + 994: 00472051 1584 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var1 │ │ │ │ + 995: 004a25ed 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var3 │ │ │ │ + 996: 0069365c 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_mm │ │ │ │ + 997: 004a2a51 1092 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var4 │ │ │ │ + 998: 00472681 1588 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var2 │ │ │ │ + 999: 00472cb5 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var3 │ │ │ │ + 1000: 004a2e95 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var5 │ │ │ │ + 1001: 00693a18 4 OBJECT GLOBAL DEFAULT 20 flash_uddateutinc_cntl │ │ │ │ + 1002: 00473941 1616 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var4 │ │ │ │ + 1003: 00295afd 936 FUNC GLOBAL DEFAULT 11 sspevd_ │ │ │ │ + 1004: 0029ea89 3572 FUNC GLOBAL DEFAULT 11 sstemr_ │ │ │ │ + 1005: 004a3041 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_unb_var6 │ │ │ │ + 1006: 004732f5 1612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var5 │ │ │ │ + 1007: 00473f91 1592 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var6 │ │ │ │ + 1008: 004745c9 1576 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var7 │ │ │ │ + 1009: 00474e69 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var8 │ │ │ │ + 1010: 003b93e9 70 FUNC GLOBAL DEFAULT 11 bl1_dscalv │ │ │ │ + 1011: 004a7201 1080 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var1 │ │ │ │ + 1012: 005be9f9 192 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opc_var1 │ │ │ │ + 1013: 00474bf1 632 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var9 │ │ │ │ + 1014: 003e27e1 224 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_check │ │ │ │ + 1015: 003ae47d 24 FUNC GLOBAL DEFAULT 11 l_ge │ │ │ │ + 1016: 005e7e51 1744 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var1 │ │ │ │ + 1017: 005e8521 2036 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var2 │ │ │ │ + 1018: 004a7639 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var2 │ │ │ │ + 1019: 003f6721 52 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_without_buffer │ │ │ │ + 1020: 005e8d15 2052 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var3 │ │ │ │ + 1021: 004a7a99 1084 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var3 │ │ │ │ + 1022: 004a81bd 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var4 │ │ │ │ + 1023: 003ad1b5 8 FUNC GLOBAL DEFAULT 11 d_cosh │ │ │ │ + 1024: 005e9519 1780 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_blk_var4 │ │ │ │ + 1025: 0020a6e9 176 FUNC GLOBAL DEFAULT 11 dzsum1_ │ │ │ │ + 1026: 004a877d 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var5 │ │ │ │ + 1027: 003ad125 8 FUNC GLOBAL DEFAULT 11 d_cos │ │ │ │ + 1028: 0010ed35 2576 FUNC GLOBAL DEFAULT 11 cpbrfs_ │ │ │ │ + 1029: 004a8011 428 FUNC GLOBAL DEFAULT 11 FLA_Herk_un_unb_var6 │ │ │ │ + 1030: 0030b94d 572 FUNC GLOBAL DEFAULT 11 zhpsvx_ │ │ │ │ + 1031: 0055249d 768 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau_submatrix │ │ │ │ + 1032: 002066f1 340 FUNC GLOBAL DEFAULT 11 dtrttp_ │ │ │ │ + 1033: 00111f4d 500 FUNC GLOBAL DEFAULT 11 cpftrs_ │ │ │ │ + 1034: 00084f29 576 FUNC GLOBAL DEFAULT 11 sormlq_check │ │ │ │ + 1035: 0012ac29 3380 FUNC GLOBAL DEFAULT 11 csytf2_ │ │ │ │ + 1036: 000ceaa5 1588 FUNC GLOBAL DEFAULT 11 chseqr_ │ │ │ │ + 1037: 00429a01 92 FUNC GLOBAL DEFAULT 11 FLA_Axpy │ │ │ │ + 1038: 0027f9cd 320 FUNC GLOBAL DEFAULT 11 slatrz_ │ │ │ │ + 1039: 003e838d 54 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trinv_obj_create │ │ │ │ + 1040: 003d950d 288 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_check │ │ │ │ + 1041: 003f8c11 132 FUNC GLOBAL DEFAULT 11 FLA_Check_pivot_index_range │ │ │ │ + 1042: 003d51a9 216 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_imag_part_check │ │ │ │ + 1043: 0028542d 720 FUNC GLOBAL DEFAULT 11 sorbdb5_ │ │ │ │ + 1044: 003ae495 28 FUNC GLOBAL DEFAULT 11 l_gt │ │ │ │ + 1045: 0059fb29 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var1 │ │ │ │ + 1046: 00659da9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc │ │ │ │ + 1047: 005a07d1 552 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var2 │ │ │ │ 1048: 001f7c99 4092 FUNC GLOBAL DEFAULT 11 dtgsna_ │ │ │ │ - 1049: 005a158d 648 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var3 │ │ │ │ - 1050: 00575ee1 1290 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_extract_real_diagonals │ │ │ │ - 1051: 0007a949 184 FUNC GLOBAL DEFAULT 11 cungl2_check │ │ │ │ - 1052: 003cecd5 286 FUNC GLOBAL DEFAULT 11 bl1_dewinvscalmt │ │ │ │ - 1053: 003c1b49 148 FUNC GLOBAL DEFAULT 11 bl1_strmv_blas │ │ │ │ - 1054: 005c5f7d 996 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var2 │ │ │ │ - 1055: 005a2c79 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var4 │ │ │ │ - 1056: 003d6bfd 292 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_random_dist_check │ │ │ │ - 1057: 005a41c5 416 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var5 │ │ │ │ - 1058: 003ee649 264 FUNC GLOBAL DEFAULT 11 FLASH_Copy_buffer_to_hier │ │ │ │ - 1059: 005c8a45 1492 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var3 │ │ │ │ - 1060: 005ca6d1 1512 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var4 │ │ │ │ - 1061: 006934ac 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_bsize │ │ │ │ - 1062: 001d33e9 1248 FUNC GLOBAL DEFAULT 11 dppsvx_ │ │ │ │ - 1063: 001006d5 392 FUNC GLOBAL DEFAULT 11 claset_ │ │ │ │ - 1064: 0069350c 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl_blas │ │ │ │ - 1065: 00093901 1172 FUNC GLOBAL DEFAULT 11 cgeequ_ │ │ │ │ - 1066: 00252d81 4416 FUNC GLOBAL DEFAULT 11 slaein_ │ │ │ │ - 1067: 006935a4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm_ip │ │ │ │ - 1068: 003eb9f9 96 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_cntl_finalize │ │ │ │ - 1069: 003fa025 290 FUNC GLOBAL DEFAULT 11 FLA_Absolute_square │ │ │ │ - 1070: 00636081 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var1 │ │ │ │ - 1071: 003f3de9 12 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_status │ │ │ │ - 1072: 000763ed 220 FUNC GLOBAL DEFAULT 11 zpotf2_ │ │ │ │ - 1073: 00638fb9 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var2 │ │ │ │ - 1074: 006393e1 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var3 │ │ │ │ - 1075: 0053e7fd 128 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv │ │ │ │ - 1076: 003f2795 100 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free │ │ │ │ - 1077: 003e5f05 432 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_form_Q_check │ │ │ │ + 1049: 005a156d 648 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var3 │ │ │ │ + 1050: 00576a25 1290 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_extract_real_diagonals │ │ │ │ + 1051: 0007a9d1 184 FUNC GLOBAL DEFAULT 11 cungl2_check │ │ │ │ + 1052: 003cea5d 286 FUNC GLOBAL DEFAULT 11 bl1_dewinvscalmt │ │ │ │ + 1053: 003c21c1 148 FUNC GLOBAL DEFAULT 11 bl1_strmv_blas │ │ │ │ + 1054: 005c5f5d 996 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var2 │ │ │ │ + 1055: 005a2469 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var4 │ │ │ │ + 1056: 003d6c05 292 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_random_dist_check │ │ │ │ + 1057: 005a3155 416 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_ops_var5 │ │ │ │ + 1058: 003ee651 264 FUNC GLOBAL DEFAULT 11 FLASH_Copy_buffer_to_hier │ │ │ │ + 1059: 005c8a25 1492 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var3 │ │ │ │ + 1060: 005ca6b1 1512 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofs_var4 │ │ │ │ + 1061: 006934b4 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_bsize │ │ │ │ + 1062: 001d33f1 1248 FUNC GLOBAL DEFAULT 11 dppsvx_ │ │ │ │ + 1063: 000fd2d5 392 FUNC GLOBAL DEFAULT 11 claset_ │ │ │ │ + 1064: 00693510 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl_blas │ │ │ │ + 1065: 0009244d 1172 FUNC GLOBAL DEFAULT 11 cgeequ_ │ │ │ │ + 1066: 00253b35 4416 FUNC GLOBAL DEFAULT 11 slaein_ │ │ │ │ + 1067: 006935ac 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm_ip │ │ │ │ + 1068: 003eba01 96 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_cntl_finalize │ │ │ │ + 1069: 003fa02d 290 FUNC GLOBAL DEFAULT 11 FLA_Absolute_square │ │ │ │ + 1070: 00636c09 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var1 │ │ │ │ + 1071: 003f3df1 12 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_status │ │ │ │ + 1072: 00076541 220 FUNC GLOBAL DEFAULT 11 zpotf2_ │ │ │ │ + 1073: 00638fa1 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var2 │ │ │ │ + 1074: 00639791 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var3 │ │ │ │ + 1075: 0053e929 128 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv │ │ │ │ + 1076: 003f279d 100 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free │ │ │ │ + 1077: 003e5f7d 432 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_form_Q_check │ │ │ │ 1078: 001ac9c1 4640 FUNC GLOBAL DEFAULT 11 dlarfx_ │ │ │ │ - 1079: 00592ff1 232 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_ops_var1 │ │ │ │ - 1080: 00659f0d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr │ │ │ │ - 1081: 00086d15 172 FUNC GLOBAL DEFAULT 11 zgeqr2_check │ │ │ │ - 1082: 0050bfb1 134 FUNC GLOBAL DEFAULT 11 FLA_Trsm │ │ │ │ - 1083: 00639bd1 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var6 │ │ │ │ - 1084: 003d3e7d 364 FUNC GLOBAL DEFAULT 11 bl1_csymmize │ │ │ │ - 1085: 0054437d 1448 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_internal │ │ │ │ - 1086: 00492a5d 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var1 │ │ │ │ - 1087: 0063a789 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var9 │ │ │ │ - 1088: 0049303d 1524 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var2 │ │ │ │ - 1089: 003c5f01 160 FUNC GLOBAL DEFAULT 11 bl1_dgemm_blas │ │ │ │ - 1090: 00493631 1516 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var3 │ │ │ │ - 1091: 00493c1d 1468 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var4 │ │ │ │ - 1092: 006937cc 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_bsize_leaf │ │ │ │ - 1093: 000f1a99 2692 FUNC GLOBAL DEFAULT 11 clantb_ │ │ │ │ - 1094: 004941d9 1468 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var5 │ │ │ │ - 1095: 00494795 1516 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var6 │ │ │ │ - 1096: 00422909 4 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx │ │ │ │ - 1097: 003bd819 388 FUNC GLOBAL DEFAULT 11 bl1_sdcopymrt │ │ │ │ - 1098: 00658435 2224 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_internal │ │ │ │ - 1099: 00494d81 1524 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var7 │ │ │ │ - 1100: 004955e1 1508 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var8 │ │ │ │ - 1101: 00438cad 160 FUNC GLOBAL DEFAULT 11 FLA_Trsv │ │ │ │ - 1102: 003f80e5 78 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_diag_offset │ │ │ │ - 1103: 00495375 620 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var9 │ │ │ │ - 1104: 00080fc9 184 FUNC GLOBAL DEFAULT 11 sgehd2_check │ │ │ │ + 1079: 0059232d 232 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_ops_var1 │ │ │ │ + 1080: 00659ef5 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr │ │ │ │ + 1081: 00086c79 172 FUNC GLOBAL DEFAULT 11 zgeqr2_check │ │ │ │ + 1082: 0050be0d 134 FUNC GLOBAL DEFAULT 11 FLA_Trsm │ │ │ │ + 1083: 00639bb9 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var6 │ │ │ │ + 1084: 003d3e85 364 FUNC GLOBAL DEFAULT 11 bl1_csymmize │ │ │ │ + 1085: 0054435d 1448 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_internal │ │ │ │ + 1086: 00492a41 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var1 │ │ │ │ + 1087: 0063a771 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var9 │ │ │ │ + 1088: 00493021 1524 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var2 │ │ │ │ + 1089: 003c5151 160 FUNC GLOBAL DEFAULT 11 bl1_dgemm_blas │ │ │ │ + 1090: 00493615 1516 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var3 │ │ │ │ + 1091: 00493c01 1468 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var4 │ │ │ │ + 1092: 006937d4 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_bsize_leaf │ │ │ │ + 1093: 000f1a91 2692 FUNC GLOBAL DEFAULT 11 clantb_ │ │ │ │ + 1094: 004941bd 1468 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var5 │ │ │ │ + 1095: 004949e5 1516 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var6 │ │ │ │ + 1096: 00422f39 4 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx │ │ │ │ + 1097: 003bd829 388 FUNC GLOBAL DEFAULT 11 bl1_sdcopymrt │ │ │ │ + 1098: 00658a99 2224 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_internal │ │ │ │ + 1099: 00494fd1 1524 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var7 │ │ │ │ + 1100: 004955c5 1508 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var8 │ │ │ │ + 1101: 00438be5 160 FUNC GLOBAL DEFAULT 11 FLA_Trsv │ │ │ │ + 1102: 003f91b5 78 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_diag_offset │ │ │ │ + 1103: 00494779 620 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_unb_var9 │ │ │ │ + 1104: 00080fcd 184 FUNC GLOBAL DEFAULT 11 sgehd2_check │ │ │ │ 1105: 001a8519 264 FUNC GLOBAL DEFAULT 11 dlarra_ │ │ │ │ - 1106: 004260d1 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_ext │ │ │ │ + 1106: 004260d9 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_ext │ │ │ │ 1107: 000d7ee1 2980 FUNC GLOBAL DEFAULT 11 cla_syamv_ │ │ │ │ - 1108: 003ed95d 132 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm_cntl_init │ │ │ │ - 1109: 006938b0 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_cntl │ │ │ │ + 1108: 003ed965 132 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm_cntl_init │ │ │ │ + 1109: 006938a8 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_cntl │ │ │ │ 1110: 00084415 324 FUNC GLOBAL DEFAULT 11 sorgqr_check │ │ │ │ - 1111: 003df8fd 828 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_check │ │ │ │ - 1112: 003cd819 16 FUNC GLOBAL DEFAULT 11 bl1_does_notrans │ │ │ │ - 1113: 0028571d 1132 FUNC GLOBAL DEFAULT 11 sorbdb6_ │ │ │ │ - 1114: 003e8211 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qrut_obj_create │ │ │ │ - 1115: 000a396d 1060 FUNC GLOBAL DEFAULT 11 cggbak_ │ │ │ │ - 1116: 00371e89 2840 FUNC GLOBAL DEFAULT 11 zsytrs_rook_ │ │ │ │ - 1117: 0010cb55 676 FUNC GLOBAL DEFAULT 11 cpbtf2_ │ │ │ │ - 1118: 00423539 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_task │ │ │ │ - 1119: 00360b69 572 FUNC GLOBAL DEFAULT 11 zspsvx_ │ │ │ │ - 1120: 00693998 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_bsize │ │ │ │ - 1121: 002c86c9 1432 FUNC GLOBAL DEFAULT 11 zgbequb_ │ │ │ │ - 1122: 003af4cd 40 FUNC GLOBAL DEFAULT 11 e_rsfe │ │ │ │ - 1123: 004ef98d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc │ │ │ │ - 1124: 0007cf81 172 FUNC GLOBAL DEFAULT 11 dgetrf_check │ │ │ │ - 1125: 003efe05 408 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_width │ │ │ │ - 1126: 003177b9 1540 FUNC GLOBAL DEFAULT 11 zla_porcond_x_ │ │ │ │ - 1127: 003e2c51 212 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_check │ │ │ │ - 1128: 002d3649 7832 FUNC GLOBAL DEFAULT 11 zbbcsd_ │ │ │ │ - 1129: 004ef72d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh │ │ │ │ - 1130: 003d7871 132 FUNC GLOBAL DEFAULT 11 FLA_Invert_check │ │ │ │ - 1131: 00401f0d 830 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value │ │ │ │ - 1132: 0007c2f5 172 FUNC GLOBAL DEFAULT 11 dgeqpf_check │ │ │ │ - 1133: 00693670 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_op │ │ │ │ - 1134: 003b64b1 454 FUNC GLOBAL DEFAULT 11 bl1_caxpymt │ │ │ │ - 1135: 00240c21 3040 FUNC GLOBAL DEFAULT 11 slabrd_ │ │ │ │ - 1136: 005d9cc1 1420 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_realify_opt │ │ │ │ - 1137: 001fe9e1 6104 FUNC GLOBAL DEFAULT 11 dtgsyl_ │ │ │ │ - 1138: 0011a699 208 FUNC GLOBAL DEFAULT 11 cptsv_ │ │ │ │ - 1139: 00366db9 1792 FUNC GLOBAL DEFAULT 11 zstein_ │ │ │ │ - 1140: 003b77f5 244 FUNC GLOBAL DEFAULT 11 bl1_zdot2s │ │ │ │ - 1141: 003fd5e5 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_head_task │ │ │ │ - 1142: 0047fe91 712 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var10 │ │ │ │ - 1143: 00690aa0 4 OBJECT GLOBAL DEFAULT 20 f__donewrec │ │ │ │ - 1144: 004efbed 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln │ │ │ │ - 1145: 0007a68d 700 FUNC GLOBAL DEFAULT 11 cungbr_check │ │ │ │ - 1146: 003e8689 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqudut_obj_create │ │ │ │ - 1147: 003ae3e9 10 FUNC GLOBAL DEFAULT 11 r_imag │ │ │ │ - 1148: 006435d9 224 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_internal │ │ │ │ - 1149: 003e5bc5 416 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_diagonals_check │ │ │ │ - 1150: 003ba051 224 FUNC GLOBAL DEFAULT 11 bl1_zscalmr │ │ │ │ - 1151: 003e9535 112 FUNC GLOBAL DEFAULT 11 FLASH_Gemv_cntl_finalize │ │ │ │ - 1152: 006424c5 1052 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opt_var1 │ │ │ │ + 1111: 003df905 828 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_check │ │ │ │ + 1112: 003cc9c5 16 FUNC GLOBAL DEFAULT 11 bl1_does_notrans │ │ │ │ + 1113: 002856fd 1132 FUNC GLOBAL DEFAULT 11 sorbdb6_ │ │ │ │ + 1114: 003e81e1 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qrut_obj_create │ │ │ │ + 1115: 000a3481 1060 FUNC GLOBAL DEFAULT 11 cggbak_ │ │ │ │ + 1116: 003730d1 2840 FUNC GLOBAL DEFAULT 11 zsytrs_rook_ │ │ │ │ + 1117: 0010e871 676 FUNC GLOBAL DEFAULT 11 cpbtf2_ │ │ │ │ + 1118: 0042384d 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_task │ │ │ │ + 1119: 00360b55 572 FUNC GLOBAL DEFAULT 11 zspsvx_ │ │ │ │ + 1120: 006939a0 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_bsize │ │ │ │ + 1121: 002c86a1 1432 FUNC GLOBAL DEFAULT 11 zgbequb_ │ │ │ │ + 1122: 003af4d9 40 FUNC GLOBAL DEFAULT 11 e_rsfe │ │ │ │ + 1123: 004ef4b1 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc │ │ │ │ + 1124: 0007cf85 172 FUNC GLOBAL DEFAULT 11 dgetrf_check │ │ │ │ + 1125: 003efe0d 408 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_width │ │ │ │ + 1126: 00318989 1540 FUNC GLOBAL DEFAULT 11 zla_porcond_x_ │ │ │ │ + 1127: 003e2be9 212 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_check │ │ │ │ + 1128: 002d2b49 7832 FUNC GLOBAL DEFAULT 11 zbbcsd_ │ │ │ │ + 1129: 004ef711 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh │ │ │ │ + 1130: 003d7879 132 FUNC GLOBAL DEFAULT 11 FLA_Invert_check │ │ │ │ + 1131: 00401c81 830 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value │ │ │ │ + 1132: 0007c955 172 FUNC GLOBAL DEFAULT 11 dgeqpf_check │ │ │ │ + 1133: 00693660 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_op │ │ │ │ + 1134: 003b6069 454 FUNC GLOBAL DEFAULT 11 bl1_caxpymt │ │ │ │ + 1135: 00248c85 3040 FUNC GLOBAL DEFAULT 11 slabrd_ │ │ │ │ + 1136: 005da9b9 1420 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_realify_opt │ │ │ │ + 1137: 001fa0b1 6104 FUNC GLOBAL DEFAULT 11 dtgsyl_ │ │ │ │ + 1138: 0011a691 208 FUNC GLOBAL DEFAULT 11 cptsv_ │ │ │ │ + 1139: 00366b51 1792 FUNC GLOBAL DEFAULT 11 zstein_ │ │ │ │ + 1140: 003b7805 244 FUNC GLOBAL DEFAULT 11 bl1_zdot2s │ │ │ │ + 1141: 003fd91d 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_head_task │ │ │ │ + 1142: 00481205 712 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var10 │ │ │ │ + 1143: 00690aa8 4 OBJECT GLOBAL DEFAULT 20 f__donewrec │ │ │ │ + 1144: 004efe31 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln │ │ │ │ + 1145: 0007a715 700 FUNC GLOBAL DEFAULT 11 cungbr_check │ │ │ │ + 1146: 003e8659 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqudut_obj_create │ │ │ │ + 1147: 003ae3f5 10 FUNC GLOBAL DEFAULT 11 r_imag │ │ │ │ + 1148: 006435c1 224 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_internal │ │ │ │ + 1149: 003e5bcd 416 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_diagonals_check │ │ │ │ + 1150: 003bbaf5 224 FUNC GLOBAL DEFAULT 11 bl1_zscalmr │ │ │ │ + 1151: 003e9485 112 FUNC GLOBAL DEFAULT 11 FLASH_Gemv_cntl_finalize │ │ │ │ + 1152: 0064090d 1052 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opt_var1 │ │ │ │ 1153: 0017ff19 180 FUNC GLOBAL DEFAULT 11 dladiv1_ │ │ │ │ - 1154: 004efe4d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt │ │ │ │ - 1155: 00692058 4 OBJECT GLOBAL DEFAULT 20 f__ltype │ │ │ │ - 1156: 00553ec5 324 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_ops_var1 │ │ │ │ - 1157: 0037aae1 6896 FUNC GLOBAL DEFAULT 11 zsytri2x_ │ │ │ │ + 1154: 004efbd1 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt │ │ │ │ + 1155: 00692160 4 OBJECT GLOBAL DEFAULT 20 f__ltype │ │ │ │ + 1156: 00553ea5 324 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_ops_var1 │ │ │ │ + 1157: 00379ea9 6896 FUNC GLOBAL DEFAULT 11 zsytri2x_ │ │ │ │ 1158: 001a9b99 1516 FUNC GLOBAL DEFAULT 11 dlarrb_ │ │ │ │ - 1159: 0041e601 154 FUNC GLOBAL DEFAULT 11 FLA_Gemvc │ │ │ │ - 1160: 00408e25 762 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT │ │ │ │ - 1161: 005c57e1 420 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var1 │ │ │ │ - 1162: 000a9f59 5652 FUNC GLOBAL DEFAULT 11 cggbal_ │ │ │ │ - 1163: 003b9afd 292 FUNC GLOBAL DEFAULT 11 bl1_zscalm │ │ │ │ - 1164: 005c786d 1124 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var2 │ │ │ │ - 1165: 005cd47d 1656 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var3 │ │ │ │ + 1159: 0041e609 154 FUNC GLOBAL DEFAULT 11 FLA_Gemvc │ │ │ │ + 1160: 00408e2d 762 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT │ │ │ │ + 1161: 005c57c1 420 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var1 │ │ │ │ + 1162: 000a9711 5652 FUNC GLOBAL DEFAULT 11 cggbal_ │ │ │ │ + 1163: 003b9b0d 292 FUNC GLOBAL DEFAULT 11 bl1_zscalm │ │ │ │ + 1164: 005c784d 1124 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var2 │ │ │ │ + 1165: 005cd45d 1656 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var3 │ │ │ │ 1166: 0020ff99 1364 FUNC GLOBAL DEFAULT 11 sgbequb_ │ │ │ │ - 1167: 005d1b61 1884 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var4 │ │ │ │ - 1168: 006938d0 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_var3_bsize │ │ │ │ - 1169: 0069380c 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_nx_cntl_leaf │ │ │ │ - 1170: 001e0cd5 808 FUNC GLOBAL DEFAULT 11 dstevd_ │ │ │ │ - 1171: 005cf1cd 1156 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var5 │ │ │ │ - 1172: 003b1331 38 FUNC GLOBAL DEFAULT 11 bl1_sasum │ │ │ │ - 1173: 006934e0 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl │ │ │ │ - 1174: 0041ee15 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_task │ │ │ │ - 1175: 00693700 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_bsize │ │ │ │ - 1176: 003acb81 46 FUNC GLOBAL DEFAULT 11 lsame_ │ │ │ │ - 1177: 003b9dc9 212 FUNC GLOBAL DEFAULT 11 bl1_csscalmr │ │ │ │ - 1178: 00475729 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var1 │ │ │ │ - 1179: 00475cb5 1444 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var2 │ │ │ │ - 1180: 00476259 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var3 │ │ │ │ - 1181: 00476d51 1380 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var4 │ │ │ │ - 1182: 0035e69d 208 FUNC GLOBAL DEFAULT 11 zptsv_ │ │ │ │ - 1183: 003b94b9 168 FUNC GLOBAL DEFAULT 11 bl1_zscalv │ │ │ │ - 1184: 003fd34d 56 FUNC GLOBAL DEFAULT 11 FLASH_Queue_end │ │ │ │ - 1185: 004767d5 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var5 │ │ │ │ - 1186: 0031c701 404 FUNC GLOBAL DEFAULT 11 zlacrt_ │ │ │ │ - 1187: 004772b5 1444 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var6 │ │ │ │ - 1188: 003e7f29 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_swap_obj_create │ │ │ │ - 1189: 00477859 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var7 │ │ │ │ - 1190: 00423e51 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_task │ │ │ │ - 1191: 00478041 1380 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var8 │ │ │ │ - 1192: 003f26c9 78 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_without_buffer │ │ │ │ - 1193: 00642b71 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opc_var1 │ │ │ │ - 1194: 00140cd9 488 FUNC GLOBAL DEFAULT 11 ctrtrs_ │ │ │ │ - 1195: 00407919 524 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2 │ │ │ │ + 1167: 005d1b41 1884 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var4 │ │ │ │ + 1168: 006938d8 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_var3_bsize │ │ │ │ + 1169: 00693814 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_nx_cntl_leaf │ │ │ │ + 1170: 001e0ce1 808 FUNC GLOBAL DEFAULT 11 dstevd_ │ │ │ │ + 1171: 005cfffd 1156 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opd_var5 │ │ │ │ + 1172: 003b0d2d 38 FUNC GLOBAL DEFAULT 11 bl1_sasum │ │ │ │ + 1173: 006934e4 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl │ │ │ │ + 1174: 0041ee1d 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_task │ │ │ │ + 1175: 00693744 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_bsize │ │ │ │ + 1176: 003accad 46 FUNC GLOBAL DEFAULT 11 lsame_ │ │ │ │ + 1177: 003bb86d 212 FUNC GLOBAL DEFAULT 11 bl1_csscalmr │ │ │ │ + 1178: 0047570d 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var1 │ │ │ │ + 1179: 00475c99 1444 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var2 │ │ │ │ + 1180: 0047623d 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var3 │ │ │ │ + 1181: 004767b9 1380 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var4 │ │ │ │ + 1182: 0035f1e5 208 FUNC GLOBAL DEFAULT 11 zptsv_ │ │ │ │ + 1183: 003b9569 168 FUNC GLOBAL DEFAULT 11 bl1_zscalv │ │ │ │ + 1184: 003fd685 56 FUNC GLOBAL DEFAULT 11 FLASH_Queue_end │ │ │ │ + 1185: 00476d1d 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var5 │ │ │ │ + 1186: 0031c939 404 FUNC GLOBAL DEFAULT 11 zlacrt_ │ │ │ │ + 1187: 00477299 1444 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var6 │ │ │ │ + 1188: 003e7f31 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_swap_obj_create │ │ │ │ + 1189: 0047783d 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var7 │ │ │ │ + 1190: 0042340d 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_task │ │ │ │ + 1191: 00478025 1380 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var8 │ │ │ │ + 1192: 003f26d1 78 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_without_buffer │ │ │ │ + 1193: 00642b59 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opc_var1 │ │ │ │ + 1194: 00140169 488 FUNC GLOBAL DEFAULT 11 ctrtrs_ │ │ │ │ + 1195: 00407921 524 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2 │ │ │ │ 1196: 000db385 968 FUNC GLOBAL DEFAULT 11 claesy_ │ │ │ │ - 1197: 005ecef9 2372 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var1 │ │ │ │ - 1198: 00477de5 604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var9 │ │ │ │ - 1199: 005ee179 2564 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var2 │ │ │ │ - 1200: 0027eb1d 476 FUNC GLOBAL DEFAULT 11 slatzm_ │ │ │ │ - 1201: 005eeb7d 2620 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var3 │ │ │ │ - 1202: 0042366d 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_task │ │ │ │ - 1203: 005ed83d 2364 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var4 │ │ │ │ - 1204: 003fb02d 184 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_overlapped │ │ │ │ - 1205: 00531aa1 400 FUNC GLOBAL DEFAULT 11 FLA_Chol_l │ │ │ │ - 1206: 00560c0d 196 FUNC GLOBAL DEFAULT 11 FLA_Trinv │ │ │ │ + 1197: 005ecee1 2372 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var1 │ │ │ │ + 1198: 00477dc9 604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var9 │ │ │ │ + 1199: 005ee261 2564 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var2 │ │ │ │ + 1200: 00280aa9 476 FUNC GLOBAL DEFAULT 11 slatzm_ │ │ │ │ + 1201: 005ed825 2620 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var3 │ │ │ │ + 1202: 00423981 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_task │ │ │ │ + 1203: 005eec65 2364 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_unb_var4 │ │ │ │ + 1204: 003fb039 184 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_overlapped │ │ │ │ + 1205: 00531a81 400 FUNC GLOBAL DEFAULT 11 FLA_Chol_l │ │ │ │ + 1206: 00560055 196 FUNC GLOBAL DEFAULT 11 FLA_Trinv │ │ │ │ 1207: 0017feb5 100 FUNC GLOBAL DEFAULT 11 dladiv2_ │ │ │ │ - 1208: 005744a9 172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_create_T │ │ │ │ - 1209: 003e6491 132 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_check │ │ │ │ - 1210: 006935bc 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_pb_bb │ │ │ │ - 1211: 003f6891 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_uplo │ │ │ │ - 1212: 001f1929 7560 FUNC GLOBAL DEFAULT 11 dtfsm_ │ │ │ │ - 1213: 00690a8c 4 OBJECT GLOBAL DEFAULT 20 f__curunit │ │ │ │ - 1214: 001a8621 428 FUNC GLOBAL DEFAULT 11 dlarrc_ │ │ │ │ - 1215: 003f629d 100 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_copy_of │ │ │ │ - 1216: 00375909 3610 FUNC GLOBAL DEFAULT 11 ztbrfs_ │ │ │ │ - 1217: 00531e69 400 FUNC GLOBAL DEFAULT 11 FLA_Chol_u │ │ │ │ - 1218: 00199639 964 FUNC GLOBAL DEFAULT 11 dlangb_ │ │ │ │ - 1219: 003f75dd 14 FUNC GLOBAL DEFAULT 11 FLA_Check_file_descriptor │ │ │ │ - 1220: 003b0d21 1024 FUNC GLOBAL DEFAULT 11 wrt_E │ │ │ │ - 1221: 00415145 1368 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs_external │ │ │ │ - 1222: 003b1121 528 FUNC GLOBAL DEFAULT 11 wrt_F │ │ │ │ - 1223: 002871f1 1204 FUNC GLOBAL DEFAULT 11 sorgrq_ │ │ │ │ - 1224: 002c0281 2596 FUNC GLOBAL DEFAULT 11 strrfs_ │ │ │ │ - 1225: 00421605 992 FUNC GLOBAL DEFAULT 11 FLA_Trmm_external │ │ │ │ - 1226: 00230cb9 1638 FUNC GLOBAL DEFAULT 11 sgtts2_ │ │ │ │ - 1227: 003dd8f9 548 FUNC GLOBAL DEFAULT 11 FLA_Symm_check │ │ │ │ - 1228: 0012cb19 848 FUNC GLOBAL DEFAULT 11 ctbcon_ │ │ │ │ - 1229: 00636149 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var1 │ │ │ │ - 1230: 00639081 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var2 │ │ │ │ - 1231: 003b19d5 100 FUNC GLOBAL DEFAULT 11 wrt_L │ │ │ │ - 1232: 006394a9 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var3 │ │ │ │ - 1233: 003e8d45 120 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_cntl_init │ │ │ │ - 1234: 003ec7b9 176 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT_cntl_init │ │ │ │ - 1235: 00172429 532 FUNC GLOBAL DEFAULT 11 dgttrs_ │ │ │ │ - 1236: 00302241 1408 FUNC GLOBAL DEFAULT 11 zhetrd_ │ │ │ │ - 1237: 00642cb5 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opz_var1 │ │ │ │ - 1238: 00639c99 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var6 │ │ │ │ - 1239: 003aee75 68 FUNC GLOBAL DEFAULT 11 flush_ │ │ │ │ - 1240: 0063a851 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var9 │ │ │ │ - 1241: 00426f69 52 FUNC GLOBAL DEFAULT 11 FLA_Tevdd_external │ │ │ │ - 1242: 003c6ad5 160 FUNC GLOBAL DEFAULT 11 bl1_zgemm_blas │ │ │ │ - 1243: 002ba111 1020 FUNC GLOBAL DEFAULT 11 stptri_ │ │ │ │ - 1244: 003ad169 56 FUNC GLOBAL DEFAULT 11 z_cos │ │ │ │ - 1245: 0052fe9d 116 FUNC GLOBAL DEFAULT 11 FLASH_Chol │ │ │ │ - 1246: 003f68b9 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_diag │ │ │ │ - 1247: 00401331 706 FUNC GLOBAL DEFAULT 11 FLASH_Task_free_parallel │ │ │ │ - 1248: 003cd859 12 FUNC GLOBAL DEFAULT 11 bl1_is_conjtrans │ │ │ │ - 1249: 0015d3c1 3072 FUNC GLOBAL DEFAULT 11 dgeesx_ │ │ │ │ - 1250: 00641fc9 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_ops_var1 │ │ │ │ - 1251: 00425fe5 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_ext │ │ │ │ - 1252: 003e9b9d 112 FUNC GLOBAL DEFAULT 11 FLA_Hemm_cntl_finalize │ │ │ │ - 1253: 0039c991 636 FUNC GLOBAL DEFAULT 11 dorgl2_fla │ │ │ │ - 1254: 003fa9c9 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_col_offset │ │ │ │ - 1255: 00070611 600 FUNC GLOBAL DEFAULT 11 sorg2r_ │ │ │ │ - 1256: 00693510 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_bsize │ │ │ │ - 1257: 001ae3d9 3956 FUNC GLOBAL DEFAULT 11 dlarrd_ │ │ │ │ - 1258: 003c19a9 208 FUNC GLOBAL DEFAULT 11 bl1_ctrsvsx │ │ │ │ - 1259: 003e7e09 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_axpy_obj_create │ │ │ │ - 1260: 004183f9 1012 FUNC GLOBAL DEFAULT 11 FLA_Scalr_external │ │ │ │ - 1261: 003f66d9 62 FUNC GLOBAL DEFAULT 11 FLA_Obj_free │ │ │ │ - 1262: 002a3e59 2452 FUNC GLOBAL DEFAULT 11 ssyevx_ │ │ │ │ - 1263: 003f20d9 48 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_without_buffer │ │ │ │ - 1264: 006936b0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_ip │ │ │ │ + 1208: 00574489 172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_create_T │ │ │ │ + 1209: 003e6499 132 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_check │ │ │ │ + 1210: 006935c4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_pb_bb │ │ │ │ + 1211: 003f7961 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_uplo │ │ │ │ + 1212: 001f192d 7560 FUNC GLOBAL DEFAULT 11 dtfsm_ │ │ │ │ + 1213: 00690a94 4 OBJECT GLOBAL DEFAULT 20 f__curunit │ │ │ │ + 1214: 001a99e9 428 FUNC GLOBAL DEFAULT 11 dlarrc_ │ │ │ │ + 1215: 003f62a5 100 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_copy_of │ │ │ │ + 1216: 003758f9 3610 FUNC GLOBAL DEFAULT 11 ztbrfs_ │ │ │ │ + 1217: 005343c1 400 FUNC GLOBAL DEFAULT 11 FLA_Chol_u │ │ │ │ + 1218: 00199d19 964 FUNC GLOBAL DEFAULT 11 dlangb_ │ │ │ │ + 1219: 003f86ad 14 FUNC GLOBAL DEFAULT 11 FLA_Check_file_descriptor │ │ │ │ + 1220: 003b0dd1 1024 FUNC GLOBAL DEFAULT 11 wrt_E │ │ │ │ + 1221: 00415e99 1368 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs_external │ │ │ │ + 1222: 003b11d1 528 FUNC GLOBAL DEFAULT 11 wrt_F │ │ │ │ + 1223: 00286e35 1204 FUNC GLOBAL DEFAULT 11 sorgrq_ │ │ │ │ + 1224: 002c025d 2596 FUNC GLOBAL DEFAULT 11 strrfs_ │ │ │ │ + 1225: 0042160d 992 FUNC GLOBAL DEFAULT 11 FLA_Trmm_external │ │ │ │ + 1226: 00231459 1638 FUNC GLOBAL DEFAULT 11 sgtts2_ │ │ │ │ + 1227: 003dd7bd 548 FUNC GLOBAL DEFAULT 11 FLA_Symm_check │ │ │ │ + 1228: 0012e361 848 FUNC GLOBAL DEFAULT 11 ctbcon_ │ │ │ │ + 1229: 00636cd1 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var1 │ │ │ │ + 1230: 00639069 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var2 │ │ │ │ + 1231: 003b1935 100 FUNC GLOBAL DEFAULT 11 wrt_L │ │ │ │ + 1232: 00639859 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var3 │ │ │ │ + 1233: 003e8cfd 120 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_cntl_init │ │ │ │ + 1234: 003ec8dd 176 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT_cntl_init │ │ │ │ + 1235: 001726ad 532 FUNC GLOBAL DEFAULT 11 dgttrs_ │ │ │ │ + 1236: 002fc589 1408 FUNC GLOBAL DEFAULT 11 zhetrd_ │ │ │ │ + 1237: 00642c9d 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opz_var1 │ │ │ │ + 1238: 00639c81 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var6 │ │ │ │ + 1239: 003aee05 68 FUNC GLOBAL DEFAULT 11 flush_ │ │ │ │ + 1240: 0063a839 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var9 │ │ │ │ + 1241: 00426f71 52 FUNC GLOBAL DEFAULT 11 FLA_Tevdd_external │ │ │ │ + 1242: 003c5d25 160 FUNC GLOBAL DEFAULT 11 bl1_zgemm_blas │ │ │ │ + 1243: 002b5a05 1020 FUNC GLOBAL DEFAULT 11 stptri_ │ │ │ │ + 1244: 003ad171 56 FUNC GLOBAL DEFAULT 11 z_cos │ │ │ │ + 1245: 0052fe7d 116 FUNC GLOBAL DEFAULT 11 FLASH_Chol │ │ │ │ + 1246: 003f7989 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_diag │ │ │ │ + 1247: 00401171 706 FUNC GLOBAL DEFAULT 11 FLASH_Task_free_parallel │ │ │ │ + 1248: 003cd911 12 FUNC GLOBAL DEFAULT 11 bl1_is_conjtrans │ │ │ │ + 1249: 0015e551 3072 FUNC GLOBAL DEFAULT 11 dgeesx_ │ │ │ │ + 1250: 00640411 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_ops_var1 │ │ │ │ + 1251: 00425fed 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_blk_ext │ │ │ │ + 1252: 003e9ba5 112 FUNC GLOBAL DEFAULT 11 FLA_Hemm_cntl_finalize │ │ │ │ + 1253: 0039e869 636 FUNC GLOBAL DEFAULT 11 dorgl2_fla │ │ │ │ + 1254: 003fa9d5 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_col_offset │ │ │ │ + 1255: 00070b71 600 FUNC GLOBAL DEFAULT 11 sorg2r_ │ │ │ │ + 1256: 00693518 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_bsize │ │ │ │ + 1257: 001adf01 3956 FUNC GLOBAL DEFAULT 11 dlarrd_ │ │ │ │ + 1258: 003c1421 208 FUNC GLOBAL DEFAULT 11 bl1_ctrsvsx │ │ │ │ + 1259: 003e7e11 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_axpy_obj_create │ │ │ │ + 1260: 00418881 1012 FUNC GLOBAL DEFAULT 11 FLA_Scalr_external │ │ │ │ + 1261: 003f66e1 62 FUNC GLOBAL DEFAULT 11 FLA_Obj_free │ │ │ │ + 1262: 002a3e35 2452 FUNC GLOBAL DEFAULT 11 ssyevx_ │ │ │ │ + 1263: 003f20e1 48 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_without_buffer │ │ │ │ + 1264: 006936cc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_ip │ │ │ │ 1265: 006937ac 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_blas │ │ │ │ - 1266: 00693620 4 OBJECT GLOBAL DEFAULT 20 fla_herk_var2_bsize │ │ │ │ - 1267: 00693970 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_cntl_leaf │ │ │ │ - 1268: 0047f04d 1148 FUNC GLOBAL DEFAULT 11 FLA_Her2k_internal │ │ │ │ - 1269: 0035d631 468 FUNC GLOBAL DEFAULT 11 zpptrs_ │ │ │ │ - 1270: 003cbca1 4 FUNC GLOBAL DEFAULT 11 bl1_sdotsv2 │ │ │ │ - 1271: 006935f0 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_var1_bsize │ │ │ │ - 1272: 003cc829 4 FUNC GLOBAL DEFAULT 11 bl1_sdotsv3 │ │ │ │ + 1266: 00693628 4 OBJECT GLOBAL DEFAULT 20 fla_herk_var2_bsize │ │ │ │ + 1267: 00693984 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_cntl_leaf │ │ │ │ + 1268: 0047f031 1148 FUNC GLOBAL DEFAULT 11 FLA_Her2k_internal │ │ │ │ + 1269: 0035dd79 468 FUNC GLOBAL DEFAULT 11 zpptrs_ │ │ │ │ + 1270: 003cbcb1 4 FUNC GLOBAL DEFAULT 11 bl1_sdotsv2 │ │ │ │ + 1271: 006935f8 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_var1_bsize │ │ │ │ + 1272: 003ccde9 4 FUNC GLOBAL DEFAULT 11 bl1_sdotsv3 │ │ │ │ 1273: 00072291 724 FUNC GLOBAL DEFAULT 11 sormlq_ │ │ │ │ - 1274: 003d2bb9 86 FUNC GLOBAL DEFAULT 11 bl1_dshiftdiag │ │ │ │ - 1275: 0038e211 916 FUNC GLOBAL DEFAULT 11 zungl2_ │ │ │ │ - 1276: 001e3989 544 FUNC GLOBAL DEFAULT 11 dsycon_rook_ │ │ │ │ - 1277: 003f6055 232 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_ext │ │ │ │ - 1278: 00315b41 2250 FUNC GLOBAL DEFAULT 11 zla_geamv_ │ │ │ │ - 1279: 0042adfd 232 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt │ │ │ │ - 1280: 003c7691 592 FUNC GLOBAL DEFAULT 11 bl1_ctrmmsx │ │ │ │ - 1281: 002e7085 3044 FUNC GLOBAL DEFAULT 11 zggesx_ │ │ │ │ - 1282: 003ae491 28 FUNC GLOBAL DEFAULT 11 l_le │ │ │ │ - 1283: 0032fadd 4052 FUNC GLOBAL DEFAULT 11 zlalsa_ │ │ │ │ + 1274: 003d39cd 86 FUNC GLOBAL DEFAULT 11 bl1_dshiftdiag │ │ │ │ + 1275: 003904a9 916 FUNC GLOBAL DEFAULT 11 zungl2_ │ │ │ │ + 1276: 001e3991 544 FUNC GLOBAL DEFAULT 11 dsycon_rook_ │ │ │ │ + 1277: 003f605d 232 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_ext │ │ │ │ + 1278: 00315b21 2250 FUNC GLOBAL DEFAULT 11 zla_geamv_ │ │ │ │ + 1279: 0042b201 232 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt │ │ │ │ + 1280: 003c88d1 592 FUNC GLOBAL DEFAULT 11 bl1_ctrmmsx │ │ │ │ + 1281: 002e705d 3044 FUNC GLOBAL DEFAULT 11 zggesx_ │ │ │ │ + 1282: 003ae4b1 28 FUNC GLOBAL DEFAULT 11 l_le │ │ │ │ + 1283: 0032ee85 4052 FUNC GLOBAL DEFAULT 11 zlalsa_ │ │ │ │ 1284: 000771e9 156 FUNC GLOBAL DEFAULT 11 cgelq2_check │ │ │ │ - 1285: 000a2bc5 2236 FUNC GLOBAL DEFAULT 11 cgerfs_ │ │ │ │ - 1286: 003bc105 270 FUNC GLOBAL DEFAULT 11 bl1_sscopymr │ │ │ │ - 1287: 003ba67d 266 FUNC GLOBAL DEFAULT 11 bl1_sscopymt │ │ │ │ - 1288: 003f5851 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_storev │ │ │ │ - 1289: 00693808 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_var1_bsize │ │ │ │ - 1290: 001afff1 4656 FUNC GLOBAL DEFAULT 11 dlarre_ │ │ │ │ - 1291: 004046b9 714 FUNC GLOBAL DEFAULT 11 FLA_Set_diag │ │ │ │ - 1292: 003d29d9 194 FUNC GLOBAL DEFAULT 11 bl1_csetmr │ │ │ │ + 1285: 000a2669 2236 FUNC GLOBAL DEFAULT 11 cgerfs_ │ │ │ │ + 1286: 003bc115 270 FUNC GLOBAL DEFAULT 11 bl1_sscopymr │ │ │ │ + 1287: 003ba17d 266 FUNC GLOBAL DEFAULT 11 bl1_sscopymt │ │ │ │ + 1288: 003f5859 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_storev │ │ │ │ + 1289: 00693810 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_var1_bsize │ │ │ │ + 1290: 001af971 4656 FUNC GLOBAL DEFAULT 11 dlarre_ │ │ │ │ + 1291: 004046c5 714 FUNC GLOBAL DEFAULT 11 FLA_Set_diag │ │ │ │ + 1292: 003d2861 194 FUNC GLOBAL DEFAULT 11 bl1_csetmr │ │ │ │ 1293: 0021ca6d 504 FUNC GLOBAL DEFAULT 11 sgehd2_ │ │ │ │ - 1294: 0007a12d 200 FUNC GLOBAL DEFAULT 11 cpotrf_check │ │ │ │ - 1295: 003d4efd 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_check │ │ │ │ - 1296: 0014ccad 1276 FUNC GLOBAL DEFAULT 11 cungqr_ │ │ │ │ - 1297: 003f2109 54 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_without_buffer_ext │ │ │ │ - 1298: 003cd3e5 516 FUNC GLOBAL DEFAULT 11 bl1_ddotaxmyv2 │ │ │ │ - 1299: 0056e029 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var1 │ │ │ │ - 1300: 003ae4ad 22 FUNC GLOBAL DEFAULT 11 l_lt │ │ │ │ - 1301: 0056e579 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var2 │ │ │ │ - 1302: 003f7f85 70 FUNC GLOBAL DEFAULT 11 FLA_Check_vector_dim │ │ │ │ - 1303: 0056f039 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var3 │ │ │ │ - 1304: 00419ca5 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_task │ │ │ │ - 1305: 00427085 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_form_Q_external │ │ │ │ - 1306: 000f44d5 408 FUNC GLOBAL DEFAULT 11 claqsb_ │ │ │ │ - 1307: 003ad049 32 FUNC GLOBAL DEFAULT 11 c_abs │ │ │ │ - 1308: 003b5529 72 FUNC GLOBAL DEFAULT 11 pars_f │ │ │ │ - 1309: 0028ecdd 916 FUNC GLOBAL DEFAULT 11 sppcon_ │ │ │ │ - 1310: 006935b4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_pb_bb │ │ │ │ - 1311: 00301ea9 920 FUNC GLOBAL DEFAULT 11 zhetrf_ │ │ │ │ - 1312: 0034a271 5324 FUNC GLOBAL DEFAULT 11 zlasyf_ │ │ │ │ - 1313: 005f744d 340 FUNC GLOBAL DEFAULT 11 FLA_Sylv │ │ │ │ - 1314: 003c5fa1 1040 FUNC GLOBAL DEFAULT 11 bl1_dgemm │ │ │ │ + 1294: 0007845d 200 FUNC GLOBAL DEFAULT 11 cpotrf_check │ │ │ │ + 1295: 003d4f05 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_check │ │ │ │ + 1296: 0014cca5 1276 FUNC GLOBAL DEFAULT 11 cungqr_ │ │ │ │ + 1297: 003f2111 54 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_without_buffer_ext │ │ │ │ + 1298: 003cd41d 516 FUNC GLOBAL DEFAULT 11 bl1_ddotaxmyv2 │ │ │ │ + 1299: 0056e011 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var1 │ │ │ │ + 1300: 003ae4cd 22 FUNC GLOBAL DEFAULT 11 l_lt │ │ │ │ + 1301: 0056e839 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var2 │ │ │ │ + 1302: 003f9055 70 FUNC GLOBAL DEFAULT 11 FLA_Check_vector_dim │ │ │ │ + 1303: 0056ec79 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opt_var3 │ │ │ │ + 1304: 00419c61 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_task │ │ │ │ + 1305: 0042708d 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_form_Q_external │ │ │ │ + 1306: 000f44cd 408 FUNC GLOBAL DEFAULT 11 claqsb_ │ │ │ │ + 1307: 003ad061 32 FUNC GLOBAL DEFAULT 11 c_abs │ │ │ │ + 1308: 003b5229 72 FUNC GLOBAL DEFAULT 11 pars_f │ │ │ │ + 1309: 0028ecbd 916 FUNC GLOBAL DEFAULT 11 sppcon_ │ │ │ │ + 1310: 006935bc 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_pb_bb │ │ │ │ + 1311: 002fcb09 920 FUNC GLOBAL DEFAULT 11 zhetrf_ │ │ │ │ + 1312: 0034a251 5324 FUNC GLOBAL DEFAULT 11 zlasyf_ │ │ │ │ + 1313: 005f7435 340 FUNC GLOBAL DEFAULT 11 FLA_Sylv │ │ │ │ + 1314: 003c51f1 1040 FUNC GLOBAL DEFAULT 11 bl1_dgemm │ │ │ │ 1315: 0017ffcd 560 FUNC GLOBAL DEFAULT 11 dladiv_ │ │ │ │ - 1316: 0031977d 808 FUNC GLOBAL DEFAULT 11 zla_porpvgrw_ │ │ │ │ - 1317: 003da6fd 244 FUNC GLOBAL DEFAULT 11 FLA_Nrm2_check │ │ │ │ + 1316: 00318f8d 808 FUNC GLOBAL DEFAULT 11 zla_porpvgrw_ │ │ │ │ + 1317: 003da705 244 FUNC GLOBAL DEFAULT 11 FLA_Nrm2_check │ │ │ │ 1318: 0008b391 1280 FUNC GLOBAL DEFAULT 11 cgbequ_ │ │ │ │ - 1319: 0042794d 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_task │ │ │ │ - 1320: 00693788 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_blas │ │ │ │ - 1321: 00140ec1 1500 FUNC GLOBAL DEFAULT 11 ctrsna_ │ │ │ │ - 1322: 003f8249 158 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_scalar │ │ │ │ - 1323: 003d44c9 160 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x1_to_2x1_check │ │ │ │ - 1324: 00419505 136 FUNC GLOBAL DEFAULT 11 FLA_Dot2s │ │ │ │ - 1325: 003b63a5 268 FUNC GLOBAL DEFAULT 11 bl1_daxpymt │ │ │ │ - 1326: 003bec69 260 FUNC GLOBAL DEFAULT 11 bl1_dgemv │ │ │ │ - 1327: 003acfd9 40 FUNC GLOBAL DEFAULT 11 xerbla_ │ │ │ │ - 1328: 005355b1 288 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var1 │ │ │ │ - 1329: 00407ec1 40 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opc │ │ │ │ - 1330: 00407d2d 404 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opd │ │ │ │ - 1331: 00536739 340 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var2 │ │ │ │ - 1332: 00127251 860 FUNC GLOBAL DEFAULT 11 csysvx_ │ │ │ │ - 1333: 00536179 236 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var3 │ │ │ │ - 1334: 00539d35 308 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_create_hier_matrices │ │ │ │ + 1319: 004278dd 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_task │ │ │ │ + 1320: 00693790 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_blas │ │ │ │ + 1321: 00140eb9 1500 FUNC GLOBAL DEFAULT 11 ctrsna_ │ │ │ │ + 1322: 003f68c9 158 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_scalar │ │ │ │ + 1323: 003d44d1 160 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x1_to_2x1_check │ │ │ │ + 1324: 00419601 136 FUNC GLOBAL DEFAULT 11 FLA_Dot2s │ │ │ │ + 1325: 003b5f5d 268 FUNC GLOBAL DEFAULT 11 bl1_daxpymt │ │ │ │ + 1326: 003bf129 260 FUNC GLOBAL DEFAULT 11 bl1_dgemv │ │ │ │ + 1327: 003ace1d 40 FUNC GLOBAL DEFAULT 11 xerbla_ │ │ │ │ + 1328: 00535931 288 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var1 │ │ │ │ + 1329: 00407ec9 40 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opc │ │ │ │ + 1330: 00407d35 404 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opd │ │ │ │ + 1331: 00536431 340 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var2 │ │ │ │ + 1332: 00127ad9 860 FUNC GLOBAL DEFAULT 11 csysvx_ │ │ │ │ + 1333: 00535e71 236 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opc_var3 │ │ │ │ + 1334: 0053a105 308 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_create_hier_matrices │ │ │ │ 1335: 0017110d 1084 FUNC GLOBAL DEFAULT 11 dggsvd_ │ │ │ │ - 1336: 00693928 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl │ │ │ │ - 1337: 003b7f79 216 FUNC GLOBAL DEFAULT 11 bl1_dfnorm │ │ │ │ - 1338: 00690abc 4 OBJECT GLOBAL DEFAULT 20 f__fmtbuf │ │ │ │ + 1336: 00693930 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl │ │ │ │ + 1337: 003b8029 216 FUNC GLOBAL DEFAULT 11 bl1_dfnorm │ │ │ │ + 1338: 00690ac4 4 OBJECT GLOBAL DEFAULT 20 f__fmtbuf │ │ │ │ 1339: 001ac129 2132 FUNC GLOBAL DEFAULT 11 dlarrf_ │ │ │ │ - 1340: 00429321 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_task │ │ │ │ - 1341: 004197f1 80 FUNC GLOBAL DEFAULT 11 FLA_Scalc │ │ │ │ - 1342: 001e97b5 696 FUNC GLOBAL DEFAULT 11 dsyswapr_ │ │ │ │ - 1343: 00198661 732 FUNC GLOBAL DEFAULT 11 dlange_ │ │ │ │ - 1344: 00419755 80 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc │ │ │ │ - 1345: 0069352c 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_blas │ │ │ │ - 1346: 004a86a9 316 FUNC GLOBAL DEFAULT 11 FLA_Symm │ │ │ │ - 1347: 003ce145 80 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmsr │ │ │ │ - 1348: 0011cb01 3204 FUNC GLOBAL DEFAULT 11 cpstrf_ │ │ │ │ - 1349: 003c63b1 160 FUNC GLOBAL DEFAULT 11 bl1_cgemm_blas │ │ │ │ - 1350: 00693a6c 28 OBJECT GLOBAL DEFAULT 20 FLA_UNDERFLOW_THRES │ │ │ │ - 1351: 0006acb5 368 FUNC GLOBAL DEFAULT 11 cgetf2_ │ │ │ │ - 1352: 00407b29 516 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_ops │ │ │ │ - 1353: 003e7899 504 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_check │ │ │ │ - 1354: 001e9df5 904 FUNC GLOBAL DEFAULT 11 dsytrf_rook_ │ │ │ │ - 1355: 0062e259 536 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opc_var1 │ │ │ │ - 1356: 00357a71 1960 FUNC GLOBAL DEFAULT 11 zposvx_ │ │ │ │ - 1357: 00644719 280 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln │ │ │ │ - 1358: 00424519 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_task │ │ │ │ - 1359: 0041ea85 142 FUNC GLOBAL DEFAULT 11 FLA_Symv │ │ │ │ - 1360: 00427fc5 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_task │ │ │ │ - 1361: 00424b29 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_task │ │ │ │ - 1362: 003cdf8d 6 FUNC GLOBAL DEFAULT 11 bl1_sm1h │ │ │ │ - 1363: 00434465 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr │ │ │ │ - 1364: 00407ee9 40 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opz │ │ │ │ - 1365: 00553c89 570 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opt_var1 │ │ │ │ - 1366: 0041d261 1388 FUNC GLOBAL DEFAULT 11 FLA_Symv_external │ │ │ │ - 1367: 0055584d 618 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opt_var2 │ │ │ │ + 1340: 0042946d 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_task │ │ │ │ + 1341: 004197f9 80 FUNC GLOBAL DEFAULT 11 FLA_Scalc │ │ │ │ + 1342: 001e97bd 696 FUNC GLOBAL DEFAULT 11 dsyswapr_ │ │ │ │ + 1343: 0019bd09 732 FUNC GLOBAL DEFAULT 11 dlange_ │ │ │ │ + 1344: 0041975d 80 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc │ │ │ │ + 1345: 00693534 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_blas │ │ │ │ + 1346: 004a7ed5 316 FUNC GLOBAL DEFAULT 11 FLA_Symm │ │ │ │ + 1347: 003ce615 80 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmsr │ │ │ │ + 1348: 0011caf9 3204 FUNC GLOBAL DEFAULT 11 cpstrf_ │ │ │ │ + 1349: 003c5601 160 FUNC GLOBAL DEFAULT 11 bl1_cgemm_blas │ │ │ │ + 1350: 00693a74 28 OBJECT GLOBAL DEFAULT 20 FLA_UNDERFLOW_THRES │ │ │ │ + 1351: 0006bc79 368 FUNC GLOBAL DEFAULT 11 cgetf2_ │ │ │ │ + 1352: 00407b31 516 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_ops │ │ │ │ + 1353: 003e78f5 504 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_check │ │ │ │ + 1354: 001ea581 904 FUNC GLOBAL DEFAULT 11 dsytrf_rook_ │ │ │ │ + 1355: 0062e2c9 536 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opc_var1 │ │ │ │ + 1356: 00357a59 1960 FUNC GLOBAL DEFAULT 11 zposvx_ │ │ │ │ + 1357: 00644a35 280 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln │ │ │ │ + 1358: 0042482d 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_task │ │ │ │ + 1359: 0041eaf1 142 FUNC GLOBAL DEFAULT 11 FLA_Symv │ │ │ │ + 1360: 00428561 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_task │ │ │ │ + 1361: 00424b31 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_task │ │ │ │ + 1362: 003cddb5 6 FUNC GLOBAL DEFAULT 11 bl1_sm1h │ │ │ │ + 1363: 0043446d 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr │ │ │ │ + 1364: 00407ef1 40 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2_opz │ │ │ │ + 1365: 00553c69 570 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opt_var1 │ │ │ │ + 1366: 0041d0f1 1388 FUNC GLOBAL DEFAULT 11 FLA_Symv_external │ │ │ │ + 1367: 00555ded 618 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opt_var2 │ │ │ │ 1368: 000815b1 1616 FUNC GLOBAL DEFAULT 11 sgelsd_check │ │ │ │ - 1369: 003e7e81 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copyt_obj_create │ │ │ │ - 1370: 006449f5 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_lt │ │ │ │ - 1371: 00462385 352 FUNC GLOBAL DEFAULT 11 FLASH_Hemm │ │ │ │ - 1372: 003faa05 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_buffer │ │ │ │ - 1373: 003e4921 156 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_internal_check │ │ │ │ - 1374: 005812e9 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var1 │ │ │ │ - 1375: 005828a9 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ - 1376: 00439dc5 1004 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_blk_var1 │ │ │ │ - 1377: 003eca6d 248 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_cntl_init │ │ │ │ - 1378: 0058aa3d 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ - 1379: 00590e05 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var4 │ │ │ │ - 1380: 003c0c65 188 FUNC GLOBAL DEFAULT 11 bl1_csyr_blas │ │ │ │ - 1381: 0043a1b1 1020 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_blk_var2 │ │ │ │ - 1382: 001c76cd 1268 FUNC GLOBAL DEFAULT 11 dorbdb1_ │ │ │ │ - 1383: 0058ddb9 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var5 │ │ │ │ - 1384: 00352c29 6312 FUNC GLOBAL DEFAULT 11 zlatrs_ │ │ │ │ - 1385: 00148ead 1168 FUNC GLOBAL DEFAULT 11 cungbr_ │ │ │ │ - 1386: 001b71d9 2400 FUNC GLOBAL DEFAULT 11 dlasda_ │ │ │ │ - 1387: 003fd485 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_caching │ │ │ │ - 1388: 00361fb5 1960 FUNC GLOBAL DEFAULT 11 zptts2_ │ │ │ │ - 1389: 0006b13d 176 FUNC GLOBAL DEFAULT 11 FLAME_invert_stau │ │ │ │ - 1390: 00294359 944 FUNC GLOBAL DEFAULT 11 ssbgvd_ │ │ │ │ - 1391: 00142f01 4032 FUNC GLOBAL DEFAULT 11 ctrsyl_ │ │ │ │ - 1392: 0010ed3d 2208 FUNC GLOBAL DEFAULT 11 cpbsvx_ │ │ │ │ - 1393: 003f6781 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_flip_base │ │ │ │ - 1394: 00296d11 3492 FUNC GLOBAL DEFAULT 11 ssfrk_ │ │ │ │ - 1395: 0040b469 156 FUNC GLOBAL DEFAULT 11 fla_pow_di │ │ │ │ - 1396: 004bb5e1 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var10 │ │ │ │ - 1397: 003729a1 4696 FUNC GLOBAL DEFAULT 11 zsytf2_rook_ │ │ │ │ + 1369: 003e7e89 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copyt_obj_create │ │ │ │ + 1370: 006448c5 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_lt │ │ │ │ + 1371: 00462101 352 FUNC GLOBAL DEFAULT 11 FLASH_Hemm │ │ │ │ + 1372: 003faa11 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_buffer │ │ │ │ + 1373: 003e4929 156 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_internal_check │ │ │ │ + 1374: 005812c9 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var1 │ │ │ │ + 1375: 00582889 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ + 1376: 00439dcd 1004 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_blk_var1 │ │ │ │ + 1377: 003eca75 248 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_cntl_init │ │ │ │ + 1378: 0058aa1d 912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ + 1379: 00590de5 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var4 │ │ │ │ + 1380: 003c0c75 188 FUNC GLOBAL DEFAULT 11 bl1_csyr_blas │ │ │ │ + 1381: 0043a1b9 1020 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_blk_var2 │ │ │ │ + 1382: 001c76d5 1268 FUNC GLOBAL DEFAULT 11 dorbdb1_ │ │ │ │ + 1383: 0058dd99 1430 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opt_var5 │ │ │ │ + 1384: 00353619 6312 FUNC GLOBAL DEFAULT 11 zlatrs_ │ │ │ │ + 1385: 00148ea5 1168 FUNC GLOBAL DEFAULT 11 cungbr_ │ │ │ │ + 1386: 001b7e21 2400 FUNC GLOBAL DEFAULT 11 dlasda_ │ │ │ │ + 1387: 003fd7bd 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_caching │ │ │ │ + 1388: 00361a79 1960 FUNC GLOBAL DEFAULT 11 zptts2_ │ │ │ │ + 1389: 0006a5bd 176 FUNC GLOBAL DEFAULT 11 FLAME_invert_stau │ │ │ │ + 1390: 00294339 944 FUNC GLOBAL DEFAULT 11 ssbgvd_ │ │ │ │ + 1391: 00142ef9 4032 FUNC GLOBAL DEFAULT 11 ctrsyl_ │ │ │ │ + 1392: 0010f745 2208 FUNC GLOBAL DEFAULT 11 cpbsvx_ │ │ │ │ + 1393: 003f6789 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_flip_base │ │ │ │ + 1394: 002960fd 3492 FUNC GLOBAL DEFAULT 11 ssfrk_ │ │ │ │ + 1395: 0040b471 156 FUNC GLOBAL DEFAULT 11 fla_pow_di │ │ │ │ + 1396: 004bb5c5 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var10 │ │ │ │ + 1397: 0036fa61 4696 FUNC GLOBAL DEFAULT 11 zsytf2_rook_ │ │ │ │ 1398: 0017f659 792 FUNC GLOBAL DEFAULT 11 dlacn2_ │ │ │ │ - 1399: 003d712d 132 FUNC GLOBAL DEFAULT 11 FLA_Hermitianize_check │ │ │ │ + 1399: 003d6e41 132 FUNC GLOBAL DEFAULT 11 FLA_Hermitianize_check │ │ │ │ 1400: 00086451 320 FUNC GLOBAL DEFAULT 11 zgeqp3_check │ │ │ │ - 1401: 00085425 200 FUNC GLOBAL DEFAULT 11 spotf2_check │ │ │ │ - 1402: 003eaff1 96 FUNC GLOBAL DEFAULT 11 FLASH_Trmm_cntl_finalize │ │ │ │ - 1403: 00693764 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_bsize │ │ │ │ - 1404: 00593959 336 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_ops_var1 │ │ │ │ - 1405: 002a0b6d 3904 FUNC GLOBAL DEFAULT 11 ssteqr_ │ │ │ │ - 1406: 003ae425 56 FUNC GLOBAL DEFAULT 11 r_int │ │ │ │ - 1407: 003b3125 96 FUNC GLOBAL DEFAULT 11 e_rsle │ │ │ │ - 1408: 006921e0 4 OBJECT GLOBAL DEFAULT 20 f__parenlvl │ │ │ │ - 1409: 003e800d 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_her2k_obj_create │ │ │ │ - 1410: 003d2d5d 154 FUNC GLOBAL DEFAULT 11 bl1_zshiftdiag │ │ │ │ - 1411: 004262a1 52 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_unb_external │ │ │ │ - 1412: 003dff21 480 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_check │ │ │ │ - 1413: 004c1c75 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var10 │ │ │ │ - 1414: 003b877d 96 FUNC GLOBAL DEFAULT 11 bl1_sccopyv │ │ │ │ - 1415: 00657dbd 1324 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_lhfc_blk_var1 │ │ │ │ - 1416: 003b42ad 164 FUNC GLOBAL DEFAULT 11 bl1_caxpysv │ │ │ │ - 1417: 00620ba9 472 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_ops_var1 │ │ │ │ - 1418: 003eb37d 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_cntl_finalize │ │ │ │ + 1401: 00085231 200 FUNC GLOBAL DEFAULT 11 spotf2_check │ │ │ │ + 1402: 003eaff9 96 FUNC GLOBAL DEFAULT 11 FLASH_Trmm_cntl_finalize │ │ │ │ + 1403: 00693758 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_bsize │ │ │ │ + 1404: 005914ad 336 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_ops_var1 │ │ │ │ + 1405: 002a0b49 3904 FUNC GLOBAL DEFAULT 11 ssteqr_ │ │ │ │ + 1406: 003ae431 56 FUNC GLOBAL DEFAULT 11 r_int │ │ │ │ + 1407: 003b3e75 96 FUNC GLOBAL DEFAULT 11 e_rsle │ │ │ │ + 1408: 006921e8 4 OBJECT GLOBAL DEFAULT 20 f__parenlvl │ │ │ │ + 1409: 003e8015 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_her2k_obj_create │ │ │ │ + 1410: 003d3b71 154 FUNC GLOBAL DEFAULT 11 bl1_zshiftdiag │ │ │ │ + 1411: 004262a9 52 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_unb_external │ │ │ │ + 1412: 003e0225 480 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_check │ │ │ │ + 1413: 004c1c59 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var10 │ │ │ │ + 1414: 003b878d 96 FUNC GLOBAL DEFAULT 11 bl1_sccopyv │ │ │ │ + 1415: 00657a85 1324 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_lhfc_blk_var1 │ │ │ │ + 1416: 003b5b01 164 FUNC GLOBAL DEFAULT 11 bl1_caxpysv │ │ │ │ + 1417: 00620ca1 472 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_ops_var1 │ │ │ │ + 1418: 003eb3cd 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_cntl_finalize │ │ │ │ 1419: 0006eafd 1116 FUNC GLOBAL DEFAULT 11 dsytrd_ │ │ │ │ - 1420: 003cfd1d 132 FUNC GLOBAL DEFAULT 11 bl1_zdewscalv │ │ │ │ - 1421: 00331b89 5364 FUNC GLOBAL DEFAULT 11 zlalsd_ │ │ │ │ - 1422: 006936ac 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_bsize │ │ │ │ - 1423: 00319c09 1716 FUNC GLOBAL DEFAULT 11 zla_syrcond_c_ │ │ │ │ - 1424: 003c3925 4 FUNC GLOBAL DEFAULT 11 bl1_dher2k │ │ │ │ - 1425: 001c7e91 1448 FUNC GLOBAL DEFAULT 11 dorbdb2_ │ │ │ │ - 1426: 0023c9d5 1004 FUNC GLOBAL DEFAULT 11 slacon_ │ │ │ │ - 1427: 001418bd 1008 FUNC GLOBAL DEFAULT 11 ctzrzf_ │ │ │ │ - 1428: 003f6969 22 FUNC GLOBAL DEFAULT 11 FLA_Check_floating_datatype │ │ │ │ - 1429: 003cd5ed 508 FUNC GLOBAL DEFAULT 11 bl1_zdotaxmyv2 │ │ │ │ - 1430: 001d4039 468 FUNC GLOBAL DEFAULT 11 dptcon_ │ │ │ │ - 1431: 003ec0bd 96 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_cntl_finalize │ │ │ │ - 1432: 00438171 636 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var1 │ │ │ │ - 1433: 006936c8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm │ │ │ │ - 1434: 004383ed 632 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var2 │ │ │ │ + 1420: 003cfd25 132 FUNC GLOBAL DEFAULT 11 bl1_zdewscalv │ │ │ │ + 1421: 00332009 5364 FUNC GLOBAL DEFAULT 11 zlalsd_ │ │ │ │ + 1422: 006936c8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_bsize │ │ │ │ + 1423: 00319be9 1716 FUNC GLOBAL DEFAULT 11 zla_syrcond_c_ │ │ │ │ + 1424: 003c2dc5 4 FUNC GLOBAL DEFAULT 11 bl1_dher2k │ │ │ │ + 1425: 001c7bc9 1448 FUNC GLOBAL DEFAULT 11 dorbdb2_ │ │ │ │ + 1426: 00240399 1004 FUNC GLOBAL DEFAULT 11 slacon_ │ │ │ │ + 1427: 001418b5 1008 FUNC GLOBAL DEFAULT 11 ctzrzf_ │ │ │ │ + 1428: 003f7a39 22 FUNC GLOBAL DEFAULT 11 FLA_Check_floating_datatype │ │ │ │ + 1429: 003cd625 508 FUNC GLOBAL DEFAULT 11 bl1_zdotaxmyv2 │ │ │ │ + 1430: 001d4859 468 FUNC GLOBAL DEFAULT 11 dptcon_ │ │ │ │ + 1431: 003ec0c5 96 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_cntl_finalize │ │ │ │ + 1432: 00438179 636 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var1 │ │ │ │ + 1433: 006936e4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm │ │ │ │ + 1434: 004386b5 632 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var2 │ │ │ │ 1435: 000b9771 1348 FUNC GLOBAL DEFAULT 11 chetd2_ │ │ │ │ 1436: 0021b3b1 2812 FUNC GLOBAL DEFAULT 11 sgees_ │ │ │ │ - 1437: 003c18d9 208 FUNC GLOBAL DEFAULT 11 bl1_dtrsvsx │ │ │ │ - 1438: 004ffc7d 1808 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var1 │ │ │ │ - 1439: 00693668 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_var2_bsize │ │ │ │ - 1440: 006936c4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp │ │ │ │ - 1441: 0050038d 1692 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var2 │ │ │ │ - 1442: 004ff7c9 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var3 │ │ │ │ - 1443: 00438665 704 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var5 │ │ │ │ - 1444: 00426b65 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_ext │ │ │ │ - 1445: 003cd84d 12 FUNC GLOBAL DEFAULT 11 bl1_is_conjnotrans │ │ │ │ - 1446: 000fc9e5 82 FUNC GLOBAL DEFAULT 11 clascl2_ │ │ │ │ - 1447: 004ff951 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var4 │ │ │ │ - 1448: 00438925 696 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var6 │ │ │ │ - 1449: 006936d4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pb_bb │ │ │ │ - 1450: 003f6981 16 FUNC GLOBAL DEFAULT 11 FLA_Check_int_datatype │ │ │ │ - 1451: 003ae4ed 68 FUNC GLOBAL DEFAULT 11 c_log │ │ │ │ - 1452: 003da5e9 276 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc_check │ │ │ │ - 1453: 001305dd 2112 FUNC GLOBAL DEFAULT 11 ctgex2_ │ │ │ │ - 1454: 001cad15 1656 FUNC GLOBAL DEFAULT 11 dormql_ │ │ │ │ - 1455: 003e7a91 84 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_check │ │ │ │ - 1456: 003ab52d 48 FUNC GLOBAL DEFAULT 11 zdotc_f2c_ │ │ │ │ - 1457: 00693638 4 OBJECT GLOBAL DEFAULT 20 fla_symm_var1_bsize │ │ │ │ - 1458: 00303c41 2880 FUNC GLOBAL DEFAULT 11 zhetri_ │ │ │ │ - 1459: 004243e9 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_task │ │ │ │ - 1460: 003392c9 348 FUNC GLOBAL DEFAULT 11 zlaqsy_ │ │ │ │ - 1461: 003cd881 12 FUNC GLOBAL DEFAULT 11 bl1_is_lower │ │ │ │ - 1462: 002f9c59 5724 FUNC GLOBAL DEFAULT 11 zhbtrd_ │ │ │ │ - 1463: 003bbff1 276 FUNC GLOBAL DEFAULT 11 bl1_zcopymr │ │ │ │ - 1464: 003d6261 336 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_1x2_check │ │ │ │ - 1465: 00313059 9280 FUNC GLOBAL DEFAULT 11 zhgeqz_ │ │ │ │ - 1466: 003ba561 282 FUNC GLOBAL DEFAULT 11 bl1_zcopymt │ │ │ │ - 1467: 003d46b9 280 FUNC GLOBAL DEFAULT 11 FLA_Copy_buffer_to_object_check │ │ │ │ - 1468: 0069370c 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_bp │ │ │ │ - 1469: 004aefcd 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var10 │ │ │ │ - 1470: 003b00b9 376 FUNC GLOBAL DEFAULT 11 f__putbuf │ │ │ │ - 1471: 003b812d 228 FUNC GLOBAL DEFAULT 11 bl1_zfnorm │ │ │ │ - 1472: 003fa951 36 FUNC GLOBAL DEFAULT 11 FLA_Obj_vector_inc │ │ │ │ - 1473: 003ef8d5 196 FUNC GLOBAL DEFAULT 11 FLASH_Random_matrix │ │ │ │ - 1474: 00222889 404 FUNC GLOBAL DEFAULT 11 sgeql2_ │ │ │ │ - 1475: 001c8439 1396 FUNC GLOBAL DEFAULT 11 dorbdb3_ │ │ │ │ - 1476: 003c7445 588 FUNC GLOBAL DEFAULT 11 bl1_dtrmmsx │ │ │ │ - 1477: 00240ad9 328 FUNC GLOBAL DEFAULT 11 slae2_ │ │ │ │ - 1478: 004b4f75 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var10 │ │ │ │ - 1479: 006937f8 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl2 │ │ │ │ - 1480: 003af105 424 FUNC GLOBAL DEFAULT 11 f__fatal │ │ │ │ - 1481: 00425655 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_task │ │ │ │ - 1482: 003d7529 628 FUNC GLOBAL DEFAULT 11 FLA_Introduce_bulge_check │ │ │ │ - 1483: 00690ad8 4800 OBJECT GLOBAL DEFAULT 20 f__units │ │ │ │ - 1484: 00336301 476 FUNC GLOBAL DEFAULT 11 zlaqhp_ │ │ │ │ - 1485: 003acfc9 14 FUNC GLOBAL DEFAULT 11 slamc3_ │ │ │ │ - 1486: 00427631 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_task │ │ │ │ - 1487: 003bc545 270 FUNC GLOBAL DEFAULT 11 bl1_cscopymr │ │ │ │ - 1488: 003ae815 88 FUNC GLOBAL DEFAULT 11 pow_ci │ │ │ │ + 1437: 003c1351 208 FUNC GLOBAL DEFAULT 11 bl1_dtrsvsx │ │ │ │ + 1438: 004ffabd 1808 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var1 │ │ │ │ + 1439: 00693658 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_var2_bsize │ │ │ │ + 1440: 006936e0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mp │ │ │ │ + 1441: 00500371 1692 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var2 │ │ │ │ + 1442: 004ff7ad 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var3 │ │ │ │ + 1443: 004383f5 704 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var5 │ │ │ │ + 1444: 00426b6d 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_ext │ │ │ │ + 1445: 003cd905 12 FUNC GLOBAL DEFAULT 11 bl1_is_conjnotrans │ │ │ │ + 1446: 000fcff1 82 FUNC GLOBAL DEFAULT 11 clascl2_ │ │ │ │ + 1447: 004ff935 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_unb_var4 │ │ │ │ + 1448: 0043892d 696 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_blk_var6 │ │ │ │ + 1449: 006936f0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pb_bb │ │ │ │ + 1450: 003f7a51 16 FUNC GLOBAL DEFAULT 11 FLA_Check_int_datatype │ │ │ │ + 1451: 003ae4fd 68 FUNC GLOBAL DEFAULT 11 c_log │ │ │ │ + 1452: 003da5f1 276 FUNC GLOBAL DEFAULT 11 FLA_Inv_scalc_check │ │ │ │ + 1453: 00130401 2112 FUNC GLOBAL DEFAULT 11 ctgex2_ │ │ │ │ + 1454: 001cb079 1656 FUNC GLOBAL DEFAULT 11 dormql_ │ │ │ │ + 1455: 003e78a1 84 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_check │ │ │ │ + 1456: 003aabd1 48 FUNC GLOBAL DEFAULT 11 zdotc_f2c_ │ │ │ │ + 1457: 00693640 4 OBJECT GLOBAL DEFAULT 20 fla_symm_var1_bsize │ │ │ │ + 1458: 00303c19 2880 FUNC GLOBAL DEFAULT 11 zhetri_ │ │ │ │ + 1459: 004243f1 152 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_task │ │ │ │ + 1460: 0033ad51 348 FUNC GLOBAL DEFAULT 11 zlaqsy_ │ │ │ │ + 1461: 003cd939 12 FUNC GLOBAL DEFAULT 11 bl1_is_lower │ │ │ │ + 1462: 002f9c29 5724 FUNC GLOBAL DEFAULT 11 zhbtrd_ │ │ │ │ + 1463: 003bc001 276 FUNC GLOBAL DEFAULT 11 bl1_zcopymr │ │ │ │ + 1464: 003d6269 336 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_1x2_check │ │ │ │ + 1465: 00313039 9280 FUNC GLOBAL DEFAULT 11 zhgeqz_ │ │ │ │ + 1466: 003ba061 282 FUNC GLOBAL DEFAULT 11 bl1_zcopymt │ │ │ │ + 1467: 003d46c1 280 FUNC GLOBAL DEFAULT 11 FLA_Copy_buffer_to_object_check │ │ │ │ + 1468: 00693750 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_bp │ │ │ │ + 1469: 004aefb1 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var10 │ │ │ │ + 1470: 003b00c9 376 FUNC GLOBAL DEFAULT 11 f__putbuf │ │ │ │ + 1471: 003b81dd 228 FUNC GLOBAL DEFAULT 11 bl1_zfnorm │ │ │ │ + 1472: 003fa95d 36 FUNC GLOBAL DEFAULT 11 FLA_Obj_vector_inc │ │ │ │ + 1473: 003ef8dd 196 FUNC GLOBAL DEFAULT 11 FLASH_Random_matrix │ │ │ │ + 1474: 00220641 404 FUNC GLOBAL DEFAULT 11 sgeql2_ │ │ │ │ + 1475: 001c88e5 1396 FUNC GLOBAL DEFAULT 11 dorbdb3_ │ │ │ │ + 1476: 003c8685 588 FUNC GLOBAL DEFAULT 11 bl1_dtrmmsx │ │ │ │ + 1477: 002439c1 328 FUNC GLOBAL DEFAULT 11 slae2_ │ │ │ │ + 1478: 004b4f59 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_unb_var10 │ │ │ │ + 1479: 00693800 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl2 │ │ │ │ + 1480: 003af111 424 FUNC GLOBAL DEFAULT 11 f__fatal │ │ │ │ + 1481: 0042565d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_task │ │ │ │ + 1482: 003d7531 628 FUNC GLOBAL DEFAULT 11 FLA_Introduce_bulge_check │ │ │ │ + 1483: 00690ae0 4800 OBJECT GLOBAL DEFAULT 20 f__units │ │ │ │ + 1484: 003362e9 476 FUNC GLOBAL DEFAULT 11 zlaqhp_ │ │ │ │ + 1485: 003acff5 14 FUNC GLOBAL DEFAULT 11 slamc3_ │ │ │ │ + 1486: 00427639 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_task │ │ │ │ + 1487: 003bc555 270 FUNC GLOBAL DEFAULT 11 bl1_cscopymr │ │ │ │ + 1488: 003ae825 88 FUNC GLOBAL DEFAULT 11 pow_ci │ │ │ │ 1489: 000a8a29 1694 FUNC GLOBAL DEFAULT 11 cgghrd_ │ │ │ │ - 1490: 003d5749 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_lt_check │ │ │ │ - 1491: 00573edd 1156 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opt_var1 │ │ │ │ - 1492: 0046ba65 1532 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var1 │ │ │ │ - 1493: 00557e69 1380 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_blk_var1 │ │ │ │ - 1494: 003baaad 266 FUNC GLOBAL DEFAULT 11 bl1_cscopymt │ │ │ │ - 1495: 003cd8dd 12 FUNC GLOBAL DEFAULT 11 bl1_is_col_storage │ │ │ │ - 1496: 0054af0d 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_ops_var1 │ │ │ │ - 1497: 005583cd 1548 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_blk_var2 │ │ │ │ - 1498: 0046c061 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var2 │ │ │ │ - 1499: 003f93f9 144 FUNC GLOBAL DEFAULT 11 FLA_Part_1x2 │ │ │ │ - 1500: 003edbe1 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ - 1501: 0046c675 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var3 │ │ │ │ - 1502: 0055eec9 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_ops_var1 │ │ │ │ - 1503: 00138d71 2652 FUNC GLOBAL DEFAULT 11 ctgsy2_ │ │ │ │ - 1504: 0046cc89 1552 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var4 │ │ │ │ - 1505: 0007cbe9 156 FUNC GLOBAL DEFAULT 11 dgeqr2p_check │ │ │ │ - 1506: 0046d299 1552 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var5 │ │ │ │ - 1507: 005dbf8d 604 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opc_var1 │ │ │ │ - 1508: 003faa15 134 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_at_view │ │ │ │ - 1509: 0046d8a9 1540 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var6 │ │ │ │ - 1510: 00426ed1 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_unb_ext │ │ │ │ - 1511: 0046dead 1536 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var7 │ │ │ │ - 1512: 003c6b75 1668 FUNC GLOBAL DEFAULT 11 bl1_zgemm │ │ │ │ - 1513: 00425e25 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_blk_ext │ │ │ │ - 1514: 0046e759 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var8 │ │ │ │ - 1515: 0041eb79 118 FUNC GLOBAL DEFAULT 11 FLA_Syr2 │ │ │ │ - 1516: 0046e4ad 684 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var9 │ │ │ │ - 1517: 0042e841 1240 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var1 │ │ │ │ - 1518: 0042ed19 1236 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var2 │ │ │ │ - 1519: 003ae251 12 FUNC GLOBAL DEFAULT 11 r_exp │ │ │ │ - 1520: 0042f1ed 1240 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var3 │ │ │ │ - 1521: 0006bce1 316 FUNC GLOBAL DEFAULT 11 chegs2_ │ │ │ │ - 1522: 003e9abd 224 FUNC GLOBAL DEFAULT 11 FLA_Hemm_cntl_init │ │ │ │ - 1523: 0042fba5 1236 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var4 │ │ │ │ - 1524: 003b87dd 82 FUNC GLOBAL DEFAULT 11 bl1_cscopyv │ │ │ │ - 1525: 0033f091 304 FUNC GLOBAL DEFAULT 11 zlartv_ │ │ │ │ - 1526: 003ceadd 106 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigm │ │ │ │ - 1527: 0007850d 2740 FUNC GLOBAL DEFAULT 11 cgesvd_check │ │ │ │ - 1528: 003bf0e5 616 FUNC GLOBAL DEFAULT 11 bl1_zgemv │ │ │ │ - 1529: 003d5351 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_scalar_check │ │ │ │ - 1530: 00471df1 636 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var10 │ │ │ │ - 1531: 0068f9c0 8 OBJECT GLOBAL DEFAULT 19 f__r_mode │ │ │ │ - 1532: 00693854 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl │ │ │ │ - 1533: 001e9a6d 904 FUNC GLOBAL DEFAULT 11 dsytrf_ │ │ │ │ - 1534: 003126f1 2406 FUNC GLOBAL DEFAULT 11 zla_gbamv_ │ │ │ │ - 1535: 00634ce9 284 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var1 │ │ │ │ - 1536: 0042605d 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_unb_external │ │ │ │ - 1537: 003f2851 86 FUNC GLOBAL DEFAULT 11 FLASH_Obj_hierarchify │ │ │ │ - 1538: 0054ec05 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_ops_var1 │ │ │ │ - 1539: 001c90d1 2164 FUNC GLOBAL DEFAULT 11 dorbdb4_ │ │ │ │ - 1540: 0054f989 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_ops_var2 │ │ │ │ - 1541: 00635701 842 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var2 │ │ │ │ - 1542: 00646d59 5546 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var3 │ │ │ │ - 1543: 005d519d 704 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_form_Q │ │ │ │ - 1544: 003face9 74 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_double_precision │ │ │ │ - 1545: 0041c3ad 1172 FUNC GLOBAL DEFAULT 11 FLA_Her2c_external │ │ │ │ - 1546: 003fd595 40 FUNC GLOBAL DEFAULT 11 FLASH_Queue_reset │ │ │ │ - 1547: 004785a5 636 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var10 │ │ │ │ - 1548: 003c21b1 148 FUNC GLOBAL DEFAULT 11 bl1_strsv_blas │ │ │ │ - 1549: 003ae7f9 12 FUNC GLOBAL DEFAULT 11 pow_dd │ │ │ │ - 1550: 003c3e39 156 FUNC GLOBAL DEFAULT 11 bl1_zher2k_blas │ │ │ │ - 1551: 003fae8d 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_row_major │ │ │ │ - 1552: 0063eb19 2656 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var6 │ │ │ │ + 1490: 003d5751 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_lt_check │ │ │ │ + 1491: 00573ebd 1156 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opt_var1 │ │ │ │ + 1492: 0046ba49 1532 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var1 │ │ │ │ + 1493: 00557e49 1380 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_blk_var1 │ │ │ │ + 1494: 003ba5ad 266 FUNC GLOBAL DEFAULT 11 bl1_cscopymt │ │ │ │ + 1495: 003cd995 12 FUNC GLOBAL DEFAULT 11 bl1_is_col_storage │ │ │ │ + 1496: 0054a26d 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_ops_var1 │ │ │ │ + 1497: 005583ad 1548 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_blk_var2 │ │ │ │ + 1498: 0046c045 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var2 │ │ │ │ + 1499: 003f9401 144 FUNC GLOBAL DEFAULT 11 FLA_Part_1x2 │ │ │ │ + 1500: 003edb75 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ + 1501: 0046d279 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var3 │ │ │ │ + 1502: 0055eeb1 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_ops_var1 │ │ │ │ + 1503: 00138d69 2652 FUNC GLOBAL DEFAULT 11 ctgsy2_ │ │ │ │ + 1504: 0046c659 1552 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var4 │ │ │ │ + 1505: 0007cbed 156 FUNC GLOBAL DEFAULT 11 dgeqr2p_check │ │ │ │ + 1506: 0046cc69 1552 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var5 │ │ │ │ + 1507: 005d9b3d 604 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opc_var1 │ │ │ │ + 1508: 003faa21 134 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_at_view │ │ │ │ + 1509: 0046d88d 1540 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var6 │ │ │ │ + 1510: 00426ed9 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_unb_ext │ │ │ │ + 1511: 0046de91 1536 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var7 │ │ │ │ + 1512: 003c5dc5 1668 FUNC GLOBAL DEFAULT 11 bl1_zgemm │ │ │ │ + 1513: 0042599d 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_blk_ext │ │ │ │ + 1514: 0046e491 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var8 │ │ │ │ + 1515: 0041eb81 118 FUNC GLOBAL DEFAULT 11 FLA_Syr2 │ │ │ │ + 1516: 0046eaa5 684 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var9 │ │ │ │ + 1517: 0042e849 1240 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var1 │ │ │ │ + 1518: 0042ed21 1236 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var2 │ │ │ │ + 1519: 003ae2a9 12 FUNC GLOBAL DEFAULT 11 r_exp │ │ │ │ + 1520: 0042f1f5 1240 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var3 │ │ │ │ + 1521: 0006b161 316 FUNC GLOBAL DEFAULT 11 chegs2_ │ │ │ │ + 1522: 003e9ac5 224 FUNC GLOBAL DEFAULT 11 FLA_Hemm_cntl_init │ │ │ │ + 1523: 0042f6cd 1236 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_blk_var4 │ │ │ │ + 1524: 003b87ed 82 FUNC GLOBAL DEFAULT 11 bl1_cscopyv │ │ │ │ + 1525: 0033f079 304 FUNC GLOBAL DEFAULT 11 zlartv_ │ │ │ │ + 1526: 003cf365 106 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigm │ │ │ │ + 1527: 000785ed 2740 FUNC GLOBAL DEFAULT 11 cgesvd_check │ │ │ │ + 1528: 003bf5a5 616 FUNC GLOBAL DEFAULT 11 bl1_zgemv │ │ │ │ + 1529: 003d5359 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_scalar_check │ │ │ │ + 1530: 00471dd5 636 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_blk_var10 │ │ │ │ + 1531: 0068f9c4 8 OBJECT GLOBAL DEFAULT 19 f__r_mode │ │ │ │ + 1532: 0069385c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl │ │ │ │ + 1533: 001ea1f9 904 FUNC GLOBAL DEFAULT 11 dsytrf_ │ │ │ │ + 1534: 003126d1 2406 FUNC GLOBAL DEFAULT 11 zla_gbamv_ │ │ │ │ + 1535: 00634cd1 284 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var1 │ │ │ │ + 1536: 00426065 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_unb_external │ │ │ │ + 1537: 003f2859 86 FUNC GLOBAL DEFAULT 11 FLASH_Obj_hierarchify │ │ │ │ + 1538: 0054e7a1 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_ops_var1 │ │ │ │ + 1539: 001c90d5 2164 FUNC GLOBAL DEFAULT 11 dorbdb4_ │ │ │ │ + 1540: 0054f659 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_ops_var2 │ │ │ │ + 1541: 006356e9 842 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var2 │ │ │ │ + 1542: 0064a19d 5546 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var3 │ │ │ │ + 1543: 005d6431 704 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_form_Q │ │ │ │ + 1544: 003facf5 74 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_double_precision │ │ │ │ + 1545: 0041c3b5 1172 FUNC GLOBAL DEFAULT 11 FLA_Her2c_external │ │ │ │ + 1546: 003fd8cd 40 FUNC GLOBAL DEFAULT 11 FLASH_Queue_reset │ │ │ │ + 1547: 00478589 636 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var10 │ │ │ │ + 1548: 003c1b59 148 FUNC GLOBAL DEFAULT 11 bl1_strsv_blas │ │ │ │ + 1549: 003ae809 12 FUNC GLOBAL DEFAULT 11 pow_dd │ │ │ │ + 1550: 003c32d9 156 FUNC GLOBAL DEFAULT 11 bl1_zher2k_blas │ │ │ │ + 1551: 003fae99 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_row_major │ │ │ │ + 1552: 0063eb01 2656 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var6 │ │ │ │ 1553: 0008c295 2388 FUNC GLOBAL DEFAULT 11 cgbrfs_ │ │ │ │ - 1554: 00153aa5 1588 FUNC GLOBAL DEFAULT 11 cupmtr_ │ │ │ │ - 1555: 001abd39 1008 FUNC GLOBAL DEFAULT 11 dlarrj_ │ │ │ │ - 1556: 003e21d1 436 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_check │ │ │ │ - 1557: 0063c45d 2580 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var9 │ │ │ │ - 1558: 003d2cc1 154 FUNC GLOBAL DEFAULT 11 bl1_cshiftdiag │ │ │ │ - 1559: 003ae805 16 FUNC GLOBAL DEFAULT 11 pow_di │ │ │ │ - 1560: 006939a4 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_bsize │ │ │ │ - 1561: 00556d35 376 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv │ │ │ │ - 1562: 006397a5 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var3b │ │ │ │ - 1563: 003f5e05 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_side │ │ │ │ - 1564: 006936bc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op │ │ │ │ - 1565: 0042860d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_task │ │ │ │ - 1566: 006938f8 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl_mid │ │ │ │ - 1567: 003de085 292 FUNC GLOBAL DEFAULT 11 FLA_Syrk_internal_check │ │ │ │ + 1554: 00153e79 1588 FUNC GLOBAL DEFAULT 11 cupmtr_ │ │ │ │ + 1555: 001abc31 1008 FUNC GLOBAL DEFAULT 11 dlarrj_ │ │ │ │ + 1556: 003e24f9 436 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_check │ │ │ │ + 1557: 0063c445 2580 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var9 │ │ │ │ + 1558: 003d3ad5 154 FUNC GLOBAL DEFAULT 11 bl1_cshiftdiag │ │ │ │ + 1559: 003ae815 16 FUNC GLOBAL DEFAULT 11 pow_di │ │ │ │ + 1560: 006939ac 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_bsize │ │ │ │ + 1561: 00556d15 376 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv │ │ │ │ + 1562: 00639365 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var3b │ │ │ │ + 1563: 003f5e0d 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_side │ │ │ │ + 1564: 006936d8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op │ │ │ │ + 1565: 00427ddd 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_task │ │ │ │ + 1566: 00693914 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl_mid │ │ │ │ + 1567: 003de08d 292 FUNC GLOBAL DEFAULT 11 FLA_Syrk_internal_check │ │ │ │ 1568: 00084225 184 FUNC GLOBAL DEFAULT 11 sorgl2_check │ │ │ │ - 1569: 004f00ad 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc │ │ │ │ - 1570: 00692070 4 OBJECT GLOBAL DEFAULT 20 l_eof │ │ │ │ - 1571: 00068315 444 FUNC GLOBAL DEFAULT 11 sgeqrf_ │ │ │ │ - 1572: 00379e71 3180 FUNC GLOBAL DEFAULT 11 ztgsen_ │ │ │ │ - 1573: 003c4c91 180 FUNC GLOBAL DEFAULT 11 bl1_strmm_blas │ │ │ │ + 1569: 004f0091 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc │ │ │ │ + 1570: 00692178 4 OBJECT GLOBAL DEFAULT 20 l_eof │ │ │ │ + 1571: 00068eb5 444 FUNC GLOBAL DEFAULT 11 sgeqrf_ │ │ │ │ + 1572: 00379239 3180 FUNC GLOBAL DEFAULT 11 ztgsen_ │ │ │ │ + 1573: 003c6449 180 FUNC GLOBAL DEFAULT 11 bl1_strmm_blas │ │ │ │ 1574: 0021e8d5 3832 FUNC GLOBAL DEFAULT 11 sgeevx_ │ │ │ │ - 1575: 0029826d 264 FUNC GLOBAL DEFAULT 11 sspsv_ │ │ │ │ - 1576: 000ea1e1 6976 FUNC GLOBAL DEFAULT 11 clahef_rook_ │ │ │ │ - 1577: 00416a95 1368 FUNC GLOBAL DEFAULT 11 FLA_Dotcs_external │ │ │ │ - 1578: 00265a79 5056 FUNC GLOBAL DEFAULT 11 slarfb_ │ │ │ │ - 1579: 004f030d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh │ │ │ │ - 1580: 003d49bd 204 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x1_check │ │ │ │ - 1581: 003ebdb9 112 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_cntl_finalize │ │ │ │ - 1582: 003ef325 696 FUNC GLOBAL DEFAULT 11 FLASH_LU_find_zero_on_diagonal │ │ │ │ - 1583: 00693750 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_bsize │ │ │ │ - 1584: 003be441 388 FUNC GLOBAL DEFAULT 11 bl1_czcopymrt │ │ │ │ - 1585: 004290ad 116 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_task │ │ │ │ - 1586: 004262d5 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_ext │ │ │ │ - 1587: 003f6cad 100 FUNC GLOBAL DEFAULT 11 FLA_Check_consistent_datatype │ │ │ │ - 1588: 003c3ed5 1148 FUNC GLOBAL DEFAULT 11 bl1_zher2k │ │ │ │ - 1589: 00606a39 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var1 │ │ │ │ - 1590: 003cd5e9 4 FUNC GLOBAL DEFAULT 11 bl1_cdotaxmyv2 │ │ │ │ - 1591: 0057837d 790 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_scale_diagonals │ │ │ │ - 1592: 00607189 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var2 │ │ │ │ - 1593: 003eb4e5 116 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_cntl_init │ │ │ │ - 1594: 0031dce9 236 FUNC GLOBAL DEFAULT 11 zlaev2_ │ │ │ │ - 1595: 00607211 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var3 │ │ │ │ - 1596: 004f056d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run │ │ │ │ - 1597: 0040525d 748 FUNC GLOBAL DEFAULT 11 FLA_Set_diagonal_matrix │ │ │ │ - 1598: 00607299 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var4 │ │ │ │ - 1599: 003f5d59 116 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_trans │ │ │ │ - 1600: 003ae2e1 76 FUNC GLOBAL DEFAULT 11 h_dnnt │ │ │ │ - 1601: 00405a39 32 FUNC GLOBAL DEFAULT 11 fla_scomp_b │ │ │ │ - 1602: 00607321 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var5 │ │ │ │ - 1603: 006073a9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var6 │ │ │ │ - 1604: 006936b8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pb │ │ │ │ - 1605: 003ad1a1 12 FUNC GLOBAL DEFAULT 11 r_cosh │ │ │ │ - 1606: 0040b351 208 FUNC GLOBAL DEFAULT 11 FLA_Shift_pivots_to │ │ │ │ - 1607: 00690aa4 4 OBJECT GLOBAL DEFAULT 20 f__dorevert │ │ │ │ - 1608: 00607431 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var7 │ │ │ │ - 1609: 001c7bc1 720 FUNC GLOBAL DEFAULT 11 dorbdb5_ │ │ │ │ - 1610: 00419d45 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_task │ │ │ │ - 1611: 006074b9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var8 │ │ │ │ - 1612: 00405a19 32 FUNC GLOBAL DEFAULT 11 fla_scomp_f │ │ │ │ - 1613: 00315a01 320 FUNC GLOBAL DEFAULT 11 zla_gerpvgrw_ │ │ │ │ - 1614: 00607541 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var9 │ │ │ │ - 1615: 004f07cd 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut │ │ │ │ - 1616: 003f006d 88 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_vector_dim │ │ │ │ - 1617: 00138ad5 668 FUNC GLOBAL DEFAULT 11 ctpqrt_ │ │ │ │ - 1618: 00085ed5 184 FUNC GLOBAL DEFAULT 11 zgehd2_check │ │ │ │ - 1619: 004237a5 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_task │ │ │ │ - 1620: 003f23f5 156 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_conf_to_hier │ │ │ │ - 1621: 001d1075 2640 FUNC GLOBAL DEFAULT 11 dpbtrf_ │ │ │ │ - 1622: 00598375 2752 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opt_var1 │ │ │ │ - 1623: 001abaf9 572 FUNC GLOBAL DEFAULT 11 dlarrk_ │ │ │ │ - 1624: 003ab4fd 48 FUNC GLOBAL DEFAULT 11 cdotc_f2c_ │ │ │ │ - 1625: 0007a065 200 FUNC GLOBAL DEFAULT 11 clauum_check │ │ │ │ - 1626: 005bdd4d 148 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT │ │ │ │ - 1627: 004651c1 676 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var10 │ │ │ │ - 1628: 004e1f2d 268 FUNC GLOBAL DEFAULT 11 FLA_Syrk │ │ │ │ - 1629: 00693adc 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_MIN │ │ │ │ - 1630: 006939e0 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl_mb │ │ │ │ - 1631: 006936c0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm │ │ │ │ - 1632: 003f1785 218 FUNC GLOBAL DEFAULT 11 FLASH_Obj_blocksizes │ │ │ │ - 1633: 003cd835 12 FUNC GLOBAL DEFAULT 11 bl1_is_notrans │ │ │ │ + 1575: 0029824d 264 FUNC GLOBAL DEFAULT 11 sspsv_ │ │ │ │ + 1576: 000ea1d9 6976 FUNC GLOBAL DEFAULT 11 clahef_rook_ │ │ │ │ + 1577: 00416a9d 1368 FUNC GLOBAL DEFAULT 11 FLA_Dotcs_external │ │ │ │ + 1578: 002658c1 5056 FUNC GLOBAL DEFAULT 11 slarfb_ │ │ │ │ + 1579: 004f02f1 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh │ │ │ │ + 1580: 003d49c5 204 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x1_check │ │ │ │ + 1581: 003ebdc1 112 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_cntl_finalize │ │ │ │ + 1582: 003ee991 696 FUNC GLOBAL DEFAULT 11 FLASH_LU_find_zero_on_diagonal │ │ │ │ + 1583: 0069376c 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_bsize │ │ │ │ + 1584: 003be451 388 FUNC GLOBAL DEFAULT 11 bl1_czcopymrt │ │ │ │ + 1585: 004290b5 116 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_task │ │ │ │ + 1586: 004262dd 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_ext │ │ │ │ + 1587: 003f7d7d 100 FUNC GLOBAL DEFAULT 11 FLA_Check_consistent_datatype │ │ │ │ + 1588: 003c3375 1148 FUNC GLOBAL DEFAULT 11 bl1_zher2k │ │ │ │ + 1589: 00605cad 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var1 │ │ │ │ + 1590: 003cd621 4 FUNC GLOBAL DEFAULT 11 bl1_cdotaxmyv2 │ │ │ │ + 1591: 00577951 790 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_scale_diagonals │ │ │ │ + 1592: 006071f9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var2 │ │ │ │ + 1593: 003eb4ed 116 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_cntl_init │ │ │ │ + 1594: 0031dcc9 236 FUNC GLOBAL DEFAULT 11 zlaev2_ │ │ │ │ + 1595: 00607171 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var3 │ │ │ │ + 1596: 004f0551 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run │ │ │ │ + 1597: 00405269 748 FUNC GLOBAL DEFAULT 11 FLA_Set_diagonal_matrix │ │ │ │ + 1598: 00607281 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var4 │ │ │ │ + 1599: 003f5d61 116 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_trans │ │ │ │ + 1600: 003ae259 76 FUNC GLOBAL DEFAULT 11 h_dnnt │ │ │ │ + 1601: 0040591d 32 FUNC GLOBAL DEFAULT 11 fla_scomp_b │ │ │ │ + 1602: 00607419 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var5 │ │ │ │ + 1603: 00607309 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var6 │ │ │ │ + 1604: 006936d4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pb │ │ │ │ + 1605: 003ad1a9 12 FUNC GLOBAL DEFAULT 11 r_cosh │ │ │ │ + 1606: 0040b359 208 FUNC GLOBAL DEFAULT 11 FLA_Shift_pivots_to │ │ │ │ + 1607: 00690aac 4 OBJECT GLOBAL DEFAULT 20 f__dorevert │ │ │ │ + 1608: 00607391 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var7 │ │ │ │ + 1609: 001c8171 720 FUNC GLOBAL DEFAULT 11 dorbdb5_ │ │ │ │ + 1610: 00419d01 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t_task │ │ │ │ + 1611: 006074a1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var8 │ │ │ │ + 1612: 004058fd 32 FUNC GLOBAL DEFAULT 11 fla_scomp_f │ │ │ │ + 1613: 00315479 320 FUNC GLOBAL DEFAULT 11 zla_gerpvgrw_ │ │ │ │ + 1614: 00607529 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var9 │ │ │ │ + 1615: 004f07b1 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut │ │ │ │ + 1616: 003f0075 88 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_vector_dim │ │ │ │ + 1617: 00138acd 668 FUNC GLOBAL DEFAULT 11 ctpqrt_ │ │ │ │ + 1618: 0008601d 184 FUNC GLOBAL DEFAULT 11 zgehd2_check │ │ │ │ + 1619: 00423ab9 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_task │ │ │ │ + 1620: 003f23fd 156 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_conf_to_hier │ │ │ │ + 1621: 001d0ee1 2640 FUNC GLOBAL DEFAULT 11 dpbtrf_ │ │ │ │ + 1622: 00596505 2752 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opt_var1 │ │ │ │ + 1623: 001ab9f1 572 FUNC GLOBAL DEFAULT 11 dlarrk_ │ │ │ │ + 1624: 003aaba1 48 FUNC GLOBAL DEFAULT 11 cdotc_f2c_ │ │ │ │ + 1625: 000790a1 200 FUNC GLOBAL DEFAULT 11 clauum_check │ │ │ │ + 1626: 005bdd2d 148 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT │ │ │ │ + 1627: 00463e15 676 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var10 │ │ │ │ + 1628: 004e0bd1 268 FUNC GLOBAL DEFAULT 11 FLA_Syrk │ │ │ │ + 1629: 00693ae4 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_MIN │ │ │ │ + 1630: 006939e8 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl_mb │ │ │ │ + 1631: 006936dc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm │ │ │ │ + 1632: 003f178d 218 FUNC GLOBAL DEFAULT 11 FLASH_Obj_blocksizes │ │ │ │ + 1633: 003cd8ed 12 FUNC GLOBAL DEFAULT 11 bl1_is_notrans │ │ │ │ 1634: 0021bead 3008 FUNC GLOBAL DEFAULT 11 sgeev_ │ │ │ │ - 1635: 00693614 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_ip │ │ │ │ - 1636: 003ffd31 116 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_enqueue │ │ │ │ - 1637: 00427e8d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_task │ │ │ │ - 1638: 00418d6d 748 FUNC GLOBAL DEFAULT 11 FLA_Swap_external │ │ │ │ - 1639: 00549cf5 118 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc │ │ │ │ - 1640: 00547529 644 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var3 │ │ │ │ - 1641: 00119391 572 FUNC GLOBAL DEFAULT 11 cpptrf_ │ │ │ │ - 1642: 00548171 612 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var4 │ │ │ │ - 1643: 00546bd5 368 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var5 │ │ │ │ - 1644: 006139dd 480 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opc_var1 │ │ │ │ - 1645: 0046b7c1 676 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var10 │ │ │ │ + 1635: 0069361c 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_ip │ │ │ │ + 1636: 003ffb71 116 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_enqueue │ │ │ │ + 1637: 00428429 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_task │ │ │ │ + 1638: 00418cc1 748 FUNC GLOBAL DEFAULT 11 FLA_Swap_external │ │ │ │ + 1639: 00549cd5 118 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc │ │ │ │ + 1640: 005480e9 644 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var3 │ │ │ │ + 1641: 001191b5 572 FUNC GLOBAL DEFAULT 11 cpptrf_ │ │ │ │ + 1642: 005474e9 612 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var4 │ │ │ │ + 1643: 00545e8d 368 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opd_var5 │ │ │ │ + 1644: 006139c5 480 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opc_var1 │ │ │ │ + 1645: 0046b7a5 676 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_blk_var10 │ │ │ │ 1646: 0008bf61 820 FUNC GLOBAL DEFAULT 11 cgbtf2_ │ │ │ │ - 1647: 00693a50 28 OBJECT GLOBAL DEFAULT 20 FLA_OVERFLOW_THRES │ │ │ │ - 1648: 003be135 388 FUNC GLOBAL DEFAULT 11 bl1_cscopymrt │ │ │ │ - 1649: 00554bfd 868 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q │ │ │ │ - 1650: 003b07f5 196 FUNC GLOBAL DEFAULT 11 fk_open │ │ │ │ - 1651: 006937b0 4 OBJECT GLOBAL DEFAULT 20 fla_apqudut_var1_bsize │ │ │ │ - 1652: 0049c535 300 FUNC GLOBAL DEFAULT 11 FLASH_Herk │ │ │ │ - 1653: 003daa11 248 FUNC GLOBAL DEFAULT 11 FLA_Scalr_check │ │ │ │ - 1654: 003934c5 748 FUNC GLOBAL DEFAULT 11 zunmhr_ │ │ │ │ - 1655: 001ccf5d 5940 FUNC GLOBAL DEFAULT 11 dorbdb_ │ │ │ │ - 1656: 002e4e49 812 FUNC GLOBAL DEFAULT 11 zgetc2_ │ │ │ │ - 1657: 002d9ec9 934 FUNC GLOBAL DEFAULT 11 zgelqf_ │ │ │ │ - 1658: 00693804 4 OBJECT GLOBAL DEFAULT 20 fla_hessut_cntl_leaf │ │ │ │ - 1659: 003fa92d 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_structure │ │ │ │ - 1660: 004068ad 652 FUNC GLOBAL DEFAULT 11 FLA_Transpose_blk_var1 │ │ │ │ - 1661: 003d8029 132 FUNC GLOBAL DEFAULT 11 FLA_Random_herm_matrix_check │ │ │ │ - 1662: 0038d361 744 FUNC GLOBAL DEFAULT 11 zung2l_ │ │ │ │ - 1663: 00406b39 656 FUNC GLOBAL DEFAULT 11 FLA_Transpose_blk_var2 │ │ │ │ - 1664: 005c715d 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var2 │ │ │ │ - 1665: 00082339 680 FUNC GLOBAL DEFAULT 11 sorgbr_check │ │ │ │ - 1666: 00426199 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_ext │ │ │ │ - 1667: 001082e9 2328 FUNC GLOBAL DEFAULT 11 clatrd_ │ │ │ │ - 1668: 003b4221 140 FUNC GLOBAL DEFAULT 11 bl1_daxpysv │ │ │ │ - 1669: 005ca419 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var3 │ │ │ │ - 1670: 001c89b1 1188 FUNC GLOBAL DEFAULT 11 dorbdb6_ │ │ │ │ - 1671: 0056ff79 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var1 │ │ │ │ - 1672: 00570689 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var2 │ │ │ │ - 1673: 005cc0c9 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var4 │ │ │ │ - 1674: 00543ea1 232 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv │ │ │ │ - 1675: 003d53f9 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_check │ │ │ │ - 1676: 00570f81 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var3 │ │ │ │ - 1677: 003f7d29 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_width_min │ │ │ │ - 1678: 003ec951 188 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_cntl_init │ │ │ │ + 1647: 00693a58 28 OBJECT GLOBAL DEFAULT 20 FLA_OVERFLOW_THRES │ │ │ │ + 1648: 003be145 388 FUNC GLOBAL DEFAULT 11 bl1_cscopymrt │ │ │ │ + 1649: 00554bdd 868 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q │ │ │ │ + 1650: 003b0805 196 FUNC GLOBAL DEFAULT 11 fk_open │ │ │ │ + 1651: 006937bc 4 OBJECT GLOBAL DEFAULT 20 fla_apqudut_var1_bsize │ │ │ │ + 1652: 0049c519 300 FUNC GLOBAL DEFAULT 11 FLASH_Herk │ │ │ │ + 1653: 003daa19 248 FUNC GLOBAL DEFAULT 11 FLA_Scalr_check │ │ │ │ + 1654: 003951cd 748 FUNC GLOBAL DEFAULT 11 zunmhr_ │ │ │ │ + 1655: 001cd3d9 5940 FUNC GLOBAL DEFAULT 11 dorbdb_ │ │ │ │ + 1656: 002e4e21 812 FUNC GLOBAL DEFAULT 11 zgetc2_ │ │ │ │ + 1657: 002db351 934 FUNC GLOBAL DEFAULT 11 zgelqf_ │ │ │ │ + 1658: 0069380c 4 OBJECT GLOBAL DEFAULT 20 fla_hessut_cntl_leaf │ │ │ │ + 1659: 003fa939 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_structure │ │ │ │ + 1660: 00406b45 652 FUNC GLOBAL DEFAULT 11 FLA_Transpose_blk_var1 │ │ │ │ + 1661: 003d8031 132 FUNC GLOBAL DEFAULT 11 FLA_Random_herm_matrix_check │ │ │ │ + 1662: 0038d359 744 FUNC GLOBAL DEFAULT 11 zung2l_ │ │ │ │ + 1663: 004068b5 656 FUNC GLOBAL DEFAULT 11 FLA_Transpose_blk_var2 │ │ │ │ + 1664: 005c713d 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var2 │ │ │ │ + 1665: 00083f7d 680 FUNC GLOBAL DEFAULT 11 sorgbr_check │ │ │ │ + 1666: 004261a1 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_ext │ │ │ │ + 1667: 001082e1 2328 FUNC GLOBAL DEFAULT 11 clatrd_ │ │ │ │ + 1668: 003b5a75 140 FUNC GLOBAL DEFAULT 11 bl1_daxpysv │ │ │ │ + 1669: 005ca3f9 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var3 │ │ │ │ + 1670: 001c8441 1188 FUNC GLOBAL DEFAULT 11 dorbdb6_ │ │ │ │ + 1671: 0056ff61 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var1 │ │ │ │ + 1672: 005703a9 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var2 │ │ │ │ + 1673: 005cc0a9 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofu_var4 │ │ │ │ + 1674: 00543b7d 232 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv │ │ │ │ + 1675: 003d5401 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_check │ │ │ │ + 1676: 00570f61 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_ops_var3 │ │ │ │ + 1677: 003f8df9 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_width_min │ │ │ │ + 1678: 003ec7c1 188 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_cntl_init │ │ │ │ 1679: 0006e5cd 212 FUNC GLOBAL DEFAULT 11 zlauu2_ │ │ │ │ - 1680: 00309ca5 1072 FUNC GLOBAL DEFAULT 11 zhpevd_ │ │ │ │ - 1681: 00693994 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_cntl_leaf │ │ │ │ - 1682: 005594f5 2544 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_unb_var1 │ │ │ │ - 1683: 003e95a5 884 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cntl_init │ │ │ │ - 1684: 0046efd1 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var1 │ │ │ │ - 1685: 003f760d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_unlink_result │ │ │ │ - 1686: 00559ee5 2656 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_unb_var2 │ │ │ │ - 1687: 0046f54d 1424 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var2 │ │ │ │ - 1688: 003cfda1 316 FUNC GLOBAL DEFAULT 11 bl1_zewscalv │ │ │ │ - 1689: 0046fadd 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var3 │ │ │ │ - 1690: 002924ad 464 FUNC GLOBAL DEFAULT 11 spttrf_ │ │ │ │ + 1680: 00309c81 1072 FUNC GLOBAL DEFAULT 11 zhpevd_ │ │ │ │ + 1681: 0069399c 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_cntl_leaf │ │ │ │ + 1682: 00559f35 2544 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_unb_var1 │ │ │ │ + 1683: 003e95ad 884 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cntl_init │ │ │ │ + 1684: 0046ed51 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var1 │ │ │ │ + 1685: 003f86dd 14 FUNC GLOBAL DEFAULT 11 FLA_Check_unlink_result │ │ │ │ + 1686: 005594d5 2656 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_unb_var2 │ │ │ │ + 1687: 0046f531 1424 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var2 │ │ │ │ + 1688: 003cfda9 316 FUNC GLOBAL DEFAULT 11 bl1_zewscalv │ │ │ │ + 1689: 0046fac1 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var3 │ │ │ │ + 1690: 00291d21 464 FUNC GLOBAL DEFAULT 11 spttrf_ │ │ │ │ 1691: 000a3d91 2912 FUNC GLOBAL DEFAULT 11 cgesvx_ │ │ │ │ - 1692: 005b2a1d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var1 │ │ │ │ - 1693: 003cd9ad 10 FUNC GLOBAL DEFAULT 11 bl1_sallocm │ │ │ │ - 1694: 00470045 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var4 │ │ │ │ - 1695: 005b3625 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var2 │ │ │ │ - 1696: 0055fb55 1162 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opt_var1 │ │ │ │ - 1697: 00613bbd 480 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opz_var1 │ │ │ │ - 1698: 004705ad 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var5 │ │ │ │ - 1699: 00470b15 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var6 │ │ │ │ - 1700: 0056056d 1696 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opt_var2 │ │ │ │ - 1701: 005b420d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var4 │ │ │ │ - 1702: 004710a9 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var7 │ │ │ │ - 1703: 005b4cf9 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var5 │ │ │ │ - 1704: 00216f8d 916 FUNC GLOBAL DEFAULT 11 sgebak_ │ │ │ │ - 1705: 006304b1 1128 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_blk_var2 │ │ │ │ - 1706: 00471889 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var8 │ │ │ │ - 1707: 00471625 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var9 │ │ │ │ - 1708: 0043c15d 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var1 │ │ │ │ - 1709: 003d6665 96 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_check │ │ │ │ - 1710: 0069351c 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_bsize │ │ │ │ - 1711: 0043c7cd 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var2 │ │ │ │ - 1712: 00328291 3096 FUNC GLOBAL DEFAULT 11 zlaic1_ │ │ │ │ - 1713: 004238dd 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_task │ │ │ │ - 1714: 003d4cbd 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_copy_view_check │ │ │ │ - 1715: 0043ca49 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var3 │ │ │ │ - 1716: 003d4f35 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_real_check │ │ │ │ - 1717: 003cc5ad 324 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv2b │ │ │ │ - 1718: 003af715 468 FUNC GLOBAL DEFAULT 11 s_rsfe │ │ │ │ - 1719: 00644aad 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rn │ │ │ │ - 1720: 0043ccf5 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var4 │ │ │ │ - 1721: 003cd9ed 6 FUNC GLOBAL DEFAULT 11 bl1_sallocv │ │ │ │ - 1722: 0043cf99 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var5 │ │ │ │ - 1723: 001d5991 332 FUNC GLOBAL DEFAULT 11 drscl_ │ │ │ │ - 1724: 0043d271 736 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var6 │ │ │ │ - 1725: 006934fc 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_blas │ │ │ │ - 1726: 003d0b41 168 FUNC GLOBAL DEFAULT 11 bl1_cident │ │ │ │ - 1727: 000808ed 380 FUNC GLOBAL DEFAULT 11 dsytrd_check │ │ │ │ - 1728: 003fd479 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_caching │ │ │ │ - 1729: 000896cd 192 FUNC GLOBAL DEFAULT 11 zung2r_check │ │ │ │ - 1730: 00407329 1028 FUNC GLOBAL DEFAULT 11 FLA_Apply_diag_matrix │ │ │ │ + 1692: 005b29fd 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var1 │ │ │ │ + 1693: 003cd88d 10 FUNC GLOBAL DEFAULT 11 bl1_sallocm │ │ │ │ + 1694: 00470029 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var4 │ │ │ │ + 1695: 005b3605 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var2 │ │ │ │ + 1696: 0055fb3d 1162 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opt_var1 │ │ │ │ + 1697: 00613ba5 480 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opz_var1 │ │ │ │ + 1698: 00470591 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var5 │ │ │ │ + 1699: 00471075 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var6 │ │ │ │ + 1700: 00560619 1696 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opt_var2 │ │ │ │ + 1701: 005b41ed 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var4 │ │ │ │ + 1702: 00470af9 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var7 │ │ │ │ + 1703: 005b4cd9 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opt_var5 │ │ │ │ + 1704: 00216b79 916 FUNC GLOBAL DEFAULT 11 sgebak_ │ │ │ │ + 1705: 0062fdbd 1128 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_blk_var2 │ │ │ │ + 1706: 0047186d 1384 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var8 │ │ │ │ + 1707: 00471609 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var9 │ │ │ │ + 1708: 0043bd75 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var1 │ │ │ │ + 1709: 003d666d 96 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_check │ │ │ │ + 1710: 00693524 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_bsize │ │ │ │ + 1711: 0043c7d5 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var2 │ │ │ │ + 1712: 00322b19 3096 FUNC GLOBAL DEFAULT 11 zlaic1_ │ │ │ │ + 1713: 00423bf1 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_task │ │ │ │ + 1714: 003d4cc5 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_copy_view_check │ │ │ │ + 1715: 0043ca51 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var3 │ │ │ │ + 1716: 003d4f3d 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_real_check │ │ │ │ + 1717: 003cc5bd 324 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv2b │ │ │ │ + 1718: 003af725 468 FUNC GLOBAL DEFAULT 11 s_rsfe │ │ │ │ + 1719: 0064497d 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rn │ │ │ │ + 1720: 0043ccfd 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var4 │ │ │ │ + 1721: 003cd8cd 6 FUNC GLOBAL DEFAULT 11 bl1_sallocv │ │ │ │ + 1722: 0043cfa1 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var5 │ │ │ │ + 1723: 001d5aa9 332 FUNC GLOBAL DEFAULT 11 drscl_ │ │ │ │ + 1724: 0043d279 736 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_blk_var6 │ │ │ │ + 1725: 00693500 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_blas │ │ │ │ + 1726: 003d0b49 168 FUNC GLOBAL DEFAULT 11 bl1_cident │ │ │ │ + 1727: 000808f1 380 FUNC GLOBAL DEFAULT 11 dsytrd_check │ │ │ │ + 1728: 003fd7b1 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_caching │ │ │ │ + 1729: 00089ad9 192 FUNC GLOBAL DEFAULT 11 zung2r_check │ │ │ │ + 1730: 00407331 1028 FUNC GLOBAL DEFAULT 11 FLA_Apply_diag_matrix │ │ │ │ 1731: 000c9b49 2464 FUNC GLOBAL DEFAULT 11 chprfs_ │ │ │ │ - 1732: 0064cf85 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rt │ │ │ │ - 1733: 003ed379 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_cntl_finalize │ │ │ │ - 1734: 003d2699 104 FUNC GLOBAL DEFAULT 11 bl1_ssetm │ │ │ │ - 1735: 0055d185 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_n_ops_var1 │ │ │ │ - 1736: 00086c79 156 FUNC GLOBAL DEFAULT 11 zgeqr2p_check │ │ │ │ - 1737: 006934a8 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_swap_bsize │ │ │ │ - 1738: 001eaa8d 1976 FUNC GLOBAL DEFAULT 11 dsytri_ │ │ │ │ - 1739: 0025e755 2884 FUNC GLOBAL DEFAULT 11 slaqr0_ │ │ │ │ - 1740: 003d24b9 58 FUNC GLOBAL DEFAULT 11 bl1_ssetv │ │ │ │ - 1741: 003cb599 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv2bdotaxpy │ │ │ │ - 1742: 00693518 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_cntl_blas │ │ │ │ - 1743: 00155ad1 1352 FUNC GLOBAL DEFAULT 11 dgbequb_ │ │ │ │ - 1744: 003f5995 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_conj │ │ │ │ - 1745: 0026c3cd 512 FUNC GLOBAL DEFAULT 11 slarz_ │ │ │ │ - 1746: 0012fb9d 2156 FUNC GLOBAL DEFAULT 11 ctftri_ │ │ │ │ - 1747: 006934bc 4 OBJECT GLOBAL DEFAULT 20 fla_swap_cntl_panel │ │ │ │ - 1748: 004395d5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_blk_var1 │ │ │ │ - 1749: 003e1b4d 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_U_check │ │ │ │ - 1750: 004399cd 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_blk_var2 │ │ │ │ - 1751: 00693858 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_bsize │ │ │ │ - 1752: 0007f6ad 360 FUNC GLOBAL DEFAULT 11 dorm2r_check │ │ │ │ - 1753: 00076bd5 244 FUNC GLOBAL DEFAULT 11 ctrti2_ │ │ │ │ - 1754: 00639f95 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var6b │ │ │ │ - 1755: 00402879 1560 FUNC GLOBAL DEFAULT 11 FLA_Max_elemwise_diff │ │ │ │ + 1732: 0064cf6d 184 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rt │ │ │ │ + 1733: 003ed381 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_cntl_finalize │ │ │ │ + 1734: 003d2521 104 FUNC GLOBAL DEFAULT 11 bl1_ssetm │ │ │ │ + 1735: 0055d16d 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_n_ops_var1 │ │ │ │ + 1736: 00086d25 156 FUNC GLOBAL DEFAULT 11 zgeqr2p_check │ │ │ │ + 1737: 006934b0 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_swap_bsize │ │ │ │ + 1738: 001eb3f1 1976 FUNC GLOBAL DEFAULT 11 dsytri_ │ │ │ │ + 1739: 0025e745 2884 FUNC GLOBAL DEFAULT 11 slaqr0_ │ │ │ │ + 1740: 003d2a5d 58 FUNC GLOBAL DEFAULT 11 bl1_ssetv │ │ │ │ + 1741: 003cb879 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv2bdotaxpy │ │ │ │ + 1742: 00693520 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_cntl_blas │ │ │ │ + 1743: 00156b91 1352 FUNC GLOBAL DEFAULT 11 dgbequb_ │ │ │ │ + 1744: 003f599d 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_conj │ │ │ │ + 1745: 0026c559 512 FUNC GLOBAL DEFAULT 11 slarz_ │ │ │ │ + 1746: 0012fb95 2156 FUNC GLOBAL DEFAULT 11 ctftri_ │ │ │ │ + 1747: 006934c4 4 OBJECT GLOBAL DEFAULT 20 fla_swap_cntl_panel │ │ │ │ + 1748: 004395dd 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_blk_var1 │ │ │ │ + 1749: 003e19e1 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_U_check │ │ │ │ + 1750: 004399d5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_blk_var2 │ │ │ │ + 1751: 00693860 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_bsize │ │ │ │ + 1752: 0007f4fd 360 FUNC GLOBAL DEFAULT 11 dorm2r_check │ │ │ │ + 1753: 00076c75 244 FUNC GLOBAL DEFAULT 11 ctrti2_ │ │ │ │ + 1754: 00639f7d 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var6b │ │ │ │ + 1755: 00402821 1560 FUNC GLOBAL DEFAULT 11 FLA_Max_elemwise_diff │ │ │ │ 1756: 0021763d 1796 FUNC GLOBAL DEFAULT 11 sgebal_ │ │ │ │ - 1757: 00231ac9 18700 FUNC GLOBAL DEFAULT 11 sgejsv_ │ │ │ │ - 1758: 00551509 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_ops_var1 │ │ │ │ - 1759: 006934b4 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_cntl │ │ │ │ - 1760: 0043a9a5 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_blk_var1 │ │ │ │ - 1761: 0054c0b1 1296 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_blk_var1 │ │ │ │ - 1762: 003cc7d1 4 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv3b │ │ │ │ - 1763: 00427001 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_blk_external │ │ │ │ - 1764: 00433a9d 76 FUNC GLOBAL DEFAULT 11 FLA_Scal │ │ │ │ - 1765: 0043b18d 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_blk_var2 │ │ │ │ - 1766: 003683f1 3628 FUNC GLOBAL DEFAULT 11 zstemr_ │ │ │ │ - 1767: 003dcd99 324 FUNC GLOBAL DEFAULT 11 FLA_Hemm_internal_check │ │ │ │ - 1768: 00302b69 392 FUNC GLOBAL DEFAULT 11 zhetri2_ │ │ │ │ - 1769: 0039d359 852 FUNC GLOBAL DEFAULT 11 dorml2_fla │ │ │ │ - 1770: 0008056d 200 FUNC GLOBAL DEFAULT 11 dpotri_check │ │ │ │ - 1771: 003cfedd 286 FUNC GLOBAL DEFAULT 11 bl1_sewscalmt │ │ │ │ - 1772: 002898a9 1008 FUNC GLOBAL DEFAULT 11 spbstf_ │ │ │ │ - 1773: 00693738 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_blas │ │ │ │ - 1774: 00693540 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_blas │ │ │ │ - 1775: 006934d8 4 OBJECT GLOBAL DEFAULT 20 fla_scalr_cntl_blas │ │ │ │ - 1776: 002b5811 536 FUNC GLOBAL DEFAULT 11 stptrs_ │ │ │ │ - 1777: 003b871d 94 FUNC GLOBAL DEFAULT 11 bl1_dscopyv │ │ │ │ - 1778: 00425f45 52 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_external │ │ │ │ - 1779: 0025dc1d 502 FUNC GLOBAL DEFAULT 11 slaqr1_ │ │ │ │ - 1780: 0025de19 1660 FUNC GLOBAL DEFAULT 11 slaqps_ │ │ │ │ - 1781: 003e8c95 24 FUNC GLOBAL DEFAULT 11 FLA_Copyt_cntl_finalize │ │ │ │ - 1782: 0034c091 456 FUNC GLOBAL DEFAULT 11 zlatrz_ │ │ │ │ - 1783: 00693880 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_cntl_unb │ │ │ │ - 1784: 003e8e11 144 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt_cntl_init │ │ │ │ - 1785: 00120059 2488 FUNC GLOBAL DEFAULT 11 csprfs_ │ │ │ │ - 1786: 00426669 52 FUNC GLOBAL DEFAULT 11 FLA_LQ_unb_external │ │ │ │ - 1787: 003ae781 54 FUNC GLOBAL DEFAULT 11 pow_hh │ │ │ │ - 1788: 00693b68 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_ONE_HALF │ │ │ │ - 1789: 0069373c 4 OBJECT GLOBAL DEFAULT 20 flash_symm_bsize │ │ │ │ - 1790: 006557cd 556 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc │ │ │ │ - 1791: 00319b35 208 FUNC GLOBAL DEFAULT 11 zlacgv_ │ │ │ │ - 1792: 0057fabd 1108 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var2 │ │ │ │ - 1793: 00583b35 2148 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var3 │ │ │ │ - 1794: 003e46cd 200 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_check │ │ │ │ - 1795: 003e8481 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqudutinc_obj_create │ │ │ │ - 1796: 00586c85 2512 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var4 │ │ │ │ - 1797: 001a7cf9 388 FUNC GLOBAL DEFAULT 11 dlarnv_ │ │ │ │ + 1757: 002351d9 18700 FUNC GLOBAL DEFAULT 11 sgejsv_ │ │ │ │ + 1758: 005514e9 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_ops_var1 │ │ │ │ + 1759: 006934bc 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_cntl │ │ │ │ + 1760: 0043b19d 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_blk_var1 │ │ │ │ + 1761: 0054c2a1 1296 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_blk_var1 │ │ │ │ + 1762: 003cc7e1 4 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv3b │ │ │ │ + 1763: 00427009 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_blk_external │ │ │ │ + 1764: 00433871 76 FUNC GLOBAL DEFAULT 11 FLA_Scal │ │ │ │ + 1765: 0043ada5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_blk_var2 │ │ │ │ + 1766: 003683d9 3628 FUNC GLOBAL DEFAULT 11 zstemr_ │ │ │ │ + 1767: 003dcfa9 324 FUNC GLOBAL DEFAULT 11 FLA_Hemm_internal_check │ │ │ │ + 1768: 00302b3d 392 FUNC GLOBAL DEFAULT 11 zhetri2_ │ │ │ │ + 1769: 0039eae5 852 FUNC GLOBAL DEFAULT 11 dorml2_fla │ │ │ │ + 1770: 00080571 200 FUNC GLOBAL DEFAULT 11 dpotri_check │ │ │ │ + 1771: 003cfee5 286 FUNC GLOBAL DEFAULT 11 bl1_sewscalmt │ │ │ │ + 1772: 00289889 1008 FUNC GLOBAL DEFAULT 11 spbstf_ │ │ │ │ + 1773: 0069372c 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_blas │ │ │ │ + 1774: 0069355c 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_blas │ │ │ │ + 1775: 00693514 4 OBJECT GLOBAL DEFAULT 20 fla_scalr_cntl_blas │ │ │ │ + 1776: 002b57ed 536 FUNC GLOBAL DEFAULT 11 stptrs_ │ │ │ │ + 1777: 003b872d 94 FUNC GLOBAL DEFAULT 11 bl1_dscopyv │ │ │ │ + 1778: 00425ebd 52 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_external │ │ │ │ + 1779: 0025dc0d 502 FUNC GLOBAL DEFAULT 11 slaqr1_ │ │ │ │ + 1780: 0025de09 1660 FUNC GLOBAL DEFAULT 11 slaqps_ │ │ │ │ + 1781: 003e8c4d 24 FUNC GLOBAL DEFAULT 11 FLA_Copyt_cntl_finalize │ │ │ │ + 1782: 0034b71d 456 FUNC GLOBAL DEFAULT 11 zlatrz_ │ │ │ │ + 1783: 00693888 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_cntl_unb │ │ │ │ + 1784: 003e8dc9 144 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt_cntl_init │ │ │ │ + 1785: 00120051 2488 FUNC GLOBAL DEFAULT 11 csprfs_ │ │ │ │ + 1786: 00426671 52 FUNC GLOBAL DEFAULT 11 FLA_LQ_unb_external │ │ │ │ + 1787: 003ae791 54 FUNC GLOBAL DEFAULT 11 pow_hh │ │ │ │ + 1788: 00693b70 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_ONE_HALF │ │ │ │ + 1789: 00693730 4 OBJECT GLOBAL DEFAULT 20 flash_symm_bsize │ │ │ │ + 1790: 00655e35 556 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc │ │ │ │ + 1791: 00319b15 208 FUNC GLOBAL DEFAULT 11 zlacgv_ │ │ │ │ + 1792: 0057fa9d 1108 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var2 │ │ │ │ + 1793: 00583b15 2148 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var3 │ │ │ │ + 1794: 003e46d5 200 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_check │ │ │ │ + 1795: 003e8451 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqudutinc_obj_create │ │ │ │ + 1796: 00586c65 2512 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofc_var4 │ │ │ │ + 1797: 001a8391 388 FUNC GLOBAL DEFAULT 11 dlarnv_ │ │ │ │ 1798: 0008586d 200 FUNC GLOBAL DEFAULT 11 ssytd2_check │ │ │ │ - 1799: 003d1b81 420 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsmr │ │ │ │ - 1800: 001195cd 588 FUNC GLOBAL DEFAULT 11 cpptri_ │ │ │ │ - 1801: 003e2be1 112 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_internal_check │ │ │ │ - 1802: 0031f141 2240 FUNC GLOBAL DEFAULT 11 zlaein_ │ │ │ │ - 1803: 00425fad 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_blk_external │ │ │ │ + 1799: 003d1b89 420 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsmr │ │ │ │ + 1800: 00119f69 588 FUNC GLOBAL DEFAULT 11 cpptri_ │ │ │ │ + 1801: 003e2cbd 112 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_internal_check │ │ │ │ + 1802: 0031f129 2240 FUNC GLOBAL DEFAULT 11 zlaein_ │ │ │ │ + 1803: 00425fb5 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_blk_external │ │ │ │ 1804: 000730ad 724 FUNC GLOBAL DEFAULT 11 dormqr_ │ │ │ │ - 1805: 00419059 736 FUNC GLOBAL DEFAULT 11 FLA_Swapt_external │ │ │ │ - 1806: 003e8fcd 116 FUNC GLOBAL DEFAULT 11 FLASH_Copyr_cntl_init │ │ │ │ - 1807: 002f6be9 948 FUNC GLOBAL DEFAULT 11 zhegvd_ │ │ │ │ - 1808: 000fc1d1 1532 FUNC GLOBAL DEFAULT 11 clartg_ │ │ │ │ - 1809: 003d8ebd 196 FUNC GLOBAL DEFAULT 11 FLA_Amax_check │ │ │ │ - 1810: 003d9d65 444 FUNC GLOBAL DEFAULT 11 FLA_Dot2s_check │ │ │ │ - 1811: 003d4c85 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_at_view_check │ │ │ │ - 1812: 00435155 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var1 │ │ │ │ - 1813: 0041e999 130 FUNC GLOBAL DEFAULT 11 FLA_Her2c │ │ │ │ - 1814: 004356a1 672 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var2 │ │ │ │ - 1815: 00693b30 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_TWO │ │ │ │ - 1816: 00435941 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var3 │ │ │ │ - 1817: 003f39ad 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_release │ │ │ │ - 1818: 00435bed 676 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var4 │ │ │ │ - 1819: 00112bd5 452 FUNC GLOBAL DEFAULT 11 cpoequ_ │ │ │ │ - 1820: 003e7181 696 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_update_rhs_check │ │ │ │ - 1821: 000d8dbd 332 FUNC GLOBAL DEFAULT 11 clacp2_ │ │ │ │ - 1822: 006724d5 1940 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var1 │ │ │ │ - 1823: 0052d355 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_submatrix_opd │ │ │ │ - 1824: 006735a1 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var2 │ │ │ │ - 1825: 0039bb71 3612 FUNC GLOBAL DEFAULT 11 sorcsd_ │ │ │ │ - 1826: 00406dc9 608 FUNC GLOBAL DEFAULT 11 FLA_Transpose_unb_var1 │ │ │ │ - 1827: 004296d5 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_task │ │ │ │ - 1828: 006740d5 2152 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var3 │ │ │ │ - 1829: 00407029 616 FUNC GLOBAL DEFAULT 11 FLA_Transpose_unb_var2 │ │ │ │ - 1830: 00508be1 1064 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var1 │ │ │ │ - 1831: 003e2385 132 FUNC GLOBAL DEFAULT 11 FLA_Chol_check │ │ │ │ - 1832: 00509da5 1132 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var2 │ │ │ │ - 1833: 0047ef11 316 FUNC GLOBAL DEFAULT 11 FLA_Her2k │ │ │ │ - 1834: 003d0619 124 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigmsr │ │ │ │ - 1835: 0025ffd5 3896 FUNC GLOBAL DEFAULT 11 slaqr2_ │ │ │ │ - 1836: 00508899 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var3 │ │ │ │ - 1837: 00508a3d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var4 │ │ │ │ - 1838: 000f1165 2356 FUNC GLOBAL DEFAULT 11 clantp_ │ │ │ │ - 1839: 003d4e05 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_check │ │ │ │ - 1840: 003fd54d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cache_line_size │ │ │ │ - 1841: 0027cd59 1946 FUNC GLOBAL DEFAULT 11 slatdf_ │ │ │ │ - 1842: 00424981 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_task │ │ │ │ - 1843: 000f3065 464 FUNC GLOBAL DEFAULT 11 claqhb_ │ │ │ │ - 1844: 00456811 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var1 │ │ │ │ - 1845: 003ae32d 24 FUNC GLOBAL DEFAULT 11 hl_ge │ │ │ │ - 1846: 00456a89 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var2 │ │ │ │ - 1847: 00399419 1124 FUNC GLOBAL DEFAULT 11 dorghr_ │ │ │ │ - 1848: 00456d05 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var3 │ │ │ │ - 1849: 003c8d19 996 FUNC GLOBAL DEFAULT 11 bl1_ssyr2k │ │ │ │ - 1850: 003f7811 158 FUNC GLOBAL DEFAULT 11 FLA_Check_submatrix_dims_and_offset │ │ │ │ - 1851: 00456fb1 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var4 │ │ │ │ - 1852: 0069360c 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_mm │ │ │ │ - 1853: 003fd589 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cores_per_queue │ │ │ │ - 1854: 00693810 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_ix_cntl_leaf │ │ │ │ - 1855: 003ae7b9 44 FUNC GLOBAL DEFAULT 11 pow_ii │ │ │ │ - 1856: 00457255 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var5 │ │ │ │ - 1857: 004577b5 736 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var6 │ │ │ │ - 1858: 0052d28d 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_submatrix_ops │ │ │ │ - 1859: 002f7a91 3264 FUNC GLOBAL DEFAULT 11 zheequb_ │ │ │ │ - 1860: 00400d5d 992 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec │ │ │ │ - 1861: 00630a11 1568 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_unb_var1 │ │ │ │ - 1862: 003aafe5 1304 FUNC GLOBAL DEFAULT 11 ssytrd_fla │ │ │ │ - 1863: 002876a5 908 FUNC GLOBAL DEFAULT 11 sormr2_ │ │ │ │ - 1864: 0043d551 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var1 │ │ │ │ - 1865: 0043d7f1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var2 │ │ │ │ - 1866: 0043da91 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var3 │ │ │ │ - 1867: 003a5701 676 FUNC GLOBAL DEFAULT 11 sorg2r_fla │ │ │ │ - 1868: 000c7e89 1480 FUNC GLOBAL DEFAULT 11 chpgst_ │ │ │ │ - 1869: 001b99b1 946 FUNC GLOBAL DEFAULT 11 dlasq1_ │ │ │ │ - 1870: 0043dfc9 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var4 │ │ │ │ - 1871: 0059cc31 2220 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var1 │ │ │ │ - 1872: 0043dd55 628 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var5 │ │ │ │ - 1873: 0043e291 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var6 │ │ │ │ - 1874: 0059d4dd 2380 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var2 │ │ │ │ - 1875: 00594af1 752 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opd_var1 │ │ │ │ - 1876: 0059eff1 2904 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var3 │ │ │ │ - 1877: 0059de29 2340 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var4 │ │ │ │ + 1805: 00418fad 736 FUNC GLOBAL DEFAULT 11 FLA_Swapt_external │ │ │ │ + 1806: 003e8fd5 116 FUNC GLOBAL DEFAULT 11 FLASH_Copyr_cntl_init │ │ │ │ + 1807: 002f76b1 948 FUNC GLOBAL DEFAULT 11 zhegvd_ │ │ │ │ + 1808: 000fc1c9 1532 FUNC GLOBAL DEFAULT 11 clartg_ │ │ │ │ + 1809: 003d8d75 196 FUNC GLOBAL DEFAULT 11 FLA_Amax_check │ │ │ │ + 1810: 003d9d6d 444 FUNC GLOBAL DEFAULT 11 FLA_Dot2s_check │ │ │ │ + 1811: 003d4c8d 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_at_view_check │ │ │ │ + 1812: 0043515d 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var1 │ │ │ │ + 1813: 0041e9a1 130 FUNC GLOBAL DEFAULT 11 FLA_Her2c │ │ │ │ + 1814: 004356a9 672 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var2 │ │ │ │ + 1815: 00693b38 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_TWO │ │ │ │ + 1816: 00435949 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var3 │ │ │ │ + 1817: 003f39b5 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_release │ │ │ │ + 1818: 004360ed 676 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_blk_var4 │ │ │ │ + 1819: 001127f5 452 FUNC GLOBAL DEFAULT 11 cpoequ_ │ │ │ │ + 1820: 003e6f9d 696 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_update_rhs_check │ │ │ │ + 1821: 000d91d1 332 FUNC GLOBAL DEFAULT 11 clacp2_ │ │ │ │ + 1822: 00672551 1940 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var1 │ │ │ │ + 1823: 0052ce39 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_submatrix_opd │ │ │ │ + 1824: 00673589 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var2 │ │ │ │ + 1825: 0039b2a5 3612 FUNC GLOBAL DEFAULT 11 sorcsd_ │ │ │ │ + 1826: 00406dd1 608 FUNC GLOBAL DEFAULT 11 FLA_Transpose_unb_var1 │ │ │ │ + 1827: 004296dd 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_task │ │ │ │ + 1828: 00674215 2152 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfc_blk_var3 │ │ │ │ + 1829: 004070c9 616 FUNC GLOBAL DEFAULT 11 FLA_Transpose_unb_var2 │ │ │ │ + 1830: 005097bd 1064 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var1 │ │ │ │ + 1831: 003e2475 132 FUNC GLOBAL DEFAULT 11 FLA_Chol_check │ │ │ │ + 1832: 00509d89 1132 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var2 │ │ │ │ + 1833: 0047eef5 316 FUNC GLOBAL DEFAULT 11 FLA_Her2k │ │ │ │ + 1834: 003d0621 124 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigmsr │ │ │ │ + 1835: 0025febd 3896 FUNC GLOBAL DEFAULT 11 slaqr2_ │ │ │ │ + 1836: 0050887d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var3 │ │ │ │ + 1837: 00509be5 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_blk_var4 │ │ │ │ + 1838: 000f0c6d 2356 FUNC GLOBAL DEFAULT 11 clantp_ │ │ │ │ + 1839: 003d4e0d 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_check │ │ │ │ + 1840: 003fd885 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cache_line_size │ │ │ │ + 1841: 0027cd39 1946 FUNC GLOBAL DEFAULT 11 slatdf_ │ │ │ │ + 1842: 004246f5 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_task │ │ │ │ + 1843: 000f340d 464 FUNC GLOBAL DEFAULT 11 claqhb_ │ │ │ │ + 1844: 00456819 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var1 │ │ │ │ + 1845: 003ae339 24 FUNC GLOBAL DEFAULT 11 hl_ge │ │ │ │ + 1846: 00456fe1 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var2 │ │ │ │ + 1847: 0039941d 1124 FUNC GLOBAL DEFAULT 11 dorghr_ │ │ │ │ + 1848: 00456a91 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var3 │ │ │ │ + 1849: 003c72b1 996 FUNC GLOBAL DEFAULT 11 bl1_ssyr2k │ │ │ │ + 1850: 003f88e1 158 FUNC GLOBAL DEFAULT 11 FLA_Check_submatrix_dims_and_offset │ │ │ │ + 1851: 00456d3d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var4 │ │ │ │ + 1852: 00693614 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_mm │ │ │ │ + 1853: 003fd8c1 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cores_per_queue │ │ │ │ + 1854: 00693818 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_ix_cntl_leaf │ │ │ │ + 1855: 003ae7c9 44 FUNC GLOBAL DEFAULT 11 pow_ii │ │ │ │ + 1856: 0045725d 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var5 │ │ │ │ + 1857: 00457535 736 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_blk_var6 │ │ │ │ + 1858: 0052cd71 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_submatrix_ops │ │ │ │ + 1859: 002f8459 3264 FUNC GLOBAL DEFAULT 11 zheequb_ │ │ │ │ + 1860: 00400b9d 992 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec │ │ │ │ + 1861: 006309f9 1568 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_unb_var1 │ │ │ │ + 1862: 003ab5e1 1304 FUNC GLOBAL DEFAULT 11 ssytrd_fla │ │ │ │ + 1863: 002872e9 908 FUNC GLOBAL DEFAULT 11 sormr2_ │ │ │ │ + 1864: 0043d559 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var1 │ │ │ │ + 1865: 0043dabd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var2 │ │ │ │ + 1866: 0043d7f9 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var3 │ │ │ │ + 1867: 003a5705 676 FUNC GLOBAL DEFAULT 11 sorg2r_fla │ │ │ │ + 1868: 000c7c29 1480 FUNC GLOBAL DEFAULT 11 chpgst_ │ │ │ │ + 1869: 001b99b9 946 FUNC GLOBAL DEFAULT 11 dlasq1_ │ │ │ │ + 1870: 0043dd5d 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var4 │ │ │ │ + 1871: 0059cc11 2220 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var1 │ │ │ │ + 1872: 0043e025 628 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var5 │ │ │ │ + 1873: 0043e299 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc_unb_var6 │ │ │ │ + 1874: 0059d4bd 2380 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var2 │ │ │ │ + 1875: 00594ad1 752 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opd_var1 │ │ │ │ + 1876: 0059e72d 2904 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var3 │ │ │ │ + 1877: 0059de09 2340 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var4 │ │ │ │ 1878: 000d9e51 612 FUNC GLOBAL DEFAULT 11 clacrm_ │ │ │ │ - 1879: 0031caf1 3734 FUNC GLOBAL DEFAULT 11 zlabrd_ │ │ │ │ - 1880: 003f78b1 68 FUNC GLOBAL DEFAULT 11 FLA_Check_object_scalar_elemtype │ │ │ │ - 1881: 005ccdc5 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var1 │ │ │ │ - 1882: 0059e74d 2212 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var5 │ │ │ │ - 1883: 003ae345 28 FUNC GLOBAL DEFAULT 11 hl_gt │ │ │ │ - 1884: 00102cc5 3960 FUNC GLOBAL DEFAULT 11 clasr_ │ │ │ │ - 1885: 005d12d5 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var2 │ │ │ │ - 1886: 00263e45 540 FUNC GLOBAL DEFAULT 11 slarfg_ │ │ │ │ - 1887: 00423db5 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_task │ │ │ │ - 1888: 005d5151 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var3 │ │ │ │ - 1889: 005d7f25 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var4 │ │ │ │ - 1890: 003eb299 96 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_cntl_finalize │ │ │ │ - 1891: 005d657d 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var5 │ │ │ │ - 1892: 00080ca1 340 FUNC GLOBAL DEFAULT 11 sbdsqr_check │ │ │ │ - 1893: 0028f2ed 256 FUNC GLOBAL DEFAULT 11 sppsv_ │ │ │ │ - 1894: 003e87d9 182 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize_flamec │ │ │ │ - 1895: 003ae5a5 92 FUNC GLOBAL DEFAULT 11 r_mod │ │ │ │ - 1896: 004291d1 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_task │ │ │ │ - 1897: 003ef5dd 216 FUNC GLOBAL DEFAULT 11 FLASH_Max_elemwise_diff │ │ │ │ - 1898: 003e8635 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqutinc_obj_create │ │ │ │ - 1899: 003f110d 1032 FUNC GLOBAL DEFAULT 11 FLASH_Obj_show_hierarchy │ │ │ │ - 1900: 00260f0d 4060 FUNC GLOBAL DEFAULT 11 slaqr3_ │ │ │ │ - 1901: 0042870d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_task │ │ │ │ - 1902: 00404401 694 FUNC GLOBAL DEFAULT 11 FLA_Set │ │ │ │ - 1903: 003eddc9 96 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ - 1904: 0006a585 368 FUNC GLOBAL DEFAULT 11 dgetrf_ │ │ │ │ - 1905: 005654d9 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var1 │ │ │ │ - 1906: 003ae23d 20 FUNC GLOBAL DEFAULT 11 exit_ │ │ │ │ - 1907: 00565885 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var2 │ │ │ │ - 1908: 00565c99 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var3 │ │ │ │ - 1909: 003f5cbd 68 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_side │ │ │ │ - 1910: 005666fd 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var4 │ │ │ │ - 1911: 003f39b1 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_destroy │ │ │ │ - 1912: 003eae09 196 FUNC GLOBAL DEFAULT 11 FLASH_Syrk_cntl_init │ │ │ │ + 1879: 0031cad1 3734 FUNC GLOBAL DEFAULT 11 zlabrd_ │ │ │ │ + 1880: 003f8981 68 FUNC GLOBAL DEFAULT 11 FLA_Check_object_scalar_elemtype │ │ │ │ + 1881: 005ccda5 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var1 │ │ │ │ + 1882: 0059f285 2212 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_var5 │ │ │ │ + 1883: 003ae351 28 FUNC GLOBAL DEFAULT 11 hl_gt │ │ │ │ + 1884: 00102689 3960 FUNC GLOBAL DEFAULT 11 clasr_ │ │ │ │ + 1885: 005cfb4d 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var2 │ │ │ │ + 1886: 00262095 540 FUNC GLOBAL DEFAULT 11 slarfg_ │ │ │ │ + 1887: 00423371 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_task │ │ │ │ + 1888: 005d633d 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var3 │ │ │ │ + 1889: 005d81a5 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var4 │ │ │ │ + 1890: 003eb1e9 96 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_cntl_finalize │ │ │ │ + 1891: 005d4c29 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_unb_var5 │ │ │ │ + 1892: 00080d45 340 FUNC GLOBAL DEFAULT 11 sbdsqr_check │ │ │ │ + 1893: 0028fa21 256 FUNC GLOBAL DEFAULT 11 sppsv_ │ │ │ │ + 1894: 003e8ad5 182 FUNC GLOBAL DEFAULT 11 FLA_Cntl_finalize_flamec │ │ │ │ + 1895: 003ae5b5 92 FUNC GLOBAL DEFAULT 11 r_mod │ │ │ │ + 1896: 0042931d 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_task │ │ │ │ + 1897: 003ef5e5 216 FUNC GLOBAL DEFAULT 11 FLASH_Max_elemwise_diff │ │ │ │ + 1898: 003e8605 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqutinc_obj_create │ │ │ │ + 1899: 003f1115 1032 FUNC GLOBAL DEFAULT 11 FLASH_Obj_show_hierarchy │ │ │ │ + 1900: 00260df5 4060 FUNC GLOBAL DEFAULT 11 slaqr3_ │ │ │ │ + 1901: 00427edd 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_task │ │ │ │ + 1902: 0040440d 694 FUNC GLOBAL DEFAULT 11 FLA_Set │ │ │ │ + 1903: 003ede19 96 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ + 1904: 0006b549 368 FUNC GLOBAL DEFAULT 11 dgetrf_ │ │ │ │ + 1905: 005654c1 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var1 │ │ │ │ + 1906: 003ad239 20 FUNC GLOBAL DEFAULT 11 exit_ │ │ │ │ + 1907: 0056586d 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var2 │ │ │ │ + 1908: 00565c81 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var3 │ │ │ │ + 1909: 003f5cc5 68 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_side │ │ │ │ + 1910: 00566179 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opd_var4 │ │ │ │ + 1911: 003f39b9 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_destroy │ │ │ │ + 1912: 003eace5 196 FUNC GLOBAL DEFAULT 11 FLASH_Syrk_cntl_init │ │ │ │ 1913: 00074f8d 2652 FUNC GLOBAL DEFAULT 11 dormbr_ │ │ │ │ - 1914: 004fb5bd 1072 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var1 │ │ │ │ - 1915: 004fbba9 1104 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var2 │ │ │ │ - 1916: 0063a35d 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var9b │ │ │ │ - 1917: 002004e1 2508 FUNC GLOBAL DEFAULT 11 dtprfs_ │ │ │ │ - 1918: 003e6225 216 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal_check │ │ │ │ - 1919: 00078fc1 4060 FUNC GLOBAL DEFAULT 11 cgesdd_check │ │ │ │ - 1920: 002880b1 864 FUNC GLOBAL DEFAULT 11 sormr3_ │ │ │ │ - 1921: 006437dd 688 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_lh_unb_var1 │ │ │ │ - 1922: 004fb405 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var3 │ │ │ │ - 1923: 001e42a1 2000 FUNC GLOBAL DEFAULT 11 dstevr_ │ │ │ │ - 1924: 006937d8 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_fused │ │ │ │ - 1925: 004fb9ed 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var4 │ │ │ │ - 1926: 003eb559 84 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_cntl_finalize │ │ │ │ - 1927: 0056aff1 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var1 │ │ │ │ - 1928: 0045a691 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var1 │ │ │ │ - 1929: 0034606d 3904 FUNC GLOBAL DEFAULT 11 zlasr_ │ │ │ │ - 1930: 001be301 3308 FUNC GLOBAL DEFAULT 11 dlasq2_ │ │ │ │ - 1931: 0045a91d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var2 │ │ │ │ - 1932: 003edd21 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_helper_check │ │ │ │ - 1933: 003edec5 140 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hierarchy_check │ │ │ │ - 1934: 0056b399 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var2 │ │ │ │ - 1935: 004252f5 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_task │ │ │ │ - 1936: 0056bd0d 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var3 │ │ │ │ - 1937: 001f9a95 18396 FUNC GLOBAL DEFAULT 11 dsbgst_ │ │ │ │ - 1938: 0045aba1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var3 │ │ │ │ - 1939: 005e9f65 528 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var1 │ │ │ │ - 1940: 004005b1 1234 FUNC GLOBAL DEFAULT 11 FLASH_Queue_update_cache │ │ │ │ - 1941: 0056c1f5 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var4 │ │ │ │ - 1942: 0045ae4d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var4 │ │ │ │ - 1943: 0045b0f1 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var5 │ │ │ │ - 1944: 005eb7cd 648 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var2 │ │ │ │ - 1945: 005ec57d 660 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var3 │ │ │ │ - 1946: 003b3185 268 FUNC GLOBAL DEFAULT 11 c_le │ │ │ │ - 1947: 003f7ea5 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_leftright_side │ │ │ │ - 1948: 0045b639 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var6 │ │ │ │ - 1949: 005eab19 532 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var4 │ │ │ │ - 1950: 0034c259 556 FUNC GLOBAL DEFAULT 11 zlatzm_ │ │ │ │ - 1951: 00690a98 4 OBJECT GLOBAL DEFAULT 20 f__sequential │ │ │ │ - 1952: 003d4e2d 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_ext_check │ │ │ │ - 1953: 003d96cd 236 FUNC GLOBAL DEFAULT 11 FLA_Copy_check │ │ │ │ - 1954: 003e37c9 228 FUNC GLOBAL DEFAULT 11 FLA_LQ_check │ │ │ │ - 1955: 003efa75 212 FUNC GLOBAL DEFAULT 11 FLASH_Set │ │ │ │ - 1956: 003c0475 136 FUNC GLOBAL DEFAULT 11 bl1_ssymv_blas │ │ │ │ - 1957: 0025f3d1 2812 FUNC GLOBAL DEFAULT 11 slaqr4_ │ │ │ │ - 1958: 00403a59 508 FUNC GLOBAL DEFAULT 11 FLA_Random_tri_matrix │ │ │ │ - 1959: 002714ad 1504 FUNC GLOBAL DEFAULT 11 slascl_ │ │ │ │ - 1960: 000f26c9 2460 FUNC GLOBAL DEFAULT 11 clantr_ │ │ │ │ - 1961: 005b9901 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var1 │ │ │ │ - 1962: 005bafed 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var2 │ │ │ │ - 1963: 004274b1 52 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_unb_external │ │ │ │ + 1914: 004fad4d 1072 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var1 │ │ │ │ + 1915: 004fb819 1104 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var2 │ │ │ │ + 1916: 0063a345 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var9b │ │ │ │ + 1917: 002004e9 2508 FUNC GLOBAL DEFAULT 11 dtprfs_ │ │ │ │ + 1918: 003e622d 216 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal_check │ │ │ │ + 1919: 000793ad 4060 FUNC GLOBAL DEFAULT 11 cgesdd_check │ │ │ │ + 1920: 00287675 864 FUNC GLOBAL DEFAULT 11 sormr3_ │ │ │ │ + 1921: 00643759 688 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_lh_unb_var1 │ │ │ │ + 1922: 004fbe25 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var3 │ │ │ │ + 1923: 001e51b1 2000 FUNC GLOBAL DEFAULT 11 dstevr_ │ │ │ │ + 1924: 006937e0 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_fused │ │ │ │ + 1925: 004fbc69 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_blk_var4 │ │ │ │ + 1926: 003eb561 84 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_cntl_finalize │ │ │ │ + 1927: 0056afd9 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var1 │ │ │ │ + 1928: 0045a699 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var1 │ │ │ │ + 1929: 003459d5 3904 FUNC GLOBAL DEFAULT 11 zlasr_ │ │ │ │ + 1930: 001bf0f1 3308 FUNC GLOBAL DEFAULT 11 dlasq2_ │ │ │ │ + 1931: 0045a925 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var2 │ │ │ │ + 1932: 003edd29 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_helper_check │ │ │ │ + 1933: 003edecd 140 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hierarchy_check │ │ │ │ + 1934: 0056b381 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var2 │ │ │ │ + 1935: 004252fd 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt_task │ │ │ │ + 1936: 0056b785 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var3 │ │ │ │ + 1937: 001fb9e1 18396 FUNC GLOBAL DEFAULT 11 dsbgst_ │ │ │ │ + 1938: 0045aba9 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var3 │ │ │ │ + 1939: 005e9f4d 528 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var1 │ │ │ │ + 1940: 004003f1 1234 FUNC GLOBAL DEFAULT 11 FLASH_Queue_update_cache │ │ │ │ + 1941: 0056bc6d 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opd_var4 │ │ │ │ + 1942: 0045ae55 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var4 │ │ │ │ + 1943: 0045b0f9 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var5 │ │ │ │ + 1944: 005eabf9 648 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var2 │ │ │ │ + 1945: 005eb9a9 660 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var3 │ │ │ │ + 1946: 003b3ed5 268 FUNC GLOBAL DEFAULT 11 c_le │ │ │ │ + 1947: 003f8f75 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_leftright_side │ │ │ │ + 1948: 0045b641 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_blk_var6 │ │ │ │ + 1949: 005ec675 532 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opc_var4 │ │ │ │ + 1950: 0034c239 556 FUNC GLOBAL DEFAULT 11 zlatzm_ │ │ │ │ + 1951: 00690aa0 4 OBJECT GLOBAL DEFAULT 20 f__sequential │ │ │ │ + 1952: 003d4e35 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_ext_check │ │ │ │ + 1953: 003d96d5 236 FUNC GLOBAL DEFAULT 11 FLA_Copy_check │ │ │ │ + 1954: 003e37d1 228 FUNC GLOBAL DEFAULT 11 FLA_LQ_check │ │ │ │ + 1955: 003efa7d 212 FUNC GLOBAL DEFAULT 11 FLASH_Set │ │ │ │ + 1956: 003c0485 136 FUNC GLOBAL DEFAULT 11 bl1_ssymv_blas │ │ │ │ + 1957: 0025f3c1 2812 FUNC GLOBAL DEFAULT 11 slaqr4_ │ │ │ │ + 1958: 00403a65 508 FUNC GLOBAL DEFAULT 11 FLA_Random_tri_matrix │ │ │ │ + 1959: 00270c7d 1504 FUNC GLOBAL DEFAULT 11 slascl_ │ │ │ │ + 1960: 000f2515 2460 FUNC GLOBAL DEFAULT 11 clantr_ │ │ │ │ + 1961: 005b98e1 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var1 │ │ │ │ + 1962: 005bafcd 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var2 │ │ │ │ + 1963: 004274b9 52 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_unb_external │ │ │ │ 1964: 000c37c5 4992 FUNC GLOBAL DEFAULT 11 chetf2_rook_ │ │ │ │ - 1965: 000a9a01 1366 FUNC GLOBAL DEFAULT 11 cgtsv_ │ │ │ │ - 1966: 005bbbed 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var4 │ │ │ │ - 1967: 00693864 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_var1_bsize │ │ │ │ - 1968: 005ba3e5 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var5 │ │ │ │ - 1969: 00638cb9 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var3b │ │ │ │ - 1970: 003ecd2d 136 FUNC GLOBAL DEFAULT 11 FLASH_CAQR2_UT_cntl_init │ │ │ │ - 1971: 003b79e9 188 FUNC GLOBAL DEFAULT 11 bl1_cdots │ │ │ │ - 1972: 002f5119 3994 FUNC GLOBAL DEFAULT 11 zgtts2_ │ │ │ │ - 1973: 00386789 3304 FUNC GLOBAL DEFAULT 11 ztrrfs_ │ │ │ │ - 1974: 00428f09 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_macro_task │ │ │ │ - 1975: 00391f99 1224 FUNC GLOBAL DEFAULT 11 zungrq_ │ │ │ │ - 1976: 00693610 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_op │ │ │ │ - 1977: 0029d0e9 4100 FUNC GLOBAL DEFAULT 11 sstebz_ │ │ │ │ - 1978: 003e4b19 112 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_internal_check │ │ │ │ - 1979: 0008d1b9 2748 FUNC GLOBAL DEFAULT 11 cgbsvx_ │ │ │ │ - 1980: 00089439 200 FUNC GLOBAL DEFAULT 11 zpotf2_check │ │ │ │ - 1981: 003ceb49 106 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigm │ │ │ │ - 1982: 003bf68d 52 FUNC GLOBAL DEFAULT 11 bl1_sger_blas │ │ │ │ - 1983: 001ba149 1812 FUNC GLOBAL DEFAULT 11 dlasq3_ │ │ │ │ - 1984: 00190c09 724 FUNC GLOBAL DEFAULT 11 dlagtf_ │ │ │ │ - 1985: 0013c889 820 FUNC GLOBAL DEFAULT 11 ctrcon_ │ │ │ │ - 1986: 00410ae1 1144 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2_opd │ │ │ │ + 1965: 000ab4a1 1366 FUNC GLOBAL DEFAULT 11 cgtsv_ │ │ │ │ + 1966: 005bbbcd 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var4 │ │ │ │ + 1967: 0069386c 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_var1_bsize │ │ │ │ + 1968: 005ba3c5 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opt_var5 │ │ │ │ + 1969: 00638ca1 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var3b │ │ │ │ + 1970: 003ecd35 136 FUNC GLOBAL DEFAULT 11 FLASH_CAQR2_UT_cntl_init │ │ │ │ + 1971: 003b7d3d 188 FUNC GLOBAL DEFAULT 11 bl1_cdots │ │ │ │ + 1972: 002f50f1 3994 FUNC GLOBAL DEFAULT 11 zgtts2_ │ │ │ │ + 1973: 00386391 3304 FUNC GLOBAL DEFAULT 11 ztrrfs_ │ │ │ │ + 1974: 00428f11 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_macro_task │ │ │ │ + 1975: 00391fd1 1224 FUNC GLOBAL DEFAULT 11 zungrq_ │ │ │ │ + 1976: 00693618 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_cntl_op │ │ │ │ + 1977: 0029d0c9 4100 FUNC GLOBAL DEFAULT 11 sstebz_ │ │ │ │ + 1978: 003e4bf9 112 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_internal_check │ │ │ │ + 1979: 0008cbe9 2748 FUNC GLOBAL DEFAULT 11 cgbsvx_ │ │ │ │ + 1980: 00089371 200 FUNC GLOBAL DEFAULT 11 zpotf2_check │ │ │ │ + 1981: 003cf3d1 106 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigm │ │ │ │ + 1982: 003bf80d 52 FUNC GLOBAL DEFAULT 11 bl1_sger_blas │ │ │ │ + 1983: 001ba151 1812 FUNC GLOBAL DEFAULT 11 dlasq3_ │ │ │ │ + 1984: 00192b11 724 FUNC GLOBAL DEFAULT 11 dlagtf_ │ │ │ │ + 1985: 0013c881 820 FUNC GLOBAL DEFAULT 11 ctrcon_ │ │ │ │ + 1986: 00410ae9 1144 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2_opd │ │ │ │ 1987: 001597d9 6436 FUNC GLOBAL DEFAULT 11 dbdsqr_ │ │ │ │ - 1988: 0037eef9 1216 FUNC GLOBAL DEFAULT 11 ztptri_ │ │ │ │ - 1989: 005bf175 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opd_var1 │ │ │ │ - 1990: 001af991 1124 FUNC GLOBAL DEFAULT 11 dlarzb_ │ │ │ │ - 1991: 003f8a79 600 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_imag_part │ │ │ │ - 1992: 000696b5 748 FUNC GLOBAL DEFAULT 11 sgeqp3_ │ │ │ │ - 1993: 006935d8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_ip │ │ │ │ - 1994: 0050a6c5 1700 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var1 │ │ │ │ - 1995: 0050af0d 1660 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var2 │ │ │ │ - 1996: 0050a211 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var3 │ │ │ │ - 1997: 00693770 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_ip │ │ │ │ - 1998: 0050a399 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var4 │ │ │ │ - 1999: 00643d5d 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opc_var1 │ │ │ │ - 2000: 003d6059 112 FUNC GLOBAL DEFAULT 11 FLA_Add_to_diag_check │ │ │ │ - 2001: 0038d649 644 FUNC GLOBAL DEFAULT 11 zung2r_ │ │ │ │ - 2002: 005e25fd 1300 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofc_var2 │ │ │ │ - 2003: 0026e229 10144 FUNC GLOBAL DEFAULT 11 slaqr5_ │ │ │ │ - 2004: 002eb7e9 1400 FUNC GLOBAL DEFAULT 11 zgtsv_ │ │ │ │ - 2005: 005e0ff9 1208 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofc_var3 │ │ │ │ - 2006: 003d209d 104 FUNC GLOBAL DEFAULT 11 bl1_csscalediag │ │ │ │ - 2007: 0042d751 76 FUNC GLOBAL DEFAULT 11 FLA_Copy │ │ │ │ - 2008: 006937f4 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl_in │ │ │ │ - 2009: 00410691 1104 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2_ops │ │ │ │ + 1988: 00380d19 1216 FUNC GLOBAL DEFAULT 11 ztptri_ │ │ │ │ + 1989: 005bf155 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opd_var1 │ │ │ │ + 1990: 001b3599 1124 FUNC GLOBAL DEFAULT 11 dlarzb_ │ │ │ │ + 1991: 003f70f9 600 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_imag_part │ │ │ │ + 1992: 000688dd 748 FUNC GLOBAL DEFAULT 11 sgeqp3_ │ │ │ │ + 1993: 006935e0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_ip │ │ │ │ + 1994: 0050a505 1700 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var1 │ │ │ │ + 1995: 0050b32d 1660 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var2 │ │ │ │ + 1996: 0050a1f5 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var3 │ │ │ │ + 1997: 00693764 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_ip │ │ │ │ + 1998: 0050a37d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_unb_var4 │ │ │ │ + 1999: 00643d45 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opc_var1 │ │ │ │ + 2000: 003d6061 112 FUNC GLOBAL DEFAULT 11 FLA_Add_to_diag_check │ │ │ │ + 2001: 0038d641 644 FUNC GLOBAL DEFAULT 11 zung2r_ │ │ │ │ + 2002: 005e25e5 1300 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofc_var2 │ │ │ │ + 2003: 0026dbb9 10144 FUNC GLOBAL DEFAULT 11 slaqr5_ │ │ │ │ + 2004: 002eb4c9 1400 FUNC GLOBAL DEFAULT 11 zgtsv_ │ │ │ │ + 2005: 005e0fe1 1208 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofc_var3 │ │ │ │ + 2006: 003d20a5 104 FUNC GLOBAL DEFAULT 11 bl1_csscalediag │ │ │ │ + 2007: 0042cd81 76 FUNC GLOBAL DEFAULT 11 FLA_Copy │ │ │ │ + 2008: 006937fc 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl_in │ │ │ │ + 2009: 00410699 1104 FUNC GLOBAL DEFAULT 11 FLA_Svv_2x2_ops │ │ │ │ 2010: 00077599 172 FUNC GLOBAL DEFAULT 11 cgeqr2_check │ │ │ │ - 2011: 0045752d 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var1 │ │ │ │ + 2011: 00457815 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var1 │ │ │ │ 2012: 00171a45 2532 FUNC GLOBAL DEFAULT 11 dggsvp_ │ │ │ │ - 2013: 0022a789 1444 FUNC GLOBAL DEFAULT 11 sgglse_ │ │ │ │ - 2014: 00457a95 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var2 │ │ │ │ - 2015: 0020a6e5 544 FUNC GLOBAL DEFAULT 11 dtzrqf_ │ │ │ │ - 2016: 00457d21 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var3 │ │ │ │ - 2017: 003bf34d 34 FUNC GLOBAL DEFAULT 11 bl1_sher │ │ │ │ - 2018: 000f3235 480 FUNC GLOBAL DEFAULT 11 claqhe_ │ │ │ │ - 2019: 00457fbd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var4 │ │ │ │ - 2020: 0045825d 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var5 │ │ │ │ - 2021: 001ab9f1 264 FUNC GLOBAL DEFAULT 11 dlarrr_ │ │ │ │ - 2022: 004584c1 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var6 │ │ │ │ - 2023: 001de905 152 FUNC GLOBAL DEFAULT 11 dstegr_ │ │ │ │ - 2024: 00557595 804 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_colnorm │ │ │ │ - 2025: 00595065 1172 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opz_var1 │ │ │ │ + 2013: 0022b0fd 1444 FUNC GLOBAL DEFAULT 11 sgglse_ │ │ │ │ + 2014: 00457a9d 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var2 │ │ │ │ + 2015: 0020a799 544 FUNC GLOBAL DEFAULT 11 dtzrqf_ │ │ │ │ + 2016: 00457d29 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var3 │ │ │ │ + 2017: 003bfd55 34 FUNC GLOBAL DEFAULT 11 bl1_sher │ │ │ │ + 2018: 000f322d 480 FUNC GLOBAL DEFAULT 11 claqhe_ │ │ │ │ + 2019: 00457fc5 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var4 │ │ │ │ + 2020: 00458265 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var5 │ │ │ │ + 2021: 001ac021 264 FUNC GLOBAL DEFAULT 11 dlarrr_ │ │ │ │ + 2022: 004589c1 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn_unb_var6 │ │ │ │ + 2023: 001de90d 152 FUNC GLOBAL DEFAULT 11 dstegr_ │ │ │ │ + 2024: 00556e8d 804 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_colnorm │ │ │ │ + 2025: 00595045 1172 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opz_var1 │ │ │ │ 2026: 00171549 516 FUNC GLOBAL DEFAULT 11 dgtcon_ │ │ │ │ - 2027: 003e86cd 82 FUNC GLOBAL DEFAULT 11 FLA_Cntl_eig_gest_obj_create │ │ │ │ - 2028: 006939c4 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_cntl_leaf │ │ │ │ - 2029: 003cbe35 684 FUNC GLOBAL DEFAULT 11 bl1_zdotsv2 │ │ │ │ - 2030: 005a2489 2032 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var1 │ │ │ │ - 2031: 005a3965 2144 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var2 │ │ │ │ - 2032: 003cca5d 1020 FUNC GLOBAL DEFAULT 11 bl1_zdotsv3 │ │ │ │ - 2033: 005a4d75 2596 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var3 │ │ │ │ - 2034: 001ba861 2384 FUNC GLOBAL DEFAULT 11 dlasq4_ │ │ │ │ - 2035: 003958c9 1892 FUNC GLOBAL DEFAULT 11 zunmlq_ │ │ │ │ - 2036: 005a5799 1844 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var4 │ │ │ │ - 2037: 00431c3d 628 FUNC GLOBAL DEFAULT 11 FLA_Copyt_internal │ │ │ │ - 2038: 005a5ecd 1768 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var5 │ │ │ │ - 2039: 002396b9 1284 FUNC GLOBAL DEFAULT 11 sla_gercond_ │ │ │ │ - 2040: 003b3291 276 FUNC GLOBAL DEFAULT 11 s_rsle │ │ │ │ - 2041: 00304fd1 2796 FUNC GLOBAL DEFAULT 11 zhetrs_ │ │ │ │ - 2042: 005a9de9 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var1 │ │ │ │ - 2043: 0012ce69 2732 FUNC GLOBAL DEFAULT 11 csytrs_rook_ │ │ │ │ - 2044: 005aab89 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var2 │ │ │ │ - 2045: 005abaa9 836 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var3 │ │ │ │ - 2046: 0041e129 760 FUNC GLOBAL DEFAULT 11 FLA_Trsv_external │ │ │ │ - 2047: 004265e9 52 FUNC GLOBAL DEFAULT 11 FLA_LQ_blk_external │ │ │ │ - 2048: 005ae345 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var4 │ │ │ │ - 2049: 00425871 52 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_unb_external │ │ │ │ - 2050: 00427c1d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_task │ │ │ │ - 2051: 005ad65d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var5 │ │ │ │ - 2052: 0040af0d 320 FUNC GLOBAL DEFAULT 11 FLA_Pythag2 │ │ │ │ - 2053: 0040b1a9 424 FUNC GLOBAL DEFAULT 11 FLA_Pythag3 │ │ │ │ - 2054: 003de6c9 452 FUNC GLOBAL DEFAULT 11 FLA_Trsm_check │ │ │ │ - 2055: 005e2b11 1324 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofz_var2 │ │ │ │ - 2056: 005e14b1 1228 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofz_var3 │ │ │ │ - 2057: 001e63e5 848 FUNC GLOBAL DEFAULT 11 dsygvd_ │ │ │ │ - 2058: 0057329d 368 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_create_hier_matrices │ │ │ │ - 2059: 005c10f9 476 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opc_var1 │ │ │ │ - 2060: 00565609 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var1 │ │ │ │ - 2061: 004886d9 1552 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var1 │ │ │ │ - 2062: 005659cd 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var2 │ │ │ │ - 2063: 002d8549 572 FUNC GLOBAL DEFAULT 11 zgehd2_ │ │ │ │ - 2064: 00565e69 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var3 │ │ │ │ - 2065: 00488fd5 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var2 │ │ │ │ + 2027: 003e869d 82 FUNC GLOBAL DEFAULT 11 FLA_Cntl_eig_gest_obj_create │ │ │ │ + 2028: 006939c0 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_cntl_leaf │ │ │ │ + 2029: 003cbe45 684 FUNC GLOBAL DEFAULT 11 bl1_zdotsv2 │ │ │ │ + 2030: 005a4565 2032 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var1 │ │ │ │ + 2031: 005a3d05 2144 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var2 │ │ │ │ + 2032: 003cd01d 1020 FUNC GLOBAL DEFAULT 11 bl1_zdotsv3 │ │ │ │ + 2033: 005a4d55 2596 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var3 │ │ │ │ + 2034: 001ba869 2384 FUNC GLOBAL DEFAULT 11 dlasq4_ │ │ │ │ + 2035: 00395f59 1892 FUNC GLOBAL DEFAULT 11 zunmlq_ │ │ │ │ + 2036: 005a5779 1844 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var4 │ │ │ │ + 2037: 004318a9 628 FUNC GLOBAL DEFAULT 11 FLA_Copyt_internal │ │ │ │ + 2038: 005a5ead 1768 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_unb_var5 │ │ │ │ + 2039: 00234cd5 1284 FUNC GLOBAL DEFAULT 11 sla_gercond_ │ │ │ │ + 2040: 003b3fe1 276 FUNC GLOBAL DEFAULT 11 s_rsle │ │ │ │ + 2041: 00304fa9 2796 FUNC GLOBAL DEFAULT 11 zhetrs_ │ │ │ │ + 2042: 005a9dc9 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var1 │ │ │ │ + 2043: 0012cb11 2732 FUNC GLOBAL DEFAULT 11 csytrs_rook_ │ │ │ │ + 2044: 005aab69 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var2 │ │ │ │ + 2045: 005aba89 836 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var3 │ │ │ │ + 2046: 0041dcad 760 FUNC GLOBAL DEFAULT 11 FLA_Trsv_external │ │ │ │ + 2047: 004265f1 52 FUNC GLOBAL DEFAULT 11 FLA_LQ_blk_external │ │ │ │ + 2048: 005ad765 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var4 │ │ │ │ + 2049: 00425879 52 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_unb_external │ │ │ │ + 2050: 004281b9 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_task │ │ │ │ + 2051: 005aed49 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opt_var5 │ │ │ │ + 2052: 0040af15 320 FUNC GLOBAL DEFAULT 11 FLA_Pythag2 │ │ │ │ + 2053: 0040b1b1 424 FUNC GLOBAL DEFAULT 11 FLA_Pythag3 │ │ │ │ + 2054: 003de491 452 FUNC GLOBAL DEFAULT 11 FLA_Trsm_check │ │ │ │ + 2055: 005e2af9 1324 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofz_var2 │ │ │ │ + 2056: 005e1499 1228 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofz_var3 │ │ │ │ + 2057: 001e63ed 848 FUNC GLOBAL DEFAULT 11 dsygvd_ │ │ │ │ + 2058: 0057313d 368 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_create_hier_matrices │ │ │ │ + 2059: 005c194d 476 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opc_var1 │ │ │ │ + 2060: 005655f1 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var1 │ │ │ │ + 2061: 004889a9 1552 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var1 │ │ │ │ + 2062: 005659b5 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var2 │ │ │ │ + 2063: 002d8519 572 FUNC GLOBAL DEFAULT 11 zgehd2_ │ │ │ │ + 2064: 00565e51 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var3 │ │ │ │ + 2065: 004895c5 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var2 │ │ │ │ 2066: 00174e29 336 FUNC GLOBAL DEFAULT 11 dla_gbrpvgrw_ │ │ │ │ - 2067: 004895ed 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var3 │ │ │ │ - 2068: 00408431 668 FUNC GLOBAL DEFAULT 11 FLA_LU_find_zero_on_diagonal │ │ │ │ - 2069: 005668fd 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var4 │ │ │ │ - 2070: 003e8dbd 84 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_cntl_finalize │ │ │ │ - 2071: 00489bf9 1568 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var4 │ │ │ │ - 2072: 0048a219 1580 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var5 │ │ │ │ - 2073: 003b0cd1 38 FUNC GLOBAL DEFAULT 11 bl1_camax │ │ │ │ - 2074: 0048a845 1552 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var6 │ │ │ │ - 2075: 003c530d 840 FUNC GLOBAL DEFAULT 11 bl1_ctrmm │ │ │ │ - 2076: 0048ae55 1564 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var7 │ │ │ │ + 2067: 00488fb9 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var3 │ │ │ │ + 2068: 00408439 668 FUNC GLOBAL DEFAULT 11 FLA_LU_find_zero_on_diagonal │ │ │ │ + 2069: 00566379 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opz_var4 │ │ │ │ + 2070: 003e8d75 84 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_cntl_finalize │ │ │ │ + 2071: 00489bdd 1568 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var4 │ │ │ │ + 2072: 0048a1fd 1580 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var5 │ │ │ │ + 2073: 003b0cdd 38 FUNC GLOBAL DEFAULT 11 bl1_camax │ │ │ │ + 2074: 0048a829 1552 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var6 │ │ │ │ + 2075: 003c6ac5 840 FUNC GLOBAL DEFAULT 11 bl1_ctrmm │ │ │ │ + 2076: 0048ae39 1564 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var7 │ │ │ │ 2077: 001698c1 1198 FUNC GLOBAL DEFAULT 11 dgetri_ │ │ │ │ - 2078: 003e5835 476 FUNC GLOBAL DEFAULT 11 FLA_Sylv_check │ │ │ │ - 2079: 0048b761 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var8 │ │ │ │ - 2080: 00428a69 300 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_macro_task │ │ │ │ - 2081: 0048b471 752 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var9 │ │ │ │ - 2082: 00119819 2468 FUNC GLOBAL DEFAULT 11 cporfs_ │ │ │ │ - 2083: 003d9045 328 FUNC GLOBAL DEFAULT 11 FLA_Axpy_check │ │ │ │ - 2084: 004fc971 1672 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var1 │ │ │ │ - 2085: 0056b121 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var1 │ │ │ │ - 2086: 0056b4d9 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var2 │ │ │ │ - 2087: 004fc329 1608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var2 │ │ │ │ + 2078: 003e583d 476 FUNC GLOBAL DEFAULT 11 FLA_Sylv_check │ │ │ │ + 2079: 0048b455 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var8 │ │ │ │ + 2080: 00428a71 300 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_macro_task │ │ │ │ + 2081: 0048ba61 752 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var9 │ │ │ │ + 2082: 001195c5 2468 FUNC GLOBAL DEFAULT 11 cporfs_ │ │ │ │ + 2083: 003d904d 328 FUNC GLOBAL DEFAULT 11 FLA_Axpy_check │ │ │ │ + 2084: 004fcf15 1672 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var1 │ │ │ │ + 2085: 0056b109 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var1 │ │ │ │ + 2086: 0056b4c1 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var2 │ │ │ │ + 2087: 004fc30d 1608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var2 │ │ │ │ 2088: 0020c0d9 980 FUNC GLOBAL DEFAULT 11 sdisna_ │ │ │ │ - 2089: 0056bed5 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var3 │ │ │ │ - 2090: 004fbff9 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var3 │ │ │ │ - 2091: 00521e41 1152 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var1 │ │ │ │ - 2092: 000adf1d 15032 FUNC GLOBAL DEFAULT 11 cgesdd_ │ │ │ │ - 2093: 005222c1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var2 │ │ │ │ - 2094: 00293281 592 FUNC GLOBAL DEFAULT 11 ssbgv_ │ │ │ │ - 2095: 0056c3ed 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var4 │ │ │ │ - 2096: 004fc191 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var4 │ │ │ │ - 2097: 00520d2d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var3 │ │ │ │ - 2098: 00357371 944 FUNC GLOBAL DEFAULT 11 zppcon_ │ │ │ │ - 2099: 003cd841 12 FUNC GLOBAL DEFAULT 11 bl1_is_trans │ │ │ │ - 2100: 0045b3b1 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var1 │ │ │ │ - 2101: 003c1ea5 316 FUNC GLOBAL DEFAULT 11 bl1_ctrmv │ │ │ │ - 2102: 00521c9d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var4 │ │ │ │ - 2103: 0045b8fd 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var2 │ │ │ │ - 2104: 005de995 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var1 │ │ │ │ - 2105: 0045bb85 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var3 │ │ │ │ - 2106: 003ce195 80 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmsr │ │ │ │ - 2107: 00532635 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opc_var1 │ │ │ │ - 2108: 003e8539 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_spdinv_obj_create │ │ │ │ - 2109: 00533789 40 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opc_var2 │ │ │ │ - 2110: 001bb5e1 1778 FUNC GLOBAL DEFAULT 11 dlasq5_ │ │ │ │ - 2111: 0045be49 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var4 │ │ │ │ - 2112: 003c90fd 168 FUNC GLOBAL DEFAULT 11 bl1_dsyr2k_blas │ │ │ │ - 2113: 005e0841 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var2 │ │ │ │ - 2114: 001af7b9 472 FUNC GLOBAL DEFAULT 11 dlas2_ │ │ │ │ - 2115: 000f466d 332 FUNC GLOBAL DEFAULT 11 claqsp_ │ │ │ │ - 2116: 005e58cd 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var3 │ │ │ │ - 2117: 0045c111 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var5 │ │ │ │ - 2118: 005f1ce9 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var1 │ │ │ │ - 2119: 00693680 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_var1_bsize │ │ │ │ - 2120: 005f5159 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var2 │ │ │ │ - 2121: 0045c379 620 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var6 │ │ │ │ - 2122: 005f4161 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var3 │ │ │ │ - 2123: 001c3e41 3888 FUNC GLOBAL DEFAULT 11 dlatps_ │ │ │ │ - 2124: 003cd8a5 14 FUNC GLOBAL DEFAULT 11 bl1_is_right │ │ │ │ - 2125: 005f3219 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var4 │ │ │ │ - 2126: 0057cf11 2492 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_realify_opt │ │ │ │ - 2127: 005295f1 1160 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var1 │ │ │ │ - 2128: 003f75ad 14 FUNC GLOBAL DEFAULT 11 FLA_Check_blocksize_value │ │ │ │ - 2129: 002f41c1 1044 FUNC GLOBAL DEFAULT 11 zhbgvd_ │ │ │ │ - 2130: 003c0f31 208 FUNC GLOBAL DEFAULT 11 bl1_strmvsx │ │ │ │ - 2131: 00529179 1144 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var2 │ │ │ │ - 2132: 003d9625 168 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_internal_check │ │ │ │ - 2133: 00693704 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_mm │ │ │ │ - 2134: 00528089 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var3 │ │ │ │ - 2135: 00297ab5 1976 FUNC GLOBAL DEFAULT 11 sspevx_ │ │ │ │ - 2136: 003aef81 236 FUNC GLOBAL DEFAULT 11 f_end │ │ │ │ - 2137: 0052822d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var4 │ │ │ │ - 2138: 0055dfa9 260 FUNC GLOBAL DEFAULT 11 FLA_Tevd_compute_scaling_opd │ │ │ │ - 2139: 004198dd 92 FUNC GLOBAL DEFAULT 11 FLA_Axpy_task │ │ │ │ - 2140: 00693708 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_mp │ │ │ │ - 2141: 0009a645 1360 FUNC GLOBAL DEFAULT 11 cgemqrt_ │ │ │ │ - 2142: 0054a841 756 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_solve │ │ │ │ - 2143: 0069397c 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_cntl_leaf │ │ │ │ - 2144: 003a9b21 1132 FUNC GLOBAL DEFAULT 11 dsytd2_fla │ │ │ │ - 2145: 003ed461 68 FUNC GLOBAL DEFAULT 11 FLASH_Lyap_cntl_finalize │ │ │ │ - 2146: 003f5ac5 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_uplo │ │ │ │ - 2147: 003f5825 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_direct │ │ │ │ - 2148: 003b9f7d 212 FUNC GLOBAL DEFAULT 11 bl1_zdscalmr │ │ │ │ + 2089: 0056b94d 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var3 │ │ │ │ + 2090: 004fbfdd 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var3 │ │ │ │ + 2091: 005215bd 1152 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var1 │ │ │ │ + 2092: 000aec29 15032 FUNC GLOBAL DEFAULT 11 cgesdd_ │ │ │ │ + 2093: 00521a3d 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var2 │ │ │ │ + 2094: 00293cbd 592 FUNC GLOBAL DEFAULT 11 ssbgv_ │ │ │ │ + 2095: 0056be65 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opz_var4 │ │ │ │ + 2096: 004fc175 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun_unb_var4 │ │ │ │ + 2097: 00521eb9 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var3 │ │ │ │ + 2098: 00357359 944 FUNC GLOBAL DEFAULT 11 zppcon_ │ │ │ │ + 2099: 003cd8f9 12 FUNC GLOBAL DEFAULT 11 bl1_is_trans │ │ │ │ + 2100: 0045b3b9 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var1 │ │ │ │ + 2101: 003c251d 316 FUNC GLOBAL DEFAULT 11 bl1_ctrmv │ │ │ │ + 2102: 00521419 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_blk_var4 │ │ │ │ + 2103: 0045b905 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var2 │ │ │ │ + 2104: 005de97d 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var1 │ │ │ │ + 2105: 0045bb8d 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var3 │ │ │ │ + 2106: 003ce665 80 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmsr │ │ │ │ + 2107: 00532485 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opc_var1 │ │ │ │ + 2108: 003e8509 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_spdinv_obj_create │ │ │ │ + 2109: 005335d9 40 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opc_var2 │ │ │ │ + 2110: 001bb5e9 1778 FUNC GLOBAL DEFAULT 11 dlasq5_ │ │ │ │ + 2111: 0045be51 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var4 │ │ │ │ + 2112: 003c7695 168 FUNC GLOBAL DEFAULT 11 bl1_dsyr2k_blas │ │ │ │ + 2113: 005e0829 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var2 │ │ │ │ + 2114: 001b33c1 472 FUNC GLOBAL DEFAULT 11 dlas2_ │ │ │ │ + 2115: 000f4665 332 FUNC GLOBAL DEFAULT 11 claqsp_ │ │ │ │ + 2116: 005e58b5 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_unb_var3 │ │ │ │ + 2117: 0045c119 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var5 │ │ │ │ + 2118: 005f1cd1 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var1 │ │ │ │ + 2119: 00693688 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_var1_bsize │ │ │ │ + 2120: 005f4801 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var2 │ │ │ │ + 2121: 0045c60d 620 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_unb_var6 │ │ │ │ + 2122: 005f3809 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var3 │ │ │ │ + 2123: 001c33a9 3888 FUNC GLOBAL DEFAULT 11 dlatps_ │ │ │ │ + 2124: 003cd95d 14 FUNC GLOBAL DEFAULT 11 bl1_is_right │ │ │ │ + 2125: 005f28c1 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opt_var4 │ │ │ │ + 2126: 0057cef1 2492 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_realify_opt │ │ │ │ + 2127: 00528e15 1160 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var1 │ │ │ │ + 2128: 003f867d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_blocksize_value │ │ │ │ + 2129: 002f4199 1044 FUNC GLOBAL DEFAULT 11 zhbgvd_ │ │ │ │ + 2130: 003c0f41 208 FUNC GLOBAL DEFAULT 11 bl1_strmvsx │ │ │ │ + 2131: 00529441 1144 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var2 │ │ │ │ + 2132: 003d962d 168 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_internal_check │ │ │ │ + 2133: 00693748 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_mm │ │ │ │ + 2134: 0052929d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var3 │ │ │ │ + 2135: 00297a95 1976 FUNC GLOBAL DEFAULT 11 sspevx_ │ │ │ │ + 2136: 003aef8d 236 FUNC GLOBAL DEFAULT 11 f_end │ │ │ │ + 2137: 005298b9 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_blk_var4 │ │ │ │ + 2138: 0055df91 260 FUNC GLOBAL DEFAULT 11 FLA_Tevd_compute_scaling_opd │ │ │ │ + 2139: 004198e5 92 FUNC GLOBAL DEFAULT 11 FLA_Axpy_task │ │ │ │ + 2140: 0069374c 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_mp │ │ │ │ + 2141: 0009c589 1360 FUNC GLOBAL DEFAULT 11 cgemqrt_ │ │ │ │ + 2142: 0054b3cd 756 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_solve │ │ │ │ + 2143: 00693978 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_cntl_leaf │ │ │ │ + 2144: 003a9b31 1132 FUNC GLOBAL DEFAULT 11 dsytd2_fla │ │ │ │ + 2145: 003ed469 68 FUNC GLOBAL DEFAULT 11 FLASH_Lyap_cntl_finalize │ │ │ │ + 2146: 003f5acd 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_uplo │ │ │ │ + 2147: 003f582d 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_direct │ │ │ │ + 2148: 003bba21 212 FUNC GLOBAL DEFAULT 11 bl1_zdscalmr │ │ │ │ 2149: 000ca4e9 6394 FUNC GLOBAL DEFAULT 11 chetri2x_ │ │ │ │ - 2150: 0023849d 328 FUNC GLOBAL DEFAULT 11 sla_gbrpvgrw_ │ │ │ │ + 2150: 00234b8d 328 FUNC GLOBAL DEFAULT 11 sla_gbrpvgrw_ │ │ │ │ 2151: 000c94a1 568 FUNC GLOBAL DEFAULT 11 chpsvx_ │ │ │ │ - 2152: 003fd541 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cache_size │ │ │ │ - 2153: 003e7db1 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_gemv_obj_create │ │ │ │ - 2154: 0044e9d1 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var1 │ │ │ │ - 2155: 0044ec5d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var2 │ │ │ │ - 2156: 0044eee1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var3 │ │ │ │ - 2157: 00405f41 56 FUNC GLOBAL DEFAULT 11 FLA_random_double │ │ │ │ - 2158: 003fac69 64 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_real │ │ │ │ - 2159: 004247ad 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_task │ │ │ │ - 2160: 003ae361 28 FUNC GLOBAL DEFAULT 11 hl_le │ │ │ │ + 2152: 003fd879 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cache_size │ │ │ │ + 2153: 003e7af1 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_gemv_obj_create │ │ │ │ + 2154: 0044e9d9 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var1 │ │ │ │ + 2155: 0044f475 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var2 │ │ │ │ + 2156: 0044ec65 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var3 │ │ │ │ + 2157: 00405f49 56 FUNC GLOBAL DEFAULT 11 FLA_random_double │ │ │ │ + 2158: 003fac75 64 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_real │ │ │ │ + 2159: 00424521 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_task │ │ │ │ + 2160: 003ae36d 28 FUNC GLOBAL DEFAULT 11 hl_le │ │ │ │ 2161: 0017fd6d 328 FUNC GLOBAL DEFAULT 11 dlacpy_ │ │ │ │ - 2162: 0044f18d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var4 │ │ │ │ - 2163: 00636d49 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var6b │ │ │ │ - 2164: 0044f431 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var5 │ │ │ │ - 2165: 0055de89 288 FUNC GLOBAL DEFAULT 11 FLA_Tevd_compute_scaling_ops │ │ │ │ - 2166: 0044f6f1 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var6 │ │ │ │ - 2167: 003ca7d9 180 FUNC GLOBAL DEFAULT 11 bl1_strsm_blas │ │ │ │ + 2162: 0044ef11 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var4 │ │ │ │ + 2163: 00636909 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var6b │ │ │ │ + 2164: 0044f1b5 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var5 │ │ │ │ + 2165: 0055de71 288 FUNC GLOBAL DEFAULT 11 FLA_Tevd_compute_scaling_ops │ │ │ │ + 2166: 0044f6f9 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_blk_var6 │ │ │ │ + 2167: 003ca7e9 180 FUNC GLOBAL DEFAULT 11 bl1_strsm_blas │ │ │ │ 2168: 0021e2d5 1536 FUNC GLOBAL DEFAULT 11 sgehrd_ │ │ │ │ - 2169: 003b3569 2776 FUNC GLOBAL DEFAULT 11 rd_ed │ │ │ │ - 2170: 003b7b61 48 FUNC GLOBAL DEFAULT 11 bl1_sdot │ │ │ │ - 2171: 001d4a29 612 FUNC GLOBAL DEFAULT 11 dpteqr_ │ │ │ │ - 2172: 006938e0 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl_leaf │ │ │ │ - 2173: 0055d981 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opc_var1 │ │ │ │ - 2174: 001b9d69 988 FUNC GLOBAL DEFAULT 11 dlasq6_ │ │ │ │ - 2175: 005bf455 356 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opz_var1 │ │ │ │ - 2176: 003937b1 6220 FUNC GLOBAL DEFAULT 11 zuncsd2by1_ │ │ │ │ - 2177: 003f27f9 86 FUNC GLOBAL DEFAULT 11 FLASH_Obj_flatten │ │ │ │ - 2178: 001ef739 1352 FUNC GLOBAL DEFAULT 11 dtfttp_ │ │ │ │ - 2179: 0042858d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_task │ │ │ │ - 2180: 003ae37d 22 FUNC GLOBAL DEFAULT 11 hl_lt │ │ │ │ - 2181: 006939fc 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_cntl_leaf │ │ │ │ - 2182: 00076311 220 FUNC GLOBAL DEFAULT 11 cpotf2_ │ │ │ │ - 2183: 0026432d 2620 FUNC GLOBAL DEFAULT 11 slar1v_ │ │ │ │ - 2184: 003f5b31 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_diag │ │ │ │ - 2185: 005dad39 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ - 2186: 0039d6ad 1324 FUNC GLOBAL DEFAULT 11 dorglq_fla │ │ │ │ - 2187: 0028f071 636 FUNC GLOBAL DEFAULT 11 sppequ_ │ │ │ │ - 2188: 003f59c9 48 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_uplo │ │ │ │ - 2189: 00266e39 6108 FUNC GLOBAL DEFAULT 11 slaqtr_ │ │ │ │ - 2190: 005135bd 1112 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var1 │ │ │ │ - 2191: 00423a11 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_task │ │ │ │ - 2192: 00513d89 1128 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var2 │ │ │ │ - 2193: 00577035 768 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ - 2194: 001e5cd1 756 FUNC GLOBAL DEFAULT 11 dsygv_ │ │ │ │ - 2195: 00513a15 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var3 │ │ │ │ - 2196: 00224815 392 FUNC GLOBAL DEFAULT 11 sgerq2_ │ │ │ │ - 2197: 00513bcd 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var4 │ │ │ │ - 2198: 003aece1 44 FUNC GLOBAL DEFAULT 11 do_lio │ │ │ │ - 2199: 00693664 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_var5_bsize │ │ │ │ + 2169: 003b1f11 2776 FUNC GLOBAL DEFAULT 11 rd_ed │ │ │ │ + 2170: 003b78f9 48 FUNC GLOBAL DEFAULT 11 bl1_sdot │ │ │ │ + 2171: 001d4c49 612 FUNC GLOBAL DEFAULT 11 dpteqr_ │ │ │ │ + 2172: 006938e8 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl_leaf │ │ │ │ + 2173: 0055d2f5 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opc_var1 │ │ │ │ + 2174: 001b9d71 988 FUNC GLOBAL DEFAULT 11 dlasq6_ │ │ │ │ + 2175: 005bf435 356 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opz_var1 │ │ │ │ + 2176: 00392819 6220 FUNC GLOBAL DEFAULT 11 zuncsd2by1_ │ │ │ │ + 2177: 003f2801 86 FUNC GLOBAL DEFAULT 11 FLASH_Obj_flatten │ │ │ │ + 2178: 001ef73d 1352 FUNC GLOBAL DEFAULT 11 dtfttp_ │ │ │ │ + 2179: 00427d5d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_task │ │ │ │ + 2180: 003ae389 22 FUNC GLOBAL DEFAULT 11 hl_lt │ │ │ │ + 2181: 00693a04 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_cntl_leaf │ │ │ │ + 2182: 00076465 220 FUNC GLOBAL DEFAULT 11 cpotf2_ │ │ │ │ + 2183: 0026431d 2620 FUNC GLOBAL DEFAULT 11 slar1v_ │ │ │ │ + 2184: 003f5b39 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_diag │ │ │ │ + 2185: 005dbdc5 292 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ + 2186: 0039ee39 1324 FUNC GLOBAL DEFAULT 11 dorglq_fla │ │ │ │ + 2187: 0028f051 636 FUNC GLOBAL DEFAULT 11 sppequ_ │ │ │ │ + 2188: 003f59d1 48 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_uplo │ │ │ │ + 2189: 00266e29 6108 FUNC GLOBAL DEFAULT 11 slaqtr_ │ │ │ │ + 2190: 00513759 1112 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var1 │ │ │ │ + 2191: 00423d25 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc_task │ │ │ │ + 2192: 00513d6d 1128 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var2 │ │ │ │ + 2193: 00577015 768 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ + 2194: 001e5cd9 756 FUNC GLOBAL DEFAULT 11 dsygv_ │ │ │ │ + 2195: 005135a1 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var3 │ │ │ │ + 2196: 002234b1 392 FUNC GLOBAL DEFAULT 11 sgerq2_ │ │ │ │ + 2197: 00513bb1 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_blk_var4 │ │ │ │ + 2198: 003aeced 44 FUNC GLOBAL DEFAULT 11 do_lio │ │ │ │ + 2199: 00693654 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_var5_bsize │ │ │ │ 2200: 000d4dbd 2980 FUNC GLOBAL DEFAULT 11 cla_heamv_ │ │ │ │ - 2201: 003e8b3d 48 FUNC GLOBAL DEFAULT 11 FLA_Axpy_cntl_init │ │ │ │ - 2202: 003b8c51 34 FUNC GLOBAL DEFAULT 11 bl1_csscal │ │ │ │ - 2203: 003f5f19 24 FUNC GLOBAL DEFAULT 11 FLA_Obj_nullify │ │ │ │ - 2204: 003e6125 256 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_check │ │ │ │ - 2205: 003c4351 148 FUNC GLOBAL DEFAULT 11 bl1_ssyrk_blas │ │ │ │ - 2206: 0009eae5 420 FUNC GLOBAL DEFAULT 11 cgeqr2p_ │ │ │ │ - 2207: 0051a9e1 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var1 │ │ │ │ - 2208: 0052ea0d 906 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opd_var1 │ │ │ │ - 2209: 0007e14d 3522 FUNC GLOBAL DEFAULT 11 dgesvd_check │ │ │ │ - 2210: 0051b00d 1096 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var2 │ │ │ │ - 2211: 0051a829 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var3 │ │ │ │ - 2212: 0051ae51 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var4 │ │ │ │ + 2201: 003e89d5 48 FUNC GLOBAL DEFAULT 11 FLA_Axpy_cntl_init │ │ │ │ + 2202: 003b9271 34 FUNC GLOBAL DEFAULT 11 bl1_csscal │ │ │ │ + 2203: 003f5f21 24 FUNC GLOBAL DEFAULT 11 FLA_Obj_nullify │ │ │ │ + 2204: 003e612d 256 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_check │ │ │ │ + 2205: 003c4361 148 FUNC GLOBAL DEFAULT 11 bl1_ssyrk_blas │ │ │ │ + 2206: 000a0755 420 FUNC GLOBAL DEFAULT 11 cgeqr2p_ │ │ │ │ + 2207: 0051a9c5 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var1 │ │ │ │ + 2208: 0052e50d 906 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opd_var1 │ │ │ │ + 2209: 0007e4b5 3522 FUNC GLOBAL DEFAULT 11 dgesvd_check │ │ │ │ + 2210: 0051aff1 1096 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var2 │ │ │ │ + 2211: 0051a80d 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var3 │ │ │ │ + 2212: 0051ae35 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_blk_var4 │ │ │ │ 2213: 00073921 1544 FUNC GLOBAL DEFAULT 11 sormtr_ │ │ │ │ - 2214: 003e0e1d 376 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_diagonals_check │ │ │ │ - 2215: 003cc7d5 80 FUNC GLOBAL DEFAULT 11 bl1_abort_msg │ │ │ │ + 2214: 003e0e25 376 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_diagonals_check │ │ │ │ + 2215: 003cc7e5 80 FUNC GLOBAL DEFAULT 11 bl1_abort_msg │ │ │ │ 2216: 0019bfe9 1176 FUNC GLOBAL DEFAULT 11 dlangt_ │ │ │ │ - 2217: 004025c1 692 FUNC GLOBAL DEFAULT 11 FLA_Norm1 │ │ │ │ - 2218: 001bb475 360 FUNC GLOBAL DEFAULT 11 dlassq_ │ │ │ │ - 2219: 0043660d 1028 FUNC GLOBAL DEFAULT 11 FLA_Gemv_internal │ │ │ │ - 2220: 0040e10d 160 FUNC GLOBAL DEFAULT 11 fla_pow_ri │ │ │ │ - 2221: 0015b4e5 3380 FUNC GLOBAL DEFAULT 11 dgbtrf_ │ │ │ │ - 2222: 0043289d 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var1 │ │ │ │ - 2223: 00369409 3888 FUNC GLOBAL DEFAULT 11 zsteqr_ │ │ │ │ - 2224: 00432abd 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var2 │ │ │ │ - 2225: 0011d785 568 FUNC GLOBAL DEFAULT 11 cspsvx_ │ │ │ │ - 2226: 003bf779 52 FUNC GLOBAL DEFAULT 11 bl1_dger_blas │ │ │ │ - 2227: 00432cdd 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var3 │ │ │ │ - 2228: 004528bd 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var1 │ │ │ │ - 2229: 00432f0d 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var4 │ │ │ │ - 2230: 00425039 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_task │ │ │ │ - 2231: 00452b39 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var2 │ │ │ │ - 2232: 00291ba5 1900 FUNC GLOBAL DEFAULT 11 spstf2_ │ │ │ │ - 2233: 003af48d 64 FUNC GLOBAL DEFAULT 11 err__fl │ │ │ │ - 2234: 00452db5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var3 │ │ │ │ - 2235: 00453061 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var4 │ │ │ │ - 2236: 00453305 732 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var5 │ │ │ │ - 2237: 00540e6d 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var1 │ │ │ │ - 2238: 003f5a25 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_diag │ │ │ │ - 2239: 00094491 8376 FUNC GLOBAL DEFAULT 11 cbbcsd_ │ │ │ │ - 2240: 004535e1 740 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var6 │ │ │ │ - 2241: 005415c9 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var2 │ │ │ │ - 2242: 00541de5 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var3 │ │ │ │ - 2243: 003f3c25 42 FUNC GLOBAL DEFAULT 11 FLA_Init_safe │ │ │ │ - 2244: 00543619 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var4 │ │ │ │ - 2245: 003b8b59 174 FUNC GLOBAL DEFAULT 11 bl1_zccopyv │ │ │ │ - 2246: 00542efd 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var5 │ │ │ │ - 2247: 0042a6b5 584 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var1 │ │ │ │ - 2248: 0042a8fd 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var2 │ │ │ │ - 2249: 00123c55 1766 FUNC GLOBAL DEFAULT 11 cstein_ │ │ │ │ - 2250: 0042ab3d 604 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var3 │ │ │ │ - 2251: 0042aee5 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var4 │ │ │ │ - 2252: 002c8d85 9488 FUNC GLOBAL DEFAULT 11 strevc_ │ │ │ │ - 2253: 001a2dc1 260 FUNC GLOBAL DEFAULT 11 dlar2v_ │ │ │ │ + 2217: 00402e39 692 FUNC GLOBAL DEFAULT 11 FLA_Norm1 │ │ │ │ + 2218: 001bb47d 360 FUNC GLOBAL DEFAULT 11 dlassq_ │ │ │ │ + 2219: 00436391 1028 FUNC GLOBAL DEFAULT 11 FLA_Gemv_internal │ │ │ │ + 2220: 0040e115 160 FUNC GLOBAL DEFAULT 11 fla_pow_ri │ │ │ │ + 2221: 0015d37d 3380 FUNC GLOBAL DEFAULT 11 dgbtrf_ │ │ │ │ + 2222: 00432cf5 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var1 │ │ │ │ + 2223: 003693f1 3888 FUNC GLOBAL DEFAULT 11 zsteqr_ │ │ │ │ + 2224: 00432671 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var2 │ │ │ │ + 2225: 0011d77d 568 FUNC GLOBAL DEFAULT 11 cspsvx_ │ │ │ │ + 2226: 003bf8f9 52 FUNC GLOBAL DEFAULT 11 bl1_dger_blas │ │ │ │ + 2227: 00432ac5 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var3 │ │ │ │ + 2228: 004528c5 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var1 │ │ │ │ + 2229: 00432f15 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_blk_var4 │ │ │ │ + 2230: 00425041 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_task │ │ │ │ + 2231: 004538d9 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var2 │ │ │ │ + 2232: 00292001 1900 FUNC GLOBAL DEFAULT 11 spstf2_ │ │ │ │ + 2233: 003af499 64 FUNC GLOBAL DEFAULT 11 err__fl │ │ │ │ + 2234: 00452b41 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var3 │ │ │ │ + 2235: 00452ded 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var4 │ │ │ │ + 2236: 00453375 732 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var5 │ │ │ │ + 2237: 00540e4d 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var1 │ │ │ │ + 2238: 003f5a2d 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_diag │ │ │ │ + 2239: 000949b9 8376 FUNC GLOBAL DEFAULT 11 cbbcsd_ │ │ │ │ + 2240: 00453091 740 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_blk_var6 │ │ │ │ + 2241: 00542edd 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var2 │ │ │ │ + 2242: 00542781 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var3 │ │ │ │ + 2243: 003f3c2d 42 FUNC GLOBAL DEFAULT 11 FLA_Init_safe │ │ │ │ + 2244: 005435f9 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var4 │ │ │ │ + 2245: 003b8b69 174 FUNC GLOBAL DEFAULT 11 bl1_zccopyv │ │ │ │ + 2246: 00541f65 362 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opt_var5 │ │ │ │ + 2247: 0042a469 584 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var1 │ │ │ │ + 2248: 0042a905 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var2 │ │ │ │ + 2249: 00122d31 1766 FUNC GLOBAL DEFAULT 11 cstein_ │ │ │ │ + 2250: 0042ab45 604 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var3 │ │ │ │ + 2251: 0042ae05 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_blk_var4 │ │ │ │ + 2252: 002c8d5d 9488 FUNC GLOBAL DEFAULT 11 strevc_ │ │ │ │ + 2253: 001a4b19 260 FUNC GLOBAL DEFAULT 11 dlar2v_ │ │ │ │ 2254: 006939d4 4 OBJECT GLOBAL DEFAULT 20 flash_spdinv_cntl │ │ │ │ - 2255: 00693768 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_mm │ │ │ │ - 2256: 00168459 236 FUNC GLOBAL DEFAULT 11 dgesv_ │ │ │ │ + 2255: 0069375c 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_mm │ │ │ │ + 2256: 00167f6d 236 FUNC GLOBAL DEFAULT 11 dgesv_ │ │ │ │ 2257: 0020bd71 174 FUNC GLOBAL DEFAULT 11 ilazlc_ │ │ │ │ - 2258: 00630919 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_internal │ │ │ │ - 2259: 003b9e9d 224 FUNC GLOBAL DEFAULT 11 bl1_cscalmr │ │ │ │ - 2260: 0048bfe9 1440 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var1 │ │ │ │ - 2261: 0031b791 1080 FUNC GLOBAL DEFAULT 11 zlacon_ │ │ │ │ - 2262: 0048c589 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var2 │ │ │ │ - 2263: 00405fe1 1048 FUNC GLOBAL DEFAULT 11 FLA_Triangularize │ │ │ │ - 2264: 003c9a15 168 FUNC GLOBAL DEFAULT 11 bl1_zsyr2k_blas │ │ │ │ - 2265: 0006fa4d 604 FUNC GLOBAL DEFAULT 11 dorglq_ │ │ │ │ - 2266: 00427581 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_task │ │ │ │ - 2267: 0048cb4d 1472 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var3 │ │ │ │ - 2268: 0048d10d 1496 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var4 │ │ │ │ - 2269: 002c7369 2332 FUNC GLOBAL DEFAULT 11 strttf_ │ │ │ │ - 2270: 0048d6e5 1496 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var5 │ │ │ │ - 2271: 00641d89 576 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_unb_var1 │ │ │ │ - 2272: 0048dcbd 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var6 │ │ │ │ - 2273: 00241f51 2092 FUNC GLOBAL DEFAULT 11 slaed0_ │ │ │ │ - 2274: 0048e281 1508 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var7 │ │ │ │ - 2275: 0048eadd 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var8 │ │ │ │ - 2276: 00112d99 280 FUNC GLOBAL DEFAULT 11 cposv_ │ │ │ │ - 2277: 0048e865 632 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var9 │ │ │ │ - 2278: 0064d975 692 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rt_opt_var1 │ │ │ │ - 2279: 006937e8 4 OBJECT GLOBAL DEFAULT 20 fla_chol_var3_bsize_in │ │ │ │ + 2258: 00630901 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_internal │ │ │ │ + 2259: 003bb941 224 FUNC GLOBAL DEFAULT 11 bl1_cscalmr │ │ │ │ + 2260: 0048bfcd 1440 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var1 │ │ │ │ + 2261: 0031b771 1080 FUNC GLOBAL DEFAULT 11 zlacon_ │ │ │ │ + 2262: 0048c56d 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var2 │ │ │ │ + 2263: 00405fe9 1048 FUNC GLOBAL DEFAULT 11 FLA_Triangularize │ │ │ │ + 2264: 003c7fad 168 FUNC GLOBAL DEFAULT 11 bl1_zsyr2k_blas │ │ │ │ + 2265: 00071b85 604 FUNC GLOBAL DEFAULT 11 dorglq_ │ │ │ │ + 2266: 00427589 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_task │ │ │ │ + 2267: 0048cb31 1472 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var3 │ │ │ │ + 2268: 0048d0f1 1496 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var4 │ │ │ │ + 2269: 002c6721 2332 FUNC GLOBAL DEFAULT 11 strttf_ │ │ │ │ + 2270: 0048d6c9 1496 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var5 │ │ │ │ + 2271: 00640d29 576 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_unb_var1 │ │ │ │ + 2272: 0048dca1 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var6 │ │ │ │ + 2273: 0024a271 2092 FUNC GLOBAL DEFAULT 11 slaed0_ │ │ │ │ + 2274: 0048ea81 1508 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var7 │ │ │ │ + 2275: 0048e4dd 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var8 │ │ │ │ + 2276: 00113a0d 280 FUNC GLOBAL DEFAULT 11 cposv_ │ │ │ │ + 2277: 0048e265 632 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var9 │ │ │ │ + 2278: 0064d95d 692 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rt_opt_var1 │ │ │ │ + 2279: 006937f0 4 OBJECT GLOBAL DEFAULT 20 fla_chol_var3_bsize_in │ │ │ │ 2280: 001b4e71 4408 FUNC GLOBAL DEFAULT 11 dlarrv_ │ │ │ │ - 2281: 00423b49 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_task │ │ │ │ - 2282: 0065306d 476 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opd_var1 │ │ │ │ - 2283: 004994d1 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var1 │ │ │ │ - 2284: 00499a75 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var2 │ │ │ │ - 2285: 0049a03d 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var3 │ │ │ │ - 2286: 003ffda5 1224 FUNC GLOBAL DEFAULT 11 FLASH_Queue_init_tasks │ │ │ │ - 2287: 0049a605 1472 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var4 │ │ │ │ - 2288: 00419aa9 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_task │ │ │ │ - 2289: 003be2b9 388 FUNC GLOBAL DEFAULT 11 bl1_cdcopymrt │ │ │ │ - 2290: 0049abc5 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var5 │ │ │ │ - 2291: 0049b189 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var6 │ │ │ │ - 2292: 0049b751 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var7 │ │ │ │ - 2293: 0049bf91 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var8 │ │ │ │ - 2294: 00426871 52 FUNC GLOBAL DEFAULT 11 FLA_QR_form_Q_external │ │ │ │ - 2295: 001e3ba9 1784 FUNC GLOBAL DEFAULT 11 dstevx_ │ │ │ │ - 2296: 0049bd19 632 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var9 │ │ │ │ - 2297: 003f5959 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_trans │ │ │ │ - 2298: 0022ee5d 640 FUNC GLOBAL DEFAULT 11 sgttrf_ │ │ │ │ - 2299: 0052a761 1724 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var1 │ │ │ │ - 2300: 0033d9a5 88 FUNC GLOBAL DEFAULT 11 zlarscl2_ │ │ │ │ + 2281: 00423e5d 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_task │ │ │ │ + 2282: 00652a91 476 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opd_var1 │ │ │ │ + 2283: 004994b5 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var1 │ │ │ │ + 2284: 00499a59 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var2 │ │ │ │ + 2285: 0049a021 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var3 │ │ │ │ + 2286: 003ffbe5 1224 FUNC GLOBAL DEFAULT 11 FLASH_Queue_init_tasks │ │ │ │ + 2287: 0049abad 1472 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var4 │ │ │ │ + 2288: 00419a65 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c_task │ │ │ │ + 2289: 003be2c9 388 FUNC GLOBAL DEFAULT 11 bl1_cdcopymrt │ │ │ │ + 2290: 0049a5e9 1476 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var5 │ │ │ │ + 2291: 0049b16d 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var6 │ │ │ │ + 2292: 0049b735 1480 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var7 │ │ │ │ + 2293: 0049bf75 1444 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var8 │ │ │ │ + 2294: 00426969 52 FUNC GLOBAL DEFAULT 11 FLA_QR_form_Q_external │ │ │ │ + 2295: 001e3bb1 1784 FUNC GLOBAL DEFAULT 11 dstevx_ │ │ │ │ + 2296: 0049bcfd 632 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var9 │ │ │ │ + 2297: 003f5961 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_trans │ │ │ │ + 2298: 0022f9ad 640 FUNC GLOBAL DEFAULT 11 sgttrf_ │ │ │ │ + 2299: 00529d6d 1724 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var1 │ │ │ │ + 2300: 0033f021 88 FUNC GLOBAL DEFAULT 11 zlarscl2_ │ │ │ │ 2301: 0006d7d9 2088 FUNC GLOBAL DEFAULT 11 dgebd2_ │ │ │ │ - 2302: 0052a0d1 1680 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var2 │ │ │ │ - 2303: 00529a79 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var3 │ │ │ │ + 2302: 0052a429 1680 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var2 │ │ │ │ + 2303: 00529a5d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var3 │ │ │ │ 2304: 000d9cc1 400 FUNC GLOBAL DEFAULT 11 clacrt_ │ │ │ │ - 2305: 001f36b1 2312 FUNC GLOBAL DEFAULT 11 dtfttr_ │ │ │ │ - 2306: 003b85f5 22 FUNC GLOBAL DEFAULT 11 bl1_dcopyv │ │ │ │ - 2307: 00529c01 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var4 │ │ │ │ - 2308: 005509c1 328 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT │ │ │ │ - 2309: 0040224d 120 FUNC GLOBAL DEFAULT 11 FLA_Negate │ │ │ │ - 2310: 002db729 496 FUNC GLOBAL DEFAULT 11 zgeql2_ │ │ │ │ - 2311: 004272a1 52 FUNC GLOBAL DEFAULT 11 FLA_Trinv_unb_external │ │ │ │ - 2312: 001ebba1 2004 FUNC GLOBAL DEFAULT 11 dsytrs_ │ │ │ │ - 2313: 00562801 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var1 │ │ │ │ - 2314: 00693734 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_ip │ │ │ │ - 2315: 00357095 280 FUNC GLOBAL DEFAULT 11 zposv_ │ │ │ │ - 2316: 00562c49 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var2 │ │ │ │ - 2317: 00563211 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var3 │ │ │ │ - 2318: 005637c1 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var4 │ │ │ │ - 2319: 003e8ea1 96 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt_cntl_finalize │ │ │ │ - 2320: 00241801 568 FUNC GLOBAL DEFAULT 11 slaed1_ │ │ │ │ - 2321: 0048bd6d 636 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var10 │ │ │ │ - 2322: 0013153d 3676 FUNC GLOBAL DEFAULT 11 ctbrfs_ │ │ │ │ - 2323: 001b90e9 1916 FUNC GLOBAL DEFAULT 11 dlasdq_ │ │ │ │ - 2324: 002f4821 588 FUNC GLOBAL DEFAULT 11 zhecon_rook_ │ │ │ │ - 2325: 003bced5 270 FUNC GLOBAL DEFAULT 11 bl1_czcopymr │ │ │ │ - 2326: 00278019 720 FUNC GLOBAL DEFAULT 11 slasrt_ │ │ │ │ - 2327: 003bb419 266 FUNC GLOBAL DEFAULT 11 bl1_czcopymt │ │ │ │ - 2328: 00598e35 1284 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il │ │ │ │ - 2329: 006378a5 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var9b │ │ │ │ - 2330: 00568329 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var1 │ │ │ │ - 2331: 00568771 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var2 │ │ │ │ - 2332: 001dc411 956 FUNC GLOBAL DEFAULT 11 dsptrd_ │ │ │ │ - 2333: 00568d39 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var3 │ │ │ │ - 2334: 005692d9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var4 │ │ │ │ - 2335: 0042755d 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_task │ │ │ │ - 2336: 0052d535 286 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged_opd │ │ │ │ - 2337: 00693a0c 4 OBJECT GLOBAL DEFAULT 20 flash_uddateutinc_var1_bsize │ │ │ │ - 2338: 003d8821 132 FUNC GLOBAL DEFAULT 11 FLA_Shift_pivots_to_check │ │ │ │ + 2305: 001f3e41 2312 FUNC GLOBAL DEFAULT 11 dtfttr_ │ │ │ │ + 2306: 003b8605 22 FUNC GLOBAL DEFAULT 11 bl1_dcopyv │ │ │ │ + 2307: 00529be5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run_unb_var4 │ │ │ │ + 2308: 00550a39 328 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT │ │ │ │ + 2309: 0040225d 120 FUNC GLOBAL DEFAULT 11 FLA_Negate │ │ │ │ + 2310: 002dbff9 496 FUNC GLOBAL DEFAULT 11 zgeql2_ │ │ │ │ + 2311: 00427355 52 FUNC GLOBAL DEFAULT 11 FLA_Trinv_unb_external │ │ │ │ + 2312: 001ece75 2004 FUNC GLOBAL DEFAULT 11 dsytrs_ │ │ │ │ + 2313: 005627e9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var1 │ │ │ │ + 2314: 00693728 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_ip │ │ │ │ + 2315: 0035707d 280 FUNC GLOBAL DEFAULT 11 zposv_ │ │ │ │ + 2316: 00562c31 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var2 │ │ │ │ + 2317: 005631f9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var3 │ │ │ │ + 2318: 00563d85 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opt_var4 │ │ │ │ + 2319: 003e8e59 96 FUNC GLOBAL DEFAULT 11 FLASH_Axpyt_cntl_finalize │ │ │ │ + 2320: 00249865 568 FUNC GLOBAL DEFAULT 11 slaed1_ │ │ │ │ + 2321: 0048bd51 636 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_unb_var10 │ │ │ │ + 2322: 00131535 3676 FUNC GLOBAL DEFAULT 11 ctbrfs_ │ │ │ │ + 2323: 001b9239 1916 FUNC GLOBAL DEFAULT 11 dlasdq_ │ │ │ │ + 2324: 002f47f9 588 FUNC GLOBAL DEFAULT 11 zhecon_rook_ │ │ │ │ + 2325: 003bcee5 270 FUNC GLOBAL DEFAULT 11 bl1_czcopymr │ │ │ │ + 2326: 00277ff9 720 FUNC GLOBAL DEFAULT 11 slasrt_ │ │ │ │ + 2327: 003baf19 266 FUNC GLOBAL DEFAULT 11 bl1_czcopymt │ │ │ │ + 2328: 00598e15 1284 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il │ │ │ │ + 2329: 0063788d 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var9b │ │ │ │ + 2330: 00568311 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var1 │ │ │ │ + 2331: 00568759 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var2 │ │ │ │ + 2332: 001dc419 956 FUNC GLOBAL DEFAULT 11 dsptrd_ │ │ │ │ + 2333: 00568d21 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var3 │ │ │ │ + 2334: 005698a1 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opt_var4 │ │ │ │ + 2335: 00427565 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_task │ │ │ │ + 2336: 0052d019 286 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged_opd │ │ │ │ + 2337: 00693a14 4 OBJECT GLOBAL DEFAULT 20 flash_uddateutinc_var1_bsize │ │ │ │ + 2338: 003d8895 132 FUNC GLOBAL DEFAULT 11 FLA_Shift_pivots_to_check │ │ │ │ 2339: 000c011d 1344 FUNC GLOBAL DEFAULT 11 chetrd_ │ │ │ │ - 2340: 005996a5 1284 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu │ │ │ │ - 2341: 0041df49 480 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx_external │ │ │ │ - 2342: 003b75f9 132 FUNC GLOBAL DEFAULT 11 bl1_sdot2s │ │ │ │ - 2343: 003aca85 250 FUNC GLOBAL DEFAULT 11 ieeeck_ │ │ │ │ - 2344: 00427a25 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_task │ │ │ │ - 2345: 00630141 878 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opt_var1 │ │ │ │ - 2346: 00514521 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var1 │ │ │ │ - 2347: 003f65a9 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_attach_buffer │ │ │ │ - 2348: 003cb9d1 4 FUNC GLOBAL DEFAULT 11 bl1_sdotaxpy │ │ │ │ - 2349: 004199e9 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_task │ │ │ │ - 2350: 00514bbd 1632 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var2 │ │ │ │ - 2351: 00552a19 1116 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var1 │ │ │ │ - 2352: 002afe89 1928 FUNC GLOBAL DEFAULT 11 stgexc_ │ │ │ │ - 2353: 005141f1 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var3 │ │ │ │ - 2354: 00552e75 1624 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var2 │ │ │ │ - 2355: 00514389 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var4 │ │ │ │ - 2356: 005534cd 1356 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var3 │ │ │ │ - 2357: 003cfb11 90 FUNC GLOBAL DEFAULT 11 bl1_dewscalv │ │ │ │ - 2358: 003aa839 856 FUNC GLOBAL DEFAULT 11 sorgtr_fla │ │ │ │ - 2359: 0069376c 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_op │ │ │ │ - 2360: 0052d41d 280 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged_ops │ │ │ │ - 2361: 004253cd 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_task │ │ │ │ - 2362: 0052f11d 906 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opz_var1 │ │ │ │ - 2363: 006921d8 4 OBJECT GLOBAL DEFAULT 20 f__revloc │ │ │ │ - 2364: 003f0a75 486 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_2x1 │ │ │ │ - 2365: 003f0e45 712 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_2x2 │ │ │ │ - 2366: 0051b785 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var1 │ │ │ │ - 2367: 0051be21 1604 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var2 │ │ │ │ - 2368: 006934ec 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_bsize │ │ │ │ - 2369: 003bf865 52 FUNC GLOBAL DEFAULT 11 bl1_cgerc_blas │ │ │ │ - 2370: 003b9601 240 FUNC GLOBAL DEFAULT 11 bl1_sscalm │ │ │ │ - 2371: 003ec355 84 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_cntl_finalize │ │ │ │ - 2372: 0051b455 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var3 │ │ │ │ - 2373: 0024837d 2560 FUNC GLOBAL DEFAULT 11 slaed2_ │ │ │ │ - 2374: 0051b5ed 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var4 │ │ │ │ - 2375: 001ce8ed 544 FUNC GLOBAL DEFAULT 11 dpbtrs_ │ │ │ │ - 2376: 0037e02d 1684 FUNC GLOBAL DEFAULT 11 ztpmqrt_ │ │ │ │ - 2377: 005382f1 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var1 │ │ │ │ - 2378: 00556185 620 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_create_hier_matrices │ │ │ │ - 2379: 0063989d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var3b │ │ │ │ - 2380: 00538cbd 316 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var2 │ │ │ │ - 2381: 003ae7e5 20 FUNC GLOBAL DEFAULT 11 pow_ri │ │ │ │ - 2382: 00537dd9 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var3 │ │ │ │ - 2383: 004538c5 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var1 │ │ │ │ - 2384: 003b92f1 70 FUNC GLOBAL DEFAULT 11 bl1_sscalv │ │ │ │ - 2385: 00290f2d 208 FUNC GLOBAL DEFAULT 11 sptsv_ │ │ │ │ - 2386: 00453b4d 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var2 │ │ │ │ - 2387: 006935b8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_pb │ │ │ │ - 2388: 00453dd9 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var3 │ │ │ │ - 2389: 0045409d 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var4 │ │ │ │ - 2390: 002e2751 940 FUNC GLOBAL DEFAULT 11 zgeqrf_ │ │ │ │ - 2391: 00454365 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var5 │ │ │ │ - 2392: 004545dd 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var6 │ │ │ │ - 2393: 002da909 3616 FUNC GLOBAL DEFAULT 11 zgeevx_ │ │ │ │ - 2394: 001191bd 468 FUNC GLOBAL DEFAULT 11 cpptrs_ │ │ │ │ - 2395: 002b1e05 3018 FUNC GLOBAL DEFAULT 11 stgsja_ │ │ │ │ - 2396: 003b1429 42 FUNC GLOBAL DEFAULT 11 bl1_caxpy │ │ │ │ - 2397: 0019410d 1408 FUNC GLOBAL DEFAULT 11 dlagtm_ │ │ │ │ - 2398: 003eef25 360 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_buffer_to_hier │ │ │ │ - 2399: 0033d9fd 5780 FUNC GLOBAL DEFAULT 11 zlarfb_ │ │ │ │ - 2400: 003e9919 420 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cntl_finalize │ │ │ │ - 2401: 003d0711 124 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigmsr │ │ │ │ + 2340: 0059be6d 1284 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu │ │ │ │ + 2341: 0041cf11 480 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx_external │ │ │ │ + 2342: 003b7609 132 FUNC GLOBAL DEFAULT 11 bl1_sdot2s │ │ │ │ + 2343: 003aca8d 250 FUNC GLOBAL DEFAULT 11 ieeeck_ │ │ │ │ + 2344: 00427fc1 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_task │ │ │ │ + 2345: 0062fa4d 878 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opt_var1 │ │ │ │ + 2346: 0051436d 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var1 │ │ │ │ + 2347: 003f65b1 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_attach_buffer │ │ │ │ + 2348: 003cb5a9 4 FUNC GLOBAL DEFAULT 11 bl1_sdotaxpy │ │ │ │ + 2349: 004199a5 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_task │ │ │ │ + 2350: 00514a09 1632 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var2 │ │ │ │ + 2351: 005529f9 1116 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var1 │ │ │ │ + 2352: 002afe65 1928 FUNC GLOBAL DEFAULT 11 stgexc_ │ │ │ │ + 2353: 005141d5 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var3 │ │ │ │ + 2354: 00552e55 1624 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var2 │ │ │ │ + 2355: 00515069 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_unb_var4 │ │ │ │ + 2356: 005534ad 1356 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_blk_var3 │ │ │ │ + 2357: 003cfb19 90 FUNC GLOBAL DEFAULT 11 bl1_dewscalv │ │ │ │ + 2358: 003aa849 856 FUNC GLOBAL DEFAULT 11 sorgtr_fla │ │ │ │ + 2359: 00693760 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_op │ │ │ │ + 2360: 0052cf01 280 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged_ops │ │ │ │ + 2361: 004253d5 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_task │ │ │ │ + 2362: 0052ec1d 906 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opz_var1 │ │ │ │ + 2363: 006921e0 4 OBJECT GLOBAL DEFAULT 20 f__revloc │ │ │ │ + 2364: 003f0a7d 486 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_2x1 │ │ │ │ + 2365: 003f0e4d 712 FUNC GLOBAL DEFAULT 11 FLASH_Part_create_2x2 │ │ │ │ + 2366: 0051b5d1 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var1 │ │ │ │ + 2367: 0051bc6d 1604 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var2 │ │ │ │ + 2368: 006934f0 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_bsize │ │ │ │ + 2369: 003bf9e5 52 FUNC GLOBAL DEFAULT 11 bl1_cgerc_blas │ │ │ │ + 2370: 003b9611 240 FUNC GLOBAL DEFAULT 11 bl1_sscalm │ │ │ │ + 2371: 003ec23d 84 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_cntl_finalize │ │ │ │ + 2372: 0051b439 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var3 │ │ │ │ + 2373: 0024aa9d 2560 FUNC GLOBAL DEFAULT 11 slaed2_ │ │ │ │ + 2374: 0051c2b1 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_unb_var4 │ │ │ │ + 2375: 001cd1b9 544 FUNC GLOBAL DEFAULT 11 dpbtrs_ │ │ │ │ + 2376: 0037dd81 1684 FUNC GLOBAL DEFAULT 11 ztpmqrt_ │ │ │ │ + 2377: 00537a51 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var1 │ │ │ │ + 2378: 005560c5 620 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_create_hier_matrices │ │ │ │ + 2379: 0063945d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var3b │ │ │ │ + 2380: 00538bb5 316 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var2 │ │ │ │ + 2381: 003ae7f5 20 FUNC GLOBAL DEFAULT 11 pow_ri │ │ │ │ + 2382: 00538669 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opd_var3 │ │ │ │ + 2383: 00453651 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var1 │ │ │ │ + 2384: 003b93a1 70 FUNC GLOBAL DEFAULT 11 bl1_sscalv │ │ │ │ + 2385: 00291485 208 FUNC GLOBAL DEFAULT 11 sptsv_ │ │ │ │ + 2386: 00453b55 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var2 │ │ │ │ + 2387: 006935c0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_pb │ │ │ │ + 2388: 00453de1 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var3 │ │ │ │ + 2389: 004540a5 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var4 │ │ │ │ + 2390: 002e2721 940 FUNC GLOBAL DEFAULT 11 zgeqrf_ │ │ │ │ + 2391: 0045436d 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var5 │ │ │ │ + 2392: 004545e5 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc_unb_var6 │ │ │ │ + 2393: 002d9e99 3616 FUNC GLOBAL DEFAULT 11 zgeevx_ │ │ │ │ + 2394: 001193f1 468 FUNC GLOBAL DEFAULT 11 cpptrs_ │ │ │ │ + 2395: 002b2b69 3018 FUNC GLOBAL DEFAULT 11 stgsja_ │ │ │ │ + 2396: 003b5991 42 FUNC GLOBAL DEFAULT 11 bl1_caxpy │ │ │ │ + 2397: 001948e1 1408 FUNC GLOBAL DEFAULT 11 dlagtm_ │ │ │ │ + 2398: 003ef1e5 360 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_buffer_to_hier │ │ │ │ + 2399: 0033d98d 5780 FUNC GLOBAL DEFAULT 11 zlarfb_ │ │ │ │ + 2400: 003e9921 420 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cntl_finalize │ │ │ │ + 2401: 003d0719 124 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigmsr │ │ │ │ 2402: 00222a1d 520 FUNC GLOBAL DEFAULT 11 sgeqrt_ │ │ │ │ 2403: 0006ef59 1100 FUNC GLOBAL DEFAULT 11 ssytd2_ │ │ │ │ - 2404: 0014977d 908 FUNC GLOBAL DEFAULT 11 cungl2_ │ │ │ │ - 2405: 00693960 4 OBJECT GLOBAL DEFAULT 20 flash_chol_cntl │ │ │ │ - 2406: 003f6a8d 92 FUNC GLOBAL DEFAULT 11 FLA_Check_comparable_object │ │ │ │ + 2404: 00149775 908 FUNC GLOBAL DEFAULT 11 cungl2_ │ │ │ │ + 2405: 00693968 4 OBJECT GLOBAL DEFAULT 20 flash_chol_cntl │ │ │ │ + 2406: 003f7b5d 92 FUNC GLOBAL DEFAULT 11 FLA_Check_comparable_object │ │ │ │ 2407: 000773b1 316 FUNC GLOBAL DEFAULT 11 cgeqp3_check │ │ │ │ - 2408: 003eb4cd 24 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_cntl_finalize │ │ │ │ - 2409: 003ddb1d 332 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_internal_check │ │ │ │ - 2410: 003e6999 56 FUNC GLOBAL DEFAULT 11 FLA_Trinv_internal_check │ │ │ │ - 2411: 000a5359 3036 FUNC GLOBAL DEFAULT 11 cggesx_ │ │ │ │ - 2412: 003d0839 134 FUNC GLOBAL DEFAULT 11 bl1_zinvert2s │ │ │ │ - 2413: 003ec28d 84 FUNC GLOBAL DEFAULT 11 FLA_Sylv_cntl_finalize │ │ │ │ - 2414: 000ec945 4048 FUNC GLOBAL DEFAULT 11 clalsa_ │ │ │ │ - 2415: 005c5cc5 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var1 │ │ │ │ - 2416: 000c7c29 608 FUNC GLOBAL DEFAULT 11 chpgv_ │ │ │ │ - 2417: 005c878d 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var2 │ │ │ │ - 2418: 003acda9 54 FUNC GLOBAL DEFAULT 11 smaxloc_ │ │ │ │ - 2419: 005ceab1 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var3 │ │ │ │ - 2420: 003edd75 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_check │ │ │ │ - 2421: 005d33b9 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var4 │ │ │ │ - 2422: 005cff79 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var5 │ │ │ │ - 2423: 003aea15 8 FUNC GLOBAL DEFAULT 11 d_sin │ │ │ │ - 2424: 003f37dd 84 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_extract │ │ │ │ - 2425: 006534c9 626 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opz_var1 │ │ │ │ - 2426: 00693538 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_lr │ │ │ │ - 2427: 003e62fd 196 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau_check │ │ │ │ - 2428: 00241a39 1300 FUNC GLOBAL DEFAULT 11 slaed3_ │ │ │ │ - 2429: 0054d7bd 1100 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var1 │ │ │ │ - 2430: 003a6095 872 FUNC GLOBAL DEFAULT 11 sorm2r_fla │ │ │ │ - 2431: 003cae55 840 FUNC GLOBAL DEFAULT 11 bl1_ctrsm │ │ │ │ - 2432: 003e8109 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trsm_obj_create │ │ │ │ - 2433: 0063601d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var1 │ │ │ │ - 2434: 0054dc09 1648 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var2 │ │ │ │ - 2435: 0029125d 1840 FUNC GLOBAL DEFAULT 11 spprfs_ │ │ │ │ - 2436: 00638f55 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var2 │ │ │ │ - 2437: 0054e279 1352 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var3 │ │ │ │ - 2438: 00693648 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_blas │ │ │ │ - 2439: 0063937d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var3 │ │ │ │ - 2440: 001df911 2620 FUNC GLOBAL DEFAULT 11 dsptrf_ │ │ │ │ - 2441: 0010ca25 304 FUNC GLOBAL DEFAULT 11 cpbsv_ │ │ │ │ - 2442: 006428e1 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_ops_var1 │ │ │ │ - 2443: 00675519 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lhfc │ │ │ │ - 2444: 00292311 412 FUNC GLOBAL DEFAULT 11 spttrs_ │ │ │ │ - 2445: 00639b6d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var6 │ │ │ │ - 2446: 003d9af9 164 FUNC GLOBAL DEFAULT 11 FLA_Copyt_internal_check │ │ │ │ - 2447: 0040ae71 156 FUNC GLOBAL DEFAULT 11 FLA_Pythag2_opd │ │ │ │ - 2448: 003ce631 202 FUNC GLOBAL DEFAULT 11 bl1_zapdiagmv │ │ │ │ - 2449: 00419709 76 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal │ │ │ │ - 2450: 000c4b45 30 FUNC GLOBAL DEFAULT 11 chla_transtype_ │ │ │ │ - 2451: 003b8665 88 FUNC GLOBAL DEFAULT 11 bl1_zcopyv │ │ │ │ - 2452: 0063a725 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var9 │ │ │ │ - 2453: 003c250d 316 FUNC GLOBAL DEFAULT 11 bl1_ctrsv │ │ │ │ + 2408: 003eb331 24 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_cntl_finalize │ │ │ │ + 2409: 003ddd51 332 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_internal_check │ │ │ │ + 2410: 003e69a1 56 FUNC GLOBAL DEFAULT 11 FLA_Trinv_internal_check │ │ │ │ + 2411: 000a588d 3036 FUNC GLOBAL DEFAULT 11 cggesx_ │ │ │ │ + 2412: 003d0841 134 FUNC GLOBAL DEFAULT 11 bl1_zinvert2s │ │ │ │ + 2413: 003ec501 84 FUNC GLOBAL DEFAULT 11 FLA_Sylv_cntl_finalize │ │ │ │ + 2414: 000ebd19 4048 FUNC GLOBAL DEFAULT 11 clalsa_ │ │ │ │ + 2415: 005c5ca5 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var1 │ │ │ │ + 2416: 000c81f1 608 FUNC GLOBAL DEFAULT 11 chpgv_ │ │ │ │ + 2417: 005c876d 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var2 │ │ │ │ + 2418: 003acdad 54 FUNC GLOBAL DEFAULT 11 smaxloc_ │ │ │ │ + 2419: 005cea91 618 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var3 │ │ │ │ + 2420: 003edd7d 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat_check │ │ │ │ + 2421: 005d3399 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var4 │ │ │ │ + 2422: 005d0da9 1132 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opt_var5 │ │ │ │ + 2423: 003aea25 8 FUNC GLOBAL DEFAULT 11 d_sin │ │ │ │ + 2424: 003f37e5 84 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_extract │ │ │ │ + 2425: 00652eed 626 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opz_var1 │ │ │ │ + 2426: 00693554 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_lr │ │ │ │ + 2427: 003e6305 196 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau_check │ │ │ │ + 2428: 00249d5d 1300 FUNC GLOBAL DEFAULT 11 slaed3_ │ │ │ │ + 2429: 0054d79d 1100 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var1 │ │ │ │ + 2430: 003a6099 872 FUNC GLOBAL DEFAULT 11 sorm2r_fla │ │ │ │ + 2431: 003cae65 840 FUNC GLOBAL DEFAULT 11 bl1_ctrsm │ │ │ │ + 2432: 003e8111 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trsm_obj_create │ │ │ │ + 2433: 00636ba5 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var1 │ │ │ │ + 2434: 0054dbe9 1648 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var2 │ │ │ │ + 2435: 00290d55 1840 FUNC GLOBAL DEFAULT 11 spprfs_ │ │ │ │ + 2436: 00638f3d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var2 │ │ │ │ + 2437: 0054e259 1352 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_blk_var3 │ │ │ │ + 2438: 00693650 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_blas │ │ │ │ + 2439: 0063972d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var3 │ │ │ │ + 2440: 001df171 2620 FUNC GLOBAL DEFAULT 11 dsptrf_ │ │ │ │ + 2441: 0010e2cd 304 FUNC GLOBAL DEFAULT 11 cpbsv_ │ │ │ │ + 2442: 006428c9 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_ops_var1 │ │ │ │ + 2443: 00675411 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lhfc │ │ │ │ + 2444: 00291b85 412 FUNC GLOBAL DEFAULT 11 spttrs_ │ │ │ │ + 2445: 00639b55 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var6 │ │ │ │ + 2446: 003d9b01 164 FUNC GLOBAL DEFAULT 11 FLA_Copyt_internal_check │ │ │ │ + 2447: 0040ae79 156 FUNC GLOBAL DEFAULT 11 FLA_Pythag2_opd │ │ │ │ + 2448: 003ce4f9 202 FUNC GLOBAL DEFAULT 11 bl1_zapdiagmv │ │ │ │ + 2449: 00419711 76 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal │ │ │ │ + 2450: 000c59a5 30 FUNC GLOBAL DEFAULT 11 chla_transtype_ │ │ │ │ + 2451: 003b8675 88 FUNC GLOBAL DEFAULT 11 bl1_zcopyv │ │ │ │ + 2452: 0063a70d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bls_var9 │ │ │ │ + 2453: 003c1eb5 316 FUNC GLOBAL DEFAULT 11 bl1_ctrsv │ │ │ │ 2454: 000a1215 924 FUNC GLOBAL DEFAULT 11 cgeqrt2_ │ │ │ │ 2455: 0006e0d5 212 FUNC GLOBAL DEFAULT 11 dlauum_ │ │ │ │ - 2456: 003fa149 332 FUNC GLOBAL DEFAULT 11 FLA_Absolute_value │ │ │ │ - 2457: 004db4d1 712 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var10 │ │ │ │ - 2458: 000bfd99 900 FUNC GLOBAL DEFAULT 11 chetrf_ │ │ │ │ - 2459: 00106e85 5220 FUNC GLOBAL DEFAULT 11 clasyf_ │ │ │ │ - 2460: 003e3539 156 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_internal_check │ │ │ │ - 2461: 0041e935 98 FUNC GLOBAL DEFAULT 11 FLA_Her │ │ │ │ - 2462: 00643725 184 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots │ │ │ │ - 2463: 0069395c 4 OBJECT GLOBAL DEFAULT 20 flash_chol_bsize │ │ │ │ - 2464: 00693930 4 OBJECT GLOBAL DEFAULT 20 flash_apqutinc_var1_bsize │ │ │ │ - 2465: 0030a0d5 608 FUNC GLOBAL DEFAULT 11 zhpgv_ │ │ │ │ - 2466: 0040adc9 166 FUNC GLOBAL DEFAULT 11 FLA_Pythag2_ops │ │ │ │ - 2467: 003d10f9 320 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsm │ │ │ │ - 2468: 003cf3c5 112 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigmr │ │ │ │ - 2469: 0019b179 3696 FUNC GLOBAL DEFAULT 11 dlahqr_ │ │ │ │ - 2470: 003d2395 86 FUNC GLOBAL DEFAULT 11 bl1_csetdiag │ │ │ │ - 2471: 003d8191 132 FUNC GLOBAL DEFAULT 11 FLA_Random_symm_matrix_check │ │ │ │ - 2472: 003f7e15 70 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_2x1 │ │ │ │ - 2473: 0069385c 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_cntl │ │ │ │ - 2474: 003f7db1 98 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_2x2 │ │ │ │ - 2475: 0006ba69 316 FUNC GLOBAL DEFAULT 11 ssygs2_ │ │ │ │ - 2476: 003f692d 58 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_object_datatype │ │ │ │ - 2477: 00429ec5 840 FUNC GLOBAL DEFAULT 11 FLA_Axpy_internal │ │ │ │ - 2478: 003b9cf5 212 FUNC GLOBAL DEFAULT 11 bl1_dscalmr │ │ │ │ - 2479: 00693840 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_var5_bsize_in │ │ │ │ - 2480: 003d1681 334 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsv │ │ │ │ - 2481: 003f7ec5 190 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_strides │ │ │ │ - 2482: 0024e085 6168 FUNC GLOBAL DEFAULT 11 slaed4_ │ │ │ │ - 2483: 0042868d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_task │ │ │ │ - 2484: 00080e95 308 FUNC GLOBAL DEFAULT 11 sgebrd_check │ │ │ │ - 2485: 003f2e01 216 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer │ │ │ │ - 2486: 001b7051 392 FUNC GLOBAL DEFAULT 11 dlasdt_ │ │ │ │ - 2487: 003dab09 56 FUNC GLOBAL DEFAULT 11 FLA_Scalr_internal_check │ │ │ │ - 2488: 003ae9a9 28 FUNC GLOBAL DEFAULT 11 h_sign │ │ │ │ - 2489: 0034ffc9 304 FUNC GLOBAL DEFAULT 11 zpbsv_ │ │ │ │ - 2490: 0035f961 560 FUNC GLOBAL DEFAULT 11 zpttrf_ │ │ │ │ - 2491: 0023a7dd 1520 FUNC GLOBAL DEFAULT 11 sla_porcond_ │ │ │ │ - 2492: 003cd9d1 10 FUNC GLOBAL DEFAULT 11 bl1_zallocm │ │ │ │ - 2493: 002ce325 920 FUNC GLOBAL DEFAULT 11 zgebak_ │ │ │ │ - 2494: 005722a1 1524 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_blk_var1 │ │ │ │ - 2495: 00571f1d 900 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_blk_var2 │ │ │ │ - 2496: 001d8e89 1372 FUNC GLOBAL DEFAULT 11 dsgesv_ │ │ │ │ - 2497: 003cda05 6 FUNC GLOBAL DEFAULT 11 bl1_zallocv │ │ │ │ - 2498: 000a15b1 1304 FUNC GLOBAL DEFAULT 11 cgeqrt3_ │ │ │ │ - 2499: 0025b349 292 FUNC GLOBAL DEFAULT 11 slapy2_ │ │ │ │ - 2500: 00118a25 1944 FUNC GLOBAL DEFAULT 11 cposvx_ │ │ │ │ - 2501: 003ebb15 276 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_cntl_init │ │ │ │ + 2456: 003fa151 332 FUNC GLOBAL DEFAULT 11 FLA_Absolute_value │ │ │ │ + 2457: 004db4b5 712 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var10 │ │ │ │ + 2458: 000ba66d 900 FUNC GLOBAL DEFAULT 11 chetrf_ │ │ │ │ + 2459: 00106e7d 5220 FUNC GLOBAL DEFAULT 11 clasyf_ │ │ │ │ + 2460: 003e3541 156 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_internal_check │ │ │ │ + 2461: 0041e829 98 FUNC GLOBAL DEFAULT 11 FLA_Her │ │ │ │ + 2462: 006436a1 184 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots │ │ │ │ + 2463: 00693964 4 OBJECT GLOBAL DEFAULT 20 flash_chol_bsize │ │ │ │ + 2464: 00693938 4 OBJECT GLOBAL DEFAULT 20 flash_apqutinc_var1_bsize │ │ │ │ + 2465: 0030a0b1 608 FUNC GLOBAL DEFAULT 11 zhpgv_ │ │ │ │ + 2466: 0040add1 166 FUNC GLOBAL DEFAULT 11 FLA_Pythag2_ops │ │ │ │ + 2467: 003d1101 320 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsm │ │ │ │ + 2468: 003cf21d 112 FUNC GLOBAL DEFAULT 11 bl1_zfree_saved_contigmr │ │ │ │ + 2469: 0019ae99 3696 FUNC GLOBAL DEFAULT 11 dlahqr_ │ │ │ │ + 2470: 003d239d 86 FUNC GLOBAL DEFAULT 11 bl1_csetdiag │ │ │ │ + 2471: 003d8199 132 FUNC GLOBAL DEFAULT 11 FLA_Random_symm_matrix_check │ │ │ │ + 2472: 003f8ee5 70 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_2x1 │ │ │ │ + 2473: 00693864 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_cntl │ │ │ │ + 2474: 003f8e81 98 FUNC GLOBAL DEFAULT 11 FLA_Check_attempted_repart_2x2 │ │ │ │ + 2475: 0006aee9 316 FUNC GLOBAL DEFAULT 11 ssygs2_ │ │ │ │ + 2476: 003f79fd 58 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_object_datatype │ │ │ │ + 2477: 00429ecd 840 FUNC GLOBAL DEFAULT 11 FLA_Axpy_internal │ │ │ │ + 2478: 003bb799 212 FUNC GLOBAL DEFAULT 11 bl1_dscalmr │ │ │ │ + 2479: 00693848 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_var5_bsize_in │ │ │ │ + 2480: 003d1449 334 FUNC GLOBAL DEFAULT 11 bl1_cmaxabsv │ │ │ │ + 2481: 003f8f95 190 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_strides │ │ │ │ + 2482: 0024f929 6168 FUNC GLOBAL DEFAULT 11 slaed4_ │ │ │ │ + 2483: 00427e5d 128 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_task │ │ │ │ + 2484: 00080e99 308 FUNC GLOBAL DEFAULT 11 sgebrd_check │ │ │ │ + 2485: 003f2e09 216 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer │ │ │ │ + 2486: 001b7c99 392 FUNC GLOBAL DEFAULT 11 dlasdt_ │ │ │ │ + 2487: 003dab11 56 FUNC GLOBAL DEFAULT 11 FLA_Scalr_internal_check │ │ │ │ + 2488: 003ae9b9 28 FUNC GLOBAL DEFAULT 11 h_sign │ │ │ │ + 2489: 0034ffa9 304 FUNC GLOBAL DEFAULT 11 zpbsv_ │ │ │ │ + 2490: 0035f94d 560 FUNC GLOBAL DEFAULT 11 zpttrf_ │ │ │ │ + 2491: 0023a59d 1520 FUNC GLOBAL DEFAULT 11 sla_porcond_ │ │ │ │ + 2492: 003cd8b1 10 FUNC GLOBAL DEFAULT 11 bl1_zallocm │ │ │ │ + 2493: 002d0ae1 920 FUNC GLOBAL DEFAULT 11 zgebak_ │ │ │ │ + 2494: 00572281 1524 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_blk_var1 │ │ │ │ + 2495: 00571efd 900 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_blk_var2 │ │ │ │ + 2496: 001d8e91 1372 FUNC GLOBAL DEFAULT 11 dsgesv_ │ │ │ │ + 2497: 003cd8e5 6 FUNC GLOBAL DEFAULT 11 bl1_zallocv │ │ │ │ + 2498: 000a17a9 1304 FUNC GLOBAL DEFAULT 11 cgeqrt3_ │ │ │ │ + 2499: 0025b595 292 FUNC GLOBAL DEFAULT 11 slapy2_ │ │ │ │ + 2500: 00118a1d 1944 FUNC GLOBAL DEFAULT 11 cposvx_ │ │ │ │ + 2501: 003ebb1d 276 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_cntl_init │ │ │ │ 2502: 0019caa1 1340 FUNC GLOBAL DEFAULT 11 dlansb_ │ │ │ │ - 2503: 0040a269 480 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opc │ │ │ │ - 2504: 00631919 1888 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_internal │ │ │ │ - 2505: 0040a0c9 416 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opd │ │ │ │ - 2506: 00554fdd 880 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_unb_var1 │ │ │ │ - 2507: 003ed771 204 FUNC GLOBAL DEFAULT 11 FLASH_Sylv_cntl_init │ │ │ │ - 2508: 00555ab9 1472 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_unb_var2 │ │ │ │ - 2509: 0025463d 1608 FUNC GLOBAL DEFAULT 11 slahr2_ │ │ │ │ - 2510: 001268c9 2440 FUNC GLOBAL DEFAULT 11 csymv_ │ │ │ │ - 2511: 003ad241 40 FUNC GLOBAL DEFAULT 11 d_dim │ │ │ │ - 2512: 002257d9 700 FUNC GLOBAL DEFAULT 11 sgesc2_ │ │ │ │ - 2513: 0033789d 3256 FUNC GLOBAL DEFAULT 11 zlaqr0_ │ │ │ │ - 2514: 0069372c 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_mm │ │ │ │ - 2515: 00637b41 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var3b │ │ │ │ - 2516: 003cde45 50 FUNC GLOBAL DEFAULT 11 bl1_c1h │ │ │ │ - 2517: 003ebe29 168 FUNC GLOBAL DEFAULT 11 FLA_Lyap_cntl_init │ │ │ │ - 2518: 003e266d 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_internal_check │ │ │ │ - 2519: 00576a11 1344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_extract_diagonals │ │ │ │ - 2520: 003e778d 268 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_check │ │ │ │ - 2521: 00538519 292 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var1 │ │ │ │ - 2522: 0010f5dd 6180 FUNC GLOBAL DEFAULT 11 clatrs_ │ │ │ │ - 2523: 00538f4d 344 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var2 │ │ │ │ - 2524: 0011d9bd 1952 FUNC GLOBAL DEFAULT 11 cptts2_ │ │ │ │ - 2525: 00537f95 244 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var3 │ │ │ │ - 2526: 002480bd 702 FUNC GLOBAL DEFAULT 11 slaed5_ │ │ │ │ - 2527: 00409f29 416 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_ops │ │ │ │ - 2528: 004ce301 1596 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var1 │ │ │ │ - 2529: 003c7b31 156 FUNC GLOBAL DEFAULT 11 bl1_ssymm_blas │ │ │ │ - 2530: 004cec05 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var2 │ │ │ │ - 2531: 003a51e9 1304 FUNC GLOBAL DEFAULT 11 dorgqr_fla │ │ │ │ - 2532: 004cf23d 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var3 │ │ │ │ - 2533: 004cf875 1608 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var4 │ │ │ │ - 2534: 0056f489 876 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var1 │ │ │ │ - 2535: 0056f7f5 1028 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var2 │ │ │ │ - 2536: 004cfebd 1604 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var5 │ │ │ │ - 2537: 0029548d 1680 FUNC GLOBAL DEFAULT 11 ssbgvx_ │ │ │ │ - 2538: 0063a08d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var6b │ │ │ │ - 2539: 004d0501 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var6 │ │ │ │ - 2540: 0056fbf9 896 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var3 │ │ │ │ - 2541: 004d0b31 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var7 │ │ │ │ - 2542: 002d2eb9 1936 FUNC GLOBAL DEFAULT 11 zgebal_ │ │ │ │ - 2543: 006939c0 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_cntl │ │ │ │ - 2544: 004d1425 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var8 │ │ │ │ + 2503: 0040a649 480 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opc │ │ │ │ + 2504: 00631901 1888 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_internal │ │ │ │ + 2505: 0040a4a9 416 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opd │ │ │ │ + 2506: 00554f41 880 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_unb_var1 │ │ │ │ + 2507: 003ed779 204 FUNC GLOBAL DEFAULT 11 FLASH_Sylv_cntl_init │ │ │ │ + 2508: 0055532d 1472 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_unb_var2 │ │ │ │ + 2509: 002534d5 1608 FUNC GLOBAL DEFAULT 11 slahr2_ │ │ │ │ + 2510: 001268c1 2440 FUNC GLOBAL DEFAULT 11 csymv_ │ │ │ │ + 2511: 003ad1c1 40 FUNC GLOBAL DEFAULT 11 d_dim │ │ │ │ + 2512: 002252ad 700 FUNC GLOBAL DEFAULT 11 sgesc2_ │ │ │ │ + 2513: 00339415 3256 FUNC GLOBAL DEFAULT 11 zlaqr0_ │ │ │ │ + 2514: 00693720 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_mm │ │ │ │ + 2515: 00637b29 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var3b │ │ │ │ + 2516: 003cdc6d 50 FUNC GLOBAL DEFAULT 11 bl1_c1h │ │ │ │ + 2517: 003ebe31 168 FUNC GLOBAL DEFAULT 11 FLA_Lyap_cntl_init │ │ │ │ + 2518: 003e21d9 56 FUNC GLOBAL DEFAULT 11 FLA_Chol_internal_check │ │ │ │ + 2519: 00575ef5 1344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_extract_diagonals │ │ │ │ + 2520: 003e7565 268 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_check │ │ │ │ + 2521: 00537c79 292 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var1 │ │ │ │ + 2522: 0010ffe5 6180 FUNC GLOBAL DEFAULT 11 clatrs_ │ │ │ │ + 2523: 00538e45 344 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var2 │ │ │ │ + 2524: 0011d9b5 1952 FUNC GLOBAL DEFAULT 11 cptts2_ │ │ │ │ + 2525: 00538825 244 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opz_var3 │ │ │ │ + 2526: 00249a9d 702 FUNC GLOBAL DEFAULT 11 slaed5_ │ │ │ │ + 2527: 0040a309 416 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_ops │ │ │ │ + 2528: 004ce2e5 1596 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var1 │ │ │ │ + 2529: 003c8d71 156 FUNC GLOBAL DEFAULT 11 bl1_ssymm_blas │ │ │ │ + 2530: 004cebe9 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var2 │ │ │ │ + 2531: 003a51ed 1304 FUNC GLOBAL DEFAULT 11 dorgqr_fla │ │ │ │ + 2532: 004cf221 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var3 │ │ │ │ + 2533: 004cf859 1608 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var4 │ │ │ │ + 2534: 0056f46d 876 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var1 │ │ │ │ + 2535: 0056f7d9 1028 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var2 │ │ │ │ + 2536: 004cfea1 1604 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var5 │ │ │ │ + 2537: 0029546d 1680 FUNC GLOBAL DEFAULT 11 ssbgvx_ │ │ │ │ + 2538: 0063a075 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var6b │ │ │ │ + 2539: 004d04e5 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var6 │ │ │ │ + 2540: 0056fbdd 896 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_var3 │ │ │ │ + 2541: 004d0b15 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var7 │ │ │ │ + 2542: 002d4d21 1936 FUNC GLOBAL DEFAULT 11 zgebal_ │ │ │ │ + 2543: 006939bc 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_cntl │ │ │ │ + 2544: 004d1145 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var8 │ │ │ │ 2545: 0008567d 244 FUNC GLOBAL DEFAULT 11 ssygs2_check │ │ │ │ - 2546: 0040a449 484 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opz │ │ │ │ - 2547: 003cce59 84 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_trans │ │ │ │ - 2548: 004d1161 708 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var9 │ │ │ │ - 2549: 003c0dc5 200 FUNC GLOBAL DEFAULT 11 bl1_zsyr_blas │ │ │ │ - 2550: 003ecdb5 68 FUNC GLOBAL DEFAULT 11 FLASH_CAQR2_UT_cntl_finalize │ │ │ │ - 2551: 003e8f01 120 FUNC GLOBAL DEFAULT 11 FLASH_Copy_cntl_init │ │ │ │ - 2552: 004db799 1612 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var1 │ │ │ │ - 2553: 004dbde5 1604 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var2 │ │ │ │ - 2554: 0054b7bd 2224 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_unb_var1 │ │ │ │ - 2555: 0025bfbd 246 FUNC GLOBAL DEFAULT 11 slapy3_ │ │ │ │ - 2556: 000f8639 1216 FUNC GLOBAL DEFAULT 11 clarfgp_ │ │ │ │ - 2557: 004dc429 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var3 │ │ │ │ - 2558: 004dca59 1596 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var4 │ │ │ │ - 2559: 004dd6c5 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var5 │ │ │ │ - 2560: 00197a11 206 FUNC GLOBAL DEFAULT 11 dlamrg_ │ │ │ │ - 2561: 002558c9 3180 FUNC GLOBAL DEFAULT 11 slaln2_ │ │ │ │ - 2562: 00693500 4 OBJECT GLOBAL DEFAULT 20 flash_copy_bsize │ │ │ │ - 2563: 004dd095 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var6 │ │ │ │ - 2564: 003500f9 1148 FUNC GLOBAL DEFAULT 11 zpbstf_ │ │ │ │ - 2565: 004ddcfd 1588 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var7 │ │ │ │ - 2566: 0036b1f9 2384 FUNC GLOBAL DEFAULT 11 zsymv_ │ │ │ │ - 2567: 004de5f5 1608 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var8 │ │ │ │ - 2568: 004de331 708 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var9 │ │ │ │ - 2569: 003b5bc9 112 FUNC GLOBAL DEFAULT 11 fmt_bg │ │ │ │ - 2570: 0037ecc5 560 FUNC GLOBAL DEFAULT 11 ztptrs_ │ │ │ │ - 2571: 003f7d71 14 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_error_level │ │ │ │ - 2572: 006934b0 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_cntl_unb │ │ │ │ - 2573: 0007d27d 3792 FUNC GLOBAL DEFAULT 11 dgesdd_check │ │ │ │ - 2574: 00336e79 1836 FUNC GLOBAL DEFAULT 11 zlaqps_ │ │ │ │ - 2575: 00336a31 1096 FUNC GLOBAL DEFAULT 11 zlaqr1_ │ │ │ │ - 2576: 00404059 936 FUNC GLOBAL DEFAULT 11 FLA_Scale_diag │ │ │ │ - 2577: 000eea49 5360 FUNC GLOBAL DEFAULT 11 clalsd_ │ │ │ │ - 2578: 001d5f11 1712 FUNC GLOBAL DEFAULT 11 dptrfs_ │ │ │ │ - 2579: 003ed295 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_cntl_finalize │ │ │ │ - 2580: 005fa17d 2736 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var1 │ │ │ │ - 2581: 003f7aed 84 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_elemtype │ │ │ │ - 2582: 005ff9c1 3048 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var2 │ │ │ │ - 2583: 006005a9 3108 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var3 │ │ │ │ - 2584: 00419419 92 FUNC GLOBAL DEFAULT 11 FLA_Dot │ │ │ │ - 2585: 00601dd9 3188 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var4 │ │ │ │ - 2586: 003e0769 388 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_internal_check │ │ │ │ - 2587: 006011cd 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var5 │ │ │ │ - 2588: 0054e895 880 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_unb_var1 │ │ │ │ + 2546: 0040a829 484 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_opz │ │ │ │ + 2547: 003cc835 84 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_trans │ │ │ │ + 2548: 004d177d 708 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_blk_var9 │ │ │ │ + 2549: 003c0dd5 200 FUNC GLOBAL DEFAULT 11 bl1_zsyr_blas │ │ │ │ + 2550: 003ecdbd 68 FUNC GLOBAL DEFAULT 11 FLASH_CAQR2_UT_cntl_finalize │ │ │ │ + 2551: 003e8eb9 120 FUNC GLOBAL DEFAULT 11 FLASH_Copy_cntl_init │ │ │ │ + 2552: 004db77d 1612 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var1 │ │ │ │ + 2553: 004dc3f9 1604 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var2 │ │ │ │ + 2554: 0054ab1d 2224 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_unb_var1 │ │ │ │ + 2555: 0025b6b9 246 FUNC GLOBAL DEFAULT 11 slapy3_ │ │ │ │ + 2556: 000f8631 1216 FUNC GLOBAL DEFAULT 11 clarfgp_ │ │ │ │ + 2557: 004dbdc9 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var3 │ │ │ │ + 2558: 004dca3d 1596 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var4 │ │ │ │ + 2559: 004dd079 1592 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var5 │ │ │ │ + 2560: 00196855 206 FUNC GLOBAL DEFAULT 11 dlamrg_ │ │ │ │ + 2561: 00256929 3180 FUNC GLOBAL DEFAULT 11 slaln2_ │ │ │ │ + 2562: 00693504 4 OBJECT GLOBAL DEFAULT 20 flash_copy_bsize │ │ │ │ + 2563: 004dd6b1 1584 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var6 │ │ │ │ + 2564: 003500d9 1148 FUNC GLOBAL DEFAULT 11 zpbstf_ │ │ │ │ + 2565: 004ddce1 1588 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var7 │ │ │ │ + 2566: 0036a6e9 2384 FUNC GLOBAL DEFAULT 11 zsymv_ │ │ │ │ + 2567: 004de845 1608 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var8 │ │ │ │ + 2568: 004de581 708 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_blk_var9 │ │ │ │ + 2569: 003b58c9 112 FUNC GLOBAL DEFAULT 11 fmt_bg │ │ │ │ + 2570: 0038096d 560 FUNC GLOBAL DEFAULT 11 ztptrs_ │ │ │ │ + 2571: 003f8e41 14 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_error_level │ │ │ │ + 2572: 006934b8 4 OBJECT GLOBAL DEFAULT 20 fla_tpose_cntl_unb │ │ │ │ + 2573: 0007d0f9 3792 FUNC GLOBAL DEFAULT 11 dgesdd_check │ │ │ │ + 2574: 00336e61 1836 FUNC GLOBAL DEFAULT 11 zlaqps_ │ │ │ │ + 2575: 00336a19 1096 FUNC GLOBAL DEFAULT 11 zlaqr1_ │ │ │ │ + 2576: 00404065 936 FUNC GLOBAL DEFAULT 11 FLA_Scale_diag │ │ │ │ + 2577: 000eea41 5360 FUNC GLOBAL DEFAULT 11 clalsd_ │ │ │ │ + 2578: 001d5f19 1712 FUNC GLOBAL DEFAULT 11 dptrfs_ │ │ │ │ + 2579: 003ed29d 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_cntl_finalize │ │ │ │ + 2580: 005fada1 2736 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var1 │ │ │ │ + 2581: 003f8bbd 84 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_elemtype │ │ │ │ + 2582: 005ff9a9 3048 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var2 │ │ │ │ + 2583: 00600591 3108 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var3 │ │ │ │ + 2584: 00419421 92 FUNC GLOBAL DEFAULT 11 FLA_Dot │ │ │ │ + 2585: 006011b5 3188 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var4 │ │ │ │ + 2586: 003e0771 388 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_internal_check │ │ │ │ + 2587: 00601e29 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var5 │ │ │ │ + 2588: 0054ec4d 880 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_unb_var1 │ │ │ │ 2589: 0022b6a1 652 FUNC GLOBAL DEFAULT 11 sggrqf_ │ │ │ │ - 2590: 001be03d 704 FUNC GLOBAL DEFAULT 11 dlaswp_ │ │ │ │ - 2591: 003b1359 38 FUNC GLOBAL DEFAULT 11 bl1_dasum │ │ │ │ - 2592: 00602a4d 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var6 │ │ │ │ - 2593: 0025ab0d 260 FUNC GLOBAL DEFAULT 11 slapll_ │ │ │ │ - 2594: 006037d1 3440 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var7 │ │ │ │ - 2595: 0024c031 2204 FUNC GLOBAL DEFAULT 11 slaed6_ │ │ │ │ - 2596: 0054f0b1 1480 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_unb_var2 │ │ │ │ - 2597: 00604541 3372 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var8 │ │ │ │ - 2598: 0060526d 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var9 │ │ │ │ - 2599: 00577bd1 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var2 │ │ │ │ - 2600: 00578745 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var3 │ │ │ │ - 2601: 003d71b1 228 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_check │ │ │ │ - 2602: 00579e6d 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var4 │ │ │ │ - 2603: 00599ba9 1104 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl │ │ │ │ - 2604: 00424db1 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_task │ │ │ │ - 2605: 00693830 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl_leaf │ │ │ │ - 2606: 001de111 2036 FUNC GLOBAL DEFAULT 11 dsptri_ │ │ │ │ + 2590: 001bc155 704 FUNC GLOBAL DEFAULT 11 dlaswp_ │ │ │ │ + 2591: 003b0d55 38 FUNC GLOBAL DEFAULT 11 bl1_dasum │ │ │ │ + 2592: 00602a35 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var6 │ │ │ │ + 2593: 0025b0f5 260 FUNC GLOBAL DEFAULT 11 slapll_ │ │ │ │ + 2594: 006037b9 3440 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var7 │ │ │ │ + 2595: 0024c025 2204 FUNC GLOBAL DEFAULT 11 slaed6_ │ │ │ │ + 2596: 0054efbd 1480 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_unb_var2 │ │ │ │ + 2597: 00604529 3372 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var8 │ │ │ │ + 2598: 006061dd 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_var9 │ │ │ │ + 2599: 00578291 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var2 │ │ │ │ + 2600: 00578725 1172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var3 │ │ │ │ + 2601: 003d71b9 228 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_check │ │ │ │ + 2602: 0057a2e1 3088 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_blf_var4 │ │ │ │ + 2603: 0059c371 1104 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl │ │ │ │ + 2604: 00424db9 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_task │ │ │ │ + 2605: 00693838 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl_leaf │ │ │ │ + 2606: 001de119 2036 FUNC GLOBAL DEFAULT 11 dsptri_ │ │ │ │ 2607: 00076f99 184 FUNC GLOBAL DEFAULT 11 cgehd2_check │ │ │ │ - 2608: 00690a94 4 OBJECT GLOBAL DEFAULT 20 f__formatted │ │ │ │ - 2609: 003e4c61 144 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau_check │ │ │ │ - 2610: 0069357c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var5_bsize │ │ │ │ - 2611: 0069206c 4 OBJECT GLOBAL DEFAULT 20 l_getc │ │ │ │ - 2612: 00690acc 4 OBJECT GLOBAL DEFAULT 20 f__svic │ │ │ │ - 2613: 0069382c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_var5_bsize │ │ │ │ - 2614: 001df169 1956 FUNC GLOBAL DEFAULT 11 dstedc_ │ │ │ │ - 2615: 0059c7e1 1104 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu │ │ │ │ + 2608: 00690a9c 4 OBJECT GLOBAL DEFAULT 20 f__formatted │ │ │ │ + 2609: 003e4c69 144 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau_check │ │ │ │ + 2610: 00693584 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var5_bsize │ │ │ │ + 2611: 00692174 4 OBJECT GLOBAL DEFAULT 20 l_getc │ │ │ │ + 2612: 00690ad4 4 OBJECT GLOBAL DEFAULT 20 f__svic │ │ │ │ + 2613: 00693834 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_var5_bsize │ │ │ │ + 2614: 001dfbb1 1956 FUNC GLOBAL DEFAULT 11 dstedc_ │ │ │ │ + 2615: 0059c7c1 1104 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu │ │ │ │ 2616: 000c1a41 2748 FUNC GLOBAL DEFAULT 11 chetri_ │ │ │ │ - 2617: 000b3221 872 FUNC GLOBAL DEFAULT 11 cheev_ │ │ │ │ - 2618: 0029e311 2492 FUNC GLOBAL DEFAULT 11 ssterf_ │ │ │ │ - 2619: 0040a62d 962 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT │ │ │ │ - 2620: 003b6101 406 FUNC GLOBAL DEFAULT 11 bl1_zaxpymrt │ │ │ │ - 2621: 000f618d 340 FUNC GLOBAL DEFAULT 11 claqsy_ │ │ │ │ - 2622: 003c0aad 164 FUNC GLOBAL DEFAULT 11 bl1_ssyr │ │ │ │ - 2623: 003bbedd 276 FUNC GLOBAL DEFAULT 11 bl1_ccopymr │ │ │ │ + 2617: 000b414d 872 FUNC GLOBAL DEFAULT 11 cheev_ │ │ │ │ + 2618: 0029e0cd 2492 FUNC GLOBAL DEFAULT 11 ssterf_ │ │ │ │ + 2619: 0040aa0d 962 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT │ │ │ │ + 2620: 003b6a81 406 FUNC GLOBAL DEFAULT 11 bl1_zaxpymrt │ │ │ │ + 2621: 000f6185 340 FUNC GLOBAL DEFAULT 11 claqsy_ │ │ │ │ + 2622: 003c0abd 164 FUNC GLOBAL DEFAULT 11 bl1_ssyr │ │ │ │ + 2623: 003bbeed 276 FUNC GLOBAL DEFAULT 11 bl1_ccopymr │ │ │ │ 2624: 000b7e01 5664 FUNC GLOBAL DEFAULT 11 chbtrd_ │ │ │ │ - 2625: 004022c5 764 FUNC GLOBAL DEFAULT 11 FLA_Mult_add │ │ │ │ - 2626: 002b3759 760 FUNC GLOBAL DEFAULT 11 stpcon_ │ │ │ │ - 2627: 003ba445 282 FUNC GLOBAL DEFAULT 11 bl1_ccopymt │ │ │ │ + 2625: 004022d5 764 FUNC GLOBAL DEFAULT 11 FLA_Mult_add │ │ │ │ + 2626: 002b3735 760 FUNC GLOBAL DEFAULT 11 stpcon_ │ │ │ │ + 2627: 003b9f45 282 FUNC GLOBAL DEFAULT 11 bl1_ccopymt │ │ │ │ 2628: 000d0815 8800 FUNC GLOBAL DEFAULT 11 chgeqz_ │ │ │ │ - 2629: 00550319 1704 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_blk_var1 │ │ │ │ - 2630: 002650c9 1688 FUNC GLOBAL DEFAULT 11 slarft_ │ │ │ │ - 2631: 005500e5 564 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_blk_var2 │ │ │ │ - 2632: 003e9205 96 FUNC GLOBAL DEFAULT 11 FLASH_Scal_cntl_finalize │ │ │ │ - 2633: 003fa9ad 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_col_stride │ │ │ │ - 2634: 00390819 3824 FUNC GLOBAL DEFAULT 11 zuncsd_ │ │ │ │ - 2635: 00338555 3440 FUNC GLOBAL DEFAULT 11 zlaqr2_ │ │ │ │ - 2636: 0023adcd 62 FUNC GLOBAL DEFAULT 11 sla_wwaddw_ │ │ │ │ - 2637: 0026c5cd 424 FUNC GLOBAL DEFAULT 11 slaruv_ │ │ │ │ - 2638: 003aea61 56 FUNC GLOBAL DEFAULT 11 z_sin │ │ │ │ - 2639: 006938f4 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl │ │ │ │ - 2640: 003cf2e5 112 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigmr │ │ │ │ - 2641: 00201a29 1868 FUNC GLOBAL DEFAULT 11 dtrsen_ │ │ │ │ - 2642: 003459f9 1652 FUNC GLOBAL DEFAULT 11 zlatdf_ │ │ │ │ - 2643: 00693730 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_op │ │ │ │ - 2644: 003e30ed 288 FUNC GLOBAL DEFAULT 11 FLA_Hevdd_check │ │ │ │ - 2645: 005396b1 280 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv │ │ │ │ - 2646: 0031a2c1 1564 FUNC GLOBAL DEFAULT 11 zla_syrcond_x_ │ │ │ │ - 2647: 003eca0d 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_cntl_finalize │ │ │ │ - 2648: 003fd4a9 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_data_affinity │ │ │ │ - 2649: 00248d7d 964 FUNC GLOBAL DEFAULT 11 slaed7_ │ │ │ │ - 2650: 00631229 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opc_var1 │ │ │ │ - 2651: 00165e85 1348 FUNC GLOBAL DEFAULT 11 dgeqlf_ │ │ │ │ - 2652: 003d796d 168 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_check │ │ │ │ - 2653: 003abae9 1408 FUNC GLOBAL DEFAULT 11 zhetrd_fla │ │ │ │ - 2654: 000f3415 464 FUNC GLOBAL DEFAULT 11 claqhp_ │ │ │ │ - 2655: 003ae4c5 8 FUNC GLOBAL DEFAULT 11 d_lg10 │ │ │ │ + 2629: 005502f9 1704 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_blk_var1 │ │ │ │ + 2630: 00265229 1688 FUNC GLOBAL DEFAULT 11 slarft_ │ │ │ │ + 2631: 005500c5 564 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_blk_var2 │ │ │ │ + 2632: 003e9365 96 FUNC GLOBAL DEFAULT 11 FLASH_Scal_cntl_finalize │ │ │ │ + 2633: 003fa9b9 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_col_stride │ │ │ │ + 2634: 0038dda1 3824 FUNC GLOBAL DEFAULT 11 zuncsd_ │ │ │ │ + 2635: 0033772d 3440 FUNC GLOBAL DEFAULT 11 zlaqr2_ │ │ │ │ + 2636: 0023ec51 62 FUNC GLOBAL DEFAULT 11 sla_wwaddw_ │ │ │ │ + 2637: 0026c3b1 424 FUNC GLOBAL DEFAULT 11 slaruv_ │ │ │ │ + 2638: 003aea71 56 FUNC GLOBAL DEFAULT 11 z_sin │ │ │ │ + 2639: 00693910 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl │ │ │ │ + 2640: 003cf13d 112 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigmr │ │ │ │ + 2641: 00203e8d 1868 FUNC GLOBAL DEFAULT 11 dtrsen_ │ │ │ │ + 2642: 00346919 1652 FUNC GLOBAL DEFAULT 11 zlatdf_ │ │ │ │ + 2643: 00693724 4 OBJECT GLOBAL DEFAULT 20 flash_herk_cntl_op │ │ │ │ + 2644: 003e30f5 288 FUNC GLOBAL DEFAULT 11 FLA_Hevdd_check │ │ │ │ + 2645: 005399b1 280 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv │ │ │ │ + 2646: 0031a2a1 1564 FUNC GLOBAL DEFAULT 11 zla_syrcond_x_ │ │ │ │ + 2647: 003ec87d 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_cntl_finalize │ │ │ │ + 2648: 003fd7e1 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_data_affinity │ │ │ │ + 2649: 0024b49d 964 FUNC GLOBAL DEFAULT 11 slaed7_ │ │ │ │ + 2650: 00631211 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opc_var1 │ │ │ │ + 2651: 00165c7d 1348 FUNC GLOBAL DEFAULT 11 dgeqlf_ │ │ │ │ + 2652: 003d7975 168 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_check │ │ │ │ + 2653: 003ac0e1 1408 FUNC GLOBAL DEFAULT 11 zhetrd_fla │ │ │ │ + 2654: 000f305d 464 FUNC GLOBAL DEFAULT 11 claqhp_ │ │ │ │ + 2655: 003ae469 8 FUNC GLOBAL DEFAULT 11 d_lg10 │ │ │ │ 2656: 001693a1 556 FUNC GLOBAL DEFAULT 11 dgetrs_ │ │ │ │ - 2657: 00429795 140 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_task │ │ │ │ - 2658: 003f79b1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_real_trans │ │ │ │ - 2659: 003e7439 292 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_solve_check │ │ │ │ - 2660: 006938ac 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_var3_bsize │ │ │ │ - 2661: 003954c1 1032 FUNC GLOBAL DEFAULT 11 zunmr2_ │ │ │ │ - 2662: 00674bbd 240 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_create_workspace │ │ │ │ - 2663: 002f60b5 892 FUNC GLOBAL DEFAULT 11 zheev_ │ │ │ │ + 2657: 00429891 140 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_task │ │ │ │ + 2658: 003f8a81 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_real_trans │ │ │ │ + 2659: 003e7441 292 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_solve_check │ │ │ │ + 2660: 006938a4 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_var3_bsize │ │ │ │ + 2661: 00395b51 1032 FUNC GLOBAL DEFAULT 11 zunmr2_ │ │ │ │ + 2662: 006757dd 240 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_create_workspace │ │ │ │ + 2663: 002f608d 892 FUNC GLOBAL DEFAULT 11 zheev_ │ │ │ │ 2664: 006937a8 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_bp │ │ │ │ - 2665: 003dc8e1 512 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx_check │ │ │ │ - 2666: 0042e2c1 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr │ │ │ │ - 2667: 0007cb3d 172 FUNC GLOBAL DEFAULT 11 dgeqr2_check │ │ │ │ - 2668: 00431851 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt │ │ │ │ - 2669: 003b4041 340 FUNC GLOBAL DEFAULT 11 rd_ned │ │ │ │ - 2670: 0033b599 612 FUNC GLOBAL DEFAULT 11 zlarfg_ │ │ │ │ - 2671: 003eac7d 96 FUNC GLOBAL DEFAULT 11 FLASH_Symm_cntl_finalize │ │ │ │ - 2672: 0042e3b9 544 FUNC GLOBAL DEFAULT 11 FLA_Copyr_internal │ │ │ │ - 2673: 003b8ee1 256 FUNC GLOBAL DEFAULT 11 bl1_csinvscalm │ │ │ │ + 2665: 003dc8e9 512 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx_check │ │ │ │ + 2666: 0042e149 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr │ │ │ │ + 2667: 0007cb41 172 FUNC GLOBAL DEFAULT 11 dgeqr2_check │ │ │ │ + 2668: 004309a1 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt │ │ │ │ + 2669: 003b29e9 340 FUNC GLOBAL DEFAULT 11 rd_ned │ │ │ │ + 2670: 0033b581 612 FUNC GLOBAL DEFAULT 11 zlarfg_ │ │ │ │ + 2671: 003eab51 96 FUNC GLOBAL DEFAULT 11 FLASH_Symm_cntl_finalize │ │ │ │ + 2672: 0042e3c1 544 FUNC GLOBAL DEFAULT 11 FLA_Copyr_internal │ │ │ │ + 2673: 003b8e19 256 FUNC GLOBAL DEFAULT 11 bl1_csinvscalm │ │ │ │ 2674: 0069379c 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_bsize │ │ │ │ - 2675: 000fbe45 304 FUNC GLOBAL DEFAULT 11 clartv_ │ │ │ │ - 2676: 00495bc5 748 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var10 │ │ │ │ - 2677: 003f7225 14 FUNC GLOBAL DEFAULT 11 FLA_Check_null_pointer │ │ │ │ - 2678: 003d60c9 408 FUNC GLOBAL DEFAULT 11 FLA_Apply_GTG_check │ │ │ │ - 2679: 00426721 76 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_ext │ │ │ │ - 2680: 003eba59 120 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_cntl_init │ │ │ │ - 2681: 003eedf1 308 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_flat_to_hier │ │ │ │ - 2682: 0055e2d1 336 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opd_var1 │ │ │ │ - 2683: 0049dd29 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var1 │ │ │ │ - 2684: 0055e0b5 532 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opd_var3 │ │ │ │ - 2685: 0049e18d 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var2 │ │ │ │ - 2686: 00339429 3612 FUNC GLOBAL DEFAULT 11 zlaqr3_ │ │ │ │ - 2687: 0049e5f9 1136 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var3 │ │ │ │ - 2688: 0037e6c1 1540 FUNC GLOBAL DEFAULT 11 ztpqrt2_ │ │ │ │ - 2689: 0049ec71 1128 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var4 │ │ │ │ - 2690: 0036a339 964 FUNC GLOBAL DEFAULT 11 zsyr_ │ │ │ │ - 2691: 003b8399 116 FUNC GLOBAL DEFAULT 11 bl1_csinvscalv │ │ │ │ - 2692: 0049ea69 520 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var5 │ │ │ │ - 2693: 00636445 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var6b │ │ │ │ - 2694: 0049f0d9 524 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var6 │ │ │ │ + 2675: 000fbe3d 304 FUNC GLOBAL DEFAULT 11 clartv_ │ │ │ │ + 2676: 00495ba9 748 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var10 │ │ │ │ + 2677: 003f82f5 14 FUNC GLOBAL DEFAULT 11 FLA_Check_null_pointer │ │ │ │ + 2678: 003d60d1 408 FUNC GLOBAL DEFAULT 11 FLA_Apply_GTG_check │ │ │ │ + 2679: 00426729 76 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_ext │ │ │ │ + 2680: 003eba61 120 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_cntl_init │ │ │ │ + 2681: 003ef0b1 308 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_flat_to_hier │ │ │ │ + 2682: 0055e09d 336 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opd_var1 │ │ │ │ + 2683: 0049dd0d 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var1 │ │ │ │ + 2684: 0055e445 532 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_opd_var3 │ │ │ │ + 2685: 0049e171 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var2 │ │ │ │ + 2686: 003384a1 3612 FUNC GLOBAL DEFAULT 11 zlaqr3_ │ │ │ │ + 2687: 0049e5dd 1136 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var3 │ │ │ │ + 2688: 00380369 1540 FUNC GLOBAL DEFAULT 11 ztpqrt2_ │ │ │ │ + 2689: 0049ec55 1128 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var4 │ │ │ │ + 2690: 0036a321 964 FUNC GLOBAL DEFAULT 11 zsyr_ │ │ │ │ + 2691: 003b83a9 116 FUNC GLOBAL DEFAULT 11 bl1_csinvscalv │ │ │ │ + 2692: 0049ea4d 520 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var5 │ │ │ │ + 2693: 00636005 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var6b │ │ │ │ + 2694: 0049f0bd 524 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_blk_var6 │ │ │ │ 2695: 0017dec9 120 FUNC GLOBAL DEFAULT 11 dlabad_ │ │ │ │ - 2696: 0007a489 192 FUNC GLOBAL DEFAULT 11 cung2r_check │ │ │ │ - 2697: 00631325 240 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opz_var1 │ │ │ │ - 2698: 004d1cc9 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var1 │ │ │ │ + 2696: 0007aa89 192 FUNC GLOBAL DEFAULT 11 cung2r_check │ │ │ │ + 2697: 0063130d 240 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opz_var1 │ │ │ │ + 2698: 004d225d 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var1 │ │ │ │ 2699: 00067971 164 FUNC GLOBAL DEFAULT 11 dgelsd_ │ │ │ │ - 2700: 003fd775 152 FUNC GLOBAL DEFAULT 11 FLASH_Task_alloc │ │ │ │ - 2701: 001ee639 2236 FUNC GLOBAL DEFAULT 11 dsytrs_rook_ │ │ │ │ - 2702: 004d225d 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var2 │ │ │ │ - 2703: 004d280d 1452 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var3 │ │ │ │ - 2704: 004a3209 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var1 │ │ │ │ - 2705: 004a3675 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var2 │ │ │ │ - 2706: 005703c1 708 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var1 │ │ │ │ - 2707: 004d2db9 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var4 │ │ │ │ - 2708: 0024d4dd 2200 FUNC GLOBAL DEFAULT 11 slaed8_ │ │ │ │ - 2709: 0024277d 1988 FUNC GLOBAL DEFAULT 11 slaebz_ │ │ │ │ - 2710: 00570bd9 932 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var2 │ │ │ │ - 2711: 004a3ad5 1144 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var3 │ │ │ │ - 2712: 004d3369 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var5 │ │ │ │ - 2713: 004d3919 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var6 │ │ │ │ - 2714: 004a3f4d 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var4 │ │ │ │ - 2715: 003aeeb9 200 FUNC GLOBAL DEFAULT 11 t_runc │ │ │ │ - 2716: 005714c1 760 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var3 │ │ │ │ - 2717: 004d3ec9 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var7 │ │ │ │ - 2718: 004a43b9 520 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var5 │ │ │ │ - 2719: 004a45c1 524 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var6 │ │ │ │ - 2720: 004d46e1 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var8 │ │ │ │ - 2721: 0063a455 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var9b │ │ │ │ - 2722: 004d4479 616 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var9 │ │ │ │ - 2723: 006935ac 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_bp_bb │ │ │ │ - 2724: 004deea9 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var1 │ │ │ │ - 2725: 00396dd1 1168 FUNC GLOBAL DEFAULT 11 zunmr3_ │ │ │ │ - 2726: 002abbf1 4532 FUNC GLOBAL DEFAULT 11 ssytri2x_ │ │ │ │ - 2727: 004df449 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var2 │ │ │ │ - 2728: 003e7fdd 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_herk_obj_create │ │ │ │ - 2729: 00075ec5 220 FUNC GLOBAL DEFAULT 11 dpotrf_ │ │ │ │ - 2730: 004df9e9 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var3 │ │ │ │ - 2731: 003ac069 484 FUNC GLOBAL DEFAULT 11 dlamch_ │ │ │ │ - 2732: 0039f5d9 1860 FUNC GLOBAL DEFAULT 11 dormlq_fla │ │ │ │ - 2733: 004dff8d 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var4 │ │ │ │ - 2734: 004e0521 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var5 │ │ │ │ - 2735: 004e0ab5 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var6 │ │ │ │ - 2736: 001371dd 3128 FUNC GLOBAL DEFAULT 11 ctgsen_ │ │ │ │ - 2737: 004e1059 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var7 │ │ │ │ - 2738: 004e1861 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var8 │ │ │ │ - 2739: 00194e71 1948 FUNC GLOBAL DEFAULT 11 dlagts_ │ │ │ │ - 2740: 004e15f9 616 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var9 │ │ │ │ - 2741: 00427729 216 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_task │ │ │ │ - 2742: 005563f1 260 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_opt1 │ │ │ │ - 2743: 00402e91 592 FUNC GLOBAL DEFAULT 11 FLA_Norm_frob │ │ │ │ + 2700: 003fdaad 152 FUNC GLOBAL DEFAULT 11 FLASH_Task_alloc │ │ │ │ + 2701: 001ee63d 2236 FUNC GLOBAL DEFAULT 11 dsytrs_rook_ │ │ │ │ + 2702: 004d1cad 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var2 │ │ │ │ + 2703: 004d27f1 1452 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var3 │ │ │ │ + 2704: 004a31ed 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var1 │ │ │ │ + 2705: 004a3ad1 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var2 │ │ │ │ + 2706: 005708f9 708 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var1 │ │ │ │ + 2707: 004d2d9d 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var4 │ │ │ │ + 2708: 0024d525 2200 FUNC GLOBAL DEFAULT 11 slaed8_ │ │ │ │ + 2709: 0024b861 1988 FUNC GLOBAL DEFAULT 11 slaebz_ │ │ │ │ + 2710: 00570bbd 932 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var2 │ │ │ │ + 2711: 004a3659 1144 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var3 │ │ │ │ + 2712: 004d334d 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var5 │ │ │ │ + 2713: 004d38fd 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var6 │ │ │ │ + 2714: 004a3f31 1132 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var4 │ │ │ │ + 2715: 003aeec5 200 FUNC GLOBAL DEFAULT 11 t_runc │ │ │ │ + 2716: 005714a1 760 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_var3 │ │ │ │ + 2717: 004d3ead 1456 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var7 │ │ │ │ + 2718: 004a439d 520 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var5 │ │ │ │ + 2719: 004a45a5 524 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_blk_var6 │ │ │ │ + 2720: 004d445d 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var8 │ │ │ │ + 2721: 0063a43d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blz_var9b │ │ │ │ + 2722: 004d49f1 616 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var9 │ │ │ │ + 2723: 006935b4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_bp_bb │ │ │ │ + 2724: 004df9c1 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var1 │ │ │ │ + 2725: 003966bd 1168 FUNC GLOBAL DEFAULT 11 zunmr3_ │ │ │ │ + 2726: 002ac651 4532 FUNC GLOBAL DEFAULT 11 ssytri2x_ │ │ │ │ + 2727: 004dee8d 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var2 │ │ │ │ + 2728: 003e7fe5 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_herk_obj_create │ │ │ │ + 2729: 00076019 220 FUNC GLOBAL DEFAULT 11 dpotrf_ │ │ │ │ + 2730: 004dff61 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var3 │ │ │ │ + 2731: 003aac01 484 FUNC GLOBAL DEFAULT 11 dlamch_ │ │ │ │ + 2732: 0039f365 1860 FUNC GLOBAL DEFAULT 11 dormlq_fla │ │ │ │ + 2733: 004df42d 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var4 │ │ │ │ + 2734: 004e0f45 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var5 │ │ │ │ + 2735: 004e14d9 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var6 │ │ │ │ + 2736: 00135909 3128 FUNC GLOBAL DEFAULT 11 ctgsen_ │ │ │ │ + 2737: 004e1a7d 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var7 │ │ │ │ + 2738: 004e0505 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var8 │ │ │ │ + 2739: 00194e79 1948 FUNC GLOBAL DEFAULT 11 dlagts_ │ │ │ │ + 2740: 004e0cdd 616 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var9 │ │ │ │ + 2741: 00427731 216 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_task │ │ │ │ + 2742: 005563d1 260 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_opt1 │ │ │ │ + 2743: 004025d1 592 FUNC GLOBAL DEFAULT 11 FLA_Norm_frob │ │ │ │ 2744: 00081d49 292 FUNC GLOBAL DEFAULT 11 sgeqrf_check │ │ │ │ - 2745: 0040b421 72 FUNC GLOBAL DEFAULT 11 fla_lsame │ │ │ │ - 2746: 001a5001 7640 FUNC GLOBAL DEFAULT 11 dlansf_ │ │ │ │ - 2747: 003b7ea9 208 FUNC GLOBAL DEFAULT 11 bl1_sfnorm │ │ │ │ - 2748: 003c8465 952 FUNC GLOBAL DEFAULT 11 bl1_csymm │ │ │ │ - 2749: 0056c629 116 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm │ │ │ │ - 2750: 0057193d 960 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_internal │ │ │ │ - 2751: 003c024d 136 FUNC GLOBAL DEFAULT 11 bl1_zhemv_blas │ │ │ │ - 2752: 00419ed5 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_task │ │ │ │ - 2753: 003ad0a9 8 FUNC GLOBAL DEFAULT 11 d_acos │ │ │ │ + 2745: 0040b429 72 FUNC GLOBAL DEFAULT 11 fla_lsame │ │ │ │ + 2746: 001a52d1 7640 FUNC GLOBAL DEFAULT 11 dlansf_ │ │ │ │ + 2747: 003b7f59 208 FUNC GLOBAL DEFAULT 11 bl1_sfnorm │ │ │ │ + 2748: 003c96a5 952 FUNC GLOBAL DEFAULT 11 bl1_csymm │ │ │ │ + 2749: 0056c8e9 116 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm │ │ │ │ + 2750: 0057181d 960 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_internal │ │ │ │ + 2751: 003beced 136 FUNC GLOBAL DEFAULT 11 bl1_zhemv_blas │ │ │ │ + 2752: 00419edd 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u_task │ │ │ │ + 2753: 003ad011 8 FUNC GLOBAL DEFAULT 11 d_acos │ │ │ │ 2754: 000db299 236 FUNC GLOBAL DEFAULT 11 claev2_ │ │ │ │ - 2755: 006939f8 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_cntl │ │ │ │ - 2756: 0033a245 3204 FUNC GLOBAL DEFAULT 11 zlaqr4_ │ │ │ │ - 2757: 00343c71 1620 FUNC GLOBAL DEFAULT 11 zlascl_ │ │ │ │ - 2758: 003b90e9 256 FUNC GLOBAL DEFAULT 11 bl1_zdinvscalm │ │ │ │ - 2759: 003c139d 128 FUNC GLOBAL DEFAULT 11 bl1_dsyr2_blas │ │ │ │ - 2760: 003d6845 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_geometric_dist_check │ │ │ │ - 2761: 003c07e1 176 FUNC GLOBAL DEFAULT 11 bl1_csymv │ │ │ │ - 2762: 003ad1f9 72 FUNC GLOBAL DEFAULT 11 z_div │ │ │ │ - 2763: 003fd505 16 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_parallel_time │ │ │ │ + 2755: 00693a00 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_cntl │ │ │ │ + 2756: 0033a0cd 3204 FUNC GLOBAL DEFAULT 11 zlaqr4_ │ │ │ │ + 2757: 00343c51 1620 FUNC GLOBAL DEFAULT 11 zlascl_ │ │ │ │ + 2758: 003b9021 256 FUNC GLOBAL DEFAULT 11 bl1_zdinvscalm │ │ │ │ + 2759: 003c16ed 128 FUNC GLOBAL DEFAULT 11 bl1_dsyr2_blas │ │ │ │ + 2760: 003d6739 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_geometric_dist_check │ │ │ │ + 2761: 003c07f1 176 FUNC GLOBAL DEFAULT 11 bl1_csymv │ │ │ │ + 2762: 003ae211 72 FUNC GLOBAL DEFAULT 11 z_div │ │ │ │ + 2763: 003fd83d 16 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_parallel_time │ │ │ │ 2764: 00088075 396 FUNC GLOBAL DEFAULT 11 zhetrd_check │ │ │ │ - 2765: 0024c8cd 1000 FUNC GLOBAL DEFAULT 11 slaed9_ │ │ │ │ - 2766: 003b8491 116 FUNC GLOBAL DEFAULT 11 bl1_zdinvscalv │ │ │ │ - 2767: 003e1779 196 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ - 2768: 003ae589 26 FUNC GLOBAL DEFAULT 11 i_mod │ │ │ │ - 2769: 003bfa85 336 FUNC GLOBAL DEFAULT 11 bl1_zger │ │ │ │ - 2770: 002c40f9 7948 FUNC GLOBAL DEFAULT 11 stprfb_ │ │ │ │ - 2771: 003faded 90 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_zero_dim │ │ │ │ - 2772: 003eb1d5 196 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_cntl_init │ │ │ │ - 2773: 00693798 4 OBJECT GLOBAL DEFAULT 20 fla_apq2ut_cntl_leaf │ │ │ │ - 2774: 00411ddd 1508 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext │ │ │ │ - 2775: 003cd8e9 12 FUNC GLOBAL DEFAULT 11 bl1_is_row_storage │ │ │ │ - 2776: 003d5459 152 FUNC GLOBAL DEFAULT 11 FLA_Obj_fshow_check │ │ │ │ - 2777: 003f75fd 14 FUNC GLOBAL DEFAULT 11 FLA_Check_close_result │ │ │ │ - 2778: 003b78e9 128 FUNC GLOBAL DEFAULT 11 bl1_sdots │ │ │ │ - 2779: 00425805 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_task │ │ │ │ - 2780: 003a0591 5956 FUNC GLOBAL DEFAULT 11 sorcsd2by1_ │ │ │ │ - 2781: 00427139 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_ext │ │ │ │ - 2782: 003e8569 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqut_obj_create │ │ │ │ - 2783: 003e08ed 460 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_check │ │ │ │ - 2784: 003d4fa5 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_size_check │ │ │ │ - 2785: 00194691 1992 FUNC GLOBAL DEFAULT 11 dlagv2_ │ │ │ │ - 2786: 00550ea1 1640 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_unb_var1 │ │ │ │ - 2787: 003e93bd 116 FUNC GLOBAL DEFAULT 11 FLASH_Trsv_cntl_init │ │ │ │ - 2788: 00096549 1320 FUNC GLOBAL DEFAULT 11 cgeequb_ │ │ │ │ - 2789: 0014ead1 740 FUNC GLOBAL DEFAULT 11 cunmhr_ │ │ │ │ - 2790: 002e01e9 1384 FUNC GLOBAL DEFAULT 11 zgeqp3_ │ │ │ │ - 2791: 003e9355 24 FUNC GLOBAL DEFAULT 11 FLA_Gemv_cntl_finalize │ │ │ │ - 2792: 000a288d 824 FUNC GLOBAL DEFAULT 11 cgetc2_ │ │ │ │ - 2793: 0009791d 908 FUNC GLOBAL DEFAULT 11 cgelqf_ │ │ │ │ - 2794: 0042d79d 660 FUNC GLOBAL DEFAULT 11 FLA_Copy_internal │ │ │ │ - 2795: 0063b2b1 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var1 │ │ │ │ - 2796: 003f39a9 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_acquire │ │ │ │ - 2797: 003aec3d 68 FUNC GLOBAL DEFAULT 11 c_sqrt │ │ │ │ - 2798: 00641b05 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var2 │ │ │ │ - 2799: 00407f11 1312 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2 │ │ │ │ - 2800: 003a8b4d 1344 FUNC GLOBAL DEFAULT 11 chetrd_fla │ │ │ │ - 2801: 003d2c11 86 FUNC GLOBAL DEFAULT 11 bl1_csshiftdiag │ │ │ │ - 2802: 006628dd 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var3 │ │ │ │ - 2803: 00346fb1 12992 FUNC GLOBAL DEFAULT 11 zlaqr5_ │ │ │ │ - 2804: 001a7b11 488 FUNC GLOBAL DEFAULT 11 dlargv_ │ │ │ │ - 2805: 0014894d 740 FUNC GLOBAL DEFAULT 11 cung2l_ │ │ │ │ - 2806: 0064cd01 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var6 │ │ │ │ - 2807: 003f82e9 180 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_complex_scalar │ │ │ │ - 2808: 0064025d 244 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT │ │ │ │ - 2809: 003b13a9 38 FUNC GLOBAL DEFAULT 11 bl1_zasum │ │ │ │ - 2810: 004318a1 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c │ │ │ │ - 2811: 002ea1e1 1508 FUNC GLOBAL DEFAULT 11 zgglse_ │ │ │ │ - 2812: 0016ba65 1296 FUNC GLOBAL DEFAULT 11 dggglm_ │ │ │ │ - 2813: 0065299d 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var9 │ │ │ │ - 2814: 002c3499 344 FUNC GLOBAL DEFAULT 11 strttp_ │ │ │ │ - 2815: 003be5c5 388 FUNC GLOBAL DEFAULT 11 bl1_zscopymrt │ │ │ │ - 2816: 003ce99d 52 FUNC GLOBAL DEFAULT 11 bl1_cfree_contigm │ │ │ │ - 2817: 001c0ce9 3576 FUNC GLOBAL DEFAULT 11 dlasy2_ │ │ │ │ + 2765: 0024cb21 1000 FUNC GLOBAL DEFAULT 11 slaed9_ │ │ │ │ + 2766: 003b84a1 116 FUNC GLOBAL DEFAULT 11 bl1_zdinvscalv │ │ │ │ + 2767: 003e1781 196 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ + 2768: 003ae599 26 FUNC GLOBAL DEFAULT 11 i_mod │ │ │ │ + 2769: 003bfc05 336 FUNC GLOBAL DEFAULT 11 bl1_zger │ │ │ │ + 2770: 002c3f7d 7948 FUNC GLOBAL DEFAULT 11 stprfb_ │ │ │ │ + 2771: 003fadf9 90 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_zero_dim │ │ │ │ + 2772: 003eb125 196 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_cntl_init │ │ │ │ + 2773: 006937b4 4 OBJECT GLOBAL DEFAULT 20 fla_apq2ut_cntl_leaf │ │ │ │ + 2774: 00411f79 1508 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext │ │ │ │ + 2775: 003cd9a1 12 FUNC GLOBAL DEFAULT 11 bl1_is_row_storage │ │ │ │ + 2776: 003d5461 152 FUNC GLOBAL DEFAULT 11 FLA_Obj_fshow_check │ │ │ │ + 2777: 003f86cd 14 FUNC GLOBAL DEFAULT 11 FLA_Check_close_result │ │ │ │ + 2778: 003b7c3d 128 FUNC GLOBAL DEFAULT 11 bl1_sdots │ │ │ │ + 2779: 0042580d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut_task │ │ │ │ + 2780: 0039fd21 5956 FUNC GLOBAL DEFAULT 11 sorcsd2by1_ │ │ │ │ + 2781: 004271c5 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_ext │ │ │ │ + 2782: 003e8539 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apqut_obj_create │ │ │ │ + 2783: 003e08f5 460 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_check │ │ │ │ + 2784: 003d4fad 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_size_check │ │ │ │ + 2785: 00194119 1992 FUNC GLOBAL DEFAULT 11 dlagv2_ │ │ │ │ + 2786: 00550e81 1640 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_unb_var1 │ │ │ │ + 2787: 003e94f5 116 FUNC GLOBAL DEFAULT 11 FLASH_Trsv_cntl_init │ │ │ │ + 2788: 00094491 1320 FUNC GLOBAL DEFAULT 11 cgeequb_ │ │ │ │ + 2789: 0014e1c1 740 FUNC GLOBAL DEFAULT 11 cunmhr_ │ │ │ │ + 2790: 002e01b9 1384 FUNC GLOBAL DEFAULT 11 zgeqp3_ │ │ │ │ + 2791: 003e926d 24 FUNC GLOBAL DEFAULT 11 FLA_Gemv_cntl_finalize │ │ │ │ + 2792: 000a3149 824 FUNC GLOBAL DEFAULT 11 cgetc2_ │ │ │ │ + 2793: 000991a1 908 FUNC GLOBAL DEFAULT 11 cgelqf_ │ │ │ │ + 2794: 0042d7a5 660 FUNC GLOBAL DEFAULT 11 FLA_Copy_internal │ │ │ │ + 2795: 0063b299 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var1 │ │ │ │ + 2796: 003f39b1 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_acquire │ │ │ │ + 2797: 003aeb0d 68 FUNC GLOBAL DEFAULT 11 c_sqrt │ │ │ │ + 2798: 00642645 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var2 │ │ │ │ + 2799: 00407f19 1312 FUNC GLOBAL DEFAULT 11 FLA_Hevv_2x2 │ │ │ │ + 2800: 003a87d1 1344 FUNC GLOBAL DEFAULT 11 chetrd_fla │ │ │ │ + 2801: 003d3a25 86 FUNC GLOBAL DEFAULT 11 bl1_csshiftdiag │ │ │ │ + 2802: 00661dad 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var3 │ │ │ │ + 2803: 00346f91 12992 FUNC GLOBAL DEFAULT 11 zlaqr5_ │ │ │ │ + 2804: 001a7b09 488 FUNC GLOBAL DEFAULT 11 dlargv_ │ │ │ │ + 2805: 00148945 740 FUNC GLOBAL DEFAULT 11 cung2l_ │ │ │ │ + 2806: 00647d25 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var6 │ │ │ │ + 2807: 003f6969 180 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_complex_scalar │ │ │ │ + 2808: 0064031d 244 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT │ │ │ │ + 2809: 003b0da5 38 FUNC GLOBAL DEFAULT 11 bl1_zasum │ │ │ │ + 2810: 00431c51 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c │ │ │ │ + 2811: 002e8f69 1508 FUNC GLOBAL DEFAULT 11 zgglse_ │ │ │ │ + 2812: 0016acfd 1296 FUNC GLOBAL DEFAULT 11 dggglm_ │ │ │ │ + 2813: 006523c1 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opt_var9 │ │ │ │ + 2814: 002c5e89 344 FUNC GLOBAL DEFAULT 11 strttp_ │ │ │ │ + 2815: 003be5d5 388 FUNC GLOBAL DEFAULT 11 bl1_zscopymrt │ │ │ │ + 2816: 003cf065 52 FUNC GLOBAL DEFAULT 11 bl1_cfree_contigm │ │ │ │ + 2817: 001c0cf1 3576 FUNC GLOBAL DEFAULT 11 dlasy2_ │ │ │ │ 2818: 000c7809 1056 FUNC GLOBAL DEFAULT 11 chpevd_ │ │ │ │ - 2819: 004319d5 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h │ │ │ │ - 2820: 006939f0 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_cntl_leaf │ │ │ │ + 2819: 00431eb9 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h │ │ │ │ + 2820: 006939f8 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_cntl_leaf │ │ │ │ 2821: 0006e4f9 212 FUNC GLOBAL DEFAULT 11 clauu2_ │ │ │ │ - 2822: 003ed2d9 160 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_cntl_init │ │ │ │ - 2823: 0030b051 2072 FUNC GLOBAL DEFAULT 11 zhpevx_ │ │ │ │ - 2824: 0059ff21 684 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var1 │ │ │ │ - 2825: 005a0c4d 744 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var2 │ │ │ │ - 2826: 003d48f1 204 FUNC GLOBAL DEFAULT 11 FLA_Merge_1x2_check │ │ │ │ - 2827: 00431eb1 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n │ │ │ │ - 2828: 003ae8b1 64 FUNC GLOBAL DEFAULT 11 pow_zi │ │ │ │ - 2829: 005a1aa5 844 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var3 │ │ │ │ - 2830: 002f9559 460 FUNC GLOBAL DEFAULT 11 zhesv_rook_ │ │ │ │ - 2831: 003bea55 136 FUNC GLOBAL DEFAULT 11 bl1_sgemv_blas │ │ │ │ - 2832: 002b3a51 4040 FUNC GLOBAL DEFAULT 11 stgsna_ │ │ │ │ - 2833: 0036dd61 936 FUNC GLOBAL DEFAULT 11 zsytrf_rook_ │ │ │ │ - 2834: 005a305d 716 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var4 │ │ │ │ - 2835: 005a450d 632 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var5 │ │ │ │ - 2836: 00089efd 452 FUNC GLOBAL DEFAULT 11 zungtr_check │ │ │ │ - 2837: 0028ff7d 1228 FUNC GLOBAL DEFAULT 11 sppsvx_ │ │ │ │ - 2838: 003ed0d9 68 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_cntl_finalize │ │ │ │ - 2839: 000e537d 3056 FUNC GLOBAL DEFAULT 11 claic1_ │ │ │ │ - 2840: 003cd921 14 FUNC GLOBAL DEFAULT 11 bl1_is_vector │ │ │ │ - 2841: 00431b09 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t │ │ │ │ - 2842: 003d1fed 86 FUNC GLOBAL DEFAULT 11 bl1_sscalediag │ │ │ │ - 2843: 003c3921 4 FUNC GLOBAL DEFAULT 11 bl1_sher2k │ │ │ │ - 2844: 0069353c 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_tb │ │ │ │ - 2845: 003aec81 56 FUNC GLOBAL DEFAULT 11 z_sqrt │ │ │ │ - 2846: 001d9799 600 FUNC GLOBAL DEFAULT 11 dspgv_ │ │ │ │ - 2847: 005589d9 720 FUNC GLOBAL DEFAULT 11 FLA_Svd │ │ │ │ - 2848: 0049f2e5 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var1 │ │ │ │ - 2849: 003eb051 148 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_cntl_init │ │ │ │ - 2850: 005931a5 280 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opc_var1 │ │ │ │ - 2851: 00269bed 4100 FUNC GLOBAL DEFAULT 11 slarfx_ │ │ │ │ - 2852: 0049f745 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var2 │ │ │ │ - 2853: 003eaf2d 196 FUNC GLOBAL DEFAULT 11 FLASH_Trmm_cntl_init │ │ │ │ - 2854: 0049fef1 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var3 │ │ │ │ - 2855: 004a0345 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var4 │ │ │ │ + 2822: 003ed2e1 160 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_cntl_init │ │ │ │ + 2823: 0030accd 2072 FUNC GLOBAL DEFAULT 11 zhpevx_ │ │ │ │ + 2824: 0059ff01 684 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var1 │ │ │ │ + 2825: 005a0c2d 744 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var2 │ │ │ │ + 2826: 003d48f9 204 FUNC GLOBAL DEFAULT 11 FLA_Merge_1x2_check │ │ │ │ + 2827: 00431d85 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n │ │ │ │ + 2828: 003ae8c1 64 FUNC GLOBAL DEFAULT 11 pow_zi │ │ │ │ + 2829: 005a1a85 844 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var3 │ │ │ │ + 2830: 002f9725 460 FUNC GLOBAL DEFAULT 11 zhesv_rook_ │ │ │ │ + 2831: 003bef15 136 FUNC GLOBAL DEFAULT 11 bl1_sgemv_blas │ │ │ │ + 2832: 002b4379 4040 FUNC GLOBAL DEFAULT 11 stgsna_ │ │ │ │ + 2833: 0036dd51 936 FUNC GLOBAL DEFAULT 11 zsytrf_rook_ │ │ │ │ + 2834: 005a284d 716 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var4 │ │ │ │ + 2835: 005a349d 632 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opc_var5 │ │ │ │ + 2836: 0008a065 452 FUNC GLOBAL DEFAULT 11 zungtr_check │ │ │ │ + 2837: 00290889 1228 FUNC GLOBAL DEFAULT 11 sppsvx_ │ │ │ │ + 2838: 003ecfd9 68 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_cntl_finalize │ │ │ │ + 2839: 000dfca9 3056 FUNC GLOBAL DEFAULT 11 claic1_ │ │ │ │ + 2840: 003cd9d9 14 FUNC GLOBAL DEFAULT 11 bl1_is_vector │ │ │ │ + 2841: 00431b1d 308 FUNC GLOBAL DEFAULT 11 FLA_Copyt_t │ │ │ │ + 2842: 003d1ff5 86 FUNC GLOBAL DEFAULT 11 bl1_sscalediag │ │ │ │ + 2843: 003c2dc1 4 FUNC GLOBAL DEFAULT 11 bl1_sher2k │ │ │ │ + 2844: 00693558 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl_tb │ │ │ │ + 2845: 003aeb51 56 FUNC GLOBAL DEFAULT 11 z_sqrt │ │ │ │ + 2846: 001da545 600 FUNC GLOBAL DEFAULT 11 dspgv_ │ │ │ │ + 2847: 005589b9 720 FUNC GLOBAL DEFAULT 11 FLA_Svd │ │ │ │ + 2848: 0049f2c9 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var1 │ │ │ │ + 2849: 003eb059 148 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_cntl_init │ │ │ │ + 2850: 005924e1 280 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opc_var1 │ │ │ │ + 2851: 0026938d 4100 FUNC GLOBAL DEFAULT 11 slarfx_ │ │ │ │ + 2852: 0049f8d1 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var2 │ │ │ │ + 2853: 003eaf35 196 FUNC GLOBAL DEFAULT 11 FLASH_Trmm_cntl_init │ │ │ │ + 2854: 0049fed5 1108 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var3 │ │ │ │ + 2855: 004a0329 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var4 │ │ │ │ 2856: 001c9949 740 FUNC GLOBAL DEFAULT 11 dorgr2_ │ │ │ │ - 2857: 003fd57d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cores_per_queue │ │ │ │ - 2858: 003ce921 4 FUNC GLOBAL DEFAULT 11 bl1_ifree │ │ │ │ - 2859: 0049fb99 424 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var5 │ │ │ │ - 2860: 003ae86d 68 FUNC GLOBAL DEFAULT 11 pow_zz │ │ │ │ - 2861: 003bbdc9 276 FUNC GLOBAL DEFAULT 11 bl1_dcopymr │ │ │ │ - 2862: 0069355c 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_cntl │ │ │ │ - 2863: 0049fd41 432 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var6 │ │ │ │ - 2864: 0055e859 552 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_submatrix_opd │ │ │ │ - 2865: 003ba341 258 FUNC GLOBAL DEFAULT 11 bl1_dcopymt │ │ │ │ - 2866: 00636fe5 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var9b │ │ │ │ - 2867: 003e3b7d 96 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_check │ │ │ │ - 2868: 003ed695 56 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_cntl_finalize │ │ │ │ + 2857: 003fd8b5 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cores_per_queue │ │ │ │ + 2858: 003ce929 4 FUNC GLOBAL DEFAULT 11 bl1_ifree │ │ │ │ + 2859: 0049f729 424 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var5 │ │ │ │ + 2860: 003ae87d 68 FUNC GLOBAL DEFAULT 11 pow_zz │ │ │ │ + 2861: 003bbdd9 276 FUNC GLOBAL DEFAULT 11 bl1_dcopymr │ │ │ │ + 2862: 0069357c 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_cntl │ │ │ │ + 2863: 0049fd25 432 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_unb_var6 │ │ │ │ + 2864: 0055e841 552 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_submatrix_opd │ │ │ │ + 2865: 003b9e41 258 FUNC GLOBAL DEFAULT 11 bl1_dcopymt │ │ │ │ + 2866: 00636fcd 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var9b │ │ │ │ + 2867: 003e39e9 96 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_check │ │ │ │ + 2868: 003ed741 56 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_cntl_finalize │ │ │ │ 2869: 0008a94d 600 FUNC GLOBAL DEFAULT 11 zunmqr_check │ │ │ │ - 2870: 004a4c19 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var1 │ │ │ │ - 2871: 00693a88 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_INV_MIN_SQUARE │ │ │ │ - 2872: 004a47cd 1100 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var2 │ │ │ │ - 2873: 003ed11d 160 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_cntl_init │ │ │ │ - 2874: 0020bf2d 236 FUNC GLOBAL DEFAULT 11 izmax1_ │ │ │ │ - 2875: 004a5221 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var3 │ │ │ │ - 2876: 00081501 172 FUNC GLOBAL DEFAULT 11 sgeqpf_check │ │ │ │ - 2877: 003aed89 180 FUNC GLOBAL DEFAULT 11 f_clos │ │ │ │ - 2878: 004a5685 1104 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var4 │ │ │ │ - 2879: 003f1701 132 FUNC GLOBAL DEFAULT 11 FLASH_Obj_depth │ │ │ │ - 2880: 00265761 368 FUNC GLOBAL DEFAULT 11 slarra_ │ │ │ │ - 2881: 004a5079 424 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var5 │ │ │ │ - 2882: 004a5ad5 432 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var6 │ │ │ │ - 2883: 001d6811 1076 FUNC GLOBAL DEFAULT 11 dsbevd_ │ │ │ │ - 2884: 003e49bd 348 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_check │ │ │ │ - 2885: 003b0c81 38 FUNC GLOBAL DEFAULT 11 bl1_samax │ │ │ │ - 2886: 003c4d45 560 FUNC GLOBAL DEFAULT 11 bl1_strmm │ │ │ │ - 2887: 006574b1 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_lhfc │ │ │ │ - 2888: 0055e831 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_submatrix_ops │ │ │ │ - 2889: 003c0025 136 FUNC GLOBAL DEFAULT 11 bl1_chemv_blas │ │ │ │ - 2890: 00419475 142 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs │ │ │ │ + 2870: 004a47b1 1120 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var1 │ │ │ │ + 2871: 00693a90 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_INV_MIN_SQUARE │ │ │ │ + 2872: 004a4c11 1100 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var2 │ │ │ │ + 2873: 003ed125 160 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_cntl_init │ │ │ │ + 2874: 0020be21 236 FUNC GLOBAL DEFAULT 11 izmax1_ │ │ │ │ + 2875: 004a505d 1124 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var3 │ │ │ │ + 2876: 000813c5 172 FUNC GLOBAL DEFAULT 11 sgeqpf_check │ │ │ │ + 2877: 003aed19 180 FUNC GLOBAL DEFAULT 11 f_clos │ │ │ │ + 2878: 004a54c1 1104 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var4 │ │ │ │ + 2879: 003f1709 132 FUNC GLOBAL DEFAULT 11 FLASH_Obj_depth │ │ │ │ + 2880: 002650b9 368 FUNC GLOBAL DEFAULT 11 slarra_ │ │ │ │ + 2881: 004a5911 424 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var5 │ │ │ │ + 2882: 004a5ab9 432 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_unb_var6 │ │ │ │ + 2883: 001d7265 1076 FUNC GLOBAL DEFAULT 11 dsbevd_ │ │ │ │ + 2884: 003e49c5 348 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_check │ │ │ │ + 2885: 003b0c8d 38 FUNC GLOBAL DEFAULT 11 bl1_samax │ │ │ │ + 2886: 003c64fd 560 FUNC GLOBAL DEFAULT 11 bl1_strmm │ │ │ │ + 2887: 00657499 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_lhfc │ │ │ │ + 2888: 0055e819 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_submatrix_ops │ │ │ │ + 2889: 003beac5 136 FUNC GLOBAL DEFAULT 11 bl1_chemv_blas │ │ │ │ + 2890: 0041947d 142 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs │ │ │ │ 2891: 00075ae9 256 FUNC GLOBAL DEFAULT 11 dpotri_ │ │ │ │ - 2892: 002f45d5 588 FUNC GLOBAL DEFAULT 11 zhecon_ │ │ │ │ - 2893: 00124341 3620 FUNC GLOBAL DEFAULT 11 cstemr_ │ │ │ │ - 2894: 003c1bdd 206 FUNC GLOBAL DEFAULT 11 bl1_strmv │ │ │ │ - 2895: 003a9f8d 904 FUNC GLOBAL DEFAULT 11 sormtr_fla │ │ │ │ - 2896: 003f3709 140 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_scale │ │ │ │ - 2897: 00693ba0 28 OBJECT GLOBAL DEFAULT 20 FLA_ONE_HALF │ │ │ │ - 2898: 003c11a1 208 FUNC GLOBAL DEFAULT 11 bl1_ztrmvsx │ │ │ │ - 2899: 0042676d 56 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_external │ │ │ │ - 2900: 004011ad 386 FUNC GLOBAL DEFAULT 11 FLASH_Task_update_dependencies │ │ │ │ - 2901: 006853f0 8 OBJECT GLOBAL DEFAULT 13 dzero │ │ │ │ - 2902: 003cdb51 108 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigm │ │ │ │ - 2903: 003ec189 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_cntl_finalize │ │ │ │ - 2904: 002ba50d 6148 FUNC GLOBAL DEFAULT 11 stgsyl_ │ │ │ │ - 2905: 003fd3b5 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_disable │ │ │ │ - 2906: 00560cd1 528 FUNC GLOBAL DEFAULT 11 FLA_Trinv_internal │ │ │ │ - 2907: 002a1aad 844 FUNC GLOBAL DEFAULT 11 ssyev_ │ │ │ │ - 2908: 003c1665 248 FUNC GLOBAL DEFAULT 11 bl1_zsyr2_blas │ │ │ │ - 2909: 003c15b9 172 FUNC GLOBAL DEFAULT 11 bl1_csyr2 │ │ │ │ - 2910: 000776e1 1592 FUNC GLOBAL DEFAULT 11 cgelsd_check │ │ │ │ - 2911: 003f6b2d 246 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_precision │ │ │ │ + 2892: 002f45ad 588 FUNC GLOBAL DEFAULT 11 zhecon_ │ │ │ │ + 2893: 00124339 3620 FUNC GLOBAL DEFAULT 11 cstemr_ │ │ │ │ + 2894: 003c2255 206 FUNC GLOBAL DEFAULT 11 bl1_strmv │ │ │ │ + 2895: 003a9f9d 904 FUNC GLOBAL DEFAULT 11 sormtr_fla │ │ │ │ + 2896: 003f3711 140 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_scale │ │ │ │ + 2897: 00693ba8 28 OBJECT GLOBAL DEFAULT 20 FLA_ONE_HALF │ │ │ │ + 2898: 003c11b1 208 FUNC GLOBAL DEFAULT 11 bl1_ztrmvsx │ │ │ │ + 2899: 00426775 56 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_external │ │ │ │ + 2900: 00400fed 386 FUNC GLOBAL DEFAULT 11 FLASH_Task_update_dependencies │ │ │ │ + 2901: 006853d8 8 OBJECT GLOBAL DEFAULT 13 dzero │ │ │ │ + 2902: 003cdb5d 108 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigm │ │ │ │ + 2903: 003ec191 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_cntl_finalize │ │ │ │ + 2904: 002ba645 6148 FUNC GLOBAL DEFAULT 11 stgsyl_ │ │ │ │ + 2905: 003fd6ed 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_disable │ │ │ │ + 2906: 00560cb9 528 FUNC GLOBAL DEFAULT 11 FLA_Trinv_internal │ │ │ │ + 2907: 002a1a89 844 FUNC GLOBAL DEFAULT 11 ssyev_ │ │ │ │ + 2908: 003c19b5 248 FUNC GLOBAL DEFAULT 11 bl1_zsyr2_blas │ │ │ │ + 2909: 003c1909 172 FUNC GLOBAL DEFAULT 11 bl1_csyr2 │ │ │ │ + 2910: 00077649 1592 FUNC GLOBAL DEFAULT 11 cgelsd_check │ │ │ │ + 2911: 003f7bfd 246 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_precision │ │ │ │ 2912: 00072b09 720 FUNC GLOBAL DEFAULT 11 dorml2_ │ │ │ │ - 2913: 003dd0e5 576 FUNC GLOBAL DEFAULT 11 FLA_Her2k_check │ │ │ │ - 2914: 0055414d 340 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opc_var1 │ │ │ │ - 2915: 00693bd8 28 OBJECT GLOBAL DEFAULT 20 FLA_TWO │ │ │ │ - 2916: 00547cc5 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var3 │ │ │ │ - 2917: 00108c01 428 FUNC GLOBAL DEFAULT 11 clatrz_ │ │ │ │ - 2918: 0053d355 620 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_piv │ │ │ │ - 2919: 005488a5 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var4 │ │ │ │ - 2920: 00268619 1528 FUNC GLOBAL DEFAULT 11 slarrb_ │ │ │ │ - 2921: 0054705d 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var5 │ │ │ │ - 2922: 00530fc1 104 FUNC GLOBAL DEFAULT 11 FLA_Chol │ │ │ │ - 2923: 00613725 348 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_ops_var1 │ │ │ │ - 2924: 004aadc1 1528 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var1 │ │ │ │ - 2925: 001c4d71 1384 FUNC GLOBAL DEFAULT 11 dopmtr_ │ │ │ │ - 2926: 004abd81 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var2 │ │ │ │ - 2927: 005b6e1d 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var1 │ │ │ │ - 2928: 004ac395 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var3 │ │ │ │ - 2929: 005b76b1 2328 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var2 │ │ │ │ - 2930: 004ac9a9 1548 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var4 │ │ │ │ - 2931: 002da271 1684 FUNC GLOBAL DEFAULT 11 zgehrd_ │ │ │ │ - 2932: 003e4b89 216 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_colnorm_check │ │ │ │ - 2933: 003ef08d 308 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hier_to_flat │ │ │ │ - 2934: 004acfb5 1540 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var5 │ │ │ │ - 2935: 003f6a49 68 FUNC GLOBAL DEFAULT 11 FLA_Check_real_object │ │ │ │ - 2936: 001daca1 888 FUNC GLOBAL DEFAULT 11 dspgvd_ │ │ │ │ - 2937: 00414931 2068 FUNC GLOBAL DEFAULT 11 FLA_Copyrt_external │ │ │ │ - 2938: 004ad5b9 1544 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var6 │ │ │ │ - 2939: 005b7fc9 2336 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var4 │ │ │ │ - 2940: 000d7171 200 FUNC GLOBAL DEFAULT 11 clacgv_ │ │ │ │ - 2941: 004ade6d 1528 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var7 │ │ │ │ - 2942: 005b88e9 2176 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var5 │ │ │ │ - 2943: 004ae9b5 1560 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var8 │ │ │ │ - 2944: 00156a6d 1052 FUNC GLOBAL DEFAULT 11 dgbtrs_ │ │ │ │ - 2945: 0029c6e5 804 FUNC GLOBAL DEFAULT 11 sstevd_ │ │ │ │ - 2946: 003ea959 204 FUNC GLOBAL DEFAULT 11 FLASH_Her2k_cntl_init │ │ │ │ - 2947: 004adbc1 684 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var9 │ │ │ │ - 2948: 003bfc2d 128 FUNC GLOBAL DEFAULT 11 bl1_cher2_blas │ │ │ │ + 2913: 003dd0ed 576 FUNC GLOBAL DEFAULT 11 FLA_Her2k_check │ │ │ │ + 2914: 0055412d 340 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opc_var1 │ │ │ │ + 2915: 00693be0 28 OBJECT GLOBAL DEFAULT 20 FLA_TWO │ │ │ │ + 2916: 00548885 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var3 │ │ │ │ + 2917: 00108bf9 428 FUNC GLOBAL DEFAULT 11 clatrz_ │ │ │ │ + 2918: 0053e635 620 FUNC GLOBAL DEFAULT 11 FLASH_Trsm_piv │ │ │ │ + 2919: 00547c1d 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var4 │ │ │ │ + 2920: 00268609 1528 FUNC GLOBAL DEFAULT 11 slarrb_ │ │ │ │ + 2921: 00546315 582 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opt_var5 │ │ │ │ + 2922: 00530fa1 104 FUNC GLOBAL DEFAULT 11 FLA_Chol │ │ │ │ + 2923: 0061370d 348 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_ops_var1 │ │ │ │ + 2924: 004aa3dd 1528 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var1 │ │ │ │ + 2925: 001c2e3d 1384 FUNC GLOBAL DEFAULT 11 dopmtr_ │ │ │ │ + 2926: 004ab39d 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var2 │ │ │ │ + 2927: 005b6dfd 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var1 │ │ │ │ + 2928: 004ac379 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var3 │ │ │ │ + 2929: 005b7691 2328 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var2 │ │ │ │ + 2930: 004ac98d 1548 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var4 │ │ │ │ + 2931: 002dacb9 1684 FUNC GLOBAL DEFAULT 11 zgehrd_ │ │ │ │ + 2932: 003e4b21 216 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_colnorm_check │ │ │ │ + 2933: 003ef34d 308 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hier_to_flat │ │ │ │ + 2934: 004acf99 1540 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var5 │ │ │ │ + 2935: 003f7b19 68 FUNC GLOBAL DEFAULT 11 FLA_Check_real_object │ │ │ │ + 2936: 001daca9 888 FUNC GLOBAL DEFAULT 11 dspgvd_ │ │ │ │ + 2937: 00414939 2068 FUNC GLOBAL DEFAULT 11 FLA_Copyrt_external │ │ │ │ + 2938: 004ad59d 1544 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var6 │ │ │ │ + 2939: 005b8829 2336 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var4 │ │ │ │ + 2940: 000d7e19 200 FUNC GLOBAL DEFAULT 11 clacgv_ │ │ │ │ + 2941: 004ade51 1528 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var7 │ │ │ │ + 2942: 005b7fa9 2176 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_var5 │ │ │ │ + 2943: 004ae449 1560 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var8 │ │ │ │ + 2944: 001585b1 1052 FUNC GLOBAL DEFAULT 11 dgbtrs_ │ │ │ │ + 2945: 0029cda5 804 FUNC GLOBAL DEFAULT 11 sstevd_ │ │ │ │ + 2946: 003ea525 204 FUNC GLOBAL DEFAULT 11 FLASH_Her2k_cntl_init │ │ │ │ + 2947: 004adba5 684 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var9 │ │ │ │ + 2948: 003c00ed 128 FUNC GLOBAL DEFAULT 11 bl1_cher2_blas │ │ │ │ 2949: 000dc5a5 2180 FUNC GLOBAL DEFAULT 11 claein_ │ │ │ │ - 2950: 003cb9d5 364 FUNC GLOBAL DEFAULT 11 bl1_ddotaxpy │ │ │ │ - 2951: 00199a01 2492 FUNC GLOBAL DEFAULT 11 dlals0_ │ │ │ │ - 2952: 0052cfad 736 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift │ │ │ │ - 2953: 000b4c45 996 FUNC GLOBAL DEFAULT 11 chegvd_ │ │ │ │ - 2954: 00574555 1956 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_blk_var1 │ │ │ │ - 2955: 0033bcf1 2824 FUNC GLOBAL DEFAULT 11 zlar1v_ │ │ │ │ - 2956: 00693828 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_var5_bsize_in │ │ │ │ - 2957: 002f8751 1044 FUNC GLOBAL DEFAULT 11 zhegvx_ │ │ │ │ - 2958: 0007ae49 360 FUNC GLOBAL DEFAULT 11 cunm2r_check │ │ │ │ - 2959: 00357721 588 FUNC GLOBAL DEFAULT 11 zppequ_ │ │ │ │ - 2960: 0007a1f5 200 FUNC GLOBAL DEFAULT 11 cpotf2_check │ │ │ │ - 2961: 003b8de1 256 FUNC GLOBAL DEFAULT 11 bl1_dinvscalm │ │ │ │ - 2962: 003e8acd 112 FUNC GLOBAL DEFAULT 11 FLA_Transpose_cntl_finalize │ │ │ │ - 2963: 003e7fa9 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_hemm_obj_create │ │ │ │ - 2964: 0069383c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl │ │ │ │ - 2965: 003f7949 84 FUNC GLOBAL DEFAULT 11 FLA_Check_conj_and_datatype │ │ │ │ - 2966: 002e37b1 516 FUNC GLOBAL DEFAULT 11 zgerq2_ │ │ │ │ - 2967: 005806f9 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var2 │ │ │ │ - 2968: 00584f91 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var3 │ │ │ │ - 2969: 005885ad 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var4 │ │ │ │ - 2970: 003d1d25 420 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsmr │ │ │ │ - 2971: 003b8325 116 FUNC GLOBAL DEFAULT 11 bl1_dinvscalv │ │ │ │ - 2972: 002a995d 2492 FUNC GLOBAL DEFAULT 11 ssytri_rook_ │ │ │ │ - 2973: 003cdc35 120 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmr │ │ │ │ - 2974: 00200ead 1352 FUNC GLOBAL DEFAULT 11 dtpttf_ │ │ │ │ - 2975: 003ce785 136 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmt │ │ │ │ - 2976: 003d023d 286 FUNC GLOBAL DEFAULT 11 bl1_cewscalmt │ │ │ │ - 2977: 0054d029 148 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT │ │ │ │ - 2978: 002658d1 424 FUNC GLOBAL DEFAULT 11 slarrc_ │ │ │ │ - 2979: 003f9489 726 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x2_to_3x3 │ │ │ │ - 2980: 003978c1 920 FUNC GLOBAL DEFAULT 11 zunmtr_ │ │ │ │ - 2981: 00256ed9 988 FUNC GLOBAL DEFAULT 11 slangb_ │ │ │ │ - 2982: 001d4c8d 540 FUNC GLOBAL DEFAULT 11 dptsvx_ │ │ │ │ - 2983: 000d01d5 1600 FUNC GLOBAL DEFAULT 11 cla_gbrcond_c_ │ │ │ │ - 2984: 006934d0 4 OBJECT GLOBAL DEFAULT 20 fla_copyt_cntl_blas │ │ │ │ - 2985: 00653b89 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc │ │ │ │ - 2986: 003aeccd 8 FUNC GLOBAL DEFAULT 11 d_tanh │ │ │ │ - 2987: 003ae265 68 FUNC GLOBAL DEFAULT 11 c_exp │ │ │ │ - 2988: 0019e02d 606 FUNC GLOBAL DEFAULT 11 dlapmr_ │ │ │ │ - 2989: 0035ffb1 2736 FUNC GLOBAL DEFAULT 11 zpstf2_ │ │ │ │ - 2990: 003f72cd 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_pivot_type │ │ │ │ - 2991: 003cd8b5 12 FUNC GLOBAL DEFAULT 11 bl1_is_nonunit_diag │ │ │ │ - 2992: 00426d01 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_unb_ext │ │ │ │ - 2993: 002304c1 532 FUNC GLOBAL DEFAULT 11 sgttrs_ │ │ │ │ - 2994: 003f392d 120 FUNC GLOBAL DEFAULT 11 FLA_Determine_blocksize │ │ │ │ - 2995: 000da0b5 3720 FUNC GLOBAL DEFAULT 11 clabrd_ │ │ │ │ - 2996: 003ec609 200 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ2_UT_cntl_init │ │ │ │ - 2997: 006938a8 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_fused │ │ │ │ - 2998: 003c4885 442 FUNC GLOBAL DEFAULT 11 bl1_csyrk │ │ │ │ - 2999: 003acde1 56 FUNC GLOBAL DEFAULT 11 dmaxloc_ │ │ │ │ - 3000: 00384c01 2940 FUNC GLOBAL DEFAULT 11 ztrevc_ │ │ │ │ - 3001: 003f75ed 14 FUNC GLOBAL DEFAULT 11 FLA_Check_lseek_result │ │ │ │ - 3002: 003ed739 56 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv_cntl_finalize │ │ │ │ - 3003: 0044442d 352 FUNC GLOBAL DEFAULT 11 FLASH_Gemm │ │ │ │ - 3004: 003e8d2d 24 FUNC GLOBAL DEFAULT 11 FLA_Scalr_cntl_finalize │ │ │ │ - 3005: 001afdf5 440 FUNC GLOBAL DEFAULT 11 dlarzt_ │ │ │ │ - 3006: 00693524 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_lr │ │ │ │ - 3007: 00388f61 2768 FUNC GLOBAL DEFAULT 11 ztrttf_ │ │ │ │ - 3008: 0064223d 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opc_var1 │ │ │ │ + 2950: 003cb5ad 364 FUNC GLOBAL DEFAULT 11 bl1_ddotaxpy │ │ │ │ + 2951: 00199359 2492 FUNC GLOBAL DEFAULT 11 dlals0_ │ │ │ │ + 2952: 0052db0d 736 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift │ │ │ │ + 2953: 000b610d 996 FUNC GLOBAL DEFAULT 11 chegvd_ │ │ │ │ + 2954: 00574535 1956 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_blk_var1 │ │ │ │ + 2955: 0033c309 2824 FUNC GLOBAL DEFAULT 11 zlar1v_ │ │ │ │ + 2956: 00693830 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_var5_bsize_in │ │ │ │ + 2957: 002f9119 1044 FUNC GLOBAL DEFAULT 11 zhegvx_ │ │ │ │ + 2958: 0007afb5 360 FUNC GLOBAL DEFAULT 11 cunm2r_check │ │ │ │ + 2959: 00357809 588 FUNC GLOBAL DEFAULT 11 zppequ_ │ │ │ │ + 2960: 00078395 200 FUNC GLOBAL DEFAULT 11 cpotf2_check │ │ │ │ + 2961: 003b8d19 256 FUNC GLOBAL DEFAULT 11 bl1_dinvscalm │ │ │ │ + 2962: 003e87dd 112 FUNC GLOBAL DEFAULT 11 FLA_Transpose_cntl_finalize │ │ │ │ + 2963: 003e7fb1 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_hemm_obj_create │ │ │ │ + 2964: 00693844 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl │ │ │ │ + 2965: 003f8a19 84 FUNC GLOBAL DEFAULT 11 FLA_Check_conj_and_datatype │ │ │ │ + 2966: 002e3241 516 FUNC GLOBAL DEFAULT 11 zgerq2_ │ │ │ │ + 2967: 005806d9 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var2 │ │ │ │ + 2968: 00584f71 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var3 │ │ │ │ + 2969: 0058858d 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_ofu_var4 │ │ │ │ + 2970: 003d1d2d 420 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsmr │ │ │ │ + 2971: 003b8335 116 FUNC GLOBAL DEFAULT 11 bl1_dinvscalv │ │ │ │ + 2972: 002a9349 2492 FUNC GLOBAL DEFAULT 11 ssytri_rook_ │ │ │ │ + 2973: 003cdf95 120 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmr │ │ │ │ + 2974: 00200eb5 1352 FUNC GLOBAL DEFAULT 11 dtpttf_ │ │ │ │ + 2975: 003ce78d 136 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigmt │ │ │ │ + 2976: 003d0245 286 FUNC GLOBAL DEFAULT 11 bl1_cewscalmt │ │ │ │ + 2977: 0054d009 148 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT │ │ │ │ + 2978: 00266c81 424 FUNC GLOBAL DEFAULT 11 slarrc_ │ │ │ │ + 2979: 003f9491 726 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x2_to_3x3 │ │ │ │ + 2980: 00396b4d 920 FUNC GLOBAL DEFAULT 11 zunmtr_ │ │ │ │ + 2981: 00255ba9 988 FUNC GLOBAL DEFAULT 11 slangb_ │ │ │ │ + 2982: 001d4a2d 540 FUNC GLOBAL DEFAULT 11 dptsvx_ │ │ │ │ + 2983: 000cf691 1600 FUNC GLOBAL DEFAULT 11 cla_gbrcond_c_ │ │ │ │ + 2984: 006934d4 4 OBJECT GLOBAL DEFAULT 20 fla_copyt_cntl_blas │ │ │ │ + 2985: 00653b71 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc │ │ │ │ + 2986: 003aecd9 8 FUNC GLOBAL DEFAULT 11 d_tanh │ │ │ │ + 2987: 003ae2bd 68 FUNC GLOBAL DEFAULT 11 c_exp │ │ │ │ + 2988: 0019e16d 606 FUNC GLOBAL DEFAULT 11 dlapmr_ │ │ │ │ + 2989: 0035fd79 2736 FUNC GLOBAL DEFAULT 11 zpstf2_ │ │ │ │ + 2990: 003f839d 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_pivot_type │ │ │ │ + 2991: 003cd96d 12 FUNC GLOBAL DEFAULT 11 bl1_is_nonunit_diag │ │ │ │ + 2992: 00426d09 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_unb_ext │ │ │ │ + 2993: 0022fc2d 532 FUNC GLOBAL DEFAULT 11 sgttrs_ │ │ │ │ + 2994: 003f3935 120 FUNC GLOBAL DEFAULT 11 FLA_Determine_blocksize │ │ │ │ + 2995: 000da411 3720 FUNC GLOBAL DEFAULT 11 clabrd_ │ │ │ │ + 2996: 003ec611 200 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ2_UT_cntl_init │ │ │ │ + 2997: 006938a0 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_fused │ │ │ │ + 2998: 003c4895 442 FUNC GLOBAL DEFAULT 11 bl1_csyrk │ │ │ │ + 2999: 003acde5 56 FUNC GLOBAL DEFAULT 11 dmaxloc_ │ │ │ │ + 3000: 003839a9 2940 FUNC GLOBAL DEFAULT 11 ztrevc_ │ │ │ │ + 3001: 003f86bd 14 FUNC GLOBAL DEFAULT 11 FLA_Check_lseek_result │ │ │ │ + 3002: 003ed68d 56 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv_cntl_finalize │ │ │ │ + 3003: 00444435 352 FUNC GLOBAL DEFAULT 11 FLASH_Gemm │ │ │ │ + 3004: 003e8fbd 24 FUNC GLOBAL DEFAULT 11 FLA_Scalr_cntl_finalize │ │ │ │ + 3005: 001af7b5 440 FUNC GLOBAL DEFAULT 11 dlarzt_ │ │ │ │ + 3006: 0069352c 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_lr │ │ │ │ + 3007: 0038ba19 2768 FUNC GLOBAL DEFAULT 11 ztrttf_ │ │ │ │ + 3008: 00640685 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opc_var1 │ │ │ │ 3009: 0021cc65 3060 FUNC GLOBAL DEFAULT 11 sgeesx_ │ │ │ │ - 3010: 005bec25 982 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opt_var1 │ │ │ │ - 3011: 006938e8 4 OBJECT GLOBAL DEFAULT 20 flash_apcaqutinc_cntl │ │ │ │ - 3012: 005d82b1 144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_scale_diagonals │ │ │ │ - 3013: 00503c69 1060 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var1 │ │ │ │ - 3014: 0031e319 1568 FUNC GLOBAL DEFAULT 11 zlaed0_ │ │ │ │ - 3015: 00435e91 336 FUNC GLOBAL DEFAULT 11 FLASH_Gemv │ │ │ │ - 3016: 0050408d 1144 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var2 │ │ │ │ - 3017: 00319aa5 142 FUNC GLOBAL DEFAULT 11 zla_wwaddw_ │ │ │ │ - 3018: 00503425 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var3 │ │ │ │ - 3019: 001ed0c1 3276 FUNC GLOBAL DEFAULT 11 dsytf2_rook_ │ │ │ │ - 3020: 00693644 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_bp │ │ │ │ - 3021: 00504b61 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var4 │ │ │ │ - 3022: 003d57f1 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_imag_part_check │ │ │ │ - 3023: 0026b481 3916 FUNC GLOBAL DEFAULT 11 slarrd_ │ │ │ │ - 3024: 003cdbbd 120 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmr │ │ │ │ - 3025: 00085f8d 328 FUNC GLOBAL DEFAULT 11 zgebrd_check │ │ │ │ - 3026: 0041eb15 98 FUNC GLOBAL DEFAULT 11 FLA_Syr │ │ │ │ - 3027: 0007c3a1 320 FUNC GLOBAL DEFAULT 11 dgeqp3_check │ │ │ │ - 3028: 0042290d 1576 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx_external │ │ │ │ - 3029: 003ce6fd 136 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmt │ │ │ │ - 3030: 0050e8f5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc │ │ │ │ - 3031: 0069205c 4 OBJECT GLOBAL DEFAULT 20 f__lcount │ │ │ │ - 3032: 003be8cd 388 FUNC GLOBAL DEFAULT 11 bl1_zccopymrt │ │ │ │ - 3033: 00328ea9 5688 FUNC GLOBAL DEFAULT 11 zlahef_ │ │ │ │ - 3034: 00162985 2336 FUNC GLOBAL DEFAULT 11 dgels_ │ │ │ │ - 3035: 002ed391 1160 FUNC GLOBAL DEFAULT 11 zgttrf_ │ │ │ │ - 3036: 006935cc 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_bp_bb │ │ │ │ - 3037: 0050eb55 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh │ │ │ │ - 3038: 003c14c9 240 FUNC GLOBAL DEFAULT 11 bl1_csyr2_blas │ │ │ │ - 3039: 00690a9c 4 OBJECT GLOBAL DEFAULT 20 f__doend │ │ │ │ - 3040: 0050edb5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln │ │ │ │ - 3041: 00108dad 556 FUNC GLOBAL DEFAULT 11 clatzm_ │ │ │ │ - 3042: 00693608 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_var3_bsize │ │ │ │ - 3043: 0050f015 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt │ │ │ │ - 3044: 00642381 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opz_var1 │ │ │ │ + 3010: 005bec05 982 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opt_var1 │ │ │ │ + 3011: 006938f0 4 OBJECT GLOBAL DEFAULT 20 flash_apcaqutinc_cntl │ │ │ │ + 3012: 005d8841 144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_scale_diagonals │ │ │ │ + 3013: 0050444d 1060 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var1 │ │ │ │ + 3014: 0031e1e9 1568 FUNC GLOBAL DEFAULT 11 zlaed0_ │ │ │ │ + 3015: 00435d19 336 FUNC GLOBAL DEFAULT 11 FLASH_Gemv │ │ │ │ + 3016: 00504871 1144 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var2 │ │ │ │ + 3017: 00319a85 142 FUNC GLOBAL DEFAULT 11 zla_wwaddw_ │ │ │ │ + 3018: 00503409 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var3 │ │ │ │ + 3019: 001ebba9 3276 FUNC GLOBAL DEFAULT 11 dsytf2_rook_ │ │ │ │ + 3020: 0069364c 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_bp │ │ │ │ + 3021: 005035ad 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_blk_var4 │ │ │ │ + 3022: 003d57f9 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_imag_part_check │ │ │ │ + 3023: 0026aed9 3916 FUNC GLOBAL DEFAULT 11 slarrd_ │ │ │ │ + 3024: 003cdf1d 120 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmr │ │ │ │ + 3025: 00085ed5 328 FUNC GLOBAL DEFAULT 11 zgebrd_check │ │ │ │ + 3026: 0041ea8d 98 FUNC GLOBAL DEFAULT 11 FLA_Syr │ │ │ │ + 3027: 0007ca01 320 FUNC GLOBAL DEFAULT 11 dgeqp3_check │ │ │ │ + 3028: 00422911 1576 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx_external │ │ │ │ + 3029: 003ce705 136 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmt │ │ │ │ + 3030: 0050e8d9 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc │ │ │ │ + 3031: 00692164 4 OBJECT GLOBAL DEFAULT 20 f__lcount │ │ │ │ + 3032: 003be8dd 388 FUNC GLOBAL DEFAULT 11 bl1_zccopymrt │ │ │ │ + 3033: 00323731 5688 FUNC GLOBAL DEFAULT 11 zlahef_ │ │ │ │ + 3034: 00161a89 2336 FUNC GLOBAL DEFAULT 11 dgels_ │ │ │ │ + 3035: 002ed369 1160 FUNC GLOBAL DEFAULT 11 zgttrf_ │ │ │ │ + 3036: 006935d4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_bp_bb │ │ │ │ + 3037: 0050eb39 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh │ │ │ │ + 3038: 003c1819 240 FUNC GLOBAL DEFAULT 11 bl1_csyr2_blas │ │ │ │ + 3039: 00690aa4 4 OBJECT GLOBAL DEFAULT 20 f__doend │ │ │ │ + 3040: 0050ed99 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln │ │ │ │ + 3041: 00108da5 556 FUNC GLOBAL DEFAULT 11 clatzm_ │ │ │ │ + 3042: 00693610 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_var3_bsize │ │ │ │ + 3043: 0050eff9 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt │ │ │ │ + 3044: 006407c9 324 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opz_var1 │ │ │ │ 3045: 0020b07d 126 FUNC GLOBAL DEFAULT 11 iladlc_ │ │ │ │ - 3046: 006937fc 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl │ │ │ │ + 3046: 00693804 4 OBJECT GLOBAL DEFAULT 20 fla_chol_cntl │ │ │ │ 3047: 000dbd79 102 FUNC GLOBAL DEFAULT 11 clag2z_ │ │ │ │ - 3048: 00693760 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_blas │ │ │ │ - 3049: 003a59a5 1776 FUNC GLOBAL DEFAULT 11 dormqr_fla │ │ │ │ - 3050: 00428939 100 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_task │ │ │ │ - 3051: 0020be21 266 FUNC GLOBAL DEFAULT 11 ilazlr_ │ │ │ │ - 3052: 000693d1 740 FUNC GLOBAL DEFAULT 11 dgeqpf_ │ │ │ │ - 3053: 003af679 22 FUNC GLOBAL DEFAULT 11 x_rev │ │ │ │ - 3054: 00693778 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_bsize │ │ │ │ - 3055: 004624e5 316 FUNC GLOBAL DEFAULT 11 FLA_Hemm │ │ │ │ - 3056: 003f7939 14 FUNC GLOBAL DEFAULT 11 FLA_Check_num_threads │ │ │ │ - 3057: 004ae465 1360 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var1 │ │ │ │ - 3058: 004af231 1404 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var2 │ │ │ │ - 3059: 005bbf55 2024 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var1 │ │ │ │ - 3060: 0026c929 4560 FUNC GLOBAL DEFAULT 11 slarre_ │ │ │ │ - 3061: 004af7ad 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var3 │ │ │ │ - 3062: 004afd01 1308 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var4 │ │ │ │ - 3063: 005bce3d 2132 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var2 │ │ │ │ - 3064: 004b021d 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var5 │ │ │ │ - 3065: 0041eea1 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_task │ │ │ │ - 3066: 004b0771 1412 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var6 │ │ │ │ - 3067: 005bc73d 1792 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var4 │ │ │ │ - 3068: 0023b491 3150 FUNC GLOBAL DEFAULT 11 sla_syamv_ │ │ │ │ - 3069: 00419f25 1496 FUNC GLOBAL DEFAULT 11 FLA_Gemv_external │ │ │ │ - 3070: 00427321 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_ext │ │ │ │ - 3071: 003f6909 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_inverse │ │ │ │ - 3072: 005bd691 1724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var5 │ │ │ │ - 3073: 004b0cf5 1360 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var7 │ │ │ │ - 3074: 004102ad 990 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd │ │ │ │ - 3075: 0056ddcd 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var1 │ │ │ │ - 3076: 0019e28d 320 FUNC GLOBAL DEFAULT 11 dlapmt_ │ │ │ │ - 3077: 0056e259 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var2 │ │ │ │ - 3078: 00141cad 3344 FUNC GLOBAL DEFAULT 11 ctrrfs_ │ │ │ │ - 3079: 004b1245 1308 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var8 │ │ │ │ - 3080: 000b3589 3884 FUNC GLOBAL DEFAULT 11 cgtts2_ │ │ │ │ - 3081: 0041e82d 142 FUNC GLOBAL DEFAULT 11 FLA_Hemv │ │ │ │ - 3082: 0014d521 1220 FUNC GLOBAL DEFAULT 11 cungrq_ │ │ │ │ - 3083: 0056ede9 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var3 │ │ │ │ - 3084: 004b1761 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var9 │ │ │ │ - 3085: 0052dee1 216 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max_min_opd │ │ │ │ - 3086: 004f60d5 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var1 │ │ │ │ - 3087: 006935e4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pb_bb │ │ │ │ - 3088: 003ec731 80 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_cntl_init │ │ │ │ - 3089: 004f66bd 1100 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var2 │ │ │ │ - 3090: 004f5f1d 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var3 │ │ │ │ - 3091: 00666259 1920 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var1 │ │ │ │ - 3092: 00667239 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var2 │ │ │ │ - 3093: 006853d8 16 OBJECT GLOBAL DEFAULT 13 zzero │ │ │ │ - 3094: 003f57a5 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_uplo │ │ │ │ - 3095: 004f6501 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var4 │ │ │ │ - 3096: 0049c76d 972 FUNC GLOBAL DEFAULT 11 FLA_Herk_internal │ │ │ │ - 3097: 00423709 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_task │ │ │ │ - 3098: 00667ec1 2132 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var3 │ │ │ │ - 3099: 003f5739 52 FUNC GLOBAL DEFAULT 11 FLA_Abort │ │ │ │ - 3100: 002408a9 560 FUNC GLOBAL DEFAULT 11 sladiv_ │ │ │ │ - 3101: 0013a67d 1180 FUNC GLOBAL DEFAULT 11 ctptri_ │ │ │ │ - 3102: 00374fcd 468 FUNC GLOBAL DEFAULT 11 ztgexc_ │ │ │ │ - 3103: 003f576d 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_trans │ │ │ │ + 3048: 0069377c 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_blas │ │ │ │ + 3049: 003a59a9 1776 FUNC GLOBAL DEFAULT 11 dormqr_fla │ │ │ │ + 3050: 00427f5d 100 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_task │ │ │ │ + 3051: 0020bf0d 266 FUNC GLOBAL DEFAULT 11 ilazlr_ │ │ │ │ + 3052: 000685f9 740 FUNC GLOBAL DEFAULT 11 dgeqpf_ │ │ │ │ + 3053: 003af689 22 FUNC GLOBAL DEFAULT 11 x_rev │ │ │ │ + 3054: 00693780 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_bsize │ │ │ │ + 3055: 004624c9 316 FUNC GLOBAL DEFAULT 11 FLA_Hemm │ │ │ │ + 3056: 003f8a09 14 FUNC GLOBAL DEFAULT 11 FLA_Check_num_threads │ │ │ │ + 3057: 004aea61 1360 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var1 │ │ │ │ + 3058: 004af215 1404 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var2 │ │ │ │ + 3059: 005bbf35 2024 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var1 │ │ │ │ + 3060: 0026c759 4560 FUNC GLOBAL DEFAULT 11 slarre_ │ │ │ │ + 3061: 004af791 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var3 │ │ │ │ + 3062: 004afce5 1308 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var4 │ │ │ │ + 3063: 005bc71d 2132 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var2 │ │ │ │ + 3064: 004b0201 1364 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var5 │ │ │ │ + 3065: 0041eea9 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_task │ │ │ │ + 3066: 004b0755 1412 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var6 │ │ │ │ + 3067: 005bcf71 1792 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var4 │ │ │ │ + 3068: 0023ec91 3150 FUNC GLOBAL DEFAULT 11 sla_syamv_ │ │ │ │ + 3069: 00419f2d 1496 FUNC GLOBAL DEFAULT 11 FLA_Gemv_external │ │ │ │ + 3070: 004273d5 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_ext │ │ │ │ + 3071: 003f79d9 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_inverse │ │ │ │ + 3072: 005bd671 1724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_var5 │ │ │ │ + 3073: 004b0cd9 1360 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var7 │ │ │ │ + 3074: 004102b5 990 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd │ │ │ │ + 3075: 0056ddb5 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var1 │ │ │ │ + 3076: 0019e02d 320 FUNC GLOBAL DEFAULT 11 dlapmt_ │ │ │ │ + 3077: 0056e519 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var2 │ │ │ │ + 3078: 00141ca5 3344 FUNC GLOBAL DEFAULT 11 ctrrfs_ │ │ │ │ + 3079: 004b148d 1308 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var8 │ │ │ │ + 3080: 000b3221 3884 FUNC GLOBAL DEFAULT 11 cgtts2_ │ │ │ │ + 3081: 0041e799 142 FUNC GLOBAL DEFAULT 11 FLA_Hemv │ │ │ │ + 3082: 0014d519 1220 FUNC GLOBAL DEFAULT 11 cungrq_ │ │ │ │ + 3083: 0056ea29 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opd_var3 │ │ │ │ + 3084: 004b1229 612 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_unb_var9 │ │ │ │ + 3085: 0052dec5 216 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max_min_opd │ │ │ │ + 3086: 004f6505 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var1 │ │ │ │ + 3087: 006935ec 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pb_bb │ │ │ │ + 3088: 003ec739 80 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_cntl_init │ │ │ │ + 3089: 004f60b9 1100 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var2 │ │ │ │ + 3090: 004f5f01 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var3 │ │ │ │ + 3091: 006664c9 1920 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var1 │ │ │ │ + 3092: 00666241 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var2 │ │ │ │ + 3093: 006853c0 16 OBJECT GLOBAL DEFAULT 13 zzero │ │ │ │ + 3094: 003f57ad 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_uplo │ │ │ │ + 3095: 004f6931 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_blk_var4 │ │ │ │ + 3096: 0049c751 972 FUNC GLOBAL DEFAULT 11 FLA_Herk_internal │ │ │ │ + 3097: 00423a1d 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_task │ │ │ │ + 3098: 00667731 2132 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_blk_var3 │ │ │ │ + 3099: 003f5741 52 FUNC GLOBAL DEFAULT 11 FLA_Abort │ │ │ │ + 3100: 0024378d 560 FUNC GLOBAL DEFAULT 11 sladiv_ │ │ │ │ + 3101: 0013a675 1180 FUNC GLOBAL DEFAULT 11 ctptri_ │ │ │ │ + 3102: 00375725 468 FUNC GLOBAL DEFAULT 11 ztgexc_ │ │ │ │ + 3103: 003f5775 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_trans │ │ │ │ 3104: 0006c785 2092 FUNC GLOBAL DEFAULT 11 dgebrd_ │ │ │ │ - 3105: 001e2999 544 FUNC GLOBAL DEFAULT 11 dsycon_ │ │ │ │ - 3106: 0046ed6d 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var10 │ │ │ │ - 3107: 003f29b5 1100 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_hierarchy │ │ │ │ - 3108: 0052de09 214 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max_min_ops │ │ │ │ - 3109: 00148c31 636 FUNC GLOBAL DEFAULT 11 cung2r_ │ │ │ │ - 3110: 0054ad7d 400 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_create_hier_matrices │ │ │ │ - 3111: 003b8c75 34 FUNC GLOBAL DEFAULT 11 bl1_cscal │ │ │ │ - 3112: 003cdf25 50 FUNC GLOBAL DEFAULT 11 bl1_c0 │ │ │ │ - 3113: 0022de39 1088 FUNC GLOBAL DEFAULT 11 sggsvd_ │ │ │ │ - 3114: 003cde11 50 FUNC GLOBAL DEFAULT 11 bl1_c1 │ │ │ │ - 3115: 003cdddd 50 FUNC GLOBAL DEFAULT 11 bl1_c2 │ │ │ │ + 3105: 001e29a1 544 FUNC GLOBAL DEFAULT 11 dsycon_ │ │ │ │ + 3106: 0046f2cd 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_unb_var10 │ │ │ │ + 3107: 003f29bd 1100 FUNC GLOBAL DEFAULT 11 FLASH_Obj_attach_buffer_hierarchy │ │ │ │ + 3108: 0052dded 214 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_max_min_ops │ │ │ │ + 3109: 00148c29 636 FUNC GLOBAL DEFAULT 11 cung2r_ │ │ │ │ + 3110: 0054a0dd 400 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_create_hier_matrices │ │ │ │ + 3111: 003b9295 34 FUNC GLOBAL DEFAULT 11 bl1_cscal │ │ │ │ + 3112: 003cdd4d 50 FUNC GLOBAL DEFAULT 11 bl1_c0 │ │ │ │ + 3113: 0022e039 1088 FUNC GLOBAL DEFAULT 11 sggsvd_ │ │ │ │ + 3114: 003cdc39 50 FUNC GLOBAL DEFAULT 11 bl1_c1 │ │ │ │ + 3115: 003cdc05 50 FUNC GLOBAL DEFAULT 11 bl1_c2 │ │ │ │ 3116: 00089c51 336 FUNC GLOBAL DEFAULT 11 zunglq_check │ │ │ │ 3117: 001728c1 2160 FUNC GLOBAL DEFAULT 11 dgtrfs_ │ │ │ │ - 3118: 003e8bb5 24 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_cntl_finalize │ │ │ │ - 3119: 00268f6d 2120 FUNC GLOBAL DEFAULT 11 slarrf_ │ │ │ │ - 3120: 002580b9 752 FUNC GLOBAL DEFAULT 11 slange_ │ │ │ │ - 3121: 00693578 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_blas │ │ │ │ - 3122: 0027c059 3328 FUNC GLOBAL DEFAULT 11 slasr_ │ │ │ │ - 3123: 003f57f9 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_diag │ │ │ │ + 3118: 003e8bbd 24 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_cntl_finalize │ │ │ │ + 3119: 0026a691 2120 FUNC GLOBAL DEFAULT 11 slarrf_ │ │ │ │ + 3120: 002558b9 752 FUNC GLOBAL DEFAULT 11 slange_ │ │ │ │ + 3121: 00693574 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_blas │ │ │ │ + 3122: 00279e9d 3328 FUNC GLOBAL DEFAULT 11 slasr_ │ │ │ │ + 3123: 003f5801 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_diag │ │ │ │ 3124: 0006815d 440 FUNC GLOBAL DEFAULT 11 dgelq2_ │ │ │ │ - 3125: 001de99d 1996 FUNC GLOBAL DEFAULT 11 dsptrs_ │ │ │ │ - 3126: 003eacdd 204 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k_cntl_init │ │ │ │ - 3127: 003cbe31 4 FUNC GLOBAL DEFAULT 11 bl1_cdotsv2 │ │ │ │ - 3128: 003ba131 266 FUNC GLOBAL DEFAULT 11 bl1_icopymt │ │ │ │ - 3129: 003e39e1 412 FUNC GLOBAL DEFAULT 11 FLA_LU_incpiv_solve_check │ │ │ │ - 3130: 0037c5d1 3312 FUNC GLOBAL DEFAULT 11 ztgsja_ │ │ │ │ - 3131: 003cca59 4 FUNC GLOBAL DEFAULT 11 bl1_cdotsv3 │ │ │ │ - 3132: 00575335 580 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_internal │ │ │ │ - 3133: 003cd865 12 FUNC GLOBAL DEFAULT 11 bl1_is_noconj │ │ │ │ - 3134: 003d2701 96 FUNC GLOBAL DEFAULT 11 bl1_dsetm │ │ │ │ - 3135: 006345d9 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_lf_blk_var3 │ │ │ │ - 3136: 00150df5 1868 FUNC GLOBAL DEFAULT 11 cunmlq_ │ │ │ │ - 3137: 002e254d 516 FUNC GLOBAL DEFAULT 11 zgeqrt_ │ │ │ │ - 3138: 002c65f9 332 FUNC GLOBAL DEFAULT 11 zdrscl_ │ │ │ │ + 3125: 001de9a5 1996 FUNC GLOBAL DEFAULT 11 dsptrs_ │ │ │ │ + 3126: 003eae09 204 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k_cntl_init │ │ │ │ + 3127: 003cbe41 4 FUNC GLOBAL DEFAULT 11 bl1_cdotsv2 │ │ │ │ + 3128: 003b9c31 266 FUNC GLOBAL DEFAULT 11 bl1_icopymt │ │ │ │ + 3129: 003e3a49 412 FUNC GLOBAL DEFAULT 11 FLA_LU_incpiv_solve_check │ │ │ │ + 3130: 0037d091 3312 FUNC GLOBAL DEFAULT 11 ztgsja_ │ │ │ │ + 3131: 003cd019 4 FUNC GLOBAL DEFAULT 11 bl1_cdotsv3 │ │ │ │ + 3132: 00575771 580 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_internal │ │ │ │ + 3133: 003cd91d 12 FUNC GLOBAL DEFAULT 11 bl1_is_noconj │ │ │ │ + 3134: 003d2589 96 FUNC GLOBAL DEFAULT 11 bl1_dsetm │ │ │ │ + 3135: 00633ff9 668 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_lf_blk_var3 │ │ │ │ + 3136: 00150a05 1868 FUNC GLOBAL DEFAULT 11 cunmlq_ │ │ │ │ + 3137: 002e251d 516 FUNC GLOBAL DEFAULT 11 zgeqrt_ │ │ │ │ + 3138: 002c65d5 332 FUNC GLOBAL DEFAULT 11 zdrscl_ │ │ │ │ 3139: 000c2d21 2724 FUNC GLOBAL DEFAULT 11 chetrs_ │ │ │ │ 3140: 000821b1 200 FUNC GLOBAL DEFAULT 11 slauum_check │ │ │ │ - 3141: 0011f795 2244 FUNC GLOBAL DEFAULT 11 cspmv_ │ │ │ │ - 3142: 001a4c21 448 FUNC GLOBAL DEFAULT 11 dlarf_ │ │ │ │ - 3143: 00070f45 1156 FUNC GLOBAL DEFAULT 11 dorgtr_ │ │ │ │ - 3144: 003b13d1 42 FUNC GLOBAL DEFAULT 11 bl1_saxpy │ │ │ │ - 3145: 003e432d 248 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_internal_check │ │ │ │ - 3146: 00693aa4 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_INV_MIN │ │ │ │ - 3147: 003d24f5 54 FUNC GLOBAL DEFAULT 11 bl1_dsetv │ │ │ │ - 3148: 003e8041 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_symm_obj_create │ │ │ │ - 3149: 0007fc91 580 FUNC GLOBAL DEFAULT 11 dormlq_check │ │ │ │ - 3150: 003e7efd 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_scalr_obj_create │ │ │ │ - 3151: 00580a39 764 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var1 │ │ │ │ - 3152: 00581b39 1124 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var2 │ │ │ │ - 3153: 0052ba2d 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_create_workspace │ │ │ │ - 3154: 004268a5 52 FUNC GLOBAL DEFAULT 11 FLA_QR_unb_external │ │ │ │ - 3155: 005051b9 1700 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var1 │ │ │ │ - 3156: 00588f59 2180 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var3 │ │ │ │ - 3157: 003af8e9 100 FUNC GLOBAL DEFAULT 11 sig_die │ │ │ │ - 3158: 0058ee8d 2572 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var4 │ │ │ │ - 3159: 0050585d 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var2 │ │ │ │ - 3160: 00504d05 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var3 │ │ │ │ - 3161: 0058c585 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var5 │ │ │ │ - 3162: 001e6ed5 1032 FUNC GLOBAL DEFAULT 11 dsygvx_ │ │ │ │ - 3163: 006937e0 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_cntl_leaf │ │ │ │ - 3164: 00504e8d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var4 │ │ │ │ - 3165: 003d6731 276 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_cluster_dist_check │ │ │ │ - 3166: 003cd871 14 FUNC GLOBAL DEFAULT 11 bl1_is_conj │ │ │ │ - 3167: 003cde79 16 FUNC GLOBAL DEFAULT 11 bl1_d0 │ │ │ │ - 3168: 003cddb9 6 FUNC GLOBAL DEFAULT 11 bl1_d1 │ │ │ │ + 3141: 0011f78d 2244 FUNC GLOBAL DEFAULT 11 cspmv_ │ │ │ │ + 3142: 001a4c1d 448 FUNC GLOBAL DEFAULT 11 dlarf_ │ │ │ │ + 3143: 000714a5 1156 FUNC GLOBAL DEFAULT 11 dorgtr_ │ │ │ │ + 3144: 003b5939 42 FUNC GLOBAL DEFAULT 11 bl1_saxpy │ │ │ │ + 3145: 003e41b5 248 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_internal_check │ │ │ │ + 3146: 00693aac 28 OBJECT GLOBAL DEFAULT 20 FLA_SAFE_INV_MIN │ │ │ │ + 3147: 003d2a99 54 FUNC GLOBAL DEFAULT 11 bl1_dsetv │ │ │ │ + 3148: 003e8049 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_symm_obj_create │ │ │ │ + 3149: 0007fc95 580 FUNC GLOBAL DEFAULT 11 dormlq_check │ │ │ │ + 3150: 003e7f05 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_scalr_obj_create │ │ │ │ + 3151: 00580a19 764 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var1 │ │ │ │ + 3152: 00581b19 1124 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var2 │ │ │ │ + 3153: 0052c9e5 200 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_create_workspace │ │ │ │ + 3154: 00426879 52 FUNC GLOBAL DEFAULT 11 FLA_QR_unb_external │ │ │ │ + 3155: 0050599d 1700 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var1 │ │ │ │ + 3156: 00588f39 2180 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var3 │ │ │ │ + 3157: 003afea5 100 FUNC GLOBAL DEFAULT 11 sig_die │ │ │ │ + 3158: 0058ee6d 2572 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var4 │ │ │ │ + 3159: 00505341 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var2 │ │ │ │ + 3160: 00504ce9 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var3 │ │ │ │ + 3161: 0058c565 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opd_var5 │ │ │ │ + 3162: 001e8c69 1032 FUNC GLOBAL DEFAULT 11 dsygvx_ │ │ │ │ + 3163: 006937e8 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_cntl_leaf │ │ │ │ + 3164: 00504e71 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_unb_var4 │ │ │ │ + 3165: 003d6815 276 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_cluster_dist_check │ │ │ │ + 3166: 003cd929 14 FUNC GLOBAL DEFAULT 11 bl1_is_conj │ │ │ │ + 3167: 003cdca1 16 FUNC GLOBAL DEFAULT 11 bl1_d0 │ │ │ │ + 3168: 003cdbe1 6 FUNC GLOBAL DEFAULT 11 bl1_d1 │ │ │ │ 3169: 00097541 532 FUNC GLOBAL DEFAULT 11 cgehd2_ │ │ │ │ - 3170: 003cdda9 6 FUNC GLOBAL DEFAULT 11 bl1_d2 │ │ │ │ - 3171: 001cb6f1 992 FUNC GLOBAL DEFAULT 11 dpbcon_ │ │ │ │ - 3172: 003e4795 396 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_solve_check │ │ │ │ - 3173: 00549d6d 328 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_noopt │ │ │ │ - 3174: 0041b9a5 1388 FUNC GLOBAL DEFAULT 11 FLA_Hemvc_external │ │ │ │ - 3175: 00275655 2376 FUNC GLOBAL DEFAULT 11 slasda_ │ │ │ │ - 3176: 0035e941 2440 FUNC GLOBAL DEFAULT 11 zpprfs_ │ │ │ │ - 3177: 0050c915 1688 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var1 │ │ │ │ - 3178: 0050c2b9 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var2 │ │ │ │ - 3179: 0035f769 504 FUNC GLOBAL DEFAULT 11 zpttrs_ │ │ │ │ - 3180: 00173ff9 1960 FUNC GLOBAL DEFAULT 11 dhsein_ │ │ │ │ - 3181: 0050be29 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var3 │ │ │ │ - 3182: 003d5a6d 116 FUNC GLOBAL DEFAULT 11 FLA_Part_2x1_check │ │ │ │ - 3183: 0018fce9 1456 FUNC GLOBAL DEFAULT 11 dlaeda_ │ │ │ │ - 3184: 0050c131 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var4 │ │ │ │ - 3185: 003ca88d 560 FUNC GLOBAL DEFAULT 11 bl1_strsm │ │ │ │ - 3186: 006691fd 2192 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var1 │ │ │ │ - 3187: 0023c6b9 796 FUNC GLOBAL DEFAULT 11 slacn2_ │ │ │ │ - 3188: 001183fd 940 FUNC GLOBAL DEFAULT 11 cppcon_ │ │ │ │ - 3189: 003dd471 544 FUNC GLOBAL DEFAULT 11 FLA_Herk_check │ │ │ │ - 3190: 00668715 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var2 │ │ │ │ - 3191: 00669a8d 2316 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var3 │ │ │ │ - 3192: 00363891 2154 FUNC GLOBAL DEFAULT 11 zspmv_ │ │ │ │ - 3193: 00593c95 532 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opc_var1 │ │ │ │ - 3194: 0042654d 52 FUNC GLOBAL DEFAULT 11 FLA_Hevd_external │ │ │ │ - 3195: 003eada9 96 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k_cntl_finalize │ │ │ │ - 3196: 003f64f1 182 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_complex_constant │ │ │ │ - 3197: 003983b1 656 FUNC GLOBAL DEFAULT 11 zupgtr_ │ │ │ │ - 3198: 003c2245 206 FUNC GLOBAL DEFAULT 11 bl1_strsv │ │ │ │ - 3199: 000b22d5 1036 FUNC GLOBAL DEFAULT 11 chbgvd_ │ │ │ │ - 3200: 003ccfdd 524 FUNC GLOBAL DEFAULT 11 bl1_ddotv2axpyv2b │ │ │ │ - 3201: 002f4a6d 1708 FUNC GLOBAL DEFAULT 11 zhbgvx_ │ │ │ │ - 3202: 00620f59 592 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opc_var1 │ │ │ │ - 3203: 003e113d 344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U_check │ │ │ │ - 3204: 003e0bb9 280 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_check │ │ │ │ - 3205: 0022fc2d 2196 FUNC GLOBAL DEFAULT 11 sgtsv_ │ │ │ │ - 3206: 00539e69 248 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_opt1 │ │ │ │ - 3207: 003fa9bd 10 FUNC GLOBAL DEFAULT 11 FLA_Obj_row_offset │ │ │ │ - 3208: 0007bef5 184 FUNC GLOBAL DEFAULT 11 dgehd2_check │ │ │ │ + 3170: 003cdbd1 6 FUNC GLOBAL DEFAULT 11 bl1_d2 │ │ │ │ + 3171: 001cb915 992 FUNC GLOBAL DEFAULT 11 dpbcon_ │ │ │ │ + 3172: 003e479d 396 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_solve_check │ │ │ │ + 3173: 00549d4d 328 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_noopt │ │ │ │ + 3174: 0041be49 1388 FUNC GLOBAL DEFAULT 11 FLA_Hemvc_external │ │ │ │ + 3175: 00274d21 2376 FUNC GLOBAL DEFAULT 11 slasda_ │ │ │ │ + 3176: 0035e689 2440 FUNC GLOBAL DEFAULT 11 zpprfs_ │ │ │ │ + 3177: 0050c8f9 1688 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var1 │ │ │ │ + 3178: 0050c29d 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var2 │ │ │ │ + 3179: 0035f755 504 FUNC GLOBAL DEFAULT 11 zpttrs_ │ │ │ │ + 3180: 00174681 1960 FUNC GLOBAL DEFAULT 11 dhsein_ │ │ │ │ + 3181: 0050c115 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var3 │ │ │ │ + 3182: 003d5a01 116 FUNC GLOBAL DEFAULT 11 FLA_Part_2x1_check │ │ │ │ + 3183: 0018eff1 1456 FUNC GLOBAL DEFAULT 11 dlaeda_ │ │ │ │ + 3184: 0050be95 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_unb_var4 │ │ │ │ + 3185: 003ca89d 560 FUNC GLOBAL DEFAULT 11 bl1_strsm │ │ │ │ + 3186: 006691e5 2192 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var1 │ │ │ │ + 3187: 0023ff31 796 FUNC GLOBAL DEFAULT 11 slacn2_ │ │ │ │ + 3188: 001182f5 940 FUNC GLOBAL DEFAULT 11 cppcon_ │ │ │ │ + 3189: 003dd59d 544 FUNC GLOBAL DEFAULT 11 FLA_Herk_check │ │ │ │ + 3190: 00668f5d 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var2 │ │ │ │ + 3191: 00669cfd 2316 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc_blk_var3 │ │ │ │ + 3192: 003637e1 2154 FUNC GLOBAL DEFAULT 11 zspmv_ │ │ │ │ + 3193: 005917e9 532 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opc_var1 │ │ │ │ + 3194: 00426555 52 FUNC GLOBAL DEFAULT 11 FLA_Hevd_external │ │ │ │ + 3195: 003eaed5 96 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k_cntl_finalize │ │ │ │ + 3196: 003f64f9 182 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_complex_constant │ │ │ │ + 3197: 003975f9 656 FUNC GLOBAL DEFAULT 11 zupgtr_ │ │ │ │ + 3198: 003c1bed 206 FUNC GLOBAL DEFAULT 11 bl1_strsv │ │ │ │ + 3199: 000ae81d 1036 FUNC GLOBAL DEFAULT 11 chbgvd_ │ │ │ │ + 3200: 003cc9e5 524 FUNC GLOBAL DEFAULT 11 bl1_ddotv2axpyv2b │ │ │ │ + 3201: 002f4a45 1708 FUNC GLOBAL DEFAULT 11 zhbgvx_ │ │ │ │ + 3202: 00621051 592 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opc_var1 │ │ │ │ + 3203: 003e0f9d 344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U_check │ │ │ │ + 3204: 003e0bc1 280 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_check │ │ │ │ + 3205: 0022fe41 2196 FUNC GLOBAL DEFAULT 11 sgtsv_ │ │ │ │ + 3206: 0053a2cd 248 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_opt1 │ │ │ │ + 3207: 003fa9c9 10 FUNC GLOBAL DEFAULT 11 FLA_Obj_row_offset │ │ │ │ + 3208: 0007bdc1 184 FUNC GLOBAL DEFAULT 11 dgehd2_check │ │ │ │ 3209: 0006e6a1 1116 FUNC GLOBAL DEFAULT 11 ssytrd_ │ │ │ │ - 3210: 004246a5 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_task │ │ │ │ - 3211: 00424abd 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_task │ │ │ │ - 3212: 0007f3b1 328 FUNC GLOBAL DEFAULT 11 dorgqr_check │ │ │ │ - 3213: 00400c3d 128 FUNC GLOBAL DEFAULT 11 FLASH_Queue_work_stealing │ │ │ │ - 3214: 00691d98 4 OBJECT GLOBAL DEFAULT 20 f__Aquote │ │ │ │ - 3215: 0056df4d 220 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var1 │ │ │ │ - 3216: 003e4f59 168 FUNC GLOBAL DEFAULT 11 FLA_QR_form_Q_check │ │ │ │ - 3217: 00427cb9 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_task │ │ │ │ - 3218: 0056e45d 284 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var2 │ │ │ │ - 3219: 0056ef65 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var3 │ │ │ │ - 3220: 0059492d 452 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_ops_var1 │ │ │ │ + 3210: 004249b9 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_task │ │ │ │ + 3211: 00424ac5 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_task │ │ │ │ + 3212: 0007f3b5 328 FUNC GLOBAL DEFAULT 11 dorgqr_check │ │ │ │ + 3213: 00400a7d 128 FUNC GLOBAL DEFAULT 11 FLASH_Queue_work_stealing │ │ │ │ + 3214: 00691da0 4 OBJECT GLOBAL DEFAULT 20 f__Aquote │ │ │ │ + 3215: 0056df35 220 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var1 │ │ │ │ + 3216: 003e4f61 168 FUNC GLOBAL DEFAULT 11 FLA_QR_form_Q_check │ │ │ │ + 3217: 00428255 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc_task │ │ │ │ + 3218: 0056e71d 284 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var2 │ │ │ │ + 3219: 0056eba5 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opz_var3 │ │ │ │ + 3220: 0059490d 452 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_ops_var1 │ │ │ │ 3221: 00082279 192 FUNC GLOBAL DEFAULT 11 sorg2r_check │ │ │ │ - 3222: 00290d75 440 FUNC GLOBAL DEFAULT 11 sptcon_ │ │ │ │ - 3223: 003ae4cd 12 FUNC GLOBAL DEFAULT 11 r_lg10 │ │ │ │ - 3224: 0041e8bd 118 FUNC GLOBAL DEFAULT 11 FLA_Her2 │ │ │ │ - 3225: 003ed1bd 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_cntl_finalize │ │ │ │ - 3226: 003f25b9 136 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_copy_of_hier │ │ │ │ + 3222: 00291555 440 FUNC GLOBAL DEFAULT 11 sptcon_ │ │ │ │ + 3223: 003ae471 12 FUNC GLOBAL DEFAULT 11 r_lg10 │ │ │ │ + 3224: 0041e88d 118 FUNC GLOBAL DEFAULT 11 FLA_Her2 │ │ │ │ + 3225: 003ed1c5 68 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_cntl_finalize │ │ │ │ + 3226: 003f25c1 136 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_copy_of_hier │ │ │ │ 3227: 006937a0 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_mm │ │ │ │ - 3228: 004f6e39 1676 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var1 │ │ │ │ - 3229: 003f36ed 26 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_set │ │ │ │ - 3230: 004f74c5 1616 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var2 │ │ │ │ - 3231: 003e8455 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_uddateutinc_obj_create │ │ │ │ - 3232: 000b2fd9 584 FUNC GLOBAL DEFAULT 11 checon_rook_ │ │ │ │ - 3233: 004f6b09 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var3 │ │ │ │ + 3228: 004f7709 1676 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var1 │ │ │ │ + 3229: 003f36f5 26 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_set │ │ │ │ + 3230: 004f6aed 1616 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var2 │ │ │ │ + 3231: 003e8425 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_uddateutinc_obj_create │ │ │ │ + 3232: 000b2929 584 FUNC GLOBAL DEFAULT 11 checon_rook_ │ │ │ │ + 3233: 004f7d95 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var3 │ │ │ │ 3234: 006937a4 4 OBJECT GLOBAL DEFAULT 20 flash_trsm_cntl_mp │ │ │ │ - 3235: 0030d569 6900 FUNC GLOBAL DEFAULT 11 zhetri2x_ │ │ │ │ - 3236: 004f6ca1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var4 │ │ │ │ - 3237: 003f77f1 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_elemtype │ │ │ │ - 3238: 00287a31 1664 FUNC GLOBAL DEFAULT 11 sormql_ │ │ │ │ - 3239: 00553b51 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opc_var1 │ │ │ │ - 3240: 005555cd 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opc_var2 │ │ │ │ - 3241: 00693548 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_cntl │ │ │ │ - 3242: 005e1da1 1048 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofs_var2 │ │ │ │ - 3243: 00426ac9 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_ext │ │ │ │ - 3244: 005e088d 936 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofs_var3 │ │ │ │ - 3245: 00129f91 392 FUNC GLOBAL DEFAULT 11 csytri2_ │ │ │ │ - 3246: 003ccfd9 4 FUNC GLOBAL DEFAULT 11 bl1_sdotv2axpyv2b │ │ │ │ - 3247: 0031fa01 1774 FUNC GLOBAL DEFAULT 11 zlahr2_ │ │ │ │ - 3248: 0019cfe1 1316 FUNC GLOBAL DEFAULT 11 dlansp_ │ │ │ │ - 3249: 006934f0 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl │ │ │ │ - 3250: 003eaa85 196 FUNC GLOBAL DEFAULT 11 FLASH_Herk_cntl_init │ │ │ │ - 3251: 00412c85 984 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt_external │ │ │ │ - 3252: 00523ae1 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var1 │ │ │ │ - 3253: 003ec54d 120 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_cntl_init │ │ │ │ - 3254: 003cdef1 50 FUNC GLOBAL DEFAULT 11 bl1_z1h │ │ │ │ - 3255: 003e9175 144 FUNC GLOBAL DEFAULT 11 FLASH_Scal_cntl_init │ │ │ │ - 3256: 00523f65 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var2 │ │ │ │ - 3257: 00565441 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var1 │ │ │ │ + 3235: 0030ed61 6900 FUNC GLOBAL DEFAULT 11 zhetri2x_ │ │ │ │ + 3236: 004f713d 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_unb_var4 │ │ │ │ + 3237: 003f88c1 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_elemtype │ │ │ │ + 3238: 002889cd 1664 FUNC GLOBAL DEFAULT 11 sormql_ │ │ │ │ + 3239: 00553b31 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opc_var1 │ │ │ │ + 3240: 00555b6d 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opc_var2 │ │ │ │ + 3241: 0069353c 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_cntl │ │ │ │ + 3242: 005e1d89 1048 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofs_var2 │ │ │ │ + 3243: 00426ad1 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_ext │ │ │ │ + 3244: 005e0875 936 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofs_var3 │ │ │ │ + 3245: 00129bf5 392 FUNC GLOBAL DEFAULT 11 csytri2_ │ │ │ │ + 3246: 003cc9e1 4 FUNC GLOBAL DEFAULT 11 bl1_sdotv2axpyv2b │ │ │ │ + 3247: 0031f9e9 1774 FUNC GLOBAL DEFAULT 11 zlahr2_ │ │ │ │ + 3248: 0019d499 1316 FUNC GLOBAL DEFAULT 11 dlansp_ │ │ │ │ + 3249: 006934f4 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl │ │ │ │ + 3250: 003ea959 196 FUNC GLOBAL DEFAULT 11 FLASH_Herk_cntl_init │ │ │ │ + 3251: 00412879 984 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt_external │ │ │ │ + 3252: 00523921 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var1 │ │ │ │ + 3253: 003ec555 120 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_cntl_init │ │ │ │ + 3254: 003cdd19 50 FUNC GLOBAL DEFAULT 11 bl1_z1h │ │ │ │ + 3255: 003e92d5 144 FUNC GLOBAL DEFAULT 11 FLASH_Scal_cntl_init │ │ │ │ + 3256: 00523da5 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var2 │ │ │ │ + 3257: 00565429 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var1 │ │ │ │ 3258: 0008b891 292 FUNC GLOBAL DEFAULT 11 cgbsv_ │ │ │ │ - 3259: 002e3aa1 916 FUNC GLOBAL DEFAULT 11 zgesc2_ │ │ │ │ - 3260: 003d5035 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_elemtype_check │ │ │ │ - 3261: 00522a4d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var3 │ │ │ │ - 3262: 005657e1 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var2 │ │ │ │ - 3263: 00638c91 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var3b │ │ │ │ - 3264: 00663f7d 1920 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ - 3265: 0019fa79 600 FUNC GLOBAL DEFAULT 11 dlaqgb_ │ │ │ │ - 3266: 003e6a55 56 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_internal_check │ │ │ │ - 3267: 00522bf1 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var4 │ │ │ │ - 3268: 00565bb1 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var3 │ │ │ │ - 3269: 005665fd 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var4 │ │ │ │ - 3270: 00663cf5 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ - 3271: 003a6909 644 FUNC GLOBAL DEFAULT 11 zung2r_fla │ │ │ │ - 3272: 00665a05 2132 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ - 3273: 003f334d 332 FUNC GLOBAL DEFAULT 11 FLA_Axpy_object_to_buffer │ │ │ │ - 3274: 00429675 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_task │ │ │ │ - 3275: 0069378c 4 OBJECT GLOBAL DEFAULT 20 fla_apcaq2ut_var1_bsize │ │ │ │ - 3276: 004030e1 672 FUNC GLOBAL DEFAULT 11 FLA_Norm_inf │ │ │ │ - 3277: 003c336d 156 FUNC GLOBAL DEFAULT 11 bl1_zhemm_blas │ │ │ │ - 3278: 0056af59 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var1 │ │ │ │ - 3279: 0069396c 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_cntl │ │ │ │ - 3280: 0056b2f9 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var2 │ │ │ │ + 3259: 002e3a79 916 FUNC GLOBAL DEFAULT 11 zgesc2_ │ │ │ │ + 3260: 003d503d 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_elemtype_check │ │ │ │ + 3261: 00524221 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var3 │ │ │ │ + 3262: 005657c9 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var2 │ │ │ │ + 3263: 00638c79 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var3b │ │ │ │ + 3264: 00663f65 1920 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ + 3265: 001a02c9 600 FUNC GLOBAL DEFAULT 11 dlaqgb_ │ │ │ │ + 3266: 003e6a5d 56 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_internal_check │ │ │ │ + 3267: 0052377d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_blk_var4 │ │ │ │ + 3268: 00565b99 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var3 │ │ │ │ + 3269: 00566079 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_ops_var4 │ │ │ │ + 3270: 00663cdd 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ + 3271: 003a6911 644 FUNC GLOBAL DEFAULT 11 zung2r_fla │ │ │ │ + 3272: 00664fed 2132 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ + 3273: 003f3355 332 FUNC GLOBAL DEFAULT 11 FLA_Axpy_object_to_buffer │ │ │ │ + 3274: 0042967d 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_task │ │ │ │ + 3275: 00693794 4 OBJECT GLOBAL DEFAULT 20 fla_apcaq2ut_var1_bsize │ │ │ │ + 3276: 00403429 672 FUNC GLOBAL DEFAULT 11 FLA_Norm_inf │ │ │ │ + 3277: 003c3dad 156 FUNC GLOBAL DEFAULT 11 bl1_zhemm_blas │ │ │ │ + 3278: 0056af41 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var1 │ │ │ │ + 3279: 00693980 4 OBJECT GLOBAL DEFAULT 20 flash_eig_gest_cntl │ │ │ │ + 3280: 0056b2e1 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var2 │ │ │ │ 3281: 0016880d 1308 FUNC GLOBAL DEFAULT 11 dgerqf_ │ │ │ │ - 3282: 0056bc29 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var3 │ │ │ │ - 3283: 0056c0f9 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var4 │ │ │ │ - 3284: 00552251 620 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_solve │ │ │ │ - 3285: 001ca5d9 936 FUNC GLOBAL DEFAULT 11 dorm2l_ │ │ │ │ - 3286: 00573919 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opd_var1 │ │ │ │ - 3287: 004d8305 636 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var10 │ │ │ │ - 3288: 0054b1ad 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opc_var1 │ │ │ │ - 3289: 00693900 4 OBJECT GLOBAL DEFAULT 20 flash_apqudutinc_var1_bsize │ │ │ │ - 3290: 003eb2f9 132 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_cntl_init │ │ │ │ - 3291: 00424b95 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_task │ │ │ │ - 3292: 00125755 3952 FUNC GLOBAL DEFAULT 11 csteqr_ │ │ │ │ - 3293: 00553bed 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opz_var1 │ │ │ │ - 3294: 0041aab9 1188 FUNC GLOBAL DEFAULT 11 FLA_Ger_external │ │ │ │ - 3295: 001a06b9 864 FUNC GLOBAL DEFAULT 11 dlaqp2_ │ │ │ │ - 3296: 0055570d 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opz_var2 │ │ │ │ - 3297: 00405b4d 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_b_opd │ │ │ │ - 3298: 00437701 628 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var1 │ │ │ │ - 3299: 0045091d 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var1 │ │ │ │ - 3300: 00450ba9 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var2 │ │ │ │ - 3301: 00437975 620 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var2 │ │ │ │ - 3302: 00450e2d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var3 │ │ │ │ - 3303: 004510d1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var4 │ │ │ │ - 3304: 002c8c61 292 FUNC GLOBAL DEFAULT 11 zgbsv_ │ │ │ │ - 3305: 00437be1 712 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var5 │ │ │ │ - 3306: 00451371 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var5 │ │ │ │ - 3307: 00451649 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var6 │ │ │ │ - 3308: 00437ea9 712 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var6 │ │ │ │ - 3309: 00581009 736 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var1 │ │ │ │ - 3310: 00582421 1160 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var2 │ │ │ │ - 3311: 0058a119 2340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var3 │ │ │ │ - 3312: 0041f015 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_task │ │ │ │ - 3313: 001e9289 500 FUNC GLOBAL DEFAULT 11 dsysv_rook_ │ │ │ │ - 3314: 00590349 2748 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var4 │ │ │ │ - 3315: 006936d0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_bp_bb │ │ │ │ - 3316: 0058d5a1 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var5 │ │ │ │ - 3317: 0041ea1d 104 FUNC GLOBAL DEFAULT 11 FLA_Herc │ │ │ │ - 3318: 003f39b9 12 FUNC GLOBAL DEFAULT 11 FLA_Initialized │ │ │ │ - 3319: 003ad09d 12 FUNC GLOBAL DEFAULT 11 r_acos │ │ │ │ - 3320: 00112eb1 544 FUNC GLOBAL DEFAULT 11 cpoequb_ │ │ │ │ - 3321: 002a6291 904 FUNC GLOBAL DEFAULT 11 ssytrf_ │ │ │ │ - 3322: 000d8f09 1044 FUNC GLOBAL DEFAULT 11 clacon_ │ │ │ │ - 3323: 0054ed3d 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opc_var1 │ │ │ │ - 3324: 00405ad5 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_b_ops │ │ │ │ - 3325: 0054fc01 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opc_var2 │ │ │ │ - 3326: 0049c661 268 FUNC GLOBAL DEFAULT 11 FLA_Herk │ │ │ │ - 3327: 0041e791 154 FUNC GLOBAL DEFAULT 11 FLA_Hemvc │ │ │ │ - 3328: 004273b9 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_ext │ │ │ │ - 3329: 002e9f31 684 FUNC GLOBAL DEFAULT 11 zggrqf_ │ │ │ │ - 3330: 00333aa9 396 FUNC GLOBAL DEFAULT 11 zlapll_ │ │ │ │ - 3331: 00428409 76 FUNC GLOBAL DEFAULT 11 FLA_Chol_task │ │ │ │ - 3332: 003d5d49 488 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x2_to_3x3_check │ │ │ │ - 3333: 004ee045 1608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_internal │ │ │ │ - 3334: 003f3499 272 FUNC GLOBAL DEFAULT 11 FLA_Copy_buffer_to_object │ │ │ │ - 3335: 0055cfb9 460 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_opt_var1 │ │ │ │ - 3336: 005357f5 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var1 │ │ │ │ - 3337: 005369e5 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var2 │ │ │ │ - 3338: 00536359 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var3 │ │ │ │ - 3339: 002697b9 1008 FUNC GLOBAL DEFAULT 11 slarrj_ │ │ │ │ - 3340: 000c07e5 916 FUNC GLOBAL DEFAULT 11 chetrf_rook_ │ │ │ │ - 3341: 00692050 4 OBJECT GLOBAL DEFAULT 20 f__lchar │ │ │ │ - 3342: 0008a229 360 FUNC GLOBAL DEFAULT 11 zunml2_check │ │ │ │ - 3343: 005beffd 376 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_ops_var1 │ │ │ │ - 3344: 00127e3d 3420 FUNC GLOBAL DEFAULT 11 csyequb_ │ │ │ │ - 3345: 0008627d 156 FUNC GLOBAL DEFAULT 11 zgelq2_check │ │ │ │ - 3346: 003d27dd 116 FUNC GLOBAL DEFAULT 11 bl1_zsetm │ │ │ │ - 3347: 004197a5 76 FUNC GLOBAL DEFAULT 11 FLA_Nrm2 │ │ │ │ - 3348: 003b7389 38 FUNC GLOBAL DEFAULT 11 bl1_ccopy │ │ │ │ - 3349: 003f9369 144 FUNC GLOBAL DEFAULT 11 FLA_Part_2x1 │ │ │ │ - 3350: 005e5981 280 FUNC GLOBAL DEFAULT 11 FLASH_Lyap │ │ │ │ - 3351: 00089371 200 FUNC GLOBAL DEFAULT 11 zpotrf_check │ │ │ │ - 3352: 003f9285 228 FUNC GLOBAL DEFAULT 11 FLA_Part_2x2 │ │ │ │ - 3353: 005dec79 684 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ - 3354: 003c5a51 160 FUNC GLOBAL DEFAULT 11 bl1_sgemm_blas │ │ │ │ - 3355: 005e371d 1048 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var2 │ │ │ │ - 3356: 005e5ef9 1144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var3 │ │ │ │ - 3357: 00379b59 792 FUNC GLOBAL DEFAULT 11 ztpcon_ │ │ │ │ - 3358: 003cbca5 396 FUNC GLOBAL DEFAULT 11 bl1_ddotsv2 │ │ │ │ - 3359: 003d2579 74 FUNC GLOBAL DEFAULT 11 bl1_zsetv │ │ │ │ - 3360: 0054401d 412 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_solve │ │ │ │ - 3361: 0033ce29 2256 FUNC GLOBAL DEFAULT 11 zlarft_ │ │ │ │ - 3362: 003cc82d 556 FUNC GLOBAL DEFAULT 11 bl1_ddotsv3 │ │ │ │ - 3363: 003f58b9 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_svd_type │ │ │ │ - 3364: 0062e689 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var1 │ │ │ │ - 3365: 0062edd9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var2 │ │ │ │ - 3366: 003ac28d 48 FUNC GLOBAL DEFAULT 11 zdotu_f2c_ │ │ │ │ - 3367: 0062ee61 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var3 │ │ │ │ - 3368: 0062eee9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var4 │ │ │ │ - 3369: 0062ef71 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var5 │ │ │ │ - 3370: 00099b71 476 FUNC GLOBAL DEFAULT 11 cgeql2_ │ │ │ │ - 3371: 0062eff9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var6 │ │ │ │ - 3372: 004265b5 52 FUNC GLOBAL DEFAULT 11 FLA_Hevdr_external │ │ │ │ - 3373: 0062f081 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var7 │ │ │ │ - 3374: 00156e89 4292 FUNC GLOBAL DEFAULT 11 dgbbrd_ │ │ │ │ - 3375: 0062f109 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var8 │ │ │ │ - 3376: 004344b5 568 FUNC GLOBAL DEFAULT 11 FLA_Scalr_internal │ │ │ │ - 3377: 0062f191 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var9 │ │ │ │ - 3378: 0053e9c9 844 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_internal │ │ │ │ - 3379: 000764c9 340 FUNC GLOBAL DEFAULT 11 cbdsqr_check │ │ │ │ - 3380: 0031d989 860 FUNC GLOBAL DEFAULT 11 zlaed7_ │ │ │ │ - 3381: 00442461 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var1 │ │ │ │ - 3382: 004426dd 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var2 │ │ │ │ - 3383: 00597dcd 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opd_var1 │ │ │ │ - 3384: 00442bf9 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var3 │ │ │ │ - 3385: 0041f071 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_task │ │ │ │ - 3386: 003ce92d 4 FUNC GLOBAL DEFAULT 11 bl1_cfree │ │ │ │ - 3387: 0028de35 2500 FUNC GLOBAL DEFAULT 11 spbtrf_ │ │ │ │ - 3388: 003bcdc5 270 FUNC GLOBAL DEFAULT 11 bl1_cccopymr │ │ │ │ - 3389: 00442959 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var4 │ │ │ │ - 3390: 00268d39 564 FUNC GLOBAL DEFAULT 11 slarrk_ │ │ │ │ - 3391: 00442e9d 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var5 │ │ │ │ - 3392: 00443191 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var6 │ │ │ │ - 3393: 0041cbad 860 FUNC GLOBAL DEFAULT 11 FLA_Herc_external │ │ │ │ - 3394: 00693bf4 28 OBJECT GLOBAL DEFAULT 20 FLA_THREE │ │ │ │ - 3395: 003bb30d 266 FUNC GLOBAL DEFAULT 11 bl1_cccopymt │ │ │ │ - 3396: 00634179 480 FUNC GLOBAL DEFAULT 11 FLA_Givens2_opd │ │ │ │ - 3397: 00693720 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_ip │ │ │ │ - 3398: 003fd4c1 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_total_time │ │ │ │ - 3399: 00693860 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_cntl_leaf │ │ │ │ - 3400: 0006afbd 30 FUNC GLOBAL DEFAULT 11 fla_memory_leak_counter_status_ │ │ │ │ - 3401: 0020b3a1 80 FUNC GLOBAL DEFAULT 11 ilatrans_ │ │ │ │ - 3402: 00427251 80 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_unb_ext │ │ │ │ - 3403: 00693598 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp_ip │ │ │ │ - 3404: 00693528 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_tb │ │ │ │ - 3405: 00427801 120 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_task │ │ │ │ - 3406: 00693980 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_bsize │ │ │ │ - 3407: 003d8581 172 FUNC GLOBAL DEFAULT 11 FLA_Set_diag_check │ │ │ │ - 3408: 004267f1 52 FUNC GLOBAL DEFAULT 11 FLA_QR_blk_external │ │ │ │ - 3409: 001d1db1 452 FUNC GLOBAL DEFAULT 11 dpotrs_ │ │ │ │ - 3410: 003d5ae1 144 FUNC GLOBAL DEFAULT 11 FLA_Part_2x2_check │ │ │ │ - 3411: 00239c7d 2340 FUNC GLOBAL DEFAULT 11 sla_geamv_ │ │ │ │ - 3412: 003ce969 52 FUNC GLOBAL DEFAULT 11 bl1_dfree_contigm │ │ │ │ - 3413: 00524a39 1720 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var1 │ │ │ │ - 3414: 00634171 6 FUNC GLOBAL DEFAULT 11 FLA_Givens2_ops │ │ │ │ - 3415: 005250f1 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var2 │ │ │ │ - 3416: 005243e1 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var3 │ │ │ │ - 3417: 00289ef5 6084 FUNC GLOBAL DEFAULT 11 sorbdb_ │ │ │ │ - 3418: 0054cda1 648 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_solve │ │ │ │ - 3419: 00524569 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var4 │ │ │ │ - 3420: 0008a391 872 FUNC GLOBAL DEFAULT 11 zunmbr_check │ │ │ │ - 3421: 0019f8e9 400 FUNC GLOBAL DEFAULT 11 dlaqge_ │ │ │ │ - 3422: 000d7239 1692 FUNC GLOBAL DEFAULT 11 cla_syrcond_c_ │ │ │ │ - 3423: 00636d21 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var6b │ │ │ │ - 3424: 003dd691 292 FUNC GLOBAL DEFAULT 11 FLA_Herk_internal_check │ │ │ │ - 3425: 005d967d 426 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U │ │ │ │ - 3426: 003b6979 368 FUNC GLOBAL DEFAULT 11 bl1_saxpysmt │ │ │ │ - 3427: 003a3fd5 680 FUNC GLOBAL DEFAULT 11 dorg2r_fla │ │ │ │ - 3428: 003af2ad 120 FUNC GLOBAL DEFAULT 11 f_init │ │ │ │ - 3429: 003e1295 348 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V_check │ │ │ │ - 3430: 0041f23d 1536 FUNC GLOBAL DEFAULT 11 FLA_Hemm_external │ │ │ │ - 3431: 003d9235 300 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt_check │ │ │ │ - 3432: 003bdb21 388 FUNC GLOBAL DEFAULT 11 bl1_szcopymrt │ │ │ │ - 3433: 005700d1 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var1 │ │ │ │ - 3434: 00570869 276 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var2 │ │ │ │ - 3435: 005710e1 204 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var3 │ │ │ │ - 3436: 00573cf1 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opz_var1 │ │ │ │ - 3437: 0031e939 2052 FUNC GLOBAL DEFAULT 11 zlaed8_ │ │ │ │ - 3438: 0036cb39 844 FUNC GLOBAL DEFAULT 11 zsyswapr_ │ │ │ │ - 3439: 00429471 136 FUNC GLOBAL DEFAULT 11 FLA_SA_FS_task │ │ │ │ - 3440: 0043bd6d 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_blk_var1 │ │ │ │ - 3441: 003e9041 68 FUNC GLOBAL DEFAULT 11 FLASH_Copyr_cntl_finalize │ │ │ │ - 3442: 00158d69 812 FUNC GLOBAL DEFAULT 11 dgecon_ │ │ │ │ - 3443: 0043c3d5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_blk_var2 │ │ │ │ - 3444: 006436b9 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots │ │ │ │ - 3445: 003ec1c1 204 FUNC GLOBAL DEFAULT 11 FLA_Sylv_cntl_init │ │ │ │ - 3446: 005da24d 1144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u_realify_unb │ │ │ │ - 3447: 00639875 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var3b │ │ │ │ - 3448: 005b2449 468 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var1 │ │ │ │ - 3449: 005b2f95 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var2 │ │ │ │ - 3450: 003e8b85 48 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_cntl_init │ │ │ │ - 3451: 003eb6b1 256 FUNC GLOBAL DEFAULT 11 FLA_Chol_cntl_init │ │ │ │ - 3452: 001e9069 544 FUNC GLOBAL DEFAULT 11 dsysv_ │ │ │ │ - 3453: 0055f7cd 432 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opd_var1 │ │ │ │ - 3454: 005527bd 604 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau │ │ │ │ - 3455: 005b3b8d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var4 │ │ │ │ - 3456: 00560095 596 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opd_var2 │ │ │ │ - 3457: 005b4731 444 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var5 │ │ │ │ - 3458: 00451919 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var1 │ │ │ │ - 3459: 0009f265 908 FUNC GLOBAL DEFAULT 11 cgeqrf_ │ │ │ │ - 3460: 00451bc5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var2 │ │ │ │ - 3461: 00451e71 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var3 │ │ │ │ - 3462: 00097ca9 3588 FUNC GLOBAL DEFAULT 11 cgeevx_ │ │ │ │ - 3463: 00452111 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var4 │ │ │ │ - 3464: 003f69a9 22 FUNC GLOBAL DEFAULT 11 FLA_Check_complex_datatype │ │ │ │ - 3465: 004523b1 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var5 │ │ │ │ - 3466: 00452635 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var6 │ │ │ │ - 3467: 000fa7f1 5716 FUNC GLOBAL DEFAULT 11 clarfb_ │ │ │ │ - 3468: 003e83f5 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_ttmm_obj_create │ │ │ │ - 3469: 004263dd 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_ext │ │ │ │ - 3470: 0017b789 1568 FUNC GLOBAL DEFAULT 11 dla_gbrcond_ │ │ │ │ - 3471: 000781cd 252 FUNC GLOBAL DEFAULT 11 chegst_check │ │ │ │ - 3472: 00428199 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_task │ │ │ │ - 3473: 003e8c15 56 FUNC GLOBAL DEFAULT 11 FLA_Copyr_cntl_init │ │ │ │ - 3474: 006065e1 556 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opc_var1 │ │ │ │ - 3475: 003ec11d 108 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_cntl_init │ │ │ │ + 3282: 0056b6a1 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var3 │ │ │ │ + 3283: 0056bb71 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_ops_var4 │ │ │ │ + 3284: 00552231 620 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_solve │ │ │ │ + 3285: 001c9c2d 936 FUNC GLOBAL DEFAULT 11 dorm2l_ │ │ │ │ + 3286: 005738f9 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opd_var1 │ │ │ │ + 3287: 004d82e9 636 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var10 │ │ │ │ + 3288: 0054a50d 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opc_var1 │ │ │ │ + 3289: 0069391c 4 OBJECT GLOBAL DEFAULT 20 flash_apqudutinc_var1_bsize │ │ │ │ + 3290: 003eb349 132 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_cntl_init │ │ │ │ + 3291: 00424b9d 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_task │ │ │ │ + 3292: 0012574d 3952 FUNC GLOBAL DEFAULT 11 csteqr_ │ │ │ │ + 3293: 00553bcd 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opz_var1 │ │ │ │ + 3294: 0041aac1 1188 FUNC GLOBAL DEFAULT 11 FLA_Ger_external │ │ │ │ + 3295: 001a06b1 864 FUNC GLOBAL DEFAULT 11 dlaqp2_ │ │ │ │ + 3296: 00555cad 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opz_var2 │ │ │ │ + 3297: 00405a31 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_b_opd │ │ │ │ + 3298: 00437451 628 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var1 │ │ │ │ + 3299: 00450925 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var1 │ │ │ │ + 3300: 00450bb1 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var2 │ │ │ │ + 3301: 0043797d 620 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var2 │ │ │ │ + 3302: 00450e35 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var3 │ │ │ │ + 3303: 004510d9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var4 │ │ │ │ + 3304: 002c8c39 292 FUNC GLOBAL DEFAULT 11 zgbsv_ │ │ │ │ + 3305: 00437be9 712 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var5 │ │ │ │ + 3306: 00451379 728 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var5 │ │ │ │ + 3307: 004520e9 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_blk_var6 │ │ │ │ + 3308: 00437eb1 712 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n_blk_var6 │ │ │ │ + 3309: 00580fe9 736 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var1 │ │ │ │ + 3310: 00582401 1160 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var2 │ │ │ │ + 3311: 0058a0f9 2340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var3 │ │ │ │ + 3312: 0041f01d 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc_task │ │ │ │ + 3313: 001e9291 500 FUNC GLOBAL DEFAULT 11 dsysv_rook_ │ │ │ │ + 3314: 00590329 2748 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var4 │ │ │ │ + 3315: 006936ec 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_bp_bb │ │ │ │ + 3316: 0058d581 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opz_var5 │ │ │ │ + 3317: 0041ea25 104 FUNC GLOBAL DEFAULT 11 FLA_Herc │ │ │ │ + 3318: 003f39c1 12 FUNC GLOBAL DEFAULT 11 FLA_Initialized │ │ │ │ + 3319: 003ad005 12 FUNC GLOBAL DEFAULT 11 r_acos │ │ │ │ + 3320: 00112d91 544 FUNC GLOBAL DEFAULT 11 cpoequb_ │ │ │ │ + 3321: 002a5b01 904 FUNC GLOBAL DEFAULT 11 ssytrf_ │ │ │ │ + 3322: 000d8dbd 1044 FUNC GLOBAL DEFAULT 11 clacon_ │ │ │ │ + 3323: 0054e8d9 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opc_var1 │ │ │ │ + 3324: 004059b9 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_b_ops │ │ │ │ + 3325: 0054f8d1 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opc_var2 │ │ │ │ + 3326: 0049c645 268 FUNC GLOBAL DEFAULT 11 FLA_Herk │ │ │ │ + 3327: 0041e905 154 FUNC GLOBAL DEFAULT 11 FLA_Hemvc │ │ │ │ + 3328: 0042746d 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_ext │ │ │ │ + 3329: 002ea4f1 684 FUNC GLOBAL DEFAULT 11 zggrqf_ │ │ │ │ + 3330: 00334df1 396 FUNC GLOBAL DEFAULT 11 zlapll_ │ │ │ │ + 3331: 00427a2d 76 FUNC GLOBAL DEFAULT 11 FLA_Chol_task │ │ │ │ + 3332: 003d5d51 488 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x2_to_3x3_check │ │ │ │ + 3333: 004ee4e9 1608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_internal │ │ │ │ + 3334: 003f34a1 272 FUNC GLOBAL DEFAULT 11 FLA_Copy_buffer_to_object │ │ │ │ + 3335: 0055c479 460 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_opt_var1 │ │ │ │ + 3336: 00535b75 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var1 │ │ │ │ + 3337: 005366dd 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var2 │ │ │ │ + 3338: 00536051 346 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opt_var3 │ │ │ │ + 3339: 00268f59 1008 FUNC GLOBAL DEFAULT 11 slarrj_ │ │ │ │ + 3340: 000c065d 916 FUNC GLOBAL DEFAULT 11 chetrf_rook_ │ │ │ │ + 3341: 00692158 4 OBJECT GLOBAL DEFAULT 20 f__lchar │ │ │ │ + 3342: 0008a591 360 FUNC GLOBAL DEFAULT 11 zunml2_check │ │ │ │ + 3343: 005befdd 376 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_ops_var1 │ │ │ │ + 3344: 00127e35 3420 FUNC GLOBAL DEFAULT 11 csyequb_ │ │ │ │ + 3345: 000860d5 156 FUNC GLOBAL DEFAULT 11 zgelq2_check │ │ │ │ + 3346: 003d2665 116 FUNC GLOBAL DEFAULT 11 bl1_zsetm │ │ │ │ + 3347: 004197ad 76 FUNC GLOBAL DEFAULT 11 FLA_Nrm2 │ │ │ │ + 3348: 003b75b9 38 FUNC GLOBAL DEFAULT 11 bl1_ccopy │ │ │ │ + 3349: 003f9371 144 FUNC GLOBAL DEFAULT 11 FLA_Part_2x1 │ │ │ │ + 3350: 005e5969 280 FUNC GLOBAL DEFAULT 11 FLASH_Lyap │ │ │ │ + 3351: 00089501 200 FUNC GLOBAL DEFAULT 11 zpotrf_check │ │ │ │ + 3352: 003f928d 228 FUNC GLOBAL DEFAULT 11 FLA_Part_2x2 │ │ │ │ + 3353: 005dec61 684 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ + 3354: 003c4ca1 160 FUNC GLOBAL DEFAULT 11 bl1_sgemm_blas │ │ │ │ + 3355: 005e3705 1048 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var2 │ │ │ │ + 3356: 005e5fed 1144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opd_var3 │ │ │ │ + 3357: 0037b999 792 FUNC GLOBAL DEFAULT 11 ztpcon_ │ │ │ │ + 3358: 003cbcb5 396 FUNC GLOBAL DEFAULT 11 bl1_ddotsv2 │ │ │ │ + 3359: 003d2b1d 74 FUNC GLOBAL DEFAULT 11 bl1_zsetv │ │ │ │ + 3360: 00543cf9 412 FUNC GLOBAL DEFAULT 11 FLASH_LU_piv_solve │ │ │ │ + 3361: 0033d0bd 2256 FUNC GLOBAL DEFAULT 11 zlarft_ │ │ │ │ + 3362: 003ccded 556 FUNC GLOBAL DEFAULT 11 bl1_ddotsv3 │ │ │ │ + 3363: 003f58c1 60 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_svd_type │ │ │ │ + 3364: 0062e6f9 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var1 │ │ │ │ + 3365: 0062edc1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var2 │ │ │ │ + 3366: 003ac0ad 48 FUNC GLOBAL DEFAULT 11 zdotu_f2c_ │ │ │ │ + 3367: 0062ee49 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var3 │ │ │ │ + 3368: 0062eed1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var4 │ │ │ │ + 3369: 0062f0f1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var5 │ │ │ │ + 3370: 0009b35d 476 FUNC GLOBAL DEFAULT 11 cgeql2_ │ │ │ │ + 3371: 0062ef59 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var6 │ │ │ │ + 3372: 004265bd 52 FUNC GLOBAL DEFAULT 11 FLA_Hevdr_external │ │ │ │ + 3373: 0062efe1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var7 │ │ │ │ + 3374: 00155ac9 4292 FUNC GLOBAL DEFAULT 11 dgbbrd_ │ │ │ │ + 3375: 0062f069 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var8 │ │ │ │ + 3376: 004345f1 568 FUNC GLOBAL DEFAULT 11 FLA_Scalr_internal │ │ │ │ + 3377: 0062f179 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var9 │ │ │ │ + 3378: 0053eb1d 844 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_internal │ │ │ │ + 3379: 00075de9 340 FUNC GLOBAL DEFAULT 11 cbdsqr_check │ │ │ │ + 3380: 0031d969 860 FUNC GLOBAL DEFAULT 11 zlaed7_ │ │ │ │ + 3381: 004421f1 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var1 │ │ │ │ + 3382: 00442711 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var2 │ │ │ │ + 3383: 00595f5d 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opd_var1 │ │ │ │ + 3384: 0044246d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var3 │ │ │ │ + 3385: 0041f079 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln_task │ │ │ │ + 3386: 003ce935 4 FUNC GLOBAL DEFAULT 11 bl1_cfree │ │ │ │ + 3387: 0028de15 2500 FUNC GLOBAL DEFAULT 11 spbtrf_ │ │ │ │ + 3388: 003bcdd5 270 FUNC GLOBAL DEFAULT 11 bl1_cccopymr │ │ │ │ + 3389: 00442c05 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var4 │ │ │ │ + 3390: 00268c01 564 FUNC GLOBAL DEFAULT 11 slarrk_ │ │ │ │ + 3391: 00442ea5 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var5 │ │ │ │ + 3392: 00443199 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_blk_var6 │ │ │ │ + 3393: 0041cbb5 860 FUNC GLOBAL DEFAULT 11 FLA_Herc_external │ │ │ │ + 3394: 00693bfc 28 OBJECT GLOBAL DEFAULT 20 FLA_THREE │ │ │ │ + 3395: 003bae0d 266 FUNC GLOBAL DEFAULT 11 bl1_cccopymt │ │ │ │ + 3396: 00633b99 480 FUNC GLOBAL DEFAULT 11 FLA_Givens2_opd │ │ │ │ + 3397: 006936c0 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_ip │ │ │ │ + 3398: 003fd7f9 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_total_time │ │ │ │ + 3399: 00693868 4 OBJECT GLOBAL DEFAULT 20 fla_lyap_cntl_leaf │ │ │ │ + 3400: 0006a43d 30 FUNC GLOBAL DEFAULT 11 fla_memory_leak_counter_status_ │ │ │ │ + 3401: 0020bccd 80 FUNC GLOBAL DEFAULT 11 ilatrans_ │ │ │ │ + 3402: 004270f5 80 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_unb_ext │ │ │ │ + 3403: 006935a0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp_ip │ │ │ │ + 3404: 00693530 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl_tb │ │ │ │ + 3405: 004279b5 120 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_task │ │ │ │ + 3406: 00693988 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_bsize │ │ │ │ + 3407: 003d8589 172 FUNC GLOBAL DEFAULT 11 FLA_Set_diag_check │ │ │ │ + 3408: 004267f9 52 FUNC GLOBAL DEFAULT 11 FLA_QR_blk_external │ │ │ │ + 3409: 001d1db9 452 FUNC GLOBAL DEFAULT 11 dpotrs_ │ │ │ │ + 3410: 003d5ae9 144 FUNC GLOBAL DEFAULT 11 FLA_Part_2x2_check │ │ │ │ + 3411: 00239c79 2340 FUNC GLOBAL DEFAULT 11 sla_geamv_ │ │ │ │ + 3412: 003cf031 52 FUNC GLOBAL DEFAULT 11 bl1_dfree_contigm │ │ │ │ + 3413: 00524d51 1720 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var1 │ │ │ │ + 3414: 00633b91 6 FUNC GLOBAL DEFAULT 11 FLA_Givens2_ops │ │ │ │ + 3415: 005246d5 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var2 │ │ │ │ + 3416: 005243c5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var3 │ │ │ │ + 3417: 00289c79 6084 FUNC GLOBAL DEFAULT 11 sorbdb_ │ │ │ │ + 3418: 0054cd81 648 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_solve │ │ │ │ + 3419: 0052454d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlt_unb_var4 │ │ │ │ + 3420: 0008a229 872 FUNC GLOBAL DEFAULT 11 zunmbr_check │ │ │ │ + 3421: 001a0521 400 FUNC GLOBAL DEFAULT 11 dlaqge_ │ │ │ │ + 3422: 000d7171 1692 FUNC GLOBAL DEFAULT 11 cla_syrcond_c_ │ │ │ │ + 3423: 006368e1 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var6b │ │ │ │ + 3424: 003dd479 292 FUNC GLOBAL DEFAULT 11 FLA_Herk_internal_check │ │ │ │ + 3425: 005d8d31 426 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U │ │ │ │ + 3426: 003b6c19 368 FUNC GLOBAL DEFAULT 11 bl1_saxpysmt │ │ │ │ + 3427: 003a44d5 680 FUNC GLOBAL DEFAULT 11 dorg2r_fla │ │ │ │ + 3428: 003af2b9 120 FUNC GLOBAL DEFAULT 11 f_init │ │ │ │ + 3429: 003e129d 348 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V_check │ │ │ │ + 3430: 0041f89d 1536 FUNC GLOBAL DEFAULT 11 FLA_Hemm_external │ │ │ │ + 3431: 003d9195 300 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt_check │ │ │ │ + 3432: 003bdb31 388 FUNC GLOBAL DEFAULT 11 bl1_szcopymrt │ │ │ │ + 3433: 005700b9 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var1 │ │ │ │ + 3434: 00570589 276 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var2 │ │ │ │ + 3435: 005710c1 204 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opc_var3 │ │ │ │ + 3436: 00573cd1 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opz_var1 │ │ │ │ + 3437: 0031e921 2052 FUNC GLOBAL DEFAULT 11 zlaed8_ │ │ │ │ + 3438: 0036d879 844 FUNC GLOBAL DEFAULT 11 zsyswapr_ │ │ │ │ + 3439: 00429129 136 FUNC GLOBAL DEFAULT 11 FLA_SA_FS_task │ │ │ │ + 3440: 0043bfed 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_blk_var1 │ │ │ │ + 3441: 003e9049 68 FUNC GLOBAL DEFAULT 11 FLASH_Copyr_cntl_finalize │ │ │ │ + 3442: 001589d1 812 FUNC GLOBAL DEFAULT 11 dgecon_ │ │ │ │ + 3443: 0043c3dd 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_blk_var2 │ │ │ │ + 3444: 00643a09 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots │ │ │ │ + 3445: 003ec435 204 FUNC GLOBAL DEFAULT 11 FLA_Sylv_cntl_init │ │ │ │ + 3446: 005daf45 1144 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u_realify_unb │ │ │ │ + 3447: 00639435 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var3b │ │ │ │ + 3448: 005b2429 468 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var1 │ │ │ │ + 3449: 005b2f75 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var2 │ │ │ │ + 3450: 003e8b8d 48 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_cntl_init │ │ │ │ + 3451: 003eb6b9 256 FUNC GLOBAL DEFAULT 11 FLA_Chol_cntl_init │ │ │ │ + 3452: 001e9071 544 FUNC GLOBAL DEFAULT 11 dsysv_ │ │ │ │ + 3453: 0055f7b5 432 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opd_var1 │ │ │ │ + 3454: 0055279d 604 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_recover_tau │ │ │ │ + 3455: 005b3b6d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var4 │ │ │ │ + 3456: 00560141 596 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opd_var2 │ │ │ │ + 3457: 005b4711 444 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opd_var5 │ │ │ │ + 3458: 00451651 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var1 │ │ │ │ + 3459: 000a08f9 908 FUNC GLOBAL DEFAULT 11 cgeqrf_ │ │ │ │ + 3460: 004518fd 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var2 │ │ │ │ + 3461: 00451ba9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var3 │ │ │ │ + 3462: 0009839d 3588 FUNC GLOBAL DEFAULT 11 cgeevx_ │ │ │ │ + 3463: 00451e49 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var4 │ │ │ │ + 3464: 003f7a79 22 FUNC GLOBAL DEFAULT 11 FLA_Check_complex_datatype │ │ │ │ + 3465: 004523b9 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var5 │ │ │ │ + 3466: 0045263d 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht_unb_var6 │ │ │ │ + 3467: 000fa7e9 5716 FUNC GLOBAL DEFAULT 11 clarfb_ │ │ │ │ + 3468: 003e83c5 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_ttmm_obj_create │ │ │ │ + 3469: 004263e5 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_unb_ext │ │ │ │ + 3470: 00176f11 1568 FUNC GLOBAL DEFAULT 11 dla_gbrcond_ │ │ │ │ + 3471: 00078031 252 FUNC GLOBAL DEFAULT 11 chegst_check │ │ │ │ + 3472: 00428735 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_task │ │ │ │ + 3473: 003e8c65 56 FUNC GLOBAL DEFAULT 11 FLA_Copyr_cntl_init │ │ │ │ + 3474: 00605855 556 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opc_var1 │ │ │ │ + 3475: 003ec125 108 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_cntl_init │ │ │ │ 3476: 0019c791 784 FUNC GLOBAL DEFAULT 11 dlanst_ │ │ │ │ - 3477: 003bb82d 258 FUNC GLOBAL DEFAULT 11 bl1_sswapmt │ │ │ │ - 3478: 003f3831 16 FUNC GLOBAL DEFAULT 11 FLA_Query_blocksize │ │ │ │ + 3477: 003bb23d 258 FUNC GLOBAL DEFAULT 11 bl1_sswapmt │ │ │ │ + 3478: 003f3839 16 FUNC GLOBAL DEFAULT 11 FLA_Query_blocksize │ │ │ │ 3479: 00084705 360 FUNC GLOBAL DEFAULT 11 sorm2r_check │ │ │ │ - 3480: 0054ab35 476 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_adjust_views │ │ │ │ - 3481: 0028e7f9 280 FUNC GLOBAL DEFAULT 11 sposv_ │ │ │ │ - 3482: 001397cd 1684 FUNC GLOBAL DEFAULT 11 ctpmqrt_ │ │ │ │ - 3483: 003c7bcd 944 FUNC GLOBAL DEFAULT 11 bl1_ssymm │ │ │ │ - 3484: 0054c7d1 528 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_factorize_panels │ │ │ │ - 3485: 003e8bcd 48 FUNC GLOBAL DEFAULT 11 FLA_Copy_cntl_init │ │ │ │ - 3486: 002a7455 1960 FUNC GLOBAL DEFAULT 11 ssytri_ │ │ │ │ - 3487: 0019560d 1300 FUNC GLOBAL DEFAULT 11 dlahrd_ │ │ │ │ - 3488: 00370ff9 3728 FUNC GLOBAL DEFAULT 11 zsytri_rook_ │ │ │ │ - 3489: 005cc621 1956 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var1 │ │ │ │ - 3490: 005d04d1 3588 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var2 │ │ │ │ - 3491: 000c6a15 3572 FUNC GLOBAL DEFAULT 11 chfrk_ │ │ │ │ - 3492: 005d3b29 5672 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var3 │ │ │ │ - 3493: 005d6711 6164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var4 │ │ │ │ + 3480: 00549e95 476 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_adjust_views │ │ │ │ + 3481: 0028e9e1 280 FUNC GLOBAL DEFAULT 11 sposv_ │ │ │ │ + 3482: 001397c5 1684 FUNC GLOBAL DEFAULT 11 ctpmqrt_ │ │ │ │ + 3483: 003c8e0d 944 FUNC GLOBAL DEFAULT 11 bl1_ssymm │ │ │ │ + 3484: 0054c7b1 528 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_factorize_panels │ │ │ │ + 3485: 003e8bd5 48 FUNC GLOBAL DEFAULT 11 FLA_Copy_cntl_init │ │ │ │ + 3486: 002a6b09 1960 FUNC GLOBAL DEFAULT 11 ssytri_ │ │ │ │ + 3487: 00195c69 1300 FUNC GLOBAL DEFAULT 11 dlahrd_ │ │ │ │ + 3488: 00372241 3728 FUNC GLOBAL DEFAULT 11 zsytri_rook_ │ │ │ │ + 3489: 005cc601 1956 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var1 │ │ │ │ + 3490: 005ced49 3588 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var2 │ │ │ │ + 3491: 000c6551 3572 FUNC GLOBAL DEFAULT 11 chfrk_ │ │ │ │ + 3492: 005d4d15 5672 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var3 │ │ │ │ + 3493: 005d6991 6164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var4 │ │ │ │ 3494: 000855b5 200 FUNC GLOBAL DEFAULT 11 spotri_check │ │ │ │ - 3495: 003c04fd 176 FUNC GLOBAL DEFAULT 11 bl1_ssymv │ │ │ │ - 3496: 001266c5 516 FUNC GLOBAL DEFAULT 11 csysv_rook_ │ │ │ │ - 3497: 005d545d 4384 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var5 │ │ │ │ - 3498: 00166da1 5816 FUNC GLOBAL DEFAULT 11 dgelss_ │ │ │ │ - 3499: 0038a839 8572 FUNC GLOBAL DEFAULT 11 ztprfb_ │ │ │ │ - 3500: 0050f275 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc │ │ │ │ - 3501: 003ad035 20 FUNC GLOBAL DEFAULT 11 d_abs │ │ │ │ - 3502: 003bf395 112 FUNC GLOBAL DEFAULT 11 bl1_cher_blas │ │ │ │ - 3503: 0007c4e1 1628 FUNC GLOBAL DEFAULT 11 dgelsd_check │ │ │ │ - 3504: 003d7e7d 196 FUNC GLOBAL DEFAULT 11 FLA_Norm_inf_check │ │ │ │ + 3495: 003c050d 176 FUNC GLOBAL DEFAULT 11 bl1_ssymv │ │ │ │ + 3496: 001266bd 516 FUNC GLOBAL DEFAULT 11 csysv_rook_ │ │ │ │ + 3497: 005d3b09 4384 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_unb_var5 │ │ │ │ + 3498: 001663c9 5816 FUNC GLOBAL DEFAULT 11 dgelss_ │ │ │ │ + 3499: 00387469 8572 FUNC GLOBAL DEFAULT 11 ztprfb_ │ │ │ │ + 3500: 0050f259 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc │ │ │ │ + 3501: 003ad04d 20 FUNC GLOBAL DEFAULT 11 d_abs │ │ │ │ + 3502: 003bfd9d 112 FUNC GLOBAL DEFAULT 11 bl1_cher_blas │ │ │ │ + 3503: 0007c2f9 1628 FUNC GLOBAL DEFAULT 11 dgelsd_check │ │ │ │ + 3504: 003d7e85 196 FUNC GLOBAL DEFAULT 11 FLA_Norm_inf_check │ │ │ │ 3505: 0017174d 760 FUNC GLOBAL DEFAULT 11 dgtsvx_ │ │ │ │ - 3506: 003fefc5 644 FUNC GLOBAL DEFAULT 11 FLASH_Queue_verbose_output │ │ │ │ - 3507: 003ea4ad 112 FUNC GLOBAL DEFAULT 11 FLA_Trsm_cntl_finalize │ │ │ │ - 3508: 0050f4d5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh │ │ │ │ - 3509: 00551781 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opc_var1 │ │ │ │ - 3510: 003d2105 104 FUNC GLOBAL DEFAULT 11 bl1_zdscalediag │ │ │ │ - 3511: 00693914 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl_mid │ │ │ │ - 3512: 0060680d 556 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opz_var1 │ │ │ │ - 3513: 002951d1 700 FUNC GLOBAL DEFAULT 11 sspev_ │ │ │ │ - 3514: 00427521 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_ext │ │ │ │ - 3515: 005dc3ed 1408 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opt_var1 │ │ │ │ - 3516: 0050f735 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run │ │ │ │ - 3517: 0039f361 632 FUNC GLOBAL DEFAULT 11 sorgl2_fla │ │ │ │ - 3518: 0026b169 788 FUNC GLOBAL DEFAULT 11 slartgp_ │ │ │ │ - 3519: 00558ca9 852 FUNC GLOBAL DEFAULT 11 FLA_Svd_compute_scaling │ │ │ │ - 3520: 0052e6b1 860 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_ops_var1 │ │ │ │ - 3521: 006590c9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc │ │ │ │ - 3522: 006939b8 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_cntl_leaf │ │ │ │ - 3523: 003d54f1 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_ge_check │ │ │ │ - 3524: 0020bd59 22 FUNC GLOBAL DEFAULT 11 ilaver_ │ │ │ │ - 3525: 00538a99 232 FUNC GLOBAL DEFAULT 11 FLA_Hevd │ │ │ │ - 3526: 0050f995 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut │ │ │ │ - 3527: 001ceb0d 1840 FUNC GLOBAL DEFAULT 11 dpftrf_ │ │ │ │ - 3528: 003b890d 108 FUNC GLOBAL DEFAULT 11 bl1_dccopyv │ │ │ │ - 3529: 0052ce99 276 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift_opd │ │ │ │ - 3530: 00308ea9 3580 FUNC GLOBAL DEFAULT 11 zhfrk_ │ │ │ │ - 3531: 005981a5 464 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opz_var1 │ │ │ │ - 3532: 005c6361 1012 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var2 │ │ │ │ - 3533: 005c9019 1508 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var3 │ │ │ │ - 3534: 00385f4d 368 FUNC GLOBAL DEFAULT 11 ztrttp_ │ │ │ │ - 3535: 005564f5 644 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_solve │ │ │ │ - 3536: 005cacb9 1516 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var4 │ │ │ │ - 3537: 00443481 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var1 │ │ │ │ - 3538: 00443721 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var2 │ │ │ │ + 3506: 003ff2fd 644 FUNC GLOBAL DEFAULT 11 FLASH_Queue_verbose_output │ │ │ │ + 3507: 003ea4b5 112 FUNC GLOBAL DEFAULT 11 FLA_Trsm_cntl_finalize │ │ │ │ + 3508: 0050f4b9 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh │ │ │ │ + 3509: 00551761 316 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opc_var1 │ │ │ │ + 3510: 003d210d 104 FUNC GLOBAL DEFAULT 11 bl1_zdscalediag │ │ │ │ + 3511: 00693900 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl_mid │ │ │ │ + 3512: 00605a81 556 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opz_var1 │ │ │ │ + 3513: 002951b1 700 FUNC GLOBAL DEFAULT 11 sspev_ │ │ │ │ + 3514: 00427529 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_unb_ext │ │ │ │ + 3515: 005d9f9d 1408 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opt_var1 │ │ │ │ + 3516: 0050f719 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_run │ │ │ │ + 3517: 0039faa9 632 FUNC GLOBAL DEFAULT 11 sorgl2_fla │ │ │ │ + 3518: 0026be25 788 FUNC GLOBAL DEFAULT 11 slartgp_ │ │ │ │ + 3519: 00558c89 852 FUNC GLOBAL DEFAULT 11 FLA_Svd_compute_scaling │ │ │ │ + 3520: 0052e1b1 860 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_ops_var1 │ │ │ │ + 3521: 00658801 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbc │ │ │ │ + 3522: 006939cc 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_cntl_leaf │ │ │ │ + 3523: 003d55a1 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_ge_check │ │ │ │ + 3524: 0020bd1d 22 FUNC GLOBAL DEFAULT 11 ilaver_ │ │ │ │ + 3525: 0053945d 232 FUNC GLOBAL DEFAULT 11 FLA_Hevd │ │ │ │ + 3526: 0050f979 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rut │ │ │ │ + 3527: 001cf3b1 1840 FUNC GLOBAL DEFAULT 11 dpftrf_ │ │ │ │ + 3528: 003b891d 108 FUNC GLOBAL DEFAULT 11 bl1_dccopyv │ │ │ │ + 3529: 0052d9f9 276 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift_opd │ │ │ │ + 3530: 00308005 3580 FUNC GLOBAL DEFAULT 11 zhfrk_ │ │ │ │ + 3531: 00596335 464 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opz_var1 │ │ │ │ + 3532: 005c6341 1012 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var2 │ │ │ │ + 3533: 005c8ff9 1508 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var3 │ │ │ │ + 3534: 00385f45 368 FUNC GLOBAL DEFAULT 11 ztrttp_ │ │ │ │ + 3535: 005564d5 644 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_solve │ │ │ │ + 3536: 005cac99 1516 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofd_var4 │ │ │ │ + 3537: 00443489 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var1 │ │ │ │ + 3538: 00443729 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var2 │ │ │ │ 3539: 000c24fd 2084 FUNC GLOBAL DEFAULT 11 chetrs2_ │ │ │ │ - 3540: 004439c1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var3 │ │ │ │ - 3541: 00443c61 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var4 │ │ │ │ - 3542: 00443f01 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var5 │ │ │ │ - 3543: 00444195 664 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var6 │ │ │ │ - 3544: 00551e25 420 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_internal │ │ │ │ - 3545: 000803dd 200 FUNC GLOBAL DEFAULT 11 dpotf2_check │ │ │ │ - 3546: 003c9ea1 588 FUNC GLOBAL DEFAULT 11 bl1_strsmsx │ │ │ │ - 3547: 00659215 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr │ │ │ │ - 3548: 0062c235 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var10 │ │ │ │ - 3549: 0011b965 580 FUNC GLOBAL DEFAULT 11 cpttrf_ │ │ │ │ - 3550: 003dcedd 520 FUNC GLOBAL DEFAULT 11 FLA_Hemm_check │ │ │ │ - 3551: 003cd9c5 10 FUNC GLOBAL DEFAULT 11 bl1_callocm │ │ │ │ - 3552: 0062cfc9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var11 │ │ │ │ - 3553: 0062ddc1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var12 │ │ │ │ - 3554: 0062de49 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var13 │ │ │ │ - 3555: 00379249 2320 FUNC GLOBAL DEFAULT 11 ztgsna_ │ │ │ │ - 3556: 003bf7ad 184 FUNC GLOBAL DEFAULT 11 bl1_dger │ │ │ │ + 3540: 004439c9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var3 │ │ │ │ + 3541: 00443c69 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var4 │ │ │ │ + 3542: 00443f09 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var5 │ │ │ │ + 3543: 0044419d 664 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_unb_var6 │ │ │ │ + 3544: 00551d49 420 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_internal │ │ │ │ + 3545: 00080121 200 FUNC GLOBAL DEFAULT 11 dpotf2_check │ │ │ │ + 3546: 003c9eb1 588 FUNC GLOBAL DEFAULT 11 bl1_strsmsx │ │ │ │ + 3547: 0065894d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr │ │ │ │ + 3548: 0062c21d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var10 │ │ │ │ + 3549: 0011b95d 580 FUNC GLOBAL DEFAULT 11 cpttrf_ │ │ │ │ + 3550: 003dcda1 520 FUNC GLOBAL DEFAULT 11 FLA_Hemm_check │ │ │ │ + 3551: 003cd8a5 10 FUNC GLOBAL DEFAULT 11 bl1_callocm │ │ │ │ + 3552: 0062cfb1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var11 │ │ │ │ + 3553: 0062d039 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var12 │ │ │ │ + 3554: 0062d0c1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var13 │ │ │ │ + 3555: 0037bcb1 2320 FUNC GLOBAL DEFAULT 11 ztgsna_ │ │ │ │ + 3556: 003bf92d 184 FUNC GLOBAL DEFAULT 11 bl1_dger │ │ │ │ 3557: 0008dc75 916 FUNC GLOBAL DEFAULT 11 cgebak_ │ │ │ │ - 3558: 0062ded1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var14 │ │ │ │ - 3559: 0052cd91 264 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift_ops │ │ │ │ - 3560: 003d2b61 86 FUNC GLOBAL DEFAULT 11 bl1_sshiftdiag │ │ │ │ - 3561: 003aecd5 12 FUNC GLOBAL DEFAULT 11 r_tanh │ │ │ │ - 3562: 0062ebb9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var15 │ │ │ │ - 3563: 00693988 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_cntl_leaf │ │ │ │ - 3564: 0062ec41 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var16 │ │ │ │ - 3565: 00436105 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h │ │ │ │ - 3566: 0062ecc9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var17 │ │ │ │ - 3567: 0035d809 1260 FUNC GLOBAL DEFAULT 11 zppsvx_ │ │ │ │ - 3568: 0040929d 184 FUNC GLOBAL DEFAULT 11 FLA_Mach_params │ │ │ │ - 3569: 00264f39 400 FUNC GLOBAL DEFAULT 11 slarnv_ │ │ │ │ - 3570: 0062ed51 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var18 │ │ │ │ - 3571: 00693604 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_var9_bsize │ │ │ │ - 3572: 00429049 100 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_task │ │ │ │ - 3573: 003cd9fd 6 FUNC GLOBAL DEFAULT 11 bl1_callocv │ │ │ │ + 3558: 0062ec29 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var14 │ │ │ │ + 3559: 0052d8f1 264 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_shift_ops │ │ │ │ + 3560: 003d3975 86 FUNC GLOBAL DEFAULT 11 bl1_sshiftdiag │ │ │ │ + 3561: 003aece1 12 FUNC GLOBAL DEFAULT 11 r_tanh │ │ │ │ + 3562: 0062deb9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var15 │ │ │ │ + 3563: 00693990 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_cntl_leaf │ │ │ │ + 3564: 0062df41 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var16 │ │ │ │ + 3565: 00435e69 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h │ │ │ │ + 3566: 0062ecb1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var17 │ │ │ │ + 3567: 0035e199 1260 FUNC GLOBAL DEFAULT 11 zppsvx_ │ │ │ │ + 3568: 004092a5 184 FUNC GLOBAL DEFAULT 11 FLA_Mach_params │ │ │ │ + 3569: 00264d59 400 FUNC GLOBAL DEFAULT 11 slarnv_ │ │ │ │ + 3570: 0062ed39 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opt_var18 │ │ │ │ + 3571: 0069360c 4 OBJECT GLOBAL DEFAULT 20 fla_her2k_var9_bsize │ │ │ │ + 3572: 00429051 100 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_task │ │ │ │ + 3573: 003cd8dd 6 FUNC GLOBAL DEFAULT 11 bl1_callocv │ │ │ │ 3574: 00072dd9 724 FUNC GLOBAL DEFAULT 11 sormqr_ │ │ │ │ - 3575: 00436389 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n │ │ │ │ - 3576: 004a8dc5 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll │ │ │ │ - 3577: 00578bd9 4434 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ + 3575: 00436a11 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_n │ │ │ │ + 3576: 004a8da9 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll │ │ │ │ + 3577: 00578bb9 4434 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ 3578: 001cbcf5 1588 FUNC GLOBAL DEFAULT 11 dormrq_ │ │ │ │ - 3579: 003586c1 20336 FUNC GLOBAL DEFAULT 11 zlarfx_ │ │ │ │ - 3580: 003d8729 248 FUNC GLOBAL DEFAULT 11 FLA_Shift_diag_check │ │ │ │ - 3581: 00436a11 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t │ │ │ │ - 3582: 00652e91 474 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_ops_var1 │ │ │ │ - 3583: 0063787d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var9b │ │ │ │ - 3584: 003bb779 58 FUNC GLOBAL DEFAULT 11 bl1_dswapv │ │ │ │ - 3585: 000f47b9 3252 FUNC GLOBAL DEFAULT 11 claqr0_ │ │ │ │ - 3586: 004a978d 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu │ │ │ │ - 3587: 006595f9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc │ │ │ │ - 3588: 003cd3e1 4 FUNC GLOBAL DEFAULT 11 bl1_sdotaxmyv2 │ │ │ │ - 3589: 003d78f5 120 FUNC GLOBAL DEFAULT 11 FLA_LU_find_zero_on_diagonal_check │ │ │ │ - 3590: 003eb5ad 192 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_cntl_init │ │ │ │ - 3591: 0069363c 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_mm │ │ │ │ + 3579: 00358201 20336 FUNC GLOBAL DEFAULT 11 zlarfx_ │ │ │ │ + 3580: 003d8731 248 FUNC GLOBAL DEFAULT 11 FLA_Shift_diag_check │ │ │ │ + 3581: 00436c95 644 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t │ │ │ │ + 3582: 006528b5 474 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_ops_var1 │ │ │ │ + 3583: 00637865 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var9b │ │ │ │ + 3584: 003bbc11 58 FUNC GLOBAL DEFAULT 11 bl1_dswapv │ │ │ │ + 3585: 000f47b1 3252 FUNC GLOBAL DEFAULT 11 claqr0_ │ │ │ │ + 3586: 004a9771 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu │ │ │ │ + 3587: 00659495 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc │ │ │ │ + 3588: 003cd419 4 FUNC GLOBAL DEFAULT 11 bl1_sdotaxmyv2 │ │ │ │ + 3589: 003d78fd 120 FUNC GLOBAL DEFAULT 11 FLA_LU_find_zero_on_diagonal_check │ │ │ │ + 3590: 003eb5b5 192 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_cntl_init │ │ │ │ + 3591: 00693644 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_mm │ │ │ │ 3592: 00087451 3108 FUNC GLOBAL DEFAULT 11 zgesvd_check │ │ │ │ - 3593: 003ce9d1 52 FUNC GLOBAL DEFAULT 11 bl1_zfree_contigm │ │ │ │ - 3594: 005b281d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var1 │ │ │ │ - 3595: 00460451 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var1 │ │ │ │ - 3596: 001fe889 344 FUNC GLOBAL DEFAULT 11 dtpttr_ │ │ │ │ - 3597: 004606dd 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var2 │ │ │ │ - 3598: 005b33e5 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var2 │ │ │ │ - 3599: 00693640 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_mp │ │ │ │ - 3600: 0055f9a5 432 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opz_var1 │ │ │ │ - 3601: 00460961 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var3 │ │ │ │ - 3602: 000780d9 244 FUNC GLOBAL DEFAULT 11 chegs2_check │ │ │ │ - 3603: 00460c05 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var4 │ │ │ │ - 3604: 003bd691 388 FUNC GLOBAL DEFAULT 11 bl1_zcopymrt │ │ │ │ - 3605: 00560311 604 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opz_var2 │ │ │ │ - 3606: 005b3fcd 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var4 │ │ │ │ - 3607: 003f8069 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type │ │ │ │ - 3608: 00693718 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_mm │ │ │ │ - 3609: 00460ea1 724 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var5 │ │ │ │ - 3610: 00399b4d 1104 FUNC GLOBAL DEFAULT 11 sorghr_ │ │ │ │ - 3611: 003c9631 996 FUNC GLOBAL DEFAULT 11 bl1_csyr2k │ │ │ │ - 3612: 005b4af1 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var5 │ │ │ │ - 3613: 00461175 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var6 │ │ │ │ + 3593: 003cf099 52 FUNC GLOBAL DEFAULT 11 bl1_zfree_contigm │ │ │ │ + 3594: 005b27fd 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var1 │ │ │ │ + 3595: 00460459 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var1 │ │ │ │ + 3596: 001fb889 344 FUNC GLOBAL DEFAULT 11 dtpttr_ │ │ │ │ + 3597: 00460c25 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var2 │ │ │ │ + 3598: 005b33c5 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var2 │ │ │ │ + 3599: 00693648 4 OBJECT GLOBAL DEFAULT 20 fla_symm_cntl_mp │ │ │ │ + 3600: 0055f98d 432 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opz_var1 │ │ │ │ + 3601: 004606e5 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var3 │ │ │ │ + 3602: 000781d9 244 FUNC GLOBAL DEFAULT 11 chegs2_check │ │ │ │ + 3603: 00460989 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var4 │ │ │ │ + 3604: 003bd6a1 388 FUNC GLOBAL DEFAULT 11 bl1_zcopymrt │ │ │ │ + 3605: 005603bd 604 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opz_var2 │ │ │ │ + 3606: 005b3fad 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var4 │ │ │ │ + 3607: 003f9139 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type │ │ │ │ + 3608: 006936b8 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_mm │ │ │ │ + 3609: 00460ea9 724 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var5 │ │ │ │ + 3610: 00399881 1104 FUNC GLOBAL DEFAULT 11 sorghr_ │ │ │ │ + 3611: 003c7bc9 996 FUNC GLOBAL DEFAULT 11 bl1_csyr2k │ │ │ │ + 3612: 005b4ad1 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opz_var5 │ │ │ │ + 3613: 0046117d 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_blk_var6 │ │ │ │ 3614: 00073651 720 FUNC GLOBAL DEFAULT 11 dorm2r_ │ │ │ │ - 3615: 003b85dd 22 FUNC GLOBAL DEFAULT 11 bl1_scopyv │ │ │ │ - 3616: 0063a065 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var6b │ │ │ │ - 3617: 00423975 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_task │ │ │ │ - 3618: 0008f8cd 1924 FUNC GLOBAL DEFAULT 11 cgebal_ │ │ │ │ - 3619: 003f3d91 52 FUNC GLOBAL DEFAULT 11 FLA_Finalize │ │ │ │ - 3620: 003bca95 270 FUNC GLOBAL DEFAULT 11 bl1_cdcopymr │ │ │ │ - 3621: 0036fa6d 2080 FUNC GLOBAL DEFAULT 11 zsytrs2_ │ │ │ │ + 3615: 003b85ed 22 FUNC GLOBAL DEFAULT 11 bl1_scopyv │ │ │ │ + 3616: 0063a04d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var6b │ │ │ │ + 3617: 00423c89 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_task │ │ │ │ + 3618: 00091445 1924 FUNC GLOBAL DEFAULT 11 cgebal_ │ │ │ │ + 3619: 003f3d99 52 FUNC GLOBAL DEFAULT 11 FLA_Finalize │ │ │ │ + 3620: 003bcaa5 270 FUNC GLOBAL DEFAULT 11 bl1_cdcopymr │ │ │ │ + 3621: 00371011 2080 FUNC GLOBAL DEFAULT 11 zsytrs2_ │ │ │ │ 3622: 00081e6d 292 FUNC GLOBAL DEFAULT 11 sgeqrfp_check │ │ │ │ - 3623: 001ee38d 684 FUNC GLOBAL DEFAULT 11 dtbtrs_ │ │ │ │ - 3624: 00659745 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr │ │ │ │ - 3625: 003bafe9 266 FUNC GLOBAL DEFAULT 11 bl1_cdcopymt │ │ │ │ - 3626: 00427a49 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_task │ │ │ │ - 3627: 004261f1 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_ext │ │ │ │ - 3628: 00276821 940 FUNC GLOBAL DEFAULT 11 slasq1_ │ │ │ │ - 3629: 002e2b01 940 FUNC GLOBAL DEFAULT 11 zgeqrfp_ │ │ │ │ - 3630: 00693b84 28 OBJECT GLOBAL DEFAULT 20 FLA_ZERO │ │ │ │ - 3631: 003da15d 456 FUNC GLOBAL DEFAULT 11 FLA_Dotcs_check │ │ │ │ - 3632: 0010e6a9 1140 FUNC GLOBAL DEFAULT 11 cpbstf_ │ │ │ │ - 3633: 006119c9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var10 │ │ │ │ - 3634: 00381989 6248 FUNC GLOBAL DEFAULT 11 ztgsyl_ │ │ │ │ - 3635: 00612781 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var11 │ │ │ │ - 3636: 0013a44d 560 FUNC GLOBAL DEFAULT 11 ctptrs_ │ │ │ │ - 3637: 00612809 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var12 │ │ │ │ - 3638: 00613615 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var13 │ │ │ │ - 3639: 00581679 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var1 │ │ │ │ - 3640: 0061369d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var14 │ │ │ │ - 3641: 00582c39 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var2 │ │ │ │ - 3642: 006142cd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var15 │ │ │ │ - 3643: 0058adcd 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var3 │ │ │ │ - 3644: 0059139d 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var4 │ │ │ │ - 3645: 00614355 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var16 │ │ │ │ - 3646: 000f3975 1084 FUNC GLOBAL DEFAULT 11 claqr1_ │ │ │ │ - 3647: 006143dd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var17 │ │ │ │ - 3648: 000f3db1 1828 FUNC GLOBAL DEFAULT 11 claqps_ │ │ │ │ - 3649: 0058e351 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var5 │ │ │ │ - 3650: 00614465 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var18 │ │ │ │ - 3651: 003bdfb1 388 FUNC GLOBAL DEFAULT 11 bl1_dzcopymrt │ │ │ │ - 3652: 003cedf5 286 FUNC GLOBAL DEFAULT 11 bl1_csewinvscalmt │ │ │ │ - 3653: 003f5a59 108 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_trans │ │ │ │ - 3654: 00289779 304 FUNC GLOBAL DEFAULT 11 spbsv_ │ │ │ │ - 3655: 003bd205 388 FUNC GLOBAL DEFAULT 11 bl1_scopymrt │ │ │ │ - 3656: 003c12f1 172 FUNC GLOBAL DEFAULT 11 bl1_ssyr2 │ │ │ │ - 3657: 002c6d49 1568 FUNC GLOBAL DEFAULT 11 zcposv_ │ │ │ │ - 3658: 00507ce9 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var1 │ │ │ │ - 3659: 003b6c59 552 FUNC GLOBAL DEFAULT 11 bl1_caxpysmt │ │ │ │ - 3660: 00508125 1124 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var2 │ │ │ │ - 3661: 00407839 224 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2_opd │ │ │ │ - 3662: 0006a415 368 FUNC GLOBAL DEFAULT 11 sgetrf_ │ │ │ │ - 3663: 00506c05 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var3 │ │ │ │ - 3664: 00429905 76 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_task │ │ │ │ - 3665: 002a8875 1520 FUNC GLOBAL DEFAULT 11 ssytrs2_ │ │ │ │ - 3666: 0050749d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var4 │ │ │ │ - 3667: 0054d535 648 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_solve │ │ │ │ - 3668: 003ae4e5 8 FUNC GLOBAL DEFAULT 11 d_log │ │ │ │ - 3669: 00556779 1468 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_blk_var1 │ │ │ │ - 3670: 00454855 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var1 │ │ │ │ + 3623: 001ee391 684 FUNC GLOBAL DEFAULT 11 dtbtrs_ │ │ │ │ + 3624: 006595e1 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr │ │ │ │ + 3625: 003baae9 266 FUNC GLOBAL DEFAULT 11 bl1_cdcopymt │ │ │ │ + 3626: 00427fe5 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_task │ │ │ │ + 3627: 004261f9 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_ext │ │ │ │ + 3628: 00276801 940 FUNC GLOBAL DEFAULT 11 slasq1_ │ │ │ │ + 3629: 002e2ad1 940 FUNC GLOBAL DEFAULT 11 zgeqrfp_ │ │ │ │ + 3630: 00693b8c 28 OBJECT GLOBAL DEFAULT 20 FLA_ZERO │ │ │ │ + 3631: 003da321 456 FUNC GLOBAL DEFAULT 11 FLA_Dotcs_check │ │ │ │ + 3632: 0010e3fd 1140 FUNC GLOBAL DEFAULT 11 cpbstf_ │ │ │ │ + 3633: 00613465 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var10 │ │ │ │ + 3634: 00381519 6248 FUNC GLOBAL DEFAULT 11 ztgsyl_ │ │ │ │ + 3635: 006134ed 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var11 │ │ │ │ + 3636: 0013a445 560 FUNC GLOBAL DEFAULT 11 ctptrs_ │ │ │ │ + 3637: 00613575 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var12 │ │ │ │ + 3638: 006135fd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var13 │ │ │ │ + 3639: 00581659 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var1 │ │ │ │ + 3640: 00613685 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var14 │ │ │ │ + 3641: 00582c19 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var2 │ │ │ │ + 3642: 006144d5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var15 │ │ │ │ + 3643: 0058adad 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var3 │ │ │ │ + 3644: 0059137d 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var4 │ │ │ │ + 3645: 006142b5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var16 │ │ │ │ + 3646: 000f396d 1084 FUNC GLOBAL DEFAULT 11 claqr1_ │ │ │ │ + 3647: 0061433d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var17 │ │ │ │ + 3648: 000f3da9 1828 FUNC GLOBAL DEFAULT 11 claqps_ │ │ │ │ + 3649: 0058e331 304 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_opt_var5 │ │ │ │ + 3650: 006143c5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var18 │ │ │ │ + 3651: 003bdfc1 388 FUNC GLOBAL DEFAULT 11 bl1_dzcopymrt │ │ │ │ + 3652: 003ceb7d 286 FUNC GLOBAL DEFAULT 11 bl1_csewinvscalmt │ │ │ │ + 3653: 003f5a61 108 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_trans │ │ │ │ + 3654: 00289759 304 FUNC GLOBAL DEFAULT 11 spbsv_ │ │ │ │ + 3655: 003bd215 388 FUNC GLOBAL DEFAULT 11 bl1_scopymrt │ │ │ │ + 3656: 003c1641 172 FUNC GLOBAL DEFAULT 11 bl1_ssyr2 │ │ │ │ + 3657: 002c7641 1568 FUNC GLOBAL DEFAULT 11 zcposv_ │ │ │ │ + 3658: 00507b29 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var1 │ │ │ │ + 3659: 003b6ef9 552 FUNC GLOBAL DEFAULT 11 bl1_caxpysmt │ │ │ │ + 3660: 00508109 1124 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var2 │ │ │ │ + 3661: 00407841 224 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2_opd │ │ │ │ + 3662: 0006b3d9 368 FUNC GLOBAL DEFAULT 11 sgetrf_ │ │ │ │ + 3663: 00506be9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var3 │ │ │ │ + 3664: 0042979d 76 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_task │ │ │ │ + 3665: 002a9d05 1520 FUNC GLOBAL DEFAULT 11 ssytrs2_ │ │ │ │ + 3666: 00507f65 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_blk_var4 │ │ │ │ + 3667: 0054d515 648 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_solve │ │ │ │ + 3668: 003ae4f5 8 FUNC GLOBAL DEFAULT 11 d_log │ │ │ │ + 3669: 00556759 1468 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_blk_var1 │ │ │ │ + 3670: 0045485d 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var1 │ │ │ │ 3671: 00074531 2652 FUNC GLOBAL DEFAULT 11 sormbr_ │ │ │ │ 3672: 000c9399 264 FUNC GLOBAL DEFAULT 11 chpsv_ │ │ │ │ - 3673: 002bc189 2488 FUNC GLOBAL DEFAULT 11 stprfs_ │ │ │ │ - 3674: 00078391 380 FUNC GLOBAL DEFAULT 11 chetrd_check │ │ │ │ - 3675: 000689fd 444 FUNC GLOBAL DEFAULT 11 sgeqrfp_ │ │ │ │ - 3676: 00556ead 1768 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_blk_var2 │ │ │ │ - 3677: 00454ad1 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var2 │ │ │ │ - 3678: 00454d4d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var3 │ │ │ │ - 3679: 00427439 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_ext │ │ │ │ - 3680: 0029fce9 1968 FUNC GLOBAL DEFAULT 11 sstevr_ │ │ │ │ - 3681: 00454ff1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var4 │ │ │ │ - 3682: 0063980d 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var3b │ │ │ │ - 3683: 003debc5 488 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_internal_check │ │ │ │ - 3684: 003f7801 14 FUNC GLOBAL DEFAULT 11 FLA_Check_posix_memalign_failure │ │ │ │ - 3685: 0027b415 3138 FUNC GLOBAL DEFAULT 11 slasq2_ │ │ │ │ - 3686: 0040d959 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opc │ │ │ │ - 3687: 00455291 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var5 │ │ │ │ - 3688: 00455585 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var6 │ │ │ │ - 3689: 003082f1 3000 FUNC GLOBAL DEFAULT 11 zhetrs_rook_ │ │ │ │ - 3690: 0040d861 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opd │ │ │ │ - 3691: 002b5a29 18152 FUNC GLOBAL DEFAULT 11 ssbgst_ │ │ │ │ - 3692: 000892a9 200 FUNC GLOBAL DEFAULT 11 zlauum_check │ │ │ │ - 3693: 00407731 264 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2_ops │ │ │ │ - 3694: 00238bf5 2544 FUNC GLOBAL DEFAULT 11 sla_gbamv_ │ │ │ │ - 3695: 0026aef1 444 FUNC GLOBAL DEFAULT 11 slartgs_ │ │ │ │ - 3696: 0057bec5 2496 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_realify_opt │ │ │ │ - 3697: 005f7f75 1164 FUNC GLOBAL DEFAULT 11 FLA_Sylv_internal │ │ │ │ - 3698: 0014bdc1 3820 FUNC GLOBAL DEFAULT 11 cuncsd_ │ │ │ │ - 3699: 003ea3d5 216 FUNC GLOBAL DEFAULT 11 FLA_Trsm_cntl_init │ │ │ │ - 3700: 003e8b6d 24 FUNC GLOBAL DEFAULT 11 FLA_Axpy_cntl_finalize │ │ │ │ - 3701: 005381e9 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var1 │ │ │ │ - 3702: 006938c4 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_var1_bsize │ │ │ │ - 3703: 000f546d 3360 FUNC GLOBAL DEFAULT 11 claqr2_ │ │ │ │ - 3704: 003f79c5 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_blas_trans │ │ │ │ - 3705: 00538b81 316 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var2 │ │ │ │ - 3706: 001d09d9 1692 FUNC GLOBAL DEFAULT 11 dpftri_ │ │ │ │ - 3707: 003ee989 1128 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hierarchy │ │ │ │ - 3708: 00537d09 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var3 │ │ │ │ - 3709: 0040d769 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_ops │ │ │ │ - 3710: 00102691 1588 FUNC GLOBAL DEFAULT 11 clatdf_ │ │ │ │ - 3711: 00405a79 32 FUNC GLOBAL DEFAULT 11 fla_dcomp_b │ │ │ │ - 3712: 003e41ad 384 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_check │ │ │ │ - 3713: 0032a4e1 980 FUNC GLOBAL DEFAULT 11 zlangb_ │ │ │ │ - 3714: 003daefd 220 FUNC GLOBAL DEFAULT 11 FLA_Gemv_internal_check │ │ │ │ - 3715: 00405a59 32 FUNC GLOBAL DEFAULT 11 fla_dcomp_f │ │ │ │ - 3716: 00400a85 300 FUNC GLOBAL DEFAULT 11 FLASH_Queue_prefetch_block │ │ │ │ - 3717: 003ad069 32 FUNC GLOBAL DEFAULT 11 z_abs │ │ │ │ - 3718: 0040da51 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opz │ │ │ │ - 3719: 0007f1bd 184 FUNC GLOBAL DEFAULT 11 dorgl2_check │ │ │ │ - 3720: 001544b9 1260 FUNC GLOBAL DEFAULT 11 dgbcon_ │ │ │ │ - 3721: 0030b869 264 FUNC GLOBAL DEFAULT 11 zhpsv_ │ │ │ │ - 3722: 0069371c 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_op │ │ │ │ - 3723: 004f26b5 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var1 │ │ │ │ - 3724: 003ac659 960 FUNC GLOBAL DEFAULT 11 zungtr_fla │ │ │ │ - 3725: 004f2ae1 1100 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var2 │ │ │ │ - 3726: 00150a0d 1000 FUNC GLOBAL DEFAULT 11 cunmr2_ │ │ │ │ - 3727: 004f2f2d 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var3 │ │ │ │ - 3728: 00692064 4 OBJECT GLOBAL DEFAULT 20 f__lioproc │ │ │ │ - 3729: 004f30e5 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var4 │ │ │ │ - 3730: 002ee2cd 560 FUNC GLOBAL DEFAULT 11 zgttrs_ │ │ │ │ - 3731: 004be835 1580 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var1 │ │ │ │ - 3732: 003c45a1 148 FUNC GLOBAL DEFAULT 11 bl1_dsyrk_blas │ │ │ │ - 3733: 00276f9d 1816 FUNC GLOBAL DEFAULT 11 slasq3_ │ │ │ │ - 3734: 004bee61 1588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var2 │ │ │ │ - 3735: 004bf495 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var3 │ │ │ │ - 3736: 0024ddcd 696 FUNC GLOBAL DEFAULT 11 slagtf_ │ │ │ │ - 3737: 004bfad5 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var4 │ │ │ │ - 3738: 004f9afd 1032 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var1 │ │ │ │ - 3739: 004c0751 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var5 │ │ │ │ - 3740: 000f83f1 584 FUNC GLOBAL DEFAULT 11 clarfg_ │ │ │ │ - 3741: 004f9f05 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var2 │ │ │ │ - 3742: 004c0119 1592 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var6 │ │ │ │ - 3743: 004f9789 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var3 │ │ │ │ - 3744: 004c0d95 1576 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var7 │ │ │ │ - 3745: 00214c65 6340 FUNC GLOBAL DEFAULT 11 sbdsqr_ │ │ │ │ - 3746: 003bb7f1 58 FUNC GLOBAL DEFAULT 11 bl1_zswapv │ │ │ │ - 3747: 004f9941 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var4 │ │ │ │ - 3748: 004c1635 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var8 │ │ │ │ - 3749: 00693600 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_blas │ │ │ │ - 3750: 004c13bd 632 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var9 │ │ │ │ - 3751: 0007ac95 436 FUNC GLOBAL DEFAULT 11 cungtr_check │ │ │ │ - 3752: 00659361 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc │ │ │ │ - 3753: 0019d509 1204 FUNC GLOBAL DEFAULT 11 dlansy_ │ │ │ │ - 3754: 0041ece9 154 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx │ │ │ │ - 3755: 003e80d9 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trmm_obj_create │ │ │ │ - 3756: 0026dd89 1116 FUNC GLOBAL DEFAULT 11 slarzb_ │ │ │ │ - 3757: 003c43e5 442 FUNC GLOBAL DEFAULT 11 bl1_ssyrk │ │ │ │ - 3758: 003f763d 24 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_quadrant │ │ │ │ - 3759: 002d7e49 1792 FUNC GLOBAL DEFAULT 11 zgeesx_ │ │ │ │ - 3760: 000f62e1 3528 FUNC GLOBAL DEFAULT 11 claqr3_ │ │ │ │ - 3761: 00424a1d 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_task │ │ │ │ - 3762: 003e5001 132 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_check │ │ │ │ - 3763: 00461445 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var1 │ │ │ │ - 3764: 00656079 272 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_create_workspace │ │ │ │ - 3765: 004616f1 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var2 │ │ │ │ - 3766: 00461e7d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var3 │ │ │ │ - 3767: 004e2039 976 FUNC GLOBAL DEFAULT 11 FLA_Syrk_internal │ │ │ │ - 3768: 0022e479 2532 FUNC GLOBAL DEFAULT 11 sggsvp_ │ │ │ │ - 3769: 00461bdd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var4 │ │ │ │ - 3770: 0065575d 112 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_create_workspace │ │ │ │ - 3771: 002c6005 544 FUNC GLOBAL DEFAULT 11 stzrqf_ │ │ │ │ - 3772: 00461979 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var5 │ │ │ │ - 3773: 0046211d 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var6 │ │ │ │ - 3774: 003aecb9 8 FUNC GLOBAL DEFAULT 11 d_tan │ │ │ │ + 3673: 002bbe49 2488 FUNC GLOBAL DEFAULT 11 stprfs_ │ │ │ │ + 3674: 00079169 380 FUNC GLOBAL DEFAULT 11 chetrd_check │ │ │ │ + 3675: 0006959d 444 FUNC GLOBAL DEFAULT 11 sgeqrfp_ │ │ │ │ + 3676: 005573f9 1768 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_inc_blk_var2 │ │ │ │ + 3677: 00454ad9 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var2 │ │ │ │ + 3678: 00454d55 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var3 │ │ │ │ + 3679: 004272dd 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_ext │ │ │ │ + 3680: 0029faa1 1968 FUNC GLOBAL DEFAULT 11 sstevr_ │ │ │ │ + 3681: 00454ff9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var4 │ │ │ │ + 3682: 006393cd 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var3b │ │ │ │ + 3683: 003debcd 488 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_internal_check │ │ │ │ + 3684: 003f88d1 14 FUNC GLOBAL DEFAULT 11 FLA_Check_posix_memalign_failure │ │ │ │ + 3685: 00279259 3138 FUNC GLOBAL DEFAULT 11 slasq2_ │ │ │ │ + 3686: 0040dc95 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opc │ │ │ │ + 3687: 00455299 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var5 │ │ │ │ + 3688: 0045558d 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_blk_var6 │ │ │ │ + 3689: 003090c9 3000 FUNC GLOBAL DEFAULT 11 zhetrs_rook_ │ │ │ │ + 3690: 0040db9d 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opd │ │ │ │ + 3691: 002b5e01 18152 FUNC GLOBAL DEFAULT 11 ssbgst_ │ │ │ │ + 3692: 000891e1 200 FUNC GLOBAL DEFAULT 11 zlauum_check │ │ │ │ + 3693: 00407739 264 FUNC GLOBAL DEFAULT 11 FLA_Hev_2x2_ops │ │ │ │ + 3694: 0023419d 2544 FUNC GLOBAL DEFAULT 11 sla_gbamv_ │ │ │ │ + 3695: 0026c1f5 444 FUNC GLOBAL DEFAULT 11 slartgs_ │ │ │ │ + 3696: 0057bea5 2496 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_l_realify_opt │ │ │ │ + 3697: 005f8931 1164 FUNC GLOBAL DEFAULT 11 FLA_Sylv_internal │ │ │ │ + 3698: 0014bdb9 3820 FUNC GLOBAL DEFAULT 11 cuncsd_ │ │ │ │ + 3699: 003ea3dd 216 FUNC GLOBAL DEFAULT 11 FLA_Trsm_cntl_init │ │ │ │ + 3700: 003e8a05 24 FUNC GLOBAL DEFAULT 11 FLA_Axpy_cntl_finalize │ │ │ │ + 3701: 00537949 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var1 │ │ │ │ + 3702: 006938cc 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_var1_bsize │ │ │ │ + 3703: 000f5465 3360 FUNC GLOBAL DEFAULT 11 claqr2_ │ │ │ │ + 3704: 003f8a95 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_blas_trans │ │ │ │ + 3705: 00538a79 316 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var2 │ │ │ │ + 3706: 001d0481 1692 FUNC GLOBAL DEFAULT 11 dpftri_ │ │ │ │ + 3707: 003eec49 1128 FUNC GLOBAL DEFAULT 11 FLASH_Axpy_hierarchy │ │ │ │ + 3708: 00538599 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_ops_var3 │ │ │ │ + 3709: 0040daa5 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_ops │ │ │ │ + 3710: 00103601 1588 FUNC GLOBAL DEFAULT 11 clatdf_ │ │ │ │ + 3711: 0040595d 32 FUNC GLOBAL DEFAULT 11 fla_dcomp_b │ │ │ │ + 3712: 003e42ad 384 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_check │ │ │ │ + 3713: 0032ba89 980 FUNC GLOBAL DEFAULT 11 zlangb_ │ │ │ │ + 3714: 003dad35 220 FUNC GLOBAL DEFAULT 11 FLA_Gemv_internal_check │ │ │ │ + 3715: 0040593d 32 FUNC GLOBAL DEFAULT 11 fla_dcomp_f │ │ │ │ + 3716: 004008c5 300 FUNC GLOBAL DEFAULT 11 FLASH_Queue_prefetch_block │ │ │ │ + 3717: 003ad081 32 FUNC GLOBAL DEFAULT 11 z_abs │ │ │ │ + 3718: 0040dd8d 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_b_opz │ │ │ │ + 3719: 0007e3fd 184 FUNC GLOBAL DEFAULT 11 dorgl2_check │ │ │ │ + 3720: 00155011 1260 FUNC GLOBAL DEFAULT 11 dgbcon_ │ │ │ │ + 3721: 0030b845 264 FUNC GLOBAL DEFAULT 11 zhpsv_ │ │ │ │ + 3722: 006936bc 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_op │ │ │ │ + 3723: 004f2851 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var1 │ │ │ │ + 3724: 003ac661 960 FUNC GLOBAL DEFAULT 11 zungtr_fla │ │ │ │ + 3725: 004f2e39 1100 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var2 │ │ │ │ + 3726: 001517e1 1000 FUNC GLOBAL DEFAULT 11 cunmr2_ │ │ │ │ + 3727: 004f2699 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var3 │ │ │ │ + 3728: 0069216c 4 OBJECT GLOBAL DEFAULT 20 f__lioproc │ │ │ │ + 3729: 004f2c7d 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_blk_var4 │ │ │ │ + 3730: 002ee2a5 560 FUNC GLOBAL DEFAULT 11 zgttrs_ │ │ │ │ + 3731: 004be819 1580 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var1 │ │ │ │ + 3732: 003c45b1 148 FUNC GLOBAL DEFAULT 11 bl1_dsyrk_blas │ │ │ │ + 3733: 00276f7d 1816 FUNC GLOBAL DEFAULT 11 slasq3_ │ │ │ │ + 3734: 004c0745 1588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var2 │ │ │ │ + 3735: 004bee45 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var3 │ │ │ │ + 3736: 00251141 696 FUNC GLOBAL DEFAULT 11 slagtf_ │ │ │ │ + 3737: 004bf485 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var4 │ │ │ │ + 3738: 004f9925 1032 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var1 │ │ │ │ + 3739: 004bfac9 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var5 │ │ │ │ + 3740: 000f818d 584 FUNC GLOBAL DEFAULT 11 clarfg_ │ │ │ │ + 3741: 004f9ee9 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var2 │ │ │ │ + 3742: 004c010d 1592 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var6 │ │ │ │ + 3743: 004f9101 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var3 │ │ │ │ + 3744: 004c0d79 1576 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var7 │ │ │ │ + 3745: 00214851 6340 FUNC GLOBAL DEFAULT 11 sbdsqr_ │ │ │ │ + 3746: 003bbc89 58 FUNC GLOBAL DEFAULT 11 bl1_zswapv │ │ │ │ + 3747: 004f9d2d 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_blk_var4 │ │ │ │ + 3748: 004c1619 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var8 │ │ │ │ + 3749: 00693608 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_cntl_blas │ │ │ │ + 3750: 004c13a1 632 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var9 │ │ │ │ + 3751: 0007ab49 436 FUNC GLOBAL DEFAULT 11 cungtr_check │ │ │ │ + 3752: 00659349 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfc │ │ │ │ + 3753: 0019cfe1 1204 FUNC GLOBAL DEFAULT 11 dlansy_ │ │ │ │ + 3754: 0041ecf1 154 FUNC GLOBAL DEFAULT 11 FLA_Trsvsx │ │ │ │ + 3755: 003e80e1 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_trmm_obj_create │ │ │ │ + 3756: 00270551 1116 FUNC GLOBAL DEFAULT 11 slarzb_ │ │ │ │ + 3757: 003c43f5 442 FUNC GLOBAL DEFAULT 11 bl1_ssyrk │ │ │ │ + 3758: 003f870d 24 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_quadrant │ │ │ │ + 3759: 002d7e19 1792 FUNC GLOBAL DEFAULT 11 zgeesx_ │ │ │ │ + 3760: 000f62d9 3528 FUNC GLOBAL DEFAULT 11 claqr3_ │ │ │ │ + 3761: 00424791 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_task │ │ │ │ + 3762: 003e5009 132 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_check │ │ │ │ + 3763: 00461975 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var1 │ │ │ │ + 3764: 00657389 272 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_create_workspace │ │ │ │ + 3765: 0046144d 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var2 │ │ │ │ + 3766: 004616d5 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var3 │ │ │ │ + 3767: 004e201d 976 FUNC GLOBAL DEFAULT 11 FLA_Syrk_internal │ │ │ │ + 3768: 0022e76d 2532 FUNC GLOBAL DEFAULT 11 sggsvp_ │ │ │ │ + 3769: 00461bfd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var4 │ │ │ │ + 3770: 00655745 112 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_create_workspace │ │ │ │ + 3771: 002c5fe1 544 FUNC GLOBAL DEFAULT 11 stzrqf_ │ │ │ │ + 3772: 00461e9d 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var5 │ │ │ │ + 3773: 00462261 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_unb_var6 │ │ │ │ + 3774: 003aeabd 8 FUNC GLOBAL DEFAULT 11 d_tan │ │ │ │ 3775: 001649a9 2344 FUNC GLOBAL DEFAULT 11 dgelsx_ │ │ │ │ - 3776: 003dd325 332 FUNC GLOBAL DEFAULT 11 FLA_Her2k_internal_check │ │ │ │ - 3777: 00268c11 292 FUNC GLOBAL DEFAULT 11 slarrr_ │ │ │ │ - 3778: 006594ad 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr │ │ │ │ - 3779: 0041efb9 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_task │ │ │ │ - 3780: 002051e9 10624 FUNC GLOBAL DEFAULT 11 dtgevc_ │ │ │ │ - 3781: 003ea28d 216 FUNC GLOBAL DEFAULT 11 FLA_Trmm_cntl_init │ │ │ │ - 3782: 0063a42d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var9b │ │ │ │ - 3783: 003d3fe9 364 FUNC GLOBAL DEFAULT 11 bl1_zsymmize │ │ │ │ - 3784: 0029b205 152 FUNC GLOBAL DEFAULT 11 sstegr_ │ │ │ │ - 3785: 0007b6b5 592 FUNC GLOBAL DEFAULT 11 cunmqr_check │ │ │ │ - 3786: 003d985d 164 FUNC GLOBAL DEFAULT 11 FLA_Copyr_check │ │ │ │ - 3787: 001522cd 1100 FUNC GLOBAL DEFAULT 11 cunmr3_ │ │ │ │ - 3788: 00693974 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_var3_bsize │ │ │ │ - 3789: 003cd9b9 10 FUNC GLOBAL DEFAULT 11 bl1_dallocm │ │ │ │ - 3790: 0022e279 512 FUNC GLOBAL DEFAULT 11 sgtcon_ │ │ │ │ - 3791: 006938c8 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_cntl_leaf │ │ │ │ - 3792: 003ccead 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_uplo │ │ │ │ - 3793: 004222dd 4 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx │ │ │ │ - 3794: 0068f9f0 8 OBJECT GLOBAL DEFAULT 19 fla_lu_nopiv_var5_in_to_ou_bsize_ratio │ │ │ │ - 3795: 00423d19 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_task │ │ │ │ - 3796: 002776b5 2404 FUNC GLOBAL DEFAULT 11 slasq4_ │ │ │ │ - 3797: 00139e61 1516 FUNC GLOBAL DEFAULT 11 ctpqrt2_ │ │ │ │ - 3798: 00409a35 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opc │ │ │ │ - 3799: 00409a0d 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opd │ │ │ │ - 3800: 0052e431 636 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_iteracc_v_opd_var1 │ │ │ │ - 3801: 005a96ad 484 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var1 │ │ │ │ - 3802: 003a7281 992 FUNC GLOBAL DEFAULT 11 zunm2r_fla │ │ │ │ - 3803: 003e2d25 196 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau_check │ │ │ │ - 3804: 0041791d 540 FUNC GLOBAL DEFAULT 11 FLA_Nrm2_external │ │ │ │ - 3805: 005aa379 564 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var2 │ │ │ │ - 3806: 005ab175 656 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var3 │ │ │ │ - 3807: 00400461 334 FUNC GLOBAL DEFAULT 11 FLASH_Queue_update_cache_block │ │ │ │ - 3808: 00405f01 64 FUNC GLOBAL DEFAULT 11 FLA_random_float │ │ │ │ - 3809: 005adbb1 500 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var4 │ │ │ │ - 3810: 003cd9f5 6 FUNC GLOBAL DEFAULT 11 bl1_dallocv │ │ │ │ - 3811: 00424ab9 4 FUNC GLOBAL DEFAULT 11 FLA_Trmm_task │ │ │ │ - 3812: 0007ef11 684 FUNC GLOBAL DEFAULT 11 dorgbr_check │ │ │ │ - 3813: 005acfa9 428 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var5 │ │ │ │ - 3814: 003ce0f5 80 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmsr │ │ │ │ - 3815: 00317101 1716 FUNC GLOBAL DEFAULT 11 zla_hercond_c_ │ │ │ │ - 3816: 00428b95 100 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_task │ │ │ │ - 3817: 006332dd 964 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_apply_panels │ │ │ │ - 3818: 003d5b71 236 FUNC GLOBAL DEFAULT 11 FLA_Repart_1x2_to_1x3_check │ │ │ │ - 3819: 000f70a9 3200 FUNC GLOBAL DEFAULT 11 claqr4_ │ │ │ │ - 3820: 0010085d 1616 FUNC GLOBAL DEFAULT 11 clascl_ │ │ │ │ - 3821: 002a2501 880 FUNC GLOBAL DEFAULT 11 ssygvd_ │ │ │ │ - 3822: 00659891 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc │ │ │ │ - 3823: 003f1515 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_show │ │ │ │ - 3824: 00426f9d 52 FUNC GLOBAL DEFAULT 11 FLA_Tevdr_external │ │ │ │ - 3825: 005b9509 508 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var1 │ │ │ │ - 3826: 004099e5 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_ops │ │ │ │ - 3827: 005bab6d 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var2 │ │ │ │ + 3776: 003dd32d 332 FUNC GLOBAL DEFAULT 11 FLA_Her2k_internal_check │ │ │ │ + 3777: 00268e35 292 FUNC GLOBAL DEFAULT 11 slarrr_ │ │ │ │ + 3778: 006599c5 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr │ │ │ │ + 3779: 0041efc1 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_task │ │ │ │ + 3780: 00207d69 10624 FUNC GLOBAL DEFAULT 11 dtgevc_ │ │ │ │ + 3781: 003ea295 216 FUNC GLOBAL DEFAULT 11 FLA_Trmm_cntl_init │ │ │ │ + 3782: 0063a415 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var9b │ │ │ │ + 3783: 003d3ff1 364 FUNC GLOBAL DEFAULT 11 bl1_zsymmize │ │ │ │ + 3784: 0029b1e5 152 FUNC GLOBAL DEFAULT 11 sstegr_ │ │ │ │ + 3785: 0007b97d 592 FUNC GLOBAL DEFAULT 11 cunmqr_check │ │ │ │ + 3786: 003d9865 164 FUNC GLOBAL DEFAULT 11 FLA_Copyr_check │ │ │ │ + 3787: 001522c5 1100 FUNC GLOBAL DEFAULT 11 cunmr3_ │ │ │ │ + 3788: 00693970 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_var3_bsize │ │ │ │ + 3789: 003cd899 10 FUNC GLOBAL DEFAULT 11 bl1_dallocm │ │ │ │ + 3790: 0022de39 512 FUNC GLOBAL DEFAULT 11 sgtcon_ │ │ │ │ + 3791: 006938d0 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_cntl_leaf │ │ │ │ + 3792: 003cc889 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_uplo │ │ │ │ + 3793: 00421f05 4 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx │ │ │ │ + 3794: 0068f9f8 8 OBJECT GLOBAL DEFAULT 19 fla_lu_nopiv_var5_in_to_ou_bsize_ratio │ │ │ │ + 3795: 004232d5 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_task │ │ │ │ + 3796: 00277695 2404 FUNC GLOBAL DEFAULT 11 slasq4_ │ │ │ │ + 3797: 00139e59 1516 FUNC GLOBAL DEFAULT 11 ctpqrt2_ │ │ │ │ + 3798: 00409a3d 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opc │ │ │ │ + 3799: 00409a15 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opd │ │ │ │ + 3800: 0052fc01 636 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_iteracc_v_opd_var1 │ │ │ │ + 3801: 005a968d 484 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var1 │ │ │ │ + 3802: 003a6b99 992 FUNC GLOBAL DEFAULT 11 zunm2r_fla │ │ │ │ + 3803: 003e2d2d 196 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau_check │ │ │ │ + 3804: 00417925 540 FUNC GLOBAL DEFAULT 11 FLA_Nrm2_external │ │ │ │ + 3805: 005aa359 564 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var2 │ │ │ │ + 3806: 005ab155 656 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var3 │ │ │ │ + 3807: 004002a1 334 FUNC GLOBAL DEFAULT 11 FLASH_Queue_update_cache_block │ │ │ │ + 3808: 00405f09 64 FUNC GLOBAL DEFAULT 11 FLA_random_float │ │ │ │ + 3809: 005acfd1 500 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var4 │ │ │ │ + 3810: 003cd8d5 6 FUNC GLOBAL DEFAULT 11 bl1_dallocv │ │ │ │ + 3811: 00424ac1 4 FUNC GLOBAL DEFAULT 11 FLA_Trmm_task │ │ │ │ + 3812: 0007e151 684 FUNC GLOBAL DEFAULT 11 dorgbr_check │ │ │ │ + 3813: 005ae695 428 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opd_var5 │ │ │ │ + 3814: 003ce5c5 80 FUNC GLOBAL DEFAULT 11 bl1_screate_contigmsr │ │ │ │ + 3815: 00316ac1 1716 FUNC GLOBAL DEFAULT 11 zla_hercond_c_ │ │ │ │ + 3816: 00428b9d 100 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_task │ │ │ │ + 3817: 006332c5 964 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_apply_panels │ │ │ │ + 3818: 003d5b79 236 FUNC GLOBAL DEFAULT 11 FLA_Repart_1x2_to_1x3_check │ │ │ │ + 3819: 000f70a1 3200 FUNC GLOBAL DEFAULT 11 claqr4_ │ │ │ │ + 3820: 000fd45d 1616 FUNC GLOBAL DEFAULT 11 clascl_ │ │ │ │ + 3821: 002a24dd 880 FUNC GLOBAL DEFAULT 11 ssygvd_ │ │ │ │ + 3822: 0065972d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc │ │ │ │ + 3823: 003f151d 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_show │ │ │ │ + 3824: 00426fa5 52 FUNC GLOBAL DEFAULT 11 FLA_Tevdr_external │ │ │ │ + 3825: 005b94e9 508 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var1 │ │ │ │ + 3826: 004099ed 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_ops │ │ │ │ + 3827: 005bab4d 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var2 │ │ │ │ 3828: 0006a051 964 FUNC GLOBAL DEFAULT 11 dgesvd_ │ │ │ │ - 3829: 00068845 440 FUNC GLOBAL DEFAULT 11 dgeqr2_ │ │ │ │ - 3830: 00509009 1796 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var1 │ │ │ │ - 3831: 00427655 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_task │ │ │ │ - 3832: 005bb765 580 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var4 │ │ │ │ - 3833: 0050970d 1688 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var2 │ │ │ │ - 3834: 005b9fd9 516 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var5 │ │ │ │ - 3835: 00508589 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var3 │ │ │ │ - 3836: 00508711 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var4 │ │ │ │ - 3837: 004b7f0d 636 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var10 │ │ │ │ - 3838: 003d3c05 316 FUNC GLOBAL DEFAULT 11 bl1_ssymmize │ │ │ │ + 3829: 000693e5 440 FUNC GLOBAL DEFAULT 11 dgeqr2_ │ │ │ │ + 3830: 00508a21 1796 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var1 │ │ │ │ + 3831: 0042765d 176 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_task │ │ │ │ + 3832: 005bb745 580 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var4 │ │ │ │ + 3833: 00509125 1688 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var2 │ │ │ │ + 3834: 005b9fb9 516 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opc_var5 │ │ │ │ + 3835: 0050856d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var3 │ │ │ │ + 3836: 005086f5 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruh_unb_var4 │ │ │ │ + 3837: 004b7ef1 636 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var10 │ │ │ │ + 3838: 003d3c0d 316 FUNC GLOBAL DEFAULT 11 bl1_ssymmize │ │ │ │ 3839: 001652d1 2476 FUNC GLOBAL DEFAULT 11 dgelsy_ │ │ │ │ 3840: 0022660d 1186 FUNC GLOBAL DEFAULT 11 sgetri_ │ │ │ │ - 3841: 00409a5d 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opz │ │ │ │ - 3842: 00693a18 28 OBJECT GLOBAL DEFAULT 20 FLA_OVERFLOW_SQUARE_THRES │ │ │ │ - 3843: 003cf435 90 FUNC GLOBAL DEFAULT 11 bl1_sewinvscalv │ │ │ │ - 3844: 00544925 1964 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var3 │ │ │ │ - 3845: 003ccf25 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_diag │ │ │ │ - 3846: 005450d1 1736 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var4 │ │ │ │ - 3847: 00545799 1444 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var5 │ │ │ │ - 3848: 00455875 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var1 │ │ │ │ - 3849: 00455afd 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var2 │ │ │ │ + 3841: 00409a65 40 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_r_opz │ │ │ │ + 3842: 00693a20 28 OBJECT GLOBAL DEFAULT 20 FLA_OVERFLOW_SQUARE_THRES │ │ │ │ + 3843: 003cf43d 90 FUNC GLOBAL DEFAULT 11 bl1_sewinvscalv │ │ │ │ + 3844: 00544905 1964 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var3 │ │ │ │ + 3845: 003cc901 60 FUNC GLOBAL DEFAULT 11 bl1_param_map_to_netlib_diag │ │ │ │ + 3846: 005450b1 1736 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var4 │ │ │ │ + 3847: 00545779 1444 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_var5 │ │ │ │ + 3848: 0045587d 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var1 │ │ │ │ + 3849: 00455db1 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var2 │ │ │ │ 3850: 00085aa9 260 FUNC GLOBAL DEFAULT 11 strti2_check │ │ │ │ - 3851: 003cea05 106 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigm │ │ │ │ - 3852: 00455d89 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var3 │ │ │ │ - 3853: 003f7a2d 84 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_datatype │ │ │ │ - 3854: 00456035 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var4 │ │ │ │ - 3855: 006599dd 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr │ │ │ │ - 3856: 004562e5 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var5 │ │ │ │ - 3857: 00633715 784 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_internal │ │ │ │ - 3858: 004be5b9 636 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var10 │ │ │ │ - 3859: 00456579 664 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var6 │ │ │ │ - 3860: 00639ffd 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var6b │ │ │ │ - 3861: 00076711 244 FUNC GLOBAL DEFAULT 11 dtrtri_ │ │ │ │ - 3862: 005f15ad 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var1 │ │ │ │ - 3863: 002782e9 1750 FUNC GLOBAL DEFAULT 11 slasq5_ │ │ │ │ - 3864: 003cda0d 108 FUNC GLOBAL DEFAULT 11 bl1_screate_contigm │ │ │ │ - 3865: 005f485d 696 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var2 │ │ │ │ - 3866: 005f38e5 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var3 │ │ │ │ - 3867: 004033fd 702 FUNC GLOBAL DEFAULT 11 FLA_Pow │ │ │ │ - 3868: 0031c66d 148 FUNC GLOBAL DEFAULT 11 zladiv_ │ │ │ │ - 3869: 00280ca5 3804 FUNC GLOBAL DEFAULT 11 slatps_ │ │ │ │ - 3870: 005f2c21 436 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var4 │ │ │ │ - 3871: 00693b14 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_THREE │ │ │ │ - 3872: 00425961 1116 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_macro_external │ │ │ │ - 3873: 0009e589 1372 FUNC GLOBAL DEFAULT 11 cgeqp3_ │ │ │ │ - 3874: 003ecf5d 196 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest_cntl_init │ │ │ │ - 3875: 00135911 6348 FUNC GLOBAL DEFAULT 11 csytri2x_ │ │ │ │ - 3876: 003dcbcd 460 FUNC GLOBAL DEFAULT 11 FLA_Gemm_check │ │ │ │ - 3877: 003f09dd 150 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_col_offset │ │ │ │ - 3878: 004279b9 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_task │ │ │ │ - 3879: 00631031 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_ops_var1 │ │ │ │ - 3880: 005b9705 508 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var1 │ │ │ │ - 3881: 00103c3d 12872 FUNC GLOBAL DEFAULT 11 claqr5_ │ │ │ │ - 3882: 005badad 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var2 │ │ │ │ - 3883: 0047f4c9 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh │ │ │ │ - 3884: 003e50bd 220 FUNC GLOBAL DEFAULT 11 FLA_Svd_compute_scaling_check │ │ │ │ - 3885: 00423401 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_task │ │ │ │ - 3886: 003f36c5 38 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_create │ │ │ │ - 3887: 005bb9a9 580 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var4 │ │ │ │ - 3888: 0020b171 216 FUNC GLOBAL DEFAULT 11 iladlr_ │ │ │ │ - 3889: 00098aad 2688 FUNC GLOBAL DEFAULT 11 cgegs_ │ │ │ │ - 3890: 002eb0a9 1096 FUNC GLOBAL DEFAULT 11 zggsvd_ │ │ │ │ - 3891: 003a908d 888 FUNC GLOBAL DEFAULT 11 cungtr_fla │ │ │ │ - 3892: 005ba1dd 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var5 │ │ │ │ - 3893: 005d1321 216 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT │ │ │ │ - 3894: 000a8455 1492 FUNC GLOBAL DEFAULT 11 cgglse_ │ │ │ │ - 3895: 003d97b9 164 FUNC GLOBAL DEFAULT 11 FLA_Copy_internal_check │ │ │ │ - 3896: 00480159 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln │ │ │ │ - 3897: 003ce91d 4 FUNC GLOBAL DEFAULT 11 bl1_vfree │ │ │ │ - 3898: 003b8c09 34 FUNC GLOBAL DEFAULT 11 bl1_sscal │ │ │ │ - 3899: 0032be79 764 FUNC GLOBAL DEFAULT 11 zlange_ │ │ │ │ - 3900: 004edde5 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc │ │ │ │ - 3901: 00690ad0 4 OBJECT GLOBAL DEFAULT 20 f__elist │ │ │ │ - 3902: 0023cdc1 332 FUNC GLOBAL DEFAULT 11 slacpy_ │ │ │ │ - 3903: 005e303d 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofu_var2 │ │ │ │ - 3904: 003ae531 56 FUNC GLOBAL DEFAULT 11 z_log │ │ │ │ - 3905: 004f35d1 1768 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var1 │ │ │ │ + 3851: 003cf28d 106 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigm │ │ │ │ + 3852: 00455b05 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var3 │ │ │ │ + 3853: 003f8afd 84 FUNC GLOBAL DEFAULT 11 FLA_Check_identical_object_datatype │ │ │ │ + 3854: 0045603d 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var4 │ │ │ │ + 3855: 00659879 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr │ │ │ │ + 3856: 004562ed 660 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var5 │ │ │ │ + 3857: 006336fd 784 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_internal │ │ │ │ + 3858: 004be59d 636 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_blk_var10 │ │ │ │ + 3859: 00456581 664 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_unb_var6 │ │ │ │ + 3860: 00639fe5 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var6b │ │ │ │ + 3861: 000767b1 244 FUNC GLOBAL DEFAULT 11 dtrtri_ │ │ │ │ + 3862: 005f1595 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var1 │ │ │ │ + 3863: 00278431 1750 FUNC GLOBAL DEFAULT 11 slasq5_ │ │ │ │ + 3864: 003cda19 108 FUNC GLOBAL DEFAULT 11 bl1_screate_contigm │ │ │ │ + 3865: 005f3f05 696 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var2 │ │ │ │ + 3866: 005f2f8d 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var3 │ │ │ │ + 3867: 004030ed 702 FUNC GLOBAL DEFAULT 11 FLA_Pow │ │ │ │ + 3868: 0031c64d 148 FUNC GLOBAL DEFAULT 11 zladiv_ │ │ │ │ + 3869: 00280c85 3804 FUNC GLOBAL DEFAULT 11 slatps_ │ │ │ │ + 3870: 005f22c9 436 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opd_var4 │ │ │ │ + 3871: 00693b1c 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_THREE │ │ │ │ + 3872: 004259f9 1116 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_macro_external │ │ │ │ + 3873: 0009e85d 1372 FUNC GLOBAL DEFAULT 11 cgeqp3_ │ │ │ │ + 3874: 003ed01d 196 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest_cntl_init │ │ │ │ + 3875: 00136541 6348 FUNC GLOBAL DEFAULT 11 csytri2x_ │ │ │ │ + 3876: 003dcae9 460 FUNC GLOBAL DEFAULT 11 FLA_Gemm_check │ │ │ │ + 3877: 003f09e5 150 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_col_offset │ │ │ │ + 3878: 00427949 108 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_task │ │ │ │ + 3879: 00631019 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_ops_var1 │ │ │ │ + 3880: 005b96e5 508 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var1 │ │ │ │ + 3881: 00103c35 12872 FUNC GLOBAL DEFAULT 11 claqr5_ │ │ │ │ + 3882: 005bad8d 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var2 │ │ │ │ + 3883: 0048083d 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh │ │ │ │ + 3884: 003e50c5 220 FUNC GLOBAL DEFAULT 11 FLA_Svd_compute_scaling_check │ │ │ │ + 3885: 00423715 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_task │ │ │ │ + 3886: 003f36cd 38 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_create │ │ │ │ + 3887: 005bb989 580 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var4 │ │ │ │ + 3888: 0020b0fd 216 FUNC GLOBAL DEFAULT 11 iladlr_ │ │ │ │ + 3889: 0009791d 2688 FUNC GLOBAL DEFAULT 11 cgegs_ │ │ │ │ + 3890: 002eae5d 1096 FUNC GLOBAL DEFAULT 11 zggsvd_ │ │ │ │ + 3891: 003a8d11 888 FUNC GLOBAL DEFAULT 11 cungtr_fla │ │ │ │ + 3892: 005ba1bd 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_opz_var5 │ │ │ │ + 3893: 005d1301 216 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT │ │ │ │ + 3894: 000a722d 1492 FUNC GLOBAL DEFAULT 11 cgglse_ │ │ │ │ + 3895: 003d97c1 164 FUNC GLOBAL DEFAULT 11 FLA_Copy_internal_check │ │ │ │ + 3896: 0047fe75 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln │ │ │ │ + 3897: 003ce925 4 FUNC GLOBAL DEFAULT 11 bl1_vfree │ │ │ │ + 3898: 003b9229 34 FUNC GLOBAL DEFAULT 11 bl1_sscal │ │ │ │ + 3899: 0032be61 764 FUNC GLOBAL DEFAULT 11 zlange_ │ │ │ │ + 3900: 004ee029 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc │ │ │ │ + 3901: 00690ad8 4 OBJECT GLOBAL DEFAULT 20 f__elist │ │ │ │ + 3902: 0024024d 332 FUNC GLOBAL DEFAULT 11 slacpy_ │ │ │ │ + 3903: 005e3025 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofu_var2 │ │ │ │ + 3904: 003ae541 56 FUNC GLOBAL DEFAULT 11 z_log │ │ │ │ + 3905: 004f3285 1768 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var1 │ │ │ │ 3906: 000c8ba5 2036 FUNC GLOBAL DEFAULT 11 chpevx_ │ │ │ │ - 3907: 004c70e1 748 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var10 │ │ │ │ - 3908: 004814e9 1596 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var1 │ │ │ │ - 3909: 004f3cb9 1656 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var2 │ │ │ │ - 3910: 005e197d 880 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ - 3911: 0042cd79 588 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var1 │ │ │ │ - 3912: 004ee68d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh │ │ │ │ - 3913: 004f32a1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var3 │ │ │ │ - 3914: 004824ed 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var2 │ │ │ │ - 3915: 00482b25 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var3 │ │ │ │ - 3916: 004f3439 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var4 │ │ │ │ - 3917: 0042cfc5 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var2 │ │ │ │ - 3918: 006935e8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_blas │ │ │ │ - 3919: 003ce1e5 80 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmsr │ │ │ │ - 3920: 0048315d 1608 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var4 │ │ │ │ - 3921: 006937bc 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_var1_bsize │ │ │ │ - 3922: 0042d205 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var3 │ │ │ │ - 3923: 003cd961 8 FUNC GLOBAL DEFAULT 11 bl1_vector_dim │ │ │ │ + 3907: 004c66fd 748 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var10 │ │ │ │ + 3908: 004814cd 1596 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var1 │ │ │ │ + 3909: 004f396d 1656 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var2 │ │ │ │ + 3910: 005e1965 880 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ + 3911: 0042ce6d 588 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var1 │ │ │ │ + 3912: 004ee289 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh │ │ │ │ + 3913: 004f3fe5 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var3 │ │ │ │ + 3914: 004824d1 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var2 │ │ │ │ + 3915: 00482b09 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var3 │ │ │ │ + 3916: 004f44f1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llh_unb_var4 │ │ │ │ + 3917: 0042d30d 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var2 │ │ │ │ + 3918: 006935f0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_blas │ │ │ │ + 3919: 003ce6b5 80 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmsr │ │ │ │ + 3920: 00483db5 1608 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var4 │ │ │ │ + 3921: 006937c8 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_var1_bsize │ │ │ │ + 3922: 0042d0b9 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var3 │ │ │ │ + 3923: 003cd841 8 FUNC GLOBAL DEFAULT 11 bl1_vector_dim │ │ │ │ 3924: 000a48f1 2664 FUNC GLOBAL DEFAULT 11 cgges_ │ │ │ │ - 3925: 004837a5 1604 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var5 │ │ │ │ - 3926: 003ecbc5 100 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_cntl_init │ │ │ │ - 3927: 00418d05 104 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt │ │ │ │ - 3928: 0042d459 600 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var4 │ │ │ │ - 3929: 004840ad 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var6 │ │ │ │ - 3930: 004c1ec1 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var1 │ │ │ │ - 3931: 004846dd 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var7 │ │ │ │ - 3932: 004c2ed9 1432 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var2 │ │ │ │ - 3933: 003f67e9 76 FUNC GLOBAL DEFAULT 11 FLA_Obj_flip_view │ │ │ │ - 3934: 00290ffd 608 FUNC GLOBAL DEFAULT 11 spteqr_ │ │ │ │ - 3935: 00484d0d 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var8 │ │ │ │ - 3936: 004c2969 1392 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var3 │ │ │ │ - 3937: 004ee8ed 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln │ │ │ │ - 3938: 006229bd 3120 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var10 │ │ │ │ - 3939: 00483de9 708 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var9 │ │ │ │ - 3940: 004c2421 1352 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var4 │ │ │ │ - 3941: 004fa695 1748 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var1 │ │ │ │ - 3942: 00623a6d 3080 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var11 │ │ │ │ - 3943: 00276bcd 976 FUNC GLOBAL DEFAULT 11 slasq6_ │ │ │ │ - 3944: 004c3471 1392 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var5 │ │ │ │ - 3945: 004c39e1 1432 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var6 │ │ │ │ - 3946: 004fad69 1692 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var2 │ │ │ │ - 3947: 006255e1 3092 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var12 │ │ │ │ - 3948: 004c3f79 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var7 │ │ │ │ - 3949: 003e93a5 24 FUNC GLOBAL DEFAULT 11 FLA_Trsv_cntl_finalize │ │ │ │ - 3950: 0052011d 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var1 │ │ │ │ - 3951: 004fa365 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var3 │ │ │ │ - 3952: 006261f5 3144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var13 │ │ │ │ - 3953: 004aa3f9 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl │ │ │ │ - 3954: 004aa155 676 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var10 │ │ │ │ - 3955: 004c4725 1352 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var8 │ │ │ │ - 3956: 005205a1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var2 │ │ │ │ - 3957: 004fa4fd 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var4 │ │ │ │ - 3958: 00624af5 2796 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var14 │ │ │ │ - 3959: 0051f02d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var3 │ │ │ │ - 3960: 002ab6b1 1344 FUNC GLOBAL DEFAULT 11 stfttp_ │ │ │ │ - 3961: 006235ed 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var15 │ │ │ │ - 3962: 003b1a39 620 FUNC GLOBAL DEFAULT 11 w_ed │ │ │ │ - 3963: 004eeb4d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt │ │ │ │ - 3964: 004c44d9 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var9 │ │ │ │ - 3965: 0051ff79 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var4 │ │ │ │ - 3966: 00624675 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var16 │ │ │ │ - 3967: 005db08d 344 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ - 3968: 00626e3d 1172 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var17 │ │ │ │ - 3969: 005c73c9 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var2 │ │ │ │ - 3970: 003fd491 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_work_stealing │ │ │ │ - 3971: 006272d1 1140 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var18 │ │ │ │ - 3972: 003f6e25 206 FUNC GLOBAL DEFAULT 11 FLA_Check_conformal_dims │ │ │ │ - 3973: 005ea385 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var1 │ │ │ │ - 3974: 003e8279 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qrutinc_obj_create │ │ │ │ - 3975: 005ca685 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var3 │ │ │ │ - 3976: 00419841 76 FUNC GLOBAL DEFAULT 11 FLA_Swap │ │ │ │ - 3977: 005ebce1 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var2 │ │ │ │ - 3978: 005cc535 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var4 │ │ │ │ - 3979: 002d942d 2716 FUNC GLOBAL DEFAULT 11 zgegs_ │ │ │ │ - 3980: 001d99f1 3492 FUNC GLOBAL DEFAULT 11 dsfrk_ │ │ │ │ - 3981: 005ecab5 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var3 │ │ │ │ - 3982: 006939ec 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_cntl │ │ │ │ - 3983: 003cdfd1 50 FUNC GLOBAL DEFAULT 11 bl1_zm1h │ │ │ │ - 3984: 0041c841 876 FUNC GLOBAL DEFAULT 11 FLA_Her_external │ │ │ │ - 3985: 005eaf41 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var4 │ │ │ │ - 3986: 00429121 176 FUNC GLOBAL DEFAULT 11 FLA_Sylv_task │ │ │ │ - 3987: 004ab3b9 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru │ │ │ │ - 3988: 00527479 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var1 │ │ │ │ - 3989: 004b1fc5 676 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var10 │ │ │ │ - 3990: 005278fd 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var2 │ │ │ │ - 3991: 003df635 712 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_check │ │ │ │ - 3992: 003d5971 136 FUNC GLOBAL DEFAULT 11 FLA_Obj_show_check │ │ │ │ - 3993: 003e26a5 308 FUNC GLOBAL DEFAULT 11 FLA_Chol_solve_check │ │ │ │ - 3994: 00526381 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var3 │ │ │ │ - 3995: 00526525 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var4 │ │ │ │ - 3996: 003f3be9 60 FUNC GLOBAL DEFAULT 11 FLA_Init │ │ │ │ - 3997: 00080825 200 FUNC GLOBAL DEFAULT 11 dsytd2_check │ │ │ │ - 3998: 003d078d 18 FUNC GLOBAL DEFAULT 11 bl1_sinvert2s │ │ │ │ - 3999: 003fa86d 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_size │ │ │ │ - 4000: 002fbc01 2484 FUNC GLOBAL DEFAULT 11 zherfs_ │ │ │ │ - 4001: 003df44d 488 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_internal_check │ │ │ │ - 4002: 002e6621 2660 FUNC GLOBAL DEFAULT 11 zgges_ │ │ │ │ - 4003: 003ecb65 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_cntl_finalize │ │ │ │ - 4004: 001d7a41 520 FUNC GLOBAL DEFAULT 11 dspcon_ │ │ │ │ - 4005: 0031b431 864 FUNC GLOBAL DEFAULT 11 zlacn2_ │ │ │ │ - 4006: 003ec869 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT_cntl_finalize │ │ │ │ - 4007: 00259151 1176 FUNC GLOBAL DEFAULT 11 slangt_ │ │ │ │ - 4008: 001d7c49 2288 FUNC GLOBAL DEFAULT 11 dsbevx_ │ │ │ │ - 4009: 002789c1 360 FUNC GLOBAL DEFAULT 11 slassq_ │ │ │ │ - 4010: 002185f9 3332 FUNC GLOBAL DEFAULT 11 sgbtrf_ │ │ │ │ - 4011: 0044ca21 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var1 │ │ │ │ - 4012: 003f1861 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_base_scalar_length │ │ │ │ - 4013: 0044ccad 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var2 │ │ │ │ - 4014: 00428061 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_task │ │ │ │ - 4015: 0006b409 366 FUNC GLOBAL DEFAULT 11 FLAME_invert_ztau │ │ │ │ - 4016: 0044cf31 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var3 │ │ │ │ - 4017: 005a9b35 692 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var1 │ │ │ │ + 3925: 00483141 1604 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var5 │ │ │ │ + 3926: 003ecbcd 100 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_cntl_init │ │ │ │ + 3927: 004192d9 104 FUNC GLOBAL DEFAULT 11 FLA_Axpyrt │ │ │ │ + 3928: 0042d54d 600 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_blk_var4 │ │ │ │ + 3929: 00483785 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var6 │ │ │ │ + 3930: 004c29ad 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var1 │ │ │ │ + 3931: 00484cf9 1584 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var7 │ │ │ │ + 3932: 004c1ea5 1432 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var2 │ │ │ │ + 3933: 003f67f1 76 FUNC GLOBAL DEFAULT 11 FLA_Obj_flip_view │ │ │ │ + 3934: 0029170d 608 FUNC GLOBAL DEFAULT 11 spteqr_ │ │ │ │ + 3935: 004846c1 1592 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var8 │ │ │ │ + 3936: 004c243d 1392 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var3 │ │ │ │ + 3937: 004eeb31 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln │ │ │ │ + 3938: 00622e25 3120 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var10 │ │ │ │ + 3939: 004843fd 708 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_blk_var9 │ │ │ │ + 3940: 004c2f0d 1352 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var4 │ │ │ │ + 3941: 004fa679 1748 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var1 │ │ │ │ + 3942: 00623a55 3080 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var11 │ │ │ │ + 3943: 00276bad 976 FUNC GLOBAL DEFAULT 11 slasq6_ │ │ │ │ + 3944: 004c3455 1392 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var5 │ │ │ │ + 3945: 004c39c5 1432 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var6 │ │ │ │ + 3946: 004fb17d 1692 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var2 │ │ │ │ + 3947: 00624add 3092 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var12 │ │ │ │ + 3948: 004c3f5d 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var7 │ │ │ │ + 3949: 003e92bd 24 FUNC GLOBAL DEFAULT 11 FLA_Trsv_cntl_finalize │ │ │ │ + 3950: 0051f6ad 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var1 │ │ │ │ + 3951: 004fa349 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var3 │ │ │ │ + 3952: 006261dd 3144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var13 │ │ │ │ + 3953: 004aa9d5 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl │ │ │ │ + 3954: 004aa139 676 FUNC GLOBAL DEFAULT 11 FLA_Symm_ll_blk_var10 │ │ │ │ + 3955: 004c4e25 1352 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var8 │ │ │ │ + 3956: 005203e1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var2 │ │ │ │ + 3957: 004fa4e1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_unb_var4 │ │ │ │ + 3958: 006256f1 2796 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var14 │ │ │ │ + 3959: 0052023d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var3 │ │ │ │ + 3960: 002ab68d 1344 FUNC GLOBAL DEFAULT 11 stfttp_ │ │ │ │ + 3961: 006229a5 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var15 │ │ │ │ + 3962: 003b1999 620 FUNC GLOBAL DEFAULT 11 w_ed │ │ │ │ + 3963: 004eddc9 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt │ │ │ │ + 3964: 004c4759 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru_unb_var9 │ │ │ │ + 3965: 0052085d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_blk_var4 │ │ │ │ + 3966: 0062465d 1152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var16 │ │ │ │ + 3967: 005dc119 344 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ + 3968: 00626e25 1172 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var17 │ │ │ │ + 3969: 005c73a9 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var2 │ │ │ │ + 3970: 003fd7c9 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_work_stealing │ │ │ │ + 3971: 006272b9 1140 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var18 │ │ │ │ + 3972: 003f7ef5 206 FUNC GLOBAL DEFAULT 11 FLA_Check_conformal_dims │ │ │ │ + 3973: 005ea36d 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var1 │ │ │ │ + 3974: 003e8249 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_qrutinc_obj_create │ │ │ │ + 3975: 005ca665 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var3 │ │ │ │ + 3976: 00419849 76 FUNC GLOBAL DEFAULT 11 FLA_Swap │ │ │ │ + 3977: 005eb10d 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var2 │ │ │ │ + 3978: 005cc515 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_ofu_var4 │ │ │ │ + 3979: 002d93fd 2716 FUNC GLOBAL DEFAULT 11 zgegs_ │ │ │ │ + 3980: 001d97a1 3492 FUNC GLOBAL DEFAULT 11 dsfrk_ │ │ │ │ + 3981: 005ebee1 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var3 │ │ │ │ + 3982: 006939f4 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_cntl │ │ │ │ + 3983: 003cddf9 50 FUNC GLOBAL DEFAULT 11 bl1_zm1h │ │ │ │ + 3984: 0041c849 876 FUNC GLOBAL DEFAULT 11 FLA_Her_external │ │ │ │ + 3985: 005eca9d 1092 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opt_var4 │ │ │ │ + 3986: 0042926d 176 FUNC GLOBAL DEFAULT 11 FLA_Sylv_task │ │ │ │ + 3987: 004ab9b1 2504 FUNC GLOBAL DEFAULT 11 FLA_Symm_ru │ │ │ │ + 3988: 00527735 1156 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var1 │ │ │ │ + 3989: 004b19a9 676 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var10 │ │ │ │ + 3990: 005272b9 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var2 │ │ │ │ + 3991: 003df63d 712 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_check │ │ │ │ + 3992: 003d5979 136 FUNC GLOBAL DEFAULT 11 FLA_Obj_show_check │ │ │ │ + 3993: 003e26ad 308 FUNC GLOBAL DEFAULT 11 FLA_Chol_solve_check │ │ │ │ + 3994: 00526365 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var3 │ │ │ │ + 3995: 00527bb9 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_blk_var4 │ │ │ │ + 3996: 003f3bf1 60 FUNC GLOBAL DEFAULT 11 FLA_Init │ │ │ │ + 3997: 00080829 200 FUNC GLOBAL DEFAULT 11 dsytd2_check │ │ │ │ + 3998: 003d0795 18 FUNC GLOBAL DEFAULT 11 bl1_sinvert2s │ │ │ │ + 3999: 003fa879 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_size │ │ │ │ + 4000: 002fbbd1 2484 FUNC GLOBAL DEFAULT 11 zherfs_ │ │ │ │ + 4001: 003df455 488 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_internal_check │ │ │ │ + 4002: 002e65f9 2660 FUNC GLOBAL DEFAULT 11 zgges_ │ │ │ │ + 4003: 003ecb6d 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_cntl_finalize │ │ │ │ + 4004: 001d89c1 520 FUNC GLOBAL DEFAULT 11 dspcon_ │ │ │ │ + 4005: 0031b411 864 FUNC GLOBAL DEFAULT 11 zlacn2_ │ │ │ │ + 4006: 003ec98d 96 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT_cntl_finalize │ │ │ │ + 4007: 00258399 1176 FUNC GLOBAL DEFAULT 11 slangt_ │ │ │ │ + 4008: 001d7a49 2288 FUNC GLOBAL DEFAULT 11 dsbevx_ │ │ │ │ + 4009: 002782c9 360 FUNC GLOBAL DEFAULT 11 slassq_ │ │ │ │ + 4010: 0021a6ad 3332 FUNC GLOBAL DEFAULT 11 sgbtrf_ │ │ │ │ + 4011: 0044c4b5 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var1 │ │ │ │ + 4012: 003f1869 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_base_scalar_length │ │ │ │ + 4013: 0044ccb5 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var2 │ │ │ │ + 4014: 004285fd 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_task │ │ │ │ + 4015: 0006a889 366 FUNC GLOBAL DEFAULT 11 FLAME_invert_ztau │ │ │ │ + 4016: 0044cf39 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var3 │ │ │ │ + 4017: 005a9b15 692 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var1 │ │ │ │ 4018: 0019c481 780 FUNC GLOBAL DEFAULT 11 dlanhs_ │ │ │ │ 4019: 00076e5d 316 FUNC GLOBAL DEFAULT 11 cgebrd_check │ │ │ │ - 4020: 005aa895 756 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var2 │ │ │ │ - 4021: 0044d1d5 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var4 │ │ │ │ + 4020: 005aa875 756 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var2 │ │ │ │ + 4021: 0044d1dd 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var4 │ │ │ │ 4022: 000b26e1 584 FUNC GLOBAL DEFAULT 11 checon_ │ │ │ │ - 4023: 0042661d 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_blk_ext │ │ │ │ - 4024: 005ab755 852 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var3 │ │ │ │ - 4025: 0044d471 724 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var5 │ │ │ │ - 4026: 003fae49 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_col_major │ │ │ │ - 4027: 005ae071 724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var4 │ │ │ │ - 4028: 0044d745 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var6 │ │ │ │ - 4029: 003e38ad 308 FUNC GLOBAL DEFAULT 11 FLA_LU_incpiv_check │ │ │ │ - 4030: 003d08e9 130 FUNC GLOBAL DEFAULT 11 bl1_cinverts │ │ │ │ - 4031: 005ad3d1 652 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var5 │ │ │ │ - 4032: 004204c1 1304 FUNC GLOBAL DEFAULT 11 FLA_Herk_external │ │ │ │ - 4033: 0064dd7d 1476 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_internal │ │ │ │ - 4034: 00540939 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var1 │ │ │ │ - 4035: 003c10d1 208 FUNC GLOBAL DEFAULT 11 bl1_ctrmvsx │ │ │ │ - 4036: 00541155 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var2 │ │ │ │ - 4037: 005418e1 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var3 │ │ │ │ - 4038: 003d0d2d 274 FUNC GLOBAL DEFAULT 11 bl1_cinvertv │ │ │ │ - 4039: 005431d5 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var4 │ │ │ │ - 4040: 003a4e75 884 FUNC GLOBAL DEFAULT 11 dorm2r_fla │ │ │ │ - 4041: 00542c99 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var5 │ │ │ │ - 4042: 003ce235 202 FUNC GLOBAL DEFAULT 11 bl1_sapdiagmv │ │ │ │ - 4043: 003e0ab9 256 FUNC GLOBAL DEFAULT 11 FLA_Apply_diag_matrix_check │ │ │ │ - 4044: 003f3841 82 FUNC GLOBAL DEFAULT 11 FLA_Query_blocksizes │ │ │ │ - 4045: 0055f67d 104 FUNC GLOBAL DEFAULT 11 FLA_SPDinv │ │ │ │ - 4046: 0041988d 80 FUNC GLOBAL DEFAULT 11 FLA_Swapt │ │ │ │ - 4047: 0015c6b9 2820 FUNC GLOBAL DEFAULT 11 dgees_ │ │ │ │ - 4048: 0025fecd 264 FUNC GLOBAL DEFAULT 11 slar2v_ │ │ │ │ - 4049: 003ae6a5 80 FUNC GLOBAL DEFAULT 11 h_nint │ │ │ │ - 4050: 003f3df5 100 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_finalize │ │ │ │ - 4051: 003e2a31 432 FUNC GLOBAL DEFAULT 11 FLA_FS_incpiv_check │ │ │ │ - 4052: 00608091 3124 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var10 │ │ │ │ - 4053: 00608cc5 3096 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var11 │ │ │ │ - 4054: 003120c9 1576 FUNC GLOBAL DEFAULT 11 zla_gbrcond_c_ │ │ │ │ - 4055: 0006f7f1 604 FUNC GLOBAL DEFAULT 11 sorglq_ │ │ │ │ - 4056: 0060a1cd 3104 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var12 │ │ │ │ - 4057: 0060aded 3140 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var13 │ │ │ │ - 4058: 005118e5 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var1 │ │ │ │ - 4059: 0060ba31 2824 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var14 │ │ │ │ - 4060: 005120c9 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var2 │ │ │ │ - 4061: 003cddd1 12 FUNC GLOBAL DEFAULT 11 bl1_s0 │ │ │ │ - 4062: 00511d55 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var3 │ │ │ │ - 4063: 003cddb1 6 FUNC GLOBAL DEFAULT 11 bl1_s1 │ │ │ │ - 4064: 006098dd 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var15 │ │ │ │ - 4065: 003e3f71 356 FUNC GLOBAL DEFAULT 11 FLA_Lyap_check │ │ │ │ - 4066: 00511f0d 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var4 │ │ │ │ - 4067: 003cdda1 6 FUNC GLOBAL DEFAULT 11 bl1_s2 │ │ │ │ - 4068: 0035e76d 468 FUNC GLOBAL DEFAULT 11 zptcon_ │ │ │ │ - 4069: 00609d55 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var16 │ │ │ │ - 4070: 0064402d 1770 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opt_var1 │ │ │ │ - 4071: 0060c539 1176 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var17 │ │ │ │ - 4072: 00545d3d 1780 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var3 │ │ │ │ - 4073: 00690ad4 4 OBJECT GLOBAL DEFAULT 20 f__init │ │ │ │ - 4074: 00549471 1616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var4 │ │ │ │ - 4075: 003e85e9 74 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apcaq2ut_obj_create │ │ │ │ - 4076: 0060c9d1 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var18 │ │ │ │ - 4077: 0029c465 640 FUNC GLOBAL DEFAULT 11 sstev_ │ │ │ │ - 4078: 00271de9 4330 FUNC GLOBAL DEFAULT 11 slarrv_ │ │ │ │ - 4079: 00548aed 1272 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var5 │ │ │ │ + 4023: 00426625 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_blk_ext │ │ │ │ + 4024: 005ab735 852 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var3 │ │ │ │ + 4025: 0044d479 724 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var5 │ │ │ │ + 4026: 003fae55 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_col_major │ │ │ │ + 4027: 005ad491 724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var4 │ │ │ │ + 4028: 0044df51 720 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_blk_var6 │ │ │ │ + 4029: 003e38b5 308 FUNC GLOBAL DEFAULT 11 FLA_LU_incpiv_check │ │ │ │ + 4030: 003d08f1 130 FUNC GLOBAL DEFAULT 11 bl1_cinverts │ │ │ │ + 4031: 005aeabd 652 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opz_var5 │ │ │ │ + 4032: 0041fe9d 1304 FUNC GLOBAL DEFAULT 11 FLA_Herk_external │ │ │ │ + 4033: 00653419 1476 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_internal │ │ │ │ + 4034: 00540919 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var1 │ │ │ │ + 4035: 003c10e1 208 FUNC GLOBAL DEFAULT 11 bl1_ctrmvsx │ │ │ │ + 4036: 00542a69 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var2 │ │ │ │ + 4037: 0054227d 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var3 │ │ │ │ + 4038: 003d0d35 274 FUNC GLOBAL DEFAULT 11 bl1_cinvertv │ │ │ │ + 4039: 005431b5 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var4 │ │ │ │ + 4040: 003a477d 884 FUNC GLOBAL DEFAULT 11 dorm2r_fla │ │ │ │ + 4041: 00541d01 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opd_var5 │ │ │ │ + 4042: 003ce0fd 202 FUNC GLOBAL DEFAULT 11 bl1_sapdiagmv │ │ │ │ + 4043: 003e0ac1 256 FUNC GLOBAL DEFAULT 11 FLA_Apply_diag_matrix_check │ │ │ │ + 4044: 003f3849 82 FUNC GLOBAL DEFAULT 11 FLA_Query_blocksizes │ │ │ │ + 4045: 0055f665 104 FUNC GLOBAL DEFAULT 11 FLA_SPDinv │ │ │ │ + 4046: 00419895 80 FUNC GLOBAL DEFAULT 11 FLA_Swapt │ │ │ │ + 4047: 0015f351 2820 FUNC GLOBAL DEFAULT 11 dgees_ │ │ │ │ + 4048: 00261dd1 264 FUNC GLOBAL DEFAULT 11 slar2v_ │ │ │ │ + 4049: 003ae6a1 80 FUNC GLOBAL DEFAULT 11 h_nint │ │ │ │ + 4050: 003f3dfd 100 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_finalize │ │ │ │ + 4051: 003e2a39 432 FUNC GLOBAL DEFAULT 11 FLA_FS_incpiv_check │ │ │ │ + 4052: 00608079 3124 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var10 │ │ │ │ + 4053: 00609125 3096 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var11 │ │ │ │ + 4054: 00311af1 1576 FUNC GLOBAL DEFAULT 11 zla_gbrcond_c_ │ │ │ │ + 4055: 00071929 604 FUNC GLOBAL DEFAULT 11 sorglq_ │ │ │ │ + 4056: 0060acbd 3104 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var12 │ │ │ │ + 4057: 0060b8dd 3140 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var13 │ │ │ │ + 4058: 005118c9 1136 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var1 │ │ │ │ + 4059: 0060a1b5 2824 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var14 │ │ │ │ + 4060: 005120ad 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var2 │ │ │ │ + 4061: 003cdbf9 12 FUNC GLOBAL DEFAULT 11 bl1_s0 │ │ │ │ + 4062: 00511d39 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var3 │ │ │ │ + 4063: 003cdbd9 6 FUNC GLOBAL DEFAULT 11 bl1_s1 │ │ │ │ + 4064: 00609d3d 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var15 │ │ │ │ + 4065: 003e4051 356 FUNC GLOBAL DEFAULT 11 FLA_Lyap_check │ │ │ │ + 4066: 00511ef1 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_blk_var4 │ │ │ │ + 4067: 003cdbc9 6 FUNC GLOBAL DEFAULT 11 bl1_s2 │ │ │ │ + 4068: 0035f011 468 FUNC GLOBAL DEFAULT 11 zptcon_ │ │ │ │ + 4069: 00608cad 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var16 │ │ │ │ + 4070: 00644015 1770 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opt_var1 │ │ │ │ + 4071: 0060c521 1176 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var17 │ │ │ │ + 4072: 00546b91 1780 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var3 │ │ │ │ + 4073: 00690adc 4 OBJECT GLOBAL DEFAULT 20 f__init │ │ │ │ + 4074: 00548fc5 1616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var4 │ │ │ │ + 4075: 003e85b9 74 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apcaq2ut_obj_create │ │ │ │ + 4076: 0060c9b9 1144 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_blk_var18 │ │ │ │ + 4077: 0029c445 640 FUNC GLOBAL DEFAULT 11 sstev_ │ │ │ │ + 4078: 00271a71 4330 FUNC GLOBAL DEFAULT 11 slarrv_ │ │ │ │ + 4079: 00548acd 1272 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var5 │ │ │ │ 4080: 0009952d 1604 FUNC GLOBAL DEFAULT 11 cgehrd_ │ │ │ │ - 4081: 003e8399 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_bidiagut_obj_create │ │ │ │ - 4082: 005f1a59 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var1 │ │ │ │ - 4083: 001cbad1 548 FUNC GLOBAL DEFAULT 11 dpbequ_ │ │ │ │ - 4084: 00690ac0 4 OBJECT GLOBAL DEFAULT 20 f__cblank │ │ │ │ - 4085: 00518eb1 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var1 │ │ │ │ - 4086: 005f4e35 804 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var2 │ │ │ │ - 4087: 00405b89 420 FUNC GLOBAL DEFAULT 11 FLA_Sort │ │ │ │ - 4088: 003fd4b5 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_data_affinity │ │ │ │ - 4089: 0007ba59 708 FUNC GLOBAL DEFAULT 11 cunmtr_check │ │ │ │ - 4090: 0051931d 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var2 │ │ │ │ - 4091: 0069390c 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_var2_bsize │ │ │ │ - 4092: 005f3e69 760 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var3 │ │ │ │ - 4093: 0055e2c9 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_ops_var1 │ │ │ │ - 4094: 001db901 856 FUNC GLOBAL DEFAULT 11 dspgvx_ │ │ │ │ - 4095: 003fbb39 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_ge │ │ │ │ - 4096: 00518b3d 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var3 │ │ │ │ - 4097: 005f2ff1 552 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var4 │ │ │ │ - 4098: 0055e0ad 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_ops_var3 │ │ │ │ - 4099: 00518cf5 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var4 │ │ │ │ - 4100: 002a0499 1748 FUNC GLOBAL DEFAULT 11 sstevx_ │ │ │ │ - 4101: 0007b905 340 FUNC GLOBAL DEFAULT 11 dbdsqr_check │ │ │ │ - 4102: 0039602d 1684 FUNC GLOBAL DEFAULT 11 zunmql_ │ │ │ │ - 4103: 003f9201 132 FUNC GLOBAL DEFAULT 11 FLA_Obj_show │ │ │ │ - 4104: 003fd46d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_sorting │ │ │ │ - 4105: 00305ac1 5116 FUNC GLOBAL DEFAULT 11 zhetf2_rook_ │ │ │ │ - 4106: 0063a3c5 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var9b │ │ │ │ + 4081: 003e8369 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_bidiagut_obj_create │ │ │ │ + 4082: 005f1a41 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var1 │ │ │ │ + 4083: 001cb6f1 548 FUNC GLOBAL DEFAULT 11 dpbequ_ │ │ │ │ + 4084: 00690ac8 4 OBJECT GLOBAL DEFAULT 20 f__cblank │ │ │ │ + 4085: 00518cdd 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var1 │ │ │ │ + 4086: 005f44dd 804 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var2 │ │ │ │ + 4087: 00405a6d 420 FUNC GLOBAL DEFAULT 11 FLA_Sort │ │ │ │ + 4088: 003fd7ed 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_data_affinity │ │ │ │ + 4089: 0007b6b9 708 FUNC GLOBAL DEFAULT 11 cunmtr_check │ │ │ │ + 4090: 00519301 1132 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var2 │ │ │ │ + 4091: 006938f8 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_var2_bsize │ │ │ │ + 4092: 005f3511 760 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var3 │ │ │ │ + 4093: 0055e095 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_ops_var1 │ │ │ │ + 4094: 001db909 856 FUNC GLOBAL DEFAULT 11 dspgvx_ │ │ │ │ + 4095: 003fbb45 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_ge │ │ │ │ + 4096: 00519149 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var3 │ │ │ │ + 4097: 005f2699 552 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opz_var4 │ │ │ │ + 4098: 0055e43d 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_v_ops_var3 │ │ │ │ + 4099: 00518b21 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_blk_var4 │ │ │ │ + 4100: 002a0475 1748 FUNC GLOBAL DEFAULT 11 sstevx_ │ │ │ │ + 4101: 0007bbcd 340 FUNC GLOBAL DEFAULT 11 dbdsqr_check │ │ │ │ + 4102: 003954b9 1684 FUNC GLOBAL DEFAULT 11 zunmql_ │ │ │ │ + 4103: 003f7881 132 FUNC GLOBAL DEFAULT 11 FLA_Obj_show │ │ │ │ + 4104: 003fd7a5 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_sorting │ │ │ │ + 4105: 00305a99 5116 FUNC GLOBAL DEFAULT 11 zhetf2_rook_ │ │ │ │ + 4106: 0063a3ad 104 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_bld_var9b │ │ │ │ 4107: 00180201 280 FUNC GLOBAL DEFAULT 11 dlae2_ │ │ │ │ - 4108: 003fafad 126 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_identical │ │ │ │ - 4109: 004e2409 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln │ │ │ │ + 4108: 003fafb9 126 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_identical │ │ │ │ + 4109: 004e2cc9 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln │ │ │ │ 4110: 0006cfb1 2088 FUNC GLOBAL DEFAULT 11 sgebd2_ │ │ │ │ - 4111: 003d0695 124 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigmsr │ │ │ │ - 4112: 00302cf1 3920 FUNC GLOBAL DEFAULT 11 zhetf2_ │ │ │ │ - 4113: 001c2e39 4104 FUNC GLOBAL DEFAULT 11 dlatbs_ │ │ │ │ - 4114: 00431fe5 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var1 │ │ │ │ - 4115: 000f8af9 2812 FUNC GLOBAL DEFAULT 11 clar1v_ │ │ │ │ - 4116: 00432211 552 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var2 │ │ │ │ - 4117: 00671085 2212 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ - 4118: 000b6885 1036 FUNC GLOBAL DEFAULT 11 chegvx_ │ │ │ │ - 4119: 00672255 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ - 4120: 001187a9 636 FUNC GLOBAL DEFAULT 11 cppequ_ │ │ │ │ - 4121: 00432439 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var3 │ │ │ │ - 4122: 002af5ad 2268 FUNC GLOBAL DEFAULT 11 stfttr_ │ │ │ │ - 4123: 003b6ae9 368 FUNC GLOBAL DEFAULT 11 bl1_daxpysmt │ │ │ │ - 4124: 003b73d9 2 FUNC GLOBAL DEFAULT 11 bl1_sconjmr │ │ │ │ - 4125: 003f6d69 90 FUNC GLOBAL DEFAULT 11 FLA_Check_if_scalar │ │ │ │ - 4126: 00432669 564 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var4 │ │ │ │ - 4127: 00672c69 2360 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ - 4128: 004e2885 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt │ │ │ │ - 4129: 000a1bb5 504 FUNC GLOBAL DEFAULT 11 cgerq2_ │ │ │ │ - 4130: 00424fcd 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_task │ │ │ │ - 4131: 003fb875 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_gt │ │ │ │ - 4132: 0055eed1 1296 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_opd_var1 │ │ │ │ - 4133: 002a919d 1984 FUNC GLOBAL DEFAULT 11 ssytrs_ │ │ │ │ + 4111: 003d069d 124 FUNC GLOBAL DEFAULT 11 bl1_cfree_saved_contigmsr │ │ │ │ + 4112: 00302cc9 3920 FUNC GLOBAL DEFAULT 11 zhetf2_ │ │ │ │ + 4113: 001c42d9 4104 FUNC GLOBAL DEFAULT 11 dlatbs_ │ │ │ │ + 4114: 00431fed 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var1 │ │ │ │ + 4115: 000f8af1 2812 FUNC GLOBAL DEFAULT 11 clar1v_ │ │ │ │ + 4116: 00432449 552 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var2 │ │ │ │ + 4117: 00672ce5 2212 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ + 4118: 000b7249 1036 FUNC GLOBAL DEFAULT 11 chegvx_ │ │ │ │ + 4119: 0067106d 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ + 4120: 001187a1 636 FUNC GLOBAL DEFAULT 11 cppequ_ │ │ │ │ + 4121: 00432219 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var3 │ │ │ │ + 4122: 002af589 2268 FUNC GLOBAL DEFAULT 11 stfttr_ │ │ │ │ + 4123: 003b6d89 368 FUNC GLOBAL DEFAULT 11 bl1_daxpysmt │ │ │ │ + 4124: 003b7349 2 FUNC GLOBAL DEFAULT 11 bl1_sconjmr │ │ │ │ + 4125: 003f7e39 90 FUNC GLOBAL DEFAULT 11 FLA_Check_if_scalar │ │ │ │ + 4126: 00432891 564 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_blk_var4 │ │ │ │ + 4127: 00671c19 2360 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ + 4128: 004e23ed 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_lt │ │ │ │ + 4129: 000a15b1 504 FUNC GLOBAL DEFAULT 11 cgerq2_ │ │ │ │ + 4130: 00424fd5 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_task │ │ │ │ + 4131: 003fb881 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_gt │ │ │ │ + 4132: 0055eeb9 1296 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_opd_var1 │ │ │ │ + 4133: 002a8b89 1984 FUNC GLOBAL DEFAULT 11 ssytrs_ │ │ │ │ 4134: 000820e9 200 FUNC GLOBAL DEFAULT 11 slauu2_check │ │ │ │ - 4135: 005625b5 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var1 │ │ │ │ - 4136: 0009ab95 3828 FUNC GLOBAL DEFAULT 11 cgegv_ │ │ │ │ - 4137: 005629fd 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var2 │ │ │ │ - 4138: 00405549 936 FUNC GLOBAL DEFAULT 11 FLA_Shift_diag │ │ │ │ - 4139: 00562ea5 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var3 │ │ │ │ - 4140: 003ef7a1 308 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_diag_panel │ │ │ │ - 4141: 003c47f1 148 FUNC GLOBAL DEFAULT 11 bl1_csyrk_blas │ │ │ │ - 4142: 0056346d 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var4 │ │ │ │ - 4143: 004195f1 142 FUNC GLOBAL DEFAULT 11 FLA_Dotcs │ │ │ │ - 4144: 00275f9d 1860 FUNC GLOBAL DEFAULT 11 slasdq_ │ │ │ │ - 4145: 00152d69 908 FUNC GLOBAL DEFAULT 11 cunmtr_ │ │ │ │ - 4146: 005c147d 1924 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opt_var1 │ │ │ │ - 4147: 00485345 1500 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var1 │ │ │ │ - 4148: 00485b91 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var2 │ │ │ │ - 4149: 00486171 1512 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var3 │ │ │ │ - 4150: 005680dd 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var1 │ │ │ │ - 4151: 00486759 1464 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var4 │ │ │ │ - 4152: 00568525 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var2 │ │ │ │ - 4153: 00486d11 1464 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var5 │ │ │ │ - 4154: 005689cd 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var3 │ │ │ │ - 4155: 004872c9 1512 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var6 │ │ │ │ - 4156: 002985b1 936 FUNC GLOBAL DEFAULT 11 ssptrd_ │ │ │ │ - 4157: 0039fd1d 848 FUNC GLOBAL DEFAULT 11 sorml2_fla │ │ │ │ - 4158: 00568f91 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var4 │ │ │ │ + 4135: 0056259d 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var1 │ │ │ │ + 4136: 0009a469 3828 FUNC GLOBAL DEFAULT 11 cgegv_ │ │ │ │ + 4137: 005629e5 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var2 │ │ │ │ + 4138: 00405555 936 FUNC GLOBAL DEFAULT 11 FLA_Shift_diag │ │ │ │ + 4139: 00562e8d 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var3 │ │ │ │ + 4140: 003ef7a9 308 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_diag_panel │ │ │ │ + 4141: 003c4801 148 FUNC GLOBAL DEFAULT 11 bl1_csyrk_blas │ │ │ │ + 4142: 00563a31 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opd_var4 │ │ │ │ + 4143: 00419571 142 FUNC GLOBAL DEFAULT 11 FLA_Dotcs │ │ │ │ + 4144: 00275f7d 1860 FUNC GLOBAL DEFAULT 11 slasdq_ │ │ │ │ + 4145: 00152711 908 FUNC GLOBAL DEFAULT 11 cunmtr_ │ │ │ │ + 4146: 005c1cd1 1924 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opt_var1 │ │ │ │ + 4147: 00485599 1500 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var1 │ │ │ │ + 4148: 00485b75 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var2 │ │ │ │ + 4149: 00486155 1512 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var3 │ │ │ │ + 4150: 005680c5 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var1 │ │ │ │ + 4151: 0048673d 1464 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var4 │ │ │ │ + 4152: 0056850d 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var2 │ │ │ │ + 4153: 00486cf5 1464 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var5 │ │ │ │ + 4154: 005689b5 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var3 │ │ │ │ + 4155: 0048788d 1512 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var6 │ │ │ │ + 4156: 00298591 936 FUNC GLOBAL DEFAULT 11 ssptrd_ │ │ │ │ + 4157: 003a1989 848 FUNC GLOBAL DEFAULT 11 sorml2_fla │ │ │ │ + 4158: 00569559 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opd_var4 │ │ │ │ 4159: 000a6469 2884 FUNC GLOBAL DEFAULT 11 cggev_ │ │ │ │ - 4160: 004878b1 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var7 │ │ │ │ - 4161: 004880fd 1500 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var8 │ │ │ │ - 4162: 0011bd9d 2640 FUNC GLOBAL DEFAULT 11 cpstf2_ │ │ │ │ - 4163: 0007aa01 324 FUNC GLOBAL DEFAULT 11 cunglq_check │ │ │ │ - 4164: 00487e91 620 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var9 │ │ │ │ - 4165: 0064d6bd 694 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rn_opt_var1 │ │ │ │ - 4166: 005947d9 340 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest │ │ │ │ - 4167: 003edce9 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_copy_of_hier_check │ │ │ │ - 4168: 00282fe5 5220 FUNC GLOBAL DEFAULT 11 slasyf_rook_ │ │ │ │ - 4169: 00520ed1 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var1 │ │ │ │ - 4170: 005215d9 1732 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var2 │ │ │ │ - 4171: 003b7701 244 FUNC GLOBAL DEFAULT 11 bl1_cdot2s │ │ │ │ - 4172: 003f7ce1 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_length_min │ │ │ │ - 4173: 00520a1d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var3 │ │ │ │ - 4174: 00520ba5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var4 │ │ │ │ - 4175: 003bfa51 52 FUNC GLOBAL DEFAULT 11 bl1_zgeru_blas │ │ │ │ - 4176: 00532c75 1724 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opt_var1 │ │ │ │ - 4177: 00533bf1 2430 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opt_var2 │ │ │ │ - 4178: 0062fe61 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opd_var1 │ │ │ │ + 4160: 004872ad 1504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var7 │ │ │ │ + 4161: 004880e1 1500 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var8 │ │ │ │ + 4162: 0011bba1 2640 FUNC GLOBAL DEFAULT 11 cpstf2_ │ │ │ │ + 4163: 0007a389 324 FUNC GLOBAL DEFAULT 11 cunglq_check │ │ │ │ + 4164: 00487e75 620 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var9 │ │ │ │ + 4165: 0064d6a5 694 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_rn_opt_var1 │ │ │ │ + 4166: 00592c95 340 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest │ │ │ │ + 4167: 003edcf1 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_copy_of_hier_check │ │ │ │ + 4168: 002834b9 5220 FUNC GLOBAL DEFAULT 11 slasyf_rook_ │ │ │ │ + 4169: 00520a01 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var1 │ │ │ │ + 4170: 0052205d 1732 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var2 │ │ │ │ + 4171: 003b7711 244 FUNC GLOBAL DEFAULT 11 bl1_cdot2s │ │ │ │ + 4172: 003f8db1 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_length_min │ │ │ │ + 4173: 00521109 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var3 │ │ │ │ + 4174: 00521291 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_unb_var4 │ │ │ │ + 4175: 003bfbd1 52 FUNC GLOBAL DEFAULT 11 bl1_zgeru_blas │ │ │ │ + 4176: 00532ac5 1724 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opt_var1 │ │ │ │ + 4177: 00533a41 2430 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opt_var2 │ │ │ │ + 4178: 0062f76d 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opd_var1 │ │ │ │ 4179: 001cc329 1812 FUNC GLOBAL DEFAULT 11 dormrz_ │ │ │ │ - 4180: 00140171 2920 FUNC GLOBAL DEFAULT 11 ctrevc_ │ │ │ │ - 4181: 0069375c 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_ip │ │ │ │ - 4182: 003f58f5 100 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_machval │ │ │ │ - 4183: 00528a71 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var1 │ │ │ │ - 4184: 0036d9c9 920 FUNC GLOBAL DEFAULT 11 zsytrf_ │ │ │ │ - 4185: 002dc219 3876 FUNC GLOBAL DEFAULT 11 zgegv_ │ │ │ │ - 4186: 003cb59d 524 FUNC GLOBAL DEFAULT 11 bl1_daxpyv2bdotaxpy │ │ │ │ - 4187: 003f0005 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_max_dim │ │ │ │ - 4188: 005283d1 1696 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var2 │ │ │ │ - 4189: 003b685d 28 FUNC GLOBAL DEFAULT 11 bl1_daxpyv │ │ │ │ - 4190: 00527d79 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var3 │ │ │ │ - 4191: 00527f01 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var4 │ │ │ │ - 4192: 003ad095 8 FUNC GLOBAL DEFAULT 11 d_asin │ │ │ │ - 4193: 001444d1 2648 FUNC GLOBAL DEFAULT 11 ctrttf_ │ │ │ │ - 4194: 003cd9a1 10 FUNC GLOBAL DEFAULT 11 bl1_iallocm │ │ │ │ - 4195: 0006b92d 316 FUNC GLOBAL DEFAULT 11 zhegst_ │ │ │ │ - 4196: 00693848 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl_leaf │ │ │ │ - 4197: 00564569 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var1 │ │ │ │ - 4198: 00499255 636 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var10 │ │ │ │ - 4199: 005648b5 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var2 │ │ │ │ + 4180: 00140351 2920 FUNC GLOBAL DEFAULT 11 ctrevc_ │ │ │ │ + 4181: 00693778 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_ip │ │ │ │ + 4182: 003f58fd 100 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_machval │ │ │ │ + 4183: 0052806d 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var1 │ │ │ │ + 4184: 0036d4e1 920 FUNC GLOBAL DEFAULT 11 zsytrf_ │ │ │ │ + 4185: 002dc1e9 3876 FUNC GLOBAL DEFAULT 11 zgegv_ │ │ │ │ + 4186: 003cb87d 524 FUNC GLOBAL DEFAULT 11 bl1_daxpyv2bdotaxpy │ │ │ │ + 4187: 003f000d 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_max_dim │ │ │ │ + 4188: 00528775 1696 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var2 │ │ │ │ + 4189: 003b5d35 28 FUNC GLOBAL DEFAULT 11 bl1_daxpyv │ │ │ │ + 4190: 00527d5d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var3 │ │ │ │ + 4191: 00527ee5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_unb_var4 │ │ │ │ + 4192: 003ad0ad 8 FUNC GLOBAL DEFAULT 11 d_asin │ │ │ │ + 4193: 00143eb9 2648 FUNC GLOBAL DEFAULT 11 ctrttf_ │ │ │ │ + 4194: 003cd881 10 FUNC GLOBAL DEFAULT 11 bl1_iallocm │ │ │ │ + 4195: 0006adad 316 FUNC GLOBAL DEFAULT 11 zhegst_ │ │ │ │ + 4196: 00693850 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl_leaf │ │ │ │ + 4197: 00564551 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var1 │ │ │ │ + 4198: 00499239 636 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_unb_var10 │ │ │ │ + 4199: 0056489d 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var2 │ │ │ │ 4200: 000db751 1576 FUNC GLOBAL DEFAULT 11 claed0_ │ │ │ │ - 4201: 00564c11 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var3 │ │ │ │ - 4202: 002013f5 1588 FUNC GLOBAL DEFAULT 11 dtrexc_ │ │ │ │ - 4203: 003b98d5 308 FUNC GLOBAL DEFAULT 11 bl1_cscalm │ │ │ │ - 4204: 00565029 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var4 │ │ │ │ - 4205: 0066c445 1932 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var1 │ │ │ │ - 4206: 0066c1c5 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var2 │ │ │ │ - 4207: 001db7f9 264 FUNC GLOBAL DEFAULT 11 dspsv_ │ │ │ │ - 4208: 0066d6b9 2156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var3 │ │ │ │ - 4209: 003eab49 96 FUNC GLOBAL DEFAULT 11 FLASH_Herk_cntl_finalize │ │ │ │ - 4210: 0028b6b9 544 FUNC GLOBAL DEFAULT 11 spbtrs_ │ │ │ │ - 4211: 002e81c9 2856 FUNC GLOBAL DEFAULT 11 zggev_ │ │ │ │ - 4212: 003cd9e5 6 FUNC GLOBAL DEFAULT 11 bl1_iallocv │ │ │ │ - 4213: 004250a5 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_task │ │ │ │ - 4214: 0044da15 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var1 │ │ │ │ - 4215: 000e5f6d 5588 FUNC GLOBAL DEFAULT 11 clahef_ │ │ │ │ - 4216: 0044dcc1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var2 │ │ │ │ - 4217: 0056a085 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var1 │ │ │ │ - 4218: 003dcae1 236 FUNC GLOBAL DEFAULT 11 FLA_Gemm_internal_check │ │ │ │ - 4219: 00315499 1384 FUNC GLOBAL DEFAULT 11 zla_gercond_c_ │ │ │ │ - 4220: 0044df6d 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var3 │ │ │ │ - 4221: 003d8d6d 336 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_check │ │ │ │ - 4222: 000cfc1d 1464 FUNC GLOBAL DEFAULT 11 cla_gbrcond_x_ │ │ │ │ - 4223: 0056a3d1 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var2 │ │ │ │ - 4224: 0044e219 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var4 │ │ │ │ - 4225: 0056a72d 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var3 │ │ │ │ - 4226: 003fd4e5 32 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_parallel_time │ │ │ │ - 4227: 003b93c9 168 FUNC GLOBAL DEFAULT 11 bl1_cscalv │ │ │ │ - 4228: 003e9265 116 FUNC GLOBAL DEFAULT 11 FLASH_Scalr_cntl_init │ │ │ │ - 4229: 00540cb1 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var1 │ │ │ │ - 4230: 000ab56d 1164 FUNC GLOBAL DEFAULT 11 cgttrf_ │ │ │ │ - 4231: 0056ab45 1044 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var4 │ │ │ │ - 4232: 0054144d 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var2 │ │ │ │ - 4233: 0044e4c9 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var5 │ │ │ │ - 4234: 001adf01 792 FUNC GLOBAL DEFAULT 11 dlartgp_ │ │ │ │ - 4235: 0044e74d 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var6 │ │ │ │ - 4236: 00541c39 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var3 │ │ │ │ - 4237: 005434ad 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var4 │ │ │ │ - 4238: 004209d9 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_external │ │ │ │ - 4239: 00542e31 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var5 │ │ │ │ - 4240: 00673821 1932 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var1 │ │ │ │ - 4241: 0067493d 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var2 │ │ │ │ - 4242: 006937b8 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_var2_bsize │ │ │ │ - 4243: 00674cad 2156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var3 │ │ │ │ - 4244: 005e32a9 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_ofu_var2 │ │ │ │ - 4245: 005e1ced 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_ofu_var3 │ │ │ │ - 4246: 003b7339 38 FUNC GLOBAL DEFAULT 11 bl1_scopy │ │ │ │ - 4247: 003b0369 1164 FUNC GLOBAL DEFAULT 11 f_open │ │ │ │ - 4248: 00251409 1388 FUNC GLOBAL DEFAULT 11 slagtm_ │ │ │ │ - 4249: 003eb66d 68 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_cntl_finalize │ │ │ │ - 4250: 0055dafd 908 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opt_var1 │ │ │ │ - 4251: 003d69fd 292 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_linear_dist_check │ │ │ │ - 4252: 006939f4 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_bsize │ │ │ │ - 4253: 003e320d 388 FUNC GLOBAL DEFAULT 11 FLA_Hevdr_check │ │ │ │ - 4254: 0015fe59 3004 FUNC GLOBAL DEFAULT 11 dgeev_ │ │ │ │ - 4255: 003faf95 22 FUNC GLOBAL DEFAULT 11 FLA_Obj_is │ │ │ │ - 4256: 00190edd 1828 FUNC GLOBAL DEFAULT 11 dlags2_ │ │ │ │ - 4257: 00512845 1780 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var1 │ │ │ │ - 4258: 00512f39 1668 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var2 │ │ │ │ - 4259: 00423be5 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_task │ │ │ │ - 4260: 00512515 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var3 │ │ │ │ - 4261: 00186b61 20528 FUNC GLOBAL DEFAULT 11 dgesvj_ │ │ │ │ - 4262: 005126ad 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var4 │ │ │ │ - 4263: 00356629 2668 FUNC GLOBAL DEFAULT 11 zpbtrf_ │ │ │ │ - 4264: 001429bd 1348 FUNC GLOBAL DEFAULT 11 cunbdb1_ │ │ │ │ - 4265: 003b7969 128 FUNC GLOBAL DEFAULT 11 bl1_ddots │ │ │ │ - 4266: 003ebc29 112 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_cntl_finalize │ │ │ │ - 4267: 000aceb1 604 FUNC GLOBAL DEFAULT 11 chbgv_ │ │ │ │ - 4268: 00656d0d 1956 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var1 │ │ │ │ - 4269: 006360e5 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var1 │ │ │ │ - 4270: 0065634d 1136 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var2 │ │ │ │ - 4271: 0063901d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var2 │ │ │ │ - 4272: 006567bd 1360 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var3 │ │ │ │ - 4273: 003ce925 4 FUNC GLOBAL DEFAULT 11 bl1_sfree │ │ │ │ - 4274: 00519ab9 1756 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var1 │ │ │ │ - 4275: 00639445 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var3 │ │ │ │ - 4276: 0017c8b1 1304 FUNC GLOBAL DEFAULT 11 dla_gercond_ │ │ │ │ - 4277: 00425361 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_task │ │ │ │ - 4278: 0051a195 1684 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var2 │ │ │ │ - 4279: 003fc385 130 FUNC GLOBAL DEFAULT 11 FLA_Submatrix_at │ │ │ │ - 4280: 0029b29d 2548 FUNC GLOBAL DEFAULT 11 ssptrf_ │ │ │ │ - 4281: 00519789 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var3 │ │ │ │ - 4282: 003ed891 136 FUNC GLOBAL DEFAULT 11 FLASH_Trinv_cntl_init │ │ │ │ - 4283: 00639c35 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var6 │ │ │ │ - 4284: 00519921 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var4 │ │ │ │ - 4285: 00438d4d 840 FUNC GLOBAL DEFAULT 11 FLA_Trsv_internal │ │ │ │ - 4286: 0055e699 408 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_perfshift_opd │ │ │ │ - 4287: 0063a7ed 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var9 │ │ │ │ - 4288: 001bbcd9 1140 FUNC GLOBAL DEFAULT 11 dlasv2_ │ │ │ │ + 4201: 00564bf9 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var3 │ │ │ │ + 4202: 002013fd 1588 FUNC GLOBAL DEFAULT 11 dtrexc_ │ │ │ │ + 4203: 003b98e5 308 FUNC GLOBAL DEFAULT 11 bl1_cscalm │ │ │ │ + 4204: 00565011 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_blk_var4 │ │ │ │ + 4205: 0066cc95 1932 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var1 │ │ │ │ + 4206: 0066ca15 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var2 │ │ │ │ + 4207: 001db801 264 FUNC GLOBAL DEFAULT 11 dspsv_ │ │ │ │ + 4208: 0066d6a1 2156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbr_blk_var3 │ │ │ │ + 4209: 003eaa1d 96 FUNC GLOBAL DEFAULT 11 FLASH_Herk_cntl_finalize │ │ │ │ + 4210: 0028b43d 544 FUNC GLOBAL DEFAULT 11 spbtrs_ │ │ │ │ + 4211: 002e81a1 2856 FUNC GLOBAL DEFAULT 11 zggev_ │ │ │ │ + 4212: 003cd8c5 6 FUNC GLOBAL DEFAULT 11 bl1_iallocv │ │ │ │ + 4213: 004250ad 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_run_task │ │ │ │ + 4214: 0044d74d 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var1 │ │ │ │ + 4215: 000e0899 5588 FUNC GLOBAL DEFAULT 11 clahef_ │ │ │ │ + 4216: 0044d9f9 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var2 │ │ │ │ + 4217: 0056a06d 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var1 │ │ │ │ + 4218: 003dccb5 236 FUNC GLOBAL DEFAULT 11 FLA_Gemm_internal_check │ │ │ │ + 4219: 003155b9 1384 FUNC GLOBAL DEFAULT 11 zla_gercond_c_ │ │ │ │ + 4220: 0044dca5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var3 │ │ │ │ + 4221: 003d8e39 336 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_check │ │ │ │ + 4222: 000cf0d9 1464 FUNC GLOBAL DEFAULT 11 cla_gbrcond_x_ │ │ │ │ + 4223: 0056a3b9 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var2 │ │ │ │ + 4224: 0044e221 688 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var4 │ │ │ │ + 4225: 0056a715 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var3 │ │ │ │ + 4226: 003fd81d 32 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_parallel_time │ │ │ │ + 4227: 003b9479 168 FUNC GLOBAL DEFAULT 11 bl1_cscalv │ │ │ │ + 4228: 003e917d 116 FUNC GLOBAL DEFAULT 11 FLASH_Scalr_cntl_init │ │ │ │ + 4229: 00540c91 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var1 │ │ │ │ + 4230: 000ab015 1164 FUNC GLOBAL DEFAULT 11 cgttrf_ │ │ │ │ + 4231: 0056ab2d 1044 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_var4 │ │ │ │ + 4232: 00542d61 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var2 │ │ │ │ + 4233: 0044e4d1 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var5 │ │ │ │ + 4234: 001aef31 792 FUNC GLOBAL DEFAULT 11 dlartgp_ │ │ │ │ + 4235: 0044e755 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_unb_var6 │ │ │ │ + 4236: 005425d5 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var3 │ │ │ │ + 4237: 0054348d 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var4 │ │ │ │ + 4238: 004209e1 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_external │ │ │ │ + 4239: 00541e99 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opz_var5 │ │ │ │ + 4240: 00673a89 1932 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var1 │ │ │ │ + 4241: 00673809 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var2 │ │ │ │ + 4242: 006937c4 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_var2_bsize │ │ │ │ + 4243: 00674ba5 2156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_blk_var3 │ │ │ │ + 4244: 005e3291 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_ofu_var2 │ │ │ │ + 4245: 005e1cd5 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_ofu_var3 │ │ │ │ + 4246: 003b7569 38 FUNC GLOBAL DEFAULT 11 bl1_scopy │ │ │ │ + 4247: 003b0379 1164 FUNC GLOBAL DEFAULT 11 f_open │ │ │ │ + 4248: 002522e9 1388 FUNC GLOBAL DEFAULT 11 slagtm_ │ │ │ │ + 4249: 003eb675 68 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_cntl_finalize │ │ │ │ + 4250: 0055d471 908 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opt_var1 │ │ │ │ + 4251: 003d6a05 292 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_linear_dist_check │ │ │ │ + 4252: 006939fc 4 OBJECT GLOBAL DEFAULT 20 flash_ttmm_bsize │ │ │ │ + 4253: 003e3215 388 FUNC GLOBAL DEFAULT 11 FLA_Hevdr_check │ │ │ │ + 4254: 00160451 3004 FUNC GLOBAL DEFAULT 11 dgeev_ │ │ │ │ + 4255: 003fafa1 22 FUNC GLOBAL DEFAULT 11 FLA_Obj_is │ │ │ │ + 4256: 00192de5 1828 FUNC GLOBAL DEFAULT 11 dlags2_ │ │ │ │ + 4257: 00512829 1780 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var1 │ │ │ │ + 4258: 00512f1d 1668 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var2 │ │ │ │ + 4259: 00423ef9 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt_task │ │ │ │ + 4260: 005124f9 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var3 │ │ │ │ + 4261: 001867a1 20528 FUNC GLOBAL DEFAULT 11 dgesvj_ │ │ │ │ + 4262: 00512691 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_unb_var4 │ │ │ │ + 4263: 00356611 2668 FUNC GLOBAL DEFAULT 11 zpbtrf_ │ │ │ │ + 4264: 001429b5 1348 FUNC GLOBAL DEFAULT 11 cunbdb1_ │ │ │ │ + 4265: 003b7cbd 128 FUNC GLOBAL DEFAULT 11 bl1_ddots │ │ │ │ + 4266: 003ebc31 112 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_cntl_finalize │ │ │ │ + 4267: 000adcc1 604 FUNC GLOBAL DEFAULT 11 chbgv_ │ │ │ │ + 4268: 006564d1 1956 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var1 │ │ │ │ + 4269: 00636c6d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var1 │ │ │ │ + 4270: 00656061 1136 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var2 │ │ │ │ + 4271: 00639005 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var2 │ │ │ │ + 4272: 00656e39 1360 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_lhfc_blk_var3 │ │ │ │ + 4273: 003ce92d 4 FUNC GLOBAL DEFAULT 11 bl1_sfree │ │ │ │ + 4274: 00519a9d 1756 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var1 │ │ │ │ + 4275: 006397f5 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var3 │ │ │ │ + 4276: 0017d131 1304 FUNC GLOBAL DEFAULT 11 dla_gercond_ │ │ │ │ + 4277: 00425369 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_task │ │ │ │ + 4278: 0051a179 1684 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var2 │ │ │ │ + 4279: 003fc391 130 FUNC GLOBAL DEFAULT 11 FLA_Submatrix_at │ │ │ │ + 4280: 0029b27d 2548 FUNC GLOBAL DEFAULT 11 ssptrf_ │ │ │ │ + 4281: 00519905 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var3 │ │ │ │ + 4282: 003ed899 136 FUNC GLOBAL DEFAULT 11 FLASH_Trinv_cntl_init │ │ │ │ + 4283: 00639c1d 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var6 │ │ │ │ + 4284: 0051976d 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh_unb_var4 │ │ │ │ + 4285: 00438e35 840 FUNC GLOBAL DEFAULT 11 FLA_Trsv_internal │ │ │ │ + 4286: 0055e681 408 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_perfshift_opd │ │ │ │ + 4287: 0063a7d5 98 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blc_var9 │ │ │ │ + 4288: 001bbce1 1140 FUNC GLOBAL DEFAULT 11 dlasv2_ │ │ │ │ 4289: 0006e001 212 FUNC GLOBAL DEFAULT 11 slauum_ │ │ │ │ - 4290: 001ea181 1920 FUNC GLOBAL DEFAULT 11 dsyrfs_ │ │ │ │ - 4291: 00654c5d 1496 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var1 │ │ │ │ - 4292: 0007a549 324 FUNC GLOBAL DEFAULT 11 ctrtri_check │ │ │ │ - 4293: 0065492d 816 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var2 │ │ │ │ - 4294: 00655235 880 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var3 │ │ │ │ - 4295: 006938cc 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_cntl_unb │ │ │ │ - 4296: 00130409 468 FUNC GLOBAL DEFAULT 11 ctgexc_ │ │ │ │ - 4297: 0038e5a9 6164 FUNC GLOBAL DEFAULT 11 zunbdb_ │ │ │ │ - 4298: 00562739 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var1 │ │ │ │ - 4299: 0042878d 428 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_macro_task │ │ │ │ - 4300: 00562b81 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var2 │ │ │ │ - 4301: 003c1001 208 FUNC GLOBAL DEFAULT 11 bl1_dtrmvsx │ │ │ │ - 4302: 005630e9 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var3 │ │ │ │ - 4303: 004264f5 86 FUNC GLOBAL DEFAULT 11 FLA_Hess_unb_ext │ │ │ │ - 4304: 004091dd 192 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_opd │ │ │ │ - 4305: 005636a5 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var4 │ │ │ │ - 4306: 003f81bd 138 FUNC GLOBAL DEFAULT 11 FLA_Obj_copy_view │ │ │ │ - 4307: 0055e671 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_perfshift_ops │ │ │ │ - 4308: 00077d19 308 FUNC GLOBAL DEFAULT 11 cgeqrf_check │ │ │ │ - 4309: 00693714 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_bsize │ │ │ │ - 4310: 002572b5 3588 FUNC GLOBAL DEFAULT 11 slahqr_ │ │ │ │ - 4311: 0033fc19 82 FUNC GLOBAL DEFAULT 11 zlascl2_ │ │ │ │ - 4312: 001c9c2d 1264 FUNC GLOBAL DEFAULT 11 dorgql_ │ │ │ │ - 4313: 0066f0fd 2212 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var1 │ │ │ │ - 4314: 0066f9a1 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var2 │ │ │ │ - 4315: 00693694 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_var3_bsize │ │ │ │ - 4316: 0067074d 2360 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var3 │ │ │ │ - 4317: 003d4da1 100 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_conf_to_check │ │ │ │ - 4318: 0069381c 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_var1_bsize_leaf │ │ │ │ - 4319: 002eed05 604 FUNC GLOBAL DEFAULT 11 zhbgv_ │ │ │ │ - 4320: 00424091 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_task │ │ │ │ - 4321: 00568261 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var1 │ │ │ │ - 4322: 005686a9 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var2 │ │ │ │ - 4323: 00568c11 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var3 │ │ │ │ - 4324: 00143ec1 1552 FUNC GLOBAL DEFAULT 11 cunbdb2_ │ │ │ │ - 4325: 005691c1 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var4 │ │ │ │ - 4326: 003e9d5d 216 FUNC GLOBAL DEFAULT 11 FLA_Herk_cntl_init │ │ │ │ - 4327: 002734c1 400 FUNC GLOBAL DEFAULT 11 slasdt_ │ │ │ │ - 4328: 003e8cad 48 FUNC GLOBAL DEFAULT 11 FLA_Scal_cntl_init │ │ │ │ - 4329: 003cddc1 6 FUNC GLOBAL DEFAULT 11 bl1_s1h │ │ │ │ - 4330: 001275ad 2192 FUNC GLOBAL DEFAULT 11 csyconv_ │ │ │ │ + 4290: 001e9a79 1920 FUNC GLOBAL DEFAULT 11 dsyrfs_ │ │ │ │ + 4291: 00654c45 1496 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var1 │ │ │ │ + 4292: 0007a4cd 324 FUNC GLOBAL DEFAULT 11 ctrtri_check │ │ │ │ + 4293: 00654915 816 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var2 │ │ │ │ + 4294: 0065521d 880 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lnfc_blk_var3 │ │ │ │ + 4295: 006938d4 4 OBJECT GLOBAL DEFAULT 20 fla_uddateut_cntl_unb │ │ │ │ + 4296: 00130c41 468 FUNC GLOBAL DEFAULT 11 ctgexc_ │ │ │ │ + 4297: 0038ec91 6164 FUNC GLOBAL DEFAULT 11 zunbdb_ │ │ │ │ + 4298: 00562721 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var1 │ │ │ │ + 4299: 00427b21 428 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_macro_task │ │ │ │ + 4300: 00562b69 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var2 │ │ │ │ + 4301: 003c1011 208 FUNC GLOBAL DEFAULT 11 bl1_dtrmvsx │ │ │ │ + 4302: 005630d1 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var3 │ │ │ │ + 4303: 004264fd 86 FUNC GLOBAL DEFAULT 11 FLA_Hess_unb_ext │ │ │ │ + 4304: 004091e5 192 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_opd │ │ │ │ + 4305: 00563c69 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_opz_var4 │ │ │ │ + 4306: 003f683d 138 FUNC GLOBAL DEFAULT 11 FLA_Obj_copy_view │ │ │ │ + 4307: 0055e659 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_find_perfshift_ops │ │ │ │ + 4308: 00077d1d 308 FUNC GLOBAL DEFAULT 11 cgeqrf_check │ │ │ │ + 4309: 006936b4 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_bsize │ │ │ │ + 4310: 00257595 3588 FUNC GLOBAL DEFAULT 11 slahqr_ │ │ │ │ + 4311: 0033fbfd 82 FUNC GLOBAL DEFAULT 11 zlascl2_ │ │ │ │ + 4312: 001c9fd5 1264 FUNC GLOBAL DEFAULT 11 dorgql_ │ │ │ │ + 4313: 0066f0e5 2212 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var1 │ │ │ │ + 4314: 0066f989 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var2 │ │ │ │ + 4315: 0069369c 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_var3_bsize │ │ │ │ + 4316: 00670735 2360 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_blk_var3 │ │ │ │ + 4317: 003d4da9 100 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_conf_to_check │ │ │ │ + 4318: 00693824 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_var1_bsize_leaf │ │ │ │ + 4319: 002eecdd 604 FUNC GLOBAL DEFAULT 11 zhbgv_ │ │ │ │ + 4320: 00424099 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh_task │ │ │ │ + 4321: 00568249 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var1 │ │ │ │ + 4322: 00568691 200 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var2 │ │ │ │ + 4323: 00568bf9 296 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var3 │ │ │ │ + 4324: 00144ef5 1552 FUNC GLOBAL DEFAULT 11 cunbdb2_ │ │ │ │ + 4325: 00569789 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_opz_var4 │ │ │ │ + 4326: 003e9d65 216 FUNC GLOBAL DEFAULT 11 FLA_Herk_cntl_init │ │ │ │ + 4327: 00273f99 400 FUNC GLOBAL DEFAULT 11 slasdt_ │ │ │ │ + 4328: 003e8cb5 48 FUNC GLOBAL DEFAULT 11 FLA_Scal_cntl_init │ │ │ │ + 4329: 003cdbe9 6 FUNC GLOBAL DEFAULT 11 bl1_s1h │ │ │ │ + 4330: 00127249 2192 FUNC GLOBAL DEFAULT 11 csyconv_ │ │ │ │ 4331: 0016dff1 636 FUNC GLOBAL DEFAULT 11 dggqrf_ │ │ │ │ - 4332: 00693748 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_bp │ │ │ │ - 4333: 003bf899 52 FUNC GLOBAL DEFAULT 11 bl1_cgeru_blas │ │ │ │ - 4334: 00409121 188 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_ops │ │ │ │ - 4335: 0016e271 4296 FUNC GLOBAL DEFAULT 11 dggevx_ │ │ │ │ - 4336: 001d0479 964 FUNC GLOBAL DEFAULT 11 dpocon_ │ │ │ │ - 4337: 003cf84d 616 FUNC GLOBAL DEFAULT 11 bl1_zewinvscalv │ │ │ │ - 4338: 00137e15 3262 FUNC GLOBAL DEFAULT 11 ctgsja_ │ │ │ │ - 4339: 0063004d 244 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opz_var1 │ │ │ │ + 4332: 0069373c 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_bp │ │ │ │ + 4333: 003bfa19 52 FUNC GLOBAL DEFAULT 11 bl1_cgeru_blas │ │ │ │ + 4334: 00409129 188 FUNC GLOBAL DEFAULT 11 FLA_Mach_params_ops │ │ │ │ + 4335: 0016ec09 4296 FUNC GLOBAL DEFAULT 11 dggevx_ │ │ │ │ + 4336: 001d0b1d 964 FUNC GLOBAL DEFAULT 11 dpocon_ │ │ │ │ + 4337: 003cf855 616 FUNC GLOBAL DEFAULT 11 bl1_zewinvscalv │ │ │ │ + 4338: 00137e0d 3262 FUNC GLOBAL DEFAULT 11 ctgsja_ │ │ │ │ + 4339: 0062f959 244 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_opz_var1 │ │ │ │ 4340: 000a0c85 516 FUNC GLOBAL DEFAULT 11 cgeqrt_ │ │ │ │ - 4341: 003e8cdd 24 FUNC GLOBAL DEFAULT 11 FLA_Scal_cntl_finalize │ │ │ │ - 4342: 00419a49 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_task │ │ │ │ - 4343: 003cf7c9 130 FUNC GLOBAL DEFAULT 11 bl1_zdewinvscalv │ │ │ │ - 4344: 003fac1d 74 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_single_precision │ │ │ │ - 4345: 00693908 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_var3_bsize │ │ │ │ - 4346: 003b09a9 88 FUNC GLOBAL DEFAULT 11 x_wSL │ │ │ │ - 4347: 003e4cf1 388 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_solve_check │ │ │ │ - 4348: 00259c11 1332 FUNC GLOBAL DEFAULT 11 slansb_ │ │ │ │ - 4349: 003bbb75 318 FUNC GLOBAL DEFAULT 11 bl1_zswapmt │ │ │ │ - 4350: 003b68f9 128 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv │ │ │ │ - 4351: 00425439 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_task │ │ │ │ + 4341: 003e8ce5 24 FUNC GLOBAL DEFAULT 11 FLA_Scal_cntl_finalize │ │ │ │ + 4342: 00419a05 96 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t_task │ │ │ │ + 4343: 003cf7d1 130 FUNC GLOBAL DEFAULT 11 bl1_zdewinvscalv │ │ │ │ + 4344: 003fac29 74 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_single_precision │ │ │ │ + 4345: 006938f4 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_var3_bsize │ │ │ │ + 4346: 003b08c9 88 FUNC GLOBAL DEFAULT 11 x_wSL │ │ │ │ + 4347: 003e4cf9 388 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_solve_check │ │ │ │ + 4348: 00259c01 1332 FUNC GLOBAL DEFAULT 11 slansb_ │ │ │ │ + 4349: 003bb585 318 FUNC GLOBAL DEFAULT 11 bl1_zswapmt │ │ │ │ + 4350: 003b5dd1 128 FUNC GLOBAL DEFAULT 11 bl1_zaxpyv │ │ │ │ + 4351: 00425441 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun_task │ │ │ │ 4352: 001af5b5 512 FUNC GLOBAL DEFAULT 11 dlarz_ │ │ │ │ - 4353: 00690ab8 4 OBJECT GLOBAL DEFAULT 20 f__external │ │ │ │ - 4354: 003bc765 270 FUNC GLOBAL DEFAULT 11 bl1_zscopymr │ │ │ │ - 4355: 003bd389 388 FUNC GLOBAL DEFAULT 11 bl1_dcopymrt │ │ │ │ - 4356: 001cfcd1 1960 FUNC GLOBAL DEFAULT 11 dpbrfs_ │ │ │ │ - 4357: 003fa491 180 FUNC GLOBAL DEFAULT 11 FLA_Clock_helper │ │ │ │ - 4358: 0026e1e5 68 FUNC GLOBAL DEFAULT 11 slascl2_ │ │ │ │ - 4359: 003bacc5 266 FUNC GLOBAL DEFAULT 11 bl1_zscopymt │ │ │ │ - 4360: 0036e109 3032 FUNC GLOBAL DEFAULT 11 zsytri_ │ │ │ │ - 4361: 005c5985 412 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var1 │ │ │ │ - 4362: 005c7cd1 1360 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var2 │ │ │ │ - 4363: 001cf23d 500 FUNC GLOBAL DEFAULT 11 dpftrs_ │ │ │ │ - 4364: 00566091 696 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var1 │ │ │ │ - 4365: 005cdaf5 2020 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var3 │ │ │ │ - 4366: 005d22bd 2180 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var4 │ │ │ │ - 4367: 001eb249 2392 FUNC GLOBAL DEFAULT 11 dsytf2_ │ │ │ │ - 4368: 00566349 692 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var2 │ │ │ │ + 4353: 00690ac0 4 OBJECT GLOBAL DEFAULT 20 f__external │ │ │ │ + 4354: 003bc775 270 FUNC GLOBAL DEFAULT 11 bl1_zscopymr │ │ │ │ + 4355: 003bd399 388 FUNC GLOBAL DEFAULT 11 bl1_dcopymrt │ │ │ │ + 4356: 001cfcd9 1960 FUNC GLOBAL DEFAULT 11 dpbrfs_ │ │ │ │ + 4357: 003fa2a1 180 FUNC GLOBAL DEFAULT 11 FLA_Clock_helper │ │ │ │ + 4358: 00270359 68 FUNC GLOBAL DEFAULT 11 slascl2_ │ │ │ │ + 4359: 003ba7c5 266 FUNC GLOBAL DEFAULT 11 bl1_zscopymt │ │ │ │ + 4360: 0036e0f9 3032 FUNC GLOBAL DEFAULT 11 zsytri_ │ │ │ │ + 4361: 005c5965 412 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var1 │ │ │ │ + 4362: 005c7cb1 1360 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var2 │ │ │ │ + 4363: 001cfae1 500 FUNC GLOBAL DEFAULT 11 dpftrs_ │ │ │ │ + 4364: 005665b9 696 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var1 │ │ │ │ + 4365: 005cdad5 2020 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var3 │ │ │ │ + 4366: 005d229d 2180 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var4 │ │ │ │ + 4367: 001eaa99 2392 FUNC GLOBAL DEFAULT 11 dsytf2_ │ │ │ │ + 4368: 00566871 692 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var2 │ │ │ │ 4369: 001739e1 1552 FUNC GLOBAL DEFAULT 11 dhseqr_ │ │ │ │ - 4370: 003f7529 130 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_1x2 │ │ │ │ - 4371: 00566b3d 720 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var3 │ │ │ │ - 4372: 005cf651 1172 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var5 │ │ │ │ - 4373: 001edd8d 1536 FUNC GLOBAL DEFAULT 11 dsytrs2_ │ │ │ │ - 4374: 00597ae1 304 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest │ │ │ │ - 4375: 003ac2bd 920 FUNC GLOBAL DEFAULT 11 zunmtr_fla │ │ │ │ - 4376: 00566e0d 832 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var4 │ │ │ │ - 4377: 003b0ca9 38 FUNC GLOBAL DEFAULT 11 bl1_damax │ │ │ │ - 4378: 003c5029 560 FUNC GLOBAL DEFAULT 11 bl1_dtrmm │ │ │ │ - 4379: 00654045 1408 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var1 │ │ │ │ - 4380: 00653d1d 808 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var2 │ │ │ │ - 4381: 003ad111 12 FUNC GLOBAL DEFAULT 11 r_cos │ │ │ │ - 4382: 0011abb1 2448 FUNC GLOBAL DEFAULT 11 cpprfs_ │ │ │ │ - 4383: 00144f29 1508 FUNC GLOBAL DEFAULT 11 cunbdb3_ │ │ │ │ - 4384: 006545c5 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var3 │ │ │ │ - 4385: 00423f89 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_task │ │ │ │ - 4386: 00068bb9 444 FUNC GLOBAL DEFAULT 11 dgeqrfp_ │ │ │ │ - 4387: 00465465 1532 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var1 │ │ │ │ - 4388: 00465a61 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var2 │ │ │ │ - 4389: 0056b6b9 700 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var1 │ │ │ │ - 4390: 00466075 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var3 │ │ │ │ - 4391: 0011b76d 504 FUNC GLOBAL DEFAULT 11 cpttrs_ │ │ │ │ - 4392: 0056b975 692 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var2 │ │ │ │ - 4393: 00466689 1548 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var4 │ │ │ │ - 4394: 0056c69d 728 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var3 │ │ │ │ - 4395: 00466f41 1540 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var5 │ │ │ │ - 4396: 00467545 1544 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var6 │ │ │ │ - 4397: 003c1d41 206 FUNC GLOBAL DEFAULT 11 bl1_dtrmv │ │ │ │ - 4398: 001b9865 332 FUNC GLOBAL DEFAULT 11 dlaset_ │ │ │ │ - 4399: 0056c975 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var4 │ │ │ │ - 4400: 003d2c69 86 FUNC GLOBAL DEFAULT 11 bl1_zdshiftdiag │ │ │ │ - 4401: 003edfc9 96 FUNC GLOBAL DEFAULT 11 FLASH_LU_find_zero_on_diagonal_check │ │ │ │ - 4402: 00467b4d 1528 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var7 │ │ │ │ - 4403: 0015b101 996 FUNC GLOBAL DEFAULT 11 dgeequ_ │ │ │ │ - 4404: 00468145 1560 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var8 │ │ │ │ - 4405: 00466c95 684 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var9 │ │ │ │ - 4406: 00690a90 4 OBJECT GLOBAL DEFAULT 20 f__cf │ │ │ │ - 4407: 005d919d 126 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal │ │ │ │ - 4408: 001ae219 448 FUNC GLOBAL DEFAULT 11 dlartgs_ │ │ │ │ - 4409: 00693774 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_blas │ │ │ │ - 4410: 003fc0c1 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_le │ │ │ │ - 4411: 00530d21 672 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_opt_var1 │ │ │ │ - 4412: 003eb3b5 164 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_cntl_init │ │ │ │ - 4413: 003d4569 336 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x3_to_2x2_check │ │ │ │ - 4414: 003bde29 4 FUNC GLOBAL DEFAULT 11 bl1_ddcopymrt │ │ │ │ - 4415: 00254c85 206 FUNC GLOBAL DEFAULT 11 slamrg_ │ │ │ │ - 4416: 00153835 624 FUNC GLOBAL DEFAULT 11 cupgtr_ │ │ │ │ - 4417: 0007afb1 360 FUNC GLOBAL DEFAULT 11 cunml2_check │ │ │ │ - 4418: 00132dcd 7944 FUNC GLOBAL DEFAULT 11 ctfsm_ │ │ │ │ - 4419: 00693754 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_mm │ │ │ │ - 4420: 005c5b21 420 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var1 │ │ │ │ - 4421: 00692184 4 OBJECT GLOBAL DEFAULT 20 f__cp │ │ │ │ - 4422: 005c8221 1388 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var2 │ │ │ │ - 4423: 000b2929 1712 FUNC GLOBAL DEFAULT 11 chbgvx_ │ │ │ │ - 4424: 005ce2d9 2008 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var3 │ │ │ │ - 4425: 005d2b41 2168 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var4 │ │ │ │ - 4426: 0019ee79 2668 FUNC GLOBAL DEFAULT 11 dlantb_ │ │ │ │ - 4427: 005cfae5 1172 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var5 │ │ │ │ - 4428: 006935c4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_ip_bb │ │ │ │ - 4429: 003fbdfd 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_lt │ │ │ │ - 4430: 00621f01 2748 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var1 │ │ │ │ - 4431: 00627745 3012 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var2 │ │ │ │ + 4370: 003f85f9 130 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_1x2 │ │ │ │ + 4371: 00566b25 720 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var3 │ │ │ │ + 4372: 005d0481 1172 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opc_var5 │ │ │ │ + 4373: 001ec875 1536 FUNC GLOBAL DEFAULT 11 dsytrs2_ │ │ │ │ + 4374: 00598ce5 304 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest │ │ │ │ + 4375: 003aadf5 920 FUNC GLOBAL DEFAULT 11 zunmtr_fla │ │ │ │ + 4376: 00566df5 832 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_unb_var4 │ │ │ │ + 4377: 003b0cb5 38 FUNC GLOBAL DEFAULT 11 bl1_damax │ │ │ │ + 4378: 003c67e1 560 FUNC GLOBAL DEFAULT 11 bl1_dtrmm │ │ │ │ + 4379: 0065402d 1408 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var1 │ │ │ │ + 4380: 00653d05 808 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var2 │ │ │ │ + 4381: 003ad119 12 FUNC GLOBAL DEFAULT 11 r_cos │ │ │ │ + 4382: 0011a945 2448 FUNC GLOBAL DEFAULT 11 cpprfs_ │ │ │ │ + 4383: 00144911 1508 FUNC GLOBAL DEFAULT 11 cunbdb3_ │ │ │ │ + 4384: 006545ad 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc_blk_var3 │ │ │ │ + 4385: 00423f91 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_task │ │ │ │ + 4386: 00069759 444 FUNC GLOBAL DEFAULT 11 dgeqrfp_ │ │ │ │ + 4387: 004640b9 1532 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var1 │ │ │ │ + 4388: 00465a45 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var2 │ │ │ │ + 4389: 0056c355 700 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var1 │ │ │ │ + 4390: 00466059 1556 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var3 │ │ │ │ + 4391: 0011b765 504 FUNC GLOBAL DEFAULT 11 cpttrs_ │ │ │ │ + 4392: 0056c0a1 692 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var2 │ │ │ │ + 4393: 00466c71 1548 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var4 │ │ │ │ + 4394: 0056c611 728 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var3 │ │ │ │ + 4395: 0046666d 1540 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var5 │ │ │ │ + 4396: 0046727d 1544 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var6 │ │ │ │ + 4397: 003c23b9 206 FUNC GLOBAL DEFAULT 11 bl1_dtrmv │ │ │ │ + 4398: 001b8781 332 FUNC GLOBAL DEFAULT 11 dlaset_ │ │ │ │ + 4399: 0056c95d 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_unb_var4 │ │ │ │ + 4400: 003d3a7d 86 FUNC GLOBAL DEFAULT 11 bl1_zdshiftdiag │ │ │ │ + 4401: 003edfd1 96 FUNC GLOBAL DEFAULT 11 FLASH_LU_find_zero_on_diagonal_check │ │ │ │ + 4402: 00468149 1528 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var7 │ │ │ │ + 4403: 0015cf99 996 FUNC GLOBAL DEFAULT 11 dgeequ_ │ │ │ │ + 4404: 00467885 1560 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var8 │ │ │ │ + 4405: 00467e9d 684 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_blk_var9 │ │ │ │ + 4406: 00690a98 4 OBJECT GLOBAL DEFAULT 20 f__cf │ │ │ │ + 4407: 005d978d 126 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify_subdiagonal │ │ │ │ + 4408: 001af249 448 FUNC GLOBAL DEFAULT 11 dlartgs_ │ │ │ │ + 4409: 00693768 4 OBJECT GLOBAL DEFAULT 20 flash_syrk_cntl_blas │ │ │ │ + 4410: 003fc0cd 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_le │ │ │ │ + 4411: 00530d01 672 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_opt_var1 │ │ │ │ + 4412: 003eb405 164 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_cntl_init │ │ │ │ + 4413: 003d4571 336 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x3_to_2x2_check │ │ │ │ + 4414: 003bde39 4 FUNC GLOBAL DEFAULT 11 bl1_ddcopymrt │ │ │ │ + 4415: 00254c75 206 FUNC GLOBAL DEFAULT 11 slamrg_ │ │ │ │ + 4416: 0015382d 624 FUNC GLOBAL DEFAULT 11 cupgtr_ │ │ │ │ + 4417: 0007ae4d 360 FUNC GLOBAL DEFAULT 11 cunml2_check │ │ │ │ + 4418: 00132dc5 7944 FUNC GLOBAL DEFAULT 11 ctfsm_ │ │ │ │ + 4419: 00693770 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_mm │ │ │ │ + 4420: 005c5b01 420 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var1 │ │ │ │ + 4421: 0069218c 4 OBJECT GLOBAL DEFAULT 20 f__cp │ │ │ │ + 4422: 005c8201 1388 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var2 │ │ │ │ + 4423: 000b2b71 1712 FUNC GLOBAL DEFAULT 11 chbgvx_ │ │ │ │ + 4424: 005ce2b9 2008 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var3 │ │ │ │ + 4425: 005d2b21 2168 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var4 │ │ │ │ + 4426: 0019ee71 2668 FUNC GLOBAL DEFAULT 11 dlantb_ │ │ │ │ + 4427: 005d0915 1172 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_opz_var5 │ │ │ │ + 4428: 006935cc 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_ip_bb │ │ │ │ + 4429: 003fbe09 708 FUNC GLOBAL DEFAULT 11 FLA_Obj_lt │ │ │ │ + 4430: 00621ee9 2748 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var1 │ │ │ │ + 4431: 0062772d 3012 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var2 │ │ │ │ 4432: 00084559 428 FUNC GLOBAL DEFAULT 11 sorgtr_check │ │ │ │ - 4433: 00628309 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var3 │ │ │ │ - 4434: 00292be9 1688 FUNC GLOBAL DEFAULT 11 sptrfs_ │ │ │ │ - 4435: 00400cbd 160 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_parallel │ │ │ │ - 4436: 00628f15 3136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var4 │ │ │ │ - 4437: 00629b55 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var5 │ │ │ │ - 4438: 0011bba9 500 FUNC GLOBAL DEFAULT 11 crot_ │ │ │ │ - 4439: 0062a761 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var6 │ │ │ │ - 4440: 0062b4d5 3424 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var7 │ │ │ │ - 4441: 003fd461 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_sorting │ │ │ │ - 4442: 0062c2bd 3340 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var8 │ │ │ │ - 4443: 003ca589 592 FUNC GLOBAL DEFAULT 11 bl1_ztrsmsx │ │ │ │ - 4444: 003cddc9 6 FUNC GLOBAL DEFAULT 11 bl1_d1h │ │ │ │ - 4445: 003d5641 96 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_nan_check │ │ │ │ - 4446: 00147f59 2548 FUNC GLOBAL DEFAULT 11 cunbdb4_ │ │ │ │ - 4447: 00278fb9 704 FUNC GLOBAL DEFAULT 11 slaswp_ │ │ │ │ - 4448: 0062d051 3440 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var9 │ │ │ │ - 4449: 003e6a8d 400 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_check │ │ │ │ + 4433: 006282f1 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var3 │ │ │ │ + 4434: 002928b5 1688 FUNC GLOBAL DEFAULT 11 sptrfs_ │ │ │ │ + 4435: 00400afd 160 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_parallel │ │ │ │ + 4436: 00629b09 3136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var4 │ │ │ │ + 4437: 00628efd 3084 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var5 │ │ │ │ + 4438: 0011c5f1 500 FUNC GLOBAL DEFAULT 11 crot_ │ │ │ │ + 4439: 0062a749 3444 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var6 │ │ │ │ + 4440: 0062b4bd 3424 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var7 │ │ │ │ + 4441: 003fd799 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_sorting │ │ │ │ + 4442: 0062c2a5 3340 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var8 │ │ │ │ + 4443: 003ca599 592 FUNC GLOBAL DEFAULT 11 bl1_ztrsmsx │ │ │ │ + 4444: 003cdbf1 6 FUNC GLOBAL DEFAULT 11 bl1_d1h │ │ │ │ + 4445: 003d5649 96 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_nan_check │ │ │ │ + 4446: 00147f51 2548 FUNC GLOBAL DEFAULT 11 cunbdb4_ │ │ │ │ + 4447: 00278f99 704 FUNC GLOBAL DEFAULT 11 slaswp_ │ │ │ │ + 4448: 0062d149 3440 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_var9 │ │ │ │ + 4449: 003e6a95 400 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_check │ │ │ │ 4450: 00169d71 1060 FUNC GLOBAL DEFAULT 11 dggbak_ │ │ │ │ - 4451: 00579d2d 320 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals │ │ │ │ - 4452: 001ce691 604 FUNC GLOBAL DEFAULT 11 dpbtf2_ │ │ │ │ - 4453: 0006b6b5 316 FUNC GLOBAL DEFAULT 11 dsygst_ │ │ │ │ - 4454: 0052c849 640 FUNC GLOBAL DEFAULT 11 FLA_Bsvd │ │ │ │ - 4455: 00577581 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau │ │ │ │ - 4456: 0033d6f9 684 FUNC GLOBAL DEFAULT 11 zlarnv_ │ │ │ │ - 4457: 0029a281 2000 FUNC GLOBAL DEFAULT 11 ssptri_ │ │ │ │ - 4458: 004c7d95 1552 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var1 │ │ │ │ + 4451: 00579d0d 320 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals │ │ │ │ + 4452: 001ccb6d 604 FUNC GLOBAL DEFAULT 11 dpbtf2_ │ │ │ │ + 4453: 0006ab35 316 FUNC GLOBAL DEFAULT 11 dsygst_ │ │ │ │ + 4454: 0052c765 640 FUNC GLOBAL DEFAULT 11 FLA_Bsvd │ │ │ │ + 4455: 00577561 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau │ │ │ │ + 4456: 0033ce11 684 FUNC GLOBAL DEFAULT 11 zlarnv_ │ │ │ │ + 4457: 00299079 2000 FUNC GLOBAL DEFAULT 11 ssptri_ │ │ │ │ + 4458: 004c7d79 1552 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var1 │ │ │ │ 4459: 000774ed 172 FUNC GLOBAL DEFAULT 11 cgeqpf_check │ │ │ │ - 4460: 004c83a5 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var2 │ │ │ │ - 4461: 003ede71 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_ext_check │ │ │ │ - 4462: 004251ad 4 FUNC GLOBAL DEFAULT 11 FLA_Trsm_task │ │ │ │ - 4463: 004c89bd 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var3 │ │ │ │ - 4464: 003d66c5 108 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_r_check │ │ │ │ - 4465: 004c8fc9 1568 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var4 │ │ │ │ - 4466: 002f9921 820 FUNC GLOBAL DEFAULT 11 zhesvx_ │ │ │ │ - 4467: 003966c1 1808 FUNC GLOBAL DEFAULT 11 zunmqr_ │ │ │ │ - 4468: 004c95e9 1580 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var5 │ │ │ │ - 4469: 00084f25 580 FUNC GLOBAL DEFAULT 11 sormqr_check │ │ │ │ - 4470: 003771d9 8300 FUNC GLOBAL DEFAULT 11 ztfsm_ │ │ │ │ - 4471: 004c9f05 1552 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var6 │ │ │ │ - 4472: 00693898 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl_leaf │ │ │ │ - 4473: 004ca515 1564 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var7 │ │ │ │ - 4474: 0029bc91 2004 FUNC GLOBAL DEFAULT 11 sstedc_ │ │ │ │ - 4475: 004cab31 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var8 │ │ │ │ - 4476: 003ed51d 68 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT_cntl_finalize │ │ │ │ - 4477: 003edad1 100 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_cntl_init │ │ │ │ - 4478: 004c9c15 752 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var9 │ │ │ │ - 4479: 000dce29 1728 FUNC GLOBAL DEFAULT 11 clahr2_ │ │ │ │ - 4480: 004d4f61 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var1 │ │ │ │ - 4481: 004d5575 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var2 │ │ │ │ - 4482: 003f6ef5 264 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_matrix_dims │ │ │ │ - 4483: 003f762d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_write_result │ │ │ │ - 4484: 004d5b81 1564 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var3 │ │ │ │ - 4485: 000a1dad 912 FUNC GLOBAL DEFAULT 11 cgesc2_ │ │ │ │ - 4486: 004d619d 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var4 │ │ │ │ - 4487: 004d67b1 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var5 │ │ │ │ - 4488: 004095c9 512 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opc │ │ │ │ - 4489: 004d6dc9 1568 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var6 │ │ │ │ - 4490: 0040948d 316 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opd │ │ │ │ - 4491: 00638c69 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var3b │ │ │ │ - 4492: 003ec781 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_cntl_finalize │ │ │ │ - 4493: 003f3795 68 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_create_copy │ │ │ │ - 4494: 004d73e9 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var7 │ │ │ │ - 4495: 003d4d79 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_complex_constant_check │ │ │ │ - 4496: 004d7ced 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var8 │ │ │ │ - 4497: 006934e4 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl_tb │ │ │ │ - 4498: 004d79fd 752 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var9 │ │ │ │ - 4499: 0053b165 1660 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_blk │ │ │ │ - 4500: 002bf931 1912 FUNC GLOBAL DEFAULT 11 strsen_ │ │ │ │ - 4501: 003d59f9 116 FUNC GLOBAL DEFAULT 11 FLA_Part_1x2_check │ │ │ │ - 4502: 003f839d 552 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_part │ │ │ │ - 4503: 00480b21 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh │ │ │ │ - 4504: 0033b339 608 FUNC GLOBAL DEFAULT 11 zlarcm_ │ │ │ │ - 4505: 0069392c 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl_leaf │ │ │ │ - 4506: 003b7aa5 188 FUNC GLOBAL DEFAULT 11 bl1_zdots │ │ │ │ - 4507: 005441b9 452 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_solve │ │ │ │ - 4508: 0056ccc1 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm │ │ │ │ - 4509: 006934c0 4 OBJECT GLOBAL DEFAULT 20 fla_axpy_cntl_blas │ │ │ │ - 4510: 0007b119 848 FUNC GLOBAL DEFAULT 11 cunmbr_check │ │ │ │ - 4511: 003f6dc5 96 FUNC GLOBAL DEFAULT 11 FLA_Check_if_vector │ │ │ │ - 4512: 00321bad 22368 FUNC GLOBAL DEFAULT 11 zhbgst_ │ │ │ │ - 4513: 003cdf59 50 FUNC GLOBAL DEFAULT 11 bl1_z0 │ │ │ │ + 4460: 004c8389 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var2 │ │ │ │ + 4461: 003ede79 84 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_ext_check │ │ │ │ + 4462: 004251b5 4 FUNC GLOBAL DEFAULT 11 FLA_Trsm_task │ │ │ │ + 4463: 004c89a1 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var3 │ │ │ │ + 4464: 003d66cd 108 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_r_check │ │ │ │ + 4465: 004c8fad 1568 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var4 │ │ │ │ + 4466: 002f98f1 820 FUNC GLOBAL DEFAULT 11 zhesvx_ │ │ │ │ + 4467: 00396ee5 1808 FUNC GLOBAL DEFAULT 11 zunmqr_ │ │ │ │ + 4468: 004c95cd 1580 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var5 │ │ │ │ + 4469: 00084ce5 580 FUNC GLOBAL DEFAULT 11 sormqr_check │ │ │ │ + 4470: 003771c9 8300 FUNC GLOBAL DEFAULT 11 ztfsm_ │ │ │ │ + 4471: 004c9ee9 1552 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var6 │ │ │ │ + 4472: 006938c8 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_cntl_leaf │ │ │ │ + 4473: 004ca4f9 1564 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var7 │ │ │ │ + 4474: 0029bc71 2004 FUNC GLOBAL DEFAULT 11 sstedc_ │ │ │ │ + 4475: 004cab15 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var8 │ │ │ │ + 4476: 003ed5dd 68 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT_cntl_finalize │ │ │ │ + 4477: 003edad9 100 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_cntl_init │ │ │ │ + 4478: 004c9bf9 752 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_blk_var9 │ │ │ │ + 4479: 000de0b9 1728 FUNC GLOBAL DEFAULT 11 clahr2_ │ │ │ │ + 4480: 004d4f45 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var1 │ │ │ │ + 4481: 004d5559 1548 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var2 │ │ │ │ + 4482: 003f7fc5 264 FUNC GLOBAL DEFAULT 11 FLA_Check_matrix_matrix_dims │ │ │ │ + 4483: 003f86fd 14 FUNC GLOBAL DEFAULT 11 FLA_Check_write_result │ │ │ │ + 4484: 004d5b65 1564 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var3 │ │ │ │ + 4485: 000a22d9 912 FUNC GLOBAL DEFAULT 11 cgesc2_ │ │ │ │ + 4486: 004d6181 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var4 │ │ │ │ + 4487: 004d6795 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var5 │ │ │ │ + 4488: 004095d1 512 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opc │ │ │ │ + 4489: 004d6dad 1568 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var6 │ │ │ │ + 4490: 00409495 316 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opd │ │ │ │ + 4491: 00638c51 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var3b │ │ │ │ + 4492: 003ec789 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_cntl_finalize │ │ │ │ + 4493: 003f379d 68 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_create_copy │ │ │ │ + 4494: 004d73cd 1556 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var7 │ │ │ │ + 4495: 003d4d81 40 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_complex_constant_check │ │ │ │ + 4496: 004d7cd1 1560 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var8 │ │ │ │ + 4497: 006934e8 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl_tb │ │ │ │ + 4498: 004d79e1 752 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var9 │ │ │ │ + 4499: 0053ae29 1660 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_blk │ │ │ │ + 4500: 002bf90d 1912 FUNC GLOBAL DEFAULT 11 strsen_ │ │ │ │ + 4501: 003d5a75 116 FUNC GLOBAL DEFAULT 11 FLA_Part_1x2_check │ │ │ │ + 4502: 003f6a1d 552 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_part │ │ │ │ + 4503: 0047f4ad 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh │ │ │ │ + 4504: 0033b321 608 FUNC GLOBAL DEFAULT 11 zlarcm_ │ │ │ │ + 4505: 00693934 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl_leaf │ │ │ │ + 4506: 003b7df9 188 FUNC GLOBAL DEFAULT 11 bl1_zdots │ │ │ │ + 4507: 00544199 452 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_solve │ │ │ │ + 4508: 0056cca9 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm │ │ │ │ + 4509: 006934c8 4 OBJECT GLOBAL DEFAULT 20 fla_axpy_cntl_blas │ │ │ │ + 4510: 0007b11d 848 FUNC GLOBAL DEFAULT 11 cunmbr_check │ │ │ │ + 4511: 003f7e95 96 FUNC GLOBAL DEFAULT 11 FLA_Check_if_vector │ │ │ │ + 4512: 00326325 22368 FUNC GLOBAL DEFAULT 11 zhbgst_ │ │ │ │ + 4513: 003cdd81 50 FUNC GLOBAL DEFAULT 11 bl1_z0 │ │ │ │ 4514: 0016fcd1 5180 FUNC GLOBAL DEFAULT 11 dggbal_ │ │ │ │ - 4515: 00481b25 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un │ │ │ │ - 4516: 003fa545 4 FUNC GLOBAL DEFAULT 11 FLA_Clock │ │ │ │ - 4517: 003cdebd 50 FUNC GLOBAL DEFAULT 11 bl1_z1 │ │ │ │ - 4518: 00571cfd 544 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_update_rhs │ │ │ │ - 4519: 0014550d 836 FUNC GLOBAL DEFAULT 11 cunbdb5_ │ │ │ │ - 4520: 004eedad 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc │ │ │ │ - 4521: 0038dda9 1128 FUNC GLOBAL DEFAULT 11 zunghr_ │ │ │ │ - 4522: 003cde89 50 FUNC GLOBAL DEFAULT 11 bl1_z2 │ │ │ │ - 4523: 006938b4 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_cntl_leaf │ │ │ │ + 4515: 00481b09 2504 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un │ │ │ │ + 4516: 003fa355 4 FUNC GLOBAL DEFAULT 11 FLA_Clock │ │ │ │ + 4517: 003cdce5 50 FUNC GLOBAL DEFAULT 11 bl1_z1 │ │ │ │ + 4518: 00571cdd 544 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_update_rhs │ │ │ │ + 4519: 00147769 836 FUNC GLOBAL DEFAULT 11 cunbdb5_ │ │ │ │ + 4520: 004eeff1 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc │ │ │ │ + 4521: 00390841 1128 FUNC GLOBAL DEFAULT 11 zunghr_ │ │ │ │ + 4522: 003cdcb1 50 FUNC GLOBAL DEFAULT 11 bl1_z2 │ │ │ │ + 4523: 006938ac 4 OBJECT GLOBAL DEFAULT 20 fla_trinv_cntl_leaf │ │ │ │ 4524: 00222c25 1348 FUNC GLOBAL DEFAULT 11 sgeqlf_ │ │ │ │ 4525: 002260fd 556 FUNC GLOBAL DEFAULT 11 sgetrs_ │ │ │ │ - 4526: 00409359 308 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_ops │ │ │ │ - 4527: 001d2561 256 FUNC GLOBAL DEFAULT 11 dppsv_ │ │ │ │ - 4528: 004ef00d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh │ │ │ │ - 4529: 000895c9 260 FUNC GLOBAL DEFAULT 11 ztrti2_check │ │ │ │ - 4530: 003c2e55 1304 FUNC GLOBAL DEFAULT 11 bl1_chemm │ │ │ │ - 4531: 003eda8d 68 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_cntl_finalize │ │ │ │ - 4532: 004ef26d 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun │ │ │ │ - 4533: 003aab91 1108 FUNC GLOBAL DEFAULT 11 ssytd2_fla │ │ │ │ - 4534: 006936dc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op_bp │ │ │ │ - 4535: 004097c9 540 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opz │ │ │ │ - 4536: 002045d5 472 FUNC GLOBAL DEFAULT 11 dtrtrs_ │ │ │ │ - 4537: 003eb459 68 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_cntl_finalize │ │ │ │ - 4538: 003ad269 20 FUNC GLOBAL DEFAULT 11 h_dim │ │ │ │ - 4539: 003a87c1 908 FUNC GLOBAL DEFAULT 11 cunmtr_fla │ │ │ │ - 4540: 004ef4cd 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut │ │ │ │ - 4541: 003c00ad 416 FUNC GLOBAL DEFAULT 11 bl1_chemv │ │ │ │ - 4542: 003f39a5 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_init │ │ │ │ - 4543: 00693758 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_op │ │ │ │ - 4544: 003eb11d 128 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_cntl_init │ │ │ │ - 4545: 0069393c 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl │ │ │ │ - 4546: 003f6c25 136 FUNC GLOBAL DEFAULT 11 FLA_Check_consistent_object_datatype │ │ │ │ - 4547: 0056dd21 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var1 │ │ │ │ - 4548: 0056e169 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var2 │ │ │ │ - 4549: 00415ea1 1352 FUNC GLOBAL DEFAULT 11 FLA_Dot2s_external │ │ │ │ - 4550: 003d3d41 316 FUNC GLOBAL DEFAULT 11 bl1_dsymmize │ │ │ │ - 4551: 0056ed39 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var3 │ │ │ │ - 4552: 003cc0e1 4 FUNC GLOBAL DEFAULT 11 bl1_saxmyv2 │ │ │ │ - 4553: 000a81c5 656 FUNC GLOBAL DEFAULT 11 cggrqf_ │ │ │ │ - 4554: 0023ae11 120 FUNC GLOBAL DEFAULT 11 slabad_ │ │ │ │ - 4555: 00410065 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opc │ │ │ │ - 4556: 0040ff3d 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opd │ │ │ │ + 4526: 00409361 308 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_ops │ │ │ │ + 4527: 001d1f7d 256 FUNC GLOBAL DEFAULT 11 dppsv_ │ │ │ │ + 4528: 004eed91 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh │ │ │ │ + 4529: 0008970d 260 FUNC GLOBAL DEFAULT 11 ztrti2_check │ │ │ │ + 4530: 003c3895 1304 FUNC GLOBAL DEFAULT 11 bl1_chemm │ │ │ │ + 4531: 003eda95 68 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_cntl_finalize │ │ │ │ + 4532: 004ef251 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lun │ │ │ │ + 4533: 003ab18d 1108 FUNC GLOBAL DEFAULT 11 ssytd2_fla │ │ │ │ + 4534: 006936f8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op_bp │ │ │ │ + 4535: 004097d1 540 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_l_opz │ │ │ │ + 4536: 002045d9 472 FUNC GLOBAL DEFAULT 11 dtrtrs_ │ │ │ │ + 4537: 003eb4a9 68 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_cntl_finalize │ │ │ │ + 4538: 003ad1e9 20 FUNC GLOBAL DEFAULT 11 h_dim │ │ │ │ + 4539: 003a9089 908 FUNC GLOBAL DEFAULT 11 cunmtr_fla │ │ │ │ + 4540: 004ef971 608 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut │ │ │ │ + 4541: 003beb4d 416 FUNC GLOBAL DEFAULT 11 bl1_chemv │ │ │ │ + 4542: 003f39ad 4 FUNC GLOBAL DEFAULT 11 FLA_Lock_init │ │ │ │ + 4543: 00693774 4 OBJECT GLOBAL DEFAULT 20 flash_syr2k_cntl_op │ │ │ │ + 4544: 003eb249 128 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_cntl_init │ │ │ │ + 4545: 00693944 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl │ │ │ │ + 4546: 003f7cf5 136 FUNC GLOBAL DEFAULT 11 FLA_Check_consistent_object_datatype │ │ │ │ + 4547: 0056dd09 172 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var1 │ │ │ │ + 4548: 0056e429 240 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var2 │ │ │ │ + 4549: 0041514d 1352 FUNC GLOBAL DEFAULT 11 FLA_Dot2s_external │ │ │ │ + 4550: 003d3d49 316 FUNC GLOBAL DEFAULT 11 bl1_dsymmize │ │ │ │ + 4551: 0056e979 176 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_ops_var3 │ │ │ │ + 4552: 003cc0f1 4 FUNC GLOBAL DEFAULT 11 bl1_saxmyv2 │ │ │ │ + 4553: 000a8799 656 FUNC GLOBAL DEFAULT 11 cggrqf_ │ │ │ │ + 4554: 0023f8e1 120 FUNC GLOBAL DEFAULT 11 slabad_ │ │ │ │ + 4555: 0041006d 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opc │ │ │ │ + 4556: 0040ff45 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opd │ │ │ │ 4557: 000b9421 848 FUNC GLOBAL DEFAULT 11 cheswapr_ │ │ │ │ - 4558: 000f09ad 368 FUNC GLOBAL DEFAULT 11 clapll_ │ │ │ │ - 4559: 0064d03d 412 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_blk_var1 │ │ │ │ - 4560: 0046875d 1400 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var1 │ │ │ │ - 4561: 0064d1d9 556 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_blk_var2 │ │ │ │ - 4562: 003f2719 124 FUNC GLOBAL DEFAULT 11 FLASH_Obj_extract_buffer │ │ │ │ - 4563: 0006a865 368 FUNC GLOBAL DEFAULT 11 zgetrf_ │ │ │ │ - 4564: 00468f39 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var2 │ │ │ │ + 4558: 000f09a5 368 FUNC GLOBAL DEFAULT 11 clapll_ │ │ │ │ + 4559: 0064d025 412 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_blk_var1 │ │ │ │ + 4560: 004689a5 1400 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var1 │ │ │ │ + 4561: 0064d1c1 556 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_blk_var2 │ │ │ │ + 4562: 003f2721 124 FUNC GLOBAL DEFAULT 11 FLASH_Obj_extract_buffer │ │ │ │ + 4563: 0006b829 368 FUNC GLOBAL DEFAULT 11 zgetrf_ │ │ │ │ + 4564: 00468f1d 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var2 │ │ │ │ 4565: 000678cd 164 FUNC GLOBAL DEFAULT 11 sgelsd_ │ │ │ │ - 4566: 003e8429 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_uddateut_obj_create │ │ │ │ - 4567: 0011e15d 1320 FUNC GLOBAL DEFAULT 11 cspr_ │ │ │ │ - 4568: 004694cd 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var3 │ │ │ │ - 4569: 000cf0d9 412 FUNC GLOBAL DEFAULT 11 cla_gbrpvgrw_ │ │ │ │ - 4570: 00145851 1188 FUNC GLOBAL DEFAULT 11 cunbdb6_ │ │ │ │ - 4571: 00469a49 1348 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var4 │ │ │ │ - 4572: 00469f8d 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var5 │ │ │ │ - 4573: 0046a509 1432 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var6 │ │ │ │ - 4574: 001ec375 836 FUNC GLOBAL DEFAULT 11 dtbcon_ │ │ │ │ - 4575: 0012d915 3492 FUNC GLOBAL DEFAULT 11 csytri_rook_ │ │ │ │ - 4576: 0046aaa1 1400 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var7 │ │ │ │ - 4577: 003cd899 12 FUNC GLOBAL DEFAULT 11 bl1_is_left │ │ │ │ - 4578: 0046b27d 1348 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var8 │ │ │ │ - 4579: 0046b019 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var9 │ │ │ │ - 4580: 00383f31 3280 FUNC GLOBAL DEFAULT 11 ztprfs_ │ │ │ │ + 4566: 003e83f9 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_uddateut_obj_create │ │ │ │ + 4567: 0011e155 1320 FUNC GLOBAL DEFAULT 11 cspr_ │ │ │ │ + 4568: 004694b1 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var3 │ │ │ │ + 4569: 000cfcd1 412 FUNC GLOBAL DEFAULT 11 cla_gbrpvgrw_ │ │ │ │ + 4570: 00147aad 1188 FUNC GLOBAL DEFAULT 11 cunbdb6_ │ │ │ │ + 4571: 00469a2d 1348 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var4 │ │ │ │ + 4572: 00469f71 1404 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var5 │ │ │ │ + 4573: 0046a4ed 1432 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var6 │ │ │ │ + 4574: 001ee04d 836 FUNC GLOBAL DEFAULT 11 dtbcon_ │ │ │ │ + 4575: 0012d5bd 3492 FUNC GLOBAL DEFAULT 11 csytri_rook_ │ │ │ │ + 4576: 0046aa85 1400 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var7 │ │ │ │ + 4577: 003cd951 12 FUNC GLOBAL DEFAULT 11 bl1_is_left │ │ │ │ + 4578: 0046b261 1348 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var8 │ │ │ │ + 4579: 0046affd 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var9 │ │ │ │ + 4580: 00384529 3280 FUNC GLOBAL DEFAULT 11 ztprfs_ │ │ │ │ 4581: 0017e555 1500 FUNC GLOBAL DEFAULT 11 dla_syrpvgrw_ │ │ │ │ - 4582: 003dc275 348 FUNC GLOBAL DEFAULT 11 FLA_Syr_check │ │ │ │ - 4583: 00427705 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_task │ │ │ │ - 4584: 00392fe1 1252 FUNC GLOBAL DEFAULT 11 zunmbr_ │ │ │ │ - 4585: 003a006d 1316 FUNC GLOBAL DEFAULT 11 sorglq_fla │ │ │ │ - 4586: 006398c5 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var3b │ │ │ │ - 4587: 003ace19 432 FUNC GLOBAL DEFAULT 11 slamch_ │ │ │ │ - 4588: 00075de9 220 FUNC GLOBAL DEFAULT 11 spotrf_ │ │ │ │ - 4589: 00239bbd 192 FUNC GLOBAL DEFAULT 11 sla_lin_berr_ │ │ │ │ - 4590: 0040fe15 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_ops │ │ │ │ + 4582: 003dc0e5 348 FUNC GLOBAL DEFAULT 11 FLA_Syr_check │ │ │ │ + 4583: 0042770d 36 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_task │ │ │ │ + 4584: 00394829 1252 FUNC GLOBAL DEFAULT 11 zunmbr_ │ │ │ │ + 4585: 003a1465 1316 FUNC GLOBAL DEFAULT 11 sorglq_fla │ │ │ │ + 4586: 00639485 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var3b │ │ │ │ + 4587: 003ace45 432 FUNC GLOBAL DEFAULT 11 slamch_ │ │ │ │ + 4588: 00075f3d 220 FUNC GLOBAL DEFAULT 11 spotrf_ │ │ │ │ + 4589: 00239bb9 192 FUNC GLOBAL DEFAULT 11 sla_lin_berr_ │ │ │ │ + 4590: 0040fe1d 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_ops │ │ │ │ 4591: 00081f91 172 FUNC GLOBAL DEFAULT 11 sgetf2_check │ │ │ │ - 4592: 004299a5 84 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_task │ │ │ │ - 4593: 00134cd5 784 FUNC GLOBAL DEFAULT 11 ctpcon_ │ │ │ │ - 4594: 00693784 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_bp │ │ │ │ - 4595: 002520d5 1936 FUNC GLOBAL DEFAULT 11 slagts_ │ │ │ │ - 4596: 003dc501 512 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx_check │ │ │ │ - 4597: 003dedad 600 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_check │ │ │ │ - 4598: 000f9ee1 2232 FUNC GLOBAL DEFAULT 11 clarft_ │ │ │ │ - 4599: 00429615 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_task │ │ │ │ - 4600: 002620a5 7584 FUNC GLOBAL DEFAULT 11 slansf_ │ │ │ │ - 4601: 003b8051 220 FUNC GLOBAL DEFAULT 11 bl1_cfnorm │ │ │ │ - 4602: 0041018d 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opz │ │ │ │ - 4603: 00419339 136 FUNC GLOBAL DEFAULT 11 FLA_Axpys │ │ │ │ - 4604: 00551d69 186 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_create_T │ │ │ │ - 4605: 0042ad99 98 FUNC GLOBAL DEFAULT 11 FLA_Axpyt │ │ │ │ - 4606: 003f15e9 224 FUNC GLOBAL DEFAULT 11 FLASH_Triangularize │ │ │ │ - 4607: 003b0cf9 38 FUNC GLOBAL DEFAULT 11 bl1_zamax │ │ │ │ - 4608: 003c5709 840 FUNC GLOBAL DEFAULT 11 bl1_ztrmm │ │ │ │ - 4609: 00426825 76 FUNC GLOBAL DEFAULT 11 FLA_QR_blk_ext │ │ │ │ - 4610: 00424849 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_task │ │ │ │ - 4611: 003f70c1 84 FUNC GLOBAL DEFAULT 11 FLA_Check_equal_vector_dims │ │ │ │ - 4612: 00423c7d 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_task │ │ │ │ - 4613: 004163e9 844 FUNC GLOBAL DEFAULT 11 FLA_Dot_external │ │ │ │ - 4614: 000daf3d 860 FUNC GLOBAL DEFAULT 11 claed7_ │ │ │ │ - 4615: 003d64ed 376 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_mx2_check │ │ │ │ - 4616: 003f68f5 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_storev │ │ │ │ - 4617: 003c2075 316 FUNC GLOBAL DEFAULT 11 bl1_ztrmv │ │ │ │ - 4618: 00553a19 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_ops_var1 │ │ │ │ - 4619: 0055534d 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_ops_var2 │ │ │ │ - 4620: 0023c0e1 1496 FUNC GLOBAL DEFAULT 11 sla_syrpvgrw_ │ │ │ │ - 4621: 004cb3b9 1424 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var1 │ │ │ │ - 4622: 004cb949 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var2 │ │ │ │ - 4623: 003ed5d5 68 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_cntl_finalize │ │ │ │ - 4624: 003d6d21 280 FUNC GLOBAL DEFAULT 11 FLA_Form_perm_matrix_check │ │ │ │ - 4625: 004cbee9 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var3 │ │ │ │ - 4626: 004cc481 1436 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var4 │ │ │ │ - 4627: 004eb2c9 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var1 │ │ │ │ - 4628: 004cca1d 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var5 │ │ │ │ + 4592: 0042983d 84 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_task │ │ │ │ + 4593: 00134ccd 784 FUNC GLOBAL DEFAULT 11 ctpcon_ │ │ │ │ + 4594: 0069378c 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_bp │ │ │ │ + 4595: 00251b59 1936 FUNC GLOBAL DEFAULT 11 slagts_ │ │ │ │ + 4596: 003dc509 512 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx_check │ │ │ │ + 4597: 003def1d 600 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_check │ │ │ │ + 4598: 000f9ed9 2232 FUNC GLOBAL DEFAULT 11 clarft_ │ │ │ │ + 4599: 0042961d 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_task │ │ │ │ + 4600: 0026257d 7584 FUNC GLOBAL DEFAULT 11 slansf_ │ │ │ │ + 4601: 003b8101 220 FUNC GLOBAL DEFAULT 11 bl1_cfnorm │ │ │ │ + 4602: 00410195 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_b_opz │ │ │ │ + 4603: 00419399 136 FUNC GLOBAL DEFAULT 11 FLA_Axpys │ │ │ │ + 4604: 00551eed 186 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_create_T │ │ │ │ + 4605: 0042ada1 98 FUNC GLOBAL DEFAULT 11 FLA_Axpyt │ │ │ │ + 4606: 003f15f1 224 FUNC GLOBAL DEFAULT 11 FLASH_Triangularize │ │ │ │ + 4607: 003b0d05 38 FUNC GLOBAL DEFAULT 11 bl1_zamax │ │ │ │ + 4608: 003c6ec1 840 FUNC GLOBAL DEFAULT 11 bl1_ztrmm │ │ │ │ + 4609: 0042682d 76 FUNC GLOBAL DEFAULT 11 FLA_QR_blk_ext │ │ │ │ + 4610: 004245bd 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_task │ │ │ │ + 4611: 003f8191 84 FUNC GLOBAL DEFAULT 11 FLA_Check_equal_vector_dims │ │ │ │ + 4612: 00423239 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_task │ │ │ │ + 4613: 004163f1 844 FUNC GLOBAL DEFAULT 11 FLA_Dot_external │ │ │ │ + 4614: 000da0b5 860 FUNC GLOBAL DEFAULT 11 claed7_ │ │ │ │ + 4615: 003d64f5 376 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_mx2_check │ │ │ │ + 4616: 003f79c5 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_storev │ │ │ │ + 4617: 003c26ed 316 FUNC GLOBAL DEFAULT 11 bl1_ztrmv │ │ │ │ + 4618: 005539f9 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_ops_var1 │ │ │ │ + 4619: 005558ed 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_ops_var2 │ │ │ │ + 4620: 0023f959 1496 FUNC GLOBAL DEFAULT 11 sla_syrpvgrw_ │ │ │ │ + 4621: 004cb39d 1424 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var1 │ │ │ │ + 4622: 004cb92d 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var2 │ │ │ │ + 4623: 003ed521 68 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_cntl_finalize │ │ │ │ + 4624: 003d6d29 280 FUNC GLOBAL DEFAULT 11 FLA_Form_perm_matrix_check │ │ │ │ + 4625: 004cc469 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var3 │ │ │ │ + 4626: 004cbecd 1436 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var4 │ │ │ │ + 4627: 004eb2ad 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var1 │ │ │ │ + 4628: 004cca01 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var5 │ │ │ │ 4629: 0020fe75 292 FUNC GLOBAL DEFAULT 11 sgbsv_ │ │ │ │ - 4630: 004cd235 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var6 │ │ │ │ - 4631: 004eb735 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var2 │ │ │ │ - 4632: 00580755 740 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var1 │ │ │ │ - 4633: 004cd7cd 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var7 │ │ │ │ - 4634: 005816d5 1124 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var2 │ │ │ │ - 4635: 004ebb95 1144 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var3 │ │ │ │ - 4636: 004cdd6d 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var8 │ │ │ │ - 4637: 005886dd 2172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var3 │ │ │ │ - 4638: 004ec00d 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var4 │ │ │ │ - 4639: 004ec479 520 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var5 │ │ │ │ - 4640: 004ccfbd 632 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var9 │ │ │ │ - 4641: 0058e481 2572 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var4 │ │ │ │ - 4642: 003cdcad 120 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmr │ │ │ │ - 4643: 0058bd6d 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var5 │ │ │ │ - 4644: 004ec681 524 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var6 │ │ │ │ - 4645: 002cbf29 6436 FUNC GLOBAL DEFAULT 11 zbdsqr_ │ │ │ │ - 4646: 003edfa1 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_without_buffer_check │ │ │ │ - 4647: 00080729 252 FUNC GLOBAL DEFAULT 11 dsygst_check │ │ │ │ - 4648: 003ce80d 136 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmt │ │ │ │ - 4649: 004e2d01 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un │ │ │ │ - 4650: 004d8581 1448 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var1 │ │ │ │ - 4651: 004d8b29 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var2 │ │ │ │ - 4652: 00251975 1888 FUNC GLOBAL DEFAULT 11 slagv2_ │ │ │ │ - 4653: 004d90c1 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var3 │ │ │ │ - 4654: 0042721d 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_unb_external │ │ │ │ - 4655: 004d9665 1412 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var4 │ │ │ │ - 4656: 0033fc6d 1576 FUNC GLOBAL DEFAULT 11 zlarzb_ │ │ │ │ - 4657: 006936e4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm_bp │ │ │ │ - 4658: 004d9be9 1416 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var5 │ │ │ │ - 4659: 004da171 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var6 │ │ │ │ - 4660: 004e317d 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut │ │ │ │ - 4661: 0063ad05 438 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var1 │ │ │ │ - 4662: 004da98d 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var7 │ │ │ │ - 4663: 0064096d 1348 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var2 │ │ │ │ - 4664: 004daf25 1452 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var8 │ │ │ │ + 4630: 004ccfa1 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var6 │ │ │ │ + 4631: 004eb921 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var2 │ │ │ │ + 4632: 00580735 740 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var1 │ │ │ │ + 4633: 004cd539 1440 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var7 │ │ │ │ + 4634: 005816b5 1124 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var2 │ │ │ │ + 4635: 004ebd81 1144 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var3 │ │ │ │ + 4636: 004cdd51 1428 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var8 │ │ │ │ + 4637: 005886bd 2172 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var3 │ │ │ │ + 4638: 004ec405 1132 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var4 │ │ │ │ + 4639: 004eb719 520 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var5 │ │ │ │ + 4640: 004cdad9 632 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var9 │ │ │ │ + 4641: 0058e461 2572 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var4 │ │ │ │ + 4642: 003ce00d 120 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmr │ │ │ │ + 4643: 0058bd4d 2072 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ops_var5 │ │ │ │ + 4644: 004ec1f9 524 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_blk_var6 │ │ │ │ + 4645: 002cb271 6436 FUNC GLOBAL DEFAULT 11 zbdsqr_ │ │ │ │ + 4646: 003edfa9 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_without_buffer_check │ │ │ │ + 4647: 00080639 252 FUNC GLOBAL DEFAULT 11 dsygst_check │ │ │ │ + 4648: 003ce815 136 FUNC GLOBAL DEFAULT 11 bl1_ccreate_contigmt │ │ │ │ + 4649: 004e3a01 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un │ │ │ │ + 4650: 004d8565 1448 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var1 │ │ │ │ + 4651: 004d8b0d 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var2 │ │ │ │ + 4652: 002513f9 1888 FUNC GLOBAL DEFAULT 11 slagv2_ │ │ │ │ + 4653: 004d90a5 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var3 │ │ │ │ + 4654: 004270c1 52 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_unb_external │ │ │ │ + 4655: 004d9649 1412 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var4 │ │ │ │ + 4656: 0033fc51 1576 FUNC GLOBAL DEFAULT 11 zlarzb_ │ │ │ │ + 4657: 00693700 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm_bp │ │ │ │ + 4658: 004d9bcd 1416 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var5 │ │ │ │ + 4659: 004da155 1444 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var6 │ │ │ │ + 4660: 004e3e7d 1148 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut │ │ │ │ + 4661: 0063aced 438 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var1 │ │ │ │ + 4662: 004da6f9 1432 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var7 │ │ │ │ + 4663: 006414ad 1348 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var2 │ │ │ │ + 4664: 004dac91 1452 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var8 │ │ │ │ 4665: 00168d29 1656 FUNC GLOBAL DEFAULT 11 dgerfs_ │ │ │ │ - 4666: 00636cf9 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var6b │ │ │ │ - 4667: 0065cab1 6094 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var3 │ │ │ │ - 4668: 004da715 632 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var9 │ │ │ │ - 4669: 00423069 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_task │ │ │ │ - 4670: 00264d69 462 FUNC GLOBAL DEFAULT 11 slargv_ │ │ │ │ - 4671: 0064a651 2854 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var6 │ │ │ │ - 4672: 003f691d 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_datatype │ │ │ │ - 4673: 000703b5 604 FUNC GLOBAL DEFAULT 11 dorgqr_ │ │ │ │ - 4674: 002ed819 2740 FUNC GLOBAL DEFAULT 11 zggsvp_ │ │ │ │ - 4675: 0064f2b9 3978 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var9 │ │ │ │ - 4676: 003f79e9 68 FUNC GLOBAL DEFAULT 11 FLA_Check_nonconstant_object │ │ │ │ - 4677: 003cd8c1 14 FUNC GLOBAL DEFAULT 11 bl1_is_unit_diag │ │ │ │ - 4678: 0041f129 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_task │ │ │ │ - 4679: 003860bd 732 FUNC GLOBAL DEFAULT 11 ztzrqf_ │ │ │ │ + 4666: 006368b9 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var6b │ │ │ │ + 4667: 0065bf81 6094 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var3 │ │ │ │ + 4668: 004db23d 632 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_unb_var9 │ │ │ │ + 4669: 00423071 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu_task │ │ │ │ + 4670: 00264ee9 462 FUNC GLOBAL DEFAULT 11 slargv_ │ │ │ │ + 4671: 00645675 2854 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var6 │ │ │ │ + 4672: 003f79ed 16 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_datatype │ │ │ │ + 4673: 00070915 604 FUNC GLOBAL DEFAULT 11 dorgqr_ │ │ │ │ + 4674: 002ed7f1 2740 FUNC GLOBAL DEFAULT 11 zggsvp_ │ │ │ │ + 4675: 0064ecdd 3978 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opd_var9 │ │ │ │ + 4676: 003f8ab9 68 FUNC GLOBAL DEFAULT 11 FLA_Check_nonconstant_object │ │ │ │ + 4677: 003cd979 14 FUNC GLOBAL DEFAULT 11 bl1_is_unit_diag │ │ │ │ + 4678: 0041f131 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_uc_task │ │ │ │ + 4679: 003860b5 732 FUNC GLOBAL DEFAULT 11 ztzrqf_ │ │ │ │ 4680: 000dbde1 1988 FUNC GLOBAL DEFAULT 11 claed8_ │ │ │ │ 4681: 00227a19 1296 FUNC GLOBAL DEFAULT 11 sggglm_ │ │ │ │ - 4682: 00536b41 884 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var1 │ │ │ │ - 4683: 00536eb5 1044 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var2 │ │ │ │ - 4684: 0054d0bd 186 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_create_T │ │ │ │ - 4685: 005372c9 904 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var3 │ │ │ │ - 4686: 003ed3bd 164 FUNC GLOBAL DEFAULT 11 FLASH_Lyap_cntl_init │ │ │ │ - 4687: 003fa295 506 FUNC GLOBAL DEFAULT 11 FLA_Add_to_diag │ │ │ │ - 4688: 0027dc25 3512 FUNC GLOBAL DEFAULT 11 slasy2_ │ │ │ │ - 4689: 003db8b5 408 FUNC GLOBAL DEFAULT 11 FLA_Her2_check │ │ │ │ - 4690: 003637f9 152 FUNC GLOBAL DEFAULT 11 zstegr_ │ │ │ │ - 4691: 003b23d5 3408 FUNC GLOBAL DEFAULT 11 l_read │ │ │ │ - 4692: 00426095 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_ext │ │ │ │ - 4693: 001a1319 388 FUNC GLOBAL DEFAULT 11 dlaqsb_ │ │ │ │ - 4694: 00531029 524 FUNC GLOBAL DEFAULT 11 FLASH_Chol_solve │ │ │ │ - 4695: 002eae89 544 FUNC GLOBAL DEFAULT 11 zgtcon_ │ │ │ │ - 4696: 0042557d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_task │ │ │ │ - 4697: 004c4c6d 352 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k │ │ │ │ - 4698: 003b13fd 42 FUNC GLOBAL DEFAULT 11 bl1_daxpy │ │ │ │ - 4699: 003bf581 268 FUNC GLOBAL DEFAULT 11 bl1_zher │ │ │ │ - 4700: 003af645 52 FUNC GLOBAL DEFAULT 11 x_endp │ │ │ │ - 4701: 00155509 1188 FUNC GLOBAL DEFAULT 11 dgbequ_ │ │ │ │ - 4702: 00434bfd 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var1 │ │ │ │ - 4703: 00085169 700 FUNC GLOBAL DEFAULT 11 sormtr_check │ │ │ │ - 4704: 003e9c0d 224 FUNC GLOBAL DEFAULT 11 FLA_Her2k_cntl_init │ │ │ │ - 4705: 003c39c5 1140 FUNC GLOBAL DEFAULT 11 bl1_cher2k │ │ │ │ - 4706: 00434955 680 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var2 │ │ │ │ - 4707: 003bd99d 388 FUNC GLOBAL DEFAULT 11 bl1_sccopymrt │ │ │ │ - 4708: 00427185 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_ext │ │ │ │ - 4709: 00434ea9 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var3 │ │ │ │ - 4710: 003fa99d 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_row_stride │ │ │ │ - 4711: 00435401 672 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var4 │ │ │ │ - 4712: 00207b69 2792 FUNC GLOBAL DEFAULT 11 dtrsna_ │ │ │ │ - 4713: 00427d55 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_task │ │ │ │ - 4714: 00531535 970 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_opt_var1 │ │ │ │ - 4715: 003bfcad 332 FUNC GLOBAL DEFAULT 11 bl1_cher2 │ │ │ │ - 4716: 001e947d 824 FUNC GLOBAL DEFAULT 11 dsysvx_ │ │ │ │ - 4717: 003e6805 256 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_form_Q_check │ │ │ │ - 4718: 0062fc89 222 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT │ │ │ │ - 4719: 0028668d 732 FUNC GLOBAL DEFAULT 11 sorgr2_ │ │ │ │ - 4720: 0007bdbd 312 FUNC GLOBAL DEFAULT 11 dgebrd_check │ │ │ │ - 4721: 001d65c1 592 FUNC GLOBAL DEFAULT 11 dsbgv_ │ │ │ │ - 4722: 0017d889 1536 FUNC GLOBAL DEFAULT 11 dla_porcond_ │ │ │ │ - 4723: 003fd5f9 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_tail_task │ │ │ │ - 4724: 000d78d5 1548 FUNC GLOBAL DEFAULT 11 cla_syrcond_x_ │ │ │ │ - 4725: 000891e1 200 FUNC GLOBAL DEFAULT 11 zlauu2_check │ │ │ │ - 4726: 0056cd6d 416 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_internal │ │ │ │ - 4727: 00637b69 4352 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var3b │ │ │ │ - 4728: 006934b8 4 OBJECT GLOBAL DEFAULT 20 fla_swap_cntl_blas │ │ │ │ - 4729: 00693c1c 30000 OBJECT GLOBAL DEFAULT 20 fla_error_string │ │ │ │ - 4730: 003cab71 560 FUNC GLOBAL DEFAULT 11 bl1_dtrsm │ │ │ │ - 4731: 0041bf11 1180 FUNC GLOBAL DEFAULT 11 FLA_Her2_external │ │ │ │ - 4732: 002e5179 1280 FUNC GLOBAL DEFAULT 11 zgetri_ │ │ │ │ - 4733: 005df669 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ - 4734: 001d6c45 2636 FUNC GLOBAL DEFAULT 11 dpstrf_ │ │ │ │ - 4735: 005e45dd 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var2 │ │ │ │ - 4736: 00412555 796 FUNC GLOBAL DEFAULT 11 FLA_Asum_external │ │ │ │ - 4737: 003ee531 280 FUNC GLOBAL DEFAULT 11 FLASH_Copy_flat_to_hier │ │ │ │ - 4738: 00428e15 244 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_task │ │ │ │ - 4739: 00422f35 154 FUNC GLOBAL DEFAULT 11 FLA_Hemm_task │ │ │ │ - 4740: 005e6e7d 880 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var3 │ │ │ │ - 4741: 00145cf5 8804 FUNC GLOBAL DEFAULT 11 ctprfb_ │ │ │ │ - 4742: 00293f2d 1068 FUNC GLOBAL DEFAULT 11 ssbevd_ │ │ │ │ - 4743: 0006ab45 368 FUNC GLOBAL DEFAULT 11 dgetf2_ │ │ │ │ - 4744: 003ece5d 56 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_cntl_finalize │ │ │ │ - 4745: 00556079 160 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_noopt │ │ │ │ - 4746: 0040b111 152 FUNC GLOBAL DEFAULT 11 FLA_Pythag3_opd │ │ │ │ - 4747: 003ed83d 84 FUNC GLOBAL DEFAULT 11 FLASH_Sylv_cntl_finalize │ │ │ │ - 4748: 003c23a9 206 FUNC GLOBAL DEFAULT 11 bl1_dtrsv │ │ │ │ - 4749: 005717b9 132 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_create_T │ │ │ │ - 4750: 0063a0b5 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var6b │ │ │ │ - 4751: 0041f185 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_task │ │ │ │ - 4752: 00425eb5 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_unb_external │ │ │ │ - 4753: 00693838 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl2 │ │ │ │ - 4754: 0040dee9 548 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag │ │ │ │ + 4682: 00536b1d 884 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var1 │ │ │ │ + 4683: 00536e91 1044 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var2 │ │ │ │ + 4684: 0054d09d 186 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_create_T │ │ │ │ + 4685: 005372a5 904 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_var3 │ │ │ │ + 4686: 003ed3c5 164 FUNC GLOBAL DEFAULT 11 FLASH_Lyap_cntl_init │ │ │ │ + 4687: 003fa359 506 FUNC GLOBAL DEFAULT 11 FLA_Add_to_diag │ │ │ │ + 4688: 0027d4d5 3512 FUNC GLOBAL DEFAULT 11 slasy2_ │ │ │ │ + 4689: 003db8bd 408 FUNC GLOBAL DEFAULT 11 FLA_Her2_check │ │ │ │ + 4690: 0036404d 152 FUNC GLOBAL DEFAULT 11 zstegr_ │ │ │ │ + 4691: 003b3125 3408 FUNC GLOBAL DEFAULT 11 l_read │ │ │ │ + 4692: 0042609d 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_unb_ext │ │ │ │ + 4693: 001a0c31 388 FUNC GLOBAL DEFAULT 11 dlaqsb_ │ │ │ │ + 4694: 005316d5 524 FUNC GLOBAL DEFAULT 11 FLASH_Chol_solve │ │ │ │ + 4695: 002eb2a9 544 FUNC GLOBAL DEFAULT 11 zgtcon_ │ │ │ │ + 4696: 00425585 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlh_task │ │ │ │ + 4697: 004c44bd 352 FUNC GLOBAL DEFAULT 11 FLASH_Syr2k │ │ │ │ + 4698: 003b5965 42 FUNC GLOBAL DEFAULT 11 bl1_daxpy │ │ │ │ + 4699: 003bff89 268 FUNC GLOBAL DEFAULT 11 bl1_zher │ │ │ │ + 4700: 003af655 52 FUNC GLOBAL DEFAULT 11 x_endp │ │ │ │ + 4701: 00155501 1188 FUNC GLOBAL DEFAULT 11 dgbequ_ │ │ │ │ + 4702: 00434829 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var1 │ │ │ │ + 4703: 000852f9 700 FUNC GLOBAL DEFAULT 11 sormtr_check │ │ │ │ + 4704: 003e9c15 224 FUNC GLOBAL DEFAULT 11 FLA_Her2k_cntl_init │ │ │ │ + 4705: 003c2e65 1140 FUNC GLOBAL DEFAULT 11 bl1_cher2k │ │ │ │ + 4706: 00434c09 680 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var2 │ │ │ │ + 4707: 003bd9ad 388 FUNC GLOBAL DEFAULT 11 bl1_sccopymrt │ │ │ │ + 4708: 00427211 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_ext │ │ │ │ + 4709: 00434eb1 684 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var3 │ │ │ │ + 4710: 003fa9a9 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_row_stride │ │ │ │ + 4711: 00435409 672 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l_blk_var4 │ │ │ │ + 4712: 00206849 2792 FUNC GLOBAL DEFAULT 11 dtrsna_ │ │ │ │ + 4713: 004282f1 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_task │ │ │ │ + 4714: 00531309 970 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_opt_var1 │ │ │ │ + 4715: 003c016d 332 FUNC GLOBAL DEFAULT 11 bl1_cher2 │ │ │ │ + 4716: 001e9485 824 FUNC GLOBAL DEFAULT 11 dsysvx_ │ │ │ │ + 4717: 003e68a1 256 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_form_Q_check │ │ │ │ + 4718: 00630821 222 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT │ │ │ │ + 4719: 0028666d 732 FUNC GLOBAL DEFAULT 11 sorgr2_ │ │ │ │ + 4720: 0007be79 312 FUNC GLOBAL DEFAULT 11 dgebrd_check │ │ │ │ + 4721: 001d7015 592 FUNC GLOBAL DEFAULT 11 dsbgv_ │ │ │ │ + 4722: 0017d649 1536 FUNC GLOBAL DEFAULT 11 dla_porcond_ │ │ │ │ + 4723: 003fd931 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_tail_task │ │ │ │ + 4724: 000d780d 1548 FUNC GLOBAL DEFAULT 11 cla_syrcond_x_ │ │ │ │ + 4725: 000892a9 200 FUNC GLOBAL DEFAULT 11 zlauu2_check │ │ │ │ + 4726: 0056cd55 416 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_internal │ │ │ │ + 4727: 00637b51 4352 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var3b │ │ │ │ + 4728: 006934c0 4 OBJECT GLOBAL DEFAULT 20 fla_swap_cntl_blas │ │ │ │ + 4729: 00693c24 30000 OBJECT GLOBAL DEFAULT 20 fla_error_string │ │ │ │ + 4730: 003cab81 560 FUNC GLOBAL DEFAULT 11 bl1_dtrsm │ │ │ │ + 4731: 0041b9ad 1180 FUNC GLOBAL DEFAULT 11 FLA_Her2_external │ │ │ │ + 4732: 002e5151 1280 FUNC GLOBAL DEFAULT 11 zgetri_ │ │ │ │ + 4733: 005df651 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ + 4734: 001d65c9 2636 FUNC GLOBAL DEFAULT 11 dpstrf_ │ │ │ │ + 4735: 005e45c5 618 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var2 │ │ │ │ + 4736: 0041255d 796 FUNC GLOBAL DEFAULT 11 FLA_Asum_external │ │ │ │ + 4737: 003ee539 280 FUNC GLOBAL DEFAULT 11 FLASH_Copy_flat_to_hier │ │ │ │ + 4738: 00428e1d 244 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_task │ │ │ │ + 4739: 00422f3d 154 FUNC GLOBAL DEFAULT 11 FLA_Hemm_task │ │ │ │ + 4740: 005e6f71 880 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opt_var3 │ │ │ │ + 4741: 00145505 8804 FUNC GLOBAL DEFAULT 11 ctprfb_ │ │ │ │ + 4742: 00293f0d 1068 FUNC GLOBAL DEFAULT 11 ssbevd_ │ │ │ │ + 4743: 0006bb09 368 FUNC GLOBAL DEFAULT 11 dgetf2_ │ │ │ │ + 4744: 003ece65 56 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_cntl_finalize │ │ │ │ + 4745: 00556331 160 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_noopt │ │ │ │ + 4746: 0040b119 152 FUNC GLOBAL DEFAULT 11 FLA_Pythag3_opd │ │ │ │ + 4747: 003ed845 84 FUNC GLOBAL DEFAULT 11 FLASH_Sylv_cntl_finalize │ │ │ │ + 4748: 003c1d51 206 FUNC GLOBAL DEFAULT 11 bl1_dtrsv │ │ │ │ + 4749: 00571799 132 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_create_T │ │ │ │ + 4750: 0063a09d 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var6b │ │ │ │ + 4751: 0041f18d 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_task │ │ │ │ + 4752: 00425ef1 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_unb_external │ │ │ │ + 4753: 00693840 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl2 │ │ │ │ + 4754: 0040d879 548 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag │ │ │ │ 4755: 000759e9 256 FUNC GLOBAL DEFAULT 11 spotri_ │ │ │ │ - 4756: 0069374c 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_blas │ │ │ │ - 4757: 00350579 6452 FUNC GLOBAL DEFAULT 11 zlatps_ │ │ │ │ - 4758: 00426021 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_ext │ │ │ │ - 4759: 00693af8 28 OBJECT GLOBAL DEFAULT 20 FLA_EPSILON │ │ │ │ - 4760: 005d39a9 192 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_diagonals │ │ │ │ + 4756: 00693740 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_blas │ │ │ │ + 4757: 00350559 6452 FUNC GLOBAL DEFAULT 11 zlatps_ │ │ │ │ + 4758: 00426029 60 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_blk_ext │ │ │ │ + 4759: 00693b00 28 OBJECT GLOBAL DEFAULT 20 FLA_EPSILON │ │ │ │ + 4760: 005d3989 192 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_diagonals │ │ │ │ 4761: 000842dd 312 FUNC GLOBAL DEFAULT 11 sorglq_check │ │ │ │ - 4762: 005c5f31 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var1 │ │ │ │ - 4763: 005c89f9 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var2 │ │ │ │ - 4764: 003c3929 156 FUNC GLOBAL DEFAULT 11 bl1_cher2k_blas │ │ │ │ - 4765: 0040b04d 196 FUNC GLOBAL DEFAULT 11 FLA_Pythag3_ops │ │ │ │ - 4766: 005ced1d 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var3 │ │ │ │ - 4767: 005d3825 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var4 │ │ │ │ - 4768: 003fd385 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_stack_depth │ │ │ │ - 4769: 003b717d 2 FUNC GLOBAL DEFAULT 11 bl1_dconjm │ │ │ │ - 4770: 003e8305 74 FUNC GLOBAL DEFAULT 11 FLA_Cntl_caqr2ut_obj_create │ │ │ │ - 4771: 00426925 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_blk_external │ │ │ │ - 4772: 005d03e5 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var5 │ │ │ │ - 4773: 00071b2d 1892 FUNC GLOBAL DEFAULT 11 dorgbr_ │ │ │ │ - 4774: 000c5e89 2956 FUNC GLOBAL DEFAULT 11 chetrs_rook_ │ │ │ │ - 4775: 003d8bf5 132 FUNC GLOBAL DEFAULT 11 FLA_Symmetrize_check │ │ │ │ - 4776: 0057372d 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_ops_var1 │ │ │ │ - 4777: 0020ad8d 174 FUNC GLOBAL DEFAULT 11 ilaclc_ │ │ │ │ - 4778: 003f3105 252 FUNC GLOBAL DEFAULT 11 FLASH_print_struct │ │ │ │ - 4779: 0014149d 356 FUNC GLOBAL DEFAULT 11 ctrttp_ │ │ │ │ - 4780: 004219e5 1304 FUNC GLOBAL DEFAULT 11 FLA_Syrk_external │ │ │ │ - 4781: 002104ed 10376 FUNC GLOBAL DEFAULT 11 dtrsyl_ │ │ │ │ + 4762: 005c5f11 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var1 │ │ │ │ + 4763: 005c89d9 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var2 │ │ │ │ + 4764: 003c2dc9 156 FUNC GLOBAL DEFAULT 11 bl1_cher2k_blas │ │ │ │ + 4765: 0040b055 196 FUNC GLOBAL DEFAULT 11 FLA_Pythag3_ops │ │ │ │ + 4766: 005cecfd 76 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var3 │ │ │ │ + 4767: 005d3805 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var4 │ │ │ │ + 4768: 003fd6bd 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_stack_depth │ │ │ │ + 4769: 003b63fd 2 FUNC GLOBAL DEFAULT 11 bl1_dconjm │ │ │ │ + 4770: 003e82d5 74 FUNC GLOBAL DEFAULT 11 FLA_Cntl_caqr2ut_obj_create │ │ │ │ + 4771: 004268f9 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_blk_external │ │ │ │ + 4772: 005d1215 236 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_opt_var5 │ │ │ │ + 4773: 0006ff55 1892 FUNC GLOBAL DEFAULT 11 dorgbr_ │ │ │ │ + 4774: 000c59c5 2956 FUNC GLOBAL DEFAULT 11 chetrs_rook_ │ │ │ │ + 4775: 003d8bfd 132 FUNC GLOBAL DEFAULT 11 FLA_Symmetrize_check │ │ │ │ + 4776: 0057370d 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_ops_var1 │ │ │ │ + 4777: 0020aab1 174 FUNC GLOBAL DEFAULT 11 ilaclc_ │ │ │ │ + 4778: 003f310d 252 FUNC GLOBAL DEFAULT 11 FLASH_print_struct │ │ │ │ + 4779: 00141495 356 FUNC GLOBAL DEFAULT 11 ctrttp_ │ │ │ │ + 4780: 004219ed 1304 FUNC GLOBAL DEFAULT 11 FLA_Syrk_external │ │ │ │ + 4781: 00211fc9 10376 FUNC GLOBAL DEFAULT 11 dtrsyl_ │ │ │ │ 4782: 00072839 720 FUNC GLOBAL DEFAULT 11 sorml2_ │ │ │ │ - 4783: 00539201 868 FUNC GLOBAL DEFAULT 11 FLA_Hevd_compute_scaling │ │ │ │ - 4784: 00080635 244 FUNC GLOBAL DEFAULT 11 dsygs2_check │ │ │ │ - 4785: 003b70ad 2 FUNC GLOBAL DEFAULT 11 bl1_dconjv │ │ │ │ - 4786: 001cf431 2208 FUNC GLOBAL DEFAULT 11 dpbsvx_ │ │ │ │ - 4787: 00574361 328 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT │ │ │ │ - 4788: 00420fd9 1580 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_external │ │ │ │ - 4789: 0044458d 316 FUNC GLOBAL DEFAULT 11 FLA_Gemm │ │ │ │ - 4790: 0031c511 348 FUNC GLOBAL DEFAULT 11 zlacpy_ │ │ │ │ - 4791: 00419de5 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_task │ │ │ │ - 4792: 00281b81 1360 FUNC GLOBAL DEFAULT 11 sopmtr_ │ │ │ │ - 4793: 003d13d9 94 FUNC GLOBAL DEFAULT 11 bl1_drandm │ │ │ │ - 4794: 00134fe5 2348 FUNC GLOBAL DEFAULT 11 ctgsna_ │ │ │ │ - 4795: 003d4d05 116 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer_check │ │ │ │ - 4796: 00296621 920 FUNC GLOBAL DEFAULT 11 sspgvd_ │ │ │ │ - 4797: 004ec88d 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var1 │ │ │ │ - 4798: 004eccad 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var2 │ │ │ │ - 4799: 00403381 122 FUNC GLOBAL DEFAULT 11 FLA_Random_herm_matrix │ │ │ │ - 4800: 00693650 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_var3_bsize │ │ │ │ - 4801: 0035f2c9 620 FUNC GLOBAL DEFAULT 11 zpteqr_ │ │ │ │ - 4802: 00435fe1 292 FUNC GLOBAL DEFAULT 11 FLA_Gemv │ │ │ │ - 4803: 0011a1bd 1244 FUNC GLOBAL DEFAULT 11 cppsvx_ │ │ │ │ - 4804: 004ed0d5 1060 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var3 │ │ │ │ - 4805: 00214851 1044 FUNC GLOBAL DEFAULT 11 sgbtrs_ │ │ │ │ - 4806: 004ed699 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var4 │ │ │ │ - 4807: 003c28b5 564 FUNC GLOBAL DEFAULT 11 bl1_cherk │ │ │ │ - 4808: 0068f9e8 8 OBJECT GLOBAL DEFAULT 19 fla_chol_var3_in_to_ou_bsize_ratio │ │ │ │ - 4809: 003d1539 64 FUNC GLOBAL DEFAULT 11 bl1_drands │ │ │ │ - 4810: 004ed4f9 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var5 │ │ │ │ - 4811: 004edac5 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var6 │ │ │ │ - 4812: 003d58b1 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_real_part_check │ │ │ │ - 4813: 00256535 2468 FUNC GLOBAL DEFAULT 11 slals0_ │ │ │ │ - 4814: 003751a1 1896 FUNC GLOBAL DEFAULT 11 ztfttp_ │ │ │ │ - 4815: 003d1ef1 40 FUNC GLOBAL DEFAULT 11 bl1_drandv │ │ │ │ - 4816: 004123c1 404 FUNC GLOBAL DEFAULT 11 FLA_Amax_external │ │ │ │ - 4817: 0063b0b5 508 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var1 │ │ │ │ - 4818: 00080df5 160 FUNC GLOBAL DEFAULT 11 sgebd2_check │ │ │ │ - 4819: 006414d9 1580 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var2 │ │ │ │ - 4820: 00660859 8322 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var3 │ │ │ │ - 4821: 003d4ec5 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_without_buffer_check │ │ │ │ - 4822: 00197ae1 848 FUNC GLOBAL DEFAULT 11 dlaneg_ │ │ │ │ - 4823: 003b9a09 244 FUNC GLOBAL DEFAULT 11 bl1_zdscalm │ │ │ │ - 4824: 00113df1 17932 FUNC GLOBAL DEFAULT 11 clarfx_ │ │ │ │ - 4825: 003b7ea1 4 FUNC GLOBAL DEFAULT 11 bl1_zdot │ │ │ │ - 4826: 00693990 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_cntl │ │ │ │ - 4827: 0064bf3d 3524 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var6 │ │ │ │ - 4828: 003fd529 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_block_size │ │ │ │ - 4829: 003b8261 38 FUNC GLOBAL DEFAULT 11 bl1_cnrm2 │ │ │ │ - 4830: 006515ed 5040 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var9 │ │ │ │ - 4831: 00637855 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var9b │ │ │ │ - 4832: 0020a9b9 980 FUNC GLOBAL DEFAULT 11 dtzrzf_ │ │ │ │ - 4833: 00488ce9 748 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var10 │ │ │ │ - 4834: 003b9471 70 FUNC GLOBAL DEFAULT 11 bl1_zdscalv │ │ │ │ - 4835: 003ed201 148 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_cntl_init │ │ │ │ - 4836: 003ad089 12 FUNC GLOBAL DEFAULT 11 r_asin │ │ │ │ - 4837: 00537651 792 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var1 │ │ │ │ - 4838: 00537969 924 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var2 │ │ │ │ - 4839: 00411351 38 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer_task │ │ │ │ - 4840: 002bd175 1344 FUNC GLOBAL DEFAULT 11 stpttf_ │ │ │ │ - 4841: 00538799 768 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var3 │ │ │ │ - 4842: 00403d79 736 FUNC GLOBAL DEFAULT 11 FLA_Scal_elemwise │ │ │ │ - 4843: 0053985d 1132 FUNC GLOBAL DEFAULT 11 FLA_Hevd_lv_unb_var1 │ │ │ │ - 4844: 00539f61 1156 FUNC GLOBAL DEFAULT 11 FLA_Hevd_lv_unb_var2 │ │ │ │ - 4845: 003d011d 286 FUNC GLOBAL DEFAULT 11 bl1_csewscalmt │ │ │ │ - 4846: 0032c179 1012 FUNC GLOBAL DEFAULT 11 zlangt_ │ │ │ │ - 4847: 003f0991 76 FUNC GLOBAL DEFAULT 11 FLASH_Obj_adjust_views │ │ │ │ - 4848: 00343a25 588 FUNC GLOBAL DEFAULT 11 zlassq_ │ │ │ │ - 4849: 0029198d 536 FUNC GLOBAL DEFAULT 11 sptsvx_ │ │ │ │ - 4850: 0055d7cd 420 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_opt_var1 │ │ │ │ - 4851: 0053d2cd 136 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv │ │ │ │ - 4852: 002d6929 3972 FUNC GLOBAL DEFAULT 11 zgbtrf_ │ │ │ │ - 4853: 0042421d 154 FUNC GLOBAL DEFAULT 11 FLA_Symm_task │ │ │ │ - 4854: 003e8661 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apcaqutinc_obj_create │ │ │ │ + 4783: 005390f9 868 FUNC GLOBAL DEFAULT 11 FLA_Hevd_compute_scaling │ │ │ │ + 4784: 00080735 244 FUNC GLOBAL DEFAULT 11 dsygs2_check │ │ │ │ + 4785: 003b5c4d 2 FUNC GLOBAL DEFAULT 11 bl1_dconjv │ │ │ │ + 4786: 001ceb11 2208 FUNC GLOBAL DEFAULT 11 dpbsvx_ │ │ │ │ + 4787: 00574341 328 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT │ │ │ │ + 4788: 00420fe1 1580 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_external │ │ │ │ + 4789: 00444595 316 FUNC GLOBAL DEFAULT 11 FLA_Gemm │ │ │ │ + 4790: 0031bd21 348 FUNC GLOBAL DEFAULT 11 zlacpy_ │ │ │ │ + 4791: 00419da1 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_h_task │ │ │ │ + 4792: 00281b61 1360 FUNC GLOBAL DEFAULT 11 sopmtr_ │ │ │ │ + 4793: 003d1749 94 FUNC GLOBAL DEFAULT 11 bl1_drandm │ │ │ │ + 4794: 00134fdd 2348 FUNC GLOBAL DEFAULT 11 ctgsna_ │ │ │ │ + 4795: 003d4d0d 116 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer_check │ │ │ │ + 4796: 002973a5 920 FUNC GLOBAL DEFAULT 11 sspgvd_ │ │ │ │ + 4797: 004ec871 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var1 │ │ │ │ + 4798: 004ed3f5 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var2 │ │ │ │ + 4799: 004033ad 122 FUNC GLOBAL DEFAULT 11 FLA_Random_herm_matrix │ │ │ │ + 4800: 00693670 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_var3_bsize │ │ │ │ + 4801: 0035f2b5 620 FUNC GLOBAL DEFAULT 11 zpteqr_ │ │ │ │ + 4802: 00435bf5 292 FUNC GLOBAL DEFAULT 11 FLA_Gemv │ │ │ │ + 4803: 0011a1b5 1244 FUNC GLOBAL DEFAULT 11 cppsvx_ │ │ │ │ + 4804: 004ecc91 1060 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var3 │ │ │ │ + 4805: 00216f0d 1044 FUNC GLOBAL DEFAULT 11 sgbtrs_ │ │ │ │ + 4806: 004ed8a5 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var4 │ │ │ │ + 4807: 003c28c5 564 FUNC GLOBAL DEFAULT 11 bl1_cherk │ │ │ │ + 4808: 0068f9f0 8 OBJECT GLOBAL DEFAULT 19 fla_chol_var3_in_to_ou_bsize_ratio │ │ │ │ + 4809: 003d18a9 64 FUNC GLOBAL DEFAULT 11 bl1_drands │ │ │ │ + 4810: 004ed0b5 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var5 │ │ │ │ + 4811: 004ed255 416 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_unb_var6 │ │ │ │ + 4812: 003d58b9 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_real_part_check │ │ │ │ + 4813: 00255f85 2468 FUNC GLOBAL DEFAULT 11 slals0_ │ │ │ │ + 4814: 00374fbd 1896 FUNC GLOBAL DEFAULT 11 ztfttp_ │ │ │ │ + 4815: 003d1ef9 40 FUNC GLOBAL DEFAULT 11 bl1_drandv │ │ │ │ + 4816: 00411381 404 FUNC GLOBAL DEFAULT 11 FLA_Amax_external │ │ │ │ + 4817: 0063b09d 508 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var1 │ │ │ │ + 4818: 00080b71 160 FUNC GLOBAL DEFAULT 11 sgebd2_check │ │ │ │ + 4819: 00642019 1580 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var2 │ │ │ │ + 4820: 0065fd29 8322 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var3 │ │ │ │ + 4821: 003d4ecd 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_without_buffer_check │ │ │ │ + 4822: 00196925 848 FUNC GLOBAL DEFAULT 11 dlaneg_ │ │ │ │ + 4823: 003b9a19 244 FUNC GLOBAL DEFAULT 11 bl1_zdscalm │ │ │ │ + 4824: 00113ce9 17932 FUNC GLOBAL DEFAULT 11 clarfx_ │ │ │ │ + 4825: 003b7c39 4 FUNC GLOBAL DEFAULT 11 bl1_zdot │ │ │ │ + 4826: 00693998 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_cntl │ │ │ │ + 4827: 00646f61 3524 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var6 │ │ │ │ + 4828: 003fd861 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_block_size │ │ │ │ + 4829: 003b7f05 38 FUNC GLOBAL DEFAULT 11 bl1_cnrm2 │ │ │ │ + 4830: 00651011 5040 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_opz_var9 │ │ │ │ + 4831: 0063783d 40 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asc_var9b │ │ │ │ + 4832: 0020ab61 980 FUNC GLOBAL DEFAULT 11 dtzrzf_ │ │ │ │ + 4833: 004886bd 748 FUNC GLOBAL DEFAULT 11 FLA_Her2k_ln_blk_var10 │ │ │ │ + 4834: 003b9521 70 FUNC GLOBAL DEFAULT 11 bl1_zdscalv │ │ │ │ + 4835: 003ed209 148 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_cntl_init │ │ │ │ + 4836: 003ad0a1 12 FUNC GLOBAL DEFAULT 11 r_asin │ │ │ │ + 4837: 0053762d 792 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var1 │ │ │ │ + 4838: 00537ef9 924 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var2 │ │ │ │ + 4839: 00411359 38 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer_task │ │ │ │ + 4840: 002bcb1d 1344 FUNC GLOBAL DEFAULT 11 stpttf_ │ │ │ │ + 4841: 00538295 768 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_unb_var3 │ │ │ │ + 4842: 00403d85 736 FUNC GLOBAL DEFAULT 11 FLA_Scal_elemwise │ │ │ │ + 4843: 00539545 1132 FUNC GLOBAL DEFAULT 11 FLA_Hevd_lv_unb_var1 │ │ │ │ + 4844: 00539c15 1156 FUNC GLOBAL DEFAULT 11 FLA_Hevd_lv_unb_var2 │ │ │ │ + 4845: 003d0125 286 FUNC GLOBAL DEFAULT 11 bl1_csewscalmt │ │ │ │ + 4846: 0032c161 1012 FUNC GLOBAL DEFAULT 11 zlangt_ │ │ │ │ + 4847: 003f0999 76 FUNC GLOBAL DEFAULT 11 FLASH_Obj_adjust_views │ │ │ │ + 4848: 00343a05 588 FUNC GLOBAL DEFAULT 11 zlassq_ │ │ │ │ + 4849: 0029196d 536 FUNC GLOBAL DEFAULT 11 sptsvx_ │ │ │ │ + 4850: 0055dccd 420 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_opt_var1 │ │ │ │ + 4851: 0053e8a1 136 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv │ │ │ │ + 4852: 002d68f9 3972 FUNC GLOBAL DEFAULT 11 zgbtrf_ │ │ │ │ + 4853: 00424225 154 FUNC GLOBAL DEFAULT 11 FLA_Symm_task │ │ │ │ + 4854: 003e8631 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apcaqutinc_obj_create │ │ │ │ 4855: 001f4749 6212 FUNC GLOBAL DEFAULT 11 dtgex2_ │ │ │ │ - 4856: 0025b46d 602 FUNC GLOBAL DEFAULT 11 slapmr_ │ │ │ │ - 4857: 00606289 428 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_ops_var1 │ │ │ │ - 4858: 003f1935 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_base_scalar_width │ │ │ │ - 4859: 003f7bc5 140 FUNC GLOBAL DEFAULT 11 FLA_Check_householder_panel_dims │ │ │ │ - 4860: 00693588 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op_bp_bb │ │ │ │ - 4861: 003e20d9 248 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_internal_check │ │ │ │ - 4862: 0013d021 6032 FUNC GLOBAL DEFAULT 11 ctgsyl_ │ │ │ │ - 4863: 003d7cb1 96 FUNC GLOBAL DEFAULT 11 FLA_Negate_check │ │ │ │ - 4864: 00597c11 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_ops_var1 │ │ │ │ - 4865: 0033aec9 628 FUNC GLOBAL DEFAULT 11 zlar2v_ │ │ │ │ - 4866: 0030bbb1 1204 FUNC GLOBAL DEFAULT 11 zhptrd_ │ │ │ │ - 4867: 003cdf95 6 FUNC GLOBAL DEFAULT 11 bl1_dm1h │ │ │ │ - 4868: 003f9fb1 114 FUNC GLOBAL DEFAULT 11 FLA_Merge_1x2 │ │ │ │ - 4869: 0026c775 436 FUNC GLOBAL DEFAULT 11 slarzt_ │ │ │ │ - 4870: 003e7e59 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copy_obj_create │ │ │ │ - 4871: 003f5dcd 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_uplo │ │ │ │ - 4872: 003e2409 612 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_solve_check │ │ │ │ - 4873: 00634f25 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var1 │ │ │ │ - 4874: 003902a9 1388 FUNC GLOBAL DEFAULT 11 zunglq_ │ │ │ │ - 4875: 005be8d1 328 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opd_var1 │ │ │ │ - 4876: 00635d99 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var2 │ │ │ │ - 4877: 003d059d 124 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigmsr │ │ │ │ - 4878: 003e8a19 180 FUNC GLOBAL DEFAULT 11 FLA_Transpose_cntl_init │ │ │ │ - 4879: 006498a5 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var3 │ │ │ │ - 4880: 005477ad 652 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var3 │ │ │ │ - 4881: 003e1491 340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_check │ │ │ │ - 4882: 005483d5 616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var4 │ │ │ │ - 4883: 0063646d 2188 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var6b │ │ │ │ - 4884: 00546d45 396 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var5 │ │ │ │ - 4885: 003fd391 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_enable │ │ │ │ - 4886: 0016f5c9 1798 FUNC GLOBAL DEFAULT 11 dgghrd_ │ │ │ │ - 4887: 0063ffd9 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var6 │ │ │ │ - 4888: 003447d9 4636 FUNC GLOBAL DEFAULT 11 zlarrv_ │ │ │ │ - 4889: 006937e4 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_cntl_unb │ │ │ │ - 4890: 0063d88d 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var9 │ │ │ │ - 4891: 00202179 9308 FUNC GLOBAL DEFAULT 11 dtgsy2_ │ │ │ │ - 4892: 003b1455 42 FUNC GLOBAL DEFAULT 11 bl1_zaxpy │ │ │ │ - 4893: 0006b1ed 174 FUNC GLOBAL DEFAULT 11 FLAME_invert_dtau │ │ │ │ - 4894: 0063a47d 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var9b │ │ │ │ - 4895: 006935d4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_ip_bb │ │ │ │ - 4896: 006939a8 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_cntl │ │ │ │ - 4897: 005a0489 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var1 │ │ │ │ - 4898: 003d035d 286 FUNC GLOBAL DEFAULT 11 bl1_zdewscalmt │ │ │ │ - 4899: 002d54e1 1336 FUNC GLOBAL DEFAULT 11 zgebd2_ │ │ │ │ - 4900: 005a1225 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var2 │ │ │ │ - 4901: 003db4d5 488 FUNC GLOBAL DEFAULT 11 FLA_Hemv_check │ │ │ │ - 4902: 005a2145 836 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var3 │ │ │ │ - 4903: 005a35fd 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var4 │ │ │ │ - 4904: 003e9ff5 224 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_cntl_init │ │ │ │ - 4905: 00421efd 992 FUNC GLOBAL DEFAULT 11 FLA_Trsm_external │ │ │ │ - 4906: 00376725 2740 FUNC GLOBAL DEFAULT 11 ztfttr_ │ │ │ │ - 4907: 0069384c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl_in │ │ │ │ - 4908: 005a4a0d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var5 │ │ │ │ - 4909: 003b74ed 268 FUNC GLOBAL DEFAULT 11 bl1_zconjmr │ │ │ │ - 4910: 003b725d 220 FUNC GLOBAL DEFAULT 11 bl1_zconjm │ │ │ │ - 4911: 0053c909 2500 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_unb │ │ │ │ - 4912: 0055ea89 496 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_opd_var1 │ │ │ │ - 4913: 003f5e39 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_diag │ │ │ │ - 4914: 00693818 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_ix_cntl │ │ │ │ - 4915: 0055ec81 584 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_opd_var3 │ │ │ │ - 4916: 00426e35 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_unb_ext │ │ │ │ - 4917: 00424f61 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_task │ │ │ │ - 4918: 003a63fd 1292 FUNC GLOBAL DEFAULT 11 sorgqr_fla │ │ │ │ - 4919: 005b2275 468 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var1 │ │ │ │ - 4920: 00370291 2572 FUNC GLOBAL DEFAULT 11 zsytrs_ │ │ │ │ - 4921: 00547a39 652 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var3 │ │ │ │ - 4922: 003b7115 100 FUNC GLOBAL DEFAULT 11 bl1_zconjv │ │ │ │ - 4923: 0054863d 616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var4 │ │ │ │ - 4924: 005b2d85 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var2 │ │ │ │ - 4925: 00693978 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_cntl │ │ │ │ - 4926: 003edb35 56 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_cntl_finalize │ │ │ │ - 4927: 003cb251 840 FUNC GLOBAL DEFAULT 11 bl1_ztrsm │ │ │ │ - 4928: 00546ed1 396 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var5 │ │ │ │ - 4929: 0055f7a5 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_ops_var1 │ │ │ │ - 4930: 005933bd 1436 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opt_var1 │ │ │ │ - 4931: 0056006d 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_ops_var2 │ │ │ │ - 4932: 003f2ed9 556 FUNC GLOBAL DEFAULT 11 FLASH_print_struct_helper │ │ │ │ - 4933: 005b398d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var4 │ │ │ │ - 4934: 005b4575 444 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var5 │ │ │ │ - 4935: 006938b8 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_var1_bsize │ │ │ │ - 4936: 00692048 8 OBJECT GLOBAL DEFAULT 20 f__lx │ │ │ │ - 4937: 00156019 1880 FUNC GLOBAL DEFAULT 11 dgbrfs_ │ │ │ │ - 4938: 000690ed 740 FUNC GLOBAL DEFAULT 11 sgeqpf_ │ │ │ │ - 4939: 00692040 8 OBJECT GLOBAL DEFAULT 20 f__ly │ │ │ │ - 4940: 003f3dc5 10 FUNC GLOBAL DEFAULT 11 FLA_Finalize_safe │ │ │ │ - 4941: 003d1499 94 FUNC GLOBAL DEFAULT 11 bl1_zrandm │ │ │ │ - 4942: 000e89d9 1020 FUNC GLOBAL DEFAULT 11 clangb_ │ │ │ │ - 4943: 003c26dd 316 FUNC GLOBAL DEFAULT 11 bl1_ztrsv │ │ │ │ - 4944: 00433de9 676 FUNC GLOBAL DEFAULT 11 FLA_Scal_internal │ │ │ │ - 4945: 00502871 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var1 │ │ │ │ - 4946: 003d1599 32 FUNC GLOBAL DEFAULT 11 bl1_zrands │ │ │ │ - 4947: 00693740 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_mm │ │ │ │ - 4948: 00502cad 1128 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var2 │ │ │ │ - 4949: 00501779 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var3 │ │ │ │ - 4950: 00424e89 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_task │ │ │ │ - 4951: 00428235 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_task │ │ │ │ - 4952: 0025b209 320 FUNC GLOBAL DEFAULT 11 slapmt_ │ │ │ │ - 4953: 0050200d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var4 │ │ │ │ - 4954: 002dd13d 1360 FUNC GLOBAL DEFAULT 11 zgemqrt_ │ │ │ │ - 4955: 003d1f41 40 FUNC GLOBAL DEFAULT 11 bl1_zrandv │ │ │ │ - 4956: 00693744 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_mp │ │ │ │ - 4957: 0007cc85 296 FUNC GLOBAL DEFAULT 11 dgeqrf_check │ │ │ │ - 4958: 003e183d 412 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_check │ │ │ │ + 4856: 0025b339 602 FUNC GLOBAL DEFAULT 11 slapmr_ │ │ │ │ + 4857: 006054fd 428 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_ops_var1 │ │ │ │ + 4858: 003f193d 212 FUNC GLOBAL DEFAULT 11 FLASH_Obj_base_scalar_width │ │ │ │ + 4859: 003f8c95 140 FUNC GLOBAL DEFAULT 11 FLA_Check_householder_panel_dims │ │ │ │ + 4860: 00693590 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_op_bp_bb │ │ │ │ + 4861: 003e20e1 248 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_internal_check │ │ │ │ + 4862: 0013cbb5 6032 FUNC GLOBAL DEFAULT 11 ctgsyl_ │ │ │ │ + 4863: 003d7cb9 96 FUNC GLOBAL DEFAULT 11 FLA_Negate_check │ │ │ │ + 4864: 00595da1 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_ops_var1 │ │ │ │ + 4865: 0033aeb1 628 FUNC GLOBAL DEFAULT 11 zlar2v_ │ │ │ │ + 4866: 0030bb89 1204 FUNC GLOBAL DEFAULT 11 zhptrd_ │ │ │ │ + 4867: 003cddbd 6 FUNC GLOBAL DEFAULT 11 bl1_dm1h │ │ │ │ + 4868: 003f9fb9 114 FUNC GLOBAL DEFAULT 11 FLA_Merge_1x2 │ │ │ │ + 4869: 0027039d 436 FUNC GLOBAL DEFAULT 11 slarzt_ │ │ │ │ + 4870: 003e7e61 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copy_obj_create │ │ │ │ + 4871: 003f5dd5 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_uplo │ │ │ │ + 4872: 003e2211 612 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_solve_check │ │ │ │ + 4873: 00634f0d 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var1 │ │ │ │ + 4874: 00390ca9 1388 FUNC GLOBAL DEFAULT 11 zunglq_ │ │ │ │ + 4875: 005be8b1 328 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opd_var1 │ │ │ │ + 4876: 00635d81 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var2 │ │ │ │ + 4877: 003d05a5 124 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigmsr │ │ │ │ + 4878: 003e8729 180 FUNC GLOBAL DEFAULT 11 FLA_Transpose_cntl_init │ │ │ │ + 4879: 0064cce9 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var3 │ │ │ │ + 4880: 0054836d 652 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var3 │ │ │ │ + 4881: 003e1499 340 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_check │ │ │ │ + 4882: 0054774d 616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var4 │ │ │ │ + 4883: 0063602d 2188 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var6b │ │ │ │ + 4884: 00545ffd 396 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opc_var5 │ │ │ │ + 4885: 003fd6c9 36 FUNC GLOBAL DEFAULT 11 FLASH_Queue_enable │ │ │ │ + 4886: 0016e501 1798 FUNC GLOBAL DEFAULT 11 dgghrd_ │ │ │ │ + 4887: 0063ffc1 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var6 │ │ │ │ + 4888: 003447b9 4636 FUNC GLOBAL DEFAULT 11 zlarrv_ │ │ │ │ + 4889: 006937ec 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_cntl_unb │ │ │ │ + 4890: 0063d875 644 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asm_var9 │ │ │ │ + 4891: 00201a31 9308 FUNC GLOBAL DEFAULT 11 dtgsy2_ │ │ │ │ + 4892: 003b59bd 42 FUNC GLOBAL DEFAULT 11 bl1_zaxpy │ │ │ │ + 4893: 0006a66d 174 FUNC GLOBAL DEFAULT 11 FLAME_invert_dtau │ │ │ │ + 4894: 0063a465 678 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var9b │ │ │ │ + 4895: 006935dc 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mp_ip_bb │ │ │ │ + 4896: 006939b0 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_cntl │ │ │ │ + 4897: 005a0469 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var1 │ │ │ │ + 4898: 003d0365 286 FUNC GLOBAL DEFAULT 11 bl1_zdewscalmt │ │ │ │ + 4899: 002d54b1 1336 FUNC GLOBAL DEFAULT 11 zgebd2_ │ │ │ │ + 4900: 005a1205 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var2 │ │ │ │ + 4901: 003db4dd 488 FUNC GLOBAL DEFAULT 11 FLA_Hemv_check │ │ │ │ + 4902: 005a2125 836 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var3 │ │ │ │ + 4903: 005a2ded 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var4 │ │ │ │ + 4904: 003ea145 224 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_cntl_init │ │ │ │ + 4905: 00422531 992 FUNC GLOBAL DEFAULT 11 FLA_Trsm_external │ │ │ │ + 4906: 00376715 2740 FUNC GLOBAL DEFAULT 11 ztfttr_ │ │ │ │ + 4907: 00693854 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl_in │ │ │ │ + 4908: 005a399d 872 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opt_var5 │ │ │ │ + 4909: 003b745d 268 FUNC GLOBAL DEFAULT 11 bl1_zconjmr │ │ │ │ + 4910: 003b64dd 220 FUNC GLOBAL DEFAULT 11 bl1_zconjm │ │ │ │ + 4911: 0053c0b9 2500 FUNC GLOBAL DEFAULT 11 FLA_SA_LU_unb │ │ │ │ + 4912: 0055ea71 496 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_opd_var1 │ │ │ │ + 4913: 003f5e41 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_diag │ │ │ │ + 4914: 00693820 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_ix_cntl │ │ │ │ + 4915: 0055ec69 584 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_opd_var3 │ │ │ │ + 4916: 00426e3d 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_unb_ext │ │ │ │ + 4917: 00424f69 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlt_task │ │ │ │ + 4918: 003a6401 1292 FUNC GLOBAL DEFAULT 11 sorgqr_fla │ │ │ │ + 4919: 005b2255 468 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var1 │ │ │ │ + 4920: 00371831 2572 FUNC GLOBAL DEFAULT 11 zsytrs_ │ │ │ │ + 4921: 005485f9 652 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var3 │ │ │ │ + 4922: 003b5cb5 100 FUNC GLOBAL DEFAULT 11 bl1_zconjv │ │ │ │ + 4923: 005479b5 616 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var4 │ │ │ │ + 4924: 005b2d65 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var2 │ │ │ │ + 4925: 00693974 4 OBJECT GLOBAL DEFAULT 20 flash_lqut_cntl │ │ │ │ + 4926: 003edb3d 56 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_cntl_finalize │ │ │ │ + 4927: 003cb261 840 FUNC GLOBAL DEFAULT 11 bl1_ztrsm │ │ │ │ + 4928: 00546189 396 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_opz_var5 │ │ │ │ + 4929: 0055f78d 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_ops_var1 │ │ │ │ + 4930: 005926f9 1436 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opt_var1 │ │ │ │ + 4931: 00560119 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_ops_var2 │ │ │ │ + 4932: 003f2ee1 556 FUNC GLOBAL DEFAULT 11 FLASH_print_struct_helper │ │ │ │ + 4933: 005b396d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var4 │ │ │ │ + 4934: 005b4555 444 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_ops_var5 │ │ │ │ + 4935: 006938b0 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_var1_bsize │ │ │ │ + 4936: 00692150 8 OBJECT GLOBAL DEFAULT 20 f__lx │ │ │ │ + 4937: 00157e59 1880 FUNC GLOBAL DEFAULT 11 dgbrfs_ │ │ │ │ + 4938: 00068315 740 FUNC GLOBAL DEFAULT 11 sgeqpf_ │ │ │ │ + 4939: 00692148 8 OBJECT GLOBAL DEFAULT 20 f__ly │ │ │ │ + 4940: 003f3dcd 10 FUNC GLOBAL DEFAULT 11 FLA_Finalize_safe │ │ │ │ + 4941: 003d1809 94 FUNC GLOBAL DEFAULT 11 bl1_zrandm │ │ │ │ + 4942: 000e3301 1020 FUNC GLOBAL DEFAULT 11 clangb_ │ │ │ │ + 4943: 003c2085 316 FUNC GLOBAL DEFAULT 11 bl1_ztrsv │ │ │ │ + 4944: 0043410d 676 FUNC GLOBAL DEFAULT 11 FLA_Scal_internal │ │ │ │ + 4945: 00502855 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var1 │ │ │ │ + 4946: 003d1909 32 FUNC GLOBAL DEFAULT 11 bl1_zrands │ │ │ │ + 4947: 00693734 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_mm │ │ │ │ + 4948: 00502c91 1128 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var2 │ │ │ │ + 4949: 0050250d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var3 │ │ │ │ + 4950: 00424e91 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_task │ │ │ │ + 4951: 004287d1 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbr_task │ │ │ │ + 4952: 0025b1f9 320 FUNC GLOBAL DEFAULT 11 slapmt_ │ │ │ │ + 4953: 005026b1 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_blk_var4 │ │ │ │ + 4954: 002dd10d 1360 FUNC GLOBAL DEFAULT 11 zgemqrt_ │ │ │ │ + 4955: 003d1f49 40 FUNC GLOBAL DEFAULT 11 bl1_zrandv │ │ │ │ + 4956: 00693738 4 OBJECT GLOBAL DEFAULT 20 flash_symm_cntl_mp │ │ │ │ + 4957: 0007cc89 296 FUNC GLOBAL DEFAULT 11 dgeqrf_check │ │ │ │ + 4958: 003e1845 412 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_check │ │ │ │ 4959: 000ac4a1 560 FUNC GLOBAL DEFAULT 11 cgttrs_ │ │ │ │ - 4960: 0040e5d1 1504 FUNC GLOBAL DEFAULT 11 fla_slamc1 │ │ │ │ - 4961: 003d4afd 392 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x2_check │ │ │ │ - 4962: 00404985 168 FUNC GLOBAL DEFAULT 11 FLA_Set_to_identity │ │ │ │ - 4963: 005df8d5 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var1 │ │ │ │ - 4964: 0040ebb1 2848 FUNC GLOBAL DEFAULT 11 fla_slamc2 │ │ │ │ - 4965: 0040f6d1 50 FUNC GLOBAL DEFAULT 11 fla_slamc3 │ │ │ │ - 4966: 005e4849 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var2 │ │ │ │ - 4967: 005e71ed 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var3 │ │ │ │ - 4968: 0040f703 942 FUNC GLOBAL DEFAULT 11 fla_slamc4 │ │ │ │ - 4969: 001affad 68 FUNC GLOBAL DEFAULT 11 dlascl2_ │ │ │ │ - 4970: 0040fab1 860 FUNC GLOBAL DEFAULT 11 fla_slamc5 │ │ │ │ - 4971: 003ccfa5 52 FUNC GLOBAL DEFAULT 11 bl1_check_storage_2m │ │ │ │ - 4972: 003d83dd 248 FUNC GLOBAL DEFAULT 11 FLA_Scale_diag_check │ │ │ │ - 4973: 003ee751 288 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hier_to_flat │ │ │ │ - 4974: 0055ffe1 140 FUNC GLOBAL DEFAULT 11 FLASH_Trinv │ │ │ │ + 4960: 0040e5d9 1504 FUNC GLOBAL DEFAULT 11 fla_slamc1 │ │ │ │ + 4961: 003d4a91 392 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x2_check │ │ │ │ + 4962: 00404c2d 168 FUNC GLOBAL DEFAULT 11 FLA_Set_to_identity │ │ │ │ + 4963: 005df8bd 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var1 │ │ │ │ + 4964: 0040ebb9 2848 FUNC GLOBAL DEFAULT 11 fla_slamc2 │ │ │ │ + 4965: 0040f6d9 50 FUNC GLOBAL DEFAULT 11 fla_slamc3 │ │ │ │ + 4966: 005e4831 76 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var2 │ │ │ │ + 4967: 005e72e1 180 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_opt_var3 │ │ │ │ + 4968: 0040f70b 942 FUNC GLOBAL DEFAULT 11 fla_slamc4 │ │ │ │ + 4969: 001b39fd 68 FUNC GLOBAL DEFAULT 11 dlascl2_ │ │ │ │ + 4970: 0040fab9 860 FUNC GLOBAL DEFAULT 11 fla_slamc5 │ │ │ │ + 4971: 003cc981 52 FUNC GLOBAL DEFAULT 11 bl1_check_storage_2m │ │ │ │ + 4972: 003d83e5 248 FUNC GLOBAL DEFAULT 11 FLA_Scale_diag_check │ │ │ │ + 4973: 003ee759 288 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hier_to_flat │ │ │ │ + 4974: 0055ffc9 140 FUNC GLOBAL DEFAULT 11 FLASH_Trinv │ │ │ │ 4975: 0008486d 360 FUNC GLOBAL DEFAULT 11 sorml2_check │ │ │ │ 4976: 0006bf59 2092 FUNC GLOBAL DEFAULT 11 sgebrd_ │ │ │ │ - 4977: 0029e0ed 548 FUNC GLOBAL DEFAULT 11 ssycon_ │ │ │ │ + 4977: 0029f87d 548 FUNC GLOBAL DEFAULT 11 ssycon_ │ │ │ │ 4978: 00093d95 1788 FUNC GLOBAL DEFAULT 11 cgeesx_ │ │ │ │ - 4979: 00310879 4368 FUNC GLOBAL DEFAULT 11 zhptrf_ │ │ │ │ - 4980: 00425ee9 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_unb_ext │ │ │ │ + 4979: 00310859 4368 FUNC GLOBAL DEFAULT 11 zhptrf_ │ │ │ │ + 4980: 00425f25 92 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_unb_ext │ │ │ │ 4981: 001f8c95 676 FUNC GLOBAL DEFAULT 11 dtpqrt_ │ │ │ │ - 4982: 001d420d 208 FUNC GLOBAL DEFAULT 11 dptsv_ │ │ │ │ - 4983: 003e84f9 62 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lyap_obj_create │ │ │ │ - 4984: 00425df1 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_blk_external │ │ │ │ - 4985: 003f2071 48 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create │ │ │ │ - 4986: 003f7c99 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_width_equals │ │ │ │ - 4987: 00352a09 544 FUNC GLOBAL DEFAULT 11 zpbtrs_ │ │ │ │ - 4988: 00425e81 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_V_external │ │ │ │ - 4989: 0022f0dd 2138 FUNC GLOBAL DEFAULT 11 sgtrfs_ │ │ │ │ + 4982: 001d4041 208 FUNC GLOBAL DEFAULT 11 dptsv_ │ │ │ │ + 4983: 003e84c9 62 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lyap_obj_create │ │ │ │ + 4984: 00425969 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_blk_external │ │ │ │ + 4985: 003f2079 48 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create │ │ │ │ + 4986: 003f8d69 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_width_equals │ │ │ │ + 4987: 00352139 544 FUNC GLOBAL DEFAULT 11 zpbtrs_ │ │ │ │ + 4988: 00425e89 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_V_external │ │ │ │ + 4989: 0022f151 2138 FUNC GLOBAL DEFAULT 11 sgtrfs_ │ │ │ │ 4990: 002200ed 1364 FUNC GLOBAL DEFAULT 11 sgemqrt_ │ │ │ │ - 4991: 005543f5 618 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opt_var1 │ │ │ │ - 4992: 003f3e6d 168 FUNC GLOBAL DEFAULT 11 FLA_malloc │ │ │ │ - 4993: 003f6879 24 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_side │ │ │ │ - 4994: 001d2dc5 532 FUNC GLOBAL DEFAULT 11 dpptrf_ │ │ │ │ - 4995: 0042736d 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_ext │ │ │ │ - 4996: 003e755d 560 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_update_rhs_check │ │ │ │ - 4997: 0069b150 8 OBJECT GLOBAL DEFAULT 20 gtod_ref_time_sec │ │ │ │ - 4998: 003e82ad 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_caqrutinc_obj_create │ │ │ │ - 4999: 003f6375 188 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant │ │ │ │ + 4991: 005543d5 618 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opt_var1 │ │ │ │ + 4992: 003f3e75 168 FUNC GLOBAL DEFAULT 11 FLA_malloc │ │ │ │ + 4993: 003f7949 24 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_side │ │ │ │ + 4994: 001d2dcd 532 FUNC GLOBAL DEFAULT 11 dpptrf_ │ │ │ │ + 4995: 00427421 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_ext │ │ │ │ + 4996: 003e7671 560 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_update_rhs_check │ │ │ │ + 4997: 0069b158 8 OBJECT GLOBAL DEFAULT 20 gtod_ref_time_sec │ │ │ │ + 4998: 003e827d 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_caqrutinc_obj_create │ │ │ │ + 4999: 003f637d 188 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant │ │ │ │ 5000: 00067fa5 440 FUNC GLOBAL DEFAULT 11 sgelq2_ │ │ │ │ - 5001: 003bc325 270 FUNC GLOBAL DEFAULT 11 bl1_dscopymr │ │ │ │ - 5002: 00156771 764 FUNC GLOBAL DEFAULT 11 dgbtf2_ │ │ │ │ - 5003: 0029aa51 1972 FUNC GLOBAL DEFAULT 11 ssptrs_ │ │ │ │ - 5004: 003ba895 266 FUNC GLOBAL DEFAULT 11 bl1_dscopymt │ │ │ │ - 5005: 0032730d 3972 FUNC GLOBAL DEFAULT 11 zlagtm_ │ │ │ │ - 5006: 003aca19 108 FUNC GLOBAL DEFAULT 11 dsecnd_ │ │ │ │ - 5007: 003c8019 944 FUNC GLOBAL DEFAULT 11 bl1_dsymm │ │ │ │ - 5008: 002e0d01 432 FUNC GLOBAL DEFAULT 11 zgeqr2p_ │ │ │ │ - 5009: 0042836d 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_task │ │ │ │ - 5010: 003ccf61 68 FUNC GLOBAL DEFAULT 11 bl1_check_storage_3m │ │ │ │ - 5011: 00070ac1 1156 FUNC GLOBAL DEFAULT 11 sorgtr_ │ │ │ │ - 5012: 0069398c 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_bsize │ │ │ │ - 5013: 004f46a5 1028 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var1 │ │ │ │ - 5014: 004f4aa9 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var2 │ │ │ │ - 5015: 001549a9 2908 FUNC GLOBAL DEFAULT 11 dbdsdc_ │ │ │ │ - 5016: 003e6d41 596 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_check │ │ │ │ - 5017: 003d2df9 748 FUNC GLOBAL DEFAULT 11 bl1_srandmr │ │ │ │ - 5018: 006936e0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm_ip │ │ │ │ - 5019: 004f4331 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var3 │ │ │ │ - 5020: 00425f79 52 FUNC GLOBAL DEFAULT 11 FLA_Bsvdd_external │ │ │ │ - 5021: 004f44e9 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var4 │ │ │ │ - 5022: 005bead9 332 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opz_var1 │ │ │ │ - 5023: 0041e70d 130 FUNC GLOBAL DEFAULT 11 FLA_Gerc │ │ │ │ - 5024: 001c05a9 1852 FUNC GLOBAL DEFAULT 11 dlatrd_ │ │ │ │ - 5025: 006935e0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_bp_bb │ │ │ │ - 5026: 003e7e31 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_axpyt_obj_create │ │ │ │ - 5027: 003c0635 176 FUNC GLOBAL DEFAULT 11 bl1_dsymv │ │ │ │ - 5028: 0069362c 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_ip │ │ │ │ - 5029: 00642a29 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opd_var1 │ │ │ │ - 5030: 004269fd 52 FUNC GLOBAL DEFAULT 11 FLA_Sylv_blk_external │ │ │ │ - 5031: 003f6991 22 FUNC GLOBAL DEFAULT 11 FLA_Check_real_datatype │ │ │ │ - 5032: 003d8cf1 124 FUNC GLOBAL DEFAULT 11 FLA_Triangularize_check │ │ │ │ - 5033: 002a2fc5 1032 FUNC GLOBAL DEFAULT 11 ssygvx_ │ │ │ │ - 5034: 003a1cd9 916 FUNC GLOBAL DEFAULT 11 zungl2_fla │ │ │ │ - 5035: 0007c12d 156 FUNC GLOBAL DEFAULT 11 dgelq2_check │ │ │ │ - 5036: 0063700d 2118 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var9b │ │ │ │ - 5037: 00288411 980 FUNC GLOBAL DEFAULT 11 spbcon_ │ │ │ │ + 5001: 003bc335 270 FUNC GLOBAL DEFAULT 11 bl1_dscopymr │ │ │ │ + 5002: 001570d9 764 FUNC GLOBAL DEFAULT 11 dgbtf2_ │ │ │ │ + 5003: 0029aa31 1972 FUNC GLOBAL DEFAULT 11 ssptrs_ │ │ │ │ + 5004: 003ba395 266 FUNC GLOBAL DEFAULT 11 bl1_dscopymt │ │ │ │ + 5005: 00321b95 3972 FUNC GLOBAL DEFAULT 11 zlagtm_ │ │ │ │ + 5006: 003aca21 108 FUNC GLOBAL DEFAULT 11 dsecnd_ │ │ │ │ + 5007: 003c9259 944 FUNC GLOBAL DEFAULT 11 bl1_dsymm │ │ │ │ + 5008: 002e0cd1 432 FUNC GLOBAL DEFAULT 11 zgeqr2p_ │ │ │ │ + 5009: 00428909 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnfr_task │ │ │ │ + 5010: 003cc93d 68 FUNC GLOBAL DEFAULT 11 bl1_check_storage_3m │ │ │ │ + 5011: 00071021 1156 FUNC GLOBAL DEFAULT 11 sorgtr_ │ │ │ │ + 5012: 00693994 4 OBJECT GLOBAL DEFAULT 20 flash_lu_nopiv_bsize │ │ │ │ + 5013: 004f4ae9 1028 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var1 │ │ │ │ + 5014: 004f4689 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var2 │ │ │ │ + 5015: 001544b1 2908 FUNC GLOBAL DEFAULT 11 dbdsdc_ │ │ │ │ + 5016: 003e6d49 596 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_check │ │ │ │ + 5017: 003d2b69 748 FUNC GLOBAL DEFAULT 11 bl1_srandmr │ │ │ │ + 5018: 006936fc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_pm_ip │ │ │ │ + 5019: 004f4339 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var3 │ │ │ │ + 5020: 00425f81 52 FUNC GLOBAL DEFAULT 11 FLA_Bsvdd_external │ │ │ │ + 5021: 004f417d 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_blk_var4 │ │ │ │ + 5022: 005beab9 332 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_opz_var1 │ │ │ │ + 5023: 0041e715 130 FUNC GLOBAL DEFAULT 11 FLA_Gerc │ │ │ │ + 5024: 001c05b1 1852 FUNC GLOBAL DEFAULT 11 dlatrd_ │ │ │ │ + 5025: 006935e8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_bp_bb │ │ │ │ + 5026: 003e7e39 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_axpyt_obj_create │ │ │ │ + 5027: 003c0645 176 FUNC GLOBAL DEFAULT 11 bl1_dsymv │ │ │ │ + 5028: 00693634 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_ip │ │ │ │ + 5029: 00642a11 328 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opd_var1 │ │ │ │ + 5030: 00426a05 52 FUNC GLOBAL DEFAULT 11 FLA_Sylv_blk_external │ │ │ │ + 5031: 003f7a61 22 FUNC GLOBAL DEFAULT 11 FLA_Check_real_datatype │ │ │ │ + 5032: 003d8cf9 124 FUNC GLOBAL DEFAULT 11 FLA_Triangularize_check │ │ │ │ + 5033: 002a3a2d 1032 FUNC GLOBAL DEFAULT 11 ssygvx_ │ │ │ │ + 5034: 003a35b1 916 FUNC GLOBAL DEFAULT 11 zungl2_fla │ │ │ │ + 5035: 0007c25d 156 FUNC GLOBAL DEFAULT 11 dgelq2_check │ │ │ │ + 5036: 00636ff5 2118 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var9b │ │ │ │ + 5037: 002883ad 980 FUNC GLOBAL DEFAULT 11 spbcon_ │ │ │ │ 5038: 0016a199 2916 FUNC GLOBAL DEFAULT 11 dgesvx_ │ │ │ │ - 5039: 0053a88d 1232 FUNC GLOBAL DEFAULT 11 FLA_SA_FS_blk │ │ │ │ - 5040: 0044798d 2432 FUNC GLOBAL DEFAULT 11 FLA_Gemm_internal │ │ │ │ - 5041: 0040e1ad 1060 FUNC GLOBAL DEFAULT 11 fla_slamch │ │ │ │ - 5042: 003fd029 752 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_inverse_dist │ │ │ │ - 5043: 003ea21d 112 FUNC GLOBAL DEFAULT 11 FLA_Syrk_cntl_finalize │ │ │ │ - 5044: 003de489 576 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx_check │ │ │ │ - 5045: 000804a5 200 FUNC GLOBAL DEFAULT 11 dpotrf_check │ │ │ │ + 5039: 0053a551 1232 FUNC GLOBAL DEFAULT 11 FLA_SA_FS_blk │ │ │ │ + 5040: 00447995 2432 FUNC GLOBAL DEFAULT 11 FLA_Gemm_internal │ │ │ │ + 5041: 0040e1b5 1060 FUNC GLOBAL DEFAULT 11 fla_slamch │ │ │ │ + 5042: 003fd035 752 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_inverse_dist │ │ │ │ + 5043: 003ea0d5 112 FUNC GLOBAL DEFAULT 11 FLA_Syrk_cntl_finalize │ │ │ │ + 5044: 003de655 576 FUNC GLOBAL DEFAULT 11 FLA_Trmmsx_check │ │ │ │ + 5045: 000804a9 200 FUNC GLOBAL DEFAULT 11 dpotrf_check │ │ │ │ 5046: 000849d5 784 FUNC GLOBAL DEFAULT 11 sormbr_check │ │ │ │ - 5047: 003674b9 3896 FUNC GLOBAL DEFAULT 11 zsptrf_ │ │ │ │ - 5048: 00231321 1952 FUNC GLOBAL DEFAULT 11 shsein_ │ │ │ │ + 5047: 00367251 3896 FUNC GLOBAL DEFAULT 11 zsptrf_ │ │ │ │ + 5048: 00230cb9 1952 FUNC GLOBAL DEFAULT 11 shsein_ │ │ │ │ 5049: 00086641 1592 FUNC GLOBAL DEFAULT 11 zgelsd_check │ │ │ │ - 5050: 003fd5bd 40 FUNC GLOBAL DEFAULT 11 FLASH_Queue_init │ │ │ │ - 5051: 00403845 408 FUNC GLOBAL DEFAULT 11 FLA_Random_spd_matrix │ │ │ │ - 5052: 0024cf19 1476 FUNC GLOBAL DEFAULT 11 slaeda_ │ │ │ │ - 5053: 006936cc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_ip_bb │ │ │ │ + 5050: 003fd8f5 40 FUNC GLOBAL DEFAULT 11 FLASH_Queue_init │ │ │ │ + 5051: 004036c9 408 FUNC GLOBAL DEFAULT 11 FLA_Random_spd_matrix │ │ │ │ + 5052: 0024cf09 1476 FUNC GLOBAL DEFAULT 11 slaeda_ │ │ │ │ + 5053: 006936e8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_ip_bb │ │ │ │ 5054: 0006e27d 212 FUNC GLOBAL DEFAULT 11 zlauum_ │ │ │ │ - 5055: 0040d3fd 388 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2_opd │ │ │ │ - 5056: 003bb73d 58 FUNC GLOBAL DEFAULT 11 bl1_sswapv │ │ │ │ - 5057: 005d3a69 192 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_real_diagonals │ │ │ │ - 5058: 00068d75 444 FUNC GLOBAL DEFAULT 11 sgeqr2p_ │ │ │ │ - 5059: 003d9f21 280 FUNC GLOBAL DEFAULT 11 FLA_Dot_check │ │ │ │ + 5055: 0040d405 388 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2_opd │ │ │ │ + 5056: 003bbbd5 58 FUNC GLOBAL DEFAULT 11 bl1_sswapv │ │ │ │ + 5057: 005d3a49 192 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_real_diagonals │ │ │ │ + 5058: 00069915 444 FUNC GLOBAL DEFAULT 11 sgeqr2p_ │ │ │ │ + 5059: 003d9f29 280 FUNC GLOBAL DEFAULT 11 FLA_Dot_check │ │ │ │ 5060: 000d9c35 140 FUNC GLOBAL DEFAULT 11 cladiv_ │ │ │ │ 5061: 00087389 200 FUNC GLOBAL DEFAULT 11 zhetd2_check │ │ │ │ - 5062: 003b5571 1524 FUNC GLOBAL DEFAULT 11 do_fio │ │ │ │ - 5063: 0069361c 4 OBJECT GLOBAL DEFAULT 20 fla_herk_var5_bsize │ │ │ │ - 5064: 0055b2e5 18 FUNC GLOBAL DEFAULT 11 FLA_Tevd │ │ │ │ - 5065: 003e6f95 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_internal_check │ │ │ │ - 5066: 00692178 4 OBJECT GLOBAL DEFAULT 20 f__nonl │ │ │ │ - 5067: 004269c9 52 FUNC GLOBAL DEFAULT 11 FLA_Svdd_external │ │ │ │ - 5068: 0042521d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_task │ │ │ │ - 5069: 0032a8b9 5564 FUNC GLOBAL DEFAULT 11 zlahqr_ │ │ │ │ - 5070: 00316ae1 1564 FUNC GLOBAL DEFAULT 11 zla_hercond_x_ │ │ │ │ - 5071: 0040d281 380 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2_ops │ │ │ │ - 5072: 000a92c5 1100 FUNC GLOBAL DEFAULT 11 cggsvd_ │ │ │ │ - 5073: 0008a0c1 360 FUNC GLOBAL DEFAULT 11 zunm2r_check │ │ │ │ - 5074: 0017cdc9 2176 FUNC GLOBAL DEFAULT 11 dla_geamv_ │ │ │ │ - 5075: 0041ef2d 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_task │ │ │ │ - 5076: 00427ae5 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_task │ │ │ │ - 5077: 001eeef5 2116 FUNC GLOBAL DEFAULT 11 dtftri_ │ │ │ │ - 5078: 003e1c25 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_V_check │ │ │ │ - 5079: 003a206d 1860 FUNC GLOBAL DEFAULT 11 sormlq_fla │ │ │ │ - 5080: 000e8dd9 808 FUNC GLOBAL DEFAULT 11 clange_ │ │ │ │ - 5081: 00404a2d 668 FUNC GLOBAL DEFAULT 11 FLA_Set_offdiag │ │ │ │ - 5082: 00594de1 644 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opc_var1 │ │ │ │ - 5083: 00181141 13364 FUNC GLOBAL DEFAULT 11 dgsvj0_ │ │ │ │ - 5084: 005035c9 1696 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var1 │ │ │ │ - 5085: 00504505 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var2 │ │ │ │ - 5086: 00081299 296 FUNC GLOBAL DEFAULT 11 sgelqf_check │ │ │ │ - 5087: 00076ae1 244 FUNC GLOBAL DEFAULT 11 dtrti2_ │ │ │ │ - 5088: 00503115 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var3 │ │ │ │ - 5089: 000fa799 88 FUNC GLOBAL DEFAULT 11 clarscl2_ │ │ │ │ - 5090: 0050329d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var4 │ │ │ │ - 5091: 0040db41 662 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd │ │ │ │ - 5092: 003cfffd 286 FUNC GLOBAL DEFAULT 11 bl1_dewscalmt │ │ │ │ - 5093: 0042632d 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_ext │ │ │ │ - 5094: 0017d649 576 FUNC GLOBAL DEFAULT 11 dla_porpvgrw_ │ │ │ │ - 5095: 0007a2bd 200 FUNC GLOBAL DEFAULT 11 cpotri_check │ │ │ │ - 5096: 003f6841 56 FUNC GLOBAL DEFAULT 11 FLA_Check_error_code_helper │ │ │ │ - 5097: 006921dc 4 OBJECT GLOBAL DEFAULT 20 f__pc │ │ │ │ - 5098: 002a5889 668 FUNC GLOBAL DEFAULT 11 ssyswapr_ │ │ │ │ - 5099: 003eb7b1 112 FUNC GLOBAL DEFAULT 11 FLA_Chol_cntl_finalize │ │ │ │ - 5100: 0041ed85 142 FUNC GLOBAL DEFAULT 11 FLA_Gemv_task │ │ │ │ + 5062: 003b5271 1524 FUNC GLOBAL DEFAULT 11 do_fio │ │ │ │ + 5063: 00693624 4 OBJECT GLOBAL DEFAULT 20 fla_herk_var5_bsize │ │ │ │ + 5064: 0055b999 18 FUNC GLOBAL DEFAULT 11 FLA_Tevd │ │ │ │ + 5065: 003e7255 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_internal_check │ │ │ │ + 5066: 00692180 4 OBJECT GLOBAL DEFAULT 20 f__nonl │ │ │ │ + 5067: 004269d1 52 FUNC GLOBAL DEFAULT 11 FLA_Svdd_external │ │ │ │ + 5068: 00425225 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh_task │ │ │ │ + 5069: 00324d69 5564 FUNC GLOBAL DEFAULT 11 zlahqr_ │ │ │ │ + 5070: 00317179 1564 FUNC GLOBAL DEFAULT 11 zla_hercond_x_ │ │ │ │ + 5071: 0040d289 380 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2_ops │ │ │ │ + 5072: 000a90c9 1100 FUNC GLOBAL DEFAULT 11 cggsvd_ │ │ │ │ + 5073: 00089efd 360 FUNC GLOBAL DEFAULT 11 zunm2r_check │ │ │ │ + 5074: 0017c8b1 2176 FUNC GLOBAL DEFAULT 11 dla_geamv_ │ │ │ │ + 5075: 0041ef35 140 FUNC GLOBAL DEFAULT 11 FLA_Gemv_t_task │ │ │ │ + 5076: 00428081 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_task │ │ │ │ + 5077: 001eeef9 2116 FUNC GLOBAL DEFAULT 11 dtftri_ │ │ │ │ + 5078: 003e1c2d 216 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_V_check │ │ │ │ + 5079: 003a1cd9 1860 FUNC GLOBAL DEFAULT 11 sormlq_fla │ │ │ │ + 5080: 000e9ac9 808 FUNC GLOBAL DEFAULT 11 clange_ │ │ │ │ + 5081: 00404991 668 FUNC GLOBAL DEFAULT 11 FLA_Set_offdiag │ │ │ │ + 5082: 00594dc1 644 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opc_var1 │ │ │ │ + 5083: 00180561 13364 FUNC GLOBAL DEFAULT 11 dgsvj0_ │ │ │ │ + 5084: 00503751 1696 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var1 │ │ │ │ + 5085: 00503df1 1628 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var2 │ │ │ │ + 5086: 00081121 296 FUNC GLOBAL DEFAULT 11 sgelqf_check │ │ │ │ + 5087: 00076b81 244 FUNC GLOBAL DEFAULT 11 dtrti2_ │ │ │ │ + 5088: 00503281 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var3 │ │ │ │ + 5089: 000fa791 88 FUNC GLOBAL DEFAULT 11 clarscl2_ │ │ │ │ + 5090: 005030f9 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_unb_var4 │ │ │ │ + 5091: 0040de7d 662 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd │ │ │ │ + 5092: 003d0005 286 FUNC GLOBAL DEFAULT 11 bl1_dewscalmt │ │ │ │ + 5093: 00426335 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_ext │ │ │ │ + 5094: 0017dc49 576 FUNC GLOBAL DEFAULT 11 dla_porpvgrw_ │ │ │ │ + 5095: 000792e5 200 FUNC GLOBAL DEFAULT 11 cpotri_check │ │ │ │ + 5096: 003f7911 56 FUNC GLOBAL DEFAULT 11 FLA_Check_error_code_helper │ │ │ │ + 5097: 006921e4 4 OBJECT GLOBAL DEFAULT 20 f__pc │ │ │ │ + 5098: 002a5865 668 FUNC GLOBAL DEFAULT 11 ssyswapr_ │ │ │ │ + 5099: 003eb7b9 112 FUNC GLOBAL DEFAULT 11 FLA_Chol_cntl_finalize │ │ │ │ + 5100: 0041ed8d 142 FUNC GLOBAL DEFAULT 11 FLA_Gemv_task │ │ │ │ 5101: 00087041 172 FUNC GLOBAL DEFAULT 11 zgetf2_check │ │ │ │ - 5102: 003d80ad 96 FUNC GLOBAL DEFAULT 11 FLA_Random_matrix_check │ │ │ │ - 5103: 00331649 1340 FUNC GLOBAL DEFAULT 11 zlansb_ │ │ │ │ - 5104: 003c1271 128 FUNC GLOBAL DEFAULT 11 bl1_ssyr2_blas │ │ │ │ - 5105: 0006af99 4 FUNC GLOBAL DEFAULT 11 fla_finalize_ │ │ │ │ - 5106: 002f6431 1208 FUNC GLOBAL DEFAULT 11 zheevd_ │ │ │ │ - 5107: 003b91e9 264 FUNC GLOBAL DEFAULT 11 bl1_zinvscalm │ │ │ │ - 5108: 003bd0f5 270 FUNC GLOBAL DEFAULT 11 bl1_zzcopymr │ │ │ │ - 5109: 003f2641 134 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_hierarchy │ │ │ │ - 5110: 0025a145 1316 FUNC GLOBAL DEFAULT 11 slansp_ │ │ │ │ - 5111: 003bb631 266 FUNC GLOBAL DEFAULT 11 bl1_zzcopymt │ │ │ │ - 5112: 003e8f79 84 FUNC GLOBAL DEFAULT 11 FLASH_Copy_cntl_finalize │ │ │ │ - 5113: 00565571 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var1 │ │ │ │ - 5114: 00565929 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var2 │ │ │ │ - 5115: 00693950 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_cntl_leaf │ │ │ │ - 5116: 00429951 84 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_task │ │ │ │ - 5117: 005e72a1 268 FUNC GLOBAL DEFAULT 11 FLA_Lyap │ │ │ │ - 5118: 003ee0f1 1088 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hierarchy │ │ │ │ - 5119: 00565d81 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var3 │ │ │ │ - 5120: 0025d62d 596 FUNC GLOBAL DEFAULT 11 slaqgb_ │ │ │ │ - 5121: 00693794 4 OBJECT GLOBAL DEFAULT 20 fla_apq2ut_var1_bsize │ │ │ │ - 5122: 0030ca01 2920 FUNC GLOBAL DEFAULT 11 zhptri_ │ │ │ │ - 5123: 005667fd 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var4 │ │ │ │ - 5124: 003b8505 132 FUNC GLOBAL DEFAULT 11 bl1_zinvscalv │ │ │ │ - 5125: 003f76ad 14 FUNC GLOBAL DEFAULT 11 FLA_Check_pthread_join_result │ │ │ │ - 5126: 00317dc1 2896 FUNC GLOBAL DEFAULT 11 zla_heamv_ │ │ │ │ - 5127: 003eaa25 96 FUNC GLOBAL DEFAULT 11 FLASH_Her2k_cntl_finalize │ │ │ │ - 5128: 001dd9b9 1880 FUNC GLOBAL DEFAULT 11 dsprfs_ │ │ │ │ - 5129: 0054ad11 106 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ - 5130: 0069386c 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_cntl_unb │ │ │ │ - 5131: 003ae3f5 46 FUNC GLOBAL DEFAULT 11 d_int │ │ │ │ - 5132: 0056b089 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var1 │ │ │ │ - 5133: 0056b439 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var2 │ │ │ │ - 5134: 002252ad 1324 FUNC GLOBAL DEFAULT 11 sgerqf_ │ │ │ │ - 5135: 003ae981 38 FUNC GLOBAL DEFAULT 11 d_sign │ │ │ │ - 5136: 00693888 4 OBJECT GLOBAL DEFAULT 20 fla_spdinv_cntl │ │ │ │ - 5137: 0056bdf1 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var3 │ │ │ │ - 5138: 00693570 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_fm_cp │ │ │ │ - 5139: 001797f1 8088 FUNC GLOBAL DEFAULT 11 dgsvj1_ │ │ │ │ - 5140: 003e6905 148 FUNC GLOBAL DEFAULT 11 FLA_Trinv_check │ │ │ │ - 5141: 0056c2f1 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var4 │ │ │ │ - 5142: 000bf3e1 2488 FUNC GLOBAL DEFAULT 11 cherfs_ │ │ │ │ - 5143: 00286e55 924 FUNC GLOBAL DEFAULT 11 sorm2l_ │ │ │ │ - 5144: 005d9829 1176 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_realify_unb │ │ │ │ + 5102: 003d80b5 96 FUNC GLOBAL DEFAULT 11 FLA_Random_matrix_check │ │ │ │ + 5103: 00331631 1340 FUNC GLOBAL DEFAULT 11 zlansb_ │ │ │ │ + 5104: 003c15c1 128 FUNC GLOBAL DEFAULT 11 bl1_ssyr2_blas │ │ │ │ + 5105: 0006a419 4 FUNC GLOBAL DEFAULT 11 fla_finalize_ │ │ │ │ + 5106: 002f6409 1208 FUNC GLOBAL DEFAULT 11 zheevd_ │ │ │ │ + 5107: 003b9121 264 FUNC GLOBAL DEFAULT 11 bl1_zinvscalm │ │ │ │ + 5108: 003bd105 270 FUNC GLOBAL DEFAULT 11 bl1_zzcopymr │ │ │ │ + 5109: 003f2649 134 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_hierarchy │ │ │ │ + 5110: 0025a5d9 1316 FUNC GLOBAL DEFAULT 11 slansp_ │ │ │ │ + 5111: 003bb131 266 FUNC GLOBAL DEFAULT 11 bl1_zzcopymt │ │ │ │ + 5112: 003e8f31 84 FUNC GLOBAL DEFAULT 11 FLASH_Copy_cntl_finalize │ │ │ │ + 5113: 00565559 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var1 │ │ │ │ + 5114: 00565911 164 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var2 │ │ │ │ + 5115: 00693958 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_cntl_leaf │ │ │ │ + 5116: 004297e9 84 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_task │ │ │ │ + 5117: 005e5a81 268 FUNC GLOBAL DEFAULT 11 FLA_Lyap │ │ │ │ + 5118: 003ee0f9 1088 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hierarchy │ │ │ │ + 5119: 00565d69 232 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var3 │ │ │ │ + 5120: 0025cc75 596 FUNC GLOBAL DEFAULT 11 slaqgb_ │ │ │ │ + 5121: 006937b0 4 OBJECT GLOBAL DEFAULT 20 fla_apq2ut_var1_bsize │ │ │ │ + 5122: 0030c9d9 2920 FUNC GLOBAL DEFAULT 11 zhptri_ │ │ │ │ + 5123: 00566279 256 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opc_var4 │ │ │ │ + 5124: 003b8515 132 FUNC GLOBAL DEFAULT 11 bl1_zinvscalv │ │ │ │ + 5125: 003f877d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_pthread_join_result │ │ │ │ + 5126: 00317799 2896 FUNC GLOBAL DEFAULT 11 zla_heamv_ │ │ │ │ + 5127: 003ea5f1 96 FUNC GLOBAL DEFAULT 11 FLASH_Her2k_cntl_finalize │ │ │ │ + 5128: 001dd9c1 1880 FUNC GLOBAL DEFAULT 11 dsprfs_ │ │ │ │ + 5129: 0054a071 106 FUNC GLOBAL DEFAULT 11 FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ + 5130: 00693874 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_cntl_unb │ │ │ │ + 5131: 003ae401 46 FUNC GLOBAL DEFAULT 11 d_int │ │ │ │ + 5132: 0056b071 152 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var1 │ │ │ │ + 5133: 0056b421 160 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var2 │ │ │ │ + 5134: 00225569 1324 FUNC GLOBAL DEFAULT 11 sgerqf_ │ │ │ │ + 5135: 003ae991 38 FUNC GLOBAL DEFAULT 11 d_sign │ │ │ │ + 5136: 00693890 4 OBJECT GLOBAL DEFAULT 20 fla_spdinv_cntl │ │ │ │ + 5137: 0056b869 228 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var3 │ │ │ │ + 5138: 0069356c 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_fm_cp │ │ │ │ + 5139: 00174f79 8088 FUNC GLOBAL DEFAULT 11 dgsvj1_ │ │ │ │ + 5140: 003e6631 148 FUNC GLOBAL DEFAULT 11 FLA_Trinv_check │ │ │ │ + 5141: 0056bd69 252 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opc_var4 │ │ │ │ + 5142: 000b9cb5 2488 FUNC GLOBAL DEFAULT 11 cherfs_ │ │ │ │ + 5143: 002879d5 924 FUNC GLOBAL DEFAULT 11 sorm2l_ │ │ │ │ + 5144: 005da521 1176 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_realify_unb │ │ │ │ 5145: 000d8a85 824 FUNC GLOBAL DEFAULT 11 clacn2_ │ │ │ │ - 5146: 001d2fd9 568 FUNC GLOBAL DEFAULT 11 dpptri_ │ │ │ │ - 5147: 0023a5a1 572 FUNC GLOBAL DEFAULT 11 sla_porpvgrw_ │ │ │ │ - 5148: 003d2915 194 FUNC GLOBAL DEFAULT 11 bl1_dsetmr │ │ │ │ - 5149: 00405f79 50 FUNC GLOBAL DEFAULT 11 FLA_random_scomplex │ │ │ │ - 5150: 003d8c79 120 FUNC GLOBAL DEFAULT 11 FLA_Transpose_check │ │ │ │ - 5151: 005d3911 152 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_create_T │ │ │ │ - 5152: 004343a9 188 FUNC GLOBAL DEFAULT 11 FLASH_Scalr │ │ │ │ + 5146: 001d2fe1 568 FUNC GLOBAL DEFAULT 11 dpptri_ │ │ │ │ + 5147: 0023ab8d 572 FUNC GLOBAL DEFAULT 11 sla_porpvgrw_ │ │ │ │ + 5148: 003d279d 194 FUNC GLOBAL DEFAULT 11 bl1_dsetmr │ │ │ │ + 5149: 00405f81 50 FUNC GLOBAL DEFAULT 11 FLA_random_scomplex │ │ │ │ + 5150: 003d8c81 120 FUNC GLOBAL DEFAULT 11 FLA_Transpose_check │ │ │ │ + 5151: 005d38f1 152 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_create_T │ │ │ │ + 5152: 004343b1 188 FUNC GLOBAL DEFAULT 11 FLASH_Scalr │ │ │ │ 5153: 001adbe1 796 FUNC GLOBAL DEFAULT 11 dlartg_ │ │ │ │ - 5154: 0025d881 924 FUNC GLOBAL DEFAULT 11 slaqp2_ │ │ │ │ - 5155: 003fcc91 920 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_geometric_dist │ │ │ │ - 5156: 003bc655 270 FUNC GLOBAL DEFAULT 11 bl1_szcopymr │ │ │ │ - 5157: 0069377c 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_mm │ │ │ │ - 5158: 00423199 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_task │ │ │ │ - 5159: 004d1a5d 620 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var10 │ │ │ │ - 5160: 004f5899 1668 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var1 │ │ │ │ - 5161: 003babb9 266 FUNC GLOBAL DEFAULT 11 bl1_szcopymt │ │ │ │ - 5162: 003f3201 332 FUNC GLOBAL DEFAULT 11 FLA_Axpy_buffer_to_object │ │ │ │ - 5163: 001d083d 412 FUNC GLOBAL DEFAULT 11 dpoequ_ │ │ │ │ - 5164: 005b9169 464 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var1 │ │ │ │ - 5165: 004f5239 1632 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var2 │ │ │ │ - 5166: 005ba74d 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var2 │ │ │ │ - 5167: 004f4f09 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var3 │ │ │ │ - 5168: 00693780 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_mp │ │ │ │ - 5169: 001ec6b9 2564 FUNC GLOBAL DEFAULT 11 dsytri_rook_ │ │ │ │ - 5170: 00416735 864 FUNC GLOBAL DEFAULT 11 FLA_Dotc_external │ │ │ │ - 5171: 0039ae35 908 FUNC GLOBAL DEFAULT 11 cungl2_fla │ │ │ │ - 5172: 004f50a1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var4 │ │ │ │ - 5173: 003ef999 220 FUNC GLOBAL DEFAULT 11 FLASH_Random_spd_matrix │ │ │ │ - 5174: 005bb355 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var4 │ │ │ │ - 5175: 005b9c69 440 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var5 │ │ │ │ - 5176: 003f5c75 72 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_uplo │ │ │ │ - 5177: 003c141d 172 FUNC GLOBAL DEFAULT 11 bl1_dsyr2 │ │ │ │ - 5178: 00693678 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_blas │ │ │ │ - 5179: 0019e541 2356 FUNC GLOBAL DEFAULT 11 dlantp_ │ │ │ │ - 5180: 00362761 4246 FUNC GLOBAL DEFAULT 11 zptrfs_ │ │ │ │ - 5181: 00426c01 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_ext │ │ │ │ - 5182: 003e3c15 292 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_solve_check │ │ │ │ - 5183: 003442c5 854 FUNC GLOBAL DEFAULT 11 zlaswp_ │ │ │ │ - 5184: 00422fd1 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_task │ │ │ │ - 5185: 003dad2d 464 FUNC GLOBAL DEFAULT 11 FLA_Gemv_check │ │ │ │ - 5186: 005354a9 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var1 │ │ │ │ - 5187: 0055ce95 292 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_opd_var1 │ │ │ │ - 5188: 0011a769 484 FUNC GLOBAL DEFAULT 11 cptcon_ │ │ │ │ - 5189: 005365f9 320 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var2 │ │ │ │ - 5190: 005360a9 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var3 │ │ │ │ - 5191: 00693814 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_nx_cntl │ │ │ │ - 5192: 00365f09 3168 FUNC GLOBAL DEFAULT 11 zsptri_ │ │ │ │ - 5193: 0055b2f9 4208 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext_u_unb_var1 │ │ │ │ - 5194: 005bf299 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opc_var1 │ │ │ │ - 5195: 00690ab4 4 OBJECT GLOBAL DEFAULT 20 f__getn │ │ │ │ - 5196: 003fa829 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_elemtype │ │ │ │ - 5197: 003f7c51 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_length_equals │ │ │ │ - 5198: 003c88b9 952 FUNC GLOBAL DEFAULT 11 bl1_zsymm │ │ │ │ - 5199: 00478821 1584 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var1 │ │ │ │ - 5200: 00151541 1680 FUNC GLOBAL DEFAULT 11 cunmql_ │ │ │ │ - 5201: 00364aa9 2024 FUNC GLOBAL DEFAULT 11 zstedc_ │ │ │ │ - 5202: 003d07b5 130 FUNC GLOBAL DEFAULT 11 bl1_cinvert2s │ │ │ │ - 5203: 00478e51 1588 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var2 │ │ │ │ - 5204: 00479485 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var3 │ │ │ │ - 5205: 00479ac5 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var4 │ │ │ │ - 5206: 003f5d01 88 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_diag │ │ │ │ - 5207: 00693954 4 OBJECT GLOBAL DEFAULT 20 flash_caqrutinc_var1_bsize │ │ │ │ - 5208: 0047a109 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var5 │ │ │ │ + 5154: 0025d871 924 FUNC GLOBAL DEFAULT 11 slaqp2_ │ │ │ │ + 5155: 003fc7a9 920 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_geometric_dist │ │ │ │ + 5156: 003bc665 270 FUNC GLOBAL DEFAULT 11 bl1_szcopymr │ │ │ │ + 5157: 00693784 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_mm │ │ │ │ + 5158: 004231a1 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_task │ │ │ │ + 5159: 004d1a41 620 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_unb_var10 │ │ │ │ + 5160: 004f4eed 1668 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var1 │ │ │ │ + 5161: 003ba6b9 266 FUNC GLOBAL DEFAULT 11 bl1_szcopymt │ │ │ │ + 5162: 003f3209 332 FUNC GLOBAL DEFAULT 11 FLA_Axpy_buffer_to_object │ │ │ │ + 5163: 001d1931 412 FUNC GLOBAL DEFAULT 11 dpoequ_ │ │ │ │ + 5164: 005b9149 464 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var1 │ │ │ │ + 5165: 004f5709 1632 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var2 │ │ │ │ + 5166: 005ba72d 528 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var2 │ │ │ │ + 5167: 004f5571 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var3 │ │ │ │ + 5168: 00693788 4 OBJECT GLOBAL DEFAULT 20 flash_trmm_cntl_mp │ │ │ │ + 5169: 001ed649 2564 FUNC GLOBAL DEFAULT 11 dsytri_rook_ │ │ │ │ + 5170: 0041673d 864 FUNC GLOBAL DEFAULT 11 FLA_Dotc_external │ │ │ │ + 5171: 0039c601 908 FUNC GLOBAL DEFAULT 11 cungl2_fla │ │ │ │ + 5172: 004f5d69 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lln_unb_var4 │ │ │ │ + 5173: 003ef9a1 220 FUNC GLOBAL DEFAULT 11 FLASH_Random_spd_matrix │ │ │ │ + 5174: 005bb335 520 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var4 │ │ │ │ + 5175: 005b9c49 440 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_ops_var5 │ │ │ │ + 5176: 003f5c7d 72 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_uplo │ │ │ │ + 5177: 003c176d 172 FUNC GLOBAL DEFAULT 11 bl1_dsyr2 │ │ │ │ + 5178: 00693668 4 OBJECT GLOBAL DEFAULT 20 fla_syrk_cntl_blas │ │ │ │ + 5179: 0019e481 2356 FUNC GLOBAL DEFAULT 11 dlantp_ │ │ │ │ + 5180: 00362749 4246 FUNC GLOBAL DEFAULT 11 zptrfs_ │ │ │ │ + 5181: 00426c09 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_blk_ext │ │ │ │ + 5182: 003e3be5 292 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_solve_check │ │ │ │ + 5183: 00344461 854 FUNC GLOBAL DEFAULT 11 zlaswp_ │ │ │ │ + 5184: 00422fd9 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_task │ │ │ │ + 5185: 003dae11 464 FUNC GLOBAL DEFAULT 11 FLA_Gemv_check │ │ │ │ + 5186: 00535829 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var1 │ │ │ │ + 5187: 0055c355 292 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_opd_var1 │ │ │ │ + 5188: 0011a761 484 FUNC GLOBAL DEFAULT 11 cptcon_ │ │ │ │ + 5189: 005362f1 320 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var2 │ │ │ │ + 5190: 00535da1 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opd_var3 │ │ │ │ + 5191: 0069381c 4 OBJECT GLOBAL DEFAULT 20 fla_eig_gest_nx_cntl │ │ │ │ + 5192: 00364a91 3168 FUNC GLOBAL DEFAULT 11 zsptri_ │ │ │ │ + 5193: 0055a929 4208 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext_u_unb_var1 │ │ │ │ + 5194: 005bf279 444 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opc_var1 │ │ │ │ + 5195: 00690abc 4 OBJECT GLOBAL DEFAULT 20 f__getn │ │ │ │ + 5196: 003fa835 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_elemtype │ │ │ │ + 5197: 003f8d21 70 FUNC GLOBAL DEFAULT 11 FLA_Check_object_length_equals │ │ │ │ + 5198: 003c9af9 952 FUNC GLOBAL DEFAULT 11 bl1_zsymm │ │ │ │ + 5199: 00478e39 1584 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var1 │ │ │ │ + 5200: 00151151 1680 FUNC GLOBAL DEFAULT 11 cunmql_ │ │ │ │ + 5201: 003656f1 2024 FUNC GLOBAL DEFAULT 11 zstedc_ │ │ │ │ + 5202: 003d07bd 130 FUNC GLOBAL DEFAULT 11 bl1_cinvert2s │ │ │ │ + 5203: 00478805 1588 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var2 │ │ │ │ + 5204: 00479469 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var3 │ │ │ │ + 5205: 00479aa9 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var4 │ │ │ │ + 5206: 003f5d09 88 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_diag │ │ │ │ + 5207: 0069395c 4 OBJECT GLOBAL DEFAULT 20 flash_caqrutinc_var1_bsize │ │ │ │ + 5208: 0047a0ed 1604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var5 │ │ │ │ 5209: 0021d859 2684 FUNC GLOBAL DEFAULT 11 sgegs_ │ │ │ │ - 5210: 006937c8 4 OBJECT GLOBAL DEFAULT 20 fla_appiv_cntl_leaf │ │ │ │ + 5210: 006937b8 4 OBJECT GLOBAL DEFAULT 20 fla_appiv_cntl_leaf │ │ │ │ 5211: 000c0b79 3782 FUNC GLOBAL DEFAULT 11 chetf2_ │ │ │ │ - 5212: 0047a74d 1592 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var6 │ │ │ │ - 5213: 0047ad85 1576 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var7 │ │ │ │ - 5214: 0047b625 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var8 │ │ │ │ - 5215: 005be599 632 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau │ │ │ │ - 5216: 0062e0d9 384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opd_var1 │ │ │ │ - 5217: 003c098d 176 FUNC GLOBAL DEFAULT 11 bl1_zsymv │ │ │ │ - 5218: 0047b3ad 632 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var9 │ │ │ │ - 5219: 00692060 4 OBJECT GLOBAL DEFAULT 20 f__lquit │ │ │ │ - 5220: 00424729 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_task │ │ │ │ - 5221: 00436c95 636 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var1 │ │ │ │ - 5222: 00436f11 632 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var2 │ │ │ │ - 5223: 00692180 4 OBJECT GLOBAL DEFAULT 20 f__rp │ │ │ │ - 5224: 00693868 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_cntl_leaf │ │ │ │ - 5225: 00693560 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_cntl_blas │ │ │ │ - 5226: 00693624 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_mm │ │ │ │ - 5227: 003b1e11 88 FUNC GLOBAL DEFAULT 11 t_getc │ │ │ │ - 5228: 003c0e8d 164 FUNC GLOBAL DEFAULT 11 bl1_zsyr │ │ │ │ - 5229: 00693918 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl_leaf │ │ │ │ - 5230: 0069389c 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_bsize_leaf │ │ │ │ - 5231: 00437189 704 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var5 │ │ │ │ - 5232: 003831f1 1404 FUNC GLOBAL DEFAULT 11 ztrsen_ │ │ │ │ - 5233: 00437449 696 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var6 │ │ │ │ - 5234: 003fd515 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_block_size │ │ │ │ - 5235: 003fa9e5 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_width │ │ │ │ - 5236: 00212d75 4260 FUNC GLOBAL DEFAULT 11 sgbbrd_ │ │ │ │ + 5212: 0047a731 1592 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var6 │ │ │ │ + 5213: 0047ad69 1576 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var7 │ │ │ │ + 5214: 0047b609 1600 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var8 │ │ │ │ + 5215: 005be579 632 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau │ │ │ │ + 5216: 0062e149 384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opd_var1 │ │ │ │ + 5217: 003c099d 176 FUNC GLOBAL DEFAULT 11 bl1_zsymv │ │ │ │ + 5218: 0047b391 632 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_blk_var9 │ │ │ │ + 5219: 00692168 4 OBJECT GLOBAL DEFAULT 20 f__lquit │ │ │ │ + 5220: 00424a3d 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ut_task │ │ │ │ + 5221: 00436795 636 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var1 │ │ │ │ + 5222: 00436f19 632 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var2 │ │ │ │ + 5223: 00692188 4 OBJECT GLOBAL DEFAULT 20 f__rp │ │ │ │ + 5224: 00693870 4 OBJECT GLOBAL DEFAULT 20 fla_qr2ut_cntl_leaf │ │ │ │ + 5225: 00693580 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_cntl_blas │ │ │ │ + 5226: 0069362c 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_mm │ │ │ │ + 5227: 003b2b61 88 FUNC GLOBAL DEFAULT 11 t_getc │ │ │ │ + 5228: 003c0e9d 164 FUNC GLOBAL DEFAULT 11 bl1_zsyr │ │ │ │ + 5229: 00693904 4 OBJECT GLOBAL DEFAULT 20 flash_apqudut_cntl_leaf │ │ │ │ + 5230: 00693894 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_bsize_leaf │ │ │ │ + 5231: 00437191 704 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var5 │ │ │ │ + 5232: 003857e1 1404 FUNC GLOBAL DEFAULT 11 ztrsen_ │ │ │ │ + 5233: 004376c5 696 FUNC GLOBAL DEFAULT 11 FLA_Gemv_h_blk_var6 │ │ │ │ + 5234: 003fd84d 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_block_size │ │ │ │ + 5235: 003fa9f1 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_base_width │ │ │ │ + 5236: 002104ed 4260 FUNC GLOBAL DEFAULT 11 sgbbrd_ │ │ │ │ 5237: 00227f29 3468 FUNC GLOBAL DEFAULT 11 sgges_ │ │ │ │ - 5238: 003cd8d1 12 FUNC GLOBAL DEFAULT 11 bl1_is_zero_diag │ │ │ │ - 5239: 002e2eb1 960 FUNC GLOBAL DEFAULT 11 zgeqrt2_ │ │ │ │ - 5240: 003acc21 292 FUNC GLOBAL DEFAULT 11 iparmq_ │ │ │ │ - 5241: 003ce499 202 FUNC GLOBAL DEFAULT 11 bl1_capdiagmv │ │ │ │ - 5242: 00311b11 1464 FUNC GLOBAL DEFAULT 11 zla_gbrcond_x_ │ │ │ │ - 5243: 002dfc91 1368 FUNC GLOBAL DEFAULT 11 zgeqlf_ │ │ │ │ - 5244: 006936d8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op_pb │ │ │ │ - 5245: 006939bc 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_var3_bsize │ │ │ │ - 5246: 00426141 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_ext │ │ │ │ - 5247: 002e4c21 548 FUNC GLOBAL DEFAULT 11 zgetrs_ │ │ │ │ - 5248: 003ae25d 8 FUNC GLOBAL DEFAULT 11 d_exp │ │ │ │ - 5249: 003d810d 132 FUNC GLOBAL DEFAULT 11 FLA_Random_spd_matrix_check │ │ │ │ - 5250: 0052e1d1 608 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_iteracc_v_ops_var1 │ │ │ │ - 5251: 005a94c9 484 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var1 │ │ │ │ - 5252: 003d63b1 316 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_check │ │ │ │ - 5253: 003f79d9 16 FUNC GLOBAL DEFAULT 11 FLA_Check_nonconstant_datatype │ │ │ │ - 5254: 005aa151 552 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var2 │ │ │ │ - 5255: 005aaef1 644 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var3 │ │ │ │ - 5256: 00250b19 2286 FUNC GLOBAL DEFAULT 11 slag2_ │ │ │ │ - 5257: 005ad9c5 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var4 │ │ │ │ - 5258: 005ace05 420 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var5 │ │ │ │ - 5259: 003ab561 1412 FUNC GLOBAL DEFAULT 11 zhetd2_fla │ │ │ │ - 5260: 003f6431 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_ext │ │ │ │ - 5261: 003bf8cd 336 FUNC GLOBAL DEFAULT 11 bl1_cger │ │ │ │ - 5262: 003d1239 320 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsm │ │ │ │ - 5263: 003e3df9 376 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_solve_check │ │ │ │ - 5264: 0054cb29 152 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_create_hier_matrices │ │ │ │ - 5265: 003d23ed 86 FUNC GLOBAL DEFAULT 11 bl1_zsetdiag │ │ │ │ - 5266: 0028eb19 452 FUNC GLOBAL DEFAULT 11 spotrs_ │ │ │ │ - 5267: 004fef21 1088 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var1 │ │ │ │ - 5268: 003c4635 442 FUNC GLOBAL DEFAULT 11 bl1_dsyrk │ │ │ │ - 5269: 004ff361 1128 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var2 │ │ │ │ - 5270: 003e7dad 4 FUNC GLOBAL DEFAULT 11 FLA_Cntl_obj_free │ │ │ │ - 5271: 004fe589 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var3 │ │ │ │ - 5272: 004fed7d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var4 │ │ │ │ - 5273: 003c2db1 4 FUNC GLOBAL DEFAULT 11 bl1_shemm │ │ │ │ - 5274: 003f7169 186 FUNC GLOBAL DEFAULT 11 FLA_Check_hess_indices │ │ │ │ - 5275: 006937dc 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_var1_bsize │ │ │ │ - 5276: 005941ad 1578 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opt_var1 │ │ │ │ - 5277: 003d17d1 336 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsv │ │ │ │ - 5278: 00425dbd 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_U_external │ │ │ │ - 5279: 001da795 1292 FUNC GLOBAL DEFAULT 11 dspgst_ │ │ │ │ - 5280: 00129879 900 FUNC GLOBAL DEFAULT 11 csytrf_ │ │ │ │ - 5281: 0050605d 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var1 │ │ │ │ - 5282: 003cc26d 610 FUNC GLOBAL DEFAULT 11 bl1_zaxmyv2 │ │ │ │ - 5283: 0025d4a5 392 FUNC GLOBAL DEFAULT 11 slaqge_ │ │ │ │ - 5284: 00506489 1132 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var2 │ │ │ │ - 5285: 0019fcd1 2532 FUNC GLOBAL DEFAULT 11 dlantr_ │ │ │ │ - 5286: 003bffc5 46 FUNC GLOBAL DEFAULT 11 bl1_shemv │ │ │ │ - 5287: 0022499d 840 FUNC GLOBAL DEFAULT 11 sgeqrt2_ │ │ │ │ - 5288: 00505015 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var3 │ │ │ │ - 5289: 00505eb9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var4 │ │ │ │ - 5290: 003b86bd 94 FUNC GLOBAL DEFAULT 11 bl1_sdcopyv │ │ │ │ - 5291: 0006b7f1 316 FUNC GLOBAL DEFAULT 11 chegst_ │ │ │ │ - 5292: 006213f9 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var1 │ │ │ │ - 5293: 00621ac1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var2 │ │ │ │ - 5294: 002dea81 4188 FUNC GLOBAL DEFAULT 11 zgelsd_ │ │ │ │ - 5295: 002e3271 1344 FUNC GLOBAL DEFAULT 11 zgeqrt3_ │ │ │ │ - 5296: 00621b49 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var3 │ │ │ │ - 5297: 003dc0dd 408 FUNC GLOBAL DEFAULT 11 FLA_Syr2_check │ │ │ │ - 5298: 003bfa1d 52 FUNC GLOBAL DEFAULT 11 bl1_zgerc_blas │ │ │ │ - 5299: 00693834 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl_in │ │ │ │ - 5300: 00621bd1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var4 │ │ │ │ - 5301: 0069364c 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_var9_bsize │ │ │ │ - 5302: 00621c59 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var5 │ │ │ │ - 5303: 002385e5 1552 FUNC GLOBAL DEFAULT 11 sla_gbrcond_ │ │ │ │ - 5304: 005f1391 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var1 │ │ │ │ - 5305: 0014edb5 6120 FUNC GLOBAL DEFAULT 11 cuncsd2by1_ │ │ │ │ - 5306: 003e5085 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_internal_check │ │ │ │ - 5307: 003d2a9d 194 FUNC GLOBAL DEFAULT 11 bl1_zsetmr │ │ │ │ - 5308: 00621ce1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var6 │ │ │ │ - 5309: 005f45a5 696 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var2 │ │ │ │ + 5238: 003cd989 12 FUNC GLOBAL DEFAULT 11 bl1_is_zero_diag │ │ │ │ + 5239: 002e2e81 960 FUNC GLOBAL DEFAULT 11 zgeqrt2_ │ │ │ │ + 5240: 003acb89 292 FUNC GLOBAL DEFAULT 11 iparmq_ │ │ │ │ + 5241: 003ce361 202 FUNC GLOBAL DEFAULT 11 bl1_capdiagmv │ │ │ │ + 5242: 00312119 1464 FUNC GLOBAL DEFAULT 11 zla_gbrcond_x_ │ │ │ │ + 5243: 002dfaad 1368 FUNC GLOBAL DEFAULT 11 zgeqlf_ │ │ │ │ + 5244: 006936f4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_op_pb │ │ │ │ + 5245: 006939b8 4 OBJECT GLOBAL DEFAULT 20 flash_qrut_var3_bsize │ │ │ │ + 5246: 00426149 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_blk_ext │ │ │ │ + 5247: 002e4bf9 548 FUNC GLOBAL DEFAULT 11 zgetrs_ │ │ │ │ + 5248: 003ae2b5 8 FUNC GLOBAL DEFAULT 11 d_exp │ │ │ │ + 5249: 003d8115 132 FUNC GLOBAL DEFAULT 11 FLA_Random_spd_matrix_check │ │ │ │ + 5250: 0052f9a1 608 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_iteracc_v_ops_var1 │ │ │ │ + 5251: 005a94a9 484 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var1 │ │ │ │ + 5252: 003d63b9 316 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_check │ │ │ │ + 5253: 003f8aa9 16 FUNC GLOBAL DEFAULT 11 FLA_Check_nonconstant_datatype │ │ │ │ + 5254: 005aa131 552 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var2 │ │ │ │ + 5255: 005aaed1 644 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var3 │ │ │ │ + 5256: 0024ddbd 2286 FUNC GLOBAL DEFAULT 11 slag2_ │ │ │ │ + 5257: 005acde5 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var4 │ │ │ │ + 5258: 005ae4f1 420 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_ops_var5 │ │ │ │ + 5259: 003abaf9 1412 FUNC GLOBAL DEFAULT 11 zhetd2_fla │ │ │ │ + 5260: 003f6439 192 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_constant_ext │ │ │ │ + 5261: 003bfa4d 336 FUNC GLOBAL DEFAULT 11 bl1_cger │ │ │ │ + 5262: 003d1241 320 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsm │ │ │ │ + 5263: 003e3e01 376 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_solve_check │ │ │ │ + 5264: 0054c9c1 152 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT_create_hier_matrices │ │ │ │ + 5265: 003d23f5 86 FUNC GLOBAL DEFAULT 11 bl1_zsetdiag │ │ │ │ + 5266: 0028eaf9 452 FUNC GLOBAL DEFAULT 11 spotrs_ │ │ │ │ + 5267: 004fed61 1088 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var1 │ │ │ │ + 5268: 003c4645 442 FUNC GLOBAL DEFAULT 11 bl1_dsyrk │ │ │ │ + 5269: 004ff1a1 1128 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var2 │ │ │ │ + 5270: 003e7aed 4 FUNC GLOBAL DEFAULT 11 FLA_Cntl_obj_free │ │ │ │ + 5271: 004ff609 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var3 │ │ │ │ + 5272: 004febbd 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_blk_var4 │ │ │ │ + 5273: 003c37f1 4 FUNC GLOBAL DEFAULT 11 bl1_shemm │ │ │ │ + 5274: 003f8239 186 FUNC GLOBAL DEFAULT 11 FLA_Check_hess_indices │ │ │ │ + 5275: 006937e4 4 OBJECT GLOBAL DEFAULT 20 fla_caqr2ut_var1_bsize │ │ │ │ + 5276: 00591d01 1578 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opt_var1 │ │ │ │ + 5277: 003d1599 336 FUNC GLOBAL DEFAULT 11 bl1_zmaxabsv │ │ │ │ + 5278: 00425e55 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_form_U_external │ │ │ │ + 5279: 001da79d 1292 FUNC GLOBAL DEFAULT 11 dspgst_ │ │ │ │ + 5280: 00129871 900 FUNC GLOBAL DEFAULT 11 csytrf_ │ │ │ │ + 5281: 00506041 1068 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var1 │ │ │ │ + 5282: 003cc27d 610 FUNC GLOBAL DEFAULT 11 bl1_zaxmyv2 │ │ │ │ + 5283: 0025caed 392 FUNC GLOBAL DEFAULT 11 slaqge_ │ │ │ │ + 5284: 0050646d 1132 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var2 │ │ │ │ + 5285: 0019f8e1 2532 FUNC GLOBAL DEFAULT 11 dlantr_ │ │ │ │ + 5286: 003bea65 46 FUNC GLOBAL DEFAULT 11 bl1_shemv │ │ │ │ + 5287: 00223169 840 FUNC GLOBAL DEFAULT 11 sgeqrt2_ │ │ │ │ + 5288: 00504ff9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var3 │ │ │ │ + 5289: 0050519d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_blk_var4 │ │ │ │ + 5290: 003b86cd 94 FUNC GLOBAL DEFAULT 11 bl1_sdcopyv │ │ │ │ + 5291: 0006ac71 316 FUNC GLOBAL DEFAULT 11 chegst_ │ │ │ │ + 5292: 006214f1 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var1 │ │ │ │ + 5293: 00621b31 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var2 │ │ │ │ + 5294: 002de019 4188 FUNC GLOBAL DEFAULT 11 zgelsd_ │ │ │ │ + 5295: 002e3449 1344 FUNC GLOBAL DEFAULT 11 zgeqrt3_ │ │ │ │ + 5296: 00621aa9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var3 │ │ │ │ + 5297: 003dc241 408 FUNC GLOBAL DEFAULT 11 FLA_Syr2_check │ │ │ │ + 5298: 003bfb9d 52 FUNC GLOBAL DEFAULT 11 bl1_zgerc_blas │ │ │ │ + 5299: 0069383c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_nopiv_cntl_in │ │ │ │ + 5300: 00621bb9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var4 │ │ │ │ + 5301: 0069366c 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_var9_bsize │ │ │ │ + 5302: 00621c41 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var5 │ │ │ │ + 5303: 00233b8d 1552 FUNC GLOBAL DEFAULT 11 sla_gbrcond_ │ │ │ │ + 5304: 005f1379 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var1 │ │ │ │ + 5305: 0014edad 6120 FUNC GLOBAL DEFAULT 11 cuncsd2by1_ │ │ │ │ + 5306: 003e508d 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_internal_check │ │ │ │ + 5307: 003d2925 194 FUNC GLOBAL DEFAULT 11 bl1_zsetmr │ │ │ │ + 5308: 00621cc9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var6 │ │ │ │ + 5309: 005f3c4d 696 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var2 │ │ │ │ 5310: 00217321 796 FUNC GLOBAL DEFAULT 11 sgecon_ │ │ │ │ - 5311: 00621d69 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var7 │ │ │ │ - 5312: 00424c01 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_task │ │ │ │ - 5313: 00621df1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var8 │ │ │ │ - 5314: 005f365d 648 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var3 │ │ │ │ - 5315: 00621e79 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var9 │ │ │ │ - 5316: 005f2a6d 436 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var4 │ │ │ │ - 5317: 00693a00 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_var2_bsize │ │ │ │ - 5318: 00405b11 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_f_opd │ │ │ │ - 5319: 001582e9 2684 FUNC GLOBAL DEFAULT 11 dgbsvx_ │ │ │ │ - 5320: 003d918d 168 FUNC GLOBAL DEFAULT 11 FLA_Axpy_internal_check │ │ │ │ - 5321: 003d0f59 208 FUNC GLOBAL DEFAULT 11 bl1_smaxabsm │ │ │ │ - 5322: 004404ed 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var1 │ │ │ │ - 5323: 00440769 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var2 │ │ │ │ - 5324: 003d22fd 76 FUNC GLOBAL DEFAULT 11 bl1_ssetdiag │ │ │ │ - 5325: 004409e5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var3 │ │ │ │ - 5326: 0007607d 220 FUNC GLOBAL DEFAULT 11 zpotrf_ │ │ │ │ - 5327: 00690aa8 4 OBJECT GLOBAL DEFAULT 20 f__doned │ │ │ │ - 5328: 003f2141 356 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_conf_to │ │ │ │ - 5329: 00440c91 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var4 │ │ │ │ - 5330: 002001b9 808 FUNC GLOBAL DEFAULT 11 dtrcon_ │ │ │ │ - 5331: 00440f35 732 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var5 │ │ │ │ - 5332: 00429a55 564 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var1 │ │ │ │ - 5333: 00441211 740 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var6 │ │ │ │ - 5334: 00429c89 572 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var2 │ │ │ │ - 5335: 0042a20d 596 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var3 │ │ │ │ - 5336: 003d15b9 98 FUNC GLOBAL DEFAULT 11 bl1_smaxabsv │ │ │ │ - 5337: 005763ed 226 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_real_diagonals │ │ │ │ - 5338: 0042a461 596 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var4 │ │ │ │ + 5311: 00621dd9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var7 │ │ │ │ + 5312: 00424c09 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llt_task │ │ │ │ + 5313: 00621d51 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var8 │ │ │ │ + 5314: 005f2d05 648 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var3 │ │ │ │ + 5315: 00621e61 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var9 │ │ │ │ + 5316: 005f2115 436 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_ops_var4 │ │ │ │ + 5317: 00693a08 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_var2_bsize │ │ │ │ + 5318: 004059f5 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_f_opd │ │ │ │ + 5319: 001573d9 2684 FUNC GLOBAL DEFAULT 11 dgbsvx_ │ │ │ │ + 5320: 003d92c1 168 FUNC GLOBAL DEFAULT 11 FLA_Axpy_internal_check │ │ │ │ + 5321: 003d0f61 208 FUNC GLOBAL DEFAULT 11 bl1_smaxabsm │ │ │ │ + 5322: 00440261 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var1 │ │ │ │ + 5323: 00440a1d 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var2 │ │ │ │ + 5324: 003d2305 76 FUNC GLOBAL DEFAULT 11 bl1_ssetdiag │ │ │ │ + 5325: 004404dd 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var3 │ │ │ │ + 5326: 000761d1 220 FUNC GLOBAL DEFAULT 11 zpotrf_ │ │ │ │ + 5327: 00690ab0 4 OBJECT GLOBAL DEFAULT 20 f__doned │ │ │ │ + 5328: 003f2149 356 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_conf_to │ │ │ │ + 5329: 00440c99 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var4 │ │ │ │ + 5330: 002001bd 808 FUNC GLOBAL DEFAULT 11 dtrcon_ │ │ │ │ + 5331: 004411dd 732 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var5 │ │ │ │ + 5332: 00429a5d 564 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var1 │ │ │ │ + 5333: 004414b9 740 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_blk_var6 │ │ │ │ + 5334: 00429c91 572 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var2 │ │ │ │ + 5335: 0042a215 596 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var3 │ │ │ │ + 5336: 003d1381 98 FUNC GLOBAL DEFAULT 11 bl1_smaxabsv │ │ │ │ + 5337: 00576f31 226 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_real_diagonals │ │ │ │ + 5338: 0042a6b1 596 FUNC GLOBAL DEFAULT 11 FLA_Axpy_blk_var4 │ │ │ │ 5339: 00085e35 160 FUNC GLOBAL DEFAULT 11 zgebd2_check │ │ │ │ - 5340: 003aeaad 336 FUNC GLOBAL DEFAULT 11 s_copy │ │ │ │ - 5341: 004119fd 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opc │ │ │ │ - 5342: 005d8679 632 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau │ │ │ │ - 5343: 00411769 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opd │ │ │ │ - 5344: 00405a99 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_f_ops │ │ │ │ + 5340: 003aeb89 336 FUNC GLOBAL DEFAULT 11 s_copy │ │ │ │ + 5341: 00411b99 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opc │ │ │ │ + 5342: 005d85c9 632 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau │ │ │ │ + 5343: 00411905 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opd │ │ │ │ + 5344: 0040597d 60 FUNC GLOBAL DEFAULT 11 FLA_Sort_f_ops │ │ │ │ 5345: 0008b9b5 1452 FUNC GLOBAL DEFAULT 11 cgbequb_ │ │ │ │ - 5346: 00259901 784 FUNC GLOBAL DEFAULT 11 slanst_ │ │ │ │ - 5347: 00531c31 568 FUNC GLOBAL DEFAULT 11 FLA_Chol_solve │ │ │ │ - 5348: 003df16d 736 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_check │ │ │ │ - 5349: 00693628 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_op │ │ │ │ + 5346: 002595d9 784 FUNC GLOBAL DEFAULT 11 slanst_ │ │ │ │ + 5347: 00531c11 568 FUNC GLOBAL DEFAULT 11 FLA_Chol_solve │ │ │ │ + 5348: 003df175 736 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_check │ │ │ │ + 5349: 00693630 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_op │ │ │ │ 5350: 00224ce5 1244 FUNC GLOBAL DEFAULT 11 sgeqrt3_ │ │ │ │ - 5351: 00523411 1744 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var1 │ │ │ │ - 5352: 005356d1 292 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var1 │ │ │ │ - 5353: 0053688d 344 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var2 │ │ │ │ - 5354: 00522d95 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var2 │ │ │ │ - 5355: 003aed0d 124 FUNC GLOBAL DEFAULT 11 f__icvt │ │ │ │ - 5356: 001e5fc5 1056 FUNC GLOBAL DEFAULT 11 dsyevd_ │ │ │ │ - 5357: 00536265 244 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var3 │ │ │ │ - 5358: 0052273d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var3 │ │ │ │ - 5359: 0025287d 1284 FUNC GLOBAL DEFAULT 11 slahrd_ │ │ │ │ - 5360: 005228c5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var4 │ │ │ │ - 5361: 004f0a2d 1028 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var1 │ │ │ │ - 5362: 004f0e31 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var2 │ │ │ │ - 5363: 00574ec1 1140 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U_ext │ │ │ │ - 5364: 0033b7fd 1264 FUNC GLOBAL DEFAULT 11 zlarfgp_ │ │ │ │ - 5365: 004f1291 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var3 │ │ │ │ - 5366: 001130d1 2652 FUNC GLOBAL DEFAULT 11 cpbtrf_ │ │ │ │ - 5367: 004f1449 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var4 │ │ │ │ - 5368: 0056d22d 884 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var1 │ │ │ │ - 5369: 00311989 392 FUNC GLOBAL DEFAULT 11 zla_gbrpvgrw_ │ │ │ │ - 5370: 0056d90d 1040 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var2 │ │ │ │ - 5371: 0056d5a1 876 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var3 │ │ │ │ - 5372: 004114c1 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_ops │ │ │ │ - 5373: 0052db31 728 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh │ │ │ │ - 5374: 0017bda9 2404 FUNC GLOBAL DEFAULT 11 dla_gbamv_ │ │ │ │ - 5375: 00223169 5804 FUNC GLOBAL DEFAULT 11 sgelss_ │ │ │ │ - 5376: 003f761d 14 FUNC GLOBAL DEFAULT 11 FLA_Check_read_result │ │ │ │ - 5377: 003b95b1 38 FUNC GLOBAL DEFAULT 11 bl1_cswap │ │ │ │ - 5378: 003eb869 56 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_cntl_finalize │ │ │ │ - 5379: 006935ec 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_var9_bsize │ │ │ │ - 5380: 003e4e75 228 FUNC GLOBAL DEFAULT 11 FLA_QR_check │ │ │ │ - 5381: 004f7e89 1076 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var1 │ │ │ │ - 5382: 006936a4 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_bp │ │ │ │ - 5383: 0007d0f5 200 FUNC GLOBAL DEFAULT 11 dlauum_check │ │ │ │ - 5384: 004f82bd 1104 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var2 │ │ │ │ - 5385: 0053e87d 332 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_solve │ │ │ │ - 5386: 00411c91 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opz │ │ │ │ - 5387: 0043b585 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_blk_var1 │ │ │ │ - 5388: 004f7b15 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var3 │ │ │ │ - 5389: 004f7ccd 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var4 │ │ │ │ - 5390: 0043b975 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_blk_var2 │ │ │ │ - 5391: 0047bec5 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var1 │ │ │ │ - 5392: 00316411 1432 FUNC GLOBAL DEFAULT 11 zla_gercond_x_ │ │ │ │ - 5393: 0047c451 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var2 │ │ │ │ - 5394: 0022f939 756 FUNC GLOBAL DEFAULT 11 sgtsvx_ │ │ │ │ - 5395: 0047c9e5 1448 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var3 │ │ │ │ - 5396: 0047cf8d 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var4 │ │ │ │ - 5397: 0062e471 536 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opz_var1 │ │ │ │ - 5398: 003cbb45 348 FUNC GLOBAL DEFAULT 11 bl1_zdotaxpy │ │ │ │ - 5399: 0054b44d 878 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opt_var1 │ │ │ │ - 5400: 0047d50d 1448 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var5 │ │ │ │ - 5401: 0055f3e1 550 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_opt_var1 │ │ │ │ - 5402: 0047dab5 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var6 │ │ │ │ + 5351: 00522a31 1744 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var1 │ │ │ │ + 5352: 00535a51 292 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var1 │ │ │ │ + 5353: 00536585 344 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var2 │ │ │ │ + 5354: 00523101 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var2 │ │ │ │ + 5355: 003aee49 124 FUNC GLOBAL DEFAULT 11 f__icvt │ │ │ │ + 5356: 001e5fcd 1056 FUNC GLOBAL DEFAULT 11 dsyevd_ │ │ │ │ + 5357: 00535f5d 244 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_opz_var3 │ │ │ │ + 5358: 005228a9 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var3 │ │ │ │ + 5359: 00252fd1 1284 FUNC GLOBAL DEFAULT 11 slahrd_ │ │ │ │ + 5360: 00522721 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_unb_var4 │ │ │ │ + 5361: 004f0d85 1028 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var1 │ │ │ │ + 5362: 004f1321 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var2 │ │ │ │ + 5363: 00574ea1 1140 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U_ext │ │ │ │ + 5364: 0033b7e5 1264 FUNC GLOBAL DEFAULT 11 zlarfgp_ │ │ │ │ + 5365: 004f0a11 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var3 │ │ │ │ + 5366: 00112fb1 2652 FUNC GLOBAL DEFAULT 11 cpbtrf_ │ │ │ │ + 5367: 004f0bc9 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_blk_var4 │ │ │ │ + 5368: 0056d215 884 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var1 │ │ │ │ + 5369: 00311969 392 FUNC GLOBAL DEFAULT 11 zla_gbrpvgrw_ │ │ │ │ + 5370: 0056d589 1040 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var2 │ │ │ │ + 5371: 0056d999 876 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_blk_var3 │ │ │ │ + 5372: 0041165d 326 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_ops │ │ │ │ + 5373: 0052d615 728 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh │ │ │ │ + 5374: 00177531 2404 FUNC GLOBAL DEFAULT 11 dla_gbamv_ │ │ │ │ + 5375: 00223639 5804 FUNC GLOBAL DEFAULT 11 sgelss_ │ │ │ │ + 5376: 003f86ed 14 FUNC GLOBAL DEFAULT 11 FLA_Check_read_result │ │ │ │ + 5377: 003b9351 38 FUNC GLOBAL DEFAULT 11 bl1_cswap │ │ │ │ + 5378: 003eb871 56 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_cntl_finalize │ │ │ │ + 5379: 006935f4 4 OBJECT GLOBAL DEFAULT 20 fla_hemm_var9_bsize │ │ │ │ + 5380: 003e4e7d 228 FUNC GLOBAL DEFAULT 11 FLA_QR_check │ │ │ │ + 5381: 004f72d5 1076 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var1 │ │ │ │ + 5382: 006936ac 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_bp │ │ │ │ + 5383: 0007e089 200 FUNC GLOBAL DEFAULT 11 dlauum_check │ │ │ │ + 5384: 004f7f2d 1104 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var2 │ │ │ │ + 5385: 0053e4e9 332 FUNC GLOBAL DEFAULT 11 FLASH_LU_nopiv_solve │ │ │ │ + 5386: 00411e2d 330 FUNC GLOBAL DEFAULT 11 FLA_Sort_bsvd_ext_b_opz │ │ │ │ + 5387: 0043b58d 1008 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_blk_var1 │ │ │ │ + 5388: 004f837d 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var3 │ │ │ │ + 5389: 004f8535 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_blk_var4 │ │ │ │ + 5390: 0043b97d 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_un_blk_var2 │ │ │ │ + 5391: 0047bc49 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var1 │ │ │ │ + 5392: 003163f1 1432 FUNC GLOBAL DEFAULT 11 zla_gercond_x_ │ │ │ │ + 5393: 0047c435 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var2 │ │ │ │ + 5394: 0022e479 756 FUNC GLOBAL DEFAULT 11 sgtsvx_ │ │ │ │ + 5395: 0047c9c9 1448 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var3 │ │ │ │ + 5396: 0047cf71 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var4 │ │ │ │ + 5397: 0062e4e1 536 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_opz_var1 │ │ │ │ + 5398: 003cb71d 348 FUNC GLOBAL DEFAULT 11 bl1_zdotaxpy │ │ │ │ + 5399: 0054a7ad 878 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opt_var1 │ │ │ │ + 5400: 0047d4f1 1448 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var5 │ │ │ │ + 5401: 0055f3c9 550 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_v_opt_var1 │ │ │ │ + 5402: 0047da99 1428 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var6 │ │ │ │ 5403: 000d3145 2306 FUNC GLOBAL DEFAULT 11 cla_geamv_ │ │ │ │ - 5404: 003c9589 168 FUNC GLOBAL DEFAULT 11 bl1_csyr2k_blas │ │ │ │ - 5405: 0047e049 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var7 │ │ │ │ - 5406: 00403c55 292 FUNC GLOBAL DEFAULT 11 FLA_Random_unitary_matrix │ │ │ │ - 5407: 00220641 4008 FUNC GLOBAL DEFAULT 11 sgegv_ │ │ │ │ - 5408: 0041d7cd 1156 FUNC GLOBAL DEFAULT 11 FLA_Syr2_external │ │ │ │ - 5409: 005dbe15 376 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opd_var1 │ │ │ │ - 5410: 003f1a09 1076 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hierarchy │ │ │ │ - 5411: 0047e991 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var8 │ │ │ │ - 5412: 0047e735 604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var9 │ │ │ │ - 5413: 003c175d 172 FUNC GLOBAL DEFAULT 11 bl1_zsyr2 │ │ │ │ - 5414: 0044f9b5 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var1 │ │ │ │ - 5415: 0044fc61 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var2 │ │ │ │ - 5416: 00149b09 6308 FUNC GLOBAL DEFAULT 11 cunbdb_ │ │ │ │ - 5417: 0044ff0d 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var3 │ │ │ │ - 5418: 0052ed99 898 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opc_var1 │ │ │ │ + 5404: 003c7b21 168 FUNC GLOBAL DEFAULT 11 bl1_csyr2k_blas │ │ │ │ + 5405: 0047e02d 1420 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var7 │ │ │ │ + 5406: 00403c61 292 FUNC GLOBAL DEFAULT 11 FLA_Random_unitary_matrix │ │ │ │ + 5407: 00221a75 4008 FUNC GLOBAL DEFAULT 11 sgegv_ │ │ │ │ + 5408: 0041dfa5 1156 FUNC GLOBAL DEFAULT 11 FLA_Syr2_external │ │ │ │ + 5409: 005d99c5 376 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opd_var1 │ │ │ │ + 5410: 003f1a11 1076 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hierarchy │ │ │ │ + 5411: 0047e815 1408 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var8 │ │ │ │ + 5412: 0047e5b9 604 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var9 │ │ │ │ + 5413: 003c1aad 172 FUNC GLOBAL DEFAULT 11 bl1_zsyr2 │ │ │ │ + 5414: 0044f9bd 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var1 │ │ │ │ + 5415: 0044fc69 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var2 │ │ │ │ + 5416: 00149b01 6308 FUNC GLOBAL DEFAULT 11 cunbdb_ │ │ │ │ + 5417: 0044ff15 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var3 │ │ │ │ + 5418: 0052e899 898 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext_opc_var1 │ │ │ │ 5419: 0017c711 216 FUNC GLOBAL DEFAULT 11 dla_gerpvgrw_ │ │ │ │ - 5420: 003db1b9 384 FUNC GLOBAL DEFAULT 11 FLA_Ger_check │ │ │ │ - 5421: 004501a9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var4 │ │ │ │ - 5422: 002ee829 1244 FUNC GLOBAL DEFAULT 11 zhbevd_ │ │ │ │ - 5423: 003eff9d 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_min_dim │ │ │ │ - 5424: 003d5599 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_gt_check │ │ │ │ - 5425: 00450449 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var5 │ │ │ │ - 5426: 004506b1 620 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var6 │ │ │ │ - 5427: 0033c7f9 1584 FUNC GLOBAL DEFAULT 11 zlargv_ │ │ │ │ - 5428: 003e9085 144 FUNC GLOBAL DEFAULT 11 FLASH_Copyt_cntl_init │ │ │ │ - 5429: 002928d5 788 FUNC GLOBAL DEFAULT 11 ssbev_ │ │ │ │ - 5430: 003b8c2d 34 FUNC GLOBAL DEFAULT 11 bl1_dscal │ │ │ │ - 5431: 0028bacd 1840 FUNC GLOBAL DEFAULT 11 spftrf_ │ │ │ │ + 5420: 003db1c1 384 FUNC GLOBAL DEFAULT 11 FLA_Ger_check │ │ │ │ + 5421: 004501b1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var4 │ │ │ │ + 5422: 002ee801 1244 FUNC GLOBAL DEFAULT 11 zhbevd_ │ │ │ │ + 5423: 003effa5 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_min_dim │ │ │ │ + 5424: 003d54f9 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_gt_check │ │ │ │ + 5425: 004506bd 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var5 │ │ │ │ + 5426: 00450451 620 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn_unb_var6 │ │ │ │ + 5427: 0033bcd9 1584 FUNC GLOBAL DEFAULT 11 zlargv_ │ │ │ │ + 5428: 003e908d 144 FUNC GLOBAL DEFAULT 11 FLASH_Copyt_cntl_init │ │ │ │ + 5429: 002939a9 788 FUNC GLOBAL DEFAULT 11 ssbev_ │ │ │ │ + 5430: 003b924d 34 FUNC GLOBAL DEFAULT 11 bl1_dscal │ │ │ │ + 5431: 0028cacd 1840 FUNC GLOBAL DEFAULT 11 spftrf_ │ │ │ │ 5432: 0019dad1 1372 FUNC GLOBAL DEFAULT 11 dlanv2_ │ │ │ │ - 5433: 003d7f41 232 FUNC GLOBAL DEFAULT 11 FLA_Pow_check │ │ │ │ - 5434: 0041f0cd 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_task │ │ │ │ - 5435: 00419e35 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_task │ │ │ │ - 5436: 00264061 716 FUNC GLOBAL DEFAULT 11 slarfgp_ │ │ │ │ - 5437: 003f68e1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_direct │ │ │ │ - 5438: 002e7c69 1372 FUNC GLOBAL DEFAULT 11 zggglm_ │ │ │ │ - 5439: 00599339 876 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_internal │ │ │ │ - 5440: 003a827d 1348 FUNC GLOBAL DEFAULT 11 chetd2_fla │ │ │ │ - 5441: 003fd49d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_work_stealing │ │ │ │ - 5442: 00228cb5 3104 FUNC GLOBAL DEFAULT 11 sggev_ │ │ │ │ - 5443: 004280fd 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_task │ │ │ │ - 5444: 00419985 98 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_task │ │ │ │ - 5445: 001d38c9 1904 FUNC GLOBAL DEFAULT 11 dporfs_ │ │ │ │ - 5446: 00634bf5 242 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var1 │ │ │ │ - 5447: 0054077d 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var1 │ │ │ │ - 5448: 0054ee75 570 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opt_var1 │ │ │ │ - 5449: 00540fd9 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var2 │ │ │ │ - 5450: 00635455 684 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var2 │ │ │ │ - 5451: 0054fe79 618 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opt_var2 │ │ │ │ + 5433: 003d7f49 232 FUNC GLOBAL DEFAULT 11 FLA_Pow_check │ │ │ │ + 5434: 0041f0d5 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_task │ │ │ │ + 5435: 00419e3d 80 FUNC GLOBAL DEFAULT 11 FLA_Scalr_task │ │ │ │ + 5436: 002622b1 716 FUNC GLOBAL DEFAULT 11 slarfgp_ │ │ │ │ + 5437: 003f79b1 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_direct │ │ │ │ + 5438: 002e7c41 1372 FUNC GLOBAL DEFAULT 11 zggglm_ │ │ │ │ + 5439: 00599319 876 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_internal │ │ │ │ + 5440: 003a7b7d 1348 FUNC GLOBAL DEFAULT 11 chetd2_fla │ │ │ │ + 5441: 003fd7d5 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_work_stealing │ │ │ │ + 5442: 00229b69 3104 FUNC GLOBAL DEFAULT 11 sggev_ │ │ │ │ + 5443: 00428699 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfr_task │ │ │ │ + 5444: 00419941 98 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_task │ │ │ │ + 5445: 001d38d1 1904 FUNC GLOBAL DEFAULT 11 dporfs_ │ │ │ │ + 5446: 00634bdd 242 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var1 │ │ │ │ + 5447: 0054075d 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var1 │ │ │ │ + 5448: 0054ea11 570 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opt_var1 │ │ │ │ + 5449: 005428ed 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var2 │ │ │ │ + 5450: 0063543d 684 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var2 │ │ │ │ + 5451: 0054fb49 618 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opt_var2 │ │ │ │ 5452: 00067b21 268 FUNC GLOBAL DEFAULT 11 dgesdd_ │ │ │ │ - 5453: 00645c51 4358 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var3 │ │ │ │ - 5454: 00541735 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var3 │ │ │ │ - 5455: 00543069 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var4 │ │ │ │ - 5456: 00542bcd 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var5 │ │ │ │ - 5457: 003d6e39 348 FUNC GLOBAL DEFAULT 11 FLA_Givens1_check │ │ │ │ - 5458: 0041dc51 760 FUNC GLOBAL DEFAULT 11 FLA_Trmv_external │ │ │ │ - 5459: 0063e315 2052 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var6 │ │ │ │ - 5460: 001a14a1 324 FUNC GLOBAL DEFAULT 11 dlaqsp_ │ │ │ │ - 5461: 0063bcc5 1944 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var9 │ │ │ │ - 5462: 003cb7a9 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv2bdotaxpy │ │ │ │ - 5463: 000a1ac9 236 FUNC GLOBAL DEFAULT 11 cgesv_ │ │ │ │ - 5464: 0069365c 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_ip │ │ │ │ - 5465: 003e40d5 216 FUNC GLOBAL DEFAULT 11 FLA_Lyap_internal_check │ │ │ │ - 5466: 004cb13d 636 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var10 │ │ │ │ - 5467: 003a6b8d 1780 FUNC GLOBAL DEFAULT 11 sormqr_fla │ │ │ │ - 5468: 0007a385 260 FUNC GLOBAL DEFAULT 11 ctrti2_check │ │ │ │ - 5469: 00288a31 1596 FUNC GLOBAL DEFAULT 11 sormrq_ │ │ │ │ - 5470: 003bba35 318 FUNC GLOBAL DEFAULT 11 bl1_cswapmt │ │ │ │ - 5471: 002395e5 212 FUNC GLOBAL DEFAULT 11 sla_gerpvgrw_ │ │ │ │ - 5472: 0006af95 4 FUNC GLOBAL DEFAULT 11 fla_init_ │ │ │ │ - 5473: 003b8831 120 FUNC GLOBAL DEFAULT 11 bl1_szcopyv │ │ │ │ - 5474: 00506da9 1780 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var1 │ │ │ │ - 5475: 00507641 1704 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var2 │ │ │ │ - 5476: 0012a119 2840 FUNC GLOBAL DEFAULT 11 csytri_ │ │ │ │ - 5477: 005068f5 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var3 │ │ │ │ - 5478: 00391c19 892 FUNC GLOBAL DEFAULT 11 zungr2_ │ │ │ │ - 5479: 00653249 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opc_var1 │ │ │ │ - 5480: 0030a915 988 FUNC GLOBAL DEFAULT 11 zhpgvd_ │ │ │ │ - 5481: 00506a7d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var4 │ │ │ │ - 5482: 003bfbd5 42 FUNC GLOBAL DEFAULT 11 bl1_sher2 │ │ │ │ - 5483: 003f5f51 122 FUNC GLOBAL DEFAULT 11 FLA_compute_num_elem │ │ │ │ - 5484: 0007d1bd 192 FUNC GLOBAL DEFAULT 11 dorg2r_check │ │ │ │ - 5485: 003ed561 116 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_cntl_init │ │ │ │ - 5486: 00657a9d 268 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_create_workspace │ │ │ │ - 5487: 003f5ea9 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_storev │ │ │ │ - 5488: 003ae2a9 56 FUNC GLOBAL DEFAULT 11 z_exp │ │ │ │ - 5489: 003ae395 72 FUNC GLOBAL DEFAULT 11 i_dnnt │ │ │ │ - 5490: 002bbd11 348 FUNC GLOBAL DEFAULT 11 stpttr_ │ │ │ │ - 5491: 006559f9 1664 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_internal │ │ │ │ - 5492: 0006af9d 30 FUNC GLOBAL DEFAULT 11 fla_initialized_ │ │ │ │ - 5493: 006674c1 1912 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var1 │ │ │ │ - 5494: 006937c0 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_cntl │ │ │ │ - 5495: 00667c39 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var2 │ │ │ │ - 5496: 003ec2e1 116 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_cntl_init │ │ │ │ - 5497: 00441795 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var1 │ │ │ │ - 5498: 003b860d 88 FUNC GLOBAL DEFAULT 11 bl1_ccopyv │ │ │ │ - 5499: 0066899d 2144 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var3 │ │ │ │ - 5500: 004414f5 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var2 │ │ │ │ - 5501: 00441a35 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var3 │ │ │ │ + 5453: 00649095 4358 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var3 │ │ │ │ + 5454: 005420d1 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var3 │ │ │ │ + 5455: 00543049 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var4 │ │ │ │ + 5456: 00541c35 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_ops_var5 │ │ │ │ + 5457: 003d705d 348 FUNC GLOBAL DEFAULT 11 FLA_Givens1_check │ │ │ │ + 5458: 0041d9b5 760 FUNC GLOBAL DEFAULT 11 FLA_Trmv_external │ │ │ │ + 5459: 0063e2fd 2052 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var6 │ │ │ │ + 5460: 001a1499 324 FUNC GLOBAL DEFAULT 11 dlaqsp_ │ │ │ │ + 5461: 0063bcad 1944 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asd_var9 │ │ │ │ + 5462: 003cba89 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv2bdotaxpy │ │ │ │ + 5463: 000a1cc1 236 FUNC GLOBAL DEFAULT 11 cgesv_ │ │ │ │ + 5464: 0069367c 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_ip │ │ │ │ + 5465: 003e3f79 216 FUNC GLOBAL DEFAULT 11 FLA_Lyap_internal_check │ │ │ │ + 5466: 004cb121 636 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln_unb_var10 │ │ │ │ + 5467: 003a6f79 1780 FUNC GLOBAL DEFAULT 11 sormqr_fla │ │ │ │ + 5468: 0007a611 260 FUNC GLOBAL DEFAULT 11 ctrti2_check │ │ │ │ + 5469: 00287d71 1596 FUNC GLOBAL DEFAULT 11 sormrq_ │ │ │ │ + 5470: 003bb445 318 FUNC GLOBAL DEFAULT 11 bl1_cswapmt │ │ │ │ + 5471: 00239ae5 212 FUNC GLOBAL DEFAULT 11 sla_gerpvgrw_ │ │ │ │ + 5472: 0006a415 4 FUNC GLOBAL DEFAULT 11 fla_init_ │ │ │ │ + 5473: 003b8841 120 FUNC GLOBAL DEFAULT 11 bl1_szcopyv │ │ │ │ + 5474: 00506d8d 1780 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var1 │ │ │ │ + 5475: 00507481 1704 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var2 │ │ │ │ + 5476: 0012a111 2840 FUNC GLOBAL DEFAULT 11 csytri_ │ │ │ │ + 5477: 005068d9 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var3 │ │ │ │ + 5478: 00392499 892 FUNC GLOBAL DEFAULT 11 zungr2_ │ │ │ │ + 5479: 00652c6d 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_opc_var1 │ │ │ │ + 5480: 0030a311 988 FUNC GLOBAL DEFAULT 11 zhpgvd_ │ │ │ │ + 5481: 00506a61 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_ruc_unb_var4 │ │ │ │ + 5482: 003c0095 42 FUNC GLOBAL DEFAULT 11 bl1_sher2 │ │ │ │ + 5483: 003f5f59 122 FUNC GLOBAL DEFAULT 11 FLA_compute_num_elem │ │ │ │ + 5484: 0007dfc9 192 FUNC GLOBAL DEFAULT 11 dorg2r_check │ │ │ │ + 5485: 003ed4ad 116 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_cntl_init │ │ │ │ + 5486: 006581c5 268 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_create_workspace │ │ │ │ + 5487: 003f5eb1 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_storev │ │ │ │ + 5488: 003ae301 56 FUNC GLOBAL DEFAULT 11 z_exp │ │ │ │ + 5489: 003ae3a1 72 FUNC GLOBAL DEFAULT 11 i_dnnt │ │ │ │ + 5490: 002ba4e9 348 FUNC GLOBAL DEFAULT 11 stpttr_ │ │ │ │ + 5491: 006557b5 1664 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_internal │ │ │ │ + 5492: 0006a41d 30 FUNC GLOBAL DEFAULT 11 fla_initialized_ │ │ │ │ + 5493: 00667f85 1912 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var1 │ │ │ │ + 5494: 006937cc 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_cntl │ │ │ │ + 5495: 006674a9 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var2 │ │ │ │ + 5496: 003ec1c9 116 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_cntl_init │ │ │ │ + 5497: 00440f3d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var1 │ │ │ │ + 5498: 003b861d 88 FUNC GLOBAL DEFAULT 11 bl1_ccopyv │ │ │ │ + 5499: 006686fd 2144 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnbr_blk_var3 │ │ │ │ + 5500: 0044179d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var2 │ │ │ │ + 5501: 00441f55 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var3 │ │ │ │ 5502: 00073381 720 FUNC GLOBAL DEFAULT 11 sorm2r_ │ │ │ │ - 5503: 002e39b5 236 FUNC GLOBAL DEFAULT 11 zgesv_ │ │ │ │ - 5504: 00441cd1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var4 │ │ │ │ - 5505: 001e5979 856 FUNC GLOBAL DEFAULT 11 dsyev_ │ │ │ │ - 5506: 00441f71 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var5 │ │ │ │ - 5507: 004421e9 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var6 │ │ │ │ + 5503: 002e3989 236 FUNC GLOBAL DEFAULT 11 zgesv_ │ │ │ │ + 5504: 00441a3d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var4 │ │ │ │ + 5505: 001e5981 856 FUNC GLOBAL DEFAULT 11 dsyev_ │ │ │ │ + 5506: 00441cdd 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var5 │ │ │ │ + 5507: 0044298d 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn_unb_var6 │ │ │ │ 5508: 00075ce9 256 FUNC GLOBAL DEFAULT 11 zpotri_ │ │ │ │ - 5509: 002aa319 684 FUNC GLOBAL DEFAULT 11 stbtrs_ │ │ │ │ - 5510: 003d4425 164 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_1x3_to_1x2_check │ │ │ │ - 5511: 003afef9 66 FUNC GLOBAL DEFAULT 11 g_char │ │ │ │ - 5512: 004193c1 86 FUNC GLOBAL DEFAULT 11 FLA_Copyrt │ │ │ │ - 5513: 003c4ad5 442 FUNC GLOBAL DEFAULT 11 bl1_zsyrk │ │ │ │ - 5514: 003bf371 34 FUNC GLOBAL DEFAULT 11 bl1_dher │ │ │ │ - 5515: 00076235 220 FUNC GLOBAL DEFAULT 11 dpotf2_ │ │ │ │ - 5516: 003f16c9 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_datatype │ │ │ │ - 5517: 003f35a9 284 FUNC GLOBAL DEFAULT 11 FLA_Copy_object_to_buffer │ │ │ │ - 5518: 005624f9 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var1 │ │ │ │ - 5519: 003cd995 12 FUNC GLOBAL DEFAULT 11 bl1_vallocm │ │ │ │ - 5520: 003027c1 936 FUNC GLOBAL DEFAULT 11 zhetrf_rook_ │ │ │ │ - 5521: 00562941 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var2 │ │ │ │ - 5522: 00562d89 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var3 │ │ │ │ - 5523: 003e344d 236 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_form_Q_check │ │ │ │ - 5524: 00563351 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var4 │ │ │ │ - 5525: 00613881 348 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opd_var1 │ │ │ │ - 5526: 00691d9c 4 OBJECT GLOBAL DEFAULT 20 L_len │ │ │ │ - 5527: 00557b01 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_piv_row │ │ │ │ - 5528: 0052d655 544 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged │ │ │ │ - 5529: 003eb19d 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_cntl_finalize │ │ │ │ - 5530: 003cd9dd 8 FUNC GLOBAL DEFAULT 11 bl1_vallocv │ │ │ │ - 5531: 00568021 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var1 │ │ │ │ - 5532: 00568469 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var2 │ │ │ │ - 5533: 003f01c5 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_width_tl │ │ │ │ - 5534: 005688b1 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var3 │ │ │ │ - 5535: 003d84d5 172 FUNC GLOBAL DEFAULT 11 FLA_Set_check │ │ │ │ - 5536: 006936f8 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_mp │ │ │ │ - 5537: 004f1fe1 1748 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var1 │ │ │ │ - 5538: 00568e79 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var4 │ │ │ │ - 5539: 004f1935 1708 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var2 │ │ │ │ - 5540: 004f1605 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var3 │ │ │ │ - 5541: 003aeaa5 8 FUNC GLOBAL DEFAULT 11 d_sinh │ │ │ │ - 5542: 004f179d 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var4 │ │ │ │ + 5509: 002aab9d 684 FUNC GLOBAL DEFAULT 11 stbtrs_ │ │ │ │ + 5510: 003d442d 164 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_1x3_to_1x2_check │ │ │ │ + 5511: 003aff09 66 FUNC GLOBAL DEFAULT 11 g_char │ │ │ │ + 5512: 00419341 86 FUNC GLOBAL DEFAULT 11 FLA_Copyrt │ │ │ │ + 5513: 003c4ae5 442 FUNC GLOBAL DEFAULT 11 bl1_zsyrk │ │ │ │ + 5514: 003bfd79 34 FUNC GLOBAL DEFAULT 11 bl1_dher │ │ │ │ + 5515: 00076389 220 FUNC GLOBAL DEFAULT 11 dpotf2_ │ │ │ │ + 5516: 003f16d1 56 FUNC GLOBAL DEFAULT 11 FLASH_Obj_datatype │ │ │ │ + 5517: 003f35b1 284 FUNC GLOBAL DEFAULT 11 FLA_Copy_object_to_buffer │ │ │ │ + 5518: 005624e1 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var1 │ │ │ │ + 5519: 003cd875 12 FUNC GLOBAL DEFAULT 11 bl1_vallocm │ │ │ │ + 5520: 002fcea1 936 FUNC GLOBAL DEFAULT 11 zhetrf_rook_ │ │ │ │ + 5521: 00562929 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var2 │ │ │ │ + 5522: 00562d71 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var3 │ │ │ │ + 5523: 003e3455 236 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_form_Q_check │ │ │ │ + 5524: 00563915 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_ops_var4 │ │ │ │ + 5525: 00613869 348 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opd_var1 │ │ │ │ + 5526: 00691da4 4 OBJECT GLOBAL DEFAULT 20 L_len │ │ │ │ + 5527: 00557ae1 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_piv_row │ │ │ │ + 5528: 0052d139 544 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_find_converged │ │ │ │ + 5529: 003eb2c9 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_cntl_finalize │ │ │ │ + 5530: 003cd8bd 8 FUNC GLOBAL DEFAULT 11 bl1_vallocv │ │ │ │ + 5531: 00568009 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var1 │ │ │ │ + 5532: 00568451 188 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var2 │ │ │ │ + 5533: 003f01cd 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_width_tl │ │ │ │ + 5534: 00568899 284 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var3 │ │ │ │ + 5535: 003d84dd 172 FUNC GLOBAL DEFAULT 11 FLA_Set_check │ │ │ │ + 5536: 00693714 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_mp │ │ │ │ + 5537: 004f1e2d 1748 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var1 │ │ │ │ + 5538: 00569441 280 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_ops_var4 │ │ │ │ + 5539: 004f1781 1708 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var2 │ │ │ │ + 5540: 004f1189 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var3 │ │ │ │ + 5541: 003aeab5 8 FUNC GLOBAL DEFAULT 11 d_sinh │ │ │ │ + 5542: 004f2501 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_llc_unb_var4 │ │ │ │ 5543: 0017df41 1556 FUNC GLOBAL DEFAULT 11 dla_syrcond_ │ │ │ │ - 5544: 0056e6b9 728 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var1 │ │ │ │ - 5545: 00395001 1212 FUNC GLOBAL DEFAULT 11 zunml2_ │ │ │ │ - 5546: 00173ff1 6 FUNC GLOBAL DEFAULT 11 disnan_ │ │ │ │ - 5547: 0056e991 932 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var2 │ │ │ │ - 5548: 003ad001 14 FUNC GLOBAL DEFAULT 11 h_abs │ │ │ │ - 5549: 0056f179 784 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var3 │ │ │ │ - 5550: 003ca339 592 FUNC GLOBAL DEFAULT 11 bl1_ctrsmsx │ │ │ │ - 5551: 00570281 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var1 │ │ │ │ - 5552: 004f90a9 1760 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var1 │ │ │ │ - 5553: 00570a99 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var2 │ │ │ │ - 5554: 00571281 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var3 │ │ │ │ - 5555: 004f8a3d 1644 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var2 │ │ │ │ - 5556: 003e8891 194 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init_flash │ │ │ │ - 5557: 001dbc59 576 FUNC GLOBAL DEFAULT 11 dspsvx_ │ │ │ │ - 5558: 0051e421 1152 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var1 │ │ │ │ - 5559: 0062fd69 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_ops_var1 │ │ │ │ - 5560: 004f870d 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var3 │ │ │ │ - 5561: 0051e8a1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var2 │ │ │ │ - 5562: 000f9c49 664 FUNC GLOBAL DEFAULT 11 clarnv_ │ │ │ │ - 5563: 002cfdb1 1504 FUNC GLOBAL DEFAULT 11 zgbtrs_ │ │ │ │ - 5564: 004f88a5 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var4 │ │ │ │ - 5565: 0045e559 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var1 │ │ │ │ - 5566: 003f674d 50 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer │ │ │ │ - 5567: 0045e7e5 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var2 │ │ │ │ - 5568: 0051e0d9 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var3 │ │ │ │ - 5569: 003f7fcd 68 FUNC GLOBAL DEFAULT 11 FLA_Check_row_vector │ │ │ │ - 5570: 0045ea69 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var3 │ │ │ │ - 5571: 0051e27d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var4 │ │ │ │ + 5544: 0056e151 728 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var1 │ │ │ │ + 5545: 00394d11 1212 FUNC GLOBAL DEFAULT 11 zunml2_ │ │ │ │ + 5546: 00174679 6 FUNC GLOBAL DEFAULT 11 disnan_ │ │ │ │ + 5547: 0056f0c9 932 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var2 │ │ │ │ + 5548: 003ad019 14 FUNC GLOBAL DEFAULT 11 h_abs │ │ │ │ + 5549: 0056edb9 784 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_var3 │ │ │ │ + 5550: 003ca349 592 FUNC GLOBAL DEFAULT 11 bl1_ctrsmsx │ │ │ │ + 5551: 00570269 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var1 │ │ │ │ + 5552: 004f8a21 1760 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var1 │ │ │ │ + 5553: 005707b9 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var2 │ │ │ │ + 5554: 00571261 320 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_opt_var3 │ │ │ │ + 5555: 004f92b9 1644 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var2 │ │ │ │ + 5556: 003e884d 194 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init_flash │ │ │ │ + 5557: 001dbc61 576 FUNC GLOBAL DEFAULT 11 dspsvx_ │ │ │ │ + 5558: 0051e261 1152 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var1 │ │ │ │ + 5559: 0062f675 248 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_ops_var1 │ │ │ │ + 5560: 004f86f1 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var3 │ │ │ │ + 5561: 0051e6e1 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var2 │ │ │ │ + 5562: 000f9c41 664 FUNC GLOBAL DEFAULT 11 clarnv_ │ │ │ │ + 5563: 002d0e79 1504 FUNC GLOBAL DEFAULT 11 zgbtrs_ │ │ │ │ + 5564: 004f8889 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luc_unb_var4 │ │ │ │ + 5565: 0045e561 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var1 │ │ │ │ + 5566: 003f6755 50 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer │ │ │ │ + 5567: 0045e7ed 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var2 │ │ │ │ + 5568: 0051e0bd 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var3 │ │ │ │ + 5569: 003f909d 68 FUNC GLOBAL DEFAULT 11 FLA_Check_row_vector │ │ │ │ + 5570: 0045ea71 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var3 │ │ │ │ + 5571: 0051eb5d 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_blk_var4 │ │ │ │ 5572: 00085ce1 340 FUNC GLOBAL DEFAULT 11 zbdsqr_check │ │ │ │ - 5573: 003dbef5 488 FUNC GLOBAL DEFAULT 11 FLA_Symv_check │ │ │ │ - 5574: 00424199 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_task │ │ │ │ - 5575: 005dc1e9 516 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opz_var1 │ │ │ │ - 5576: 0045ed15 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var4 │ │ │ │ - 5577: 00193501 3084 FUNC GLOBAL DEFAULT 11 dlaexc_ │ │ │ │ - 5578: 0032c571 3348 FUNC GLOBAL DEFAULT 11 zlals0_ │ │ │ │ - 5579: 0015dfc1 7832 FUNC GLOBAL DEFAULT 11 dbbcsd_ │ │ │ │ - 5580: 0045efb9 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var5 │ │ │ │ - 5581: 0045f501 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var6 │ │ │ │ + 5573: 003dbefd 488 FUNC GLOBAL DEFAULT 11 FLA_Symv_check │ │ │ │ + 5574: 004241a1 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_uh_task │ │ │ │ + 5575: 005d9d99 516 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_opz_var1 │ │ │ │ + 5576: 0045ed1d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var4 │ │ │ │ + 5577: 00193509 3084 FUNC GLOBAL DEFAULT 11 dlaexc_ │ │ │ │ + 5578: 0032c559 3348 FUNC GLOBAL DEFAULT 11 zlals0_ │ │ │ │ + 5579: 0015b101 7832 FUNC GLOBAL DEFAULT 11 dbbcsd_ │ │ │ │ + 5580: 0045efc1 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var5 │ │ │ │ + 5581: 0045f281 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_blk_var6 │ │ │ │ 5582: 000b7aa5 860 FUNC GLOBAL DEFAULT 11 chesvx_ │ │ │ │ - 5583: 00633a25 172 FUNC GLOBAL DEFAULT 11 FLA_Apply_G │ │ │ │ - 5584: 003b6841 28 FUNC GLOBAL DEFAULT 11 bl1_saxpyv │ │ │ │ + 5583: 00633ae1 172 FUNC GLOBAL DEFAULT 11 FLA_Apply_G │ │ │ │ + 5584: 003b5d19 28 FUNC GLOBAL DEFAULT 11 bl1_saxpyv │ │ │ │ 5585: 00081cad 156 FUNC GLOBAL DEFAULT 11 sgeqr2p_check │ │ │ │ - 5586: 00151bd1 1788 FUNC GLOBAL DEFAULT 11 cunmqr_ │ │ │ │ - 5587: 001e05d1 1796 FUNC GLOBAL DEFAULT 11 dstein_ │ │ │ │ - 5588: 0052576d 1160 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var1 │ │ │ │ - 5589: 003c2819 4 FUNC GLOBAL DEFAULT 11 bl1_sherk │ │ │ │ - 5590: 00525bf5 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var2 │ │ │ │ - 5591: 00524895 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var3 │ │ │ │ - 5592: 00662b61 2184 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ - 5593: 00550ba1 148 FUNC GLOBAL DEFAULT 11 FLA_QR_UT │ │ │ │ - 5594: 0065ab71 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ - 5595: 005246f1 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var4 │ │ │ │ - 5596: 006646fd 2312 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ - 5597: 004135e1 972 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_external │ │ │ │ - 5598: 004294f9 188 FUNC GLOBAL DEFAULT 11 FLA_Trsm_piv_task │ │ │ │ - 5599: 003a2d21 1212 FUNC GLOBAL DEFAULT 11 zunml2_fla │ │ │ │ - 5600: 003d0a99 168 FUNC GLOBAL DEFAULT 11 bl1_dident │ │ │ │ - 5601: 005383f9 288 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var1 │ │ │ │ - 5602: 003de1a9 452 FUNC GLOBAL DEFAULT 11 FLA_Trmm_check │ │ │ │ - 5603: 00538df9 340 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var2 │ │ │ │ - 5604: 00537ea9 236 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var3 │ │ │ │ - 5605: 0028d799 1692 FUNC GLOBAL DEFAULT 11 spftri_ │ │ │ │ - 5606: 00163439 1364 FUNC GLOBAL DEFAULT 11 dgemqrt_ │ │ │ │ - 5607: 00634e05 288 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var1 │ │ │ │ - 5608: 000f8195 604 FUNC GLOBAL DEFAULT 11 clarcm_ │ │ │ │ - 5609: 0038376d 1988 FUNC GLOBAL DEFAULT 11 ztpttf_ │ │ │ │ - 5610: 003fb0e5 1934 FUNC GLOBAL DEFAULT 11 FLA_Obj_equals │ │ │ │ - 5611: 00635a4d 842 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var2 │ │ │ │ - 5612: 0020af35 266 FUNC GLOBAL DEFAULT 11 ilaclr_ │ │ │ │ - 5613: 003b8211 38 FUNC GLOBAL DEFAULT 11 bl1_snrm2 │ │ │ │ - 5614: 00693938 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_bsize │ │ │ │ - 5615: 00648305 5536 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var3 │ │ │ │ - 5616: 0044aa89 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var1 │ │ │ │ - 5617: 003ad0bd 8 FUNC GLOBAL DEFAULT 11 d_atan │ │ │ │ - 5618: 0066a621 2184 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var1 │ │ │ │ - 5619: 0044ad15 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var2 │ │ │ │ - 5620: 0066a399 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var2 │ │ │ │ - 5621: 000ded25 22228 FUNC GLOBAL DEFAULT 11 chbgst_ │ │ │ │ - 5622: 0044af99 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var3 │ │ │ │ - 5623: 0066b8bd 2312 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var3 │ │ │ │ - 5624: 0063f579 2656 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var6 │ │ │ │ - 5625: 0044b245 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var4 │ │ │ │ - 5626: 0035f535 564 FUNC GLOBAL DEFAULT 11 zptsvx_ │ │ │ │ - 5627: 0014933d 1088 FUNC GLOBAL DEFAULT 11 cunghr_ │ │ │ │ - 5628: 0044b4e9 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var5 │ │ │ │ - 5629: 0044b7a9 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var6 │ │ │ │ - 5630: 0063ce71 2586 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var9 │ │ │ │ - 5631: 00333fe9 676 FUNC GLOBAL DEFAULT 11 zlapmr_ │ │ │ │ - 5632: 002d6419 1296 FUNC GLOBAL DEFAULT 11 zgeequb_ │ │ │ │ - 5633: 00693514 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_cntl │ │ │ │ - 5634: 00693634 4 OBJECT GLOBAL DEFAULT 20 fla_symm_var9_bsize │ │ │ │ - 5635: 003fc79d 1268 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_cluster_dist │ │ │ │ - 5636: 003d6b21 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_logarithmic_dist_check │ │ │ │ - 5637: 004446c9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc │ │ │ │ - 5638: 0020e9e1 1220 FUNC GLOBAL DEFAULT 11 sgbcon_ │ │ │ │ - 5639: 003db6bd 504 FUNC GLOBAL DEFAULT 11 FLA_Hemvc_check │ │ │ │ - 5640: 003ae601 84 FUNC GLOBAL DEFAULT 11 d_mod │ │ │ │ - 5641: 003e8171 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_chol_obj_create │ │ │ │ - 5642: 00444c6d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch │ │ │ │ - 5643: 003eb8a1 344 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_cntl_init │ │ │ │ - 5644: 005c5655 396 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var1 │ │ │ │ - 5645: 003ece95 132 FUNC GLOBAL DEFAULT 11 FLASH_Chol_cntl_init │ │ │ │ - 5646: 005c7415 1112 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var2 │ │ │ │ - 5647: 005cce11 1644 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var3 │ │ │ │ - 5648: 005d13f9 1896 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var4 │ │ │ │ - 5649: 00584fed 2640 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ - 5650: 0058ae29 3816 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ - 5651: 005ced69 1124 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var5 │ │ │ │ - 5652: 00445211 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn │ │ │ │ - 5653: 00419c09 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_task │ │ │ │ - 5654: 005914cd 6856 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var3 │ │ │ │ - 5655: 005519f9 878 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opt_var1 │ │ │ │ - 5656: 003d7bc9 232 FUNC GLOBAL DEFAULT 11 FLA_Mult_add_check │ │ │ │ - 5657: 00599ff9 9912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ - 5658: 003b8cbd 34 FUNC GLOBAL DEFAULT 11 bl1_zscal │ │ │ │ - 5659: 00595dc1 7152 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ - 5660: 003b7b91 48 FUNC GLOBAL DEFAULT 11 bl1_ddot │ │ │ │ - 5661: 0047e5d5 352 FUNC GLOBAL DEFAULT 11 FLASH_Her2k │ │ │ │ - 5662: 00693584 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var1_bsize │ │ │ │ - 5663: 0050fbf5 1116 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var1 │ │ │ │ - 5664: 0020b0fd 116 FUNC GLOBAL DEFAULT 11 ilaprec_ │ │ │ │ - 5665: 0033f9fd 540 FUNC GLOBAL DEFAULT 11 zlarzt_ │ │ │ │ - 5666: 0025a669 1188 FUNC GLOBAL DEFAULT 11 slansy_ │ │ │ │ - 5667: 0064d405 696 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_lt_opt_var1 │ │ │ │ - 5668: 0051055d 1128 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var2 │ │ │ │ - 5669: 0051020d 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var3 │ │ │ │ - 5670: 004457b5 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct │ │ │ │ - 5671: 00510051 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var4 │ │ │ │ - 5672: 006936f0 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_op │ │ │ │ - 5673: 0053d5c1 968 FUNC GLOBAL DEFAULT 11 FLASH_SA_FS │ │ │ │ - 5674: 001efc81 2716 FUNC GLOBAL DEFAULT 11 dtbrfs_ │ │ │ │ + 5586: 00151bc9 1788 FUNC GLOBAL DEFAULT 11 cunmqr_ │ │ │ │ + 5587: 001e0359 1796 FUNC GLOBAL DEFAULT 11 dstein_ │ │ │ │ + 5588: 00525751 1160 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var1 │ │ │ │ + 5589: 003c2829 4 FUNC GLOBAL DEFAULT 11 bl1_sherk │ │ │ │ + 5590: 00525bd9 1148 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var2 │ │ │ │ + 5591: 005255ad 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var3 │ │ │ │ + 5592: 00662031 2184 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ + 5593: 00550b81 148 FUNC GLOBAL DEFAULT 11 FLA_QR_UT │ │ │ │ + 5594: 00663a55 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ + 5595: 00525409 420 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_blk_var4 │ │ │ │ + 5596: 006646e5 2312 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ + 5597: 004135e9 972 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_external │ │ │ │ + 5598: 004291b1 188 FUNC GLOBAL DEFAULT 11 FLA_Trsm_piv_task │ │ │ │ + 5599: 003a2421 1212 FUNC GLOBAL DEFAULT 11 zunml2_fla │ │ │ │ + 5600: 003d0aa1 168 FUNC GLOBAL DEFAULT 11 bl1_dident │ │ │ │ + 5601: 00537b59 288 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var1 │ │ │ │ + 5602: 003de1b1 452 FUNC GLOBAL DEFAULT 11 FLA_Trmm_check │ │ │ │ + 5603: 00538cf1 340 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var2 │ │ │ │ + 5604: 00538739 236 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_opc_var3 │ │ │ │ + 5605: 0028d1fd 1692 FUNC GLOBAL DEFAULT 11 spftri_ │ │ │ │ + 5606: 00164451 1364 FUNC GLOBAL DEFAULT 11 dgemqrt_ │ │ │ │ + 5607: 00634ded 288 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var1 │ │ │ │ + 5608: 000f83d5 604 FUNC GLOBAL DEFAULT 11 clarcm_ │ │ │ │ + 5609: 00382d81 1988 FUNC GLOBAL DEFAULT 11 ztpttf_ │ │ │ │ + 5610: 003fb0f1 1934 FUNC GLOBAL DEFAULT 11 FLA_Obj_equals │ │ │ │ + 5611: 00635a35 842 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var2 │ │ │ │ + 5612: 0020af71 266 FUNC GLOBAL DEFAULT 11 ilaclr_ │ │ │ │ + 5613: 003b7eb5 38 FUNC GLOBAL DEFAULT 11 bl1_snrm2 │ │ │ │ + 5614: 00693940 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_bsize │ │ │ │ + 5615: 0064b749 5536 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var3 │ │ │ │ + 5616: 0044aa15 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var1 │ │ │ │ + 5617: 003ad0c1 8 FUNC GLOBAL DEFAULT 11 d_atan │ │ │ │ + 5618: 0066a609 2184 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var1 │ │ │ │ + 5619: 0044a4ed 644 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var2 │ │ │ │ + 5620: 00669a75 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var2 │ │ │ │ + 5621: 000e36fd 22228 FUNC GLOBAL DEFAULT 11 chbgst_ │ │ │ │ + 5622: 0044aca1 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var3 │ │ │ │ + 5623: 0066b111 2312 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lnfr_blk_var3 │ │ │ │ + 5624: 0063f561 2656 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var6 │ │ │ │ + 5625: 0044a771 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var4 │ │ │ │ + 5626: 0035f521 564 FUNC GLOBAL DEFAULT 11 zptsvx_ │ │ │ │ + 5627: 00149335 1088 FUNC GLOBAL DEFAULT 11 cunghr_ │ │ │ │ + 5628: 0044b4f1 704 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var5 │ │ │ │ + 5629: 0044b7b1 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_blk_var6 │ │ │ │ + 5630: 0063ce59 2586 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_asz_var9 │ │ │ │ + 5631: 003350d9 676 FUNC GLOBAL DEFAULT 11 zlapmr_ │ │ │ │ + 5632: 002d63e9 1296 FUNC GLOBAL DEFAULT 11 zgeequb_ │ │ │ │ + 5633: 0069351c 4 OBJECT GLOBAL DEFAULT 20 flash_copyr_cntl │ │ │ │ + 5634: 0069363c 4 OBJECT GLOBAL DEFAULT 20 fla_symm_var9_bsize │ │ │ │ + 5635: 003fcb41 1268 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_cluster_dist │ │ │ │ + 5636: 003d6b29 220 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_logarithmic_dist_check │ │ │ │ + 5637: 004446d1 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cc │ │ │ │ + 5638: 0020cff1 1220 FUNC GLOBAL DEFAULT 11 sgbcon_ │ │ │ │ + 5639: 003db6c5 504 FUNC GLOBAL DEFAULT 11 FLA_Hemvc_check │ │ │ │ + 5640: 003ae611 84 FUNC GLOBAL DEFAULT 11 d_mod │ │ │ │ + 5641: 003e8141 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_chol_obj_create │ │ │ │ + 5642: 00444c75 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch │ │ │ │ + 5643: 003eb8a9 344 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_cntl_init │ │ │ │ + 5644: 005c5635 396 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var1 │ │ │ │ + 5645: 003ece9d 132 FUNC GLOBAL DEFAULT 11 FLASH_Chol_cntl_init │ │ │ │ + 5646: 005c73f5 1112 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var2 │ │ │ │ + 5647: 005ccdf1 1644 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var3 │ │ │ │ + 5648: 005d13d9 1896 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var4 │ │ │ │ + 5649: 00584fcd 2640 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ + 5650: 0058ae09 3816 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ + 5651: 005cfb99 1124 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ops_var5 │ │ │ │ + 5652: 00445219 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_cn │ │ │ │ + 5653: 00419bc5 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_task │ │ │ │ + 5654: 00592de9 6856 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var3 │ │ │ │ + 5655: 005519d9 878 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_opt_var1 │ │ │ │ + 5656: 003d7bd1 232 FUNC GLOBAL DEFAULT 11 FLA_Mult_add_check │ │ │ │ + 5657: 00599685 9912 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ + 5658: 003b92dd 34 FUNC GLOBAL DEFAULT 11 bl1_zscal │ │ │ │ + 5659: 00596fc5 7152 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ + 5660: 003b7929 48 FUNC GLOBAL DEFAULT 11 bl1_ddot │ │ │ │ + 5661: 0047ed95 352 FUNC GLOBAL DEFAULT 11 FLASH_Her2k │ │ │ │ + 5662: 0069358c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var1_bsize │ │ │ │ + 5663: 0050fbd9 1116 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var1 │ │ │ │ + 5664: 0020b1d5 116 FUNC GLOBAL DEFAULT 11 ilaprec_ │ │ │ │ + 5665: 0033f9e1 540 FUNC GLOBAL DEFAULT 11 zlarzt_ │ │ │ │ + 5666: 0025a135 1188 FUNC GLOBAL DEFAULT 11 slansy_ │ │ │ │ + 5667: 0064d3ed 696 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_lt_opt_var1 │ │ │ │ + 5668: 005103a9 1128 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var2 │ │ │ │ + 5669: 005101f1 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var3 │ │ │ │ + 5670: 00445d61 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct │ │ │ │ + 5671: 00510035 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_blk_var4 │ │ │ │ + 5672: 0069370c 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_op │ │ │ │ + 5673: 0053d3b5 968 FUNC GLOBAL DEFAULT 11 FLASH_SA_FS │ │ │ │ + 5674: 001f0e91 2716 FUNC GLOBAL DEFAULT 11 dtbrfs_ │ │ │ │ 5675: 00087199 252 FUNC GLOBAL DEFAULT 11 zhegst_check │ │ │ │ - 5676: 005171e9 1140 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var1 │ │ │ │ - 5677: 0054e7c1 212 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT │ │ │ │ - 5678: 0051765d 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var2 │ │ │ │ - 5679: 0006a6f5 368 FUNC GLOBAL DEFAULT 11 cgetrf_ │ │ │ │ - 5680: 00516e75 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var3 │ │ │ │ - 5681: 0064dc29 340 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT │ │ │ │ + 5676: 005171cd 1140 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var1 │ │ │ │ + 5677: 0054f585 212 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT │ │ │ │ + 5678: 00517641 1100 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var2 │ │ │ │ + 5679: 0006b6b9 368 FUNC GLOBAL DEFAULT 11 cgetrf_ │ │ │ │ + 5680: 00516e59 440 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var3 │ │ │ │ + 5681: 0064dc11 340 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q2_UT │ │ │ │ 5682: 00218111 1256 FUNC GLOBAL DEFAULT 11 sgeequb_ │ │ │ │ - 5683: 0051702d 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var4 │ │ │ │ - 5684: 00690a70 4 OBJECT GLOBAL DEFAULT 20 f__icptr │ │ │ │ - 5685: 00405d2d 464 FUNC GLOBAL DEFAULT 11 FLA_Symmetrize │ │ │ │ - 5686: 0042da31 540 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var1 │ │ │ │ - 5687: 005d8379 768 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau_submatrix │ │ │ │ - 5688: 003de36d 284 FUNC GLOBAL DEFAULT 11 FLA_Trmm_internal_check │ │ │ │ + 5683: 00517011 444 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_blk_var4 │ │ │ │ + 5684: 00690a78 4 OBJECT GLOBAL DEFAULT 20 f__icptr │ │ │ │ + 5685: 00405d39 464 FUNC GLOBAL DEFAULT 11 FLA_Symmetrize │ │ │ │ + 5686: 0042de85 540 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var1 │ │ │ │ + 5687: 005d82c9 768 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_recover_tau_submatrix │ │ │ │ + 5688: 003de375 284 FUNC GLOBAL DEFAULT 11 FLA_Trmm_internal_check │ │ │ │ 5689: 00086319 312 FUNC GLOBAL DEFAULT 11 zgelqf_check │ │ │ │ - 5690: 0042dc4d 540 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var2 │ │ │ │ - 5691: 0042de69 560 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var3 │ │ │ │ - 5692: 00221f9d 2284 FUNC GLOBAL DEFAULT 11 sgelsx_ │ │ │ │ - 5693: 0042e099 552 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var4 │ │ │ │ - 5694: 00079f9d 200 FUNC GLOBAL DEFAULT 11 clauu2_check │ │ │ │ - 5695: 00068f31 444 FUNC GLOBAL DEFAULT 11 dgeqr2p_ │ │ │ │ - 5696: 0032eea1 1624 FUNC GLOBAL DEFAULT 11 zlanhb_ │ │ │ │ - 5697: 002c0ca5 10226 FUNC GLOBAL DEFAULT 11 stgevc_ │ │ │ │ - 5698: 0042610d 52 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_blk_external │ │ │ │ - 5699: 002ad829 7556 FUNC GLOBAL DEFAULT 11 stfsm_ │ │ │ │ - 5700: 00430ef9 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var1 │ │ │ │ - 5701: 0013f47d 3316 FUNC GLOBAL DEFAULT 11 ctprfs_ │ │ │ │ - 5702: 004311d5 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var2 │ │ │ │ - 5703: 003b7361 38 FUNC GLOBAL DEFAULT 11 bl1_dcopy │ │ │ │ - 5704: 0014e5e1 1264 FUNC GLOBAL DEFAULT 11 cunmbr_ │ │ │ │ - 5705: 00693654 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_mm │ │ │ │ - 5706: 004313f5 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var3 │ │ │ │ - 5707: 00431625 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var4 │ │ │ │ - 5708: 003e6c1d 292 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_solve_check │ │ │ │ - 5709: 003f613d 54 FUNC GLOBAL DEFAULT 11 FLA_Obj_create │ │ │ │ - 5710: 003ad0e5 22 FUNC GLOBAL DEFAULT 11 d_cnjg │ │ │ │ - 5711: 00690ac4 4 OBJECT GLOBAL DEFAULT 20 f__cplus │ │ │ │ - 5712: 003d9901 164 FUNC GLOBAL DEFAULT 11 FLA_Copyr_internal_check │ │ │ │ - 5713: 003d6f95 408 FUNC GLOBAL DEFAULT 11 FLA_Givens2_check │ │ │ │ - 5714: 0066528d 1912 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ - 5715: 0057f679 1092 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var2 │ │ │ │ - 5716: 002fb2b5 960 FUNC GLOBAL DEFAULT 11 zheswapr_ │ │ │ │ - 5717: 00665005 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ - 5718: 005833d5 1888 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var3 │ │ │ │ - 5719: 006669d9 2144 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ - 5720: 0058638d 2296 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var4 │ │ │ │ - 5721: 0054d179 256 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_form_Q │ │ │ │ - 5722: 0069367c 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_var3_bsize │ │ │ │ - 5723: 001b4649 1220 FUNC GLOBAL DEFAULT 11 dlasd0_ │ │ │ │ - 5724: 003e931d 56 FUNC GLOBAL DEFAULT 11 FLA_Gemv_cntl_init │ │ │ │ - 5725: 00423231 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_task │ │ │ │ - 5726: 000cf275 2472 FUNC GLOBAL DEFAULT 11 cla_gbamv_ │ │ │ │ - 5727: 00462621 1152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_internal │ │ │ │ - 5728: 00574cf9 228 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U │ │ │ │ - 5729: 00693844 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_var5_bsize │ │ │ │ - 5730: 00485921 624 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var10 │ │ │ │ - 5731: 00574ddd 228 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V │ │ │ │ - 5732: 0010af19 6332 FUNC GLOBAL DEFAULT 11 clasyf_rook_ │ │ │ │ - 5733: 003cd1e9 4 FUNC GLOBAL DEFAULT 11 bl1_cdotv2axpyv2b │ │ │ │ - 5734: 003e15e5 404 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals_check │ │ │ │ - 5735: 003e1cfd 696 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_check │ │ │ │ - 5736: 003d53c1 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer_check │ │ │ │ - 5737: 006936f4 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_pm │ │ │ │ - 5738: 005c1c01 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var1 │ │ │ │ - 5739: 005c2fe9 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var2 │ │ │ │ - 5740: 003bb931 258 FUNC GLOBAL DEFAULT 11 bl1_dswapmt │ │ │ │ - 5741: 0030f729 2824 FUNC GLOBAL DEFAULT 11 zhptrs_ │ │ │ │ - 5742: 003ec8c9 80 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_cntl_init │ │ │ │ - 5743: 005c385d 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var3 │ │ │ │ - 5744: 002e0751 1456 FUNC GLOBAL DEFAULT 11 zgeqpf_ │ │ │ │ - 5745: 005c4ae1 2932 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var4 │ │ │ │ - 5746: 005c40d1 2576 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var5 │ │ │ │ - 5747: 003ce929 4 FUNC GLOBAL DEFAULT 11 bl1_dfree │ │ │ │ + 5690: 0042da39 540 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var2 │ │ │ │ + 5691: 0042dc55 560 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var3 │ │ │ │ + 5692: 002207d5 2284 FUNC GLOBAL DEFAULT 11 sgelsx_ │ │ │ │ + 5693: 0042e199 552 FUNC GLOBAL DEFAULT 11 FLA_Copy_blk_var4 │ │ │ │ + 5694: 000782cd 200 FUNC GLOBAL DEFAULT 11 clauu2_check │ │ │ │ + 5695: 00069ad1 444 FUNC GLOBAL DEFAULT 11 dgeqr2p_ │ │ │ │ + 5696: 00330741 1624 FUNC GLOBAL DEFAULT 11 zlanhb_ │ │ │ │ + 5697: 002c1789 10226 FUNC GLOBAL DEFAULT 11 stgevc_ │ │ │ │ + 5698: 00426115 52 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_blk_external │ │ │ │ + 5699: 002ad805 7556 FUNC GLOBAL DEFAULT 11 stfsm_ │ │ │ │ + 5700: 00430561 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var1 │ │ │ │ + 5701: 0013f475 3316 FUNC GLOBAL DEFAULT 11 ctprfs_ │ │ │ │ + 5702: 00430781 544 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var2 │ │ │ │ + 5703: 003b7591 38 FUNC GLOBAL DEFAULT 11 bl1_dcopy │ │ │ │ + 5704: 0014e4a5 1264 FUNC GLOBAL DEFAULT 11 cunmbr_ │ │ │ │ + 5705: 00693674 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_mm │ │ │ │ + 5706: 00430c1d 560 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var3 │ │ │ │ + 5707: 004309f1 556 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_blk_var4 │ │ │ │ + 5708: 003e6c25 292 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_inc_solve_check │ │ │ │ + 5709: 003f6145 54 FUNC GLOBAL DEFAULT 11 FLA_Obj_create │ │ │ │ + 5710: 003ad0e9 22 FUNC GLOBAL DEFAULT 11 d_cnjg │ │ │ │ + 5711: 00690acc 4 OBJECT GLOBAL DEFAULT 20 f__cplus │ │ │ │ + 5712: 003d9909 164 FUNC GLOBAL DEFAULT 11 FLA_Copyr_internal_check │ │ │ │ + 5713: 003d6ec5 408 FUNC GLOBAL DEFAULT 11 FLA_Givens2_check │ │ │ │ + 5714: 00665ac9 1912 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ + 5715: 0057f659 1092 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var2 │ │ │ │ + 5716: 002fb285 960 FUNC GLOBAL DEFAULT 11 zheswapr_ │ │ │ │ + 5717: 00665841 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ + 5718: 005833b5 1888 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var3 │ │ │ │ + 5719: 00666c49 2144 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ + 5720: 0058636d 2296 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofd_var4 │ │ │ │ + 5721: 0054d159 256 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_form_Q │ │ │ │ + 5722: 00693684 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_var3_bsize │ │ │ │ + 5723: 001b3d25 1220 FUNC GLOBAL DEFAULT 11 dlasd0_ │ │ │ │ + 5724: 003e9235 56 FUNC GLOBAL DEFAULT 11 FLA_Gemv_cntl_init │ │ │ │ + 5725: 00423545 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_task │ │ │ │ + 5726: 000cfe6d 2472 FUNC GLOBAL DEFAULT 11 cla_gbamv_ │ │ │ │ + 5727: 00462605 1152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_internal │ │ │ │ + 5728: 00574cd9 228 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_U │ │ │ │ + 5729: 0069384c 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_var5_bsize │ │ │ │ + 5730: 00485329 624 FUNC GLOBAL DEFAULT 11 FLA_Her2k_lh_unb_var10 │ │ │ │ + 5731: 00574dbd 228 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_form_V │ │ │ │ + 5732: 001093c1 6332 FUNC GLOBAL DEFAULT 11 clasyf_rook_ │ │ │ │ + 5733: 003ccbf1 4 FUNC GLOBAL DEFAULT 11 bl1_cdotv2axpyv2b │ │ │ │ + 5734: 003e15ed 404 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_realify_diagonals_check │ │ │ │ + 5735: 003e1e29 696 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_check │ │ │ │ + 5736: 003d53c9 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_buffer_check │ │ │ │ + 5737: 00693710 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_mm_pm │ │ │ │ + 5738: 005c0de1 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var1 │ │ │ │ + 5739: 005c2fc9 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var2 │ │ │ │ + 5740: 003bb341 258 FUNC GLOBAL DEFAULT 11 bl1_dswapmt │ │ │ │ + 5741: 0030d541 2824 FUNC GLOBAL DEFAULT 11 zhptrs_ │ │ │ │ + 5742: 003ec9ed 80 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_cntl_init │ │ │ │ + 5743: 005c383d 2164 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var3 │ │ │ │ + 5744: 002e0721 1456 FUNC GLOBAL DEFAULT 11 zgeqpf_ │ │ │ │ + 5745: 005c40b1 2932 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var4 │ │ │ │ + 5746: 005c4c25 2576 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_blk_var5 │ │ │ │ + 5747: 003ce931 4 FUNC GLOBAL DEFAULT 11 bl1_dfree │ │ │ │ 5748: 00069c8d 964 FUNC GLOBAL DEFAULT 11 sgesvd_ │ │ │ │ - 5749: 0006868d 440 FUNC GLOBAL DEFAULT 11 sgeqr2_ │ │ │ │ - 5750: 0066fc21 2220 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var1 │ │ │ │ - 5751: 00428d11 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_task │ │ │ │ - 5752: 006704cd 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var2 │ │ │ │ - 5753: 00671929 2348 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var3 │ │ │ │ - 5754: 0011f64d 328 FUNC GLOBAL DEFAULT 11 csrscl_ │ │ │ │ - 5755: 003fd571 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cores_per_cache │ │ │ │ - 5756: 0051f1d1 1804 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var1 │ │ │ │ - 5757: 002215e9 2484 FUNC GLOBAL DEFAULT 11 sgelsy_ │ │ │ │ - 5758: 00333c35 348 FUNC GLOBAL DEFAULT 11 zlapmt_ │ │ │ │ - 5759: 0051f8dd 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var2 │ │ │ │ - 5760: 0045f279 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var1 │ │ │ │ - 5761: 0040d951 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opc │ │ │ │ - 5762: 0045f7c5 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var2 │ │ │ │ - 5763: 003cfab5 90 FUNC GLOBAL DEFAULT 11 bl1_sewscalv │ │ │ │ - 5764: 00632a29 2228 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var1 │ │ │ │ - 5765: 0040d771 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opd │ │ │ │ - 5766: 0051ed1d 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var3 │ │ │ │ - 5767: 004258a5 84 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_unb_ext │ │ │ │ - 5768: 00632079 808 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ - 5769: 0067558d 856 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_internal │ │ │ │ - 5770: 0045fa4d 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var3 │ │ │ │ - 5771: 0069399c 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_cntl │ │ │ │ - 5772: 0051eea5 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var4 │ │ │ │ - 5773: 0045fce9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var4 │ │ │ │ - 5774: 006323a1 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var3 │ │ │ │ - 5775: 0045ff89 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var5 │ │ │ │ - 5776: 001d3211 468 FUNC GLOBAL DEFAULT 11 dpptrs_ │ │ │ │ - 5777: 004601ed 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var6 │ │ │ │ - 5778: 0039b701 1136 FUNC GLOBAL DEFAULT 11 cunml2_fla │ │ │ │ - 5779: 000c5bd1 696 FUNC GLOBAL DEFAULT 11 chpev_ │ │ │ │ - 5780: 003ebf15 172 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_cntl_init │ │ │ │ - 5781: 00693508 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl_tb │ │ │ │ - 5782: 0006ff01 600 FUNC GLOBAL DEFAULT 11 dorgl2_ │ │ │ │ - 5783: 003c1cad 148 FUNC GLOBAL DEFAULT 11 bl1_dtrmv_blas │ │ │ │ - 5784: 005266c9 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var1 │ │ │ │ - 5785: 00424cd9 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_task │ │ │ │ - 5786: 0007661d 244 FUNC GLOBAL DEFAULT 11 strtri_ │ │ │ │ - 5787: 003cc4d1 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv2b │ │ │ │ - 5788: 0042b139 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c │ │ │ │ - 5789: 00526dd1 1704 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var2 │ │ │ │ + 5749: 0006922d 440 FUNC GLOBAL DEFAULT 11 sgeqr2_ │ │ │ │ + 5750: 0066fe89 2220 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var1 │ │ │ │ + 5751: 00428d91 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_task │ │ │ │ + 5752: 0066fc09 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var2 │ │ │ │ + 5753: 006712ed 2348 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rnbc_blk_var3 │ │ │ │ + 5754: 0011f645 328 FUNC GLOBAL DEFAULT 11 csrscl_ │ │ │ │ + 5755: 003fd8a9 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_cores_per_cache │ │ │ │ + 5756: 0051fb31 1804 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var1 │ │ │ │ + 5757: 002210c1 2484 FUNC GLOBAL DEFAULT 11 sgelsy_ │ │ │ │ + 5758: 00334f7d 348 FUNC GLOBAL DEFAULT 11 zlapmt_ │ │ │ │ + 5759: 0051f011 1692 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var2 │ │ │ │ + 5760: 0045f7cd 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var1 │ │ │ │ + 5761: 0040dc8d 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opc │ │ │ │ + 5762: 0045f545 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var2 │ │ │ │ + 5763: 003cfabd 90 FUNC GLOBAL DEFAULT 11 bl1_sewscalv │ │ │ │ + 5764: 00632a11 2228 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var1 │ │ │ │ + 5765: 0040daad 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opd │ │ │ │ + 5766: 0051ed01 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var3 │ │ │ │ + 5767: 004258ad 84 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_ln_unb_ext │ │ │ │ + 5768: 00632061 808 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ + 5769: 00675485 856 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_internal │ │ │ │ + 5770: 0045fa55 668 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var3 │ │ │ │ + 5771: 006939a4 4 OBJECT GLOBAL DEFAULT 20 flash_lu_piv_cntl │ │ │ │ + 5772: 0051ee89 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_unb_var4 │ │ │ │ + 5773: 0045fcf1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var4 │ │ │ │ + 5774: 00632389 872 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc_blk_var3 │ │ │ │ + 5775: 004601f5 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var5 │ │ │ │ + 5776: 001d3219 468 FUNC GLOBAL DEFAULT 11 dpptrs_ │ │ │ │ + 5777: 0045ff91 612 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn_unb_var6 │ │ │ │ + 5778: 0039ae35 1136 FUNC GLOBAL DEFAULT 11 cunml2_fla │ │ │ │ + 5779: 000c7551 696 FUNC GLOBAL DEFAULT 11 chpev_ │ │ │ │ + 5780: 003ebf1d 172 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_cntl_init │ │ │ │ + 5781: 0069350c 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl_tb │ │ │ │ + 5782: 00072039 600 FUNC GLOBAL DEFAULT 11 dorgl2_ │ │ │ │ + 5783: 003c2325 148 FUNC GLOBAL DEFAULT 11 bl1_dtrmv_blas │ │ │ │ + 5784: 00526bb1 1800 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var1 │ │ │ │ + 5785: 00424ce1 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_luh_task │ │ │ │ + 5786: 000766bd 244 FUNC GLOBAL DEFAULT 11 strtri_ │ │ │ │ + 5787: 003cc4e1 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv2b │ │ │ │ + 5788: 0042b059 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_c │ │ │ │ + 5789: 00526509 1704 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var2 │ │ │ │ 5790: 0008e009 6340 FUNC GLOBAL DEFAULT 11 cbdsqr_ │ │ │ │ - 5791: 00526071 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var3 │ │ │ │ - 5792: 006939ac 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_cntl_leaf │ │ │ │ - 5793: 005261f9 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var4 │ │ │ │ - 5794: 003d0be9 192 FUNC GLOBAL DEFAULT 11 bl1_zident │ │ │ │ + 5791: 00526055 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var3 │ │ │ │ + 5792: 006939b4 4 OBJECT GLOBAL DEFAULT 20 flash_lyap_cntl_leaf │ │ │ │ + 5793: 005261dd 392 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruc_unb_var4 │ │ │ │ + 5794: 003d0bf1 192 FUNC GLOBAL DEFAULT 11 bl1_zident │ │ │ │ 5795: 001b3a41 740 FUNC GLOBAL DEFAULT 11 dlasd1_ │ │ │ │ - 5796: 00693984 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_cntl │ │ │ │ - 5797: 004284a9 84 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_task │ │ │ │ + 5796: 0069398c 4 OBJECT GLOBAL DEFAULT 20 flash_lu_incpiv_cntl │ │ │ │ + 5797: 00427acd 84 FUNC GLOBAL DEFAULT 11 FLA_Chol_u_task │ │ │ │ 5798: 0016bf75 3768 FUNC GLOBAL DEFAULT 11 dggesx_ │ │ │ │ - 5799: 003fa921 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_width │ │ │ │ + 5799: 003fa92d 12 FUNC GLOBAL DEFAULT 11 FLA_Obj_width │ │ │ │ 5800: 00398641 664 FUNC GLOBAL DEFAULT 11 dopgtr_ │ │ │ │ - 5801: 000fca39 1556 FUNC GLOBAL DEFAULT 11 clarzb_ │ │ │ │ - 5802: 0042b2e1 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h │ │ │ │ - 5803: 005578b9 584 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_internal │ │ │ │ - 5804: 002d5a19 1396 FUNC GLOBAL DEFAULT 11 zgebrd_ │ │ │ │ - 5805: 00197e31 2092 FUNC GLOBAL DEFAULT 11 dlalsa_ │ │ │ │ - 5806: 0040d761 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_ops │ │ │ │ - 5807: 00365291 588 FUNC GLOBAL DEFAULT 11 zsycon_ │ │ │ │ - 5808: 0006afe9 340 FUNC GLOBAL DEFAULT 11 fla_obj_show_ │ │ │ │ - 5809: 003dac59 212 FUNC GLOBAL DEFAULT 11 FLA_Swapt_check │ │ │ │ - 5810: 00423101 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_task │ │ │ │ - 5811: 001bf0fd 3292 FUNC GLOBAL DEFAULT 11 dlasr_ │ │ │ │ - 5812: 004c5389 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln │ │ │ │ - 5813: 00539cc9 106 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_determine_alg_blocksize │ │ │ │ - 5814: 0042b489 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n │ │ │ │ - 5815: 0040d961 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opz │ │ │ │ - 5816: 0044ba6d 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var1 │ │ │ │ - 5817: 004c5d51 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt │ │ │ │ - 5818: 005729d5 2140 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_unb_var1 │ │ │ │ + 5801: 000fc9dd 1556 FUNC GLOBAL DEFAULT 11 clarzb_ │ │ │ │ + 5802: 0042b2e9 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_h │ │ │ │ + 5803: 005571b1 584 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_piv_internal │ │ │ │ + 5804: 002d59e9 1396 FUNC GLOBAL DEFAULT 11 zgebrd_ │ │ │ │ + 5805: 00198b2d 2092 FUNC GLOBAL DEFAULT 11 dlalsa_ │ │ │ │ + 5806: 0040da9d 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_ops │ │ │ │ + 5807: 00366901 588 FUNC GLOBAL DEFAULT 11 zsycon_ │ │ │ │ + 5808: 0006a469 340 FUNC GLOBAL DEFAULT 11 fla_obj_show_ │ │ │ │ + 5809: 003dac61 212 FUNC GLOBAL DEFAULT 11 FLA_Swapt_check │ │ │ │ + 5810: 00423109 152 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_task │ │ │ │ + 5811: 001be305 3292 FUNC GLOBAL DEFAULT 11 dlasr_ │ │ │ │ + 5812: 004c536d 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ln │ │ │ │ + 5813: 0053a099 106 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_determine_alg_blocksize │ │ │ │ + 5814: 0042b7c1 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n │ │ │ │ + 5815: 0040dc9d 240 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_f_opz │ │ │ │ + 5816: 0044ba75 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var1 │ │ │ │ + 5817: 004c5d35 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt │ │ │ │ + 5818: 00572875 2140 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_unb_var1 │ │ │ │ 5819: 000ab9f9 2728 FUNC GLOBAL DEFAULT 11 cggsvp_ │ │ │ │ - 5820: 0044bd19 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var2 │ │ │ │ - 5821: 00141601 700 FUNC GLOBAL DEFAULT 11 ctzrqf_ │ │ │ │ - 5822: 0044bfc5 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var3 │ │ │ │ - 5823: 0044c289 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var4 │ │ │ │ - 5824: 0042b961 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t │ │ │ │ - 5825: 002eef61 3700 FUNC GLOBAL DEFAULT 11 zgtrfs_ │ │ │ │ - 5826: 006939b0 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_var2_bsize │ │ │ │ - 5827: 00405fad 50 FUNC GLOBAL DEFAULT 11 FLA_random_dcomplex │ │ │ │ - 5828: 005aff01 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var1 │ │ │ │ - 5829: 003f22a5 164 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat │ │ │ │ - 5830: 0044c551 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var5 │ │ │ │ - 5831: 005b0795 2340 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var2 │ │ │ │ - 5832: 0044c7b9 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var6 │ │ │ │ - 5833: 003ae9d9 42 FUNC GLOBAL DEFAULT 11 r_sign │ │ │ │ - 5834: 005b10b9 2328 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var4 │ │ │ │ - 5835: 006937d0 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_plain │ │ │ │ - 5836: 003aea09 12 FUNC GLOBAL DEFAULT 11 r_sin │ │ │ │ - 5837: 003f3895 152 FUNC GLOBAL DEFAULT 11 FLA_determine_matrix_size │ │ │ │ - 5838: 0020b3f1 60 FUNC GLOBAL DEFAULT 11 ilauplo_ │ │ │ │ - 5839: 00120a11 152 FUNC GLOBAL DEFAULT 11 cstegr_ │ │ │ │ - 5840: 005b19d1 2212 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var5 │ │ │ │ - 5841: 003d5fe1 120 FUNC GLOBAL DEFAULT 11 FLA_Absolute_value_check │ │ │ │ - 5842: 002d8789 476 FUNC GLOBAL DEFAULT 11 zgelq2_ │ │ │ │ - 5843: 0030802d 708 FUNC GLOBAL DEFAULT 11 zhpev_ │ │ │ │ - 5844: 003654e1 2600 FUNC GLOBAL DEFAULT 11 zsptrs_ │ │ │ │ - 5845: 003bcba5 270 FUNC GLOBAL DEFAULT 11 bl1_dzcopymr │ │ │ │ - 5846: 003ca0ed 588 FUNC GLOBAL DEFAULT 11 bl1_dtrsmsx │ │ │ │ - 5847: 00693850 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl2 │ │ │ │ - 5848: 000a90c9 508 FUNC GLOBAL DEFAULT 11 cgtcon_ │ │ │ │ - 5849: 001c1e01 4148 FUNC GLOBAL DEFAULT 11 dlasyf_ │ │ │ │ - 5850: 003bb0f5 266 FUNC GLOBAL DEFAULT 11 bl1_dzcopymt │ │ │ │ - 5851: 00693658 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_op │ │ │ │ - 5852: 0042f6c5 1248 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var1 │ │ │ │ - 5853: 00430079 1248 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var2 │ │ │ │ + 5820: 0044ca09 684 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var2 │ │ │ │ + 5821: 001415f9 700 FUNC GLOBAL DEFAULT 11 ctzrqf_ │ │ │ │ + 5822: 0044bd21 708 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var3 │ │ │ │ + 5823: 0044c741 712 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var4 │ │ │ │ + 5824: 0042b969 424 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_t │ │ │ │ + 5825: 002eef39 3700 FUNC GLOBAL DEFAULT 11 zgtrfs_ │ │ │ │ + 5826: 006939c4 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_var2_bsize │ │ │ │ + 5827: 00405fb5 50 FUNC GLOBAL DEFAULT 11 FLA_random_dcomplex │ │ │ │ + 5828: 005afee1 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var1 │ │ │ │ + 5829: 003f22ad 164 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_conf_to_flat │ │ │ │ + 5830: 0044bfe5 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var5 │ │ │ │ + 5831: 005b108d 2340 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var2 │ │ │ │ + 5832: 0044c24d 616 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc_unb_var6 │ │ │ │ + 5833: 003ae9e9 42 FUNC GLOBAL DEFAULT 11 r_sign │ │ │ │ + 5834: 005b0775 2328 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var4 │ │ │ │ + 5835: 006937d8 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_plain │ │ │ │ + 5836: 003aea19 12 FUNC GLOBAL DEFAULT 11 r_sin │ │ │ │ + 5837: 003f389d 152 FUNC GLOBAL DEFAULT 11 FLA_determine_matrix_size │ │ │ │ + 5838: 0020bd35 60 FUNC GLOBAL DEFAULT 11 ilauplo_ │ │ │ │ + 5839: 00120a09 152 FUNC GLOBAL DEFAULT 11 cstegr_ │ │ │ │ + 5840: 005b19b1 2212 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_blk_var5 │ │ │ │ + 5841: 003d5fe9 120 FUNC GLOBAL DEFAULT 11 FLA_Absolute_value_check │ │ │ │ + 5842: 002d8759 476 FUNC GLOBAL DEFAULT 11 zgelq2_ │ │ │ │ + 5843: 00308e01 708 FUNC GLOBAL DEFAULT 11 zhpev_ │ │ │ │ + 5844: 00365ed9 2600 FUNC GLOBAL DEFAULT 11 zsptrs_ │ │ │ │ + 5845: 003bcbb5 270 FUNC GLOBAL DEFAULT 11 bl1_dzcopymr │ │ │ │ + 5846: 003ca0fd 588 FUNC GLOBAL DEFAULT 11 bl1_dtrsmsx │ │ │ │ + 5847: 00693858 4 OBJECT GLOBAL DEFAULT 20 fla_lu_piv_cntl2 │ │ │ │ + 5848: 000a9515 508 FUNC GLOBAL DEFAULT 11 cgtcon_ │ │ │ │ + 5849: 001c1cc9 4148 FUNC GLOBAL DEFAULT 11 dlasyf_ │ │ │ │ + 5850: 003babf5 266 FUNC GLOBAL DEFAULT 11 bl1_dzcopymt │ │ │ │ + 5851: 00693678 4 OBJECT GLOBAL DEFAULT 20 fla_syr2k_cntl_op │ │ │ │ + 5852: 00430081 1248 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var1 │ │ │ │ + 5853: 0042fba1 1248 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var2 │ │ │ │ 5854: 00087295 244 FUNC GLOBAL DEFAULT 11 zhegs2_check │ │ │ │ - 5855: 00430559 1232 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var3 │ │ │ │ - 5856: 00634359 638 FUNC GLOBAL DEFAULT 11 FLA_Givens2 │ │ │ │ - 5857: 00430a29 1232 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var4 │ │ │ │ - 5858: 003cc6f1 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv3b │ │ │ │ - 5859: 0066aea9 1940 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var1 │ │ │ │ - 5860: 003dfc39 744 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_internal_check │ │ │ │ - 5861: 0066b63d 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var2 │ │ │ │ - 5862: 0066cbd1 2152 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var3 │ │ │ │ - 5863: 003e3bdd 56 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_internal_check │ │ │ │ - 5864: 00392c21 960 FUNC GLOBAL DEFAULT 11 zungtr_ │ │ │ │ - 5865: 001b7b39 3144 FUNC GLOBAL DEFAULT 11 dlasd2_ │ │ │ │ - 5866: 00510b5d 1768 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var1 │ │ │ │ - 5867: 003d37e9 1052 FUNC GLOBAL DEFAULT 11 bl1_zrandmr │ │ │ │ - 5868: 00511245 1696 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var2 │ │ │ │ - 5869: 003dafd9 480 FUNC GLOBAL DEFAULT 11 FLA_Gemvc_check │ │ │ │ - 5870: 00693924 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl_blas │ │ │ │ - 5871: 005103c5 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var3 │ │ │ │ - 5872: 005e9dc5 416 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var1 │ │ │ │ - 5873: 005109c5 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var4 │ │ │ │ - 5874: 005eb5a9 548 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var2 │ │ │ │ - 5875: 005ec351 556 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var3 │ │ │ │ - 5876: 006934f4 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_lr │ │ │ │ - 5877: 003ad125 68 FUNC GLOBAL DEFAULT 11 c_cos │ │ │ │ - 5878: 005ea971 424 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var4 │ │ │ │ - 5879: 003e60b5 112 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_internal_check │ │ │ │ - 5880: 00693564 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_bsize │ │ │ │ + 5855: 00430e4d 1232 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var3 │ │ │ │ + 5856: 00633d79 638 FUNC GLOBAL DEFAULT 11 FLA_Givens2 │ │ │ │ + 5857: 0043131d 1232 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u_blk_var4 │ │ │ │ + 5858: 003cc701 4 FUNC GLOBAL DEFAULT 11 bl1_saxpyv3b │ │ │ │ + 5859: 0066ba19 1940 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var1 │ │ │ │ + 5860: 003dfc41 744 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_inc_internal_check │ │ │ │ + 5861: 0066ae91 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var2 │ │ │ │ + 5862: 0066c1ad 2152 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_blk_var3 │ │ │ │ + 5863: 003e3d09 56 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_internal_check │ │ │ │ + 5864: 00391c11 960 FUNC GLOBAL DEFAULT 11 zungtr_ │ │ │ │ + 5865: 001b7051 3144 FUNC GLOBAL DEFAULT 11 dlasd2_ │ │ │ │ + 5866: 005111e1 1768 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var1 │ │ │ │ + 5867: 003d3559 1052 FUNC GLOBAL DEFAULT 11 bl1_zrandmr │ │ │ │ + 5868: 00510b41 1696 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var2 │ │ │ │ + 5869: 003dafe1 480 FUNC GLOBAL DEFAULT 11 FLA_Gemvc_check │ │ │ │ + 5870: 0069392c 4 OBJECT GLOBAL DEFAULT 20 flash_apqut_cntl_blas │ │ │ │ + 5871: 00510811 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var3 │ │ │ │ + 5872: 005e9dad 416 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var1 │ │ │ │ + 5873: 005109a9 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_unb_var4 │ │ │ │ + 5874: 005ea9d5 548 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var2 │ │ │ │ + 5875: 005eb77d 556 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var3 │ │ │ │ + 5876: 006934f8 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_lr │ │ │ │ + 5877: 003ad12d 68 FUNC GLOBAL DEFAULT 11 c_cos │ │ │ │ + 5878: 005ec4cd 424 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opd_var4 │ │ │ │ + 5879: 003e5f0d 112 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_internal_check │ │ │ │ + 5880: 00693560 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_bsize │ │ │ │ 5881: 00085bad 308 FUNC GLOBAL DEFAULT 11 strtri_check │ │ │ │ - 5882: 00517dd9 1768 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var1 │ │ │ │ - 5883: 00690a88 4 OBJECT GLOBAL DEFAULT 20 f__recpos │ │ │ │ - 5884: 003c8c71 168 FUNC GLOBAL DEFAULT 11 bl1_ssyr2k_blas │ │ │ │ - 5885: 005184c1 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var2 │ │ │ │ - 5886: 0034c485 1020 FUNC GLOBAL DEFAULT 11 zpbcon_ │ │ │ │ - 5887: 006934c8 4 OBJECT GLOBAL DEFAULT 20 fla_copy_cntl_blas │ │ │ │ - 5888: 00517aa9 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var3 │ │ │ │ - 5889: 003d7d11 168 FUNC GLOBAL DEFAULT 11 FLA_Norm1_check │ │ │ │ - 5890: 00517c41 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var4 │ │ │ │ - 5891: 004264c1 52 FUNC GLOBAL DEFAULT 11 FLA_Hess_unb_external │ │ │ │ - 5892: 003da039 292 FUNC GLOBAL DEFAULT 11 FLA_Dotc_check │ │ │ │ - 5893: 0053a3e5 396 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_solve │ │ │ │ - 5894: 000a3481 1260 FUNC GLOBAL DEFAULT 11 cgetri_ │ │ │ │ - 5895: 004d4c75 748 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var10 │ │ │ │ - 5896: 003ed4a5 120 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT_cntl_init │ │ │ │ - 5897: 00417f6d 1164 FUNC GLOBAL DEFAULT 11 FLA_Scal_external │ │ │ │ - 5898: 0030f05d 1740 FUNC GLOBAL DEFAULT 11 zhsein_ │ │ │ │ - 5899: 005de005 2448 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var1 │ │ │ │ - 5900: 00294fd5 508 FUNC GLOBAL DEFAULT 11 sspcon_ │ │ │ │ - 5901: 0032f4f9 1508 FUNC GLOBAL DEFAULT 11 zlanhe_ │ │ │ │ - 5902: 005df921 3872 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ - 5903: 0057ff11 1112 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var2 │ │ │ │ - 5904: 005e4895 4152 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ - 5905: 00294709 2252 FUNC GLOBAL DEFAULT 11 ssbevx_ │ │ │ │ - 5906: 00584399 2152 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var3 │ │ │ │ + 5882: 00517dbd 1768 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var1 │ │ │ │ + 5883: 00690a90 4 OBJECT GLOBAL DEFAULT 20 f__recpos │ │ │ │ + 5884: 003c7209 168 FUNC GLOBAL DEFAULT 11 bl1_ssyr2k_blas │ │ │ │ + 5885: 005184a5 1660 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var2 │ │ │ │ + 5886: 0034c465 1020 FUNC GLOBAL DEFAULT 11 zpbcon_ │ │ │ │ + 5887: 006934d0 4 OBJECT GLOBAL DEFAULT 20 fla_copy_cntl_blas │ │ │ │ + 5888: 00517a8d 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var3 │ │ │ │ + 5889: 003d7d19 168 FUNC GLOBAL DEFAULT 11 FLA_Norm1_check │ │ │ │ + 5890: 00517c25 408 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc_unb_var4 │ │ │ │ + 5891: 004264c9 52 FUNC GLOBAL DEFAULT 11 FLA_Hess_unb_external │ │ │ │ + 5892: 003da041 292 FUNC GLOBAL DEFAULT 11 FLA_Dotc_check │ │ │ │ + 5893: 0053a3c5 396 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_solve │ │ │ │ + 5894: 000a38a5 1260 FUNC GLOBAL DEFAULT 11 cgetri_ │ │ │ │ + 5895: 004d4c59 748 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un_blk_var10 │ │ │ │ + 5896: 003ed565 120 FUNC GLOBAL DEFAULT 11 FLASH_QR2_UT_cntl_init │ │ │ │ + 5897: 00417b41 1164 FUNC GLOBAL DEFAULT 11 FLA_Scal_external │ │ │ │ + 5898: 0030e691 1740 FUNC GLOBAL DEFAULT 11 zhsein_ │ │ │ │ + 5899: 005ddfed 2448 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var1 │ │ │ │ + 5900: 002946e9 508 FUNC GLOBAL DEFAULT 11 sspcon_ │ │ │ │ + 5901: 00330159 1508 FUNC GLOBAL DEFAULT 11 zlanhe_ │ │ │ │ + 5902: 005df909 3872 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ + 5903: 0057fef1 1112 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var2 │ │ │ │ + 5904: 005e487d 4152 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ + 5905: 002948e5 2252 FUNC GLOBAL DEFAULT 11 ssbevx_ │ │ │ │ + 5906: 00584379 2152 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var3 │ │ │ │ 5907: 00173131 2222 FUNC GLOBAL DEFAULT 11 dgtsv_ │ │ │ │ - 5908: 001d2661 1892 FUNC GLOBAL DEFAULT 11 dposvx_ │ │ │ │ - 5909: 00587655 2496 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var4 │ │ │ │ - 5910: 00081081 380 FUNC GLOBAL DEFAULT 11 sgehrd_check │ │ │ │ - 5911: 002595e9 792 FUNC GLOBAL DEFAULT 11 slanhs_ │ │ │ │ - 5912: 003f6301 114 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_without_buffer │ │ │ │ - 5913: 001befed 272 FUNC GLOBAL DEFAULT 11 dlat2s_ │ │ │ │ - 5914: 0010cdf9 6320 FUNC GLOBAL DEFAULT 11 clatps_ │ │ │ │ - 5915: 0042c441 584 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var1 │ │ │ │ - 5916: 0042c689 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var2 │ │ │ │ - 5917: 003ce015 50 FUNC GLOBAL DEFAULT 11 bl1_cm1 │ │ │ │ - 5918: 003ce08d 50 FUNC GLOBAL DEFAULT 11 bl1_cm2 │ │ │ │ - 5919: 0042c8c9 604 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var3 │ │ │ │ - 5920: 0042cb25 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var4 │ │ │ │ + 5908: 001d2669 1892 FUNC GLOBAL DEFAULT 11 dposvx_ │ │ │ │ + 5909: 00587635 2496 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofz_var4 │ │ │ │ + 5910: 00081249 380 FUNC GLOBAL DEFAULT 11 sgehrd_check │ │ │ │ + 5911: 002598e9 792 FUNC GLOBAL DEFAULT 11 slanhs_ │ │ │ │ + 5912: 003f6309 114 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_without_buffer │ │ │ │ + 5913: 001befe1 272 FUNC GLOBAL DEFAULT 11 dlat2s_ │ │ │ │ + 5914: 0010ca1d 6320 FUNC GLOBAL DEFAULT 11 clatps_ │ │ │ │ + 5915: 0042c449 584 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var1 │ │ │ │ + 5916: 0042c691 576 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var2 │ │ │ │ + 5917: 003cde3d 50 FUNC GLOBAL DEFAULT 11 bl1_cm1 │ │ │ │ + 5918: 003cdeb5 50 FUNC GLOBAL DEFAULT 11 bl1_cm2 │ │ │ │ + 5919: 0042c8d1 604 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var3 │ │ │ │ + 5920: 0042cb2d 596 FUNC GLOBAL DEFAULT 11 FLA_Axpyt_n_blk_var4 │ │ │ │ 5921: 001b5fa9 2800 FUNC GLOBAL DEFAULT 11 dlasd3_ │ │ │ │ - 5922: 003e02b1 764 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_internal_check │ │ │ │ + 5922: 003dff29 764 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT_internal_check │ │ │ │ 5923: 0020c019 192 FUNC GLOBAL DEFAULT 11 scsum1_ │ │ │ │ - 5924: 00428bf9 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_task │ │ │ │ - 5925: 003bea51 4 FUNC GLOBAL DEFAULT 11 bl1_zzcopymrt │ │ │ │ - 5926: 001c52d9 3928 FUNC GLOBAL DEFAULT 11 dlatrs_ │ │ │ │ - 5927: 0053c0d9 2096 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_var1 │ │ │ │ - 5928: 003e9e35 112 FUNC GLOBAL DEFAULT 11 FLA_Herk_cntl_finalize │ │ │ │ - 5929: 0053d989 2360 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_var2 │ │ │ │ - 5930: 001d5add 276 FUNC GLOBAL DEFAULT 11 dptts2_ │ │ │ │ - 5931: 006539f5 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc │ │ │ │ - 5932: 003be43d 4 FUNC GLOBAL DEFAULT 11 bl1_cccopymrt │ │ │ │ - 5933: 005e778d 764 FUNC GLOBAL DEFAULT 11 FLA_Lyap_internal │ │ │ │ - 5934: 003cdd25 120 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmr │ │ │ │ - 5935: 003ad28d 44 FUNC GLOBAL DEFAULT 11 r_dim │ │ │ │ - 5936: 003dbbc5 424 FUNC GLOBAL DEFAULT 11 FLA_Her2c_check │ │ │ │ - 5937: 0069217c 4 OBJECT GLOBAL DEFAULT 20 f__workdone │ │ │ │ - 5938: 003ce895 136 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmt │ │ │ │ - 5939: 00643bf5 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opd_var1 │ │ │ │ - 5940: 000d9af1 324 FUNC GLOBAL DEFAULT 11 clacpy_ │ │ │ │ - 5941: 003f37d9 4 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_free │ │ │ │ - 5942: 005e21b9 1092 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofd_var2 │ │ │ │ - 5943: 003af5d9 108 FUNC GLOBAL DEFAULT 11 xrd_SL │ │ │ │ - 5944: 005e0c35 964 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofd_var3 │ │ │ │ - 5945: 003b73b1 38 FUNC GLOBAL DEFAULT 11 bl1_zcopy │ │ │ │ - 5946: 0041305d 1412 FUNC GLOBAL DEFAULT 11 FLA_Axpys_external │ │ │ │ - 5947: 003fd60d 140 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push_input │ │ │ │ - 5948: 003f6835 12 FUNC GLOBAL DEFAULT 11 FLA_Check_error_level │ │ │ │ - 5949: 00340299 13780 FUNC GLOBAL DEFAULT 11 zlanhf_ │ │ │ │ - 5950: 0041af5d 1224 FUNC GLOBAL DEFAULT 11 FLA_Gerc_external │ │ │ │ - 5951: 003cd8f5 44 FUNC GLOBAL DEFAULT 11 bl1_is_gen_storage │ │ │ │ - 5952: 004346ed 308 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l │ │ │ │ - 5953: 00445d59 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc │ │ │ │ - 5954: 002887e5 588 FUNC GLOBAL DEFAULT 11 spbequ_ │ │ │ │ - 5955: 003c1fe1 148 FUNC GLOBAL DEFAULT 11 bl1_ztrmv_blas │ │ │ │ - 5956: 0011a94d 612 FUNC GLOBAL DEFAULT 11 cpteqr_ │ │ │ │ - 5957: 003f7115 84 FUNC GLOBAL DEFAULT 11 FLA_Check_conj1_trans_and_datatype │ │ │ │ - 5958: 0066df25 2220 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var1 │ │ │ │ - 5959: 003bfdf9 128 FUNC GLOBAL DEFAULT 11 bl1_zher2_blas │ │ │ │ - 5960: 003cebb5 286 FUNC GLOBAL DEFAULT 11 bl1_sewinvscalmt │ │ │ │ - 5961: 0066d439 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var2 │ │ │ │ - 5962: 002969b9 856 FUNC GLOBAL DEFAULT 11 sspgvx_ │ │ │ │ - 5963: 0066e7d1 2348 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var3 │ │ │ │ - 5964: 000d5f59 1672 FUNC GLOBAL DEFAULT 11 cla_porcond_c_ │ │ │ │ - 5965: 004468a1 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh │ │ │ │ - 5966: 0040de69 126 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_opd │ │ │ │ - 5967: 00675fb5 1704 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lnfc_blk_var1 │ │ │ │ - 5968: 00130e1d 1824 FUNC GLOBAL DEFAULT 11 ctfttp_ │ │ │ │ - 5969: 003e8cf5 56 FUNC GLOBAL DEFAULT 11 FLA_Scalr_cntl_init │ │ │ │ - 5970: 00434821 308 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u │ │ │ │ - 5971: 0027fd09 3994 FUNC GLOBAL DEFAULT 11 slatbs_ │ │ │ │ - 5972: 0042572d 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_task │ │ │ │ - 5973: 004462fd 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn │ │ │ │ - 5974: 001663c9 868 FUNC GLOBAL DEFAULT 11 dgeqrt2_ │ │ │ │ + 5924: 00428c79 140 FUNC GLOBAL DEFAULT 11 FLA_Lyap_task │ │ │ │ + 5925: 003bea61 4 FUNC GLOBAL DEFAULT 11 bl1_zzcopymrt │ │ │ │ + 5926: 001c52e1 3928 FUNC GLOBAL DEFAULT 11 dlatrs_ │ │ │ │ + 5927: 0053dcb9 2096 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_var1 │ │ │ │ + 5928: 003e9e3d 112 FUNC GLOBAL DEFAULT 11 FLA_Herk_cntl_finalize │ │ │ │ + 5929: 0053ca7d 2360 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_var2 │ │ │ │ + 5930: 001d5995 276 FUNC GLOBAL DEFAULT 11 dptts2_ │ │ │ │ + 5931: 006539dd 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q2_UT_lhfc │ │ │ │ + 5932: 003be44d 4 FUNC GLOBAL DEFAULT 11 bl1_cccopymrt │ │ │ │ + 5933: 005e7775 764 FUNC GLOBAL DEFAULT 11 FLA_Lyap_internal │ │ │ │ + 5934: 003ce085 120 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmr │ │ │ │ + 5935: 003ad20d 44 FUNC GLOBAL DEFAULT 11 r_dim │ │ │ │ + 5936: 003dbbcd 424 FUNC GLOBAL DEFAULT 11 FLA_Her2c_check │ │ │ │ + 5937: 00692184 4 OBJECT GLOBAL DEFAULT 20 f__workdone │ │ │ │ + 5938: 003ce89d 136 FUNC GLOBAL DEFAULT 11 bl1_zcreate_contigmt │ │ │ │ + 5939: 00643bdd 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opd_var1 │ │ │ │ + 5940: 000d931d 324 FUNC GLOBAL DEFAULT 11 clacpy_ │ │ │ │ + 5941: 003f37e1 4 FUNC GLOBAL DEFAULT 11 FLA_Blocksize_free │ │ │ │ + 5942: 005e21a1 1092 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofd_var2 │ │ │ │ + 5943: 003af5e9 108 FUNC GLOBAL DEFAULT 11 xrd_SL │ │ │ │ + 5944: 005e0c1d 964 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_ofd_var3 │ │ │ │ + 5945: 003b75e1 38 FUNC GLOBAL DEFAULT 11 bl1_zcopy │ │ │ │ + 5946: 00413065 1412 FUNC GLOBAL DEFAULT 11 FLA_Axpys_external │ │ │ │ + 5947: 003fd945 140 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push_input │ │ │ │ + 5948: 003f7905 12 FUNC GLOBAL DEFAULT 11 FLA_Check_error_level │ │ │ │ + 5949: 00340431 13780 FUNC GLOBAL DEFAULT 11 zlanhf_ │ │ │ │ + 5950: 0041af65 1224 FUNC GLOBAL DEFAULT 11 FLA_Gerc_external │ │ │ │ + 5951: 003cd9ad 44 FUNC GLOBAL DEFAULT 11 bl1_is_gen_storage │ │ │ │ + 5952: 004344bd 308 FUNC GLOBAL DEFAULT 11 FLA_Scalr_l │ │ │ │ + 5953: 00446305 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hc │ │ │ │ + 5954: 00288781 588 FUNC GLOBAL DEFAULT 11 spbequ_ │ │ │ │ + 5955: 003c2659 148 FUNC GLOBAL DEFAULT 11 bl1_ztrmv_blas │ │ │ │ + 5956: 0011b2d5 612 FUNC GLOBAL DEFAULT 11 cpteqr_ │ │ │ │ + 5957: 003f81e5 84 FUNC GLOBAL DEFAULT 11 FLA_Check_conj1_trans_and_datatype │ │ │ │ + 5958: 0066df0d 2220 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var1 │ │ │ │ + 5959: 003c02b9 128 FUNC GLOBAL DEFAULT 11 bl1_zher2_blas │ │ │ │ + 5960: 003ce93d 286 FUNC GLOBAL DEFAULT 11 bl1_sewinvscalmt │ │ │ │ + 5961: 0066d421 640 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var2 │ │ │ │ + 5962: 0029773d 856 FUNC GLOBAL DEFAULT 11 sspgvx_ │ │ │ │ + 5963: 0066e7b9 2348 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhfc_blk_var3 │ │ │ │ + 5964: 000d6135 1672 FUNC GLOBAL DEFAULT 11 cla_porcond_c_ │ │ │ │ + 5965: 00446e4d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh │ │ │ │ + 5966: 0040d7f9 126 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_opd │ │ │ │ + 5967: 00675f9d 1704 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lnfc_blk_var1 │ │ │ │ + 5968: 00130e15 1824 FUNC GLOBAL DEFAULT 11 ctfttp_ │ │ │ │ + 5969: 003e8f85 56 FUNC GLOBAL DEFAULT 11 FLA_Scalr_cntl_init │ │ │ │ + 5970: 00434ad5 308 FUNC GLOBAL DEFAULT 11 FLA_Scalr_u │ │ │ │ + 5971: 0027fb0d 3994 FUNC GLOBAL DEFAULT 11 slatbs_ │ │ │ │ + 5972: 00425735 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_ruh_task │ │ │ │ + 5973: 004457bd 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hn │ │ │ │ + 5974: 00167a81 868 FUNC GLOBAL DEFAULT 11 dgeqrt2_ │ │ │ │ 5975: 000d4721 1692 FUNC GLOBAL DEFAULT 11 cla_hercond_c_ │ │ │ │ - 5976: 00333519 1420 FUNC GLOBAL DEFAULT 11 zlansp_ │ │ │ │ - 5977: 001bc151 7916 FUNC GLOBAL DEFAULT 11 dlasd4_ │ │ │ │ - 5978: 002f6f9d 2800 FUNC GLOBAL DEFAULT 11 zheevr_ │ │ │ │ - 5979: 005dcd01 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var1 │ │ │ │ - 5980: 003cf4ed 126 FUNC GLOBAL DEFAULT 11 bl1_csewinvscalv │ │ │ │ - 5981: 005e73ad 992 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h │ │ │ │ - 5982: 0042349d 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_task │ │ │ │ - 5983: 005dc96d 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var2 │ │ │ │ - 5984: 003f9da5 240 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_1x3_to_1x2 │ │ │ │ - 5985: 005dd84d 1976 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var3 │ │ │ │ - 5986: 0019a3c1 3512 FUNC GLOBAL DEFAULT 11 dlalsd_ │ │ │ │ - 5987: 00333d91 600 FUNC GLOBAL DEFAULT 11 zlaqgb_ │ │ │ │ - 5988: 00446e45 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht │ │ │ │ - 5989: 003ce931 4 FUNC GLOBAL DEFAULT 11 bl1_zfree │ │ │ │ - 5990: 0020ae3d 248 FUNC GLOBAL DEFAULT 11 icmax1_ │ │ │ │ - 5991: 005e7a89 992 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n │ │ │ │ - 5992: 0050cfad 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc │ │ │ │ - 5993: 0040ddd9 142 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_ops │ │ │ │ - 5994: 003d7421 264 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_check │ │ │ │ - 5995: 005b5061 1992 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var1 │ │ │ │ - 5996: 003d1029 208 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsm │ │ │ │ - 5997: 005b5f25 2120 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var2 │ │ │ │ - 5998: 003e8721 182 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init_flamec │ │ │ │ - 5999: 002e3e35 1332 FUNC GLOBAL DEFAULT 11 zgerqf_ │ │ │ │ - 6000: 003d2349 76 FUNC GLOBAL DEFAULT 11 bl1_dsetdiag │ │ │ │ - 6001: 0050d855 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh │ │ │ │ - 6002: 003f6ae9 68 FUNC GLOBAL DEFAULT 11 FLA_Check_complex_object │ │ │ │ - 6003: 005bde75 1060 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_internal │ │ │ │ - 6004: 005b5829 1788 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var4 │ │ │ │ - 6005: 0041f83d 1624 FUNC GLOBAL DEFAULT 11 FLA_Gemm_external │ │ │ │ - 6006: 003f5afd 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_side │ │ │ │ - 6007: 005b676d 1712 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var5 │ │ │ │ - 6008: 005c0f9d 348 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opd_var1 │ │ │ │ - 6009: 00426fd1 48 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_apply_Q_external │ │ │ │ - 6010: 003ecc61 120 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots_cntl_init │ │ │ │ - 6011: 000e9101 1000 FUNC GLOBAL DEFAULT 11 clangt_ │ │ │ │ - 6012: 00100ead 656 FUNC GLOBAL DEFAULT 11 classq_ │ │ │ │ - 6013: 0053a571 796 FUNC GLOBAL DEFAULT 11 FLA_SA_Apply_pivots │ │ │ │ - 6014: 00392461 992 FUNC GLOBAL DEFAULT 11 zunm2l_ │ │ │ │ - 6015: 0050dab5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln │ │ │ │ - 6016: 00423365 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_task │ │ │ │ - 6017: 0009244d 3852 FUNC GLOBAL DEFAULT 11 cgbtrf_ │ │ │ │ - 6018: 003d161d 98 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsv │ │ │ │ - 6019: 003e8375 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_tridiagut_obj_create │ │ │ │ - 6020: 003e5ae5 224 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_check │ │ │ │ - 6021: 003366d1 864 FUNC GLOBAL DEFAULT 11 zlaqp2_ │ │ │ │ - 6022: 004187ed 1152 FUNC GLOBAL DEFAULT 11 FLA_Scalc_external │ │ │ │ - 6023: 003aff79 100 FUNC GLOBAL DEFAULT 11 f__inode │ │ │ │ - 6024: 00554661 1436 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_blk_var1 │ │ │ │ - 6025: 001a15e9 316 FUNC GLOBAL DEFAULT 11 dlaqsy_ │ │ │ │ - 6026: 004003a9 182 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_dequeue │ │ │ │ - 6027: 0050df75 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt │ │ │ │ - 6028: 003cfbed 304 FUNC GLOBAL DEFAULT 11 bl1_cewscalv │ │ │ │ + 5976: 00333501 1420 FUNC GLOBAL DEFAULT 11 zlansp_ │ │ │ │ + 5977: 001bc419 7916 FUNC GLOBAL DEFAULT 11 dlasd4_ │ │ │ │ + 5978: 002f6bc1 2800 FUNC GLOBAL DEFAULT 11 zheevr_ │ │ │ │ + 5979: 005dc955 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var1 │ │ │ │ + 5980: 003cf4f5 126 FUNC GLOBAL DEFAULT 11 bl1_csewinvscalv │ │ │ │ + 5981: 005e7395 992 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h │ │ │ │ + 5982: 004237b1 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ct_task │ │ │ │ + 5983: 005dd4a1 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var2 │ │ │ │ + 5984: 003f9dad 240 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_1x3_to_1x2 │ │ │ │ + 5985: 005dd835 1976 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_blk_var3 │ │ │ │ + 5986: 0019a0e1 3512 FUNC GLOBAL DEFAULT 11 dlalsd_ │ │ │ │ + 5987: 00335531 600 FUNC GLOBAL DEFAULT 11 zlaqgb_ │ │ │ │ + 5988: 004468a9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ht │ │ │ │ + 5989: 003ce939 4 FUNC GLOBAL DEFAULT 11 bl1_zfree │ │ │ │ + 5990: 0020a9b9 248 FUNC GLOBAL DEFAULT 11 icmax1_ │ │ │ │ + 5991: 005e7a71 992 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n │ │ │ │ + 5992: 0050d5d9 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc │ │ │ │ + 5993: 0040d769 142 FUNC GLOBAL DEFAULT 11 FLA_Wilkshift_tridiag_ops │ │ │ │ + 5994: 003d7429 264 FUNC GLOBAL DEFAULT 11 FLA_Househ3UD_UT_check │ │ │ │ + 5995: 005b56f1 1992 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var1 │ │ │ │ + 5996: 003d1031 208 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsm │ │ │ │ + 5997: 005b5eb9 2120 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var2 │ │ │ │ + 5998: 003e8a1d 182 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init_flamec │ │ │ │ + 5999: 002e3e0d 1332 FUNC GLOBAL DEFAULT 11 zgerqf_ │ │ │ │ + 6000: 003d2351 76 FUNC GLOBAL DEFAULT 11 bl1_dsetdiag │ │ │ │ + 6001: 0050d839 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llh │ │ │ │ + 6002: 003f7bb9 68 FUNC GLOBAL DEFAULT 11 FLA_Check_complex_object │ │ │ │ + 6003: 005bde55 1060 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_internal │ │ │ │ + 6004: 005b6701 1788 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var4 │ │ │ │ + 6005: 0041f245 1624 FUNC GLOBAL DEFAULT 11 FLA_Gemm_external │ │ │ │ + 6006: 003f5b05 52 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_side │ │ │ │ + 6007: 005b5041 1712 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_var5 │ │ │ │ + 6008: 005c17f1 348 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opd_var1 │ │ │ │ + 6009: 00426fd9 48 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_apply_Q_external │ │ │ │ + 6010: 003ecc69 120 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots_cntl_init │ │ │ │ + 6011: 000e9df1 1000 FUNC GLOBAL DEFAULT 11 clangt_ │ │ │ │ + 6012: 000fd045 656 FUNC GLOBAL DEFAULT 11 classq_ │ │ │ │ + 6013: 0053b4a5 796 FUNC GLOBAL DEFAULT 11 FLA_SA_Apply_pivots │ │ │ │ + 6014: 00394449 992 FUNC GLOBAL DEFAULT 11 zunm2l_ │ │ │ │ + 6015: 0050da99 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln │ │ │ │ + 6016: 00423679 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_task │ │ │ │ + 6017: 000928e1 3852 FUNC GLOBAL DEFAULT 11 cgbtrf_ │ │ │ │ + 6018: 003d13e5 98 FUNC GLOBAL DEFAULT 11 bl1_dmaxabsv │ │ │ │ + 6019: 003e8345 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_tridiagut_obj_create │ │ │ │ + 6020: 003e5aed 224 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_check │ │ │ │ + 6021: 003366b9 864 FUNC GLOBAL DEFAULT 11 zlaqp2_ │ │ │ │ + 6022: 00417fcd 1152 FUNC GLOBAL DEFAULT 11 FLA_Scalc_external │ │ │ │ + 6023: 003aff89 100 FUNC GLOBAL DEFAULT 11 f__inode │ │ │ │ + 6024: 00554641 1436 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_blk_var1 │ │ │ │ + 6025: 001a2151 316 FUNC GLOBAL DEFAULT 11 dlaqsy_ │ │ │ │ + 6026: 004001e9 182 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_dequeue │ │ │ │ + 6027: 0050dcf9 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llt │ │ │ │ + 6028: 003cfbf5 304 FUNC GLOBAL DEFAULT 11 bl1_cewscalv │ │ │ │ 6029: 006939d0 4 OBJECT GLOBAL DEFAULT 20 flash_spdinv_size_cutoff │ │ │ │ - 6030: 003ec3a9 144 FUNC GLOBAL DEFAULT 11 FLA_Trinv_cntl_init │ │ │ │ - 6031: 005ea175 528 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var1 │ │ │ │ - 6032: 00693724 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_blas │ │ │ │ - 6033: 0018ca61 12354 FUNC GLOBAL DEFAULT 11 dhgeqz_ │ │ │ │ + 6030: 003ec291 144 FUNC GLOBAL DEFAULT 11 FLA_Trinv_cntl_init │ │ │ │ + 6031: 005ea15d 528 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var1 │ │ │ │ + 6032: 006936c4 4 OBJECT GLOBAL DEFAULT 20 flash_her2k_cntl_blas │ │ │ │ + 6033: 0018bb99 12354 FUNC GLOBAL DEFAULT 11 dhgeqz_ │ │ │ │ 6034: 0008203d 172 FUNC GLOBAL DEFAULT 11 sgetrf_check │ │ │ │ - 6035: 005eba55 652 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var2 │ │ │ │ - 6036: 003f3f15 68 FUNC GLOBAL DEFAULT 11 FLA_free │ │ │ │ - 6037: 005ec811 676 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var3 │ │ │ │ - 6038: 00532315 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opd_var1 │ │ │ │ - 6039: 003f012d 150 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_row_offset │ │ │ │ - 6040: 001b3d25 828 FUNC GLOBAL DEFAULT 11 dlasd5_ │ │ │ │ - 6041: 005ead2d 532 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var4 │ │ │ │ - 6042: 001668b5 1260 FUNC GLOBAL DEFAULT 11 dgeqrt3_ │ │ │ │ - 6043: 00533359 1072 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opd_var2 │ │ │ │ - 6044: 00692054 4 OBJECT GLOBAL DEFAULT 20 nml_read │ │ │ │ - 6045: 0028906d 1804 FUNC GLOBAL DEFAULT 11 sormrz_ │ │ │ │ - 6046: 000f7d29 628 FUNC GLOBAL DEFAULT 11 clar2v_ │ │ │ │ - 6047: 0042459d 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_task │ │ │ │ - 6048: 003cc5a9 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv2b │ │ │ │ - 6049: 00644831 452 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_internal │ │ │ │ - 6050: 003efc41 32 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_1x2 │ │ │ │ - 6051: 003a27b1 1388 FUNC GLOBAL DEFAULT 11 zunglq_fla │ │ │ │ - 6052: 003e0cd1 332 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_check │ │ │ │ + 6035: 005eae81 652 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var2 │ │ │ │ + 6036: 003f3f1d 68 FUNC GLOBAL DEFAULT 11 FLA_free │ │ │ │ + 6037: 005ebc3d 676 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var3 │ │ │ │ + 6038: 00532165 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opd_var1 │ │ │ │ + 6039: 003f0135 150 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_row_offset │ │ │ │ + 6040: 001b41e9 828 FUNC GLOBAL DEFAULT 11 dlasd5_ │ │ │ │ + 6041: 005ec889 532 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_opz_var4 │ │ │ │ + 6042: 00168059 1260 FUNC GLOBAL DEFAULT 11 dgeqrt3_ │ │ │ │ + 6043: 005331a9 1072 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opd_var2 │ │ │ │ + 6044: 0069215c 4 OBJECT GLOBAL DEFAULT 20 nml_read │ │ │ │ + 6045: 0028904d 1804 FUNC GLOBAL DEFAULT 11 sormrz_ │ │ │ │ + 6046: 000f7d21 628 FUNC GLOBAL DEFAULT 11 clar2v_ │ │ │ │ + 6047: 004248b1 130 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_task │ │ │ │ + 6048: 003cc5b9 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv2b │ │ │ │ + 6049: 00644701 452 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_internal │ │ │ │ + 6050: 003efc49 32 FUNC GLOBAL DEFAULT 11 FLASH_Part_free_1x2 │ │ │ │ + 6051: 003a3041 1388 FUNC GLOBAL DEFAULT 11 zunglq_fla │ │ │ │ + 6052: 003e0cd9 332 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_check │ │ │ │ 6053: 000c96d9 1136 FUNC GLOBAL DEFAULT 11 chptrd_ │ │ │ │ - 6054: 003e45e1 236 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_check │ │ │ │ - 6055: 003fa549 298 FUNC GLOBAL DEFAULT 11 FLA_Conjugate │ │ │ │ + 6054: 003e45e9 236 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_check │ │ │ │ + 6055: 003fa555 298 FUNC GLOBAL DEFAULT 11 FLA_Conjugate │ │ │ │ 6056: 000b7655 532 FUNC GLOBAL DEFAULT 11 chesv_rook_ │ │ │ │ - 6057: 0014b3ad 1344 FUNC GLOBAL DEFAULT 11 cunglq_ │ │ │ │ - 6058: 00675959 1628 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lhfc_blk_var1 │ │ │ │ - 6059: 003e9ced 112 FUNC GLOBAL DEFAULT 11 FLA_Her2k_cntl_finalize │ │ │ │ - 6060: 0053e2c1 1340 FUNC GLOBAL DEFAULT 11 FLASH_SA_LU │ │ │ │ - 6061: 003f59f9 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_side │ │ │ │ - 6062: 003fa93d 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_vector_dim │ │ │ │ - 6063: 003fdc01 644 FUNC GLOBAL DEFAULT 11 FLASH_Task_free │ │ │ │ - 6064: 002bcb41 1588 FUNC GLOBAL DEFAULT 11 strexc_ │ │ │ │ - 6065: 003ef6b5 236 FUNC GLOBAL DEFAULT 11 FLASH_Norm1 │ │ │ │ - 6066: 00673fad 296 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc │ │ │ │ - 6067: 00101495 4604 FUNC GLOBAL DEFAULT 11 clarrv_ │ │ │ │ - 6068: 003f8095 60 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type_and_trans_combination │ │ │ │ + 6057: 0014b3a5 1344 FUNC GLOBAL DEFAULT 11 cunglq_ │ │ │ │ + 6058: 00675941 1628 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lhfc_blk_var1 │ │ │ │ + 6059: 003e9cf5 112 FUNC GLOBAL DEFAULT 11 FLA_Her2k_cntl_finalize │ │ │ │ + 6060: 0053d77d 1340 FUNC GLOBAL DEFAULT 11 FLASH_SA_LU │ │ │ │ + 6061: 003f5a01 44 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_blis_side │ │ │ │ + 6062: 003fa949 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_vector_dim │ │ │ │ + 6063: 003fdf39 644 FUNC GLOBAL DEFAULT 11 FLASH_Task_free │ │ │ │ + 6064: 002bd05d 1588 FUNC GLOBAL DEFAULT 11 strexc_ │ │ │ │ + 6065: 003ef6bd 236 FUNC GLOBAL DEFAULT 11 FLASH_Norm1 │ │ │ │ + 6066: 00674a7d 296 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc │ │ │ │ + 6067: 0010148d 4604 FUNC GLOBAL DEFAULT 11 clarrv_ │ │ │ │ + 6068: 003f9165 60 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_svd_type_and_trans_combination │ │ │ │ 6069: 0017de89 62 FUNC GLOBAL DEFAULT 11 dla_wwaddw_ │ │ │ │ - 6070: 00693574 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_fm_rp │ │ │ │ - 6071: 003d42bd 360 FUNC GLOBAL DEFAULT 11 FLA_Axpy_object_to_buffer_check │ │ │ │ - 6072: 0069369c 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_mm │ │ │ │ - 6073: 006936a0 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_mp │ │ │ │ - 6074: 0063ab4d 438 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var1 │ │ │ │ - 6075: 00640429 1346 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var2 │ │ │ │ - 6076: 0065adf9 7352 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var3 │ │ │ │ - 6077: 003fc409 916 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_nan │ │ │ │ - 6078: 001af34d 188 FUNC GLOBAL DEFAULT 11 dlartv_ │ │ │ │ - 6079: 00091a21 1244 FUNC GLOBAL DEFAULT 11 cgebd2_ │ │ │ │ - 6080: 003fd3d9 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_enabled │ │ │ │ - 6081: 003d1f69 50 FUNC GLOBAL DEFAULT 11 bl1_set_contig_strides │ │ │ │ - 6082: 00649b29 2854 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var6 │ │ │ │ - 6083: 00132399 2612 FUNC GLOBAL DEFAULT 11 ctfttr_ │ │ │ │ - 6084: 00418cb9 76 FUNC GLOBAL DEFAULT 11 FLA_Asum │ │ │ │ - 6085: 003b73e1 268 FUNC GLOBAL DEFAULT 11 bl1_cconjmr │ │ │ │ - 6086: 003fa9f5 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_num_elem_alloc │ │ │ │ - 6087: 0064e341 3960 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var9 │ │ │ │ - 6088: 00692188 40 OBJECT GLOBAL DEFAULT 20 f__ret │ │ │ │ - 6089: 003d22b5 72 FUNC GLOBAL DEFAULT 11 bl1_isetdiag │ │ │ │ - 6090: 0055d979 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opd_var1 │ │ │ │ + 6070: 00693570 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_fm_rp │ │ │ │ + 6071: 003d42c5 360 FUNC GLOBAL DEFAULT 11 FLA_Axpy_object_to_buffer_check │ │ │ │ + 6072: 006936a4 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_mm │ │ │ │ + 6073: 006936a8 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_mp │ │ │ │ + 6074: 0063ab35 438 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var1 │ │ │ │ + 6075: 00640f69 1346 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var2 │ │ │ │ + 6076: 0065a2c9 7352 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var3 │ │ │ │ + 6077: 003fc415 916 FUNC GLOBAL DEFAULT 11 FLA_Obj_has_nan │ │ │ │ + 6078: 001aee75 188 FUNC GLOBAL DEFAULT 11 dlartv_ │ │ │ │ + 6079: 00090f69 1244 FUNC GLOBAL DEFAULT 11 cgebd2_ │ │ │ │ + 6080: 003fd711 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_enabled │ │ │ │ + 6081: 003d1f71 50 FUNC GLOBAL DEFAULT 11 bl1_set_contig_strides │ │ │ │ + 6082: 00644b4d 2854 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var6 │ │ │ │ + 6083: 00132391 2612 FUNC GLOBAL DEFAULT 11 ctfttr_ │ │ │ │ + 6084: 0041928d 76 FUNC GLOBAL DEFAULT 11 FLA_Asum │ │ │ │ + 6085: 003b7351 268 FUNC GLOBAL DEFAULT 11 bl1_cconjmr │ │ │ │ + 6086: 003faa01 14 FUNC GLOBAL DEFAULT 11 FLA_Obj_num_elem_alloc │ │ │ │ + 6087: 0064dd65 3960 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ops_var9 │ │ │ │ + 6088: 00692190 40 OBJECT GLOBAL DEFAULT 20 f__ret │ │ │ │ + 6089: 003d22bd 72 FUNC GLOBAL DEFAULT 11 bl1_isetdiag │ │ │ │ + 6090: 0055d2ed 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opd_var1 │ │ │ │ 6091: 001b4b0d 868 FUNC GLOBAL DEFAULT 11 dlasd6_ │ │ │ │ - 6092: 001a6dd9 728 FUNC GLOBAL DEFAULT 11 dlarfgp_ │ │ │ │ - 6093: 00190b61 164 FUNC GLOBAL DEFAULT 11 dlag2s_ │ │ │ │ - 6094: 003cc7cd 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv3b │ │ │ │ - 6095: 003ec47d 140 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_cntl_init │ │ │ │ - 6096: 0012c15d 2492 FUNC GLOBAL DEFAULT 11 csytrs_ │ │ │ │ - 6097: 002ce6c1 5868 FUNC GLOBAL DEFAULT 11 zgbbrd_ │ │ │ │ - 6098: 000782c9 200 FUNC GLOBAL DEFAULT 11 chetd2_check │ │ │ │ - 6099: 000c065d 392 FUNC GLOBAL DEFAULT 11 chetri2_ │ │ │ │ - 6100: 006936a8 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_blas │ │ │ │ - 6101: 001dc7cd 4584 FUNC GLOBAL DEFAULT 11 dsbtrd_ │ │ │ │ - 6102: 006555a5 440 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT │ │ │ │ - 6103: 005db309 1472 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opt_var1 │ │ │ │ - 6104: 001f0721 4616 FUNC GLOBAL DEFAULT 11 dsytri2x_ │ │ │ │ - 6105: 00643ec5 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opz_var1 │ │ │ │ - 6106: 0024f89d 1776 FUNC GLOBAL DEFAULT 11 slags2_ │ │ │ │ - 6107: 00693a08 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_cntl_leaf │ │ │ │ - 6108: 003c1e11 148 FUNC GLOBAL DEFAULT 11 bl1_ctrmv_blas │ │ │ │ - 6109: 003f022d 1892 FUNC GLOBAL DEFAULT 11 FLASH_Obj_adjust_views_hierarchy │ │ │ │ - 6110: 00242f41 20860 FUNC GLOBAL DEFAULT 11 sgesvj_ │ │ │ │ - 6111: 004edc65 248 FUNC GLOBAL DEFAULT 11 FLASH_Trmm │ │ │ │ - 6112: 00693554 4 OBJECT GLOBAL DEFAULT 20 fla_trsv_cntl_blas │ │ │ │ - 6113: 00693b4c 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_ONE │ │ │ │ - 6114: 0048f081 712 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var10 │ │ │ │ - 6115: 001f6ec1 3542 FUNC GLOBAL DEFAULT 11 dtgsen_ │ │ │ │ - 6116: 0069356c 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_rp_bv │ │ │ │ - 6117: 003571ad 452 FUNC GLOBAL DEFAULT 11 zpotrs_ │ │ │ │ - 6118: 00495eb1 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var1 │ │ │ │ - 6119: 00278b29 1166 FUNC GLOBAL DEFAULT 11 slasv2_ │ │ │ │ - 6120: 004964c5 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var2 │ │ │ │ - 6121: 0069b198 12 OBJECT GLOBAL DEFAULT 20 _tq │ │ │ │ - 6122: 00077e4d 308 FUNC GLOBAL DEFAULT 11 cgeqrfp_check │ │ │ │ - 6123: 003e44e1 256 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_internal_check │ │ │ │ - 6124: 00496ad1 1564 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var3 │ │ │ │ - 6125: 004970ed 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var4 │ │ │ │ - 6126: 003e0101 432 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_check │ │ │ │ - 6127: 002a5b25 1900 FUNC GLOBAL DEFAULT 11 ssyrfs_ │ │ │ │ - 6128: 00497701 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var5 │ │ │ │ - 6129: 00497d19 1568 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var6 │ │ │ │ - 6130: 00426435 52 FUNC GLOBAL DEFAULT 11 FLA_Hess_blk_external │ │ │ │ - 6131: 00498339 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var7 │ │ │ │ - 6132: 00498c3d 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var8 │ │ │ │ - 6133: 001b8781 2408 FUNC GLOBAL DEFAULT 11 dlasd7_ │ │ │ │ - 6134: 0049894d 752 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var9 │ │ │ │ - 6135: 0018faa9 576 FUNC GLOBAL DEFAULT 11 dlaev2_ │ │ │ │ - 6136: 003dc701 176 FUNC GLOBAL DEFAULT 11 FLA_Trsv_internal_check │ │ │ │ - 6137: 003355f1 432 FUNC GLOBAL DEFAULT 11 zlaqge_ │ │ │ │ - 6138: 00077f81 172 FUNC GLOBAL DEFAULT 11 cgetf2_check │ │ │ │ - 6139: 000ce06d 4204 FUNC GLOBAL DEFAULT 11 chptrf_ │ │ │ │ - 6140: 003b8a51 86 FUNC GLOBAL DEFAULT 11 bl1_zdcopyv │ │ │ │ - 6141: 003c0bc1 164 FUNC GLOBAL DEFAULT 11 bl1_dsyr │ │ │ │ - 6142: 00693710 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_blas │ │ │ │ - 6143: 005c12d5 424 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opz_var1 │ │ │ │ - 6144: 00286969 1260 FUNC GLOBAL DEFAULT 11 sorgql_ │ │ │ │ - 6145: 006937c4 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_cntl_leaf │ │ │ │ - 6146: 002d2b79 828 FUNC GLOBAL DEFAULT 11 zgecon_ │ │ │ │ - 6147: 004267a5 76 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_ext │ │ │ │ - 6148: 00080a69 260 FUNC GLOBAL DEFAULT 11 dtrti2_check │ │ │ │ - 6149: 0010eb1d 544 FUNC GLOBAL DEFAULT 11 cpbtrs_ │ │ │ │ - 6150: 005713c1 256 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT │ │ │ │ - 6151: 00693580 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var3_bsize │ │ │ │ - 6152: 003e7ae5 712 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_check │ │ │ │ - 6153: 0036d841 392 FUNC GLOBAL DEFAULT 11 zsytri2_ │ │ │ │ - 6154: 00693544 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_bsize │ │ │ │ - 6155: 004295b5 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_task │ │ │ │ - 6156: 0022b429 632 FUNC GLOBAL DEFAULT 11 sggqrf_ │ │ │ │ - 6157: 001d1c99 280 FUNC GLOBAL DEFAULT 11 dposv_ │ │ │ │ - 6158: 0022cd51 4328 FUNC GLOBAL DEFAULT 11 sggevx_ │ │ │ │ - 6159: 003ed9e1 68 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm_cntl_finalize │ │ │ │ - 6160: 00693690 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_blas │ │ │ │ - 6161: 003b7179 2 FUNC GLOBAL DEFAULT 11 bl1_sconjm │ │ │ │ - 6162: 0028d21d 952 FUNC GLOBAL DEFAULT 11 spocon_ │ │ │ │ - 6163: 005a65b5 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var1 │ │ │ │ - 6164: 005a6e49 2372 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var2 │ │ │ │ - 6165: 00532955 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opz_var1 │ │ │ │ - 6166: 0039b1c1 1344 FUNC GLOBAL DEFAULT 11 cunglq_fla │ │ │ │ - 6167: 00398ec5 724 FUNC GLOBAL DEFAULT 11 dormhr_ │ │ │ │ - 6168: 005a8969 2912 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var3 │ │ │ │ - 6169: 005337b1 1088 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opz_var2 │ │ │ │ - 6170: 000e43f9 3972 FUNC GLOBAL DEFAULT 11 clagtm_ │ │ │ │ - 6171: 005a778d 2352 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var4 │ │ │ │ - 6172: 003c6451 1668 FUNC GLOBAL DEFAULT 11 bl1_cgemm │ │ │ │ - 6173: 003d5f69 120 FUNC GLOBAL DEFAULT 11 FLA_Absolute_square_check │ │ │ │ - 6174: 006935d0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_bp │ │ │ │ - 6175: 000b5b2d 3416 FUNC GLOBAL DEFAULT 11 cheequb_ │ │ │ │ - 6176: 005a80bd 2220 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var5 │ │ │ │ - 6177: 0041fe95 1580 FUNC GLOBAL DEFAULT 11 FLA_Her2k_external │ │ │ │ + 6092: 001a4ff9 728 FUNC GLOBAL DEFAULT 11 dlarfgp_ │ │ │ │ + 6093: 00190929 164 FUNC GLOBAL DEFAULT 11 dlag2s_ │ │ │ │ + 6094: 003cc7dd 4 FUNC GLOBAL DEFAULT 11 bl1_caxpyv3b │ │ │ │ + 6095: 003ec365 140 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_cntl_init │ │ │ │ + 6096: 0012c155 2492 FUNC GLOBAL DEFAULT 11 csytrs_ │ │ │ │ + 6097: 002d1459 5868 FUNC GLOBAL DEFAULT 11 zgbbrd_ │ │ │ │ + 6098: 00078525 200 FUNC GLOBAL DEFAULT 11 chetd2_check │ │ │ │ + 6099: 000c09f1 392 FUNC GLOBAL DEFAULT 11 chetri2_ │ │ │ │ + 6100: 006936b0 4 OBJECT GLOBAL DEFAULT 20 fla_trsm_cntl_blas │ │ │ │ + 6101: 001dc7d5 4584 FUNC GLOBAL DEFAULT 11 dsbtrd_ │ │ │ │ + 6102: 0065558d 440 FUNC GLOBAL DEFAULT 11 FLA_Apply_QUD_UT │ │ │ │ + 6103: 005dc395 1472 FUNC GLOBAL DEFAULT 11 FLA_Fused_UZhu_ZUhu_opt_var1 │ │ │ │ + 6104: 001efc89 4616 FUNC GLOBAL DEFAULT 11 dsytri2x_ │ │ │ │ + 6105: 00643ead 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_opz_var1 │ │ │ │ + 6106: 0024f239 1776 FUNC GLOBAL DEFAULT 11 slags2_ │ │ │ │ + 6107: 00693a10 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_cntl_leaf │ │ │ │ + 6108: 003c2489 148 FUNC GLOBAL DEFAULT 11 bl1_ctrmv_blas │ │ │ │ + 6109: 003f0235 1892 FUNC GLOBAL DEFAULT 11 FLASH_Obj_adjust_views_hierarchy │ │ │ │ + 6110: 00243b09 20860 FUNC GLOBAL DEFAULT 11 sgesvj_ │ │ │ │ + 6111: 004edcd1 248 FUNC GLOBAL DEFAULT 11 FLASH_Trmm │ │ │ │ + 6112: 00693548 4 OBJECT GLOBAL DEFAULT 20 fla_trsv_cntl_blas │ │ │ │ + 6113: 00693b54 28 OBJECT GLOBAL DEFAULT 20 FLA_MINUS_ONE │ │ │ │ + 6114: 0048f065 712 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_blk_var10 │ │ │ │ + 6115: 001f6bb9 3542 FUNC GLOBAL DEFAULT 11 dtgsen_ │ │ │ │ + 6116: 00693568 4 OBJECT GLOBAL DEFAULT 20 flash_gemv_cntl_rp_bv │ │ │ │ + 6117: 00357195 452 FUNC GLOBAL DEFAULT 11 zpotrs_ │ │ │ │ + 6118: 00495e95 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var1 │ │ │ │ + 6119: 00278b09 1166 FUNC GLOBAL DEFAULT 11 slasv2_ │ │ │ │ + 6120: 004964a9 1548 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var2 │ │ │ │ + 6121: 0069b1a0 12 OBJECT GLOBAL DEFAULT 20 _tq │ │ │ │ + 6122: 00077e51 308 FUNC GLOBAL DEFAULT 11 cgeqrfp_check │ │ │ │ + 6123: 003e44e9 256 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_copy_internal_check │ │ │ │ + 6124: 00496ab5 1564 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var3 │ │ │ │ + 6125: 004970d1 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var4 │ │ │ │ + 6126: 003e0405 432 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_check │ │ │ │ + 6127: 002a5e89 1900 FUNC GLOBAL DEFAULT 11 ssyrfs_ │ │ │ │ + 6128: 004976e5 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var5 │ │ │ │ + 6129: 00498311 1568 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var6 │ │ │ │ + 6130: 0042643d 52 FUNC GLOBAL DEFAULT 11 FLA_Hess_blk_external │ │ │ │ + 6131: 00497cfd 1556 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var7 │ │ │ │ + 6132: 00498c21 1560 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var8 │ │ │ │ + 6133: 001b88d1 2408 FUNC GLOBAL DEFAULT 11 dlasd7_ │ │ │ │ + 6134: 00498931 752 FUNC GLOBAL DEFAULT 11 FLA_Her2k_un_blk_var9 │ │ │ │ + 6135: 001909d1 576 FUNC GLOBAL DEFAULT 11 dlaev2_ │ │ │ │ + 6136: 003dc839 176 FUNC GLOBAL DEFAULT 11 FLA_Trsv_internal_check │ │ │ │ + 6137: 00335381 432 FUNC GLOBAL DEFAULT 11 zlaqge_ │ │ │ │ + 6138: 00077f85 172 FUNC GLOBAL DEFAULT 11 cgetf2_check │ │ │ │ + 6139: 000cda39 4204 FUNC GLOBAL DEFAULT 11 chptrf_ │ │ │ │ + 6140: 003b8a61 86 FUNC GLOBAL DEFAULT 11 bl1_zdcopyv │ │ │ │ + 6141: 003c0bd1 164 FUNC GLOBAL DEFAULT 11 bl1_dsyr │ │ │ │ + 6142: 00693754 4 OBJECT GLOBAL DEFAULT 20 flash_hemm_cntl_blas │ │ │ │ + 6143: 005c1b29 424 FUNC GLOBAL DEFAULT 11 FLA_Fused_Uhu_Yhu_Zhu_opz_var1 │ │ │ │ + 6144: 00286949 1260 FUNC GLOBAL DEFAULT 11 sorgql_ │ │ │ │ + 6145: 006937d0 4 OBJECT GLOBAL DEFAULT 20 fla_apqut_cntl_leaf │ │ │ │ + 6146: 002d49e1 828 FUNC GLOBAL DEFAULT 11 zgecon_ │ │ │ │ + 6147: 004267ad 76 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_ext │ │ │ │ + 6148: 00080a6d 260 FUNC GLOBAL DEFAULT 11 dtrti2_check │ │ │ │ + 6149: 0010eb15 544 FUNC GLOBAL DEFAULT 11 cpbtrs_ │ │ │ │ + 6150: 005713a1 256 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT │ │ │ │ + 6151: 00693588 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_var3_bsize │ │ │ │ + 6152: 003e7b49 712 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_check │ │ │ │ + 6153: 0036dbc5 392 FUNC GLOBAL DEFAULT 11 zsytri2_ │ │ │ │ + 6154: 00693538 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_bsize │ │ │ │ + 6155: 004295bd 96 FUNC GLOBAL DEFAULT 11 FLA_Trinv_task │ │ │ │ + 6156: 0022a789 632 FUNC GLOBAL DEFAULT 11 sggqrf_ │ │ │ │ + 6157: 001d1acd 280 FUNC GLOBAL DEFAULT 11 dposv_ │ │ │ │ + 6158: 0022b92d 4328 FUNC GLOBAL DEFAULT 11 sggevx_ │ │ │ │ + 6159: 003ed9e9 68 FUNC GLOBAL DEFAULT 11 FLASH_Ttmm_cntl_finalize │ │ │ │ + 6160: 00693698 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_blas │ │ │ │ + 6161: 003b63f9 2 FUNC GLOBAL DEFAULT 11 bl1_sconjm │ │ │ │ + 6162: 0028d899 952 FUNC GLOBAL DEFAULT 11 spocon_ │ │ │ │ + 6163: 005a6595 2196 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var1 │ │ │ │ + 6164: 005a6e29 2372 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var2 │ │ │ │ + 6165: 005327a5 800 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opz_var1 │ │ │ │ + 6166: 0039c0c1 1344 FUNC GLOBAL DEFAULT 11 cunglq_fla │ │ │ │ + 6167: 003988d9 724 FUNC GLOBAL DEFAULT 11 dormhr_ │ │ │ │ + 6168: 005a776d 2912 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var3 │ │ │ │ + 6169: 00533601 1088 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_v_opz_var2 │ │ │ │ + 6170: 000ded25 3972 FUNC GLOBAL DEFAULT 11 clagtm_ │ │ │ │ + 6171: 005a8b79 2352 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var4 │ │ │ │ + 6172: 003c56a1 1668 FUNC GLOBAL DEFAULT 11 bl1_cgemm │ │ │ │ + 6173: 003d5f71 120 FUNC GLOBAL DEFAULT 11 FLA_Absolute_square_check │ │ │ │ + 6174: 006935d8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_bp │ │ │ │ + 6175: 000b64f1 3416 FUNC GLOBAL DEFAULT 11 cheequb_ │ │ │ │ + 6176: 005a82cd 2220 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_blk_var5 │ │ │ │ + 6177: 004203b5 1580 FUNC GLOBAL DEFAULT 11 FLA_Her2k_external │ │ │ │ 6178: 001695d1 748 FUNC GLOBAL DEFAULT 11 dgetc2_ │ │ │ │ 6179: 00067de9 444 FUNC GLOBAL DEFAULT 11 dgelqf_ │ │ │ │ - 6180: 003d7db9 196 FUNC GLOBAL DEFAULT 11 FLA_Norm_frob_check │ │ │ │ - 6181: 005472a5 644 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var3 │ │ │ │ + 6180: 003d7dc1 196 FUNC GLOBAL DEFAULT 11 FLA_Norm_frob_check │ │ │ │ + 6181: 00547e65 644 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var3 │ │ │ │ 6182: 001b6a99 1460 FUNC GLOBAL DEFAULT 11 dlasd8_ │ │ │ │ - 6183: 003b70a9 2 FUNC GLOBAL DEFAULT 11 bl1_sconjv │ │ │ │ - 6184: 00547f0d 612 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var4 │ │ │ │ - 6185: 001c8e55 636 FUNC GLOBAL DEFAULT 11 dorg2l_ │ │ │ │ - 6186: 003e2ee1 288 FUNC GLOBAL DEFAULT 11 FLA_Hevd_check │ │ │ │ - 6187: 004754c9 608 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var10 │ │ │ │ - 6188: 00546a65 368 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var5 │ │ │ │ - 6189: 0029fac5 548 FUNC GLOBAL DEFAULT 11 ssycon_rook_ │ │ │ │ - 6190: 0042e5d9 308 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l │ │ │ │ - 6191: 003bedf5 616 FUNC GLOBAL DEFAULT 11 bl1_cgemv │ │ │ │ - 6192: 0028ca8d 1934 FUNC GLOBAL DEFAULT 11 spbrfs_ │ │ │ │ - 6193: 0039dbd9 6024 FUNC GLOBAL DEFAULT 11 dorcsd2by1_ │ │ │ │ - 6194: 003e92d9 68 FUNC GLOBAL DEFAULT 11 FLASH_Scalr_cntl_finalize │ │ │ │ - 6195: 003d1379 94 FUNC GLOBAL DEFAULT 11 bl1_srandm │ │ │ │ - 6196: 003215d1 1500 FUNC GLOBAL DEFAULT 11 zlahrd_ │ │ │ │ - 6197: 0028b8d9 500 FUNC GLOBAL DEFAULT 11 spftrs_ │ │ │ │ + 6183: 003b5c49 2 FUNC GLOBAL DEFAULT 11 bl1_sconjv │ │ │ │ + 6184: 00547285 612 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var4 │ │ │ │ + 6185: 001c8e59 636 FUNC GLOBAL DEFAULT 11 dorg2l_ │ │ │ │ + 6186: 003e2ee9 288 FUNC GLOBAL DEFAULT 11 FLA_Hevd_check │ │ │ │ + 6187: 004754ad 608 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl_unb_var10 │ │ │ │ + 6188: 00545d1d 368 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_ops_var5 │ │ │ │ + 6189: 002a0251 548 FUNC GLOBAL DEFAULT 11 ssycon_rook_ │ │ │ │ + 6190: 0042e5e1 308 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l │ │ │ │ + 6191: 003bf2b5 616 FUNC GLOBAL DEFAULT 11 bl1_cgemv │ │ │ │ + 6192: 0028baad 1934 FUNC GLOBAL DEFAULT 11 spbrfs_ │ │ │ │ + 6193: 0039c991 6024 FUNC GLOBAL DEFAULT 11 dorcsd2by1_ │ │ │ │ + 6194: 003e91f1 68 FUNC GLOBAL DEFAULT 11 FLASH_Scalr_cntl_finalize │ │ │ │ + 6195: 003d16e9 94 FUNC GLOBAL DEFAULT 11 bl1_srandm │ │ │ │ + 6196: 003215b9 1500 FUNC GLOBAL DEFAULT 11 zlahrd_ │ │ │ │ + 6197: 0028b8b9 500 FUNC GLOBAL DEFAULT 11 spftrs_ │ │ │ │ 6198: 002306d5 1508 FUNC GLOBAL DEFAULT 11 shseqr_ │ │ │ │ - 6199: 002a6b2d 2344 FUNC GLOBAL DEFAULT 11 ssytf2_ │ │ │ │ + 6199: 002a72b1 2344 FUNC GLOBAL DEFAULT 11 ssytf2_ │ │ │ │ 6200: 0006e425 212 FUNC GLOBAL DEFAULT 11 dlauu2_ │ │ │ │ - 6201: 006935a0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm_ip_bb │ │ │ │ - 6202: 0042e70d 308 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u │ │ │ │ - 6203: 003aea99 12 FUNC GLOBAL DEFAULT 11 r_sinh │ │ │ │ - 6204: 001e7c79 2788 FUNC GLOBAL DEFAULT 11 dsyevr_ │ │ │ │ - 6205: 0047bc65 608 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var10 │ │ │ │ - 6206: 00546431 1588 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var3b │ │ │ │ - 6207: 00425111 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_task │ │ │ │ - 6208: 003d14f9 64 FUNC GLOBAL DEFAULT 11 bl1_srands │ │ │ │ - 6209: 002a69a1 396 FUNC GLOBAL DEFAULT 11 ssytri2_ │ │ │ │ - 6210: 002e0eb1 5788 FUNC GLOBAL DEFAULT 11 zgelss_ │ │ │ │ - 6211: 003d1ec9 40 FUNC GLOBAL DEFAULT 11 bl1_srandv │ │ │ │ - 6212: 001d8bc1 712 FUNC GLOBAL DEFAULT 11 dspev_ │ │ │ │ - 6213: 0057c885 1676 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_realify_unb │ │ │ │ - 6214: 00122d35 3872 FUNC GLOBAL DEFAULT 11 csptrf_ │ │ │ │ - 6215: 003f7655 70 FUNC GLOBAL DEFAULT 11 FLA_Check_vector_dim_min │ │ │ │ - 6216: 003fd435 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_num_tasks │ │ │ │ - 6217: 00196179 1748 FUNC GLOBAL DEFAULT 11 dlaic1_ │ │ │ │ - 6218: 005ef5b9 1744 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var1 │ │ │ │ - 6219: 002eb4f1 756 FUNC GLOBAL DEFAULT 11 zgtsvx_ │ │ │ │ - 6220: 002766e1 320 FUNC GLOBAL DEFAULT 11 slaset_ │ │ │ │ - 6221: 005f0489 2040 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var2 │ │ │ │ - 6222: 003b9561 38 FUNC GLOBAL DEFAULT 11 bl1_sswap │ │ │ │ - 6223: 0035643d 492 FUNC GLOBAL DEFAULT 11 zpoequb_ │ │ │ │ + 6201: 006935a8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_pm_ip_bb │ │ │ │ + 6202: 0042e715 308 FUNC GLOBAL DEFAULT 11 FLA_Copyr_u │ │ │ │ + 6203: 003aeaa9 12 FUNC GLOBAL DEFAULT 11 r_sinh │ │ │ │ + 6204: 001e77e9 2788 FUNC GLOBAL DEFAULT 11 dsyevr_ │ │ │ │ + 6205: 0047c1d5 608 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru_unb_var10 │ │ │ │ + 6206: 0054655d 1588 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_unb_var3b │ │ │ │ + 6207: 00425119 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_task │ │ │ │ + 6208: 003d1869 64 FUNC GLOBAL DEFAULT 11 bl1_srands │ │ │ │ + 6209: 002a697d 396 FUNC GLOBAL DEFAULT 11 ssytri2_ │ │ │ │ + 6210: 002e0e81 5788 FUNC GLOBAL DEFAULT 11 zgelss_ │ │ │ │ + 6211: 003d1ed1 40 FUNC GLOBAL DEFAULT 11 bl1_srandv │ │ │ │ + 6212: 001d8bc9 712 FUNC GLOBAL DEFAULT 11 dspev_ │ │ │ │ + 6213: 0057c865 1676 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_realify_unb │ │ │ │ + 6214: 00123419 3872 FUNC GLOBAL DEFAULT 11 csptrf_ │ │ │ │ + 6215: 003f8725 70 FUNC GLOBAL DEFAULT 11 FLA_Check_vector_dim_min │ │ │ │ + 6216: 003fd76d 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_num_tasks │ │ │ │ + 6217: 00196181 1748 FUNC GLOBAL DEFAULT 11 dlaic1_ │ │ │ │ + 6218: 005ef5a1 1744 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var1 │ │ │ │ + 6219: 002eba41 756 FUNC GLOBAL DEFAULT 11 zgtsvx_ │ │ │ │ + 6220: 002766c1 320 FUNC GLOBAL DEFAULT 11 slaset_ │ │ │ │ + 6221: 005f0b81 2040 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var2 │ │ │ │ + 6222: 003b9301 38 FUNC GLOBAL DEFAULT 11 bl1_sswap │ │ │ │ + 6223: 00356421 492 FUNC GLOBAL DEFAULT 11 zpoequb_ │ │ │ │ 6224: 00217d41 976 FUNC GLOBAL DEFAULT 11 sgeequ_ │ │ │ │ - 6225: 005efc89 2048 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var3 │ │ │ │ - 6226: 00634875 650 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_lf_opt_var1 │ │ │ │ - 6227: 005f0c81 1808 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var4 │ │ │ │ - 6228: 003dbd6d 392 FUNC GLOBAL DEFAULT 11 FLA_Herc_check │ │ │ │ + 6225: 005f0381 2048 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var3 │ │ │ │ + 6226: 0063485d 650 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_lf_opt_var1 │ │ │ │ + 6227: 005efc71 1808 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_blk_var4 │ │ │ │ + 6228: 003dbd75 392 FUNC GLOBAL DEFAULT 11 FLA_Herc_check │ │ │ │ 6229: 0006e1a9 212 FUNC GLOBAL DEFAULT 11 clauum_ │ │ │ │ - 6230: 0055d989 372 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opz_var1 │ │ │ │ - 6231: 00530609 1814 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_opd_var1 │ │ │ │ - 6232: 00401c71 668 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_herm │ │ │ │ - 6233: 003f77e1 14 FUNC GLOBAL DEFAULT 11 FLA_Check_chol_failure │ │ │ │ + 6230: 0055d2fd 372 FUNC GLOBAL DEFAULT 11 FLA_Tevd_n_opz_var1 │ │ │ │ + 6231: 005305e9 1814 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_francis_v_opd_var1 │ │ │ │ + 6232: 00401fc1 668 FUNC GLOBAL DEFAULT 11 FLA_Max_abs_value_herm │ │ │ │ + 6233: 003f88b1 14 FUNC GLOBAL DEFAULT 11 FLA_Check_chol_failure │ │ │ │ 6234: 000d70ed 132 FUNC GLOBAL DEFAULT 11 cla_wwaddw_ │ │ │ │ 6235: 0008aba5 716 FUNC GLOBAL DEFAULT 11 zunmtr_check │ │ │ │ - 6236: 003cea71 106 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigm │ │ │ │ - 6237: 003550d1 1860 FUNC GLOBAL DEFAULT 11 zpftrf_ │ │ │ │ - 6238: 00427405 52 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_blk_external │ │ │ │ - 6239: 003ea365 112 FUNC GLOBAL DEFAULT 11 FLA_Trmm_cntl_finalize │ │ │ │ - 6240: 0029267d 328 FUNC GLOBAL DEFAULT 11 srscl_ │ │ │ │ - 6241: 000e7541 5268 FUNC GLOBAL DEFAULT 11 clahqr_ │ │ │ │ - 6242: 0025c0b5 2632 FUNC GLOBAL DEFAULT 11 slantb_ │ │ │ │ - 6243: 003faac1 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_int │ │ │ │ - 6244: 0036be81 3256 FUNC GLOBAL DEFAULT 11 zsyequb_ │ │ │ │ - 6245: 00419bb9 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_task │ │ │ │ - 6246: 00572895 320 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc │ │ │ │ - 6247: 003ae655 18 FUNC GLOBAL DEFAULT 11 d_prod │ │ │ │ - 6248: 00407291 152 FUNC GLOBAL DEFAULT 11 FLA_Form_perm_matrix │ │ │ │ - 6249: 003f74a5 130 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_2x1 │ │ │ │ - 6250: 003ad0b1 12 FUNC GLOBAL DEFAULT 11 r_atan │ │ │ │ - 6251: 003f7311 402 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_2x2 │ │ │ │ + 6236: 003cf2f9 106 FUNC GLOBAL DEFAULT 11 bl1_dfree_saved_contigm │ │ │ │ + 6237: 00354ec1 1860 FUNC GLOBAL DEFAULT 11 zpftrf_ │ │ │ │ + 6238: 004272a9 52 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_blk_external │ │ │ │ + 6239: 003ea36d 112 FUNC GLOBAL DEFAULT 11 FLA_Trmm_cntl_finalize │ │ │ │ + 6240: 0029276d 328 FUNC GLOBAL DEFAULT 11 srscl_ │ │ │ │ + 6241: 000e1e6d 5268 FUNC GLOBAL DEFAULT 11 clahqr_ │ │ │ │ + 6242: 0025c0a5 2632 FUNC GLOBAL DEFAULT 11 slantb_ │ │ │ │ + 6243: 003faacd 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_int │ │ │ │ + 6244: 0036bb39 3256 FUNC GLOBAL DEFAULT 11 zsyequb_ │ │ │ │ + 6245: 00419b75 80 FUNC GLOBAL DEFAULT 11 FLA_Copyr_l_task │ │ │ │ + 6246: 005732ad 320 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc │ │ │ │ + 6247: 003ae77d 18 FUNC GLOBAL DEFAULT 11 d_prod │ │ │ │ + 6248: 00407031 152 FUNC GLOBAL DEFAULT 11 FLA_Form_perm_matrix │ │ │ │ + 6249: 003f8575 130 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_2x1 │ │ │ │ + 6250: 003ad0b5 12 FUNC GLOBAL DEFAULT 11 r_atan │ │ │ │ + 6251: 003f83e1 402 FUNC GLOBAL DEFAULT 11 FLA_Check_adjacent_objects_2x2 │ │ │ │ 6252: 00226ab1 1060 FUNC GLOBAL DEFAULT 11 sggbak_ │ │ │ │ - 6253: 00306ec1 3912 FUNC GLOBAL DEFAULT 11 zhetri_rook_ │ │ │ │ - 6254: 00468cd5 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var10 │ │ │ │ - 6255: 000d2bc9 1404 FUNC GLOBAL DEFAULT 11 cla_gercond_c_ │ │ │ │ - 6256: 00543f89 148 FUNC GLOBAL DEFAULT 11 FLA_LU_piv │ │ │ │ - 6257: 00556119 106 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ - 6258: 003acd45 100 FUNC GLOBAL DEFAULT 11 second_ │ │ │ │ - 6259: 00289c99 604 FUNC GLOBAL DEFAULT 11 spbtf2_ │ │ │ │ - 6260: 003f69c1 68 FUNC GLOBAL DEFAULT 11 FLA_Check_floating_object │ │ │ │ - 6261: 003ad0c5 12 FUNC GLOBAL DEFAULT 11 d_atn2 │ │ │ │ - 6262: 0028e911 520 FUNC GLOBAL DEFAULT 11 spoequb_ │ │ │ │ - 6263: 00640351 214 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_internal │ │ │ │ - 6264: 0006b579 316 FUNC GLOBAL DEFAULT 11 ssygst_ │ │ │ │ - 6265: 004473e9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc │ │ │ │ - 6266: 003f3f59 80 FUNC GLOBAL DEFAULT 11 FLA_realloc │ │ │ │ - 6267: 006934f8 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_tb │ │ │ │ - 6268: 001e2bb9 3536 FUNC GLOBAL DEFAULT 11 dstemr_ │ │ │ │ - 6269: 001d93e5 948 FUNC GLOBAL DEFAULT 11 dspevd_ │ │ │ │ - 6270: 003eaba9 212 FUNC GLOBAL DEFAULT 11 FLASH_Symm_cntl_init │ │ │ │ - 6271: 003e63c1 208 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_scale_diagonals_check │ │ │ │ - 6272: 0044830d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh │ │ │ │ - 6273: 002a6619 904 FUNC GLOBAL DEFAULT 11 ssytrf_rook_ │ │ │ │ - 6274: 006936fc 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_blas │ │ │ │ - 6275: 003b6299 268 FUNC GLOBAL DEFAULT 11 bl1_saxpymt │ │ │ │ - 6276: 005be811 192 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_ops_var1 │ │ │ │ - 6277: 003f3fc5 5896 FUNC GLOBAL DEFAULT 11 FLA_Error_messages_init │ │ │ │ - 6278: 000ee4e9 1372 FUNC GLOBAL DEFAULT 11 clansb_ │ │ │ │ + 6253: 00306e99 3912 FUNC GLOBAL DEFAULT 11 zhetri_rook_ │ │ │ │ + 6254: 00468741 612 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll_unb_var10 │ │ │ │ + 6255: 000d2a75 1404 FUNC GLOBAL DEFAULT 11 cla_gercond_c_ │ │ │ │ + 6256: 00543c65 148 FUNC GLOBAL DEFAULT 11 FLA_LU_piv │ │ │ │ + 6257: 00556059 106 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ + 6258: 003accdd 100 FUNC GLOBAL DEFAULT 11 second_ │ │ │ │ + 6259: 0028b65d 604 FUNC GLOBAL DEFAULT 11 spbtf2_ │ │ │ │ + 6260: 003f7a91 68 FUNC GLOBAL DEFAULT 11 FLA_Check_floating_object │ │ │ │ + 6261: 003ad0c9 12 FUNC GLOBAL DEFAULT 11 d_atn2 │ │ │ │ + 6262: 0028e7d9 520 FUNC GLOBAL DEFAULT 11 spoequb_ │ │ │ │ + 6263: 00640245 214 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_internal │ │ │ │ + 6264: 0006a9f9 316 FUNC GLOBAL DEFAULT 11 ssygst_ │ │ │ │ + 6265: 004473f1 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nc │ │ │ │ + 6266: 003f3f61 80 FUNC GLOBAL DEFAULT 11 FLA_realloc │ │ │ │ + 6267: 006934fc 4 OBJECT GLOBAL DEFAULT 20 flash_axpyt_cntl_tb │ │ │ │ + 6268: 001e2bc1 3536 FUNC GLOBAL DEFAULT 11 dstemr_ │ │ │ │ + 6269: 001d93ed 948 FUNC GLOBAL DEFAULT 11 dspevd_ │ │ │ │ + 6270: 003eaa7d 212 FUNC GLOBAL DEFAULT 11 FLASH_Symm_cntl_init │ │ │ │ + 6271: 003e63c9 208 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_scale_diagonals_check │ │ │ │ + 6272: 00448315 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh │ │ │ │ + 6273: 002a65f5 904 FUNC GLOBAL DEFAULT 11 ssytrf_rook_ │ │ │ │ + 6274: 00693718 4 OBJECT GLOBAL DEFAULT 20 flash_gemm_cntl_blas │ │ │ │ + 6275: 003b5e51 268 FUNC GLOBAL DEFAULT 11 bl1_saxpymt │ │ │ │ + 6276: 005be7f1 192 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Ax_ops_var1 │ │ │ │ + 6277: 003f3fcd 5896 FUNC GLOBAL DEFAULT 11 FLA_Error_messages_init │ │ │ │ + 6278: 000ee4e1 1372 FUNC GLOBAL DEFAULT 11 clansb_ │ │ │ │ 6279: 000b44b5 1184 FUNC GLOBAL DEFAULT 11 cheevd_ │ │ │ │ - 6280: 003de985 576 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx_check │ │ │ │ - 6281: 00397261 1632 FUNC GLOBAL DEFAULT 11 zunmrq_ │ │ │ │ - 6282: 00423eed 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_task │ │ │ │ - 6283: 004488b1 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn │ │ │ │ - 6284: 003bcfe5 270 FUNC GLOBAL DEFAULT 11 bl1_zccopymr │ │ │ │ - 6285: 003e3001 236 FUNC GLOBAL DEFAULT 11 FLA_Hevd_compute_scaling_check │ │ │ │ - 6286: 002f8b65 2548 FUNC GLOBAL DEFAULT 11 zheevx_ │ │ │ │ - 6287: 0040d581 478 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2 │ │ │ │ - 6288: 003bb525 266 FUNC GLOBAL DEFAULT 11 bl1_zccopymt │ │ │ │ - 6289: 002a47ed 2400 FUNC GLOBAL DEFAULT 11 ssyequb_ │ │ │ │ - 6290: 004235d5 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_task │ │ │ │ - 6291: 006935b0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_bp │ │ │ │ - 6292: 003b73dd 2 FUNC GLOBAL DEFAULT 11 bl1_dconjmr │ │ │ │ - 6293: 00693520 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl │ │ │ │ - 6294: 003b7d31 368 FUNC GLOBAL DEFAULT 11 bl1_zdot_in │ │ │ │ - 6295: 0042400d 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_task │ │ │ │ + 6280: 003de98d 576 FUNC GLOBAL DEFAULT 11 FLA_Trsmsx_check │ │ │ │ + 6281: 00397889 1632 FUNC GLOBAL DEFAULT 11 zunmrq_ │ │ │ │ + 6282: 004234a9 154 FUNC GLOBAL DEFAULT 11 FLA_Her2k_uh_task │ │ │ │ + 6283: 004488b9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nn │ │ │ │ + 6284: 003bcff5 270 FUNC GLOBAL DEFAULT 11 bl1_zccopymr │ │ │ │ + 6285: 003e3009 236 FUNC GLOBAL DEFAULT 11 FLA_Hevd_compute_scaling_check │ │ │ │ + 6286: 002f7a65 2548 FUNC GLOBAL DEFAULT 11 zheevx_ │ │ │ │ + 6287: 0040d589 478 FUNC GLOBAL DEFAULT 11 FLA_Sv_2x2 │ │ │ │ + 6288: 003bb025 266 FUNC GLOBAL DEFAULT 11 bl1_zccopymt │ │ │ │ + 6289: 002a47c9 2400 FUNC GLOBAL DEFAULT 11 ssyequb_ │ │ │ │ + 6290: 004238e9 152 FUNC GLOBAL DEFAULT 11 FLA_Gemm_hh_task │ │ │ │ + 6291: 006935b8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_bp │ │ │ │ + 6292: 003b734d 2 FUNC GLOBAL DEFAULT 11 bl1_dconjmr │ │ │ │ + 6293: 00693528 4 OBJECT GLOBAL DEFAULT 20 flash_copyt_cntl │ │ │ │ + 6294: 003b7ac9 368 FUNC GLOBAL DEFAULT 11 bl1_zdot_in │ │ │ │ + 6295: 00424015 130 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln_task │ │ │ │ 6296: 000cbde5 2768 FUNC GLOBAL DEFAULT 11 chptri_ │ │ │ │ - 6297: 004c6719 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un │ │ │ │ - 6298: 0015c219 1180 FUNC GLOBAL DEFAULT 11 dgeequb_ │ │ │ │ - 6299: 00448e55 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt │ │ │ │ - 6300: 003f72e1 14 FUNC GLOBAL DEFAULT 11 FLA_Check_malloc_pointer │ │ │ │ - 6301: 00099d4d 2296 FUNC GLOBAL DEFAULT 11 cgels_ │ │ │ │ - 6302: 001c1ae1 320 FUNC GLOBAL DEFAULT 11 dlatrz_ │ │ │ │ - 6303: 004036bd 390 FUNC GLOBAL DEFAULT 11 FLA_Random_matrix │ │ │ │ - 6304: 003e9431 68 FUNC GLOBAL DEFAULT 11 FLASH_Trsv_cntl_finalize │ │ │ │ - 6305: 00381071 376 FUNC GLOBAL DEFAULT 11 ztpttr_ │ │ │ │ - 6306: 004c73cd 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut │ │ │ │ - 6307: 003f85c5 608 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_imag_part │ │ │ │ - 6308: 0061492d 2768 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var1 │ │ │ │ - 6309: 0061a1ed 3048 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var2 │ │ │ │ - 6310: 0022b92d 5156 FUNC GLOBAL DEFAULT 11 sggbal_ │ │ │ │ - 6311: 0061add5 3132 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var3 │ │ │ │ - 6312: 003c2315 148 FUNC GLOBAL DEFAULT 11 bl1_dtrsv_blas │ │ │ │ - 6313: 0061ba11 3192 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var4 │ │ │ │ - 6314: 003ad2b9 3972 FUNC GLOBAL DEFAULT 11 ilaenv_ │ │ │ │ - 6315: 0055ea81 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_ops_var1 │ │ │ │ - 6316: 00560ee1 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln │ │ │ │ - 6317: 00392841 992 FUNC GLOBAL DEFAULT 11 zunm2r_ │ │ │ │ - 6318: 0061c689 3116 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var5 │ │ │ │ - 6319: 00577335 588 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_panel │ │ │ │ - 6320: 0061d2b5 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var6 │ │ │ │ - 6321: 0061e039 3452 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var7 │ │ │ │ - 6322: 0055ec79 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_ops_var3 │ │ │ │ - 6323: 00373bf9 740 FUNC GLOBAL DEFAULT 11 ztbtrs_ │ │ │ │ - 6324: 0061ee3d 3384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var8 │ │ │ │ - 6325: 00196851 4544 FUNC GLOBAL DEFAULT 11 dlaein_ │ │ │ │ - 6326: 005abded 1996 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var1 │ │ │ │ - 6327: 003df005 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ - 6328: 005ac5b9 2124 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var2 │ │ │ │ - 6329: 0053ee89 1296 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var1 │ │ │ │ - 6330: 0061fbfd 3468 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var9 │ │ │ │ - 6331: 005ae6ad 2596 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var3 │ │ │ │ - 6332: 0053f399 1316 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var2 │ │ │ │ - 6333: 0053f8bd 1328 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var3 │ │ │ │ - 6334: 005af0d1 1880 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var4 │ │ │ │ - 6335: 00540209 1396 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var4 │ │ │ │ - 6336: 005610b1 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu │ │ │ │ - 6337: 005af829 1752 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var5 │ │ │ │ - 6338: 004254a5 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_task │ │ │ │ - 6339: 003ad0fd 18 FUNC GLOBAL DEFAULT 11 r_cnjg │ │ │ │ - 6340: 0053fded 1052 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var5 │ │ │ │ + 6297: 004c69e9 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_un │ │ │ │ + 6298: 0015e0b1 1180 FUNC GLOBAL DEFAULT 11 dgeequb_ │ │ │ │ + 6299: 00448e5d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt │ │ │ │ + 6300: 003f83b1 14 FUNC GLOBAL DEFAULT 11 FLA_Check_malloc_pointer │ │ │ │ + 6301: 00099b71 2296 FUNC GLOBAL DEFAULT 11 cgels_ │ │ │ │ + 6302: 001c2cfd 320 FUNC GLOBAL DEFAULT 11 dlatrz_ │ │ │ │ + 6303: 00403861 390 FUNC GLOBAL DEFAULT 11 FLA_Random_matrix │ │ │ │ + 6304: 003e9569 68 FUNC GLOBAL DEFAULT 11 FLASH_Trsv_cntl_finalize │ │ │ │ + 6305: 00380b9d 376 FUNC GLOBAL DEFAULT 11 ztpttr_ │ │ │ │ + 6306: 004c73b1 2504 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut │ │ │ │ + 6307: 003f6c45 608 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_imag_part │ │ │ │ + 6308: 00614915 2768 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var1 │ │ │ │ + 6309: 0061a1d5 3048 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var2 │ │ │ │ + 6310: 0022ca15 5156 FUNC GLOBAL DEFAULT 11 sggbal_ │ │ │ │ + 6311: 0061ba35 3132 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var3 │ │ │ │ + 6312: 003c1cbd 148 FUNC GLOBAL DEFAULT 11 bl1_dtrsv_blas │ │ │ │ + 6313: 0061adbd 3192 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var4 │ │ │ │ + 6314: 003ad24d 3972 FUNC GLOBAL DEFAULT 11 ilaenv_ │ │ │ │ + 6315: 0055ea69 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_ops_var1 │ │ │ │ + 6316: 00561099 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln │ │ │ │ + 6317: 00394069 992 FUNC GLOBAL DEFAULT 11 zunm2r_ │ │ │ │ + 6318: 0061c671 3116 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var5 │ │ │ │ + 6319: 00577315 588 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_recover_tau_panel │ │ │ │ + 6320: 0061d29d 3460 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var6 │ │ │ │ + 6321: 0061e021 3452 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var7 │ │ │ │ + 6322: 0055ec61 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_iteracc_v_ops_var3 │ │ │ │ + 6323: 00373be9 740 FUNC GLOBAL DEFAULT 11 ztbtrs_ │ │ │ │ + 6324: 0061eead 3384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var8 │ │ │ │ + 6325: 00196c79 4544 FUNC GLOBAL DEFAULT 11 dlaein_ │ │ │ │ + 6326: 005abdcd 1996 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var1 │ │ │ │ + 6327: 003dedb5 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ + 6328: 005ac599 2124 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var2 │ │ │ │ + 6329: 0053ee69 1296 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var1 │ │ │ │ + 6330: 0061fcf5 3468 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_blk_var9 │ │ │ │ + 6331: 005adacd 2596 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var3 │ │ │ │ + 6332: 0053f795 1316 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var2 │ │ │ │ + 6333: 0053fcb9 1328 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var3 │ │ │ │ + 6334: 005af0b1 1880 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var4 │ │ │ │ + 6335: 005401e9 1396 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var4 │ │ │ │ + 6336: 00560ec9 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu │ │ │ │ + 6337: 005af809 1752 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_unb_var5 │ │ │ │ + 6338: 004254ad 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut_task │ │ │ │ + 6339: 003ad101 18 FUNC GLOBAL DEFAULT 11 r_cnjg │ │ │ │ + 6340: 0053f379 1052 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_blk_var5 │ │ │ │ 6341: 001cca3d 304 FUNC GLOBAL DEFAULT 11 dpbsv_ │ │ │ │ - 6342: 00642df9 1052 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opt_var1 │ │ │ │ - 6343: 003bc435 270 FUNC GLOBAL DEFAULT 11 bl1_sccopymr │ │ │ │ - 6344: 002c00a9 472 FUNC GLOBAL DEFAULT 11 strtrs_ │ │ │ │ - 6345: 003ba9a1 266 FUNC GLOBAL DEFAULT 11 bl1_sccopymt │ │ │ │ - 6346: 003ed919 68 FUNC GLOBAL DEFAULT 11 FLASH_Trinv_cntl_finalize │ │ │ │ - 6347: 0007d02d 200 FUNC GLOBAL DEFAULT 11 dlauu2_check │ │ │ │ - 6348: 003c4f75 180 FUNC GLOBAL DEFAULT 11 bl1_dtrmm_blas │ │ │ │ - 6349: 003d4fcd 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_elem_size_check │ │ │ │ - 6350: 00128b99 768 FUNC GLOBAL DEFAULT 11 csyswapr_ │ │ │ │ - 6351: 002db919 2300 FUNC GLOBAL DEFAULT 11 zgels_ │ │ │ │ - 6352: 003f5e71 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_direct │ │ │ │ - 6353: 003f7235 150 FUNC GLOBAL DEFAULT 11 FLA_Check_object_dims │ │ │ │ - 6354: 00690ab0 4 OBJECT GLOBAL DEFAULT 20 f__putn │ │ │ │ - 6355: 0056de79 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var1 │ │ │ │ - 6356: 0011e685 4040 FUNC GLOBAL DEFAULT 11 cptrfs_ │ │ │ │ - 6357: 00428455 84 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_task │ │ │ │ - 6358: 004284fd 144 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_task │ │ │ │ - 6359: 00076dbd 160 FUNC GLOBAL DEFAULT 11 cgebd2_check │ │ │ │ - 6360: 0056e349 276 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var2 │ │ │ │ - 6361: 0056ee99 204 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var3 │ │ │ │ - 6362: 003ee871 280 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hier_to_buffer │ │ │ │ - 6363: 0010113d 854 FUNC GLOBAL DEFAULT 11 claswp_ │ │ │ │ - 6364: 006938fc 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl_leaf │ │ │ │ - 6365: 0057350d 544 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_update_rhs │ │ │ │ - 6366: 003f8135 68 FUNC GLOBAL DEFAULT 11 FLA_Check_col_storage │ │ │ │ - 6367: 005d9431 288 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ - 6368: 005d9325 268 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ - 6369: 001c6231 5276 FUNC GLOBAL DEFAULT 11 dlasyf_rook_ │ │ │ │ - 6370: 0012147d 3036 FUNC GLOBAL DEFAULT 11 csptri_ │ │ │ │ - 6371: 005f212d 2368 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var1 │ │ │ │ - 6372: 003cc4d5 210 FUNC GLOBAL DEFAULT 11 bl1_daxpyv2b │ │ │ │ - 6373: 002a8e65 824 FUNC GLOBAL DEFAULT 11 stbcon_ │ │ │ │ - 6374: 006938e4 4 OBJECT GLOBAL DEFAULT 20 flash_apcaqutinc_var1_bsize │ │ │ │ - 6375: 005f5ea1 2576 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var2 │ │ │ │ - 6376: 003a7661 1292 FUNC GLOBAL DEFAULT 11 zungqr_fla │ │ │ │ - 6377: 003cda79 108 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigm │ │ │ │ - 6378: 005f68b1 2620 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var3 │ │ │ │ - 6379: 005f559d 2308 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var4 │ │ │ │ - 6380: 003ae9c5 18 FUNC GLOBAL DEFAULT 11 i_sign │ │ │ │ - 6381: 003d7295 396 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_check │ │ │ │ - 6382: 00180319 3044 FUNC GLOBAL DEFAULT 11 dlabrd_ │ │ │ │ - 6383: 00122059 2124 FUNC GLOBAL DEFAULT 11 cstedc_ │ │ │ │ - 6384: 003fab49 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_constant │ │ │ │ - 6385: 00429821 228 FUNC GLOBAL DEFAULT 11 FLASH_Axpy │ │ │ │ - 6386: 005d921d 264 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ - 6387: 003fa989 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_max_dim │ │ │ │ - 6388: 00549eb5 2444 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_blk_var1 │ │ │ │ - 6389: 00549ac1 564 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_blk_var2 │ │ │ │ - 6390: 0012e99d 4608 FUNC GLOBAL DEFAULT 11 csytf2_rook_ │ │ │ │ - 6391: 00561621 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var1 │ │ │ │ - 6392: 00462aa1 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll │ │ │ │ - 6393: 0053ed15 372 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_solve │ │ │ │ - 6394: 0056196d 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var2 │ │ │ │ - 6395: 00355815 1716 FUNC GLOBAL DEFAULT 11 zpftri_ │ │ │ │ + 6342: 00642de1 1052 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_r_opt_var1 │ │ │ │ + 6343: 003bc445 270 FUNC GLOBAL DEFAULT 11 bl1_sccopymr │ │ │ │ + 6344: 002c0085 472 FUNC GLOBAL DEFAULT 11 strtrs_ │ │ │ │ + 6345: 003ba4a1 266 FUNC GLOBAL DEFAULT 11 bl1_sccopymt │ │ │ │ + 6346: 003ed921 68 FUNC GLOBAL DEFAULT 11 FLASH_Trinv_cntl_finalize │ │ │ │ + 6347: 0007d031 200 FUNC GLOBAL DEFAULT 11 dlauu2_check │ │ │ │ + 6348: 003c672d 180 FUNC GLOBAL DEFAULT 11 bl1_dtrmm_blas │ │ │ │ + 6349: 003d4fd5 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_elem_size_check │ │ │ │ + 6350: 00129571 768 FUNC GLOBAL DEFAULT 11 csyswapr_ │ │ │ │ + 6351: 002db6f9 2300 FUNC GLOBAL DEFAULT 11 zgels_ │ │ │ │ + 6352: 003f5e79 56 FUNC GLOBAL DEFAULT 11 FLA_Param_map_char_to_flame_direct │ │ │ │ + 6353: 003f8305 150 FUNC GLOBAL DEFAULT 11 FLA_Check_object_dims │ │ │ │ + 6354: 00690ab8 4 OBJECT GLOBAL DEFAULT 20 f__putn │ │ │ │ + 6355: 0056de61 212 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var1 │ │ │ │ + 6356: 0011e67d 4040 FUNC GLOBAL DEFAULT 11 cptrfs_ │ │ │ │ + 6357: 00427a79 84 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_task │ │ │ │ + 6358: 00427ccd 144 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_task │ │ │ │ + 6359: 0007661d 160 FUNC GLOBAL DEFAULT 11 cgebd2_check │ │ │ │ + 6360: 0056e609 276 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var2 │ │ │ │ + 6361: 0056ead9 204 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_opc_var3 │ │ │ │ + 6362: 003ee879 280 FUNC GLOBAL DEFAULT 11 FLASH_Copy_hier_to_buffer │ │ │ │ + 6363: 00101135 854 FUNC GLOBAL DEFAULT 11 claswp_ │ │ │ │ + 6364: 00693918 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_cntl_leaf │ │ │ │ + 6365: 005734ed 544 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_update_rhs │ │ │ │ + 6366: 003f9205 68 FUNC GLOBAL DEFAULT 11 FLA_Check_col_storage │ │ │ │ + 6367: 005d8ae5 288 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ + 6368: 005d89d9 268 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ + 6369: 001c6239 5276 FUNC GLOBAL DEFAULT 11 dlasyf_rook_ │ │ │ │ + 6370: 00121f0d 3036 FUNC GLOBAL DEFAULT 11 csptri_ │ │ │ │ + 6371: 005f4c45 2368 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var1 │ │ │ │ + 6372: 003cc4e5 210 FUNC GLOBAL DEFAULT 11 bl1_daxpyv2b │ │ │ │ + 6373: 002a8851 824 FUNC GLOBAL DEFAULT 11 stbcon_ │ │ │ │ + 6374: 006938ec 4 OBJECT GLOBAL DEFAULT 20 flash_apcaqutinc_var1_bsize │ │ │ │ + 6375: 005f5585 2576 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var2 │ │ │ │ + 6376: 003a7671 1292 FUNC GLOBAL DEFAULT 11 zungqr_fla │ │ │ │ + 6377: 003cda85 108 FUNC GLOBAL DEFAULT 11 bl1_dcreate_contigm │ │ │ │ + 6378: 005f6899 2620 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var3 │ │ │ │ + 6379: 005f5f95 2308 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_unb_var4 │ │ │ │ + 6380: 003ae9d5 18 FUNC GLOBAL DEFAULT 11 i_sign │ │ │ │ + 6381: 003d729d 396 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT_check │ │ │ │ + 6382: 00183995 3044 FUNC GLOBAL DEFAULT 11 dlabrd_ │ │ │ │ + 6383: 00121479 2124 FUNC GLOBAL DEFAULT 11 cstedc_ │ │ │ │ + 6384: 003fab55 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_constant │ │ │ │ + 6385: 0042991d 228 FUNC GLOBAL DEFAULT 11 FLASH_Axpy │ │ │ │ + 6386: 005d88d1 264 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ + 6387: 003fa995 18 FUNC GLOBAL DEFAULT 11 FLA_Obj_max_dim │ │ │ │ + 6388: 0054b6c1 2444 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_blk_var1 │ │ │ │ + 6389: 00549aa1 564 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_blk_var2 │ │ │ │ + 6390: 0012e995 4608 FUNC GLOBAL DEFAULT 11 csytf2_rook_ │ │ │ │ + 6391: 00561609 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var1 │ │ │ │ + 6392: 00462a85 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ll │ │ │ │ + 6393: 0053e9a9 372 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_solve │ │ │ │ + 6394: 00561955 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var2 │ │ │ │ + 6395: 00355bd5 1716 FUNC GLOBAL DEFAULT 11 zpftri_ │ │ │ │ 6396: 000b4955 752 FUNC GLOBAL DEFAULT 11 chegv_ │ │ │ │ - 6397: 00561cc9 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var3 │ │ │ │ - 6398: 0013ef19 1380 FUNC GLOBAL DEFAULT 11 ctrsen_ │ │ │ │ - 6399: 005620e1 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var4 │ │ │ │ - 6400: 005d9551 300 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ - 6401: 001dbe99 1400 FUNC GLOBAL DEFAULT 11 dsposv_ │ │ │ │ - 6402: 0008978d 324 FUNC GLOBAL DEFAULT 11 ztrtri_check │ │ │ │ - 6403: 003c1809 208 FUNC GLOBAL DEFAULT 11 bl1_strsvsx │ │ │ │ + 6397: 00561cb1 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var3 │ │ │ │ + 6398: 0013ef11 1380 FUNC GLOBAL DEFAULT 11 ctrsen_ │ │ │ │ + 6399: 005620c9 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_blk_var4 │ │ │ │ + 6400: 005d8c05 300 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ + 6401: 001dbea1 1400 FUNC GLOBAL DEFAULT 11 dsposv_ │ │ │ │ + 6402: 000895c9 324 FUNC GLOBAL DEFAULT 11 ztrtri_check │ │ │ │ + 6403: 003c1281 208 FUNC GLOBAL DEFAULT 11 bl1_strsvsx │ │ │ │ 6404: 00085771 252 FUNC GLOBAL DEFAULT 11 ssygst_check │ │ │ │ - 6405: 00463469 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu │ │ │ │ - 6406: 0056714d 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var1 │ │ │ │ - 6407: 0009e03d 1356 FUNC GLOBAL DEFAULT 11 cgeqlf_ │ │ │ │ - 6408: 00567499 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var2 │ │ │ │ - 6409: 005677f5 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var3 │ │ │ │ - 6410: 00567c0d 1044 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var4 │ │ │ │ - 6411: 004a8945 1152 FUNC GLOBAL DEFAULT 11 FLA_Symm_internal │ │ │ │ - 6412: 000a2669 548 FUNC GLOBAL DEFAULT 11 cgetrs_ │ │ │ │ - 6413: 000f7f9d 504 FUNC GLOBAL DEFAULT 11 clarf_ │ │ │ │ - 6414: 002c7c89 1348 FUNC GLOBAL DEFAULT 11 zgbcon_ │ │ │ │ - 6415: 0050c039 248 FUNC GLOBAL DEFAULT 11 FLASH_Trsm │ │ │ │ - 6416: 00578065 790 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_scale_diagonals │ │ │ │ - 6417: 002b4cbd 1704 FUNC GLOBAL DEFAULT 11 stpmqrt_ │ │ │ │ - 6418: 006937d4 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_nofus │ │ │ │ - 6419: 00086dc1 320 FUNC GLOBAL DEFAULT 11 zgeqrf_check │ │ │ │ - 6420: 003cc6f5 214 FUNC GLOBAL DEFAULT 11 bl1_daxpyv3b │ │ │ │ - 6421: 003e6515 476 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_apply_Q_check │ │ │ │ - 6422: 00578695 176 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_scale_diagonals │ │ │ │ - 6423: 000860d5 424 FUNC GLOBAL DEFAULT 11 zgehrd_check │ │ │ │ - 6424: 00580d35 724 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var1 │ │ │ │ - 6425: 003af3c1 204 FUNC GLOBAL DEFAULT 11 f__nowwriting │ │ │ │ - 6426: 00438bdd 208 FUNC GLOBAL DEFAULT 11 FLASH_Trsv │ │ │ │ - 6427: 00581f9d 1156 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var2 │ │ │ │ - 6428: 005897dd 2364 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var3 │ │ │ │ - 6429: 001c1c21 476 FUNC GLOBAL DEFAULT 11 dlatzm_ │ │ │ │ - 6430: 003ec919 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_cntl_finalize │ │ │ │ - 6431: 0062f219 1140 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_blk_var2 │ │ │ │ - 6432: 0058f899 2736 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var4 │ │ │ │ - 6433: 00304781 2128 FUNC GLOBAL DEFAULT 11 zhetrs2_ │ │ │ │ - 6434: 0058cd9d 2052 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var5 │ │ │ │ - 6435: 003f5f31 30 FUNC GLOBAL DEFAULT 11 FLA_align_ldim │ │ │ │ - 6436: 00693504 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl │ │ │ │ - 6437: 003c71f9 588 FUNC GLOBAL DEFAULT 11 bl1_strmmsx │ │ │ │ - 6438: 00333081 1172 FUNC GLOBAL DEFAULT 11 zlansy_ │ │ │ │ - 6439: 002f68e9 768 FUNC GLOBAL DEFAULT 11 zhegv_ │ │ │ │ - 6440: 006937b4 4 OBJECT GLOBAL DEFAULT 20 fla_apqudut_cntl_leaf │ │ │ │ - 6441: 003dc7b1 304 FUNC GLOBAL DEFAULT 11 FLA_Trsv_check │ │ │ │ - 6442: 003eda25 104 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_cntl_init │ │ │ │ - 6443: 003cc269 4 FUNC GLOBAL DEFAULT 11 bl1_caxmyv2 │ │ │ │ + 6405: 0046344d 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_lu │ │ │ │ + 6406: 00567135 844 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var1 │ │ │ │ + 6407: 0009e311 1356 FUNC GLOBAL DEFAULT 11 cgeqlf_ │ │ │ │ + 6408: 00567481 860 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var2 │ │ │ │ + 6409: 005677dd 1048 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var3 │ │ │ │ + 6410: 00567bf5 1044 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_blk_var4 │ │ │ │ + 6411: 004a8929 1152 FUNC GLOBAL DEFAULT 11 FLA_Symm_internal │ │ │ │ + 6412: 000a2f25 548 FUNC GLOBAL DEFAULT 11 cgetrs_ │ │ │ │ + 6413: 000f7f95 504 FUNC GLOBAL DEFAULT 11 clarf_ │ │ │ │ + 6414: 002c7c61 1348 FUNC GLOBAL DEFAULT 11 zgbcon_ │ │ │ │ + 6415: 0050c01d 248 FUNC GLOBAL DEFAULT 11 FLASH_Trsm │ │ │ │ + 6416: 00577639 790 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_scale_diagonals │ │ │ │ + 6417: 002b3cd1 1704 FUNC GLOBAL DEFAULT 11 stpmqrt_ │ │ │ │ + 6418: 006937dc 4 OBJECT GLOBAL DEFAULT 20 fla_bidiagut_cntl_nofus │ │ │ │ + 6419: 00086f01 320 FUNC GLOBAL DEFAULT 11 zgeqrf_check │ │ │ │ + 6420: 003cc705 214 FUNC GLOBAL DEFAULT 11 bl1_daxpyv3b │ │ │ │ + 6421: 003e66c5 476 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_apply_Q_check │ │ │ │ + 6422: 00577c69 176 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_scale_diagonals │ │ │ │ + 6423: 00086171 424 FUNC GLOBAL DEFAULT 11 zgehrd_check │ │ │ │ + 6424: 00580d15 724 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var1 │ │ │ │ + 6425: 003af3cd 204 FUNC GLOBAL DEFAULT 11 f__nowwriting │ │ │ │ + 6426: 00438c85 208 FUNC GLOBAL DEFAULT 11 FLASH_Trsv │ │ │ │ + 6427: 00581f7d 1156 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var2 │ │ │ │ + 6428: 005897bd 2364 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var3 │ │ │ │ + 6429: 001c1ae9 476 FUNC GLOBAL DEFAULT 11 dlatzm_ │ │ │ │ + 6430: 003eca3d 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_QUD_UT_inc_cntl_finalize │ │ │ │ + 6431: 0062f201 1140 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_blk_var2 │ │ │ │ + 6432: 0058f879 2736 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var4 │ │ │ │ + 6433: 00304759 2128 FUNC GLOBAL DEFAULT 11 zhetrs2_ │ │ │ │ + 6434: 0058cd7d 2052 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_opc_var5 │ │ │ │ + 6435: 003f5f39 30 FUNC GLOBAL DEFAULT 11 FLA_align_ldim │ │ │ │ + 6436: 00693508 4 OBJECT GLOBAL DEFAULT 20 flash_copy_cntl │ │ │ │ + 6437: 003c8439 588 FUNC GLOBAL DEFAULT 11 bl1_strmmsx │ │ │ │ + 6438: 00331b71 1172 FUNC GLOBAL DEFAULT 11 zlansy_ │ │ │ │ + 6439: 002f68c1 768 FUNC GLOBAL DEFAULT 11 zhegv_ │ │ │ │ + 6440: 006937c0 4 OBJECT GLOBAL DEFAULT 20 fla_apqudut_cntl_leaf │ │ │ │ + 6441: 003dc709 304 FUNC GLOBAL DEFAULT 11 FLA_Trsv_check │ │ │ │ + 6442: 003eda2d 104 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_cntl_init │ │ │ │ + 6443: 003cc279 4 FUNC GLOBAL DEFAULT 11 bl1_caxmyv2 │ │ │ │ 6444: 00225a95 1638 FUNC GLOBAL DEFAULT 11 sgerfs_ │ │ │ │ - 6445: 003f6d11 86 FUNC GLOBAL DEFAULT 11 FLA_Check_square │ │ │ │ - 6446: 0050dd15 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc │ │ │ │ - 6447: 00070159 604 FUNC GLOBAL DEFAULT 11 sorgqr_ │ │ │ │ - 6448: 0009ce49 4176 FUNC GLOBAL DEFAULT 11 cgelsd_ │ │ │ │ - 6449: 0033b13d 504 FUNC GLOBAL DEFAULT 11 zlarf_ │ │ │ │ - 6450: 003c2649 148 FUNC GLOBAL DEFAULT 11 bl1_ztrsv_blas │ │ │ │ - 6451: 004293c9 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_task │ │ │ │ - 6452: 0050e1d5 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh │ │ │ │ - 6453: 002dd691 2484 FUNC GLOBAL DEFAULT 11 zgelsx_ │ │ │ │ - 6454: 001ca11d 1212 FUNC GLOBAL DEFAULT 11 dorgrq_ │ │ │ │ - 6455: 00690ac8 4 OBJECT GLOBAL DEFAULT 20 f__reading │ │ │ │ - 6456: 003ed021 68 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest_cntl_finalize │ │ │ │ - 6457: 001747a1 1670 FUNC GLOBAL DEFAULT 11 dgtts2_ │ │ │ │ - 6458: 002047b1 2612 FUNC GLOBAL DEFAULT 11 dtrrfs_ │ │ │ │ - 6459: 0037f3b9 7352 FUNC GLOBAL DEFAULT 11 ztgevc_ │ │ │ │ - 6460: 0040ac21 422 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag │ │ │ │ - 6461: 00541f51 1096 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var1 │ │ │ │ - 6462: 0050e435 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun │ │ │ │ - 6463: 0042e311 168 FUNC GLOBAL DEFAULT 11 FLASH_Copyr │ │ │ │ - 6464: 00542399 1028 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var2 │ │ │ │ - 6465: 00330db1 1460 FUNC GLOBAL DEFAULT 11 zlanhp_ │ │ │ │ - 6466: 003fabd5 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_complex │ │ │ │ - 6467: 006934c4 4 OBJECT GLOBAL DEFAULT 20 fla_axpyt_cntl_blas │ │ │ │ - 6468: 0025e495 384 FUNC GLOBAL DEFAULT 11 slaqsb_ │ │ │ │ - 6469: 004e35f9 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var1 │ │ │ │ - 6470: 00431119 188 FUNC GLOBAL DEFAULT 11 FLASH_Copyt │ │ │ │ - 6471: 0054279d 1072 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var3 │ │ │ │ - 6472: 00075fa1 220 FUNC GLOBAL DEFAULT 11 cpotrf_ │ │ │ │ - 6473: 006582e9 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc │ │ │ │ - 6474: 004e3a59 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var2 │ │ │ │ - 6475: 00543785 1048 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var4 │ │ │ │ - 6476: 00543b9d 772 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var5 │ │ │ │ - 6477: 00693800 4 OBJECT GLOBAL DEFAULT 20 fla_hessut_bsize_leaf │ │ │ │ - 6478: 004e3eb5 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var3 │ │ │ │ - 6479: 003cf155 286 FUNC GLOBAL DEFAULT 11 bl1_zewinvscalmt │ │ │ │ - 6480: 00693904 4 OBJECT GLOBAL DEFAULT 20 flash_apqudutinc_cntl │ │ │ │ - 6481: 003fa8a5 110 FUNC GLOBAL DEFAULT 11 FLA_Obj_elem_size │ │ │ │ - 6482: 004e452d 1112 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var4 │ │ │ │ - 6483: 0050e695 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut │ │ │ │ - 6484: 004e4315 536 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var5 │ │ │ │ - 6485: 004e4985 532 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var6 │ │ │ │ - 6486: 001fe271 1024 FUNC GLOBAL DEFAULT 11 dtptri_ │ │ │ │ + 6445: 003f7de1 86 FUNC GLOBAL DEFAULT 11 FLA_Check_square │ │ │ │ + 6446: 0050df59 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luc │ │ │ │ + 6447: 000706b9 604 FUNC GLOBAL DEFAULT 11 sorgqr_ │ │ │ │ + 6448: 0009b539 4176 FUNC GLOBAL DEFAULT 11 cgelsd_ │ │ │ │ + 6449: 0033b125 504 FUNC GLOBAL DEFAULT 11 zlarf_ │ │ │ │ + 6450: 003c1ff1 148 FUNC GLOBAL DEFAULT 11 bl1_ztrsv_blas │ │ │ │ + 6451: 00429515 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_task │ │ │ │ + 6452: 0050e419 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_luh │ │ │ │ + 6453: 002dd661 2484 FUNC GLOBAL DEFAULT 11 zgelsx_ │ │ │ │ + 6454: 001ca4c5 1212 FUNC GLOBAL DEFAULT 11 dorgrq_ │ │ │ │ + 6455: 00690ad0 4 OBJECT GLOBAL DEFAULT 20 f__reading │ │ │ │ + 6456: 003ed0e1 68 FUNC GLOBAL DEFAULT 11 FLASH_Eig_gest_cntl_finalize │ │ │ │ + 6457: 00173ff1 1670 FUNC GLOBAL DEFAULT 11 dgtts2_ │ │ │ │ + 6458: 00207331 2612 FUNC GLOBAL DEFAULT 11 dtrrfs_ │ │ │ │ + 6459: 0037e6b1 7352 FUNC GLOBAL DEFAULT 11 ztgevc_ │ │ │ │ + 6460: 0040a161 422 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag │ │ │ │ + 6461: 005417ed 1096 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var1 │ │ │ │ + 6462: 0050e1b9 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lun │ │ │ │ + 6463: 0042e0a1 168 FUNC GLOBAL DEFAULT 11 FLASH_Copyr │ │ │ │ + 6464: 00540fb9 1028 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var2 │ │ │ │ + 6465: 00331079 1460 FUNC GLOBAL DEFAULT 11 zlanhp_ │ │ │ │ + 6466: 003fabe1 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_complex │ │ │ │ + 6467: 006934cc 4 OBJECT GLOBAL DEFAULT 20 fla_axpyt_cntl_blas │ │ │ │ + 6468: 0025e485 384 FUNC GLOBAL DEFAULT 11 slaqsb_ │ │ │ │ + 6469: 004e2869 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var1 │ │ │ │ + 6470: 004317ed 188 FUNC GLOBAL DEFAULT 11 FLASH_Copyt │ │ │ │ + 6471: 005413bd 1072 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var3 │ │ │ │ + 6472: 000760f5 220 FUNC GLOBAL DEFAULT 11 cpotrf_ │ │ │ │ + 6473: 006582d1 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc │ │ │ │ + 6474: 004e35a5 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var2 │ │ │ │ + 6475: 00543765 1048 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var4 │ │ │ │ + 6476: 00543e95 772 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_unb_var5 │ │ │ │ + 6477: 00693808 4 OBJECT GLOBAL DEFAULT 20 fla_hessut_bsize_leaf │ │ │ │ + 6478: 004e3145 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var3 │ │ │ │ + 6479: 003ceedd 286 FUNC GLOBAL DEFAULT 11 bl1_zewinvscalmt │ │ │ │ + 6480: 00693920 4 OBJECT GLOBAL DEFAULT 20 flash_apqudutinc_cntl │ │ │ │ + 6481: 003fa8b1 110 FUNC GLOBAL DEFAULT 11 FLA_Obj_elem_size │ │ │ │ + 6482: 004e4b51 1112 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var4 │ │ │ │ + 6483: 0050e679 608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lut │ │ │ │ + 6484: 004e4939 536 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var5 │ │ │ │ + 6485: 004e42f9 532 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_blk_var6 │ │ │ │ + 6486: 001f9cad 1024 FUNC GLOBAL DEFAULT 11 dtptri_ │ │ │ │ 6487: 0020f9e9 1164 FUNC GLOBAL DEFAULT 11 sgbequ_ │ │ │ │ - 6488: 003c5655 180 FUNC GLOBAL DEFAULT 11 bl1_ztrmm_blas │ │ │ │ - 6489: 005313b1 388 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_opd_var1 │ │ │ │ - 6490: 004e8941 1108 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var1 │ │ │ │ - 6491: 002c35f1 2824 FUNC GLOBAL DEFAULT 11 strsna_ │ │ │ │ - 6492: 004e8d95 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var2 │ │ │ │ - 6493: 004e91f5 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var3 │ │ │ │ - 6494: 00070869 600 FUNC GLOBAL DEFAULT 11 dorg2r_ │ │ │ │ - 6495: 004e9651 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var4 │ │ │ │ - 6496: 006934cc 4 OBJECT GLOBAL DEFAULT 20 fla_copyr_cntl_blas │ │ │ │ - 6497: 0041005d 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opc │ │ │ │ - 6498: 004e9aad 536 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var5 │ │ │ │ - 6499: 0040fe1d 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opd │ │ │ │ - 6500: 004e9cc5 532 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var6 │ │ │ │ - 6501: 00658ce5 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr │ │ │ │ - 6502: 002a5555 820 FUNC GLOBAL DEFAULT 11 ssysvx_ │ │ │ │ - 6503: 003ae8f1 142 FUNC GLOBAL DEFAULT 11 s_cmp │ │ │ │ - 6504: 003de88d 248 FUNC GLOBAL DEFAULT 11 FLA_Trsm_internal_check │ │ │ │ - 6505: 003bccb5 270 FUNC GLOBAL DEFAULT 11 bl1_zdcopymr │ │ │ │ - 6506: 003cdf9d 50 FUNC GLOBAL DEFAULT 11 bl1_cm1h │ │ │ │ - 6507: 0054c5c1 528 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_copy_triangles │ │ │ │ - 6508: 003bb201 266 FUNC GLOBAL DEFAULT 11 bl1_zdcopymt │ │ │ │ - 6509: 003a427d 1276 FUNC GLOBAL DEFAULT 11 cungqr_fla │ │ │ │ - 6510: 002fc5b5 22772 FUNC GLOBAL DEFAULT 11 zgesvd_ │ │ │ │ - 6511: 003db339 412 FUNC GLOBAL DEFAULT 11 FLA_Gerc_check │ │ │ │ - 6512: 00539565 332 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv │ │ │ │ - 6513: 002dfae1 432 FUNC GLOBAL DEFAULT 11 zgeqr2_ │ │ │ │ - 6514: 006939e8 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_bsize │ │ │ │ - 6515: 001e72dd 2460 FUNC GLOBAL DEFAULT 11 dsyevx_ │ │ │ │ - 6516: 003faa9d 34 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_is_null │ │ │ │ - 6517: 002de049 2612 FUNC GLOBAL DEFAULT 11 zgelsy_ │ │ │ │ - 6518: 002934d1 2652 FUNC GLOBAL DEFAULT 11 spstrf_ │ │ │ │ - 6519: 00531901 416 FUNC GLOBAL DEFAULT 11 FLA_Chol_internal │ │ │ │ - 6520: 003fa675 368 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_r │ │ │ │ - 6521: 0040fe0d 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_ops │ │ │ │ - 6522: 0006a9d5 368 FUNC GLOBAL DEFAULT 11 sgetf2_ │ │ │ │ + 6488: 003c6e0d 180 FUNC GLOBAL DEFAULT 11 bl1_ztrmm_blas │ │ │ │ + 6489: 00531185 388 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_sinval_v_opd_var1 │ │ │ │ + 6490: 004e8785 1108 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var1 │ │ │ │ + 6491: 002c0c81 2824 FUNC GLOBAL DEFAULT 11 strsna_ │ │ │ │ + 6492: 004e8d79 1120 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var2 │ │ │ │ + 6493: 004e91d9 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var3 │ │ │ │ + 6494: 00070dc9 600 FUNC GLOBAL DEFAULT 11 dorg2r_ │ │ │ │ + 6495: 004e9a61 1116 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var4 │ │ │ │ + 6496: 006934d8 4 OBJECT GLOBAL DEFAULT 20 fla_copyr_cntl_blas │ │ │ │ + 6497: 00410065 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opc │ │ │ │ + 6498: 004e9635 536 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var5 │ │ │ │ + 6499: 0040fe25 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opd │ │ │ │ + 6500: 004e984d 532 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_blk_var6 │ │ │ │ + 6501: 0065841d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbr │ │ │ │ + 6502: 002a5531 820 FUNC GLOBAL DEFAULT 11 ssysvx_ │ │ │ │ + 6503: 003ae901 142 FUNC GLOBAL DEFAULT 11 s_cmp │ │ │ │ + 6504: 003de895 248 FUNC GLOBAL DEFAULT 11 FLA_Trsm_internal_check │ │ │ │ + 6505: 003bccc5 270 FUNC GLOBAL DEFAULT 11 bl1_zdcopymr │ │ │ │ + 6506: 003cddc5 50 FUNC GLOBAL DEFAULT 11 bl1_cm1h │ │ │ │ + 6507: 0054c091 528 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_copy_triangles │ │ │ │ + 6508: 003bad01 266 FUNC GLOBAL DEFAULT 11 bl1_zdcopymt │ │ │ │ + 6509: 003a3bc1 1276 FUNC GLOBAL DEFAULT 11 cungqr_fla │ │ │ │ + 6510: 002fd249 22772 FUNC GLOBAL DEFAULT 11 zgesvd_ │ │ │ │ + 6511: 003db341 412 FUNC GLOBAL DEFAULT 11 FLA_Gerc_check │ │ │ │ + 6512: 00539ac9 332 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv │ │ │ │ + 6513: 002e0009 432 FUNC GLOBAL DEFAULT 11 zgeqr2_ │ │ │ │ + 6514: 006939f0 4 OBJECT GLOBAL DEFAULT 20 flash_trinv_bsize │ │ │ │ + 6515: 001e82cd 2460 FUNC GLOBAL DEFAULT 11 dsyevx_ │ │ │ │ + 6516: 003faaa9 34 FUNC GLOBAL DEFAULT 11 FLA_Obj_buffer_is_null │ │ │ │ + 6517: 002df079 2612 FUNC GLOBAL DEFAULT 11 zgelsy_ │ │ │ │ + 6518: 00292f4d 2652 FUNC GLOBAL DEFAULT 11 spstrf_ │ │ │ │ + 6519: 005318e1 416 FUNC GLOBAL DEFAULT 11 FLA_Chol_internal │ │ │ │ + 6520: 003fa681 368 FUNC GLOBAL DEFAULT 11 FLA_Conjugate_r │ │ │ │ + 6521: 0040fe15 6 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_ops │ │ │ │ + 6522: 0006b999 368 FUNC GLOBAL DEFAULT 11 sgetf2_ │ │ │ │ 6523: 00072565 724 FUNC GLOBAL DEFAULT 11 dormlq_ │ │ │ │ - 6524: 0063112d 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opd_var1 │ │ │ │ + 6524: 00631115 252 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fr_opd_var1 │ │ │ │ 6525: 0008a6f9 596 FUNC GLOBAL DEFAULT 11 zunmlq_check │ │ │ │ - 6526: 005da6c5 1424 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u_realify_opt │ │ │ │ - 6527: 000768f9 244 FUNC GLOBAL DEFAULT 11 ztrtri_ │ │ │ │ - 6528: 003f6a05 68 FUNC GLOBAL DEFAULT 11 FLA_Check_int_object │ │ │ │ - 6529: 0041006d 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opz │ │ │ │ - 6530: 003be749 388 FUNC GLOBAL DEFAULT 11 bl1_zdcopymrt │ │ │ │ - 6531: 0068f9f8 8 OBJECT GLOBAL DEFAULT 19 fla_lu_piv_var5_in_to_ou_bsize_ratio │ │ │ │ - 6532: 0006b29d 362 FUNC GLOBAL DEFAULT 11 FLAME_invert_ctau │ │ │ │ - 6533: 003a3459 1892 FUNC GLOBAL DEFAULT 11 zunmlq_fla │ │ │ │ - 6534: 004270b9 52 FUNC GLOBAL DEFAULT 11 FLA_Trinv_blk_external │ │ │ │ + 6526: 005db3bd 1424 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_u_realify_opt │ │ │ │ + 6527: 00076999 244 FUNC GLOBAL DEFAULT 11 ztrtri_ │ │ │ │ + 6528: 003f7ad5 68 FUNC GLOBAL DEFAULT 11 FLA_Check_int_object │ │ │ │ + 6529: 00410075 286 FUNC GLOBAL DEFAULT 11 FLA_Sort_svd_f_opz │ │ │ │ + 6530: 003be759 388 FUNC GLOBAL DEFAULT 11 bl1_zdcopymrt │ │ │ │ + 6531: 0068fa00 8 OBJECT GLOBAL DEFAULT 19 fla_lu_piv_var5_in_to_ou_bsize_ratio │ │ │ │ + 6532: 0006a71d 362 FUNC GLOBAL DEFAULT 11 FLAME_invert_ctau │ │ │ │ + 6533: 003a28dd 1892 FUNC GLOBAL DEFAULT 11 zunmlq_fla │ │ │ │ + 6534: 00427145 52 FUNC GLOBAL DEFAULT 11 FLA_Trinv_blk_external │ │ │ │ 6535: 000870ed 172 FUNC GLOBAL DEFAULT 11 zgetrf_check │ │ │ │ - 6536: 003b6e81 552 FUNC GLOBAL DEFAULT 11 bl1_zaxpysmt │ │ │ │ - 6537: 00563901 744 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var1 │ │ │ │ + 6536: 003b7121 552 FUNC GLOBAL DEFAULT 11 bl1_zaxpysmt │ │ │ │ + 6537: 00563339 744 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var1 │ │ │ │ 6538: 00086591 172 FUNC GLOBAL DEFAULT 11 zgeqpf_check │ │ │ │ - 6539: 00563be9 756 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var2 │ │ │ │ - 6540: 00425511 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_task │ │ │ │ - 6541: 00563edd 812 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var3 │ │ │ │ + 6539: 00563621 756 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var2 │ │ │ │ + 6540: 00425519 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rlc_task │ │ │ │ + 6541: 00563ec5 812 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var3 │ │ │ │ 6542: 000ac9ed 1220 FUNC GLOBAL DEFAULT 11 chbevd_ │ │ │ │ - 6543: 003bc215 270 FUNC GLOBAL DEFAULT 11 bl1_sdcopymr │ │ │ │ - 6544: 004248e5 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_task │ │ │ │ - 6545: 003cd1ed 500 FUNC GLOBAL DEFAULT 11 bl1_zdotv2axpyv2b │ │ │ │ - 6546: 00564209 864 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var4 │ │ │ │ - 6547: 00307e09 548 FUNC GLOBAL DEFAULT 11 zhpcon_ │ │ │ │ - 6548: 003af325 156 FUNC GLOBAL DEFAULT 11 f__nowreading │ │ │ │ - 6549: 003ba789 266 FUNC GLOBAL DEFAULT 11 bl1_sdcopymt │ │ │ │ - 6550: 003fd455 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_verbose_output │ │ │ │ - 6551: 000f95f5 1618 FUNC GLOBAL DEFAULT 11 clargv_ │ │ │ │ - 6552: 000713c9 1892 FUNC GLOBAL DEFAULT 11 sorgbr_ │ │ │ │ - 6553: 002f389d 2340 FUNC GLOBAL DEFAULT 11 zhbevx_ │ │ │ │ - 6554: 00633ba5 1480 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_lhfc_blk_var1 │ │ │ │ - 6555: 00573b05 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opc_var1 │ │ │ │ - 6556: 003fa7e5 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype │ │ │ │ - 6557: 0015d1bd 512 FUNC GLOBAL DEFAULT 11 dgehd2_ │ │ │ │ - 6558: 003d2851 194 FUNC GLOBAL DEFAULT 11 bl1_ssetmr │ │ │ │ - 6559: 000a5f35 1332 FUNC GLOBAL DEFAULT 11 cggglm_ │ │ │ │ - 6560: 00550b09 152 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_create_hier_matrices │ │ │ │ - 6561: 00569419 748 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var1 │ │ │ │ - 6562: 004112e9 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer_task │ │ │ │ - 6563: 00569705 756 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var2 │ │ │ │ - 6564: 003af691 132 FUNC GLOBAL DEFAULT 11 x_getc │ │ │ │ - 6565: 003cd969 44 FUNC GLOBAL DEFAULT 11 bl1_vector_inc │ │ │ │ - 6566: 005699f9 808 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var3 │ │ │ │ - 6567: 002d0391 10212 FUNC GLOBAL DEFAULT 11 strsyl_ │ │ │ │ - 6568: 00569d21 868 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var4 │ │ │ │ - 6569: 0028c1fd 2192 FUNC GLOBAL DEFAULT 11 spbsvx_ │ │ │ │ - 6570: 003cbb41 4 FUNC GLOBAL DEFAULT 11 bl1_cdotaxpy │ │ │ │ - 6571: 00401991 736 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_elemwise │ │ │ │ - 6572: 003f28a9 268 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_copy_of │ │ │ │ - 6573: 00551fc9 648 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_internal │ │ │ │ - 6574: 001d1f75 928 FUNC GLOBAL DEFAULT 11 dppcon_ │ │ │ │ - 6575: 00693630 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_blas │ │ │ │ - 6576: 003f5b99 116 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_svd_type │ │ │ │ - 6577: 003fd535 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cache_size │ │ │ │ - 6578: 00693934 4 OBJECT GLOBAL DEFAULT 20 flash_apqutinc_cntl │ │ │ │ - 6579: 006934d4 4 OBJECT GLOBAL DEFAULT 20 fla_scal_cntl_blas │ │ │ │ - 6580: 003fad35 98 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_scalar │ │ │ │ - 6581: 0052cac9 708 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext │ │ │ │ - 6582: 004493f9 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc │ │ │ │ - 6583: 0055f609 116 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv │ │ │ │ - 6584: 0062f68d 1532 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_unb_var1 │ │ │ │ - 6585: 0043a5ad 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_blk_var1 │ │ │ │ - 6586: 003aa315 1316 FUNC GLOBAL DEFAULT 11 dsytrd_fla │ │ │ │ - 6587: 0043ad95 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_blk_var2 │ │ │ │ - 6588: 0044999d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th │ │ │ │ + 6543: 003bc225 270 FUNC GLOBAL DEFAULT 11 bl1_sdcopymr │ │ │ │ + 6544: 00424659 154 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_lt_task │ │ │ │ + 6545: 003ccbf5 500 FUNC GLOBAL DEFAULT 11 bl1_zdotv2axpyv2b │ │ │ │ + 6546: 005641f1 864 FUNC GLOBAL DEFAULT 11 FLA_Trinv_ln_unb_var4 │ │ │ │ + 6547: 00307de1 548 FUNC GLOBAL DEFAULT 11 zhpcon_ │ │ │ │ + 6548: 003af331 156 FUNC GLOBAL DEFAULT 11 f__nowreading │ │ │ │ + 6549: 003ba289 266 FUNC GLOBAL DEFAULT 11 bl1_sdcopymt │ │ │ │ + 6550: 003fd78d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_get_verbose_output │ │ │ │ + 6551: 000f95ed 1618 FUNC GLOBAL DEFAULT 11 clargv_ │ │ │ │ + 6552: 0006f7f1 1892 FUNC GLOBAL DEFAULT 11 sorgbr_ │ │ │ │ + 6553: 002f3875 2340 FUNC GLOBAL DEFAULT 11 zhbevx_ │ │ │ │ + 6554: 00634295 1480 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ_UT_inc_lhfc_blk_var1 │ │ │ │ + 6555: 00573ae5 492 FUNC GLOBAL DEFAULT 11 FLA_UDdate_UT_opc_var1 │ │ │ │ + 6556: 003fa7f1 66 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype │ │ │ │ + 6557: 0015f151 512 FUNC GLOBAL DEFAULT 11 dgehd2_ │ │ │ │ + 6558: 003d26d9 194 FUNC GLOBAL DEFAULT 11 bl1_ssetmr │ │ │ │ + 6559: 000a5359 1332 FUNC GLOBAL DEFAULT 11 cggglm_ │ │ │ │ + 6560: 005509a1 152 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_create_hier_matrices │ │ │ │ + 6561: 00568e61 748 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var1 │ │ │ │ + 6562: 004112f1 104 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer_task │ │ │ │ + 6563: 0056914d 756 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var2 │ │ │ │ + 6564: 003af6a1 132 FUNC GLOBAL DEFAULT 11 x_getc │ │ │ │ + 6565: 003cd849 44 FUNC GLOBAL DEFAULT 11 bl1_vector_inc │ │ │ │ + 6566: 005699e1 808 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var3 │ │ │ │ + 6567: 002ce2fd 10212 FUNC GLOBAL DEFAULT 11 strsyl_ │ │ │ │ + 6568: 00569d09 868 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un_unb_var4 │ │ │ │ + 6569: 0028c23d 2192 FUNC GLOBAL DEFAULT 11 spbsvx_ │ │ │ │ + 6570: 003cb719 4 FUNC GLOBAL DEFAULT 11 bl1_cdotaxpy │ │ │ │ + 6571: 004017d1 736 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_elemwise │ │ │ │ + 6572: 003f28b1 268 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_copy_of │ │ │ │ + 6573: 00551fa9 648 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_internal │ │ │ │ + 6574: 001d207d 928 FUNC GLOBAL DEFAULT 11 dppcon_ │ │ │ │ + 6575: 00693638 4 OBJECT GLOBAL DEFAULT 20 fla_herk_cntl_blas │ │ │ │ + 6576: 003f5ba1 116 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_svd_type │ │ │ │ + 6577: 003fd86d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cache_size │ │ │ │ + 6578: 0069393c 4 OBJECT GLOBAL DEFAULT 20 flash_apqutinc_cntl │ │ │ │ + 6579: 006934dc 4 OBJECT GLOBAL DEFAULT 20 fla_scal_cntl_blas │ │ │ │ + 6580: 003fad41 98 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_scalar │ │ │ │ + 6581: 0052caad 708 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_ext │ │ │ │ + 6582: 00449401 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tc │ │ │ │ + 6583: 0055f5f1 116 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv │ │ │ │ + 6584: 00630225 1532 FUNC GLOBAL DEFAULT 11 FLA_Accum_T_UT_fc_unb_var1 │ │ │ │ + 6585: 0043a5b5 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_blk_var1 │ │ │ │ + 6586: 003aa325 1316 FUNC GLOBAL DEFAULT 11 dsytrd_fla │ │ │ │ + 6587: 0043a9ad 1016 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt_blk_var2 │ │ │ │ + 6588: 00449f49 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_th │ │ │ │ 6589: 00089da1 348 FUNC GLOBAL DEFAULT 11 zungqr_check │ │ │ │ - 6590: 003b4195 140 FUNC GLOBAL DEFAULT 11 bl1_saxpysv │ │ │ │ - 6591: 003cd7e9 32 FUNC GLOBAL DEFAULT 11 bl1_proj_trans1_to_conj │ │ │ │ - 6592: 0007f4f9 436 FUNC GLOBAL DEFAULT 11 dorgtr_check │ │ │ │ - 6593: 00254d55 848 FUNC GLOBAL DEFAULT 11 slaneg_ │ │ │ │ - 6594: 0055ce8d 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_ops_var1 │ │ │ │ - 6595: 00449f41 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn │ │ │ │ - 6596: 005353a1 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var1 │ │ │ │ - 6597: 00693534 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl │ │ │ │ - 6598: 003f9761 218 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x1_to_3x1 │ │ │ │ + 6590: 003b59e9 140 FUNC GLOBAL DEFAULT 11 bl1_saxpysv │ │ │ │ + 6591: 003cd821 32 FUNC GLOBAL DEFAULT 11 bl1_proj_trans1_to_conj │ │ │ │ + 6592: 0007f665 436 FUNC GLOBAL DEFAULT 11 dorgtr_check │ │ │ │ + 6593: 00254d45 848 FUNC GLOBAL DEFAULT 11 slaneg_ │ │ │ │ + 6594: 0055c34d 6 FUNC GLOBAL DEFAULT 11 FLA_Tevd_eigval_n_ops_var1 │ │ │ │ + 6595: 004499a5 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tn │ │ │ │ + 6596: 00535721 264 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var1 │ │ │ │ + 6597: 00693550 4 OBJECT GLOBAL DEFAULT 20 flash_scal_cntl │ │ │ │ + 6598: 003f9769 218 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x1_to_3x1 │ │ │ │ 6599: 00085935 372 FUNC GLOBAL DEFAULT 11 ssytrd_check │ │ │ │ - 6600: 003c2479 148 FUNC GLOBAL DEFAULT 11 bl1_ctrsv_blas │ │ │ │ - 6601: 005364b9 320 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var2 │ │ │ │ - 6602: 0026daf9 654 FUNC GLOBAL DEFAULT 11 slas2_ │ │ │ │ - 6603: 00535fd9 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var3 │ │ │ │ - 6604: 0014d1a9 888 FUNC GLOBAL DEFAULT 11 cungr2_ │ │ │ │ - 6605: 003da8e1 56 FUNC GLOBAL DEFAULT 11 FLA_Scal_internal_check │ │ │ │ + 6600: 003c1e21 148 FUNC GLOBAL DEFAULT 11 bl1_ctrsv_blas │ │ │ │ + 6601: 005361b1 320 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var2 │ │ │ │ + 6602: 0026d929 654 FUNC GLOBAL DEFAULT 11 slas2_ │ │ │ │ + 6603: 00535cd1 208 FUNC GLOBAL DEFAULT 11 FLA_Chol_l_ops_var3 │ │ │ │ + 6604: 0014d1a1 888 FUNC GLOBAL DEFAULT 11 cungr2_ │ │ │ │ + 6605: 003da7f9 56 FUNC GLOBAL DEFAULT 11 FLA_Scal_internal_check │ │ │ │ 6606: 000c8451 1012 FUNC GLOBAL DEFAULT 11 chpgvd_ │ │ │ │ - 6607: 0044a4e5 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt │ │ │ │ - 6608: 002c6225 980 FUNC GLOBAL DEFAULT 11 stzrzf_ │ │ │ │ - 6609: 00548fe5 1164 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_internal │ │ │ │ - 6610: 0030acf1 864 FUNC GLOBAL DEFAULT 11 zhpgvx_ │ │ │ │ - 6611: 003ea8f9 96 FUNC GLOBAL DEFAULT 11 FLASH_Hemm_cntl_finalize │ │ │ │ - 6612: 0040113d 112 FUNC GLOBAL DEFAULT 11 FLASH_Task_update_binding │ │ │ │ - 6613: 003acbb1 106 FUNC GLOBAL DEFAULT 11 lsamen_ │ │ │ │ - 6614: 003faca9 64 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_complex │ │ │ │ - 6615: 00643215 392 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT │ │ │ │ - 6616: 005def25 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ - 6617: 003f75bd 32 FUNC GLOBAL DEFAULT 11 FLA_Check_blocksize_object │ │ │ │ - 6618: 00404cc9 668 FUNC GLOBAL DEFAULT 11 FLA_Setr │ │ │ │ - 6619: 005e3b35 1360 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var2 │ │ │ │ - 6620: 004255e9 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_task │ │ │ │ - 6621: 003f983d 218 FUNC GLOBAL DEFAULT 11 FLA_Repart_1x2_to_1x3 │ │ │ │ - 6622: 005e6371 1404 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var3 │ │ │ │ - 6623: 0035fd89 548 FUNC GLOBAL DEFAULT 11 zspcon_ │ │ │ │ - 6624: 003c5259 180 FUNC GLOBAL DEFAULT 11 bl1_ctrmm_blas │ │ │ │ - 6625: 003ff895 660 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_random_dist │ │ │ │ - 6626: 0007fed5 584 FUNC GLOBAL DEFAULT 11 dormqr_check │ │ │ │ - 6627: 0055d309 1220 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_opd_var1 │ │ │ │ - 6628: 0041ec4d 154 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx │ │ │ │ - 6629: 0054c06d 66 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ - 6630: 004e4b99 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var1 │ │ │ │ - 6631: 004e4fc5 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var2 │ │ │ │ - 6632: 0062df59 384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_ops_var1 │ │ │ │ - 6633: 004e5599 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var3 │ │ │ │ - 6634: 004b87bd 1580 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var1 │ │ │ │ - 6635: 003fd449 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_verbose_output │ │ │ │ - 6636: 002b0611 6132 FUNC GLOBAL DEFAULT 11 stgex2_ │ │ │ │ - 6637: 003ce049 50 FUNC GLOBAL DEFAULT 11 bl1_zm1 │ │ │ │ - 6638: 00330ab1 764 FUNC GLOBAL DEFAULT 11 zlanhs_ │ │ │ │ - 6639: 003ce0c1 50 FUNC GLOBAL DEFAULT 11 bl1_zm2 │ │ │ │ - 6640: 004b8189 1588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var2 │ │ │ │ + 6607: 0044af4d 1444 FUNC GLOBAL DEFAULT 11 FLA_Gemm_tt │ │ │ │ + 6608: 002c6201 980 FUNC GLOBAL DEFAULT 11 stzrzf_ │ │ │ │ + 6609: 00549615 1164 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_internal │ │ │ │ + 6610: 0030b4e5 864 FUNC GLOBAL DEFAULT 11 zhpgvx_ │ │ │ │ + 6611: 003eac85 96 FUNC GLOBAL DEFAULT 11 FLASH_Hemm_cntl_finalize │ │ │ │ + 6612: 00400f7d 112 FUNC GLOBAL DEFAULT 11 FLASH_Task_update_binding │ │ │ │ + 6613: 003acd41 106 FUNC GLOBAL DEFAULT 11 lsamen_ │ │ │ │ + 6614: 003facb5 64 FUNC GLOBAL DEFAULT 11 FLA_Obj_datatype_proj_to_complex │ │ │ │ + 6615: 00643439 392 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT │ │ │ │ + 6616: 005def0d 916 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ + 6617: 003f868d 32 FUNC GLOBAL DEFAULT 11 FLA_Check_blocksize_object │ │ │ │ + 6618: 00404cd5 668 FUNC GLOBAL DEFAULT 11 FLA_Setr │ │ │ │ + 6619: 005e3b1d 1360 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var2 │ │ │ │ + 6620: 004255f1 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_rln_task │ │ │ │ + 6621: 003f9845 218 FUNC GLOBAL DEFAULT 11 FLA_Repart_1x2_to_1x3 │ │ │ │ + 6622: 005e6465 1404 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opc_var3 │ │ │ │ + 6623: 00360829 548 FUNC GLOBAL DEFAULT 11 zspcon_ │ │ │ │ + 6624: 003c6a11 180 FUNC GLOBAL DEFAULT 11 bl1_ctrmm_blas │ │ │ │ + 6625: 003ff581 660 FUNC GLOBAL DEFAULT 11 FLA_Fill_with_random_dist │ │ │ │ + 6626: 0007fed9 584 FUNC GLOBAL DEFAULT 11 dormqr_check │ │ │ │ + 6627: 0055d809 1220 FUNC GLOBAL DEFAULT 11 FLA_Tevd_francis_n_opd_var1 │ │ │ │ + 6628: 0041ec55 154 FUNC GLOBAL DEFAULT 11 FLA_Trmvsx │ │ │ │ + 6629: 0054c04d 66 FUNC GLOBAL DEFAULT 11 FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ + 6630: 004e450d 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var1 │ │ │ │ + 6631: 004e53d9 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var2 │ │ │ │ + 6632: 0062dfc9 384 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_ops_var1 │ │ │ │ + 6633: 004e5801 1064 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var3 │ │ │ │ + 6634: 004b816d 1580 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var1 │ │ │ │ + 6635: 003fd781 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_verbose_output │ │ │ │ + 6636: 002b05ed 6132 FUNC GLOBAL DEFAULT 11 stgex2_ │ │ │ │ + 6637: 003cde71 50 FUNC GLOBAL DEFAULT 11 bl1_zm1 │ │ │ │ + 6638: 0032fe59 764 FUNC GLOBAL DEFAULT 11 zlanhs_ │ │ │ │ + 6639: 003cdee9 50 FUNC GLOBAL DEFAULT 11 bl1_zm2 │ │ │ │ + 6640: 004b8799 1588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var2 │ │ │ │ 6641: 00075be9 256 FUNC GLOBAL DEFAULT 11 cpotri_ │ │ │ │ - 6642: 004e5b6d 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var4 │ │ │ │ - 6643: 004e53ed 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var5 │ │ │ │ - 6644: 004b8de9 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var3 │ │ │ │ - 6645: 004e59c1 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var6 │ │ │ │ - 6646: 003e13f1 160 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_internal_check │ │ │ │ - 6647: 004b9429 1616 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var4 │ │ │ │ - 6648: 004b9a79 1612 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var5 │ │ │ │ - 6649: 006758e5 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lnfc │ │ │ │ + 6642: 004e4fa9 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var4 │ │ │ │ + 6643: 004e5c29 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var5 │ │ │ │ + 6644: 004b8dcd 1600 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var3 │ │ │ │ + 6645: 004e6239 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_ln_unb_var6 │ │ │ │ + 6646: 003e13f9 160 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_internal_check │ │ │ │ + 6647: 004b940d 1616 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var4 │ │ │ │ + 6648: 004b9a5d 1612 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var5 │ │ │ │ + 6649: 006758cd 116 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_lnfc │ │ │ │ 6650: 00077285 300 FUNC GLOBAL DEFAULT 11 cgelqf_check │ │ │ │ - 6651: 004ba0c5 1592 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var6 │ │ │ │ - 6652: 003fd421 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_finalize │ │ │ │ - 6653: 006921b0 40 OBJECT GLOBAL DEFAULT 20 f__cnt │ │ │ │ - 6654: 004ba6fd 1576 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var7 │ │ │ │ - 6655: 00693594 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp_ip_bb │ │ │ │ - 6656: 004baf9d 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var8 │ │ │ │ - 6657: 003d88a5 108 FUNC GLOBAL DEFAULT 11 FLA_Sort_check │ │ │ │ - 6658: 004bad25 632 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var9 │ │ │ │ - 6659: 004e9ed9 1052 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var1 │ │ │ │ - 6660: 0054d2c5 624 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_internal │ │ │ │ - 6661: 00419d95 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_task │ │ │ │ - 6662: 003b5c39 406 FUNC GLOBAL DEFAULT 11 bl1_saxpymrt │ │ │ │ - 6663: 004ea2f5 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var2 │ │ │ │ - 6664: 0054d279 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_recover_tau │ │ │ │ - 6665: 004ea721 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var3 │ │ │ │ - 6666: 004eae99 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var4 │ │ │ │ - 6667: 004eab41 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var5 │ │ │ │ - 6668: 00597f89 540 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opc_var1 │ │ │ │ - 6669: 004eaced 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var6 │ │ │ │ - 6670: 003cd809 16 FUNC GLOBAL DEFAULT 11 bl1_does_trans │ │ │ │ - 6671: 001e034d 644 FUNC GLOBAL DEFAULT 11 dstev_ │ │ │ │ - 6672: 006935c8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_ip │ │ │ │ - 6673: 003b5b65 100 FUNC GLOBAL DEFAULT 11 en_fio │ │ │ │ - 6674: 00426a31 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_ext │ │ │ │ - 6675: 001d7691 944 FUNC GLOBAL DEFAULT 11 dsbgvd_ │ │ │ │ - 6676: 005df2b9 944 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ - 6677: 005f72ed 352 FUNC GLOBAL DEFAULT 11 FLASH_Sylv │ │ │ │ - 6678: 005e4085 1368 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var2 │ │ │ │ - 6679: 005e68ed 1424 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var3 │ │ │ │ - 6680: 00690a74 4 OBJECT GLOBAL DEFAULT 20 f__scale │ │ │ │ - 6681: 003aec21 28 FUNC GLOBAL DEFAULT 11 d_sqrt │ │ │ │ - 6682: 0015059d 1136 FUNC GLOBAL DEFAULT 11 cunml2_ │ │ │ │ - 6683: 003c05ad 136 FUNC GLOBAL DEFAULT 11 bl1_dsymv_blas │ │ │ │ - 6684: 003cc0e5 388 FUNC GLOBAL DEFAULT 11 bl1_daxmyv2 │ │ │ │ - 6685: 002a220d 756 FUNC GLOBAL DEFAULT 11 ssygv_ │ │ │ │ - 6686: 0022ad2d 1786 FUNC GLOBAL DEFAULT 11 sgghrd_ │ │ │ │ - 6687: 00631785 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc │ │ │ │ - 6688: 0039cc0d 1868 FUNC GLOBAL DEFAULT 11 cunmlq_fla │ │ │ │ - 6689: 00657919 388 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT │ │ │ │ - 6690: 006939d8 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_bsize │ │ │ │ - 6691: 001e4a71 3848 FUNC GLOBAL DEFAULT 11 dsteqr_ │ │ │ │ - 6692: 0041f1e1 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_task │ │ │ │ - 6693: 002bd6b5 8828 FUNC GLOBAL DEFAULT 11 stgsy2_ │ │ │ │ - 6694: 006934dc 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_bsize │ │ │ │ - 6695: 003cf275 112 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigmr │ │ │ │ - 6696: 0034e1b5 548 FUNC GLOBAL DEFAULT 11 zpbequ_ │ │ │ │ - 6697: 0008cbe9 1488 FUNC GLOBAL DEFAULT 11 cgbtrs_ │ │ │ │ - 6698: 00331369 736 FUNC GLOBAL DEFAULT 11 zlanht_ │ │ │ │ + 6651: 004ba0a9 1592 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var6 │ │ │ │ + 6652: 003fd759 20 FUNC GLOBAL DEFAULT 11 FLASH_Queue_finalize │ │ │ │ + 6653: 006921b8 40 OBJECT GLOBAL DEFAULT 20 f__cnt │ │ │ │ + 6654: 004ba6e1 1576 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var7 │ │ │ │ + 6655: 0069359c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp_ip_bb │ │ │ │ + 6656: 004baf81 1604 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var8 │ │ │ │ + 6657: 003d8829 108 FUNC GLOBAL DEFAULT 11 FLA_Sort_check │ │ │ │ + 6658: 004bad09 632 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_blk_var9 │ │ │ │ + 6659: 004ea2e9 1052 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var1 │ │ │ │ + 6660: 0054d2a5 624 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_internal │ │ │ │ + 6661: 00419d51 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_c_task │ │ │ │ + 6662: 003b65b9 406 FUNC GLOBAL DEFAULT 11 bl1_saxpymrt │ │ │ │ + 6663: 004e9ebd 1068 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var2 │ │ │ │ + 6664: 0054d259 76 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_recover_tau │ │ │ │ + 6665: 004eab35 1056 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var3 │ │ │ │ + 6666: 004ea705 1072 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var4 │ │ │ │ + 6667: 004eaf55 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var5 │ │ │ │ + 6668: 00596119 540 FUNC GLOBAL DEFAULT 11 FLA_Fused_UYx_ZVx_opc_var1 │ │ │ │ + 6669: 004eb101 428 FUNC GLOBAL DEFAULT 11 FLA_Syrk_un_unb_var6 │ │ │ │ + 6670: 003cc9b5 16 FUNC GLOBAL DEFAULT 11 bl1_does_trans │ │ │ │ + 6671: 001e0a5d 644 FUNC GLOBAL DEFAULT 11 dstev_ │ │ │ │ + 6672: 006935d0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_pm_ip │ │ │ │ + 6673: 003b5865 100 FUNC GLOBAL DEFAULT 11 en_fio │ │ │ │ + 6674: 00426a39 152 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nn_blk_ext │ │ │ │ + 6675: 001d7699 944 FUNC GLOBAL DEFAULT 11 dsbgvd_ │ │ │ │ + 6676: 005df2a1 944 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ + 6677: 005f72d5 352 FUNC GLOBAL DEFAULT 11 FLASH_Sylv │ │ │ │ + 6678: 005e406d 1368 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var2 │ │ │ │ + 6679: 005e69e1 1424 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_l_step_opz_var3 │ │ │ │ + 6680: 00690a7c 4 OBJECT GLOBAL DEFAULT 20 f__scale │ │ │ │ + 6681: 003aeaf1 28 FUNC GLOBAL DEFAULT 11 d_sqrt │ │ │ │ + 6682: 00150595 1136 FUNC GLOBAL DEFAULT 11 cunml2_ │ │ │ │ + 6683: 003c05bd 136 FUNC GLOBAL DEFAULT 11 bl1_dsymv_blas │ │ │ │ + 6684: 003cc0f5 388 FUNC GLOBAL DEFAULT 11 bl1_daxmyv2 │ │ │ │ + 6685: 002a21e9 756 FUNC GLOBAL DEFAULT 11 ssygv_ │ │ │ │ + 6686: 0022aa01 1786 FUNC GLOBAL DEFAULT 11 sgghrd_ │ │ │ │ + 6687: 0063176d 404 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_lhfc │ │ │ │ + 6688: 0039e119 1868 FUNC GLOBAL DEFAULT 11 cunmlq_fla │ │ │ │ + 6689: 00657901 388 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT │ │ │ │ + 6690: 006939e0 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_bsize │ │ │ │ + 6691: 001e42a9 3848 FUNC GLOBAL DEFAULT 11 dsteqr_ │ │ │ │ + 6692: 0041f1e9 92 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ut_task │ │ │ │ + 6693: 002bd691 8828 FUNC GLOBAL DEFAULT 11 stgsy2_ │ │ │ │ + 6694: 006934e0 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_bsize │ │ │ │ + 6695: 003cf0cd 112 FUNC GLOBAL DEFAULT 11 bl1_sfree_saved_contigmr │ │ │ │ + 6696: 0034e195 548 FUNC GLOBAL DEFAULT 11 zpbequ_ │ │ │ │ + 6697: 0008d6a5 1488 FUNC GLOBAL DEFAULT 11 cgbtrs_ │ │ │ │ + 6698: 00330d99 736 FUNC GLOBAL DEFAULT 11 zlanht_ │ │ │ │ 6699: 0020b249 126 FUNC GLOBAL DEFAULT 11 ilaslc_ │ │ │ │ - 6700: 006935dc 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_ip_bb │ │ │ │ - 6701: 00658e31 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc │ │ │ │ - 6702: 003e8351 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_hessut_obj_create │ │ │ │ - 6703: 000e94e9 3320 FUNC GLOBAL DEFAULT 11 clals0_ │ │ │ │ - 6704: 0059fd35 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var1 │ │ │ │ - 6705: 005a0a19 564 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var2 │ │ │ │ - 6706: 005a1815 656 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var3 │ │ │ │ - 6707: 0034e3d9 7152 FUNC GLOBAL DEFAULT 11 zlatbs_ │ │ │ │ - 6708: 005a2e65 504 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var4 │ │ │ │ - 6709: 003e69d1 132 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_check │ │ │ │ - 6710: 005a4365 424 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var5 │ │ │ │ - 6711: 003e5199 556 FUNC GLOBAL DEFAULT 11 FLA_Svd_check │ │ │ │ - 6712: 003ebc99 288 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_cntl_init │ │ │ │ - 6713: 003eb821 72 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_cntl_init │ │ │ │ - 6714: 00554f61 124 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc │ │ │ │ - 6715: 003eccd9 84 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots_cntl_finalize │ │ │ │ - 6716: 004a87e5 352 FUNC GLOBAL DEFAULT 11 FLASH_Symm │ │ │ │ - 6717: 00366b69 588 FUNC GLOBAL DEFAULT 11 zsycon_rook_ │ │ │ │ + 6700: 006935e4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_ip_bb │ │ │ │ + 6701: 00658569 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfc │ │ │ │ + 6702: 003e8321 34 FUNC GLOBAL DEFAULT 11 FLA_Cntl_hessut_obj_create │ │ │ │ + 6703: 000e8dd1 3320 FUNC GLOBAL DEFAULT 11 clals0_ │ │ │ │ + 6704: 0059fd15 492 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var1 │ │ │ │ + 6705: 005a09f9 564 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var2 │ │ │ │ + 6706: 005a17f5 656 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var3 │ │ │ │ + 6707: 0034e3b9 7152 FUNC GLOBAL DEFAULT 11 zlatbs_ │ │ │ │ + 6708: 005a2655 504 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var4 │ │ │ │ + 6709: 003e69d9 132 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_check │ │ │ │ + 6710: 005a32f5 424 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opd_var5 │ │ │ │ + 6711: 003e51a1 556 FUNC GLOBAL DEFAULT 11 FLA_Svd_check │ │ │ │ + 6712: 003ebca1 288 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_cntl_init │ │ │ │ + 6713: 003eb829 72 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_cntl_init │ │ │ │ + 6714: 005552b1 124 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_inc │ │ │ │ + 6715: 003ecce1 84 FUNC GLOBAL DEFAULT 11 FLASH_Apply_pivots_cntl_finalize │ │ │ │ + 6716: 004a861d 352 FUNC GLOBAL DEFAULT 11 FLASH_Symm │ │ │ │ + 6717: 00368189 588 FUNC GLOBAL DEFAULT 11 zsycon_rook_ │ │ │ │ 6718: 0017f971 1020 FUNC GLOBAL DEFAULT 11 dlacon_ │ │ │ │ - 6719: 003fd565 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cores_per_cache │ │ │ │ - 6720: 003d5279 216 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_part_check │ │ │ │ - 6721: 006939e4 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl_leaf │ │ │ │ - 6722: 003ae669 58 FUNC GLOBAL DEFAULT 11 d_nint │ │ │ │ - 6723: 003f3c51 320 FUNC GLOBAL DEFAULT 11 FLA_Finalize_constants │ │ │ │ - 6724: 004647f9 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl │ │ │ │ - 6725: 006939b4 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_cntl │ │ │ │ - 6726: 00658f7d 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr │ │ │ │ - 6727: 003d506d 196 FUNC GLOBAL DEFAULT 11 FLA_Obj_equals_check │ │ │ │ - 6728: 005b261d 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var1 │ │ │ │ - 6729: 00558ffd 1272 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext │ │ │ │ - 6730: 003da7f1 240 FUNC GLOBAL DEFAULT 11 FLA_Scal_check │ │ │ │ - 6731: 005b31a5 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var2 │ │ │ │ - 6732: 002b5365 1196 FUNC GLOBAL DEFAULT 11 stpqrt2_ │ │ │ │ - 6733: 00125529 556 FUNC GLOBAL DEFAULT 11 csysv_ │ │ │ │ - 6734: 0055f97d 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opc_var1 │ │ │ │ - 6735: 005930d9 204 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opd_var1 │ │ │ │ - 6736: 00693964 4 OBJECT GLOBAL DEFAULT 20 flash_chol_cntl_leaf │ │ │ │ - 6737: 003b8ce1 256 FUNC GLOBAL DEFAULT 11 bl1_sinvscalm │ │ │ │ - 6738: 005b3d8d 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var4 │ │ │ │ - 6739: 0013e7b1 1896 FUNC GLOBAL DEFAULT 11 ctpttf_ │ │ │ │ - 6740: 005602e9 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opc_var2 │ │ │ │ - 6741: 003f9f39 118 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x1 │ │ │ │ - 6742: 00419cf5 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_task │ │ │ │ - 6743: 005b48ed 516 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var5 │ │ │ │ - 6744: 00213e19 1852 FUNC GLOBAL DEFAULT 11 sgbrfs_ │ │ │ │ - 6745: 00426d99 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_unb_ext │ │ │ │ - 6746: 003f9e95 162 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x2 │ │ │ │ - 6747: 0007cdad 296 FUNC GLOBAL DEFAULT 11 dgeqrfp_check │ │ │ │ - 6748: 003ed6cd 108 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv_cntl_init │ │ │ │ - 6749: 003fd319 52 FUNC GLOBAL DEFAULT 11 FLASH_Queue_begin │ │ │ │ + 6719: 003fd89d 12 FUNC GLOBAL DEFAULT 11 FLASH_Queue_set_cores_per_cache │ │ │ │ + 6720: 003d5281 216 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_real_part_check │ │ │ │ + 6721: 006939ec 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl_leaf │ │ │ │ + 6722: 003ae665 58 FUNC GLOBAL DEFAULT 11 d_nint │ │ │ │ + 6723: 003f3c59 320 FUNC GLOBAL DEFAULT 11 FLA_Finalize_constants │ │ │ │ + 6724: 004646b5 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_rl │ │ │ │ + 6725: 006939c8 4 OBJECT GLOBAL DEFAULT 20 flash_qr2ut_cntl │ │ │ │ + 6726: 006586b5 332 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhfr │ │ │ │ + 6727: 003d50e5 196 FUNC GLOBAL DEFAULT 11 FLA_Obj_equals_check │ │ │ │ + 6728: 005b25fd 512 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var1 │ │ │ │ + 6729: 00558fdd 1272 FUNC GLOBAL DEFAULT 11 FLA_Svd_ext │ │ │ │ + 6730: 003da831 240 FUNC GLOBAL DEFAULT 11 FLA_Scal_check │ │ │ │ + 6731: 005b3185 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var2 │ │ │ │ + 6732: 002b5341 1196 FUNC GLOBAL DEFAULT 11 stpqrt2_ │ │ │ │ + 6733: 0012515d 556 FUNC GLOBAL DEFAULT 11 csysv_ │ │ │ │ + 6734: 0055f965 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opc_var1 │ │ │ │ + 6735: 00592415 204 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opd_var1 │ │ │ │ + 6736: 0069396c 4 OBJECT GLOBAL DEFAULT 20 flash_chol_cntl_leaf │ │ │ │ + 6737: 003b8c19 256 FUNC GLOBAL DEFAULT 11 bl1_sinvscalm │ │ │ │ + 6738: 005b3d6d 576 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var4 │ │ │ │ + 6739: 0013e7a9 1896 FUNC GLOBAL DEFAULT 11 ctpttf_ │ │ │ │ + 6740: 00560395 40 FUNC GLOBAL DEFAULT 11 FLA_Tevd_v_opc_var2 │ │ │ │ + 6741: 003f9f41 118 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x1 │ │ │ │ + 6742: 00419cb1 80 FUNC GLOBAL DEFAULT 11 FLA_Copyt_n_task │ │ │ │ + 6743: 005b48cd 516 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_opc_var5 │ │ │ │ + 6744: 00211591 1852 FUNC GLOBAL DEFAULT 11 sgbrfs_ │ │ │ │ + 6745: 00426da1 154 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_unb_ext │ │ │ │ + 6746: 003f9e9d 162 FUNC GLOBAL DEFAULT 11 FLA_Merge_2x2 │ │ │ │ + 6747: 0007cdb1 296 FUNC GLOBAL DEFAULT 11 dgeqrfp_check │ │ │ │ + 6748: 003ed621 108 FUNC GLOBAL DEFAULT 11 FLASH_SPDinv_cntl_init │ │ │ │ + 6749: 003fd651 52 FUNC GLOBAL DEFAULT 11 FLASH_Queue_begin │ │ │ │ 6750: 002251c1 236 FUNC GLOBAL DEFAULT 11 sgesv_ │ │ │ │ - 6751: 00463e31 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru │ │ │ │ - 6752: 0011b541 556 FUNC GLOBAL DEFAULT 11 cptsvx_ │ │ │ │ - 6753: 006939c8 4 OBJECT GLOBAL DEFAULT 20 flash_qrutinc_var1_bsize │ │ │ │ - 6754: 003d5f31 56 FUNC GLOBAL DEFAULT 11 FLA_Submatrix_at_check │ │ │ │ - 6755: 0068f9b0 16 OBJECT GLOBAL DEFAULT 19 f__w_mode │ │ │ │ - 6756: 003b82b1 116 FUNC GLOBAL DEFAULT 11 bl1_sinvscalv │ │ │ │ - 6757: 000f0ec9 666 FUNC GLOBAL DEFAULT 11 clapmr_ │ │ │ │ - 6758: 0007ced5 172 FUNC GLOBAL DEFAULT 11 dgetf2_check │ │ │ │ - 6759: 003e82d9 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lqut_obj_create │ │ │ │ - 6760: 003fab8d 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_real │ │ │ │ - 6761: 006934e8 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl_blas │ │ │ │ - 6762: 003c2db5 4 FUNC GLOBAL DEFAULT 11 bl1_dhemm │ │ │ │ - 6763: 003cfb6d 128 FUNC GLOBAL DEFAULT 11 bl1_csewscalv │ │ │ │ - 6764: 003ad27d 14 FUNC GLOBAL DEFAULT 11 i_dim │ │ │ │ - 6765: 003cf035 286 FUNC GLOBAL DEFAULT 11 bl1_zdewinvscalmt │ │ │ │ - 6766: 003bfff5 46 FUNC GLOBAL DEFAULT 11 bl1_dhemv │ │ │ │ - 6767: 00397c59 1876 FUNC GLOBAL DEFAULT 11 zunmrz_ │ │ │ │ - 6768: 001632a5 404 FUNC GLOBAL DEFAULT 11 dgeql2_ │ │ │ │ - 6769: 0036921d 492 FUNC GLOBAL DEFAULT 11 zsysv_ │ │ │ │ - 6770: 000fc7cd 536 FUNC GLOBAL DEFAULT 11 clarzt_ │ │ │ │ - 6771: 001ea901 396 FUNC GLOBAL DEFAULT 11 dsytri2_ │ │ │ │ - 6772: 0054c9e1 328 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT │ │ │ │ - 6773: 002b4a19 676 FUNC GLOBAL DEFAULT 11 stpqrt_ │ │ │ │ - 6774: 003ac24d 14 FUNC GLOBAL DEFAULT 11 dlamc3_ │ │ │ │ - 6775: 003d56a1 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_le_check │ │ │ │ - 6776: 00381525 1124 FUNC GLOBAL DEFAULT 11 ztrexc_ │ │ │ │ - 6777: 003edca5 68 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_conf_to_hier_check │ │ │ │ - 6778: 00404f65 758 FUNC GLOBAL DEFAULT 11 FLA_Set_diagonal_vector │ │ │ │ - 6779: 003ebad1 68 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_cntl_finalize │ │ │ │ - 6780: 003f00c5 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_length_tl │ │ │ │ - 6781: 005dbc5d 440 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_ops_var1 │ │ │ │ - 6782: 00554009 324 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opd_var1 │ │ │ │ - 6783: 004bb82d 1388 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var1 │ │ │ │ - 6784: 003e8139 26 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init │ │ │ │ - 6785: 000ec305 1600 FUNC GLOBAL DEFAULT 11 clanhb_ │ │ │ │ - 6786: 004bbd99 1416 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var2 │ │ │ │ - 6787: 00561281 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un │ │ │ │ - 6788: 00613d9d 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var1 │ │ │ │ - 6789: 0028f3ed 528 FUNC GLOBAL DEFAULT 11 spptrf_ │ │ │ │ - 6790: 004bc321 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var3 │ │ │ │ - 6791: 004bc881 1356 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var4 │ │ │ │ - 6792: 006144ed 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var2 │ │ │ │ - 6793: 004bcdcd 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var5 │ │ │ │ - 6794: 00614575 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var3 │ │ │ │ - 6795: 0041cf09 856 FUNC GLOBAL DEFAULT 11 FLA_Syr_external │ │ │ │ - 6796: 00214555 764 FUNC GLOBAL DEFAULT 11 sgbtf2_ │ │ │ │ - 6797: 004bd579 1416 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var6 │ │ │ │ - 6798: 005be299 768 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau_submatrix │ │ │ │ - 6799: 006145fd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var4 │ │ │ │ - 6800: 00614685 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var5 │ │ │ │ - 6801: 004bdb01 1388 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var7 │ │ │ │ - 6802: 004be06d 1356 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var8 │ │ │ │ - 6803: 0061470d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var6 │ │ │ │ - 6804: 003e8bfd 24 FUNC GLOBAL DEFAULT 11 FLA_Copy_cntl_finalize │ │ │ │ - 6805: 00500bcd 1060 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var1 │ │ │ │ - 6806: 00423841 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_task │ │ │ │ - 6807: 000811fd 156 FUNC GLOBAL DEFAULT 11 sgelq2_check │ │ │ │ - 6808: 00561451 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu │ │ │ │ - 6809: 005c6755 1276 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var2 │ │ │ │ - 6810: 004bd32d 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var9 │ │ │ │ - 6811: 00614795 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var7 │ │ │ │ - 6812: 00500ff1 1144 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var2 │ │ │ │ - 6813: 004ffad9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var3 │ │ │ │ - 6814: 0061481d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var8 │ │ │ │ - 6815: 005c95fd 1792 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var3 │ │ │ │ - 6816: 00500a29 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var4 │ │ │ │ - 6817: 005cb2a5 1812 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var4 │ │ │ │ - 6818: 006148a5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var9 │ │ │ │ - 6819: 005764d1 1344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_extract_diagonals │ │ │ │ - 6820: 0049cb39 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh │ │ │ │ - 6821: 000854ed 200 FUNC GLOBAL DEFAULT 11 spotrf_check │ │ │ │ - 6822: 0055f6e5 192 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_internal │ │ │ │ - 6823: 00424e1d 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_task │ │ │ │ - 6824: 0020eea9 2880 FUNC GLOBAL DEFAULT 11 sbdsdc_ │ │ │ │ - 6825: 003d4155 360 FUNC GLOBAL DEFAULT 11 FLA_Axpy_buffer_to_object_check │ │ │ │ - 6826: 00634b01 242 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var1 │ │ │ │ - 6827: 006351a9 684 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var2 │ │ │ │ - 6828: 0049cfb5 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln │ │ │ │ - 6829: 00644b65 4332 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var3 │ │ │ │ - 6830: 0027d4f5 1840 FUNC GLOBAL DEFAULT 11 slatrd_ │ │ │ │ - 6831: 003200f1 5344 FUNC GLOBAL DEFAULT 11 zlags2_ │ │ │ │ - 6832: 000ccf79 2752 FUNC GLOBAL DEFAULT 11 chptrs_ │ │ │ │ - 6833: 0063db11 2052 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var6 │ │ │ │ - 6834: 0069387c 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_cntl_leaf │ │ │ │ - 6835: 003c0891 252 FUNC GLOBAL DEFAULT 11 bl1_zsymv_blas │ │ │ │ - 6836: 0009ec89 1500 FUNC GLOBAL DEFAULT 11 cgeqpf_ │ │ │ │ - 6837: 0063b535 1936 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var9 │ │ │ │ - 6838: 001d1ac5 468 FUNC GLOBAL DEFAULT 11 dpoequb_ │ │ │ │ - 6839: 003d096d 134 FUNC GLOBAL DEFAULT 11 bl1_zinverts │ │ │ │ - 6840: 003ede29 72 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_check │ │ │ │ - 6841: 0054f679 784 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_internal │ │ │ │ - 6842: 003d0e41 278 FUNC GLOBAL DEFAULT 11 bl1_zinvertv │ │ │ │ + 6751: 0046507d 2504 FUNC GLOBAL DEFAULT 11 FLA_Hemm_ru │ │ │ │ + 6752: 0011b539 556 FUNC GLOBAL DEFAULT 11 cptsvx_ │ │ │ │ + 6753: 006939d8 4 OBJECT GLOBAL DEFAULT 20 flash_qrutinc_var1_bsize │ │ │ │ + 6754: 003d5f39 56 FUNC GLOBAL DEFAULT 11 FLA_Submatrix_at_check │ │ │ │ + 6755: 0068f9b4 16 OBJECT GLOBAL DEFAULT 19 f__w_mode │ │ │ │ + 6756: 003b82c1 116 FUNC GLOBAL DEFAULT 11 bl1_sinvscalv │ │ │ │ + 6757: 000f17f5 666 FUNC GLOBAL DEFAULT 11 clapmr_ │ │ │ │ + 6758: 0007ced9 172 FUNC GLOBAL DEFAULT 11 dgetf2_check │ │ │ │ + 6759: 003e82a9 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lqut_obj_create │ │ │ │ + 6760: 003fab99 72 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_real │ │ │ │ + 6761: 006934ec 4 OBJECT GLOBAL DEFAULT 20 flash_axpy_cntl_blas │ │ │ │ + 6762: 003c37f5 4 FUNC GLOBAL DEFAULT 11 bl1_dhemm │ │ │ │ + 6763: 003cfb75 128 FUNC GLOBAL DEFAULT 11 bl1_csewscalv │ │ │ │ + 6764: 003ad1fd 14 FUNC GLOBAL DEFAULT 11 i_dim │ │ │ │ + 6765: 003cedbd 286 FUNC GLOBAL DEFAULT 11 bl1_zdewinvscalmt │ │ │ │ + 6766: 003bea95 46 FUNC GLOBAL DEFAULT 11 bl1_dhemv │ │ │ │ + 6767: 00397ee9 1876 FUNC GLOBAL DEFAULT 11 zunmrz_ │ │ │ │ + 6768: 001642bd 404 FUNC GLOBAL DEFAULT 11 dgeql2_ │ │ │ │ + 6769: 00369205 492 FUNC GLOBAL DEFAULT 11 zsysv_ │ │ │ │ + 6770: 000fc7c5 536 FUNC GLOBAL DEFAULT 11 clarzt_ │ │ │ │ + 6771: 001ea909 396 FUNC GLOBAL DEFAULT 11 dsytri2_ │ │ │ │ + 6772: 0054cc39 328 FUNC GLOBAL DEFAULT 11 FLASH_LQ_UT │ │ │ │ + 6773: 002b3a2d 676 FUNC GLOBAL DEFAULT 11 stpqrt_ │ │ │ │ + 6774: 003aade5 14 FUNC GLOBAL DEFAULT 11 dlamc3_ │ │ │ │ + 6775: 003d56a9 168 FUNC GLOBAL DEFAULT 11 FLA_Obj_le_check │ │ │ │ + 6776: 00383545 1124 FUNC GLOBAL DEFAULT 11 ztrexc_ │ │ │ │ + 6777: 003edcad 68 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_flat_conf_to_hier_check │ │ │ │ + 6778: 00404f71 758 FUNC GLOBAL DEFAULT 11 FLA_Set_diagonal_vector │ │ │ │ + 6779: 003ebad9 68 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_cntl_finalize │ │ │ │ + 6780: 003f00cd 104 FUNC GLOBAL DEFAULT 11 FLASH_Obj_scalar_length_tl │ │ │ │ + 6781: 005d980d 440 FUNC GLOBAL DEFAULT 11 FLA_Fused_Her2_Ax_l_ops_var1 │ │ │ │ + 6782: 00553fe9 324 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opd_var1 │ │ │ │ + 6783: 004bb811 1388 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var1 │ │ │ │ + 6784: 003e86f1 26 FUNC GLOBAL DEFAULT 11 FLA_Cntl_init │ │ │ │ + 6785: 000ecce9 1600 FUNC GLOBAL DEFAULT 11 clanhb_ │ │ │ │ + 6786: 004bbd7d 1416 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var2 │ │ │ │ + 6787: 00561269 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_un │ │ │ │ + 6788: 00613d85 1328 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var1 │ │ │ │ + 6789: 0028fb21 528 FUNC GLOBAL DEFAULT 11 spptrf_ │ │ │ │ + 6790: 004bc851 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var3 │ │ │ │ + 6791: 004bc305 1356 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var4 │ │ │ │ + 6792: 0061444d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var2 │ │ │ │ + 6793: 004bcdb1 1376 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var5 │ │ │ │ + 6794: 006145e5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var3 │ │ │ │ + 6795: 0041d65d 856 FUNC GLOBAL DEFAULT 11 FLA_Syr_external │ │ │ │ + 6796: 00211ccd 764 FUNC GLOBAL DEFAULT 11 sgbtf2_ │ │ │ │ + 6797: 004bd311 1416 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var6 │ │ │ │ + 6798: 005be279 768 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_recover_tau_submatrix │ │ │ │ + 6799: 0061455d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var4 │ │ │ │ + 6800: 0061466d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var5 │ │ │ │ + 6801: 004bdae5 1388 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var7 │ │ │ │ + 6802: 004be051 1356 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var8 │ │ │ │ + 6803: 006146f5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var6 │ │ │ │ + 6804: 003e8c05 24 FUNC GLOBAL DEFAULT 11 FLA_Copy_cntl_finalize │ │ │ │ + 6805: 00501029 1060 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var1 │ │ │ │ + 6806: 00423b55 154 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nh_task │ │ │ │ + 6807: 00081085 156 FUNC GLOBAL DEFAULT 11 sgelq2_check │ │ │ │ + 6808: 00561439 464 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu │ │ │ │ + 6809: 005c6735 1276 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var2 │ │ │ │ + 6810: 004bd899 588 FUNC GLOBAL DEFAULT 11 FLA_Symm_rl_unb_var9 │ │ │ │ + 6811: 0061477d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var7 │ │ │ │ + 6812: 00500bb1 1144 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var2 │ │ │ │ + 6813: 005001cd 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var3 │ │ │ │ + 6814: 0061488d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var8 │ │ │ │ + 6815: 005c95dd 1792 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var3 │ │ │ │ + 6816: 00500a0d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_blk_var4 │ │ │ │ + 6817: 005cb285 1812 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofc_var4 │ │ │ │ + 6818: 00614805 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hn_opt_var9 │ │ │ │ + 6819: 005759b5 1344 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_extract_diagonals │ │ │ │ + 6820: 0049cb1d 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_lh │ │ │ │ + 6821: 00085169 200 FUNC GLOBAL DEFAULT 11 spotrf_check │ │ │ │ + 6822: 0055f6cd 192 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_internal │ │ │ │ + 6823: 00424e25 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlc_task │ │ │ │ + 6824: 0020c4b1 2880 FUNC GLOBAL DEFAULT 11 sbdsdc_ │ │ │ │ + 6825: 003d415d 360 FUNC GLOBAL DEFAULT 11 FLA_Axpy_buffer_to_object_check │ │ │ │ + 6826: 00634ae9 242 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var1 │ │ │ │ + 6827: 00635191 684 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var2 │ │ │ │ + 6828: 0049cf99 1148 FUNC GLOBAL DEFAULT 11 FLA_Herk_ln │ │ │ │ + 6829: 00647fa9 4332 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var3 │ │ │ │ + 6830: 0027e28d 1840 FUNC GLOBAL DEFAULT 11 slatrd_ │ │ │ │ + 6831: 003200d9 5344 FUNC GLOBAL DEFAULT 11 zlags2_ │ │ │ │ + 6832: 000cc8b5 2752 FUNC GLOBAL DEFAULT 11 chptrs_ │ │ │ │ + 6833: 0063daf9 2052 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var6 │ │ │ │ + 6834: 00693884 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_cntl_leaf │ │ │ │ + 6835: 003c08a1 252 FUNC GLOBAL DEFAULT 11 bl1_zsymv_blas │ │ │ │ + 6836: 000a0179 1500 FUNC GLOBAL DEFAULT 11 cgeqpf_ │ │ │ │ + 6837: 0063b51d 1936 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_ass_var9 │ │ │ │ + 6838: 001d1be5 468 FUNC GLOBAL DEFAULT 11 dpoequb_ │ │ │ │ + 6839: 003d0975 134 FUNC GLOBAL DEFAULT 11 bl1_zinverts │ │ │ │ + 6840: 003eddd1 72 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_check │ │ │ │ + 6841: 0054fdb5 784 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_internal │ │ │ │ + 6842: 003d0e49 278 FUNC GLOBAL DEFAULT 11 bl1_zinvertv │ │ │ │ 6843: 00226ed5 2884 FUNC GLOBAL DEFAULT 11 sgesvx_ │ │ │ │ - 6844: 003dc3d1 304 FUNC GLOBAL DEFAULT 11 FLA_Trmv_check │ │ │ │ - 6845: 0069388c 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_bsize │ │ │ │ - 6846: 000f0b1d 344 FUNC GLOBAL DEFAULT 11 clapmt_ │ │ │ │ - 6847: 0008011d 704 FUNC GLOBAL DEFAULT 11 dormtr_check │ │ │ │ - 6848: 00690aac 4 OBJECT GLOBAL DEFAULT 20 f__doed │ │ │ │ - 6849: 005a01cd 700 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var1 │ │ │ │ - 6850: 005a0f35 752 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var2 │ │ │ │ - 6851: 000684d1 444 FUNC GLOBAL DEFAULT 11 dgeqrf_ │ │ │ │ - 6852: 003d7b01 200 FUNC GLOBAL DEFAULT 11 FLA_Max_elemwise_diff_check │ │ │ │ - 6853: 005a1df1 852 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var3 │ │ │ │ - 6854: 003ad0d1 20 FUNC GLOBAL DEFAULT 11 r_atn2 │ │ │ │ - 6855: 005c6c51 1292 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var2 │ │ │ │ - 6856: 00161491 3836 FUNC GLOBAL DEFAULT 11 dgeevx_ │ │ │ │ - 6857: 005a3329 724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var4 │ │ │ │ - 6858: 005a4785 648 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var5 │ │ │ │ - 6859: 000d6919 2004 FUNC GLOBAL DEFAULT 11 cla_herpvgrw_ │ │ │ │ - 6860: 005c9cfd 1820 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var3 │ │ │ │ - 6861: 003caabd 180 FUNC GLOBAL DEFAULT 11 bl1_dtrsm_blas │ │ │ │ - 6862: 003d4e55 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_ext_check │ │ │ │ - 6863: 005cb9b9 1808 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var4 │ │ │ │ - 6864: 001a87cd 5064 FUNC GLOBAL DEFAULT 11 dlarfb_ │ │ │ │ - 6865: 006938a0 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_plain │ │ │ │ - 6866: 003bb7b5 58 FUNC GLOBAL DEFAULT 11 bl1_cswapv │ │ │ │ - 6867: 001e8761 2312 FUNC GLOBAL DEFAULT 11 dsyequb_ │ │ │ │ - 6868: 00427879 212 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_macro_task │ │ │ │ - 6869: 0036ce89 2488 FUNC GLOBAL DEFAULT 11 zsyrfs_ │ │ │ │ - 6870: 0006afdd 12 FUNC GLOBAL DEFAULT 11 fla_memory_leak_counter_set_ │ │ │ │ - 6871: 006361ad 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var1 │ │ │ │ - 6872: 006390e5 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var2 │ │ │ │ - 6873: 00693884 4 OBJECT GLOBAL DEFAULT 20 fla_spdinv_size_cutoff │ │ │ │ - 6874: 0063950d 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var3 │ │ │ │ - 6875: 003e5d65 416 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_real_diagonals_check │ │ │ │ - 6876: 005932bd 256 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opz_var1 │ │ │ │ - 6877: 003edc19 72 FUNC GLOBAL DEFAULT 11 FLASH_Obj_blocksizes_check │ │ │ │ + 6844: 003dc3d9 304 FUNC GLOBAL DEFAULT 11 FLA_Trmv_check │ │ │ │ + 6845: 006938bc 4 OBJECT GLOBAL DEFAULT 20 fla_sylv_bsize │ │ │ │ + 6846: 000f0b15 344 FUNC GLOBAL DEFAULT 11 clapmt_ │ │ │ │ + 6847: 000801e9 704 FUNC GLOBAL DEFAULT 11 dormtr_check │ │ │ │ + 6848: 00690ab4 4 OBJECT GLOBAL DEFAULT 20 f__doed │ │ │ │ + 6849: 005a01ad 700 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var1 │ │ │ │ + 6850: 005a0f15 752 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var2 │ │ │ │ + 6851: 00069071 444 FUNC GLOBAL DEFAULT 11 dgeqrf_ │ │ │ │ + 6852: 003d7b09 200 FUNC GLOBAL DEFAULT 11 FLA_Max_elemwise_diff_check │ │ │ │ + 6853: 005a1dd1 852 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var3 │ │ │ │ + 6854: 003ad0d5 20 FUNC GLOBAL DEFAULT 11 r_atn2 │ │ │ │ + 6855: 005c6c31 1292 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var2 │ │ │ │ + 6856: 001623a9 3836 FUNC GLOBAL DEFAULT 11 dgeevx_ │ │ │ │ + 6857: 005a2b19 724 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var4 │ │ │ │ + 6858: 005a3715 648 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_il_opz_var5 │ │ │ │ + 6859: 000d5961 2004 FUNC GLOBAL DEFAULT 11 cla_herpvgrw_ │ │ │ │ + 6860: 005c9cdd 1820 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var3 │ │ │ │ + 6861: 003caacd 180 FUNC GLOBAL DEFAULT 11 bl1_dtrsm_blas │ │ │ │ + 6862: 003d4e5d 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_ext_check │ │ │ │ + 6863: 005cb999 1808 FUNC GLOBAL DEFAULT 11 FLA_Hess_UT_step_ofz_var4 │ │ │ │ + 6864: 001a8621 5064 FUNC GLOBAL DEFAULT 11 dlarfb_ │ │ │ │ + 6865: 00693898 4 OBJECT GLOBAL DEFAULT 20 fla_tridiagut_cntl_plain │ │ │ │ + 6866: 003bbc4d 58 FUNC GLOBAL DEFAULT 11 bl1_cswapv │ │ │ │ + 6867: 001e6ee1 2312 FUNC GLOBAL DEFAULT 11 dsyequb_ │ │ │ │ + 6868: 00427809 212 FUNC GLOBAL DEFAULT 11 FLA_Apply_pivots_macro_task │ │ │ │ + 6869: 0036cb29 2488 FUNC GLOBAL DEFAULT 11 zsyrfs_ │ │ │ │ + 6870: 0006a45d 12 FUNC GLOBAL DEFAULT 11 fla_memory_leak_counter_set_ │ │ │ │ + 6871: 00636d35 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var1 │ │ │ │ + 6872: 006390cd 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var2 │ │ │ │ + 6873: 0069388c 4 OBJECT GLOBAL DEFAULT 20 fla_spdinv_size_cutoff │ │ │ │ + 6874: 006398bd 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var3 │ │ │ │ + 6875: 003e5d6d 416 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_extract_real_diagonals_check │ │ │ │ + 6876: 005925f9 256 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_opz_var1 │ │ │ │ + 6877: 003edbad 72 FUNC GLOBAL DEFAULT 11 FLASH_Obj_blocksizes_check │ │ │ │ 6878: 00091efd 1360 FUNC GLOBAL DEFAULT 11 cgebrd_ │ │ │ │ - 6879: 00639cfd 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var6 │ │ │ │ - 6880: 001228a5 584 FUNC GLOBAL DEFAULT 11 csycon_ │ │ │ │ - 6881: 0035fb91 504 FUNC GLOBAL DEFAULT 11 zrot_ │ │ │ │ - 6882: 003b5f69 406 FUNC GLOBAL DEFAULT 11 bl1_caxpymrt │ │ │ │ - 6883: 0063a8b5 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var9 │ │ │ │ - 6884: 003ea145 216 FUNC GLOBAL DEFAULT 11 FLA_Syrk_cntl_init │ │ │ │ - 6885: 003d08c1 18 FUNC GLOBAL DEFAULT 11 bl1_sinverts │ │ │ │ - 6886: 0038fdc1 1256 FUNC GLOBAL DEFAULT 11 zungql_ │ │ │ │ - 6887: 003a7b6d 1808 FUNC GLOBAL DEFAULT 11 zunmqr_fla │ │ │ │ - 6888: 003eb0e5 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_cntl_finalize │ │ │ │ - 6889: 003d0ca9 66 FUNC GLOBAL DEFAULT 11 bl1_sinvertv │ │ │ │ - 6890: 000ad10d 3598 FUNC GLOBAL DEFAULT 11 cgtrfs_ │ │ │ │ - 6891: 002aae6d 2116 FUNC GLOBAL DEFAULT 11 stftri_ │ │ │ │ - 6892: 003f799d 20 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_complex_trans │ │ │ │ - 6893: 00424ef5 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_task │ │ │ │ - 6894: 00642111 300 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opd_var1 │ │ │ │ - 6895: 003e4425 188 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_check │ │ │ │ - 6896: 003d8f81 196 FUNC GLOBAL DEFAULT 11 FLA_Asum_check │ │ │ │ - 6897: 0052d9d5 348 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ - 6898: 006935c0 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_pb │ │ │ │ - 6899: 0023cf11 14464 FUNC GLOBAL DEFAULT 11 sgsvj0_ │ │ │ │ - 6900: 002e8cf1 668 FUNC GLOBAL DEFAULT 11 zggqrf_ │ │ │ │ - 6901: 000769ed 244 FUNC GLOBAL DEFAULT 11 strti2_ │ │ │ │ - 6902: 003ebed1 68 FUNC GLOBAL DEFAULT 11 FLA_Lyap_cntl_finalize │ │ │ │ + 6879: 00639ce5 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var6 │ │ │ │ + 6880: 00121cc5 584 FUNC GLOBAL DEFAULT 11 csycon_ │ │ │ │ + 6881: 0035fb7d 504 FUNC GLOBAL DEFAULT 11 zrot_ │ │ │ │ + 6882: 003b68e9 406 FUNC GLOBAL DEFAULT 11 bl1_caxpymrt │ │ │ │ + 6883: 0063a89d 662 FUNC GLOBAL DEFAULT 11 FLA_Apply_G_rf_blk_var9 │ │ │ │ + 6884: 003e9ffd 216 FUNC GLOBAL DEFAULT 11 FLA_Syrk_cntl_init │ │ │ │ + 6885: 003d08c9 18 FUNC GLOBAL DEFAULT 11 bl1_sinverts │ │ │ │ + 6886: 00391219 1256 FUNC GLOBAL DEFAULT 11 zungql_ │ │ │ │ + 6887: 003a80c1 1808 FUNC GLOBAL DEFAULT 11 zunmqr_fla │ │ │ │ + 6888: 003eb0ed 56 FUNC GLOBAL DEFAULT 11 FLA_Apply_CAQ2_UT_cntl_finalize │ │ │ │ + 6889: 003d0cb1 66 FUNC GLOBAL DEFAULT 11 bl1_sinvertv │ │ │ │ + 6890: 000aceb1 3598 FUNC GLOBAL DEFAULT 11 cgtrfs_ │ │ │ │ + 6891: 002aae49 2116 FUNC GLOBAL DEFAULT 11 stftri_ │ │ │ │ + 6892: 003f8a6d 20 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_complex_trans │ │ │ │ + 6893: 00424efd 106 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rln_task │ │ │ │ + 6894: 00640559 300 FUNC GLOBAL DEFAULT 11 FLA_Apply_H2_UT_l_opd_var1 │ │ │ │ + 6895: 003e442d 188 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_check │ │ │ │ + 6896: 003d8f89 196 FUNC GLOBAL DEFAULT 11 FLA_Asum_check │ │ │ │ + 6897: 0052d4b9 348 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ + 6898: 006935c8 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_op_pb │ │ │ │ + 6899: 0023adc9 14464 FUNC GLOBAL DEFAULT 11 sgsvj0_ │ │ │ │ + 6900: 002e8cc9 668 FUNC GLOBAL DEFAULT 11 zggqrf_ │ │ │ │ + 6901: 00076a8d 244 FUNC GLOBAL DEFAULT 11 strti2_ │ │ │ │ + 6902: 003ebed9 68 FUNC GLOBAL DEFAULT 11 FLA_Lyap_cntl_finalize │ │ │ │ 6903: 00097755 456 FUNC GLOBAL DEFAULT 11 cgelq2_ │ │ │ │ - 6904: 002e8f91 4000 FUNC GLOBAL DEFAULT 11 zggevx_ │ │ │ │ - 6905: 0007f275 316 FUNC GLOBAL DEFAULT 11 dorglq_check │ │ │ │ - 6906: 003bc985 270 FUNC GLOBAL DEFAULT 11 bl1_dccopymr │ │ │ │ - 6907: 00355ec9 988 FUNC GLOBAL DEFAULT 11 zpocon_ │ │ │ │ - 6908: 00120aa9 2516 FUNC GLOBAL DEFAULT 11 csptrs_ │ │ │ │ - 6909: 00693820 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_cntl_leaf │ │ │ │ - 6910: 003baedd 266 FUNC GLOBAL DEFAULT 11 bl1_dccopymt │ │ │ │ - 6911: 002c6745 1540 FUNC GLOBAL DEFAULT 11 zcgesv_ │ │ │ │ - 6912: 005397c9 148 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_noopt │ │ │ │ - 6913: 003da919 248 FUNC GLOBAL DEFAULT 11 FLA_Scalc_check │ │ │ │ - 6914: 003f2521 152 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_ext │ │ │ │ - 6915: 00086f01 320 FUNC GLOBAL DEFAULT 11 zgeqrfp_check │ │ │ │ - 6916: 003ad01d 24 FUNC GLOBAL DEFAULT 11 r_abs │ │ │ │ - 6917: 00406621 96 FUNC GLOBAL DEFAULT 11 FLA_Transpose │ │ │ │ - 6918: 003e8075 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_syrk_obj_create │ │ │ │ - 6919: 003bfc01 42 FUNC GLOBAL DEFAULT 11 bl1_dher2 │ │ │ │ - 6920: 00693958 4 OBJECT GLOBAL DEFAULT 20 flash_caqrutinc_cntl │ │ │ │ + 6904: 002e9551 4000 FUNC GLOBAL DEFAULT 11 zggevx_ │ │ │ │ + 6905: 0007f279 316 FUNC GLOBAL DEFAULT 11 dorglq_check │ │ │ │ + 6906: 003bc995 270 FUNC GLOBAL DEFAULT 11 bl1_dccopymr │ │ │ │ + 6907: 003557f9 988 FUNC GLOBAL DEFAULT 11 zpocon_ │ │ │ │ + 6908: 00120aa1 2516 FUNC GLOBAL DEFAULT 11 csptrs_ │ │ │ │ + 6909: 00693828 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_cntl_leaf │ │ │ │ + 6910: 003ba9dd 266 FUNC GLOBAL DEFAULT 11 bl1_dccopymt │ │ │ │ + 6911: 002c703d 1540 FUNC GLOBAL DEFAULT 11 zcgesv_ │ │ │ │ + 6912: 0053a239 148 FUNC GLOBAL DEFAULT 11 FLASH_LU_incpiv_noopt │ │ │ │ + 6913: 003da921 248 FUNC GLOBAL DEFAULT 11 FLA_Scalc_check │ │ │ │ + 6914: 003f2529 152 FUNC GLOBAL DEFAULT 11 FLASH_Obj_create_hier_copy_of_flat_ext │ │ │ │ + 6915: 00086dc1 320 FUNC GLOBAL DEFAULT 11 zgeqrfp_check │ │ │ │ + 6916: 003ad035 24 FUNC GLOBAL DEFAULT 11 r_abs │ │ │ │ + 6917: 00406855 96 FUNC GLOBAL DEFAULT 11 FLA_Transpose │ │ │ │ + 6918: 003e807d 46 FUNC GLOBAL DEFAULT 11 FLA_Cntl_syrk_obj_create │ │ │ │ + 6919: 003c00c1 42 FUNC GLOBAL DEFAULT 11 bl1_dher2 │ │ │ │ + 6920: 00693960 4 OBJECT GLOBAL DEFAULT 20 flash_caqrutinc_cntl │ │ │ │ 6921: 000d45e5 316 FUNC GLOBAL DEFAULT 11 cla_lin_berr_ │ │ │ │ - 6922: 0052d875 350 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ - 6923: 0014e269 888 FUNC GLOBAL DEFAULT 11 cungtr_ │ │ │ │ - 6924: 0041569d 2052 FUNC GLOBAL DEFAULT 11 FLA_Copyt_external │ │ │ │ - 6925: 003c5af1 1040 FUNC GLOBAL DEFAULT 11 bl1_sgemm │ │ │ │ - 6926: 003d33d5 1044 FUNC GLOBAL DEFAULT 11 bl1_crandmr │ │ │ │ - 6927: 003544d1 2572 FUNC GLOBAL DEFAULT 11 zpbrfs_ │ │ │ │ - 6928: 003fad99 84 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_vector │ │ │ │ - 6929: 003f57d1 40 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_side │ │ │ │ - 6930: 00693878 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_piv_cntl_unb │ │ │ │ - 6931: 004c4f09 1152 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_internal │ │ │ │ - 6932: 00439095 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc │ │ │ │ - 6933: 00354edd 500 FUNC GLOBAL DEFAULT 11 zpftrs_ │ │ │ │ - 6934: 0036ece1 3468 FUNC GLOBAL DEFAULT 11 zsytf2_ │ │ │ │ - 6935: 00310231 1608 FUNC GLOBAL DEFAULT 11 zhseqr_ │ │ │ │ - 6936: 005759d5 1290 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_extract_real_diagonals │ │ │ │ - 6937: 003beadd 260 FUNC GLOBAL DEFAULT 11 bl1_sgemv │ │ │ │ - 6938: 003dd7b5 324 FUNC GLOBAL DEFAULT 11 FLA_Symm_internal_check │ │ │ │ - 6939: 003c2ae9 148 FUNC GLOBAL DEFAULT 11 bl1_zherk_blas │ │ │ │ - 6940: 00298959 1856 FUNC GLOBAL DEFAULT 11 ssprfs_ │ │ │ │ - 6941: 00108fd9 1008 FUNC GLOBAL DEFAULT 11 cpbcon_ │ │ │ │ - 6942: 00693a04 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_cntl │ │ │ │ - 6943: 001d57c1 464 FUNC GLOBAL DEFAULT 11 dpttrf_ │ │ │ │ - 6944: 005542a1 340 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opz_var1 │ │ │ │ - 6945: 004251b1 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_task │ │ │ │ - 6946: 006938dc 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl_mid │ │ │ │ - 6947: 00157f4d 920 FUNC GLOBAL DEFAULT 11 dgebak_ │ │ │ │ - 6948: 006938c0 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_cntl_leaf │ │ │ │ - 6949: 002363d9 8388 FUNC GLOBAL DEFAULT 11 sgsvj1_ │ │ │ │ - 6950: 00439175 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln │ │ │ │ - 6951: 000cc8b5 1732 FUNC GLOBAL DEFAULT 11 chsein_ │ │ │ │ - 6952: 003c3409 1304 FUNC GLOBAL DEFAULT 11 bl1_zhemm │ │ │ │ - 6953: 0034386d 440 FUNC GLOBAL DEFAULT 11 zlaset_ │ │ │ │ - 6954: 00318911 1692 FUNC GLOBAL DEFAULT 11 zla_porcond_c_ │ │ │ │ - 6955: 000ebd21 1508 FUNC GLOBAL DEFAULT 11 clanhe_ │ │ │ │ - 6956: 0040026d 314 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_dequeue_block │ │ │ │ - 6957: 002d5f91 1156 FUNC GLOBAL DEFAULT 11 zgeequ_ │ │ │ │ - 6958: 0007bd1d 160 FUNC GLOBAL DEFAULT 11 dgebd2_check │ │ │ │ - 6959: 003afa2d 1228 FUNC GLOBAL DEFAULT 11 l_write │ │ │ │ - 6960: 0028fd51 556 FUNC GLOBAL DEFAULT 11 spptri_ │ │ │ │ - 6961: 00439255 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt │ │ │ │ - 6962: 0050191d 1776 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var1 │ │ │ │ - 6963: 000d931d 2004 FUNC GLOBAL DEFAULT 11 cla_syrpvgrw_ │ │ │ │ - 6964: 005021b1 1728 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var2 │ │ │ │ - 6965: 003d09f9 160 FUNC GLOBAL DEFAULT 11 bl1_sident │ │ │ │ - 6966: 00501469 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var3 │ │ │ │ - 6967: 0026abf1 768 FUNC GLOBAL DEFAULT 11 slartg_ │ │ │ │ - 6968: 005015f1 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var4 │ │ │ │ - 6969: 003c02d5 416 FUNC GLOBAL DEFAULT 11 bl1_zhemv │ │ │ │ - 6970: 00269ba9 68 FUNC GLOBAL DEFAULT 11 slarscl2_ │ │ │ │ - 6971: 003ecc29 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_cntl_finalize │ │ │ │ - 6972: 003c06e5 252 FUNC GLOBAL DEFAULT 11 bl1_csymv_blas │ │ │ │ - 6973: 003faed1 196 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_conformal_to │ │ │ │ - 6974: 0028d5d5 452 FUNC GLOBAL DEFAULT 11 spoequ_ │ │ │ │ - 6975: 0024dd75 86 FUNC GLOBAL DEFAULT 11 slag2d_ │ │ │ │ - 6976: 006939dc 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl │ │ │ │ - 6977: 004e1e01 300 FUNC GLOBAL DEFAULT 11 FLASH_Syrk │ │ │ │ - 6978: 001a1725 2928 FUNC GLOBAL DEFAULT 11 dlaqr0_ │ │ │ │ - 6979: 003ee029 200 FUNC GLOBAL DEFAULT 11 FLASH_Hermitianize │ │ │ │ - 6980: 00428d9d 120 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_task │ │ │ │ - 6981: 00334b99 2644 FUNC GLOBAL DEFAULT 11 zlantb_ │ │ │ │ - 6982: 0061edb5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var10 │ │ │ │ - 6983: 00429279 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_task │ │ │ │ - 6984: 003af5b1 40 FUNC GLOBAL DEFAULT 11 e_wsfe │ │ │ │ - 6985: 0061fb75 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var11 │ │ │ │ - 6986: 00620989 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var12 │ │ │ │ - 6987: 00620a11 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var13 │ │ │ │ - 6988: 0025b6c9 2292 FUNC GLOBAL DEFAULT 11 slantp_ │ │ │ │ - 6989: 00361a91 1316 FUNC GLOBAL DEFAULT 11 zspr_ │ │ │ │ - 6990: 00620a99 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var14 │ │ │ │ - 6991: 00620b21 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var15 │ │ │ │ - 6992: 00621929 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var16 │ │ │ │ + 6922: 0052d359 350 FUNC GLOBAL DEFAULT 11 FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ + 6923: 0014de49 888 FUNC GLOBAL DEFAULT 11 cungtr_ │ │ │ │ + 6924: 00415695 2052 FUNC GLOBAL DEFAULT 11 FLA_Copyt_external │ │ │ │ + 6925: 003c4d41 1040 FUNC GLOBAL DEFAULT 11 bl1_sgemm │ │ │ │ + 6926: 003d3145 1044 FUNC GLOBAL DEFAULT 11 bl1_crandmr │ │ │ │ + 6927: 00352c09 2572 FUNC GLOBAL DEFAULT 11 zpbrfs_ │ │ │ │ + 6928: 003fada5 84 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_vector │ │ │ │ + 6929: 003f57d9 40 FUNC GLOBAL DEFAULT 11 FLA_Param_map_flame_to_netlib_side │ │ │ │ + 6930: 00693880 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_piv_cntl_unb │ │ │ │ + 6931: 004c49a5 1152 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_internal │ │ │ │ + 6932: 00438d55 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lc │ │ │ │ + 6933: 00355605 500 FUNC GLOBAL DEFAULT 11 zpftrs_ │ │ │ │ + 6934: 0036ecd1 3468 FUNC GLOBAL DEFAULT 11 zsytf2_ │ │ │ │ + 6935: 0030e049 1608 FUNC GLOBAL DEFAULT 11 zhseqr_ │ │ │ │ + 6936: 00576519 1290 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_extract_real_diagonals │ │ │ │ + 6937: 003bef9d 260 FUNC GLOBAL DEFAULT 11 bl1_sgemv │ │ │ │ + 6938: 003dd9e1 324 FUNC GLOBAL DEFAULT 11 FLA_Symm_internal_check │ │ │ │ + 6939: 003c2af9 148 FUNC GLOBAL DEFAULT 11 bl1_zherk_blas │ │ │ │ + 6940: 00298939 1856 FUNC GLOBAL DEFAULT 11 ssprfs_ │ │ │ │ + 6941: 00108fd1 1008 FUNC GLOBAL DEFAULT 11 cpbcon_ │ │ │ │ + 6942: 00693a0c 4 OBJECT GLOBAL DEFAULT 20 flash_uddateut_cntl │ │ │ │ + 6943: 001d57c5 464 FUNC GLOBAL DEFAULT 11 dpttrf_ │ │ │ │ + 6944: 00554281 340 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_form_Q_opz_var1 │ │ │ │ + 6945: 004251b9 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_llc_task │ │ │ │ + 6946: 006938e4 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl_mid │ │ │ │ + 6947: 00158cfd 920 FUNC GLOBAL DEFAULT 11 dgebak_ │ │ │ │ + 6948: 006938b8 4 OBJECT GLOBAL DEFAULT 20 fla_ttmm_cntl_leaf │ │ │ │ + 6949: 00231ac9 8388 FUNC GLOBAL DEFAULT 11 sgsvj1_ │ │ │ │ + 6950: 0043917d 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_ln │ │ │ │ + 6951: 000cd375 1732 FUNC GLOBAL DEFAULT 11 chsein_ │ │ │ │ + 6952: 003c3e49 1304 FUNC GLOBAL DEFAULT 11 bl1_zhemm │ │ │ │ + 6953: 00340279 440 FUNC GLOBAL DEFAULT 11 zlaset_ │ │ │ │ + 6954: 003182e9 1692 FUNC GLOBAL DEFAULT 11 zla_porcond_c_ │ │ │ │ + 6955: 000ed651 1508 FUNC GLOBAL DEFAULT 11 clanhe_ │ │ │ │ + 6956: 004000ad 314 FUNC GLOBAL DEFAULT 11 FLASH_Queue_wait_dequeue_block │ │ │ │ + 6957: 002d5f61 1156 FUNC GLOBAL DEFAULT 11 zgeequ_ │ │ │ │ + 6958: 0007bd21 160 FUNC GLOBAL DEFAULT 11 dgebd2_check │ │ │ │ + 6959: 003af9d9 1228 FUNC GLOBAL DEFAULT 11 l_write │ │ │ │ + 6960: 0028fd31 556 FUNC GLOBAL DEFAULT 11 spptri_ │ │ │ │ + 6961: 0043933d 224 FUNC GLOBAL DEFAULT 11 FLA_Trsv_lt │ │ │ │ + 6962: 0050175d 1776 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var1 │ │ │ │ + 6963: 000d9461 2004 FUNC GLOBAL DEFAULT 11 cla_syrpvgrw_ │ │ │ │ + 6964: 00501e4d 1728 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var2 │ │ │ │ + 6965: 003d0a01 160 FUNC GLOBAL DEFAULT 11 bl1_sident │ │ │ │ + 6966: 0050144d 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var3 │ │ │ │ + 6967: 0026a391 768 FUNC GLOBAL DEFAULT 11 slartg_ │ │ │ │ + 6968: 005015d5 392 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rlh_unb_var4 │ │ │ │ + 6969: 003bed75 416 FUNC GLOBAL DEFAULT 11 bl1_zhemv │ │ │ │ + 6970: 00269349 68 FUNC GLOBAL DEFAULT 11 slarscl2_ │ │ │ │ + 6971: 003ecc31 56 FUNC GLOBAL DEFAULT 11 FLASH_Apply_Q_UT_inc_cntl_finalize │ │ │ │ + 6972: 003c06f5 252 FUNC GLOBAL DEFAULT 11 bl1_csymv_blas │ │ │ │ + 6973: 003faedd 196 FUNC GLOBAL DEFAULT 11 FLA_Obj_is_conformal_to │ │ │ │ + 6974: 0028dc51 452 FUNC GLOBAL DEFAULT 11 spoequ_ │ │ │ │ + 6975: 0024d4cd 86 FUNC GLOBAL DEFAULT 11 slag2d_ │ │ │ │ + 6976: 006939e4 4 OBJECT GLOBAL DEFAULT 20 flash_sylv_cntl │ │ │ │ + 6977: 004e0aa5 300 FUNC GLOBAL DEFAULT 11 FLASH_Syrk │ │ │ │ + 6978: 001a15dd 2928 FUNC GLOBAL DEFAULT 11 dlaqr0_ │ │ │ │ + 6979: 003ee031 200 FUNC GLOBAL DEFAULT 11 FLASH_Hermitianize │ │ │ │ + 6980: 00428c01 120 FUNC GLOBAL DEFAULT 11 FLA_QR2_UT_task │ │ │ │ + 6981: 00334399 2644 FUNC GLOBAL DEFAULT 11 zlantb_ │ │ │ │ + 6982: 0061ed9d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var10 │ │ │ │ + 6983: 004293c5 168 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_task │ │ │ │ + 6984: 003af5bd 40 FUNC GLOBAL DEFAULT 11 e_wsfe │ │ │ │ + 6985: 0061ee25 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var11 │ │ │ │ + 6986: 0061fbe5 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var12 │ │ │ │ + 6987: 0061fc6d 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var13 │ │ │ │ + 6988: 0025b7b1 2292 FUNC GLOBAL DEFAULT 11 slantp_ │ │ │ │ + 6989: 00362221 1316 FUNC GLOBAL DEFAULT 11 zspr_ │ │ │ │ + 6990: 00620a81 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var14 │ │ │ │ + 6991: 00620b09 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var15 │ │ │ │ + 6992: 00620b91 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var16 │ │ │ │ 6993: 001f8f39 1704 FUNC GLOBAL DEFAULT 11 dtpmqrt_ │ │ │ │ - 6994: 006219b1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var17 │ │ │ │ - 6995: 00621a39 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var18 │ │ │ │ - 6996: 003d9b9d 456 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs_check │ │ │ │ - 6997: 002e5679 1060 FUNC GLOBAL DEFAULT 11 zggbak_ │ │ │ │ - 6998: 003f39c5 548 FUNC GLOBAL DEFAULT 11 FLA_Init_constants │ │ │ │ - 6999: 003f6175 294 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_conf_to │ │ │ │ - 7000: 00351eb1 680 FUNC GLOBAL DEFAULT 11 zpbtf2_ │ │ │ │ + 6994: 00620c19 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var17 │ │ │ │ + 6995: 00621a21 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opt_var18 │ │ │ │ + 6996: 003d9ba5 456 FUNC GLOBAL DEFAULT 11 FLA_Dot2cs_check │ │ │ │ + 6997: 002e5651 1060 FUNC GLOBAL DEFAULT 11 zggbak_ │ │ │ │ + 6998: 003f39cd 548 FUNC GLOBAL DEFAULT 11 FLA_Init_constants │ │ │ │ + 6999: 003f617d 294 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_conf_to │ │ │ │ + 7000: 00351e91 680 FUNC GLOBAL DEFAULT 11 zpbtf2_ │ │ │ │ 7001: 00159099 1856 FUNC GLOBAL DEFAULT 11 dgebal_ │ │ │ │ - 7002: 003e81e9 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_appiv_obj_create │ │ │ │ - 7003: 003f3e59 20 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_set │ │ │ │ - 7004: 00174f79 18552 FUNC GLOBAL DEFAULT 11 dgejsv_ │ │ │ │ - 7005: 003cb19d 180 FUNC GLOBAL DEFAULT 11 bl1_ztrsm_blas │ │ │ │ - 7006: 000fd051 13956 FUNC GLOBAL DEFAULT 11 clanhf_ │ │ │ │ - 7007: 003c281d 4 FUNC GLOBAL DEFAULT 11 bl1_dherk │ │ │ │ - 7008: 003d5c5d 236 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x1_to_3x1_check │ │ │ │ - 7009: 003cd88d 12 FUNC GLOBAL DEFAULT 11 bl1_is_upper │ │ │ │ - 7010: 0050b589 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var1 │ │ │ │ - 7011: 004271d1 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_ext │ │ │ │ - 7012: 001ccb6d 1008 FUNC GLOBAL DEFAULT 11 dpbstf_ │ │ │ │ - 7013: 004dec3d 620 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var10 │ │ │ │ - 7014: 0050b9c5 1124 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var2 │ │ │ │ - 7015: 003b6679 454 FUNC GLOBAL DEFAULT 11 bl1_zaxpymt │ │ │ │ - 7016: 0040ab25 250 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag_opd │ │ │ │ - 7017: 0050a521 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var3 │ │ │ │ - 7018: 0042592d 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_apply_V_external │ │ │ │ - 7019: 00425289 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_task │ │ │ │ - 7020: 0050ad69 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var4 │ │ │ │ - 7021: 001fe671 536 FUNC GLOBAL DEFAULT 11 dtptrs_ │ │ │ │ - 7022: 003d8911 252 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_check │ │ │ │ - 7023: 00693558 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_bsize │ │ │ │ - 7024: 003af4f5 188 FUNC GLOBAL DEFAULT 11 c_sfe │ │ │ │ - 7025: 003a4779 1788 FUNC GLOBAL DEFAULT 11 cunmqr_fla │ │ │ │ - 7026: 00388421 1328 FUNC GLOBAL DEFAULT 11 zunbdb1_ │ │ │ │ - 7027: 000eff39 1464 FUNC GLOBAL DEFAULT 11 clansp_ │ │ │ │ - 7028: 000b5029 2820 FUNC GLOBAL DEFAULT 11 cheevr_ │ │ │ │ - 7029: 00458729 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var1 │ │ │ │ - 7030: 004589a5 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var2 │ │ │ │ - 7031: 001a0c39 1760 FUNC GLOBAL DEFAULT 11 dlaqps_ │ │ │ │ - 7032: 00693790 4 OBJECT GLOBAL DEFAULT 20 fla_apcaq2ut_cntl_leaf │ │ │ │ - 7033: 001a0a19 544 FUNC GLOBAL DEFAULT 11 dlaqr1_ │ │ │ │ - 7034: 003b8239 38 FUNC GLOBAL DEFAULT 11 bl1_dnrm2 │ │ │ │ - 7035: 006939cc 4 OBJECT GLOBAL DEFAULT 20 flash_qrutinc_cntl │ │ │ │ - 7036: 00427f29 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_task │ │ │ │ - 7037: 00458c21 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var3 │ │ │ │ - 7038: 00550c35 620 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_solve │ │ │ │ - 7039: 003f3fa9 28 FUNC GLOBAL DEFAULT 11 FLA_Error_string_for_code │ │ │ │ - 7040: 00458ec5 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var4 │ │ │ │ - 7041: 000f0c75 596 FUNC GLOBAL DEFAULT 11 claqgb_ │ │ │ │ - 7042: 00459165 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var5 │ │ │ │ - 7043: 00459459 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var6 │ │ │ │ - 7044: 0040a9f1 306 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag_ops │ │ │ │ - 7045: 003d5421 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_without_buffer_check │ │ │ │ - 7046: 003af06d 152 FUNC GLOBAL DEFAULT 11 f__canseek │ │ │ │ - 7047: 003e85ad 58 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apq2ut_obj_create │ │ │ │ - 7048: 003a9799 904 FUNC GLOBAL DEFAULT 11 dorgtr_fla │ │ │ │ - 7049: 003d5131 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_complex_scalar_check │ │ │ │ - 7050: 00693940 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl_bp │ │ │ │ - 7051: 000a213d 1324 FUNC GLOBAL DEFAULT 11 cgerqf_ │ │ │ │ - 7052: 003c4a41 148 FUNC GLOBAL DEFAULT 11 bl1_zsyrk_blas │ │ │ │ - 7053: 002ebd61 5680 FUNC GLOBAL DEFAULT 11 zggbal_ │ │ │ │ - 7054: 0057f241 1080 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var2 │ │ │ │ - 7055: 00582c95 1856 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var3 │ │ │ │ - 7056: 00585a99 2292 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var4 │ │ │ │ - 7057: 003ce3cd 202 FUNC GLOBAL DEFAULT 11 bl1_csapdiagmv │ │ │ │ - 7058: 005a9891 676 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var1 │ │ │ │ - 7059: 002a5365 496 FUNC GLOBAL DEFAULT 11 ssysv_rook_ │ │ │ │ - 7060: 000834b1 3442 FUNC GLOBAL DEFAULT 11 sgesvd_check │ │ │ │ - 7061: 0014d9e5 1132 FUNC GLOBAL DEFAULT 11 cunm2l_ │ │ │ │ - 7062: 005aa5ad 744 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var2 │ │ │ │ - 7063: 00605fe1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var10 │ │ │ │ - 7064: 0050d20d 1608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_internal │ │ │ │ - 7065: 005ab405 848 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var3 │ │ │ │ - 7066: 00606069 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var11 │ │ │ │ - 7067: 005adda5 716 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var4 │ │ │ │ - 7068: 005ad155 636 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var5 │ │ │ │ - 7069: 006060f1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var12 │ │ │ │ - 7070: 003e80a5 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_syr2k_obj_create │ │ │ │ - 7071: 000f35e9 908 FUNC GLOBAL DEFAULT 11 claqp2_ │ │ │ │ - 7072: 00606179 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var13 │ │ │ │ - 7073: 00606201 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var14 │ │ │ │ - 7074: 00606f69 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var15 │ │ │ │ - 7075: 003f5b69 48 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_inv │ │ │ │ - 7076: 00606ff1 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var16 │ │ │ │ - 7077: 00607079 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var17 │ │ │ │ - 7078: 0038577d 488 FUNC GLOBAL DEFAULT 11 ztrtrs_ │ │ │ │ - 7079: 00607101 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var18 │ │ │ │ - 7080: 00409a85 1188 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT │ │ │ │ - 7081: 0031ddd9 1068 FUNC GLOBAL DEFAULT 11 zlaesy_ │ │ │ │ - 7082: 003ae4d9 12 FUNC GLOBAL DEFAULT 11 r_log │ │ │ │ - 7083: 000d5961 1528 FUNC GLOBAL DEFAULT 11 cla_porcond_x_ │ │ │ │ - 7084: 00399fa1 3732 FUNC GLOBAL DEFAULT 11 dorcsd_ │ │ │ │ - 7085: 003c2821 148 FUNC GLOBAL DEFAULT 11 bl1_cherk_blas │ │ │ │ - 7086: 00593aa9 492 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opd_var1 │ │ │ │ - 7087: 00388951 1552 FUNC GLOBAL DEFAULT 11 zunbdb2_ │ │ │ │ - 7088: 003cd931 8 FUNC GLOBAL DEFAULT 11 bl1_zero_dim1 │ │ │ │ - 7089: 001a2ec9 3672 FUNC GLOBAL DEFAULT 11 dlaqr2_ │ │ │ │ - 7090: 003cd939 14 FUNC GLOBAL DEFAULT 11 bl1_zero_dim2 │ │ │ │ + 7002: 003e81b9 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_appiv_obj_create │ │ │ │ + 7003: 003f3e61 20 FUNC GLOBAL DEFAULT 11 FLA_Memory_leak_counter_set │ │ │ │ + 7004: 00177e99 18552 FUNC GLOBAL DEFAULT 11 dgejsv_ │ │ │ │ + 7005: 003cb1ad 180 FUNC GLOBAL DEFAULT 11 bl1_ztrsm_blas │ │ │ │ + 7006: 000fdab1 13956 FUNC GLOBAL DEFAULT 11 clanhf_ │ │ │ │ + 7007: 003c282d 4 FUNC GLOBAL DEFAULT 11 bl1_dherk │ │ │ │ + 7008: 003d5c65 236 FUNC GLOBAL DEFAULT 11 FLA_Repart_2x1_to_3x1_check │ │ │ │ + 7009: 003cd945 12 FUNC GLOBAL DEFAULT 11 bl1_is_upper │ │ │ │ + 7010: 0050aef1 1084 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var1 │ │ │ │ + 7011: 0042725d 74 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_blk_ext │ │ │ │ + 7012: 001ccdc9 1008 FUNC GLOBAL DEFAULT 11 dpbstf_ │ │ │ │ + 7013: 004de315 620 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_ut_unb_var10 │ │ │ │ + 7014: 0050b9a9 1124 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var2 │ │ │ │ + 7015: 003b6231 454 FUNC GLOBAL DEFAULT 11 bl1_zaxpymt │ │ │ │ + 7016: 0040a065 250 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag_opd │ │ │ │ + 7017: 0050aba9 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var3 │ │ │ │ + 7018: 00425935 52 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_apply_V_external │ │ │ │ + 7019: 00425291 106 FUNC GLOBAL DEFAULT 11 FLA_Trsm_lln_task │ │ │ │ + 7020: 0050ad4d 420 FUNC GLOBAL DEFAULT 11 FLA_Trmm_rut_blk_var4 │ │ │ │ + 7021: 001f9a95 536 FUNC GLOBAL DEFAULT 11 dtptrs_ │ │ │ │ + 7022: 003d8919 252 FUNC GLOBAL DEFAULT 11 FLA_Sort_evd_check │ │ │ │ + 7023: 00693578 4 OBJECT GLOBAL DEFAULT 20 flash_trsv_bsize │ │ │ │ + 7024: 003af501 188 FUNC GLOBAL DEFAULT 11 c_sfe │ │ │ │ + 7025: 003a4af1 1788 FUNC GLOBAL DEFAULT 11 cunmqr_fla │ │ │ │ + 7026: 003895e9 1328 FUNC GLOBAL DEFAULT 11 zunbdb1_ │ │ │ │ + 7027: 000eff31 1464 FUNC GLOBAL DEFAULT 11 clansp_ │ │ │ │ + 7028: 000b4c45 2820 FUNC GLOBAL DEFAULT 11 cheevr_ │ │ │ │ + 7029: 004584c9 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var1 │ │ │ │ + 7030: 00458745 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var2 │ │ │ │ + 7031: 001a0db9 1760 FUNC GLOBAL DEFAULT 11 dlaqps_ │ │ │ │ + 7032: 00693798 4 OBJECT GLOBAL DEFAULT 20 fla_apcaq2ut_cntl_leaf │ │ │ │ + 7033: 001a0a11 544 FUNC GLOBAL DEFAULT 11 dlaqr1_ │ │ │ │ + 7034: 003b7edd 38 FUNC GLOBAL DEFAULT 11 bl1_dnrm2 │ │ │ │ + 7035: 006939dc 4 OBJECT GLOBAL DEFAULT 20 flash_qrutinc_cntl │ │ │ │ + 7036: 004284c5 156 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_rhbc_task │ │ │ │ + 7037: 00458c29 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var3 │ │ │ │ + 7038: 00550c15 620 FUNC GLOBAL DEFAULT 11 FLASH_QR_UT_solve │ │ │ │ + 7039: 003f3fb1 28 FUNC GLOBAL DEFAULT 11 FLA_Error_string_for_code │ │ │ │ + 7040: 004591c1 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var4 │ │ │ │ + 7041: 000f15a1 596 FUNC GLOBAL DEFAULT 11 claqgb_ │ │ │ │ + 7042: 00458ecd 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var5 │ │ │ │ + 7043: 00459461 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_blk_var6 │ │ │ │ + 7044: 00409f31 306 FUNC GLOBAL DEFAULT 11 FLA_Norm1_tridiag_ops │ │ │ │ + 7045: 003d5429 56 FUNC GLOBAL DEFAULT 11 FLA_Obj_free_without_buffer_check │ │ │ │ + 7046: 003af079 152 FUNC GLOBAL DEFAULT 11 f__canseek │ │ │ │ + 7047: 003e857d 58 FUNC GLOBAL DEFAULT 11 FLA_Cntl_apq2ut_obj_create │ │ │ │ + 7048: 003a97a9 904 FUNC GLOBAL DEFAULT 11 dorgtr_fla │ │ │ │ + 7049: 003d5075 112 FUNC GLOBAL DEFAULT 11 FLA_Obj_extract_complex_scalar_check │ │ │ │ + 7050: 00693948 4 OBJECT GLOBAL DEFAULT 20 flash_appiv_cntl_bp │ │ │ │ + 7051: 000a1dad 1324 FUNC GLOBAL DEFAULT 11 cgerqf_ │ │ │ │ + 7052: 003c4a51 148 FUNC GLOBAL DEFAULT 11 bl1_zsyrk_blas │ │ │ │ + 7053: 002ebd39 5680 FUNC GLOBAL DEFAULT 11 zggbal_ │ │ │ │ + 7054: 0057f221 1080 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var2 │ │ │ │ + 7055: 00582c75 1856 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var3 │ │ │ │ + 7056: 00585a79 2292 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_u_step_ofs_var4 │ │ │ │ + 7057: 003ce295 202 FUNC GLOBAL DEFAULT 11 bl1_csapdiagmv │ │ │ │ + 7058: 005a9871 676 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var1 │ │ │ │ + 7059: 002a5341 496 FUNC GLOBAL DEFAULT 11 ssysv_rook_ │ │ │ │ + 7060: 00083209 3442 FUNC GLOBAL DEFAULT 11 sgesvd_check │ │ │ │ + 7061: 0014d9dd 1132 FUNC GLOBAL DEFAULT 11 cunm2l_ │ │ │ │ + 7062: 005aa58d 744 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var2 │ │ │ │ + 7063: 00605255 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var10 │ │ │ │ + 7064: 0050cf91 1608 FUNC GLOBAL DEFAULT 11 FLA_Trsm_internal │ │ │ │ + 7065: 005ab3e5 848 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var3 │ │ │ │ + 7066: 006052dd 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var11 │ │ │ │ + 7067: 005ad1c5 716 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var4 │ │ │ │ + 7068: 005ae841 636 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_iu_opc_var5 │ │ │ │ + 7069: 00605365 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var12 │ │ │ │ + 7070: 003e80ad 50 FUNC GLOBAL DEFAULT 11 FLA_Cntl_syr2k_obj_create │ │ │ │ + 7071: 000f35e1 908 FUNC GLOBAL DEFAULT 11 claqp2_ │ │ │ │ + 7072: 006053ed 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var13 │ │ │ │ + 7073: 00605475 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var14 │ │ │ │ + 7074: 00606f51 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var15 │ │ │ │ + 7075: 003f5b71 48 FUNC GLOBAL DEFAULT 11 FLA_Param_map_netlib_to_flame_inv │ │ │ │ + 7076: 00606fd9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var16 │ │ │ │ + 7077: 00607061 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var17 │ │ │ │ + 7078: 00385d5d 488 FUNC GLOBAL DEFAULT 11 ztrtrs_ │ │ │ │ + 7079: 006070e9 136 FUNC GLOBAL DEFAULT 11 FLA_Sylv_hh_opt_var18 │ │ │ │ + 7080: 00409a8d 1188 FUNC GLOBAL DEFAULT 11 FLA_Househ2s_UT │ │ │ │ + 7081: 0031ddb9 1068 FUNC GLOBAL DEFAULT 11 zlaesy_ │ │ │ │ + 7082: 003ae4e9 12 FUNC GLOBAL DEFAULT 11 r_log │ │ │ │ + 7083: 000d6af5 1528 FUNC GLOBAL DEFAULT 11 cla_porcond_x_ │ │ │ │ + 7084: 00399cd1 3732 FUNC GLOBAL DEFAULT 11 dorcsd_ │ │ │ │ + 7085: 003c2831 148 FUNC GLOBAL DEFAULT 11 bl1_cherk_blas │ │ │ │ + 7086: 005915fd 492 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opd_var1 │ │ │ │ + 7087: 00389b19 1552 FUNC GLOBAL DEFAULT 11 zunbdb2_ │ │ │ │ + 7088: 003cd9e9 8 FUNC GLOBAL DEFAULT 11 bl1_zero_dim1 │ │ │ │ + 7089: 001a2291 3672 FUNC GLOBAL DEFAULT 11 dlaqr2_ │ │ │ │ + 7090: 003cd9f1 14 FUNC GLOBAL DEFAULT 11 bl1_zero_dim2 │ │ │ │ 7091: 000d3fd9 1548 FUNC GLOBAL DEFAULT 11 cla_hercond_x_ │ │ │ │ - 7092: 003cd949 24 FUNC GLOBAL DEFAULT 11 bl1_zero_dim3 │ │ │ │ - 7093: 0029611d 1284 FUNC GLOBAL DEFAULT 11 sspgst_ │ │ │ │ - 7094: 0036a8c5 2356 FUNC GLOBAL DEFAULT 11 zsyconv_ │ │ │ │ - 7095: 00427035 80 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_blk_ext │ │ │ │ - 7096: 006938d8 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl │ │ │ │ - 7097: 00426385 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_ext │ │ │ │ + 7092: 003cda01 24 FUNC GLOBAL DEFAULT 11 bl1_zero_dim3 │ │ │ │ + 7093: 00296ea1 1284 FUNC GLOBAL DEFAULT 11 sspgst_ │ │ │ │ + 7094: 0036b201 2356 FUNC GLOBAL DEFAULT 11 zsyconv_ │ │ │ │ + 7095: 0042703d 80 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_blk_ext │ │ │ │ + 7096: 006938e0 4 OBJECT GLOBAL DEFAULT 20 flash_apcaq2ut_cntl │ │ │ │ + 7097: 0042638d 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nl_unb_ext │ │ │ │ 7098: 00089b99 184 FUNC GLOBAL DEFAULT 11 zungl2_check │ │ │ │ - 7099: 001bfdd9 2000 FUNC GLOBAL DEFAULT 11 dlatdf_ │ │ │ │ - 7100: 004fd36d 1032 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var1 │ │ │ │ - 7101: 0025cafd 2472 FUNC GLOBAL DEFAULT 11 slantr_ │ │ │ │ - 7102: 004fd775 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var2 │ │ │ │ - 7103: 00620d81 472 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opd_var1 │ │ │ │ - 7104: 004fcff9 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var3 │ │ │ │ - 7105: 004fd1b1 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var4 │ │ │ │ - 7106: 004337bd 172 FUNC GLOBAL DEFAULT 11 FLASH_Scal │ │ │ │ - 7107: 003f68a5 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_trans │ │ │ │ - 7108: 003e81a5 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lu_obj_create │ │ │ │ - 7109: 003e8c65 48 FUNC GLOBAL DEFAULT 11 FLA_Copyt_cntl_init │ │ │ │ - 7110: 005f17c9 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var1 │ │ │ │ - 7111: 005f4b15 800 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var2 │ │ │ │ + 7099: 001bfde1 2000 FUNC GLOBAL DEFAULT 11 dlatdf_ │ │ │ │ + 7100: 004fc955 1032 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var1 │ │ │ │ + 7101: 0025cec9 2472 FUNC GLOBAL DEFAULT 11 slantr_ │ │ │ │ + 7102: 004fd59d 1120 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var2 │ │ │ │ + 7103: 00620e79 472 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opd_var1 │ │ │ │ + 7104: 004fcd5d 440 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var3 │ │ │ │ + 7105: 004fd9fd 444 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_blk_var4 │ │ │ │ + 7106: 004337c5 172 FUNC GLOBAL DEFAULT 11 FLASH_Scal │ │ │ │ + 7107: 003f7975 18 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_trans │ │ │ │ + 7108: 003e8175 66 FUNC GLOBAL DEFAULT 11 FLA_Cntl_lu_obj_create │ │ │ │ + 7109: 003e8c1d 48 FUNC GLOBAL DEFAULT 11 FLA_Copyt_cntl_init │ │ │ │ + 7110: 005f17b1 656 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var1 │ │ │ │ + 7111: 005f41bd 800 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var2 │ │ │ │ 7112: 001ca981 916 FUNC GLOBAL DEFAULT 11 dormr2_ │ │ │ │ - 7113: 005f3b75 756 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var3 │ │ │ │ - 7114: 00693874 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_piv_cntl_leaf │ │ │ │ - 7115: 005f2dd5 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var4 │ │ │ │ - 7116: 00370c9d 856 FUNC GLOBAL DEFAULT 11 ztbcon_ │ │ │ │ - 7117: 003cd829 12 FUNC GLOBAL DEFAULT 11 bl1_does_conj │ │ │ │ - 7118: 00216529 2660 FUNC GLOBAL DEFAULT 11 sgbsvx_ │ │ │ │ - 7119: 004266e9 56 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_external │ │ │ │ - 7120: 005dac55 228 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify │ │ │ │ - 7121: 005954f9 2248 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opt_var1 │ │ │ │ - 7122: 001a4de1 540 FUNC GLOBAL DEFAULT 11 dlarfg_ │ │ │ │ - 7123: 002bbe6d 796 FUNC GLOBAL DEFAULT 11 strcon_ │ │ │ │ - 7124: 003bfe79 332 FUNC GLOBAL DEFAULT 11 bl1_zher2 │ │ │ │ - 7125: 003ce565 202 FUNC GLOBAL DEFAULT 11 bl1_zdapdiagmv │ │ │ │ - 7126: 003bf405 268 FUNC GLOBAL DEFAULT 11 bl1_cher │ │ │ │ - 7127: 0007f815 360 FUNC GLOBAL DEFAULT 11 dorml2_check │ │ │ │ - 7128: 003bc875 270 FUNC GLOBAL DEFAULT 11 bl1_ddcopymr │ │ │ │ - 7129: 00693bbc 28 OBJECT GLOBAL DEFAULT 20 FLA_ONE │ │ │ │ - 7130: 003badd1 266 FUNC GLOBAL DEFAULT 11 bl1_ddcopymt │ │ │ │ - 7131: 003e7ea9 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copyr_obj_create │ │ │ │ - 7132: 00389a31 1528 FUNC GLOBAL DEFAULT 11 zunbdb3_ │ │ │ │ - 7133: 002a2871 1876 FUNC GLOBAL DEFAULT 11 ssyconv_ │ │ │ │ - 7134: 001a3d21 3840 FUNC GLOBAL DEFAULT 11 dlaqr3_ │ │ │ │ - 7135: 003ec439 68 FUNC GLOBAL DEFAULT 11 FLA_Trinv_cntl_finalize │ │ │ │ - 7136: 003d779d 212 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_elemwise_check │ │ │ │ - 7137: 00553ab5 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opd_var1 │ │ │ │ - 7138: 003f9919 918 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x3_to_2x2 │ │ │ │ - 7139: 0055548d 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opd_var2 │ │ │ │ - 7140: 00632709 252 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ - 7141: 004274e5 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_ext │ │ │ │ - 7142: 00090051 5788 FUNC GLOBAL DEFAULT 11 cgbbrd_ │ │ │ │ - 7143: 003d30e5 752 FUNC GLOBAL DEFAULT 11 bl1_drandmr │ │ │ │ - 7144: 005d6669 168 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_internal │ │ │ │ - 7145: 00693824 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_cntl_unb │ │ │ │ - 7146: 003c1a79 208 FUNC GLOBAL DEFAULT 11 bl1_ztrsvsx │ │ │ │ - 7147: 003cada1 180 FUNC GLOBAL DEFAULT 11 bl1_ctrsm_blas │ │ │ │ - 7148: 0069359c 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp │ │ │ │ - 7149: 005656a1 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var1 │ │ │ │ - 7150: 001559ad 292 FUNC GLOBAL DEFAULT 11 dgbsv_ │ │ │ │ - 7151: 002a1df9 1044 FUNC GLOBAL DEFAULT 11 ssyevd_ │ │ │ │ - 7152: 00565a71 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var2 │ │ │ │ - 7153: 00565f51 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var3 │ │ │ │ - 7154: 005669fd 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var4 │ │ │ │ - 7155: 00426249 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_ext │ │ │ │ - 7156: 003edf79 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_hierarchy_check │ │ │ │ - 7157: 00408dc5 48 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opc │ │ │ │ - 7158: 004b19c5 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var1 │ │ │ │ - 7159: 0065a2e1 2192 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var1 │ │ │ │ - 7160: 004b2269 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var2 │ │ │ │ - 7161: 00408da5 32 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opd │ │ │ │ - 7162: 003ec005 184 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_cntl_init │ │ │ │ - 7163: 00573231 106 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_determine_alg_blocksize │ │ │ │ - 7164: 0042695d 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_blk_ext │ │ │ │ - 7165: 0065a059 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var2 │ │ │ │ - 7166: 001cb38d 868 FUNC GLOBAL DEFAULT 11 dormr3_ │ │ │ │ - 7167: 004b287d 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var3 │ │ │ │ - 7168: 006633e9 2316 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var3 │ │ │ │ - 7169: 004b2e91 1552 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var4 │ │ │ │ - 7170: 004b34a1 1552 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var5 │ │ │ │ - 7171: 004b3ab1 1540 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var6 │ │ │ │ - 7172: 003ea0d5 112 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_cntl_finalize │ │ │ │ - 7173: 00693870 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_var1_bsize_leaf │ │ │ │ - 7174: 0056b1b9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var1 │ │ │ │ - 7175: 004b40b5 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var7 │ │ │ │ - 7176: 000898d1 712 FUNC GLOBAL DEFAULT 11 zungbr_check │ │ │ │ - 7177: 004b4961 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var8 │ │ │ │ - 7178: 0056b579 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var2 │ │ │ │ - 7179: 003aecc1 12 FUNC GLOBAL DEFAULT 11 r_tan │ │ │ │ - 7180: 0056bfb9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var3 │ │ │ │ - 7181: 004b46b5 684 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var9 │ │ │ │ - 7182: 0056c4e9 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var4 │ │ │ │ - 7183: 005e9c25 416 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var1 │ │ │ │ - 7184: 005eb385 548 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var2 │ │ │ │ - 7185: 005ec125 556 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var3 │ │ │ │ - 7186: 00113b2d 452 FUNC GLOBAL DEFAULT 11 cpotrs_ │ │ │ │ - 7187: 005ea7c9 424 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var4 │ │ │ │ + 7113: 005f321d 756 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var3 │ │ │ │ + 7114: 0069387c 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_piv_cntl_leaf │ │ │ │ + 7115: 005f247d 540 FUNC GLOBAL DEFAULT 11 FLA_Lyap_n_opc_var4 │ │ │ │ + 7116: 00370cb9 856 FUNC GLOBAL DEFAULT 11 ztbcon_ │ │ │ │ + 7117: 003cc9d5 12 FUNC GLOBAL DEFAULT 11 bl1_does_conj │ │ │ │ + 7118: 00216115 2660 FUNC GLOBAL DEFAULT 11 sgbsvx_ │ │ │ │ + 7119: 004266f1 56 FUNC GLOBAL DEFAULT 11 FLA_LU_piv_blk_external │ │ │ │ + 7120: 005db94d 228 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_realify │ │ │ │ + 7121: 005954d9 2248 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opt_var1 │ │ │ │ + 7122: 001a4ddd 540 FUNC GLOBAL DEFAULT 11 dlarfg_ │ │ │ │ + 7123: 002bc801 796 FUNC GLOBAL DEFAULT 11 strcon_ │ │ │ │ + 7124: 003c0339 332 FUNC GLOBAL DEFAULT 11 bl1_zher2 │ │ │ │ + 7125: 003ce42d 202 FUNC GLOBAL DEFAULT 11 bl1_zdapdiagmv │ │ │ │ + 7126: 003bfe0d 268 FUNC GLOBAL DEFAULT 11 bl1_cher │ │ │ │ + 7127: 0007fb2d 360 FUNC GLOBAL DEFAULT 11 dorml2_check │ │ │ │ + 7128: 003bc885 270 FUNC GLOBAL DEFAULT 11 bl1_ddcopymr │ │ │ │ + 7129: 00693bc4 28 OBJECT GLOBAL DEFAULT 20 FLA_ONE │ │ │ │ + 7130: 003ba8d1 266 FUNC GLOBAL DEFAULT 11 bl1_ddcopymt │ │ │ │ + 7131: 003e7eb1 42 FUNC GLOBAL DEFAULT 11 FLA_Cntl_copyr_obj_create │ │ │ │ + 7132: 0038b0d9 1528 FUNC GLOBAL DEFAULT 11 zunbdb3_ │ │ │ │ + 7133: 002a32d9 1876 FUNC GLOBAL DEFAULT 11 ssyconv_ │ │ │ │ + 7134: 001a3c19 3840 FUNC GLOBAL DEFAULT 11 dlaqr3_ │ │ │ │ + 7135: 003ec321 68 FUNC GLOBAL DEFAULT 11 FLA_Trinv_cntl_finalize │ │ │ │ + 7136: 003d77a5 212 FUNC GLOBAL DEFAULT 11 FLA_Inv_scal_elemwise_check │ │ │ │ + 7137: 00553a95 154 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opd_var1 │ │ │ │ + 7138: 003f9921 918 FUNC GLOBAL DEFAULT 11 FLA_Cont_with_3x3_to_2x2 │ │ │ │ + 7139: 00555a2d 320 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_opd_var2 │ │ │ │ + 7140: 006326f1 252 FUNC GLOBAL DEFAULT 11 FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ + 7141: 004274ed 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l_unb_ext │ │ │ │ + 7142: 0008f8cd 5788 FUNC GLOBAL DEFAULT 11 cgbbrd_ │ │ │ │ + 7143: 003d2e55 752 FUNC GLOBAL DEFAULT 11 bl1_drandmr │ │ │ │ + 7144: 005d6389 168 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_UT_internal │ │ │ │ + 7145: 0069382c 4 OBJECT GLOBAL DEFAULT 20 fla_lqut_cntl_unb │ │ │ │ + 7146: 003c14f1 208 FUNC GLOBAL DEFAULT 11 bl1_ztrsvsx │ │ │ │ + 7147: 003cadb1 180 FUNC GLOBAL DEFAULT 11 bl1_ctrsm_blas │ │ │ │ + 7148: 006935a4 4 OBJECT GLOBAL DEFAULT 20 fla_gemm_cntl_mm_mp │ │ │ │ + 7149: 00565689 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var1 │ │ │ │ + 7150: 001559a5 292 FUNC GLOBAL DEFAULT 11 dgbsv_ │ │ │ │ + 7151: 002a1dd5 1044 FUNC GLOBAL DEFAULT 11 ssyevd_ │ │ │ │ + 7152: 00565a59 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var2 │ │ │ │ + 7153: 00565f39 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var3 │ │ │ │ + 7154: 00566479 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_lu_opt_var4 │ │ │ │ + 7155: 00426251 86 FUNC GLOBAL DEFAULT 11 FLA_Eig_gest_nu_blk_ext │ │ │ │ + 7156: 003edf81 40 FUNC GLOBAL DEFAULT 11 FLASH_Obj_free_hierarchy_check │ │ │ │ + 7157: 00408dcd 48 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opc │ │ │ │ + 7158: 004b2261 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var1 │ │ │ │ + 7159: 006631c5 2192 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var1 │ │ │ │ + 7160: 004b1c4d 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var2 │ │ │ │ + 7161: 00408dad 32 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opd │ │ │ │ + 7162: 003ec00d 184 FUNC GLOBAL DEFAULT 11 FLA_QR_UT_cntl_init │ │ │ │ + 7163: 005730d1 106 FUNC GLOBAL DEFAULT 11 FLASH_UDdate_UT_inc_determine_alg_blocksize │ │ │ │ + 7164: 00426931 56 FUNC GLOBAL DEFAULT 11 FLA_SPDinv_blk_ext │ │ │ │ + 7165: 0065a041 648 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var2 │ │ │ │ + 7166: 001cad15 868 FUNC GLOBAL DEFAULT 11 dormr3_ │ │ │ │ + 7167: 004b2861 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var3 │ │ │ │ + 7168: 006628b9 2316 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_lhbc_blk_var3 │ │ │ │ + 7169: 004b2e75 1552 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var4 │ │ │ │ + 7170: 004b3485 1552 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var5 │ │ │ │ + 7171: 004b3a95 1540 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var6 │ │ │ │ + 7172: 003ea225 112 FUNC GLOBAL DEFAULT 11 FLA_Syr2k_cntl_finalize │ │ │ │ + 7173: 00693878 4 OBJECT GLOBAL DEFAULT 20 fla_qrut_var1_bsize_leaf │ │ │ │ + 7174: 0056b1a1 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var1 │ │ │ │ + 7175: 004b4099 1536 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var7 │ │ │ │ + 7176: 00089811 712 FUNC GLOBAL DEFAULT 11 zungbr_check │ │ │ │ + 7177: 004b4699 1556 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var8 │ │ │ │ + 7178: 0056b561 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var2 │ │ │ │ + 7179: 003aeac5 12 FUNC GLOBAL DEFAULT 11 r_tan │ │ │ │ + 7180: 0056ba31 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var3 │ │ │ │ + 7181: 004b4cad 684 FUNC GLOBAL DEFAULT 11 FLA_Symm_lu_blk_var9 │ │ │ │ + 7182: 0056bf61 320 FUNC GLOBAL DEFAULT 11 FLA_Trinv_uu_opt_var4 │ │ │ │ + 7183: 005e9c0d 416 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var1 │ │ │ │ + 7184: 005ea7b1 548 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var2 │ │ │ │ + 7185: 005eb551 556 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var3 │ │ │ │ + 7186: 00113b25 452 FUNC GLOBAL DEFAULT 11 cpotrs_ │ │ │ │ + 7187: 005ec325 424 FUNC GLOBAL DEFAULT 11 FLA_Lyap_h_ops_var4 │ │ │ │ 7188: 001ac97d 68 FUNC GLOBAL DEFAULT 11 dlarscl2_ │ │ │ │ - 7189: 000c4b65 3680 FUNC GLOBAL DEFAULT 11 chetri_rook_ │ │ │ │ - 7190: 0053b7e1 2296 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv_aux1 │ │ │ │ - 7191: 0054b05d 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opd_var1 │ │ │ │ - 7192: 0053ad5d 1032 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv_aux2 │ │ │ │ - 7193: 0043e509 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var1 │ │ │ │ - 7194: 0069354c 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_cntl_blas │ │ │ │ - 7195: 003c78e1 592 FUNC GLOBAL DEFAULT 11 bl1_ztrmmsx │ │ │ │ - 7196: 0043e785 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var2 │ │ │ │ - 7197: 00408d85 32 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_ops │ │ │ │ - 7198: 00459749 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var1 │ │ │ │ - 7199: 0043ea01 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var3 │ │ │ │ - 7200: 0043eca5 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var4 │ │ │ │ - 7201: 004599d1 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var2 │ │ │ │ - 7202: 0043f1e5 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var5 │ │ │ │ - 7203: 0069394c 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_cntl │ │ │ │ - 7204: 00459c5d 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var3 │ │ │ │ - 7205: 0038c9b9 2468 FUNC GLOBAL DEFAULT 11 zunbdb4_ │ │ │ │ - 7206: 0043f4d9 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var6 │ │ │ │ - 7207: 00459efd 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var4 │ │ │ │ - 7208: 0045a19d 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var5 │ │ │ │ - 7209: 003e7ed5 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_scal_obj_create │ │ │ │ - 7210: 001a2295 2860 FUNC GLOBAL DEFAULT 11 dlaqr4_ │ │ │ │ - 7211: 00089501 200 FUNC GLOBAL DEFAULT 11 zpotri_check │ │ │ │ - 7212: 0056cf0d 400 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l │ │ │ │ - 7213: 003fd80d 1012 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push │ │ │ │ - 7214: 001b4061 1512 FUNC GLOBAL DEFAULT 11 dlascl_ │ │ │ │ - 7215: 0045a415 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var6 │ │ │ │ - 7216: 00408df5 48 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opz │ │ │ │ - 7217: 002e4369 2232 FUNC GLOBAL DEFAULT 11 zgerfs_ │ │ │ │ - 7218: 000f251d 428 FUNC GLOBAL DEFAULT 11 claqge_ │ │ │ │ - 7219: 003bf6c1 184 FUNC GLOBAL DEFAULT 11 bl1_sger │ │ │ │ - 7220: 00416fed 1352 FUNC GLOBAL DEFAULT 11 FLA_Dots_external │ │ │ │ - 7221: 003b8979 98 FUNC GLOBAL DEFAULT 11 bl1_cdcopyv │ │ │ │ - 7222: 003e66f1 276 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_check │ │ │ │ - 7223: 00576f51 226 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_diagonals │ │ │ │ - 7224: 0025ac11 1528 FUNC GLOBAL DEFAULT 11 slanv2_ │ │ │ │ - 7225: 003aea1d 68 FUNC GLOBAL DEFAULT 11 c_sin │ │ │ │ - 7226: 003fde85 4416 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_task │ │ │ │ - 7227: 00391709 1292 FUNC GLOBAL DEFAULT 11 zungqr_ │ │ │ │ - 7228: 0007f97d 788 FUNC GLOBAL DEFAULT 11 dormbr_check │ │ │ │ - 7229: 003e9ea5 224 FUNC GLOBAL DEFAULT 11 FLA_Symm_cntl_init │ │ │ │ - 7230: 0056d09d 400 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u │ │ │ │ - 7231: 00427475 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_ext │ │ │ │ - 7232: 000916ed 820 FUNC GLOBAL DEFAULT 11 cgecon_ │ │ │ │ - 7233: 00290619 1884 FUNC GLOBAL DEFAULT 11 sporfs_ │ │ │ │ - 7234: 001e1001 4160 FUNC GLOBAL DEFAULT 11 dstebz_ │ │ │ │ - 7235: 003f5c0d 104 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_trans │ │ │ │ - 7236: 00540af5 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var1 │ │ │ │ - 7237: 0054eca1 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opd_var1 │ │ │ │ - 7238: 003c2b7d 564 FUNC GLOBAL DEFAULT 11 bl1_zherk │ │ │ │ - 7239: 003d047d 286 FUNC GLOBAL DEFAULT 11 bl1_zewscalmt │ │ │ │ - 7240: 005412d1 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var2 │ │ │ │ - 7241: 0054fac5 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opd_var2 │ │ │ │ - 7242: 00541a8d 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var3 │ │ │ │ + 7189: 000c4b45 3680 FUNC GLOBAL DEFAULT 11 chetri_rook_ │ │ │ │ + 7190: 0053b7c1 2296 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv_aux1 │ │ │ │ + 7191: 0054a3bd 336 FUNC GLOBAL DEFAULT 11 FLA_CAQR2_UT_opd_var1 │ │ │ │ + 7192: 0053aa21 1032 FUNC GLOBAL DEFAULT 11 FLASH_FS_incpiv_aux2 │ │ │ │ + 7193: 0043ea2d 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var1 │ │ │ │ + 7194: 00693540 4 OBJECT GLOBAL DEFAULT 20 flash_scalr_cntl_blas │ │ │ │ + 7195: 003c8b21 592 FUNC GLOBAL DEFAULT 11 bl1_ztrmmsx │ │ │ │ + 7196: 0043e7b1 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var2 │ │ │ │ + 7197: 00408d8d 32 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_ops │ │ │ │ + 7198: 00459751 648 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var1 │ │ │ │ + 7199: 0043ef9d 676 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var3 │ │ │ │ + 7200: 0043e511 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var4 │ │ │ │ + 7201: 00459c79 652 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var2 │ │ │ │ + 7202: 0043eca9 756 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var5 │ │ │ │ + 7203: 00693954 4 OBJECT GLOBAL DEFAULT 20 flash_caqr2ut_cntl │ │ │ │ + 7204: 004599d9 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var3 │ │ │ │ + 7205: 0038c9b1 2468 FUNC GLOBAL DEFAULT 11 zunbdb4_ │ │ │ │ + 7206: 0043f241 752 FUNC GLOBAL DEFAULT 11 FLA_Gemm_ch_blk_var6 │ │ │ │ + 7207: 00459f05 672 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var4 │ │ │ │ + 7208: 0045a1a5 632 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var5 │ │ │ │ + 7209: 003e7edd 38 FUNC GLOBAL DEFAULT 11 FLA_Cntl_scal_obj_create │ │ │ │ + 7210: 001a30e9 2860 FUNC GLOBAL DEFAULT 11 dlaqr4_ │ │ │ │ + 7211: 00089439 200 FUNC GLOBAL DEFAULT 11 zpotri_check │ │ │ │ + 7212: 0056cef5 400 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_l │ │ │ │ + 7213: 003fdb45 1012 FUNC GLOBAL DEFAULT 11 FLASH_Queue_push │ │ │ │ + 7214: 001b4525 1512 FUNC GLOBAL DEFAULT 11 dlascl_ │ │ │ │ + 7215: 0045a41d 636 FUNC GLOBAL DEFAULT 11 FLA_Gemm_nt_unb_var6 │ │ │ │ + 7216: 00408dfd 48 FUNC GLOBAL DEFAULT 11 FLA_Househ2_UT_r_opz │ │ │ │ + 7217: 002e4341 2232 FUNC GLOBAL DEFAULT 11 zgerfs_ │ │ │ │ + 7218: 000f2eb1 428 FUNC GLOBAL DEFAULT 11 claqge_ │ │ │ │ + 7219: 003bf841 184 FUNC GLOBAL DEFAULT 11 bl1_sger │ │ │ │ + 7220: 004173dd 1352 FUNC GLOBAL DEFAULT 11 FLA_Dots_external │ │ │ │ + 7221: 003b8989 98 FUNC GLOBAL DEFAULT 11 bl1_cdcopyv │ │ │ │ + 7222: 003e651d 276 FUNC GLOBAL DEFAULT 11 FLA_Tridiag_check │ │ │ │ + 7223: 00576435 226 FUNC GLOBAL DEFAULT 11 FLA_Bidiag_UT_extract_diagonals │ │ │ │ + 7224: 0025aafd 1528 FUNC GLOBAL DEFAULT 11 slanv2_ │ │ │ │ + 7225: 003aea2d 68 FUNC GLOBAL DEFAULT 11 c_sin │ │ │ │ + 7226: 003fe1bd 4416 FUNC GLOBAL DEFAULT 11 FLASH_Queue_exec_task │ │ │ │ + 7227: 00391701 1292 FUNC GLOBAL DEFAULT 11 zungqr_ │ │ │ │ + 7228: 0007f819 788 FUNC GLOBAL DEFAULT 11 dormbr_check │ │ │ │ + 7229: 003e9ead 224 FUNC GLOBAL DEFAULT 11 FLA_Symm_cntl_init │ │ │ │ + 7230: 0056d085 400 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u │ │ │ │ + 7231: 00427319 60 FUNC GLOBAL DEFAULT 11 FLA_Ttmm_u_blk_ext │ │ │ │ + 7232: 00091bc9 820 FUNC GLOBAL DEFAULT 11 cgecon_ │ │ │ │ + 7233: 0028ff5d 1884 FUNC GLOBAL DEFAULT 11 sporfs_ │ │ │ │ + 7234: 001e1009 4160 FUNC GLOBAL DEFAULT 11 dstebz_ │ │ │ │ + 7235: 003f5c15 104 FUNC GLOBAL DEFAULT 11 FLA_Param_map_blis_to_flame_trans │ │ │ │ + 7236: 00540ad5 444 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var1 │ │ │ │ + 7237: 0054e83d 154 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opd_var1 │ │ │ │ + 7238: 003c2b8d 564 FUNC GLOBAL DEFAULT 11 bl1_zherk │ │ │ │ + 7239: 003d0485 286 FUNC GLOBAL DEFAULT 11 bl1_zewscalmt │ │ │ │ + 7240: 00542be5 380 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var2 │ │ │ │ + 7241: 0054f795 316 FUNC GLOBAL DEFAULT 11 FLA_LQ_UT_opd_var2 │ │ │ │ + 7242: 00542429 428 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var3 │ │ │ │ 7243: 00067a15 268 FUNC GLOBAL DEFAULT 11 sgesdd_ │ │ │ │ - 7244: 003375a9 412 FUNC GLOBAL DEFAULT 11 zlaqsb_ │ │ │ │ - 7245: 00543341 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var4 │ │ │ │ - 7246: 003c7f7d 156 FUNC GLOBAL DEFAULT 11 bl1_dsymm_blas │ │ │ │ - 7247: 00542d65 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var5 │ │ │ │ - 7248: 003d4a89 116 FUNC GLOBAL DEFAULT 11 FLA_Obj_attach_buffer_check │ │ │ │ - 7249: 003f76bd 156 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_isgn_value │ │ │ │ - 7250: 0020b041 60 FUNC GLOBAL DEFAULT 11 iladiag_ │ │ │ │ - 7251: 003b5dd1 406 FUNC GLOBAL DEFAULT 11 bl1_daxpymrt │ │ │ │ - 7252: 003c0a3d 112 FUNC GLOBAL DEFAULT 11 bl1_ssyr_blas │ │ │ │ - 7253: 0025e615 320 FUNC GLOBAL DEFAULT 11 slaqsp_ │ │ │ │ - 7254: 00093359 1448 FUNC GLOBAL DEFAULT 11 cgees_ │ │ │ │ - 7255: 003e05ad 444 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_internal_check │ │ │ │ - 7256: 003f8825 596 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_real_part │ │ │ │ - 7257: 00593ea9 772 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opz_var1 │ │ │ │ - 7258: 002c81d1 1268 FUNC GLOBAL DEFAULT 11 zgbequ_ │ │ │ │ - 7259: 003f6619 190 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer │ │ │ │ - 7260: 005bf5b9 1886 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opt_var1 │ │ │ │ - 7261: 00693a34 28 OBJECT GLOBAL DEFAULT 20 FLA_UNDERFLOW_SQUARE_THRES │ │ │ │ - 7262: 00401805 396 FUNC GLOBAL DEFAULT 11 FLA_Invert │ │ │ │ - 7263: 000699a1 748 FUNC GLOBAL DEFAULT 11 dgeqp3_ │ │ │ │ - 7264: 003cf491 90 FUNC GLOBAL DEFAULT 11 bl1_dewinvscalv │ │ │ │ - 7265: 0069368c 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_bp │ │ │ │ - 7266: 003b8289 38 FUNC GLOBAL DEFAULT 11 bl1_znrm2 │ │ │ │ - 7267: 00385965 1512 FUNC GLOBAL DEFAULT 11 ztrsna_ │ │ │ │ - 7268: 0038a029 840 FUNC GLOBAL DEFAULT 11 zunbdb5_ │ │ │ │ - 7269: 001b1221 10268 FUNC GLOBAL DEFAULT 11 dlaqr5_ │ │ │ │ - 7270: 00643a8d 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_ops_var1 │ │ │ │ - 7271: 003b7d2d 4 FUNC GLOBAL DEFAULT 11 bl1_cdot │ │ │ │ - 7272: 006211a9 592 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opz_var1 │ │ │ │ - 7273: 00690a78 8 OBJECT GLOBAL DEFAULT 20 f__hiwater │ │ │ │ - 7274: 0036bb49 820 FUNC GLOBAL DEFAULT 11 zsysvx_ │ │ │ │ - 7275: 003d862d 96 FUNC GLOBAL DEFAULT 11 FLA_Set_to_identity_check │ │ │ │ - 7276: 004fdf05 1668 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var1 │ │ │ │ + 7244: 00337591 412 FUNC GLOBAL DEFAULT 11 zlaqsb_ │ │ │ │ + 7245: 00543321 364 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var4 │ │ │ │ + 7246: 003c91bd 156 FUNC GLOBAL DEFAULT 11 bl1_dsymm_blas │ │ │ │ + 7247: 00541dcd 204 FUNC GLOBAL DEFAULT 11 FLA_LU_nopiv_opc_var5 │ │ │ │ + 7248: 003d4c19 116 FUNC GLOBAL DEFAULT 11 FLA_Obj_attach_buffer_check │ │ │ │ + 7249: 003f878d 156 FUNC GLOBAL DEFAULT 11 FLA_Check_valid_isgn_value │ │ │ │ + 7250: 0020af35 60 FUNC GLOBAL DEFAULT 11 iladiag_ │ │ │ │ + 7251: 003b6751 406 FUNC GLOBAL DEFAULT 11 bl1_daxpymrt │ │ │ │ + 7252: 003c0a4d 112 FUNC GLOBAL DEFAULT 11 bl1_ssyr_blas │ │ │ │ + 7253: 0025e605 320 FUNC GLOBAL DEFAULT 11 slaqsp_ │ │ │ │ + 7254: 000937ed 1448 FUNC GLOBAL DEFAULT 11 cgees_ │ │ │ │ + 7255: 003e05b5 444 FUNC GLOBAL DEFAULT 11 FLA_Apply_Q_UT_inc_internal_check │ │ │ │ + 7256: 003f6ea5 596 FUNC GLOBAL DEFAULT 11 FLA_Obj_set_real_part │ │ │ │ + 7257: 005919fd 772 FUNC GLOBAL DEFAULT 11 FLA_Fused_Ahx_Axpy_Ax_opz_var1 │ │ │ │ + 7258: 002c81a9 1268 FUNC GLOBAL DEFAULT 11 zgbequ_ │ │ │ │ + 7259: 003f6621 190 FUNC GLOBAL DEFAULT 11 FLA_Obj_create_buffer │ │ │ │ + 7260: 005bf599 1886 FUNC GLOBAL DEFAULT 11 FLA_Fused_Gerc2_Ahx_Ax_opt_var1 │ │ │ │ + 7261: 00693a3c 28 OBJECT GLOBAL DEFAULT 20 FLA_UNDERFLOW_SQUARE_THRES │ │ │ │ + 7262: 00401645 396 FUNC GLOBAL DEFAULT 11 FLA_Invert │ │ │ │ + 7263: 00068bc9 748 FUNC GLOBAL DEFAULT 11 dgeqp3_ │ │ │ │ + 7264: 003cf499 90 FUNC GLOBAL DEFAULT 11 bl1_dewinvscalv │ │ │ │ + 7265: 00693694 4 OBJECT GLOBAL DEFAULT 20 fla_trmm_cntl_bp │ │ │ │ + 7266: 003b7f2d 38 FUNC GLOBAL DEFAULT 11 bl1_znrm2 │ │ │ │ + 7267: 003851f9 1512 FUNC GLOBAL DEFAULT 11 ztrsna_ │ │ │ │ + 7268: 0038b6d1 840 FUNC GLOBAL DEFAULT 11 zunbdb5_ │ │ │ │ + 7269: 001b0ba1 10268 FUNC GLOBAL DEFAULT 11 dlaqr5_ │ │ │ │ + 7270: 00643a75 360 FUNC GLOBAL DEFAULT 11 FLA_Apply_HUD_UT_l_ops_var1 │ │ │ │ + 7271: 003b7ac5 4 FUNC GLOBAL DEFAULT 11 bl1_cdot │ │ │ │ + 7272: 006212a1 592 FUNC GLOBAL DEFAULT 11 FLA_Sylv_nh_opz_var1 │ │ │ │ + 7273: 00690a80 8 OBJECT GLOBAL DEFAULT 20 f__hiwater │ │ │ │ + 7274: 0036c7f1 820 FUNC GLOBAL DEFAULT 11 zsysvx_ │ │ │ │ + 7275: 003d8635 96 FUNC GLOBAL DEFAULT 11 FLA_Set_to_identity_check │ │ │ │ + 7276: 004fdee9 1668 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var1 │ │ │ │ 7277: 0016da4d 1444 FUNC GLOBAL DEFAULT 11 dgglse_ │ │ │ │ - 7278: 004fe72d 1616 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var2 │ │ │ │ - 7279: 006938f0 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_var2_bsize │ │ │ │ - 7280: 004fdbd5 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var3 │ │ │ │ + 7278: 004fe56d 1616 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var2 │ │ │ │ + 7279: 0069390c 4 OBJECT GLOBAL DEFAULT 20 flash_apq2ut_var2_bsize │ │ │ │ + 7280: 004fdbb9 408 FUNC GLOBAL DEFAULT 11 FLA_Trmm_lut_unb_var3 │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,14 +1,13 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x4b088 contains 538 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 00686004 00000017 R_ARM_RELATIVE │ │ │ │ 00686008 00000017 R_ARM_RELATIVE │ │ │ │ 0068c000 00000017 R_ARM_RELATIVE │ │ │ │ -0068f928 00000017 R_ARM_RELATIVE │ │ │ │ 0068f92c 00000017 R_ARM_RELATIVE │ │ │ │ 0068f930 00000017 R_ARM_RELATIVE │ │ │ │ 0068f934 00000017 R_ARM_RELATIVE │ │ │ │ 0068f938 00000017 R_ARM_RELATIVE │ │ │ │ 0068f93c 00000017 R_ARM_RELATIVE │ │ │ │ 0068f940 00000017 R_ARM_RELATIVE │ │ │ │ 0068f944 00000017 R_ARM_RELATIVE │ │ │ │ @@ -32,6089 +31,6090 @@ │ │ │ │ 0068f98c 00000017 R_ARM_RELATIVE │ │ │ │ 0068f990 00000017 R_ARM_RELATIVE │ │ │ │ 0068f994 00000017 R_ARM_RELATIVE │ │ │ │ 0068f998 00000017 R_ARM_RELATIVE │ │ │ │ 0068f99c 00000017 R_ARM_RELATIVE │ │ │ │ 0068f9a0 00000017 R_ARM_RELATIVE │ │ │ │ 0068f9a4 00000017 R_ARM_RELATIVE │ │ │ │ -0068f9ac 00000017 R_ARM_RELATIVE │ │ │ │ +0068f9a8 00000017 R_ARM_RELATIVE │ │ │ │ 0068f9b0 00000017 R_ARM_RELATIVE │ │ │ │ 0068f9b4 00000017 R_ARM_RELATIVE │ │ │ │ 0068f9b8 00000017 R_ARM_RELATIVE │ │ │ │ 0068f9bc 00000017 R_ARM_RELATIVE │ │ │ │ 0068f9c0 00000017 R_ARM_RELATIVE │ │ │ │ 0068f9c4 00000017 R_ARM_RELATIVE │ │ │ │ -0068b840 000c5b15 R_ARM_GLOB_DAT 006937e0 fla_caqr2ut_cntl_leaf │ │ │ │ -0068b844 00192415 R_ARM_GLOB_DAT 00693504 flash_copy_cntl │ │ │ │ -0068b848 000e1815 R_ARM_GLOB_DAT 00693718 flash_her2k_cntl_mm │ │ │ │ -0068b84c 0009ef15 R_ARM_GLOB_DAT 006939c0 flash_qrut_cntl │ │ │ │ -0068b850 0014e515 R_ARM_GLOB_DAT 00693628 fla_herk_cntl_op │ │ │ │ -0068b854 001bec15 R_ARM_GLOB_DAT 0069359c fla_gemm_cntl_mm_mp │ │ │ │ -0068b858 000ea515 R_ARM_GLOB_DAT 00693600 fla_hemm_cntl_blas │ │ │ │ -0068b85c 000ba815 R_ARM_GLOB_DAT 006934d0 fla_copyt_cntl_blas │ │ │ │ -0068b860 0013bd15 R_ARM_GLOB_DAT 006936cc flash_gemm_cntl_ip_bb │ │ │ │ -0068b864 000fe915 R_ARM_GLOB_DAT 00690ad4 f__init │ │ │ │ -0068b868 00194d15 R_ARM_GLOB_DAT 00693800 fla_hessut_bsize_leaf │ │ │ │ -0068b86c 0011ab15 R_ARM_GLOB_DAT 006938b4 fla_trinv_cntl_leaf │ │ │ │ -0068b870 00110115 R_ARM_GLOB_DAT 00690ab8 f__external │ │ │ │ -0068b874 00011b15 R_ARM_GLOB_DAT 006935a8 fla_gemm_cntl_mm_pm │ │ │ │ -0068b878 000d4515 R_ARM_GLOB_DAT 00693720 flash_her2k_cntl_ip │ │ │ │ -0068b87c 001a4515 R_ARM_GLOB_DAT 006939b4 flash_qr2ut_cntl │ │ │ │ -0068b880 00052815 R_ARM_GLOB_DAT 00693788 flash_trmm_cntl_blas │ │ │ │ -0068b884 0017d415 R_ARM_GLOB_DAT 006936a8 fla_trsm_cntl_blas │ │ │ │ -0068b888 00146b15 R_ARM_GLOB_DAT 003b1e11 t_getc │ │ │ │ -0068b88c 00160215 R_ARM_GLOB_DAT 00693634 fla_symm_var9_bsize │ │ │ │ -0068b890 000ecf15 R_ARM_GLOB_DAT 006938c8 fla_uddateut_cntl_leaf │ │ │ │ -0068b894 001b4415 R_ARM_GLOB_DAT 00428d9d FLA_QR2_UT_task │ │ │ │ -0068b898 001b2f15 R_ARM_GLOB_DAT 003afa2d l_write │ │ │ │ -0068b89c 00133215 R_ARM_GLOB_DAT 00693818 fla_eig_gest_ix_cntl │ │ │ │ -0068b8a0 0012e715 R_ARM_GLOB_DAT 00411351 FLA_Obj_free_buffer_task │ │ │ │ -0068b8a4 000bb515 R_ARM_GLOB_DAT 006938a8 fla_tridiagut_cntl_fused │ │ │ │ -0068b8a8 000bcc15 R_ARM_GLOB_DAT 00693644 fla_symm_cntl_bp │ │ │ │ -0068b8ac 0005cb15 R_ARM_GLOB_DAT 00690ad8 f__units │ │ │ │ -0068b8b0 00146315 R_ARM_GLOB_DAT 00692060 f__lquit │ │ │ │ -0068b8b4 00049515 R_ARM_GLOB_DAT 006934e0 flash_axpy_cntl │ │ │ │ -0068b8b8 0014b515 R_ARM_GLOB_DAT 0069364c fla_syr2k_var9_bsize │ │ │ │ -0068b8bc 0006f715 R_ARM_GLOB_DAT 00693880 fla_qrut_cntl_unb │ │ │ │ -0068b8c0 00071715 R_ARM_GLOB_DAT 00693b30 FLA_MINUS_TWO │ │ │ │ -0068b8c4 00053a15 R_ARM_GLOB_DAT 00690abc f__fmtbuf │ │ │ │ -0068b8c8 00109215 R_ARM_GLOB_DAT 006937b8 fla_apqut_var2_bsize │ │ │ │ -0068b8cc 00144715 R_ARM_GLOB_DAT 00693814 fla_eig_gest_nx_cntl │ │ │ │ -0068b8d0 00038015 R_ARM_GLOB_DAT 006935f4 fla_hemm_cntl_mm │ │ │ │ -0068b8d4 00166115 R_ARM_GLOB_DAT 00693844 fla_lu_piv_var5_bsize │ │ │ │ -0068b8d8 0016f815 R_ARM_GLOB_DAT 00693564 flash_gemv_bsize │ │ │ │ -0068b8dc 000a3515 R_ARM_GLOB_DAT 0069382c fla_lu_nopiv_var5_bsize │ │ │ │ -0068b8e0 0019b215 R_ARM_GLOB_DAT 00693934 flash_apqutinc_cntl │ │ │ │ -0068b8e4 00166915 R_ARM_GLOB_DAT 006936f4 flash_gemm_cntl_mm_pm │ │ │ │ -0068b8e8 00063115 R_ARM_GLOB_DAT 004290ad FLA_SA_LU_task │ │ │ │ -0068b8ec 00050915 R_ARM_GLOB_DAT 00693808 fla_eig_gest_var1_bsize │ │ │ │ -0068b8f0 0017fe15 R_ARM_GLOB_DAT 00693710 flash_hemm_cntl_blas │ │ │ │ -0068b8f4 001c2315 R_ARM_GLOB_DAT 0069394c flash_caqr2ut_cntl │ │ │ │ -0068b8f8 000ee815 R_ARM_GLOB_DAT 00428b95 FLA_LU_piv_task │ │ │ │ -0068b8fc 00086f15 R_ARM_GLOB_DAT 004247ad FLA_Syr2k_task │ │ │ │ -0068b900 0017e415 R_ARM_GLOB_DAT 0069356c flash_gemv_cntl_rp_bv │ │ │ │ -0068b904 0003cc15 R_ARM_GLOB_DAT 00693910 flash_apqudut_cntl │ │ │ │ -0068b908 0002a715 R_ARM_GLOB_DAT 006853e8 czero │ │ │ │ -0068b90c 0013ec15 R_ARM_GLOB_DAT 0041ed85 FLA_Gemv_task │ │ │ │ -0068b910 00033115 R_ARM_GLOB_DAT 0068f928 F_err │ │ │ │ -0068b914 00016115 R_ARM_GLOB_DAT 00690a80 f__cursor │ │ │ │ -0068b918 001a2615 R_ARM_GLOB_DAT 006934dc flash_axpy_bsize │ │ │ │ -0068b91c 000a3215 R_ARM_GLOB_DAT 0069357c fla_gemm_var5_bsize │ │ │ │ -0068b920 00044415 R_ARM_GLOB_DAT 006937cc fla_bidiagut_bsize_leaf │ │ │ │ -0068b924 00141215 R_ARM_GLOB_DAT 00693570 flash_gemv_cntl_fm_cp │ │ │ │ -0068b928 00082015 R_ARM_GLOB_DAT 00428a69 FLA_LU_piv_macro_task │ │ │ │ -0068b92c 0004ba15 R_ARM_GLOB_DAT 006935bc fla_gemm_cntl_op_pb_bb │ │ │ │ -0068b930 000e0f15 R_ARM_GLOB_DAT 00693640 fla_symm_cntl_mp │ │ │ │ +0068f9c8 00000017 R_ARM_RELATIVE │ │ │ │ +0068b840 000c5b15 R_ARM_GLOB_DAT 006937e8 fla_caqr2ut_cntl_leaf │ │ │ │ +0068b844 00192415 R_ARM_GLOB_DAT 00693508 flash_copy_cntl │ │ │ │ +0068b848 000e1815 R_ARM_GLOB_DAT 006936b8 flash_her2k_cntl_mm │ │ │ │ +0068b84c 0009ef15 R_ARM_GLOB_DAT 006939bc flash_qrut_cntl │ │ │ │ +0068b850 0014e515 R_ARM_GLOB_DAT 00693630 fla_herk_cntl_op │ │ │ │ +0068b854 001bec15 R_ARM_GLOB_DAT 006935a4 fla_gemm_cntl_mm_mp │ │ │ │ +0068b858 000ea515 R_ARM_GLOB_DAT 00693608 fla_hemm_cntl_blas │ │ │ │ +0068b85c 000ba815 R_ARM_GLOB_DAT 006934d4 fla_copyt_cntl_blas │ │ │ │ +0068b860 0013bd15 R_ARM_GLOB_DAT 006936e8 flash_gemm_cntl_ip_bb │ │ │ │ +0068b864 000fe915 R_ARM_GLOB_DAT 00690adc f__init │ │ │ │ +0068b868 00194d15 R_ARM_GLOB_DAT 00693808 fla_hessut_bsize_leaf │ │ │ │ +0068b86c 0011ab15 R_ARM_GLOB_DAT 006938ac fla_trinv_cntl_leaf │ │ │ │ +0068b870 00110115 R_ARM_GLOB_DAT 00690ac0 f__external │ │ │ │ +0068b874 00011b15 R_ARM_GLOB_DAT 006935b0 fla_gemm_cntl_mm_pm │ │ │ │ +0068b878 000d4515 R_ARM_GLOB_DAT 006936c0 flash_her2k_cntl_ip │ │ │ │ +0068b87c 001a4515 R_ARM_GLOB_DAT 006939c8 flash_qr2ut_cntl │ │ │ │ +0068b880 00052815 R_ARM_GLOB_DAT 00693790 flash_trmm_cntl_blas │ │ │ │ +0068b884 0017d415 R_ARM_GLOB_DAT 006936b0 fla_trsm_cntl_blas │ │ │ │ +0068b888 00146b15 R_ARM_GLOB_DAT 003b2b61 t_getc │ │ │ │ +0068b88c 00160215 R_ARM_GLOB_DAT 0069363c fla_symm_var9_bsize │ │ │ │ +0068b890 000ecf15 R_ARM_GLOB_DAT 006938d0 fla_uddateut_cntl_leaf │ │ │ │ +0068b894 001b4415 R_ARM_GLOB_DAT 00428c01 FLA_QR2_UT_task │ │ │ │ +0068b898 001b2f15 R_ARM_GLOB_DAT 003af9d9 l_write │ │ │ │ +0068b89c 00133215 R_ARM_GLOB_DAT 00693820 fla_eig_gest_ix_cntl │ │ │ │ +0068b8a0 0012e715 R_ARM_GLOB_DAT 00411359 FLA_Obj_free_buffer_task │ │ │ │ +0068b8a4 000bb515 R_ARM_GLOB_DAT 006938a0 fla_tridiagut_cntl_fused │ │ │ │ +0068b8a8 000bcc15 R_ARM_GLOB_DAT 0069364c fla_symm_cntl_bp │ │ │ │ +0068b8ac 0005cb15 R_ARM_GLOB_DAT 00690ae0 f__units │ │ │ │ +0068b8b0 00146315 R_ARM_GLOB_DAT 00692168 f__lquit │ │ │ │ +0068b8b4 00049515 R_ARM_GLOB_DAT 006934e4 flash_axpy_cntl │ │ │ │ +0068b8b8 0014b515 R_ARM_GLOB_DAT 0069366c fla_syr2k_var9_bsize │ │ │ │ +0068b8bc 0006f715 R_ARM_GLOB_DAT 00693888 fla_qrut_cntl_unb │ │ │ │ +0068b8c0 00071715 R_ARM_GLOB_DAT 00693b38 FLA_MINUS_TWO │ │ │ │ +0068b8c4 00053a15 R_ARM_GLOB_DAT 00690ac4 f__fmtbuf │ │ │ │ +0068b8c8 00109215 R_ARM_GLOB_DAT 006937c4 fla_apqut_var2_bsize │ │ │ │ +0068b8cc 00144715 R_ARM_GLOB_DAT 0069381c fla_eig_gest_nx_cntl │ │ │ │ +0068b8d0 00038015 R_ARM_GLOB_DAT 006935fc fla_hemm_cntl_mm │ │ │ │ +0068b8d4 00166115 R_ARM_GLOB_DAT 0069384c fla_lu_piv_var5_bsize │ │ │ │ +0068b8d8 0016f815 R_ARM_GLOB_DAT 00693560 flash_gemv_bsize │ │ │ │ +0068b8dc 000a3515 R_ARM_GLOB_DAT 00693834 fla_lu_nopiv_var5_bsize │ │ │ │ +0068b8e0 0019b215 R_ARM_GLOB_DAT 0069393c flash_apqutinc_cntl │ │ │ │ +0068b8e4 00166915 R_ARM_GLOB_DAT 00693710 flash_gemm_cntl_mm_pm │ │ │ │ +0068b8e8 00063115 R_ARM_GLOB_DAT 004290b5 FLA_SA_LU_task │ │ │ │ +0068b8ec 00050915 R_ARM_GLOB_DAT 00693810 fla_eig_gest_var1_bsize │ │ │ │ +0068b8f0 0017fe15 R_ARM_GLOB_DAT 00693754 flash_hemm_cntl_blas │ │ │ │ +0068b8f4 001c2315 R_ARM_GLOB_DAT 00693954 flash_caqr2ut_cntl │ │ │ │ +0068b8f8 000ee815 R_ARM_GLOB_DAT 00428b9d FLA_LU_piv_task │ │ │ │ +0068b8fc 00086f15 R_ARM_GLOB_DAT 00424521 FLA_Syr2k_task │ │ │ │ +0068b900 0017e415 R_ARM_GLOB_DAT 00693568 flash_gemv_cntl_rp_bv │ │ │ │ +0068b904 0003cc15 R_ARM_GLOB_DAT 006938fc flash_apqudut_cntl │ │ │ │ +0068b908 0002a715 R_ARM_GLOB_DAT 006853d0 czero │ │ │ │ +0068b90c 0013ec15 R_ARM_GLOB_DAT 0041ed8d FLA_Gemv_task │ │ │ │ +0068b910 00033115 R_ARM_GLOB_DAT 0068f92c F_err │ │ │ │ +0068b914 00016115 R_ARM_GLOB_DAT 00690a88 f__cursor │ │ │ │ +0068b918 001a2615 R_ARM_GLOB_DAT 006934e0 flash_axpy_bsize │ │ │ │ +0068b91c 000a3215 R_ARM_GLOB_DAT 00693584 fla_gemm_var5_bsize │ │ │ │ +0068b920 00044415 R_ARM_GLOB_DAT 006937d4 fla_bidiagut_bsize_leaf │ │ │ │ +0068b924 00141215 R_ARM_GLOB_DAT 0069356c flash_gemv_cntl_fm_cp │ │ │ │ +0068b928 00082015 R_ARM_GLOB_DAT 00428a71 FLA_LU_piv_macro_task │ │ │ │ +0068b92c 0004ba15 R_ARM_GLOB_DAT 006935c4 fla_gemm_cntl_op_pb_bb │ │ │ │ +0068b930 000e0f15 R_ARM_GLOB_DAT 00693648 fla_symm_cntl_mp │ │ │ │ 0068b934 00001a15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -0068b938 0013a415 R_ARM_GLOB_DAT 0069362c fla_herk_cntl_ip │ │ │ │ -0068b93c 000be615 R_ARM_GLOB_DAT 006937fc fla_chol_cntl │ │ │ │ -0068b940 0006ce15 R_ARM_GLOB_DAT 00693518 flash_copyr_cntl_blas │ │ │ │ -0068b944 00162815 R_ARM_GLOB_DAT 006936f0 flash_gemm_cntl_mm_op │ │ │ │ -0068b948 00147c15 R_ARM_GLOB_DAT 006936d8 flash_gemm_cntl_op_pb │ │ │ │ -0068b94c 00188215 R_ARM_GLOB_DAT 006936fc flash_gemm_cntl_blas │ │ │ │ -0068b950 00073e15 R_ARM_GLOB_DAT 00693810 fla_eig_gest_ix_cntl_leaf │ │ │ │ -0068b954 0019b315 R_ARM_GLOB_DAT 006934d4 fla_scal_cntl_blas │ │ │ │ -0068b958 00114c15 R_ARM_GLOB_DAT 006935c4 fla_gemm_cntl_pm_ip_bb │ │ │ │ -0068b95c 000d4e15 R_ARM_GLOB_DAT 00693980 flash_lu_incpiv_bsize │ │ │ │ -0068b960 00065d15 R_ARM_GLOB_DAT 00693adc FLA_SAFE_MIN │ │ │ │ -0068b964 00054615 R_ARM_GLOB_DAT 00693a6c FLA_UNDERFLOW_THRES │ │ │ │ -0068b968 00032615 R_ARM_GLOB_DAT 00693674 fla_syrk_cntl_ip │ │ │ │ -0068b96c 0010fa15 R_ARM_GLOB_DAT 003b09a9 x_wSL │ │ │ │ -0068b970 000d0315 R_ARM_GLOB_DAT 00428409 FLA_Chol_task │ │ │ │ -0068b974 00066f15 R_ARM_GLOB_DAT 00693a50 FLA_OVERFLOW_THRES │ │ │ │ -0068b978 0016f415 R_ARM_GLOB_DAT 006934f4 flash_axpyt_cntl_lr │ │ │ │ -0068b97c 00169515 R_ARM_GLOB_DAT 00693508 flash_copy_cntl_tb │ │ │ │ -0068b980 00025215 R_ARM_GLOB_DAT 00693618 fla_her2k_cntl_blas │ │ │ │ -0068b984 00132b15 R_ARM_GLOB_DAT 0069384c fla_lu_piv_cntl_in │ │ │ │ -0068b988 000a0215 R_ARM_GLOB_DAT 00693500 flash_copy_bsize │ │ │ │ -0068b98c 0003e415 R_ARM_GLOB_DAT 0069366c fla_syrk_cntl_mm │ │ │ │ -0068b990 001a2c15 R_ARM_GLOB_DAT 006935dc fla_gemm_cntl_ip_bb │ │ │ │ -0068b994 0009a915 R_ARM_GLOB_DAT 0069385c fla_lyap_cntl │ │ │ │ -0068b998 000e5015 R_ARM_GLOB_DAT 00429905 FLA_Ttmm_task │ │ │ │ -0068b99c 0006fc15 R_ARM_GLOB_DAT 00693b68 FLA_MINUS_ONE_HALF │ │ │ │ -0068b9a0 000e9015 R_ARM_GLOB_DAT 00692064 f__lioproc │ │ │ │ -0068b9a4 0016ee15 R_ARM_GLOB_DAT 00693924 flash_apqut_cntl_blas │ │ │ │ -0068b9a8 0015de15 R_ARM_GLOB_DAT 004294f9 FLA_Trsm_piv_task │ │ │ │ -0068b9ac 00095315 R_ARM_GLOB_DAT 006935b8 fla_gemm_cntl_mp_pb │ │ │ │ -0068b9b0 00114315 R_ARM_GLOB_DAT 00693754 flash_syr2k_cntl_mm │ │ │ │ -0068b9b4 00098615 R_ARM_GLOB_DAT 00693648 fla_symm_cntl_blas │ │ │ │ -0068b9b8 00085c15 R_ARM_GLOB_DAT 00693708 flash_hemm_cntl_mp │ │ │ │ -0068b9bc 000c4a15 R_ARM_GLOB_DAT 00693aa4 FLA_SAFE_INV_MIN │ │ │ │ -0068b9c0 000bd715 R_ARM_GLOB_DAT 0069205c f__lcount │ │ │ │ -0068b9c4 000f7a15 R_ARM_GLOB_DAT 003b1a39 w_ed │ │ │ │ -0068b9c8 00129415 R_ARM_GLOB_DAT 0069374c flash_symm_cntl_blas │ │ │ │ -0068b9cc 000d4715 R_ARM_GLOB_DAT 00693860 fla_lyap_cntl_leaf │ │ │ │ -0068b9d0 00147d15 R_ARM_GLOB_DAT 006939bc flash_qrut_var3_bsize │ │ │ │ -0068b9d4 001a6315 R_ARM_GLOB_DAT 0068f9b0 f__w_mode │ │ │ │ -0068b9d8 001b2415 R_ARM_GLOB_DAT 006938c0 fla_ttmm_cntl_leaf │ │ │ │ -0068b9dc 0004f315 R_ARM_GLOB_DAT 00693970 flash_eig_gest_cntl_leaf │ │ │ │ -0068b9e0 000cf315 R_ARM_GLOB_DAT 006936d0 flash_gemm_cntl_bp_bb │ │ │ │ -0068b9e4 00163415 R_ARM_GLOB_DAT 00690a70 f__icptr │ │ │ │ -0068b9e8 00046015 R_ARM_GLOB_DAT 00693998 flash_lu_piv_bsize │ │ │ │ -0068b9ec 001af215 R_ARM_GLOB_DAT 006935c0 fla_gemm_cntl_op_pb │ │ │ │ -0068b9f0 00064415 R_ARM_GLOB_DAT 006936b8 flash_gemm_cntl_pb │ │ │ │ -0068b9f4 0001b615 R_ARM_GLOB_DAT 00693894 fla_sylv_cntl_mb │ │ │ │ -0068b9f8 0017e015 R_ARM_GLOB_DAT 00693554 fla_trsv_cntl_blas │ │ │ │ -0068b9fc 0018e615 R_ARM_GLOB_DAT 006938e4 flash_apcaqutinc_var1_bsize │ │ │ │ -0068ba00 0010c715 R_ARM_GLOB_DAT 006938cc fla_uddateut_cntl_unb │ │ │ │ -0068ba04 00131f15 R_ARM_GLOB_DAT 006935d4 fla_gemm_cntl_mp_ip_bb │ │ │ │ -0068ba08 000a0c15 R_ARM_GLOB_DAT 006934b0 fla_tpose_cntl_unb │ │ │ │ +0068b938 0013a415 R_ARM_GLOB_DAT 00693634 fla_herk_cntl_ip │ │ │ │ +0068b93c 000be615 R_ARM_GLOB_DAT 00693804 fla_chol_cntl │ │ │ │ +0068b940 0006ce15 R_ARM_GLOB_DAT 00693520 flash_copyr_cntl_blas │ │ │ │ +0068b944 00162815 R_ARM_GLOB_DAT 0069370c flash_gemm_cntl_mm_op │ │ │ │ +0068b948 00147c15 R_ARM_GLOB_DAT 006936f4 flash_gemm_cntl_op_pb │ │ │ │ +0068b94c 00188215 R_ARM_GLOB_DAT 00693718 flash_gemm_cntl_blas │ │ │ │ +0068b950 00073e15 R_ARM_GLOB_DAT 00693818 fla_eig_gest_ix_cntl_leaf │ │ │ │ +0068b954 0019b315 R_ARM_GLOB_DAT 006934dc fla_scal_cntl_blas │ │ │ │ +0068b958 00114c15 R_ARM_GLOB_DAT 006935cc fla_gemm_cntl_pm_ip_bb │ │ │ │ +0068b95c 000d4e15 R_ARM_GLOB_DAT 00693988 flash_lu_incpiv_bsize │ │ │ │ +0068b960 00065d15 R_ARM_GLOB_DAT 00693ae4 FLA_SAFE_MIN │ │ │ │ +0068b964 00054615 R_ARM_GLOB_DAT 00693a74 FLA_UNDERFLOW_THRES │ │ │ │ +0068b968 00032615 R_ARM_GLOB_DAT 00693664 fla_syrk_cntl_ip │ │ │ │ +0068b96c 0010fa15 R_ARM_GLOB_DAT 003b08c9 x_wSL │ │ │ │ +0068b970 000d0315 R_ARM_GLOB_DAT 00427a2d FLA_Chol_task │ │ │ │ +0068b974 00066f15 R_ARM_GLOB_DAT 00693a58 FLA_OVERFLOW_THRES │ │ │ │ +0068b978 0016f415 R_ARM_GLOB_DAT 006934f8 flash_axpyt_cntl_lr │ │ │ │ +0068b97c 00169515 R_ARM_GLOB_DAT 0069350c flash_copy_cntl_tb │ │ │ │ +0068b980 00025215 R_ARM_GLOB_DAT 00693620 fla_her2k_cntl_blas │ │ │ │ +0068b984 00132b15 R_ARM_GLOB_DAT 00693854 fla_lu_piv_cntl_in │ │ │ │ +0068b988 000a0215 R_ARM_GLOB_DAT 00693504 flash_copy_bsize │ │ │ │ +0068b98c 0003e415 R_ARM_GLOB_DAT 0069365c fla_syrk_cntl_mm │ │ │ │ +0068b990 001a2c15 R_ARM_GLOB_DAT 006935e4 fla_gemm_cntl_ip_bb │ │ │ │ +0068b994 0009a915 R_ARM_GLOB_DAT 00693864 fla_lyap_cntl │ │ │ │ +0068b998 000e5015 R_ARM_GLOB_DAT 0042979d FLA_Ttmm_task │ │ │ │ +0068b99c 0006fc15 R_ARM_GLOB_DAT 00693b70 FLA_MINUS_ONE_HALF │ │ │ │ +0068b9a0 000e9015 R_ARM_GLOB_DAT 0069216c f__lioproc │ │ │ │ +0068b9a4 0016ee15 R_ARM_GLOB_DAT 0069392c flash_apqut_cntl_blas │ │ │ │ +0068b9a8 0015de15 R_ARM_GLOB_DAT 004291b1 FLA_Trsm_piv_task │ │ │ │ +0068b9ac 00095315 R_ARM_GLOB_DAT 006935c0 fla_gemm_cntl_mp_pb │ │ │ │ +0068b9b0 00114315 R_ARM_GLOB_DAT 00693770 flash_syr2k_cntl_mm │ │ │ │ +0068b9b4 00098615 R_ARM_GLOB_DAT 00693650 fla_symm_cntl_blas │ │ │ │ +0068b9b8 00085c15 R_ARM_GLOB_DAT 0069374c flash_hemm_cntl_mp │ │ │ │ +0068b9bc 000c4a15 R_ARM_GLOB_DAT 00693aac FLA_SAFE_INV_MIN │ │ │ │ +0068b9c0 000bd715 R_ARM_GLOB_DAT 00692164 f__lcount │ │ │ │ +0068b9c4 000f7a15 R_ARM_GLOB_DAT 003b1999 w_ed │ │ │ │ +0068b9c8 00129415 R_ARM_GLOB_DAT 00693740 flash_symm_cntl_blas │ │ │ │ +0068b9cc 000d4715 R_ARM_GLOB_DAT 00693868 fla_lyap_cntl_leaf │ │ │ │ +0068b9d0 00147d15 R_ARM_GLOB_DAT 006939b8 flash_qrut_var3_bsize │ │ │ │ +0068b9d4 001a6315 R_ARM_GLOB_DAT 0068f9b4 f__w_mode │ │ │ │ +0068b9d8 001b2415 R_ARM_GLOB_DAT 006938b8 fla_ttmm_cntl_leaf │ │ │ │ +0068b9dc 0004f315 R_ARM_GLOB_DAT 00693984 flash_eig_gest_cntl_leaf │ │ │ │ +0068b9e0 000cf315 R_ARM_GLOB_DAT 006936ec flash_gemm_cntl_bp_bb │ │ │ │ +0068b9e4 00163415 R_ARM_GLOB_DAT 00690a78 f__icptr │ │ │ │ +0068b9e8 00046015 R_ARM_GLOB_DAT 006939a0 flash_lu_piv_bsize │ │ │ │ +0068b9ec 001af215 R_ARM_GLOB_DAT 006935c8 fla_gemm_cntl_op_pb │ │ │ │ +0068b9f0 00064415 R_ARM_GLOB_DAT 006936d4 flash_gemm_cntl_pb │ │ │ │ +0068b9f4 0001b615 R_ARM_GLOB_DAT 006938c4 fla_sylv_cntl_mb │ │ │ │ +0068b9f8 0017e015 R_ARM_GLOB_DAT 00693548 fla_trsv_cntl_blas │ │ │ │ +0068b9fc 0018e615 R_ARM_GLOB_DAT 006938ec flash_apcaqutinc_var1_bsize │ │ │ │ +0068ba00 0010c715 R_ARM_GLOB_DAT 006938d4 fla_uddateut_cntl_unb │ │ │ │ +0068ba04 00131f15 R_ARM_GLOB_DAT 006935dc fla_gemm_cntl_mp_ip_bb │ │ │ │ +0068ba08 000a0c15 R_ARM_GLOB_DAT 006934b8 fla_tpose_cntl_unb │ │ │ │ 0068ba0c 00003715 R_ARM_GLOB_DAT 00000000 ungetc@GLIBC_2.4 │ │ │ │ -0068ba10 000bbe15 R_ARM_GLOB_DAT 00693524 flash_copyt_cntl_lr │ │ │ │ -0068ba14 001b7815 R_ARM_GLOB_DAT 00693790 fla_apcaq2ut_cntl_leaf │ │ │ │ -0068ba18 001b0815 R_ARM_GLOB_DAT 00693958 flash_caqrutinc_cntl │ │ │ │ -0068ba1c 00119915 R_ARM_GLOB_DAT 0069392c flash_apqut_cntl_leaf │ │ │ │ -0068ba20 0014b315 R_ARM_GLOB_DAT 00693834 fla_lu_nopiv_cntl_in │ │ │ │ -0068ba24 0012da15 R_ARM_GLOB_DAT 00693990 flash_lu_nopiv_cntl │ │ │ │ -0068ba28 00106415 R_ARM_GLOB_DAT 00693848 fla_lu_piv_cntl_leaf │ │ │ │ -0068ba2c 00139a15 R_ARM_GLOB_DAT 006936e0 flash_gemm_cntl_pm_ip │ │ │ │ -0068ba30 000d4c15 R_ARM_GLOB_DAT 00693528 flash_copyt_cntl_tb │ │ │ │ -0068ba34 00135c15 R_ARM_GLOB_DAT 00693744 flash_symm_cntl_mp │ │ │ │ -0068ba38 0009d215 R_ARM_GLOB_DAT 0069372c flash_herk_cntl_mm │ │ │ │ -0068ba3c 0009a015 R_ARM_GLOB_DAT 00693930 flash_apqutinc_var1_bsize │ │ │ │ -0068ba40 000c1515 R_ARM_GLOB_DAT 006853d8 zzero │ │ │ │ -0068ba44 0010db15 R_ARM_GLOB_DAT 00693694 fla_trsm_var3_bsize │ │ │ │ -0068ba48 00069115 R_ARM_GLOB_DAT 00693994 flash_lu_nopiv_cntl_leaf │ │ │ │ -0068ba4c 00133d15 R_ARM_GLOB_DAT 00693978 flash_lqut_cntl │ │ │ │ -0068ba50 0019fd15 R_ARM_GLOB_DAT 006921b0 f__cnt │ │ │ │ -0068ba54 00046d15 R_ARM_GLOB_DAT 00693670 fla_syrk_cntl_op │ │ │ │ +0068ba10 000bbe15 R_ARM_GLOB_DAT 0069352c flash_copyt_cntl_lr │ │ │ │ +0068ba14 001b7815 R_ARM_GLOB_DAT 00693798 fla_apcaq2ut_cntl_leaf │ │ │ │ +0068ba18 001b0815 R_ARM_GLOB_DAT 00693960 flash_caqrutinc_cntl │ │ │ │ +0068ba1c 00119915 R_ARM_GLOB_DAT 00693934 flash_apqut_cntl_leaf │ │ │ │ +0068ba20 0014b315 R_ARM_GLOB_DAT 0069383c fla_lu_nopiv_cntl_in │ │ │ │ +0068ba24 0012da15 R_ARM_GLOB_DAT 00693998 flash_lu_nopiv_cntl │ │ │ │ +0068ba28 00106415 R_ARM_GLOB_DAT 00693850 fla_lu_piv_cntl_leaf │ │ │ │ +0068ba2c 00139a15 R_ARM_GLOB_DAT 006936fc flash_gemm_cntl_pm_ip │ │ │ │ +0068ba30 000d4c15 R_ARM_GLOB_DAT 00693530 flash_copyt_cntl_tb │ │ │ │ +0068ba34 00135c15 R_ARM_GLOB_DAT 00693738 flash_symm_cntl_mp │ │ │ │ +0068ba38 0009d215 R_ARM_GLOB_DAT 00693720 flash_herk_cntl_mm │ │ │ │ +0068ba3c 0009a015 R_ARM_GLOB_DAT 00693938 flash_apqutinc_var1_bsize │ │ │ │ +0068ba40 000c1515 R_ARM_GLOB_DAT 006853c0 zzero │ │ │ │ +0068ba44 0010db15 R_ARM_GLOB_DAT 0069369c fla_trsm_var3_bsize │ │ │ │ +0068ba48 00069115 R_ARM_GLOB_DAT 0069399c flash_lu_nopiv_cntl_leaf │ │ │ │ +0068ba4c 00133d15 R_ARM_GLOB_DAT 00693974 flash_lqut_cntl │ │ │ │ +0068ba50 0019fd15 R_ARM_GLOB_DAT 006921b8 f__cnt │ │ │ │ +0068ba54 00046d15 R_ARM_GLOB_DAT 00693660 fla_syrk_cntl_op │ │ │ │ 0068ba58 00004415 R_ARM_GLOB_DAT 00000000 _ITM_deregisterTMCloneTable │ │ │ │ -0068ba5c 00129715 R_ARM_GLOB_DAT 00693af8 FLA_EPSILON │ │ │ │ -0068ba60 0007d815 R_ARM_GLOB_DAT 006937f4 fla_chol_cntl_in │ │ │ │ -0068ba64 00038515 R_ARM_GLOB_DAT 006935f8 fla_hemm_cntl_mp │ │ │ │ -0068ba68 00064715 R_ARM_GLOB_DAT 00690aa4 f__dorevert │ │ │ │ -0068ba6c 00153b15 R_ARM_GLOB_DAT 00419e35 FLA_Scalr_task │ │ │ │ -0068ba70 0015ee15 R_ARM_GLOB_DAT 00693938 flash_appiv_bsize │ │ │ │ -0068ba74 000db715 R_ARM_GLOB_DAT 00693914 flash_apqudut_cntl_mid │ │ │ │ -0068ba78 000e8a15 R_ARM_GLOB_DAT 0069371c flash_her2k_cntl_op │ │ │ │ -0068ba7c 0006df15 R_ARM_GLOB_DAT 006934b4 fla_tpose_cntl │ │ │ │ -0068ba80 000b3715 R_ARM_GLOB_DAT 00693a88 FLA_SAFE_INV_MIN_SQUARE │ │ │ │ -0068ba84 001ac015 R_ARM_GLOB_DAT 00690aac f__doed │ │ │ │ -0068ba88 0012c015 R_ARM_GLOB_DAT 00693650 fla_syr2k_var3_bsize │ │ │ │ -0068ba8c 000f5115 R_ARM_GLOB_DAT 006937bc fla_apqut_var1_bsize │ │ │ │ -0068ba90 001a1015 R_ARM_GLOB_DAT 006935c8 fla_gemm_cntl_pm_ip │ │ │ │ -0068ba94 0003e915 R_ARM_GLOB_DAT 00693a10 flash_uddateutinc_cntl │ │ │ │ -0068ba98 00164f15 R_ARM_GLOB_DAT 00690ac4 f__cplus │ │ │ │ -0068ba9c 00143a15 R_ARM_GLOB_DAT 00693678 fla_syrk_cntl_blas │ │ │ │ -0068baa0 0011c115 R_ARM_GLOB_DAT 0069393c flash_appiv_cntl │ │ │ │ -0068baa4 00022115 R_ARM_GLOB_DAT 00693944 flash_appiv_cntl_leaf │ │ │ │ -0068baa8 000be815 R_ARM_GLOB_DAT 00693760 flash_syr2k_cntl_blas │ │ │ │ -0068baac 0017e115 R_ARM_GLOB_DAT 00693b4c FLA_MINUS_ONE │ │ │ │ -0068bab0 00144b15 R_ARM_GLOB_DAT 00690ab4 f__getn │ │ │ │ -0068bab4 0001d615 R_ARM_GLOB_DAT 006938a4 fla_tridiagut_cntl_nofus │ │ │ │ -0068bab8 00149b15 R_ARM_GLOB_DAT 006937dc fla_caqr2ut_var1_bsize │ │ │ │ -0068babc 000bdf15 R_ARM_GLOB_DAT 00690a9c f__doend │ │ │ │ -0068bac0 00045515 R_ARM_GLOB_DAT 006938b0 fla_trinv_cntl │ │ │ │ -0068bac4 0007af15 R_ARM_GLOB_DAT 00693864 fla_qr2ut_var1_bsize │ │ │ │ -0068bac8 00092115 R_ARM_GLOB_DAT 00693a0c flash_uddateutinc_var1_bsize │ │ │ │ +0068ba5c 00129715 R_ARM_GLOB_DAT 00693b00 FLA_EPSILON │ │ │ │ +0068ba60 0007d815 R_ARM_GLOB_DAT 006937fc fla_chol_cntl_in │ │ │ │ +0068ba64 00038515 R_ARM_GLOB_DAT 00693600 fla_hemm_cntl_mp │ │ │ │ +0068ba68 00064715 R_ARM_GLOB_DAT 00690aac f__dorevert │ │ │ │ +0068ba6c 00153b15 R_ARM_GLOB_DAT 00419e3d FLA_Scalr_task │ │ │ │ +0068ba70 0015ee15 R_ARM_GLOB_DAT 00693940 flash_appiv_bsize │ │ │ │ +0068ba74 000db715 R_ARM_GLOB_DAT 00693900 flash_apqudut_cntl_mid │ │ │ │ +0068ba78 000e8a15 R_ARM_GLOB_DAT 006936bc flash_her2k_cntl_op │ │ │ │ +0068ba7c 0006df15 R_ARM_GLOB_DAT 006934bc fla_tpose_cntl │ │ │ │ +0068ba80 000b3715 R_ARM_GLOB_DAT 00693a90 FLA_SAFE_INV_MIN_SQUARE │ │ │ │ +0068ba84 001ac015 R_ARM_GLOB_DAT 00690ab4 f__doed │ │ │ │ +0068ba88 0012c015 R_ARM_GLOB_DAT 00693670 fla_syr2k_var3_bsize │ │ │ │ +0068ba8c 000f5115 R_ARM_GLOB_DAT 006937c8 fla_apqut_var1_bsize │ │ │ │ +0068ba90 001a1015 R_ARM_GLOB_DAT 006935d0 fla_gemm_cntl_pm_ip │ │ │ │ +0068ba94 0003e915 R_ARM_GLOB_DAT 00693a18 flash_uddateutinc_cntl │ │ │ │ +0068ba98 00164f15 R_ARM_GLOB_DAT 00690acc f__cplus │ │ │ │ +0068ba9c 00143a15 R_ARM_GLOB_DAT 00693668 fla_syrk_cntl_blas │ │ │ │ +0068baa0 0011c115 R_ARM_GLOB_DAT 00693944 flash_appiv_cntl │ │ │ │ +0068baa4 00022115 R_ARM_GLOB_DAT 0069394c flash_appiv_cntl_leaf │ │ │ │ +0068baa8 000be815 R_ARM_GLOB_DAT 0069377c flash_syr2k_cntl_blas │ │ │ │ +0068baac 0017e115 R_ARM_GLOB_DAT 00693b54 FLA_MINUS_ONE │ │ │ │ +0068bab0 00144b15 R_ARM_GLOB_DAT 00690abc f__getn │ │ │ │ +0068bab4 0001d615 R_ARM_GLOB_DAT 0069389c fla_tridiagut_cntl_nofus │ │ │ │ +0068bab8 00149b15 R_ARM_GLOB_DAT 006937e4 fla_caqr2ut_var1_bsize │ │ │ │ +0068babc 000bdf15 R_ARM_GLOB_DAT 00690aa4 f__doend │ │ │ │ +0068bac0 00045515 R_ARM_GLOB_DAT 006938a8 fla_trinv_cntl │ │ │ │ +0068bac4 0007af15 R_ARM_GLOB_DAT 0069386c fla_qr2ut_var1_bsize │ │ │ │ +0068bac8 00092115 R_ARM_GLOB_DAT 00693a14 flash_uddateutinc_var1_bsize │ │ │ │ 0068bacc 00005215 R_ARM_GLOB_DAT 00000000 _ITM_registerTMCloneTable │ │ │ │ -0068bad0 00028715 R_ARM_GLOB_DAT 00693890 fla_sylv_cntl │ │ │ │ -0068bad4 000e0715 R_ARM_GLOB_DAT 0069363c fla_symm_cntl_mm │ │ │ │ -0068bad8 001bd915 R_ARM_GLOB_DAT 00693bbc FLA_ONE │ │ │ │ -0068badc 00019815 R_ARM_GLOB_DAT 003b1ca5 w_ned │ │ │ │ -0068bae0 00113915 R_ARM_GLOB_DAT 00693774 flash_syrk_cntl_blas │ │ │ │ -0068bae4 0006ed15 R_ARM_GLOB_DAT 00693738 flash_herk_cntl_blas │ │ │ │ -0068bae8 00146d15 R_ARM_GLOB_DAT 00693918 flash_apqudut_cntl_leaf │ │ │ │ -0068baec 0001f815 R_ARM_GLOB_DAT 00693568 flash_gemv_cntl_cp_bv │ │ │ │ -0068baf0 000a5315 R_ARM_GLOB_DAT 00693730 flash_herk_cntl_op │ │ │ │ -0068baf4 00027b15 R_ARM_GLOB_DAT 003b0231 x_putc │ │ │ │ -0068baf8 0005fb15 R_ARM_GLOB_DAT 0068f9c0 f__r_mode │ │ │ │ -0068bafc 000ecc15 R_ARM_GLOB_DAT 00693974 flash_lqut_var3_bsize │ │ │ │ -0068bb00 001a1815 R_ARM_GLOB_DAT 00690a74 f__scale │ │ │ │ -0068bb04 00097a15 R_ARM_GLOB_DAT 00693538 flash_scal_cntl_lr │ │ │ │ -0068bb08 00196015 R_ARM_GLOB_DAT 006934cc fla_copyr_cntl_blas │ │ │ │ -0068bb0c 0011f215 R_ARM_GLOB_DAT 00693784 flash_trmm_cntl_bp │ │ │ │ -0068bb10 001a6115 R_ARM_GLOB_DAT 006939c8 flash_qrutinc_var1_bsize │ │ │ │ -0068bb14 00146e15 R_ARM_GLOB_DAT 0069389c fla_tridiagut_bsize_leaf │ │ │ │ -0068bb18 0006ef15 R_ARM_GLOB_DAT 006934d8 fla_scalr_cntl_blas │ │ │ │ -0068bb1c 00085515 R_ARM_GLOB_DAT 00693704 flash_hemm_cntl_mm │ │ │ │ -0068bb20 00140115 R_ARM_GLOB_DAT 00693794 fla_apq2ut_var1_bsize │ │ │ │ -0068bb24 001be915 R_ARM_GLOB_DAT 00693824 fla_lqut_cntl_unb │ │ │ │ -0068bb28 00089715 R_ARM_GLOB_DAT 00693664 fla_syrk_var5_bsize │ │ │ │ -0068bb2c 00019415 R_ARM_GLOB_DAT 006853f8 fzero │ │ │ │ -0068bb30 0008e715 R_ARM_GLOB_DAT 006937e8 fla_chol_var3_bsize_in │ │ │ │ -0068bb34 00062f15 R_ARM_GLOB_DAT 00693750 flash_syr2k_bsize │ │ │ │ -0068bb38 000f1f15 R_ARM_GLOB_DAT 00693b14 FLA_MINUS_THREE │ │ │ │ -0068bb3c 00128215 R_ARM_GLOB_DAT 00428e15 FLA_QR_UT_copy_task │ │ │ │ -0068bb40 000a6415 R_ARM_GLOB_DAT 006938ac fla_trinv_var3_bsize │ │ │ │ -0068bb44 0016fb15 R_ARM_GLOB_DAT 00690a88 f__recpos │ │ │ │ -0068bb48 001c1a15 R_ARM_GLOB_DAT 0069354c flash_scalr_cntl_blas │ │ │ │ -0068bb4c 0000fe15 R_ARM_GLOB_DAT 004289ed FLA_LU_piv_copy_task │ │ │ │ -0068bb50 000f4e15 R_ARM_GLOB_DAT 006935e8 fla_gemm_cntl_blas │ │ │ │ -0068bb54 00150615 R_ARM_GLOB_DAT 006936a4 fla_trsm_cntl_bp │ │ │ │ -0068bb58 00125c15 R_ARM_GLOB_DAT 003af645 x_endp │ │ │ │ -0068bb5c 00173115 R_ARM_GLOB_DAT 0069217c f__workdone │ │ │ │ -0068bb60 0005a915 R_ARM_GLOB_DAT 006936d4 flash_gemm_cntl_pb_bb │ │ │ │ -0068bb64 00032e15 R_ARM_GLOB_DAT 00693660 fla_syr2k_cntl_blas │ │ │ │ -0068bb68 00198315 R_ARM_GLOB_DAT 0068f9f8 fla_lu_piv_var5_in_to_ou_bsize_ratio │ │ │ │ -0068bb6c 0001cc15 R_ARM_GLOB_DAT 006937ec fla_chol_var3_bsize │ │ │ │ -0068bb70 00023315 R_ARM_GLOB_DAT 00419c59 FLA_Scal_task │ │ │ │ -0068bb74 0016db15 R_ARM_GLOB_DAT 00693658 fla_syr2k_cntl_op │ │ │ │ -0068bb78 0007c915 R_ARM_GLOB_DAT 006935d8 fla_gemm_cntl_mp_ip │ │ │ │ -0068bb7c 0005fc15 R_ARM_GLOB_DAT 00693854 fla_lu_piv_cntl │ │ │ │ +0068bad0 00028715 R_ARM_GLOB_DAT 006938c0 fla_sylv_cntl │ │ │ │ +0068bad4 000e0715 R_ARM_GLOB_DAT 00693644 fla_symm_cntl_mm │ │ │ │ +0068bad8 001bd915 R_ARM_GLOB_DAT 00693bc4 FLA_ONE │ │ │ │ +0068badc 00019815 R_ARM_GLOB_DAT 003b1c05 w_ned │ │ │ │ +0068bae0 00113915 R_ARM_GLOB_DAT 00693768 flash_syrk_cntl_blas │ │ │ │ +0068bae4 0006ed15 R_ARM_GLOB_DAT 0069372c flash_herk_cntl_blas │ │ │ │ +0068bae8 00146d15 R_ARM_GLOB_DAT 00693904 flash_apqudut_cntl_leaf │ │ │ │ +0068baec 0001f815 R_ARM_GLOB_DAT 00693564 flash_gemv_cntl_cp_bv │ │ │ │ +0068baf0 000a5315 R_ARM_GLOB_DAT 00693724 flash_herk_cntl_op │ │ │ │ +0068baf4 00027b15 R_ARM_GLOB_DAT 003b0241 x_putc │ │ │ │ +0068baf8 0005fb15 R_ARM_GLOB_DAT 0068f9c4 f__r_mode │ │ │ │ +0068bafc 000ecc15 R_ARM_GLOB_DAT 00693970 flash_lqut_var3_bsize │ │ │ │ +0068bb00 001a1815 R_ARM_GLOB_DAT 00690a7c f__scale │ │ │ │ +0068bb04 00097a15 R_ARM_GLOB_DAT 00693554 flash_scal_cntl_lr │ │ │ │ +0068bb08 00196015 R_ARM_GLOB_DAT 006934d8 fla_copyr_cntl_blas │ │ │ │ +0068bb0c 0011f215 R_ARM_GLOB_DAT 0069378c flash_trmm_cntl_bp │ │ │ │ +0068bb10 001a6115 R_ARM_GLOB_DAT 006939d8 flash_qrutinc_var1_bsize │ │ │ │ +0068bb14 00146e15 R_ARM_GLOB_DAT 00693894 fla_tridiagut_bsize_leaf │ │ │ │ +0068bb18 0006ef15 R_ARM_GLOB_DAT 00693514 fla_scalr_cntl_blas │ │ │ │ +0068bb1c 00085515 R_ARM_GLOB_DAT 00693748 flash_hemm_cntl_mm │ │ │ │ +0068bb20 00140115 R_ARM_GLOB_DAT 006937b0 fla_apq2ut_var1_bsize │ │ │ │ +0068bb24 001be915 R_ARM_GLOB_DAT 0069382c fla_lqut_cntl_unb │ │ │ │ +0068bb28 00089715 R_ARM_GLOB_DAT 00693654 fla_syrk_var5_bsize │ │ │ │ +0068bb2c 00019415 R_ARM_GLOB_DAT 006853e0 fzero │ │ │ │ +0068bb30 0008e715 R_ARM_GLOB_DAT 006937f0 fla_chol_var3_bsize_in │ │ │ │ +0068bb34 00062f15 R_ARM_GLOB_DAT 0069376c flash_syr2k_bsize │ │ │ │ +0068bb38 000f1f15 R_ARM_GLOB_DAT 00693b1c FLA_MINUS_THREE │ │ │ │ +0068bb3c 00128215 R_ARM_GLOB_DAT 00428e1d FLA_QR_UT_copy_task │ │ │ │ +0068bb40 000a6415 R_ARM_GLOB_DAT 006938a4 fla_trinv_var3_bsize │ │ │ │ +0068bb44 0016fb15 R_ARM_GLOB_DAT 00690a90 f__recpos │ │ │ │ +0068bb48 001c1a15 R_ARM_GLOB_DAT 00693540 flash_scalr_cntl_blas │ │ │ │ +0068bb4c 0000fe15 R_ARM_GLOB_DAT 004289f5 FLA_LU_piv_copy_task │ │ │ │ +0068bb50 000f4e15 R_ARM_GLOB_DAT 006935f0 fla_gemm_cntl_blas │ │ │ │ +0068bb54 00150615 R_ARM_GLOB_DAT 006936ac fla_trsm_cntl_bp │ │ │ │ +0068bb58 00125c15 R_ARM_GLOB_DAT 003af655 x_endp │ │ │ │ +0068bb5c 00173115 R_ARM_GLOB_DAT 00692184 f__workdone │ │ │ │ +0068bb60 0005a915 R_ARM_GLOB_DAT 006936f0 flash_gemm_cntl_pb_bb │ │ │ │ +0068bb64 00032e15 R_ARM_GLOB_DAT 00693680 fla_syr2k_cntl_blas │ │ │ │ +0068bb68 00198315 R_ARM_GLOB_DAT 0068fa00 fla_lu_piv_var5_in_to_ou_bsize_ratio │ │ │ │ +0068bb6c 0001cc15 R_ARM_GLOB_DAT 006937f4 fla_chol_var3_bsize │ │ │ │ +0068bb70 00023315 R_ARM_GLOB_DAT 00419c15 FLA_Scal_task │ │ │ │ +0068bb74 0016db15 R_ARM_GLOB_DAT 00693678 fla_syr2k_cntl_op │ │ │ │ +0068bb78 0007c915 R_ARM_GLOB_DAT 006935e0 fla_gemm_cntl_mp_ip │ │ │ │ +0068bb7c 0005fc15 R_ARM_GLOB_DAT 0069385c fla_lu_piv_cntl │ │ │ │ 0068bb80 0004f115 R_ARM_GLOB_DAT 006937ac flash_trsm_cntl_blas │ │ │ │ -0068bb84 0002cc15 R_ARM_GLOB_DAT 0069391c flash_apqut_var2_bsize │ │ │ │ -0068bb88 0007b615 R_ARM_GLOB_DAT 00428f09 FLA_QR_UT_macro_task │ │ │ │ -0068bb8c 00035c15 R_ARM_GLOB_DAT 00693684 fla_trmm_cntl_mm │ │ │ │ -0068bb90 000f8e15 R_ARM_GLOB_DAT 006939ec flash_trinv_cntl │ │ │ │ -0068bb94 00197215 R_ARM_GLOB_DAT 006939e8 flash_trinv_bsize │ │ │ │ -0068bb98 0006d315 R_ARM_GLOB_DAT 006934bc fla_swap_cntl_panel │ │ │ │ -0068bb9c 000bdc15 R_ARM_GLOB_DAT 006935cc fla_gemm_cntl_op_bp_bb │ │ │ │ +0068bb84 0002cc15 R_ARM_GLOB_DAT 00693924 flash_apqut_var2_bsize │ │ │ │ +0068bb88 0007b615 R_ARM_GLOB_DAT 00428f11 FLA_QR_UT_macro_task │ │ │ │ +0068bb8c 00035c15 R_ARM_GLOB_DAT 0069368c fla_trmm_cntl_mm │ │ │ │ +0068bb90 000f8e15 R_ARM_GLOB_DAT 006939f4 flash_trinv_cntl │ │ │ │ +0068bb94 00197215 R_ARM_GLOB_DAT 006939f0 flash_trinv_bsize │ │ │ │ +0068bb98 0006d315 R_ARM_GLOB_DAT 006934c4 fla_swap_cntl_panel │ │ │ │ +0068bb9c 000bdc15 R_ARM_GLOB_DAT 006935d4 fla_gemm_cntl_op_bp_bb │ │ │ │ 0068bba0 00178d15 R_ARM_GLOB_DAT 006939d0 flash_spdinv_size_cutoff │ │ │ │ -0068bba4 00146915 R_ARM_GLOB_DAT 00693560 flash_trsv_cntl_blas │ │ │ │ -0068bba8 0000ed15 R_ARM_GLOB_DAT 00693590 fla_gemm_cntl_mm_op │ │ │ │ -0068bbac 000cb115 R_ARM_GLOB_DAT 006934f0 flash_axpyt_cntl │ │ │ │ -0068bbb0 001a4115 R_ARM_GLOB_DAT 006939e4 flash_sylv_cntl_leaf │ │ │ │ -0068bbb4 0013c715 R_ARM_GLOB_DAT 0069361c fla_herk_var5_bsize │ │ │ │ -0068bbb8 00172415 R_ARM_GLOB_DAT 00428bf9 FLA_Lyap_task │ │ │ │ -0068bbbc 00139415 R_ARM_GLOB_DAT 0069398c flash_lu_nopiv_bsize │ │ │ │ -0068bbc0 000be215 R_ARM_GLOB_DAT 00693608 fla_her2k_var3_bsize │ │ │ │ -0068bbc4 00049015 R_ARM_GLOB_DAT 006938d0 flash_apcaq2ut_var3_bsize │ │ │ │ -0068bbc8 00145715 R_ARM_GLOB_DAT 00693954 flash_caqrutinc_var1_bsize │ │ │ │ -0068bbcc 001bb815 R_ARM_GLOB_DAT 006938d8 flash_apcaq2ut_cntl │ │ │ │ -0068bbd0 0019af15 R_ARM_GLOB_DAT 00693630 fla_herk_cntl_blas │ │ │ │ -0068bbd4 00159615 R_ARM_GLOB_DAT 00691d9c L_len │ │ │ │ -0068bbd8 000ac315 R_ARM_GLOB_DAT 006939f8 flash_ttmm_cntl │ │ │ │ -0068bbdc 00058015 R_ARM_GLOB_DAT 006921e0 f__parenlvl │ │ │ │ -0068bbe0 00180a15 R_ARM_GLOB_DAT 00693544 flash_scalr_bsize │ │ │ │ -0068bbe4 0016c215 R_ARM_GLOB_DAT 006939b0 flash_qr2ut_var2_bsize │ │ │ │ -0068bbe8 00047715 R_ARM_GLOB_DAT 00690aa0 f__donewrec │ │ │ │ -0068bbec 00161e15 R_ARM_GLOB_DAT 00693584 fla_gemm_var1_bsize │ │ │ │ -0068bbf0 00048315 R_ARM_GLOB_DAT 00692058 f__ltype │ │ │ │ -0068bbf4 0010ec15 R_ARM_GLOB_DAT 00693748 flash_symm_cntl_bp │ │ │ │ -0068bbf8 001c5d15 R_ARM_GLOB_DAT 00693a34 FLA_UNDERFLOW_SQUARE_THRES │ │ │ │ -0068bbfc 0015a015 R_ARM_GLOB_DAT 006936f8 flash_gemm_cntl_mm_mp │ │ │ │ -0068bc00 00113615 R_ARM_GLOB_DAT 00690a90 f__cf │ │ │ │ -0068bc04 0004f215 R_ARM_GLOB_DAT 00693620 fla_herk_var2_bsize │ │ │ │ -0068bc08 00179015 R_ARM_GLOB_DAT 00693724 flash_her2k_cntl_blas │ │ │ │ -0068bc0c 001afd15 R_ARM_GLOB_DAT 00693820 fla_lqut_cntl_leaf │ │ │ │ -0068bc10 00059f15 R_ARM_GLOB_DAT 00693668 fla_syrk_var2_bsize │ │ │ │ -0068bc14 000b5115 R_ARM_GLOB_DAT 00693ba0 FLA_ONE_HALF │ │ │ │ -0068bc18 001abd15 R_ARM_GLOB_DAT 0069388c fla_sylv_bsize │ │ │ │ -0068bc1c 000a3015 R_ARM_GLOB_DAT 00690a94 f__formatted │ │ │ │ -0068bc20 00138515 R_ARM_GLOB_DAT 0069b150 gtod_ref_time_sec │ │ │ │ -0068bc24 0006ee15 R_ARM_GLOB_DAT 00693540 flash_scal_cntl_blas │ │ │ │ -0068bc28 00119d15 R_ARM_GLOB_DAT 006934c0 fla_axpy_cntl_blas │ │ │ │ -0068bc2c 00168b15 R_ARM_GLOB_DAT 0069399c flash_lu_piv_cntl │ │ │ │ -0068bc30 00061815 R_ARM_GLOB_DAT 006939a4 flash_lyap_bsize │ │ │ │ -0068bc34 00180115 R_ARM_GLOB_DAT 006937c4 fla_apqut_cntl_leaf │ │ │ │ -0068bc38 0013fb15 R_ARM_GLOB_DAT 00693950 flash_caqr2ut_cntl_leaf │ │ │ │ -0068bc3c 00179c15 R_ARM_GLOB_DAT 00692054 nml_read │ │ │ │ -0068bc40 00123115 R_ARM_GLOB_DAT 006936e4 flash_gemm_cntl_pm_bp │ │ │ │ +0068bba4 00146915 R_ARM_GLOB_DAT 00693580 flash_trsv_cntl_blas │ │ │ │ +0068bba8 0000ed15 R_ARM_GLOB_DAT 00693598 fla_gemm_cntl_mm_op │ │ │ │ +0068bbac 000cb115 R_ARM_GLOB_DAT 006934f4 flash_axpyt_cntl │ │ │ │ +0068bbb0 001a4115 R_ARM_GLOB_DAT 006939ec flash_sylv_cntl_leaf │ │ │ │ +0068bbb4 0013c715 R_ARM_GLOB_DAT 00693624 fla_herk_var5_bsize │ │ │ │ +0068bbb8 00172415 R_ARM_GLOB_DAT 00428c79 FLA_Lyap_task │ │ │ │ +0068bbbc 00139415 R_ARM_GLOB_DAT 00693994 flash_lu_nopiv_bsize │ │ │ │ +0068bbc0 000be215 R_ARM_GLOB_DAT 00693610 fla_her2k_var3_bsize │ │ │ │ +0068bbc4 00049015 R_ARM_GLOB_DAT 006938d8 flash_apcaq2ut_var3_bsize │ │ │ │ +0068bbc8 00145715 R_ARM_GLOB_DAT 0069395c flash_caqrutinc_var1_bsize │ │ │ │ +0068bbcc 001bb815 R_ARM_GLOB_DAT 006938e0 flash_apcaq2ut_cntl │ │ │ │ +0068bbd0 0019af15 R_ARM_GLOB_DAT 00693638 fla_herk_cntl_blas │ │ │ │ +0068bbd4 00159615 R_ARM_GLOB_DAT 00691da4 L_len │ │ │ │ +0068bbd8 000ac315 R_ARM_GLOB_DAT 00693a00 flash_ttmm_cntl │ │ │ │ +0068bbdc 00058015 R_ARM_GLOB_DAT 006921e8 f__parenlvl │ │ │ │ +0068bbe0 00180a15 R_ARM_GLOB_DAT 00693538 flash_scalr_bsize │ │ │ │ +0068bbe4 0016c215 R_ARM_GLOB_DAT 006939c4 flash_qr2ut_var2_bsize │ │ │ │ +0068bbe8 00047715 R_ARM_GLOB_DAT 00690aa8 f__donewrec │ │ │ │ +0068bbec 00161e15 R_ARM_GLOB_DAT 0069358c fla_gemm_var1_bsize │ │ │ │ +0068bbf0 00048315 R_ARM_GLOB_DAT 00692160 f__ltype │ │ │ │ +0068bbf4 0010ec15 R_ARM_GLOB_DAT 0069373c flash_symm_cntl_bp │ │ │ │ +0068bbf8 001c5d15 R_ARM_GLOB_DAT 00693a3c FLA_UNDERFLOW_SQUARE_THRES │ │ │ │ +0068bbfc 0015a015 R_ARM_GLOB_DAT 00693714 flash_gemm_cntl_mm_mp │ │ │ │ +0068bc00 00113615 R_ARM_GLOB_DAT 00690a98 f__cf │ │ │ │ +0068bc04 0004f215 R_ARM_GLOB_DAT 00693628 fla_herk_var2_bsize │ │ │ │ +0068bc08 00179015 R_ARM_GLOB_DAT 006936c4 flash_her2k_cntl_blas │ │ │ │ +0068bc0c 001afd15 R_ARM_GLOB_DAT 00693828 fla_lqut_cntl_leaf │ │ │ │ +0068bc10 00059f15 R_ARM_GLOB_DAT 00693658 fla_syrk_var2_bsize │ │ │ │ +0068bc14 000b5115 R_ARM_GLOB_DAT 00693ba8 FLA_ONE_HALF │ │ │ │ +0068bc18 001abd15 R_ARM_GLOB_DAT 006938bc fla_sylv_bsize │ │ │ │ +0068bc1c 000a3015 R_ARM_GLOB_DAT 00690a9c f__formatted │ │ │ │ +0068bc20 00138515 R_ARM_GLOB_DAT 0069b158 gtod_ref_time_sec │ │ │ │ +0068bc24 0006ee15 R_ARM_GLOB_DAT 0069355c flash_scal_cntl_blas │ │ │ │ +0068bc28 00119d15 R_ARM_GLOB_DAT 006934c8 fla_axpy_cntl_blas │ │ │ │ +0068bc2c 00168b15 R_ARM_GLOB_DAT 006939a4 flash_lu_piv_cntl │ │ │ │ +0068bc30 00061815 R_ARM_GLOB_DAT 006939ac flash_lyap_bsize │ │ │ │ +0068bc34 00180115 R_ARM_GLOB_DAT 006937d0 fla_apqut_cntl_leaf │ │ │ │ +0068bc38 0013fb15 R_ARM_GLOB_DAT 00693958 flash_caqr2ut_cntl_leaf │ │ │ │ +0068bc3c 00179c15 R_ARM_GLOB_DAT 0069215c nml_read │ │ │ │ +0068bc40 00123115 R_ARM_GLOB_DAT 00693700 flash_gemm_cntl_pm_bp │ │ │ │ 0068bc44 0008ce15 R_ARM_GLOB_DAT 006939d4 flash_spdinv_cntl │ │ │ │ -0068bc48 0010f915 R_ARM_GLOB_DAT 00693908 flash_apqudut_var3_bsize │ │ │ │ +0068bc48 0010f915 R_ARM_GLOB_DAT 006938f4 flash_apqudut_var3_bsize │ │ │ │ 0068bc4c 00007e15 R_ARM_GLOB_DAT 00000000 __stack_chk_guard@GLIBC_2.4 │ │ │ │ -0068bc50 0011e715 R_ARM_GLOB_DAT 00427705 FLA_Apply_QUD_UT_task │ │ │ │ -0068bc54 00094015 R_ARM_GLOB_DAT 006934ec flash_axpyt_bsize │ │ │ │ -0068bc58 000b2e15 R_ARM_GLOB_DAT 0069355c flash_trsv_cntl │ │ │ │ -0068bc5c 00128315 R_ARM_GLOB_DAT 00422f35 FLA_Hemm_task │ │ │ │ -0068bc60 0009af15 R_ARM_GLOB_DAT 00693840 fla_lu_piv_var5_bsize_in │ │ │ │ -0068bc64 00127915 R_ARM_GLOB_DAT 00693c1c fla_error_string │ │ │ │ -0068bc68 000a6d15 R_ARM_GLOB_DAT 003b4041 rd_ned │ │ │ │ -0068bc6c 00049115 R_ARM_GLOB_DAT 0069380c fla_eig_gest_nx_cntl_leaf │ │ │ │ -0068bc70 00037a15 R_ARM_GLOB_DAT 006936b4 flash_gemm_cntl_bp │ │ │ │ -0068bc74 000d6f15 R_ARM_GLOB_DAT 00429471 FLA_SA_FS_task │ │ │ │ -0068bc78 00093715 R_ARM_GLOB_DAT 0069376c flash_syrk_cntl_op │ │ │ │ -0068bc7c 000ed215 R_ARM_GLOB_DAT 0068f9f0 fla_lu_nopiv_var5_in_to_ou_bsize_ratio │ │ │ │ -0068bc80 00042b15 R_ARM_GLOB_DAT 006935a4 fla_gemm_cntl_mm_pm_ip │ │ │ │ -0068bc84 000ee315 R_ARM_GLOB_DAT 00424ab9 FLA_Trmm_task │ │ │ │ -0068bc88 001c6915 R_ARM_GLOB_DAT 00690a78 f__hiwater │ │ │ │ -0068bc8c 0018d215 R_ARM_GLOB_DAT 00690ab0 f__putn │ │ │ │ -0068bc90 00135315 R_ARM_GLOB_DAT 00693740 flash_symm_cntl_mm │ │ │ │ -0068bc94 00042515 R_ARM_GLOB_DAT 006934ac fla_tpose_bsize │ │ │ │ -0068bc98 0005a015 R_ARM_GLOB_DAT 006936c4 flash_gemm_cntl_mp │ │ │ │ -0068bc9c 0004bd15 R_ARM_GLOB_DAT 00690a8c f__curunit │ │ │ │ -0068bca0 00064c15 R_ARM_GLOB_DAT 00405a19 fla_scomp_f │ │ │ │ -0068bca4 00036b15 R_ARM_GLOB_DAT 00693968 flash_eig_gest_bsize │ │ │ │ -0068bca8 000a2d15 R_ARM_GLOB_DAT 00693830 fla_lu_nopiv_cntl_leaf │ │ │ │ -0068bcac 00031f15 R_ARM_GLOB_DAT 00693728 flash_herk_bsize │ │ │ │ -0068bcb0 00051815 R_ARM_GLOB_DAT 00419ca5 FLA_Copyt_task │ │ │ │ -0068bcb4 0016d715 R_ARM_GLOB_DAT 00693850 fla_lu_piv_cntl2 │ │ │ │ -0068bcb8 00173715 R_ARM_GLOB_DAT 003af5d9 xrd_SL │ │ │ │ -0068bcbc 001a5015 R_ARM_GLOB_DAT 00693964 flash_chol_cntl_leaf │ │ │ │ -0068bcc0 0005c715 R_ARM_GLOB_DAT 006937f8 fla_chol_cntl2 │ │ │ │ -0068bcc4 00019b15 R_ARM_GLOB_DAT 006936e8 flash_gemm_cntl_mp_ip │ │ │ │ -0068bcc8 00054e15 R_ARM_GLOB_DAT 00424519 FLA_Syrk_task │ │ │ │ -0068bccc 000ccb15 R_ARM_GLOB_DAT 0069378c fla_apcaq2ut_var1_bsize │ │ │ │ -0068bcd0 00011115 R_ARM_GLOB_DAT 00693530 flash_scal_bsize │ │ │ │ -0068bcd4 00181e15 R_ARM_GLOB_DAT 006935d0 fla_gemm_cntl_op_bp │ │ │ │ -0068bcd8 00146a15 R_ARM_GLOB_DAT 00693624 fla_herk_cntl_mm │ │ │ │ -0068bcdc 000b8c15 R_ARM_GLOB_DAT 00693828 fla_lu_nopiv_var5_bsize_in │ │ │ │ -0068bce0 0017b815 R_ARM_GLOB_DAT 0069369c fla_trsm_cntl_mm │ │ │ │ -0068bce4 000ca915 R_ARM_GLOB_DAT 00693548 flash_scalr_cntl │ │ │ │ -0068bce8 0000fc15 R_ARM_GLOB_DAT 006935fc fla_hemm_cntl_bp │ │ │ │ -0068bcec 00066315 R_ARM_GLOB_DAT 00693614 fla_her2k_cntl_ip │ │ │ │ -0068bcf0 00073c15 R_ARM_GLOB_DAT 0069360c fla_her2k_cntl_mm │ │ │ │ -0068bcf4 001a6915 R_ARM_GLOB_DAT 006934e8 flash_axpy_cntl_blas │ │ │ │ -0068bcf8 00099f15 R_ARM_GLOB_DAT 0069395c flash_chol_bsize │ │ │ │ -0068bcfc 0017e915 R_ARM_GLOB_DAT 0069b198 _tq │ │ │ │ -0068bd00 000ffb15 R_ARM_GLOB_DAT 0069390c flash_apqudut_var2_bsize │ │ │ │ -0068bd04 00018615 R_ARM_GLOB_DAT 006938bc fla_ttmm_cntl │ │ │ │ -0068bd08 0017b615 R_ARM_GLOB_DAT 00693574 flash_gemv_cntl_fm_rp │ │ │ │ -0068bd0c 00027215 R_ARM_GLOB_DAT 00693ac0 FLA_SAFE_MIN_SQUARE │ │ │ │ -0068bd10 0002db15 R_ARM_GLOB_DAT 0042899d FLA_LU_nopiv_task │ │ │ │ -0068bd14 000bc315 R_ARM_GLOB_DAT 006938e8 flash_apcaqutinc_cntl │ │ │ │ -0068bd18 000d4215 R_ARM_GLOB_DAT 00693bf4 FLA_THREE │ │ │ │ -0068bd1c 000ad515 R_ARM_GLOB_DAT 00693798 fla_apq2ut_cntl_leaf │ │ │ │ -0068bd20 00053815 R_ARM_GLOB_DAT 00693928 flash_apqut_cntl │ │ │ │ -0068bd24 0001f315 R_ARM_GLOB_DAT 00693920 flash_apqut_var1_bsize │ │ │ │ -0068bd28 00067a15 R_ARM_GLOB_DAT 00693804 fla_hessut_cntl_leaf │ │ │ │ -0068bd2c 0016a415 R_ARM_GLOB_DAT 00693984 flash_lu_incpiv_cntl │ │ │ │ -0068bd30 00042815 R_ARM_GLOB_DAT 0069350c flash_copy_cntl_blas │ │ │ │ -0068bd34 0014c515 R_ARM_GLOB_DAT 00693a00 flash_uddateut_var2_bsize │ │ │ │ -0068bd38 0019ff15 R_ARM_GLOB_DAT 00693594 fla_gemm_cntl_mm_mp_ip_bb │ │ │ │ -0068bd3c 000e7615 R_ARM_GLOB_DAT 006938c4 fla_uddateut_var1_bsize │ │ │ │ -0068bd40 000b5515 R_ARM_GLOB_DAT 006853f0 dzero │ │ │ │ -0068bd44 00142515 R_ARM_GLOB_DAT 0069377c flash_trmm_cntl_mm │ │ │ │ -0068bd48 000c0f15 R_ARM_GLOB_DAT 006935e4 fla_gemm_cntl_pb_bb │ │ │ │ -0068bd4c 0012c815 R_ARM_GLOB_DAT 0068f9e8 fla_chol_var3_in_to_ou_bsize_ratio │ │ │ │ -0068bd50 0006fd15 R_ARM_GLOB_DAT 0069373c flash_symm_bsize │ │ │ │ -0068bd54 00036015 R_ARM_GLOB_DAT 00693688 fla_trmm_cntl_mp │ │ │ │ -0068bd58 0006c915 R_ARM_GLOB_DAT 006934a8 fla_tpose_swap_bsize │ │ │ │ -0068bd5c 00031415 R_ARM_GLOB_DAT 006936ec flash_gemm_cntl_mp_pb │ │ │ │ -0068bd60 00096515 R_ARM_GLOB_DAT 00693960 flash_chol_cntl │ │ │ │ -0068bd64 0013ca15 R_ARM_GLOB_DAT 00692178 f__nonl │ │ │ │ -0068bd68 00109c15 R_ARM_GLOB_DAT 006939f4 flash_ttmm_bsize │ │ │ │ -0068bd6c 00105515 R_ARM_GLOB_DAT 0069375c flash_syr2k_cntl_ip │ │ │ │ -0068bd70 00191215 R_ARM_GLOB_DAT 006937d4 fla_bidiagut_cntl_nofus │ │ │ │ -0068bd74 0010de15 R_ARM_GLOB_DAT 0069381c fla_lqut_var1_bsize_leaf │ │ │ │ -0068bd78 001b8a15 R_ARM_GLOB_DAT 00693940 flash_appiv_cntl_bp │ │ │ │ -0068bd7c 0007b815 R_ARM_GLOB_DAT 00693610 fla_her2k_cntl_op │ │ │ │ -0068bd80 000d4b15 R_ARM_GLOB_DAT 00693598 fla_gemm_cntl_mm_mp_ip │ │ │ │ -0068bd84 00145a15 R_ARM_GLOB_DAT 006937c8 fla_appiv_cntl_leaf │ │ │ │ -0068bd88 00017b15 R_ARM_GLOB_DAT 00419939 FLA_Copy_task │ │ │ │ -0068bd8c 0011b615 R_ARM_GLOB_DAT 006936dc flash_gemm_cntl_op_bp │ │ │ │ -0068bd90 0006ae15 R_ARM_GLOB_DAT 0069351c flash_copyt_bsize │ │ │ │ -0068bd94 0007cd15 R_ARM_GLOB_DAT 00693770 flash_syrk_cntl_ip │ │ │ │ -0068bd98 00088515 R_ARM_GLOB_DAT 006939fc flash_ttmm_cntl_leaf │ │ │ │ +0068bc50 0011e715 R_ARM_GLOB_DAT 0042770d FLA_Apply_QUD_UT_task │ │ │ │ +0068bc54 00094015 R_ARM_GLOB_DAT 006934f0 flash_axpyt_bsize │ │ │ │ +0068bc58 000b2e15 R_ARM_GLOB_DAT 0069357c flash_trsv_cntl │ │ │ │ +0068bc5c 00128315 R_ARM_GLOB_DAT 00422f3d FLA_Hemm_task │ │ │ │ +0068bc60 0009af15 R_ARM_GLOB_DAT 00693848 fla_lu_piv_var5_bsize_in │ │ │ │ +0068bc64 00127915 R_ARM_GLOB_DAT 00693c24 fla_error_string │ │ │ │ +0068bc68 000a6d15 R_ARM_GLOB_DAT 003b29e9 rd_ned │ │ │ │ +0068bc6c 00049115 R_ARM_GLOB_DAT 00693814 fla_eig_gest_nx_cntl_leaf │ │ │ │ +0068bc70 00037a15 R_ARM_GLOB_DAT 006936d0 flash_gemm_cntl_bp │ │ │ │ +0068bc74 000d6f15 R_ARM_GLOB_DAT 00429129 FLA_SA_FS_task │ │ │ │ +0068bc78 00093715 R_ARM_GLOB_DAT 00693760 flash_syrk_cntl_op │ │ │ │ +0068bc7c 000ed215 R_ARM_GLOB_DAT 0068f9f8 fla_lu_nopiv_var5_in_to_ou_bsize_ratio │ │ │ │ +0068bc80 00042b15 R_ARM_GLOB_DAT 006935ac fla_gemm_cntl_mm_pm_ip │ │ │ │ +0068bc84 000ee315 R_ARM_GLOB_DAT 00424ac1 FLA_Trmm_task │ │ │ │ +0068bc88 001c6915 R_ARM_GLOB_DAT 00690a80 f__hiwater │ │ │ │ +0068bc8c 0018d215 R_ARM_GLOB_DAT 00690ab8 f__putn │ │ │ │ +0068bc90 00135315 R_ARM_GLOB_DAT 00693734 flash_symm_cntl_mm │ │ │ │ +0068bc94 00042515 R_ARM_GLOB_DAT 006934b4 fla_tpose_bsize │ │ │ │ +0068bc98 0005a015 R_ARM_GLOB_DAT 006936e0 flash_gemm_cntl_mp │ │ │ │ +0068bc9c 0004bd15 R_ARM_GLOB_DAT 00690a94 f__curunit │ │ │ │ +0068bca0 00064c15 R_ARM_GLOB_DAT 004058fd fla_scomp_f │ │ │ │ +0068bca4 00036b15 R_ARM_GLOB_DAT 0069397c flash_eig_gest_bsize │ │ │ │ +0068bca8 000a2d15 R_ARM_GLOB_DAT 00693838 fla_lu_nopiv_cntl_leaf │ │ │ │ +0068bcac 00031f15 R_ARM_GLOB_DAT 0069371c flash_herk_bsize │ │ │ │ +0068bcb0 00051815 R_ARM_GLOB_DAT 00419c61 FLA_Copyt_task │ │ │ │ +0068bcb4 0016d715 R_ARM_GLOB_DAT 00693858 fla_lu_piv_cntl2 │ │ │ │ +0068bcb8 00173715 R_ARM_GLOB_DAT 003af5e9 xrd_SL │ │ │ │ +0068bcbc 001a5015 R_ARM_GLOB_DAT 0069396c flash_chol_cntl_leaf │ │ │ │ +0068bcc0 0005c715 R_ARM_GLOB_DAT 00693800 fla_chol_cntl2 │ │ │ │ +0068bcc4 00019b15 R_ARM_GLOB_DAT 00693704 flash_gemm_cntl_mp_ip │ │ │ │ +0068bcc8 00054e15 R_ARM_GLOB_DAT 0042482d FLA_Syrk_task │ │ │ │ +0068bccc 000ccb15 R_ARM_GLOB_DAT 00693794 fla_apcaq2ut_var1_bsize │ │ │ │ +0068bcd0 00011115 R_ARM_GLOB_DAT 0069354c flash_scal_bsize │ │ │ │ +0068bcd4 00181e15 R_ARM_GLOB_DAT 006935d8 fla_gemm_cntl_op_bp │ │ │ │ +0068bcd8 00146a15 R_ARM_GLOB_DAT 0069362c fla_herk_cntl_mm │ │ │ │ +0068bcdc 000b8c15 R_ARM_GLOB_DAT 00693830 fla_lu_nopiv_var5_bsize_in │ │ │ │ +0068bce0 0017b815 R_ARM_GLOB_DAT 006936a4 fla_trsm_cntl_mm │ │ │ │ +0068bce4 000ca915 R_ARM_GLOB_DAT 0069353c flash_scalr_cntl │ │ │ │ +0068bce8 0000fc15 R_ARM_GLOB_DAT 00693604 fla_hemm_cntl_bp │ │ │ │ +0068bcec 00066315 R_ARM_GLOB_DAT 0069361c fla_her2k_cntl_ip │ │ │ │ +0068bcf0 00073c15 R_ARM_GLOB_DAT 00693614 fla_her2k_cntl_mm │ │ │ │ +0068bcf4 001a6915 R_ARM_GLOB_DAT 006934ec flash_axpy_cntl_blas │ │ │ │ +0068bcf8 00099f15 R_ARM_GLOB_DAT 00693964 flash_chol_bsize │ │ │ │ +0068bcfc 0017e915 R_ARM_GLOB_DAT 0069b1a0 _tq │ │ │ │ +0068bd00 000ffb15 R_ARM_GLOB_DAT 006938f8 flash_apqudut_var2_bsize │ │ │ │ +0068bd04 00018615 R_ARM_GLOB_DAT 006938b4 fla_ttmm_cntl │ │ │ │ +0068bd08 0017b615 R_ARM_GLOB_DAT 00693570 flash_gemv_cntl_fm_rp │ │ │ │ +0068bd0c 00027215 R_ARM_GLOB_DAT 00693ac8 FLA_SAFE_MIN_SQUARE │ │ │ │ +0068bd10 0002db15 R_ARM_GLOB_DAT 004289a5 FLA_LU_nopiv_task │ │ │ │ +0068bd14 000bc315 R_ARM_GLOB_DAT 006938f0 flash_apcaqutinc_cntl │ │ │ │ +0068bd18 000d4215 R_ARM_GLOB_DAT 00693bfc FLA_THREE │ │ │ │ +0068bd1c 000ad515 R_ARM_GLOB_DAT 006937b4 fla_apq2ut_cntl_leaf │ │ │ │ +0068bd20 00053815 R_ARM_GLOB_DAT 00693930 flash_apqut_cntl │ │ │ │ +0068bd24 0001f315 R_ARM_GLOB_DAT 00693928 flash_apqut_var1_bsize │ │ │ │ +0068bd28 00067a15 R_ARM_GLOB_DAT 0069380c fla_hessut_cntl_leaf │ │ │ │ +0068bd2c 0016a415 R_ARM_GLOB_DAT 0069398c flash_lu_incpiv_cntl │ │ │ │ +0068bd30 00042815 R_ARM_GLOB_DAT 00693510 flash_copy_cntl_blas │ │ │ │ +0068bd34 0014c515 R_ARM_GLOB_DAT 00693a08 flash_uddateut_var2_bsize │ │ │ │ +0068bd38 0019ff15 R_ARM_GLOB_DAT 0069359c fla_gemm_cntl_mm_mp_ip_bb │ │ │ │ +0068bd3c 000e7615 R_ARM_GLOB_DAT 006938cc fla_uddateut_var1_bsize │ │ │ │ +0068bd40 000b5515 R_ARM_GLOB_DAT 006853d8 dzero │ │ │ │ +0068bd44 00142515 R_ARM_GLOB_DAT 00693784 flash_trmm_cntl_mm │ │ │ │ +0068bd48 000c0f15 R_ARM_GLOB_DAT 006935ec fla_gemm_cntl_pb_bb │ │ │ │ +0068bd4c 0012c815 R_ARM_GLOB_DAT 0068f9f0 fla_chol_var3_in_to_ou_bsize_ratio │ │ │ │ +0068bd50 0006fd15 R_ARM_GLOB_DAT 00693730 flash_symm_bsize │ │ │ │ +0068bd54 00036015 R_ARM_GLOB_DAT 00693690 fla_trmm_cntl_mp │ │ │ │ +0068bd58 0006c915 R_ARM_GLOB_DAT 006934b0 fla_tpose_swap_bsize │ │ │ │ +0068bd5c 00031415 R_ARM_GLOB_DAT 00693708 flash_gemm_cntl_mp_pb │ │ │ │ +0068bd60 00096515 R_ARM_GLOB_DAT 00693968 flash_chol_cntl │ │ │ │ +0068bd64 0013ca15 R_ARM_GLOB_DAT 00692180 f__nonl │ │ │ │ +0068bd68 00109c15 R_ARM_GLOB_DAT 006939fc flash_ttmm_bsize │ │ │ │ +0068bd6c 00105515 R_ARM_GLOB_DAT 00693778 flash_syr2k_cntl_ip │ │ │ │ +0068bd70 00191215 R_ARM_GLOB_DAT 006937dc fla_bidiagut_cntl_nofus │ │ │ │ +0068bd74 0010de15 R_ARM_GLOB_DAT 00693824 fla_lqut_var1_bsize_leaf │ │ │ │ +0068bd78 001b8a15 R_ARM_GLOB_DAT 00693948 flash_appiv_cntl_bp │ │ │ │ +0068bd7c 0007b815 R_ARM_GLOB_DAT 00693618 fla_her2k_cntl_op │ │ │ │ +0068bd80 000d4b15 R_ARM_GLOB_DAT 006935a0 fla_gemm_cntl_mm_mp_ip │ │ │ │ +0068bd84 00145a15 R_ARM_GLOB_DAT 006937b8 fla_appiv_cntl_leaf │ │ │ │ +0068bd88 00017b15 R_ARM_GLOB_DAT 00419df1 FLA_Copy_task │ │ │ │ +0068bd8c 0011b615 R_ARM_GLOB_DAT 006936f8 flash_gemm_cntl_op_bp │ │ │ │ +0068bd90 0006ae15 R_ARM_GLOB_DAT 00693524 flash_copyt_bsize │ │ │ │ +0068bd94 0007cd15 R_ARM_GLOB_DAT 00693764 flash_syrk_cntl_ip │ │ │ │ +0068bd98 00088515 R_ARM_GLOB_DAT 00693a04 flash_ttmm_cntl_leaf │ │ │ │ 0068bd9c 0000a315 R_ARM_GLOB_DAT 00000000 stdin@GLIBC_2.4 │ │ │ │ -0068bda0 001a2215 R_ARM_GLOB_DAT 006939d8 flash_sylv_bsize │ │ │ │ -0068bda4 0008cf15 R_ARM_GLOB_DAT 00693768 flash_syrk_cntl_mm │ │ │ │ -0068bda8 00085f15 R_ARM_GLOB_DAT 0069397c flash_lqut_cntl_leaf │ │ │ │ -0068bdac 00195015 R_ARM_GLOB_DAT 00693904 flash_apqudutinc_cntl │ │ │ │ +0068bda0 001a2215 R_ARM_GLOB_DAT 006939e0 flash_sylv_bsize │ │ │ │ +0068bda4 0008cf15 R_ARM_GLOB_DAT 0069375c flash_syrk_cntl_mm │ │ │ │ +0068bda8 00085f15 R_ARM_GLOB_DAT 00693978 flash_lqut_cntl_leaf │ │ │ │ +0068bdac 00195015 R_ARM_GLOB_DAT 00693920 flash_apqudutinc_cntl │ │ │ │ 0068bdb0 000c9b15 R_ARM_GLOB_DAT 006937a0 flash_trsm_cntl_mm │ │ │ │ -0068bdb4 0006bd15 R_ARM_GLOB_DAT 006934fc flash_axpyt_cntl_blas │ │ │ │ -0068bdb8 00079f15 R_ARM_GLOB_DAT 00690a98 f__sequential │ │ │ │ -0068bdbc 00090a15 R_ARM_GLOB_DAT 00693734 flash_herk_cntl_ip │ │ │ │ -0068bdc0 0010d515 R_ARM_GLOB_DAT 00693714 flash_her2k_bsize │ │ │ │ -0068bdc4 00141015 R_ARM_GLOB_DAT 00693888 fla_spdinv_cntl │ │ │ │ -0068bdc8 0019a415 R_ARM_GLOB_DAT 003af691 x_getc │ │ │ │ -0068bdcc 001c6f15 R_ARM_GLOB_DAT 006938f0 flash_apq2ut_var2_bsize │ │ │ │ -0068bdd0 00064115 R_ARM_GLOB_DAT 00405a39 fla_scomp_b │ │ │ │ -0068bdd4 000c3115 R_ARM_GLOB_DAT 00693578 flash_gemv_cntl_blas │ │ │ │ -0068bdd8 0003ab15 R_ARM_GLOB_DAT 006938d4 flash_apcaq2ut_var2_bsize │ │ │ │ -0068bddc 00125315 R_ARM_GLOB_DAT 003b23d5 l_read │ │ │ │ -0068bde0 00014915 R_ARM_GLOB_DAT 004015f5 FLASH_Queue_exec_parallel_function │ │ │ │ -0068bde4 00146715 R_ARM_GLOB_DAT 00692180 f__rp │ │ │ │ -0068bde8 001ab215 R_ARM_GLOB_DAT 0069387c fla_qrut_cntl_leaf │ │ │ │ -0068bdec 00039d15 R_ARM_GLOB_DAT 00693550 fla_gemv_cntl_blas │ │ │ │ -0068bdf0 00131915 R_ARM_GLOB_DAT 006937e4 fla_caqr2ut_cntl_unb │ │ │ │ -0068bdf4 00120415 R_ARM_GLOB_DAT 00423c7d FLA_Her2k_task │ │ │ │ -0068bdf8 00165d15 R_ARM_GLOB_DAT 00423231 FLA_Gemm_task │ │ │ │ -0068bdfc 0002a615 R_ARM_GLOB_DAT 00419b69 FLA_Copyr_task │ │ │ │ -0068be00 001b6f15 R_ARM_GLOB_DAT 00693558 flash_trsv_bsize │ │ │ │ -0068be04 0016a015 R_ARM_GLOB_DAT 006939ac flash_lyap_cntl_leaf │ │ │ │ -0068be08 0017c815 R_ARM_GLOB_DAT 00692188 f__ret │ │ │ │ -0068be0c 00065e15 R_ARM_GLOB_DAT 006939e0 flash_sylv_cntl_mb │ │ │ │ -0068be10 00134715 R_ARM_GLOB_DAT 006938b8 fla_ttmm_var1_bsize │ │ │ │ -0068be14 000b6315 R_ARM_GLOB_DAT 00693bd8 FLA_TWO │ │ │ │ -0068be18 0002a215 R_ARM_GLOB_DAT 00693948 flash_caqr2ut_var2_bsize │ │ │ │ -0068be1c 00165a15 R_ARM_GLOB_DAT 0069367c fla_trmm_var3_bsize │ │ │ │ -0068be20 00189515 R_ARM_GLOB_DAT 00693520 flash_copyt_cntl │ │ │ │ -0068be24 00058e15 R_ARM_GLOB_DAT 006936ac flash_gemm_bsize │ │ │ │ -0068be28 00154415 R_ARM_GLOB_DAT 00419985 FLA_Axpyt_task │ │ │ │ +0068bdb4 0006bd15 R_ARM_GLOB_DAT 00693500 flash_axpyt_cntl_blas │ │ │ │ +0068bdb8 00079f15 R_ARM_GLOB_DAT 00690aa0 f__sequential │ │ │ │ +0068bdbc 00090a15 R_ARM_GLOB_DAT 00693728 flash_herk_cntl_ip │ │ │ │ +0068bdc0 0010d515 R_ARM_GLOB_DAT 006936b4 flash_her2k_bsize │ │ │ │ +0068bdc4 00141015 R_ARM_GLOB_DAT 00693890 fla_spdinv_cntl │ │ │ │ +0068bdc8 0019a415 R_ARM_GLOB_DAT 003af6a1 x_getc │ │ │ │ +0068bdcc 001c6f15 R_ARM_GLOB_DAT 0069390c flash_apq2ut_var2_bsize │ │ │ │ +0068bdd0 00064115 R_ARM_GLOB_DAT 0040591d fla_scomp_b │ │ │ │ +0068bdd4 000c3115 R_ARM_GLOB_DAT 00693574 flash_gemv_cntl_blas │ │ │ │ +0068bdd8 0003ab15 R_ARM_GLOB_DAT 006938dc flash_apcaq2ut_var2_bsize │ │ │ │ +0068bddc 00125315 R_ARM_GLOB_DAT 003b3125 l_read │ │ │ │ +0068bde0 00014915 R_ARM_GLOB_DAT 00401435 FLASH_Queue_exec_parallel_function │ │ │ │ +0068bde4 00146715 R_ARM_GLOB_DAT 00692188 f__rp │ │ │ │ +0068bde8 001ab215 R_ARM_GLOB_DAT 00693884 fla_qrut_cntl_leaf │ │ │ │ +0068bdec 00039d15 R_ARM_GLOB_DAT 00693544 fla_gemv_cntl_blas │ │ │ │ +0068bdf0 00131915 R_ARM_GLOB_DAT 006937ec fla_caqr2ut_cntl_unb │ │ │ │ +0068bdf4 00120415 R_ARM_GLOB_DAT 00423239 FLA_Her2k_task │ │ │ │ +0068bdf8 00165d15 R_ARM_GLOB_DAT 00423545 FLA_Gemm_task │ │ │ │ +0068bdfc 0002a615 R_ARM_GLOB_DAT 00419b25 FLA_Copyr_task │ │ │ │ +0068be00 001b6f15 R_ARM_GLOB_DAT 00693578 flash_trsv_bsize │ │ │ │ +0068be04 0016a015 R_ARM_GLOB_DAT 006939b4 flash_lyap_cntl_leaf │ │ │ │ +0068be08 0017c815 R_ARM_GLOB_DAT 00692190 f__ret │ │ │ │ +0068be0c 00065e15 R_ARM_GLOB_DAT 006939e8 flash_sylv_cntl_mb │ │ │ │ +0068be10 00134715 R_ARM_GLOB_DAT 006938b0 fla_ttmm_var1_bsize │ │ │ │ +0068be14 000b6315 R_ARM_GLOB_DAT 00693be0 FLA_TWO │ │ │ │ +0068be18 0002a215 R_ARM_GLOB_DAT 00693950 flash_caqr2ut_var2_bsize │ │ │ │ +0068be1c 00165a15 R_ARM_GLOB_DAT 00693684 fla_trmm_var3_bsize │ │ │ │ +0068be20 00189515 R_ARM_GLOB_DAT 00693528 flash_copyt_cntl │ │ │ │ +0068be24 00058e15 R_ARM_GLOB_DAT 006936c8 flash_gemm_bsize │ │ │ │ +0068be28 00154415 R_ARM_GLOB_DAT 00419941 FLA_Axpyt_task │ │ │ │ 0068be2c 0000b115 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -0068be30 0002ac15 R_ARM_GLOB_DAT 006939a0 flash_lu_piv_cntl_leaf │ │ │ │ -0068be34 000f3d15 R_ARM_GLOB_DAT 00690ad0 f__elist │ │ │ │ -0068be38 00062215 R_ARM_GLOB_DAT 00692070 l_eof │ │ │ │ -0068be3c 000d0d15 R_ARM_GLOB_DAT 00692050 f__lchar │ │ │ │ -0068be40 00189315 R_ARM_GLOB_DAT 006935b0 fla_gemm_cntl_pm_bp │ │ │ │ -0068be44 00194315 R_ARM_GLOB_DAT 006934c4 fla_axpyt_cntl_blas │ │ │ │ -0068be48 00119115 R_ARM_GLOB_DAT 006934e4 flash_axpy_cntl_tb │ │ │ │ -0068be4c 000deb15 R_ARM_GLOB_DAT 00693988 flash_lu_incpiv_cntl_leaf │ │ │ │ -0068be50 00155815 R_ARM_GLOB_DAT 0069365c fla_syr2k_cntl_ip │ │ │ │ -0068be54 000f0215 R_ARM_GLOB_DAT 00693a18 FLA_OVERFLOW_SQUARE_THRES │ │ │ │ -0068be58 001ad415 R_ARM_GLOB_DAT 00427879 FLA_Apply_pivots_macro_task │ │ │ │ -0068be5c 0005b115 R_ARM_GLOB_DAT 00693638 fla_symm_var1_bsize │ │ │ │ -0068be60 0003d015 R_ARM_GLOB_DAT 00693698 fla_trsm_var2_bsize │ │ │ │ -0068be64 0013e915 R_ARM_GLOB_DAT 006921dc f__pc │ │ │ │ -0068be68 00020315 R_ARM_GLOB_DAT 006937f0 fla_chol_cntl_leaf │ │ │ │ -0068be6c 00164915 R_ARM_GLOB_DAT 00693654 fla_syr2k_cntl_mm │ │ │ │ -0068be70 001ad915 R_ARM_GLOB_DAT 00693884 fla_spdinv_size_cutoff │ │ │ │ -0068be74 001b7b15 R_ARM_GLOB_DAT 006939cc flash_qrutinc_cntl │ │ │ │ -0068be78 00084715 R_ARM_GLOB_DAT 00693680 fla_trmm_var1_bsize │ │ │ │ -0068be7c 00067315 R_ARM_GLOB_DAT 006937b0 fla_apqudut_var1_bsize │ │ │ │ -0068be80 0012f515 R_ARM_GLOB_DAT 0042421d FLA_Symm_task │ │ │ │ +0068be30 0002ac15 R_ARM_GLOB_DAT 006939a8 flash_lu_piv_cntl_leaf │ │ │ │ +0068be34 000f3d15 R_ARM_GLOB_DAT 00690ad8 f__elist │ │ │ │ +0068be38 00062215 R_ARM_GLOB_DAT 00692178 l_eof │ │ │ │ +0068be3c 000d0d15 R_ARM_GLOB_DAT 00692158 f__lchar │ │ │ │ +0068be40 00189315 R_ARM_GLOB_DAT 006935b8 fla_gemm_cntl_pm_bp │ │ │ │ +0068be44 00194315 R_ARM_GLOB_DAT 006934cc fla_axpyt_cntl_blas │ │ │ │ +0068be48 00119115 R_ARM_GLOB_DAT 006934e8 flash_axpy_cntl_tb │ │ │ │ +0068be4c 000deb15 R_ARM_GLOB_DAT 00693990 flash_lu_incpiv_cntl_leaf │ │ │ │ +0068be50 00155815 R_ARM_GLOB_DAT 0069367c fla_syr2k_cntl_ip │ │ │ │ +0068be54 000f0215 R_ARM_GLOB_DAT 00693a20 FLA_OVERFLOW_SQUARE_THRES │ │ │ │ +0068be58 001ad415 R_ARM_GLOB_DAT 00427809 FLA_Apply_pivots_macro_task │ │ │ │ +0068be5c 0005b115 R_ARM_GLOB_DAT 00693640 fla_symm_var1_bsize │ │ │ │ +0068be60 0003d015 R_ARM_GLOB_DAT 006936a0 fla_trsm_var2_bsize │ │ │ │ +0068be64 0013e915 R_ARM_GLOB_DAT 006921e4 f__pc │ │ │ │ +0068be68 00020315 R_ARM_GLOB_DAT 006937f8 fla_chol_cntl_leaf │ │ │ │ +0068be6c 00164915 R_ARM_GLOB_DAT 00693674 fla_syr2k_cntl_mm │ │ │ │ +0068be70 001ad915 R_ARM_GLOB_DAT 0069388c fla_spdinv_size_cutoff │ │ │ │ +0068be74 001b7b15 R_ARM_GLOB_DAT 006939dc flash_qrutinc_cntl │ │ │ │ +0068be78 00084715 R_ARM_GLOB_DAT 00693688 fla_trmm_var1_bsize │ │ │ │ +0068be7c 00067315 R_ARM_GLOB_DAT 006937bc fla_apqudut_var1_bsize │ │ │ │ +0068be80 0012f515 R_ARM_GLOB_DAT 00424225 FLA_Symm_task │ │ │ │ 0068be84 0000bb15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -0068be88 0005ce15 R_ARM_GLOB_DAT 00427631 FLA_Apply_Q2_UT_task │ │ │ │ -0068be8c 0017db15 R_ARM_GLOB_DAT 00693a08 flash_uddateut_cntl_leaf │ │ │ │ -0068be90 00117815 R_ARM_GLOB_DAT 00693898 fla_sylv_cntl_leaf │ │ │ │ -0068be94 0004f015 R_ARM_GLOB_DAT 006936b0 flash_gemm_cntl_ip │ │ │ │ -0068be98 00078415 R_ARM_GLOB_DAT 006937d8 fla_bidiagut_cntl_fused │ │ │ │ -0068be9c 00140a15 R_ARM_GLOB_DAT 0069386c fla_qr2ut_cntl_unb │ │ │ │ -0068bea0 0011bf15 R_ARM_GLOB_DAT 00693758 flash_syr2k_cntl_op │ │ │ │ -0068bea4 00049715 R_ARM_GLOB_DAT 00693700 flash_hemm_bsize │ │ │ │ -0068bea8 000cd915 R_ARM_GLOB_DAT 00693900 flash_apqudutinc_var1_bsize │ │ │ │ -0068beac 00132015 R_ARM_GLOB_DAT 006939a8 flash_lyap_cntl │ │ │ │ -0068beb0 000e8315 R_ARM_GLOB_DAT 00405a59 fla_dcomp_f │ │ │ │ -0068beb4 00054115 R_ARM_GLOB_DAT 0069352c flash_copyt_cntl_blas │ │ │ │ -0068beb8 00160115 R_ARM_GLOB_DAT 00693514 flash_copyr_cntl │ │ │ │ -0068bebc 001b4015 R_ARM_GLOB_DAT 006939dc flash_sylv_cntl │ │ │ │ -0068bec0 000c8e15 R_ARM_GLOB_DAT 00691d98 f__Aquote │ │ │ │ -0068bec4 00087c15 R_ARM_GLOB_DAT 006938e0 flash_apcaq2ut_cntl_leaf │ │ │ │ -0068bec8 0017b915 R_ARM_GLOB_DAT 006936a0 fla_trsm_cntl_mp │ │ │ │ -0068becc 000bed15 R_ARM_GLOB_DAT 003af679 x_rev │ │ │ │ -0068bed0 00134815 R_ARM_GLOB_DAT 00692048 f__lx │ │ │ │ -0068bed4 000a3415 R_ARM_GLOB_DAT 00690acc f__svic │ │ │ │ -0068bed8 0007ec15 R_ARM_GLOB_DAT 006939c4 flash_qrut_cntl_leaf │ │ │ │ -0068bedc 00023715 R_ARM_GLOB_DAT 0069358c fla_gemm_cntl_mm_op_bp │ │ │ │ -0068bee0 0004e815 R_ARM_GLOB_DAT 00693510 flash_copyr_bsize │ │ │ │ -0068bee4 000ccf15 R_ARM_GLOB_DAT 0069396c flash_eig_gest_cntl │ │ │ │ -0068bee8 00020515 R_ARM_GLOB_DAT 00692068 l_ungetc │ │ │ │ -0068beec 000ff415 R_ARM_GLOB_DAT 00690ac0 f__cblank │ │ │ │ -0068bef0 000df315 R_ARM_GLOB_DAT 00693604 fla_her2k_var9_bsize │ │ │ │ -0068bef4 0006d715 R_ARM_GLOB_DAT 00693858 fla_lyap_bsize │ │ │ │ -0068bef8 00059915 R_ARM_GLOB_DAT 006936c8 flash_gemm_cntl_mm │ │ │ │ -0068befc 00092815 R_ARM_GLOB_DAT 00427a25 FLA_Apply_Q_UT_task │ │ │ │ -0068bf00 00116e15 R_ARM_GLOB_DAT 004251ad FLA_Trsm_task │ │ │ │ -0068bf04 0018dc15 R_ARM_GLOB_DAT 006938fc flash_apq2ut_cntl_leaf │ │ │ │ -0068bf08 0012fc15 R_ARM_GLOB_DAT 00693588 fla_gemm_cntl_mm_op_bp_bb │ │ │ │ -0068bf0c 00180715 R_ARM_GLOB_DAT 00693580 fla_gemm_var3_bsize │ │ │ │ -0068bf10 000b0415 R_ARM_GLOB_DAT 006939f0 flash_trinv_cntl_leaf │ │ │ │ -0068bf14 0001f415 R_ARM_GLOB_DAT 006938ec flash_apq2ut_var3_bsize │ │ │ │ -0068bf18 000b1c15 R_ARM_GLOB_DAT 0069353c flash_scal_cntl_tb │ │ │ │ -0068bf1c 00146815 R_ARM_GLOB_DAT 00693868 fla_qr2ut_cntl_leaf │ │ │ │ -0068bf20 00127815 R_ARM_GLOB_DAT 006934b8 fla_swap_cntl_blas │ │ │ │ -0068bf24 00085b15 R_ARM_GLOB_DAT 004198dd FLA_Axpy_task │ │ │ │ -0068bf28 00093b15 R_ARM_GLOB_DAT 006921d8 f__revloc │ │ │ │ -0068bf2c 000dc215 R_ARM_GLOB_DAT 006939b8 flash_qr2ut_cntl_leaf │ │ │ │ -0068bf30 00057b15 R_ARM_GLOB_DAT 00693764 flash_syrk_bsize │ │ │ │ -0068bf34 001bca15 R_ARM_GLOB_DAT 00693874 fla_qrut_piv_cntl_leaf │ │ │ │ -0068bf38 00187b15 R_ARM_GLOB_DAT 006934f8 flash_axpyt_cntl_tb │ │ │ │ +0068be88 0005ce15 R_ARM_GLOB_DAT 00427639 FLA_Apply_Q2_UT_task │ │ │ │ +0068be8c 0017db15 R_ARM_GLOB_DAT 00693a10 flash_uddateut_cntl_leaf │ │ │ │ +0068be90 00117815 R_ARM_GLOB_DAT 006938c8 fla_sylv_cntl_leaf │ │ │ │ +0068be94 0004f015 R_ARM_GLOB_DAT 006936cc flash_gemm_cntl_ip │ │ │ │ +0068be98 00078415 R_ARM_GLOB_DAT 006937e0 fla_bidiagut_cntl_fused │ │ │ │ +0068be9c 00140a15 R_ARM_GLOB_DAT 00693874 fla_qr2ut_cntl_unb │ │ │ │ +0068bea0 0011bf15 R_ARM_GLOB_DAT 00693774 flash_syr2k_cntl_op │ │ │ │ +0068bea4 00049715 R_ARM_GLOB_DAT 00693744 flash_hemm_bsize │ │ │ │ +0068bea8 000cd915 R_ARM_GLOB_DAT 0069391c flash_apqudutinc_var1_bsize │ │ │ │ +0068beac 00132015 R_ARM_GLOB_DAT 006939b0 flash_lyap_cntl │ │ │ │ +0068beb0 000e8315 R_ARM_GLOB_DAT 0040593d fla_dcomp_f │ │ │ │ +0068beb4 00054115 R_ARM_GLOB_DAT 00693534 flash_copyt_cntl_blas │ │ │ │ +0068beb8 00160115 R_ARM_GLOB_DAT 0069351c flash_copyr_cntl │ │ │ │ +0068bebc 001b4015 R_ARM_GLOB_DAT 006939e4 flash_sylv_cntl │ │ │ │ +0068bec0 000c8e15 R_ARM_GLOB_DAT 00691da0 f__Aquote │ │ │ │ +0068bec4 00087c15 R_ARM_GLOB_DAT 006938e8 flash_apcaq2ut_cntl_leaf │ │ │ │ +0068bec8 0017b915 R_ARM_GLOB_DAT 006936a8 fla_trsm_cntl_mp │ │ │ │ +0068becc 000bed15 R_ARM_GLOB_DAT 003af689 x_rev │ │ │ │ +0068bed0 00134815 R_ARM_GLOB_DAT 00692150 f__lx │ │ │ │ +0068bed4 000a3415 R_ARM_GLOB_DAT 00690ad4 f__svic │ │ │ │ +0068bed8 0007ec15 R_ARM_GLOB_DAT 006939c0 flash_qrut_cntl_leaf │ │ │ │ +0068bedc 00023715 R_ARM_GLOB_DAT 00693594 fla_gemm_cntl_mm_op_bp │ │ │ │ +0068bee0 0004e815 R_ARM_GLOB_DAT 00693518 flash_copyr_bsize │ │ │ │ +0068bee4 000ccf15 R_ARM_GLOB_DAT 00693980 flash_eig_gest_cntl │ │ │ │ +0068bee8 00020515 R_ARM_GLOB_DAT 00692170 l_ungetc │ │ │ │ +0068beec 000ff415 R_ARM_GLOB_DAT 00690ac8 f__cblank │ │ │ │ +0068bef0 000df315 R_ARM_GLOB_DAT 0069360c fla_her2k_var9_bsize │ │ │ │ +0068bef4 0006d715 R_ARM_GLOB_DAT 00693860 fla_lyap_bsize │ │ │ │ +0068bef8 00059915 R_ARM_GLOB_DAT 006936e4 flash_gemm_cntl_mm │ │ │ │ +0068befc 00092815 R_ARM_GLOB_DAT 00427fc1 FLA_Apply_Q_UT_task │ │ │ │ +0068bf00 00116e15 R_ARM_GLOB_DAT 004251b5 FLA_Trsm_task │ │ │ │ +0068bf04 0018dc15 R_ARM_GLOB_DAT 00693918 flash_apq2ut_cntl_leaf │ │ │ │ +0068bf08 0012fc15 R_ARM_GLOB_DAT 00693590 fla_gemm_cntl_mm_op_bp_bb │ │ │ │ +0068bf0c 00180715 R_ARM_GLOB_DAT 00693588 fla_gemm_var3_bsize │ │ │ │ +0068bf10 000b0415 R_ARM_GLOB_DAT 006939f8 flash_trinv_cntl_leaf │ │ │ │ +0068bf14 0001f415 R_ARM_GLOB_DAT 00693908 flash_apq2ut_var3_bsize │ │ │ │ +0068bf18 000b1c15 R_ARM_GLOB_DAT 00693558 flash_scal_cntl_tb │ │ │ │ +0068bf1c 00146815 R_ARM_GLOB_DAT 00693870 fla_qr2ut_cntl_leaf │ │ │ │ +0068bf20 00127815 R_ARM_GLOB_DAT 006934c0 fla_swap_cntl_blas │ │ │ │ +0068bf24 00085b15 R_ARM_GLOB_DAT 004198e5 FLA_Axpy_task │ │ │ │ +0068bf28 00093b15 R_ARM_GLOB_DAT 006921e0 f__revloc │ │ │ │ +0068bf2c 000dc215 R_ARM_GLOB_DAT 006939cc flash_qr2ut_cntl_leaf │ │ │ │ +0068bf30 00057b15 R_ARM_GLOB_DAT 00693758 flash_syrk_bsize │ │ │ │ +0068bf34 001bca15 R_ARM_GLOB_DAT 0069387c fla_qrut_piv_cntl_leaf │ │ │ │ +0068bf38 00187b15 R_ARM_GLOB_DAT 006934fc flash_axpyt_cntl_tb │ │ │ │ 0068bf3c 000a7215 R_ARM_GLOB_DAT 0069379c flash_trsm_bsize │ │ │ │ 0068bf40 000a6815 R_ARM_GLOB_DAT 006937a8 flash_trsm_cntl_bp │ │ │ │ -0068bf44 000d4d15 R_ARM_GLOB_DAT 00427801 FLA_CAQR2_UT_task │ │ │ │ -0068bf48 000a3315 R_ARM_GLOB_DAT 0069206c l_getc │ │ │ │ -0068bf4c 00065f15 R_ARM_GLOB_DAT 006936c0 flash_gemm_cntl_pm │ │ │ │ -0068bf50 001b1215 R_ARM_GLOB_DAT 00693878 fla_qrut_piv_cntl_unb │ │ │ │ -0068bf54 000ec315 R_ARM_GLOB_DAT 0041efb9 FLA_Trsv_task │ │ │ │ -0068bf58 0018d615 R_ARM_GLOB_DAT 004284fd FLA_Eig_gest_task │ │ │ │ -0068bf5c 00180b15 R_ARM_GLOB_DAT 004295b5 FLA_Trinv_task │ │ │ │ -0068bf60 00150315 R_ARM_GLOB_DAT 006935ec fla_hemm_var9_bsize │ │ │ │ -0068bf64 0019c515 R_ARM_GLOB_DAT 00693534 flash_scal_cntl │ │ │ │ -0068bf68 001b2215 R_ARM_GLOB_DAT 006938dc flash_apcaq2ut_cntl_mid │ │ │ │ -0068bf6c 0005bc15 R_ARM_GLOB_DAT 0069370c flash_hemm_cntl_bp │ │ │ │ -0068bf70 000e7f15 R_ARM_GLOB_DAT 00405a79 fla_dcomp_b │ │ │ │ -0068bf74 00143015 R_ARM_GLOB_DAT 00693780 flash_trmm_cntl_mp │ │ │ │ -0068bf78 00112115 R_ARM_GLOB_DAT 00423f89 FLA_Herk_task │ │ │ │ -0068bf7c 000a4f15 R_ARM_GLOB_DAT 006938f4 flash_apq2ut_cntl │ │ │ │ -0068bf80 0004f715 R_ARM_GLOB_DAT 006935f0 fla_hemm_var1_bsize │ │ │ │ -0068bf84 000b9415 R_ARM_GLOB_DAT 0069383c fla_lu_nopiv_cntl │ │ │ │ -0068bf88 00129115 R_ARM_GLOB_DAT 00693838 fla_lu_nopiv_cntl2 │ │ │ │ -0068bf8c 0016cb15 R_ARM_GLOB_DAT 006937d0 fla_bidiagut_cntl_plain │ │ │ │ -0068bf90 00061e15 R_ARM_GLOB_DAT 006938f8 flash_apq2ut_cntl_mid │ │ │ │ -0068bf94 00061c15 R_ARM_GLOB_DAT 006936bc flash_gemm_cntl_op │ │ │ │ -0068bf98 001c6115 R_ARM_GLOB_DAT 0069368c fla_trmm_cntl_bp │ │ │ │ +0068bf44 000d4d15 R_ARM_GLOB_DAT 004279b5 FLA_CAQR2_UT_task │ │ │ │ +0068bf48 000a3315 R_ARM_GLOB_DAT 00692174 l_getc │ │ │ │ +0068bf4c 00065f15 R_ARM_GLOB_DAT 006936dc flash_gemm_cntl_pm │ │ │ │ +0068bf50 001b1215 R_ARM_GLOB_DAT 00693880 fla_qrut_piv_cntl_unb │ │ │ │ +0068bf54 000ec315 R_ARM_GLOB_DAT 0041efc1 FLA_Trsv_task │ │ │ │ +0068bf58 0018d615 R_ARM_GLOB_DAT 00427ccd FLA_Eig_gest_task │ │ │ │ +0068bf5c 00180b15 R_ARM_GLOB_DAT 004295bd FLA_Trinv_task │ │ │ │ +0068bf60 00150315 R_ARM_GLOB_DAT 006935f4 fla_hemm_var9_bsize │ │ │ │ +0068bf64 0019c515 R_ARM_GLOB_DAT 00693550 flash_scal_cntl │ │ │ │ +0068bf68 001b2215 R_ARM_GLOB_DAT 006938e4 flash_apcaq2ut_cntl_mid │ │ │ │ +0068bf6c 0005bc15 R_ARM_GLOB_DAT 00693750 flash_hemm_cntl_bp │ │ │ │ +0068bf70 000e7f15 R_ARM_GLOB_DAT 0040595d fla_dcomp_b │ │ │ │ +0068bf74 00143015 R_ARM_GLOB_DAT 00693788 flash_trmm_cntl_mp │ │ │ │ +0068bf78 00112115 R_ARM_GLOB_DAT 00423f91 FLA_Herk_task │ │ │ │ +0068bf7c 000a4f15 R_ARM_GLOB_DAT 00693910 flash_apq2ut_cntl │ │ │ │ +0068bf80 0004f715 R_ARM_GLOB_DAT 006935f8 fla_hemm_var1_bsize │ │ │ │ +0068bf84 000b9415 R_ARM_GLOB_DAT 00693844 fla_lu_nopiv_cntl │ │ │ │ +0068bf88 00129115 R_ARM_GLOB_DAT 00693840 fla_lu_nopiv_cntl2 │ │ │ │ +0068bf8c 0016cb15 R_ARM_GLOB_DAT 006937d8 fla_bidiagut_cntl_plain │ │ │ │ +0068bf90 00061e15 R_ARM_GLOB_DAT 00693914 flash_apq2ut_cntl_mid │ │ │ │ +0068bf94 00061c15 R_ARM_GLOB_DAT 006936d8 flash_gemm_cntl_op │ │ │ │ +0068bf98 001c6115 R_ARM_GLOB_DAT 00693694 fla_trmm_cntl_bp │ │ │ │ 0068bf9c 000ca215 R_ARM_GLOB_DAT 006937a4 flash_trsm_cntl_mp │ │ │ │ -0068bfa0 0016ff15 R_ARM_GLOB_DAT 006934c8 fla_copy_cntl_blas │ │ │ │ -0068bfa4 000f9215 R_ARM_GLOB_DAT 00429121 FLA_Sylv_task │ │ │ │ -0068bfa8 001b1e15 R_ARM_GLOB_DAT 00693a04 flash_uddateut_cntl │ │ │ │ -0068bfac 00087915 R_ARM_GLOB_DAT 003b3569 rd_ed │ │ │ │ -0068bfb0 00091f15 R_ARM_GLOB_DAT 0042755d FLA_Apply_CAQ2_UT_task │ │ │ │ -0068bfb4 000e2e15 R_ARM_GLOB_DAT 00693b84 FLA_ZERO │ │ │ │ +0068bfa0 0016ff15 R_ARM_GLOB_DAT 006934d0 fla_copy_cntl_blas │ │ │ │ +0068bfa4 000f9215 R_ARM_GLOB_DAT 0042926d FLA_Sylv_task │ │ │ │ +0068bfa8 001b1e15 R_ARM_GLOB_DAT 00693a0c flash_uddateut_cntl │ │ │ │ +0068bfac 00087915 R_ARM_GLOB_DAT 003b1f11 rd_ed │ │ │ │ +0068bfb0 00091f15 R_ARM_GLOB_DAT 00427565 FLA_Apply_CAQ2_UT_task │ │ │ │ +0068bfb4 000e2e15 R_ARM_GLOB_DAT 00693b8c FLA_ZERO │ │ │ │ 0068bfb8 0000e315 R_ARM_GLOB_DAT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ -0068bfbc 0019a215 R_ARM_GLOB_DAT 004112e9 FLA_Obj_create_buffer_task │ │ │ │ -0068bfc0 00183915 R_ARM_GLOB_DAT 006935a0 fla_gemm_cntl_mm_pm_ip_bb │ │ │ │ -0068bfc4 00114515 R_ARM_GLOB_DAT 00692184 f__cp │ │ │ │ -0068bfc8 001ad115 R_ARM_GLOB_DAT 006938a0 fla_tridiagut_cntl_plain │ │ │ │ -0068bfcc 001c0515 R_ARM_GLOB_DAT 00693870 fla_qrut_var1_bsize_leaf │ │ │ │ -0068bfd0 000aa315 R_ARM_GLOB_DAT 006935ac fla_gemm_cntl_pm_bp_bb │ │ │ │ -0068bfd4 0014cf15 R_ARM_GLOB_DAT 00690aa8 f__doned │ │ │ │ -0068bfd8 00134b15 R_ARM_GLOB_DAT 00692040 f__ly │ │ │ │ -0068bfdc 00193715 R_ARM_GLOB_DAT 00690ac8 f__reading │ │ │ │ -0068bfe0 000df415 R_ARM_GLOB_DAT 00429049 FLA_QR_UT_task │ │ │ │ -0068bfe4 000a6115 R_ARM_GLOB_DAT 00429795 FLA_UDdate_UT_task │ │ │ │ -0068bfe8 0010cb15 R_ARM_GLOB_DAT 0042878d FLA_LQ_UT_macro_task │ │ │ │ -0068bfec 00192815 R_ARM_GLOB_DAT 006937b4 fla_apqudut_cntl_leaf │ │ │ │ -0068bff0 0013a115 R_ARM_GLOB_DAT 006935e0 fla_gemm_cntl_bp_bb │ │ │ │ -0068bff4 000bee15 R_ARM_GLOB_DAT 00693778 flash_trmm_bsize │ │ │ │ -0068bff8 00181015 R_ARM_GLOB_DAT 00693690 fla_trmm_cntl_blas │ │ │ │ -0068bffc 00051e15 R_ARM_GLOB_DAT 006935b4 fla_gemm_cntl_mp_pb_bb │ │ │ │ +0068bfbc 0019a215 R_ARM_GLOB_DAT 004112f1 FLA_Obj_create_buffer_task │ │ │ │ +0068bfc0 00183915 R_ARM_GLOB_DAT 006935a8 fla_gemm_cntl_mm_pm_ip_bb │ │ │ │ +0068bfc4 00114515 R_ARM_GLOB_DAT 0069218c f__cp │ │ │ │ +0068bfc8 001ad115 R_ARM_GLOB_DAT 00693898 fla_tridiagut_cntl_plain │ │ │ │ +0068bfcc 001c0515 R_ARM_GLOB_DAT 00693878 fla_qrut_var1_bsize_leaf │ │ │ │ +0068bfd0 000aa315 R_ARM_GLOB_DAT 006935b4 fla_gemm_cntl_pm_bp_bb │ │ │ │ +0068bfd4 0014cf15 R_ARM_GLOB_DAT 00690ab0 f__doned │ │ │ │ +0068bfd8 00134b15 R_ARM_GLOB_DAT 00692148 f__ly │ │ │ │ +0068bfdc 00193715 R_ARM_GLOB_DAT 00690ad0 f__reading │ │ │ │ +0068bfe0 000df415 R_ARM_GLOB_DAT 00429051 FLA_QR_UT_task │ │ │ │ +0068bfe4 000a6115 R_ARM_GLOB_DAT 00429891 FLA_UDdate_UT_task │ │ │ │ +0068bfe8 0010cb15 R_ARM_GLOB_DAT 00427b21 FLA_LQ_UT_macro_task │ │ │ │ +0068bfec 00192815 R_ARM_GLOB_DAT 006937c0 fla_apqudut_cntl_leaf │ │ │ │ +0068bff0 0013a115 R_ARM_GLOB_DAT 006935e8 fla_gemm_cntl_bp_bb │ │ │ │ +0068bff4 000bee15 R_ARM_GLOB_DAT 00693780 flash_trmm_bsize │ │ │ │ +0068bff8 00181015 R_ARM_GLOB_DAT 00693698 fla_trmm_cntl_blas │ │ │ │ +0068bffc 00051e15 R_ARM_GLOB_DAT 006935bc fla_gemm_cntl_mp_pb_bb │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x4c158 contains 5576 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -00686120 00174b16 R_ARM_JUMP_SLOT 0066e7d1 FLA_Apply_Q_UT_rhfc_blk_var3 │ │ │ │ -00686124 00055216 R_ARM_JUMP_SLOT 003cdf8d bl1_sm1h │ │ │ │ -00686128 000a8016 R_ARM_JUMP_SLOT 0037e6c1 ztpqrt2_ │ │ │ │ -0068612c 00065916 R_ARM_JUMP_SLOT 0007a065 clauum_check │ │ │ │ -00686130 0011f416 R_ARM_JUMP_SLOT 003dc501 FLA_Trmvsx_check │ │ │ │ -00686134 00102c16 R_ARM_JUMP_SLOT 003ef7a1 FLASH_Obj_create_diag_panel │ │ │ │ -00686138 00166816 R_ARM_JUMP_SLOT 003d53c1 FLA_Obj_free_buffer_check │ │ │ │ -0068613c 00116a16 R_ARM_JUMP_SLOT 004c7d95 FLA_Syr2k_ln_blk_var1 │ │ │ │ -00686140 00031616 R_ARM_JUMP_SLOT 003f6ffd FLA_Check_matrix_vector_dims │ │ │ │ -00686144 001be216 R_ARM_JUMP_SLOT 003f9919 FLA_Cont_with_3x3_to_2x2 │ │ │ │ -00686148 00060916 R_ARM_JUMP_SLOT 0041c3ad FLA_Her2c_external │ │ │ │ -0068614c 000d6a16 R_ARM_JUMP_SLOT 00570869 FLA_Ttmm_u_opc_var2 │ │ │ │ -00686150 00193d16 R_ARM_JUMP_SLOT 00541f51 FLA_LU_nopiv_unb_var1 │ │ │ │ +00686120 00174b16 R_ARM_JUMP_SLOT 0066e7b9 FLA_Apply_Q_UT_rhfc_blk_var3 │ │ │ │ +00686124 00055216 R_ARM_JUMP_SLOT 003cddb5 bl1_sm1h │ │ │ │ +00686128 000a8016 R_ARM_JUMP_SLOT 00380369 ztpqrt2_ │ │ │ │ +0068612c 00065916 R_ARM_JUMP_SLOT 000790a1 clauum_check │ │ │ │ +00686130 0011f416 R_ARM_JUMP_SLOT 003dc509 FLA_Trmvsx_check │ │ │ │ +00686134 00102c16 R_ARM_JUMP_SLOT 003ef7a9 FLASH_Obj_create_diag_panel │ │ │ │ +00686138 00166816 R_ARM_JUMP_SLOT 003d53c9 FLA_Obj_free_buffer_check │ │ │ │ +0068613c 00116a16 R_ARM_JUMP_SLOT 004c7d79 FLA_Syr2k_ln_blk_var1 │ │ │ │ +00686140 00031616 R_ARM_JUMP_SLOT 003f80cd FLA_Check_matrix_vector_dims │ │ │ │ +00686144 001be216 R_ARM_JUMP_SLOT 003f9921 FLA_Cont_with_3x3_to_2x2 │ │ │ │ +00686148 00060916 R_ARM_JUMP_SLOT 0041c3b5 FLA_Her2c_external │ │ │ │ +0068614c 000d6a16 R_ARM_JUMP_SLOT 00570589 FLA_Ttmm_u_opc_var2 │ │ │ │ +00686150 00193d16 R_ARM_JUMP_SLOT 005417ed FLA_LU_nopiv_unb_var1 │ │ │ │ 00686154 0008e816 R_ARM_JUMP_SLOT 001b4e71 dlarrv_ │ │ │ │ -00686158 000aaf16 R_ARM_JUMP_SLOT 004e0ab5 FLA_Syr2k_ut_unb_var6 │ │ │ │ -0068615c 00108016 R_ARM_JUMP_SLOT 0044e219 FLA_Gemm_hh_unb_var4 │ │ │ │ -00686160 0016ac16 R_ARM_JUMP_SLOT 002d5a19 zgebrd_ │ │ │ │ -00686164 00060816 R_ARM_JUMP_SLOT 003face9 FLA_Obj_is_double_precision │ │ │ │ -00686168 000fca16 R_ARM_JUMP_SLOT 003ce235 bl1_sapdiagmv │ │ │ │ -0068616c 0008d216 R_ARM_JUMP_SLOT 00630919 FLA_Accum_T_UT_internal │ │ │ │ -00686170 0009e516 R_ARM_JUMP_SLOT 004cf875 FLA_Syr2k_lt_blk_var4 │ │ │ │ -00686174 00033e16 R_ARM_JUMP_SLOT 0018bb91 dlaed6_ │ │ │ │ -00686178 000d9116 R_ARM_JUMP_SLOT 003e8c15 FLA_Copyr_cntl_init │ │ │ │ +00686158 000aaf16 R_ARM_JUMP_SLOT 004e14d9 FLA_Syr2k_ut_unb_var6 │ │ │ │ +0068615c 00108016 R_ARM_JUMP_SLOT 0044e221 FLA_Gemm_hh_unb_var4 │ │ │ │ +00686160 0016ac16 R_ARM_JUMP_SLOT 002d59e9 zgebrd_ │ │ │ │ +00686164 00060816 R_ARM_JUMP_SLOT 003facf5 FLA_Obj_is_double_precision │ │ │ │ +00686168 000fca16 R_ARM_JUMP_SLOT 003ce0fd bl1_sapdiagmv │ │ │ │ +0068616c 0008d216 R_ARM_JUMP_SLOT 00630901 FLA_Accum_T_UT_internal │ │ │ │ +00686170 0009e516 R_ARM_JUMP_SLOT 004cf859 FLA_Syr2k_lt_blk_var4 │ │ │ │ +00686174 00033e16 R_ARM_JUMP_SLOT 0018f5a1 dlaed6_ │ │ │ │ +00686178 000d9116 R_ARM_JUMP_SLOT 003e8c65 FLA_Copyr_cntl_init │ │ │ │ 0068617c 001b5916 R_ARM_JUMP_SLOT 00159099 dgebal_ │ │ │ │ -00686180 000a6216 R_ARM_JUMP_SLOT 003f79b1 FLA_Check_valid_real_trans │ │ │ │ -00686184 0015b216 R_ARM_JUMP_SLOT 00571281 FLA_Ttmm_u_opt_var3 │ │ │ │ -00686188 00146016 R_ARM_JUMP_SLOT 0062e0d9 FLA_Sylv_nn_opd_var1 │ │ │ │ -0068618c 000b7416 R_ARM_JUMP_SLOT 003e4b89 FLA_QR_UT_piv_colnorm_check │ │ │ │ -00686190 001a8716 R_ARM_JUMP_SLOT 004bc881 FLA_Symm_rl_unb_var4 │ │ │ │ -00686194 0015e016 R_ARM_JUMP_SLOT 003d0a99 bl1_dident │ │ │ │ -00686198 001a1116 R_ARM_JUMP_SLOT 003b5b65 en_fio │ │ │ │ +00686180 000a6216 R_ARM_JUMP_SLOT 003f8a81 FLA_Check_valid_real_trans │ │ │ │ +00686184 0015b216 R_ARM_JUMP_SLOT 00571261 FLA_Ttmm_u_opt_var3 │ │ │ │ +00686188 00146016 R_ARM_JUMP_SLOT 0062e149 FLA_Sylv_nn_opd_var1 │ │ │ │ +0068618c 000b7416 R_ARM_JUMP_SLOT 003e4b21 FLA_QR_UT_piv_colnorm_check │ │ │ │ +00686190 001a8716 R_ARM_JUMP_SLOT 004bc305 FLA_Symm_rl_unb_var4 │ │ │ │ +00686194 0015e016 R_ARM_JUMP_SLOT 003d0aa1 bl1_dident │ │ │ │ +00686198 001a1116 R_ARM_JUMP_SLOT 003b5865 en_fio │ │ │ │ 0068619c 00000316 R_ARM_JUMP_SLOT 00000000 csqrt │ │ │ │ -006861a0 0015f316 R_ARM_JUMP_SLOT 0044ad15 FLA_Gemm_hc_blk_var2 │ │ │ │ -006861a4 00140816 R_ARM_JUMP_SLOT 001dd9b9 dsprfs_ │ │ │ │ -006861a8 00134d16 R_ARM_JUMP_SLOT 003d1499 bl1_zrandm │ │ │ │ -006861ac 00071f16 R_ARM_JUMP_SLOT 0052d355 FLA_Bsvd_find_submatrix_opd │ │ │ │ -006861b0 00136c16 R_ARM_JUMP_SLOT 003d83dd FLA_Scale_diag_check │ │ │ │ -006861b4 00098e16 R_ARM_JUMP_SLOT 003d9af9 FLA_Copyt_internal_check │ │ │ │ -006861b8 000eee16 R_ARM_JUMP_SLOT 00659891 FLA_Apply_Q_UT_rhfc │ │ │ │ -006861bc 00147916 R_ARM_JUMP_SLOT 003ce499 bl1_capdiagmv │ │ │ │ -006861c0 00076f16 R_ARM_JUMP_SLOT 003eddc9 FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ -006861c4 00014c16 R_ARM_JUMP_SLOT 00515a01 FLA_Trsm_llt_blk_var2 │ │ │ │ -006861c8 0018bf16 R_ARM_JUMP_SLOT 00540209 FLA_LU_nopiv_blk_var4 │ │ │ │ -006861cc 0018d316 R_ARM_JUMP_SLOT 0056de79 FLA_Ttmm_l_opc_var1 │ │ │ │ -006861d0 0015a616 R_ARM_JUMP_SLOT 004f179d FLA_Trmm_llc_unb_var4 │ │ │ │ -006861d4 00176816 R_ARM_JUMP_SLOT 0050cfad FLA_Trsm_llc │ │ │ │ -006861d8 000aa716 R_ARM_JUMP_SLOT 004df449 FLA_Syr2k_ut_unb_var2 │ │ │ │ -006861dc 001b6416 R_ARM_JUMP_SLOT 001ccb6d dpbstf_ │ │ │ │ -006861e0 00041c16 R_ARM_JUMP_SLOT 003cecd5 bl1_dewinvscalmt │ │ │ │ -006861e4 000d7016 R_ARM_JUMP_SLOT 0043bd6d FLA_Trsv_ut_blk_var1 │ │ │ │ -006861e8 00033a16 R_ARM_JUMP_SLOT 00191601 dlag2_ │ │ │ │ -006861ec 00194c16 R_ARM_JUMP_SLOT 00543b9d FLA_LU_nopiv_unb_var5 │ │ │ │ -006861f0 00183216 R_ARM_JUMP_SLOT 003e92d9 FLASH_Scalr_cntl_finalize │ │ │ │ -006861f4 0011e916 R_ARM_JUMP_SLOT 003a006d sorglq_fla │ │ │ │ -006861f8 001a7016 R_ARM_JUMP_SLOT 001632a5 dgeql2_ │ │ │ │ +006861a0 0015f316 R_ARM_JUMP_SLOT 0044a4ed FLA_Gemm_hc_blk_var2 │ │ │ │ +006861a4 00140816 R_ARM_JUMP_SLOT 001dd9c1 dsprfs_ │ │ │ │ +006861a8 00134d16 R_ARM_JUMP_SLOT 003d1809 bl1_zrandm │ │ │ │ +006861ac 00071f16 R_ARM_JUMP_SLOT 0052ce39 FLA_Bsvd_find_submatrix_opd │ │ │ │ +006861b0 00136c16 R_ARM_JUMP_SLOT 003d83e5 FLA_Scale_diag_check │ │ │ │ +006861b4 00098e16 R_ARM_JUMP_SLOT 003d9b01 FLA_Copyt_internal_check │ │ │ │ +006861b8 000eee16 R_ARM_JUMP_SLOT 0065972d FLA_Apply_Q_UT_rhfc │ │ │ │ +006861bc 00147916 R_ARM_JUMP_SLOT 003ce361 bl1_capdiagmv │ │ │ │ +006861c0 00076f16 R_ARM_JUMP_SLOT 003ede19 FLASH_Obj_create_hier_conf_to_flat_ext_check │ │ │ │ +006861c4 00014c16 R_ARM_JUMP_SLOT 005159e5 FLA_Trsm_llt_blk_var2 │ │ │ │ +006861c8 0018bf16 R_ARM_JUMP_SLOT 005401e9 FLA_LU_nopiv_blk_var4 │ │ │ │ +006861cc 0018d316 R_ARM_JUMP_SLOT 0056de61 FLA_Ttmm_l_opc_var1 │ │ │ │ +006861d0 0015a616 R_ARM_JUMP_SLOT 004f2501 FLA_Trmm_llc_unb_var4 │ │ │ │ +006861d4 00176816 R_ARM_JUMP_SLOT 0050d5d9 FLA_Trsm_llc │ │ │ │ +006861d8 000aa716 R_ARM_JUMP_SLOT 004dee8d FLA_Syr2k_ut_unb_var2 │ │ │ │ +006861dc 001b6416 R_ARM_JUMP_SLOT 001ccdc9 dpbstf_ │ │ │ │ +006861e0 00041c16 R_ARM_JUMP_SLOT 003cea5d bl1_dewinvscalmt │ │ │ │ +006861e4 000d7016 R_ARM_JUMP_SLOT 0043bfed FLA_Trsv_ut_blk_var1 │ │ │ │ +006861e8 00033a16 R_ARM_JUMP_SLOT 00192261 dlag2_ │ │ │ │ +006861ec 00194c16 R_ARM_JUMP_SLOT 00543e95 FLA_LU_nopiv_unb_var5 │ │ │ │ +006861f0 00183216 R_ARM_JUMP_SLOT 003e91f1 FLASH_Scalr_cntl_finalize │ │ │ │ +006861f4 0011e916 R_ARM_JUMP_SLOT 003a1465 sorglq_fla │ │ │ │ +006861f8 001a7016 R_ARM_JUMP_SLOT 001642bd dgeql2_ │ │ │ │ 006861fc 00012616 R_ARM_JUMP_SLOT 00231ac1 sisnan_ │ │ │ │ -00686200 0013f216 R_ARM_JUMP_SLOT 002f6431 zheevd_ │ │ │ │ -00686204 001aad16 R_ARM_JUMP_SLOT 00644b65 FLA_Apply_G_rf_ass_var3 │ │ │ │ -00686208 00121616 R_ARM_JUMP_SLOT 004cd235 FLA_Syr2k_ln_unb_var6 │ │ │ │ -0068620c 00192516 R_ARM_JUMP_SLOT 003c71f9 bl1_strmmsx │ │ │ │ -00686210 000cc516 R_ARM_JUMP_SLOT 005665fd FLA_Trinv_lu_ops_var4 │ │ │ │ -00686214 0019a816 R_ARM_JUMP_SLOT 00569d21 FLA_Trinv_un_unb_var4 │ │ │ │ -00686218 0006ab16 R_ARM_JUMP_SLOT 00471625 FLA_Hemm_lu_unb_var9 │ │ │ │ -0068621c 00026d16 R_ARM_JUMP_SLOT 00538089 FLA_Chol_u_opt_var3 │ │ │ │ -00686220 00161716 R_ARM_JUMP_SLOT 005519f9 FLA_QR2_UT_opt_var1 │ │ │ │ -00686224 000ee516 R_ARM_JUMP_SLOT 005acfa9 FLA_Eig_gest_iu_opd_var5 │ │ │ │ -00686228 0015a216 R_ARM_JUMP_SLOT 00568e79 FLA_Trinv_un_ops_var4 │ │ │ │ -0068622c 0003a616 R_ARM_JUMP_SLOT 00185549 dlaebz_ │ │ │ │ -00686230 00096016 R_ARM_JUMP_SLOT 003e9919 FLA_Gemm_cntl_finalize │ │ │ │ -00686234 00182516 R_ARM_JUMP_SLOT 005472a5 FLA_LU_piv_ops_var3 │ │ │ │ -00686238 00117316 R_ARM_JUMP_SLOT 003966c1 zunmqr_ │ │ │ │ -0068623c 001aaf16 R_ARM_JUMP_SLOT 003200f1 zlags2_ │ │ │ │ -00686240 000fa516 R_ARM_JUMP_SLOT 0031b431 zlacn2_ │ │ │ │ -00686244 00125116 R_ARM_JUMP_SLOT 003db8b5 FLA_Her2_check │ │ │ │ -00686248 0016c716 R_ARM_JUMP_SLOT 005b0795 FLA_Eig_gest_nl_blk_var2 │ │ │ │ -0068624c 000c9416 R_ARM_JUMP_SLOT 0059492d FLA_Fused_Gerc2_Ahx_Axpy_Ax_ops_var1 │ │ │ │ -00686250 000f1616 R_ARM_JUMP_SLOT 005f15ad FLA_Lyap_n_opd_var1 │ │ │ │ -00686254 00153416 R_ARM_JUMP_SLOT 003e9085 FLASH_Copyt_cntl_init │ │ │ │ -00686258 00071a16 R_ARM_JUMP_SLOT 00435bed FLA_Scalr_u_blk_var4 │ │ │ │ -0068625c 0014d816 R_ARM_JUMP_SLOT 003d15b9 bl1_smaxabsv │ │ │ │ -00686260 00128f16 R_ARM_JUMP_SLOT 0041f185 FLA_Trsv_un_task │ │ │ │ -00686264 00152716 R_ARM_JUMP_SLOT 0044fc61 FLA_Gemm_hn_unb_var2 │ │ │ │ -00686268 00140d16 R_ARM_JUMP_SLOT 0056b439 FLA_Trinv_uu_opc_var2 │ │ │ │ -0068626c 000d7b16 R_ARM_JUMP_SLOT 003eb6b1 FLA_Chol_cntl_init │ │ │ │ -00686270 00045c16 R_ARM_JUMP_SLOT 00371e89 zsytrs_rook_ │ │ │ │ -00686274 001aca16 R_ARM_JUMP_SLOT 005a4785 FLA_Eig_gest_il_opz_var5 │ │ │ │ -00686278 001b6e16 R_ARM_JUMP_SLOT 003d8911 FLA_Sort_evd_check │ │ │ │ -0068627c 00115816 R_ARM_JUMP_SLOT 0062b4d5 FLA_Sylv_nn_blk_var7 │ │ │ │ -00686280 0008b416 R_ARM_JUMP_SLOT 004528bd FLA_Gemm_nc_blk_var1 │ │ │ │ -00686284 000f7116 R_ARM_JUMP_SLOT 004aa3f9 FLA_Symm_rl │ │ │ │ -00686288 00114916 R_ARM_JUMP_SLOT 005d2b41 FLA_Hess_UT_step_opz_var4 │ │ │ │ -0068628c 000c9f16 R_ARM_JUMP_SLOT 003e8455 FLA_Cntl_uddateutinc_obj_create │ │ │ │ -00686290 00085416 R_ARM_JUMP_SLOT 003d9625 FLA_Axpyt_internal_check │ │ │ │ -00686294 0003f016 R_ARM_JUMP_SLOT 004745e5 FLA_Hemm_rl_blk_var7 │ │ │ │ -00686298 00062d16 R_ARM_JUMP_SLOT 003ebdb9 FLA_LU_piv_cntl_finalize │ │ │ │ -0068629c 001a2e16 R_ARM_JUMP_SLOT 003e8351 FLA_Cntl_hessut_obj_create │ │ │ │ -006862a0 00156e16 R_ARM_JUMP_SLOT 00657a9d FLASH_Apply_Q_UT_create_workspace │ │ │ │ -006862a4 000f4716 R_ARM_JUMP_SLOT 0042cd79 FLA_Axpyt_t_blk_var1 │ │ │ │ -006862a8 00097616 R_ARM_JUMP_SLOT 005cff79 FLA_Hess_UT_step_opt_var5 │ │ │ │ -006862ac 0015b916 R_ARM_JUMP_SLOT 0051e8a1 FLA_Trsm_rlc_blk_var2 │ │ │ │ +00686200 0013f216 R_ARM_JUMP_SLOT 002f6409 zheevd_ │ │ │ │ +00686204 001aad16 R_ARM_JUMP_SLOT 00647fa9 FLA_Apply_G_rf_ass_var3 │ │ │ │ +00686208 00121616 R_ARM_JUMP_SLOT 004ccfa1 FLA_Syr2k_ln_unb_var6 │ │ │ │ +0068620c 00192516 R_ARM_JUMP_SLOT 003c8439 bl1_strmmsx │ │ │ │ +00686210 000cc516 R_ARM_JUMP_SLOT 00566079 FLA_Trinv_lu_ops_var4 │ │ │ │ +00686214 0019a816 R_ARM_JUMP_SLOT 00569d09 FLA_Trinv_un_unb_var4 │ │ │ │ +00686218 0006ab16 R_ARM_JUMP_SLOT 00471609 FLA_Hemm_lu_unb_var9 │ │ │ │ +0068621c 00026d16 R_ARM_JUMP_SLOT 00538919 FLA_Chol_u_opt_var3 │ │ │ │ +00686220 00161716 R_ARM_JUMP_SLOT 005519d9 FLA_QR2_UT_opt_var1 │ │ │ │ +00686224 000ee516 R_ARM_JUMP_SLOT 005ae695 FLA_Eig_gest_iu_opd_var5 │ │ │ │ +00686228 0015a216 R_ARM_JUMP_SLOT 00569441 FLA_Trinv_un_ops_var4 │ │ │ │ +0068622c 0003a616 R_ARM_JUMP_SLOT 001847d9 dlaebz_ │ │ │ │ +00686230 00096016 R_ARM_JUMP_SLOT 003e9921 FLA_Gemm_cntl_finalize │ │ │ │ +00686234 00182516 R_ARM_JUMP_SLOT 00547e65 FLA_LU_piv_ops_var3 │ │ │ │ +00686238 00117316 R_ARM_JUMP_SLOT 00396ee5 zunmqr_ │ │ │ │ +0068623c 001aaf16 R_ARM_JUMP_SLOT 003200d9 zlags2_ │ │ │ │ +00686240 000fa516 R_ARM_JUMP_SLOT 0031b411 zlacn2_ │ │ │ │ +00686244 00125116 R_ARM_JUMP_SLOT 003db8bd FLA_Her2_check │ │ │ │ +00686248 0016c716 R_ARM_JUMP_SLOT 005b108d FLA_Eig_gest_nl_blk_var2 │ │ │ │ +0068624c 000c9416 R_ARM_JUMP_SLOT 0059490d FLA_Fused_Gerc2_Ahx_Axpy_Ax_ops_var1 │ │ │ │ +00686250 000f1616 R_ARM_JUMP_SLOT 005f1595 FLA_Lyap_n_opd_var1 │ │ │ │ +00686254 00153416 R_ARM_JUMP_SLOT 003e908d FLASH_Copyt_cntl_init │ │ │ │ +00686258 00071a16 R_ARM_JUMP_SLOT 004360ed FLA_Scalr_u_blk_var4 │ │ │ │ +0068625c 0014d816 R_ARM_JUMP_SLOT 003d1381 bl1_smaxabsv │ │ │ │ +00686260 00128f16 R_ARM_JUMP_SLOT 0041f18d FLA_Trsv_un_task │ │ │ │ +00686264 00152716 R_ARM_JUMP_SLOT 0044fc69 FLA_Gemm_hn_unb_var2 │ │ │ │ +00686268 00140d16 R_ARM_JUMP_SLOT 0056b421 FLA_Trinv_uu_opc_var2 │ │ │ │ +0068626c 000d7b16 R_ARM_JUMP_SLOT 003eb6b9 FLA_Chol_cntl_init │ │ │ │ +00686270 00045c16 R_ARM_JUMP_SLOT 003730d1 zsytrs_rook_ │ │ │ │ +00686274 001aca16 R_ARM_JUMP_SLOT 005a3715 FLA_Eig_gest_il_opz_var5 │ │ │ │ +00686278 001b6e16 R_ARM_JUMP_SLOT 003d8919 FLA_Sort_evd_check │ │ │ │ +0068627c 00115816 R_ARM_JUMP_SLOT 0062b4bd FLA_Sylv_nn_blk_var7 │ │ │ │ +00686280 0008b416 R_ARM_JUMP_SLOT 004528c5 FLA_Gemm_nc_blk_var1 │ │ │ │ +00686284 000f7116 R_ARM_JUMP_SLOT 004aa9d5 FLA_Symm_rl │ │ │ │ +00686288 00114916 R_ARM_JUMP_SLOT 005d2b21 FLA_Hess_UT_step_opz_var4 │ │ │ │ +0068628c 000c9f16 R_ARM_JUMP_SLOT 003e8425 FLA_Cntl_uddateutinc_obj_create │ │ │ │ +00686290 00085416 R_ARM_JUMP_SLOT 003d962d FLA_Axpyt_internal_check │ │ │ │ +00686294 0003f016 R_ARM_JUMP_SLOT 004745c9 FLA_Hemm_rl_blk_var7 │ │ │ │ +00686298 00062d16 R_ARM_JUMP_SLOT 003ebdc1 FLA_LU_piv_cntl_finalize │ │ │ │ +0068629c 001a2e16 R_ARM_JUMP_SLOT 003e8321 FLA_Cntl_hessut_obj_create │ │ │ │ +006862a0 00156e16 R_ARM_JUMP_SLOT 006581c5 FLASH_Apply_Q_UT_create_workspace │ │ │ │ +006862a4 000f4716 R_ARM_JUMP_SLOT 0042ce6d FLA_Axpyt_t_blk_var1 │ │ │ │ +006862a8 00097616 R_ARM_JUMP_SLOT 005d0da9 FLA_Hess_UT_step_opt_var5 │ │ │ │ +006862ac 0015b916 R_ARM_JUMP_SLOT 0051e6e1 FLA_Trsm_rlc_blk_var2 │ │ │ │ 006862b0 00000416 R_ARM_JUMP_SLOT 00000000 sincos │ │ │ │ -006862b4 0011eb16 R_ARM_JUMP_SLOT 003ace19 slamch_ │ │ │ │ -006862b8 0010e616 R_ARM_JUMP_SLOT 003e9d5d FLA_Herk_cntl_init │ │ │ │ -006862bc 0001e016 R_ARM_JUMP_SLOT 003ce935 bl1_sfree_contigm │ │ │ │ +006862b4 0011eb16 R_ARM_JUMP_SLOT 003ace45 slamch_ │ │ │ │ +006862b8 0010e616 R_ARM_JUMP_SLOT 003e9d65 FLA_Herk_cntl_init │ │ │ │ +006862bc 0001e016 R_ARM_JUMP_SLOT 003ceffd bl1_sfree_contigm │ │ │ │ 006862c0 00000516 R_ARM_JUMP_SLOT 00000000 cgemv_ │ │ │ │ -006862c4 00166b16 R_ARM_JUMP_SLOT 005c2fe9 FLA_Hess_UT_blk_var2 │ │ │ │ -006862c8 00138316 R_ARM_JUMP_SLOT 0042736d FLA_Trinv_un_unb_ext │ │ │ │ -006862cc 0005c016 R_ARM_JUMP_SLOT 003fa951 FLA_Obj_vector_inc │ │ │ │ -006862d0 00198916 R_ARM_JUMP_SLOT 00563901 FLA_Trinv_ln_unb_var1 │ │ │ │ -006862d4 0005d416 R_ARM_JUMP_SLOT 0046ba65 FLA_Hemm_lu_blk_var1 │ │ │ │ +006862c4 00166b16 R_ARM_JUMP_SLOT 005c2fc9 FLA_Hess_UT_blk_var2 │ │ │ │ +006862c8 00138316 R_ARM_JUMP_SLOT 00427421 FLA_Trinv_un_unb_ext │ │ │ │ +006862cc 0005c016 R_ARM_JUMP_SLOT 003fa95d FLA_Obj_vector_inc │ │ │ │ +006862d0 00198916 R_ARM_JUMP_SLOT 00563339 FLA_Trinv_ln_unb_var1 │ │ │ │ +006862d4 0005d416 R_ARM_JUMP_SLOT 0046ba49 FLA_Hemm_lu_blk_var1 │ │ │ │ 006862d8 00000616 R_ARM_JUMP_SLOT 00000000 cscal_ │ │ │ │ -006862dc 000bdb16 R_ARM_JUMP_SLOT 002ed391 zgttrf_ │ │ │ │ -006862e0 00076116 R_ARM_JUMP_SLOT 005d7f25 FLA_Hess_UT_unb_var4 │ │ │ │ -006862e4 0006d216 R_ARM_JUMP_SLOT 0012fb9d ctftri_ │ │ │ │ -006862e8 00093416 R_ARM_JUMP_SLOT 005534cd FLA_QR_UT_blk_var3 │ │ │ │ -006862ec 000ed916 R_ARM_JUMP_SLOT 005a96ad FLA_Eig_gest_iu_opd_var1 │ │ │ │ -006862f0 00199816 R_ARM_JUMP_SLOT 000713c9 sorgbr_ │ │ │ │ -006862f4 001c2216 R_ARM_JUMP_SLOT 0043f1e5 FLA_Gemm_ch_blk_var5 │ │ │ │ -006862f8 0013c916 R_ARM_JUMP_SLOT 003e6f95 FLA_UDdate_UT_internal_check │ │ │ │ +006862dc 000bdb16 R_ARM_JUMP_SLOT 002ed369 zgttrf_ │ │ │ │ +006862e0 00076116 R_ARM_JUMP_SLOT 005d81a5 FLA_Hess_UT_unb_var4 │ │ │ │ +006862e4 0006d216 R_ARM_JUMP_SLOT 0012fb95 ctftri_ │ │ │ │ +006862e8 00093416 R_ARM_JUMP_SLOT 005534ad FLA_QR_UT_blk_var3 │ │ │ │ +006862ec 000ed916 R_ARM_JUMP_SLOT 005a968d FLA_Eig_gest_iu_opd_var1 │ │ │ │ +006862f0 00199816 R_ARM_JUMP_SLOT 0006f7f1 sorgbr_ │ │ │ │ +006862f4 001c2216 R_ARM_JUMP_SLOT 0043eca9 FLA_Gemm_ch_blk_var5 │ │ │ │ +006862f8 0013c916 R_ARM_JUMP_SLOT 003e7255 FLA_UDdate_UT_internal_check │ │ │ │ 006862fc 00000716 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -00686300 0001ed16 R_ARM_JUMP_SLOT 0040b961 fla_dlamc1 │ │ │ │ -00686304 000b9f16 R_ARM_JUMP_SLOT 003ce785 bl1_dcreate_contigmt │ │ │ │ -00686308 00047416 R_ARM_JUMP_SLOT 003b77f5 bl1_zdot2s │ │ │ │ -0068630c 0014ec16 R_ARM_JUMP_SLOT 001e5fc5 dsyevd_ │ │ │ │ -00686310 00108116 R_ARM_JUMP_SLOT 0056a72d FLA_Trinv_uu_blk_var3 │ │ │ │ -00686314 00059816 R_ARM_JUMP_SLOT 00438171 FLA_Gemv_t_blk_var1 │ │ │ │ -00686318 00094f16 R_ARM_JUMP_SLOT 004538c5 FLA_Gemm_nc_unb_var1 │ │ │ │ -0068631c 00060616 R_ARM_JUMP_SLOT 00646d59 FLA_Apply_G_rf_asc_var3 │ │ │ │ -00686320 000d9616 R_ARM_JUMP_SLOT 003f3831 FLA_Query_blocksize │ │ │ │ +00686300 0001ed16 R_ARM_JUMP_SLOT 0040b969 fla_dlamc1 │ │ │ │ +00686304 000b9f16 R_ARM_JUMP_SLOT 003ce78d bl1_dcreate_contigmt │ │ │ │ +00686308 00047416 R_ARM_JUMP_SLOT 003b7805 bl1_zdot2s │ │ │ │ +0068630c 0014ec16 R_ARM_JUMP_SLOT 001e5fcd dsyevd_ │ │ │ │ +00686310 00108116 R_ARM_JUMP_SLOT 0056a715 FLA_Trinv_uu_blk_var3 │ │ │ │ +00686314 00059816 R_ARM_JUMP_SLOT 00438179 FLA_Gemv_t_blk_var1 │ │ │ │ +00686318 00094f16 R_ARM_JUMP_SLOT 00453651 FLA_Gemm_nc_unb_var1 │ │ │ │ +0068631c 00060616 R_ARM_JUMP_SLOT 0064a19d FLA_Apply_G_rf_asc_var3 │ │ │ │ +00686320 000d9616 R_ARM_JUMP_SLOT 003f3839 FLA_Query_blocksize │ │ │ │ 00686324 0019c716 R_ARM_JUMP_SLOT 00085935 ssytrd_check │ │ │ │ -00686328 0012b016 R_ARM_JUMP_SLOT 00080635 dsygs2_check │ │ │ │ -0068632c 00010316 R_ARM_JUMP_SLOT 00076159 spotf2_ │ │ │ │ -00686330 0014e916 R_ARM_JUMP_SLOT 0053688d FLA_Chol_l_opz_var2 │ │ │ │ -00686334 00074116 R_ARM_JUMP_SLOT 004577b5 FLA_Gemm_nn_blk_var6 │ │ │ │ -00686338 00165716 R_ARM_JUMP_SLOT 006669d9 FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ -0068633c 0005bb16 R_ARM_JUMP_SLOT 003d46b9 FLA_Copy_buffer_to_object_check │ │ │ │ +00686328 0012b016 R_ARM_JUMP_SLOT 00080735 dsygs2_check │ │ │ │ +0068632c 00010316 R_ARM_JUMP_SLOT 000762ad spotf2_ │ │ │ │ +00686330 0014e916 R_ARM_JUMP_SLOT 00536585 FLA_Chol_l_opz_var2 │ │ │ │ +00686334 00074116 R_ARM_JUMP_SLOT 00457535 FLA_Gemm_nn_blk_var6 │ │ │ │ +00686338 00165716 R_ARM_JUMP_SLOT 00666c49 FLA_Apply_Q_UT_lhfr_blk_var3 │ │ │ │ +0068633c 0005bb16 R_ARM_JUMP_SLOT 003d46c1 FLA_Copy_buffer_to_object_check │ │ │ │ 00686340 00000816 R_ARM_JUMP_SLOT 00000000 sdot_ │ │ │ │ -00686344 000ac516 R_ARM_JUMP_SLOT 00343c71 zlascl_ │ │ │ │ -00686348 00158316 R_ARM_JUMP_SLOT 004421e9 FLA_Gemm_cn_unb_var6 │ │ │ │ -0068634c 00187e16 R_ARM_JUMP_SLOT 003eaba9 FLASH_Symm_cntl_init │ │ │ │ -00686350 000adb16 R_ARM_JUMP_SLOT 00425805 FLA_Trsm_rut_task │ │ │ │ -00686354 0012e016 R_ARM_JUMP_SLOT 0020a9b9 dtzrzf_ │ │ │ │ -00686358 0010ff16 R_ARM_JUMP_SLOT 00425439 FLA_Trsm_lun_task │ │ │ │ +00686344 000ac516 R_ARM_JUMP_SLOT 00343c51 zlascl_ │ │ │ │ +00686348 00158316 R_ARM_JUMP_SLOT 0044298d FLA_Gemm_cn_unb_var6 │ │ │ │ +0068634c 00187e16 R_ARM_JUMP_SLOT 003eaa7d FLASH_Symm_cntl_init │ │ │ │ +00686350 000adb16 R_ARM_JUMP_SLOT 0042580d FLA_Trsm_rut_task │ │ │ │ +00686354 0012e016 R_ARM_JUMP_SLOT 0020ab61 dtzrzf_ │ │ │ │ +00686358 0010ff16 R_ARM_JUMP_SLOT 00425441 FLA_Trsm_lun_task │ │ │ │ 0068635c 000f4216 R_ARM_JUMP_SLOT 000c8ba5 chpevx_ │ │ │ │ -00686360 00142816 R_ARM_JUMP_SLOT 004f5899 FLA_Trmm_lln_unb_var1 │ │ │ │ -00686364 001a9216 R_ARM_JUMP_SLOT 004be06d FLA_Symm_rl_unb_var8 │ │ │ │ -00686368 00131416 R_ARM_JUMP_SLOT 00546d45 FLA_LU_piv_opc_var5 │ │ │ │ -0068636c 000dde16 R_ARM_JUMP_SLOT 003dcedd FLA_Hemm_check │ │ │ │ -00686370 0003d416 R_ARM_JUMP_SLOT 002087a5 dtprfb_ │ │ │ │ -00686374 00147316 R_ARM_JUMP_SLOT 003fa9e5 FLA_Obj_base_width │ │ │ │ -00686378 0011d016 R_ARM_JUMP_SLOT 0046875d FLA_Hemm_ll_unb_var1 │ │ │ │ -0068637c 000f9d16 R_ARM_JUMP_SLOT 00080825 dsytd2_check │ │ │ │ -00686380 00130816 R_ARM_JUMP_SLOT 003e2409 FLA_CAQR_UT_inc_solve_check │ │ │ │ -00686384 0014ea16 R_ARM_JUMP_SLOT 00522d95 FLA_Trsm_rln_unb_var2 │ │ │ │ -00686388 0003e716 R_ARM_JUMP_SLOT 00472cd1 FLA_Hemm_rl_blk_var3 │ │ │ │ -0068638c 0015fd16 R_ARM_JUMP_SLOT 0044b7a9 FLA_Gemm_hc_blk_var6 │ │ │ │ -00686390 0009c116 R_ARM_JUMP_SLOT 003cda05 bl1_zallocv │ │ │ │ -00686394 0008bc16 R_ARM_JUMP_SLOT 00453305 FLA_Gemm_nc_blk_var5 │ │ │ │ -00686398 000c6716 R_ARM_JUMP_SLOT 00275655 slasda_ │ │ │ │ -0068639c 00040b16 R_ARM_JUMP_SLOT 0012ac31 csytf2_ │ │ │ │ -006863a0 00135516 R_ARM_JUMP_SLOT 00501779 FLA_Trmm_rln_blk_var3 │ │ │ │ -006863a4 00149816 R_ARM_JUMP_SLOT 004fed7d FLA_Trmm_rlc_blk_var4 │ │ │ │ -006863a8 0017a716 R_ARM_JUMP_SLOT 003fa549 FLA_Conjugate │ │ │ │ -006863ac 00135816 R_ARM_JUMP_SLOT 0025b209 slapmt_ │ │ │ │ +00686360 00142816 R_ARM_JUMP_SLOT 004f4eed FLA_Trmm_lln_unb_var1 │ │ │ │ +00686364 001a9216 R_ARM_JUMP_SLOT 004be051 FLA_Symm_rl_unb_var8 │ │ │ │ +00686368 00131416 R_ARM_JUMP_SLOT 00545ffd FLA_LU_piv_opc_var5 │ │ │ │ +0068636c 000dde16 R_ARM_JUMP_SLOT 003dcda1 FLA_Hemm_check │ │ │ │ +00686370 0003d416 R_ARM_JUMP_SLOT 002047b1 dtprfb_ │ │ │ │ +00686374 00147316 R_ARM_JUMP_SLOT 003fa9f1 FLA_Obj_base_width │ │ │ │ +00686378 0011d016 R_ARM_JUMP_SLOT 004689a5 FLA_Hemm_ll_unb_var1 │ │ │ │ +0068637c 000f9d16 R_ARM_JUMP_SLOT 00080829 dsytd2_check │ │ │ │ +00686380 00130816 R_ARM_JUMP_SLOT 003e2211 FLA_CAQR_UT_inc_solve_check │ │ │ │ +00686384 0014ea16 R_ARM_JUMP_SLOT 00523101 FLA_Trsm_rln_unb_var2 │ │ │ │ +00686388 0003e716 R_ARM_JUMP_SLOT 00472cb5 FLA_Hemm_rl_blk_var3 │ │ │ │ +0068638c 0015fd16 R_ARM_JUMP_SLOT 0044b7b1 FLA_Gemm_hc_blk_var6 │ │ │ │ +00686390 0009c116 R_ARM_JUMP_SLOT 003cd8e5 bl1_zallocv │ │ │ │ +00686394 0008bc16 R_ARM_JUMP_SLOT 00453375 FLA_Gemm_nc_blk_var5 │ │ │ │ +00686398 000c6716 R_ARM_JUMP_SLOT 00274d21 slasda_ │ │ │ │ +0068639c 00040b16 R_ARM_JUMP_SLOT 0012ac29 csytf2_ │ │ │ │ +006863a0 00135516 R_ARM_JUMP_SLOT 0050250d FLA_Trmm_rln_blk_var3 │ │ │ │ +006863a4 00149816 R_ARM_JUMP_SLOT 004febbd FLA_Trmm_rlc_blk_var4 │ │ │ │ +006863a8 0017a716 R_ARM_JUMP_SLOT 003fa555 FLA_Conjugate │ │ │ │ +006863ac 00135816 R_ARM_JUMP_SLOT 0025b1f9 slapmt_ │ │ │ │ 006863b0 00188716 R_ARM_JUMP_SLOT 000b44b5 cheevd_ │ │ │ │ -006863b4 0019e016 R_ARM_JUMP_SLOT 003c5259 bl1_ctrmm_blas │ │ │ │ -006863b8 0004a016 R_ARM_JUMP_SLOT 003fd34d FLASH_Queue_end │ │ │ │ -006863bc 000c7816 R_ARM_JUMP_SLOT 00363891 zspmv_ │ │ │ │ -006863c0 000f2216 R_ARM_JUMP_SLOT 003ecf5d FLASH_Eig_gest_cntl_init │ │ │ │ -006863c4 00104116 R_ARM_JUMP_SLOT 004880fd FLA_Her2k_lh_unb_var8 │ │ │ │ +006863b4 0019e016 R_ARM_JUMP_SLOT 003c6a11 bl1_ctrmm_blas │ │ │ │ +006863b8 0004a016 R_ARM_JUMP_SLOT 003fd685 FLASH_Queue_end │ │ │ │ +006863bc 000c7816 R_ARM_JUMP_SLOT 003637e1 zspmv_ │ │ │ │ +006863c0 000f2216 R_ARM_JUMP_SLOT 003ed01d FLASH_Eig_gest_cntl_init │ │ │ │ +006863c4 00104116 R_ARM_JUMP_SLOT 004880e1 FLA_Her2k_lh_unb_var8 │ │ │ │ 006863c8 00000916 R_ARM_JUMP_SLOT 00000000 fileno@GLIBC_2.4 │ │ │ │ -006863cc 0018d116 R_ARM_JUMP_SLOT 003f7235 FLA_Check_object_dims │ │ │ │ -006863d0 000c8316 R_ARM_JUMP_SLOT 003e113d FLA_Bidiag_UT_form_U_check │ │ │ │ -006863d4 00061f16 R_ARM_JUMP_SLOT 003de085 FLA_Syrk_internal_check │ │ │ │ -006863d8 00079316 R_ARM_JUMP_SLOT 005e9f65 FLA_Lyap_h_opc_var1 │ │ │ │ -006863dc 001ac716 R_ARM_JUMP_SLOT 005c6c51 FLA_Hess_UT_step_ofz_var2 │ │ │ │ -006863e0 00177016 R_ARM_JUMP_SLOT 003d2349 bl1_dsetdiag │ │ │ │ -006863e4 001a2a16 R_ARM_JUMP_SLOT 00331369 zlanht_ │ │ │ │ -006863e8 000c4816 R_ARM_JUMP_SLOT 003b13d1 bl1_saxpy │ │ │ │ -006863ec 0016e416 R_ARM_JUMP_SLOT 003dfc39 FLA_Apply_QUD_UT_inc_internal_check │ │ │ │ -006863f0 00037016 R_ARM_JUMP_SLOT 003357a1 zlantr_ │ │ │ │ -006863f4 00096f16 R_ARM_JUMP_SLOT 005c5cc5 FLA_Hess_UT_step_opt_var1 │ │ │ │ -006863f8 00111c16 R_ARM_JUMP_SLOT 00653d1d FLA_Apply_Q2_UT_lhfc_blk_var2 │ │ │ │ -006863fc 0019e916 R_ARM_JUMP_SLOT 004e5599 FLA_Syrk_ln_unb_var3 │ │ │ │ -00686400 00089116 R_ARM_JUMP_SLOT 00577035 FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ +006863cc 0018d116 R_ARM_JUMP_SLOT 003f8305 FLA_Check_object_dims │ │ │ │ +006863d0 000c8316 R_ARM_JUMP_SLOT 003e0f9d FLA_Bidiag_UT_form_U_check │ │ │ │ +006863d4 00061f16 R_ARM_JUMP_SLOT 003de08d FLA_Syrk_internal_check │ │ │ │ +006863d8 00079316 R_ARM_JUMP_SLOT 005e9f4d FLA_Lyap_h_opc_var1 │ │ │ │ +006863dc 001ac716 R_ARM_JUMP_SLOT 005c6c31 FLA_Hess_UT_step_ofz_var2 │ │ │ │ +006863e0 00177016 R_ARM_JUMP_SLOT 003d2351 bl1_dsetdiag │ │ │ │ +006863e4 001a2a16 R_ARM_JUMP_SLOT 00330d99 zlanht_ │ │ │ │ +006863e8 000c4816 R_ARM_JUMP_SLOT 003b5939 bl1_saxpy │ │ │ │ +006863ec 0016e416 R_ARM_JUMP_SLOT 003dfc41 FLA_Apply_QUD_UT_inc_internal_check │ │ │ │ +006863f0 00037016 R_ARM_JUMP_SLOT 00335789 zlantr_ │ │ │ │ +006863f4 00096f16 R_ARM_JUMP_SLOT 005c5ca5 FLA_Hess_UT_step_opt_var1 │ │ │ │ +006863f8 00111c16 R_ARM_JUMP_SLOT 00653d05 FLA_Apply_Q2_UT_lhfc_blk_var2 │ │ │ │ +006863fc 0019e916 R_ARM_JUMP_SLOT 004e5801 FLA_Syrk_ln_unb_var3 │ │ │ │ +00686400 00089116 R_ARM_JUMP_SLOT 00577015 FLA_Bidiag_UT_recover_tau_submatrix │ │ │ │ 00686404 0011a216 R_ARM_JUMP_SLOT 0016fcd1 dggbal_ │ │ │ │ -00686408 00136116 R_ARM_JUMP_SLOT 003d4afd FLA_Merge_2x2_check │ │ │ │ -0068640c 000e2f16 R_ARM_JUMP_SLOT 003da15d FLA_Dotcs_check │ │ │ │ -00686410 00196216 R_ARM_JUMP_SLOT 004e9aad FLA_Syrk_un_blk_var5 │ │ │ │ -00686414 000c4b16 R_ARM_JUMP_SLOT 003d24f5 bl1_dsetv │ │ │ │ -00686418 0012a716 R_ARM_JUMP_SLOT 003d8bf5 FLA_Symmetrize_check │ │ │ │ -0068641c 00176d16 R_ARM_JUMP_SLOT 005b5f25 FLA_Eig_gest_nl_unb_var2 │ │ │ │ -00686420 0010b016 R_ARM_JUMP_SLOT 006567bd FLA_Apply_QUD_UT_lhfc_blk_var3 │ │ │ │ -00686424 0012b916 R_ARM_JUMP_SLOT 003d13d9 bl1_drandm │ │ │ │ -00686428 00032a16 R_ARM_JUMP_SLOT 0026b0ad slartv_ │ │ │ │ -0068642c 00080616 R_ARM_JUMP_SLOT 003de6c9 FLA_Trsm_check │ │ │ │ -00686430 0019ea16 R_ARM_JUMP_SLOT 004b87bd FLA_Symm_rl_blk_var1 │ │ │ │ -00686434 0012be16 R_ARM_JUMP_SLOT 004eccad FLA_Syrk_ut_unb_var2 │ │ │ │ +00686408 00136116 R_ARM_JUMP_SLOT 003d4a91 FLA_Merge_2x2_check │ │ │ │ +0068640c 000e2f16 R_ARM_JUMP_SLOT 003da321 FLA_Dotcs_check │ │ │ │ +00686410 00196216 R_ARM_JUMP_SLOT 004e9635 FLA_Syrk_un_blk_var5 │ │ │ │ +00686414 000c4b16 R_ARM_JUMP_SLOT 003d2a99 bl1_dsetv │ │ │ │ +00686418 0012a716 R_ARM_JUMP_SLOT 003d8bfd FLA_Symmetrize_check │ │ │ │ +0068641c 00176d16 R_ARM_JUMP_SLOT 005b5eb9 FLA_Eig_gest_nl_unb_var2 │ │ │ │ +00686420 0010b016 R_ARM_JUMP_SLOT 00656e39 FLA_Apply_QUD_UT_lhfc_blk_var3 │ │ │ │ +00686424 0012b916 R_ARM_JUMP_SLOT 003d1749 bl1_drandm │ │ │ │ +00686428 00032a16 R_ARM_JUMP_SLOT 0026c139 slartv_ │ │ │ │ +0068642c 00080616 R_ARM_JUMP_SLOT 003de491 FLA_Trsm_check │ │ │ │ +00686430 0019ea16 R_ARM_JUMP_SLOT 004b816d FLA_Symm_rl_blk_var1 │ │ │ │ +00686434 0012be16 R_ARM_JUMP_SLOT 004ed3f5 FLA_Syrk_ut_unb_var2 │ │ │ │ 00686438 00057616 R_ARM_JUMP_SLOT 0017f659 dlacn2_ │ │ │ │ -0068643c 00033016 R_ARM_JUMP_SLOT 004232cd FLA_Gemm_cc_task │ │ │ │ -00686440 0013d816 R_ARM_JUMP_SLOT 000e8dd9 clange_ │ │ │ │ -00686444 000c9c16 R_ARM_JUMP_SLOT 004f6e39 FLA_Trmm_llt_unb_var1 │ │ │ │ -00686448 00094516 R_ARM_JUMP_SLOT 0024837d slaed2_ │ │ │ │ -0068644c 0003ba16 R_ARM_JUMP_SLOT 00253ec1 slaic1_ │ │ │ │ -00686450 00167916 R_ARM_JUMP_SLOT 00671929 FLA_Apply_Q_UT_rnbc_blk_var3 │ │ │ │ -00686454 00067016 R_ARM_JUMP_SLOT 003be135 bl1_cscopymrt │ │ │ │ -00686458 00115116 R_ARM_JUMP_SLOT 00628309 FLA_Sylv_nn_blk_var3 │ │ │ │ +0068643c 00033016 R_ARM_JUMP_SLOT 004235e1 FLA_Gemm_cc_task │ │ │ │ +00686440 0013d816 R_ARM_JUMP_SLOT 000e9ac9 clange_ │ │ │ │ +00686444 000c9c16 R_ARM_JUMP_SLOT 004f7709 FLA_Trmm_llt_unb_var1 │ │ │ │ +00686448 00094516 R_ARM_JUMP_SLOT 0024aa9d slaed2_ │ │ │ │ +0068644c 0003ba16 R_ARM_JUMP_SLOT 00252855 slaic1_ │ │ │ │ +00686450 00167916 R_ARM_JUMP_SLOT 006712ed FLA_Apply_Q_UT_rnbc_blk_var3 │ │ │ │ +00686454 00067016 R_ARM_JUMP_SLOT 003be145 bl1_cscopymrt │ │ │ │ +00686458 00115116 R_ARM_JUMP_SLOT 006282f1 FLA_Sylv_nn_blk_var3 │ │ │ │ 0068645c 00062016 R_ARM_JUMP_SLOT 00084225 sorgl2_check │ │ │ │ 00686460 00000a16 R_ARM_JUMP_SLOT 00000000 dtrmm_ │ │ │ │ -00686464 00049816 R_ARM_JUMP_SLOT 003acb81 lsame_ │ │ │ │ -00686468 0004af16 R_ARM_JUMP_SLOT 005ee179 FLA_Lyap_h_unb_var2 │ │ │ │ -0068646c 000c8716 R_ARM_JUMP_SLOT 003fa9bd FLA_Obj_row_offset │ │ │ │ -00686470 00015816 R_ARM_JUMP_SLOT 003b4351 bl1_zaxpysv │ │ │ │ -00686474 0004b616 R_ARM_JUMP_SLOT 00560c0d FLA_Trinv │ │ │ │ -00686478 0009f016 R_ARM_JUMP_SLOT 004d1425 FLA_Syr2k_lt_blk_var8 │ │ │ │ -0068647c 00084816 R_ARM_JUMP_SLOT 005f5159 FLA_Lyap_n_opt_var2 │ │ │ │ -00686480 000a6f16 R_ARM_JUMP_SLOT 003eac7d FLASH_Symm_cntl_finalize │ │ │ │ -00686484 00073616 R_ARM_JUMP_SLOT 00456a89 FLA_Gemm_nn_blk_var2 │ │ │ │ -00686488 0008a016 R_ARM_JUMP_SLOT 0052ea0d FLA_Bsvd_ext_opd_var1 │ │ │ │ -0068648c 00068016 R_ARM_JUMP_SLOT 005c715d FLA_Hess_UT_step_ofu_var2 │ │ │ │ -00686490 000cd016 R_ARM_JUMP_SLOT 0056b2f9 FLA_Trinv_uu_ops_var2 │ │ │ │ -00686494 0008cc16 R_ARM_JUMP_SLOT 002c8d85 strevc_ │ │ │ │ -00686498 00170916 R_ARM_JUMP_SLOT 00417f6d FLA_Scal_external │ │ │ │ -0068649c 00146b16 R_ARM_JUMP_SLOT 003b1e11 t_getc │ │ │ │ -006864a0 0003ad16 R_ARM_JUMP_SLOT 0054cbc1 FLA_CAQR_UT_inc_init_structure │ │ │ │ +00686464 00049816 R_ARM_JUMP_SLOT 003accad lsame_ │ │ │ │ +00686468 0004af16 R_ARM_JUMP_SLOT 005ee261 FLA_Lyap_h_unb_var2 │ │ │ │ +0068646c 000c8716 R_ARM_JUMP_SLOT 003fa9c9 FLA_Obj_row_offset │ │ │ │ +00686470 00015816 R_ARM_JUMP_SLOT 003b5ba5 bl1_zaxpysv │ │ │ │ +00686474 0004b616 R_ARM_JUMP_SLOT 00560055 FLA_Trinv │ │ │ │ +00686478 0009f016 R_ARM_JUMP_SLOT 004d1145 FLA_Syr2k_lt_blk_var8 │ │ │ │ +0068647c 00084816 R_ARM_JUMP_SLOT 005f4801 FLA_Lyap_n_opt_var2 │ │ │ │ +00686480 000a6f16 R_ARM_JUMP_SLOT 003eab51 FLASH_Symm_cntl_finalize │ │ │ │ +00686484 00073616 R_ARM_JUMP_SLOT 00456fe1 FLA_Gemm_nn_blk_var2 │ │ │ │ +00686488 0008a016 R_ARM_JUMP_SLOT 0052e50d FLA_Bsvd_ext_opd_var1 │ │ │ │ +0068648c 00068016 R_ARM_JUMP_SLOT 005c713d FLA_Hess_UT_step_ofu_var2 │ │ │ │ +00686490 000cd016 R_ARM_JUMP_SLOT 0056b2e1 FLA_Trinv_uu_ops_var2 │ │ │ │ +00686494 0008cc16 R_ARM_JUMP_SLOT 002c8d5d strevc_ │ │ │ │ +00686498 00170916 R_ARM_JUMP_SLOT 00417b41 FLA_Scal_external │ │ │ │ +0068649c 00146b16 R_ARM_JUMP_SLOT 003b2b61 t_getc │ │ │ │ +006864a0 0003ad16 R_ARM_JUMP_SLOT 0054ca59 FLA_CAQR_UT_inc_init_structure │ │ │ │ 006864a4 00000b16 R_ARM_JUMP_SLOT 00000000 zhpr_ │ │ │ │ -006864a8 00051616 R_ARM_JUMP_SLOT 003f7f85 FLA_Check_vector_dim │ │ │ │ -006864ac 000b5816 R_ARM_JUMP_SLOT 002ba50d stgsyl_ │ │ │ │ -006864b0 000d0216 R_ARM_JUMP_SLOT 00333aa9 zlapll_ │ │ │ │ -006864b4 00148316 R_ARM_JUMP_SLOT 005a94c9 FLA_Eig_gest_iu_ops_var1 │ │ │ │ -006864b8 000d6e16 R_ARM_JUMP_SLOT 0036cb39 zsyswapr_ │ │ │ │ -006864bc 00085716 R_ARM_JUMP_SLOT 00297ab5 sspevx_ │ │ │ │ -006864c0 00103d16 R_ARM_JUMP_SLOT 0039fd1d sorml2_fla │ │ │ │ -006864c4 0012cb16 R_ARM_JUMP_SLOT 004edac5 FLA_Syrk_ut_unb_var6 │ │ │ │ -006864c8 001c1e16 R_ARM_JUMP_SLOT 00459749 FLA_Gemm_nt_unb_var1 │ │ │ │ -006864cc 00128516 R_ARM_JUMP_SLOT 00145cf5 ctprfb_ │ │ │ │ -006864d0 00108e16 R_ARM_JUMP_SLOT 004209d9 FLA_Symm_external │ │ │ │ -006864d4 00194516 R_ARM_JUMP_SLOT 004e35f9 FLA_Syrk_ln_blk_var1 │ │ │ │ -006864d8 001b2e16 R_ARM_JUMP_SLOT 0007bd1d dgebd2_check │ │ │ │ -006864dc 001c6c16 R_ARM_JUMP_SLOT 004fdf05 FLA_Trmm_lut_unb_var1 │ │ │ │ -006864e0 0001c416 R_ARM_JUMP_SLOT 0052baf5 FLA_Trsm_rut_unb_var1 │ │ │ │ -006864e4 001b4416 R_ARM_JUMP_SLOT 00428d9d FLA_QR2_UT_task │ │ │ │ -006864e8 001bad16 R_ARM_JUMP_SLOT 003c2821 bl1_cherk_blas │ │ │ │ -006864ec 00023e16 R_ARM_JUMP_SLOT 00417535 FLA_Inv_scal_external │ │ │ │ -006864f0 0001f716 R_ARM_JUMP_SLOT 0040cf11 fla_dlamc5 │ │ │ │ -006864f4 00013316 R_ARM_JUMP_SLOT 004b6c8d FLA_Symm_lu_unb_var6 │ │ │ │ -006864f8 0008d916 R_ARM_JUMP_SLOT 0006fa4d dorglq_ │ │ │ │ -006864fc 000c7916 R_ARM_JUMP_SLOT 00593c95 FLA_Fused_Ahx_Axpy_Ax_opc_var1 │ │ │ │ -00686500 00067216 R_ARM_JUMP_SLOT 003b07f5 fk_open │ │ │ │ -00686504 0008ed16 R_ARM_JUMP_SLOT 0049a03d FLA_Her2k_un_unb_var3 │ │ │ │ -00686508 000ddf16 R_ARM_JUMP_SLOT 003cd9c5 bl1_callocm │ │ │ │ -0068650c 001a0716 R_ARM_JUMP_SLOT 004ea2f5 FLA_Syrk_un_unb_var2 │ │ │ │ -00686510 00147e16 R_ARM_JUMP_SLOT 00426141 FLA_Eig_gest_il_blk_ext │ │ │ │ -00686514 0018e416 R_ARM_JUMP_SLOT 003cc4d5 bl1_daxpyv2b │ │ │ │ -00686518 001a0216 R_ARM_JUMP_SLOT 004bad25 FLA_Symm_rl_blk_var9 │ │ │ │ -0068651c 0010c616 R_ARM_JUMP_SLOT 00655235 FLA_Apply_Q2_UT_lnfc_blk_var3 │ │ │ │ -00686520 0012e716 R_ARM_JUMP_SLOT 00411351 FLA_Obj_free_buffer_task │ │ │ │ -00686524 00044f16 R_ARM_JUMP_SLOT 00495375 FLA_Her2k_uh_unb_var9 │ │ │ │ -00686528 0006fe16 R_ARM_JUMP_SLOT 006557cd FLA_Apply_QUD_UT_lhfc │ │ │ │ -0068652c 0001ca16 R_ARM_JUMP_SLOT 00439415 FLA_Trsv_un │ │ │ │ -00686530 00095716 R_ARM_JUMP_SLOT 00454365 FLA_Gemm_nc_unb_var5 │ │ │ │ -00686534 00105d16 R_ARM_JUMP_SLOT 003b685d bl1_daxpyv │ │ │ │ -00686538 0002ec16 R_ARM_JUMP_SLOT 0057b3a5 FLA_Bidiag_UT_u_blk_var3 │ │ │ │ -0068653c 0006af16 R_ARM_JUMP_SLOT 0043c7cd FLA_Gemm_cc_blk_var2 │ │ │ │ -00686540 00024216 R_ARM_JUMP_SLOT 005c2475 FLA_Hess_UT_blf_var4 │ │ │ │ -00686544 000d5b16 R_ARM_JUMP_SLOT 00524569 FLA_Trsm_rlt_unb_var4 │ │ │ │ -00686548 00189616 R_ARM_JUMP_SLOT 003b7d31 bl1_zdot_in │ │ │ │ -0068654c 000c9316 R_ARM_JUMP_SLOT 0056ef65 FLA_Ttmm_l_opz_var3 │ │ │ │ -00686550 00145d16 R_ARM_JUMP_SLOT 0047ad85 FLA_Hemm_ru_blk_var7 │ │ │ │ -00686554 00120e16 R_ARM_JUMP_SLOT 004cb949 FLA_Syr2k_ln_unb_var2 │ │ │ │ -00686558 00022c16 R_ARM_JUMP_SLOT 00180efd dlaed1_ │ │ │ │ -0068655c 0007fe16 R_ARM_JUMP_SLOT 0041e129 FLA_Trsv_external │ │ │ │ -00686560 0012b316 R_ARM_JUMP_SLOT 00574361 FLA_Bidiag_UT │ │ │ │ -00686564 000a0b16 R_ARM_JUMP_SLOT 003f7d71 FLA_Check_valid_error_level │ │ │ │ -00686568 00161a16 R_ARM_JUMP_SLOT 003b8cbd bl1_zscal │ │ │ │ -0068656c 000ed016 R_ARM_JUMP_SLOT 003ccead bl1_param_map_to_netlib_uplo │ │ │ │ -00686570 00132716 R_ARM_JUMP_SLOT 005a35fd FLA_Eig_gest_il_opt_var4 │ │ │ │ +006864a8 00051616 R_ARM_JUMP_SLOT 003f9055 FLA_Check_vector_dim │ │ │ │ +006864ac 000b5816 R_ARM_JUMP_SLOT 002ba645 stgsyl_ │ │ │ │ +006864b0 000d0216 R_ARM_JUMP_SLOT 00334df1 zlapll_ │ │ │ │ +006864b4 00148316 R_ARM_JUMP_SLOT 005a94a9 FLA_Eig_gest_iu_ops_var1 │ │ │ │ +006864b8 000d6e16 R_ARM_JUMP_SLOT 0036d879 zsyswapr_ │ │ │ │ +006864bc 00085716 R_ARM_JUMP_SLOT 00297a95 sspevx_ │ │ │ │ +006864c0 00103d16 R_ARM_JUMP_SLOT 003a1989 sorml2_fla │ │ │ │ +006864c4 0012cb16 R_ARM_JUMP_SLOT 004ed255 FLA_Syrk_ut_unb_var6 │ │ │ │ +006864c8 001c1e16 R_ARM_JUMP_SLOT 00459751 FLA_Gemm_nt_unb_var1 │ │ │ │ +006864cc 00128516 R_ARM_JUMP_SLOT 00145505 ctprfb_ │ │ │ │ +006864d0 00108e16 R_ARM_JUMP_SLOT 004209e1 FLA_Symm_external │ │ │ │ +006864d4 00194516 R_ARM_JUMP_SLOT 004e2869 FLA_Syrk_ln_blk_var1 │ │ │ │ +006864d8 001b2e16 R_ARM_JUMP_SLOT 0007bd21 dgebd2_check │ │ │ │ +006864dc 001c6c16 R_ARM_JUMP_SLOT 004fdee9 FLA_Trmm_lut_unb_var1 │ │ │ │ +006864e0 0001c416 R_ARM_JUMP_SLOT 0052c085 FLA_Trsm_rut_unb_var1 │ │ │ │ +006864e4 001b4416 R_ARM_JUMP_SLOT 00428c01 FLA_QR2_UT_task │ │ │ │ +006864e8 001bad16 R_ARM_JUMP_SLOT 003c2831 bl1_cherk_blas │ │ │ │ +006864ec 00023e16 R_ARM_JUMP_SLOT 00416ff5 FLA_Inv_scal_external │ │ │ │ +006864f0 0001f716 R_ARM_JUMP_SLOT 0040cf19 fla_dlamc5 │ │ │ │ +006864f4 00013316 R_ARM_JUMP_SLOT 004b6c71 FLA_Symm_lu_unb_var6 │ │ │ │ +006864f8 0008d916 R_ARM_JUMP_SLOT 00071b85 dorglq_ │ │ │ │ +006864fc 000c7916 R_ARM_JUMP_SLOT 005917e9 FLA_Fused_Ahx_Axpy_Ax_opc_var1 │ │ │ │ +00686500 00067216 R_ARM_JUMP_SLOT 003b0805 fk_open │ │ │ │ +00686504 0008ed16 R_ARM_JUMP_SLOT 0049a021 FLA_Her2k_un_unb_var3 │ │ │ │ +00686508 000ddf16 R_ARM_JUMP_SLOT 003cd8a5 bl1_callocm │ │ │ │ +0068650c 001a0716 R_ARM_JUMP_SLOT 004e9ebd FLA_Syrk_un_unb_var2 │ │ │ │ +00686510 00147e16 R_ARM_JUMP_SLOT 00426149 FLA_Eig_gest_il_blk_ext │ │ │ │ +00686514 0018e416 R_ARM_JUMP_SLOT 003cc4e5 bl1_daxpyv2b │ │ │ │ +00686518 001a0216 R_ARM_JUMP_SLOT 004bad09 FLA_Symm_rl_blk_var9 │ │ │ │ +0068651c 0010c616 R_ARM_JUMP_SLOT 0065521d FLA_Apply_Q2_UT_lnfc_blk_var3 │ │ │ │ +00686520 0012e716 R_ARM_JUMP_SLOT 00411359 FLA_Obj_free_buffer_task │ │ │ │ +00686524 00044f16 R_ARM_JUMP_SLOT 00494779 FLA_Her2k_uh_unb_var9 │ │ │ │ +00686528 0006fe16 R_ARM_JUMP_SLOT 00655e35 FLA_Apply_QUD_UT_lhfc │ │ │ │ +0068652c 0001ca16 R_ARM_JUMP_SLOT 0043941d FLA_Trsv_un │ │ │ │ +00686530 00095716 R_ARM_JUMP_SLOT 0045436d FLA_Gemm_nc_unb_var5 │ │ │ │ +00686534 00105d16 R_ARM_JUMP_SLOT 003b5d35 bl1_daxpyv │ │ │ │ +00686538 0002ec16 R_ARM_JUMP_SLOT 0057aef1 FLA_Bidiag_UT_u_blk_var3 │ │ │ │ +0068653c 0006af16 R_ARM_JUMP_SLOT 0043c7d5 FLA_Gemm_cc_blk_var2 │ │ │ │ +00686540 00024216 R_ARM_JUMP_SLOT 005c2455 FLA_Hess_UT_blf_var4 │ │ │ │ +00686544 000d5b16 R_ARM_JUMP_SLOT 0052454d FLA_Trsm_rlt_unb_var4 │ │ │ │ +00686548 00189616 R_ARM_JUMP_SLOT 003b7ac9 bl1_zdot_in │ │ │ │ +0068654c 000c9316 R_ARM_JUMP_SLOT 0056eba5 FLA_Ttmm_l_opz_var3 │ │ │ │ +00686550 00145d16 R_ARM_JUMP_SLOT 0047ad69 FLA_Hemm_ru_blk_var7 │ │ │ │ +00686554 00120e16 R_ARM_JUMP_SLOT 004cb92d FLA_Syr2k_ln_unb_var2 │ │ │ │ +00686558 00022c16 R_ARM_JUMP_SLOT 00180319 dlaed1_ │ │ │ │ +0068655c 0007fe16 R_ARM_JUMP_SLOT 0041dcad FLA_Trsv_external │ │ │ │ +00686560 0012b316 R_ARM_JUMP_SLOT 00574341 FLA_Bidiag_UT │ │ │ │ +00686564 000a0b16 R_ARM_JUMP_SLOT 003f8e41 FLA_Check_valid_error_level │ │ │ │ +00686568 00161a16 R_ARM_JUMP_SLOT 003b92dd bl1_zscal │ │ │ │ +0068656c 000ed016 R_ARM_JUMP_SLOT 003cc889 bl1_param_map_to_netlib_uplo │ │ │ │ +00686570 00132716 R_ARM_JUMP_SLOT 005a2ded FLA_Eig_gest_il_opt_var4 │ │ │ │ 00686574 00000c16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ 00686578 000cd116 R_ARM_JUMP_SLOT 0016880d dgerqf_ │ │ │ │ 0068657c 00142116 R_ARM_JUMP_SLOT 001adbe1 dlartg_ │ │ │ │ -00686580 001af116 R_ARM_JUMP_SLOT 0052d9d5 FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ -00686584 001a9d16 R_ARM_JUMP_SLOT 004ffad9 FLA_Trmm_rlh_blk_var3 │ │ │ │ +00686580 001af116 R_ARM_JUMP_SLOT 0052d4b9 FLA_Bsvd_compute_tol_thresh_opd │ │ │ │ +00686584 001a9d16 R_ARM_JUMP_SLOT 005001cd FLA_Trmm_rlh_blk_var3 │ │ │ │ 00686588 00000d16 R_ARM_JUMP_SLOT 00000000 snrm2_ │ │ │ │ 0068658c 00000e16 R_ARM_JUMP_SLOT 00000000 sqrt │ │ │ │ -00686590 001aa816 R_ARM_JUMP_SLOT 0020eea9 sbdsdc_ │ │ │ │ -00686594 00178416 R_ARM_JUMP_SLOT 003e5ae5 FLA_Tridiag_UT_check │ │ │ │ -00686598 000a5a16 R_ARM_JUMP_SLOT 00631229 FLA_Accum_T_UT_fr_opc_var1 │ │ │ │ -0068659c 00148a16 R_ARM_JUMP_SLOT 005ace05 FLA_Eig_gest_iu_ops_var5 │ │ │ │ -006865a0 0010d016 R_ARM_JUMP_SLOT 004091dd FLA_Mach_params_opd │ │ │ │ -006865a4 0016fd16 R_ARM_JUMP_SLOT 005184c1 FLA_Trsm_luc_unb_var2 │ │ │ │ -006865a8 00022816 R_ARM_JUMP_SLOT 003c83c9 bl1_csymm_blas │ │ │ │ +00686590 001aa816 R_ARM_JUMP_SLOT 0020c4b1 sbdsdc_ │ │ │ │ +00686594 00178416 R_ARM_JUMP_SLOT 003e5aed FLA_Tridiag_UT_check │ │ │ │ +00686598 000a5a16 R_ARM_JUMP_SLOT 00631211 FLA_Accum_T_UT_fr_opc_var1 │ │ │ │ +0068659c 00148a16 R_ARM_JUMP_SLOT 005ae4f1 FLA_Eig_gest_iu_ops_var5 │ │ │ │ +006865a0 0010d016 R_ARM_JUMP_SLOT 004091e5 FLA_Mach_params_opd │ │ │ │ +006865a4 0016fd16 R_ARM_JUMP_SLOT 005184a5 FLA_Trsm_luc_unb_var2 │ │ │ │ +006865a8 00022816 R_ARM_JUMP_SLOT 003c9609 bl1_csymm_blas │ │ │ │ 006865ac 000c2c16 R_ARM_JUMP_SLOT 00089c51 zunglq_check │ │ │ │ -006865b0 0002f116 R_ARM_JUMP_SLOT 00433c69 FLA_Scal_blk_var2 │ │ │ │ -006865b4 00022416 R_ARM_JUMP_SLOT 005f8401 FLA_Sylv_hn │ │ │ │ -006865b8 000c5816 R_ARM_JUMP_SLOT 00504d05 FLA_Trmm_rlt_unb_var3 │ │ │ │ -006865bc 001a2516 R_ARM_JUMP_SLOT 002bd6b5 stgsy2_ │ │ │ │ -006865c0 0010d116 R_ARM_JUMP_SLOT 005636a5 FLA_Trinv_ln_opz_var4 │ │ │ │ -006865c4 0004b816 R_ARM_JUMP_SLOT 005744a9 FLA_Bidiag_UT_create_T │ │ │ │ -006865c8 00181d16 R_ARM_JUMP_SLOT 003d5f69 FLA_Absolute_square_check │ │ │ │ -006865cc 000fc916 R_ARM_JUMP_SLOT 00542c99 FLA_LU_nopiv_opd_var5 │ │ │ │ -006865d0 00132316 R_ARM_JUMP_SLOT 002d54e1 zgebd2_ │ │ │ │ -006865d4 0018b716 R_ARM_JUMP_SLOT 003df005 FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ -006865d8 000eec16 R_ARM_JUMP_SLOT 0010085d clascl_ │ │ │ │ -006865dc 0006e716 R_ARM_JUMP_SLOT 003dcd99 FLA_Hemm_internal_check │ │ │ │ -006865e0 00036816 R_ARM_JUMP_SLOT 005f97a9 FLA_Sylv_nn │ │ │ │ +006865b0 0002f116 R_ARM_JUMP_SLOT 00433c71 FLA_Scal_blk_var2 │ │ │ │ +006865b4 00022416 R_ARM_JUMP_SLOT 005f7f5d FLA_Sylv_hn │ │ │ │ +006865b8 000c5816 R_ARM_JUMP_SLOT 00504ce9 FLA_Trmm_rlt_unb_var3 │ │ │ │ +006865bc 001a2516 R_ARM_JUMP_SLOT 002bd691 stgsy2_ │ │ │ │ +006865c0 0010d116 R_ARM_JUMP_SLOT 00563c69 FLA_Trinv_ln_opz_var4 │ │ │ │ +006865c4 0004b816 R_ARM_JUMP_SLOT 00574489 FLA_Bidiag_UT_create_T │ │ │ │ +006865c8 00181d16 R_ARM_JUMP_SLOT 003d5f71 FLA_Absolute_square_check │ │ │ │ +006865cc 000fc916 R_ARM_JUMP_SLOT 00541d01 FLA_LU_nopiv_opd_var5 │ │ │ │ +006865d0 00132316 R_ARM_JUMP_SLOT 002d54b1 zgebd2_ │ │ │ │ +006865d4 0018b716 R_ARM_JUMP_SLOT 003dedb5 FLA_Apply_CAQ_UT_inc_internal_check │ │ │ │ +006865d8 000eec16 R_ARM_JUMP_SLOT 000fd45d clascl_ │ │ │ │ +006865dc 0006e716 R_ARM_JUMP_SLOT 003dcfa9 FLA_Hemm_internal_check │ │ │ │ +006865e0 00036816 R_ARM_JUMP_SLOT 005f9791 FLA_Sylv_nn │ │ │ │ 006865e4 00000f16 R_ARM_JUMP_SLOT 00000000 omp_get_num_threads@OMP_1.0 │ │ │ │ -006865e8 00023116 R_ARM_JUMP_SLOT 002407f5 sladiv1_ │ │ │ │ -006865ec 00117b16 R_ARM_JUMP_SLOT 004cab31 FLA_Syr2k_ln_blk_var8 │ │ │ │ -006865f0 000c3c16 R_ARM_JUMP_SLOT 00575335 FLA_Bidiag_UT_internal │ │ │ │ -006865f4 00127d16 R_ARM_JUMP_SLOT 005df669 FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ -006865f8 0011e316 R_ARM_JUMP_SLOT 0046b019 FLA_Hemm_ll_unb_var9 │ │ │ │ -006865fc 001a7716 R_ARM_JUMP_SLOT 003d56a1 FLA_Obj_le_check │ │ │ │ -00686600 000dac16 R_ARM_JUMP_SLOT 0050f275 FLA_Trsm_ruc │ │ │ │ -00686604 0008d416 R_ARM_JUMP_SLOT 0048bfe9 FLA_Her2k_ln_unb_var1 │ │ │ │ -00686608 00156216 R_ARM_JUMP_SLOT 00506da9 FLA_Trmm_ruc_unb_var1 │ │ │ │ -0068660c 0009f916 R_ARM_JUMP_SLOT 004dbde5 FLA_Syr2k_ut_blk_var2 │ │ │ │ -00686610 001c3016 R_ARM_JUMP_SLOT 00408df5 FLA_Househ2_UT_r_opz │ │ │ │ -00686614 000b1016 R_ARM_JUMP_SLOT 002b3a51 stgsna_ │ │ │ │ -00686618 0007cc16 R_ARM_JUMP_SLOT 0050a211 FLA_Trmm_run_unb_var3 │ │ │ │ -0068661c 00181a16 R_ARM_JUMP_SLOT 000e43f9 clagtm_ │ │ │ │ -00686620 001a6816 R_ARM_JUMP_SLOT 003fab8d FLA_Obj_is_real │ │ │ │ -00686624 0012ad16 R_ARM_JUMP_SLOT 002104ed dtrsyl_ │ │ │ │ -00686628 000c7216 R_ARM_JUMP_SLOT 006691fd FLA_Apply_Q_UT_lnfc_blk_var1 │ │ │ │ -0068662c 00185f16 R_ARM_JUMP_SLOT 003ea365 FLA_Trmm_cntl_finalize │ │ │ │ -00686630 00046416 R_ARM_JUMP_SLOT 0007cf81 dgetrf_check │ │ │ │ -00686634 001b8f16 R_ARM_JUMP_SLOT 00582c95 FLA_Bidiag_UT_u_step_ofs_var3 │ │ │ │ -00686638 0003b016 R_ARM_JUMP_SLOT 003d1579 bl1_crands │ │ │ │ -0068663c 00112516 R_ARM_JUMP_SLOT 0056b6b9 FLA_Trinv_uu_unb_var1 │ │ │ │ -00686640 00190516 R_ARM_JUMP_SLOT 00463469 FLA_Hemm_lu │ │ │ │ -00686644 0017c616 R_ARM_JUMP_SLOT 003fa9f5 FLA_Obj_num_elem_alloc │ │ │ │ -00686648 0019be16 R_ARM_JUMP_SLOT 003b4195 bl1_saxpysv │ │ │ │ -0068664c 000f5b16 R_ARM_JUMP_SLOT 004846dd FLA_Her2k_lh_blk_var7 │ │ │ │ -00686650 00124c16 R_ARM_JUMP_SLOT 0054d0bd FLA_LQ_UT_create_T │ │ │ │ -00686654 00142c16 R_ARM_JUMP_SLOT 005b9169 FLA_Eig_gest_nu_ops_var1 │ │ │ │ -00686658 0009b016 R_ARM_JUMP_SLOT 003d1681 bl1_cmaxabsv │ │ │ │ -0068665c 001a0d16 R_ARM_JUMP_SLOT 004eaced FLA_Syrk_un_unb_var6 │ │ │ │ -00686660 001bf716 R_ARM_JUMP_SLOT 0065a2e1 FLA_Apply_Q_UT_lhbc_blk_var1 │ │ │ │ -00686664 00149216 R_ARM_JUMP_SLOT 0028eb19 spotrs_ │ │ │ │ -00686668 000f1a16 R_ARM_JUMP_SLOT 005f38e5 FLA_Lyap_n_opd_var3 │ │ │ │ +006865e8 00023116 R_ARM_JUMP_SLOT 002436d9 sladiv1_ │ │ │ │ +006865ec 00117b16 R_ARM_JUMP_SLOT 004cab15 FLA_Syr2k_ln_blk_var8 │ │ │ │ +006865f0 000c3c16 R_ARM_JUMP_SLOT 00575771 FLA_Bidiag_UT_internal │ │ │ │ +006865f4 00127d16 R_ARM_JUMP_SLOT 005df651 FLA_Tridiag_UT_l_step_opt_var1 │ │ │ │ +006865f8 0011e316 R_ARM_JUMP_SLOT 0046affd FLA_Hemm_ll_unb_var9 │ │ │ │ +006865fc 001a7716 R_ARM_JUMP_SLOT 003d56a9 FLA_Obj_le_check │ │ │ │ +00686600 000dac16 R_ARM_JUMP_SLOT 0050f259 FLA_Trsm_ruc │ │ │ │ +00686604 0008d416 R_ARM_JUMP_SLOT 0048bfcd FLA_Her2k_ln_unb_var1 │ │ │ │ +00686608 00156216 R_ARM_JUMP_SLOT 00506d8d FLA_Trmm_ruc_unb_var1 │ │ │ │ +0068660c 0009f916 R_ARM_JUMP_SLOT 004dc3f9 FLA_Syr2k_ut_blk_var2 │ │ │ │ +00686610 001c3016 R_ARM_JUMP_SLOT 00408dfd FLA_Househ2_UT_r_opz │ │ │ │ +00686614 000b1016 R_ARM_JUMP_SLOT 002b4379 stgsna_ │ │ │ │ +00686618 0007cc16 R_ARM_JUMP_SLOT 0050a1f5 FLA_Trmm_run_unb_var3 │ │ │ │ +0068661c 00181a16 R_ARM_JUMP_SLOT 000ded25 clagtm_ │ │ │ │ +00686620 001a6816 R_ARM_JUMP_SLOT 003fab99 FLA_Obj_is_real │ │ │ │ +00686624 0012ad16 R_ARM_JUMP_SLOT 00211fc9 dtrsyl_ │ │ │ │ +00686628 000c7216 R_ARM_JUMP_SLOT 006691e5 FLA_Apply_Q_UT_lnfc_blk_var1 │ │ │ │ +0068662c 00185f16 R_ARM_JUMP_SLOT 003ea36d FLA_Trmm_cntl_finalize │ │ │ │ +00686630 00046416 R_ARM_JUMP_SLOT 0007cf85 dgetrf_check │ │ │ │ +00686634 001b8f16 R_ARM_JUMP_SLOT 00582c75 FLA_Bidiag_UT_u_step_ofs_var3 │ │ │ │ +00686638 0003b016 R_ARM_JUMP_SLOT 003d18e9 bl1_crands │ │ │ │ +0068663c 00112516 R_ARM_JUMP_SLOT 0056c355 FLA_Trinv_uu_unb_var1 │ │ │ │ +00686640 00190516 R_ARM_JUMP_SLOT 0046344d FLA_Hemm_lu │ │ │ │ +00686644 0017c616 R_ARM_JUMP_SLOT 003faa01 FLA_Obj_num_elem_alloc │ │ │ │ +00686648 0019be16 R_ARM_JUMP_SLOT 003b59e9 bl1_saxpysv │ │ │ │ +0068664c 000f5b16 R_ARM_JUMP_SLOT 00484cf9 FLA_Her2k_lh_blk_var7 │ │ │ │ +00686650 00124c16 R_ARM_JUMP_SLOT 0054d09d FLA_LQ_UT_create_T │ │ │ │ +00686654 00142c16 R_ARM_JUMP_SLOT 005b9149 FLA_Eig_gest_nu_ops_var1 │ │ │ │ +00686658 0009b016 R_ARM_JUMP_SLOT 003d1449 bl1_cmaxabsv │ │ │ │ +0068665c 001a0d16 R_ARM_JUMP_SLOT 004eb101 FLA_Syrk_un_unb_var6 │ │ │ │ +00686660 001bf716 R_ARM_JUMP_SLOT 006631c5 FLA_Apply_Q_UT_lhbc_blk_var1 │ │ │ │ +00686664 00149216 R_ARM_JUMP_SLOT 0028eaf9 spotrs_ │ │ │ │ +00686668 000f1a16 R_ARM_JUMP_SLOT 005f2f8d FLA_Lyap_n_opd_var3 │ │ │ │ 0068666c 00001016 R_ARM_JUMP_SLOT 00000000 zherk_ │ │ │ │ -00686670 0008f516 R_ARM_JUMP_SLOT 0049bf91 FLA_Her2k_un_unb_var8 │ │ │ │ -00686674 00032916 R_ARM_JUMP_SLOT 003bf511 bl1_zher_blas │ │ │ │ -00686678 001bdc16 R_ARM_JUMP_SLOT 00389a31 zunbdb3_ │ │ │ │ -0068667c 00104f16 R_ARM_JUMP_SLOT 003bfa51 bl1_zgeru_blas │ │ │ │ -00686680 00038a16 R_ARM_JUMP_SLOT 00585a3d FLA_Bidiag_UT_u_unb_var1 │ │ │ │ -00686684 00118116 R_ARM_JUMP_SLOT 004d5575 FLA_Syr2k_un_blk_var2 │ │ │ │ -00686688 000f2b16 R_ARM_JUMP_SLOT 0047f4c9 FLA_Her2k_lh │ │ │ │ -0068668c 00028f16 R_ARM_JUMP_SLOT 001847d9 dlaed3_ │ │ │ │ -00686690 0018ca16 R_ARM_JUMP_SLOT 003ed919 FLASH_Trinv_cntl_finalize │ │ │ │ -00686694 0001f116 R_ARM_JUMP_SLOT 005711ad FLA_Ttmm_u_opz_var3 │ │ │ │ -00686698 0013e316 R_ARM_JUMP_SLOT 0040db41 FLA_Sort_evd │ │ │ │ -0068669c 00133616 R_ARM_JUMP_SLOT 003a63fd sorgqr_fla │ │ │ │ -006866a0 00140416 R_ARM_JUMP_SLOT 003b8505 bl1_zinvscalv │ │ │ │ -006866a4 00113316 R_ARM_JUMP_SLOT 0015b101 dgeequ_ │ │ │ │ -006866a8 00133016 R_ARM_JUMP_SLOT 0055ea89 FLA_Tevd_iteracc_v_opd_var1 │ │ │ │ -006866ac 000eda16 R_ARM_JUMP_SLOT 003a7281 zunm2r_fla │ │ │ │ -006866b0 00173e16 R_ARM_JUMP_SLOT 0041af5d FLA_Gerc_external │ │ │ │ -006866b4 0005e216 R_ARM_JUMP_SLOT 0046d299 FLA_Hemm_lu_blk_var5 │ │ │ │ -006866b8 000ff216 R_ARM_JUMP_SLOT 005f1a59 FLA_Lyap_n_opz_var1 │ │ │ │ -006866bc 0017b016 R_ARM_JUMP_SLOT 002bcb41 strexc_ │ │ │ │ -006866c0 00102916 R_ARM_JUMP_SLOT 005629fd FLA_Trinv_ln_opd_var2 │ │ │ │ -006866c4 000ef316 R_ARM_JUMP_SLOT 005bab6d FLA_Eig_gest_nu_opc_var2 │ │ │ │ +00686670 0008f516 R_ARM_JUMP_SLOT 0049bf75 FLA_Her2k_un_unb_var8 │ │ │ │ +00686674 00032916 R_ARM_JUMP_SLOT 003bff19 bl1_zher_blas │ │ │ │ +00686678 001bdc16 R_ARM_JUMP_SLOT 0038b0d9 zunbdb3_ │ │ │ │ +0068667c 00104f16 R_ARM_JUMP_SLOT 003bfbd1 bl1_zgeru_blas │ │ │ │ +00686680 00038a16 R_ARM_JUMP_SLOT 00585a1d FLA_Bidiag_UT_u_unb_var1 │ │ │ │ +00686684 00118116 R_ARM_JUMP_SLOT 004d5559 FLA_Syr2k_un_blk_var2 │ │ │ │ +00686688 000f2b16 R_ARM_JUMP_SLOT 0048083d FLA_Her2k_lh │ │ │ │ +0068668c 00028f16 R_ARM_JUMP_SLOT 00185829 dlaed3_ │ │ │ │ +00686690 0018ca16 R_ARM_JUMP_SLOT 003ed921 FLASH_Trinv_cntl_finalize │ │ │ │ +00686694 0001f116 R_ARM_JUMP_SLOT 0057118d FLA_Ttmm_u_opz_var3 │ │ │ │ +00686698 0013e316 R_ARM_JUMP_SLOT 0040de7d FLA_Sort_evd │ │ │ │ +0068669c 00133616 R_ARM_JUMP_SLOT 003a6401 sorgqr_fla │ │ │ │ +006866a0 00140416 R_ARM_JUMP_SLOT 003b8515 bl1_zinvscalv │ │ │ │ +006866a4 00113316 R_ARM_JUMP_SLOT 0015cf99 dgeequ_ │ │ │ │ +006866a8 00133016 R_ARM_JUMP_SLOT 0055ea71 FLA_Tevd_iteracc_v_opd_var1 │ │ │ │ +006866ac 000eda16 R_ARM_JUMP_SLOT 003a6b99 zunm2r_fla │ │ │ │ +006866b0 00173e16 R_ARM_JUMP_SLOT 0041af65 FLA_Gerc_external │ │ │ │ +006866b4 0005e216 R_ARM_JUMP_SLOT 0046cc69 FLA_Hemm_lu_blk_var5 │ │ │ │ +006866b8 000ff216 R_ARM_JUMP_SLOT 005f1a41 FLA_Lyap_n_opz_var1 │ │ │ │ +006866bc 0017b016 R_ARM_JUMP_SLOT 002bd05d strexc_ │ │ │ │ +006866c0 00102916 R_ARM_JUMP_SLOT 005629e5 FLA_Trinv_ln_opd_var2 │ │ │ │ +006866c4 000ef316 R_ARM_JUMP_SLOT 005bab4d FLA_Eig_gest_nu_opc_var2 │ │ │ │ 006866c8 00001116 R_ARM_JUMP_SLOT 00000000 sspmv_ │ │ │ │ -006866cc 00189016 R_ARM_JUMP_SLOT 003bb525 bl1_zccopymt │ │ │ │ -006866d0 00166c16 R_ARM_JUMP_SLOT 003bb931 bl1_dswapmt │ │ │ │ -006866d4 00049d16 R_ARM_JUMP_SLOT 00476d51 FLA_Hemm_rl_unb_var4 │ │ │ │ -006866d8 00070116 R_ARM_JUMP_SLOT 00583b35 FLA_Bidiag_UT_u_step_ofc_var3 │ │ │ │ -006866dc 0009ca16 R_ARM_JUMP_SLOT 00554fdd FLA_QR_UT_unb_var1 │ │ │ │ -006866e0 000db916 R_ARM_JUMP_SLOT 002951d1 sspev_ │ │ │ │ +006866cc 00189016 R_ARM_JUMP_SLOT 003bb025 bl1_zccopymt │ │ │ │ +006866d0 00166c16 R_ARM_JUMP_SLOT 003bb341 bl1_dswapmt │ │ │ │ +006866d4 00049d16 R_ARM_JUMP_SLOT 004767b9 FLA_Hemm_rl_unb_var4 │ │ │ │ +006866d8 00070116 R_ARM_JUMP_SLOT 00583b15 FLA_Bidiag_UT_u_step_ofc_var3 │ │ │ │ +006866dc 0009ca16 R_ARM_JUMP_SLOT 00554f41 FLA_QR_UT_unb_var1 │ │ │ │ +006866e0 000db916 R_ARM_JUMP_SLOT 002951b1 sspev_ │ │ │ │ 006866e4 00001216 R_ARM_JUMP_SLOT 00000000 cswap_ │ │ │ │ -006866e8 0005ec16 R_ARM_JUMP_SLOT 0046e4ad FLA_Hemm_lu_blk_var9 │ │ │ │ -006866ec 00190916 R_ARM_JUMP_SLOT 005677f5 FLA_Trinv_un_blk_var3 │ │ │ │ -006866f0 000fbb16 R_ARM_JUMP_SLOT 005ae071 FLA_Eig_gest_iu_opz_var4 │ │ │ │ -006866f4 000cb416 R_ARM_JUMP_SLOT 00523ae1 FLA_Trsm_rlt_blk_var1 │ │ │ │ -006866f8 00066016 R_ARM_JUMP_SLOT 003f1785 FLASH_Obj_blocksizes │ │ │ │ -006866fc 00181416 R_ARM_JUMP_SLOT 005a6e49 FLA_Eig_gest_iu_blk_var2 │ │ │ │ -00686700 000b9216 R_ARM_JUMP_SLOT 003e8acd FLA_Transpose_cntl_finalize │ │ │ │ -00686704 00168816 R_ARM_JUMP_SLOT 00632079 FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ -00686708 0001e216 R_ARM_JUMP_SLOT 003d0ced bl1_dinvertv │ │ │ │ -0068670c 001c2816 R_ARM_JUMP_SLOT 0045a19d FLA_Gemm_nt_unb_var5 │ │ │ │ -00686710 00062316 R_ARM_JUMP_SLOT 00068315 sgeqrf_ │ │ │ │ -00686714 0005b016 R_ARM_JUMP_SLOT 003ab52d zdotc_f2c_ │ │ │ │ -00686718 000e4516 R_ARM_JUMP_SLOT 003f5a59 FLA_Param_map_netlib_to_flame_trans │ │ │ │ -0068671c 0015e716 R_ARM_JUMP_SLOT 00634e05 FLA_Apply_G_rf_asz_var1 │ │ │ │ +006866e8 0005ec16 R_ARM_JUMP_SLOT 0046eaa5 FLA_Hemm_lu_blk_var9 │ │ │ │ +006866ec 00190916 R_ARM_JUMP_SLOT 005677dd FLA_Trinv_un_blk_var3 │ │ │ │ +006866f0 000fbb16 R_ARM_JUMP_SLOT 005ad491 FLA_Eig_gest_iu_opz_var4 │ │ │ │ +006866f4 000cb416 R_ARM_JUMP_SLOT 00523921 FLA_Trsm_rlt_blk_var1 │ │ │ │ +006866f8 00066016 R_ARM_JUMP_SLOT 003f178d FLASH_Obj_blocksizes │ │ │ │ +006866fc 00181416 R_ARM_JUMP_SLOT 005a6e29 FLA_Eig_gest_iu_blk_var2 │ │ │ │ +00686700 000b9216 R_ARM_JUMP_SLOT 003e87dd FLA_Transpose_cntl_finalize │ │ │ │ +00686704 00168816 R_ARM_JUMP_SLOT 00632061 FLA_Apply_CAQ2_UT_lhfc_blk_var2 │ │ │ │ +00686708 0001e216 R_ARM_JUMP_SLOT 003d0cf5 bl1_dinvertv │ │ │ │ +0068670c 001c2816 R_ARM_JUMP_SLOT 0045a1a5 FLA_Gemm_nt_unb_var5 │ │ │ │ +00686710 00062316 R_ARM_JUMP_SLOT 00068eb5 sgeqrf_ │ │ │ │ +00686714 0005b016 R_ARM_JUMP_SLOT 003aabd1 zdotc_f2c_ │ │ │ │ +00686718 000e4516 R_ARM_JUMP_SLOT 003f5a61 FLA_Param_map_netlib_to_flame_trans │ │ │ │ +0068671c 0015e716 R_ARM_JUMP_SLOT 00634ded FLA_Apply_G_rf_asz_var1 │ │ │ │ 00686720 00179216 R_ARM_JUMP_SLOT 0008203d sgetrf_check │ │ │ │ -00686724 00066916 R_ARM_JUMP_SLOT 00119391 cpptrf_ │ │ │ │ +00686724 00066916 R_ARM_JUMP_SLOT 001191b5 cpptrf_ │ │ │ │ 00686728 00092316 R_ARM_JUMP_SLOT 000c011d chetrd_ │ │ │ │ -0068672c 000e6316 R_ARM_JUMP_SLOT 003debc5 FLA_Apply_CAQ2_UT_internal_check │ │ │ │ -00686730 00179616 R_ARM_JUMP_SLOT 00532315 FLA_Bsvd_v_opd_var1 │ │ │ │ -00686734 0014d316 R_ARM_JUMP_SLOT 00440f35 FLA_Gemm_cn_blk_var5 │ │ │ │ -00686738 00012716 R_ARM_JUMP_SLOT 004b572d FLA_Symm_lu_unb_var2 │ │ │ │ -0068673c 000f7716 R_ARM_JUMP_SLOT 0051f02d FLA_Trsm_rlh_blk_var3 │ │ │ │ -00686740 000d6516 R_ARM_JUMP_SLOT 003e1295 FLA_Bidiag_UT_form_V_check │ │ │ │ -00686744 0011dc16 R_ARM_JUMP_SLOT 00469f8d FLA_Hemm_ll_unb_var5 │ │ │ │ -00686748 0002fc16 R_ARM_JUMP_SLOT 00612891 FLA_Sylv_hn_blk_var9 │ │ │ │ -0068674c 00039216 R_ARM_JUMP_SLOT 005979b1 FLA_Bidiag_UT_u_unb_var5 │ │ │ │ -00686750 0005e416 R_ARM_JUMP_SLOT 003faa15 FLA_Obj_buffer_at_view │ │ │ │ +0068672c 000e6316 R_ARM_JUMP_SLOT 003debcd FLA_Apply_CAQ2_UT_internal_check │ │ │ │ +00686730 00179616 R_ARM_JUMP_SLOT 00532165 FLA_Bsvd_v_opd_var1 │ │ │ │ +00686734 0014d316 R_ARM_JUMP_SLOT 004411dd FLA_Gemm_cn_blk_var5 │ │ │ │ +00686738 00012716 R_ARM_JUMP_SLOT 004b5711 FLA_Symm_lu_unb_var2 │ │ │ │ +0068673c 000f7716 R_ARM_JUMP_SLOT 0052023d FLA_Trsm_rlh_blk_var3 │ │ │ │ +00686740 000d6516 R_ARM_JUMP_SLOT 003e129d FLA_Bidiag_UT_form_V_check │ │ │ │ +00686744 0011dc16 R_ARM_JUMP_SLOT 00469f71 FLA_Hemm_ll_unb_var5 │ │ │ │ +00686748 0002fc16 R_ARM_JUMP_SLOT 006126e1 FLA_Sylv_hn_blk_var9 │ │ │ │ +0068674c 00039216 R_ARM_JUMP_SLOT 00598bb5 FLA_Bidiag_UT_u_unb_var5 │ │ │ │ +00686750 0005e416 R_ARM_JUMP_SLOT 003faa21 FLA_Obj_buffer_at_view │ │ │ │ 00686754 00001316 R_ARM_JUMP_SLOT 00000000 dswap_ │ │ │ │ 00686758 00001416 R_ARM_JUMP_SLOT 00000000 dgemm_ │ │ │ │ -0068675c 000dda16 R_ARM_JUMP_SLOT 003c9ea1 bl1_strsmsx │ │ │ │ -00686760 0016f316 R_ARM_JUMP_SLOT 005ec351 FLA_Lyap_h_opd_var3 │ │ │ │ -00686764 0007d716 R_ARM_JUMP_SLOT 0042d751 FLA_Copy │ │ │ │ -00686768 001b5416 R_ARM_JUMP_SLOT 003d9b9d FLA_Dot2cs_check │ │ │ │ -0068676c 000a6716 R_ARM_JUMP_SLOT 002f60b5 zheev_ │ │ │ │ -00686770 00033616 R_ARM_JUMP_SLOT 004e7da9 FLA_Syrk_lt_unb_var3 │ │ │ │ -00686774 0017d016 R_ARM_JUMP_SLOT 0012c15d csytrs_ │ │ │ │ +0068675c 000dda16 R_ARM_JUMP_SLOT 003c9eb1 bl1_strsmsx │ │ │ │ +00686760 0016f316 R_ARM_JUMP_SLOT 005eb77d FLA_Lyap_h_opd_var3 │ │ │ │ +00686764 0007d716 R_ARM_JUMP_SLOT 0042cd81 FLA_Copy │ │ │ │ +00686768 001b5416 R_ARM_JUMP_SLOT 003d9ba5 FLA_Dot2cs_check │ │ │ │ +0068676c 000a6716 R_ARM_JUMP_SLOT 002f608d zheev_ │ │ │ │ +00686770 00033616 R_ARM_JUMP_SLOT 004e7d8d FLA_Syrk_lt_unb_var3 │ │ │ │ +00686774 0017d016 R_ARM_JUMP_SLOT 0012c155 csytrs_ │ │ │ │ 00686778 00135f16 R_ARM_JUMP_SLOT 000ac4a1 cgttrs_ │ │ │ │ 0068677c 00021216 R_ARM_JUMP_SLOT 00081c01 sgeqr2_check │ │ │ │ -00686780 00178216 R_ARM_JUMP_SLOT 003d161d bl1_dmaxabsv │ │ │ │ -00686784 0005f216 R_ARM_JUMP_SLOT 003e9abd FLA_Hemm_cntl_init │ │ │ │ -00686788 00074216 R_ARM_JUMP_SLOT 0052d28d FLA_Bsvd_find_submatrix_ops │ │ │ │ -0068678c 0007bd16 R_ARM_JUMP_SLOT 003ceb49 bl1_zfree_saved_contigm │ │ │ │ -00686790 00082d16 R_ARM_JUMP_SLOT 005222c1 FLA_Trsm_rln_blk_var2 │ │ │ │ -00686794 0008e516 R_ARM_JUMP_SLOT 0048e865 FLA_Her2k_ln_unb_var9 │ │ │ │ -00686798 0003c316 R_ARM_JUMP_SLOT 005db1e5 FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ -0068679c 0005a216 R_ARM_JUMP_SLOT 004ff7c9 FLA_Trmm_rlc_unb_var3 │ │ │ │ -006867a0 00104a16 R_ARM_JUMP_SLOT 005215d9 FLA_Trsm_rlh_unb_var2 │ │ │ │ -006867a4 000e4316 R_ARM_JUMP_SLOT 003bdfb1 bl1_dzcopymrt │ │ │ │ -006867a8 000a9916 R_ARM_JUMP_SLOT 004d3919 FLA_Syr2k_lt_unb_var6 │ │ │ │ -006867ac 0017c916 R_ARM_JUMP_SLOT 003d22b5 bl1_isetdiag │ │ │ │ -006867b0 000d3616 R_ARM_JUMP_SLOT 004426dd FLA_Gemm_ct_blk_var2 │ │ │ │ -006867b4 000b3d16 R_ARM_JUMP_SLOT 003aed89 f_clos │ │ │ │ -006867b8 000bcf16 R_ARM_JUMP_SLOT 0026b481 slarrd_ │ │ │ │ -006867bc 00075e16 R_ARM_JUMP_SLOT 00263e45 slarfg_ │ │ │ │ -006867c0 00028116 R_ARM_JUMP_SLOT 003b8c99 bl1_zdscal │ │ │ │ -006867c4 000a6a16 R_ARM_JUMP_SLOT 0042e2c1 FLA_Copyr │ │ │ │ -006867c8 00084216 R_ARM_JUMP_SLOT 001af7b9 dlas2_ │ │ │ │ -006867cc 00034f16 R_ARM_JUMP_SLOT 003e53c5 FLA_Svd_ext_check │ │ │ │ -006867d0 000e8816 R_ARM_JUMP_SLOT 001544b9 dgbcon_ │ │ │ │ -006867d4 00110e16 R_ARM_JUMP_SLOT 005d22bd FLA_Hess_UT_step_opc_var4 │ │ │ │ -006867d8 00138f16 R_ARM_JUMP_SLOT 003c8019 bl1_dsymm │ │ │ │ -006867dc 000cb516 R_ARM_JUMP_SLOT 003ec54d FLA_UDdate_UT_cntl_init │ │ │ │ -006867e0 000b1816 R_ARM_JUMP_SLOT 003cd921 bl1_is_vector │ │ │ │ -006867e4 0005a316 R_ARM_JUMP_SLOT 00438665 FLA_Gemv_t_blk_var5 │ │ │ │ -006867e8 00150a16 R_ARM_JUMP_SLOT 00411c91 FLA_Sort_bsvd_ext_b_opz │ │ │ │ -006867ec 0014ac16 R_ARM_JUMP_SLOT 006213f9 FLA_Sylv_nh_opt_var1 │ │ │ │ -006867f0 00038e16 R_ARM_JUMP_SLOT 00424621 FLA_Syrk_lt_task │ │ │ │ -006867f4 000c7416 R_ARM_JUMP_SLOT 001183fd cppcon_ │ │ │ │ -006867f8 00168216 R_ARM_JUMP_SLOT 0045f7c5 FLA_Gemm_tn_unb_var2 │ │ │ │ -006867fc 000b0616 R_ARM_JUMP_SLOT 003ed2d9 FLASH_LU_piv_cntl_init │ │ │ │ -00686800 0004b916 R_ARM_JUMP_SLOT 003e6491 FLA_Tridiag_UT_shift_U_check │ │ │ │ -00686804 0019d116 R_ARM_JUMP_SLOT 00548fe5 FLA_CAQR2_UT_internal │ │ │ │ -00686808 00163716 R_ARM_JUMP_SLOT 005d8379 FLA_Tridiag_UT_recover_tau_submatrix │ │ │ │ -0068680c 000c1816 R_ARM_JUMP_SLOT 0049c76d FLA_Herk_internal │ │ │ │ -00686810 00149f16 R_ARM_JUMP_SLOT 001da795 dspgst_ │ │ │ │ -00686814 00157716 R_ARM_JUMP_SLOT 00667c39 FLA_Apply_Q_UT_lnbr_blk_var2 │ │ │ │ -00686818 0014d016 R_ARM_JUMP_SLOT 003f2141 FLASH_Obj_create_conf_to │ │ │ │ -0068681c 00083d16 R_ARM_JUMP_SLOT 00533789 FLA_Bsvd_v_opc_var2 │ │ │ │ -00686820 000a4116 R_ARM_JUMP_SLOT 004022c5 FLA_Mult_add │ │ │ │ -00686824 0019f816 R_ARM_JUMP_SLOT 004b9a79 FLA_Symm_rl_blk_var5 │ │ │ │ -00686828 0005b316 R_ARM_JUMP_SLOT 004243e9 FLA_Symm_rl_task │ │ │ │ -0068682c 00106e16 R_ARM_JUMP_SLOT 0066c1c5 FLA_Apply_Q_UT_rhbr_blk_var2 │ │ │ │ -00686830 00095016 R_ARM_JUMP_SLOT 003b92f1 bl1_sscalv │ │ │ │ -00686834 000cc616 R_ARM_JUMP_SLOT 00663cf5 FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ -00686838 0000ec16 R_ARM_JUMP_SLOT 00125165 csyr_ │ │ │ │ -0068683c 00042416 R_ARM_JUMP_SLOT 005ca6d1 FLA_Hess_UT_step_ofs_var4 │ │ │ │ -00686840 00046516 R_ARM_JUMP_SLOT 003efe05 FLASH_Obj_scalar_width │ │ │ │ -00686844 000e8016 R_ARM_JUMP_SLOT 003e41ad FLA_QR2_UT_check │ │ │ │ -00686848 0009db16 R_ARM_JUMP_SLOT 00538f4d FLA_Chol_u_opz_var2 │ │ │ │ -0068684c 000faa16 R_ARM_JUMP_SLOT 002185f9 sgbtrf_ │ │ │ │ -00686850 00184616 R_ARM_JUMP_SLOT 00122d35 csptrf_ │ │ │ │ -00686854 000eba16 R_ARM_JUMP_SLOT 0065575d FLA_Apply_QUD_UT_create_workspace │ │ │ │ -00686858 0019d616 R_ARM_JUMP_SLOT 003faca9 FLA_Obj_datatype_proj_to_complex │ │ │ │ +00686780 00178216 R_ARM_JUMP_SLOT 003d13e5 bl1_dmaxabsv │ │ │ │ +00686784 0005f216 R_ARM_JUMP_SLOT 003e9ac5 FLA_Hemm_cntl_init │ │ │ │ +00686788 00074216 R_ARM_JUMP_SLOT 0052cd71 FLA_Bsvd_find_submatrix_ops │ │ │ │ +0068678c 0007bd16 R_ARM_JUMP_SLOT 003cf3d1 bl1_zfree_saved_contigm │ │ │ │ +00686790 00082d16 R_ARM_JUMP_SLOT 00521a3d FLA_Trsm_rln_blk_var2 │ │ │ │ +00686794 0008e516 R_ARM_JUMP_SLOT 0048e265 FLA_Her2k_ln_unb_var9 │ │ │ │ +00686798 0003c316 R_ARM_JUMP_SLOT 005dc271 FLA_Fused_UZhu_ZUhu_opz_var1 │ │ │ │ +0068679c 0005a216 R_ARM_JUMP_SLOT 004ff7ad FLA_Trmm_rlc_unb_var3 │ │ │ │ +006867a0 00104a16 R_ARM_JUMP_SLOT 0052205d FLA_Trsm_rlh_unb_var2 │ │ │ │ +006867a4 000e4316 R_ARM_JUMP_SLOT 003bdfc1 bl1_dzcopymrt │ │ │ │ +006867a8 000a9916 R_ARM_JUMP_SLOT 004d38fd FLA_Syr2k_lt_unb_var6 │ │ │ │ +006867ac 0017c916 R_ARM_JUMP_SLOT 003d22bd bl1_isetdiag │ │ │ │ +006867b0 000d3616 R_ARM_JUMP_SLOT 00442711 FLA_Gemm_ct_blk_var2 │ │ │ │ +006867b4 000b3d16 R_ARM_JUMP_SLOT 003aed19 f_clos │ │ │ │ +006867b8 000bcf16 R_ARM_JUMP_SLOT 0026aed9 slarrd_ │ │ │ │ +006867bc 00075e16 R_ARM_JUMP_SLOT 00262095 slarfg_ │ │ │ │ +006867c0 00028116 R_ARM_JUMP_SLOT 003b92b9 bl1_zdscal │ │ │ │ +006867c4 000a6a16 R_ARM_JUMP_SLOT 0042e149 FLA_Copyr │ │ │ │ +006867c8 00084216 R_ARM_JUMP_SLOT 001b33c1 dlas2_ │ │ │ │ +006867cc 00034f16 R_ARM_JUMP_SLOT 003e55a1 FLA_Svd_ext_check │ │ │ │ +006867d0 000e8816 R_ARM_JUMP_SLOT 00155011 dgbcon_ │ │ │ │ +006867d4 00110e16 R_ARM_JUMP_SLOT 005d229d FLA_Hess_UT_step_opc_var4 │ │ │ │ +006867d8 00138f16 R_ARM_JUMP_SLOT 003c9259 bl1_dsymm │ │ │ │ +006867dc 000cb516 R_ARM_JUMP_SLOT 003ec555 FLA_UDdate_UT_cntl_init │ │ │ │ +006867e0 000b1816 R_ARM_JUMP_SLOT 003cd9d9 bl1_is_vector │ │ │ │ +006867e4 0005a316 R_ARM_JUMP_SLOT 004383f5 FLA_Gemv_t_blk_var5 │ │ │ │ +006867e8 00150a16 R_ARM_JUMP_SLOT 00411e2d FLA_Sort_bsvd_ext_b_opz │ │ │ │ +006867ec 0014ac16 R_ARM_JUMP_SLOT 006214f1 FLA_Sylv_nh_opt_var1 │ │ │ │ +006867f0 00038e16 R_ARM_JUMP_SLOT 00424935 FLA_Syrk_lt_task │ │ │ │ +006867f4 000c7416 R_ARM_JUMP_SLOT 001182f5 cppcon_ │ │ │ │ +006867f8 00168216 R_ARM_JUMP_SLOT 0045f545 FLA_Gemm_tn_unb_var2 │ │ │ │ +006867fc 000b0616 R_ARM_JUMP_SLOT 003ed2e1 FLASH_LU_piv_cntl_init │ │ │ │ +00686800 0004b916 R_ARM_JUMP_SLOT 003e6499 FLA_Tridiag_UT_shift_U_check │ │ │ │ +00686804 0019d116 R_ARM_JUMP_SLOT 00549615 FLA_CAQR2_UT_internal │ │ │ │ +00686808 00163716 R_ARM_JUMP_SLOT 005d82c9 FLA_Tridiag_UT_recover_tau_submatrix │ │ │ │ +0068680c 000c1816 R_ARM_JUMP_SLOT 0049c751 FLA_Herk_internal │ │ │ │ +00686810 00149f16 R_ARM_JUMP_SLOT 001da79d dspgst_ │ │ │ │ +00686814 00157716 R_ARM_JUMP_SLOT 006674a9 FLA_Apply_Q_UT_lnbr_blk_var2 │ │ │ │ +00686818 0014d016 R_ARM_JUMP_SLOT 003f2149 FLASH_Obj_create_conf_to │ │ │ │ +0068681c 00083d16 R_ARM_JUMP_SLOT 005335d9 FLA_Bsvd_v_opc_var2 │ │ │ │ +00686820 000a4116 R_ARM_JUMP_SLOT 004022d5 FLA_Mult_add │ │ │ │ +00686824 0019f816 R_ARM_JUMP_SLOT 004b9a5d FLA_Symm_rl_blk_var5 │ │ │ │ +00686828 0005b316 R_ARM_JUMP_SLOT 004243f1 FLA_Symm_rl_task │ │ │ │ +0068682c 00106e16 R_ARM_JUMP_SLOT 0066ca15 FLA_Apply_Q_UT_rhbr_blk_var2 │ │ │ │ +00686830 00095016 R_ARM_JUMP_SLOT 003b93a1 bl1_sscalv │ │ │ │ +00686834 000cc616 R_ARM_JUMP_SLOT 00663cdd FLA_Apply_Q_UT_lhfc_blk_var2 │ │ │ │ +00686838 0000ec16 R_ARM_JUMP_SLOT 00125389 csyr_ │ │ │ │ +0068683c 00042416 R_ARM_JUMP_SLOT 005ca6b1 FLA_Hess_UT_step_ofs_var4 │ │ │ │ +00686840 00046516 R_ARM_JUMP_SLOT 003efe0d FLASH_Obj_scalar_width │ │ │ │ +00686844 000e8016 R_ARM_JUMP_SLOT 003e42ad FLA_QR2_UT_check │ │ │ │ +00686848 0009db16 R_ARM_JUMP_SLOT 00538e45 FLA_Chol_u_opz_var2 │ │ │ │ +0068684c 000faa16 R_ARM_JUMP_SLOT 0021a6ad sgbtrf_ │ │ │ │ +00686850 00184616 R_ARM_JUMP_SLOT 00123419 csptrf_ │ │ │ │ +00686854 000eba16 R_ARM_JUMP_SLOT 00655745 FLA_Apply_QUD_UT_create_workspace │ │ │ │ +00686858 0019d616 R_ARM_JUMP_SLOT 003facb5 FLA_Obj_datatype_proj_to_complex │ │ │ │ 0068685c 00053b16 R_ARM_JUMP_SLOT 001ac129 dlarrf_ │ │ │ │ -00686860 00133b16 R_ARM_JUMP_SLOT 0054863d FLA_LU_piv_opz_var4 │ │ │ │ -00686864 0009de16 R_ARM_JUMP_SLOT 002480bd slaed5_ │ │ │ │ -00686868 001a8416 R_ARM_JUMP_SLOT 00613d9d FLA_Sylv_hn_opt_var1 │ │ │ │ -0068686c 0005f016 R_ARM_JUMP_SLOT 0042f1ed FLA_Copyr_l_blk_var3 │ │ │ │ -00686870 00089b16 R_ARM_JUMP_SLOT 003f5f19 FLA_Obj_nullify │ │ │ │ -00686874 00072016 R_ARM_JUMP_SLOT 006735a1 FLA_Apply_Q_UT_rnfc_blk_var2 │ │ │ │ -00686878 000c9816 R_ARM_JUMP_SLOT 0041e8bd FLA_Her2 │ │ │ │ -0068687c 0002df16 R_ARM_JUMP_SLOT 0060ce49 FLA_Sylv_hn_blk_var2 │ │ │ │ -00686880 000d9216 R_ARM_JUMP_SLOT 006065e1 FLA_Sylv_hh_opc_var1 │ │ │ │ -00686884 0015dc16 R_ARM_JUMP_SLOT 006646fd FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ -00686888 00050516 R_ARM_JUMP_SLOT 000a2bc5 cgerfs_ │ │ │ │ -0068688c 0009a416 R_ARM_JUMP_SLOT 003cf3c5 bl1_zfree_saved_contigmr │ │ │ │ +00686860 00133b16 R_ARM_JUMP_SLOT 005479b5 FLA_LU_piv_opz_var4 │ │ │ │ +00686864 0009de16 R_ARM_JUMP_SLOT 00249a9d slaed5_ │ │ │ │ +00686868 001a8416 R_ARM_JUMP_SLOT 00613d85 FLA_Sylv_hn_opt_var1 │ │ │ │ +0068686c 0005f016 R_ARM_JUMP_SLOT 0042f1f5 FLA_Copyr_l_blk_var3 │ │ │ │ +00686870 00089b16 R_ARM_JUMP_SLOT 003f5f21 FLA_Obj_nullify │ │ │ │ +00686874 00072016 R_ARM_JUMP_SLOT 00673589 FLA_Apply_Q_UT_rnfc_blk_var2 │ │ │ │ +00686878 000c9816 R_ARM_JUMP_SLOT 0041e88d FLA_Her2 │ │ │ │ +0068687c 0002df16 R_ARM_JUMP_SLOT 0060ce31 FLA_Sylv_hn_blk_var2 │ │ │ │ +00686880 000d9216 R_ARM_JUMP_SLOT 00605855 FLA_Sylv_hh_opc_var1 │ │ │ │ +00686884 0015dc16 R_ARM_JUMP_SLOT 006646e5 FLA_Apply_Q_UT_lhbr_blk_var3 │ │ │ │ +00686888 00050516 R_ARM_JUMP_SLOT 000a2669 cgerfs_ │ │ │ │ +0068688c 0009a416 R_ARM_JUMP_SLOT 003cf21d bl1_zfree_saved_contigmr │ │ │ │ 00686890 00195716 R_ARM_JUMP_SLOT 0020f9e9 sgbequ_ │ │ │ │ -00686894 000ca316 R_ARM_JUMP_SLOT 0030d569 zhetri2x_ │ │ │ │ +00686894 000ca316 R_ARM_JUMP_SLOT 0030ed61 zhetri2x_ │ │ │ │ 00686898 00001516 R_ARM_JUMP_SLOT 00000000 ztrmv_ │ │ │ │ -0068689c 0002a416 R_ARM_JUMP_SLOT 003d2211 bl1_zscalediag │ │ │ │ -006868a0 0009df16 R_ARM_JUMP_SLOT 00409f29 FLA_Househ3UD_UT_ops │ │ │ │ -006868a4 000cfb16 R_ARM_JUMP_SLOT 0054ed3d FLA_LQ_UT_opc_var1 │ │ │ │ -006868a8 00104816 R_ARM_JUMP_SLOT 00282fe5 slasyf_rook_ │ │ │ │ -006868ac 00112c16 R_ARM_JUMP_SLOT 00467545 FLA_Hemm_ll_blk_var6 │ │ │ │ -006868b0 00160e16 R_ARM_JUMP_SLOT 005c7415 FLA_Hess_UT_step_ops_var2 │ │ │ │ -006868b4 0008ca16 R_ARM_JUMP_SLOT 0042ab3d FLA_Axpyt_c_blk_var3 │ │ │ │ -006868b8 001ac416 R_ARM_JUMP_SLOT 003d7b01 FLA_Max_elemwise_diff_check │ │ │ │ -006868bc 00117016 R_ARM_JUMP_SLOT 003d66c5 FLA_Conjugate_r_check │ │ │ │ -006868c0 0015d716 R_ARM_JUMP_SLOT 00524895 FLA_Trsm_ruc_blk_var3 │ │ │ │ -006868c4 00181716 R_ARM_JUMP_SLOT 00398ec5 dormhr_ │ │ │ │ -006868c8 00139616 R_ARM_JUMP_SLOT 004f4aa9 FLA_Trmm_lln_blk_var2 │ │ │ │ -006868cc 00115d16 R_ARM_JUMP_SLOT 003d5641 FLA_Obj_has_nan_check │ │ │ │ -006868d0 0013b316 R_ARM_JUMP_SLOT 003ea21d FLA_Syrk_cntl_finalize │ │ │ │ -006868d4 0018b416 R_ARM_JUMP_SLOT 0061ee3d FLA_Sylv_nh_blk_var8 │ │ │ │ -006868d8 00113016 R_ARM_JUMP_SLOT 003d2c69 bl1_zdshiftdiag │ │ │ │ -006868dc 0008de16 R_ARM_JUMP_SLOT 0048d6e5 FLA_Her2k_ln_unb_var5 │ │ │ │ -006868e0 0004cb16 R_ARM_JUMP_SLOT 003dd8f9 FLA_Symm_check │ │ │ │ -006868e4 00144016 R_ARM_JUMP_SLOT 00422fd1 FLA_Hemm_ll_task │ │ │ │ -006868e8 00063116 R_ARM_JUMP_SLOT 004290ad FLA_SA_LU_task │ │ │ │ -006868ec 0001c716 R_ARM_JUMP_SLOT 0037d561 ztgsy2_ │ │ │ │ -006868f0 0006a016 R_ARM_JUMP_SLOT 0055fb55 FLA_Tevd_v_opt_var1 │ │ │ │ -006868f4 00163d16 R_ARM_JUMP_SLOT 0042e099 FLA_Copy_blk_var4 │ │ │ │ -006868f8 001a3416 R_ARM_JUMP_SLOT 005a2e65 FLA_Eig_gest_il_opd_var4 │ │ │ │ -006868fc 0016fe16 R_ARM_JUMP_SLOT 0034c485 zpbcon_ │ │ │ │ -00686900 000a0616 R_ARM_JUMP_SLOT 0036b1f9 zsymv_ │ │ │ │ +0068689c 0002a416 R_ARM_JUMP_SLOT 003d2219 bl1_zscalediag │ │ │ │ +006868a0 0009df16 R_ARM_JUMP_SLOT 0040a309 FLA_Househ3UD_UT_ops │ │ │ │ +006868a4 000cfb16 R_ARM_JUMP_SLOT 0054e8d9 FLA_LQ_UT_opc_var1 │ │ │ │ +006868a8 00104816 R_ARM_JUMP_SLOT 002834b9 slasyf_rook_ │ │ │ │ +006868ac 00112c16 R_ARM_JUMP_SLOT 0046727d FLA_Hemm_ll_blk_var6 │ │ │ │ +006868b0 00160e16 R_ARM_JUMP_SLOT 005c73f5 FLA_Hess_UT_step_ops_var2 │ │ │ │ +006868b4 0008ca16 R_ARM_JUMP_SLOT 0042ab45 FLA_Axpyt_c_blk_var3 │ │ │ │ +006868b8 001ac416 R_ARM_JUMP_SLOT 003d7b09 FLA_Max_elemwise_diff_check │ │ │ │ +006868bc 00117016 R_ARM_JUMP_SLOT 003d66cd FLA_Conjugate_r_check │ │ │ │ +006868c0 0015d716 R_ARM_JUMP_SLOT 005255ad FLA_Trsm_ruc_blk_var3 │ │ │ │ +006868c4 00181716 R_ARM_JUMP_SLOT 003988d9 dormhr_ │ │ │ │ +006868c8 00139616 R_ARM_JUMP_SLOT 004f4689 FLA_Trmm_lln_blk_var2 │ │ │ │ +006868cc 00115d16 R_ARM_JUMP_SLOT 003d5649 FLA_Obj_has_nan_check │ │ │ │ +006868d0 0013b316 R_ARM_JUMP_SLOT 003ea0d5 FLA_Syrk_cntl_finalize │ │ │ │ +006868d4 0018b416 R_ARM_JUMP_SLOT 0061eead FLA_Sylv_nh_blk_var8 │ │ │ │ +006868d8 00113016 R_ARM_JUMP_SLOT 003d3a7d bl1_zdshiftdiag │ │ │ │ +006868dc 0008de16 R_ARM_JUMP_SLOT 0048d6c9 FLA_Her2k_ln_unb_var5 │ │ │ │ +006868e0 0004cb16 R_ARM_JUMP_SLOT 003dd7bd FLA_Symm_check │ │ │ │ +006868e4 00144016 R_ARM_JUMP_SLOT 00422fd9 FLA_Hemm_ll_task │ │ │ │ +006868e8 00063116 R_ARM_JUMP_SLOT 004290b5 FLA_SA_LU_task │ │ │ │ +006868ec 0001c716 R_ARM_JUMP_SLOT 0037c5c1 ztgsy2_ │ │ │ │ +006868f0 0006a016 R_ARM_JUMP_SLOT 0055fb3d FLA_Tevd_v_opt_var1 │ │ │ │ +006868f4 00163d16 R_ARM_JUMP_SLOT 0042e199 FLA_Copy_blk_var4 │ │ │ │ +006868f8 001a3416 R_ARM_JUMP_SLOT 005a2655 FLA_Eig_gest_il_opd_var4 │ │ │ │ +006868fc 0016fe16 R_ARM_JUMP_SLOT 0034c465 zpbcon_ │ │ │ │ +00686900 000a0616 R_ARM_JUMP_SLOT 0036a6e9 zsymv_ │ │ │ │ 00686904 00001616 R_ARM_JUMP_SLOT 00000000 zgbmv_ │ │ │ │ -00686908 00097b16 R_ARM_JUMP_SLOT 003e62fd FLA_Tridiag_UT_recover_tau_check │ │ │ │ -0068690c 000a7916 R_ARM_JUMP_SLOT 003eedf1 FLASH_Axpy_flat_to_hier │ │ │ │ -00686910 000bd416 R_ARM_JUMP_SLOT 0042290d FLA_Trsmsx_external │ │ │ │ -00686914 00036916 R_ARM_JUMP_SLOT 005de9e1 FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ -00686918 000b7116 R_ARM_JUMP_SLOT 005b76b1 FLA_Eig_gest_nu_blk_var2 │ │ │ │ -0068691c 001c2916 R_ARM_JUMP_SLOT 003e7ed5 FLA_Cntl_scal_obj_create │ │ │ │ -00686920 00165816 R_ARM_JUMP_SLOT 0058638d FLA_Bidiag_UT_u_step_ofd_var4 │ │ │ │ -00686924 0002ee16 R_ARM_JUMP_SLOT 0060f2c1 FLA_Sylv_hn_blk_var5 │ │ │ │ -00686928 00143d16 R_ARM_JUMP_SLOT 00426c01 FLA_Sylv_hh_blk_ext │ │ │ │ -0068692c 000b3e16 R_ARM_JUMP_SLOT 004a5685 FLA_Herk_uh_unb_var4 │ │ │ │ +00686908 00097b16 R_ARM_JUMP_SLOT 003e6305 FLA_Tridiag_UT_recover_tau_check │ │ │ │ +0068690c 000a7916 R_ARM_JUMP_SLOT 003ef0b1 FLASH_Axpy_flat_to_hier │ │ │ │ +00686910 000bd416 R_ARM_JUMP_SLOT 00422911 FLA_Trsmsx_external │ │ │ │ +00686914 00036916 R_ARM_JUMP_SLOT 005de9c9 FLA_Tridiag_UT_l_step_ops_var1 │ │ │ │ +00686918 000b7116 R_ARM_JUMP_SLOT 005b7691 FLA_Eig_gest_nu_blk_var2 │ │ │ │ +0068691c 001c2916 R_ARM_JUMP_SLOT 003e7edd FLA_Cntl_scal_obj_create │ │ │ │ +00686920 00165816 R_ARM_JUMP_SLOT 0058636d FLA_Bidiag_UT_u_step_ofd_var4 │ │ │ │ +00686924 0002ee16 R_ARM_JUMP_SLOT 0060e64d FLA_Sylv_hn_blk_var5 │ │ │ │ +00686928 00143d16 R_ARM_JUMP_SLOT 00426c09 FLA_Sylv_hh_blk_ext │ │ │ │ +0068692c 000b3e16 R_ARM_JUMP_SLOT 004a54c1 FLA_Herk_uh_unb_var4 │ │ │ │ 00686930 000be516 R_ARM_JUMP_SLOT 0020b07d iladlc_ │ │ │ │ -00686934 000f4b16 R_ARM_JUMP_SLOT 00482b25 FLA_Her2k_lh_blk_var3 │ │ │ │ -00686938 00184d16 R_ARM_JUMP_SLOT 005f0489 FLA_Lyap_n_blk_var2 │ │ │ │ -0068693c 0019bc16 R_ARM_JUMP_SLOT 0044999d FLA_Gemm_th │ │ │ │ -00686940 00080f16 R_ARM_JUMP_SLOT 002d8549 zgehd2_ │ │ │ │ -00686944 000c2516 R_ARM_JUMP_SLOT 00148c31 cung2r_ │ │ │ │ -00686948 00096a16 R_ARM_JUMP_SLOT 003e6999 FLA_Trinv_internal_check │ │ │ │ -0068694c 0014bd16 R_ARM_JUMP_SLOT 005f45a5 FLA_Lyap_n_ops_var2 │ │ │ │ -00686950 0017e216 R_ARM_JUMP_SLOT 0048f081 FLA_Her2k_uh_blk_var10 │ │ │ │ -00686954 00108f16 R_ARM_JUMP_SLOT 00542e31 FLA_LU_nopiv_opz_var5 │ │ │ │ -00686958 000eeb16 R_ARM_JUMP_SLOT 000f70a9 claqr4_ │ │ │ │ -0068695c 00043216 R_ARM_JUMP_SLOT 006393e1 FLA_Apply_G_rf_bld_var3 │ │ │ │ -00686960 000dba16 R_ARM_JUMP_SLOT 00427521 FLA_Ttmm_u_unb_ext │ │ │ │ -00686964 00058616 R_ARM_JUMP_SLOT 003b877d bl1_sccopyv │ │ │ │ -00686968 00103e16 R_ARM_JUMP_SLOT 00568f91 FLA_Trinv_un_opd_var4 │ │ │ │ -0068696c 00186e16 R_ARM_JUMP_SLOT 00468cd5 FLA_Hemm_ll_unb_var10 │ │ │ │ -00686970 00172916 R_ARM_JUMP_SLOT 0053d989 FLASH_LU_incpiv_var2 │ │ │ │ -00686974 00012d16 R_ARM_JUMP_SLOT 00411b45 FLA_Sort_bsvd_ext_f_opz │ │ │ │ -00686978 0006b016 R_ARM_JUMP_SLOT 00328291 zlaic1_ │ │ │ │ -0068697c 000bbc16 R_ARM_JUMP_SLOT 003e8d2d FLA_Scalr_cntl_finalize │ │ │ │ -00686980 000ee816 R_ARM_JUMP_SLOT 00428b95 FLA_LU_piv_task │ │ │ │ -00686984 000ba916 R_ARM_JUMP_SLOT 00653b89 FLA_Apply_Q2_UT_lnfc │ │ │ │ -00686988 001a0816 R_ARM_JUMP_SLOT 0054d279 FLA_LQ_UT_recover_tau │ │ │ │ -0068698c 000b7516 R_ARM_JUMP_SLOT 003ef08d FLASH_Axpy_hier_to_flat │ │ │ │ -00686990 00132816 R_ARM_JUMP_SLOT 003e9ff5 FLA_Syr2k_cntl_init │ │ │ │ -00686994 00010516 R_ARM_JUMP_SLOT 003b9381 bl1_csscalv │ │ │ │ -00686998 0008a616 R_ARM_JUMP_SLOT 003e0e1d FLA_Bidiag_UT_extract_diagonals_check │ │ │ │ -0068699c 0013dd16 R_ARM_JUMP_SLOT 00504505 FLA_Trmm_rln_unb_var2 │ │ │ │ +00686934 000f4b16 R_ARM_JUMP_SLOT 00482b09 FLA_Her2k_lh_blk_var3 │ │ │ │ +00686938 00184d16 R_ARM_JUMP_SLOT 005f0b81 FLA_Lyap_n_blk_var2 │ │ │ │ +0068693c 0019bc16 R_ARM_JUMP_SLOT 00449f49 FLA_Gemm_th │ │ │ │ +00686940 00080f16 R_ARM_JUMP_SLOT 002d8519 zgehd2_ │ │ │ │ +00686944 000c2516 R_ARM_JUMP_SLOT 00148c29 cung2r_ │ │ │ │ +00686948 00096a16 R_ARM_JUMP_SLOT 003e69a1 FLA_Trinv_internal_check │ │ │ │ +0068694c 0014bd16 R_ARM_JUMP_SLOT 005f3c4d FLA_Lyap_n_ops_var2 │ │ │ │ +00686950 0017e216 R_ARM_JUMP_SLOT 0048f065 FLA_Her2k_uh_blk_var10 │ │ │ │ +00686954 00108f16 R_ARM_JUMP_SLOT 00541e99 FLA_LU_nopiv_opz_var5 │ │ │ │ +00686958 000eeb16 R_ARM_JUMP_SLOT 000f70a1 claqr4_ │ │ │ │ +0068695c 00043216 R_ARM_JUMP_SLOT 00639791 FLA_Apply_G_rf_bld_var3 │ │ │ │ +00686960 000dba16 R_ARM_JUMP_SLOT 00427529 FLA_Ttmm_u_unb_ext │ │ │ │ +00686964 00058616 R_ARM_JUMP_SLOT 003b878d bl1_sccopyv │ │ │ │ +00686968 00103e16 R_ARM_JUMP_SLOT 00569559 FLA_Trinv_un_opd_var4 │ │ │ │ +0068696c 00186e16 R_ARM_JUMP_SLOT 00468741 FLA_Hemm_ll_unb_var10 │ │ │ │ +00686970 00172916 R_ARM_JUMP_SLOT 0053ca7d FLASH_LU_incpiv_var2 │ │ │ │ +00686974 00012d16 R_ARM_JUMP_SLOT 00411ce1 FLA_Sort_bsvd_ext_f_opz │ │ │ │ +00686978 0006b016 R_ARM_JUMP_SLOT 00322b19 zlaic1_ │ │ │ │ +0068697c 000bbc16 R_ARM_JUMP_SLOT 003e8fbd FLA_Scalr_cntl_finalize │ │ │ │ +00686980 000ee816 R_ARM_JUMP_SLOT 00428b9d FLA_LU_piv_task │ │ │ │ +00686984 000ba916 R_ARM_JUMP_SLOT 00653b71 FLA_Apply_Q2_UT_lnfc │ │ │ │ +00686988 001a0816 R_ARM_JUMP_SLOT 0054d259 FLA_LQ_UT_recover_tau │ │ │ │ +0068698c 000b7516 R_ARM_JUMP_SLOT 003ef34d FLASH_Axpy_hier_to_flat │ │ │ │ +00686990 00132816 R_ARM_JUMP_SLOT 003ea145 FLA_Syr2k_cntl_init │ │ │ │ +00686994 00010516 R_ARM_JUMP_SLOT 003b9431 bl1_csscalv │ │ │ │ +00686998 0008a616 R_ARM_JUMP_SLOT 003e0e25 FLA_Bidiag_UT_extract_diagonals_check │ │ │ │ +0068699c 0013dd16 R_ARM_JUMP_SLOT 00503df1 FLA_Trmm_rln_unb_var2 │ │ │ │ 006869a0 00058b16 R_ARM_JUMP_SLOT 0006eafd dsytrd_ │ │ │ │ -006869a4 00122316 R_ARM_JUMP_SLOT 0058bd6d FLA_Bidiag_UT_u_step_ops_var5 │ │ │ │ -006869a8 0003fe16 R_ARM_JUMP_SLOT 004a7ef1 FLA_Herk_un_unb_var4 │ │ │ │ -006869ac 00086f16 R_ARM_JUMP_SLOT 004247ad FLA_Syr2k_task │ │ │ │ -006869b0 00055a16 R_ARM_JUMP_SLOT 006449f5 FLA_Apply_pivots_lt │ │ │ │ -006869b4 00022516 R_ARM_JUMP_SLOT 004139ad FLA_Copyr_external │ │ │ │ +006869a4 00122316 R_ARM_JUMP_SLOT 0058bd4d FLA_Bidiag_UT_u_step_ops_var5 │ │ │ │ +006869a8 0003fe16 R_ARM_JUMP_SLOT 004a81bd FLA_Herk_un_unb_var4 │ │ │ │ +006869ac 00086f16 R_ARM_JUMP_SLOT 00424521 FLA_Syr2k_task │ │ │ │ +006869b0 00055a16 R_ARM_JUMP_SLOT 006448c5 FLA_Apply_pivots_lt │ │ │ │ +006869b4 00022516 R_ARM_JUMP_SLOT 004141a1 FLA_Copyr_external │ │ │ │ 006869b8 00001716 R_ARM_JUMP_SLOT 00000000 floor │ │ │ │ -006869bc 00069616 R_ARM_JUMP_SLOT 00559ee5 FLA_QR_UT_piv_unb_var2 │ │ │ │ -006869c0 000b7f16 R_ARM_JUMP_SLOT 004ae9b5 FLA_Symm_ll_blk_var8 │ │ │ │ -006869c4 00116516 R_ARM_JUMP_SLOT 0006b6b5 dsygst_ │ │ │ │ -006869c8 0000f316 R_ARM_JUMP_SLOT 0052ae1d FLA_Trsm_rut_blk_var1 │ │ │ │ -006869cc 0014f716 R_ARM_JUMP_SLOT 004f1449 FLA_Trmm_llc_blk_var4 │ │ │ │ -006869d0 00164016 R_ARM_JUMP_SLOT 0032eea1 zlanhb_ │ │ │ │ -006869d4 00056016 R_ARM_JUMP_SLOT 00439dc5 FLA_Trsv_ln_blk_var1 │ │ │ │ -006869d8 000b4e16 R_ARM_JUMP_SLOT 003c1bdd bl1_strmv │ │ │ │ -006869dc 00169116 R_ARM_JUMP_SLOT 004601ed FLA_Gemm_tn_unb_var6 │ │ │ │ -006869e0 001bcd16 R_ARM_JUMP_SLOT 003cd829 bl1_does_conj │ │ │ │ -006869e4 000a8416 R_ARM_JUMP_SLOT 0049ea69 FLA_Herk_lh_blk_var5 │ │ │ │ -006869e8 0018f816 R_ARM_JUMP_SLOT 00462aa1 FLA_Hemm_ll │ │ │ │ -006869ec 0004a716 R_ARM_JUMP_SLOT 00478041 FLA_Hemm_rl_unb_var8 │ │ │ │ -006869f0 00079416 R_ARM_JUMP_SLOT 004005b1 FLASH_Queue_update_cache │ │ │ │ -006869f4 001b4516 R_ARM_JUMP_SLOT 00334b99 zlantb_ │ │ │ │ -006869f8 00055c16 R_ARM_JUMP_SLOT 003faa05 FLA_Obj_base_buffer │ │ │ │ -006869fc 00056116 R_ARM_JUMP_SLOT 003eca6d FLASH_Apply_Q_UT_cntl_init │ │ │ │ -00686a00 0005e616 R_ARM_JUMP_SLOT 00426ed1 FLA_Sylv_hh_unb_ext │ │ │ │ -00686a04 00164e16 R_ARM_JUMP_SLOT 003ad0e5 d_cnjg │ │ │ │ -00686a08 00162516 R_ARM_JUMP_SLOT 0051020d FLA_Trsm_llc_blk_var3 │ │ │ │ -00686a0c 000fe216 R_ARM_JUMP_SLOT 00511f0d FLA_Trsm_llh_blk_var4 │ │ │ │ -00686a10 0005b916 R_ARM_JUMP_SLOT 00313059 zhgeqz_ │ │ │ │ -00686a14 000c1c16 R_ARM_JUMP_SLOT 002408a9 sladiv_ │ │ │ │ -00686a18 0013fe16 R_ARM_JUMP_SLOT 003ee0f1 FLASH_Copy_hierarchy │ │ │ │ -00686a1c 0018a916 R_ARM_JUMP_SLOT 0061ba11 FLA_Sylv_nh_blk_var4 │ │ │ │ -00686a20 0001c016 R_ARM_JUMP_SLOT 002ea7c9 zgghrd_ │ │ │ │ -00686a24 000bb316 R_ARM_JUMP_SLOT 000da0b5 clabrd_ │ │ │ │ -00686a28 0014af16 R_ARM_JUMP_SLOT 002e3271 zgeqrt3_ │ │ │ │ -00686a2c 0012cc16 R_ARM_JUMP_SLOT 003d58b1 FLA_Obj_set_real_part_check │ │ │ │ -00686a30 0010da16 R_ARM_JUMP_SLOT 0066f9a1 FLA_Apply_Q_UT_rhfr_blk_var2 │ │ │ │ -00686a34 0011d216 R_ARM_JUMP_SLOT 003f2719 FLASH_Obj_extract_buffer │ │ │ │ -00686a38 00057916 R_ARM_JUMP_SLOT 00085425 spotf2_check │ │ │ │ -00686a3c 00136a16 R_ARM_JUMP_SLOT 0040fab1 fla_slamc5 │ │ │ │ -00686a40 00180816 R_ARM_JUMP_SLOT 003e7ae5 FLA_Apply_HUD_UT_check │ │ │ │ -00686a44 00059716 R_ARM_JUMP_SLOT 003ec0bd FLA_QR_UT_cntl_finalize │ │ │ │ -00686a48 000ac616 R_ARM_JUMP_SLOT 003b90e9 bl1_zdinvscalm │ │ │ │ -00686a4c 00112416 R_ARM_JUMP_SLOT 00465a61 FLA_Hemm_ll_blk_var2 │ │ │ │ -00686a50 000bd616 R_ARM_JUMP_SLOT 0050e8f5 FLA_Trsm_rlc │ │ │ │ +006869bc 00069616 R_ARM_JUMP_SLOT 005594d5 FLA_QR_UT_piv_unb_var2 │ │ │ │ +006869c0 000b7f16 R_ARM_JUMP_SLOT 004ae449 FLA_Symm_ll_blk_var8 │ │ │ │ +006869c4 00116516 R_ARM_JUMP_SLOT 0006ab35 dsygst_ │ │ │ │ +006869c8 0000f316 R_ARM_JUMP_SLOT 0052aab9 FLA_Trsm_rut_blk_var1 │ │ │ │ +006869cc 0014f716 R_ARM_JUMP_SLOT 004f0bc9 FLA_Trmm_llc_blk_var4 │ │ │ │ +006869d0 00164016 R_ARM_JUMP_SLOT 00330741 zlanhb_ │ │ │ │ +006869d4 00056016 R_ARM_JUMP_SLOT 00439dcd FLA_Trsv_ln_blk_var1 │ │ │ │ +006869d8 000b4e16 R_ARM_JUMP_SLOT 003c2255 bl1_strmv │ │ │ │ +006869dc 00169116 R_ARM_JUMP_SLOT 0045ff91 FLA_Gemm_tn_unb_var6 │ │ │ │ +006869e0 001bcd16 R_ARM_JUMP_SLOT 003cc9d5 bl1_does_conj │ │ │ │ +006869e4 000a8416 R_ARM_JUMP_SLOT 0049ea4d FLA_Herk_lh_blk_var5 │ │ │ │ +006869e8 0018f816 R_ARM_JUMP_SLOT 00462a85 FLA_Hemm_ll │ │ │ │ +006869ec 0004a716 R_ARM_JUMP_SLOT 00478025 FLA_Hemm_rl_unb_var8 │ │ │ │ +006869f0 00079416 R_ARM_JUMP_SLOT 004003f1 FLASH_Queue_update_cache │ │ │ │ +006869f4 001b4516 R_ARM_JUMP_SLOT 00334399 zlantb_ │ │ │ │ +006869f8 00055c16 R_ARM_JUMP_SLOT 003faa11 FLA_Obj_base_buffer │ │ │ │ +006869fc 00056116 R_ARM_JUMP_SLOT 003eca75 FLASH_Apply_Q_UT_cntl_init │ │ │ │ +00686a00 0005e616 R_ARM_JUMP_SLOT 00426ed9 FLA_Sylv_hh_unb_ext │ │ │ │ +00686a04 00164e16 R_ARM_JUMP_SLOT 003ad0e9 d_cnjg │ │ │ │ +00686a08 00162516 R_ARM_JUMP_SLOT 005101f1 FLA_Trsm_llc_blk_var3 │ │ │ │ +00686a0c 000fe216 R_ARM_JUMP_SLOT 00511ef1 FLA_Trsm_llh_blk_var4 │ │ │ │ +00686a10 0005b916 R_ARM_JUMP_SLOT 00313039 zhgeqz_ │ │ │ │ +00686a14 000c1c16 R_ARM_JUMP_SLOT 0024378d sladiv_ │ │ │ │ +00686a18 0013fe16 R_ARM_JUMP_SLOT 003ee0f9 FLASH_Copy_hierarchy │ │ │ │ +00686a1c 0018a916 R_ARM_JUMP_SLOT 0061adbd FLA_Sylv_nh_blk_var4 │ │ │ │ +00686a20 0001c016 R_ARM_JUMP_SLOT 002ea7a1 zgghrd_ │ │ │ │ +00686a24 000bb316 R_ARM_JUMP_SLOT 000da411 clabrd_ │ │ │ │ +00686a28 0014af16 R_ARM_JUMP_SLOT 002e3449 zgeqrt3_ │ │ │ │ +00686a2c 0012cc16 R_ARM_JUMP_SLOT 003d58b9 FLA_Obj_set_real_part_check │ │ │ │ +00686a30 0010da16 R_ARM_JUMP_SLOT 0066f989 FLA_Apply_Q_UT_rhfr_blk_var2 │ │ │ │ +00686a34 0011d216 R_ARM_JUMP_SLOT 003f2721 FLASH_Obj_extract_buffer │ │ │ │ +00686a38 00057916 R_ARM_JUMP_SLOT 00085231 spotf2_check │ │ │ │ +00686a3c 00136a16 R_ARM_JUMP_SLOT 0040fab9 fla_slamc5 │ │ │ │ +00686a40 00180816 R_ARM_JUMP_SLOT 003e7b49 FLA_Apply_HUD_UT_check │ │ │ │ +00686a44 00059716 R_ARM_JUMP_SLOT 003ec0c5 FLA_QR_UT_cntl_finalize │ │ │ │ +00686a48 000ac616 R_ARM_JUMP_SLOT 003b9021 bl1_zdinvscalm │ │ │ │ +00686a4c 00112416 R_ARM_JUMP_SLOT 00465a45 FLA_Hemm_ll_blk_var2 │ │ │ │ +00686a50 000bd616 R_ARM_JUMP_SLOT 0050e8d9 FLA_Trsm_rlc │ │ │ │ 00686a54 00001816 R_ARM_JUMP_SLOT 00000000 ctbsv_ │ │ │ │ -00686a58 00087e16 R_ARM_JUMP_SLOT 001b9d69 dlasq6_ │ │ │ │ -00686a5c 00040a16 R_ARM_JUMP_SLOT 00084ce5 sormlq_check │ │ │ │ -00686a60 000b5d16 R_ARM_JUMP_SLOT 003c15b9 bl1_csyr2 │ │ │ │ -00686a64 00070716 R_ARM_JUMP_SLOT 003d1b81 bl1_cmaxabsmr │ │ │ │ +00686a58 00087e16 R_ARM_JUMP_SLOT 001b9d71 dlasq6_ │ │ │ │ +00686a5c 00040a16 R_ARM_JUMP_SLOT 00084f29 sormlq_check │ │ │ │ +00686a60 000b5d16 R_ARM_JUMP_SLOT 003c1909 bl1_csyr2 │ │ │ │ +00686a64 00070716 R_ARM_JUMP_SLOT 003d1b89 bl1_cmaxabsmr │ │ │ │ 00686a68 0013c416 R_ARM_JUMP_SLOT 000d9c35 cladiv_ │ │ │ │ -00686a6c 00078b16 R_ARM_JUMP_SLOT 0045a91d FLA_Gemm_tc_blk_var2 │ │ │ │ -00686a70 00118916 R_ARM_JUMP_SLOT 004d6dc9 FLA_Syr2k_un_blk_var6 │ │ │ │ -00686a74 0018e116 R_ARM_JUMP_SLOT 001c6231 dlasyf_rook_ │ │ │ │ -00686a78 000cef16 R_ARM_JUMP_SLOT 0058a119 FLA_Bidiag_UT_u_step_opz_var3 │ │ │ │ -00686a7c 00054b16 R_ARM_JUMP_SLOT 0062e259 FLA_Sylv_nn_opc_var1 │ │ │ │ -00686a80 000a4b16 R_ARM_JUMP_SLOT 00338555 zlaqr2_ │ │ │ │ -00686a84 00045d16 R_ARM_JUMP_SLOT 0010cb55 cpbtf2_ │ │ │ │ -00686a88 00042f16 R_ARM_JUMP_SLOT 003f3de9 FLA_Memory_leak_counter_status │ │ │ │ -00686a8c 00096616 R_ARM_JUMP_SLOT 003f6a8d FLA_Check_comparable_object │ │ │ │ -00686a90 001b7016 R_ARM_JUMP_SLOT 003af4f5 c_sfe │ │ │ │ -00686a94 0004ec16 R_ARM_JUMP_SLOT 004183f9 FLA_Scalr_external │ │ │ │ -00686a98 001bbc16 R_ARM_JUMP_SLOT 004fd36d FLA_Trmm_lut_blk_var1 │ │ │ │ -00686a9c 00106716 R_ARM_JUMP_SLOT 005648b5 FLA_Trinv_lu_blk_var2 │ │ │ │ -00686aa0 00167e16 R_ARM_JUMP_SLOT 00333c35 zlapmt_ │ │ │ │ -00686aa4 000eb616 R_ARM_JUMP_SLOT 00461e7d FLA_Gemm_tt_unb_var3 │ │ │ │ -00686aa8 0019cf16 R_ARM_JUMP_SLOT 0044a4e5 FLA_Gemm_tt │ │ │ │ -00686aac 000b2016 R_ARM_JUMP_SLOT 0049f2e5 FLA_Herk_lh_unb_var1 │ │ │ │ -00686ab0 00079916 R_ARM_JUMP_SLOT 005ec57d FLA_Lyap_h_opc_var3 │ │ │ │ -00686ab4 0006eb16 R_ARM_JUMP_SLOT 003cfedd bl1_sewscalmt │ │ │ │ -00686ab8 000c4d16 R_ARM_JUMP_SLOT 0007fc91 dormlq_check │ │ │ │ -00686abc 00117116 R_ARM_JUMP_SLOT 004c8fc9 FLA_Syr2k_ln_blk_var4 │ │ │ │ -00686ac0 000b7216 R_ARM_JUMP_SLOT 004ac9a9 FLA_Symm_ll_blk_var4 │ │ │ │ +00686a6c 00078b16 R_ARM_JUMP_SLOT 0045a925 FLA_Gemm_tc_blk_var2 │ │ │ │ +00686a70 00118916 R_ARM_JUMP_SLOT 004d6dad FLA_Syr2k_un_blk_var6 │ │ │ │ +00686a74 0018e116 R_ARM_JUMP_SLOT 001c6239 dlasyf_rook_ │ │ │ │ +00686a78 000cef16 R_ARM_JUMP_SLOT 0058a0f9 FLA_Bidiag_UT_u_step_opz_var3 │ │ │ │ +00686a7c 00054b16 R_ARM_JUMP_SLOT 0062e2c9 FLA_Sylv_nn_opc_var1 │ │ │ │ +00686a80 000a4b16 R_ARM_JUMP_SLOT 0033772d zlaqr2_ │ │ │ │ +00686a84 00045d16 R_ARM_JUMP_SLOT 0010e871 cpbtf2_ │ │ │ │ +00686a88 00042f16 R_ARM_JUMP_SLOT 003f3df1 FLA_Memory_leak_counter_status │ │ │ │ +00686a8c 00096616 R_ARM_JUMP_SLOT 003f7b5d FLA_Check_comparable_object │ │ │ │ +00686a90 001b7016 R_ARM_JUMP_SLOT 003af501 c_sfe │ │ │ │ +00686a94 0004ec16 R_ARM_JUMP_SLOT 00418881 FLA_Scalr_external │ │ │ │ +00686a98 001bbc16 R_ARM_JUMP_SLOT 004fc955 FLA_Trmm_lut_blk_var1 │ │ │ │ +00686a9c 00106716 R_ARM_JUMP_SLOT 0056489d FLA_Trinv_lu_blk_var2 │ │ │ │ +00686aa0 00167e16 R_ARM_JUMP_SLOT 00334f7d zlapmt_ │ │ │ │ +00686aa4 000eb616 R_ARM_JUMP_SLOT 004616d5 FLA_Gemm_tt_unb_var3 │ │ │ │ +00686aa8 0019cf16 R_ARM_JUMP_SLOT 0044af4d FLA_Gemm_tt │ │ │ │ +00686aac 000b2016 R_ARM_JUMP_SLOT 0049f2c9 FLA_Herk_lh_unb_var1 │ │ │ │ +00686ab0 00079916 R_ARM_JUMP_SLOT 005eb9a9 FLA_Lyap_h_opc_var3 │ │ │ │ +00686ab4 0006eb16 R_ARM_JUMP_SLOT 003cfee5 bl1_sewscalmt │ │ │ │ +00686ab8 000c4d16 R_ARM_JUMP_SLOT 0007fc95 dormlq_check │ │ │ │ +00686abc 00117116 R_ARM_JUMP_SLOT 004c8fad FLA_Syr2k_ln_blk_var4 │ │ │ │ +00686ac0 000b7216 R_ARM_JUMP_SLOT 004ac98d FLA_Symm_ll_blk_var4 │ │ │ │ 00686ac4 00001916 R_ARM_JUMP_SLOT 00000000 dger_ │ │ │ │ -00686ac8 00145416 R_ARM_JUMP_SLOT 00479485 FLA_Hemm_ru_blk_var3 │ │ │ │ -00686acc 00057a16 R_ARM_JUMP_SLOT 003eaff1 FLASH_Trmm_cntl_finalize │ │ │ │ -00686ad0 0016b516 R_ARM_JUMP_SLOT 00539cc9 FLASH_LU_incpiv_determine_alg_blocksize │ │ │ │ -00686ad4 00035016 R_ARM_JUMP_SLOT 003da325 FLA_Dots_check │ │ │ │ -00686ad8 001ae916 R_ARM_JUMP_SLOT 003d0ca9 bl1_sinvertv │ │ │ │ -00686adc 00056616 R_ARM_JUMP_SLOT 001c76cd dorbdb1_ │ │ │ │ -00686ae0 0004a816 R_ARM_JUMP_SLOT 003f26c9 FLASH_Obj_free_without_buffer │ │ │ │ -00686ae4 00054516 R_ARM_JUMP_SLOT 003c63b1 bl1_cgemm_blas │ │ │ │ -00686ae8 00163316 R_ARM_JUMP_SLOT 0051702d FLA_Trsm_luc_blk_var4 │ │ │ │ +00686ac8 00145416 R_ARM_JUMP_SLOT 00479469 FLA_Hemm_ru_blk_var3 │ │ │ │ +00686acc 00057a16 R_ARM_JUMP_SLOT 003eaff9 FLASH_Trmm_cntl_finalize │ │ │ │ +00686ad0 0016b516 R_ARM_JUMP_SLOT 0053a099 FLASH_LU_incpiv_determine_alg_blocksize │ │ │ │ +00686ad4 00035016 R_ARM_JUMP_SLOT 003da165 FLA_Dots_check │ │ │ │ +00686ad8 001ae916 R_ARM_JUMP_SLOT 003d0cb1 bl1_sinvertv │ │ │ │ +00686adc 00056616 R_ARM_JUMP_SLOT 001c76d5 dorbdb1_ │ │ │ │ +00686ae0 0004a816 R_ARM_JUMP_SLOT 003f26d1 FLASH_Obj_free_without_buffer │ │ │ │ +00686ae4 00054516 R_ARM_JUMP_SLOT 003c5601 bl1_cgemm_blas │ │ │ │ +00686ae8 00163316 R_ARM_JUMP_SLOT 00517011 FLA_Trsm_luc_blk_var4 │ │ │ │ 00686aec 0013ed16 R_ARM_JUMP_SLOT 00087041 zgetf2_check │ │ │ │ -00686af0 000d4016 R_ARM_JUMP_SLOT 00443191 FLA_Gemm_ct_blk_var6 │ │ │ │ -00686af4 0019b916 R_ARM_JUMP_SLOT 0043a5ad FLA_Trsv_lt_blk_var1 │ │ │ │ -00686af8 00177616 R_ARM_JUMP_SLOT 003f5afd FLA_Param_map_netlib_to_flame_side │ │ │ │ -00686afc 00107216 R_ARM_JUMP_SLOT 0028b6b9 spbtrs_ │ │ │ │ -00686b00 0013ec16 R_ARM_JUMP_SLOT 0041ed85 FLA_Gemv_task │ │ │ │ -00686b04 000f0d16 R_ARM_JUMP_SLOT 003f7a2d FLA_Check_identical_object_datatype │ │ │ │ -00686b08 001af916 R_ARM_JUMP_SLOT 0007f275 dorglq_check │ │ │ │ -00686b0c 000f8516 R_ARM_JUMP_SLOT 005ea385 FLA_Lyap_h_opt_var1 │ │ │ │ -00686b10 000a9f16 R_ARM_JUMP_SLOT 004a45c1 FLA_Herk_uh_blk_var6 │ │ │ │ -00686b14 000c2416 R_ARM_JUMP_SLOT 0052de09 FLA_Bsvd_find_max_min_ops │ │ │ │ -00686b18 0010b816 R_ARM_JUMP_SLOT 0029b29d ssptrf_ │ │ │ │ -00686b1c 0017d516 R_ARM_JUMP_SLOT 001dc7cd dsbtrd_ │ │ │ │ -00686b20 00198116 R_ARM_JUMP_SLOT 0041006d FLA_Sort_svd_f_opz │ │ │ │ -00686b24 00154916 R_ARM_JUMP_SLOT 00540fd9 FLA_LU_nopiv_ops_var2 │ │ │ │ -00686b28 0009a716 R_ARM_JUMP_SLOT 003d8191 FLA_Random_symm_matrix_check │ │ │ │ -00686b2c 00133c16 R_ARM_JUMP_SLOT 005b2d85 FLA_Eig_gest_nl_ops_var2 │ │ │ │ +00686af0 000d4016 R_ARM_JUMP_SLOT 00443199 FLA_Gemm_ct_blk_var6 │ │ │ │ +00686af4 0019b916 R_ARM_JUMP_SLOT 0043a5b5 FLA_Trsv_lt_blk_var1 │ │ │ │ +00686af8 00177616 R_ARM_JUMP_SLOT 003f5b05 FLA_Param_map_netlib_to_flame_side │ │ │ │ +00686afc 00107216 R_ARM_JUMP_SLOT 0028b43d spbtrs_ │ │ │ │ +00686b00 0013ec16 R_ARM_JUMP_SLOT 0041ed8d FLA_Gemv_task │ │ │ │ +00686b04 000f0d16 R_ARM_JUMP_SLOT 003f8afd FLA_Check_identical_object_datatype │ │ │ │ +00686b08 001af916 R_ARM_JUMP_SLOT 0007f279 dorglq_check │ │ │ │ +00686b0c 000f8516 R_ARM_JUMP_SLOT 005ea36d FLA_Lyap_h_opt_var1 │ │ │ │ +00686b10 000a9f16 R_ARM_JUMP_SLOT 004a45a5 FLA_Herk_uh_blk_var6 │ │ │ │ +00686b14 000c2416 R_ARM_JUMP_SLOT 0052dded FLA_Bsvd_find_max_min_ops │ │ │ │ +00686b18 0010b816 R_ARM_JUMP_SLOT 0029b27d ssptrf_ │ │ │ │ +00686b1c 0017d516 R_ARM_JUMP_SLOT 001dc7d5 dsbtrd_ │ │ │ │ +00686b20 00198116 R_ARM_JUMP_SLOT 00410075 FLA_Sort_svd_f_opz │ │ │ │ +00686b24 00154916 R_ARM_JUMP_SLOT 005428ed FLA_LU_nopiv_ops_var2 │ │ │ │ +00686b28 0009a716 R_ARM_JUMP_SLOT 003d8199 FLA_Random_symm_matrix_check │ │ │ │ +00686b2c 00133c16 R_ARM_JUMP_SLOT 005b2d65 FLA_Eig_gest_nl_ops_var2 │ │ │ │ 00686b30 0001fb16 R_ARM_JUMP_SLOT 0008ae71 cgbcon_ │ │ │ │ -00686b34 0017e716 R_ARM_JUMP_SLOT 00278b29 slasv2_ │ │ │ │ -00686b38 00094d16 R_ARM_JUMP_SLOT 003ae7e5 pow_ri │ │ │ │ -00686b3c 000c6916 R_ARM_JUMP_SLOT 0050c915 FLA_Trmm_rut_unb_var1 │ │ │ │ -00686b40 0014a916 R_ARM_JUMP_SLOT 00505eb9 FLA_Trmm_ruc_blk_var4 │ │ │ │ +00686b34 0017e716 R_ARM_JUMP_SLOT 00278b09 slasv2_ │ │ │ │ +00686b38 00094d16 R_ARM_JUMP_SLOT 003ae7f5 pow_ri │ │ │ │ +00686b3c 000c6916 R_ARM_JUMP_SLOT 0050c8f9 FLA_Trmm_rut_unb_var1 │ │ │ │ +00686b40 0014a916 R_ARM_JUMP_SLOT 0050519d FLA_Trmm_ruc_blk_var4 │ │ │ │ 00686b44 00041816 R_ARM_JUMP_SLOT 001f7c99 dtgsna_ │ │ │ │ -00686b48 0015e416 R_ARM_JUMP_SLOT 00537ea9 FLA_Chol_u_opc_var3 │ │ │ │ -00686b4c 0005bf16 R_ARM_JUMP_SLOT 003b812d bl1_zfnorm │ │ │ │ -00686b50 00196516 R_ARM_JUMP_SLOT 00658ce5 FLA_Apply_Q_UT_lhbr │ │ │ │ -00686b54 00125d16 R_ARM_JUMP_SLOT 00155509 dgbequ_ │ │ │ │ -00686b58 000c5016 R_ARM_JUMP_SLOT 00581b39 FLA_Bidiag_UT_u_step_opd_var2 │ │ │ │ -00686b5c 0007fb16 R_ARM_JUMP_SLOT 0012ce69 csytrs_rook_ │ │ │ │ -00686b60 00042a16 R_ARM_JUMP_SLOT 00252d81 slaein_ │ │ │ │ -00686b64 001aeb16 R_ARM_JUMP_SLOT 002aae6d stftri_ │ │ │ │ -00686b68 0006d816 R_ARM_JUMP_SLOT 0007f6ad dorm2r_check │ │ │ │ -00686b6c 001bed16 R_ARM_JUMP_SLOT 005656a1 FLA_Trinv_lu_opt_var1 │ │ │ │ -00686b70 001b8216 R_ARM_JUMP_SLOT 00459165 FLA_Gemm_nt_blk_var5 │ │ │ │ -00686b74 00078f16 R_ARM_JUMP_SLOT 004252f5 FLA_Trsm_llt_task │ │ │ │ -00686b78 00095d16 R_ARM_JUMP_SLOT 0019410d dlagtm_ │ │ │ │ -00686b7c 000a7b16 R_ARM_JUMP_SLOT 0049dd29 FLA_Herk_lh_blk_var1 │ │ │ │ -00686b80 0016b916 R_ARM_JUMP_SLOT 004c5d51 FLA_Syr2k_lt │ │ │ │ -00686b84 00142916 R_ARM_JUMP_SLOT 003babb9 bl1_szcopymt │ │ │ │ -00686b88 00024816 R_ARM_JUMP_SLOT 005518bd FLA_QR2_UT_opz_var1 │ │ │ │ -00686b8c 000c0916 R_ARM_JUMP_SLOT 0041e82d FLA_Hemv │ │ │ │ +00686b48 0015e416 R_ARM_JUMP_SLOT 00538739 FLA_Chol_u_opc_var3 │ │ │ │ +00686b4c 0005bf16 R_ARM_JUMP_SLOT 003b81dd bl1_zfnorm │ │ │ │ +00686b50 00196516 R_ARM_JUMP_SLOT 0065841d FLA_Apply_Q_UT_lhbr │ │ │ │ +00686b54 00125d16 R_ARM_JUMP_SLOT 00155501 dgbequ_ │ │ │ │ +00686b58 000c5016 R_ARM_JUMP_SLOT 00581b19 FLA_Bidiag_UT_u_step_opd_var2 │ │ │ │ +00686b5c 0007fb16 R_ARM_JUMP_SLOT 0012cb11 csytrs_rook_ │ │ │ │ +00686b60 00042a16 R_ARM_JUMP_SLOT 00253b35 slaein_ │ │ │ │ +00686b64 001aeb16 R_ARM_JUMP_SLOT 002aae49 stftri_ │ │ │ │ +00686b68 0006d816 R_ARM_JUMP_SLOT 0007f4fd dorm2r_check │ │ │ │ +00686b6c 001bed16 R_ARM_JUMP_SLOT 00565689 FLA_Trinv_lu_opt_var1 │ │ │ │ +00686b70 001b8216 R_ARM_JUMP_SLOT 00458ecd FLA_Gemm_nt_blk_var5 │ │ │ │ +00686b74 00078f16 R_ARM_JUMP_SLOT 004252fd FLA_Trsm_llt_task │ │ │ │ +00686b78 00095d16 R_ARM_JUMP_SLOT 001948e1 dlagtm_ │ │ │ │ +00686b7c 000a7b16 R_ARM_JUMP_SLOT 0049dd0d FLA_Herk_lh_blk_var1 │ │ │ │ +00686b80 0016b916 R_ARM_JUMP_SLOT 004c5d35 FLA_Syr2k_lt │ │ │ │ +00686b84 00142916 R_ARM_JUMP_SLOT 003ba6b9 bl1_szcopymt │ │ │ │ +00686b88 00024816 R_ARM_JUMP_SLOT 0055189d FLA_QR2_UT_opz_var1 │ │ │ │ +00686b8c 000c0916 R_ARM_JUMP_SLOT 0041e799 FLA_Hemv │ │ │ │ 00686b90 00106816 R_ARM_JUMP_SLOT 000db751 claed0_ │ │ │ │ 00686b94 00061116 R_ARM_JUMP_SLOT 0008c295 cgbrfs_ │ │ │ │ -00686b98 00177c16 R_ARM_JUMP_SLOT 00100ead classq_ │ │ │ │ -00686b9c 00063916 R_ARM_JUMP_SLOT 003eb4e5 FLA_Bidiag_UT_cntl_init │ │ │ │ -00686ba0 001aa916 R_ARM_JUMP_SLOT 003d4155 FLA_Axpy_buffer_to_object_check │ │ │ │ -00686ba4 00112716 R_ARM_JUMP_SLOT 0011b76d cpttrs_ │ │ │ │ -00686ba8 00199116 R_ARM_JUMP_SLOT 003cd1ed bl1_zdotv2axpyv2b │ │ │ │ -00686bac 000b1116 R_ARM_JUMP_SLOT 0036dd61 zsytrf_rook_ │ │ │ │ -00686bb0 0011a316 R_ARM_JUMP_SLOT 00481b25 FLA_Her2k_un │ │ │ │ -00686bb4 00033d16 R_ARM_JUMP_SLOT 0016f339 dggrqf_ │ │ │ │ -00686bb8 00187116 R_ARM_JUMP_SLOT 00556119 FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ -00686bbc 0012d016 R_ARM_JUMP_SLOT 004123c1 FLA_Amax_external │ │ │ │ -00686bc0 0005e316 R_ARM_JUMP_SLOT 005dbf8d FLA_Fused_Her2_Ax_l_opc_var1 │ │ │ │ -00686bc4 00189c16 R_ARM_JUMP_SLOT 003f72e1 FLA_Check_malloc_pointer │ │ │ │ -00686bc8 00144216 R_ARM_JUMP_SLOT 005354a9 FLA_Chol_l_opd_var1 │ │ │ │ -00686bcc 00125a16 R_ARM_JUMP_SLOT 003b13fd bl1_daxpy │ │ │ │ -00686bd0 000ad816 R_ARM_JUMP_SLOT 003d5459 FLA_Obj_fshow_check │ │ │ │ -00686bd4 0016d416 R_ARM_JUMP_SLOT 003654e1 zsptrs_ │ │ │ │ -00686bd8 00015c16 R_ARM_JUMP_SLOT 00657ca1 FLA_Apply_Q_UT │ │ │ │ -00686bdc 00134316 R_ARM_JUMP_SLOT 0056006d FLA_Tevd_v_ops_var2 │ │ │ │ -00686be0 00018316 R_ARM_JUMP_SLOT 003c881d bl1_zsymm_blas │ │ │ │ -00686be4 0017a416 R_ARM_JUMP_SLOT 003e0cd1 FLA_Bidiag_UT_check │ │ │ │ -00686be8 0007fc16 R_ARM_JUMP_SLOT 005aab89 FLA_Eig_gest_iu_opt_var2 │ │ │ │ -00686bec 00171816 R_ARM_JUMP_SLOT 003f6301 FLA_Obj_create_without_buffer │ │ │ │ -00686bf0 00153216 R_ARM_JUMP_SLOT 004506b1 FLA_Gemm_hn_unb_var6 │ │ │ │ -00686bf4 0011a416 R_ARM_JUMP_SLOT 003fa545 FLA_Clock │ │ │ │ -00686bf8 000c6216 R_ARM_JUMP_SLOT 003cdda9 bl1_d2 │ │ │ │ -00686bfc 0012dd16 R_ARM_JUMP_SLOT 003b8261 bl1_cnrm2 │ │ │ │ -00686c00 0012ac16 R_ARM_JUMP_SLOT 004219e5 FLA_Syrk_external │ │ │ │ -00686c04 00082916 R_ARM_JUMP_SLOT 0056bed5 FLA_Trinv_uu_opz_var3 │ │ │ │ -00686c08 00125e16 R_ARM_JUMP_SLOT 00434bfd FLA_Scalr_l_blk_var1 │ │ │ │ -00686c0c 000e8d16 R_ARM_JUMP_SLOT 004f2ae1 FLA_Trmm_llh_blk_var2 │ │ │ │ -00686c10 000a9116 R_ARM_JUMP_SLOT 004a3675 FLA_Herk_uh_blk_var2 │ │ │ │ -00686c14 000ab316 R_ARM_JUMP_SLOT 00194e71 dlagts_ │ │ │ │ -00686c18 00102d16 R_ARM_JUMP_SLOT 003c47f1 bl1_csyrk_blas │ │ │ │ -00686c1c 00149a16 R_ARM_JUMP_SLOT 003f7169 FLA_Check_hess_indices │ │ │ │ -00686c20 00057716 R_ARM_JUMP_SLOT 003d712d FLA_Hermitianize_check │ │ │ │ -00686c24 0017f216 R_ARM_JUMP_SLOT 00426435 FLA_Hess_blk_external │ │ │ │ -00686c28 00025a16 R_ARM_JUMP_SLOT 003b89dd bl1_dzcopyv │ │ │ │ -00686c2c 00082016 R_ARM_JUMP_SLOT 00428a69 FLA_LU_piv_macro_task │ │ │ │ -00686c30 000fbc16 R_ARM_JUMP_SLOT 0044d745 FLA_Gemm_hh_blk_var6 │ │ │ │ -00686c34 00105716 R_ARM_JUMP_SLOT 00528a71 FLA_Trsm_ruh_unb_var1 │ │ │ │ -00686c38 001c5f16 R_ARM_JUMP_SLOT 000699a1 dgeqp3_ │ │ │ │ -00686c3c 0009b116 R_ARM_JUMP_SLOT 003f7ec5 FLA_Check_matrix_strides │ │ │ │ -00686c40 000e4a16 R_ARM_JUMP_SLOT 00507ce9 FLA_Trmm_ruh_blk_var1 │ │ │ │ -00686c44 0002b716 R_ARM_JUMP_SLOT 0042bd55 FLA_Axpyt_h_blk_var2 │ │ │ │ -00686c48 000bf316 R_ARM_JUMP_SLOT 005bbf55 FLA_Eig_gest_nu_unb_var1 │ │ │ │ -00686c4c 0007f116 R_ARM_JUMP_SLOT 005a4d75 FLA_Eig_gest_il_unb_var3 │ │ │ │ -00686c50 00010e16 R_ARM_JUMP_SLOT 0038a371 zunbdb6_ │ │ │ │ -00686c54 0003de16 R_ARM_JUMP_SLOT 001127fd cpocon_ │ │ │ │ +00686b98 00177c16 R_ARM_JUMP_SLOT 000fd045 classq_ │ │ │ │ +00686b9c 00063916 R_ARM_JUMP_SLOT 003eb4ed FLA_Bidiag_UT_cntl_init │ │ │ │ +00686ba0 001aa916 R_ARM_JUMP_SLOT 003d415d FLA_Axpy_buffer_to_object_check │ │ │ │ +00686ba4 00112716 R_ARM_JUMP_SLOT 0011b765 cpttrs_ │ │ │ │ +00686ba8 00199116 R_ARM_JUMP_SLOT 003ccbf5 bl1_zdotv2axpyv2b │ │ │ │ +00686bac 000b1116 R_ARM_JUMP_SLOT 0036dd51 zsytrf_rook_ │ │ │ │ +00686bb0 0011a316 R_ARM_JUMP_SLOT 00481b09 FLA_Her2k_un │ │ │ │ +00686bb4 00033d16 R_ARM_JUMP_SLOT 0016e26d dggrqf_ │ │ │ │ +00686bb8 00187116 R_ARM_JUMP_SLOT 00556059 FLASH_QR_UT_inc_determine_alg_blocksize │ │ │ │ +00686bbc 0012d016 R_ARM_JUMP_SLOT 00411381 FLA_Amax_external │ │ │ │ +00686bc0 0005e316 R_ARM_JUMP_SLOT 005d9b3d FLA_Fused_Her2_Ax_l_opc_var1 │ │ │ │ +00686bc4 00189c16 R_ARM_JUMP_SLOT 003f83b1 FLA_Check_malloc_pointer │ │ │ │ +00686bc8 00144216 R_ARM_JUMP_SLOT 00535829 FLA_Chol_l_opd_var1 │ │ │ │ +00686bcc 00125a16 R_ARM_JUMP_SLOT 003b5965 bl1_daxpy │ │ │ │ +00686bd0 000ad816 R_ARM_JUMP_SLOT 003d5461 FLA_Obj_fshow_check │ │ │ │ +00686bd4 0016d416 R_ARM_JUMP_SLOT 00365ed9 zsptrs_ │ │ │ │ +00686bd8 00015c16 R_ARM_JUMP_SLOT 006580a9 FLA_Apply_Q_UT │ │ │ │ +00686bdc 00134316 R_ARM_JUMP_SLOT 00560119 FLA_Tevd_v_ops_var2 │ │ │ │ +00686be0 00018316 R_ARM_JUMP_SLOT 003c9a5d bl1_zsymm_blas │ │ │ │ +00686be4 0017a416 R_ARM_JUMP_SLOT 003e0cd9 FLA_Bidiag_UT_check │ │ │ │ +00686be8 0007fc16 R_ARM_JUMP_SLOT 005aab69 FLA_Eig_gest_iu_opt_var2 │ │ │ │ +00686bec 00171816 R_ARM_JUMP_SLOT 003f6309 FLA_Obj_create_without_buffer │ │ │ │ +00686bf0 00153216 R_ARM_JUMP_SLOT 00450451 FLA_Gemm_hn_unb_var6 │ │ │ │ +00686bf4 0011a416 R_ARM_JUMP_SLOT 003fa355 FLA_Clock │ │ │ │ +00686bf8 000c6216 R_ARM_JUMP_SLOT 003cdbd1 bl1_d2 │ │ │ │ +00686bfc 0012dd16 R_ARM_JUMP_SLOT 003b7f05 bl1_cnrm2 │ │ │ │ +00686c00 0012ac16 R_ARM_JUMP_SLOT 004219ed FLA_Syrk_external │ │ │ │ +00686c04 00082916 R_ARM_JUMP_SLOT 0056b94d FLA_Trinv_uu_opz_var3 │ │ │ │ +00686c08 00125e16 R_ARM_JUMP_SLOT 00434829 FLA_Scalr_l_blk_var1 │ │ │ │ +00686c0c 000e8d16 R_ARM_JUMP_SLOT 004f2e39 FLA_Trmm_llh_blk_var2 │ │ │ │ +00686c10 000a9116 R_ARM_JUMP_SLOT 004a3ad1 FLA_Herk_uh_blk_var2 │ │ │ │ +00686c14 000ab316 R_ARM_JUMP_SLOT 00194e79 dlagts_ │ │ │ │ +00686c18 00102d16 R_ARM_JUMP_SLOT 003c4801 bl1_csyrk_blas │ │ │ │ +00686c1c 00149a16 R_ARM_JUMP_SLOT 003f8239 FLA_Check_hess_indices │ │ │ │ +00686c20 00057716 R_ARM_JUMP_SLOT 003d6e41 FLA_Hermitianize_check │ │ │ │ +00686c24 0017f216 R_ARM_JUMP_SLOT 0042643d FLA_Hess_blk_external │ │ │ │ +00686c28 00025a16 R_ARM_JUMP_SLOT 003b89ed bl1_dzcopyv │ │ │ │ +00686c2c 00082016 R_ARM_JUMP_SLOT 00428a71 FLA_LU_piv_macro_task │ │ │ │ +00686c30 000fbc16 R_ARM_JUMP_SLOT 0044df51 FLA_Gemm_hh_blk_var6 │ │ │ │ +00686c34 00105716 R_ARM_JUMP_SLOT 0052806d FLA_Trsm_ruh_unb_var1 │ │ │ │ +00686c38 001c5f16 R_ARM_JUMP_SLOT 00068bc9 dgeqp3_ │ │ │ │ +00686c3c 0009b116 R_ARM_JUMP_SLOT 003f8f95 FLA_Check_matrix_strides │ │ │ │ +00686c40 000e4a16 R_ARM_JUMP_SLOT 00507b29 FLA_Trmm_ruh_blk_var1 │ │ │ │ +00686c44 0002b716 R_ARM_JUMP_SLOT 0042bd65 FLA_Axpyt_h_blk_var2 │ │ │ │ +00686c48 000bf316 R_ARM_JUMP_SLOT 005bbf35 FLA_Eig_gest_nu_unb_var1 │ │ │ │ +00686c4c 0007f116 R_ARM_JUMP_SLOT 005a4d55 FLA_Eig_gest_il_unb_var3 │ │ │ │ +00686c50 00010e16 R_ARM_JUMP_SLOT 0038c4e9 zunbdb6_ │ │ │ │ +00686c54 0003de16 R_ARM_JUMP_SLOT 001129b9 cpocon_ │ │ │ │ 00686c58 000fb616 R_ARM_JUMP_SLOT 000b26e1 checon_ │ │ │ │ -00686c5c 0019ba16 R_ARM_JUMP_SLOT 003aa315 dsytrd_fla │ │ │ │ -00686c60 0017f416 R_ARM_JUMP_SLOT 00498c3d FLA_Her2k_un_blk_var8 │ │ │ │ -00686c64 00099c16 R_ARM_JUMP_SLOT 003e3539 FLA_LQ_UT_internal_check │ │ │ │ +00686c5c 0019ba16 R_ARM_JUMP_SLOT 003aa325 dsytrd_fla │ │ │ │ +00686c60 0017f416 R_ARM_JUMP_SLOT 00498c21 FLA_Her2k_un_blk_var8 │ │ │ │ +00686c64 00099c16 R_ARM_JUMP_SLOT 003e3541 FLA_LQ_UT_internal_check │ │ │ │ 00686c68 00100b16 R_ARM_JUMP_SLOT 00180201 dlae2_ │ │ │ │ -00686c6c 00191e16 R_ARM_JUMP_SLOT 003ec919 FLASH_Apply_QUD_UT_inc_cntl_finalize │ │ │ │ -00686c70 00016816 R_ARM_JUMP_SLOT 003e7ddd FLA_Cntl_trsv_obj_create │ │ │ │ -00686c74 0017ca16 R_ARM_JUMP_SLOT 0055d979 FLA_Tevd_n_opd_var1 │ │ │ │ -00686c78 0013de16 R_ARM_JUMP_SLOT 00081299 sgelqf_check │ │ │ │ -00686c7c 0017ba16 R_ARM_JUMP_SLOT 0063ab4d FLA_Apply_G_rf_ops_var1 │ │ │ │ +00686c6c 00191e16 R_ARM_JUMP_SLOT 003eca3d FLASH_Apply_QUD_UT_inc_cntl_finalize │ │ │ │ +00686c70 00016816 R_ARM_JUMP_SLOT 003e7b1d FLA_Cntl_trsv_obj_create │ │ │ │ +00686c74 0017ca16 R_ARM_JUMP_SLOT 0055d2ed FLA_Tevd_n_opd_var1 │ │ │ │ +00686c78 0013de16 R_ARM_JUMP_SLOT 00081121 sgelqf_check │ │ │ │ +00686c7c 0017ba16 R_ARM_JUMP_SLOT 0063ab35 FLA_Apply_G_rf_ops_var1 │ │ │ │ 00686c80 000b0216 R_ARM_JUMP_SLOT 000c7809 chpevd_ │ │ │ │ -00686c84 00157a16 R_ARM_JUMP_SLOT 003b860d bl1_ccopyv │ │ │ │ -00686c88 000bd016 R_ARM_JUMP_SLOT 003cdbbd bl1_screate_contigmr │ │ │ │ -00686c8c 0008a116 R_ARM_JUMP_SLOT 0007e14d dgesvd_check │ │ │ │ +00686c84 00157a16 R_ARM_JUMP_SLOT 003b861d bl1_ccopyv │ │ │ │ +00686c88 000bd016 R_ARM_JUMP_SLOT 003cdf1d bl1_screate_contigmr │ │ │ │ +00686c8c 0008a116 R_ARM_JUMP_SLOT 0007e4b5 dgesvd_check │ │ │ │ 00686c90 000df616 R_ARM_JUMP_SLOT 00072dd9 sormqr_ │ │ │ │ 00686c94 00001a16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -00686c98 00121716 R_ARM_JUMP_SLOT 004eb735 FLA_Syrk_ut_blk_var2 │ │ │ │ +00686c98 00121716 R_ARM_JUMP_SLOT 004eb921 FLA_Syrk_ut_blk_var2 │ │ │ │ 00686c9c 0009f116 R_ARM_JUMP_SLOT 0008567d ssygs2_check │ │ │ │ -00686ca0 000b5b16 R_ARM_JUMP_SLOT 002a1aad ssyev_ │ │ │ │ -00686ca4 0017fa16 R_ARM_JUMP_SLOT 00077f81 cgetf2_check │ │ │ │ +00686ca0 000b5b16 R_ARM_JUMP_SLOT 002a1a89 ssyev_ │ │ │ │ +00686ca4 0017fa16 R_ARM_JUMP_SLOT 00077f85 cgetf2_check │ │ │ │ 00686ca8 00086516 R_ARM_JUMP_SLOT 000ca4e9 chetri2x_ │ │ │ │ -00686cac 000bd316 R_ARM_JUMP_SLOT 0007c3a1 dgeqp3_check │ │ │ │ -00686cb0 0009fb16 R_ARM_JUMP_SLOT 0025bfbd slapy3_ │ │ │ │ -00686cb4 001bb116 R_ARM_JUMP_SLOT 001a2ec9 dlaqr2_ │ │ │ │ -00686cb8 00080d16 R_ARM_JUMP_SLOT 004886d9 FLA_Her2k_ln_blk_var1 │ │ │ │ -00686cbc 00172a16 R_ARM_JUMP_SLOT 001d5add dptts2_ │ │ │ │ -00686cc0 00037116 R_ARM_JUMP_SLOT 004a7009 FLA_Herk_un_blk_var6 │ │ │ │ -00686cc4 00058516 R_ARM_JUMP_SLOT 004c1c75 FLA_Symm_ru_unb_var10 │ │ │ │ -00686cc8 00075116 R_ARM_JUMP_SLOT 0043e291 FLA_Gemm_cc_unb_var6 │ │ │ │ -00686ccc 000cda16 R_ARM_JUMP_SLOT 003eb2f9 FLA_Apply_QUD_UT_cntl_init │ │ │ │ -00686cd0 0017a116 R_ARM_JUMP_SLOT 00644831 FLA_Apply_pivots_internal │ │ │ │ -00686cd4 0015ae16 R_ARM_JUMP_SLOT 003ca339 bl1_ctrsmsx │ │ │ │ -00686cd8 00098a16 R_ARM_JUMP_SLOT 006428e1 FLA_Apply_H2_UT_r_ops_var1 │ │ │ │ +00686cac 000bd316 R_ARM_JUMP_SLOT 0007ca01 dgeqp3_check │ │ │ │ +00686cb0 0009fb16 R_ARM_JUMP_SLOT 0025b6b9 slapy3_ │ │ │ │ +00686cb4 001bb116 R_ARM_JUMP_SLOT 001a2291 dlaqr2_ │ │ │ │ +00686cb8 00080d16 R_ARM_JUMP_SLOT 004889a9 FLA_Her2k_ln_blk_var1 │ │ │ │ +00686cbc 00172a16 R_ARM_JUMP_SLOT 001d5995 dptts2_ │ │ │ │ +00686cc0 00037116 R_ARM_JUMP_SLOT 004a6fed FLA_Herk_un_blk_var6 │ │ │ │ +00686cc4 00058516 R_ARM_JUMP_SLOT 004c1c59 FLA_Symm_ru_unb_var10 │ │ │ │ +00686cc8 00075116 R_ARM_JUMP_SLOT 0043e299 FLA_Gemm_cc_unb_var6 │ │ │ │ +00686ccc 000cda16 R_ARM_JUMP_SLOT 003eb349 FLA_Apply_QUD_UT_cntl_init │ │ │ │ +00686cd0 0017a116 R_ARM_JUMP_SLOT 00644701 FLA_Apply_pivots_internal │ │ │ │ +00686cd4 0015ae16 R_ARM_JUMP_SLOT 003ca349 bl1_ctrsmsx │ │ │ │ +00686cd8 00098a16 R_ARM_JUMP_SLOT 006428c9 FLA_Apply_H2_UT_r_ops_var1 │ │ │ │ 00686cdc 00010f16 R_ARM_JUMP_SLOT 001f95e1 dtpqrt2_ │ │ │ │ -00686ce0 000ebb16 R_ARM_JUMP_SLOT 002c6005 stzrqf_ │ │ │ │ -00686ce4 00130e16 R_ARM_JUMP_SLOT 003e8a19 FLA_Transpose_cntl_init │ │ │ │ -00686ce8 0018f216 R_ARM_JUMP_SLOT 005d921d FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ -00686cec 001c0c16 R_ARM_JUMP_SLOT 0056bfb9 FLA_Trinv_uu_opt_var3 │ │ │ │ -00686cf0 0014e216 R_ARM_JUMP_SLOT 00259901 slanst_ │ │ │ │ -00686cf4 000daf16 R_ARM_JUMP_SLOT 0007c4e1 dgelsd_check │ │ │ │ -00686cf8 00062e16 R_ARM_JUMP_SLOT 003ef325 FLASH_LU_find_zero_on_diagonal │ │ │ │ -00686cfc 0017c416 R_ARM_JUMP_SLOT 00418cb9 FLA_Asum │ │ │ │ -00686d00 00188e16 R_ARM_JUMP_SLOT 002f8b65 zheevx_ │ │ │ │ -00686d04 000c2216 R_ARM_JUMP_SLOT 0046ed6d FLA_Hemm_lu_unb_var10 │ │ │ │ -00686d08 00062a16 R_ARM_JUMP_SLOT 00265a79 slarfb_ │ │ │ │ -00686d0c 000f6916 R_ARM_JUMP_SLOT 004c39e1 FLA_Symm_ru_unb_var6 │ │ │ │ -00686d10 000fa016 R_ARM_JUMP_SLOT 002fbc01 zherfs_ │ │ │ │ -00686d14 00048f16 R_ARM_JUMP_SLOT 005d1b61 FLA_Hess_UT_step_opd_var4 │ │ │ │ -00686d18 00035a16 R_ARM_JUMP_SLOT 004a1065 FLA_Herk_ln_blk_var5 │ │ │ │ -00686d1c 001bd716 R_ARM_JUMP_SLOT 0007f815 dorml2_check │ │ │ │ -00686d20 00139816 R_ARM_JUMP_SLOT 003e6d41 FLA_UDdate_UT_inc_check │ │ │ │ -00686d24 00136716 R_ARM_JUMP_SLOT 005e71ed FLA_Tridiag_UT_l_opt_var3 │ │ │ │ -00686d28 0018c216 R_ARM_JUMP_SLOT 004254a5 FLA_Trsm_lut_task │ │ │ │ -00686d2c 000c0016 R_ARM_JUMP_SLOT 005bd691 FLA_Eig_gest_nu_unb_var5 │ │ │ │ -00686d30 00019d16 R_ARM_JUMP_SLOT 005fb869 FLA_Sylv_hh_blk_var11 │ │ │ │ -00686d34 0001c516 R_ARM_JUMP_SLOT 006336a1 FLA_Apply_CAQ_UT_inc_lhfc │ │ │ │ -00686d38 0008bd16 R_ARM_JUMP_SLOT 00540e6d FLA_LU_nopiv_opt_var1 │ │ │ │ -00686d3c 0011e616 R_ARM_JUMP_SLOT 003dc275 FLA_Syr_check │ │ │ │ -00686d40 00021d16 R_ARM_JUMP_SLOT 0051d249 FLA_Trsm_lut_unb_var4 │ │ │ │ -00686d44 000bfa16 R_ARM_JUMP_SLOT 004b0771 FLA_Symm_ll_unb_var6 │ │ │ │ -00686d48 000d8f16 R_ARM_JUMP_SLOT 000781cd chegst_check │ │ │ │ -00686d4c 00015a16 R_ARM_JUMP_SLOT 0029ca09 sstein_ │ │ │ │ -00686d50 00088916 R_ARM_JUMP_SLOT 005dad39 FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ -00686d54 0001d516 R_ARM_JUMP_SLOT 004270ed FLA_Trinv_ln_blk_ext │ │ │ │ -00686d58 00098016 R_ARM_JUMP_SLOT 003e8109 FLA_Cntl_trsm_obj_create │ │ │ │ -00686d5c 000b2b16 R_ARM_JUMP_SLOT 0049fb99 FLA_Herk_lh_unb_var5 │ │ │ │ -00686d60 00179f16 R_ARM_JUMP_SLOT 0042459d FLA_Syrk_ln_task │ │ │ │ -00686d64 0016e716 R_ARM_JUMP_SLOT 003e3bdd FLA_LU_nopiv_internal_check │ │ │ │ -00686d68 0009f716 R_ARM_JUMP_SLOT 003e8f01 FLASH_Copy_cntl_init │ │ │ │ +00686ce0 000ebb16 R_ARM_JUMP_SLOT 002c5fe1 stzrqf_ │ │ │ │ +00686ce4 00130e16 R_ARM_JUMP_SLOT 003e8729 FLA_Transpose_cntl_init │ │ │ │ +00686ce8 0018f216 R_ARM_JUMP_SLOT 005d88d1 FLA_Tridiag_UT_shift_U_l_ops │ │ │ │ +00686cec 001c0c16 R_ARM_JUMP_SLOT 0056ba31 FLA_Trinv_uu_opt_var3 │ │ │ │ +00686cf0 0014e216 R_ARM_JUMP_SLOT 002595d9 slanst_ │ │ │ │ +00686cf4 000daf16 R_ARM_JUMP_SLOT 0007c2f9 dgelsd_check │ │ │ │ +00686cf8 00062e16 R_ARM_JUMP_SLOT 003ee991 FLASH_LU_find_zero_on_diagonal │ │ │ │ +00686cfc 0017c416 R_ARM_JUMP_SLOT 0041928d FLA_Asum │ │ │ │ +00686d00 00188e16 R_ARM_JUMP_SLOT 002f7a65 zheevx_ │ │ │ │ +00686d04 000c2216 R_ARM_JUMP_SLOT 0046f2cd FLA_Hemm_lu_unb_var10 │ │ │ │ +00686d08 00062a16 R_ARM_JUMP_SLOT 002658c1 slarfb_ │ │ │ │ +00686d0c 000f6916 R_ARM_JUMP_SLOT 004c39c5 FLA_Symm_ru_unb_var6 │ │ │ │ +00686d10 000fa016 R_ARM_JUMP_SLOT 002fbbd1 zherfs_ │ │ │ │ +00686d14 00048f16 R_ARM_JUMP_SLOT 005d1b41 FLA_Hess_UT_step_opd_var4 │ │ │ │ +00686d18 00035a16 R_ARM_JUMP_SLOT 004a14a9 FLA_Herk_ln_blk_var5 │ │ │ │ +00686d1c 001bd716 R_ARM_JUMP_SLOT 0007fb2d dorml2_check │ │ │ │ +00686d20 00139816 R_ARM_JUMP_SLOT 003e6d49 FLA_UDdate_UT_inc_check │ │ │ │ +00686d24 00136716 R_ARM_JUMP_SLOT 005e72e1 FLA_Tridiag_UT_l_opt_var3 │ │ │ │ +00686d28 0018c216 R_ARM_JUMP_SLOT 004254ad FLA_Trsm_lut_task │ │ │ │ +00686d2c 000c0016 R_ARM_JUMP_SLOT 005bd671 FLA_Eig_gest_nu_unb_var5 │ │ │ │ +00686d30 00019d16 R_ARM_JUMP_SLOT 005fb851 FLA_Sylv_hh_blk_var11 │ │ │ │ +00686d34 0001c516 R_ARM_JUMP_SLOT 00633689 FLA_Apply_CAQ_UT_inc_lhfc │ │ │ │ +00686d38 0008bd16 R_ARM_JUMP_SLOT 00540e4d FLA_LU_nopiv_opt_var1 │ │ │ │ +00686d3c 0011e616 R_ARM_JUMP_SLOT 003dc0e5 FLA_Syr_check │ │ │ │ +00686d40 00021d16 R_ARM_JUMP_SLOT 0051d095 FLA_Trsm_lut_unb_var4 │ │ │ │ +00686d44 000bfa16 R_ARM_JUMP_SLOT 004b0755 FLA_Symm_ll_unb_var6 │ │ │ │ +00686d48 000d8f16 R_ARM_JUMP_SLOT 00078031 chegst_check │ │ │ │ +00686d4c 00015a16 R_ARM_JUMP_SLOT 0029c6c5 sstein_ │ │ │ │ +00686d50 00088916 R_ARM_JUMP_SLOT 005dbdc5 FLA_Fused_UZhu_ZUhu_ops_var1 │ │ │ │ +00686d54 0001d516 R_ARM_JUMP_SLOT 00427179 FLA_Trinv_ln_blk_ext │ │ │ │ +00686d58 00098016 R_ARM_JUMP_SLOT 003e8111 FLA_Cntl_trsm_obj_create │ │ │ │ +00686d5c 000b2b16 R_ARM_JUMP_SLOT 0049f729 FLA_Herk_lh_unb_var5 │ │ │ │ +00686d60 00179f16 R_ARM_JUMP_SLOT 004248b1 FLA_Syrk_ln_task │ │ │ │ +00686d64 0016e716 R_ARM_JUMP_SLOT 003e3d09 FLA_LU_nopiv_internal_check │ │ │ │ +00686d68 0009f716 R_ARM_JUMP_SLOT 003e8eb9 FLASH_Copy_cntl_init │ │ │ │ 00686d6c 00001b16 R_ARM_JUMP_SLOT 00000000 dtpsv_ │ │ │ │ -00686d70 001c1316 R_ARM_JUMP_SLOT 005ea7c9 FLA_Lyap_h_ops_var4 │ │ │ │ -00686d74 000ff516 R_ARM_JUMP_SLOT 00518eb1 FLA_Trsm_luh_blk_var1 │ │ │ │ -00686d78 00130616 R_ARM_JUMP_SLOT 003e7e59 FLA_Cntl_copy_obj_create │ │ │ │ -00686d7c 0016e516 R_ARM_JUMP_SLOT 0066b63d FLA_Apply_Q_UT_rhbc_blk_var2 │ │ │ │ -00686d80 0018f716 R_ARM_JUMP_SLOT 00561621 FLA_Trinv_ln_blk_var1 │ │ │ │ -00686d84 00130316 R_ARM_JUMP_SLOT 003cdf95 bl1_dm1h │ │ │ │ -00686d88 00111e16 R_ARM_JUMP_SLOT 0011abb1 cpprfs_ │ │ │ │ -00686d8c 00094916 R_ARM_JUMP_SLOT 005382f1 FLA_Chol_u_opd_var1 │ │ │ │ -00686d90 000c9d16 R_ARM_JUMP_SLOT 003f36ed FLA_Blocksize_set │ │ │ │ -00686d94 00062516 R_ARM_JUMP_SLOT 003c4c91 bl1_strmm_blas │ │ │ │ -00686d98 000f5c16 R_ARM_JUMP_SLOT 004c2ed9 FLA_Symm_ru_unb_var2 │ │ │ │ -00686d9c 0015b016 R_ARM_JUMP_SLOT 004f90a9 FLA_Trmm_luc_unb_var1 │ │ │ │ +00686d70 001c1316 R_ARM_JUMP_SLOT 005ec325 FLA_Lyap_h_ops_var4 │ │ │ │ +00686d74 000ff516 R_ARM_JUMP_SLOT 00518cdd FLA_Trsm_luh_blk_var1 │ │ │ │ +00686d78 00130616 R_ARM_JUMP_SLOT 003e7e61 FLA_Cntl_copy_obj_create │ │ │ │ +00686d7c 0016e516 R_ARM_JUMP_SLOT 0066ae91 FLA_Apply_Q_UT_rhbc_blk_var2 │ │ │ │ +00686d80 0018f716 R_ARM_JUMP_SLOT 00561609 FLA_Trinv_ln_blk_var1 │ │ │ │ +00686d84 00130316 R_ARM_JUMP_SLOT 003cddbd bl1_dm1h │ │ │ │ +00686d88 00111e16 R_ARM_JUMP_SLOT 0011a945 cpprfs_ │ │ │ │ +00686d8c 00094916 R_ARM_JUMP_SLOT 00537a51 FLA_Chol_u_opd_var1 │ │ │ │ +00686d90 000c9d16 R_ARM_JUMP_SLOT 003f36f5 FLA_Blocksize_set │ │ │ │ +00686d94 00062516 R_ARM_JUMP_SLOT 003c6449 bl1_strmm_blas │ │ │ │ +00686d98 000f5c16 R_ARM_JUMP_SLOT 004c1ea5 FLA_Symm_ru_unb_var2 │ │ │ │ +00686d9c 0015b016 R_ARM_JUMP_SLOT 004f8a21 FLA_Trmm_luc_unb_var1 │ │ │ │ 00686da0 00001c16 R_ARM_JUMP_SLOT 00000000 rewind@GLIBC_2.4 │ │ │ │ -00686da4 00137a16 R_ARM_JUMP_SLOT 003f7c99 FLA_Check_object_width_equals │ │ │ │ -00686da8 0006ec16 R_ARM_JUMP_SLOT 002898a9 spbstf_ │ │ │ │ -00686dac 0016bd16 R_ARM_JUMP_SLOT 00141601 ctzrqf_ │ │ │ │ -00686db0 0006bf16 R_ARM_JUMP_SLOT 000808ed dsytrd_check │ │ │ │ -00686db4 00076c16 R_ARM_JUMP_SLOT 00260f0d slaqr3_ │ │ │ │ -00686db8 0016b716 R_ARM_JUMP_SLOT 0040d961 FLA_Sort_evd_f_opz │ │ │ │ -00686dbc 0009e716 R_ARM_JUMP_SLOT 0056f7f5 FLA_Ttmm_u_blk_var2 │ │ │ │ -00686dc0 00015e16 R_ARM_JUMP_SLOT 00152719 cunmrq_ │ │ │ │ -00686dc4 00036616 R_ARM_JUMP_SLOT 0024ccb9 slaev2_ │ │ │ │ -00686dc8 0008a416 R_ARM_JUMP_SLOT 0051ae51 FLA_Trsm_lun_blk_var4 │ │ │ │ -00686dcc 001c4616 R_ARM_JUMP_SLOT 003c2b7d bl1_zherk │ │ │ │ -00686dd0 0015bf16 R_ARM_JUMP_SLOT 0045e7e5 FLA_Gemm_tn_blk_var2 │ │ │ │ -00686dd4 0011c416 R_ARM_JUMP_SLOT 0056e169 FLA_Ttmm_l_ops_var2 │ │ │ │ -00686dd8 00111616 R_ARM_JUMP_SLOT 00597ae1 FLA_Eig_gest │ │ │ │ -00686ddc 0003d216 R_ARM_JUMP_SLOT 00285e09 sorbdb4_ │ │ │ │ -00686de0 00055d16 R_ARM_JUMP_SLOT 003e4921 FLA_QR_UT_internal_check │ │ │ │ -00686de4 0017ed16 R_ARM_JUMP_SLOT 004970ed FLA_Her2k_un_blk_var4 │ │ │ │ -00686de8 00120816 R_ARM_JUMP_SLOT 003f68f5 FLA_Check_valid_storev │ │ │ │ -00686dec 00101716 R_ARM_JUMP_SLOT 00672255 FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ -00686df0 0016f716 R_ARM_JUMP_SLOT 003e60b5 FLA_Tridiag_UT_internal_check │ │ │ │ +00686da4 00137a16 R_ARM_JUMP_SLOT 003f8d69 FLA_Check_object_width_equals │ │ │ │ +00686da8 0006ec16 R_ARM_JUMP_SLOT 00289889 spbstf_ │ │ │ │ +00686dac 0016bd16 R_ARM_JUMP_SLOT 001415f9 ctzrqf_ │ │ │ │ +00686db0 0006bf16 R_ARM_JUMP_SLOT 000808f1 dsytrd_check │ │ │ │ +00686db4 00076c16 R_ARM_JUMP_SLOT 00260df5 slaqr3_ │ │ │ │ +00686db8 0016b716 R_ARM_JUMP_SLOT 0040dc9d FLA_Sort_evd_f_opz │ │ │ │ +00686dbc 0009e716 R_ARM_JUMP_SLOT 0056f7d9 FLA_Ttmm_u_blk_var2 │ │ │ │ +00686dc0 00015e16 R_ARM_JUMP_SLOT 00152a9d cunmrq_ │ │ │ │ +00686dc4 00036616 R_ARM_JUMP_SLOT 0024c8c1 slaev2_ │ │ │ │ +00686dc8 0008a416 R_ARM_JUMP_SLOT 0051ae35 FLA_Trsm_lun_blk_var4 │ │ │ │ +00686dcc 001c4616 R_ARM_JUMP_SLOT 003c2b8d bl1_zherk │ │ │ │ +00686dd0 0015bf16 R_ARM_JUMP_SLOT 0045e7ed FLA_Gemm_tn_blk_var2 │ │ │ │ +00686dd4 0011c416 R_ARM_JUMP_SLOT 0056e429 FLA_Ttmm_l_ops_var2 │ │ │ │ +00686dd8 00111616 R_ARM_JUMP_SLOT 00598ce5 FLA_Eig_gest │ │ │ │ +00686ddc 0003d216 R_ARM_JUMP_SLOT 00285b69 sorbdb4_ │ │ │ │ +00686de0 00055d16 R_ARM_JUMP_SLOT 003e4929 FLA_QR_UT_internal_check │ │ │ │ +00686de4 0017ed16 R_ARM_JUMP_SLOT 004970d1 FLA_Her2k_un_blk_var4 │ │ │ │ +00686de8 00120816 R_ARM_JUMP_SLOT 003f79c5 FLA_Check_valid_storev │ │ │ │ +00686dec 00101716 R_ARM_JUMP_SLOT 0067106d FLA_Apply_Q_UT_rnbr_blk_var2 │ │ │ │ +00686df0 0016f716 R_ARM_JUMP_SLOT 003e5f0d FLA_Tridiag_UT_internal_check │ │ │ │ 00686df4 000ab816 R_ARM_JUMP_SLOT 00081d49 sgeqrf_check │ │ │ │ -00686df8 00024d16 R_ARM_JUMP_SLOT 00656189 FLASH_Apply_QUD_UT_inc │ │ │ │ -00686dfc 00187916 R_ARM_JUMP_SLOT 004473e9 FLA_Gemm_nc │ │ │ │ -00686e00 00051316 R_ARM_JUMP_SLOT 0056e029 FLA_Ttmm_l_opt_var1 │ │ │ │ -00686e04 001bbf16 R_ARM_JUMP_SLOT 00620d81 FLA_Sylv_nh_opd_var1 │ │ │ │ -00686e08 00150216 R_ARM_JUMP_SLOT 003eb869 FLA_Hess_UT_cntl_finalize │ │ │ │ -00686e0c 000f6516 R_ARM_JUMP_SLOT 004fa695 FLA_Trmm_luh_unb_var1 │ │ │ │ -00686e10 000c9716 R_ARM_JUMP_SLOT 003ae4cd r_lg10 │ │ │ │ -00686e14 00180416 R_ARM_JUMP_SLOT 00080a69 dtrti2_check │ │ │ │ -00686e18 00136016 R_ARM_JUMP_SLOT 0040e5d1 fla_slamc1 │ │ │ │ -00686e1c 0013bc16 R_ARM_JUMP_SLOT 0024cf19 slaeda_ │ │ │ │ -00686e20 00103016 R_ARM_JUMP_SLOT 00275f9d slasdq_ │ │ │ │ -00686e24 001a8516 R_ARM_JUMP_SLOT 0028f3ed spptrf_ │ │ │ │ -00686e28 00092416 R_ARM_JUMP_SLOT 005996a5 FLA_Eig_gest_iu │ │ │ │ -00686e2c 001b7616 R_ARM_JUMP_SLOT 004589a5 FLA_Gemm_nt_blk_var2 │ │ │ │ -00686e30 001a7e16 R_ARM_JUMP_SLOT 00554009 FLA_QR_UT_form_Q_opd_var1 │ │ │ │ -00686e34 00110516 R_ARM_JUMP_SLOT 003fa491 FLA_Clock_helper │ │ │ │ -00686e38 00025116 R_ARM_JUMP_SLOT 0045e04d FLA_Gemm_th_unb_var5 │ │ │ │ -00686e3c 00133f16 R_ARM_JUMP_SLOT 003cb251 bl1_ztrsm │ │ │ │ -00686e40 00155516 R_ARM_JUMP_SLOT 0063bcc5 FLA_Apply_G_rf_asd_var9 │ │ │ │ -00686e44 0003d116 R_ARM_JUMP_SLOT 003e3d39 FLA_LU_piv_check │ │ │ │ -00686e48 000a1716 R_ARM_JUMP_SLOT 006005a9 FLA_Sylv_hh_blk_var3 │ │ │ │ +00686df8 00024d16 R_ARM_JUMP_SLOT 00656c75 FLASH_Apply_QUD_UT_inc │ │ │ │ +00686dfc 00187916 R_ARM_JUMP_SLOT 004473f1 FLA_Gemm_nc │ │ │ │ +00686e00 00051316 R_ARM_JUMP_SLOT 0056e011 FLA_Ttmm_l_opt_var1 │ │ │ │ +00686e04 001bbf16 R_ARM_JUMP_SLOT 00620e79 FLA_Sylv_nh_opd_var1 │ │ │ │ +00686e08 00150216 R_ARM_JUMP_SLOT 003eb871 FLA_Hess_UT_cntl_finalize │ │ │ │ +00686e0c 000f6516 R_ARM_JUMP_SLOT 004fa679 FLA_Trmm_luh_unb_var1 │ │ │ │ +00686e10 000c9716 R_ARM_JUMP_SLOT 003ae471 r_lg10 │ │ │ │ +00686e14 00180416 R_ARM_JUMP_SLOT 00080a6d dtrti2_check │ │ │ │ +00686e18 00136016 R_ARM_JUMP_SLOT 0040e5d9 fla_slamc1 │ │ │ │ +00686e1c 0013bc16 R_ARM_JUMP_SLOT 0024cf09 slaeda_ │ │ │ │ +00686e20 00103016 R_ARM_JUMP_SLOT 00275f7d slasdq_ │ │ │ │ +00686e24 001a8516 R_ARM_JUMP_SLOT 0028fb21 spptrf_ │ │ │ │ +00686e28 00092416 R_ARM_JUMP_SLOT 0059be6d FLA_Eig_gest_iu │ │ │ │ +00686e2c 001b7616 R_ARM_JUMP_SLOT 00458745 FLA_Gemm_nt_blk_var2 │ │ │ │ +00686e30 001a7e16 R_ARM_JUMP_SLOT 00553fe9 FLA_QR_UT_form_Q_opd_var1 │ │ │ │ +00686e34 00110516 R_ARM_JUMP_SLOT 003fa2a1 FLA_Clock_helper │ │ │ │ +00686e38 00025116 R_ARM_JUMP_SLOT 0045e055 FLA_Gemm_th_unb_var5 │ │ │ │ +00686e3c 00133f16 R_ARM_JUMP_SLOT 003cb261 bl1_ztrsm │ │ │ │ +00686e40 00155516 R_ARM_JUMP_SLOT 0063bcad FLA_Apply_G_rf_asd_var9 │ │ │ │ +00686e44 0003d116 R_ARM_JUMP_SLOT 003e3d41 FLA_LU_piv_check │ │ │ │ +00686e48 000a1716 R_ARM_JUMP_SLOT 00600591 FLA_Sylv_hh_blk_var3 │ │ │ │ 00686e4c 00001d16 R_ARM_JUMP_SLOT 00000000 sspr_ │ │ │ │ -00686e50 000d4416 R_ARM_JUMP_SLOT 00634179 FLA_Givens2_opd │ │ │ │ +00686e50 000d4416 R_ARM_JUMP_SLOT 00633b99 FLA_Givens2_opd │ │ │ │ 00686e54 000c9516 R_ARM_JUMP_SLOT 00082279 sorg2r_check │ │ │ │ -00686e58 000b0816 R_ARM_JUMP_SLOT 0059ff21 FLA_Eig_gest_il_opc_var1 │ │ │ │ -00686e5c 00101416 R_ARM_JUMP_SLOT 00432211 FLA_Copyt_h_blk_var2 │ │ │ │ -00686e60 000dd016 R_ARM_JUMP_SLOT 005cacb9 FLA_Hess_UT_step_ofd_var4 │ │ │ │ -00686e64 0016a916 R_ARM_JUMP_SLOT 000fca39 clarzb_ │ │ │ │ -00686e68 0004e916 R_ARM_JUMP_SLOT 001ae3d9 dlarrd_ │ │ │ │ -00686e6c 00175b16 R_ARM_JUMP_SLOT 005dcd01 FLA_Tridiag_UT_l_blk_var1 │ │ │ │ -00686e70 000c3516 R_ARM_JUMP_SLOT 001de99d dsptrs_ │ │ │ │ -00686e74 001aec16 R_ARM_JUMP_SLOT 003f799d FLA_Check_valid_complex_trans │ │ │ │ -00686e78 0013e416 R_ARM_JUMP_SLOT 003cfffd bl1_dewscalmt │ │ │ │ -00686e7c 000efc16 R_ARM_JUMP_SLOT 00508711 FLA_Trmm_ruh_unb_var4 │ │ │ │ -00686e80 00198816 R_ARM_JUMP_SLOT 003b6e81 bl1_zaxpysmt │ │ │ │ -00686e84 00147f16 R_ARM_JUMP_SLOT 002e4c21 zgetrs_ │ │ │ │ -00686e88 00078716 R_ARM_JUMP_SLOT 0056aff1 FLA_Trinv_uu_opd_var1 │ │ │ │ -00686e8c 0013bf16 R_ARM_JUMP_SLOT 0040d3fd FLA_Sv_2x2_opd │ │ │ │ -00686e90 00035116 R_ARM_JUMP_SLOT 004a07a9 FLA_Herk_ln_blk_var1 │ │ │ │ -00686e94 0011c216 R_ARM_JUMP_SLOT 003f6c25 FLA_Check_consistent_object_datatype │ │ │ │ -00686e98 00188416 R_ARM_JUMP_SLOT 005be811 FLA_Fused_Ahx_Ax_ops_var1 │ │ │ │ -00686e9c 00175216 R_ARM_JUMP_SLOT 00434821 FLA_Scalr_u │ │ │ │ -00686ea0 000d2116 R_ARM_JUMP_SLOT 0033ce29 zlarft_ │ │ │ │ -00686ea4 001a5b16 R_ARM_JUMP_SLOT 0007cdad dgeqrfp_check │ │ │ │ -00686ea8 000a2116 R_ARM_JUMP_SLOT 0025ab0d slapll_ │ │ │ │ -00686eac 00185e16 R_ARM_JUMP_SLOT 00427405 FLA_Ttmm_blk_external │ │ │ │ -00686eb0 00093f16 R_ARM_JUMP_SLOT 0051be21 FLA_Trsm_lun_unb_var2 │ │ │ │ -00686eb4 00179316 R_ARM_JUMP_SLOT 005eba55 FLA_Lyap_h_opz_var2 │ │ │ │ -00686eb8 00052b16 R_ARM_JUMP_SLOT 003d44c9 FLA_Cont_with_3x1_to_2x1_check │ │ │ │ -00686ebc 000ed416 R_ARM_JUMP_SLOT 002776b5 slasq4_ │ │ │ │ -00686ec0 00025516 R_ARM_JUMP_SLOT 00274149 slasd2_ │ │ │ │ -00686ec4 0017da16 R_ARM_JUMP_SLOT 0024f89d slags2_ │ │ │ │ +00686e58 000b0816 R_ARM_JUMP_SLOT 0059ff01 FLA_Eig_gest_il_opc_var1 │ │ │ │ +00686e5c 00101416 R_ARM_JUMP_SLOT 00432449 FLA_Copyt_h_blk_var2 │ │ │ │ +00686e60 000dd016 R_ARM_JUMP_SLOT 005cac99 FLA_Hess_UT_step_ofd_var4 │ │ │ │ +00686e64 0016a916 R_ARM_JUMP_SLOT 000fc9dd clarzb_ │ │ │ │ +00686e68 0004e916 R_ARM_JUMP_SLOT 001adf01 dlarrd_ │ │ │ │ +00686e6c 00175b16 R_ARM_JUMP_SLOT 005dc955 FLA_Tridiag_UT_l_blk_var1 │ │ │ │ +00686e70 000c3516 R_ARM_JUMP_SLOT 001de9a5 dsptrs_ │ │ │ │ +00686e74 001aec16 R_ARM_JUMP_SLOT 003f8a6d FLA_Check_valid_complex_trans │ │ │ │ +00686e78 0013e416 R_ARM_JUMP_SLOT 003d0005 bl1_dewscalmt │ │ │ │ +00686e7c 000efc16 R_ARM_JUMP_SLOT 005086f5 FLA_Trmm_ruh_unb_var4 │ │ │ │ +00686e80 00198816 R_ARM_JUMP_SLOT 003b7121 bl1_zaxpysmt │ │ │ │ +00686e84 00147f16 R_ARM_JUMP_SLOT 002e4bf9 zgetrs_ │ │ │ │ +00686e88 00078716 R_ARM_JUMP_SLOT 0056afd9 FLA_Trinv_uu_opd_var1 │ │ │ │ +00686e8c 0013bf16 R_ARM_JUMP_SLOT 0040d405 FLA_Sv_2x2_opd │ │ │ │ +00686e90 00035116 R_ARM_JUMP_SLOT 004a078d FLA_Herk_ln_blk_var1 │ │ │ │ +00686e94 0011c216 R_ARM_JUMP_SLOT 003f7cf5 FLA_Check_consistent_object_datatype │ │ │ │ +00686e98 00188416 R_ARM_JUMP_SLOT 005be7f1 FLA_Fused_Ahx_Ax_ops_var1 │ │ │ │ +00686e9c 00175216 R_ARM_JUMP_SLOT 00434ad5 FLA_Scalr_u │ │ │ │ +00686ea0 000d2116 R_ARM_JUMP_SLOT 0033d0bd zlarft_ │ │ │ │ +00686ea4 001a5b16 R_ARM_JUMP_SLOT 0007cdb1 dgeqrfp_check │ │ │ │ +00686ea8 000a2116 R_ARM_JUMP_SLOT 0025b0f5 slapll_ │ │ │ │ +00686eac 00185e16 R_ARM_JUMP_SLOT 004272a9 FLA_Ttmm_blk_external │ │ │ │ +00686eb0 00093f16 R_ARM_JUMP_SLOT 0051bc6d FLA_Trsm_lun_unb_var2 │ │ │ │ +00686eb4 00179316 R_ARM_JUMP_SLOT 005eae81 FLA_Lyap_h_opz_var2 │ │ │ │ +00686eb8 00052b16 R_ARM_JUMP_SLOT 003d44d1 FLA_Cont_with_3x1_to_2x1_check │ │ │ │ +00686ebc 000ed416 R_ARM_JUMP_SLOT 00277695 slasq4_ │ │ │ │ +00686ec0 00025516 R_ARM_JUMP_SLOT 00274129 slasd2_ │ │ │ │ +00686ec4 0017da16 R_ARM_JUMP_SLOT 0024f239 slags2_ │ │ │ │ 00686ec8 00001e16 R_ARM_JUMP_SLOT 00000000 cher_ │ │ │ │ -00686ecc 000bba16 R_ARM_JUMP_SLOT 003ed739 FLASH_SPDinv_cntl_finalize │ │ │ │ -00686ed0 00123416 R_ARM_JUMP_SLOT 004e317d FLA_Syrk_ut │ │ │ │ -00686ed4 001bf816 R_ARM_JUMP_SLOT 004b2269 FLA_Symm_lu_blk_var2 │ │ │ │ -00686ed8 001b7f16 R_ARM_JUMP_SLOT 003f3fa9 FLA_Error_string_for_code │ │ │ │ -00686edc 0018b816 R_ARM_JUMP_SLOT 005ac5b9 FLA_Eig_gest_iu_unb_var2 │ │ │ │ -00686ee0 00115316 R_ARM_JUMP_SLOT 00400cbd FLASH_Queue_exec_parallel │ │ │ │ -00686ee4 0019ca16 R_ARM_JUMP_SLOT 0026daf9 slas2_ │ │ │ │ -00686ee8 000dfd16 R_ARM_JUMP_SLOT 00436a11 FLA_Gemv_t │ │ │ │ -00686eec 0000f216 R_ARM_JUMP_SLOT 00419e85 FLA_Scalr_l_task │ │ │ │ -00686ef0 00067616 R_ARM_JUMP_SLOT 003934c5 zunmhr_ │ │ │ │ -00686ef4 000f4816 R_ARM_JUMP_SLOT 004ee68d FLA_Trmm_llh │ │ │ │ +00686ecc 000bba16 R_ARM_JUMP_SLOT 003ed68d FLASH_SPDinv_cntl_finalize │ │ │ │ +00686ed0 00123416 R_ARM_JUMP_SLOT 004e3e7d FLA_Syrk_ut │ │ │ │ +00686ed4 001bf816 R_ARM_JUMP_SLOT 004b1c4d FLA_Symm_lu_blk_var2 │ │ │ │ +00686ed8 001b7f16 R_ARM_JUMP_SLOT 003f3fb1 FLA_Error_string_for_code │ │ │ │ +00686edc 0018b816 R_ARM_JUMP_SLOT 005ac599 FLA_Eig_gest_iu_unb_var2 │ │ │ │ +00686ee0 00115316 R_ARM_JUMP_SLOT 00400afd FLASH_Queue_exec_parallel │ │ │ │ +00686ee4 0019ca16 R_ARM_JUMP_SLOT 0026d929 slas2_ │ │ │ │ +00686ee8 000dfd16 R_ARM_JUMP_SLOT 00436c95 FLA_Gemv_t │ │ │ │ +00686eec 0000f216 R_ARM_JUMP_SLOT 00419e8d FLA_Scalr_l_task │ │ │ │ +00686ef0 00067616 R_ARM_JUMP_SLOT 003951cd zunmhr_ │ │ │ │ +00686ef4 000f4816 R_ARM_JUMP_SLOT 004ee289 FLA_Trmm_llh │ │ │ │ 00686ef8 00055816 R_ARM_JUMP_SLOT 000815b1 sgelsd_check │ │ │ │ -00686efc 00176916 R_ARM_JUMP_SLOT 0040ddd9 FLA_Wilkshift_tridiag_ops │ │ │ │ -00686f00 00135016 R_ARM_JUMP_SLOT 00433de9 FLA_Scal_internal │ │ │ │ -00686f04 00067116 R_ARM_JUMP_SLOT 00554bfd FLA_QR_UT_form_Q │ │ │ │ -00686f08 0008b616 R_ARM_JUMP_SLOT 00425039 FLA_Trmm_ruh_task │ │ │ │ +00686efc 00176916 R_ARM_JUMP_SLOT 0040d769 FLA_Wilkshift_tridiag_ops │ │ │ │ +00686f00 00135016 R_ARM_JUMP_SLOT 0043410d FLA_Scal_internal │ │ │ │ +00686f04 00067116 R_ARM_JUMP_SLOT 00554bdd FLA_QR_UT_form_Q │ │ │ │ +00686f08 0008b616 R_ARM_JUMP_SLOT 00425041 FLA_Trmm_ruh_task │ │ │ │ 00686f0c 00001f16 R_ARM_JUMP_SLOT 00000000 caxpy_ │ │ │ │ -00686f10 00129b16 R_ARM_JUMP_SLOT 005c89f9 FLA_Hess_UT_opt_var2 │ │ │ │ -00686f14 001b0d16 R_ARM_JUMP_SLOT 003c5af1 bl1_sgemm │ │ │ │ -00686f18 00164616 R_ARM_JUMP_SLOT 004311d5 FLA_Copyt_c_blk_var2 │ │ │ │ +00686f10 00129b16 R_ARM_JUMP_SLOT 005c89d9 FLA_Hess_UT_opt_var2 │ │ │ │ +00686f14 001b0d16 R_ARM_JUMP_SLOT 003c4d41 bl1_sgemm │ │ │ │ +00686f18 00164616 R_ARM_JUMP_SLOT 00430781 FLA_Copyt_c_blk_var2 │ │ │ │ 00686f1c 00002016 R_ARM_JUMP_SLOT 00000000 cpow │ │ │ │ -00686f20 00044316 R_ARM_JUMP_SLOT 00493c1d FLA_Her2k_uh_unb_var4 │ │ │ │ +00686f20 00044316 R_ARM_JUMP_SLOT 00493c01 FLA_Her2k_uh_unb_var4 │ │ │ │ 00686f24 00002116 R_ARM_JUMP_SLOT 00000000 omp_unset_lock@OMP_3.0 │ │ │ │ -00686f28 00164d16 R_ARM_JUMP_SLOT 003f613d FLA_Obj_create │ │ │ │ -00686f2c 0012f916 R_ARM_JUMP_SLOT 00606289 FLA_Sylv_hh_ops_var1 │ │ │ │ -00686f30 001bd216 R_ARM_JUMP_SLOT 001a4de1 dlarfg_ │ │ │ │ -00686f34 000af516 R_ARM_JUMP_SLOT 0014894d cung2l_ │ │ │ │ -00686f38 0008b516 R_ARM_JUMP_SLOT 00432f0d FLA_Copyt_n_blk_var4 │ │ │ │ -00686f3c 000f7916 R_ARM_JUMP_SLOT 006235ed FLA_Sylv_nn_blk_var15 │ │ │ │ -00686f40 0017be16 R_ARM_JUMP_SLOT 001af34d dlartv_ │ │ │ │ +00686f28 00164d16 R_ARM_JUMP_SLOT 003f6145 FLA_Obj_create │ │ │ │ +00686f2c 0012f916 R_ARM_JUMP_SLOT 006054fd FLA_Sylv_hh_ops_var1 │ │ │ │ +00686f30 001bd216 R_ARM_JUMP_SLOT 001a4ddd dlarfg_ │ │ │ │ +00686f34 000af516 R_ARM_JUMP_SLOT 00148945 cung2l_ │ │ │ │ +00686f38 0008b516 R_ARM_JUMP_SLOT 00432f15 FLA_Copyt_n_blk_var4 │ │ │ │ +00686f3c 000f7916 R_ARM_JUMP_SLOT 006229a5 FLA_Sylv_nn_blk_var15 │ │ │ │ +00686f40 0017be16 R_ARM_JUMP_SLOT 001aee75 dlartv_ │ │ │ │ 00686f44 00002216 R_ARM_JUMP_SLOT 00000000 ztpsv_ │ │ │ │ -00686f48 00076216 R_ARM_JUMP_SLOT 003eb299 FLASH_Trsm_cntl_finalize │ │ │ │ -00686f4c 0003aa16 R_ARM_JUMP_SLOT 003364e1 zlaqhe_ │ │ │ │ -00686f50 000b6816 R_ARM_JUMP_SLOT 00268619 slarrb_ │ │ │ │ -00686f54 000ea816 R_ARM_JUMP_SLOT 00659361 FLA_Apply_Q_UT_lnfc │ │ │ │ -00686f58 0011fa16 R_ARM_JUMP_SLOT 0041018d FLA_Sort_svd_b_opz │ │ │ │ -00686f5c 0008ff16 R_ARM_JUMP_SLOT 00529a79 FLA_Trsm_run_unb_var3 │ │ │ │ -00686f60 00083816 R_ARM_JUMP_SLOT 005de995 FLA_Tridiag_UT_l_unb_var1 │ │ │ │ -00686f64 00061216 R_ARM_JUMP_SLOT 00153aa5 cupmtr_ │ │ │ │ -00686f68 00013d16 R_ARM_JUMP_SLOT 00571031 FLA_Ttmm_u_opd_var3 │ │ │ │ -00686f6c 00143716 R_ARM_JUMP_SLOT 005b9c69 FLA_Eig_gest_nu_ops_var5 │ │ │ │ -00686f70 000b5f16 R_ARM_JUMP_SLOT 003f6b2d FLA_Check_identical_object_precision │ │ │ │ -00686f74 000a2216 R_ARM_JUMP_SLOT 006037d1 FLA_Sylv_hh_blk_var7 │ │ │ │ -00686f78 0011fb16 R_ARM_JUMP_SLOT 00419339 FLA_Axpys │ │ │ │ -00686f7c 000c7516 R_ARM_JUMP_SLOT 003dd471 FLA_Herk_check │ │ │ │ -00686f80 00018e16 R_ARM_JUMP_SLOT 003d8215 FLA_Random_tri_matrix_check │ │ │ │ -00686f84 00079716 R_ARM_JUMP_SLOT 0045b0f1 FLA_Gemm_tc_blk_var5 │ │ │ │ -00686f88 0008bf16 R_ARM_JUMP_SLOT 00094491 cbbcsd_ │ │ │ │ -00686f8c 00077416 R_ARM_JUMP_SLOT 00565c99 FLA_Trinv_lu_opd_var3 │ │ │ │ -00686f90 0014f816 R_ARM_JUMP_SLOT 0056d22d FLA_Ttmm_l_blk_var1 │ │ │ │ -00686f94 000bb116 R_ARM_JUMP_SLOT 002304c1 sgttrs_ │ │ │ │ -00686f98 0013a816 R_ARM_JUMP_SLOT 003d8cf1 FLA_Triangularize_check │ │ │ │ -00686f9c 000d3716 R_ARM_JUMP_SLOT 00597dcd FLA_Fused_UYx_ZVx_opd_var1 │ │ │ │ -00686fa0 0001e116 R_ARM_JUMP_SLOT 003e84a9 FLA_Cntl_sylv_obj_create │ │ │ │ +00686f48 00076216 R_ARM_JUMP_SLOT 003eb1e9 FLASH_Trsm_cntl_finalize │ │ │ │ +00686f4c 0003aa16 R_ARM_JUMP_SLOT 003364c9 zlaqhe_ │ │ │ │ +00686f50 000b6816 R_ARM_JUMP_SLOT 00268609 slarrb_ │ │ │ │ +00686f54 000ea816 R_ARM_JUMP_SLOT 00659349 FLA_Apply_Q_UT_lnfc │ │ │ │ +00686f58 0011fa16 R_ARM_JUMP_SLOT 00410195 FLA_Sort_svd_b_opz │ │ │ │ +00686f5c 0008ff16 R_ARM_JUMP_SLOT 00529a5d FLA_Trsm_run_unb_var3 │ │ │ │ +00686f60 00083816 R_ARM_JUMP_SLOT 005de97d FLA_Tridiag_UT_l_unb_var1 │ │ │ │ +00686f64 00061216 R_ARM_JUMP_SLOT 00153e79 cupmtr_ │ │ │ │ +00686f68 00013d16 R_ARM_JUMP_SLOT 00571011 FLA_Ttmm_u_opd_var3 │ │ │ │ +00686f6c 00143716 R_ARM_JUMP_SLOT 005b9c49 FLA_Eig_gest_nu_ops_var5 │ │ │ │ +00686f70 000b5f16 R_ARM_JUMP_SLOT 003f7bfd FLA_Check_identical_object_precision │ │ │ │ +00686f74 000a2216 R_ARM_JUMP_SLOT 006037b9 FLA_Sylv_hh_blk_var7 │ │ │ │ +00686f78 0011fb16 R_ARM_JUMP_SLOT 00419399 FLA_Axpys │ │ │ │ +00686f7c 000c7516 R_ARM_JUMP_SLOT 003dd59d FLA_Herk_check │ │ │ │ +00686f80 00018e16 R_ARM_JUMP_SLOT 003d821d FLA_Random_tri_matrix_check │ │ │ │ +00686f84 00079716 R_ARM_JUMP_SLOT 0045b0f9 FLA_Gemm_tc_blk_var5 │ │ │ │ +00686f88 0008bf16 R_ARM_JUMP_SLOT 000949b9 cbbcsd_ │ │ │ │ +00686f8c 00077416 R_ARM_JUMP_SLOT 00565c81 FLA_Trinv_lu_opd_var3 │ │ │ │ +00686f90 0014f816 R_ARM_JUMP_SLOT 0056d215 FLA_Ttmm_l_blk_var1 │ │ │ │ +00686f94 000bb116 R_ARM_JUMP_SLOT 0022fc2d sgttrs_ │ │ │ │ +00686f98 0013a816 R_ARM_JUMP_SLOT 003d8cf9 FLA_Triangularize_check │ │ │ │ +00686f9c 000d3716 R_ARM_JUMP_SLOT 00595f5d FLA_Fused_UYx_ZVx_opd_var1 │ │ │ │ +00686fa0 0001e116 R_ARM_JUMP_SLOT 003e8479 FLA_Cntl_sylv_obj_create │ │ │ │ 00686fa4 00002316 R_ARM_JUMP_SLOT 00000000 zdrot_ │ │ │ │ -00686fa8 00016e16 R_ARM_JUMP_SLOT 003ecf19 FLASH_Chol_cntl_finalize │ │ │ │ -00686fac 00196716 R_ARM_JUMP_SLOT 003ae8f1 s_cmp │ │ │ │ -00686fb0 00150d16 R_ARM_JUMP_SLOT 004f7ccd FLA_Trmm_luc_blk_var4 │ │ │ │ -00686fb4 00179416 R_ARM_JUMP_SLOT 003f3f15 FLA_free │ │ │ │ -00686fb8 000f0716 R_ARM_JUMP_SLOT 00545799 FLA_LU_piv_blk_var5 │ │ │ │ -00686fbc 000ce016 R_ARM_JUMP_SLOT 0055570d FLA_QR_UT_opz_var2 │ │ │ │ -00686fc0 000ebd16 R_ARM_JUMP_SLOT 0046211d FLA_Gemm_tt_unb_var6 │ │ │ │ -00686fc4 000e9f16 R_ARM_JUMP_SLOT 004f9789 FLA_Trmm_luh_blk_var3 │ │ │ │ -00686fc8 00122616 R_ARM_JUMP_SLOT 003edfa1 FLASH_Obj_free_without_buffer_check │ │ │ │ -00686fcc 000bf216 R_ARM_JUMP_SLOT 004af231 FLA_Symm_ll_unb_var2 │ │ │ │ -00686fd0 0008e616 R_ARM_JUMP_SLOT 0064d975 FLA_Apply_pivots_rt_opt_var1 │ │ │ │ -00686fd4 0003c216 R_ARM_JUMP_SLOT 003d252d bl1_csetv │ │ │ │ -00686fd8 000f2916 R_ARM_JUMP_SLOT 00103c3d claqr5_ │ │ │ │ +00686fa8 00016e16 R_ARM_JUMP_SLOT 003ecf21 FLASH_Chol_cntl_finalize │ │ │ │ +00686fac 00196716 R_ARM_JUMP_SLOT 003ae901 s_cmp │ │ │ │ +00686fb0 00150d16 R_ARM_JUMP_SLOT 004f8535 FLA_Trmm_luc_blk_var4 │ │ │ │ +00686fb4 00179416 R_ARM_JUMP_SLOT 003f3f1d FLA_free │ │ │ │ +00686fb8 000f0716 R_ARM_JUMP_SLOT 00545779 FLA_LU_piv_blk_var5 │ │ │ │ +00686fbc 000ce016 R_ARM_JUMP_SLOT 00555cad FLA_QR_UT_opz_var2 │ │ │ │ +00686fc0 000ebd16 R_ARM_JUMP_SLOT 00462261 FLA_Gemm_tt_unb_var6 │ │ │ │ +00686fc4 000e9f16 R_ARM_JUMP_SLOT 004f9101 FLA_Trmm_luh_blk_var3 │ │ │ │ +00686fc8 00122616 R_ARM_JUMP_SLOT 003edfa9 FLASH_Obj_free_without_buffer_check │ │ │ │ +00686fcc 000bf216 R_ARM_JUMP_SLOT 004af215 FLA_Symm_ll_unb_var2 │ │ │ │ +00686fd0 0008e616 R_ARM_JUMP_SLOT 0064d95d FLA_Apply_pivots_rt_opt_var1 │ │ │ │ +00686fd4 0003c216 R_ARM_JUMP_SLOT 003d2ad1 bl1_csetv │ │ │ │ +00686fd8 000f2916 R_ARM_JUMP_SLOT 00103c35 claqr5_ │ │ │ │ 00686fdc 00002416 R_ARM_JUMP_SLOT 00000000 zscal_ │ │ │ │ -00686fe0 000a7a16 R_ARM_JUMP_SLOT 0055e2d1 FLA_Tevd_eigval_v_opd_var1 │ │ │ │ -00686fe4 00014716 R_ARM_JUMP_SLOT 006198dd FLA_Sylv_nh_blk_var17 │ │ │ │ -00686fe8 00164816 R_ARM_JUMP_SLOT 0014e5e1 cunmbr_ │ │ │ │ +00686fe0 000a7a16 R_ARM_JUMP_SLOT 0055e09d FLA_Tevd_eigval_v_opd_var1 │ │ │ │ +00686fe4 00014716 R_ARM_JUMP_SLOT 006198c5 FLA_Sylv_nh_blk_var17 │ │ │ │ +00686fe8 00164816 R_ARM_JUMP_SLOT 0014e4a5 cunmbr_ │ │ │ │ 00686fec 00002516 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -00686ff0 0007d516 R_ARM_JUMP_SLOT 005e0ff9 FLA_Tridiag_UT_l_step_ofc_var3 │ │ │ │ -00686ff4 00161516 R_ARM_JUMP_SLOT 00419c09 FLA_Copyr_u_task │ │ │ │ -00686ff8 0010b516 R_ARM_JUMP_SLOT 00425361 FLA_Trsm_luc_task │ │ │ │ -00686ffc 001b6b16 R_ARM_JUMP_SLOT 00425289 FLA_Trsm_lln_task │ │ │ │ -00687000 00015d16 R_ARM_JUMP_SLOT 0043ffc5 FLA_Gemm_ch_unb_var6 │ │ │ │ -00687004 00024916 R_ARM_JUMP_SLOT 0045d5e1 FLA_Gemm_th_unb_var1 │ │ │ │ -00687008 0018d416 R_ARM_JUMP_SLOT 0011e685 cptrfs_ │ │ │ │ -0068700c 000f7216 R_ARM_JUMP_SLOT 004aa155 FLA_Symm_ll_blk_var10 │ │ │ │ +00686ff0 0007d516 R_ARM_JUMP_SLOT 005e0fe1 FLA_Tridiag_UT_l_step_ofc_var3 │ │ │ │ +00686ff4 00161516 R_ARM_JUMP_SLOT 00419bc5 FLA_Copyr_u_task │ │ │ │ +00686ff8 0010b516 R_ARM_JUMP_SLOT 00425369 FLA_Trsm_luc_task │ │ │ │ +00686ffc 001b6b16 R_ARM_JUMP_SLOT 00425291 FLA_Trsm_lln_task │ │ │ │ +00687000 00015d16 R_ARM_JUMP_SLOT 00440789 FLA_Gemm_ch_unb_var6 │ │ │ │ +00687004 00024916 R_ARM_JUMP_SLOT 0045d5e9 FLA_Gemm_th_unb_var1 │ │ │ │ +00687008 0018d416 R_ARM_JUMP_SLOT 0011e67d cptrfs_ │ │ │ │ +0068700c 000f7216 R_ARM_JUMP_SLOT 004aa139 FLA_Symm_ll_blk_var10 │ │ │ │ 00687010 00002616 R_ARM_JUMP_SLOT 00000000 cosh │ │ │ │ -00687014 001b6516 R_ARM_JUMP_SLOT 004dec3d FLA_Syr2k_ut_unb_var10 │ │ │ │ -00687018 000f2e16 R_ARM_JUMP_SLOT 003f36c5 FLA_Blocksize_create │ │ │ │ -0068701c 000e3c16 R_ARM_JUMP_SLOT 0059139d FLA_Bidiag_UT_u_opt_var4 │ │ │ │ -00687020 00073f16 R_ARM_JUMP_SLOT 003ae7b9 pow_ii │ │ │ │ -00687024 0018cb16 R_ARM_JUMP_SLOT 0007d02d dlauu2_check │ │ │ │ -00687028 0003db16 R_ARM_JUMP_SLOT 004a1d49 FLA_Herk_ln_unb_var1 │ │ │ │ +00687014 001b6516 R_ARM_JUMP_SLOT 004de315 FLA_Syr2k_ut_unb_var10 │ │ │ │ +00687018 000f2e16 R_ARM_JUMP_SLOT 003f36cd FLA_Blocksize_create │ │ │ │ +0068701c 000e3c16 R_ARM_JUMP_SLOT 0059137d FLA_Bidiag_UT_u_opt_var4 │ │ │ │ +00687020 00073f16 R_ARM_JUMP_SLOT 003ae7c9 pow_ii │ │ │ │ +00687024 0018cb16 R_ARM_JUMP_SLOT 0007d031 dlauu2_check │ │ │ │ +00687028 0003db16 R_ARM_JUMP_SLOT 004a1d2d FLA_Herk_ln_unb_var1 │ │ │ │ 0068702c 00002716 R_ARM_JUMP_SLOT 00000000 sswap_ │ │ │ │ -00687030 0010b116 R_ARM_JUMP_SLOT 003ce925 bl1_sfree │ │ │ │ -00687034 0019f516 R_ARM_JUMP_SLOT 004e59c1 FLA_Syrk_ln_unb_var6 │ │ │ │ -00687038 00146416 R_ARM_JUMP_SLOT 00424729 FLA_Syrk_ut_task │ │ │ │ -0068703c 00173516 R_ARM_JUMP_SLOT 003f37d9 FLA_Blocksize_free │ │ │ │ -00687040 0006db16 R_ARM_JUMP_SLOT 00402879 FLA_Max_elemwise_diff │ │ │ │ -00687044 000bb016 R_ARM_JUMP_SLOT 00426d01 FLA_Sylv_nn_unb_ext │ │ │ │ +00687030 0010b116 R_ARM_JUMP_SLOT 003ce92d bl1_sfree │ │ │ │ +00687034 0019f516 R_ARM_JUMP_SLOT 004e6239 FLA_Syrk_ln_unb_var6 │ │ │ │ +00687038 00146416 R_ARM_JUMP_SLOT 00424a3d FLA_Syrk_ut_task │ │ │ │ +0068703c 00173516 R_ARM_JUMP_SLOT 003f37e1 FLA_Blocksize_free │ │ │ │ +00687040 0006db16 R_ARM_JUMP_SLOT 00402821 FLA_Max_elemwise_diff │ │ │ │ +00687044 000bb016 R_ARM_JUMP_SLOT 00426d09 FLA_Sylv_nn_unb_ext │ │ │ │ 00687048 0007ac16 R_ARM_JUMP_SLOT 000c37c5 chetf2_rook_ │ │ │ │ -0068704c 001b8616 R_ARM_JUMP_SLOT 003af06d f__canseek │ │ │ │ -00687050 00192316 R_ARM_JUMP_SLOT 003f5f31 FLA_align_ldim │ │ │ │ -00687054 000c3016 R_ARM_JUMP_SLOT 002580b9 slange_ │ │ │ │ -00687058 00034116 R_ARM_JUMP_SLOT 00299099 ssbtrd_ │ │ │ │ -0068705c 00039c16 R_ARM_JUMP_SLOT 0048ffd9 FLA_Her2k_uh_blk_var3 │ │ │ │ -00687060 00126616 R_ARM_JUMP_SLOT 003fa99d FLA_Obj_row_stride │ │ │ │ -00687064 00084f16 R_ARM_JUMP_SLOT 005295f1 FLA_Trsm_run_blk_var1 │ │ │ │ -00687068 00036116 R_ARM_JUMP_SLOT 004a5c85 FLA_Herk_un_blk_var1 │ │ │ │ -0068706c 000a1016 R_ARM_JUMP_SLOT 00404059 FLA_Scale_diag │ │ │ │ -00687070 001a1616 R_ARM_JUMP_SLOT 005e4085 FLA_Tridiag_UT_l_step_opz_var2 │ │ │ │ -00687074 000e9716 R_ARM_JUMP_SLOT 004bf495 FLA_Symm_ru_blk_var3 │ │ │ │ -00687078 00036316 R_ARM_JUMP_SLOT 00274d41 slasd7_ │ │ │ │ +0068704c 001b8616 R_ARM_JUMP_SLOT 003af079 f__canseek │ │ │ │ +00687050 00192316 R_ARM_JUMP_SLOT 003f5f39 FLA_align_ldim │ │ │ │ +00687054 000c3016 R_ARM_JUMP_SLOT 002558b9 slange_ │ │ │ │ +00687058 00034116 R_ARM_JUMP_SLOT 00299849 ssbtrd_ │ │ │ │ +0068705c 00039c16 R_ARM_JUMP_SLOT 0048ffbd FLA_Her2k_uh_blk_var3 │ │ │ │ +00687060 00126616 R_ARM_JUMP_SLOT 003fa9a9 FLA_Obj_row_stride │ │ │ │ +00687064 00084f16 R_ARM_JUMP_SLOT 00528e15 FLA_Trsm_run_blk_var1 │ │ │ │ +00687068 00036116 R_ARM_JUMP_SLOT 004a5c69 FLA_Herk_un_blk_var1 │ │ │ │ +0068706c 000a1016 R_ARM_JUMP_SLOT 00404065 FLA_Scale_diag │ │ │ │ +00687070 001a1616 R_ARM_JUMP_SLOT 005e406d FLA_Tridiag_UT_l_step_opz_var2 │ │ │ │ +00687074 000e9716 R_ARM_JUMP_SLOT 004bee45 FLA_Symm_ru_blk_var3 │ │ │ │ +00687078 00036316 R_ARM_JUMP_SLOT 00275669 slasd7_ │ │ │ │ 0068707c 00002816 R_ARM_JUMP_SLOT 00000000 ftello64@GLIBC_2.4 │ │ │ │ -00687080 0010a416 R_ARM_JUMP_SLOT 00512515 FLA_Trsm_llh_unb_var3 │ │ │ │ -00687084 000fe316 R_ARM_JUMP_SLOT 003cdda1 bl1_s2 │ │ │ │ -00687088 0017d616 R_ARM_JUMP_SLOT 006555a5 FLA_Apply_QUD_UT │ │ │ │ -0068708c 00018116 R_ARM_JUMP_SLOT 0016238d dgehrd_ │ │ │ │ -00687090 00134416 R_ARM_JUMP_SLOT 003f2ed9 FLASH_print_struct_helper │ │ │ │ +00687080 0010a416 R_ARM_JUMP_SLOT 005124f9 FLA_Trsm_llh_unb_var3 │ │ │ │ +00687084 000fe316 R_ARM_JUMP_SLOT 003cdbc9 bl1_s2 │ │ │ │ +00687088 0017d616 R_ARM_JUMP_SLOT 0065558d FLA_Apply_QUD_UT │ │ │ │ +0068708c 00018116 R_ARM_JUMP_SLOT 0015fe55 dgehrd_ │ │ │ │ +00687090 00134416 R_ARM_JUMP_SLOT 003f2ee1 FLASH_print_struct_helper │ │ │ │ 00687094 000c8916 R_ARM_JUMP_SLOT 0006e6a1 ssytrd_ │ │ │ │ -00687098 00124216 R_ARM_JUMP_SLOT 002ed819 zggsvp_ │ │ │ │ -0068709c 0010e916 R_ARM_JUMP_SLOT 003cddc1 bl1_s1h │ │ │ │ -006870a0 00113816 R_ARM_JUMP_SLOT 001ae219 dlartgs_ │ │ │ │ -006870a4 000e4b16 R_ARM_JUMP_SLOT 003b6c59 bl1_caxpysmt │ │ │ │ -006870a8 0004bb16 R_ARM_JUMP_SLOT 003f6891 FLA_Check_valid_uplo │ │ │ │ -006870ac 00064916 R_ARM_JUMP_SLOT 001c7bc1 dorbdb5_ │ │ │ │ -006870b0 00023216 R_ARM_JUMP_SLOT 003f56cd FLA_Print_message │ │ │ │ -006870b4 000d0316 R_ARM_JUMP_SLOT 00428409 FLA_Chol_task │ │ │ │ -006870b8 00124b16 R_ARM_JUMP_SLOT 00536eb5 FLA_Chol_u_blk_var2 │ │ │ │ -006870bc 00091e16 R_ARM_JUMP_SLOT 005692d9 FLA_Trinv_un_opt_var4 │ │ │ │ -006870c0 0012e116 R_ARM_JUMP_SLOT 00488ce9 FLA_Her2k_ln_blk_var10 │ │ │ │ -006870c4 00060e16 R_ARM_JUMP_SLOT 003c3e39 bl1_zher2k_blas │ │ │ │ -006870c8 0006f816 R_ARM_JUMP_SLOT 003e8e11 FLASH_Axpyt_cntl_init │ │ │ │ -006870cc 0014ca16 R_ARM_JUMP_SLOT 004404ed FLA_Gemm_cn_blk_var1 │ │ │ │ +00687098 00124216 R_ARM_JUMP_SLOT 002ed7f1 zggsvp_ │ │ │ │ +0068709c 0010e916 R_ARM_JUMP_SLOT 003cdbe9 bl1_s1h │ │ │ │ +006870a0 00113816 R_ARM_JUMP_SLOT 001af249 dlartgs_ │ │ │ │ +006870a4 000e4b16 R_ARM_JUMP_SLOT 003b6ef9 bl1_caxpysmt │ │ │ │ +006870a8 0004bb16 R_ARM_JUMP_SLOT 003f7961 FLA_Check_valid_uplo │ │ │ │ +006870ac 00064916 R_ARM_JUMP_SLOT 001c8171 dorbdb5_ │ │ │ │ +006870b0 00023216 R_ARM_JUMP_SLOT 003f56d5 FLA_Print_message │ │ │ │ +006870b4 000d0316 R_ARM_JUMP_SLOT 00427a2d FLA_Chol_task │ │ │ │ +006870b8 00124b16 R_ARM_JUMP_SLOT 00536e91 FLA_Chol_u_blk_var2 │ │ │ │ +006870bc 00091e16 R_ARM_JUMP_SLOT 005698a1 FLA_Trinv_un_opt_var4 │ │ │ │ +006870c0 0012e116 R_ARM_JUMP_SLOT 004886bd FLA_Her2k_ln_blk_var10 │ │ │ │ +006870c4 00060e16 R_ARM_JUMP_SLOT 003c32d9 bl1_zher2k_blas │ │ │ │ +006870c8 0006f816 R_ARM_JUMP_SLOT 003e8dc9 FLASH_Axpyt_cntl_init │ │ │ │ +006870cc 0014ca16 R_ARM_JUMP_SLOT 00440261 FLA_Gemm_cn_blk_var1 │ │ │ │ 006870d0 00002916 R_ARM_JUMP_SLOT 00000000 __printf_chk@GLIBC_2.4 │ │ │ │ -006870d4 000d0916 R_ARM_JUMP_SLOT 005369e5 FLA_Chol_l_opt_var2 │ │ │ │ -006870d8 001a4616 R_ARM_JUMP_SLOT 00658f7d FLA_Apply_Q_UT_lhfr │ │ │ │ -006870dc 00032216 R_ARM_JUMP_SLOT 003f2349 FLASH_Obj_create_hier_conf_to_flat_ext │ │ │ │ -006870e0 0017de16 R_ARM_JUMP_SLOT 00242f41 sgesvj_ │ │ │ │ +006870d4 000d0916 R_ARM_JUMP_SLOT 005366dd FLA_Chol_l_opt_var2 │ │ │ │ +006870d8 001a4616 R_ARM_JUMP_SLOT 006586b5 FLA_Apply_Q_UT_lhfr │ │ │ │ +006870dc 00032216 R_ARM_JUMP_SLOT 003f2351 FLASH_Obj_create_hier_conf_to_flat_ext │ │ │ │ +006870e0 0017de16 R_ARM_JUMP_SLOT 00243b09 sgesvj_ │ │ │ │ 006870e4 000e2616 R_ARM_JUMP_SLOT 00081e6d sgeqrfp_check │ │ │ │ -006870e8 000f0e16 R_ARM_JUMP_SLOT 00456035 FLA_Gemm_nh_unb_var4 │ │ │ │ -006870ec 00011516 R_ARM_JUMP_SLOT 0049d8ad FLA_Herk_un │ │ │ │ -006870f0 0008f016 R_ARM_JUMP_SLOT 00419aa9 FLA_Axpyt_c_task │ │ │ │ -006870f4 00060a16 R_ARM_JUMP_SLOT 003fd595 FLASH_Queue_reset │ │ │ │ -006870f8 00139016 R_ARM_JUMP_SLOT 002e0d01 zgeqr2p_ │ │ │ │ -006870fc 000dcb16 R_ARM_JUMP_SLOT 005981a5 FLA_Fused_UYx_ZVx_opz_var1 │ │ │ │ -00687100 0017e316 R_ARM_JUMP_SLOT 001f6ec1 dtgsen_ │ │ │ │ -00687104 001ae716 R_ARM_JUMP_SLOT 003a7b6d zunmqr_fla │ │ │ │ -00687108 000f9e16 R_ARM_JUMP_SLOT 003d078d bl1_sinvert2s │ │ │ │ -0068710c 00012216 R_ARM_JUMP_SLOT 00387471 ztrsyl_ │ │ │ │ -00687110 00160516 R_ARM_JUMP_SLOT 004446c9 FLA_Gemm_cc │ │ │ │ -00687114 0010aa16 R_ARM_JUMP_SLOT 003ebc29 FLA_LU_nopiv_cntl_finalize │ │ │ │ -00687118 0001dd16 R_ARM_JUMP_SLOT 003d868d FLA_Setr_check │ │ │ │ -0068711c 00045b16 R_ARM_JUMP_SLOT 000a396d cggbak_ │ │ │ │ +006870e8 000f0e16 R_ARM_JUMP_SLOT 0045603d FLA_Gemm_nh_unb_var4 │ │ │ │ +006870ec 00011516 R_ARM_JUMP_SLOT 0049d891 FLA_Herk_un │ │ │ │ +006870f0 0008f016 R_ARM_JUMP_SLOT 00419a65 FLA_Axpyt_c_task │ │ │ │ +006870f4 00060a16 R_ARM_JUMP_SLOT 003fd8cd FLASH_Queue_reset │ │ │ │ +006870f8 00139016 R_ARM_JUMP_SLOT 002e0cd1 zgeqr2p_ │ │ │ │ +006870fc 000dcb16 R_ARM_JUMP_SLOT 00596335 FLA_Fused_UYx_ZVx_opz_var1 │ │ │ │ +00687100 0017e316 R_ARM_JUMP_SLOT 001f6bb9 dtgsen_ │ │ │ │ +00687104 001ae716 R_ARM_JUMP_SLOT 003a80c1 zunmqr_fla │ │ │ │ +00687108 000f9e16 R_ARM_JUMP_SLOT 003d0795 bl1_sinvert2s │ │ │ │ +0068710c 00012216 R_ARM_JUMP_SLOT 0038a129 ztrsyl_ │ │ │ │ +00687110 00160516 R_ARM_JUMP_SLOT 004446d1 FLA_Gemm_cc │ │ │ │ +00687114 0010aa16 R_ARM_JUMP_SLOT 003ebc31 FLA_LU_nopiv_cntl_finalize │ │ │ │ +00687118 0001dd16 R_ARM_JUMP_SLOT 003d8695 FLA_Setr_check │ │ │ │ +0068711c 00045b16 R_ARM_JUMP_SLOT 000a3481 cggbak_ │ │ │ │ 00687120 00002a16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -00687124 00074916 R_ARM_JUMP_SLOT 0043d7f1 FLA_Gemm_cc_unb_var2 │ │ │ │ -00687128 001a5216 R_ARM_JUMP_SLOT 005b3d8d FLA_Eig_gest_nl_opc_var4 │ │ │ │ -0068712c 00129016 R_ARM_JUMP_SLOT 00425eb5 FLA_Bidiag_unb_external │ │ │ │ -00687130 001a3a16 R_ARM_JUMP_SLOT 00554f61 FLASH_QR_UT_inc │ │ │ │ -00687134 00021716 R_ARM_JUMP_SLOT 00406681 FLA_Swap_t_blk_var2 │ │ │ │ -00687138 00016916 R_ARM_JUMP_SLOT 0051c61d FLA_Trsm_lut_blk_var4 │ │ │ │ -0068713c 00132916 R_ARM_JUMP_SLOT 00421efd FLA_Trsm_external │ │ │ │ -00687140 0017b416 R_ARM_JUMP_SLOT 003f8095 FLA_Check_valid_svd_type_and_trans_combination │ │ │ │ -00687144 000bca16 R_ARM_JUMP_SLOT 00503425 FLA_Trmm_rlt_blk_var3 │ │ │ │ -00687148 00195316 R_ARM_JUMP_SLOT 0050e695 FLA_Trsm_lut │ │ │ │ -0068714c 000f4c16 R_ARM_JUMP_SLOT 004f3439 FLA_Trmm_llh_unb_var4 │ │ │ │ -00687150 0012a916 R_ARM_JUMP_SLOT 0020ad8d ilaclc_ │ │ │ │ -00687154 001b9516 R_ARM_JUMP_SLOT 0014d9e5 cunm2l_ │ │ │ │ -00687158 00015516 R_ARM_JUMP_SLOT 0043f7c9 FLA_Gemm_ch_unb_var2 │ │ │ │ -0068715c 00013616 R_ARM_JUMP_SLOT 00618c95 FLA_Sylv_nh_blk_var13 │ │ │ │ -00687160 00074b16 R_ARM_JUMP_SLOT 003a5701 sorg2r_fla │ │ │ │ -00687164 001b2b16 R_ARM_JUMP_SLOT 000ebd21 clanhe_ │ │ │ │ -00687168 0015fe16 R_ARM_JUMP_SLOT 0063ce71 FLA_Apply_G_rf_asz_var9 │ │ │ │ -0068716c 00030d16 R_ARM_JUMP_SLOT 003d8a0d FLA_Sort_svd_check │ │ │ │ -00687170 000ec016 R_ARM_JUMP_SLOT 003dd325 FLA_Her2k_internal_check │ │ │ │ -00687174 000fe716 R_ARM_JUMP_SLOT 0060c539 FLA_Sylv_hn_blk_var17 │ │ │ │ -00687178 001a9816 R_ARM_JUMP_SLOT 00561451 FLA_Trinv_uu │ │ │ │ +00687124 00074916 R_ARM_JUMP_SLOT 0043dabd FLA_Gemm_cc_unb_var2 │ │ │ │ +00687128 001a5216 R_ARM_JUMP_SLOT 005b3d6d FLA_Eig_gest_nl_opc_var4 │ │ │ │ +0068712c 00129016 R_ARM_JUMP_SLOT 00425ef1 FLA_Bidiag_unb_external │ │ │ │ +00687130 001a3a16 R_ARM_JUMP_SLOT 005552b1 FLASH_QR_UT_inc │ │ │ │ +00687134 00021716 R_ARM_JUMP_SLOT 00406629 FLA_Swap_t_blk_var2 │ │ │ │ +00687138 00016916 R_ARM_JUMP_SLOT 0051c449 FLA_Trsm_lut_blk_var4 │ │ │ │ +0068713c 00132916 R_ARM_JUMP_SLOT 00422531 FLA_Trsm_external │ │ │ │ +00687140 0017b416 R_ARM_JUMP_SLOT 003f9165 FLA_Check_valid_svd_type_and_trans_combination │ │ │ │ +00687144 000bca16 R_ARM_JUMP_SLOT 00503409 FLA_Trmm_rlt_blk_var3 │ │ │ │ +00687148 00195316 R_ARM_JUMP_SLOT 0050e679 FLA_Trsm_lut │ │ │ │ +0068714c 000f4c16 R_ARM_JUMP_SLOT 004f44f1 FLA_Trmm_llh_unb_var4 │ │ │ │ +00687150 0012a916 R_ARM_JUMP_SLOT 0020aab1 ilaclc_ │ │ │ │ +00687154 001b9516 R_ARM_JUMP_SLOT 0014d9dd cunm2l_ │ │ │ │ +00687158 00015516 R_ARM_JUMP_SLOT 0043f7d1 FLA_Gemm_ch_unb_var2 │ │ │ │ +0068715c 00013616 R_ARM_JUMP_SLOT 00618c7d FLA_Sylv_nh_blk_var13 │ │ │ │ +00687160 00074b16 R_ARM_JUMP_SLOT 003a5705 sorg2r_fla │ │ │ │ +00687164 001b2b16 R_ARM_JUMP_SLOT 000ed651 clanhe_ │ │ │ │ +00687168 0015fe16 R_ARM_JUMP_SLOT 0063ce59 FLA_Apply_G_rf_asz_var9 │ │ │ │ +0068716c 00030d16 R_ARM_JUMP_SLOT 003d8a15 FLA_Sort_svd_check │ │ │ │ +00687170 000ec016 R_ARM_JUMP_SLOT 003dd32d FLA_Her2k_internal_check │ │ │ │ +00687174 000fe716 R_ARM_JUMP_SLOT 0060c521 FLA_Sylv_hn_blk_var17 │ │ │ │ +00687178 001a9816 R_ARM_JUMP_SLOT 00561439 FLA_Trinv_uu │ │ │ │ 0068717c 0015d116 R_ARM_JUMP_SLOT 00081cad sgeqr2p_check │ │ │ │ -00687180 0014a016 R_ARM_JUMP_SLOT 00129879 csytrf_ │ │ │ │ -00687184 00108616 R_ARM_JUMP_SLOT 000ab56d cgttrf_ │ │ │ │ -00687188 0002c716 R_ARM_JUMP_SLOT 005b9339 FLA_Eig_gest_nu_opd_var1 │ │ │ │ -0068718c 0006d016 R_ARM_JUMP_SLOT 003f5995 FLA_Param_map_flame_to_blis_conj │ │ │ │ -00687190 00181516 R_ARM_JUMP_SLOT 00532955 FLA_Bsvd_v_opz_var1 │ │ │ │ -00687194 00115616 R_ARM_JUMP_SLOT 0011bba9 crot_ │ │ │ │ +00687180 0014a016 R_ARM_JUMP_SLOT 00129871 csytrf_ │ │ │ │ +00687184 00108616 R_ARM_JUMP_SLOT 000ab015 cgttrf_ │ │ │ │ +00687188 0002c716 R_ARM_JUMP_SLOT 005b9319 FLA_Eig_gest_nu_opd_var1 │ │ │ │ +0068718c 0006d016 R_ARM_JUMP_SLOT 003f599d FLA_Param_map_flame_to_blis_conj │ │ │ │ +00687190 00181516 R_ARM_JUMP_SLOT 005327a5 FLA_Bsvd_v_opz_var1 │ │ │ │ +00687194 00115616 R_ARM_JUMP_SLOT 0011c5f1 crot_ │ │ │ │ 00687198 001af716 R_ARM_JUMP_SLOT 00097755 cgelq2_ │ │ │ │ 0068719c 00002b16 R_ARM_JUMP_SLOT 00000000 trunc │ │ │ │ -006871a0 0014d916 R_ARM_JUMP_SLOT 005763ed FLA_Bidiag_UT_extract_real_diagonals │ │ │ │ -006871a4 00047016 R_ARM_JUMP_SLOT 005d9cc1 FLA_Tridiag_UT_l_realify_opt │ │ │ │ -006871a8 00046c16 R_ARM_JUMP_SLOT 0007c2f5 dgeqpf_check │ │ │ │ -006871ac 00099316 R_ARM_JUMP_SLOT 003b8665 bl1_zcopyv │ │ │ │ -006871b0 001bb916 R_ARM_JUMP_SLOT 00426385 FLA_Eig_gest_nl_unb_ext │ │ │ │ -006871b4 000c5516 R_ARM_JUMP_SLOT 003af8e9 sig_die │ │ │ │ -006871b8 00046a16 R_ARM_JUMP_SLOT 003d7871 FLA_Invert_check │ │ │ │ -006871bc 00077b16 R_ARM_JUMP_SLOT 004fbba9 FLA_Trmm_lun_blk_var2 │ │ │ │ -006871c0 00027816 R_ARM_JUMP_SLOT 004ce93d FLA_Syr2k_lt_blk_var10 │ │ │ │ -006871c4 000fc716 R_ARM_JUMP_SLOT 005431d5 FLA_LU_nopiv_opd_var4 │ │ │ │ -006871c8 000ea016 R_ARM_JUMP_SLOT 004c0d95 FLA_Symm_ru_blk_var7 │ │ │ │ -006871cc 00151316 R_ARM_JUMP_SLOT 0047c9e5 FLA_Hemm_ru_unb_var3 │ │ │ │ -006871d0 001a9916 R_ARM_JUMP_SLOT 005c6755 FLA_Hess_UT_step_ofc_var2 │ │ │ │ -006871d4 00195b16 R_ARM_JUMP_SLOT 002c35f1 strsna_ │ │ │ │ +006871a0 0014d916 R_ARM_JUMP_SLOT 00576f31 FLA_Bidiag_UT_extract_real_diagonals │ │ │ │ +006871a4 00047016 R_ARM_JUMP_SLOT 005da9b9 FLA_Tridiag_UT_l_realify_opt │ │ │ │ +006871a8 00046c16 R_ARM_JUMP_SLOT 0007c955 dgeqpf_check │ │ │ │ +006871ac 00099316 R_ARM_JUMP_SLOT 003b8675 bl1_zcopyv │ │ │ │ +006871b0 001bb916 R_ARM_JUMP_SLOT 0042638d FLA_Eig_gest_nl_unb_ext │ │ │ │ +006871b4 000c5516 R_ARM_JUMP_SLOT 003afea5 sig_die │ │ │ │ +006871b8 00046a16 R_ARM_JUMP_SLOT 003d7879 FLA_Invert_check │ │ │ │ +006871bc 00077b16 R_ARM_JUMP_SLOT 004fb819 FLA_Trmm_lun_blk_var2 │ │ │ │ +006871c0 00027816 R_ARM_JUMP_SLOT 004ce921 FLA_Syr2k_lt_blk_var10 │ │ │ │ +006871c4 000fc716 R_ARM_JUMP_SLOT 005431b5 FLA_LU_nopiv_opd_var4 │ │ │ │ +006871c8 000ea016 R_ARM_JUMP_SLOT 004c0d79 FLA_Symm_ru_blk_var7 │ │ │ │ +006871cc 00151316 R_ARM_JUMP_SLOT 0047c9c9 FLA_Hemm_ru_unb_var3 │ │ │ │ +006871d0 001a9916 R_ARM_JUMP_SLOT 005c6735 FLA_Hess_UT_step_ofc_var2 │ │ │ │ +006871d4 00195b16 R_ARM_JUMP_SLOT 002c0c81 strsna_ │ │ │ │ 006871d8 000a8716 R_ARM_JUMP_SLOT 0017dec9 dlabad_ │ │ │ │ -006871dc 00069716 R_ARM_JUMP_SLOT 0046f54d FLA_Hemm_lu_unb_var2 │ │ │ │ -006871e0 000e5016 R_ARM_JUMP_SLOT 00429905 FLA_Ttmm_task │ │ │ │ -006871e4 00193416 R_ARM_JUMP_SLOT 0050e1d5 FLA_Trsm_luh │ │ │ │ -006871e8 00087a16 R_ARM_JUMP_SLOT 003b7b61 bl1_sdot │ │ │ │ -006871ec 00175416 R_ARM_JUMP_SLOT 0042572d FLA_Trsm_ruh_task │ │ │ │ -006871f0 00078c16 R_ARM_JUMP_SLOT 003edd21 FLASH_Obj_create_helper_check │ │ │ │ -006871f4 00032316 R_ARM_JUMP_SLOT 00640eb1 FLA_Apply_G_rf_opc_var2 │ │ │ │ -006871f8 0004d116 R_ARM_JUMP_SLOT 003e8d45 FLASH_Axpy_cntl_init │ │ │ │ -006871fc 0007e016 R_ARM_JUMP_SLOT 00457d21 FLA_Gemm_nn_unb_var3 │ │ │ │ -00687200 000ed716 R_ARM_JUMP_SLOT 00409a0d FLA_Househ2s_UT_r_opd │ │ │ │ -00687204 00056816 R_ARM_JUMP_SLOT 00352c29 zlatrs_ │ │ │ │ -00687208 00110316 R_ARM_JUMP_SLOT 003bd389 bl1_dcopymrt │ │ │ │ -0068720c 000a9216 R_ARM_JUMP_SLOT 005703c1 FLA_Ttmm_u_unb_var1 │ │ │ │ -00687210 000f9c16 R_ARM_JUMP_SLOT 003f3be9 FLA_Init │ │ │ │ -00687214 0001ab16 R_ARM_JUMP_SLOT 005fe7c5 FLA_Sylv_hh_blk_var15 │ │ │ │ -00687218 00012016 R_ARM_JUMP_SLOT 005690a9 FLA_Trinv_un_opc_var4 │ │ │ │ -0068721c 001c6516 R_ARM_JUMP_SLOT 001b1221 dlaqr5_ │ │ │ │ -00687220 00169816 R_ARM_JUMP_SLOT 005266c9 FLA_Trsm_ruc_unb_var1 │ │ │ │ -00687224 0008ea16 R_ARM_JUMP_SLOT 0065306d FLA_Apply_pivots_ln_opd_var1 │ │ │ │ -00687228 0003e816 R_ARM_JUMP_SLOT 004a2a6d FLA_Herk_ln_unb_var5 │ │ │ │ -0068722c 000de816 R_ARM_JUMP_SLOT 003d2b61 bl1_sshiftdiag │ │ │ │ -00687230 0014d416 R_ARM_JUMP_SLOT 00429a55 FLA_Axpy_blk_var1 │ │ │ │ -00687234 000c1216 R_ARM_JUMP_SLOT 004f5f1d FLA_Trmm_llt_blk_var3 │ │ │ │ -00687238 00134e16 R_ARM_JUMP_SLOT 000e89d9 clangb_ │ │ │ │ -0068723c 00032b16 R_ARM_JUMP_SLOT 0064b179 FLA_Apply_G_rf_opc_var6 │ │ │ │ -00687240 00139f16 R_ARM_JUMP_SLOT 0041e70d FLA_Gerc │ │ │ │ -00687244 00045816 R_ARM_JUMP_SLOT 003cd819 bl1_does_notrans │ │ │ │ -00687248 00105116 R_ARM_JUMP_SLOT 00533bf1 FLA_Bsvd_v_opt_var2 │ │ │ │ -0068724c 000ce416 R_ARM_JUMP_SLOT 00450ba9 FLA_Gemm_ht_blk_var2 │ │ │ │ -00687250 000ead16 R_ARM_JUMP_SLOT 003c43e5 bl1_ssyrk │ │ │ │ -00687254 000af916 R_ARM_JUMP_SLOT 003b13a9 bl1_zasum │ │ │ │ -00687258 00025616 R_ARM_JUMP_SLOT 003a9405 dormtr_fla │ │ │ │ -0068725c 0016c916 R_ARM_JUMP_SLOT 003ae9d9 r_sign │ │ │ │ -00687260 00184916 R_ARM_JUMP_SLOT 00196179 dlaic1_ │ │ │ │ -00687264 00107c16 R_ARM_JUMP_SLOT 0044df6d FLA_Gemm_hh_unb_var3 │ │ │ │ -00687268 0014fb16 R_ARM_JUMP_SLOT 0056d5a1 FLA_Ttmm_l_blk_var3 │ │ │ │ -0068726c 000a2816 R_ARM_JUMP_SLOT 00578745 FLA_Bidiag_UT_u_blf_var3 │ │ │ │ -00687270 000ab416 R_ARM_JUMP_SLOT 004e15f9 FLA_Syr2k_ut_unb_var9 │ │ │ │ +006871dc 00069716 R_ARM_JUMP_SLOT 0046f531 FLA_Hemm_lu_unb_var2 │ │ │ │ +006871e0 000e5016 R_ARM_JUMP_SLOT 0042979d FLA_Ttmm_task │ │ │ │ +006871e4 00193416 R_ARM_JUMP_SLOT 0050e419 FLA_Trsm_luh │ │ │ │ +006871e8 00087a16 R_ARM_JUMP_SLOT 003b78f9 bl1_sdot │ │ │ │ +006871ec 00175416 R_ARM_JUMP_SLOT 00425735 FLA_Trsm_ruh_task │ │ │ │ +006871f0 00078c16 R_ARM_JUMP_SLOT 003edd29 FLASH_Obj_create_helper_check │ │ │ │ +006871f4 00032316 R_ARM_JUMP_SLOT 006419f1 FLA_Apply_G_rf_opc_var2 │ │ │ │ +006871f8 0004d116 R_ARM_JUMP_SLOT 003e8cfd FLASH_Axpy_cntl_init │ │ │ │ +006871fc 0007e016 R_ARM_JUMP_SLOT 00457d29 FLA_Gemm_nn_unb_var3 │ │ │ │ +00687200 000ed716 R_ARM_JUMP_SLOT 00409a15 FLA_Househ2s_UT_r_opd │ │ │ │ +00687204 00056816 R_ARM_JUMP_SLOT 00353619 zlatrs_ │ │ │ │ +00687208 00110316 R_ARM_JUMP_SLOT 003bd399 bl1_dcopymrt │ │ │ │ +0068720c 000a9216 R_ARM_JUMP_SLOT 005708f9 FLA_Ttmm_u_unb_var1 │ │ │ │ +00687210 000f9c16 R_ARM_JUMP_SLOT 003f3bf1 FLA_Init │ │ │ │ +00687214 0001ab16 R_ARM_JUMP_SLOT 005fc8d1 FLA_Sylv_hh_blk_var15 │ │ │ │ +00687218 00012016 R_ARM_JUMP_SLOT 00569671 FLA_Trinv_un_opc_var4 │ │ │ │ +0068721c 001c6516 R_ARM_JUMP_SLOT 001b0ba1 dlaqr5_ │ │ │ │ +00687220 00169816 R_ARM_JUMP_SLOT 00526bb1 FLA_Trsm_ruc_unb_var1 │ │ │ │ +00687224 0008ea16 R_ARM_JUMP_SLOT 00652a91 FLA_Apply_pivots_ln_opd_var1 │ │ │ │ +00687228 0003e816 R_ARM_JUMP_SLOT 004a2e95 FLA_Herk_ln_unb_var5 │ │ │ │ +0068722c 000de816 R_ARM_JUMP_SLOT 003d3975 bl1_sshiftdiag │ │ │ │ +00687230 0014d416 R_ARM_JUMP_SLOT 00429a5d FLA_Axpy_blk_var1 │ │ │ │ +00687234 000c1216 R_ARM_JUMP_SLOT 004f5f01 FLA_Trmm_llt_blk_var3 │ │ │ │ +00687238 00134e16 R_ARM_JUMP_SLOT 000e3301 clangb_ │ │ │ │ +0068723c 00032b16 R_ARM_JUMP_SLOT 0064619d FLA_Apply_G_rf_opc_var6 │ │ │ │ +00687240 00139f16 R_ARM_JUMP_SLOT 0041e715 FLA_Gerc │ │ │ │ +00687244 00045816 R_ARM_JUMP_SLOT 003cc9c5 bl1_does_notrans │ │ │ │ +00687248 00105116 R_ARM_JUMP_SLOT 00533a41 FLA_Bsvd_v_opt_var2 │ │ │ │ +0068724c 000ce416 R_ARM_JUMP_SLOT 00450bb1 FLA_Gemm_ht_blk_var2 │ │ │ │ +00687250 000ead16 R_ARM_JUMP_SLOT 003c43f5 bl1_ssyrk │ │ │ │ +00687254 000af916 R_ARM_JUMP_SLOT 003b0da5 bl1_zasum │ │ │ │ +00687258 00025616 R_ARM_JUMP_SLOT 003a9415 dormtr_fla │ │ │ │ +0068725c 0016c916 R_ARM_JUMP_SLOT 003ae9e9 r_sign │ │ │ │ +00687260 00184916 R_ARM_JUMP_SLOT 00196181 dlaic1_ │ │ │ │ +00687264 00107c16 R_ARM_JUMP_SLOT 0044dca5 FLA_Gemm_hh_unb_var3 │ │ │ │ +00687268 0014fb16 R_ARM_JUMP_SLOT 0056d999 FLA_Ttmm_l_blk_var3 │ │ │ │ +0068726c 000a2816 R_ARM_JUMP_SLOT 00578725 FLA_Bidiag_UT_u_blf_var3 │ │ │ │ +00687270 000ab416 R_ARM_JUMP_SLOT 004e0cdd FLA_Syr2k_ut_unb_var9 │ │ │ │ 00687274 00002c16 R_ARM_JUMP_SLOT 00000000 ctpsv_ │ │ │ │ -00687278 0015ea16 R_ARM_JUMP_SLOT 003fb0e5 FLA_Obj_equals │ │ │ │ -0068727c 00153a16 R_ARM_JUMP_SLOT 0041f0cd FLA_Trsv_lt_task │ │ │ │ +00687278 0015ea16 R_ARM_JUMP_SLOT 003fb0f1 FLA_Obj_equals │ │ │ │ +0068727c 00153a16 R_ARM_JUMP_SLOT 0041f0d5 FLA_Trsv_lt_task │ │ │ │ 00687280 00002d16 R_ARM_JUMP_SLOT 00000000 dzasum_ │ │ │ │ 00687284 00110016 R_ARM_JUMP_SLOT 001af5b5 dlarz_ │ │ │ │ -00687288 00088716 R_ARM_JUMP_SLOT 0026432d slar1v_ │ │ │ │ +00687288 00088716 R_ARM_JUMP_SLOT 0026431d slar1v_ │ │ │ │ 0068728c 00002e16 R_ARM_JUMP_SLOT 00000000 daxpy_ │ │ │ │ -00687290 00178716 R_ARM_JUMP_SLOT 003aff79 f__inode │ │ │ │ -00687294 0009ea16 R_ARM_JUMP_SLOT 0063a08d FLA_Apply_G_rf_blz_var6b │ │ │ │ -00687298 000aae16 R_ARM_JUMP_SLOT 004e0521 FLA_Syr2k_ut_unb_var5 │ │ │ │ -0068729c 000dd516 R_ARM_JUMP_SLOT 00443c61 FLA_Gemm_ct_unb_var4 │ │ │ │ -006872a0 00151516 R_ARM_JUMP_SLOT 0062e471 FLA_Sylv_nn_opz_var1 │ │ │ │ -006872a4 00097d16 R_ARM_JUMP_SLOT 0054d7bd FLA_LQ_UT_blk_var1 │ │ │ │ -006872a8 00017216 R_ARM_JUMP_SLOT 00433139 FLA_Copyt_t_blk_var1 │ │ │ │ -006872ac 00117f16 R_ARM_JUMP_SLOT 000dce29 clahr2_ │ │ │ │ -006872b0 00172016 R_ARM_JUMP_SLOT 0042cb25 FLA_Axpyt_n_blk_var4 │ │ │ │ -006872b4 0003a316 R_ARM_JUMP_SLOT 004918ad FLA_Her2k_uh_blk_var7 │ │ │ │ -006872b8 00020716 R_ARM_JUMP_SLOT 00290449 spptrs_ │ │ │ │ -006872bc 0015de16 R_ARM_JUMP_SLOT 004294f9 FLA_Trsm_piv_task │ │ │ │ -006872c0 00093d16 R_ARM_JUMP_SLOT 003f0e45 FLASH_Part_create_2x2 │ │ │ │ -006872c4 000eb216 R_ARM_JUMP_SLOT 003e5001 FLA_SPDinv_check │ │ │ │ -006872c8 000e5e16 R_ARM_JUMP_SLOT 00454d4d FLA_Gemm_nh_blk_var3 │ │ │ │ -006872cc 00192e16 R_ARM_JUMP_SLOT 0050dd15 FLA_Trsm_luc │ │ │ │ -006872d0 00057c16 R_ARM_JUMP_SLOT 00593959 FLA_Fused_Ahx_Axpy_Ax_ops_var1 │ │ │ │ -006872d4 00191c16 R_ARM_JUMP_SLOT 005897dd FLA_Bidiag_UT_u_step_opc_var3 │ │ │ │ +00687290 00178716 R_ARM_JUMP_SLOT 003aff89 f__inode │ │ │ │ +00687294 0009ea16 R_ARM_JUMP_SLOT 0063a075 FLA_Apply_G_rf_blz_var6b │ │ │ │ +00687298 000aae16 R_ARM_JUMP_SLOT 004e0f45 FLA_Syr2k_ut_unb_var5 │ │ │ │ +0068729c 000dd516 R_ARM_JUMP_SLOT 00443c69 FLA_Gemm_ct_unb_var4 │ │ │ │ +006872a0 00151516 R_ARM_JUMP_SLOT 0062e4e1 FLA_Sylv_nn_opz_var1 │ │ │ │ +006872a4 00097d16 R_ARM_JUMP_SLOT 0054d79d FLA_LQ_UT_blk_var1 │ │ │ │ +006872a8 00017216 R_ARM_JUMP_SLOT 00433141 FLA_Copyt_t_blk_var1 │ │ │ │ +006872ac 00117f16 R_ARM_JUMP_SLOT 000de0b9 clahr2_ │ │ │ │ +006872b0 00172016 R_ARM_JUMP_SLOT 0042cb2d FLA_Axpyt_n_blk_var4 │ │ │ │ +006872b4 0003a316 R_ARM_JUMP_SLOT 00491891 FLA_Her2k_uh_blk_var7 │ │ │ │ +006872b8 00020716 R_ARM_JUMP_SLOT 002906b9 spptrs_ │ │ │ │ +006872bc 0015de16 R_ARM_JUMP_SLOT 004291b1 FLA_Trsm_piv_task │ │ │ │ +006872c0 00093d16 R_ARM_JUMP_SLOT 003f0e4d FLASH_Part_create_2x2 │ │ │ │ +006872c4 000eb216 R_ARM_JUMP_SLOT 003e5009 FLA_SPDinv_check │ │ │ │ +006872c8 000e5e16 R_ARM_JUMP_SLOT 00454d55 FLA_Gemm_nh_blk_var3 │ │ │ │ +006872cc 00192e16 R_ARM_JUMP_SLOT 0050df59 FLA_Trsm_luc │ │ │ │ +006872d0 00057c16 R_ARM_JUMP_SLOT 005914ad FLA_Fused_Ahx_Axpy_Ax_ops_var1 │ │ │ │ +006872d4 00191c16 R_ARM_JUMP_SLOT 005897bd FLA_Bidiag_UT_u_step_opc_var3 │ │ │ │ 006872d8 00002f16 R_ARM_JUMP_SLOT 00000000 ctrsv_ │ │ │ │ 006872dc 000dfa16 R_ARM_JUMP_SLOT 001cbcf5 dormrq_ │ │ │ │ -006872e0 0008e116 R_ARM_JUMP_SLOT 00241f51 slaed0_ │ │ │ │ -006872e4 00158e16 R_ARM_JUMP_SLOT 005624f9 FLA_Trinv_ln_ops_var1 │ │ │ │ -006872e8 001c4716 R_ARM_JUMP_SLOT 003d047d bl1_zewscalmt │ │ │ │ -006872ec 0016d216 R_ARM_JUMP_SLOT 002d8789 zgelq2_ │ │ │ │ -006872f0 0001ee16 R_ARM_JUMP_SLOT 0065373d FLA_Apply_pivots_ln_opt_var1 │ │ │ │ -006872f4 00086816 R_ARM_JUMP_SLOT 003fd541 FLASH_Queue_get_cache_size │ │ │ │ -006872f8 001c4416 R_ARM_JUMP_SLOT 00540af5 FLA_LU_nopiv_opc_var1 │ │ │ │ -006872fc 000bf016 R_ARM_JUMP_SLOT 003f7939 FLA_Check_num_threads │ │ │ │ -00687300 00085216 R_ARM_JUMP_SLOT 003c0f31 bl1_strmvsx │ │ │ │ -00687304 0010ba16 R_ARM_JUMP_SLOT 003ed891 FLASH_Trinv_cntl_init │ │ │ │ +006872e0 0008e116 R_ARM_JUMP_SLOT 0024a271 slaed0_ │ │ │ │ +006872e4 00158e16 R_ARM_JUMP_SLOT 005624e1 FLA_Trinv_ln_ops_var1 │ │ │ │ +006872e8 001c4716 R_ARM_JUMP_SLOT 003d0485 bl1_zewscalmt │ │ │ │ +006872ec 0016d216 R_ARM_JUMP_SLOT 002d8759 zgelq2_ │ │ │ │ +006872f0 0001ee16 R_ARM_JUMP_SLOT 00653161 FLA_Apply_pivots_ln_opt_var1 │ │ │ │ +006872f4 00086816 R_ARM_JUMP_SLOT 003fd879 FLASH_Queue_get_cache_size │ │ │ │ +006872f8 001c4416 R_ARM_JUMP_SLOT 00540ad5 FLA_LU_nopiv_opc_var1 │ │ │ │ +006872fc 000bf016 R_ARM_JUMP_SLOT 003f8a09 FLA_Check_num_threads │ │ │ │ +00687300 00085216 R_ARM_JUMP_SLOT 003c0f41 bl1_strmvsx │ │ │ │ +00687304 0010ba16 R_ARM_JUMP_SLOT 003ed899 FLASH_Trinv_cntl_init │ │ │ │ 00687308 00182616 R_ARM_JUMP_SLOT 001b6a99 dlasd8_ │ │ │ │ -0068730c 00029916 R_ARM_JUMP_SLOT 0032d289 zlahef_rook_ │ │ │ │ -00687310 000e6816 R_ARM_JUMP_SLOT 00455585 FLA_Gemm_nh_blk_var6 │ │ │ │ -00687314 001c3e16 R_ARM_JUMP_SLOT 0056d09d FLA_Ttmm_u │ │ │ │ -00687318 000ef516 R_ARM_JUMP_SLOT 00068845 dgeqr2_ │ │ │ │ -0068731c 00030e16 R_ARM_JUMP_SLOT 003ec509 FLA_Ttmm_cntl_finalize │ │ │ │ -00687320 000f2f16 R_ARM_JUMP_SLOT 005bb9a9 FLA_Eig_gest_nu_opz_var4 │ │ │ │ -00687324 00075516 R_ARM_JUMP_SLOT 0059de29 FLA_Eig_gest_il_blk_var4 │ │ │ │ -00687328 00082116 R_ARM_JUMP_SLOT 0048b471 FLA_Her2k_ln_blk_var9 │ │ │ │ -0068732c 001a5816 R_ARM_JUMP_SLOT 00213e19 sgbrfs_ │ │ │ │ -00687330 0006f916 R_ARM_JUMP_SLOT 00120059 csprfs_ │ │ │ │ -00687334 00111316 R_ARM_JUMP_SLOT 00566b3d FLA_Trinv_lu_unb_var3 │ │ │ │ -00687338 000e7b16 R_ARM_JUMP_SLOT 003ee989 FLASH_Axpy_hierarchy │ │ │ │ -0068733c 000e9416 R_ARM_JUMP_SLOT 003c45a1 bl1_dsyrk_blas │ │ │ │ -00687340 0002e716 R_ARM_JUMP_SLOT 003ba23d bl1_scopymt │ │ │ │ +0068730c 00029916 R_ARM_JUMP_SLOT 0032d271 zlahef_rook_ │ │ │ │ +00687310 000e6816 R_ARM_JUMP_SLOT 0045558d FLA_Gemm_nh_blk_var6 │ │ │ │ +00687314 001c3e16 R_ARM_JUMP_SLOT 0056d085 FLA_Ttmm_u │ │ │ │ +00687318 000ef516 R_ARM_JUMP_SLOT 000693e5 dgeqr2_ │ │ │ │ +0068731c 00030e16 R_ARM_JUMP_SLOT 003ec3f1 FLA_Ttmm_cntl_finalize │ │ │ │ +00687320 000f2f16 R_ARM_JUMP_SLOT 005bb989 FLA_Eig_gest_nu_opz_var4 │ │ │ │ +00687324 00075516 R_ARM_JUMP_SLOT 0059de09 FLA_Eig_gest_il_blk_var4 │ │ │ │ +00687328 00082116 R_ARM_JUMP_SLOT 0048ba61 FLA_Her2k_ln_blk_var9 │ │ │ │ +0068732c 001a5816 R_ARM_JUMP_SLOT 00211591 sgbrfs_ │ │ │ │ +00687330 0006f916 R_ARM_JUMP_SLOT 00120051 csprfs_ │ │ │ │ +00687334 00111316 R_ARM_JUMP_SLOT 00566b25 FLA_Trinv_lu_unb_var3 │ │ │ │ +00687338 000e7b16 R_ARM_JUMP_SLOT 003eec49 FLASH_Axpy_hierarchy │ │ │ │ +0068733c 000e9416 R_ARM_JUMP_SLOT 003c45b1 bl1_dsyrk_blas │ │ │ │ +00687340 0002e716 R_ARM_JUMP_SLOT 003b9d3d bl1_scopymt │ │ │ │ 00687344 00003016 R_ARM_JUMP_SLOT 00000000 izamax_ │ │ │ │ -00687348 0019da16 R_ARM_JUMP_SLOT 00404cc9 FLA_Setr │ │ │ │ -0068734c 0015cd16 R_ARM_JUMP_SLOT 0045f501 FLA_Gemm_tn_blk_var6 │ │ │ │ -00687350 0002e016 R_ARM_JUMP_SLOT 00195b21 dlahr2_ │ │ │ │ -00687354 000d6116 R_ARM_JUMP_SLOT 005d967d FLA_Tridiag_UT_shift_U │ │ │ │ -00687358 000a7016 R_ARM_JUMP_SLOT 0042e3b9 FLA_Copyr_internal │ │ │ │ -0068735c 00010816 R_ARM_JUMP_SLOT 00562fc1 FLA_Trinv_ln_opc_var3 │ │ │ │ -00687360 00192d16 R_ARM_JUMP_SLOT 003f6d11 FLA_Check_square │ │ │ │ -00687364 001b1b16 R_ARM_JUMP_SLOT 003c2ae9 bl1_zherk_blas │ │ │ │ -00687368 001a4416 R_ARM_JUMP_SLOT 004647f9 FLA_Hemm_rl │ │ │ │ -0068736c 001c0316 R_ARM_JUMP_SLOT 004b3ab1 FLA_Symm_lu_blk_var6 │ │ │ │ -00687370 00047f16 R_ARM_JUMP_SLOT 003e9535 FLASH_Gemv_cntl_finalize │ │ │ │ -00687374 0014dd16 R_ARM_JUMP_SLOT 004119fd FLA_Sort_bsvd_ext_b_opc │ │ │ │ -00687378 000e0916 R_ARM_JUMP_SLOT 003ce9d1 bl1_zfree_contigm │ │ │ │ -0068737c 00142d16 R_ARM_JUMP_SLOT 004f5239 FLA_Trmm_lln_unb_var2 │ │ │ │ -00687380 00072d16 R_ARM_JUMP_SLOT 00508a3d FLA_Trmm_run_blk_var4 │ │ │ │ -00687384 000df516 R_ARM_JUMP_SLOT 003cd9fd bl1_callocv │ │ │ │ -00687388 00174216 R_ARM_JUMP_SLOT 002887e5 spbequ_ │ │ │ │ -0068738c 00182716 R_ARM_JUMP_SLOT 003b70a9 bl1_sconjv │ │ │ │ -00687390 00147116 R_ARM_JUMP_SLOT 00437449 FLA_Gemv_h_blk_var6 │ │ │ │ -00687394 00049616 R_ARM_JUMP_SLOT 0041ee15 FLA_Gemv_h_task │ │ │ │ -00687398 000cfc16 R_ARM_JUMP_SLOT 00405ad5 FLA_Sort_b_ops │ │ │ │ -0068739c 001b3616 R_ARM_JUMP_SLOT 00501469 FLA_Trmm_rlh_unb_var3 │ │ │ │ -006873a0 000b6616 R_ARM_JUMP_SLOT 0053d355 FLASH_Trsm_piv │ │ │ │ -006873a4 0006b916 R_ARM_JUMP_SLOT 003cd9ed bl1_sallocv │ │ │ │ -006873a8 000c3e16 R_ARM_JUMP_SLOT 003d2701 bl1_dsetm │ │ │ │ -006873ac 00122416 R_ARM_JUMP_SLOT 004ec681 FLA_Syrk_ut_blk_var6 │ │ │ │ -006873b0 0018e316 R_ARM_JUMP_SLOT 005f212d FLA_Lyap_n_unb_var1 │ │ │ │ +00687348 0019da16 R_ARM_JUMP_SLOT 00404cd5 FLA_Setr │ │ │ │ +0068734c 0015cd16 R_ARM_JUMP_SLOT 0045f281 FLA_Gemm_tn_blk_var6 │ │ │ │ +00687350 0002e016 R_ARM_JUMP_SLOT 00195615 dlahr2_ │ │ │ │ +00687354 000d6116 R_ARM_JUMP_SLOT 005d8d31 FLA_Tridiag_UT_shift_U │ │ │ │ +00687358 000a7016 R_ARM_JUMP_SLOT 0042e3c1 FLA_Copyr_internal │ │ │ │ +0068735c 00010816 R_ARM_JUMP_SLOT 00562fa9 FLA_Trinv_ln_opc_var3 │ │ │ │ +00687360 00192d16 R_ARM_JUMP_SLOT 003f7de1 FLA_Check_square │ │ │ │ +00687364 001b1b16 R_ARM_JUMP_SLOT 003c2af9 bl1_zherk_blas │ │ │ │ +00687368 001a4416 R_ARM_JUMP_SLOT 004646b5 FLA_Hemm_rl │ │ │ │ +0068736c 001c0316 R_ARM_JUMP_SLOT 004b3a95 FLA_Symm_lu_blk_var6 │ │ │ │ +00687370 00047f16 R_ARM_JUMP_SLOT 003e9485 FLASH_Gemv_cntl_finalize │ │ │ │ +00687374 0014dd16 R_ARM_JUMP_SLOT 00411b99 FLA_Sort_bsvd_ext_b_opc │ │ │ │ +00687378 000e0916 R_ARM_JUMP_SLOT 003cf099 bl1_zfree_contigm │ │ │ │ +0068737c 00142d16 R_ARM_JUMP_SLOT 004f5709 FLA_Trmm_lln_unb_var2 │ │ │ │ +00687380 00072d16 R_ARM_JUMP_SLOT 00509be5 FLA_Trmm_run_blk_var4 │ │ │ │ +00687384 000df516 R_ARM_JUMP_SLOT 003cd8dd bl1_callocv │ │ │ │ +00687388 00174216 R_ARM_JUMP_SLOT 00288781 spbequ_ │ │ │ │ +0068738c 00182716 R_ARM_JUMP_SLOT 003b5c49 bl1_sconjv │ │ │ │ +00687390 00147116 R_ARM_JUMP_SLOT 004376c5 FLA_Gemv_h_blk_var6 │ │ │ │ +00687394 00049616 R_ARM_JUMP_SLOT 0041ee1d FLA_Gemv_h_task │ │ │ │ +00687398 000cfc16 R_ARM_JUMP_SLOT 004059b9 FLA_Sort_b_ops │ │ │ │ +0068739c 001b3616 R_ARM_JUMP_SLOT 0050144d FLA_Trmm_rlh_unb_var3 │ │ │ │ +006873a0 000b6616 R_ARM_JUMP_SLOT 0053e635 FLASH_Trsm_piv │ │ │ │ +006873a4 0006b916 R_ARM_JUMP_SLOT 003cd8cd bl1_sallocv │ │ │ │ +006873a8 000c3e16 R_ARM_JUMP_SLOT 003d2589 bl1_dsetm │ │ │ │ +006873ac 00122416 R_ARM_JUMP_SLOT 004ec1f9 FLA_Syrk_ut_blk_var6 │ │ │ │ +006873b0 0018e316 R_ARM_JUMP_SLOT 005f4c45 FLA_Lyap_n_unb_var1 │ │ │ │ 006873b4 00003116 R_ARM_JUMP_SLOT 00000000 sasum_ │ │ │ │ -006873b8 000cdb16 R_ARM_JUMP_SLOT 00424b95 FLA_Trmm_lln_task │ │ │ │ -006873bc 0010a016 R_ARM_JUMP_SLOT 00190edd dlags2_ │ │ │ │ -006873c0 0010e316 R_ARM_JUMP_SLOT 00568c11 FLA_Trinv_un_opz_var3 │ │ │ │ -006873c4 00081016 R_ARM_JUMP_SLOT 00565e69 FLA_Trinv_lu_opz_var3 │ │ │ │ -006873c8 0002d016 R_ARM_JUMP_SLOT 005bb55d FLA_Eig_gest_nu_opd_var4 │ │ │ │ -006873cc 0002fd16 R_ARM_JUMP_SLOT 003edc61 FLASH_Obj_create_conf_to_check │ │ │ │ -006873d0 000a1c16 R_ARM_JUMP_SLOT 0054e895 FLA_LQ_UT_unb_var1 │ │ │ │ -006873d4 001c4f16 R_ARM_JUMP_SLOT 00542d65 FLA_LU_nopiv_opc_var5 │ │ │ │ -006873d8 0007d616 R_ARM_JUMP_SLOT 003d209d bl1_csscalediag │ │ │ │ -006873dc 0007a016 R_ARM_JUMP_SLOT 003d4e2d FLA_Obj_create_constant_ext_check │ │ │ │ -006873e0 0009ff16 R_ARM_JUMP_SLOT 004dd6c5 FLA_Syr2k_ut_blk_var5 │ │ │ │ -006873e4 000c7116 R_ARM_JUMP_SLOT 003ca88d bl1_strsm │ │ │ │ -006873e8 001a6f16 R_ARM_JUMP_SLOT 00397c59 zunmrz_ │ │ │ │ -006873ec 00086c16 R_ARM_JUMP_SLOT 0044eee1 FLA_Gemm_hn_blk_var3 │ │ │ │ -006873f0 00081816 R_ARM_JUMP_SLOT 0048a219 FLA_Her2k_ln_blk_var5 │ │ │ │ -006873f4 00151d16 R_ARM_JUMP_SLOT 0047e049 FLA_Hemm_ru_unb_var7 │ │ │ │ -006873f8 000b1316 R_ARM_JUMP_SLOT 005a450d FLA_Eig_gest_il_opc_var5 │ │ │ │ -006873fc 00053016 R_ARM_JUMP_SLOT 005355b1 FLA_Chol_l_opc_var1 │ │ │ │ -00687400 00139916 R_ARM_JUMP_SLOT 003d2df9 bl1_srandmr │ │ │ │ -00687404 0011cc16 R_ARM_JUMP_SLOT 0040ff3d FLA_Sort_svd_b_opd │ │ │ │ -00687408 001a1b16 R_ARM_JUMP_SLOT 003c05ad bl1_dsymv_blas │ │ │ │ -0068740c 00053216 R_ARM_JUMP_SLOT 00407d2d FLA_Hevv_2x2_opd │ │ │ │ -00687410 00092a16 R_ARM_JUMP_SLOT 00514521 FLA_Trsm_lln_unb_var1 │ │ │ │ -00687414 00135b16 R_ARM_JUMP_SLOT 003d1f41 bl1_zrandv │ │ │ │ -00687418 0019db16 R_ARM_JUMP_SLOT 005e3b35 FLA_Tridiag_UT_l_step_opc_var2 │ │ │ │ -0068741c 0016cd16 R_ARM_JUMP_SLOT 003f3895 FLA_determine_matrix_size │ │ │ │ -00687420 00090f16 R_ARM_JUMP_SLOT 003e8ea1 FLASH_Axpyt_cntl_finalize │ │ │ │ -00687424 001a5516 R_ARM_JUMP_SLOT 003f9f39 FLA_Merge_2x1 │ │ │ │ -00687428 000a3616 R_ARM_JUMP_SLOT 001df169 dstedc_ │ │ │ │ -0068742c 000ec116 R_ARM_JUMP_SLOT 00268c11 slarrr_ │ │ │ │ -00687430 0005d816 R_ARM_JUMP_SLOT 0054af0d FLA_CAQR2_UT_ops_var1 │ │ │ │ -00687434 000e8516 R_ARM_JUMP_SLOT 003ad069 z_abs │ │ │ │ -00687438 000ff316 R_ARM_JUMP_SLOT 001cbad1 dpbequ_ │ │ │ │ +006873b8 000cdb16 R_ARM_JUMP_SLOT 00424b9d FLA_Trmm_lln_task │ │ │ │ +006873bc 0010a016 R_ARM_JUMP_SLOT 00192de5 dlags2_ │ │ │ │ +006873c0 0010e316 R_ARM_JUMP_SLOT 00568bf9 FLA_Trinv_un_opz_var3 │ │ │ │ +006873c4 00081016 R_ARM_JUMP_SLOT 00565e51 FLA_Trinv_lu_opz_var3 │ │ │ │ +006873c8 0002d016 R_ARM_JUMP_SLOT 005bb53d FLA_Eig_gest_nu_opd_var4 │ │ │ │ +006873cc 0002fd16 R_ARM_JUMP_SLOT 003edc69 FLASH_Obj_create_conf_to_check │ │ │ │ +006873d0 000a1c16 R_ARM_JUMP_SLOT 0054ec4d FLA_LQ_UT_unb_var1 │ │ │ │ +006873d4 001c4f16 R_ARM_JUMP_SLOT 00541dcd FLA_LU_nopiv_opc_var5 │ │ │ │ +006873d8 0007d616 R_ARM_JUMP_SLOT 003d20a5 bl1_csscalediag │ │ │ │ +006873dc 0007a016 R_ARM_JUMP_SLOT 003d4e35 FLA_Obj_create_constant_ext_check │ │ │ │ +006873e0 0009ff16 R_ARM_JUMP_SLOT 004dd079 FLA_Syr2k_ut_blk_var5 │ │ │ │ +006873e4 000c7116 R_ARM_JUMP_SLOT 003ca89d bl1_strsm │ │ │ │ +006873e8 001a6f16 R_ARM_JUMP_SLOT 00397ee9 zunmrz_ │ │ │ │ +006873ec 00086c16 R_ARM_JUMP_SLOT 0044ec65 FLA_Gemm_hn_blk_var3 │ │ │ │ +006873f0 00081816 R_ARM_JUMP_SLOT 0048a1fd FLA_Her2k_ln_blk_var5 │ │ │ │ +006873f4 00151d16 R_ARM_JUMP_SLOT 0047e02d FLA_Hemm_ru_unb_var7 │ │ │ │ +006873f8 000b1316 R_ARM_JUMP_SLOT 005a349d FLA_Eig_gest_il_opc_var5 │ │ │ │ +006873fc 00053016 R_ARM_JUMP_SLOT 00535931 FLA_Chol_l_opc_var1 │ │ │ │ +00687400 00139916 R_ARM_JUMP_SLOT 003d2b69 bl1_srandmr │ │ │ │ +00687404 0011cc16 R_ARM_JUMP_SLOT 0040ff45 FLA_Sort_svd_b_opd │ │ │ │ +00687408 001a1b16 R_ARM_JUMP_SLOT 003c05bd bl1_dsymv_blas │ │ │ │ +0068740c 00053216 R_ARM_JUMP_SLOT 00407d35 FLA_Hevv_2x2_opd │ │ │ │ +00687410 00092a16 R_ARM_JUMP_SLOT 0051436d FLA_Trsm_lln_unb_var1 │ │ │ │ +00687414 00135b16 R_ARM_JUMP_SLOT 003d1f49 bl1_zrandv │ │ │ │ +00687418 0019db16 R_ARM_JUMP_SLOT 005e3b1d FLA_Tridiag_UT_l_step_opc_var2 │ │ │ │ +0068741c 0016cd16 R_ARM_JUMP_SLOT 003f389d FLA_determine_matrix_size │ │ │ │ +00687420 00090f16 R_ARM_JUMP_SLOT 003e8e59 FLASH_Axpyt_cntl_finalize │ │ │ │ +00687424 001a5516 R_ARM_JUMP_SLOT 003f9f41 FLA_Merge_2x1 │ │ │ │ +00687428 000a3616 R_ARM_JUMP_SLOT 001dfbb1 dstedc_ │ │ │ │ +0068742c 000ec116 R_ARM_JUMP_SLOT 00268e35 slarrr_ │ │ │ │ +00687430 0005d816 R_ARM_JUMP_SLOT 0054a26d FLA_CAQR2_UT_ops_var1 │ │ │ │ +00687434 000e8516 R_ARM_JUMP_SLOT 003ad081 z_abs │ │ │ │ +00687438 000ff316 R_ARM_JUMP_SLOT 001cb6f1 dpbequ_ │ │ │ │ 0068743c 00003216 R_ARM_JUMP_SLOT 00000000 cabs │ │ │ │ -00687440 001a5c16 R_ARM_JUMP_SLOT 003ed6cd FLASH_SPDinv_cntl_init │ │ │ │ -00687444 000ada16 R_ARM_JUMP_SLOT 003b78e9 bl1_sdots │ │ │ │ -00687448 0007f516 R_ARM_JUMP_SLOT 00431c3d FLA_Copyt_internal │ │ │ │ -0068744c 0016bf16 R_ARM_JUMP_SLOT 0044c289 FLA_Gemm_hc_unb_var4 │ │ │ │ -00687450 00102516 R_ARM_JUMP_SLOT 002a919d ssytrs_ │ │ │ │ -00687454 00028416 R_ARM_JUMP_SLOT 004e6401 FLA_Syrk_lt_blk_var2 │ │ │ │ -00687458 00037f16 R_ARM_JUMP_SLOT 000813c1 sgeqp3_check │ │ │ │ -0068745c 0019cb16 R_ARM_JUMP_SLOT 00535fd9 FLA_Chol_l_ops_var3 │ │ │ │ -00687460 00056316 R_ARM_JUMP_SLOT 00590e05 FLA_Bidiag_UT_u_step_opt_var4 │ │ │ │ -00687464 000e1216 R_ARM_JUMP_SLOT 000780d9 chegs2_check │ │ │ │ -00687468 00167016 R_ARM_JUMP_SLOT 002e0751 zgeqpf_ │ │ │ │ -0068746c 00182416 R_ARM_JUMP_SLOT 003d7db9 FLA_Norm_frob_check │ │ │ │ -00687470 00034616 R_ARM_JUMP_SLOT 00284449 sorbdb1_ │ │ │ │ -00687474 00161616 R_ARM_JUMP_SLOT 005914cd FLA_Bidiag_UT_u_step_unb_var3 │ │ │ │ -00687478 000bc616 R_ARM_JUMP_SLOT 0031e319 zlaed0_ │ │ │ │ -0068747c 001b9c16 R_ARM_JUMP_SLOT 005ad155 FLA_Eig_gest_iu_opc_var5 │ │ │ │ -00687480 001c6316 R_ARM_JUMP_SLOT 00385965 ztrsna_ │ │ │ │ -00687484 000a9616 R_ARM_JUMP_SLOT 00570bd9 FLA_Ttmm_u_unb_var2 │ │ │ │ -00687488 00098b16 R_ARM_JUMP_SLOT 00675519 FLA_Apply_Q_UT_inc_lhfc │ │ │ │ -0068748c 001bfb16 R_ARM_JUMP_SLOT 00573231 FLASH_UDdate_UT_inc_determine_alg_blocksize │ │ │ │ -00687490 00042916 R_ARM_JUMP_SLOT 00093901 cgeequ_ │ │ │ │ -00687494 001a2916 R_ARM_JUMP_SLOT 0008cbe9 cgbtrs_ │ │ │ │ -00687498 0001a016 R_ARM_JUMP_SLOT 0045caf5 FLA_Gemm_th_blk_var3 │ │ │ │ -0068749c 00182e16 R_ARM_JUMP_SLOT 0042e5d9 FLA_Copyr_l │ │ │ │ -006874a0 000d8516 R_ARM_JUMP_SLOT 00451e71 FLA_Gemm_ht_unb_var3 │ │ │ │ -006874a4 0011a116 R_ARM_JUMP_SLOT 003cdf59 bl1_z0 │ │ │ │ -006874a8 0011ff16 R_ARM_JUMP_SLOT 003b0cf9 bl1_zamax │ │ │ │ -006874ac 00171916 R_ARM_JUMP_SLOT 001befed dlat2s_ │ │ │ │ -006874b0 00172e16 R_ARM_JUMP_SLOT 003cdd25 bl1_zcreate_contigmr │ │ │ │ -006874b4 0015a816 R_ARM_JUMP_SLOT 0056e6b9 FLA_Ttmm_l_unb_var1 │ │ │ │ -006874b8 0011d316 R_ARM_JUMP_SLOT 0006a865 zgetrf_ │ │ │ │ -006874bc 00122b16 R_ARM_JUMP_SLOT 004d8b29 FLA_Syr2k_un_unb_var2 │ │ │ │ -006874c0 0000ea16 R_ARM_JUMP_SLOT 0007c1c9 dgelqf_check │ │ │ │ -006874c4 00083916 R_ARM_JUMP_SLOT 0045bb85 FLA_Gemm_tc_unb_var3 │ │ │ │ -006874c8 0004ce16 R_ARM_JUMP_SLOT 00639081 FLA_Apply_G_rf_blz_var2 │ │ │ │ -006874cc 0002b416 R_ARM_JUMP_SLOT 00588015 FLA_Bidiag_UT_u_step_ofu_var4 │ │ │ │ -006874d0 0010bd16 R_ARM_JUMP_SLOT 00438d4d FLA_Trsv_internal │ │ │ │ -006874d4 0017c016 R_ARM_JUMP_SLOT 003fd3d9 FLASH_Queue_get_enabled │ │ │ │ -006874d8 001a1c16 R_ARM_JUMP_SLOT 003cc0e5 bl1_daxmyv2 │ │ │ │ -006874dc 000e1316 R_ARM_JUMP_SLOT 00460c05 FLA_Gemm_tt_blk_var4 │ │ │ │ -006874e0 00090916 R_ARM_JUMP_SLOT 00562801 FLA_Trinv_ln_opt_var1 │ │ │ │ -006874e4 00146c16 R_ARM_JUMP_SLOT 003c0e8d bl1_zsyr │ │ │ │ +00687440 001a5c16 R_ARM_JUMP_SLOT 003ed621 FLASH_SPDinv_cntl_init │ │ │ │ +00687444 000ada16 R_ARM_JUMP_SLOT 003b7c3d bl1_sdots │ │ │ │ +00687448 0007f516 R_ARM_JUMP_SLOT 004318a9 FLA_Copyt_internal │ │ │ │ +0068744c 0016bf16 R_ARM_JUMP_SLOT 0044c741 FLA_Gemm_hc_unb_var4 │ │ │ │ +00687450 00102516 R_ARM_JUMP_SLOT 002a8b89 ssytrs_ │ │ │ │ +00687454 00028416 R_ARM_JUMP_SLOT 004e63e5 FLA_Syrk_lt_blk_var2 │ │ │ │ +00687458 00037f16 R_ARM_JUMP_SLOT 00081471 sgeqp3_check │ │ │ │ +0068745c 0019cb16 R_ARM_JUMP_SLOT 00535cd1 FLA_Chol_l_ops_var3 │ │ │ │ +00687460 00056316 R_ARM_JUMP_SLOT 00590de5 FLA_Bidiag_UT_u_step_opt_var4 │ │ │ │ +00687464 000e1216 R_ARM_JUMP_SLOT 000781d9 chegs2_check │ │ │ │ +00687468 00167016 R_ARM_JUMP_SLOT 002e0721 zgeqpf_ │ │ │ │ +0068746c 00182416 R_ARM_JUMP_SLOT 003d7dc1 FLA_Norm_frob_check │ │ │ │ +00687470 00034616 R_ARM_JUMP_SLOT 00282fc5 sorbdb1_ │ │ │ │ +00687474 00161616 R_ARM_JUMP_SLOT 00592de9 FLA_Bidiag_UT_u_step_unb_var3 │ │ │ │ +00687478 000bc616 R_ARM_JUMP_SLOT 0031e1e9 zlaed0_ │ │ │ │ +0068747c 001b9c16 R_ARM_JUMP_SLOT 005ae841 FLA_Eig_gest_iu_opc_var5 │ │ │ │ +00687480 001c6316 R_ARM_JUMP_SLOT 003851f9 ztrsna_ │ │ │ │ +00687484 000a9616 R_ARM_JUMP_SLOT 00570bbd FLA_Ttmm_u_unb_var2 │ │ │ │ +00687488 00098b16 R_ARM_JUMP_SLOT 00675411 FLA_Apply_Q_UT_inc_lhfc │ │ │ │ +0068748c 001bfb16 R_ARM_JUMP_SLOT 005730d1 FLASH_UDdate_UT_inc_determine_alg_blocksize │ │ │ │ +00687490 00042916 R_ARM_JUMP_SLOT 0009244d cgeequ_ │ │ │ │ +00687494 001a2916 R_ARM_JUMP_SLOT 0008d6a5 cgbtrs_ │ │ │ │ +00687498 0001a016 R_ARM_JUMP_SLOT 0045cafd FLA_Gemm_th_blk_var3 │ │ │ │ +0068749c 00182e16 R_ARM_JUMP_SLOT 0042e5e1 FLA_Copyr_l │ │ │ │ +006874a0 000d8516 R_ARM_JUMP_SLOT 00451ba9 FLA_Gemm_ht_unb_var3 │ │ │ │ +006874a4 0011a116 R_ARM_JUMP_SLOT 003cdd81 bl1_z0 │ │ │ │ +006874a8 0011ff16 R_ARM_JUMP_SLOT 003b0d05 bl1_zamax │ │ │ │ +006874ac 00171916 R_ARM_JUMP_SLOT 001befe1 dlat2s_ │ │ │ │ +006874b0 00172e16 R_ARM_JUMP_SLOT 003ce085 bl1_zcreate_contigmr │ │ │ │ +006874b4 0015a816 R_ARM_JUMP_SLOT 0056e151 FLA_Ttmm_l_unb_var1 │ │ │ │ +006874b8 0011d316 R_ARM_JUMP_SLOT 0006b829 zgetrf_ │ │ │ │ +006874bc 00122b16 R_ARM_JUMP_SLOT 004d8b0d FLA_Syr2k_un_unb_var2 │ │ │ │ +006874c0 0000ea16 R_ARM_JUMP_SLOT 0007c131 dgelqf_check │ │ │ │ +006874c4 00083916 R_ARM_JUMP_SLOT 0045bb8d FLA_Gemm_tc_unb_var3 │ │ │ │ +006874c8 0004ce16 R_ARM_JUMP_SLOT 00639069 FLA_Apply_G_rf_blz_var2 │ │ │ │ +006874cc 0002b416 R_ARM_JUMP_SLOT 00587ff5 FLA_Bidiag_UT_u_step_ofu_var4 │ │ │ │ +006874d0 0010bd16 R_ARM_JUMP_SLOT 00438e35 FLA_Trsv_internal │ │ │ │ +006874d4 0017c016 R_ARM_JUMP_SLOT 003fd711 FLASH_Queue_get_enabled │ │ │ │ +006874d8 001a1c16 R_ARM_JUMP_SLOT 003cc0f5 bl1_daxmyv2 │ │ │ │ +006874dc 000e1316 R_ARM_JUMP_SLOT 00460989 FLA_Gemm_tt_blk_var4 │ │ │ │ +006874e0 00090916 R_ARM_JUMP_SLOT 005627e9 FLA_Trinv_ln_opt_var1 │ │ │ │ +006874e4 00146c16 R_ARM_JUMP_SLOT 003c0e9d bl1_zsyr │ │ │ │ 006874e8 00123916 R_ARM_JUMP_SLOT 00168d29 dgerfs_ │ │ │ │ -006874ec 0005df16 R_ARM_JUMP_SLOT 00138d71 ctgsy2_ │ │ │ │ -006874f0 00021e16 R_ARM_JUMP_SLOT 002709c9 slasd1_ │ │ │ │ -006874f4 00026516 R_ARM_JUMP_SLOT 003f7a81 FLA_Check_divide_by_zero │ │ │ │ -006874f8 001be016 R_ARM_JUMP_SLOT 003d779d FLA_Inv_scal_elemwise_check │ │ │ │ -006874fc 0010be16 R_ARM_JUMP_SLOT 0055e699 FLA_Tevd_find_perfshift_opd │ │ │ │ -00687500 0010a116 R_ARM_JUMP_SLOT 00512845 FLA_Trsm_llh_unb_var1 │ │ │ │ -00687504 00182f16 R_ARM_JUMP_SLOT 003bedf5 bl1_cgemv │ │ │ │ -00687508 000fb016 R_ARM_JUMP_SLOT 0044cf31 FLA_Gemm_hh_blk_var3 │ │ │ │ -0068750c 001b6916 R_ARM_JUMP_SLOT 0050a521 FLA_Trmm_rut_blk_var3 │ │ │ │ -00687510 0006b216 R_ARM_JUMP_SLOT 003d4cbd FLA_Obj_copy_view_check │ │ │ │ -00687514 00198616 R_ARM_JUMP_SLOT 004270b9 FLA_Trinv_blk_external │ │ │ │ -00687518 0014b216 R_ARM_JUMP_SLOT 003bfa1d bl1_zgerc_blas │ │ │ │ -0068751c 000d2a16 R_ARM_JUMP_SLOT 00099b71 cgeql2_ │ │ │ │ -00687520 000a0816 R_ARM_JUMP_SLOT 004de331 FLA_Syr2k_ut_blk_var9 │ │ │ │ -00687524 00146616 R_ARM_JUMP_SLOT 00436f11 FLA_Gemv_h_blk_var2 │ │ │ │ -00687528 0004d616 R_ARM_JUMP_SLOT 00639c99 FLA_Apply_G_rf_blz_var6 │ │ │ │ -0068752c 0007e816 R_ARM_JUMP_SLOT 00557595 FLA_QR_UT_piv_colnorm │ │ │ │ -00687530 0003f916 R_ARM_JUMP_SLOT 005e8539 FLA_Lyap_h_blk_var2 │ │ │ │ -00687534 000e7716 R_ARM_JUMP_SLOT 000f546d claqr2_ │ │ │ │ +006874ec 0005df16 R_ARM_JUMP_SLOT 00138d69 ctgsy2_ │ │ │ │ +006874f0 00021e16 R_ARM_JUMP_SLOT 002709ad slasd1_ │ │ │ │ +006874f4 00026516 R_ARM_JUMP_SLOT 003f8b51 FLA_Check_divide_by_zero │ │ │ │ +006874f8 001be016 R_ARM_JUMP_SLOT 003d77a5 FLA_Inv_scal_elemwise_check │ │ │ │ +006874fc 0010be16 R_ARM_JUMP_SLOT 0055e681 FLA_Tevd_find_perfshift_opd │ │ │ │ +00687500 0010a116 R_ARM_JUMP_SLOT 00512829 FLA_Trsm_llh_unb_var1 │ │ │ │ +00687504 00182f16 R_ARM_JUMP_SLOT 003bf2b5 bl1_cgemv │ │ │ │ +00687508 000fb016 R_ARM_JUMP_SLOT 0044cf39 FLA_Gemm_hh_blk_var3 │ │ │ │ +0068750c 001b6916 R_ARM_JUMP_SLOT 0050aba9 FLA_Trmm_rut_blk_var3 │ │ │ │ +00687510 0006b216 R_ARM_JUMP_SLOT 003d4cc5 FLA_Obj_copy_view_check │ │ │ │ +00687514 00198616 R_ARM_JUMP_SLOT 00427145 FLA_Trinv_blk_external │ │ │ │ +00687518 0014b216 R_ARM_JUMP_SLOT 003bfb9d bl1_zgerc_blas │ │ │ │ +0068751c 000d2a16 R_ARM_JUMP_SLOT 0009b35d cgeql2_ │ │ │ │ +00687520 000a0816 R_ARM_JUMP_SLOT 004de581 FLA_Syr2k_ut_blk_var9 │ │ │ │ +00687524 00146616 R_ARM_JUMP_SLOT 00436f19 FLA_Gemv_h_blk_var2 │ │ │ │ +00687528 0004d616 R_ARM_JUMP_SLOT 00639c81 FLA_Apply_G_rf_blz_var6 │ │ │ │ +0068752c 0007e816 R_ARM_JUMP_SLOT 00556e8d FLA_QR_UT_piv_colnorm │ │ │ │ +00687530 0003f916 R_ARM_JUMP_SLOT 005e8521 FLA_Lyap_h_blk_var2 │ │ │ │ +00687534 000e7716 R_ARM_JUMP_SLOT 000f5465 claqr2_ │ │ │ │ 00687538 00003316 R_ARM_JUMP_SLOT 00000000 tmpfile64@GLIBC_2.4 │ │ │ │ -0068753c 0005a516 R_ARM_JUMP_SLOT 003cd84d bl1_is_conjnotrans │ │ │ │ -00687540 000d8a16 R_ARM_JUMP_SLOT 00452635 FLA_Gemm_ht_unb_var6 │ │ │ │ -00687544 00101016 R_ARM_JUMP_SLOT 00302cf1 zhetf2_ │ │ │ │ -00687548 001bf916 R_ARM_JUMP_SLOT 00408da5 FLA_Househ2_UT_r_opd │ │ │ │ -0068754c 000fd516 R_ARM_JUMP_SLOT 00608cc5 FLA_Sylv_hn_blk_var11 │ │ │ │ -00687550 0013b416 R_ARM_JUMP_SLOT 003de489 FLA_Trmmsx_check │ │ │ │ -00687554 00059616 R_ARM_JUMP_SLOT 001d4039 dptcon_ │ │ │ │ -00687558 00025916 R_ARM_JUMP_SLOT 003f8cd1 FLA_Obj_fshow │ │ │ │ -0068755c 000c2316 R_ARM_JUMP_SLOT 003f29b5 FLASH_Obj_attach_buffer_hierarchy │ │ │ │ -00687560 00170416 R_ARM_JUMP_SLOT 003da039 FLA_Dotc_check │ │ │ │ -00687564 001c4016 R_ARM_JUMP_SLOT 000916ed cgecon_ │ │ │ │ -00687568 001a2316 R_ARM_JUMP_SLOT 001e4a71 dsteqr_ │ │ │ │ -0068756c 00031716 R_ARM_JUMP_SLOT 0019e481 dlapy3_ │ │ │ │ -00687570 00123316 R_ARM_JUMP_SLOT 004da171 FLA_Syr2k_un_unb_var6 │ │ │ │ -00687574 00131c16 R_ARM_JUMP_SLOT 003b1455 bl1_zaxpy │ │ │ │ -00687578 0006b716 R_ARM_JUMP_SLOT 00644aad FLA_Apply_pivots_rn │ │ │ │ -0068757c 00178816 R_ARM_JUMP_SLOT 00554661 FLA_QR_UT_form_Q_blk_var1 │ │ │ │ -00687580 00045416 R_ARM_JUMP_SLOT 003ed95d FLASH_Ttmm_cntl_init │ │ │ │ -00687584 00148416 R_ARM_JUMP_SLOT 003d63b1 FLA_Apply_G_check │ │ │ │ -00687588 00034d16 R_ARM_JUMP_SLOT 00531235 FLA_Bsvd_sinval_v_ops_var1 │ │ │ │ -0068758c 00066a16 R_ARM_JUMP_SLOT 00548171 FLA_LU_piv_opd_var4 │ │ │ │ -00687590 000cb016 R_ARM_JUMP_SLOT 0019cfe1 dlansp_ │ │ │ │ -00687594 00070d16 R_ARM_JUMP_SLOT 00419059 FLA_Swapt_external │ │ │ │ -00687598 001b0f16 R_ARM_JUMP_SLOT 003544d1 zpbrfs_ │ │ │ │ -0068759c 001b9116 R_ARM_JUMP_SLOT 003ce3cd bl1_csapdiagmv │ │ │ │ -006875a0 0016ec16 R_ARM_JUMP_SLOT 00511245 FLA_Trsm_llc_unb_var2 │ │ │ │ -006875a4 000f7b16 R_ARM_JUMP_SLOT 004eeb4d FLA_Trmm_llt │ │ │ │ -006875a8 0013d316 R_ARM_JUMP_SLOT 0041ef2d FLA_Gemv_t_task │ │ │ │ -006875ac 000f9516 R_ARM_JUMP_SLOT 004b1fc5 FLA_Symm_lu_blk_var10 │ │ │ │ -006875b0 000d9316 R_ARM_JUMP_SLOT 003ec11d FLA_SPDinv_cntl_init │ │ │ │ -006875b4 000da216 R_ARM_JUMP_SLOT 005d04d1 FLA_Hess_UT_step_unb_var2 │ │ │ │ -006875b8 00030516 R_ARM_JUMP_SLOT 00336121 zlaqhb_ │ │ │ │ +0068753c 0005a516 R_ARM_JUMP_SLOT 003cd905 bl1_is_conjnotrans │ │ │ │ +00687540 000d8a16 R_ARM_JUMP_SLOT 0045263d FLA_Gemm_ht_unb_var6 │ │ │ │ +00687544 00101016 R_ARM_JUMP_SLOT 00302cc9 zhetf2_ │ │ │ │ +00687548 001bf916 R_ARM_JUMP_SLOT 00408dad FLA_Househ2_UT_r_opd │ │ │ │ +0068754c 000fd516 R_ARM_JUMP_SLOT 00609125 FLA_Sylv_hn_blk_var11 │ │ │ │ +00687550 0013b416 R_ARM_JUMP_SLOT 003de655 FLA_Trmmsx_check │ │ │ │ +00687554 00059616 R_ARM_JUMP_SLOT 001d4859 dptcon_ │ │ │ │ +00687558 00025916 R_ARM_JUMP_SLOT 003f7351 FLA_Obj_fshow │ │ │ │ +0068755c 000c2316 R_ARM_JUMP_SLOT 003f29bd FLASH_Obj_attach_buffer_hierarchy │ │ │ │ +00687560 00170416 R_ARM_JUMP_SLOT 003da041 FLA_Dotc_check │ │ │ │ +00687564 001c4016 R_ARM_JUMP_SLOT 00091bc9 cgecon_ │ │ │ │ +00687568 001a2316 R_ARM_JUMP_SLOT 001e42a9 dsteqr_ │ │ │ │ +0068756c 00031716 R_ARM_JUMP_SLOT 0019edb5 dlapy3_ │ │ │ │ +00687570 00123316 R_ARM_JUMP_SLOT 004da155 FLA_Syr2k_un_unb_var6 │ │ │ │ +00687574 00131c16 R_ARM_JUMP_SLOT 003b59bd bl1_zaxpy │ │ │ │ +00687578 0006b716 R_ARM_JUMP_SLOT 0064497d FLA_Apply_pivots_rn │ │ │ │ +0068757c 00178816 R_ARM_JUMP_SLOT 00554641 FLA_QR_UT_form_Q_blk_var1 │ │ │ │ +00687580 00045416 R_ARM_JUMP_SLOT 003ed965 FLASH_Ttmm_cntl_init │ │ │ │ +00687584 00148416 R_ARM_JUMP_SLOT 003d63b9 FLA_Apply_G_check │ │ │ │ +00687588 00034d16 R_ARM_JUMP_SLOT 00531009 FLA_Bsvd_sinval_v_ops_var1 │ │ │ │ +0068758c 00066a16 R_ARM_JUMP_SLOT 005474e9 FLA_LU_piv_opd_var4 │ │ │ │ +00687590 000cb016 R_ARM_JUMP_SLOT 0019d499 dlansp_ │ │ │ │ +00687594 00070d16 R_ARM_JUMP_SLOT 00418fad FLA_Swapt_external │ │ │ │ +00687598 001b0f16 R_ARM_JUMP_SLOT 00352c09 zpbrfs_ │ │ │ │ +0068759c 001b9116 R_ARM_JUMP_SLOT 003ce295 bl1_csapdiagmv │ │ │ │ +006875a0 0016ec16 R_ARM_JUMP_SLOT 00510b41 FLA_Trsm_llc_unb_var2 │ │ │ │ +006875a4 000f7b16 R_ARM_JUMP_SLOT 004eddc9 FLA_Trmm_llt │ │ │ │ +006875a8 0013d316 R_ARM_JUMP_SLOT 0041ef35 FLA_Gemv_t_task │ │ │ │ +006875ac 000f9516 R_ARM_JUMP_SLOT 004b19a9 FLA_Symm_lu_blk_var10 │ │ │ │ +006875b0 000d9316 R_ARM_JUMP_SLOT 003ec125 FLA_SPDinv_cntl_init │ │ │ │ +006875b4 000da216 R_ARM_JUMP_SLOT 005ced49 FLA_Hess_UT_step_unb_var2 │ │ │ │ +006875b8 00030516 R_ARM_JUMP_SLOT 00336109 zlaqhb_ │ │ │ │ 006875bc 0013b616 R_ARM_JUMP_SLOT 000849d5 sormbr_check │ │ │ │ -006875c0 0001e816 R_ARM_JUMP_SLOT 003988d9 zupmtr_ │ │ │ │ -006875c4 0013ff16 R_ARM_JUMP_SLOT 00565d81 FLA_Trinv_lu_opc_var3 │ │ │ │ -006875c8 000d7716 R_ARM_JUMP_SLOT 00639875 FLA_Apply_G_rf_blc_var3b │ │ │ │ -006875cc 0016e116 R_ARM_JUMP_SLOT 00430a29 FLA_Copyr_u_blk_var4 │ │ │ │ -006875d0 00031816 R_ARM_JUMP_SLOT 0030a339 zhpgst_ │ │ │ │ +006875c0 0001e816 R_ARM_JUMP_SLOT 00398bb1 zupmtr_ │ │ │ │ +006875c4 0013ff16 R_ARM_JUMP_SLOT 00565d69 FLA_Trinv_lu_opc_var3 │ │ │ │ +006875c8 000d7716 R_ARM_JUMP_SLOT 00639435 FLA_Apply_G_rf_blc_var3b │ │ │ │ +006875cc 0016e116 R_ARM_JUMP_SLOT 0043131d FLA_Copyr_u_blk_var4 │ │ │ │ +006875d0 00031816 R_ARM_JUMP_SLOT 0030a6f1 zhpgst_ │ │ │ │ 006875d4 00003416 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -006875d8 00145216 R_ARM_JUMP_SLOT 003d07b5 bl1_cinvert2s │ │ │ │ -006875dc 0010b216 R_ARM_JUMP_SLOT 00519ab9 FLA_Trsm_luh_unb_var1 │ │ │ │ -006875e0 00038b16 R_ARM_JUMP_SLOT 0039987d sormhr_ │ │ │ │ -006875e4 001ace16 R_ARM_JUMP_SLOT 003d4e55 FLA_Obj_create_ext_check │ │ │ │ -006875e8 00041516 R_ARM_JUMP_SLOT 0059fb49 FLA_Eig_gest_il_ops_var1 │ │ │ │ -006875ec 0014fc16 R_ARM_JUMP_SLOT 004114c1 FLA_Sort_bsvd_ext_b_ops │ │ │ │ -006875f0 000ad216 R_ARM_JUMP_SLOT 002c40f9 stprfb_ │ │ │ │ -006875f4 00138216 R_ARM_JUMP_SLOT 001d2dc5 dpptrf_ │ │ │ │ -006875f8 001b5d16 R_ARM_JUMP_SLOT 003cb19d bl1_ztrsm_blas │ │ │ │ -006875fc 00108316 R_ARM_JUMP_SLOT 003b93c9 bl1_cscalv │ │ │ │ -00687600 000bde16 R_ARM_JUMP_SLOT 003c14c9 bl1_csyr2_blas │ │ │ │ -00687604 000dd916 R_ARM_JUMP_SLOT 000803dd dpotf2_check │ │ │ │ -00687608 00071016 R_ARM_JUMP_SLOT 000fc1d1 clartg_ │ │ │ │ -0068760c 000b5c16 R_ARM_JUMP_SLOT 003c1665 bl1_zsyr2_blas │ │ │ │ -00687610 00195516 R_ARM_JUMP_SLOT 004e4985 FLA_Syrk_ln_blk_var6 │ │ │ │ -00687614 0014ff16 R_ARM_JUMP_SLOT 00223169 sgelss_ │ │ │ │ -00687618 00124316 R_ARM_JUMP_SLOT 0064f2b9 FLA_Apply_G_rf_opd_var9 │ │ │ │ -0068761c 0006ba16 R_ARM_JUMP_SLOT 0043cf99 FLA_Gemm_cc_blk_var5 │ │ │ │ +006875d8 00145216 R_ARM_JUMP_SLOT 003d07bd bl1_cinvert2s │ │ │ │ +006875dc 0010b216 R_ARM_JUMP_SLOT 00519a9d FLA_Trsm_luh_unb_var1 │ │ │ │ +006875e0 00038b16 R_ARM_JUMP_SLOT 0039ab65 sormhr_ │ │ │ │ +006875e4 001ace16 R_ARM_JUMP_SLOT 003d4e5d FLA_Obj_create_ext_check │ │ │ │ +006875e8 00041516 R_ARM_JUMP_SLOT 0059fb29 FLA_Eig_gest_il_ops_var1 │ │ │ │ +006875ec 0014fc16 R_ARM_JUMP_SLOT 0041165d FLA_Sort_bsvd_ext_b_ops │ │ │ │ +006875f0 000ad216 R_ARM_JUMP_SLOT 002c3f7d stprfb_ │ │ │ │ +006875f4 00138216 R_ARM_JUMP_SLOT 001d2dcd dpptrf_ │ │ │ │ +006875f8 001b5d16 R_ARM_JUMP_SLOT 003cb1ad bl1_ztrsm_blas │ │ │ │ +006875fc 00108316 R_ARM_JUMP_SLOT 003b9479 bl1_cscalv │ │ │ │ +00687600 000bde16 R_ARM_JUMP_SLOT 003c1819 bl1_csyr2_blas │ │ │ │ +00687604 000dd916 R_ARM_JUMP_SLOT 00080121 dpotf2_check │ │ │ │ +00687608 00071016 R_ARM_JUMP_SLOT 000fc1c9 clartg_ │ │ │ │ +0068760c 000b5c16 R_ARM_JUMP_SLOT 003c19b5 bl1_zsyr2_blas │ │ │ │ +00687610 00195516 R_ARM_JUMP_SLOT 004e42f9 FLA_Syrk_ln_blk_var6 │ │ │ │ +00687614 0014ff16 R_ARM_JUMP_SLOT 00223639 sgelss_ │ │ │ │ +00687618 00124316 R_ARM_JUMP_SLOT 0064ecdd FLA_Apply_G_rf_opd_var9 │ │ │ │ +0068761c 0006ba16 R_ARM_JUMP_SLOT 0043cfa1 FLA_Gemm_cc_blk_var5 │ │ │ │ 00687620 00003516 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 00687624 0007ea16 R_ARM_JUMP_SLOT 00171549 dgtcon_ │ │ │ │ -00687628 000a2c16 R_ARM_JUMP_SLOT 00424db1 FLA_Trmm_lut_task │ │ │ │ -0068762c 00126316 R_ARM_JUMP_SLOT 003bd99d bl1_sccopymrt │ │ │ │ -00687630 00129516 R_ARM_JUMP_SLOT 00350579 zlatps_ │ │ │ │ -00687634 000d4116 R_ARM_JUMP_SLOT 0041cbad FLA_Herc_external │ │ │ │ -00687638 001c3116 R_ARM_JUMP_SLOT 002e4369 zgerfs_ │ │ │ │ -0068763c 000c7d16 R_ARM_JUMP_SLOT 003983b1 zupgtr_ │ │ │ │ +00687628 000a2c16 R_ARM_JUMP_SLOT 00424db9 FLA_Trmm_lut_task │ │ │ │ +0068762c 00126316 R_ARM_JUMP_SLOT 003bd9ad bl1_sccopymrt │ │ │ │ +00687630 00129516 R_ARM_JUMP_SLOT 00350559 zlatps_ │ │ │ │ +00687634 000d4116 R_ARM_JUMP_SLOT 0041cbb5 FLA_Herc_external │ │ │ │ +00687638 001c3116 R_ARM_JUMP_SLOT 002e4341 zgerfs_ │ │ │ │ +0068763c 000c7d16 R_ARM_JUMP_SLOT 003975f9 zupgtr_ │ │ │ │ 00687640 000d9716 R_ARM_JUMP_SLOT 00084705 sorm2r_check │ │ │ │ -00687644 00121916 R_ARM_JUMP_SLOT 004cd7cd FLA_Syr2k_ln_unb_var7 │ │ │ │ -00687648 000d9d16 R_ARM_JUMP_SLOT 003e8bcd FLA_Copy_cntl_init │ │ │ │ -0068764c 00174316 R_ARM_JUMP_SLOT 003c1fe1 bl1_ztrmv_blas │ │ │ │ -00687650 000a5216 R_ARM_JUMP_SLOT 003459f9 zlatdf_ │ │ │ │ -00687654 00139316 R_ARM_JUMP_SLOT 00070ac1 sorgtr_ │ │ │ │ -00687658 00083e16 R_ARM_JUMP_SLOT 001bb5e1 dlasq5_ │ │ │ │ -0068765c 0010c816 R_ARM_JUMP_SLOT 00130409 ctgexc_ │ │ │ │ -00687660 00101816 R_ARM_JUMP_SLOT 001187a9 cppequ_ │ │ │ │ -00687664 000d7916 R_ARM_JUMP_SLOT 005b2f95 FLA_Eig_gest_nl_opd_var2 │ │ │ │ -00687668 00094b16 R_ARM_JUMP_SLOT 0063989d FLA_Apply_G_rf_blz_var3b │ │ │ │ -0068766c 000a6b16 R_ARM_JUMP_SLOT 0007cb3d dgeqr2_check │ │ │ │ -00687670 00068c16 R_ARM_JUMP_SLOT 00570f81 FLA_Ttmm_u_ops_var3 │ │ │ │ -00687674 0004df16 R_ARM_JUMP_SLOT 00401331 FLASH_Task_free_parallel │ │ │ │ -00687678 00148816 R_ARM_JUMP_SLOT 00250b19 slag2_ │ │ │ │ -0068767c 0006fa16 R_ARM_JUMP_SLOT 00426669 FLA_LQ_unb_external │ │ │ │ -00687680 00174816 R_ARM_JUMP_SLOT 003cebb5 bl1_sewinvscalmt │ │ │ │ -00687684 00149616 R_ARM_JUMP_SLOT 003e7dad FLA_Cntl_obj_free │ │ │ │ +00687644 00121916 R_ARM_JUMP_SLOT 004cd539 FLA_Syr2k_ln_unb_var7 │ │ │ │ +00687648 000d9d16 R_ARM_JUMP_SLOT 003e8bd5 FLA_Copy_cntl_init │ │ │ │ +0068764c 00174316 R_ARM_JUMP_SLOT 003c2659 bl1_ztrmv_blas │ │ │ │ +00687650 000a5216 R_ARM_JUMP_SLOT 00346919 zlatdf_ │ │ │ │ +00687654 00139316 R_ARM_JUMP_SLOT 00071021 sorgtr_ │ │ │ │ +00687658 00083e16 R_ARM_JUMP_SLOT 001bb5e9 dlasq5_ │ │ │ │ +0068765c 0010c816 R_ARM_JUMP_SLOT 00130c41 ctgexc_ │ │ │ │ +00687660 00101816 R_ARM_JUMP_SLOT 001187a1 cppequ_ │ │ │ │ +00687664 000d7916 R_ARM_JUMP_SLOT 005b2f75 FLA_Eig_gest_nl_opd_var2 │ │ │ │ +00687668 00094b16 R_ARM_JUMP_SLOT 0063945d FLA_Apply_G_rf_blz_var3b │ │ │ │ +0068766c 000a6b16 R_ARM_JUMP_SLOT 0007cb41 dgeqr2_check │ │ │ │ +00687670 00068c16 R_ARM_JUMP_SLOT 00570f61 FLA_Ttmm_u_ops_var3 │ │ │ │ +00687674 0004df16 R_ARM_JUMP_SLOT 00401171 FLASH_Task_free_parallel │ │ │ │ +00687678 00148816 R_ARM_JUMP_SLOT 0024ddbd slag2_ │ │ │ │ +0068767c 0006fa16 R_ARM_JUMP_SLOT 00426671 FLA_LQ_unb_external │ │ │ │ +00687680 00174816 R_ARM_JUMP_SLOT 003ce93d bl1_sewinvscalmt │ │ │ │ +00687684 00149616 R_ARM_JUMP_SLOT 003e7aed FLA_Cntl_obj_free │ │ │ │ 00687688 00003616 R_ARM_JUMP_SLOT 00000000 dsymm_ │ │ │ │ -0068768c 0011a516 R_ARM_JUMP_SLOT 003cdebd bl1_z1 │ │ │ │ -00687690 000e6b16 R_ARM_JUMP_SLOT 002b5a29 ssbgst_ │ │ │ │ +0068768c 0011a516 R_ARM_JUMP_SLOT 003cdce5 bl1_z1 │ │ │ │ +00687690 000e6b16 R_ARM_JUMP_SLOT 002b5e01 ssbgst_ │ │ │ │ 00687694 0014e616 R_ARM_JUMP_SLOT 00224ce5 sgeqrt3_ │ │ │ │ -00687698 0008ac16 R_ARM_JUMP_SLOT 0040e10d fla_pow_ri │ │ │ │ -0068769c 00197116 R_ARM_JUMP_SLOT 002dfae1 zgeqr2_ │ │ │ │ -006876a0 00024316 R_ARM_JUMP_SLOT 000edc41 clanhp_ │ │ │ │ -006876a4 00128016 R_ARM_JUMP_SLOT 00412555 FLA_Asum_external │ │ │ │ -006876a8 00167c16 R_ARM_JUMP_SLOT 0051f1d1 FLA_Trsm_rlc_unb_var1 │ │ │ │ -006876ac 00167316 R_ARM_JUMP_SLOT 003ce929 bl1_dfree │ │ │ │ -006876b0 001ac216 R_ARM_JUMP_SLOT 005a0f35 FLA_Eig_gest_il_opz_var2 │ │ │ │ -006876b4 0019c816 R_ARM_JUMP_SLOT 003c2479 bl1_ctrsv_blas │ │ │ │ -006876b8 000b7316 R_ARM_JUMP_SLOT 002da271 zgehrd_ │ │ │ │ -006876bc 00014a16 R_ARM_JUMP_SLOT 0051521d FLA_Trsm_llt_blk_var1 │ │ │ │ -006876c0 00108a16 R_ARM_JUMP_SLOT 001adf01 dlartgp_ │ │ │ │ -006876c4 0009e016 R_ARM_JUMP_SLOT 004ce301 FLA_Syr2k_lt_blk_var1 │ │ │ │ -006876c8 00187c16 R_ARM_JUMP_SLOT 001e2bb9 dstemr_ │ │ │ │ -006876cc 0019c116 R_ARM_JUMP_SLOT 00254d55 slaneg_ │ │ │ │ -006876d0 000b9316 R_ARM_JUMP_SLOT 003e7fa9 FLA_Cntl_hemm_obj_create │ │ │ │ -006876d4 000cb816 R_ARM_JUMP_SLOT 00523f65 FLA_Trsm_rlt_blk_var2 │ │ │ │ -006876d8 000d6b16 R_ARM_JUMP_SLOT 005710e1 FLA_Ttmm_u_opc_var3 │ │ │ │ -006876dc 00166416 R_ARM_JUMP_SLOT 0010af19 clasyf_rook_ │ │ │ │ -006876e0 000b9616 R_ARM_JUMP_SLOT 002e37b1 zgerq2_ │ │ │ │ -006876e4 0019cd16 R_ARM_JUMP_SLOT 003da8e1 FLA_Scal_internal_check │ │ │ │ -006876e8 00138916 R_ARM_JUMP_SLOT 003bc325 bl1_dscopymr │ │ │ │ -006876ec 001aba16 R_ARM_JUMP_SLOT 003d0e41 bl1_zinvertv │ │ │ │ -006876f0 0017d816 R_ARM_JUMP_SLOT 001f0721 dsytri2x_ │ │ │ │ -006876f4 0015b116 R_ARM_JUMP_SLOT 00570a99 FLA_Ttmm_u_opt_var2 │ │ │ │ -006876f8 0016aa16 R_ARM_JUMP_SLOT 0042b2e1 FLA_Axpyt_h │ │ │ │ -006876fc 000bbd16 R_ARM_JUMP_SLOT 001afdf5 dlarzt_ │ │ │ │ -00687700 000c3916 R_ARM_JUMP_SLOT 003e39e1 FLA_LU_incpiv_solve_check │ │ │ │ -00687704 000f3016 R_ARM_JUMP_SLOT 0020b171 iladlr_ │ │ │ │ -00687708 00165116 R_ARM_JUMP_SLOT 003d6f95 FLA_Givens2_check │ │ │ │ -0068770c 00176516 R_ARM_JUMP_SLOT 003ce931 bl1_zfree │ │ │ │ -00687710 00048416 R_ARM_JUMP_SLOT 00553ec5 FLA_QR_UT_form_Q_ops_var1 │ │ │ │ -00687714 000aa416 R_ARM_JUMP_SLOT 004deea9 FLA_Syr2k_ut_unb_var1 │ │ │ │ -00687718 00194016 R_ARM_JUMP_SLOT 00542399 FLA_LU_nopiv_unb_var2 │ │ │ │ -0068771c 001b4216 R_ARM_JUMP_SLOT 001a1725 dlaqr0_ │ │ │ │ -00687720 00111f16 R_ARM_JUMP_SLOT 00144f29 cunbdb3_ │ │ │ │ -00687724 00169216 R_ARM_JUMP_SLOT 0039b701 cunml2_fla │ │ │ │ -00687728 000ee116 R_ARM_JUMP_SLOT 005adbb1 FLA_Eig_gest_iu_opd_var4 │ │ │ │ -0068772c 0004e516 R_ARM_JUMP_SLOT 0039c991 dorgl2_fla │ │ │ │ -00687730 00122716 R_ARM_JUMP_SLOT 00080729 dsygst_check │ │ │ │ -00687734 0009e116 R_ARM_JUMP_SLOT 003c7b31 bl1_ssymm_blas │ │ │ │ -00687738 00097e16 R_ARM_JUMP_SLOT 003a6095 sorm2r_fla │ │ │ │ +00687698 0008ac16 R_ARM_JUMP_SLOT 0040e115 fla_pow_ri │ │ │ │ +0068769c 00197116 R_ARM_JUMP_SLOT 002e0009 zgeqr2_ │ │ │ │ +006876a0 00024316 R_ARM_JUMP_SLOT 000edf25 clanhp_ │ │ │ │ +006876a4 00128016 R_ARM_JUMP_SLOT 0041255d FLA_Asum_external │ │ │ │ +006876a8 00167c16 R_ARM_JUMP_SLOT 0051fb31 FLA_Trsm_rlc_unb_var1 │ │ │ │ +006876ac 00167316 R_ARM_JUMP_SLOT 003ce931 bl1_dfree │ │ │ │ +006876b0 001ac216 R_ARM_JUMP_SLOT 005a0f15 FLA_Eig_gest_il_opz_var2 │ │ │ │ +006876b4 0019c816 R_ARM_JUMP_SLOT 003c1e21 bl1_ctrsv_blas │ │ │ │ +006876b8 000b7316 R_ARM_JUMP_SLOT 002dacb9 zgehrd_ │ │ │ │ +006876bc 00014a16 R_ARM_JUMP_SLOT 005153bd FLA_Trsm_llt_blk_var1 │ │ │ │ +006876c0 00108a16 R_ARM_JUMP_SLOT 001aef31 dlartgp_ │ │ │ │ +006876c4 0009e016 R_ARM_JUMP_SLOT 004ce2e5 FLA_Syr2k_lt_blk_var1 │ │ │ │ +006876c8 00187c16 R_ARM_JUMP_SLOT 001e2bc1 dstemr_ │ │ │ │ +006876cc 0019c116 R_ARM_JUMP_SLOT 00254d45 slaneg_ │ │ │ │ +006876d0 000b9316 R_ARM_JUMP_SLOT 003e7fb1 FLA_Cntl_hemm_obj_create │ │ │ │ +006876d4 000cb816 R_ARM_JUMP_SLOT 00523da5 FLA_Trsm_rlt_blk_var2 │ │ │ │ +006876d8 000d6b16 R_ARM_JUMP_SLOT 005710c1 FLA_Ttmm_u_opc_var3 │ │ │ │ +006876dc 00166416 R_ARM_JUMP_SLOT 001093c1 clasyf_rook_ │ │ │ │ +006876e0 000b9616 R_ARM_JUMP_SLOT 002e3241 zgerq2_ │ │ │ │ +006876e4 0019cd16 R_ARM_JUMP_SLOT 003da7f9 FLA_Scal_internal_check │ │ │ │ +006876e8 00138916 R_ARM_JUMP_SLOT 003bc335 bl1_dscopymr │ │ │ │ +006876ec 001aba16 R_ARM_JUMP_SLOT 003d0e49 bl1_zinvertv │ │ │ │ +006876f0 0017d816 R_ARM_JUMP_SLOT 001efc89 dsytri2x_ │ │ │ │ +006876f4 0015b116 R_ARM_JUMP_SLOT 005707b9 FLA_Ttmm_u_opt_var2 │ │ │ │ +006876f8 0016aa16 R_ARM_JUMP_SLOT 0042b2e9 FLA_Axpyt_h │ │ │ │ +006876fc 000bbd16 R_ARM_JUMP_SLOT 001af7b5 dlarzt_ │ │ │ │ +00687700 000c3916 R_ARM_JUMP_SLOT 003e3a49 FLA_LU_incpiv_solve_check │ │ │ │ +00687704 000f3016 R_ARM_JUMP_SLOT 0020b0fd iladlr_ │ │ │ │ +00687708 00165116 R_ARM_JUMP_SLOT 003d6ec5 FLA_Givens2_check │ │ │ │ +0068770c 00176516 R_ARM_JUMP_SLOT 003ce939 bl1_zfree │ │ │ │ +00687710 00048416 R_ARM_JUMP_SLOT 00553ea5 FLA_QR_UT_form_Q_ops_var1 │ │ │ │ +00687714 000aa416 R_ARM_JUMP_SLOT 004df9c1 FLA_Syr2k_ut_unb_var1 │ │ │ │ +00687718 00194016 R_ARM_JUMP_SLOT 00540fb9 FLA_LU_nopiv_unb_var2 │ │ │ │ +0068771c 001b4216 R_ARM_JUMP_SLOT 001a15dd dlaqr0_ │ │ │ │ +00687720 00111f16 R_ARM_JUMP_SLOT 00144911 cunbdb3_ │ │ │ │ +00687724 00169216 R_ARM_JUMP_SLOT 0039ae35 cunml2_fla │ │ │ │ +00687728 000ee116 R_ARM_JUMP_SLOT 005acfd1 FLA_Eig_gest_iu_opd_var4 │ │ │ │ +0068772c 0004e516 R_ARM_JUMP_SLOT 0039e869 dorgl2_fla │ │ │ │ +00687730 00122716 R_ARM_JUMP_SLOT 00080639 dsygst_check │ │ │ │ +00687734 0009e116 R_ARM_JUMP_SLOT 003c8d71 bl1_ssymm_blas │ │ │ │ +00687738 00097e16 R_ARM_JUMP_SLOT 003a6099 sorm2r_fla │ │ │ │ 0068773c 000ff016 R_ARM_JUMP_SLOT 0009952d cgehrd_ │ │ │ │ -00687740 0003c516 R_ARM_JUMP_SLOT 003b767d bl1_ddot2s │ │ │ │ -00687744 0001b216 R_ARM_JUMP_SLOT 003e8c4d FLA_Copyr_cntl_finalize │ │ │ │ -00687748 000e2216 R_ARM_JUMP_SLOT 0008f8cd cgebal_ │ │ │ │ -0068774c 001a8916 R_ARM_JUMP_SLOT 004bcdcd FLA_Symm_rl_unb_var5 │ │ │ │ -00687750 000b0b16 R_ARM_JUMP_SLOT 00431eb1 FLA_Copyt_n │ │ │ │ -00687754 000d5416 R_ARM_JUMP_SLOT 003ce969 bl1_dfree_contigm │ │ │ │ -00687758 00051216 R_ARM_JUMP_SLOT 003cd3e5 bl1_ddotaxmyv2 │ │ │ │ -0068775c 000e7816 R_ARM_JUMP_SLOT 003f79c5 FLA_Check_valid_blas_trans │ │ │ │ -00687760 00121116 R_ARM_JUMP_SLOT 004cbee9 FLA_Syr2k_ln_unb_var3 │ │ │ │ -00687764 00129c16 R_ARM_JUMP_SLOT 003c3929 bl1_cher2k_blas │ │ │ │ -00687768 000c1416 R_ARM_JUMP_SLOT 00667239 FLA_Apply_Q_UT_lnbc_blk_var2 │ │ │ │ -0068776c 0002c316 R_ARM_JUMP_SLOT 003f72f1 FLA_Check_base_buffer_mismatch │ │ │ │ +00687740 0003c516 R_ARM_JUMP_SLOT 003b768d bl1_ddot2s │ │ │ │ +00687744 0001b216 R_ARM_JUMP_SLOT 003e8c9d FLA_Copyr_cntl_finalize │ │ │ │ +00687748 000e2216 R_ARM_JUMP_SLOT 00091445 cgebal_ │ │ │ │ +0068774c 001a8916 R_ARM_JUMP_SLOT 004bcdb1 FLA_Symm_rl_unb_var5 │ │ │ │ +00687750 000b0b16 R_ARM_JUMP_SLOT 00431d85 FLA_Copyt_n │ │ │ │ +00687754 000d5416 R_ARM_JUMP_SLOT 003cf031 bl1_dfree_contigm │ │ │ │ +00687758 00051216 R_ARM_JUMP_SLOT 003cd41d bl1_ddotaxmyv2 │ │ │ │ +0068775c 000e7816 R_ARM_JUMP_SLOT 003f8a95 FLA_Check_valid_blas_trans │ │ │ │ +00687760 00121116 R_ARM_JUMP_SLOT 004cc469 FLA_Syr2k_ln_unb_var3 │ │ │ │ +00687764 00129c16 R_ARM_JUMP_SLOT 003c2dc9 bl1_cher2k_blas │ │ │ │ +00687768 000c1416 R_ARM_JUMP_SLOT 00666241 FLA_Apply_Q_UT_lnbc_blk_var2 │ │ │ │ +0068776c 0002c316 R_ARM_JUMP_SLOT 003f83c1 FLA_Check_base_buffer_mismatch │ │ │ │ 00687770 000c2d16 R_ARM_JUMP_SLOT 001728c1 dgtrfs_ │ │ │ │ -00687774 001bc316 R_ARM_JUMP_SLOT 003f68a5 FLA_Check_valid_trans │ │ │ │ -00687778 0005cf16 R_ARM_JUMP_SLOT 003bc545 bl1_cscopymr │ │ │ │ -0068777c 000bf416 R_ARM_JUMP_SLOT 0026c929 slarre_ │ │ │ │ -00687780 00153f16 R_ARM_JUMP_SLOT 00599339 FLA_Eig_gest_internal │ │ │ │ +00687774 001bc316 R_ARM_JUMP_SLOT 003f7975 FLA_Check_valid_trans │ │ │ │ +00687778 0005cf16 R_ARM_JUMP_SLOT 003bc555 bl1_cscopymr │ │ │ │ +0068777c 000bf416 R_ARM_JUMP_SLOT 0026c759 slarre_ │ │ │ │ +00687780 00153f16 R_ARM_JUMP_SLOT 00599319 FLA_Eig_gest_internal │ │ │ │ 00687784 00039316 R_ARM_JUMP_SLOT 00067c2d sgelqf_ │ │ │ │ -00687788 0005fa16 R_ARM_JUMP_SLOT 00471df1 FLA_Hemm_rl_blk_var10 │ │ │ │ -0068778c 001a7f16 R_ARM_JUMP_SLOT 004bb82d FLA_Symm_rl_unb_var1 │ │ │ │ -00687790 00179b16 R_ARM_JUMP_SLOT 00533359 FLA_Bsvd_v_opd_var2 │ │ │ │ -00687794 000a0e16 R_ARM_JUMP_SLOT 00336e79 zlaqps_ │ │ │ │ -00687798 00173a16 R_ARM_JUMP_SLOT 0041305d FLA_Axpys_external │ │ │ │ -0068779c 00026c16 R_ARM_JUMP_SLOT 005390a5 FLA_Chol_u_opt_var2 │ │ │ │ -006877a0 0018d816 R_ARM_JUMP_SLOT 0056e349 FLA_Ttmm_l_opc_var2 │ │ │ │ -006877a4 00020816 R_ARM_JUMP_SLOT 003c91a5 bl1_dsyr2k │ │ │ │ -006877a8 000d7316 R_ARM_JUMP_SLOT 0043c3d5 FLA_Trsv_ut_blk_var2 │ │ │ │ -006877ac 00138d16 R_ARM_JUMP_SLOT 0032730d zlagtm_ │ │ │ │ -006877b0 00194916 R_ARM_JUMP_SLOT 006582e9 FLA_Apply_Q_UT_lhbc │ │ │ │ -006877b4 0012df16 R_ARM_JUMP_SLOT 00637855 FLA_Apply_G_rf_asc_var9b │ │ │ │ -006877b8 00168316 R_ARM_JUMP_SLOT 003cfab5 bl1_sewscalv │ │ │ │ -006877bc 0005c616 R_ARM_JUMP_SLOT 004b4f75 FLA_Symm_lu_unb_var10 │ │ │ │ -006877c0 000d1216 R_ARM_JUMP_SLOT 003d27dd bl1_zsetm │ │ │ │ -006877c4 00071816 R_ARM_JUMP_SLOT 00435941 FLA_Scalr_u_blk_var3 │ │ │ │ -006877c8 00058716 R_ARM_JUMP_SLOT 00657dbd FLA_Apply_QUD_UT_inc_lhfc_blk_var1 │ │ │ │ -006877cc 00190d16 R_ARM_JUMP_SLOT 000f7f9d clarf_ │ │ │ │ -006877d0 00118516 R_ARM_JUMP_SLOT 000a1dad cgesc2_ │ │ │ │ -006877d4 0004c116 R_ARM_JUMP_SLOT 00531e69 FLA_Chol_u │ │ │ │ -006877d8 00061316 R_ARM_JUMP_SLOT 001abd39 dlarrj_ │ │ │ │ -006877dc 000f3716 R_ARM_JUMP_SLOT 003d97b9 FLA_Copy_internal_check │ │ │ │ -006877e0 00074716 R_ARM_JUMP_SLOT 002876a5 sormr2_ │ │ │ │ -006877e4 00115a16 R_ARM_JUMP_SLOT 0062c2bd FLA_Sylv_nn_blk_var8 │ │ │ │ -006877e8 0016c016 R_ARM_JUMP_SLOT 0042b961 FLA_Axpyt_t │ │ │ │ -006877ec 00191616 R_ARM_JUMP_SLOT 00578695 FLA_Bidiag_UT_scale_diagonals │ │ │ │ -006877f0 0006a316 R_ARM_JUMP_SLOT 00470b15 FLA_Hemm_lu_unb_var6 │ │ │ │ -006877f4 0000ff16 R_ARM_JUMP_SLOT 004118b5 FLA_Sort_bsvd_ext_f_opc │ │ │ │ -006877f8 0008b716 R_ARM_JUMP_SLOT 00452b39 FLA_Gemm_nc_blk_var2 │ │ │ │ -006877fc 00198b16 R_ARM_JUMP_SLOT 00563be9 FLA_Trinv_ln_unb_var2 │ │ │ │ -00687800 000dff16 R_ARM_JUMP_SLOT 0063787d FLA_Apply_G_rf_asz_var9b │ │ │ │ -00687804 00156d16 R_ARM_JUMP_SLOT 003ed561 FLASH_QR_UT_cntl_init │ │ │ │ -00687808 00127016 R_ARM_JUMP_SLOT 0007bdbd dgebrd_check │ │ │ │ -0068780c 00141316 R_ARM_JUMP_SLOT 001797f1 dgsvj1_ │ │ │ │ -00687810 00131216 R_ARM_JUMP_SLOT 005483d5 FLA_LU_piv_opc_var4 │ │ │ │ +00687788 0005fa16 R_ARM_JUMP_SLOT 00471dd5 FLA_Hemm_rl_blk_var10 │ │ │ │ +0068778c 001a7f16 R_ARM_JUMP_SLOT 004bb811 FLA_Symm_rl_unb_var1 │ │ │ │ +00687790 00179b16 R_ARM_JUMP_SLOT 005331a9 FLA_Bsvd_v_opd_var2 │ │ │ │ +00687794 000a0e16 R_ARM_JUMP_SLOT 00336e61 zlaqps_ │ │ │ │ +00687798 00173a16 R_ARM_JUMP_SLOT 00413065 FLA_Axpys_external │ │ │ │ +0068779c 00026c16 R_ARM_JUMP_SLOT 00538f9d FLA_Chol_u_opt_var2 │ │ │ │ +006877a0 0018d816 R_ARM_JUMP_SLOT 0056e609 FLA_Ttmm_l_opc_var2 │ │ │ │ +006877a4 00020816 R_ARM_JUMP_SLOT 003c773d bl1_dsyr2k │ │ │ │ +006877a8 000d7316 R_ARM_JUMP_SLOT 0043c3dd FLA_Trsv_ut_blk_var2 │ │ │ │ +006877ac 00138d16 R_ARM_JUMP_SLOT 00321b95 zlagtm_ │ │ │ │ +006877b0 00194916 R_ARM_JUMP_SLOT 006582d1 FLA_Apply_Q_UT_lhbc │ │ │ │ +006877b4 0012df16 R_ARM_JUMP_SLOT 0063783d FLA_Apply_G_rf_asc_var9b │ │ │ │ +006877b8 00168316 R_ARM_JUMP_SLOT 003cfabd bl1_sewscalv │ │ │ │ +006877bc 0005c616 R_ARM_JUMP_SLOT 004b4f59 FLA_Symm_lu_unb_var10 │ │ │ │ +006877c0 000d1216 R_ARM_JUMP_SLOT 003d2665 bl1_zsetm │ │ │ │ +006877c4 00071816 R_ARM_JUMP_SLOT 00435949 FLA_Scalr_u_blk_var3 │ │ │ │ +006877c8 00058716 R_ARM_JUMP_SLOT 00657a85 FLA_Apply_QUD_UT_inc_lhfc_blk_var1 │ │ │ │ +006877cc 00190d16 R_ARM_JUMP_SLOT 000f7f95 clarf_ │ │ │ │ +006877d0 00118516 R_ARM_JUMP_SLOT 000a22d9 cgesc2_ │ │ │ │ +006877d4 0004c116 R_ARM_JUMP_SLOT 005343c1 FLA_Chol_u │ │ │ │ +006877d8 00061316 R_ARM_JUMP_SLOT 001abc31 dlarrj_ │ │ │ │ +006877dc 000f3716 R_ARM_JUMP_SLOT 003d97c1 FLA_Copy_internal_check │ │ │ │ +006877e0 00074716 R_ARM_JUMP_SLOT 002872e9 sormr2_ │ │ │ │ +006877e4 00115a16 R_ARM_JUMP_SLOT 0062c2a5 FLA_Sylv_nn_blk_var8 │ │ │ │ +006877e8 0016c016 R_ARM_JUMP_SLOT 0042b969 FLA_Axpyt_t │ │ │ │ +006877ec 00191616 R_ARM_JUMP_SLOT 00577c69 FLA_Bidiag_UT_scale_diagonals │ │ │ │ +006877f0 0006a316 R_ARM_JUMP_SLOT 00471075 FLA_Hemm_lu_unb_var6 │ │ │ │ +006877f4 0000ff16 R_ARM_JUMP_SLOT 00411a51 FLA_Sort_bsvd_ext_f_opc │ │ │ │ +006877f8 0008b716 R_ARM_JUMP_SLOT 004538d9 FLA_Gemm_nc_blk_var2 │ │ │ │ +006877fc 00198b16 R_ARM_JUMP_SLOT 00563621 FLA_Trinv_ln_unb_var2 │ │ │ │ +00687800 000dff16 R_ARM_JUMP_SLOT 00637865 FLA_Apply_G_rf_asz_var9b │ │ │ │ +00687804 00156d16 R_ARM_JUMP_SLOT 003ed4ad FLASH_QR_UT_cntl_init │ │ │ │ +00687808 00127016 R_ARM_JUMP_SLOT 0007be79 dgebrd_check │ │ │ │ +0068780c 00141316 R_ARM_JUMP_SLOT 00174f79 dgsvj1_ │ │ │ │ +00687810 00131216 R_ARM_JUMP_SLOT 0054774d FLA_LU_piv_opc_var4 │ │ │ │ 00687814 00003716 R_ARM_JUMP_SLOT 00000000 ungetc@GLIBC_2.4 │ │ │ │ 00687818 00003816 R_ARM_JUMP_SLOT 00000000 zhpr2_ │ │ │ │ -0068781c 0008c616 R_ARM_JUMP_SLOT 00542efd FLA_LU_nopiv_opt_var5 │ │ │ │ -00687820 001c6716 R_ARM_JUMP_SLOT 003b7d2d bl1_cdot │ │ │ │ -00687824 00162f16 R_ARM_JUMP_SLOT 0006a6f5 cgetrf_ │ │ │ │ -00687828 0015a416 R_ARM_JUMP_SLOT 004f1605 FLA_Trmm_llc_unb_var3 │ │ │ │ -0068782c 00140c16 R_ARM_JUMP_SLOT 0056b089 FLA_Trinv_uu_opc_var1 │ │ │ │ -00687830 001bdb16 R_ARM_JUMP_SLOT 003e7ea9 FLA_Cntl_copyr_obj_create │ │ │ │ -00687834 00170316 R_ARM_JUMP_SLOT 004264c1 FLA_Hess_unb_external │ │ │ │ -00687838 00107716 R_ARM_JUMP_SLOT 000e5f6d clahef_ │ │ │ │ -0068783c 0014e416 R_ARM_JUMP_SLOT 003df16d FLA_Apply_Q2_UT_check │ │ │ │ -00687840 001b3e16 R_ARM_JUMP_SLOT 0028d5d5 spoequ_ │ │ │ │ -00687844 00145e16 R_ARM_JUMP_SLOT 0047b625 FLA_Hemm_ru_blk_var8 │ │ │ │ -00687848 00024716 R_ARM_JUMP_SLOT 003eb49d FLA_Apply_pivots_cntl_init │ │ │ │ -0068784c 000d0516 R_ARM_JUMP_SLOT 004ee045 FLA_Trmm_internal │ │ │ │ -00687850 00104716 R_ARM_JUMP_SLOT 003edce9 FLASH_Obj_create_flat_copy_of_hier_check │ │ │ │ +0068781c 0008c616 R_ARM_JUMP_SLOT 00541f65 FLA_LU_nopiv_opt_var5 │ │ │ │ +00687820 001c6716 R_ARM_JUMP_SLOT 003b7ac5 bl1_cdot │ │ │ │ +00687824 00162f16 R_ARM_JUMP_SLOT 0006b6b9 cgetrf_ │ │ │ │ +00687828 0015a416 R_ARM_JUMP_SLOT 004f1189 FLA_Trmm_llc_unb_var3 │ │ │ │ +0068782c 00140c16 R_ARM_JUMP_SLOT 0056b071 FLA_Trinv_uu_opc_var1 │ │ │ │ +00687830 001bdb16 R_ARM_JUMP_SLOT 003e7eb1 FLA_Cntl_copyr_obj_create │ │ │ │ +00687834 00170316 R_ARM_JUMP_SLOT 004264c9 FLA_Hess_unb_external │ │ │ │ +00687838 00107716 R_ARM_JUMP_SLOT 000e0899 clahef_ │ │ │ │ +0068783c 0014e416 R_ARM_JUMP_SLOT 003df175 FLA_Apply_Q2_UT_check │ │ │ │ +00687840 001b3e16 R_ARM_JUMP_SLOT 0028dc51 spoequ_ │ │ │ │ +00687844 00145e16 R_ARM_JUMP_SLOT 0047b609 FLA_Hemm_ru_blk_var8 │ │ │ │ +00687848 00024716 R_ARM_JUMP_SLOT 003eb301 FLA_Apply_pivots_cntl_init │ │ │ │ +0068784c 000d0516 R_ARM_JUMP_SLOT 004ee4e9 FLA_Trmm_internal │ │ │ │ +00687850 00104716 R_ARM_JUMP_SLOT 003edcf1 FLASH_Obj_create_flat_copy_of_hier_check │ │ │ │ 00687854 00003916 R_ARM_JUMP_SLOT 00000000 tan │ │ │ │ -00687858 00097116 R_ARM_JUMP_SLOT 005c878d FLA_Hess_UT_step_opt_var2 │ │ │ │ -0068785c 0007cf16 R_ARM_JUMP_SLOT 00643d5d FLA_Apply_HUD_UT_l_opc_var1 │ │ │ │ -00687860 000dc316 R_ARM_JUMP_SLOT 003d54f1 FLA_Obj_ge_check │ │ │ │ -00687864 0003f116 R_ARM_JUMP_SLOT 00474e85 FLA_Hemm_rl_blk_var8 │ │ │ │ -00687868 000c2116 R_ARM_JUMP_SLOT 001e2999 dsycon_ │ │ │ │ -0068786c 0016ad16 R_ARM_JUMP_SLOT 00197e31 dlalsa_ │ │ │ │ -00687870 000f4d16 R_ARM_JUMP_SLOT 0042cfc5 FLA_Axpyt_t_blk_var2 │ │ │ │ -00687874 0018cc16 R_ARM_JUMP_SLOT 003c4f75 bl1_dtrmm_blas │ │ │ │ -00687878 000d5d16 R_ARM_JUMP_SLOT 0019f8e9 dlaqge_ │ │ │ │ +00687858 00097116 R_ARM_JUMP_SLOT 005c876d FLA_Hess_UT_step_opt_var2 │ │ │ │ +0068785c 0007cf16 R_ARM_JUMP_SLOT 00643d45 FLA_Apply_HUD_UT_l_opc_var1 │ │ │ │ +00687860 000dc316 R_ARM_JUMP_SLOT 003d55a1 FLA_Obj_ge_check │ │ │ │ +00687864 0003f116 R_ARM_JUMP_SLOT 00474e69 FLA_Hemm_rl_blk_var8 │ │ │ │ +00687868 000c2116 R_ARM_JUMP_SLOT 001e29a1 dsycon_ │ │ │ │ +0068786c 0016ad16 R_ARM_JUMP_SLOT 00198b2d dlalsa_ │ │ │ │ +00687870 000f4d16 R_ARM_JUMP_SLOT 0042d30d FLA_Axpyt_t_blk_var2 │ │ │ │ +00687874 0018cc16 R_ARM_JUMP_SLOT 003c672d bl1_dtrmm_blas │ │ │ │ +00687878 000d5d16 R_ARM_JUMP_SLOT 001a0521 dlaqge_ │ │ │ │ 0068787c 00043616 R_ARM_JUMP_SLOT 001ac9c1 dlarfx_ │ │ │ │ -00687880 0002b816 R_ARM_JUMP_SLOT 003e7f51 FLA_Cntl_tpose_obj_create │ │ │ │ -00687884 0014eb16 R_ARM_JUMP_SLOT 003aed0d f__icvt │ │ │ │ -00687888 00159e16 R_ARM_JUMP_SLOT 005688b1 FLA_Trinv_un_ops_var3 │ │ │ │ -0068788c 00131316 R_ARM_JUMP_SLOT 0063646d FLA_Apply_G_rf_asd_var6b │ │ │ │ -00687890 000a8c16 R_ARM_JUMP_SLOT 003fd775 FLASH_Task_alloc │ │ │ │ -00687894 00028916 R_ARM_JUMP_SLOT 00261ee9 slarf_ │ │ │ │ -00687898 00055916 R_ARM_JUMP_SLOT 003e7e81 FLA_Cntl_copyt_obj_create │ │ │ │ -0068789c 0016ce16 R_ARM_JUMP_SLOT 0020b3f1 ilauplo_ │ │ │ │ -006878a0 000a2316 R_ARM_JUMP_SLOT 0024c031 slaed6_ │ │ │ │ +00687880 0002b816 R_ARM_JUMP_SLOT 003e7f59 FLA_Cntl_tpose_obj_create │ │ │ │ +00687884 0014eb16 R_ARM_JUMP_SLOT 003aee49 f__icvt │ │ │ │ +00687888 00159e16 R_ARM_JUMP_SLOT 00568899 FLA_Trinv_un_ops_var3 │ │ │ │ +0068788c 00131316 R_ARM_JUMP_SLOT 0063602d FLA_Apply_G_rf_asd_var6b │ │ │ │ +00687890 000a8c16 R_ARM_JUMP_SLOT 003fdaad FLASH_Task_alloc │ │ │ │ +00687894 00028916 R_ARM_JUMP_SLOT 00261ed9 slarf_ │ │ │ │ +00687898 00055916 R_ARM_JUMP_SLOT 003e7e89 FLA_Cntl_copyt_obj_create │ │ │ │ +0068789c 0016ce16 R_ARM_JUMP_SLOT 0020bd35 ilauplo_ │ │ │ │ +006878a0 000a2316 R_ARM_JUMP_SLOT 0024c025 slaed6_ │ │ │ │ 006878a4 00003a16 R_ARM_JUMP_SLOT 00000000 perror@GLIBC_2.4 │ │ │ │ -006878a8 00182816 R_ARM_JUMP_SLOT 00547f0d FLA_LU_piv_ops_var4 │ │ │ │ -006878ac 001c6816 R_ARM_JUMP_SLOT 006211a9 FLA_Sylv_nh_opz_var1 │ │ │ │ -006878b0 00014816 R_ARM_JUMP_SLOT 0054b2fd FLA_CAQR2_UT_opz_var1 │ │ │ │ -006878b4 00166a16 R_ARM_JUMP_SLOT 005c1c01 FLA_Hess_UT_blk_var1 │ │ │ │ -006878b8 00196316 R_ARM_JUMP_SLOT 0040fe1d FLA_Sort_svd_f_opd │ │ │ │ -006878bc 00050a16 R_ARM_JUMP_SLOT 001afff1 dlarre_ │ │ │ │ +006878a8 00182816 R_ARM_JUMP_SLOT 00547285 FLA_LU_piv_ops_var4 │ │ │ │ +006878ac 001c6816 R_ARM_JUMP_SLOT 006212a1 FLA_Sylv_nh_opz_var1 │ │ │ │ +006878b0 00014816 R_ARM_JUMP_SLOT 0054a65d FLA_CAQR2_UT_opz_var1 │ │ │ │ +006878b4 00166a16 R_ARM_JUMP_SLOT 005c0de1 FLA_Hess_UT_blk_var1 │ │ │ │ +006878b8 00196316 R_ARM_JUMP_SLOT 0040fe25 FLA_Sort_svd_f_opd │ │ │ │ +006878bc 00050a16 R_ARM_JUMP_SLOT 001af971 dlarre_ │ │ │ │ 006878c0 00003b16 R_ARM_JUMP_SLOT 00000000 tanh │ │ │ │ -006878c4 000cb916 R_ARM_JUMP_SLOT 00565441 FLA_Trinv_lu_ops_var1 │ │ │ │ -006878c8 000fbe16 R_ARM_JUMP_SLOT 003d08e9 bl1_cinverts │ │ │ │ -006878cc 001bb416 R_ARM_JUMP_SLOT 003cd949 bl1_zero_dim3 │ │ │ │ -006878d0 0010ae16 R_ARM_JUMP_SLOT 0065634d FLA_Apply_QUD_UT_lhfc_blk_var2 │ │ │ │ -006878d4 00027e16 R_ARM_JUMP_SLOT 00419681 FLA_Dots │ │ │ │ -006878d8 00166d16 R_ARM_JUMP_SLOT 0030f729 zhptrs_ │ │ │ │ -006878dc 00093216 R_ARM_JUMP_SLOT 00552e75 FLA_QR_UT_blk_var2 │ │ │ │ -006878e0 00165516 R_ARM_JUMP_SLOT 00665005 FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ -006878e4 000fcb16 R_ARM_JUMP_SLOT 003e0ab9 FLA_Apply_diag_matrix_check │ │ │ │ -006878e8 000fbd16 R_ARM_JUMP_SLOT 003e38ad FLA_LU_incpiv_check │ │ │ │ -006878ec 00155916 R_ARM_JUMP_SLOT 003e40d5 FLA_Lyap_internal_check │ │ │ │ -006878f0 0019d716 R_ARM_JUMP_SLOT 00643215 FLA_Apply_HUD_UT │ │ │ │ -006878f4 000ad316 R_ARM_JUMP_SLOT 003faded FLA_Obj_has_zero_dim │ │ │ │ -006878f8 0009f416 R_ARM_JUMP_SLOT 004d1161 FLA_Syr2k_lt_blk_var9 │ │ │ │ -006878fc 00059a16 R_ARM_JUMP_SLOT 004383ed FLA_Gemv_t_blk_var2 │ │ │ │ -00687900 0001cb16 R_ARM_JUMP_SLOT 001d5045 dpstf2_ │ │ │ │ -00687904 0009d016 R_ARM_JUMP_SLOT 002257d9 sgesc2_ │ │ │ │ -00687908 00052216 R_ARM_JUMP_SLOT 003c5fa1 bl1_dgemm │ │ │ │ +006878c4 000cb916 R_ARM_JUMP_SLOT 00565429 FLA_Trinv_lu_ops_var1 │ │ │ │ +006878c8 000fbe16 R_ARM_JUMP_SLOT 003d08f1 bl1_cinverts │ │ │ │ +006878cc 001bb416 R_ARM_JUMP_SLOT 003cda01 bl1_zero_dim3 │ │ │ │ +006878d0 0010ae16 R_ARM_JUMP_SLOT 00656061 FLA_Apply_QUD_UT_lhfc_blk_var2 │ │ │ │ +006878d4 00027e16 R_ARM_JUMP_SLOT 00419689 FLA_Dots │ │ │ │ +006878d8 00166d16 R_ARM_JUMP_SLOT 0030d541 zhptrs_ │ │ │ │ +006878dc 00093216 R_ARM_JUMP_SLOT 00552e55 FLA_QR_UT_blk_var2 │ │ │ │ +006878e0 00165516 R_ARM_JUMP_SLOT 00665841 FLA_Apply_Q_UT_lhfr_blk_var2 │ │ │ │ +006878e4 000fcb16 R_ARM_JUMP_SLOT 003e0ac1 FLA_Apply_diag_matrix_check │ │ │ │ +006878e8 000fbd16 R_ARM_JUMP_SLOT 003e38b5 FLA_LU_incpiv_check │ │ │ │ +006878ec 00155916 R_ARM_JUMP_SLOT 003e3f79 FLA_Lyap_internal_check │ │ │ │ +006878f0 0019d716 R_ARM_JUMP_SLOT 00643439 FLA_Apply_HUD_UT │ │ │ │ +006878f4 000ad316 R_ARM_JUMP_SLOT 003fadf9 FLA_Obj_has_zero_dim │ │ │ │ +006878f8 0009f416 R_ARM_JUMP_SLOT 004d177d FLA_Syr2k_lt_blk_var9 │ │ │ │ +006878fc 00059a16 R_ARM_JUMP_SLOT 004386b5 FLA_Gemv_t_blk_var2 │ │ │ │ +00687900 0001cb16 R_ARM_JUMP_SLOT 001d4ead dpstf2_ │ │ │ │ +00687904 0009d016 R_ARM_JUMP_SLOT 002252ad sgesc2_ │ │ │ │ +00687908 00052216 R_ARM_JUMP_SLOT 003c51f1 bl1_dgemm │ │ │ │ 0068790c 00190416 R_ARM_JUMP_SLOT 00085771 ssygst_check │ │ │ │ -00687910 001aed16 R_ARM_JUMP_SLOT 00424ef5 FLA_Trmm_rln_task │ │ │ │ -00687914 00095216 R_ARM_JUMP_SLOT 00453b4d FLA_Gemm_nc_unb_var2 │ │ │ │ -00687918 00140016 R_ARM_JUMP_SLOT 0025d62d slaqgb_ │ │ │ │ -0068791c 00083516 R_ARM_JUMP_SLOT 003c1ea5 bl1_ctrmv │ │ │ │ -00687920 00073116 R_ARM_JUMP_SLOT 0027cd59 slatdf_ │ │ │ │ -00687924 0002a516 R_ARM_JUMP_SLOT 0031e205 zlag2c_ │ │ │ │ -00687928 00103516 R_ARM_JUMP_SLOT 00486171 FLA_Her2k_lh_unb_var3 │ │ │ │ -0068792c 00108716 R_ARM_JUMP_SLOT 0056ab45 FLA_Trinv_uu_blk_var4 │ │ │ │ -00687930 0019f916 R_ARM_JUMP_SLOT 006758e5 FLA_Apply_Q_UT_inc_lnfc │ │ │ │ -00687934 0002b116 R_ARM_JUMP_SLOT 003ce085 bl1_dm2 │ │ │ │ -00687938 000c1916 R_ARM_JUMP_SLOT 00423709 FLA_Gemm_ht_task │ │ │ │ -0068793c 00044a16 R_ARM_JUMP_SLOT 00658435 FLA_Apply_Q_UT_internal │ │ │ │ -00687940 0003ea16 R_ARM_JUMP_SLOT 00473311 FLA_Hemm_rl_blk_var4 │ │ │ │ -00687944 00075916 R_ARM_JUMP_SLOT 005ccdc5 FLA_Hess_UT_unb_var1 │ │ │ │ -00687948 0008c016 R_ARM_JUMP_SLOT 004535e1 FLA_Gemm_nc_blk_var6 │ │ │ │ -0068794c 0018bd16 R_ARM_JUMP_SLOT 0053f8bd FLA_LU_nopiv_blk_var3 │ │ │ │ -00687950 000e0316 R_ARM_JUMP_SLOT 006595f9 FLA_Apply_Q_UT_rhbc │ │ │ │ -00687954 00154616 R_ARM_JUMP_SLOT 00634bf5 FLA_Apply_G_rf_asd_var1 │ │ │ │ -00687958 000fa616 R_ARM_JUMP_SLOT 003ec869 FLASH_Apply_Q2_UT_cntl_finalize │ │ │ │ +00687910 001aed16 R_ARM_JUMP_SLOT 00424efd FLA_Trmm_rln_task │ │ │ │ +00687914 00095216 R_ARM_JUMP_SLOT 00453b55 FLA_Gemm_nc_unb_var2 │ │ │ │ +00687918 00140016 R_ARM_JUMP_SLOT 0025cc75 slaqgb_ │ │ │ │ +0068791c 00083516 R_ARM_JUMP_SLOT 003c251d bl1_ctrmv │ │ │ │ +00687920 00073116 R_ARM_JUMP_SLOT 0027cd39 slatdf_ │ │ │ │ +00687924 0002a516 R_ARM_JUMP_SLOT 0031e809 zlag2c_ │ │ │ │ +00687928 00103516 R_ARM_JUMP_SLOT 00486155 FLA_Her2k_lh_unb_var3 │ │ │ │ +0068792c 00108716 R_ARM_JUMP_SLOT 0056ab2d FLA_Trinv_uu_blk_var4 │ │ │ │ +00687930 0019f916 R_ARM_JUMP_SLOT 006758cd FLA_Apply_Q_UT_inc_lnfc │ │ │ │ +00687934 0002b116 R_ARM_JUMP_SLOT 003cdead bl1_dm2 │ │ │ │ +00687938 000c1916 R_ARM_JUMP_SLOT 00423a1d FLA_Gemm_ht_task │ │ │ │ +0068793c 00044a16 R_ARM_JUMP_SLOT 00658a99 FLA_Apply_Q_UT_internal │ │ │ │ +00687940 0003ea16 R_ARM_JUMP_SLOT 00473941 FLA_Hemm_rl_blk_var4 │ │ │ │ +00687944 00075916 R_ARM_JUMP_SLOT 005ccda5 FLA_Hess_UT_unb_var1 │ │ │ │ +00687948 0008c016 R_ARM_JUMP_SLOT 00453091 FLA_Gemm_nc_blk_var6 │ │ │ │ +0068794c 0018bd16 R_ARM_JUMP_SLOT 0053fcb9 FLA_LU_nopiv_blk_var3 │ │ │ │ +00687950 000e0316 R_ARM_JUMP_SLOT 00659495 FLA_Apply_Q_UT_rhbc │ │ │ │ +00687954 00154616 R_ARM_JUMP_SLOT 00634bdd FLA_Apply_G_rf_asd_var1 │ │ │ │ +00687958 000fa616 R_ARM_JUMP_SLOT 003ec98d FLASH_Apply_Q2_UT_cntl_finalize │ │ │ │ 0068795c 00003c16 R_ARM_JUMP_SLOT 00000000 powf │ │ │ │ -00687960 001c2616 R_ARM_JUMP_SLOT 0043f4d9 FLA_Gemm_ch_blk_var6 │ │ │ │ -00687964 001aee16 R_ARM_JUMP_SLOT 00642111 FLA_Apply_H2_UT_l_opd_var1 │ │ │ │ -00687968 00147816 R_ARM_JUMP_SLOT 003acc21 iparmq_ │ │ │ │ -0068796c 0015b616 R_ARM_JUMP_SLOT 0051e421 FLA_Trsm_rlc_blk_var1 │ │ │ │ -00687970 00112016 R_ARM_JUMP_SLOT 006545c5 FLA_Apply_Q2_UT_lhfc_blk_var3 │ │ │ │ -00687974 001b9216 R_ARM_JUMP_SLOT 005a9891 FLA_Eig_gest_iu_opc_var1 │ │ │ │ -00687978 000fb116 R_ARM_JUMP_SLOT 005a9b35 FLA_Eig_gest_iu_opz_var1 │ │ │ │ -0068797c 0008b816 R_ARM_JUMP_SLOT 00291ba5 spstf2_ │ │ │ │ -00687980 001abf16 R_ARM_JUMP_SLOT 0008011d dormtr_check │ │ │ │ -00687984 00098116 R_ARM_JUMP_SLOT 0063601d FLA_Apply_G_rf_bls_var1 │ │ │ │ -00687988 00177f16 R_ARM_JUMP_SLOT 0050dab5 FLA_Trsm_lln │ │ │ │ -0068798c 000e9816 R_ARM_JUMP_SLOT 0024ddcd slagtf_ │ │ │ │ -00687990 0004d216 R_ARM_JUMP_SLOT 003ec7b9 FLASH_Apply_Q2_UT_cntl_init │ │ │ │ +00687960 001c2616 R_ARM_JUMP_SLOT 0043f241 FLA_Gemm_ch_blk_var6 │ │ │ │ +00687964 001aee16 R_ARM_JUMP_SLOT 00640559 FLA_Apply_H2_UT_l_opd_var1 │ │ │ │ +00687968 00147816 R_ARM_JUMP_SLOT 003acb89 iparmq_ │ │ │ │ +0068796c 0015b616 R_ARM_JUMP_SLOT 0051e261 FLA_Trsm_rlc_blk_var1 │ │ │ │ +00687970 00112016 R_ARM_JUMP_SLOT 006545ad FLA_Apply_Q2_UT_lhfc_blk_var3 │ │ │ │ +00687974 001b9216 R_ARM_JUMP_SLOT 005a9871 FLA_Eig_gest_iu_opc_var1 │ │ │ │ +00687978 000fb116 R_ARM_JUMP_SLOT 005a9b15 FLA_Eig_gest_iu_opz_var1 │ │ │ │ +0068797c 0008b816 R_ARM_JUMP_SLOT 00292001 spstf2_ │ │ │ │ +00687980 001abf16 R_ARM_JUMP_SLOT 000801e9 dormtr_check │ │ │ │ +00687984 00098116 R_ARM_JUMP_SLOT 00636ba5 FLA_Apply_G_rf_bls_var1 │ │ │ │ +00687988 00177f16 R_ARM_JUMP_SLOT 0050da99 FLA_Trsm_lln │ │ │ │ +0068798c 000e9816 R_ARM_JUMP_SLOT 00251141 slagtf_ │ │ │ │ +00687990 0004d216 R_ARM_JUMP_SLOT 003ec8dd FLASH_Apply_Q2_UT_cntl_init │ │ │ │ 00687994 00003d16 R_ARM_JUMP_SLOT 00000000 stpsv_ │ │ │ │ -00687998 00034916 R_ARM_JUMP_SLOT 003e823d FLA_Cntl_qr2ut_obj_create │ │ │ │ -0068799c 001a9a16 R_ARM_JUMP_SLOT 004bd32d FLA_Symm_rl_unb_var9 │ │ │ │ -006879a0 00086916 R_ARM_JUMP_SLOT 003e7db1 FLA_Cntl_gemv_obj_create │ │ │ │ -006879a4 000b2316 R_ARM_JUMP_SLOT 00269bed slarfx_ │ │ │ │ -006879a8 00038816 R_ARM_JUMP_SLOT 003bd50d bl1_ccopymrt │ │ │ │ -006879ac 0014ed16 R_ARM_JUMP_SLOT 00536265 FLA_Chol_l_opz_var3 │ │ │ │ -006879b0 0015f616 R_ARM_JUMP_SLOT 0044af99 FLA_Gemm_hc_blk_var3 │ │ │ │ -006879b4 001b2816 R_ARM_JUMP_SLOT 003c3409 bl1_zhemm │ │ │ │ -006879b8 00030a16 R_ARM_JUMP_SLOT 004256c1 FLA_Trsm_ruc_task │ │ │ │ -006879bc 0003eb16 R_ARM_JUMP_SLOT 00295b1d sspevd_ │ │ │ │ -006879c0 00189716 R_ARM_JUMP_SLOT 0042400d FLA_Herk_ln_task │ │ │ │ -006879c4 00076316 R_ARM_JUMP_SLOT 005d657d FLA_Hess_UT_unb_var5 │ │ │ │ -006879c8 00132c16 R_ARM_JUMP_SLOT 005a4a0d FLA_Eig_gest_il_opt_var5 │ │ │ │ -006879cc 00157d16 R_ARM_JUMP_SLOT 00441a35 FLA_Gemm_cn_unb_var3 │ │ │ │ -006879d0 0017d916 R_ARM_JUMP_SLOT 00643ec5 FLA_Apply_HUD_UT_l_opz_var1 │ │ │ │ -006879d4 00135916 R_ARM_JUMP_SLOT 0050200d FLA_Trmm_rln_blk_var4 │ │ │ │ -006879d8 000a0016 R_ARM_JUMP_SLOT 00197a11 dlamrg_ │ │ │ │ -006879dc 00037616 R_ARM_JUMP_SLOT 0028493d sorbdb2_ │ │ │ │ -006879e0 00052d16 R_ARM_JUMP_SLOT 003b63a5 bl1_daxpymt │ │ │ │ -006879e4 00182b16 R_ARM_JUMP_SLOT 004754c9 FLA_Hemm_rl_unb_var10 │ │ │ │ -006879e8 00104016 R_ARM_JUMP_SLOT 004878b1 FLA_Her2k_lh_unb_var7 │ │ │ │ -006879ec 000fcc16 R_ARM_JUMP_SLOT 003f3841 FLA_Query_blocksizes │ │ │ │ -006879f0 00037b16 R_ARM_JUMP_SLOT 002a7bfd ssytf2_rook_ │ │ │ │ -006879f4 00142416 R_ARM_JUMP_SLOT 003bc655 bl1_szcopymr │ │ │ │ -006879f8 000d9c16 R_ARM_JUMP_SLOT 0054c7d1 FLA_CAQR_UT_inc_factorize_panels │ │ │ │ -006879fc 0004ed16 R_ARM_JUMP_SLOT 003f66d9 FLA_Obj_free │ │ │ │ -00687a00 000ac016 R_ARM_JUMP_SLOT 00419ed5 FLA_Scalr_u_task │ │ │ │ +00687998 00034916 R_ARM_JUMP_SLOT 003e820d FLA_Cntl_qr2ut_obj_create │ │ │ │ +0068799c 001a9a16 R_ARM_JUMP_SLOT 004bd899 FLA_Symm_rl_unb_var9 │ │ │ │ +006879a0 00086916 R_ARM_JUMP_SLOT 003e7af1 FLA_Cntl_gemv_obj_create │ │ │ │ +006879a4 000b2316 R_ARM_JUMP_SLOT 0026938d slarfx_ │ │ │ │ +006879a8 00038816 R_ARM_JUMP_SLOT 003bd51d bl1_ccopymrt │ │ │ │ +006879ac 0014ed16 R_ARM_JUMP_SLOT 00535f5d FLA_Chol_l_opz_var3 │ │ │ │ +006879b0 0015f616 R_ARM_JUMP_SLOT 0044aca1 FLA_Gemm_hc_blk_var3 │ │ │ │ +006879b4 001b2816 R_ARM_JUMP_SLOT 003c3e49 bl1_zhemm │ │ │ │ +006879b8 00030a16 R_ARM_JUMP_SLOT 004256c9 FLA_Trsm_ruc_task │ │ │ │ +006879bc 0003eb16 R_ARM_JUMP_SLOT 00295afd sspevd_ │ │ │ │ +006879c0 00189716 R_ARM_JUMP_SLOT 00424015 FLA_Herk_ln_task │ │ │ │ +006879c4 00076316 R_ARM_JUMP_SLOT 005d4c29 FLA_Hess_UT_unb_var5 │ │ │ │ +006879c8 00132c16 R_ARM_JUMP_SLOT 005a399d FLA_Eig_gest_il_opt_var5 │ │ │ │ +006879cc 00157d16 R_ARM_JUMP_SLOT 00441f55 FLA_Gemm_cn_unb_var3 │ │ │ │ +006879d0 0017d916 R_ARM_JUMP_SLOT 00643ead FLA_Apply_HUD_UT_l_opz_var1 │ │ │ │ +006879d4 00135916 R_ARM_JUMP_SLOT 005026b1 FLA_Trmm_rln_blk_var4 │ │ │ │ +006879d8 000a0016 R_ARM_JUMP_SLOT 00196855 dlamrg_ │ │ │ │ +006879dc 00037616 R_ARM_JUMP_SLOT 0028491d sorbdb2_ │ │ │ │ +006879e0 00052d16 R_ARM_JUMP_SLOT 003b5f5d bl1_daxpymt │ │ │ │ +006879e4 00182b16 R_ARM_JUMP_SLOT 004754ad FLA_Hemm_rl_unb_var10 │ │ │ │ +006879e8 00104016 R_ARM_JUMP_SLOT 004872ad FLA_Her2k_lh_unb_var7 │ │ │ │ +006879ec 000fcc16 R_ARM_JUMP_SLOT 003f3849 FLA_Query_blocksizes │ │ │ │ +006879f0 00037b16 R_ARM_JUMP_SLOT 002a7bd9 ssytf2_rook_ │ │ │ │ +006879f4 00142416 R_ARM_JUMP_SLOT 003bc665 bl1_szcopymr │ │ │ │ +006879f8 000d9c16 R_ARM_JUMP_SLOT 0054c7b1 FLA_CAQR_UT_inc_factorize_panels │ │ │ │ +006879fc 0004ed16 R_ARM_JUMP_SLOT 003f66e1 FLA_Obj_free │ │ │ │ +00687a00 000ac016 R_ARM_JUMP_SLOT 00419edd FLA_Scalr_u_task │ │ │ │ 00687a04 0016f916 R_ARM_JUMP_SLOT 00085bad strtri_check │ │ │ │ -00687a08 0001b316 R_ARM_JUMP_SLOT 005ff559 FLA_Sylv_hh_blk_var18 │ │ │ │ -00687a0c 000e2416 R_ARM_JUMP_SLOT 003bca95 bl1_cdcopymr │ │ │ │ -00687a10 001c6e16 R_ARM_JUMP_SLOT 004fe72d FLA_Trmm_lut_unb_var2 │ │ │ │ -00687a14 0009fc16 R_ARM_JUMP_SLOT 000f8639 clarfgp_ │ │ │ │ -00687a18 00113516 R_ARM_JUMP_SLOT 00466c95 FLA_Hemm_ll_blk_var9 │ │ │ │ +00687a08 0001b316 R_ARM_JUMP_SLOT 005ff541 FLA_Sylv_hh_blk_var18 │ │ │ │ +00687a0c 000e2416 R_ARM_JUMP_SLOT 003bcaa5 bl1_cdcopymr │ │ │ │ +00687a10 001c6e16 R_ARM_JUMP_SLOT 004fe56d FLA_Trmm_lut_unb_var2 │ │ │ │ +00687a14 0009fc16 R_ARM_JUMP_SLOT 000f8631 clarfgp_ │ │ │ │ +00687a18 00113516 R_ARM_JUMP_SLOT 00467e9d FLA_Hemm_ll_blk_var9 │ │ │ │ 00687a1c 00003e16 R_ARM_JUMP_SLOT 00000000 ssbmv_ │ │ │ │ 00687a20 00003f16 R_ARM_JUMP_SLOT 00000000 cgbmv_ │ │ │ │ -00687a24 00138a16 R_ARM_JUMP_SLOT 00156771 dgbtf2_ │ │ │ │ -00687a28 000c9e16 R_ARM_JUMP_SLOT 004f74c5 FLA_Trmm_llt_unb_var2 │ │ │ │ +00687a24 00138a16 R_ARM_JUMP_SLOT 001570d9 dgbtf2_ │ │ │ │ +00687a28 000c9e16 R_ARM_JUMP_SLOT 004f6aed FLA_Trmm_llt_unb_var2 │ │ │ │ 00687a2c 0001bc16 R_ARM_JUMP_SLOT 00073f29 dormtr_ │ │ │ │ -00687a30 00067716 R_ARM_JUMP_SLOT 001ccf5d dorbdb_ │ │ │ │ -00687a34 00095b16 R_ARM_JUMP_SLOT 002b1e05 stgsja_ │ │ │ │ -00687a38 0019e716 R_ARM_JUMP_SLOT 004e4fc5 FLA_Syrk_ln_unb_var2 │ │ │ │ -00687a3c 00098f16 R_ARM_JUMP_SLOT 0040ae71 FLA_Pythag2_opd │ │ │ │ -00687a40 00073816 R_ARM_JUMP_SLOT 00456d05 FLA_Gemm_nn_blk_var3 │ │ │ │ -00687a44 0007ff16 R_ARM_JUMP_SLOT 004265e9 FLA_LQ_blk_external │ │ │ │ -00687a48 00143916 R_ARM_JUMP_SLOT 003c141d bl1_dsyr2 │ │ │ │ -00687a4c 00135d16 R_ARM_JUMP_SLOT 0007cc85 dgeqrf_check │ │ │ │ -00687a50 00102116 R_ARM_JUMP_SLOT 000a1bb5 cgerq2_ │ │ │ │ +00687a30 00067716 R_ARM_JUMP_SLOT 001cd3d9 dorbdb_ │ │ │ │ +00687a34 00095b16 R_ARM_JUMP_SLOT 002b2b69 stgsja_ │ │ │ │ +00687a38 0019e716 R_ARM_JUMP_SLOT 004e53d9 FLA_Syrk_ln_unb_var2 │ │ │ │ +00687a3c 00098f16 R_ARM_JUMP_SLOT 0040ae79 FLA_Pythag2_opd │ │ │ │ +00687a40 00073816 R_ARM_JUMP_SLOT 00456a91 FLA_Gemm_nn_blk_var3 │ │ │ │ +00687a44 0007ff16 R_ARM_JUMP_SLOT 004265f1 FLA_LQ_blk_external │ │ │ │ +00687a48 00143916 R_ARM_JUMP_SLOT 003c176d bl1_dsyr2 │ │ │ │ +00687a4c 00135d16 R_ARM_JUMP_SLOT 0007cc89 dgeqrf_check │ │ │ │ +00687a50 00102116 R_ARM_JUMP_SLOT 000a15b1 cgerq2_ │ │ │ │ 00687a54 00197b16 R_ARM_JUMP_SLOT 00072565 dormlq_ │ │ │ │ -00687a58 0001f216 R_ARM_JUMP_SLOT 0040bf89 fla_dlamc2 │ │ │ │ -00687a5c 00194116 R_ARM_JUMP_SLOT 00330db1 zlanhp_ │ │ │ │ -00687a60 0004b116 R_ARM_JUMP_SLOT 005eeb7d FLA_Lyap_h_unb_var3 │ │ │ │ -00687a64 0012c416 R_ARM_JUMP_SLOT 004ed0d5 FLA_Syrk_ut_unb_var3 │ │ │ │ -00687a68 0001c616 R_ARM_JUMP_SLOT 0052c1d5 FLA_Trsm_rut_unb_var2 │ │ │ │ -00687a6c 0008ef16 R_ARM_JUMP_SLOT 0049a605 FLA_Her2k_un_unb_var4 │ │ │ │ -00687a70 000eb116 R_ARM_JUMP_SLOT 00424a1d FLA_Syr2k_ut_task │ │ │ │ -00687a74 001a6b16 R_ARM_JUMP_SLOT 003cfb6d bl1_csewscalv │ │ │ │ -00687a78 00175e16 R_ARM_JUMP_SLOT 0042349d FLA_Gemm_ct_task │ │ │ │ -00687a7c 00044c16 R_ARM_JUMP_SLOT 004955e1 FLA_Her2k_uh_unb_var8 │ │ │ │ -00687a80 00119416 R_ARM_JUMP_SLOT 002bf931 strsen_ │ │ │ │ -00687a84 00128c16 R_ARM_JUMP_SLOT 003c23a9 bl1_dtrsv │ │ │ │ -00687a88 000fa416 R_ARM_JUMP_SLOT 001d7a41 dspcon_ │ │ │ │ -00687a8c 000eb816 R_ARM_JUMP_SLOT 0022e479 sggsvp_ │ │ │ │ -00687a90 001acc16 R_ARM_JUMP_SLOT 005c9cfd FLA_Hess_UT_step_ofz_var3 │ │ │ │ -00687a94 000ce116 R_ARM_JUMP_SLOT 00405b4d FLA_Sort_b_opd │ │ │ │ -00687a98 00195f16 R_ARM_JUMP_SLOT 004e9651 FLA_Syrk_un_blk_var4 │ │ │ │ -00687a9c 000a4316 R_ARM_JUMP_SLOT 003ba445 bl1_ccopymt │ │ │ │ -00687aa0 00024116 R_ARM_JUMP_SLOT 005c058d FLA_Hess_UT_blf_var3 │ │ │ │ -00687aa4 0004ee16 R_ARM_JUMP_SLOT 002a3e59 ssyevx_ │ │ │ │ -00687aa8 00022d16 R_ARM_JUMP_SLOT 001bb1b1 dlasrt_ │ │ │ │ -00687aac 00019716 R_ARM_JUMP_SLOT 001d2315 dppequ_ │ │ │ │ -00687ab0 000a5716 R_ARM_JUMP_SLOT 003eca0d FLASH_Apply_QUD_UT_cntl_finalize │ │ │ │ -00687ab4 00132116 R_ARM_JUMP_SLOT 005a0489 FLA_Eig_gest_il_opt_var1 │ │ │ │ -00687ab8 000d3b16 R_ARM_JUMP_SLOT 0028de35 spbtrf_ │ │ │ │ -00687abc 00068516 R_ARM_JUMP_SLOT 005ca419 FLA_Hess_UT_step_ofu_var3 │ │ │ │ -00687ac0 0019f016 R_ARM_JUMP_SLOT 004b8189 FLA_Symm_rl_blk_var2 │ │ │ │ -00687ac4 0002f516 R_ARM_JUMP_SLOT 0043408d FLA_Scal_blk_var3 │ │ │ │ -00687ac8 000ded16 R_ARM_JUMP_SLOT 00436105 FLA_Gemv_h │ │ │ │ +00687a58 0001f216 R_ARM_JUMP_SLOT 0040bf91 fla_dlamc2 │ │ │ │ +00687a5c 00194116 R_ARM_JUMP_SLOT 00331079 zlanhp_ │ │ │ │ +00687a60 0004b116 R_ARM_JUMP_SLOT 005ed825 FLA_Lyap_h_unb_var3 │ │ │ │ +00687a64 0012c416 R_ARM_JUMP_SLOT 004ecc91 FLA_Syrk_ut_unb_var3 │ │ │ │ +00687a68 0001c616 R_ARM_JUMP_SLOT 0052ba11 FLA_Trsm_rut_unb_var2 │ │ │ │ +00687a6c 0008ef16 R_ARM_JUMP_SLOT 0049abad FLA_Her2k_un_unb_var4 │ │ │ │ +00687a70 000eb116 R_ARM_JUMP_SLOT 00424791 FLA_Syr2k_ut_task │ │ │ │ +00687a74 001a6b16 R_ARM_JUMP_SLOT 003cfb75 bl1_csewscalv │ │ │ │ +00687a78 00175e16 R_ARM_JUMP_SLOT 004237b1 FLA_Gemm_ct_task │ │ │ │ +00687a7c 00044c16 R_ARM_JUMP_SLOT 004955c5 FLA_Her2k_uh_unb_var8 │ │ │ │ +00687a80 00119416 R_ARM_JUMP_SLOT 002bf90d strsen_ │ │ │ │ +00687a84 00128c16 R_ARM_JUMP_SLOT 003c1d51 bl1_dtrsv │ │ │ │ +00687a88 000fa416 R_ARM_JUMP_SLOT 001d89c1 dspcon_ │ │ │ │ +00687a8c 000eb816 R_ARM_JUMP_SLOT 0022e76d sggsvp_ │ │ │ │ +00687a90 001acc16 R_ARM_JUMP_SLOT 005c9cdd FLA_Hess_UT_step_ofz_var3 │ │ │ │ +00687a94 000ce116 R_ARM_JUMP_SLOT 00405a31 FLA_Sort_b_opd │ │ │ │ +00687a98 00195f16 R_ARM_JUMP_SLOT 004e9a61 FLA_Syrk_un_blk_var4 │ │ │ │ +00687a9c 000a4316 R_ARM_JUMP_SLOT 003b9f45 bl1_ccopymt │ │ │ │ +00687aa0 00024116 R_ARM_JUMP_SLOT 005bfcf9 FLA_Hess_UT_blf_var3 │ │ │ │ +00687aa4 0004ee16 R_ARM_JUMP_SLOT 002a3e35 ssyevx_ │ │ │ │ +00687aa8 00022d16 R_ARM_JUMP_SLOT 001bb1b9 dlasrt_ │ │ │ │ +00687aac 00019716 R_ARM_JUMP_SLOT 001d241d dppequ_ │ │ │ │ +00687ab0 000a5716 R_ARM_JUMP_SLOT 003ec87d FLASH_Apply_QUD_UT_cntl_finalize │ │ │ │ +00687ab4 00132116 R_ARM_JUMP_SLOT 005a0469 FLA_Eig_gest_il_opt_var1 │ │ │ │ +00687ab8 000d3b16 R_ARM_JUMP_SLOT 0028de15 spbtrf_ │ │ │ │ +00687abc 00068516 R_ARM_JUMP_SLOT 005ca3f9 FLA_Hess_UT_step_ofu_var3 │ │ │ │ +00687ac0 0019f016 R_ARM_JUMP_SLOT 004b8799 FLA_Symm_rl_blk_var2 │ │ │ │ +00687ac4 0002f516 R_ARM_JUMP_SLOT 00433df1 FLA_Scal_blk_var3 │ │ │ │ +00687ac8 000ded16 R_ARM_JUMP_SLOT 00435e69 FLA_Gemv_h │ │ │ │ 00687acc 00157e16 R_ARM_JUMP_SLOT 00073381 sorm2r_ │ │ │ │ -00687ad0 001a0316 R_ARM_JUMP_SLOT 004e9ed9 FLA_Syrk_un_unb_var1 │ │ │ │ -00687ad4 00145516 R_ARM_JUMP_SLOT 00479ac5 FLA_Hemm_ru_blk_var4 │ │ │ │ -00687ad8 00026816 R_ARM_JUMP_SLOT 0009de99 cgeqr2_ │ │ │ │ -00687adc 0019f616 R_ARM_JUMP_SLOT 003e13f1 FLA_Bidiag_UT_internal_check │ │ │ │ -00687ae0 00113116 R_ARM_JUMP_SLOT 003edfc9 FLASH_LU_find_zero_on_diagonal_check │ │ │ │ -00687ae4 000b9b16 R_ARM_JUMP_SLOT 003b8325 bl1_dinvscalv │ │ │ │ -00687ae8 00115416 R_ARM_JUMP_SLOT 00628f15 FLA_Sylv_nn_blk_var4 │ │ │ │ -00687aec 000cce16 R_ARM_JUMP_SLOT 0056af59 FLA_Trinv_uu_ops_var1 │ │ │ │ -00687af0 0014a116 R_ARM_JUMP_SLOT 0050605d FLA_Trmm_ruc_blk_var1 │ │ │ │ -00687af4 0007c016 R_ARM_JUMP_SLOT 00190c09 dlagtf_ │ │ │ │ -00687af8 0002f216 R_ARM_JUMP_SLOT 0057da21 FLA_Bidiag_UT_u_blk_var4 │ │ │ │ -00687afc 0015da16 R_ARM_JUMP_SLOT 0065ab71 FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ -00687b00 00118d16 R_ARM_JUMP_SLOT 003f3795 FLA_Blocksize_create_copy │ │ │ │ -00687b04 00084a16 R_ARM_JUMP_SLOT 005f4161 FLA_Lyap_n_opt_var3 │ │ │ │ -00687b08 00194a16 R_ARM_JUMP_SLOT 004e3a59 FLA_Syrk_ln_blk_var2 │ │ │ │ +00687ad0 001a0316 R_ARM_JUMP_SLOT 004ea2e9 FLA_Syrk_un_unb_var1 │ │ │ │ +00687ad4 00145516 R_ARM_JUMP_SLOT 00479aa9 FLA_Hemm_ru_blk_var4 │ │ │ │ +00687ad8 00026816 R_ARM_JUMP_SLOT 0009cad9 cgeqr2_ │ │ │ │ +00687adc 0019f616 R_ARM_JUMP_SLOT 003e13f9 FLA_Bidiag_UT_internal_check │ │ │ │ +00687ae0 00113116 R_ARM_JUMP_SLOT 003edfd1 FLASH_LU_find_zero_on_diagonal_check │ │ │ │ +00687ae4 000b9b16 R_ARM_JUMP_SLOT 003b8335 bl1_dinvscalv │ │ │ │ +00687ae8 00115416 R_ARM_JUMP_SLOT 00629b09 FLA_Sylv_nn_blk_var4 │ │ │ │ +00687aec 000cce16 R_ARM_JUMP_SLOT 0056af41 FLA_Trinv_uu_ops_var1 │ │ │ │ +00687af0 0014a116 R_ARM_JUMP_SLOT 00506041 FLA_Trmm_ruc_blk_var1 │ │ │ │ +00687af4 0007c016 R_ARM_JUMP_SLOT 00192b11 dlagtf_ │ │ │ │ +00687af8 0002f216 R_ARM_JUMP_SLOT 0057da01 FLA_Bidiag_UT_u_blk_var4 │ │ │ │ +00687afc 0015da16 R_ARM_JUMP_SLOT 00663a55 FLA_Apply_Q_UT_lhbr_blk_var2 │ │ │ │ +00687b00 00118d16 R_ARM_JUMP_SLOT 003f379d FLA_Blocksize_create_copy │ │ │ │ +00687b04 00084a16 R_ARM_JUMP_SLOT 005f3809 FLA_Lyap_n_opt_var3 │ │ │ │ +00687b08 00194a16 R_ARM_JUMP_SLOT 004e35a5 FLA_Syrk_ln_blk_var2 │ │ │ │ 00687b0c 00004016 R_ARM_JUMP_SLOT 00000000 zhbmv_ │ │ │ │ -00687b10 000e8616 R_ARM_JUMP_SLOT 0040da51 FLA_Sort_evd_b_opz │ │ │ │ +00687b10 000e8616 R_ARM_JUMP_SLOT 0040dd8d FLA_Sort_evd_b_opz │ │ │ │ 00687b14 0014be16 R_ARM_JUMP_SLOT 00217321 sgecon_ │ │ │ │ -00687b18 00198216 R_ARM_JUMP_SLOT 003be749 bl1_zdcopymrt │ │ │ │ -00687b1c 00120f16 R_ARM_JUMP_SLOT 003ed5d5 FLASH_QR_UT_cntl_finalize │ │ │ │ -00687b20 000fa116 R_ARM_JUMP_SLOT 003df44d FLA_Apply_Q2_UT_internal_check │ │ │ │ -00687b24 00013116 R_ARM_JUMP_SLOT 004b6739 FLA_Symm_lu_unb_var5 │ │ │ │ -00687b28 0009e816 R_ARM_JUMP_SLOT 004cfebd FLA_Syr2k_lt_blk_var5 │ │ │ │ -00687b2c 00072e16 R_ARM_JUMP_SLOT 000f1165 clantp_ │ │ │ │ -00687b30 000d8816 R_ARM_JUMP_SLOT 003f69a9 FLA_Check_complex_datatype │ │ │ │ -00687b34 0006ac16 R_ARM_JUMP_SLOT 0043c15d FLA_Gemm_cc_blk_var1 │ │ │ │ -00687b38 0010ce16 R_ARM_JUMP_SLOT 005630e9 FLA_Trinv_ln_opz_var3 │ │ │ │ -00687b3c 0008f816 R_ARM_JUMP_SLOT 0049bd19 FLA_Her2k_un_unb_var9 │ │ │ │ -00687b40 00114816 R_ARM_JUMP_SLOT 005ce2d9 FLA_Hess_UT_step_opz_var3 │ │ │ │ -00687b44 001afa16 R_ARM_JUMP_SLOT 003bc985 bl1_dccopymr │ │ │ │ +00687b18 00198216 R_ARM_JUMP_SLOT 003be759 bl1_zdcopymrt │ │ │ │ +00687b1c 00120f16 R_ARM_JUMP_SLOT 003ed521 FLASH_QR_UT_cntl_finalize │ │ │ │ +00687b20 000fa116 R_ARM_JUMP_SLOT 003df455 FLA_Apply_Q2_UT_internal_check │ │ │ │ +00687b24 00013116 R_ARM_JUMP_SLOT 004b671d FLA_Symm_lu_unb_var5 │ │ │ │ +00687b28 0009e816 R_ARM_JUMP_SLOT 004cfea1 FLA_Syr2k_lt_blk_var5 │ │ │ │ +00687b2c 00072e16 R_ARM_JUMP_SLOT 000f0c6d clantp_ │ │ │ │ +00687b30 000d8816 R_ARM_JUMP_SLOT 003f7a79 FLA_Check_complex_datatype │ │ │ │ +00687b34 0006ac16 R_ARM_JUMP_SLOT 0043bd75 FLA_Gemm_cc_blk_var1 │ │ │ │ +00687b38 0010ce16 R_ARM_JUMP_SLOT 005630d1 FLA_Trinv_ln_opz_var3 │ │ │ │ +00687b3c 0008f816 R_ARM_JUMP_SLOT 0049bcfd FLA_Her2k_un_unb_var9 │ │ │ │ +00687b40 00114816 R_ARM_JUMP_SLOT 005ce2b9 FLA_Hess_UT_step_opz_var3 │ │ │ │ +00687b44 001afa16 R_ARM_JUMP_SLOT 003bc995 bl1_dccopymr │ │ │ │ 00687b48 00004116 R_ARM_JUMP_SLOT 00000000 cgemm_ │ │ │ │ -00687b4c 0017c716 R_ARM_JUMP_SLOT 0064e341 FLA_Apply_G_rf_ops_var9 │ │ │ │ -00687b50 000c1e16 R_ARM_JUMP_SLOT 00374fcd ztgexc_ │ │ │ │ -00687b54 000d0f16 R_ARM_JUMP_SLOT 005beffd FLA_Fused_Gerc2_Ahx_Ax_ops_var1 │ │ │ │ -00687b58 00095816 R_ARM_JUMP_SLOT 004545dd FLA_Gemm_nc_unb_var6 │ │ │ │ -00687b5c 00193b16 R_ARM_JUMP_SLOT 0037f3b9 ztgevc_ │ │ │ │ -00687b60 000b8b16 R_ARM_JUMP_SLOT 0033bcf1 zlar1v_ │ │ │ │ -00687b64 0013aa16 R_ARM_JUMP_SLOT 003a1cd9 zungl2_fla │ │ │ │ -00687b68 00168916 R_ARM_JUMP_SLOT 0067558d FLA_Apply_Q_UT_inc_internal │ │ │ │ -00687b6c 00129d16 R_ARM_JUMP_SLOT 0040b04d FLA_Pythag3_ops │ │ │ │ -00687b70 00156316 R_ARM_JUMP_SLOT 00507641 FLA_Trmm_ruc_unb_var2 │ │ │ │ -00687b74 00138416 R_ARM_JUMP_SLOT 003e755d FLA_UDdate_UT_update_rhs_check │ │ │ │ -00687b78 00079a16 R_ARM_JUMP_SLOT 003b3185 c_le │ │ │ │ -00687b7c 00163e16 R_ARM_JUMP_SLOT 00079f9d clauu2_check │ │ │ │ -00687b80 000d5816 R_ARM_JUMP_SLOT 005243e1 FLA_Trsm_rlt_unb_var3 │ │ │ │ -00687b84 001c3216 R_ARM_JUMP_SLOT 000f251d claqge_ │ │ │ │ -00687b88 00190a16 R_ARM_JUMP_SLOT 00567c0d FLA_Trinv_un_blk_var4 │ │ │ │ +00687b4c 0017c716 R_ARM_JUMP_SLOT 0064dd65 FLA_Apply_G_rf_ops_var9 │ │ │ │ +00687b50 000c1e16 R_ARM_JUMP_SLOT 00375725 ztgexc_ │ │ │ │ +00687b54 000d0f16 R_ARM_JUMP_SLOT 005befdd FLA_Fused_Gerc2_Ahx_Ax_ops_var1 │ │ │ │ +00687b58 00095816 R_ARM_JUMP_SLOT 004545e5 FLA_Gemm_nc_unb_var6 │ │ │ │ +00687b5c 00193b16 R_ARM_JUMP_SLOT 0037e6b1 ztgevc_ │ │ │ │ +00687b60 000b8b16 R_ARM_JUMP_SLOT 0033c309 zlar1v_ │ │ │ │ +00687b64 0013aa16 R_ARM_JUMP_SLOT 003a35b1 zungl2_fla │ │ │ │ +00687b68 00168916 R_ARM_JUMP_SLOT 00675485 FLA_Apply_Q_UT_inc_internal │ │ │ │ +00687b6c 00129d16 R_ARM_JUMP_SLOT 0040b055 FLA_Pythag3_ops │ │ │ │ +00687b70 00156316 R_ARM_JUMP_SLOT 00507481 FLA_Trmm_ruc_unb_var2 │ │ │ │ +00687b74 00138416 R_ARM_JUMP_SLOT 003e7671 FLA_UDdate_UT_update_rhs_check │ │ │ │ +00687b78 00079a16 R_ARM_JUMP_SLOT 003b3ed5 c_le │ │ │ │ +00687b7c 00163e16 R_ARM_JUMP_SLOT 000782cd clauu2_check │ │ │ │ +00687b80 000d5816 R_ARM_JUMP_SLOT 005243c5 FLA_Trsm_rlt_unb_var3 │ │ │ │ +00687b84 001c3216 R_ARM_JUMP_SLOT 000f2eb1 claqge_ │ │ │ │ +00687b88 00190a16 R_ARM_JUMP_SLOT 00567bf5 FLA_Trinv_un_blk_var4 │ │ │ │ 00687b8c 00004216 R_ARM_JUMP_SLOT 00000000 sqrtf │ │ │ │ -00687b90 0011dd16 R_ARM_JUMP_SLOT 0046a509 FLA_Hemm_ll_unb_var6 │ │ │ │ -00687b94 0004b216 R_ARM_JUMP_SLOT 0042366d FLA_Gemm_hn_task │ │ │ │ -00687b98 001acd16 R_ARM_JUMP_SLOT 003caabd bl1_dtrsm_blas │ │ │ │ -00687b9c 000f5f16 R_ARM_JUMP_SLOT 00484d0d FLA_Her2k_lh_blk_var8 │ │ │ │ -00687ba0 0008f116 R_ARM_JUMP_SLOT 003be2b9 bl1_cdcopymrt │ │ │ │ -00687ba4 0011bd16 R_ARM_JUMP_SLOT 003c00ad bl1_chemv │ │ │ │ -00687ba8 000a5816 R_ARM_JUMP_SLOT 003fd4a9 FLASH_Queue_set_data_affinity │ │ │ │ -00687bac 00148916 R_ARM_JUMP_SLOT 005ad9c5 FLA_Eig_gest_iu_ops_var4 │ │ │ │ -00687bb0 00066116 R_ARM_JUMP_SLOT 003cd835 bl1_is_notrans │ │ │ │ -00687bb4 0008f916 R_ARM_JUMP_SLOT 003f5959 FLA_Param_map_flame_to_blis_trans │ │ │ │ -00687bb8 0009f816 R_ARM_JUMP_SLOT 004db799 FLA_Syr2k_ut_blk_var1 │ │ │ │ -00687bbc 001a7b16 R_ARM_JUMP_SLOT 003ebad1 FLA_LQ_UT_cntl_finalize │ │ │ │ -00687bc0 000dfc16 R_ARM_JUMP_SLOT 003d8729 FLA_Shift_diag_check │ │ │ │ -00687bc4 000f9316 R_ARM_JUMP_SLOT 004ab3b9 FLA_Symm_ru │ │ │ │ -00687bc8 00175c16 R_ARM_JUMP_SLOT 003cf4ed bl1_csewinvscalv │ │ │ │ +00687b90 0011dd16 R_ARM_JUMP_SLOT 0046a4ed FLA_Hemm_ll_unb_var6 │ │ │ │ +00687b94 0004b216 R_ARM_JUMP_SLOT 00423981 FLA_Gemm_hn_task │ │ │ │ +00687b98 001acd16 R_ARM_JUMP_SLOT 003caacd bl1_dtrsm_blas │ │ │ │ +00687b9c 000f5f16 R_ARM_JUMP_SLOT 004846c1 FLA_Her2k_lh_blk_var8 │ │ │ │ +00687ba0 0008f116 R_ARM_JUMP_SLOT 003be2c9 bl1_cdcopymrt │ │ │ │ +00687ba4 0011bd16 R_ARM_JUMP_SLOT 003beb4d bl1_chemv │ │ │ │ +00687ba8 000a5816 R_ARM_JUMP_SLOT 003fd7e1 FLASH_Queue_set_data_affinity │ │ │ │ +00687bac 00148916 R_ARM_JUMP_SLOT 005acde5 FLA_Eig_gest_iu_ops_var4 │ │ │ │ +00687bb0 00066116 R_ARM_JUMP_SLOT 003cd8ed bl1_is_notrans │ │ │ │ +00687bb4 0008f916 R_ARM_JUMP_SLOT 003f5961 FLA_Param_map_flame_to_blis_trans │ │ │ │ +00687bb8 0009f816 R_ARM_JUMP_SLOT 004db77d FLA_Syr2k_ut_blk_var1 │ │ │ │ +00687bbc 001a7b16 R_ARM_JUMP_SLOT 003ebad9 FLA_LQ_UT_cntl_finalize │ │ │ │ +00687bc0 000dfc16 R_ARM_JUMP_SLOT 003d8731 FLA_Shift_diag_check │ │ │ │ +00687bc4 000f9316 R_ARM_JUMP_SLOT 004ab9b1 FLA_Symm_ru │ │ │ │ +00687bc8 00175c16 R_ARM_JUMP_SLOT 003cf4f5 bl1_csewinvscalv │ │ │ │ 00687bcc 00004316 R_ARM_JUMP_SLOT 00000000 dtpmv_ │ │ │ │ -00687bd0 00153316 R_ARM_JUMP_SLOT 0033c7f9 zlargv_ │ │ │ │ -00687bd4 00163816 R_ARM_JUMP_SLOT 003de36d FLA_Trmm_internal_check │ │ │ │ -00687bd8 00142e16 R_ARM_JUMP_SLOT 005ba74d FLA_Eig_gest_nu_ops_var2 │ │ │ │ -00687bdc 001a0b16 R_ARM_JUMP_SLOT 004eab41 FLA_Syrk_un_unb_var5 │ │ │ │ -00687be0 00112816 R_ARM_JUMP_SLOT 0056b975 FLA_Trinv_uu_unb_var2 │ │ │ │ -00687be4 00070916 R_ARM_JUMP_SLOT 003e2be1 FLA_Hess_UT_internal_check │ │ │ │ -00687be8 00049c16 R_ARM_JUMP_SLOT 00476259 FLA_Hemm_rl_unb_var3 │ │ │ │ -00687bec 0018ef16 R_ARM_JUMP_SLOT 00122059 cstedc_ │ │ │ │ -00687bf0 00074c16 R_ARM_JUMP_SLOT 000c7e89 chpgst_ │ │ │ │ -00687bf4 00175516 R_ARM_JUMP_SLOT 004462fd FLA_Gemm_hn │ │ │ │ -00687bf8 0005a416 R_ARM_JUMP_SLOT 00426b65 FLA_Sylv_hn_blk_ext │ │ │ │ -00687bfc 00117916 R_ARM_JUMP_SLOT 004ca515 FLA_Syr2k_ln_blk_var7 │ │ │ │ -00687c00 001a0e16 R_ARM_JUMP_SLOT 003cd809 bl1_does_trans │ │ │ │ -00687c04 000f5016 R_ARM_JUMP_SLOT 0048315d FLA_Her2k_lh_blk_var4 │ │ │ │ -00687c08 001aa016 R_ARM_JUMP_SLOT 00500a29 FLA_Trmm_rlh_blk_var4 │ │ │ │ -00687c0c 000d6616 R_ARM_JUMP_SLOT 0041f23d FLA_Hemm_external │ │ │ │ -00687c10 000fe416 R_ARM_JUMP_SLOT 0035e76d zptcon_ │ │ │ │ -00687c14 0002e816 R_ARM_JUMP_SLOT 0031bbc9 zlacp2_ │ │ │ │ -00687c18 000efe16 R_ARM_JUMP_SLOT 003d3c05 bl1_ssymmize │ │ │ │ -00687c1c 00014f16 R_ARM_JUMP_SLOT 002192fd sbbcsd_ │ │ │ │ -00687c20 001a3716 R_ARM_JUMP_SLOT 003e5199 FLA_Svd_check │ │ │ │ -00687c24 000c7616 R_ARM_JUMP_SLOT 00668715 FLA_Apply_Q_UT_lnfc_blk_var2 │ │ │ │ -00687c28 0004c516 R_ARM_JUMP_SLOT 00415145 FLA_Dot2cs_external │ │ │ │ -00687c2c 000a9d16 R_ARM_JUMP_SLOT 004d3ec9 FLA_Syr2k_lt_unb_var7 │ │ │ │ -00687c30 000ca816 R_ARM_JUMP_SLOT 005555cd FLA_QR_UT_opc_var2 │ │ │ │ -00687c34 000c5c16 R_ARM_JUMP_SLOT 00504e8d FLA_Trmm_rlt_unb_var4 │ │ │ │ -00687c38 00044516 R_ARM_JUMP_SLOT 000f1a99 clantb_ │ │ │ │ -00687c3c 00107d16 R_ARM_JUMP_SLOT 003d8d6d FLA_Wilkshift_tridiag_check │ │ │ │ -00687c40 000bea16 R_ARM_JUMP_SLOT 00428939 FLA_LQ_UT_task │ │ │ │ -00687c44 0017dc16 R_ARM_JUMP_SLOT 003c1e11 bl1_ctrmv_blas │ │ │ │ -00687c48 00152516 R_ARM_JUMP_SLOT 003c175d bl1_zsyr2 │ │ │ │ -00687c4c 0007e916 R_ARM_JUMP_SLOT 00595065 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opz_var1 │ │ │ │ -00687c50 000d6716 R_ARM_JUMP_SLOT 003d9235 FLA_Axpyrt_check │ │ │ │ -00687c54 0019e116 R_ARM_JUMP_SLOT 003ff895 FLA_Fill_with_random_dist │ │ │ │ -00687c58 00012316 R_ARM_JUMP_SLOT 003e7f7d FLA_Cntl_gemm_obj_create │ │ │ │ -00687c5c 00118716 R_ARM_JUMP_SLOT 004d67b1 FLA_Syr2k_un_blk_var5 │ │ │ │ -00687c60 000a3716 R_ARM_JUMP_SLOT 0059c7e1 FLA_Eig_gest_nu │ │ │ │ -00687c64 0007ce16 R_ARM_JUMP_SLOT 0050a399 FLA_Trmm_run_unb_var4 │ │ │ │ -00687c68 000ce216 R_ARM_JUMP_SLOT 00437701 FLA_Gemv_n_blk_var1 │ │ │ │ -00687c6c 00138b16 R_ARM_JUMP_SLOT 0029aa51 ssptrs_ │ │ │ │ -00687c70 0009d516 R_ARM_JUMP_SLOT 003ebe29 FLA_Lyap_cntl_init │ │ │ │ -00687c74 00112d16 R_ARM_JUMP_SLOT 003c1d41 bl1_dtrmv │ │ │ │ -00687c78 00172b16 R_ARM_JUMP_SLOT 006539f5 FLA_Apply_Q2_UT_lhfc │ │ │ │ -00687c7c 0005a716 R_ARM_JUMP_SLOT 004ff951 FLA_Trmm_rlc_unb_var4 │ │ │ │ -00687c80 0019e516 R_ARM_JUMP_SLOT 0054c06d FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ -00687c84 000e7416 R_ARM_JUMP_SLOT 003e8b6d FLA_Axpy_cntl_finalize │ │ │ │ -00687c88 001b9016 R_ARM_JUMP_SLOT 00585a99 FLA_Bidiag_UT_u_step_ofs_var4 │ │ │ │ -00687c8c 001a1716 R_ARM_JUMP_SLOT 005e68ed FLA_Tridiag_UT_l_step_opz_var3 │ │ │ │ -00687c90 001c1b16 R_ARM_JUMP_SLOT 003c78e1 bl1_ztrmmsx │ │ │ │ -00687c94 00013e16 R_ARM_JUMP_SLOT 003e0f95 FLA_Bidiag_UT_extract_real_diagonals_check │ │ │ │ -00687c98 000fbf16 R_ARM_JUMP_SLOT 005ad3d1 FLA_Eig_gest_iu_opz_var5 │ │ │ │ -00687c9c 0009d616 R_ARM_JUMP_SLOT 003e266d FLA_Chol_internal_check │ │ │ │ -00687ca0 0005e016 R_ARM_JUMP_SLOT 0046cc89 FLA_Hemm_lu_blk_var4 │ │ │ │ -00687ca4 0016a716 R_ARM_JUMP_SLOT 003fa921 FLA_Obj_width │ │ │ │ -00687ca8 0010f316 R_ARM_JUMP_SLOT 0063004d FLA_Accum_T_UT_fc_opz_var1 │ │ │ │ -00687cac 00181816 R_ARM_JUMP_SLOT 005a8969 FLA_Eig_gest_iu_blk_var3 │ │ │ │ -00687cb0 000ade16 R_ARM_JUMP_SLOT 003e8569 FLA_Cntl_apqut_obj_create │ │ │ │ -00687cb4 00077c16 R_ARM_JUMP_SLOT 0063a35d FLA_Apply_G_rf_bls_var9b │ │ │ │ -00687cb8 00029216 R_ARM_JUMP_SLOT 002820d1 slatrs_ │ │ │ │ -00687cbc 00177d16 R_ARM_JUMP_SLOT 0053a571 FLA_SA_Apply_pivots │ │ │ │ -00687cc0 00027316 R_ARM_JUMP_SLOT 003aee3d f_exit │ │ │ │ -00687cc4 00070416 R_ARM_JUMP_SLOT 00586c85 FLA_Bidiag_UT_u_step_ofc_var4 │ │ │ │ +00687bd0 00153316 R_ARM_JUMP_SLOT 0033bcd9 zlargv_ │ │ │ │ +00687bd4 00163816 R_ARM_JUMP_SLOT 003de375 FLA_Trmm_internal_check │ │ │ │ +00687bd8 00142e16 R_ARM_JUMP_SLOT 005ba72d FLA_Eig_gest_nu_ops_var2 │ │ │ │ +00687bdc 001a0b16 R_ARM_JUMP_SLOT 004eaf55 FLA_Syrk_un_unb_var5 │ │ │ │ +00687be0 00112816 R_ARM_JUMP_SLOT 0056c0a1 FLA_Trinv_uu_unb_var2 │ │ │ │ +00687be4 00070916 R_ARM_JUMP_SLOT 003e2cbd FLA_Hess_UT_internal_check │ │ │ │ +00687be8 00049c16 R_ARM_JUMP_SLOT 0047623d FLA_Hemm_rl_unb_var3 │ │ │ │ +00687bec 0018ef16 R_ARM_JUMP_SLOT 00121479 cstedc_ │ │ │ │ +00687bf0 00074c16 R_ARM_JUMP_SLOT 000c7c29 chpgst_ │ │ │ │ +00687bf4 00175516 R_ARM_JUMP_SLOT 004457bd FLA_Gemm_hn │ │ │ │ +00687bf8 0005a416 R_ARM_JUMP_SLOT 00426b6d FLA_Sylv_hn_blk_ext │ │ │ │ +00687bfc 00117916 R_ARM_JUMP_SLOT 004ca4f9 FLA_Syr2k_ln_blk_var7 │ │ │ │ +00687c00 001a0e16 R_ARM_JUMP_SLOT 003cc9b5 bl1_does_trans │ │ │ │ +00687c04 000f5016 R_ARM_JUMP_SLOT 00483db5 FLA_Her2k_lh_blk_var4 │ │ │ │ +00687c08 001aa016 R_ARM_JUMP_SLOT 00500a0d FLA_Trmm_rlh_blk_var4 │ │ │ │ +00687c0c 000d6616 R_ARM_JUMP_SLOT 0041f89d FLA_Hemm_external │ │ │ │ +00687c10 000fe416 R_ARM_JUMP_SLOT 0035f011 zptcon_ │ │ │ │ +00687c14 0002e816 R_ARM_JUMP_SLOT 0031bba9 zlacp2_ │ │ │ │ +00687c18 000efe16 R_ARM_JUMP_SLOT 003d3c0d bl1_ssymmize │ │ │ │ +00687c1c 00014f16 R_ARM_JUMP_SLOT 002185f9 sbbcsd_ │ │ │ │ +00687c20 001a3716 R_ARM_JUMP_SLOT 003e51a1 FLA_Svd_check │ │ │ │ +00687c24 000c7616 R_ARM_JUMP_SLOT 00668f5d FLA_Apply_Q_UT_lnfc_blk_var2 │ │ │ │ +00687c28 0004c516 R_ARM_JUMP_SLOT 00415e99 FLA_Dot2cs_external │ │ │ │ +00687c2c 000a9d16 R_ARM_JUMP_SLOT 004d3ead FLA_Syr2k_lt_unb_var7 │ │ │ │ +00687c30 000ca816 R_ARM_JUMP_SLOT 00555b6d FLA_QR_UT_opc_var2 │ │ │ │ +00687c34 000c5c16 R_ARM_JUMP_SLOT 00504e71 FLA_Trmm_rlt_unb_var4 │ │ │ │ +00687c38 00044516 R_ARM_JUMP_SLOT 000f1a91 clantb_ │ │ │ │ +00687c3c 00107d16 R_ARM_JUMP_SLOT 003d8e39 FLA_Wilkshift_tridiag_check │ │ │ │ +00687c40 000bea16 R_ARM_JUMP_SLOT 00427f5d FLA_LQ_UT_task │ │ │ │ +00687c44 0017dc16 R_ARM_JUMP_SLOT 003c2489 bl1_ctrmv_blas │ │ │ │ +00687c48 00152516 R_ARM_JUMP_SLOT 003c1aad bl1_zsyr2 │ │ │ │ +00687c4c 0007e916 R_ARM_JUMP_SLOT 00595045 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opz_var1 │ │ │ │ +00687c50 000d6716 R_ARM_JUMP_SLOT 003d9195 FLA_Axpyrt_check │ │ │ │ +00687c54 0019e116 R_ARM_JUMP_SLOT 003ff581 FLA_Fill_with_random_dist │ │ │ │ +00687c58 00012316 R_ARM_JUMP_SLOT 003e7f85 FLA_Cntl_gemm_obj_create │ │ │ │ +00687c5c 00118716 R_ARM_JUMP_SLOT 004d6795 FLA_Syr2k_un_blk_var5 │ │ │ │ +00687c60 000a3716 R_ARM_JUMP_SLOT 0059c7c1 FLA_Eig_gest_nu │ │ │ │ +00687c64 0007ce16 R_ARM_JUMP_SLOT 0050a37d FLA_Trmm_run_unb_var4 │ │ │ │ +00687c68 000ce216 R_ARM_JUMP_SLOT 00437451 FLA_Gemv_n_blk_var1 │ │ │ │ +00687c6c 00138b16 R_ARM_JUMP_SLOT 0029aa31 ssptrs_ │ │ │ │ +00687c70 0009d516 R_ARM_JUMP_SLOT 003ebe31 FLA_Lyap_cntl_init │ │ │ │ +00687c74 00112d16 R_ARM_JUMP_SLOT 003c23b9 bl1_dtrmv │ │ │ │ +00687c78 00172b16 R_ARM_JUMP_SLOT 006539dd FLA_Apply_Q2_UT_lhfc │ │ │ │ +00687c7c 0005a716 R_ARM_JUMP_SLOT 004ff935 FLA_Trmm_rlc_unb_var4 │ │ │ │ +00687c80 0019e516 R_ARM_JUMP_SLOT 0054c04d FLA_CAQR_UT_inc_compute_blocks_per_part │ │ │ │ +00687c84 000e7416 R_ARM_JUMP_SLOT 003e8a05 FLA_Axpy_cntl_finalize │ │ │ │ +00687c88 001b9016 R_ARM_JUMP_SLOT 00585a79 FLA_Bidiag_UT_u_step_ofs_var4 │ │ │ │ +00687c8c 001a1716 R_ARM_JUMP_SLOT 005e69e1 FLA_Tridiag_UT_l_step_opz_var3 │ │ │ │ +00687c90 001c1b16 R_ARM_JUMP_SLOT 003c8b21 bl1_ztrmmsx │ │ │ │ +00687c94 00013e16 R_ARM_JUMP_SLOT 003e10f5 FLA_Bidiag_UT_extract_real_diagonals_check │ │ │ │ +00687c98 000fbf16 R_ARM_JUMP_SLOT 005aeabd FLA_Eig_gest_iu_opz_var5 │ │ │ │ +00687c9c 0009d616 R_ARM_JUMP_SLOT 003e21d9 FLA_Chol_internal_check │ │ │ │ +00687ca0 0005e016 R_ARM_JUMP_SLOT 0046c659 FLA_Hemm_lu_blk_var4 │ │ │ │ +00687ca4 0016a716 R_ARM_JUMP_SLOT 003fa92d FLA_Obj_width │ │ │ │ +00687ca8 0010f316 R_ARM_JUMP_SLOT 0062f959 FLA_Accum_T_UT_fc_opz_var1 │ │ │ │ +00687cac 00181816 R_ARM_JUMP_SLOT 005a776d FLA_Eig_gest_iu_blk_var3 │ │ │ │ +00687cb0 000ade16 R_ARM_JUMP_SLOT 003e8539 FLA_Cntl_apqut_obj_create │ │ │ │ +00687cb4 00077c16 R_ARM_JUMP_SLOT 0063a345 FLA_Apply_G_rf_bls_var9b │ │ │ │ +00687cb8 00029216 R_ARM_JUMP_SLOT 002820b1 slatrs_ │ │ │ │ +00687cbc 00177d16 R_ARM_JUMP_SLOT 0053b4a5 FLA_SA_Apply_pivots │ │ │ │ +00687cc0 00027316 R_ARM_JUMP_SLOT 003aedcd f_exit │ │ │ │ +00687cc4 00070416 R_ARM_JUMP_SLOT 00586c65 FLA_Bidiag_UT_u_step_ofc_var4 │ │ │ │ 00687cc8 000de516 R_ARM_JUMP_SLOT 0008dc75 cgebak_ │ │ │ │ -00687ccc 000e6c16 R_ARM_JUMP_SLOT 000892a9 zlauum_check │ │ │ │ -00687cd0 0019ac16 R_ARM_JUMP_SLOT 003f28a9 FLASH_Obj_create_copy_of │ │ │ │ -00687cd4 0018a416 R_ARM_JUMP_SLOT 0061492d FLA_Sylv_nh_blk_var1 │ │ │ │ -00687cd8 00196816 R_ARM_JUMP_SLOT 003de88d FLA_Trsm_internal_check │ │ │ │ -00687cdc 001a2416 R_ARM_JUMP_SLOT 0041f1e1 FLA_Trsv_ut_task │ │ │ │ -00687ce0 000ff116 R_ARM_JUMP_SLOT 003e8399 FLA_Cntl_bidiagut_obj_create │ │ │ │ -00687ce4 0010ea16 R_ARM_JUMP_SLOT 001275ad csyconv_ │ │ │ │ -00687ce8 00199416 R_ARM_JUMP_SLOT 003af325 f__nowreading │ │ │ │ -00687cec 00091716 R_ARM_JUMP_SLOT 003bb419 bl1_czcopymt │ │ │ │ -00687cf0 00038f16 R_ARM_JUMP_SLOT 0059c6b1 FLA_Bidiag_UT_u_unb_var4 │ │ │ │ -00687cf4 0019c216 R_ARM_JUMP_SLOT 0055ce8d FLA_Tevd_eigval_n_ops_var1 │ │ │ │ -00687cf8 000d3216 R_ARM_JUMP_SLOT 0053e9c9 FLA_LU_nopiv_internal │ │ │ │ +00687ccc 000e6c16 R_ARM_JUMP_SLOT 000891e1 zlauum_check │ │ │ │ +00687cd0 0019ac16 R_ARM_JUMP_SLOT 003f28b1 FLASH_Obj_create_copy_of │ │ │ │ +00687cd4 0018a416 R_ARM_JUMP_SLOT 00614915 FLA_Sylv_nh_blk_var1 │ │ │ │ +00687cd8 00196816 R_ARM_JUMP_SLOT 003de895 FLA_Trsm_internal_check │ │ │ │ +00687cdc 001a2416 R_ARM_JUMP_SLOT 0041f1e9 FLA_Trsv_ut_task │ │ │ │ +00687ce0 000ff116 R_ARM_JUMP_SLOT 003e8369 FLA_Cntl_bidiagut_obj_create │ │ │ │ +00687ce4 0010ea16 R_ARM_JUMP_SLOT 00127249 csyconv_ │ │ │ │ +00687ce8 00199416 R_ARM_JUMP_SLOT 003af331 f__nowreading │ │ │ │ +00687cec 00091716 R_ARM_JUMP_SLOT 003baf19 bl1_czcopymt │ │ │ │ +00687cf0 00038f16 R_ARM_JUMP_SLOT 0059bd3d FLA_Bidiag_UT_u_unb_var4 │ │ │ │ +00687cf4 0019c216 R_ARM_JUMP_SLOT 0055c34d FLA_Tevd_eigval_n_ops_var1 │ │ │ │ +00687cf8 000d3216 R_ARM_JUMP_SLOT 0053eb1d FLA_LU_nopiv_internal │ │ │ │ 00687cfc 00004516 R_ARM_JUMP_SLOT 00000000 chemv_ │ │ │ │ -00687d00 00016f16 R_ARM_JUMP_SLOT 00386399 ztzrzf_ │ │ │ │ -00687d04 00091016 R_ARM_JUMP_SLOT 00241801 slaed1_ │ │ │ │ +00687d00 00016f16 R_ARM_JUMP_SLOT 00387079 ztzrzf_ │ │ │ │ +00687d04 00091016 R_ARM_JUMP_SLOT 00249865 slaed1_ │ │ │ │ 00687d08 0017cb16 R_ARM_JUMP_SLOT 001b4b0d dlasd6_ │ │ │ │ -00687d0c 0016d516 R_ARM_JUMP_SLOT 003bcba5 bl1_dzcopymr │ │ │ │ -00687d10 00033716 R_ARM_JUMP_SLOT 004e81cd FLA_Syrk_lt_unb_var4 │ │ │ │ -00687d14 00153b16 R_ARM_JUMP_SLOT 00419e35 FLA_Scalr_task │ │ │ │ -00687d18 00143216 R_ARM_JUMP_SLOT 00416735 FLA_Dotc_external │ │ │ │ -00687d1c 0003b816 R_ARM_JUMP_SLOT 00577659 FLA_Bidiag_UT_u │ │ │ │ -00687d20 0009f516 R_ARM_JUMP_SLOT 003c0dc5 bl1_zsyr_blas │ │ │ │ -00687d24 000ed816 R_ARM_JUMP_SLOT 0052e431 FLA_Bsvd_iteracc_v_opd_var1 │ │ │ │ -00687d28 0015db16 R_ARM_JUMP_SLOT 005246f1 FLA_Trsm_ruc_blk_var4 │ │ │ │ +00687d0c 0016d516 R_ARM_JUMP_SLOT 003bcbb5 bl1_dzcopymr │ │ │ │ +00687d10 00033716 R_ARM_JUMP_SLOT 004e8351 FLA_Syrk_lt_unb_var4 │ │ │ │ +00687d14 00153b16 R_ARM_JUMP_SLOT 00419e3d FLA_Scalr_task │ │ │ │ +00687d18 00143216 R_ARM_JUMP_SLOT 0041673d FLA_Dotc_external │ │ │ │ +00687d1c 0003b816 R_ARM_JUMP_SLOT 00577d19 FLA_Bidiag_UT_u │ │ │ │ +00687d20 0009f516 R_ARM_JUMP_SLOT 003c0dd5 bl1_zsyr_blas │ │ │ │ +00687d24 000ed816 R_ARM_JUMP_SLOT 0052fc01 FLA_Bsvd_iteracc_v_opd_var1 │ │ │ │ +00687d28 0015db16 R_ARM_JUMP_SLOT 00525409 FLA_Trsm_ruc_blk_var4 │ │ │ │ 00687d2c 00004616 R_ARM_JUMP_SLOT 00000000 ssyr2_ │ │ │ │ -00687d30 001c2716 R_ARM_JUMP_SLOT 00459efd FLA_Gemm_nt_unb_var4 │ │ │ │ -00687d34 000c3216 R_ARM_JUMP_SLOT 0027c059 slasr_ │ │ │ │ -00687d38 00047516 R_ARM_JUMP_SLOT 003fd5e5 FLASH_Queue_get_head_task │ │ │ │ -00687d3c 0017ef16 R_ARM_JUMP_SLOT 002a5b25 ssyrfs_ │ │ │ │ -00687d40 0015d216 R_ARM_JUMP_SLOT 00151bd1 cunmqr_ │ │ │ │ -00687d44 00118016 R_ARM_JUMP_SLOT 004d4f61 FLA_Syr2k_un_blk_var1 │ │ │ │ -00687d48 000a1216 R_ARM_JUMP_SLOT 001d5f11 dptrfs_ │ │ │ │ -00687d4c 0005ea16 R_ARM_JUMP_SLOT 0046e759 FLA_Hemm_lu_blk_var8 │ │ │ │ -00687d50 000df916 R_ARM_JUMP_SLOT 00578bd9 FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ -00687d54 001aa316 R_ARM_JUMP_SLOT 005764d1 FLA_Bidiag_UT_u_extract_diagonals │ │ │ │ -00687d58 00110716 R_ARM_JUMP_SLOT 003bacc5 bl1_zscopymt │ │ │ │ -00687d5c 00168416 R_ARM_JUMP_SLOT 00632a29 FLA_Apply_CAQ2_UT_lhfc_blk_var1 │ │ │ │ -00687d60 00070e16 R_ARM_JUMP_SLOT 003e8fcd FLASH_Copyr_cntl_init │ │ │ │ -00687d64 00178e16 R_ARM_JUMP_SLOT 003ec3a9 FLA_Trinv_cntl_init │ │ │ │ -00687d68 00105616 R_ARM_JUMP_SLOT 003f58f5 FLA_Param_map_flame_to_netlib_machval │ │ │ │ -00687d6c 0009c516 R_ARM_JUMP_SLOT 003ebb15 FLA_LU_nopiv_cntl_init │ │ │ │ -00687d70 0014d516 R_ARM_JUMP_SLOT 00441211 FLA_Gemm_cn_blk_var6 │ │ │ │ -00687d74 00012416 R_ARM_JUMP_SLOT 004b51d9 FLA_Symm_lu_unb_var1 │ │ │ │ -00687d78 0012b116 R_ARM_JUMP_SLOT 003b70ad bl1_dconjv │ │ │ │ -00687d7c 00108416 R_ARM_JUMP_SLOT 003e9265 FLASH_Scalr_cntl_init │ │ │ │ -00687d80 0008e316 R_ARM_JUMP_SLOT 0048eadd FLA_Her2k_ln_unb_var8 │ │ │ │ -00687d84 00037416 R_ARM_JUMP_SLOT 0018679d dlaed7_ │ │ │ │ -00687d88 0011c016 R_ARM_JUMP_SLOT 003eb11d FLA_Apply_Q2_UT_cntl_init │ │ │ │ -00687d8c 0009f216 R_ARM_JUMP_SLOT 0040a449 FLA_Househ3UD_UT_opz │ │ │ │ -00687d90 000aeb16 R_ARM_JUMP_SLOT 0063b2b1 FLA_Apply_G_rf_opt_var1 │ │ │ │ -00687d94 00123516 R_ARM_JUMP_SLOT 0063ad05 FLA_Apply_G_rf_opd_var1 │ │ │ │ -00687d98 00160c16 R_ARM_JUMP_SLOT 005c5655 FLA_Hess_UT_step_ops_var1 │ │ │ │ -00687d9c 00134016 R_ARM_JUMP_SLOT 00546ed1 FLA_LU_piv_opz_var5 │ │ │ │ -00687da0 00017716 R_ARM_JUMP_SLOT 0054fd3d FLA_LQ_UT_opz_var2 │ │ │ │ -00687da4 0004e216 R_ARM_JUMP_SLOT 00641fc9 FLA_Apply_H2_UT_l_ops_var1 │ │ │ │ -00687da8 0007ed16 R_ARM_JUMP_SLOT 003cbe35 bl1_zdotsv2 │ │ │ │ -00687dac 0014a616 R_ARM_JUMP_SLOT 003bffc5 bl1_shemv │ │ │ │ -00687db0 0019e216 R_ARM_JUMP_SLOT 0007fed5 dormqr_check │ │ │ │ -00687db4 00104916 R_ARM_JUMP_SLOT 00520ed1 FLA_Trsm_rlh_unb_var1 │ │ │ │ -00687db8 00020416 R_ARM_JUMP_SLOT 0034461d zlat2c_ │ │ │ │ -00687dbc 000f7d16 R_ARM_JUMP_SLOT 0051ff79 FLA_Trsm_rlh_blk_var4 │ │ │ │ -00687dc0 00105816 R_ARM_JUMP_SLOT 0036d9c9 zsytrf_ │ │ │ │ -00687dc4 0012f416 R_ARM_JUMP_SLOT 002d6929 zgbtrf_ │ │ │ │ -00687dc8 00116716 R_ARM_JUMP_SLOT 00577581 FLA_Bidiag_UT_recover_tau │ │ │ │ -00687dcc 0015df16 R_ARM_JUMP_SLOT 003a2d21 zunml2_fla │ │ │ │ -00687dd0 000a8d16 R_ARM_JUMP_SLOT 001ee639 dsytrs_rook_ │ │ │ │ -00687dd4 0015eb16 R_ARM_JUMP_SLOT 00635a4d FLA_Apply_G_rf_asz_var2 │ │ │ │ -00687dd8 00115e16 R_ARM_JUMP_SLOT 00147f59 cunbdb4_ │ │ │ │ -00687ddc 00073716 R_ARM_JUMP_SLOT 00399419 dorghr_ │ │ │ │ -00687de0 00130a16 R_ARM_JUMP_SLOT 003902a9 zunglq_ │ │ │ │ -00687de4 0003f316 R_ARM_JUMP_SLOT 004a721d FLA_Herk_un_unb_var1 │ │ │ │ -00687de8 0002d816 R_ARM_JUMP_SLOT 00408811 FLA_Househ2_UT_l_opd │ │ │ │ -00687dec 0011d416 R_ARM_JUMP_SLOT 00468f39 FLA_Hemm_ll_unb_var2 │ │ │ │ +00687d30 001c2716 R_ARM_JUMP_SLOT 00459f05 FLA_Gemm_nt_unb_var4 │ │ │ │ +00687d34 000c3216 R_ARM_JUMP_SLOT 00279e9d slasr_ │ │ │ │ +00687d38 00047516 R_ARM_JUMP_SLOT 003fd91d FLASH_Queue_get_head_task │ │ │ │ +00687d3c 0017ef16 R_ARM_JUMP_SLOT 002a5e89 ssyrfs_ │ │ │ │ +00687d40 0015d216 R_ARM_JUMP_SLOT 00151bc9 cunmqr_ │ │ │ │ +00687d44 00118016 R_ARM_JUMP_SLOT 004d4f45 FLA_Syr2k_un_blk_var1 │ │ │ │ +00687d48 000a1216 R_ARM_JUMP_SLOT 001d5f19 dptrfs_ │ │ │ │ +00687d4c 0005ea16 R_ARM_JUMP_SLOT 0046e491 FLA_Hemm_lu_blk_var8 │ │ │ │ +00687d50 000df916 R_ARM_JUMP_SLOT 00578bb9 FLA_Bidiag_UT_realify_diagonals_opt │ │ │ │ +00687d54 001aa316 R_ARM_JUMP_SLOT 005759b5 FLA_Bidiag_UT_u_extract_diagonals │ │ │ │ +00687d58 00110716 R_ARM_JUMP_SLOT 003ba7c5 bl1_zscopymt │ │ │ │ +00687d5c 00168416 R_ARM_JUMP_SLOT 00632a11 FLA_Apply_CAQ2_UT_lhfc_blk_var1 │ │ │ │ +00687d60 00070e16 R_ARM_JUMP_SLOT 003e8fd5 FLASH_Copyr_cntl_init │ │ │ │ +00687d64 00178e16 R_ARM_JUMP_SLOT 003ec291 FLA_Trinv_cntl_init │ │ │ │ +00687d68 00105616 R_ARM_JUMP_SLOT 003f58fd FLA_Param_map_flame_to_netlib_machval │ │ │ │ +00687d6c 0009c516 R_ARM_JUMP_SLOT 003ebb1d FLA_LU_nopiv_cntl_init │ │ │ │ +00687d70 0014d516 R_ARM_JUMP_SLOT 004414b9 FLA_Gemm_cn_blk_var6 │ │ │ │ +00687d74 00012416 R_ARM_JUMP_SLOT 004b51bd FLA_Symm_lu_unb_var1 │ │ │ │ +00687d78 0012b116 R_ARM_JUMP_SLOT 003b5c4d bl1_dconjv │ │ │ │ +00687d7c 00108416 R_ARM_JUMP_SLOT 003e917d FLASH_Scalr_cntl_init │ │ │ │ +00687d80 0008e316 R_ARM_JUMP_SLOT 0048e4dd FLA_Her2k_ln_unb_var8 │ │ │ │ +00687d84 00037416 R_ARM_JUMP_SLOT 0018b7d1 dlaed7_ │ │ │ │ +00687d88 0011c016 R_ARM_JUMP_SLOT 003eb249 FLA_Apply_Q2_UT_cntl_init │ │ │ │ +00687d8c 0009f216 R_ARM_JUMP_SLOT 0040a829 FLA_Househ3UD_UT_opz │ │ │ │ +00687d90 000aeb16 R_ARM_JUMP_SLOT 0063b299 FLA_Apply_G_rf_opt_var1 │ │ │ │ +00687d94 00123516 R_ARM_JUMP_SLOT 0063aced FLA_Apply_G_rf_opd_var1 │ │ │ │ +00687d98 00160c16 R_ARM_JUMP_SLOT 005c5635 FLA_Hess_UT_step_ops_var1 │ │ │ │ +00687d9c 00134016 R_ARM_JUMP_SLOT 00546189 FLA_LU_piv_opz_var5 │ │ │ │ +00687da0 00017716 R_ARM_JUMP_SLOT 0054fa0d FLA_LQ_UT_opz_var2 │ │ │ │ +00687da4 0004e216 R_ARM_JUMP_SLOT 00640411 FLA_Apply_H2_UT_l_ops_var1 │ │ │ │ +00687da8 0007ed16 R_ARM_JUMP_SLOT 003cbe45 bl1_zdotsv2 │ │ │ │ +00687dac 0014a616 R_ARM_JUMP_SLOT 003bea65 bl1_shemv │ │ │ │ +00687db0 0019e216 R_ARM_JUMP_SLOT 0007fed9 dormqr_check │ │ │ │ +00687db4 00104916 R_ARM_JUMP_SLOT 00520a01 FLA_Trsm_rlh_unb_var1 │ │ │ │ +00687db8 00020416 R_ARM_JUMP_SLOT 003442a5 zlat2c_ │ │ │ │ +00687dbc 000f7d16 R_ARM_JUMP_SLOT 0052085d FLA_Trsm_rlh_blk_var4 │ │ │ │ +00687dc0 00105816 R_ARM_JUMP_SLOT 0036d4e1 zsytrf_ │ │ │ │ +00687dc4 0012f416 R_ARM_JUMP_SLOT 002d68f9 zgbtrf_ │ │ │ │ +00687dc8 00116716 R_ARM_JUMP_SLOT 00577561 FLA_Bidiag_UT_recover_tau │ │ │ │ +00687dcc 0015df16 R_ARM_JUMP_SLOT 003a2421 zunml2_fla │ │ │ │ +00687dd0 000a8d16 R_ARM_JUMP_SLOT 001ee63d dsytrs_rook_ │ │ │ │ +00687dd4 0015eb16 R_ARM_JUMP_SLOT 00635a35 FLA_Apply_G_rf_asz_var2 │ │ │ │ +00687dd8 00115e16 R_ARM_JUMP_SLOT 00147f51 cunbdb4_ │ │ │ │ +00687ddc 00073716 R_ARM_JUMP_SLOT 0039941d dorghr_ │ │ │ │ +00687de0 00130a16 R_ARM_JUMP_SLOT 00390ca9 zunglq_ │ │ │ │ +00687de4 0003f316 R_ARM_JUMP_SLOT 004a7201 FLA_Herk_un_unb_var1 │ │ │ │ +00687de8 0002d816 R_ARM_JUMP_SLOT 00408819 FLA_Househ2_UT_l_opd │ │ │ │ +00687dec 0011d416 R_ARM_JUMP_SLOT 00468f1d FLA_Hemm_ll_unb_var2 │ │ │ │ 00687df0 00004716 R_ARM_JUMP_SLOT 00000000 ctbmv_ │ │ │ │ -00687df4 000d3816 R_ARM_JUMP_SLOT 00442bf9 FLA_Gemm_ct_blk_var3 │ │ │ │ -00687df8 000b6916 R_ARM_JUMP_SLOT 0054705d FLA_LU_piv_opt_var5 │ │ │ │ -00687dfc 0009d916 R_ARM_JUMP_SLOT 00538519 FLA_Chol_u_opz_var1 │ │ │ │ -00687e00 0019fb16 R_ARM_JUMP_SLOT 004ba0c5 FLA_Symm_rl_blk_var6 │ │ │ │ -00687e04 000dbc16 R_ARM_JUMP_SLOT 0050f735 FLA_Trsm_run │ │ │ │ -00687e08 00107016 R_ARM_JUMP_SLOT 0066d6b9 FLA_Apply_Q_UT_rhbr_blk_var3 │ │ │ │ -00687e0c 0019a616 R_ARM_JUMP_SLOT 005699f9 FLA_Trinv_un_unb_var3 │ │ │ │ -00687e10 000cbc16 R_ARM_JUMP_SLOT 003d5035 FLA_Obj_elemtype_check │ │ │ │ -00687e14 00083116 R_ARM_JUMP_SLOT 00520d2d FLA_Trsm_rln_blk_var3 │ │ │ │ -00687e18 00100716 R_ARM_JUMP_SLOT 003f9201 FLA_Obj_show │ │ │ │ -00687e1c 00091a16 R_ARM_JUMP_SLOT 00568329 FLA_Trinv_un_opt_var1 │ │ │ │ -00687e20 0019dc16 R_ARM_JUMP_SLOT 004255e9 FLA_Trsm_rln_task │ │ │ │ -00687e24 00018c16 R_ARM_JUMP_SLOT 003f2491 FLASH_Obj_create_hier_copy_of_flat │ │ │ │ -00687e28 00178016 R_ARM_JUMP_SLOT 00423365 FLA_Gemm_ch_task │ │ │ │ -00687e2c 000cbf16 R_ARM_JUMP_SLOT 00638c91 FLA_Apply_G_rf_asz_var3b │ │ │ │ -00687e30 00050b16 R_ARM_JUMP_SLOT 004046b9 FLA_Set_diag │ │ │ │ -00687e34 00168a16 R_ARM_JUMP_SLOT 0045fa4d FLA_Gemm_tn_unb_var3 │ │ │ │ -00687e38 0019b616 R_ARM_JUMP_SLOT 004493f9 FLA_Gemm_tc │ │ │ │ -00687e3c 0005a816 R_ARM_JUMP_SLOT 00438925 FLA_Gemv_t_blk_var6 │ │ │ │ -00687e40 00157516 R_ARM_JUMP_SLOT 006674c1 FLA_Apply_Q_UT_lnbr_blk_var1 │ │ │ │ -00687e44 00179716 R_ARM_JUMP_SLOT 003f012d FLASH_Obj_scalar_row_offset │ │ │ │ +00687df4 000d3816 R_ARM_JUMP_SLOT 0044246d FLA_Gemm_ct_blk_var3 │ │ │ │ +00687df8 000b6916 R_ARM_JUMP_SLOT 00546315 FLA_LU_piv_opt_var5 │ │ │ │ +00687dfc 0009d916 R_ARM_JUMP_SLOT 00537c79 FLA_Chol_u_opz_var1 │ │ │ │ +00687e00 0019fb16 R_ARM_JUMP_SLOT 004ba0a9 FLA_Symm_rl_blk_var6 │ │ │ │ +00687e04 000dbc16 R_ARM_JUMP_SLOT 0050f719 FLA_Trsm_run │ │ │ │ +00687e08 00107016 R_ARM_JUMP_SLOT 0066d6a1 FLA_Apply_Q_UT_rhbr_blk_var3 │ │ │ │ +00687e0c 0019a616 R_ARM_JUMP_SLOT 005699e1 FLA_Trinv_un_unb_var3 │ │ │ │ +00687e10 000cbc16 R_ARM_JUMP_SLOT 003d503d FLA_Obj_elemtype_check │ │ │ │ +00687e14 00083116 R_ARM_JUMP_SLOT 00521eb9 FLA_Trsm_rln_blk_var3 │ │ │ │ +00687e18 00100716 R_ARM_JUMP_SLOT 003f7881 FLA_Obj_show │ │ │ │ +00687e1c 00091a16 R_ARM_JUMP_SLOT 00568311 FLA_Trinv_un_opt_var1 │ │ │ │ +00687e20 0019dc16 R_ARM_JUMP_SLOT 004255f1 FLA_Trsm_rln_task │ │ │ │ +00687e24 00018c16 R_ARM_JUMP_SLOT 003f2499 FLASH_Obj_create_hier_copy_of_flat │ │ │ │ +00687e28 00178016 R_ARM_JUMP_SLOT 00423679 FLA_Gemm_ch_task │ │ │ │ +00687e2c 000cbf16 R_ARM_JUMP_SLOT 00638c79 FLA_Apply_G_rf_asz_var3b │ │ │ │ +00687e30 00050b16 R_ARM_JUMP_SLOT 004046c5 FLA_Set_diag │ │ │ │ +00687e34 00168a16 R_ARM_JUMP_SLOT 0045fa55 FLA_Gemm_tn_unb_var3 │ │ │ │ +00687e38 0019b616 R_ARM_JUMP_SLOT 00449401 FLA_Gemm_tc │ │ │ │ +00687e3c 0005a816 R_ARM_JUMP_SLOT 0043892d FLA_Gemv_t_blk_var6 │ │ │ │ +00687e40 00157516 R_ARM_JUMP_SLOT 00667f85 FLA_Apply_Q_UT_lnbr_blk_var1 │ │ │ │ +00687e44 00179716 R_ARM_JUMP_SLOT 003f0135 FLASH_Obj_scalar_row_offset │ │ │ │ 00687e48 000a1d16 R_ARM_JUMP_SLOT 0022b6a1 sggrqf_ │ │ │ │ -00687e4c 0016a216 R_ARM_JUMP_SLOT 003d0be9 bl1_zident │ │ │ │ -00687e50 00040416 R_ARM_JUMP_SLOT 00110e01 cpbrfs_ │ │ │ │ -00687e54 00072416 R_ARM_JUMP_SLOT 006740d5 FLA_Apply_Q_UT_rnfc_blk_var3 │ │ │ │ -00687e58 000ce916 R_ARM_JUMP_SLOT 00437be1 FLA_Gemv_n_blk_var5 │ │ │ │ -00687e5c 0014e716 R_ARM_JUMP_SLOT 00523411 FLA_Trsm_rln_unb_var1 │ │ │ │ -00687e60 0002de16 R_ARM_JUMP_SLOT 006075c9 FLA_Sylv_hn_blk_var1 │ │ │ │ -00687e64 0013ee16 R_ARM_JUMP_SLOT 003d80ad FLA_Random_matrix_check │ │ │ │ -00687e68 00109016 R_ARM_JUMP_SLOT 00673821 FLA_Apply_Q_UT_rnfr_blk_var1 │ │ │ │ -00687e6c 000ac816 R_ARM_JUMP_SLOT 003d6845 FLA_Fill_with_geometric_dist_check │ │ │ │ -00687e70 0010c216 R_ARM_JUMP_SLOT 001ea181 dsyrfs_ │ │ │ │ -00687e74 00129616 R_ARM_JUMP_SLOT 00426021 FLA_Chol_u_blk_ext │ │ │ │ -00687e78 00047616 R_ARM_JUMP_SLOT 0047fe91 FLA_Her2k_lh_blk_var10 │ │ │ │ -00687e7c 000b7916 R_ARM_JUMP_SLOT 00414931 FLA_Copyrt_external │ │ │ │ -00687e80 001c3a16 R_ARM_JUMP_SLOT 003fde85 FLASH_Queue_exec_task │ │ │ │ -00687e84 000cfd16 R_ARM_JUMP_SLOT 0054fc01 FLA_LQ_UT_opc_var2 │ │ │ │ -00687e88 0011c916 R_ARM_JUMP_SLOT 000a81c5 cggrqf_ │ │ │ │ -00687e8c 0009b416 R_ARM_JUMP_SLOT 00080e95 sgebrd_check │ │ │ │ -00687e90 001bc916 R_ARM_JUMP_SLOT 005f3b75 FLA_Lyap_n_opc_var3 │ │ │ │ -00687e94 00163b16 R_ARM_JUMP_SLOT 0042de69 FLA_Copy_blk_var3 │ │ │ │ -00687e98 00105016 R_ARM_JUMP_SLOT 00532c75 FLA_Bsvd_v_opt_var1 │ │ │ │ -00687e9c 000b3b16 R_ARM_JUMP_SLOT 004a5221 FLA_Herk_uh_unb_var3 │ │ │ │ -00687ea0 001b4c16 R_ARM_JUMP_SLOT 0025b6c9 slantp_ │ │ │ │ -00687ea4 000cc016 R_ARM_JUMP_SLOT 00663f7d FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ -00687ea8 0005ee16 R_ARM_JUMP_SLOT 0042ed19 FLA_Copyr_l_blk_var2 │ │ │ │ -00687eac 0000fa16 R_ARM_JUMP_SLOT 003b97e5 bl1_csscalm │ │ │ │ +00687e4c 0016a216 R_ARM_JUMP_SLOT 003d0bf1 bl1_zident │ │ │ │ +00687e50 00040416 R_ARM_JUMP_SLOT 0010ed35 cpbrfs_ │ │ │ │ +00687e54 00072416 R_ARM_JUMP_SLOT 00674215 FLA_Apply_Q_UT_rnfc_blk_var3 │ │ │ │ +00687e58 000ce916 R_ARM_JUMP_SLOT 00437be9 FLA_Gemv_n_blk_var5 │ │ │ │ +00687e5c 0014e716 R_ARM_JUMP_SLOT 00522a31 FLA_Trsm_rln_unb_var1 │ │ │ │ +00687e60 0002de16 R_ARM_JUMP_SLOT 006075b1 FLA_Sylv_hn_blk_var1 │ │ │ │ +00687e64 0013ee16 R_ARM_JUMP_SLOT 003d80b5 FLA_Random_matrix_check │ │ │ │ +00687e68 00109016 R_ARM_JUMP_SLOT 00673a89 FLA_Apply_Q_UT_rnfr_blk_var1 │ │ │ │ +00687e6c 000ac816 R_ARM_JUMP_SLOT 003d6739 FLA_Fill_with_geometric_dist_check │ │ │ │ +00687e70 0010c216 R_ARM_JUMP_SLOT 001e9a79 dsyrfs_ │ │ │ │ +00687e74 00129616 R_ARM_JUMP_SLOT 00426029 FLA_Chol_u_blk_ext │ │ │ │ +00687e78 00047616 R_ARM_JUMP_SLOT 00481205 FLA_Her2k_lh_blk_var10 │ │ │ │ +00687e7c 000b7916 R_ARM_JUMP_SLOT 00414939 FLA_Copyrt_external │ │ │ │ +00687e80 001c3a16 R_ARM_JUMP_SLOT 003fe1bd FLASH_Queue_exec_task │ │ │ │ +00687e84 000cfd16 R_ARM_JUMP_SLOT 0054f8d1 FLA_LQ_UT_opc_var2 │ │ │ │ +00687e88 0011c916 R_ARM_JUMP_SLOT 000a8799 cggrqf_ │ │ │ │ +00687e8c 0009b416 R_ARM_JUMP_SLOT 00080e99 sgebrd_check │ │ │ │ +00687e90 001bc916 R_ARM_JUMP_SLOT 005f321d FLA_Lyap_n_opc_var3 │ │ │ │ +00687e94 00163b16 R_ARM_JUMP_SLOT 0042dc55 FLA_Copy_blk_var3 │ │ │ │ +00687e98 00105016 R_ARM_JUMP_SLOT 00532ac5 FLA_Bsvd_v_opt_var1 │ │ │ │ +00687e9c 000b3b16 R_ARM_JUMP_SLOT 004a505d FLA_Herk_uh_unb_var3 │ │ │ │ +00687ea0 001b4c16 R_ARM_JUMP_SLOT 0025b7b1 slantp_ │ │ │ │ +00687ea4 000cc016 R_ARM_JUMP_SLOT 00663f65 FLA_Apply_Q_UT_lhfc_blk_var1 │ │ │ │ +00687ea8 0005ee16 R_ARM_JUMP_SLOT 0042ed21 FLA_Copyr_l_blk_var2 │ │ │ │ +00687eac 0000fa16 R_ARM_JUMP_SLOT 003b97f5 bl1_csscalm │ │ │ │ 00687eb0 00004816 R_ARM_JUMP_SLOT 00000000 csin │ │ │ │ -00687eb4 00020016 R_ARM_JUMP_SLOT 00515e4d FLA_Trsm_llt_unb_var3 │ │ │ │ -00687eb8 001b5616 R_ARM_JUMP_SLOT 003f39c5 FLA_Init_constants │ │ │ │ -00687ebc 00155a16 R_ARM_JUMP_SLOT 004cb13d FLA_Syr2k_ln_unb_var10 │ │ │ │ -00687ec0 0008dc16 R_ARM_JUMP_SLOT 0048d10d FLA_Her2k_ln_unb_var4 │ │ │ │ -00687ec4 0005cc16 R_ARM_JUMP_SLOT 00336301 zlaqhp_ │ │ │ │ -00687ec8 0008c816 R_ARM_JUMP_SLOT 0042a8fd FLA_Axpyt_c_blk_var2 │ │ │ │ -00687ecc 000ad416 R_ARM_JUMP_SLOT 003eb1d5 FLASH_Trsm_cntl_init │ │ │ │ -00687ed0 00090216 R_ARM_JUMP_SLOT 003b85f5 bl1_dcopyv │ │ │ │ -00687ed4 000ac916 R_ARM_JUMP_SLOT 003c07e1 bl1_csymv │ │ │ │ -00687ed8 001a3216 R_ARM_JUMP_SLOT 005a1815 FLA_Eig_gest_il_opd_var3 │ │ │ │ -00687edc 00139b16 R_ARM_JUMP_SLOT 004f4331 FLA_Trmm_lln_blk_var3 │ │ │ │ -00687ee0 00155216 R_ARM_JUMP_SLOT 0041dc51 FLA_Trmv_external │ │ │ │ +00687eb4 00020016 R_ARM_JUMP_SLOT 00515fc9 FLA_Trsm_llt_unb_var3 │ │ │ │ +00687eb8 001b5616 R_ARM_JUMP_SLOT 003f39cd FLA_Init_constants │ │ │ │ +00687ebc 00155a16 R_ARM_JUMP_SLOT 004cb121 FLA_Syr2k_ln_unb_var10 │ │ │ │ +00687ec0 0008dc16 R_ARM_JUMP_SLOT 0048d0f1 FLA_Her2k_ln_unb_var4 │ │ │ │ +00687ec4 0005cc16 R_ARM_JUMP_SLOT 003362e9 zlaqhp_ │ │ │ │ +00687ec8 0008c816 R_ARM_JUMP_SLOT 0042a905 FLA_Axpyt_c_blk_var2 │ │ │ │ +00687ecc 000ad416 R_ARM_JUMP_SLOT 003eb125 FLASH_Trsm_cntl_init │ │ │ │ +00687ed0 00090216 R_ARM_JUMP_SLOT 003b8605 bl1_dcopyv │ │ │ │ +00687ed4 000ac916 R_ARM_JUMP_SLOT 003c07f1 bl1_csymv │ │ │ │ +00687ed8 001a3216 R_ARM_JUMP_SLOT 005a17f5 FLA_Eig_gest_il_opd_var3 │ │ │ │ +00687edc 00139b16 R_ARM_JUMP_SLOT 004f4339 FLA_Trmm_lln_blk_var3 │ │ │ │ +00687ee0 00155216 R_ARM_JUMP_SLOT 0041d9b5 FLA_Trmv_external │ │ │ │ 00687ee4 00052316 R_ARM_JUMP_SLOT 0017ffcd dladiv_ │ │ │ │ -00687ee8 00113216 R_ARM_JUMP_SLOT 00467b4d FLA_Hemm_ll_blk_var7 │ │ │ │ -00687eec 000e8116 R_ARM_JUMP_SLOT 0032a4e1 zlangb_ │ │ │ │ +00687ee8 00113216 R_ARM_JUMP_SLOT 00468149 FLA_Hemm_ll_blk_var7 │ │ │ │ +00687eec 000e8116 R_ARM_JUMP_SLOT 0032ba89 zlangb_ │ │ │ │ 00687ef0 0003d916 R_ARM_JUMP_SLOT 000a6fad cggqrf_ │ │ │ │ 00687ef4 00004916 R_ARM_JUMP_SLOT 00000000 saxpy_ │ │ │ │ -00687ef8 001bef16 R_ARM_JUMP_SLOT 002a1df9 ssyevd_ │ │ │ │ -00687efc 00103a16 R_ARM_JUMP_SLOT 005689cd FLA_Trinv_un_opd_var3 │ │ │ │ -00687f00 00120916 R_ARM_JUMP_SLOT 003c2075 bl1_ztrmv │ │ │ │ -00687f04 000ecd16 R_ARM_JUMP_SLOT 003cd9b9 bl1_dallocm │ │ │ │ -00687f08 00088816 R_ARM_JUMP_SLOT 003f5b31 FLA_Param_map_netlib_to_flame_diag │ │ │ │ -00687f0c 00162716 R_ARM_JUMP_SLOT 00510051 FLA_Trsm_llc_blk_var4 │ │ │ │ +00687ef8 001bef16 R_ARM_JUMP_SLOT 002a1dd5 ssyevd_ │ │ │ │ +00687efc 00103a16 R_ARM_JUMP_SLOT 005689b5 FLA_Trinv_un_opd_var3 │ │ │ │ +00687f00 00120916 R_ARM_JUMP_SLOT 003c26ed bl1_ztrmv │ │ │ │ +00687f04 000ecd16 R_ARM_JUMP_SLOT 003cd899 bl1_dallocm │ │ │ │ +00687f08 00088816 R_ARM_JUMP_SLOT 003f5b39 FLA_Param_map_netlib_to_flame_diag │ │ │ │ +00687f0c 00162716 R_ARM_JUMP_SLOT 00510035 FLA_Trsm_llc_blk_var4 │ │ │ │ 00687f10 00004a16 R_ARM_JUMP_SLOT 00000000 drotm_ │ │ │ │ -00687f14 001b0716 R_ARM_JUMP_SLOT 003bfc01 bl1_dher2 │ │ │ │ -00687f18 00191f16 R_ARM_JUMP_SLOT 0062f219 FLA_Accum_T_UT_fc_blk_var2 │ │ │ │ -00687f1c 0018b116 R_ARM_JUMP_SLOT 0061e039 FLA_Sylv_nh_blk_var7 │ │ │ │ -00687f20 0000fb16 R_ARM_JUMP_SLOT 00529f2d FLA_Trsm_rut_blk_var4 │ │ │ │ -00687f24 0012d916 R_ARM_JUMP_SLOT 003b7ea1 bl1_zdot │ │ │ │ -00687f28 0014f516 R_ARM_JUMP_SLOT 004f1291 FLA_Trmm_llc_blk_var3 │ │ │ │ -00687f2c 00180c16 R_ARM_JUMP_SLOT 0022b429 sggqrf_ │ │ │ │ -00687f30 000ecb16 R_ARM_JUMP_SLOT 001522cd cunmr3_ │ │ │ │ -00687f34 00094216 R_ARM_JUMP_SLOT 003b9601 bl1_sscalm │ │ │ │ -00687f38 000b7616 R_ARM_JUMP_SLOT 004acfb5 FLA_Symm_ll_blk_var5 │ │ │ │ -00687f3c 00053e16 R_ARM_JUMP_SLOT 001e97b5 dsyswapr_ │ │ │ │ -00687f40 0002f916 R_ARM_JUMP_SLOT 00611a51 FLA_Sylv_hn_blk_var8 │ │ │ │ -00687f44 000fde16 R_ARM_JUMP_SLOT 00511d55 FLA_Trsm_llh_blk_var3 │ │ │ │ +00687f14 001b0716 R_ARM_JUMP_SLOT 003c00c1 bl1_dher2 │ │ │ │ +00687f18 00191f16 R_ARM_JUMP_SLOT 0062f201 FLA_Accum_T_UT_fc_blk_var2 │ │ │ │ +00687f1c 0018b116 R_ARM_JUMP_SLOT 0061e021 FLA_Sylv_nh_blk_var7 │ │ │ │ +00687f20 0000fb16 R_ARM_JUMP_SLOT 0052b55d FLA_Trsm_rut_blk_var4 │ │ │ │ +00687f24 0012d916 R_ARM_JUMP_SLOT 003b7c39 bl1_zdot │ │ │ │ +00687f28 0014f516 R_ARM_JUMP_SLOT 004f0a11 FLA_Trmm_llc_blk_var3 │ │ │ │ +00687f2c 00180c16 R_ARM_JUMP_SLOT 0022a789 sggqrf_ │ │ │ │ +00687f30 000ecb16 R_ARM_JUMP_SLOT 001522c5 cunmr3_ │ │ │ │ +00687f34 00094216 R_ARM_JUMP_SLOT 003b9611 bl1_sscalm │ │ │ │ +00687f38 000b7616 R_ARM_JUMP_SLOT 004acf99 FLA_Symm_ll_blk_var5 │ │ │ │ +00687f3c 00053e16 R_ARM_JUMP_SLOT 001e97bd dsyswapr_ │ │ │ │ +00687f40 0002f916 R_ARM_JUMP_SLOT 006119b1 FLA_Sylv_hn_blk_var8 │ │ │ │ +00687f44 000fde16 R_ARM_JUMP_SLOT 00511d39 FLA_Trsm_llh_blk_var3 │ │ │ │ 00687f48 00004b16 R_ARM_JUMP_SLOT 00000000 free@GLIBC_2.4 │ │ │ │ 00687f4c 00004c16 R_ARM_JUMP_SLOT 00000000 dnrm2_ │ │ │ │ -00687f50 000e2016 R_ARM_JUMP_SLOT 0063a065 FLA_Apply_G_rf_blc_var6b │ │ │ │ -00687f54 00165616 R_ARM_JUMP_SLOT 005833d5 FLA_Bidiag_UT_u_step_ofd_var3 │ │ │ │ -00687f58 00040216 R_ARM_JUMP_SLOT 004a8351 FLA_Herk_un_unb_var5 │ │ │ │ -00687f5c 000d3e16 R_ARM_JUMP_SLOT 00268d39 slarrk_ │ │ │ │ -00687f60 00133e16 R_ARM_JUMP_SLOT 003edb35 FLASH_UDdate_UT_inc_cntl_finalize │ │ │ │ -00687f64 0010a516 R_ARM_JUMP_SLOT 00186b61 dgesvj_ │ │ │ │ -00687f68 001a9416 R_ARM_JUMP_SLOT 003e8bfd FLA_Copy_cntl_finalize │ │ │ │ -00687f6c 0018a716 R_ARM_JUMP_SLOT 0061add5 FLA_Sylv_nh_blk_var3 │ │ │ │ -00687f70 00183f16 R_ARM_JUMP_SLOT 00425111 FLA_Trmm_rut_task │ │ │ │ -00687f74 000fa316 R_ARM_JUMP_SLOT 003ecb65 FLASH_Apply_Q_UT_cntl_finalize │ │ │ │ -00687f78 00056b16 R_ARM_JUMP_SLOT 003fd485 FLASH_Queue_get_caching │ │ │ │ -00687f7c 0004a516 R_ARM_JUMP_SLOT 00477859 FLA_Hemm_rl_unb_var7 │ │ │ │ +00687f50 000e2016 R_ARM_JUMP_SLOT 0063a04d FLA_Apply_G_rf_blc_var6b │ │ │ │ +00687f54 00165616 R_ARM_JUMP_SLOT 005833b5 FLA_Bidiag_UT_u_step_ofd_var3 │ │ │ │ +00687f58 00040216 R_ARM_JUMP_SLOT 004a877d FLA_Herk_un_unb_var5 │ │ │ │ +00687f5c 000d3e16 R_ARM_JUMP_SLOT 00268c01 slarrk_ │ │ │ │ +00687f60 00133e16 R_ARM_JUMP_SLOT 003edb3d FLASH_UDdate_UT_inc_cntl_finalize │ │ │ │ +00687f64 0010a516 R_ARM_JUMP_SLOT 001867a1 dgesvj_ │ │ │ │ +00687f68 001a9416 R_ARM_JUMP_SLOT 003e8c05 FLA_Copy_cntl_finalize │ │ │ │ +00687f6c 0018a716 R_ARM_JUMP_SLOT 0061ba35 FLA_Sylv_nh_blk_var3 │ │ │ │ +00687f70 00183f16 R_ARM_JUMP_SLOT 00425119 FLA_Trmm_rut_task │ │ │ │ +00687f74 000fa316 R_ARM_JUMP_SLOT 003ecb6d FLASH_Apply_Q_UT_cntl_finalize │ │ │ │ +00687f78 00056b16 R_ARM_JUMP_SLOT 003fd7bd FLASH_Queue_get_caching │ │ │ │ +00687f7c 0004a516 R_ARM_JUMP_SLOT 0047783d FLA_Hemm_rl_unb_var7 │ │ │ │ 00687f80 00004d16 R_ARM_JUMP_SLOT 00000000 omp_get_thread_num@OMP_1.0 │ │ │ │ -00687f84 00025b16 R_ARM_JUMP_SLOT 00535081 FLA_Chol_l_unb_var1 │ │ │ │ -00687f88 0018c916 R_ARM_JUMP_SLOT 003ba9a1 bl1_sccopymt │ │ │ │ -00687f8c 00177a16 R_ARM_JUMP_SLOT 003ecc61 FLASH_Apply_pivots_cntl_init │ │ │ │ -00687f90 0017ac16 R_ARM_JUMP_SLOT 0053e2c1 FLASH_SA_LU │ │ │ │ -00687f94 00184a16 R_ARM_JUMP_SLOT 005ef5b9 FLA_Lyap_n_blk_var1 │ │ │ │ -00687f98 00048a16 R_ARM_JUMP_SLOT 000a9f59 cggbal_ │ │ │ │ -00687f9c 0011b416 R_ARM_JUMP_SLOT 004ef26d FLA_Trmm_lun │ │ │ │ +00687f84 00025b16 R_ARM_JUMP_SLOT 00535061 FLA_Chol_l_unb_var1 │ │ │ │ +00687f88 0018c916 R_ARM_JUMP_SLOT 003ba4a1 bl1_sccopymt │ │ │ │ +00687f8c 00177a16 R_ARM_JUMP_SLOT 003ecc69 FLASH_Apply_pivots_cntl_init │ │ │ │ +00687f90 0017ac16 R_ARM_JUMP_SLOT 0053d77d FLASH_SA_LU │ │ │ │ +00687f94 00184a16 R_ARM_JUMP_SLOT 005ef5a1 FLA_Lyap_n_blk_var1 │ │ │ │ +00687f98 00048a16 R_ARM_JUMP_SLOT 000a9711 cggbal_ │ │ │ │ +00687f9c 0011b416 R_ARM_JUMP_SLOT 004ef251 FLA_Trmm_lun │ │ │ │ 00687fa0 00004e16 R_ARM_JUMP_SLOT 00000000 ctrmm_ │ │ │ │ -00687fa4 001c5016 R_ARM_JUMP_SLOT 003d4a89 FLA_Obj_attach_buffer_check │ │ │ │ -00687fa8 0014b816 R_ARM_JUMP_SLOT 005f1391 FLA_Lyap_n_ops_var1 │ │ │ │ -00687fac 00092716 R_ARM_JUMP_SLOT 003aca85 ieeeck_ │ │ │ │ -00687fb0 0006a416 R_ARM_JUMP_SLOT 0056056d FLA_Tevd_v_opt_var2 │ │ │ │ -00687fb4 00015616 R_ARM_JUMP_SLOT 001db019 dspevx_ │ │ │ │ -00687fb8 001b4d16 R_ARM_JUMP_SLOT 00361a91 zspr_ │ │ │ │ -00687fbc 001b1c16 R_ARM_JUMP_SLOT 00298959 ssprfs_ │ │ │ │ -00687fc0 00106516 R_ARM_JUMP_SLOT 00564569 FLA_Trinv_lu_blk_var1 │ │ │ │ -00687fc4 00151116 R_ARM_JUMP_SLOT 0047c451 FLA_Hemm_ru_unb_var2 │ │ │ │ -00687fc8 00164316 R_ARM_JUMP_SLOT 002ad829 stfsm_ │ │ │ │ -00687fcc 001be416 R_ARM_JUMP_SLOT 00632709 FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ -00687fd0 00089e16 R_ARM_JUMP_SLOT 0009eae5 cgeqr2p_ │ │ │ │ -00687fd4 0013e016 R_ARM_JUMP_SLOT 00503115 FLA_Trmm_rln_unb_var3 │ │ │ │ -00687fd8 000a8116 R_ARM_JUMP_SLOT 0049ec71 FLA_Herk_lh_blk_var4 │ │ │ │ -00687fdc 00136816 R_ARM_JUMP_SLOT 0040f703 fla_slamc4 │ │ │ │ -00687fe0 00108d16 R_ARM_JUMP_SLOT 005434ad FLA_LU_nopiv_opz_var4 │ │ │ │ -00687fe4 00130b16 R_ARM_JUMP_SLOT 005be8d1 FLA_Fused_Ahx_Ax_opd_var1 │ │ │ │ -00687fe8 00173316 R_ARM_JUMP_SLOT 00643bf5 FLA_Apply_HUD_UT_l_opd_var1 │ │ │ │ -00687fec 00105f16 R_ARM_JUMP_SLOT 00527f01 FLA_Trsm_ruh_unb_var4 │ │ │ │ -00687ff0 00134616 R_ARM_JUMP_SLOT 005b4575 FLA_Eig_gest_nl_ops_var5 │ │ │ │ -00687ff4 000cab16 R_ARM_JUMP_SLOT 00426ac9 FLA_Sylv_nh_blk_ext │ │ │ │ -00687ff8 0016fa16 R_ARM_JUMP_SLOT 00517dd9 FLA_Trsm_luc_unb_var1 │ │ │ │ -00687ffc 000c1116 R_ARM_JUMP_SLOT 004f66bd FLA_Trmm_llt_blk_var2 │ │ │ │ -00688000 00167b16 R_ARM_JUMP_SLOT 003fd571 FLASH_Queue_get_cores_per_cache │ │ │ │ -00688004 00026f16 R_ARM_JUMP_SLOT 0041958d FLA_Dotc │ │ │ │ -00688008 000e9516 R_ARM_JUMP_SLOT 00276f9d slasq3_ │ │ │ │ -0068800c 000f8916 R_ARM_JUMP_SLOT 005ebce1 FLA_Lyap_h_opt_var2 │ │ │ │ -00688010 000b3216 R_ARM_JUMP_SLOT 00636fe5 FLA_Apply_G_rf_ass_var9b │ │ │ │ -00688014 0002ff16 R_ARM_JUMP_SLOT 00334291 zlantp_ │ │ │ │ -00688018 00020116 R_ARM_JUMP_SLOT 003fa915 FLA_Obj_length │ │ │ │ -0068801c 0005c216 R_ARM_JUMP_SLOT 00222889 sgeql2_ │ │ │ │ +00687fa4 001c5016 R_ARM_JUMP_SLOT 003d4c19 FLA_Obj_attach_buffer_check │ │ │ │ +00687fa8 0014b816 R_ARM_JUMP_SLOT 005f1379 FLA_Lyap_n_ops_var1 │ │ │ │ +00687fac 00092716 R_ARM_JUMP_SLOT 003aca8d ieeeck_ │ │ │ │ +00687fb0 0006a416 R_ARM_JUMP_SLOT 00560619 FLA_Tevd_v_opt_var2 │ │ │ │ +00687fb4 00015616 R_ARM_JUMP_SLOT 001db021 dspevx_ │ │ │ │ +00687fb8 001b4d16 R_ARM_JUMP_SLOT 00362221 zspr_ │ │ │ │ +00687fbc 001b1c16 R_ARM_JUMP_SLOT 00298939 ssprfs_ │ │ │ │ +00687fc0 00106516 R_ARM_JUMP_SLOT 00564551 FLA_Trinv_lu_blk_var1 │ │ │ │ +00687fc4 00151116 R_ARM_JUMP_SLOT 0047c435 FLA_Hemm_ru_unb_var2 │ │ │ │ +00687fc8 00164316 R_ARM_JUMP_SLOT 002ad805 stfsm_ │ │ │ │ +00687fcc 001be416 R_ARM_JUMP_SLOT 006326f1 FLASH_Apply_CAQ_UT_inc_create_workspace │ │ │ │ +00687fd0 00089e16 R_ARM_JUMP_SLOT 000a0755 cgeqr2p_ │ │ │ │ +00687fd4 0013e016 R_ARM_JUMP_SLOT 00503281 FLA_Trmm_rln_unb_var3 │ │ │ │ +00687fd8 000a8116 R_ARM_JUMP_SLOT 0049ec55 FLA_Herk_lh_blk_var4 │ │ │ │ +00687fdc 00136816 R_ARM_JUMP_SLOT 0040f70b fla_slamc4 │ │ │ │ +00687fe0 00108d16 R_ARM_JUMP_SLOT 0054348d FLA_LU_nopiv_opz_var4 │ │ │ │ +00687fe4 00130b16 R_ARM_JUMP_SLOT 005be8b1 FLA_Fused_Ahx_Ax_opd_var1 │ │ │ │ +00687fe8 00173316 R_ARM_JUMP_SLOT 00643bdd FLA_Apply_HUD_UT_l_opd_var1 │ │ │ │ +00687fec 00105f16 R_ARM_JUMP_SLOT 00527ee5 FLA_Trsm_ruh_unb_var4 │ │ │ │ +00687ff0 00134616 R_ARM_JUMP_SLOT 005b4555 FLA_Eig_gest_nl_ops_var5 │ │ │ │ +00687ff4 000cab16 R_ARM_JUMP_SLOT 00426ad1 FLA_Sylv_nh_blk_ext │ │ │ │ +00687ff8 0016fa16 R_ARM_JUMP_SLOT 00517dbd FLA_Trsm_luc_unb_var1 │ │ │ │ +00687ffc 000c1116 R_ARM_JUMP_SLOT 004f60b9 FLA_Trmm_llt_blk_var2 │ │ │ │ +00688000 00167b16 R_ARM_JUMP_SLOT 003fd8a9 FLASH_Queue_get_cores_per_cache │ │ │ │ +00688004 00026f16 R_ARM_JUMP_SLOT 0041950d FLA_Dotc │ │ │ │ +00688008 000e9516 R_ARM_JUMP_SLOT 00276f7d slasq3_ │ │ │ │ +0068800c 000f8916 R_ARM_JUMP_SLOT 005eb10d FLA_Lyap_h_opt_var2 │ │ │ │ +00688010 000b3216 R_ARM_JUMP_SLOT 00636fcd FLA_Apply_G_rf_ass_var9b │ │ │ │ +00688014 0002ff16 R_ARM_JUMP_SLOT 00333a91 zlantp_ │ │ │ │ +00688018 00020116 R_ARM_JUMP_SLOT 003fa921 FLA_Obj_length │ │ │ │ +0068801c 0005c216 R_ARM_JUMP_SLOT 00220641 sgeql2_ │ │ │ │ 00688020 00004f16 R_ARM_JUMP_SLOT 00000000 asin │ │ │ │ -00688024 00187716 R_ARM_JUMP_SLOT 00640351 FLA_Apply_H2_UT_internal │ │ │ │ -00688028 00022616 R_ARM_JUMP_SLOT 003fa9d5 FLA_Obj_base_length │ │ │ │ -0068802c 00120316 R_ARM_JUMP_SLOT 003f70c1 FLA_Check_equal_vector_dims │ │ │ │ -00688030 00121a16 R_ARM_JUMP_SLOT 005816d5 FLA_Bidiag_UT_u_step_ops_var2 │ │ │ │ -00688034 00126016 R_ARM_JUMP_SLOT 003e9c0d FLA_Her2k_cntl_init │ │ │ │ -00688038 001c3316 R_ARM_JUMP_SLOT 003bf6c1 bl1_sger │ │ │ │ -0068803c 00015016 R_ARM_JUMP_SLOT 003b6879 bl1_caxpyv │ │ │ │ -00688040 0008cd16 R_ARM_JUMP_SLOT 001a2dc1 dlar2v_ │ │ │ │ -00688044 000ae716 R_ARM_JUMP_SLOT 003e9355 FLA_Gemv_cntl_finalize │ │ │ │ -00688048 00111416 R_ARM_JUMP_SLOT 005cf651 FLA_Hess_UT_step_opc_var5 │ │ │ │ -0068804c 001c1916 R_ARM_JUMP_SLOT 0043e509 FLA_Gemm_ch_blk_var1 │ │ │ │ -00688050 00119216 R_ARM_JUMP_SLOT 004d79fd FLA_Syr2k_un_blk_var9 │ │ │ │ -00688054 00161216 R_ARM_JUMP_SLOT 0058ae29 FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ -00688058 00078816 R_ARM_JUMP_SLOT 0045a691 FLA_Gemm_tc_blk_var1 │ │ │ │ -0068805c 00079d16 R_ARM_JUMP_SLOT 005eab19 FLA_Lyap_h_opc_var4 │ │ │ │ -00688060 00052516 R_ARM_JUMP_SLOT 003da6fd FLA_Nrm2_check │ │ │ │ -00688064 000cd616 R_ARM_JUMP_SLOT 00573919 FLA_UDdate_UT_opd_var1 │ │ │ │ -00688068 0001d716 R_ARM_JUMP_SLOT 0020c4b1 dtrevc_ │ │ │ │ +00688024 00187716 R_ARM_JUMP_SLOT 00640245 FLA_Apply_H2_UT_internal │ │ │ │ +00688028 00022616 R_ARM_JUMP_SLOT 003fa9e1 FLA_Obj_base_length │ │ │ │ +0068802c 00120316 R_ARM_JUMP_SLOT 003f8191 FLA_Check_equal_vector_dims │ │ │ │ +00688030 00121a16 R_ARM_JUMP_SLOT 005816b5 FLA_Bidiag_UT_u_step_ops_var2 │ │ │ │ +00688034 00126016 R_ARM_JUMP_SLOT 003e9c15 FLA_Her2k_cntl_init │ │ │ │ +00688038 001c3316 R_ARM_JUMP_SLOT 003bf841 bl1_sger │ │ │ │ +0068803c 00015016 R_ARM_JUMP_SLOT 003b5d51 bl1_caxpyv │ │ │ │ +00688040 0008cd16 R_ARM_JUMP_SLOT 001a4b19 dlar2v_ │ │ │ │ +00688044 000ae716 R_ARM_JUMP_SLOT 003e926d FLA_Gemv_cntl_finalize │ │ │ │ +00688048 00111416 R_ARM_JUMP_SLOT 005d0481 FLA_Hess_UT_step_opc_var5 │ │ │ │ +0068804c 001c1916 R_ARM_JUMP_SLOT 0043ea2d FLA_Gemm_ch_blk_var1 │ │ │ │ +00688050 00119216 R_ARM_JUMP_SLOT 004d79e1 FLA_Syr2k_un_blk_var9 │ │ │ │ +00688054 00161216 R_ARM_JUMP_SLOT 0058ae09 FLA_Bidiag_UT_u_step_unb_var2 │ │ │ │ +00688058 00078816 R_ARM_JUMP_SLOT 0045a699 FLA_Gemm_tc_blk_var1 │ │ │ │ +0068805c 00079d16 R_ARM_JUMP_SLOT 005ec675 FLA_Lyap_h_opc_var4 │ │ │ │ +00688060 00052516 R_ARM_JUMP_SLOT 003da705 FLA_Nrm2_check │ │ │ │ +00688064 000cd616 R_ARM_JUMP_SLOT 005738f9 FLA_UDdate_UT_opd_var1 │ │ │ │ +00688068 0001d716 R_ARM_JUMP_SLOT 0020d4b9 dtrevc_ │ │ │ │ 0068806c 00005016 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -00688070 000eab16 R_ARM_JUMP_SLOT 003e80d9 FLA_Cntl_trmm_obj_create │ │ │ │ -00688074 00067b16 R_ARM_JUMP_SLOT 003fa92d FLA_Obj_structure │ │ │ │ -00688078 000eb516 R_ARM_JUMP_SLOT 004616f1 FLA_Gemm_tt_unb_var2 │ │ │ │ -0068807c 00116f16 R_ARM_JUMP_SLOT 004c89bd FLA_Syr2k_ln_blk_var3 │ │ │ │ -00688080 0018f316 R_ARM_JUMP_SLOT 003fa989 FLA_Obj_max_dim │ │ │ │ -00688084 001a5916 R_ARM_JUMP_SLOT 00426d99 FLA_Sylv_nh_unb_ext │ │ │ │ -00688088 001a5616 R_ARM_JUMP_SLOT 00419cf5 FLA_Copyt_n_task │ │ │ │ -0068808c 00112616 R_ARM_JUMP_SLOT 00466075 FLA_Hemm_ll_blk_var3 │ │ │ │ +00688070 000eab16 R_ARM_JUMP_SLOT 003e80e1 FLA_Cntl_trmm_obj_create │ │ │ │ +00688074 00067b16 R_ARM_JUMP_SLOT 003fa939 FLA_Obj_structure │ │ │ │ +00688078 000eb516 R_ARM_JUMP_SLOT 0046144d FLA_Gemm_tt_unb_var2 │ │ │ │ +0068807c 00116f16 R_ARM_JUMP_SLOT 004c89a1 FLA_Syr2k_ln_blk_var3 │ │ │ │ +00688080 0018f316 R_ARM_JUMP_SLOT 003fa995 FLA_Obj_max_dim │ │ │ │ +00688084 001a5916 R_ARM_JUMP_SLOT 00426da1 FLA_Sylv_nh_unb_ext │ │ │ │ +00688088 001a5616 R_ARM_JUMP_SLOT 00419cb1 FLA_Copyt_n_task │ │ │ │ +0068808c 00112616 R_ARM_JUMP_SLOT 00466059 FLA_Hemm_ll_blk_var3 │ │ │ │ 00688090 000b8516 R_ARM_JUMP_SLOT 000dc5a5 claein_ │ │ │ │ -00688094 00167a16 R_ARM_JUMP_SLOT 0011f64d csrscl_ │ │ │ │ +00688094 00167a16 R_ARM_JUMP_SLOT 0011f645 csrscl_ │ │ │ │ 00688098 00005116 R_ARM_JUMP_SLOT 00000000 ztbsv_ │ │ │ │ -0068809c 00069216 R_ARM_JUMP_SLOT 005594f5 FLA_QR_UT_piv_unb_var1 │ │ │ │ -006880a0 00191016 R_ARM_JUMP_SLOT 00578065 FLA_Bidiag_UT_u_scale_diagonals │ │ │ │ -006880a4 00056416 R_ARM_JUMP_SLOT 003c0c65 bl1_csyr_blas │ │ │ │ -006880a8 000f6216 R_ARM_JUMP_SLOT 006229bd FLA_Sylv_nn_blk_var10 │ │ │ │ -006880ac 000f0316 R_ARM_JUMP_SLOT 003cf435 bl1_sewinvscalv │ │ │ │ -006880b0 000cf216 R_ARM_JUMP_SLOT 00590349 FLA_Bidiag_UT_u_step_opz_var4 │ │ │ │ -006880b4 00176616 R_ARM_JUMP_SLOT 0020ae3d icmax1_ │ │ │ │ -006880b8 00133716 R_ARM_JUMP_SLOT 005b2275 FLA_Eig_gest_nl_ops_var1 │ │ │ │ -006880bc 00074416 R_ARM_JUMP_SLOT 00400d5d FLASH_Queue_exec │ │ │ │ -006880c0 001bc416 R_ARM_JUMP_SLOT 003e81a5 FLA_Cntl_lu_obj_create │ │ │ │ -006880c4 0001c816 R_ARM_JUMP_SLOT 0052b71d FLA_Trsm_rut_unb_var3 │ │ │ │ -006880c8 0010f016 R_ARM_JUMP_SLOT 001d0479 dpocon_ │ │ │ │ -006880cc 000fdf16 R_ARM_JUMP_SLOT 003cddb1 bl1_s1 │ │ │ │ -006880d0 0015f716 R_ARM_JUMP_SLOT 0066b8bd FLA_Apply_Q_UT_lnfr_blk_var3 │ │ │ │ -006880d4 00034716 R_ARM_JUMP_SLOT 00659b29 FLA_Apply_Q_UT_rnbc │ │ │ │ -006880d8 000f1416 R_ARM_JUMP_SLOT 00639ffd FLA_Apply_G_rf_bld_var6b │ │ │ │ -006880dc 001bc116 R_ARM_JUMP_SLOT 004fd1b1 FLA_Trmm_lut_blk_var4 │ │ │ │ -006880e0 00128116 R_ARM_JUMP_SLOT 003ee531 FLASH_Copy_flat_to_hier │ │ │ │ -006880e4 0015b716 R_ARM_JUMP_SLOT 0062fd69 FLA_Accum_T_UT_fc_ops_var1 │ │ │ │ -006880e8 001b1d16 R_ARM_JUMP_SLOT 00108fd9 cpbcon_ │ │ │ │ -006880ec 0003bb16 R_ARM_JUMP_SLOT 003d2761 bl1_csetm │ │ │ │ -006880f0 00014216 R_ARM_JUMP_SLOT 00533331 FLA_Bsvd_v_ops_var2 │ │ │ │ -006880f4 001b8316 R_ARM_JUMP_SLOT 00459459 FLA_Gemm_nt_blk_var6 │ │ │ │ -006880f8 00051c16 R_ARM_JUMP_SLOT 003b5529 pars_f │ │ │ │ -006880fc 00172716 R_ARM_JUMP_SLOT 0053c0d9 FLASH_LU_incpiv_var1 │ │ │ │ -00688100 00163016 R_ARM_JUMP_SLOT 00516e75 FLA_Trsm_luc_blk_var3 │ │ │ │ -00688104 000ceb16 R_ARM_JUMP_SLOT 00451649 FLA_Gemm_ht_blk_var6 │ │ │ │ -00688108 000b6c16 R_ARM_JUMP_SLOT 004aadc1 FLA_Symm_ll_blk_var1 │ │ │ │ -0068810c 0015fb16 R_ARM_JUMP_SLOT 0014933d cunghr_ │ │ │ │ -00688110 00024e16 R_ARM_JUMP_SLOT 001f3fb9 dtgexc_ │ │ │ │ -00688114 0015c916 R_ARM_JUMP_SLOT 00193501 dlaexc_ │ │ │ │ -00688118 000ec416 R_ARM_JUMP_SLOT 002051e9 dtgevc_ │ │ │ │ -0068811c 00115f16 R_ARM_JUMP_SLOT 00278fb9 slaswp_ │ │ │ │ -00688120 001c3416 R_ARM_JUMP_SLOT 00416fed FLA_Dots_external │ │ │ │ -00688124 0007aa16 R_ARM_JUMP_SLOT 005bafed FLA_Eig_gest_nu_opt_var2 │ │ │ │ -00688128 00064616 R_ARM_JUMP_SLOT 0040b351 FLA_Shift_pivots_to │ │ │ │ -0068812c 000d6416 R_ARM_JUMP_SLOT 003af2ad f_init │ │ │ │ -00688130 00116416 R_ARM_JUMP_SLOT 001ce691 dpbtf2_ │ │ │ │ -00688134 0013c016 R_ARM_JUMP_SLOT 003bb73d bl1_sswapv │ │ │ │ -00688138 00175f16 R_ARM_JUMP_SLOT 005dc96d FLA_Tridiag_UT_l_blk_var2 │ │ │ │ -0068813c 0010dc16 R_ARM_JUMP_SLOT 0067074d FLA_Apply_Q_UT_rhfr_blk_var3 │ │ │ │ -00688140 000b3016 R_ARM_JUMP_SLOT 0055e859 FLA_Tevd_find_submatrix_opd │ │ │ │ +0068809c 00069216 R_ARM_JUMP_SLOT 00559f35 FLA_QR_UT_piv_unb_var1 │ │ │ │ +006880a0 00191016 R_ARM_JUMP_SLOT 00577639 FLA_Bidiag_UT_u_scale_diagonals │ │ │ │ +006880a4 00056416 R_ARM_JUMP_SLOT 003c0c75 bl1_csyr_blas │ │ │ │ +006880a8 000f6216 R_ARM_JUMP_SLOT 00622e25 FLA_Sylv_nn_blk_var10 │ │ │ │ +006880ac 000f0316 R_ARM_JUMP_SLOT 003cf43d bl1_sewinvscalv │ │ │ │ +006880b0 000cf216 R_ARM_JUMP_SLOT 00590329 FLA_Bidiag_UT_u_step_opz_var4 │ │ │ │ +006880b4 00176616 R_ARM_JUMP_SLOT 0020a9b9 icmax1_ │ │ │ │ +006880b8 00133716 R_ARM_JUMP_SLOT 005b2255 FLA_Eig_gest_nl_ops_var1 │ │ │ │ +006880bc 00074416 R_ARM_JUMP_SLOT 00400b9d FLASH_Queue_exec │ │ │ │ +006880c0 001bc416 R_ARM_JUMP_SLOT 003e8175 FLA_Cntl_lu_obj_create │ │ │ │ +006880c4 0001c816 R_ARM_JUMP_SLOT 0052b701 FLA_Trsm_rut_unb_var3 │ │ │ │ +006880c8 0010f016 R_ARM_JUMP_SLOT 001d0b1d dpocon_ │ │ │ │ +006880cc 000fdf16 R_ARM_JUMP_SLOT 003cdbd9 bl1_s1 │ │ │ │ +006880d0 0015f716 R_ARM_JUMP_SLOT 0066b111 FLA_Apply_Q_UT_lnfr_blk_var3 │ │ │ │ +006880d4 00034716 R_ARM_JUMP_SLOT 00659b11 FLA_Apply_Q_UT_rnbc │ │ │ │ +006880d8 000f1416 R_ARM_JUMP_SLOT 00639fe5 FLA_Apply_G_rf_bld_var6b │ │ │ │ +006880dc 001bc116 R_ARM_JUMP_SLOT 004fd9fd FLA_Trmm_lut_blk_var4 │ │ │ │ +006880e0 00128116 R_ARM_JUMP_SLOT 003ee539 FLASH_Copy_flat_to_hier │ │ │ │ +006880e4 0015b716 R_ARM_JUMP_SLOT 0062f675 FLA_Accum_T_UT_fc_ops_var1 │ │ │ │ +006880e8 001b1d16 R_ARM_JUMP_SLOT 00108fd1 cpbcon_ │ │ │ │ +006880ec 0003bb16 R_ARM_JUMP_SLOT 003d25e9 bl1_csetm │ │ │ │ +006880f0 00014216 R_ARM_JUMP_SLOT 00533181 FLA_Bsvd_v_ops_var2 │ │ │ │ +006880f4 001b8316 R_ARM_JUMP_SLOT 00459461 FLA_Gemm_nt_blk_var6 │ │ │ │ +006880f8 00051c16 R_ARM_JUMP_SLOT 003b5229 pars_f │ │ │ │ +006880fc 00172716 R_ARM_JUMP_SLOT 0053dcb9 FLASH_LU_incpiv_var1 │ │ │ │ +00688100 00163016 R_ARM_JUMP_SLOT 00516e59 FLA_Trsm_luc_blk_var3 │ │ │ │ +00688104 000ceb16 R_ARM_JUMP_SLOT 004520e9 FLA_Gemm_ht_blk_var6 │ │ │ │ +00688108 000b6c16 R_ARM_JUMP_SLOT 004aa3dd FLA_Symm_ll_blk_var1 │ │ │ │ +0068810c 0015fb16 R_ARM_JUMP_SLOT 00149335 cunghr_ │ │ │ │ +00688110 00024e16 R_ARM_JUMP_SLOT 001f36b5 dtgexc_ │ │ │ │ +00688114 0015c916 R_ARM_JUMP_SLOT 00193509 dlaexc_ │ │ │ │ +00688118 000ec416 R_ARM_JUMP_SLOT 00207d69 dtgevc_ │ │ │ │ +0068811c 00115f16 R_ARM_JUMP_SLOT 00278f99 slaswp_ │ │ │ │ +00688120 001c3416 R_ARM_JUMP_SLOT 004173dd FLA_Dots_external │ │ │ │ +00688124 0007aa16 R_ARM_JUMP_SLOT 005bafcd FLA_Eig_gest_nu_opt_var2 │ │ │ │ +00688128 00064616 R_ARM_JUMP_SLOT 0040b359 FLA_Shift_pivots_to │ │ │ │ +0068812c 000d6416 R_ARM_JUMP_SLOT 003af2b9 f_init │ │ │ │ +00688130 00116416 R_ARM_JUMP_SLOT 001ccb6d dpbtf2_ │ │ │ │ +00688134 0013c016 R_ARM_JUMP_SLOT 003bbbd5 bl1_sswapv │ │ │ │ +00688138 00175f16 R_ARM_JUMP_SLOT 005dd4a1 FLA_Tridiag_UT_l_blk_var2 │ │ │ │ +0068813c 0010dc16 R_ARM_JUMP_SLOT 00670735 FLA_Apply_Q_UT_rhfr_blk_var3 │ │ │ │ +00688140 000b3016 R_ARM_JUMP_SLOT 0055e841 FLA_Tevd_find_submatrix_opd │ │ │ │ 00688144 00005316 R_ARM_JUMP_SLOT 00000000 dtrsv_ │ │ │ │ -00688148 00013f16 R_ARM_JUMP_SLOT 004b7771 FLA_Symm_lu_unb_var9 │ │ │ │ -0068814c 00141716 R_ARM_JUMP_SLOT 00286e55 sorm2l_ │ │ │ │ -00688150 00102b16 R_ARM_JUMP_SLOT 00562ea5 FLA_Trinv_ln_opd_var3 │ │ │ │ -00688154 000c2716 R_ARM_JUMP_SLOT 003b8c75 bl1_cscal │ │ │ │ -00688158 00082316 R_ARM_JUMP_SLOT 003d9045 FLA_Axpy_check │ │ │ │ -0068815c 00131516 R_ARM_JUMP_SLOT 003fd391 FLASH_Queue_enable │ │ │ │ -00688160 0004b016 R_ARM_JUMP_SLOT 0027eb1d slatzm_ │ │ │ │ -00688164 00147616 R_ARM_JUMP_SLOT 003cd8d1 bl1_is_zero_diag │ │ │ │ -00688168 00175d16 R_ARM_JUMP_SLOT 005e73ad FLA_Lyap_h │ │ │ │ -0068816c 0007fa16 R_ARM_JUMP_SLOT 005a9de9 FLA_Eig_gest_iu_opt_var1 │ │ │ │ -00688170 0005d016 R_ARM_JUMP_SLOT 003ae815 pow_ci │ │ │ │ -00688174 001bf216 R_ARM_JUMP_SLOT 005669fd FLA_Trinv_lu_opt_var4 │ │ │ │ +00688148 00013f16 R_ARM_JUMP_SLOT 004b7c8d FLA_Symm_lu_unb_var9 │ │ │ │ +0068814c 00141716 R_ARM_JUMP_SLOT 002879d5 sorm2l_ │ │ │ │ +00688150 00102b16 R_ARM_JUMP_SLOT 00562e8d FLA_Trinv_ln_opd_var3 │ │ │ │ +00688154 000c2716 R_ARM_JUMP_SLOT 003b9295 bl1_cscal │ │ │ │ +00688158 00082316 R_ARM_JUMP_SLOT 003d904d FLA_Axpy_check │ │ │ │ +0068815c 00131516 R_ARM_JUMP_SLOT 003fd6c9 FLASH_Queue_enable │ │ │ │ +00688160 0004b016 R_ARM_JUMP_SLOT 00280aa9 slatzm_ │ │ │ │ +00688164 00147616 R_ARM_JUMP_SLOT 003cd989 bl1_is_zero_diag │ │ │ │ +00688168 00175d16 R_ARM_JUMP_SLOT 005e7395 FLA_Lyap_h │ │ │ │ +0068816c 0007fa16 R_ARM_JUMP_SLOT 005a9dc9 FLA_Eig_gest_iu_opt_var1 │ │ │ │ +00688170 0005d016 R_ARM_JUMP_SLOT 003ae825 pow_ci │ │ │ │ +00688174 001bf216 R_ARM_JUMP_SLOT 00566479 FLA_Trinv_lu_opt_var4 │ │ │ │ 00688178 0006c316 R_ARM_JUMP_SLOT 000c9b49 chprfs_ │ │ │ │ -0068817c 0019cc16 R_ARM_JUMP_SLOT 0014d1a9 cungr2_ │ │ │ │ -00688180 000e8b16 R_ARM_JUMP_SLOT 004f26b5 FLA_Trmm_llh_blk_var1 │ │ │ │ -00688184 0007ba16 R_ARM_JUMP_SLOT 003e4b19 FLA_QR_UT_piv_internal_check │ │ │ │ -00688188 001a4c16 R_ARM_JUMP_SLOT 002b5365 stpqrt2_ │ │ │ │ -0068818c 000c5916 R_ARM_JUMP_SLOT 0058c585 FLA_Bidiag_UT_u_step_opd_var5 │ │ │ │ -00688190 00141416 R_ARM_JUMP_SLOT 003e6905 FLA_Trinv_check │ │ │ │ -00688194 0019c316 R_ARM_JUMP_SLOT 00449f41 FLA_Gemm_tn │ │ │ │ -00688198 00097216 R_ARM_JUMP_SLOT 003acda9 smaxloc_ │ │ │ │ -0068819c 00056d16 R_ARM_JUMP_SLOT 0006b13d FLAME_invert_stau │ │ │ │ +0068817c 0019cc16 R_ARM_JUMP_SLOT 0014d1a1 cungr2_ │ │ │ │ +00688180 000e8b16 R_ARM_JUMP_SLOT 004f2851 FLA_Trmm_llh_blk_var1 │ │ │ │ +00688184 0007ba16 R_ARM_JUMP_SLOT 003e4bf9 FLA_QR_UT_piv_internal_check │ │ │ │ +00688188 001a4c16 R_ARM_JUMP_SLOT 002b5341 stpqrt2_ │ │ │ │ +0068818c 000c5916 R_ARM_JUMP_SLOT 0058c565 FLA_Bidiag_UT_u_step_opd_var5 │ │ │ │ +00688190 00141416 R_ARM_JUMP_SLOT 003e6631 FLA_Trinv_check │ │ │ │ +00688194 0019c316 R_ARM_JUMP_SLOT 004499a5 FLA_Gemm_tn │ │ │ │ +00688198 00097216 R_ARM_JUMP_SLOT 003acdad smaxloc_ │ │ │ │ +0068819c 00056d16 R_ARM_JUMP_SLOT 0006a5bd FLAME_invert_stau │ │ │ │ 006881a0 00005416 R_ARM_JUMP_SLOT 00000000 zdotu_ │ │ │ │ -006881a4 000a9716 R_ARM_JUMP_SLOT 004a3ad5 FLA_Herk_uh_blk_var3 │ │ │ │ +006881a4 000a9716 R_ARM_JUMP_SLOT 004a3659 FLA_Herk_uh_blk_var3 │ │ │ │ 006881a8 00005516 R_ARM_JUMP_SLOT 00000000 dsyr_ │ │ │ │ -006881ac 000be016 R_ARM_JUMP_SLOT 0050edb5 FLA_Trsm_rln │ │ │ │ -006881b0 0018df16 R_ARM_JUMP_SLOT 005d9431 FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ -006881b4 00082616 R_ARM_JUMP_SLOT 0056b4d9 FLA_Trinv_uu_opz_var2 │ │ │ │ -006881b8 00141e16 R_ARM_JUMP_SLOT 003d8c79 FLA_Transpose_check │ │ │ │ -006881bc 00067d16 R_ARM_JUMP_SLOT 003d8029 FLA_Random_herm_matrix_check │ │ │ │ -006881c0 00048d16 R_ARM_JUMP_SLOT 005cd47d FLA_Hess_UT_step_opd_var3 │ │ │ │ -006881c4 0010fb16 R_ARM_JUMP_SLOT 003e4cf1 FLA_QR_UT_solve_check │ │ │ │ -006881c8 00109b16 R_ARM_JUMP_SLOT 003d69fd FLA_Fill_with_linear_dist_check │ │ │ │ +006881ac 000be016 R_ARM_JUMP_SLOT 0050ed99 FLA_Trsm_rln │ │ │ │ +006881b0 0018df16 R_ARM_JUMP_SLOT 005d8ae5 FLA_Tridiag_UT_shift_U_l_opc │ │ │ │ +006881b4 00082616 R_ARM_JUMP_SLOT 0056b4c1 FLA_Trinv_uu_opz_var2 │ │ │ │ +006881b8 00141e16 R_ARM_JUMP_SLOT 003d8c81 FLA_Transpose_check │ │ │ │ +006881bc 00067d16 R_ARM_JUMP_SLOT 003d8031 FLA_Random_herm_matrix_check │ │ │ │ +006881c0 00048d16 R_ARM_JUMP_SLOT 005cd45d FLA_Hess_UT_step_opd_var3 │ │ │ │ +006881c4 0010fb16 R_ARM_JUMP_SLOT 003e4cf9 FLA_QR_UT_solve_check │ │ │ │ +006881c8 00109b16 R_ARM_JUMP_SLOT 003d6a05 FLA_Fill_with_linear_dist_check │ │ │ │ 006881cc 00137016 R_ARM_JUMP_SLOT 0006bf59 sgebrd_ │ │ │ │ -006881d0 000de316 R_ARM_JUMP_SLOT 00379249 ztgsna_ │ │ │ │ -006881d4 0010a816 R_ARM_JUMP_SLOT 001429bd cunbdb1_ │ │ │ │ -006881d8 00199516 R_ARM_JUMP_SLOT 003ba789 bl1_sdcopymt │ │ │ │ -006881dc 000c6016 R_ARM_JUMP_SLOT 003cddb9 bl1_d1 │ │ │ │ -006881e0 0004da16 R_ARM_JUMP_SLOT 003c6ad5 bl1_zgemm_blas │ │ │ │ -006881e4 000ab016 R_ARM_JUMP_SLOT 001371dd ctgsen_ │ │ │ │ -006881e8 0002b916 R_ARM_JUMP_SLOT 0042bf95 FLA_Axpyt_h_blk_var3 │ │ │ │ -006881ec 000a5016 R_ARM_JUMP_SLOT 003cf2e5 bl1_dfree_saved_contigmr │ │ │ │ -006881f0 000aa116 R_ARM_JUMP_SLOT 0063a455 FLA_Apply_G_rf_blz_var9b │ │ │ │ -006881f4 000f8216 R_ARM_JUMP_SLOT 003fd491 FLASH_Queue_set_work_stealing │ │ │ │ -006881f8 00088e16 R_ARM_JUMP_SLOT 005135bd FLA_Trsm_lln_blk_var1 │ │ │ │ -006881fc 0001da16 R_ARM_JUMP_SLOT 003f8011 FLA_Check_col_vector │ │ │ │ -00688200 00106a16 R_ARM_JUMP_SLOT 002013f5 dtrexc_ │ │ │ │ -00688204 000add16 R_ARM_JUMP_SLOT 00427139 FLA_Trinv_lu_blk_ext │ │ │ │ -00688208 00048516 R_ARM_JUMP_SLOT 0037aae1 zsytri2x_ │ │ │ │ +006881d0 000de316 R_ARM_JUMP_SLOT 0037bcb1 ztgsna_ │ │ │ │ +006881d4 0010a816 R_ARM_JUMP_SLOT 001429b5 cunbdb1_ │ │ │ │ +006881d8 00199516 R_ARM_JUMP_SLOT 003ba289 bl1_sdcopymt │ │ │ │ +006881dc 000c6016 R_ARM_JUMP_SLOT 003cdbe1 bl1_d1 │ │ │ │ +006881e0 0004da16 R_ARM_JUMP_SLOT 003c5d25 bl1_zgemm_blas │ │ │ │ +006881e4 000ab016 R_ARM_JUMP_SLOT 00135909 ctgsen_ │ │ │ │ +006881e8 0002b916 R_ARM_JUMP_SLOT 0042bb11 FLA_Axpyt_h_blk_var3 │ │ │ │ +006881ec 000a5016 R_ARM_JUMP_SLOT 003cf13d bl1_dfree_saved_contigmr │ │ │ │ +006881f0 000aa116 R_ARM_JUMP_SLOT 0063a43d FLA_Apply_G_rf_blz_var9b │ │ │ │ +006881f4 000f8216 R_ARM_JUMP_SLOT 003fd7c9 FLASH_Queue_set_work_stealing │ │ │ │ +006881f8 00088e16 R_ARM_JUMP_SLOT 00513759 FLA_Trsm_lln_blk_var1 │ │ │ │ +006881fc 0001da16 R_ARM_JUMP_SLOT 003f90e1 FLA_Check_col_vector │ │ │ │ +00688200 00106a16 R_ARM_JUMP_SLOT 002013fd dtrexc_ │ │ │ │ +00688204 000add16 R_ARM_JUMP_SLOT 004271c5 FLA_Trinv_lu_blk_ext │ │ │ │ +00688208 00048516 R_ARM_JUMP_SLOT 00379ea9 zsytri2x_ │ │ │ │ 0068820c 0002ef16 R_ARM_JUMP_SLOT 00168545 dgesc2_ │ │ │ │ -00688210 00194216 R_ARM_JUMP_SLOT 003fabd5 FLA_Obj_is_complex │ │ │ │ -00688214 0001a716 R_ARM_JUMP_SLOT 003a31dd cung2r_fla │ │ │ │ +00688210 00194216 R_ARM_JUMP_SLOT 003fabe1 FLA_Obj_is_complex │ │ │ │ +00688214 0001a716 R_ARM_JUMP_SLOT 003a3945 cung2r_fla │ │ │ │ 00688218 00075616 R_ARM_JUMP_SLOT 000d9e51 clacrm_ │ │ │ │ -0068821c 0008c416 R_ARM_JUMP_SLOT 00543619 FLA_LU_nopiv_opt_var4 │ │ │ │ -00688220 0002c416 R_ARM_JUMP_SLOT 003f8055 FLA_Check_valid_evd_type │ │ │ │ -00688224 00099e16 R_ARM_JUMP_SLOT 00643725 FLASH_Apply_pivots │ │ │ │ +0068821c 0008c416 R_ARM_JUMP_SLOT 005435f9 FLA_LU_nopiv_opt_var4 │ │ │ │ +00688220 0002c416 R_ARM_JUMP_SLOT 003f9125 FLA_Check_valid_evd_type │ │ │ │ +00688224 00099e16 R_ARM_JUMP_SLOT 006436a1 FLASH_Apply_pivots │ │ │ │ 00688228 000dd316 R_ARM_JUMP_SLOT 000c24fd chetrs2_ │ │ │ │ -0068822c 000cc716 R_ARM_JUMP_SLOT 003a6909 zung2r_fla │ │ │ │ -00688230 000f1216 R_ARM_JUMP_SLOT 004be5b9 FLA_Symm_ru_blk_var10 │ │ │ │ -00688234 000c4f16 R_ARM_JUMP_SLOT 00580a39 FLA_Bidiag_UT_u_step_opd_var1 │ │ │ │ -00688238 000c4916 R_ARM_JUMP_SLOT 003e432d FLA_QR2_UT_internal_check │ │ │ │ -0068823c 00152916 R_ARM_JUMP_SLOT 0044ff0d FLA_Gemm_hn_unb_var3 │ │ │ │ -00688240 000f6016 R_ARM_JUMP_SLOT 004c2969 FLA_Symm_ru_unb_var3 │ │ │ │ -00688244 00086416 R_ARM_JUMP_SLOT 003b9f7d bl1_zdscalmr │ │ │ │ -00688248 0016ed16 R_ARM_JUMP_SLOT 003dafd9 FLA_Gemvc_check │ │ │ │ -0068824c 0011ee16 R_ARM_JUMP_SLOT 0040fe15 FLA_Sort_svd_b_ops │ │ │ │ -00688250 00025316 R_ARM_JUMP_SLOT 003fa975 FLA_Obj_min_dim │ │ │ │ -00688254 00051516 R_ARM_JUMP_SLOT 0056e579 FLA_Ttmm_l_opt_var2 │ │ │ │ -00688258 001af016 R_ARM_JUMP_SLOT 003d8f81 FLA_Asum_check │ │ │ │ -0068825c 0007ab16 R_ARM_JUMP_SLOT 004274b1 FLA_Ttmm_unb_external │ │ │ │ -00688260 000f8316 R_ARM_JUMP_SLOT 006272d1 FLA_Sylv_nn_blk_var18 │ │ │ │ -00688264 0019d316 R_ARM_JUMP_SLOT 003ea8f9 FLASH_Hemm_cntl_finalize │ │ │ │ -00688268 00042116 R_ARM_JUMP_SLOT 005a41c5 FLA_Eig_gest_il_ops_var5 │ │ │ │ -0068826c 0007a816 R_ARM_JUMP_SLOT 000f26c9 clantr_ │ │ │ │ -00688270 000b3416 R_ARM_JUMP_SLOT 003ed695 FLASH_QR_UT_inc_cntl_finalize │ │ │ │ -00688274 001c0e16 R_ARM_JUMP_SLOT 0056c4e9 FLA_Trinv_uu_opt_var4 │ │ │ │ -00688278 000c6e16 R_ARM_JUMP_SLOT 003d5a6d FLA_Part_2x1_check │ │ │ │ -0068827c 00041d16 R_ARM_JUMP_SLOT 003c1b49 bl1_strmv_blas │ │ │ │ -00688280 00099416 R_ARM_JUMP_SLOT 0063a725 FLA_Apply_G_rf_bls_var9 │ │ │ │ -00688284 00080816 R_ARM_JUMP_SLOT 005e14b1 FLA_Tridiag_UT_l_step_ofz_var3 │ │ │ │ -00688288 00065716 R_ARM_JUMP_SLOT 001abaf9 dlarrk_ │ │ │ │ -0068828c 00121316 R_ARM_JUMP_SLOT 004eb2c9 FLA_Syrk_ut_blk_var1 │ │ │ │ -00688290 0018fa16 R_ARM_JUMP_SLOT 0056196d FLA_Trinv_ln_blk_var2 │ │ │ │ -00688294 0009b216 R_ARM_JUMP_SLOT 0024e085 slaed4_ │ │ │ │ -00688298 00161316 R_ARM_JUMP_SLOT 005ced69 FLA_Hess_UT_step_ops_var5 │ │ │ │ -0068829c 00149316 R_ARM_JUMP_SLOT 004fef21 FLA_Trmm_rlc_blk_var1 │ │ │ │ -006882a0 00170b16 R_ARM_JUMP_SLOT 005de005 FLA_Tridiag_UT_l_step_unb_var1 │ │ │ │ -006882a4 00030f16 R_ARM_JUMP_SLOT 005db8c9 FLA_Tridiag_UT_l_blf_var2 │ │ │ │ -006882a8 00146116 R_ARM_JUMP_SLOT 003c098d bl1_zsymv │ │ │ │ -006882ac 000b8016 R_ARM_JUMP_SLOT 00156a6d dgbtrs_ │ │ │ │ -006882b0 000fc316 R_ARM_JUMP_SLOT 003c10d1 bl1_ctrmvsx │ │ │ │ -006882b4 00022a16 R_ARM_JUMP_SLOT 0007ab45 cungqr_check │ │ │ │ -006882b8 00036d16 R_ARM_JUMP_SLOT 004a6df1 FLA_Herk_un_blk_var5 │ │ │ │ -006882bc 00019a16 R_ARM_JUMP_SLOT 005fac2d FLA_Sylv_hh_blk_var10 │ │ │ │ +0068822c 000cc716 R_ARM_JUMP_SLOT 003a6911 zung2r_fla │ │ │ │ +00688230 000f1216 R_ARM_JUMP_SLOT 004be59d FLA_Symm_ru_blk_var10 │ │ │ │ +00688234 000c4f16 R_ARM_JUMP_SLOT 00580a19 FLA_Bidiag_UT_u_step_opd_var1 │ │ │ │ +00688238 000c4916 R_ARM_JUMP_SLOT 003e41b5 FLA_QR2_UT_internal_check │ │ │ │ +0068823c 00152916 R_ARM_JUMP_SLOT 0044ff15 FLA_Gemm_hn_unb_var3 │ │ │ │ +00688240 000f6016 R_ARM_JUMP_SLOT 004c243d FLA_Symm_ru_unb_var3 │ │ │ │ +00688244 00086416 R_ARM_JUMP_SLOT 003bba21 bl1_zdscalmr │ │ │ │ +00688248 0016ed16 R_ARM_JUMP_SLOT 003dafe1 FLA_Gemvc_check │ │ │ │ +0068824c 0011ee16 R_ARM_JUMP_SLOT 0040fe1d FLA_Sort_svd_b_ops │ │ │ │ +00688250 00025316 R_ARM_JUMP_SLOT 003fa981 FLA_Obj_min_dim │ │ │ │ +00688254 00051516 R_ARM_JUMP_SLOT 0056e839 FLA_Ttmm_l_opt_var2 │ │ │ │ +00688258 001af016 R_ARM_JUMP_SLOT 003d8f89 FLA_Asum_check │ │ │ │ +0068825c 0007ab16 R_ARM_JUMP_SLOT 004274b9 FLA_Ttmm_unb_external │ │ │ │ +00688260 000f8316 R_ARM_JUMP_SLOT 006272b9 FLA_Sylv_nn_blk_var18 │ │ │ │ +00688264 0019d316 R_ARM_JUMP_SLOT 003eac85 FLASH_Hemm_cntl_finalize │ │ │ │ +00688268 00042116 R_ARM_JUMP_SLOT 005a3155 FLA_Eig_gest_il_ops_var5 │ │ │ │ +0068826c 0007a816 R_ARM_JUMP_SLOT 000f2515 clantr_ │ │ │ │ +00688270 000b3416 R_ARM_JUMP_SLOT 003ed741 FLASH_QR_UT_inc_cntl_finalize │ │ │ │ +00688274 001c0e16 R_ARM_JUMP_SLOT 0056bf61 FLA_Trinv_uu_opt_var4 │ │ │ │ +00688278 000c6e16 R_ARM_JUMP_SLOT 003d5a01 FLA_Part_2x1_check │ │ │ │ +0068827c 00041d16 R_ARM_JUMP_SLOT 003c21c1 bl1_strmv_blas │ │ │ │ +00688280 00099416 R_ARM_JUMP_SLOT 0063a70d FLA_Apply_G_rf_bls_var9 │ │ │ │ +00688284 00080816 R_ARM_JUMP_SLOT 005e1499 FLA_Tridiag_UT_l_step_ofz_var3 │ │ │ │ +00688288 00065716 R_ARM_JUMP_SLOT 001ab9f1 dlarrk_ │ │ │ │ +0068828c 00121316 R_ARM_JUMP_SLOT 004eb2ad FLA_Syrk_ut_blk_var1 │ │ │ │ +00688290 0018fa16 R_ARM_JUMP_SLOT 00561955 FLA_Trinv_ln_blk_var2 │ │ │ │ +00688294 0009b216 R_ARM_JUMP_SLOT 0024f929 slaed4_ │ │ │ │ +00688298 00161316 R_ARM_JUMP_SLOT 005cfb99 FLA_Hess_UT_step_ops_var5 │ │ │ │ +0068829c 00149316 R_ARM_JUMP_SLOT 004fed61 FLA_Trmm_rlc_blk_var1 │ │ │ │ +006882a0 00170b16 R_ARM_JUMP_SLOT 005ddfed FLA_Tridiag_UT_l_step_unb_var1 │ │ │ │ +006882a4 00030f16 R_ARM_JUMP_SLOT 005dba31 FLA_Tridiag_UT_l_blf_var2 │ │ │ │ +006882a8 00146116 R_ARM_JUMP_SLOT 003c099d bl1_zsymv │ │ │ │ +006882ac 000b8016 R_ARM_JUMP_SLOT 001585b1 dgbtrs_ │ │ │ │ +006882b0 000fc316 R_ARM_JUMP_SLOT 003c10e1 bl1_ctrmvsx │ │ │ │ +006882b4 00022a16 R_ARM_JUMP_SLOT 0007acfd cungqr_check │ │ │ │ +006882b8 00036d16 R_ARM_JUMP_SLOT 004a651d FLA_Herk_un_blk_var5 │ │ │ │ +006882bc 00019a16 R_ARM_JUMP_SLOT 005fa165 FLA_Sylv_hh_blk_var10 │ │ │ │ 006882c0 00185016 R_ARM_JUMP_SLOT 00217d41 sgeequ_ │ │ │ │ -006882c4 00048816 R_ARM_JUMP_SLOT 00408e25 FLA_Househ2_UT │ │ │ │ -006882c8 00185616 R_ARM_JUMP_SLOT 0055d989 FLA_Tevd_n_opz_var1 │ │ │ │ -006882cc 000bfb16 R_ARM_JUMP_SLOT 005bc73d FLA_Eig_gest_nu_unb_var4 │ │ │ │ -006882d0 00183a16 R_ARM_JUMP_SLOT 0042e70d FLA_Copyr_u │ │ │ │ -006882d4 00110f16 R_ARM_JUMP_SLOT 001eb249 dsytf2_ │ │ │ │ -006882d8 000c0116 R_ARM_JUMP_SLOT 004b0cf5 FLA_Symm_ll_unb_var7 │ │ │ │ -006882dc 000b2716 R_ARM_JUMP_SLOT 004a0345 FLA_Herk_lh_unb_var4 │ │ │ │ -006882e0 00172d16 R_ARM_JUMP_SLOT 005e778d FLA_Lyap_internal │ │ │ │ -006882e4 000b8316 R_ARM_JUMP_SLOT 004adbc1 FLA_Symm_ll_blk_var9 │ │ │ │ -006882e8 0013da16 R_ARM_JUMP_SLOT 00594de1 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opc_var1 │ │ │ │ -006882ec 00081116 R_ARM_JUMP_SLOT 00488fd5 FLA_Her2k_ln_blk_var2 │ │ │ │ -006882f0 001a6516 R_ARM_JUMP_SLOT 000f0ec9 clapmr_ │ │ │ │ -006882f4 001a4e16 R_ARM_JUMP_SLOT 0055f97d FLA_Tevd_v_opc_var1 │ │ │ │ -006882f8 00080316 R_ARM_JUMP_SLOT 005ad65d FLA_Eig_gest_iu_opt_var5 │ │ │ │ -006882fc 00061a16 R_ARM_JUMP_SLOT 006397a5 FLA_Apply_G_rf_bls_var3b │ │ │ │ -00688300 0016e616 R_ARM_JUMP_SLOT 0066cbd1 FLA_Apply_Q_UT_rhbc_blk_var3 │ │ │ │ -00688304 001ae516 R_ARM_JUMP_SLOT 003d08c1 bl1_sinverts │ │ │ │ -00688308 000eb316 R_ARM_JUMP_SLOT 00461445 FLA_Gemm_tt_unb_var1 │ │ │ │ -0068830c 001be716 R_ARM_JUMP_SLOT 003d30e5 bl1_drandmr │ │ │ │ -00688310 00035b16 R_ARM_JUMP_SLOT 004a127d FLA_Herk_ln_blk_var6 │ │ │ │ -00688314 00091816 R_ARM_JUMP_SLOT 00598e35 FLA_Eig_gest_il │ │ │ │ -00688318 000ffa16 R_ARM_JUMP_SLOT 0051931d FLA_Trsm_luh_blk_var2 │ │ │ │ -0068831c 0018b516 R_ARM_JUMP_SLOT 00196851 dlaein_ │ │ │ │ -00688320 00021316 R_ARM_JUMP_SLOT 0051da41 FLA_Trsm_lut_unb_var1 │ │ │ │ -00688324 000d2616 R_ARM_JUMP_SLOT 003ac28d zdotu_f2c_ │ │ │ │ -00688328 0007ef16 R_ARM_JUMP_SLOT 005a3965 FLA_Eig_gest_il_unb_var2 │ │ │ │ -0068832c 00079516 R_ARM_JUMP_SLOT 0056c1f5 FLA_Trinv_uu_opd_var4 │ │ │ │ -00688330 00109316 R_ARM_JUMP_SLOT 00674cad FLA_Apply_Q_UT_rnfr_blk_var3 │ │ │ │ -00688334 00025416 R_ARM_JUMP_SLOT 0045e2d1 FLA_Gemm_th_unb_var6 │ │ │ │ -00688338 0007e616 R_ARM_JUMP_SLOT 004584c1 FLA_Gemm_nn_unb_var6 │ │ │ │ -0068833c 001c1116 R_ARM_JUMP_SLOT 005ec125 FLA_Lyap_h_ops_var3 │ │ │ │ -00688340 0017ad16 R_ARM_JUMP_SLOT 003f59f9 FLA_Param_map_flame_to_blis_side │ │ │ │ -00688344 000c9916 R_ARM_JUMP_SLOT 003ed1bd FLASH_LU_incpiv_cntl_finalize │ │ │ │ -00688348 00129816 R_ARM_JUMP_SLOT 005d39a9 FLA_Tridiag_UT_extract_diagonals │ │ │ │ -0068834c 000a8f16 R_ARM_JUMP_SLOT 004d280d FLA_Syr2k_lt_unb_var3 │ │ │ │ -00688350 00110916 R_ARM_JUMP_SLOT 005c5985 FLA_Hess_UT_step_opc_var1 │ │ │ │ -00688354 0011c316 R_ARM_JUMP_SLOT 0056dd21 FLA_Ttmm_l_ops_var1 │ │ │ │ -00688358 000ab616 R_ARM_JUMP_SLOT 005563f1 FLASH_QR_UT_inc_opt1 │ │ │ │ -0068835c 00071316 R_ARM_JUMP_SLOT 003d4c85 FLA_Obj_buffer_at_view_check │ │ │ │ -00688360 00093516 R_ARM_JUMP_SLOT 003cfb11 bl1_dewscalv │ │ │ │ -00688364 000f7f16 R_ARM_JUMP_SLOT 005db08d FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ -00688368 00154516 R_ARM_JUMP_SLOT 001d38c9 dporfs_ │ │ │ │ -0068836c 000a5c16 R_ARM_JUMP_SLOT 003d796d FLA_Max_abs_value_check │ │ │ │ -00688370 0001cd16 R_ARM_JUMP_SLOT 003c0b51 bl1_dsyr_blas │ │ │ │ -00688374 0005b516 R_ARM_JUMP_SLOT 003cd881 bl1_is_lower │ │ │ │ -00688378 00126716 R_ARM_JUMP_SLOT 00435401 FLA_Scalr_l_blk_var4 │ │ │ │ -0068837c 001b7d16 R_ARM_JUMP_SLOT 00458c21 FLA_Gemm_nt_blk_var3 │ │ │ │ -00688380 000e9316 R_ARM_JUMP_SLOT 004be835 FLA_Symm_ru_blk_var1 │ │ │ │ -00688384 000ec616 R_ARM_JUMP_SLOT 0063a42d FLA_Apply_G_rf_blc_var9b │ │ │ │ +006882c4 00048816 R_ARM_JUMP_SLOT 00408e2d FLA_Househ2_UT │ │ │ │ +006882c8 00185616 R_ARM_JUMP_SLOT 0055d2fd FLA_Tevd_n_opz_var1 │ │ │ │ +006882cc 000bfb16 R_ARM_JUMP_SLOT 005bcf71 FLA_Eig_gest_nu_unb_var4 │ │ │ │ +006882d0 00183a16 R_ARM_JUMP_SLOT 0042e715 FLA_Copyr_u │ │ │ │ +006882d4 00110f16 R_ARM_JUMP_SLOT 001eaa99 dsytf2_ │ │ │ │ +006882d8 000c0116 R_ARM_JUMP_SLOT 004b0cd9 FLA_Symm_ll_unb_var7 │ │ │ │ +006882dc 000b2716 R_ARM_JUMP_SLOT 004a0329 FLA_Herk_lh_unb_var4 │ │ │ │ +006882e0 00172d16 R_ARM_JUMP_SLOT 005e7775 FLA_Lyap_internal │ │ │ │ +006882e4 000b8316 R_ARM_JUMP_SLOT 004adba5 FLA_Symm_ll_blk_var9 │ │ │ │ +006882e8 0013da16 R_ARM_JUMP_SLOT 00594dc1 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opc_var1 │ │ │ │ +006882ec 00081116 R_ARM_JUMP_SLOT 004895c5 FLA_Her2k_ln_blk_var2 │ │ │ │ +006882f0 001a6516 R_ARM_JUMP_SLOT 000f17f5 clapmr_ │ │ │ │ +006882f4 001a4e16 R_ARM_JUMP_SLOT 0055f965 FLA_Tevd_v_opc_var1 │ │ │ │ +006882f8 00080316 R_ARM_JUMP_SLOT 005aed49 FLA_Eig_gest_iu_opt_var5 │ │ │ │ +006882fc 00061a16 R_ARM_JUMP_SLOT 00639365 FLA_Apply_G_rf_bls_var3b │ │ │ │ +00688300 0016e616 R_ARM_JUMP_SLOT 0066c1ad FLA_Apply_Q_UT_rhbc_blk_var3 │ │ │ │ +00688304 001ae516 R_ARM_JUMP_SLOT 003d08c9 bl1_sinverts │ │ │ │ +00688308 000eb316 R_ARM_JUMP_SLOT 00461975 FLA_Gemm_tt_unb_var1 │ │ │ │ +0068830c 001be716 R_ARM_JUMP_SLOT 003d2e55 bl1_drandmr │ │ │ │ +00688310 00035b16 R_ARM_JUMP_SLOT 004a1b19 FLA_Herk_ln_blk_var6 │ │ │ │ +00688314 00091816 R_ARM_JUMP_SLOT 00598e15 FLA_Eig_gest_il │ │ │ │ +00688318 000ffa16 R_ARM_JUMP_SLOT 00519301 FLA_Trsm_luh_blk_var2 │ │ │ │ +0068831c 0018b516 R_ARM_JUMP_SLOT 00196c79 dlaein_ │ │ │ │ +00688320 00021316 R_ARM_JUMP_SLOT 0051d3c5 FLA_Trsm_lut_unb_var1 │ │ │ │ +00688324 000d2616 R_ARM_JUMP_SLOT 003ac0ad zdotu_f2c_ │ │ │ │ +00688328 0007ef16 R_ARM_JUMP_SLOT 005a3d05 FLA_Eig_gest_il_unb_var2 │ │ │ │ +0068832c 00079516 R_ARM_JUMP_SLOT 0056bc6d FLA_Trinv_uu_opd_var4 │ │ │ │ +00688330 00109316 R_ARM_JUMP_SLOT 00674ba5 FLA_Apply_Q_UT_rnfr_blk_var3 │ │ │ │ +00688334 00025416 R_ARM_JUMP_SLOT 0045e2d9 FLA_Gemm_th_unb_var6 │ │ │ │ +00688338 0007e616 R_ARM_JUMP_SLOT 004589c1 FLA_Gemm_nn_unb_var6 │ │ │ │ +0068833c 001c1116 R_ARM_JUMP_SLOT 005eb551 FLA_Lyap_h_ops_var3 │ │ │ │ +00688340 0017ad16 R_ARM_JUMP_SLOT 003f5a01 FLA_Param_map_flame_to_blis_side │ │ │ │ +00688344 000c9916 R_ARM_JUMP_SLOT 003ed1c5 FLASH_LU_incpiv_cntl_finalize │ │ │ │ +00688348 00129816 R_ARM_JUMP_SLOT 005d3989 FLA_Tridiag_UT_extract_diagonals │ │ │ │ +0068834c 000a8f16 R_ARM_JUMP_SLOT 004d27f1 FLA_Syr2k_lt_unb_var3 │ │ │ │ +00688350 00110916 R_ARM_JUMP_SLOT 005c5965 FLA_Hess_UT_step_opc_var1 │ │ │ │ +00688354 0011c316 R_ARM_JUMP_SLOT 0056dd09 FLA_Ttmm_l_ops_var1 │ │ │ │ +00688358 000ab616 R_ARM_JUMP_SLOT 005563d1 FLASH_QR_UT_inc_opt1 │ │ │ │ +0068835c 00071316 R_ARM_JUMP_SLOT 003d4c8d FLA_Obj_buffer_at_view_check │ │ │ │ +00688360 00093516 R_ARM_JUMP_SLOT 003cfb19 bl1_dewscalv │ │ │ │ +00688364 000f7f16 R_ARM_JUMP_SLOT 005dc119 FLA_Fused_UZhu_ZUhu_opc_var1 │ │ │ │ +00688368 00154516 R_ARM_JUMP_SLOT 001d38d1 dporfs_ │ │ │ │ +0068836c 000a5c16 R_ARM_JUMP_SLOT 003d7975 FLA_Max_abs_value_check │ │ │ │ +00688370 0001cd16 R_ARM_JUMP_SLOT 003c0b61 bl1_dsyr_blas │ │ │ │ +00688374 0005b516 R_ARM_JUMP_SLOT 003cd939 bl1_is_lower │ │ │ │ +00688378 00126716 R_ARM_JUMP_SLOT 00435409 FLA_Scalr_l_blk_var4 │ │ │ │ +0068837c 001b7d16 R_ARM_JUMP_SLOT 00458c29 FLA_Gemm_nt_blk_var3 │ │ │ │ +00688380 000e9316 R_ARM_JUMP_SLOT 004be819 FLA_Symm_ru_blk_var1 │ │ │ │ +00688384 000ec616 R_ARM_JUMP_SLOT 0063a415 FLA_Apply_G_rf_blc_var9b │ │ │ │ 00688388 00192c16 R_ARM_JUMP_SLOT 00225a95 sgerfs_ │ │ │ │ -0068838c 0015b316 R_ARM_JUMP_SLOT 004f8a3d FLA_Trmm_luc_unb_var2 │ │ │ │ -00688390 00124e16 R_ARM_JUMP_SLOT 003ed3bd FLASH_Lyap_cntl_init │ │ │ │ -00688394 00195116 R_ARM_JUMP_SLOT 003fa8a5 FLA_Obj_elem_size │ │ │ │ -00688398 000ef616 R_ARM_JUMP_SLOT 00509009 FLA_Trmm_ruh_unb_var1 │ │ │ │ -0068839c 0015c216 R_ARM_JUMP_SLOT 0045ea69 FLA_Gemm_tn_blk_var3 │ │ │ │ -006883a0 000c6a16 R_ARM_JUMP_SLOT 0050c2b9 FLA_Trmm_rut_unb_var2 │ │ │ │ -006883a4 00126416 R_ARM_JUMP_SLOT 00427185 FLA_Trinv_un_blk_ext │ │ │ │ -006883a8 00157316 R_ARM_JUMP_SLOT 006559f9 FLA_Apply_QUD_UT_internal │ │ │ │ -006883ac 000a7e16 R_ARM_JUMP_SLOT 00339429 zlaqr3_ │ │ │ │ -006883b0 0009e616 R_ARM_JUMP_SLOT 0056f489 FLA_Ttmm_u_blk_var1 │ │ │ │ +0068838c 0015b316 R_ARM_JUMP_SLOT 004f92b9 FLA_Trmm_luc_unb_var2 │ │ │ │ +00688390 00124e16 R_ARM_JUMP_SLOT 003ed3c5 FLASH_Lyap_cntl_init │ │ │ │ +00688394 00195116 R_ARM_JUMP_SLOT 003fa8b1 FLA_Obj_elem_size │ │ │ │ +00688398 000ef616 R_ARM_JUMP_SLOT 00508a21 FLA_Trmm_ruh_unb_var1 │ │ │ │ +0068839c 0015c216 R_ARM_JUMP_SLOT 0045ea71 FLA_Gemm_tn_blk_var3 │ │ │ │ +006883a0 000c6a16 R_ARM_JUMP_SLOT 0050c29d FLA_Trmm_rut_unb_var2 │ │ │ │ +006883a4 00126416 R_ARM_JUMP_SLOT 00427211 FLA_Trinv_un_blk_ext │ │ │ │ +006883a8 00157316 R_ARM_JUMP_SLOT 006557b5 FLA_Apply_QUD_UT_internal │ │ │ │ +006883ac 000a7e16 R_ARM_JUMP_SLOT 003384a1 zlaqr3_ │ │ │ │ +006883b0 0009e616 R_ARM_JUMP_SLOT 0056f46d FLA_Ttmm_u_blk_var1 │ │ │ │ 006883b4 00005616 R_ARM_JUMP_SLOT 00000000 srot_ │ │ │ │ -006883b8 00196c16 R_ARM_JUMP_SLOT 003bb201 bl1_zdcopymt │ │ │ │ -006883bc 00161416 R_ARM_JUMP_SLOT 00445211 FLA_Gemm_cn │ │ │ │ -006883c0 0010e516 R_ARM_JUMP_SLOT 005691c1 FLA_Trinv_un_opz_var4 │ │ │ │ -006883c4 00164116 R_ARM_JUMP_SLOT 002c0ca5 stgevc_ │ │ │ │ -006883c8 00076a16 R_ARM_JUMP_SLOT 003e8635 FLA_Cntl_apqutinc_obj_create │ │ │ │ -006883cc 00071916 R_ARM_JUMP_SLOT 003f39ad FLA_Lock_release │ │ │ │ -006883d0 000a8216 R_ARM_JUMP_SLOT 0036a339 zsyr_ │ │ │ │ -006883d4 00047d16 R_ARM_JUMP_SLOT 003e5bc5 FLA_Tridiag_UT_extract_diagonals_check │ │ │ │ -006883d8 000a1916 R_ARM_JUMP_SLOT 00601dd9 FLA_Sylv_hh_blk_var4 │ │ │ │ -006883dc 000c6f16 R_ARM_JUMP_SLOT 0018fce9 dlaeda_ │ │ │ │ -006883e0 00027c16 R_ARM_JUMP_SLOT 0030c069 zhprfs_ │ │ │ │ -006883e4 00051d16 R_ARM_JUMP_SLOT 0028ecdd sppcon_ │ │ │ │ -006883e8 000ff616 R_ARM_JUMP_SLOT 005f4e35 FLA_Lyap_n_opz_var2 │ │ │ │ -006883ec 000f6a16 R_ARM_JUMP_SLOT 004fad69 FLA_Trmm_luh_unb_var2 │ │ │ │ -006883f0 00093e16 R_ARM_JUMP_SLOT 0051b785 FLA_Trsm_lun_unb_var1 │ │ │ │ -006883f4 00060b16 R_ARM_JUMP_SLOT 004785a5 FLA_Hemm_ru_blk_var10 │ │ │ │ -006883f8 00126b16 R_ARM_JUMP_SLOT 003bfcad bl1_cher2 │ │ │ │ -006883fc 0017f616 R_ARM_JUMP_SLOT 0049894d FLA_Her2k_un_blk_var9 │ │ │ │ +006883b8 00196c16 R_ARM_JUMP_SLOT 003bad01 bl1_zdcopymt │ │ │ │ +006883bc 00161416 R_ARM_JUMP_SLOT 00445219 FLA_Gemm_cn │ │ │ │ +006883c0 0010e516 R_ARM_JUMP_SLOT 00569789 FLA_Trinv_un_opz_var4 │ │ │ │ +006883c4 00164116 R_ARM_JUMP_SLOT 002c1789 stgevc_ │ │ │ │ +006883c8 00076a16 R_ARM_JUMP_SLOT 003e8605 FLA_Cntl_apqutinc_obj_create │ │ │ │ +006883cc 00071916 R_ARM_JUMP_SLOT 003f39b5 FLA_Lock_release │ │ │ │ +006883d0 000a8216 R_ARM_JUMP_SLOT 0036a321 zsyr_ │ │ │ │ +006883d4 00047d16 R_ARM_JUMP_SLOT 003e5bcd FLA_Tridiag_UT_extract_diagonals_check │ │ │ │ +006883d8 000a1916 R_ARM_JUMP_SLOT 006011b5 FLA_Sylv_hh_blk_var4 │ │ │ │ +006883dc 000c6f16 R_ARM_JUMP_SLOT 0018eff1 dlaeda_ │ │ │ │ +006883e0 00027c16 R_ARM_JUMP_SLOT 0030c041 zhprfs_ │ │ │ │ +006883e4 00051d16 R_ARM_JUMP_SLOT 0028ecbd sppcon_ │ │ │ │ +006883e8 000ff616 R_ARM_JUMP_SLOT 005f44dd FLA_Lyap_n_opz_var2 │ │ │ │ +006883ec 000f6a16 R_ARM_JUMP_SLOT 004fb17d FLA_Trmm_luh_unb_var2 │ │ │ │ +006883f0 00093e16 R_ARM_JUMP_SLOT 0051b5d1 FLA_Trsm_lun_unb_var1 │ │ │ │ +006883f4 00060b16 R_ARM_JUMP_SLOT 00478589 FLA_Hemm_ru_blk_var10 │ │ │ │ +006883f8 00126b16 R_ARM_JUMP_SLOT 003c016d bl1_cher2 │ │ │ │ +006883fc 0017f616 R_ARM_JUMP_SLOT 00498931 FLA_Her2k_un_blk_var9 │ │ │ │ 00688400 00153816 R_ARM_JUMP_SLOT 0019dad1 dlanv2_ │ │ │ │ -00688404 0002e116 R_ARM_JUMP_SLOT 003ea51d FLASH_Gemm_cntl_init │ │ │ │ -00688408 00090316 R_ARM_JUMP_SLOT 00529c01 FLA_Trsm_run_unb_var4 │ │ │ │ -0068840c 0003f216 R_ARM_JUMP_SLOT 003b9339 bl1_dscalv │ │ │ │ -00688410 0017f016 R_ARM_JUMP_SLOT 00497701 FLA_Her2k_un_blk_var5 │ │ │ │ -00688414 00197316 R_ARM_JUMP_SLOT 001e72dd dsyevx_ │ │ │ │ -00688418 0004d316 R_ARM_JUMP_SLOT 00172429 dgttrs_ │ │ │ │ +00688404 0002e116 R_ARM_JUMP_SLOT 003ea651 FLASH_Gemm_cntl_init │ │ │ │ +00688408 00090316 R_ARM_JUMP_SLOT 00529be5 FLA_Trsm_run_unb_var4 │ │ │ │ +0068840c 0003f216 R_ARM_JUMP_SLOT 003b93e9 bl1_dscalv │ │ │ │ +00688410 0017f016 R_ARM_JUMP_SLOT 004976e5 FLA_Her2k_un_blk_var5 │ │ │ │ +00688414 00197316 R_ARM_JUMP_SLOT 001e82cd dsyevx_ │ │ │ │ +00688418 0004d316 R_ARM_JUMP_SLOT 001726ad dgttrs_ │ │ │ │ 0068841c 00005716 R_ARM_JUMP_SLOT 00000000 ccopy_ │ │ │ │ -00688420 000b6a16 R_ARM_JUMP_SLOT 00530fc1 FLA_Chol │ │ │ │ +00688420 000b6a16 R_ARM_JUMP_SLOT 00530fa1 FLA_Chol │ │ │ │ 00688424 00005816 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -00688428 0008a316 R_ARM_JUMP_SLOT 0051a829 FLA_Trsm_lun_blk_var3 │ │ │ │ -0068842c 000ddb16 R_ARM_JUMP_SLOT 00659215 FLA_Apply_Q_UT_lnbr │ │ │ │ -00688430 00035216 R_ARM_JUMP_SLOT 004a0c09 FLA_Herk_ln_blk_var2 │ │ │ │ -00688434 0006a916 R_ARM_JUMP_SLOT 006304b1 FLA_Accum_T_UT_fr_blk_var2 │ │ │ │ -00688438 000a2516 R_ARM_JUMP_SLOT 00604541 FLA_Sylv_hh_blk_var8 │ │ │ │ -0068843c 000d1916 R_ARM_JUMP_SLOT 005dec79 FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ -00688440 000cff16 R_ARM_JUMP_SLOT 0041e791 FLA_Hemvc │ │ │ │ -00688444 001ad216 R_ARM_JUMP_SLOT 003bb7b5 bl1_cswapv │ │ │ │ -00688448 0016ba16 R_ARM_JUMP_SLOT 005729d5 FLA_UDdate_UT_unb_var1 │ │ │ │ -0068844c 0007eb16 R_ARM_JUMP_SLOT 003e86cd FLA_Cntl_eig_gest_obj_create │ │ │ │ -00688450 00089c16 R_ARM_JUMP_SLOT 003e6125 FLA_Tridiag_UT_realify_check │ │ │ │ -00688454 00048716 R_ARM_JUMP_SLOT 0041e601 FLA_Gemvc │ │ │ │ -00688458 00177216 R_ARM_JUMP_SLOT 003f6ae9 FLA_Check_complex_object │ │ │ │ -0068845c 00044b16 R_ARM_JUMP_SLOT 00494d81 FLA_Her2k_uh_unb_var7 │ │ │ │ -00688460 000f1b16 R_ARM_JUMP_SLOT 004033fd FLA_Pow │ │ │ │ -00688464 00135616 R_ARM_JUMP_SLOT 00424e89 FLA_Trmm_rlh_task │ │ │ │ -00688468 0011b916 R_ARM_JUMP_SLOT 003eb459 FLA_Apply_Q_UT_cntl_finalize │ │ │ │ -0068846c 0018bb16 R_ARM_JUMP_SLOT 005ae6ad FLA_Eig_gest_iu_unb_var3 │ │ │ │ -00688470 000e4c16 R_ARM_JUMP_SLOT 00508125 FLA_Trmm_ruh_blk_var2 │ │ │ │ -00688474 000f0f16 R_ARM_JUMP_SLOT 006599dd FLA_Apply_Q_UT_rhfr │ │ │ │ -00688478 001c5916 R_ARM_JUMP_SLOT 00593ea9 FLA_Fused_Ahx_Axpy_Ax_opz_var1 │ │ │ │ -0068847c 00059416 R_ARM_JUMP_SLOT 003f6969 FLA_Check_floating_datatype │ │ │ │ -00688480 000b0916 R_ARM_JUMP_SLOT 005a0c4d FLA_Eig_gest_il_opc_var2 │ │ │ │ -00688484 0012ff16 R_ARM_JUMP_SLOT 003d7cb1 FLA_Negate_check │ │ │ │ -00688488 001b0a16 R_ARM_JUMP_SLOT 0052d875 FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ +00688428 0008a316 R_ARM_JUMP_SLOT 0051a80d FLA_Trsm_lun_blk_var3 │ │ │ │ +0068842c 000ddb16 R_ARM_JUMP_SLOT 0065894d FLA_Apply_Q_UT_lnbr │ │ │ │ +00688430 00035216 R_ARM_JUMP_SLOT 004a0bed FLA_Herk_ln_blk_var2 │ │ │ │ +00688434 0006a916 R_ARM_JUMP_SLOT 0062fdbd FLA_Accum_T_UT_fr_blk_var2 │ │ │ │ +00688438 000a2516 R_ARM_JUMP_SLOT 00604529 FLA_Sylv_hh_blk_var8 │ │ │ │ +0068843c 000d1916 R_ARM_JUMP_SLOT 005dec61 FLA_Tridiag_UT_l_step_opd_var1 │ │ │ │ +00688440 000cff16 R_ARM_JUMP_SLOT 0041e905 FLA_Hemvc │ │ │ │ +00688444 001ad216 R_ARM_JUMP_SLOT 003bbc4d bl1_cswapv │ │ │ │ +00688448 0016ba16 R_ARM_JUMP_SLOT 00572875 FLA_UDdate_UT_unb_var1 │ │ │ │ +0068844c 0007eb16 R_ARM_JUMP_SLOT 003e869d FLA_Cntl_eig_gest_obj_create │ │ │ │ +00688450 00089c16 R_ARM_JUMP_SLOT 003e612d FLA_Tridiag_UT_realify_check │ │ │ │ +00688454 00048716 R_ARM_JUMP_SLOT 0041e609 FLA_Gemvc │ │ │ │ +00688458 00177216 R_ARM_JUMP_SLOT 003f7bb9 FLA_Check_complex_object │ │ │ │ +0068845c 00044b16 R_ARM_JUMP_SLOT 00494fd1 FLA_Her2k_uh_unb_var7 │ │ │ │ +00688460 000f1b16 R_ARM_JUMP_SLOT 004030ed FLA_Pow │ │ │ │ +00688464 00135616 R_ARM_JUMP_SLOT 00424e91 FLA_Trmm_rlh_task │ │ │ │ +00688468 0011b916 R_ARM_JUMP_SLOT 003eb4a9 FLA_Apply_Q_UT_cntl_finalize │ │ │ │ +0068846c 0018bb16 R_ARM_JUMP_SLOT 005adacd FLA_Eig_gest_iu_unb_var3 │ │ │ │ +00688470 000e4c16 R_ARM_JUMP_SLOT 00508109 FLA_Trmm_ruh_blk_var2 │ │ │ │ +00688474 000f0f16 R_ARM_JUMP_SLOT 00659879 FLA_Apply_Q_UT_rhfr │ │ │ │ +00688478 001c5916 R_ARM_JUMP_SLOT 005919fd FLA_Fused_Ahx_Axpy_Ax_opz_var1 │ │ │ │ +0068847c 00059416 R_ARM_JUMP_SLOT 003f7a39 FLA_Check_floating_datatype │ │ │ │ +00688480 000b0916 R_ARM_JUMP_SLOT 005a0c2d FLA_Eig_gest_il_opc_var2 │ │ │ │ +00688484 0012ff16 R_ARM_JUMP_SLOT 003d7cb9 FLA_Negate_check │ │ │ │ +00688488 001b0a16 R_ARM_JUMP_SLOT 0052d359 FLA_Bsvd_compute_tol_thresh_ops │ │ │ │ 0068848c 00162b16 R_ARM_JUMP_SLOT 00087199 zhegst_check │ │ │ │ -00688490 0001d316 R_ARM_JUMP_SLOT 003ff249 FLA_Fill_with_linear_dist │ │ │ │ -00688494 00101516 R_ARM_JUMP_SLOT 00671085 FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ -00688498 000e3e16 R_ARM_JUMP_SLOT 000f3975 claqr1_ │ │ │ │ -0068849c 0018e916 R_ARM_JUMP_SLOT 003cda79 bl1_dcreate_contigm │ │ │ │ -006884a0 00135e16 R_ARM_JUMP_SLOT 003e183d FLA_Bidiag_UT_recover_tau_check │ │ │ │ -006884a4 00035f16 R_ARM_JUMP_SLOT 005f8dd5 FLA_Sylv_nh │ │ │ │ -006884a8 00043f16 R_ARM_JUMP_SLOT 0063a789 FLA_Apply_G_rf_bld_var9 │ │ │ │ -006884ac 0010b316 R_ARM_JUMP_SLOT 00639445 FLA_Apply_G_rf_blc_var3 │ │ │ │ -006884b0 0017b716 R_ARM_JUMP_SLOT 003d42bd FLA_Axpy_object_to_buffer_check │ │ │ │ -006884b4 00050c16 R_ARM_JUMP_SLOT 003d29d9 bl1_csetmr │ │ │ │ -006884b8 001c0216 R_ARM_JUMP_SLOT 004b34a1 FLA_Symm_lu_blk_var5 │ │ │ │ -006884bc 0011fd16 R_ARM_JUMP_SLOT 0042ad99 FLA_Axpyt │ │ │ │ -006884c0 00164416 R_ARM_JUMP_SLOT 00430ef9 FLA_Copyt_c_blk_var1 │ │ │ │ -006884c4 00141f16 R_ARM_JUMP_SLOT 005d3911 FLA_Tridiag_UT_create_T │ │ │ │ -006884c8 00129e16 R_ARM_JUMP_SLOT 005ced1d FLA_Hess_UT_opt_var3 │ │ │ │ -006884cc 000b4f16 R_ARM_JUMP_SLOT 003a9f8d sormtr_fla │ │ │ │ -006884d0 000cdd16 R_ARM_JUMP_SLOT 00553bed FLA_QR_UT_opz_var1 │ │ │ │ -006884d4 00197816 R_ARM_JUMP_SLOT 003fa675 FLA_Conjugate_r │ │ │ │ -006884d8 00113c16 R_ARM_JUMP_SLOT 003eb3b5 FLA_Apply_Q_UT_cntl_init │ │ │ │ -006884dc 000e3b16 R_ARM_JUMP_SLOT 0058adcd FLA_Bidiag_UT_u_opt_var3 │ │ │ │ -006884e0 0013cd16 R_ARM_JUMP_SLOT 0032a8b9 zlahqr_ │ │ │ │ -006884e4 0004fd16 R_ARM_JUMP_SLOT 003f6055 FLA_Obj_create_ext │ │ │ │ -006884e8 000ba016 R_ARM_JUMP_SLOT 003d023d bl1_cewscalmt │ │ │ │ -006884ec 00158116 R_ARM_JUMP_SLOT 001e5979 dsyev_ │ │ │ │ -006884f0 0008e916 R_ARM_JUMP_SLOT 00423b49 FLA_Gemm_tn_task │ │ │ │ -006884f4 00159716 R_ARM_JUMP_SLOT 00557b01 FLA_Apply_H2_UT_piv_row │ │ │ │ -006884f8 00153616 R_ARM_JUMP_SLOT 003b8c2d bl1_dscal │ │ │ │ -006884fc 00103416 R_ARM_JUMP_SLOT 00485b91 FLA_Her2k_lh_unb_var2 │ │ │ │ -00688500 000b2516 R_ARM_JUMP_SLOT 003eaf2d FLASH_Trmm_cntl_init │ │ │ │ -00688504 00021016 R_ARM_JUMP_SLOT 003ac25d cdotu_f2c_ │ │ │ │ -00688508 000f6c16 R_ARM_JUMP_SLOT 004c3f79 FLA_Symm_ru_unb_var7 │ │ │ │ -0068850c 000bf516 R_ARM_JUMP_SLOT 004af7ad FLA_Symm_ll_unb_var3 │ │ │ │ -00688510 0015ab16 R_ARM_JUMP_SLOT 0056e991 FLA_Ttmm_l_unb_var2 │ │ │ │ -00688514 000edc16 R_ARM_JUMP_SLOT 0041791d FLA_Nrm2_external │ │ │ │ -00688518 0011be16 R_ARM_JUMP_SLOT 003f39a5 FLA_Lock_init │ │ │ │ -0068851c 00128216 R_ARM_JUMP_SLOT 00428e15 FLA_QR_UT_copy_task │ │ │ │ -00688520 00072716 R_ARM_JUMP_SLOT 003e2385 FLA_Chol_check │ │ │ │ -00688524 00036a16 R_ARM_JUMP_SLOT 004a6995 FLA_Herk_un_blk_var4 │ │ │ │ -00688528 00024416 R_ARM_JUMP_SLOT 003d1fc9 bl1_set_dim_with_side │ │ │ │ -0068852c 0007d216 R_ARM_JUMP_SLOT 005e25fd FLA_Tridiag_UT_l_step_ofc_var2 │ │ │ │ -00688530 0010fc16 R_ARM_JUMP_SLOT 00259c11 slansb_ │ │ │ │ -00688534 00027016 R_ARM_JUMP_SLOT 003ed619 FLASH_QR_UT_inc_cntl_init │ │ │ │ -00688538 001b2316 R_ARM_JUMP_SLOT 00157f4d dgebak_ │ │ │ │ -0068853c 00150516 R_ARM_JUMP_SLOT 004f7e89 FLA_Trmm_luc_blk_var1 │ │ │ │ -00688540 00078916 R_ARM_JUMP_SLOT 0034606d zlasr_ │ │ │ │ -00688544 00015b16 R_ARM_JUMP_SLOT 00440259 FLA_Gemm_ch_unb_var5 │ │ │ │ -00688548 00024b16 R_ARM_JUMP_SLOT 0045d869 FLA_Gemm_th_unb_var2 │ │ │ │ -0068854c 00073916 R_ARM_JUMP_SLOT 003c8d19 bl1_ssyr2k │ │ │ │ -00688550 00047116 R_ARM_JUMP_SLOT 001fe9e1 dtgsyl_ │ │ │ │ -00688554 00125716 R_ARM_JUMP_SLOT 002eae89 zgtcon_ │ │ │ │ -00688558 0015a916 R_ARM_JUMP_SLOT 00395001 zunml2_ │ │ │ │ -0068855c 000bb216 R_ARM_JUMP_SLOT 003f392d FLA_Determine_blocksize │ │ │ │ -00688560 0012e916 R_ARM_JUMP_SLOT 00538799 FLA_Chol_u_unb_var3 │ │ │ │ -00688564 0017b316 R_ARM_JUMP_SLOT 00101495 clarrv_ │ │ │ │ -00688568 001a7216 R_ARM_JUMP_SLOT 000fc7cd clarzt_ │ │ │ │ -0068856c 0003d516 R_ARM_JUMP_SLOT 003ffb29 FLA_Hermitianize │ │ │ │ -00688570 001a4016 R_ARM_JUMP_SLOT 003d5279 FLA_Obj_extract_real_part_check │ │ │ │ -00688574 00164216 R_ARM_JUMP_SLOT 0042610d FLA_Eig_gest_blk_external │ │ │ │ -00688578 00099016 R_ARM_JUMP_SLOT 003ce631 bl1_zapdiagmv │ │ │ │ -0068857c 0010a616 R_ARM_JUMP_SLOT 005126ad FLA_Trsm_llh_unb_var4 │ │ │ │ -00688580 000d6216 R_ARM_JUMP_SLOT 003b6979 bl1_saxpysmt │ │ │ │ -00688584 0017e616 R_ARM_JUMP_SLOT 00495eb1 FLA_Her2k_un_blk_var1 │ │ │ │ -00688588 00034c16 R_ARM_JUMP_SLOT 003d99a5 FLA_Copyrt_check │ │ │ │ -0068858c 00013416 R_ARM_JUMP_SLOT 00617551 FLA_Sylv_nh_blk_var12 │ │ │ │ +00688490 0001d316 R_ARM_JUMP_SLOT 003fd325 FLA_Fill_with_linear_dist │ │ │ │ +00688494 00101516 R_ARM_JUMP_SLOT 00672ce5 FLA_Apply_Q_UT_rnbr_blk_var1 │ │ │ │ +00688498 000e3e16 R_ARM_JUMP_SLOT 000f396d claqr1_ │ │ │ │ +0068849c 0018e916 R_ARM_JUMP_SLOT 003cda85 bl1_dcreate_contigm │ │ │ │ +006884a0 00135e16 R_ARM_JUMP_SLOT 003e1845 FLA_Bidiag_UT_recover_tau_check │ │ │ │ +006884a4 00035f16 R_ARM_JUMP_SLOT 005f8dbd FLA_Sylv_nh │ │ │ │ +006884a8 00043f16 R_ARM_JUMP_SLOT 0063a771 FLA_Apply_G_rf_bld_var9 │ │ │ │ +006884ac 0010b316 R_ARM_JUMP_SLOT 006397f5 FLA_Apply_G_rf_blc_var3 │ │ │ │ +006884b0 0017b716 R_ARM_JUMP_SLOT 003d42c5 FLA_Axpy_object_to_buffer_check │ │ │ │ +006884b4 00050c16 R_ARM_JUMP_SLOT 003d2861 bl1_csetmr │ │ │ │ +006884b8 001c0216 R_ARM_JUMP_SLOT 004b3485 FLA_Symm_lu_blk_var5 │ │ │ │ +006884bc 0011fd16 R_ARM_JUMP_SLOT 0042ada1 FLA_Axpyt │ │ │ │ +006884c0 00164416 R_ARM_JUMP_SLOT 00430561 FLA_Copyt_c_blk_var1 │ │ │ │ +006884c4 00141f16 R_ARM_JUMP_SLOT 005d38f1 FLA_Tridiag_UT_create_T │ │ │ │ +006884c8 00129e16 R_ARM_JUMP_SLOT 005cecfd FLA_Hess_UT_opt_var3 │ │ │ │ +006884cc 000b4f16 R_ARM_JUMP_SLOT 003a9f9d sormtr_fla │ │ │ │ +006884d0 000cdd16 R_ARM_JUMP_SLOT 00553bcd FLA_QR_UT_opz_var1 │ │ │ │ +006884d4 00197816 R_ARM_JUMP_SLOT 003fa681 FLA_Conjugate_r │ │ │ │ +006884d8 00113c16 R_ARM_JUMP_SLOT 003eb405 FLA_Apply_Q_UT_cntl_init │ │ │ │ +006884dc 000e3b16 R_ARM_JUMP_SLOT 0058adad FLA_Bidiag_UT_u_opt_var3 │ │ │ │ +006884e0 0013cd16 R_ARM_JUMP_SLOT 00324d69 zlahqr_ │ │ │ │ +006884e4 0004fd16 R_ARM_JUMP_SLOT 003f605d FLA_Obj_create_ext │ │ │ │ +006884e8 000ba016 R_ARM_JUMP_SLOT 003d0245 bl1_cewscalmt │ │ │ │ +006884ec 00158116 R_ARM_JUMP_SLOT 001e5981 dsyev_ │ │ │ │ +006884f0 0008e916 R_ARM_JUMP_SLOT 00423e5d FLA_Gemm_tn_task │ │ │ │ +006884f4 00159716 R_ARM_JUMP_SLOT 00557ae1 FLA_Apply_H2_UT_piv_row │ │ │ │ +006884f8 00153616 R_ARM_JUMP_SLOT 003b924d bl1_dscal │ │ │ │ +006884fc 00103416 R_ARM_JUMP_SLOT 00485b75 FLA_Her2k_lh_unb_var2 │ │ │ │ +00688500 000b2516 R_ARM_JUMP_SLOT 003eaf35 FLASH_Trmm_cntl_init │ │ │ │ +00688504 00021016 R_ARM_JUMP_SLOT 003ac07d cdotu_f2c_ │ │ │ │ +00688508 000f6c16 R_ARM_JUMP_SLOT 004c3f5d FLA_Symm_ru_unb_var7 │ │ │ │ +0068850c 000bf516 R_ARM_JUMP_SLOT 004af791 FLA_Symm_ll_unb_var3 │ │ │ │ +00688510 0015ab16 R_ARM_JUMP_SLOT 0056f0c9 FLA_Ttmm_l_unb_var2 │ │ │ │ +00688514 000edc16 R_ARM_JUMP_SLOT 00417925 FLA_Nrm2_external │ │ │ │ +00688518 0011be16 R_ARM_JUMP_SLOT 003f39ad FLA_Lock_init │ │ │ │ +0068851c 00128216 R_ARM_JUMP_SLOT 00428e1d FLA_QR_UT_copy_task │ │ │ │ +00688520 00072716 R_ARM_JUMP_SLOT 003e2475 FLA_Chol_check │ │ │ │ +00688524 00036a16 R_ARM_JUMP_SLOT 004a6b91 FLA_Herk_un_blk_var4 │ │ │ │ +00688528 00024416 R_ARM_JUMP_SLOT 003d1fd1 bl1_set_dim_with_side │ │ │ │ +0068852c 0007d216 R_ARM_JUMP_SLOT 005e25e5 FLA_Tridiag_UT_l_step_ofc_var2 │ │ │ │ +00688530 0010fc16 R_ARM_JUMP_SLOT 00259c01 slansb_ │ │ │ │ +00688534 00027016 R_ARM_JUMP_SLOT 003ed6c5 FLASH_QR_UT_inc_cntl_init │ │ │ │ +00688538 001b2316 R_ARM_JUMP_SLOT 00158cfd dgebak_ │ │ │ │ +0068853c 00150516 R_ARM_JUMP_SLOT 004f72d5 FLA_Trmm_luc_blk_var1 │ │ │ │ +00688540 00078916 R_ARM_JUMP_SLOT 003459d5 zlasr_ │ │ │ │ +00688544 00015b16 R_ARM_JUMP_SLOT 0043fd21 FLA_Gemm_ch_unb_var5 │ │ │ │ +00688548 00024b16 R_ARM_JUMP_SLOT 0045d871 FLA_Gemm_th_unb_var2 │ │ │ │ +0068854c 00073916 R_ARM_JUMP_SLOT 003c72b1 bl1_ssyr2k │ │ │ │ +00688550 00047116 R_ARM_JUMP_SLOT 001fa0b1 dtgsyl_ │ │ │ │ +00688554 00125716 R_ARM_JUMP_SLOT 002eb2a9 zgtcon_ │ │ │ │ +00688558 0015a916 R_ARM_JUMP_SLOT 00394d11 zunml2_ │ │ │ │ +0068855c 000bb216 R_ARM_JUMP_SLOT 003f3935 FLA_Determine_blocksize │ │ │ │ +00688560 0012e916 R_ARM_JUMP_SLOT 00538295 FLA_Chol_u_unb_var3 │ │ │ │ +00688564 0017b316 R_ARM_JUMP_SLOT 0010148d clarrv_ │ │ │ │ +00688568 001a7216 R_ARM_JUMP_SLOT 000fc7c5 clarzt_ │ │ │ │ +0068856c 0003d516 R_ARM_JUMP_SLOT 00401ab1 FLA_Hermitianize │ │ │ │ +00688570 001a4016 R_ARM_JUMP_SLOT 003d5281 FLA_Obj_extract_real_part_check │ │ │ │ +00688574 00164216 R_ARM_JUMP_SLOT 00426115 FLA_Eig_gest_blk_external │ │ │ │ +00688578 00099016 R_ARM_JUMP_SLOT 003ce4f9 bl1_zapdiagmv │ │ │ │ +0068857c 0010a616 R_ARM_JUMP_SLOT 00512691 FLA_Trsm_llh_unb_var4 │ │ │ │ +00688580 000d6216 R_ARM_JUMP_SLOT 003b6c19 bl1_saxpysmt │ │ │ │ +00688584 0017e616 R_ARM_JUMP_SLOT 00495e95 FLA_Her2k_un_blk_var1 │ │ │ │ +00688588 00034c16 R_ARM_JUMP_SLOT 003d99ad FLA_Copyrt_check │ │ │ │ +0068858c 00013416 R_ARM_JUMP_SLOT 00617539 FLA_Sylv_nh_blk_var12 │ │ │ │ 00688590 00005916 R_ARM_JUMP_SLOT 00000000 zgeru_ │ │ │ │ -00688594 0007f316 R_ARM_JUMP_SLOT 003958c9 zunmlq_ │ │ │ │ -00688598 00046e16 R_ARM_JUMP_SLOT 003b64b1 bl1_caxpymt │ │ │ │ -0068859c 000ea316 R_ARM_JUMP_SLOT 004f9941 FLA_Trmm_luh_blk_var4 │ │ │ │ -006885a0 001c1216 R_ARM_JUMP_SLOT 00113b2d cpotrs_ │ │ │ │ +00688594 0007f316 R_ARM_JUMP_SLOT 00395f59 zunmlq_ │ │ │ │ +00688598 00046e16 R_ARM_JUMP_SLOT 003b6069 bl1_caxpymt │ │ │ │ +0068859c 000ea316 R_ARM_JUMP_SLOT 004f9d2d FLA_Trmm_luh_blk_var4 │ │ │ │ +006885a0 001c1216 R_ARM_JUMP_SLOT 00113b25 cpotrs_ │ │ │ │ 006885a4 000c4316 R_ARM_JUMP_SLOT 000c2d21 chetrs_ │ │ │ │ -006885a8 00053f16 R_ARM_JUMP_SLOT 00198661 dlange_ │ │ │ │ -006885ac 00014316 R_ARM_JUMP_SLOT 006170d1 FLA_Sylv_nh_blk_var16 │ │ │ │ -006885b0 00068116 R_ARM_JUMP_SLOT 00082339 sorgbr_check │ │ │ │ -006885b4 00162916 R_ARM_JUMP_SLOT 0053d5c1 FLASH_SA_FS │ │ │ │ -006885b8 00016516 R_ARM_JUMP_SLOT 000b6c91 cheevx_ │ │ │ │ -006885bc 0008ae16 R_ARM_JUMP_SLOT 0043289d FLA_Copyt_n_blk_var1 │ │ │ │ -006885c0 000cf616 R_ARM_JUMP_SLOT 003f39b9 FLA_Initialized │ │ │ │ -006885c4 0004c916 R_ARM_JUMP_SLOT 00421605 FLA_Trmm_external │ │ │ │ -006885c8 00154716 R_ARM_JUMP_SLOT 0054077d FLA_LU_nopiv_ops_var1 │ │ │ │ -006885cc 00101916 R_ARM_JUMP_SLOT 00432439 FLA_Copyt_h_blk_var3 │ │ │ │ -006885d0 00048b16 R_ARM_JUMP_SLOT 003b9afd bl1_zscalm │ │ │ │ +006885a8 00053f16 R_ARM_JUMP_SLOT 0019bd09 dlange_ │ │ │ │ +006885ac 00014316 R_ARM_JUMP_SLOT 006170b9 FLA_Sylv_nh_blk_var16 │ │ │ │ +006885b0 00068116 R_ARM_JUMP_SLOT 00083f7d sorgbr_check │ │ │ │ +006885b4 00162916 R_ARM_JUMP_SLOT 0053d3b5 FLASH_SA_FS │ │ │ │ +006885b8 00016516 R_ARM_JUMP_SLOT 000b5749 cheevx_ │ │ │ │ +006885bc 0008ae16 R_ARM_JUMP_SLOT 00432cf5 FLA_Copyt_n_blk_var1 │ │ │ │ +006885c0 000cf616 R_ARM_JUMP_SLOT 003f39c1 FLA_Initialized │ │ │ │ +006885c4 0004c916 R_ARM_JUMP_SLOT 0042160d FLA_Trmm_external │ │ │ │ +006885c8 00154716 R_ARM_JUMP_SLOT 0054075d FLA_LU_nopiv_ops_var1 │ │ │ │ +006885cc 00101916 R_ARM_JUMP_SLOT 00432219 FLA_Copyt_h_blk_var3 │ │ │ │ +006885d0 00048b16 R_ARM_JUMP_SLOT 003b9b0d bl1_zscalm │ │ │ │ 006885d4 00005a16 R_ARM_JUMP_SLOT 00000000 csrot_ │ │ │ │ -006885d8 000f7e16 R_ARM_JUMP_SLOT 00624675 FLA_Sylv_nn_blk_var16 │ │ │ │ -006885dc 00016616 R_ARM_JUMP_SLOT 0051c465 FLA_Trsm_lut_blk_var3 │ │ │ │ +006885d8 000f7e16 R_ARM_JUMP_SLOT 0062465d FLA_Sylv_nn_blk_var16 │ │ │ │ +006885dc 00016616 R_ARM_JUMP_SLOT 0051c605 FLA_Trsm_lut_blk_var3 │ │ │ │ 006885e0 00005b16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -006885e4 00044216 R_ARM_JUMP_SLOT 00493631 FLA_Her2k_uh_unb_var3 │ │ │ │ -006885e8 00155016 R_ARM_JUMP_SLOT 00542bcd FLA_LU_nopiv_ops_var5 │ │ │ │ -006885ec 00125416 R_ARM_JUMP_SLOT 00426095 FLA_Chol_l_unb_ext │ │ │ │ -006885f0 00127316 R_ARM_JUMP_SLOT 003fd5f9 FLASH_Queue_get_tail_task │ │ │ │ -006885f4 00082416 R_ARM_JUMP_SLOT 004fc971 FLA_Trmm_lun_unb_var1 │ │ │ │ +006885e4 00044216 R_ARM_JUMP_SLOT 00493615 FLA_Her2k_uh_unb_var3 │ │ │ │ +006885e8 00155016 R_ARM_JUMP_SLOT 00541c35 FLA_LU_nopiv_ops_var5 │ │ │ │ +006885ec 00125416 R_ARM_JUMP_SLOT 0042609d FLA_Chol_l_unb_ext │ │ │ │ +006885f0 00127316 R_ARM_JUMP_SLOT 003fd931 FLASH_Queue_get_tail_task │ │ │ │ +006885f4 00082416 R_ARM_JUMP_SLOT 004fcf15 FLA_Trmm_lun_unb_var1 │ │ │ │ 006885f8 00005c16 R_ARM_JUMP_SLOT 00000000 zhpmv_ │ │ │ │ -006885fc 0004ca16 R_ARM_JUMP_SLOT 00230cb9 sgtts2_ │ │ │ │ -00688600 00039e16 R_ARM_JUMP_SLOT 00490609 FLA_Her2k_uh_blk_var4 │ │ │ │ -00688604 0003f416 R_ARM_JUMP_SLOT 005bea19 FLA_Fused_Ahx_Ax_opc_var1 │ │ │ │ -00688608 000c2e16 R_ARM_JUMP_SLOT 003e8bb5 FLA_Axpyt_cntl_finalize │ │ │ │ +006885fc 0004ca16 R_ARM_JUMP_SLOT 00231459 sgtts2_ │ │ │ │ +00688600 00039e16 R_ARM_JUMP_SLOT 004905ed FLA_Her2k_uh_blk_var4 │ │ │ │ +00688604 0003f416 R_ARM_JUMP_SLOT 005be9f9 FLA_Fused_Ahx_Ax_opc_var1 │ │ │ │ +00688608 000c2e16 R_ARM_JUMP_SLOT 003e8bbd FLA_Axpyt_cntl_finalize │ │ │ │ 0068860c 00005d16 R_ARM_JUMP_SLOT 00000000 csyr2k_ │ │ │ │ -00688610 000e9916 R_ARM_JUMP_SLOT 004bfad5 FLA_Symm_ru_blk_var4 │ │ │ │ -00688614 00034316 R_ARM_JUMP_SLOT 003b95d9 bl1_zswap │ │ │ │ -00688618 000e7016 R_ARM_JUMP_SLOT 0057bec5 FLA_Bidiag_UT_l_realify_opt │ │ │ │ -0068861c 0018ac16 R_ARM_JUMP_SLOT 00560ee1 FLA_Trinv_ln │ │ │ │ -00688620 000d0a16 R_ARM_JUMP_SLOT 00536359 FLA_Chol_l_opt_var3 │ │ │ │ -00688624 00098816 R_ARM_JUMP_SLOT 001df911 dsptrf_ │ │ │ │ -00688628 000afa16 R_ARM_JUMP_SLOT 004318a1 FLA_Copyt_c │ │ │ │ -0068862c 000f0816 R_ARM_JUMP_SLOT 00455875 FLA_Gemm_nh_unb_var1 │ │ │ │ -00688630 000fe516 R_ARM_JUMP_SLOT 00609d55 FLA_Sylv_hn_blk_var16 │ │ │ │ -00688634 001c3516 R_ARM_JUMP_SLOT 003b8979 bl1_cdcopyv │ │ │ │ -00688638 0004c216 R_ARM_JUMP_SLOT 00199639 dlangb_ │ │ │ │ -0068863c 00151a16 R_ARM_JUMP_SLOT 0047dab5 FLA_Hemm_ru_unb_var6 │ │ │ │ -00688640 000ab216 R_ARM_JUMP_SLOT 004e1861 FLA_Syr2k_ut_unb_var8 │ │ │ │ -00688644 00015116 R_ARM_JUMP_SLOT 0043ef45 FLA_Gemm_ch_unb_var1 │ │ │ │ -00688648 00123e16 R_ARM_JUMP_SLOT 00264d69 slargv_ │ │ │ │ -0068864c 00122816 R_ARM_JUMP_SLOT 003ce80d bl1_ccreate_contigmt │ │ │ │ -00688650 00021116 R_ARM_JUMP_SLOT 005f75a1 FLA_Sylv_hh │ │ │ │ -00688654 001a7816 R_ARM_JUMP_SLOT 00381525 ztrexc_ │ │ │ │ -00688658 000f4916 R_ARM_JUMP_SLOT 004f32a1 FLA_Trmm_llh_unb_var3 │ │ │ │ -0068865c 0014c816 R_ARM_JUMP_SLOT 003d918d FLA_Axpy_internal_check │ │ │ │ -00688660 00169916 R_ARM_JUMP_SLOT 00424cd9 FLA_Trmm_luh_task │ │ │ │ -00688664 00081616 R_ARM_JUMP_SLOT 003e8dbd FLASH_Axpy_cntl_finalize │ │ │ │ -00688668 00032716 R_ARM_JUMP_SLOT 0065e281 FLA_Apply_G_rf_opc_var3 │ │ │ │ -0068866c 0000fe16 R_ARM_JUMP_SLOT 004289ed FLA_LU_piv_copy_task │ │ │ │ -00688670 00074a16 R_ARM_JUMP_SLOT 0043da91 FLA_Gemm_cc_unb_var3 │ │ │ │ -00688674 00085316 R_ARM_JUMP_SLOT 00529179 FLA_Trsm_run_blk_var2 │ │ │ │ +00688610 000e9916 R_ARM_JUMP_SLOT 004bf485 FLA_Symm_ru_blk_var4 │ │ │ │ +00688614 00034316 R_ARM_JUMP_SLOT 003b9379 bl1_zswap │ │ │ │ +00688618 000e7016 R_ARM_JUMP_SLOT 0057bea5 FLA_Bidiag_UT_l_realify_opt │ │ │ │ +0068861c 0018ac16 R_ARM_JUMP_SLOT 00561099 FLA_Trinv_ln │ │ │ │ +00688620 000d0a16 R_ARM_JUMP_SLOT 00536051 FLA_Chol_l_opt_var3 │ │ │ │ +00688624 00098816 R_ARM_JUMP_SLOT 001df171 dsptrf_ │ │ │ │ +00688628 000afa16 R_ARM_JUMP_SLOT 00431c51 FLA_Copyt_c │ │ │ │ +0068862c 000f0816 R_ARM_JUMP_SLOT 0045587d FLA_Gemm_nh_unb_var1 │ │ │ │ +00688630 000fe516 R_ARM_JUMP_SLOT 00608cad FLA_Sylv_hn_blk_var16 │ │ │ │ +00688634 001c3516 R_ARM_JUMP_SLOT 003b8989 bl1_cdcopyv │ │ │ │ +00688638 0004c216 R_ARM_JUMP_SLOT 00199d19 dlangb_ │ │ │ │ +0068863c 00151a16 R_ARM_JUMP_SLOT 0047da99 FLA_Hemm_ru_unb_var6 │ │ │ │ +00688640 000ab216 R_ARM_JUMP_SLOT 004e0505 FLA_Syr2k_ut_unb_var8 │ │ │ │ +00688644 00015116 R_ARM_JUMP_SLOT 0043f531 FLA_Gemm_ch_unb_var1 │ │ │ │ +00688648 00123e16 R_ARM_JUMP_SLOT 00264ee9 slargv_ │ │ │ │ +0068864c 00122816 R_ARM_JUMP_SLOT 003ce815 bl1_ccreate_contigmt │ │ │ │ +00688650 00021116 R_ARM_JUMP_SLOT 005f7589 FLA_Sylv_hh │ │ │ │ +00688654 001a7816 R_ARM_JUMP_SLOT 00383545 ztrexc_ │ │ │ │ +00688658 000f4916 R_ARM_JUMP_SLOT 004f3fe5 FLA_Trmm_llh_unb_var3 │ │ │ │ +0068865c 0014c816 R_ARM_JUMP_SLOT 003d92c1 FLA_Axpy_internal_check │ │ │ │ +00688660 00169916 R_ARM_JUMP_SLOT 00424ce1 FLA_Trmm_luh_task │ │ │ │ +00688664 00081616 R_ARM_JUMP_SLOT 003e8d75 FLASH_Axpy_cntl_finalize │ │ │ │ +00688668 00032716 R_ARM_JUMP_SLOT 0065d751 FLA_Apply_G_rf_opc_var3 │ │ │ │ +0068866c 0000fe16 R_ARM_JUMP_SLOT 004289f5 FLA_LU_piv_copy_task │ │ │ │ +00688670 00074a16 R_ARM_JUMP_SLOT 0043d7f9 FLA_Gemm_cc_unb_var3 │ │ │ │ +00688674 00085316 R_ARM_JUMP_SLOT 00529441 FLA_Trsm_run_blk_var2 │ │ │ │ 00688678 00005e16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -0068867c 0014cb16 R_ARM_JUMP_SLOT 00440769 FLA_Gemm_cn_blk_var2 │ │ │ │ -00688680 000ff716 R_ARM_JUMP_SLOT 00405b89 FLA_Sort │ │ │ │ -00688684 00092916 R_ARM_JUMP_SLOT 00630141 FLA_Accum_T_UT_fc_opt_var1 │ │ │ │ -00688688 0005aa16 R_ARM_JUMP_SLOT 003f6981 FLA_Check_int_datatype │ │ │ │ -0068868c 000ea416 R_ARM_JUMP_SLOT 004c1635 FLA_Symm_ru_blk_var8 │ │ │ │ -00688690 00189f16 R_ARM_JUMP_SLOT 004036bd FLA_Random_matrix │ │ │ │ -00688694 001b7916 R_ARM_JUMP_SLOT 001a0a19 dlaqr1_ │ │ │ │ -00688698 000f3a16 R_ARM_JUMP_SLOT 003b8c09 bl1_sscal │ │ │ │ -0068869c 00021416 R_ARM_JUMP_SLOT 004063f9 FLA_Swap_t_blk_var1 │ │ │ │ -006886a0 000dc016 R_ARM_JUMP_SLOT 0052e6b1 FLA_Bsvd_ext_ops_var1 │ │ │ │ -006886a4 00026116 R_ARM_JUMP_SLOT 00575579 FLA_Bidiag_UT_form_V_ext │ │ │ │ -006886a8 00115216 R_ARM_JUMP_SLOT 00292be9 sptrfs_ │ │ │ │ -006886ac 0005d516 R_ARM_JUMP_SLOT 00557e69 FLA_QR_UT_piv_blk_var1 │ │ │ │ -006886b0 00031116 R_ARM_JUMP_SLOT 0034c881 zlasyf_rook_ │ │ │ │ -006886b4 0017cd16 R_ARM_JUMP_SLOT 00190b61 dlag2s_ │ │ │ │ -006886b8 0010cc16 R_ARM_JUMP_SLOT 00562b81 FLA_Trinv_ln_opz_var2 │ │ │ │ -006886bc 0019ec16 R_ARM_JUMP_SLOT 002b0611 stgex2_ │ │ │ │ -006886c0 00078216 R_ARM_JUMP_SLOT 004fb405 FLA_Trmm_lun_blk_var3 │ │ │ │ -006886c4 00092016 R_ARM_JUMP_SLOT 0052d535 FLA_Bsvd_find_converged_opd │ │ │ │ -006886c8 00063416 R_ARM_JUMP_SLOT 003c3ed5 bl1_zher2k │ │ │ │ -006886cc 0009a216 R_ARM_JUMP_SLOT 0040adc9 FLA_Pythag2_ops │ │ │ │ -006886d0 00102016 R_ARM_JUMP_SLOT 004e2885 FLA_Syrk_lt │ │ │ │ -006886d4 001b9f16 R_ARM_JUMP_SLOT 000f35e9 claqp2_ │ │ │ │ -006886d8 000fc816 R_ARM_JUMP_SLOT 003a4e75 dorm2r_fla │ │ │ │ -006886dc 000a1116 R_ARM_JUMP_SLOT 000eea49 clalsd_ │ │ │ │ -006886e0 00069916 R_ARM_JUMP_SLOT 0046fadd FLA_Hemm_lu_unb_var3 │ │ │ │ -006886e4 001b8416 R_ARM_JUMP_SLOT 0040a9f1 FLA_Norm1_tridiag_ops │ │ │ │ -006886e8 00034816 R_ARM_JUMP_SLOT 00426ccd FLA_Sylv_unb_external │ │ │ │ -006886ec 000aa816 R_ARM_JUMP_SLOT 003e7fdd FLA_Cntl_herk_obj_create │ │ │ │ -006886f0 00027916 R_ARM_JUMP_SLOT 00076805 ctrtri_ │ │ │ │ -006886f4 00153d16 R_ARM_JUMP_SLOT 003f68e1 FLA_Check_valid_direct │ │ │ │ -006886f8 0015f816 R_ARM_JUMP_SLOT 0063f579 FLA_Apply_G_rf_asz_var6 │ │ │ │ -006886fc 000bd816 R_ARM_JUMP_SLOT 003be8cd bl1_zccopymrt │ │ │ │ -00688700 000bcd16 R_ARM_JUMP_SLOT 00504b61 FLA_Trmm_rlt_blk_var4 │ │ │ │ -00688704 00119516 R_ARM_JUMP_SLOT 003d59f9 FLA_Part_1x2_check │ │ │ │ -00688708 00011f16 R_ARM_JUMP_SLOT 00568ae9 FLA_Trinv_un_opc_var3 │ │ │ │ -0068870c 00099116 R_ARM_JUMP_SLOT 00419709 FLA_Inv_scal │ │ │ │ -00688710 0009aa16 R_ARM_JUMP_SLOT 003f7db1 FLA_Check_attempted_repart_2x2 │ │ │ │ -00688714 0010a916 R_ARM_JUMP_SLOT 003b7969 bl1_ddots │ │ │ │ -00688718 001aae16 R_ARM_JUMP_SLOT 0027d4f5 slatrd_ │ │ │ │ -0068871c 00075716 R_ARM_JUMP_SLOT 0031caf1 zlabrd_ │ │ │ │ +0068867c 0014cb16 R_ARM_JUMP_SLOT 00440a1d FLA_Gemm_cn_blk_var2 │ │ │ │ +00688680 000ff716 R_ARM_JUMP_SLOT 00405a6d FLA_Sort │ │ │ │ +00688684 00092916 R_ARM_JUMP_SLOT 0062fa4d FLA_Accum_T_UT_fc_opt_var1 │ │ │ │ +00688688 0005aa16 R_ARM_JUMP_SLOT 003f7a51 FLA_Check_int_datatype │ │ │ │ +0068868c 000ea416 R_ARM_JUMP_SLOT 004c1619 FLA_Symm_ru_blk_var8 │ │ │ │ +00688690 00189f16 R_ARM_JUMP_SLOT 00403861 FLA_Random_matrix │ │ │ │ +00688694 001b7916 R_ARM_JUMP_SLOT 001a0a11 dlaqr1_ │ │ │ │ +00688698 000f3a16 R_ARM_JUMP_SLOT 003b9229 bl1_sscal │ │ │ │ +0068869c 00021416 R_ARM_JUMP_SLOT 00406401 FLA_Swap_t_blk_var1 │ │ │ │ +006886a0 000dc016 R_ARM_JUMP_SLOT 0052e1b1 FLA_Bsvd_ext_ops_var1 │ │ │ │ +006886a4 00026116 R_ARM_JUMP_SLOT 00575315 FLA_Bidiag_UT_form_V_ext │ │ │ │ +006886a8 00115216 R_ARM_JUMP_SLOT 002928b5 sptrfs_ │ │ │ │ +006886ac 0005d516 R_ARM_JUMP_SLOT 00557e49 FLA_QR_UT_piv_blk_var1 │ │ │ │ +006886b0 00031116 R_ARM_JUMP_SLOT 0034c861 zlasyf_rook_ │ │ │ │ +006886b4 0017cd16 R_ARM_JUMP_SLOT 00190929 dlag2s_ │ │ │ │ +006886b8 0010cc16 R_ARM_JUMP_SLOT 00562b69 FLA_Trinv_ln_opz_var2 │ │ │ │ +006886bc 0019ec16 R_ARM_JUMP_SLOT 002b05ed stgex2_ │ │ │ │ +006886c0 00078216 R_ARM_JUMP_SLOT 004fbe25 FLA_Trmm_lun_blk_var3 │ │ │ │ +006886c4 00092016 R_ARM_JUMP_SLOT 0052d019 FLA_Bsvd_find_converged_opd │ │ │ │ +006886c8 00063416 R_ARM_JUMP_SLOT 003c3375 bl1_zher2k │ │ │ │ +006886cc 0009a216 R_ARM_JUMP_SLOT 0040add1 FLA_Pythag2_ops │ │ │ │ +006886d0 00102016 R_ARM_JUMP_SLOT 004e23ed FLA_Syrk_lt │ │ │ │ +006886d4 001b9f16 R_ARM_JUMP_SLOT 000f35e1 claqp2_ │ │ │ │ +006886d8 000fc816 R_ARM_JUMP_SLOT 003a477d dorm2r_fla │ │ │ │ +006886dc 000a1116 R_ARM_JUMP_SLOT 000eea41 clalsd_ │ │ │ │ +006886e0 00069916 R_ARM_JUMP_SLOT 0046fac1 FLA_Hemm_lu_unb_var3 │ │ │ │ +006886e4 001b8416 R_ARM_JUMP_SLOT 00409f31 FLA_Norm1_tridiag_ops │ │ │ │ +006886e8 00034816 R_ARM_JUMP_SLOT 00426cd5 FLA_Sylv_unb_external │ │ │ │ +006886ec 000aa816 R_ARM_JUMP_SLOT 003e7fe5 FLA_Cntl_herk_obj_create │ │ │ │ +006886f0 00027916 R_ARM_JUMP_SLOT 000768a5 ctrtri_ │ │ │ │ +006886f4 00153d16 R_ARM_JUMP_SLOT 003f79b1 FLA_Check_valid_direct │ │ │ │ +006886f8 0015f816 R_ARM_JUMP_SLOT 0063f561 FLA_Apply_G_rf_asz_var6 │ │ │ │ +006886fc 000bd816 R_ARM_JUMP_SLOT 003be8dd bl1_zccopymrt │ │ │ │ +00688700 000bcd16 R_ARM_JUMP_SLOT 005035ad FLA_Trmm_rlt_blk_var4 │ │ │ │ +00688704 00119516 R_ARM_JUMP_SLOT 003d5a75 FLA_Part_1x2_check │ │ │ │ +00688708 00011f16 R_ARM_JUMP_SLOT 00568ad1 FLA_Trinv_un_opc_var3 │ │ │ │ +0068870c 00099116 R_ARM_JUMP_SLOT 00419711 FLA_Inv_scal │ │ │ │ +00688710 0009aa16 R_ARM_JUMP_SLOT 003f8e81 FLA_Check_attempted_repart_2x2 │ │ │ │ +00688714 0010a916 R_ARM_JUMP_SLOT 003b7cbd bl1_ddots │ │ │ │ +00688718 001aae16 R_ARM_JUMP_SLOT 0027e28d slatrd_ │ │ │ │ +0068871c 00075716 R_ARM_JUMP_SLOT 0031cad1 zlabrd_ │ │ │ │ 00688720 00005f16 R_ARM_JUMP_SLOT 00000000 log │ │ │ │ -00688724 001b3816 R_ARM_JUMP_SLOT 005015f1 FLA_Trmm_rlh_unb_var4 │ │ │ │ -00688728 001ba816 R_ARM_JUMP_SLOT 00409a85 FLA_Househ2s_UT │ │ │ │ -0068872c 00015216 R_ARM_JUMP_SLOT 0024ff8d slaexc_ │ │ │ │ +00688724 001b3816 R_ARM_JUMP_SLOT 005015d5 FLA_Trmm_rlh_unb_var4 │ │ │ │ +00688728 001ba816 R_ARM_JUMP_SLOT 00409a8d FLA_Househ2s_UT │ │ │ │ +0068872c 00015216 R_ARM_JUMP_SLOT 0024e6ad slaexc_ │ │ │ │ 00688730 00059b16 R_ARM_JUMP_SLOT 000b9771 chetd2_ │ │ │ │ -00688734 00030216 R_ARM_JUMP_SLOT 004086d1 FLA_Househ2_UT_l_ops │ │ │ │ -00688738 000dd616 R_ARM_JUMP_SLOT 00443f01 FLA_Gemm_ct_unb_var5 │ │ │ │ +00688734 00030216 R_ARM_JUMP_SLOT 004086d9 FLA_Househ2_UT_l_ops │ │ │ │ +00688738 000dd616 R_ARM_JUMP_SLOT 00443f09 FLA_Gemm_ct_unb_var5 │ │ │ │ 0068873c 00006016 R_ARM_JUMP_SLOT 00000000 ctrsm_ │ │ │ │ 00688740 00006116 R_ARM_JUMP_SLOT 00000000 sscal_ │ │ │ │ -00688744 0003e516 R_ARM_JUMP_SLOT 004a2c19 FLA_Herk_ln_unb_var4 │ │ │ │ -00688748 00056a16 R_ARM_JUMP_SLOT 001b71d9 dlasda_ │ │ │ │ -0068874c 00192016 R_ARM_JUMP_SLOT 0058f899 FLA_Bidiag_UT_u_step_opc_var4 │ │ │ │ -00688750 00168516 R_ARM_JUMP_SLOT 0040d771 FLA_Sort_evd_f_opd │ │ │ │ -00688754 0010f116 R_ARM_JUMP_SLOT 003cf84d bl1_zewinvscalv │ │ │ │ -00688758 00138616 R_ARM_JUMP_SLOT 003e82ad FLA_Cntl_caqrutinc_obj_create │ │ │ │ -0068875c 000ec716 R_ARM_JUMP_SLOT 003d3fe9 bl1_zsymmize │ │ │ │ -00688760 00096d16 R_ARM_JUMP_SLOT 003ec28d FLA_Sylv_cntl_finalize │ │ │ │ -00688764 0004de16 R_ARM_JUMP_SLOT 003f68b9 FLA_Check_valid_diag │ │ │ │ -00688768 00124416 R_ARM_JUMP_SLOT 003f79e9 FLA_Check_nonconstant_object │ │ │ │ -0068876c 000a2416 R_ARM_JUMP_SLOT 0054f0b1 FLA_LQ_UT_unb_var2 │ │ │ │ +00688744 0003e516 R_ARM_JUMP_SLOT 004a2a51 FLA_Herk_ln_unb_var4 │ │ │ │ +00688748 00056a16 R_ARM_JUMP_SLOT 001b7e21 dlasda_ │ │ │ │ +0068874c 00192016 R_ARM_JUMP_SLOT 0058f879 FLA_Bidiag_UT_u_step_opc_var4 │ │ │ │ +00688750 00168516 R_ARM_JUMP_SLOT 0040daad FLA_Sort_evd_f_opd │ │ │ │ +00688754 0010f116 R_ARM_JUMP_SLOT 003cf855 bl1_zewinvscalv │ │ │ │ +00688758 00138616 R_ARM_JUMP_SLOT 003e827d FLA_Cntl_caqrutinc_obj_create │ │ │ │ +0068875c 000ec716 R_ARM_JUMP_SLOT 003d3ff1 bl1_zsymmize │ │ │ │ +00688760 00096d16 R_ARM_JUMP_SLOT 003ec501 FLA_Sylv_cntl_finalize │ │ │ │ +00688764 0004de16 R_ARM_JUMP_SLOT 003f7989 FLA_Check_valid_diag │ │ │ │ +00688768 00124416 R_ARM_JUMP_SLOT 003f8ab9 FLA_Check_nonconstant_object │ │ │ │ +0068876c 000a2416 R_ARM_JUMP_SLOT 0054efbd FLA_LQ_UT_unb_var2 │ │ │ │ 00688770 000d9416 R_ARM_JUMP_SLOT 0019c791 dlanst_ │ │ │ │ -00688774 0001a816 R_ARM_JUMP_SLOT 005fdcc5 FLA_Sylv_hh_blk_var14 │ │ │ │ -00688778 0010d816 R_ARM_JUMP_SLOT 001c9c2d dorgql_ │ │ │ │ -0068877c 00107816 R_ARM_JUMP_SLOT 0044dcc1 FLA_Gemm_hh_unb_var2 │ │ │ │ -00688780 00075a16 R_ARM_JUMP_SLOT 0059e74d FLA_Eig_gest_il_blk_var5 │ │ │ │ -00688784 00056216 R_ARM_JUMP_SLOT 0058aa3d FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ -00688788 0011b816 R_ARM_JUMP_SLOT 002045d5 dtrtrs_ │ │ │ │ -0068878c 00023316 R_ARM_JUMP_SLOT 00419c59 FLA_Scal_task │ │ │ │ -00688790 001a0416 R_ARM_JUMP_SLOT 0054d2c5 FLA_LQ_UT_internal │ │ │ │ -00688794 00153c16 R_ARM_JUMP_SLOT 00264061 slarfgp_ │ │ │ │ -00688798 0007de16 R_ARM_JUMP_SLOT 00457a95 FLA_Gemm_nn_unb_var2 │ │ │ │ -0068879c 00028216 R_ARM_JUMP_SLOT 003ccee9 bl1_param_map_to_netlib_side │ │ │ │ -006887a0 0009c216 R_ARM_JUMP_SLOT 000a15b1 cgeqrt3_ │ │ │ │ -006887a4 00077616 R_ARM_JUMP_SLOT 005666fd FLA_Trinv_lu_opd_var4 │ │ │ │ -006887a8 000aad16 R_ARM_JUMP_SLOT 004dff8d FLA_Syr2k_ut_unb_var4 │ │ │ │ -006887ac 0005e116 R_ARM_JUMP_SLOT 0007cbe9 dgeqr2p_check │ │ │ │ +00688774 0001a816 R_ARM_JUMP_SLOT 005fd965 FLA_Sylv_hh_blk_var14 │ │ │ │ +00688778 0010d816 R_ARM_JUMP_SLOT 001c9fd5 dorgql_ │ │ │ │ +0068877c 00107816 R_ARM_JUMP_SLOT 0044d9f9 FLA_Gemm_hh_unb_var2 │ │ │ │ +00688780 00075a16 R_ARM_JUMP_SLOT 0059f285 FLA_Eig_gest_il_blk_var5 │ │ │ │ +00688784 00056216 R_ARM_JUMP_SLOT 0058aa1d FLA_Bidiag_UT_u_step_opt_var3 │ │ │ │ +00688788 0011b816 R_ARM_JUMP_SLOT 002045d9 dtrtrs_ │ │ │ │ +0068878c 00023316 R_ARM_JUMP_SLOT 00419c15 FLA_Scal_task │ │ │ │ +00688790 001a0416 R_ARM_JUMP_SLOT 0054d2a5 FLA_LQ_UT_internal │ │ │ │ +00688794 00153c16 R_ARM_JUMP_SLOT 002622b1 slarfgp_ │ │ │ │ +00688798 0007de16 R_ARM_JUMP_SLOT 00457a9d FLA_Gemm_nn_unb_var2 │ │ │ │ +0068879c 00028216 R_ARM_JUMP_SLOT 003cc8c5 bl1_param_map_to_netlib_side │ │ │ │ +006887a0 0009c216 R_ARM_JUMP_SLOT 000a17a9 cgeqrt3_ │ │ │ │ +006887a4 00077616 R_ARM_JUMP_SLOT 00566179 FLA_Trinv_lu_opd_var4 │ │ │ │ +006887a8 000aad16 R_ARM_JUMP_SLOT 004df42d FLA_Syr2k_ut_unb_var4 │ │ │ │ +006887ac 0005e116 R_ARM_JUMP_SLOT 0007cbed dgeqr2p_check │ │ │ │ 006887b0 0011cd16 R_ARM_JUMP_SLOT 000b9421 cheswapr_ │ │ │ │ -006887b4 00011216 R_ARM_JUMP_SLOT 005c0e01 FLA_Fused_Uhu_Yhu_Zhu_ops_var1 │ │ │ │ -006887b8 000eae16 R_ARM_JUMP_SLOT 003f763d FLA_Check_valid_quadrant │ │ │ │ -006887bc 000c2f16 R_ARM_JUMP_SLOT 00268f6d slarrf_ │ │ │ │ -006887c0 001a7916 R_ARM_JUMP_SLOT 003edca5 FLASH_Obj_create_flat_conf_to_hier_check │ │ │ │ -006887c4 00155316 R_ARM_JUMP_SLOT 0063e315 FLA_Apply_G_rf_asd_var6 │ │ │ │ -006887c8 0007c816 R_ARM_JUMP_SLOT 000696b5 sgeqp3_ │ │ │ │ +006887b4 00011216 R_ARM_JUMP_SLOT 005c1655 FLA_Fused_Uhu_Yhu_Zhu_ops_var1 │ │ │ │ +006887b8 000eae16 R_ARM_JUMP_SLOT 003f870d FLA_Check_valid_quadrant │ │ │ │ +006887bc 000c2f16 R_ARM_JUMP_SLOT 0026a691 slarrf_ │ │ │ │ +006887c0 001a7916 R_ARM_JUMP_SLOT 003edcad FLASH_Obj_create_flat_conf_to_hier_check │ │ │ │ +006887c4 00155316 R_ARM_JUMP_SLOT 0063e2fd FLA_Apply_G_rf_asd_var6 │ │ │ │ +006887c8 0007c816 R_ARM_JUMP_SLOT 000688dd sgeqp3_ │ │ │ │ 006887cc 000c2016 R_ARM_JUMP_SLOT 0006c785 dgebrd_ │ │ │ │ -006887d0 00131d16 R_ARM_JUMP_SLOT 0006b1ed FLAME_invert_dtau │ │ │ │ -006887d4 0014df16 R_ARM_JUMP_SLOT 00411769 FLA_Sort_bsvd_ext_b_opd │ │ │ │ -006887d8 000ed516 R_ARM_JUMP_SLOT 00139e61 ctpqrt2_ │ │ │ │ -006887dc 001c6416 R_ARM_JUMP_SLOT 0038a029 zunbdb5_ │ │ │ │ -006887e0 0002d216 R_ARM_JUMP_SLOT 003d8b7d FLA_Sqrt_check │ │ │ │ -006887e4 00124d16 R_ARM_JUMP_SLOT 005372c9 FLA_Chol_u_blk_var3 │ │ │ │ -006887e8 001c3b16 R_ARM_JUMP_SLOT 00391709 zungqr_ │ │ │ │ +006887d0 00131d16 R_ARM_JUMP_SLOT 0006a66d FLAME_invert_dtau │ │ │ │ +006887d4 0014df16 R_ARM_JUMP_SLOT 00411905 FLA_Sort_bsvd_ext_b_opd │ │ │ │ +006887d8 000ed516 R_ARM_JUMP_SLOT 00139e59 ctpqrt2_ │ │ │ │ +006887dc 001c6416 R_ARM_JUMP_SLOT 0038b6d1 zunbdb5_ │ │ │ │ +006887e0 0002d216 R_ARM_JUMP_SLOT 003d8b85 FLA_Sqrt_check │ │ │ │ +006887e4 00124d16 R_ARM_JUMP_SLOT 005372a5 FLA_Chol_u_blk_var3 │ │ │ │ +006887e8 001c3b16 R_ARM_JUMP_SLOT 00391701 zungqr_ │ │ │ │ 006887ec 0008d116 R_ARM_JUMP_SLOT 0020bd71 ilazlc_ │ │ │ │ -006887f0 00047816 R_ARM_JUMP_SLOT 004efbed FLA_Trmm_rln │ │ │ │ -006887f4 00087616 R_ARM_JUMP_SLOT 0044f6f1 FLA_Gemm_hn_blk_var6 │ │ │ │ -006887f8 000ce316 R_ARM_JUMP_SLOT 0045091d FLA_Gemm_ht_blk_var1 │ │ │ │ -006887fc 000db816 R_ARM_JUMP_SLOT 0060680d FLA_Sylv_hh_opz_var1 │ │ │ │ -00688800 0011d116 R_ARM_JUMP_SLOT 0064d1d9 FLA_Apply_pivots_ln_blk_var2 │ │ │ │ -00688804 000c8216 R_ARM_JUMP_SLOT 00620f59 FLA_Sylv_nh_opc_var1 │ │ │ │ -00688808 000f1016 R_ARM_JUMP_SLOT 004562e5 FLA_Gemm_nh_unb_var5 │ │ │ │ -0068880c 0014de16 R_ARM_JUMP_SLOT 005d8679 FLA_Tridiag_UT_recover_tau │ │ │ │ -00688810 0014d616 R_ARM_JUMP_SLOT 00429c89 FLA_Axpy_blk_var2 │ │ │ │ -00688814 000a2a16 R_ARM_JUMP_SLOT 00579e6d FLA_Bidiag_UT_u_blf_var4 │ │ │ │ -00688818 00069d16 R_ARM_JUMP_SLOT 003cd9ad bl1_sallocm │ │ │ │ -0068881c 00081a16 R_ARM_JUMP_SLOT 0048a845 FLA_Her2k_ln_blk_var6 │ │ │ │ -00688820 0016e816 R_ARM_JUMP_SLOT 00392c21 zungtr_ │ │ │ │ -00688824 00181916 R_ARM_JUMP_SLOT 005337b1 FLA_Bsvd_v_opz_var2 │ │ │ │ -00688828 000cb716 R_ARM_JUMP_SLOT 003e9175 FLASH_Scal_cntl_init │ │ │ │ -0068882c 000c7b16 R_ARM_JUMP_SLOT 003eada9 FLASH_Syr2k_cntl_finalize │ │ │ │ -00688830 00159f16 R_ARM_JUMP_SLOT 003d84d5 FLA_Set_check │ │ │ │ -00688834 000b6116 R_ARM_JUMP_SLOT 003dd0e5 FLA_Her2k_check │ │ │ │ -00688838 0007e216 R_ARM_JUMP_SLOT 000f3235 claqhe_ │ │ │ │ +006887f0 00047816 R_ARM_JUMP_SLOT 004efe31 FLA_Trmm_rln │ │ │ │ +006887f4 00087616 R_ARM_JUMP_SLOT 0044f6f9 FLA_Gemm_hn_blk_var6 │ │ │ │ +006887f8 000ce316 R_ARM_JUMP_SLOT 00450925 FLA_Gemm_ht_blk_var1 │ │ │ │ +006887fc 000db816 R_ARM_JUMP_SLOT 00605a81 FLA_Sylv_hh_opz_var1 │ │ │ │ +00688800 0011d116 R_ARM_JUMP_SLOT 0064d1c1 FLA_Apply_pivots_ln_blk_var2 │ │ │ │ +00688804 000c8216 R_ARM_JUMP_SLOT 00621051 FLA_Sylv_nh_opc_var1 │ │ │ │ +00688808 000f1016 R_ARM_JUMP_SLOT 004562ed FLA_Gemm_nh_unb_var5 │ │ │ │ +0068880c 0014de16 R_ARM_JUMP_SLOT 005d85c9 FLA_Tridiag_UT_recover_tau │ │ │ │ +00688810 0014d616 R_ARM_JUMP_SLOT 00429c91 FLA_Axpy_blk_var2 │ │ │ │ +00688814 000a2a16 R_ARM_JUMP_SLOT 0057a2e1 FLA_Bidiag_UT_u_blf_var4 │ │ │ │ +00688818 00069d16 R_ARM_JUMP_SLOT 003cd88d bl1_sallocm │ │ │ │ +0068881c 00081a16 R_ARM_JUMP_SLOT 0048a829 FLA_Her2k_ln_blk_var6 │ │ │ │ +00688820 0016e816 R_ARM_JUMP_SLOT 00391c11 zungtr_ │ │ │ │ +00688824 00181916 R_ARM_JUMP_SLOT 00533601 FLA_Bsvd_v_opz_var2 │ │ │ │ +00688828 000cb716 R_ARM_JUMP_SLOT 003e92d5 FLASH_Scal_cntl_init │ │ │ │ +0068882c 000c7b16 R_ARM_JUMP_SLOT 003eaed5 FLASH_Syr2k_cntl_finalize │ │ │ │ +00688830 00159f16 R_ARM_JUMP_SLOT 003d84dd FLA_Set_check │ │ │ │ +00688834 000b6116 R_ARM_JUMP_SLOT 003dd0ed FLA_Her2k_check │ │ │ │ +00688838 0007e216 R_ARM_JUMP_SLOT 000f322d claqhe_ │ │ │ │ 0068883c 00006216 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -00688840 00199c16 R_ARM_JUMP_SLOT 003fa7e5 FLA_Obj_datatype │ │ │ │ -00688844 000d8c16 R_ARM_JUMP_SLOT 003e83f5 FLA_Cntl_ttmm_obj_create │ │ │ │ -00688848 00171f16 R_ARM_JUMP_SLOT 0042c8c9 FLA_Axpyt_n_blk_var3 │ │ │ │ -0068884c 00098216 R_ARM_JUMP_SLOT 0054dc09 FLA_LQ_UT_blk_var2 │ │ │ │ -00688850 0007b616 R_ARM_JUMP_SLOT 00428f09 FLA_QR_UT_macro_task │ │ │ │ -00688854 001c0d16 R_ARM_JUMP_SLOT 004b46b5 FLA_Symm_lu_blk_var9 │ │ │ │ -00688858 00044d16 R_ARM_JUMP_SLOT 00438cad FLA_Trsv │ │ │ │ -0068885c 0013fa16 R_ARM_JUMP_SLOT 00565929 FLA_Trinv_lu_opc_var2 │ │ │ │ -00688860 000acf16 R_ARM_JUMP_SLOT 003e1779 FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ -00688864 0007c616 R_ARM_JUMP_SLOT 001af991 dlarzb_ │ │ │ │ -00688868 00097816 R_ARM_JUMP_SLOT 003f37dd FLA_Blocksize_extract │ │ │ │ -0068886c 0018eb16 R_ARM_JUMP_SLOT 005f559d FLA_Lyap_n_unb_var4 │ │ │ │ -00688870 00027f16 R_ARM_JUMP_SLOT 003f7e5d FLA_Check_attempted_repart_1x2 │ │ │ │ +00688840 00199c16 R_ARM_JUMP_SLOT 003fa7f1 FLA_Obj_datatype │ │ │ │ +00688844 000d8c16 R_ARM_JUMP_SLOT 003e83c5 FLA_Cntl_ttmm_obj_create │ │ │ │ +00688848 00171f16 R_ARM_JUMP_SLOT 0042c8d1 FLA_Axpyt_n_blk_var3 │ │ │ │ +0068884c 00098216 R_ARM_JUMP_SLOT 0054dbe9 FLA_LQ_UT_blk_var2 │ │ │ │ +00688850 0007b616 R_ARM_JUMP_SLOT 00428f11 FLA_QR_UT_macro_task │ │ │ │ +00688854 001c0d16 R_ARM_JUMP_SLOT 004b4cad FLA_Symm_lu_blk_var9 │ │ │ │ +00688858 00044d16 R_ARM_JUMP_SLOT 00438be5 FLA_Trsv │ │ │ │ +0068885c 0013fa16 R_ARM_JUMP_SLOT 00565911 FLA_Trinv_lu_opc_var2 │ │ │ │ +00688860 000acf16 R_ARM_JUMP_SLOT 003e1781 FLA_Bidiag_UT_scale_diagonals_check │ │ │ │ +00688864 0007c616 R_ARM_JUMP_SLOT 001b3599 dlarzb_ │ │ │ │ +00688868 00097816 R_ARM_JUMP_SLOT 003f37e5 FLA_Blocksize_extract │ │ │ │ +0068886c 0018eb16 R_ARM_JUMP_SLOT 005f5f95 FLA_Lyap_n_unb_var4 │ │ │ │ +00688870 00027f16 R_ARM_JUMP_SLOT 003f8f2d FLA_Check_attempted_repart_1x2 │ │ │ │ 00688874 00006316 R_ARM_JUMP_SLOT 00000000 cgerc_ │ │ │ │ -00688878 00074f16 R_ARM_JUMP_SLOT 0059cc31 FLA_Eig_gest_il_blk_var1 │ │ │ │ -0068887c 000a5916 R_ARM_JUMP_SLOT 00248d7d slaed7_ │ │ │ │ -00688880 00177e16 R_ARM_JUMP_SLOT 00392461 zunm2l_ │ │ │ │ +00688878 00074f16 R_ARM_JUMP_SLOT 0059cc11 FLA_Eig_gest_il_blk_var1 │ │ │ │ +0068887c 000a5916 R_ARM_JUMP_SLOT 0024b49d slaed7_ │ │ │ │ +00688880 00177e16 R_ARM_JUMP_SLOT 00394449 zunm2l_ │ │ │ │ 00688884 00036216 R_ARM_JUMP_SLOT 001af409 dlaruv_ │ │ │ │ -00688888 000ba516 R_ARM_JUMP_SLOT 00256ed9 slangb_ │ │ │ │ +00688888 000ba516 R_ARM_JUMP_SLOT 00255ba9 slangb_ │ │ │ │ 0068888c 00006416 R_ARM_JUMP_SLOT 00000000 dcopy_ │ │ │ │ -00688890 0009fe16 R_ARM_JUMP_SLOT 004dca59 FLA_Syr2k_ut_blk_var4 │ │ │ │ -00688894 0015c716 R_ARM_JUMP_SLOT 005dc1e9 FLA_Fused_Her2_Ax_l_opz_var1 │ │ │ │ -00688898 001b7a16 R_ARM_JUMP_SLOT 003b8239 bl1_dnrm2 │ │ │ │ -0068889c 00011c16 R_ARM_JUMP_SLOT 00411379 FLA_Sort_bsvd_ext_f_ops │ │ │ │ -006888a0 00111016 R_ARM_JUMP_SLOT 00566349 FLA_Trinv_lu_unb_var2 │ │ │ │ -006888a4 00159116 R_ARM_JUMP_SLOT 00562941 FLA_Trinv_ln_ops_var2 │ │ │ │ +00688890 0009fe16 R_ARM_JUMP_SLOT 004dca3d FLA_Syr2k_ut_blk_var4 │ │ │ │ +00688894 0015c716 R_ARM_JUMP_SLOT 005d9d99 FLA_Fused_Her2_Ax_l_opz_var1 │ │ │ │ +00688898 001b7a16 R_ARM_JUMP_SLOT 003b7edd bl1_dnrm2 │ │ │ │ +0068889c 00011c16 R_ARM_JUMP_SLOT 00411515 FLA_Sort_bsvd_ext_f_ops │ │ │ │ +006888a0 00111016 R_ARM_JUMP_SLOT 00566871 FLA_Trinv_lu_unb_var2 │ │ │ │ +006888a4 00159116 R_ARM_JUMP_SLOT 00562929 FLA_Trinv_ln_ops_var2 │ │ │ │ 006888a8 00045616 R_ARM_JUMP_SLOT 00084415 sorgqr_check │ │ │ │ -006888ac 00156116 R_ARM_JUMP_SLOT 003b8831 bl1_szcopyv │ │ │ │ -006888b0 000dd116 R_ARM_JUMP_SLOT 00443481 FLA_Gemm_ct_unb_var1 │ │ │ │ -006888b4 001a7d16 R_ARM_JUMP_SLOT 005dbc5d FLA_Fused_Her2_Ax_l_ops_var1 │ │ │ │ -006888b8 00072616 R_ARM_JUMP_SLOT 00508be1 FLA_Trmm_run_blk_var1 │ │ │ │ -006888bc 00188b16 R_ARM_JUMP_SLOT 004488b1 FLA_Gemm_nn │ │ │ │ -006888c0 000ba416 R_ARM_JUMP_SLOT 003978c1 zunmtr_ │ │ │ │ -006888c4 00056f16 R_ARM_JUMP_SLOT 00142f01 ctrsyl_ │ │ │ │ -006888c8 00034416 R_ARM_JUMP_SLOT 003efc61 FLASH_Part_free_2x2 │ │ │ │ -006888cc 0004e616 R_ARM_JUMP_SLOT 003fa9c9 FLA_Obj_col_offset │ │ │ │ -006888d0 00162116 R_ARM_JUMP_SLOT 0033f9fd zlarzt_ │ │ │ │ -006888d4 00131b16 R_ARM_JUMP_SLOT 00202179 dtgsy2_ │ │ │ │ -006888d8 000b0116 R_ARM_JUMP_SLOT 001c0ce9 dlasy2_ │ │ │ │ -006888dc 00070516 R_ARM_JUMP_SLOT 001a7cf9 dlarnv_ │ │ │ │ -006888e0 0003a816 R_ARM_JUMP_SLOT 004921a5 FLA_Her2k_uh_blk_var8 │ │ │ │ -006888e4 000a8916 R_ARM_JUMP_SLOT 00631325 FLA_Accum_T_UT_fr_opz_var1 │ │ │ │ -006888e8 000d1a16 R_ARM_JUMP_SLOT 003c5a51 bl1_sgemm_blas │ │ │ │ -006888ec 0014a316 R_ARM_JUMP_SLOT 0025d4a5 slaqge_ │ │ │ │ +006888ac 00156116 R_ARM_JUMP_SLOT 003b8841 bl1_szcopyv │ │ │ │ +006888b0 000dd116 R_ARM_JUMP_SLOT 00443489 FLA_Gemm_ct_unb_var1 │ │ │ │ +006888b4 001a7d16 R_ARM_JUMP_SLOT 005d980d FLA_Fused_Her2_Ax_l_ops_var1 │ │ │ │ +006888b8 00072616 R_ARM_JUMP_SLOT 005097bd FLA_Trmm_run_blk_var1 │ │ │ │ +006888bc 00188b16 R_ARM_JUMP_SLOT 004488b9 FLA_Gemm_nn │ │ │ │ +006888c0 000ba416 R_ARM_JUMP_SLOT 00396b4d zunmtr_ │ │ │ │ +006888c4 00056f16 R_ARM_JUMP_SLOT 00142ef9 ctrsyl_ │ │ │ │ +006888c8 00034416 R_ARM_JUMP_SLOT 003efc69 FLASH_Part_free_2x2 │ │ │ │ +006888cc 0004e616 R_ARM_JUMP_SLOT 003fa9d5 FLA_Obj_col_offset │ │ │ │ +006888d0 00162116 R_ARM_JUMP_SLOT 0033f9e1 zlarzt_ │ │ │ │ +006888d4 00131b16 R_ARM_JUMP_SLOT 00201a31 dtgsy2_ │ │ │ │ +006888d8 000b0116 R_ARM_JUMP_SLOT 001c0cf1 dlasy2_ │ │ │ │ +006888dc 00070516 R_ARM_JUMP_SLOT 001a8391 dlarnv_ │ │ │ │ +006888e0 0003a816 R_ARM_JUMP_SLOT 00491ec5 FLA_Her2k_uh_blk_var8 │ │ │ │ +006888e4 000a8916 R_ARM_JUMP_SLOT 0063130d FLA_Accum_T_UT_fr_opz_var1 │ │ │ │ +006888e8 000d1a16 R_ARM_JUMP_SLOT 003c4ca1 bl1_sgemm_blas │ │ │ │ +006888ec 0014a316 R_ARM_JUMP_SLOT 0025caed slaqge_ │ │ │ │ 006888f0 00045116 R_ARM_JUMP_SLOT 001a8519 dlarra_ │ │ │ │ -006888f4 000b8616 R_ARM_JUMP_SLOT 003cb9d5 bl1_ddotaxpy │ │ │ │ -006888f8 00121f16 R_ARM_JUMP_SLOT 004ec479 FLA_Syrk_ut_blk_var5 │ │ │ │ -006888fc 000e4d16 R_ARM_JUMP_SLOT 00407839 FLA_Hev_2x2_opd │ │ │ │ -00688900 00170c16 R_ARM_JUMP_SLOT 00294fd5 sspcon_ │ │ │ │ -00688904 0012a516 R_ARM_JUMP_SLOT 00071b2d dorgbr_ │ │ │ │ -00688908 000f3e16 R_ARM_JUMP_SLOT 0023cdc1 slacpy_ │ │ │ │ -0068890c 001c5716 R_ARM_JUMP_SLOT 003e05ad FLA_Apply_Q_UT_inc_internal_check │ │ │ │ -00688910 000dc116 R_ARM_JUMP_SLOT 006590c9 FLA_Apply_Q_UT_lnbc │ │ │ │ -00688914 0019ed16 R_ARM_JUMP_SLOT 003ce049 bl1_zm1 │ │ │ │ -00688918 000a1e16 R_ARM_JUMP_SLOT 001be03d dlaswp_ │ │ │ │ -0068891c 00031c16 R_ARM_JUMP_SLOT 000ee1f9 clanht_ │ │ │ │ -00688920 001b3116 R_ARM_JUMP_SLOT 00439255 FLA_Trsv_lt │ │ │ │ +006888f4 000b8616 R_ARM_JUMP_SLOT 003cb5ad bl1_ddotaxpy │ │ │ │ +006888f8 00121f16 R_ARM_JUMP_SLOT 004eb719 FLA_Syrk_ut_blk_var5 │ │ │ │ +006888fc 000e4d16 R_ARM_JUMP_SLOT 00407841 FLA_Hev_2x2_opd │ │ │ │ +00688900 00170c16 R_ARM_JUMP_SLOT 002946e9 sspcon_ │ │ │ │ +00688904 0012a516 R_ARM_JUMP_SLOT 0006ff55 dorgbr_ │ │ │ │ +00688908 000f3e16 R_ARM_JUMP_SLOT 0024024d slacpy_ │ │ │ │ +0068890c 001c5716 R_ARM_JUMP_SLOT 003e05b5 FLA_Apply_Q_UT_inc_internal_check │ │ │ │ +00688910 000dc116 R_ARM_JUMP_SLOT 00658801 FLA_Apply_Q_UT_lnbc │ │ │ │ +00688914 0019ed16 R_ARM_JUMP_SLOT 003cde71 bl1_zm1 │ │ │ │ +00688918 000a1e16 R_ARM_JUMP_SLOT 001bc155 dlaswp_ │ │ │ │ +0068891c 00031c16 R_ARM_JUMP_SLOT 000edc35 clanht_ │ │ │ │ +00688920 001b3116 R_ARM_JUMP_SLOT 0043933d FLA_Trsv_lt │ │ │ │ 00688924 00006516 R_ARM_JUMP_SLOT 00000000 scnrm2_ │ │ │ │ -00688928 000da416 R_ARM_JUMP_SLOT 005d3b29 FLA_Hess_UT_step_unb_var3 │ │ │ │ +00688928 000da416 R_ARM_JUMP_SLOT 005d4d15 FLA_Hess_UT_step_unb_var3 │ │ │ │ 0068892c 00006616 R_ARM_JUMP_SLOT 00000000 zgemm_ │ │ │ │ -00688930 00091316 R_ARM_JUMP_SLOT 001b90e9 dlasdq_ │ │ │ │ -00688934 00067f16 R_ARM_JUMP_SLOT 00406b39 FLA_Transpose_blk_var2 │ │ │ │ -00688938 00086b16 R_ARM_JUMP_SLOT 0044ec5d FLA_Gemm_hn_blk_var2 │ │ │ │ -0068893c 0019e416 R_ARM_JUMP_SLOT 0041ec4d FLA_Trmvsx │ │ │ │ -00688940 0007a416 R_ARM_JUMP_SLOT 003c0475 bl1_ssymv_blas │ │ │ │ -00688944 0003c616 R_ARM_JUMP_SLOT 003e9115 FLASH_Copyt_cntl_finalize │ │ │ │ +00688930 00091316 R_ARM_JUMP_SLOT 001b9239 dlasdq_ │ │ │ │ +00688934 00067f16 R_ARM_JUMP_SLOT 004068b5 FLA_Transpose_blk_var2 │ │ │ │ +00688938 00086b16 R_ARM_JUMP_SLOT 0044f475 FLA_Gemm_hn_blk_var2 │ │ │ │ +0068893c 0019e416 R_ARM_JUMP_SLOT 0041ec55 FLA_Trmvsx │ │ │ │ +00688940 0007a416 R_ARM_JUMP_SLOT 003c0485 bl1_ssymv_blas │ │ │ │ +00688944 0003c616 R_ARM_JUMP_SLOT 003e911d FLASH_Copyt_cntl_finalize │ │ │ │ 00688948 00006716 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -0068894c 00104216 R_ARM_JUMP_SLOT 0011bd9d cpstf2_ │ │ │ │ +0068894c 00104216 R_ARM_JUMP_SLOT 0011bba1 cpstf2_ │ │ │ │ 00688950 000f0a16 R_ARM_JUMP_SLOT 00085aa9 strti2_check │ │ │ │ -00688954 00031516 R_ARM_JUMP_SLOT 004272d5 FLA_Trinv_ln_unb_ext │ │ │ │ -00688958 00017316 R_ARM_JUMP_SLOT 00606435 FLA_Sylv_hh_opd_var1 │ │ │ │ +00688954 00031516 R_ARM_JUMP_SLOT 00427389 FLA_Trinv_ln_unb_ext │ │ │ │ +00688958 00017316 R_ARM_JUMP_SLOT 006056a9 FLA_Sylv_hh_opd_var1 │ │ │ │ 0068895c 00183616 R_ARM_JUMP_SLOT 002306d5 shseqr_ │ │ │ │ -00688960 0010e716 R_ARM_JUMP_SLOT 002734c1 slasdt_ │ │ │ │ -00688964 000f0b16 R_ARM_JUMP_SLOT 003cea05 bl1_sfree_saved_contigm │ │ │ │ -00688968 0004d016 R_ARM_JUMP_SLOT 006394a9 FLA_Apply_G_rf_blz_var3 │ │ │ │ -0068896c 00173416 R_ARM_JUMP_SLOT 000d9af1 clacpy_ │ │ │ │ -00688970 00058c16 R_ARM_JUMP_SLOT 003cfd1d bl1_zdewscalv │ │ │ │ -00688974 00158b16 R_ARM_JUMP_SLOT 00076235 dpotf2_ │ │ │ │ -00688978 00010716 R_ARM_JUMP_SLOT 00562ab9 FLA_Trinv_ln_opc_var2 │ │ │ │ -0068897c 00157816 R_ARM_JUMP_SLOT 003ec2e1 FLA_Tridiag_UT_cntl_init │ │ │ │ -00688980 00073216 R_ARM_JUMP_SLOT 00424981 FLA_Syr2k_un_task │ │ │ │ -00688984 000c0216 R_ARM_JUMP_SLOT 004102ad FLA_Sort_svd │ │ │ │ -00688988 000b9d16 R_ARM_JUMP_SLOT 003cdc35 bl1_dcreate_contigmr │ │ │ │ -0068898c 0003fc16 R_ARM_JUMP_SLOT 005e8d2d FLA_Lyap_h_blk_var3 │ │ │ │ -00688990 00146516 R_ARM_JUMP_SLOT 00436c95 FLA_Gemv_h_blk_var1 │ │ │ │ -00688994 001c4816 R_ARM_JUMP_SLOT 005412d1 FLA_LU_nopiv_opc_var2 │ │ │ │ -00688998 00146f16 R_ARM_JUMP_SLOT 00437189 FLA_Gemv_h_blk_var5 │ │ │ │ -0068899c 00041316 R_ARM_JUMP_SLOT 0028544d sorbdb5_ │ │ │ │ -006889a0 000cac16 R_ARM_JUMP_SLOT 005e088d FLA_Tridiag_UT_l_step_ofs_var3 │ │ │ │ -006889a4 0001ba16 R_ARM_JUMP_SLOT 00534571 FLA_Chol_l_blk_var1 │ │ │ │ -006889a8 0012c916 R_ARM_JUMP_SLOT 003d1539 bl1_drands │ │ │ │ -006889ac 00024a16 R_ARM_JUMP_SLOT 003f7eb5 FLA_Check_valid_topbottom_side │ │ │ │ -006889b0 0015ff16 R_ARM_JUMP_SLOT 00333fe9 zlapmr_ │ │ │ │ -006889b4 0007bc16 R_ARM_JUMP_SLOT 00089439 zpotf2_check │ │ │ │ -006889b8 00080e16 R_ARM_JUMP_SLOT 005659cd FLA_Trinv_lu_opz_var2 │ │ │ │ -006889bc 000f6d16 R_ARM_JUMP_SLOT 003e93a5 FLA_Trsv_cntl_finalize │ │ │ │ -006889c0 0016b316 R_ARM_JUMP_SLOT 001bf0fd dlasr_ │ │ │ │ -006889c4 00066b16 R_ARM_JUMP_SLOT 00546bd5 FLA_LU_piv_opd_var5 │ │ │ │ -006889c8 000c4e16 R_ARM_JUMP_SLOT 003e7efd FLA_Cntl_scalr_obj_create │ │ │ │ -006889cc 001bf516 R_ARM_JUMP_SLOT 00408dc5 FLA_Househ2_UT_r_opc │ │ │ │ -006889d0 0006da16 R_ARM_JUMP_SLOT 00639f95 FLA_Apply_G_rf_bls_var6b │ │ │ │ -006889d4 0016a116 R_ARM_JUMP_SLOT 005261f9 FLA_Trsm_ruc_unb_var4 │ │ │ │ -006889d8 0006f616 R_ARM_JUMP_SLOT 0034c091 zlatrz_ │ │ │ │ -006889dc 000c4c16 R_ARM_JUMP_SLOT 003e8041 FLA_Cntl_symm_obj_create │ │ │ │ -006889e0 00040716 R_ARM_JUMP_SLOT 005524bd FLA_QR_UT_recover_tau_submatrix │ │ │ │ -006889e4 00166616 R_ARM_JUMP_SLOT 003e15e5 FLA_Bidiag_UT_realify_diagonals_check │ │ │ │ -006889e8 000a0716 R_ARM_JUMP_SLOT 004de5f5 FLA_Syr2k_ut_blk_var8 │ │ │ │ -006889ec 0018a016 R_ARM_JUMP_SLOT 003e9431 FLASH_Trsv_cntl_finalize │ │ │ │ -006889f0 0002b216 R_ARM_JUMP_SLOT 00584c01 FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ -006889f4 00199616 R_ARM_JUMP_SLOT 003fd455 FLASH_Queue_get_verbose_output │ │ │ │ -006889f8 0016be16 R_ARM_JUMP_SLOT 0044bfc5 FLA_Gemm_hc_unb_var3 │ │ │ │ -006889fc 00028316 R_ARM_JUMP_SLOT 004e5f9d FLA_Syrk_lt_blk_var1 │ │ │ │ +00688960 0010e716 R_ARM_JUMP_SLOT 00273f99 slasdt_ │ │ │ │ +00688964 000f0b16 R_ARM_JUMP_SLOT 003cf28d bl1_sfree_saved_contigm │ │ │ │ +00688968 0004d016 R_ARM_JUMP_SLOT 00639859 FLA_Apply_G_rf_blz_var3 │ │ │ │ +0068896c 00173416 R_ARM_JUMP_SLOT 000d931d clacpy_ │ │ │ │ +00688970 00058c16 R_ARM_JUMP_SLOT 003cfd25 bl1_zdewscalv │ │ │ │ +00688974 00158b16 R_ARM_JUMP_SLOT 00076389 dpotf2_ │ │ │ │ +00688978 00010716 R_ARM_JUMP_SLOT 00562aa1 FLA_Trinv_ln_opc_var2 │ │ │ │ +0068897c 00157816 R_ARM_JUMP_SLOT 003ec1c9 FLA_Tridiag_UT_cntl_init │ │ │ │ +00688980 00073216 R_ARM_JUMP_SLOT 004246f5 FLA_Syr2k_un_task │ │ │ │ +00688984 000c0216 R_ARM_JUMP_SLOT 004102b5 FLA_Sort_svd │ │ │ │ +00688988 000b9d16 R_ARM_JUMP_SLOT 003cdf95 bl1_dcreate_contigmr │ │ │ │ +0068898c 0003fc16 R_ARM_JUMP_SLOT 005e8d15 FLA_Lyap_h_blk_var3 │ │ │ │ +00688990 00146516 R_ARM_JUMP_SLOT 00436795 FLA_Gemv_h_blk_var1 │ │ │ │ +00688994 001c4816 R_ARM_JUMP_SLOT 00542be5 FLA_LU_nopiv_opc_var2 │ │ │ │ +00688998 00146f16 R_ARM_JUMP_SLOT 00437191 FLA_Gemv_h_blk_var5 │ │ │ │ +0068899c 00041316 R_ARM_JUMP_SLOT 0028542d sorbdb5_ │ │ │ │ +006889a0 000cac16 R_ARM_JUMP_SLOT 005e0875 FLA_Tridiag_UT_l_step_ofs_var3 │ │ │ │ +006889a4 0001ba16 R_ARM_JUMP_SLOT 00534551 FLA_Chol_l_blk_var1 │ │ │ │ +006889a8 0012c916 R_ARM_JUMP_SLOT 003d18a9 bl1_drands │ │ │ │ +006889ac 00024a16 R_ARM_JUMP_SLOT 003f8f85 FLA_Check_valid_topbottom_side │ │ │ │ +006889b0 0015ff16 R_ARM_JUMP_SLOT 003350d9 zlapmr_ │ │ │ │ +006889b4 0007bc16 R_ARM_JUMP_SLOT 00089371 zpotf2_check │ │ │ │ +006889b8 00080e16 R_ARM_JUMP_SLOT 005659b5 FLA_Trinv_lu_opz_var2 │ │ │ │ +006889bc 000f6d16 R_ARM_JUMP_SLOT 003e92bd FLA_Trsv_cntl_finalize │ │ │ │ +006889c0 0016b316 R_ARM_JUMP_SLOT 001be305 dlasr_ │ │ │ │ +006889c4 00066b16 R_ARM_JUMP_SLOT 00545e8d FLA_LU_piv_opd_var5 │ │ │ │ +006889c8 000c4e16 R_ARM_JUMP_SLOT 003e7f05 FLA_Cntl_scalr_obj_create │ │ │ │ +006889cc 001bf516 R_ARM_JUMP_SLOT 00408dcd FLA_Househ2_UT_r_opc │ │ │ │ +006889d0 0006da16 R_ARM_JUMP_SLOT 00639f7d FLA_Apply_G_rf_bls_var6b │ │ │ │ +006889d4 0016a116 R_ARM_JUMP_SLOT 005261dd FLA_Trsm_ruc_unb_var4 │ │ │ │ +006889d8 0006f616 R_ARM_JUMP_SLOT 0034b71d zlatrz_ │ │ │ │ +006889dc 000c4c16 R_ARM_JUMP_SLOT 003e8049 FLA_Cntl_symm_obj_create │ │ │ │ +006889e0 00040716 R_ARM_JUMP_SLOT 0055249d FLA_QR_UT_recover_tau_submatrix │ │ │ │ +006889e4 00166616 R_ARM_JUMP_SLOT 003e15ed FLA_Bidiag_UT_realify_diagonals_check │ │ │ │ +006889e8 000a0716 R_ARM_JUMP_SLOT 004de845 FLA_Syr2k_ut_blk_var8 │ │ │ │ +006889ec 0018a016 R_ARM_JUMP_SLOT 003e9569 FLASH_Trsv_cntl_finalize │ │ │ │ +006889f0 0002b216 R_ARM_JUMP_SLOT 00584be1 FLA_Bidiag_UT_u_step_ofu_var3 │ │ │ │ +006889f4 00199616 R_ARM_JUMP_SLOT 003fd78d FLASH_Queue_get_verbose_output │ │ │ │ +006889f8 0016be16 R_ARM_JUMP_SLOT 0044bd21 FLA_Gemm_hc_unb_var3 │ │ │ │ +006889fc 00028316 R_ARM_JUMP_SLOT 004e5dd5 FLA_Syrk_lt_blk_var1 │ │ │ │ 00688a00 00182216 R_ARM_JUMP_SLOT 001695d1 dgetc2_ │ │ │ │ -00688a04 00021516 R_ARM_JUMP_SLOT 003ae3e1 d_imag │ │ │ │ -00688a08 0019c916 R_ARM_JUMP_SLOT 005364b9 FLA_Chol_l_ops_var2 │ │ │ │ -00688a0c 00099516 R_ARM_JUMP_SLOT 003c250d bl1_ctrsv │ │ │ │ -00688a10 0014e016 R_ARM_JUMP_SLOT 00405a99 FLA_Sort_f_ops │ │ │ │ -00688a14 00036416 R_ARM_JUMP_SLOT 001530f5 cunmrz_ │ │ │ │ -00688a18 00025c16 R_ARM_JUMP_SLOT 003ce005 bl1_sm1 │ │ │ │ -00688a1c 001a8b16 R_ARM_JUMP_SLOT 0041cf09 FLA_Syr_external │ │ │ │ -00688a20 001ab916 R_ARM_JUMP_SLOT 0054f679 FLA_QR2_UT_internal │ │ │ │ -00688a24 00142f16 R_ARM_JUMP_SLOT 004f4f09 FLA_Trmm_lln_unb_var3 │ │ │ │ -00688a28 00037716 R_ARM_JUMP_SLOT 0013cbbd ctrexc_ │ │ │ │ -00688a2c 001a6216 R_ARM_JUMP_SLOT 003d5f31 FLA_Submatrix_at_check │ │ │ │ -00688a30 000fd416 R_ARM_JUMP_SLOT 00608091 FLA_Sylv_hn_blk_var10 │ │ │ │ +00688a04 00021516 R_ARM_JUMP_SLOT 003ae3ed d_imag │ │ │ │ +00688a08 0019c916 R_ARM_JUMP_SLOT 005361b1 FLA_Chol_l_ops_var2 │ │ │ │ +00688a0c 00099516 R_ARM_JUMP_SLOT 003c1eb5 bl1_ctrsv │ │ │ │ +00688a10 0014e016 R_ARM_JUMP_SLOT 0040597d FLA_Sort_f_ops │ │ │ │ +00688a14 00036416 R_ARM_JUMP_SLOT 001530ed cunmrz_ │ │ │ │ +00688a18 00025c16 R_ARM_JUMP_SLOT 003cde2d bl1_sm1 │ │ │ │ +00688a1c 001a8b16 R_ARM_JUMP_SLOT 0041d65d FLA_Syr_external │ │ │ │ +00688a20 001ab916 R_ARM_JUMP_SLOT 0054fdb5 FLA_QR2_UT_internal │ │ │ │ +00688a24 00142f16 R_ARM_JUMP_SLOT 004f5571 FLA_Trmm_lln_unb_var3 │ │ │ │ +00688a28 00037716 R_ARM_JUMP_SLOT 0013e345 ctrexc_ │ │ │ │ +00688a2c 001a6216 R_ARM_JUMP_SLOT 003d5f39 FLA_Submatrix_at_check │ │ │ │ +00688a30 000fd416 R_ARM_JUMP_SLOT 00608079 FLA_Sylv_hn_blk_var10 │ │ │ │ 00688a34 00006816 R_ARM_JUMP_SLOT 00000000 sgbmv_ │ │ │ │ -00688a38 000c4516 R_ARM_JUMP_SLOT 0011f795 cspmv_ │ │ │ │ -00688a3c 0006cb16 R_ARM_JUMP_SLOT 0025e755 slaqr0_ │ │ │ │ -00688a40 00152a16 R_ARM_JUMP_SLOT 0052ed99 FLA_Bsvd_ext_opc_var1 │ │ │ │ -00688a44 00065416 R_ARM_JUMP_SLOT 003f23f5 FLASH_Obj_create_flat_conf_to_hier │ │ │ │ -00688a48 00134f16 R_ARM_JUMP_SLOT 003c26dd bl1_ztrsv │ │ │ │ -00688a4c 001a4f16 R_ARM_JUMP_SLOT 005930d9 FLA_Fused_Gerc2_opd_var1 │ │ │ │ -00688a50 00083f16 R_ARM_JUMP_SLOT 0045be49 FLA_Gemm_tc_unb_var4 │ │ │ │ -00688a54 0011d716 R_ARM_JUMP_SLOT 0011e15d cspr_ │ │ │ │ -00688a58 00076b16 R_ARM_JUMP_SLOT 003f110d FLASH_Obj_show_hierarchy │ │ │ │ -00688a5c 00023f16 R_ARM_JUMP_SLOT 00358219 zpptrf_ │ │ │ │ -00688a60 000c6316 R_ARM_JUMP_SLOT 001cb6f1 dpbcon_ │ │ │ │ -00688a64 00025816 R_ARM_JUMP_SLOT 0034b741 zlatrd_ │ │ │ │ -00688a68 000e1916 R_ARM_JUMP_SLOT 00460ea1 FLA_Gemm_tt_blk_var5 │ │ │ │ -00688a6c 00177316 R_ARM_JUMP_SLOT 005bde75 FLA_Hess_UT_internal │ │ │ │ -00688a70 000d1e16 R_ARM_JUMP_SLOT 003cbca5 bl1_ddotsv2 │ │ │ │ -00688a74 001b6616 R_ARM_JUMP_SLOT 0050b9c5 FLA_Trmm_rut_blk_var2 │ │ │ │ -00688a78 0004fa16 R_ARM_JUMP_SLOT 003d2bb9 bl1_dshiftdiag │ │ │ │ -00688a7c 00045216 R_ARM_JUMP_SLOT 004260d1 FLA_Chol_u_unb_ext │ │ │ │ -00688a80 00123616 R_ARM_JUMP_SLOT 004da98d FLA_Syr2k_un_unb_var7 │ │ │ │ -00688a84 00121c16 R_ARM_JUMP_SLOT 004cdd6d FLA_Syr2k_ln_unb_var8 │ │ │ │ -00688a88 0010bb16 R_ARM_JUMP_SLOT 00639c35 FLA_Apply_G_rf_blc_var6 │ │ │ │ -00688a8c 00068616 R_ARM_JUMP_SLOT 001c89b1 dorbdb6_ │ │ │ │ -00688a90 00065516 R_ARM_JUMP_SLOT 001d1075 dpbtrf_ │ │ │ │ -00688a94 00022e16 R_ARM_JUMP_SLOT 0057d8cd FLA_Bidiag_UT_realify │ │ │ │ -00688a98 0001a416 R_ARM_JUMP_SLOT 0045cd99 FLA_Gemm_th_blk_var4 │ │ │ │ -00688a9c 000d8716 R_ARM_JUMP_SLOT 00452111 FLA_Gemm_ht_unb_var4 │ │ │ │ +00688a38 000c4516 R_ARM_JUMP_SLOT 0011f78d cspmv_ │ │ │ │ +00688a3c 0006cb16 R_ARM_JUMP_SLOT 0025e745 slaqr0_ │ │ │ │ +00688a40 00152a16 R_ARM_JUMP_SLOT 0052e899 FLA_Bsvd_ext_opc_var1 │ │ │ │ +00688a44 00065416 R_ARM_JUMP_SLOT 003f23fd FLASH_Obj_create_flat_conf_to_hier │ │ │ │ +00688a48 00134f16 R_ARM_JUMP_SLOT 003c2085 bl1_ztrsv │ │ │ │ +00688a4c 001a4f16 R_ARM_JUMP_SLOT 00592415 FLA_Fused_Gerc2_opd_var1 │ │ │ │ +00688a50 00083f16 R_ARM_JUMP_SLOT 0045be51 FLA_Gemm_tc_unb_var4 │ │ │ │ +00688a54 0011d716 R_ARM_JUMP_SLOT 0011e155 cspr_ │ │ │ │ +00688a58 00076b16 R_ARM_JUMP_SLOT 003f1115 FLASH_Obj_show_hierarchy │ │ │ │ +00688a5c 00023f16 R_ARM_JUMP_SLOT 0035df51 zpptrf_ │ │ │ │ +00688a60 000c6316 R_ARM_JUMP_SLOT 001cb915 dpbcon_ │ │ │ │ +00688a64 00025816 R_ARM_JUMP_SLOT 0034b8e9 zlatrd_ │ │ │ │ +00688a68 000e1916 R_ARM_JUMP_SLOT 00460ea9 FLA_Gemm_tt_blk_var5 │ │ │ │ +00688a6c 00177316 R_ARM_JUMP_SLOT 005bde55 FLA_Hess_UT_internal │ │ │ │ +00688a70 000d1e16 R_ARM_JUMP_SLOT 003cbcb5 bl1_ddotsv2 │ │ │ │ +00688a74 001b6616 R_ARM_JUMP_SLOT 0050b9a9 FLA_Trmm_rut_blk_var2 │ │ │ │ +00688a78 0004fa16 R_ARM_JUMP_SLOT 003d39cd bl1_dshiftdiag │ │ │ │ +00688a7c 00045216 R_ARM_JUMP_SLOT 004260d9 FLA_Chol_u_unb_ext │ │ │ │ +00688a80 00123616 R_ARM_JUMP_SLOT 004da6f9 FLA_Syr2k_un_unb_var7 │ │ │ │ +00688a84 00121c16 R_ARM_JUMP_SLOT 004cdd51 FLA_Syr2k_ln_unb_var8 │ │ │ │ +00688a88 0010bb16 R_ARM_JUMP_SLOT 00639c1d FLA_Apply_G_rf_blc_var6 │ │ │ │ +00688a8c 00068616 R_ARM_JUMP_SLOT 001c8441 dorbdb6_ │ │ │ │ +00688a90 00065516 R_ARM_JUMP_SLOT 001d0ee1 dpbtrf_ │ │ │ │ +00688a94 00022e16 R_ARM_JUMP_SLOT 0057d8ad FLA_Bidiag_UT_realify │ │ │ │ +00688a98 0001a416 R_ARM_JUMP_SLOT 0045cda1 FLA_Gemm_th_blk_var4 │ │ │ │ +00688a9c 000d8716 R_ARM_JUMP_SLOT 00451e49 FLA_Gemm_ht_unb_var4 │ │ │ │ 00688aa0 00006916 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ 00688aa4 0016de16 R_ARM_JUMP_SLOT 00087295 zhegs2_check │ │ │ │ -00688aa8 001b2116 R_ARM_JUMP_SLOT 004251b1 FLA_Trsm_llc_task │ │ │ │ -00688aac 00040e16 R_ARM_JUMP_SLOT 0027e9dd slatrz_ │ │ │ │ -00688ab0 00056516 R_ARM_JUMP_SLOT 0043a1b1 FLA_Trsv_ln_blk_var2 │ │ │ │ -00688ab4 00184016 R_ARM_JUMP_SLOT 003d14f9 bl1_srands │ │ │ │ -00688ab8 000f1716 R_ARM_JUMP_SLOT 002782e9 slasq5_ │ │ │ │ -00688abc 000b5016 R_ARM_JUMP_SLOT 003f3709 FLA_Blocksize_scale │ │ │ │ -00688ac0 00121216 R_ARM_JUMP_SLOT 004cc481 FLA_Syr2k_ln_unb_var4 │ │ │ │ -00688ac4 00057d16 R_ARM_JUMP_SLOT 002a0b6d ssteqr_ │ │ │ │ -00688ac8 0007d916 R_ARM_JUMP_SLOT 00410691 FLA_Svv_2x2_ops │ │ │ │ -00688acc 00167f16 R_ARM_JUMP_SLOT 0051f8dd FLA_Trsm_rlc_unb_var2 │ │ │ │ -00688ad0 00112a16 R_ARM_JUMP_SLOT 0056c69d FLA_Trinv_uu_unb_var3 │ │ │ │ -00688ad4 0008b916 R_ARM_JUMP_SLOT 003af48d err__fl │ │ │ │ -00688ad8 00021816 R_ARM_JUMP_SLOT 004927ed FLA_Her2k_uh_unb_var10 │ │ │ │ +00688aa8 001b2116 R_ARM_JUMP_SLOT 004251b9 FLA_Trsm_llc_task │ │ │ │ +00688aac 00040e16 R_ARM_JUMP_SLOT 0027f9cd slatrz_ │ │ │ │ +00688ab0 00056516 R_ARM_JUMP_SLOT 0043a1b9 FLA_Trsv_ln_blk_var2 │ │ │ │ +00688ab4 00184016 R_ARM_JUMP_SLOT 003d1869 bl1_srands │ │ │ │ +00688ab8 000f1716 R_ARM_JUMP_SLOT 00278431 slasq5_ │ │ │ │ +00688abc 000b5016 R_ARM_JUMP_SLOT 003f3711 FLA_Blocksize_scale │ │ │ │ +00688ac0 00121216 R_ARM_JUMP_SLOT 004cbecd FLA_Syr2k_ln_unb_var4 │ │ │ │ +00688ac4 00057d16 R_ARM_JUMP_SLOT 002a0b49 ssteqr_ │ │ │ │ +00688ac8 0007d916 R_ARM_JUMP_SLOT 00410699 FLA_Svv_2x2_ops │ │ │ │ +00688acc 00167f16 R_ARM_JUMP_SLOT 0051f011 FLA_Trsm_rlc_unb_var2 │ │ │ │ +00688ad0 00112a16 R_ARM_JUMP_SLOT 0056c611 FLA_Trinv_uu_unb_var3 │ │ │ │ +00688ad4 0008b916 R_ARM_JUMP_SLOT 003af499 err__fl │ │ │ │ +00688ad8 00021816 R_ARM_JUMP_SLOT 0049250d FLA_Her2k_uh_unb_var10 │ │ │ │ 00688adc 000b2816 R_ARM_JUMP_SLOT 001c9949 dorgr2_ │ │ │ │ -00688ae0 00172416 R_ARM_JUMP_SLOT 00428bf9 FLA_Lyap_task │ │ │ │ -00688ae4 000fdb16 R_ARM_JUMP_SLOT 0060ba31 FLA_Sylv_hn_blk_var14 │ │ │ │ -00688ae8 00111516 R_ARM_JUMP_SLOT 001edd8d dsytrs2_ │ │ │ │ -00688aec 0016df16 R_ARM_JUMP_SLOT 00430559 FLA_Copyr_u_blk_var3 │ │ │ │ -00688af0 000d3916 R_ARM_JUMP_SLOT 0041f071 FLA_Trsv_ln_task │ │ │ │ -00688af4 00118a16 R_ARM_JUMP_SLOT 0040948d FLA_Househ2s_UT_l_opd │ │ │ │ +00688ae0 00172416 R_ARM_JUMP_SLOT 00428c79 FLA_Lyap_task │ │ │ │ +00688ae4 000fdb16 R_ARM_JUMP_SLOT 0060a1b5 FLA_Sylv_hn_blk_var14 │ │ │ │ +00688ae8 00111516 R_ARM_JUMP_SLOT 001ec875 dsytrs2_ │ │ │ │ +00688aec 0016df16 R_ARM_JUMP_SLOT 00430e4d FLA_Copyr_u_blk_var3 │ │ │ │ +00688af0 000d3916 R_ARM_JUMP_SLOT 0041f079 FLA_Trsv_ln_task │ │ │ │ +00688af4 00118a16 R_ARM_JUMP_SLOT 00409495 FLA_Househ2s_UT_l_opd │ │ │ │ 00688af8 00006a16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -00688afc 0009d116 R_ARM_JUMP_SLOT 0033789d zlaqr0_ │ │ │ │ -00688b00 00026916 R_ARM_JUMP_SLOT 0053863d FLA_Chol_u_opt_var1 │ │ │ │ -00688b04 00104316 R_ARM_JUMP_SLOT 0007aa01 cunglq_check │ │ │ │ -00688b08 0012b816 R_ARM_JUMP_SLOT 00281b81 sopmtr_ │ │ │ │ -00688b0c 000eb716 R_ARM_JUMP_SLOT 004e2039 FLA_Syrk_internal │ │ │ │ -00688b10 0017ff16 R_ARM_JUMP_SLOT 005c12d5 FLA_Fused_Uhu_Yhu_Zhu_opz_var1 │ │ │ │ -00688b14 0009d316 R_ARM_JUMP_SLOT 00637b41 FLA_Apply_G_rf_ass_var3b │ │ │ │ -00688b18 00026216 R_ARM_JUMP_SLOT 003cdae5 bl1_ccreate_contigm │ │ │ │ -00688b1c 00034a16 R_ARM_JUMP_SLOT 003da4e1 FLA_Inv_scal_check │ │ │ │ -00688b20 00188916 R_ARM_JUMP_SLOT 00397261 zunmrq_ │ │ │ │ +00688afc 0009d116 R_ARM_JUMP_SLOT 00339415 zlaqr0_ │ │ │ │ +00688b00 00026916 R_ARM_JUMP_SLOT 00537d9d FLA_Chol_u_opt_var1 │ │ │ │ +00688b04 00104316 R_ARM_JUMP_SLOT 0007a389 cunglq_check │ │ │ │ +00688b08 0012b816 R_ARM_JUMP_SLOT 00281b61 sopmtr_ │ │ │ │ +00688b0c 000eb716 R_ARM_JUMP_SLOT 004e201d FLA_Syrk_internal │ │ │ │ +00688b10 0017ff16 R_ARM_JUMP_SLOT 005c1b29 FLA_Fused_Uhu_Yhu_Zhu_opz_var1 │ │ │ │ +00688b14 0009d316 R_ARM_JUMP_SLOT 00637b29 FLA_Apply_G_rf_ass_var3b │ │ │ │ +00688b18 00026216 R_ARM_JUMP_SLOT 003cdaf1 bl1_ccreate_contigm │ │ │ │ +00688b1c 00034a16 R_ARM_JUMP_SLOT 003da4e9 FLA_Inv_scal_check │ │ │ │ +00688b20 00188916 R_ARM_JUMP_SLOT 00397889 zunmrq_ │ │ │ │ 00688b24 00006b16 R_ARM_JUMP_SLOT 00000000 omp_init_lock@OMP_3.0 │ │ │ │ 00688b28 00006c16 R_ARM_JUMP_SLOT 00000000 sspr2_ │ │ │ │ -00688b2c 00022216 R_ARM_JUMP_SLOT 000f04f1 clansy_ │ │ │ │ -00688b30 000f9616 R_ARM_JUMP_SLOT 005278fd FLA_Trsm_ruh_blk_var2 │ │ │ │ -00688b34 00194e16 R_ARM_JUMP_SLOT 004e3eb5 FLA_Syrk_ln_blk_var3 │ │ │ │ -00688b38 00090e16 R_ARM_JUMP_SLOT 005637c1 FLA_Trinv_ln_opt_var4 │ │ │ │ -00688b3c 00159516 R_ARM_JUMP_SLOT 00613881 FLA_Sylv_hn_opd_var1 │ │ │ │ -00688b40 00173616 R_ARM_JUMP_SLOT 005e21b9 FLA_Tridiag_UT_l_step_ofd_var2 │ │ │ │ -00688b44 00111a16 R_ARM_JUMP_SLOT 003c5029 bl1_dtrmm │ │ │ │ -00688b48 00124516 R_ARM_JUMP_SLOT 003cd8c1 bl1_is_unit_diag │ │ │ │ -00688b4c 001b1416 R_ARM_JUMP_SLOT 00439095 FLA_Trsv_lc │ │ │ │ -00688b50 000e8216 R_ARM_JUMP_SLOT 003daefd FLA_Gemv_internal_check │ │ │ │ -00688b54 00154016 R_ARM_JUMP_SLOT 003a827d chetd2_fla │ │ │ │ -00688b58 0006a516 R_ARM_JUMP_SLOT 005b420d FLA_Eig_gest_nl_opt_var4 │ │ │ │ -00688b5c 000c5d16 R_ARM_JUMP_SLOT 003d6731 FLA_Fill_with_cluster_dist_check │ │ │ │ +00688b2c 00022216 R_ARM_JUMP_SLOT 000f04e9 clansy_ │ │ │ │ +00688b30 000f9616 R_ARM_JUMP_SLOT 005272b9 FLA_Trsm_ruh_blk_var2 │ │ │ │ +00688b34 00194e16 R_ARM_JUMP_SLOT 004e3145 FLA_Syrk_ln_blk_var3 │ │ │ │ +00688b38 00090e16 R_ARM_JUMP_SLOT 00563d85 FLA_Trinv_ln_opt_var4 │ │ │ │ +00688b3c 00159516 R_ARM_JUMP_SLOT 00613869 FLA_Sylv_hn_opd_var1 │ │ │ │ +00688b40 00173616 R_ARM_JUMP_SLOT 005e21a1 FLA_Tridiag_UT_l_step_ofd_var2 │ │ │ │ +00688b44 00111a16 R_ARM_JUMP_SLOT 003c67e1 bl1_dtrmm │ │ │ │ +00688b48 00124516 R_ARM_JUMP_SLOT 003cd979 bl1_is_unit_diag │ │ │ │ +00688b4c 001b1416 R_ARM_JUMP_SLOT 00438d55 FLA_Trsv_lc │ │ │ │ +00688b50 000e8216 R_ARM_JUMP_SLOT 003dad35 FLA_Gemv_internal_check │ │ │ │ +00688b54 00154016 R_ARM_JUMP_SLOT 003a7b7d chetd2_fla │ │ │ │ +00688b58 0006a516 R_ARM_JUMP_SLOT 005b41ed FLA_Eig_gest_nl_opt_var4 │ │ │ │ +00688b5c 000c5d16 R_ARM_JUMP_SLOT 003d6815 FLA_Fill_with_cluster_dist_check │ │ │ │ 00688b60 00006d16 R_ARM_JUMP_SLOT 00000000 clearerr@GLIBC_2.4 │ │ │ │ -00688b64 00191916 R_ARM_JUMP_SLOT 003af3c1 f__nowwriting │ │ │ │ -00688b68 0016ea16 R_ARM_JUMP_SLOT 00510b5d FLA_Trsm_llc_unb_var1 │ │ │ │ -00688b6c 00080b16 R_ARM_JUMP_SLOT 005c10f9 FLA_Fused_Uhu_Yhu_Zhu_opc_var1 │ │ │ │ -00688b70 0002d616 R_ARM_JUMP_SLOT 0033f421 zlartg_ │ │ │ │ +00688b64 00191916 R_ARM_JUMP_SLOT 003af3cd f__nowwriting │ │ │ │ +00688b68 0016ea16 R_ARM_JUMP_SLOT 005111e1 FLA_Trsm_llc_unb_var1 │ │ │ │ +00688b6c 00080b16 R_ARM_JUMP_SLOT 005c194d FLA_Fused_Uhu_Yhu_Zhu_opc_var1 │ │ │ │ +00688b70 0002d616 R_ARM_JUMP_SLOT 0033f1a9 zlartg_ │ │ │ │ 00688b74 00006e16 R_ARM_JUMP_SLOT 00000000 ztrsv_ │ │ │ │ -00688b78 00167216 R_ARM_JUMP_SLOT 005c40d1 FLA_Hess_UT_blk_var5 │ │ │ │ -00688b7c 000c8f16 R_ARM_JUMP_SLOT 0056df4d FLA_Ttmm_l_opz_var1 │ │ │ │ -00688b80 00161816 R_ARM_JUMP_SLOT 003d7bc9 FLA_Mult_add_check │ │ │ │ -00688b84 0004cf16 R_ARM_JUMP_SLOT 003b19d5 wrt_L │ │ │ │ -00688b88 0005f616 R_ARM_JUMP_SLOT 003ceadd bl1_cfree_saved_contigm │ │ │ │ -00688b8c 0003c416 R_ARM_JUMP_SLOT 00080b6d dtrtri_check │ │ │ │ +00688b78 00167216 R_ARM_JUMP_SLOT 005c4c25 FLA_Hess_UT_blk_var5 │ │ │ │ +00688b7c 000c8f16 R_ARM_JUMP_SLOT 0056df35 FLA_Ttmm_l_opz_var1 │ │ │ │ +00688b80 00161816 R_ARM_JUMP_SLOT 003d7bd1 FLA_Mult_add_check │ │ │ │ +00688b84 0004cf16 R_ARM_JUMP_SLOT 003b1935 wrt_L │ │ │ │ +00688b88 0005f616 R_ARM_JUMP_SLOT 003cf365 bl1_cfree_saved_contigm │ │ │ │ +00688b8c 0003c416 R_ARM_JUMP_SLOT 00080c11 dtrtri_check │ │ │ │ 00688b90 00006f16 R_ARM_JUMP_SLOT 00000000 cgeru_ │ │ │ │ -00688b94 00183716 R_ARM_JUMP_SLOT 002a6b2d ssytf2_ │ │ │ │ -00688b98 00107516 R_ARM_JUMP_SLOT 004250a5 FLA_Trmm_run_task │ │ │ │ -00688b9c 0017fb16 R_ARM_JUMP_SLOT 000ce06d chptrf_ │ │ │ │ -00688ba0 0010b616 R_ARM_JUMP_SLOT 0051a195 FLA_Trsm_luh_unb_var2 │ │ │ │ -00688ba4 00043416 R_ARM_JUMP_SLOT 003f2795 FLASH_Obj_free │ │ │ │ -00688ba8 000fa716 R_ARM_JUMP_SLOT 00259151 slangt_ │ │ │ │ -00688bac 00148e16 R_ARM_JUMP_SLOT 003d1239 bl1_zmaxabsm │ │ │ │ -00688bb0 00065316 R_ARM_JUMP_SLOT 004237a5 FLA_Gemm_nc_task │ │ │ │ -00688bb4 000bec16 R_ARM_JUMP_SLOT 000693d1 dgeqpf_ │ │ │ │ -00688bb8 000fe816 R_ARM_JUMP_SLOT 00545d3d FLA_LU_piv_unb_var3 │ │ │ │ -00688bbc 000b9016 R_ARM_JUMP_SLOT 0007a1f5 cpotf2_check │ │ │ │ -00688bc0 00173b16 R_ARM_JUMP_SLOT 003fd60d FLASH_Queue_push_input │ │ │ │ -00688bc4 00093316 R_ARM_JUMP_SLOT 00514389 FLA_Trsm_lln_unb_var4 │ │ │ │ -00688bc8 00150e16 R_ARM_JUMP_SLOT 0043b975 FLA_Trsv_un_blk_var2 │ │ │ │ -00688bcc 0001b716 R_ARM_JUMP_SLOT 000825e1 sgesdd_check │ │ │ │ +00688b94 00183716 R_ARM_JUMP_SLOT 002a72b1 ssytf2_ │ │ │ │ +00688b98 00107516 R_ARM_JUMP_SLOT 004250ad FLA_Trmm_run_task │ │ │ │ +00688b9c 0017fb16 R_ARM_JUMP_SLOT 000cda39 chptrf_ │ │ │ │ +00688ba0 0010b616 R_ARM_JUMP_SLOT 0051a179 FLA_Trsm_luh_unb_var2 │ │ │ │ +00688ba4 00043416 R_ARM_JUMP_SLOT 003f279d FLASH_Obj_free │ │ │ │ +00688ba8 000fa716 R_ARM_JUMP_SLOT 00258399 slangt_ │ │ │ │ +00688bac 00148e16 R_ARM_JUMP_SLOT 003d1241 bl1_zmaxabsm │ │ │ │ +00688bb0 00065316 R_ARM_JUMP_SLOT 00423ab9 FLA_Gemm_nc_task │ │ │ │ +00688bb4 000bec16 R_ARM_JUMP_SLOT 000685f9 dgeqpf_ │ │ │ │ +00688bb8 000fe816 R_ARM_JUMP_SLOT 00546b91 FLA_LU_piv_unb_var3 │ │ │ │ +00688bbc 000b9016 R_ARM_JUMP_SLOT 00078395 cpotf2_check │ │ │ │ +00688bc0 00173b16 R_ARM_JUMP_SLOT 003fd945 FLASH_Queue_push_input │ │ │ │ +00688bc4 00093316 R_ARM_JUMP_SLOT 00515069 FLA_Trsm_lln_unb_var4 │ │ │ │ +00688bc8 00150e16 R_ARM_JUMP_SLOT 0043b97d FLA_Trsv_un_blk_var2 │ │ │ │ +00688bcc 0001b716 R_ARM_JUMP_SLOT 00082339 sgesdd_check │ │ │ │ 00688bd0 000a3816 R_ARM_JUMP_SLOT 000c1a41 chetri_ │ │ │ │ -00688bd4 00174616 R_ARM_JUMP_SLOT 0066df25 FLA_Apply_Q_UT_rhfc_blk_var1 │ │ │ │ -00688bd8 000b5616 R_ARM_JUMP_SLOT 003cdb51 bl1_zcreate_contigm │ │ │ │ -00688bdc 00122d16 R_ARM_JUMP_SLOT 004d90c1 FLA_Syr2k_un_unb_var3 │ │ │ │ -00688be0 001b1616 R_ARM_JUMP_SLOT 0036ece1 zsytf2_ │ │ │ │ -00688be4 00024516 R_ARM_JUMP_SLOT 002cbbe9 zgbtf2_ │ │ │ │ -00688be8 0017ee16 R_ARM_JUMP_SLOT 003e0101 FLA_Apply_Q_UT_inc_check │ │ │ │ +00688bd4 00174616 R_ARM_JUMP_SLOT 0066df0d FLA_Apply_Q_UT_rhfc_blk_var1 │ │ │ │ +00688bd8 000b5616 R_ARM_JUMP_SLOT 003cdb5d bl1_zcreate_contigm │ │ │ │ +00688bdc 00122d16 R_ARM_JUMP_SLOT 004d90a5 FLA_Syr2k_un_unb_var3 │ │ │ │ +00688be0 001b1616 R_ARM_JUMP_SLOT 0036ecd1 zsytf2_ │ │ │ │ +00688be4 00024516 R_ARM_JUMP_SLOT 002cd4e9 zgbtf2_ │ │ │ │ +00688be8 0017ee16 R_ARM_JUMP_SLOT 003e0405 FLA_Apply_Q_UT_inc_check │ │ │ │ 00688bec 001a2b16 R_ARM_JUMP_SLOT 0020b249 ilaslc_ │ │ │ │ -00688bf0 00096416 R_ARM_JUMP_SLOT 0014977d cungl2_ │ │ │ │ -00688bf4 00007016 R_ARM_JUMP_SLOT 00000000 dscal_ │ │ │ │ -00688bf8 00007116 R_ARM_JUMP_SLOT 00000000 dgbmv_ │ │ │ │ -00688bfc 00052916 R_ARM_JUMP_SLOT 00140ec1 ctrsna_ │ │ │ │ -00688c00 00143316 R_ARM_JUMP_SLOT 0039ae35 cungl2_fla │ │ │ │ -00688c04 000f1816 R_ARM_JUMP_SLOT 003cda0d bl1_screate_contigm │ │ │ │ -00688c08 00153016 R_ARM_JUMP_SLOT 003d5599 FLA_Obj_gt_check │ │ │ │ -00688c0c 000e4816 R_ARM_JUMP_SLOT 003c12f1 bl1_ssyr2 │ │ │ │ -00688c10 0016d916 R_ARM_JUMP_SLOT 001c1e01 dlasyf_ │ │ │ │ -00688c14 000f1516 R_ARM_JUMP_SLOT 00076711 dtrtri_ │ │ │ │ +00688bf0 00096416 R_ARM_JUMP_SLOT 00149775 cungl2_ │ │ │ │ +00688bf4 00007016 R_ARM_JUMP_SLOT 00000000 dgbmv_ │ │ │ │ +00688bf8 00007116 R_ARM_JUMP_SLOT 00000000 dscal_ │ │ │ │ +00688bfc 00052916 R_ARM_JUMP_SLOT 00140eb9 ctrsna_ │ │ │ │ +00688c00 00143316 R_ARM_JUMP_SLOT 0039c601 cungl2_fla │ │ │ │ +00688c04 000f1816 R_ARM_JUMP_SLOT 003cda19 bl1_screate_contigm │ │ │ │ +00688c08 00153016 R_ARM_JUMP_SLOT 003d54f9 FLA_Obj_gt_check │ │ │ │ +00688c0c 000e4816 R_ARM_JUMP_SLOT 003c1641 bl1_ssyr2 │ │ │ │ +00688c10 0016d916 R_ARM_JUMP_SLOT 001c1cc9 dlasyf_ │ │ │ │ +00688c14 000f1516 R_ARM_JUMP_SLOT 000767b1 dtrtri_ │ │ │ │ 00688c18 00007216 R_ARM_JUMP_SLOT 00000000 chpr_ │ │ │ │ -00688c1c 000b8f16 R_ARM_JUMP_SLOT 00357721 zppequ_ │ │ │ │ +00688c1c 000b8f16 R_ARM_JUMP_SLOT 00357809 zppequ_ │ │ │ │ 00688c20 00007316 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -00688c24 00156416 R_ARM_JUMP_SLOT 0012a119 csytri_ │ │ │ │ -00688c28 0012d416 R_ARM_JUMP_SLOT 00660859 FLA_Apply_G_rf_opz_var3 │ │ │ │ -00688c2c 00088b16 R_ARM_JUMP_SLOT 0028f071 sppequ_ │ │ │ │ -00688c30 001c2a16 R_ARM_JUMP_SLOT 001a2295 dlaqr4_ │ │ │ │ -00688c34 000d9b16 R_ARM_JUMP_SLOT 003c7bcd bl1_ssymm │ │ │ │ -00688c38 0009ae16 R_ARM_JUMP_SLOT 003b9cf5 bl1_dscalmr │ │ │ │ -00688c3c 001a8216 R_ARM_JUMP_SLOT 004bbd99 FLA_Symm_rl_unb_var2 │ │ │ │ -00688c40 00127f16 R_ARM_JUMP_SLOT 005e45dd FLA_Tridiag_UT_l_step_opt_var2 │ │ │ │ +00688c24 00156416 R_ARM_JUMP_SLOT 0012a111 csytri_ │ │ │ │ +00688c28 0012d416 R_ARM_JUMP_SLOT 0065fd29 FLA_Apply_G_rf_opz_var3 │ │ │ │ +00688c2c 00088b16 R_ARM_JUMP_SLOT 0028f051 sppequ_ │ │ │ │ +00688c30 001c2a16 R_ARM_JUMP_SLOT 001a30e9 dlaqr4_ │ │ │ │ +00688c34 000d9b16 R_ARM_JUMP_SLOT 003c8e0d bl1_ssymm │ │ │ │ +00688c38 0009ae16 R_ARM_JUMP_SLOT 003bb799 bl1_dscalmr │ │ │ │ +00688c3c 001a8216 R_ARM_JUMP_SLOT 004bbd7d FLA_Symm_rl_unb_var2 │ │ │ │ +00688c40 00127f16 R_ARM_JUMP_SLOT 005e45c5 FLA_Tridiag_UT_l_step_opt_var2 │ │ │ │ 00688c44 0016bb16 R_ARM_JUMP_SLOT 000ab9f9 cggsvp_ │ │ │ │ -00688c48 00014e16 R_ARM_JUMP_SLOT 00515845 FLA_Trsm_llt_blk_var4 │ │ │ │ -00688c4c 000b2d16 R_ARM_JUMP_SLOT 003bbdc9 bl1_dcopymr │ │ │ │ -00688c50 000d5616 R_ARM_JUMP_SLOT 00634171 FLA_Givens2_ops │ │ │ │ -00688c54 001ac516 R_ARM_JUMP_SLOT 005a1df1 FLA_Eig_gest_il_opz_var3 │ │ │ │ -00688c58 0003e216 R_ARM_JUMP_SLOT 0047206d FLA_Hemm_rl_blk_var1 │ │ │ │ -00688c5c 00084016 R_ARM_JUMP_SLOT 003c90fd bl1_dsyr2k_blas │ │ │ │ -00688c60 000abb16 R_ARM_JUMP_SLOT 003b7ea9 bl1_sfnorm │ │ │ │ -00688c64 00151616 R_ARM_JUMP_SLOT 003cbb45 bl1_zdotaxpy │ │ │ │ -00688c68 00039a16 R_ARM_JUMP_SLOT 00285b89 sorg2l_ │ │ │ │ -00688c6c 001a8c16 R_ARM_JUMP_SLOT 00214555 sgbtf2_ │ │ │ │ -00688c70 00010216 R_ARM_JUMP_SLOT 00411609 FLA_Sort_bsvd_ext_f_opd │ │ │ │ -00688c74 000f4316 R_ARM_JUMP_SLOT 004c70e1 FLA_Syr2k_ln_blk_var10 │ │ │ │ -00688c78 00194716 R_ARM_JUMP_SLOT 0054279d FLA_LU_nopiv_unb_var3 │ │ │ │ -00688c7c 00055716 R_ARM_JUMP_SLOT 0055584d FLA_QR_UT_opt_var2 │ │ │ │ -00688c80 001a2d16 R_ARM_JUMP_SLOT 00658e31 FLA_Apply_Q_UT_lhfc │ │ │ │ -00688c84 001b8716 R_ARM_JUMP_SLOT 003e85ad FLA_Cntl_apq2ut_obj_create │ │ │ │ -00688c88 00043516 R_ARM_JUMP_SLOT 003e5f05 FLA_Tridiag_UT_form_Q_check │ │ │ │ -00688c8c 00108b16 R_ARM_JUMP_SLOT 0044e74d FLA_Gemm_hh_unb_var6 │ │ │ │ -00688c90 00160b16 R_ARM_JUMP_SLOT 003eb8a1 FLA_Eig_gest_cntl_init │ │ │ │ -00688c94 00187d16 R_ARM_JUMP_SLOT 001d93e5 dspevd_ │ │ │ │ -00688c98 001c2c16 R_ARM_JUMP_SLOT 0056cf0d FLA_Ttmm_l │ │ │ │ -00688c9c 000f2816 R_ARM_JUMP_SLOT 005b9705 FLA_Eig_gest_nu_opz_var1 │ │ │ │ -00688ca0 00196116 R_ARM_JUMP_SLOT 0041005d FLA_Sort_svd_f_opc │ │ │ │ -00688ca4 000ede16 R_ARM_JUMP_SLOT 005ab175 FLA_Eig_gest_iu_opd_var3 │ │ │ │ -00688ca8 0015af16 R_ARM_JUMP_SLOT 00570281 FLA_Ttmm_u_opt_var1 │ │ │ │ -00688cac 00068816 R_ARM_JUMP_SLOT 00570689 FLA_Ttmm_u_ops_var2 │ │ │ │ -00688cb0 0004b416 R_ARM_JUMP_SLOT 003fb02d FLA_Obj_is_overlapped │ │ │ │ -00688cb4 001a6716 R_ARM_JUMP_SLOT 003e82d9 FLA_Cntl_lqut_obj_create │ │ │ │ -00688cb8 00018216 R_ARM_JUMP_SLOT 003d25c5 bl1_isetm │ │ │ │ -00688cbc 00069816 R_ARM_JUMP_SLOT 003cfda1 bl1_zewscalv │ │ │ │ -00688cc0 000e8416 R_ARM_JUMP_SLOT 00400a85 FLASH_Queue_prefetch_block │ │ │ │ -00688cc4 001a2716 R_ARM_JUMP_SLOT 003cf275 bl1_sfree_saved_contigmr │ │ │ │ -00688cc8 001ab516 R_ARM_JUMP_SLOT 0063b535 FLA_Apply_G_rf_ass_var9 │ │ │ │ -00688ccc 00023416 R_ARM_JUMP_SLOT 0052ff11 FLA_Bsvd_francis_v_ops_var1 │ │ │ │ -00688cd0 0017a916 R_ARM_JUMP_SLOT 0014b3ad cunglq_ │ │ │ │ +00688c48 00014e16 R_ARM_JUMP_SLOT 00515201 FLA_Trsm_llt_blk_var4 │ │ │ │ +00688c4c 000b2d16 R_ARM_JUMP_SLOT 003bbdd9 bl1_dcopymr │ │ │ │ +00688c50 000d5616 R_ARM_JUMP_SLOT 00633b91 FLA_Givens2_ops │ │ │ │ +00688c54 001ac516 R_ARM_JUMP_SLOT 005a1dd1 FLA_Eig_gest_il_opz_var3 │ │ │ │ +00688c58 0003e216 R_ARM_JUMP_SLOT 00472051 FLA_Hemm_rl_blk_var1 │ │ │ │ +00688c5c 00084016 R_ARM_JUMP_SLOT 003c7695 bl1_dsyr2k_blas │ │ │ │ +00688c60 000abb16 R_ARM_JUMP_SLOT 003b7f59 bl1_sfnorm │ │ │ │ +00688c64 00151616 R_ARM_JUMP_SLOT 003cb71d bl1_zdotaxpy │ │ │ │ +00688c68 00039a16 R_ARM_JUMP_SLOT 002863ed sorg2l_ │ │ │ │ +00688c6c 001a8c16 R_ARM_JUMP_SLOT 00211ccd sgbtf2_ │ │ │ │ +00688c70 00010216 R_ARM_JUMP_SLOT 004117a5 FLA_Sort_bsvd_ext_f_opd │ │ │ │ +00688c74 000f4316 R_ARM_JUMP_SLOT 004c66fd FLA_Syr2k_ln_blk_var10 │ │ │ │ +00688c78 00194716 R_ARM_JUMP_SLOT 005413bd FLA_LU_nopiv_unb_var3 │ │ │ │ +00688c7c 00055716 R_ARM_JUMP_SLOT 00555ded FLA_QR_UT_opt_var2 │ │ │ │ +00688c80 001a2d16 R_ARM_JUMP_SLOT 00658569 FLA_Apply_Q_UT_lhfc │ │ │ │ +00688c84 001b8716 R_ARM_JUMP_SLOT 003e857d FLA_Cntl_apq2ut_obj_create │ │ │ │ +00688c88 00043516 R_ARM_JUMP_SLOT 003e5f7d FLA_Tridiag_UT_form_Q_check │ │ │ │ +00688c8c 00108b16 R_ARM_JUMP_SLOT 0044e755 FLA_Gemm_hh_unb_var6 │ │ │ │ +00688c90 00160b16 R_ARM_JUMP_SLOT 003eb8a9 FLA_Eig_gest_cntl_init │ │ │ │ +00688c94 00187d16 R_ARM_JUMP_SLOT 001d93ed dspevd_ │ │ │ │ +00688c98 001c2c16 R_ARM_JUMP_SLOT 0056cef5 FLA_Ttmm_l │ │ │ │ +00688c9c 000f2816 R_ARM_JUMP_SLOT 005b96e5 FLA_Eig_gest_nu_opz_var1 │ │ │ │ +00688ca0 00196116 R_ARM_JUMP_SLOT 00410065 FLA_Sort_svd_f_opc │ │ │ │ +00688ca4 000ede16 R_ARM_JUMP_SLOT 005ab155 FLA_Eig_gest_iu_opd_var3 │ │ │ │ +00688ca8 0015af16 R_ARM_JUMP_SLOT 00570269 FLA_Ttmm_u_opt_var1 │ │ │ │ +00688cac 00068816 R_ARM_JUMP_SLOT 005703a9 FLA_Ttmm_u_ops_var2 │ │ │ │ +00688cb0 0004b416 R_ARM_JUMP_SLOT 003fb039 FLA_Obj_is_overlapped │ │ │ │ +00688cb4 001a6716 R_ARM_JUMP_SLOT 003e82a9 FLA_Cntl_lqut_obj_create │ │ │ │ +00688cb8 00018216 R_ARM_JUMP_SLOT 003d244d bl1_isetm │ │ │ │ +00688cbc 00069816 R_ARM_JUMP_SLOT 003cfda9 bl1_zewscalv │ │ │ │ +00688cc0 000e8416 R_ARM_JUMP_SLOT 004008c5 FLASH_Queue_prefetch_block │ │ │ │ +00688cc4 001a2716 R_ARM_JUMP_SLOT 003cf0cd bl1_sfree_saved_contigmr │ │ │ │ +00688cc8 001ab516 R_ARM_JUMP_SLOT 0063b51d FLA_Apply_G_rf_ass_var9 │ │ │ │ +00688ccc 00023416 R_ARM_JUMP_SLOT 0052fef1 FLA_Bsvd_francis_v_ops_var1 │ │ │ │ +00688cd0 0017a916 R_ARM_JUMP_SLOT 0014b3a5 cunglq_ │ │ │ │ 00688cd4 00007416 R_ARM_JUMP_SLOT 00000000 zdscal_ │ │ │ │ 00688cd8 00007516 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -00688cdc 00152016 R_ARM_JUMP_SLOT 0041d7cd FLA_Syr2_external │ │ │ │ -00688ce0 00074d16 R_ARM_JUMP_SLOT 001b99b1 dlasq1_ │ │ │ │ -00688ce4 000c1316 R_ARM_JUMP_SLOT 00666259 FLA_Apply_Q_UT_lnbc_blk_var1 │ │ │ │ -00688ce8 001b5716 R_ARM_JUMP_SLOT 003f6175 FLA_Obj_create_conf_to │ │ │ │ -00688cec 001aa416 R_ARM_JUMP_SLOT 0049cb39 FLA_Herk_lh │ │ │ │ -00688cf0 00116016 R_ARM_JUMP_SLOT 0062d051 FLA_Sylv_nn_blk_var9 │ │ │ │ -00688cf4 00073316 R_ARM_JUMP_SLOT 000f3065 claqhb_ │ │ │ │ -00688cf8 00131016 R_ARM_JUMP_SLOT 005477ad FLA_LU_piv_opc_var3 │ │ │ │ -00688cfc 0011f516 R_ARM_JUMP_SLOT 003dedad FLA_Apply_CAQ_UT_inc_check │ │ │ │ -00688d00 00051f16 R_ARM_JUMP_SLOT 00301ea9 zhetrf_ │ │ │ │ -00688d04 0017cf16 R_ARM_JUMP_SLOT 003ec47d FLA_Ttmm_cntl_init │ │ │ │ -00688d08 00106b16 R_ARM_JUMP_SLOT 003b98d5 bl1_cscalm │ │ │ │ -00688d0c 00178f16 R_ARM_JUMP_SLOT 005ea175 FLA_Lyap_h_opz_var1 │ │ │ │ -00688d10 001ba316 R_ARM_JUMP_SLOT 003f5b69 FLA_Param_map_netlib_to_flame_inv │ │ │ │ -00688d14 00033f16 R_ARM_JUMP_SLOT 005dae5d FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ -00688d18 000aa016 R_ARM_JUMP_SLOT 004d46e1 FLA_Syr2k_lt_unb_var8 │ │ │ │ -00688d1c 0015aa16 R_ARM_JUMP_SLOT 00173ff1 disnan_ │ │ │ │ -00688d20 0004eb16 R_ARM_JUMP_SLOT 003e7e09 FLA_Cntl_axpy_obj_create │ │ │ │ -00688d24 00030916 R_ARM_JUMP_SLOT 00631415 FLA_Accum_T_UT_fr_opt_var1 │ │ │ │ -00688d28 00081b16 R_ARM_JUMP_SLOT 003c530d bl1_ctrmm │ │ │ │ -00688d2c 000cbd16 R_ARM_JUMP_SLOT 00522a4d FLA_Trsm_rlt_blk_var3 │ │ │ │ +00688cdc 00152016 R_ARM_JUMP_SLOT 0041dfa5 FLA_Syr2_external │ │ │ │ +00688ce0 00074d16 R_ARM_JUMP_SLOT 001b99b9 dlasq1_ │ │ │ │ +00688ce4 000c1316 R_ARM_JUMP_SLOT 006664c9 FLA_Apply_Q_UT_lnbc_blk_var1 │ │ │ │ +00688ce8 001b5716 R_ARM_JUMP_SLOT 003f617d FLA_Obj_create_conf_to │ │ │ │ +00688cec 001aa416 R_ARM_JUMP_SLOT 0049cb1d FLA_Herk_lh │ │ │ │ +00688cf0 00116016 R_ARM_JUMP_SLOT 0062d149 FLA_Sylv_nn_blk_var9 │ │ │ │ +00688cf4 00073316 R_ARM_JUMP_SLOT 000f340d claqhb_ │ │ │ │ +00688cf8 00131016 R_ARM_JUMP_SLOT 0054836d FLA_LU_piv_opc_var3 │ │ │ │ +00688cfc 0011f516 R_ARM_JUMP_SLOT 003def1d FLA_Apply_CAQ_UT_inc_check │ │ │ │ +00688d00 00051f16 R_ARM_JUMP_SLOT 002fcb09 zhetrf_ │ │ │ │ +00688d04 0017cf16 R_ARM_JUMP_SLOT 003ec365 FLA_Ttmm_cntl_init │ │ │ │ +00688d08 00106b16 R_ARM_JUMP_SLOT 003b98e5 bl1_cscalm │ │ │ │ +00688d0c 00178f16 R_ARM_JUMP_SLOT 005ea15d FLA_Lyap_h_opz_var1 │ │ │ │ +00688d10 001ba316 R_ARM_JUMP_SLOT 003f5b71 FLA_Param_map_netlib_to_flame_inv │ │ │ │ +00688d14 00033f16 R_ARM_JUMP_SLOT 005dbee9 FLA_Fused_UZhu_ZUhu_opd_var1 │ │ │ │ +00688d18 000aa016 R_ARM_JUMP_SLOT 004d445d FLA_Syr2k_lt_unb_var8 │ │ │ │ +00688d1c 0015aa16 R_ARM_JUMP_SLOT 00174679 disnan_ │ │ │ │ +00688d20 0004eb16 R_ARM_JUMP_SLOT 003e7e11 FLA_Cntl_axpy_obj_create │ │ │ │ +00688d24 00030916 R_ARM_JUMP_SLOT 006313fd FLA_Accum_T_UT_fr_opt_var1 │ │ │ │ +00688d28 00081b16 R_ARM_JUMP_SLOT 003c6ac5 bl1_ctrmm │ │ │ │ +00688d2c 000cbd16 R_ARM_JUMP_SLOT 00524221 FLA_Trsm_rlt_blk_var3 │ │ │ │ 00688d30 0005d116 R_ARM_JUMP_SLOT 000a8a29 cgghrd_ │ │ │ │ -00688d34 000f1c16 R_ARM_JUMP_SLOT 0031c66d zladiv_ │ │ │ │ -00688d38 000b4a16 R_ARM_JUMP_SLOT 00419475 FLA_Dot2cs │ │ │ │ -00688d3c 0002d916 R_ARM_JUMP_SLOT 0042b631 FLA_Axpyt_internal │ │ │ │ -00688d40 00159c16 R_ARM_JUMP_SLOT 00568469 FLA_Trinv_un_ops_var2 │ │ │ │ -00688d44 0006a616 R_ARM_JUMP_SLOT 004710a9 FLA_Hemm_lu_unb_var7 │ │ │ │ -00688d48 000cbe16 R_ARM_JUMP_SLOT 005657e1 FLA_Trinv_lu_ops_var2 │ │ │ │ -00688d4c 0011ce16 R_ARM_JUMP_SLOT 000f09ad clapll_ │ │ │ │ -00688d50 0015c316 R_ARM_JUMP_SLOT 0051e27d FLA_Trsm_rlc_blk_var4 │ │ │ │ -00688d54 001bc716 R_ARM_JUMP_SLOT 005f4b15 FLA_Lyap_n_opc_var2 │ │ │ │ -00688d58 001b2516 R_ARM_JUMP_SLOT 002363d9 sgsvj1_ │ │ │ │ -00688d5c 001be516 R_ARM_JUMP_SLOT 004274e5 FLA_Ttmm_l_unb_ext │ │ │ │ -00688d60 000d7d16 R_ARM_JUMP_SLOT 0055f7cd FLA_Tevd_v_opd_var1 │ │ │ │ -00688d64 00063c16 R_ARM_JUMP_SLOT 004f056d FLA_Trmm_run │ │ │ │ -00688d68 000d7e16 R_ARM_JUMP_SLOT 005527bd FLA_QR_UT_recover_tau │ │ │ │ -00688d6c 00121016 R_ARM_JUMP_SLOT 003d6d21 FLA_Form_perm_matrix_check │ │ │ │ -00688d70 00022316 R_ARM_JUMP_SLOT 00399199 sopgtr_ │ │ │ │ -00688d74 000c5e16 R_ARM_JUMP_SLOT 003cd871 bl1_is_conj │ │ │ │ -00688d78 00092f16 R_ARM_JUMP_SLOT 00552a19 FLA_QR_UT_blk_var1 │ │ │ │ -00688d7c 00107916 R_ARM_JUMP_SLOT 0056a085 FLA_Trinv_uu_blk_var1 │ │ │ │ -00688d80 00141516 R_ARM_JUMP_SLOT 0056c2f1 FLA_Trinv_uu_opc_var4 │ │ │ │ -00688d84 0016ca16 R_ARM_JUMP_SLOT 005b10b9 FLA_Eig_gest_nl_blk_var4 │ │ │ │ -00688d88 00095416 R_ARM_JUMP_SLOT 00453dd9 FLA_Gemm_nc_unb_var3 │ │ │ │ -00688d8c 00031916 R_ARM_JUMP_SLOT 0010c7d5 cpbequ_ │ │ │ │ -00688d90 00124616 R_ARM_JUMP_SLOT 0041f129 FLA_Trsv_uc_task │ │ │ │ -00688d94 00071616 R_ARM_JUMP_SLOT 004356a1 FLA_Scalr_u_blk_var2 │ │ │ │ -00688d98 0015a316 R_ARM_JUMP_SLOT 004f1935 FLA_Trmm_llc_unb_var2 │ │ │ │ -00688d9c 00146216 R_ARM_JUMP_SLOT 0047b3ad FLA_Hemm_ru_blk_var9 │ │ │ │ -00688da0 000b4d16 R_ARM_JUMP_SLOT 00124341 cstemr_ │ │ │ │ -00688da4 000c3a16 R_ARM_JUMP_SLOT 0037c5d1 ztgsja_ │ │ │ │ -00688da8 00114016 R_ARM_JUMP_SLOT 00153835 cupgtr_ │ │ │ │ -00688dac 0001ec16 R_ARM_JUMP_SLOT 005701a5 FLA_Ttmm_u_opz_var1 │ │ │ │ -00688db0 00018f16 R_ARM_JUMP_SLOT 003fd415 FLASH_Queue_get_num_threads │ │ │ │ -00688db4 001b1f16 R_ARM_JUMP_SLOT 001d57c1 dpttrf_ │ │ │ │ -00688db8 00135216 R_ARM_JUMP_SLOT 003d1599 bl1_zrands │ │ │ │ -00688dbc 0001a516 R_ARM_JUMP_SLOT 0016672d dgerq2_ │ │ │ │ -00688dc0 0002be16 R_ARM_JUMP_SLOT 00364101 zsprfs_ │ │ │ │ +00688d34 000f1c16 R_ARM_JUMP_SLOT 0031c64d zladiv_ │ │ │ │ +00688d38 000b4a16 R_ARM_JUMP_SLOT 0041947d FLA_Dot2cs │ │ │ │ +00688d3c 0002d916 R_ARM_JUMP_SLOT 0042b491 FLA_Axpyt_internal │ │ │ │ +00688d40 00159c16 R_ARM_JUMP_SLOT 00568451 FLA_Trinv_un_ops_var2 │ │ │ │ +00688d44 0006a616 R_ARM_JUMP_SLOT 00470af9 FLA_Hemm_lu_unb_var7 │ │ │ │ +00688d48 000cbe16 R_ARM_JUMP_SLOT 005657c9 FLA_Trinv_lu_ops_var2 │ │ │ │ +00688d4c 0011ce16 R_ARM_JUMP_SLOT 000f09a5 clapll_ │ │ │ │ +00688d50 0015c316 R_ARM_JUMP_SLOT 0051eb5d FLA_Trsm_rlc_blk_var4 │ │ │ │ +00688d54 001bc716 R_ARM_JUMP_SLOT 005f41bd FLA_Lyap_n_opc_var2 │ │ │ │ +00688d58 001b2516 R_ARM_JUMP_SLOT 00231ac9 sgsvj1_ │ │ │ │ +00688d5c 001be516 R_ARM_JUMP_SLOT 004274ed FLA_Ttmm_l_unb_ext │ │ │ │ +00688d60 000d7d16 R_ARM_JUMP_SLOT 0055f7b5 FLA_Tevd_v_opd_var1 │ │ │ │ +00688d64 00063c16 R_ARM_JUMP_SLOT 004f0551 FLA_Trmm_run │ │ │ │ +00688d68 000d7e16 R_ARM_JUMP_SLOT 0055279d FLA_QR_UT_recover_tau │ │ │ │ +00688d6c 00121016 R_ARM_JUMP_SLOT 003d6d29 FLA_Form_perm_matrix_check │ │ │ │ +00688d70 00022316 R_ARM_JUMP_SLOT 0039919d sopgtr_ │ │ │ │ +00688d74 000c5e16 R_ARM_JUMP_SLOT 003cd929 bl1_is_conj │ │ │ │ +00688d78 00092f16 R_ARM_JUMP_SLOT 005529f9 FLA_QR_UT_blk_var1 │ │ │ │ +00688d7c 00107916 R_ARM_JUMP_SLOT 0056a06d FLA_Trinv_uu_blk_var1 │ │ │ │ +00688d80 00141516 R_ARM_JUMP_SLOT 0056bd69 FLA_Trinv_uu_opc_var4 │ │ │ │ +00688d84 0016ca16 R_ARM_JUMP_SLOT 005b0775 FLA_Eig_gest_nl_blk_var4 │ │ │ │ +00688d88 00095416 R_ARM_JUMP_SLOT 00453de1 FLA_Gemm_nc_unb_var3 │ │ │ │ +00688d8c 00031916 R_ARM_JUMP_SLOT 0010ac7d cpbequ_ │ │ │ │ +00688d90 00124616 R_ARM_JUMP_SLOT 0041f131 FLA_Trsv_uc_task │ │ │ │ +00688d94 00071616 R_ARM_JUMP_SLOT 004356a9 FLA_Scalr_u_blk_var2 │ │ │ │ +00688d98 0015a316 R_ARM_JUMP_SLOT 004f1781 FLA_Trmm_llc_unb_var2 │ │ │ │ +00688d9c 00146216 R_ARM_JUMP_SLOT 0047b391 FLA_Hemm_ru_blk_var9 │ │ │ │ +00688da0 000b4d16 R_ARM_JUMP_SLOT 00124339 cstemr_ │ │ │ │ +00688da4 000c3a16 R_ARM_JUMP_SLOT 0037d091 ztgsja_ │ │ │ │ +00688da8 00114016 R_ARM_JUMP_SLOT 0015382d cupgtr_ │ │ │ │ +00688dac 0001ec16 R_ARM_JUMP_SLOT 0057018d FLA_Ttmm_u_opz_var1 │ │ │ │ +00688db0 00018f16 R_ARM_JUMP_SLOT 003fd74d FLASH_Queue_get_num_threads │ │ │ │ +00688db4 001b1f16 R_ARM_JUMP_SLOT 001d57c5 dpttrf_ │ │ │ │ +00688db8 00135216 R_ARM_JUMP_SLOT 003d1909 bl1_zrands │ │ │ │ +00688dbc 0001a516 R_ARM_JUMP_SLOT 00167de5 dgerq2_ │ │ │ │ +00688dc0 0002be16 R_ARM_JUMP_SLOT 003640e9 zsprfs_ │ │ │ │ 00688dc4 00007616 R_ARM_JUMP_SLOT 00000000 strmm_ │ │ │ │ -00688dc8 001c0416 R_ARM_JUMP_SLOT 003ea0d5 FLA_Syr2k_cntl_finalize │ │ │ │ -00688dcc 000f5216 R_ARM_JUMP_SLOT 0042d205 FLA_Axpyt_t_blk_var3 │ │ │ │ -00688dd0 001bf316 R_ARM_JUMP_SLOT 00426249 FLA_Eig_gest_nu_blk_ext │ │ │ │ -00688dd4 00151716 R_ARM_JUMP_SLOT 0054b44d FLA_CAQR2_UT_opt_var1 │ │ │ │ -00688dd8 001bc516 R_ARM_JUMP_SLOT 003e8c65 FLA_Copyt_cntl_init │ │ │ │ -00688ddc 00179816 R_ARM_JUMP_SLOT 001b3d25 dlasd5_ │ │ │ │ -00688de0 00160916 R_ARM_JUMP_SLOT 003e8171 FLA_Cntl_chol_obj_create │ │ │ │ -00688de4 0011b216 R_ARM_JUMP_SLOT 003c2e55 bl1_chemm │ │ │ │ -00688de8 0002ae16 R_ARM_JUMP_SLOT 003ce00d bl1_dm1 │ │ │ │ -00688dec 0001e616 R_ARM_JUMP_SLOT 0007802d cgetrf_check │ │ │ │ -00688df0 00148516 R_ARM_JUMP_SLOT 003f79d9 FLA_Check_nonconstant_datatype │ │ │ │ -00688df4 00018816 R_ARM_JUMP_SLOT 00374765 ztgex2_ │ │ │ │ -00688df8 001c2d16 R_ARM_JUMP_SLOT 003fd80d FLASH_Queue_push │ │ │ │ -00688dfc 00057416 R_ARM_JUMP_SLOT 004bb5e1 FLA_Symm_rl_unb_var10 │ │ │ │ -00688e00 00023c16 R_ARM_JUMP_SLOT 0013ab19 ctgevc_ │ │ │ │ -00688e04 0003ee16 R_ARM_JUMP_SLOT 00473961 FLA_Hemm_rl_blk_var5 │ │ │ │ -00688e08 0010f816 R_ARM_JUMP_SLOT 003fac1d FLA_Obj_is_single_precision │ │ │ │ -00688e0c 00198d16 R_ARM_JUMP_SLOT 00563edd FLA_Trinv_ln_unb_var3 │ │ │ │ -00688e10 0003bd16 R_ARM_JUMP_SLOT 003a3bbd cunm2r_fla │ │ │ │ -00688e14 00105416 R_ARM_JUMP_SLOT 00140171 ctrevc_ │ │ │ │ -00688e18 0005dd16 R_ARM_JUMP_SLOT 0046c675 FLA_Hemm_lu_blk_var3 │ │ │ │ -00688e1c 00083616 R_ARM_JUMP_SLOT 00521c9d FLA_Trsm_rln_blk_var4 │ │ │ │ -00688e20 00075d16 R_ARM_JUMP_SLOT 005d12d5 FLA_Hess_UT_unb_var2 │ │ │ │ -00688e24 001acf16 R_ARM_JUMP_SLOT 005cb9b9 FLA_Hess_UT_step_ofz_var4 │ │ │ │ -00688e28 00011416 R_ARM_JUMP_SLOT 0041a4fd FLA_Gemvc_external │ │ │ │ -00688e2c 000b5a16 R_ARM_JUMP_SLOT 00560cd1 FLA_Trinv_internal │ │ │ │ -00688e30 0010ac16 R_ARM_JUMP_SLOT 00656d0d FLA_Apply_QUD_UT_lhfc_blk_var1 │ │ │ │ -00688e34 0018d916 R_ARM_JUMP_SLOT 0056ee99 FLA_Ttmm_l_opc_var3 │ │ │ │ -00688e38 0018f616 R_ARM_JUMP_SLOT 0012e99d csytf2_rook_ │ │ │ │ -00688e3c 0003f516 R_ARM_JUMP_SLOT 00474c0d FLA_Hemm_rl_blk_var9 │ │ │ │ -00688e40 00182c16 R_ARM_JUMP_SLOT 00546a65 FLA_LU_piv_ops_var5 │ │ │ │ -00688e44 000ca116 R_ARM_JUMP_SLOT 004f6b09 FLA_Trmm_llt_unb_var3 │ │ │ │ -00688e48 00137716 R_ARM_JUMP_SLOT 003e84f9 FLA_Cntl_lyap_obj_create │ │ │ │ -00688e4c 000db516 R_ARM_JUMP_SLOT 00551781 FLA_QR2_UT_opc_var1 │ │ │ │ -00688e50 00055316 R_ARM_JUMP_SLOT 00434465 FLA_Scalr │ │ │ │ -00688e54 00097316 R_ARM_JUMP_SLOT 005ceab1 FLA_Hess_UT_step_opt_var3 │ │ │ │ -00688e58 000fb416 R_ARM_JUMP_SLOT 005aa895 FLA_Eig_gest_iu_opz_var2 │ │ │ │ -00688e5c 00114a16 R_ARM_JUMP_SLOT 0019ee79 dlantb_ │ │ │ │ -00688e60 001c3c16 R_ARM_JUMP_SLOT 0007f97d dormbr_check │ │ │ │ -00688e64 000e8716 R_ARM_JUMP_SLOT 0007f1bd dorgl2_check │ │ │ │ -00688e68 000f8416 R_ARM_JUMP_SLOT 003f6e25 FLA_Check_conformal_dims │ │ │ │ -00688e6c 0005ff16 R_ARM_JUMP_SLOT 00634ce9 FLA_Apply_G_rf_asc_var1 │ │ │ │ +00688dc8 001c0416 R_ARM_JUMP_SLOT 003ea225 FLA_Syr2k_cntl_finalize │ │ │ │ +00688dcc 000f5216 R_ARM_JUMP_SLOT 0042d0b9 FLA_Axpyt_t_blk_var3 │ │ │ │ +00688dd0 001bf316 R_ARM_JUMP_SLOT 00426251 FLA_Eig_gest_nu_blk_ext │ │ │ │ +00688dd4 00151716 R_ARM_JUMP_SLOT 0054a7ad FLA_CAQR2_UT_opt_var1 │ │ │ │ +00688dd8 001bc516 R_ARM_JUMP_SLOT 003e8c1d FLA_Copyt_cntl_init │ │ │ │ +00688ddc 00179816 R_ARM_JUMP_SLOT 001b41e9 dlasd5_ │ │ │ │ +00688de0 00160916 R_ARM_JUMP_SLOT 003e8141 FLA_Cntl_chol_obj_create │ │ │ │ +00688de4 0011b216 R_ARM_JUMP_SLOT 003c3895 bl1_chemm │ │ │ │ +00688de8 0002ae16 R_ARM_JUMP_SLOT 003cde35 bl1_dm1 │ │ │ │ +00688dec 0001e616 R_ARM_JUMP_SLOT 0007812d cgetrf_check │ │ │ │ +00688df0 00148516 R_ARM_JUMP_SLOT 003f8aa9 FLA_Check_nonconstant_datatype │ │ │ │ +00688df4 00018816 R_ARM_JUMP_SLOT 00374755 ztgex2_ │ │ │ │ +00688df8 001c2d16 R_ARM_JUMP_SLOT 003fdb45 FLASH_Queue_push │ │ │ │ +00688dfc 00057416 R_ARM_JUMP_SLOT 004bb5c5 FLA_Symm_rl_unb_var10 │ │ │ │ +00688e00 00023c16 R_ARM_JUMP_SLOT 0013ab11 ctgevc_ │ │ │ │ +00688e04 0003ee16 R_ARM_JUMP_SLOT 004732f5 FLA_Hemm_rl_blk_var5 │ │ │ │ +00688e08 0010f816 R_ARM_JUMP_SLOT 003fac29 FLA_Obj_is_single_precision │ │ │ │ +00688e0c 00198d16 R_ARM_JUMP_SLOT 00563ec5 FLA_Trinv_ln_unb_var3 │ │ │ │ +00688e10 0003bd16 R_ARM_JUMP_SLOT 003a40bd cunm2r_fla │ │ │ │ +00688e14 00105416 R_ARM_JUMP_SLOT 00140351 ctrevc_ │ │ │ │ +00688e18 0005dd16 R_ARM_JUMP_SLOT 0046d279 FLA_Hemm_lu_blk_var3 │ │ │ │ +00688e1c 00083616 R_ARM_JUMP_SLOT 00521419 FLA_Trsm_rln_blk_var4 │ │ │ │ +00688e20 00075d16 R_ARM_JUMP_SLOT 005cfb4d FLA_Hess_UT_unb_var2 │ │ │ │ +00688e24 001acf16 R_ARM_JUMP_SLOT 005cb999 FLA_Hess_UT_step_ofz_var4 │ │ │ │ +00688e28 00011416 R_ARM_JUMP_SLOT 0041a505 FLA_Gemvc_external │ │ │ │ +00688e2c 000b5a16 R_ARM_JUMP_SLOT 00560cb9 FLA_Trinv_internal │ │ │ │ +00688e30 0010ac16 R_ARM_JUMP_SLOT 006564d1 FLA_Apply_QUD_UT_lhfc_blk_var1 │ │ │ │ +00688e34 0018d916 R_ARM_JUMP_SLOT 0056ead9 FLA_Ttmm_l_opc_var3 │ │ │ │ +00688e38 0018f616 R_ARM_JUMP_SLOT 0012e995 csytf2_rook_ │ │ │ │ +00688e3c 0003f516 R_ARM_JUMP_SLOT 00474bf1 FLA_Hemm_rl_blk_var9 │ │ │ │ +00688e40 00182c16 R_ARM_JUMP_SLOT 00545d1d FLA_LU_piv_ops_var5 │ │ │ │ +00688e44 000ca116 R_ARM_JUMP_SLOT 004f7d95 FLA_Trmm_llt_unb_var3 │ │ │ │ +00688e48 00137716 R_ARM_JUMP_SLOT 003e84c9 FLA_Cntl_lyap_obj_create │ │ │ │ +00688e4c 000db516 R_ARM_JUMP_SLOT 00551761 FLA_QR2_UT_opc_var1 │ │ │ │ +00688e50 00055316 R_ARM_JUMP_SLOT 0043446d FLA_Scalr │ │ │ │ +00688e54 00097316 R_ARM_JUMP_SLOT 005cea91 FLA_Hess_UT_step_opt_var3 │ │ │ │ +00688e58 000fb416 R_ARM_JUMP_SLOT 005aa875 FLA_Eig_gest_iu_opz_var2 │ │ │ │ +00688e5c 00114a16 R_ARM_JUMP_SLOT 0019ee71 dlantb_ │ │ │ │ +00688e60 001c3c16 R_ARM_JUMP_SLOT 0007f819 dormbr_check │ │ │ │ +00688e64 000e8716 R_ARM_JUMP_SLOT 0007e3fd dorgl2_check │ │ │ │ +00688e68 000f8416 R_ARM_JUMP_SLOT 003f7ef5 FLA_Check_conformal_dims │ │ │ │ +00688e6c 0005ff16 R_ARM_JUMP_SLOT 00634cd1 FLA_Apply_G_rf_asc_var1 │ │ │ │ 00688e70 000c6116 R_ARM_JUMP_SLOT 00097541 cgehd2_ │ │ │ │ -00688e74 00154a16 R_ARM_JUMP_SLOT 00635455 FLA_Apply_G_rf_asd_var2 │ │ │ │ -00688e78 00109f16 R_ARM_JUMP_SLOT 003faf95 FLA_Obj_is │ │ │ │ +00688e74 00154a16 R_ARM_JUMP_SLOT 0063543d FLA_Apply_G_rf_asd_var2 │ │ │ │ +00688e78 00109f16 R_ARM_JUMP_SLOT 003fafa1 FLA_Obj_is │ │ │ │ 00688e7c 00007716 R_ARM_JUMP_SLOT 00000000 strtol@GLIBC_2.4 │ │ │ │ -00688e80 00042d16 R_ARM_JUMP_SLOT 003fa025 FLA_Absolute_square │ │ │ │ -00688e84 00077716 R_ARM_JUMP_SLOT 003f39b1 FLA_Lock_destroy │ │ │ │ -00688e88 0012ee16 R_ARM_JUMP_SLOT 0032c179 zlangt_ │ │ │ │ -00688e8c 0004fb16 R_ARM_JUMP_SLOT 0038e211 zungl2_ │ │ │ │ -00688e90 000c5216 R_ARM_JUMP_SLOT 004268a5 FLA_QR_unb_external │ │ │ │ +00688e80 00042d16 R_ARM_JUMP_SLOT 003fa02d FLA_Absolute_square │ │ │ │ +00688e84 00077716 R_ARM_JUMP_SLOT 003f39b9 FLA_Lock_destroy │ │ │ │ +00688e88 0012ee16 R_ARM_JUMP_SLOT 0032c161 zlangt_ │ │ │ │ +00688e8c 0004fb16 R_ARM_JUMP_SLOT 003904a9 zungl2_ │ │ │ │ +00688e90 000c5216 R_ARM_JUMP_SLOT 00426879 FLA_QR_unb_external │ │ │ │ 00688e94 00050d16 R_ARM_JUMP_SLOT 0021ca6d sgehd2_ │ │ │ │ -00688e98 001a4716 R_ARM_JUMP_SLOT 003d506d FLA_Obj_equals_check │ │ │ │ -00688e9c 00165216 R_ARM_JUMP_SLOT 0066528d FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ -00688ea0 00098416 R_ARM_JUMP_SLOT 00638f55 FLA_Apply_G_rf_bls_var2 │ │ │ │ +00688e98 001a4716 R_ARM_JUMP_SLOT 003d50e5 FLA_Obj_equals_check │ │ │ │ +00688e9c 00165216 R_ARM_JUMP_SLOT 00665ac9 FLA_Apply_Q_UT_lhfr_blk_var1 │ │ │ │ +00688ea0 00098416 R_ARM_JUMP_SLOT 00638f3d FLA_Apply_G_rf_bls_var2 │ │ │ │ 00688ea4 00007816 R_ARM_JUMP_SLOT 00000000 fseeko64@GLIBC_2.4 │ │ │ │ -00688ea8 0010c316 R_ARM_JUMP_SLOT 00654c5d FLA_Apply_Q2_UT_lnfc_blk_var1 │ │ │ │ -00688eac 000f3816 R_ARM_JUMP_SLOT 00480159 FLA_Her2k_ln │ │ │ │ -00688eb0 000b4c16 R_ARM_JUMP_SLOT 002f45d5 zhecon_ │ │ │ │ -00688eb4 0008b216 R_ARM_JUMP_SLOT 003bf779 bl1_dger_blas │ │ │ │ -00688eb8 0019f316 R_ARM_JUMP_SLOT 004e53ed FLA_Syrk_ln_unb_var5 │ │ │ │ -00688ebc 00158016 R_ARM_JUMP_SLOT 00441cd1 FLA_Gemm_cn_unb_var4 │ │ │ │ -00688ec0 0015b416 R_ARM_JUMP_SLOT 003e8891 FLA_Cntl_init_flash │ │ │ │ -00688ec4 001b3b16 R_ARM_JUMP_SLOT 003ecc29 FLASH_Apply_Q_UT_inc_cntl_finalize │ │ │ │ -00688ec8 001a4316 R_ARM_JUMP_SLOT 003f3c51 FLA_Finalize_constants │ │ │ │ -00688ecc 000a0d16 R_ARM_JUMP_SLOT 0007d27d dgesdd_check │ │ │ │ -00688ed0 000b1d16 R_ARM_JUMP_SLOT 003aec81 z_sqrt │ │ │ │ -00688ed4 0007d316 R_ARM_JUMP_SLOT 0026e229 slaqr5_ │ │ │ │ -00688ed8 00167516 R_ARM_JUMP_SLOT 0006868d sgeqr2_ │ │ │ │ -00688edc 00199e16 R_ARM_JUMP_SLOT 003d2851 bl1_ssetmr │ │ │ │ -00688ee0 000e0a16 R_ARM_JUMP_SLOT 005b281d FLA_Eig_gest_nl_opz_var1 │ │ │ │ -00688ee4 001a8d16 R_ARM_JUMP_SLOT 004bd579 FLA_Symm_rl_unb_var6 │ │ │ │ -00688ee8 0018bc16 R_ARM_JUMP_SLOT 0053f399 FLA_LU_nopiv_blk_var2 │ │ │ │ -00688eec 0008eb16 R_ARM_JUMP_SLOT 004994d1 FLA_Her2k_un_unb_var1 │ │ │ │ -00688ef0 000e6916 R_ARM_JUMP_SLOT 003082f1 zhetrs_rook_ │ │ │ │ -00688ef4 00098d16 R_ARM_JUMP_SLOT 00639b6d FLA_Apply_G_rf_bls_var6 │ │ │ │ -00688ef8 0009c916 R_ARM_JUMP_SLOT 0040a0c9 FLA_Househ3UD_UT_opd │ │ │ │ -00688efc 0012c616 R_ARM_JUMP_SLOT 004ed699 FLA_Syrk_ut_unb_var4 │ │ │ │ -00688f00 00167616 R_ARM_JUMP_SLOT 0066fc21 FLA_Apply_Q_UT_rnbc_blk_var1 │ │ │ │ -00688f04 0003b516 R_ARM_JUMP_SLOT 003bde2d bl1_dccopymrt │ │ │ │ -00688f08 0015f916 R_ARM_JUMP_SLOT 0044b245 FLA_Gemm_hc_blk_var4 │ │ │ │ -00688f0c 0008ba16 R_ARM_JUMP_SLOT 00452db5 FLA_Gemm_nc_blk_var3 │ │ │ │ -00688f10 0004b316 R_ARM_JUMP_SLOT 005ed83d FLA_Lyap_h_unb_var4 │ │ │ │ -00688f14 0008f216 R_ARM_JUMP_SLOT 0049abc5 FLA_Her2k_un_unb_var5 │ │ │ │ -00688f18 00185816 R_ARM_JUMP_SLOT 00401c71 FLA_Max_abs_value_herm │ │ │ │ +00688ea8 0010c316 R_ARM_JUMP_SLOT 00654c45 FLA_Apply_Q2_UT_lnfc_blk_var1 │ │ │ │ +00688eac 000f3816 R_ARM_JUMP_SLOT 0047fe75 FLA_Her2k_ln │ │ │ │ +00688eb0 000b4c16 R_ARM_JUMP_SLOT 002f45ad zhecon_ │ │ │ │ +00688eb4 0008b216 R_ARM_JUMP_SLOT 003bf8f9 bl1_dger_blas │ │ │ │ +00688eb8 0019f316 R_ARM_JUMP_SLOT 004e5c29 FLA_Syrk_ln_unb_var5 │ │ │ │ +00688ebc 00158016 R_ARM_JUMP_SLOT 00441a3d FLA_Gemm_cn_unb_var4 │ │ │ │ +00688ec0 0015b416 R_ARM_JUMP_SLOT 003e884d FLA_Cntl_init_flash │ │ │ │ +00688ec4 001b3b16 R_ARM_JUMP_SLOT 003ecc31 FLASH_Apply_Q_UT_inc_cntl_finalize │ │ │ │ +00688ec8 001a4316 R_ARM_JUMP_SLOT 003f3c59 FLA_Finalize_constants │ │ │ │ +00688ecc 000a0d16 R_ARM_JUMP_SLOT 0007d0f9 dgesdd_check │ │ │ │ +00688ed0 000b1d16 R_ARM_JUMP_SLOT 003aeb51 z_sqrt │ │ │ │ +00688ed4 0007d316 R_ARM_JUMP_SLOT 0026dbb9 slaqr5_ │ │ │ │ +00688ed8 00167516 R_ARM_JUMP_SLOT 0006922d sgeqr2_ │ │ │ │ +00688edc 00199e16 R_ARM_JUMP_SLOT 003d26d9 bl1_ssetmr │ │ │ │ +00688ee0 000e0a16 R_ARM_JUMP_SLOT 005b27fd FLA_Eig_gest_nl_opz_var1 │ │ │ │ +00688ee4 001a8d16 R_ARM_JUMP_SLOT 004bd311 FLA_Symm_rl_unb_var6 │ │ │ │ +00688ee8 0018bc16 R_ARM_JUMP_SLOT 0053f795 FLA_LU_nopiv_blk_var2 │ │ │ │ +00688eec 0008eb16 R_ARM_JUMP_SLOT 004994b5 FLA_Her2k_un_unb_var1 │ │ │ │ +00688ef0 000e6916 R_ARM_JUMP_SLOT 003090c9 zhetrs_rook_ │ │ │ │ +00688ef4 00098d16 R_ARM_JUMP_SLOT 00639b55 FLA_Apply_G_rf_bls_var6 │ │ │ │ +00688ef8 0009c916 R_ARM_JUMP_SLOT 0040a4a9 FLA_Househ3UD_UT_opd │ │ │ │ +00688efc 0012c616 R_ARM_JUMP_SLOT 004ed8a5 FLA_Syrk_ut_unb_var4 │ │ │ │ +00688f00 00167616 R_ARM_JUMP_SLOT 0066fe89 FLA_Apply_Q_UT_rnbc_blk_var1 │ │ │ │ +00688f04 0003b516 R_ARM_JUMP_SLOT 003bde3d bl1_dccopymrt │ │ │ │ +00688f08 0015f916 R_ARM_JUMP_SLOT 0044a771 FLA_Gemm_hc_blk_var4 │ │ │ │ +00688f0c 0008ba16 R_ARM_JUMP_SLOT 00452b41 FLA_Gemm_nc_blk_var3 │ │ │ │ +00688f10 0004b316 R_ARM_JUMP_SLOT 005eec65 FLA_Lyap_h_unb_var4 │ │ │ │ +00688f14 0008f216 R_ARM_JUMP_SLOT 0049a5e9 FLA_Her2k_un_unb_var5 │ │ │ │ +00688f18 00185816 R_ARM_JUMP_SLOT 00401fc1 FLA_Max_abs_value_herm │ │ │ │ 00688f1c 00182316 R_ARM_JUMP_SLOT 00067de9 dgelqf_ │ │ │ │ -00688f20 00103816 R_ARM_JUMP_SLOT 00568525 FLA_Trinv_un_opd_var2 │ │ │ │ +00688f20 00103816 R_ARM_JUMP_SLOT 0056850d FLA_Trinv_un_opd_var2 │ │ │ │ 00688f24 00007916 R_ARM_JUMP_SLOT 00000000 omp_set_lock@OMP_3.0 │ │ │ │ -00688f28 000d1f16 R_ARM_JUMP_SLOT 003d2579 bl1_zsetv │ │ │ │ -00688f2c 000e6416 R_ARM_JUMP_SLOT 003f7801 FLA_Check_posix_memalign_failure │ │ │ │ -00688f30 000c8a16 R_ARM_JUMP_SLOT 004246a5 FLA_Syrk_un_task │ │ │ │ -00688f34 00136216 R_ARM_JUMP_SLOT 00404985 FLA_Set_to_identity │ │ │ │ -00688f38 0014f016 R_ARM_JUMP_SLOT 005228c5 FLA_Trsm_rln_unb_var4 │ │ │ │ -00688f3c 0011ae16 R_ARM_JUMP_SLOT 00409359 FLA_Househ2s_UT_l_ops │ │ │ │ -00688f40 00073b16 R_ARM_JUMP_SLOT 00456fb1 FLA_Gemm_nn_blk_var4 │ │ │ │ -00688f44 001b9616 R_ARM_JUMP_SLOT 005aa5ad FLA_Eig_gest_iu_opc_var2 │ │ │ │ -00688f48 0001b116 R_ARM_JUMP_SLOT 005ff0b5 FLA_Sylv_hh_blk_var17 │ │ │ │ -00688f4c 000e5516 R_ARM_JUMP_SLOT 00556779 FLA_QR_UT_inc_blk_var1 │ │ │ │ -00688f50 0009e216 R_ARM_JUMP_SLOT 004cec05 FLA_Syr2k_lt_blk_var2 │ │ │ │ +00688f28 000d1f16 R_ARM_JUMP_SLOT 003d2b1d bl1_zsetv │ │ │ │ +00688f2c 000e6416 R_ARM_JUMP_SLOT 003f88d1 FLA_Check_posix_memalign_failure │ │ │ │ +00688f30 000c8a16 R_ARM_JUMP_SLOT 004249b9 FLA_Syrk_un_task │ │ │ │ +00688f34 00136216 R_ARM_JUMP_SLOT 00404c2d FLA_Set_to_identity │ │ │ │ +00688f38 0014f016 R_ARM_JUMP_SLOT 00522721 FLA_Trsm_rln_unb_var4 │ │ │ │ +00688f3c 0011ae16 R_ARM_JUMP_SLOT 00409361 FLA_Househ2s_UT_l_ops │ │ │ │ +00688f40 00073b16 R_ARM_JUMP_SLOT 00456d3d FLA_Gemm_nn_blk_var4 │ │ │ │ +00688f44 001b9616 R_ARM_JUMP_SLOT 005aa58d FLA_Eig_gest_iu_opc_var2 │ │ │ │ +00688f48 0001b116 R_ARM_JUMP_SLOT 005ff09d FLA_Sylv_hh_blk_var17 │ │ │ │ +00688f4c 000e5516 R_ARM_JUMP_SLOT 00556759 FLA_QR_UT_inc_blk_var1 │ │ │ │ +00688f50 0009e216 R_ARM_JUMP_SLOT 004cebe9 FLA_Syr2k_lt_blk_var2 │ │ │ │ 00688f54 0004b716 R_ARM_JUMP_SLOT 0017feb5 dladiv2_ │ │ │ │ -00688f58 00029f16 R_ARM_JUMP_SLOT 00424d45 FLA_Trmm_lun_task │ │ │ │ -00688f5c 000f5316 R_ARM_JUMP_SLOT 003cd961 bl1_vector_dim │ │ │ │ -00688f60 00158c16 R_ARM_JUMP_SLOT 003f16c9 FLASH_Obj_datatype │ │ │ │ -00688f64 000e7516 R_ARM_JUMP_SLOT 005381e9 FLA_Chol_u_ops_var1 │ │ │ │ -00688f68 0001f516 R_ARM_JUMP_SLOT 0040cafd fla_dlamc3 │ │ │ │ -00688f6c 000b4216 R_ARM_JUMP_SLOT 004a5ad5 FLA_Herk_uh_unb_var6 │ │ │ │ -00688f70 00103b16 R_ARM_JUMP_SLOT 004872c9 FLA_Her2k_lh_unb_var6 │ │ │ │ -00688f74 0006e916 R_ARM_JUMP_SLOT 0039d359 dorml2_fla │ │ │ │ -00688f78 000a4616 R_ARM_JUMP_SLOT 002650c9 slarft_ │ │ │ │ -00688f7c 0007be16 R_ARM_JUMP_SLOT 003bf68d bl1_sger_blas │ │ │ │ -00688f80 001a8016 R_ARM_JUMP_SLOT 003e8139 FLA_Cntl_init │ │ │ │ -00688f84 000eac16 R_ARM_JUMP_SLOT 0026dd89 slarzb_ │ │ │ │ -00688f88 000aca16 R_ARM_JUMP_SLOT 003ad1f9 z_div │ │ │ │ -00688f8c 001bbb16 R_ARM_JUMP_SLOT 001bfdd9 dlatdf_ │ │ │ │ -00688f90 000cd316 R_ARM_JUMP_SLOT 0056c0f9 FLA_Trinv_uu_ops_var4 │ │ │ │ -00688f94 000ee216 R_ARM_JUMP_SLOT 003cd9f5 bl1_dallocv │ │ │ │ -00688f98 001b0b16 R_ARM_JUMP_SLOT 0014e269 cungtr_ │ │ │ │ -00688f9c 00195d16 R_ARM_JUMP_SLOT 004e91f5 FLA_Syrk_un_blk_var3 │ │ │ │ -00688fa0 00046316 R_ARM_JUMP_SLOT 004ef98d FLA_Trmm_rlc │ │ │ │ -00688fa4 000b1616 R_ARM_JUMP_SLOT 003ed0d9 FLASH_LQ_UT_cntl_finalize │ │ │ │ -00688fa8 0012d516 R_ARM_JUMP_SLOT 003d4ec5 FLA_Obj_create_without_buffer_check │ │ │ │ -00688fac 00017816 R_ARM_JUMP_SLOT 0055d18d FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ -00688fb0 000a4d16 R_ARM_JUMP_SLOT 0026c5cd slaruv_ │ │ │ │ -00688fb4 000c4016 R_ARM_JUMP_SLOT 00150df5 cunmlq_ │ │ │ │ -00688fb8 001b5516 R_ARM_JUMP_SLOT 002e5679 zggbak_ │ │ │ │ +00688f58 00029f16 R_ARM_JUMP_SLOT 00424d4d FLA_Trmm_lun_task │ │ │ │ +00688f5c 000f5316 R_ARM_JUMP_SLOT 003cd841 bl1_vector_dim │ │ │ │ +00688f60 00158c16 R_ARM_JUMP_SLOT 003f16d1 FLASH_Obj_datatype │ │ │ │ +00688f64 000e7516 R_ARM_JUMP_SLOT 00537949 FLA_Chol_u_ops_var1 │ │ │ │ +00688f68 0001f516 R_ARM_JUMP_SLOT 0040cb05 fla_dlamc3 │ │ │ │ +00688f6c 000b4216 R_ARM_JUMP_SLOT 004a5ab9 FLA_Herk_uh_unb_var6 │ │ │ │ +00688f70 00103b16 R_ARM_JUMP_SLOT 0048788d FLA_Her2k_lh_unb_var6 │ │ │ │ +00688f74 0006e916 R_ARM_JUMP_SLOT 0039eae5 dorml2_fla │ │ │ │ +00688f78 000a4616 R_ARM_JUMP_SLOT 00265229 slarft_ │ │ │ │ +00688f7c 0007be16 R_ARM_JUMP_SLOT 003bf80d bl1_sger_blas │ │ │ │ +00688f80 001a8016 R_ARM_JUMP_SLOT 003e86f1 FLA_Cntl_init │ │ │ │ +00688f84 000eac16 R_ARM_JUMP_SLOT 00270551 slarzb_ │ │ │ │ +00688f88 000aca16 R_ARM_JUMP_SLOT 003ae211 z_div │ │ │ │ +00688f8c 001bbb16 R_ARM_JUMP_SLOT 001bfde1 dlatdf_ │ │ │ │ +00688f90 000cd316 R_ARM_JUMP_SLOT 0056bb71 FLA_Trinv_uu_ops_var4 │ │ │ │ +00688f94 000ee216 R_ARM_JUMP_SLOT 003cd8d5 bl1_dallocv │ │ │ │ +00688f98 001b0b16 R_ARM_JUMP_SLOT 0014de49 cungtr_ │ │ │ │ +00688f9c 00195d16 R_ARM_JUMP_SLOT 004e91d9 FLA_Syrk_un_blk_var3 │ │ │ │ +00688fa0 00046316 R_ARM_JUMP_SLOT 004ef4b1 FLA_Trmm_rlc │ │ │ │ +00688fa4 000b1616 R_ARM_JUMP_SLOT 003ecfd9 FLASH_LQ_UT_cntl_finalize │ │ │ │ +00688fa8 0012d516 R_ARM_JUMP_SLOT 003d4ecd FLA_Obj_create_without_buffer_check │ │ │ │ +00688fac 00017816 R_ARM_JUMP_SLOT 0055d175 FLA_Tevd_iteracc_n_opd_var1 │ │ │ │ +00688fb0 000a4d16 R_ARM_JUMP_SLOT 0026c3b1 slaruv_ │ │ │ │ +00688fb4 000c4016 R_ARM_JUMP_SLOT 00150a05 cunmlq_ │ │ │ │ +00688fb8 001b5516 R_ARM_JUMP_SLOT 002e5651 zggbak_ │ │ │ │ 00688fbc 0008a816 R_ARM_JUMP_SLOT 0019bfe9 dlangt_ │ │ │ │ -00688fc0 0012d616 R_ARM_JUMP_SLOT 00197ae1 dlaneg_ │ │ │ │ -00688fc4 0019f416 R_ARM_JUMP_SLOT 004b8de9 FLA_Symm_rl_blk_var3 │ │ │ │ -00688fc8 0013ad16 R_ARM_JUMP_SLOT 00288411 spbcon_ │ │ │ │ -00688fcc 001c7016 R_ARM_JUMP_SLOT 004fdbd5 FLA_Trmm_lut_unb_var3 │ │ │ │ -00688fd0 0014a416 R_ARM_JUMP_SLOT 00506489 FLA_Trmm_ruc_blk_var2 │ │ │ │ -00688fd4 0008a716 R_ARM_JUMP_SLOT 003cc7d5 bl1_abort_msg │ │ │ │ -00688fd8 0006b816 R_ARM_JUMP_SLOT 0043ccf5 FLA_Gemm_cc_blk_var4 │ │ │ │ -00688fdc 000b8416 R_ARM_JUMP_SLOT 003bfc2d bl1_cher2_blas │ │ │ │ -00688fe0 000e6516 R_ARM_JUMP_SLOT 0027b415 slasq2_ │ │ │ │ -00688fe4 00115516 R_ARM_JUMP_SLOT 00629b55 FLA_Sylv_nn_blk_var5 │ │ │ │ -00688fe8 00068216 R_ARM_JUMP_SLOT 00426199 FLA_Eig_gest_iu_blk_ext │ │ │ │ -00688fec 0002e416 R_ARM_JUMP_SLOT 0057aa7d FLA_Bidiag_UT_u_blk_var1 │ │ │ │ -00688ff0 000df716 R_ARM_JUMP_SLOT 00436389 FLA_Gemv_n │ │ │ │ -00688ff4 000a5116 R_ARM_JUMP_SLOT 00201a29 dtrsen_ │ │ │ │ -00688ff8 000eb416 R_ARM_JUMP_SLOT 00656079 FLASH_Apply_QUD_UT_inc_create_workspace │ │ │ │ -00688ffc 0009eb16 R_ARM_JUMP_SLOT 004d0501 FLA_Syr2k_lt_blk_var6 │ │ │ │ -00689000 000a6316 R_ARM_JUMP_SLOT 003e7439 FLA_UDdate_UT_solve_check │ │ │ │ -00689004 000fee16 R_ARM_JUMP_SLOT 00271de9 slarrv_ │ │ │ │ -00689008 00084d16 R_ARM_JUMP_SLOT 005f3219 FLA_Lyap_n_opt_var4 │ │ │ │ -0068900c 00170d16 R_ARM_JUMP_SLOT 0032f4f9 zlanhe_ │ │ │ │ -00689010 00060316 R_ARM_JUMP_SLOT 001c90d1 dorbdb4_ │ │ │ │ +00688fc0 0012d616 R_ARM_JUMP_SLOT 00196925 dlaneg_ │ │ │ │ +00688fc4 0019f416 R_ARM_JUMP_SLOT 004b8dcd FLA_Symm_rl_blk_var3 │ │ │ │ +00688fc8 0013ad16 R_ARM_JUMP_SLOT 002883ad spbcon_ │ │ │ │ +00688fcc 001c7016 R_ARM_JUMP_SLOT 004fdbb9 FLA_Trmm_lut_unb_var3 │ │ │ │ +00688fd0 0014a416 R_ARM_JUMP_SLOT 0050646d FLA_Trmm_ruc_blk_var2 │ │ │ │ +00688fd4 0008a716 R_ARM_JUMP_SLOT 003cc7e5 bl1_abort_msg │ │ │ │ +00688fd8 0006b816 R_ARM_JUMP_SLOT 0043ccfd FLA_Gemm_cc_blk_var4 │ │ │ │ +00688fdc 000b8416 R_ARM_JUMP_SLOT 003c00ed bl1_cher2_blas │ │ │ │ +00688fe0 000e6516 R_ARM_JUMP_SLOT 00279259 slasq2_ │ │ │ │ +00688fe4 00115516 R_ARM_JUMP_SLOT 00628efd FLA_Sylv_nn_blk_var5 │ │ │ │ +00688fe8 00068216 R_ARM_JUMP_SLOT 004261a1 FLA_Eig_gest_iu_blk_ext │ │ │ │ +00688fec 0002e416 R_ARM_JUMP_SLOT 00579e4d FLA_Bidiag_UT_u_blk_var1 │ │ │ │ +00688ff0 000df716 R_ARM_JUMP_SLOT 00436a11 FLA_Gemv_n │ │ │ │ +00688ff4 000a5116 R_ARM_JUMP_SLOT 00203e8d dtrsen_ │ │ │ │ +00688ff8 000eb416 R_ARM_JUMP_SLOT 00657389 FLASH_Apply_QUD_UT_inc_create_workspace │ │ │ │ +00688ffc 0009eb16 R_ARM_JUMP_SLOT 004d04e5 FLA_Syr2k_lt_blk_var6 │ │ │ │ +00689000 000a6316 R_ARM_JUMP_SLOT 003e7441 FLA_UDdate_UT_solve_check │ │ │ │ +00689004 000fee16 R_ARM_JUMP_SLOT 00271a71 slarrv_ │ │ │ │ +00689008 00084d16 R_ARM_JUMP_SLOT 005f28c1 FLA_Lyap_n_opt_var4 │ │ │ │ +0068900c 00170d16 R_ARM_JUMP_SLOT 00330159 zlanhe_ │ │ │ │ +00689010 00060316 R_ARM_JUMP_SLOT 001c90d5 dorbdb4_ │ │ │ │ 00689014 00007a16 R_ARM_JUMP_SLOT 00000000 ssymm_ │ │ │ │ -00689018 00137116 R_ARM_JUMP_SLOT 0029e0ed ssycon_ │ │ │ │ -0068901c 00024016 R_ARM_JUMP_SLOT 005bfd19 FLA_Hess_UT_blf_var2 │ │ │ │ -00689020 0010f616 R_ARM_JUMP_SLOT 00419a49 FLA_Axpyt_t_task │ │ │ │ +00689018 00137116 R_ARM_JUMP_SLOT 0029f87d ssycon_ │ │ │ │ +0068901c 00024016 R_ARM_JUMP_SLOT 005c056d FLA_Hess_UT_blf_var2 │ │ │ │ +00689020 0010f616 R_ARM_JUMP_SLOT 00419a05 FLA_Axpyt_t_task │ │ │ │ 00689024 0016a316 R_ARM_JUMP_SLOT 001b3a41 dlasd1_ │ │ │ │ -00689028 00132416 R_ARM_JUMP_SLOT 005a1225 FLA_Eig_gest_il_opt_var2 │ │ │ │ -0068902c 00140e16 R_ARM_JUMP_SLOT 002252ad sgerqf_ │ │ │ │ -00689030 0018aa16 R_ARM_JUMP_SLOT 003ad2b9 ilaenv_ │ │ │ │ -00689034 00145816 R_ARM_JUMP_SLOT 0047a109 FLA_Hemm_ru_blk_var5 │ │ │ │ +00689028 00132416 R_ARM_JUMP_SLOT 005a1205 FLA_Eig_gest_il_opt_var2 │ │ │ │ +0068902c 00140e16 R_ARM_JUMP_SLOT 00225569 sgerqf_ │ │ │ │ +00689030 0018aa16 R_ARM_JUMP_SLOT 003ad24d ilaenv_ │ │ │ │ +00689034 00145816 R_ARM_JUMP_SLOT 0047a0ed FLA_Hemm_ru_blk_var5 │ │ │ │ 00689038 00007b16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -0068903c 0010e016 R_ARM_JUMP_SLOT 00424091 FLA_Herk_lh_task │ │ │ │ -00689040 00183016 R_ARM_JUMP_SLOT 0028ca8d spbrfs_ │ │ │ │ -00689044 00176a16 R_ARM_JUMP_SLOT 003d7421 FLA_Househ3UD_UT_check │ │ │ │ -00689048 000f5516 R_ARM_JUMP_SLOT 004837a5 FLA_Her2k_lh_blk_var5 │ │ │ │ -0068904c 00148716 R_ARM_JUMP_SLOT 005aaef1 FLA_Eig_gest_iu_ops_var3 │ │ │ │ -00689050 00120b16 R_ARM_JUMP_SLOT 0055534d FLA_QR_UT_ops_var2 │ │ │ │ -00689054 0012ba16 R_ARM_JUMP_SLOT 00134fe5 ctgsna_ │ │ │ │ -00689058 000f1d16 R_ARM_JUMP_SLOT 00280ca5 slatps_ │ │ │ │ -0068905c 00029516 R_ARM_JUMP_SLOT 002927c5 sptts2_ │ │ │ │ -00689060 00178116 R_ARM_JUMP_SLOT 0009244d cgbtrf_ │ │ │ │ -00689064 00060416 R_ARM_JUMP_SLOT 0054f989 FLA_LQ_UT_ops_var2 │ │ │ │ -00689068 0015d816 R_ARM_JUMP_SLOT 00662b61 FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ -0068906c 0002fa16 R_ARM_JUMP_SLOT 00434219 FLA_Scal_blk_var4 │ │ │ │ -00689070 00058316 R_ARM_JUMP_SLOT 004262a1 FLA_Eig_gest_unb_external │ │ │ │ -00689074 0012e216 R_ARM_JUMP_SLOT 003b9471 bl1_zdscalv │ │ │ │ +0068903c 0010e016 R_ARM_JUMP_SLOT 00424099 FLA_Herk_lh_task │ │ │ │ +00689040 00183016 R_ARM_JUMP_SLOT 0028baad spbrfs_ │ │ │ │ +00689044 00176a16 R_ARM_JUMP_SLOT 003d7429 FLA_Househ3UD_UT_check │ │ │ │ +00689048 000f5516 R_ARM_JUMP_SLOT 00483141 FLA_Her2k_lh_blk_var5 │ │ │ │ +0068904c 00148716 R_ARM_JUMP_SLOT 005aaed1 FLA_Eig_gest_iu_ops_var3 │ │ │ │ +00689050 00120b16 R_ARM_JUMP_SLOT 005558ed FLA_QR_UT_ops_var2 │ │ │ │ +00689054 0012ba16 R_ARM_JUMP_SLOT 00134fdd ctgsna_ │ │ │ │ +00689058 000f1d16 R_ARM_JUMP_SLOT 00280c85 slatps_ │ │ │ │ +0068905c 00029516 R_ARM_JUMP_SLOT 00291ef1 sptts2_ │ │ │ │ +00689060 00178116 R_ARM_JUMP_SLOT 000928e1 cgbtrf_ │ │ │ │ +00689064 00060416 R_ARM_JUMP_SLOT 0054f659 FLA_LQ_UT_ops_var2 │ │ │ │ +00689068 0015d816 R_ARM_JUMP_SLOT 00662031 FLA_Apply_Q_UT_lhbr_blk_var1 │ │ │ │ +0068906c 0002fa16 R_ARM_JUMP_SLOT 00433f7d FLA_Scal_blk_var4 │ │ │ │ +00689070 00058316 R_ARM_JUMP_SLOT 004262a9 FLA_Eig_gest_unb_external │ │ │ │ +00689074 0012e216 R_ARM_JUMP_SLOT 003b9521 bl1_zdscalv │ │ │ │ 00689078 00007c16 R_ARM_JUMP_SLOT 00000000 zgemv_ │ │ │ │ -0068907c 00195816 R_ARM_JUMP_SLOT 003c5655 bl1_ztrmm_blas │ │ │ │ -00689080 0007ca16 R_ARM_JUMP_SLOT 0050a6c5 FLA_Trmm_run_unb_var1 │ │ │ │ -00689084 00156516 R_ARM_JUMP_SLOT 005068f5 FLA_Trmm_ruc_unb_var3 │ │ │ │ -00689088 00188316 R_ARM_JUMP_SLOT 003b6299 bl1_saxpymt │ │ │ │ -0068908c 0012b416 R_ARM_JUMP_SLOT 00420fd9 FLA_Syr2k_external │ │ │ │ -00689090 00012e16 R_ARM_JUMP_SLOT 004b5cad FLA_Symm_lu_unb_var4 │ │ │ │ -00689094 0002f616 R_ARM_JUMP_SLOT 00271145 slasd5_ │ │ │ │ -00689098 00190616 R_ARM_JUMP_SLOT 0056714d FLA_Trinv_un_blk_var1 │ │ │ │ -0068909c 001c0016 R_ARM_JUMP_SLOT 006633e9 FLA_Apply_Q_UT_lhbc_blk_var3 │ │ │ │ -006890a0 0011e016 R_ARM_JUMP_SLOT 0046aaa1 FLA_Hemm_ll_unb_var7 │ │ │ │ -006890a4 001a0a16 R_ARM_JUMP_SLOT 004eae99 FLA_Syrk_un_unb_var4 │ │ │ │ -006890a8 001b6716 R_ARM_JUMP_SLOT 003b6679 bl1_zaxpymt │ │ │ │ -006890ac 00177416 R_ARM_JUMP_SLOT 005b5829 FLA_Eig_gest_nl_unb_var4 │ │ │ │ +0068907c 00195816 R_ARM_JUMP_SLOT 003c6e0d bl1_ztrmm_blas │ │ │ │ +00689080 0007ca16 R_ARM_JUMP_SLOT 0050a505 FLA_Trmm_run_unb_var1 │ │ │ │ +00689084 00156516 R_ARM_JUMP_SLOT 005068d9 FLA_Trmm_ruc_unb_var3 │ │ │ │ +00689088 00188316 R_ARM_JUMP_SLOT 003b5e51 bl1_saxpymt │ │ │ │ +0068908c 0012b416 R_ARM_JUMP_SLOT 00420fe1 FLA_Syr2k_external │ │ │ │ +00689090 00012e16 R_ARM_JUMP_SLOT 004b61e5 FLA_Symm_lu_unb_var4 │ │ │ │ +00689094 0002f616 R_ARM_JUMP_SLOT 0027125d slasd5_ │ │ │ │ +00689098 00190616 R_ARM_JUMP_SLOT 00567135 FLA_Trinv_un_blk_var1 │ │ │ │ +0068909c 001c0016 R_ARM_JUMP_SLOT 006628b9 FLA_Apply_Q_UT_lhbc_blk_var3 │ │ │ │ +006890a0 0011e016 R_ARM_JUMP_SLOT 0046aa85 FLA_Hemm_ll_unb_var7 │ │ │ │ +006890a4 001a0a16 R_ARM_JUMP_SLOT 004ea705 FLA_Syrk_un_unb_var4 │ │ │ │ +006890a8 001b6716 R_ARM_JUMP_SLOT 003b6231 bl1_zaxpymt │ │ │ │ +006890ac 00177416 R_ARM_JUMP_SLOT 005b6701 FLA_Eig_gest_nl_unb_var4 │ │ │ │ 006890b0 00007d16 R_ARM_JUMP_SLOT 00000000 ddot_ │ │ │ │ -006890b4 001a2116 R_ARM_JUMP_SLOT 00657919 FLASH_Apply_Q_UT │ │ │ │ -006890b8 00135116 R_ARM_JUMP_SLOT 00502871 FLA_Trmm_rln_blk_var1 │ │ │ │ -006890bc 00086d16 R_ARM_JUMP_SLOT 00405f41 FLA_random_double │ │ │ │ -006890c0 001b8516 R_ARM_JUMP_SLOT 003d5421 FLA_Obj_free_without_buffer_check │ │ │ │ -006890c4 000ee916 R_ARM_JUMP_SLOT 006332dd FLA_Apply_CAQ_UT_inc_apply_panels │ │ │ │ -006890c8 00127b16 R_ARM_JUMP_SLOT 0041bf11 FLA_Her2_external │ │ │ │ -006890cc 000d5716 R_ARM_JUMP_SLOT 005250f1 FLA_Trsm_rlt_unb_var2 │ │ │ │ -006890d0 00144416 R_ARM_JUMP_SLOT 0011a769 cptcon_ │ │ │ │ -006890d4 001b3f16 R_ARM_JUMP_SLOT 0024dd75 slag2d_ │ │ │ │ -006890d8 00017916 R_ARM_JUMP_SLOT 00433869 FLA_Copyt_t_blk_var4 │ │ │ │ -006890dc 0011e716 R_ARM_JUMP_SLOT 00427705 FLA_Apply_QUD_UT_task │ │ │ │ -006890e0 0019dd16 R_ARM_JUMP_SLOT 003f983d FLA_Repart_1x2_to_1x3 │ │ │ │ -006890e4 00067516 R_ARM_JUMP_SLOT 003daa11 FLA_Scalr_check │ │ │ │ -006890e8 00114616 R_ARM_JUMP_SLOT 005c8221 FLA_Hess_UT_step_opz_var2 │ │ │ │ -006890ec 00128316 R_ARM_JUMP_SLOT 00422f35 FLA_Hemm_task │ │ │ │ -006890f0 00128816 R_ARM_JUMP_SLOT 003ece5d FLASH_CAQR_UT_inc_cntl_finalize │ │ │ │ +006890b4 001a2116 R_ARM_JUMP_SLOT 00657901 FLASH_Apply_Q_UT │ │ │ │ +006890b8 00135116 R_ARM_JUMP_SLOT 00502855 FLA_Trmm_rln_blk_var1 │ │ │ │ +006890bc 00086d16 R_ARM_JUMP_SLOT 00405f49 FLA_random_double │ │ │ │ +006890c0 001b8516 R_ARM_JUMP_SLOT 003d5429 FLA_Obj_free_without_buffer_check │ │ │ │ +006890c4 000ee916 R_ARM_JUMP_SLOT 006332c5 FLA_Apply_CAQ_UT_inc_apply_panels │ │ │ │ +006890c8 00127b16 R_ARM_JUMP_SLOT 0041b9ad FLA_Her2_external │ │ │ │ +006890cc 000d5716 R_ARM_JUMP_SLOT 005246d5 FLA_Trsm_rlt_unb_var2 │ │ │ │ +006890d0 00144416 R_ARM_JUMP_SLOT 0011a761 cptcon_ │ │ │ │ +006890d4 001b3f16 R_ARM_JUMP_SLOT 0024d4cd slag2d_ │ │ │ │ +006890d8 00017916 R_ARM_JUMP_SLOT 00433a3d FLA_Copyt_t_blk_var4 │ │ │ │ +006890dc 0011e716 R_ARM_JUMP_SLOT 0042770d FLA_Apply_QUD_UT_task │ │ │ │ +006890e0 0019dd16 R_ARM_JUMP_SLOT 003f9845 FLA_Repart_1x2_to_1x3 │ │ │ │ +006890e4 00067516 R_ARM_JUMP_SLOT 003daa19 FLA_Scalr_check │ │ │ │ +006890e8 00114616 R_ARM_JUMP_SLOT 005c8201 FLA_Hess_UT_step_opz_var2 │ │ │ │ +006890ec 00128316 R_ARM_JUMP_SLOT 00422f3d FLA_Hemm_task │ │ │ │ +006890f0 00128816 R_ARM_JUMP_SLOT 003ece65 FLASH_CAQR_UT_inc_cntl_finalize │ │ │ │ 006890f4 00007f16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -006890f8 00071b16 R_ARM_JUMP_SLOT 00112bd5 cpoequ_ │ │ │ │ -006890fc 0014ba16 R_ARM_JUMP_SLOT 003e5085 FLA_SPDinv_internal_check │ │ │ │ -00689100 00015316 R_ARM_JUMP_SLOT 0042d6b1 FLASH_Copy │ │ │ │ -00689104 00117716 R_ARM_JUMP_SLOT 004c9f05 FLA_Syr2k_ln_blk_var6 │ │ │ │ -00689108 00077016 R_ARM_JUMP_SLOT 0006a585 dgetrf_ │ │ │ │ -0068910c 000e6616 R_ARM_JUMP_SLOT 0040d959 FLA_Sort_evd_b_opc │ │ │ │ -00689110 00170f16 R_ARM_JUMP_SLOT 0057ff11 FLA_Bidiag_UT_u_step_ofz_var2 │ │ │ │ -00689114 001a8e16 R_ARM_JUMP_SLOT 005be299 FLA_Hess_UT_recover_tau_submatrix │ │ │ │ -00689118 001abe16 R_ARM_JUMP_SLOT 000f0b1d clapmt_ │ │ │ │ -0068911c 000e7d16 R_ARM_JUMP_SLOT 0040d769 FLA_Sort_evd_b_ops │ │ │ │ -00689120 00173c16 R_ARM_JUMP_SLOT 003f6835 FLA_Check_error_level │ │ │ │ -00689124 0016f016 R_ARM_JUMP_SLOT 005e9dc5 FLA_Lyap_h_opd_var1 │ │ │ │ -00689128 0013c116 R_ARM_JUMP_SLOT 005d3a69 FLA_Tridiag_UT_extract_real_diagonals │ │ │ │ -0068912c 001b2916 R_ARM_JUMP_SLOT 0034386d zlaset_ │ │ │ │ -00689130 00068916 R_ARM_JUMP_SLOT 005cc0c9 FLA_Hess_UT_step_ofu_var4 │ │ │ │ -00689134 00067816 R_ARM_JUMP_SLOT 002e4e49 zgetc2_ │ │ │ │ -00689138 0001eb16 R_ARM_JUMP_SLOT 003dba4d FLA_Her_check │ │ │ │ -0068913c 0013cf16 R_ARM_JUMP_SLOT 0040d281 FLA_Sv_2x2_ops │ │ │ │ +006890f8 00071b16 R_ARM_JUMP_SLOT 001127f5 cpoequ_ │ │ │ │ +006890fc 0014ba16 R_ARM_JUMP_SLOT 003e508d FLA_SPDinv_internal_check │ │ │ │ +00689100 00015316 R_ARM_JUMP_SLOT 0042cdcd FLASH_Copy │ │ │ │ +00689104 00117716 R_ARM_JUMP_SLOT 004c9ee9 FLA_Syr2k_ln_blk_var6 │ │ │ │ +00689108 00077016 R_ARM_JUMP_SLOT 0006b549 dgetrf_ │ │ │ │ +0068910c 000e6616 R_ARM_JUMP_SLOT 0040dc95 FLA_Sort_evd_b_opc │ │ │ │ +00689110 00170f16 R_ARM_JUMP_SLOT 0057fef1 FLA_Bidiag_UT_u_step_ofz_var2 │ │ │ │ +00689114 001a8e16 R_ARM_JUMP_SLOT 005be279 FLA_Hess_UT_recover_tau_submatrix │ │ │ │ +00689118 001abe16 R_ARM_JUMP_SLOT 000f0b15 clapmt_ │ │ │ │ +0068911c 000e7d16 R_ARM_JUMP_SLOT 0040daa5 FLA_Sort_evd_b_ops │ │ │ │ +00689120 00173c16 R_ARM_JUMP_SLOT 003f7905 FLA_Check_error_level │ │ │ │ +00689124 0016f016 R_ARM_JUMP_SLOT 005e9dad FLA_Lyap_h_opd_var1 │ │ │ │ +00689128 0013c116 R_ARM_JUMP_SLOT 005d3a49 FLA_Tridiag_UT_extract_real_diagonals │ │ │ │ +0068912c 001b2916 R_ARM_JUMP_SLOT 00340279 zlaset_ │ │ │ │ +00689130 00068916 R_ARM_JUMP_SLOT 005cc0a9 FLA_Hess_UT_step_ofu_var4 │ │ │ │ +00689134 00067816 R_ARM_JUMP_SLOT 002e4e21 zgetc2_ │ │ │ │ +00689138 0001eb16 R_ARM_JUMP_SLOT 003dba55 FLA_Her_check │ │ │ │ +0068913c 0013cf16 R_ARM_JUMP_SLOT 0040d289 FLA_Sv_2x2_ops │ │ │ │ 00689140 0019bd16 R_ARM_JUMP_SLOT 00089da1 zungqr_check │ │ │ │ -00689144 00170216 R_ARM_JUMP_SLOT 00517c41 FLA_Trsm_luc_unb_var4 │ │ │ │ -00689148 000b0716 R_ARM_JUMP_SLOT 0030b051 zhpevx_ │ │ │ │ -0068914c 000b0016 R_ARM_JUMP_SLOT 003ce99d bl1_cfree_contigm │ │ │ │ -00689150 00078d16 R_ARM_JUMP_SLOT 003edec5 FLASH_Obj_create_hierarchy_check │ │ │ │ -00689154 001bf616 R_ARM_JUMP_SLOT 004b19c5 FLA_Symm_lu_blk_var1 │ │ │ │ -00689158 000aed16 R_ARM_JUMP_SLOT 003aec3d c_sqrt │ │ │ │ -0068915c 000fc516 R_ARM_JUMP_SLOT 005418e1 FLA_LU_nopiv_opd_var3 │ │ │ │ -00689160 0013af16 R_ARM_JUMP_SLOT 0053a88d FLA_SA_FS_blk │ │ │ │ -00689164 00104e16 R_ARM_JUMP_SLOT 00520ba5 FLA_Trsm_rlh_unb_var4 │ │ │ │ -00689168 000a4716 R_ARM_JUMP_SLOT 005500e5 FLA_QR2_UT_blk_var2 │ │ │ │ -0068916c 00052e16 R_ARM_JUMP_SLOT 003bec69 bl1_dgemv │ │ │ │ -00689170 0013f016 R_ARM_JUMP_SLOT 003c1271 bl1_ssyr2_blas │ │ │ │ -00689174 0005e716 R_ARM_JUMP_SLOT 0046dead FLA_Hemm_lu_blk_var7 │ │ │ │ +00689144 00170216 R_ARM_JUMP_SLOT 00517c25 FLA_Trsm_luc_unb_var4 │ │ │ │ +00689148 000b0716 R_ARM_JUMP_SLOT 0030accd zhpevx_ │ │ │ │ +0068914c 000b0016 R_ARM_JUMP_SLOT 003cf065 bl1_cfree_contigm │ │ │ │ +00689150 00078d16 R_ARM_JUMP_SLOT 003edecd FLASH_Obj_create_hierarchy_check │ │ │ │ +00689154 001bf616 R_ARM_JUMP_SLOT 004b2261 FLA_Symm_lu_blk_var1 │ │ │ │ +00689158 000aed16 R_ARM_JUMP_SLOT 003aeb0d c_sqrt │ │ │ │ +0068915c 000fc516 R_ARM_JUMP_SLOT 0054227d FLA_LU_nopiv_opd_var3 │ │ │ │ +00689160 0013af16 R_ARM_JUMP_SLOT 0053a551 FLA_SA_FS_blk │ │ │ │ +00689164 00104e16 R_ARM_JUMP_SLOT 00521291 FLA_Trsm_rlh_unb_var4 │ │ │ │ +00689168 000a4716 R_ARM_JUMP_SLOT 005500c5 FLA_QR2_UT_blk_var2 │ │ │ │ +0068916c 00052e16 R_ARM_JUMP_SLOT 003bf129 bl1_dgemv │ │ │ │ +00689170 0013f016 R_ARM_JUMP_SLOT 003c15c1 bl1_ssyr2_blas │ │ │ │ +00689174 0005e716 R_ARM_JUMP_SLOT 0046de91 FLA_Hemm_lu_blk_var7 │ │ │ │ 00689178 00008016 R_ARM_JUMP_SLOT 00000000 atan │ │ │ │ -0068917c 0013c316 R_ARM_JUMP_SLOT 003d9f21 FLA_Dot_check │ │ │ │ -00689180 000fc016 R_ARM_JUMP_SLOT 004204c1 FLA_Herk_external │ │ │ │ -00689184 00123f16 R_ARM_JUMP_SLOT 0064a651 FLA_Apply_G_rf_opd_var6 │ │ │ │ -00689188 000d1416 R_ARM_JUMP_SLOT 003b7389 bl1_ccopy │ │ │ │ -0068918c 00188c16 R_ARM_JUMP_SLOT 003bcfe5 bl1_zccopymr │ │ │ │ -00689190 00049b16 R_ARM_JUMP_SLOT 00475cb5 FLA_Hemm_rl_unb_var2 │ │ │ │ +0068917c 0013c316 R_ARM_JUMP_SLOT 003d9f29 FLA_Dot_check │ │ │ │ +00689180 000fc016 R_ARM_JUMP_SLOT 0041fe9d FLA_Herk_external │ │ │ │ +00689184 00123f16 R_ARM_JUMP_SLOT 00645675 FLA_Apply_G_rf_opd_var6 │ │ │ │ +00689188 000d1416 R_ARM_JUMP_SLOT 003b75b9 bl1_ccopy │ │ │ │ +0068918c 00188c16 R_ARM_JUMP_SLOT 003bcff5 bl1_zccopymr │ │ │ │ +00689190 00049b16 R_ARM_JUMP_SLOT 00475c99 FLA_Hemm_rl_unb_var2 │ │ │ │ 00689194 00008116 R_ARM_JUMP_SLOT 00000000 isamax_ │ │ │ │ -00689198 00065816 R_ARM_JUMP_SLOT 003ab4fd cdotc_f2c_ │ │ │ │ +00689198 00065816 R_ARM_JUMP_SLOT 003aaba1 cdotc_f2c_ │ │ │ │ 0068919c 00167416 R_ARM_JUMP_SLOT 00069c8d sgesvd_ │ │ │ │ -006891a0 00039016 R_ARM_JUMP_SLOT 003b840d bl1_cinvscalv │ │ │ │ -006891a4 000af316 R_ARM_JUMP_SLOT 00346fb1 zlaqr5_ │ │ │ │ -006891a8 000c7716 R_ARM_JUMP_SLOT 00669a8d FLA_Apply_Q_UT_lnfc_blk_var3 │ │ │ │ -006891ac 0003c716 R_ARM_JUMP_SLOT 0041e421 FLA_Trsvsx_external │ │ │ │ -006891b0 001b2c16 R_ARM_JUMP_SLOT 0040026d FLASH_Queue_wait_dequeue_block │ │ │ │ -006891b4 00058d16 R_ARM_JUMP_SLOT 00331b89 zlalsd_ │ │ │ │ -006891b8 000ce516 R_ARM_JUMP_SLOT 00437975 FLA_Gemv_n_blk_var2 │ │ │ │ -006891bc 000b1716 R_ARM_JUMP_SLOT 000e537d claic1_ │ │ │ │ -006891c0 000fc616 R_ARM_JUMP_SLOT 003d0d2d bl1_cinvertv │ │ │ │ -006891c4 000a6516 R_ARM_JUMP_SLOT 003954c1 zunmr2_ │ │ │ │ -006891c8 00181b16 R_ARM_JUMP_SLOT 005a778d FLA_Eig_gest_iu_blk_var4 │ │ │ │ +006891a0 00039016 R_ARM_JUMP_SLOT 003b841d bl1_cinvscalv │ │ │ │ +006891a4 000af316 R_ARM_JUMP_SLOT 00346f91 zlaqr5_ │ │ │ │ +006891a8 000c7716 R_ARM_JUMP_SLOT 00669cfd FLA_Apply_Q_UT_lnfc_blk_var3 │ │ │ │ +006891ac 0003c716 R_ARM_JUMP_SLOT 0041e429 FLA_Trsvsx_external │ │ │ │ +006891b0 001b2c16 R_ARM_JUMP_SLOT 004000ad FLASH_Queue_wait_dequeue_block │ │ │ │ +006891b4 00058d16 R_ARM_JUMP_SLOT 00332009 zlalsd_ │ │ │ │ +006891b8 000ce516 R_ARM_JUMP_SLOT 0043797d FLA_Gemv_n_blk_var2 │ │ │ │ +006891bc 000b1716 R_ARM_JUMP_SLOT 000dfca9 claic1_ │ │ │ │ +006891c0 000fc616 R_ARM_JUMP_SLOT 003d0d35 bl1_cinvertv │ │ │ │ +006891c4 000a6516 R_ARM_JUMP_SLOT 00395b51 zunmr2_ │ │ │ │ +006891c8 00181b16 R_ARM_JUMP_SLOT 005a8b79 FLA_Eig_gest_iu_blk_var4 │ │ │ │ 006891cc 00008216 R_ARM_JUMP_SLOT 00000000 lrand48@GLIBC_2.4 │ │ │ │ -006891d0 000d6f16 R_ARM_JUMP_SLOT 00429471 FLA_SA_FS_task │ │ │ │ -006891d4 00119616 R_ARM_JUMP_SLOT 003f839d FLA_Obj_extract_real_part │ │ │ │ -006891d8 00112e16 R_ARM_JUMP_SLOT 001b9865 dlaset_ │ │ │ │ -006891dc 00039416 R_ARM_JUMP_SLOT 0012b965 csytrs2_ │ │ │ │ -006891e0 000f9816 R_ARM_JUMP_SLOT 003d5971 FLA_Obj_show_check │ │ │ │ -006891e4 00123d16 R_ARM_JUMP_SLOT 00423069 FLA_Hemm_lu_task │ │ │ │ -006891e8 00038d16 R_ARM_JUMP_SLOT 00592f95 FLA_Bidiag_UT_u_unb_var3 │ │ │ │ -006891ec 00118616 R_ARM_JUMP_SLOT 004d619d FLA_Syr2k_un_blk_var4 │ │ │ │ -006891f0 000bb716 R_ARM_JUMP_SLOT 003acde1 dmaxloc_ │ │ │ │ -006891f4 001bc016 R_ARM_JUMP_SLOT 004fcff9 FLA_Trmm_lut_blk_var3 │ │ │ │ -006891f8 00072f16 R_ARM_JUMP_SLOT 003d4e05 FLA_Obj_create_constant_check │ │ │ │ -006891fc 00033316 R_ARM_JUMP_SLOT 004e7559 FLA_Syrk_lt_unb_var1 │ │ │ │ -00689200 001a9516 R_ARM_JUMP_SLOT 00500bcd FLA_Trmm_rlh_blk_var1 │ │ │ │ -00689204 0009b616 R_ARM_JUMP_SLOT 001b7051 dlasdt_ │ │ │ │ -00689208 00034b16 R_ARM_JUMP_SLOT 003d216d bl1_cscalediag │ │ │ │ -0068920c 00159216 R_ARM_JUMP_SLOT 00562d89 FLA_Trinv_ln_ops_var3 │ │ │ │ -00689210 000e3016 R_ARM_JUMP_SLOT 0010e6a9 cpbstf_ │ │ │ │ -00689214 0008e216 R_ARM_JUMP_SLOT 0048e281 FLA_Her2k_ln_unb_var7 │ │ │ │ -00689218 00102e16 R_ARM_JUMP_SLOT 0056346d FLA_Trinv_ln_opd_var4 │ │ │ │ -0068921c 001a3116 R_ARM_JUMP_SLOT 005a0a19 FLA_Eig_gest_il_opd_var2 │ │ │ │ -00689220 000c5316 R_ARM_JUMP_SLOT 005051b9 FLA_Trmm_rlt_unb_var1 │ │ │ │ -00689224 00187416 R_ARM_JUMP_SLOT 003f69c1 FLA_Check_floating_object │ │ │ │ -00689228 001a4916 R_ARM_JUMP_SLOT 00558ffd FLA_Svd_ext │ │ │ │ -0068922c 000a9316 R_ARM_JUMP_SLOT 004d2db9 FLA_Syr2k_lt_unb_var4 │ │ │ │ -00689230 0015ef16 R_ARM_JUMP_SLOT 00648305 FLA_Apply_G_rf_asz_var3 │ │ │ │ -00689234 0002d716 R_ARM_JUMP_SLOT 00408959 FLA_Househ2_UT_l_opc │ │ │ │ -00689238 00194f16 R_ARM_JUMP_SLOT 003cf155 bl1_zewinvscalmt │ │ │ │ -0068923c 0013f516 R_ARM_JUMP_SLOT 003f2641 FLASH_Obj_free_hierarchy │ │ │ │ -00689240 0006c616 R_ARM_JUMP_SLOT 003d2699 bl1_ssetm │ │ │ │ -00689244 000a0416 R_ARM_JUMP_SLOT 003500f9 zpbstf_ │ │ │ │ -00689248 00197716 R_ARM_JUMP_SLOT 00531901 FLA_Chol_internal │ │ │ │ -0068924c 001bcb16 R_ARM_JUMP_SLOT 005f2dd5 FLA_Lyap_n_opc_var4 │ │ │ │ -00689250 0002d416 R_ARM_JUMP_SLOT 003edf51 FLASH_Obj_free_check │ │ │ │ -00689254 001a6416 R_ARM_JUMP_SLOT 003b82b1 bl1_sinvscalv │ │ │ │ -00689258 00017516 R_ARM_JUMP_SLOT 0054edd9 FLA_LQ_UT_opz_var1 │ │ │ │ -0068925c 00079b16 R_ARM_JUMP_SLOT 003f7ea5 FLA_Check_valid_leftright_side │ │ │ │ -00689260 000a2b16 R_ARM_JUMP_SLOT 00599ba9 FLA_Eig_gest_nl │ │ │ │ +006891d0 000d6f16 R_ARM_JUMP_SLOT 00429129 FLA_SA_FS_task │ │ │ │ +006891d4 00119616 R_ARM_JUMP_SLOT 003f6a1d FLA_Obj_extract_real_part │ │ │ │ +006891d8 00112e16 R_ARM_JUMP_SLOT 001b8781 dlaset_ │ │ │ │ +006891dc 00039416 R_ARM_JUMP_SLOT 0012b95d csytrs2_ │ │ │ │ +006891e0 000f9816 R_ARM_JUMP_SLOT 003d5979 FLA_Obj_show_check │ │ │ │ +006891e4 00123d16 R_ARM_JUMP_SLOT 00423071 FLA_Hemm_lu_task │ │ │ │ +006891e8 00038d16 R_ARM_JUMP_SLOT 005948b1 FLA_Bidiag_UT_u_unb_var3 │ │ │ │ +006891ec 00118616 R_ARM_JUMP_SLOT 004d6181 FLA_Syr2k_un_blk_var4 │ │ │ │ +006891f0 000bb716 R_ARM_JUMP_SLOT 003acde5 dmaxloc_ │ │ │ │ +006891f4 001bc016 R_ARM_JUMP_SLOT 004fcd5d FLA_Trmm_lut_blk_var3 │ │ │ │ +006891f8 00072f16 R_ARM_JUMP_SLOT 003d4e0d FLA_Obj_create_constant_check │ │ │ │ +006891fc 00033316 R_ARM_JUMP_SLOT 004e7331 FLA_Syrk_lt_unb_var1 │ │ │ │ +00689200 001a9516 R_ARM_JUMP_SLOT 00501029 FLA_Trmm_rlh_blk_var1 │ │ │ │ +00689204 0009b616 R_ARM_JUMP_SLOT 001b7c99 dlasdt_ │ │ │ │ +00689208 00034b16 R_ARM_JUMP_SLOT 003d2175 bl1_cscalediag │ │ │ │ +0068920c 00159216 R_ARM_JUMP_SLOT 00562d71 FLA_Trinv_ln_ops_var3 │ │ │ │ +00689210 000e3016 R_ARM_JUMP_SLOT 0010e3fd cpbstf_ │ │ │ │ +00689214 0008e216 R_ARM_JUMP_SLOT 0048ea81 FLA_Her2k_ln_unb_var7 │ │ │ │ +00689218 00102e16 R_ARM_JUMP_SLOT 00563a31 FLA_Trinv_ln_opd_var4 │ │ │ │ +0068921c 001a3116 R_ARM_JUMP_SLOT 005a09f9 FLA_Eig_gest_il_opd_var2 │ │ │ │ +00689220 000c5316 R_ARM_JUMP_SLOT 0050599d FLA_Trmm_rlt_unb_var1 │ │ │ │ +00689224 00187416 R_ARM_JUMP_SLOT 003f7a91 FLA_Check_floating_object │ │ │ │ +00689228 001a4916 R_ARM_JUMP_SLOT 00558fdd FLA_Svd_ext │ │ │ │ +0068922c 000a9316 R_ARM_JUMP_SLOT 004d2d9d FLA_Syr2k_lt_unb_var4 │ │ │ │ +00689230 0015ef16 R_ARM_JUMP_SLOT 0064b749 FLA_Apply_G_rf_asz_var3 │ │ │ │ +00689234 0002d716 R_ARM_JUMP_SLOT 00408961 FLA_Househ2_UT_l_opc │ │ │ │ +00689238 00194f16 R_ARM_JUMP_SLOT 003ceedd bl1_zewinvscalmt │ │ │ │ +0068923c 0013f516 R_ARM_JUMP_SLOT 003f2649 FLASH_Obj_free_hierarchy │ │ │ │ +00689240 0006c616 R_ARM_JUMP_SLOT 003d2521 bl1_ssetm │ │ │ │ +00689244 000a0416 R_ARM_JUMP_SLOT 003500d9 zpbstf_ │ │ │ │ +00689248 00197716 R_ARM_JUMP_SLOT 005318e1 FLA_Chol_internal │ │ │ │ +0068924c 001bcb16 R_ARM_JUMP_SLOT 005f247d FLA_Lyap_n_opc_var4 │ │ │ │ +00689250 0002d416 R_ARM_JUMP_SLOT 003edf59 FLASH_Obj_free_check │ │ │ │ +00689254 001a6416 R_ARM_JUMP_SLOT 003b82c1 bl1_sinvscalv │ │ │ │ +00689258 00017516 R_ARM_JUMP_SLOT 0054e975 FLA_LQ_UT_opz_var1 │ │ │ │ +0068925c 00079b16 R_ARM_JUMP_SLOT 003f8f75 FLA_Check_valid_leftright_side │ │ │ │ +00689260 000a2b16 R_ARM_JUMP_SLOT 0059c371 FLA_Eig_gest_nl │ │ │ │ 00689264 00008316 R_ARM_JUMP_SLOT 00000000 zsyrk_ │ │ │ │ -00689268 0011fc16 R_ARM_JUMP_SLOT 00551d69 FLA_QR_UT_create_T │ │ │ │ -0068926c 0012f616 R_ARM_JUMP_SLOT 003e8661 FLA_Cntl_apcaqutinc_obj_create │ │ │ │ -00689270 0012a216 R_ARM_JUMP_SLOT 003e8305 FLA_Cntl_caqr2ut_obj_create │ │ │ │ -00689274 000c2a16 R_ARM_JUMP_SLOT 003cde11 bl1_c1 │ │ │ │ -00689278 00161016 R_ARM_JUMP_SLOT 005d13f9 FLA_Hess_UT_step_ops_var4 │ │ │ │ -0068927c 00110a16 R_ARM_JUMP_SLOT 005c7cd1 FLA_Hess_UT_step_opc_var2 │ │ │ │ -00689280 0001d216 R_ARM_JUMP_SLOT 004394f5 FLA_Trsv_ut │ │ │ │ -00689284 001c2416 R_ARM_JUMP_SLOT 00459c5d FLA_Gemm_nt_unb_var3 │ │ │ │ -00689288 000ee316 R_ARM_JUMP_SLOT 00424ab9 FLA_Trmm_task │ │ │ │ -0068928c 0005ac16 R_ARM_JUMP_SLOT 003da5e9 FLA_Inv_scalc_check │ │ │ │ -00689290 001af416 R_ARM_JUMP_SLOT 002e8cf1 zggqrf_ │ │ │ │ -00689294 000d7116 R_ARM_JUMP_SLOT 003e9041 FLASH_Copyr_cntl_finalize │ │ │ │ +00689268 0011fc16 R_ARM_JUMP_SLOT 00551eed FLA_QR_UT_create_T │ │ │ │ +0068926c 0012f616 R_ARM_JUMP_SLOT 003e8631 FLA_Cntl_apcaqutinc_obj_create │ │ │ │ +00689270 0012a216 R_ARM_JUMP_SLOT 003e82d5 FLA_Cntl_caqr2ut_obj_create │ │ │ │ +00689274 000c2a16 R_ARM_JUMP_SLOT 003cdc39 bl1_c1 │ │ │ │ +00689278 00161016 R_ARM_JUMP_SLOT 005d13d9 FLA_Hess_UT_step_ops_var4 │ │ │ │ +0068927c 00110a16 R_ARM_JUMP_SLOT 005c7cb1 FLA_Hess_UT_step_opc_var2 │ │ │ │ +00689280 0001d216 R_ARM_JUMP_SLOT 004394fd FLA_Trsv_ut │ │ │ │ +00689284 001c2416 R_ARM_JUMP_SLOT 004599d9 FLA_Gemm_nt_unb_var3 │ │ │ │ +00689288 000ee316 R_ARM_JUMP_SLOT 00424ac1 FLA_Trmm_task │ │ │ │ +0068928c 0005ac16 R_ARM_JUMP_SLOT 003da5f1 FLA_Inv_scalc_check │ │ │ │ +00689290 001af416 R_ARM_JUMP_SLOT 002e8cc9 zggqrf_ │ │ │ │ +00689294 000d7116 R_ARM_JUMP_SLOT 003e9049 FLASH_Copyr_cntl_finalize │ │ │ │ 00689298 00008416 R_ARM_JUMP_SLOT 00000000 stbsv_ │ │ │ │ -0068929c 000a7816 R_ARM_JUMP_SLOT 003eba59 FLA_LQ_UT_cntl_init │ │ │ │ -006892a0 00099816 R_ARM_JUMP_SLOT 003fa149 FLA_Absolute_value │ │ │ │ -006892a4 000f6e16 R_ARM_JUMP_SLOT 0052011d FLA_Trsm_rlh_blk_var1 │ │ │ │ -006892a8 0011d816 R_ARM_JUMP_SLOT 004694cd FLA_Hemm_ll_unb_var3 │ │ │ │ -006892ac 00113d16 R_ARM_JUMP_SLOT 003d4569 FLA_Cont_with_3x3_to_2x2_check │ │ │ │ -006892b0 00192616 R_ARM_JUMP_SLOT 00333081 zlansy_ │ │ │ │ -006892b4 00168d16 R_ARM_JUMP_SLOT 0045fce9 FLA_Gemm_tn_unb_var4 │ │ │ │ -006892b8 000db316 R_ARM_JUMP_SLOT 003ea4ad FLA_Trsm_cntl_finalize │ │ │ │ -006892bc 00030116 R_ARM_JUMP_SLOT 003e9475 FLASH_Gemv_cntl_init │ │ │ │ -006892c0 0002aa16 R_ARM_JUMP_SLOT 003e8155 FLA_Cntl_finalize │ │ │ │ -006892c4 000cf916 R_ARM_JUMP_SLOT 002a6291 ssytrf_ │ │ │ │ -006892c8 00011016 R_ARM_JUMP_SLOT 003d07a1 bl1_dinvert2s │ │ │ │ -006892cc 00158616 R_ARM_JUMP_SLOT 003d4425 FLA_Cont_with_1x3_to_1x2_check │ │ │ │ -006892d0 00123716 R_ARM_JUMP_SLOT 0064096d FLA_Apply_G_rf_opd_var2 │ │ │ │ -006892d4 000b6716 R_ARM_JUMP_SLOT 005488a5 FLA_LU_piv_opt_var4 │ │ │ │ -006892d8 0006d416 R_ARM_JUMP_SLOT 004395d5 FLA_Trsv_lc_blk_var1 │ │ │ │ -006892dc 001aaa16 R_ARM_JUMP_SLOT 00634b01 FLA_Apply_G_rf_ass_var1 │ │ │ │ -006892e0 000edf16 R_ARM_JUMP_SLOT 00400461 FLASH_Queue_update_cache_block │ │ │ │ -006892e4 00144c16 R_ARM_JUMP_SLOT 003fa829 FLA_Obj_elemtype │ │ │ │ -006892e8 0019fe16 R_ARM_JUMP_SLOT 004ba6fd FLA_Symm_rl_blk_var7 │ │ │ │ -006892ec 00026e16 R_ARM_JUMP_SLOT 003b9589 bl1_dswap │ │ │ │ -006892f0 00060016 R_ARM_JUMP_SLOT 0042605d FLA_Chol_unb_external │ │ │ │ -006892f4 0006ff16 R_ARM_JUMP_SLOT 00319b35 zlacgv_ │ │ │ │ -006892f8 000ef816 R_ARM_JUMP_SLOT 005bb765 FLA_Eig_gest_nu_opc_var4 │ │ │ │ -006892fc 00013716 R_ARM_JUMP_SLOT 00423aad FLA_Gemm_th_task │ │ │ │ -00689300 00041e16 R_ARM_JUMP_SLOT 005c5f7d FLA_Hess_UT_step_ofs_var2 │ │ │ │ -00689304 0011a816 R_ARM_JUMP_SLOT 004eedad FLA_Trmm_luc │ │ │ │ -00689308 00059e16 R_ARM_JUMP_SLOT 004ffc7d FLA_Trmm_rlc_unb_var1 │ │ │ │ -0068930c 0007f216 R_ARM_JUMP_SLOT 001ba861 dlasq4_ │ │ │ │ -00689310 0001bd16 R_ARM_JUMP_SLOT 005348e1 FLA_Chol_l_blk_var2 │ │ │ │ -00689314 000d3d16 R_ARM_JUMP_SLOT 00442959 FLA_Gemm_ct_blk_var4 │ │ │ │ -00689318 001aa616 R_ARM_JUMP_SLOT 0055f6e5 FLA_SPDinv_internal │ │ │ │ -0068931c 00178316 R_ARM_JUMP_SLOT 003e8375 FLA_Cntl_tridiagut_obj_create │ │ │ │ -00689320 000a3a16 R_ARM_JUMP_SLOT 0029e311 ssterf_ │ │ │ │ -00689324 0008db16 R_ARM_JUMP_SLOT 0048cb4d FLA_Her2k_ln_unb_var3 │ │ │ │ +0068929c 000a7816 R_ARM_JUMP_SLOT 003eba61 FLA_LQ_UT_cntl_init │ │ │ │ +006892a0 00099816 R_ARM_JUMP_SLOT 003fa151 FLA_Absolute_value │ │ │ │ +006892a4 000f6e16 R_ARM_JUMP_SLOT 0051f6ad FLA_Trsm_rlh_blk_var1 │ │ │ │ +006892a8 0011d816 R_ARM_JUMP_SLOT 004694b1 FLA_Hemm_ll_unb_var3 │ │ │ │ +006892ac 00113d16 R_ARM_JUMP_SLOT 003d4571 FLA_Cont_with_3x3_to_2x2_check │ │ │ │ +006892b0 00192616 R_ARM_JUMP_SLOT 00331b71 zlansy_ │ │ │ │ +006892b4 00168d16 R_ARM_JUMP_SLOT 0045fcf1 FLA_Gemm_tn_unb_var4 │ │ │ │ +006892b8 000db316 R_ARM_JUMP_SLOT 003ea4b5 FLA_Trsm_cntl_finalize │ │ │ │ +006892bc 00030116 R_ARM_JUMP_SLOT 003e93c5 FLASH_Gemv_cntl_init │ │ │ │ +006892c0 0002aa16 R_ARM_JUMP_SLOT 003e870d FLA_Cntl_finalize │ │ │ │ +006892c4 000cf916 R_ARM_JUMP_SLOT 002a5b01 ssytrf_ │ │ │ │ +006892c8 00011016 R_ARM_JUMP_SLOT 003d07a9 bl1_dinvert2s │ │ │ │ +006892cc 00158616 R_ARM_JUMP_SLOT 003d442d FLA_Cont_with_1x3_to_1x2_check │ │ │ │ +006892d0 00123716 R_ARM_JUMP_SLOT 006414ad FLA_Apply_G_rf_opd_var2 │ │ │ │ +006892d4 000b6716 R_ARM_JUMP_SLOT 00547c1d FLA_LU_piv_opt_var4 │ │ │ │ +006892d8 0006d416 R_ARM_JUMP_SLOT 004395dd FLA_Trsv_lc_blk_var1 │ │ │ │ +006892dc 001aaa16 R_ARM_JUMP_SLOT 00634ae9 FLA_Apply_G_rf_ass_var1 │ │ │ │ +006892e0 000edf16 R_ARM_JUMP_SLOT 004002a1 FLASH_Queue_update_cache_block │ │ │ │ +006892e4 00144c16 R_ARM_JUMP_SLOT 003fa835 FLA_Obj_elemtype │ │ │ │ +006892e8 0019fe16 R_ARM_JUMP_SLOT 004ba6e1 FLA_Symm_rl_blk_var7 │ │ │ │ +006892ec 00026e16 R_ARM_JUMP_SLOT 003b9329 bl1_dswap │ │ │ │ +006892f0 00060016 R_ARM_JUMP_SLOT 00426065 FLA_Chol_unb_external │ │ │ │ +006892f4 0006ff16 R_ARM_JUMP_SLOT 00319b15 zlacgv_ │ │ │ │ +006892f8 000ef816 R_ARM_JUMP_SLOT 005bb745 FLA_Eig_gest_nu_opc_var4 │ │ │ │ +006892fc 00013716 R_ARM_JUMP_SLOT 00423dc1 FLA_Gemm_th_task │ │ │ │ +00689300 00041e16 R_ARM_JUMP_SLOT 005c5f5d FLA_Hess_UT_step_ofs_var2 │ │ │ │ +00689304 0011a816 R_ARM_JUMP_SLOT 004eeff1 FLA_Trmm_luc │ │ │ │ +00689308 00059e16 R_ARM_JUMP_SLOT 004ffabd FLA_Trmm_rlc_unb_var1 │ │ │ │ +0068930c 0007f216 R_ARM_JUMP_SLOT 001ba869 dlasq4_ │ │ │ │ +00689310 0001bd16 R_ARM_JUMP_SLOT 005348c1 FLA_Chol_l_blk_var2 │ │ │ │ +00689314 000d3d16 R_ARM_JUMP_SLOT 00442c05 FLA_Gemm_ct_blk_var4 │ │ │ │ +00689318 001aa616 R_ARM_JUMP_SLOT 0055f6cd FLA_SPDinv_internal │ │ │ │ +0068931c 00178316 R_ARM_JUMP_SLOT 003e8345 FLA_Cntl_tridiagut_obj_create │ │ │ │ +00689320 000a3a16 R_ARM_JUMP_SLOT 0029e0cd ssterf_ │ │ │ │ +00689324 0008db16 R_ARM_JUMP_SLOT 0048cb31 FLA_Her2k_ln_unb_var3 │ │ │ │ 00689328 00008516 R_ARM_JUMP_SLOT 00000000 strsv_ │ │ │ │ -0068932c 000daa16 R_ARM_JUMP_SLOT 00166da1 dgelss_ │ │ │ │ -00689330 0002e916 R_ARM_JUMP_SLOT 0060e665 FLA_Sylv_hn_blk_var4 │ │ │ │ -00689334 00110416 R_ARM_JUMP_SLOT 001cfcd1 dpbrfs_ │ │ │ │ -00689338 001b3916 R_ARM_JUMP_SLOT 003c02d5 bl1_zhemv │ │ │ │ -0068933c 00185316 R_ARM_JUMP_SLOT 005f0c81 FLA_Lyap_n_blk_var4 │ │ │ │ -00689340 00097416 R_ARM_JUMP_SLOT 003edd75 FLASH_Obj_create_hier_conf_to_flat_check │ │ │ │ -00689344 0002e316 R_ARM_JUMP_SLOT 003bbcb5 bl1_scopymr │ │ │ │ -00689348 0011f616 R_ARM_JUMP_SLOT 000f9ee1 clarft_ │ │ │ │ -0068934c 00094116 R_ARM_JUMP_SLOT 003bf865 bl1_cgerc_blas │ │ │ │ -00689350 00045e16 R_ARM_JUMP_SLOT 00423539 FLA_Gemm_hc_task │ │ │ │ -00689354 0019a316 R_ARM_JUMP_SLOT 00569705 FLA_Trinv_un_unb_var2 │ │ │ │ -00689358 0018a516 R_ARM_JUMP_SLOT 0061a1ed FLA_Sylv_nh_blk_var2 │ │ │ │ -0068935c 000a6c16 R_ARM_JUMP_SLOT 00431851 FLA_Copyt │ │ │ │ -00689360 00093816 R_ARM_JUMP_SLOT 0052d41d FLA_Bsvd_find_converged_ops │ │ │ │ -00689364 000fea16 R_ARM_JUMP_SLOT 00549471 FLA_LU_piv_unb_var4 │ │ │ │ -00689368 0004a616 R_ARM_JUMP_SLOT 00423e51 FLA_Her2k_un_task │ │ │ │ -0068936c 0001be16 R_ARM_JUMP_SLOT 003cf56d bl1_cewinvscalv │ │ │ │ -00689370 0008af16 R_ARM_JUMP_SLOT 00369409 zsteqr_ │ │ │ │ -00689374 0013e716 R_ARM_JUMP_SLOT 0007a2bd cpotri_check │ │ │ │ -00689378 00144a16 R_ARM_JUMP_SLOT 005bf299 FLA_Fused_Gerc2_Ahx_Ax_opc_var1 │ │ │ │ -0068937c 00035d16 R_ARM_JUMP_SLOT 00659c75 FLA_Apply_Q_UT_rnbr │ │ │ │ -00689380 00058416 R_ARM_JUMP_SLOT 003dff21 FLA_Apply_Q_UT_check │ │ │ │ -00689384 0014a516 R_ARM_JUMP_SLOT 0019fcd1 dlantr_ │ │ │ │ -00689388 0006f516 R_ARM_JUMP_SLOT 003e8c95 FLA_Copyt_cntl_finalize │ │ │ │ -0068938c 00127716 R_ARM_JUMP_SLOT 00637b69 FLA_Apply_G_rf_asd_var3b │ │ │ │ -00689390 00101116 R_ARM_JUMP_SLOT 001c2e39 dlatbs_ │ │ │ │ -00689394 00090616 R_ARM_JUMP_SLOT 002db729 zgeql2_ │ │ │ │ +0068932c 000daa16 R_ARM_JUMP_SLOT 001663c9 dgelss_ │ │ │ │ +00689330 0002e916 R_ARM_JUMP_SLOT 0060f261 FLA_Sylv_hn_blk_var4 │ │ │ │ +00689334 00110416 R_ARM_JUMP_SLOT 001cfcd9 dpbrfs_ │ │ │ │ +00689338 001b3916 R_ARM_JUMP_SLOT 003bed75 bl1_zhemv │ │ │ │ +0068933c 00185316 R_ARM_JUMP_SLOT 005efc71 FLA_Lyap_n_blk_var4 │ │ │ │ +00689340 00097416 R_ARM_JUMP_SLOT 003edd7d FLASH_Obj_create_hier_conf_to_flat_check │ │ │ │ +00689344 0002e316 R_ARM_JUMP_SLOT 003bbcc5 bl1_scopymr │ │ │ │ +00689348 0011f616 R_ARM_JUMP_SLOT 000f9ed9 clarft_ │ │ │ │ +0068934c 00094116 R_ARM_JUMP_SLOT 003bf9e5 bl1_cgerc_blas │ │ │ │ +00689350 00045e16 R_ARM_JUMP_SLOT 0042384d FLA_Gemm_hc_task │ │ │ │ +00689354 0019a316 R_ARM_JUMP_SLOT 0056914d FLA_Trinv_un_unb_var2 │ │ │ │ +00689358 0018a516 R_ARM_JUMP_SLOT 0061a1d5 FLA_Sylv_nh_blk_var2 │ │ │ │ +0068935c 000a6c16 R_ARM_JUMP_SLOT 004309a1 FLA_Copyt │ │ │ │ +00689360 00093816 R_ARM_JUMP_SLOT 0052cf01 FLA_Bsvd_find_converged_ops │ │ │ │ +00689364 000fea16 R_ARM_JUMP_SLOT 00548fc5 FLA_LU_piv_unb_var4 │ │ │ │ +00689368 0004a616 R_ARM_JUMP_SLOT 0042340d FLA_Her2k_un_task │ │ │ │ +0068936c 0001be16 R_ARM_JUMP_SLOT 003cf575 bl1_cewinvscalv │ │ │ │ +00689370 0008af16 R_ARM_JUMP_SLOT 003693f1 zsteqr_ │ │ │ │ +00689374 0013e716 R_ARM_JUMP_SLOT 000792e5 cpotri_check │ │ │ │ +00689378 00144a16 R_ARM_JUMP_SLOT 005bf279 FLA_Fused_Gerc2_Ahx_Ax_opc_var1 │ │ │ │ +0068937c 00035d16 R_ARM_JUMP_SLOT 00659c5d FLA_Apply_Q_UT_rnbr │ │ │ │ +00689380 00058416 R_ARM_JUMP_SLOT 003e0225 FLA_Apply_Q_UT_check │ │ │ │ +00689384 0014a516 R_ARM_JUMP_SLOT 0019f8e1 dlantr_ │ │ │ │ +00689388 0006f516 R_ARM_JUMP_SLOT 003e8c4d FLA_Copyt_cntl_finalize │ │ │ │ +0068938c 00127716 R_ARM_JUMP_SLOT 00637b51 FLA_Apply_G_rf_asd_var3b │ │ │ │ +00689390 00101116 R_ARM_JUMP_SLOT 001c42d9 dlatbs_ │ │ │ │ +00689394 00090616 R_ARM_JUMP_SLOT 002dbff9 zgeql2_ │ │ │ │ 00689398 00008616 R_ARM_JUMP_SLOT 00000000 scasum_ │ │ │ │ 0068939c 0006dc16 R_ARM_JUMP_SLOT 0021763d sgebal_ │ │ │ │ -006893a0 000bb816 R_ARM_JUMP_SLOT 00384c01 ztrevc_ │ │ │ │ -006893a4 0004e316 R_ARM_JUMP_SLOT 00425fe5 FLA_Chol_l_blk_ext │ │ │ │ -006893a8 0010f216 R_ARM_JUMP_SLOT 00137e15 ctgsja_ │ │ │ │ -006893ac 0001fe16 R_ARM_JUMP_SLOT 00516835 FLA_Trsm_llt_unb_var2 │ │ │ │ -006893b0 00109116 R_ARM_JUMP_SLOT 0067493d FLA_Apply_Q_UT_rnfr_blk_var2 │ │ │ │ -006893b4 00058216 R_ARM_JUMP_SLOT 003d2d5d bl1_zshiftdiag │ │ │ │ -006893b8 00042716 R_ARM_JUMP_SLOT 001006d5 claset_ │ │ │ │ -006893bc 0018f516 R_ARM_JUMP_SLOT 00549ac1 FLA_CAQR2_UT_blk_var2 │ │ │ │ -006893c0 00035316 R_ARM_JUMP_SLOT 003dde95 FLA_Syrk_check │ │ │ │ -006893c4 000cec16 R_ARM_JUMP_SLOT 00437ea9 FLA_Gemv_n_blk_var6 │ │ │ │ -006893c8 00079e16 R_ARM_JUMP_SLOT 0034c259 zlatzm_ │ │ │ │ -006893cc 00120216 R_ARM_JUMP_SLOT 00424849 FLA_Syr2k_ln_task │ │ │ │ -006893d0 00187816 R_ARM_JUMP_SLOT 0006b579 ssygst_ │ │ │ │ -006893d4 000c1d16 R_ARM_JUMP_SLOT 0013a67d ctptri_ │ │ │ │ -006893d8 00180016 R_ARM_JUMP_SLOT 00286969 sorgql_ │ │ │ │ -006893dc 00046b16 R_ARM_JUMP_SLOT 00401f0d FLA_Max_abs_value │ │ │ │ -006893e0 000cc116 R_ARM_JUMP_SLOT 0019fa79 dlaqgb_ │ │ │ │ -006893e4 000f4416 R_ARM_JUMP_SLOT 004814e9 FLA_Her2k_lh_blk_var1 │ │ │ │ -006893e8 00014416 R_ARM_JUMP_SLOT 0062ff59 FLA_Accum_T_UT_fc_opc_var1 │ │ │ │ -006893ec 000b3816 R_ARM_JUMP_SLOT 004a47cd FLA_Herk_uh_unb_var2 │ │ │ │ -006893f0 0013ab16 R_ARM_JUMP_SLOT 0007c12d dgelq2_check │ │ │ │ -006893f4 00084416 R_ARM_JUMP_SLOT 005e58cd FLA_Tridiag_UT_l_unb_var3 │ │ │ │ -006893f8 00062916 R_ARM_JUMP_SLOT 00416a95 FLA_Dotcs_external │ │ │ │ -006893fc 000bad16 R_ARM_JUMP_SLOT 0035ffb1 zpstf2_ │ │ │ │ -00689400 00075816 R_ARM_JUMP_SLOT 003f78b1 FLA_Check_object_scalar_elemtype │ │ │ │ -00689404 0018a216 R_ARM_JUMP_SLOT 004c73cd FLA_Syr2k_ut │ │ │ │ -00689408 00070a16 R_ARM_JUMP_SLOT 0031f141 zlaein_ │ │ │ │ -0068940c 00040516 R_ARM_JUMP_SLOT 004a84fd FLA_Herk_un_unb_var6 │ │ │ │ -00689410 0006b116 R_ARM_JUMP_SLOT 004238dd FLA_Gemm_nn_task │ │ │ │ -00689414 0018ad16 R_ARM_JUMP_SLOT 00392841 zunm2r_ │ │ │ │ -00689418 00012116 R_ARM_JUMP_SLOT 003f807d FLA_Check_valid_svd_type_combination │ │ │ │ -0068941c 00041016 R_ARM_JUMP_SLOT 003d9505 FLA_Axpyt_check │ │ │ │ -00689420 000b7a16 R_ARM_JUMP_SLOT 004ad5b9 FLA_Symm_ll_blk_var6 │ │ │ │ -00689424 000a1816 R_ARM_JUMP_SLOT 00419419 FLA_Dot │ │ │ │ -00689428 000ea116 R_ARM_JUMP_SLOT 00214c65 sbdsqr_ │ │ │ │ -0068942c 00162216 R_ARM_JUMP_SLOT 0025a669 slansy_ │ │ │ │ -00689430 00113416 R_ARM_JUMP_SLOT 00468145 FLA_Hemm_ll_blk_var8 │ │ │ │ -00689434 000dc816 R_ARM_JUMP_SLOT 003b890d bl1_dccopyv │ │ │ │ -00689438 00169c16 R_ARM_JUMP_SLOT 0042b139 FLA_Axpyt_c │ │ │ │ -0068943c 001ad016 R_ARM_JUMP_SLOT 001a87cd dlarfb_ │ │ │ │ -00689440 00126816 R_ARM_JUMP_SLOT 00207b69 dtrsna_ │ │ │ │ -00689444 000a4816 R_ARM_JUMP_SLOT 003e9205 FLASH_Scal_cntl_finalize │ │ │ │ -00689448 00047a16 R_ARM_JUMP_SLOT 003e8689 FLA_Cntl_apqudut_obj_create │ │ │ │ -0068944c 00034516 R_ARM_JUMP_SLOT 003bed6d bl1_cgemv_blas │ │ │ │ -00689450 00025e16 R_ARM_JUMP_SLOT 00535c35 FLA_Chol_l_unb_var2 │ │ │ │ -00689454 00066c16 R_ARM_JUMP_SLOT 006139dd FLA_Sylv_hn_opc_var1 │ │ │ │ -00689458 00156616 R_ARM_JUMP_SLOT 00391c19 zungr2_ │ │ │ │ -0068945c 001ae616 R_ARM_JUMP_SLOT 0038fdc1 zungql_ │ │ │ │ -00689460 00155d16 R_ARM_JUMP_SLOT 00288a31 sormrq_ │ │ │ │ -00689464 0005ad16 R_ARM_JUMP_SLOT 001305dd ctgex2_ │ │ │ │ -00689468 001a0c16 R_ARM_JUMP_SLOT 00597f89 FLA_Fused_UYx_ZVx_opc_var1 │ │ │ │ -0068946c 0013e216 R_ARM_JUMP_SLOT 0050329d FLA_Trmm_rln_unb_var4 │ │ │ │ -00689470 0015d416 R_ARM_JUMP_SLOT 0052576d FLA_Trsm_ruc_blk_var1 │ │ │ │ -00689474 00042e16 R_ARM_JUMP_SLOT 00636081 FLA_Apply_G_rf_bld_var1 │ │ │ │ -00689478 0006e016 R_ARM_JUMP_SLOT 0043a9a5 FLA_Trsv_uc_blk_var1 │ │ │ │ +006893a0 000bb816 R_ARM_JUMP_SLOT 003839a9 ztrevc_ │ │ │ │ +006893a4 0004e316 R_ARM_JUMP_SLOT 00425fed FLA_Chol_l_blk_ext │ │ │ │ +006893a8 0010f216 R_ARM_JUMP_SLOT 00137e0d ctgsja_ │ │ │ │ +006893ac 0001fe16 R_ARM_JUMP_SLOT 00516161 FLA_Trsm_llt_unb_var2 │ │ │ │ +006893b0 00109116 R_ARM_JUMP_SLOT 00673809 FLA_Apply_Q_UT_rnfr_blk_var2 │ │ │ │ +006893b4 00058216 R_ARM_JUMP_SLOT 003d3b71 bl1_zshiftdiag │ │ │ │ +006893b8 00042716 R_ARM_JUMP_SLOT 000fd2d5 claset_ │ │ │ │ +006893bc 0018f516 R_ARM_JUMP_SLOT 00549aa1 FLA_CAQR2_UT_blk_var2 │ │ │ │ +006893c0 00035316 R_ARM_JUMP_SLOT 003dde9d FLA_Syrk_check │ │ │ │ +006893c4 000cec16 R_ARM_JUMP_SLOT 00437eb1 FLA_Gemv_n_blk_var6 │ │ │ │ +006893c8 00079e16 R_ARM_JUMP_SLOT 0034c239 zlatzm_ │ │ │ │ +006893cc 00120216 R_ARM_JUMP_SLOT 004245bd FLA_Syr2k_ln_task │ │ │ │ +006893d0 00187816 R_ARM_JUMP_SLOT 0006a9f9 ssygst_ │ │ │ │ +006893d4 000c1d16 R_ARM_JUMP_SLOT 0013a675 ctptri_ │ │ │ │ +006893d8 00180016 R_ARM_JUMP_SLOT 00286949 sorgql_ │ │ │ │ +006893dc 00046b16 R_ARM_JUMP_SLOT 00401c81 FLA_Max_abs_value │ │ │ │ +006893e0 000cc116 R_ARM_JUMP_SLOT 001a02c9 dlaqgb_ │ │ │ │ +006893e4 000f4416 R_ARM_JUMP_SLOT 004814cd FLA_Her2k_lh_blk_var1 │ │ │ │ +006893e8 00014416 R_ARM_JUMP_SLOT 0062f865 FLA_Accum_T_UT_fc_opc_var1 │ │ │ │ +006893ec 000b3816 R_ARM_JUMP_SLOT 004a4c11 FLA_Herk_uh_unb_var2 │ │ │ │ +006893f0 0013ab16 R_ARM_JUMP_SLOT 0007c25d dgelq2_check │ │ │ │ +006893f4 00084416 R_ARM_JUMP_SLOT 005e58b5 FLA_Tridiag_UT_l_unb_var3 │ │ │ │ +006893f8 00062916 R_ARM_JUMP_SLOT 00416a9d FLA_Dotcs_external │ │ │ │ +006893fc 000bad16 R_ARM_JUMP_SLOT 0035fd79 zpstf2_ │ │ │ │ +00689400 00075816 R_ARM_JUMP_SLOT 003f8981 FLA_Check_object_scalar_elemtype │ │ │ │ +00689404 0018a216 R_ARM_JUMP_SLOT 004c73b1 FLA_Syr2k_ut │ │ │ │ +00689408 00070a16 R_ARM_JUMP_SLOT 0031f129 zlaein_ │ │ │ │ +0068940c 00040516 R_ARM_JUMP_SLOT 004a8011 FLA_Herk_un_unb_var6 │ │ │ │ +00689410 0006b116 R_ARM_JUMP_SLOT 00423bf1 FLA_Gemm_nn_task │ │ │ │ +00689414 0018ad16 R_ARM_JUMP_SLOT 00394069 zunm2r_ │ │ │ │ +00689418 00012116 R_ARM_JUMP_SLOT 003f914d FLA_Check_valid_svd_type_combination │ │ │ │ +0068941c 00041016 R_ARM_JUMP_SLOT 003d950d FLA_Axpyt_check │ │ │ │ +00689420 000b7a16 R_ARM_JUMP_SLOT 004ad59d FLA_Symm_ll_blk_var6 │ │ │ │ +00689424 000a1816 R_ARM_JUMP_SLOT 00419421 FLA_Dot │ │ │ │ +00689428 000ea116 R_ARM_JUMP_SLOT 00214851 sbdsqr_ │ │ │ │ +0068942c 00162216 R_ARM_JUMP_SLOT 0025a135 slansy_ │ │ │ │ +00689430 00113416 R_ARM_JUMP_SLOT 00467885 FLA_Hemm_ll_blk_var8 │ │ │ │ +00689434 000dc816 R_ARM_JUMP_SLOT 003b891d bl1_dccopyv │ │ │ │ +00689438 00169c16 R_ARM_JUMP_SLOT 0042b059 FLA_Axpyt_c │ │ │ │ +0068943c 001ad016 R_ARM_JUMP_SLOT 001a8621 dlarfb_ │ │ │ │ +00689440 00126816 R_ARM_JUMP_SLOT 00206849 dtrsna_ │ │ │ │ +00689444 000a4816 R_ARM_JUMP_SLOT 003e9365 FLASH_Scal_cntl_finalize │ │ │ │ +00689448 00047a16 R_ARM_JUMP_SLOT 003e8659 FLA_Cntl_apqudut_obj_create │ │ │ │ +0068944c 00034516 R_ARM_JUMP_SLOT 003bf22d bl1_cgemv_blas │ │ │ │ +00689450 00025e16 R_ARM_JUMP_SLOT 0053537d FLA_Chol_l_unb_var2 │ │ │ │ +00689454 00066c16 R_ARM_JUMP_SLOT 006139c5 FLA_Sylv_hn_opc_var1 │ │ │ │ +00689458 00156616 R_ARM_JUMP_SLOT 00392499 zungr2_ │ │ │ │ +0068945c 001ae616 R_ARM_JUMP_SLOT 00391219 zungql_ │ │ │ │ +00689460 00155d16 R_ARM_JUMP_SLOT 00287d71 sormrq_ │ │ │ │ +00689464 0005ad16 R_ARM_JUMP_SLOT 00130401 ctgex2_ │ │ │ │ +00689468 001a0c16 R_ARM_JUMP_SLOT 00596119 FLA_Fused_UYx_ZVx_opc_var1 │ │ │ │ +0068946c 0013e216 R_ARM_JUMP_SLOT 005030f9 FLA_Trmm_rln_unb_var4 │ │ │ │ +00689470 0015d416 R_ARM_JUMP_SLOT 00525751 FLA_Trsm_ruc_blk_var1 │ │ │ │ +00689474 00042e16 R_ARM_JUMP_SLOT 00636c09 FLA_Apply_G_rf_bld_var1 │ │ │ │ +00689478 0006e016 R_ARM_JUMP_SLOT 0043b19d FLA_Trsv_uc_blk_var1 │ │ │ │ 0068947c 0002a116 R_ARM_JUMP_SLOT 000677f1 bl1_abort │ │ │ │ -00689480 001b7116 R_ARM_JUMP_SLOT 003a4779 cunmqr_fla │ │ │ │ -00689484 0018b016 R_ARM_JUMP_SLOT 0061d2b5 FLA_Sylv_nh_blk_var6 │ │ │ │ -00689488 00038616 R_ARM_JUMP_SLOT 003b7181 bl1_cconjm │ │ │ │ -0068948c 000c8616 R_ARM_JUMP_SLOT 00539e69 FLASH_LU_incpiv_opt1 │ │ │ │ -00689490 0002c516 R_ARM_JUMP_SLOT 00657c19 FLA_Apply_Q_UT_create_workspace_side │ │ │ │ -00689494 0004a316 R_ARM_JUMP_SLOT 004772b5 FLA_Hemm_rl_unb_var6 │ │ │ │ -00689498 000c4216 R_ARM_JUMP_SLOT 002c65f9 zdrscl_ │ │ │ │ -0068949c 00192116 R_ARM_JUMP_SLOT 00304781 zhetrs2_ │ │ │ │ -006894a0 0002f716 R_ARM_JUMP_SLOT 00610c55 FLA_Sylv_hn_blk_var7 │ │ │ │ -006894a4 0002da16 R_ARM_JUMP_SLOT 001e6735 dsyconv_ │ │ │ │ -006894a8 00037c16 R_ARM_JUMP_SLOT 003ec6d1 FLASH_Apply_CAQ2_UT_cntl_finalize │ │ │ │ -006894ac 00138716 R_ARM_JUMP_SLOT 003f6375 FLA_Obj_create_constant │ │ │ │ -006894b0 00033916 R_ARM_JUMP_SLOT 004e8601 FLA_Syrk_lt_unb_var5 │ │ │ │ -006894b4 001bae16 R_ARM_JUMP_SLOT 00593aa9 FLA_Fused_Ahx_Axpy_Ax_opd_var1 │ │ │ │ -006894b8 0014f216 R_ARM_JUMP_SLOT 004f0e31 FLA_Trmm_llc_blk_var2 │ │ │ │ -006894bc 00108c16 R_ARM_JUMP_SLOT 00541c39 FLA_LU_nopiv_opz_var3 │ │ │ │ -006894c0 0005de16 R_ARM_JUMP_SLOT 0055eec9 FLA_Tevd_francis_v_ops_var1 │ │ │ │ -006894c4 00163a16 R_ARM_JUMP_SLOT 0042dc4d FLA_Copy_blk_var2 │ │ │ │ -006894c8 0015c516 R_ARM_JUMP_SLOT 003dbef5 FLA_Symv_check │ │ │ │ -006894cc 000cb216 R_ARM_JUMP_SLOT 003eaa85 FLASH_Herk_cntl_init │ │ │ │ -006894d0 00165f16 R_ARM_JUMP_SLOT 00462621 FLA_Hemm_internal │ │ │ │ -006894d4 0014c416 R_ARM_JUMP_SLOT 005f2a6d FLA_Lyap_n_ops_var4 │ │ │ │ -006894d8 00043016 R_ARM_JUMP_SLOT 000763ed zpotf2_ │ │ │ │ -006894dc 000c0416 R_ARM_JUMP_SLOT 0019e28d dlapmt_ │ │ │ │ -006894e0 0007c516 R_ARM_JUMP_SLOT 005bf175 FLA_Fused_Gerc2_Ahx_Ax_opd_var1 │ │ │ │ -006894e4 000fdc16 R_ARM_JUMP_SLOT 005120c9 FLA_Trsm_llh_blk_var2 │ │ │ │ -006894e8 00161f16 R_ARM_JUMP_SLOT 0050fbf5 FLA_Trsm_llc_blk_var1 │ │ │ │ -006894ec 00117a16 R_ARM_JUMP_SLOT 0029bc91 sstedc_ │ │ │ │ -006894f0 00119016 R_ARM_JUMP_SLOT 004d7ced FLA_Syr2k_un_blk_var8 │ │ │ │ +00689480 001b7116 R_ARM_JUMP_SLOT 003a4af1 cunmqr_fla │ │ │ │ +00689484 0018b016 R_ARM_JUMP_SLOT 0061d29d FLA_Sylv_nh_blk_var6 │ │ │ │ +00689488 00038616 R_ARM_JUMP_SLOT 003b6401 bl1_cconjm │ │ │ │ +0068948c 000c8616 R_ARM_JUMP_SLOT 0053a2cd FLASH_LU_incpiv_opt1 │ │ │ │ +00689490 0002c516 R_ARM_JUMP_SLOT 00658021 FLA_Apply_Q_UT_create_workspace_side │ │ │ │ +00689494 0004a316 R_ARM_JUMP_SLOT 00477299 FLA_Hemm_rl_unb_var6 │ │ │ │ +00689498 000c4216 R_ARM_JUMP_SLOT 002c65d5 zdrscl_ │ │ │ │ +0068949c 00192116 R_ARM_JUMP_SLOT 00304759 zhetrs2_ │ │ │ │ +006894a0 0002f716 R_ARM_JUMP_SLOT 0060febd FLA_Sylv_hn_blk_var7 │ │ │ │ +006894a4 0002da16 R_ARM_JUMP_SLOT 001e673d dsyconv_ │ │ │ │ +006894a8 00037c16 R_ARM_JUMP_SLOT 003ec6d9 FLASH_Apply_CAQ2_UT_cntl_finalize │ │ │ │ +006894ac 00138716 R_ARM_JUMP_SLOT 003f637d FLA_Obj_create_constant │ │ │ │ +006894b0 00033916 R_ARM_JUMP_SLOT 004e81b1 FLA_Syrk_lt_unb_var5 │ │ │ │ +006894b4 001bae16 R_ARM_JUMP_SLOT 005915fd FLA_Fused_Ahx_Axpy_Ax_opd_var1 │ │ │ │ +006894b8 0014f216 R_ARM_JUMP_SLOT 004f1321 FLA_Trmm_llc_blk_var2 │ │ │ │ +006894bc 00108c16 R_ARM_JUMP_SLOT 005425d5 FLA_LU_nopiv_opz_var3 │ │ │ │ +006894c0 0005de16 R_ARM_JUMP_SLOT 0055eeb1 FLA_Tevd_francis_v_ops_var1 │ │ │ │ +006894c4 00163a16 R_ARM_JUMP_SLOT 0042da39 FLA_Copy_blk_var2 │ │ │ │ +006894c8 0015c516 R_ARM_JUMP_SLOT 003dbefd FLA_Symv_check │ │ │ │ +006894cc 000cb216 R_ARM_JUMP_SLOT 003ea959 FLASH_Herk_cntl_init │ │ │ │ +006894d0 00165f16 R_ARM_JUMP_SLOT 00462605 FLA_Hemm_internal │ │ │ │ +006894d4 0014c416 R_ARM_JUMP_SLOT 005f2115 FLA_Lyap_n_ops_var4 │ │ │ │ +006894d8 00043016 R_ARM_JUMP_SLOT 00076541 zpotf2_ │ │ │ │ +006894dc 000c0416 R_ARM_JUMP_SLOT 0019e02d dlapmt_ │ │ │ │ +006894e0 0007c516 R_ARM_JUMP_SLOT 005bf155 FLA_Fused_Gerc2_Ahx_Ax_opd_var1 │ │ │ │ +006894e4 000fdc16 R_ARM_JUMP_SLOT 005120ad FLA_Trsm_llh_blk_var2 │ │ │ │ +006894e8 00161f16 R_ARM_JUMP_SLOT 0050fbd9 FLA_Trsm_llc_blk_var1 │ │ │ │ +006894ec 00117a16 R_ARM_JUMP_SLOT 0029bc71 sstedc_ │ │ │ │ +006894f0 00119016 R_ARM_JUMP_SLOT 004d7cd1 FLA_Syr2k_un_blk_var8 │ │ │ │ 006894f4 00008716 R_ARM_JUMP_SLOT 00000000 sgemm_ │ │ │ │ -006894f8 001a0516 R_ARM_JUMP_SLOT 00419d95 FLA_Copyt_c_task │ │ │ │ -006894fc 0003a416 R_ARM_JUMP_SLOT 003d1439 bl1_crandm │ │ │ │ -00689500 0006e316 R_ARM_JUMP_SLOT 00427001 FLA_Tridiag_blk_external │ │ │ │ -00689504 000d1516 R_ARM_JUMP_SLOT 003f9369 FLA_Part_2x1 │ │ │ │ -00689508 0000ee16 R_ARM_JUMP_SLOT 003e5a11 FLA_Sylv_internal_check │ │ │ │ -0068950c 000a7f16 R_ARM_JUMP_SLOT 0049e5f9 FLA_Herk_lh_blk_var3 │ │ │ │ -00689510 000ced16 R_ARM_JUMP_SLOT 00581009 FLA_Bidiag_UT_u_step_opz_var1 │ │ │ │ -00689514 0013e516 R_ARM_JUMP_SLOT 0042632d FLA_Eig_gest_iu_unb_ext │ │ │ │ -00689518 000dbd16 R_ARM_JUMP_SLOT 0039f361 sorgl2_fla │ │ │ │ +006894f8 001a0516 R_ARM_JUMP_SLOT 00419d51 FLA_Copyt_c_task │ │ │ │ +006894fc 0003a416 R_ARM_JUMP_SLOT 003d17a9 bl1_crandm │ │ │ │ +00689500 0006e316 R_ARM_JUMP_SLOT 00427009 FLA_Tridiag_blk_external │ │ │ │ +00689504 000d1516 R_ARM_JUMP_SLOT 003f9371 FLA_Part_2x1 │ │ │ │ +00689508 0000ee16 R_ARM_JUMP_SLOT 003e5a19 FLA_Sylv_internal_check │ │ │ │ +0068950c 000a7f16 R_ARM_JUMP_SLOT 0049e5dd FLA_Herk_lh_blk_var3 │ │ │ │ +00689510 000ced16 R_ARM_JUMP_SLOT 00580fe9 FLA_Bidiag_UT_u_step_opz_var1 │ │ │ │ +00689514 0013e516 R_ARM_JUMP_SLOT 00426335 FLA_Eig_gest_iu_unb_ext │ │ │ │ +00689518 000dbd16 R_ARM_JUMP_SLOT 0039faa9 sorgl2_fla │ │ │ │ 0068951c 00034016 R_ARM_JUMP_SLOT 0019d9bd dlapll_ │ │ │ │ -00689520 000b8216 R_ARM_JUMP_SLOT 003ea959 FLASH_Her2k_cntl_init │ │ │ │ -00689524 000f8d16 R_ARM_JUMP_SLOT 005ecab5 FLA_Lyap_h_opt_var3 │ │ │ │ -00689528 00106c16 R_ARM_JUMP_SLOT 00565029 FLA_Trinv_lu_blk_var4 │ │ │ │ -0068952c 000b3c16 R_ARM_JUMP_SLOT 00081501 sgeqpf_check │ │ │ │ -00689530 000a1f16 R_ARM_JUMP_SLOT 003b1359 bl1_dasum │ │ │ │ -00689534 001aa716 R_ARM_JUMP_SLOT 00424e1d FLA_Trmm_rlc_task │ │ │ │ -00689538 00115b16 R_ARM_JUMP_SLOT 003ca589 bl1_ztrsmsx │ │ │ │ +00689520 000b8216 R_ARM_JUMP_SLOT 003ea525 FLASH_Her2k_cntl_init │ │ │ │ +00689524 000f8d16 R_ARM_JUMP_SLOT 005ebee1 FLA_Lyap_h_opt_var3 │ │ │ │ +00689528 00106c16 R_ARM_JUMP_SLOT 00565011 FLA_Trinv_lu_blk_var4 │ │ │ │ +0068952c 000b3c16 R_ARM_JUMP_SLOT 000813c5 sgeqpf_check │ │ │ │ +00689530 000a1f16 R_ARM_JUMP_SLOT 003b0d55 bl1_dasum │ │ │ │ +00689534 001aa716 R_ARM_JUMP_SLOT 00424e25 FLA_Trmm_rlc_task │ │ │ │ +00689538 00115b16 R_ARM_JUMP_SLOT 003ca599 bl1_ztrsmsx │ │ │ │ 0068953c 00008816 R_ARM_JUMP_SLOT 00000000 clog │ │ │ │ -00689540 001c1c16 R_ARM_JUMP_SLOT 0043e785 FLA_Gemm_ch_blk_var2 │ │ │ │ -00689544 00121d16 R_ARM_JUMP_SLOT 005886dd FLA_Bidiag_UT_u_step_ops_var3 │ │ │ │ -00689548 00018916 R_ARM_JUMP_SLOT 0014de51 cunm2r_ │ │ │ │ -0068954c 000e9116 R_ARM_JUMP_SLOT 004f30e5 FLA_Trmm_llh_blk_var4 │ │ │ │ -00689550 0003fa16 R_ARM_JUMP_SLOT 004a7655 FLA_Herk_un_unb_var2 │ │ │ │ -00689554 001b2016 R_ARM_JUMP_SLOT 005542a1 FLA_QR_UT_form_Q_opz_var1 │ │ │ │ -00689558 00058a16 R_ARM_JUMP_SLOT 003eb37d FLA_Apply_QUD_UT_cntl_finalize │ │ │ │ -0068955c 00150f16 R_ARM_JUMP_SLOT 0047bec5 FLA_Hemm_ru_unb_var1 │ │ │ │ +00689540 001c1c16 R_ARM_JUMP_SLOT 0043e7b1 FLA_Gemm_ch_blk_var2 │ │ │ │ +00689544 00121d16 R_ARM_JUMP_SLOT 005886bd FLA_Bidiag_UT_u_step_ops_var3 │ │ │ │ +00689548 00018916 R_ARM_JUMP_SLOT 0014e995 cunm2r_ │ │ │ │ +0068954c 000e9116 R_ARM_JUMP_SLOT 004f2c7d FLA_Trmm_llh_blk_var4 │ │ │ │ +00689550 0003fa16 R_ARM_JUMP_SLOT 004a7639 FLA_Herk_un_unb_var2 │ │ │ │ +00689554 001b2016 R_ARM_JUMP_SLOT 00554281 FLA_QR_UT_form_Q_opz_var1 │ │ │ │ +00689558 00058a16 R_ARM_JUMP_SLOT 003eb3cd FLA_Apply_QUD_UT_cntl_finalize │ │ │ │ +0068955c 00150f16 R_ARM_JUMP_SLOT 0047bc49 FLA_Hemm_ru_unb_var1 │ │ │ │ 00689560 00008916 R_ARM_JUMP_SLOT 00000000 GOMP_parallel@GOMP_4.0 │ │ │ │ 00689564 00008a16 R_ARM_JUMP_SLOT 00000000 scopy_ │ │ │ │ -00689568 00085016 R_ARM_JUMP_SLOT 003f75ad FLA_Check_blocksize_value │ │ │ │ -0068956c 00101d16 R_ARM_JUMP_SLOT 003f6d69 FLA_Check_if_scalar │ │ │ │ -00689570 00124016 R_ARM_JUMP_SLOT 003f691d FLA_Check_valid_datatype │ │ │ │ -00689574 00184816 R_ARM_JUMP_SLOT 003fd435 FLASH_Queue_get_num_tasks │ │ │ │ -00689578 00082516 R_ARM_JUMP_SLOT 0056b121 FLA_Trinv_uu_opz_var1 │ │ │ │ -0068957c 000b0c16 R_ARM_JUMP_SLOT 003ae8b1 pow_zi │ │ │ │ -00689580 000b7716 R_ARM_JUMP_SLOT 003f6a49 FLA_Check_real_object │ │ │ │ -00689584 00077e16 R_ARM_JUMP_SLOT 003e6225 FLA_Tridiag_UT_realify_subdiagonal_check │ │ │ │ -00689588 00051816 R_ARM_JUMP_SLOT 00419ca5 FLA_Copyt_task │ │ │ │ -0068958c 00039816 R_ARM_JUMP_SLOT 00272ed5 slasd8_ │ │ │ │ -00689590 00160616 R_ARM_JUMP_SLOT 0020e9e1 sgbcon_ │ │ │ │ -00689594 0002c816 R_ARM_JUMP_SLOT 0011c7ed cspcon_ │ │ │ │ -00689598 000e1416 R_ARM_JUMP_SLOT 003bd691 bl1_zcopymrt │ │ │ │ -0068959c 0001c916 R_ARM_JUMP_SLOT 0052b8a5 FLA_Trsm_rut_unb_var4 │ │ │ │ -006895a0 000f6316 R_ARM_JUMP_SLOT 00483de9 FLA_Her2k_lh_blk_var9 │ │ │ │ -006895a4 000a2916 R_ARM_JUMP_SLOT 003d71b1 FLA_Househ2_UT_check │ │ │ │ -006895a8 00162316 R_ARM_JUMP_SLOT 0064d405 FLA_Apply_pivots_lt_opt_var1 │ │ │ │ -006895ac 00070b16 R_ARM_JUMP_SLOT 00425fad FLA_Chol_blk_external │ │ │ │ -006895b0 000c9a16 R_ARM_JUMP_SLOT 003f25b9 FLASH_Obj_create_flat_copy_of_hier │ │ │ │ -006895b4 0018be16 R_ARM_JUMP_SLOT 005af0d1 FLA_Eig_gest_iu_unb_var4 │ │ │ │ -006895b8 00020a16 R_ARM_JUMP_SLOT 003bebe1 bl1_dgemv_blas │ │ │ │ -006895bc 000db616 R_ARM_JUMP_SLOT 003d2105 bl1_zdscalediag │ │ │ │ -006895c0 00023816 R_ARM_JUMP_SLOT 0033f1c1 zlarz_ │ │ │ │ -006895c4 0007c416 R_ARM_JUMP_SLOT 0037eef9 ztptri_ │ │ │ │ -006895c8 001bb516 R_ARM_JUMP_SLOT 0029611d sspgst_ │ │ │ │ -006895cc 00128a16 R_ARM_JUMP_SLOT 0040b111 FLA_Pythag3_opd │ │ │ │ -006895d0 000f6616 R_ARM_JUMP_SLOT 00623a6d FLA_Sylv_nn_blk_var11 │ │ │ │ +00689568 00085016 R_ARM_JUMP_SLOT 003f867d FLA_Check_blocksize_value │ │ │ │ +0068956c 00101d16 R_ARM_JUMP_SLOT 003f7e39 FLA_Check_if_scalar │ │ │ │ +00689570 00124016 R_ARM_JUMP_SLOT 003f79ed FLA_Check_valid_datatype │ │ │ │ +00689574 00184816 R_ARM_JUMP_SLOT 003fd76d FLASH_Queue_get_num_tasks │ │ │ │ +00689578 00082516 R_ARM_JUMP_SLOT 0056b109 FLA_Trinv_uu_opz_var1 │ │ │ │ +0068957c 000b0c16 R_ARM_JUMP_SLOT 003ae8c1 pow_zi │ │ │ │ +00689580 000b7716 R_ARM_JUMP_SLOT 003f7b19 FLA_Check_real_object │ │ │ │ +00689584 00077e16 R_ARM_JUMP_SLOT 003e622d FLA_Tridiag_UT_realify_subdiagonal_check │ │ │ │ +00689588 00051816 R_ARM_JUMP_SLOT 00419c61 FLA_Copyt_task │ │ │ │ +0068958c 00039816 R_ARM_JUMP_SLOT 00272eb9 slasd8_ │ │ │ │ +00689590 00160616 R_ARM_JUMP_SLOT 0020cff1 sgbcon_ │ │ │ │ +00689594 0002c816 R_ARM_JUMP_SLOT 0011c7e5 cspcon_ │ │ │ │ +00689598 000e1416 R_ARM_JUMP_SLOT 003bd6a1 bl1_zcopymrt │ │ │ │ +0068959c 0001c916 R_ARM_JUMP_SLOT 0052b889 FLA_Trsm_rut_unb_var4 │ │ │ │ +006895a0 000f6316 R_ARM_JUMP_SLOT 004843fd FLA_Her2k_lh_blk_var9 │ │ │ │ +006895a4 000a2916 R_ARM_JUMP_SLOT 003d71b9 FLA_Househ2_UT_check │ │ │ │ +006895a8 00162316 R_ARM_JUMP_SLOT 0064d3ed FLA_Apply_pivots_lt_opt_var1 │ │ │ │ +006895ac 00070b16 R_ARM_JUMP_SLOT 00425fb5 FLA_Chol_blk_external │ │ │ │ +006895b0 000c9a16 R_ARM_JUMP_SLOT 003f25c1 FLASH_Obj_create_flat_copy_of_hier │ │ │ │ +006895b4 0018be16 R_ARM_JUMP_SLOT 005af0b1 FLA_Eig_gest_iu_unb_var4 │ │ │ │ +006895b8 00020a16 R_ARM_JUMP_SLOT 003bf0a1 bl1_dgemv_blas │ │ │ │ +006895bc 000db616 R_ARM_JUMP_SLOT 003d210d bl1_zdscalediag │ │ │ │ +006895c0 00023816 R_ARM_JUMP_SLOT 0033f785 zlarz_ │ │ │ │ +006895c4 0007c416 R_ARM_JUMP_SLOT 00380d19 ztptri_ │ │ │ │ +006895c8 001bb516 R_ARM_JUMP_SLOT 00296ea1 sspgst_ │ │ │ │ +006895cc 00128a16 R_ARM_JUMP_SLOT 0040b119 FLA_Pythag3_opd │ │ │ │ +006895d0 000f6616 R_ARM_JUMP_SLOT 00623a55 FLA_Sylv_nn_blk_var11 │ │ │ │ 006895d4 001bc816 R_ARM_JUMP_SLOT 001ca981 dormr2_ │ │ │ │ -006895d8 0010fd16 R_ARM_JUMP_SLOT 003bbb75 bl1_zswapmt │ │ │ │ -006895dc 0016af16 R_ARM_JUMP_SLOT 00365291 zsycon_ │ │ │ │ -006895e0 00190e16 R_ARM_JUMP_SLOT 002c7c89 zgbcon_ │ │ │ │ -006895e4 000af816 R_ARM_JUMP_SLOT 0064025d FLA_Apply_H2_UT │ │ │ │ -006895e8 00049916 R_ARM_JUMP_SLOT 003b9dc9 bl1_csscalmr │ │ │ │ -006895ec 000e5116 R_ARM_JUMP_SLOT 002a8875 ssytrs2_ │ │ │ │ -006895f0 00084e16 R_ARM_JUMP_SLOT 0057cf11 FLA_Bidiag_UT_u_realify_opt │ │ │ │ -006895f4 000b6d16 R_ARM_JUMP_SLOT 001c4d71 dopmtr_ │ │ │ │ -006895f8 00185416 R_ARM_JUMP_SLOT 003dbd6d FLA_Herc_check │ │ │ │ +006895d8 0010fd16 R_ARM_JUMP_SLOT 003bb585 bl1_zswapmt │ │ │ │ +006895dc 0016af16 R_ARM_JUMP_SLOT 00366901 zsycon_ │ │ │ │ +006895e0 00190e16 R_ARM_JUMP_SLOT 002c7c61 zgbcon_ │ │ │ │ +006895e4 000af816 R_ARM_JUMP_SLOT 0064031d FLA_Apply_H2_UT │ │ │ │ +006895e8 00049916 R_ARM_JUMP_SLOT 003bb86d bl1_csscalmr │ │ │ │ +006895ec 000e5116 R_ARM_JUMP_SLOT 002a9d05 ssytrs2_ │ │ │ │ +006895f0 00084e16 R_ARM_JUMP_SLOT 0057cef1 FLA_Bidiag_UT_u_realify_opt │ │ │ │ +006895f4 000b6d16 R_ARM_JUMP_SLOT 001c2e3d dopmtr_ │ │ │ │ +006895f8 00185416 R_ARM_JUMP_SLOT 003dbd75 FLA_Herc_check │ │ │ │ 006895fc 00124816 R_ARM_JUMP_SLOT 000dbde1 claed8_ │ │ │ │ -00689600 0017a616 R_ARM_JUMP_SLOT 003e45e1 FLA_QR_UT_form_Q_check │ │ │ │ -00689604 0005ae16 R_ARM_JUMP_SLOT 001cad15 dormql_ │ │ │ │ -00689608 00064a16 R_ARM_JUMP_SLOT 00419d45 FLA_Copyt_t_task │ │ │ │ -0068960c 00196b16 R_ARM_JUMP_SLOT 0054c5c1 FLA_CAQR_UT_inc_copy_triangles │ │ │ │ -00689610 0006a116 R_ARM_JUMP_SLOT 00613bbd FLA_Sylv_hn_opz_var1 │ │ │ │ +00689600 0017a616 R_ARM_JUMP_SLOT 003e45e9 FLA_QR_UT_form_Q_check │ │ │ │ +00689604 0005ae16 R_ARM_JUMP_SLOT 001cb079 dormql_ │ │ │ │ +00689608 00064a16 R_ARM_JUMP_SLOT 00419d01 FLA_Copyt_t_task │ │ │ │ +0068960c 00196b16 R_ARM_JUMP_SLOT 0054c091 FLA_CAQR_UT_inc_copy_triangles │ │ │ │ +00689610 0006a116 R_ARM_JUMP_SLOT 00613ba5 FLA_Sylv_hn_opz_var1 │ │ │ │ 00689614 00008b16 R_ARM_JUMP_SLOT 00000000 zdotc_ │ │ │ │ -00689618 00112916 R_ARM_JUMP_SLOT 00466689 FLA_Hemm_ll_blk_var4 │ │ │ │ -0068961c 000c0e16 R_ARM_JUMP_SLOT 004f60d5 FLA_Trmm_llt_blk_var1 │ │ │ │ -00689620 0016b416 R_ARM_JUMP_SLOT 004c5389 FLA_Syr2k_ln │ │ │ │ +00689618 00112916 R_ARM_JUMP_SLOT 00466c71 FLA_Hemm_ll_blk_var4 │ │ │ │ +0068961c 000c0e16 R_ARM_JUMP_SLOT 004f6505 FLA_Trmm_llt_blk_var1 │ │ │ │ +00689620 0016b416 R_ARM_JUMP_SLOT 004c536d FLA_Syr2k_ln │ │ │ │ 00689624 00169e16 R_ARM_JUMP_SLOT 0008e009 cbdsqr_ │ │ │ │ -00689628 0004a916 R_ARM_JUMP_SLOT 00642b71 FLA_Apply_H2_UT_r_opc_var1 │ │ │ │ -0068962c 00047c16 R_ARM_JUMP_SLOT 006435d9 FLA_Apply_HUD_UT_internal │ │ │ │ -00689630 00161b16 R_ARM_JUMP_SLOT 00595dc1 FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ -00689634 0018a616 R_ARM_JUMP_SLOT 0022b92d sggbal_ │ │ │ │ -00689638 00028b16 R_ARM_JUMP_SLOT 003d1921 bl1_smaxabsmr │ │ │ │ -0068963c 000b7b16 R_ARM_JUMP_SLOT 005b7fc9 FLA_Eig_gest_nu_blk_var4 │ │ │ │ -00689640 0001ce16 R_ARM_JUMP_SLOT 003f80d1 FLA_Check_valid_machval │ │ │ │ -00689644 00088c16 R_ARM_JUMP_SLOT 003f59c9 FLA_Param_map_flame_to_blis_uplo │ │ │ │ -00689648 0005f816 R_ARM_JUMP_SLOT 003bf0e5 bl1_zgemv │ │ │ │ -0068964c 00079616 R_ARM_JUMP_SLOT 0045ae4d FLA_Gemm_tc_blk_var4 │ │ │ │ -00689650 00152c16 R_ARM_JUMP_SLOT 003db1b9 FLA_Ger_check │ │ │ │ -00689654 00162e16 R_ARM_JUMP_SLOT 0051765d FLA_Trsm_luc_blk_var2 │ │ │ │ -00689658 00055416 R_ARM_JUMP_SLOT 00407ee9 FLA_Hevv_2x2_opz │ │ │ │ -0068965c 001c6616 R_ARM_JUMP_SLOT 00643a8d FLA_Apply_HUD_UT_l_ops_var1 │ │ │ │ -00689660 0015e116 R_ARM_JUMP_SLOT 005383f9 FLA_Chol_u_opc_var1 │ │ │ │ -00689664 0008c716 R_ARM_JUMP_SLOT 0042a6b5 FLA_Axpyt_c_blk_var1 │ │ │ │ -00689668 00016b16 R_ARM_JUMP_SLOT 003b9c21 bl1_sscalmr │ │ │ │ -0068966c 0015f416 R_ARM_JUMP_SLOT 0066a399 FLA_Apply_Q_UT_lnfr_blk_var2 │ │ │ │ -00689670 0001fa16 R_ARM_JUMP_SLOT 00424115 FLA_Herk_un_task │ │ │ │ -00689674 00173716 R_ARM_JUMP_SLOT 003af5d9 xrd_SL │ │ │ │ -00689678 0017fc16 R_ARM_JUMP_SLOT 003b8a51 bl1_zdcopyv │ │ │ │ -0068967c 0008a916 R_ARM_JUMP_SLOT 004025c1 FLA_Norm1 │ │ │ │ +00689628 0004a916 R_ARM_JUMP_SLOT 00642b59 FLA_Apply_H2_UT_r_opc_var1 │ │ │ │ +0068962c 00047c16 R_ARM_JUMP_SLOT 006435c1 FLA_Apply_HUD_UT_internal │ │ │ │ +00689630 00161b16 R_ARM_JUMP_SLOT 00596fc5 FLA_Bidiag_UT_u_step_unb_var5 │ │ │ │ +00689634 0018a616 R_ARM_JUMP_SLOT 0022ca15 sggbal_ │ │ │ │ +00689638 00028b16 R_ARM_JUMP_SLOT 003d1929 bl1_smaxabsmr │ │ │ │ +0068963c 000b7b16 R_ARM_JUMP_SLOT 005b8829 FLA_Eig_gest_nu_blk_var4 │ │ │ │ +00689640 0001ce16 R_ARM_JUMP_SLOT 003f91a1 FLA_Check_valid_machval │ │ │ │ +00689644 00088c16 R_ARM_JUMP_SLOT 003f59d1 FLA_Param_map_flame_to_blis_uplo │ │ │ │ +00689648 0005f816 R_ARM_JUMP_SLOT 003bf5a5 bl1_zgemv │ │ │ │ +0068964c 00079616 R_ARM_JUMP_SLOT 0045ae55 FLA_Gemm_tc_blk_var4 │ │ │ │ +00689650 00152c16 R_ARM_JUMP_SLOT 003db1c1 FLA_Ger_check │ │ │ │ +00689654 00162e16 R_ARM_JUMP_SLOT 00517641 FLA_Trsm_luc_blk_var2 │ │ │ │ +00689658 00055416 R_ARM_JUMP_SLOT 00407ef1 FLA_Hevv_2x2_opz │ │ │ │ +0068965c 001c6616 R_ARM_JUMP_SLOT 00643a75 FLA_Apply_HUD_UT_l_ops_var1 │ │ │ │ +00689660 0015e116 R_ARM_JUMP_SLOT 00537b59 FLA_Chol_u_opc_var1 │ │ │ │ +00689664 0008c716 R_ARM_JUMP_SLOT 0042a469 FLA_Axpyt_c_blk_var1 │ │ │ │ +00689668 00016b16 R_ARM_JUMP_SLOT 003bb6c5 bl1_sscalmr │ │ │ │ +0068966c 0015f416 R_ARM_JUMP_SLOT 00669a75 FLA_Apply_Q_UT_lnfr_blk_var2 │ │ │ │ +00689670 0001fa16 R_ARM_JUMP_SLOT 0042411d FLA_Herk_un_task │ │ │ │ +00689674 00173716 R_ARM_JUMP_SLOT 003af5e9 xrd_SL │ │ │ │ +00689678 0017fc16 R_ARM_JUMP_SLOT 003b8a61 bl1_zdcopyv │ │ │ │ +0068967c 0008a916 R_ARM_JUMP_SLOT 00402e39 FLA_Norm1 │ │ │ │ 00689680 0007c316 R_ARM_JUMP_SLOT 001597d9 dbdsqr_ │ │ │ │ -00689684 000ebc16 R_ARM_JUMP_SLOT 00461979 FLA_Gemm_tt_unb_var5 │ │ │ │ -00689688 0005be16 R_ARM_JUMP_SLOT 003b00b9 f__putbuf │ │ │ │ -0068968c 00193116 R_ARM_JUMP_SLOT 0033b13d zlarf_ │ │ │ │ -00689690 000a8516 R_ARM_JUMP_SLOT 00636445 FLA_Apply_G_rf_ass_var6b │ │ │ │ -00689694 0017bc16 R_ARM_JUMP_SLOT 0065adf9 FLA_Apply_G_rf_ops_var3 │ │ │ │ -00689698 000d9516 R_ARM_JUMP_SLOT 003bb82d bl1_sswapmt │ │ │ │ -0068969c 000ca716 R_ARM_JUMP_SLOT 00553b51 FLA_QR_UT_opc_var1 │ │ │ │ -006896a0 00197f16 R_ARM_JUMP_SLOT 000768f9 ztrtri_ │ │ │ │ -006896a4 000b6e16 R_ARM_JUMP_SLOT 004abd81 FLA_Symm_ll_blk_var2 │ │ │ │ -006896a8 00070216 R_ARM_JUMP_SLOT 003e46cd FLA_QR_UT_inc_check │ │ │ │ -006896ac 00014016 R_ARM_JUMP_SLOT 00531ff9 FLA_Bsvd_v_ops_var1 │ │ │ │ -006896b0 0006e416 R_ARM_JUMP_SLOT 00433a9d FLA_Scal │ │ │ │ -006896b4 000a6916 R_ARM_JUMP_SLOT 003dc8e1 FLA_Trsvsx_check │ │ │ │ -006896b8 001b5a16 R_ARM_JUMP_SLOT 003e81e9 FLA_Cntl_appiv_obj_create │ │ │ │ +00689684 000ebc16 R_ARM_JUMP_SLOT 00461e9d FLA_Gemm_tt_unb_var5 │ │ │ │ +00689688 0005be16 R_ARM_JUMP_SLOT 003b00c9 f__putbuf │ │ │ │ +0068968c 00193116 R_ARM_JUMP_SLOT 0033b125 zlarf_ │ │ │ │ +00689690 000a8516 R_ARM_JUMP_SLOT 00636005 FLA_Apply_G_rf_ass_var6b │ │ │ │ +00689694 0017bc16 R_ARM_JUMP_SLOT 0065a2c9 FLA_Apply_G_rf_ops_var3 │ │ │ │ +00689698 000d9516 R_ARM_JUMP_SLOT 003bb23d bl1_sswapmt │ │ │ │ +0068969c 000ca716 R_ARM_JUMP_SLOT 00553b31 FLA_QR_UT_opc_var1 │ │ │ │ +006896a0 00197f16 R_ARM_JUMP_SLOT 00076999 ztrtri_ │ │ │ │ +006896a4 000b6e16 R_ARM_JUMP_SLOT 004ab39d FLA_Symm_ll_blk_var2 │ │ │ │ +006896a8 00070216 R_ARM_JUMP_SLOT 003e46d5 FLA_QR_UT_inc_check │ │ │ │ +006896ac 00014016 R_ARM_JUMP_SLOT 00531e49 FLA_Bsvd_v_ops_var1 │ │ │ │ +006896b0 0006e416 R_ARM_JUMP_SLOT 00433871 FLA_Scal │ │ │ │ +006896b4 000a6916 R_ARM_JUMP_SLOT 003dc8e9 FLA_Trsvsx_check │ │ │ │ +006896b8 001b5a16 R_ARM_JUMP_SLOT 003e81b9 FLA_Cntl_appiv_obj_create │ │ │ │ 006896bc 0011ad16 R_ARM_JUMP_SLOT 002260fd sgetrs_ │ │ │ │ -006896c0 00195e16 R_ARM_JUMP_SLOT 00070869 dorg2r_ │ │ │ │ -006896c4 00144f16 R_ARM_JUMP_SLOT 00478821 FLA_Hemm_ru_blk_var1 │ │ │ │ -006896c8 000d7516 R_ARM_JUMP_SLOT 003ec1c1 FLA_Sylv_cntl_init │ │ │ │ -006896cc 00086116 R_ARM_JUMP_SLOT 003ed461 FLASH_Lyap_cntl_finalize │ │ │ │ -006896d0 000d0016 R_ARM_JUMP_SLOT 004273b9 FLA_Trinv_uu_unb_ext │ │ │ │ -006896d4 000bb416 R_ARM_JUMP_SLOT 003ec609 FLASH_Apply_CAQ2_UT_cntl_init │ │ │ │ -006896d8 00032516 R_ARM_JUMP_SLOT 003e1fb5 FLA_Bsvd_ext_check │ │ │ │ -006896dc 0003f616 R_ARM_JUMP_SLOT 003e27d9 FLA_Eig_gest_check │ │ │ │ -006896e0 00124116 R_ARM_JUMP_SLOT 000703b5 dorgqr_ │ │ │ │ -006896e4 00054d16 R_ARM_JUMP_SLOT 00644719 FLA_Apply_pivots_ln │ │ │ │ -006896e8 000fdd16 R_ARM_JUMP_SLOT 003cddd1 bl1_s0 │ │ │ │ -006896ec 00061516 R_ARM_JUMP_SLOT 0063c45d FLA_Apply_G_rf_asc_var9 │ │ │ │ -006896f0 00182916 R_ARM_JUMP_SLOT 001c8e55 dorg2l_ │ │ │ │ -006896f4 000b5416 R_ARM_JUMP_SLOT 004011ad FLASH_Task_update_dependencies │ │ │ │ -006896f8 0002d516 R_ARM_JUMP_SLOT 000ed919 clanhs_ │ │ │ │ -006896fc 000b4916 R_ARM_JUMP_SLOT 003c0025 bl1_chemv_blas │ │ │ │ -00689700 00070316 R_ARM_JUMP_SLOT 003e8481 FLA_Cntl_apqudutinc_obj_create │ │ │ │ +006896c0 00195e16 R_ARM_JUMP_SLOT 00070dc9 dorg2r_ │ │ │ │ +006896c4 00144f16 R_ARM_JUMP_SLOT 00478e39 FLA_Hemm_ru_blk_var1 │ │ │ │ +006896c8 000d7516 R_ARM_JUMP_SLOT 003ec435 FLA_Sylv_cntl_init │ │ │ │ +006896cc 00086116 R_ARM_JUMP_SLOT 003ed469 FLASH_Lyap_cntl_finalize │ │ │ │ +006896d0 000d0016 R_ARM_JUMP_SLOT 0042746d FLA_Trinv_uu_unb_ext │ │ │ │ +006896d4 000bb416 R_ARM_JUMP_SLOT 003ec611 FLASH_Apply_CAQ2_UT_cntl_init │ │ │ │ +006896d8 00032516 R_ARM_JUMP_SLOT 003e1d05 FLA_Bsvd_ext_check │ │ │ │ +006896dc 0003f616 R_ARM_JUMP_SLOT 003e27e1 FLA_Eig_gest_check │ │ │ │ +006896e0 00124116 R_ARM_JUMP_SLOT 00070915 dorgqr_ │ │ │ │ +006896e4 00054d16 R_ARM_JUMP_SLOT 00644a35 FLA_Apply_pivots_ln │ │ │ │ +006896e8 000fdd16 R_ARM_JUMP_SLOT 003cdbf9 bl1_s0 │ │ │ │ +006896ec 00061516 R_ARM_JUMP_SLOT 0063c445 FLA_Apply_G_rf_asc_var9 │ │ │ │ +006896f0 00182916 R_ARM_JUMP_SLOT 001c8e59 dorg2l_ │ │ │ │ +006896f4 000b5416 R_ARM_JUMP_SLOT 00400fed FLASH_Task_update_dependencies │ │ │ │ +006896f8 0002d516 R_ARM_JUMP_SLOT 000ed329 clanhs_ │ │ │ │ +006896fc 000b4916 R_ARM_JUMP_SLOT 003beac5 bl1_chemv_blas │ │ │ │ +00689700 00070316 R_ARM_JUMP_SLOT 003e8451 FLA_Cntl_apqudutinc_obj_create │ │ │ │ 00689704 00008c16 R_ARM_JUMP_SLOT 00000000 dsyr2k_ │ │ │ │ -00689708 000cea16 R_ARM_JUMP_SLOT 00451371 FLA_Gemm_ht_blk_var5 │ │ │ │ -0068970c 0009fa16 R_ARM_JUMP_SLOT 0054b7bd FLA_CAQR2_UT_unb_var1 │ │ │ │ -00689710 00127a16 R_ARM_JUMP_SLOT 003cab71 bl1_dtrsm │ │ │ │ -00689714 00104c16 R_ARM_JUMP_SLOT 003f7ce1 FLA_Check_object_length_min │ │ │ │ -00689718 00105e16 R_ARM_JUMP_SLOT 00527d79 FLA_Trsm_ruh_unb_var3 │ │ │ │ -0068971c 00134516 R_ARM_JUMP_SLOT 005b398d FLA_Eig_gest_nl_ops_var4 │ │ │ │ -00689720 0003a916 R_ARM_JUMP_SLOT 00190299 dlaed8_ │ │ │ │ -00689724 00072516 R_ARM_JUMP_SLOT 00407029 FLA_Transpose_unb_var2 │ │ │ │ -00689728 000c0516 R_ARM_JUMP_SLOT 0056e259 FLA_Ttmm_l_opd_var2 │ │ │ │ -0068972c 0007a916 R_ARM_JUMP_SLOT 005b9901 FLA_Eig_gest_nu_opt_var1 │ │ │ │ -00689730 00117d16 R_ARM_JUMP_SLOT 003edad1 FLASH_UDdate_UT_inc_cntl_init │ │ │ │ -00689734 000c6d16 R_ARM_JUMP_SLOT 0050be29 FLA_Trmm_rut_unb_var3 │ │ │ │ -00689738 00176316 R_ARM_JUMP_SLOT 00333d91 zlaqgb_ │ │ │ │ -0068973c 000df016 R_ARM_JUMP_SLOT 0040929d FLA_Mach_params │ │ │ │ +00689708 000cea16 R_ARM_JUMP_SLOT 00451379 FLA_Gemm_ht_blk_var5 │ │ │ │ +0068970c 0009fa16 R_ARM_JUMP_SLOT 0054ab1d FLA_CAQR2_UT_unb_var1 │ │ │ │ +00689710 00127a16 R_ARM_JUMP_SLOT 003cab81 bl1_dtrsm │ │ │ │ +00689714 00104c16 R_ARM_JUMP_SLOT 003f8db1 FLA_Check_object_length_min │ │ │ │ +00689718 00105e16 R_ARM_JUMP_SLOT 00527d5d FLA_Trsm_ruh_unb_var3 │ │ │ │ +0068971c 00134516 R_ARM_JUMP_SLOT 005b396d FLA_Eig_gest_nl_ops_var4 │ │ │ │ +00689720 0003a916 R_ARM_JUMP_SLOT 00190061 dlaed8_ │ │ │ │ +00689724 00072516 R_ARM_JUMP_SLOT 004070c9 FLA_Transpose_unb_var2 │ │ │ │ +00689728 000c0516 R_ARM_JUMP_SLOT 0056e519 FLA_Ttmm_l_opd_var2 │ │ │ │ +0068972c 0007a916 R_ARM_JUMP_SLOT 005b98e1 FLA_Eig_gest_nu_opt_var1 │ │ │ │ +00689730 00117d16 R_ARM_JUMP_SLOT 003edad9 FLASH_UDdate_UT_inc_cntl_init │ │ │ │ +00689734 000c6d16 R_ARM_JUMP_SLOT 0050c115 FLA_Trmm_rut_unb_var3 │ │ │ │ +00689738 00176316 R_ARM_JUMP_SLOT 00335531 zlaqgb_ │ │ │ │ +0068973c 000df016 R_ARM_JUMP_SLOT 004092a5 FLA_Mach_params │ │ │ │ 00689740 00008d16 R_ARM_JUMP_SLOT 00000000 dsyrk_ │ │ │ │ -00689744 00054e16 R_ARM_JUMP_SLOT 00424519 FLA_Syrk_task │ │ │ │ -00689748 0008d316 R_ARM_JUMP_SLOT 003b9e9d bl1_cscalmr │ │ │ │ -0068974c 000e0016 R_ARM_JUMP_SLOT 003bb779 bl1_dswapv │ │ │ │ -00689750 000a9a16 R_ARM_JUMP_SLOT 004a3f4d FLA_Herk_uh_blk_var4 │ │ │ │ -00689754 00089916 R_ARM_JUMP_SLOT 003e8b3d FLA_Axpy_cntl_init │ │ │ │ -00689758 0017f816 R_ARM_JUMP_SLOT 003dc701 FLA_Trsv_internal_check │ │ │ │ +00689744 00054e16 R_ARM_JUMP_SLOT 0042482d FLA_Syrk_task │ │ │ │ +00689748 0008d316 R_ARM_JUMP_SLOT 003bb941 bl1_cscalmr │ │ │ │ +0068974c 000e0016 R_ARM_JUMP_SLOT 003bbc11 bl1_dswapv │ │ │ │ +00689750 000a9a16 R_ARM_JUMP_SLOT 004a3f31 FLA_Herk_uh_blk_var4 │ │ │ │ +00689754 00089916 R_ARM_JUMP_SLOT 003e89d5 FLA_Axpy_cntl_init │ │ │ │ +00689758 0017f816 R_ARM_JUMP_SLOT 003dc839 FLA_Trsv_internal_check │ │ │ │ 0068975c 00008e16 R_ARM_JUMP_SLOT 00000000 csscal_ │ │ │ │ -00689760 001bf116 R_ARM_JUMP_SLOT 00565f51 FLA_Trinv_lu_opt_var3 │ │ │ │ -00689764 000cf416 R_ARM_JUMP_SLOT 0058d5a1 FLA_Bidiag_UT_u_step_opz_var5 │ │ │ │ -00689768 00078516 R_ARM_JUMP_SLOT 004fb9ed FLA_Trmm_lun_blk_var4 │ │ │ │ -0068976c 00174716 R_ARM_JUMP_SLOT 003bfdf9 bl1_zher2_blas │ │ │ │ -00689770 000a1316 R_ARM_JUMP_SLOT 003ed295 FLASH_LU_nopiv_cntl_finalize │ │ │ │ +00689760 001bf116 R_ARM_JUMP_SLOT 00565f39 FLA_Trinv_lu_opt_var3 │ │ │ │ +00689764 000cf416 R_ARM_JUMP_SLOT 0058d581 FLA_Bidiag_UT_u_step_opz_var5 │ │ │ │ +00689768 00078516 R_ARM_JUMP_SLOT 004fbc69 FLA_Trmm_lun_blk_var4 │ │ │ │ +0068976c 00174716 R_ARM_JUMP_SLOT 003c02b9 bl1_zher2_blas │ │ │ │ +00689770 000a1316 R_ARM_JUMP_SLOT 003ed29d FLASH_LU_nopiv_cntl_finalize │ │ │ │ 00689774 00008f16 R_ARM_JUMP_SLOT 00000000 dasum_ │ │ │ │ -00689778 000af416 R_ARM_JUMP_SLOT 001a7b11 dlargv_ │ │ │ │ -0068977c 0004bf16 R_ARM_JUMP_SLOT 003f629d FLA_Obj_create_copy_of │ │ │ │ -00689780 00043716 R_ARM_JUMP_SLOT 00592ff1 FLA_Fused_Gerc2_ops_var1 │ │ │ │ +00689778 000af416 R_ARM_JUMP_SLOT 001a7b09 dlargv_ │ │ │ │ +0068977c 0004bf16 R_ARM_JUMP_SLOT 003f62a5 FLA_Obj_create_copy_of │ │ │ │ +00689780 00043716 R_ARM_JUMP_SLOT 0059232d FLA_Fused_Gerc2_ops_var1 │ │ │ │ 00689784 00009016 R_ARM_JUMP_SLOT 00000000 ssyr_ │ │ │ │ -00689788 00126116 R_ARM_JUMP_SLOT 003c39c5 bl1_cher2k │ │ │ │ -0068978c 00013a16 R_ARM_JUMP_SLOT 004b79d5 FLA_Symm_lu_unb_var8 │ │ │ │ -00689790 00136316 R_ARM_JUMP_SLOT 005df8d5 FLA_Tridiag_UT_l_opt_var1 │ │ │ │ -00689794 0007bf16 R_ARM_JUMP_SLOT 001ba149 dlasq3_ │ │ │ │ -00689798 000cc216 R_ARM_JUMP_SLOT 003e6a55 FLA_Ttmm_internal_check │ │ │ │ -0068979c 001c0616 R_ARM_JUMP_SLOT 0056b1b9 FLA_Trinv_uu_opt_var1 │ │ │ │ -006897a0 00030016 R_ARM_JUMP_SLOT 00129bfd csytrf_rook_ │ │ │ │ -006897a4 000ca516 R_ARM_JUMP_SLOT 003f77f1 FLA_Check_valid_elemtype │ │ │ │ -006897a8 00169316 R_ARM_JUMP_SLOT 000c5bd1 chpev_ │ │ │ │ -006897ac 000dcc16 R_ARM_JUMP_SLOT 005c6361 FLA_Hess_UT_step_ofd_var2 │ │ │ │ -006897b0 00176116 R_ARM_JUMP_SLOT 005dd84d FLA_Tridiag_UT_l_blk_var3 │ │ │ │ -006897b4 000dbe16 R_ARM_JUMP_SLOT 0026b169 slartgp_ │ │ │ │ -006897b8 0018e016 R_ARM_JUMP_SLOT 005d9325 FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ -006897bc 0012dc16 R_ARM_JUMP_SLOT 003fd529 FLASH_Queue_get_block_size │ │ │ │ -006897c0 000c5616 R_ARM_JUMP_SLOT 0058ee8d FLA_Bidiag_UT_u_step_opd_var4 │ │ │ │ -006897c4 00078616 R_ARM_JUMP_SLOT 003eb559 FLA_Bidiag_UT_cntl_finalize │ │ │ │ +00689788 00126116 R_ARM_JUMP_SLOT 003c2e65 bl1_cher2k │ │ │ │ +0068978c 00013a16 R_ARM_JUMP_SLOT 004b7755 FLA_Symm_lu_unb_var8 │ │ │ │ +00689790 00136316 R_ARM_JUMP_SLOT 005df8bd FLA_Tridiag_UT_l_opt_var1 │ │ │ │ +00689794 0007bf16 R_ARM_JUMP_SLOT 001ba151 dlasq3_ │ │ │ │ +00689798 000cc216 R_ARM_JUMP_SLOT 003e6a5d FLA_Ttmm_internal_check │ │ │ │ +0068979c 001c0616 R_ARM_JUMP_SLOT 0056b1a1 FLA_Trinv_uu_opt_var1 │ │ │ │ +006897a0 00030016 R_ARM_JUMP_SLOT 00129d7d csytrf_rook_ │ │ │ │ +006897a4 000ca516 R_ARM_JUMP_SLOT 003f88c1 FLA_Check_valid_elemtype │ │ │ │ +006897a8 00169316 R_ARM_JUMP_SLOT 000c7551 chpev_ │ │ │ │ +006897ac 000dcc16 R_ARM_JUMP_SLOT 005c6341 FLA_Hess_UT_step_ofd_var2 │ │ │ │ +006897b0 00176116 R_ARM_JUMP_SLOT 005dd835 FLA_Tridiag_UT_l_blk_var3 │ │ │ │ +006897b4 000dbe16 R_ARM_JUMP_SLOT 0026be25 slartgp_ │ │ │ │ +006897b8 0018e016 R_ARM_JUMP_SLOT 005d89d9 FLA_Tridiag_UT_shift_U_l_opd │ │ │ │ +006897bc 0012dc16 R_ARM_JUMP_SLOT 003fd861 FLASH_Queue_get_block_size │ │ │ │ +006897c0 000c5616 R_ARM_JUMP_SLOT 0058ee6d FLA_Bidiag_UT_u_step_opd_var4 │ │ │ │ +006897c4 00078616 R_ARM_JUMP_SLOT 003eb561 FLA_Bidiag_UT_cntl_finalize │ │ │ │ 006897c8 00102616 R_ARM_JUMP_SLOT 000820e9 slauu2_check │ │ │ │ -006897cc 00144616 R_ARM_JUMP_SLOT 005360a9 FLA_Chol_l_opd_var3 │ │ │ │ -006897d0 00093016 R_ARM_JUMP_SLOT 002afe89 stgexc_ │ │ │ │ -006897d4 000b0316 R_ARM_JUMP_SLOT 004319d5 FLA_Copyt_h │ │ │ │ -006897d8 0018de16 R_ARM_JUMP_SLOT 003f8135 FLA_Check_col_storage │ │ │ │ -006897dc 00080016 R_ARM_JUMP_SLOT 005ae345 FLA_Eig_gest_iu_opt_var4 │ │ │ │ -006897e0 0007b016 R_ARM_JUMP_SLOT 005ba3e5 FLA_Eig_gest_nu_opt_var5 │ │ │ │ -006897e4 00137816 R_ARM_JUMP_SLOT 00425df1 FLA_Bidiag_blk_external │ │ │ │ -006897e8 00043d16 R_ARM_JUMP_SLOT 0054437d FLA_LU_piv_internal │ │ │ │ -006897ec 000cf016 R_ARM_JUMP_SLOT 0041f015 FLA_Trsv_lc_task │ │ │ │ -006897f0 0006ca16 R_ARM_JUMP_SLOT 001eaa8d dsytri_ │ │ │ │ -006897f4 0008c916 R_ARM_JUMP_SLOT 00123c55 cstein_ │ │ │ │ -006897f8 00152d16 R_ARM_JUMP_SLOT 004501a9 FLA_Gemm_hn_unb_var4 │ │ │ │ -006897fc 00191d16 R_ARM_JUMP_SLOT 001c1c21 dlatzm_ │ │ │ │ -00689800 001a3516 R_ARM_JUMP_SLOT 003e69d1 FLA_Ttmm_check │ │ │ │ -00689804 0012b616 R_ARM_JUMP_SLOT 0031c511 zlacpy_ │ │ │ │ -00689808 00041f16 R_ARM_JUMP_SLOT 005a2c79 FLA_Eig_gest_il_ops_var4 │ │ │ │ -0068980c 000c5f16 R_ARM_JUMP_SLOT 003cde79 bl1_d0 │ │ │ │ -00689810 00048c16 R_ARM_JUMP_SLOT 005c786d FLA_Hess_UT_step_opd_var2 │ │ │ │ -00689814 00089016 R_ARM_JUMP_SLOT 00513d89 FLA_Trsm_lln_blk_var2 │ │ │ │ -00689818 00080716 R_ARM_JUMP_SLOT 005e2b11 FLA_Tridiag_UT_l_step_ofz_var2 │ │ │ │ -0068981c 00031216 R_ARM_JUMP_SLOT 005dd095 FLA_Tridiag_UT_l_blf_var3 │ │ │ │ -00689820 000fb516 R_ARM_JUMP_SLOT 0044d1d5 FLA_Gemm_hh_blk_var4 │ │ │ │ -00689824 0011ec16 R_ARM_JUMP_SLOT 00075de9 spotrf_ │ │ │ │ -00689828 001bb216 R_ARM_JUMP_SLOT 003cd939 bl1_zero_dim2 │ │ │ │ -0068982c 00109616 R_ARM_JUMP_SLOT 003b7339 bl1_scopy │ │ │ │ -00689830 00193e16 R_ARM_JUMP_SLOT 0050e435 FLA_Trsm_lun │ │ │ │ -00689834 0004db16 R_ARM_JUMP_SLOT 002ba111 stptri_ │ │ │ │ -00689838 00118b16 R_ARM_JUMP_SLOT 00638c69 FLA_Apply_G_rf_asc_var3b │ │ │ │ -0068983c 000d9e16 R_ARM_JUMP_SLOT 002a7455 ssytri_ │ │ │ │ -00689840 000a9416 R_ARM_JUMP_SLOT 0024d4dd slaed8_ │ │ │ │ -00689844 000abf16 R_ARM_JUMP_SLOT 003c024d bl1_zhemv_blas │ │ │ │ -00689848 000db016 R_ARM_JUMP_SLOT 003d7e7d FLA_Norm_inf_check │ │ │ │ -0068984c 000f6416 R_ARM_JUMP_SLOT 004c2421 FLA_Symm_ru_unb_var4 │ │ │ │ -00689850 00102216 R_ARM_JUMP_SLOT 00424fcd FLA_Trmm_ruc_task │ │ │ │ -00689854 0017cc16 R_ARM_JUMP_SLOT 001a6dd9 dlarfgp_ │ │ │ │ -00689858 0001d816 R_ARM_JUMP_SLOT 003d1f9d bl1_set_dims_with_trans │ │ │ │ -0068985c 0013ea16 R_ARM_JUMP_SLOT 002a5889 ssyswapr_ │ │ │ │ -00689860 0007f616 R_ARM_JUMP_SLOT 005a5ecd FLA_Eig_gest_il_unb_var5 │ │ │ │ -00689864 0005d316 R_ARM_JUMP_SLOT 00573edd FLA_UDdate_UT_opt_var1 │ │ │ │ -00689868 00144316 R_ARM_JUMP_SLOT 0055ce95 FLA_Tevd_eigval_n_opd_var1 │ │ │ │ -0068986c 00042016 R_ARM_JUMP_SLOT 003d6bfd FLA_Fill_with_random_dist_check │ │ │ │ -00689870 000ae016 R_ARM_JUMP_SLOT 003d4fa5 FLA_Obj_datatype_size_check │ │ │ │ -00689874 0013ac16 R_ARM_JUMP_SLOT 0063700d FLA_Apply_G_rf_asd_var9b │ │ │ │ -00689878 00051716 R_ARM_JUMP_SLOT 0056f039 FLA_Ttmm_l_opt_var3 │ │ │ │ -0068987c 001bd516 R_ARM_JUMP_SLOT 003ce565 bl1_zdapdiagmv │ │ │ │ -00689880 0003cf16 R_ARM_JUMP_SLOT 0014b8ed cungql_ │ │ │ │ -00689884 000b2616 R_ARM_JUMP_SLOT 0049fef1 FLA_Herk_lh_unb_var3 │ │ │ │ -00689888 00121e16 R_ARM_JUMP_SLOT 004ec00d FLA_Syrk_ut_blk_var4 │ │ │ │ -0068988c 000f8616 R_ARM_JUMP_SLOT 003e8279 FLA_Cntl_qrutinc_obj_create │ │ │ │ -00689890 00190b16 R_ARM_JUMP_SLOT 004a8945 FLA_Symm_internal │ │ │ │ -00689894 00100616 R_ARM_JUMP_SLOT 0039602d zunmql_ │ │ │ │ -00689898 000abc16 R_ARM_JUMP_SLOT 003c8465 bl1_csymm │ │ │ │ -0068989c 000fd016 R_ARM_JUMP_SLOT 0025fecd slar2v_ │ │ │ │ -006898a0 0018fd16 R_ARM_JUMP_SLOT 00561cc9 FLA_Trinv_ln_blk_var3 │ │ │ │ -006898a4 00170e16 R_ARM_JUMP_SLOT 005df921 FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ -006898a8 000cde16 R_ARM_JUMP_SLOT 0041aab9 FLA_Ger_external │ │ │ │ -006898ac 000a8e16 R_ARM_JUMP_SLOT 004d225d FLA_Syr2k_lt_unb_var2 │ │ │ │ -006898b0 0006de16 R_ARM_JUMP_SLOT 00551509 FLA_QR2_UT_ops_var1 │ │ │ │ -006898b4 000a1416 R_ARM_JUMP_SLOT 005fa17d FLA_Sylv_hh_blk_var1 │ │ │ │ -006898b8 0016c116 R_ARM_JUMP_SLOT 002eef61 zgtrfs_ │ │ │ │ -006898bc 00052016 R_ARM_JUMP_SLOT 0034a271 zlasyf_ │ │ │ │ -006898c0 00164716 R_ARM_JUMP_SLOT 003b7361 bl1_dcopy │ │ │ │ -006898c4 00099916 R_ARM_JUMP_SLOT 004db4d1 FLA_Syr2k_ut_blk_var10 │ │ │ │ -006898c8 000c7316 R_ARM_JUMP_SLOT 0023c6b9 slacn2_ │ │ │ │ +006897cc 00144616 R_ARM_JUMP_SLOT 00535da1 FLA_Chol_l_opd_var3 │ │ │ │ +006897d0 00093016 R_ARM_JUMP_SLOT 002afe65 stgexc_ │ │ │ │ +006897d4 000b0316 R_ARM_JUMP_SLOT 00431eb9 FLA_Copyt_h │ │ │ │ +006897d8 0018de16 R_ARM_JUMP_SLOT 003f9205 FLA_Check_col_storage │ │ │ │ +006897dc 00080016 R_ARM_JUMP_SLOT 005ad765 FLA_Eig_gest_iu_opt_var4 │ │ │ │ +006897e0 0007b016 R_ARM_JUMP_SLOT 005ba3c5 FLA_Eig_gest_nu_opt_var5 │ │ │ │ +006897e4 00137816 R_ARM_JUMP_SLOT 00425969 FLA_Bidiag_blk_external │ │ │ │ +006897e8 00043d16 R_ARM_JUMP_SLOT 0054435d FLA_LU_piv_internal │ │ │ │ +006897ec 000cf016 R_ARM_JUMP_SLOT 0041f01d FLA_Trsv_lc_task │ │ │ │ +006897f0 0006ca16 R_ARM_JUMP_SLOT 001eb3f1 dsytri_ │ │ │ │ +006897f4 0008c916 R_ARM_JUMP_SLOT 00122d31 cstein_ │ │ │ │ +006897f8 00152d16 R_ARM_JUMP_SLOT 004501b1 FLA_Gemm_hn_unb_var4 │ │ │ │ +006897fc 00191d16 R_ARM_JUMP_SLOT 001c1ae9 dlatzm_ │ │ │ │ +00689800 001a3516 R_ARM_JUMP_SLOT 003e69d9 FLA_Ttmm_check │ │ │ │ +00689804 0012b616 R_ARM_JUMP_SLOT 0031bd21 zlacpy_ │ │ │ │ +00689808 00041f16 R_ARM_JUMP_SLOT 005a2469 FLA_Eig_gest_il_ops_var4 │ │ │ │ +0068980c 000c5f16 R_ARM_JUMP_SLOT 003cdca1 bl1_d0 │ │ │ │ +00689810 00048c16 R_ARM_JUMP_SLOT 005c784d FLA_Hess_UT_step_opd_var2 │ │ │ │ +00689814 00089016 R_ARM_JUMP_SLOT 00513d6d FLA_Trsm_lln_blk_var2 │ │ │ │ +00689818 00080716 R_ARM_JUMP_SLOT 005e2af9 FLA_Tridiag_UT_l_step_ofz_var2 │ │ │ │ +0068981c 00031216 R_ARM_JUMP_SLOT 005dcce9 FLA_Tridiag_UT_l_blf_var3 │ │ │ │ +00689820 000fb516 R_ARM_JUMP_SLOT 0044d1dd FLA_Gemm_hh_blk_var4 │ │ │ │ +00689824 0011ec16 R_ARM_JUMP_SLOT 00075f3d spotrf_ │ │ │ │ +00689828 001bb216 R_ARM_JUMP_SLOT 003cd9f1 bl1_zero_dim2 │ │ │ │ +0068982c 00109616 R_ARM_JUMP_SLOT 003b7569 bl1_scopy │ │ │ │ +00689830 00193e16 R_ARM_JUMP_SLOT 0050e1b9 FLA_Trsm_lun │ │ │ │ +00689834 0004db16 R_ARM_JUMP_SLOT 002b5a05 stptri_ │ │ │ │ +00689838 00118b16 R_ARM_JUMP_SLOT 00638c51 FLA_Apply_G_rf_asc_var3b │ │ │ │ +0068983c 000d9e16 R_ARM_JUMP_SLOT 002a6b09 ssytri_ │ │ │ │ +00689840 000a9416 R_ARM_JUMP_SLOT 0024d525 slaed8_ │ │ │ │ +00689844 000abf16 R_ARM_JUMP_SLOT 003beced bl1_zhemv_blas │ │ │ │ +00689848 000db016 R_ARM_JUMP_SLOT 003d7e85 FLA_Norm_inf_check │ │ │ │ +0068984c 000f6416 R_ARM_JUMP_SLOT 004c2f0d FLA_Symm_ru_unb_var4 │ │ │ │ +00689850 00102216 R_ARM_JUMP_SLOT 00424fd5 FLA_Trmm_ruc_task │ │ │ │ +00689854 0017cc16 R_ARM_JUMP_SLOT 001a4ff9 dlarfgp_ │ │ │ │ +00689858 0001d816 R_ARM_JUMP_SLOT 003d1fa5 bl1_set_dims_with_trans │ │ │ │ +0068985c 0013ea16 R_ARM_JUMP_SLOT 002a5865 ssyswapr_ │ │ │ │ +00689860 0007f616 R_ARM_JUMP_SLOT 005a5ead FLA_Eig_gest_il_unb_var5 │ │ │ │ +00689864 0005d316 R_ARM_JUMP_SLOT 00573ebd FLA_UDdate_UT_opt_var1 │ │ │ │ +00689868 00144316 R_ARM_JUMP_SLOT 0055c355 FLA_Tevd_eigval_n_opd_var1 │ │ │ │ +0068986c 00042016 R_ARM_JUMP_SLOT 003d6c05 FLA_Fill_with_random_dist_check │ │ │ │ +00689870 000ae016 R_ARM_JUMP_SLOT 003d4fad FLA_Obj_datatype_size_check │ │ │ │ +00689874 0013ac16 R_ARM_JUMP_SLOT 00636ff5 FLA_Apply_G_rf_asd_var9b │ │ │ │ +00689878 00051716 R_ARM_JUMP_SLOT 0056ec79 FLA_Ttmm_l_opt_var3 │ │ │ │ +0068987c 001bd516 R_ARM_JUMP_SLOT 003ce42d bl1_zdapdiagmv │ │ │ │ +00689880 0003cf16 R_ARM_JUMP_SLOT 0014b8e5 cungql_ │ │ │ │ +00689884 000b2616 R_ARM_JUMP_SLOT 0049fed5 FLA_Herk_lh_unb_var3 │ │ │ │ +00689888 00121e16 R_ARM_JUMP_SLOT 004ec405 FLA_Syrk_ut_blk_var4 │ │ │ │ +0068988c 000f8616 R_ARM_JUMP_SLOT 003e8249 FLA_Cntl_qrutinc_obj_create │ │ │ │ +00689890 00190b16 R_ARM_JUMP_SLOT 004a8929 FLA_Symm_internal │ │ │ │ +00689894 00100616 R_ARM_JUMP_SLOT 003954b9 zunmql_ │ │ │ │ +00689898 000abc16 R_ARM_JUMP_SLOT 003c96a5 bl1_csymm │ │ │ │ +0068989c 000fd016 R_ARM_JUMP_SLOT 00261dd1 slar2v_ │ │ │ │ +006898a0 0018fd16 R_ARM_JUMP_SLOT 00561cb1 FLA_Trinv_ln_blk_var3 │ │ │ │ +006898a4 00170e16 R_ARM_JUMP_SLOT 005df909 FLA_Tridiag_UT_l_step_unb_var2 │ │ │ │ +006898a8 000cde16 R_ARM_JUMP_SLOT 0041aac1 FLA_Ger_external │ │ │ │ +006898ac 000a8e16 R_ARM_JUMP_SLOT 004d1cad FLA_Syr2k_lt_unb_var2 │ │ │ │ +006898b0 0006de16 R_ARM_JUMP_SLOT 005514e9 FLA_QR2_UT_ops_var1 │ │ │ │ +006898b4 000a1416 R_ARM_JUMP_SLOT 005fada1 FLA_Sylv_hh_blk_var1 │ │ │ │ +006898b8 0016c116 R_ARM_JUMP_SLOT 002eef39 zgtrfs_ │ │ │ │ +006898bc 00052016 R_ARM_JUMP_SLOT 0034a251 zlasyf_ │ │ │ │ +006898c0 00164716 R_ARM_JUMP_SLOT 003b7591 bl1_dcopy │ │ │ │ +006898c4 00099916 R_ARM_JUMP_SLOT 004db4b5 FLA_Syr2k_ut_blk_var10 │ │ │ │ +006898c8 000c7316 R_ARM_JUMP_SLOT 0023ff31 slacn2_ │ │ │ │ 006898cc 00009116 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -006898d0 00195616 R_ARM_JUMP_SLOT 001fe271 dtptri_ │ │ │ │ -006898d4 00137f16 R_ARM_JUMP_SLOT 005543f5 FLA_QR_UT_form_Q_opt_var1 │ │ │ │ -006898d8 000bd516 R_ARM_JUMP_SLOT 003ce6fd bl1_screate_contigmt │ │ │ │ -006898dc 000ef916 R_ARM_JUMP_SLOT 0050970d FLA_Trmm_ruh_unb_var2 │ │ │ │ -006898e0 00056c16 R_ARM_JUMP_SLOT 00361fb5 zptts2_ │ │ │ │ -006898e4 00019216 R_ARM_JUMP_SLOT 003d9a55 FLA_Copyt_check │ │ │ │ -006898e8 00149516 R_ARM_JUMP_SLOT 004ff361 FLA_Trmm_rlc_blk_var2 │ │ │ │ +006898d0 00195616 R_ARM_JUMP_SLOT 001f9cad dtptri_ │ │ │ │ +006898d4 00137f16 R_ARM_JUMP_SLOT 005543d5 FLA_QR_UT_form_Q_opt_var1 │ │ │ │ +006898d8 000bd516 R_ARM_JUMP_SLOT 003ce705 bl1_screate_contigmt │ │ │ │ +006898dc 000ef916 R_ARM_JUMP_SLOT 00509125 FLA_Trmm_ruh_unb_var2 │ │ │ │ +006898e0 00056c16 R_ARM_JUMP_SLOT 00361a79 zptts2_ │ │ │ │ +006898e4 00019216 R_ARM_JUMP_SLOT 003d9a5d FLA_Copyt_check │ │ │ │ +006898e8 00149516 R_ARM_JUMP_SLOT 004ff1a1 FLA_Trmm_rlc_blk_var2 │ │ │ │ 006898ec 00009216 R_ARM_JUMP_SLOT 00000000 ssyr2k_ │ │ │ │ -006898f0 0011a716 R_ARM_JUMP_SLOT 0014550d cunbdb5_ │ │ │ │ -006898f4 0017b216 R_ARM_JUMP_SLOT 00673fad FLASH_Apply_Q_UT_inc │ │ │ │ -006898f8 000aea16 R_ARM_JUMP_SLOT 0042d79d FLA_Copy_internal │ │ │ │ -006898fc 000e7916 R_ARM_JUMP_SLOT 00538b81 FLA_Chol_u_ops_var2 │ │ │ │ -00689900 00165916 R_ARM_JUMP_SLOT 0054d179 FLA_LQ_UT_form_Q │ │ │ │ -00689904 0010e116 R_ARM_JUMP_SLOT 00568261 FLA_Trinv_un_opz_var1 │ │ │ │ -00689908 000e4e16 R_ARM_JUMP_SLOT 0006a415 sgetrf_ │ │ │ │ -0068990c 0017e816 R_ARM_JUMP_SLOT 004964c5 FLA_Her2k_un_blk_var2 │ │ │ │ -00689910 0012cf16 R_ARM_JUMP_SLOT 003d1ef1 bl1_drandv │ │ │ │ +006898f0 0011a716 R_ARM_JUMP_SLOT 00147769 cunbdb5_ │ │ │ │ +006898f4 0017b216 R_ARM_JUMP_SLOT 00674a7d FLASH_Apply_Q_UT_inc │ │ │ │ +006898f8 000aea16 R_ARM_JUMP_SLOT 0042d7a5 FLA_Copy_internal │ │ │ │ +006898fc 000e7916 R_ARM_JUMP_SLOT 00538a79 FLA_Chol_u_ops_var2 │ │ │ │ +00689900 00165916 R_ARM_JUMP_SLOT 0054d159 FLA_LQ_UT_form_Q │ │ │ │ +00689904 0010e116 R_ARM_JUMP_SLOT 00568249 FLA_Trinv_un_opz_var1 │ │ │ │ +00689908 000e4e16 R_ARM_JUMP_SLOT 0006b3d9 sgetrf_ │ │ │ │ +0068990c 0017e816 R_ARM_JUMP_SLOT 004964a9 FLA_Her2k_un_blk_var2 │ │ │ │ +00689910 0012cf16 R_ARM_JUMP_SLOT 003d1ef9 bl1_drandv │ │ │ │ 00689914 00009316 R_ARM_JUMP_SLOT 00000000 dspr2_ │ │ │ │ -00689918 0017f116 R_ARM_JUMP_SLOT 00497d19 FLA_Her2k_un_blk_var6 │ │ │ │ -0068991c 00153916 R_ARM_JUMP_SLOT 003d7f41 FLA_Pow_check │ │ │ │ +00689918 0017f116 R_ARM_JUMP_SLOT 00498311 FLA_Her2k_un_blk_var6 │ │ │ │ +0068991c 00153916 R_ARM_JUMP_SLOT 003d7f49 FLA_Pow_check │ │ │ │ 00689920 00009416 R_ARM_JUMP_SLOT 00000000 sinh │ │ │ │ -00689924 00126516 R_ARM_JUMP_SLOT 00434ea9 FLA_Scalr_l_blk_var3 │ │ │ │ -00689928 001b8016 R_ARM_JUMP_SLOT 00458ec5 FLA_Gemm_nt_blk_var4 │ │ │ │ -0068992c 0007ee16 R_ARM_JUMP_SLOT 005a2489 FLA_Eig_gest_il_unb_var1 │ │ │ │ -00689930 00186b16 R_ARM_JUMP_SLOT 003f7311 FLA_Check_adjacent_objects_2x2 │ │ │ │ -00689934 00076e16 R_ARM_JUMP_SLOT 00404401 FLA_Set │ │ │ │ -00689938 0013a216 R_ARM_JUMP_SLOT 003e7e31 FLA_Cntl_axpyt_obj_create │ │ │ │ -0068993c 00193f16 R_ARM_JUMP_SLOT 0042e311 FLASH_Copyr │ │ │ │ -00689940 0014bb16 R_ARM_JUMP_SLOT 003d2a9d bl1_zsetmr │ │ │ │ -00689944 0005d216 R_ARM_JUMP_SLOT 003d5749 FLA_Obj_lt_check │ │ │ │ -00689948 001bd016 R_ARM_JUMP_SLOT 005dac55 FLA_Tridiag_UT_realify │ │ │ │ -0068994c 000ae816 R_ARM_JUMP_SLOT 000a288d cgetc2_ │ │ │ │ -00689950 00183316 R_ARM_JUMP_SLOT 003d1379 bl1_srandm │ │ │ │ -00689954 001c1016 R_ARM_JUMP_SLOT 005eb385 FLA_Lyap_h_ops_var2 │ │ │ │ -00689958 000d6016 R_ARM_JUMP_SLOT 003dd691 FLA_Herk_internal_check │ │ │ │ -0068995c 00105216 R_ARM_JUMP_SLOT 0062fe61 FLA_Accum_T_UT_fc_opd_var1 │ │ │ │ -00689960 00166016 R_ARM_JUMP_SLOT 00574cf9 FLA_Bidiag_UT_form_U │ │ │ │ -00689964 00033216 R_ARM_JUMP_SLOT 004058f1 FLA_Sqrt │ │ │ │ +00689924 00126516 R_ARM_JUMP_SLOT 00434eb1 FLA_Scalr_l_blk_var3 │ │ │ │ +00689928 001b8016 R_ARM_JUMP_SLOT 004591c1 FLA_Gemm_nt_blk_var4 │ │ │ │ +0068992c 0007ee16 R_ARM_JUMP_SLOT 005a4565 FLA_Eig_gest_il_unb_var1 │ │ │ │ +00689930 00186b16 R_ARM_JUMP_SLOT 003f83e1 FLA_Check_adjacent_objects_2x2 │ │ │ │ +00689934 00076e16 R_ARM_JUMP_SLOT 0040440d FLA_Set │ │ │ │ +00689938 0013a216 R_ARM_JUMP_SLOT 003e7e39 FLA_Cntl_axpyt_obj_create │ │ │ │ +0068993c 00193f16 R_ARM_JUMP_SLOT 0042e0a1 FLASH_Copyr │ │ │ │ +00689940 0014bb16 R_ARM_JUMP_SLOT 003d2925 bl1_zsetmr │ │ │ │ +00689944 0005d216 R_ARM_JUMP_SLOT 003d5751 FLA_Obj_lt_check │ │ │ │ +00689948 001bd016 R_ARM_JUMP_SLOT 005db94d FLA_Tridiag_UT_realify │ │ │ │ +0068994c 000ae816 R_ARM_JUMP_SLOT 000a3149 cgetc2_ │ │ │ │ +00689950 00183316 R_ARM_JUMP_SLOT 003d16e9 bl1_srandm │ │ │ │ +00689954 001c1016 R_ARM_JUMP_SLOT 005ea7b1 FLA_Lyap_h_ops_var2 │ │ │ │ +00689958 000d6016 R_ARM_JUMP_SLOT 003dd479 FLA_Herk_internal_check │ │ │ │ +0068995c 00105216 R_ARM_JUMP_SLOT 0062f76d FLA_Accum_T_UT_fc_opd_var1 │ │ │ │ +00689960 00166016 R_ARM_JUMP_SLOT 00574cd9 FLA_Bidiag_UT_form_U │ │ │ │ +00689964 00033216 R_ARM_JUMP_SLOT 00405c11 FLA_Sqrt │ │ │ │ 00689968 00009516 R_ARM_JUMP_SLOT 00000000 zher2_ │ │ │ │ -0068996c 00179116 R_ARM_JUMP_SLOT 0018ca61 dhgeqz_ │ │ │ │ -00689970 00021916 R_ARM_JUMP_SLOT 0051d3e1 FLA_Trsm_lut_unb_var2 │ │ │ │ -00689974 000ae116 R_ARM_JUMP_SLOT 00194691 dlagv2_ │ │ │ │ -00689978 000c8b16 R_ARM_JUMP_SLOT 00424abd FLA_Trmm_llc_task │ │ │ │ -0068997c 000b5716 R_ARM_JUMP_SLOT 003ec189 FLA_SPDinv_cntl_finalize │ │ │ │ -00689980 000acd16 R_ARM_JUMP_SLOT 0024c8cd slaed9_ │ │ │ │ -00689984 001c5516 R_ARM_JUMP_SLOT 0025e615 slaqsp_ │ │ │ │ -00689988 000a7116 R_ARM_JUMP_SLOT 003b8ee1 bl1_csinvscalm │ │ │ │ -0068998c 000c6816 R_ARM_JUMP_SLOT 0035e941 zpprfs_ │ │ │ │ -00689990 000c8016 R_ARM_JUMP_SLOT 003ccfdd bl1_ddotv2axpyv2b │ │ │ │ -00689994 00119316 R_ARM_JUMP_SLOT 0053b165 FLA_SA_LU_blk │ │ │ │ -00689998 0005b616 R_ARM_JUMP_SLOT 002f9c59 zhbtrd_ │ │ │ │ -0068999c 000bf616 R_ARM_JUMP_SLOT 004afd01 FLA_Symm_ll_unb_var4 │ │ │ │ -006899a0 0003d616 R_ARM_JUMP_SLOT 003ecdf9 FLASH_CAQR_UT_inc_cntl_init │ │ │ │ -006899a4 00035416 R_ARM_JUMP_SLOT 004a1491 FLA_Herk_ln_blk_var3 │ │ │ │ -006899a8 001a3816 R_ARM_JUMP_SLOT 003ebc99 FLA_LU_piv_cntl_init │ │ │ │ +0068996c 00179116 R_ARM_JUMP_SLOT 0018bb99 dhgeqz_ │ │ │ │ +00689970 00021916 R_ARM_JUMP_SLOT 0051da5d FLA_Trsm_lut_unb_var2 │ │ │ │ +00689974 000ae116 R_ARM_JUMP_SLOT 00194119 dlagv2_ │ │ │ │ +00689978 000c8b16 R_ARM_JUMP_SLOT 00424ac5 FLA_Trmm_llc_task │ │ │ │ +0068997c 000b5716 R_ARM_JUMP_SLOT 003ec191 FLA_SPDinv_cntl_finalize │ │ │ │ +00689980 000acd16 R_ARM_JUMP_SLOT 0024cb21 slaed9_ │ │ │ │ +00689984 001c5516 R_ARM_JUMP_SLOT 0025e605 slaqsp_ │ │ │ │ +00689988 000a7116 R_ARM_JUMP_SLOT 003b8e19 bl1_csinvscalm │ │ │ │ +0068998c 000c6816 R_ARM_JUMP_SLOT 0035e689 zpprfs_ │ │ │ │ +00689990 000c8016 R_ARM_JUMP_SLOT 003cc9e5 bl1_ddotv2axpyv2b │ │ │ │ +00689994 00119316 R_ARM_JUMP_SLOT 0053ae29 FLA_SA_LU_blk │ │ │ │ +00689998 0005b616 R_ARM_JUMP_SLOT 002f9c29 zhbtrd_ │ │ │ │ +0068999c 000bf616 R_ARM_JUMP_SLOT 004afce5 FLA_Symm_ll_unb_var4 │ │ │ │ +006899a0 0003d616 R_ARM_JUMP_SLOT 003ece01 FLASH_CAQR_UT_inc_cntl_init │ │ │ │ +006899a4 00035416 R_ARM_JUMP_SLOT 004a1049 FLA_Herk_ln_blk_var3 │ │ │ │ +006899a8 001a3816 R_ARM_JUMP_SLOT 003ebca1 FLA_LU_piv_cntl_init │ │ │ │ 006899ac 00009616 R_ARM_JUMP_SLOT 00000000 dtrsm_ │ │ │ │ -006899b0 0002d116 R_ARM_JUMP_SLOT 005d88f1 FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ -006899b4 0014cc16 R_ARM_JUMP_SLOT 003d22fd bl1_ssetdiag │ │ │ │ -006899b8 00125816 R_ARM_JUMP_SLOT 0042557d FLA_Trsm_rlh_task │ │ │ │ -006899bc 000f6f16 R_ARM_JUMP_SLOT 004fa365 FLA_Trmm_luh_unb_var3 │ │ │ │ -006899c0 00049f16 R_ARM_JUMP_SLOT 003b94b9 bl1_zscalv │ │ │ │ -006899c4 0009bf16 R_ARM_JUMP_SLOT 00571f1d FLA_UDdate_UT_blk_var2 │ │ │ │ -006899c8 001b1016 R_ARM_JUMP_SLOT 003fad99 FLA_Obj_is_vector │ │ │ │ -006899cc 0002db16 R_ARM_JUMP_SLOT 0042899d FLA_LU_nopiv_task │ │ │ │ +006899b0 0002d116 R_ARM_JUMP_SLOT 005d8ee1 FLA_Tridiag_UT_realify_subdiagonal_opt │ │ │ │ +006899b4 0014cc16 R_ARM_JUMP_SLOT 003d2305 bl1_ssetdiag │ │ │ │ +006899b8 00125816 R_ARM_JUMP_SLOT 00425585 FLA_Trsm_rlh_task │ │ │ │ +006899bc 000f6f16 R_ARM_JUMP_SLOT 004fa349 FLA_Trmm_luh_unb_var3 │ │ │ │ +006899c0 00049f16 R_ARM_JUMP_SLOT 003b9569 bl1_zscalv │ │ │ │ +006899c4 0009bf16 R_ARM_JUMP_SLOT 00571efd FLA_UDdate_UT_blk_var2 │ │ │ │ +006899c8 001b1016 R_ARM_JUMP_SLOT 003fada5 FLA_Obj_is_vector │ │ │ │ +006899cc 0002db16 R_ARM_JUMP_SLOT 004289a5 FLA_LU_nopiv_task │ │ │ │ 006899d0 00009716 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -006899d4 0008a216 R_ARM_JUMP_SLOT 0051b00d FLA_Trsm_lun_blk_var2 │ │ │ │ -006899d8 00081c16 R_ARM_JUMP_SLOT 0048ae55 FLA_Her2k_ln_blk_var7 │ │ │ │ -006899dc 0015b816 R_ARM_JUMP_SLOT 004f870d FLA_Trmm_luc_unb_var3 │ │ │ │ -006899e0 0002f816 R_ARM_JUMP_SLOT 0057e631 FLA_Bidiag_UT_u_blk_var5 │ │ │ │ -006899e4 000ec516 R_ARM_JUMP_SLOT 003ea28d FLA_Trmm_cntl_init │ │ │ │ -006899e8 0001ac16 R_ARM_JUMP_SLOT 003cef15 bl1_cewinvscalmt │ │ │ │ -006899ec 00189216 R_ARM_JUMP_SLOT 004235d5 FLA_Gemm_hh_task │ │ │ │ -006899f0 00154816 R_ARM_JUMP_SLOT 0054ee75 FLA_LQ_UT_opt_var1 │ │ │ │ -006899f4 00122e16 R_ARM_JUMP_SLOT 0042721d FLA_Tridiag_unb_external │ │ │ │ -006899f8 00104b16 R_ARM_JUMP_SLOT 003b7701 bl1_cdot2s │ │ │ │ -006899fc 0012a816 R_ARM_JUMP_SLOT 0057372d FLA_UDdate_UT_ops_var1 │ │ │ │ -00689a00 001a4a16 R_ARM_JUMP_SLOT 003da7f1 FLA_Scal_check │ │ │ │ -00689a04 00164b16 R_ARM_JUMP_SLOT 00431625 FLA_Copyt_c_blk_var4 │ │ │ │ -00689a08 000a1b16 R_ARM_JUMP_SLOT 006011cd FLA_Sylv_hh_blk_var5 │ │ │ │ -00689a0c 0011b516 R_ARM_JUMP_SLOT 003aab91 ssytd2_fla │ │ │ │ -00689a10 000a7416 R_ARM_JUMP_SLOT 00495bc5 FLA_Her2k_un_blk_var10 │ │ │ │ -00689a14 0000f816 R_ARM_JUMP_SLOT 00529d89 FLA_Trsm_rut_blk_var3 │ │ │ │ -00689a18 000baf16 R_ARM_JUMP_SLOT 003cd8b5 bl1_is_nonunit_diag │ │ │ │ -00689a1c 000b0d16 R_ARM_JUMP_SLOT 005a1aa5 FLA_Eig_gest_il_opc_var3 │ │ │ │ -00689a20 000e0b16 R_ARM_JUMP_SLOT 00460451 FLA_Gemm_tt_blk_var1 │ │ │ │ -00689a24 00192a16 R_ARM_JUMP_SLOT 003eda25 FLASH_UDdate_UT_cntl_init │ │ │ │ -00689a28 0008be16 R_ARM_JUMP_SLOT 003f5a25 FLA_Param_map_flame_to_blis_diag │ │ │ │ -00689a2c 00094e16 R_ARM_JUMP_SLOT 00537dd9 FLA_Chol_u_opd_var3 │ │ │ │ -00689a30 00173f16 R_ARM_JUMP_SLOT 003cd8f5 bl1_is_gen_storage │ │ │ │ -00689a34 0015dd16 R_ARM_JUMP_SLOT 004135e1 FLA_Axpyt_external │ │ │ │ -00689a38 000f9716 R_ARM_JUMP_SLOT 003df635 FLA_Apply_QUD_UT_check │ │ │ │ -00689a3c 00089416 R_ARM_JUMP_SLOT 00224815 sgerq2_ │ │ │ │ -00689a40 00067916 R_ARM_JUMP_SLOT 002d9ec9 zgelqf_ │ │ │ │ -00689a44 00087f16 R_ARM_JUMP_SLOT 005bf455 FLA_Fused_Gerc2_Ahx_Ax_opz_var1 │ │ │ │ +006899d4 0008a216 R_ARM_JUMP_SLOT 0051aff1 FLA_Trsm_lun_blk_var2 │ │ │ │ +006899d8 00081c16 R_ARM_JUMP_SLOT 0048ae39 FLA_Her2k_ln_blk_var7 │ │ │ │ +006899dc 0015b816 R_ARM_JUMP_SLOT 004f86f1 FLA_Trmm_luc_unb_var3 │ │ │ │ +006899e0 0002f816 R_ARM_JUMP_SLOT 0057e611 FLA_Bidiag_UT_u_blk_var5 │ │ │ │ +006899e4 000ec516 R_ARM_JUMP_SLOT 003ea295 FLA_Trmm_cntl_init │ │ │ │ +006899e8 0001ac16 R_ARM_JUMP_SLOT 003cec9d bl1_cewinvscalmt │ │ │ │ +006899ec 00189216 R_ARM_JUMP_SLOT 004238e9 FLA_Gemm_hh_task │ │ │ │ +006899f0 00154816 R_ARM_JUMP_SLOT 0054ea11 FLA_LQ_UT_opt_var1 │ │ │ │ +006899f4 00122e16 R_ARM_JUMP_SLOT 004270c1 FLA_Tridiag_unb_external │ │ │ │ +006899f8 00104b16 R_ARM_JUMP_SLOT 003b7711 bl1_cdot2s │ │ │ │ +006899fc 0012a816 R_ARM_JUMP_SLOT 0057370d FLA_UDdate_UT_ops_var1 │ │ │ │ +00689a00 001a4a16 R_ARM_JUMP_SLOT 003da831 FLA_Scal_check │ │ │ │ +00689a04 00164b16 R_ARM_JUMP_SLOT 004309f1 FLA_Copyt_c_blk_var4 │ │ │ │ +00689a08 000a1b16 R_ARM_JUMP_SLOT 00601e29 FLA_Sylv_hh_blk_var5 │ │ │ │ +00689a0c 0011b516 R_ARM_JUMP_SLOT 003ab18d ssytd2_fla │ │ │ │ +00689a10 000a7416 R_ARM_JUMP_SLOT 00495ba9 FLA_Her2k_un_blk_var10 │ │ │ │ +00689a14 0000f816 R_ARM_JUMP_SLOT 0052b3b9 FLA_Trsm_rut_blk_var3 │ │ │ │ +00689a18 000baf16 R_ARM_JUMP_SLOT 003cd96d bl1_is_nonunit_diag │ │ │ │ +00689a1c 000b0d16 R_ARM_JUMP_SLOT 005a1a85 FLA_Eig_gest_il_opc_var3 │ │ │ │ +00689a20 000e0b16 R_ARM_JUMP_SLOT 00460459 FLA_Gemm_tt_blk_var1 │ │ │ │ +00689a24 00192a16 R_ARM_JUMP_SLOT 003eda2d FLASH_UDdate_UT_cntl_init │ │ │ │ +00689a28 0008be16 R_ARM_JUMP_SLOT 003f5a2d FLA_Param_map_flame_to_blis_diag │ │ │ │ +00689a2c 00094e16 R_ARM_JUMP_SLOT 00538669 FLA_Chol_u_opd_var3 │ │ │ │ +00689a30 00173f16 R_ARM_JUMP_SLOT 003cd9ad bl1_is_gen_storage │ │ │ │ +00689a34 0015dd16 R_ARM_JUMP_SLOT 004135e9 FLA_Axpyt_external │ │ │ │ +00689a38 000f9716 R_ARM_JUMP_SLOT 003df63d FLA_Apply_QUD_UT_check │ │ │ │ +00689a3c 00089416 R_ARM_JUMP_SLOT 002234b1 sgerq2_ │ │ │ │ +00689a40 00067916 R_ARM_JUMP_SLOT 002db351 zgelqf_ │ │ │ │ +00689a44 00087f16 R_ARM_JUMP_SLOT 005bf435 FLA_Fused_Gerc2_Ahx_Ax_opz_var1 │ │ │ │ 00689a48 00009816 R_ARM_JUMP_SLOT 00000000 floorf │ │ │ │ -00689a4c 0008c216 R_ARM_JUMP_SLOT 00541de5 FLA_LU_nopiv_opt_var3 │ │ │ │ -00689a50 000a2616 R_ARM_JUMP_SLOT 0060526d FLA_Sylv_hh_blk_var9 │ │ │ │ -00689a54 001c0116 R_ARM_JUMP_SLOT 004b2e91 FLA_Symm_lu_blk_var4 │ │ │ │ -00689a58 00014616 R_ARM_JUMP_SLOT 003ce301 bl1_dapdiagmv │ │ │ │ -00689a5c 000d1b16 R_ARM_JUMP_SLOT 005e371d FLA_Tridiag_UT_l_step_opd_var2 │ │ │ │ -00689a60 00188516 R_ARM_JUMP_SLOT 003f3fc5 FLA_Error_messages_init │ │ │ │ -00689a64 00196d16 R_ARM_JUMP_SLOT 003a427d cungqr_fla │ │ │ │ -00689a68 001c2e16 R_ARM_JUMP_SLOT 001b4061 dlascl_ │ │ │ │ -00689a6c 0013e816 R_ARM_JUMP_SLOT 003f6841 FLA_Check_error_code_helper │ │ │ │ -00689a70 00083216 R_ARM_JUMP_SLOT 00357371 zppcon_ │ │ │ │ -00689a74 000f7016 R_ARM_JUMP_SLOT 006261f5 FLA_Sylv_nn_blk_var13 │ │ │ │ -00689a78 0014aa16 R_ARM_JUMP_SLOT 003b86bd bl1_sdcopyv │ │ │ │ -00689a7c 00103116 R_ARM_JUMP_SLOT 00152d69 cunmtr_ │ │ │ │ -00689a80 001b2d16 R_ARM_JUMP_SLOT 002d5f91 zgeequ_ │ │ │ │ -00689a84 00122916 R_ARM_JUMP_SLOT 004e2d01 FLA_Syrk_un │ │ │ │ -00689a88 000e9a16 R_ARM_JUMP_SLOT 004f9afd FLA_Trmm_luh_blk_var1 │ │ │ │ -00689a8c 00014116 R_ARM_JUMP_SLOT 00616c4d FLA_Sylv_nh_blk_var15 │ │ │ │ -00689a90 0006ad16 R_ARM_JUMP_SLOT 003d6665 FLA_Conjugate_check │ │ │ │ -00689a94 000ffc16 R_ARM_JUMP_SLOT 005f3e69 FLA_Lyap_n_opz_var3 │ │ │ │ -00689a98 00150816 R_ARM_JUMP_SLOT 004f82bd FLA_Trmm_luc_blk_var2 │ │ │ │ -00689a9c 0008fb16 R_ARM_JUMP_SLOT 0052a761 FLA_Trsm_run_unb_var1 │ │ │ │ -00689aa0 00131816 R_ARM_JUMP_SLOT 003447d9 zlarrv_ │ │ │ │ -00689aa4 000a6e16 R_ARM_JUMP_SLOT 0033b599 zlarfg_ │ │ │ │ +00689a4c 0008c216 R_ARM_JUMP_SLOT 00542781 FLA_LU_nopiv_opt_var3 │ │ │ │ +00689a50 000a2616 R_ARM_JUMP_SLOT 006061dd FLA_Sylv_hh_blk_var9 │ │ │ │ +00689a54 001c0116 R_ARM_JUMP_SLOT 004b2e75 FLA_Symm_lu_blk_var4 │ │ │ │ +00689a58 00014616 R_ARM_JUMP_SLOT 003ce1c9 bl1_dapdiagmv │ │ │ │ +00689a5c 000d1b16 R_ARM_JUMP_SLOT 005e3705 FLA_Tridiag_UT_l_step_opd_var2 │ │ │ │ +00689a60 00188516 R_ARM_JUMP_SLOT 003f3fcd FLA_Error_messages_init │ │ │ │ +00689a64 00196d16 R_ARM_JUMP_SLOT 003a3bc1 cungqr_fla │ │ │ │ +00689a68 001c2e16 R_ARM_JUMP_SLOT 001b4525 dlascl_ │ │ │ │ +00689a6c 0013e816 R_ARM_JUMP_SLOT 003f7911 FLA_Check_error_code_helper │ │ │ │ +00689a70 00083216 R_ARM_JUMP_SLOT 00357359 zppcon_ │ │ │ │ +00689a74 000f7016 R_ARM_JUMP_SLOT 006261dd FLA_Sylv_nn_blk_var13 │ │ │ │ +00689a78 0014aa16 R_ARM_JUMP_SLOT 003b86cd bl1_sdcopyv │ │ │ │ +00689a7c 00103116 R_ARM_JUMP_SLOT 00152711 cunmtr_ │ │ │ │ +00689a80 001b2d16 R_ARM_JUMP_SLOT 002d5f61 zgeequ_ │ │ │ │ +00689a84 00122916 R_ARM_JUMP_SLOT 004e3a01 FLA_Syrk_un │ │ │ │ +00689a88 000e9a16 R_ARM_JUMP_SLOT 004f9925 FLA_Trmm_luh_blk_var1 │ │ │ │ +00689a8c 00014116 R_ARM_JUMP_SLOT 006153e5 FLA_Sylv_nh_blk_var15 │ │ │ │ +00689a90 0006ad16 R_ARM_JUMP_SLOT 003d666d FLA_Conjugate_check │ │ │ │ +00689a94 000ffc16 R_ARM_JUMP_SLOT 005f3511 FLA_Lyap_n_opz_var3 │ │ │ │ +00689a98 00150816 R_ARM_JUMP_SLOT 004f7f2d FLA_Trmm_luc_blk_var2 │ │ │ │ +00689a9c 0008fb16 R_ARM_JUMP_SLOT 00529d6d FLA_Trsm_run_unb_var1 │ │ │ │ +00689aa0 00131816 R_ARM_JUMP_SLOT 003447b9 zlarrv_ │ │ │ │ +00689aa4 000a6e16 R_ARM_JUMP_SLOT 0033b581 zlarfg_ │ │ │ │ 00689aa8 00009916 R_ARM_JUMP_SLOT 00000000 idamax_ │ │ │ │ -00689aac 001a6e16 R_ARM_JUMP_SLOT 003bfff5 bl1_dhemv │ │ │ │ -00689ab0 00154f16 R_ARM_JUMP_SLOT 00543069 FLA_LU_nopiv_ops_var4 │ │ │ │ -00689ab4 0002bb16 R_ARM_JUMP_SLOT 003c0d21 bl1_csyr │ │ │ │ +00689aac 001a6e16 R_ARM_JUMP_SLOT 003bea95 bl1_dhemv │ │ │ │ +00689ab0 00154f16 R_ARM_JUMP_SLOT 00543049 FLA_LU_nopiv_ops_var4 │ │ │ │ +00689ab4 0002bb16 R_ARM_JUMP_SLOT 003c0d31 bl1_csyr │ │ │ │ 00689ab8 00111116 R_ARM_JUMP_SLOT 001739e1 dhseqr_ │ │ │ │ -00689abc 000e8e16 R_ARM_JUMP_SLOT 00150a0d cunmr2_ │ │ │ │ -00689ac0 0010af16 R_ARM_JUMP_SLOT 0063901d FLA_Apply_G_rf_blc_var2 │ │ │ │ -00689ac4 000aa916 R_ARM_JUMP_SLOT 00075ec5 dpotrf_ │ │ │ │ -00689ac8 00129f16 R_ARM_JUMP_SLOT 005d3825 FLA_Hess_UT_opt_var4 │ │ │ │ -00689acc 00010b16 R_ARM_JUMP_SLOT 0049d431 FLA_Herk_uh │ │ │ │ -00689ad0 00046716 R_ARM_JUMP_SLOT 003e2c51 FLA_Hess_UT_check │ │ │ │ -00689ad4 000f0416 R_ARM_JUMP_SLOT 00544925 FLA_LU_piv_blk_var3 │ │ │ │ -00689ad8 000acb16 R_ARM_JUMP_SLOT 003fd505 FLASH_Queue_set_parallel_time │ │ │ │ -00689adc 0009e316 R_ARM_JUMP_SLOT 003a51e9 dorgqr_fla │ │ │ │ -00689ae0 0011f316 R_ARM_JUMP_SLOT 002520d5 slagts_ │ │ │ │ -00689ae4 00103916 R_ARM_JUMP_SLOT 00486d11 FLA_Her2k_lh_unb_var5 │ │ │ │ -00689ae8 000e3916 R_ARM_JUMP_SLOT 00582c39 FLA_Bidiag_UT_u_opt_var2 │ │ │ │ -00689aec 00024f16 R_ARM_JUMP_SLOT 0045daf1 FLA_Gemm_th_unb_var3 │ │ │ │ -00689af0 0009f616 R_ARM_JUMP_SLOT 003ecdb5 FLASH_CAQR2_UT_cntl_finalize │ │ │ │ -00689af4 000f6116 R_ARM_JUMP_SLOT 004ee8ed FLA_Trmm_lln │ │ │ │ -00689af8 00071c16 R_ARM_JUMP_SLOT 003e7181 FLA_UDdate_UT_inc_update_rhs_check │ │ │ │ -00689afc 0012d216 R_ARM_JUMP_SLOT 00080df5 sgebd2_check │ │ │ │ -00689b00 00161c16 R_ARM_JUMP_SLOT 003b7b91 bl1_ddot │ │ │ │ -00689b04 000d0b16 R_ARM_JUMP_SLOT 002697b9 slarrj_ │ │ │ │ +00689abc 000e8e16 R_ARM_JUMP_SLOT 001517e1 cunmr2_ │ │ │ │ +00689ac0 0010af16 R_ARM_JUMP_SLOT 00639005 FLA_Apply_G_rf_blc_var2 │ │ │ │ +00689ac4 000aa916 R_ARM_JUMP_SLOT 00076019 dpotrf_ │ │ │ │ +00689ac8 00129f16 R_ARM_JUMP_SLOT 005d3805 FLA_Hess_UT_opt_var4 │ │ │ │ +00689acc 00010b16 R_ARM_JUMP_SLOT 0049d415 FLA_Herk_uh │ │ │ │ +00689ad0 00046716 R_ARM_JUMP_SLOT 003e2be9 FLA_Hess_UT_check │ │ │ │ +00689ad4 000f0416 R_ARM_JUMP_SLOT 00544905 FLA_LU_piv_blk_var3 │ │ │ │ +00689ad8 000acb16 R_ARM_JUMP_SLOT 003fd83d FLASH_Queue_set_parallel_time │ │ │ │ +00689adc 0009e316 R_ARM_JUMP_SLOT 003a51ed dorgqr_fla │ │ │ │ +00689ae0 0011f316 R_ARM_JUMP_SLOT 00251b59 slagts_ │ │ │ │ +00689ae4 00103916 R_ARM_JUMP_SLOT 00486cf5 FLA_Her2k_lh_unb_var5 │ │ │ │ +00689ae8 000e3916 R_ARM_JUMP_SLOT 00582c19 FLA_Bidiag_UT_u_opt_var2 │ │ │ │ +00689aec 00024f16 R_ARM_JUMP_SLOT 0045daf9 FLA_Gemm_th_unb_var3 │ │ │ │ +00689af0 0009f616 R_ARM_JUMP_SLOT 003ecdbd FLASH_CAQR2_UT_cntl_finalize │ │ │ │ +00689af4 000f6116 R_ARM_JUMP_SLOT 004eeb31 FLA_Trmm_lln │ │ │ │ +00689af8 00071c16 R_ARM_JUMP_SLOT 003e6f9d FLA_UDdate_UT_inc_update_rhs_check │ │ │ │ +00689afc 0012d216 R_ARM_JUMP_SLOT 00080b71 sgebd2_check │ │ │ │ +00689b00 00161c16 R_ARM_JUMP_SLOT 003b7929 bl1_ddot │ │ │ │ +00689b04 000d0b16 R_ARM_JUMP_SLOT 00268f59 slarrj_ │ │ │ │ 00689b08 00077916 R_ARM_JUMP_SLOT 00074f8d dormbr_ │ │ │ │ -00689b0c 0003e316 R_ARM_JUMP_SLOT 004a2609 FLA_Herk_ln_unb_var3 │ │ │ │ -00689b10 0002ba16 R_ARM_JUMP_SLOT 0042c1e9 FLA_Axpyt_h_blk_var4 │ │ │ │ -00689b14 00196f16 R_ARM_JUMP_SLOT 003db339 FLA_Gerc_check │ │ │ │ -00689b18 00101b16 R_ARM_JUMP_SLOT 003b6ae9 bl1_daxpysmt │ │ │ │ -00689b1c 000f7316 R_ARM_JUMP_SLOT 004c4725 FLA_Symm_ru_unb_var8 │ │ │ │ -00689b20 0010f516 R_ARM_JUMP_SLOT 003e8cdd FLA_Scal_cntl_finalize │ │ │ │ -00689b24 0013a516 R_ARM_JUMP_SLOT 00642a29 FLA_Apply_H2_UT_r_opd_var1 │ │ │ │ +00689b0c 0003e316 R_ARM_JUMP_SLOT 004a25ed FLA_Herk_ln_unb_var3 │ │ │ │ +00689b10 0002ba16 R_ARM_JUMP_SLOT 0042bfa5 FLA_Axpyt_h_blk_var4 │ │ │ │ +00689b14 00196f16 R_ARM_JUMP_SLOT 003db341 FLA_Gerc_check │ │ │ │ +00689b18 00101b16 R_ARM_JUMP_SLOT 003b6d89 bl1_daxpysmt │ │ │ │ +00689b1c 000f7316 R_ARM_JUMP_SLOT 004c4e25 FLA_Symm_ru_unb_var8 │ │ │ │ +00689b20 0010f516 R_ARM_JUMP_SLOT 003e8ce5 FLA_Scal_cntl_finalize │ │ │ │ +00689b24 0013a516 R_ARM_JUMP_SLOT 00642a11 FLA_Apply_H2_UT_r_opd_var1 │ │ │ │ 00689b28 00009a16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -00689b2c 00036716 R_ARM_JUMP_SLOT 004a6539 FLA_Herk_un_blk_var3 │ │ │ │ +00689b2c 00036716 R_ARM_JUMP_SLOT 004a6735 FLA_Herk_un_blk_var3 │ │ │ │ 00689b30 00009b16 R_ARM_JUMP_SLOT 00000000 freopen64@GLIBC_2.4 │ │ │ │ -00689b34 00040c16 R_ARM_JUMP_SLOT 000cda39 chseqr_ │ │ │ │ -00689b38 00010c16 R_ARM_JUMP_SLOT 003ddc69 FLA_Syr2k_check │ │ │ │ -00689b3c 000c4716 R_ARM_JUMP_SLOT 00070f45 dorgtr_ │ │ │ │ -00689b40 000f8016 R_ARM_JUMP_SLOT 00626e3d FLA_Sylv_nn_blk_var17 │ │ │ │ -00689b44 00165c16 R_ARM_JUMP_SLOT 003e931d FLA_Gemv_cntl_init │ │ │ │ -00689b48 000df816 R_ARM_JUMP_SLOT 004a8dc5 FLA_Symm_ll │ │ │ │ -00689b4c 00113f16 R_ARM_JUMP_SLOT 00254c85 slamrg_ │ │ │ │ -00689b50 00127616 R_ARM_JUMP_SLOT 0056cd6d FLA_Ttmm_internal │ │ │ │ -00689b54 000a7c16 R_ARM_JUMP_SLOT 0055e0b5 FLA_Tevd_eigval_v_opd_var3 │ │ │ │ -00689b58 000ba116 R_ARM_JUMP_SLOT 0054d029 FLA_LQ_UT │ │ │ │ -00689b5c 000f3f16 R_ARM_JUMP_SLOT 005e303d FLA_Tridiag_UT_l_step_ofu_var2 │ │ │ │ -00689b60 00091b16 R_ARM_JUMP_SLOT 00568771 FLA_Trinv_un_opt_var2 │ │ │ │ -00689b64 00013216 R_ARM_JUMP_SLOT 0061603d FLA_Sylv_nh_blk_var11 │ │ │ │ -00689b68 00068e16 R_ARM_JUMP_SLOT 003ec951 FLASH_Apply_QUD_UT_cntl_init │ │ │ │ -00689b6c 00157916 R_ARM_JUMP_SLOT 00441795 FLA_Gemm_cn_unb_var1 │ │ │ │ +00689b34 00040c16 R_ARM_JUMP_SLOT 000ceaa5 chseqr_ │ │ │ │ +00689b38 00010c16 R_ARM_JUMP_SLOT 003ddb25 FLA_Syr2k_check │ │ │ │ +00689b3c 000c4716 R_ARM_JUMP_SLOT 000714a5 dorgtr_ │ │ │ │ +00689b40 000f8016 R_ARM_JUMP_SLOT 00626e25 FLA_Sylv_nn_blk_var17 │ │ │ │ +00689b44 00165c16 R_ARM_JUMP_SLOT 003e9235 FLA_Gemv_cntl_init │ │ │ │ +00689b48 000df816 R_ARM_JUMP_SLOT 004a8da9 FLA_Symm_ll │ │ │ │ +00689b4c 00113f16 R_ARM_JUMP_SLOT 00254c75 slamrg_ │ │ │ │ +00689b50 00127616 R_ARM_JUMP_SLOT 0056cd55 FLA_Ttmm_internal │ │ │ │ +00689b54 000a7c16 R_ARM_JUMP_SLOT 0055e445 FLA_Tevd_eigval_v_opd_var3 │ │ │ │ +00689b58 000ba116 R_ARM_JUMP_SLOT 0054d009 FLA_LQ_UT │ │ │ │ +00689b5c 000f3f16 R_ARM_JUMP_SLOT 005e3025 FLA_Tridiag_UT_l_step_ofu_var2 │ │ │ │ +00689b60 00091b16 R_ARM_JUMP_SLOT 00568759 FLA_Trinv_un_opt_var2 │ │ │ │ +00689b64 00013216 R_ARM_JUMP_SLOT 006164a9 FLA_Sylv_nh_blk_var11 │ │ │ │ +00689b68 00068e16 R_ARM_JUMP_SLOT 003ec7c1 FLASH_Apply_QUD_UT_cntl_init │ │ │ │ +00689b6c 00157916 R_ARM_JUMP_SLOT 00440f3d FLA_Gemm_cn_unb_var1 │ │ │ │ 00689b70 00027416 R_ARM_JUMP_SLOT 001f5f91 dtgsja_ │ │ │ │ -00689b74 0008b016 R_ARM_JUMP_SLOT 00432abd FLA_Copyt_n_blk_var2 │ │ │ │ -00689b78 00029416 R_ARM_JUMP_SLOT 004e6ee5 FLA_Syrk_lt_blk_var6 │ │ │ │ -00689b7c 0012e616 R_ARM_JUMP_SLOT 00537969 FLA_Chol_u_unb_var2 │ │ │ │ -00689b80 00125016 R_ARM_JUMP_SLOT 0027dc25 slasy2_ │ │ │ │ -00689b84 00101e16 R_ARM_JUMP_SLOT 00432669 FLA_Copyt_h_blk_var4 │ │ │ │ -00689b88 000e2816 R_ARM_JUMP_SLOT 00659745 FLA_Apply_Q_UT_rhbr │ │ │ │ +00689b74 0008b016 R_ARM_JUMP_SLOT 00432671 FLA_Copyt_n_blk_var2 │ │ │ │ +00689b78 00029416 R_ARM_JUMP_SLOT 004e7761 FLA_Syrk_lt_blk_var6 │ │ │ │ +00689b7c 0012e616 R_ARM_JUMP_SLOT 00537ef9 FLA_Chol_u_unb_var2 │ │ │ │ +00689b80 00125016 R_ARM_JUMP_SLOT 0027d4d5 slasy2_ │ │ │ │ +00689b84 00101e16 R_ARM_JUMP_SLOT 00432891 FLA_Copyt_h_blk_var4 │ │ │ │ +00689b88 000e2816 R_ARM_JUMP_SLOT 006595e1 FLA_Apply_Q_UT_rhbr │ │ │ │ 00689b8c 00009c16 R_ARM_JUMP_SLOT 00000000 dtbsv_ │ │ │ │ -00689b90 0001b816 R_ARM_JUMP_SLOT 003e3665 FLA_LQ_UT_solve_check │ │ │ │ -00689b94 0012c716 R_ARM_JUMP_SLOT 003c28b5 bl1_cherk │ │ │ │ -00689b98 00120516 R_ARM_JUMP_SLOT 004163e9 FLA_Dot_external │ │ │ │ -00689b9c 00082716 R_ARM_JUMP_SLOT 004fc329 FLA_Trmm_lun_unb_var2 │ │ │ │ -00689ba0 00103316 R_ARM_JUMP_SLOT 00485345 FLA_Her2k_lh_unb_var1 │ │ │ │ +00689b90 0001b816 R_ARM_JUMP_SLOT 003e366d FLA_LQ_UT_solve_check │ │ │ │ +00689b94 0012c716 R_ARM_JUMP_SLOT 003c28c5 bl1_cherk │ │ │ │ +00689b98 00120516 R_ARM_JUMP_SLOT 004163f1 FLA_Dot_external │ │ │ │ +00689b9c 00082716 R_ARM_JUMP_SLOT 004fc30d FLA_Trmm_lun_unb_var2 │ │ │ │ +00689ba0 00103316 R_ARM_JUMP_SLOT 00485599 FLA_Her2k_lh_unb_var1 │ │ │ │ 00689ba4 000e1e16 R_ARM_JUMP_SLOT 00073651 dorm2r_ │ │ │ │ -00689ba8 0006cc16 R_ARM_JUMP_SLOT 003d24b9 bl1_ssetv │ │ │ │ -00689bac 00174f16 R_ARM_JUMP_SLOT 00675fb5 FLA_Apply_Q_UT_inc_lnfc_blk_var1 │ │ │ │ -00689bb0 000b2116 R_ARM_JUMP_SLOT 003eb051 FLA_Apply_CAQ2_UT_cntl_init │ │ │ │ -00689bb4 00156716 R_ARM_JUMP_SLOT 00653249 FLA_Apply_pivots_ln_opc_var1 │ │ │ │ -00689bb8 0001d416 R_ARM_JUMP_SLOT 003b88a9 bl1_zscopyv │ │ │ │ -00689bbc 00079016 R_ARM_JUMP_SLOT 0056bd0d FLA_Trinv_uu_opd_var3 │ │ │ │ -00689bc0 000feb16 R_ARM_JUMP_SLOT 003e85e9 FLA_Cntl_apcaq2ut_obj_create │ │ │ │ -00689bc4 00039916 R_ARM_JUMP_SLOT 0048f349 FLA_Her2k_uh_blk_var1 │ │ │ │ +00689ba8 0006cc16 R_ARM_JUMP_SLOT 003d2a5d bl1_ssetv │ │ │ │ +00689bac 00174f16 R_ARM_JUMP_SLOT 00675f9d FLA_Apply_Q_UT_inc_lnfc_blk_var1 │ │ │ │ +00689bb0 000b2116 R_ARM_JUMP_SLOT 003eb059 FLA_Apply_CAQ2_UT_cntl_init │ │ │ │ +00689bb4 00156716 R_ARM_JUMP_SLOT 00652c6d FLA_Apply_pivots_ln_opc_var1 │ │ │ │ +00689bb8 0001d416 R_ARM_JUMP_SLOT 003b88b9 bl1_zscopyv │ │ │ │ +00689bbc 00079016 R_ARM_JUMP_SLOT 0056b785 FLA_Trinv_uu_opd_var3 │ │ │ │ +00689bc0 000feb16 R_ARM_JUMP_SLOT 003e85b9 FLA_Cntl_apcaq2ut_obj_create │ │ │ │ +00689bc4 00039916 R_ARM_JUMP_SLOT 0048f32d FLA_Her2k_uh_blk_var1 │ │ │ │ 00689bc8 00009d16 R_ARM_JUMP_SLOT 00000000 ctrmv_ │ │ │ │ 00689bcc 00009e16 R_ARM_JUMP_SLOT 00000000 __stack_chk_fail@GLIBC_2.4 │ │ │ │ -00689bd0 001b6116 R_ARM_JUMP_SLOT 003cd88d bl1_is_upper │ │ │ │ -00689bd4 0016fc16 R_ARM_JUMP_SLOT 003c8c71 bl1_ssyr2k_blas │ │ │ │ -00689bd8 00186016 R_ARM_JUMP_SLOT 0029267d srscl_ │ │ │ │ -00689bdc 000e4f16 R_ARM_JUMP_SLOT 00506c05 FLA_Trmm_ruh_blk_var3 │ │ │ │ -00689be0 00085616 R_ARM_JUMP_SLOT 00528089 FLA_Trsm_run_blk_var3 │ │ │ │ -00689be4 000e9b16 R_ARM_JUMP_SLOT 004c0751 FLA_Symm_ru_blk_var5 │ │ │ │ -00689be8 000a9b16 R_ARM_JUMP_SLOT 003aeeb9 t_runc │ │ │ │ -00689bec 00136516 R_ARM_JUMP_SLOT 0040f6d1 fla_slamc3 │ │ │ │ -00689bf0 0018c616 R_ARM_JUMP_SLOT 00642df9 FLA_Apply_H2_UT_r_opt_var1 │ │ │ │ -00689bf4 00061716 R_ARM_JUMP_SLOT 003ae805 pow_di │ │ │ │ -00689bf8 00159916 R_ARM_JUMP_SLOT 003eb19d FLA_Apply_Q2_UT_cntl_finalize │ │ │ │ -00689bfc 0009cd16 R_ARM_JUMP_SLOT 0025463d slahr2_ │ │ │ │ -00689c00 0017f916 R_ARM_JUMP_SLOT 003355f1 zlaqge_ │ │ │ │ -00689c04 000dbf16 R_ARM_JUMP_SLOT 00558ca9 FLA_Svd_compute_scaling │ │ │ │ -00689c08 000f0916 R_ARM_JUMP_SLOT 00455afd FLA_Gemm_nh_unb_var2 │ │ │ │ -00689c0c 0009bd16 R_ARM_JUMP_SLOT 002ce325 zgebak_ │ │ │ │ -00689c10 00173216 R_ARM_JUMP_SLOT 003ce895 bl1_zcreate_contigmt │ │ │ │ -00689c14 00071d16 R_ARM_JUMP_SLOT 000d8dbd clacp2_ │ │ │ │ -00689c18 00016216 R_ARM_JUMP_SLOT 0051cc45 FLA_Trsm_lut_blk_var2 │ │ │ │ -00689c1c 00068316 R_ARM_JUMP_SLOT 001082e9 clatrd_ │ │ │ │ -00689c20 00013816 R_ARM_JUMP_SLOT 00570025 FLA_Ttmm_u_opd_var1 │ │ │ │ -00689c24 000e2b16 R_ARM_JUMP_SLOT 004261f1 FLA_Eig_gest_nl_blk_ext │ │ │ │ -00689c28 0007db16 R_ARM_JUMP_SLOT 0045752d FLA_Gemm_nn_unb_var1 │ │ │ │ -00689c2c 00098516 R_ARM_JUMP_SLOT 0054e279 FLA_LQ_UT_blk_var3 │ │ │ │ -00689c30 0012af16 R_ARM_JUMP_SLOT 00539201 FLA_Hevd_compute_scaling │ │ │ │ -00689c34 0014cd16 R_ARM_JUMP_SLOT 004409e5 FLA_Gemm_cn_blk_var3 │ │ │ │ -00689c38 00044016 R_ARM_JUMP_SLOT 0049303d FLA_Her2k_uh_unb_var2 │ │ │ │ -00689c3c 00050016 R_ARM_JUMP_SLOT 003c7691 bl1_ctrmmsx │ │ │ │ -00689c40 0000f516 R_ARM_JUMP_SLOT 003e3391 FLA_LQ_UT_check │ │ │ │ -00689c44 000ea616 R_ARM_JUMP_SLOT 004c13bd FLA_Symm_ru_blk_var9 │ │ │ │ -00689c48 0017dd16 R_ARM_JUMP_SLOT 003f022d FLASH_Obj_adjust_views_hierarchy │ │ │ │ -00689c4c 00123a16 R_ARM_JUMP_SLOT 00636cf9 FLA_Apply_G_rf_asc_var6b │ │ │ │ -00689c50 000f9916 R_ARM_JUMP_SLOT 003e26a5 FLA_Chol_solve_check │ │ │ │ -00689c54 00151816 R_ARM_JUMP_SLOT 0047d50d FLA_Hemm_ru_unb_var5 │ │ │ │ -00689c58 00044716 R_ARM_JUMP_SLOT 00494795 FLA_Her2k_uh_unb_var6 │ │ │ │ -00689c5c 000e6f16 R_ARM_JUMP_SLOT 0026aef1 slartgs_ │ │ │ │ -00689c60 000d6c16 R_ARM_JUMP_SLOT 00573cf1 FLA_UDdate_UT_opz_var1 │ │ │ │ -00689c64 000e1516 R_ARM_JUMP_SLOT 00560311 FLA_Tevd_v_opz_var2 │ │ │ │ -00689c68 001b6016 R_ARM_JUMP_SLOT 003d5c5d FLA_Repart_2x1_to_3x1_check │ │ │ │ -00689c6c 00069e16 R_ARM_JUMP_SLOT 00470045 FLA_Hemm_lu_unb_var4 │ │ │ │ -00689c70 00074e16 R_ARM_JUMP_SLOT 0043dfc9 FLA_Gemm_cc_unb_var4 │ │ │ │ -00689c74 00017616 R_ARM_JUMP_SLOT 0043358d FLA_Copyt_t_blk_var3 │ │ │ │ -00689c78 000ea216 R_ARM_JUMP_SLOT 003bb7f1 bl1_zswapv │ │ │ │ -00689c7c 000dab16 R_ARM_JUMP_SLOT 0038a839 ztprfb_ │ │ │ │ -00689c80 0009a816 R_ARM_JUMP_SLOT 003f7e15 FLA_Check_attempted_repart_2x1 │ │ │ │ -00689c84 0016d616 R_ARM_JUMP_SLOT 003ca0ed bl1_dtrsmsx │ │ │ │ -00689c88 00055f16 R_ARM_JUMP_SLOT 005828a9 FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ -00689c8c 0019d816 R_ARM_JUMP_SLOT 005def25 FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ -00689c90 001b7216 R_ARM_JUMP_SLOT 00388421 zunbdb1_ │ │ │ │ -00689c94 000dd716 R_ARM_JUMP_SLOT 00444195 FLA_Gemm_ct_unb_var6 │ │ │ │ -00689c98 000d1716 R_ARM_JUMP_SLOT 00089371 zpotrf_check │ │ │ │ -00689c9c 00015916 R_ARM_JUMP_SLOT 0043fd15 FLA_Gemm_ch_unb_var4 │ │ │ │ -00689ca0 00068b16 R_ARM_JUMP_SLOT 003d53f9 FLA_Obj_free_check │ │ │ │ -00689ca4 0001a616 R_ARM_JUMP_SLOT 005fd08d FLA_Sylv_hh_blk_var13 │ │ │ │ -00689ca8 00148b16 R_ARM_JUMP_SLOT 003ab561 zhetd2_fla │ │ │ │ -00689cac 00037816 R_ARM_JUMP_SLOT 003ae6f5 i_nint │ │ │ │ -00689cb0 000fe016 R_ARM_JUMP_SLOT 006098dd FLA_Sylv_hn_blk_var15 │ │ │ │ -00689cb4 0010ca16 R_ARM_JUMP_SLOT 00562739 FLA_Trinv_ln_opz_var1 │ │ │ │ -00689cb8 0004d516 R_ARM_JUMP_SLOT 00642cb5 FLA_Apply_H2_UT_r_opz_var1 │ │ │ │ +00689bd0 001b6116 R_ARM_JUMP_SLOT 003cd945 bl1_is_upper │ │ │ │ +00689bd4 0016fc16 R_ARM_JUMP_SLOT 003c7209 bl1_ssyr2k_blas │ │ │ │ +00689bd8 00186016 R_ARM_JUMP_SLOT 0029276d srscl_ │ │ │ │ +00689bdc 000e4f16 R_ARM_JUMP_SLOT 00506be9 FLA_Trmm_ruh_blk_var3 │ │ │ │ +00689be0 00085616 R_ARM_JUMP_SLOT 0052929d FLA_Trsm_run_blk_var3 │ │ │ │ +00689be4 000e9b16 R_ARM_JUMP_SLOT 004bfac9 FLA_Symm_ru_blk_var5 │ │ │ │ +00689be8 000a9b16 R_ARM_JUMP_SLOT 003aeec5 t_runc │ │ │ │ +00689bec 00136516 R_ARM_JUMP_SLOT 0040f6d9 fla_slamc3 │ │ │ │ +00689bf0 0018c616 R_ARM_JUMP_SLOT 00642de1 FLA_Apply_H2_UT_r_opt_var1 │ │ │ │ +00689bf4 00061716 R_ARM_JUMP_SLOT 003ae815 pow_di │ │ │ │ +00689bf8 00159916 R_ARM_JUMP_SLOT 003eb2c9 FLA_Apply_Q2_UT_cntl_finalize │ │ │ │ +00689bfc 0009cd16 R_ARM_JUMP_SLOT 002534d5 slahr2_ │ │ │ │ +00689c00 0017f916 R_ARM_JUMP_SLOT 00335381 zlaqge_ │ │ │ │ +00689c04 000dbf16 R_ARM_JUMP_SLOT 00558c89 FLA_Svd_compute_scaling │ │ │ │ +00689c08 000f0916 R_ARM_JUMP_SLOT 00455db1 FLA_Gemm_nh_unb_var2 │ │ │ │ +00689c0c 0009bd16 R_ARM_JUMP_SLOT 002d0ae1 zgebak_ │ │ │ │ +00689c10 00173216 R_ARM_JUMP_SLOT 003ce89d bl1_zcreate_contigmt │ │ │ │ +00689c14 00071d16 R_ARM_JUMP_SLOT 000d91d1 clacp2_ │ │ │ │ +00689c18 00016216 R_ARM_JUMP_SLOT 0051cc29 FLA_Trsm_lut_blk_var2 │ │ │ │ +00689c1c 00068316 R_ARM_JUMP_SLOT 001082e1 clatrd_ │ │ │ │ +00689c20 00013816 R_ARM_JUMP_SLOT 0057000d FLA_Ttmm_u_opd_var1 │ │ │ │ +00689c24 000e2b16 R_ARM_JUMP_SLOT 004261f9 FLA_Eig_gest_nl_blk_ext │ │ │ │ +00689c28 0007db16 R_ARM_JUMP_SLOT 00457815 FLA_Gemm_nn_unb_var1 │ │ │ │ +00689c2c 00098516 R_ARM_JUMP_SLOT 0054e259 FLA_LQ_UT_blk_var3 │ │ │ │ +00689c30 0012af16 R_ARM_JUMP_SLOT 005390f9 FLA_Hevd_compute_scaling │ │ │ │ +00689c34 0014cd16 R_ARM_JUMP_SLOT 004404dd FLA_Gemm_cn_blk_var3 │ │ │ │ +00689c38 00044016 R_ARM_JUMP_SLOT 00493021 FLA_Her2k_uh_unb_var2 │ │ │ │ +00689c3c 00050016 R_ARM_JUMP_SLOT 003c88d1 bl1_ctrmmsx │ │ │ │ +00689c40 0000f516 R_ARM_JUMP_SLOT 003e3399 FLA_LQ_UT_check │ │ │ │ +00689c44 000ea616 R_ARM_JUMP_SLOT 004c13a1 FLA_Symm_ru_blk_var9 │ │ │ │ +00689c48 0017dd16 R_ARM_JUMP_SLOT 003f0235 FLASH_Obj_adjust_views_hierarchy │ │ │ │ +00689c4c 00123a16 R_ARM_JUMP_SLOT 006368b9 FLA_Apply_G_rf_asc_var6b │ │ │ │ +00689c50 000f9916 R_ARM_JUMP_SLOT 003e26ad FLA_Chol_solve_check │ │ │ │ +00689c54 00151816 R_ARM_JUMP_SLOT 0047d4f1 FLA_Hemm_ru_unb_var5 │ │ │ │ +00689c58 00044716 R_ARM_JUMP_SLOT 004949e5 FLA_Her2k_uh_unb_var6 │ │ │ │ +00689c5c 000e6f16 R_ARM_JUMP_SLOT 0026c1f5 slartgs_ │ │ │ │ +00689c60 000d6c16 R_ARM_JUMP_SLOT 00573cd1 FLA_UDdate_UT_opz_var1 │ │ │ │ +00689c64 000e1516 R_ARM_JUMP_SLOT 005603bd FLA_Tevd_v_opz_var2 │ │ │ │ +00689c68 001b6016 R_ARM_JUMP_SLOT 003d5c65 FLA_Repart_2x1_to_3x1_check │ │ │ │ +00689c6c 00069e16 R_ARM_JUMP_SLOT 00470029 FLA_Hemm_lu_unb_var4 │ │ │ │ +00689c70 00074e16 R_ARM_JUMP_SLOT 0043dd5d FLA_Gemm_cc_unb_var4 │ │ │ │ +00689c74 00017616 R_ARM_JUMP_SLOT 0043336d FLA_Copyt_t_blk_var3 │ │ │ │ +00689c78 000ea216 R_ARM_JUMP_SLOT 003bbc89 bl1_zswapv │ │ │ │ +00689c7c 000dab16 R_ARM_JUMP_SLOT 00387469 ztprfb_ │ │ │ │ +00689c80 0009a816 R_ARM_JUMP_SLOT 003f8ee5 FLA_Check_attempted_repart_2x1 │ │ │ │ +00689c84 0016d616 R_ARM_JUMP_SLOT 003ca0fd bl1_dtrsmsx │ │ │ │ +00689c88 00055f16 R_ARM_JUMP_SLOT 00582889 FLA_Bidiag_UT_u_step_opt_var2 │ │ │ │ +00689c8c 0019d816 R_ARM_JUMP_SLOT 005def0d FLA_Tridiag_UT_l_step_opc_var1 │ │ │ │ +00689c90 001b7216 R_ARM_JUMP_SLOT 003895e9 zunbdb1_ │ │ │ │ +00689c94 000dd716 R_ARM_JUMP_SLOT 0044419d FLA_Gemm_ct_unb_var6 │ │ │ │ +00689c98 000d1716 R_ARM_JUMP_SLOT 00089501 zpotrf_check │ │ │ │ +00689c9c 00015916 R_ARM_JUMP_SLOT 0043fa71 FLA_Gemm_ch_unb_var4 │ │ │ │ +00689ca0 00068b16 R_ARM_JUMP_SLOT 003d5401 FLA_Obj_free_check │ │ │ │ +00689ca4 0001a616 R_ARM_JUMP_SLOT 005fe465 FLA_Sylv_hh_blk_var13 │ │ │ │ +00689ca8 00148b16 R_ARM_JUMP_SLOT 003abaf9 zhetd2_fla │ │ │ │ +00689cac 00037816 R_ARM_JUMP_SLOT 003ae6f1 i_nint │ │ │ │ +00689cb0 000fe016 R_ARM_JUMP_SLOT 00609d3d FLA_Sylv_hn_blk_var15 │ │ │ │ +00689cb4 0010ca16 R_ARM_JUMP_SLOT 00562721 FLA_Trinv_ln_opz_var1 │ │ │ │ +00689cb8 0004d516 R_ARM_JUMP_SLOT 00642c9d FLA_Apply_H2_UT_r_opz_var1 │ │ │ │ 00689cbc 00009f16 R_ARM_JUMP_SLOT 00000000 __fprintf_chk@GLIBC_2.4 │ │ │ │ -00689cc0 00050e16 R_ARM_JUMP_SLOT 0007a12d cpotrf_check │ │ │ │ -00689cc4 000d0c16 R_ARM_JUMP_SLOT 000c07e5 chetrf_rook_ │ │ │ │ -00689cc8 000bfd16 R_ARM_JUMP_SLOT 00419f25 FLA_Gemv_external │ │ │ │ -00689ccc 000b8a16 R_ARM_JUMP_SLOT 00574555 FLA_UDdate_UT_inc_blk_var1 │ │ │ │ -00689cd0 00145016 R_ARM_JUMP_SLOT 00151541 cunmql_ │ │ │ │ -00689cd4 00171716 R_ARM_JUMP_SLOT 002595e9 slanhs_ │ │ │ │ -00689cd8 00141c16 R_ARM_JUMP_SLOT 003d2915 bl1_dsetmr │ │ │ │ -00689cdc 00183d16 R_ARM_JUMP_SLOT 0047bc65 FLA_Hemm_ru_unb_var10 │ │ │ │ -00689ce0 000ed316 R_ARM_JUMP_SLOT 00423d19 FLA_Her2k_ln_task │ │ │ │ -00689ce4 0017e516 R_ARM_JUMP_SLOT 003571ad zpotrs_ │ │ │ │ +00689cc0 00050e16 R_ARM_JUMP_SLOT 0007845d cpotrf_check │ │ │ │ +00689cc4 000d0c16 R_ARM_JUMP_SLOT 000c065d chetrf_rook_ │ │ │ │ +00689cc8 000bfd16 R_ARM_JUMP_SLOT 00419f2d FLA_Gemv_external │ │ │ │ +00689ccc 000b8a16 R_ARM_JUMP_SLOT 00574535 FLA_UDdate_UT_inc_blk_var1 │ │ │ │ +00689cd0 00145016 R_ARM_JUMP_SLOT 00151151 cunmql_ │ │ │ │ +00689cd4 00171716 R_ARM_JUMP_SLOT 002598e9 slanhs_ │ │ │ │ +00689cd8 00141c16 R_ARM_JUMP_SLOT 003d279d bl1_dsetmr │ │ │ │ +00689cdc 00183d16 R_ARM_JUMP_SLOT 0047c1d5 FLA_Hemm_ru_unb_var10 │ │ │ │ +00689ce0 000ed316 R_ARM_JUMP_SLOT 004232d5 FLA_Her2k_ln_task │ │ │ │ +00689ce4 0017e516 R_ARM_JUMP_SLOT 00357195 zpotrs_ │ │ │ │ 00689ce8 0009c616 R_ARM_JUMP_SLOT 0019caa1 dlansb_ │ │ │ │ -00689cec 001aa116 R_ARM_JUMP_SLOT 005cb2a5 FLA_Hess_UT_step_ofc_var4 │ │ │ │ -00689cf0 00051116 R_ARM_JUMP_SLOT 003f2109 FLASH_Obj_create_without_buffer_ext │ │ │ │ -00689cf4 00165b16 R_ARM_JUMP_SLOT 001b4649 dlasd0_ │ │ │ │ -00689cf8 0019e616 R_ARM_JUMP_SLOT 004e4b99 FLA_Syrk_ln_unb_var1 │ │ │ │ -00689cfc 0018c316 R_ARM_JUMP_SLOT 003ad0fd r_cnjg │ │ │ │ -00689d00 000ab116 R_ARM_JUMP_SLOT 004e1059 FLA_Syr2k_ut_unb_var7 │ │ │ │ -00689d04 00096816 R_ARM_JUMP_SLOT 003eb4cd FLA_Apply_pivots_cntl_finalize │ │ │ │ -00689d08 0012a316 R_ARM_JUMP_SLOT 00426925 FLA_SPDinv_blk_external │ │ │ │ -00689d0c 00048016 R_ARM_JUMP_SLOT 006424c5 FLA_Apply_H2_UT_l_opt_var1 │ │ │ │ -00689d10 00073a16 R_ARM_JUMP_SLOT 003f7811 FLA_Check_submatrix_dims_and_offset │ │ │ │ -00689d14 0014d716 R_ARM_JUMP_SLOT 0042a20d FLA_Axpy_blk_var3 │ │ │ │ -00689d18 000b7c16 R_ARM_JUMP_SLOT 000d7171 clacgv_ │ │ │ │ -00689d1c 001c2b16 R_ARM_JUMP_SLOT 00089501 zpotri_check │ │ │ │ -00689d20 00172816 R_ARM_JUMP_SLOT 003e9e35 FLA_Herk_cntl_finalize │ │ │ │ -00689d24 000a0116 R_ARM_JUMP_SLOT 002558c9 slaln2_ │ │ │ │ -00689d28 0006bb16 R_ARM_JUMP_SLOT 001d5991 drscl_ │ │ │ │ -00689d2c 000e5616 R_ARM_JUMP_SLOT 00454855 FLA_Gemm_nh_blk_var1 │ │ │ │ -00689d30 0013b016 R_ARM_JUMP_SLOT 0044798d FLA_Gemm_internal │ │ │ │ -00689d34 00026316 R_ARM_JUMP_SLOT 00424c6d FLA_Trmm_luc_task │ │ │ │ -00689d38 0007e416 R_ARM_JUMP_SLOT 0045825d FLA_Gemm_nn_unb_var5 │ │ │ │ -00689d3c 00109916 R_ARM_JUMP_SLOT 003eb66d FLA_CAQR2_UT_cntl_finalize │ │ │ │ -00689d40 00132516 R_ARM_JUMP_SLOT 003db4d5 FLA_Hemv_check │ │ │ │ -00689d44 0003b616 R_ARM_JUMP_SLOT 00657561 FLA_Apply_QUD_UT_inc_internal │ │ │ │ -00689d48 00090d16 R_ARM_JUMP_SLOT 00563211 FLA_Trinv_ln_opt_var3 │ │ │ │ -00689d4c 000f1316 R_ARM_JUMP_SLOT 00456579 FLA_Gemm_nh_unb_var6 │ │ │ │ -00689d50 000f2c16 R_ARM_JUMP_SLOT 003e50bd FLA_Svd_compute_scaling_check │ │ │ │ -00689d54 0014f316 R_ARM_JUMP_SLOT 00574ec1 FLA_Bidiag_UT_form_U_ext │ │ │ │ -00689d58 0003a016 R_ARM_JUMP_SLOT 00490c45 FLA_Her2k_uh_blk_var5 │ │ │ │ -00689d5c 00028616 R_ARM_JUMP_SLOT 000c59c5 chpcon_ │ │ │ │ -00689d60 00171216 R_ARM_JUMP_SLOT 00584399 FLA_Bidiag_UT_u_step_ofz_var3 │ │ │ │ -00689d64 00092d16 R_ARM_JUMP_SLOT 004199e9 FLA_Axpyt_n_task │ │ │ │ -00689d68 0019e816 R_ARM_JUMP_SLOT 0062df59 FLA_Sylv_nn_ops_var1 │ │ │ │ -00689d6c 00030316 R_ARM_JUMP_SLOT 00184575 dlaed5_ │ │ │ │ -00689d70 0013db16 R_ARM_JUMP_SLOT 00181141 dgsvj0_ │ │ │ │ -00689d74 00133416 R_ARM_JUMP_SLOT 00426e35 FLA_Sylv_hn_unb_ext │ │ │ │ -00689d78 001b3216 R_ARM_JUMP_SLOT 0050191d FLA_Trmm_rlh_unb_var1 │ │ │ │ -00689d7c 00032016 R_ARM_JUMP_SLOT 0031c899 zlacrm_ │ │ │ │ -00689d80 000fd716 R_ARM_JUMP_SLOT 0006f7f1 sorglq_ │ │ │ │ -00689d84 000da716 R_ARM_JUMP_SLOT 003c04fd bl1_ssymv │ │ │ │ -00689d88 000f9016 R_ARM_JUMP_SLOT 0041c841 FLA_Her_external │ │ │ │ -00689d8c 00051016 R_ARM_JUMP_SLOT 0014ccad cungqr_ │ │ │ │ -00689d90 000f5616 R_ARM_JUMP_SLOT 003ecbc5 FLASH_Apply_Q_UT_inc_cntl_init │ │ │ │ +00689cec 001aa116 R_ARM_JUMP_SLOT 005cb285 FLA_Hess_UT_step_ofc_var4 │ │ │ │ +00689cf0 00051116 R_ARM_JUMP_SLOT 003f2111 FLASH_Obj_create_without_buffer_ext │ │ │ │ +00689cf4 00165b16 R_ARM_JUMP_SLOT 001b3d25 dlasd0_ │ │ │ │ +00689cf8 0019e616 R_ARM_JUMP_SLOT 004e450d FLA_Syrk_ln_unb_var1 │ │ │ │ +00689cfc 0018c316 R_ARM_JUMP_SLOT 003ad101 r_cnjg │ │ │ │ +00689d00 000ab116 R_ARM_JUMP_SLOT 004e1a7d FLA_Syr2k_ut_unb_var7 │ │ │ │ +00689d04 00096816 R_ARM_JUMP_SLOT 003eb331 FLA_Apply_pivots_cntl_finalize │ │ │ │ +00689d08 0012a316 R_ARM_JUMP_SLOT 004268f9 FLA_SPDinv_blk_external │ │ │ │ +00689d0c 00048016 R_ARM_JUMP_SLOT 0064090d FLA_Apply_H2_UT_l_opt_var1 │ │ │ │ +00689d10 00073a16 R_ARM_JUMP_SLOT 003f88e1 FLA_Check_submatrix_dims_and_offset │ │ │ │ +00689d14 0014d716 R_ARM_JUMP_SLOT 0042a215 FLA_Axpy_blk_var3 │ │ │ │ +00689d18 000b7c16 R_ARM_JUMP_SLOT 000d7e19 clacgv_ │ │ │ │ +00689d1c 001c2b16 R_ARM_JUMP_SLOT 00089439 zpotri_check │ │ │ │ +00689d20 00172816 R_ARM_JUMP_SLOT 003e9e3d FLA_Herk_cntl_finalize │ │ │ │ +00689d24 000a0116 R_ARM_JUMP_SLOT 00256929 slaln2_ │ │ │ │ +00689d28 0006bb16 R_ARM_JUMP_SLOT 001d5aa9 drscl_ │ │ │ │ +00689d2c 000e5616 R_ARM_JUMP_SLOT 0045485d FLA_Gemm_nh_blk_var1 │ │ │ │ +00689d30 0013b016 R_ARM_JUMP_SLOT 00447995 FLA_Gemm_internal │ │ │ │ +00689d34 00026316 R_ARM_JUMP_SLOT 00424c75 FLA_Trmm_luc_task │ │ │ │ +00689d38 0007e416 R_ARM_JUMP_SLOT 00458265 FLA_Gemm_nn_unb_var5 │ │ │ │ +00689d3c 00109916 R_ARM_JUMP_SLOT 003eb675 FLA_CAQR2_UT_cntl_finalize │ │ │ │ +00689d40 00132516 R_ARM_JUMP_SLOT 003db4dd FLA_Hemv_check │ │ │ │ +00689d44 0003b616 R_ARM_JUMP_SLOT 00657549 FLA_Apply_QUD_UT_inc_internal │ │ │ │ +00689d48 00090d16 R_ARM_JUMP_SLOT 005631f9 FLA_Trinv_ln_opt_var3 │ │ │ │ +00689d4c 000f1316 R_ARM_JUMP_SLOT 00456581 FLA_Gemm_nh_unb_var6 │ │ │ │ +00689d50 000f2c16 R_ARM_JUMP_SLOT 003e50c5 FLA_Svd_compute_scaling_check │ │ │ │ +00689d54 0014f316 R_ARM_JUMP_SLOT 00574ea1 FLA_Bidiag_UT_form_U_ext │ │ │ │ +00689d58 0003a016 R_ARM_JUMP_SLOT 00490c29 FLA_Her2k_uh_blk_var5 │ │ │ │ +00689d5c 00028616 R_ARM_JUMP_SLOT 000c7345 chpcon_ │ │ │ │ +00689d60 00171216 R_ARM_JUMP_SLOT 00584379 FLA_Bidiag_UT_u_step_ofz_var3 │ │ │ │ +00689d64 00092d16 R_ARM_JUMP_SLOT 004199a5 FLA_Axpyt_n_task │ │ │ │ +00689d68 0019e816 R_ARM_JUMP_SLOT 0062dfc9 FLA_Sylv_nn_ops_var1 │ │ │ │ +00689d6c 00030316 R_ARM_JUMP_SLOT 00184579 dlaed5_ │ │ │ │ +00689d70 0013db16 R_ARM_JUMP_SLOT 00180561 dgsvj0_ │ │ │ │ +00689d74 00133416 R_ARM_JUMP_SLOT 00426e3d FLA_Sylv_hn_unb_ext │ │ │ │ +00689d78 001b3216 R_ARM_JUMP_SLOT 0050175d FLA_Trmm_rlh_unb_var1 │ │ │ │ +00689d7c 00032016 R_ARM_JUMP_SLOT 0031c6e1 zlacrm_ │ │ │ │ +00689d80 000fd716 R_ARM_JUMP_SLOT 00071929 sorglq_ │ │ │ │ +00689d84 000da716 R_ARM_JUMP_SLOT 003c050d bl1_ssymv │ │ │ │ +00689d88 000f9016 R_ARM_JUMP_SLOT 0041c849 FLA_Her_external │ │ │ │ +00689d8c 00051016 R_ARM_JUMP_SLOT 0014cca5 cungqr_ │ │ │ │ +00689d90 000f5616 R_ARM_JUMP_SLOT 003ecbcd FLASH_Apply_Q_UT_inc_cntl_init │ │ │ │ 00689d94 00087816 R_ARM_JUMP_SLOT 0021e2d5 sgehrd_ │ │ │ │ -00689d98 000a7316 R_ARM_JUMP_SLOT 000fbe45 clartv_ │ │ │ │ -00689d9c 00173016 R_ARM_JUMP_SLOT 003dbbc5 FLA_Her2c_check │ │ │ │ -00689da0 000ce716 R_ARM_JUMP_SLOT 004510d1 FLA_Gemm_ht_blk_var4 │ │ │ │ -00689da4 001b2616 R_ARM_JUMP_SLOT 00439175 FLA_Trsv_ln │ │ │ │ +00689d98 000a7316 R_ARM_JUMP_SLOT 000fbe3d clartv_ │ │ │ │ +00689d9c 00173016 R_ARM_JUMP_SLOT 003dbbcd FLA_Her2c_check │ │ │ │ +00689da0 000ce716 R_ARM_JUMP_SLOT 004510d9 FLA_Gemm_ht_blk_var4 │ │ │ │ +00689da4 001b2616 R_ARM_JUMP_SLOT 0043917d FLA_Trsv_ln │ │ │ │ 00689da8 0000a016 R_ARM_JUMP_SLOT 00000000 strmv_ │ │ │ │ -00689dac 00011d16 R_ARM_JUMP_SLOT 005685e1 FLA_Trinv_un_opc_var2 │ │ │ │ -00689db0 00165316 R_ARM_JUMP_SLOT 0057f679 FLA_Bidiag_UT_u_step_ofd_var2 │ │ │ │ -00689db4 000e6116 R_ARM_JUMP_SLOT 00454ff1 FLA_Gemm_nh_blk_var4 │ │ │ │ -00689db8 00110c16 R_ARM_JUMP_SLOT 00566091 FLA_Trinv_lu_unb_var1 │ │ │ │ -00689dbc 00020b16 R_ARM_JUMP_SLOT 0020b2c9 ilaslr_ │ │ │ │ -00689dc0 0011cf16 R_ARM_JUMP_SLOT 0064d03d FLA_Apply_pivots_ln_blk_var1 │ │ │ │ -00689dc4 00103c16 R_ARM_JUMP_SLOT 002985b1 ssptrd_ │ │ │ │ -00689dc8 000f2a16 R_ARM_JUMP_SLOT 005badad FLA_Eig_gest_nu_opz_var2 │ │ │ │ -00689dcc 00107616 R_ARM_JUMP_SLOT 0044da15 FLA_Gemm_hh_unb_var1 │ │ │ │ -00689dd0 00075216 R_ARM_JUMP_SLOT 0059d4dd FLA_Eig_gest_il_blk_var2 │ │ │ │ -00689dd4 001adb16 R_ARM_JUMP_SLOT 003e5d65 FLA_Tridiag_UT_extract_real_diagonals_check │ │ │ │ -00689dd8 0015c816 R_ARM_JUMP_SLOT 0045ed15 FLA_Gemm_tn_blk_var4 │ │ │ │ -00689ddc 0008ee16 R_ARM_JUMP_SLOT 003ffda5 FLASH_Queue_init_tasks │ │ │ │ -00689de0 00161116 R_ARM_JUMP_SLOT 00584fed FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ -00689de4 00083316 R_ARM_JUMP_SLOT 003cd841 bl1_is_trans │ │ │ │ -00689de8 000dd216 R_ARM_JUMP_SLOT 00443721 FLA_Gemm_ct_unb_var2 │ │ │ │ -00689dec 00171c16 R_ARM_JUMP_SLOT 0042c689 FLA_Axpyt_n_blk_var2 │ │ │ │ -00689df0 000efd16 R_ARM_JUMP_SLOT 004b7f0d FLA_Symm_rl_blk_var10 │ │ │ │ -00689df4 001c6016 R_ARM_JUMP_SLOT 003cf491 bl1_dewinvscalv │ │ │ │ -00689df8 001c0916 R_ARM_JUMP_SLOT 004b4961 FLA_Symm_lu_blk_var8 │ │ │ │ -00689dfc 00131116 R_ARM_JUMP_SLOT 003e1491 FLA_Bidiag_UT_realify_check │ │ │ │ -00689e00 000be116 R_ARM_JUMP_SLOT 00108dad clatzm_ │ │ │ │ -00689e04 0009da16 R_ARM_JUMP_SLOT 0010f5dd clatrs_ │ │ │ │ -00689e08 00193816 R_ARM_JUMP_SLOT 003ed021 FLASH_Eig_gest_cntl_finalize │ │ │ │ -00689e0c 000f2116 R_ARM_JUMP_SLOT 0009e589 cgeqp3_ │ │ │ │ -00689e10 000c8d16 R_ARM_JUMP_SLOT 00400c3d FLASH_Queue_work_stealing │ │ │ │ -00689e14 00019c16 R_ARM_JUMP_SLOT 0045c5e5 FLA_Gemm_th_blk_var1 │ │ │ │ -00689e18 0008aa16 R_ARM_JUMP_SLOT 001bb475 dlassq_ │ │ │ │ -00689e1c 000a9c16 R_ARM_JUMP_SLOT 005714c1 FLA_Ttmm_u_unb_var3 │ │ │ │ -00689e20 0005fd16 R_ARM_JUMP_SLOT 001e9a6d dsytrf_ │ │ │ │ -00689e24 0002ca16 R_ARM_JUMP_SLOT 005ba95d FLA_Eig_gest_nu_opd_var2 │ │ │ │ +00689dac 00011d16 R_ARM_JUMP_SLOT 005685c9 FLA_Trinv_un_opc_var2 │ │ │ │ +00689db0 00165316 R_ARM_JUMP_SLOT 0057f659 FLA_Bidiag_UT_u_step_ofd_var2 │ │ │ │ +00689db4 000e6116 R_ARM_JUMP_SLOT 00454ff9 FLA_Gemm_nh_blk_var4 │ │ │ │ +00689db8 00110c16 R_ARM_JUMP_SLOT 005665b9 FLA_Trinv_lu_unb_var1 │ │ │ │ +00689dbc 00020b16 R_ARM_JUMP_SLOT 0020bbf5 ilaslr_ │ │ │ │ +00689dc0 0011cf16 R_ARM_JUMP_SLOT 0064d025 FLA_Apply_pivots_ln_blk_var1 │ │ │ │ +00689dc4 00103c16 R_ARM_JUMP_SLOT 00298591 ssptrd_ │ │ │ │ +00689dc8 000f2a16 R_ARM_JUMP_SLOT 005bad8d FLA_Eig_gest_nu_opz_var2 │ │ │ │ +00689dcc 00107616 R_ARM_JUMP_SLOT 0044d74d FLA_Gemm_hh_unb_var1 │ │ │ │ +00689dd0 00075216 R_ARM_JUMP_SLOT 0059d4bd FLA_Eig_gest_il_blk_var2 │ │ │ │ +00689dd4 001adb16 R_ARM_JUMP_SLOT 003e5d6d FLA_Tridiag_UT_extract_real_diagonals_check │ │ │ │ +00689dd8 0015c816 R_ARM_JUMP_SLOT 0045ed1d FLA_Gemm_tn_blk_var4 │ │ │ │ +00689ddc 0008ee16 R_ARM_JUMP_SLOT 003ffbe5 FLASH_Queue_init_tasks │ │ │ │ +00689de0 00161116 R_ARM_JUMP_SLOT 00584fcd FLA_Bidiag_UT_u_step_unb_var1 │ │ │ │ +00689de4 00083316 R_ARM_JUMP_SLOT 003cd8f9 bl1_is_trans │ │ │ │ +00689de8 000dd216 R_ARM_JUMP_SLOT 00443729 FLA_Gemm_ct_unb_var2 │ │ │ │ +00689dec 00171c16 R_ARM_JUMP_SLOT 0042c691 FLA_Axpyt_n_blk_var2 │ │ │ │ +00689df0 000efd16 R_ARM_JUMP_SLOT 004b7ef1 FLA_Symm_rl_blk_var10 │ │ │ │ +00689df4 001c6016 R_ARM_JUMP_SLOT 003cf499 bl1_dewinvscalv │ │ │ │ +00689df8 001c0916 R_ARM_JUMP_SLOT 004b4699 FLA_Symm_lu_blk_var8 │ │ │ │ +00689dfc 00131116 R_ARM_JUMP_SLOT 003e1499 FLA_Bidiag_UT_realify_check │ │ │ │ +00689e00 000be116 R_ARM_JUMP_SLOT 00108da5 clatzm_ │ │ │ │ +00689e04 0009da16 R_ARM_JUMP_SLOT 0010ffe5 clatrs_ │ │ │ │ +00689e08 00193816 R_ARM_JUMP_SLOT 003ed0e1 FLASH_Eig_gest_cntl_finalize │ │ │ │ +00689e0c 000f2116 R_ARM_JUMP_SLOT 0009e85d cgeqp3_ │ │ │ │ +00689e10 000c8d16 R_ARM_JUMP_SLOT 00400a7d FLASH_Queue_work_stealing │ │ │ │ +00689e14 00019c16 R_ARM_JUMP_SLOT 0045c381 FLA_Gemm_th_blk_var1 │ │ │ │ +00689e18 0008aa16 R_ARM_JUMP_SLOT 001bb47d dlassq_ │ │ │ │ +00689e1c 000a9c16 R_ARM_JUMP_SLOT 005714a1 FLA_Ttmm_u_unb_var3 │ │ │ │ +00689e20 0005fd16 R_ARM_JUMP_SLOT 001ea1f9 dsytrf_ │ │ │ │ +00689e24 0002ca16 R_ARM_JUMP_SLOT 005ba93d FLA_Eig_gest_nu_opd_var2 │ │ │ │ 00689e28 0000a116 R_ARM_JUMP_SLOT 00000000 zaxpy_ │ │ │ │ -00689e2c 00017b16 R_ARM_JUMP_SLOT 00419939 FLA_Copy_task │ │ │ │ -00689e30 001af316 R_ARM_JUMP_SLOT 0023cf11 sgsvj0_ │ │ │ │ -00689e34 00199d16 R_ARM_JUMP_SLOT 0015d1bd dgehd2_ │ │ │ │ -00689e38 00016c16 R_ARM_JUMP_SLOT 00417b39 FLA_Inv_scalc_external │ │ │ │ -00689e3c 00081316 R_ARM_JUMP_SLOT 004895ed FLA_Her2k_ln_blk_var3 │ │ │ │ -00689e40 00186116 R_ARM_JUMP_SLOT 000e7541 clahqr_ │ │ │ │ -00689e44 0001ae16 R_ARM_JUMP_SLOT 00419b09 FLA_Axpyt_h_task │ │ │ │ -00689e48 001b0016 R_ARM_JUMP_SLOT 005397c9 FLASH_LU_incpiv_noopt │ │ │ │ -00689e4c 0013eb16 R_ARM_JUMP_SLOT 003eb7b1 FLA_Chol_cntl_finalize │ │ │ │ -00689e50 0002c016 R_ARM_JUMP_SLOT 003bdca5 bl1_dscopymrt │ │ │ │ -00689e54 00033816 R_ARM_JUMP_SLOT 003d9361 FLA_Axpys_check │ │ │ │ -00689e58 00195c16 R_ARM_JUMP_SLOT 004e8d95 FLA_Syrk_un_blk_var2 │ │ │ │ -00689e5c 0007b416 R_ARM_JUMP_SLOT 002f5119 zgtts2_ │ │ │ │ -00689e60 00188816 R_ARM_JUMP_SLOT 003de985 FLA_Trsmsx_check │ │ │ │ -00689e64 0009ba16 R_ARM_JUMP_SLOT 0035f961 zpttrf_ │ │ │ │ -00689e68 00079116 R_ARM_JUMP_SLOT 001f9a95 dsbgst_ │ │ │ │ -00689e6c 00158716 R_ARM_JUMP_SLOT 003afef9 g_char │ │ │ │ -00689e70 001c4a16 R_ARM_JUMP_SLOT 00541a8d FLA_LU_nopiv_opc_var3 │ │ │ │ -00689e74 00131616 R_ARM_JUMP_SLOT 0016f5c9 dgghrd_ │ │ │ │ -00689e78 0010fe16 R_ARM_JUMP_SLOT 003b68f9 bl1_zaxpyv │ │ │ │ +00689e2c 00017b16 R_ARM_JUMP_SLOT 00419df1 FLA_Copy_task │ │ │ │ +00689e30 001af316 R_ARM_JUMP_SLOT 0023adc9 sgsvj0_ │ │ │ │ +00689e34 00199d16 R_ARM_JUMP_SLOT 0015f151 dgehd2_ │ │ │ │ +00689e38 00016c16 R_ARM_JUMP_SLOT 0041844d FLA_Inv_scalc_external │ │ │ │ +00689e3c 00081316 R_ARM_JUMP_SLOT 00488fb9 FLA_Her2k_ln_blk_var3 │ │ │ │ +00689e40 00186116 R_ARM_JUMP_SLOT 000e1e6d clahqr_ │ │ │ │ +00689e44 0001ae16 R_ARM_JUMP_SLOT 00419ac5 FLA_Axpyt_h_task │ │ │ │ +00689e48 001b0016 R_ARM_JUMP_SLOT 0053a239 FLASH_LU_incpiv_noopt │ │ │ │ +00689e4c 0013eb16 R_ARM_JUMP_SLOT 003eb7b9 FLA_Chol_cntl_finalize │ │ │ │ +00689e50 0002c016 R_ARM_JUMP_SLOT 003bdcb5 bl1_dscopymrt │ │ │ │ +00689e54 00033816 R_ARM_JUMP_SLOT 003d9369 FLA_Axpys_check │ │ │ │ +00689e58 00195c16 R_ARM_JUMP_SLOT 004e8d79 FLA_Syrk_un_blk_var2 │ │ │ │ +00689e5c 0007b416 R_ARM_JUMP_SLOT 002f50f1 zgtts2_ │ │ │ │ +00689e60 00188816 R_ARM_JUMP_SLOT 003de98d FLA_Trsmsx_check │ │ │ │ +00689e64 0009ba16 R_ARM_JUMP_SLOT 0035f94d zpttrf_ │ │ │ │ +00689e68 00079116 R_ARM_JUMP_SLOT 001fb9e1 dsbgst_ │ │ │ │ +00689e6c 00158716 R_ARM_JUMP_SLOT 003aff09 g_char │ │ │ │ +00689e70 001c4a16 R_ARM_JUMP_SLOT 00542429 FLA_LU_nopiv_opc_var3 │ │ │ │ +00689e74 00131616 R_ARM_JUMP_SLOT 0016e501 dgghrd_ │ │ │ │ +00689e78 0010fe16 R_ARM_JUMP_SLOT 003b5dd1 bl1_zaxpyv │ │ │ │ 00689e7c 000a4416 R_ARM_JUMP_SLOT 000d0815 chgeqz_ │ │ │ │ -00689e80 00190f16 R_ARM_JUMP_SLOT 0050c039 FLASH_Trsm │ │ │ │ -00689e84 00034216 R_ARM_JUMP_SLOT 003efc21 FLASH_Part_free_2x1 │ │ │ │ -00689e88 0014dc16 R_ARM_JUMP_SLOT 003aeaad s_copy │ │ │ │ -00689e8c 0012bd16 R_ARM_JUMP_SLOT 004ec88d FLA_Syrk_ut_unb_var1 │ │ │ │ -00689e90 001a8116 R_ARM_JUMP_SLOT 000ec305 clanhb_ │ │ │ │ -00689e94 00199716 R_ARM_JUMP_SLOT 000f95f5 clargv_ │ │ │ │ -00689e98 0002bf16 R_ARM_JUMP_SLOT 0041b425 FLA_Hemv_external │ │ │ │ +00689e80 00190f16 R_ARM_JUMP_SLOT 0050c01d FLASH_Trsm │ │ │ │ +00689e84 00034216 R_ARM_JUMP_SLOT 003efc29 FLASH_Part_free_2x1 │ │ │ │ +00689e88 0014dc16 R_ARM_JUMP_SLOT 003aeb89 s_copy │ │ │ │ +00689e8c 0012bd16 R_ARM_JUMP_SLOT 004ec871 FLA_Syrk_ut_unb_var1 │ │ │ │ +00689e90 001a8116 R_ARM_JUMP_SLOT 000ecce9 clanhb_ │ │ │ │ +00689e94 00199716 R_ARM_JUMP_SLOT 000f95ed clargv_ │ │ │ │ +00689e98 0002bf16 R_ARM_JUMP_SLOT 0041b42d FLA_Hemv_external │ │ │ │ 00689e9c 0000a216 R_ARM_JUMP_SLOT 00000000 zher_ │ │ │ │ -00689ea0 000ac416 R_ARM_JUMP_SLOT 0033a245 zlaqr4_ │ │ │ │ -00689ea4 00083416 R_ARM_JUMP_SLOT 0045b3b1 FLA_Gemm_tc_unb_var1 │ │ │ │ -00689ea8 00072816 R_ARM_JUMP_SLOT 00509da5 FLA_Trmm_run_blk_var2 │ │ │ │ -00689eac 000e3216 R_ARM_JUMP_SLOT 00381989 ztgsyl_ │ │ │ │ -00689eb0 0019bf16 R_ARM_JUMP_SLOT 003cd7e9 bl1_proj_trans1_to_conj │ │ │ │ -00689eb4 001ae016 R_ARM_JUMP_SLOT 001228a5 csycon_ │ │ │ │ -00689eb8 0016d816 R_ARM_JUMP_SLOT 000a90c9 cgtcon_ │ │ │ │ -00689ebc 000b9116 R_ARM_JUMP_SLOT 003b8de1 bl1_dinvscalm │ │ │ │ -00689ec0 0002ea16 R_ARM_JUMP_SLOT 00249141 shgeqz_ │ │ │ │ -00689ec4 00108816 R_ARM_JUMP_SLOT 0054144d FLA_LU_nopiv_opz_var2 │ │ │ │ -00689ec8 0004aa16 R_ARM_JUMP_SLOT 00140cd9 ctrtrs_ │ │ │ │ +00689ea0 000ac416 R_ARM_JUMP_SLOT 0033a0cd zlaqr4_ │ │ │ │ +00689ea4 00083416 R_ARM_JUMP_SLOT 0045b3b9 FLA_Gemm_tc_unb_var1 │ │ │ │ +00689ea8 00072816 R_ARM_JUMP_SLOT 00509d89 FLA_Trmm_run_blk_var2 │ │ │ │ +00689eac 000e3216 R_ARM_JUMP_SLOT 00381519 ztgsyl_ │ │ │ │ +00689eb0 0019bf16 R_ARM_JUMP_SLOT 003cd821 bl1_proj_trans1_to_conj │ │ │ │ +00689eb4 001ae016 R_ARM_JUMP_SLOT 00121cc5 csycon_ │ │ │ │ +00689eb8 0016d816 R_ARM_JUMP_SLOT 000a9515 cgtcon_ │ │ │ │ +00689ebc 000b9116 R_ARM_JUMP_SLOT 003b8d19 bl1_dinvscalm │ │ │ │ +00689ec0 0002ea16 R_ARM_JUMP_SLOT 00240785 shgeqz_ │ │ │ │ +00689ec4 00108816 R_ARM_JUMP_SLOT 00542d61 FLA_LU_nopiv_opz_var2 │ │ │ │ +00689ec8 0004aa16 R_ARM_JUMP_SLOT 00140169 ctrtrs_ │ │ │ │ 00689ecc 00087116 R_ARM_JUMP_SLOT 0017fd6d dlacpy_ │ │ │ │ -00689ed0 00050f16 R_ARM_JUMP_SLOT 003d4efd FLA_Obj_datatype_check │ │ │ │ -00689ed4 00149d16 R_ARM_JUMP_SLOT 003d17d1 bl1_zmaxabsv │ │ │ │ +00689ed0 00050f16 R_ARM_JUMP_SLOT 003d4f05 FLA_Obj_datatype_check │ │ │ │ +00689ed4 00149d16 R_ARM_JUMP_SLOT 003d1599 bl1_zmaxabsv │ │ │ │ 00689ed8 00145b16 R_ARM_JUMP_SLOT 000c0b79 chetf2_ │ │ │ │ -00689edc 00088616 R_ARM_JUMP_SLOT 00076311 cpotf2_ │ │ │ │ -00689ee0 00152116 R_ARM_JUMP_SLOT 005dbe15 FLA_Fused_Her2_Ax_l_opd_var1 │ │ │ │ -00689ee4 0018ea16 R_ARM_JUMP_SLOT 005f68b1 FLA_Lyap_n_unb_var3 │ │ │ │ -00689ee8 00118c16 R_ARM_JUMP_SLOT 003ec781 FLASH_Apply_CAQ_UT_inc_cntl_finalize │ │ │ │ +00689edc 00088616 R_ARM_JUMP_SLOT 00076465 cpotf2_ │ │ │ │ +00689ee0 00152116 R_ARM_JUMP_SLOT 005d99c5 FLA_Fused_Her2_Ax_l_opd_var1 │ │ │ │ +00689ee4 0018ea16 R_ARM_JUMP_SLOT 005f6899 FLA_Lyap_n_unb_var3 │ │ │ │ +00689ee8 00118c16 R_ARM_JUMP_SLOT 003ec789 FLASH_Apply_CAQ_UT_inc_cntl_finalize │ │ │ │ 00689eec 0012f716 R_ARM_JUMP_SLOT 001f4749 dtgex2_ │ │ │ │ -00689ef0 0019d016 R_ARM_JUMP_SLOT 002c6225 stzrzf_ │ │ │ │ -00689ef4 0002af16 R_ARM_JUMP_SLOT 00580369 FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ -00689ef8 0007a516 R_ARM_JUMP_SLOT 0025f3d1 slaqr4_ │ │ │ │ -00689efc 00140f16 R_ARM_JUMP_SLOT 003ae981 d_sign │ │ │ │ -00689f00 000b3f16 R_ARM_JUMP_SLOT 003f1701 FLASH_Obj_depth │ │ │ │ -00689f04 0012e316 R_ARM_JUMP_SLOT 003ed201 FLASH_LU_nopiv_cntl_init │ │ │ │ -00689f08 00094316 R_ARM_JUMP_SLOT 003ec355 FLA_Tridiag_UT_cntl_finalize │ │ │ │ -00689f0c 001be316 R_ARM_JUMP_SLOT 0055548d FLA_QR_UT_opd_var2 │ │ │ │ -00689f10 00087416 R_ARM_JUMP_SLOT 0044f431 FLA_Gemm_hn_blk_var5 │ │ │ │ -00689f14 000fab16 R_ARM_JUMP_SLOT 0044ca21 FLA_Gemm_hh_blk_var1 │ │ │ │ -00689f18 000c0716 R_ARM_JUMP_SLOT 004b1245 FLA_Symm_ll_unb_var8 │ │ │ │ -00689f1c 0010bf16 R_ARM_JUMP_SLOT 0063a7ed FLA_Apply_G_rf_blc_var9 │ │ │ │ -00689f20 00069316 R_ARM_JUMP_SLOT 003e95a5 FLA_Gemm_cntl_init │ │ │ │ +00689ef0 0019d016 R_ARM_JUMP_SLOT 002c6201 stzrzf_ │ │ │ │ +00689ef4 0002af16 R_ARM_JUMP_SLOT 00580349 FLA_Bidiag_UT_u_step_ofu_var2 │ │ │ │ +00689ef8 0007a516 R_ARM_JUMP_SLOT 0025f3c1 slaqr4_ │ │ │ │ +00689efc 00140f16 R_ARM_JUMP_SLOT 003ae991 d_sign │ │ │ │ +00689f00 000b3f16 R_ARM_JUMP_SLOT 003f1709 FLASH_Obj_depth │ │ │ │ +00689f04 0012e316 R_ARM_JUMP_SLOT 003ed209 FLASH_LU_nopiv_cntl_init │ │ │ │ +00689f08 00094316 R_ARM_JUMP_SLOT 003ec23d FLA_Tridiag_UT_cntl_finalize │ │ │ │ +00689f0c 001be316 R_ARM_JUMP_SLOT 00555a2d FLA_QR_UT_opd_var2 │ │ │ │ +00689f10 00087416 R_ARM_JUMP_SLOT 0044f1b5 FLA_Gemm_hn_blk_var5 │ │ │ │ +00689f14 000fab16 R_ARM_JUMP_SLOT 0044c4b5 FLA_Gemm_hh_blk_var1 │ │ │ │ +00689f18 000c0716 R_ARM_JUMP_SLOT 004b148d FLA_Symm_ll_unb_var8 │ │ │ │ +00689f1c 0010bf16 R_ARM_JUMP_SLOT 0063a7d5 FLA_Apply_G_rf_blc_var9 │ │ │ │ +00689f20 00069316 R_ARM_JUMP_SLOT 003e95ad FLA_Gemm_cntl_init │ │ │ │ 00689f24 0000a416 R_ARM_JUMP_SLOT 00000000 ssymv_ │ │ │ │ -00689f28 00152416 R_ARM_JUMP_SLOT 0047e735 FLA_Hemm_ru_unb_var9 │ │ │ │ -00689f2c 00046816 R_ARM_JUMP_SLOT 002d3649 zbbcsd_ │ │ │ │ -00689f30 000d7a16 R_ARM_JUMP_SLOT 003e8b85 FLA_Axpyt_cntl_init │ │ │ │ -00689f34 0007c216 R_ARM_JUMP_SLOT 00410ae1 FLA_Svv_2x2_opd │ │ │ │ -00689f38 00100816 R_ARM_JUMP_SLOT 003fd46d FLASH_Queue_get_sorting │ │ │ │ -00689f3c 0015c616 R_ARM_JUMP_SLOT 00424199 FLA_Herk_uh_task │ │ │ │ -00689f40 000e1616 R_ARM_JUMP_SLOT 005b3fcd FLA_Eig_gest_nl_opz_var4 │ │ │ │ -00689f44 000d0416 R_ARM_JUMP_SLOT 003d5d49 FLA_Repart_2x2_to_3x3_check │ │ │ │ -00689f48 00100c16 R_ARM_JUMP_SLOT 003fafad FLA_Obj_is_identical │ │ │ │ -00689f4c 00100016 R_ARM_JUMP_SLOT 00518b3d FLA_Trsm_luh_blk_var3 │ │ │ │ -00689f50 00031b16 R_ARM_JUMP_SLOT 00198941 dlaln2_ │ │ │ │ -00689f54 0001db16 R_ARM_JUMP_SLOT 005d8011 FLA_Tridiag_UT_l │ │ │ │ -00689f58 00093116 R_ARM_JUMP_SLOT 005141f1 FLA_Trsm_lln_unb_var3 │ │ │ │ -00689f5c 000b6216 R_ARM_JUMP_SLOT 0055414d FLA_QR_UT_form_Q_opc_var1 │ │ │ │ -00689f60 0009f316 R_ARM_JUMP_SLOT 003cce59 bl1_param_map_to_netlib_trans │ │ │ │ -00689f64 0012eb16 R_ARM_JUMP_SLOT 0053985d FLA_Hevd_lv_unb_var1 │ │ │ │ -00689f68 001b6216 R_ARM_JUMP_SLOT 0050b589 FLA_Trmm_rut_blk_var1 │ │ │ │ -00689f6c 0019c416 R_ARM_JUMP_SLOT 005353a1 FLA_Chol_l_ops_var1 │ │ │ │ -00689f70 00143416 R_ARM_JUMP_SLOT 004f50a1 FLA_Trmm_lln_unb_var4 │ │ │ │ -00689f74 00087716 R_ARM_JUMP_SLOT 003ca7d9 bl1_strsm_blas │ │ │ │ -00689f78 001ab016 R_ARM_JUMP_SLOT 000ccf79 chptrs_ │ │ │ │ -00689f7c 00123816 R_ARM_JUMP_SLOT 004daf25 FLA_Syr2k_un_unb_var8 │ │ │ │ -00689f80 0016c816 R_ARM_JUMP_SLOT 0044c7b9 FLA_Gemm_hc_unb_var6 │ │ │ │ -00689f84 00191816 R_ARM_JUMP_SLOT 00580d35 FLA_Bidiag_UT_u_step_opc_var1 │ │ │ │ -00689f88 0013a616 R_ARM_JUMP_SLOT 004269fd FLA_Sylv_blk_external │ │ │ │ -00689f8c 00040016 R_ARM_JUMP_SLOT 005e9531 FLA_Lyap_h_blk_var4 │ │ │ │ -00689f90 000a0516 R_ARM_JUMP_SLOT 004ddcfd FLA_Syr2k_ut_blk_var7 │ │ │ │ +00689f28 00152416 R_ARM_JUMP_SLOT 0047e5b9 FLA_Hemm_ru_unb_var9 │ │ │ │ +00689f2c 00046816 R_ARM_JUMP_SLOT 002d2b49 zbbcsd_ │ │ │ │ +00689f30 000d7a16 R_ARM_JUMP_SLOT 003e8b8d FLA_Axpyt_cntl_init │ │ │ │ +00689f34 0007c216 R_ARM_JUMP_SLOT 00410ae9 FLA_Svv_2x2_opd │ │ │ │ +00689f38 00100816 R_ARM_JUMP_SLOT 003fd7a5 FLASH_Queue_get_sorting │ │ │ │ +00689f3c 0015c616 R_ARM_JUMP_SLOT 004241a1 FLA_Herk_uh_task │ │ │ │ +00689f40 000e1616 R_ARM_JUMP_SLOT 005b3fad FLA_Eig_gest_nl_opz_var4 │ │ │ │ +00689f44 000d0416 R_ARM_JUMP_SLOT 003d5d51 FLA_Repart_2x2_to_3x3_check │ │ │ │ +00689f48 00100c16 R_ARM_JUMP_SLOT 003fafb9 FLA_Obj_is_identical │ │ │ │ +00689f4c 00100016 R_ARM_JUMP_SLOT 00519149 FLA_Trsm_luh_blk_var3 │ │ │ │ +00689f50 00031b16 R_ARM_JUMP_SLOT 00197e39 dlaln2_ │ │ │ │ +00689f54 0001db16 R_ARM_JUMP_SLOT 005d66f1 FLA_Tridiag_UT_l │ │ │ │ +00689f58 00093116 R_ARM_JUMP_SLOT 005141d5 FLA_Trsm_lln_unb_var3 │ │ │ │ +00689f5c 000b6216 R_ARM_JUMP_SLOT 0055412d FLA_QR_UT_form_Q_opc_var1 │ │ │ │ +00689f60 0009f316 R_ARM_JUMP_SLOT 003cc835 bl1_param_map_to_netlib_trans │ │ │ │ +00689f64 0012eb16 R_ARM_JUMP_SLOT 00539545 FLA_Hevd_lv_unb_var1 │ │ │ │ +00689f68 001b6216 R_ARM_JUMP_SLOT 0050aef1 FLA_Trmm_rut_blk_var1 │ │ │ │ +00689f6c 0019c416 R_ARM_JUMP_SLOT 00535721 FLA_Chol_l_ops_var1 │ │ │ │ +00689f70 00143416 R_ARM_JUMP_SLOT 004f5d69 FLA_Trmm_lln_unb_var4 │ │ │ │ +00689f74 00087716 R_ARM_JUMP_SLOT 003ca7e9 bl1_strsm_blas │ │ │ │ +00689f78 001ab016 R_ARM_JUMP_SLOT 000cc8b5 chptrs_ │ │ │ │ +00689f7c 00123816 R_ARM_JUMP_SLOT 004dac91 FLA_Syr2k_un_unb_var8 │ │ │ │ +00689f80 0016c816 R_ARM_JUMP_SLOT 0044c24d FLA_Gemm_hc_unb_var6 │ │ │ │ +00689f84 00191816 R_ARM_JUMP_SLOT 00580d15 FLA_Bidiag_UT_u_step_opc_var1 │ │ │ │ +00689f88 0013a616 R_ARM_JUMP_SLOT 00426a05 FLA_Sylv_blk_external │ │ │ │ +00689f8c 00040016 R_ARM_JUMP_SLOT 005e9519 FLA_Lyap_h_blk_var4 │ │ │ │ +00689f90 000a0516 R_ARM_JUMP_SLOT 004ddce1 FLA_Syr2k_ut_blk_var7 │ │ │ │ 00689f94 0000a516 R_ARM_JUMP_SLOT 00000000 zhemm_ │ │ │ │ -00689f98 00076616 R_ARM_JUMP_SLOT 003e87d9 FLA_Cntl_finalize_flamec │ │ │ │ -00689f9c 00063516 R_ARM_JUMP_SLOT 00606a39 FLA_Sylv_hh_opt_var1 │ │ │ │ -00689fa0 0001a916 R_ARM_JUMP_SLOT 0045d039 FLA_Gemm_th_blk_var5 │ │ │ │ -00689fa4 00192216 R_ARM_JUMP_SLOT 0058cd9d FLA_Bidiag_UT_u_step_opc_var5 │ │ │ │ -00689fa8 0016bc16 R_ARM_JUMP_SLOT 0044bd19 FLA_Gemm_hc_unb_var2 │ │ │ │ -00689fac 000d8916 R_ARM_JUMP_SLOT 004523b1 FLA_Gemm_ht_unb_var5 │ │ │ │ -00689fb0 00060c16 R_ARM_JUMP_SLOT 003c21b1 bl1_strsv_blas │ │ │ │ -00689fb4 0013a316 R_ARM_JUMP_SLOT 003c0635 bl1_dsymv │ │ │ │ -00689fb8 00084516 R_ARM_JUMP_SLOT 0045c111 FLA_Gemm_tc_unb_var5 │ │ │ │ -00689fbc 0019fc16 R_ARM_JUMP_SLOT 003fd421 FLASH_Queue_finalize │ │ │ │ -00689fc0 00028d16 R_ARM_JUMP_SLOT 004e70f1 FLA_Syrk_lt_blk_var4 │ │ │ │ -00689fc4 001ae116 R_ARM_JUMP_SLOT 0035fb91 zrot_ │ │ │ │ -00689fc8 0017c516 R_ARM_JUMP_SLOT 003b73e1 bl1_cconjmr │ │ │ │ -00689fcc 00105a16 R_ARM_JUMP_SLOT 003cb59d bl1_daxpyv2bdotaxpy │ │ │ │ -00689fd0 00086e16 R_ARM_JUMP_SLOT 003fac69 FLA_Obj_datatype_proj_to_real │ │ │ │ -00689fd4 00169f16 R_ARM_JUMP_SLOT 00526071 FLA_Trsm_ruc_unb_var3 │ │ │ │ -00689fd8 00066416 R_ARM_JUMP_SLOT 003ffd31 FLASH_Queue_wait_enqueue │ │ │ │ -00689fdc 000e0d16 R_ARM_JUMP_SLOT 004606dd FLA_Gemm_tt_blk_var2 │ │ │ │ -00689fe0 00025f16 R_ARM_JUMP_SLOT 003ce07d bl1_sm2 │ │ │ │ -00689fe4 0016f116 R_ARM_JUMP_SLOT 005109c5 FLA_Trsm_llc_unb_var4 │ │ │ │ -00689fe8 00077116 R_ARM_JUMP_SLOT 005654d9 FLA_Trinv_lu_opd_var1 │ │ │ │ -00689fec 001a0616 R_ARM_JUMP_SLOT 003b5c39 bl1_saxpymrt │ │ │ │ -00689ff0 0019ee16 R_ARM_JUMP_SLOT 00330ab1 zlanhs_ │ │ │ │ -00689ff4 00011716 R_ARM_JUMP_SLOT 003efc91 FLASH_Obj_scalar_length │ │ │ │ -00689ff8 0014ce16 R_ARM_JUMP_SLOT 0007607d zpotrf_ │ │ │ │ -00689ffc 00137b16 R_ARM_JUMP_SLOT 00352a09 zpbtrs_ │ │ │ │ -0068a000 00184e16 R_ARM_JUMP_SLOT 003b9561 bl1_sswap │ │ │ │ -0068a004 000d7f16 R_ARM_JUMP_SLOT 005b3b8d FLA_Eig_gest_nl_opd_var4 │ │ │ │ -0068a008 00018416 R_ARM_JUMP_SLOT 003edb6d FLASH_Obj_attach_buffer_check │ │ │ │ -0068a00c 00080c16 R_ARM_JUMP_SLOT 00565609 FLA_Trinv_lu_opz_var1 │ │ │ │ -0068a010 000f4516 R_ARM_JUMP_SLOT 004f3cb9 FLA_Trmm_llh_unb_var2 │ │ │ │ -0068a014 000d4f16 R_ARM_JUMP_SLOT 003d8581 FLA_Set_diag_check │ │ │ │ -0068a018 00114d16 R_ARM_JUMP_SLOT 003fbdfd FLA_Obj_lt │ │ │ │ -0068a01c 00122016 R_ARM_JUMP_SLOT 004ccfbd FLA_Syr2k_ln_unb_var9 │ │ │ │ -0068a020 000f9a16 R_ARM_JUMP_SLOT 00526381 FLA_Trsm_ruh_blk_var3 │ │ │ │ -0068a024 000d8216 R_ARM_JUMP_SLOT 00451919 FLA_Gemm_ht_unb_var1 │ │ │ │ -0068a028 0015ec16 R_ARM_JUMP_SLOT 0020af35 ilaclr_ │ │ │ │ -0068a02c 0004c416 R_ARM_JUMP_SLOT 003b0d21 wrt_E │ │ │ │ -0068a030 0016dd16 R_ARM_JUMP_SLOT 00430079 FLA_Copyr_u_blk_var2 │ │ │ │ -0068a034 001c3716 R_ARM_JUMP_SLOT 00576f51 FLA_Bidiag_UT_extract_diagonals │ │ │ │ -0068a038 0010ed16 R_ARM_JUMP_SLOT 003bf899 bl1_cgeru_blas │ │ │ │ -0068a03c 00122516 R_ARM_JUMP_SLOT 002cbf29 zbdsqr_ │ │ │ │ -0068a040 00148c16 R_ARM_JUMP_SLOT 003f6431 FLA_Obj_create_constant_ext │ │ │ │ -0068a044 00193916 R_ARM_JUMP_SLOT 001747a1 dgtts2_ │ │ │ │ -0068a048 00020216 R_ARM_JUMP_SLOT 00400bb1 FLASH_Queue_prefetch │ │ │ │ -0068a04c 0005d916 R_ARM_JUMP_SLOT 005583cd FLA_QR_UT_piv_blk_var2 │ │ │ │ -0068a050 00053516 R_ARM_JUMP_SLOT 00536179 FLA_Chol_l_opc_var3 │ │ │ │ -0068a054 001b3d16 R_ARM_JUMP_SLOT 003faed1 FLA_Obj_is_conformal_to │ │ │ │ -0068a058 00173816 R_ARM_JUMP_SLOT 005e0c35 FLA_Tridiag_UT_l_step_ofd_var3 │ │ │ │ -0068a05c 00119716 R_ARM_JUMP_SLOT 00480b21 FLA_Her2k_uh │ │ │ │ -0068a060 00133516 R_ARM_JUMP_SLOT 00424f61 FLA_Trmm_rlt_task │ │ │ │ -0068a064 000e1d16 R_ARM_JUMP_SLOT 00461175 FLA_Gemm_tt_blk_var6 │ │ │ │ -0068a068 0005c316 R_ARM_JUMP_SLOT 001c8439 dorbdb3_ │ │ │ │ -0068a06c 0015f516 R_ARM_JUMP_SLOT 000ded25 chbgst_ │ │ │ │ -0068a070 0015ad16 R_ARM_JUMP_SLOT 0056f179 FLA_Ttmm_l_unb_var3 │ │ │ │ -0068a074 000e2c16 R_ARM_JUMP_SLOT 00276821 slasq1_ │ │ │ │ -0068a078 001a4b16 R_ARM_JUMP_SLOT 005b31a5 FLA_Eig_gest_nl_opc_var2 │ │ │ │ -0068a07c 0014e816 R_ARM_JUMP_SLOT 005356d1 FLA_Chol_l_opz_var1 │ │ │ │ +00689f98 00076616 R_ARM_JUMP_SLOT 003e8ad5 FLA_Cntl_finalize_flamec │ │ │ │ +00689f9c 00063516 R_ARM_JUMP_SLOT 00605cad FLA_Sylv_hh_opt_var1 │ │ │ │ +00689fa0 0001a916 R_ARM_JUMP_SLOT 0045d041 FLA_Gemm_th_blk_var5 │ │ │ │ +00689fa4 00192216 R_ARM_JUMP_SLOT 0058cd7d FLA_Bidiag_UT_u_step_opc_var5 │ │ │ │ +00689fa8 0016bc16 R_ARM_JUMP_SLOT 0044ca09 FLA_Gemm_hc_unb_var2 │ │ │ │ +00689fac 000d8916 R_ARM_JUMP_SLOT 004523b9 FLA_Gemm_ht_unb_var5 │ │ │ │ +00689fb0 00060c16 R_ARM_JUMP_SLOT 003c1b59 bl1_strsv_blas │ │ │ │ +00689fb4 0013a316 R_ARM_JUMP_SLOT 003c0645 bl1_dsymv │ │ │ │ +00689fb8 00084516 R_ARM_JUMP_SLOT 0045c119 FLA_Gemm_tc_unb_var5 │ │ │ │ +00689fbc 0019fc16 R_ARM_JUMP_SLOT 003fd759 FLASH_Queue_finalize │ │ │ │ +00689fc0 00028d16 R_ARM_JUMP_SLOT 004e6ec9 FLA_Syrk_lt_blk_var4 │ │ │ │ +00689fc4 001ae116 R_ARM_JUMP_SLOT 0035fb7d zrot_ │ │ │ │ +00689fc8 0017c516 R_ARM_JUMP_SLOT 003b7351 bl1_cconjmr │ │ │ │ +00689fcc 00105a16 R_ARM_JUMP_SLOT 003cb87d bl1_daxpyv2bdotaxpy │ │ │ │ +00689fd0 00086e16 R_ARM_JUMP_SLOT 003fac75 FLA_Obj_datatype_proj_to_real │ │ │ │ +00689fd4 00169f16 R_ARM_JUMP_SLOT 00526055 FLA_Trsm_ruc_unb_var3 │ │ │ │ +00689fd8 00066416 R_ARM_JUMP_SLOT 003ffb71 FLASH_Queue_wait_enqueue │ │ │ │ +00689fdc 000e0d16 R_ARM_JUMP_SLOT 00460c25 FLA_Gemm_tt_blk_var2 │ │ │ │ +00689fe0 00025f16 R_ARM_JUMP_SLOT 003cdea5 bl1_sm2 │ │ │ │ +00689fe4 0016f116 R_ARM_JUMP_SLOT 005109a9 FLA_Trsm_llc_unb_var4 │ │ │ │ +00689fe8 00077116 R_ARM_JUMP_SLOT 005654c1 FLA_Trinv_lu_opd_var1 │ │ │ │ +00689fec 001a0616 R_ARM_JUMP_SLOT 003b65b9 bl1_saxpymrt │ │ │ │ +00689ff0 0019ee16 R_ARM_JUMP_SLOT 0032fe59 zlanhs_ │ │ │ │ +00689ff4 00011716 R_ARM_JUMP_SLOT 003efc99 FLASH_Obj_scalar_length │ │ │ │ +00689ff8 0014ce16 R_ARM_JUMP_SLOT 000761d1 zpotrf_ │ │ │ │ +00689ffc 00137b16 R_ARM_JUMP_SLOT 00352139 zpbtrs_ │ │ │ │ +0068a000 00184e16 R_ARM_JUMP_SLOT 003b9301 bl1_sswap │ │ │ │ +0068a004 000d7f16 R_ARM_JUMP_SLOT 005b3b6d FLA_Eig_gest_nl_opd_var4 │ │ │ │ +0068a008 00018416 R_ARM_JUMP_SLOT 003edbf5 FLASH_Obj_attach_buffer_check │ │ │ │ +0068a00c 00080c16 R_ARM_JUMP_SLOT 005655f1 FLA_Trinv_lu_opz_var1 │ │ │ │ +0068a010 000f4516 R_ARM_JUMP_SLOT 004f396d FLA_Trmm_llh_unb_var2 │ │ │ │ +0068a014 000d4f16 R_ARM_JUMP_SLOT 003d8589 FLA_Set_diag_check │ │ │ │ +0068a018 00114d16 R_ARM_JUMP_SLOT 003fbe09 FLA_Obj_lt │ │ │ │ +0068a01c 00122016 R_ARM_JUMP_SLOT 004cdad9 FLA_Syr2k_ln_unb_var9 │ │ │ │ +0068a020 000f9a16 R_ARM_JUMP_SLOT 00526365 FLA_Trsm_ruh_blk_var3 │ │ │ │ +0068a024 000d8216 R_ARM_JUMP_SLOT 00451651 FLA_Gemm_ht_unb_var1 │ │ │ │ +0068a028 0015ec16 R_ARM_JUMP_SLOT 0020af71 ilaclr_ │ │ │ │ +0068a02c 0004c416 R_ARM_JUMP_SLOT 003b0dd1 wrt_E │ │ │ │ +0068a030 0016dd16 R_ARM_JUMP_SLOT 0042fba1 FLA_Copyr_u_blk_var2 │ │ │ │ +0068a034 001c3716 R_ARM_JUMP_SLOT 00576435 FLA_Bidiag_UT_extract_diagonals │ │ │ │ +0068a038 0010ed16 R_ARM_JUMP_SLOT 003bfa19 bl1_cgeru_blas │ │ │ │ +0068a03c 00122516 R_ARM_JUMP_SLOT 002cb271 zbdsqr_ │ │ │ │ +0068a040 00148c16 R_ARM_JUMP_SLOT 003f6439 FLA_Obj_create_constant_ext │ │ │ │ +0068a044 00193916 R_ARM_JUMP_SLOT 00173ff1 dgtts2_ │ │ │ │ +0068a048 00020216 R_ARM_JUMP_SLOT 004009f1 FLASH_Queue_prefetch │ │ │ │ +0068a04c 0005d916 R_ARM_JUMP_SLOT 005583ad FLA_QR_UT_piv_blk_var2 │ │ │ │ +0068a050 00053516 R_ARM_JUMP_SLOT 00535e71 FLA_Chol_l_opc_var3 │ │ │ │ +0068a054 001b3d16 R_ARM_JUMP_SLOT 003faedd FLA_Obj_is_conformal_to │ │ │ │ +0068a058 00173816 R_ARM_JUMP_SLOT 005e0c1d FLA_Tridiag_UT_l_step_ofd_var3 │ │ │ │ +0068a05c 00119716 R_ARM_JUMP_SLOT 0047f4ad FLA_Her2k_uh │ │ │ │ +0068a060 00133516 R_ARM_JUMP_SLOT 00424f69 FLA_Trmm_rlt_task │ │ │ │ +0068a064 000e1d16 R_ARM_JUMP_SLOT 0046117d FLA_Gemm_tt_blk_var6 │ │ │ │ +0068a068 0005c316 R_ARM_JUMP_SLOT 001c88e5 dorbdb3_ │ │ │ │ +0068a06c 0015f516 R_ARM_JUMP_SLOT 000e36fd chbgst_ │ │ │ │ +0068a070 0015ad16 R_ARM_JUMP_SLOT 0056edb9 FLA_Ttmm_l_unb_var3 │ │ │ │ +0068a074 000e2c16 R_ARM_JUMP_SLOT 00276801 slasq1_ │ │ │ │ +0068a078 001a4b16 R_ARM_JUMP_SLOT 005b3185 FLA_Eig_gest_nl_opc_var2 │ │ │ │ +0068a07c 0014e816 R_ARM_JUMP_SLOT 00535a51 FLA_Chol_l_opz_var1 │ │ │ │ 0068a080 0000a616 R_ARM_JUMP_SLOT 00000000 acos │ │ │ │ -0068a084 001b7316 R_ARM_JUMP_SLOT 000eff39 clansp_ │ │ │ │ -0068a088 000fd916 R_ARM_JUMP_SLOT 0060aded FLA_Sylv_hn_blk_var13 │ │ │ │ -0068a08c 001a7c16 R_ARM_JUMP_SLOT 003f00c5 FLASH_Obj_scalar_length_tl │ │ │ │ -0068a090 000fd316 R_ARM_JUMP_SLOT 003e2a31 FLA_FS_incpiv_check │ │ │ │ -0068a094 00112f16 R_ARM_JUMP_SLOT 0056c975 FLA_Trinv_uu_unb_var4 │ │ │ │ -0068a098 00168616 R_ARM_JUMP_SLOT 0051ed1d FLA_Trsm_rlc_unb_var3 │ │ │ │ -0068a09c 001a9616 R_ARM_JUMP_SLOT 00423841 FLA_Gemm_nh_task │ │ │ │ -0068a0a0 000da516 R_ARM_JUMP_SLOT 005d6711 FLA_Hess_UT_step_unb_var4 │ │ │ │ -0068a0a4 0006a716 R_ARM_JUMP_SLOT 005b4cf9 FLA_Eig_gest_nl_opt_var5 │ │ │ │ -0068a0a8 001adc16 R_ARM_JUMP_SLOT 005932bd FLA_Fused_Gerc2_opz_var1 │ │ │ │ -0068a0ac 00035516 R_ARM_JUMP_SLOT 00633ad1 FLA_Apply_G_internal │ │ │ │ -0068a0b0 00054a16 R_ARM_JUMP_SLOT 001e9df5 dsytrf_rook_ │ │ │ │ -0068a0b4 00097f16 R_ARM_JUMP_SLOT 003cae55 bl1_ctrsm │ │ │ │ -0068a0b8 000caf16 R_ARM_JUMP_SLOT 0031fa01 zlahr2_ │ │ │ │ -0068a0bc 00195216 R_ARM_JUMP_SLOT 004e452d FLA_Syrk_ln_blk_var4 │ │ │ │ -0068a0c0 000e7316 R_ARM_JUMP_SLOT 003ea3d5 FLA_Trsm_cntl_init │ │ │ │ -0068a0c4 00137d16 R_ARM_JUMP_SLOT 0022f0dd sgtrfs_ │ │ │ │ -0068a0c8 00148116 R_ARM_JUMP_SLOT 003d810d FLA_Random_spd_matrix_check │ │ │ │ -0068a0cc 0012db16 R_ARM_JUMP_SLOT 0064bf3d FLA_Apply_G_rf_opz_var6 │ │ │ │ +0068a084 001b7316 R_ARM_JUMP_SLOT 000eff31 clansp_ │ │ │ │ +0068a088 000fd916 R_ARM_JUMP_SLOT 0060b8dd FLA_Sylv_hn_blk_var13 │ │ │ │ +0068a08c 001a7c16 R_ARM_JUMP_SLOT 003f00cd FLASH_Obj_scalar_length_tl │ │ │ │ +0068a090 000fd316 R_ARM_JUMP_SLOT 003e2a39 FLA_FS_incpiv_check │ │ │ │ +0068a094 00112f16 R_ARM_JUMP_SLOT 0056c95d FLA_Trinv_uu_unb_var4 │ │ │ │ +0068a098 00168616 R_ARM_JUMP_SLOT 0051ed01 FLA_Trsm_rlc_unb_var3 │ │ │ │ +0068a09c 001a9616 R_ARM_JUMP_SLOT 00423b55 FLA_Gemm_nh_task │ │ │ │ +0068a0a0 000da516 R_ARM_JUMP_SLOT 005d6991 FLA_Hess_UT_step_unb_var4 │ │ │ │ +0068a0a4 0006a716 R_ARM_JUMP_SLOT 005b4cd9 FLA_Eig_gest_nl_opt_var5 │ │ │ │ +0068a0a8 001adc16 R_ARM_JUMP_SLOT 005925f9 FLA_Fused_Gerc2_opz_var1 │ │ │ │ +0068a0ac 00035516 R_ARM_JUMP_SLOT 00633a0d FLA_Apply_G_internal │ │ │ │ +0068a0b0 00054a16 R_ARM_JUMP_SLOT 001ea581 dsytrf_rook_ │ │ │ │ +0068a0b4 00097f16 R_ARM_JUMP_SLOT 003cae65 bl1_ctrsm │ │ │ │ +0068a0b8 000caf16 R_ARM_JUMP_SLOT 0031f9e9 zlahr2_ │ │ │ │ +0068a0bc 00195216 R_ARM_JUMP_SLOT 004e4b51 FLA_Syrk_ln_blk_var4 │ │ │ │ +0068a0c0 000e7316 R_ARM_JUMP_SLOT 003ea3dd FLA_Trsm_cntl_init │ │ │ │ +0068a0c4 00137d16 R_ARM_JUMP_SLOT 0022f151 sgtrfs_ │ │ │ │ +0068a0c8 00148116 R_ARM_JUMP_SLOT 003d8115 FLA_Random_spd_matrix_check │ │ │ │ +0068a0cc 0012db16 R_ARM_JUMP_SLOT 00646f61 FLA_Apply_G_rf_opz_var6 │ │ │ │ 0068a0d0 0000a716 R_ARM_JUMP_SLOT 00000000 dtrmv_ │ │ │ │ -0068a0d4 0018a816 R_ARM_JUMP_SLOT 003c2315 bl1_dtrsv_blas │ │ │ │ -0068a0d8 0012d316 R_ARM_JUMP_SLOT 006414d9 FLA_Apply_G_rf_opz_var2 │ │ │ │ -0068a0dc 00189e16 R_ARM_JUMP_SLOT 001c1ae1 dlatrz_ │ │ │ │ -0068a0e0 00163516 R_ARM_JUMP_SLOT 00405d2d FLA_Symmetrize │ │ │ │ -0068a0e4 00075f16 R_ARM_JUMP_SLOT 00423db5 FLA_Her2k_lh_task │ │ │ │ -0068a0e8 00041916 R_ARM_JUMP_SLOT 005a158d FLA_Eig_gest_il_ops_var3 │ │ │ │ -0068a0ec 00199a16 R_ARM_JUMP_SLOT 00633ba5 FLA_Apply_CAQ_UT_inc_lhfc_blk_var1 │ │ │ │ -0068a0f0 001b9816 R_ARM_JUMP_SLOT 0050d20d FLA_Trsm_internal │ │ │ │ -0068a0f4 0006d116 R_ARM_JUMP_SLOT 0026c3cd slarz_ │ │ │ │ -0068a0f8 00167116 R_ARM_JUMP_SLOT 005c4ae1 FLA_Hess_UT_blk_var4 │ │ │ │ -0068a0fc 000aaa16 R_ARM_JUMP_SLOT 004df9e9 FLA_Syr2k_ut_unb_var3 │ │ │ │ -0068a100 00069a16 R_ARM_JUMP_SLOT 002924ad spttrf_ │ │ │ │ -0068a104 00122f16 R_ARM_JUMP_SLOT 004d9665 FLA_Syr2k_un_unb_var4 │ │ │ │ -0068a108 0013b116 R_ARM_JUMP_SLOT 0040e1ad fla_slamch │ │ │ │ -0068a10c 00060116 R_ARM_JUMP_SLOT 003f2851 FLASH_Obj_hierarchify │ │ │ │ -0068a110 00194b16 R_ARM_JUMP_SLOT 00543785 FLA_LU_nopiv_unb_var4 │ │ │ │ -0068a114 0014c916 R_ARM_JUMP_SLOT 003d0f59 bl1_smaxabsm │ │ │ │ -0068a118 00190216 R_ARM_JUMP_SLOT 0008978d ztrtri_check │ │ │ │ -0068a11c 00093a16 R_ARM_JUMP_SLOT 0052f11d FLA_Bsvd_ext_opz_var1 │ │ │ │ -0068a120 00118816 R_ARM_JUMP_SLOT 004095c9 FLA_Househ2s_UT_l_opc │ │ │ │ -0068a124 0008fa16 R_ARM_JUMP_SLOT 0022ee5d sgttrf_ │ │ │ │ -0068a128 0007e516 R_ARM_JUMP_SLOT 001ab9f1 dlarrr_ │ │ │ │ -0068a12c 00014d16 R_ARM_JUMP_SLOT 0051568d FLA_Trsm_llt_blk_var3 │ │ │ │ -0068a130 0018f016 R_ARM_JUMP_SLOT 003fab49 FLA_Obj_is_constant │ │ │ │ -0068a134 001ba616 R_ARM_JUMP_SLOT 0038577d ztrtrs_ │ │ │ │ -0068a138 00062816 R_ARM_JUMP_SLOT 000ea1e1 clahef_rook_ │ │ │ │ -0068a13c 000fc116 R_ARM_JUMP_SLOT 0064dd7d FLA_Apply_Q2_UT_internal │ │ │ │ -0068a140 0019ae16 R_ARM_JUMP_SLOT 001d1f75 dppcon_ │ │ │ │ +0068a0d4 0018a816 R_ARM_JUMP_SLOT 003c1cbd bl1_dtrsv_blas │ │ │ │ +0068a0d8 0012d316 R_ARM_JUMP_SLOT 00642019 FLA_Apply_G_rf_opz_var2 │ │ │ │ +0068a0dc 00189e16 R_ARM_JUMP_SLOT 001c2cfd dlatrz_ │ │ │ │ +0068a0e0 00163516 R_ARM_JUMP_SLOT 00405d39 FLA_Symmetrize │ │ │ │ +0068a0e4 00075f16 R_ARM_JUMP_SLOT 00423371 FLA_Her2k_lh_task │ │ │ │ +0068a0e8 00041916 R_ARM_JUMP_SLOT 005a156d FLA_Eig_gest_il_ops_var3 │ │ │ │ +0068a0ec 00199a16 R_ARM_JUMP_SLOT 00634295 FLA_Apply_CAQ_UT_inc_lhfc_blk_var1 │ │ │ │ +0068a0f0 001b9816 R_ARM_JUMP_SLOT 0050cf91 FLA_Trsm_internal │ │ │ │ +0068a0f4 0006d116 R_ARM_JUMP_SLOT 0026c559 slarz_ │ │ │ │ +0068a0f8 00167116 R_ARM_JUMP_SLOT 005c40b1 FLA_Hess_UT_blk_var4 │ │ │ │ +0068a0fc 000aaa16 R_ARM_JUMP_SLOT 004dff61 FLA_Syr2k_ut_unb_var3 │ │ │ │ +0068a100 00069a16 R_ARM_JUMP_SLOT 00291d21 spttrf_ │ │ │ │ +0068a104 00122f16 R_ARM_JUMP_SLOT 004d9649 FLA_Syr2k_un_unb_var4 │ │ │ │ +0068a108 0013b116 R_ARM_JUMP_SLOT 0040e1b5 fla_slamch │ │ │ │ +0068a10c 00060116 R_ARM_JUMP_SLOT 003f2859 FLASH_Obj_hierarchify │ │ │ │ +0068a110 00194b16 R_ARM_JUMP_SLOT 00543765 FLA_LU_nopiv_unb_var4 │ │ │ │ +0068a114 0014c916 R_ARM_JUMP_SLOT 003d0f61 bl1_smaxabsm │ │ │ │ +0068a118 00190216 R_ARM_JUMP_SLOT 000895c9 ztrtri_check │ │ │ │ +0068a11c 00093a16 R_ARM_JUMP_SLOT 0052ec1d FLA_Bsvd_ext_opz_var1 │ │ │ │ +0068a120 00118816 R_ARM_JUMP_SLOT 004095d1 FLA_Househ2s_UT_l_opc │ │ │ │ +0068a124 0008fa16 R_ARM_JUMP_SLOT 0022f9ad sgttrf_ │ │ │ │ +0068a128 0007e516 R_ARM_JUMP_SLOT 001ac021 dlarrr_ │ │ │ │ +0068a12c 00014d16 R_ARM_JUMP_SLOT 0051582d FLA_Trsm_llt_blk_var3 │ │ │ │ +0068a130 0018f016 R_ARM_JUMP_SLOT 003fab55 FLA_Obj_is_constant │ │ │ │ +0068a134 001ba616 R_ARM_JUMP_SLOT 00385d5d ztrtrs_ │ │ │ │ +0068a138 00062816 R_ARM_JUMP_SLOT 000ea1d9 clahef_rook_ │ │ │ │ +0068a13c 000fc116 R_ARM_JUMP_SLOT 00653419 FLA_Apply_Q2_UT_internal │ │ │ │ +0068a140 0019ae16 R_ARM_JUMP_SLOT 001d207d dppcon_ │ │ │ │ 0068a144 0000a816 R_ARM_JUMP_SLOT 00000000 __sysv_signal@GLIBC_2.4 │ │ │ │ -0068a148 00038116 R_ARM_JUMP_SLOT 003fd559 FLASH_Queue_get_cache_line_size │ │ │ │ -0068a14c 00178a16 R_ARM_JUMP_SLOT 004003a9 FLASH_Queue_wait_dequeue │ │ │ │ -0068a150 0014ab16 R_ARM_JUMP_SLOT 0006b7f1 chegst_ │ │ │ │ -0068a154 0018cd16 R_ARM_JUMP_SLOT 003d4fcd FLA_Obj_elem_size_check │ │ │ │ -0068a158 0015e816 R_ARM_JUMP_SLOT 000f8195 clarcm_ │ │ │ │ -0068a15c 00179916 R_ARM_JUMP_SLOT 005ead2d FLA_Lyap_h_opz_var4 │ │ │ │ -0068a160 0002a016 R_ARM_JUMP_SLOT 003bf05d bl1_zgemv_blas │ │ │ │ -0068a164 000ac716 R_ARM_JUMP_SLOT 003c139d bl1_dsyr2_blas │ │ │ │ -0068a168 00174916 R_ARM_JUMP_SLOT 0066d439 FLA_Apply_Q_UT_rhfc_blk_var2 │ │ │ │ -0068a16c 000caa16 R_ARM_JUMP_SLOT 005e1da1 FLA_Tridiag_UT_l_step_ofs_var2 │ │ │ │ -0068a170 00082a16 R_ARM_JUMP_SLOT 004fbff9 FLA_Trmm_lun_unb_var3 │ │ │ │ -0068a174 00150b16 R_ARM_JUMP_SLOT 0043b585 FLA_Trsv_un_blk_var1 │ │ │ │ -0068a178 00066d16 R_ARM_JUMP_SLOT 0046b7c1 FLA_Hemm_lu_blk_var10 │ │ │ │ -0068a17c 00023a16 R_ARM_JUMP_SLOT 002aa5c5 ssytrs_rook_ │ │ │ │ -0068a180 0017aa16 R_ARM_JUMP_SLOT 00675959 FLA_Apply_Q_UT_inc_lhfc_blk_var1 │ │ │ │ -0068a184 001bcf16 R_ARM_JUMP_SLOT 004266e9 FLA_LU_piv_blk_external │ │ │ │ -0068a188 0013b516 R_ARM_JUMP_SLOT 000804a5 dpotrf_check │ │ │ │ -0068a18c 00060216 R_ARM_JUMP_SLOT 0054ec05 FLA_LQ_UT_ops_var1 │ │ │ │ -0068a190 00128416 R_ARM_JUMP_SLOT 005e6e7d FLA_Tridiag_UT_l_step_opt_var3 │ │ │ │ -0068a194 0006e116 R_ARM_JUMP_SLOT 0054c0b1 FLA_CAQR_UT_inc_blk_var1 │ │ │ │ -0068a198 00138c16 R_ARM_JUMP_SLOT 003ba895 bl1_dscopymt │ │ │ │ -0068a19c 00097c16 R_ARM_JUMP_SLOT 00241a39 slaed3_ │ │ │ │ -0068a1a0 00095f16 R_ARM_JUMP_SLOT 0033d9fd zlarfb_ │ │ │ │ -0068a1a4 000f3b16 R_ARM_JUMP_SLOT 0032be79 zlange_ │ │ │ │ -0068a1a8 000bcb16 R_ARM_JUMP_SLOT 001ed0c1 dsytf2_rook_ │ │ │ │ -0068a1ac 000d5016 R_ARM_JUMP_SLOT 004267f1 FLA_QR_blk_external │ │ │ │ -0068a1b0 0003e616 R_ARM_JUMP_SLOT 0047269d FLA_Hemm_rl_blk_var2 │ │ │ │ -0068a1b4 000cd816 R_ARM_JUMP_SLOT 0054b1ad FLA_CAQR2_UT_opc_var1 │ │ │ │ -0068a1b8 0011e116 R_ARM_JUMP_SLOT 003cd899 bl1_is_left │ │ │ │ -0068a1bc 00197c16 R_ARM_JUMP_SLOT 0063112d FLA_Accum_T_UT_fr_opd_var1 │ │ │ │ -0068a1c0 00068716 R_ARM_JUMP_SLOT 0056ff79 FLA_Ttmm_u_ops_var1 │ │ │ │ -0068a1c4 001bf416 R_ARM_JUMP_SLOT 003edf79 FLASH_Obj_free_hierarchy_check │ │ │ │ -0068a1c8 00182a16 R_ARM_JUMP_SLOT 003e2ee1 FLA_Hevd_check │ │ │ │ +0068a148 00038116 R_ARM_JUMP_SLOT 003fd891 FLASH_Queue_get_cache_line_size │ │ │ │ +0068a14c 00178a16 R_ARM_JUMP_SLOT 004001e9 FLASH_Queue_wait_dequeue │ │ │ │ +0068a150 0014ab16 R_ARM_JUMP_SLOT 0006ac71 chegst_ │ │ │ │ +0068a154 0018cd16 R_ARM_JUMP_SLOT 003d4fd5 FLA_Obj_elem_size_check │ │ │ │ +0068a158 0015e816 R_ARM_JUMP_SLOT 000f83d5 clarcm_ │ │ │ │ +0068a15c 00179916 R_ARM_JUMP_SLOT 005ec889 FLA_Lyap_h_opz_var4 │ │ │ │ +0068a160 0002a016 R_ARM_JUMP_SLOT 003bf51d bl1_zgemv_blas │ │ │ │ +0068a164 000ac716 R_ARM_JUMP_SLOT 003c16ed bl1_dsyr2_blas │ │ │ │ +0068a168 00174916 R_ARM_JUMP_SLOT 0066d421 FLA_Apply_Q_UT_rhfc_blk_var2 │ │ │ │ +0068a16c 000caa16 R_ARM_JUMP_SLOT 005e1d89 FLA_Tridiag_UT_l_step_ofs_var2 │ │ │ │ +0068a170 00082a16 R_ARM_JUMP_SLOT 004fbfdd FLA_Trmm_lun_unb_var3 │ │ │ │ +0068a174 00150b16 R_ARM_JUMP_SLOT 0043b58d FLA_Trsv_un_blk_var1 │ │ │ │ +0068a178 00066d16 R_ARM_JUMP_SLOT 0046b7a5 FLA_Hemm_lu_blk_var10 │ │ │ │ +0068a17c 00023a16 R_ARM_JUMP_SLOT 002aa2f5 ssytrs_rook_ │ │ │ │ +0068a180 0017aa16 R_ARM_JUMP_SLOT 00675941 FLA_Apply_Q_UT_inc_lhfc_blk_var1 │ │ │ │ +0068a184 001bcf16 R_ARM_JUMP_SLOT 004266f1 FLA_LU_piv_blk_external │ │ │ │ +0068a188 0013b516 R_ARM_JUMP_SLOT 000804a9 dpotrf_check │ │ │ │ +0068a18c 00060216 R_ARM_JUMP_SLOT 0054e7a1 FLA_LQ_UT_ops_var1 │ │ │ │ +0068a190 00128416 R_ARM_JUMP_SLOT 005e6f71 FLA_Tridiag_UT_l_step_opt_var3 │ │ │ │ +0068a194 0006e116 R_ARM_JUMP_SLOT 0054c2a1 FLA_CAQR_UT_inc_blk_var1 │ │ │ │ +0068a198 00138c16 R_ARM_JUMP_SLOT 003ba395 bl1_dscopymt │ │ │ │ +0068a19c 00097c16 R_ARM_JUMP_SLOT 00249d5d slaed3_ │ │ │ │ +0068a1a0 00095f16 R_ARM_JUMP_SLOT 0033d98d zlarfb_ │ │ │ │ +0068a1a4 000f3b16 R_ARM_JUMP_SLOT 0032be61 zlange_ │ │ │ │ +0068a1a8 000bcb16 R_ARM_JUMP_SLOT 001ebba9 dsytf2_rook_ │ │ │ │ +0068a1ac 000d5016 R_ARM_JUMP_SLOT 004267f9 FLA_QR_blk_external │ │ │ │ +0068a1b0 0003e616 R_ARM_JUMP_SLOT 00472681 FLA_Hemm_rl_blk_var2 │ │ │ │ +0068a1b4 000cd816 R_ARM_JUMP_SLOT 0054a50d FLA_CAQR2_UT_opc_var1 │ │ │ │ +0068a1b8 0011e116 R_ARM_JUMP_SLOT 003cd951 bl1_is_left │ │ │ │ +0068a1bc 00197c16 R_ARM_JUMP_SLOT 00631115 FLA_Accum_T_UT_fr_opd_var1 │ │ │ │ +0068a1c0 00068716 R_ARM_JUMP_SLOT 0056ff61 FLA_Ttmm_u_ops_var1 │ │ │ │ +0068a1c4 001bf416 R_ARM_JUMP_SLOT 003edf81 FLASH_Obj_free_hierarchy_check │ │ │ │ +0068a1c8 00182a16 R_ARM_JUMP_SLOT 003e2ee9 FLA_Hevd_check │ │ │ │ 0068a1cc 0011ef16 R_ARM_JUMP_SLOT 00081f91 sgetf2_check │ │ │ │ -0068a1d0 0016d316 R_ARM_JUMP_SLOT 0030802d zhpev_ │ │ │ │ -0068a1d4 0016b116 R_ARM_JUMP_SLOT 003dac59 FLA_Swapt_check │ │ │ │ -0068a1d8 00022f16 R_ARM_JUMP_SLOT 003d6921 FLA_Fill_with_inverse_dist_check │ │ │ │ -0068a1dc 001a5416 R_ARM_JUMP_SLOT 005602e9 FLA_Tevd_v_opc_var2 │ │ │ │ -0068a1e0 0016f216 R_ARM_JUMP_SLOT 005eb5a9 FLA_Lyap_h_opd_var2 │ │ │ │ -0068a1e4 00091116 R_ARM_JUMP_SLOT 0048bd6d FLA_Her2k_ln_unb_var10 │ │ │ │ -0068a1e8 001a8616 R_ARM_JUMP_SLOT 004bc321 FLA_Symm_rl_unb_var3 │ │ │ │ -0068a1ec 000b4416 R_ARM_JUMP_SLOT 003e49bd FLA_QR_UT_piv_check │ │ │ │ -0068a1f0 0010b916 R_ARM_JUMP_SLOT 00519789 FLA_Trsm_luh_unb_var3 │ │ │ │ -0068a1f4 00121416 R_ARM_JUMP_SLOT 004cca1d FLA_Syr2k_ln_unb_var5 │ │ │ │ -0068a1f8 0015f016 R_ARM_JUMP_SLOT 0044aa89 FLA_Gemm_hc_blk_var1 │ │ │ │ -0068a1fc 00116c16 R_ARM_JUMP_SLOT 004c83a5 FLA_Syr2k_ln_blk_var2 │ │ │ │ -0068a200 00019516 R_ARM_JUMP_SLOT 00424351 FLA_Symm_lu_task │ │ │ │ -0068a204 00055516 R_ARM_JUMP_SLOT 00553c89 FLA_QR_UT_opt_var1 │ │ │ │ -0068a208 001ab116 R_ARM_JUMP_SLOT 0063db11 FLA_Apply_G_rf_ass_var6 │ │ │ │ +0068a1d0 0016d316 R_ARM_JUMP_SLOT 00308e01 zhpev_ │ │ │ │ +0068a1d4 0016b116 R_ARM_JUMP_SLOT 003dac61 FLA_Swapt_check │ │ │ │ +0068a1d8 00022f16 R_ARM_JUMP_SLOT 003d6929 FLA_Fill_with_inverse_dist_check │ │ │ │ +0068a1dc 001a5416 R_ARM_JUMP_SLOT 00560395 FLA_Tevd_v_opc_var2 │ │ │ │ +0068a1e0 0016f216 R_ARM_JUMP_SLOT 005ea9d5 FLA_Lyap_h_opd_var2 │ │ │ │ +0068a1e4 00091116 R_ARM_JUMP_SLOT 0048bd51 FLA_Her2k_ln_unb_var10 │ │ │ │ +0068a1e8 001a8616 R_ARM_JUMP_SLOT 004bc851 FLA_Symm_rl_unb_var3 │ │ │ │ +0068a1ec 000b4416 R_ARM_JUMP_SLOT 003e49c5 FLA_QR_UT_piv_check │ │ │ │ +0068a1f0 0010b916 R_ARM_JUMP_SLOT 00519905 FLA_Trsm_luh_unb_var3 │ │ │ │ +0068a1f4 00121416 R_ARM_JUMP_SLOT 004cca01 FLA_Syr2k_ln_unb_var5 │ │ │ │ +0068a1f8 0015f016 R_ARM_JUMP_SLOT 0044aa15 FLA_Gemm_hc_blk_var1 │ │ │ │ +0068a1fc 00116c16 R_ARM_JUMP_SLOT 004c8389 FLA_Syr2k_ln_blk_var2 │ │ │ │ +0068a200 00019516 R_ARM_JUMP_SLOT 00424359 FLA_Symm_lu_task │ │ │ │ +0068a204 00055516 R_ARM_JUMP_SLOT 00553c69 FLA_QR_UT_opt_var1 │ │ │ │ +0068a208 001ab116 R_ARM_JUMP_SLOT 0063daf9 FLA_Apply_G_rf_ass_var6 │ │ │ │ 0068a20c 0000a916 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -0068a210 00152216 R_ARM_JUMP_SLOT 003f1a09 FLASH_Obj_create_hierarchy │ │ │ │ -0068a214 00108916 R_ARM_JUMP_SLOT 0044e4c9 FLA_Gemm_hh_unb_var5 │ │ │ │ -0068a218 0012f016 R_ARM_JUMP_SLOT 00343a25 zlassq_ │ │ │ │ -0068a21c 0018db16 R_ARM_JUMP_SLOT 0010113d claswp_ │ │ │ │ -0068a220 000d7216 R_ARM_JUMP_SLOT 00158d69 dgecon_ │ │ │ │ -0068a224 001ac916 R_ARM_JUMP_SLOT 005a3329 FLA_Eig_gest_il_opz_var4 │ │ │ │ -0068a228 00026616 R_ARM_JUMP_SLOT 003ea825 FLASH_Hemm_cntl_init │ │ │ │ -0068a22c 0009e416 R_ARM_JUMP_SLOT 004cf23d FLA_Syr2k_lt_blk_var3 │ │ │ │ -0068a230 0003ac16 R_ARM_JUMP_SLOT 00491ee1 FLA_Her2k_uh_blk_var9 │ │ │ │ -0068a234 000b4016 R_ARM_JUMP_SLOT 00265761 slarra_ │ │ │ │ +0068a210 00152216 R_ARM_JUMP_SLOT 003f1a11 FLASH_Obj_create_hierarchy │ │ │ │ +0068a214 00108916 R_ARM_JUMP_SLOT 0044e4d1 FLA_Gemm_hh_unb_var5 │ │ │ │ +0068a218 0012f016 R_ARM_JUMP_SLOT 00343a05 zlassq_ │ │ │ │ +0068a21c 0018db16 R_ARM_JUMP_SLOT 00101135 claswp_ │ │ │ │ +0068a220 000d7216 R_ARM_JUMP_SLOT 001589d1 dgecon_ │ │ │ │ +0068a224 001ac916 R_ARM_JUMP_SLOT 005a2b19 FLA_Eig_gest_il_opz_var4 │ │ │ │ +0068a228 00026616 R_ARM_JUMP_SLOT 003eabb1 FLASH_Hemm_cntl_init │ │ │ │ +0068a22c 0009e416 R_ARM_JUMP_SLOT 004cf221 FLA_Syr2k_lt_blk_var3 │ │ │ │ +0068a230 0003ac16 R_ARM_JUMP_SLOT 0049277d FLA_Her2k_uh_blk_var9 │ │ │ │ +0068a234 000b4016 R_ARM_JUMP_SLOT 002650b9 slarra_ │ │ │ │ 0068a238 00039516 R_ARM_JUMP_SLOT 00226329 sgetc2_ │ │ │ │ -0068a23c 00180216 R_ARM_JUMP_SLOT 002d2b79 zgecon_ │ │ │ │ -0068a240 001b1716 R_ARM_JUMP_SLOT 00310231 zhseqr_ │ │ │ │ -0068a244 000c6416 R_ARM_JUMP_SLOT 003e4795 FLA_QR_UT_inc_solve_check │ │ │ │ -0068a248 00125b16 R_ARM_JUMP_SLOT 003bf581 bl1_zher │ │ │ │ -0068a24c 00030c16 R_ARM_JUMP_SLOT 00408b61 FLA_Househ2_UT_l_opz │ │ │ │ -0068a250 001a1216 R_ARM_JUMP_SLOT 00426a31 FLA_Sylv_nn_blk_ext │ │ │ │ -0068a254 0011c616 R_ARM_JUMP_SLOT 003d3d41 bl1_dsymmize │ │ │ │ -0068a258 00107116 R_ARM_JUMP_SLOT 003eab49 FLASH_Herk_cntl_finalize │ │ │ │ -0068a25c 000f1916 R_ARM_JUMP_SLOT 005f485d FLA_Lyap_n_opd_var2 │ │ │ │ -0068a260 0014c016 R_ARM_JUMP_SLOT 00424c01 FLA_Trmm_llt_task │ │ │ │ -0068a264 000ee016 R_ARM_JUMP_SLOT 00405f01 FLA_random_float │ │ │ │ -0068a268 00111216 R_ARM_JUMP_SLOT 003f7529 FLA_Check_adjacent_objects_1x2 │ │ │ │ -0068a26c 0002cd16 R_ARM_JUMP_SLOT 003f7759 FLA_Check_sylv_matrix_dims │ │ │ │ -0068a270 001b1816 R_ARM_JUMP_SLOT 005759d5 FLA_Bidiag_UT_u_extract_real_diagonals │ │ │ │ -0068a274 0006aa16 R_ARM_JUMP_SLOT 00471889 FLA_Hemm_lu_unb_var8 │ │ │ │ -0068a278 0013ba16 R_ARM_JUMP_SLOT 003fd5bd FLASH_Queue_init │ │ │ │ -0068a27c 00120416 R_ARM_JUMP_SLOT 00423c7d FLA_Her2k_task │ │ │ │ -0068a280 0012fe16 R_ARM_JUMP_SLOT 0013d021 ctgsyl_ │ │ │ │ -0068a284 000d6816 R_ARM_JUMP_SLOT 003bdb21 bl1_szcopymrt │ │ │ │ -0068a288 0001e716 R_ARM_JUMP_SLOT 00184d21 dlaed0_ │ │ │ │ -0068a28c 00072216 R_ARM_JUMP_SLOT 00406dc9 FLA_Transpose_unb_var1 │ │ │ │ -0068a290 0016eb16 R_ARM_JUMP_SLOT 003d37e9 bl1_zrandmr │ │ │ │ -0068a294 00165d16 R_ARM_JUMP_SLOT 00423231 FLA_Gemm_task │ │ │ │ -0068a298 0018c416 R_ARM_JUMP_SLOT 0053fded FLA_LU_nopiv_blk_var5 │ │ │ │ -0068a29c 0002a616 R_ARM_JUMP_SLOT 00419b69 FLA_Copyr_task │ │ │ │ +0068a23c 00180216 R_ARM_JUMP_SLOT 002d49e1 zgecon_ │ │ │ │ +0068a240 001b1716 R_ARM_JUMP_SLOT 0030e049 zhseqr_ │ │ │ │ +0068a244 000c6416 R_ARM_JUMP_SLOT 003e479d FLA_QR_UT_inc_solve_check │ │ │ │ +0068a248 00125b16 R_ARM_JUMP_SLOT 003bff89 bl1_zher │ │ │ │ +0068a24c 00030c16 R_ARM_JUMP_SLOT 00408b69 FLA_Househ2_UT_l_opz │ │ │ │ +0068a250 001a1216 R_ARM_JUMP_SLOT 00426a39 FLA_Sylv_nn_blk_ext │ │ │ │ +0068a254 0011c616 R_ARM_JUMP_SLOT 003d3d49 bl1_dsymmize │ │ │ │ +0068a258 00107116 R_ARM_JUMP_SLOT 003eaa1d FLASH_Herk_cntl_finalize │ │ │ │ +0068a25c 000f1916 R_ARM_JUMP_SLOT 005f3f05 FLA_Lyap_n_opd_var2 │ │ │ │ +0068a260 0014c016 R_ARM_JUMP_SLOT 00424c09 FLA_Trmm_llt_task │ │ │ │ +0068a264 000ee016 R_ARM_JUMP_SLOT 00405f09 FLA_random_float │ │ │ │ +0068a268 00111216 R_ARM_JUMP_SLOT 003f85f9 FLA_Check_adjacent_objects_1x2 │ │ │ │ +0068a26c 0002cd16 R_ARM_JUMP_SLOT 003f8829 FLA_Check_sylv_matrix_dims │ │ │ │ +0068a270 001b1816 R_ARM_JUMP_SLOT 00576519 FLA_Bidiag_UT_u_extract_real_diagonals │ │ │ │ +0068a274 0006aa16 R_ARM_JUMP_SLOT 0047186d FLA_Hemm_lu_unb_var8 │ │ │ │ +0068a278 0013ba16 R_ARM_JUMP_SLOT 003fd8f5 FLASH_Queue_init │ │ │ │ +0068a27c 00120416 R_ARM_JUMP_SLOT 00423239 FLA_Her2k_task │ │ │ │ +0068a280 0012fe16 R_ARM_JUMP_SLOT 0013cbb5 ctgsyl_ │ │ │ │ +0068a284 000d6816 R_ARM_JUMP_SLOT 003bdb31 bl1_szcopymrt │ │ │ │ +0068a288 0001e716 R_ARM_JUMP_SLOT 00185001 dlaed0_ │ │ │ │ +0068a28c 00072216 R_ARM_JUMP_SLOT 00406dd1 FLA_Transpose_unb_var1 │ │ │ │ +0068a290 0016eb16 R_ARM_JUMP_SLOT 003d3559 bl1_zrandmr │ │ │ │ +0068a294 00165d16 R_ARM_JUMP_SLOT 00423545 FLA_Gemm_task │ │ │ │ +0068a298 0018c416 R_ARM_JUMP_SLOT 0053f379 FLA_LU_nopiv_blk_var5 │ │ │ │ +0068a29c 0002a616 R_ARM_JUMP_SLOT 00419b25 FLA_Copyr_task │ │ │ │ 0068a2a0 00048116 R_ARM_JUMP_SLOT 0017ff19 dladiv1_ │ │ │ │ -0068a2a4 00061616 R_ARM_JUMP_SLOT 003d2cc1 bl1_cshiftdiag │ │ │ │ -0068a2a8 000e7e16 R_ARM_JUMP_SLOT 00102691 clatdf_ │ │ │ │ -0068a2ac 000b8716 R_ARM_JUMP_SLOT 00199a01 dlals0_ │ │ │ │ -0068a2b0 0010a716 R_ARM_JUMP_SLOT 00356629 zpbtrf_ │ │ │ │ -0068a2b4 00082216 R_ARM_JUMP_SLOT 00119819 cporfs_ │ │ │ │ -0068a2b8 00141616 R_ARM_JUMP_SLOT 000bf3e1 cherfs_ │ │ │ │ -0068a2bc 00041a16 R_ARM_JUMP_SLOT 00575ee1 FLA_Bidiag_UT_l_extract_real_diagonals │ │ │ │ -0068a2c0 0005d616 R_ARM_JUMP_SLOT 003baaad bl1_cscopymt │ │ │ │ -0068a2c4 000cc316 R_ARM_JUMP_SLOT 00522bf1 FLA_Trsm_rlt_blk_var4 │ │ │ │ -0068a2c8 0011da16 R_ARM_JUMP_SLOT 00145851 cunbdb6_ │ │ │ │ -0068a2cc 00168e16 R_ARM_JUMP_SLOT 006323a1 FLA_Apply_CAQ2_UT_lhfc_blk_var3 │ │ │ │ -0068a2d0 00179e16 R_ARM_JUMP_SLOT 000f7d29 clar2v_ │ │ │ │ -0068a2d4 001c2516 R_ARM_JUMP_SLOT 0038c9b9 zunbdb4_ │ │ │ │ -0068a2d8 0010c916 R_ARM_JUMP_SLOT 0038e5a9 zunbdb_ │ │ │ │ -0068a2dc 0013f916 R_ARM_JUMP_SLOT 00565571 FLA_Trinv_lu_opc_var1 │ │ │ │ +0068a2a4 00061616 R_ARM_JUMP_SLOT 003d3ad5 bl1_cshiftdiag │ │ │ │ +0068a2a8 000e7e16 R_ARM_JUMP_SLOT 00103601 clatdf_ │ │ │ │ +0068a2ac 000b8716 R_ARM_JUMP_SLOT 00199359 dlals0_ │ │ │ │ +0068a2b0 0010a716 R_ARM_JUMP_SLOT 00356611 zpbtrf_ │ │ │ │ +0068a2b4 00082216 R_ARM_JUMP_SLOT 001195c5 cporfs_ │ │ │ │ +0068a2b8 00141616 R_ARM_JUMP_SLOT 000b9cb5 cherfs_ │ │ │ │ +0068a2bc 00041a16 R_ARM_JUMP_SLOT 00576a25 FLA_Bidiag_UT_l_extract_real_diagonals │ │ │ │ +0068a2c0 0005d616 R_ARM_JUMP_SLOT 003ba5ad bl1_cscopymt │ │ │ │ +0068a2c4 000cc316 R_ARM_JUMP_SLOT 0052377d FLA_Trsm_rlt_blk_var4 │ │ │ │ +0068a2c8 0011da16 R_ARM_JUMP_SLOT 00147aad cunbdb6_ │ │ │ │ +0068a2cc 00168e16 R_ARM_JUMP_SLOT 00632389 FLA_Apply_CAQ2_UT_lhfc_blk_var3 │ │ │ │ +0068a2d0 00179e16 R_ARM_JUMP_SLOT 000f7d21 clar2v_ │ │ │ │ +0068a2d4 001c2516 R_ARM_JUMP_SLOT 0038c9b1 zunbdb4_ │ │ │ │ +0068a2d8 0010c916 R_ARM_JUMP_SLOT 0038ec91 zunbdb_ │ │ │ │ +0068a2dc 0013f916 R_ARM_JUMP_SLOT 00565559 FLA_Trinv_lu_opc_var1 │ │ │ │ 0068a2e0 0000aa16 R_ARM_JUMP_SLOT 00000000 exp │ │ │ │ 0068a2e4 0000ab16 R_ARM_JUMP_SLOT 00000000 zgerc_ │ │ │ │ -0068a2e8 00148216 R_ARM_JUMP_SLOT 0052e1d1 FLA_Bsvd_iteracc_v_ops_var1 │ │ │ │ -0068a2ec 00084616 R_ARM_JUMP_SLOT 005f1ce9 FLA_Lyap_n_opt_var1 │ │ │ │ -0068a2f0 00022716 R_ARM_JUMP_SLOT 002550a5 slalsa_ │ │ │ │ -0068a2f4 00136d16 R_ARM_JUMP_SLOT 003ee751 FLASH_Copy_hier_to_flat │ │ │ │ -0068a2f8 000aa516 R_ARM_JUMP_SLOT 00396dd1 zunmr3_ │ │ │ │ -0068a2fc 00114b16 R_ARM_JUMP_SLOT 005cfae5 FLA_Hess_UT_step_opz_var5 │ │ │ │ -0068a300 00130416 R_ARM_JUMP_SLOT 003f9fb1 FLA_Merge_1x2 │ │ │ │ -0068a304 00094616 R_ARM_JUMP_SLOT 0051b5ed FLA_Trsm_lun_unb_var4 │ │ │ │ -0068a308 0015a116 R_ARM_JUMP_SLOT 004f1fe1 FLA_Trmm_llc_unb_var1 │ │ │ │ +0068a2e8 00148216 R_ARM_JUMP_SLOT 0052f9a1 FLA_Bsvd_iteracc_v_ops_var1 │ │ │ │ +0068a2ec 00084616 R_ARM_JUMP_SLOT 005f1cd1 FLA_Lyap_n_opt_var1 │ │ │ │ +0068a2f0 00022716 R_ARM_JUMP_SLOT 00255095 slalsa_ │ │ │ │ +0068a2f4 00136d16 R_ARM_JUMP_SLOT 003ee759 FLASH_Copy_hier_to_flat │ │ │ │ +0068a2f8 000aa516 R_ARM_JUMP_SLOT 003966bd zunmr3_ │ │ │ │ +0068a2fc 00114b16 R_ARM_JUMP_SLOT 005d0915 FLA_Hess_UT_step_opz_var5 │ │ │ │ +0068a300 00130416 R_ARM_JUMP_SLOT 003f9fb9 FLA_Merge_1x2 │ │ │ │ +0068a304 00094616 R_ARM_JUMP_SLOT 0051c2b1 FLA_Trsm_lun_unb_var4 │ │ │ │ +0068a308 0015a116 R_ARM_JUMP_SLOT 004f1e2d FLA_Trmm_llc_unb_var1 │ │ │ │ 0068a30c 0000ac16 R_ARM_JUMP_SLOT 00000000 chemm_ │ │ │ │ -0068a310 00125516 R_ARM_JUMP_SLOT 001a1319 dlaqsb_ │ │ │ │ -0068a314 000aa216 R_ARM_JUMP_SLOT 004d4479 FLA_Syr2k_lt_unb_var9 │ │ │ │ -0068a318 000d8016 R_ARM_JUMP_SLOT 00560095 FLA_Tevd_v_opd_var2 │ │ │ │ +0068a310 00125516 R_ARM_JUMP_SLOT 001a0c31 dlaqsb_ │ │ │ │ +0068a314 000aa216 R_ARM_JUMP_SLOT 004d49f1 FLA_Syr2k_lt_unb_var9 │ │ │ │ +0068a318 000d8016 R_ARM_JUMP_SLOT 00560141 FLA_Tevd_v_opd_var2 │ │ │ │ 0068a31c 0000ad16 R_ARM_JUMP_SLOT 00000000 sin │ │ │ │ -0068a320 00199216 R_ARM_JUMP_SLOT 00564209 FLA_Trinv_ln_unb_var4 │ │ │ │ -0068a324 001c1616 R_ARM_JUMP_SLOT 0053b7e1 FLASH_FS_incpiv_aux1 │ │ │ │ -0068a328 0016d016 R_ARM_JUMP_SLOT 005b19d1 FLA_Eig_gest_nl_blk_var5 │ │ │ │ -0068a32c 0012a016 R_ARM_JUMP_SLOT 003fd385 FLASH_Queue_stack_depth │ │ │ │ -0068a330 00152616 R_ARM_JUMP_SLOT 0044f9b5 FLA_Gemm_hn_unb_var1 │ │ │ │ -0068a334 00071416 R_ARM_JUMP_SLOT 00435155 FLA_Scalr_u_blk_var1 │ │ │ │ -0068a338 00018a16 R_ARM_JUMP_SLOT 003ec5c5 FLA_UDdate_UT_cntl_finalize │ │ │ │ -0068a33c 000edd16 R_ARM_JUMP_SLOT 005aa379 FLA_Eig_gest_iu_opd_var2 │ │ │ │ -0068a340 00063016 R_ARM_JUMP_SLOT 003be441 bl1_czcopymrt │ │ │ │ -0068a344 000ad116 R_ARM_JUMP_SLOT 003bfa85 bl1_zger │ │ │ │ -0068a348 00115716 R_ARM_JUMP_SLOT 0062a761 FLA_Sylv_nn_blk_var6 │ │ │ │ -0068a34c 00057516 R_ARM_JUMP_SLOT 003729a1 zsytf2_rook_ │ │ │ │ -0068a350 0013a016 R_ARM_JUMP_SLOT 001c05a9 dlatrd_ │ │ │ │ -0068a354 0004b516 R_ARM_JUMP_SLOT 00531aa1 FLA_Chol_l │ │ │ │ -0068a358 00010016 R_ARM_JUMP_SLOT 003f1e3d FLASH_Obj_create_helper │ │ │ │ -0068a35c 000d3416 R_ARM_JUMP_SLOT 0031d989 zlaed7_ │ │ │ │ -0068a360 00107f16 R_ARM_JUMP_SLOT 0056a3d1 FLA_Trinv_uu_blk_var2 │ │ │ │ +0068a320 00199216 R_ARM_JUMP_SLOT 005641f1 FLA_Trinv_ln_unb_var4 │ │ │ │ +0068a324 001c1616 R_ARM_JUMP_SLOT 0053b7c1 FLASH_FS_incpiv_aux1 │ │ │ │ +0068a328 0016d016 R_ARM_JUMP_SLOT 005b19b1 FLA_Eig_gest_nl_blk_var5 │ │ │ │ +0068a32c 0012a016 R_ARM_JUMP_SLOT 003fd6bd FLASH_Queue_stack_depth │ │ │ │ +0068a330 00152616 R_ARM_JUMP_SLOT 0044f9bd FLA_Gemm_hn_unb_var1 │ │ │ │ +0068a334 00071416 R_ARM_JUMP_SLOT 0043515d FLA_Scalr_u_blk_var1 │ │ │ │ +0068a338 00018a16 R_ARM_JUMP_SLOT 003ec5cd FLA_UDdate_UT_cntl_finalize │ │ │ │ +0068a33c 000edd16 R_ARM_JUMP_SLOT 005aa359 FLA_Eig_gest_iu_opd_var2 │ │ │ │ +0068a340 00063016 R_ARM_JUMP_SLOT 003be451 bl1_czcopymrt │ │ │ │ +0068a344 000ad116 R_ARM_JUMP_SLOT 003bfc05 bl1_zger │ │ │ │ +0068a348 00115716 R_ARM_JUMP_SLOT 0062a749 FLA_Sylv_nn_blk_var6 │ │ │ │ +0068a34c 00057516 R_ARM_JUMP_SLOT 0036fa61 zsytf2_rook_ │ │ │ │ +0068a350 0013a016 R_ARM_JUMP_SLOT 001c05b1 dlatrd_ │ │ │ │ +0068a354 0004b516 R_ARM_JUMP_SLOT 00531a81 FLA_Chol_l │ │ │ │ +0068a358 00010016 R_ARM_JUMP_SLOT 003f1e45 FLASH_Obj_create_helper │ │ │ │ +0068a35c 000d3416 R_ARM_JUMP_SLOT 0031d969 zlaed7_ │ │ │ │ +0068a360 00107f16 R_ARM_JUMP_SLOT 0056a3b9 FLA_Trinv_uu_blk_var2 │ │ │ │ 0068a364 0000ae16 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -0068a368 0018fe16 R_ARM_JUMP_SLOT 0013ef19 ctrsen_ │ │ │ │ -0068a36c 000f0116 R_ARM_JUMP_SLOT 00409a5d FLA_Househ2s_UT_r_opz │ │ │ │ -0068a370 00177116 R_ARM_JUMP_SLOT 0050d855 FLA_Trsm_llh │ │ │ │ -0068a374 00143b16 R_ARM_JUMP_SLOT 0019e541 dlantp_ │ │ │ │ +0068a368 0018fe16 R_ARM_JUMP_SLOT 0013ef11 ctrsen_ │ │ │ │ +0068a36c 000f0116 R_ARM_JUMP_SLOT 00409a65 FLA_Househ2s_UT_r_opz │ │ │ │ +0068a370 00177116 R_ARM_JUMP_SLOT 0050d839 FLA_Trsm_llh │ │ │ │ +0068a374 00143b16 R_ARM_JUMP_SLOT 0019e481 dlantp_ │ │ │ │ 0068a378 00048616 R_ARM_JUMP_SLOT 001a9b99 dlarrb_ │ │ │ │ -0068a37c 0014ee16 R_ARM_JUMP_SLOT 0052273d FLA_Trsm_rln_unb_var3 │ │ │ │ -0068a380 001b8b16 R_ARM_JUMP_SLOT 000a213d cgerqf_ │ │ │ │ +0068a37c 0014ee16 R_ARM_JUMP_SLOT 005228a9 FLA_Trsm_rln_unb_var3 │ │ │ │ +0068a380 001b8b16 R_ARM_JUMP_SLOT 000a1dad cgerqf_ │ │ │ │ 0068a384 00026016 R_ARM_JUMP_SLOT 00185d71 dlaed2_ │ │ │ │ -0068a388 0017bf16 R_ARM_JUMP_SLOT 00091a21 cgebd2_ │ │ │ │ -0068a38c 000ca416 R_ARM_JUMP_SLOT 004f6ca1 FLA_Trmm_llt_unb_var4 │ │ │ │ -0068a390 00116116 R_ARM_JUMP_SLOT 003e6a8d FLA_UDdate_UT_check │ │ │ │ -0068a394 0015c016 R_ARM_JUMP_SLOT 0051e0d9 FLA_Trsm_rlc_blk_var3 │ │ │ │ -0068a398 00095516 R_ARM_JUMP_SLOT 0045409d FLA_Gemm_nc_unb_var4 │ │ │ │ -0068a39c 00192916 R_ARM_JUMP_SLOT 003dc7b1 FLA_Trsv_check │ │ │ │ -0068a3a0 0003ef16 R_ARM_JUMP_SLOT 00473fad FLA_Hemm_rl_blk_var6 │ │ │ │ -0068a3a4 00100916 R_ARM_JUMP_SLOT 00305ac1 zhetf2_rook_ │ │ │ │ -0068a3a8 000cc416 R_ARM_JUMP_SLOT 00565bb1 FLA_Trinv_lu_ops_var3 │ │ │ │ -0068a3ac 001c3d16 R_ARM_JUMP_SLOT 003e9ea5 FLA_Symm_cntl_init │ │ │ │ -0068a3b0 00076016 R_ARM_JUMP_SLOT 005d5151 FLA_Hess_UT_unb_var3 │ │ │ │ -0068a3b4 0019d416 R_ARM_JUMP_SLOT 0040113d FLASH_Task_update_binding │ │ │ │ +0068a388 0017bf16 R_ARM_JUMP_SLOT 00090f69 cgebd2_ │ │ │ │ +0068a38c 000ca416 R_ARM_JUMP_SLOT 004f713d FLA_Trmm_llt_unb_var4 │ │ │ │ +0068a390 00116116 R_ARM_JUMP_SLOT 003e6a95 FLA_UDdate_UT_check │ │ │ │ +0068a394 0015c016 R_ARM_JUMP_SLOT 0051e0bd FLA_Trsm_rlc_blk_var3 │ │ │ │ +0068a398 00095516 R_ARM_JUMP_SLOT 004540a5 FLA_Gemm_nc_unb_var4 │ │ │ │ +0068a39c 00192916 R_ARM_JUMP_SLOT 003dc709 FLA_Trsv_check │ │ │ │ +0068a3a0 0003ef16 R_ARM_JUMP_SLOT 00473f91 FLA_Hemm_rl_blk_var6 │ │ │ │ +0068a3a4 00100916 R_ARM_JUMP_SLOT 00305a99 zhetf2_rook_ │ │ │ │ +0068a3a8 000cc416 R_ARM_JUMP_SLOT 00565b99 FLA_Trinv_lu_ops_var3 │ │ │ │ +0068a3ac 001c3d16 R_ARM_JUMP_SLOT 003e9ead FLA_Symm_cntl_init │ │ │ │ +0068a3b0 00076016 R_ARM_JUMP_SLOT 005d633d FLA_Hess_UT_unb_var3 │ │ │ │ +0068a3b4 0019d416 R_ARM_JUMP_SLOT 00400f7d FLASH_Task_update_binding │ │ │ │ 0068a3b8 00186c16 R_ARM_JUMP_SLOT 00226ab1 sggbak_ │ │ │ │ -0068a3bc 00141116 R_ARM_JUMP_SLOT 0056bdf1 FLA_Trinv_uu_opc_var3 │ │ │ │ -0068a3c0 00097516 R_ARM_JUMP_SLOT 005d33b9 FLA_Hess_UT_step_opt_var4 │ │ │ │ -0068a3c4 000e1f16 R_ARM_JUMP_SLOT 003b85dd bl1_scopyv │ │ │ │ -0068a3c8 001c2016 R_ARM_JUMP_SLOT 0043eca5 FLA_Gemm_ch_blk_var4 │ │ │ │ -0068a3cc 0014f616 R_ARM_JUMP_SLOT 001130d1 cpbtrf_ │ │ │ │ -0068a3d0 00159b16 R_ARM_JUMP_SLOT 00568021 FLA_Trinv_un_ops_var1 │ │ │ │ -0068a3d4 001be816 R_ARM_JUMP_SLOT 005d6669 FLA_Tridiag_UT_internal │ │ │ │ -0068a3d8 0001aa16 R_ARM_JUMP_SLOT 00551645 FLA_QR2_UT_opd_var1 │ │ │ │ -0068a3dc 0011ca16 R_ARM_JUMP_SLOT 0023ae11 slabad_ │ │ │ │ -0068a3e0 000fb816 R_ARM_JUMP_SLOT 005ab755 FLA_Eig_gest_iu_opz_var3 │ │ │ │ -0068a3e4 00040116 R_ARM_JUMP_SLOT 0020a909 dzsum1_ │ │ │ │ -0068a3e8 0016c416 R_ARM_JUMP_SLOT 005aff01 FLA_Eig_gest_nl_blk_var1 │ │ │ │ -0068a3ec 0009ad16 R_ARM_JUMP_SLOT 00429ec5 FLA_Axpy_internal │ │ │ │ -0068a3f0 00115c16 R_ARM_JUMP_SLOT 003cddc9 bl1_d1h │ │ │ │ -0068a3f4 000d8316 R_ARM_JUMP_SLOT 0009f265 cgeqrf_ │ │ │ │ -0068a3f8 001ab316 R_ARM_JUMP_SLOT 003c0891 bl1_zsymv_blas │ │ │ │ -0068a3fc 001bb016 R_ARM_JUMP_SLOT 003cd931 bl1_zero_dim1 │ │ │ │ -0068a400 0003d316 R_ARM_JUMP_SLOT 0035dcf9 zporfs_ │ │ │ │ -0068a404 00198016 R_ARM_JUMP_SLOT 003f6a05 FLA_Check_int_object │ │ │ │ -0068a408 0015fc16 R_ARM_JUMP_SLOT 0044b4e9 FLA_Gemm_hc_blk_var5 │ │ │ │ -0068a40c 0002e516 R_ARM_JUMP_SLOT 003562a5 zpoequ_ │ │ │ │ +0068a3bc 00141116 R_ARM_JUMP_SLOT 0056b869 FLA_Trinv_uu_opc_var3 │ │ │ │ +0068a3c0 00097516 R_ARM_JUMP_SLOT 005d3399 FLA_Hess_UT_step_opt_var4 │ │ │ │ +0068a3c4 000e1f16 R_ARM_JUMP_SLOT 003b85ed bl1_scopyv │ │ │ │ +0068a3c8 001c2016 R_ARM_JUMP_SLOT 0043e511 FLA_Gemm_ch_blk_var4 │ │ │ │ +0068a3cc 0014f616 R_ARM_JUMP_SLOT 00112fb1 cpbtrf_ │ │ │ │ +0068a3d0 00159b16 R_ARM_JUMP_SLOT 00568009 FLA_Trinv_un_ops_var1 │ │ │ │ +0068a3d4 001be816 R_ARM_JUMP_SLOT 005d6389 FLA_Tridiag_UT_internal │ │ │ │ +0068a3d8 0001aa16 R_ARM_JUMP_SLOT 00551625 FLA_QR2_UT_opd_var1 │ │ │ │ +0068a3dc 0011ca16 R_ARM_JUMP_SLOT 0023f8e1 slabad_ │ │ │ │ +0068a3e0 000fb816 R_ARM_JUMP_SLOT 005ab735 FLA_Eig_gest_iu_opz_var3 │ │ │ │ +0068a3e4 00040116 R_ARM_JUMP_SLOT 0020a6e9 dzsum1_ │ │ │ │ +0068a3e8 0016c416 R_ARM_JUMP_SLOT 005afee1 FLA_Eig_gest_nl_blk_var1 │ │ │ │ +0068a3ec 0009ad16 R_ARM_JUMP_SLOT 00429ecd FLA_Axpy_internal │ │ │ │ +0068a3f0 00115c16 R_ARM_JUMP_SLOT 003cdbf1 bl1_d1h │ │ │ │ +0068a3f4 000d8316 R_ARM_JUMP_SLOT 000a08f9 cgeqrf_ │ │ │ │ +0068a3f8 001ab316 R_ARM_JUMP_SLOT 003c08a1 bl1_zsymv_blas │ │ │ │ +0068a3fc 001bb016 R_ARM_JUMP_SLOT 003cd9e9 bl1_zero_dim1 │ │ │ │ +0068a400 0003d316 R_ARM_JUMP_SLOT 0035d171 zporfs_ │ │ │ │ +0068a404 00198016 R_ARM_JUMP_SLOT 003f7ad5 FLA_Check_int_object │ │ │ │ +0068a408 0015fc16 R_ARM_JUMP_SLOT 0044b4f1 FLA_Gemm_hc_blk_var5 │ │ │ │ +0068a40c 0002e516 R_ARM_JUMP_SLOT 00356289 zpoequ_ │ │ │ │ 0068a410 0002ce16 R_ARM_JUMP_SLOT 0019e3cd dlapy2_ │ │ │ │ -0068a414 0008ec16 R_ARM_JUMP_SLOT 00499a75 FLA_Her2k_un_unb_var2 │ │ │ │ -0068a418 0005da16 R_ARM_JUMP_SLOT 0046c061 FLA_Hemm_lu_blk_var2 │ │ │ │ -0068a41c 00074016 R_ARM_JUMP_SLOT 00457255 FLA_Gemm_nn_blk_var5 │ │ │ │ -0068a420 0010c016 R_ARM_JUMP_SLOT 001bbcd9 dlasv2_ │ │ │ │ -0068a424 00143f16 R_ARM_JUMP_SLOT 003442c5 zlaswp_ │ │ │ │ -0068a428 00158216 R_ARM_JUMP_SLOT 00441f71 FLA_Gemm_cn_unb_var5 │ │ │ │ +0068a414 0008ec16 R_ARM_JUMP_SLOT 00499a59 FLA_Her2k_un_unb_var2 │ │ │ │ +0068a418 0005da16 R_ARM_JUMP_SLOT 0046c045 FLA_Hemm_lu_blk_var2 │ │ │ │ +0068a41c 00074016 R_ARM_JUMP_SLOT 0045725d FLA_Gemm_nn_blk_var5 │ │ │ │ +0068a420 0010c016 R_ARM_JUMP_SLOT 001bbce1 dlasv2_ │ │ │ │ +0068a424 00143f16 R_ARM_JUMP_SLOT 00344461 zlaswp_ │ │ │ │ +0068a428 00158216 R_ARM_JUMP_SLOT 00441cdd FLA_Gemm_cn_unb_var5 │ │ │ │ 0068a42c 00136f16 R_ARM_JUMP_SLOT 0008486d sorml2_check │ │ │ │ -0068a430 0016b616 R_ARM_JUMP_SLOT 0042b489 FLA_Axpyt_n │ │ │ │ -0068a434 00050316 R_ARM_JUMP_SLOT 0032fadd zlalsa_ │ │ │ │ -0068a438 0006f316 R_ARM_JUMP_SLOT 0025dc1d slaqr1_ │ │ │ │ -0068a43c 000ffd16 R_ARM_JUMP_SLOT 0055e2c9 FLA_Tevd_eigval_v_ops_var1 │ │ │ │ -0068a440 0004ad16 R_ARM_JUMP_SLOT 005ecef9 FLA_Lyap_h_unb_var1 │ │ │ │ -0068a444 00046916 R_ARM_JUMP_SLOT 004ef72d FLA_Trmm_rlh │ │ │ │ -0068a448 0018b916 R_ARM_JUMP_SLOT 0053ee89 FLA_LU_nopiv_blk_var1 │ │ │ │ -0068a44c 00149716 R_ARM_JUMP_SLOT 004fe589 FLA_Trmm_rlc_blk_var3 │ │ │ │ +0068a430 0016b616 R_ARM_JUMP_SLOT 0042b7c1 FLA_Axpyt_n │ │ │ │ +0068a434 00050316 R_ARM_JUMP_SLOT 0032ee85 zlalsa_ │ │ │ │ +0068a438 0006f316 R_ARM_JUMP_SLOT 0025dc0d slaqr1_ │ │ │ │ +0068a43c 000ffd16 R_ARM_JUMP_SLOT 0055e095 FLA_Tevd_eigval_v_ops_var1 │ │ │ │ +0068a440 0004ad16 R_ARM_JUMP_SLOT 005ecee1 FLA_Lyap_h_unb_var1 │ │ │ │ +0068a444 00046916 R_ARM_JUMP_SLOT 004ef711 FLA_Trmm_rlh │ │ │ │ +0068a448 0018b916 R_ARM_JUMP_SLOT 0053ee69 FLA_LU_nopiv_blk_var1 │ │ │ │ +0068a44c 00149716 R_ARM_JUMP_SLOT 004ff609 FLA_Trmm_rlc_blk_var3 │ │ │ │ 0068a450 0016a816 R_ARM_JUMP_SLOT 00398641 dopgtr_ │ │ │ │ -0068a454 000eca16 R_ARM_JUMP_SLOT 003d985d FLA_Copyr_check │ │ │ │ -0068a458 00114e16 R_ARM_JUMP_SLOT 00621f01 FLA_Sylv_nn_blk_var1 │ │ │ │ -0068a45c 0018ed16 R_ARM_JUMP_SLOT 003d7295 FLA_Househ2s_UT_check │ │ │ │ -0068a460 00155c16 R_ARM_JUMP_SLOT 0007a385 ctrti2_check │ │ │ │ -0068a464 00176b16 R_ARM_JUMP_SLOT 005b5061 FLA_Eig_gest_nl_unb_var1 │ │ │ │ -0068a468 00045916 R_ARM_JUMP_SLOT 0028571d sorbdb6_ │ │ │ │ -0068a46c 00061016 R_ARM_JUMP_SLOT 0063eb19 FLA_Apply_G_rf_asc_var6 │ │ │ │ -0068a470 00039716 R_ARM_JUMP_SLOT 003b70b1 bl1_cconjv │ │ │ │ -0068a474 000f2016 R_ARM_JUMP_SLOT 00425961 FLA_Apply_pivots_macro_external │ │ │ │ -0068a478 0018f416 R_ARM_JUMP_SLOT 00549eb5 FLA_CAQR2_UT_blk_var1 │ │ │ │ -0068a47c 000e0e16 R_ARM_JUMP_SLOT 005b33e5 FLA_Eig_gest_nl_opz_var2 │ │ │ │ -0068a480 00171016 R_ARM_JUMP_SLOT 005e4895 FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ -0068a484 00190c16 R_ARM_JUMP_SLOT 000a2669 cgetrs_ │ │ │ │ -0068a488 00104416 R_ARM_JUMP_SLOT 00487e91 FLA_Her2k_lh_unb_var9 │ │ │ │ -0068a48c 000eb016 R_ARM_JUMP_SLOT 000f62e1 claqr3_ │ │ │ │ -0068a490 00169416 R_ARM_JUMP_SLOT 003ebf15 FLA_QR2_UT_cntl_init │ │ │ │ -0068a494 00111b16 R_ARM_JUMP_SLOT 00654045 FLA_Apply_Q2_UT_lhfc_blk_var1 │ │ │ │ -0068a498 0010c516 R_ARM_JUMP_SLOT 0065492d FLA_Apply_Q2_UT_lnfc_blk_var2 │ │ │ │ -0068a49c 0000eb16 R_ARM_JUMP_SLOT 004fdd6d FLA_Trmm_lut_unb_var4 │ │ │ │ -0068a4a0 00055616 R_ARM_JUMP_SLOT 0041d261 FLA_Symv_external │ │ │ │ -0068a4a4 0008bb16 R_ARM_JUMP_SLOT 00453061 FLA_Gemm_nc_blk_var4 │ │ │ │ -0068a4a8 00137916 R_ARM_JUMP_SLOT 003f2071 FLASH_Obj_create │ │ │ │ -0068a4ac 001aea16 R_ARM_JUMP_SLOT 000ad10d cgtrfs_ │ │ │ │ -0068a4b0 0003be16 R_ARM_JUMP_SLOT 00128e99 csyrfs_ │ │ │ │ -0068a4b4 00038216 R_ARM_JUMP_SLOT 003b8fe1 bl1_cinvscalm │ │ │ │ -0068a4b8 0005ba16 R_ARM_JUMP_SLOT 003ba561 bl1_zcopymt │ │ │ │ -0068a4bc 00027616 R_ARM_JUMP_SLOT 0041e69d FLA_Ger │ │ │ │ -0068a4c0 000ab916 R_ARM_JUMP_SLOT 0040b421 fla_lsame │ │ │ │ -0068a4c4 00038916 R_ARM_JUMP_SLOT 003fd699 FLASH_Queue_push_output │ │ │ │ -0068a4c8 0019f216 R_ARM_JUMP_SLOT 004e5b6d FLA_Syrk_ln_unb_var4 │ │ │ │ -0068a4cc 00120d16 R_ARM_JUMP_SLOT 004cb3b9 FLA_Syr2k_ln_unb_var1 │ │ │ │ -0068a4d0 00098716 R_ARM_JUMP_SLOT 0063937d FLA_Apply_G_rf_bls_var3 │ │ │ │ -0068a4d4 0016b216 R_ARM_JUMP_SLOT 00423101 FLA_Hemm_rl_task │ │ │ │ -0068a4d8 00172216 R_ARM_JUMP_SLOT 003e02b1 FLA_Apply_QUD_UT_internal_check │ │ │ │ -0068a4dc 001b9916 R_ARM_JUMP_SLOT 005ab405 FLA_Eig_gest_iu_opc_var3 │ │ │ │ -0068a4e0 000b5916 R_ARM_JUMP_SLOT 003fd3b5 FLASH_Queue_disable │ │ │ │ -0068a4e4 0017f716 R_ARM_JUMP_SLOT 0018faa9 dlaev2_ │ │ │ │ -0068a4e8 00184316 R_ARM_JUMP_SLOT 003d1ec9 bl1_srandv │ │ │ │ -0068a4ec 00154d16 R_ARM_JUMP_SLOT 00645c51 FLA_Apply_G_rf_asd_var3 │ │ │ │ +0068a454 000eca16 R_ARM_JUMP_SLOT 003d9865 FLA_Copyr_check │ │ │ │ +0068a458 00114e16 R_ARM_JUMP_SLOT 00621ee9 FLA_Sylv_nn_blk_var1 │ │ │ │ +0068a45c 0018ed16 R_ARM_JUMP_SLOT 003d729d FLA_Househ2s_UT_check │ │ │ │ +0068a460 00155c16 R_ARM_JUMP_SLOT 0007a611 ctrti2_check │ │ │ │ +0068a464 00176b16 R_ARM_JUMP_SLOT 005b56f1 FLA_Eig_gest_nl_unb_var1 │ │ │ │ +0068a468 00045916 R_ARM_JUMP_SLOT 002856fd sorbdb6_ │ │ │ │ +0068a46c 00061016 R_ARM_JUMP_SLOT 0063eb01 FLA_Apply_G_rf_asc_var6 │ │ │ │ +0068a470 00039716 R_ARM_JUMP_SLOT 003b5c51 bl1_cconjv │ │ │ │ +0068a474 000f2016 R_ARM_JUMP_SLOT 004259f9 FLA_Apply_pivots_macro_external │ │ │ │ +0068a478 0018f416 R_ARM_JUMP_SLOT 0054b6c1 FLA_CAQR2_UT_blk_var1 │ │ │ │ +0068a47c 000e0e16 R_ARM_JUMP_SLOT 005b33c5 FLA_Eig_gest_nl_opz_var2 │ │ │ │ +0068a480 00171016 R_ARM_JUMP_SLOT 005e487d FLA_Tridiag_UT_l_step_unb_var3 │ │ │ │ +0068a484 00190c16 R_ARM_JUMP_SLOT 000a2f25 cgetrs_ │ │ │ │ +0068a488 00104416 R_ARM_JUMP_SLOT 00487e75 FLA_Her2k_lh_unb_var9 │ │ │ │ +0068a48c 000eb016 R_ARM_JUMP_SLOT 000f62d9 claqr3_ │ │ │ │ +0068a490 00169416 R_ARM_JUMP_SLOT 003ebf1d FLA_QR2_UT_cntl_init │ │ │ │ +0068a494 00111b16 R_ARM_JUMP_SLOT 0065402d FLA_Apply_Q2_UT_lhfc_blk_var1 │ │ │ │ +0068a498 0010c516 R_ARM_JUMP_SLOT 00654915 FLA_Apply_Q2_UT_lnfc_blk_var2 │ │ │ │ +0068a49c 0000eb16 R_ARM_JUMP_SLOT 004fdd51 FLA_Trmm_lut_unb_var4 │ │ │ │ +0068a4a0 00055616 R_ARM_JUMP_SLOT 0041d0f1 FLA_Symv_external │ │ │ │ +0068a4a4 0008bb16 R_ARM_JUMP_SLOT 00452ded FLA_Gemm_nc_blk_var4 │ │ │ │ +0068a4a8 00137916 R_ARM_JUMP_SLOT 003f2079 FLASH_Obj_create │ │ │ │ +0068a4ac 001aea16 R_ARM_JUMP_SLOT 000aceb1 cgtrfs_ │ │ │ │ +0068a4b0 0003be16 R_ARM_JUMP_SLOT 00128b91 csyrfs_ │ │ │ │ +0068a4b4 00038216 R_ARM_JUMP_SLOT 003b8f19 bl1_cinvscalm │ │ │ │ +0068a4b8 0005ba16 R_ARM_JUMP_SLOT 003ba061 bl1_zcopymt │ │ │ │ +0068a4bc 00027616 R_ARM_JUMP_SLOT 0041e6a5 FLA_Ger │ │ │ │ +0068a4c0 000ab916 R_ARM_JUMP_SLOT 0040b429 fla_lsame │ │ │ │ +0068a4c4 00038916 R_ARM_JUMP_SLOT 003fd9d1 FLASH_Queue_push_output │ │ │ │ +0068a4c8 0019f216 R_ARM_JUMP_SLOT 004e4fa9 FLA_Syrk_ln_unb_var4 │ │ │ │ +0068a4cc 00120d16 R_ARM_JUMP_SLOT 004cb39d FLA_Syr2k_ln_unb_var1 │ │ │ │ +0068a4d0 00098716 R_ARM_JUMP_SLOT 0063972d FLA_Apply_G_rf_bls_var3 │ │ │ │ +0068a4d4 0016b216 R_ARM_JUMP_SLOT 00423109 FLA_Hemm_rl_task │ │ │ │ +0068a4d8 00172216 R_ARM_JUMP_SLOT 003dff29 FLA_Apply_QUD_UT_internal_check │ │ │ │ +0068a4dc 001b9916 R_ARM_JUMP_SLOT 005ab3e5 FLA_Eig_gest_iu_opc_var3 │ │ │ │ +0068a4e0 000b5916 R_ARM_JUMP_SLOT 003fd6ed FLASH_Queue_disable │ │ │ │ +0068a4e4 0017f716 R_ARM_JUMP_SLOT 001909d1 dlaev2_ │ │ │ │ +0068a4e8 00184316 R_ARM_JUMP_SLOT 003d1ed1 bl1_srandv │ │ │ │ +0068a4ec 00154d16 R_ARM_JUMP_SLOT 00649095 FLA_Apply_G_rf_asd_var3 │ │ │ │ 0068a4f0 0000af16 R_ARM_JUMP_SLOT 00000000 zher2k_ │ │ │ │ -0068a4f4 001a9116 R_ARM_JUMP_SLOT 004bdb01 FLA_Symm_rl_unb_var7 │ │ │ │ -0068a4f8 000d6916 R_ARM_JUMP_SLOT 005700d1 FLA_Ttmm_u_opc_var1 │ │ │ │ -0068a4fc 00167816 R_ARM_JUMP_SLOT 006704cd FLA_Apply_Q_UT_rnbc_blk_var2 │ │ │ │ -0068a500 0012ca16 R_ARM_JUMP_SLOT 004ed4f9 FLA_Syrk_ut_unb_var5 │ │ │ │ -0068a504 0005ed16 R_ARM_JUMP_SLOT 0042e841 FLA_Copyr_l_blk_var1 │ │ │ │ -0068a508 000bb616 R_ARM_JUMP_SLOT 003c4885 bl1_csyrk │ │ │ │ -0068a50c 0019a716 R_ARM_JUMP_SLOT 002d0391 strsyl_ │ │ │ │ -0068a510 0000f616 R_ARM_JUMP_SLOT 003f9cb1 FLA_Cont_with_3x1_to_2x1 │ │ │ │ -0068a514 000a0f16 R_ARM_JUMP_SLOT 00336a31 zlaqr1_ │ │ │ │ -0068a518 000c6b16 R_ARM_JUMP_SLOT 0035f769 zpttrs_ │ │ │ │ -0068a51c 00159016 R_ARM_JUMP_SLOT 003027c1 zhetrf_rook_ │ │ │ │ -0068a520 000d5916 R_ARM_JUMP_SLOT 00289ef5 sorbdb_ │ │ │ │ -0068a524 0010d616 R_ARM_JUMP_SLOT 002572b5 slahqr_ │ │ │ │ -0068a528 000b6416 R_ARM_JUMP_SLOT 00547cc5 FLA_LU_piv_opt_var3 │ │ │ │ -0068a52c 00154416 R_ARM_JUMP_SLOT 00419985 FLA_Axpyt_task │ │ │ │ -0068a530 00135416 R_ARM_JUMP_SLOT 00502cad FLA_Trmm_rln_blk_var2 │ │ │ │ -0068a534 0005cd16 R_ARM_JUMP_SLOT 003acfc9 slamc3_ │ │ │ │ -0068a538 00010616 R_ARM_JUMP_SLOT 00562671 FLA_Trinv_ln_opc_var1 │ │ │ │ -0068a53c 0004e716 R_ARM_JUMP_SLOT 00070611 sorg2r_ │ │ │ │ -0068a540 00037216 R_ARM_JUMP_SLOT 005e5a99 FLA_Tridiag_UT_l_step_ops_var3 │ │ │ │ +0068a4f4 001a9116 R_ARM_JUMP_SLOT 004bdae5 FLA_Symm_rl_unb_var7 │ │ │ │ +0068a4f8 000d6916 R_ARM_JUMP_SLOT 005700b9 FLA_Ttmm_u_opc_var1 │ │ │ │ +0068a4fc 00167816 R_ARM_JUMP_SLOT 0066fc09 FLA_Apply_Q_UT_rnbc_blk_var2 │ │ │ │ +0068a500 0012ca16 R_ARM_JUMP_SLOT 004ed0b5 FLA_Syrk_ut_unb_var5 │ │ │ │ +0068a504 0005ed16 R_ARM_JUMP_SLOT 0042e849 FLA_Copyr_l_blk_var1 │ │ │ │ +0068a508 000bb616 R_ARM_JUMP_SLOT 003c4895 bl1_csyrk │ │ │ │ +0068a50c 0019a716 R_ARM_JUMP_SLOT 002ce2fd strsyl_ │ │ │ │ +0068a510 0000f616 R_ARM_JUMP_SLOT 003f9cb9 FLA_Cont_with_3x1_to_2x1 │ │ │ │ +0068a514 000a0f16 R_ARM_JUMP_SLOT 00336a19 zlaqr1_ │ │ │ │ +0068a518 000c6b16 R_ARM_JUMP_SLOT 0035f755 zpttrs_ │ │ │ │ +0068a51c 00159016 R_ARM_JUMP_SLOT 002fcea1 zhetrf_rook_ │ │ │ │ +0068a520 000d5916 R_ARM_JUMP_SLOT 00289c79 sorbdb_ │ │ │ │ +0068a524 0010d616 R_ARM_JUMP_SLOT 00257595 slahqr_ │ │ │ │ +0068a528 000b6416 R_ARM_JUMP_SLOT 00548885 FLA_LU_piv_opt_var3 │ │ │ │ +0068a52c 00154416 R_ARM_JUMP_SLOT 00419941 FLA_Axpyt_task │ │ │ │ +0068a530 00135416 R_ARM_JUMP_SLOT 00502c91 FLA_Trmm_rln_blk_var2 │ │ │ │ +0068a534 0005cd16 R_ARM_JUMP_SLOT 003acff5 slamc3_ │ │ │ │ +0068a538 00010616 R_ARM_JUMP_SLOT 00562659 FLA_Trinv_ln_opc_var1 │ │ │ │ +0068a53c 0004e716 R_ARM_JUMP_SLOT 00070b71 sorg2r_ │ │ │ │ +0068a540 00037216 R_ARM_JUMP_SLOT 005e5b8d FLA_Tridiag_UT_l_step_ops_var3 │ │ │ │ 0068a544 0000b016 R_ARM_JUMP_SLOT 00000000 ztpmv_ │ │ │ │ -0068a548 00103616 R_ARM_JUMP_SLOT 005680dd FLA_Trinv_un_opd_var1 │ │ │ │ -0068a54c 00196416 R_ARM_JUMP_SLOT 004e9cc5 FLA_Syrk_un_blk_var6 │ │ │ │ -0068a550 000c1a16 R_ARM_JUMP_SLOT 00667ec1 FLA_Apply_Q_UT_lnbc_blk_var3 │ │ │ │ -0068a554 00060516 R_ARM_JUMP_SLOT 00635701 FLA_Apply_G_rf_asc_var2 │ │ │ │ -0068a558 001ae416 R_ARM_JUMP_SLOT 003ea145 FLA_Syrk_cntl_init │ │ │ │ -0068a55c 00170816 R_ARM_JUMP_SLOT 003ed4a5 FLASH_QR2_UT_cntl_init │ │ │ │ -0068a560 00059316 R_ARM_JUMP_SLOT 001418bd ctzrzf_ │ │ │ │ -0068a564 00118216 R_ARM_JUMP_SLOT 003f6ef5 FLA_Check_matrix_matrix_dims │ │ │ │ -0068a568 0002f016 R_ARM_JUMP_SLOT 00433ae9 FLA_Scal_blk_var1 │ │ │ │ -0068a56c 000b1916 R_ARM_JUMP_SLOT 00431b09 FLA_Copyt_t │ │ │ │ -0068a570 000e5c16 R_ARM_JUMP_SLOT 00556ead FLA_QR_UT_inc_blk_var2 │ │ │ │ -0068a574 0009c716 R_ARM_JUMP_SLOT 0040a269 FLA_Househ3UD_UT_opc │ │ │ │ -0068a578 00180516 R_ARM_JUMP_SLOT 0010eb1d cpbtrs_ │ │ │ │ -0068a57c 000eea16 R_ARM_JUMP_SLOT 003d5b71 FLA_Repart_1x2_to_1x3_check │ │ │ │ -0068a580 0001af16 R_ARM_JUMP_SLOT 005fec3d FLA_Sylv_hh_blk_var16 │ │ │ │ -0068a584 000fe616 R_ARM_JUMP_SLOT 0064402d FLA_Apply_HUD_UT_l_opt_var1 │ │ │ │ -0068a588 000d5516 R_ARM_JUMP_SLOT 00524a39 FLA_Trsm_rlt_unb_var1 │ │ │ │ -0068a58c 00107a16 R_ARM_JUMP_SLOT 003dcae1 FLA_Gemm_internal_check │ │ │ │ -0068a590 0002eb16 R_ARM_JUMP_SLOT 0057af11 FLA_Bidiag_UT_u_blk_var2 │ │ │ │ -0068a594 0009ed16 R_ARM_JUMP_SLOT 004d0b31 FLA_Syr2k_lt_blk_var7 │ │ │ │ -0068a598 00114f16 R_ARM_JUMP_SLOT 00627745 FLA_Sylv_nn_blk_var2 │ │ │ │ -0068a59c 00010916 R_ARM_JUMP_SLOT 003f5fcd FLA_adjust_strides │ │ │ │ -0068a5a0 00179a16 R_ARM_JUMP_SLOT 001668b5 dgeqrt3_ │ │ │ │ -0068a5a4 0012fa16 R_ARM_JUMP_SLOT 003f1935 FLASH_Obj_base_scalar_width │ │ │ │ -0068a5a8 000f6716 R_ARM_JUMP_SLOT 00276bcd slasq6_ │ │ │ │ -0068a5ac 000dae16 R_ARM_JUMP_SLOT 003bf395 bl1_cher_blas │ │ │ │ -0068a5b0 0001f616 R_ARM_JUMP_SLOT 0040cb31 fla_dlamc4 │ │ │ │ -0068a5b4 00080116 R_ARM_JUMP_SLOT 00425871 FLA_Apply_pivots_unb_external │ │ │ │ -0068a5b8 00073416 R_ARM_JUMP_SLOT 00456811 FLA_Gemm_nn_blk_var1 │ │ │ │ -0068a5bc 000aa616 R_ARM_JUMP_SLOT 002abbf1 ssytri2x_ │ │ │ │ -0068a5c0 00060d16 R_ARM_JUMP_SLOT 003ae7f9 pow_dd │ │ │ │ -0068a5c4 00081416 R_ARM_JUMP_SLOT 00408431 FLA_LU_find_zero_on_diagonal │ │ │ │ -0068a5c8 0003b316 R_ARM_JUMP_SLOT 003d1f19 bl1_crandv │ │ │ │ -0068a5cc 00142616 R_ARM_JUMP_SLOT 00423199 FLA_Hemm_ru_task │ │ │ │ -0068a5d0 001c4916 R_ARM_JUMP_SLOT 0054fac5 FLA_LQ_UT_opd_var2 │ │ │ │ -0068a5d4 001a3b16 R_ARM_JUMP_SLOT 003eccd9 FLASH_Apply_pivots_cntl_finalize │ │ │ │ -0068a5d8 00092216 R_ARM_JUMP_SLOT 003d8821 FLA_Shift_pivots_to_check │ │ │ │ -0068a5dc 0001b916 R_ARM_JUMP_SLOT 00439335 FLA_Trsv_uc │ │ │ │ -0068a5e0 0007a616 R_ARM_JUMP_SLOT 00403a59 FLA_Random_tri_matrix │ │ │ │ -0068a5e4 0008f316 R_ARM_JUMP_SLOT 0049b189 FLA_Her2k_un_unb_var6 │ │ │ │ -0068a5e8 00180316 R_ARM_JUMP_SLOT 004267a5 FLA_LU_piv_unb_ext │ │ │ │ -0068a5ec 00047e16 R_ARM_JUMP_SLOT 003ba051 bl1_zscalmr │ │ │ │ -0068a5f0 000b5316 R_ARM_JUMP_SLOT 0042676d FLA_LU_piv_unb_external │ │ │ │ -0068a5f4 00088d16 R_ARM_JUMP_SLOT 00266e39 slaqtr_ │ │ │ │ -0068a5f8 00012b16 R_ARM_JUMP_SLOT 003f20a1 FLASH_Obj_create_ext │ │ │ │ -0068a5fc 000c9216 R_ARM_JUMP_SLOT 0056e45d FLA_Ttmm_l_opz_var2 │ │ │ │ -0068a600 00024616 R_ARM_JUMP_SLOT 0027ecf9 slasyf_ │ │ │ │ -0068a604 0010dd16 R_ARM_JUMP_SLOT 003d4da1 FLA_Obj_create_conf_to_check │ │ │ │ -0068a608 0006b316 R_ARM_JUMP_SLOT 0043ca49 FLA_Gemm_cc_blk_var3 │ │ │ │ -0068a60c 00145c16 R_ARM_JUMP_SLOT 0047a74d FLA_Hemm_ru_blk_var6 │ │ │ │ -0068a610 00156916 R_ARM_JUMP_SLOT 00506a7d FLA_Trmm_ruc_unb_var4 │ │ │ │ -0068a614 00062116 R_ARM_JUMP_SLOT 004f00ad FLA_Trmm_ruc │ │ │ │ -0068a618 00117e16 R_ARM_JUMP_SLOT 004c9c15 FLA_Syr2k_ln_blk_var9 │ │ │ │ -0068a61c 00031316 R_ARM_JUMP_SLOT 003f68cd FLA_Check_valid_conj │ │ │ │ -0068a620 0012d716 R_ARM_JUMP_SLOT 003b9a09 bl1_zdscalm │ │ │ │ -0068a624 000cd216 R_ARM_JUMP_SLOT 0056bc29 FLA_Trinv_uu_ops_var3 │ │ │ │ -0068a628 00132616 R_ARM_JUMP_SLOT 005a2145 FLA_Eig_gest_il_opt_var3 │ │ │ │ -0068a62c 001b9e16 R_ARM_JUMP_SLOT 003e80a5 FLA_Cntl_syr2k_obj_create │ │ │ │ -0068a630 0001c316 R_ARM_JUMP_SLOT 003b8589 bl1_icopyv │ │ │ │ -0068a634 00143e16 R_ARM_JUMP_SLOT 003e3c15 FLA_LU_nopiv_solve_check │ │ │ │ -0068a638 000ed616 R_ARM_JUMP_SLOT 00409a35 FLA_Househ2s_UT_r_opc │ │ │ │ -0068a63c 00166216 R_ARM_JUMP_SLOT 00485921 FLA_Her2k_lh_unb_var10 │ │ │ │ -0068a640 000c0d16 R_ARM_JUMP_SLOT 0052dee1 FLA_Bsvd_find_max_min_opd │ │ │ │ -0068a644 00058816 R_ARM_JUMP_SLOT 003b42ad bl1_caxpysv │ │ │ │ -0068a648 001a0916 R_ARM_JUMP_SLOT 004ea721 FLA_Syrk_un_unb_var3 │ │ │ │ -0068a64c 001a0016 R_ARM_JUMP_SLOT 004baf9d FLA_Symm_rl_blk_var8 │ │ │ │ -0068a650 0007b216 R_ARM_JUMP_SLOT 003ecd2d FLASH_CAQR2_UT_cntl_init │ │ │ │ -0068a654 00177716 R_ARM_JUMP_SLOT 005b676d FLA_Eig_gest_nl_unb_var5 │ │ │ │ -0068a658 0014b116 R_ARM_JUMP_SLOT 003dc0dd FLA_Syr2_check │ │ │ │ -0068a65c 00148616 R_ARM_JUMP_SLOT 005aa151 FLA_Eig_gest_iu_ops_var2 │ │ │ │ -0068a660 0004a416 R_ARM_JUMP_SLOT 003e7f29 FLA_Cntl_swap_obj_create │ │ │ │ -0068a664 00120a16 R_ARM_JUMP_SLOT 00553a19 FLA_QR_UT_ops_var1 │ │ │ │ +0068a548 00103616 R_ARM_JUMP_SLOT 005680c5 FLA_Trinv_un_opd_var1 │ │ │ │ +0068a54c 00196416 R_ARM_JUMP_SLOT 004e984d FLA_Syrk_un_blk_var6 │ │ │ │ +0068a550 000c1a16 R_ARM_JUMP_SLOT 00667731 FLA_Apply_Q_UT_lnbc_blk_var3 │ │ │ │ +0068a554 00060516 R_ARM_JUMP_SLOT 006356e9 FLA_Apply_G_rf_asc_var2 │ │ │ │ +0068a558 001ae416 R_ARM_JUMP_SLOT 003e9ffd FLA_Syrk_cntl_init │ │ │ │ +0068a55c 00170816 R_ARM_JUMP_SLOT 003ed565 FLASH_QR2_UT_cntl_init │ │ │ │ +0068a560 00059316 R_ARM_JUMP_SLOT 001418b5 ctzrzf_ │ │ │ │ +0068a564 00118216 R_ARM_JUMP_SLOT 003f7fc5 FLA_Check_matrix_matrix_dims │ │ │ │ +0068a568 0002f016 R_ARM_JUMP_SLOT 004338bd FLA_Scal_blk_var1 │ │ │ │ +0068a56c 000b1916 R_ARM_JUMP_SLOT 00431b1d FLA_Copyt_t │ │ │ │ +0068a570 000e5c16 R_ARM_JUMP_SLOT 005573f9 FLA_QR_UT_inc_blk_var2 │ │ │ │ +0068a574 0009c716 R_ARM_JUMP_SLOT 0040a649 FLA_Househ3UD_UT_opc │ │ │ │ +0068a578 00180516 R_ARM_JUMP_SLOT 0010eb15 cpbtrs_ │ │ │ │ +0068a57c 000eea16 R_ARM_JUMP_SLOT 003d5b79 FLA_Repart_1x2_to_1x3_check │ │ │ │ +0068a580 0001af16 R_ARM_JUMP_SLOT 005fc459 FLA_Sylv_hh_blk_var16 │ │ │ │ +0068a584 000fe616 R_ARM_JUMP_SLOT 00644015 FLA_Apply_HUD_UT_l_opt_var1 │ │ │ │ +0068a588 000d5516 R_ARM_JUMP_SLOT 00524d51 FLA_Trsm_rlt_unb_var1 │ │ │ │ +0068a58c 00107a16 R_ARM_JUMP_SLOT 003dccb5 FLA_Gemm_internal_check │ │ │ │ +0068a590 0002eb16 R_ARM_JUMP_SLOT 0057b385 FLA_Bidiag_UT_u_blk_var2 │ │ │ │ +0068a594 0009ed16 R_ARM_JUMP_SLOT 004d0b15 FLA_Syr2k_lt_blk_var7 │ │ │ │ +0068a598 00114f16 R_ARM_JUMP_SLOT 0062772d FLA_Sylv_nn_blk_var2 │ │ │ │ +0068a59c 00010916 R_ARM_JUMP_SLOT 003f5fd5 FLA_adjust_strides │ │ │ │ +0068a5a0 00179a16 R_ARM_JUMP_SLOT 00168059 dgeqrt3_ │ │ │ │ +0068a5a4 0012fa16 R_ARM_JUMP_SLOT 003f193d FLASH_Obj_base_scalar_width │ │ │ │ +0068a5a8 000f6716 R_ARM_JUMP_SLOT 00276bad slasq6_ │ │ │ │ +0068a5ac 000dae16 R_ARM_JUMP_SLOT 003bfd9d bl1_cher_blas │ │ │ │ +0068a5b0 0001f616 R_ARM_JUMP_SLOT 0040cb39 fla_dlamc4 │ │ │ │ +0068a5b4 00080116 R_ARM_JUMP_SLOT 00425879 FLA_Apply_pivots_unb_external │ │ │ │ +0068a5b8 00073416 R_ARM_JUMP_SLOT 00456819 FLA_Gemm_nn_blk_var1 │ │ │ │ +0068a5bc 000aa616 R_ARM_JUMP_SLOT 002ac651 ssytri2x_ │ │ │ │ +0068a5c0 00060d16 R_ARM_JUMP_SLOT 003ae809 pow_dd │ │ │ │ +0068a5c4 00081416 R_ARM_JUMP_SLOT 00408439 FLA_LU_find_zero_on_diagonal │ │ │ │ +0068a5c8 0003b316 R_ARM_JUMP_SLOT 003d1f21 bl1_crandv │ │ │ │ +0068a5cc 00142616 R_ARM_JUMP_SLOT 004231a1 FLA_Hemm_ru_task │ │ │ │ +0068a5d0 001c4916 R_ARM_JUMP_SLOT 0054f795 FLA_LQ_UT_opd_var2 │ │ │ │ +0068a5d4 001a3b16 R_ARM_JUMP_SLOT 003ecce1 FLASH_Apply_pivots_cntl_finalize │ │ │ │ +0068a5d8 00092216 R_ARM_JUMP_SLOT 003d8895 FLA_Shift_pivots_to_check │ │ │ │ +0068a5dc 0001b916 R_ARM_JUMP_SLOT 0043925d FLA_Trsv_uc │ │ │ │ +0068a5e0 0007a616 R_ARM_JUMP_SLOT 00403a65 FLA_Random_tri_matrix │ │ │ │ +0068a5e4 0008f316 R_ARM_JUMP_SLOT 0049b16d FLA_Her2k_un_unb_var6 │ │ │ │ +0068a5e8 00180316 R_ARM_JUMP_SLOT 004267ad FLA_LU_piv_unb_ext │ │ │ │ +0068a5ec 00047e16 R_ARM_JUMP_SLOT 003bbaf5 bl1_zscalmr │ │ │ │ +0068a5f0 000b5316 R_ARM_JUMP_SLOT 00426775 FLA_LU_piv_unb_external │ │ │ │ +0068a5f4 00088d16 R_ARM_JUMP_SLOT 00266e29 slaqtr_ │ │ │ │ +0068a5f8 00012b16 R_ARM_JUMP_SLOT 003f20a9 FLASH_Obj_create_ext │ │ │ │ +0068a5fc 000c9216 R_ARM_JUMP_SLOT 0056e71d FLA_Ttmm_l_opz_var2 │ │ │ │ +0068a600 00024616 R_ARM_JUMP_SLOT 0027e9bd slasyf_ │ │ │ │ +0068a604 0010dd16 R_ARM_JUMP_SLOT 003d4da9 FLA_Obj_create_conf_to_check │ │ │ │ +0068a608 0006b316 R_ARM_JUMP_SLOT 0043ca51 FLA_Gemm_cc_blk_var3 │ │ │ │ +0068a60c 00145c16 R_ARM_JUMP_SLOT 0047a731 FLA_Hemm_ru_blk_var6 │ │ │ │ +0068a610 00156916 R_ARM_JUMP_SLOT 00506a61 FLA_Trmm_ruc_unb_var4 │ │ │ │ +0068a614 00062116 R_ARM_JUMP_SLOT 004f0091 FLA_Trmm_ruc │ │ │ │ +0068a618 00117e16 R_ARM_JUMP_SLOT 004c9bf9 FLA_Syr2k_ln_blk_var9 │ │ │ │ +0068a61c 00031316 R_ARM_JUMP_SLOT 003f799d FLA_Check_valid_conj │ │ │ │ +0068a620 0012d716 R_ARM_JUMP_SLOT 003b9a19 bl1_zdscalm │ │ │ │ +0068a624 000cd216 R_ARM_JUMP_SLOT 0056b6a1 FLA_Trinv_uu_ops_var3 │ │ │ │ +0068a628 00132616 R_ARM_JUMP_SLOT 005a2125 FLA_Eig_gest_il_opt_var3 │ │ │ │ +0068a62c 001b9e16 R_ARM_JUMP_SLOT 003e80ad FLA_Cntl_syr2k_obj_create │ │ │ │ +0068a630 0001c316 R_ARM_JUMP_SLOT 003b8599 bl1_icopyv │ │ │ │ +0068a634 00143e16 R_ARM_JUMP_SLOT 003e3be5 FLA_LU_nopiv_solve_check │ │ │ │ +0068a638 000ed616 R_ARM_JUMP_SLOT 00409a3d FLA_Househ2s_UT_r_opc │ │ │ │ +0068a63c 00166216 R_ARM_JUMP_SLOT 00485329 FLA_Her2k_lh_unb_var10 │ │ │ │ +0068a640 000c0d16 R_ARM_JUMP_SLOT 0052dec5 FLA_Bsvd_find_max_min_opd │ │ │ │ +0068a644 00058816 R_ARM_JUMP_SLOT 003b5b01 bl1_caxpysv │ │ │ │ +0068a648 001a0916 R_ARM_JUMP_SLOT 004eab35 FLA_Syrk_un_unb_var3 │ │ │ │ +0068a64c 001a0016 R_ARM_JUMP_SLOT 004baf81 FLA_Symm_rl_blk_var8 │ │ │ │ +0068a650 0007b216 R_ARM_JUMP_SLOT 003ecd35 FLASH_CAQR2_UT_cntl_init │ │ │ │ +0068a654 00177716 R_ARM_JUMP_SLOT 005b5041 FLA_Eig_gest_nl_unb_var5 │ │ │ │ +0068a658 0014b116 R_ARM_JUMP_SLOT 003dc241 FLA_Syr2_check │ │ │ │ +0068a65c 00148616 R_ARM_JUMP_SLOT 005aa131 FLA_Eig_gest_iu_ops_var2 │ │ │ │ +0068a660 0004a416 R_ARM_JUMP_SLOT 003e7f31 FLA_Cntl_swap_obj_create │ │ │ │ +0068a664 00120a16 R_ARM_JUMP_SLOT 005539f9 FLA_QR_UT_ops_var1 │ │ │ │ 0068a668 0000b216 R_ARM_JUMP_SLOT 00000000 zswap_ │ │ │ │ -0068a66c 00133816 R_ARM_JUMP_SLOT 00370291 zsytrs_ │ │ │ │ -0068a670 0015bb16 R_ARM_JUMP_SLOT 002cfdb1 zgbtrs_ │ │ │ │ -0068a674 000bc016 R_ARM_JUMP_SLOT 0064223d FLA_Apply_H2_UT_l_opc_var1 │ │ │ │ -0068a678 0009fd16 R_ARM_JUMP_SLOT 004dc429 FLA_Syr2k_ut_blk_var3 │ │ │ │ -0068a67c 000f1116 R_ARM_JUMP_SLOT 00633715 FLA_Apply_CAQ_UT_inc_internal │ │ │ │ -0068a680 00018716 R_ARM_JUMP_SLOT 003ebfc1 FLA_QR2_UT_cntl_finalize │ │ │ │ -0068a684 0014a816 R_ARM_JUMP_SLOT 00505015 FLA_Trmm_ruc_blk_var3 │ │ │ │ -0068a688 000db416 R_ARM_JUMP_SLOT 0050f4d5 FLA_Trsm_ruh │ │ │ │ -0068a68c 000aff16 R_ARM_JUMP_SLOT 003be5c5 bl1_zscopymrt │ │ │ │ -0068a690 000f2516 R_ARM_JUMP_SLOT 003f09dd FLASH_Obj_scalar_col_offset │ │ │ │ -0068a694 001c4116 R_ARM_JUMP_SLOT 00290619 sporfs_ │ │ │ │ -0068a698 00052f16 R_ARM_JUMP_SLOT 003acfd9 xerbla_ │ │ │ │ -0068a69c 001c3f16 R_ARM_JUMP_SLOT 00427475 FLA_Ttmm_u_blk_ext │ │ │ │ -0068a6a0 00111816 R_ARM_JUMP_SLOT 00566e0d FLA_Trinv_lu_unb_var4 │ │ │ │ -0068a6a4 001bde16 R_ARM_JUMP_SLOT 001a3d21 dlaqr3_ │ │ │ │ -0068a6a8 001a7616 R_ARM_JUMP_SLOT 003ac24d dlamc3_ │ │ │ │ -0068a6ac 00012c16 R_ARM_JUMP_SLOT 004b61e5 FLA_Symm_lu_unb_var3 │ │ │ │ +0068a66c 00133816 R_ARM_JUMP_SLOT 00371831 zsytrs_ │ │ │ │ +0068a670 0015bb16 R_ARM_JUMP_SLOT 002d0e79 zgbtrs_ │ │ │ │ +0068a674 000bc016 R_ARM_JUMP_SLOT 00640685 FLA_Apply_H2_UT_l_opc_var1 │ │ │ │ +0068a678 0009fd16 R_ARM_JUMP_SLOT 004dbdc9 FLA_Syr2k_ut_blk_var3 │ │ │ │ +0068a67c 000f1116 R_ARM_JUMP_SLOT 006336fd FLA_Apply_CAQ_UT_inc_internal │ │ │ │ +0068a680 00018716 R_ARM_JUMP_SLOT 003ebfc9 FLA_QR2_UT_cntl_finalize │ │ │ │ +0068a684 0014a816 R_ARM_JUMP_SLOT 00504ff9 FLA_Trmm_ruc_blk_var3 │ │ │ │ +0068a688 000db416 R_ARM_JUMP_SLOT 0050f4b9 FLA_Trsm_ruh │ │ │ │ +0068a68c 000aff16 R_ARM_JUMP_SLOT 003be5d5 bl1_zscopymrt │ │ │ │ +0068a690 000f2516 R_ARM_JUMP_SLOT 003f09e5 FLASH_Obj_scalar_col_offset │ │ │ │ +0068a694 001c4116 R_ARM_JUMP_SLOT 0028ff5d sporfs_ │ │ │ │ +0068a698 00052f16 R_ARM_JUMP_SLOT 003ace1d xerbla_ │ │ │ │ +0068a69c 001c3f16 R_ARM_JUMP_SLOT 00427319 FLA_Ttmm_u_blk_ext │ │ │ │ +0068a6a0 00111816 R_ARM_JUMP_SLOT 00566df5 FLA_Trinv_lu_unb_var4 │ │ │ │ +0068a6a4 001bde16 R_ARM_JUMP_SLOT 001a3c19 dlaqr3_ │ │ │ │ +0068a6a8 001a7616 R_ARM_JUMP_SLOT 003aade5 dlamc3_ │ │ │ │ +0068a6ac 00012c16 R_ARM_JUMP_SLOT 004b5c91 FLA_Symm_lu_unb_var3 │ │ │ │ 0068a6b0 00116216 R_ARM_JUMP_SLOT 00169d71 dggbak_ │ │ │ │ -0068a6b4 000e6a16 R_ARM_JUMP_SLOT 0040d861 FLA_Sort_evd_b_opd │ │ │ │ -0068a6b8 00063716 R_ARM_JUMP_SLOT 0057837d FLA_Bidiag_UT_l_scale_diagonals │ │ │ │ -0068a6bc 0011b716 R_ARM_JUMP_SLOT 004097c9 FLA_Househ2s_UT_l_opz │ │ │ │ -0068a6c0 0019df16 R_ARM_JUMP_SLOT 0035fd89 zspcon_ │ │ │ │ -0068a6c4 0011a916 R_ARM_JUMP_SLOT 0038dda9 zunghr_ │ │ │ │ -0068a6c8 00123016 R_ARM_JUMP_SLOT 0033fc6d zlarzb_ │ │ │ │ +0068a6b4 000e6a16 R_ARM_JUMP_SLOT 0040db9d FLA_Sort_evd_b_opd │ │ │ │ +0068a6b8 00063716 R_ARM_JUMP_SLOT 00577951 FLA_Bidiag_UT_l_scale_diagonals │ │ │ │ +0068a6bc 0011b716 R_ARM_JUMP_SLOT 004097d1 FLA_Househ2s_UT_l_opz │ │ │ │ +0068a6c0 0019df16 R_ARM_JUMP_SLOT 00360829 zspcon_ │ │ │ │ +0068a6c4 0011a916 R_ARM_JUMP_SLOT 00390841 zunghr_ │ │ │ │ +0068a6c8 00123016 R_ARM_JUMP_SLOT 0033fc51 zlarzb_ │ │ │ │ 0068a6cc 0000b316 R_ARM_JUMP_SLOT 00000000 dspmv_ │ │ │ │ -0068a6d0 000fc416 R_ARM_JUMP_SLOT 00541155 FLA_LU_nopiv_opd_var2 │ │ │ │ -0068a6d4 000af116 R_ARM_JUMP_SLOT 003d2c11 bl1_csshiftdiag │ │ │ │ -0068a6d8 00114416 R_ARM_JUMP_SLOT 005c5b21 FLA_Hess_UT_step_opz_var1 │ │ │ │ -0068a6dc 001b6816 R_ARM_JUMP_SLOT 0040ab25 FLA_Norm1_tridiag_opd │ │ │ │ -0068a6e0 00104d16 R_ARM_JUMP_SLOT 00520a1d FLA_Trsm_rlh_unb_var3 │ │ │ │ -0068a6e4 0008f416 R_ARM_JUMP_SLOT 0049b751 FLA_Her2k_un_unb_var7 │ │ │ │ -0068a6e8 00065b16 R_ARM_JUMP_SLOT 004651c1 FLA_Hemm_ll_blk_var10 │ │ │ │ -0068a6ec 001a9c16 R_ARM_JUMP_SLOT 00500ff1 FLA_Trmm_rlh_blk_var2 │ │ │ │ -0068a6f0 00160416 R_ARM_JUMP_SLOT 003d6b21 FLA_Fill_with_logarithmic_dist_check │ │ │ │ -0068a6f4 0001fc16 R_ARM_JUMP_SLOT 0017263d dgttrf_ │ │ │ │ -0068a6f8 00155e16 R_ARM_JUMP_SLOT 003bba35 bl1_cswapmt │ │ │ │ -0068a6fc 000f5916 R_ARM_JUMP_SLOT 004840ad FLA_Her2k_lh_blk_var6 │ │ │ │ -0068a700 00020c16 R_ARM_JUMP_SLOT 00657ba9 FLA_Apply_Q_UT_create_workspace │ │ │ │ -0068a704 001b8d16 R_ARM_JUMP_SLOT 002ebd61 zggbal_ │ │ │ │ -0068a708 000f5816 R_ARM_JUMP_SLOT 0042d459 FLA_Axpyt_t_blk_var4 │ │ │ │ -0068a70c 000c5716 R_ARM_JUMP_SLOT 0050585d FLA_Trmm_rlt_unb_var2 │ │ │ │ -0068a710 0004e416 R_ARM_JUMP_SLOT 003e9b9d FLA_Hemm_cntl_finalize │ │ │ │ -0068a714 00190816 R_ARM_JUMP_SLOT 00567499 FLA_Trinv_un_blk_var2 │ │ │ │ -0068a718 00116d16 R_ARM_JUMP_SLOT 003ede71 FLASH_Obj_create_hier_copy_of_flat_ext_check │ │ │ │ -0068a71c 00133916 R_ARM_JUMP_SLOT 00547a39 FLA_LU_piv_opz_var3 │ │ │ │ -0068a720 00119f16 R_ARM_JUMP_SLOT 003f6dc5 FLA_Check_if_vector │ │ │ │ -0068a724 0006b516 R_ARM_JUMP_SLOT 003cc5ad bl1_zaxpyv2b │ │ │ │ -0068a728 0014c616 R_ARM_JUMP_SLOT 00405b11 FLA_Sort_f_opd │ │ │ │ -0068a72c 0011e216 R_ARM_JUMP_SLOT 0046b27d FLA_Hemm_ll_unb_var8 │ │ │ │ -0068a730 000a3f16 R_ARM_JUMP_SLOT 003bbedd bl1_ccopymr │ │ │ │ -0068a734 00172616 R_ARM_JUMP_SLOT 001c52d9 dlatrs_ │ │ │ │ -0068a738 00170016 R_ARM_JUMP_SLOT 00517aa9 FLA_Trsm_luc_unb_var3 │ │ │ │ -0068a73c 000c1016 R_ARM_JUMP_SLOT 003ec731 FLASH_Apply_CAQ_UT_inc_cntl_init │ │ │ │ -0068a740 00102716 R_ARM_JUMP_SLOT 005625b5 FLA_Trinv_ln_opd_var1 │ │ │ │ -0068a744 0001f016 R_ARM_JUMP_SLOT 0057097d FLA_Ttmm_u_opz_var2 │ │ │ │ -0068a748 0009dc16 R_ARM_JUMP_SLOT 0011d9bd cptts2_ │ │ │ │ -0068a74c 00149416 R_ARM_JUMP_SLOT 003c4635 bl1_dsyrk │ │ │ │ -0068a750 00114216 R_ARM_JUMP_SLOT 00132dcd ctfsm_ │ │ │ │ -0068a754 00053d16 R_ARM_JUMP_SLOT 004197f1 FLA_Scalc │ │ │ │ -0068a758 000f1e16 R_ARM_JUMP_SLOT 005f2c21 FLA_Lyap_n_opd_var4 │ │ │ │ -0068a75c 0002c216 R_ARM_JUMP_SLOT 003d47d1 FLA_Copy_object_to_buffer_check │ │ │ │ -0068a760 000f5d16 R_ARM_JUMP_SLOT 003f67e9 FLA_Obj_flip_view │ │ │ │ -0068a764 0017ae16 R_ARM_JUMP_SLOT 003fa93d FLA_Obj_vector_dim │ │ │ │ -0068a768 0017fd16 R_ARM_JUMP_SLOT 003c0bc1 bl1_dsyr │ │ │ │ -0068a76c 001c2f16 R_ARM_JUMP_SLOT 0045a415 FLA_Gemm_nt_unb_var6 │ │ │ │ -0068a770 0007cb16 R_ARM_JUMP_SLOT 0050af0d FLA_Trmm_run_unb_var2 │ │ │ │ -0068a774 0011b116 R_ARM_JUMP_SLOT 000895c9 ztrti2_check │ │ │ │ -0068a778 00170116 R_ARM_JUMP_SLOT 003d7d11 FLA_Norm1_check │ │ │ │ -0068a77c 00144d16 R_ARM_JUMP_SLOT 003f7c51 FLA_Check_object_length_equals │ │ │ │ +0068a6d0 000fc416 R_ARM_JUMP_SLOT 00542a69 FLA_LU_nopiv_opd_var2 │ │ │ │ +0068a6d4 000af116 R_ARM_JUMP_SLOT 003d3a25 bl1_csshiftdiag │ │ │ │ +0068a6d8 00114416 R_ARM_JUMP_SLOT 005c5b01 FLA_Hess_UT_step_opz_var1 │ │ │ │ +0068a6dc 001b6816 R_ARM_JUMP_SLOT 0040a065 FLA_Norm1_tridiag_opd │ │ │ │ +0068a6e0 00104d16 R_ARM_JUMP_SLOT 00521109 FLA_Trsm_rlh_unb_var3 │ │ │ │ +0068a6e4 0008f416 R_ARM_JUMP_SLOT 0049b735 FLA_Her2k_un_unb_var7 │ │ │ │ +0068a6e8 00065b16 R_ARM_JUMP_SLOT 00463e15 FLA_Hemm_ll_blk_var10 │ │ │ │ +0068a6ec 001a9c16 R_ARM_JUMP_SLOT 00500bb1 FLA_Trmm_rlh_blk_var2 │ │ │ │ +0068a6f0 00160416 R_ARM_JUMP_SLOT 003d6b29 FLA_Fill_with_logarithmic_dist_check │ │ │ │ +0068a6f4 0001fc16 R_ARM_JUMP_SLOT 00172429 dgttrf_ │ │ │ │ +0068a6f8 00155e16 R_ARM_JUMP_SLOT 003bb445 bl1_cswapmt │ │ │ │ +0068a6fc 000f5916 R_ARM_JUMP_SLOT 00483785 FLA_Her2k_lh_blk_var6 │ │ │ │ +0068a700 00020c16 R_ARM_JUMP_SLOT 00657fb1 FLA_Apply_Q_UT_create_workspace │ │ │ │ +0068a704 001b8d16 R_ARM_JUMP_SLOT 002ebd39 zggbal_ │ │ │ │ +0068a708 000f5816 R_ARM_JUMP_SLOT 0042d54d FLA_Axpyt_t_blk_var4 │ │ │ │ +0068a70c 000c5716 R_ARM_JUMP_SLOT 00505341 FLA_Trmm_rlt_unb_var2 │ │ │ │ +0068a710 0004e416 R_ARM_JUMP_SLOT 003e9ba5 FLA_Hemm_cntl_finalize │ │ │ │ +0068a714 00190816 R_ARM_JUMP_SLOT 00567481 FLA_Trinv_un_blk_var2 │ │ │ │ +0068a718 00116d16 R_ARM_JUMP_SLOT 003ede79 FLASH_Obj_create_hier_copy_of_flat_ext_check │ │ │ │ +0068a71c 00133916 R_ARM_JUMP_SLOT 005485f9 FLA_LU_piv_opz_var3 │ │ │ │ +0068a720 00119f16 R_ARM_JUMP_SLOT 003f7e95 FLA_Check_if_vector │ │ │ │ +0068a724 0006b516 R_ARM_JUMP_SLOT 003cc5bd bl1_zaxpyv2b │ │ │ │ +0068a728 0014c616 R_ARM_JUMP_SLOT 004059f5 FLA_Sort_f_opd │ │ │ │ +0068a72c 0011e216 R_ARM_JUMP_SLOT 0046b261 FLA_Hemm_ll_unb_var8 │ │ │ │ +0068a730 000a3f16 R_ARM_JUMP_SLOT 003bbeed bl1_ccopymr │ │ │ │ +0068a734 00172616 R_ARM_JUMP_SLOT 001c52e1 dlatrs_ │ │ │ │ +0068a738 00170016 R_ARM_JUMP_SLOT 00517a8d FLA_Trsm_luc_unb_var3 │ │ │ │ +0068a73c 000c1016 R_ARM_JUMP_SLOT 003ec739 FLASH_Apply_CAQ_UT_inc_cntl_init │ │ │ │ +0068a740 00102716 R_ARM_JUMP_SLOT 0056259d FLA_Trinv_ln_opd_var1 │ │ │ │ +0068a744 0001f016 R_ARM_JUMP_SLOT 0057069d FLA_Ttmm_u_opz_var2 │ │ │ │ +0068a748 0009dc16 R_ARM_JUMP_SLOT 0011d9b5 cptts2_ │ │ │ │ +0068a74c 00149416 R_ARM_JUMP_SLOT 003c4645 bl1_dsyrk │ │ │ │ +0068a750 00114216 R_ARM_JUMP_SLOT 00132dc5 ctfsm_ │ │ │ │ +0068a754 00053d16 R_ARM_JUMP_SLOT 004197f9 FLA_Scalc │ │ │ │ +0068a758 000f1e16 R_ARM_JUMP_SLOT 005f22c9 FLA_Lyap_n_opd_var4 │ │ │ │ +0068a75c 0002c216 R_ARM_JUMP_SLOT 003d47d9 FLA_Copy_object_to_buffer_check │ │ │ │ +0068a760 000f5d16 R_ARM_JUMP_SLOT 003f67f1 FLA_Obj_flip_view │ │ │ │ +0068a764 0017ae16 R_ARM_JUMP_SLOT 003fa949 FLA_Obj_vector_dim │ │ │ │ +0068a768 0017fd16 R_ARM_JUMP_SLOT 003c0bd1 bl1_dsyr │ │ │ │ +0068a76c 001c2f16 R_ARM_JUMP_SLOT 0045a41d FLA_Gemm_nt_unb_var6 │ │ │ │ +0068a770 0007cb16 R_ARM_JUMP_SLOT 0050b32d FLA_Trmm_run_unb_var2 │ │ │ │ +0068a774 0011b116 R_ARM_JUMP_SLOT 0008970d ztrti2_check │ │ │ │ +0068a778 00170116 R_ARM_JUMP_SLOT 003d7d19 FLA_Norm1_check │ │ │ │ +0068a77c 00144d16 R_ARM_JUMP_SLOT 003f8d21 FLA_Check_object_length_equals │ │ │ │ 0068a780 00185516 R_ARM_JUMP_SLOT 0006e1a9 clauum_ │ │ │ │ -0068a784 00182016 R_ARM_JUMP_SLOT 005a80bd FLA_Eig_gest_iu_blk_var5 │ │ │ │ -0068a788 0016ab16 R_ARM_JUMP_SLOT 005578b9 FLA_QR_UT_piv_internal │ │ │ │ -0068a78c 000ae916 R_ARM_JUMP_SLOT 0009791d cgelqf_ │ │ │ │ -0068a790 000e2916 R_ARM_JUMP_SLOT 003bafe9 bl1_cdcopymt │ │ │ │ -0068a794 0009c316 R_ARM_JUMP_SLOT 0025b349 slapy2_ │ │ │ │ -0068a798 0005e516 R_ARM_JUMP_SLOT 0046d8a9 FLA_Hemm_lu_blk_var6 │ │ │ │ -0068a79c 0005bd16 R_ARM_JUMP_SLOT 004aefcd FLA_Symm_ll_unb_var10 │ │ │ │ -0068a7a0 0017c116 R_ARM_JUMP_SLOT 003d1f69 bl1_set_contig_strides │ │ │ │ -0068a7a4 00091c16 R_ARM_JUMP_SLOT 001dc411 dsptrd_ │ │ │ │ -0068a7a8 0009cc16 R_ARM_JUMP_SLOT 00555ab9 FLA_QR_UT_unb_var2 │ │ │ │ -0068a7ac 00189916 R_ARM_JUMP_SLOT 004c6719 FLA_Syr2k_un │ │ │ │ -0068a7b0 000d3516 R_ARM_JUMP_SLOT 00442461 FLA_Gemm_ct_blk_var1 │ │ │ │ -0068a7b4 000d5f16 R_ARM_JUMP_SLOT 00636d21 FLA_Apply_G_rf_asz_var6b │ │ │ │ -0068a7b8 000b1a16 R_ARM_JUMP_SLOT 003d1fed bl1_sscalediag │ │ │ │ -0068a7bc 001bfd16 R_ARM_JUMP_SLOT 0065a059 FLA_Apply_Q_UT_lhbc_blk_var2 │ │ │ │ -0068a7c0 0004a116 R_ARM_JUMP_SLOT 004767d5 FLA_Hemm_rl_unb_var5 │ │ │ │ -0068a7c4 00091516 R_ARM_JUMP_SLOT 003bced5 bl1_czcopymr │ │ │ │ -0068a7c8 00038c16 R_ARM_JUMP_SLOT 0058bd11 FLA_Bidiag_UT_u_unb_var2 │ │ │ │ -0068a7cc 001bbe16 R_ARM_JUMP_SLOT 004fd775 FLA_Trmm_lut_blk_var2 │ │ │ │ -0068a7d0 0013f616 R_ARM_JUMP_SLOT 0025a145 slansp_ │ │ │ │ -0068a7d4 0009d716 R_ARM_JUMP_SLOT 00576a11 FLA_Bidiag_UT_l_extract_diagonals │ │ │ │ -0068a7d8 000ca616 R_ARM_JUMP_SLOT 00287a31 sormql_ │ │ │ │ -0068a7dc 00069c16 R_ARM_JUMP_SLOT 005b2a1d FLA_Eig_gest_nl_opt_var1 │ │ │ │ -0068a7e0 000a4516 R_ARM_JUMP_SLOT 00550319 FLA_QR2_UT_blk_var1 │ │ │ │ -0068a7e4 00152f16 R_ARM_JUMP_SLOT 003eff9d FLASH_Obj_scalar_min_dim │ │ │ │ +0068a784 00182016 R_ARM_JUMP_SLOT 005a82cd FLA_Eig_gest_iu_blk_var5 │ │ │ │ +0068a788 0016ab16 R_ARM_JUMP_SLOT 005571b1 FLA_QR_UT_piv_internal │ │ │ │ +0068a78c 000ae916 R_ARM_JUMP_SLOT 000991a1 cgelqf_ │ │ │ │ +0068a790 000e2916 R_ARM_JUMP_SLOT 003baae9 bl1_cdcopymt │ │ │ │ +0068a794 0009c316 R_ARM_JUMP_SLOT 0025b595 slapy2_ │ │ │ │ +0068a798 0005e516 R_ARM_JUMP_SLOT 0046d88d FLA_Hemm_lu_blk_var6 │ │ │ │ +0068a79c 0005bd16 R_ARM_JUMP_SLOT 004aefb1 FLA_Symm_ll_unb_var10 │ │ │ │ +0068a7a0 0017c116 R_ARM_JUMP_SLOT 003d1f71 bl1_set_contig_strides │ │ │ │ +0068a7a4 00091c16 R_ARM_JUMP_SLOT 001dc419 dsptrd_ │ │ │ │ +0068a7a8 0009cc16 R_ARM_JUMP_SLOT 0055532d FLA_QR_UT_unb_var2 │ │ │ │ +0068a7ac 00189916 R_ARM_JUMP_SLOT 004c69e9 FLA_Syr2k_un │ │ │ │ +0068a7b0 000d3516 R_ARM_JUMP_SLOT 004421f1 FLA_Gemm_ct_blk_var1 │ │ │ │ +0068a7b4 000d5f16 R_ARM_JUMP_SLOT 006368e1 FLA_Apply_G_rf_asz_var6b │ │ │ │ +0068a7b8 000b1a16 R_ARM_JUMP_SLOT 003d1ff5 bl1_sscalediag │ │ │ │ +0068a7bc 001bfd16 R_ARM_JUMP_SLOT 0065a041 FLA_Apply_Q_UT_lhbc_blk_var2 │ │ │ │ +0068a7c0 0004a116 R_ARM_JUMP_SLOT 00476d1d FLA_Hemm_rl_unb_var5 │ │ │ │ +0068a7c4 00091516 R_ARM_JUMP_SLOT 003bcee5 bl1_czcopymr │ │ │ │ +0068a7c8 00038c16 R_ARM_JUMP_SLOT 0058bcf1 FLA_Bidiag_UT_u_unb_var2 │ │ │ │ +0068a7cc 001bbe16 R_ARM_JUMP_SLOT 004fd59d FLA_Trmm_lut_blk_var2 │ │ │ │ +0068a7d0 0013f616 R_ARM_JUMP_SLOT 0025a5d9 slansp_ │ │ │ │ +0068a7d4 0009d716 R_ARM_JUMP_SLOT 00575ef5 FLA_Bidiag_UT_l_extract_diagonals │ │ │ │ +0068a7d8 000ca616 R_ARM_JUMP_SLOT 002889cd sormql_ │ │ │ │ +0068a7dc 00069c16 R_ARM_JUMP_SLOT 005b29fd FLA_Eig_gest_nl_opt_var1 │ │ │ │ +0068a7e0 000a4516 R_ARM_JUMP_SLOT 005502f9 FLA_QR2_UT_blk_var1 │ │ │ │ +0068a7e4 00152f16 R_ARM_JUMP_SLOT 003effa5 FLASH_Obj_scalar_min_dim │ │ │ │ 0068a7e8 0000b416 R_ARM_JUMP_SLOT 00000000 zsymm_ │ │ │ │ -0068a7ec 00033516 R_ARM_JUMP_SLOT 004e7989 FLA_Syrk_lt_unb_var2 │ │ │ │ -0068a7f0 0012ef16 R_ARM_JUMP_SLOT 003f0991 FLASH_Obj_adjust_views │ │ │ │ -0068a7f4 0007d016 R_ARM_JUMP_SLOT 003d6059 FLA_Add_to_diag_check │ │ │ │ -0068a7f8 001beb16 R_ARM_JUMP_SLOT 003cada1 bl1_ctrsm_blas │ │ │ │ -0068a7fc 00090816 R_ARM_JUMP_SLOT 001ebba1 dsytrs_ │ │ │ │ +0068a7ec 00033516 R_ARM_JUMP_SLOT 004e796d FLA_Syrk_lt_unb_var2 │ │ │ │ +0068a7f0 0012ef16 R_ARM_JUMP_SLOT 003f0999 FLASH_Obj_adjust_views │ │ │ │ +0068a7f4 0007d016 R_ARM_JUMP_SLOT 003d6061 FLA_Add_to_diag_check │ │ │ │ +0068a7f8 001beb16 R_ARM_JUMP_SLOT 003cadb1 bl1_ctrsm_blas │ │ │ │ +0068a7fc 00090816 R_ARM_JUMP_SLOT 001ece75 dsytrs_ │ │ │ │ 0068a800 0000b516 R_ARM_JUMP_SLOT 00000000 ztrmm_ │ │ │ │ 0068a804 00070c16 R_ARM_JUMP_SLOT 000730ad dormqr_ │ │ │ │ -0068a808 001c6b16 R_ARM_JUMP_SLOT 003d862d FLA_Set_to_identity_check │ │ │ │ -0068a80c 00143616 R_ARM_JUMP_SLOT 005bb355 FLA_Eig_gest_nu_ops_var4 │ │ │ │ -0068a810 00110216 R_ARM_JUMP_SLOT 003bc765 bl1_zscopymr │ │ │ │ -0068a814 001b8e16 R_ARM_JUMP_SLOT 0057f241 FLA_Bidiag_UT_u_step_ofs_var2 │ │ │ │ -0068a818 0014d116 R_ARM_JUMP_SLOT 00440c91 FLA_Gemm_cn_blk_var4 │ │ │ │ -0068a81c 001add16 R_ARM_JUMP_SLOT 003edc19 FLASH_Obj_blocksizes_check │ │ │ │ -0068a820 001a3016 R_ARM_JUMP_SLOT 0059fd35 FLA_Eig_gest_il_opd_var1 │ │ │ │ +0068a808 001c6b16 R_ARM_JUMP_SLOT 003d8635 FLA_Set_to_identity_check │ │ │ │ +0068a80c 00143616 R_ARM_JUMP_SLOT 005bb335 FLA_Eig_gest_nu_ops_var4 │ │ │ │ +0068a810 00110216 R_ARM_JUMP_SLOT 003bc775 bl1_zscopymr │ │ │ │ +0068a814 001b8e16 R_ARM_JUMP_SLOT 0057f221 FLA_Bidiag_UT_u_step_ofs_var2 │ │ │ │ +0068a818 0014d116 R_ARM_JUMP_SLOT 00440c99 FLA_Gemm_cn_blk_var4 │ │ │ │ +0068a81c 001add16 R_ARM_JUMP_SLOT 003edbad FLASH_Obj_blocksizes_check │ │ │ │ +0068a820 001a3016 R_ARM_JUMP_SLOT 0059fd15 FLA_Eig_gest_il_opd_var1 │ │ │ │ 0068a824 00052616 R_ARM_JUMP_SLOT 0008b391 cgbequ_ │ │ │ │ -0068a828 00159416 R_ARM_JUMP_SLOT 00563351 FLA_Trinv_ln_ops_var4 │ │ │ │ -0068a82c 00184716 R_ARM_JUMP_SLOT 003f7655 FLA_Check_vector_dim_min │ │ │ │ -0068a830 0008c516 R_ARM_JUMP_SLOT 003b8b59 bl1_zccopyv │ │ │ │ -0068a834 00123b16 R_ARM_JUMP_SLOT 0065cab1 FLA_Apply_G_rf_opd_var3 │ │ │ │ -0068a838 00049a16 R_ARM_JUMP_SLOT 00475729 FLA_Hemm_rl_unb_var1 │ │ │ │ -0068a83c 00150716 R_ARM_JUMP_SLOT 0007d0f5 dlauum_check │ │ │ │ -0068a840 000c0b16 R_ARM_JUMP_SLOT 0056ede9 FLA_Ttmm_l_opd_var3 │ │ │ │ -0068a844 000e6216 R_ARM_JUMP_SLOT 0063980d FLA_Apply_G_rf_bld_var3b │ │ │ │ -0068a848 0010f716 R_ARM_JUMP_SLOT 003cf7c9 bl1_zdewinvscalv │ │ │ │ -0068a84c 0002dc16 R_ARM_JUMP_SLOT 0025f299 slaqsy_ │ │ │ │ -0068a850 000dc616 R_ARM_JUMP_SLOT 0050f995 FLA_Trsm_rut │ │ │ │ -0068a854 000c2816 R_ARM_JUMP_SLOT 003cdf25 bl1_c0 │ │ │ │ -0068a858 0001df16 R_ARM_JUMP_SLOT 003d08d5 bl1_dinverts │ │ │ │ -0068a85c 000a4916 R_ARM_JUMP_SLOT 003fa9ad FLA_Obj_col_stride │ │ │ │ -0068a860 00070016 R_ARM_JUMP_SLOT 0057fabd FLA_Bidiag_UT_u_step_ofc_var2 │ │ │ │ -0068a864 00182116 R_ARM_JUMP_SLOT 0041fe95 FLA_Her2k_external │ │ │ │ -0068a868 00017016 R_ARM_JUMP_SLOT 003d8309 FLA_Scal_elemwise_check │ │ │ │ -0068a86c 000cbb16 R_ARM_JUMP_SLOT 002e3aa1 zgesc2_ │ │ │ │ -0068a870 0011db16 R_ARM_JUMP_SLOT 00469a49 FLA_Hemm_ll_unb_var4 │ │ │ │ -0068a874 001ad416 R_ARM_JUMP_SLOT 00427879 FLA_Apply_pivots_macro_task │ │ │ │ -0068a878 0002c916 R_ARM_JUMP_SLOT 003d7a15 FLA_Max_abs_value_herm_check │ │ │ │ -0068a87c 001bc616 R_ARM_JUMP_SLOT 005f17c9 FLA_Lyap_n_opc_var1 │ │ │ │ +0068a828 00159416 R_ARM_JUMP_SLOT 00563915 FLA_Trinv_ln_ops_var4 │ │ │ │ +0068a82c 00184716 R_ARM_JUMP_SLOT 003f8725 FLA_Check_vector_dim_min │ │ │ │ +0068a830 0008c516 R_ARM_JUMP_SLOT 003b8b69 bl1_zccopyv │ │ │ │ +0068a834 00123b16 R_ARM_JUMP_SLOT 0065bf81 FLA_Apply_G_rf_opd_var3 │ │ │ │ +0068a838 00049a16 R_ARM_JUMP_SLOT 0047570d FLA_Hemm_rl_unb_var1 │ │ │ │ +0068a83c 00150716 R_ARM_JUMP_SLOT 0007e089 dlauum_check │ │ │ │ +0068a840 000c0b16 R_ARM_JUMP_SLOT 0056ea29 FLA_Ttmm_l_opd_var3 │ │ │ │ +0068a844 000e6216 R_ARM_JUMP_SLOT 006393cd FLA_Apply_G_rf_bld_var3b │ │ │ │ +0068a848 0010f716 R_ARM_JUMP_SLOT 003cf7d1 bl1_zdewinvscalv │ │ │ │ +0068a84c 0002dc16 R_ARM_JUMP_SLOT 0025f289 slaqsy_ │ │ │ │ +0068a850 000dc616 R_ARM_JUMP_SLOT 0050f979 FLA_Trsm_rut │ │ │ │ +0068a854 000c2816 R_ARM_JUMP_SLOT 003cdd4d bl1_c0 │ │ │ │ +0068a858 0001df16 R_ARM_JUMP_SLOT 003d08dd bl1_dinverts │ │ │ │ +0068a85c 000a4916 R_ARM_JUMP_SLOT 003fa9b9 FLA_Obj_col_stride │ │ │ │ +0068a860 00070016 R_ARM_JUMP_SLOT 0057fa9d FLA_Bidiag_UT_u_step_ofc_var2 │ │ │ │ +0068a864 00182116 R_ARM_JUMP_SLOT 004203b5 FLA_Her2k_external │ │ │ │ +0068a868 00017016 R_ARM_JUMP_SLOT 003d8311 FLA_Scal_elemwise_check │ │ │ │ +0068a86c 000cbb16 R_ARM_JUMP_SLOT 002e3a79 zgesc2_ │ │ │ │ +0068a870 0011db16 R_ARM_JUMP_SLOT 00469a2d FLA_Hemm_ll_unb_var4 │ │ │ │ +0068a874 001ad416 R_ARM_JUMP_SLOT 00427809 FLA_Apply_pivots_macro_task │ │ │ │ +0068a878 0002c916 R_ARM_JUMP_SLOT 003d7a1d FLA_Max_abs_value_herm_check │ │ │ │ +0068a87c 001bc616 R_ARM_JUMP_SLOT 005f17b1 FLA_Lyap_n_opc_var1 │ │ │ │ 0068a880 00129916 R_ARM_JUMP_SLOT 000842dd sorglq_check │ │ │ │ -0068a884 00102416 R_ARM_JUMP_SLOT 0055eed1 FLA_Tevd_francis_v_opd_var1 │ │ │ │ -0068a888 0009dd16 R_ARM_JUMP_SLOT 00537f95 FLA_Chol_u_opz_var3 │ │ │ │ -0068a88c 000dfe16 R_ARM_JUMP_SLOT 00652e91 FLA_Apply_pivots_ln_ops_var1 │ │ │ │ -0068a890 0015d916 R_ARM_JUMP_SLOT 00550ba1 FLA_QR_UT │ │ │ │ -0068a894 001bd416 R_ARM_JUMP_SLOT 003bfe79 bl1_zher2 │ │ │ │ -0068a898 0016da16 R_ARM_JUMP_SLOT 003bb0f5 bl1_dzcopymt │ │ │ │ -0068a89c 001c2116 R_ARM_JUMP_SLOT 004599d1 FLA_Gemm_nt_unb_var2 │ │ │ │ -0068a8a0 00126e16 R_ARM_JUMP_SLOT 0062fc89 FLA_Accum_T_UT │ │ │ │ -0068a8a4 000a9816 R_ARM_JUMP_SLOT 004d3369 FLA_Syr2k_lt_unb_var5 │ │ │ │ -0068a8a8 001ac316 R_ARM_JUMP_SLOT 000684d1 dgeqrf_ │ │ │ │ -0068a8ac 00031d16 R_ARM_JUMP_SLOT 003dab41 FLA_Swap_check │ │ │ │ -0068a8b0 0005a116 R_ARM_JUMP_SLOT 0050038d FLA_Trmm_rlc_unb_var2 │ │ │ │ -0068a8b4 00110d16 R_ARM_JUMP_SLOT 005cdaf5 FLA_Hess_UT_step_opc_var3 │ │ │ │ -0068a8b8 000d3a16 R_ARM_JUMP_SLOT 003ce92d bl1_cfree │ │ │ │ -0068a8bc 00187f16 R_ARM_JUMP_SLOT 003e63c1 FLA_Tridiag_UT_scale_diagonals_check │ │ │ │ -0068a8c0 000c6516 R_ARM_JUMP_SLOT 00549d6d FLASH_CAQR_UT_inc_noopt │ │ │ │ -0068a8c4 00099a16 R_ARM_JUMP_SLOT 000bfd99 chetrf_ │ │ │ │ -0068a8c8 00194816 R_ARM_JUMP_SLOT 00075fa1 cpotrf_ │ │ │ │ -0068a8cc 001a1e16 R_ARM_JUMP_SLOT 0022ad2d sgghrd_ │ │ │ │ -0068a8d0 000ef116 R_ARM_JUMP_SLOT 005b9509 FLA_Eig_gest_nu_opc_var1 │ │ │ │ +0068a884 00102416 R_ARM_JUMP_SLOT 0055eeb9 FLA_Tevd_francis_v_opd_var1 │ │ │ │ +0068a888 0009dd16 R_ARM_JUMP_SLOT 00538825 FLA_Chol_u_opz_var3 │ │ │ │ +0068a88c 000dfe16 R_ARM_JUMP_SLOT 006528b5 FLA_Apply_pivots_ln_ops_var1 │ │ │ │ +0068a890 0015d916 R_ARM_JUMP_SLOT 00550b81 FLA_QR_UT │ │ │ │ +0068a894 001bd416 R_ARM_JUMP_SLOT 003c0339 bl1_zher2 │ │ │ │ +0068a898 0016da16 R_ARM_JUMP_SLOT 003babf5 bl1_dzcopymt │ │ │ │ +0068a89c 001c2116 R_ARM_JUMP_SLOT 00459c79 FLA_Gemm_nt_unb_var2 │ │ │ │ +0068a8a0 00126e16 R_ARM_JUMP_SLOT 00630821 FLA_Accum_T_UT │ │ │ │ +0068a8a4 000a9816 R_ARM_JUMP_SLOT 004d334d FLA_Syr2k_lt_unb_var5 │ │ │ │ +0068a8a8 001ac316 R_ARM_JUMP_SLOT 00069071 dgeqrf_ │ │ │ │ +0068a8ac 00031d16 R_ARM_JUMP_SLOT 003dab49 FLA_Swap_check │ │ │ │ +0068a8b0 0005a116 R_ARM_JUMP_SLOT 00500371 FLA_Trmm_rlc_unb_var2 │ │ │ │ +0068a8b4 00110d16 R_ARM_JUMP_SLOT 005cdad5 FLA_Hess_UT_step_opc_var3 │ │ │ │ +0068a8b8 000d3a16 R_ARM_JUMP_SLOT 003ce935 bl1_cfree │ │ │ │ +0068a8bc 00187f16 R_ARM_JUMP_SLOT 003e63c9 FLA_Tridiag_UT_scale_diagonals_check │ │ │ │ +0068a8c0 000c6516 R_ARM_JUMP_SLOT 00549d4d FLASH_CAQR_UT_inc_noopt │ │ │ │ +0068a8c4 00099a16 R_ARM_JUMP_SLOT 000ba66d chetrf_ │ │ │ │ +0068a8c8 00194816 R_ARM_JUMP_SLOT 000760f5 cpotrf_ │ │ │ │ +0068a8cc 001a1e16 R_ARM_JUMP_SLOT 0022aa01 sgghrd_ │ │ │ │ +0068a8d0 000ef116 R_ARM_JUMP_SLOT 005b94e9 FLA_Eig_gest_nu_opc_var1 │ │ │ │ 0068a8d4 0000b616 R_ARM_JUMP_SLOT 00000000 pow │ │ │ │ -0068a8d8 000f9f16 R_ARM_JUMP_SLOT 003fa86d FLA_Obj_datatype_size │ │ │ │ -0068a8dc 0017eb16 R_ARM_JUMP_SLOT 003e44e1 FLA_QR_UT_copy_internal_check │ │ │ │ -0068a8e0 00168f16 R_ARM_JUMP_SLOT 0045ff89 FLA_Gemm_tn_unb_var5 │ │ │ │ -0068a8e4 00157b16 R_ARM_JUMP_SLOT 0066899d FLA_Apply_Q_UT_lnbr_blk_var3 │ │ │ │ -0068a8e8 000e9216 R_ARM_JUMP_SLOT 002ee2cd zgttrs_ │ │ │ │ -0068a8ec 00086a16 R_ARM_JUMP_SLOT 0044e9d1 FLA_Gemm_hn_blk_var1 │ │ │ │ -0068a8f0 0012a616 R_ARM_JUMP_SLOT 000c5e89 chetrs_rook_ │ │ │ │ -0068a8f4 001afe16 R_ARM_JUMP_SLOT 003baedd bl1_dccopymt │ │ │ │ -0068a8f8 0006d616 R_ARM_JUMP_SLOT 004399cd FLA_Trsv_lc_blk_var2 │ │ │ │ -0068a8fc 0005b216 R_ARM_JUMP_SLOT 00303c41 zhetri_ │ │ │ │ -0068a900 0001bf16 R_ARM_JUMP_SLOT 00534cfd FLA_Chol_l_blk_var3 │ │ │ │ -0068a904 000bce16 R_ARM_JUMP_SLOT 003d57f1 FLA_Obj_set_imag_part_check │ │ │ │ -0068a908 000b3616 R_ARM_JUMP_SLOT 004a4c19 FLA_Herk_uh_unb_var1 │ │ │ │ -0068a90c 00160f16 R_ARM_JUMP_SLOT 005cce11 FLA_Hess_UT_step_ops_var3 │ │ │ │ -0068a910 00041216 R_ARM_JUMP_SLOT 003d51a1 FLA_Obj_extract_imag_part_check │ │ │ │ -0068a914 00176c16 R_ARM_JUMP_SLOT 003d1029 bl1_dmaxabsm │ │ │ │ +0068a8d8 000f9f16 R_ARM_JUMP_SLOT 003fa879 FLA_Obj_datatype_size │ │ │ │ +0068a8dc 0017eb16 R_ARM_JUMP_SLOT 003e44e9 FLA_QR_UT_copy_internal_check │ │ │ │ +0068a8e0 00168f16 R_ARM_JUMP_SLOT 004601f5 FLA_Gemm_tn_unb_var5 │ │ │ │ +0068a8e4 00157b16 R_ARM_JUMP_SLOT 006686fd FLA_Apply_Q_UT_lnbr_blk_var3 │ │ │ │ +0068a8e8 000e9216 R_ARM_JUMP_SLOT 002ee2a5 zgttrs_ │ │ │ │ +0068a8ec 00086a16 R_ARM_JUMP_SLOT 0044e9d9 FLA_Gemm_hn_blk_var1 │ │ │ │ +0068a8f0 0012a616 R_ARM_JUMP_SLOT 000c59c5 chetrs_rook_ │ │ │ │ +0068a8f4 001afe16 R_ARM_JUMP_SLOT 003ba9dd bl1_dccopymt │ │ │ │ +0068a8f8 0006d616 R_ARM_JUMP_SLOT 004399d5 FLA_Trsv_lc_blk_var2 │ │ │ │ +0068a8fc 0005b216 R_ARM_JUMP_SLOT 00303c19 zhetri_ │ │ │ │ +0068a900 0001bf16 R_ARM_JUMP_SLOT 00534cdd FLA_Chol_l_blk_var3 │ │ │ │ +0068a904 000bce16 R_ARM_JUMP_SLOT 003d57f9 FLA_Obj_set_imag_part_check │ │ │ │ +0068a908 000b3616 R_ARM_JUMP_SLOT 004a47b1 FLA_Herk_uh_unb_var1 │ │ │ │ +0068a90c 00160f16 R_ARM_JUMP_SLOT 005ccdf1 FLA_Hess_UT_step_ops_var3 │ │ │ │ +0068a910 00041216 R_ARM_JUMP_SLOT 003d51a9 FLA_Obj_extract_imag_part_check │ │ │ │ +0068a914 00176c16 R_ARM_JUMP_SLOT 003d1031 bl1_dmaxabsm │ │ │ │ 0068a918 0013be16 R_ARM_JUMP_SLOT 0006e27d zlauum_ │ │ │ │ -0068a91c 00132f16 R_ARM_JUMP_SLOT 0053c909 FLA_SA_LU_unb │ │ │ │ -0068a920 0002e616 R_ARM_JUMP_SLOT 0060da39 FLA_Sylv_hn_blk_var3 │ │ │ │ -0068a924 00096916 R_ARM_JUMP_SLOT 003ddb1d FLA_Syr2k_internal_check │ │ │ │ -0068a928 000efa16 R_ARM_JUMP_SLOT 005b9fd9 FLA_Eig_gest_nu_opc_var5 │ │ │ │ -0068a92c 0004f516 R_ARM_JUMP_SLOT 0035d631 zpptrs_ │ │ │ │ -0068a930 00134c16 R_ARM_JUMP_SLOT 003f3dc5 FLA_Finalize_safe │ │ │ │ -0068a934 00054016 R_ARM_JUMP_SLOT 00419755 FLA_Inv_scalc │ │ │ │ -0068a938 00199b16 R_ARM_JUMP_SLOT 00573b05 FLA_UDdate_UT_opc_var1 │ │ │ │ -0068a93c 0016f616 R_ARM_JUMP_SLOT 005ea971 FLA_Lyap_h_opd_var4 │ │ │ │ -0068a940 0003dd16 R_ARM_JUMP_SLOT 003b96f1 bl1_dscalm │ │ │ │ -0068a944 0007d116 R_ARM_JUMP_SLOT 0038d649 zung2r_ │ │ │ │ -0068a948 00083b16 R_ARM_JUMP_SLOT 00532635 FLA_Bsvd_v_opc_var1 │ │ │ │ -0068a94c 001aab16 R_ARM_JUMP_SLOT 006351a9 FLA_Apply_G_rf_ass_var2 │ │ │ │ -0068a950 00152816 R_ARM_JUMP_SLOT 00149b09 cunbdb_ │ │ │ │ -0068a954 00166716 R_ARM_JUMP_SLOT 003e1cfd FLA_Bsvd_check │ │ │ │ -0068a958 0005af16 R_ARM_JUMP_SLOT 003e7a91 FLA_Mach_params_check │ │ │ │ -0068a95c 000d3f16 R_ARM_JUMP_SLOT 00442e9d FLA_Gemm_ct_blk_var5 │ │ │ │ -0068a960 000f7416 R_ARM_JUMP_SLOT 005205a1 FLA_Trsm_rlh_blk_var2 │ │ │ │ -0068a964 00130216 R_ARM_JUMP_SLOT 0030bbb1 zhptrd_ │ │ │ │ -0068a968 00142716 R_ARM_JUMP_SLOT 004d1a5d FLA_Syr2k_lt_unb_var10 │ │ │ │ -0068a96c 001c5116 R_ARM_JUMP_SLOT 003f76bd FLA_Check_valid_isgn_value │ │ │ │ -0068a970 001a1f16 R_ARM_JUMP_SLOT 00631785 FLA_Apply_CAQ2_UT_lhfc │ │ │ │ -0068a974 0019f716 R_ARM_JUMP_SLOT 004b9429 FLA_Symm_rl_blk_var4 │ │ │ │ -0068a978 0005f316 R_ARM_JUMP_SLOT 0042fba5 FLA_Copyr_l_blk_var4 │ │ │ │ -0068a97c 0001fd16 R_ARM_JUMP_SLOT 0051617d FLA_Trsm_llt_unb_var1 │ │ │ │ +0068a91c 00132f16 R_ARM_JUMP_SLOT 0053c0b9 FLA_SA_LU_unb │ │ │ │ +0068a920 0002e616 R_ARM_JUMP_SLOT 0060da21 FLA_Sylv_hn_blk_var3 │ │ │ │ +0068a924 00096916 R_ARM_JUMP_SLOT 003ddd51 FLA_Syr2k_internal_check │ │ │ │ +0068a928 000efa16 R_ARM_JUMP_SLOT 005b9fb9 FLA_Eig_gest_nu_opc_var5 │ │ │ │ +0068a92c 0004f516 R_ARM_JUMP_SLOT 0035dd79 zpptrs_ │ │ │ │ +0068a930 00134c16 R_ARM_JUMP_SLOT 003f3dcd FLA_Finalize_safe │ │ │ │ +0068a934 00054016 R_ARM_JUMP_SLOT 0041975d FLA_Inv_scalc │ │ │ │ +0068a938 00199b16 R_ARM_JUMP_SLOT 00573ae5 FLA_UDdate_UT_opc_var1 │ │ │ │ +0068a93c 0016f616 R_ARM_JUMP_SLOT 005ec4cd FLA_Lyap_h_opd_var4 │ │ │ │ +0068a940 0003dd16 R_ARM_JUMP_SLOT 003b9701 bl1_dscalm │ │ │ │ +0068a944 0007d116 R_ARM_JUMP_SLOT 0038d641 zung2r_ │ │ │ │ +0068a948 00083b16 R_ARM_JUMP_SLOT 00532485 FLA_Bsvd_v_opc_var1 │ │ │ │ +0068a94c 001aab16 R_ARM_JUMP_SLOT 00635191 FLA_Apply_G_rf_ass_var2 │ │ │ │ +0068a950 00152816 R_ARM_JUMP_SLOT 00149b01 cunbdb_ │ │ │ │ +0068a954 00166716 R_ARM_JUMP_SLOT 003e1e29 FLA_Bsvd_check │ │ │ │ +0068a958 0005af16 R_ARM_JUMP_SLOT 003e78a1 FLA_Mach_params_check │ │ │ │ +0068a95c 000d3f16 R_ARM_JUMP_SLOT 00442ea5 FLA_Gemm_ct_blk_var5 │ │ │ │ +0068a960 000f7416 R_ARM_JUMP_SLOT 005203e1 FLA_Trsm_rlh_blk_var2 │ │ │ │ +0068a964 00130216 R_ARM_JUMP_SLOT 0030bb89 zhptrd_ │ │ │ │ +0068a968 00142716 R_ARM_JUMP_SLOT 004d1a41 FLA_Syr2k_lt_unb_var10 │ │ │ │ +0068a96c 001c5116 R_ARM_JUMP_SLOT 003f878d FLA_Check_valid_isgn_value │ │ │ │ +0068a970 001a1f16 R_ARM_JUMP_SLOT 0063176d FLA_Apply_CAQ2_UT_lhfc │ │ │ │ +0068a974 0019f716 R_ARM_JUMP_SLOT 004b940d FLA_Symm_rl_blk_var4 │ │ │ │ +0068a978 0005f316 R_ARM_JUMP_SLOT 0042f6cd FLA_Copyr_l_blk_var4 │ │ │ │ +0068a97c 0001fd16 R_ARM_JUMP_SLOT 005167a1 FLA_Trsm_llt_unb_var1 │ │ │ │ 0068a980 0008a516 R_ARM_JUMP_SLOT 00073921 sormtr_ │ │ │ │ -0068a984 001afb16 R_ARM_JUMP_SLOT 00355ec9 zpocon_ │ │ │ │ -0068a988 0004f416 R_ARM_JUMP_SLOT 0047f04d FLA_Her2k_internal │ │ │ │ -0068a98c 00106d16 R_ARM_JUMP_SLOT 0066c445 FLA_Apply_Q_UT_rhbr_blk_var1 │ │ │ │ -0068a990 0002cf16 R_ARM_JUMP_SLOT 003e936d FLA_Trsv_cntl_init │ │ │ │ -0068a994 0019a116 R_ARM_JUMP_SLOT 00569419 FLA_Trinv_un_unb_var1 │ │ │ │ -0068a998 001a1a16 R_ARM_JUMP_SLOT 0015059d cunml2_ │ │ │ │ +0068a984 001afb16 R_ARM_JUMP_SLOT 003557f9 zpocon_ │ │ │ │ +0068a988 0004f416 R_ARM_JUMP_SLOT 0047f031 FLA_Her2k_internal │ │ │ │ +0068a98c 00106d16 R_ARM_JUMP_SLOT 0066cc95 FLA_Apply_Q_UT_rhbr_blk_var1 │ │ │ │ +0068a990 0002cf16 R_ARM_JUMP_SLOT 003e9285 FLA_Trsv_cntl_init │ │ │ │ +0068a994 0019a116 R_ARM_JUMP_SLOT 00568e61 FLA_Trinv_un_unb_var1 │ │ │ │ +0068a998 001a1a16 R_ARM_JUMP_SLOT 00150595 cunml2_ │ │ │ │ 0068a99c 0000b716 R_ARM_JUMP_SLOT 00000000 atan2 │ │ │ │ -0068a9a0 0009c816 R_ARM_JUMP_SLOT 00631919 FLA_Apply_CAQ2_UT_internal │ │ │ │ -0068a9a4 000e1a16 R_ARM_JUMP_SLOT 00399b4d sorghr_ │ │ │ │ -0068a9a8 000c7e16 R_ARM_JUMP_SLOT 003c2245 bl1_strsv │ │ │ │ -0068a9ac 00082b16 R_ARM_JUMP_SLOT 00521e41 FLA_Trsm_rln_blk_var1 │ │ │ │ -0068a9b0 000c3616 R_ARM_JUMP_SLOT 003eacdd FLASH_Syr2k_cntl_init │ │ │ │ +0068a9a0 0009c816 R_ARM_JUMP_SLOT 00631901 FLA_Apply_CAQ2_UT_internal │ │ │ │ +0068a9a4 000e1a16 R_ARM_JUMP_SLOT 00399881 sorghr_ │ │ │ │ +0068a9a8 000c7e16 R_ARM_JUMP_SLOT 003c1bed bl1_strsv │ │ │ │ +0068a9ac 00082b16 R_ARM_JUMP_SLOT 005215bd FLA_Trsm_rln_blk_var1 │ │ │ │ +0068a9b0 000c3616 R_ARM_JUMP_SLOT 003eae09 FLASH_Syr2k_cntl_init │ │ │ │ 0068a9b4 0000b816 R_ARM_JUMP_SLOT 00000000 dtbmv_ │ │ │ │ -0068a9b8 001a3616 R_ARM_JUMP_SLOT 005a4365 FLA_Eig_gest_il_opd_var5 │ │ │ │ -0068a9bc 000cd716 R_ARM_JUMP_SLOT 004d8305 FLA_Syr2k_un_unb_var10 │ │ │ │ -0068a9c0 00112b16 R_ARM_JUMP_SLOT 00466f41 FLA_Hemm_ll_blk_var5 │ │ │ │ -0068a9c4 00117c16 R_ARM_JUMP_SLOT 003ed51d FLASH_QR2_UT_cntl_finalize │ │ │ │ -0068a9c8 00017e16 R_ARM_JUMP_SLOT 00632805 FLASH_Apply_CAQ_UT_inc │ │ │ │ -0068a9cc 00042316 R_ARM_JUMP_SLOT 005c8a45 FLA_Hess_UT_step_ofs_var3 │ │ │ │ +0068a9b8 001a3616 R_ARM_JUMP_SLOT 005a32f5 FLA_Eig_gest_il_opd_var5 │ │ │ │ +0068a9bc 000cd716 R_ARM_JUMP_SLOT 004d82e9 FLA_Syr2k_un_unb_var10 │ │ │ │ +0068a9c0 00112b16 R_ARM_JUMP_SLOT 0046666d FLA_Hemm_ll_blk_var5 │ │ │ │ +0068a9c4 00117c16 R_ARM_JUMP_SLOT 003ed5dd FLASH_QR2_UT_cntl_finalize │ │ │ │ +0068a9c8 00017e16 R_ARM_JUMP_SLOT 006327ed FLASH_Apply_CAQ_UT_inc │ │ │ │ +0068a9cc 00042316 R_ARM_JUMP_SLOT 005c8a25 FLA_Hess_UT_step_ofs_var3 │ │ │ │ 0068a9d0 000c4416 R_ARM_JUMP_SLOT 000821b1 slauum_check │ │ │ │ -0068a9d4 00175816 R_ARM_JUMP_SLOT 00333519 zlansp_ │ │ │ │ +0068a9d4 00175816 R_ARM_JUMP_SLOT 00333501 zlansp_ │ │ │ │ 0068a9d8 0000b916 R_ARM_JUMP_SLOT 00000000 cexp │ │ │ │ -0068a9dc 00102316 R_ARM_JUMP_SLOT 003fb875 FLA_Obj_gt │ │ │ │ +0068a9dc 00102316 R_ARM_JUMP_SLOT 003fb881 FLA_Obj_gt │ │ │ │ 0068a9e0 0000ba16 R_ARM_JUMP_SLOT 00000000 dgemv_ │ │ │ │ -0068a9e4 001a3316 R_ARM_JUMP_SLOT 0034e3d9 zlatbs_ │ │ │ │ -0068a9e8 00057316 R_ARM_JUMP_SLOT 0040b469 fla_pow_di │ │ │ │ -0068a9ec 0008e016 R_ARM_JUMP_SLOT 0048dcbd FLA_Her2k_ln_unb_var6 │ │ │ │ -0068a9f0 0014f116 R_ARM_JUMP_SLOT 004f0a2d FLA_Trmm_llc_blk_var1 │ │ │ │ -0068a9f4 0018ba16 R_ARM_JUMP_SLOT 0061fbfd FLA_Sylv_nh_blk_var9 │ │ │ │ -0068a9f8 0004be16 R_ARM_JUMP_SLOT 001a8621 dlarrc_ │ │ │ │ -0068a9fc 00139716 R_ARM_JUMP_SLOT 001549a9 dbdsdc_ │ │ │ │ -0068aa00 0012f516 R_ARM_JUMP_SLOT 0042421d FLA_Symm_task │ │ │ │ -0068aa04 001a5d16 R_ARM_JUMP_SLOT 003fd319 FLASH_Queue_begin │ │ │ │ -0068aa08 00160716 R_ARM_JUMP_SLOT 003db6bd FLA_Hemvc_check │ │ │ │ -0068aa0c 00134a16 R_ARM_JUMP_SLOT 000690ed sgeqpf_ │ │ │ │ -0068aa10 0005ce16 R_ARM_JUMP_SLOT 00427631 FLA_Apply_Q2_UT_task │ │ │ │ -0068aa14 0009d816 R_ARM_JUMP_SLOT 003e778d FLA_Accum_T_UT_check │ │ │ │ -0068aa18 00093616 R_ARM_JUMP_SLOT 003aa839 sorgtr_fla │ │ │ │ -0068aa1c 00071516 R_ARM_JUMP_SLOT 0041e999 FLA_Her2c │ │ │ │ -0068aa20 00176e16 R_ARM_JUMP_SLOT 003e8721 FLA_Cntl_init_flamec │ │ │ │ -0068aa24 0014c216 R_ARM_JUMP_SLOT 005f365d FLA_Lyap_n_ops_var3 │ │ │ │ -0068aa28 00163616 R_ARM_JUMP_SLOT 0042da31 FLA_Copy_blk_var1 │ │ │ │ -0068aa2c 000b4116 R_ARM_JUMP_SLOT 004a5079 FLA_Herk_uh_unb_var5 │ │ │ │ -0068aa30 0002f316 R_ARM_JUMP_SLOT 0060fed5 FLA_Sylv_hn_blk_var6 │ │ │ │ -0068aa34 0015d616 R_ARM_JUMP_SLOT 00525bf5 FLA_Trsm_ruc_blk_var2 │ │ │ │ -0068aa38 0012bb16 R_ARM_JUMP_SLOT 003d4d05 FLA_Obj_create_buffer_check │ │ │ │ -0068aa3c 00081e16 R_ARM_JUMP_SLOT 003e5835 FLA_Sylv_check │ │ │ │ -0068aa40 000b6f16 R_ARM_JUMP_SLOT 005b6e1d FLA_Eig_gest_nu_blk_var1 │ │ │ │ -0068aa44 00035616 R_ARM_JUMP_SLOT 002b29d1 stgsen_ │ │ │ │ +0068a9e4 001a3316 R_ARM_JUMP_SLOT 0034e3b9 zlatbs_ │ │ │ │ +0068a9e8 00057316 R_ARM_JUMP_SLOT 0040b471 fla_pow_di │ │ │ │ +0068a9ec 0008e016 R_ARM_JUMP_SLOT 0048dca1 FLA_Her2k_ln_unb_var6 │ │ │ │ +0068a9f0 0014f116 R_ARM_JUMP_SLOT 004f0d85 FLA_Trmm_llc_blk_var1 │ │ │ │ +0068a9f4 0018ba16 R_ARM_JUMP_SLOT 0061fcf5 FLA_Sylv_nh_blk_var9 │ │ │ │ +0068a9f8 0004be16 R_ARM_JUMP_SLOT 001a99e9 dlarrc_ │ │ │ │ +0068a9fc 00139716 R_ARM_JUMP_SLOT 001544b1 dbdsdc_ │ │ │ │ +0068aa00 0012f516 R_ARM_JUMP_SLOT 00424225 FLA_Symm_task │ │ │ │ +0068aa04 001a5d16 R_ARM_JUMP_SLOT 003fd651 FLASH_Queue_begin │ │ │ │ +0068aa08 00160716 R_ARM_JUMP_SLOT 003db6c5 FLA_Hemvc_check │ │ │ │ +0068aa0c 00134a16 R_ARM_JUMP_SLOT 00068315 sgeqpf_ │ │ │ │ +0068aa10 0005ce16 R_ARM_JUMP_SLOT 00427639 FLA_Apply_Q2_UT_task │ │ │ │ +0068aa14 0009d816 R_ARM_JUMP_SLOT 003e7565 FLA_Accum_T_UT_check │ │ │ │ +0068aa18 00093616 R_ARM_JUMP_SLOT 003aa849 sorgtr_fla │ │ │ │ +0068aa1c 00071516 R_ARM_JUMP_SLOT 0041e9a1 FLA_Her2c │ │ │ │ +0068aa20 00176e16 R_ARM_JUMP_SLOT 003e8a1d FLA_Cntl_init_flamec │ │ │ │ +0068aa24 0014c216 R_ARM_JUMP_SLOT 005f2d05 FLA_Lyap_n_ops_var3 │ │ │ │ +0068aa28 00163616 R_ARM_JUMP_SLOT 0042de85 FLA_Copy_blk_var1 │ │ │ │ +0068aa2c 000b4116 R_ARM_JUMP_SLOT 004a5911 FLA_Herk_uh_unb_var5 │ │ │ │ +0068aa30 0002f316 R_ARM_JUMP_SLOT 00610c31 FLA_Sylv_hn_blk_var6 │ │ │ │ +0068aa34 0015d616 R_ARM_JUMP_SLOT 00525bd9 FLA_Trsm_ruc_blk_var2 │ │ │ │ +0068aa38 0012bb16 R_ARM_JUMP_SLOT 003d4d0d FLA_Obj_create_buffer_check │ │ │ │ +0068aa3c 00081e16 R_ARM_JUMP_SLOT 003e583d FLA_Sylv_check │ │ │ │ +0068aa40 000b6f16 R_ARM_JUMP_SLOT 005b6dfd FLA_Eig_gest_nu_blk_var1 │ │ │ │ +0068aa44 00035616 R_ARM_JUMP_SLOT 002b1de1 stgsen_ │ │ │ │ 0068aa48 0000bc16 R_ARM_JUMP_SLOT 00000000 sgemv_ │ │ │ │ -0068aa4c 000cc816 R_ARM_JUMP_SLOT 00665a05 FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ -0068aa50 000bae16 R_ARM_JUMP_SLOT 003f72cd FLA_Check_valid_pivot_type │ │ │ │ +0068aa4c 000cc816 R_ARM_JUMP_SLOT 00664fed FLA_Apply_Q_UT_lhfc_blk_var3 │ │ │ │ +0068aa50 000bae16 R_ARM_JUMP_SLOT 003f839d FLA_Check_valid_pivot_type │ │ │ │ 0068aa54 0017a516 R_ARM_JUMP_SLOT 000c96d9 chptrd_ │ │ │ │ -0068aa58 00174e16 R_ARM_JUMP_SLOT 0040de69 FLA_Wilkshift_tridiag_opd │ │ │ │ -0068aa5c 00043116 R_ARM_JUMP_SLOT 00638fb9 FLA_Apply_G_rf_bld_var2 │ │ │ │ +0068aa58 00174e16 R_ARM_JUMP_SLOT 0040d7f9 FLA_Wilkshift_tridiag_opd │ │ │ │ +0068aa5c 00043116 R_ARM_JUMP_SLOT 00638fa1 FLA_Apply_G_rf_bld_var2 │ │ │ │ 0068aa60 0000bd16 R_ARM_JUMP_SLOT 00000000 rand@GLIBC_2.4 │ │ │ │ 0068aa64 0000be16 R_ARM_JUMP_SLOT 00000000 chpr2_ │ │ │ │ -0068aa68 00133a16 R_ARM_JUMP_SLOT 003b7115 bl1_zconjv │ │ │ │ -0068aa6c 0008d616 R_ARM_JUMP_SLOT 0048c589 FLA_Her2k_ln_unb_var2 │ │ │ │ -0068aa70 001c3816 R_ARM_JUMP_SLOT 0025ac11 slanv2_ │ │ │ │ -0068aa74 00029d16 R_ARM_JUMP_SLOT 003c9abd bl1_zsyr2k │ │ │ │ -0068aa78 00185116 R_ARM_JUMP_SLOT 005efc89 FLA_Lyap_n_blk_var3 │ │ │ │ -0068aa7c 00053916 R_ARM_JUMP_SLOT 003b7f79 bl1_dfnorm │ │ │ │ -0068aa80 00188116 R_ARM_JUMP_SLOT 002a6619 ssytrf_rook_ │ │ │ │ -0068aa84 00139516 R_ARM_JUMP_SLOT 004f46a5 FLA_Trmm_lln_blk_var1 │ │ │ │ -0068aa88 00140716 R_ARM_JUMP_SLOT 003eaa25 FLASH_Her2k_cntl_finalize │ │ │ │ -0068aa8c 00036e16 R_ARM_JUMP_SLOT 005e32f5 FLA_Tridiag_UT_l_step_ops_var2 │ │ │ │ +0068aa68 00133a16 R_ARM_JUMP_SLOT 003b5cb5 bl1_zconjv │ │ │ │ +0068aa6c 0008d616 R_ARM_JUMP_SLOT 0048c56d FLA_Her2k_ln_unb_var2 │ │ │ │ +0068aa70 001c3816 R_ARM_JUMP_SLOT 0025aafd slanv2_ │ │ │ │ +0068aa74 00029d16 R_ARM_JUMP_SLOT 003c8055 bl1_zsyr2k │ │ │ │ +0068aa78 00185116 R_ARM_JUMP_SLOT 005f0381 FLA_Lyap_n_blk_var3 │ │ │ │ +0068aa7c 00053916 R_ARM_JUMP_SLOT 003b8029 bl1_dfnorm │ │ │ │ +0068aa80 00188116 R_ARM_JUMP_SLOT 002a65f5 ssytrf_rook_ │ │ │ │ +0068aa84 00139516 R_ARM_JUMP_SLOT 004f4ae9 FLA_Trmm_lln_blk_var1 │ │ │ │ +0068aa88 00140716 R_ARM_JUMP_SLOT 003ea5f1 FLASH_Her2k_cntl_finalize │ │ │ │ +0068aa8c 00036e16 R_ARM_JUMP_SLOT 005e32dd FLA_Tridiag_UT_l_step_ops_var2 │ │ │ │ 0068aa90 0000bf16 R_ARM_JUMP_SLOT 00000000 cdotu_ │ │ │ │ -0068aa94 00033c16 R_ARM_JUMP_SLOT 004e87a1 FLA_Syrk_lt_unb_var6 │ │ │ │ -0068aa98 00029a16 R_ARM_JUMP_SLOT 001d4ea9 dpttrs_ │ │ │ │ -0068aa9c 00174016 R_ARM_JUMP_SLOT 004346ed FLA_Scalr_l │ │ │ │ -0068aaa0 0011b016 R_ARM_JUMP_SLOT 004ef00d FLA_Trmm_luh │ │ │ │ -0068aaa4 0008cb16 R_ARM_JUMP_SLOT 0042aee5 FLA_Axpyt_c_blk_var4 │ │ │ │ -0068aaa8 00113716 R_ARM_JUMP_SLOT 005d919d FLA_Tridiag_UT_realify_subdiagonal │ │ │ │ -0068aaac 001a5116 R_ARM_JUMP_SLOT 003b8ce1 bl1_sinvscalm │ │ │ │ -0068aab0 001b6316 R_ARM_JUMP_SLOT 004271d1 FLA_Trinv_uu_blk_ext │ │ │ │ -0068aab4 00072b16 R_ARM_JUMP_SLOT 0025ffd5 slaqr2_ │ │ │ │ -0068aab8 00118416 R_ARM_JUMP_SLOT 004d5b81 FLA_Syr2k_un_blk_var3 │ │ │ │ -0068aabc 00043816 R_ARM_JUMP_SLOT 00659f0d FLA_Apply_Q_UT_rnfr │ │ │ │ -0068aac0 00106916 R_ARM_JUMP_SLOT 00564c11 FLA_Trinv_lu_blk_var3 │ │ │ │ -0068aac4 000e7116 R_ARM_JUMP_SLOT 005f7f75 FLA_Sylv_internal │ │ │ │ -0068aac8 000b3916 R_ARM_JUMP_SLOT 003ed11d FLASH_LU_incpiv_cntl_init │ │ │ │ -0068aacc 00036f16 R_ARM_JUMP_SLOT 003d1a51 bl1_dmaxabsmr │ │ │ │ +0068aa94 00033c16 R_ARM_JUMP_SLOT 004e8bd9 FLA_Syrk_lt_unb_var6 │ │ │ │ +0068aa98 00029a16 R_ARM_JUMP_SLOT 001d5629 dpttrs_ │ │ │ │ +0068aa9c 00174016 R_ARM_JUMP_SLOT 004344bd FLA_Scalr_l │ │ │ │ +0068aaa0 0011b016 R_ARM_JUMP_SLOT 004eed91 FLA_Trmm_luh │ │ │ │ +0068aaa4 0008cb16 R_ARM_JUMP_SLOT 0042ae05 FLA_Axpyt_c_blk_var4 │ │ │ │ +0068aaa8 00113716 R_ARM_JUMP_SLOT 005d978d FLA_Tridiag_UT_realify_subdiagonal │ │ │ │ +0068aaac 001a5116 R_ARM_JUMP_SLOT 003b8c19 bl1_sinvscalm │ │ │ │ +0068aab0 001b6316 R_ARM_JUMP_SLOT 0042725d FLA_Trinv_uu_blk_ext │ │ │ │ +0068aab4 00072b16 R_ARM_JUMP_SLOT 0025febd slaqr2_ │ │ │ │ +0068aab8 00118416 R_ARM_JUMP_SLOT 004d5b65 FLA_Syr2k_un_blk_var3 │ │ │ │ +0068aabc 00043816 R_ARM_JUMP_SLOT 00659ef5 FLA_Apply_Q_UT_rnfr │ │ │ │ +0068aac0 00106916 R_ARM_JUMP_SLOT 00564bf9 FLA_Trinv_lu_blk_var3 │ │ │ │ +0068aac4 000e7116 R_ARM_JUMP_SLOT 005f8931 FLA_Sylv_internal │ │ │ │ +0068aac8 000b3916 R_ARM_JUMP_SLOT 003ed125 FLASH_LU_incpiv_cntl_init │ │ │ │ +0068aacc 00036f16 R_ARM_JUMP_SLOT 003d1a59 bl1_dmaxabsmr │ │ │ │ 0068aad0 0000c016 R_ARM_JUMP_SLOT 00000000 ctpmv_ │ │ │ │ -0068aad4 00075316 R_ARM_JUMP_SLOT 00594af1 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opd_var1 │ │ │ │ -0068aad8 0005e816 R_ARM_JUMP_SLOT 003c6b75 bl1_zgemm │ │ │ │ -0068aadc 00144116 R_ARM_JUMP_SLOT 003dad2d FLA_Gemv_check │ │ │ │ -0068aae0 00089d16 R_ARM_JUMP_SLOT 003c4351 bl1_ssyrk_blas │ │ │ │ -0068aae4 000a5e16 R_ARM_JUMP_SLOT 000f3415 claqhp_ │ │ │ │ -0068aae8 00130516 R_ARM_JUMP_SLOT 0026c775 slarzt_ │ │ │ │ -0068aaec 0016e916 R_ARM_JUMP_SLOT 001b7b39 dlasd2_ │ │ │ │ -0068aaf0 00084916 R_ARM_JUMP_SLOT 0045c379 FLA_Gemm_tc_unb_var6 │ │ │ │ +0068aad4 00075316 R_ARM_JUMP_SLOT 00594ad1 FLA_Fused_Gerc2_Ahx_Axpy_Ax_opd_var1 │ │ │ │ +0068aad8 0005e816 R_ARM_JUMP_SLOT 003c5dc5 bl1_zgemm │ │ │ │ +0068aadc 00144116 R_ARM_JUMP_SLOT 003dae11 FLA_Gemv_check │ │ │ │ +0068aae0 00089d16 R_ARM_JUMP_SLOT 003c4361 bl1_ssyrk_blas │ │ │ │ +0068aae4 000a5e16 R_ARM_JUMP_SLOT 000f305d claqhp_ │ │ │ │ +0068aae8 00130516 R_ARM_JUMP_SLOT 0027039d slarzt_ │ │ │ │ +0068aaec 0016e916 R_ARM_JUMP_SLOT 001b7051 dlasd2_ │ │ │ │ +0068aaf0 00084916 R_ARM_JUMP_SLOT 0045c60d FLA_Gemm_tc_unb_var6 │ │ │ │ 0068aaf4 0010c116 R_ARM_JUMP_SLOT 0006e001 slauum_ │ │ │ │ -0068aaf8 00017c16 R_ARM_JUMP_SLOT 003b1381 bl1_casum │ │ │ │ -0068aafc 000a0916 R_ARM_JUMP_SLOT 003b5bc9 fmt_bg │ │ │ │ -0068ab00 000a3b16 R_ARM_JUMP_SLOT 0040a62d FLA_Househ3UD_UT │ │ │ │ -0068ab04 00079816 R_ARM_JUMP_SLOT 005eb7cd FLA_Lyap_h_opc_var2 │ │ │ │ -0068ab08 000fef16 R_ARM_JUMP_SLOT 00548aed FLA_LU_piv_unb_var5 │ │ │ │ -0068ab0c 00015f16 R_ARM_JUMP_SLOT 003b8aa9 bl1_czcopyv │ │ │ │ -0068ab10 000dd816 R_ARM_JUMP_SLOT 00551e25 FLA_QR_UT_copy_internal │ │ │ │ +0068aaf8 00017c16 R_ARM_JUMP_SLOT 003b0d7d bl1_casum │ │ │ │ +0068aafc 000a0916 R_ARM_JUMP_SLOT 003b58c9 fmt_bg │ │ │ │ +0068ab00 000a3b16 R_ARM_JUMP_SLOT 0040aa0d FLA_Househ3UD_UT │ │ │ │ +0068ab04 00079816 R_ARM_JUMP_SLOT 005eabf9 FLA_Lyap_h_opc_var2 │ │ │ │ +0068ab08 000fef16 R_ARM_JUMP_SLOT 00548acd FLA_LU_piv_unb_var5 │ │ │ │ +0068ab0c 00015f16 R_ARM_JUMP_SLOT 003b8ab9 bl1_czcopyv │ │ │ │ +0068ab10 000dd816 R_ARM_JUMP_SLOT 00551d49 FLA_QR_UT_copy_internal │ │ │ │ 0068ab14 0000c116 R_ARM_JUMP_SLOT 00000000 cher2k_ │ │ │ │ -0068ab18 0013c616 R_ARM_JUMP_SLOT 003b5571 do_fio │ │ │ │ -0068ab1c 00177816 R_ARM_JUMP_SLOT 005c0f9d FLA_Fused_Uhu_Yhu_Zhu_opd_var1 │ │ │ │ -0068ab20 000f4a16 R_ARM_JUMP_SLOT 004824ed FLA_Her2k_lh_blk_var2 │ │ │ │ -0068ab24 0003af16 R_ARM_JUMP_SLOT 00284edd sorbdb3_ │ │ │ │ -0068ab28 00139d16 R_ARM_JUMP_SLOT 004f44e9 FLA_Trmm_lln_blk_var4 │ │ │ │ -0068ab2c 0003fd16 R_ARM_JUMP_SLOT 004a7ab5 FLA_Herk_un_unb_var3 │ │ │ │ -0068ab30 0007f016 R_ARM_JUMP_SLOT 003cca5d bl1_zdotsv3 │ │ │ │ -0068ab34 0018ae16 R_ARM_JUMP_SLOT 0061c689 FLA_Sylv_nh_blk_var5 │ │ │ │ -0068ab38 00091616 R_ARM_JUMP_SLOT 00278019 slasrt_ │ │ │ │ -0068ab3c 000b7d16 R_ARM_JUMP_SLOT 004ade6d FLA_Symm_ll_blk_var7 │ │ │ │ -0068ab40 0010d916 R_ARM_JUMP_SLOT 0066f0fd FLA_Apply_Q_UT_rhfr_blk_var1 │ │ │ │ -0068ab44 000d1816 R_ARM_JUMP_SLOT 003f9285 FLA_Part_2x2 │ │ │ │ -0068ab48 0005d716 R_ARM_JUMP_SLOT 003cd8dd bl1_is_col_storage │ │ │ │ -0068ab4c 00122116 R_ARM_JUMP_SLOT 0058e481 FLA_Bidiag_UT_u_step_ops_var4 │ │ │ │ -0068ab50 000de716 R_ARM_JUMP_SLOT 0052cd91 FLA_Bsvd_compute_shift_ops │ │ │ │ -0068ab54 00168016 R_ARM_JUMP_SLOT 0045f279 FLA_Gemm_tn_unb_var1 │ │ │ │ -0068ab58 000a8616 R_ARM_JUMP_SLOT 0049f0d9 FLA_Herk_lh_blk_var6 │ │ │ │ -0068ab5c 0009a316 R_ARM_JUMP_SLOT 003d10f9 bl1_cmaxabsm │ │ │ │ -0068ab60 000de416 R_ARM_JUMP_SLOT 003bf7ad bl1_dger │ │ │ │ -0068ab64 0004ae16 R_ARM_JUMP_SLOT 00477de5 FLA_Hemm_rl_unb_var9 │ │ │ │ -0068ab68 00118e16 R_ARM_JUMP_SLOT 004d73e9 FLA_Syr2k_un_blk_var7 │ │ │ │ -0068ab6c 00162416 R_ARM_JUMP_SLOT 0051055d FLA_Trsm_llc_blk_var2 │ │ │ │ -0068ab70 00047316 R_ARM_JUMP_SLOT 00366db9 zstein_ │ │ │ │ -0068ab74 00058916 R_ARM_JUMP_SLOT 00620ba9 FLA_Sylv_nh_ops_var1 │ │ │ │ -0068ab78 00041616 R_ARM_JUMP_SLOT 00659dc1 FLA_Apply_Q_UT_rnfc │ │ │ │ -0068ab7c 00043b16 R_ARM_JUMP_SLOT 00639bd1 FLA_Apply_G_rf_bld_var6 │ │ │ │ -0068ab80 000e6d16 R_ARM_JUMP_SLOT 00407731 FLA_Hev_2x2_ops │ │ │ │ -0068ab84 00074616 R_ARM_JUMP_SLOT 003aafe5 ssytrd_fla │ │ │ │ +0068ab18 0013c616 R_ARM_JUMP_SLOT 003b5271 do_fio │ │ │ │ +0068ab1c 00177816 R_ARM_JUMP_SLOT 005c17f1 FLA_Fused_Uhu_Yhu_Zhu_opd_var1 │ │ │ │ +0068ab20 000f4a16 R_ARM_JUMP_SLOT 004824d1 FLA_Her2k_lh_blk_var2 │ │ │ │ +0068ab24 0003af16 R_ARM_JUMP_SLOT 00284ebd sorbdb3_ │ │ │ │ +0068ab28 00139d16 R_ARM_JUMP_SLOT 004f417d FLA_Trmm_lln_blk_var4 │ │ │ │ +0068ab2c 0003fd16 R_ARM_JUMP_SLOT 004a7a99 FLA_Herk_un_unb_var3 │ │ │ │ +0068ab30 0007f016 R_ARM_JUMP_SLOT 003cd01d bl1_zdotsv3 │ │ │ │ +0068ab34 0018ae16 R_ARM_JUMP_SLOT 0061c671 FLA_Sylv_nh_blk_var5 │ │ │ │ +0068ab38 00091616 R_ARM_JUMP_SLOT 00277ff9 slasrt_ │ │ │ │ +0068ab3c 000b7d16 R_ARM_JUMP_SLOT 004ade51 FLA_Symm_ll_blk_var7 │ │ │ │ +0068ab40 0010d916 R_ARM_JUMP_SLOT 0066f0e5 FLA_Apply_Q_UT_rhfr_blk_var1 │ │ │ │ +0068ab44 000d1816 R_ARM_JUMP_SLOT 003f928d FLA_Part_2x2 │ │ │ │ +0068ab48 0005d716 R_ARM_JUMP_SLOT 003cd995 bl1_is_col_storage │ │ │ │ +0068ab4c 00122116 R_ARM_JUMP_SLOT 0058e461 FLA_Bidiag_UT_u_step_ops_var4 │ │ │ │ +0068ab50 000de716 R_ARM_JUMP_SLOT 0052d8f1 FLA_Bsvd_compute_shift_ops │ │ │ │ +0068ab54 00168016 R_ARM_JUMP_SLOT 0045f7cd FLA_Gemm_tn_unb_var1 │ │ │ │ +0068ab58 000a8616 R_ARM_JUMP_SLOT 0049f0bd FLA_Herk_lh_blk_var6 │ │ │ │ +0068ab5c 0009a316 R_ARM_JUMP_SLOT 003d1101 bl1_cmaxabsm │ │ │ │ +0068ab60 000de416 R_ARM_JUMP_SLOT 003bf92d bl1_dger │ │ │ │ +0068ab64 0004ae16 R_ARM_JUMP_SLOT 00477dc9 FLA_Hemm_rl_unb_var9 │ │ │ │ +0068ab68 00118e16 R_ARM_JUMP_SLOT 004d73cd FLA_Syr2k_un_blk_var7 │ │ │ │ +0068ab6c 00162416 R_ARM_JUMP_SLOT 005103a9 FLA_Trsm_llc_blk_var2 │ │ │ │ +0068ab70 00047316 R_ARM_JUMP_SLOT 00366b51 zstein_ │ │ │ │ +0068ab74 00058916 R_ARM_JUMP_SLOT 00620ca1 FLA_Sylv_nh_ops_var1 │ │ │ │ +0068ab78 00041616 R_ARM_JUMP_SLOT 00659da9 FLA_Apply_Q_UT_rnfc │ │ │ │ +0068ab7c 00043b16 R_ARM_JUMP_SLOT 00639bb9 FLA_Apply_G_rf_bld_var6 │ │ │ │ +0068ab80 000e6d16 R_ARM_JUMP_SLOT 00407739 FLA_Hev_2x2_ops │ │ │ │ +0068ab84 00074616 R_ARM_JUMP_SLOT 003ab5e1 ssytrd_fla │ │ │ │ 0068ab88 00070616 R_ARM_JUMP_SLOT 0008586d ssytd2_check │ │ │ │ 0068ab8c 0000c216 R_ARM_JUMP_SLOT 00000000 csymm_ │ │ │ │ -0068ab90 000e0116 R_ARM_JUMP_SLOT 000f47b9 claqr0_ │ │ │ │ -0068ab94 001ab816 R_ARM_JUMP_SLOT 003ede29 FLASH_Obj_create_hier_copy_of_flat_check │ │ │ │ -0068ab98 001c1f16 R_ARM_JUMP_SLOT 0043ea01 FLA_Gemm_ch_blk_var3 │ │ │ │ -0068ab9c 00066616 R_ARM_JUMP_SLOT 00418d6d FLA_Swap_external │ │ │ │ -0068aba0 000f6b16 R_ARM_JUMP_SLOT 006255e1 FLA_Sylv_nn_blk_var12 │ │ │ │ -0068aba4 001ae216 R_ARM_JUMP_SLOT 003b5f69 bl1_caxpymrt │ │ │ │ -0068aba8 0013dc16 R_ARM_JUMP_SLOT 005035c9 FLA_Trmm_rln_unb_var1 │ │ │ │ -0068abac 00022916 R_ARM_JUMP_SLOT 00252865 slaisnan_ │ │ │ │ -0068abb0 001bd616 R_ARM_JUMP_SLOT 003bf405 bl1_cher │ │ │ │ -0068abb4 0011bc16 R_ARM_JUMP_SLOT 004ef4cd FLA_Trmm_lut │ │ │ │ -0068abb8 00165016 R_ARM_JUMP_SLOT 003d9901 FLA_Copyr_internal_check │ │ │ │ -0068abbc 00112316 R_ARM_JUMP_SLOT 00465465 FLA_Hemm_ll_blk_var1 │ │ │ │ +0068ab90 000e0116 R_ARM_JUMP_SLOT 000f47b1 claqr0_ │ │ │ │ +0068ab94 001ab816 R_ARM_JUMP_SLOT 003eddd1 FLASH_Obj_create_hier_copy_of_flat_check │ │ │ │ +0068ab98 001c1f16 R_ARM_JUMP_SLOT 0043ef9d FLA_Gemm_ch_blk_var3 │ │ │ │ +0068ab9c 00066616 R_ARM_JUMP_SLOT 00418cc1 FLA_Swap_external │ │ │ │ +0068aba0 000f6b16 R_ARM_JUMP_SLOT 00624add FLA_Sylv_nn_blk_var12 │ │ │ │ +0068aba4 001ae216 R_ARM_JUMP_SLOT 003b68e9 bl1_caxpymrt │ │ │ │ +0068aba8 0013dc16 R_ARM_JUMP_SLOT 00503751 FLA_Trmm_rln_unb_var1 │ │ │ │ +0068abac 00022916 R_ARM_JUMP_SLOT 00253b1d slaisnan_ │ │ │ │ +0068abb0 001bd616 R_ARM_JUMP_SLOT 003bfe0d bl1_cher │ │ │ │ +0068abb4 0011bc16 R_ARM_JUMP_SLOT 004ef971 FLA_Trmm_lut │ │ │ │ +0068abb8 00165016 R_ARM_JUMP_SLOT 003d9909 FLA_Copyr_internal_check │ │ │ │ +0068abbc 00112316 R_ARM_JUMP_SLOT 004640b9 FLA_Hemm_ll_blk_var1 │ │ │ │ 0068abc0 000a4016 R_ARM_JUMP_SLOT 000b7e01 chbtrd_ │ │ │ │ -0068abc4 00157016 R_ARM_JUMP_SLOT 003ae2a9 z_exp │ │ │ │ -0068abc8 001b5b16 R_ARM_JUMP_SLOT 003f3e59 FLA_Memory_leak_counter_set │ │ │ │ -0068abcc 0018c016 R_ARM_JUMP_SLOT 005610b1 FLA_Trinv_lu │ │ │ │ -0068abd0 00117416 R_ARM_JUMP_SLOT 004c95e9 FLA_Syr2k_ln_blk_var5 │ │ │ │ -0068abd4 00012a16 R_ARM_JUMP_SLOT 003ad1b9 c_div │ │ │ │ -0068abd8 0002ad16 R_ARM_JUMP_SLOT 00279279 slasd4_ │ │ │ │ -0068abdc 0015bc16 R_ARM_JUMP_SLOT 004f88a5 FLA_Trmm_luc_unb_var4 │ │ │ │ +0068abc4 00157016 R_ARM_JUMP_SLOT 003ae301 z_exp │ │ │ │ +0068abc8 001b5b16 R_ARM_JUMP_SLOT 003f3e61 FLA_Memory_leak_counter_set │ │ │ │ +0068abcc 0018c016 R_ARM_JUMP_SLOT 00560ec9 FLA_Trinv_lu │ │ │ │ +0068abd0 00117416 R_ARM_JUMP_SLOT 004c95cd FLA_Syr2k_ln_blk_var5 │ │ │ │ +0068abd4 00012a16 R_ARM_JUMP_SLOT 003ae1d1 c_div │ │ │ │ +0068abd8 0002ad16 R_ARM_JUMP_SLOT 0027ab9d slasd4_ │ │ │ │ +0068abdc 0015bc16 R_ARM_JUMP_SLOT 004f8889 FLA_Trmm_luc_unb_var4 │ │ │ │ 0068abe0 0000c316 R_ARM_JUMP_SLOT 00000000 putc@GLIBC_2.4 │ │ │ │ -0068abe4 001a3916 R_ARM_JUMP_SLOT 003eb821 FLA_Hess_UT_cntl_init │ │ │ │ -0068abe8 000ee416 R_ARM_JUMP_SLOT 0007ef11 dorgbr_check │ │ │ │ -0068abec 001b8816 R_ARM_JUMP_SLOT 003a9799 dorgtr_fla │ │ │ │ +0068abe4 001a3916 R_ARM_JUMP_SLOT 003eb829 FLA_Hess_UT_cntl_init │ │ │ │ +0068abe8 000ee416 R_ARM_JUMP_SLOT 0007e151 dorgbr_check │ │ │ │ +0068abec 001b8816 R_ARM_JUMP_SLOT 003a97a9 dorgtr_fla │ │ │ │ 0068abf0 00105316 R_ARM_JUMP_SLOT 001cc329 dormrz_ │ │ │ │ -0068abf4 00197916 R_ARM_JUMP_SLOT 0040fe0d FLA_Sort_svd_f_ops │ │ │ │ -0068abf8 00110816 R_ARM_JUMP_SLOT 0036e109 zsytri_ │ │ │ │ -0068abfc 001b8c16 R_ARM_JUMP_SLOT 003c4a41 bl1_zsyrk_blas │ │ │ │ -0068ac00 001c4216 R_ARM_JUMP_SLOT 001e1001 dstebz_ │ │ │ │ -0068ac04 00034e16 R_ARM_JUMP_SLOT 001e2041 dsterf_ │ │ │ │ -0068ac08 00119c16 R_ARM_JUMP_SLOT 0056ccc1 FLA_Ttmm │ │ │ │ -0068ac0c 0018c116 R_ARM_JUMP_SLOT 005af829 FLA_Eig_gest_iu_unb_var5 │ │ │ │ -0068ac10 000cd516 R_ARM_JUMP_SLOT 001ca5d9 dorm2l_ │ │ │ │ -0068ac14 000d5216 R_ARM_JUMP_SLOT 003d5ae1 FLA_Part_2x2_check │ │ │ │ -0068ac18 001b5816 R_ARM_JUMP_SLOT 00351eb1 zpbtf2_ │ │ │ │ -0068ac1c 00057116 R_ARM_JUMP_SLOT 003f6781 FLA_Obj_flip_base │ │ │ │ -0068ac20 00185c16 R_ARM_JUMP_SLOT 003cea71 bl1_dfree_saved_contigm │ │ │ │ +0068abf4 00197916 R_ARM_JUMP_SLOT 0040fe15 FLA_Sort_svd_f_ops │ │ │ │ +0068abf8 00110816 R_ARM_JUMP_SLOT 0036e0f9 zsytri_ │ │ │ │ +0068abfc 001b8c16 R_ARM_JUMP_SLOT 003c4a51 bl1_zsyrk_blas │ │ │ │ +0068ac00 001c4216 R_ARM_JUMP_SLOT 001e1009 dstebz_ │ │ │ │ +0068ac04 00034e16 R_ARM_JUMP_SLOT 001e2049 dsterf_ │ │ │ │ +0068ac08 00119c16 R_ARM_JUMP_SLOT 0056cca9 FLA_Ttmm │ │ │ │ +0068ac0c 0018c116 R_ARM_JUMP_SLOT 005af809 FLA_Eig_gest_iu_unb_var5 │ │ │ │ +0068ac10 000cd516 R_ARM_JUMP_SLOT 001c9c2d dorm2l_ │ │ │ │ +0068ac14 000d5216 R_ARM_JUMP_SLOT 003d5ae9 FLA_Part_2x2_check │ │ │ │ +0068ac18 001b5816 R_ARM_JUMP_SLOT 00351e91 zpbtf2_ │ │ │ │ +0068ac1c 00057116 R_ARM_JUMP_SLOT 003f6789 FLA_Obj_flip_base │ │ │ │ +0068ac20 00185c16 R_ARM_JUMP_SLOT 003cf2f9 bl1_dfree_saved_contigm │ │ │ │ 0068ac24 0000c416 R_ARM_JUMP_SLOT 00000000 ccos │ │ │ │ -0068ac28 0007a116 R_ARM_JUMP_SLOT 003d96cd FLA_Copy_check │ │ │ │ -0068ac2c 00174d16 R_ARM_JUMP_SLOT 004468a1 FLA_Gemm_hh │ │ │ │ -0068ac30 000cee16 R_ARM_JUMP_SLOT 00582421 FLA_Bidiag_UT_u_step_opz_var2 │ │ │ │ -0068ac34 0019bb16 R_ARM_JUMP_SLOT 0043ad95 FLA_Trsv_lt_blk_var2 │ │ │ │ -0068ac38 000b2416 R_ARM_JUMP_SLOT 0049f745 FLA_Herk_lh_unb_var2 │ │ │ │ -0068ac3c 000f9116 R_ARM_JUMP_SLOT 005eaf41 FLA_Lyap_h_opt_var4 │ │ │ │ -0068ac40 00155416 R_ARM_JUMP_SLOT 001a14a1 dlaqsp_ │ │ │ │ -0068ac44 00018b16 R_ARM_JUMP_SLOT 0055d971 FLA_Tevd_n_ops_var1 │ │ │ │ +0068ac28 0007a116 R_ARM_JUMP_SLOT 003d96d5 FLA_Copy_check │ │ │ │ +0068ac2c 00174d16 R_ARM_JUMP_SLOT 00446e4d FLA_Gemm_hh │ │ │ │ +0068ac30 000cee16 R_ARM_JUMP_SLOT 00582401 FLA_Bidiag_UT_u_step_opz_var2 │ │ │ │ +0068ac34 0019bb16 R_ARM_JUMP_SLOT 0043a9ad FLA_Trsv_lt_blk_var2 │ │ │ │ +0068ac38 000b2416 R_ARM_JUMP_SLOT 0049f8d1 FLA_Herk_lh_unb_var2 │ │ │ │ +0068ac3c 000f9116 R_ARM_JUMP_SLOT 005eca9d FLA_Lyap_h_opt_var4 │ │ │ │ +0068ac40 00155416 R_ARM_JUMP_SLOT 001a1499 dlaqsp_ │ │ │ │ +0068ac44 00018b16 R_ARM_JUMP_SLOT 0055d2e5 FLA_Tevd_n_ops_var1 │ │ │ │ 0068ac48 00115016 R_ARM_JUMP_SLOT 00084559 sorgtr_check │ │ │ │ -0068ac4c 000b7016 R_ARM_JUMP_SLOT 004ac395 FLA_Symm_ll_blk_var3 │ │ │ │ -0068ac50 00068416 R_ARM_JUMP_SLOT 003b4221 bl1_daxpysv │ │ │ │ -0068ac54 000ae216 R_ARM_JUMP_SLOT 00550ea1 FLA_QR2_UT_unb_var1 │ │ │ │ -0068ac58 00145316 R_ARM_JUMP_SLOT 00478e51 FLA_Hemm_ru_blk_var2 │ │ │ │ -0068ac5c 000b7e16 R_ARM_JUMP_SLOT 005b88e9 FLA_Eig_gest_nu_blk_var5 │ │ │ │ -0068ac60 0002fb16 R_ARM_JUMP_SLOT 00194e59 dlaisnan_ │ │ │ │ -0068ac64 00079216 R_ARM_JUMP_SLOT 0045aba1 FLA_Gemm_tc_blk_var3 │ │ │ │ -0068ac68 00028016 R_ARM_JUMP_SLOT 00273651 slasd3_ │ │ │ │ -0068ac6c 000aab16 R_ARM_JUMP_SLOT 003ac069 dlamch_ │ │ │ │ -0068ac70 00161916 R_ARM_JUMP_SLOT 00599ff9 FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ -0068ac74 00026416 R_ARM_JUMP_SLOT 00535951 FLA_Chol_l_unb_var3 │ │ │ │ -0068ac78 0009ce16 R_ARM_JUMP_SLOT 001268c9 csymv_ │ │ │ │ -0068ac7c 00017f16 R_ARM_JUMP_SLOT 003cf355 bl1_cfree_saved_contigmr │ │ │ │ -0068ac80 000df116 R_ARM_JUMP_SLOT 00264f39 slarnv_ │ │ │ │ -0068ac84 000c3816 R_ARM_JUMP_SLOT 003ba131 bl1_icopymt │ │ │ │ -0068ac88 0003df16 R_ARM_JUMP_SLOT 003ed065 FLASH_LQ_UT_cntl_init │ │ │ │ -0068ac8c 00025716 R_ARM_JUMP_SLOT 0040b505 fla_dlamch │ │ │ │ -0068ac90 000a7d16 R_ARM_JUMP_SLOT 0049e18d FLA_Herk_lh_blk_var2 │ │ │ │ -0068ac94 000a9e16 R_ARM_JUMP_SLOT 004a43b9 FLA_Herk_uh_blk_var5 │ │ │ │ -0068ac98 000eb916 R_ARM_JUMP_SLOT 00461bdd FLA_Gemm_tt_unb_var4 │ │ │ │ -0068ac9c 001bdd16 R_ARM_JUMP_SLOT 002a2871 ssyconv_ │ │ │ │ -0068aca0 0015e316 R_ARM_JUMP_SLOT 00538df9 FLA_Chol_u_opc_var2 │ │ │ │ +0068ac4c 000b7016 R_ARM_JUMP_SLOT 004ac379 FLA_Symm_ll_blk_var3 │ │ │ │ +0068ac50 00068416 R_ARM_JUMP_SLOT 003b5a75 bl1_daxpysv │ │ │ │ +0068ac54 000ae216 R_ARM_JUMP_SLOT 00550e81 FLA_QR2_UT_unb_var1 │ │ │ │ +0068ac58 00145316 R_ARM_JUMP_SLOT 00478805 FLA_Hemm_ru_blk_var2 │ │ │ │ +0068ac5c 000b7e16 R_ARM_JUMP_SLOT 005b7fa9 FLA_Eig_gest_nu_blk_var5 │ │ │ │ +0068ac60 0002fb16 R_ARM_JUMP_SLOT 00194e61 dlaisnan_ │ │ │ │ +0068ac64 00079216 R_ARM_JUMP_SLOT 0045aba9 FLA_Gemm_tc_blk_var3 │ │ │ │ +0068ac68 00028016 R_ARM_JUMP_SLOT 002734a1 slasd3_ │ │ │ │ +0068ac6c 000aab16 R_ARM_JUMP_SLOT 003aac01 dlamch_ │ │ │ │ +0068ac70 00161916 R_ARM_JUMP_SLOT 00599685 FLA_Bidiag_UT_u_step_unb_var4 │ │ │ │ +0068ac74 00026416 R_ARM_JUMP_SLOT 00536839 FLA_Chol_l_unb_var3 │ │ │ │ +0068ac78 0009ce16 R_ARM_JUMP_SLOT 001268c1 csymv_ │ │ │ │ +0068ac7c 00017f16 R_ARM_JUMP_SLOT 003cf1ad bl1_cfree_saved_contigmr │ │ │ │ +0068ac80 000df116 R_ARM_JUMP_SLOT 00264d59 slarnv_ │ │ │ │ +0068ac84 000c3816 R_ARM_JUMP_SLOT 003b9c31 bl1_icopymt │ │ │ │ +0068ac88 0003df16 R_ARM_JUMP_SLOT 003ecf65 FLASH_LQ_UT_cntl_init │ │ │ │ +0068ac8c 00025716 R_ARM_JUMP_SLOT 0040b50d fla_dlamch │ │ │ │ +0068ac90 000a7d16 R_ARM_JUMP_SLOT 0049e171 FLA_Herk_lh_blk_var2 │ │ │ │ +0068ac94 000a9e16 R_ARM_JUMP_SLOT 004a439d FLA_Herk_uh_blk_var5 │ │ │ │ +0068ac98 000eb916 R_ARM_JUMP_SLOT 00461bfd FLA_Gemm_tt_unb_var4 │ │ │ │ +0068ac9c 001bdd16 R_ARM_JUMP_SLOT 002a32d9 ssyconv_ │ │ │ │ +0068aca0 0015e316 R_ARM_JUMP_SLOT 00538cf1 FLA_Chol_u_opc_var2 │ │ │ │ 0068aca4 0000c516 R_ARM_JUMP_SLOT 00000000 ztrsm_ │ │ │ │ -0068aca8 0007b316 R_ARM_JUMP_SLOT 003b79e9 bl1_cdots │ │ │ │ -0068acac 00162c16 R_ARM_JUMP_SLOT 005171e9 FLA_Trsm_luc_blk_var1 │ │ │ │ -0068acb0 000e4716 R_ARM_JUMP_SLOT 003bd205 bl1_scopymrt │ │ │ │ -0068acb4 00026a16 R_ARM_JUMP_SLOT 00240791 sladiv2_ │ │ │ │ -0068acb8 00160d16 R_ARM_JUMP_SLOT 003ece95 FLASH_Chol_cntl_init │ │ │ │ -0068acbc 00021a16 R_ARM_JUMP_SLOT 003d2045 bl1_dscalediag │ │ │ │ -0068acc0 00119816 R_ARM_JUMP_SLOT 0033b339 zlarcm_ │ │ │ │ -0068acc4 000dc916 R_ARM_JUMP_SLOT 0052ce99 FLA_Bsvd_compute_shift_opd │ │ │ │ +0068aca8 0007b316 R_ARM_JUMP_SLOT 003b7d3d bl1_cdots │ │ │ │ +0068acac 00162c16 R_ARM_JUMP_SLOT 005171cd FLA_Trsm_luc_blk_var1 │ │ │ │ +0068acb0 000e4716 R_ARM_JUMP_SLOT 003bd215 bl1_scopymrt │ │ │ │ +0068acb4 00026a16 R_ARM_JUMP_SLOT 00243675 sladiv2_ │ │ │ │ +0068acb8 00160d16 R_ARM_JUMP_SLOT 003ece9d FLASH_Chol_cntl_init │ │ │ │ +0068acbc 00021a16 R_ARM_JUMP_SLOT 003d204d bl1_dscalediag │ │ │ │ +0068acc0 00119816 R_ARM_JUMP_SLOT 0033b321 zlarcm_ │ │ │ │ +0068acc4 000dc916 R_ARM_JUMP_SLOT 0052d9f9 FLA_Bsvd_compute_shift_opd │ │ │ │ 0068acc8 0007dc16 R_ARM_JUMP_SLOT 00171a45 dggsvp_ │ │ │ │ 0068accc 0000c616 R_ARM_JUMP_SLOT 00000000 cherk_ │ │ │ │ -0068acd0 00109716 R_ARM_JUMP_SLOT 003b0369 f_open │ │ │ │ -0068acd4 000b5216 R_ARM_JUMP_SLOT 003c11a1 bl1_ztrmvsx │ │ │ │ -0068acd8 00179d16 R_ARM_JUMP_SLOT 0028906d sormrz_ │ │ │ │ -0068acdc 000d0116 R_ARM_JUMP_SLOT 002e9f31 zggrqf_ │ │ │ │ -0068ace0 00061416 R_ARM_JUMP_SLOT 003e21d1 FLA_CAQR_UT_inc_check │ │ │ │ -0068ace4 00098316 R_ARM_JUMP_SLOT 0029125d spprfs_ │ │ │ │ -0068ace8 0008ad16 R_ARM_JUMP_SLOT 0015b4e5 dgbtrf_ │ │ │ │ -0068acec 00019616 R_ARM_JUMP_SLOT 001a70b1 dlar1v_ │ │ │ │ +0068acd0 00109716 R_ARM_JUMP_SLOT 003b0379 f_open │ │ │ │ +0068acd4 000b5216 R_ARM_JUMP_SLOT 003c11b1 bl1_ztrmvsx │ │ │ │ +0068acd8 00179d16 R_ARM_JUMP_SLOT 0028904d sormrz_ │ │ │ │ +0068acdc 000d0116 R_ARM_JUMP_SLOT 002ea4f1 zggrqf_ │ │ │ │ +0068ace0 00061416 R_ARM_JUMP_SLOT 003e24f9 FLA_CAQR_UT_inc_check │ │ │ │ +0068ace4 00098316 R_ARM_JUMP_SLOT 00290d55 spprfs_ │ │ │ │ +0068ace8 0008ad16 R_ARM_JUMP_SLOT 0015d37d dgbtrf_ │ │ │ │ +0068acec 00019616 R_ARM_JUMP_SLOT 001a70a9 dlar1v_ │ │ │ │ 0068acf0 0000c716 R_ARM_JUMP_SLOT 00000000 cdotc_ │ │ │ │ -0068acf4 00010a16 R_ARM_JUMP_SLOT 003eaecd FLASH_Syrk_cntl_finalize │ │ │ │ -0068acf8 0017c216 R_ARM_JUMP_SLOT 00649b29 FLA_Apply_G_rf_ops_var6 │ │ │ │ -0068acfc 0006c416 R_ARM_JUMP_SLOT 0064cf85 FLA_Apply_pivots_rt │ │ │ │ -0068ad00 000db216 R_ARM_JUMP_SLOT 003fefc5 FLASH_Queue_verbose_output │ │ │ │ +0068acf4 00010a16 R_ARM_JUMP_SLOT 003eada9 FLASH_Syrk_cntl_finalize │ │ │ │ +0068acf8 0017c216 R_ARM_JUMP_SLOT 00644b4d FLA_Apply_G_rf_ops_var6 │ │ │ │ +0068acfc 0006c416 R_ARM_JUMP_SLOT 0064cf6d FLA_Apply_pivots_rt │ │ │ │ +0068ad00 000db216 R_ARM_JUMP_SLOT 003ff2fd FLASH_Queue_verbose_output │ │ │ │ 0068ad04 0000c816 R_ARM_JUMP_SLOT 00000000 dsbmv_ │ │ │ │ -0068ad08 0008d716 R_ARM_JUMP_SLOT 00405fe1 FLA_Triangularize │ │ │ │ -0068ad0c 000b3a16 R_ARM_JUMP_SLOT 0020bf2d izmax1_ │ │ │ │ -0068ad10 0015f216 R_ARM_JUMP_SLOT 0066a621 FLA_Apply_Q_UT_lnfr_blk_var1 │ │ │ │ -0068ad14 000f2316 R_ARM_JUMP_SLOT 00135911 csytri2x_ │ │ │ │ -0068ad18 00013916 R_ARM_JUMP_SLOT 004b721d FLA_Symm_lu_unb_var7 │ │ │ │ -0068ad1c 000bf716 R_ARM_JUMP_SLOT 005bce3d FLA_Eig_gest_nu_unb_var2 │ │ │ │ -0068ad20 000c0316 R_ARM_JUMP_SLOT 0056ddcd FLA_Ttmm_l_opd_var1 │ │ │ │ -0068ad24 000bfe16 R_ARM_JUMP_SLOT 00427321 FLA_Trinv_lu_unb_ext │ │ │ │ -0068ad28 00126216 R_ARM_JUMP_SLOT 00434955 FLA_Scalr_l_blk_var2 │ │ │ │ -0068ad2c 000edb16 R_ARM_JUMP_SLOT 003e2d25 FLA_Hess_UT_recover_tau_check │ │ │ │ -0068ad30 0017bb16 R_ARM_JUMP_SLOT 00640429 FLA_Apply_G_rf_ops_var2 │ │ │ │ -0068ad34 00134116 R_ARM_JUMP_SLOT 0055f7a5 FLA_Tevd_v_ops_var1 │ │ │ │ -0068ad38 000c9616 R_ARM_JUMP_SLOT 00290d75 sptcon_ │ │ │ │ -0068ad3c 00198f16 R_ARM_JUMP_SLOT 003bc215 bl1_sdcopymr │ │ │ │ -0068ad40 0002b616 R_ARM_JUMP_SLOT 0042bb09 FLA_Axpyt_h_blk_var1 │ │ │ │ -0068ad44 00176416 R_ARM_JUMP_SLOT 00446e45 FLA_Gemm_ht │ │ │ │ -0068ad48 001b0616 R_ARM_JUMP_SLOT 003e8075 FLA_Cntl_syrk_obj_create │ │ │ │ -0068ad4c 0009ee16 R_ARM_JUMP_SLOT 002d2eb9 zgebal_ │ │ │ │ -0068ad50 00092516 R_ARM_JUMP_SLOT 0041df49 FLA_Trmvsx_external │ │ │ │ -0068ad54 000dcd16 R_ARM_JUMP_SLOT 005c9019 FLA_Hess_UT_step_ofd_var3 │ │ │ │ -0068ad58 0008c116 R_ARM_JUMP_SLOT 005415c9 FLA_LU_nopiv_opt_var2 │ │ │ │ -0068ad5c 0015e216 R_ARM_JUMP_SLOT 003de1a9 FLA_Trmm_check │ │ │ │ -0068ad60 0018c716 R_ARM_JUMP_SLOT 003bc435 bl1_sccopymr │ │ │ │ -0068ad64 00159d16 R_ARM_JUMP_SLOT 003f01c5 FLASH_Obj_scalar_width_tl │ │ │ │ -0068ad68 00063216 R_ARM_JUMP_SLOT 004262d5 FLA_Eig_gest_il_unb_ext │ │ │ │ -0068ad6c 0007fd16 R_ARM_JUMP_SLOT 005abaa9 FLA_Eig_gest_iu_opt_var3 │ │ │ │ -0068ad70 00048916 R_ARM_JUMP_SLOT 005c57e1 FLA_Hess_UT_step_opd_var1 │ │ │ │ -0068ad74 000c5416 R_ARM_JUMP_SLOT 00588f59 FLA_Bidiag_UT_u_step_opd_var3 │ │ │ │ -0068ad78 00153116 R_ARM_JUMP_SLOT 00450449 FLA_Gemm_hn_unb_var5 │ │ │ │ -0068ad7c 000fda16 R_ARM_JUMP_SLOT 005118e5 FLA_Trsm_llh_blk_var1 │ │ │ │ -0068ad80 00173916 R_ARM_JUMP_SLOT 003b73b1 bl1_zcopy │ │ │ │ -0068ad84 00184416 R_ARM_JUMP_SLOT 001d8bc1 dspev_ │ │ │ │ -0068ad88 000ba216 R_ARM_JUMP_SLOT 002658d1 slarrc_ │ │ │ │ -0068ad8c 0007f416 R_ARM_JUMP_SLOT 005a5799 FLA_Eig_gest_il_unb_var4 │ │ │ │ -0068ad90 00176716 R_ARM_JUMP_SLOT 005e7a89 FLA_Lyap_n │ │ │ │ -0068ad94 000a9016 R_ARM_JUMP_SLOT 004a3209 FLA_Herk_uh_blk_var1 │ │ │ │ -0068ad98 00077a16 R_ARM_JUMP_SLOT 004fb5bd FLA_Trmm_lun_blk_var1 │ │ │ │ -0068ad9c 00047b16 R_ARM_JUMP_SLOT 003ae3e9 r_imag │ │ │ │ -0068ada0 000e8f16 R_ARM_JUMP_SLOT 004f2f2d FLA_Trmm_llh_blk_var3 │ │ │ │ -0068ada4 00082f16 R_ARM_JUMP_SLOT 0056c3ed FLA_Trinv_uu_opz_var4 │ │ │ │ -0068ada8 0012b516 R_ARM_JUMP_SLOT 0044458d FLA_Gemm │ │ │ │ -0068adac 00148f16 R_ARM_JUMP_SLOT 003e3df9 FLA_LU_piv_solve_check │ │ │ │ -0068adb0 0003ca16 R_ARM_JUMP_SLOT 0055d301 FLA_Tevd_francis_n_ops_var1 │ │ │ │ -0068adb4 000ae316 R_ARM_JUMP_SLOT 003e93bd FLASH_Trsv_cntl_init │ │ │ │ -0068adb8 0008d816 R_ARM_JUMP_SLOT 003c9a15 bl1_zsyr2k_blas │ │ │ │ -0068adbc 00150116 R_ARM_JUMP_SLOT 003b95b1 bl1_cswap │ │ │ │ -0068adc0 00096e16 R_ARM_JUMP_SLOT 000ec945 clalsa_ │ │ │ │ -0068adc4 000ccd16 R_ARM_JUMP_SLOT 003c336d bl1_zhemm_blas │ │ │ │ -0068adc8 000fb916 R_ARM_JUMP_SLOT 0044d471 FLA_Gemm_hh_blk_var5 │ │ │ │ -0068adcc 0012f816 R_ARM_JUMP_SLOT 0025b46d slapmr_ │ │ │ │ -0068add0 00056916 R_ARM_JUMP_SLOT 00148ead cungbr_ │ │ │ │ -0068add4 0007b916 R_ARM_JUMP_SLOT 0029d0e9 sstebz_ │ │ │ │ -0068add8 00049316 R_ARM_JUMP_SLOT 005cf1cd FLA_Hess_UT_step_opd_var5 │ │ │ │ -0068addc 00144516 R_ARM_JUMP_SLOT 005365f9 FLA_Chol_l_opd_var2 │ │ │ │ -0068ade0 0007ae16 R_ARM_JUMP_SLOT 005bbbed FLA_Eig_gest_nu_opt_var4 │ │ │ │ -0068ade4 00088f16 R_ARM_JUMP_SLOT 00423a11 FLA_Gemm_tc_task │ │ │ │ -0068ade8 000e2116 R_ARM_JUMP_SLOT 00423975 FLA_Gemm_nt_task │ │ │ │ -0068adec 00162616 R_ARM_JUMP_SLOT 004457b5 FLA_Gemm_ct │ │ │ │ -0068adf0 0019a516 R_ARM_JUMP_SLOT 003cd969 bl1_vector_inc │ │ │ │ -0068adf4 0011b316 R_ARM_JUMP_SLOT 003eda8d FLASH_UDdate_UT_cntl_finalize │ │ │ │ -0068adf8 00069416 R_ARM_JUMP_SLOT 0046efd1 FLA_Hemm_lu_unb_var1 │ │ │ │ -0068adfc 00014b16 R_ARM_JUMP_SLOT 00619d85 FLA_Sylv_nh_blk_var18 │ │ │ │ +0068ad08 0008d716 R_ARM_JUMP_SLOT 00405fe9 FLA_Triangularize │ │ │ │ +0068ad0c 000b3a16 R_ARM_JUMP_SLOT 0020be21 izmax1_ │ │ │ │ +0068ad10 0015f216 R_ARM_JUMP_SLOT 0066a609 FLA_Apply_Q_UT_lnfr_blk_var1 │ │ │ │ +0068ad14 000f2316 R_ARM_JUMP_SLOT 00136541 csytri2x_ │ │ │ │ +0068ad18 00013916 R_ARM_JUMP_SLOT 004b7201 FLA_Symm_lu_unb_var7 │ │ │ │ +0068ad1c 000bf716 R_ARM_JUMP_SLOT 005bc71d FLA_Eig_gest_nu_unb_var2 │ │ │ │ +0068ad20 000c0316 R_ARM_JUMP_SLOT 0056ddb5 FLA_Ttmm_l_opd_var1 │ │ │ │ +0068ad24 000bfe16 R_ARM_JUMP_SLOT 004273d5 FLA_Trinv_lu_unb_ext │ │ │ │ +0068ad28 00126216 R_ARM_JUMP_SLOT 00434c09 FLA_Scalr_l_blk_var2 │ │ │ │ +0068ad2c 000edb16 R_ARM_JUMP_SLOT 003e2d2d FLA_Hess_UT_recover_tau_check │ │ │ │ +0068ad30 0017bb16 R_ARM_JUMP_SLOT 00640f69 FLA_Apply_G_rf_ops_var2 │ │ │ │ +0068ad34 00134116 R_ARM_JUMP_SLOT 0055f78d FLA_Tevd_v_ops_var1 │ │ │ │ +0068ad38 000c9616 R_ARM_JUMP_SLOT 00291555 sptcon_ │ │ │ │ +0068ad3c 00198f16 R_ARM_JUMP_SLOT 003bc225 bl1_sdcopymr │ │ │ │ +0068ad40 0002b616 R_ARM_JUMP_SLOT 0042c1fd FLA_Axpyt_h_blk_var1 │ │ │ │ +0068ad44 00176416 R_ARM_JUMP_SLOT 004468a9 FLA_Gemm_ht │ │ │ │ +0068ad48 001b0616 R_ARM_JUMP_SLOT 003e807d FLA_Cntl_syrk_obj_create │ │ │ │ +0068ad4c 0009ee16 R_ARM_JUMP_SLOT 002d4d21 zgebal_ │ │ │ │ +0068ad50 00092516 R_ARM_JUMP_SLOT 0041cf11 FLA_Trmvsx_external │ │ │ │ +0068ad54 000dcd16 R_ARM_JUMP_SLOT 005c8ff9 FLA_Hess_UT_step_ofd_var3 │ │ │ │ +0068ad58 0008c116 R_ARM_JUMP_SLOT 00542edd FLA_LU_nopiv_opt_var2 │ │ │ │ +0068ad5c 0015e216 R_ARM_JUMP_SLOT 003de1b1 FLA_Trmm_check │ │ │ │ +0068ad60 0018c716 R_ARM_JUMP_SLOT 003bc445 bl1_sccopymr │ │ │ │ +0068ad64 00159d16 R_ARM_JUMP_SLOT 003f01cd FLASH_Obj_scalar_width_tl │ │ │ │ +0068ad68 00063216 R_ARM_JUMP_SLOT 004262dd FLA_Eig_gest_il_unb_ext │ │ │ │ +0068ad6c 0007fd16 R_ARM_JUMP_SLOT 005aba89 FLA_Eig_gest_iu_opt_var3 │ │ │ │ +0068ad70 00048916 R_ARM_JUMP_SLOT 005c57c1 FLA_Hess_UT_step_opd_var1 │ │ │ │ +0068ad74 000c5416 R_ARM_JUMP_SLOT 00588f39 FLA_Bidiag_UT_u_step_opd_var3 │ │ │ │ +0068ad78 00153116 R_ARM_JUMP_SLOT 004506bd FLA_Gemm_hn_unb_var5 │ │ │ │ +0068ad7c 000fda16 R_ARM_JUMP_SLOT 005118c9 FLA_Trsm_llh_blk_var1 │ │ │ │ +0068ad80 00173916 R_ARM_JUMP_SLOT 003b75e1 bl1_zcopy │ │ │ │ +0068ad84 00184416 R_ARM_JUMP_SLOT 001d8bc9 dspev_ │ │ │ │ +0068ad88 000ba216 R_ARM_JUMP_SLOT 00266c81 slarrc_ │ │ │ │ +0068ad8c 0007f416 R_ARM_JUMP_SLOT 005a5779 FLA_Eig_gest_il_unb_var4 │ │ │ │ +0068ad90 00176716 R_ARM_JUMP_SLOT 005e7a71 FLA_Lyap_n │ │ │ │ +0068ad94 000a9016 R_ARM_JUMP_SLOT 004a31ed FLA_Herk_uh_blk_var1 │ │ │ │ +0068ad98 00077a16 R_ARM_JUMP_SLOT 004fad4d FLA_Trmm_lun_blk_var1 │ │ │ │ +0068ad9c 00047b16 R_ARM_JUMP_SLOT 003ae3f5 r_imag │ │ │ │ +0068ada0 000e8f16 R_ARM_JUMP_SLOT 004f2699 FLA_Trmm_llh_blk_var3 │ │ │ │ +0068ada4 00082f16 R_ARM_JUMP_SLOT 0056be65 FLA_Trinv_uu_opz_var4 │ │ │ │ +0068ada8 0012b516 R_ARM_JUMP_SLOT 00444595 FLA_Gemm │ │ │ │ +0068adac 00148f16 R_ARM_JUMP_SLOT 003e3e01 FLA_LU_piv_solve_check │ │ │ │ +0068adb0 0003ca16 R_ARM_JUMP_SLOT 0055d801 FLA_Tevd_francis_n_ops_var1 │ │ │ │ +0068adb4 000ae316 R_ARM_JUMP_SLOT 003e94f5 FLASH_Trsv_cntl_init │ │ │ │ +0068adb8 0008d816 R_ARM_JUMP_SLOT 003c7fad bl1_zsyr2k_blas │ │ │ │ +0068adbc 00150116 R_ARM_JUMP_SLOT 003b9351 bl1_cswap │ │ │ │ +0068adc0 00096e16 R_ARM_JUMP_SLOT 000ebd19 clalsa_ │ │ │ │ +0068adc4 000ccd16 R_ARM_JUMP_SLOT 003c3dad bl1_zhemm_blas │ │ │ │ +0068adc8 000fb916 R_ARM_JUMP_SLOT 0044d479 FLA_Gemm_hh_blk_var5 │ │ │ │ +0068adcc 0012f816 R_ARM_JUMP_SLOT 0025b339 slapmr_ │ │ │ │ +0068add0 00056916 R_ARM_JUMP_SLOT 00148ea5 cungbr_ │ │ │ │ +0068add4 0007b916 R_ARM_JUMP_SLOT 0029d0c9 sstebz_ │ │ │ │ +0068add8 00049316 R_ARM_JUMP_SLOT 005cfffd FLA_Hess_UT_step_opd_var5 │ │ │ │ +0068addc 00144516 R_ARM_JUMP_SLOT 005362f1 FLA_Chol_l_opd_var2 │ │ │ │ +0068ade0 0007ae16 R_ARM_JUMP_SLOT 005bbbcd FLA_Eig_gest_nu_opt_var4 │ │ │ │ +0068ade4 00088f16 R_ARM_JUMP_SLOT 00423d25 FLA_Gemm_tc_task │ │ │ │ +0068ade8 000e2116 R_ARM_JUMP_SLOT 00423c89 FLA_Gemm_nt_task │ │ │ │ +0068adec 00162616 R_ARM_JUMP_SLOT 00445d61 FLA_Gemm_ct │ │ │ │ +0068adf0 0019a516 R_ARM_JUMP_SLOT 003cd849 bl1_vector_inc │ │ │ │ +0068adf4 0011b316 R_ARM_JUMP_SLOT 003eda95 FLASH_UDdate_UT_cntl_finalize │ │ │ │ +0068adf8 00069416 R_ARM_JUMP_SLOT 0046ed51 FLA_Hemm_lu_unb_var1 │ │ │ │ +0068adfc 00014b16 R_ARM_JUMP_SLOT 00619d6d FLA_Sylv_nh_blk_var18 │ │ │ │ 0068ae00 0000c916 R_ARM_JUMP_SLOT 00000000 omp_destroy_lock@OMP_3.0 │ │ │ │ 0068ae04 0000ca16 R_ARM_JUMP_SLOT 00000000 csyrk_ │ │ │ │ -0068ae08 00140916 R_ARM_JUMP_SLOT 0054ad11 FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ -0068ae0c 0018ff16 R_ARM_JUMP_SLOT 005620e1 FLA_Trinv_ln_blk_var4 │ │ │ │ -0068ae10 00145116 R_ARM_JUMP_SLOT 00364aa9 zstedc_ │ │ │ │ -0068ae14 00020e16 R_ARM_JUMP_SLOT 003f3dd1 FLA_Memory_leak_counter_init │ │ │ │ -0068ae18 00089316 R_ARM_JUMP_SLOT 00513a15 FLA_Trsm_lln_blk_var3 │ │ │ │ -0068ae1c 0006c516 R_ARM_JUMP_SLOT 003ed379 FLASH_LU_piv_cntl_finalize │ │ │ │ -0068ae20 00092816 R_ARM_JUMP_SLOT 00427a25 FLA_Apply_Q_UT_task │ │ │ │ -0068ae24 0015ed16 R_ARM_JUMP_SLOT 003b8211 bl1_snrm2 │ │ │ │ -0068ae28 000a3116 R_ARM_JUMP_SLOT 003e4c61 FLA_QR_UT_recover_tau_check │ │ │ │ -0068ae2c 001bb616 R_ARM_JUMP_SLOT 0036a8c5 zsyconv_ │ │ │ │ -0068ae30 00116e16 R_ARM_JUMP_SLOT 004251ad FLA_Trsm_task │ │ │ │ -0068ae34 00130016 R_ARM_JUMP_SLOT 00597c11 FLA_Fused_UYx_ZVx_ops_var1 │ │ │ │ +0068ae08 00140916 R_ARM_JUMP_SLOT 0054a071 FLASH_CAQR_UT_inc_determine_alg_blocksize │ │ │ │ +0068ae0c 0018ff16 R_ARM_JUMP_SLOT 005620c9 FLA_Trinv_ln_blk_var4 │ │ │ │ +0068ae10 00145116 R_ARM_JUMP_SLOT 003656f1 zstedc_ │ │ │ │ +0068ae14 00020e16 R_ARM_JUMP_SLOT 003f3dd9 FLA_Memory_leak_counter_init │ │ │ │ +0068ae18 00089316 R_ARM_JUMP_SLOT 005135a1 FLA_Trsm_lln_blk_var3 │ │ │ │ +0068ae1c 0006c516 R_ARM_JUMP_SLOT 003ed381 FLASH_LU_piv_cntl_finalize │ │ │ │ +0068ae20 00092816 R_ARM_JUMP_SLOT 00427fc1 FLA_Apply_Q_UT_task │ │ │ │ +0068ae24 0015ed16 R_ARM_JUMP_SLOT 003b7eb5 bl1_snrm2 │ │ │ │ +0068ae28 000a3116 R_ARM_JUMP_SLOT 003e4c69 FLA_QR_UT_recover_tau_check │ │ │ │ +0068ae2c 001bb616 R_ARM_JUMP_SLOT 0036b201 zsyconv_ │ │ │ │ +0068ae30 00116e16 R_ARM_JUMP_SLOT 004251b5 FLA_Trsm_task │ │ │ │ +0068ae34 00130016 R_ARM_JUMP_SLOT 00595da1 FLA_Fused_UYx_ZVx_ops_var1 │ │ │ │ 0068ae38 0000cb16 R_ARM_JUMP_SLOT 00000000 __sprintf_chk@GLIBC_2.4 │ │ │ │ 0068ae3c 0000cc16 R_ARM_JUMP_SLOT 00000000 stpmv_ │ │ │ │ 0068ae40 0000cd16 R_ARM_JUMP_SLOT 00000000 chpmv_ │ │ │ │ -0068ae44 00054816 R_ARM_JUMP_SLOT 00407b29 FLA_Hevv_2x2_ops │ │ │ │ -0068ae48 0001a116 R_ARM_JUMP_SLOT 005fc471 FLA_Sylv_hh_blk_var12 │ │ │ │ -0068ae4c 001bf016 R_ARM_JUMP_SLOT 00565a71 FLA_Trinv_lu_opt_var2 │ │ │ │ -0068ae50 00181316 R_ARM_JUMP_SLOT 005a65b5 FLA_Eig_gest_iu_blk_var1 │ │ │ │ -0068ae54 0002bc16 R_ARM_JUMP_SLOT 00191eb1 dlaed4_ │ │ │ │ -0068ae58 000f6816 R_ARM_JUMP_SLOT 004c3471 FLA_Symm_ru_unb_var5 │ │ │ │ -0068ae5c 00151c16 R_ARM_JUMP_SLOT 003c9589 bl1_csyr2k_blas │ │ │ │ -0068ae60 001c0a16 R_ARM_JUMP_SLOT 0056b579 FLA_Trinv_uu_opt_var2 │ │ │ │ -0068ae64 001a9716 R_ARM_JUMP_SLOT 000811fd sgelq2_check │ │ │ │ -0068ae68 00105c16 R_ARM_JUMP_SLOT 005283d1 FLA_Trsm_ruh_unb_var2 │ │ │ │ -0068ae6c 000a9516 R_ARM_JUMP_SLOT 0024277d slaebz_ │ │ │ │ -0068ae70 001baf16 R_ARM_JUMP_SLOT 00388951 zunbdb2_ │ │ │ │ -0068ae74 00071e16 R_ARM_JUMP_SLOT 006724d5 FLA_Apply_Q_UT_rnfc_blk_var1 │ │ │ │ -0068ae78 00021b16 R_ARM_JUMP_SLOT 0051d0b1 FLA_Trsm_lut_unb_var3 │ │ │ │ -0068ae7c 00093916 R_ARM_JUMP_SLOT 004253cd FLA_Trsm_luh_task │ │ │ │ -0068ae80 0012fd16 R_ARM_JUMP_SLOT 003e20d9 FLA_CAQR2_UT_internal_check │ │ │ │ -0068ae84 00075016 R_ARM_JUMP_SLOT 0043dd55 FLA_Gemm_cc_unb_var5 │ │ │ │ -0068ae88 001ad516 R_ARM_JUMP_SLOT 0036ce89 zsyrfs_ │ │ │ │ -0068ae8c 0001ea16 R_ARM_JUMP_SLOT 002cb299 zgbrfs_ │ │ │ │ -0068ae90 001aa516 R_ARM_JUMP_SLOT 000854ed spotrf_check │ │ │ │ -0068ae94 00087d16 R_ARM_JUMP_SLOT 0055d981 FLA_Tevd_n_opc_var1 │ │ │ │ -0068ae98 0017f516 R_ARM_JUMP_SLOT 001b8781 dlasd7_ │ │ │ │ -0068ae9c 00178516 R_ARM_JUMP_SLOT 003366d1 zlaqp2_ │ │ │ │ -0068aea0 00160a16 R_ARM_JUMP_SLOT 00444c6d FLA_Gemm_ch │ │ │ │ -0068aea4 00078e16 R_ARM_JUMP_SLOT 0056b399 FLA_Trinv_uu_opd_var2 │ │ │ │ -0068aea8 000ddd16 R_ARM_JUMP_SLOT 0011b965 cpttrf_ │ │ │ │ -0068aeac 00138016 R_ARM_JUMP_SLOT 003f3e6d FLA_malloc │ │ │ │ -0068aeb0 0017ec16 R_ARM_JUMP_SLOT 00496ad1 FLA_Her2k_un_blk_var3 │ │ │ │ -0068aeb4 000ec216 R_ARM_JUMP_SLOT 006594ad FLA_Apply_Q_UT_lnfr │ │ │ │ -0068aeb8 00121b16 R_ARM_JUMP_SLOT 004ebb95 FLA_Syrk_ut_blk_var3 │ │ │ │ -0068aebc 0013d516 R_ARM_JUMP_SLOT 001eeef5 dtftri_ │ │ │ │ -0068aec0 00045a16 R_ARM_JUMP_SLOT 003e8211 FLA_Cntl_qrut_obj_create │ │ │ │ +0068ae44 00054816 R_ARM_JUMP_SLOT 00407b31 FLA_Hevv_2x2_ops │ │ │ │ +0068ae48 0001a116 R_ARM_JUMP_SLOT 005fcd49 FLA_Sylv_hh_blk_var12 │ │ │ │ +0068ae4c 001bf016 R_ARM_JUMP_SLOT 00565a59 FLA_Trinv_lu_opt_var2 │ │ │ │ +0068ae50 00181316 R_ARM_JUMP_SLOT 005a6595 FLA_Eig_gest_iu_blk_var1 │ │ │ │ +0068ae54 0002bc16 R_ARM_JUMP_SLOT 00190c11 dlaed4_ │ │ │ │ +0068ae58 000f6816 R_ARM_JUMP_SLOT 004c3455 FLA_Symm_ru_unb_var5 │ │ │ │ +0068ae5c 00151c16 R_ARM_JUMP_SLOT 003c7b21 bl1_csyr2k_blas │ │ │ │ +0068ae60 001c0a16 R_ARM_JUMP_SLOT 0056b561 FLA_Trinv_uu_opt_var2 │ │ │ │ +0068ae64 001a9716 R_ARM_JUMP_SLOT 00081085 sgelq2_check │ │ │ │ +0068ae68 00105c16 R_ARM_JUMP_SLOT 00528775 FLA_Trsm_ruh_unb_var2 │ │ │ │ +0068ae6c 000a9516 R_ARM_JUMP_SLOT 0024b861 slaebz_ │ │ │ │ +0068ae70 001baf16 R_ARM_JUMP_SLOT 00389b19 zunbdb2_ │ │ │ │ +0068ae74 00071e16 R_ARM_JUMP_SLOT 00672551 FLA_Apply_Q_UT_rnfc_blk_var1 │ │ │ │ +0068ae78 00021b16 R_ARM_JUMP_SLOT 0051d22d FLA_Trsm_lut_unb_var3 │ │ │ │ +0068ae7c 00093916 R_ARM_JUMP_SLOT 004253d5 FLA_Trsm_luh_task │ │ │ │ +0068ae80 0012fd16 R_ARM_JUMP_SLOT 003e20e1 FLA_CAQR2_UT_internal_check │ │ │ │ +0068ae84 00075016 R_ARM_JUMP_SLOT 0043e025 FLA_Gemm_cc_unb_var5 │ │ │ │ +0068ae88 001ad516 R_ARM_JUMP_SLOT 0036cb29 zsyrfs_ │ │ │ │ +0068ae8c 0001ea16 R_ARM_JUMP_SLOT 002ccb99 zgbrfs_ │ │ │ │ +0068ae90 001aa516 R_ARM_JUMP_SLOT 00085169 spotrf_check │ │ │ │ +0068ae94 00087d16 R_ARM_JUMP_SLOT 0055d2f5 FLA_Tevd_n_opc_var1 │ │ │ │ +0068ae98 0017f516 R_ARM_JUMP_SLOT 001b88d1 dlasd7_ │ │ │ │ +0068ae9c 00178516 R_ARM_JUMP_SLOT 003366b9 zlaqp2_ │ │ │ │ +0068aea0 00160a16 R_ARM_JUMP_SLOT 00444c75 FLA_Gemm_ch │ │ │ │ +0068aea4 00078e16 R_ARM_JUMP_SLOT 0056b381 FLA_Trinv_uu_opd_var2 │ │ │ │ +0068aea8 000ddd16 R_ARM_JUMP_SLOT 0011b95d cpttrf_ │ │ │ │ +0068aeac 00138016 R_ARM_JUMP_SLOT 003f3e75 FLA_malloc │ │ │ │ +0068aeb0 0017ec16 R_ARM_JUMP_SLOT 00496ab5 FLA_Her2k_un_blk_var3 │ │ │ │ +0068aeb4 000ec216 R_ARM_JUMP_SLOT 006599c5 FLA_Apply_Q_UT_lnfr │ │ │ │ +0068aeb8 00121b16 R_ARM_JUMP_SLOT 004ebd81 FLA_Syrk_ut_blk_var3 │ │ │ │ +0068aebc 0013d516 R_ARM_JUMP_SLOT 001eeef9 dtftri_ │ │ │ │ +0068aec0 00045a16 R_ARM_JUMP_SLOT 003e81e1 FLA_Cntl_qrut_obj_create │ │ │ │ 0068aec4 0000ce16 R_ARM_JUMP_SLOT 00000000 sger_ │ │ │ │ -0068aec8 00099b16 R_ARM_JUMP_SLOT 00106e85 clasyf_ │ │ │ │ -0068aecc 0015ca16 R_ARM_JUMP_SLOT 0032c571 zlals0_ │ │ │ │ -0068aed0 000a8a16 R_ARM_JUMP_SLOT 004d1cc9 FLA_Syr2k_lt_unb_var1 │ │ │ │ +0068aec8 00099b16 R_ARM_JUMP_SLOT 00106e7d clasyf_ │ │ │ │ +0068aecc 0015ca16 R_ARM_JUMP_SLOT 0032c559 zlals0_ │ │ │ │ +0068aed0 000a8a16 R_ARM_JUMP_SLOT 004d225d FLA_Syr2k_lt_unb_var1 │ │ │ │ 0068aed4 0000cf16 R_ARM_JUMP_SLOT 00000000 times@GLIBC_2.4 │ │ │ │ -0068aed8 00077816 R_ARM_JUMP_SLOT 003eae09 FLASH_Syrk_cntl_init │ │ │ │ -0068aedc 0011c716 R_ARM_JUMP_SLOT 0056ed39 FLA_Ttmm_l_ops_var3 │ │ │ │ -0068aee0 0005c416 R_ARM_JUMP_SLOT 003c7445 bl1_dtrmmsx │ │ │ │ -0068aee4 0018c816 R_ARM_JUMP_SLOT 002c00a9 strtrs_ │ │ │ │ -0068aee8 00016d16 R_ARM_JUMP_SLOT 003aff3d b_char │ │ │ │ -0068aeec 000f5a16 R_ARM_JUMP_SLOT 004c1ec1 FLA_Symm_ru_unb_var1 │ │ │ │ -0068aef0 000f7516 R_ARM_JUMP_SLOT 004fa4fd FLA_Trmm_luh_unb_var4 │ │ │ │ -0068aef4 000d6d16 R_ARM_JUMP_SLOT 0031e939 zlaed8_ │ │ │ │ -0068aef8 00062416 R_ARM_JUMP_SLOT 00379e71 ztgsen_ │ │ │ │ +0068aed8 00077816 R_ARM_JUMP_SLOT 003eace5 FLASH_Syrk_cntl_init │ │ │ │ +0068aedc 0011c716 R_ARM_JUMP_SLOT 0056e979 FLA_Ttmm_l_ops_var3 │ │ │ │ +0068aee0 0005c416 R_ARM_JUMP_SLOT 003c8685 bl1_dtrmmsx │ │ │ │ +0068aee4 0018c816 R_ARM_JUMP_SLOT 002c0085 strtrs_ │ │ │ │ +0068aee8 00016d16 R_ARM_JUMP_SLOT 003aff4d b_char │ │ │ │ +0068aeec 000f5a16 R_ARM_JUMP_SLOT 004c29ad FLA_Symm_ru_unb_var1 │ │ │ │ +0068aef0 000f7516 R_ARM_JUMP_SLOT 004fa4e1 FLA_Trmm_luh_unb_var4 │ │ │ │ +0068aef4 000d6d16 R_ARM_JUMP_SLOT 0031e921 zlaed8_ │ │ │ │ +0068aef8 00062416 R_ARM_JUMP_SLOT 00379239 ztgsen_ │ │ │ │ 0068aefc 00019916 R_ARM_JUMP_SLOT 001aa189 dlaqtr_ │ │ │ │ -0068af00 000f2416 R_ARM_JUMP_SLOT 003dcbcd FLA_Gemm_check │ │ │ │ -0068af04 0018af16 R_ARM_JUMP_SLOT 00577335 FLA_Bidiag_UT_recover_tau_panel │ │ │ │ -0068af08 000bf816 R_ARM_JUMP_SLOT 004b021d FLA_Symm_ll_unb_var5 │ │ │ │ -0068af0c 00092b16 R_ARM_JUMP_SLOT 003f65a9 FLA_Obj_attach_buffer │ │ │ │ -0068af10 00116316 R_ARM_JUMP_SLOT 00579d2d FLA_Bidiag_UT_realify_diagonals │ │ │ │ -0068af14 00132d16 R_ARM_JUMP_SLOT 003b74ed bl1_zconjmr │ │ │ │ -0068af18 000b2f16 R_ARM_JUMP_SLOT 0049fd41 FLA_Herk_lh_unb_var6 │ │ │ │ -0068af1c 00044916 R_ARM_JUMP_SLOT 003bd819 bl1_sdcopymrt │ │ │ │ -0068af20 000d5116 R_ARM_JUMP_SLOT 001d1db1 dpotrs_ │ │ │ │ -0068af24 00142b16 R_ARM_JUMP_SLOT 001d083d dpoequ_ │ │ │ │ -0068af28 00166316 R_ARM_JUMP_SLOT 00574ddd FLA_Bidiag_UT_form_V │ │ │ │ -0068af2c 000efb16 R_ARM_JUMP_SLOT 00508589 FLA_Trmm_ruh_unb_var3 │ │ │ │ -0068af30 00136616 R_ARM_JUMP_SLOT 005e4849 FLA_Tridiag_UT_l_opt_var2 │ │ │ │ -0068af34 00040f16 R_ARM_JUMP_SLOT 003e83bd FLA_Cntl_trinv_obj_create │ │ │ │ -0068af38 000bc516 R_ARM_JUMP_SLOT 00503c69 FLA_Trmm_rlt_blk_var1 │ │ │ │ -0068af3c 0016e316 R_ARM_JUMP_SLOT 0066aea9 FLA_Apply_Q_UT_rhbc_blk_var1 │ │ │ │ -0068af40 00198c16 R_ARM_JUMP_SLOT 00425511 FLA_Trsm_rlc_task │ │ │ │ -0068af44 00081916 R_ARM_JUMP_SLOT 003b0cd1 bl1_camax │ │ │ │ -0068af48 0009ec16 R_ARM_JUMP_SLOT 0056fbf9 FLA_Ttmm_u_blk_var3 │ │ │ │ -0068af4c 001a2f16 R_ARM_JUMP_SLOT 000e94e9 clals0_ │ │ │ │ -0068af50 0005c516 R_ARM_JUMP_SLOT 00240ad9 slae2_ │ │ │ │ -0068af54 00199316 R_ARM_JUMP_SLOT 00307e09 zhpcon_ │ │ │ │ -0068af58 00025016 R_ARM_JUMP_SLOT 0045dd9d FLA_Gemm_th_unb_var4 │ │ │ │ -0068af5c 00051b16 R_ARM_JUMP_SLOT 003ad049 c_abs │ │ │ │ +0068af00 000f2416 R_ARM_JUMP_SLOT 003dcae9 FLA_Gemm_check │ │ │ │ +0068af04 0018af16 R_ARM_JUMP_SLOT 00577315 FLA_Bidiag_UT_recover_tau_panel │ │ │ │ +0068af08 000bf816 R_ARM_JUMP_SLOT 004b0201 FLA_Symm_ll_unb_var5 │ │ │ │ +0068af0c 00092b16 R_ARM_JUMP_SLOT 003f65b1 FLA_Obj_attach_buffer │ │ │ │ +0068af10 00116316 R_ARM_JUMP_SLOT 00579d0d FLA_Bidiag_UT_realify_diagonals │ │ │ │ +0068af14 00132d16 R_ARM_JUMP_SLOT 003b745d bl1_zconjmr │ │ │ │ +0068af18 000b2f16 R_ARM_JUMP_SLOT 0049fd25 FLA_Herk_lh_unb_var6 │ │ │ │ +0068af1c 00044916 R_ARM_JUMP_SLOT 003bd829 bl1_sdcopymrt │ │ │ │ +0068af20 000d5116 R_ARM_JUMP_SLOT 001d1db9 dpotrs_ │ │ │ │ +0068af24 00142b16 R_ARM_JUMP_SLOT 001d1931 dpoequ_ │ │ │ │ +0068af28 00166316 R_ARM_JUMP_SLOT 00574dbd FLA_Bidiag_UT_form_V │ │ │ │ +0068af2c 000efb16 R_ARM_JUMP_SLOT 0050856d FLA_Trmm_ruh_unb_var3 │ │ │ │ +0068af30 00136616 R_ARM_JUMP_SLOT 005e4831 FLA_Tridiag_UT_l_opt_var2 │ │ │ │ +0068af34 00040f16 R_ARM_JUMP_SLOT 003e838d FLA_Cntl_trinv_obj_create │ │ │ │ +0068af38 000bc516 R_ARM_JUMP_SLOT 0050444d FLA_Trmm_rlt_blk_var1 │ │ │ │ +0068af3c 0016e316 R_ARM_JUMP_SLOT 0066ba19 FLA_Apply_Q_UT_rhbc_blk_var1 │ │ │ │ +0068af40 00198c16 R_ARM_JUMP_SLOT 00425519 FLA_Trsm_rlc_task │ │ │ │ +0068af44 00081916 R_ARM_JUMP_SLOT 003b0cdd bl1_camax │ │ │ │ +0068af48 0009ec16 R_ARM_JUMP_SLOT 0056fbdd FLA_Ttmm_u_blk_var3 │ │ │ │ +0068af4c 001a2f16 R_ARM_JUMP_SLOT 000e8dd1 clals0_ │ │ │ │ +0068af50 0005c516 R_ARM_JUMP_SLOT 002439c1 slae2_ │ │ │ │ +0068af54 00199316 R_ARM_JUMP_SLOT 00307de1 zhpcon_ │ │ │ │ +0068af58 00025016 R_ARM_JUMP_SLOT 0045dda5 FLA_Gemm_th_unb_var4 │ │ │ │ +0068af5c 00051b16 R_ARM_JUMP_SLOT 003ad061 c_abs │ │ │ │ 0068af60 000fb216 R_ARM_JUMP_SLOT 0019c481 dlanhs_ │ │ │ │ -0068af64 0017f316 R_ARM_JUMP_SLOT 00498339 FLA_Her2k_un_blk_var7 │ │ │ │ -0068af68 00186916 R_ARM_JUMP_SLOT 003f74a5 FLA_Check_adjacent_objects_2x1 │ │ │ │ -0068af6c 000a1616 R_ARM_JUMP_SLOT 005ff9c1 FLA_Sylv_hh_blk_var2 │ │ │ │ -0068af70 0007a316 R_ARM_JUMP_SLOT 003efa75 FLASH_Set │ │ │ │ -0068af74 000e2316 R_ARM_JUMP_SLOT 003f3d91 FLA_Finalize │ │ │ │ -0068af78 00085b16 R_ARM_JUMP_SLOT 004198dd FLA_Axpy_task │ │ │ │ -0068af7c 00101216 R_ARM_JUMP_SLOT 00431fe5 FLA_Copyt_h_blk_var1 │ │ │ │ -0068af80 00101f16 R_ARM_JUMP_SLOT 00672c69 FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ -0068af84 001c0f16 R_ARM_JUMP_SLOT 005e9c25 FLA_Lyap_h_ops_var1 │ │ │ │ -0068af88 0005f416 R_ARM_JUMP_SLOT 003b87dd bl1_cscopyv │ │ │ │ -0068af8c 00124716 R_ARM_JUMP_SLOT 003860bd ztzrqf_ │ │ │ │ -0068af90 00190016 R_ARM_JUMP_SLOT 005d9551 FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ -0068af94 00111916 R_ARM_JUMP_SLOT 003b0ca9 bl1_damax │ │ │ │ -0068af98 0005f916 R_ARM_JUMP_SLOT 003d5351 FLA_Obj_extract_real_scalar_check │ │ │ │ -0068af9c 000cdc16 R_ARM_JUMP_SLOT 00125755 csteqr_ │ │ │ │ -0068afa0 00094416 R_ARM_JUMP_SLOT 0051b455 FLA_Trsm_lun_unb_var3 │ │ │ │ -0068afa4 001bfe16 R_ARM_JUMP_SLOT 001cb38d dormr3_ │ │ │ │ -0068afa8 00179516 R_ARM_JUMP_SLOT 005ec811 FLA_Lyap_h_opz_var3 │ │ │ │ -0068afac 001bfa16 R_ARM_JUMP_SLOT 003ec005 FLA_QR_UT_cntl_init │ │ │ │ -0068afb0 0013bb16 R_ARM_JUMP_SLOT 00403845 FLA_Random_spd_matrix │ │ │ │ -0068afb4 000b4516 R_ARM_JUMP_SLOT 003b0c81 bl1_samax │ │ │ │ -0068afb8 00083c16 R_ARM_JUMP_SLOT 003e8539 FLA_Cntl_spdinv_obj_create │ │ │ │ -0068afbc 001b7516 R_ARM_JUMP_SLOT 00458729 FLA_Gemm_nt_blk_var1 │ │ │ │ -0068afc0 0001ff16 R_ARM_JUMP_SLOT 000fbf75 clarz_ │ │ │ │ -0068afc4 00035816 R_ARM_JUMP_SLOT 004a18f1 FLA_Herk_ln_blk_var4 │ │ │ │ +0068af64 0017f316 R_ARM_JUMP_SLOT 00497cfd FLA_Her2k_un_blk_var7 │ │ │ │ +0068af68 00186916 R_ARM_JUMP_SLOT 003f8575 FLA_Check_adjacent_objects_2x1 │ │ │ │ +0068af6c 000a1616 R_ARM_JUMP_SLOT 005ff9a9 FLA_Sylv_hh_blk_var2 │ │ │ │ +0068af70 0007a316 R_ARM_JUMP_SLOT 003efa7d FLASH_Set │ │ │ │ +0068af74 000e2316 R_ARM_JUMP_SLOT 003f3d99 FLA_Finalize │ │ │ │ +0068af78 00085b16 R_ARM_JUMP_SLOT 004198e5 FLA_Axpy_task │ │ │ │ +0068af7c 00101216 R_ARM_JUMP_SLOT 00431fed FLA_Copyt_h_blk_var1 │ │ │ │ +0068af80 00101f16 R_ARM_JUMP_SLOT 00671c19 FLA_Apply_Q_UT_rnbr_blk_var3 │ │ │ │ +0068af84 001c0f16 R_ARM_JUMP_SLOT 005e9c0d FLA_Lyap_h_ops_var1 │ │ │ │ +0068af88 0005f416 R_ARM_JUMP_SLOT 003b87ed bl1_cscopyv │ │ │ │ +0068af8c 00124716 R_ARM_JUMP_SLOT 003860b5 ztzrqf_ │ │ │ │ +0068af90 00190016 R_ARM_JUMP_SLOT 005d8c05 FLA_Tridiag_UT_shift_U_l_opz │ │ │ │ +0068af94 00111916 R_ARM_JUMP_SLOT 003b0cb5 bl1_damax │ │ │ │ +0068af98 0005f916 R_ARM_JUMP_SLOT 003d5359 FLA_Obj_extract_real_scalar_check │ │ │ │ +0068af9c 000cdc16 R_ARM_JUMP_SLOT 0012574d csteqr_ │ │ │ │ +0068afa0 00094416 R_ARM_JUMP_SLOT 0051b439 FLA_Trsm_lun_unb_var3 │ │ │ │ +0068afa4 001bfe16 R_ARM_JUMP_SLOT 001cad15 dormr3_ │ │ │ │ +0068afa8 00179516 R_ARM_JUMP_SLOT 005ebc3d FLA_Lyap_h_opz_var3 │ │ │ │ +0068afac 001bfa16 R_ARM_JUMP_SLOT 003ec00d FLA_QR_UT_cntl_init │ │ │ │ +0068afb0 0013bb16 R_ARM_JUMP_SLOT 004036c9 FLA_Random_spd_matrix │ │ │ │ +0068afb4 000b4516 R_ARM_JUMP_SLOT 003b0c8d bl1_samax │ │ │ │ +0068afb8 00083c16 R_ARM_JUMP_SLOT 003e8509 FLA_Cntl_spdinv_obj_create │ │ │ │ +0068afbc 001b7516 R_ARM_JUMP_SLOT 004584c9 FLA_Gemm_nt_blk_var1 │ │ │ │ +0068afc0 0001ff16 R_ARM_JUMP_SLOT 000fbf6d clarz_ │ │ │ │ +0068afc4 00035816 R_ARM_JUMP_SLOT 004a16c1 FLA_Herk_ln_blk_var4 │ │ │ │ 0068afc8 0000d016 R_ARM_JUMP_SLOT 00000000 cos │ │ │ │ -0068afcc 001c5b16 R_ARM_JUMP_SLOT 003f6619 FLA_Obj_create_buffer │ │ │ │ -0068afd0 001b1a16 R_ARM_JUMP_SLOT 003dd7b5 FLA_Symm_internal_check │ │ │ │ -0068afd4 000ae516 R_ARM_JUMP_SLOT 0014ead1 cunmhr_ │ │ │ │ -0068afd8 0010e816 R_ARM_JUMP_SLOT 003e8cad FLA_Scal_cntl_init │ │ │ │ -0068afdc 001c5e16 R_ARM_JUMP_SLOT 00401805 FLA_Invert │ │ │ │ +0068afcc 001c5b16 R_ARM_JUMP_SLOT 003f6621 FLA_Obj_create_buffer │ │ │ │ +0068afd0 001b1a16 R_ARM_JUMP_SLOT 003dd9e1 FLA_Symm_internal_check │ │ │ │ +0068afd4 000ae516 R_ARM_JUMP_SLOT 0014e1c1 cunmhr_ │ │ │ │ +0068afd8 0010e816 R_ARM_JUMP_SLOT 003e8cb5 FLA_Scal_cntl_init │ │ │ │ +0068afdc 001c5e16 R_ARM_JUMP_SLOT 00401645 FLA_Invert │ │ │ │ 0068afe0 0000d116 R_ARM_JUMP_SLOT 00000000 ferror@GLIBC_2.4 │ │ │ │ -0068afe4 00044616 R_ARM_JUMP_SLOT 004941d9 FLA_Her2k_uh_unb_var5 │ │ │ │ +0068afe4 00044616 R_ARM_JUMP_SLOT 004941bd FLA_Her2k_uh_unb_var5 │ │ │ │ 0068afe8 0000d216 R_ARM_JUMP_SLOT 00000000 cher2_ │ │ │ │ -0068afec 0015bd16 R_ARM_JUMP_SLOT 0045e559 FLA_Gemm_tn_blk_var1 │ │ │ │ -0068aff0 000d1c16 R_ARM_JUMP_SLOT 005e5ef9 FLA_Tridiag_UT_l_step_opd_var3 │ │ │ │ -0068aff4 00084b16 R_ARM_JUMP_SLOT 001c3e41 dlatps_ │ │ │ │ -0068aff8 0009a516 R_ARM_JUMP_SLOT 0019b179 dlahqr_ │ │ │ │ -0068affc 000d8d16 R_ARM_JUMP_SLOT 004263dd FLA_Eig_gest_nu_unb_ext │ │ │ │ -0068b000 00102a16 R_ARM_JUMP_SLOT 00405549 FLA_Shift_diag │ │ │ │ +0068afec 0015bd16 R_ARM_JUMP_SLOT 0045e561 FLA_Gemm_tn_blk_var1 │ │ │ │ +0068aff0 000d1c16 R_ARM_JUMP_SLOT 005e5fed FLA_Tridiag_UT_l_step_opd_var3 │ │ │ │ +0068aff4 00084b16 R_ARM_JUMP_SLOT 001c33a9 dlatps_ │ │ │ │ +0068aff8 0009a516 R_ARM_JUMP_SLOT 0019ae99 dlahqr_ │ │ │ │ +0068affc 000d8d16 R_ARM_JUMP_SLOT 004263e5 FLA_Eig_gest_nu_unb_ext │ │ │ │ +0068b000 00102a16 R_ARM_JUMP_SLOT 00405555 FLA_Shift_diag │ │ │ │ 0068b004 0000d316 R_ARM_JUMP_SLOT 00000000 zsyr2k_ │ │ │ │ -0068b008 0009be16 R_ARM_JUMP_SLOT 005722a1 FLA_UDdate_UT_blk_var1 │ │ │ │ -0068b00c 00154b16 R_ARM_JUMP_SLOT 0054fe79 FLA_LQ_UT_opt_var2 │ │ │ │ -0068b010 00081f16 R_ARM_JUMP_SLOT 0048b761 FLA_Her2k_ln_blk_var8 │ │ │ │ -0068b014 0010ad16 R_ARM_JUMP_SLOT 006360e5 FLA_Apply_G_rf_blc_var1 │ │ │ │ +0068b008 0009be16 R_ARM_JUMP_SLOT 00572281 FLA_UDdate_UT_blk_var1 │ │ │ │ +0068b00c 00154b16 R_ARM_JUMP_SLOT 0054fb49 FLA_LQ_UT_opt_var2 │ │ │ │ +0068b010 00081f16 R_ARM_JUMP_SLOT 0048b455 FLA_Her2k_ln_blk_var8 │ │ │ │ +0068b014 0010ad16 R_ARM_JUMP_SLOT 00636c6d FLA_Apply_G_rf_blc_var1 │ │ │ │ 0068b018 00172116 R_ARM_JUMP_SLOT 001b5fa9 dlasd3_ │ │ │ │ 0068b01c 0000d416 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -0068b020 0011f916 R_ARM_JUMP_SLOT 003b8051 bl1_cfnorm │ │ │ │ -0068b024 001ab716 R_ARM_JUMP_SLOT 003d096d bl1_zinverts │ │ │ │ -0068b028 0019e316 R_ARM_JUMP_SLOT 0055d309 FLA_Tevd_francis_n_opd_var1 │ │ │ │ -0068b02c 0015be16 R_ARM_JUMP_SLOT 003f674d FLA_Obj_free_buffer │ │ │ │ -0068b030 00061916 R_ARM_JUMP_SLOT 00556d35 FLA_QR_UT_piv │ │ │ │ -0068b034 001bff16 R_ARM_JUMP_SLOT 004b287d FLA_Symm_lu_blk_var3 │ │ │ │ -0068b038 000e4016 R_ARM_JUMP_SLOT 000f3db1 claqps_ │ │ │ │ -0068b03c 00123c16 R_ARM_JUMP_SLOT 004da715 FLA_Syr2k_un_unb_var9 │ │ │ │ -0068b040 0006a816 R_ARM_JUMP_SLOT 00216f8d sgebak_ │ │ │ │ -0068b044 00097916 R_ARM_JUMP_SLOT 006534c9 FLA_Apply_pivots_ln_opz_var1 │ │ │ │ -0068b048 00164a16 R_ARM_JUMP_SLOT 004313f5 FLA_Copyt_c_blk_var3 │ │ │ │ -0068b04c 000d4d16 R_ARM_JUMP_SLOT 00427801 FLA_CAQR2_UT_task │ │ │ │ -0068b050 0000f716 R_ARM_JUMP_SLOT 0052b2a1 FLA_Trsm_rut_blk_var2 │ │ │ │ -0068b054 000c0816 R_ARM_JUMP_SLOT 000b3589 cgtts2_ │ │ │ │ -0068b058 0012b716 R_ARM_JUMP_SLOT 00419de5 FLA_Copyt_h_task │ │ │ │ -0068b05c 00187016 R_ARM_JUMP_SLOT 00543f89 FLA_LU_piv │ │ │ │ -0068b060 00048216 R_ARM_JUMP_SLOT 004efe4d FLA_Trmm_rlt │ │ │ │ -0068b064 000a7516 R_ARM_JUMP_SLOT 003f7225 FLA_Check_null_pointer │ │ │ │ -0068b068 0019c016 R_ARM_JUMP_SLOT 0007f4f9 dorgtr_check │ │ │ │ -0068b06c 000e3716 R_ARM_JUMP_SLOT 00581679 FLA_Bidiag_UT_u_opt_var1 │ │ │ │ -0068b070 00188d16 R_ARM_JUMP_SLOT 003e3001 FLA_Hevd_compute_scaling_check │ │ │ │ -0068b074 0008b316 R_ARM_JUMP_SLOT 00432cdd FLA_Copyt_n_blk_var3 │ │ │ │ -0068b078 0005b716 R_ARM_JUMP_SLOT 003bbff1 bl1_zcopymr │ │ │ │ -0068b07c 00030416 R_ARM_JUMP_SLOT 003d8291 FLA_Random_unitary_matrix_check │ │ │ │ -0068b080 00178c16 R_ARM_JUMP_SLOT 003cfbed bl1_cewscalv │ │ │ │ -0068b084 000e0216 R_ARM_JUMP_SLOT 004a978d FLA_Symm_lu │ │ │ │ -0068b088 00177516 R_ARM_JUMP_SLOT 0041f83d FLA_Gemm_external │ │ │ │ -0068b08c 000e7c16 R_ARM_JUMP_SLOT 00537d09 FLA_Chol_u_ops_var3 │ │ │ │ -0068b090 00029716 R_ARM_JUMP_SLOT 00373ee1 ztftri_ │ │ │ │ -0068b094 000a3c16 R_ARM_JUMP_SLOT 003b6101 bl1_zaxpymrt │ │ │ │ -0068b098 0003a516 R_ARM_JUMP_SLOT 000dd4e9 clags2_ │ │ │ │ +0068b020 0011f916 R_ARM_JUMP_SLOT 003b8101 bl1_cfnorm │ │ │ │ +0068b024 001ab716 R_ARM_JUMP_SLOT 003d0975 bl1_zinverts │ │ │ │ +0068b028 0019e316 R_ARM_JUMP_SLOT 0055d809 FLA_Tevd_francis_n_opd_var1 │ │ │ │ +0068b02c 0015be16 R_ARM_JUMP_SLOT 003f6755 FLA_Obj_free_buffer │ │ │ │ +0068b030 00061916 R_ARM_JUMP_SLOT 00556d15 FLA_QR_UT_piv │ │ │ │ +0068b034 001bff16 R_ARM_JUMP_SLOT 004b2861 FLA_Symm_lu_blk_var3 │ │ │ │ +0068b038 000e4016 R_ARM_JUMP_SLOT 000f3da9 claqps_ │ │ │ │ +0068b03c 00123c16 R_ARM_JUMP_SLOT 004db23d FLA_Syr2k_un_unb_var9 │ │ │ │ +0068b040 0006a816 R_ARM_JUMP_SLOT 00216b79 sgebak_ │ │ │ │ +0068b044 00097916 R_ARM_JUMP_SLOT 00652eed FLA_Apply_pivots_ln_opz_var1 │ │ │ │ +0068b048 00164a16 R_ARM_JUMP_SLOT 00430c1d FLA_Copyt_c_blk_var3 │ │ │ │ +0068b04c 000d4d16 R_ARM_JUMP_SLOT 004279b5 FLA_CAQR2_UT_task │ │ │ │ +0068b050 0000f716 R_ARM_JUMP_SLOT 0052af3d FLA_Trsm_rut_blk_var2 │ │ │ │ +0068b054 000c0816 R_ARM_JUMP_SLOT 000b3221 cgtts2_ │ │ │ │ +0068b058 0012b716 R_ARM_JUMP_SLOT 00419da1 FLA_Copyt_h_task │ │ │ │ +0068b05c 00187016 R_ARM_JUMP_SLOT 00543c65 FLA_LU_piv │ │ │ │ +0068b060 00048216 R_ARM_JUMP_SLOT 004efbd1 FLA_Trmm_rlt │ │ │ │ +0068b064 000a7516 R_ARM_JUMP_SLOT 003f82f5 FLA_Check_null_pointer │ │ │ │ +0068b068 0019c016 R_ARM_JUMP_SLOT 0007f665 dorgtr_check │ │ │ │ +0068b06c 000e3716 R_ARM_JUMP_SLOT 00581659 FLA_Bidiag_UT_u_opt_var1 │ │ │ │ +0068b070 00188d16 R_ARM_JUMP_SLOT 003e3009 FLA_Hevd_compute_scaling_check │ │ │ │ +0068b074 0008b316 R_ARM_JUMP_SLOT 00432ac5 FLA_Copyt_n_blk_var3 │ │ │ │ +0068b078 0005b716 R_ARM_JUMP_SLOT 003bc001 bl1_zcopymr │ │ │ │ +0068b07c 00030416 R_ARM_JUMP_SLOT 003d8299 FLA_Random_unitary_matrix_check │ │ │ │ +0068b080 00178c16 R_ARM_JUMP_SLOT 003cfbf5 bl1_cewscalv │ │ │ │ +0068b084 000e0216 R_ARM_JUMP_SLOT 004a9771 FLA_Symm_lu │ │ │ │ +0068b088 00177516 R_ARM_JUMP_SLOT 0041f245 FLA_Gemm_external │ │ │ │ +0068b08c 000e7c16 R_ARM_JUMP_SLOT 00538599 FLA_Chol_u_ops_var3 │ │ │ │ +0068b090 00029716 R_ARM_JUMP_SLOT 00373ed1 ztftri_ │ │ │ │ +0068b094 000a3c16 R_ARM_JUMP_SLOT 003b6a81 bl1_zaxpymrt │ │ │ │ +0068b098 0003a516 R_ARM_JUMP_SLOT 000dce29 clags2_ │ │ │ │ 0068b09c 00141916 R_ARM_JUMP_SLOT 000d8a85 clacn2_ │ │ │ │ 0068b0a0 0000d516 R_ARM_JUMP_SLOT 00000000 strsm_ │ │ │ │ -0068b0a4 00071116 R_ARM_JUMP_SLOT 003d8ebd FLA_Amax_check │ │ │ │ -0068b0a8 00147216 R_ARM_JUMP_SLOT 003fd515 FLASH_Queue_set_block_size │ │ │ │ -0068b0ac 00178616 R_ARM_JUMP_SLOT 004187ed FLA_Scalc_external │ │ │ │ -0068b0b0 00095c16 R_ARM_JUMP_SLOT 003b1429 bl1_caxpy │ │ │ │ -0068b0b4 00089f16 R_ARM_JUMP_SLOT 0051a9e1 FLA_Trsm_lun_blk_var1 │ │ │ │ -0068b0b8 0013f316 R_ARM_JUMP_SLOT 003b91e9 bl1_zinvscalm │ │ │ │ -0068b0bc 000bdd16 R_ARM_JUMP_SLOT 0050eb55 FLA_Trsm_rlh │ │ │ │ -0068b0c0 000f7c16 R_ARM_JUMP_SLOT 004c44d9 FLA_Symm_ru_unb_var9 │ │ │ │ -0068b0c4 00106316 R_ARM_JUMP_SLOT 0006b92d zhegst_ │ │ │ │ -0068b0c8 00187316 R_ARM_JUMP_SLOT 00289c99 spbtf2_ │ │ │ │ -0068b0cc 000bf116 R_ARM_JUMP_SLOT 004ae465 FLA_Symm_ll_unb_var1 │ │ │ │ -0068b0d0 00148d16 R_ARM_JUMP_SLOT 003bf8cd bl1_cger │ │ │ │ +0068b0a4 00071116 R_ARM_JUMP_SLOT 003d8d75 FLA_Amax_check │ │ │ │ +0068b0a8 00147216 R_ARM_JUMP_SLOT 003fd84d FLASH_Queue_set_block_size │ │ │ │ +0068b0ac 00178616 R_ARM_JUMP_SLOT 00417fcd FLA_Scalc_external │ │ │ │ +0068b0b0 00095c16 R_ARM_JUMP_SLOT 003b5991 bl1_caxpy │ │ │ │ +0068b0b4 00089f16 R_ARM_JUMP_SLOT 0051a9c5 FLA_Trsm_lun_blk_var1 │ │ │ │ +0068b0b8 0013f316 R_ARM_JUMP_SLOT 003b9121 bl1_zinvscalm │ │ │ │ +0068b0bc 000bdd16 R_ARM_JUMP_SLOT 0050eb39 FLA_Trsm_rlh │ │ │ │ +0068b0c0 000f7c16 R_ARM_JUMP_SLOT 004c4759 FLA_Symm_ru_unb_var9 │ │ │ │ +0068b0c4 00106316 R_ARM_JUMP_SLOT 0006adad zhegst_ │ │ │ │ +0068b0c8 00187316 R_ARM_JUMP_SLOT 0028b65d spbtf2_ │ │ │ │ +0068b0cc 000bf116 R_ARM_JUMP_SLOT 004aea61 FLA_Symm_ll_unb_var1 │ │ │ │ +0068b0d0 00148d16 R_ARM_JUMP_SLOT 003bfa4d bl1_cger │ │ │ │ 0068b0d4 0000d616 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -0068b0d8 000b4616 R_ARM_JUMP_SLOT 003c4d45 bl1_strmm │ │ │ │ -0068b0dc 00035916 R_ARM_JUMP_SLOT 00425799 FLA_Trsm_run_task │ │ │ │ -0068b0e0 000a2016 R_ARM_JUMP_SLOT 00602a4d FLA_Sylv_hh_blk_var6 │ │ │ │ -0068b0e4 001ab416 R_ARM_JUMP_SLOT 0009ec89 cgeqpf_ │ │ │ │ -0068b0e8 0004d416 R_ARM_JUMP_SLOT 00302241 zhetrd_ │ │ │ │ -0068b0ec 0004bc16 R_ARM_JUMP_SLOT 001f1929 dtfsm_ │ │ │ │ -0068b0f0 00079c16 R_ARM_JUMP_SLOT 0045b639 FLA_Gemm_tc_blk_var6 │ │ │ │ -0068b0f4 0018b616 R_ARM_JUMP_SLOT 005abded FLA_Eig_gest_iu_unb_var1 │ │ │ │ -0068b0f8 000ec316 R_ARM_JUMP_SLOT 0041efb9 FLA_Trsv_task │ │ │ │ -0068b0fc 00181216 R_ARM_JUMP_SLOT 0028d21d spocon_ │ │ │ │ -0068b100 0005db16 R_ARM_JUMP_SLOT 003f93f9 FLA_Part_1x2 │ │ │ │ -0068b104 00177b16 R_ARM_JUMP_SLOT 000e9101 clangt_ │ │ │ │ -0068b108 0018d616 R_ARM_JUMP_SLOT 004284fd FLA_Eig_gest_task │ │ │ │ -0068b10c 00128916 R_ARM_JUMP_SLOT 00556079 FLASH_QR_UT_inc_noopt │ │ │ │ -0068b110 00188016 R_ARM_JUMP_SLOT 0044830d FLA_Gemm_nh │ │ │ │ -0068b114 00086016 R_ARM_JUMP_SLOT 003a9b21 dsytd2_fla │ │ │ │ -0068b118 0003e116 R_ARM_JUMP_SLOT 004a21a9 FLA_Herk_ln_unb_var2 │ │ │ │ -0068b11c 0012e516 R_ARM_JUMP_SLOT 00537651 FLA_Chol_u_unb_var1 │ │ │ │ -0068b120 000f7616 R_ARM_JUMP_SLOT 00624af5 FLA_Sylv_nn_blk_var14 │ │ │ │ -0068b124 00084116 R_ARM_JUMP_SLOT 005e0841 FLA_Tridiag_UT_l_unb_var2 │ │ │ │ -0068b128 00168716 R_ARM_JUMP_SLOT 004258a5 FLA_Apply_pivots_ln_unb_ext │ │ │ │ -0068b12c 000e1016 R_ARM_JUMP_SLOT 0055f9a5 FLA_Tevd_v_opz_var1 │ │ │ │ -0068b130 00176016 R_ARM_JUMP_SLOT 003f9da5 FLA_Cont_with_1x3_to_1x2 │ │ │ │ -0068b134 000b2216 R_ARM_JUMP_SLOT 005931a5 FLA_Fused_Gerc2_opc_var1 │ │ │ │ -0068b138 00169716 R_ARM_JUMP_SLOT 003c1cad bl1_dtrmv_blas │ │ │ │ -0068b13c 0008fe16 R_ARM_JUMP_SLOT 0052a0d1 FLA_Trsm_run_unb_var2 │ │ │ │ +0068b0d8 000b4616 R_ARM_JUMP_SLOT 003c64fd bl1_strmm │ │ │ │ +0068b0dc 00035916 R_ARM_JUMP_SLOT 004257a1 FLA_Trsm_run_task │ │ │ │ +0068b0e0 000a2016 R_ARM_JUMP_SLOT 00602a35 FLA_Sylv_hh_blk_var6 │ │ │ │ +0068b0e4 001ab416 R_ARM_JUMP_SLOT 000a0179 cgeqpf_ │ │ │ │ +0068b0e8 0004d416 R_ARM_JUMP_SLOT 002fc589 zhetrd_ │ │ │ │ +0068b0ec 0004bc16 R_ARM_JUMP_SLOT 001f192d dtfsm_ │ │ │ │ +0068b0f0 00079c16 R_ARM_JUMP_SLOT 0045b641 FLA_Gemm_tc_blk_var6 │ │ │ │ +0068b0f4 0018b616 R_ARM_JUMP_SLOT 005abdcd FLA_Eig_gest_iu_unb_var1 │ │ │ │ +0068b0f8 000ec316 R_ARM_JUMP_SLOT 0041efc1 FLA_Trsv_task │ │ │ │ +0068b0fc 00181216 R_ARM_JUMP_SLOT 0028d899 spocon_ │ │ │ │ +0068b100 0005db16 R_ARM_JUMP_SLOT 003f9401 FLA_Part_1x2 │ │ │ │ +0068b104 00177b16 R_ARM_JUMP_SLOT 000e9df1 clangt_ │ │ │ │ +0068b108 0018d616 R_ARM_JUMP_SLOT 00427ccd FLA_Eig_gest_task │ │ │ │ +0068b10c 00128916 R_ARM_JUMP_SLOT 00556331 FLASH_QR_UT_inc_noopt │ │ │ │ +0068b110 00188016 R_ARM_JUMP_SLOT 00448315 FLA_Gemm_nh │ │ │ │ +0068b114 00086016 R_ARM_JUMP_SLOT 003a9b31 dsytd2_fla │ │ │ │ +0068b118 0003e116 R_ARM_JUMP_SLOT 004a218d FLA_Herk_ln_unb_var2 │ │ │ │ +0068b11c 0012e516 R_ARM_JUMP_SLOT 0053762d FLA_Chol_u_unb_var1 │ │ │ │ +0068b120 000f7616 R_ARM_JUMP_SLOT 006256f1 FLA_Sylv_nn_blk_var14 │ │ │ │ +0068b124 00084116 R_ARM_JUMP_SLOT 005e0829 FLA_Tridiag_UT_l_unb_var2 │ │ │ │ +0068b128 00168716 R_ARM_JUMP_SLOT 004258ad FLA_Apply_pivots_ln_unb_ext │ │ │ │ +0068b12c 000e1016 R_ARM_JUMP_SLOT 0055f98d FLA_Tevd_v_opz_var1 │ │ │ │ +0068b130 00176016 R_ARM_JUMP_SLOT 003f9dad FLA_Cont_with_1x3_to_1x2 │ │ │ │ +0068b134 000b2216 R_ARM_JUMP_SLOT 005924e1 FLA_Fused_Gerc2_opc_var1 │ │ │ │ +0068b138 00169716 R_ARM_JUMP_SLOT 003c2325 bl1_dtrmv_blas │ │ │ │ +0068b13c 0008fe16 R_ARM_JUMP_SLOT 0052a429 FLA_Trsm_run_unb_var2 │ │ │ │ 0068b140 0000d716 R_ARM_JUMP_SLOT 00000000 dznrm2_ │ │ │ │ -0068b144 0012a416 R_ARM_JUMP_SLOT 005d03e5 FLA_Hess_UT_opt_var5 │ │ │ │ -0068b148 000b9a16 R_ARM_JUMP_SLOT 003d1d25 bl1_zmaxabsmr │ │ │ │ -0068b14c 0010a216 R_ARM_JUMP_SLOT 00512f39 FLA_Trsm_llh_unb_var2 │ │ │ │ -0068b150 00013b16 R_ARM_JUMP_SLOT 00618175 FLA_Sylv_nh_blk_var14 │ │ │ │ -0068b154 000f2d16 R_ARM_JUMP_SLOT 00423401 FLA_Gemm_cn_task │ │ │ │ -0068b158 000f0616 R_ARM_JUMP_SLOT 005450d1 FLA_LU_piv_blk_var4 │ │ │ │ -0068b15c 000f3c16 R_ARM_JUMP_SLOT 004edde5 FLA_Trmm_llc │ │ │ │ -0068b160 000e4116 R_ARM_JUMP_SLOT 0058e351 FLA_Bidiag_UT_u_opt_var5 │ │ │ │ -0068b164 0012c216 R_ARM_JUMP_SLOT 00435fe1 FLA_Gemv │ │ │ │ -0068b168 000bf916 R_ARM_JUMP_SLOT 0041eea1 FLA_Gemv_n_task │ │ │ │ -0068b16c 00120616 R_ARM_JUMP_SLOT 000daf3d claed7_ │ │ │ │ -0068b170 0002f416 R_ARM_JUMP_SLOT 003ea745 FLASH_Gemm_cntl_finalize │ │ │ │ -0068b174 000d3016 R_ARM_JUMP_SLOT 004344b5 FLA_Scalr_internal │ │ │ │ -0068b178 001b0e16 R_ARM_JUMP_SLOT 003d33d5 bl1_crandmr │ │ │ │ +0068b144 0012a416 R_ARM_JUMP_SLOT 005d1215 FLA_Hess_UT_opt_var5 │ │ │ │ +0068b148 000b9a16 R_ARM_JUMP_SLOT 003d1d2d bl1_zmaxabsmr │ │ │ │ +0068b14c 0010a216 R_ARM_JUMP_SLOT 00512f1d FLA_Trsm_llh_unb_var2 │ │ │ │ +0068b150 00013b16 R_ARM_JUMP_SLOT 0061815d FLA_Sylv_nh_blk_var14 │ │ │ │ +0068b154 000f2d16 R_ARM_JUMP_SLOT 00423715 FLA_Gemm_cn_task │ │ │ │ +0068b158 000f0616 R_ARM_JUMP_SLOT 005450b1 FLA_LU_piv_blk_var4 │ │ │ │ +0068b15c 000f3c16 R_ARM_JUMP_SLOT 004ee029 FLA_Trmm_llc │ │ │ │ +0068b160 000e4116 R_ARM_JUMP_SLOT 0058e331 FLA_Bidiag_UT_u_opt_var5 │ │ │ │ +0068b164 0012c216 R_ARM_JUMP_SLOT 00435bf5 FLA_Gemv │ │ │ │ +0068b168 000bf916 R_ARM_JUMP_SLOT 0041eea9 FLA_Gemv_n_task │ │ │ │ +0068b16c 00120616 R_ARM_JUMP_SLOT 000da0b5 claed7_ │ │ │ │ +0068b170 0002f416 R_ARM_JUMP_SLOT 003ea879 FLASH_Gemm_cntl_finalize │ │ │ │ +0068b174 000d3016 R_ARM_JUMP_SLOT 004345f1 FLA_Scalr_internal │ │ │ │ +0068b178 001b0e16 R_ARM_JUMP_SLOT 003d3145 bl1_crandmr │ │ │ │ 0068b17c 0000d816 R_ARM_JUMP_SLOT 00000000 stbmv_ │ │ │ │ 0068b180 0000d916 R_ARM_JUMP_SLOT 00000000 chbmv_ │ │ │ │ -0068b184 00103716 R_ARM_JUMP_SLOT 00486759 FLA_Her2k_lh_unb_var4 │ │ │ │ -0068b188 00180f16 R_ARM_JUMP_SLOT 003ed9e1 FLASH_Ttmm_cntl_finalize │ │ │ │ -0068b18c 000b3316 R_ARM_JUMP_SLOT 003e3b7d FLA_LU_nopiv_check │ │ │ │ -0068b190 000ff816 R_ARM_JUMP_SLOT 003fd4b5 FLASH_Queue_get_data_affinity │ │ │ │ +0068b184 00103716 R_ARM_JUMP_SLOT 0048673d FLA_Her2k_lh_unb_var4 │ │ │ │ +0068b188 00180f16 R_ARM_JUMP_SLOT 003ed9e9 FLASH_Ttmm_cntl_finalize │ │ │ │ +0068b18c 000b3316 R_ARM_JUMP_SLOT 003e39e9 FLA_LU_nopiv_check │ │ │ │ +0068b190 000ff816 R_ARM_JUMP_SLOT 003fd7ed FLASH_Queue_get_data_affinity │ │ │ │ 0068b194 0000da16 R_ARM_JUMP_SLOT 00000000 dsyr2_ │ │ │ │ -0068b198 00175116 R_ARM_JUMP_SLOT 003e8cf5 FLA_Scalr_cntl_init │ │ │ │ -0068b19c 00180b16 R_ARM_JUMP_SLOT 004295b5 FLA_Trinv_task │ │ │ │ -0068b1a0 00157c16 R_ARM_JUMP_SLOT 004414f5 FLA_Gemm_cn_unb_var2 │ │ │ │ -0068b1a4 00113a16 R_ARM_JUMP_SLOT 003fc0c1 FLA_Obj_le │ │ │ │ -0068b1a8 0010ee16 R_ARM_JUMP_SLOT 00409121 FLA_Mach_params_ops │ │ │ │ -0068b1ac 00013c16 R_ARM_JUMP_SLOT 00570779 FLA_Ttmm_u_opd_var2 │ │ │ │ -0068b1b0 00195916 R_ARM_JUMP_SLOT 005313b1 FLA_Bsvd_sinval_v_opd_var1 │ │ │ │ -0068b1b4 001c1d16 R_ARM_JUMP_SLOT 00408d85 FLA_Househ2_UT_r_ops │ │ │ │ -0068b1b8 000fe116 R_ARM_JUMP_SLOT 003e3f71 FLA_Lyap_check │ │ │ │ -0068b1bc 00154e16 R_ARM_JUMP_SLOT 00541735 FLA_LU_nopiv_ops_var3 │ │ │ │ -0068b1c0 00036516 R_ARM_JUMP_SLOT 004a60d9 FLA_Herk_un_blk_var2 │ │ │ │ -0068b1c4 0001b016 R_ARM_JUMP_SLOT 003c2db9 bl1_chemm_blas │ │ │ │ -0068b1c8 001c5416 R_ARM_JUMP_SLOT 003c0a3d bl1_ssyr_blas │ │ │ │ -0068b1cc 00059116 R_ARM_JUMP_SLOT 001c7e91 dorbdb2_ │ │ │ │ -0068b1d0 000e9d16 R_ARM_JUMP_SLOT 004f9f05 FLA_Trmm_luh_blk_var2 │ │ │ │ -0068b1d4 00156b16 R_ARM_JUMP_SLOT 003f5f51 FLA_compute_num_elem │ │ │ │ -0068b1d8 00100116 R_ARM_JUMP_SLOT 005f2ff1 FLA_Lyap_n_opz_var4 │ │ │ │ -0068b1dc 000d9816 R_ARM_JUMP_SLOT 0054ab35 FLASH_CAQR_UT_inc_adjust_views │ │ │ │ -0068b1e0 00186216 R_ARM_JUMP_SLOT 0025c0b5 slantb_ │ │ │ │ -0068b1e4 00101316 R_ARM_JUMP_SLOT 000f8af9 clar1v_ │ │ │ │ -0068b1e8 0018ce16 R_ARM_JUMP_SLOT 00128b99 csyswapr_ │ │ │ │ -0068b1ec 000be316 R_ARM_JUMP_SLOT 0050f015 FLA_Trsm_rlt │ │ │ │ -0068b1f0 001a5716 R_ARM_JUMP_SLOT 005b48ed FLA_Eig_gest_nl_opc_var5 │ │ │ │ -0068b1f4 00122216 R_ARM_JUMP_SLOT 003cdcad bl1_ccreate_contigmr │ │ │ │ -0068b1f8 000bab16 R_ARM_JUMP_SLOT 003ae265 c_exp │ │ │ │ -0068b1fc 00029116 R_ARM_JUMP_SLOT 004e686d FLA_Syrk_lt_blk_var5 │ │ │ │ -0068b200 00029616 R_ARM_JUMP_SLOT 001d42e1 dpprfs_ │ │ │ │ -0068b204 00150c16 R_ARM_JUMP_SLOT 004f7b15 FLA_Trmm_luc_blk_var3 │ │ │ │ -0068b208 001ae816 R_ARM_JUMP_SLOT 003eb0e5 FLA_Apply_CAQ2_UT_cntl_finalize │ │ │ │ -0068b20c 00073d16 R_ARM_JUMP_SLOT 003fd589 FLASH_Queue_get_cores_per_queue │ │ │ │ -0068b210 000e0516 R_ARM_JUMP_SLOT 003d78f5 FLA_LU_find_zero_on_diagonal_check │ │ │ │ -0068b214 000e9616 R_ARM_JUMP_SLOT 004bee61 FLA_Symm_ru_blk_var2 │ │ │ │ -0068b218 00136416 R_ARM_JUMP_SLOT 0040ebb1 fla_slamc2 │ │ │ │ -0068b21c 00054916 R_ARM_JUMP_SLOT 003e7899 FLA_Apply_H2_UT_check │ │ │ │ -0068b220 00075c16 R_ARM_JUMP_SLOT 00102cc5 clasr_ │ │ │ │ -0068b224 00197016 R_ARM_JUMP_SLOT 00539565 FLASH_FS_incpiv │ │ │ │ -0068b228 000be416 R_ARM_JUMP_SLOT 00642381 FLA_Apply_H2_UT_l_opz_var1 │ │ │ │ -0068b22c 000d0816 R_ARM_JUMP_SLOT 005357f5 FLA_Chol_l_opt_var1 │ │ │ │ -0068b230 00016316 R_ARM_JUMP_SLOT 003e28b9 FLA_Eig_gest_internal_check │ │ │ │ -0068b234 00091d16 R_ARM_JUMP_SLOT 00568d39 FLA_Trinv_un_opt_var3 │ │ │ │ -0068b238 000a1a16 R_ARM_JUMP_SLOT 003e0769 FLA_Apply_Q_UT_internal_check │ │ │ │ -0068b23c 00169a16 R_ARM_JUMP_SLOT 0007661d strtri_ │ │ │ │ -0068b240 0014fa16 R_ARM_JUMP_SLOT 0056d90d FLA_Ttmm_l_blk_var2 │ │ │ │ -0068b244 00020616 R_ARM_JUMP_SLOT 00515fe5 FLA_Trsm_llt_unb_var4 │ │ │ │ -0068b248 00196916 R_ARM_JUMP_SLOT 003bccb5 bl1_zdcopymr │ │ │ │ -0068b24c 000f2716 R_ARM_JUMP_SLOT 00631031 FLA_Accum_T_UT_fr_ops_var1 │ │ │ │ -0068b250 001a1416 R_ARM_JUMP_SLOT 005df2b9 FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ -0068b254 000c7016 R_ARM_JUMP_SLOT 0050c131 FLA_Trmm_rut_unb_var4 │ │ │ │ -0068b258 00074816 R_ARM_JUMP_SLOT 0043d551 FLA_Gemm_cc_unb_var1 │ │ │ │ +0068b198 00175116 R_ARM_JUMP_SLOT 003e8f85 FLA_Scalr_cntl_init │ │ │ │ +0068b19c 00180b16 R_ARM_JUMP_SLOT 004295bd FLA_Trinv_task │ │ │ │ +0068b1a0 00157c16 R_ARM_JUMP_SLOT 0044179d FLA_Gemm_cn_unb_var2 │ │ │ │ +0068b1a4 00113a16 R_ARM_JUMP_SLOT 003fc0cd FLA_Obj_le │ │ │ │ +0068b1a8 0010ee16 R_ARM_JUMP_SLOT 00409129 FLA_Mach_params_ops │ │ │ │ +0068b1ac 00013c16 R_ARM_JUMP_SLOT 00570499 FLA_Ttmm_u_opd_var2 │ │ │ │ +0068b1b0 00195916 R_ARM_JUMP_SLOT 00531185 FLA_Bsvd_sinval_v_opd_var1 │ │ │ │ +0068b1b4 001c1d16 R_ARM_JUMP_SLOT 00408d8d FLA_Househ2_UT_r_ops │ │ │ │ +0068b1b8 000fe116 R_ARM_JUMP_SLOT 003e4051 FLA_Lyap_check │ │ │ │ +0068b1bc 00154e16 R_ARM_JUMP_SLOT 005420d1 FLA_LU_nopiv_ops_var3 │ │ │ │ +0068b1c0 00036516 R_ARM_JUMP_SLOT 004a60bd FLA_Herk_un_blk_var2 │ │ │ │ +0068b1c4 0001b016 R_ARM_JUMP_SLOT 003c37f9 bl1_chemm_blas │ │ │ │ +0068b1c8 001c5416 R_ARM_JUMP_SLOT 003c0a4d bl1_ssyr_blas │ │ │ │ +0068b1cc 00059116 R_ARM_JUMP_SLOT 001c7bc9 dorbdb2_ │ │ │ │ +0068b1d0 000e9d16 R_ARM_JUMP_SLOT 004f9ee9 FLA_Trmm_luh_blk_var2 │ │ │ │ +0068b1d4 00156b16 R_ARM_JUMP_SLOT 003f5f59 FLA_compute_num_elem │ │ │ │ +0068b1d8 00100116 R_ARM_JUMP_SLOT 005f2699 FLA_Lyap_n_opz_var4 │ │ │ │ +0068b1dc 000d9816 R_ARM_JUMP_SLOT 00549e95 FLASH_CAQR_UT_inc_adjust_views │ │ │ │ +0068b1e0 00186216 R_ARM_JUMP_SLOT 0025c0a5 slantb_ │ │ │ │ +0068b1e4 00101316 R_ARM_JUMP_SLOT 000f8af1 clar1v_ │ │ │ │ +0068b1e8 0018ce16 R_ARM_JUMP_SLOT 00129571 csyswapr_ │ │ │ │ +0068b1ec 000be316 R_ARM_JUMP_SLOT 0050eff9 FLA_Trsm_rlt │ │ │ │ +0068b1f0 001a5716 R_ARM_JUMP_SLOT 005b48cd FLA_Eig_gest_nl_opc_var5 │ │ │ │ +0068b1f4 00122216 R_ARM_JUMP_SLOT 003ce00d bl1_ccreate_contigmr │ │ │ │ +0068b1f8 000bab16 R_ARM_JUMP_SLOT 003ae2bd c_exp │ │ │ │ +0068b1fc 00029116 R_ARM_JUMP_SLOT 004e6cc1 FLA_Syrk_lt_blk_var5 │ │ │ │ +0068b200 00029616 R_ARM_JUMP_SLOT 001d4111 dpprfs_ │ │ │ │ +0068b204 00150c16 R_ARM_JUMP_SLOT 004f837d FLA_Trmm_luc_blk_var3 │ │ │ │ +0068b208 001ae816 R_ARM_JUMP_SLOT 003eb0ed FLA_Apply_CAQ2_UT_cntl_finalize │ │ │ │ +0068b20c 00073d16 R_ARM_JUMP_SLOT 003fd8c1 FLASH_Queue_get_cores_per_queue │ │ │ │ +0068b210 000e0516 R_ARM_JUMP_SLOT 003d78fd FLA_LU_find_zero_on_diagonal_check │ │ │ │ +0068b214 000e9616 R_ARM_JUMP_SLOT 004c0745 FLA_Symm_ru_blk_var2 │ │ │ │ +0068b218 00136416 R_ARM_JUMP_SLOT 0040ebb9 fla_slamc2 │ │ │ │ +0068b21c 00054916 R_ARM_JUMP_SLOT 003e78f5 FLA_Apply_H2_UT_check │ │ │ │ +0068b220 00075c16 R_ARM_JUMP_SLOT 00102689 clasr_ │ │ │ │ +0068b224 00197016 R_ARM_JUMP_SLOT 00539ac9 FLASH_FS_incpiv │ │ │ │ +0068b228 000be416 R_ARM_JUMP_SLOT 006407c9 FLA_Apply_H2_UT_l_opz_var1 │ │ │ │ +0068b22c 000d0816 R_ARM_JUMP_SLOT 00535b75 FLA_Chol_l_opt_var1 │ │ │ │ +0068b230 00016316 R_ARM_JUMP_SLOT 003e28c1 FLA_Eig_gest_internal_check │ │ │ │ +0068b234 00091d16 R_ARM_JUMP_SLOT 00568d21 FLA_Trinv_un_opt_var3 │ │ │ │ +0068b238 000a1a16 R_ARM_JUMP_SLOT 003e0771 FLA_Apply_Q_UT_internal_check │ │ │ │ +0068b23c 00169a16 R_ARM_JUMP_SLOT 000766bd strtri_ │ │ │ │ +0068b240 0014fa16 R_ARM_JUMP_SLOT 0056d589 FLA_Ttmm_l_blk_var2 │ │ │ │ +0068b244 00020616 R_ARM_JUMP_SLOT 00515e31 FLA_Trsm_llt_unb_var4 │ │ │ │ +0068b248 00196916 R_ARM_JUMP_SLOT 003bccc5 bl1_zdcopymr │ │ │ │ +0068b24c 000f2716 R_ARM_JUMP_SLOT 00631019 FLA_Accum_T_UT_fr_ops_var1 │ │ │ │ +0068b250 001a1416 R_ARM_JUMP_SLOT 005df2a1 FLA_Tridiag_UT_l_step_opz_var1 │ │ │ │ +0068b254 000c7016 R_ARM_JUMP_SLOT 0050be95 FLA_Trmm_rut_unb_var4 │ │ │ │ +0068b258 00074816 R_ARM_JUMP_SLOT 0043d559 FLA_Gemm_cc_unb_var1 │ │ │ │ 0068b25c 000be716 R_ARM_JUMP_SLOT 000dbd79 clag2z_ │ │ │ │ -0068b260 0003b416 R_ARM_JUMP_SLOT 00424481 FLA_Symm_ru_task │ │ │ │ -0068b264 00156a16 R_ARM_JUMP_SLOT 003bfbd5 bl1_sher2 │ │ │ │ -0068b268 00043e16 R_ARM_JUMP_SLOT 00492a5d FLA_Her2k_uh_unb_var1 │ │ │ │ -0068b26c 001b1916 R_ARM_JUMP_SLOT 003beadd bl1_sgemv │ │ │ │ -0068b270 00186516 R_ARM_JUMP_SLOT 00419bb9 FLA_Copyr_l_task │ │ │ │ -0068b274 00032f16 R_ARM_JUMP_SLOT 00650245 FLA_Apply_G_rf_opc_var9 │ │ │ │ -0068b278 000a1516 R_ARM_JUMP_SLOT 003f7aed FLA_Check_identical_object_elemtype │ │ │ │ -0068b27c 00129a16 R_ARM_JUMP_SLOT 005c5f31 FLA_Hess_UT_opt_var1 │ │ │ │ -0068b280 00013016 R_ARM_JUMP_SLOT 006153fd FLA_Sylv_nh_blk_var10 │ │ │ │ -0068b284 000f0c16 R_ARM_JUMP_SLOT 00455d89 FLA_Gemm_nh_unb_var3 │ │ │ │ -0068b288 0003c116 R_ARM_JUMP_SLOT 004242b9 FLA_Symm_ll_task │ │ │ │ -0068b28c 0014a216 R_ARM_JUMP_SLOT 003cc26d bl1_zaxmyv2 │ │ │ │ -0068b290 00032d16 R_ARM_JUMP_SLOT 001093c9 clatbs_ │ │ │ │ -0068b294 00157116 R_ARM_JUMP_SLOT 003ae395 i_dnnt │ │ │ │ -0068b298 00175316 R_ARM_JUMP_SLOT 0027fd09 slatbs_ │ │ │ │ -0068b29c 000beb16 R_ARM_JUMP_SLOT 0020be21 ilazlr_ │ │ │ │ -0068b2a0 00094c16 R_ARM_JUMP_SLOT 00538cbd FLA_Chol_u_opd_var2 │ │ │ │ -0068b2a4 00089a16 R_ARM_JUMP_SLOT 003b8c51 bl1_csscal │ │ │ │ -0068b2a8 00112116 R_ARM_JUMP_SLOT 00423f89 FLA_Herk_task │ │ │ │ -0068b2ac 00058116 R_ARM_JUMP_SLOT 003e800d FLA_Cntl_her2k_obj_create │ │ │ │ -0068b2b0 00188a16 R_ARM_JUMP_SLOT 00423eed FLA_Her2k_uh_task │ │ │ │ -0068b2b4 001b3c16 R_ARM_JUMP_SLOT 003c06e5 bl1_csymv_blas │ │ │ │ -0068b2b8 001a9f16 R_ARM_JUMP_SLOT 005c95fd FLA_Hess_UT_step_ofc_var3 │ │ │ │ -0068b2bc 00158816 R_ARM_JUMP_SLOT 004193c1 FLA_Copyrt │ │ │ │ -0068b2c0 000c6616 R_ARM_JUMP_SLOT 0041b9a5 FLA_Hemvc_external │ │ │ │ -0068b2c4 0013f816 R_ARM_JUMP_SLOT 003e8f79 FLASH_Copy_cntl_finalize │ │ │ │ -0068b2c8 000d7416 R_ARM_JUMP_SLOT 006436b9 FLA_Apply_pivots │ │ │ │ -0068b2cc 0006a216 R_ARM_JUMP_SLOT 004705ad FLA_Hemm_lu_unb_var5 │ │ │ │ -0068b2d0 00085916 R_ARM_JUMP_SLOT 0052822d FLA_Trsm_run_blk_var4 │ │ │ │ -0068b2d4 000a6616 R_ARM_JUMP_SLOT 00674bbd FLASH_Apply_Q_UT_inc_create_workspace │ │ │ │ -0068b2d8 00086216 R_ARM_JUMP_SLOT 003f5ac5 FLA_Param_map_netlib_to_flame_uplo │ │ │ │ -0068b2dc 00168116 R_ARM_JUMP_SLOT 0040d951 FLA_Sort_evd_f_opc │ │ │ │ -0068b2e0 0015cb16 R_ARM_JUMP_SLOT 0015dfc1 dbbcsd_ │ │ │ │ -0068b2e4 000e5216 R_ARM_JUMP_SLOT 0050749d FLA_Trmm_ruh_blk_var4 │ │ │ │ -0068b2e8 0012cd16 R_ARM_JUMP_SLOT 00256535 slals0_ │ │ │ │ -0068b2ec 000a3916 R_ARM_JUMP_SLOT 000b3221 cheev_ │ │ │ │ -0068b2f0 000be916 R_ARM_JUMP_SLOT 003a59a5 dormqr_fla │ │ │ │ -0068b2f4 0001bb16 R_ARM_JUMP_SLOT 0052f4a9 FLA_Bsvd_ext_opt_var1 │ │ │ │ -0068b2f8 00151416 R_ARM_JUMP_SLOT 0047cf8d FLA_Hemm_ru_unb_var4 │ │ │ │ +0068b260 0003b416 R_ARM_JUMP_SLOT 00424489 FLA_Symm_ru_task │ │ │ │ +0068b264 00156a16 R_ARM_JUMP_SLOT 003c0095 bl1_sher2 │ │ │ │ +0068b268 00043e16 R_ARM_JUMP_SLOT 00492a41 FLA_Her2k_uh_unb_var1 │ │ │ │ +0068b26c 001b1916 R_ARM_JUMP_SLOT 003bef9d bl1_sgemv │ │ │ │ +0068b270 00186516 R_ARM_JUMP_SLOT 00419b75 FLA_Copyr_l_task │ │ │ │ +0068b274 00032f16 R_ARM_JUMP_SLOT 0064fc69 FLA_Apply_G_rf_opc_var9 │ │ │ │ +0068b278 000a1516 R_ARM_JUMP_SLOT 003f8bbd FLA_Check_identical_object_elemtype │ │ │ │ +0068b27c 00129a16 R_ARM_JUMP_SLOT 005c5f11 FLA_Hess_UT_opt_var1 │ │ │ │ +0068b280 00013016 R_ARM_JUMP_SLOT 00615869 FLA_Sylv_nh_blk_var10 │ │ │ │ +0068b284 000f0c16 R_ARM_JUMP_SLOT 00455b05 FLA_Gemm_nh_unb_var3 │ │ │ │ +0068b288 0003c116 R_ARM_JUMP_SLOT 004242c1 FLA_Symm_ll_task │ │ │ │ +0068b28c 0014a216 R_ARM_JUMP_SLOT 003cc27d bl1_zaxmyv2 │ │ │ │ +0068b290 00032d16 R_ARM_JUMP_SLOT 0010aecd clatbs_ │ │ │ │ +0068b294 00157116 R_ARM_JUMP_SLOT 003ae3a1 i_dnnt │ │ │ │ +0068b298 00175316 R_ARM_JUMP_SLOT 0027fb0d slatbs_ │ │ │ │ +0068b29c 000beb16 R_ARM_JUMP_SLOT 0020bf0d ilazlr_ │ │ │ │ +0068b2a0 00094c16 R_ARM_JUMP_SLOT 00538bb5 FLA_Chol_u_opd_var2 │ │ │ │ +0068b2a4 00089a16 R_ARM_JUMP_SLOT 003b9271 bl1_csscal │ │ │ │ +0068b2a8 00112116 R_ARM_JUMP_SLOT 00423f91 FLA_Herk_task │ │ │ │ +0068b2ac 00058116 R_ARM_JUMP_SLOT 003e8015 FLA_Cntl_her2k_obj_create │ │ │ │ +0068b2b0 00188a16 R_ARM_JUMP_SLOT 004234a9 FLA_Her2k_uh_task │ │ │ │ +0068b2b4 001b3c16 R_ARM_JUMP_SLOT 003c06f5 bl1_csymv_blas │ │ │ │ +0068b2b8 001a9f16 R_ARM_JUMP_SLOT 005c95dd FLA_Hess_UT_step_ofc_var3 │ │ │ │ +0068b2bc 00158816 R_ARM_JUMP_SLOT 00419341 FLA_Copyrt │ │ │ │ +0068b2c0 000c6616 R_ARM_JUMP_SLOT 0041be49 FLA_Hemvc_external │ │ │ │ +0068b2c4 0013f816 R_ARM_JUMP_SLOT 003e8f31 FLASH_Copy_cntl_finalize │ │ │ │ +0068b2c8 000d7416 R_ARM_JUMP_SLOT 00643a09 FLA_Apply_pivots │ │ │ │ +0068b2cc 0006a216 R_ARM_JUMP_SLOT 00470591 FLA_Hemm_lu_unb_var5 │ │ │ │ +0068b2d0 00085916 R_ARM_JUMP_SLOT 005298b9 FLA_Trsm_run_blk_var4 │ │ │ │ +0068b2d4 000a6616 R_ARM_JUMP_SLOT 006757dd FLASH_Apply_Q_UT_inc_create_workspace │ │ │ │ +0068b2d8 00086216 R_ARM_JUMP_SLOT 003f5acd FLA_Param_map_netlib_to_flame_uplo │ │ │ │ +0068b2dc 00168116 R_ARM_JUMP_SLOT 0040dc8d FLA_Sort_evd_f_opc │ │ │ │ +0068b2e0 0015cb16 R_ARM_JUMP_SLOT 0015b101 dbbcsd_ │ │ │ │ +0068b2e4 000e5216 R_ARM_JUMP_SLOT 00507f65 FLA_Trmm_ruh_blk_var4 │ │ │ │ +0068b2e8 0012cd16 R_ARM_JUMP_SLOT 00255f85 slals0_ │ │ │ │ +0068b2ec 000a3916 R_ARM_JUMP_SLOT 000b414d cheev_ │ │ │ │ +0068b2f0 000be916 R_ARM_JUMP_SLOT 003a59a9 dormqr_fla │ │ │ │ +0068b2f4 0001bb16 R_ARM_JUMP_SLOT 0052efa9 FLA_Bsvd_ext_opt_var1 │ │ │ │ +0068b2f8 00151416 R_ARM_JUMP_SLOT 0047cf71 FLA_Hemm_ru_unb_var4 │ │ │ │ 0068b2fc 001ade16 R_ARM_JUMP_SLOT 00091efd cgebrd_ │ │ │ │ -0068b300 00078a16 R_ARM_JUMP_SLOT 001be301 dlasq2_ │ │ │ │ -0068b304 0012c516 R_ARM_JUMP_SLOT 00214851 sgbtrs_ │ │ │ │ -0068b308 001afc16 R_ARM_JUMP_SLOT 00120aa9 csptrs_ │ │ │ │ -0068b30c 0019c616 R_ARM_JUMP_SLOT 003f9761 FLA_Repart_2x1_to_3x1 │ │ │ │ -0068b310 00055116 R_ARM_JUMP_SLOT 00424b29 FLA_Trmm_llh_task │ │ │ │ -0068b314 00015716 R_ARM_JUMP_SLOT 0043fa69 FLA_Gemm_ch_unb_var3 │ │ │ │ -0068b318 00032116 R_ARM_JUMP_SLOT 0063aebd FLA_Apply_G_rf_opc_var1 │ │ │ │ +0068b300 00078a16 R_ARM_JUMP_SLOT 001bf0f1 dlasq2_ │ │ │ │ +0068b304 0012c516 R_ARM_JUMP_SLOT 00216f0d sgbtrs_ │ │ │ │ +0068b308 001afc16 R_ARM_JUMP_SLOT 00120aa1 csptrs_ │ │ │ │ +0068b30c 0019c616 R_ARM_JUMP_SLOT 003f9769 FLA_Repart_2x1_to_3x1 │ │ │ │ +0068b310 00055116 R_ARM_JUMP_SLOT 00424b31 FLA_Trmm_llh_task │ │ │ │ +0068b314 00015716 R_ARM_JUMP_SLOT 0043ffb5 FLA_Gemm_ch_unb_var3 │ │ │ │ +0068b318 00032116 R_ARM_JUMP_SLOT 0063aea5 FLA_Apply_G_rf_opc_var1 │ │ │ │ 0068b31c 000e5716 R_ARM_JUMP_SLOT 00074531 sormbr_ │ │ │ │ -0068b320 0010a316 R_ARM_JUMP_SLOT 00423be5 FLA_Gemm_tt_task │ │ │ │ -0068b324 00090716 R_ARM_JUMP_SLOT 004272a1 FLA_Trinv_unb_external │ │ │ │ -0068b328 0005f516 R_ARM_JUMP_SLOT 0033f091 zlartv_ │ │ │ │ -0068b32c 00178916 R_ARM_JUMP_SLOT 001a15e9 dlaqsy_ │ │ │ │ -0068b330 0006ea16 R_ARM_JUMP_SLOT 0008056d dpotri_check │ │ │ │ -0068b334 00118f16 R_ARM_JUMP_SLOT 003d4d79 FLA_Obj_create_complex_constant_check │ │ │ │ -0068b338 00071216 R_ARM_JUMP_SLOT 003d9d65 FLA_Dot2s_check │ │ │ │ -0068b33c 000f0516 R_ARM_JUMP_SLOT 003ccf25 bl1_param_map_to_netlib_diag │ │ │ │ -0068b340 0016ae16 R_ARM_JUMP_SLOT 0040d761 FLA_Sort_evd_f_ops │ │ │ │ -0068b344 00017416 R_ARM_JUMP_SLOT 00433365 FLA_Copyt_t_blk_var2 │ │ │ │ -0068b348 000e9c16 R_ARM_JUMP_SLOT 000f83f1 clarfg_ │ │ │ │ -0068b34c 0006e516 R_ARM_JUMP_SLOT 0043b18d FLA_Trsv_uc_blk_var2 │ │ │ │ -0068b350 00055e16 R_ARM_JUMP_SLOT 005812e9 FLA_Bidiag_UT_u_step_opt_var1 │ │ │ │ -0068b354 000e9e16 R_ARM_JUMP_SLOT 004c0119 FLA_Symm_ru_blk_var6 │ │ │ │ -0068b358 0011e816 R_ARM_JUMP_SLOT 00392fe1 zunmbr_ │ │ │ │ -0068b35c 000b0a16 R_ARM_JUMP_SLOT 003d48f1 FLA_Merge_1x2_check │ │ │ │ -0068b360 00094716 R_ARM_JUMP_SLOT 001ce8ed dpbtrs_ │ │ │ │ +0068b320 0010a316 R_ARM_JUMP_SLOT 00423ef9 FLA_Gemm_tt_task │ │ │ │ +0068b324 00090716 R_ARM_JUMP_SLOT 00427355 FLA_Trinv_unb_external │ │ │ │ +0068b328 0005f516 R_ARM_JUMP_SLOT 0033f079 zlartv_ │ │ │ │ +0068b32c 00178916 R_ARM_JUMP_SLOT 001a2151 dlaqsy_ │ │ │ │ +0068b330 0006ea16 R_ARM_JUMP_SLOT 00080571 dpotri_check │ │ │ │ +0068b334 00118f16 R_ARM_JUMP_SLOT 003d4d81 FLA_Obj_create_complex_constant_check │ │ │ │ +0068b338 00071216 R_ARM_JUMP_SLOT 003d9d6d FLA_Dot2s_check │ │ │ │ +0068b33c 000f0516 R_ARM_JUMP_SLOT 003cc901 bl1_param_map_to_netlib_diag │ │ │ │ +0068b340 0016ae16 R_ARM_JUMP_SLOT 0040da9d FLA_Sort_evd_f_ops │ │ │ │ +0068b344 00017416 R_ARM_JUMP_SLOT 0043359d FLA_Copyt_t_blk_var2 │ │ │ │ +0068b348 000e9c16 R_ARM_JUMP_SLOT 000f818d clarfg_ │ │ │ │ +0068b34c 0006e516 R_ARM_JUMP_SLOT 0043ada5 FLA_Trsv_uc_blk_var2 │ │ │ │ +0068b350 00055e16 R_ARM_JUMP_SLOT 005812c9 FLA_Bidiag_UT_u_step_opt_var1 │ │ │ │ +0068b354 000e9e16 R_ARM_JUMP_SLOT 004c010d FLA_Symm_ru_blk_var6 │ │ │ │ +0068b358 0011e816 R_ARM_JUMP_SLOT 00394829 zunmbr_ │ │ │ │ +0068b35c 000b0a16 R_ARM_JUMP_SLOT 003d48f9 FLA_Merge_1x2_check │ │ │ │ +0068b360 00094716 R_ARM_JUMP_SLOT 001cd1b9 dpbtrs_ │ │ │ │ 0068b364 00099716 R_ARM_JUMP_SLOT 0006e0d5 dlauum_ │ │ │ │ -0068b368 0007f916 R_ARM_JUMP_SLOT 00304fd1 zhetrs_ │ │ │ │ -0068b36c 00197e16 R_ARM_JUMP_SLOT 005da6c5 FLA_Tridiag_UT_u_realify_opt │ │ │ │ -0068b370 00117516 R_ARM_JUMP_SLOT 00084f25 sormqr_check │ │ │ │ -0068b374 00013516 R_ARM_JUMP_SLOT 00412871 FLA_Axpy_external │ │ │ │ -0068b378 00078016 R_ARM_JUMP_SLOT 002880b1 sormr3_ │ │ │ │ -0068b37c 00104516 R_ARM_JUMP_SLOT 0064d6bd FLA_Apply_pivots_rn_opt_var1 │ │ │ │ -0068b380 00199016 R_ARM_JUMP_SLOT 004248e5 FLA_Syr2k_lt_task │ │ │ │ -0068b384 0003ec16 R_ARM_JUMP_SLOT 0029ecd1 sstemr_ │ │ │ │ -0068b388 00067e16 R_ARM_JUMP_SLOT 0038d361 zung2l_ │ │ │ │ -0068b38c 00049416 R_ARM_JUMP_SLOT 003b1331 bl1_sasum │ │ │ │ -0068b390 00018016 R_ARM_JUMP_SLOT 002fb679 zhetd2_ │ │ │ │ -0068b394 000bc816 R_ARM_JUMP_SLOT 0050408d FLA_Trmm_rlt_blk_var2 │ │ │ │ -0068b398 00171516 R_ARM_JUMP_SLOT 00587655 FLA_Bidiag_UT_u_step_ofz_var4 │ │ │ │ -0068b39c 0017ab16 R_ARM_JUMP_SLOT 003e9ced FLA_Her2k_cntl_finalize │ │ │ │ -0068b3a0 000fec16 R_ARM_JUMP_SLOT 0060c9d1 FLA_Sylv_hn_blk_var18 │ │ │ │ -0068b3a4 00164c16 R_ARM_JUMP_SLOT 003e6c1d FLA_UDdate_UT_inc_solve_check │ │ │ │ -0068b3a8 000a5f16 R_ARM_JUMP_SLOT 003ae4c5 d_lg10 │ │ │ │ -0068b3ac 00124a16 R_ARM_JUMP_SLOT 00536b41 FLA_Chol_u_blk_var1 │ │ │ │ -0068b3b0 0009a616 R_ARM_JUMP_SLOT 003d2395 bl1_csetdiag │ │ │ │ -0068b3b4 00171a16 R_ARM_JUMP_SLOT 0010cdf9 clatps_ │ │ │ │ +0068b368 0007f916 R_ARM_JUMP_SLOT 00304fa9 zhetrs_ │ │ │ │ +0068b36c 00197e16 R_ARM_JUMP_SLOT 005db3bd FLA_Tridiag_UT_u_realify_opt │ │ │ │ +0068b370 00117516 R_ARM_JUMP_SLOT 00084ce5 sormqr_check │ │ │ │ +0068b374 00013516 R_ARM_JUMP_SLOT 00412c51 FLA_Axpy_external │ │ │ │ +0068b378 00078016 R_ARM_JUMP_SLOT 00287675 sormr3_ │ │ │ │ +0068b37c 00104516 R_ARM_JUMP_SLOT 0064d6a5 FLA_Apply_pivots_rn_opt_var1 │ │ │ │ +0068b380 00199016 R_ARM_JUMP_SLOT 00424659 FLA_Syr2k_lt_task │ │ │ │ +0068b384 0003ec16 R_ARM_JUMP_SLOT 0029ea89 sstemr_ │ │ │ │ +0068b388 00067e16 R_ARM_JUMP_SLOT 0038d359 zung2l_ │ │ │ │ +0068b38c 00049416 R_ARM_JUMP_SLOT 003b0d2d bl1_sasum │ │ │ │ +0068b390 00018016 R_ARM_JUMP_SLOT 002fb649 zhetd2_ │ │ │ │ +0068b394 000bc816 R_ARM_JUMP_SLOT 00504871 FLA_Trmm_rlt_blk_var2 │ │ │ │ +0068b398 00171516 R_ARM_JUMP_SLOT 00587635 FLA_Bidiag_UT_u_step_ofz_var4 │ │ │ │ +0068b39c 0017ab16 R_ARM_JUMP_SLOT 003e9cf5 FLA_Her2k_cntl_finalize │ │ │ │ +0068b3a0 000fec16 R_ARM_JUMP_SLOT 0060c9b9 FLA_Sylv_hn_blk_var18 │ │ │ │ +0068b3a4 00164c16 R_ARM_JUMP_SLOT 003e6c25 FLA_UDdate_UT_inc_solve_check │ │ │ │ +0068b3a8 000a5f16 R_ARM_JUMP_SLOT 003ae469 d_lg10 │ │ │ │ +0068b3ac 00124a16 R_ARM_JUMP_SLOT 00536b1d FLA_Chol_u_blk_var1 │ │ │ │ +0068b3b0 0009a616 R_ARM_JUMP_SLOT 003d239d bl1_csetdiag │ │ │ │ +0068b3b4 00171a16 R_ARM_JUMP_SLOT 0010ca1d clatps_ │ │ │ │ 0068b3b8 000da616 R_ARM_JUMP_SLOT 000855b5 spotri_check │ │ │ │ -0068b3bc 00170716 R_ARM_JUMP_SLOT 004d4c75 FLA_Syr2k_un_blk_var10 │ │ │ │ -0068b3c0 00011a16 R_ARM_JUMP_SLOT 00568199 FLA_Trinv_un_opc_var1 │ │ │ │ -0068b3c4 00125f16 R_ARM_JUMP_SLOT 00085169 sormtr_check │ │ │ │ -0068b3c8 001a2816 R_ARM_JUMP_SLOT 0034e1b5 zpbequ_ │ │ │ │ -0068b3cc 0015d316 R_ARM_JUMP_SLOT 001e05d1 dstein_ │ │ │ │ -0068b3d0 00185916 R_ARM_JUMP_SLOT 003f77e1 FLA_Check_chol_failure │ │ │ │ -0068b3d4 0003ed16 R_ARM_JUMP_SLOT 004a305d FLA_Herk_ln_unb_var6 │ │ │ │ -0068b3d8 000f4616 R_ARM_JUMP_SLOT 005e197d FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ -0068b3dc 00175916 R_ARM_JUMP_SLOT 001bc151 dlasd4_ │ │ │ │ -0068b3e0 00120016 R_ARM_JUMP_SLOT 003c5709 bl1_ztrmm │ │ │ │ -0068b3e4 001b9416 R_ARM_JUMP_SLOT 000834b1 sgesvd_check │ │ │ │ -0068b3e8 0007e316 R_ARM_JUMP_SLOT 00457fbd FLA_Gemm_nn_unb_var4 │ │ │ │ +0068b3bc 00170716 R_ARM_JUMP_SLOT 004d4c59 FLA_Syr2k_un_blk_var10 │ │ │ │ +0068b3c0 00011a16 R_ARM_JUMP_SLOT 00568181 FLA_Trinv_un_opc_var1 │ │ │ │ +0068b3c4 00125f16 R_ARM_JUMP_SLOT 000852f9 sormtr_check │ │ │ │ +0068b3c8 001a2816 R_ARM_JUMP_SLOT 0034e195 zpbequ_ │ │ │ │ +0068b3cc 0015d316 R_ARM_JUMP_SLOT 001e0359 dstein_ │ │ │ │ +0068b3d0 00185916 R_ARM_JUMP_SLOT 003f88b1 FLA_Check_chol_failure │ │ │ │ +0068b3d4 0003ed16 R_ARM_JUMP_SLOT 004a3041 FLA_Herk_ln_unb_var6 │ │ │ │ +0068b3d8 000f4616 R_ARM_JUMP_SLOT 005e1965 FLA_Tridiag_UT_l_step_ofu_var3 │ │ │ │ +0068b3dc 00175916 R_ARM_JUMP_SLOT 001bc419 dlasd4_ │ │ │ │ +0068b3e0 00120016 R_ARM_JUMP_SLOT 003c6ec1 bl1_ztrmm │ │ │ │ +0068b3e4 001b9416 R_ARM_JUMP_SLOT 00083209 sgesvd_check │ │ │ │ +0068b3e8 0007e316 R_ARM_JUMP_SLOT 00457fc5 FLA_Gemm_nn_unb_var4 │ │ │ │ 0068b3ec 00198716 R_ARM_JUMP_SLOT 000870ed zgetrf_check │ │ │ │ -0068b3f0 001b0116 R_ARM_JUMP_SLOT 003da919 FLA_Scalc_check │ │ │ │ -0068b3f4 00140316 R_ARM_JUMP_SLOT 005667fd FLA_Trinv_lu_opc_var4 │ │ │ │ -0068b3f8 0007a716 R_ARM_JUMP_SLOT 002714ad slascl_ │ │ │ │ -0068b3fc 0011d616 R_ARM_JUMP_SLOT 003e8429 FLA_Cntl_uddateut_obj_create │ │ │ │ -0068b400 000fc216 R_ARM_JUMP_SLOT 00540939 FLA_LU_nopiv_opd_var1 │ │ │ │ -0068b404 00119a16 R_ARM_JUMP_SLOT 003b7aa5 bl1_zdots │ │ │ │ -0068b408 000fa916 R_ARM_JUMP_SLOT 002789c1 slassq_ │ │ │ │ -0068b40c 000c1b16 R_ARM_JUMP_SLOT 003f5739 FLA_Abort │ │ │ │ -0068b410 00192f16 R_ARM_JUMP_SLOT 00070159 sorgqr_ │ │ │ │ -0068b414 0005dc16 R_ARM_JUMP_SLOT 003edbe1 FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ -0068b418 000ef216 R_ARM_JUMP_SLOT 004099e5 FLA_Househ2s_UT_r_ops │ │ │ │ -0068b41c 000e2516 R_ARM_JUMP_SLOT 0036fa6d zsytrs2_ │ │ │ │ +0068b3f0 001b0116 R_ARM_JUMP_SLOT 003da921 FLA_Scalc_check │ │ │ │ +0068b3f4 00140316 R_ARM_JUMP_SLOT 00566279 FLA_Trinv_lu_opc_var4 │ │ │ │ +0068b3f8 0007a716 R_ARM_JUMP_SLOT 00270c7d slascl_ │ │ │ │ +0068b3fc 0011d616 R_ARM_JUMP_SLOT 003e83f9 FLA_Cntl_uddateut_obj_create │ │ │ │ +0068b400 000fc216 R_ARM_JUMP_SLOT 00540919 FLA_LU_nopiv_opd_var1 │ │ │ │ +0068b404 00119a16 R_ARM_JUMP_SLOT 003b7df9 bl1_zdots │ │ │ │ +0068b408 000fa916 R_ARM_JUMP_SLOT 002782c9 slassq_ │ │ │ │ +0068b40c 000c1b16 R_ARM_JUMP_SLOT 003f5741 FLA_Abort │ │ │ │ +0068b410 00192f16 R_ARM_JUMP_SLOT 000706b9 sorgqr_ │ │ │ │ +0068b414 0005dc16 R_ARM_JUMP_SLOT 003edb75 FLASH_Obj_attach_buffer_hierarchy_check │ │ │ │ +0068b418 000ef216 R_ARM_JUMP_SLOT 004099ed FLA_Househ2s_UT_r_ops │ │ │ │ +0068b41c 000e2516 R_ARM_JUMP_SLOT 00371011 zsytrs2_ │ │ │ │ 0068b420 0000db16 R_ARM_JUMP_SLOT 00000000 zcopy_ │ │ │ │ -0068b424 000dd416 R_ARM_JUMP_SLOT 004439c1 FLA_Gemm_ct_unb_var3 │ │ │ │ -0068b428 000fd216 R_ARM_JUMP_SLOT 003f3df5 FLA_Memory_leak_counter_finalize │ │ │ │ -0068b42c 0010e416 R_ARM_JUMP_SLOT 00143ec1 cunbdb2_ │ │ │ │ -0068b430 0001a216 R_ARM_JUMP_SLOT 00652c21 FLA_Apply_pivots_ln_opi_var1 │ │ │ │ -0068b434 001b3416 R_ARM_JUMP_SLOT 005021b1 FLA_Trmm_rlh_unb_var2 │ │ │ │ +0068b424 000dd416 R_ARM_JUMP_SLOT 004439c9 FLA_Gemm_ct_unb_var3 │ │ │ │ +0068b428 000fd216 R_ARM_JUMP_SLOT 003f3dfd FLA_Memory_leak_counter_finalize │ │ │ │ +0068b42c 0010e416 R_ARM_JUMP_SLOT 00144ef5 cunbdb2_ │ │ │ │ +0068b430 0001a216 R_ARM_JUMP_SLOT 00652645 FLA_Apply_pivots_ln_opi_var1 │ │ │ │ +0068b434 001b3416 R_ARM_JUMP_SLOT 00501e4d FLA_Trmm_rlh_unb_var2 │ │ │ │ 0068b438 0000dc16 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -0068b43c 000ce616 R_ARM_JUMP_SLOT 00450e2d FLA_Gemm_ht_blk_var3 │ │ │ │ -0068b440 000e5d16 R_ARM_JUMP_SLOT 00454ad1 FLA_Gemm_nh_blk_var2 │ │ │ │ -0068b444 00062b16 R_ARM_JUMP_SLOT 004f030d FLA_Trmm_ruh │ │ │ │ -0068b448 0009cb16 R_ARM_JUMP_SLOT 003ed771 FLASH_Sylv_cntl_init │ │ │ │ -0068b44c 0003a216 R_ARM_JUMP_SLOT 0049127d FLA_Her2k_uh_blk_var6 │ │ │ │ -0068b450 000e6716 R_ARM_JUMP_SLOT 00455291 FLA_Gemm_nh_blk_var5 │ │ │ │ -0068b454 00178b16 R_ARM_JUMP_SLOT 0050df75 FLA_Trsm_llt │ │ │ │ -0068b458 0009bc16 R_ARM_JUMP_SLOT 003cd9d1 bl1_zallocm │ │ │ │ -0068b45c 00072c16 R_ARM_JUMP_SLOT 00508899 FLA_Trmm_run_blk_var3 │ │ │ │ -0068b460 0005c816 R_ARM_JUMP_SLOT 003af105 f__fatal │ │ │ │ +0068b43c 000ce616 R_ARM_JUMP_SLOT 00450e35 FLA_Gemm_ht_blk_var3 │ │ │ │ +0068b440 000e5d16 R_ARM_JUMP_SLOT 00454ad9 FLA_Gemm_nh_blk_var2 │ │ │ │ +0068b444 00062b16 R_ARM_JUMP_SLOT 004f02f1 FLA_Trmm_ruh │ │ │ │ +0068b448 0009cb16 R_ARM_JUMP_SLOT 003ed779 FLASH_Sylv_cntl_init │ │ │ │ +0068b44c 0003a216 R_ARM_JUMP_SLOT 00491261 FLA_Her2k_uh_blk_var6 │ │ │ │ +0068b450 000e6716 R_ARM_JUMP_SLOT 00455299 FLA_Gemm_nh_blk_var5 │ │ │ │ +0068b454 00178b16 R_ARM_JUMP_SLOT 0050dcf9 FLA_Trsm_llt │ │ │ │ +0068b458 0009bc16 R_ARM_JUMP_SLOT 003cd8b1 bl1_zallocm │ │ │ │ +0068b45c 00072c16 R_ARM_JUMP_SLOT 0050887d FLA_Trmm_run_blk_var3 │ │ │ │ +0068b460 0005c816 R_ARM_JUMP_SLOT 003af111 f__fatal │ │ │ │ 0068b464 00066e16 R_ARM_JUMP_SLOT 0008bf61 cgbtf2_ │ │ │ │ -0068b468 00039b16 R_ARM_JUMP_SLOT 0048f995 FLA_Her2k_uh_blk_var2 │ │ │ │ -0068b46c 000e1b16 R_ARM_JUMP_SLOT 003c9631 bl1_csyr2k │ │ │ │ -0068b470 00090c16 R_ARM_JUMP_SLOT 00562c49 FLA_Trinv_ln_opt_var2 │ │ │ │ -0068b474 0015cc16 R_ARM_JUMP_SLOT 0045efb9 FLA_Gemm_tn_blk_var5 │ │ │ │ -0068b478 0016c516 R_ARM_JUMP_SLOT 003f22a5 FLASH_Obj_create_hier_conf_to_flat │ │ │ │ -0068b47c 001af616 R_ARM_JUMP_SLOT 003ebed1 FLA_Lyap_cntl_finalize │ │ │ │ -0068b480 00088a16 R_ARM_JUMP_SLOT 0039d6ad dorglq_fla │ │ │ │ -0068b484 00045716 R_ARM_JUMP_SLOT 003df8fd FLA_Apply_QUD_UT_inc_check │ │ │ │ -0068b488 0001dc16 R_ARM_JUMP_SLOT 00270c99 slasd0_ │ │ │ │ -0068b48c 001a8316 R_ARM_JUMP_SLOT 00561281 FLA_Trinv_un │ │ │ │ -0068b490 000b6b16 R_ARM_JUMP_SLOT 00613725 FLA_Sylv_hn_ops_var1 │ │ │ │ +0068b468 00039b16 R_ARM_JUMP_SLOT 0048f979 FLA_Her2k_uh_blk_var2 │ │ │ │ +0068b46c 000e1b16 R_ARM_JUMP_SLOT 003c7bc9 bl1_csyr2k │ │ │ │ +0068b470 00090c16 R_ARM_JUMP_SLOT 00562c31 FLA_Trinv_ln_opt_var2 │ │ │ │ +0068b474 0015cc16 R_ARM_JUMP_SLOT 0045efc1 FLA_Gemm_tn_blk_var5 │ │ │ │ +0068b478 0016c516 R_ARM_JUMP_SLOT 003f22ad FLASH_Obj_create_hier_conf_to_flat │ │ │ │ +0068b47c 001af616 R_ARM_JUMP_SLOT 003ebed9 FLA_Lyap_cntl_finalize │ │ │ │ +0068b480 00088a16 R_ARM_JUMP_SLOT 0039ee39 dorglq_fla │ │ │ │ +0068b484 00045716 R_ARM_JUMP_SLOT 003df905 FLA_Apply_QUD_UT_inc_check │ │ │ │ +0068b488 0001dc16 R_ARM_JUMP_SLOT 002715c5 slasd0_ │ │ │ │ +0068b48c 001a8316 R_ARM_JUMP_SLOT 00561269 FLA_Trinv_un │ │ │ │ +0068b490 000b6b16 R_ARM_JUMP_SLOT 0061370d FLA_Sylv_hn_ops_var1 │ │ │ │ 0068b494 000ef416 R_ARM_JUMP_SLOT 0006a051 dgesvd_ │ │ │ │ 0068b498 0000dd16 R_ARM_JUMP_SLOT 00000000 dspr_ │ │ │ │ -0068b49c 00069016 R_ARM_JUMP_SLOT 00309ca5 zhpevd_ │ │ │ │ -0068b4a0 00171b16 R_ARM_JUMP_SLOT 0042c441 FLA_Axpyt_n_blk_var1 │ │ │ │ -0068b4a4 000cb316 R_ARM_JUMP_SLOT 00412c85 FLA_Axpyrt_external │ │ │ │ -0068b4a8 001abc16 R_ARM_JUMP_SLOT 003dc3d1 FLA_Trmv_check │ │ │ │ -0068b4ac 001c0716 R_ARM_JUMP_SLOT 004b40b5 FLA_Symm_lu_blk_var7 │ │ │ │ -0068b4b0 00122c16 R_ARM_JUMP_SLOT 00251975 slagv2_ │ │ │ │ -0068b4b4 00016016 R_ARM_JUMP_SLOT 0051c7d9 FLA_Trsm_lut_blk_var1 │ │ │ │ -0068b4b8 00075416 R_ARM_JUMP_SLOT 0059eff1 FLA_Eig_gest_il_blk_var3 │ │ │ │ -0068b4bc 001b3716 R_ARM_JUMP_SLOT 0026abf1 slartg_ │ │ │ │ -0068b4c0 000f3416 R_ARM_JUMP_SLOT 005ba1dd FLA_Eig_gest_nu_opz_var5 │ │ │ │ -0068b4c4 0010e216 R_ARM_JUMP_SLOT 005686a9 FLA_Trinv_un_opz_var2 │ │ │ │ -0068b4c8 000b4716 R_ARM_JUMP_SLOT 006574b1 FLA_Apply_QUD_UT_inc_lhfc │ │ │ │ -0068b4cc 00176f16 R_ARM_JUMP_SLOT 002e3e35 zgerqf_ │ │ │ │ -0068b4d0 0013cc16 R_ARM_JUMP_SLOT 0042521d FLA_Trsm_llh_task │ │ │ │ -0068b4d4 00169d16 R_ARM_JUMP_SLOT 00526dd1 FLA_Trsm_ruc_unb_var2 │ │ │ │ -0068b4d8 000d2416 R_ARM_JUMP_SLOT 0062e689 FLA_Sylv_nn_opt_var1 │ │ │ │ -0068b4dc 00053316 R_ARM_JUMP_SLOT 00536739 FLA_Chol_l_opc_var2 │ │ │ │ -0068b4e0 000a0316 R_ARM_JUMP_SLOT 004dd095 FLA_Syr2k_ut_blk_var6 │ │ │ │ -0068b4e4 0014f416 R_ARM_JUMP_SLOT 0033b7fd zlarfgp_ │ │ │ │ -0068b4e8 0004d816 R_ARM_JUMP_SLOT 0063a851 FLA_Apply_G_rf_blz_var9 │ │ │ │ -0068b4ec 00042c16 R_ARM_JUMP_SLOT 003eb9f9 FLA_Eig_gest_cntl_finalize │ │ │ │ -0068b4f0 00155b16 R_ARM_JUMP_SLOT 003a6b8d sormqr_fla │ │ │ │ +0068b49c 00069016 R_ARM_JUMP_SLOT 00309c81 zhpevd_ │ │ │ │ +0068b4a0 00171b16 R_ARM_JUMP_SLOT 0042c449 FLA_Axpyt_n_blk_var1 │ │ │ │ +0068b4a4 000cb316 R_ARM_JUMP_SLOT 00412879 FLA_Axpyrt_external │ │ │ │ +0068b4a8 001abc16 R_ARM_JUMP_SLOT 003dc3d9 FLA_Trmv_check │ │ │ │ +0068b4ac 001c0716 R_ARM_JUMP_SLOT 004b4099 FLA_Symm_lu_blk_var7 │ │ │ │ +0068b4b0 00122c16 R_ARM_JUMP_SLOT 002513f9 slagv2_ │ │ │ │ +0068b4b4 00016016 R_ARM_JUMP_SLOT 0051c7bd FLA_Trsm_lut_blk_var1 │ │ │ │ +0068b4b8 00075416 R_ARM_JUMP_SLOT 0059e72d FLA_Eig_gest_il_blk_var3 │ │ │ │ +0068b4bc 001b3716 R_ARM_JUMP_SLOT 0026a391 slartg_ │ │ │ │ +0068b4c0 000f3416 R_ARM_JUMP_SLOT 005ba1bd FLA_Eig_gest_nu_opz_var5 │ │ │ │ +0068b4c4 0010e216 R_ARM_JUMP_SLOT 00568691 FLA_Trinv_un_opz_var2 │ │ │ │ +0068b4c8 000b4716 R_ARM_JUMP_SLOT 00657499 FLA_Apply_QUD_UT_inc_lhfc │ │ │ │ +0068b4cc 00176f16 R_ARM_JUMP_SLOT 002e3e0d zgerqf_ │ │ │ │ +0068b4d0 0013cc16 R_ARM_JUMP_SLOT 00425225 FLA_Trsm_llh_task │ │ │ │ +0068b4d4 00169d16 R_ARM_JUMP_SLOT 00526509 FLA_Trsm_ruc_unb_var2 │ │ │ │ +0068b4d8 000d2416 R_ARM_JUMP_SLOT 0062e6f9 FLA_Sylv_nn_opt_var1 │ │ │ │ +0068b4dc 00053316 R_ARM_JUMP_SLOT 00536431 FLA_Chol_l_opc_var2 │ │ │ │ +0068b4e0 000a0316 R_ARM_JUMP_SLOT 004dd6b1 FLA_Syr2k_ut_blk_var6 │ │ │ │ +0068b4e4 0014f416 R_ARM_JUMP_SLOT 0033b7e5 zlarfgp_ │ │ │ │ +0068b4e8 0004d816 R_ARM_JUMP_SLOT 0063a839 FLA_Apply_G_rf_blz_var9 │ │ │ │ +0068b4ec 00042c16 R_ARM_JUMP_SLOT 003eba01 FLA_Eig_gest_cntl_finalize │ │ │ │ +0068b4f0 00155b16 R_ARM_JUMP_SLOT 003a6f79 sormqr_fla │ │ │ │ 0068b4f4 0000de16 R_ARM_JUMP_SLOT 00000000 log10 │ │ │ │ -0068b4f8 00010d16 R_ARM_JUMP_SLOT 00563589 FLA_Trinv_ln_opc_var4 │ │ │ │ -0068b4fc 00181c16 R_ARM_JUMP_SLOT 003c6451 bl1_cgemm │ │ │ │ -0068b500 00081716 R_ARM_JUMP_SLOT 00489bf9 FLA_Her2k_ln_blk_var4 │ │ │ │ -0068b504 000e0616 R_ARM_JUMP_SLOT 003eb5ad FLA_CAQR2_UT_cntl_init │ │ │ │ +0068b4f8 00010d16 R_ARM_JUMP_SLOT 00563b4d FLA_Trinv_ln_opc_var4 │ │ │ │ +0068b4fc 00181c16 R_ARM_JUMP_SLOT 003c56a1 bl1_cgemm │ │ │ │ +0068b500 00081716 R_ARM_JUMP_SLOT 00489bdd FLA_Her2k_ln_blk_var4 │ │ │ │ +0068b504 000e0616 R_ARM_JUMP_SLOT 003eb5b5 FLA_CAQR2_UT_cntl_init │ │ │ │ 0068b508 0000df16 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -0068b50c 0009ac16 R_ARM_JUMP_SLOT 003f692d FLA_Check_valid_object_datatype │ │ │ │ +0068b50c 0009ac16 R_ARM_JUMP_SLOT 003f79fd FLA_Check_valid_object_datatype │ │ │ │ 0068b510 0000e016 R_ARM_JUMP_SLOT 00000000 icamax_ │ │ │ │ -0068b514 001bdf16 R_ARM_JUMP_SLOT 003ec439 FLA_Trinv_cntl_finalize │ │ │ │ -0068b518 0013a716 R_ARM_JUMP_SLOT 003f6991 FLA_Check_real_datatype │ │ │ │ -0068b51c 0006c216 R_ARM_JUMP_SLOT 00407329 FLA_Apply_diag_matrix │ │ │ │ -0068b520 000b0f16 R_ARM_JUMP_SLOT 003bea55 bl1_sgemv_blas │ │ │ │ -0068b524 00132e16 R_ARM_JUMP_SLOT 003b725d bl1_zconjm │ │ │ │ -0068b528 00152316 R_ARM_JUMP_SLOT 0047e991 FLA_Hemm_ru_unb_var8 │ │ │ │ -0068b52c 001bbd16 R_ARM_JUMP_SLOT 0025cafd slantr_ │ │ │ │ -0068b530 00169016 R_ARM_JUMP_SLOT 001d3211 dpptrs_ │ │ │ │ -0068b534 0013b716 R_ARM_JUMP_SLOT 003674b9 zsptrf_ │ │ │ │ -0068b538 00095616 R_ARM_JUMP_SLOT 002e2751 zgeqrf_ │ │ │ │ -0068b53c 000a2716 R_ARM_JUMP_SLOT 00577bd1 FLA_Bidiag_UT_u_blf_var2 │ │ │ │ -0068b540 000bff16 R_ARM_JUMP_SLOT 003f6909 FLA_Check_valid_inverse │ │ │ │ +0068b514 001bdf16 R_ARM_JUMP_SLOT 003ec321 FLA_Trinv_cntl_finalize │ │ │ │ +0068b518 0013a716 R_ARM_JUMP_SLOT 003f7a61 FLA_Check_real_datatype │ │ │ │ +0068b51c 0006c216 R_ARM_JUMP_SLOT 00407331 FLA_Apply_diag_matrix │ │ │ │ +0068b520 000b0f16 R_ARM_JUMP_SLOT 003bef15 bl1_sgemv_blas │ │ │ │ +0068b524 00132e16 R_ARM_JUMP_SLOT 003b64dd bl1_zconjm │ │ │ │ +0068b528 00152316 R_ARM_JUMP_SLOT 0047e815 FLA_Hemm_ru_unb_var8 │ │ │ │ +0068b52c 001bbd16 R_ARM_JUMP_SLOT 0025cec9 slantr_ │ │ │ │ +0068b530 00169016 R_ARM_JUMP_SLOT 001d3219 dpptrs_ │ │ │ │ +0068b534 0013b716 R_ARM_JUMP_SLOT 00367251 zsptrf_ │ │ │ │ +0068b538 00095616 R_ARM_JUMP_SLOT 002e2721 zgeqrf_ │ │ │ │ +0068b53c 000a2716 R_ARM_JUMP_SLOT 00578291 FLA_Bidiag_UT_u_blf_var2 │ │ │ │ +0068b540 000bff16 R_ARM_JUMP_SLOT 003f79d9 FLA_Check_valid_inverse │ │ │ │ 0068b544 0000e116 R_ARM_JUMP_SLOT 00000000 dsymv_ │ │ │ │ -0068b548 00020916 R_ARM_JUMP_SLOT 004222e1 FLA_Trmmsx_external │ │ │ │ -0068b54c 000b1216 R_ARM_JUMP_SLOT 005a305d FLA_Eig_gest_il_opc_var4 │ │ │ │ -0068b550 00195a16 R_ARM_JUMP_SLOT 004e8941 FLA_Syrk_un_blk_var1 │ │ │ │ -0068b554 00166e16 R_ARM_JUMP_SLOT 003ec8c9 FLASH_Apply_QUD_UT_inc_cntl_init │ │ │ │ -0068b558 00044116 R_ARM_JUMP_SLOT 003c5f01 bl1_dgemm_blas │ │ │ │ -0068b55c 0002d316 R_ARM_JUMP_SLOT 005b9e21 FLA_Eig_gest_nu_opd_var5 │ │ │ │ -0068b560 000ae616 R_ARM_JUMP_SLOT 002e01e9 zgeqp3_ │ │ │ │ -0068b564 0018e716 R_ARM_JUMP_SLOT 005f5ea1 FLA_Lyap_n_unb_var2 │ │ │ │ -0068b568 00123216 R_ARM_JUMP_SLOT 004d9be9 FLA_Syr2k_un_unb_var5 │ │ │ │ -0068b56c 001a6616 R_ARM_JUMP_SLOT 0007ced5 dgetf2_check │ │ │ │ +0068b548 00020916 R_ARM_JUMP_SLOT 00421f09 FLA_Trmmsx_external │ │ │ │ +0068b54c 000b1216 R_ARM_JUMP_SLOT 005a284d FLA_Eig_gest_il_opc_var4 │ │ │ │ +0068b550 00195a16 R_ARM_JUMP_SLOT 004e8785 FLA_Syrk_un_blk_var1 │ │ │ │ +0068b554 00166e16 R_ARM_JUMP_SLOT 003ec9ed FLASH_Apply_QUD_UT_inc_cntl_init │ │ │ │ +0068b558 00044116 R_ARM_JUMP_SLOT 003c5151 bl1_dgemm_blas │ │ │ │ +0068b55c 0002d316 R_ARM_JUMP_SLOT 005b9e01 FLA_Eig_gest_nu_opd_var5 │ │ │ │ +0068b560 000ae616 R_ARM_JUMP_SLOT 002e01b9 zgeqp3_ │ │ │ │ +0068b564 0018e716 R_ARM_JUMP_SLOT 005f5585 FLA_Lyap_n_unb_var2 │ │ │ │ +0068b568 00123216 R_ARM_JUMP_SLOT 004d9bcd FLA_Syr2k_un_unb_var5 │ │ │ │ +0068b56c 001a6616 R_ARM_JUMP_SLOT 0007ced9 dgetf2_check │ │ │ │ 0068b570 000a6016 R_ARM_JUMP_SLOT 001693a1 dgetrs_ │ │ │ │ -0068b574 00100316 R_ARM_JUMP_SLOT 00518cf5 FLA_Trsm_luh_blk_var4 │ │ │ │ -0068b578 00154116 R_ARM_JUMP_SLOT 003fd49d FLASH_Queue_get_work_stealing │ │ │ │ -0068b57c 000f9216 R_ARM_JUMP_SLOT 00429121 FLA_Sylv_task │ │ │ │ -0068b580 00064f16 R_ARM_JUMP_SLOT 004f07cd FLA_Trmm_rut │ │ │ │ -0068b584 0019ad16 R_ARM_JUMP_SLOT 00551fc9 FLA_QR_UT_internal │ │ │ │ -0068b588 00087216 R_ARM_JUMP_SLOT 0044f18d FLA_Gemm_hn_blk_var4 │ │ │ │ -0068b58c 0003ce16 R_ARM_JUMP_SLOT 0018c651 dlaed9_ │ │ │ │ -0068b590 00081516 R_ARM_JUMP_SLOT 005668fd FLA_Trinv_lu_opz_var4 │ │ │ │ -0068b594 00189b16 R_ARM_JUMP_SLOT 00448e55 FLA_Gemm_nt │ │ │ │ -0068b598 001b3516 R_ARM_JUMP_SLOT 003d09f9 bl1_sident │ │ │ │ -0068b59c 0011a016 R_ARM_JUMP_SLOT 00321bad zhbgst_ │ │ │ │ -0068b5a0 000abe16 R_ARM_JUMP_SLOT 0057193d FLA_UDdate_UT_internal │ │ │ │ -0068b5a4 001c1716 R_ARM_JUMP_SLOT 0054b05d FLA_CAQR2_UT_opd_var1 │ │ │ │ -0068b5a8 000ba316 R_ARM_JUMP_SLOT 003f9489 FLA_Repart_2x2_to_3x3 │ │ │ │ -0068b5ac 000da116 R_ARM_JUMP_SLOT 005cc621 FLA_Hess_UT_step_unb_var1 │ │ │ │ -0068b5b0 00143c16 R_ARM_JUMP_SLOT 00362761 zptrfs_ │ │ │ │ -0068b5b4 00096c16 R_ARM_JUMP_SLOT 003d0839 bl1_zinvert2s │ │ │ │ -0068b5b8 00060716 R_ARM_JUMP_SLOT 005d519d FLA_Tridiag_UT_form_Q │ │ │ │ -0068b5bc 000ad716 R_ARM_JUMP_SLOT 003cd8e9 bl1_is_row_storage │ │ │ │ -0068b5c0 0003f816 R_ARM_JUMP_SLOT 005e7e69 FLA_Lyap_h_blk_var1 │ │ │ │ -0068b5c4 000b6516 R_ARM_JUMP_SLOT 00108c01 clatrz_ │ │ │ │ -0068b5c8 0011cb16 R_ARM_JUMP_SLOT 00410065 FLA_Sort_svd_b_opc │ │ │ │ -0068b5cc 00053116 R_ARM_JUMP_SLOT 00407ec1 FLA_Hevv_2x2_opc │ │ │ │ +0068b574 00100316 R_ARM_JUMP_SLOT 00518b21 FLA_Trsm_luh_blk_var4 │ │ │ │ +0068b578 00154116 R_ARM_JUMP_SLOT 003fd7d5 FLASH_Queue_get_work_stealing │ │ │ │ +0068b57c 000f9216 R_ARM_JUMP_SLOT 0042926d FLA_Sylv_task │ │ │ │ +0068b580 00064f16 R_ARM_JUMP_SLOT 004f07b1 FLA_Trmm_rut │ │ │ │ +0068b584 0019ad16 R_ARM_JUMP_SLOT 00551fa9 FLA_QR_UT_internal │ │ │ │ +0068b588 00087216 R_ARM_JUMP_SLOT 0044ef11 FLA_Gemm_hn_blk_var4 │ │ │ │ +0068b58c 0003ce16 R_ARM_JUMP_SLOT 0018ebe1 dlaed9_ │ │ │ │ +0068b590 00081516 R_ARM_JUMP_SLOT 00566379 FLA_Trinv_lu_opz_var4 │ │ │ │ +0068b594 00189b16 R_ARM_JUMP_SLOT 00448e5d FLA_Gemm_nt │ │ │ │ +0068b598 001b3516 R_ARM_JUMP_SLOT 003d0a01 bl1_sident │ │ │ │ +0068b59c 0011a016 R_ARM_JUMP_SLOT 00326325 zhbgst_ │ │ │ │ +0068b5a0 000abe16 R_ARM_JUMP_SLOT 0057181d FLA_UDdate_UT_internal │ │ │ │ +0068b5a4 001c1716 R_ARM_JUMP_SLOT 0054a3bd FLA_CAQR2_UT_opd_var1 │ │ │ │ +0068b5a8 000ba316 R_ARM_JUMP_SLOT 003f9491 FLA_Repart_2x2_to_3x3 │ │ │ │ +0068b5ac 000da116 R_ARM_JUMP_SLOT 005cc601 FLA_Hess_UT_step_unb_var1 │ │ │ │ +0068b5b0 00143c16 R_ARM_JUMP_SLOT 00362749 zptrfs_ │ │ │ │ +0068b5b4 00096c16 R_ARM_JUMP_SLOT 003d0841 bl1_zinvert2s │ │ │ │ +0068b5b8 00060716 R_ARM_JUMP_SLOT 005d6431 FLA_Tridiag_UT_form_Q │ │ │ │ +0068b5bc 000ad716 R_ARM_JUMP_SLOT 003cd9a1 bl1_is_row_storage │ │ │ │ +0068b5c0 0003f816 R_ARM_JUMP_SLOT 005e7e51 FLA_Lyap_h_blk_var1 │ │ │ │ +0068b5c4 000b6516 R_ARM_JUMP_SLOT 00108bf9 clatrz_ │ │ │ │ +0068b5c8 0011cb16 R_ARM_JUMP_SLOT 0041006d FLA_Sort_svd_b_opc │ │ │ │ +0068b5cc 00053116 R_ARM_JUMP_SLOT 00407ec9 FLA_Hevv_2x2_opc │ │ │ │ 0068b5d0 0000e216 R_ARM_JUMP_SLOT 00000000 zhemv_ │ │ │ │ -0068b5d4 0004cd16 R_ARM_JUMP_SLOT 00636149 FLA_Apply_G_rf_blz_var1 │ │ │ │ -0068b5d8 001a0116 R_ARM_JUMP_SLOT 003d88a5 FLA_Sort_check │ │ │ │ -0068b5dc 0019de16 R_ARM_JUMP_SLOT 005e6371 FLA_Tridiag_UT_l_step_opc_var3 │ │ │ │ -0068b5e0 00185716 R_ARM_JUMP_SLOT 00530609 FLA_Bsvd_francis_v_opd_var1 │ │ │ │ -0068b5e4 00106616 R_ARM_JUMP_SLOT 00499255 FLA_Her2k_un_unb_var10 │ │ │ │ -0068b5e8 0010c416 R_ARM_JUMP_SLOT 0007a549 ctrtri_check │ │ │ │ -0068b5ec 00185216 R_ARM_JUMP_SLOT 00634875 FLA_Apply_G_lf_opt_var1 │ │ │ │ -0068b5f0 00056716 R_ARM_JUMP_SLOT 0058ddb9 FLA_Bidiag_UT_u_step_opt_var5 │ │ │ │ -0068b5f4 0012de16 R_ARM_JUMP_SLOT 006515ed FLA_Apply_G_rf_opz_var9 │ │ │ │ -0068b5f8 00191b16 R_ARM_JUMP_SLOT 00581f9d FLA_Bidiag_UT_u_step_opc_var2 │ │ │ │ -0068b5fc 001c5316 R_ARM_JUMP_SLOT 003b5dd1 bl1_daxpymrt │ │ │ │ -0068b600 000d4916 R_ARM_JUMP_SLOT 0020b3a1 ilatrans_ │ │ │ │ -0068b604 00035e16 R_ARM_JUMP_SLOT 001a7e7d dlarft_ │ │ │ │ -0068b608 001c4d16 R_ARM_JUMP_SLOT 00543341 FLA_LU_nopiv_opc_var4 │ │ │ │ -0068b60c 00083716 R_ARM_JUMP_SLOT 0045b8fd FLA_Gemm_tc_unb_var2 │ │ │ │ -0068b610 000f9416 R_ARM_JUMP_SLOT 00527479 FLA_Trsm_ruh_blk_var1 │ │ │ │ -0068b614 00165416 R_ARM_JUMP_SLOT 002fb2b5 zheswapr_ │ │ │ │ -0068b618 00193216 R_ARM_JUMP_SLOT 003c2649 bl1_ztrsv_blas │ │ │ │ -0068b61c 000c0c16 R_ARM_JUMP_SLOT 004b1761 FLA_Symm_ll_unb_var9 │ │ │ │ -0068b620 0006e616 R_ARM_JUMP_SLOT 003683f1 zstemr_ │ │ │ │ -0068b624 000fad16 R_ARM_JUMP_SLOT 0044ccad FLA_Gemm_hh_blk_var2 │ │ │ │ -0068b628 00100a16 R_ARM_JUMP_SLOT 0063a3c5 FLA_Apply_G_rf_bld_var9b │ │ │ │ -0068b62c 001b9b16 R_ARM_JUMP_SLOT 005adda5 FLA_Eig_gest_iu_opc_var4 │ │ │ │ -0068b630 00109816 R_ARM_JUMP_SLOT 00251409 slagtm_ │ │ │ │ -0068b634 00062c16 R_ARM_JUMP_SLOT 003d49bd FLA_Merge_2x1_check │ │ │ │ -0068b638 00091f16 R_ARM_JUMP_SLOT 0042755d FLA_Apply_CAQ2_UT_task │ │ │ │ -0068b63c 000aec16 R_ARM_JUMP_SLOT 003f39a9 FLA_Lock_acquire │ │ │ │ -0068b640 000e1c16 R_ARM_JUMP_SLOT 005b4af1 FLA_Eig_gest_nl_opz_var5 │ │ │ │ -0068b644 00019f16 R_ARM_JUMP_SLOT 0045c871 FLA_Gemm_th_blk_var2 │ │ │ │ -0068b648 0006be16 R_ARM_JUMP_SLOT 003d0b41 bl1_cident │ │ │ │ -0068b64c 000d8416 R_ARM_JUMP_SLOT 00451bc5 FLA_Gemm_ht_unb_var2 │ │ │ │ -0068b650 00134916 R_ARM_JUMP_SLOT 00156019 dgbrfs_ │ │ │ │ -0068b654 0016dc16 R_ARM_JUMP_SLOT 0042f6c5 FLA_Copyr_u_blk_var1 │ │ │ │ -0068b658 000d6316 R_ARM_JUMP_SLOT 003a3fd5 dorg2r_fla │ │ │ │ -0068b65c 00092616 R_ARM_JUMP_SLOT 003b75f9 bl1_sdot2s │ │ │ │ -0068b660 000fac16 R_ARM_JUMP_SLOT 003f1861 FLASH_Obj_base_scalar_length │ │ │ │ -0068b664 000c1716 R_ARM_JUMP_SLOT 004f6501 FLA_Trmm_llt_blk_var4 │ │ │ │ -0068b668 0010cd16 R_ARM_JUMP_SLOT 003c1001 bl1_dtrmvsx │ │ │ │ -0068b66c 00126f16 R_ARM_JUMP_SLOT 0028668d sorgr2_ │ │ │ │ -0068b670 00092e16 R_ARM_JUMP_SLOT 00514bbd FLA_Trsm_lln_unb_var2 │ │ │ │ -0068b674 000fd816 R_ARM_JUMP_SLOT 0060a1cd FLA_Sylv_hn_blk_var12 │ │ │ │ -0068b678 0014da16 R_ARM_JUMP_SLOT 0042a461 FLA_Axpy_blk_var4 │ │ │ │ +0068b5d4 0004cd16 R_ARM_JUMP_SLOT 00636cd1 FLA_Apply_G_rf_blz_var1 │ │ │ │ +0068b5d8 001a0116 R_ARM_JUMP_SLOT 003d8829 FLA_Sort_check │ │ │ │ +0068b5dc 0019de16 R_ARM_JUMP_SLOT 005e6465 FLA_Tridiag_UT_l_step_opc_var3 │ │ │ │ +0068b5e0 00185716 R_ARM_JUMP_SLOT 005305e9 FLA_Bsvd_francis_v_opd_var1 │ │ │ │ +0068b5e4 00106616 R_ARM_JUMP_SLOT 00499239 FLA_Her2k_un_unb_var10 │ │ │ │ +0068b5e8 0010c416 R_ARM_JUMP_SLOT 0007a4cd ctrtri_check │ │ │ │ +0068b5ec 00185216 R_ARM_JUMP_SLOT 0063485d FLA_Apply_G_lf_opt_var1 │ │ │ │ +0068b5f0 00056716 R_ARM_JUMP_SLOT 0058dd99 FLA_Bidiag_UT_u_step_opt_var5 │ │ │ │ +0068b5f4 0012de16 R_ARM_JUMP_SLOT 00651011 FLA_Apply_G_rf_opz_var9 │ │ │ │ +0068b5f8 00191b16 R_ARM_JUMP_SLOT 00581f7d FLA_Bidiag_UT_u_step_opc_var2 │ │ │ │ +0068b5fc 001c5316 R_ARM_JUMP_SLOT 003b6751 bl1_daxpymrt │ │ │ │ +0068b600 000d4916 R_ARM_JUMP_SLOT 0020bccd ilatrans_ │ │ │ │ +0068b604 00035e16 R_ARM_JUMP_SLOT 001a7cf1 dlarft_ │ │ │ │ +0068b608 001c4d16 R_ARM_JUMP_SLOT 00543321 FLA_LU_nopiv_opc_var4 │ │ │ │ +0068b60c 00083716 R_ARM_JUMP_SLOT 0045b905 FLA_Gemm_tc_unb_var2 │ │ │ │ +0068b610 000f9416 R_ARM_JUMP_SLOT 00527735 FLA_Trsm_ruh_blk_var1 │ │ │ │ +0068b614 00165416 R_ARM_JUMP_SLOT 002fb285 zheswapr_ │ │ │ │ +0068b618 00193216 R_ARM_JUMP_SLOT 003c1ff1 bl1_ztrsv_blas │ │ │ │ +0068b61c 000c0c16 R_ARM_JUMP_SLOT 004b1229 FLA_Symm_ll_unb_var9 │ │ │ │ +0068b620 0006e616 R_ARM_JUMP_SLOT 003683d9 zstemr_ │ │ │ │ +0068b624 000fad16 R_ARM_JUMP_SLOT 0044ccb5 FLA_Gemm_hh_blk_var2 │ │ │ │ +0068b628 00100a16 R_ARM_JUMP_SLOT 0063a3ad FLA_Apply_G_rf_bld_var9b │ │ │ │ +0068b62c 001b9b16 R_ARM_JUMP_SLOT 005ad1c5 FLA_Eig_gest_iu_opc_var4 │ │ │ │ +0068b630 00109816 R_ARM_JUMP_SLOT 002522e9 slagtm_ │ │ │ │ +0068b634 00062c16 R_ARM_JUMP_SLOT 003d49c5 FLA_Merge_2x1_check │ │ │ │ +0068b638 00091f16 R_ARM_JUMP_SLOT 00427565 FLA_Apply_CAQ2_UT_task │ │ │ │ +0068b63c 000aec16 R_ARM_JUMP_SLOT 003f39b1 FLA_Lock_acquire │ │ │ │ +0068b640 000e1c16 R_ARM_JUMP_SLOT 005b4ad1 FLA_Eig_gest_nl_opz_var5 │ │ │ │ +0068b644 00019f16 R_ARM_JUMP_SLOT 0045c879 FLA_Gemm_th_blk_var2 │ │ │ │ +0068b648 0006be16 R_ARM_JUMP_SLOT 003d0b49 bl1_cident │ │ │ │ +0068b64c 000d8416 R_ARM_JUMP_SLOT 004518fd FLA_Gemm_ht_unb_var2 │ │ │ │ +0068b650 00134916 R_ARM_JUMP_SLOT 00157e59 dgbrfs_ │ │ │ │ +0068b654 0016dc16 R_ARM_JUMP_SLOT 00430081 FLA_Copyr_u_blk_var1 │ │ │ │ +0068b658 000d6316 R_ARM_JUMP_SLOT 003a44d5 dorg2r_fla │ │ │ │ +0068b65c 00092616 R_ARM_JUMP_SLOT 003b7609 bl1_sdot2s │ │ │ │ +0068b660 000fac16 R_ARM_JUMP_SLOT 003f1869 FLASH_Obj_base_scalar_length │ │ │ │ +0068b664 000c1716 R_ARM_JUMP_SLOT 004f6931 FLA_Trmm_llt_blk_var4 │ │ │ │ +0068b668 0010cd16 R_ARM_JUMP_SLOT 003c1011 bl1_dtrmvsx │ │ │ │ +0068b66c 00126f16 R_ARM_JUMP_SLOT 0028666d sorgr2_ │ │ │ │ +0068b670 00092e16 R_ARM_JUMP_SLOT 00514a09 FLA_Trsm_lln_unb_var2 │ │ │ │ +0068b674 000fd816 R_ARM_JUMP_SLOT 0060acbd FLA_Sylv_hn_blk_var12 │ │ │ │ +0068b678 0014da16 R_ARM_JUMP_SLOT 0042a6b1 FLA_Axpy_blk_var4 │ │ │ │ 0068b67c 0000e316 R_ARM_JUMP_SLOT 00000000 __cxa_finalize@GLIBC_2.4 │ │ │ │ -0068b680 0019a216 R_ARM_JUMP_SLOT 004112e9 FLA_Obj_create_buffer_task │ │ │ │ -0068b684 00077316 R_ARM_JUMP_SLOT 00565885 FLA_Trinv_lu_opd_var2 │ │ │ │ -0068b688 00023016 R_ARM_JUMP_SLOT 003e8955 FLA_Cntl_finalize_flash │ │ │ │ -0068b68c 0004c616 R_ARM_JUMP_SLOT 003b1121 wrt_F │ │ │ │ -0068b690 0016c616 R_ARM_JUMP_SLOT 0044c551 FLA_Gemm_hc_unb_var5 │ │ │ │ -0068b694 00033416 R_ARM_JUMP_SLOT 00271a8d slasd6_ │ │ │ │ -0068b698 001b0c16 R_ARM_JUMP_SLOT 0041569d FLA_Copyt_external │ │ │ │ -0068b69c 000d8116 R_ARM_JUMP_SLOT 005b4731 FLA_Eig_gest_nl_opd_var5 │ │ │ │ -0068b6a0 0007df16 R_ARM_JUMP_SLOT 0020a6e5 dtzrqf_ │ │ │ │ -0068b6a4 00040d16 R_ARM_JUMP_SLOT 004299f9 FLA_Axpy │ │ │ │ -0068b6a8 001b1316 R_ARM_JUMP_SLOT 004c4f09 FLA_Syr2k_internal │ │ │ │ -0068b6ac 000e5f16 R_ARM_JUMP_SLOT 00427439 FLA_Ttmm_l_blk_ext │ │ │ │ -0068b6b0 000ece16 R_ARM_JUMP_SLOT 0022e279 sgtcon_ │ │ │ │ -0068b6b4 0001c216 R_ARM_JUMP_SLOT 003e9f85 FLA_Symm_cntl_finalize │ │ │ │ -0068b6b8 0016d116 R_ARM_JUMP_SLOT 003d5fe1 FLA_Absolute_value_check │ │ │ │ +0068b680 0019a216 R_ARM_JUMP_SLOT 004112f1 FLA_Obj_create_buffer_task │ │ │ │ +0068b684 00077316 R_ARM_JUMP_SLOT 0056586d FLA_Trinv_lu_opd_var2 │ │ │ │ +0068b688 00023016 R_ARM_JUMP_SLOT 003e8911 FLA_Cntl_finalize_flash │ │ │ │ +0068b68c 0004c616 R_ARM_JUMP_SLOT 003b11d1 wrt_F │ │ │ │ +0068b690 0016c616 R_ARM_JUMP_SLOT 0044bfe5 FLA_Gemm_hc_unb_var5 │ │ │ │ +0068b694 00033416 R_ARM_JUMP_SLOT 00272b5d slasd6_ │ │ │ │ +0068b698 001b0c16 R_ARM_JUMP_SLOT 00415695 FLA_Copyt_external │ │ │ │ +0068b69c 000d8116 R_ARM_JUMP_SLOT 005b4711 FLA_Eig_gest_nl_opd_var5 │ │ │ │ +0068b6a0 0007df16 R_ARM_JUMP_SLOT 0020a799 dtzrqf_ │ │ │ │ +0068b6a4 00040d16 R_ARM_JUMP_SLOT 00429a01 FLA_Axpy │ │ │ │ +0068b6a8 001b1316 R_ARM_JUMP_SLOT 004c49a5 FLA_Syr2k_internal │ │ │ │ +0068b6ac 000e5f16 R_ARM_JUMP_SLOT 004272dd FLA_Ttmm_l_blk_ext │ │ │ │ +0068b6b0 000ece16 R_ARM_JUMP_SLOT 0022de39 sgtcon_ │ │ │ │ +0068b6b4 0001c216 R_ARM_JUMP_SLOT 003e9f8d FLA_Symm_cntl_finalize │ │ │ │ +0068b6b8 0016d116 R_ARM_JUMP_SLOT 003d5fe9 FLA_Absolute_value_check │ │ │ │ 0068b6bc 00172316 R_ARM_JUMP_SLOT 0020c019 scsum1_ │ │ │ │ -0068b6c0 00184c16 R_ARM_JUMP_SLOT 002766e1 slaset_ │ │ │ │ -0068b6c4 0016b816 R_ARM_JUMP_SLOT 0044ba6d FLA_Gemm_hc_unb_var1 │ │ │ │ +0068b6c0 00184c16 R_ARM_JUMP_SLOT 002766c1 slaset_ │ │ │ │ +0068b6c4 0016b816 R_ARM_JUMP_SLOT 0044ba75 FLA_Gemm_hc_unb_var1 │ │ │ │ 0068b6c8 0000e416 R_ARM_JUMP_SLOT 00000000 ssyrk_ │ │ │ │ -0068b6cc 000a3e16 R_ARM_JUMP_SLOT 003c0aad bl1_ssyr │ │ │ │ -0068b6d0 00028816 R_ARM_JUMP_SLOT 004e6a75 FLA_Syrk_lt_blk_var3 │ │ │ │ -0068b6d4 0005c916 R_ARM_JUMP_SLOT 00425655 FLA_Trsm_rlt_task │ │ │ │ -0068b6d8 001c4516 R_ARM_JUMP_SLOT 0054eca1 FLA_LQ_UT_opd_var1 │ │ │ │ -0068b6dc 00068d16 R_ARM_JUMP_SLOT 003f7d29 FLA_Check_object_width_min │ │ │ │ -0068b6e0 001b6c16 R_ARM_JUMP_SLOT 0050ad69 FLA_Trmm_rut_blk_var4 │ │ │ │ -0068b6e4 00011816 R_ARM_JUMP_SLOT 0038d8d1 zungbr_ │ │ │ │ -0068b6e8 000e1116 R_ARM_JUMP_SLOT 00460961 FLA_Gemm_tt_blk_var3 │ │ │ │ -0068b6ec 000a7716 R_ARM_JUMP_SLOT 00426721 FLA_LU_piv_blk_ext │ │ │ │ -0068b6f0 000f9b16 R_ARM_JUMP_SLOT 00526525 FLA_Trsm_ruh_blk_var4 │ │ │ │ -0068b6f4 00028e16 R_ARM_JUMP_SLOT 00414145 FLA_Copy_external │ │ │ │ -0068b6f8 001c1816 R_ARM_JUMP_SLOT 0053ad5d FLASH_FS_incpiv_aux2 │ │ │ │ -0068b6fc 001c4e16 R_ARM_JUMP_SLOT 003c7f7d bl1_dsymm_blas │ │ │ │ +0068b6cc 000a3e16 R_ARM_JUMP_SLOT 003c0abd bl1_ssyr │ │ │ │ +0068b6d0 00028816 R_ARM_JUMP_SLOT 004e6851 FLA_Syrk_lt_blk_var3 │ │ │ │ +0068b6d4 0005c916 R_ARM_JUMP_SLOT 0042565d FLA_Trsm_rlt_task │ │ │ │ +0068b6d8 001c4516 R_ARM_JUMP_SLOT 0054e83d FLA_LQ_UT_opd_var1 │ │ │ │ +0068b6dc 00068d16 R_ARM_JUMP_SLOT 003f8df9 FLA_Check_object_width_min │ │ │ │ +0068b6e0 001b6c16 R_ARM_JUMP_SLOT 0050ad4d FLA_Trmm_rut_blk_var4 │ │ │ │ +0068b6e4 00011816 R_ARM_JUMP_SLOT 0038d8c9 zungbr_ │ │ │ │ +0068b6e8 000e1116 R_ARM_JUMP_SLOT 004606e5 FLA_Gemm_tt_blk_var3 │ │ │ │ +0068b6ec 000a7716 R_ARM_JUMP_SLOT 00426729 FLA_LU_piv_blk_ext │ │ │ │ +0068b6f0 000f9b16 R_ARM_JUMP_SLOT 00527bb9 FLA_Trsm_ruh_blk_var4 │ │ │ │ +0068b6f4 00028e16 R_ARM_JUMP_SLOT 004139b5 FLA_Copy_external │ │ │ │ +0068b6f8 001c1816 R_ARM_JUMP_SLOT 0053aa21 FLASH_FS_incpiv_aux2 │ │ │ │ +0068b6fc 001c4e16 R_ARM_JUMP_SLOT 003c91bd bl1_dsymm_blas │ │ │ │ 0068b700 0000e516 R_ARM_JUMP_SLOT 00000000 srotm_ │ │ │ │ -0068b704 00066816 R_ARM_JUMP_SLOT 00547529 FLA_LU_piv_opd_var3 │ │ │ │ -0068b708 000bac16 R_ARM_JUMP_SLOT 0019e02d dlapmr_ │ │ │ │ -0068b70c 0012d116 R_ARM_JUMP_SLOT 0063b0b5 FLA_Apply_G_rf_opz_var1 │ │ │ │ -0068b710 00168c16 R_ARM_JUMP_SLOT 0051eea5 FLA_Trsm_rlc_unb_var4 │ │ │ │ -0068b714 001a4816 R_ARM_JUMP_SLOT 005b261d FLA_Eig_gest_nl_opc_var1 │ │ │ │ -0068b718 00137316 R_ARM_JUMP_SLOT 00310879 zhptrf_ │ │ │ │ -0068b71c 000bd916 R_ARM_JUMP_SLOT 00328ea9 zlahef_ │ │ │ │ -0068b720 000da916 R_ARM_JUMP_SLOT 005d545d FLA_Hess_UT_step_unb_var5 │ │ │ │ -0068b724 000df416 R_ARM_JUMP_SLOT 00429049 FLA_QR_UT_task │ │ │ │ -0068b728 00128b16 R_ARM_JUMP_SLOT 003ed83d FLASH_Sylv_cntl_finalize │ │ │ │ -0068b72c 00083016 R_ARM_JUMP_SLOT 004fc191 FLA_Trmm_lun_unb_var4 │ │ │ │ -0068b730 001c5a16 R_ARM_JUMP_SLOT 002c81d1 zgbequ_ │ │ │ │ -0068b734 0009b716 R_ARM_JUMP_SLOT 003dab09 FLA_Scalr_internal_check │ │ │ │ -0068b738 0016ef16 R_ARM_JUMP_SLOT 005103c5 FLA_Trsm_llc_unb_var3 │ │ │ │ -0068b73c 00147016 R_ARM_JUMP_SLOT 003831f1 ztrsen_ │ │ │ │ -0068b740 0006bc16 R_ARM_JUMP_SLOT 0043d271 FLA_Gemm_cc_blk_var6 │ │ │ │ -0068b744 0010bc16 R_ARM_JUMP_SLOT 00519921 FLA_Trsm_luh_unb_var4 │ │ │ │ -0068b748 000ea916 R_ARM_JUMP_SLOT 0019d509 dlansy_ │ │ │ │ -0068b74c 0011c516 R_ARM_JUMP_SLOT 00415ea1 FLA_Dot2s_external │ │ │ │ -0068b750 001b8116 R_ARM_JUMP_SLOT 000f0c75 claqgb_ │ │ │ │ -0068b754 00093c16 R_ARM_JUMP_SLOT 003f0a75 FLASH_Part_create_2x1 │ │ │ │ -0068b758 00195416 R_ARM_JUMP_SLOT 004e4315 FLA_Syrk_ln_blk_var5 │ │ │ │ -0068b75c 0008c316 R_ARM_JUMP_SLOT 003f3c25 FLA_Init_safe │ │ │ │ -0068b760 000d7816 R_ARM_JUMP_SLOT 005b2449 FLA_Eig_gest_nl_opd_var1 │ │ │ │ -0068b764 000f3516 R_ARM_JUMP_SLOT 005d1321 FLA_Tridiag_UT │ │ │ │ -0068b768 000a6116 R_ARM_JUMP_SLOT 00429795 FLA_UDdate_UT_task │ │ │ │ -0068b76c 00018516 R_ARM_JUMP_SLOT 003ae3dd i_len │ │ │ │ -0068b770 001be116 R_ARM_JUMP_SLOT 00553ab5 FLA_QR_UT_opd_var1 │ │ │ │ -0068b774 00194416 R_ARM_JUMP_SLOT 0025e495 slaqsb_ │ │ │ │ -0068b778 0010cb16 R_ARM_JUMP_SLOT 0042878d FLA_LQ_UT_macro_task │ │ │ │ -0068b77c 00127516 R_ARM_JUMP_SLOT 000891e1 zlauu2_check │ │ │ │ -0068b780 0001ad16 R_ARM_JUMP_SLOT 0045d311 FLA_Gemm_th_blk_var6 │ │ │ │ -0068b784 000d8b16 R_ARM_JUMP_SLOT 000fa7f1 clarfb_ │ │ │ │ -0068b788 00144e16 R_ARM_JUMP_SLOT 003c88b9 bl1_zsymm │ │ │ │ -0068b78c 00121816 R_ARM_JUMP_SLOT 00580755 FLA_Bidiag_UT_u_step_ops_var1 │ │ │ │ -0068b790 00041716 R_ARM_JUMP_SLOT 005a07f1 FLA_Eig_gest_il_ops_var2 │ │ │ │ -0068b794 0008ab16 R_ARM_JUMP_SLOT 0043660d FLA_Gemv_internal │ │ │ │ -0068b798 001c6216 R_ARM_JUMP_SLOT 003b8289 bl1_znrm2 │ │ │ │ -0068b79c 0006f116 R_ARM_JUMP_SLOT 003b871d bl1_dscopyv │ │ │ │ -0068b7a0 001b8916 R_ARM_JUMP_SLOT 003d5131 FLA_Obj_extract_complex_scalar_check │ │ │ │ -0068b7a4 00122a16 R_ARM_JUMP_SLOT 004d8581 FLA_Syr2k_un_unb_var1 │ │ │ │ -0068b7a8 001a5f16 R_ARM_JUMP_SLOT 00463e31 FLA_Hemm_ru │ │ │ │ -0068b7ac 00158916 R_ARM_JUMP_SLOT 003c4ad5 bl1_zsyrk │ │ │ │ -0068b7b0 00095a16 R_ARM_JUMP_SLOT 001191bd cpptrs_ │ │ │ │ -0068b7b4 00156c16 R_ARM_JUMP_SLOT 0007d1bd dorg2r_check │ │ │ │ +0068b704 00066816 R_ARM_JUMP_SLOT 005480e9 FLA_LU_piv_opd_var3 │ │ │ │ +0068b708 000bac16 R_ARM_JUMP_SLOT 0019e16d dlapmr_ │ │ │ │ +0068b70c 0012d116 R_ARM_JUMP_SLOT 0063b09d FLA_Apply_G_rf_opz_var1 │ │ │ │ +0068b710 00168c16 R_ARM_JUMP_SLOT 0051ee89 FLA_Trsm_rlc_unb_var4 │ │ │ │ +0068b714 001a4816 R_ARM_JUMP_SLOT 005b25fd FLA_Eig_gest_nl_opc_var1 │ │ │ │ +0068b718 00137316 R_ARM_JUMP_SLOT 00310859 zhptrf_ │ │ │ │ +0068b71c 000bd916 R_ARM_JUMP_SLOT 00323731 zlahef_ │ │ │ │ +0068b720 000da916 R_ARM_JUMP_SLOT 005d3b09 FLA_Hess_UT_step_unb_var5 │ │ │ │ +0068b724 000df416 R_ARM_JUMP_SLOT 00429051 FLA_QR_UT_task │ │ │ │ +0068b728 00128b16 R_ARM_JUMP_SLOT 003ed845 FLASH_Sylv_cntl_finalize │ │ │ │ +0068b72c 00083016 R_ARM_JUMP_SLOT 004fc175 FLA_Trmm_lun_unb_var4 │ │ │ │ +0068b730 001c5a16 R_ARM_JUMP_SLOT 002c81a9 zgbequ_ │ │ │ │ +0068b734 0009b716 R_ARM_JUMP_SLOT 003dab11 FLA_Scalr_internal_check │ │ │ │ +0068b738 0016ef16 R_ARM_JUMP_SLOT 00510811 FLA_Trsm_llc_unb_var3 │ │ │ │ +0068b73c 00147016 R_ARM_JUMP_SLOT 003857e1 ztrsen_ │ │ │ │ +0068b740 0006bc16 R_ARM_JUMP_SLOT 0043d279 FLA_Gemm_cc_blk_var6 │ │ │ │ +0068b744 0010bc16 R_ARM_JUMP_SLOT 0051976d FLA_Trsm_luh_unb_var4 │ │ │ │ +0068b748 000ea916 R_ARM_JUMP_SLOT 0019cfe1 dlansy_ │ │ │ │ +0068b74c 0011c516 R_ARM_JUMP_SLOT 0041514d FLA_Dot2s_external │ │ │ │ +0068b750 001b8116 R_ARM_JUMP_SLOT 000f15a1 claqgb_ │ │ │ │ +0068b754 00093c16 R_ARM_JUMP_SLOT 003f0a7d FLASH_Part_create_2x1 │ │ │ │ +0068b758 00195416 R_ARM_JUMP_SLOT 004e4939 FLA_Syrk_ln_blk_var5 │ │ │ │ +0068b75c 0008c316 R_ARM_JUMP_SLOT 003f3c2d FLA_Init_safe │ │ │ │ +0068b760 000d7816 R_ARM_JUMP_SLOT 005b2429 FLA_Eig_gest_nl_opd_var1 │ │ │ │ +0068b764 000f3516 R_ARM_JUMP_SLOT 005d1301 FLA_Tridiag_UT │ │ │ │ +0068b768 000a6116 R_ARM_JUMP_SLOT 00429891 FLA_UDdate_UT_task │ │ │ │ +0068b76c 00018516 R_ARM_JUMP_SLOT 003ae3e9 i_len │ │ │ │ +0068b770 001be116 R_ARM_JUMP_SLOT 00553a95 FLA_QR_UT_opd_var1 │ │ │ │ +0068b774 00194416 R_ARM_JUMP_SLOT 0025e485 slaqsb_ │ │ │ │ +0068b778 0010cb16 R_ARM_JUMP_SLOT 00427b21 FLA_LQ_UT_macro_task │ │ │ │ +0068b77c 00127516 R_ARM_JUMP_SLOT 000892a9 zlauu2_check │ │ │ │ +0068b780 0001ad16 R_ARM_JUMP_SLOT 0045d319 FLA_Gemm_th_blk_var6 │ │ │ │ +0068b784 000d8b16 R_ARM_JUMP_SLOT 000fa7e9 clarfb_ │ │ │ │ +0068b788 00144e16 R_ARM_JUMP_SLOT 003c9af9 bl1_zsymm │ │ │ │ +0068b78c 00121816 R_ARM_JUMP_SLOT 00580735 FLA_Bidiag_UT_u_step_ops_var1 │ │ │ │ +0068b790 00041716 R_ARM_JUMP_SLOT 005a07d1 FLA_Eig_gest_il_ops_var2 │ │ │ │ +0068b794 0008ab16 R_ARM_JUMP_SLOT 00436391 FLA_Gemv_internal │ │ │ │ +0068b798 001c6216 R_ARM_JUMP_SLOT 003b7f2d bl1_znrm2 │ │ │ │ +0068b79c 0006f116 R_ARM_JUMP_SLOT 003b872d bl1_dscopyv │ │ │ │ +0068b7a0 001b8916 R_ARM_JUMP_SLOT 003d5075 FLA_Obj_extract_complex_scalar_check │ │ │ │ +0068b7a4 00122a16 R_ARM_JUMP_SLOT 004d8565 FLA_Syr2k_un_unb_var1 │ │ │ │ +0068b7a8 001a5f16 R_ARM_JUMP_SLOT 0046507d FLA_Hemm_ru │ │ │ │ +0068b7ac 00158916 R_ARM_JUMP_SLOT 003c4ae5 bl1_zsyrk │ │ │ │ +0068b7b0 00095a16 R_ARM_JUMP_SLOT 001193f1 cpptrs_ │ │ │ │ +0068b7b4 00156c16 R_ARM_JUMP_SLOT 0007dfc9 dorg2r_check │ │ │ │ 0068b7b8 0004f916 R_ARM_JUMP_SLOT 00072291 sormlq_ │ │ │ │ -0068b7bc 0007c716 R_ARM_JUMP_SLOT 003f8a79 FLA_Obj_set_imag_part │ │ │ │ -0068b7c0 00174116 R_ARM_JUMP_SLOT 00445d59 FLA_Gemm_hc │ │ │ │ -0068b7c4 0018e816 R_ARM_JUMP_SLOT 003a7661 zungqr_fla │ │ │ │ -0068b7c8 00098c16 R_ARM_JUMP_SLOT 00292311 spttrs_ │ │ │ │ +0068b7bc 0007c716 R_ARM_JUMP_SLOT 003f70f9 FLA_Obj_set_imag_part │ │ │ │ +0068b7c0 00174116 R_ARM_JUMP_SLOT 00446305 FLA_Gemm_hc │ │ │ │ +0068b7c4 0018e816 R_ARM_JUMP_SLOT 003a7671 zungqr_fla │ │ │ │ +0068b7c8 00098c16 R_ARM_JUMP_SLOT 00291b85 spttrs_ │ │ │ │ 0068b7cc 0000e616 R_ARM_JUMP_SLOT 00000000 drot_ │ │ │ │ 0068b7d0 0000e716 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -0068b7d4 000c4616 R_ARM_JUMP_SLOT 001a4c21 dlarf_ │ │ │ │ -0068b7d8 00117616 R_ARM_JUMP_SLOT 003771d9 ztfsm_ │ │ │ │ +0068b7d4 000c4616 R_ARM_JUMP_SLOT 001a4c1d dlarf_ │ │ │ │ +0068b7d8 00117616 R_ARM_JUMP_SLOT 003771c9 ztfsm_ │ │ │ │ 0068b7dc 0010eb16 R_ARM_JUMP_SLOT 0016dff1 dggqrf_ │ │ │ │ -0068b7e0 0019b016 R_ARM_JUMP_SLOT 003f5b99 FLA_Param_map_netlib_to_flame_svd_type │ │ │ │ -0068b7e4 00017116 R_ARM_JUMP_SLOT 003b7bc1 bl1_cdot_in │ │ │ │ -0068b7e8 00144916 R_ARM_JUMP_SLOT 0055b2f9 FLA_Svd_ext_u_unb_var1 │ │ │ │ -0068b7ec 000f4116 R_ARM_JUMP_SLOT 004f35d1 FLA_Trmm_llh_unb_var1 │ │ │ │ -0068b7f0 00100d16 R_ARM_JUMP_SLOT 004e2409 FLA_Syrk_ln │ │ │ │ -0068b7f4 0015d016 R_ARM_JUMP_SLOT 003b6841 bl1_saxpyv │ │ │ │ -0068b7f8 000c8c16 R_ARM_JUMP_SLOT 0007f3b1 dorgqr_check │ │ │ │ -0068b7fc 00108516 R_ARM_JUMP_SLOT 00540cb1 FLA_LU_nopiv_opz_var1 │ │ │ │ -0068b800 001aef16 R_ARM_JUMP_SLOT 003e4425 FLA_QR_UT_check │ │ │ │ -0068b804 00069f16 R_ARM_JUMP_SLOT 005b3625 FLA_Eig_gest_nl_opt_var2 │ │ │ │ -0068b808 00166f16 R_ARM_JUMP_SLOT 005c385d FLA_Hess_UT_blk_var3 │ │ │ │ -0068b80c 0004e016 R_ARM_JUMP_SLOT 003cd859 bl1_is_conjtrans │ │ │ │ -0068b810 00130116 R_ARM_JUMP_SLOT 0033aec9 zlar2v_ │ │ │ │ -0068b814 0003fb16 R_ARM_JUMP_SLOT 003f6719 FLA_Obj_free_without_buffer │ │ │ │ -0068b818 00149116 R_ARM_JUMP_SLOT 003d23ed bl1_zsetdiag │ │ │ │ -0068b81c 000e1716 R_ARM_JUMP_SLOT 003f8069 FLA_Check_valid_svd_type │ │ │ │ -0068b820 000b3116 R_ARM_JUMP_SLOT 003ba341 bl1_dcopymt │ │ │ │ -0068b824 00084c16 R_ARM_JUMP_SLOT 003cd8a5 bl1_is_right │ │ │ │ -0068b828 00089516 R_ARM_JUMP_SLOT 00513bcd FLA_Trsm_lln_blk_var4 │ │ │ │ -0068b82c 001aac16 R_ARM_JUMP_SLOT 0049cfb5 FLA_Herk_ln │ │ │ │ +0068b7e0 0019b016 R_ARM_JUMP_SLOT 003f5ba1 FLA_Param_map_netlib_to_flame_svd_type │ │ │ │ +0068b7e4 00017116 R_ARM_JUMP_SLOT 003b7959 bl1_cdot_in │ │ │ │ +0068b7e8 00144916 R_ARM_JUMP_SLOT 0055a929 FLA_Svd_ext_u_unb_var1 │ │ │ │ +0068b7ec 000f4116 R_ARM_JUMP_SLOT 004f3285 FLA_Trmm_llh_unb_var1 │ │ │ │ +0068b7f0 00100d16 R_ARM_JUMP_SLOT 004e2cc9 FLA_Syrk_ln │ │ │ │ +0068b7f4 0015d016 R_ARM_JUMP_SLOT 003b5d19 bl1_saxpyv │ │ │ │ +0068b7f8 000c8c16 R_ARM_JUMP_SLOT 0007f3b5 dorgqr_check │ │ │ │ +0068b7fc 00108516 R_ARM_JUMP_SLOT 00540c91 FLA_LU_nopiv_opz_var1 │ │ │ │ +0068b800 001aef16 R_ARM_JUMP_SLOT 003e442d FLA_QR_UT_check │ │ │ │ +0068b804 00069f16 R_ARM_JUMP_SLOT 005b3605 FLA_Eig_gest_nl_opt_var2 │ │ │ │ +0068b808 00166f16 R_ARM_JUMP_SLOT 005c383d FLA_Hess_UT_blk_var3 │ │ │ │ +0068b80c 0004e016 R_ARM_JUMP_SLOT 003cd911 bl1_is_conjtrans │ │ │ │ +0068b810 00130116 R_ARM_JUMP_SLOT 0033aeb1 zlar2v_ │ │ │ │ +0068b814 0003fb16 R_ARM_JUMP_SLOT 003f6721 FLA_Obj_free_without_buffer │ │ │ │ +0068b818 00149116 R_ARM_JUMP_SLOT 003d23f5 bl1_zsetdiag │ │ │ │ +0068b81c 000e1716 R_ARM_JUMP_SLOT 003f9139 FLA_Check_valid_svd_type │ │ │ │ +0068b820 000b3116 R_ARM_JUMP_SLOT 003b9e41 bl1_dcopymt │ │ │ │ +0068b824 00084c16 R_ARM_JUMP_SLOT 003cd95d bl1_is_right │ │ │ │ +0068b828 00089516 R_ARM_JUMP_SLOT 00513bb1 FLA_Trsm_lln_blk_var4 │ │ │ │ +0068b82c 001aac16 R_ARM_JUMP_SLOT 0049cf99 FLA_Herk_ln │ │ │ │ 0068b830 0000e816 R_ARM_JUMP_SLOT 00000000 ztbmv_ │ │ │ │ -0068b834 001ac116 R_ARM_JUMP_SLOT 005a01cd FLA_Eig_gest_il_opz_var1 │ │ │ │ -0068b838 00043c16 R_ARM_JUMP_SLOT 003d3e7d bl1_csymmize │ │ │ │ -0068b83c 00139e16 R_ARM_JUMP_SLOT 005bead9 FLA_Fused_Ahx_Ax_opz_var1 │ │ │ │ +0068b834 001ac116 R_ARM_JUMP_SLOT 005a01ad FLA_Eig_gest_il_opz_var1 │ │ │ │ +0068b838 00043c16 R_ARM_JUMP_SLOT 003d3e85 bl1_csymmize │ │ │ │ +0068b83c 00139e16 R_ARM_JUMP_SLOT 005beab9 FLA_Fused_Ahx_Ax_opz_var1 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -2,15 +2,15 @@ │ │ │ │ Dynamic section at offset 0x68600c contains 29 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgomp.so.1] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000e (SONAME) Library soname: [libflame.so.1] │ │ │ │ 0x0000000c (INIT) 0x56f98 │ │ │ │ - 0x0000000d (FINI) 0x677590 │ │ │ │ + 0x0000000d (FINI) 0x677578 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x686004 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x686008 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x118 │ │ │ │ 0x00000005 (STRTAB) 0x29664 │ │ │ │ 0x00000006 (SYMTAB) 0xcf54 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 700703e768c26cf1a3c9d915139297edb6bd8ef2 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8ede39c9b9ffd7506c2d3c7769556a25a2363201 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,7 +1,8 @@ │ │ │ │ +Pl-I>J?HyD │ │ │ │ xD3J3F3I │ │ │ │ H{D:`yDxDBF │ │ │ │ ;+`3`xDrK │ │ │ │ DuIzD{DHF │ │ │ │ #FfMgJgI}D │ │ │ │ sTKUIUH{D │ │ │ │ +xDSFZFYF │ │ │ │ +F#FyDBF0F │ │ │ │ +FBFyD#F0F │ │ │ │ +F"FxD!F │ │ │ │ C3K4I4H{D │ │ │ │ C:K:I;H{D │ │ │ │ )H*J*IxD │ │ │ │ -xDSFZFYF │ │ │ │ -F#FyDBF0F │ │ │ │ -FBFyD#F0F │ │ │ │ wJwIzDyD< │ │ │ │ vJwIzDyD- │ │ │ │ vKdB~D{D │ │ │ │ -,H$h-hxD │ │ │ │ *F;F1F F │ │ │ │ VJVKWHzD │ │ │ │ AF2F;F(F │ │ │ │ iKiI{DiH │ │ │ │ aH+FZF!F │ │ │ │ YKYI{DYH │ │ │ │ RHCFZF)F │ │ │ │ +,H$h-hxD │ │ │ │ D7KZFyD8F{D │ │ │ │ ZF0K8F0I{D │ │ │ │ F#F*F1F@F │ │ │ │ F#F*F1F@F │ │ │ │ SDYF"F@F │ │ │ │ SD"FYF@F │ │ │ │ SD9F"F@F │ │ │ │ SD"F9F@F │ │ │ │ :F+F!F F │ │ │ │ ;FnJAFnHzD │ │ │ │ ;F_JAF_HzD │ │ │ │ -3FcJ9FcHzD │ │ │ │ DEFzDyD@F │ │ │ │ +3FcJ9FcHzD │ │ │ │ zD{D0FyD% │ │ │ │ -N;F"F!F~D │ │ │ │ DGFzDyD@F │ │ │ │ +N;F"F!F~D │ │ │ │ fzZD F3F │ │ │ │ 2F9FCFHF │ │ │ │ CF*F9FHF │ │ │ │ FJHKI3FxD │ │ │ │ lK:FlH9F{DxD │ │ │ │ RFKF)F F │ │ │ │ K:F H9F{DxD │ │ │ │ +)F;F"FPF │ │ │ │ +6K6I"F{D │ │ │ │ +.H+F"FxD!F │ │ │ │ NCF"F!F~D │ │ │ │ CF*F!F0F │ │ │ │ [F*F)F0F │ │ │ │ [F*F!F0F │ │ │ │ MHMJNIxD │ │ │ │ H&zD#F&h │ │ │ │ 9gK}D(F{D │ │ │ │ @@ -5560,17 +5564,14 @@ │ │ │ │ ~DzD0FyD │ │ │ │ CF"F!F8F │ │ │ │ CF*F!F8F │ │ │ │ zKzJ{I{D │ │ │ │ D\JQF+F# │ │ │ │ KJ+FxDzD │ │ │ │ !F7K8H{D │ │ │ │ -)F;F"FPF │ │ │ │ -6K6I"F{D │ │ │ │ -.H+F"FxD!F │ │ │ │ 1F;F*F F │ │ │ │ gJ(FgKzD │ │ │ │ CXFvJwKzD │ │ │ │ *HKF"F!F │ │ │ │ qH3FqI"FxD │ │ │ │ 3FRFYF F │ │ │ │ zHKFzIZFxD │ │ │ │ @@ -5622,52 +5623,52 @@ │ │ │ │ 0GDdDqDHE │ │ │ │ )h#hbh!`iha`+` │ │ │ │ (h!hbh `hh``)`j` │ │ │ │ |D(F"F1F │ │ │ │ eJeIfHzDyD │ │ │ │ [AN+hAI~D │ │ │ │ 3@H#D@LyD2F │ │ │ │ -"FNKxD!F{D| │ │ │ │ 7LDADFDMD │ │ │ │ -`chFLC`@F|D"F| │ │ │ │ +`chFLC`@F|D"F │ │ │ │ ZJ{DZIzD │ │ │ │ `HhP`8F#L │ │ │ │ [DYD2F F │ │ │ │ ;+J;`+KzD │ │ │ │ - 1FSFZF(F │ │ │ │ -?hCF"F)F0F │ │ │ │ +"FNKxD!F{Dw │ │ │ │ s!F#`XFn │ │ │ │ 0MDqD3F`EL │ │ │ │ DpD;FeE^ │ │ │ │ + 1FSFZF(F │ │ │ │ +?hCF"F)F0F │ │ │ │ P`"FXFr │ │ │ │ -h!F(F │ │ │ │ -hFwF1FHF/ │ │ │ │ SFqJqHrIzD │ │ │ │ GJGIHHzD │ │ │ │ ?J?I@HzD │ │ │ │ aJ)F FzD1 │ │ │ │ JK9F*F F{D( │ │ │ │ 3F:F!FPF │ │ │ │ :F!FPF3F │ │ │ │ +AFKFRFXF │ │ │ │ +KF)FRFXF │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ KFBFQF8F │ │ │ │ KFBFQF8F │ │ │ │ -AFKFRFXF │ │ │ │ -KF)FRFXF │ │ │ │ Hz*FKF9FPF │ │ │ │ Hz:FKF)F F │ │ │ │ < FXN)FXO< │ │ │ │ KF:FYFPF │ │ │ │ #F2FYFPF │ │ │ │ RJ)F FzD* │ │ │ │ h!F(F │ │ │ │ -#0[BcESP │ │ │ │ hIFK1F*F F{Db │ │ │ │ `DVDJ?HyDzD │ │ │ │ @@ -6217,82 +6218,82 @@ │ │ │ │ SD9F"F@F │ │ │ │ SD"F9F@F │ │ │ │ :F+F!F F │ │ │ │ VIJF+FyD │ │ │ │ XJXKYHzD{D │ │ │ │ KF0FRFQF │ │ │ │ SF0FZFYF │ │ │ │ -zD{D(FyD" │ │ │ │ -(FKFBFAF │ │ │ │ )J)K*HzD{D │ │ │ │ EJFsMIFsO& │ │ │ │ +zD{D(FyD" │ │ │ │ +(FKFBFAF │ │ │ │ +FyD#F5F5 │ │ │ │ DGFzDyD@F │ │ │ │ -FyD#F5F4 │ │ │ │ FyD;F5F4 │ │ │ │ -2F9FCFPF1 │ │ │ │ -CF*F9FPF │ │ │ │ zD{D FyD3 │ │ │ │ F+FRFQF|D │ │ │ │ +2F9FCFPF0 │ │ │ │ +CF*F9FPF │ │ │ │ fzZD0F;F │ │ │ │ zH!FzK"FxD{D │ │ │ │ FEHEI+FxD │ │ │ │ 1F:F@FcFP │ │ │ │ ~D;F2FHF │ │ │ │ ;F"F1FHF │ │ │ │ 9F0FKFBF │ │ │ │ 0qD,D2D`E │ │ │ │ +CF"F1F8F │ │ │ │ +1F FKFBF │ │ │ │ [F!F(F:F │ │ │ │ +F9FJFcFR │ │ │ │ "9`{DZ`5 │ │ │ │ hM!FhJ}DzD │ │ │ │ [F!F0F*F │ │ │ │ !F5L|D"F │ │ │ │ -F9FJFcFR │ │ │ │ -CF"F1F8F │ │ │ │ -1F FKFBF │ │ │ │ -xKF2FAF8F │ │ │ │ XDsEQhJDD │ │ │ │ +xKF2FAF8F │ │ │ │ WKxDWJ{DzD │ │ │ │ +`.J,KzD │ │ │ │ -[FRF1F8F │ │ │ │ -[FJF1F8F │ │ │ │ -|D(F"F1F │ │ │ │ -#F:F)F0F │ │ │ │ J[F9F0FzD │ │ │ │ XFN+hFI~D │ │ │ │ 3FH#DFLyD2F │ │ │ │ -!D D&DrE? │ │ │ │ +[FRF1F8F │ │ │ │ +[FJF1F8F │ │ │ │ +|D(F"F1F │ │ │ │ +#F:F)F0F │ │ │ │ 1FKFRF(F │ │ │ │ +!D D&DrE? │ │ │ │ F?L?M@N|D}D │ │ │ │ |DaXh!F(F │ │ │ │ hIFh!F(F │ │ │ │ +lI;FlHZFyD │ │ │ │ +LKyDLH{D │ │ │ │ M8F}D)F" │ │ │ │ }M0F}D)F" │ │ │ │ 0FZN~D1F! │ │ │ │ KM8F}D)F! │ │ │ │ TF]FPFYF │ │ │ │ [F9FRF F# │ │ │ │ !F8K9J9H{D │ │ │ │ @@ -6674,82 +6675,82 @@ │ │ │ │ SF2F!F8F │ │ │ │ 1hJFXFAD │ │ │ │ 1hJFXFAD │ │ │ │ F:FAFXFk │ │ │ │ #F*F!F@F │ │ │ │ #F*FIF8F │ │ │ │ ;F!F*FHF │ │ │ │ +:J)F FzD │ │ │ │ KFAF"h8F │ │ │ │ #FAF"h8F │ │ │ │ KF*F$hAF8F │ │ │ │ #F*F!F8F │ │ │ │ #F*FAF8F │ │ │ │ -:J)F FzD │ │ │ │ F,Y$h4`O │ │ │ │ 5I5K6JyD6H{DzD │ │ │ │ KF:F!F0F │ │ │ │ ;FBF!F0F │ │ │ │ )M*K*I}D │ │ │ │ 8J)F FzD │ │ │ │ +F:F!F0F │ │ │ │ ;FBF!F0F │ │ │ │ +F:F!FHF │ │ │ │ +F:F!FHF │ │ │ │ -<`LJFKzD │ │ │ │ pI+FHF:FyD │ │ │ │ +<`LJFKzD │ │ │ │ ;FBF!F(F │ │ │ │ 3FBF!F(F │ │ │ │ TKUHzD{D │ │ │ │ +FBF9F F │ │ │ │ FDHEI+FxD │ │ │ │ F@400 5 │ │ │ │ KF:F!F0F │ │ │ │ ;FBF!F0F │ │ │ │ SFJF!F(F │ │ │ │ KF:F!F(F │ │ │ │ +!3I#`yDD │ │ │ │ ]J^KzD^I │ │ │ │ H;F*FQFxD │ │ │ │ bKQFbJbH{D │ │ │ │ 5LD0D9DeE │ │ │ │ -!3I#`yDD │ │ │ │ 3FBFPF h │ │ │ │ ;FBFAF F │ │ │ │ 3H#F3I*FxD │ │ │ │ FKHKI#FxD │ │ │ │ +3FJF8F h │ │ │ │ +"{HFYF2F │ │ │ │ +VJ)F FzD │ │ │ │ +@K1F*F F{D │ │ │ │ +F"FYFPF │ │ │ │ $7I/F7KzDyD │ │ │ │ SD1F:F(F │ │ │ │ -VJ)F FzD │ │ │ │ -@K1F*F F{D │ │ │ │ 0&3D>DzD │ │ │ │ +F"FYF@F │ │ │ │ -3FJF8F h │ │ │ │ -"{HFYF2F │ │ │ │ zD(I(HyD │ │ │ │ yJyI#FzD │ │ │ │ *F!F8FSF │ │ │ │ PJQI#FzD │ │ │ │ >FwF1FHF │ │ │ │ wJwHxIzD │ │ │ │ !'J(IzDyD │ │ │ │ bJcIcHzD │ │ │ │ ZJ[I[HzD │ │ │ │ -3F:F!FPF │ │ │ │ -!FPF3F:F │ │ │ │ -`J)F FzD │ │ │ │ -KK9F*F F{D │ │ │ │ AFKFRFXF │ │ │ │ KF)FRFXF │ │ │ │ Hk:FIFPFP │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ SFJFAF8F │ │ │ │ KFBFQF8F │ │ │ │ KFBFQF8F │ │ │ │ +`J)F FzD │ │ │ │ +KK9F*F F{D │ │ │ │ +3F:F!FPF │ │ │ │ +!FPF3F:F │ │ │ │ H{*FSFIF8F │ │ │ │ H{SF2FIF8F │ │ │ │ H{:FKF)F F │ │ │ │ H{KFBF)F F │ │ │ │ < FXN)FXO │ │ │ │ KF:FYFPF │ │ │ │ #F2FYFPF │ │ │ │ @@ -6773,46 +6774,46 @@ │ │ │ │ j{SF:F!F0Fa │ │ │ │ 2F;F!FXF │ │ │ │ j{;F*F!FXF │ │ │ │ BF3FAF.F │ │ │ │ .{AF:FHF │ │ │ │ CK1F"FHF{D │ │ │ │ "H#J#IxD │ │ │ │ -FSF"FYF@F │ │ │ │ -F[F"FIF(F │ │ │ │ -FCF2FQF8F │ │ │ │ -FSF*FYFHF │ │ │ │ 0&DGDqD`E │ │ │ │ 0FD'DqD`E │ │ │ │ 0FD'DqD`E │ │ │ │ 0&DGDqD`E │ │ │ │ 0FD'DaDpE │ │ │ │ 0&DGDqD`E │ │ │ │ 0FD'DqD`E │ │ │ │ +FSF"FYF@F │ │ │ │ +F[F"FIF(F │ │ │ │ +FCF2FQF8F │ │ │ │ +FSF*FYFHF │ │ │ │ #h9FBFHF │ │ │ │ 1h+F:hHF │ │ │ │ 2h!F;hHF │ │ │ │ 2h;h!FHF │ │ │ │ 2h!F;hHF │ │ │ │ H J!IxD │ │ │ │ "H"J#IxD │ │ │ │ F)h"h0hS │ │ │ │ H1h#hxD*h │ │ │ │ s,Y$h4`O │ │ │ │ s,Y$h4`O │ │ │ │ ?H@J@IxD │ │ │ │ + 1h#hxD*h │ │ │ │ 3,Y$h4`O │ │ │ │ @HAJAIxD │ │ │ │ - 1h#hxD*h │ │ │ │ -@H@JAIxD │ │ │ │ 1h#hxD*h │ │ │ │ qH2h#hxD │ │ │ │ +@H@JAIxD │ │ │ │ 3,Y$h4`O │ │ │ │ - H J!IxD │ │ │ │ s,Y$h4`O │ │ │ │ + H J!IxD │ │ │ │ ,H-J-IxD │ │ │ │ 7H7J8IxD │ │ │ │ 6H7J7IxD │ │ │ │ "H"J#IxD │ │ │ │ +F2FQF F │ │ │ │ kI#F"FHFyD │ │ │ │ gI#F"FHFyD │ │ │ │ @@ -6822,40 +6823,40 @@ │ │ │ │ JI#F"FPFyD │ │ │ │ GI#F"FPFyD │ │ │ │ CI#F"FPFyD │ │ │ │ #F"FHFyD │ │ │ │ #F"FHFyD │ │ │ │ yD#F"FPF │ │ │ │ I#F"FHFyD │ │ │ │ -`}DED F1F │ │ │ │ 'IEhyDc-/ │ │ │ │ +`}DED F1F │ │ │ │ .JyD.L|D │ │ │ │ F$K%L0!{D$Hnh │ │ │ │ F$J$KzD{D │ │ │ │ !K1FHF*FZ │ │ │ │ $KLF5h{D │ │ │ │ F?J{D?IyD │ │ │ │ 'KDF2h{D │ │ │ │ ########################## │ │ │ │ KI"Fk yD │ │ │ │ >I"Fl yD │ │ │ │ +}DvN~D,Y$h │ │ │ │ +H[;qBIBJzDiX │ │ │ │ )HeX)IxD │ │ │ │ "Jp!"KzD │ │ │ │ /Js!(KzDP │ │ │ │ K8F{D;D[x │ │ │ │ G=KPJp!zDY │ │ │ │ 4Kp!HJzDY │ │ │ │ Kp!1JzDY │ │ │ │ NKp!NJzDY │ │ │ │ ?Kp!@JzDY │ │ │ │ 0Kp!3JzDY │ │ │ │ )Kq!-JzDY │ │ │ │ 0I1Kjh{DaXc* │ │ │ │ -H[;qBIBJzDiX │ │ │ │ P3xA;9+; │ │ │ │ X$qXzD0X h │ │ │ │ K*`{DcD[h │ │ │ │ J{DsD[h+` │ │ │ │ X>JzDrDRh │ │ │ │ FCF9F2F │ │ │ │ FCF9F2F │ │ │ │ @@ -6964,14 +6965,16 @@ │ │ │ │ pG3h2ki+)h │ │ │ │ pG3h2ki+ │ │ │ │ pG3h2ki+)h │ │ │ │ pG3h2ki+ │ │ │ │ pG3h2ki+)h │ │ │ │ pG3h2ki+ │ │ │ │ ;FJFAF F │ │ │ │ +K{DXbpGz │ │ │ │ +K{DXjpGn │ │ │ │ AFpF;h3` │ │ │ │ aF8F+h#` │ │ │ │ ;hAF:ki+ │ │ │ │ 1F8F+h#` │ │ │ │ pG*h+ki* │ │ │ │ )F0F;h#` │ │ │ │ Jh~D F)FS │ │ │ │ @@ -6996,16 +6999,16 @@ │ │ │ │ "qIyDxhU │ │ │ │ "kIyDxhU │ │ │ │ "fIyDxhU │ │ │ │ "`IyDxhU │ │ │ │ "[IyDxhU │ │ │ │ "UIyDxhU │ │ │ │ "PIyDxhU │ │ │ │ -IF@F;h3` │ │ │ │ :h;ki*1h │ │ │ │ +IF@F;h3` │ │ │ │ 9F0F+h#` │ │ │ │ IF@F;h3` │ │ │ │ 9F0F+h#` │ │ │ │ J IzDRX │ │ │ │ IF@F;h3` │ │ │ │ /I0KyD0J │ │ │ │ J IzDRX │ │ │ │ @@ -7027,17 +7030,16 @@ │ │ │ │ gJ!FBF;F │ │ │ │ @;!FBF;F │ │ │ │ *F3F9F F/ │ │ │ │ *F3F9F F, │ │ │ │ ..................................... │ │ │ │ ..................................... │ │ │ │ )F F;h3` │ │ │ │ -"=HyDxD │ │ │ │ "3HyDxD │ │ │ │ -"9HyDxD │ │ │ │ +"=HyDxD │ │ │ │ PF1F+h#`# │ │ │ │ :I ":HyDxD │ │ │ │ -I."-HyDxD │ │ │ │ +F*F1F8F │ │ │ │ *F1F[F F │ │ │ │ *F1F[F F │ │ │ │ *F1F[F F │ │ │ │ @@ -7076,16 +7078,16 @@ │ │ │ │ q F;h/F+`H │ │ │ │ Ek"F[FIFO │ │ │ │ Ek"F[FIFO │ │ │ │ F}DvNvK~D │ │ │ │ F}DwNwK~D │ │ │ │ 3F2F)F8F │ │ │ │ BF#FIF8F │ │ │ │ -IF8F#FZF │ │ │ │ BF#FIF8F │ │ │ │ +IF8F#FZF │ │ │ │ 2z h)`IF │ │ │ │ 3FRFYFO │ │ │ │ 0zJF;FYF@ │ │ │ │ &z2F[FIF │ │ │ │ &{2FSFIF │ │ │ │ 3F2F)F8F │ │ │ │ pG;h:ki+ │ │ │ │ @@ -7128,41 +7130,41 @@ │ │ │ │ 9F0F+h#` │ │ │ │ E*HFBF9F │ │ │ │ D*@FrFIF │ │ │ │ F*HFBFaF │ │ │ │ E*@FrFIF │ │ │ │ E+HFBFaF │ │ │ │ E+@FrFIF │ │ │ │ -9F0F+h#` │ │ │ │ AF8F+h#` │ │ │ │ +9F0F+h#` │ │ │ │ )F F;h3` │ │ │ │ DWD]D[D │ │ │ │ CI#"CHyDxD │ │ │ │ #htF+`%F │ │ │ │ p#hdF+`%F │ │ │ │ #htF+`%F │ │ │ │ p#hdF+`%F │ │ │ │ src/map/lapack2flamec/FLA_gelsd.c │ │ │ │ src/map/lapack2flamec/FLA_gesdd.c │ │ │ │ src/map/lapack2flamec/FLA_gelqf.c │ │ │ │ -src/map/lapack2flamec/FLA_geqrf.c │ │ │ │ src/map/lapack2flamec/FLA_geqpf.c │ │ │ │ +src/map/lapack2flamec/FLA_geqrf.c │ │ │ │ src/map/lapack2flamec/FLA_gesvd.c │ │ │ │ -src/map/lapack2flamec/FLA_getrf.c │ │ │ │ Invalid prefix %c, where i,s,d,c,z are allowed. │ │ │ │ = F77_FLA_OBJ_SHOW = │ │ │ │ =-=-=-=-=-=-=-=-=-=- │ │ │ │ src/map/lapack2flamec/FLA_hegst.c │ │ │ │ +src/map/lapack2flamec/FLA_getrf.c │ │ │ │ src/map/lapack2flamec/FLA_gebrd.c │ │ │ │ src/map/lapack2flamec/FLA_lauum.c │ │ │ │ src/map/lapack2flamec/FLA_hetrd.c │ │ │ │ -src/map/lapack2flamec/FLA_orglq.c │ │ │ │ +src/map/lapack2flamec/FLA_orgbr.c │ │ │ │ src/map/lapack2flamec/FLA_orgqr.c │ │ │ │ src/map/lapack2flamec/FLA_orgtr.c │ │ │ │ -src/map/lapack2flamec/FLA_orgbr.c │ │ │ │ +src/map/lapack2flamec/FLA_orglq.c │ │ │ │ src/map/lapack2flamec/FLA_ormlq.c │ │ │ │ src/map/lapack2flamec/FLA_ormqr.c │ │ │ │ src/map/lapack2flamec/FLA_ormtr.c │ │ │ │ src/map/lapack2flamec/FLA_ormbr.c │ │ │ │ src/map/lapack2flamec/FLA_potri.c │ │ │ │ src/map/lapack2flamec/FLA_potrf.c │ │ │ │ src/map/lapack2flamec/FLA_trtri.c │ │ │ │ @@ -7181,24 +7183,24 @@ │ │ │ │ CHECON_ROOK │ │ │ │ CHETRF_ROOK │ │ │ │ CHESV_ROOK │ │ │ │ CHETF2_ROOK │ │ │ │ CHETRI_ROOK │ │ │ │ CHETRS_ROOK │ │ │ │ CHETRI2X │ │ │ │ -CLA_GBAMV │ │ │ │ CLA_GBRCOND_X │ │ │ │ CLA_GBRCOND_C │ │ │ │ +CLA_GBAMV │ │ │ │ CLA_GERCOND_C │ │ │ │ CLA_GEAMV │ │ │ │ CLA_GERCOND_X │ │ │ │ CLA_HERCOND_X │ │ │ │ CLA_HERCOND_C │ │ │ │ -CLA_PORCOND_X │ │ │ │ CLA_PORCOND_C │ │ │ │ +CLA_PORCOND_X │ │ │ │ CLA_SYRCOND_C │ │ │ │ CLA_SYRCOND_X │ │ │ │ NO TRANSPOSE │ │ │ │ NON-UNIT │ │ │ │ SAFE MINIMUM │ │ │ │ PRECISION │ │ │ │ No Trans │ │ │ │ @@ -7207,28 +7209,28 @@ │ │ │ │ CSYSV_ROOK │ │ │ │ CSYTRF_ROOK │ │ │ │ CSYTRS_ROOK │ │ │ │ CSYTRI_ROOK │ │ │ │ CSYTF2_ROOK │ │ │ │ CSYTRI2X │ │ │ │ CUNCSD2BY1 │ │ │ │ -SafeMinimum │ │ │ │ DLA_GBRCOND │ │ │ │ DLA_GBAMV │ │ │ │ -DLA_GERCOND │ │ │ │ +SafeMinimum │ │ │ │ DLA_GEAMV │ │ │ │ +DLA_GERCOND │ │ │ │ DLA_PORCOND │ │ │ │ DLA_SYRCOND │ │ │ │ Overflow threshold │ │ │ │ Overflow │ │ │ │ DSYCON_ROOK │ │ │ │ DSYSV_ROOK │ │ │ │ DSYTRF_ROOK │ │ │ │ -DSYTRI_ROOK │ │ │ │ DSYTF2_ROOK │ │ │ │ +DSYTRI_ROOK │ │ │ │ DSYTRS_ROOK │ │ │ │ DSYTRI2X │ │ │ │ SLA_GBRCOND │ │ │ │ SLA_GBAMV │ │ │ │ SLA_GERCOND │ │ │ │ SLA_GEAMV │ │ │ │ SLA_PORCOND │ │ │ │ @@ -7243,32 +7245,32 @@ │ │ │ │ ZHECON_ROOK │ │ │ │ ZHETRF_ROOK │ │ │ │ ZHESV_ROOK │ │ │ │ ZHETF2_ROOK │ │ │ │ ZHETRI_ROOK │ │ │ │ ZHETRS_ROOK │ │ │ │ ZHETRI2X │ │ │ │ -ZLA_GBRCOND_X │ │ │ │ ZLA_GBRCOND_C │ │ │ │ +ZLA_GBRCOND_X │ │ │ │ ZLA_GBAMV │ │ │ │ ZLA_GERCOND_C │ │ │ │ ZLA_GEAMV │ │ │ │ ZLA_GERCOND_X │ │ │ │ -ZLA_HERCOND_X │ │ │ │ ZLA_HERCOND_C │ │ │ │ -ZLA_PORCOND_X │ │ │ │ +ZLA_HERCOND_X │ │ │ │ ZLA_PORCOND_C │ │ │ │ +ZLA_PORCOND_X │ │ │ │ ZLA_SYRCOND_C │ │ │ │ ZLA_SYRCOND_X │ │ │ │ ZSYCON_ROOK │ │ │ │ ZSYSV_ROOK │ │ │ │ ZSYTRF_ROOK │ │ │ │ +ZSYTF2_ROOK │ │ │ │ ZSYTRI_ROOK │ │ │ │ ZSYTRS_ROOK │ │ │ │ -ZSYTF2_ROOK │ │ │ │ ZSYTRI2X │ │ │ │ ZUNCSD2BY1 │ │ │ │ DORCSD2BY1 │ │ │ │ SORCSD2BY1 │ │ │ │ lapack2flame: On entry to %6s, parameter number %2i had an illegal value │ │ │ │ fort.%ld │ │ │ │ named %s │ │ │ │ @@ -7315,31 +7317,31 @@ │ │ │ │ can't append to file │ │ │ │ non-positive record number │ │ │ │ nmLbuf overflow │ │ │ │ read start │ │ │ │ unknown type in lio │ │ │ │ malloc failure │ │ │ │ no space │ │ │ │ -list output start │ │ │ │ write start │ │ │ │ +list output start │ │ │ │ left off │ │ │ │ w_ed, unexpected code: %d │ │ │ │ w_ned, unexpected code: %d │ │ │ │ +0123456789 │ │ │ │ +rd_ed, unexpected code: %d │ │ │ │ +rd_ned, unexpected code: %d │ │ │ │ bad repetition count │ │ │ │ invalid integer │ │ │ │ exponent field │ │ │ │ invalid number │ │ │ │ complex format │ │ │ │ no real part │ │ │ │ no comma │ │ │ │ no imaginary part │ │ │ │ undelimited character string │ │ │ │ -0123456789 │ │ │ │ -rd_ed, unexpected code: %d │ │ │ │ -rd_ned, unexpected code: %d │ │ │ │ format too complicated: │ │ │ │ bad string │ │ │ │ unknown code in do_fio: %d │ │ │ │ BLIS: %s │ │ │ │ BLIS: Aborting. │ │ │ │ Invalid BLIS trans value to map. │ │ │ │ Invalid BLIS uplo value to map. │ │ │ │ @@ -7351,73 +7353,73 @@ │ │ │ │ src/base/flamec/check/base/main/FLA_Cont_with_1x3_to_1x2_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Cont_with_3x1_to_2x1_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Cont_with_3x3_to_2x2_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Copy_buffer_to_object_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Copy_object_to_buffer_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Merge_1x2_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Merge_2x1_check.c │ │ │ │ -src/base/flamec/check/base/main/FLA_Obj_attach_buffer_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Merge_2x2_check.c │ │ │ │ +src/base/flamec/check/base/main/FLA_Obj_attach_buffer_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_buffer_at_view_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_copy_view_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_create_buffer_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_create_complex_constant_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_create_conf_to_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_create_constant_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_create_constant_ext_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_create_ext_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_create_without_buffer_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_datatype_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_datatype_proj_to_real_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_datatype_size_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_elem_size_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_elemtype_check.c │ │ │ │ -src/base/flamec/check/base/main/FLA_Obj_equals_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_extract_complex_scalar_check.c │ │ │ │ +src/base/flamec/check/base/main/FLA_Obj_equals_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_extract_imag_part_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_extract_real_part_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_extract_real_scalar_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_free_buffer_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_free_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_free_without_buffer_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_fshow_check.c │ │ │ │ -src/base/flamec/check/base/main/FLA_Obj_ge_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_gt_check.c │ │ │ │ +src/base/flamec/check/base/main/FLA_Obj_ge_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_has_nan_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_le_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_lt_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_set_imag_part_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_set_real_part_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Obj_show_check.c │ │ │ │ -src/base/flamec/check/base/main/FLA_Part_1x2_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Part_2x1_check.c │ │ │ │ +src/base/flamec/check/base/main/FLA_Part_1x2_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Part_2x2_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Repart_1x2_to_1x3_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Repart_2x1_to_3x1_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Repart_2x2_to_3x3_check.c │ │ │ │ src/base/flamec/check/base/main/FLA_Submatrix_at_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Absolute_square_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Absolute_value_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Add_to_diag_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Apply_GTG_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Apply_G_1x2_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Apply_G_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Apply_G_mx2_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Conjugate_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Conjugate_r_check.c │ │ │ │ -src/base/flamec/check/base/util/FLA_Fill_with_cluster_dist_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Fill_with_geometric_dist_check.c │ │ │ │ +src/base/flamec/check/base/util/FLA_Fill_with_cluster_dist_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Fill_with_inverse_dist_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Fill_with_linear_dist_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Fill_with_logarithmic_dist_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Fill_with_random_dist_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Form_perm_matrix_check.c │ │ │ │ -src/base/flamec/check/base/util/FLA_Givens1_check.c │ │ │ │ -src/base/flamec/check/base/util/FLA_Givens2_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Hermitianize_check.c │ │ │ │ +src/base/flamec/check/base/util/FLA_Givens2_check.c │ │ │ │ +src/base/flamec/check/base/util/FLA_Givens1_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Househ2_UT_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Househ2s_UT_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Househ3UD_UT_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Introduce_bulge_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Inv_scal_elemwise_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Invert_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_LU_find_zero_on_diagonal_check.c │ │ │ │ @@ -7439,217 +7441,217 @@ │ │ │ │ src/base/flamec/check/base/util/FLA_Scal_elemwise_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Scale_diag_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Set_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Set_diag_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Set_to_identity_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Setr_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Shift_diag_check.c │ │ │ │ -src/base/flamec/check/base/util/FLA_Shift_pivots_to_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Sort_check.c │ │ │ │ +src/base/flamec/check/base/util/FLA_Shift_pivots_to_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Sort_evd_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Sort_svd_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Sqrt_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Symmetrize_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Transpose_check.c │ │ │ │ src/base/flamec/check/base/util/FLA_Triangularize_check.c │ │ │ │ -src/base/flamec/check/base/util/FLA_Wilkshift_tridiag_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Amax_check.c │ │ │ │ +src/base/flamec/check/base/util/FLA_Wilkshift_tridiag_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Asum_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Axpy_check.c │ │ │ │ -src/base/flamec/check/blas/1/FLA_Axpy_internal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Axpyrt_check.c │ │ │ │ +src/base/flamec/check/blas/1/FLA_Axpy_internal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Axpys_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Axpyt_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Axpyt_internal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Copy_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Copy_internal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Copyr_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Copyr_internal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Copyrt_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Copyt_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Copyt_internal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Dot2cs_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Dot2s_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Dot_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Dotc_check.c │ │ │ │ -src/base/flamec/check/blas/1/FLA_Dotcs_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Dots_check.c │ │ │ │ +src/base/flamec/check/blas/1/FLA_Dotcs_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Inv_scal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Inv_scalc_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Nrm2_check.c │ │ │ │ -src/base/flamec/check/blas/1/FLA_Scal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Scal_internal_check.c │ │ │ │ +src/base/flamec/check/blas/1/FLA_Scal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Scalc_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Scalr_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Scalr_internal_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Swap_check.c │ │ │ │ src/base/flamec/check/blas/1/FLA_Swapt_check.c │ │ │ │ -src/base/flamec/check/blas/2/FLA_Gemv_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Gemv_internal_check.c │ │ │ │ +src/base/flamec/check/blas/2/FLA_Gemv_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Gemvc_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Ger_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Gerc_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Hemv_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Hemvc_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Her2_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Her_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Her2c_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Herc_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Symv_check.c │ │ │ │ -src/base/flamec/check/blas/2/FLA_Syr2_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Syr_check.c │ │ │ │ +src/base/flamec/check/blas/2/FLA_Syr2_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Trmv_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Trmvsx_check.c │ │ │ │ -src/base/flamec/check/blas/2/FLA_Trsv_internal_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Trsv_check.c │ │ │ │ +src/base/flamec/check/blas/2/FLA_Trsv_internal_check.c │ │ │ │ src/base/flamec/check/blas/2/FLA_Trsvsx_check.c │ │ │ │ -src/base/flamec/check/blas/3/FLA_Gemm_internal_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Gemm_check.c │ │ │ │ -src/base/flamec/check/blas/3/FLA_Hemm_internal_check.c │ │ │ │ +src/base/flamec/check/blas/3/FLA_Gemm_internal_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Hemm_check.c │ │ │ │ +src/base/flamec/check/blas/3/FLA_Hemm_internal_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Her2k_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Her2k_internal_check.c │ │ │ │ -src/base/flamec/check/blas/3/FLA_Herk_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Herk_internal_check.c │ │ │ │ -src/base/flamec/check/blas/3/FLA_Symm_internal_check.c │ │ │ │ +src/base/flamec/check/blas/3/FLA_Herk_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Symm_check.c │ │ │ │ -src/base/flamec/check/blas/3/FLA_Syr2k_internal_check.c │ │ │ │ +src/base/flamec/check/blas/3/FLA_Symm_internal_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Syr2k_check.c │ │ │ │ +src/base/flamec/check/blas/3/FLA_Syr2k_internal_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Syrk_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Syrk_internal_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Trmm_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Trmm_internal_check.c │ │ │ │ -src/base/flamec/check/blas/3/FLA_Trmmsx_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Trsm_check.c │ │ │ │ +src/base/flamec/check/blas/3/FLA_Trmmsx_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Trsm_internal_check.c │ │ │ │ src/base/flamec/check/blas/3/FLA_Trsmsx_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_CAQ2_UT_internal_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Apply_CAQ_UT_inc_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_CAQ_UT_inc_internal_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Apply_CAQ_UT_inc_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_Q2_UT_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_Q2_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_QUD_UT_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_QUD_UT_inc_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_QUD_UT_inc_internal_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Apply_QUD_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_Q_UT_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_Q_UT_inc_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Apply_QUD_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_Q_UT_inc_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_Q_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_Q_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_diag_matrix_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Apply_pivots_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_UT_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_UT_extract_diagonals_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Bidiag_UT_extract_real_diagonals_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_UT_form_U_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Bidiag_UT_extract_real_diagonals_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_UT_form_V_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_UT_realify_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_UT_realify_diagonals_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_UT_scale_diagonals_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_UT_recover_tau_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Bidiag_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_form_U_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Bidiag_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bidiag_form_V_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Bsvd_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Bsvd_ext_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Bsvd_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_CAQR2_UT_internal_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_CAQR_UT_inc_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Chol_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_CAQR_UT_inc_solve_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Chol_internal_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_CAQR_UT_inc_solve_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Chol_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_CAQR_UT_inc_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Chol_solve_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Eig_gest_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Eig_gest_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_FS_incpiv_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Hess_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Hess_UT_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Hess_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Hess_UT_recover_tau_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Hess_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Hevd_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Hevd_compute_scaling_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Hevdd_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Hevdr_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LQ_UT_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LQ_UT_form_Q_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LQ_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LQ_UT_recover_tau_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LQ_UT_solve_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LQ_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LU_incpiv_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_LU_incpiv_solve_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LU_nopiv_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_LU_nopiv_internal_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_LU_incpiv_solve_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LU_nopiv_solve_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_LU_nopiv_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LU_piv_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_LU_piv_solve_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Lyap_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Lyap_internal_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_QR2_UT_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Lyap_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR2_UT_internal_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_QR2_UT_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_copy_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_form_Q_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_inc_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_inc_solve_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_piv_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_QR_UT_piv_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_piv_colnorm_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_QR_UT_piv_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_recover_tau_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_UT_solve_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_QR_form_Q_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_SPDinv_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_SPDinv_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Svd_compute_scaling_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Svd_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Svd_ext_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Svdd_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Svd_ext_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Sylv_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Sylv_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_UT_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_UT_extract_diagonals_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_UT_extract_real_diagonals_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Tridiag_UT_form_Q_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_UT_internal_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Tridiag_UT_form_Q_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_UT_realify_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_UT_realify_subdiagonal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_UT_recover_tau_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_UT_scale_diagonals_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_UT_shift_U_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Tridiag_apply_Q_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Tridiag_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_Tridiag_form_Q_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Trinv_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Tridiag_apply_Q_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_Tridiag_form_Q_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Trinv_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Ttmm_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_Ttmm_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_UDdate_UT_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_UDdate_UT_inc_solve_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_UDdate_UT_inc_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_UDdate_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_UDdate_UT_inc_update_rhs_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_UDdate_UT_internal_check.c │ │ │ │ src/base/flamec/check/lapack/FLA_UDdate_UT_solve_check.c │ │ │ │ -src/base/flamec/check/lapack/FLA_UDdate_UT_update_rhs_check.c │ │ │ │ src/base/flamec/check/lapack/util/FLA_Accum_T_UT_check.c │ │ │ │ -src/base/flamec/check/lapack/util/FLA_Apply_H2_UT_check.c │ │ │ │ +src/base/flamec/check/lapack/FLA_UDdate_UT_update_rhs_check.c │ │ │ │ src/base/flamec/check/lapack/util/FLA_Mach_params_check.c │ │ │ │ +src/base/flamec/check/lapack/util/FLA_Apply_H2_UT_check.c │ │ │ │ src/base/flamec/check/lapack/util/FLA_Apply_HUD_UT_check.c │ │ │ │ -src/base/flamec/hierarchy/check/main/FLASH_Obj_attach_buffer_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_attach_buffer_hierarchy_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_blocksizes_check.c │ │ │ │ +src/base/flamec/hierarchy/check/main/FLASH_Obj_attach_buffer_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_create_conf_to_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_create_flat_conf_to_hier_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_create_flat_copy_of_hier_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_create_helper_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_create_hier_conf_to_flat_check.c │ │ │ │ -src/base/flamec/hierarchy/check/main/FLASH_Obj_create_hier_conf_to_flat_ext_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_create_hier_copy_of_flat_check.c │ │ │ │ +src/base/flamec/hierarchy/check/main/FLASH_Obj_create_hier_conf_to_flat_ext_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_create_hier_copy_of_flat_ext_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_create_hierarchy_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_free_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_free_hierachy_check.c │ │ │ │ src/base/flamec/hierarchy/check/main/FLASH_Obj_free_without_buffer_check.c │ │ │ │ src/base/flamec/hierarchy/check/util/FLASH_LU_find_zero_on_diagonal_check.c │ │ │ │ src/base/flamec/hierarchy/main/FLASH_Copy_other.c │ │ │ │ @@ -7757,20 +7759,20 @@ │ │ │ │ Invalid svd type parameters (FLA_SVD_VECTORS_OVERWRITE) and trans parameters combination. │ │ │ │ Expected real or int object. │ │ │ │ libflame: %s (line %d): │ │ │ │ libflame: %s │ │ │ │ libflame: Aborting. │ │ │ │ src/base/flamec/main/FLA_Param.c │ │ │ │ src/base/flamec/main/FLA_Obj.c │ │ │ │ -src/base/flamec/main/FLA_Check.c │ │ │ │ int = %d │ │ │ │ float = %e │ │ │ │ double = %e │ │ │ │ scomplex = %e + %e │ │ │ │ dcomplex = %e + %e │ │ │ │ +src/base/flamec/main/FLA_Check.c │ │ │ │ src/base/flamec/supermatrix/main/FLASH_Queue.c │ │ │ │ %lu[%lu,%lu] │ │ │ │ digraph SuperMatrix { │ │ │ │ %d [label="%s"]; %d -> { │ │ │ │ subgraph cluster%d { │ │ │ │ label="%d" │ │ │ │ %d [label="%s"]; │ │ │ │ @@ -7779,20 +7781,20 @@ │ │ │ │ src/base/flamec/util/lapack/FLA_Hevv_2x2.c │ │ │ │ src/base/flamec/util/lapack/FLA_Pythag2.c │ │ │ │ src/base/flamec/util/lapack/FLA_Pythag3.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Apply_Q_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Apply_pivots_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Bidiag_apply_U_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Bidiag_apply_V_external.c │ │ │ │ +src/base/flamec/wrappers/lapack/external/FLA_Bidiag_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Apply_pivots_macro_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Bidiag_form_U_external.c │ │ │ │ -src/base/flamec/wrappers/lapack/external/FLA_Bidiag_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Bidiag_form_V_external.c │ │ │ │ -src/base/flamec/wrappers/lapack/external/FLA_Bidiag_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Bsvd_external.c │ │ │ │ +src/base/flamec/wrappers/lapack/external/FLA_Bidiag_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Bsvdd_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Chol_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Chol_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Eig_gest_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Eig_gest_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Hess_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Hess_unb_external.c │ │ │ │ @@ -7800,158 +7802,158 @@ │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Hevdd_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Hevdr_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_LQ_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_LQ_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_LU_piv_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_LU_piv_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_QR_blk_external.c │ │ │ │ -src/base/flamec/wrappers/lapack/external/FLA_QR_form_Q_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_QR_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_SPDinv_blk_external.c │ │ │ │ +src/base/flamec/wrappers/lapack/external/FLA_QR_form_Q_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Svd_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Svdd_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Sylv_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Tevd_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Sylv_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Tevdd_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Tevdr_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Tridiag_apply_Q_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Tridiag_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Tridiag_form_Q_external.c │ │ │ │ -src/base/flamec/wrappers/lapack/external/FLA_Trinv_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Tridiag_unb_external.c │ │ │ │ -src/base/flamec/wrappers/lapack/external/FLA_Trinv_unb_external.c │ │ │ │ +src/base/flamec/wrappers/lapack/external/FLA_Trinv_blk_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Ttmm_blk_external.c │ │ │ │ +src/base/flamec/wrappers/lapack/external/FLA_Trinv_unb_external.c │ │ │ │ src/base/flamec/wrappers/lapack/external/FLA_Ttmm_unb_external.c │ │ │ │ src/blas/1/axpy/front/flamec/FLA_Axpy_internal.c │ │ │ │ src/blas/1/axpyt/front/flamec/FLA_Axpyt_c.c │ │ │ │ src/blas/1/axpyt/front/flamec/FLA_Axpyt_h.c │ │ │ │ src/blas/1/axpyt/front/flamec/FLA_Axpyt_n.c │ │ │ │ src/blas/1/axpyt/front/flamec/FLA_Axpyt_t.c │ │ │ │ src/blas/1/copy/front/flamec/FLA_Copy_internal.c │ │ │ │ src/blas/1/copyr/front/flamec/FLA_Copyr_l.c │ │ │ │ src/blas/1/copyr/front/flamec/FLA_Copyr_u.c │ │ │ │ -src/blas/1/copyt/front/flamec/FLA_Copyt_c.c │ │ │ │ -src/blas/1/copyt/front/flamec/FLA_Copyt_h.c │ │ │ │ src/blas/1/copyt/front/flamec/FLA_Copyt_t.c │ │ │ │ +src/blas/1/copyt/front/flamec/FLA_Copyt_c.c │ │ │ │ src/blas/1/copyt/front/flamec/FLA_Copyt_n.c │ │ │ │ +src/blas/1/copyt/front/flamec/FLA_Copyt_h.c │ │ │ │ src/blas/1/scal/front/flamec/FLA_Scal_internal.c │ │ │ │ src/blas/1/scalr/front/flamec/FLA_Scalr_l.c │ │ │ │ src/blas/1/scalr/front/flamec/FLA_Scalr_u.c │ │ │ │ src/blas/2/gemv/front/flamec/FLA_Gemv_h.c │ │ │ │ src/blas/2/gemv/front/flamec/FLA_Gemv_n.c │ │ │ │ src/blas/2/gemv/front/flamec/FLA_Gemv_t.c │ │ │ │ src/blas/2/trsv/front/flamec/FLA_Trsv_lc.c │ │ │ │ src/blas/2/trsv/front/flamec/FLA_Trsv_ln.c │ │ │ │ -src/blas/2/trsv/front/flamec/FLA_Trsv_lt.c │ │ │ │ src/blas/2/trsv/front/flamec/FLA_Trsv_uc.c │ │ │ │ +src/blas/2/trsv/front/flamec/FLA_Trsv_lt.c │ │ │ │ src/blas/2/trsv/front/flamec/FLA_Trsv_un.c │ │ │ │ src/blas/2/trsv/front/flamec/FLA_Trsv_ut.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_cc.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_ch.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_cn.c │ │ │ │ +src/blas/3/gemm/front/flamec/FLA_Gemm_hn.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_ct.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_hc.c │ │ │ │ -src/blas/3/gemm/front/flamec/FLA_Gemm_hn.c │ │ │ │ -src/blas/3/gemm/front/flamec/FLA_Gemm_hh.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_ht.c │ │ │ │ +src/blas/3/gemm/front/flamec/FLA_Gemm_hh.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_nc.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_nh.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_nn.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_nt.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_tc.c │ │ │ │ -src/blas/3/gemm/front/flamec/FLA_Gemm_th.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_tn.c │ │ │ │ +src/blas/3/gemm/front/flamec/FLA_Gemm_th.c │ │ │ │ src/blas/3/gemm/front/flamec/FLA_Gemm_tt.c │ │ │ │ src/blas/3/hemm/front/flamec/FLA_Hemm_ll.c │ │ │ │ src/blas/3/hemm/front/flamec/FLA_Hemm_lu.c │ │ │ │ -src/blas/3/hemm/front/flamec/FLA_Hemm_ru.c │ │ │ │ src/blas/3/hemm/front/flamec/FLA_Hemm_rl.c │ │ │ │ -src/blas/3/her2k/front/flamec/FLA_Her2k_lh.c │ │ │ │ -src/blas/3/her2k/front/flamec/FLA_Her2k_ln.c │ │ │ │ +src/blas/3/hemm/front/flamec/FLA_Hemm_ru.c │ │ │ │ src/blas/3/her2k/front/flamec/FLA_Her2k_uh.c │ │ │ │ +src/blas/3/her2k/front/flamec/FLA_Her2k_ln.c │ │ │ │ +src/blas/3/her2k/front/flamec/FLA_Her2k_lh.c │ │ │ │ src/blas/3/her2k/front/flamec/FLA_Her2k_un.c │ │ │ │ src/blas/3/herk/front/flamec/FLA_Herk_lh.c │ │ │ │ src/blas/3/herk/front/flamec/FLA_Herk_ln.c │ │ │ │ src/blas/3/herk/front/flamec/FLA_Herk_uh.c │ │ │ │ src/blas/3/herk/front/flamec/FLA_Herk_un.c │ │ │ │ src/blas/3/symm/front/flamec/FLA_Symm_ll.c │ │ │ │ src/blas/3/symm/front/flamec/FLA_Symm_lu.c │ │ │ │ src/blas/3/symm/front/flamec/FLA_Symm_rl.c │ │ │ │ src/blas/3/symm/front/flamec/FLA_Symm_ru.c │ │ │ │ src/blas/3/syr2k/front/flamec/FLA_Syr2k_ln.c │ │ │ │ src/blas/3/syr2k/front/flamec/FLA_Syr2k_lt.c │ │ │ │ src/blas/3/syr2k/front/flamec/FLA_Syr2k_un.c │ │ │ │ src/blas/3/syr2k/front/flamec/FLA_Syr2k_ut.c │ │ │ │ -src/blas/3/syrk/front/flamec/FLA_Syrk_ln.c │ │ │ │ src/blas/3/syrk/front/flamec/FLA_Syrk_lt.c │ │ │ │ +src/blas/3/syrk/front/flamec/FLA_Syrk_ln.c │ │ │ │ src/blas/3/syrk/front/flamec/FLA_Syrk_un.c │ │ │ │ src/blas/3/syrk/front/flamec/FLA_Syrk_ut.c │ │ │ │ +src/blas/3/trmm/front/flamec/FLA_Trmm_llt.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_llc.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_llh.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_lln.c │ │ │ │ -src/blas/3/trmm/front/flamec/FLA_Trmm_llt.c │ │ │ │ -src/blas/3/trmm/front/flamec/FLA_Trmm_luc.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_luh.c │ │ │ │ +src/blas/3/trmm/front/flamec/FLA_Trmm_luc.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_lun.c │ │ │ │ -src/blas/3/trmm/front/flamec/FLA_Trmm_lut.c │ │ │ │ -src/blas/3/trmm/front/flamec/FLA_Trmm_rlh.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_rlc.c │ │ │ │ -src/blas/3/trmm/front/flamec/FLA_Trmm_rln.c │ │ │ │ +src/blas/3/trmm/front/flamec/FLA_Trmm_rlh.c │ │ │ │ +src/blas/3/trmm/front/flamec/FLA_Trmm_lut.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_rlt.c │ │ │ │ +src/blas/3/trmm/front/flamec/FLA_Trmm_rln.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_ruc.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_ruh.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_run.c │ │ │ │ src/blas/3/trmm/front/flamec/FLA_Trmm_rut.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_llc.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_llh.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_lln.c │ │ │ │ -src/blas/3/trsm/front/flamec/FLA_Trsm_luc.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_llt.c │ │ │ │ -src/blas/3/trsm/front/flamec/FLA_Trsm_luh.c │ │ │ │ +src/blas/3/trsm/front/flamec/FLA_Trsm_luc.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_lun.c │ │ │ │ +src/blas/3/trsm/front/flamec/FLA_Trsm_luh.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_lut.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_rlc.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_rlh.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_rln.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_rlt.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_ruc.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_ruh.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_run.c │ │ │ │ src/blas/3/trsm/front/flamec/FLA_Trsm_rut.c │ │ │ │ src/lapack/dec/bsvd/front/flamec/FLA_Bsvd_create_workspace.c │ │ │ │ src/lapack/dec/chol/front/flamec/FLA_Chol_l.c │ │ │ │ -src/lapack/dec/chol/front/flamec/FLA_Chol_u.c │ │ │ │ src/lapack/dec/bsvd/v/flamec/FLA_Bsvd_v_opt_var2.c │ │ │ │ +src/lapack/dec/chol/front/flamec/FLA_Chol_u.c │ │ │ │ src/lapack/dec/hevd/front/flamec/FLA_Hevd.c │ │ │ │ -src/lapack/dec/lu/incpiv/front/flamec/FLASH_FS_incpiv.c │ │ │ │ -FLASH_FS_incpiv() currently only supports matrices of depth 1 │ │ │ │ +src/lapack/dec/hevd/lv/flamec/FLA_Hevd_lv_unb_var1.c │ │ │ │ src/lapack/dec/lu/incpiv/front/flamec/FLASH_LU_incpiv.c │ │ │ │ FLASH_LU_incpiv() currently only supports matrices of depth 1 │ │ │ │ -src/lapack/dec/hevd/lv/flamec/FLA_Hevd_lv_unb_var1.c │ │ │ │ +src/lapack/dec/lu/incpiv/front/flamec/FLASH_FS_incpiv.c │ │ │ │ +FLASH_FS_incpiv() currently only supports matrices of depth 1 │ │ │ │ src/lapack/dec/lu/incpiv/front/flamec/FLASH_LU_incpiv_create_hier_matrices.c │ │ │ │ src/lapack/dec/lu/nopiv/front/flamec/FLA_LU_nopiv_internal.c │ │ │ │ src/lapack/dec/lu/piv/front/flamec/FLASH_LU_piv.c │ │ │ │ FLASH_LU_piv() currently only supports matrices of depth 1 │ │ │ │ src/lapack/dec/lu/piv/front/flamec/FLA_LU_piv_internal.c │ │ │ │ src/lapack/dec/q/caqr2ut/front/flamec/FLA_CAQR2_UT_internal.c │ │ │ │ src/lapack/dec/q/caqrutinc/front/flamec/FLASH_CAQR_UT_inc_create_hier_matrices.c │ │ │ │ FLASH_CAQR_UT_inc() currently only supports matrices of depth 1 │ │ │ │ -src/lapack/dec/q/lqut/front/flamec/FLASH_LQ_UT.c │ │ │ │ +src/lapack/dec/q/lqut/front/flamec/FLASH_LQ_UT_create_hier_matrices.c │ │ │ │ FLASH_LQ_UT() currently only supports matrices of depth 1 │ │ │ │ +src/lapack/dec/q/lqut/front/flamec/FLASH_LQ_UT.c │ │ │ │ FLASH_LQ_UT() requires that b_alg == b_store │ │ │ │ FLASH_LQ_UT() requires that min_dim( A ) %% b_store == 0 │ │ │ │ -src/lapack/dec/q/lqut/front/flamec/FLASH_LQ_UT_create_hier_matrices.c │ │ │ │ src/lapack/dec/q/lqut/front/flamec/FLA_LQ_UT_internal.c │ │ │ │ src/lapack/dec/q/qr2ut/front/flamec/FLA_QR2_UT_internal.c │ │ │ │ -src/lapack/dec/q/qrut/front/flamec/FLASH_QR_UT.c │ │ │ │ +src/lapack/dec/q/qrut/front/flamec/FLASH_QR_UT_create_hier_matrices.c │ │ │ │ FLASH_QR_UT() currently only supports matrices of depth 1 │ │ │ │ +src/lapack/dec/q/qrut/front/flamec/FLASH_QR_UT.c │ │ │ │ FLASH_QR_UT() requires that b_alg == b_store │ │ │ │ FLASH_QR_UT() requires that min_dim( A ) %% b_store == 0 │ │ │ │ -src/lapack/dec/q/qrut/front/flamec/FLASH_QR_UT_create_hier_matrices.c │ │ │ │ src/lapack/dec/q/qrut/front/flamec/FLA_QR_UT_internal.c │ │ │ │ src/lapack/dec/q/qrutinc/front/flamec/FLASH_QR_UT_inc_create_hier_matrices.c │ │ │ │ FLASH_QR_UT_inc() currently only supports matrices of depth 1 │ │ │ │ src/lapack/dec/q/qrutpiv/front/flamec/FLA_QR_UT_piv_internal.c │ │ │ │ src/lapack/dec/svd/uv/flamec/FLA_Svd_uv_unb_var2.c │ │ │ │ FLA_Tevd_francis_n_opt_var1: bulge disappeared! │ │ │ │ FLA_Tevd_francis_n_opt_var1: deflation detected (col %d) │ │ │ │ @@ -7964,16 +7966,16 @@ │ │ │ │ FLA_Tevd_francis_v_opt_var1: deflation detected (col %d) │ │ │ │ FLA_Tevd_francis_v_opt_var1: alpha11 = %23.19e │ │ │ │ FLA_Tevd_francis_v_opt_var1: alpha21 alpha22 = %23.19e %23.19e │ │ │ │ FLA_Tevd_francis_v_opt_var1: but NO deflation detected! (col %d) │ │ │ │ src/lapack/inv/spd/front/flamec/FLA_SPDinv_internal.c │ │ │ │ src/lapack/dec/tevd/v/flamec/FLA_Tevd_v_opt_var1.c │ │ │ │ src/lapack/dec/tevd/v/flamec/FLA_Tevd_v_opt_var2.c │ │ │ │ -src/lapack/inv/tri/front/flamec/FLA_Trinv_ln.c │ │ │ │ src/lapack/inv/tri/front/flamec/FLA_Trinv_lu.c │ │ │ │ +src/lapack/inv/tri/front/flamec/FLA_Trinv_ln.c │ │ │ │ src/lapack/inv/tri/front/flamec/FLA_Trinv_un.c │ │ │ │ src/lapack/inv/tri/front/flamec/FLA_Trinv_uu.c │ │ │ │ src/lapack/misc/ttmm/front/flamec/FLA_Ttmm_l.c │ │ │ │ src/lapack/misc/ttmm/front/flamec/FLA_Ttmm_u.c │ │ │ │ src/lapack/misc/uddateut/front/flamec/FLA_UDdate_UT_internal.c │ │ │ │ src/lapack/misc/uddateutinc/front/flamec/FLASH_UDdate_UT_inc_create_hier_matrices.c │ │ │ │ FLASH_UDdate_UT_inc() currently only supports matrices of depth 1 │ │ │ │ @@ -7981,16 +7983,16 @@ │ │ │ │ src/lapack/red/eig/gest/front/flamec/FLASH_Eig_gest.c │ │ │ │ FLASH_Eig_gest() MUST be invoked with standalone parallelism, and may not be called from within a user-level parallel region │ │ │ │ src/lapack/red/eig/gest/front/flamec/FLA_Eig_gest_il.c │ │ │ │ src/lapack/red/eig/gest/front/flamec/FLA_Eig_gest_iu.c │ │ │ │ src/lapack/red/eig/gest/front/flamec/FLA_Eig_gest_nl.c │ │ │ │ src/lapack/red/eig/gest/front/flamec/FLA_Eig_gest_nu.c │ │ │ │ src/lapack/red/hessut/front/flamec/FLA_Hess_UT_internal.c │ │ │ │ -src/lapack/red/tridiagut/front/flamec/FLA_Tridiag_UT_form_Q.c │ │ │ │ src/lapack/red/tridiagut/front/flamec/FLA_Tridiag_UT_internal.c │ │ │ │ +src/lapack/red/tridiagut/front/flamec/FLA_Tridiag_UT_form_Q.c │ │ │ │ src/lapack/red/tridiagut/front/flamec/FLA_Tridiag_UT_l.c │ │ │ │ src/lapack/red/tridiagut/front/flamec/FLA_Tridiag_UT_u.c │ │ │ │ src/lapack/sol/lyap/front/flamec/FLA_Lyap_h.c │ │ │ │ src/lapack/sol/lyap/front/flamec/FLA_Lyap_n.c │ │ │ │ src/lapack/sol/sylv/front/flamec/FLA_Sylv_hh.c │ │ │ │ src/lapack/sol/sylv/front/flamec/FLA_Sylv_hn.c │ │ │ │ src/lapack/sol/sylv/front/flamec/FLA_Sylv_nh.c │ │ │ │ @@ -8007,49 +8009,49 @@ │ │ │ │ src/lapack/util/app/givens/rf/flamec/FLA_Apply_G_rf_asm_var3b.c │ │ │ │ src/lapack/util/app/givens/rf/flamec/FLA_Apply_G_rf_blk_var3b.c │ │ │ │ src/lapack/util/app/givens/rf/flamec/FLA_Apply_G_rf_blk_var6b.c │ │ │ │ src/lapack/util/app/givens/rf/flamec/FLA_Apply_G_rf_blk_var9b.c │ │ │ │ src/lapack/util/app/hudut/front/flamec/FLA_Apply_HUD_UT_internal.c │ │ │ │ src/lapack/util/app/piv/front/flamec/FLASH_Apply_pivots.c │ │ │ │ FLASH_Apply_pivots() currently only supports matrices of depth 1 │ │ │ │ -src/lapack/util/app/piv/front/flamec/FLA_Apply_pivots_ln.c │ │ │ │ src/lapack/util/app/piv/front/flamec/FLA_Apply_pivots_lt.c │ │ │ │ src/lapack/util/app/piv/front/flamec/FLA_Apply_pivots_rn.c │ │ │ │ +src/lapack/util/app/piv/front/flamec/FLA_Apply_pivots_ln.c │ │ │ │ src/lapack/util/app/piv/front/flamec/FLA_Apply_pivots_rt.c │ │ │ │ src/lapack/util/app/q2ut/front/flamec/FLA_Apply_Q2_UT_internal.c │ │ │ │ src/lapack/util/app/q2ut/front/flamec/FLA_Apply_Q2_UT_lhfc.c │ │ │ │ src/lapack/util/app/q2ut/front/flamec/FLA_Apply_Q2_UT_lnfc.c │ │ │ │ -src/lapack/util/app/qudut/front/flamec/FLA_Apply_QUD_UT_lhfc.c │ │ │ │ src/lapack/util/app/qudut/front/flamec/FLA_Apply_QUD_UT_internal.c │ │ │ │ +src/lapack/util/app/qudut/front/flamec/FLA_Apply_QUD_UT_lhfc.c │ │ │ │ src/lapack/util/app/qudutinc/front/flamec/FLASH_Apply_QUD_UT_inc_create_workspace.c │ │ │ │ FLASH_Apply_QUD_UT_inc() currently only supports matrices of depth 1 │ │ │ │ src/lapack/util/app/qudutinc/front/flamec/FLA_Apply_QUD_UT_inc_internal.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLASH_Apply_Q_UT.c │ │ │ │ FLASH_Apply_Q_UT() requires that b_alg == b_store │ │ │ │ src/lapack/util/app/qut/front/flamec/FLASH_Apply_Q_UT_create_workspace.c │ │ │ │ FLASH_Apply_Q_UT() currently only supports matrices of depth 1 │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_lhbc.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_lhbr.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_lhfc.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_lhfr.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_lnbc.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_lnbr.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_lnfc.c │ │ │ │ -src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_lnfr.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_rhbc.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_rhbr.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_rhfc.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_rhfr.c │ │ │ │ +src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_lnfr.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_rnbc.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_rnbr.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_rnfc.c │ │ │ │ src/lapack/util/app/qut/front/flamec/FLA_Apply_Q_UT_rnfr.c │ │ │ │ +src/lapack/util/app/qutinc/front/flamec/FLA_Apply_Q_UT_inc_internal.c │ │ │ │ src/lapack/util/app/qutinc/front/flamec/FLASH_Apply_Q_UT_inc_create_workspace.c │ │ │ │ FLASH_Apply_Q_UT_inc() currently only supports matrices of depth 1 │ │ │ │ -src/lapack/util/app/qutinc/front/flamec/FLA_Apply_Q_UT_inc_internal.c │ │ │ │ 0123456789ABCDEF │ │ │ │ namelist input │ │ │ │ realloc failure │ │ │ │ WARNING. The value EMIN may be incorrect:- │ │ │ │ EMIN = │ │ │ │ If, after inspection, the value EMIN looks │ │ │ │ acceptable please comment out │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -32,93 +32,93 @@ │ │ │ │ 0x00029834 66726565 00464c41 5f46696e 616c697a free.FLA_Finaliz │ │ │ │ 0x00029844 655f7361 66650046 4c415f5a 45524f00 e_safe.FLA_ZERO. │ │ │ │ 0x00029854 6467656c 71665f00 6467656c 71665f63 dgelqf_.dgelqf_c │ │ │ │ 0x00029864 6865636b 00464c41 4d455f69 6e766572 heck.FLAME_inver │ │ │ │ 0x00029874 745f6474 61750073 67656c71 325f0073 t_dtau.sgelq2_.s │ │ │ │ 0x00029884 67656c71 325f6368 65636b00 6467656c gelq2_check.dgel │ │ │ │ 0x00029894 71325f00 6467656c 71325f63 6865636b q2_.dgelq2_check │ │ │ │ - 0x000298a4 00736765 7172665f 00736765 7172665f .sgeqrf_.sgeqrf_ │ │ │ │ - 0x000298b4 63686563 6b00464c 415f5152 5f55545f check.FLA_QR_UT_ │ │ │ │ - 0x000298c4 63726561 74655f54 00464c41 5f51525f create_T.FLA_QR_ │ │ │ │ - 0x000298d4 55540046 4c415f51 525f5554 5f726563 UT.FLA_QR_UT_rec │ │ │ │ - 0x000298e4 6f766572 5f746175 00646765 7172665f over_tau.dgeqrf_ │ │ │ │ - 0x000298f4 00646765 7172665f 63686563 6b007367 .dgeqrf_check.sg │ │ │ │ - 0x00029904 65717232 5f007367 65717232 5f636865 eqr2_.sgeqr2_che │ │ │ │ - 0x00029914 636b0064 67657172 325f0064 67657172 ck.dgeqr2_.dgeqr │ │ │ │ - 0x00029924 325f6368 65636b00 73676571 7266705f 2_check.sgeqrfp_ │ │ │ │ - 0x00029934 00736765 71726670 5f636865 636b0064 .sgeqrfp_check.d │ │ │ │ - 0x00029944 67657172 66705f00 64676571 7266705f geqrfp_.dgeqrfp_ │ │ │ │ - 0x00029954 63686563 6b007367 65717232 705f0073 check.sgeqr2p_.s │ │ │ │ - 0x00029964 67657172 32705f63 6865636b 00646765 geqr2p_check.dge │ │ │ │ - 0x00029974 71723270 5f006467 65717232 705f6368 qr2p_.dgeqr2p_ch │ │ │ │ - 0x00029984 65636b00 73676571 70665f00 73676571 eck.sgeqpf_.sgeq │ │ │ │ - 0x00029994 70665f63 6865636b 00464c41 5f4f626a pf_check.FLA_Obj │ │ │ │ - 0x000299a4 5f637265 61746500 464c415f 51525f55 _create.FLA_QR_U │ │ │ │ - 0x000299b4 545f7069 7600464c 415f4170 706c795f T_piv.FLA_Apply_ │ │ │ │ - 0x000299c4 7069766f 74730064 67657170 665f0064 pivots.dgeqpf_.d │ │ │ │ - 0x000299d4 67657170 665f6368 65636b00 73676571 geqpf_check.sgeq │ │ │ │ - 0x000299e4 70335f00 73676571 70335f63 6865636b p3_.sgeqp3_check │ │ │ │ - 0x000299f4 00646765 7170335f 00646765 7170335f .dgeqp3_.dgeqp3_ │ │ │ │ + 0x000298a4 00736765 7170665f 00736765 7170665f .sgeqpf_.sgeqpf_ │ │ │ │ + 0x000298b4 63686563 6b00464c 415f4f62 6a5f6372 check.FLA_Obj_cr │ │ │ │ + 0x000298c4 65617465 00464c41 5f51525f 55545f63 eate.FLA_QR_UT_c │ │ │ │ + 0x000298d4 72656174 655f5400 464c415f 51525f55 reate_T.FLA_QR_U │ │ │ │ + 0x000298e4 545f7069 7600464c 415f5152 5f55545f T_piv.FLA_QR_UT_ │ │ │ │ + 0x000298f4 7265636f 7665725f 74617500 464c415f recover_tau.FLA_ │ │ │ │ + 0x00029904 4170706c 795f7069 766f7473 00646765 Apply_pivots.dge │ │ │ │ + 0x00029914 7170665f 00646765 7170665f 63686563 qpf_.dgeqpf_chec │ │ │ │ + 0x00029924 6b007367 65717033 5f007367 65717033 k.sgeqp3_.sgeqp3 │ │ │ │ + 0x00029934 5f636865 636b0064 67657170 335f0064 _check.dgeqp3_.d │ │ │ │ + 0x00029944 67657170 335f6368 65636b00 73676571 geqp3_check.sgeq │ │ │ │ + 0x00029954 72665f00 73676571 72665f63 6865636b rf_.sgeqrf_check │ │ │ │ + 0x00029964 00464c41 5f51525f 55540064 67657172 .FLA_QR_UT.dgeqr │ │ │ │ + 0x00029974 665f0064 67657172 665f6368 65636b00 f_.dgeqrf_check. │ │ │ │ + 0x00029984 73676571 72325f00 73676571 72325f63 sgeqr2_.sgeqr2_c │ │ │ │ + 0x00029994 6865636b 00646765 7172325f 00646765 heck.dgeqr2_.dge │ │ │ │ + 0x000299a4 7172325f 63686563 6b007367 65717266 qr2_check.sgeqrf │ │ │ │ + 0x000299b4 705f0073 67657172 66705f63 6865636b p_.sgeqrfp_check │ │ │ │ + 0x000299c4 00646765 71726670 5f006467 65717266 .dgeqrfp_.dgeqrf │ │ │ │ + 0x000299d4 705f6368 65636b00 73676571 7232705f p_check.sgeqr2p_ │ │ │ │ + 0x000299e4 00736765 71723270 5f636865 636b0064 .sgeqr2p_check.d │ │ │ │ + 0x000299f4 67657172 32705f00 64676571 7232705f geqr2p_.dgeqr2p_ │ │ │ │ 0x00029a04 63686563 6b007367 65737664 5f636865 check.sgesvd_che │ │ │ │ 0x00029a14 636b0046 4c415f50 6172616d 5f6d6170 ck.FLA_Param_map │ │ │ │ 0x00029a24 5f6e6574 6c69625f 746f5f66 6c616d65 _netlib_to_flame │ │ │ │ 0x00029a34 5f737664 5f747970 6500464c 415f4f62 _svd_type.FLA_Ob │ │ │ │ 0x00029a44 6a5f6e75 6c6c6966 7900464c 415f5376 j_nullify.FLA_Sv │ │ │ │ 0x00029a54 645f6578 74006467 65737664 5f636865 d_ext.dgesvd_che │ │ │ │ - 0x00029a64 636b0073 67657472 665f0073 67657472 ck.sgetrf_.sgetr │ │ │ │ - 0x00029a74 665f6368 65636b00 464c415f 4c555f70 f_check.FLA_LU_p │ │ │ │ - 0x00029a84 69760046 4c415f53 68696674 5f706976 iv.FLA_Shift_piv │ │ │ │ - 0x00029a94 6f74735f 746f0064 67657472 665f0064 ots_to.dgetrf_.d │ │ │ │ - 0x00029aa4 67657472 665f6368 65636b00 63676574 getrf_check.cget │ │ │ │ - 0x00029ab4 72665f00 63676574 72665f63 6865636b rf_.cgetrf_check │ │ │ │ - 0x00029ac4 007a6765 7472665f 007a6765 7472665f .zgetrf_.zgetrf_ │ │ │ │ - 0x00029ad4 63686563 6b007367 65746632 5f007367 check.sgetf2_.sg │ │ │ │ - 0x00029ae4 65746632 5f636865 636b0064 67657466 etf2_check.dgetf │ │ │ │ - 0x00029af4 325f0064 67657466 325f6368 65636b00 2_.dgetf2_check. │ │ │ │ - 0x00029b04 63676574 66325f00 63676574 66325f63 cgetf2_.cgetf2_c │ │ │ │ - 0x00029b14 6865636b 007a6765 7466325f 007a6765 heck.zgetf2_.zge │ │ │ │ - 0x00029b24 7466325f 63686563 6b00666c 615f696e tf2_check.fla_in │ │ │ │ - 0x00029b34 69745f00 464c415f 496e6974 00666c61 it_.FLA_Init.fla │ │ │ │ - 0x00029b44 5f66696e 616c697a 655f0046 4c415f46 _finalize_.FLA_F │ │ │ │ - 0x00029b54 696e616c 697a6500 666c615f 696e6974 inalize.fla_init │ │ │ │ - 0x00029b64 69616c69 7a65645f 00464c41 5f496e69 ialized_.FLA_Ini │ │ │ │ - 0x00029b74 7469616c 697a6564 00666c61 5f6d656d tialized.fla_mem │ │ │ │ - 0x00029b84 6f72795f 6c65616b 5f636f75 6e746572 ory_leak_counter │ │ │ │ - 0x00029b94 5f737461 7475735f 00464c41 5f4d656d _status_.FLA_Mem │ │ │ │ - 0x00029ba4 6f72795f 6c65616b 5f636f75 6e746572 ory_leak_counter │ │ │ │ - 0x00029bb4 5f737461 74757300 666c615f 6d656d6f _status.fla_memo │ │ │ │ - 0x00029bc4 72795f6c 65616b5f 636f756e 7465725f ry_leak_counter_ │ │ │ │ - 0x00029bd4 7365745f 00464c41 5f4d656d 6f72795f set_.FLA_Memory_ │ │ │ │ - 0x00029be4 6c65616b 5f636f75 6e746572 5f736574 leak_counter_set │ │ │ │ - 0x00029bf4 00666c61 5f6f626a 5f73686f 775f005f .fla_obj_show_._ │ │ │ │ - 0x00029c04 5f667072 696e7466 5f63686b 00464c41 _fprintf_chk.FLA │ │ │ │ - 0x00029c14 5f41626f 72740046 4c415f4f 626a5f66 _Abort.FLA_Obj_f │ │ │ │ - 0x00029c24 73686f77 00737464 65727200 7374646f show.stderr.stdo │ │ │ │ - 0x00029c34 75740046 4c415f4f 626a5f76 6563746f ut.FLA_Obj_vecto │ │ │ │ - 0x00029c44 725f6469 6d00464c 415f4f62 6a5f7665 r_dim.FLA_Obj_ve │ │ │ │ - 0x00029c54 63746f72 5f696e63 00464c41 5f4f626a ctor_inc.FLA_Obj │ │ │ │ - 0x00029c64 5f627566 6665725f 61745f76 69657700 _buffer_at_view. │ │ │ │ - 0x00029c74 464c414d 455f696e 76657274 5f637461 FLAME_invert_cta │ │ │ │ - 0x00029c84 7500464c 414d455f 696e7665 72745f7a u.FLAME_invert_z │ │ │ │ - 0x00029c94 74617500 73737967 73745f00 73737967 tau.ssygst_.ssyg │ │ │ │ - 0x00029ca4 73745f63 6865636b 00464c41 5f506172 st_check.FLA_Par │ │ │ │ - 0x00029cb4 616d5f6d 61705f6e 65746c69 625f746f am_map_netlib_to │ │ │ │ - 0x00029cc4 5f666c61 6d655f69 6e760046 4c415f50 _flame_inv.FLA_P │ │ │ │ - 0x00029cd4 6172616d 5f6d6170 5f6e6574 6c69625f aram_map_netlib_ │ │ │ │ - 0x00029ce4 746f5f66 6c616d65 5f75706c 6f00464c to_flame_uplo.FL │ │ │ │ - 0x00029cf4 415f4569 675f6765 73740064 73796773 A_Eig_gest.dsygs │ │ │ │ - 0x00029d04 745f0064 73796773 745f6368 65636b00 t_.dsygst_check. │ │ │ │ - 0x00029d14 63686567 73745f00 63686567 73745f63 chegst_.chegst_c │ │ │ │ - 0x00029d24 6865636b 007a6865 6773745f 007a6865 heck.zhegst_.zhe │ │ │ │ - 0x00029d34 6773745f 63686563 6b007373 79677332 gst_check.ssygs2 │ │ │ │ - 0x00029d44 5f007373 79677332 5f636865 636b0064 _.ssygs2_check.d │ │ │ │ - 0x00029d54 73796773 325f0064 73796773 325f6368 sygs2_.dsygs2_ch │ │ │ │ - 0x00029d64 65636b00 63686567 73325f00 63686567 eck.chegs2_.cheg │ │ │ │ - 0x00029d74 73325f63 6865636b 007a6865 6773325f s2_check.zhegs2_ │ │ │ │ - 0x00029d84 007a6865 6773325f 63686563 6b007367 .zhegs2_check.sg │ │ │ │ + 0x00029a64 636b0066 6c615f69 6e69745f 00464c41 ck.fla_init_.FLA │ │ │ │ + 0x00029a74 5f496e69 7400666c 615f6669 6e616c69 _Init.fla_finali │ │ │ │ + 0x00029a84 7a655f00 464c415f 46696e61 6c697a65 ze_.FLA_Finalize │ │ │ │ + 0x00029a94 00666c61 5f696e69 7469616c 697a6564 .fla_initialized │ │ │ │ + 0x00029aa4 5f00464c 415f496e 69746961 6c697a65 _.FLA_Initialize │ │ │ │ + 0x00029ab4 6400666c 615f6d65 6d6f7279 5f6c6561 d.fla_memory_lea │ │ │ │ + 0x00029ac4 6b5f636f 756e7465 725f7374 61747573 k_counter_status │ │ │ │ + 0x00029ad4 5f00464c 415f4d65 6d6f7279 5f6c6561 _.FLA_Memory_lea │ │ │ │ + 0x00029ae4 6b5f636f 756e7465 725f7374 61747573 k_counter_status │ │ │ │ + 0x00029af4 00666c61 5f6d656d 6f72795f 6c65616b .fla_memory_leak │ │ │ │ + 0x00029b04 5f636f75 6e746572 5f736574 5f00464c _counter_set_.FL │ │ │ │ + 0x00029b14 415f4d65 6d6f7279 5f6c6561 6b5f636f A_Memory_leak_co │ │ │ │ + 0x00029b24 756e7465 725f7365 7400666c 615f6f62 unter_set.fla_ob │ │ │ │ + 0x00029b34 6a5f7368 6f775f00 5f5f6670 72696e74 j_show_.__fprint │ │ │ │ + 0x00029b44 665f6368 6b00464c 415f4162 6f727400 f_chk.FLA_Abort. │ │ │ │ + 0x00029b54 464c415f 4f626a5f 6673686f 77007374 FLA_Obj_fshow.st │ │ │ │ + 0x00029b64 64657272 00737464 6f757400 464c415f derr.stdout.FLA_ │ │ │ │ + 0x00029b74 4f626a5f 76656374 6f725f64 696d0046 Obj_vector_dim.F │ │ │ │ + 0x00029b84 4c415f4f 626a5f76 6563746f 725f696e LA_Obj_vector_in │ │ │ │ + 0x00029b94 6300464c 415f4f62 6a5f6275 66666572 c.FLA_Obj_buffer │ │ │ │ + 0x00029ba4 5f61745f 76696577 00464c41 4d455f69 _at_view.FLAME_i │ │ │ │ + 0x00029bb4 6e766572 745f6374 61750046 4c414d45 nvert_ctau.FLAME │ │ │ │ + 0x00029bc4 5f696e76 6572745f 7a746175 00737379 _invert_ztau.ssy │ │ │ │ + 0x00029bd4 6773745f 00737379 6773745f 63686563 gst_.ssygst_chec │ │ │ │ + 0x00029be4 6b00464c 415f5061 72616d5f 6d61705f k.FLA_Param_map_ │ │ │ │ + 0x00029bf4 6e65746c 69625f74 6f5f666c 616d655f netlib_to_flame_ │ │ │ │ + 0x00029c04 696e7600 464c415f 50617261 6d5f6d61 inv.FLA_Param_ma │ │ │ │ + 0x00029c14 705f6e65 746c6962 5f746f5f 666c616d p_netlib_to_flam │ │ │ │ + 0x00029c24 655f7570 6c6f0046 4c415f45 69675f67 e_uplo.FLA_Eig_g │ │ │ │ + 0x00029c34 65737400 64737967 73745f00 64737967 est.dsygst_.dsyg │ │ │ │ + 0x00029c44 73745f63 6865636b 00636865 6773745f st_check.chegst_ │ │ │ │ + 0x00029c54 00636865 6773745f 63686563 6b007a68 .chegst_check.zh │ │ │ │ + 0x00029c64 65677374 5f007a68 65677374 5f636865 egst_.zhegst_che │ │ │ │ + 0x00029c74 636b0073 73796773 325f0073 73796773 ck.ssygs2_.ssygs │ │ │ │ + 0x00029c84 325f6368 65636b00 64737967 73325f00 2_check.dsygs2_. │ │ │ │ + 0x00029c94 64737967 73325f63 6865636b 00636865 dsygs2_check.che │ │ │ │ + 0x00029ca4 6773325f 00636865 6773325f 63686563 gs2_.chegs2_chec │ │ │ │ + 0x00029cb4 6b007a68 65677332 5f007a68 65677332 k.zhegs2_.zhegs2 │ │ │ │ + 0x00029cc4 5f636865 636b0073 67657472 665f0073 _check.sgetrf_.s │ │ │ │ + 0x00029cd4 67657472 665f6368 65636b00 464c415f getrf_check.FLA_ │ │ │ │ + 0x00029ce4 4c555f70 69760046 4c415f53 68696674 LU_piv.FLA_Shift │ │ │ │ + 0x00029cf4 5f706976 6f74735f 746f0064 67657472 _pivots_to.dgetr │ │ │ │ + 0x00029d04 665f0064 67657472 665f6368 65636b00 f_.dgetrf_check. │ │ │ │ + 0x00029d14 63676574 72665f00 63676574 72665f63 cgetrf_.cgetrf_c │ │ │ │ + 0x00029d24 6865636b 007a6765 7472665f 007a6765 heck.zgetrf_.zge │ │ │ │ + 0x00029d34 7472665f 63686563 6b007367 65746632 trf_check.sgetf2 │ │ │ │ + 0x00029d44 5f007367 65746632 5f636865 636b0064 _.sgetf2_check.d │ │ │ │ + 0x00029d54 67657466 325f0064 67657466 325f6368 getf2_.dgetf2_ch │ │ │ │ + 0x00029d64 65636b00 63676574 66325f00 63676574 eck.cgetf2_.cget │ │ │ │ + 0x00029d74 66325f63 6865636b 007a6765 7466325f f2_check.zgetf2_ │ │ │ │ + 0x00029d84 007a6765 7466325f 63686563 6b007367 .zgetf2_check.sg │ │ │ │ 0x00029d94 65627264 5f007367 65627264 5f636865 ebrd_.sgebrd_che │ │ │ │ 0x00029da4 636b0046 4c415f4d 61785f61 62735f76 ck.FLA_Max_abs_v │ │ │ │ 0x00029db4 616c7565 00464c41 5f4f626a 5f677400 alue.FLA_Obj_gt. │ │ │ │ 0x00029dc4 464c415f 4f626a5f 6c740046 4c415f42 FLA_Obj_lt.FLA_B │ │ │ │ 0x00029dd4 69646961 675f5554 5f637265 6174655f idiag_UT_create_ │ │ │ │ 0x00029de4 5400464c 415f4269 64696167 5f55545f T.FLA_Bidiag_UT_ │ │ │ │ 0x00029df4 696e7465 726e616c 00464c41 5f4f626a internal.FLA_Obj │ │ │ │ @@ -171,52 +171,52 @@ │ │ │ │ 0x0002a0e4 6961675f 55545f72 65636f76 65725f74 iag_UT_recover_t │ │ │ │ 0x0002a0f4 61750064 73797472 645f0064 73797472 au.dsytrd_.dsytr │ │ │ │ 0x0002a104 645f6368 65636b00 64737974 72645f66 d_check.dsytrd_f │ │ │ │ 0x0002a114 6c610073 73797464 325f0073 73797464 la.ssytd2_.ssytd │ │ │ │ 0x0002a124 325f6368 65636b00 73737974 64325f66 2_check.ssytd2_f │ │ │ │ 0x0002a134 6c610064 73797464 325f0064 73797464 la.dsytd2_.dsytd │ │ │ │ 0x0002a144 325f6368 65636b00 64737974 64325f66 2_check.dsytd2_f │ │ │ │ - 0x0002a154 6c610073 6f72676c 715f0073 6f72676c la.sorglq_.sorgl │ │ │ │ - 0x0002a164 715f6368 65636b00 464c415f 5365745f q_check.FLA_Set_ │ │ │ │ - 0x0002a174 746f5f69 64656e74 69747900 464c415f to_identity.FLA_ │ │ │ │ - 0x0002a184 50617274 5f327831 00464c41 5f416363 Part_2x1.FLA_Acc │ │ │ │ - 0x0002a194 756d5f54 5f555400 464c415f 4c515f55 um_T_UT.FLA_LQ_U │ │ │ │ - 0x0002a1a4 545f666f 726d5f51 00646f72 676c715f T_form_Q.dorglq_ │ │ │ │ - 0x0002a1b4 00646f72 676c715f 63686563 6b00736f .dorglq_check.so │ │ │ │ - 0x0002a1c4 72676c32 5f00736f 72676c32 5f636865 rgl2_.sorgl2_che │ │ │ │ - 0x0002a1d4 636b0064 6f72676c 325f0064 6f72676c ck.dorgl2_.dorgl │ │ │ │ - 0x0002a1e4 325f6368 65636b00 736f7267 71725f00 2_check.sorgqr_. │ │ │ │ - 0x0002a1f4 736f7267 71725f63 6865636b 00464c41 sorgqr_check.FLA │ │ │ │ - 0x0002a204 5f506172 745f3178 3200464c 415f5152 _Part_1x2.FLA_QR │ │ │ │ - 0x0002a214 5f55545f 666f726d 5f510064 6f726771 _UT_form_Q.dorgq │ │ │ │ - 0x0002a224 725f0064 6f726771 725f6368 65636b00 r_.dorgqr_check. │ │ │ │ - 0x0002a234 736f7267 32725f00 736f7267 32725f63 sorg2r_.sorg2r_c │ │ │ │ - 0x0002a244 6865636b 00646f72 6732725f 00646f72 heck.dorg2r_.dor │ │ │ │ - 0x0002a254 6732725f 63686563 6b00736f 72677472 g2r_check.sorgtr │ │ │ │ - 0x0002a264 5f00736f 72677472 5f636865 636b0046 _.sorgtr_check.F │ │ │ │ - 0x0002a274 4c415f50 6172745f 32783200 464c415f LA_Part_2x2.FLA_ │ │ │ │ - 0x0002a284 54726964 6961675f 55545f66 6f726d5f Tridiag_UT_form_ │ │ │ │ - 0x0002a294 5100736f 72677472 5f666c61 00464c41 Q.sorgtr_fla.FLA │ │ │ │ - 0x0002a2a4 5f417070 6c795f64 6961675f 6d617472 _Apply_diag_matr │ │ │ │ - 0x0002a2b4 69780064 6f726774 725f0064 6f726774 ix.dorgtr_.dorgt │ │ │ │ - 0x0002a2c4 725f6368 65636b00 646f7267 74725f66 r_check.dorgtr_f │ │ │ │ - 0x0002a2d4 6c610073 6f726762 725f0073 6f726762 la.sorgbr_.sorgb │ │ │ │ - 0x0002a2e4 725f6368 65636b00 464c415f 4d657267 r_check.FLA_Merg │ │ │ │ - 0x0002a2f4 655f3178 3200464c 415f4f62 6a5f6d69 e_1x2.FLA_Obj_mi │ │ │ │ - 0x0002a304 6e5f6469 6d00464c 415f4f62 6a5f6c65 n_dim.FLA_Obj_le │ │ │ │ - 0x0002a314 6e677468 00464c41 5f426964 6961675f ngth.FLA_Bidiag_ │ │ │ │ - 0x0002a324 55545f66 6f726d5f 565f6578 7400464c UT_form_V_ext.FL │ │ │ │ - 0x0002a334 415f4269 64696167 5f55545f 666f726d A_Bidiag_UT_form │ │ │ │ - 0x0002a344 5f555f65 78740046 4c415f4d 65726765 _U_ext.FLA_Merge │ │ │ │ - 0x0002a354 5f327831 00464c41 5f426964 6961675f _2x1.FLA_Bidiag_ │ │ │ │ - 0x0002a364 55545f6c 5f657874 72616374 5f646961 UT_l_extract_dia │ │ │ │ - 0x0002a374 676f6e61 6c730046 4c415f42 69646961 gonals.FLA_Bidia │ │ │ │ - 0x0002a384 675f5554 5f755f65 78747261 63745f64 g_UT_u_extract_d │ │ │ │ - 0x0002a394 6961676f 6e616c73 00646f72 6762725f iagonals.dorgbr_ │ │ │ │ - 0x0002a3a4 00646f72 6762725f 63686563 6b00736f .dorgbr_check.so │ │ │ │ + 0x0002a154 6c610073 6f726762 725f0073 6f726762 la.sorgbr_.sorgb │ │ │ │ + 0x0002a164 725f6368 65636b00 464c415f 50617274 r_check.FLA_Part │ │ │ │ + 0x0002a174 5f327832 00464c41 5f506172 745f3178 _2x2.FLA_Part_1x │ │ │ │ + 0x0002a184 3200464c 415f4d65 7267655f 31783200 2.FLA_Merge_1x2. │ │ │ │ + 0x0002a194 464c415f 4f626a5f 6d696e5f 64696d00 FLA_Obj_min_dim. │ │ │ │ + 0x0002a1a4 464c415f 50617274 5f327831 00464c41 FLA_Part_2x1.FLA │ │ │ │ + 0x0002a1b4 5f4f626a 5f6c656e 67746800 464c415f _Obj_length.FLA_ │ │ │ │ + 0x0002a1c4 41636375 6d5f545f 55540046 4c415f42 Accum_T_UT.FLA_B │ │ │ │ + 0x0002a1d4 69646961 675f5554 5f666f72 6d5f565f idiag_UT_form_V_ │ │ │ │ + 0x0002a1e4 65787400 464c415f 42696469 61675f55 ext.FLA_Bidiag_U │ │ │ │ + 0x0002a1f4 545f666f 726d5f55 5f657874 00464c41 T_form_U_ext.FLA │ │ │ │ + 0x0002a204 5f4d6572 67655f32 78310046 4c415f42 _Merge_2x1.FLA_B │ │ │ │ + 0x0002a214 69646961 675f5554 5f6c5f65 78747261 idiag_UT_l_extra │ │ │ │ + 0x0002a224 63745f64 6961676f 6e616c73 00464c41 ct_diagonals.FLA │ │ │ │ + 0x0002a234 5f417070 6c795f64 6961675f 6d617472 _Apply_diag_matr │ │ │ │ + 0x0002a244 69780046 4c415f42 69646961 675f5554 ix.FLA_Bidiag_UT │ │ │ │ + 0x0002a254 5f755f65 78747261 63745f64 6961676f _u_extract_diago │ │ │ │ + 0x0002a264 6e616c73 00646f72 6762725f 00646f72 nals.dorgbr_.dor │ │ │ │ + 0x0002a274 6762725f 63686563 6b00736f 72677172 gbr_check.sorgqr │ │ │ │ + 0x0002a284 5f00736f 72677172 5f636865 636b0046 _.sorgqr_check.F │ │ │ │ + 0x0002a294 4c415f53 65745f74 6f5f6964 656e7469 LA_Set_to_identi │ │ │ │ + 0x0002a2a4 74790046 4c415f51 525f5554 5f666f72 ty.FLA_QR_UT_for │ │ │ │ + 0x0002a2b4 6d5f5100 646f7267 71725f00 646f7267 m_Q.dorgqr_.dorg │ │ │ │ + 0x0002a2c4 71725f63 6865636b 00736f72 6732725f qr_check.sorg2r_ │ │ │ │ + 0x0002a2d4 00736f72 6732725f 63686563 6b00646f .sorg2r_check.do │ │ │ │ + 0x0002a2e4 72673272 5f00646f 72673272 5f636865 rg2r_.dorg2r_che │ │ │ │ + 0x0002a2f4 636b0073 6f726774 725f0073 6f726774 ck.sorgtr_.sorgt │ │ │ │ + 0x0002a304 725f6368 65636b00 464c415f 54726964 r_check.FLA_Trid │ │ │ │ + 0x0002a314 6961675f 55545f66 6f726d5f 5100736f iag_UT_form_Q.so │ │ │ │ + 0x0002a324 72677472 5f666c61 00646f72 6774725f rgtr_fla.dorgtr_ │ │ │ │ + 0x0002a334 00646f72 6774725f 63686563 6b00646f .dorgtr_check.do │ │ │ │ + 0x0002a344 72677472 5f666c61 00736f72 676c715f rgtr_fla.sorglq_ │ │ │ │ + 0x0002a354 00736f72 676c715f 63686563 6b00464c .sorglq_check.FL │ │ │ │ + 0x0002a364 415f4c51 5f55545f 666f726d 5f510064 A_LQ_UT_form_Q.d │ │ │ │ + 0x0002a374 6f72676c 715f0064 6f72676c 715f6368 orglq_.dorglq_ch │ │ │ │ + 0x0002a384 65636b00 736f7267 6c325f00 736f7267 eck.sorgl2_.sorg │ │ │ │ + 0x0002a394 6c325f63 6865636b 00646f72 676c325f l2_check.dorgl2_ │ │ │ │ + 0x0002a3a4 00646f72 676c325f 63686563 6b00736f .dorgl2_check.so │ │ │ │ 0x0002a3b4 726d6c71 5f00736f 726d6c71 5f636865 rmlq_.sormlq_che │ │ │ │ 0x0002a3c4 636b0046 4c415f50 6172616d 5f6d6170 ck.FLA_Param_map │ │ │ │ 0x0002a3d4 5f6e6574 6c69625f 746f5f66 6c616d65 _netlib_to_flame │ │ │ │ 0x0002a3e4 5f736964 6500464c 415f5061 72616d5f _side.FLA_Param_ │ │ │ │ 0x0002a3f4 6d61705f 6e65746c 69625f74 6f5f666c map_netlib_to_fl │ │ │ │ 0x0002a404 616d655f 7472616e 7300464c 415f4170 ame_trans.FLA_Ap │ │ │ │ 0x0002a414 706c795f 515f5554 5f637265 6174655f ply_Q_UT_create_ │ │ │ │ @@ -239,250 +239,250 @@ │ │ │ │ 0x0002a524 63686563 6b00646f 726d6272 5f00646f check.dormbr_.do │ │ │ │ 0x0002a534 726d6272 5f636865 636b0073 706f7472 rmbr_check.spotr │ │ │ │ 0x0002a544 695f0073 706f7472 695f6368 65636b00 i_.spotri_check. │ │ │ │ 0x0002a554 464c415f 5472696e 76006470 6f747269 FLA_Trinv.dpotri │ │ │ │ 0x0002a564 5f006470 6f747269 5f636865 636b0063 _.dpotri_check.c │ │ │ │ 0x0002a574 706f7472 695f0063 706f7472 695f6368 potri_.cpotri_ch │ │ │ │ 0x0002a584 65636b00 7a706f74 72695f00 7a706f74 eck.zpotri_.zpot │ │ │ │ - 0x0002a594 72695f63 6865636b 0073706f 7472665f ri_check.spotrf_ │ │ │ │ - 0x0002a5a4 0073706f 7472665f 63686563 6b00464c .spotrf_check.FL │ │ │ │ - 0x0002a5b4 415f4368 6f6c0064 706f7472 665f0064 A_Chol.dpotrf_.d │ │ │ │ - 0x0002a5c4 706f7472 665f6368 65636b00 63706f74 potrf_check.cpot │ │ │ │ - 0x0002a5d4 72665f00 63706f74 72665f63 6865636b rf_.cpotrf_check │ │ │ │ - 0x0002a5e4 007a706f 7472665f 007a706f 7472665f .zpotrf_.zpotrf_ │ │ │ │ - 0x0002a5f4 63686563 6b007370 6f746632 5f007370 check.spotf2_.sp │ │ │ │ - 0x0002a604 6f746632 5f636865 636b0064 706f7466 otf2_check.dpotf │ │ │ │ - 0x0002a614 325f0064 706f7466 325f6368 65636b00 2_.dpotf2_check. │ │ │ │ - 0x0002a624 63706f74 66325f00 63706f74 66325f63 cpotf2_.cpotf2_c │ │ │ │ - 0x0002a634 6865636b 007a706f 7466325f 007a706f heck.zpotf2_.zpo │ │ │ │ - 0x0002a644 7466325f 63686563 6b006362 64737172 tf2_check.cbdsqr │ │ │ │ - 0x0002a654 5f636865 636b006c 73616d65 5f007865 _check.lsame_.xe │ │ │ │ - 0x0002a664 72626c61 5f007374 72747269 5f007374 rbla_.strtri_.st │ │ │ │ - 0x0002a674 72747269 5f636865 636b0046 4c415f50 rtri_check.FLA_P │ │ │ │ - 0x0002a684 6172616d 5f6d6170 5f6e6574 6c69625f aram_map_netlib_ │ │ │ │ - 0x0002a694 746f5f66 6c616d65 5f646961 67006474 to_flame_diag.dt │ │ │ │ - 0x0002a6a4 72747269 5f006474 72747269 5f636865 rtri_.dtrtri_che │ │ │ │ - 0x0002a6b4 636b0063 74727472 695f0063 74727472 ck.ctrtri_.ctrtr │ │ │ │ - 0x0002a6c4 695f6368 65636b00 7a747274 72695f00 i_check.ztrtri_. │ │ │ │ - 0x0002a6d4 7a747274 72695f63 6865636b 00737472 ztrtri_check.str │ │ │ │ - 0x0002a6e4 7469325f 00737472 7469325f 63686563 ti2_.strti2_chec │ │ │ │ - 0x0002a6f4 6b006474 72746932 5f006474 72746932 k.dtrti2_.dtrti2 │ │ │ │ - 0x0002a704 5f636865 636b0063 74727469 325f0063 _check.ctrti2_.c │ │ │ │ - 0x0002a714 74727469 325f6368 65636b00 7a747274 trti2_check.ztrt │ │ │ │ - 0x0002a724 69325f00 7a747274 69325f63 6865636b i2_.ztrti2_check │ │ │ │ - 0x0002a734 00636765 6264325f 63686563 6b006367 .cgebd2_check.cg │ │ │ │ + 0x0002a594 72695f63 6865636b 00636264 7371725f ri_check.cbdsqr_ │ │ │ │ + 0x0002a5a4 63686563 6b006c73 616d655f 00786572 check.lsame_.xer │ │ │ │ + 0x0002a5b4 626c615f 0073706f 7472665f 0073706f bla_.spotrf_.spo │ │ │ │ + 0x0002a5c4 7472665f 63686563 6b00464c 415f4368 trf_check.FLA_Ch │ │ │ │ + 0x0002a5d4 6f6c0064 706f7472 665f0064 706f7472 ol.dpotrf_.dpotr │ │ │ │ + 0x0002a5e4 665f6368 65636b00 63706f74 72665f00 f_check.cpotrf_. │ │ │ │ + 0x0002a5f4 63706f74 72665f63 6865636b 007a706f cpotrf_check.zpo │ │ │ │ + 0x0002a604 7472665f 007a706f 7472665f 63686563 trf_.zpotrf_chec │ │ │ │ + 0x0002a614 6b007370 6f746632 5f007370 6f746632 k.spotf2_.spotf2 │ │ │ │ + 0x0002a624 5f636865 636b0064 706f7466 325f0064 _check.dpotf2_.d │ │ │ │ + 0x0002a634 706f7466 325f6368 65636b00 63706f74 potf2_check.cpot │ │ │ │ + 0x0002a644 66325f00 63706f74 66325f63 6865636b f2_.cpotf2_check │ │ │ │ + 0x0002a654 007a706f 7466325f 007a706f 7466325f .zpotf2_.zpotf2_ │ │ │ │ + 0x0002a664 63686563 6b006367 65626432 5f636865 check.cgebd2_che │ │ │ │ + 0x0002a674 636b0073 74727472 695f0073 74727472 ck.strtri_.strtr │ │ │ │ + 0x0002a684 695f6368 65636b00 464c415f 50617261 i_check.FLA_Para │ │ │ │ + 0x0002a694 6d5f6d61 705f6e65 746c6962 5f746f5f m_map_netlib_to_ │ │ │ │ + 0x0002a6a4 666c616d 655f6469 61670064 74727472 flame_diag.dtrtr │ │ │ │ + 0x0002a6b4 695f0064 74727472 695f6368 65636b00 i_.dtrtri_check. │ │ │ │ + 0x0002a6c4 63747274 72695f00 63747274 72695f63 ctrtri_.ctrtri_c │ │ │ │ + 0x0002a6d4 6865636b 007a7472 7472695f 007a7472 heck.ztrtri_.ztr │ │ │ │ + 0x0002a6e4 7472695f 63686563 6b007374 72746932 tri_check.strti2 │ │ │ │ + 0x0002a6f4 5f007374 72746932 5f636865 636b0064 _.strti2_check.d │ │ │ │ + 0x0002a704 74727469 325f0064 74727469 325f6368 trti2_.dtrti2_ch │ │ │ │ + 0x0002a714 65636b00 63747274 69325f00 63747274 eck.ctrti2_.ctrt │ │ │ │ + 0x0002a724 69325f63 6865636b 007a7472 7469325f i2_check.ztrti2_ │ │ │ │ + 0x0002a734 007a7472 7469325f 63686563 6b006367 .ztrti2_check.cg │ │ │ │ 0x0002a744 65627264 5f636865 636b0069 6c61656e ebrd_check.ilaen │ │ │ │ 0x0002a754 765f0063 67656864 325f6368 65636b00 v_.cgehd2_check. │ │ │ │ 0x0002a764 63676568 72645f63 6865636b 00636765 cgehrd_check.cge │ │ │ │ 0x0002a774 6c71325f 63686563 6b006367 656c7166 lq2_check.cgelqf │ │ │ │ 0x0002a784 5f636865 636b0063 67657170 335f6368 _check.cgeqp3_ch │ │ │ │ 0x0002a794 65636b00 63676571 70665f63 6865636b eck.cgeqpf_check │ │ │ │ 0x0002a7a4 00636765 7172325f 63686563 6b006367 .cgeqr2_check.cg │ │ │ │ - 0x0002a7b4 65717232 705f6368 65636b00 6367656c eqr2p_check.cgel │ │ │ │ - 0x0002a7c4 73645f63 6865636b 00636765 7172665f sd_check.cgeqrf_ │ │ │ │ + 0x0002a7b4 656c7364 5f636865 636b0063 67657172 elsd_check.cgeqr │ │ │ │ + 0x0002a7c4 32705f63 6865636b 00636765 7172665f 2p_check.cgeqrf_ │ │ │ │ 0x0002a7d4 63686563 6b006367 65717266 705f6368 check.cgeqrfp_ch │ │ │ │ 0x0002a7e4 65636b00 63686574 64325f63 6865636b eck.chetd2_check │ │ │ │ - 0x0002a7f4 00636865 7472645f 63686563 6b006367 .chetrd_check.cg │ │ │ │ - 0x0002a804 65737664 5f636865 636b0063 67656c71 esvd_check.cgelq │ │ │ │ - 0x0002a814 665f0063 756e676c 715f0063 67656272 f_.cunglq_.cgebr │ │ │ │ - 0x0002a824 645f0063 756e6762 725f0063 67657172 d_.cungbr_.cgeqr │ │ │ │ - 0x0002a834 665f0063 756e6771 725f0063 67657364 f_.cungqr_.cgesd │ │ │ │ - 0x0002a844 645f6368 65636b00 63756e67 32725f63 d_check.cung2r_c │ │ │ │ + 0x0002a7f4 00636765 7376645f 63686563 6b006367 .cgesvd_check.cg │ │ │ │ + 0x0002a804 656c7166 5f006375 6e676c71 5f006367 elqf_.cunglq_.cg │ │ │ │ + 0x0002a814 65627264 5f006375 6e676272 5f006367 ebrd_.cungbr_.cg │ │ │ │ + 0x0002a824 65717266 5f006375 6e677172 5f006368 eqrf_.cungqr_.ch │ │ │ │ + 0x0002a834 65747264 5f636865 636b0063 67657364 etrd_check.cgesd │ │ │ │ + 0x0002a844 645f6368 65636b00 63756e67 6c715f63 d_check.cunglq_c │ │ │ │ 0x0002a854 6865636b 0063756e 6762725f 63686563 heck.cungbr_chec │ │ │ │ - 0x0002a864 6b006375 6e676c71 5f636865 636b0063 k.cunglq_check.c │ │ │ │ - 0x0002a874 756e6771 725f6368 65636b00 63756e67 ungqr_check.cung │ │ │ │ - 0x0002a884 6c325f63 6865636b 0063756e 6774725f l2_check.cungtr_ │ │ │ │ - 0x0002a894 63686563 6b006375 6e6d3272 5f636865 check.cunm2r_che │ │ │ │ - 0x0002a8a4 636b0063 756e6d6c 325f6368 65636b00 ck.cunml2_check. │ │ │ │ + 0x0002a864 6b006375 6e677172 5f636865 636b0063 k.cungqr_check.c │ │ │ │ + 0x0002a874 756e676c 325f6368 65636b00 63756e67 ungl2_check.cung │ │ │ │ + 0x0002a884 32725f63 6865636b 0063756e 6774725f 2r_check.cungtr_ │ │ │ │ + 0x0002a894 63686563 6b006375 6e6d6c32 5f636865 check.cunml2_che │ │ │ │ + 0x0002a8a4 636b0063 756e6d32 725f6368 65636b00 ck.cunm2r_check. │ │ │ │ 0x0002a8b4 63756e6d 62725f63 6865636b 0063756e cunmbr_check.cun │ │ │ │ - 0x0002a8c4 6d6c715f 63686563 6b006375 6e6d7172 mlq_check.cunmqr │ │ │ │ - 0x0002a8d4 5f636865 636b0064 62647371 725f6368 _check.dbdsqr_ch │ │ │ │ - 0x0002a8e4 65636b00 63756e6d 74725f63 6865636b eck.cunmtr_check │ │ │ │ + 0x0002a8c4 6d6c715f 63686563 6b006375 6e6d7472 mlq_check.cunmtr │ │ │ │ + 0x0002a8d4 5f636865 636b0063 756e6d71 725f6368 _check.cunmqr_ch │ │ │ │ + 0x0002a8e4 65636b00 64626473 71725f63 6865636b eck.dbdsqr_check │ │ │ │ 0x0002a8f4 00646765 6864325f 63686563 6b006467 .dgehd2_check.dg │ │ │ │ 0x0002a904 65687264 5f636865 636b006d 656d7365 ehrd_check.memse │ │ │ │ 0x0002a914 74007362 64737172 5f636865 636b0073 t.sbdsqr_check.s │ │ │ │ 0x0002a924 67656864 325f6368 65636b00 73676568 gehd2_check.sgeh │ │ │ │ 0x0002a934 72645f63 6865636b 007a6264 7371725f rd_check.zbdsqr_ │ │ │ │ 0x0002a944 63686563 6b007a67 65626432 5f636865 check.zgebd2_che │ │ │ │ - 0x0002a954 636b007a 67656864 325f6368 65636b00 ck.zgehd2_check. │ │ │ │ - 0x0002a964 7a676562 72645f63 6865636b 007a6765 zgebrd_check.zge │ │ │ │ - 0x0002a974 6872645f 63686563 6b007a67 656c7132 hrd_check.zgelq2 │ │ │ │ + 0x0002a954 636b007a 67656272 645f6368 65636b00 ck.zgebrd_check. │ │ │ │ + 0x0002a964 7a676568 64325f63 6865636b 007a6765 zgehd2_check.zge │ │ │ │ + 0x0002a974 6c71325f 63686563 6b007a67 65687264 lq2_check.zgehrd │ │ │ │ 0x0002a984 5f636865 636b007a 67656c71 665f6368 _check.zgelqf_ch │ │ │ │ 0x0002a994 65636b00 7a676571 70335f63 6865636b eck.zgeqp3_check │ │ │ │ 0x0002a9a4 007a6765 7170665f 63686563 6b007a67 .zgeqpf_check.zg │ │ │ │ 0x0002a9b4 656c7364 5f636865 636b007a 67657172 elsd_check.zgeqr │ │ │ │ - 0x0002a9c4 32705f63 6865636b 007a6765 7172325f 2p_check.zgeqr2_ │ │ │ │ - 0x0002a9d4 63686563 6b007a67 65717266 5f636865 check.zgeqrf_che │ │ │ │ - 0x0002a9e4 636b007a 67657172 66705f63 6865636b ck.zgeqrfp_check │ │ │ │ + 0x0002a9c4 325f6368 65636b00 7a676571 7232705f 2_check.zgeqr2p_ │ │ │ │ + 0x0002a9d4 63686563 6b007a67 65717266 705f6368 check.zgeqrfp_ch │ │ │ │ + 0x0002a9e4 65636b00 7a676571 72665f63 6865636b eck.zgeqrf_check │ │ │ │ 0x0002a9f4 007a6865 7464325f 63686563 6b007a67 .zhetd2_check.zg │ │ │ │ 0x0002aa04 65737664 5f636865 636b007a 67656c71 esvd_check.zgelq │ │ │ │ 0x0002aa14 665f007a 756e676c 715f007a 67656272 f_.zunglq_.zgebr │ │ │ │ 0x0002aa24 645f007a 756e6762 725f007a 67657172 d_.zungbr_.zgeqr │ │ │ │ 0x0002aa34 665f007a 756e6771 725f007a 68657472 f_.zungqr_.zhetr │ │ │ │ 0x0002aa44 645f6368 65636b00 7a676573 64645f63 d_check.zgesdd_c │ │ │ │ - 0x0002aa54 6865636b 007a756e 6732725f 63686563 heck.zung2r_chec │ │ │ │ - 0x0002aa64 6b007a75 6e676272 5f636865 636b007a k.zungbr_check.z │ │ │ │ - 0x0002aa74 756e676c 715f6368 65636b00 7a756e67 unglq_check.zung │ │ │ │ - 0x0002aa84 71725f63 6865636b 007a756e 676c325f qr_check.zungl2_ │ │ │ │ - 0x0002aa94 63686563 6b007a75 6e677472 5f636865 check.zungtr_che │ │ │ │ - 0x0002aaa4 636b007a 756e6d32 725f6368 65636b00 ck.zunm2r_check. │ │ │ │ - 0x0002aab4 7a756e6d 6c325f63 6865636b 007a756e zunml2_check.zun │ │ │ │ - 0x0002aac4 6d62725f 63686563 6b007a75 6e6d6c71 mbr_check.zunmlq │ │ │ │ + 0x0002aa54 6865636b 007a756e 6762725f 63686563 heck.zungbr_chec │ │ │ │ + 0x0002aa64 6b007a75 6e676c71 5f636865 636b007a k.zunglq_check.z │ │ │ │ + 0x0002aa74 756e6771 725f6368 65636b00 7a756e67 ungqr_check.zung │ │ │ │ + 0x0002aa84 32725f63 6865636b 007a756e 676c325f 2r_check.zungl2_ │ │ │ │ + 0x0002aa94 63686563 6b007a75 6e6d3272 5f636865 check.zunm2r_che │ │ │ │ + 0x0002aaa4 636b007a 756e6774 725f6368 65636b00 ck.zungtr_check. │ │ │ │ + 0x0002aab4 7a756e6d 62725f63 6865636b 007a756e zunmbr_check.zun │ │ │ │ + 0x0002aac4 6d6c325f 63686563 6b007a75 6e6d6c71 ml2_check.zunmlq │ │ │ │ 0x0002aad4 5f636865 636b007a 756e6d71 725f6368 _check.zunmqr_ch │ │ │ │ 0x0002aae4 65636b00 7a756e6d 74725f63 6865636b eck.zunmtr_check │ │ │ │ 0x0002aaf4 00636762 636f6e5f 00736c61 6d63685f .cgbcon_.slamch_ │ │ │ │ 0x0002ab04 00636c61 7462735f 00696361 6d61785f .clatbs_.icamax_ │ │ │ │ 0x0002ab14 00725f69 6d616700 63737273 636c5f00 .r_imag.csrscl_. │ │ │ │ 0x0002ab24 636c6163 6e325f00 63646f74 635f6632 clacn2_.cdotc_f2 │ │ │ │ 0x0002ab34 635f0063 61787079 5f006367 62657175 c_.caxpy_.cgbequ │ │ │ │ 0x0002ab44 5f006367 6273765f 00636762 7472665f _.cgbsv_.cgbtrf_ │ │ │ │ 0x0002ab54 00636762 7472735f 00636762 65717562 .cgbtrs_.cgbequb │ │ │ │ 0x0002ab64 5f006367 62746632 5f006373 7761705f _.cgbtf2_.cswap_ │ │ │ │ 0x0002ab74 00635f64 69760063 7363616c 5f006367 .c_div.cscal_.cg │ │ │ │ 0x0002ab84 6572755f 00636762 7266735f 0063636f eru_.cgbrfs_.cco │ │ │ │ - 0x0002ab94 70795f00 6367626d 765f0063 74627376 py_.cgbmv_.ctbsv │ │ │ │ - 0x0002aba4 5f006367 656d765f 00636c61 6367765f _.cgemv_.clacgv_ │ │ │ │ - 0x0002abb4 00636762 7376785f 00636c61 6e67625f .cgbsvx_.clangb_ │ │ │ │ - 0x0002abc4 00636c61 6e74625f 00636c61 6370795f .clantb_.clacpy_ │ │ │ │ - 0x0002abd4 00635f61 62730063 6c617167 625f0063 .c_abs.claqgb_.c │ │ │ │ + 0x0002ab94 70795f00 6367626d 765f0063 67627376 py_.cgbmv_.cgbsv │ │ │ │ + 0x0002aba4 785f0063 6c616e67 625f0063 6c616e74 x_.clangb_.clant │ │ │ │ + 0x0002abb4 625f0063 6c616370 795f0063 5f616273 b_.clacpy_.c_abs │ │ │ │ + 0x0002abc4 00636c61 7167625f 00637462 73765f00 .claqgb_.ctbsv_. │ │ │ │ + 0x0002abd4 6367656d 765f0063 6c616367 765f0063 cgemv_.clacgv_.c │ │ │ │ 0x0002abe4 67656261 6b5f0063 73736361 6c5f0063 gebak_.csscal_.c │ │ │ │ 0x0002abf4 62647371 725f0073 6c617274 675f0063 bdsqr_.slartg_.c │ │ │ │ 0x0002ac04 6c617372 5f00706f 775f6464 00736c61 lasr_.pow_dd.sla │ │ │ │ 0x0002ac14 7376325f 00637372 6f745f00 736c6173 sv2_.csrot_.slas │ │ │ │ 0x0002ac24 325f0072 5f736967 6e00736c 61737131 2_.r_sign.slasq1 │ │ │ │ - 0x0002ac34 5f006367 6562616c 5f007363 6e726d32 _.cgebal_.scnrm2 │ │ │ │ - 0x0002ac44 5f007369 736e616e 5f006367 62627264 _.sisnan_.cgbbrd │ │ │ │ - 0x0002ac54 5f00636c 61736574 5f00636c 61726776 _.claset_.clargv │ │ │ │ - 0x0002ac64 5f00636c 61727476 5f00636c 61727467 _.clartv_.clartg │ │ │ │ - 0x0002ac74 5f006372 6f745f00 725f636e 6a670063 _.crot_.r_cnjg.c │ │ │ │ - 0x0002ac84 6765636f 6e5f0063 6c617472 735f0063 gecon_.clatrs_.c │ │ │ │ - 0x0002ac94 67656264 325f0063 6c617266 675f0063 gebd2_.clarfg_.c │ │ │ │ - 0x0002aca4 6c617266 5f00636c 61627264 5f006367 larf_.clabrd_.cg │ │ │ │ - 0x0002acb4 656d6d5f 00636c61 7377705f 00637472 emm_.claswp_.ctr │ │ │ │ - 0x0002acc4 736d5f00 63676565 735f0073 6c616261 sm_.cgees_.slaba │ │ │ │ - 0x0002acd4 645f0063 6c616e67 655f0063 6c617363 d_.clange_.clasc │ │ │ │ - 0x0002ace4 6c5f0063 67656872 645f0063 68736571 l_.cgehrd_.chseq │ │ │ │ - 0x0002acf4 725f0063 74727365 6e5f0063 756e6768 r_.ctrsen_.cungh │ │ │ │ - 0x0002ad04 725f0063 67656571 755f0063 67656573 r_.cgeequ_.cgees │ │ │ │ - 0x0002ad14 785f0073 6c617363 6c5f0063 62626373 x_.slascl_.cbbcs │ │ │ │ - 0x0002ad24 645f0073 6c617274 67735f00 6174616e d_.slartgs_.atan │ │ │ │ - 0x0002ad34 32007369 6e636f73 00736c61 72746770 2.sincos.slartgp │ │ │ │ - 0x0002ad44 5f007371 72746600 63676565 7175625f _.sqrtf.cgeequb_ │ │ │ │ + 0x0002ac34 5f006367 62627264 5f00636c 61736574 _.cgbbrd_.claset │ │ │ │ + 0x0002ac44 5f00636c 61726776 5f00636c 61727476 _.clargv_.clartv │ │ │ │ + 0x0002ac54 5f00636c 61727467 5f006372 6f745f00 _.clartg_.crot_. │ │ │ │ + 0x0002ac64 725f636e 6a670063 67656264 325f0063 r_cnjg.cgebd2_.c │ │ │ │ + 0x0002ac74 6c617266 675f0063 6c617266 5f006367 larfg_.clarf_.cg │ │ │ │ + 0x0002ac84 6562616c 5f007363 6e726d32 5f007369 ebal_.scnrm2_.si │ │ │ │ + 0x0002ac94 736e616e 5f006367 65636f6e 5f00636c snan_.cgecon_.cl │ │ │ │ + 0x0002aca4 61747273 5f00636c 61627264 5f006367 atrs_.clabrd_.cg │ │ │ │ + 0x0002acb4 656d6d5f 00636765 6571755f 00636c61 emm_.cgeequ_.cla │ │ │ │ + 0x0002acc4 7377705f 00637472 736d5f00 63676565 swp_.ctrsm_.cgee │ │ │ │ + 0x0002acd4 735f0073 6c616261 645f0063 6c616e67 s_.slabad_.clang │ │ │ │ + 0x0002ace4 655f0063 6c617363 6c5f0063 67656872 e_.clascl_.cgehr │ │ │ │ + 0x0002acf4 645f0063 68736571 725f0063 74727365 d_.chseqr_.ctrse │ │ │ │ + 0x0002ad04 6e5f0063 756e6768 725f0063 67656573 n_.cunghr_.cgees │ │ │ │ + 0x0002ad14 785f0073 6c617363 6c5f0063 67656571 x_.slascl_.cgeeq │ │ │ │ + 0x0002ad24 75625f00 63626263 73645f00 736c6172 ub_.cbbcsd_.slar │ │ │ │ + 0x0002ad34 7467735f 00617461 6e320073 696e636f tgs_.atan2.sinco │ │ │ │ + 0x0002ad44 7300736c 61727467 705f0073 71727466 s.slartgp_.sqrtf │ │ │ │ 0x0002ad54 00636765 65765f00 63747265 76635f00 .cgeev_.ctrevc_. │ │ │ │ 0x0002ad64 6973616d 61785f00 63676568 64325f00 isamax_.cgehd2_. │ │ │ │ - 0x0002ad74 6367656c 71325f00 636c6172 66745f00 cgelq2_.clarft_. │ │ │ │ - 0x0002ad84 636c6172 66625f00 63676565 76785f00 clarfb_.cgeevx_. │ │ │ │ - 0x0002ad94 63747273 6e615f00 63676567 735f0063 ctrsna_.cgegs_.c │ │ │ │ - 0x0002ada4 67676261 6c5f0063 756e6d71 725f0063 ggbal_.cunmqr_.c │ │ │ │ - 0x0002adb4 67676872 645f0063 68676571 7a5f0063 gghrd_.chgeqz_.c │ │ │ │ - 0x0002adc4 67676261 6b5f0063 6c616872 325f0063 ggbak_.clahr2_.c │ │ │ │ - 0x0002add4 74726d6d 5f006367 65716c32 5f006367 trmm_.cgeql2_.cg │ │ │ │ - 0x0002ade4 656c735f 00637472 7472735f 0063756e els_.ctrtrs_.cun │ │ │ │ - 0x0002adf4 6d6c715f 00636765 6d717274 5f006367 mlq_.cgemqrt_.cg │ │ │ │ - 0x0002ae04 6567765f 00637467 6576635f 00636765 egv_.ctgevc_.cge │ │ │ │ - 0x0002ae14 6c73785f 00636765 7170665f 00636c61 lsx_.cgeqpf_.cla │ │ │ │ - 0x0002ae24 6963315f 0063756e 6d32725f 00636c61 ic1_.cunm2r_.cla │ │ │ │ - 0x0002ae34 747a6d5f 0063747a 7271665f 00636765 tzm_.ctzrqf_.cge │ │ │ │ - 0x0002ae44 6c73795f 00636765 7170335f 0063756e lsy_.cgeqp3_.cun │ │ │ │ - 0x0002ae54 6d727a5f 0063747a 727a665f 00636765 mrz_.ctzrzf_.cge │ │ │ │ - 0x0002ae64 6c73645f 0063756e 6d62725f 00636c61 lsd_.cunmbr_.cla │ │ │ │ - 0x0002ae74 6c73645f 00736c61 7365745f 00636765 lsd_.slaset_.cge │ │ │ │ - 0x0002ae84 7172325f 00636765 716c665f 00636c61 qr2_.cgeqlf_.cla │ │ │ │ - 0x0002ae94 7170325f 00636c61 7170735f 00636765 qp2_.claqps_.cge │ │ │ │ - 0x0002aea4 71723270 5f00636c 61726667 705f0063 qr2p_.clarfgp_.c │ │ │ │ - 0x0002aeb4 67656c73 735f0063 67657172 745f0063 gelss_.cgeqrt_.c │ │ │ │ + 0x0002ad74 6367656c 71325f00 63676567 735f0063 cgelq2_.cgegs_.c │ │ │ │ + 0x0002ad84 67676261 6c5f0063 756e6d71 725f0063 ggbal_.cunmqr_.c │ │ │ │ + 0x0002ad94 67676872 645f0063 68676571 7a5f0063 gghrd_.chgeqz_.c │ │ │ │ + 0x0002ada4 67676261 6b5f0063 67656576 785f0063 ggbak_.cgeevx_.c │ │ │ │ + 0x0002adb4 7472736e 615f0063 6c617266 745f0063 trsna_.clarft_.c │ │ │ │ + 0x0002adc4 6c617266 625f0063 6c616872 325f0063 larfb_.clahr2_.c │ │ │ │ + 0x0002add4 74726d6d 5f006367 656c735f 00637472 trmm_.cgels_.ctr │ │ │ │ + 0x0002ade4 7472735f 0063756e 6d6c715f 00636765 trs_.cunmlq_.cge │ │ │ │ + 0x0002adf4 67765f00 63746765 76635f00 63676571 gv_.ctgevc_.cgeq │ │ │ │ + 0x0002ae04 6c325f00 6367656c 73645f00 63756e6d l2_.cgelsd_.cunm │ │ │ │ + 0x0002ae14 62725f00 636c616c 73645f00 736c6173 br_.clalsd_.slas │ │ │ │ + 0x0002ae24 65745f00 6367656d 7172745f 00636765 et_.cgemqrt_.cge │ │ │ │ + 0x0002ae34 7172325f 00636765 6c73735f 00636765 qr2_.cgelss_.cge │ │ │ │ + 0x0002ae44 716c665f 00636765 7170335f 00636c61 qlf_.cgeqp3_.cla │ │ │ │ + 0x0002ae54 7170325f 00636c61 7170735f 00636765 qp2_.claqps_.cge │ │ │ │ + 0x0002ae64 6c73785f 00636765 7170665f 00636c61 lsx_.cgeqpf_.cla │ │ │ │ + 0x0002ae74 6963315f 0063756e 6d32725f 00636c61 ic1_.cunm2r_.cla │ │ │ │ + 0x0002ae84 747a6d5f 0063747a 7271665f 00636765 tzm_.ctzrqf_.cge │ │ │ │ + 0x0002ae94 6c73795f 0063756e 6d727a5f 0063747a lsy_.cunmrz_.ctz │ │ │ │ + 0x0002aea4 727a665f 00636765 71723270 5f00636c rzf_.cgeqr2p_.cl │ │ │ │ + 0x0002aeb4 61726667 705f0063 67657172 745f0063 arfgp_.cgeqrt_.c │ │ │ │ 0x0002aec4 67657172 74335f00 63676571 7266705f geqrt3_.cgeqrfp_ │ │ │ │ 0x0002aed4 00636765 71727432 5f006367 6572635f .cgeqrt2_.cgerc_ │ │ │ │ - 0x0002aee4 00637472 6d765f00 63676574 72735f00 .ctrmv_.cgetrs_. │ │ │ │ - 0x0002aef4 63676572 71325f00 63676573 63325f00 cgerq2_.cgesc2_. │ │ │ │ - 0x0002af04 63676572 71665f00 63676574 63325f00 cgerqf_.cgetc2_. │ │ │ │ - 0x0002af14 63676572 66735f00 63676574 72695f00 cgerfs_.cgetri_. │ │ │ │ + 0x0002aee4 00637472 6d765f00 63676572 71325f00 .ctrmv_.cgerq2_. │ │ │ │ + 0x0002aef4 63676574 72735f00 63676572 71665f00 cgetrs_.cgerqf_. │ │ │ │ + 0x0002af04 63676573 63325f00 63676572 66735f00 cgesc2_.cgerfs_. │ │ │ │ + 0x0002af14 63676574 63325f00 63676574 72695f00 cgetc2_.cgetri_. │ │ │ │ 0x0002af24 63676573 76785f00 636c616e 74725f00 cgesvx_.clantr_. │ │ │ │ 0x0002af34 636c6171 67655f00 63676765 735f0063 claqge_.cgges_.c │ │ │ │ - 0x0002af44 74677365 6e5f0063 67676573 785f0063 tgsen_.cggesx_.c │ │ │ │ - 0x0002af54 6767676c 6d5f0063 67677172 665f0063 ggglm_.cggqrf_.c │ │ │ │ - 0x0002af64 756e6d72 715f0063 67676576 5f006367 unmrq_.cggev_.cg │ │ │ │ - 0x0002af74 67657678 5f006374 67736e61 5f006367 gevx_.ctgsna_.cg │ │ │ │ - 0x0002af84 67727166 5f006367 676c7365 5f006367 grqf_.cgglse_.cg │ │ │ │ - 0x0002af94 74636f6e 5f006367 74747273 5f006367 tcon_.cgttrs_.cg │ │ │ │ - 0x0002afa4 67737664 5f006367 67737670 5f006374 gsvd_.cggsvp_.ct │ │ │ │ - 0x0002afb4 67736a61 5f007363 6f70795f 00636774 gsja_.scopy_.cgt │ │ │ │ - 0x0002afc4 7376785f 00636c61 6e67745f 00636774 svx_.clangt_.cgt │ │ │ │ - 0x0002afd4 7266735f 00636774 7472665f 00636774 rfs_.cgttrf_.cgt │ │ │ │ - 0x0002afe4 73765f00 725f6c67 31300073 646f745f sv_.r_lg10.sdot_ │ │ │ │ - 0x0002aff4 00736178 70795f00 636c6170 6d745f00 .saxpy_.clapmt_. │ │ │ │ + 0x0002af44 74677365 6e5f0063 6767676c 6d5f0063 tgsen_.cggglm_.c │ │ │ │ + 0x0002af54 67677172 665f0063 756e6d72 715f0063 ggqrf_.cunmrq_.c │ │ │ │ + 0x0002af64 67676573 785f0063 67676576 5f006367 ggesx_.cggev_.cg │ │ │ │ + 0x0002af74 676c7365 5f006367 67727166 5f006367 glse_.cggrqf_.cg │ │ │ │ + 0x0002af84 67657678 5f006374 67736e61 5f006367 gevx_.ctgsna_.cg │ │ │ │ + 0x0002af94 67737664 5f006367 67737670 5f006374 gsvd_.cggsvp_.ct │ │ │ │ + 0x0002afa4 67736a61 5f007363 6f70795f 00636774 gsja_.scopy_.cgt │ │ │ │ + 0x0002afb4 636f6e5f 00636774 7472735f 00725f6c con_.cgttrs_.r_l │ │ │ │ + 0x0002afc4 67313000 73646f74 5f007361 7870795f g10.sdot_.saxpy_ │ │ │ │ + 0x0002afd4 00636774 7376785f 00636c61 6e67745f .cgtsvx_.clangt_ │ │ │ │ + 0x0002afe4 00636774 7266735f 00636774 7472665f .cgtrfs_.cgttrf_ │ │ │ │ + 0x0002aff4 00636774 73765f00 636c6170 6d745f00 .cgtsv_.clapmt_. │ │ │ │ 0x0002b004 63756e6d 72325f00 63756e67 32725f00 cunmr2_.cung2r_. │ │ │ │ 0x0002b014 63677474 73325f00 63686265 765f0063 cgtts2_.chbev_.c │ │ │ │ 0x0002b024 6c616e68 625f0063 68627472 645f0073 lanhb_.chbtrd_.s │ │ │ │ 0x0002b034 73746572 665f0063 73746571 725f0063 sterf_.csteqr_.c │ │ │ │ 0x0002b044 68626576 645f0063 73746564 635f0063 hbevd_.cstedc_.c │ │ │ │ - 0x0002b054 68626776 5f006370 62737466 5f006368 hbgv_.cpbstf_.ch │ │ │ │ - 0x0002b064 62677374 5f00636c 6167746d 5f006367 bgst_.clagtm_.cg │ │ │ │ - 0x0002b074 65736464 5f007362 64736463 5f00636c esdd_.sbdsdc_.cl │ │ │ │ - 0x0002b084 61637032 5f00636c 6163726d 5f00636c acp2_.clacrm_.cl │ │ │ │ - 0x0002b094 6172636d 5f006368 62657678 5f007373 arcm_.chbevx_.ss │ │ │ │ - 0x0002b0a4 7465627a 5f006373 7465696e 5f006368 tebz_.cstein_.ch │ │ │ │ - 0x0002b0b4 62677664 5f006368 65636f6e 5f006368 bgvd_.checon_.ch │ │ │ │ - 0x0002b0c4 65747273 5f006368 62677678 5f006368 etrs_.chbgvx_.ch │ │ │ │ - 0x0002b0d4 65636f6e 5f726f6f 6b5f0063 68657472 econ_rook_.chetr │ │ │ │ - 0x0002b0e4 735f726f 6f6b5f00 63686565 765f0063 s_rook_.cheev_.c │ │ │ │ + 0x0002b054 6c616774 6d5f0063 68626776 5f006370 lagtm_.chbgv_.cp │ │ │ │ + 0x0002b064 62737466 5f006368 62677374 5f006368 bstf_.chbgst_.ch │ │ │ │ + 0x0002b074 62657678 5f007373 7465627a 5f006373 bevx_.sstebz_.cs │ │ │ │ + 0x0002b084 7465696e 5f006368 62677664 5f006367 tein_.chbgvd_.cg │ │ │ │ + 0x0002b094 65736464 5f007362 64736463 5f00636c esdd_.sbdsdc_.cl │ │ │ │ + 0x0002b0a4 61637032 5f00636c 6163726d 5f00636c acp2_.clacrm_.cl │ │ │ │ + 0x0002b0b4 6172636d 5f006368 65636f6e 5f006368 arcm_.checon_.ch │ │ │ │ + 0x0002b0c4 65747273 5f006368 65636f6e 5f726f6f etrs_.checon_roo │ │ │ │ + 0x0002b0d4 6b5f0063 68657472 735f726f 6f6b5f00 k_.chetrs_rook_. │ │ │ │ + 0x0002b0e4 63686267 76785f00 63686565 765f0063 chbgvx_.cheev_.c │ │ │ │ 0x0002b0f4 6c616e68 655f0063 68657472 645f0063 lanhe_.chetrd_.c │ │ │ │ 0x0002b104 756e6774 725f0063 68656576 645f0063 ungtr_.cheevd_.c │ │ │ │ 0x0002b114 756e6d74 725f0063 68656776 5f006368 unmtr_.chegv_.ch │ │ │ │ - 0x0002b124 65677664 5f006368 65657672 5f00636c egvd_.cheevr_.cl │ │ │ │ - 0x0002b134 616e7379 5f006373 74656d72 5f006368 ansy_.cstemr_.ch │ │ │ │ - 0x0002b144 65657175 625f0063 6c617373 715f0063 eequb_.classq_.c │ │ │ │ - 0x0002b154 68656776 785f0063 68656576 785f0063 hegvx_.cheevx_.c │ │ │ │ + 0x0002b124 65657672 5f00636c 616e7379 5f006373 eevr_.clansy_.cs │ │ │ │ + 0x0002b134 74656d72 5f006368 65657678 5f006368 temr_.cheevx_.ch │ │ │ │ + 0x0002b144 65677664 5f006368 65657175 625f0063 egvd_.cheequb_.c │ │ │ │ + 0x0002b154 6c617373 715f0063 68656776 785f0063 lassq_.chegvx_.c │ │ │ │ 0x0002b164 68657376 5f726f6f 6b5f0063 68657472 hesv_rook_.chetr │ │ │ │ 0x0002b174 665f726f 6f6b5f00 63686573 765f0063 f_rook_.chesv_.c │ │ │ │ 0x0002b184 68657472 665f0063 68657472 73325f00 hetrf_.chetrs2_. │ │ │ │ 0x0002b194 63686573 76785f00 63686572 66735f00 chesvx_.cherfs_. │ │ │ │ 0x0002b1a4 636c6172 32765f00 63686573 77617072 clar2v_.cheswapr │ │ │ │ 0x0002b1b4 5f006368 65746432 5f006368 656d765f _.chetd2_.chemv_ │ │ │ │ - 0x0002b1c4 00636865 72325f00 63676573 76645f00 .cher2_.cgesvd_. │ │ │ │ - 0x0002b1d4 636c6168 65665f00 63686574 66325f00 clahef_.chetf2_. │ │ │ │ + 0x0002b1c4 00636865 72325f00 636c6168 65665f00 .cher2_.clahef_. │ │ │ │ + 0x0002b1d4 63686574 66325f00 63676573 76645f00 chetf2_.cgesvd_. │ │ │ │ 0x0002b1e4 636c6174 72645f00 63686572 326b5f00 clatrd_.cher2k_. │ │ │ │ - 0x0002b1f4 63686574 7269325f 00636865 7472695f chetri2_.chetri_ │ │ │ │ - 0x0002b204 00636865 74726932 785f0063 6c616865 .chetri2x_.clahe │ │ │ │ - 0x0002b214 665f726f 6f6b5f00 63686574 66325f72 f_rook_.chetf2_r │ │ │ │ - 0x0002b224 6f6f6b5f 00636865 725f0073 6c617079 ook_.cher_.slapy │ │ │ │ - 0x0002b234 325f0063 7379636f 6e765f00 63686c61 2_.csyconv_.chla │ │ │ │ - 0x0002b244 5f747261 6e737479 70655f00 63686574 _transtype_.chet │ │ │ │ - 0x0002b254 72695f72 6f6f6b5f 00636870 636f6e5f ri_rook_.chpcon_ │ │ │ │ - 0x0002b264 00636870 7472735f 00636870 65765f00 .chptrs_.chpev_. │ │ │ │ - 0x0002b274 636c616e 68705f00 63687074 72645f00 clanhp_.chptrd_. │ │ │ │ - 0x0002b284 63757067 74725f00 63686672 6b5f0063 cupgtr_.chfrk_.c │ │ │ │ - 0x0002b294 6865726b 5f006368 70657664 5f006375 herk_.chpevd_.cu │ │ │ │ - 0x0002b2a4 706d7472 5f006368 7067765f 00637070 pmtr_.chpgv_.cpp │ │ │ │ - 0x0002b2b4 7472665f 00636870 6773745f 00637470 trf_.chpgst_.ctp │ │ │ │ - 0x0002b2c4 6d765f00 63747073 765f0063 68707232 mv_.ctpsv_.chpr2 │ │ │ │ - 0x0002b2d4 5f006368 706d765f 00636870 6776645f _.chpmv_.chpgvd_ │ │ │ │ + 0x0002b1f4 636c6168 65665f72 6f6f6b5f 00636865 clahef_rook_.che │ │ │ │ + 0x0002b204 7466325f 726f6f6b 5f006368 65747269 tf2_rook_.chetri │ │ │ │ + 0x0002b214 325f0063 68657472 695f0063 68657472 2_.chetri_.chetr │ │ │ │ + 0x0002b224 6932785f 00636865 725f0073 6c617079 i2x_.cher_.slapy │ │ │ │ + 0x0002b234 325f0063 7379636f 6e765f00 63686574 2_.csyconv_.chet │ │ │ │ + 0x0002b244 72695f72 6f6f6b5f 0063686c 615f7472 ri_rook_.chla_tr │ │ │ │ + 0x0002b254 616e7374 7970655f 00636866 726b5f00 anstype_.chfrk_. │ │ │ │ + 0x0002b264 63686572 6b5f0063 6870636f 6e5f0063 cherk_.chpcon_.c │ │ │ │ + 0x0002b274 68707472 735f0063 68706576 5f00636c hptrs_.chpev_.cl │ │ │ │ + 0x0002b284 616e6870 5f006368 70747264 5f006375 anhp_.chptrd_.cu │ │ │ │ + 0x0002b294 70677472 5f006368 70657664 5f006375 pgtr_.chpevd_.cu │ │ │ │ + 0x0002b2a4 706d7472 5f006368 70677374 5f006374 pmtr_.chpgst_.ct │ │ │ │ + 0x0002b2b4 706d765f 00636870 72325f00 6368706d pmv_.chpr2_.chpm │ │ │ │ + 0x0002b2c4 765f0063 74707376 5f006368 7067765f v_.ctpsv_.chpgv_ │ │ │ │ + 0x0002b2d4 00637070 7472665f 00636870 6776645f .cpptrf_.chpgvd_ │ │ │ │ 0x0002b2e4 00636870 6776785f 00636870 6576785f .chpgvx_.chpevx_ │ │ │ │ 0x0002b2f4 00636870 73765f00 63687074 72665f00 .chpsv_.chptrf_. │ │ │ │ 0x0002b304 63687073 76785f00 63687072 66735f00 chpsvx_.chprfs_. │ │ │ │ 0x0002b314 63687074 72695f00 63687365 696e5f00 chptri_.chsein_. │ │ │ │ 0x0002b324 636c616e 68735f00 636c6165 696e5f00 clanhs_.claein_. │ │ │ │ - 0x0002b334 636c6171 72305f00 636c6168 71725f00 claqr0_.clahqr_. │ │ │ │ - 0x0002b344 63687072 5f00636c 615f6762 72707667 chpr_.cla_gbrpvg │ │ │ │ - 0x0002b354 72775f00 636c615f 6762616d 765f0069 rw_.cla_gbamv_.i │ │ │ │ - 0x0002b364 6c617472 616e735f 00636c61 5f676272 latrans_.cla_gbr │ │ │ │ - 0x0002b374 636f6e64 5f785f00 636c615f 67627263 cond_x_.cla_gbrc │ │ │ │ - 0x0002b384 6f6e645f 635f0070 6f775f63 6900635f ond_c_.pow_ci.c_ │ │ │ │ - 0x0002b394 73717274 00636c61 5f676572 70766772 sqrt.cla_gerpvgr │ │ │ │ - 0x0002b3a4 775f0063 6c615f67 6572636f 6e645f63 w_.cla_gercond_c │ │ │ │ + 0x0002b334 63687072 5f00636c 61717230 5f00636c chpr_.claqr0_.cl │ │ │ │ + 0x0002b344 61687172 5f00636c 615f6762 72636f6e ahqr_.cla_gbrcon │ │ │ │ + 0x0002b354 645f785f 00636c61 5f676272 636f6e64 d_x_.cla_gbrcond │ │ │ │ + 0x0002b364 5f635f00 636c615f 67627270 76677277 _c_.cla_gbrpvgrw │ │ │ │ + 0x0002b374 5f00636c 615f6762 616d765f 00696c61 _.cla_gbamv_.ila │ │ │ │ + 0x0002b384 7472616e 735f0070 6f775f63 6900635f trans_.pow_ci.c_ │ │ │ │ + 0x0002b394 73717274 00636c61 5f676572 636f6e64 sqrt.cla_gercond │ │ │ │ + 0x0002b3a4 5f635f00 636c615f 67657270 76677277 _c_.cla_gerpvgrw │ │ │ │ 0x0002b3b4 5f00636c 615f6765 616d765f 00636c61 _.cla_geamv_.cla │ │ │ │ 0x0002b3c4 5f676572 636f6e64 5f785f00 636c615f _gercond_x_.cla_ │ │ │ │ 0x0002b3d4 68657263 6f6e645f 785f0063 6c615f6c hercond_x_.cla_l │ │ │ │ 0x0002b3e4 696e5f62 6572725f 00636c61 5f686572 in_berr_.cla_her │ │ │ │ 0x0002b3f4 636f6e64 5f635f00 636c615f 6865616d cond_c_.cla_heam │ │ │ │ 0x0002b404 765f0069 6c617570 6c6f5f00 636c615f v_.ilauplo_.cla_ │ │ │ │ - 0x0002b414 706f7263 6f6e645f 785f0063 706f7472 porcond_x_.cpotr │ │ │ │ - 0x0002b424 735f0063 6c615f70 6f72636f 6e645f63 s_.cla_porcond_c │ │ │ │ - 0x0002b434 5f00636c 615f706f 72707667 72775f00 _.cla_porpvgrw_. │ │ │ │ - 0x0002b444 636c615f 68657270 76677277 5f00636c cla_herpvgrw_.cl │ │ │ │ + 0x0002b414 68657270 76677277 5f00636c 615f706f herpvgrw_.cla_po │ │ │ │ + 0x0002b424 72636f6e 645f635f 0063706f 7472735f rcond_c_.cpotrs_ │ │ │ │ + 0x0002b434 00636c61 5f706f72 70766772 775f0063 .cla_porpvgrw_.c │ │ │ │ + 0x0002b444 6c615f70 6f72636f 6e645f78 5f00636c la_porcond_x_.cl │ │ │ │ 0x0002b454 615f7777 61646477 5f00636c 615f7379 a_wwaddw_.cla_sy │ │ │ │ 0x0002b464 72636f6e 645f635f 00637379 7472735f rcond_c_.csytrs_ │ │ │ │ 0x0002b474 00636c61 5f737972 636f6e64 5f785f00 .cla_syrcond_x_. │ │ │ │ 0x0002b484 636c615f 7379616d 765f0073 6373756d cla_syamv_.scsum │ │ │ │ 0x0002b494 315f0069 636d6178 315f0063 6c61636f 1_.icmax1_.claco │ │ │ │ 0x0002b4a4 6e5f0063 6c615f73 79727076 6772775f n_.cla_syrpvgrw_ │ │ │ │ 0x0002b4b4 00636c61 6469765f 00736c61 6469765f .cladiv_.sladiv_ │ │ │ │ @@ -498,482 +498,482 @@ │ │ │ │ 0x0002b554 6c616d63 335f0073 6e726d32 5f007367 lamc3_.snrm2_.sg │ │ │ │ 0x0002b564 656d765f 00636c61 6c73615f 00736c61 emv_.clalsa_.sla │ │ │ │ 0x0002b574 7364745f 00636c61 6e68745f 00736c61 sdt_.clanht_.sla │ │ │ │ 0x0002b584 7373715f 00636c61 6e73625f 00736c61 ssq_.clansb_.sla │ │ │ │ 0x0002b594 6e73745f 00736c61 7364615f 00736c61 nst_.slasda_.sla │ │ │ │ 0x0002b5a4 7364715f 00736c61 7372745f 00636c61 sdq_.slasrt_.cla │ │ │ │ 0x0002b5b4 6e73705f 00636c61 706c6c5f 00636c61 nsp_.clapll_.cla │ │ │ │ - 0x0002b5c4 706d725f 00636c61 6e74705f 00636c61 pmr_.clantp_.cla │ │ │ │ - 0x0002b5d4 7168625f 00636c61 7168655f 00636c61 qhb_.claqhe_.cla │ │ │ │ - 0x0002b5e4 7168705f 00636c61 7172315f 00695f6e qhp_.claqr1_.i_n │ │ │ │ + 0x0002b5c4 6e74705f 00636c61 706d725f 00636c61 ntp_.clapmr_.cla │ │ │ │ + 0x0002b5d4 7168705f 00636c61 7168655f 00636c61 qhp_.claqhe_.cla │ │ │ │ + 0x0002b5e4 7168625f 00636c61 7172315f 00695f6e qhb_.claqr1_.i_n │ │ │ │ 0x0002b5f4 696e7400 636c6171 73625f00 636c6171 int.claqsb_.claq │ │ │ │ 0x0002b604 73705f00 636c6171 72335f00 636c6171 sp_.claqr3_.claq │ │ │ │ 0x0002b614 72355f00 636c6171 72345f00 636c6171 r5_.claqr4_.claq │ │ │ │ 0x0002b624 72325f00 63747265 78635f00 63756e6d r2_.ctrexc_.cunm │ │ │ │ 0x0002b634 68725f00 636c6171 73795f00 696c6163 hr_.claqsy_.ilac │ │ │ │ 0x0002b644 6c635f00 696c6163 6c725f00 736c6170 lc_.ilaclr_.slap │ │ │ │ 0x0002b654 79335f00 636c6172 31765f00 636c6172 y3_.clar1v_.clar │ │ │ │ 0x0002b664 6e765f00 736c6172 75765f00 635f6578 nv_.slaruv_.c_ex │ │ │ │ 0x0002b674 7000636c 61727363 6c325f00 636c6172 p.clarscl2_.clar │ │ │ │ - 0x0002b684 7a5f0063 6c61727a 745f0063 6c617363 z_.clarzt_.clasc │ │ │ │ - 0x0002b694 6c325f00 636c6172 7a625f00 636c616e l2_.clarzb_.clan │ │ │ │ + 0x0002b684 7a5f0063 6c61727a 745f0063 6c61727a z_.clarzt_.clarz │ │ │ │ + 0x0002b694 625f0063 6c617363 6c325f00 636c616e b_.clascl2_.clan │ │ │ │ 0x0002b6a4 68665f00 636c6172 72765f00 736c6172 hf_.clarrv_.slar │ │ │ │ 0x0002b6b4 72625f00 736c6172 72665f00 636c6174 rb_.slarrf_.clat │ │ │ │ 0x0002b6c4 64665f00 636c6173 79665f00 636c6174 df_.clasyf_.clat │ │ │ │ - 0x0002b6d4 727a5f00 63706263 6f6e5f00 63646f74 rz_.cpbcon_.cdot │ │ │ │ - 0x0002b6e4 755f6632 635f0063 6c617379 665f726f u_f2c_.clasyf_ro │ │ │ │ - 0x0002b6f4 6f6b5f00 63706265 71755f00 63706273 ok_.cpbequ_.cpbs │ │ │ │ - 0x0002b704 765f0063 70627472 665f0063 70627472 v_.cpbtrf_.cpbtr │ │ │ │ - 0x0002b714 735f0063 70627466 325f0063 6c617470 s_.cpbtf2_.clatp │ │ │ │ - 0x0002b724 735f0063 70627376 785f0063 70627266 s_.cpbsvx_.cpbrf │ │ │ │ - 0x0002b734 735f0063 74727376 5f006368 626d765f s_.ctrsv_.chbmv_ │ │ │ │ - 0x0002b744 00637066 7472695f 00637466 7472695f .cpftri_.ctftri_ │ │ │ │ - 0x0002b754 00637066 7472665f 00637066 7472735f .cpftrf_.cpftrs_ │ │ │ │ - 0x0002b764 00637466 736d5f00 63706f63 6f6e5f00 .ctfsm_.cpocon_. │ │ │ │ - 0x0002b774 63706f65 71755f00 63706f65 7175625f cpoequ_.cpoequb_ │ │ │ │ - 0x0002b784 00637070 73765f00 63707074 72735f00 .cppsv_.cpptrs_. │ │ │ │ - 0x0002b794 636c6172 66785f00 63707063 6f6e5f00 clarfx_.cppcon_. │ │ │ │ + 0x0002b6d4 727a5f00 63706263 6f6e5f00 636c6173 rz_.cpbcon_.clas │ │ │ │ + 0x0002b6e4 79665f72 6f6f6b5f 00637062 6571755f yf_rook_.cpbequ_ │ │ │ │ + 0x0002b6f4 0063646f 74755f66 32635f00 636c6174 .cdotu_f2c_.clat │ │ │ │ + 0x0002b704 70735f00 63706273 765f0063 70627472 ps_.cpbsv_.cpbtr │ │ │ │ + 0x0002b714 665f0063 70627472 735f0063 70627466 f_.cpbtrs_.cpbtf │ │ │ │ + 0x0002b724 325f0063 70627266 735f0063 68626d76 2_.cpbrfs_.chbmv │ │ │ │ + 0x0002b734 5f006370 62737678 5f006374 7273765f _.cpbsvx_.ctrsv_ │ │ │ │ + 0x0002b744 00637066 7472665f 00637066 7472735f .cpftrf_.cpftrs_ │ │ │ │ + 0x0002b754 00637466 736d5f00 63706674 72695f00 .ctfsm_.cpftri_. │ │ │ │ + 0x0002b764 63746674 72695f00 63706f65 71755f00 ctftri_.cpoequ_. │ │ │ │ + 0x0002b774 63706f63 6f6e5f00 63706f65 7175625f cpocon_.cpoequb_ │ │ │ │ + 0x0002b784 00636c61 7266785f 00637070 636f6e5f .clarfx_.cppcon_ │ │ │ │ + 0x0002b794 00637070 73765f00 63707074 72735f00 .cppsv_.cpptrs_. │ │ │ │ 0x0002b7a4 63707065 71755f00 63706f73 76785f00 cppequ_.cposvx_. │ │ │ │ 0x0002b7b4 63706f72 66735f00 63707074 72695f00 cporfs_.cpptri_. │ │ │ │ 0x0002b7c4 63747074 72695f00 63707073 76785f00 ctptri_.cppsvx_. │ │ │ │ 0x0002b7d4 63707072 66735f00 63707473 765f0063 cpprfs_.cptsv_.c │ │ │ │ 0x0002b7e4 70747472 665f0063 70747472 735f0063 pttrf_.cpttrs_.c │ │ │ │ 0x0002b7f4 7074636f 6e5f0063 70746571 725f0073 ptcon_.cpteqr_.s │ │ │ │ 0x0002b804 70747472 665f0063 70747376 785f0063 pttrf_.cptsvx_.c │ │ │ │ 0x0002b814 70747266 735f0063 70747473 325f0063 ptrfs_.cptts2_.c │ │ │ │ 0x0002b824 70737466 325f0073 6d61786c 6f635f00 pstf2_.smaxloc_. │ │ │ │ 0x0002b834 63737063 6f6e5f00 63737074 72735f00 cspcon_.csptrs_. │ │ │ │ 0x0002b844 63737073 765f0063 73707472 665f0063 cspsv_.csptrf_.c │ │ │ │ 0x0002b854 70737472 665f0063 73707376 785f0063 pstrf_.cspsvx_.c │ │ │ │ 0x0002b864 73707266 735f0063 7370725f 00637370 sprfs_.cspr_.csp │ │ │ │ - 0x0002b874 6d765f00 63737465 67725f00 63737074 mv_.cstegr_.cspt │ │ │ │ - 0x0002b884 72695f00 73737465 64635f00 63737963 ri_.sstedc_.csyc │ │ │ │ - 0x0002b894 6f6e5f00 63737963 6f6e5f72 6f6f6b5f on_.csycon_rook_ │ │ │ │ + 0x0002b874 6d765f00 63737465 67725f00 73737465 mv_.cstegr_.sste │ │ │ │ + 0x0002b884 64635f00 63737963 6f6e5f00 63737074 dc_.csycon_.cspt │ │ │ │ + 0x0002b894 72695f00 63737963 6f6e5f72 6f6f6b5f ri_.csycon_rook_ │ │ │ │ 0x0002b8a4 00637379 7472735f 726f6f6b 5f00736c .csytrs_rook_.sl │ │ │ │ 0x0002b8b4 61726e76 5f00736c 61677466 5f007361 arnv_.slagtf_.sa │ │ │ │ 0x0002b8c4 73756d5f 00736c61 6774735f 00736c61 sum_.slagts_.sla │ │ │ │ 0x0002b8d4 7272655f 00736c61 7272635f 00736c61 rre_.slarrc_.sla │ │ │ │ 0x0002b8e4 7272725f 00736c61 65325f00 736c6172 rrr_.slae2_.slar │ │ │ │ - 0x0002b8f4 726a5f00 63737972 5f006373 7973765f rj_.csyr_.csysv_ │ │ │ │ - 0x0002b904 00637379 7472665f 00637379 74727332 .csytrf_.csytrs2 │ │ │ │ + 0x0002b8f4 726a5f00 63737973 765f0063 73797472 rj_.csysv_.csytr │ │ │ │ + 0x0002b904 665f0063 73797472 73325f00 63737972 f_.csytrs2_.csyr │ │ │ │ 0x0002b914 5f006373 7973765f 726f6f6b 5f006373 _.csysv_rook_.cs │ │ │ │ 0x0002b924 79747266 5f726f6f 6b5f0063 73796d76 ytrf_rook_.csymv │ │ │ │ 0x0002b934 5f006373 79737678 5f006373 79726673 _.csysvx_.csyrfs │ │ │ │ 0x0002b944 5f006373 79657175 625f0063 73797377 _.csyequb_.csysw │ │ │ │ 0x0002b954 6170725f 00637379 7466325f 00637379 apr_.csytf2_.csy │ │ │ │ - 0x0002b964 7466325f 726f6f6b 5f006373 79747269 tf2_rook_.csytri │ │ │ │ - 0x0002b974 325f0063 73797472 695f0063 73797472 2_.csytri_.csytr │ │ │ │ - 0x0002b984 6932785f 00637462 636f6e5f 00637379 i2x_.ctbcon_.csy │ │ │ │ - 0x0002b994 7472695f 726f6f6b 5f006374 62747273 tri_rook_.ctbtrs │ │ │ │ - 0x0002b9a4 5f006374 67657863 5f006374 67657832 _.ctgexc_.ctgex2 │ │ │ │ + 0x0002b964 74726932 5f006373 79747269 5f006373 tri2_.csytri_.cs │ │ │ │ + 0x0002b974 79747269 32785f00 63737974 66325f72 ytri2x_.csytf2_r │ │ │ │ + 0x0002b984 6f6f6b5f 00637379 7472695f 726f6f6b ook_.csytri_rook │ │ │ │ + 0x0002b994 5f006374 62636f6e 5f006374 62747273 _.ctbcon_.ctbtrs │ │ │ │ + 0x0002b9a4 5f006374 67657832 5f006374 67657863 _.ctgex2_.ctgexc │ │ │ │ 0x0002b9b4 5f006374 66747470 5f006374 62726673 _.ctfttp_.ctbrfs │ │ │ │ 0x0002b9c4 5f006374 626d765f 00637466 7474725f _.ctbmv_.ctfttr_ │ │ │ │ 0x0002b9d4 00637470 636f6e5f 00637467 73796c5f .ctpcon_.ctgsyl_ │ │ │ │ 0x0002b9e4 00637470 7172745f 00637470 71727432 .ctpqrt_.ctpqrt2 │ │ │ │ 0x0002b9f4 5f006374 70726662 5f006374 67737932 _.ctprfb_.ctgsy2 │ │ │ │ 0x0002ba04 5f006374 706d7172 745f0063 74707472 _.ctpmqrt_.ctptr │ │ │ │ 0x0002ba14 735f0063 74707474 725f0063 7472636f s_.ctpttr_.ctrco │ │ │ │ 0x0002ba24 6e5f0063 74707474 665f0063 74727379 n_.ctpttf_.ctrsy │ │ │ │ 0x0002ba34 6c5f0063 74707266 735f0063 74727474 l_.ctprfs_.ctrtt │ │ │ │ 0x0002ba44 705f0063 74727266 735f0063 756e6264 p_.ctrrfs_.cunbd │ │ │ │ - 0x0002ba54 62315f00 63756e62 6462355f 0063756e b1_.cunbdb5_.cun │ │ │ │ - 0x0002ba64 62646232 5f006374 72747466 5f006375 bdb2_.ctrttf_.cu │ │ │ │ - 0x0002ba74 6e626462 335f0063 756e6264 62365f00 nbdb3_.cunbdb6_. │ │ │ │ + 0x0002ba54 62315f00 63756e62 6462355f 00637472 b1_.cunbdb5_.ctr │ │ │ │ + 0x0002ba64 7474665f 0063756e 62646233 5f006375 ttf_.cunbdb3_.cu │ │ │ │ + 0x0002ba74 6e626462 325f0063 756e6264 62365f00 nbdb2_.cunbdb6_. │ │ │ │ 0x0002ba84 63756e62 6462345f 0063756e 67326c5f cunbdb4_.cung2l_ │ │ │ │ 0x0002ba94 0063756e 676c325f 0063756e 6264625f .cungl2_.cunbdb_ │ │ │ │ 0x0002baa4 0063756e 67716c5f 0063756e 6373645f .cungql_.cuncsd_ │ │ │ │ 0x0002bab4 0063756e 6772325f 0063756e 6772715f .cungr2_.cungrq_ │ │ │ │ 0x0002bac4 0063756e 6d326c5f 0063756e 63736432 .cunm2l_.cuncsd2 │ │ │ │ 0x0002bad4 6279315f 0063756e 6d6c325f 0063756e by1_.cunml2_.cun │ │ │ │ 0x0002bae4 6d716c5f 0063756e 6d72335f 00646469 mql_.cunmr3_.ddi │ │ │ │ - 0x0002baf4 736e615f 00646c61 6d63685f 00646762 sna_.dlamch_.dgb │ │ │ │ - 0x0002bb04 636f6e5f 00646c61 7462735f 00696461 con_.dlatbs_.ida │ │ │ │ - 0x0002bb14 6d61785f 00646c61 636e325f 0064646f max_.dlacn2_.ddo │ │ │ │ - 0x0002bb24 745f0064 61787079 5f006462 64736463 t_.daxpy_.dbdsdc │ │ │ │ - 0x0002bb34 5f00646c 616e7374 5f00646c 6173636c _.dlanst_.dlascl │ │ │ │ - 0x0002bb44 5f00645f 7369676e 00646c61 7364615f _.d_sign.dlasda_ │ │ │ │ - 0x0002bb54 00646c61 7364305f 00646c61 7274675f .dlasd0_.dlartg_ │ │ │ │ - 0x0002bb64 00646c61 7364715f 00646c61 73725f00 .dlasdq_.dlasr_. │ │ │ │ - 0x0002bb74 64737761 705f0064 636f7079 5f00646c dswap_.dcopy_.dl │ │ │ │ - 0x0002bb84 61736574 5f006467 62657175 5f006467 aset_.dgbequ_.dg │ │ │ │ + 0x0002baf4 736e615f 00646c61 6d63685f 00646264 sna_.dlamch_.dbd │ │ │ │ + 0x0002bb04 7364635f 00646c61 6e73745f 00646c61 sdc_.dlanst_.dla │ │ │ │ + 0x0002bb14 73636c5f 00645f73 69676e00 646c6173 scl_.d_sign.dlas │ │ │ │ + 0x0002bb24 64615f00 646c6173 64305f00 646c6172 da_.dlasd0_.dlar │ │ │ │ + 0x0002bb34 74675f00 646c6173 64715f00 646c6173 tg_.dlasdq_.dlas │ │ │ │ + 0x0002bb44 725f0064 73776170 5f006463 6f70795f r_.dswap_.dcopy_ │ │ │ │ + 0x0002bb54 00646c61 7365745f 00646762 636f6e5f .dlaset_.dgbcon_ │ │ │ │ + 0x0002bb64 00646c61 7462735f 00696461 6d61785f .dlatbs_.idamax_ │ │ │ │ + 0x0002bb74 00646c61 636e325f 0064646f 745f0064 .dlacn2_.ddot_.d │ │ │ │ + 0x0002bb84 61787079 5f006467 62657175 5f006467 axpy_.dgbequ_.dg │ │ │ │ 0x0002bb94 6273765f 00646762 7472665f 00646762 bsv_.dgbtrf_.dgb │ │ │ │ - 0x0002bba4 7472735f 00646762 65717562 5f006467 trs_.dgbequb_.dg │ │ │ │ - 0x0002bbb4 62726673 5f006467 626d765f 00646762 brfs_.dgbmv_.dgb │ │ │ │ - 0x0002bbc4 7466325f 00646765 725f0064 74627376 tf2_.dger_.dtbsv │ │ │ │ - 0x0002bbd4 5f006467 656d765f 00646762 6272645f _.dgemv_.dgbbrd_ │ │ │ │ - 0x0002bbe4 00646c61 7267765f 00646c61 7274765f .dlargv_.dlartv_ │ │ │ │ - 0x0002bbf4 00646765 62616b5f 00646762 7376785f .dgebak_.dgbsvx_ │ │ │ │ - 0x0002bc04 00646c61 6e67625f 00646c61 6e74625f .dlangb_.dlantb_ │ │ │ │ - 0x0002bc14 00646c61 6370795f 00646c61 7167625f .dlacpy_.dlaqgb_ │ │ │ │ - 0x0002bc24 00646765 636f6e5f 00646c61 7472735f .dgecon_.dlatrs_ │ │ │ │ + 0x0002bba4 7472735f 00646762 6272645f 00646c61 trs_.dgbbrd_.dla │ │ │ │ + 0x0002bbb4 7267765f 00646c61 7274765f 00646762 rgv_.dlartv_.dgb │ │ │ │ + 0x0002bbc4 65717562 5f006467 62746632 5f006467 equb_.dgbtf2_.dg │ │ │ │ + 0x0002bbd4 65725f00 64676273 76785f00 646c616e er_.dgbsvx_.dlan │ │ │ │ + 0x0002bbe4 67625f00 646c616e 74625f00 646c6163 gb_.dlantb_.dlac │ │ │ │ + 0x0002bbf4 70795f00 64676272 66735f00 646c6171 py_.dgbrfs_.dlaq │ │ │ │ + 0x0002bc04 67625f00 6467626d 765f0064 74627376 gb_.dgbmv_.dtbsv │ │ │ │ + 0x0002bc14 5f006467 656d765f 00646765 636f6e5f _.dgemv_.dgecon_ │ │ │ │ + 0x0002bc24 00646c61 7472735f 00646765 62616b5f .dlatrs_.dgebak_ │ │ │ │ 0x0002bc34 00646765 62616c5f 00646e72 6d325f00 .dgebal_.dnrm2_. │ │ │ │ 0x0002bc44 6469736e 616e5f00 64626473 71725f00 disnan_.dbdsqr_. │ │ │ │ 0x0002bc54 646c6173 76325f00 646c6173 325f0064 dlasv2_.dlas2_.d │ │ │ │ - 0x0002bc64 6c617371 315f0064 67656571 755f0064 lasq1_.dgeequ_.d │ │ │ │ - 0x0002bc74 6c617377 705f006d 656d6370 79006474 laswp_.memcpy.dt │ │ │ │ - 0x0002bc84 72736d5f 00646765 6d6d5f00 64676565 rsm_.dgemm_.dgee │ │ │ │ - 0x0002bc94 7175625f 00646765 65735f00 646c6162 qub_.dgees_.dlab │ │ │ │ - 0x0002bca4 61645f00 646c616e 67655f00 64676568 ad_.dlange_.dgeh │ │ │ │ - 0x0002bcb4 72645f00 64687365 71725f00 64747273 rd_.dhseqr_.dtrs │ │ │ │ - 0x0002bcc4 656e5f00 646f7267 68725f00 64676568 en_.dorghr_.dgeh │ │ │ │ - 0x0002bcd4 64325f00 646c6172 66675f00 646c6172 d2_.dlarfg_.dlar │ │ │ │ - 0x0002bce4 665f0064 67656573 785f0064 62626373 f_.dgeesx_.dbbcs │ │ │ │ - 0x0002bcf4 645f0064 6c617274 67735f00 646c6172 d_.dlartgs_.dlar │ │ │ │ - 0x0002bd04 7467705f 00646765 65765f00 64747265 tgp_.dgeev_.dtre │ │ │ │ - 0x0002bd14 76635f00 646c6170 79325f00 64676567 vc_.dlapy2_.dgeg │ │ │ │ - 0x0002bd24 735f0064 67676261 6c5f0064 67676872 s_.dggbal_.dgghr │ │ │ │ - 0x0002bd34 645f0064 68676571 7a5f0064 67676261 d_.dhgeqz_.dggba │ │ │ │ - 0x0002bd44 6b5f0064 67656576 785f0064 7472736e k_.dgeevx_.dtrsn │ │ │ │ - 0x0002bd54 615f0064 6c616872 325f0064 74726d6d a_.dlahr2_.dtrmm │ │ │ │ - 0x0002bd64 5f00646c 61726662 5f006467 656c735f _.dlarfb_.dgels_ │ │ │ │ - 0x0002bd74 00647472 7472735f 00646765 716c325f .dtrtrs_.dgeql2_ │ │ │ │ - 0x0002bd84 00646765 6d717274 5f006467 6567765f .dgemqrt_.dgegv_ │ │ │ │ - 0x0002bd94 00647467 6576635f 00646765 6c73785f .dtgevc_.dgelsx_ │ │ │ │ + 0x0002bc64 6c617371 315f0064 62626373 645f0064 lasq1_.dbbcsd_.d │ │ │ │ + 0x0002bc74 6c617274 67735f00 646c6172 7467705f lartgs_.dlartgp_ │ │ │ │ + 0x0002bc84 00646765 6571755f 00646c61 7377705f .dgeequ_.dlaswp_ │ │ │ │ + 0x0002bc94 006d656d 63707900 64747273 6d5f0064 .memcpy.dtrsm_.d │ │ │ │ + 0x0002bca4 67656d6d 5f006467 65657175 625f0064 gemm_.dgeequb_.d │ │ │ │ + 0x0002bcb4 67656573 785f0064 6c616261 645f0064 geesx_.dlabad_.d │ │ │ │ + 0x0002bcc4 6c616e67 655f0064 67656872 645f0064 lange_.dgehrd_.d │ │ │ │ + 0x0002bcd4 68736571 725f0064 74727365 6e5f0064 hseqr_.dtrsen_.d │ │ │ │ + 0x0002bce4 6f726768 725f0064 67656864 325f0064 orghr_.dgehd2_.d │ │ │ │ + 0x0002bcf4 6c617266 675f0064 6c617266 5f006467 larfg_.dlarf_.dg │ │ │ │ + 0x0002bd04 6565735f 00646c61 6872325f 00647472 ees_.dlahr2_.dtr │ │ │ │ + 0x0002bd14 6d6d5f00 646c6172 66625f00 64676565 mm_.dlarfb_.dgee │ │ │ │ + 0x0002bd24 765f0064 74726576 635f0064 6c617079 v_.dtrevc_.dlapy │ │ │ │ + 0x0002bd34 325f0064 67656773 5f006467 6762616c 2_.dgegs_.dggbal │ │ │ │ + 0x0002bd44 5f006467 67687264 5f006468 6765717a _.dgghrd_.dhgeqz │ │ │ │ + 0x0002bd54 5f006467 6762616b 5f006467 656c735f _.dggbak_.dgels_ │ │ │ │ + 0x0002bd64 00647472 7472735f 00646765 6576785f .dtrtrs_.dgeevx_ │ │ │ │ + 0x0002bd74 00647472 736e615f 00646765 67765f00 .dtrsna_.dgegv_. │ │ │ │ + 0x0002bd84 64746765 76635f00 64676571 6c325f00 dtgevc_.dgeql2_. │ │ │ │ + 0x0002bd94 6467656d 7172745f 00646765 6c73785f dgemqrt_.dgelsx_ │ │ │ │ 0x0002bda4 00646c61 6963315f 00646c61 747a6d5f .dlaic1_.dlatzm_ │ │ │ │ 0x0002bdb4 0064747a 7271665f 00646765 6c73795f .dtzrqf_.dgelsy_ │ │ │ │ 0x0002bdc4 00646f72 6d727a5f 0064747a 727a665f .dormrz_.dtzrzf_ │ │ │ │ - 0x0002bdd4 00646765 7172745f 00646765 71727433 .dgeqrt_.dgeqrt3 │ │ │ │ - 0x0002bde4 5f006467 65716c66 5f00646c 61726674 _.dgeqlf_.dlarft │ │ │ │ + 0x0002bdd4 00646765 716c665f 00646c61 7266745f .dgeqlf_.dlarft_ │ │ │ │ + 0x0002bde4 00646765 7172745f 00646765 71727433 .dgeqrt_.dgeqrt3 │ │ │ │ 0x0002bdf4 5f006467 65717274 325f0064 74726d76 _.dgeqrt2_.dtrmv │ │ │ │ 0x0002be04 5f006467 65727132 5f006467 6573765f _.dgerq2_.dgesv_ │ │ │ │ 0x0002be14 00646765 7472735f 00646765 7363325f .dgetrs_.dgesc2_ │ │ │ │ 0x0002be24 00646765 7271665f 00646765 7266735f .dgerqf_.dgerfs_ │ │ │ │ 0x0002be34 00646765 7463325f 00646765 7472695f .dgetc2_.dgetri_ │ │ │ │ 0x0002be44 00646765 7376785f 00646c61 6e74725f .dgesvx_.dlantr_ │ │ │ │ - 0x0002be54 00646c61 7167655f 00646767 65735f00 .dlaqge_.dgges_. │ │ │ │ - 0x0002be64 64746773 656e5f00 64676767 6c6d5f00 dtgsen_.dggglm_. │ │ │ │ - 0x0002be74 64676771 72665f00 646f726d 72715f00 dggqrf_.dormrq_. │ │ │ │ + 0x0002be54 00646c61 7167655f 00646767 676c6d5f .dlaqge_.dggglm_ │ │ │ │ + 0x0002be64 00646767 7172665f 00646f72 6d72715f .dggqrf_.dormrq_ │ │ │ │ + 0x0002be74 00646767 65735f00 64746773 656e5f00 .dgges_.dtgsen_. │ │ │ │ 0x0002be84 64676765 73785f00 64676765 765f0064 dggesx_.dggev_.d │ │ │ │ 0x0002be94 67676c73 655f0064 67677271 665f0064 gglse_.dggrqf_.d │ │ │ │ 0x0002bea4 67676576 785f0064 7467736e 615f0064 ggevx_.dtgsna_.d │ │ │ │ 0x0002beb4 5f6c6731 30006467 67737664 5f006467 _lg10.dggsvd_.dg │ │ │ │ 0x0002bec4 67737670 5f006474 67736a61 5f006467 gsvp_.dtgsja_.dg │ │ │ │ 0x0002bed4 74636f6e 5f006467 74747273 5f006467 tcon_.dgttrs_.dg │ │ │ │ 0x0002bee4 74737678 5f00646c 616e6774 5f006467 tsvx_.dlangt_.dg │ │ │ │ 0x0002bef4 74726673 5f006467 74747266 5f00646c trfs_.dgttrf_.dl │ │ │ │ 0x0002bf04 61706d74 5f00646f 726d7232 5f006467 apmt_.dormr2_.dg │ │ │ │ 0x0002bf14 74747332 5f00646c 6167746d 5f006467 tts2_.dlagtm_.dg │ │ │ │ 0x0002bf24 7473765f 00646c61 7172305f 00646c61 tsv_.dlaqr0_.dla │ │ │ │ 0x0002bf34 6871725f 00646c61 69736e61 6e5f0064 hqr_.dlaisnan_.d │ │ │ │ 0x0002bf44 68736569 6e5f0064 6c616e68 735f0064 hsein_.dlanhs_.d │ │ │ │ 0x0002bf54 6c616569 6e5f0064 6c615f67 62727076 laein_.dla_gbrpv │ │ │ │ - 0x0002bf64 6772775f 00646765 6a73765f 00646c61 grw_.dgejsv_.dla │ │ │ │ - 0x0002bf74 7373715f 00646765 73766a5f 00695f64 ssq_.dgesvj_.i_d │ │ │ │ - 0x0002bf84 6e6e7400 64706f63 6f6e5f00 64677376 nnt.dpocon_.dgsv │ │ │ │ - 0x0002bf94 6a315f00 64726f74 6d5f0064 6c615f67 j1_.drotm_.dla_g │ │ │ │ - 0x0002bfa4 6272636f 6e645f00 646c615f 6762616d brcond_.dla_gbam │ │ │ │ - 0x0002bfb4 765f0064 6c615f67 65727076 6772775f v_.dla_gerpvgrw_ │ │ │ │ + 0x0002bf64 6772775f 00646773 766a315f 0064726f grw_.dgsvj1_.dro │ │ │ │ + 0x0002bf74 746d5f00 646c6173 73715f00 646c615f tm_.dlassq_.dla_ │ │ │ │ + 0x0002bf84 67627263 6f6e645f 00646c61 5f676261 gbrcond_.dla_gba │ │ │ │ + 0x0002bf94 6d765f00 6467656a 73765f00 64676573 mv_.dgejsv_.dges │ │ │ │ + 0x0002bfa4 766a5f00 695f646e 6e740064 706f636f vj_.i_dnnt.dpoco │ │ │ │ + 0x0002bfb4 6e5f0064 6c615f67 65727076 6772775f n_.dla_gerpvgrw_ │ │ │ │ 0x0002bfc4 00646c61 5f6c696e 5f626572 725f0064 .dla_lin_berr_.d │ │ │ │ - 0x0002bfd4 6c615f67 6572636f 6e645f00 646c615f la_gercond_.dla_ │ │ │ │ - 0x0002bfe4 6765616d 765f0064 6c615f70 6f727076 geamv_.dla_porpv │ │ │ │ - 0x0002bff4 6772775f 00646c61 5f706f72 636f6e64 grw_.dla_porcond │ │ │ │ - 0x0002c004 5f006470 6f747273 5f00646c 615f7777 _.dpotrs_.dla_ww │ │ │ │ + 0x0002bfd4 6c615f67 65616d76 5f00646c 615f6765 la_geamv_.dla_ge │ │ │ │ + 0x0002bfe4 72636f6e 645f0064 6c615f70 6f72636f rcond_.dla_porco │ │ │ │ + 0x0002bff4 6e645f00 64706f74 72735f00 646c615f nd_.dpotrs_.dla_ │ │ │ │ + 0x0002c004 706f7270 76677277 5f00646c 615f7777 porpvgrw_.dla_ww │ │ │ │ 0x0002c014 61646477 5f00646c 615f7379 72636f6e addw_.dla_syrcon │ │ │ │ 0x0002c024 645f0064 73797472 735f0064 6c615f73 d_.dsytrs_.dla_s │ │ │ │ 0x0002c034 79727076 6772775f 00646c61 5f737961 yrpvgrw_.dla_sya │ │ │ │ 0x0002c044 6d765f00 64617375 6d5f0064 6c61636f mv_.dasum_.dlaco │ │ │ │ 0x0002c054 6e5f0064 6c616469 76325f00 646c6164 n_.dladiv2_.dlad │ │ │ │ 0x0002c064 6976315f 00646c61 6469765f 00646c61 iv1_.dladiv_.dla │ │ │ │ - 0x0002c074 65325f00 646c6162 72645f00 646c6165 e2_.dlabrd_.dlae │ │ │ │ - 0x0002c084 64315f00 646c6165 64325f00 646c6165 d1_.dlaed2_.dlae │ │ │ │ - 0x0002c094 64335f00 646c616d 72675f00 64677376 d3_.dlamrg_.dgsv │ │ │ │ - 0x0002c0a4 6a305f00 646c6165 64355f00 646c616d j0_.dlaed5_.dlam │ │ │ │ - 0x0002c0b4 63335f00 646c6165 64345f00 646c6165 c3_.dlaed4_.dlae │ │ │ │ - 0x0002c0c4 64305f00 64737465 71725f00 646c6165 d0_.dsteqr_.dlae │ │ │ │ - 0x0002c0d4 64375f00 646c6165 627a5f00 646c6165 d7_.dlaebz_.dlae │ │ │ │ + 0x0002c074 65325f00 646c6165 64315f00 646c6165 e2_.dlaed1_.dlae │ │ │ │ + 0x0002c084 64325f00 646c6165 64335f00 646c616d d2_.dlaed3_.dlam │ │ │ │ + 0x0002c094 72675f00 64677376 6a305f00 646c6162 rg_.dgsvj0_.dlab │ │ │ │ + 0x0002c0a4 72645f00 646c6165 64355f00 646c6165 rd_.dlaed5_.dlae │ │ │ │ + 0x0002c0b4 627a5f00 646c6165 64305f00 64737465 bz_.dlaed0_.dste │ │ │ │ + 0x0002c0c4 71725f00 646c6165 64375f00 646c616d qr_.dlaed7_.dlam │ │ │ │ + 0x0002c0d4 63335f00 646c6165 64345f00 646c6165 c3_.dlaed4_.dlae │ │ │ │ 0x0002c0e4 64615f00 646c6165 64385f00 646c6165 da_.dlaed8_.dlae │ │ │ │ - 0x0002c0f4 64395f00 646c6165 64365f00 646c6167 d9_.dlaed6_.dlag │ │ │ │ - 0x0002c104 325f0064 6c617079 335f0064 6c616576 2_.dlapy3_.dlaev │ │ │ │ - 0x0002c114 325f0064 6c616732 735f0064 6c616774 2_.dlag2s_.dlagt │ │ │ │ + 0x0002c0f4 64395f00 646c6167 325f0064 6c617079 d9_.dlag2_.dlapy │ │ │ │ + 0x0002c104 335f0064 6c616564 365f0064 6c616732 3_.dlaed6_.dlag2 │ │ │ │ + 0x0002c114 735f0064 6c616576 325f0064 6c616774 s_.dlaev2_.dlagt │ │ │ │ 0x0002c124 665f0064 6c616773 325f0064 6c616578 f_.dlags2_.dlaex │ │ │ │ 0x0002c134 635f0064 6c617379 325f0064 6c617266 c_.dlasy2_.dlarf │ │ │ │ 0x0002c144 785f0064 6c616e76 325f0064 6c616776 x_.dlanv2_.dlagv │ │ │ │ 0x0002c154 325f0064 6c616774 735f0064 6c616872 2_.dlagts_.dlahr │ │ │ │ - 0x0002c164 645f0064 6c616e65 675f0064 6c616c73 d_.dlaneg_.dlals │ │ │ │ - 0x0002c174 615f0064 6c617364 745f0064 6c616c73 a_.dlasdt_.dlals │ │ │ │ - 0x0002c184 305f0064 6c616c6e 325f0064 6c616c73 0_.dlaln2_.dlals │ │ │ │ + 0x0002c164 645f0064 6c616e65 675f0064 6c616c6e d_.dlaneg_.dlaln │ │ │ │ + 0x0002c174 325f0064 6c616c73 615f0064 6c617364 2_.dlalsa_.dlasd │ │ │ │ + 0x0002c184 745f0064 6c616c73 305f0064 6c616c73 t_.dlals0_.dlals │ │ │ │ 0x0002c194 645f0064 6c617372 745f0064 6c616e73 d_.dlasrt_.dlans │ │ │ │ - 0x0002c1a4 625f0064 6c616e73 705f0064 6c616e73 b_.dlansp_.dlans │ │ │ │ - 0x0002c1b4 795f0064 6c61706c 6c5f0064 6c61706d y_.dlapll_.dlapm │ │ │ │ + 0x0002c1a4 625f0064 6c616e73 795f0064 6c616e73 b_.dlansy_.dlans │ │ │ │ + 0x0002c1b4 705f0064 6c61706c 6c5f0064 6c61706d p_.dlapll_.dlapm │ │ │ │ 0x0002c1c4 725f0064 6c616e74 705f0064 6c617170 r_.dlantp_.dlaqp │ │ │ │ - 0x0002c1d4 325f0064 6c617172 315f0064 6c617170 2_.dlaqr1_.dlaqp │ │ │ │ - 0x0002c1e4 735f0064 6c617173 625f0064 6c617173 s_.dlaqsb_.dlaqs │ │ │ │ - 0x0002c1f4 705f0064 6c617173 795f0064 6c617172 p_.dlaqsy_.dlaqr │ │ │ │ - 0x0002c204 335f0064 6c617172 355f0064 6c617172 3_.dlaqr5_.dlaqr │ │ │ │ - 0x0002c214 345f0064 6c617172 325f0064 6c617232 4_.dlaqr2_.dlar2 │ │ │ │ - 0x0002c224 765f0064 6f726d68 725f0064 74726578 v_.dormhr_.dtrex │ │ │ │ - 0x0002c234 635f0069 6c61646c 635f0069 6c61646c c_.iladlc_.iladl │ │ │ │ - 0x0002c244 725f0064 6c616e73 665f0064 6c617266 r_.dlansf_.dlarf │ │ │ │ - 0x0002c254 67705f00 646c6172 31765f00 646c6172 gp_.dlar1v_.dlar │ │ │ │ + 0x0002c1d4 325f0064 6c617172 315f0064 6c617173 2_.dlaqr1_.dlaqs │ │ │ │ + 0x0002c1e4 625f0064 6c617170 735f0064 6c617173 b_.dlaqps_.dlaqs │ │ │ │ + 0x0002c1f4 705f0064 6c617172 335f0064 6c617172 p_.dlaqr3_.dlaqr │ │ │ │ + 0x0002c204 355f0064 6c617172 345f0064 6c617173 5_.dlaqr4_.dlaqs │ │ │ │ + 0x0002c214 795f0064 6c617172 325f0064 6f726d68 y_.dlaqr2_.dormh │ │ │ │ + 0x0002c224 725f0064 74726578 635f0064 6c617232 r_.dtrexc_.dlar2 │ │ │ │ + 0x0002c234 765f0069 6c61646c 635f0069 6c61646c v_.iladlc_.iladl │ │ │ │ + 0x0002c244 725f0064 6c617266 67705f00 646c616e r_.dlarfgp_.dlan │ │ │ │ + 0x0002c254 73665f00 646c6172 31765f00 646c6172 sf_.dlar1v_.dlar │ │ │ │ 0x0002c264 6e765f00 646c6172 75765f00 646c6172 nv_.dlaruv_.dlar │ │ │ │ 0x0002c274 72615f00 646c6172 72635f00 646c6172 ra_.dlarrc_.dlar │ │ │ │ 0x0002c284 72625f00 646c6171 74725f00 646c6172 rb_.dlaqtr_.dlar │ │ │ │ - 0x0002c294 72725f00 646c6172 726b5f00 646c6172 rr_.dlarrk_.dlar │ │ │ │ - 0x0002c2a4 726a5f00 646c6172 72665f00 646c6172 rj_.dlarrf_.dlar │ │ │ │ + 0x0002c294 726b5f00 646c6172 726a5f00 646c6172 rk_.dlarrj_.dlar │ │ │ │ + 0x0002c2a4 72725f00 646c6172 72665f00 646c6172 rr_.dlarrf_.dlar │ │ │ │ 0x0002c2b4 73636c32 5f00646c 61727264 5f00646c scl2_.dlarrd_.dl │ │ │ │ - 0x0002c2c4 61727a5f 00646c61 727a625f 00646c61 arz_.dlarzb_.dla │ │ │ │ - 0x0002c2d4 727a745f 00646c61 73636c32 5f00646c rzt_.dlascl2_.dl │ │ │ │ - 0x0002c2e4 61727265 5f00646c 61737132 5f00646c arre_.dlasq2_.dl │ │ │ │ + 0x0002c2c4 61727a5f 00646c61 727a745f 00646c61 arz_.dlarzt_.dla │ │ │ │ + 0x0002c2d4 7272655f 00646c61 7371325f 00646c61 rre_.dlasq2_.dla │ │ │ │ + 0x0002c2e4 727a625f 00646c61 73636c32 5f00646c rzb_.dlascl2_.dl │ │ │ │ 0x0002c2f4 61736431 5f00646c 61736432 5f00646c asd1_.dlasd2_.dl │ │ │ │ 0x0002c304 61736433 5f00646c 61736435 5f00646c asd3_.dlasd5_.dl │ │ │ │ 0x0002c314 61736436 5f00646c 61736437 5f00646c asd6_.dlasd7_.dl │ │ │ │ 0x0002c324 61736438 5f00646c 61727276 5f00646c asd8_.dlarrv_.dl │ │ │ │ 0x0002c334 61736434 5f00646c 61737136 5f00646c asd4_.dlasq6_.dl │ │ │ │ 0x0002c344 61737133 5f00646c 61737134 5f00646c asq3_.dlasq4_.dl │ │ │ │ 0x0002c354 61737135 5f00646c 61743273 5f00646c asq5_.dlat2s_.dl │ │ │ │ 0x0002c364 61746466 5f00646c 61747264 5f006473 atdf_.dlatrd_.ds │ │ │ │ - 0x0002c374 796d765f 00646c61 74727a5f 00646c61 ymv_.dlatrz_.dla │ │ │ │ - 0x0002c384 7379665f 00646c61 7470735f 00647470 syf_.dlatps_.dtp │ │ │ │ - 0x0002c394 73765f00 646f706d 74725f00 64747273 sv_.dopmtr_.dtrs │ │ │ │ + 0x0002c374 796d765f 00646c61 7379665f 00646c61 ymv_.dlasyf_.dla │ │ │ │ + 0x0002c384 74727a5f 00646f70 6d74725f 00646c61 trz_.dopmtr_.dla │ │ │ │ + 0x0002c394 7470735f 00647470 73765f00 64747273 tps_.dtpsv_.dtrs │ │ │ │ 0x0002c3a4 765f0064 6c617379 665f726f 6f6b5f00 v_.dlasyf_rook_. │ │ │ │ 0x0002c3b4 646f7262 6462315f 00646f72 62646235 dorbdb1_.dorbdb5 │ │ │ │ - 0x0002c3c4 5f00646f 72626462 365f0064 6f726264 _.dorbdb6_.dorbd │ │ │ │ - 0x0002c3d4 62325f00 646f7262 6462335f 00646f72 b2_.dorbdb3_.dor │ │ │ │ + 0x0002c3c4 5f00646f 72626462 325f0064 6f726264 _.dorbdb2_.dorbd │ │ │ │ + 0x0002c3d4 62365f00 646f7262 6462335f 00646f72 b6_.dorbdb3_.dor │ │ │ │ 0x0002c3e4 67326c5f 00646f72 62646234 5f00646f g2l_.dorbdb4_.do │ │ │ │ - 0x0002c3f4 72677232 5f00646f 7267716c 5f00646f rgr2_.dorgql_.do │ │ │ │ - 0x0002c404 72677271 5f00646f 726d326c 5f00646f rgrq_.dorm2l_.do │ │ │ │ - 0x0002c414 726d716c 5f00646f 726d7233 5f006470 rmql_.dormr3_.dp │ │ │ │ - 0x0002c424 62636f6e 5f006470 62657175 5f006470 bcon_.dpbequ_.dp │ │ │ │ + 0x0002c3f4 72677232 5f00646f 726d326c 5f00646f rgr2_.dorm2l_.do │ │ │ │ + 0x0002c404 7267716c 5f00646f 72677271 5f00646f rgql_.dorgrq_.do │ │ │ │ + 0x0002c414 726d7233 5f00646f 726d716c 5f006470 rmr3_.dormql_.dp │ │ │ │ + 0x0002c424 62657175 5f006470 62636f6e 5f006470 bequ_.dpbcon_.dp │ │ │ │ 0x0002c434 6273765f 00647062 7472665f 00647062 bsv_.dpbtrf_.dpb │ │ │ │ - 0x0002c444 7472735f 00647062 7374665f 00647379 trs_.dpbstf_.dsy │ │ │ │ - 0x0002c454 725f0064 6f726264 625f0064 70627466 r_.dorbdb_.dpbtf │ │ │ │ - 0x0002c464 325f0064 70667472 665f0064 7379726b 2_.dpftrf_.dsyrk │ │ │ │ - 0x0002c474 5f006470 66747273 5f006474 66736d5f _.dpftrs_.dtfsm_ │ │ │ │ - 0x0002c484 00647062 7376785f 00647062 7266735f .dpbsvx_.dpbrfs_ │ │ │ │ - 0x0002c494 00647362 6d765f00 64706f65 71755f00 .dsbmv_.dpoequ_. │ │ │ │ - 0x0002c4a4 64706674 72695f00 64746674 72695f00 dpftri_.dtftri_. │ │ │ │ - 0x0002c4b4 64706f65 7175625f 0064706f 73765f00 dpoequb_.dposv_. │ │ │ │ - 0x0002c4c4 64707063 6f6e5f00 64707065 71755f00 dppcon_.dppequ_. │ │ │ │ - 0x0002c4d4 64707073 765f0064 70707472 665f0064 dppsv_.dpptrf_.d │ │ │ │ - 0x0002c4e4 70707472 735f0064 706f7376 785f0064 pptrs_.dposvx_.d │ │ │ │ + 0x0002c444 7472735f 00647062 7466325f 00647379 trs_.dpbtf2_.dsy │ │ │ │ + 0x0002c454 725f0064 70627374 665f0064 6f726264 r_.dpbstf_.dorbd │ │ │ │ + 0x0002c464 625f0064 70627376 785f0064 70627266 b_.dpbsvx_.dpbrf │ │ │ │ + 0x0002c474 735f0064 70667472 665f0064 7379726b s_.dpftrf_.dsyrk │ │ │ │ + 0x0002c484 5f006470 66747273 5f006474 66736d5f _.dpftrs_.dtfsm_ │ │ │ │ + 0x0002c494 00647362 6d765f00 64706674 72695f00 .dsbmv_.dpftri_. │ │ │ │ + 0x0002c4a4 64746674 72695f00 64706f65 71755f00 dtftri_.dpoequ_. │ │ │ │ + 0x0002c4b4 64706f73 765f0064 706f6571 75625f00 dposv_.dpoequb_. │ │ │ │ + 0x0002c4c4 64707073 765f0064 70707472 665f0064 dppsv_.dpptrf_.d │ │ │ │ + 0x0002c4d4 70707472 735f0064 7070636f 6e5f0064 pptrs_.dppcon_.d │ │ │ │ + 0x0002c4e4 70706571 755f0064 706f7376 785f0064 ppequ_.dposvx_.d │ │ │ │ 0x0002c4f4 706f7266 735f0064 7370725f 00647070 porfs_.dspr_.dpp │ │ │ │ 0x0002c504 7472695f 00647470 7472695f 00647470 tri_.dtptri_.dtp │ │ │ │ 0x0002c514 6d765f00 64707073 76785f00 64707072 mv_.dppsvx_.dppr │ │ │ │ - 0x0002c524 66735f00 64707463 6f6e5f00 64707473 fs_.dptcon_.dpts │ │ │ │ - 0x0002c534 765f0064 70747472 665f0064 70747472 v_.dpttrf_.dpttr │ │ │ │ - 0x0002c544 735f0064 73706d76 5f006470 74657172 s_.dspmv_.dpteqr │ │ │ │ - 0x0002c554 5f006470 74737678 5f006470 74726673 _.dptsvx_.dptrfs │ │ │ │ - 0x0002c564 5f006470 74747332 5f006470 73746632 _.dptts2_.dpstf2 │ │ │ │ - 0x0002c574 5f00646d 61786c6f 635f0064 73626576 _.dmaxloc_.dsbev │ │ │ │ + 0x0002c524 66735f00 64707473 765f0064 70747472 fs_.dptsv_.dpttr │ │ │ │ + 0x0002c534 665f0064 70747472 735f0064 73706d76 f_.dpttrs_.dspmv │ │ │ │ + 0x0002c544 5f006470 74636f6e 5f006470 74737678 _.dptcon_.dptsvx │ │ │ │ + 0x0002c554 5f006470 74726673 5f006470 74657172 _.dptrfs_.dpteqr │ │ │ │ + 0x0002c564 5f006470 73746632 5f00646d 61786c6f _.dpstf2_.dmaxlo │ │ │ │ + 0x0002c574 635f0064 70747473 325f0064 73626576 c_.dptts2_.dsbev │ │ │ │ 0x0002c584 5f006473 62747264 5f006473 74657266 _.dsbtrd_.dsterf │ │ │ │ - 0x0002c594 5f006473 6267765f 00647362 6773745f _.dsbgv_.dsbgst_ │ │ │ │ - 0x0002c5a4 00647362 6576645f 00647374 6564635f .dsbevd_.dstedc_ │ │ │ │ - 0x0002c5b4 00647073 7472665f 00647362 6776645f .dpstrf_.dsbgvd_ │ │ │ │ - 0x0002c5c4 00647370 636f6e5f 00647370 7472735f .dspcon_.dsptrs_ │ │ │ │ - 0x0002c5d4 00647362 6576785f 00647374 65627a5f .dsbevx_.dstebz_ │ │ │ │ - 0x0002c5e4 00647374 65696e5f 00647362 6776785f .dstein_.dsbgvx_ │ │ │ │ + 0x0002c594 5f006470 73747266 5f006473 6267765f _.dpstrf_.dsbgv_ │ │ │ │ + 0x0002c5a4 00647362 6773745f 00647362 6576645f .dsbgst_.dsbevd_ │ │ │ │ + 0x0002c5b4 00647374 6564635f 00647362 6776645f .dstedc_.dsbgvd_ │ │ │ │ + 0x0002c5c4 00647362 6576785f 00647374 65627a5f .dsbevx_.dstebz_ │ │ │ │ + 0x0002c5d4 00647374 65696e5f 00647362 6776785f .dstein_.dsbgvx_ │ │ │ │ + 0x0002c5e4 00647370 636f6e5f 00647370 7472735f .dspcon_.dsptrs_ │ │ │ │ 0x0002c5f4 00647370 65765f00 64737074 72645f00 .dspev_.dsptrd_. │ │ │ │ 0x0002c604 646f7067 74725f00 64736765 73765f00 dopgtr_.dsgesv_. │ │ │ │ 0x0002c614 73676574 72735f00 736c6167 32645f00 sgetrs_.slag2d_. │ │ │ │ - 0x0002c624 64737065 76645f00 64737067 765f0064 dspevd_.dspgv_.d │ │ │ │ - 0x0002c634 73706773 745f0064 7366726b 5f006473 spgst_.dsfrk_.ds │ │ │ │ + 0x0002c624 64737065 76645f00 64736672 6b5f0064 dspevd_.dsfrk_.d │ │ │ │ + 0x0002c634 73706776 5f006473 70677374 5f006473 spgv_.dspgst_.ds │ │ │ │ 0x0002c644 7072325f 00647370 6776645f 00647370 pr2_.dspgvd_.dsp │ │ │ │ 0x0002c654 6576785f 00647370 73765f00 64737074 evx_.dspsv_.dspt │ │ │ │ 0x0002c664 72665f00 64737067 76785f00 64737073 rf_.dspgvx_.dsps │ │ │ │ 0x0002c674 76785f00 64737072 66735f00 6473706f vx_.dsprfs_.dspo │ │ │ │ 0x0002c684 73765f00 73706f74 72735f00 6473796d sv_.spotrs_.dsym │ │ │ │ 0x0002c694 6d5f0064 73707472 695f0064 73746567 m_.dsptri_.dsteg │ │ │ │ 0x0002c6a4 725f0064 7374656d 725f0064 73746576 r_.dstemr_.dstev │ │ │ │ 0x0002c6b4 5f006473 74657664 5f006473 79636f6e _.dstevd_.dsycon │ │ │ │ 0x0002c6c4 5f006473 79636f6e 5f726f6f 6b5f0064 _.dsycon_rook_.d │ │ │ │ 0x0002c6d4 73797472 735f726f 6f6b5f00 64737465 sytrs_rook_.dste │ │ │ │ 0x0002c6e4 76785f00 64737465 76725f00 64737965 vx_.dstevr_.dsye │ │ │ │ 0x0002c6f4 765f0064 73796776 5f006473 79657664 v_.dsygv_.dsyevd │ │ │ │ 0x0002c704 5f006473 79677664 5f006473 79636f6e _.dsygvd_.dsycon │ │ │ │ - 0x0002c714 765f0064 73796776 785f0064 73796576 v_.dsygvx_.dsyev │ │ │ │ - 0x0002c724 785f0064 73796576 725f0064 73796571 x_.dsyevr_.dsyeq │ │ │ │ - 0x0002c734 75625f00 64737973 765f0064 73797472 ub_.dsysv_.dsytr │ │ │ │ + 0x0002c714 765f0064 73796571 75625f00 64737965 v_.dsyequb_.dsye │ │ │ │ + 0x0002c724 76725f00 64737965 76785f00 64737967 vr_.dsyevx_.dsyg │ │ │ │ + 0x0002c734 76785f00 64737973 765f0064 73797472 vx_.dsysv_.dsytr │ │ │ │ 0x0002c744 665f0064 73797472 73325f00 64737973 f_.dsytrs2_.dsys │ │ │ │ 0x0002c754 765f726f 6f6b5f00 64737974 72665f72 v_rook_.dsytrf_r │ │ │ │ 0x0002c764 6f6f6b5f 00647379 7376785f 00647379 ook_.dsysvx_.dsy │ │ │ │ 0x0002c774 7266735f 00647379 73776170 725f0064 rfs_.dsyswapr_.d │ │ │ │ 0x0002c784 73797466 325f0064 73797466 325f726f sytf2_.dsytf2_ro │ │ │ │ 0x0002c794 6f6b5f00 64737974 7269325f 00647379 ok_.dsytri2_.dsy │ │ │ │ 0x0002c7a4 7472695f 00647379 74726932 785f0064 tri_.dsytri2x_.d │ │ │ │ - 0x0002c7b4 7462636f 6e5f0064 73797472 695f726f tbcon_.dsytri_ro │ │ │ │ - 0x0002c7c4 6f6b5f00 64746274 72735f00 64746674 ok_.dtbtrs_.dtft │ │ │ │ + 0x0002c7b4 73797472 695f726f 6f6b5f00 64746263 sytri_rook_.dtbc │ │ │ │ + 0x0002c7c4 6f6e5f00 64746274 72735f00 64746674 on_.dtbtrs_.dtft │ │ │ │ 0x0002c7d4 74705f00 64746272 66735f00 6474626d tp_.dtbrfs_.dtbm │ │ │ │ - 0x0002c7e4 765f0064 74667474 725f0064 74676578 v_.dtfttr_.dtgex │ │ │ │ - 0x0002c7f4 635f0064 74676578 325f0064 74677379 c_.dtgex2_.dtgsy │ │ │ │ - 0x0002c804 325f0064 7470636f 6e5f0064 74677379 2_.dtpcon_.dtgsy │ │ │ │ - 0x0002c814 6c5f0064 74707172 745f0064 74707172 l_.dtpqrt_.dtpqr │ │ │ │ + 0x0002c7e4 765f0064 74676578 635f0064 74676578 v_.dtgexc_.dtgex │ │ │ │ + 0x0002c7f4 325f0064 74667474 725f0064 74677379 2_.dtfttr_.dtgsy │ │ │ │ + 0x0002c804 325f0064 74677379 6c5f0064 7470636f 2_.dtgsyl_.dtpco │ │ │ │ + 0x0002c814 6e5f0064 74707172 745f0064 74707172 n_.dtpqrt_.dtpqr │ │ │ │ 0x0002c824 74325f00 64747072 66625f00 6474706d t2_.dtprfb_.dtpm │ │ │ │ 0x0002c834 7172745f 00647470 7472735f 00647470 qrt_.dtptrs_.dtp │ │ │ │ 0x0002c844 7474725f 00647472 636f6e5f 00647470 ttr_.dtrcon_.dtp │ │ │ │ 0x0002c854 7266735f 00647470 7474665f 00647472 rfs_.dtpttf_.dtr │ │ │ │ - 0x0002c864 73796c5f 00647472 7266735f 006d656d syl_.dtrrfs_.mem │ │ │ │ - 0x0002c874 6d6f7665 00647472 7474705f 00647a73 move.dtrttp_.dzs │ │ │ │ + 0x0002c864 73796c5f 00647472 7474705f 00647472 syl_.dtrttp_.dtr │ │ │ │ + 0x0002c874 7266735f 006d656d 6d6f7665 00647a73 rfs_.memmove.dzs │ │ │ │ 0x0002c884 756d315f 007a5f61 62730069 6c616469 um1_.z_abs.iladi │ │ │ │ 0x0002c894 61675f00 696c6170 7265635f 00696c61 ag_.ilaprec_.ila │ │ │ │ - 0x0002c8a4 736c635f 00696c61 736c725f 00647472 slc_.ilaslr_.dtr │ │ │ │ - 0x0002c8b4 7474665f 00696c61 7665725f 00696c61 ttf_.ilaver_.ila │ │ │ │ - 0x0002c8c4 7a6c635f 00696c61 7a6c725f 00697a6d zlc_.ilazlr_.izm │ │ │ │ - 0x0002c8d4 6178315f 00736469 736e615f 00736762 ax1_.sdisna_.sgb │ │ │ │ - 0x0002c8e4 636f6e5f 00736c61 7462735f 00736c61 con_.slatbs_.sla │ │ │ │ - 0x0002c8f4 636e325f 00736c61 7364305f 00736c61 cn2_.slasd0_.sla │ │ │ │ - 0x0002c904 73725f00 73737761 705f0073 67626571 sr_.sswap_.sgbeq │ │ │ │ + 0x0002c8a4 736c635f 00647472 7474665f 00696c61 slc_.dtrttf_.ila │ │ │ │ + 0x0002c8b4 736c725f 00696c61 7665725f 00696c61 slr_.ilaver_.ila │ │ │ │ + 0x0002c8c4 7a6c635f 00697a6d 6178315f 00696c61 zlc_.izmax1_.ila │ │ │ │ + 0x0002c8d4 7a6c725f 00736469 736e615f 00736c61 zlr_.sdisna_.sla │ │ │ │ + 0x0002c8e4 7364305f 00736c61 73725f00 73737761 sd0_.slasr_.sswa │ │ │ │ + 0x0002c8f4 705f0073 6762636f 6e5f0073 6c617462 p_.sgbcon_.slatb │ │ │ │ + 0x0002c904 735f0073 6c61636e 325f0073 67626571 s_.slacn2_.sgbeq │ │ │ │ 0x0002c914 755f0073 67627376 5f007367 62747266 u_.sgbsv_.sgbtrf │ │ │ │ 0x0002c924 5f007367 62747273 5f007367 62657175 _.sgbtrs_.sgbequ │ │ │ │ 0x0002c934 625f0073 67626272 645f0073 6c617267 b_.sgbbrd_.slarg │ │ │ │ 0x0002c944 765f0073 6c617274 765f0073 67627266 v_.slartv_.sgbrf │ │ │ │ 0x0002c954 735f0073 67626d76 5f007367 62746632 s_.sgbmv_.sgbtf2 │ │ │ │ - 0x0002c964 5f007367 65725f00 73746273 765f0073 _.sger_.stbsv_.s │ │ │ │ - 0x0002c974 62647371 725f0073 67627376 785f0073 bdsqr_.sgbsvx_.s │ │ │ │ - 0x0002c984 6c616e67 625f0073 6c616e74 625f0073 langb_.slantb_.s │ │ │ │ - 0x0002c994 6c616370 795f0073 6c617167 625f0073 lacpy_.slaqgb_.s │ │ │ │ - 0x0002c9a4 67656261 6b5f0073 6765636f 6e5f0073 gebak_.sgecon_.s │ │ │ │ + 0x0002c964 5f007367 65725f00 73626473 71725f00 _.sger_.sbdsqr_. │ │ │ │ + 0x0002c974 73676273 76785f00 736c616e 67625f00 sgbsvx_.slangb_. │ │ │ │ + 0x0002c984 736c616e 74625f00 736c6163 70795f00 slantb_.slacpy_. │ │ │ │ + 0x0002c994 736c6171 67625f00 73676562 616b5f00 slaqgb_.sgebak_. │ │ │ │ + 0x0002c9a4 73746273 765f0073 6765636f 6e5f0073 stbsv_.sgecon_.s │ │ │ │ 0x0002c9b4 6c617472 735f0073 67656261 6c5f0073 latrs_.sgebal_.s │ │ │ │ 0x0002c9c4 67656571 755f0073 67656571 75625f00 geequ_.sgeequb_. │ │ │ │ - 0x0002c9d4 736c6173 77705f00 73747273 6d5f0073 slaswp_.strsm_.s │ │ │ │ - 0x0002c9e4 62626373 645f0073 67656573 5f00736c bbcsd_.sgees_.sl │ │ │ │ + 0x0002c9d4 73626263 73645f00 736c6173 77705f00 sbbcsd_.slaswp_. │ │ │ │ + 0x0002c9e4 73747273 6d5f0073 67656573 5f00736c strsm_.sgees_.sl │ │ │ │ 0x0002c9f4 616e6765 5f007367 65687264 5f007368 ange_.sgehrd_.sh │ │ │ │ 0x0002ca04 73657172 5f007374 7273656e 5f00736f seqr_.strsen_.so │ │ │ │ 0x0002ca14 72676872 5f007367 6565765f 00737472 rghr_.sgeev_.str │ │ │ │ 0x0002ca24 6576635f 00736765 6864325f 00736c61 evc_.sgehd2_.sla │ │ │ │ 0x0002ca34 7266675f 00736c61 72665f00 73676565 rfg_.slarf_.sgee │ │ │ │ 0x0002ca44 73785f00 73676567 735f0073 67676261 sx_.sgegs_.sggba │ │ │ │ 0x0002ca54 6c5f0073 67676872 645f0073 68676571 l_.sgghrd_.shgeq │ │ │ │ 0x0002ca64 7a5f0073 67676261 6b5f0073 6c616872 z_.sggbak_.slahr │ │ │ │ 0x0002ca74 325f0073 74726d6d 5f00736c 61726662 2_.strmm_.slarfb │ │ │ │ 0x0002ca84 5f007367 65657678 5f007374 72736e61 _.sgeevx_.strsna │ │ │ │ 0x0002ca94 5f007367 656c735f 00737472 7472735f _.sgels_.strtrs_ │ │ │ │ - 0x0002caa4 00736765 6d717274 5f007367 6567765f .sgemqrt_.sgegv_ │ │ │ │ - 0x0002cab4 00737467 6576635f 00736765 6c73795f .stgevc_.sgelsy_ │ │ │ │ - 0x0002cac4 00736c61 6963315f 00736f72 6d727a5f .slaic1_.sormrz_ │ │ │ │ - 0x0002cad4 0073747a 727a665f 00736765 6c73785f .stzrzf_.sgelsx_ │ │ │ │ - 0x0002cae4 00736c61 747a6d5f 0073747a 7271665f .slatzm_.stzrqf_ │ │ │ │ - 0x0002caf4 00736765 716c325f 00736765 7172745f .sgeql2_.sgeqrt_ │ │ │ │ + 0x0002caa4 00736765 6d717274 5f007367 65716c32 .sgemqrt_.sgeql2 │ │ │ │ + 0x0002cab4 5f007367 656c7378 5f00736c 61696331 _.sgelsx_.slaic1 │ │ │ │ + 0x0002cac4 5f00736c 61747a6d 5f007374 7a727166 _.slatzm_.stzrqf │ │ │ │ + 0x0002cad4 5f007367 656c7379 5f00736f 726d727a _.sgelsy_.sormrz │ │ │ │ + 0x0002cae4 5f007374 7a727a66 5f007367 6567765f _.stzrzf_.sgegv_ │ │ │ │ + 0x0002caf4 00737467 6576635f 00736765 7172745f .stgevc_.sgeqrt_ │ │ │ │ 0x0002cb04 00736765 71727433 5f007367 65716c66 .sgeqrt3_.sgeqlf │ │ │ │ - 0x0002cb14 5f00736c 61726674 5f007367 65727132 _.slarft_.sgerq2 │ │ │ │ - 0x0002cb24 5f007367 65717274 325f0073 74726d76 _.sgeqrt2_.strmv │ │ │ │ - 0x0002cb34 5f007367 65727166 5f007367 65736332 _.sgerqf_.sgesc2 │ │ │ │ + 0x0002cb14 5f00736c 61726674 5f007367 65717274 _.slarft_.sgeqrt │ │ │ │ + 0x0002cb24 325f0073 74726d76 5f007367 65727132 2_.strmv_.sgerq2 │ │ │ │ + 0x0002cb34 5f007367 65736332 5f007367 65727166 _.sgesc2_.sgerqf │ │ │ │ 0x0002cb44 5f007367 65726673 5f007367 65746332 _.sgerfs_.sgetc2 │ │ │ │ 0x0002cb54 5f007367 65747269 5f007367 65737678 _.sgetri_.sgesvx │ │ │ │ 0x0002cb64 5f00736c 616e7472 5f00736c 61716765 _.slantr_.slaqge │ │ │ │ 0x0002cb74 5f007367 67676c6d 5f007367 67717266 _.sggglm_.sggqrf │ │ │ │ 0x0002cb84 5f00736f 726d7271 5f007367 6765735f _.sormrq_.sgges_ │ │ │ │ - 0x0002cb94 00737467 73656e5f 00736767 65765f00 .stgsen_.sggev_. │ │ │ │ - 0x0002cba4 73676765 73785f00 7367676c 73655f00 sggesx_.sgglse_. │ │ │ │ + 0x0002cb94 00737467 73656e5f 00736767 6573785f .stgsen_.sggesx_ │ │ │ │ + 0x0002cba4 00736767 65765f00 7367676c 73655f00 .sggev_.sgglse_. │ │ │ │ 0x0002cbb4 73676772 71665f00 73676765 76785f00 sggrqf_.sggevx_. │ │ │ │ - 0x0002cbc4 73746773 6e615f00 73676773 76645f00 stgsna_.sggsvd_. │ │ │ │ - 0x0002cbd4 73676773 76705f00 73746773 6a615f00 sggsvp_.stgsja_. │ │ │ │ - 0x0002cbe4 73677463 6f6e5f00 73677474 72735f00 sgtcon_.sgttrs_. │ │ │ │ - 0x0002cbf4 736c6170 6d745f00 736f726d 72325f00 slapmt_.sormr2_. │ │ │ │ - 0x0002cc04 73677474 72665f00 73677472 66735f00 sgttrf_.sgtrfs_. │ │ │ │ - 0x0002cc14 736c6167 746d5f00 73677473 76785f00 slagtm_.sgtsvx_. │ │ │ │ - 0x0002cc24 736c616e 67745f00 73677473 765f0073 slangt_.sgtsv_.s │ │ │ │ - 0x0002cc34 67747473 325f0073 6c617172 305f0073 gtts2_.slaqr0_.s │ │ │ │ + 0x0002cbc4 73746773 6e615f00 73677463 6f6e5f00 stgsna_.sgtcon_. │ │ │ │ + 0x0002cbd4 73677474 72735f00 73676773 76645f00 sgttrs_.sggsvd_. │ │ │ │ + 0x0002cbe4 73676773 76705f00 73746773 6a615f00 sggsvp_.stgsja_. │ │ │ │ + 0x0002cbf4 73677473 76785f00 736c616e 67745f00 sgtsvx_.slangt_. │ │ │ │ + 0x0002cc04 73677472 66735f00 73677474 72665f00 sgtrfs_.sgttrf_. │ │ │ │ + 0x0002cc14 736c6170 6d745f00 736f726d 72325f00 slapmt_.sormr2_. │ │ │ │ + 0x0002cc24 736c6167 746d5f00 73677474 73325f00 slagtm_.sgtts2_. │ │ │ │ + 0x0002cc34 73677473 765f0073 6c617172 305f0073 sgtsv_.slaqr0_.s │ │ │ │ 0x0002cc44 6c616871 725f0073 68736569 6e5f0073 lahqr_.shsein_.s │ │ │ │ 0x0002cc54 6c616e68 735f0073 6c616569 6e5f0073 lanhs_.slaein_.s │ │ │ │ - 0x0002cc64 6c616973 6e616e5f 00736765 6a73765f laisnan_.sgejsv_ │ │ │ │ - 0x0002cc74 00736765 73766a5f 0073706f 636f6e5f .sgesvj_.spocon_ │ │ │ │ - 0x0002cc84 00736773 766a315f 0073726f 746d5f00 .sgsvj1_.srotm_. │ │ │ │ + 0x0002cc64 6c616973 6e616e5f 00736773 766a315f laisnan_.sgsvj1_ │ │ │ │ + 0x0002cc74 0073726f 746d5f00 736c615f 67627263 .srotm_.sla_gbrc │ │ │ │ + 0x0002cc84 6f6e645f 00736c61 5f676261 6d765f00 ond_.sla_gbamv_. │ │ │ │ 0x0002cc94 736c615f 67627270 76677277 5f00736c sla_gbrpvgrw_.sl │ │ │ │ - 0x0002cca4 615f6762 72636f6e 645f0073 6c615f67 a_gbrcond_.sla_g │ │ │ │ - 0x0002ccb4 62616d76 5f00736c 615f6765 72707667 bamv_.sla_gerpvg │ │ │ │ - 0x0002ccc4 72775f00 736c615f 67657263 6f6e645f rw_.sla_gercond_ │ │ │ │ + 0x0002cca4 615f6765 72636f6e 645f0073 67656a73 a_gercond_.sgejs │ │ │ │ + 0x0002ccb4 765f0073 67657376 6a5f0073 706f636f v_.sgesvj_.spoco │ │ │ │ + 0x0002ccc4 6e5f0073 6c615f67 65727076 6772775f n_.sla_gerpvgrw_ │ │ │ │ 0x0002ccd4 00736c61 5f6c696e 5f626572 725f0073 .sla_lin_berr_.s │ │ │ │ 0x0002cce4 6c615f67 65616d76 5f00736c 615f706f la_geamv_.sla_po │ │ │ │ - 0x0002ccf4 72707667 72775f00 736c615f 706f7263 rpvgrw_.sla_porc │ │ │ │ - 0x0002cd04 6f6e645f 00736c61 5f777761 6464775f ond_.sla_wwaddw_ │ │ │ │ - 0x0002cd14 00736c61 5f737972 636f6e64 5f007373 .sla_syrcond_.ss │ │ │ │ - 0x0002cd24 79747273 5f00736c 615f7379 616d765f ytrs_.sla_syamv_ │ │ │ │ - 0x0002cd34 00736c61 5f737972 70766772 775f0073 .sla_syrpvgrw_.s │ │ │ │ - 0x0002cd44 6c61636f 6e5f0073 6773766a 305f0073 lacon_.sgsvj0_.s │ │ │ │ - 0x0002cd54 6c616469 76325f00 736c6164 6976315f ladiv2_.sladiv1_ │ │ │ │ - 0x0002cd64 00736c61 6272645f 00736c61 6564315f .slabrd_.slaed1_ │ │ │ │ - 0x0002cd74 00736c61 6564325f 00736c61 6564335f .slaed2_.slaed3_ │ │ │ │ - 0x0002cd84 00736c61 6564345f 00736c61 6564305f .slaed4_.slaed0_ │ │ │ │ - 0x0002cd94 00736c61 6564375f 00736c61 65627a5f .slaed7_.slaebz_ │ │ │ │ - 0x0002cda4 00736c61 6564355f 00736c61 6564385f .slaed5_.slaed8_ │ │ │ │ - 0x0002cdb4 00736c61 67325f00 736c6165 64365f00 .slag2_.slaed6_. │ │ │ │ - 0x0002cdc4 736c6167 73325f00 736c6165 78635f00 slags2_.slaexc_. │ │ │ │ - 0x0002cdd4 736c6173 79325f00 736c6172 66785f00 slasy2_.slarfx_. │ │ │ │ - 0x0002cde4 736c616e 76325f00 736c6167 76325f00 slanv2_.slagv2_. │ │ │ │ + 0x0002ccf4 72636f6e 645f0073 6c615f70 6f727076 rcond_.sla_porpv │ │ │ │ + 0x0002cd04 6772775f 00736773 766a305f 00736c61 grw_.sgsvj0_.sla │ │ │ │ + 0x0002cd14 5f737972 636f6e64 5f007373 79747273 _syrcond_.ssytrs │ │ │ │ + 0x0002cd24 5f00736c 615f7777 61646477 5f00736c _.sla_wwaddw_.sl │ │ │ │ + 0x0002cd34 615f7379 616d765f 00736c61 5f737972 a_syamv_.sla_syr │ │ │ │ + 0x0002cd44 70766772 775f0073 6c61636f 6e5f0073 pvgrw_.slacon_.s │ │ │ │ + 0x0002cd54 6c616732 5f00736c 61646976 325f0073 lag2_.sladiv2_.s │ │ │ │ + 0x0002cd64 6c616469 76315f00 736c6162 72645f00 ladiv1_.slabrd_. │ │ │ │ + 0x0002cd74 736c6165 64315f00 736c6165 64325f00 slaed1_.slaed2_. │ │ │ │ + 0x0002cd84 736c6165 64335f00 736c6165 64355f00 slaed3_.slaed5_. │ │ │ │ + 0x0002cd94 736c6165 64345f00 736c6165 64305f00 slaed4_.slaed0_. │ │ │ │ + 0x0002cda4 736c6165 64375f00 736c6165 64385f00 slaed7_.slaed8_. │ │ │ │ + 0x0002cdb4 736c6165 627a5f00 736c6165 64365f00 slaebz_.slaed6_. │ │ │ │ + 0x0002cdc4 736c6165 78635f00 736c6173 79325f00 slaexc_.slasy2_. │ │ │ │ + 0x0002cdd4 736c6172 66785f00 736c616e 76325f00 slarfx_.slanv2_. │ │ │ │ + 0x0002cde4 736c6167 73325f00 736c6167 76325f00 slags2_.slagv2_. │ │ │ │ 0x0002cdf4 736c6168 72645f00 736c616e 65675f00 slahrd_.slaneg_. │ │ │ │ 0x0002ce04 736c616c 73615f00 736c616c 73305f00 slalsa_.slals0_. │ │ │ │ 0x0002ce14 736c616c 6e325f00 736c616c 73645f00 slaln2_.slalsd_. │ │ │ │ - 0x0002ce24 736c616e 73625f00 736c616e 73705f00 slansb_.slansp_. │ │ │ │ - 0x0002ce34 736c616e 73795f00 736c6170 6c6c5f00 slansy_.slapll_. │ │ │ │ + 0x0002ce24 736c616e 73625f00 736c616e 73795f00 slansb_.slansy_. │ │ │ │ + 0x0002ce34 736c616e 73705f00 736c6170 6c6c5f00 slansp_.slapll_. │ │ │ │ 0x0002ce44 736c6170 6d725f00 736c616e 74705f00 slapmr_.slantp_. │ │ │ │ 0x0002ce54 736c6171 70325f00 736c6171 72315f00 slaqp2_.slaqr1_. │ │ │ │ 0x0002ce64 736c6171 70735f00 736c6171 73625f00 slaqps_.slaqsb_. │ │ │ │ 0x0002ce74 736c6171 73705f00 736c6171 72335f00 slaqsp_.slaqr3_. │ │ │ │ 0x0002ce84 736c6171 72355f00 736c6171 72345f00 slaqr5_.slaqr4_. │ │ │ │ 0x0002ce94 736c6171 73795f00 736c6171 72325f00 slaqsy_.slaqr2_. │ │ │ │ - 0x0002cea4 736c6172 32765f00 736f726d 68725f00 slar2v_.sormhr_. │ │ │ │ - 0x0002ceb4 73747265 78635f00 736c616e 73665f00 strexc_.slansf_. │ │ │ │ - 0x0002cec4 736c6172 6667705f 00736c61 7231765f slarfgp_.slar1v_ │ │ │ │ + 0x0002cea4 736f726d 68725f00 73747265 78635f00 sormhr_.strexc_. │ │ │ │ + 0x0002ceb4 736c6172 32765f00 736c6172 6667705f slar2v_.slarfgp_ │ │ │ │ + 0x0002cec4 00736c61 6e73665f 00736c61 7231765f .slansf_.slar1v_ │ │ │ │ 0x0002ced4 00736c61 7272615f 00736c61 7174725f .slarra_.slaqtr_ │ │ │ │ 0x0002cee4 00736c61 72726b5f 00736c61 7273636c .slarrk_.slarscl │ │ │ │ 0x0002cef4 325f0073 6c617272 645f0073 6c61727a 2_.slarrd_.slarz │ │ │ │ - 0x0002cf04 5f00736c 61727a74 5f00736c 61737132 _.slarzt_.slasq2 │ │ │ │ - 0x0002cf14 5f00736c 61727a62 5f00736c 6173636c _.slarzb_.slascl │ │ │ │ - 0x0002cf24 325f0073 6c617364 315f0073 6c617364 2_.slasd1_.slasd │ │ │ │ + 0x0002cf04 5f00736c 61737132 5f00736c 6173636c _.slasq2_.slascl │ │ │ │ + 0x0002cf14 325f0073 6c61727a 745f0073 6c61727a 2_.slarzt_.slarz │ │ │ │ + 0x0002cf24 625f0073 6c617364 315f0073 6c617364 b_.slasd1_.slasd │ │ │ │ 0x0002cf34 325f0073 6c617364 335f0073 6c617364 2_.slasd3_.slasd │ │ │ │ - 0x0002cf44 355f0073 6c617364 365f0073 6c617364 5_.slasd6_.slasd │ │ │ │ - 0x0002cf54 375f0073 6c617364 385f0073 6c617272 7_.slasd8_.slarr │ │ │ │ - 0x0002cf64 765f0073 6c617364 345f0073 6c617371 v_.slasd4_.slasq │ │ │ │ + 0x0002cf44 355f0073 6c617272 765f0073 6c617364 5_.slarrv_.slasd │ │ │ │ + 0x0002cf54 365f0073 6c617364 375f0073 6c617364 6_.slasd7_.slasd │ │ │ │ + 0x0002cf64 385f0073 6c617364 345f0073 6c617371 8_.slasd4_.slasq │ │ │ │ 0x0002cf74 365f0073 6c617371 335f0073 6c617371 6_.slasq3_.slasq │ │ │ │ 0x0002cf84 345f0073 6c617371 355f0073 6c617464 4_.slasq5_.slatd │ │ │ │ 0x0002cf94 665f0073 6c617472 645f0073 73796d76 f_.slatrd_.ssymv │ │ │ │ - 0x0002cfa4 5f00736c 6174727a 5f00736c 61737966 _.slatrz_.slasyf │ │ │ │ + 0x0002cfa4 5f00736c 61737966 5f00736c 6174727a _.slasyf_.slatrz │ │ │ │ 0x0002cfb4 5f00736c 61747073 5f007374 7073765f _.slatps_.stpsv_ │ │ │ │ 0x0002cfc4 00736f70 6d74725f 00737472 73765f00 .sopmtr_.strsv_. │ │ │ │ - 0x0002cfd4 736c6173 79665f72 6f6f6b5f 00736f72 slasyf_rook_.sor │ │ │ │ - 0x0002cfe4 62646231 5f00736f 72626462 355f0073 bdb1_.sorbdb5_.s │ │ │ │ + 0x0002cfd4 736f7262 6462315f 00736f72 62646235 sorbdb1_.sorbdb5 │ │ │ │ + 0x0002cfe4 5f00736c 61737966 5f726f6f 6b5f0073 _.slasyf_rook_.s │ │ │ │ 0x0002cff4 6f726264 62325f00 736f7262 6462335f orbdb2_.sorbdb3_ │ │ │ │ - 0x0002d004 00736f72 62646236 5f00736f 7267326c .sorbdb6_.sorg2l │ │ │ │ - 0x0002d014 5f00736f 72626462 345f0073 6f726772 _.sorbdb4_.sorgr │ │ │ │ - 0x0002d024 325f0073 6f726771 6c5f0073 6f726d32 2_.sorgql_.sorm2 │ │ │ │ - 0x0002d034 6c5f0073 6f726772 715f0073 6f726d71 l_.sorgrq_.sormq │ │ │ │ - 0x0002d044 6c5f0073 6f726d72 335f0073 7062636f l_.sormr3_.spbco │ │ │ │ - 0x0002d054 6e5f0073 70626571 755f0073 70627376 n_.spbequ_.spbsv │ │ │ │ + 0x0002d004 00736f72 62646236 5f00736f 72626462 .sorbdb6_.sorbdb │ │ │ │ + 0x0002d014 345f0073 6f726732 6c5f0073 6f726772 4_.sorg2l_.sorgr │ │ │ │ + 0x0002d024 325f0073 6f726771 6c5f0073 6f726772 2_.sorgql_.sorgr │ │ │ │ + 0x0002d034 715f0073 6f726d72 335f0073 6f726d32 q_.sormr3_.sorm2 │ │ │ │ + 0x0002d044 6c5f0073 7062636f 6e5f0073 70626571 l_.spbcon_.spbeq │ │ │ │ + 0x0002d054 755f0073 6f726d71 6c5f0073 70627376 u_.sormql_.spbsv │ │ │ │ 0x0002d064 5f007370 62747266 5f007370 62747273 _.spbtrf_.spbtrs │ │ │ │ 0x0002d074 5f007370 62737466 5f007373 79725f00 _.spbstf_.ssyr_. │ │ │ │ - 0x0002d084 73706274 66325f00 736f7262 64625f00 spbtf2_.sorbdb_. │ │ │ │ + 0x0002d084 736f7262 64625f00 73706274 66325f00 sorbdb_.spbtf2_. │ │ │ │ 0x0002d094 73706674 72735f00 73746673 6d5f0073 spftrs_.stfsm_.s │ │ │ │ - 0x0002d0a4 70667472 665f0073 7379726b 5f007370 pftrf_.ssyrk_.sp │ │ │ │ - 0x0002d0b4 62737678 5f007370 62726673 5f007373 bsvx_.spbrfs_.ss │ │ │ │ - 0x0002d0c4 626d765f 0073706f 6571755f 00737066 bmv_.spoequ_.spf │ │ │ │ - 0x0002d0d4 7472695f 00737466 7472695f 0073706f tri_.stftri_.spo │ │ │ │ + 0x0002d0a4 70627266 735f0073 73626d76 5f007370 pbrfs_.ssbmv_.sp │ │ │ │ + 0x0002d0b4 62737678 5f007370 66747266 5f007373 bsvx_.spftrf_.ss │ │ │ │ + 0x0002d0c4 79726b5f 00737066 7472695f 00737466 yrk_.spftri_.stf │ │ │ │ + 0x0002d0d4 7472695f 0073706f 6571755f 0073706f tri_.spoequ_.spo │ │ │ │ 0x0002d0e4 65717562 5f007370 70636f6e 5f007370 equb_.sppcon_.sp │ │ │ │ - 0x0002d0f4 70657175 5f007370 7073765f 00737070 pequ_.sppsv_.spp │ │ │ │ - 0x0002d104 7472665f 00737070 7472735f 00737370 trf_.spptrs_.ssp │ │ │ │ - 0x0002d114 725f0073 706f7376 785f0073 706f7266 r_.sposvx_.sporf │ │ │ │ - 0x0002d124 735f0073 70707472 695f0073 74707472 s_.spptri_.stptr │ │ │ │ + 0x0002d0f4 70657175 5f007370 6f737678 5f007370 pequ_.sposvx_.sp │ │ │ │ + 0x0002d104 6f726673 5f007370 7073765f 00737070 orfs_.sppsv_.spp │ │ │ │ + 0x0002d114 7472665f 00737070 7472735f 00737370 trf_.spptrs_.ssp │ │ │ │ + 0x0002d124 725f0073 70707472 695f0073 74707472 r_.spptri_.stptr │ │ │ │ 0x0002d134 695f0073 74706d76 5f007370 70737678 i_.stpmv_.sppsvx │ │ │ │ - 0x0002d144 5f007370 70726673 5f007370 74636f6e _.spprfs_.sptcon │ │ │ │ - 0x0002d154 5f007370 7473765f 00737074 7472735f _.sptsv_.spttrs_ │ │ │ │ - 0x0002d164 00737074 6571725f 00737370 6d765f00 .spteqr_.sspmv_. │ │ │ │ + 0x0002d144 5f007370 70726673 5f007373 706d765f _.spprfs_.sspmv_ │ │ │ │ + 0x0002d154 00737074 73765f00 73707474 72735f00 .sptsv_.spttrs_. │ │ │ │ + 0x0002d164 73707463 6f6e5f00 73707465 71725f00 sptcon_.spteqr_. │ │ │ │ 0x0002d174 73707473 76785f00 73707472 66735f00 sptsvx_.sptrfs_. │ │ │ │ - 0x0002d184 73707374 66325f00 73707474 73325f00 spstf2_.sptts2_. │ │ │ │ - 0x0002d194 73736265 765f0073 73627472 645f0073 ssbev_.ssbtrd_.s │ │ │ │ - 0x0002d1a4 73626776 5f007373 62677374 5f007370 sbgv_.ssbgst_.sp │ │ │ │ - 0x0002d1b4 73747266 5f007373 62657664 5f007373 strf_.ssbevd_.ss │ │ │ │ - 0x0002d1c4 62677664 5f007373 62657678 5f007373 bgvd_.ssbevx_.ss │ │ │ │ - 0x0002d1d4 7465696e 5f007373 70636f6e 5f007373 tein_.sspcon_.ss │ │ │ │ - 0x0002d1e4 70747273 5f007373 7065765f 00737370 ptrs_.sspev_.ssp │ │ │ │ + 0x0002d184 73707474 73325f00 73707374 66325f00 sptts2_.spstf2_. │ │ │ │ + 0x0002d194 73707374 72665f00 73736265 765f0073 spstrf_.ssbev_.s │ │ │ │ + 0x0002d1a4 73627472 645f0073 73626776 5f007373 sbtrd_.ssbgv_.ss │ │ │ │ + 0x0002d1b4 62677374 5f007373 62657664 5f007373 bgst_.ssbevd_.ss │ │ │ │ + 0x0002d1c4 62677664 5f007373 70636f6e 5f007373 bgvd_.sspcon_.ss │ │ │ │ + 0x0002d1d4 70747273 5f007373 62657678 5f007373 ptrs_.ssbevx_.ss │ │ │ │ + 0x0002d1e4 7465696e 5f007373 7065765f 00737370 tein_.sspev_.ssp │ │ │ │ 0x0002d1f4 7472645f 00736f70 6774725f 00737362 trd_.sopgtr_.ssb │ │ │ │ 0x0002d204 6776785f 00737370 6576645f 00737370 gvx_.sspevd_.ssp │ │ │ │ - 0x0002d214 67765f00 73737067 73745f00 73737072 gv_.sspgst_.sspr │ │ │ │ - 0x0002d224 325f0073 73706776 645f0073 73706776 2_.sspgvd_.sspgv │ │ │ │ - 0x0002d234 785f0073 73706576 785f0073 7366726b x_.sspevx_.ssfrk │ │ │ │ + 0x0002d214 67765f00 73737067 73745f00 73736672 gv_.sspgst_.ssfr │ │ │ │ + 0x0002d224 6b5f0073 73707232 5f007373 70677664 k_.sspr2_.sspgvd │ │ │ │ + 0x0002d234 5f007373 70677678 5f007373 70657678 _.sspgvx_.sspevx │ │ │ │ 0x0002d244 5f007373 7073765f 00737370 7472665f _.sspsv_.ssptrf_ │ │ │ │ 0x0002d254 00737370 7376785f 00737370 7266735f .sspsvx_.ssprfs_ │ │ │ │ 0x0002d264 00737370 7472695f 00737374 6567725f .ssptri_.sstegr_ │ │ │ │ 0x0002d274 00737374 656d725f 00737374 65765f00 .sstemr_.sstev_. │ │ │ │ 0x0002d284 73737465 76645f00 73737963 6f6e5f00 sstevd_.ssycon_. │ │ │ │ - 0x0002d294 73737963 6f6e5f72 6f6f6b5f 00737379 ssycon_rook_.ssy │ │ │ │ - 0x0002d2a4 7472735f 726f6f6b 5f007373 74657672 trs_rook_.sstevr │ │ │ │ + 0x0002d294 73737465 76725f00 73737963 6f6e5f72 sstevr_.ssycon_r │ │ │ │ + 0x0002d2a4 6f6f6b5f 00737379 7472735f 726f6f6b ook_.ssytrs_rook │ │ │ │ 0x0002d2b4 5f007373 74657678 5f007373 7965765f _.sstevx_.ssyev_ │ │ │ │ 0x0002d2c4 00737379 6576645f 00737379 67765f00 .ssyevd_.ssygv_. │ │ │ │ - 0x0002d2d4 73737967 76645f00 73737963 6f6e765f ssygvd_.ssyconv_ │ │ │ │ - 0x0002d2e4 00737379 6776785f 00737379 6576785f .ssygvx_.ssyevx_ │ │ │ │ - 0x0002d2f4 00737379 6576725f 00737379 65717562 .ssyevr_.ssyequb │ │ │ │ + 0x0002d2d4 73737967 76645f00 73737965 76725f00 ssygvd_.ssyevr_. │ │ │ │ + 0x0002d2e4 73737963 6f6e765f 00737379 6776785f ssyconv_.ssygvx_ │ │ │ │ + 0x0002d2f4 00737379 6576785f 00737379 65717562 .ssyevx_.ssyequb │ │ │ │ 0x0002d304 5f007373 7973765f 00737379 7472665f _.ssysv_.ssytrf_ │ │ │ │ 0x0002d314 00737379 74727332 5f007373 7973765f .ssytrs2_.ssysv_ │ │ │ │ 0x0002d324 726f6f6b 5f007373 79747266 5f726f6f rook_.ssytrf_roo │ │ │ │ 0x0002d334 6b5f0073 73797376 785f0073 73797266 k_.ssysvx_.ssyrf │ │ │ │ 0x0002d344 735f0073 73797377 6170725f 00737379 s_.ssyswapr_.ssy │ │ │ │ 0x0002d354 7466325f 00737379 7466325f 726f6f6b tf2_.ssytf2_rook │ │ │ │ 0x0002d364 5f007373 79747269 325f0073 73797472 _.ssytri2_.ssytr │ │ │ │ @@ -983,92 +983,92 @@ │ │ │ │ 0x0002d3a4 5f007374 62726673 5f007374 626d765f _.stbrfs_.stbmv_ │ │ │ │ 0x0002d3b4 00737466 7474725f 00737467 6578635f .stfttr_.stgexc_ │ │ │ │ 0x0002d3c4 00737467 6578325f 00737467 7379325f .stgex2_.stgsy2_ │ │ │ │ 0x0002d3d4 00737467 73796c5f 00737470 636f6e5f .stgsyl_.stpcon_ │ │ │ │ 0x0002d3e4 00737470 7172745f 00737470 71727432 .stpqrt_.stpqrt2 │ │ │ │ 0x0002d3f4 5f007374 70726662 5f007374 706d7172 _.stprfb_.stpmqr │ │ │ │ 0x0002d404 745f0073 74707472 735f0073 74707474 t_.stptrs_.stptt │ │ │ │ - 0x0002d414 725f0073 7472636f 6e5f0073 74707266 r_.strcon_.stprf │ │ │ │ - 0x0002d424 735f0073 74707474 665f0073 74727379 s_.stpttf_.strsy │ │ │ │ + 0x0002d414 725f0073 74707266 735f0073 7472636f r_.stprfs_.strco │ │ │ │ + 0x0002d424 6e5f0073 74707474 665f0073 74727379 n_.stpttf_.strsy │ │ │ │ 0x0002d434 6c5f0073 74727266 735f0073 74727474 l_.strrfs_.strtt │ │ │ │ 0x0002d444 705f007a 64727363 6c5f007a 64736361 p_.zdrscl_.zdsca │ │ │ │ - 0x0002d454 6c5f007a 63676573 765f007a 6c616e67 l_.zcgesv_.zlang │ │ │ │ - 0x0002d464 655f007a 6c616732 635f007a 6c616370 e_.zlag2c_.zlacp │ │ │ │ - 0x0002d474 795f007a 67657472 735f007a 67656d6d y_.zgetrs_.zgemm │ │ │ │ - 0x0002d484 5f00697a 616d6178 5f00645f 696d6167 _.izamax_.d_imag │ │ │ │ - 0x0002d494 007a6178 70795f00 7a63706f 73765f00 .zaxpy_.zcposv_. │ │ │ │ - 0x0002d4a4 7a6c616e 68655f00 7a6c6174 32635f00 zlanhe_.zlat2c_. │ │ │ │ - 0x0002d4b4 7a706f74 72735f00 7a68656d 6d5f0073 zpotrs_.zhemm_.s │ │ │ │ - 0x0002d4c4 74727474 665f007a 6762636f 6e5f007a trttf_.zgbcon_.z │ │ │ │ + 0x0002d454 6c5f0073 74727474 665f007a 63676573 l_.strttf_.zcges │ │ │ │ + 0x0002d464 765f007a 6c616e67 655f007a 6c616732 v_.zlange_.zlag2 │ │ │ │ + 0x0002d474 635f007a 6c616370 795f007a 67657472 c_.zlacpy_.zgetr │ │ │ │ + 0x0002d484 735f007a 67656d6d 5f00697a 616d6178 s_.zgemm_.izamax │ │ │ │ + 0x0002d494 5f00645f 696d6167 007a6178 70795f00 _.d_imag.zaxpy_. │ │ │ │ + 0x0002d4a4 7a63706f 73765f00 7a6c616e 68655f00 zcposv_.zlanhe_. │ │ │ │ + 0x0002d4b4 7a6c6174 32635f00 7a706f74 72735f00 zlat2c_.zpotrs_. │ │ │ │ + 0x0002d4c4 7a68656d 6d5f007a 6762636f 6e5f007a zhemm_.zgbcon_.z │ │ │ │ 0x0002d4d4 6c617462 735f007a 6c61636e 325f007a latbs_.zlacn2_.z │ │ │ │ 0x0002d4e4 646f7463 5f663263 5f007a67 62657175 dotc_f2c_.zgbequ │ │ │ │ 0x0002d4f4 5f007a67 62657175 625f007a 67627376 _.zgbequb_.zgbsv │ │ │ │ 0x0002d504 5f007a67 62747266 5f007a67 62747273 _.zgbtrf_.zgbtrs │ │ │ │ - 0x0002d514 5f007a67 62726673 5f007a63 6f70795f _.zgbrfs_.zcopy_ │ │ │ │ - 0x0002d524 007a6762 6d765f00 7a676274 66325f00 .zgbmv_.zgbtf2_. │ │ │ │ - 0x0002d534 7a737761 705f007a 5f646976 007a7363 zswap_.z_div.zsc │ │ │ │ - 0x0002d544 616c5f00 7a676572 755f007a 62647371 al_.zgeru_.zbdsq │ │ │ │ - 0x0002d554 725f007a 6c617372 5f007a64 726f745f r_.zlasr_.zdrot_ │ │ │ │ + 0x0002d514 5f007a62 64737172 5f007a6c 6173725f _.zbdsqr_.zlasr_ │ │ │ │ + 0x0002d524 007a6472 6f745f00 7a737761 705f007a .zdrot_.zswap_.z │ │ │ │ + 0x0002d534 67627266 735f007a 636f7079 5f007a67 gbrfs_.zcopy_.zg │ │ │ │ + 0x0002d544 626d765f 007a6762 7466325f 007a5f64 bmv_.zgbtf2_.z_d │ │ │ │ + 0x0002d554 6976007a 7363616c 5f007a67 6572755f iv.zscal_.zgeru_ │ │ │ │ 0x0002d564 007a6762 7376785f 007a6c61 6e67625f .zgbsvx_.zlangb_ │ │ │ │ 0x0002d574 007a6c61 6e74625f 007a6c61 7167625f .zlantb_.zlaqgb_ │ │ │ │ - 0x0002d584 007a6765 62616b5f 007a6762 6272645f .zgebak_.zgbbrd_ │ │ │ │ - 0x0002d594 007a6c61 7365745f 007a6c61 7267765f .zlaset_.zlargv_ │ │ │ │ - 0x0002d5a4 007a6c61 7274765f 007a6c61 7274675f .zlartv_.zlartg_ │ │ │ │ - 0x0002d5b4 007a726f 745f0064 5f636e6a 67007a74 .zrot_.d_cnjg.zt │ │ │ │ - 0x0002d5c4 6273765f 007a6765 6d765f00 7a6c6163 bsv_.zgemv_.zlac │ │ │ │ - 0x0002d5d4 67765f00 7a676563 6f6e5f00 7a6c6174 gv_.zgecon_.zlat │ │ │ │ - 0x0002d5e4 72735f00 7a676562 616c5f00 647a6e72 rs_.zgebal_.dznr │ │ │ │ - 0x0002d5f4 6d325f00 7a626263 73645f00 7a676562 m2_.zbbcsd_.zgeb │ │ │ │ + 0x0002d584 007a6765 62616b5f 007a7462 73765f00 .zgebak_.ztbsv_. │ │ │ │ + 0x0002d594 7a67656d 765f007a 6c616367 765f007a zgemv_.zlacgv_.z │ │ │ │ + 0x0002d5a4 67626272 645f007a 6c617365 745f007a gbbrd_.zlaset_.z │ │ │ │ + 0x0002d5b4 6c617267 765f007a 6c617274 765f007a largv_.zlartv_.z │ │ │ │ + 0x0002d5c4 6c617274 675f007a 726f745f 00645f63 lartg_.zrot_.d_c │ │ │ │ + 0x0002d5d4 6e6a6700 7a626263 73645f00 7a676563 njg.zbbcsd_.zgec │ │ │ │ + 0x0002d5e4 6f6e5f00 7a6c6174 72735f00 7a676562 on_.zlatrs_.zgeb │ │ │ │ + 0x0002d5f4 616c5f00 647a6e72 6d325f00 7a676562 al_.dznrm2_.zgeb │ │ │ │ 0x0002d604 64325f00 7a6c6172 66675f00 7a6c6172 d2_.zlarfg_.zlar │ │ │ │ 0x0002d614 665f007a 6c616272 645f007a 67656571 f_.zlabrd_.zgeeq │ │ │ │ 0x0002d624 755f007a 67656571 75625f00 7a6c6173 u_.zgeequb_.zlas │ │ │ │ 0x0002d634 77705f00 7a747273 6d5f007a 67656573 wp_.ztrsm_.zgees │ │ │ │ 0x0002d644 5f007a6c 6173636c 5f007a67 65687264 _.zlascl_.zgehrd │ │ │ │ 0x0002d654 5f007a68 73657172 5f007a74 7273656e _.zhseqr_.ztrsen │ │ │ │ 0x0002d664 5f007a75 6e676872 5f007a67 65657378 _.zunghr_.zgeesx │ │ │ │ 0x0002d674 5f007a67 65686432 5f007a67 656c7132 _.zgehd2_.zgelq2 │ │ │ │ 0x0002d684 5f007a67 6565765f 007a7472 6576635f _.zgeev_.ztrevc_ │ │ │ │ 0x0002d694 007a6765 67735f00 7a676762 616c5f00 .zgegs_.zggbal_. │ │ │ │ 0x0002d6a4 7a756e6d 71725f00 7a676768 72645f00 zunmqr_.zgghrd_. │ │ │ │ 0x0002d6b4 7a686765 717a5f00 7a676762 616b5f00 zhgeqz_.zggbak_. │ │ │ │ - 0x0002d6c4 7a6c6172 66745f00 7a6c6172 66625f00 zlarft_.zlarfb_. │ │ │ │ + 0x0002d6c4 7a676565 76785f00 7a747273 6e615f00 zgeevx_.ztrsna_. │ │ │ │ 0x0002d6d4 7a6c6168 72325f00 7a74726d 6d5f007a zlahr2_.ztrmm_.z │ │ │ │ - 0x0002d6e4 67656576 785f007a 7472736e 615f007a geevx_.ztrsna_.z │ │ │ │ - 0x0002d6f4 6765716c 325f007a 67656c73 5f007a74 geql2_.zgels_.zt │ │ │ │ - 0x0002d704 72747273 5f007a75 6e6d6c71 5f007a67 rtrs_.zunmlq_.zg │ │ │ │ + 0x0002d6e4 6c617266 625f007a 6c617266 745f007a larfb_.zlarft_.z │ │ │ │ + 0x0002d6f4 67656c73 5f007a74 72747273 5f007a75 gels_.ztrtrs_.zu │ │ │ │ + 0x0002d704 6e6d6c71 5f007a67 65716c32 5f007a67 nmlq_.zgeql2_.zg │ │ │ │ 0x0002d714 6567765f 007a7467 6576635f 007a6765 egv_.ztgevc_.zge │ │ │ │ 0x0002d724 6d717274 5f007a67 656c7378 5f007a67 mqrt_.zgelsx_.zg │ │ │ │ 0x0002d734 65717066 5f007a6c 61696331 5f007a75 eqpf_.zlaic1_.zu │ │ │ │ 0x0002d744 6e6d3272 5f007a6c 61747a6d 5f007a74 nm2r_.zlatzm_.zt │ │ │ │ - 0x0002d754 7a727166 5f007a67 656c7379 5f007a67 zrqf_.zgelsy_.zg │ │ │ │ - 0x0002d764 65717033 5f007a75 6e6d727a 5f007a74 eqp3_.zunmrz_.zt │ │ │ │ - 0x0002d774 7a727a66 5f007a67 656c7364 5f007a75 zrzf_.zgelsd_.zu │ │ │ │ - 0x0002d784 6e6d6272 5f007a6c 616c7364 5f007a67 nmbr_.zlalsd_.zg │ │ │ │ - 0x0002d794 65717232 5f007a67 65716c66 5f007a6c eqr2_.zgeqlf_.zl │ │ │ │ + 0x0002d754 7a727166 5f007a67 656c7364 5f007a75 zrqf_.zgelsd_.zu │ │ │ │ + 0x0002d764 6e6d6272 5f007a6c 616c7364 5f007a67 nmbr_.zlalsd_.zg │ │ │ │ + 0x0002d774 656c7379 5f007a67 65717033 5f007a75 elsy_.zgeqp3_.zu │ │ │ │ + 0x0002d784 6e6d727a 5f007a74 7a727a66 5f007a67 nmrz_.ztzrzf_.zg │ │ │ │ + 0x0002d794 65716c66 5f007a67 65717232 5f007a6c eqlf_.zgeqr2_.zl │ │ │ │ 0x0002d7a4 61717032 5f007a6c 61717073 5f007a67 aqp2_.zlaqps_.zg │ │ │ │ 0x0002d7b4 65717232 705f007a 6c617266 67705f00 eqr2p_.zlarfgp_. │ │ │ │ 0x0002d7c4 7a67656c 73735f00 7a676571 72745f00 zgelss_.zgeqrt_. │ │ │ │ 0x0002d7d4 7a676571 7274335f 007a6765 71726670 zgeqrt3_.zgeqrfp │ │ │ │ 0x0002d7e4 5f007a67 65717274 325f007a 67657263 _.zgeqrt2_.zgerc │ │ │ │ 0x0002d7f4 5f007a74 726d765f 007a6765 7271325f _.ztrmv_.zgerq2_ │ │ │ │ 0x0002d804 007a6765 73765f00 7a676573 63325f00 .zgesv_.zgesc2_. │ │ │ │ 0x0002d814 7a676572 71665f00 7a676572 66735f00 zgerqf_.zgerfs_. │ │ │ │ 0x0002d824 7a676574 63325f00 7a676574 72695f00 zgetc2_.zgetri_. │ │ │ │ 0x0002d834 7a676573 76785f00 7a6c616e 74725f00 zgesvx_.zlantr_. │ │ │ │ 0x0002d844 7a6c6171 67655f00 7a676765 735f007a zlaqge_.zgges_.z │ │ │ │ 0x0002d854 74677365 6e5f007a 67676573 785f007a tgsen_.zggesx_.z │ │ │ │ 0x0002d864 6767676c 6d5f007a 67677172 665f007a ggglm_.zggqrf_.z │ │ │ │ 0x0002d874 756e6d72 715f007a 67676576 5f007a67 unmrq_.zggev_.zg │ │ │ │ - 0x0002d884 67657678 5f007a74 67736e61 5f007a67 gevx_.ztgsna_.zg │ │ │ │ - 0x0002d894 67727166 5f007a67 676c7365 5f007a67 grqf_.zgglse_.zg │ │ │ │ - 0x0002d8a4 74636f6e 5f007a67 74747273 5f007a67 tcon_.zgttrs_.zg │ │ │ │ - 0x0002d8b4 67737664 5f007a67 67737670 5f007a74 gsvd_.zggsvp_.zt │ │ │ │ - 0x0002d8c4 67736a61 5f007a67 74737678 5f007a6c gsja_.zgtsvx_.zl │ │ │ │ - 0x0002d8d4 616e6774 5f007a67 74726673 5f007a67 angt_.zgtrfs_.zg │ │ │ │ - 0x0002d8e4 74747266 5f007a67 7473765f 007a6c61 ttrf_.zgtsv_.zla │ │ │ │ + 0x0002d884 676c7365 5f007a67 67727166 5f007a67 glse_.zggrqf_.zg │ │ │ │ + 0x0002d894 67657678 5f007a74 67736e61 5f007a67 gevx_.ztgsna_.zg │ │ │ │ + 0x0002d8a4 67737664 5f007a67 67737670 5f007a74 gsvd_.zggsvp_.zt │ │ │ │ + 0x0002d8b4 67736a61 5f007a67 74636f6e 5f007a67 gsja_.zgtcon_.zg │ │ │ │ + 0x0002d8c4 74747273 5f007a67 7473765f 007a6774 ttrs_.zgtsv_.zgt │ │ │ │ + 0x0002d8d4 7376785f 007a6c61 6e67745f 007a6774 svx_.zlangt_.zgt │ │ │ │ + 0x0002d8e4 7266735f 007a6774 7472665f 007a6c61 rfs_.zgttrf_.zla │ │ │ │ 0x0002d8f4 706d745f 007a756e 6d72325f 007a756e pmt_.zunmr2_.zun │ │ │ │ 0x0002d904 6732725f 007a6774 7473325f 007a6862 g2r_.zgtts2_.zhb │ │ │ │ 0x0002d914 65765f00 7a6c616e 68625f00 7a686274 ev_.zlanhb_.zhbt │ │ │ │ 0x0002d924 72645f00 7a737465 71725f00 7a686265 rd_.zsteqr_.zhbe │ │ │ │ 0x0002d934 76645f00 7a737465 64635f00 7a686267 vd_.zstedc_.zhbg │ │ │ │ 0x0002d944 765f007a 70627374 665f007a 68626773 v_.zpbstf_.zhbgs │ │ │ │ 0x0002d954 745f007a 6c616774 6d5f007a 67657364 t_.zlagtm_.zgesd │ │ │ │ @@ -1077,221 +1077,221 @@ │ │ │ │ 0x0002d984 785f007a 73746569 6e5f007a 68626776 x_.zstein_.zhbgv │ │ │ │ 0x0002d994 645f007a 6865636f 6e5f007a 68657472 d_.zhecon_.zhetr │ │ │ │ 0x0002d9a4 735f007a 6865636f 6e5f726f 6f6b5f00 s_.zhecon_rook_. │ │ │ │ 0x0002d9b4 7a686574 72735f72 6f6f6b5f 007a6862 zhetrs_rook_.zhb │ │ │ │ 0x0002d9c4 6776785f 007a6865 65765f00 7a686574 gvx_.zheev_.zhet │ │ │ │ 0x0002d9d4 72645f00 7a756e67 74725f00 7a686565 rd_.zungtr_.zhee │ │ │ │ 0x0002d9e4 76645f00 7a756e6d 74725f00 7a686567 vd_.zunmtr_.zheg │ │ │ │ - 0x0002d9f4 765f007a 68656776 645f007a 68656576 v_.zhegvd_.zheev │ │ │ │ - 0x0002da04 725f007a 6c616e73 795f007a 7374656d r_.zlansy_.zstem │ │ │ │ - 0x0002da14 725f007a 68656571 75625f00 7a6c6173 r_.zheequb_.zlas │ │ │ │ - 0x0002da24 73715f00 7a686567 76785f00 7a686565 sq_.zhegvx_.zhee │ │ │ │ - 0x0002da34 76785f00 7a686573 765f726f 6f6b5f00 vx_.zhesv_rook_. │ │ │ │ - 0x0002da44 7a686574 72665f72 6f6f6b5f 007a6865 zhetrf_rook_.zhe │ │ │ │ - 0x0002da54 73765f00 7a686574 72665f00 7a686574 sv_.zhetrf_.zhet │ │ │ │ - 0x0002da64 7273325f 007a6865 7376785f 007a6865 rs2_.zhesvx_.zhe │ │ │ │ + 0x0002d9f4 765f007a 68656576 725f007a 6c616e73 v_.zheevr_.zlans │ │ │ │ + 0x0002da04 795f007a 7374656d 725f007a 68656776 y_.zstemr_.zhegv │ │ │ │ + 0x0002da14 645f007a 68656576 785f007a 68656571 d_.zheevx_.zheeq │ │ │ │ + 0x0002da24 75625f00 7a6c6173 73715f00 7a686567 ub_.zlassq_.zheg │ │ │ │ + 0x0002da34 76785f00 7a686573 765f007a 68657472 vx_.zhesv_.zhetr │ │ │ │ + 0x0002da44 665f007a 68657472 73325f00 7a686573 f_.zhetrs2_.zhes │ │ │ │ + 0x0002da54 765f726f 6f6b5f00 7a686574 72665f72 v_rook_.zhetrf_r │ │ │ │ + 0x0002da64 6f6f6b5f 007a6865 7376785f 007a6865 ook_.zhesvx_.zhe │ │ │ │ 0x0002da74 7266735f 007a6c61 7232765f 007a6865 rfs_.zlar2v_.zhe │ │ │ │ 0x0002da84 73776170 725f007a 68657464 325f007a swapr_.zhetd2_.z │ │ │ │ - 0x0002da94 68656d76 5f007a68 6572325f 007a6765 hemv_.zher2_.zge │ │ │ │ - 0x0002daa4 7376645f 007a6c61 6865665f 007a6865 svd_.zlahef_.zhe │ │ │ │ - 0x0002dab4 7466325f 007a6c61 7472645f 007a6865 tf2_.zlatrd_.zhe │ │ │ │ - 0x0002dac4 72326b5f 007a6c61 6865665f 726f6f6b r2k_.zlahef_rook │ │ │ │ - 0x0002dad4 5f007a68 65746632 5f726f6f 6b5f007a _.zhetf2_rook_.z │ │ │ │ + 0x0002da94 68656d76 5f007a68 6572325f 007a6c61 hemv_.zher2_.zla │ │ │ │ + 0x0002daa4 7472645f 007a6865 72326b5f 007a6c61 trd_.zher2k_.zla │ │ │ │ + 0x0002dab4 6865665f 007a6865 7466325f 007a6c61 hef_.zhetf2_.zla │ │ │ │ + 0x0002dac4 6865665f 726f6f6b 5f007a68 65746632 hef_rook_.zhetf2 │ │ │ │ + 0x0002dad4 5f726f6f 6b5f007a 67657376 645f007a _rook_.zgesvd_.z │ │ │ │ 0x0002dae4 68657472 69325f00 7a686574 72695f00 hetri2_.zhetri_. │ │ │ │ 0x0002daf4 7a686574 72693278 5f007a68 65725f00 zhetri2x_.zher_. │ │ │ │ 0x0002db04 7a737963 6f6e765f 007a6865 7472695f zsyconv_.zhetri_ │ │ │ │ 0x0002db14 726f6f6b 5f007a68 70636f6e 5f007a68 rook_.zhpcon_.zh │ │ │ │ - 0x0002db24 70747273 5f007a68 7065765f 007a6c61 ptrs_.zhpev_.zla │ │ │ │ - 0x0002db34 6e68705f 007a6870 7472645f 007a7570 nhp_.zhptrd_.zup │ │ │ │ - 0x0002db44 6774725f 007a6866 726b5f00 7a686572 gtr_.zhfrk_.zher │ │ │ │ - 0x0002db54 6b5f007a 68706576 645f007a 75706d74 k_.zhpevd_.zupmt │ │ │ │ + 0x0002db24 70747273 5f007a68 66726b5f 007a6865 ptrs_.zhfrk_.zhe │ │ │ │ + 0x0002db34 726b5f00 7a687065 765f007a 6c616e68 rk_.zhpev_.zlanh │ │ │ │ + 0x0002db44 705f007a 68707472 645f007a 75706774 p_.zhptrd_.zupgt │ │ │ │ + 0x0002db54 725f007a 68706576 645f007a 75706d74 r_.zhpevd_.zupmt │ │ │ │ 0x0002db64 725f007a 68706776 5f007a70 70747266 r_.zhpgv_.zpptrf │ │ │ │ 0x0002db74 5f007a68 70677374 5f007a74 706d765f _.zhpgst_.ztpmv_ │ │ │ │ - 0x0002db84 007a7470 73765f00 7a687072 325f007a .ztpsv_.zhpr2_.z │ │ │ │ - 0x0002db94 68706d76 5f007a68 70677664 5f007a68 hpmv_.zhpgvd_.zh │ │ │ │ - 0x0002dba4 70677678 5f007a68 70657678 5f007a68 pgvx_.zhpevx_.zh │ │ │ │ + 0x0002db84 007a7470 73765f00 7a687067 76645f00 .ztpsv_.zhpgvd_. │ │ │ │ + 0x0002db94 7a687072 325f007a 68706d76 5f007a68 zhpr2_.zhpmv_.zh │ │ │ │ + 0x0002dba4 70657678 5f007a68 70677678 5f007a68 pevx_.zhpgvx_.zh │ │ │ │ 0x0002dbb4 7073765f 007a6870 7472665f 007a6870 psv_.zhptrf_.zhp │ │ │ │ 0x0002dbc4 7376785f 007a6870 7266735f 007a6870 svx_.zhprfs_.zhp │ │ │ │ - 0x0002dbd4 7472695f 007a6873 65696e5f 007a6c61 tri_.zhsein_.zla │ │ │ │ - 0x0002dbe4 6e68735f 007a6c61 65696e5f 007a6c61 nhs_.zlaein_.zla │ │ │ │ - 0x0002dbf4 7172305f 007a6c61 6871725f 007a6870 qr0_.zlahqr_.zhp │ │ │ │ + 0x0002dbd4 7472695f 007a6c61 7172305f 007a6c61 tri_.zlaqr0_.zla │ │ │ │ + 0x0002dbe4 6871725f 007a6873 65696e5f 007a6c61 hqr_.zhsein_.zla │ │ │ │ + 0x0002dbf4 6e68735f 007a6c61 65696e5f 007a6870 nhs_.zlaein_.zhp │ │ │ │ 0x0002dc04 725f007a 6c615f67 62727076 6772775f r_.zla_gbrpvgrw_ │ │ │ │ - 0x0002dc14 007a6c61 5f676272 636f6e64 5f785f00 .zla_gbrcond_x_. │ │ │ │ - 0x0002dc24 7a6c615f 67627263 6f6e645f 635f007a zla_gbrcond_c_.z │ │ │ │ + 0x0002dc14 007a6c61 5f676272 636f6e64 5f635f00 .zla_gbrcond_c_. │ │ │ │ + 0x0002dc24 7a6c615f 67627263 6f6e645f 785f007a zla_gbrcond_x_.z │ │ │ │ 0x0002dc34 6c615f67 62616d76 5f00706f 775f7a69 la_gbamv_.pow_zi │ │ │ │ - 0x0002dc44 007a5f73 71727400 7a6c615f 67657263 .z_sqrt.zla_gerc │ │ │ │ - 0x0002dc54 6f6e645f 635f007a 6c615f67 65727076 ond_c_.zla_gerpv │ │ │ │ - 0x0002dc64 6772775f 007a6c61 5f676561 6d765f00 grw_.zla_geamv_. │ │ │ │ + 0x0002dc44 007a5f73 71727400 7a6c615f 67657270 .z_sqrt.zla_gerp │ │ │ │ + 0x0002dc54 76677277 5f007a6c 615f6765 72636f6e vgrw_.zla_gercon │ │ │ │ + 0x0002dc64 645f635f 007a6c61 5f676561 6d765f00 d_c_.zla_geamv_. │ │ │ │ 0x0002dc74 7a6c615f 67657263 6f6e645f 785f007a zla_gercond_x_.z │ │ │ │ 0x0002dc84 6c615f6c 696e5f62 6572725f 007a6c61 la_lin_berr_.zla │ │ │ │ - 0x0002dc94 5f686572 636f6e64 5f785f00 7a6c615f _hercond_x_.zla_ │ │ │ │ - 0x0002dca4 68657263 6f6e645f 635f007a 6c615f70 hercond_c_.zla_p │ │ │ │ - 0x0002dcb4 6f72636f 6e645f78 5f007a6c 615f6865 orcond_x_.zla_he │ │ │ │ - 0x0002dcc4 616d765f 007a6c61 5f706f72 636f6e64 amv_.zla_porcond │ │ │ │ - 0x0002dcd4 5f635f00 7a6c615f 68657270 76677277 _c_.zla_herpvgrw │ │ │ │ - 0x0002dce4 5f007a6c 615f706f 72707667 72775f00 _.zla_porpvgrw_. │ │ │ │ + 0x0002dc94 5f686572 636f6e64 5f635f00 7a6c615f _hercond_c_.zla_ │ │ │ │ + 0x0002dca4 68657263 6f6e645f 785f007a 6c615f68 hercond_x_.zla_h │ │ │ │ + 0x0002dcb4 65616d76 5f007a6c 615f706f 72636f6e eamv_.zla_porcon │ │ │ │ + 0x0002dcc4 645f635f 007a6c61 5f706f72 636f6e64 d_c_.zla_porcond │ │ │ │ + 0x0002dcd4 5f785f00 7a6c615f 706f7270 76677277 _x_.zla_porpvgrw │ │ │ │ + 0x0002dce4 5f007a6c 615f6865 72707667 72775f00 _.zla_herpvgrw_. │ │ │ │ 0x0002dcf4 7a6c615f 77776164 64775f00 7a6c615f zla_wwaddw_.zla_ │ │ │ │ 0x0002dd04 73797263 6f6e645f 635f007a 73797472 syrcond_c_.zsytr │ │ │ │ 0x0002dd14 735f007a 6c615f73 7972636f 6e645f78 s_.zla_syrcond_x │ │ │ │ 0x0002dd24 5f007a6c 615f7379 616d765f 007a6c61 _.zla_syamv_.zla │ │ │ │ 0x0002dd34 636f6e5f 007a6c61 5f737972 70766772 con_.zla_syrpvgr │ │ │ │ 0x0002dd44 775f007a 6c616469 765f007a 6c616372 w_.zladiv_.zlacr │ │ │ │ 0x0002dd54 745f007a 6c616564 375f007a 6c616564 t_.zlaed7_.zlaed │ │ │ │ 0x0002dd64 385f007a 6c616576 325f007a 6c616573 8_.zlaev2_.zlaes │ │ │ │ 0x0002dd74 795f007a 6c616564 305f0064 7a617375 y_.zlaed0_.dzasu │ │ │ │ 0x0002dd84 6d5f007a 6c616773 325f007a 6c616872 m_.zlags2_.zlahr │ │ │ │ 0x0002dd94 645f007a 6c616c73 305f007a 6c616c73 d_.zlals0_.zlals │ │ │ │ 0x0002dda4 615f007a 6c616e68 745f007a 6c616e73 a_.zlanht_.zlans │ │ │ │ - 0x0002ddb4 625f007a 6c616e73 705f007a 6c61706c b_.zlansp_.zlapl │ │ │ │ - 0x0002ddc4 6c5f007a 6c61706d 725f007a 6c616e74 l_.zlapmr_.zlant │ │ │ │ - 0x0002ddd4 705f007a 6c617168 625f007a 6c617168 p_.zlaqhb_.zlaqh │ │ │ │ + 0x0002ddb4 625f007a 6c616e73 705f007a 6c616e74 b_.zlansp_.zlant │ │ │ │ + 0x0002ddc4 705f007a 6c61706c 6c5f007a 6c61706d p_.zlapll_.zlapm │ │ │ │ + 0x0002ddd4 725f007a 6c617168 625f007a 6c617168 r_.zlaqhb_.zlaqh │ │ │ │ 0x0002dde4 705f007a 6c617168 655f007a 6c617172 p_.zlaqhe_.zlaqr │ │ │ │ - 0x0002ddf4 315f007a 6c617173 625f007a 6c617173 1_.zlaqsb_.zlaqs │ │ │ │ - 0x0002de04 705f007a 6c617172 335f007a 6c617172 p_.zlaqr3_.zlaqr │ │ │ │ - 0x0002de14 355f007a 6c617172 345f007a 6c617172 5_.zlaqr4_.zlaqr │ │ │ │ - 0x0002de24 325f007a 74726578 635f007a 756e6d68 2_.ztrexc_.zunmh │ │ │ │ - 0x0002de34 725f007a 6c617173 795f007a 6c617231 r_.zlaqsy_.zlar1 │ │ │ │ + 0x0002ddf4 315f007a 6c617173 625f007a 6c617172 1_.zlaqsb_.zlaqr │ │ │ │ + 0x0002de04 325f007a 74726578 635f007a 756e6d68 2_.ztrexc_.zunmh │ │ │ │ + 0x0002de14 725f007a 6c617172 335f007a 6c617172 r_.zlaqr3_.zlaqr │ │ │ │ + 0x0002de24 345f007a 6c617173 705f007a 6c617172 4_.zlaqsp_.zlaqr │ │ │ │ + 0x0002de34 355f007a 6c617173 795f007a 6c617231 5_.zlaqsy_.zlar1 │ │ │ │ 0x0002de44 765f007a 6c61726e 765f007a 5f657870 v_.zlarnv_.z_exp │ │ │ │ 0x0002de54 007a6c61 7273636c 325f007a 6c61727a .zlarscl2_.zlarz │ │ │ │ 0x0002de64 5f007a6c 61727a74 5f007a6c 6173636c _.zlarzt_.zlascl │ │ │ │ 0x0002de74 325f007a 6c61727a 625f007a 6c616e68 2_.zlarzb_.zlanh │ │ │ │ 0x0002de84 665f007a 6c617272 765f007a 6c617464 f_.zlarrv_.zlatd │ │ │ │ 0x0002de94 665f007a 6c617379 665f007a 6c617472 f_.zlasyf_.zlatr │ │ │ │ 0x0002dea4 7a5f007a 7062636f 6e5f007a 6c617379 z_.zpbcon_.zlasy │ │ │ │ 0x0002deb4 665f726f 6f6b5f00 7a706265 71755f00 f_rook_.zpbequ_. │ │ │ │ 0x0002dec4 7a646f74 755f6632 635f007a 70627376 zdotu_f2c_.zpbsv │ │ │ │ 0x0002ded4 5f007a70 62747266 5f007a70 62747273 _.zpbtrf_.zpbtrs │ │ │ │ 0x0002dee4 5f007a6c 61747073 5f007a70 62746632 _.zlatps_.zpbtf2 │ │ │ │ 0x0002def4 5f007a70 62737678 5f007a70 62726673 _.zpbsvx_.zpbrfs │ │ │ │ - 0x0002df04 5f007a74 7273765f 007a6862 6d765f00 _.ztrsv_.zhbmv_. │ │ │ │ - 0x0002df14 7a706674 72735f00 7a746673 6d5f007a zpftrs_.ztfsm_.z │ │ │ │ - 0x0002df24 70667472 665f007a 70667472 695f007a pftrf_.zpftri_.z │ │ │ │ - 0x0002df34 74667472 695f007a 706f636f 6e5f007a tftri_.zpocon_.z │ │ │ │ + 0x0002df04 5f007a68 626d765f 007a7472 73765f00 _.zhbmv_.ztrsv_. │ │ │ │ + 0x0002df14 7a706674 72665f00 7a706674 72735f00 zpftrf_.zpftrs_. │ │ │ │ + 0x0002df24 7a746673 6d5f007a 706f636f 6e5f007a ztfsm_.zpocon_.z │ │ │ │ + 0x0002df34 70667472 695f007a 74667472 695f007a pftri_.ztftri_.z │ │ │ │ 0x0002df44 706f6571 755f007a 706f6571 75625f00 poequ_.zpoequb_. │ │ │ │ 0x0002df54 7a706f73 765f007a 7070636f 6e5f007a zposv_.zppcon_.z │ │ │ │ - 0x0002df64 70706571 755f007a 70707376 5f007a70 ppequ_.zppsv_.zp │ │ │ │ - 0x0002df74 70747273 5f007a70 6f737678 5f007a70 ptrs_.zposvx_.zp │ │ │ │ - 0x0002df84 6f726673 5f007a70 70747269 5f007a74 orfs_.zpptri_.zt │ │ │ │ - 0x0002df94 70747269 5f007a6c 61726678 5f007a70 ptri_.zlarfx_.zp │ │ │ │ + 0x0002df64 70707376 5f007a70 70747273 5f007a70 ppsv_.zpptrs_.zp │ │ │ │ + 0x0002df74 70657175 5f007a70 6f737678 5f007a70 pequ_.zposvx_.zp │ │ │ │ + 0x0002df84 6f726673 5f007a6c 61726678 5f007a70 orfs_.zlarfx_.zp │ │ │ │ + 0x0002df94 70747269 5f007a74 70747269 5f007a70 ptri_.ztptri_.zp │ │ │ │ 0x0002dfa4 70737678 5f007a70 70726673 5f007a70 psvx_.zpprfs_.zp │ │ │ │ - 0x0002dfb4 7473765f 007a7074 7472665f 007a7074 tsv_.zpttrf_.zpt │ │ │ │ - 0x0002dfc4 7472735f 007a7074 636f6e5f 007a7074 trs_.zptcon_.zpt │ │ │ │ + 0x0002dfb4 74636f6e 5f007a70 7473765f 007a7074 tcon_.zptsv_.zpt │ │ │ │ + 0x0002dfc4 7472665f 007a7074 7472735f 007a7074 trf_.zpttrs_.zpt │ │ │ │ 0x0002dfd4 6571725f 007a7074 7376785f 007a7074 eqr_.zptsvx_.zpt │ │ │ │ - 0x0002dfe4 7266735f 007a7074 7473325f 007a7370 rfs_.zptts2_.zsp │ │ │ │ - 0x0002dff4 636f6e5f 007a7370 7472735f 007a7073 con_.zsptrs_.zps │ │ │ │ - 0x0002e004 7466325f 007a7370 73765f00 7a737074 tf2_.zspsv_.zspt │ │ │ │ + 0x0002dfe4 7266735f 007a7074 7473325f 007a7073 rfs_.zptts2_.zps │ │ │ │ + 0x0002dff4 7466325f 007a7370 636f6e5f 007a7370 tf2_.zspcon_.zsp │ │ │ │ + 0x0002e004 7472735f 007a7370 73765f00 7a737074 trs_.zspsv_.zspt │ │ │ │ 0x0002e014 72665f00 7a737073 76785f00 7a737072 rf_.zspsvx_.zspr │ │ │ │ 0x0002e024 66735f00 7a707374 72665f00 7a737072 fs_.zpstrf_.zspr │ │ │ │ - 0x0002e034 5f007a73 74656772 5f007a73 706d765f _.zstegr_.zspmv_ │ │ │ │ - 0x0002e044 007a7379 636f6e5f 007a7370 7472695f .zsycon_.zsptri_ │ │ │ │ + 0x0002e034 5f007a73 706d765f 007a7374 6567725f _.zspmv_.zstegr_ │ │ │ │ + 0x0002e044 007a7370 7472695f 007a7379 636f6e5f .zsptri_.zsycon_ │ │ │ │ 0x0002e054 007a7379 636f6e5f 726f6f6b 5f007a73 .zsycon_rook_.zs │ │ │ │ 0x0002e064 79747273 5f726f6f 6b5f007a 73797376 ytrs_rook_.zsysv │ │ │ │ 0x0002e074 5f007a73 79747266 5f007a73 79747273 _.zsytrf_.zsytrs │ │ │ │ - 0x0002e084 325f007a 7379725f 007a7379 73765f72 2_.zsyr_.zsysv_r │ │ │ │ - 0x0002e094 6f6f6b5f 007a7379 7472665f 726f6f6b ook_.zsytrf_rook │ │ │ │ - 0x0002e0a4 5f007a73 796d765f 007a7379 7376785f _.zsymv_.zsysvx_ │ │ │ │ - 0x0002e0b4 007a7379 7266735f 007a7379 65717562 .zsyrfs_.zsyequb │ │ │ │ - 0x0002e0c4 5f007a73 79737761 70725f00 7a737974 _.zsyswapr_.zsyt │ │ │ │ - 0x0002e0d4 7269325f 007a7379 7472695f 007a7379 ri2_.zsytri_.zsy │ │ │ │ - 0x0002e0e4 74726932 785f007a 73797466 325f007a tri2x_.zsytf2_.z │ │ │ │ + 0x0002e084 325f007a 7379725f 007a7379 6d765f00 2_.zsyr_.zsymv_. │ │ │ │ + 0x0002e094 7a737973 765f726f 6f6b5f00 7a737974 zsysv_rook_.zsyt │ │ │ │ + 0x0002e0a4 72665f72 6f6f6b5f 007a7379 65717562 rf_rook_.zsyequb │ │ │ │ + 0x0002e0b4 5f007a73 79737678 5f007a73 79726673 _.zsysvx_.zsyrfs │ │ │ │ + 0x0002e0c4 5f007a73 79746632 5f007a73 79737761 _.zsytf2_.zsyswa │ │ │ │ + 0x0002e0d4 70725f00 7a737974 7269325f 007a7379 pr_.zsytri2_.zsy │ │ │ │ + 0x0002e0e4 7472695f 007a7379 74726932 785f007a tri_.zsytri2x_.z │ │ │ │ 0x0002e0f4 73797466 325f726f 6f6b5f00 7a746263 sytf2_rook_.ztbc │ │ │ │ 0x0002e104 6f6e5f00 7a737974 72695f72 6f6f6b5f on_.zsytri_rook_ │ │ │ │ 0x0002e114 007a7462 7472735f 007a7467 6578325f .ztbtrs_.ztgex2_ │ │ │ │ - 0x0002e124 007a7467 6578635f 007a7466 7474705f .ztgexc_.ztfttp_ │ │ │ │ + 0x0002e124 007a7466 7474705f 007a7467 6578635f .ztfttp_.ztgexc_ │ │ │ │ 0x0002e134 007a7462 7266735f 007a7462 6d765f00 .ztbrfs_.ztbmv_. │ │ │ │ 0x0002e144 7a746674 74725f00 7a746773 796c5f00 ztfttr_.ztgsyl_. │ │ │ │ - 0x0002e154 7a747063 6f6e5f00 7a747071 72745f00 ztpcon_.ztpqrt_. │ │ │ │ - 0x0002e164 7a747071 7274325f 007a7470 7266625f ztpqrt2_.ztprfb_ │ │ │ │ - 0x0002e174 007a7467 7379325f 007a7470 6d717274 .ztgsy2_.ztpmqrt │ │ │ │ + 0x0002e154 7a747063 6f6e5f00 7a746773 79325f00 ztpcon_.ztgsy2_. │ │ │ │ + 0x0002e164 7a74706d 7172745f 007a7470 7266625f ztpmqrt_.ztprfb_ │ │ │ │ + 0x0002e174 007a7470 7172745f 007a7470 71727432 .ztpqrt_.ztpqrt2 │ │ │ │ 0x0002e184 5f007a74 70747273 5f007a74 70747472 _.ztptrs_.ztpttr │ │ │ │ - 0x0002e194 5f007a74 72636f6e 5f007a74 7273796c _.ztrcon_.ztrsyl │ │ │ │ - 0x0002e1a4 5f007a74 70747466 5f007a74 70726673 _.ztpttf_.ztprfs │ │ │ │ + 0x0002e194 5f007a74 72636f6e 5f007a74 70747466 _.ztrcon_.ztpttf │ │ │ │ + 0x0002e1a4 5f007a74 70726673 5f007a74 7273796c _.ztprfs_.ztrsyl │ │ │ │ 0x0002e1b4 5f007a74 72747470 5f007a74 72726673 _.ztrttp_.ztrrfs │ │ │ │ 0x0002e1c4 5f007a75 6e626462 315f007a 756e6264 _.zunbdb1_.zunbd │ │ │ │ - 0x0002e1d4 62355f00 7a756e62 6462325f 007a7472 b5_.zunbdb2_.ztr │ │ │ │ - 0x0002e1e4 7474665f 007a756e 62646233 5f007a75 ttf_.zunbdb3_.zu │ │ │ │ - 0x0002e1f4 6e626462 365f007a 756e6264 62345f00 nbdb6_.zunbdb4_. │ │ │ │ - 0x0002e204 7a756e67 326c5f00 7a756e67 6c325f00 zung2l_.zungl2_. │ │ │ │ - 0x0002e214 7a756e62 64625f00 7a756e67 716c5f00 zunbdb_.zungql_. │ │ │ │ - 0x0002e224 7a756e63 73645f00 7a756e67 72325f00 zuncsd_.zungr2_. │ │ │ │ - 0x0002e234 7a756e67 72715f00 7a756e6d 326c5f00 zungrq_.zunm2l_. │ │ │ │ - 0x0002e244 7a756e63 73643262 79315f00 7a756e6d zuncsd2by1_.zunm │ │ │ │ + 0x0002e1d4 62355f00 7a756e62 6462325f 007a756e b5_.zunbdb2_.zun │ │ │ │ + 0x0002e1e4 62646233 5f007a75 6e626462 365f007a bdb3_.zunbdb6_.z │ │ │ │ + 0x0002e1f4 74727474 665f007a 756e6264 62345f00 trttf_.zunbdb4_. │ │ │ │ + 0x0002e204 7a756e67 326c5f00 7a756e63 73645f00 zung2l_.zuncsd_. │ │ │ │ + 0x0002e214 7a756e62 64625f00 7a756e67 6c325f00 zunbdb_.zungl2_. │ │ │ │ + 0x0002e224 7a756e67 716c5f00 7a756e67 72715f00 zungql_.zungrq_. │ │ │ │ + 0x0002e234 7a756e67 72325f00 7a756e63 73643262 zungr2_.zuncsd2b │ │ │ │ + 0x0002e244 79315f00 7a756e6d 326c5f00 7a756e6d y1_.zunm2l_.zunm │ │ │ │ 0x0002e254 6c325f00 7a756e6d 716c5f00 7a756e6d l2_.zunmql_.zunm │ │ │ │ 0x0002e264 72335f00 646f7267 32725f66 6c610064 r3_.dorg2r_fla.d │ │ │ │ 0x0002e274 6f726d71 725f666c 6100736f 72673272 ormqr_fla.sorg2r │ │ │ │ 0x0002e284 5f666c61 00646f72 6771725f 666c6100 _fla.dorgqr_fla. │ │ │ │ - 0x0002e294 736f726d 71725f66 6c610073 6f726771 sormqr_fla.sorgq │ │ │ │ - 0x0002e2a4 725f666c 6100646f 72637364 5f00646f r_fla.dorcsd_.do │ │ │ │ - 0x0002e2b4 72676c71 5f666c61 0063756e 676c325f rglq_fla.cungl2_ │ │ │ │ - 0x0002e2c4 666c6100 63756e67 6c715f66 6c610063 fla.cunglq_fla.c │ │ │ │ - 0x0002e2d4 756e6d6c 325f666c 6100736f 72637364 unml2_fla.sorcsd │ │ │ │ - 0x0002e2e4 5f00736f 72676c71 5f666c61 00646f72 _.sorglq_fla.dor │ │ │ │ - 0x0002e2f4 676c325f 666c6100 63756e6d 6c715f66 gl2_fla.cunmlq_f │ │ │ │ - 0x0002e304 6c610064 6f726d6c 325f666c 6100646f la.dorml2_fla.do │ │ │ │ - 0x0002e314 72637364 32627931 5f00736f 72676c32 rcsd2by1_.sorgl2 │ │ │ │ - 0x0002e324 5f666c61 00646f72 6d6c715f 666c6100 _fla.dormlq_fla. │ │ │ │ - 0x0002e334 736f726d 6c325f66 6c610073 6f726373 sorml2_fla.sorcs │ │ │ │ - 0x0002e344 64326279 315f007a 756e676c 325f666c d2by1_.zungl2_fl │ │ │ │ - 0x0002e354 6100736f 726d6c71 5f666c61 007a756e a.sormlq_fla.zun │ │ │ │ - 0x0002e364 676c715f 666c6100 7a756e6d 6c325f66 glq_fla.zunml2_f │ │ │ │ - 0x0002e374 6c610063 756e6732 725f666c 61007a75 la.cung2r_fla.zu │ │ │ │ - 0x0002e384 6e6d6c71 5f666c61 0063756e 6d32725f nmlq_fla.cunm2r_ │ │ │ │ - 0x0002e394 666c6100 63756e67 71725f66 6c610063 fla.cungqr_fla.c │ │ │ │ - 0x0002e3a4 756e6d71 725f666c 6100646f 726d3272 unmqr_fla.dorm2r │ │ │ │ + 0x0002e294 736f7267 71725f66 6c610064 6f726373 sorgqr_fla.dorcs │ │ │ │ + 0x0002e2a4 645f0064 6f72676c 715f666c 6100736f d_.dorglq_fla.so │ │ │ │ + 0x0002e2b4 726d7172 5f666c61 0063756e 6d6c325f rmqr_fla.cunml2_ │ │ │ │ + 0x0002e2c4 666c6100 736f7263 73645f00 736f7267 fla.sorcsd_.sorg │ │ │ │ + 0x0002e2d4 6c715f66 6c610063 756e676c 715f666c lq_fla.cunglq_fl │ │ │ │ + 0x0002e2e4 61006375 6e676c32 5f666c61 00646f72 a.cungl2_fla.dor │ │ │ │ + 0x0002e2f4 63736432 6279315f 0063756e 6d6c715f csd2by1_.cunmlq_ │ │ │ │ + 0x0002e304 666c6100 646f7267 6c325f66 6c610064 fla.dorgl2_fla.d │ │ │ │ + 0x0002e314 6f726d6c 325f666c 6100646f 726d6c71 orml2_fla.dormlq │ │ │ │ + 0x0002e324 5f666c61 00736f72 676c325f 666c6100 _fla.sorgl2_fla. │ │ │ │ + 0x0002e334 736f7263 73643262 79315f00 736f726d sorcsd2by1_.sorm │ │ │ │ + 0x0002e344 6c325f66 6c610073 6f726d6c 715f666c l2_fla.sormlq_fl │ │ │ │ + 0x0002e354 61007a75 6e6d6c32 5f666c61 007a756e a.zunml2_fla.zun │ │ │ │ + 0x0002e364 6d6c715f 666c6100 7a756e67 6c715f66 mlq_fla.zunglq_f │ │ │ │ + 0x0002e374 6c61007a 756e676c 325f666c 61006375 la.zungl2_fla.cu │ │ │ │ + 0x0002e384 6e673272 5f666c61 0063756e 6771725f ng2r_fla.cungqr_ │ │ │ │ + 0x0002e394 666c6100 63756e6d 32725f66 6c610064 fla.cunm2r_fla.d │ │ │ │ + 0x0002e3a4 6f726d32 725f666c 61006375 6e6d7172 orm2r_fla.cunmqr │ │ │ │ 0x0002e3b4 5f666c61 00736f72 6d32725f 666c6100 _fla.sorm2r_fla. │ │ │ │ 0x0002e3c4 7a756e67 32725f66 6c61007a 756e6d32 zung2r_fla.zunm2 │ │ │ │ 0x0002e3d4 725f666c 61007a75 6e677172 5f666c61 r_fla.zungqr_fla │ │ │ │ - 0x0002e3e4 007a756e 6d71725f 666c6100 63686574 .zunmqr_fla.chet │ │ │ │ - 0x0002e3f4 64325f66 6c610063 756e6d74 725f666c d2_fla.cunmtr_fl │ │ │ │ - 0x0002e404 61006368 65747264 5f666c61 0063756e a.chetrd_fla.cun │ │ │ │ - 0x0002e414 6774725f 666c6100 64737972 325f0064 gtr_fla.dsyr2_.d │ │ │ │ - 0x0002e424 73797232 6b5f0073 73797232 5f007373 syr2k_.ssyr2_.ss │ │ │ │ - 0x0002e434 7972326b 5f006364 6f74635f 007a646f yr2k_.cdotc_.zdo │ │ │ │ - 0x0002e444 74635f00 7a686574 64325f66 6c61007a tc_.zhetd2_fla.z │ │ │ │ - 0x0002e454 68657472 645f666c 61006364 6f74755f hetrd_fla.cdotu_ │ │ │ │ - 0x0002e464 007a646f 74755f00 7a756e6d 74725f66 .zdotu_.zunmtr_f │ │ │ │ + 0x0002e3e4 00636865 7464325f 666c6100 7a756e6d .chetd2_fla.zunm │ │ │ │ + 0x0002e3f4 71725f66 6c610063 68657472 645f666c qr_fla.chetrd_fl │ │ │ │ + 0x0002e404 61006375 6e677472 5f666c61 0063756e a.cungtr_fla.cun │ │ │ │ + 0x0002e414 6d74725f 666c6100 64737972 325f0064 mtr_fla.dsyr2_.d │ │ │ │ + 0x0002e424 73797232 6b5f0063 646f7463 5f007a64 syr2k_.cdotc_.zd │ │ │ │ + 0x0002e434 6f74635f 007a756e 6d74725f 666c6100 otc_.zunmtr_fla. │ │ │ │ + 0x0002e444 73737972 325f0073 73797232 6b5f007a ssyr2_.ssyr2k_.z │ │ │ │ + 0x0002e454 68657464 325f666c 61006364 6f74755f hetd2_fla.cdotu_ │ │ │ │ + 0x0002e464 007a646f 74755f00 7a686574 72645f66 .zdotu_.zhetrd_f │ │ │ │ 0x0002e474 6c61007a 756e6774 725f666c 61006473 la.zungtr_fla.ds │ │ │ │ 0x0002e484 65636e64 5f007469 6d657300 69656565 ecnd_.times.ieee │ │ │ │ - 0x0002e494 636b5f00 6c73616d 656e5f00 7374726c ck_.lsamen_.strl │ │ │ │ - 0x0002e4a4 656e0069 5f6c656e 00697061 726d715f en.i_len.iparmq_ │ │ │ │ - 0x0002e4b4 00736563 6f6e645f 005f5f70 72696e74 .second_.__print │ │ │ │ - 0x0002e4c4 665f6368 6b00685f 61627300 695f6162 f_chk.h_abs.i_ab │ │ │ │ - 0x0002e4d4 7300725f 61627300 645f6162 73006361 s.r_abs.d_abs.ca │ │ │ │ - 0x0002e4e4 62730072 5f617369 6e00645f 6173696e bs.r_asin.d_asin │ │ │ │ - 0x0002e4f4 00725f61 636f7300 645f6163 6f730072 .r_acos.d_acos.r │ │ │ │ + 0x0002e494 636b5f00 69706172 6d715f00 7365636f ck_.iparmq_.seco │ │ │ │ + 0x0002e4a4 6e645f00 6c73616d 656e5f00 7374726c nd_.lsamen_.strl │ │ │ │ + 0x0002e4b4 656e0069 5f6c656e 005f5f70 72696e74 en.i_len.__print │ │ │ │ + 0x0002e4c4 665f6368 6b00725f 61636f73 00645f61 f_chk.r_acos.d_a │ │ │ │ + 0x0002e4d4 636f7300 685f6162 7300695f 61627300 cos.h_abs.i_abs. │ │ │ │ + 0x0002e4e4 725f6162 7300645f 61627300 63616273 r_abs.d_abs.cabs │ │ │ │ + 0x0002e4f4 00725f61 73696e00 645f6173 696e0072 .r_asin.d_asin.r │ │ │ │ 0x0002e504 5f617461 6e00645f 6174616e 00645f61 _atan.d_atan.d_a │ │ │ │ 0x0002e514 746e3200 725f6174 6e320072 5f636f73 tn2.r_atn2.r_cos │ │ │ │ 0x0002e524 00645f63 6f730063 5f636f73 0063636f .d_cos.c_cos.cco │ │ │ │ 0x0002e534 73007a5f 636f7300 725f636f 73680064 s.z_cos.r_cosh.d │ │ │ │ 0x0002e544 5f636f73 6800645f 64696d00 685f6469 _cosh.d_dim.h_di │ │ │ │ - 0x0002e554 6d00695f 64696d00 735f636f 70790073 m.i_dim.s_copy.s │ │ │ │ - 0x0002e564 5f636d70 00657869 745f0072 5f657870 _cmp.exit_.r_exp │ │ │ │ - 0x0002e574 00645f65 78700063 65787000 685f646e .d_exp.cexp.h_dn │ │ │ │ - 0x0002e584 6e740074 72756e63 00666c6f 6f720068 nt.trunc.floor.h │ │ │ │ + 0x0002e554 6d00695f 64696d00 65786974 5f00735f m.i_dim.exit_.s_ │ │ │ │ + 0x0002e564 636f7079 00735f63 6d700068 5f646e6e copy.s_cmp.h_dnn │ │ │ │ + 0x0002e574 74007472 756e6300 666c6f6f 7200725f t.trunc.floor.r_ │ │ │ │ + 0x0002e584 65787000 645f6578 70006365 78700068 exp.d_exp.cexp.h │ │ │ │ 0x0002e594 6c5f6765 00686c5f 67740068 6c5f6c65 l_ge.hl_gt.hl_le │ │ │ │ 0x0002e5a4 00686c5f 6c740064 5f696e74 00725f69 .hl_lt.d_int.r_i │ │ │ │ 0x0002e5b4 6e740066 6c6f6f72 66006c6f 67313000 nt.floorf.log10. │ │ │ │ 0x0002e5c4 725f6c6f 6700645f 6c6f6700 635f6c6f r_log.d_log.c_lo │ │ │ │ 0x0002e5d4 6700636c 6f67007a 5f6c6f67 00685f6d g.clog.z_log.h_m │ │ │ │ 0x0002e5e4 6f640069 5f6d6f64 00725f6d 6f640064 od.i_mod.r_mod.d │ │ │ │ - 0x0002e5f4 5f6d6f64 00645f70 726f6400 645f6e69 _mod.d_prod.d_ni │ │ │ │ - 0x0002e604 6e740068 5f6e696e 7400725f 6e696e74 nt.h_nint.r_nint │ │ │ │ + 0x0002e5f4 5f6d6f64 00645f6e 696e7400 685f6e69 _mod.d_nint.h_ni │ │ │ │ + 0x0002e604 6e740072 5f6e696e 7400645f 70726f64 nt.r_nint.d_prod │ │ │ │ 0x0002e614 00706f77 5f686800 63706f77 00706f77 .pow_hh.cpow.pow │ │ │ │ 0x0002e624 5f7a7a00 685f7369 676e0069 5f736967 _zz.h_sign.i_sig │ │ │ │ 0x0002e634 6e00725f 73696e00 645f7369 6e00635f n.r_sin.d_sin.c_ │ │ │ │ 0x0002e644 73696e00 6373696e 007a5f73 696e0072 sin.csin.z_sin.r │ │ │ │ - 0x0002e654 5f73696e 6800645f 73696e68 00725f73 _sinh.d_sinh.r_s │ │ │ │ - 0x0002e664 71727400 645f7371 72740063 73717274 qrt.d_sqrt.csqrt │ │ │ │ - 0x0002e674 00645f74 616e0072 5f74616e 00645f74 .d_tan.r_tan.d_t │ │ │ │ + 0x0002e654 5f73696e 6800645f 73696e68 00645f74 _sinh.d_sinh.d_t │ │ │ │ + 0x0002e664 616e0072 5f74616e 00725f73 71727400 an.r_tan.r_sqrt. │ │ │ │ + 0x0002e674 645f7371 72740063 73717274 00645f74 d_sqrt.csqrt.d_t │ │ │ │ 0x0002e684 616e6800 725f7461 6e680064 6f5f6c69 anh.r_tanh.do_li │ │ │ │ - 0x0002e694 6f00665f 5f6c696f 70726f63 00665f5f o.f__lioproc.f__ │ │ │ │ - 0x0002e6a4 69637674 00665f63 6c6f7300 66636c6f icvt.f_clos.fclo │ │ │ │ - 0x0002e6b4 73650075 6e6c696e 6b00745f 72756e63 se.unlink.t_runc │ │ │ │ - 0x0002e6c4 00665f5f 756e6974 7300665f 65786974 .f__units.f_exit │ │ │ │ - 0x0002e6d4 00666c75 73685f00 66666c75 73680066 .flush_.fflush.f │ │ │ │ + 0x0002e694 6f00665f 5f6c696f 70726f63 00665f63 o.f__lioproc.f_c │ │ │ │ + 0x0002e6a4 6c6f7300 66636c6f 73650075 6e6c696e los.fclose.unlin │ │ │ │ + 0x0002e6b4 6b00745f 72756e63 00665f5f 756e6974 k.t_runc.f__unit │ │ │ │ + 0x0002e6c4 7300665f 65786974 00666c75 73685f00 s.f_exit.flush_. │ │ │ │ + 0x0002e6d4 66666c75 73680066 5f5f6963 76740066 fflush.f__icvt.f │ │ │ │ 0x0002e6e4 74656c6c 6f363400 66736565 6b6f3634 tello64.fseeko64 │ │ │ │ 0x0002e6f4 0066696c 656e6f00 66747275 6e636174 .fileno.ftruncat │ │ │ │ 0x0002e704 65363400 5f5f6572 726e6f5f 6c6f6361 e64.__errno_loca │ │ │ │ 0x0002e714 74696f6e 00665f5f 66617461 6c00665f tion.f__fatal.f_ │ │ │ │ 0x0002e724 656e6400 5f5f7370 72696e74 665f6368 end.__sprintf_ch │ │ │ │ 0x0002e734 6b00666f 70656e36 3400665f 5f775f6d k.fopen64.f__w_m │ │ │ │ 0x0002e744 6f646500 665f5f63 616e7365 656b005f ode.f__canseek._ │ │ │ │ @@ -1319,110 +1319,110 @@ │ │ │ │ 0x0002e8a4 76696300 665f5f65 6c697374 00655f72 vic.f__elist.e_r │ │ │ │ 0x0002e8b4 73666500 656e5f66 696f0063 5f736665 sfe.en_fio.c_sfe │ │ │ │ 0x0002e8c4 00666b5f 6f70656e 00655f77 73666500 .fk_open.e_wsfe. │ │ │ │ 0x0002e8d4 7872645f 534c0078 5f656e64 7000785f xrd_SL.x_endp.x_ │ │ │ │ 0x0002e8e4 72657600 785f6765 74630066 656f6600 rev.x_getc.feof. │ │ │ │ 0x0002e8f4 735f7273 66650070 6172735f 6600666d s_rsfe.pars_f.fm │ │ │ │ 0x0002e904 745f6267 0072645f 65640072 645f6e65 t_bg.rd_ed.rd_ne │ │ │ │ - 0x0002e914 64005f5f 73797376 5f736967 6e616c00 d.__sysv_signal. │ │ │ │ - 0x0002e924 6c5f7772 69746500 7772745f 4c004c5f l_write.wrt_L.L_ │ │ │ │ - 0x0002e934 6c656e00 665f5f41 71756f74 6500675f len.f__Aquote.g_ │ │ │ │ + 0x0002e914 64006c5f 77726974 65007772 745f4c00 d.l_write.wrt_L. │ │ │ │ + 0x0002e924 4c5f6c65 6e00665f 5f417175 6f746500 L_len.f__Aquote. │ │ │ │ + 0x0002e934 5f5f7379 73765f73 69676e61 6c00675f __sysv_signal.g_ │ │ │ │ 0x0002e944 63686172 00625f63 68617200 665f5f69 char.b_char.f__i │ │ │ │ 0x0002e954 6e6f6465 005f5f73 74617436 345f7469 node.__stat64_ti │ │ │ │ 0x0002e964 6d653634 00665f5f 70757462 75660066 me64.f__putbuf.f │ │ │ │ 0x0002e974 70757473 00785f70 75746300 665f6f70 puts.x_putc.f_op │ │ │ │ 0x0002e984 656e0061 63636573 7300746d 7066696c en.access.tmpfil │ │ │ │ - 0x0002e994 65363400 72657769 6e640073 5f77736c e64.rewind.s_wsl │ │ │ │ - 0x0002e9a4 6500635f 6c650078 5f77534c 00655f77 e.c_le.x_wSL.e_w │ │ │ │ - 0x0002e9b4 736c6500 665f5f77 6f726b64 6f6e6500 sle.f__workdone. │ │ │ │ - 0x0002e9c4 665f5f6e 6f6e6c00 735f7773 66650077 f__nonl.s_wsfe.w │ │ │ │ - 0x0002e9d4 5f656400 775f6e65 6400626c 315f7361 _ed.w_ned.bl1_sa │ │ │ │ + 0x0002e994 65363400 72657769 6e640078 5f77534c e64.rewind.x_wSL │ │ │ │ + 0x0002e9a4 00665f5f 776f726b 646f6e65 00665f5f .f__workdone.f__ │ │ │ │ + 0x0002e9b4 6e6f6e6c 00735f77 73666500 775f6564 nonl.s_wsfe.w_ed │ │ │ │ + 0x0002e9c4 00775f6e 65640073 5f77736c 6500635f .w_ned.s_wsle.c_ │ │ │ │ + 0x0002e9d4 6c650065 5f77736c 6500626c 315f7361 le.e_wsle.bl1_sa │ │ │ │ 0x0002e9e4 6d617800 626c315f 64616d61 7800626c max.bl1_damax.bl │ │ │ │ 0x0002e9f4 315f6361 6d617800 626c315f 7a616d61 1_camax.bl1_zama │ │ │ │ - 0x0002ea04 78007772 745f4500 5f5f6374 7970655f x.wrt_E.__ctype_ │ │ │ │ - 0x0002ea14 625f6c6f 63007374 72746f6c 00777274 b_loc.strtol.wrt │ │ │ │ - 0x0002ea24 5f460062 6c315f73 6173756d 00626c31 _F.bl1_sasum.bl1 │ │ │ │ - 0x0002ea34 5f646173 756d0062 6c315f63 6173756d _dasum.bl1_casum │ │ │ │ - 0x0002ea44 00626c31 5f7a6173 756d0062 6c315f73 .bl1_zasum.bl1_s │ │ │ │ - 0x0002ea54 61787079 00626c31 5f646178 70790062 axpy.bl1_daxpy.b │ │ │ │ - 0x0002ea64 6c315f63 61787079 00626c31 5f7a6178 l1_caxpy.bl1_zax │ │ │ │ - 0x0002ea74 70790074 5f676574 63006c5f 656f6600 py.t_getc.l_eof. │ │ │ │ - 0x0002ea84 6c5f6765 7463006c 5f756e67 65746300 l_getc.l_ungetc. │ │ │ │ - 0x0002ea94 665f5f6c 636f756e 74007374 72746f64 f__lcount.strtod │ │ │ │ - 0x0002eaa4 00665f5f 6c747970 6500665f 5f6c7800 .f__ltype.f__lx. │ │ │ │ - 0x0002eab4 6e6d6c5f 72656164 00665f5f 6c717569 nml_read.f__lqui │ │ │ │ - 0x0002eac4 74006665 72726f72 00636c65 61726572 t.ferror.clearer │ │ │ │ - 0x0002ead4 7200665f 5f6c6368 61720066 5f5f6c79 r.f__lchar.f__ly │ │ │ │ - 0x0002eae4 00655f72 736c6500 735f7273 6c650062 .e_rsle.s_rsle.b │ │ │ │ - 0x0002eaf4 6c315f73 61787079 73760062 6c315f7a l1_saxpysv.bl1_z │ │ │ │ - 0x0002eb04 65726f5f 64696d31 00626c31 5f737363 ero_dim1.bl1_ssc │ │ │ │ - 0x0002eb14 616c0062 6c315f64 61787079 73760062 al.bl1_daxpysv.b │ │ │ │ - 0x0002eb24 6c315f64 7363616c 00626c31 5f636178 l1_dscal.bl1_cax │ │ │ │ - 0x0002eb34 70797376 00626c31 5f637363 616c0062 pysv.bl1_cscal.b │ │ │ │ - 0x0002eb44 6c315f7a 61787079 73760062 6c315f7a l1_zaxpysv.bl1_z │ │ │ │ - 0x0002eb54 7363616c 00665f5f 70617265 6e6c766c scal.f__parenlvl │ │ │ │ - 0x0002eb64 00665f5f 70630066 5f5f7265 766c6f63 .f__pc.f__revloc │ │ │ │ - 0x0002eb74 00646f5f 66696f00 665f5f63 7000665f .do_fio.f__cp.f_ │ │ │ │ - 0x0002eb84 5f727000 665f5f63 6e740066 5f5f7265 _rp.f__cnt.f__re │ │ │ │ - 0x0002eb94 7400626c 315f7361 7870796d 72740062 t.bl1_saxpymrt.b │ │ │ │ - 0x0002eba4 6c315f7a 65726f5f 64696d32 00626c31 l1_zero_dim2.bl1 │ │ │ │ - 0x0002ebb4 5f69735f 636f6c5f 73746f72 61676500 _is_col_storage. │ │ │ │ - 0x0002ebc4 626c315f 69735f6c 6f776572 00626c31 bl1_is_lower.bl1 │ │ │ │ - 0x0002ebd4 5f646f65 735f7472 616e7300 626c315f _does_trans.bl1_ │ │ │ │ - 0x0002ebe4 70726f6a 5f747261 6e73315f 746f5f63 proj_trans1_to_c │ │ │ │ - 0x0002ebf4 6f6e6a00 626c315f 73617870 79760062 onj.bl1_saxpyv.b │ │ │ │ - 0x0002ec04 6c315f64 61787079 6d727400 626c315f l1_daxpymrt.bl1_ │ │ │ │ - 0x0002ec14 64617870 79760062 6c315f63 61787079 daxpyv.bl1_caxpy │ │ │ │ - 0x0002ec24 6d727400 626c315f 63617870 79760062 mrt.bl1_caxpyv.b │ │ │ │ - 0x0002ec34 6c315f7a 61787079 6d727400 626c315f l1_zaxpymrt.bl1_ │ │ │ │ - 0x0002ec44 7a617870 79760062 6c315f73 61787079 zaxpyv.bl1_saxpy │ │ │ │ - 0x0002ec54 6d740062 6c315f69 735f7665 63746f72 mt.bl1_is_vector │ │ │ │ - 0x0002ec64 00626c31 5f766563 746f725f 64696d00 .bl1_vector_dim. │ │ │ │ - 0x0002ec74 626c315f 76656374 6f725f69 6e630062 bl1_vector_inc.b │ │ │ │ - 0x0002ec84 6c315f69 735f726f 775f7374 6f726167 l1_is_row_storag │ │ │ │ - 0x0002ec94 6500626c 315f646f 65735f6e 6f747261 e.bl1_does_notra │ │ │ │ - 0x0002eca4 6e730062 6c315f64 61787079 6d740062 ns.bl1_daxpymt.b │ │ │ │ - 0x0002ecb4 6c315f63 61787079 6d740062 6c315f64 l1_caxpymt.bl1_d │ │ │ │ - 0x0002ecc4 6f65735f 636f6e6a 00626c31 5f63616c oes_conj.bl1_cal │ │ │ │ - 0x0002ecd4 6c6f6376 00626c31 5f63636f 70797600 locv.bl1_ccopyv. │ │ │ │ - 0x0002ece4 626c315f 63667265 6500626c 315f7a61 bl1_cfree.bl1_za │ │ │ │ - 0x0002ecf4 7870796d 7400626c 315f7a61 6c6c6f63 xpymt.bl1_zalloc │ │ │ │ - 0x0002ed04 7600626c 315f7a63 6f707976 00626c31 v.bl1_zcopyv.bl1 │ │ │ │ - 0x0002ed14 5f7a6672 65650062 6c315f69 735f636f _zfree.bl1_is_co │ │ │ │ - 0x0002ed24 6e6a0062 6c315f73 61787079 736d7400 nj.bl1_saxpysmt. │ │ │ │ - 0x0002ed34 626c315f 64617870 79736d74 00626c31 bl1_daxpysmt.bl1 │ │ │ │ - 0x0002ed44 5f636178 7079736d 7400626c 315f7a61 _caxpysmt.bl1_za │ │ │ │ - 0x0002ed54 78707973 6d740062 6c315f73 636f6e6a xpysmt.bl1_sconj │ │ │ │ - 0x0002ed64 7600626c 315f6463 6f6e6a76 00626c31 v.bl1_dconjv.bl1 │ │ │ │ - 0x0002ed74 5f63636f 6e6a7600 626c315f 736d3100 _cconjv.bl1_sm1. │ │ │ │ - 0x0002ed84 626c315f 7a636f6e 6a760062 6c315f64 bl1_zconjv.bl1_d │ │ │ │ - 0x0002ed94 6d310062 6c315f73 636f6e6a 6d00626c m1.bl1_sconjm.bl │ │ │ │ - 0x0002eda4 315f6463 6f6e6a6d 00626c31 5f63636f 1_dconjm.bl1_cco │ │ │ │ - 0x0002edb4 6e6a6d00 626c315f 7a636f6e 6a6d0062 njm.bl1_zconjm.b │ │ │ │ - 0x0002edc4 6c315f73 636f7079 00626c31 5f64636f l1_scopy.bl1_dco │ │ │ │ - 0x0002edd4 70790062 6c315f63 636f7079 00626c31 py.bl1_ccopy.bl1 │ │ │ │ - 0x0002ede4 5f7a636f 70790062 6c315f73 636f6e6a _zcopy.bl1_sconj │ │ │ │ - 0x0002edf4 6d720062 6c315f64 636f6e6a 6d720062 mr.bl1_dconjmr.b │ │ │ │ - 0x0002ee04 6c315f63 636f6e6a 6d720062 6c315f69 l1_cconjmr.bl1_i │ │ │ │ - 0x0002ee14 735f7570 70657200 626c315f 7a636f6e s_upper.bl1_zcon │ │ │ │ - 0x0002ee24 6a6d7200 626c315f 73646f74 32730062 jmr.bl1_sdot2s.b │ │ │ │ + 0x0002ea04 7800626c 315f7361 73756d00 626c315f x.bl1_sasum.bl1_ │ │ │ │ + 0x0002ea14 64617375 6d00626c 315f6361 73756d00 dasum.bl1_casum. │ │ │ │ + 0x0002ea24 626c315f 7a617375 6d007772 745f4500 bl1_zasum.wrt_E. │ │ │ │ + 0x0002ea34 5f5f6374 7970655f 625f6c6f 63007374 __ctype_b_loc.st │ │ │ │ + 0x0002ea44 72746f6c 00777274 5f460063 6c656172 rtol.wrt_F.clear │ │ │ │ + 0x0002ea54 65727200 73747274 6f640074 5f676574 err.strtod.t_get │ │ │ │ + 0x0002ea64 63006c5f 656f6600 6c5f6765 7463006c c.l_eof.l_getc.l │ │ │ │ + 0x0002ea74 5f756e67 65746300 665f5f6c 636f756e _ungetc.f__lcoun │ │ │ │ + 0x0002ea84 7400665f 5f6c7479 70650066 5f5f6c78 t.f__ltype.f__lx │ │ │ │ + 0x0002ea94 006e6d6c 5f726561 6400665f 5f6c7175 .nml_read.f__lqu │ │ │ │ + 0x0002eaa4 69740066 6572726f 7200665f 5f6c6368 it.ferror.f__lch │ │ │ │ + 0x0002eab4 61720066 5f5f6c79 00655f72 736c6500 ar.f__ly.e_rsle. │ │ │ │ + 0x0002eac4 735f7273 6c650066 5f5f7061 72656e6c s_rsle.f__parenl │ │ │ │ + 0x0002ead4 766c0066 5f5f7063 00665f5f 7265766c vl.f__pc.f__revl │ │ │ │ + 0x0002eae4 6f630064 6f5f6669 6f00665f 5f637000 oc.do_fio.f__cp. │ │ │ │ + 0x0002eaf4 665f5f72 7000665f 5f636e74 00665f5f f__rp.f__cnt.f__ │ │ │ │ + 0x0002eb04 72657400 626c315f 73617870 7900626c ret.bl1_saxpy.bl │ │ │ │ + 0x0002eb14 315f6461 78707900 626c315f 63617870 1_daxpy.bl1_caxp │ │ │ │ + 0x0002eb24 7900626c 315f7a61 78707900 626c315f y.bl1_zaxpy.bl1_ │ │ │ │ + 0x0002eb34 73617870 79737600 626c315f 7a65726f saxpysv.bl1_zero │ │ │ │ + 0x0002eb44 5f64696d 3100626c 315f7373 63616c00 _dim1.bl1_sscal. │ │ │ │ + 0x0002eb54 626c315f 64617870 79737600 626c315f bl1_daxpysv.bl1_ │ │ │ │ + 0x0002eb64 64736361 6c00626c 315f6361 78707973 dscal.bl1_caxpys │ │ │ │ + 0x0002eb74 7600626c 315f6373 63616c00 626c315f v.bl1_cscal.bl1_ │ │ │ │ + 0x0002eb84 7a617870 79737600 626c315f 7a736361 zaxpysv.bl1_zsca │ │ │ │ + 0x0002eb94 6c00626c 315f7363 6f6e6a76 00626c31 l.bl1_sconjv.bl1 │ │ │ │ + 0x0002eba4 5f64636f 6e6a7600 626c315f 63636f6e _dconjv.bl1_ccon │ │ │ │ + 0x0002ebb4 6a760062 6c315f73 6d310062 6c315f7a jv.bl1_sm1.bl1_z │ │ │ │ + 0x0002ebc4 636f6e6a 7600626c 315f646d 3100626c conjv.bl1_dm1.bl │ │ │ │ + 0x0002ebd4 315f7361 78707976 00626c31 5f646178 1_saxpyv.bl1_dax │ │ │ │ + 0x0002ebe4 70797600 626c315f 63617870 79760062 pyv.bl1_caxpyv.b │ │ │ │ + 0x0002ebf4 6c315f69 735f636f 6e6a0062 6c315f63 l1_is_conj.bl1_c │ │ │ │ + 0x0002ec04 66726565 00626c31 5f63616c 6c6f6376 free.bl1_callocv │ │ │ │ + 0x0002ec14 00626c31 5f63636f 70797600 626c315f .bl1_ccopyv.bl1_ │ │ │ │ + 0x0002ec24 7a617870 79760062 6c315f7a 66726565 zaxpyv.bl1_zfree │ │ │ │ + 0x0002ec34 00626c31 5f7a616c 6c6f6376 00626c31 .bl1_zallocv.bl1 │ │ │ │ + 0x0002ec44 5f7a636f 70797600 626c315f 73617870 _zcopyv.bl1_saxp │ │ │ │ + 0x0002ec54 796d7400 626c315f 7a65726f 5f64696d ymt.bl1_zero_dim │ │ │ │ + 0x0002ec64 3200626c 315f6973 5f766563 746f7200 2.bl1_is_vector. │ │ │ │ + 0x0002ec74 626c315f 76656374 6f725f64 696d0062 bl1_vector_dim.b │ │ │ │ + 0x0002ec84 6c315f76 6563746f 725f696e 6300626c l1_vector_inc.bl │ │ │ │ + 0x0002ec94 315f646f 65735f74 72616e73 00626c31 1_does_trans.bl1 │ │ │ │ + 0x0002eca4 5f69735f 726f775f 73746f72 61676500 _is_row_storage. │ │ │ │ + 0x0002ecb4 626c315f 69735f63 6f6c5f73 746f7261 bl1_is_col_stora │ │ │ │ + 0x0002ecc4 67650062 6c315f64 6f65735f 6e6f7472 ge.bl1_does_notr │ │ │ │ + 0x0002ecd4 616e7300 626c315f 64617870 796d7400 ans.bl1_daxpymt. │ │ │ │ + 0x0002ece4 626c315f 63617870 796d7400 626c315f bl1_caxpymt.bl1_ │ │ │ │ + 0x0002ecf4 646f6573 5f636f6e 6a00626c 315f7072 does_conj.bl1_pr │ │ │ │ + 0x0002ed04 6f6a5f74 72616e73 315f746f 5f636f6e oj_trans1_to_con │ │ │ │ + 0x0002ed14 6a00626c 315f7a61 7870796d 7400626c j.bl1_zaxpymt.bl │ │ │ │ + 0x0002ed24 315f7363 6f6e6a6d 00626c31 5f64636f 1_sconjm.bl1_dco │ │ │ │ + 0x0002ed34 6e6a6d00 626c315f 63636f6e 6a6d0062 njm.bl1_cconjm.b │ │ │ │ + 0x0002ed44 6c315f7a 636f6e6a 6d00626c 315f7361 l1_zconjm.bl1_sa │ │ │ │ + 0x0002ed54 7870796d 72740062 6c315f69 735f6c6f xpymrt.bl1_is_lo │ │ │ │ + 0x0002ed64 77657200 626c315f 64617870 796d7274 wer.bl1_daxpymrt │ │ │ │ + 0x0002ed74 00626c31 5f636178 70796d72 7400626c .bl1_caxpymrt.bl │ │ │ │ + 0x0002ed84 315f7a61 7870796d 72740062 6c315f73 1_zaxpymrt.bl1_s │ │ │ │ + 0x0002ed94 61787079 736d7400 626c315f 64617870 axpysmt.bl1_daxp │ │ │ │ + 0x0002eda4 79736d74 00626c31 5f636178 7079736d ysmt.bl1_caxpysm │ │ │ │ + 0x0002edb4 7400626c 315f7a61 78707973 6d740062 t.bl1_zaxpysmt.b │ │ │ │ + 0x0002edc4 6c315f73 636f6e6a 6d720062 6c315f64 l1_sconjmr.bl1_d │ │ │ │ + 0x0002edd4 636f6e6a 6d720062 6c315f63 636f6e6a conjmr.bl1_cconj │ │ │ │ + 0x0002ede4 6d720062 6c315f69 735f7570 70657200 mr.bl1_is_upper. │ │ │ │ + 0x0002edf4 626c315f 7a636f6e 6a6d7200 626c315f bl1_zconjmr.bl1_ │ │ │ │ + 0x0002ee04 73636f70 7900626c 315f6463 6f707900 scopy.bl1_dcopy. │ │ │ │ + 0x0002ee14 626c315f 63636f70 7900626c 315f7a63 bl1_ccopy.bl1_zc │ │ │ │ + 0x0002ee24 6f707900 626c315f 73646f74 32730062 opy.bl1_sdot2s.b │ │ │ │ 0x0002ee34 6c315f73 646f7400 626c315f 64646f74 l1_sdot.bl1_ddot │ │ │ │ 0x0002ee44 32730062 6c315f64 646f7400 626c315f 2s.bl1_ddot.bl1_ │ │ │ │ 0x0002ee54 63646f74 32730062 6c315f63 646f7400 cdot2s.bl1_cdot. │ │ │ │ 0x0002ee64 626c315f 7a646f74 32730062 6c315f7a bl1_zdot2s.bl1_z │ │ │ │ - 0x0002ee74 646f7400 626c315f 73646f74 7300626c dot.bl1_sdots.bl │ │ │ │ - 0x0002ee84 315f6464 6f747300 626c315f 63646f74 1_ddots.bl1_cdot │ │ │ │ - 0x0002ee94 7300626c 315f7a64 6f747300 626c315f s.bl1_zdots.bl1_ │ │ │ │ - 0x0002eea4 63646f74 5f696e00 626c315f 7a646f74 cdot_in.bl1_zdot │ │ │ │ - 0x0002eeb4 5f696e00 626c315f 73666e6f 726d0062 _in.bl1_sfnorm.b │ │ │ │ - 0x0002eec4 6c315f64 666e6f72 6d00626c 315f6366 l1_dfnorm.bl1_cf │ │ │ │ - 0x0002eed4 6e6f726d 00626c31 5f7a666e 6f726d00 norm.bl1_zfnorm. │ │ │ │ - 0x0002eee4 626c315f 736e726d 3200626c 315f646e bl1_snrm2.bl1_dn │ │ │ │ - 0x0002eef4 726d3200 626c315f 636e726d 3200626c rm2.bl1_cnrm2.bl │ │ │ │ - 0x0002ef04 315f7a6e 726d3200 626c315f 73696e76 1_znrm2.bl1_sinv │ │ │ │ + 0x0002ee74 646f7400 626c315f 63646f74 5f696e00 dot.bl1_cdot_in. │ │ │ │ + 0x0002ee84 626c315f 7a646f74 5f696e00 626c315f bl1_zdot_in.bl1_ │ │ │ │ + 0x0002ee94 73646f74 7300626c 315f6464 6f747300 sdots.bl1_ddots. │ │ │ │ + 0x0002eea4 626c315f 63646f74 7300626c 315f7a64 bl1_cdots.bl1_zd │ │ │ │ + 0x0002eeb4 6f747300 626c315f 736e726d 3200626c ots.bl1_snrm2.bl │ │ │ │ + 0x0002eec4 315f646e 726d3200 626c315f 636e726d 1_dnrm2.bl1_cnrm │ │ │ │ + 0x0002eed4 3200626c 315f7a6e 726d3200 626c315f 2.bl1_znrm2.bl1_ │ │ │ │ + 0x0002eee4 73666e6f 726d0062 6c315f64 666e6f72 sfnorm.bl1_dfnor │ │ │ │ + 0x0002eef4 6d00626c 315f6366 6e6f726d 00626c31 m.bl1_cfnorm.bl1 │ │ │ │ + 0x0002ef04 5f7a666e 6f726d00 626c315f 73696e76 _zfnorm.bl1_sinv │ │ │ │ 0x0002ef14 7363616c 7600626c 315f6469 6e767363 scalv.bl1_dinvsc │ │ │ │ 0x0002ef24 616c7600 626c315f 6373696e 76736361 alv.bl1_csinvsca │ │ │ │ 0x0002ef34 6c760062 6c315f63 73736361 6c00626c lv.bl1_csscal.bl │ │ │ │ 0x0002ef44 315f6369 6e767363 616c7600 626c315f 1_cinvscalv.bl1_ │ │ │ │ 0x0002ef54 63696e76 65727432 7300626c 315f7a64 cinvert2s.bl1_zd │ │ │ │ 0x0002ef64 696e7673 63616c76 00626c31 5f7a6473 invscalv.bl1_zds │ │ │ │ 0x0002ef74 63616c00 626c315f 7a696e76 7363616c cal.bl1_zinvscal │ │ │ │ @@ -1441,53 +1441,53 @@ │ │ │ │ 0x0002f044 00626c31 5f73696e 76736361 6c6d0062 .bl1_sinvscalm.b │ │ │ │ 0x0002f054 6c315f73 696e7665 72743273 00626c31 l1_sinvert2s.bl1 │ │ │ │ 0x0002f064 5f64696e 76736361 6c6d0062 6c315f64 _dinvscalm.bl1_d │ │ │ │ 0x0002f074 696e7665 72743273 00626c31 5f637369 invert2s.bl1_csi │ │ │ │ 0x0002f084 6e767363 616c6d00 626c315f 63696e76 nvscalm.bl1_cinv │ │ │ │ 0x0002f094 7363616c 6d00626c 315f7a64 696e7673 scalm.bl1_zdinvs │ │ │ │ 0x0002f0a4 63616c6d 00626c31 5f7a696e 76736361 calm.bl1_zinvsca │ │ │ │ - 0x0002f0b4 6c6d0062 6c315f73 7363616c 7600626c lm.bl1_sscalv.bl │ │ │ │ - 0x0002f0c4 315f6473 63616c76 00626c31 5f637373 1_dscalv.bl1_css │ │ │ │ - 0x0002f0d4 63616c76 00626c31 5f637363 616c7600 calv.bl1_cscalv. │ │ │ │ - 0x0002f0e4 626c315f 7a647363 616c7600 626c315f bl1_zdscalv.bl1_ │ │ │ │ - 0x0002f0f4 7a736361 6c760062 6c315f73 73776170 zscalv.bl1_sswap │ │ │ │ - 0x0002f104 00626c31 5f647377 61700062 6c315f63 .bl1_dswap.bl1_c │ │ │ │ - 0x0002f114 73776170 00626c31 5f7a7377 61700062 swap.bl1_zswap.b │ │ │ │ + 0x0002f0b4 6c6d0062 6c315f73 73776170 00626c31 lm.bl1_sswap.bl1 │ │ │ │ + 0x0002f0c4 5f647377 61700062 6c315f63 73776170 _dswap.bl1_cswap │ │ │ │ + 0x0002f0d4 00626c31 5f7a7377 61700062 6c315f73 .bl1_zswap.bl1_s │ │ │ │ + 0x0002f0e4 7363616c 7600626c 315f6473 63616c76 scalv.bl1_dscalv │ │ │ │ + 0x0002f0f4 00626c31 5f637373 63616c76 00626c31 .bl1_csscalv.bl1 │ │ │ │ + 0x0002f104 5f637363 616c7600 626c315f 7a647363 _cscalv.bl1_zdsc │ │ │ │ + 0x0002f114 616c7600 626c315f 7a736361 6c760062 alv.bl1_zscalv.b │ │ │ │ 0x0002f124 6c315f73 7363616c 6d00626c 315f6473 l1_sscalm.bl1_ds │ │ │ │ 0x0002f134 63616c6d 00626c31 5f637373 63616c6d calm.bl1_csscalm │ │ │ │ 0x0002f144 00626c31 5f637363 616c6d00 626c315f .bl1_cscalm.bl1_ │ │ │ │ 0x0002f154 7a647363 616c6d00 626c315f 7a736361 zdscalm.bl1_zsca │ │ │ │ - 0x0002f164 6c6d0062 6c315f73 7363616c 6d720062 lm.bl1_sscalmr.b │ │ │ │ - 0x0002f174 6c315f64 7363616c 6d720062 6c315f63 l1_dscalmr.bl1_c │ │ │ │ - 0x0002f184 73736361 6c6d7200 626c315f 63736361 sscalmr.bl1_csca │ │ │ │ - 0x0002f194 6c6d7200 626c315f 7a647363 616c6d72 lmr.bl1_zdscalmr │ │ │ │ - 0x0002f1a4 00626c31 5f7a7363 616c6d72 00626c31 .bl1_zscalmr.bl1 │ │ │ │ - 0x0002f1b4 5f69636f 70796d74 00626c31 5f73636f _icopymt.bl1_sco │ │ │ │ - 0x0002f1c4 70796d74 00626c31 5f64636f 70796d74 pymt.bl1_dcopymt │ │ │ │ - 0x0002f1d4 00626c31 5f63636f 70796d74 00626c31 .bl1_ccopymt.bl1 │ │ │ │ - 0x0002f1e4 5f7a636f 70796d74 00626c31 5f737363 _zcopymt.bl1_ssc │ │ │ │ - 0x0002f1f4 6f70796d 7400626c 315f7364 636f7079 opymt.bl1_sdcopy │ │ │ │ - 0x0002f204 6d740062 6c315f64 73636f70 796d7400 mt.bl1_dscopymt. │ │ │ │ - 0x0002f214 626c315f 7363636f 70796d74 00626c31 bl1_sccopymt.bl1 │ │ │ │ - 0x0002f224 5f637363 6f70796d 7400626c 315f737a _cscopymt.bl1_sz │ │ │ │ - 0x0002f234 636f7079 6d740062 6c315f7a 73636f70 copymt.bl1_zscop │ │ │ │ - 0x0002f244 796d7400 626c315f 6464636f 70796d74 ymt.bl1_ddcopymt │ │ │ │ - 0x0002f254 00626c31 5f646363 6f70796d 7400626c .bl1_dccopymt.bl │ │ │ │ - 0x0002f264 315f6364 636f7079 6d740062 6c315f64 1_cdcopymt.bl1_d │ │ │ │ - 0x0002f274 7a636f70 796d7400 626c315f 7a64636f zcopymt.bl1_zdco │ │ │ │ - 0x0002f284 70796d74 00626c31 5f636363 6f70796d pymt.bl1_cccopym │ │ │ │ - 0x0002f294 7400626c 315f637a 636f7079 6d740062 t.bl1_czcopymt.b │ │ │ │ - 0x0002f2a4 6c315f7a 63636f70 796d7400 626c315f l1_zccopymt.bl1_ │ │ │ │ - 0x0002f2b4 7a7a636f 70796d74 00626c31 5f737377 zzcopymt.bl1_ssw │ │ │ │ - 0x0002f2c4 61707600 626c315f 64737761 70760062 apv.bl1_dswapv.b │ │ │ │ - 0x0002f2d4 6c315f63 73776170 7600626c 315f7a73 l1_cswapv.bl1_zs │ │ │ │ - 0x0002f2e4 77617076 00626c31 5f737377 61706d74 wapv.bl1_sswapmt │ │ │ │ - 0x0002f2f4 00626c31 5f647377 61706d74 00626c31 .bl1_dswapmt.bl1 │ │ │ │ - 0x0002f304 5f637377 61706d74 00626c31 5f7a7377 _cswapmt.bl1_zsw │ │ │ │ - 0x0002f314 61706d74 00626c31 5f73636f 70796d72 apmt.bl1_scopymr │ │ │ │ + 0x0002f164 6c6d0062 6c315f69 636f7079 6d740062 lm.bl1_icopymt.b │ │ │ │ + 0x0002f174 6c315f73 636f7079 6d740062 6c315f64 l1_scopymt.bl1_d │ │ │ │ + 0x0002f184 636f7079 6d740062 6c315f63 636f7079 copymt.bl1_ccopy │ │ │ │ + 0x0002f194 6d740062 6c315f7a 636f7079 6d740062 mt.bl1_zcopymt.b │ │ │ │ + 0x0002f1a4 6c315f73 73636f70 796d7400 626c315f l1_sscopymt.bl1_ │ │ │ │ + 0x0002f1b4 7364636f 70796d74 00626c31 5f647363 sdcopymt.bl1_dsc │ │ │ │ + 0x0002f1c4 6f70796d 7400626c 315f7363 636f7079 opymt.bl1_sccopy │ │ │ │ + 0x0002f1d4 6d740062 6c315f63 73636f70 796d7400 mt.bl1_cscopymt. │ │ │ │ + 0x0002f1e4 626c315f 737a636f 70796d74 00626c31 bl1_szcopymt.bl1 │ │ │ │ + 0x0002f1f4 5f7a7363 6f70796d 7400626c 315f6464 _zscopymt.bl1_dd │ │ │ │ + 0x0002f204 636f7079 6d740062 6c315f64 63636f70 copymt.bl1_dccop │ │ │ │ + 0x0002f214 796d7400 626c315f 6364636f 70796d74 ymt.bl1_cdcopymt │ │ │ │ + 0x0002f224 00626c31 5f647a63 6f70796d 7400626c .bl1_dzcopymt.bl │ │ │ │ + 0x0002f234 315f7a64 636f7079 6d740062 6c315f63 1_zdcopymt.bl1_c │ │ │ │ + 0x0002f244 63636f70 796d7400 626c315f 637a636f ccopymt.bl1_czco │ │ │ │ + 0x0002f254 70796d74 00626c31 5f7a6363 6f70796d pymt.bl1_zccopym │ │ │ │ + 0x0002f264 7400626c 315f7a7a 636f7079 6d740062 t.bl1_zzcopymt.b │ │ │ │ + 0x0002f274 6c315f73 73776170 6d740062 6c315f64 l1_sswapmt.bl1_d │ │ │ │ + 0x0002f284 73776170 6d740062 6c315f63 73776170 swapmt.bl1_cswap │ │ │ │ + 0x0002f294 6d740062 6c315f7a 73776170 6d740062 mt.bl1_zswapmt.b │ │ │ │ + 0x0002f2a4 6c315f73 7363616c 6d720062 6c315f64 l1_sscalmr.bl1_d │ │ │ │ + 0x0002f2b4 7363616c 6d720062 6c315f63 73736361 scalmr.bl1_cssca │ │ │ │ + 0x0002f2c4 6c6d7200 626c315f 63736361 6c6d7200 lmr.bl1_cscalmr. │ │ │ │ + 0x0002f2d4 626c315f 7a647363 616c6d72 00626c31 bl1_zdscalmr.bl1 │ │ │ │ + 0x0002f2e4 5f7a7363 616c6d72 00626c31 5f737377 _zscalmr.bl1_ssw │ │ │ │ + 0x0002f2f4 61707600 626c315f 64737761 70760062 apv.bl1_dswapv.b │ │ │ │ + 0x0002f304 6c315f63 73776170 7600626c 315f7a73 l1_cswapv.bl1_zs │ │ │ │ + 0x0002f314 77617076 00626c31 5f73636f 70796d72 wapv.bl1_scopymr │ │ │ │ 0x0002f324 00626c31 5f64636f 70796d72 00626c31 .bl1_dcopymr.bl1 │ │ │ │ 0x0002f334 5f63636f 70796d72 00626c31 5f7a636f _ccopymr.bl1_zco │ │ │ │ 0x0002f344 70796d72 00626c31 5f737363 6f70796d pymr.bl1_sscopym │ │ │ │ 0x0002f354 7200626c 315f7364 636f7079 6d720062 r.bl1_sdcopymr.b │ │ │ │ 0x0002f364 6c315f64 73636f70 796d7200 626c315f l1_dscopymr.bl1_ │ │ │ │ 0x0002f374 7363636f 70796d72 00626c31 5f637363 sccopymr.bl1_csc │ │ │ │ 0x0002f384 6f70796d 7200626c 315f737a 636f7079 opymr.bl1_szcopy │ │ │ │ @@ -1512,72 +1512,72 @@ │ │ │ │ 0x0002f4b4 7a636f70 796d7274 00626c31 5f637363 zcopymrt.bl1_csc │ │ │ │ 0x0002f4c4 6f70796d 72740062 6c315f63 64636f70 opymrt.bl1_cdcop │ │ │ │ 0x0002f4d4 796d7274 00626c31 5f636363 6f70796d ymrt.bl1_cccopym │ │ │ │ 0x0002f4e4 72740062 6c315f63 7a636f70 796d7274 rt.bl1_czcopymrt │ │ │ │ 0x0002f4f4 00626c31 5f7a7363 6f70796d 72740062 .bl1_zscopymrt.b │ │ │ │ 0x0002f504 6c315f7a 64636f70 796d7274 00626c31 l1_zdcopymrt.bl1 │ │ │ │ 0x0002f514 5f7a6363 6f70796d 72740062 6c315f7a _zccopymrt.bl1_z │ │ │ │ - 0x0002f524 7a636f70 796d7274 00626c31 5f736765 zcopymrt.bl1_sge │ │ │ │ - 0x0002f534 6d765f62 6c617300 626c315f 70617261 mv_blas.bl1_para │ │ │ │ - 0x0002f544 6d5f6d61 705f746f 5f6e6574 6c69625f m_map_to_netlib_ │ │ │ │ - 0x0002f554 7472616e 7300626c 315f7367 656d7600 trans.bl1_sgemv. │ │ │ │ - 0x0002f564 626c315f 73637265 6174655f 636f6e74 bl1_screate_cont │ │ │ │ - 0x0002f574 69676d00 626c315f 73667265 655f636f igm.bl1_sfree_co │ │ │ │ - 0x0002f584 6e746967 6d00626c 315f6973 5f6e6f74 ntigm.bl1_is_not │ │ │ │ - 0x0002f594 72616e73 00626c31 5f69735f 7472616e rans.bl1_is_tran │ │ │ │ - 0x0002f5a4 7300626c 315f6973 5f636f6e 6a6e6f74 s.bl1_is_conjnot │ │ │ │ - 0x0002f5b4 72616e73 00626c31 5f646765 6d765f62 rans.bl1_dgemv_b │ │ │ │ - 0x0002f5c4 6c617300 626c315f 6467656d 7600626c las.bl1_dgemv.bl │ │ │ │ - 0x0002f5d4 315f6463 72656174 655f636f 6e746967 1_dcreate_contig │ │ │ │ - 0x0002f5e4 6d00626c 315f6466 7265655f 636f6e74 m.bl1_dfree_cont │ │ │ │ - 0x0002f5f4 69676d00 626c315f 6367656d 765f626c igm.bl1_cgemv_bl │ │ │ │ - 0x0002f604 61730062 6c315f63 67656d76 00626c31 as.bl1_cgemv.bl1 │ │ │ │ - 0x0002f614 5f633000 626c315f 63310062 6c315f63 _c0.bl1_c1.bl1_c │ │ │ │ - 0x0002f624 63726561 74655f63 6f6e7469 676d0062 create_contigm.b │ │ │ │ - 0x0002f634 6c315f63 66726565 5f636f6e 7469676d l1_cfree_contigm │ │ │ │ - 0x0002f644 00626c31 5f7a6765 6d765f62 6c617300 .bl1_zgemv_blas. │ │ │ │ - 0x0002f654 626c315f 7a67656d 7600626c 315f7a30 bl1_zgemv.bl1_z0 │ │ │ │ - 0x0002f664 00626c31 5f7a3100 626c315f 7a637265 .bl1_z1.bl1_zcre │ │ │ │ - 0x0002f674 6174655f 636f6e74 69676d00 626c315f ate_contigm.bl1_ │ │ │ │ - 0x0002f684 7a667265 655f636f 6e746967 6d00626c zfree_contigm.bl │ │ │ │ - 0x0002f694 315f7368 65720062 6c315f73 73797200 1_sher.bl1_ssyr. │ │ │ │ - 0x0002f6a4 626c315f 64686572 00626c31 5f647379 bl1_dher.bl1_dsy │ │ │ │ - 0x0002f6b4 7200626c 315f6368 65725f62 6c617300 r.bl1_cher_blas. │ │ │ │ - 0x0002f6c4 626c315f 70617261 6d5f6d61 705f746f bl1_param_map_to │ │ │ │ - 0x0002f6d4 5f6e6574 6c69625f 75706c6f 00626c31 _netlib_uplo.bl1 │ │ │ │ - 0x0002f6e4 5f636865 7200626c 315f6363 72656174 _cher.bl1_ccreat │ │ │ │ - 0x0002f6f4 655f636f 6e746967 6d720062 6c315f63 e_contigmr.bl1_c │ │ │ │ - 0x0002f704 66726565 5f736176 65645f63 6f6e7469 free_saved_conti │ │ │ │ - 0x0002f714 676d0062 6c315f7a 6865725f 626c6173 gm.bl1_zher_blas │ │ │ │ - 0x0002f724 00626c31 5f7a6865 7200626c 315f7a63 .bl1_zher.bl1_zc │ │ │ │ - 0x0002f734 72656174 655f636f 6e746967 6d720062 reate_contigmr.b │ │ │ │ - 0x0002f744 6c315f7a 66726565 5f736176 65645f63 l1_zfree_saved_c │ │ │ │ - 0x0002f754 6f6e7469 676d0062 6c315f73 6765725f ontigm.bl1_sger_ │ │ │ │ - 0x0002f764 626c6173 00626c31 5f736765 7200626c blas.bl1_sger.bl │ │ │ │ - 0x0002f774 315f7366 7265655f 73617665 645f636f 1_sfree_saved_co │ │ │ │ - 0x0002f784 6e746967 6d00626c 315f6467 65725f62 ntigm.bl1_dger_b │ │ │ │ - 0x0002f794 6c617300 626c315f 64676572 00626c31 las.bl1_dger.bl1 │ │ │ │ - 0x0002f7a4 5f646672 65655f73 61766564 5f636f6e _dfree_saved_con │ │ │ │ - 0x0002f7b4 7469676d 00626c31 5f636765 72635f62 tigm.bl1_cgerc_b │ │ │ │ - 0x0002f7c4 6c617300 626c315f 63676572 755f626c las.bl1_cgeru_bl │ │ │ │ - 0x0002f7d4 61730062 6c315f63 67657200 626c315f as.bl1_cger.bl1_ │ │ │ │ - 0x0002f7e4 7a676572 635f626c 61730062 6c315f7a zgerc_blas.bl1_z │ │ │ │ - 0x0002f7f4 67657275 5f626c61 7300626c 315f7a67 geru_blas.bl1_zg │ │ │ │ - 0x0002f804 65720062 6c315f73 68657232 00626c31 er.bl1_sher2.bl1 │ │ │ │ - 0x0002f814 5f737379 72320062 6c315f64 68657232 _ssyr2.bl1_dher2 │ │ │ │ - 0x0002f824 00626c31 5f647379 72320062 6c315f63 .bl1_dsyr2.bl1_c │ │ │ │ - 0x0002f834 68657232 5f626c61 7300626c 315f6368 her2_blas.bl1_ch │ │ │ │ - 0x0002f844 65723200 626c315f 7a686572 325f626c er2.bl1_zher2_bl │ │ │ │ - 0x0002f854 61730062 6c315f7a 68657232 00626c31 as.bl1_zher2.bl1 │ │ │ │ - 0x0002f864 5f736865 6d760062 6c315f73 73796d76 _shemv.bl1_ssymv │ │ │ │ - 0x0002f874 00626c31 5f646865 6d760062 6c315f64 .bl1_dhemv.bl1_d │ │ │ │ - 0x0002f884 73796d76 00626c31 5f636865 6d765f62 symv.bl1_chemv_b │ │ │ │ - 0x0002f894 6c617300 626c315f 6368656d 7600626c las.bl1_chemv.bl │ │ │ │ - 0x0002f8a4 315f7a68 656d765f 626c6173 00626c31 1_zhemv_blas.bl1 │ │ │ │ - 0x0002f8b4 5f7a6865 6d760062 6c315f73 73796d76 _zhemv.bl1_ssymv │ │ │ │ + 0x0002f524 7a636f70 796d7274 00626c31 5f736865 zcopymrt.bl1_she │ │ │ │ + 0x0002f534 6d760062 6c315f73 73796d76 00626c31 mv.bl1_ssymv.bl1 │ │ │ │ + 0x0002f544 5f646865 6d760062 6c315f64 73796d76 _dhemv.bl1_dsymv │ │ │ │ + 0x0002f554 00626c31 5f636865 6d765f62 6c617300 .bl1_chemv_blas. │ │ │ │ + 0x0002f564 626c315f 70617261 6d5f6d61 705f746f bl1_param_map_to │ │ │ │ + 0x0002f574 5f6e6574 6c69625f 75706c6f 00626c31 _netlib_uplo.bl1 │ │ │ │ + 0x0002f584 5f636865 6d760062 6c315f63 3000626c _chemv.bl1_c0.bl │ │ │ │ + 0x0002f594 315f6331 00626c31 5f636372 65617465 1_c1.bl1_ccreate │ │ │ │ + 0x0002f5a4 5f636f6e 7469676d 7200626c 315f6366 _contigmr.bl1_cf │ │ │ │ + 0x0002f5b4 7265655f 636f6e74 69676d00 626c315f ree_contigm.bl1_ │ │ │ │ + 0x0002f5c4 7a68656d 765f626c 61730062 6c315f7a zhemv_blas.bl1_z │ │ │ │ + 0x0002f5d4 68656d76 00626c31 5f7a3000 626c315f hemv.bl1_z0.bl1_ │ │ │ │ + 0x0002f5e4 7a310062 6c315f7a 63726561 74655f63 z1.bl1_zcreate_c │ │ │ │ + 0x0002f5f4 6f6e7469 676d7200 626c315f 7a667265 ontigmr.bl1_zfre │ │ │ │ + 0x0002f604 655f636f 6e746967 6d00626c 315f7367 e_contigm.bl1_sg │ │ │ │ + 0x0002f614 656d765f 626c6173 00626c31 5f706172 emv_blas.bl1_par │ │ │ │ + 0x0002f624 616d5f6d 61705f74 6f5f6e65 746c6962 am_map_to_netlib │ │ │ │ + 0x0002f634 5f747261 6e730062 6c315f73 67656d76 _trans.bl1_sgemv │ │ │ │ + 0x0002f644 00626c31 5f736372 65617465 5f636f6e .bl1_screate_con │ │ │ │ + 0x0002f654 7469676d 00626c31 5f736672 65655f63 tigm.bl1_sfree_c │ │ │ │ + 0x0002f664 6f6e7469 676d0062 6c315f69 735f6e6f ontigm.bl1_is_no │ │ │ │ + 0x0002f674 7472616e 7300626c 315f6973 5f747261 trans.bl1_is_tra │ │ │ │ + 0x0002f684 6e730062 6c315f69 735f636f 6e6a6e6f ns.bl1_is_conjno │ │ │ │ + 0x0002f694 7472616e 7300626c 315f6467 656d765f trans.bl1_dgemv_ │ │ │ │ + 0x0002f6a4 626c6173 00626c31 5f646765 6d760062 blas.bl1_dgemv.b │ │ │ │ + 0x0002f6b4 6c315f64 63726561 74655f63 6f6e7469 l1_dcreate_conti │ │ │ │ + 0x0002f6c4 676d0062 6c315f64 66726565 5f636f6e gm.bl1_dfree_con │ │ │ │ + 0x0002f6d4 7469676d 00626c31 5f636765 6d765f62 tigm.bl1_cgemv_b │ │ │ │ + 0x0002f6e4 6c617300 626c315f 6367656d 7600626c las.bl1_cgemv.bl │ │ │ │ + 0x0002f6f4 315f6363 72656174 655f636f 6e746967 1_ccreate_contig │ │ │ │ + 0x0002f704 6d00626c 315f7a67 656d765f 626c6173 m.bl1_zgemv_blas │ │ │ │ + 0x0002f714 00626c31 5f7a6765 6d760062 6c315f7a .bl1_zgemv.bl1_z │ │ │ │ + 0x0002f724 63726561 74655f63 6f6e7469 676d0062 create_contigm.b │ │ │ │ + 0x0002f734 6c315f73 6765725f 626c6173 00626c31 l1_sger_blas.bl1 │ │ │ │ + 0x0002f744 5f736765 7200626c 315f7366 7265655f _sger.bl1_sfree_ │ │ │ │ + 0x0002f754 73617665 645f636f 6e746967 6d00626c saved_contigm.bl │ │ │ │ + 0x0002f764 315f6467 65725f62 6c617300 626c315f 1_dger_blas.bl1_ │ │ │ │ + 0x0002f774 64676572 00626c31 5f646672 65655f73 dger.bl1_dfree_s │ │ │ │ + 0x0002f784 61766564 5f636f6e 7469676d 00626c31 aved_contigm.bl1 │ │ │ │ + 0x0002f794 5f636765 72635f62 6c617300 626c315f _cgerc_blas.bl1_ │ │ │ │ + 0x0002f7a4 63676572 755f626c 61730062 6c315f63 cgeru_blas.bl1_c │ │ │ │ + 0x0002f7b4 67657200 626c315f 63667265 655f7361 ger.bl1_cfree_sa │ │ │ │ + 0x0002f7c4 7665645f 636f6e74 69676d00 626c315f ved_contigm.bl1_ │ │ │ │ + 0x0002f7d4 7a676572 635f626c 61730062 6c315f7a zgerc_blas.bl1_z │ │ │ │ + 0x0002f7e4 67657275 5f626c61 7300626c 315f7a67 geru_blas.bl1_zg │ │ │ │ + 0x0002f7f4 65720062 6c315f7a 66726565 5f736176 er.bl1_zfree_sav │ │ │ │ + 0x0002f804 65645f63 6f6e7469 676d0062 6c315f73 ed_contigm.bl1_s │ │ │ │ + 0x0002f814 68657200 626c315f 73737972 00626c31 her.bl1_ssyr.bl1 │ │ │ │ + 0x0002f824 5f646865 7200626c 315f6473 79720062 _dher.bl1_dsyr.b │ │ │ │ + 0x0002f834 6c315f63 6865725f 626c6173 00626c31 l1_cher_blas.bl1 │ │ │ │ + 0x0002f844 5f636865 7200626c 315f7a68 65725f62 _cher.bl1_zher_b │ │ │ │ + 0x0002f854 6c617300 626c315f 7a686572 00626c31 las.bl1_zher.bl1 │ │ │ │ + 0x0002f864 5f736865 72320062 6c315f73 73797232 _sher2.bl1_ssyr2 │ │ │ │ + 0x0002f874 00626c31 5f646865 72320062 6c315f64 .bl1_dher2.bl1_d │ │ │ │ + 0x0002f884 73797232 00626c31 5f636865 72325f62 syr2.bl1_cher2_b │ │ │ │ + 0x0002f894 6c617300 626c315f 63686572 3200626c las.bl1_cher2.bl │ │ │ │ + 0x0002f8a4 315f7a68 6572325f 626c6173 00626c31 1_zher2_blas.bl1 │ │ │ │ + 0x0002f8b4 5f7a6865 72320062 6c315f73 73796d76 _zher2.bl1_ssymv │ │ │ │ 0x0002f8c4 5f626c61 7300626c 315f7363 72656174 _blas.bl1_screat │ │ │ │ 0x0002f8d4 655f636f 6e746967 6d720062 6c315f64 e_contigmr.bl1_d │ │ │ │ 0x0002f8e4 73796d76 5f626c61 7300626c 315f6463 symv_blas.bl1_dc │ │ │ │ 0x0002f8f4 72656174 655f636f 6e746967 6d720062 reate_contigmr.b │ │ │ │ 0x0002f904 6c315f63 73796d76 5f626c61 7300626c l1_csymv_blas.bl │ │ │ │ 0x0002f914 315f7061 72616d5f 6d61705f 746f5f6e 1_param_map_to_n │ │ │ │ 0x0002f924 65746c69 625f7369 64650063 73796d6d etlib_side.csymm │ │ │ │ @@ -1593,188 +1593,188 @@ │ │ │ │ 0x0002f9c4 626c315f 73616c6c 6f637600 626c315f bl1_sallocv.bl1_ │ │ │ │ 0x0002f9d4 7374726d 7600626c 315f7366 72656500 strmv.bl1_sfree. │ │ │ │ 0x0002f9e4 626c315f 6474726d 76737800 626c315f bl1_dtrmvsx.bl1_ │ │ │ │ 0x0002f9f4 64616c6c 6f637600 626c315f 6474726d dallocv.bl1_dtrm │ │ │ │ 0x0002fa04 7600626c 315f6466 72656500 626c315f v.bl1_dfree.bl1_ │ │ │ │ 0x0002fa14 6374726d 76737800 626c315f 6374726d ctrmvsx.bl1_ctrm │ │ │ │ 0x0002fa24 7600626c 315f7a74 726d7673 7800626c v.bl1_ztrmvsx.bl │ │ │ │ - 0x0002fa34 315f7a74 726d7600 626c315f 73737972 1_ztrmv.bl1_ssyr │ │ │ │ - 0x0002fa44 325f626c 61730062 6c315f64 73797232 2_blas.bl1_dsyr2 │ │ │ │ - 0x0002fa54 5f626c61 7300626c 315f6373 7972325f _blas.bl1_csyr2_ │ │ │ │ - 0x0002fa64 626c6173 00637379 72326b5f 00626c31 blas.csyr2k_.bl1 │ │ │ │ - 0x0002fa74 5f637379 72320062 6c315f7a 73797232 _csyr2.bl1_zsyr2 │ │ │ │ - 0x0002fa84 5f626c61 73007a73 7972326b 5f00626c _blas.zsyr2k_.bl │ │ │ │ - 0x0002fa94 315f7a73 79723200 626c315f 73747273 1_zsyr2.bl1_strs │ │ │ │ - 0x0002faa4 76737800 626c315f 73747273 7600626c vsx.bl1_strsv.bl │ │ │ │ - 0x0002fab4 315f6474 72737673 7800626c 315f6474 1_dtrsvsx.bl1_dt │ │ │ │ - 0x0002fac4 72737600 626c315f 63747273 76737800 rsv.bl1_ctrsvsx. │ │ │ │ - 0x0002fad4 626c315f 63747273 7600626c 315f7a74 bl1_ctrsv.bl1_zt │ │ │ │ - 0x0002fae4 72737673 7800626c 315f7a74 72737600 rsvsx.bl1_ztrsv. │ │ │ │ - 0x0002faf4 626c315f 7374726d 765f626c 61730062 bl1_strmv_blas.b │ │ │ │ + 0x0002fa34 315f7a74 726d7600 626c315f 73747273 1_ztrmv.bl1_strs │ │ │ │ + 0x0002fa44 76737800 626c315f 73747273 7600626c vsx.bl1_strsv.bl │ │ │ │ + 0x0002fa54 315f6474 72737673 7800626c 315f6474 1_dtrsvsx.bl1_dt │ │ │ │ + 0x0002fa64 72737600 626c315f 63747273 76737800 rsv.bl1_ctrsvsx. │ │ │ │ + 0x0002fa74 626c315f 63747273 7600626c 315f7a74 bl1_ctrsv.bl1_zt │ │ │ │ + 0x0002fa84 72737673 7800626c 315f7a74 72737600 rsvsx.bl1_ztrsv. │ │ │ │ + 0x0002fa94 626c315f 73737972 325f626c 61730062 bl1_ssyr2_blas.b │ │ │ │ + 0x0002faa4 6c315f64 73797232 5f626c61 7300626c l1_dsyr2_blas.bl │ │ │ │ + 0x0002fab4 315f6373 7972325f 626c6173 00637379 1_csyr2_blas.csy │ │ │ │ + 0x0002fac4 72326b5f 00626c31 5f637379 72320062 r2k_.bl1_csyr2.b │ │ │ │ + 0x0002fad4 6c315f7a 73797232 5f626c61 73007a73 l1_zsyr2_blas.zs │ │ │ │ + 0x0002fae4 7972326b 5f00626c 315f7a73 79723200 yr2k_.bl1_zsyr2. │ │ │ │ + 0x0002faf4 626c315f 73747273 765f626c 61730062 bl1_strsv_blas.b │ │ │ │ 0x0002fb04 6c315f70 6172616d 5f6d6170 5f746f5f l1_param_map_to_ │ │ │ │ 0x0002fb14 6e65746c 69625f64 69616700 626c315f netlib_diag.bl1_ │ │ │ │ - 0x0002fb24 6474726d 765f626c 61730062 6c315f63 dtrmv_blas.bl1_c │ │ │ │ - 0x0002fb34 74726d76 5f626c61 7300626c 315f7a74 trmv_blas.bl1_zt │ │ │ │ - 0x0002fb44 726d765f 626c6173 00626c31 5f737472 rmv_blas.bl1_str │ │ │ │ - 0x0002fb54 73765f62 6c617300 626c315f 64747273 sv_blas.bl1_dtrs │ │ │ │ - 0x0002fb64 765f626c 61730062 6c315f63 74727376 v_blas.bl1_ctrsv │ │ │ │ - 0x0002fb74 5f626c61 7300626c 315f7a74 7273765f _blas.bl1_ztrsv_ │ │ │ │ + 0x0002fb24 64747273 765f626c 61730062 6c315f63 dtrsv_blas.bl1_c │ │ │ │ + 0x0002fb34 74727376 5f626c61 7300626c 315f7a74 trsv_blas.bl1_zt │ │ │ │ + 0x0002fb44 7273765f 626c6173 00626c31 5f737472 rsv_blas.bl1_str │ │ │ │ + 0x0002fb54 6d765f62 6c617300 626c315f 6474726d mv_blas.bl1_dtrm │ │ │ │ + 0x0002fb64 765f626c 61730062 6c315f63 74726d76 v_blas.bl1_ctrmv │ │ │ │ + 0x0002fb74 5f626c61 7300626c 315f7a74 726d765f _blas.bl1_ztrmv_ │ │ │ │ 0x0002fb84 626c6173 00626c31 5f736865 726b0062 blas.bl1_sherk.b │ │ │ │ 0x0002fb94 6c315f73 7379726b 00626c31 5f646865 l1_ssyrk.bl1_dhe │ │ │ │ 0x0002fba4 726b0062 6c315f64 7379726b 00626c31 rk.bl1_dsyrk.bl1 │ │ │ │ 0x0002fbb4 5f636865 726b5f62 6c617300 626c315f _cherk_blas.bl1_ │ │ │ │ 0x0002fbc4 63686572 6b00626c 315f7330 00626c31 cherk.bl1_s0.bl1 │ │ │ │ 0x0002fbd4 5f636372 65617465 5f636f6e 7469676d _ccreate_contigm │ │ │ │ 0x0002fbe4 7400626c 315f6366 7265655f 73617665 t.bl1_cfree_save │ │ │ │ 0x0002fbf4 645f636f 6e746967 6d720062 6c315f63 d_contigmr.bl1_c │ │ │ │ 0x0002fc04 616c6c6f 636d0062 6c315f7a 6865726b allocm.bl1_zherk │ │ │ │ 0x0002fc14 5f626c61 7300626c 315f7a68 65726b00 _blas.bl1_zherk. │ │ │ │ 0x0002fc24 626c315f 64300062 6c315f7a 63726561 bl1_d0.bl1_zcrea │ │ │ │ 0x0002fc34 74655f63 6f6e7469 676d7400 626c315f te_contigmt.bl1_ │ │ │ │ 0x0002fc44 7a667265 655f7361 7665645f 636f6e74 zfree_saved_cont │ │ │ │ 0x0002fc54 69676d72 00626c31 5f7a616c 6c6f636d igmr.bl1_zallocm │ │ │ │ - 0x0002fc64 00626c31 5f736865 6d6d0062 6c315f73 .bl1_shemm.bl1_s │ │ │ │ - 0x0002fc74 73796d6d 00626c31 5f646865 6d6d0062 symm.bl1_dhemm.b │ │ │ │ - 0x0002fc84 6c315f64 73796d6d 00626c31 5f636865 l1_dsymm.bl1_che │ │ │ │ - 0x0002fc94 6d6d5f62 6c617300 6368656d 6d5f0062 mm_blas.chemm_.b │ │ │ │ - 0x0002fca4 6c315f63 68656d6d 00626c31 5f736574 l1_chemm.bl1_set │ │ │ │ - 0x0002fcb4 5f64696d 5f776974 685f7369 64650062 _dim_with_side.b │ │ │ │ - 0x0002fcc4 6c315f69 735f6c65 66740062 6c315f7a l1_is_left.bl1_z │ │ │ │ - 0x0002fcd4 68656d6d 5f626c61 7300626c 315f7a68 hemm_blas.bl1_zh │ │ │ │ - 0x0002fce4 656d6d00 626c315f 73686572 326b0062 emm.bl1_sher2k.b │ │ │ │ - 0x0002fcf4 6c315f73 73797232 6b00626c 315f6468 l1_ssyr2k.bl1_dh │ │ │ │ - 0x0002fd04 6572326b 00626c31 5f647379 72326b00 er2k.bl1_dsyr2k. │ │ │ │ - 0x0002fd14 626c315f 63686572 326b5f62 6c617300 bl1_cher2k_blas. │ │ │ │ - 0x0002fd24 626c315f 63686572 326b0062 6c315f73 bl1_cher2k.bl1_s │ │ │ │ - 0x0002fd34 65745f64 696d735f 77697468 5f747261 et_dims_with_tra │ │ │ │ - 0x0002fd44 6e730062 6c315f7a 68657232 6b5f626c ns.bl1_zher2k_bl │ │ │ │ - 0x0002fd54 61730062 6c315f7a 68657232 6b00626c as.bl1_zher2k.bl │ │ │ │ + 0x0002fc64 00626c31 5f736865 72326b00 626c315f .bl1_sher2k.bl1_ │ │ │ │ + 0x0002fc74 73737972 326b0062 6c315f64 68657232 ssyr2k.bl1_dher2 │ │ │ │ + 0x0002fc84 6b00626c 315f6473 7972326b 00626c31 k.bl1_dsyr2k.bl1 │ │ │ │ + 0x0002fc94 5f636865 72326b5f 626c6173 00626c31 _cher2k_blas.bl1 │ │ │ │ + 0x0002fca4 5f636865 72326b00 626c315f 7365745f _cher2k.bl1_set_ │ │ │ │ + 0x0002fcb4 64696d73 5f776974 685f7472 616e7300 dims_with_trans. │ │ │ │ + 0x0002fcc4 626c315f 7a686572 326b5f62 6c617300 bl1_zher2k_blas. │ │ │ │ + 0x0002fcd4 626c315f 7a686572 326b0062 6c315f73 bl1_zher2k.bl1_s │ │ │ │ + 0x0002fce4 68656d6d 00626c31 5f737379 6d6d0062 hemm.bl1_ssymm.b │ │ │ │ + 0x0002fcf4 6c315f64 68656d6d 00626c31 5f647379 l1_dhemm.bl1_dsy │ │ │ │ + 0x0002fd04 6d6d0062 6c315f63 68656d6d 5f626c61 mm.bl1_chemm_bla │ │ │ │ + 0x0002fd14 73006368 656d6d5f 00626c31 5f636865 s.chemm_.bl1_che │ │ │ │ + 0x0002fd24 6d6d0062 6c315f73 65745f64 696d5f77 mm.bl1_set_dim_w │ │ │ │ + 0x0002fd34 6974685f 73696465 00626c31 5f69735f ith_side.bl1_is_ │ │ │ │ + 0x0002fd44 6c656674 00626c31 5f7a6865 6d6d5f62 left.bl1_zhemm_b │ │ │ │ + 0x0002fd54 6c617300 626c315f 7a68656d 6d00626c las.bl1_zhemm.bl │ │ │ │ 0x0002fd64 315f7373 79726b5f 626c6173 00626c31 1_ssyrk_blas.bl1 │ │ │ │ 0x0002fd74 5f736372 65617465 5f636f6e 7469676d _screate_contigm │ │ │ │ 0x0002fd84 7400626c 315f7366 7265655f 73617665 t.bl1_sfree_save │ │ │ │ 0x0002fd94 645f636f 6e746967 6d720062 6c315f64 d_contigmr.bl1_d │ │ │ │ 0x0002fda4 7379726b 5f626c61 7300626c 315f6463 syrk_blas.bl1_dc │ │ │ │ 0x0002fdb4 72656174 655f636f 6e746967 6d740062 reate_contigmt.b │ │ │ │ 0x0002fdc4 6c315f64 66726565 5f736176 65645f63 l1_dfree_saved_c │ │ │ │ 0x0002fdd4 6f6e7469 676d7200 626c315f 63737972 ontigmr.bl1_csyr │ │ │ │ 0x0002fde4 6b5f626c 61730062 6c315f63 7379726b k_blas.bl1_csyrk │ │ │ │ 0x0002fdf4 00626c31 5f7a7379 726b5f62 6c617300 .bl1_zsyrk_blas. │ │ │ │ - 0x0002fe04 626c315f 7a737972 6b00626c 315f7374 bl1_zsyrk.bl1_st │ │ │ │ - 0x0002fe14 726d6d5f 626c6173 00626c31 5f737472 rmm_blas.bl1_str │ │ │ │ - 0x0002fe24 6d6d0062 6c315f64 74726d6d 5f626c61 mm.bl1_dtrmm_bla │ │ │ │ - 0x0002fe34 7300626c 315f6474 726d6d00 626c315f s.bl1_dtrmm.bl1_ │ │ │ │ - 0x0002fe44 6374726d 6d5f626c 61730062 6c315f63 ctrmm_blas.bl1_c │ │ │ │ - 0x0002fe54 74726d6d 00626c31 5f7a7472 6d6d5f62 trmm.bl1_ztrmm_b │ │ │ │ - 0x0002fe64 6c617300 626c315f 7a74726d 6d00626c las.bl1_ztrmm.bl │ │ │ │ - 0x0002fe74 315f7367 656d6d5f 626c6173 00626c31 1_sgemm_blas.bl1 │ │ │ │ - 0x0002fe84 5f736765 6d6d0062 6c315f73 3100626c _sgemm.bl1_s1.bl │ │ │ │ - 0x0002fe94 315f7a65 726f5f64 696d3300 626c315f 1_zero_dim3.bl1_ │ │ │ │ - 0x0002fea4 73616c6c 6f636d00 626c315f 6467656d sallocm.bl1_dgem │ │ │ │ - 0x0002feb4 6d5f626c 61730062 6c315f64 67656d6d m_blas.bl1_dgemm │ │ │ │ - 0x0002fec4 00626c31 5f643100 626c315f 64616c6c .bl1_d1.bl1_dall │ │ │ │ - 0x0002fed4 6f636d00 626c315f 6367656d 6d5f626c ocm.bl1_cgemm_bl │ │ │ │ - 0x0002fee4 61730062 6c315f63 67656d6d 00626c31 as.bl1_cgemm.bl1 │ │ │ │ - 0x0002fef4 5f7a6765 6d6d5f62 6c617300 626c315f _zgemm_blas.bl1_ │ │ │ │ - 0x0002ff04 7a67656d 6d00626c 315f7374 726d6d73 zgemm.bl1_strmms │ │ │ │ - 0x0002ff14 7800626c 315f6474 726d6d73 7800626c x.bl1_dtrmmsx.bl │ │ │ │ - 0x0002ff24 315f6374 726d6d73 7800626c 315f7a74 1_ctrmmsx.bl1_zt │ │ │ │ - 0x0002ff34 726d6d73 7800626c 315f7373 796d6d5f rmmsx.bl1_ssymm_ │ │ │ │ - 0x0002ff44 626c6173 00737379 6d6d5f00 626c315f blas.ssymm_.bl1_ │ │ │ │ - 0x0002ff54 6473796d 6d5f626c 61730062 6c315f63 dsymm_blas.bl1_c │ │ │ │ - 0x0002ff64 73796d6d 5f626c61 7300626c 315f6373 symm_blas.bl1_cs │ │ │ │ - 0x0002ff74 796d6d00 626c315f 7a73796d 6d5f626c ymm.bl1_zsymm_bl │ │ │ │ - 0x0002ff84 61730062 6c315f7a 73796d6d 00626c31 as.bl1_zsymm.bl1 │ │ │ │ - 0x0002ff94 5f737379 72326b5f 626c6173 00626c31 _ssyr2k_blas.bl1 │ │ │ │ - 0x0002ffa4 5f69735f 636f6e6a 7472616e 7300626c _is_conjtrans.bl │ │ │ │ - 0x0002ffb4 315f6473 7972326b 5f626c61 7300626c 1_dsyr2k_blas.bl │ │ │ │ - 0x0002ffc4 315f6373 7972326b 5f626c61 7300626c 1_csyr2k_blas.bl │ │ │ │ - 0x0002ffd4 315f6373 7972326b 00626c31 5f7a7379 1_csyr2k.bl1_zsy │ │ │ │ - 0x0002ffe4 72326b5f 626c6173 00626c31 5f7a7379 r2k_blas.bl1_zsy │ │ │ │ - 0x0002fff4 72326b00 626c315f 73747273 6d737800 r2k.bl1_strsmsx. │ │ │ │ + 0x0002fe04 626c315f 7a737972 6b00626c 315f7367 bl1_zsyrk.bl1_sg │ │ │ │ + 0x0002fe14 656d6d5f 626c6173 00626c31 5f736765 emm_blas.bl1_sge │ │ │ │ + 0x0002fe24 6d6d0062 6c315f73 3100626c 315f7a65 mm.bl1_s1.bl1_ze │ │ │ │ + 0x0002fe34 726f5f64 696d3300 626c315f 73616c6c ro_dim3.bl1_sall │ │ │ │ + 0x0002fe44 6f636d00 626c315f 6467656d 6d5f626c ocm.bl1_dgemm_bl │ │ │ │ + 0x0002fe54 61730062 6c315f64 67656d6d 00626c31 as.bl1_dgemm.bl1 │ │ │ │ + 0x0002fe64 5f643100 626c315f 64616c6c 6f636d00 _d1.bl1_dallocm. │ │ │ │ + 0x0002fe74 626c315f 6367656d 6d5f626c 61730062 bl1_cgemm_blas.b │ │ │ │ + 0x0002fe84 6c315f63 67656d6d 00626c31 5f7a6765 l1_cgemm.bl1_zge │ │ │ │ + 0x0002fe94 6d6d5f62 6c617300 626c315f 7a67656d mm_blas.bl1_zgem │ │ │ │ + 0x0002fea4 6d00626c 315f7374 726d6d5f 626c6173 m.bl1_strmm_blas │ │ │ │ + 0x0002feb4 00626c31 5f737472 6d6d0062 6c315f64 .bl1_strmm.bl1_d │ │ │ │ + 0x0002fec4 74726d6d 5f626c61 7300626c 315f6474 trmm_blas.bl1_dt │ │ │ │ + 0x0002fed4 726d6d00 626c315f 6374726d 6d5f626c rmm.bl1_ctrmm_bl │ │ │ │ + 0x0002fee4 61730062 6c315f63 74726d6d 00626c31 as.bl1_ctrmm.bl1 │ │ │ │ + 0x0002fef4 5f7a7472 6d6d5f62 6c617300 626c315f _ztrmm_blas.bl1_ │ │ │ │ + 0x0002ff04 7a74726d 6d00626c 315f7373 7972326b ztrmm.bl1_ssyr2k │ │ │ │ + 0x0002ff14 5f626c61 7300626c 315f6973 5f636f6e _blas.bl1_is_con │ │ │ │ + 0x0002ff24 6a747261 6e730062 6c315f64 73797232 jtrans.bl1_dsyr2 │ │ │ │ + 0x0002ff34 6b5f626c 61730062 6c315f63 73797232 k_blas.bl1_csyr2 │ │ │ │ + 0x0002ff44 6b5f626c 61730062 6c315f63 73797232 k_blas.bl1_csyr2 │ │ │ │ + 0x0002ff54 6b00626c 315f7a73 7972326b 5f626c61 k.bl1_zsyr2k_bla │ │ │ │ + 0x0002ff64 7300626c 315f7a73 7972326b 00626c31 s.bl1_zsyr2k.bl1 │ │ │ │ + 0x0002ff74 5f737472 6d6d7378 00626c31 5f647472 _strmmsx.bl1_dtr │ │ │ │ + 0x0002ff84 6d6d7378 00626c31 5f637472 6d6d7378 mmsx.bl1_ctrmmsx │ │ │ │ + 0x0002ff94 00626c31 5f7a7472 6d6d7378 00626c31 .bl1_ztrmmsx.bl1 │ │ │ │ + 0x0002ffa4 5f737379 6d6d5f62 6c617300 7373796d _ssymm_blas.ssym │ │ │ │ + 0x0002ffb4 6d5f0062 6c315f64 73796d6d 5f626c61 m_.bl1_dsymm_bla │ │ │ │ + 0x0002ffc4 7300626c 315f6373 796d6d5f 626c6173 s.bl1_csymm_blas │ │ │ │ + 0x0002ffd4 00626c31 5f637379 6d6d0062 6c315f7a .bl1_csymm.bl1_z │ │ │ │ + 0x0002ffe4 73796d6d 5f626c61 7300626c 315f7a73 symm_blas.bl1_zs │ │ │ │ + 0x0002fff4 796d6d00 626c315f 73747273 6d737800 ymm.bl1_strsmsx. │ │ │ │ 0x00030004 626c315f 73747273 6d00626c 315f6474 bl1_strsm.bl1_dt │ │ │ │ 0x00030014 72736d73 7800626c 315f6474 72736d00 rsmsx.bl1_dtrsm. │ │ │ │ 0x00030024 626c315f 63747273 6d737800 626c315f bl1_ctrsmsx.bl1_ │ │ │ │ 0x00030034 63747273 6d00626c 315f7a74 72736d73 ctrsm.bl1_ztrsms │ │ │ │ 0x00030044 7800626c 315f7a74 72736d00 626c315f x.bl1_ztrsm.bl1_ │ │ │ │ 0x00030054 73747273 6d5f626c 61730062 6c315f64 strsm_blas.bl1_d │ │ │ │ 0x00030064 7472736d 5f626c61 7300626c 315f6374 trsm_blas.bl1_ct │ │ │ │ 0x00030074 72736d5f 626c6173 00626c31 5f7a7472 rsm_blas.bl1_ztr │ │ │ │ - 0x00030084 736d5f62 6c617300 626c315f 73617870 sm_blas.bl1_saxp │ │ │ │ - 0x00030094 79763262 646f7461 78707900 626c315f yv2bdotaxpy.bl1_ │ │ │ │ - 0x000300a4 61626f72 7400626c 315f6461 78707976 abort.bl1_daxpyv │ │ │ │ - 0x000300b4 3262646f 74617870 7900626c 315f6361 2bdotaxpy.bl1_ca │ │ │ │ - 0x000300c4 78707976 3262646f 74617870 7900626c xpyv2bdotaxpy.bl │ │ │ │ - 0x000300d4 315f7a61 78707976 3262646f 74617870 1_zaxpyv2bdotaxp │ │ │ │ - 0x000300e4 7900626c 315f7364 6f746178 70790062 y.bl1_sdotaxpy.b │ │ │ │ - 0x000300f4 6c315f64 646f7461 78707900 626c315f l1_ddotaxpy.bl1_ │ │ │ │ - 0x00030104 63646f74 61787079 00626c31 5f7a646f cdotaxpy.bl1_zdo │ │ │ │ + 0x00030084 736d5f62 6c617300 626c315f 73646f74 sm_blas.bl1_sdot │ │ │ │ + 0x00030094 61787079 00626c31 5f61626f 72740062 axpy.bl1_abort.b │ │ │ │ + 0x000300a4 6c315f64 646f7461 78707900 626c315f l1_ddotaxpy.bl1_ │ │ │ │ + 0x000300b4 63646f74 61787079 00626c31 5f7a646f cdotaxpy.bl1_zdo │ │ │ │ + 0x000300c4 74617870 7900626c 315f7361 78707976 taxpy.bl1_saxpyv │ │ │ │ + 0x000300d4 3262646f 74617870 7900626c 315f6461 2bdotaxpy.bl1_da │ │ │ │ + 0x000300e4 78707976 3262646f 74617870 7900626c xpyv2bdotaxpy.bl │ │ │ │ + 0x000300f4 315f6361 78707976 3262646f 74617870 1_caxpyv2bdotaxp │ │ │ │ + 0x00030104 7900626c 315f7a61 78707976 3262646f y.bl1_zaxpyv2bdo │ │ │ │ 0x00030114 74617870 7900626c 315f7364 6f747376 taxpy.bl1_sdotsv │ │ │ │ 0x00030124 3200626c 315f6464 6f747376 3200626c 2.bl1_ddotsv2.bl │ │ │ │ 0x00030134 315f6364 6f747376 3200626c 315f7a64 1_cdotsv2.bl1_zd │ │ │ │ 0x00030144 6f747376 3200626c 315f7361 786d7976 otsv2.bl1_saxmyv │ │ │ │ 0x00030154 3200626c 315f6461 786d7976 3200626c 2.bl1_daxmyv2.bl │ │ │ │ 0x00030164 315f6361 786d7976 3200626c 315f7a61 1_caxmyv2.bl1_za │ │ │ │ 0x00030174 786d7976 3200626c 315f7361 78707976 xmyv2.bl1_saxpyv │ │ │ │ 0x00030184 32620062 6c315f64 61787079 76326200 2b.bl1_daxpyv2b. │ │ │ │ 0x00030194 626c315f 63617870 79763262 00626c31 bl1_caxpyv2b.bl1 │ │ │ │ 0x000301a4 5f7a6178 70797632 6200626c 315f7361 _zaxpyv2b.bl1_sa │ │ │ │ 0x000301b4 78707976 33620062 6c315f64 61787079 xpyv3b.bl1_daxpy │ │ │ │ 0x000301c4 76336200 626c315f 63617870 79763362 v3b.bl1_caxpyv3b │ │ │ │ 0x000301d4 00626c31 5f7a6178 70797633 6200626c .bl1_zaxpyv3b.bl │ │ │ │ 0x000301e4 315f6162 6f72745f 6d736700 626c315f 1_abort_msg.bl1_ │ │ │ │ - 0x000301f4 73646f74 73763300 626c315f 64646f74 sdotsv3.bl1_ddot │ │ │ │ - 0x00030204 73763300 626c315f 63646f74 73763300 sv3.bl1_cdotsv3. │ │ │ │ - 0x00030214 626c315f 7a646f74 73763300 626c315f bl1_zdotsv3.bl1_ │ │ │ │ - 0x00030224 69735f72 69676874 00626c31 5f69735f is_right.bl1_is_ │ │ │ │ - 0x00030234 6e6f6e75 6e69745f 64696167 00626c31 nonunit_diag.bl1 │ │ │ │ - 0x00030244 5f69735f 756e6974 5f646961 6700626c _is_unit_diag.bl │ │ │ │ - 0x00030254 315f6368 65636b5f 73746f72 6167655f 1_check_storage_ │ │ │ │ - 0x00030264 336d0062 6c315f69 735f6765 6e5f7374 3m.bl1_is_gen_st │ │ │ │ - 0x00030274 6f726167 6500626c 315f6368 65636b5f orage.bl1_check_ │ │ │ │ - 0x00030284 73746f72 6167655f 326d0062 6c315f73 storage_2m.bl1_s │ │ │ │ - 0x00030294 646f7476 32617870 79763262 00626c31 dotv2axpyv2b.bl1 │ │ │ │ - 0x000302a4 5f64646f 74763261 78707976 32620062 _ddotv2axpyv2b.b │ │ │ │ - 0x000302b4 6c315f63 646f7476 32617870 79763262 l1_cdotv2axpyv2b │ │ │ │ - 0x000302c4 00626c31 5f7a646f 74763261 78707976 .bl1_zdotv2axpyv │ │ │ │ - 0x000302d4 32620062 6c315f73 646f7461 786d7976 2b.bl1_sdotaxmyv │ │ │ │ + 0x000301f4 69735f72 69676874 00626c31 5f69735f is_right.bl1_is_ │ │ │ │ + 0x00030204 6e6f6e75 6e69745f 64696167 00626c31 nonunit_diag.bl1 │ │ │ │ + 0x00030214 5f69735f 756e6974 5f646961 6700626c _is_unit_diag.bl │ │ │ │ + 0x00030224 315f6368 65636b5f 73746f72 6167655f 1_check_storage_ │ │ │ │ + 0x00030234 336d0062 6c315f69 735f6765 6e5f7374 3m.bl1_is_gen_st │ │ │ │ + 0x00030244 6f726167 6500626c 315f6368 65636b5f orage.bl1_check_ │ │ │ │ + 0x00030254 73746f72 6167655f 326d0062 6c315f73 storage_2m.bl1_s │ │ │ │ + 0x00030264 646f7476 32617870 79763262 00626c31 dotv2axpyv2b.bl1 │ │ │ │ + 0x00030274 5f64646f 74763261 78707976 32620062 _ddotv2axpyv2b.b │ │ │ │ + 0x00030284 6c315f63 646f7476 32617870 79763262 l1_cdotv2axpyv2b │ │ │ │ + 0x00030294 00626c31 5f7a646f 74763261 78707976 .bl1_zdotv2axpyv │ │ │ │ + 0x000302a4 32620062 6c315f73 646f7473 76330062 2b.bl1_sdotsv3.b │ │ │ │ + 0x000302b4 6c315f64 646f7473 76330062 6c315f63 l1_ddotsv3.bl1_c │ │ │ │ + 0x000302c4 646f7473 76330062 6c315f7a 646f7473 dotsv3.bl1_zdots │ │ │ │ + 0x000302d4 76330062 6c315f73 646f7461 786d7976 v3.bl1_sdotaxmyv │ │ │ │ 0x000302e4 3200626c 315f6464 6f746178 6d797632 2.bl1_ddotaxmyv2 │ │ │ │ 0x000302f4 00626c31 5f63646f 7461786d 79763200 .bl1_cdotaxmyv2. │ │ │ │ 0x00030304 626c315f 7a646f74 61786d79 76320062 bl1_zdotaxmyv2.b │ │ │ │ - 0x00030314 6c315f69 735f6e6f 636f6e6a 00626c31 l1_is_noconj.bl1 │ │ │ │ - 0x00030324 5f69735f 7a65726f 5f646961 6700626c _is_zero_diag.bl │ │ │ │ - 0x00030334 315f7661 6c6c6f63 6d00626c 315f6961 1_vallocm.bl1_ia │ │ │ │ - 0x00030344 6c6c6f63 6d00626c 315f7661 6c6c6f63 llocm.bl1_valloc │ │ │ │ - 0x00030354 7600626c 315f6961 6c6c6f63 7600626c v.bl1_iallocv.bl │ │ │ │ + 0x00030314 6c315f76 616c6c6f 636d0062 6c315f69 l1_vallocm.bl1_i │ │ │ │ + 0x00030324 616c6c6f 636d0062 6c315f76 616c6c6f allocm.bl1_vallo │ │ │ │ + 0x00030334 63760062 6c315f69 616c6c6f 63760062 cv.bl1_iallocv.b │ │ │ │ + 0x00030344 6c315f69 735f6e6f 636f6e6a 00626c31 l1_is_noconj.bl1 │ │ │ │ + 0x00030354 5f69735f 7a65726f 5f646961 6700626c _is_zero_diag.bl │ │ │ │ 0x00030364 315f7365 745f636f 6e746967 5f737472 1_set_contig_str │ │ │ │ 0x00030374 69646573 00626c31 5f733200 626c315f ides.bl1_s2.bl1_ │ │ │ │ 0x00030384 64320062 6c315f73 31680062 6c315f64 d2.bl1_s1h.bl1_d │ │ │ │ 0x00030394 31680062 6c315f63 3200626c 315f6331 1h.bl1_c2.bl1_c1 │ │ │ │ 0x000303a4 6800626c 315f7a32 00626c31 5f7a3168 h.bl1_z2.bl1_z1h │ │ │ │ 0x000303b4 00626c31 5f736d31 6800626c 315f646d .bl1_sm1h.bl1_dm │ │ │ │ 0x000303c4 31680062 6c315f63 6d316800 626c315f 1h.bl1_cm1h.bl1_ │ │ │ │ 0x000303d4 7a6d3168 00626c31 5f636d31 00626c31 zm1h.bl1_cm1.bl1 │ │ │ │ 0x000303e4 5f7a6d31 00626c31 5f736d32 00626c31 _zm1.bl1_sm2.bl1 │ │ │ │ 0x000303f4 5f646d32 00626c31 5f636d32 00626c31 _dm2.bl1_cm2.bl1 │ │ │ │ - 0x00030404 5f7a6d32 00626c31 5f736372 65617465 _zm2.bl1_screate │ │ │ │ - 0x00030414 5f636f6e 7469676d 73720062 6c315f64 _contigmsr.bl1_d │ │ │ │ - 0x00030424 63726561 74655f63 6f6e7469 676d7372 create_contigmsr │ │ │ │ - 0x00030434 00626c31 5f636372 65617465 5f636f6e .bl1_ccreate_con │ │ │ │ - 0x00030444 7469676d 73720062 6c315f7a 63726561 tigmsr.bl1_zcrea │ │ │ │ - 0x00030454 74655f63 6f6e7469 676d7372 00626c31 te_contigmsr.bl1 │ │ │ │ - 0x00030464 5f736170 64696167 6d760062 6c315f73 _sapdiagmv.bl1_s │ │ │ │ - 0x00030474 65777363 616c7600 626c315f 64617064 ewscalv.bl1_dapd │ │ │ │ - 0x00030484 6961676d 7600626c 315f6465 77736361 iagmv.bl1_dewsca │ │ │ │ - 0x00030494 6c760062 6c315f63 73617064 6961676d lv.bl1_csapdiagm │ │ │ │ - 0x000304a4 7600626c 315f6373 65777363 616c7600 v.bl1_csewscalv. │ │ │ │ - 0x000304b4 626c315f 63617064 6961676d 7600626c bl1_capdiagmv.bl │ │ │ │ - 0x000304c4 315f6365 77736361 6c760062 6c315f7a 1_cewscalv.bl1_z │ │ │ │ - 0x000304d4 64617064 6961676d 7600626c 315f7a64 dapdiagmv.bl1_zd │ │ │ │ - 0x000304e4 65777363 616c7600 626c315f 7a617064 ewscalv.bl1_zapd │ │ │ │ - 0x000304f4 6961676d 7600626c 315f7a65 77736361 iagmv.bl1_zewsca │ │ │ │ - 0x00030504 6c760062 6c315f76 66726565 00626c31 lv.bl1_vfree.bl1 │ │ │ │ + 0x00030404 5f7a6d32 00626c31 5f736170 64696167 _zm2.bl1_sapdiag │ │ │ │ + 0x00030414 6d760062 6c315f73 65777363 616c7600 mv.bl1_sewscalv. │ │ │ │ + 0x00030424 626c315f 64617064 6961676d 7600626c bl1_dapdiagmv.bl │ │ │ │ + 0x00030434 315f6465 77736361 6c760062 6c315f63 1_dewscalv.bl1_c │ │ │ │ + 0x00030444 73617064 6961676d 7600626c 315f6373 sapdiagmv.bl1_cs │ │ │ │ + 0x00030454 65777363 616c7600 626c315f 63617064 ewscalv.bl1_capd │ │ │ │ + 0x00030464 6961676d 7600626c 315f6365 77736361 iagmv.bl1_cewsca │ │ │ │ + 0x00030474 6c760062 6c315f7a 64617064 6961676d lv.bl1_zdapdiagm │ │ │ │ + 0x00030484 7600626c 315f7a64 65777363 616c7600 v.bl1_zdewscalv. │ │ │ │ + 0x00030494 626c315f 7a617064 6961676d 7600626c bl1_zapdiagmv.bl │ │ │ │ + 0x000304a4 315f7a65 77736361 6c760062 6c315f73 1_zewscalv.bl1_s │ │ │ │ + 0x000304b4 63726561 74655f63 6f6e7469 676d7372 create_contigmsr │ │ │ │ + 0x000304c4 00626c31 5f646372 65617465 5f636f6e .bl1_dcreate_con │ │ │ │ + 0x000304d4 7469676d 73720062 6c315f63 63726561 tigmsr.bl1_ccrea │ │ │ │ + 0x000304e4 74655f63 6f6e7469 676d7372 00626c31 te_contigmsr.bl1 │ │ │ │ + 0x000304f4 5f7a6372 65617465 5f636f6e 7469676d _zcreate_contigm │ │ │ │ + 0x00030504 73720062 6c315f76 66726565 00626c31 sr.bl1_vfree.bl1 │ │ │ │ 0x00030514 5f696672 65650062 6c315f73 6577696e _ifree.bl1_sewin │ │ │ │ 0x00030524 76736361 6c6d7400 626c315f 73657769 vscalmt.bl1_sewi │ │ │ │ 0x00030534 6e767363 616c7600 626c315f 64657769 nvscalv.bl1_dewi │ │ │ │ 0x00030544 6e767363 616c6d74 00626c31 5f646577 nvscalmt.bl1_dew │ │ │ │ 0x00030554 696e7673 63616c76 00626c31 5f637365 invscalv.bl1_cse │ │ │ │ 0x00030564 77696e76 7363616c 6d740062 6c315f63 winvscalmt.bl1_c │ │ │ │ 0x00030574 73657769 6e767363 616c7600 626c315f sewinvscalv.bl1_ │ │ │ │ @@ -1830,32 +1830,32 @@ │ │ │ │ 0x00030894 7363616c 65646961 6700626c 315f6373 scalediag.bl1_cs │ │ │ │ 0x000308a4 63616c65 64696167 00626c31 5f7a7363 calediag.bl1_zsc │ │ │ │ 0x000308b4 616c6564 69616700 626c315f 69736574 alediag.bl1_iset │ │ │ │ 0x000308c4 64696167 00626c31 5f737365 74646961 diag.bl1_ssetdia │ │ │ │ 0x000308d4 6700626c 315f6473 65746469 61670062 g.bl1_dsetdiag.b │ │ │ │ 0x000308e4 6c315f63 73657464 69616700 626c315f l1_csetdiag.bl1_ │ │ │ │ 0x000308f4 7a736574 64696167 00626c31 5f697365 zsetdiag.bl1_ise │ │ │ │ - 0x00030904 74760062 6c315f73 73657476 00626c31 tv.bl1_ssetv.bl1 │ │ │ │ - 0x00030914 5f647365 74760062 6c315f63 73657476 _dsetv.bl1_csetv │ │ │ │ - 0x00030924 00626c31 5f7a7365 74760062 6c315f69 .bl1_zsetv.bl1_i │ │ │ │ - 0x00030934 7365746d 00626c31 5f737365 746d0062 setm.bl1_ssetm.b │ │ │ │ - 0x00030944 6c315f64 7365746d 00626c31 5f637365 l1_dsetm.bl1_cse │ │ │ │ - 0x00030954 746d0062 6c315f7a 7365746d 00626c31 tm.bl1_zsetm.bl1 │ │ │ │ - 0x00030964 5f737365 746d7200 626c315f 64736574 _ssetmr.bl1_dset │ │ │ │ - 0x00030974 6d720062 6c315f63 7365746d 7200626c mr.bl1_csetmr.bl │ │ │ │ - 0x00030984 315f7a73 65746d72 00626c31 5f737368 1_zsetmr.bl1_ssh │ │ │ │ - 0x00030994 69667464 69616700 626c315f 64736869 iftdiag.bl1_dshi │ │ │ │ - 0x000309a4 66746469 61670062 6c315f63 73736869 ftdiag.bl1_csshi │ │ │ │ - 0x000309b4 66746469 61670062 6c315f7a 64736869 ftdiag.bl1_zdshi │ │ │ │ - 0x000309c4 66746469 61670062 6c315f63 73686966 ftdiag.bl1_cshif │ │ │ │ - 0x000309d4 74646961 6700626c 315f7a73 68696674 tdiag.bl1_zshift │ │ │ │ - 0x000309e4 64696167 00626c31 5f737261 6e646d72 diag.bl1_srandmr │ │ │ │ - 0x000309f4 00626c31 5f647261 6e646d72 00626c31 .bl1_drandmr.bl1 │ │ │ │ - 0x00030a04 5f637261 6e646d72 00626c31 5f7a7261 _crandmr.bl1_zra │ │ │ │ - 0x00030a14 6e646d72 00626c31 5f737379 6d6d697a ndmr.bl1_ssymmiz │ │ │ │ + 0x00030904 746d0062 6c315f73 7365746d 00626c31 tm.bl1_ssetm.bl1 │ │ │ │ + 0x00030914 5f647365 746d0062 6c315f63 7365746d _dsetm.bl1_csetm │ │ │ │ + 0x00030924 00626c31 5f7a7365 746d0062 6c315f73 .bl1_zsetm.bl1_s │ │ │ │ + 0x00030934 7365746d 7200626c 315f7373 65747600 setmr.bl1_ssetv. │ │ │ │ + 0x00030944 626c315f 64736574 6d720062 6c315f64 bl1_dsetmr.bl1_d │ │ │ │ + 0x00030954 73657476 00626c31 5f637365 746d7200 setv.bl1_csetmr. │ │ │ │ + 0x00030964 626c315f 63736574 7600626c 315f7a73 bl1_csetv.bl1_zs │ │ │ │ + 0x00030974 65746d72 00626c31 5f7a7365 74760062 etmr.bl1_zsetv.b │ │ │ │ + 0x00030984 6c315f69 73657476 00626c31 5f737261 l1_isetv.bl1_sra │ │ │ │ + 0x00030994 6e646d72 00626c31 5f647261 6e646d72 ndmr.bl1_drandmr │ │ │ │ + 0x000309a4 00626c31 5f637261 6e646d72 00626c31 .bl1_crandmr.bl1 │ │ │ │ + 0x000309b4 5f7a7261 6e646d72 00626c31 5f737368 _zrandmr.bl1_ssh │ │ │ │ + 0x000309c4 69667464 69616700 626c315f 64736869 iftdiag.bl1_dshi │ │ │ │ + 0x000309d4 66746469 61670062 6c315f63 73736869 ftdiag.bl1_csshi │ │ │ │ + 0x000309e4 66746469 61670062 6c315f7a 64736869 ftdiag.bl1_zdshi │ │ │ │ + 0x000309f4 66746469 61670062 6c315f63 73686966 ftdiag.bl1_cshif │ │ │ │ + 0x00030a04 74646961 6700626c 315f7a73 68696674 tdiag.bl1_zshift │ │ │ │ + 0x00030a14 64696167 00626c31 5f737379 6d6d697a diag.bl1_ssymmiz │ │ │ │ 0x00030a24 6500626c 315f6473 796d6d69 7a650062 e.bl1_dsymmize.b │ │ │ │ 0x00030a34 6c315f63 73796d6d 697a6500 626c315f l1_csymmize.bl1_ │ │ │ │ 0x00030a44 7a73796d 6d697a65 00464c41 5f417870 zsymmize.FLA_Axp │ │ │ │ 0x00030a54 795f6275 66666572 5f746f5f 6f626a65 y_buffer_to_obje │ │ │ │ 0x00030a64 63745f63 6865636b 00464c41 5f436865 ct_check.FLA_Che │ │ │ │ 0x00030a74 636b5f76 616c6964 5f726561 6c5f7472 ck_valid_real_tr │ │ │ │ 0x00030a84 616e7300 464c415f 43686563 6b5f666c ans.FLA_Check_fl │ │ │ │ @@ -1895,21 +1895,21 @@ │ │ │ │ 0x00030ca4 63686563 6b00464c 415f4368 65636b5f check.FLA_Check_ │ │ │ │ 0x00030cb4 62617365 5f627566 6665725f 6d69736d base_buffer_mism │ │ │ │ 0x00030cc4 61746368 00464c41 5f436865 636b5f61 atch.FLA_Check_a │ │ │ │ 0x00030cd4 646a6163 656e745f 6f626a65 6374735f djacent_objects_ │ │ │ │ 0x00030ce4 31783200 464c415f 4d657267 655f3278 1x2.FLA_Merge_2x │ │ │ │ 0x00030cf4 315f6368 65636b00 464c415f 43686563 1_check.FLA_Chec │ │ │ │ 0x00030d04 6b5f6164 6a616365 6e745f6f 626a6563 k_adjacent_objec │ │ │ │ - 0x00030d14 74735f32 78310046 4c415f4f 626a5f61 ts_2x1.FLA_Obj_a │ │ │ │ - 0x00030d24 74746163 685f6275 66666572 5f636865 ttach_buffer_che │ │ │ │ - 0x00030d34 636b0046 4c415f4f 626a5f77 69647468 ck.FLA_Obj_width │ │ │ │ - 0x00030d44 00464c41 5f4d6572 67655f32 78325f63 .FLA_Merge_2x2_c │ │ │ │ - 0x00030d54 6865636b 00464c41 5f436865 636b5f61 heck.FLA_Check_a │ │ │ │ - 0x00030d64 646a6163 656e745f 6f626a65 6374735f djacent_objects_ │ │ │ │ - 0x00030d74 32783200 464c415f 4f626a5f 62756666 2x2.FLA_Obj_buff │ │ │ │ + 0x00030d14 74735f32 78310046 4c415f4d 65726765 ts_2x1.FLA_Merge │ │ │ │ + 0x00030d24 5f327832 5f636865 636b0046 4c415f43 _2x2_check.FLA_C │ │ │ │ + 0x00030d34 6865636b 5f61646a 6163656e 745f6f62 heck_adjacent_ob │ │ │ │ + 0x00030d44 6a656374 735f3278 3200464c 415f4f62 jects_2x2.FLA_Ob │ │ │ │ + 0x00030d54 6a5f6174 74616368 5f627566 6665725f j_attach_buffer_ │ │ │ │ + 0x00030d64 63686563 6b00464c 415f4f62 6a5f7769 check.FLA_Obj_wi │ │ │ │ + 0x00030d74 64746800 464c415f 4f626a5f 62756666 dth.FLA_Obj_buff │ │ │ │ 0x00030d84 65725f61 745f7669 65775f63 6865636b er_at_view_check │ │ │ │ 0x00030d94 00464c41 5f4f626a 5f636f70 795f7669 .FLA_Obj_copy_vi │ │ │ │ 0x00030da4 65775f63 6865636b 00464c41 5f4f626a ew_check.FLA_Obj │ │ │ │ 0x00030db4 5f637265 6174655f 62756666 65725f63 _create_buffer_c │ │ │ │ 0x00030dc4 6865636b 00464c41 5f4f626a 5f637265 heck.FLA_Obj_cre │ │ │ │ 0x00030dd4 6174655f 636f6d70 6c65785f 636f6e73 ate_complex_cons │ │ │ │ 0x00030de4 74616e74 5f636865 636b0046 4c415f4f tant_check.FLA_O │ │ │ │ @@ -1933,21 +1933,21 @@ │ │ │ │ 0x00030f04 6c5f6368 65636b00 464c415f 4f626a5f l_check.FLA_Obj_ │ │ │ │ 0x00030f14 64617461 74797065 5f73697a 655f6368 datatype_size_ch │ │ │ │ 0x00030f24 65636b00 464c415f 4f626a5f 656c656d eck.FLA_Obj_elem │ │ │ │ 0x00030f34 5f73697a 655f6368 65636b00 464c415f _size_check.FLA_ │ │ │ │ 0x00030f44 4f626a5f 656c656d 74797065 00464c41 Obj_elemtype.FLA │ │ │ │ 0x00030f54 5f4f626a 5f646174 61747970 6500464c _Obj_datatype.FL │ │ │ │ 0x00030f64 415f4f62 6a5f656c 656d7479 70655f63 A_Obj_elemtype_c │ │ │ │ - 0x00030f74 6865636b 00464c41 5f4f626a 5f657175 heck.FLA_Obj_equ │ │ │ │ - 0x00030f84 616c735f 63686563 6b00464c 415f4368 als_check.FLA_Ch │ │ │ │ - 0x00030f94 65636b5f 636f6e66 6f726d61 6c5f6469 eck_conformal_di │ │ │ │ - 0x00030fa4 6d730046 4c415f4f 626a5f65 78747261 ms.FLA_Obj_extra │ │ │ │ - 0x00030fb4 63745f63 6f6d706c 65785f73 63616c61 ct_complex_scala │ │ │ │ - 0x00030fc4 725f6368 65636b00 464c415f 43686563 r_check.FLA_Chec │ │ │ │ - 0x00030fd4 6b5f636f 6d706c65 785f6f62 6a656374 k_complex_object │ │ │ │ + 0x00030f74 6865636b 00464c41 5f4f626a 5f657874 heck.FLA_Obj_ext │ │ │ │ + 0x00030f84 72616374 5f636f6d 706c6578 5f736361 ract_complex_sca │ │ │ │ + 0x00030f94 6c61725f 63686563 6b00464c 415f4368 lar_check.FLA_Ch │ │ │ │ + 0x00030fa4 65636b5f 636f6d70 6c65785f 6f626a65 eck_complex_obje │ │ │ │ + 0x00030fb4 63740046 4c415f4f 626a5f65 7175616c ct.FLA_Obj_equal │ │ │ │ + 0x00030fc4 735f6368 65636b00 464c415f 43686563 s_check.FLA_Chec │ │ │ │ + 0x00030fd4 6b5f636f 6e666f72 6d616c5f 64696d73 k_conformal_dims │ │ │ │ 0x00030fe4 00464c41 5f4f626a 5f657874 72616374 .FLA_Obj_extract │ │ │ │ 0x00030ff4 5f696d61 675f7061 72745f63 6865636b _imag_part_check │ │ │ │ 0x00031004 00464c41 5f436865 636b5f72 65616c5f .FLA_Check_real_ │ │ │ │ 0x00031014 6f626a65 63740046 4c415f43 6865636b object.FLA_Check │ │ │ │ 0x00031024 5f696465 6e746963 616c5f6f 626a6563 _identical_objec │ │ │ │ 0x00031034 745f7072 65636973 696f6e00 464c415f t_precision.FLA_ │ │ │ │ 0x00031044 43686563 6b5f7665 63746f72 5f64696d Check_vector_dim │ │ │ │ @@ -1960,28 +1960,28 @@ │ │ │ │ 0x000310b4 5f4f626a 5f667265 655f6368 65636b00 _Obj_free_check. │ │ │ │ 0x000310c4 464c415f 4f626a5f 66726565 5f776974 FLA_Obj_free_wit │ │ │ │ 0x000310d4 686f7574 5f627566 6665725f 63686563 hout_buffer_chec │ │ │ │ 0x000310e4 6b00464c 415f4f62 6a5f6673 686f775f k.FLA_Obj_fshow_ │ │ │ │ 0x000310f4 63686563 6b00464c 415f4368 65636b5f check.FLA_Check_ │ │ │ │ 0x00031104 6f626a65 63745f73 63616c61 725f656c object_scalar_el │ │ │ │ 0x00031114 656d7479 70650046 4c415f4f 626a5f67 emtype.FLA_Obj_g │ │ │ │ - 0x00031124 655f6368 65636b00 464c415f 43686563 e_check.FLA_Chec │ │ │ │ + 0x00031124 745f6368 65636b00 464c415f 43686563 t_check.FLA_Chec │ │ │ │ 0x00031134 6b5f636f 6d706172 61626c65 5f6f626a k_comparable_obj │ │ │ │ - 0x00031144 65637400 464c415f 4f626a5f 67745f63 ect.FLA_Obj_gt_c │ │ │ │ + 0x00031144 65637400 464c415f 4f626a5f 67655f63 ect.FLA_Obj_ge_c │ │ │ │ 0x00031154 6865636b 00464c41 5f4f626a 5f686173 heck.FLA_Obj_has │ │ │ │ 0x00031164 5f6e616e 5f636865 636b0046 4c415f4f _nan_check.FLA_O │ │ │ │ 0x00031174 626a5f6c 655f6368 65636b00 464c415f bj_le_check.FLA_ │ │ │ │ 0x00031184 4f626a5f 6c745f63 6865636b 00464c41 Obj_lt_check.FLA │ │ │ │ 0x00031194 5f4f626a 5f736574 5f696d61 675f7061 _Obj_set_imag_pa │ │ │ │ 0x000311a4 72745f63 6865636b 00464c41 5f4f626a rt_check.FLA_Obj │ │ │ │ 0x000311b4 5f736574 5f726561 6c5f7061 72745f63 _set_real_part_c │ │ │ │ 0x000311c4 6865636b 00464c41 5f4f626a 5f73686f heck.FLA_Obj_sho │ │ │ │ 0x000311d4 775f6368 65636b00 464c415f 50617274 w_check.FLA_Part │ │ │ │ - 0x000311e4 5f317832 5f636865 636b0046 4c415f50 _1x2_check.FLA_P │ │ │ │ - 0x000311f4 6172745f 3278315f 63686563 6b00464c art_2x1_check.FL │ │ │ │ + 0x000311e4 5f327831 5f636865 636b0046 4c415f50 _2x1_check.FLA_P │ │ │ │ + 0x000311f4 6172745f 3178325f 63686563 6b00464c art_1x2_check.FL │ │ │ │ 0x00031204 415f5061 72745f32 78325f63 6865636b A_Part_2x2_check │ │ │ │ 0x00031214 00464c41 5f526570 6172745f 3178325f .FLA_Repart_1x2_ │ │ │ │ 0x00031224 746f5f31 78335f63 6865636b 00464c41 to_1x3_check.FLA │ │ │ │ 0x00031234 5f436865 636b5f61 7474656d 70746564 _Check_attempted │ │ │ │ 0x00031244 5f726570 6172745f 31783200 464c415f _repart_1x2.FLA_ │ │ │ │ 0x00031254 52657061 72745f32 78315f74 6f5f3378 Repart_2x1_to_3x │ │ │ │ 0x00031264 315f6368 65636b00 464c415f 43686563 1_check.FLA_Chec │ │ │ │ @@ -2010,36 +2010,36 @@ │ │ │ │ 0x000313d4 415f4368 65636b5f 69665f76 6563746f A_Check_if_vecto │ │ │ │ 0x000313e4 7200464c 415f4368 65636b5f 65717561 r.FLA_Check_equa │ │ │ │ 0x000313f4 6c5f7665 63746f72 5f64696d 7300464c l_vector_dims.FL │ │ │ │ 0x00031404 415f436f 6e6a7567 6174655f 63686563 A_Conjugate_chec │ │ │ │ 0x00031414 6b00464c 415f436f 6e6a7567 6174655f k.FLA_Conjugate_ │ │ │ │ 0x00031424 725f6368 65636b00 464c415f 43686563 r_check.FLA_Chec │ │ │ │ 0x00031434 6b5f7661 6c69645f 75706c6f 00464c41 k_valid_uplo.FLA │ │ │ │ - 0x00031444 5f46696c 6c5f7769 74685f63 6c757374 _Fill_with_clust │ │ │ │ - 0x00031454 65725f64 6973745f 63686563 6b00464c er_dist_check.FL │ │ │ │ - 0x00031464 415f4368 65636b5f 696e745f 6f626a65 A_Check_int_obje │ │ │ │ - 0x00031474 63740046 4c415f46 696c6c5f 77697468 ct.FLA_Fill_with │ │ │ │ - 0x00031484 5f67656f 6d657472 69635f64 6973745f _geometric_dist_ │ │ │ │ - 0x00031494 63686563 6b00464c 415f4669 6c6c5f77 check.FLA_Fill_w │ │ │ │ + 0x00031444 5f46696c 6c5f7769 74685f67 656f6d65 _Fill_with_geome │ │ │ │ + 0x00031454 74726963 5f646973 745f6368 65636b00 tric_dist_check. │ │ │ │ + 0x00031464 464c415f 46696c6c 5f776974 685f636c FLA_Fill_with_cl │ │ │ │ + 0x00031474 75737465 725f6469 73745f63 6865636b uster_dist_check │ │ │ │ + 0x00031484 00464c41 5f436865 636b5f69 6e745f6f .FLA_Check_int_o │ │ │ │ + 0x00031494 626a6563 7400464c 415f4669 6c6c5f77 bject.FLA_Fill_w │ │ │ │ 0x000314a4 6974685f 696e7665 7273655f 64697374 ith_inverse_dist │ │ │ │ 0x000314b4 5f636865 636b0046 4c415f46 696c6c5f _check.FLA_Fill_ │ │ │ │ 0x000314c4 77697468 5f6c696e 6561725f 64697374 with_linear_dist │ │ │ │ 0x000314d4 5f636865 636b0046 4c415f46 696c6c5f _check.FLA_Fill_ │ │ │ │ 0x000314e4 77697468 5f6c6f67 61726974 686d6963 with_logarithmic │ │ │ │ 0x000314f4 5f646973 745f6368 65636b00 464c415f _dist_check.FLA_ │ │ │ │ 0x00031504 46696c6c 5f776974 685f7261 6e646f6d Fill_with_random │ │ │ │ 0x00031514 5f646973 745f6368 65636b00 464c415f _dist_check.FLA_ │ │ │ │ 0x00031524 466f726d 5f706572 6d5f6d61 74726978 Form_perm_matrix │ │ │ │ 0x00031534 5f636865 636b0046 4c415f43 6865636b _check.FLA_Check │ │ │ │ 0x00031544 5f737175 61726500 464c415f 43686563 _square.FLA_Chec │ │ │ │ 0x00031554 6b5f6d61 74726978 5f766563 746f725f k_matrix_vector_ │ │ │ │ - 0x00031564 64696d73 00464c41 5f476976 656e7331 dims.FLA_Givens1 │ │ │ │ - 0x00031574 5f636865 636b0046 4c415f47 6976656e _check.FLA_Given │ │ │ │ - 0x00031584 73325f63 6865636b 00464c41 5f486572 s2_check.FLA_Her │ │ │ │ - 0x00031594 6d697469 616e697a 655f6368 65636b00 mitianize_check. │ │ │ │ + 0x00031564 64696d73 00464c41 5f486572 6d697469 dims.FLA_Hermiti │ │ │ │ + 0x00031574 616e697a 655f6368 65636b00 464c415f anize_check.FLA_ │ │ │ │ + 0x00031584 47697665 6e73325f 63686563 6b00464c Givens2_check.FL │ │ │ │ + 0x00031594 415f4769 76656e73 315f6368 65636b00 A_Givens1_check. │ │ │ │ 0x000315a4 464c415f 486f7573 6568325f 55545f63 FLA_Househ2_UT_c │ │ │ │ 0x000315b4 6865636b 00464c41 5f486f75 73656832 heck.FLA_Househ2 │ │ │ │ 0x000315c4 735f5554 5f636865 636b0046 4c415f48 s_UT_check.FLA_H │ │ │ │ 0x000315d4 6f757365 68335544 5f55545f 63686563 ouseh3UD_UT_chec │ │ │ │ 0x000315e4 6b00464c 415f496e 74726f64 7563655f k.FLA_Introduce_ │ │ │ │ 0x000315f4 62756c67 655f6368 65636b00 464c415f bulge_check.FLA_ │ │ │ │ 0x00031604 496e765f 7363616c 5f656c65 6d776973 Inv_scal_elemwis │ │ │ │ @@ -2077,38 +2077,38 @@ │ │ │ │ 0x00031804 5f636865 636b0046 4c415f4f 626a5f69 _check.FLA_Obj_i │ │ │ │ 0x00031814 735f7265 616c0046 4c415f53 65745f63 s_real.FLA_Set_c │ │ │ │ 0x00031824 6865636b 00464c41 5f536574 5f646961 heck.FLA_Set_dia │ │ │ │ 0x00031834 675f6368 65636b00 464c415f 5365745f g_check.FLA_Set_ │ │ │ │ 0x00031844 746f5f69 64656e74 6974795f 63686563 to_identity_chec │ │ │ │ 0x00031854 6b00464c 415f5365 74725f63 6865636b k.FLA_Setr_check │ │ │ │ 0x00031864 00464c41 5f536869 66745f64 6961675f .FLA_Shift_diag_ │ │ │ │ - 0x00031874 63686563 6b00464c 415f5368 6966745f check.FLA_Shift_ │ │ │ │ - 0x00031884 7069766f 74735f74 6f5f6368 65636b00 pivots_to_check. │ │ │ │ - 0x00031894 464c415f 43686563 6b5f7661 6c69645f FLA_Check_valid_ │ │ │ │ - 0x000318a4 7069766f 745f7479 70650046 4c415f43 pivot_type.FLA_C │ │ │ │ - 0x000318b4 6865636b 5f636f6c 5f766563 746f7200 heck_col_vector. │ │ │ │ - 0x000318c4 464c415f 536f7274 5f636865 636b0046 FLA_Sort_check.F │ │ │ │ + 0x00031874 63686563 6b00464c 415f536f 72745f63 check.FLA_Sort_c │ │ │ │ + 0x00031884 6865636b 00464c41 5f536869 66745f70 heck.FLA_Shift_p │ │ │ │ + 0x00031894 69766f74 735f746f 5f636865 636b0046 ivots_to_check.F │ │ │ │ + 0x000318a4 4c415f43 6865636b 5f76616c 69645f70 LA_Check_valid_p │ │ │ │ + 0x000318b4 69766f74 5f747970 6500464c 415f4368 ivot_type.FLA_Ch │ │ │ │ + 0x000318c4 65636b5f 636f6c5f 76656374 6f720046 eck_col_vector.F │ │ │ │ 0x000318d4 4c415f53 6f72745f 6576645f 63686563 LA_Sort_evd_chec │ │ │ │ 0x000318e4 6b00464c 415f536f 72745f73 76645f63 k.FLA_Sort_svd_c │ │ │ │ 0x000318f4 6865636b 00464c41 5f537172 745f6368 heck.FLA_Sqrt_ch │ │ │ │ 0x00031904 65636b00 464c415f 53796d6d 65747269 eck.FLA_Symmetri │ │ │ │ 0x00031914 7a655f63 6865636b 00464c41 5f547261 ze_check.FLA_Tra │ │ │ │ 0x00031924 6e73706f 73655f63 6865636b 00464c41 nspose_check.FLA │ │ │ │ 0x00031934 5f547269 616e6775 6c617269 7a655f63 _Triangularize_c │ │ │ │ - 0x00031944 6865636b 00464c41 5f57696c 6b736869 heck.FLA_Wilkshi │ │ │ │ - 0x00031954 66745f74 72696469 61675f63 6865636b ft_tridiag_check │ │ │ │ - 0x00031964 00464c41 5f416d61 785f6368 65636b00 .FLA_Amax_check. │ │ │ │ + 0x00031944 6865636b 00464c41 5f416d61 785f6368 heck.FLA_Amax_ch │ │ │ │ + 0x00031954 65636b00 464c415f 57696c6b 73686966 eck.FLA_Wilkshif │ │ │ │ + 0x00031964 745f7472 69646961 675f6368 65636b00 t_tridiag_check. │ │ │ │ 0x00031974 464c415f 4173756d 5f636865 636b0046 FLA_Asum_check.F │ │ │ │ 0x00031984 4c415f41 7870795f 63686563 6b00464c LA_Axpy_check.FL │ │ │ │ 0x00031994 415f4f62 6a5f6973 5f766563 746f7200 A_Obj_is_vector. │ │ │ │ - 0x000319a4 464c415f 41787079 5f696e74 65726e61 FLA_Axpy_interna │ │ │ │ - 0x000319b4 6c5f6368 65636b00 464c415f 43686563 l_check.FLA_Chec │ │ │ │ - 0x000319c4 6b5f6964 656e7469 63616c5f 6f626a65 k_identical_obje │ │ │ │ - 0x000319d4 63745f65 6c656d74 79706500 464c415f ct_elemtype.FLA_ │ │ │ │ - 0x000319e4 41787079 72745f63 6865636b 00464c41 Axpyrt_check.FLA │ │ │ │ + 0x000319a4 464c415f 41787079 72745f63 6865636b FLA_Axpyrt_check │ │ │ │ + 0x000319b4 00464c41 5f417870 795f696e 7465726e .FLA_Axpy_intern │ │ │ │ + 0x000319c4 616c5f63 6865636b 00464c41 5f436865 al_check.FLA_Che │ │ │ │ + 0x000319d4 636b5f69 64656e74 6963616c 5f6f626a ck_identical_obj │ │ │ │ + 0x000319e4 6563745f 656c656d 74797065 00464c41 ect_elemtype.FLA │ │ │ │ 0x000319f4 5f417870 79735f63 6865636b 00464c41 _Axpys_check.FLA │ │ │ │ 0x00031a04 5f417870 79745f63 6865636b 00464c41 _Axpyt_check.FLA │ │ │ │ 0x00031a14 5f417870 79745f69 6e746572 6e616c5f _Axpyt_internal_ │ │ │ │ 0x00031a24 63686563 6b00464c 415f436f 70795f63 check.FLA_Copy_c │ │ │ │ 0x00031a34 6865636b 00464c41 5f436f70 795f696e heck.FLA_Copy_in │ │ │ │ 0x00031a44 7465726e 616c5f63 6865636b 00464c41 ternal_check.FLA │ │ │ │ 0x00031a54 5f436f70 79725f63 6865636b 00464c41 _Copyr_check.FLA │ │ │ │ @@ -2117,158 +2117,158 @@ │ │ │ │ 0x00031a84 5f636865 636b0046 4c415f43 6f707974 _check.FLA_Copyt │ │ │ │ 0x00031a94 5f636865 636b0046 4c415f43 6f707974 _check.FLA_Copyt │ │ │ │ 0x00031aa4 5f696e74 65726e61 6c5f6368 65636b00 _internal_check. │ │ │ │ 0x00031ab4 464c415f 446f7432 63735f63 6865636b FLA_Dot2cs_check │ │ │ │ 0x00031ac4 00464c41 5f446f74 32735f63 6865636b .FLA_Dot2s_check │ │ │ │ 0x00031ad4 00464c41 5f446f74 5f636865 636b0046 .FLA_Dot_check.F │ │ │ │ 0x00031ae4 4c415f44 6f74635f 63686563 6b00464c LA_Dotc_check.FL │ │ │ │ - 0x00031af4 415f446f 7463735f 63686563 6b00464c A_Dotcs_check.FL │ │ │ │ - 0x00031b04 415f446f 74735f63 6865636b 00464c41 A_Dots_check.FLA │ │ │ │ + 0x00031af4 415f446f 74735f63 6865636b 00464c41 A_Dots_check.FLA │ │ │ │ + 0x00031b04 5f446f74 63735f63 6865636b 00464c41 _Dotcs_check.FLA │ │ │ │ 0x00031b14 5f496e76 5f736361 6c5f6368 65636b00 _Inv_scal_check. │ │ │ │ 0x00031b24 464c415f 43686563 6b5f6469 76696465 FLA_Check_divide │ │ │ │ 0x00031b34 5f62795f 7a65726f 00464c41 5f496e76 _by_zero.FLA_Inv │ │ │ │ 0x00031b44 5f736361 6c635f63 6865636b 00464c41 _scalc_check.FLA │ │ │ │ 0x00031b54 5f4e726d 325f6368 65636b00 464c415f _Nrm2_check.FLA_ │ │ │ │ - 0x00031b64 5363616c 5f636865 636b0046 4c415f53 Scal_check.FLA_S │ │ │ │ - 0x00031b74 63616c5f 696e7465 726e616c 5f636865 cal_internal_che │ │ │ │ + 0x00031b64 5363616c 5f696e74 65726e61 6c5f6368 Scal_internal_ch │ │ │ │ + 0x00031b74 65636b00 464c415f 5363616c 5f636865 eck.FLA_Scal_che │ │ │ │ 0x00031b84 636b0046 4c415f53 63616c63 5f636865 ck.FLA_Scalc_che │ │ │ │ 0x00031b94 636b0046 4c415f53 63616c72 5f636865 ck.FLA_Scalr_che │ │ │ │ 0x00031ba4 636b0046 4c415f53 63616c72 5f696e74 ck.FLA_Scalr_int │ │ │ │ 0x00031bb4 65726e61 6c5f6368 65636b00 464c415f ernal_check.FLA_ │ │ │ │ 0x00031bc4 53776170 5f636865 636b0046 4c415f53 Swap_check.FLA_S │ │ │ │ 0x00031bd4 77617074 5f636865 636b0046 4c415f47 wapt_check.FLA_G │ │ │ │ - 0x00031be4 656d765f 63686563 6b00464c 415f4765 emv_check.FLA_Ge │ │ │ │ - 0x00031bf4 6d765f69 6e746572 6e616c5f 63686563 mv_internal_chec │ │ │ │ + 0x00031be4 656d765f 696e7465 726e616c 5f636865 emv_internal_che │ │ │ │ + 0x00031bf4 636b0046 4c415f47 656d765f 63686563 ck.FLA_Gemv_chec │ │ │ │ 0x00031c04 6b00464c 415f4765 6d76635f 63686563 k.FLA_Gemvc_chec │ │ │ │ 0x00031c14 6b00464c 415f4765 725f6368 65636b00 k.FLA_Ger_check. │ │ │ │ 0x00031c24 464c415f 47657263 5f636865 636b0046 FLA_Gerc_check.F │ │ │ │ 0x00031c34 4c415f48 656d765f 63686563 6b00464c LA_Hemv_check.FL │ │ │ │ 0x00031c44 415f4865 6d76635f 63686563 6b00464c A_Hemvc_check.FL │ │ │ │ 0x00031c54 415f4865 72325f63 6865636b 00464c41 A_Her2_check.FLA │ │ │ │ 0x00031c64 5f486572 5f636865 636b0046 4c415f48 _Her_check.FLA_H │ │ │ │ 0x00031c74 65723263 5f636865 636b0046 4c415f48 er2c_check.FLA_H │ │ │ │ 0x00031c84 6572635f 63686563 6b00464c 415f5379 erc_check.FLA_Sy │ │ │ │ 0x00031c94 6d765f63 6865636b 00464c41 5f537972 mv_check.FLA_Syr │ │ │ │ - 0x00031ca4 325f6368 65636b00 464c415f 5379725f 2_check.FLA_Syr_ │ │ │ │ + 0x00031ca4 5f636865 636b0046 4c415f53 7972325f _check.FLA_Syr2_ │ │ │ │ 0x00031cb4 63686563 6b00464c 415f5472 6d765f63 check.FLA_Trmv_c │ │ │ │ 0x00031cc4 6865636b 00464c41 5f54726d 7673785f heck.FLA_Trmvsx_ │ │ │ │ - 0x00031cd4 63686563 6b00464c 415f5472 73765f69 check.FLA_Trsv_i │ │ │ │ - 0x00031ce4 6e746572 6e616c5f 63686563 6b00464c nternal_check.FL │ │ │ │ - 0x00031cf4 415f5472 73765f63 6865636b 00464c41 A_Trsv_check.FLA │ │ │ │ + 0x00031cd4 63686563 6b00464c 415f5472 73765f63 check.FLA_Trsv_c │ │ │ │ + 0x00031ce4 6865636b 00464c41 5f547273 765f696e heck.FLA_Trsv_in │ │ │ │ + 0x00031cf4 7465726e 616c5f63 6865636b 00464c41 ternal_check.FLA │ │ │ │ 0x00031d04 5f547273 7673785f 63686563 6b00464c _Trsvsx_check.FL │ │ │ │ - 0x00031d14 415f4765 6d6d5f69 6e746572 6e616c5f A_Gemm_internal_ │ │ │ │ - 0x00031d24 63686563 6b00464c 415f4368 65636b5f check.FLA_Check_ │ │ │ │ - 0x00031d34 6d617472 69785f6d 61747269 785f6469 matrix_matrix_di │ │ │ │ - 0x00031d44 6d730046 4c415f47 656d6d5f 63686563 ms.FLA_Gemm_chec │ │ │ │ - 0x00031d54 6b00464c 415f4865 6d6d5f69 6e746572 k.FLA_Hemm_inter │ │ │ │ - 0x00031d64 6e616c5f 63686563 6b00464c 415f4865 nal_check.FLA_He │ │ │ │ - 0x00031d74 6d6d5f63 6865636b 00464c41 5f486572 mm_check.FLA_Her │ │ │ │ + 0x00031d14 415f4765 6d6d5f63 6865636b 00464c41 A_Gemm_check.FLA │ │ │ │ + 0x00031d24 5f436865 636b5f6d 61747269 785f6d61 _Check_matrix_ma │ │ │ │ + 0x00031d34 74726978 5f64696d 7300464c 415f4765 trix_dims.FLA_Ge │ │ │ │ + 0x00031d44 6d6d5f69 6e746572 6e616c5f 63686563 mm_internal_chec │ │ │ │ + 0x00031d54 6b00464c 415f4865 6d6d5f63 6865636b k.FLA_Hemm_check │ │ │ │ + 0x00031d64 00464c41 5f48656d 6d5f696e 7465726e .FLA_Hemm_intern │ │ │ │ + 0x00031d74 616c5f63 6865636b 00464c41 5f486572 al_check.FLA_Her │ │ │ │ 0x00031d84 326b5f63 6865636b 00464c41 5f436865 2k_check.FLA_Che │ │ │ │ 0x00031d94 636b5f76 616c6964 5f636f6d 706c6578 ck_valid_complex │ │ │ │ 0x00031da4 5f747261 6e730046 4c415f48 6572326b _trans.FLA_Her2k │ │ │ │ 0x00031db4 5f696e74 65726e61 6c5f6368 65636b00 _internal_check. │ │ │ │ - 0x00031dc4 464c415f 4865726b 5f636865 636b0046 FLA_Herk_check.F │ │ │ │ - 0x00031dd4 4c415f48 65726b5f 696e7465 726e616c LA_Herk_internal │ │ │ │ + 0x00031dc4 464c415f 4865726b 5f696e74 65726e61 FLA_Herk_interna │ │ │ │ + 0x00031dd4 6c5f6368 65636b00 464c415f 4865726b l_check.FLA_Herk │ │ │ │ 0x00031de4 5f636865 636b0046 4c415f53 796d6d5f _check.FLA_Symm_ │ │ │ │ - 0x00031df4 696e7465 726e616c 5f636865 636b0046 internal_check.F │ │ │ │ - 0x00031e04 4c415f53 796d6d5f 63686563 6b00464c LA_Symm_check.FL │ │ │ │ - 0x00031e14 415f5379 72326b5f 696e7465 726e616c A_Syr2k_internal │ │ │ │ - 0x00031e24 5f636865 636b0046 4c415f53 7972326b _check.FLA_Syr2k │ │ │ │ + 0x00031df4 63686563 6b00464c 415f5379 6d6d5f69 check.FLA_Symm_i │ │ │ │ + 0x00031e04 6e746572 6e616c5f 63686563 6b00464c nternal_check.FL │ │ │ │ + 0x00031e14 415f5379 72326b5f 63686563 6b00464c A_Syr2k_check.FL │ │ │ │ + 0x00031e24 415f5379 72326b5f 696e7465 726e616c A_Syr2k_internal │ │ │ │ 0x00031e34 5f636865 636b0046 4c415f53 79726b5f _check.FLA_Syrk_ │ │ │ │ 0x00031e44 63686563 6b00464c 415f5379 726b5f69 check.FLA_Syrk_i │ │ │ │ 0x00031e54 6e746572 6e616c5f 63686563 6b00464c nternal_check.FL │ │ │ │ 0x00031e64 415f5472 6d6d5f63 6865636b 00464c41 A_Trmm_check.FLA │ │ │ │ 0x00031e74 5f54726d 6d5f696e 7465726e 616c5f63 _Trmm_internal_c │ │ │ │ - 0x00031e84 6865636b 00464c41 5f54726d 6d73785f heck.FLA_Trmmsx_ │ │ │ │ - 0x00031e94 63686563 6b00464c 415f5472 736d5f63 check.FLA_Trsm_c │ │ │ │ + 0x00031e84 6865636b 00464c41 5f547273 6d5f6368 heck.FLA_Trsm_ch │ │ │ │ + 0x00031e94 65636b00 464c415f 54726d6d 73785f63 eck.FLA_Trmmsx_c │ │ │ │ 0x00031ea4 6865636b 00464c41 5f547273 6d5f696e heck.FLA_Trsm_in │ │ │ │ 0x00031eb4 7465726e 616c5f63 6865636b 00464c41 ternal_check.FLA │ │ │ │ 0x00031ec4 5f547273 6d73785f 63686563 6b00464c _Trsmsx_check.FL │ │ │ │ 0x00031ed4 415f4170 706c795f 43415132 5f55545f A_Apply_CAQ2_UT_ │ │ │ │ 0x00031ee4 696e7465 726e616c 5f636865 636b0046 internal_check.F │ │ │ │ 0x00031ef4 4c415f43 6865636b 5f6f626a 6563745f LA_Check_object_ │ │ │ │ 0x00031f04 77696474 685f6571 75616c73 00464c41 width_equals.FLA │ │ │ │ 0x00031f14 5f417070 6c795f43 41515f55 545f696e _Apply_CAQ_UT_in │ │ │ │ - 0x00031f24 635f6368 65636b00 464c415f 43686563 c_check.FLA_Chec │ │ │ │ - 0x00031f34 6b5f7661 6c69645f 73746f72 65760046 k_valid_storev.F │ │ │ │ - 0x00031f44 4c415f41 70706c79 5f434151 5f55545f LA_Apply_CAQ_UT_ │ │ │ │ - 0x00031f54 696e635f 696e7465 726e616c 5f636865 inc_internal_che │ │ │ │ - 0x00031f64 636b0046 4c415f41 70706c79 5f51325f ck.FLA_Apply_Q2_ │ │ │ │ + 0x00031f24 635f696e 7465726e 616c5f63 6865636b c_internal_check │ │ │ │ + 0x00031f34 00464c41 5f417070 6c795f43 41515f55 .FLA_Apply_CAQ_U │ │ │ │ + 0x00031f44 545f696e 635f6368 65636b00 464c415f T_inc_check.FLA_ │ │ │ │ + 0x00031f54 43686563 6b5f7661 6c69645f 73746f72 Check_valid_stor │ │ │ │ + 0x00031f64 65760046 4c415f41 70706c79 5f51325f ev.FLA_Apply_Q2_ │ │ │ │ 0x00031f74 55545f63 6865636b 00464c41 5f417070 UT_check.FLA_App │ │ │ │ 0x00031f84 6c795f51 325f5554 5f696e74 65726e61 ly_Q2_UT_interna │ │ │ │ 0x00031f94 6c5f6368 65636b00 464c415f 4170706c l_check.FLA_Appl │ │ │ │ 0x00031fa4 795f5155 445f5554 5f636865 636b0046 y_QUD_UT_check.F │ │ │ │ 0x00031fb4 4c415f41 70706c79 5f515544 5f55545f LA_Apply_QUD_UT_ │ │ │ │ 0x00031fc4 696e635f 63686563 6b00464c 415f4170 inc_check.FLA_Ap │ │ │ │ 0x00031fd4 706c795f 5155445f 55545f69 6e635f69 ply_QUD_UT_inc_i │ │ │ │ 0x00031fe4 6e746572 6e616c5f 63686563 6b00464c nternal_check.FL │ │ │ │ - 0x00031ff4 415f4170 706c795f 515f5554 5f636865 A_Apply_Q_UT_che │ │ │ │ - 0x00032004 636b0046 4c415f41 70706c79 5f515f55 ck.FLA_Apply_Q_U │ │ │ │ - 0x00032014 545f696e 635f6368 65636b00 464c415f T_inc_check.FLA_ │ │ │ │ - 0x00032024 4170706c 795f5155 445f5554 5f696e74 Apply_QUD_UT_int │ │ │ │ - 0x00032034 65726e61 6c5f6368 65636b00 464c415f ernal_check.FLA_ │ │ │ │ + 0x00031ff4 415f4170 706c795f 5155445f 55545f69 A_Apply_QUD_UT_i │ │ │ │ + 0x00032004 6e746572 6e616c5f 63686563 6b00464c nternal_check.FL │ │ │ │ + 0x00032014 415f4170 706c795f 515f5554 5f636865 A_Apply_Q_UT_che │ │ │ │ + 0x00032024 636b0046 4c415f41 70706c79 5f515f55 ck.FLA_Apply_Q_U │ │ │ │ + 0x00032034 545f696e 635f6368 65636b00 464c415f T_inc_check.FLA_ │ │ │ │ 0x00032044 4170706c 795f515f 55545f69 6e635f69 Apply_Q_UT_inc_i │ │ │ │ 0x00032054 6e746572 6e616c5f 63686563 6b00464c nternal_check.FL │ │ │ │ 0x00032064 415f4170 706c795f 515f5554 5f696e74 A_Apply_Q_UT_int │ │ │ │ 0x00032074 65726e61 6c5f6368 65636b00 464c415f ernal_check.FLA_ │ │ │ │ 0x00032084 4170706c 795f515f 63686563 6b00464c Apply_Q_check.FL │ │ │ │ 0x00032094 415f4170 706c795f 64696167 5f6d6174 A_Apply_diag_mat │ │ │ │ 0x000320a4 7269785f 63686563 6b00464c 415f4170 rix_check.FLA_Ap │ │ │ │ 0x000320b4 706c795f 7069766f 74735f63 6865636b ply_pivots_check │ │ │ │ 0x000320c4 00464c41 5f426964 6961675f 55545f63 .FLA_Bidiag_UT_c │ │ │ │ 0x000320d4 6865636b 00464c41 5f426964 6961675f heck.FLA_Bidiag_ │ │ │ │ 0x000320e4 55545f65 78747261 63745f64 6961676f UT_extract_diago │ │ │ │ 0x000320f4 6e616c73 5f636865 636b0046 4c415f42 nals_check.FLA_B │ │ │ │ - 0x00032104 69646961 675f5554 5f657874 72616374 idiag_UT_extract │ │ │ │ - 0x00032114 5f726561 6c5f6469 61676f6e 616c735f _real_diagonals_ │ │ │ │ - 0x00032124 63686563 6b00464c 415f4269 64696167 check.FLA_Bidiag │ │ │ │ - 0x00032134 5f55545f 666f726d 5f555f63 6865636b _UT_form_U_check │ │ │ │ + 0x00032104 69646961 675f5554 5f666f72 6d5f555f idiag_UT_form_U_ │ │ │ │ + 0x00032114 63686563 6b00464c 415f4269 64696167 check.FLA_Bidiag │ │ │ │ + 0x00032124 5f55545f 65787472 6163745f 7265616c _UT_extract_real │ │ │ │ + 0x00032134 5f646961 676f6e61 6c735f63 6865636b _diagonals_check │ │ │ │ 0x00032144 00464c41 5f426964 6961675f 55545f66 .FLA_Bidiag_UT_f │ │ │ │ 0x00032154 6f726d5f 565f6368 65636b00 464c415f orm_V_check.FLA_ │ │ │ │ 0x00032164 42696469 61675f55 545f696e 7465726e Bidiag_UT_intern │ │ │ │ 0x00032174 616c5f63 6865636b 00464c41 5f426964 al_check.FLA_Bid │ │ │ │ 0x00032184 6961675f 55545f72 65616c69 66795f63 iag_UT_realify_c │ │ │ │ 0x00032194 6865636b 00464c41 5f426964 6961675f heck.FLA_Bidiag_ │ │ │ │ 0x000321a4 55545f72 65616c69 66795f64 6961676f UT_realify_diago │ │ │ │ 0x000321b4 6e616c73 5f636865 636b0046 4c415f42 nals_check.FLA_B │ │ │ │ 0x000321c4 69646961 675f5554 5f736361 6c655f64 idiag_UT_scale_d │ │ │ │ 0x000321d4 6961676f 6e616c73 5f636865 636b0046 iagonals_check.F │ │ │ │ 0x000321e4 4c415f42 69646961 675f5554 5f726563 LA_Bidiag_UT_rec │ │ │ │ 0x000321f4 6f766572 5f746175 5f636865 636b0046 over_tau_check.F │ │ │ │ - 0x00032204 4c415f42 69646961 675f6368 65636b00 LA_Bidiag_check. │ │ │ │ - 0x00032214 464c415f 43686563 6b5f636f 6c5f7374 FLA_Check_col_st │ │ │ │ - 0x00032224 6f726167 6500464c 415f4269 64696167 orage.FLA_Bidiag │ │ │ │ - 0x00032234 5f666f72 6d5f555f 63686563 6b00464c _form_U_check.FL │ │ │ │ - 0x00032244 415f4368 65636b5f 76656374 6f725f64 A_Check_vector_d │ │ │ │ - 0x00032254 696d5f6d 696e0046 4c415f42 69646961 im_min.FLA_Bidia │ │ │ │ + 0x00032204 4c415f42 69646961 675f666f 726d5f55 LA_Bidiag_form_U │ │ │ │ + 0x00032214 5f636865 636b0046 4c415f43 6865636b _check.FLA_Check │ │ │ │ + 0x00032224 5f766563 746f725f 64696d5f 6d696e00 _vector_dim_min. │ │ │ │ + 0x00032234 464c415f 42696469 61675f63 6865636b FLA_Bidiag_check │ │ │ │ + 0x00032244 00464c41 5f436865 636b5f63 6f6c5f73 .FLA_Check_col_s │ │ │ │ + 0x00032254 746f7261 67650046 4c415f42 69646961 torage.FLA_Bidia │ │ │ │ 0x00032264 675f666f 726d5f56 5f636865 636b0046 g_form_V_check.F │ │ │ │ - 0x00032274 4c415f42 7376645f 63686563 6b00464c LA_Bsvd_check.FL │ │ │ │ - 0x00032284 415f4368 65636b5f 76616c69 645f7376 A_Check_valid_sv │ │ │ │ - 0x00032294 645f7479 70650046 4c415f4f 626a5f68 d_type.FLA_Obj_h │ │ │ │ - 0x000322a4 61735f7a 65726f5f 64696d00 464c415f as_zero_dim.FLA_ │ │ │ │ - 0x000322b4 42737664 5f657874 5f636865 636b0046 Bsvd_ext_check.F │ │ │ │ + 0x00032274 4c415f42 7376645f 6578745f 63686563 LA_Bsvd_ext_chec │ │ │ │ + 0x00032284 6b00464c 415f4273 76645f63 6865636b k.FLA_Bsvd_check │ │ │ │ + 0x00032294 00464c41 5f436865 636b5f76 616c6964 .FLA_Check_valid │ │ │ │ + 0x000322a4 5f737664 5f747970 6500464c 415f4f62 _svd_type.FLA_Ob │ │ │ │ + 0x000322b4 6a5f6861 735f7a65 726f5f64 696d0046 j_has_zero_dim.F │ │ │ │ 0x000322c4 4c415f43 41515232 5f55545f 696e7465 LA_CAQR2_UT_inte │ │ │ │ 0x000322d4 726e616c 5f636865 636b0046 4c415f43 rnal_check.FLA_C │ │ │ │ - 0x000322e4 4151525f 55545f69 6e635f63 6865636b AQR_UT_inc_check │ │ │ │ - 0x000322f4 00464c41 5f436865 636b5f6f 626a6563 .FLA_Check_objec │ │ │ │ - 0x00032304 745f6c65 6e677468 5f6d696e 00464c41 t_length_min.FLA │ │ │ │ - 0x00032314 5f43686f 6c5f6368 65636b00 464c415f _Chol_check.FLA_ │ │ │ │ - 0x00032324 43415152 5f55545f 696e635f 736f6c76 CAQR_UT_inc_solv │ │ │ │ - 0x00032334 655f6368 65636b00 464c415f 43686f6c e_check.FLA_Chol │ │ │ │ - 0x00032344 5f696e74 65726e61 6c5f6368 65636b00 _internal_check. │ │ │ │ + 0x000322e4 686f6c5f 696e7465 726e616c 5f636865 hol_internal_che │ │ │ │ + 0x000322f4 636b0046 4c415f43 4151525f 55545f69 ck.FLA_CAQR_UT_i │ │ │ │ + 0x00032304 6e635f73 6f6c7665 5f636865 636b0046 nc_solve_check.F │ │ │ │ + 0x00032314 4c415f43 6865636b 5f6f626a 6563745f LA_Check_object_ │ │ │ │ + 0x00032324 6c656e67 74685f6d 696e0046 4c415f43 length_min.FLA_C │ │ │ │ + 0x00032334 686f6c5f 63686563 6b00464c 415f4341 hol_check.FLA_CA │ │ │ │ + 0x00032344 51525f55 545f696e 635f6368 65636b00 QR_UT_inc_check. │ │ │ │ 0x00032354 464c415f 43686f6c 5f736f6c 76655f63 FLA_Chol_solve_c │ │ │ │ 0x00032364 6865636b 00464c41 5f456967 5f676573 heck.FLA_Eig_ges │ │ │ │ 0x00032374 745f6368 65636b00 464c415f 43686563 t_check.FLA_Chec │ │ │ │ 0x00032384 6b5f7661 6c69645f 696e7665 72736500 k_valid_inverse. │ │ │ │ 0x00032394 464c415f 4569675f 67657374 5f696e74 FLA_Eig_gest_int │ │ │ │ 0x000323a4 65726e61 6c5f6368 65636b00 464c415f ernal_check.FLA_ │ │ │ │ 0x000323b4 46535f69 6e637069 765f6368 65636b00 FS_incpiv_check. │ │ │ │ - 0x000323c4 464c415f 48657373 5f55545f 696e7465 FLA_Hess_UT_inte │ │ │ │ - 0x000323d4 726e616c 5f636865 636b0046 4c415f48 rnal_check.FLA_H │ │ │ │ - 0x000323e4 6573735f 55545f63 6865636b 00464c41 ess_UT_check.FLA │ │ │ │ + 0x000323c4 464c415f 48657373 5f55545f 63686563 FLA_Hess_UT_chec │ │ │ │ + 0x000323d4 6b00464c 415f4865 73735f55 545f696e k.FLA_Hess_UT_in │ │ │ │ + 0x000323e4 7465726e 616c5f63 6865636b 00464c41 ternal_check.FLA │ │ │ │ 0x000323f4 5f486573 735f5554 5f726563 6f766572 _Hess_UT_recover │ │ │ │ 0x00032404 5f746175 5f636865 636b0046 4c415f48 _tau_check.FLA_H │ │ │ │ 0x00032414 6573735f 63686563 6b00464c 415f4368 ess_check.FLA_Ch │ │ │ │ 0x00032424 65636b5f 68657373 5f696e64 69636573 eck_hess_indices │ │ │ │ 0x00032434 00464c41 5f486576 645f6368 65636b00 .FLA_Hevd_check. │ │ │ │ 0x00032444 464c415f 43686563 6b5f7661 6c69645f FLA_Check_valid_ │ │ │ │ 0x00032454 6576645f 74797065 00464c41 5f486576 evd_type.FLA_Hev │ │ │ │ @@ -2282,122 +2282,122 @@ │ │ │ │ 0x000324d4 6c5f6368 65636b00 464c415f 43686563 l_check.FLA_Chec │ │ │ │ 0x000324e4 6b5f6f62 6a656374 5f776964 74685f6d k_object_width_m │ │ │ │ 0x000324f4 696e0046 4c415f4c 515f5554 5f726563 in.FLA_LQ_UT_rec │ │ │ │ 0x00032504 6f766572 5f746175 5f636865 636b0046 over_tau_check.F │ │ │ │ 0x00032514 4c415f4c 515f5554 5f736f6c 76655f63 LA_LQ_UT_solve_c │ │ │ │ 0x00032524 6865636b 00464c41 5f4c515f 63686563 heck.FLA_LQ_chec │ │ │ │ 0x00032534 6b00464c 415f4c55 5f696e63 7069765f k.FLA_LU_incpiv_ │ │ │ │ - 0x00032544 63686563 6b00464c 415f4c55 5f696e63 check.FLA_LU_inc │ │ │ │ - 0x00032554 7069765f 736f6c76 655f6368 65636b00 piv_solve_check. │ │ │ │ - 0x00032564 464c415f 4c555f6e 6f706976 5f636865 FLA_LU_nopiv_che │ │ │ │ + 0x00032544 63686563 6b00464c 415f4c55 5f6e6f70 check.FLA_LU_nop │ │ │ │ + 0x00032554 69765f63 6865636b 00464c41 5f4c555f iv_check.FLA_LU_ │ │ │ │ + 0x00032564 696e6370 69765f73 6f6c7665 5f636865 incpiv_solve_che │ │ │ │ 0x00032574 636b0046 4c415f4c 555f6e6f 7069765f ck.FLA_LU_nopiv_ │ │ │ │ - 0x00032584 696e7465 726e616c 5f636865 636b0046 internal_check.F │ │ │ │ - 0x00032594 4c415f4c 555f6e6f 7069765f 736f6c76 LA_LU_nopiv_solv │ │ │ │ - 0x000325a4 655f6368 65636b00 464c415f 4c555f70 e_check.FLA_LU_p │ │ │ │ + 0x00032584 736f6c76 655f6368 65636b00 464c415f solve_check.FLA_ │ │ │ │ + 0x00032594 4c555f6e 6f706976 5f696e74 65726e61 LU_nopiv_interna │ │ │ │ + 0x000325a4 6c5f6368 65636b00 464c415f 4c555f70 l_check.FLA_LU_p │ │ │ │ 0x000325b4 69765f63 6865636b 00464c41 5f4c555f iv_check.FLA_LU_ │ │ │ │ 0x000325c4 7069765f 736f6c76 655f6368 65636b00 piv_solve_check. │ │ │ │ - 0x000325d4 464c415f 4c796170 5f636865 636b0046 FLA_Lyap_check.F │ │ │ │ - 0x000325e4 4c415f43 6865636b 5f76616c 69645f62 LA_Check_valid_b │ │ │ │ - 0x000325f4 6c61735f 7472616e 7300464c 415f4368 las_trans.FLA_Ch │ │ │ │ - 0x00032604 65636b5f 76616c69 645f6973 676e5f76 eck_valid_isgn_v │ │ │ │ - 0x00032614 616c7565 00464c41 5f4c7961 705f696e alue.FLA_Lyap_in │ │ │ │ - 0x00032624 7465726e 616c5f63 6865636b 00464c41 ternal_check.FLA │ │ │ │ - 0x00032634 5f515232 5f55545f 63686563 6b00464c _QR2_UT_check.FL │ │ │ │ - 0x00032644 415f5152 325f5554 5f696e74 65726e61 A_QR2_UT_interna │ │ │ │ - 0x00032654 6c5f6368 65636b00 464c415f 51525f55 l_check.FLA_QR_U │ │ │ │ + 0x000325d4 464c415f 4c796170 5f696e74 65726e61 FLA_Lyap_interna │ │ │ │ + 0x000325e4 6c5f6368 65636b00 464c415f 4c796170 l_check.FLA_Lyap │ │ │ │ + 0x000325f4 5f636865 636b0046 4c415f43 6865636b _check.FLA_Check │ │ │ │ + 0x00032604 5f76616c 69645f62 6c61735f 7472616e _valid_blas_tran │ │ │ │ + 0x00032614 7300464c 415f4368 65636b5f 76616c69 s.FLA_Check_vali │ │ │ │ + 0x00032624 645f6973 676e5f76 616c7565 00464c41 d_isgn_value.FLA │ │ │ │ + 0x00032634 5f515232 5f55545f 696e7465 726e616c _QR2_UT_internal │ │ │ │ + 0x00032644 5f636865 636b0046 4c415f51 52325f55 _check.FLA_QR2_U │ │ │ │ + 0x00032654 545f6368 65636b00 464c415f 51525f55 T_check.FLA_QR_U │ │ │ │ 0x00032664 545f6368 65636b00 464c415f 51525f55 T_check.FLA_QR_U │ │ │ │ 0x00032674 545f636f 70795f69 6e746572 6e616c5f T_copy_internal_ │ │ │ │ 0x00032684 63686563 6b00464c 415f5152 5f55545f check.FLA_QR_UT_ │ │ │ │ 0x00032694 666f726d 5f515f63 6865636b 00464c41 form_Q_check.FLA │ │ │ │ 0x000326a4 5f51525f 55545f69 6e635f63 6865636b _QR_UT_inc_check │ │ │ │ 0x000326b4 00464c41 5f51525f 55545f69 6e635f73 .FLA_QR_UT_inc_s │ │ │ │ 0x000326c4 6f6c7665 5f636865 636b0046 4c415f51 olve_check.FLA_Q │ │ │ │ 0x000326d4 525f5554 5f696e74 65726e61 6c5f6368 R_UT_internal_ch │ │ │ │ 0x000326e4 65636b00 464c415f 51525f55 545f7069 eck.FLA_QR_UT_pi │ │ │ │ 0x000326f4 765f6368 65636b00 464c415f 51525f55 v_check.FLA_QR_U │ │ │ │ - 0x00032704 545f7069 765f696e 7465726e 616c5f63 T_piv_internal_c │ │ │ │ - 0x00032714 6865636b 00464c41 5f51525f 55545f70 heck.FLA_QR_UT_p │ │ │ │ - 0x00032724 69765f63 6f6c6e6f 726d5f63 6865636b iv_colnorm_check │ │ │ │ + 0x00032704 545f7069 765f636f 6c6e6f72 6d5f6368 T_piv_colnorm_ch │ │ │ │ + 0x00032714 65636b00 464c415f 51525f55 545f7069 eck.FLA_QR_UT_pi │ │ │ │ + 0x00032724 765f696e 7465726e 616c5f63 6865636b v_internal_check │ │ │ │ 0x00032734 00464c41 5f51525f 55545f72 65636f76 .FLA_QR_UT_recov │ │ │ │ 0x00032744 65725f74 61755f63 6865636b 00464c41 er_tau_check.FLA │ │ │ │ 0x00032754 5f51525f 55545f73 6f6c7665 5f636865 _QR_UT_solve_che │ │ │ │ 0x00032764 636b0046 4c415f51 525f6368 65636b00 ck.FLA_QR_check. │ │ │ │ 0x00032774 464c415f 51525f66 6f726d5f 515f6368 FLA_QR_form_Q_ch │ │ │ │ 0x00032784 65636b00 464c415f 53504469 6e765f63 eck.FLA_SPDinv_c │ │ │ │ 0x00032794 6865636b 00464c41 5f535044 696e765f heck.FLA_SPDinv_ │ │ │ │ 0x000327a4 696e7465 726e616c 5f636865 636b0046 internal_check.F │ │ │ │ 0x000327b4 4c415f53 76645f63 6f6d7075 74655f73 LA_Svd_compute_s │ │ │ │ 0x000327c4 63616c69 6e675f63 6865636b 00464c41 caling_check.FLA │ │ │ │ 0x000327d4 5f537664 5f636865 636b0046 4c415f53 _Svd_check.FLA_S │ │ │ │ - 0x000327e4 76645f65 78745f63 6865636b 00464c41 vd_ext_check.FLA │ │ │ │ - 0x000327f4 5f436865 636b5f76 616c6964 5f737664 _Check_valid_svd │ │ │ │ - 0x00032804 5f747970 655f636f 6d62696e 6174696f _type_combinatio │ │ │ │ - 0x00032814 6e00464c 415f4368 65636b5f 76616c69 n.FLA_Check_vali │ │ │ │ - 0x00032824 645f7376 645f7479 70655f61 6e645f74 d_svd_type_and_t │ │ │ │ - 0x00032834 72616e73 5f636f6d 62696e61 74696f6e rans_combination │ │ │ │ - 0x00032844 00464c41 5f537664 645f6368 65636b00 .FLA_Svdd_check. │ │ │ │ + 0x000327e4 7664645f 63686563 6b00464c 415f5376 vdd_check.FLA_Sv │ │ │ │ + 0x000327f4 645f6578 745f6368 65636b00 464c415f d_ext_check.FLA_ │ │ │ │ + 0x00032804 43686563 6b5f7661 6c69645f 7376645f Check_valid_svd_ │ │ │ │ + 0x00032814 74797065 5f636f6d 62696e61 74696f6e type_combination │ │ │ │ + 0x00032824 00464c41 5f436865 636b5f76 616c6964 .FLA_Check_valid │ │ │ │ + 0x00032834 5f737664 5f747970 655f616e 645f7472 _svd_type_and_tr │ │ │ │ + 0x00032844 616e735f 636f6d62 696e6174 696f6e00 ans_combination. │ │ │ │ 0x00032854 464c415f 53796c76 5f636865 636b0046 FLA_Sylv_check.F │ │ │ │ 0x00032864 4c415f43 6865636b 5f73796c 765f6d61 LA_Check_sylv_ma │ │ │ │ 0x00032874 74726978 5f64696d 7300464c 415f5379 trix_dims.FLA_Sy │ │ │ │ 0x00032884 6c765f69 6e746572 6e616c5f 63686563 lv_internal_chec │ │ │ │ 0x00032894 6b00464c 415f5472 69646961 675f5554 k.FLA_Tridiag_UT │ │ │ │ 0x000328a4 5f636865 636b0046 4c415f54 72696469 _check.FLA_Tridi │ │ │ │ 0x000328b4 61675f55 545f6578 74726163 745f6469 ag_UT_extract_di │ │ │ │ 0x000328c4 61676f6e 616c735f 63686563 6b00464c agonals_check.FL │ │ │ │ 0x000328d4 415f5472 69646961 675f5554 5f657874 A_Tridiag_UT_ext │ │ │ │ 0x000328e4 72616374 5f726561 6c5f6469 61676f6e ract_real_diagon │ │ │ │ 0x000328f4 616c735f 63686563 6b00464c 415f5472 als_check.FLA_Tr │ │ │ │ - 0x00032904 69646961 675f5554 5f666f72 6d5f515f idiag_UT_form_Q_ │ │ │ │ - 0x00032914 63686563 6b00464c 415f5472 69646961 check.FLA_Tridia │ │ │ │ - 0x00032924 675f5554 5f696e74 65726e61 6c5f6368 g_UT_internal_ch │ │ │ │ + 0x00032904 69646961 675f5554 5f696e74 65726e61 idiag_UT_interna │ │ │ │ + 0x00032914 6c5f6368 65636b00 464c415f 54726964 l_check.FLA_Trid │ │ │ │ + 0x00032924 6961675f 55545f66 6f726d5f 515f6368 iag_UT_form_Q_ch │ │ │ │ 0x00032934 65636b00 464c415f 54726964 6961675f eck.FLA_Tridiag_ │ │ │ │ 0x00032944 55545f72 65616c69 66795f63 6865636b UT_realify_check │ │ │ │ 0x00032954 00464c41 5f547269 64696167 5f55545f .FLA_Tridiag_UT_ │ │ │ │ 0x00032964 7265616c 6966795f 73756264 6961676f realify_subdiago │ │ │ │ 0x00032974 6e616c5f 63686563 6b00464c 415f5472 nal_check.FLA_Tr │ │ │ │ 0x00032984 69646961 675f5554 5f726563 6f766572 idiag_UT_recover │ │ │ │ 0x00032994 5f746175 5f636865 636b0046 4c415f54 _tau_check.FLA_T │ │ │ │ 0x000329a4 72696469 61675f55 545f7363 616c655f ridiag_UT_scale_ │ │ │ │ 0x000329b4 64696167 6f6e616c 735f6368 65636b00 diagonals_check. │ │ │ │ 0x000329c4 464c415f 54726964 6961675f 55545f73 FLA_Tridiag_UT_s │ │ │ │ 0x000329d4 68696674 5f555f63 6865636b 00464c41 hift_U_check.FLA │ │ │ │ - 0x000329e4 5f547269 64696167 5f617070 6c795f51 _Tridiag_apply_Q │ │ │ │ - 0x000329f4 5f636865 636b0046 4c415f54 72696469 _check.FLA_Tridi │ │ │ │ - 0x00032a04 61675f63 6865636b 00464c41 5f547269 ag_check.FLA_Tri │ │ │ │ - 0x00032a14 64696167 5f666f72 6d5f515f 63686563 diag_form_Q_chec │ │ │ │ - 0x00032a24 6b00464c 415f5472 696e765f 63686563 k.FLA_Trinv_chec │ │ │ │ + 0x000329e4 5f547269 64696167 5f636865 636b0046 _Tridiag_check.F │ │ │ │ + 0x000329f4 4c415f54 72696e76 5f636865 636b0046 LA_Trinv_check.F │ │ │ │ + 0x00032a04 4c415f54 72696469 61675f61 70706c79 LA_Tridiag_apply │ │ │ │ + 0x00032a14 5f515f63 6865636b 00464c41 5f547269 _Q_check.FLA_Tri │ │ │ │ + 0x00032a24 64696167 5f666f72 6d5f515f 63686563 diag_form_Q_chec │ │ │ │ 0x00032a34 6b00464c 415f5472 696e765f 696e7465 k.FLA_Trinv_inte │ │ │ │ 0x00032a44 726e616c 5f636865 636b0046 4c415f54 rnal_check.FLA_T │ │ │ │ 0x00032a54 746d6d5f 63686563 6b00464c 415f5474 tmm_check.FLA_Tt │ │ │ │ 0x00032a64 6d6d5f69 6e746572 6e616c5f 63686563 mm_internal_chec │ │ │ │ 0x00032a74 6b00464c 415f5544 64617465 5f55545f k.FLA_UDdate_UT_ │ │ │ │ 0x00032a84 63686563 6b00464c 415f5544 64617465 check.FLA_UDdate │ │ │ │ 0x00032a94 5f55545f 696e635f 736f6c76 655f6368 _UT_inc_solve_ch │ │ │ │ 0x00032aa4 65636b00 464c415f 55446461 74655f55 eck.FLA_UDdate_U │ │ │ │ 0x00032ab4 545f696e 635f6368 65636b00 464c415f T_inc_check.FLA_ │ │ │ │ - 0x00032ac4 55446461 74655f55 545f696e 7465726e UDdate_UT_intern │ │ │ │ - 0x00032ad4 616c5f63 6865636b 00464c41 5f554464 al_check.FLA_UDd │ │ │ │ - 0x00032ae4 6174655f 55545f69 6e635f75 70646174 ate_UT_inc_updat │ │ │ │ - 0x00032af4 655f7268 735f6368 65636b00 464c415f e_rhs_check.FLA_ │ │ │ │ + 0x00032ac4 55446461 74655f55 545f696e 635f7570 UDdate_UT_inc_up │ │ │ │ + 0x00032ad4 64617465 5f726873 5f636865 636b0046 date_rhs_check.F │ │ │ │ + 0x00032ae4 4c415f55 44646174 655f5554 5f696e74 LA_UDdate_UT_int │ │ │ │ + 0x00032af4 65726e61 6c5f6368 65636b00 464c415f ernal_check.FLA_ │ │ │ │ 0x00032b04 55446461 74655f55 545f736f 6c76655f UDdate_UT_solve_ │ │ │ │ - 0x00032b14 63686563 6b00464c 415f5544 64617465 check.FLA_UDdate │ │ │ │ - 0x00032b24 5f55545f 75706461 74655f72 68735f63 _UT_update_rhs_c │ │ │ │ - 0x00032b34 6865636b 00464c41 5f416363 756d5f54 heck.FLA_Accum_T │ │ │ │ - 0x00032b44 5f55545f 63686563 6b00464c 415f4170 _UT_check.FLA_Ap │ │ │ │ - 0x00032b54 706c795f 48325f55 545f6368 65636b00 ply_H2_UT_check. │ │ │ │ - 0x00032b64 464c415f 4d616368 5f706172 616d735f FLA_Mach_params_ │ │ │ │ - 0x00032b74 63686563 6b00464c 415f4368 65636b5f check.FLA_Check_ │ │ │ │ - 0x00032b84 76616c69 645f6d61 63687661 6c00464c valid_machval.FL │ │ │ │ - 0x00032b94 415f4170 706c795f 4855445f 55545f63 A_Apply_HUD_UT_c │ │ │ │ - 0x00032ba4 6865636b 00464c41 5f436e74 6c5f6f62 heck.FLA_Cntl_ob │ │ │ │ - 0x00032bb4 6a5f6672 65650046 4c415f66 72656500 j_free.FLA_free. │ │ │ │ - 0x00032bc4 464c415f 436e746c 5f67656d 765f6f62 FLA_Cntl_gemv_ob │ │ │ │ - 0x00032bd4 6a5f6372 65617465 00464c41 5f6d616c j_create.FLA_mal │ │ │ │ - 0x00032be4 6c6f6300 464c415f 436e746c 5f747273 loc.FLA_Cntl_trs │ │ │ │ - 0x00032bf4 765f6f62 6a5f6372 65617465 00464c41 v_obj_create.FLA │ │ │ │ + 0x00032b14 63686563 6b00464c 415f4163 63756d5f check.FLA_Accum_ │ │ │ │ + 0x00032b24 545f5554 5f636865 636b0046 4c415f55 T_UT_check.FLA_U │ │ │ │ + 0x00032b34 44646174 655f5554 5f757064 6174655f Ddate_UT_update_ │ │ │ │ + 0x00032b44 7268735f 63686563 6b00464c 415f4d61 rhs_check.FLA_Ma │ │ │ │ + 0x00032b54 63685f70 6172616d 735f6368 65636b00 ch_params_check. │ │ │ │ + 0x00032b64 464c415f 43686563 6b5f7661 6c69645f FLA_Check_valid_ │ │ │ │ + 0x00032b74 6d616368 76616c00 464c415f 4170706c machval.FLA_Appl │ │ │ │ + 0x00032b84 795f4832 5f55545f 63686563 6b00464c y_H2_UT_check.FL │ │ │ │ + 0x00032b94 415f436e 746c5f6f 626a5f66 72656500 A_Cntl_obj_free. │ │ │ │ + 0x00032ba4 464c415f 66726565 00464c41 5f436e74 FLA_free.FLA_Cnt │ │ │ │ + 0x00032bb4 6c5f6765 6d765f6f 626a5f63 72656174 l_gemv_obj_creat │ │ │ │ + 0x00032bc4 6500464c 415f6d61 6c6c6f63 00464c41 e.FLA_malloc.FLA │ │ │ │ + 0x00032bd4 5f436e74 6c5f7472 73765f6f 626a5f63 _Cntl_trsv_obj_c │ │ │ │ + 0x00032be4 72656174 6500464c 415f4170 706c795f reate.FLA_Apply_ │ │ │ │ + 0x00032bf4 4855445f 55545f63 6865636b 00464c41 HUD_UT_check.FLA │ │ │ │ 0x00032c04 5f436e74 6c5f6178 70795f6f 626a5f63 _Cntl_axpy_obj_c │ │ │ │ 0x00032c14 72656174 6500464c 415f436e 746c5f61 reate.FLA_Cntl_a │ │ │ │ 0x00032c24 78707974 5f6f626a 5f637265 61746500 xpyt_obj_create. │ │ │ │ 0x00032c34 464c415f 436e746c 5f636f70 795f6f62 FLA_Cntl_copy_ob │ │ │ │ 0x00032c44 6a5f6372 65617465 00464c41 5f436e74 j_create.FLA_Cnt │ │ │ │ 0x00032c54 6c5f636f 7079745f 6f626a5f 63726561 l_copyt_obj_crea │ │ │ │ 0x00032c64 74650046 4c415f43 6e746c5f 636f7079 te.FLA_Cntl_copy │ │ │ │ @@ -2418,397 +2418,397 @@ │ │ │ │ 0x00032d54 5f73796d 6d5f6f62 6a5f6372 65617465 _symm_obj_create │ │ │ │ 0x00032d64 00464c41 5f436e74 6c5f7379 726b5f6f .FLA_Cntl_syrk_o │ │ │ │ 0x00032d74 626a5f63 72656174 6500464c 415f436e bj_create.FLA_Cn │ │ │ │ 0x00032d84 746c5f73 7972326b 5f6f626a 5f637265 tl_syr2k_obj_cre │ │ │ │ 0x00032d94 61746500 464c415f 436e746c 5f74726d ate.FLA_Cntl_trm │ │ │ │ 0x00032da4 6d5f6f62 6a5f6372 65617465 00464c41 m_obj_create.FLA │ │ │ │ 0x00032db4 5f436e74 6c5f7472 736d5f6f 626a5f63 _Cntl_trsm_obj_c │ │ │ │ - 0x00032dc4 72656174 6500464c 415f436e 746c5f69 reate.FLA_Cntl_i │ │ │ │ - 0x00032dd4 6e697400 464c415f 436e746c 5f696e69 nit.FLA_Cntl_ini │ │ │ │ - 0x00032de4 745f666c 616d6563 00464c41 5f436e74 t_flamec.FLA_Cnt │ │ │ │ - 0x00032df4 6c5f696e 69745f66 6c617368 00464c41 l_init_flash.FLA │ │ │ │ - 0x00032e04 5f436e74 6c5f6669 6e616c69 7a650046 _Cntl_finalize.F │ │ │ │ - 0x00032e14 4c415f43 6e746c5f 66696e61 6c697a65 LA_Cntl_finalize │ │ │ │ - 0x00032e24 5f666c61 6d656300 464c415f 436e746c _flamec.FLA_Cntl │ │ │ │ - 0x00032e34 5f66696e 616c697a 655f666c 61736800 _finalize_flash. │ │ │ │ - 0x00032e44 464c415f 436e746c 5f63686f 6c5f6f62 FLA_Cntl_chol_ob │ │ │ │ - 0x00032e54 6a5f6372 65617465 00464c41 5f436e74 j_create.FLA_Cnt │ │ │ │ - 0x00032e64 6c5f6c75 5f6f626a 5f637265 61746500 l_lu_obj_create. │ │ │ │ - 0x00032e74 464c415f 436e746c 5f617070 69765f6f FLA_Cntl_appiv_o │ │ │ │ - 0x00032e84 626a5f63 72656174 6500464c 415f436e bj_create.FLA_Cn │ │ │ │ - 0x00032e94 746c5f71 7275745f 6f626a5f 63726561 tl_qrut_obj_crea │ │ │ │ - 0x00032ea4 74650046 4c415f43 6e746c5f 71723275 te.FLA_Cntl_qr2u │ │ │ │ - 0x00032eb4 745f6f62 6a5f6372 65617465 00464c41 t_obj_create.FLA │ │ │ │ - 0x00032ec4 5f436e74 6c5f7172 7574696e 635f6f62 _Cntl_qrutinc_ob │ │ │ │ - 0x00032ed4 6a5f6372 65617465 00464c41 5f436e74 j_create.FLA_Cnt │ │ │ │ - 0x00032ee4 6c5f6361 71727574 696e635f 6f626a5f l_caqrutinc_obj_ │ │ │ │ - 0x00032ef4 63726561 74650046 4c415f43 6e746c5f create.FLA_Cntl_ │ │ │ │ - 0x00032f04 6c717574 5f6f626a 5f637265 61746500 lqut_obj_create. │ │ │ │ - 0x00032f14 464c415f 436e746c 5f636171 72327574 FLA_Cntl_caqr2ut │ │ │ │ - 0x00032f24 5f6f626a 5f637265 61746500 464c415f _obj_create.FLA_ │ │ │ │ - 0x00032f34 436e746c 5f686573 7375745f 6f626a5f Cntl_hessut_obj_ │ │ │ │ - 0x00032f44 63726561 74650046 4c415f43 6e746c5f create.FLA_Cntl_ │ │ │ │ - 0x00032f54 74726964 69616775 745f6f62 6a5f6372 tridiagut_obj_cr │ │ │ │ - 0x00032f64 65617465 00464c41 5f436e74 6c5f6269 eate.FLA_Cntl_bi │ │ │ │ - 0x00032f74 64696167 75745f6f 626a5f63 72656174 diagut_obj_creat │ │ │ │ - 0x00032f84 6500464c 415f436e 746c5f74 72696e76 e.FLA_Cntl_trinv │ │ │ │ - 0x00032f94 5f6f626a 5f637265 61746500 464c415f _obj_create.FLA_ │ │ │ │ - 0x00032fa4 436e746c 5f74746d 6d5f6f62 6a5f6372 Cntl_ttmm_obj_cr │ │ │ │ - 0x00032fb4 65617465 00464c41 5f436e74 6c5f7564 eate.FLA_Cntl_ud │ │ │ │ - 0x00032fc4 64617465 75745f6f 626a5f63 72656174 dateut_obj_creat │ │ │ │ - 0x00032fd4 6500464c 415f436e 746c5f75 64646174 e.FLA_Cntl_uddat │ │ │ │ - 0x00032fe4 65757469 6e635f6f 626a5f63 72656174 eutinc_obj_creat │ │ │ │ - 0x00032ff4 6500464c 415f436e 746c5f61 70717564 e.FLA_Cntl_apqud │ │ │ │ - 0x00033004 7574696e 635f6f62 6a5f6372 65617465 utinc_obj_create │ │ │ │ - 0x00033014 00464c41 5f436e74 6c5f7379 6c765f6f .FLA_Cntl_sylv_o │ │ │ │ - 0x00033024 626a5f63 72656174 6500464c 415f436e bj_create.FLA_Cn │ │ │ │ - 0x00033034 746c5f6c 7961705f 6f626a5f 63726561 tl_lyap_obj_crea │ │ │ │ - 0x00033044 74650046 4c415f43 6e746c5f 73706469 te.FLA_Cntl_spdi │ │ │ │ - 0x00033054 6e765f6f 626a5f63 72656174 6500464c nv_obj_create.FL │ │ │ │ - 0x00033064 415f436e 746c5f61 70717574 5f6f626a A_Cntl_apqut_obj │ │ │ │ - 0x00033074 5f637265 61746500 464c415f 436e746c _create.FLA_Cntl │ │ │ │ - 0x00033084 5f617071 3275745f 6f626a5f 63726561 _apq2ut_obj_crea │ │ │ │ - 0x00033094 74650046 4c415f43 6e746c5f 61706361 te.FLA_Cntl_apca │ │ │ │ - 0x000330a4 71327574 5f6f626a 5f637265 61746500 q2ut_obj_create. │ │ │ │ - 0x000330b4 464c415f 436e746c 5f617071 7574696e FLA_Cntl_apqutin │ │ │ │ - 0x000330c4 635f6f62 6a5f6372 65617465 00464c41 c_obj_create.FLA │ │ │ │ - 0x000330d4 5f436e74 6c5f6170 63617175 74696e63 _Cntl_apcaqutinc │ │ │ │ - 0x000330e4 5f6f626a 5f637265 61746500 464c415f _obj_create.FLA_ │ │ │ │ - 0x000330f4 436e746c 5f617071 75647574 5f6f626a Cntl_apqudut_obj │ │ │ │ - 0x00033104 5f637265 61746500 464c415f 436e746c _create.FLA_Cntl │ │ │ │ - 0x00033114 5f656967 5f676573 745f6f62 6a5f6372 _eig_gest_obj_cr │ │ │ │ - 0x00033124 65617465 00464c41 5f547261 6e73706f eate.FLA_Transpo │ │ │ │ + 0x00032dc4 72656174 6500464c 415f436e 746c5f63 reate.FLA_Cntl_c │ │ │ │ + 0x00032dd4 686f6c5f 6f626a5f 63726561 74650046 hol_obj_create.F │ │ │ │ + 0x00032de4 4c415f43 6e746c5f 6c755f6f 626a5f63 LA_Cntl_lu_obj_c │ │ │ │ + 0x00032df4 72656174 6500464c 415f436e 746c5f61 reate.FLA_Cntl_a │ │ │ │ + 0x00032e04 70706976 5f6f626a 5f637265 61746500 ppiv_obj_create. │ │ │ │ + 0x00032e14 464c415f 436e746c 5f717275 745f6f62 FLA_Cntl_qrut_ob │ │ │ │ + 0x00032e24 6a5f6372 65617465 00464c41 5f436e74 j_create.FLA_Cnt │ │ │ │ + 0x00032e34 6c5f7172 3275745f 6f626a5f 63726561 l_qr2ut_obj_crea │ │ │ │ + 0x00032e44 74650046 4c415f43 6e746c5f 71727574 te.FLA_Cntl_qrut │ │ │ │ + 0x00032e54 696e635f 6f626a5f 63726561 74650046 inc_obj_create.F │ │ │ │ + 0x00032e64 4c415f43 6e746c5f 63617172 7574696e LA_Cntl_caqrutin │ │ │ │ + 0x00032e74 635f6f62 6a5f6372 65617465 00464c41 c_obj_create.FLA │ │ │ │ + 0x00032e84 5f436e74 6c5f6c71 75745f6f 626a5f63 _Cntl_lqut_obj_c │ │ │ │ + 0x00032e94 72656174 6500464c 415f436e 746c5f63 reate.FLA_Cntl_c │ │ │ │ + 0x00032ea4 61717232 75745f6f 626a5f63 72656174 aqr2ut_obj_creat │ │ │ │ + 0x00032eb4 6500464c 415f436e 746c5f68 65737375 e.FLA_Cntl_hessu │ │ │ │ + 0x00032ec4 745f6f62 6a5f6372 65617465 00464c41 t_obj_create.FLA │ │ │ │ + 0x00032ed4 5f436e74 6c5f7472 69646961 6775745f _Cntl_tridiagut_ │ │ │ │ + 0x00032ee4 6f626a5f 63726561 74650046 4c415f43 obj_create.FLA_C │ │ │ │ + 0x00032ef4 6e746c5f 62696469 61677574 5f6f626a ntl_bidiagut_obj │ │ │ │ + 0x00032f04 5f637265 61746500 464c415f 436e746c _create.FLA_Cntl │ │ │ │ + 0x00032f14 5f747269 6e765f6f 626a5f63 72656174 _trinv_obj_creat │ │ │ │ + 0x00032f24 6500464c 415f436e 746c5f74 746d6d5f e.FLA_Cntl_ttmm_ │ │ │ │ + 0x00032f34 6f626a5f 63726561 74650046 4c415f43 obj_create.FLA_C │ │ │ │ + 0x00032f44 6e746c5f 75646461 74657574 5f6f626a ntl_uddateut_obj │ │ │ │ + 0x00032f54 5f637265 61746500 464c415f 436e746c _create.FLA_Cntl │ │ │ │ + 0x00032f64 5f756464 61746575 74696e63 5f6f626a _uddateutinc_obj │ │ │ │ + 0x00032f74 5f637265 61746500 464c415f 436e746c _create.FLA_Cntl │ │ │ │ + 0x00032f84 5f617071 75647574 696e635f 6f626a5f _apqudutinc_obj_ │ │ │ │ + 0x00032f94 63726561 74650046 4c415f43 6e746c5f create.FLA_Cntl_ │ │ │ │ + 0x00032fa4 73796c76 5f6f626a 5f637265 61746500 sylv_obj_create. │ │ │ │ + 0x00032fb4 464c415f 436e746c 5f6c7961 705f6f62 FLA_Cntl_lyap_ob │ │ │ │ + 0x00032fc4 6a5f6372 65617465 00464c41 5f436e74 j_create.FLA_Cnt │ │ │ │ + 0x00032fd4 6c5f7370 64696e76 5f6f626a 5f637265 l_spdinv_obj_cre │ │ │ │ + 0x00032fe4 61746500 464c415f 436e746c 5f617071 ate.FLA_Cntl_apq │ │ │ │ + 0x00032ff4 75745f6f 626a5f63 72656174 6500464c ut_obj_create.FL │ │ │ │ + 0x00033004 415f436e 746c5f61 70713275 745f6f62 A_Cntl_apq2ut_ob │ │ │ │ + 0x00033014 6a5f6372 65617465 00464c41 5f436e74 j_create.FLA_Cnt │ │ │ │ + 0x00033024 6c5f6170 63617132 75745f6f 626a5f63 l_apcaq2ut_obj_c │ │ │ │ + 0x00033034 72656174 6500464c 415f436e 746c5f61 reate.FLA_Cntl_a │ │ │ │ + 0x00033044 70717574 696e635f 6f626a5f 63726561 pqutinc_obj_crea │ │ │ │ + 0x00033054 74650046 4c415f43 6e746c5f 61706361 te.FLA_Cntl_apca │ │ │ │ + 0x00033064 71757469 6e635f6f 626a5f63 72656174 qutinc_obj_creat │ │ │ │ + 0x00033074 6500464c 415f436e 746c5f61 70717564 e.FLA_Cntl_apqud │ │ │ │ + 0x00033084 75745f6f 626a5f63 72656174 6500464c ut_obj_create.FL │ │ │ │ + 0x00033094 415f436e 746c5f65 69675f67 6573745f A_Cntl_eig_gest_ │ │ │ │ + 0x000330a4 6f626a5f 63726561 74650046 4c415f43 obj_create.FLA_C │ │ │ │ + 0x000330b4 6e746c5f 696e6974 00464c41 5f436e74 ntl_init.FLA_Cnt │ │ │ │ + 0x000330c4 6c5f696e 69745f66 6c616d65 6300464c l_init_flamec.FL │ │ │ │ + 0x000330d4 415f436e 746c5f69 6e69745f 666c6173 A_Cntl_init_flas │ │ │ │ + 0x000330e4 6800464c 415f436e 746c5f66 696e616c h.FLA_Cntl_final │ │ │ │ + 0x000330f4 697a6500 464c415f 436e746c 5f66696e ize.FLA_Cntl_fin │ │ │ │ + 0x00033104 616c697a 655f666c 616d6563 00464c41 alize_flamec.FLA │ │ │ │ + 0x00033114 5f436e74 6c5f6669 6e616c69 7a655f66 _Cntl_finalize_f │ │ │ │ + 0x00033124 6c617368 00464c41 5f547261 6e73706f lash.FLA_Transpo │ │ │ │ 0x00033134 73655f63 6e746c5f 696e6974 00464c41 se_cntl_init.FLA │ │ │ │ - 0x00033144 5f417870 795f636e 746c5f69 6e697400 _Axpy_cntl_init. │ │ │ │ - 0x00033154 464c415f 41787079 745f636e 746c5f69 FLA_Axpyt_cntl_i │ │ │ │ - 0x00033164 6e697400 464c415f 436f7079 5f636e74 nit.FLA_Copy_cnt │ │ │ │ - 0x00033174 6c5f696e 69740046 4c415f43 6f707974 l_init.FLA_Copyt │ │ │ │ - 0x00033184 5f636e74 6c5f696e 69740046 4c415f43 _cntl_init.FLA_C │ │ │ │ - 0x00033194 6f707972 5f636e74 6c5f696e 69740046 opyr_cntl_init.F │ │ │ │ - 0x000331a4 4c415f53 63616c5f 636e746c 5f696e69 LA_Scal_cntl_ini │ │ │ │ - 0x000331b4 7400464c 415f5363 616c725f 636e746c t.FLA_Scalr_cntl │ │ │ │ - 0x000331c4 5f696e69 7400464c 415f4765 6d765f63 _init.FLA_Gemv_c │ │ │ │ - 0x000331d4 6e746c5f 696e6974 00464c41 5f547273 ntl_init.FLA_Trs │ │ │ │ - 0x000331e4 765f636e 746c5f69 6e697400 464c415f v_cntl_init.FLA_ │ │ │ │ - 0x000331f4 47656d6d 5f636e74 6c5f696e 69740046 Gemm_cntl_init.F │ │ │ │ - 0x00033204 4c415f48 656d6d5f 636e746c 5f696e69 LA_Hemm_cntl_ini │ │ │ │ - 0x00033214 7400464c 415f4865 726b5f63 6e746c5f t.FLA_Herk_cntl_ │ │ │ │ - 0x00033224 696e6974 00464c41 5f486572 326b5f63 init.FLA_Her2k_c │ │ │ │ - 0x00033234 6e746c5f 696e6974 00464c41 5f53796d ntl_init.FLA_Sym │ │ │ │ - 0x00033244 6d5f636e 746c5f69 6e697400 464c415f m_cntl_init.FLA_ │ │ │ │ - 0x00033254 5379726b 5f636e74 6c5f696e 69740046 Syrk_cntl_init.F │ │ │ │ - 0x00033264 4c415f53 7972326b 5f636e74 6c5f696e LA_Syr2k_cntl_in │ │ │ │ - 0x00033274 69740046 4c415f54 726d6d5f 636e746c it.FLA_Trmm_cntl │ │ │ │ - 0x00033284 5f696e69 7400464c 415f5472 736d5f63 _init.FLA_Trsm_c │ │ │ │ - 0x00033294 6e746c5f 696e6974 00464c41 5f417070 ntl_init.FLA_App │ │ │ │ - 0x000332a4 6c795f70 69766f74 735f636e 746c5f69 ly_pivots_cntl_i │ │ │ │ - 0x000332b4 6e697400 464c415f 43686f6c 5f636e74 nit.FLA_Chol_cnt │ │ │ │ - 0x000332c4 6c5f696e 69740046 4c415f4c 555f6e6f l_init.FLA_LU_no │ │ │ │ - 0x000332d4 7069765f 636e746c 5f696e69 7400464c piv_cntl_init.FL │ │ │ │ - 0x000332e4 415f4c55 5f706976 5f636e74 6c5f696e A_LU_piv_cntl_in │ │ │ │ - 0x000332f4 69740046 4c415f54 72696e76 5f636e74 it.FLA_Trinv_cnt │ │ │ │ - 0x00033304 6c5f696e 69740046 4c415f54 746d6d5f l_init.FLA_Ttmm_ │ │ │ │ - 0x00033314 636e746c 5f696e69 7400464c 415f5379 cntl_init.FLA_Sy │ │ │ │ - 0x00033324 6c765f63 6e746c5f 696e6974 00464c41 lv_cntl_init.FLA │ │ │ │ - 0x00033334 5f515232 5f55545f 636e746c 5f696e69 _QR2_UT_cntl_ini │ │ │ │ - 0x00033344 7400464c 415f4341 5152325f 55545f63 t.FLA_CAQR2_UT_c │ │ │ │ - 0x00033354 6e746c5f 696e6974 00464c41 5f417070 ntl_init.FLA_App │ │ │ │ - 0x00033364 6c795f51 5f55545f 636e746c 5f696e69 ly_Q_UT_cntl_ini │ │ │ │ - 0x00033374 7400464c 415f4170 706c795f 51325f55 t.FLA_Apply_Q2_U │ │ │ │ - 0x00033384 545f636e 746c5f69 6e697400 464c415f T_cntl_init.FLA_ │ │ │ │ - 0x00033394 4170706c 795f4341 51325f55 545f636e Apply_CAQ2_UT_cn │ │ │ │ - 0x000333a4 746c5f69 6e697400 464c415f 4170706c tl_init.FLA_Appl │ │ │ │ - 0x000333b4 795f5155 445f5554 5f636e74 6c5f696e y_QUD_UT_cntl_in │ │ │ │ - 0x000333c4 69740046 4c415f45 69675f67 6573745f it.FLA_Eig_gest_ │ │ │ │ - 0x000333d4 636e746c 5f696e69 7400464c 415f4c79 cntl_init.FLA_Ly │ │ │ │ - 0x000333e4 61705f63 6e746c5f 696e6974 00464c41 ap_cntl_init.FLA │ │ │ │ - 0x000333f4 5f535044 696e765f 636e746c 5f696e69 _SPDinv_cntl_ini │ │ │ │ - 0x00033404 7400464c 415f5152 5f55545f 636e746c t.FLA_QR_UT_cntl │ │ │ │ - 0x00033414 5f696e69 7400464c 415f4c51 5f55545f _init.FLA_LQ_UT_ │ │ │ │ - 0x00033424 636e746c 5f696e69 7400464c 415f5544 cntl_init.FLA_UD │ │ │ │ - 0x00033434 64617465 5f55545f 636e746c 5f696e69 date_UT_cntl_ini │ │ │ │ - 0x00033444 7400464c 415f4865 73735f55 545f636e t.FLA_Hess_UT_cn │ │ │ │ - 0x00033454 746c5f69 6e697400 464c415f 54726964 tl_init.FLA_Trid │ │ │ │ - 0x00033464 6961675f 55545f63 6e746c5f 696e6974 iag_UT_cntl_init │ │ │ │ - 0x00033474 00464c41 5f426964 6961675f 55545f63 .FLA_Bidiag_UT_c │ │ │ │ - 0x00033484 6e746c5f 696e6974 00464c41 5f547261 ntl_init.FLA_Tra │ │ │ │ - 0x00033494 6e73706f 73655f63 6e746c5f 66696e61 nspose_cntl_fina │ │ │ │ - 0x000334a4 6c697a65 00464c41 5f417870 795f636e lize.FLA_Axpy_cn │ │ │ │ - 0x000334b4 746c5f66 696e616c 697a6500 464c415f tl_finalize.FLA_ │ │ │ │ - 0x000334c4 41787079 745f636e 746c5f66 696e616c Axpyt_cntl_final │ │ │ │ - 0x000334d4 697a6500 464c415f 436f7079 5f636e74 ize.FLA_Copy_cnt │ │ │ │ - 0x000334e4 6c5f6669 6e616c69 7a650046 4c415f43 l_finalize.FLA_C │ │ │ │ - 0x000334f4 6f707974 5f636e74 6c5f6669 6e616c69 opyt_cntl_finali │ │ │ │ - 0x00033504 7a650046 4c415f43 6f707972 5f636e74 ze.FLA_Copyr_cnt │ │ │ │ - 0x00033514 6c5f6669 6e616c69 7a650046 4c415f53 l_finalize.FLA_S │ │ │ │ - 0x00033524 63616c5f 636e746c 5f66696e 616c697a cal_cntl_finaliz │ │ │ │ - 0x00033534 6500464c 415f5363 616c725f 636e746c e.FLA_Scalr_cntl │ │ │ │ - 0x00033544 5f66696e 616c697a 6500464c 415f4765 _finalize.FLA_Ge │ │ │ │ - 0x00033554 6d765f63 6e746c5f 66696e61 6c697a65 mv_cntl_finalize │ │ │ │ - 0x00033564 00464c41 5f547273 765f636e 746c5f66 .FLA_Trsv_cntl_f │ │ │ │ - 0x00033574 696e616c 697a6500 464c415f 47656d6d inalize.FLA_Gemm │ │ │ │ - 0x00033584 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ - 0x00033594 4c415f48 656d6d5f 636e746c 5f66696e LA_Hemm_cntl_fin │ │ │ │ - 0x000335a4 616c697a 6500464c 415f4865 726b5f63 alize.FLA_Herk_c │ │ │ │ - 0x000335b4 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ - 0x000335c4 5f486572 326b5f63 6e746c5f 66696e61 _Her2k_cntl_fina │ │ │ │ - 0x000335d4 6c697a65 00464c41 5f53796d 6d5f636e lize.FLA_Symm_cn │ │ │ │ - 0x000335e4 746c5f66 696e616c 697a6500 464c415f tl_finalize.FLA_ │ │ │ │ - 0x000335f4 5379726b 5f636e74 6c5f6669 6e616c69 Syrk_cntl_finali │ │ │ │ - 0x00033604 7a650046 4c415f53 7972326b 5f636e74 ze.FLA_Syr2k_cnt │ │ │ │ - 0x00033614 6c5f6669 6e616c69 7a650046 4c415f54 l_finalize.FLA_T │ │ │ │ - 0x00033624 726d6d5f 636e746c 5f66696e 616c697a rmm_cntl_finaliz │ │ │ │ - 0x00033634 6500464c 415f5472 736d5f63 6e746c5f e.FLA_Trsm_cntl_ │ │ │ │ - 0x00033644 66696e61 6c697a65 00464c41 5f417070 finalize.FLA_App │ │ │ │ - 0x00033654 6c795f70 69766f74 735f636e 746c5f66 ly_pivots_cntl_f │ │ │ │ - 0x00033664 696e616c 697a6500 464c415f 43686f6c inalize.FLA_Chol │ │ │ │ - 0x00033674 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ - 0x00033684 4c415f4c 555f6e6f 7069765f 636e746c LA_LU_nopiv_cntl │ │ │ │ - 0x00033694 5f66696e 616c697a 6500464c 415f4c55 _finalize.FLA_LU │ │ │ │ - 0x000336a4 5f706976 5f636e74 6c5f6669 6e616c69 _piv_cntl_finali │ │ │ │ - 0x000336b4 7a650046 4c415f54 72696e76 5f636e74 ze.FLA_Trinv_cnt │ │ │ │ - 0x000336c4 6c5f6669 6e616c69 7a650046 4c415f54 l_finalize.FLA_T │ │ │ │ - 0x000336d4 746d6d5f 636e746c 5f66696e 616c697a tmm_cntl_finaliz │ │ │ │ - 0x000336e4 6500464c 415f5379 6c765f63 6e746c5f e.FLA_Sylv_cntl_ │ │ │ │ - 0x000336f4 66696e61 6c697a65 00464c41 5f515232 finalize.FLA_QR2 │ │ │ │ - 0x00033704 5f55545f 636e746c 5f66696e 616c697a _UT_cntl_finaliz │ │ │ │ - 0x00033714 6500464c 415f4341 5152325f 55545f63 e.FLA_CAQR2_UT_c │ │ │ │ - 0x00033724 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ - 0x00033734 5f417070 6c795f51 5f55545f 636e746c _Apply_Q_UT_cntl │ │ │ │ - 0x00033744 5f66696e 616c697a 6500464c 415f4170 _finalize.FLA_Ap │ │ │ │ - 0x00033754 706c795f 51325f55 545f636e 746c5f66 ply_Q2_UT_cntl_f │ │ │ │ - 0x00033764 696e616c 697a6500 464c415f 4170706c inalize.FLA_Appl │ │ │ │ - 0x00033774 795f4341 51325f55 545f636e 746c5f66 y_CAQ2_UT_cntl_f │ │ │ │ - 0x00033784 696e616c 697a6500 464c415f 4170706c inalize.FLA_Appl │ │ │ │ - 0x00033794 795f5155 445f5554 5f636e74 6c5f6669 y_QUD_UT_cntl_fi │ │ │ │ - 0x000337a4 6e616c69 7a650046 4c415f45 69675f67 nalize.FLA_Eig_g │ │ │ │ - 0x000337b4 6573745f 636e746c 5f66696e 616c697a est_cntl_finaliz │ │ │ │ - 0x000337c4 6500464c 415f4c79 61705f63 6e746c5f e.FLA_Lyap_cntl_ │ │ │ │ - 0x000337d4 66696e61 6c697a65 00464c41 5f535044 finalize.FLA_SPD │ │ │ │ - 0x000337e4 696e765f 636e746c 5f66696e 616c697a inv_cntl_finaliz │ │ │ │ - 0x000337f4 6500464c 415f5152 5f55545f 636e746c e.FLA_QR_UT_cntl │ │ │ │ - 0x00033804 5f66696e 616c697a 6500464c 415f4c51 _finalize.FLA_LQ │ │ │ │ - 0x00033814 5f55545f 636e746c 5f66696e 616c697a _UT_cntl_finaliz │ │ │ │ - 0x00033824 6500464c 415f5544 64617465 5f55545f e.FLA_UDdate_UT_ │ │ │ │ - 0x00033834 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ - 0x00033844 415f4865 73735f55 545f636e 746c5f66 A_Hess_UT_cntl_f │ │ │ │ - 0x00033854 696e616c 697a6500 464c415f 54726964 inalize.FLA_Trid │ │ │ │ - 0x00033864 6961675f 55545f63 6e746c5f 66696e61 iag_UT_cntl_fina │ │ │ │ - 0x00033874 6c697a65 00464c41 5f426964 6961675f lize.FLA_Bidiag_ │ │ │ │ - 0x00033884 55545f63 6e746c5f 66696e61 6c697a65 UT_cntl_finalize │ │ │ │ - 0x00033894 00464c41 53485f41 7870795f 636e746c .FLASH_Axpy_cntl │ │ │ │ - 0x000338a4 5f696e69 7400464c 4153485f 41787079 _init.FLASH_Axpy │ │ │ │ - 0x000338b4 745f636e 746c5f69 6e697400 464c4153 t_cntl_init.FLAS │ │ │ │ - 0x000338c4 485f436f 70795f63 6e746c5f 696e6974 H_Copy_cntl_init │ │ │ │ - 0x000338d4 00464c41 53485f43 6f707974 5f636e74 .FLASH_Copyt_cnt │ │ │ │ - 0x000338e4 6c5f696e 69740046 4c415348 5f436f70 l_init.FLASH_Cop │ │ │ │ - 0x000338f4 79725f63 6e746c5f 696e6974 00464c41 yr_cntl_init.FLA │ │ │ │ - 0x00033904 53485f53 63616c5f 636e746c 5f696e69 SH_Scal_cntl_ini │ │ │ │ - 0x00033914 7400464c 4153485f 5363616c 725f636e t.FLASH_Scalr_cn │ │ │ │ - 0x00033924 746c5f69 6e697400 464c4153 485f4765 tl_init.FLASH_Ge │ │ │ │ - 0x00033934 6d765f63 6e746c5f 696e6974 00464c41 mv_cntl_init.FLA │ │ │ │ - 0x00033944 53485f54 7273765f 636e746c 5f696e69 SH_Trsv_cntl_ini │ │ │ │ - 0x00033954 7400464c 4153485f 47656d6d 5f636e74 t.FLASH_Gemm_cnt │ │ │ │ - 0x00033964 6c5f696e 69740046 4c415348 5f48656d l_init.FLASH_Hem │ │ │ │ - 0x00033974 6d5f636e 746c5f69 6e697400 464c4153 m_cntl_init.FLAS │ │ │ │ - 0x00033984 485f4865 726b5f63 6e746c5f 696e6974 H_Herk_cntl_init │ │ │ │ - 0x00033994 00464c41 53485f48 6572326b 5f636e74 .FLASH_Her2k_cnt │ │ │ │ - 0x000339a4 6c5f696e 69740046 4c415348 5f53796d l_init.FLASH_Sym │ │ │ │ - 0x000339b4 6d5f636e 746c5f69 6e697400 464c4153 m_cntl_init.FLAS │ │ │ │ - 0x000339c4 485f5379 726b5f63 6e746c5f 696e6974 H_Syrk_cntl_init │ │ │ │ - 0x000339d4 00464c41 53485f53 7972326b 5f636e74 .FLASH_Syr2k_cnt │ │ │ │ - 0x000339e4 6c5f696e 69740046 4c415348 5f54726d l_init.FLASH_Trm │ │ │ │ - 0x000339f4 6d5f636e 746c5f69 6e697400 464c4153 m_cntl_init.FLAS │ │ │ │ - 0x00033a04 485f5472 736d5f63 6e746c5f 696e6974 H_Trsm_cntl_init │ │ │ │ - 0x00033a14 00464c41 53485f41 70706c79 5f706976 .FLASH_Apply_piv │ │ │ │ - 0x00033a24 6f74735f 636e746c 5f696e69 7400464c ots_cntl_init.FL │ │ │ │ - 0x00033a34 4153485f 43686f6c 5f636e74 6c5f696e ASH_Chol_cntl_in │ │ │ │ - 0x00033a44 69740046 4c415348 5f4c555f 6e6f7069 it.FLASH_LU_nopi │ │ │ │ - 0x00033a54 765f636e 746c5f69 6e697400 464c4153 v_cntl_init.FLAS │ │ │ │ - 0x00033a64 485f4c55 5f706976 5f636e74 6c5f696e H_LU_piv_cntl_in │ │ │ │ - 0x00033a74 69740046 4c415348 5f4c555f 696e6370 it.FLASH_LU_incp │ │ │ │ - 0x00033a84 69765f63 6e746c5f 696e6974 00464c41 iv_cntl_init.FLA │ │ │ │ - 0x00033a94 53485f54 72696e76 5f636e74 6c5f696e SH_Trinv_cntl_in │ │ │ │ - 0x00033aa4 69740046 4c415348 5f54746d 6d5f636e it.FLASH_Ttmm_cn │ │ │ │ - 0x00033ab4 746c5f69 6e697400 464c4153 485f5379 tl_init.FLASH_Sy │ │ │ │ - 0x00033ac4 6c765f63 6e746c5f 696e6974 00464c41 lv_cntl_init.FLA │ │ │ │ - 0x00033ad4 53485f51 52325f55 545f636e 746c5f69 SH_QR2_UT_cntl_i │ │ │ │ - 0x00033ae4 6e697400 464c4153 485f4341 5152325f nit.FLASH_CAQR2_ │ │ │ │ - 0x00033af4 55545f63 6e746c5f 696e6974 00464c41 UT_cntl_init.FLA │ │ │ │ - 0x00033b04 53485f41 70706c79 5f515f55 545f636e SH_Apply_Q_UT_cn │ │ │ │ - 0x00033b14 746c5f69 6e697400 464c4153 485f4170 tl_init.FLASH_Ap │ │ │ │ - 0x00033b24 706c795f 51325f55 545f636e 746c5f69 ply_Q2_UT_cntl_i │ │ │ │ - 0x00033b34 6e697400 464c4153 485f4170 706c795f nit.FLASH_Apply_ │ │ │ │ - 0x00033b44 43415132 5f55545f 636e746c 5f696e69 CAQ2_UT_cntl_ini │ │ │ │ - 0x00033b54 7400464c 4153485f 4170706c 795f5155 t.FLASH_Apply_QU │ │ │ │ - 0x00033b64 445f5554 5f636e74 6c5f696e 69740046 D_UT_cntl_init.F │ │ │ │ - 0x00033b74 4c415348 5f456967 5f676573 745f636e LASH_Eig_gest_cn │ │ │ │ - 0x00033b84 746c5f69 6e697400 464c4153 485f4c79 tl_init.FLASH_Ly │ │ │ │ - 0x00033b94 61705f63 6e746c5f 696e6974 00464c41 ap_cntl_init.FLA │ │ │ │ - 0x00033ba4 53485f53 5044696e 765f636e 746c5f69 SH_SPDinv_cntl_i │ │ │ │ - 0x00033bb4 6e697400 464c4153 485f5152 5f55545f nit.FLASH_QR_UT_ │ │ │ │ - 0x00033bc4 636e746c 5f696e69 7400464c 4153485f cntl_init.FLASH_ │ │ │ │ - 0x00033bd4 51525f55 545f696e 635f636e 746c5f69 QR_UT_inc_cntl_i │ │ │ │ - 0x00033be4 6e697400 464c4153 485f4c51 5f55545f nit.FLASH_LQ_UT_ │ │ │ │ - 0x00033bf4 636e746c 5f696e69 7400464c 4153485f cntl_init.FLASH_ │ │ │ │ - 0x00033c04 43415152 5f55545f 696e635f 636e746c CAQR_UT_inc_cntl │ │ │ │ - 0x00033c14 5f696e69 7400464c 4153485f 4170706c _init.FLASH_Appl │ │ │ │ - 0x00033c24 795f515f 55545f69 6e635f63 6e746c5f y_Q_UT_inc_cntl_ │ │ │ │ - 0x00033c34 696e6974 00464c41 53485f41 70706c79 init.FLASH_Apply │ │ │ │ - 0x00033c44 5f434151 5f55545f 696e635f 636e746c _CAQ_UT_inc_cntl │ │ │ │ - 0x00033c54 5f696e69 7400464c 4153485f 55446461 _init.FLASH_UDda │ │ │ │ - 0x00033c64 74655f55 545f636e 746c5f69 6e697400 te_UT_cntl_init. │ │ │ │ - 0x00033c74 464c4153 485f5544 64617465 5f55545f FLASH_UDdate_UT_ │ │ │ │ - 0x00033c84 696e635f 636e746c 5f696e69 7400464c inc_cntl_init.FL │ │ │ │ - 0x00033c94 4153485f 4170706c 795f5155 445f5554 ASH_Apply_QUD_UT │ │ │ │ - 0x00033ca4 5f696e63 5f636e74 6c5f696e 69740046 _inc_cntl_init.F │ │ │ │ - 0x00033cb4 4c415348 5f417870 795f636e 746c5f66 LASH_Axpy_cntl_f │ │ │ │ - 0x00033cc4 696e616c 697a6500 464c4153 485f4178 inalize.FLASH_Ax │ │ │ │ - 0x00033cd4 7079745f 636e746c 5f66696e 616c697a pyt_cntl_finaliz │ │ │ │ - 0x00033ce4 6500464c 4153485f 436f7079 5f636e74 e.FLASH_Copy_cnt │ │ │ │ - 0x00033cf4 6c5f6669 6e616c69 7a650046 4c415348 l_finalize.FLASH │ │ │ │ - 0x00033d04 5f436f70 79745f63 6e746c5f 66696e61 _Copyt_cntl_fina │ │ │ │ - 0x00033d14 6c697a65 00464c41 53485f43 6f707972 lize.FLASH_Copyr │ │ │ │ - 0x00033d24 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ - 0x00033d34 4c415348 5f536361 6c5f636e 746c5f66 LASH_Scal_cntl_f │ │ │ │ - 0x00033d44 696e616c 697a6500 464c4153 485f5363 inalize.FLASH_Sc │ │ │ │ - 0x00033d54 616c725f 636e746c 5f66696e 616c697a alr_cntl_finaliz │ │ │ │ - 0x00033d64 6500464c 4153485f 47656d76 5f636e74 e.FLASH_Gemv_cnt │ │ │ │ - 0x00033d74 6c5f6669 6e616c69 7a650046 4c415348 l_finalize.FLASH │ │ │ │ - 0x00033d84 5f547273 765f636e 746c5f66 696e616c _Trsv_cntl_final │ │ │ │ - 0x00033d94 697a6500 464c4153 485f4765 6d6d5f63 ize.FLASH_Gemm_c │ │ │ │ - 0x00033da4 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ - 0x00033db4 53485f48 656d6d5f 636e746c 5f66696e SH_Hemm_cntl_fin │ │ │ │ - 0x00033dc4 616c697a 6500464c 4153485f 4865726b alize.FLASH_Herk │ │ │ │ - 0x00033dd4 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ - 0x00033de4 4c415348 5f486572 326b5f63 6e746c5f LASH_Her2k_cntl_ │ │ │ │ - 0x00033df4 66696e61 6c697a65 00464c41 53485f53 finalize.FLASH_S │ │ │ │ - 0x00033e04 796d6d5f 636e746c 5f66696e 616c697a ymm_cntl_finaliz │ │ │ │ - 0x00033e14 6500464c 4153485f 5379726b 5f636e74 e.FLASH_Syrk_cnt │ │ │ │ - 0x00033e24 6c5f6669 6e616c69 7a650046 4c415348 l_finalize.FLASH │ │ │ │ - 0x00033e34 5f537972 326b5f63 6e746c5f 66696e61 _Syr2k_cntl_fina │ │ │ │ - 0x00033e44 6c697a65 00464c41 53485f54 726d6d5f lize.FLASH_Trmm_ │ │ │ │ - 0x00033e54 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ - 0x00033e64 4153485f 5472736d 5f636e74 6c5f6669 ASH_Trsm_cntl_fi │ │ │ │ - 0x00033e74 6e616c69 7a650046 4c415348 5f417070 nalize.FLASH_App │ │ │ │ - 0x00033e84 6c795f70 69766f74 735f636e 746c5f66 ly_pivots_cntl_f │ │ │ │ - 0x00033e94 696e616c 697a6500 464c4153 485f4368 inalize.FLASH_Ch │ │ │ │ - 0x00033ea4 6f6c5f63 6e746c5f 66696e61 6c697a65 ol_cntl_finalize │ │ │ │ - 0x00033eb4 00464c41 53485f4c 555f6e6f 7069765f .FLASH_LU_nopiv_ │ │ │ │ - 0x00033ec4 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ - 0x00033ed4 4153485f 4c555f70 69765f63 6e746c5f ASH_LU_piv_cntl_ │ │ │ │ - 0x00033ee4 66696e61 6c697a65 00464c41 53485f4c finalize.FLASH_L │ │ │ │ - 0x00033ef4 555f696e 63706976 5f636e74 6c5f6669 U_incpiv_cntl_fi │ │ │ │ - 0x00033f04 6e616c69 7a650046 4c415348 5f547269 nalize.FLASH_Tri │ │ │ │ - 0x00033f14 6e765f63 6e746c5f 66696e61 6c697a65 nv_cntl_finalize │ │ │ │ - 0x00033f24 00464c41 53485f54 746d6d5f 636e746c .FLASH_Ttmm_cntl │ │ │ │ - 0x00033f34 5f66696e 616c697a 6500464c 4153485f _finalize.FLASH_ │ │ │ │ - 0x00033f44 53796c76 5f636e74 6c5f6669 6e616c69 Sylv_cntl_finali │ │ │ │ - 0x00033f54 7a650046 4c415348 5f515232 5f55545f ze.FLASH_QR2_UT_ │ │ │ │ - 0x00033f64 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ - 0x00033f74 4153485f 43415152 325f5554 5f636e74 ASH_CAQR2_UT_cnt │ │ │ │ - 0x00033f84 6c5f6669 6e616c69 7a650046 4c415348 l_finalize.FLASH │ │ │ │ - 0x00033f94 5f417070 6c795f51 5f55545f 636e746c _Apply_Q_UT_cntl │ │ │ │ - 0x00033fa4 5f66696e 616c697a 6500464c 4153485f _finalize.FLASH_ │ │ │ │ - 0x00033fb4 4170706c 795f5132 5f55545f 636e746c Apply_Q2_UT_cntl │ │ │ │ - 0x00033fc4 5f66696e 616c697a 6500464c 4153485f _finalize.FLASH_ │ │ │ │ - 0x00033fd4 4170706c 795f4341 51325f55 545f636e Apply_CAQ2_UT_cn │ │ │ │ - 0x00033fe4 746c5f66 696e616c 697a6500 464c4153 tl_finalize.FLAS │ │ │ │ - 0x00033ff4 485f4170 706c795f 5155445f 55545f63 H_Apply_QUD_UT_c │ │ │ │ - 0x00034004 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ - 0x00034014 53485f45 69675f67 6573745f 636e746c SH_Eig_gest_cntl │ │ │ │ - 0x00034024 5f66696e 616c697a 6500464c 4153485f _finalize.FLASH_ │ │ │ │ - 0x00034034 4c796170 5f636e74 6c5f6669 6e616c69 Lyap_cntl_finali │ │ │ │ - 0x00034044 7a650046 4c415348 5f535044 696e765f ze.FLASH_SPDinv_ │ │ │ │ - 0x00034054 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ - 0x00034064 4153485f 51525f55 545f636e 746c5f66 ASH_QR_UT_cntl_f │ │ │ │ - 0x00034074 696e616c 697a6500 464c4153 485f5152 inalize.FLASH_QR │ │ │ │ - 0x00034084 5f55545f 696e635f 636e746c 5f66696e _UT_inc_cntl_fin │ │ │ │ - 0x00034094 616c697a 6500464c 4153485f 4c515f55 alize.FLASH_LQ_U │ │ │ │ - 0x000340a4 545f636e 746c5f66 696e616c 697a6500 T_cntl_finalize. │ │ │ │ - 0x000340b4 464c4153 485f4341 51525f55 545f696e FLASH_CAQR_UT_in │ │ │ │ - 0x000340c4 635f636e 746c5f66 696e616c 697a6500 c_cntl_finalize. │ │ │ │ - 0x000340d4 464c4153 485f4170 706c795f 515f5554 FLASH_Apply_Q_UT │ │ │ │ - 0x000340e4 5f696e63 5f636e74 6c5f6669 6e616c69 _inc_cntl_finali │ │ │ │ - 0x000340f4 7a650046 4c415348 5f417070 6c795f43 ze.FLASH_Apply_C │ │ │ │ - 0x00034104 41515f55 545f696e 635f636e 746c5f66 AQ_UT_inc_cntl_f │ │ │ │ - 0x00034114 696e616c 697a6500 464c4153 485f5544 inalize.FLASH_UD │ │ │ │ - 0x00034124 64617465 5f55545f 636e746c 5f66696e date_UT_cntl_fin │ │ │ │ - 0x00034134 616c697a 6500464c 4153485f 55446461 alize.FLASH_UDda │ │ │ │ - 0x00034144 74655f55 545f696e 635f636e 746c5f66 te_UT_inc_cntl_f │ │ │ │ - 0x00034154 696e616c 697a6500 464c4153 485f4170 inalize.FLASH_Ap │ │ │ │ - 0x00034164 706c795f 5155445f 55545f69 6e635f63 ply_QUD_UT_inc_c │ │ │ │ - 0x00034174 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ - 0x00034184 5f517565 72795f62 6c6f636b 73697a65 _Query_blocksize │ │ │ │ - 0x00034194 7300666c 615f7470 6f73655f 6273697a s.fla_tpose_bsiz │ │ │ │ - 0x000341a4 6500666c 615f7470 6f73655f 73776170 e.fla_tpose_swap │ │ │ │ - 0x000341b4 5f627369 7a650066 6c615f74 706f7365 _bsize.fla_tpose │ │ │ │ - 0x000341c4 5f636e74 6c5f756e 6200666c 615f7377 _cntl_unb.fla_sw │ │ │ │ - 0x000341d4 61705f63 6e746c5f 626c6173 00666c61 ap_cntl_blas.fla │ │ │ │ - 0x000341e4 5f737761 705f636e 746c5f70 616e656c _swap_cntl_panel │ │ │ │ - 0x000341f4 00666c61 5f74706f 73655f63 6e746c00 .fla_tpose_cntl. │ │ │ │ - 0x00034204 464c415f 426c6f63 6b73697a 655f6672 FLA_Blocksize_fr │ │ │ │ - 0x00034214 65650066 6c615f61 7870795f 636e746c ee.fla_axpy_cntl │ │ │ │ - 0x00034224 5f626c61 7300666c 615f6178 7079745f _blas.fla_axpyt_ │ │ │ │ + 0x00033144 5f517565 72795f62 6c6f636b 73697a65 _Query_blocksize │ │ │ │ + 0x00033154 7300666c 615f7470 6f73655f 6273697a s.fla_tpose_bsiz │ │ │ │ + 0x00033164 6500666c 615f7470 6f73655f 73776170 e.fla_tpose_swap │ │ │ │ + 0x00033174 5f627369 7a650066 6c615f74 706f7365 _bsize.fla_tpose │ │ │ │ + 0x00033184 5f636e74 6c5f756e 6200666c 615f7377 _cntl_unb.fla_sw │ │ │ │ + 0x00033194 61705f63 6e746c5f 626c6173 00666c61 ap_cntl_blas.fla │ │ │ │ + 0x000331a4 5f737761 705f636e 746c5f70 616e656c _swap_cntl_panel │ │ │ │ + 0x000331b4 00666c61 5f74706f 73655f63 6e746c00 .fla_tpose_cntl. │ │ │ │ + 0x000331c4 464c415f 5472616e 73706f73 655f636e FLA_Transpose_cn │ │ │ │ + 0x000331d4 746c5f66 696e616c 697a6500 464c415f tl_finalize.FLA_ │ │ │ │ + 0x000331e4 426c6f63 6b73697a 655f6672 65650046 Blocksize_free.F │ │ │ │ + 0x000331f4 4c415348 5f417870 795f636e 746c5f69 LASH_Axpy_cntl_i │ │ │ │ + 0x00033204 6e697400 464c4153 485f4178 7079745f nit.FLASH_Axpyt_ │ │ │ │ + 0x00033214 636e746c 5f696e69 7400464c 4153485f cntl_init.FLASH_ │ │ │ │ + 0x00033224 436f7079 5f636e74 6c5f696e 69740046 Copy_cntl_init.F │ │ │ │ + 0x00033234 4c415348 5f436f70 79745f63 6e746c5f LASH_Copyt_cntl_ │ │ │ │ + 0x00033244 696e6974 00464c41 53485f43 6f707972 init.FLASH_Copyr │ │ │ │ + 0x00033254 5f636e74 6c5f696e 69740046 4c415348 _cntl_init.FLASH │ │ │ │ + 0x00033264 5f536361 6c5f636e 746c5f69 6e697400 _Scal_cntl_init. │ │ │ │ + 0x00033274 464c4153 485f5363 616c725f 636e746c FLASH_Scalr_cntl │ │ │ │ + 0x00033284 5f696e69 7400464c 4153485f 47656d76 _init.FLASH_Gemv │ │ │ │ + 0x00033294 5f636e74 6c5f696e 69740046 4c415348 _cntl_init.FLASH │ │ │ │ + 0x000332a4 5f547273 765f636e 746c5f69 6e697400 _Trsv_cntl_init. │ │ │ │ + 0x000332b4 464c4153 485f4765 6d6d5f63 6e746c5f FLASH_Gemm_cntl_ │ │ │ │ + 0x000332c4 696e6974 00464c41 53485f48 656d6d5f init.FLASH_Hemm_ │ │ │ │ + 0x000332d4 636e746c 5f696e69 7400464c 4153485f cntl_init.FLASH_ │ │ │ │ + 0x000332e4 4865726b 5f636e74 6c5f696e 69740046 Herk_cntl_init.F │ │ │ │ + 0x000332f4 4c415348 5f486572 326b5f63 6e746c5f LASH_Her2k_cntl_ │ │ │ │ + 0x00033304 696e6974 00464c41 53485f53 796d6d5f init.FLASH_Symm_ │ │ │ │ + 0x00033314 636e746c 5f696e69 7400464c 4153485f cntl_init.FLASH_ │ │ │ │ + 0x00033324 5379726b 5f636e74 6c5f696e 69740046 Syrk_cntl_init.F │ │ │ │ + 0x00033334 4c415348 5f537972 326b5f63 6e746c5f LASH_Syr2k_cntl_ │ │ │ │ + 0x00033344 696e6974 00464c41 53485f54 726d6d5f init.FLASH_Trmm_ │ │ │ │ + 0x00033354 636e746c 5f696e69 7400464c 4153485f cntl_init.FLASH_ │ │ │ │ + 0x00033364 5472736d 5f636e74 6c5f696e 69740046 Trsm_cntl_init.F │ │ │ │ + 0x00033374 4c415348 5f417070 6c795f70 69766f74 LASH_Apply_pivot │ │ │ │ + 0x00033384 735f636e 746c5f69 6e697400 464c4153 s_cntl_init.FLAS │ │ │ │ + 0x00033394 485f4368 6f6c5f63 6e746c5f 696e6974 H_Chol_cntl_init │ │ │ │ + 0x000333a4 00464c41 53485f4c 555f6e6f 7069765f .FLASH_LU_nopiv_ │ │ │ │ + 0x000333b4 636e746c 5f696e69 7400464c 4153485f cntl_init.FLASH_ │ │ │ │ + 0x000333c4 4c555f70 69765f63 6e746c5f 696e6974 LU_piv_cntl_init │ │ │ │ + 0x000333d4 00464c41 53485f4c 555f696e 63706976 .FLASH_LU_incpiv │ │ │ │ + 0x000333e4 5f636e74 6c5f696e 69740046 4c415348 _cntl_init.FLASH │ │ │ │ + 0x000333f4 5f547269 6e765f63 6e746c5f 696e6974 _Trinv_cntl_init │ │ │ │ + 0x00033404 00464c41 53485f54 746d6d5f 636e746c .FLASH_Ttmm_cntl │ │ │ │ + 0x00033414 5f696e69 7400464c 4153485f 53796c76 _init.FLASH_Sylv │ │ │ │ + 0x00033424 5f636e74 6c5f696e 69740046 4c415348 _cntl_init.FLASH │ │ │ │ + 0x00033434 5f515232 5f55545f 636e746c 5f696e69 _QR2_UT_cntl_ini │ │ │ │ + 0x00033444 7400464c 4153485f 43415152 325f5554 t.FLASH_CAQR2_UT │ │ │ │ + 0x00033454 5f636e74 6c5f696e 69740046 4c415348 _cntl_init.FLASH │ │ │ │ + 0x00033464 5f417070 6c795f51 5f55545f 636e746c _Apply_Q_UT_cntl │ │ │ │ + 0x00033474 5f696e69 7400464c 4153485f 4170706c _init.FLASH_Appl │ │ │ │ + 0x00033484 795f5132 5f55545f 636e746c 5f696e69 y_Q2_UT_cntl_ini │ │ │ │ + 0x00033494 7400464c 4153485f 4170706c 795f4341 t.FLASH_Apply_CA │ │ │ │ + 0x000334a4 51325f55 545f636e 746c5f69 6e697400 Q2_UT_cntl_init. │ │ │ │ + 0x000334b4 464c4153 485f4170 706c795f 5155445f FLASH_Apply_QUD_ │ │ │ │ + 0x000334c4 55545f63 6e746c5f 696e6974 00464c41 UT_cntl_init.FLA │ │ │ │ + 0x000334d4 53485f45 69675f67 6573745f 636e746c SH_Eig_gest_cntl │ │ │ │ + 0x000334e4 5f696e69 7400464c 4153485f 4c796170 _init.FLASH_Lyap │ │ │ │ + 0x000334f4 5f636e74 6c5f696e 69740046 4c415348 _cntl_init.FLASH │ │ │ │ + 0x00033504 5f535044 696e765f 636e746c 5f696e69 _SPDinv_cntl_ini │ │ │ │ + 0x00033514 7400464c 4153485f 51525f55 545f636e t.FLASH_QR_UT_cn │ │ │ │ + 0x00033524 746c5f69 6e697400 464c4153 485f5152 tl_init.FLASH_QR │ │ │ │ + 0x00033534 5f55545f 696e635f 636e746c 5f696e69 _UT_inc_cntl_ini │ │ │ │ + 0x00033544 7400464c 4153485f 4c515f55 545f636e t.FLASH_LQ_UT_cn │ │ │ │ + 0x00033554 746c5f69 6e697400 464c4153 485f4341 tl_init.FLASH_CA │ │ │ │ + 0x00033564 51525f55 545f696e 635f636e 746c5f69 QR_UT_inc_cntl_i │ │ │ │ + 0x00033574 6e697400 464c4153 485f4170 706c795f nit.FLASH_Apply_ │ │ │ │ + 0x00033584 515f5554 5f696e63 5f636e74 6c5f696e Q_UT_inc_cntl_in │ │ │ │ + 0x00033594 69740046 4c415348 5f417070 6c795f43 it.FLASH_Apply_C │ │ │ │ + 0x000335a4 41515f55 545f696e 635f636e 746c5f69 AQ_UT_inc_cntl_i │ │ │ │ + 0x000335b4 6e697400 464c4153 485f5544 64617465 nit.FLASH_UDdate │ │ │ │ + 0x000335c4 5f55545f 636e746c 5f696e69 7400464c _UT_cntl_init.FL │ │ │ │ + 0x000335d4 4153485f 55446461 74655f55 545f696e ASH_UDdate_UT_in │ │ │ │ + 0x000335e4 635f636e 746c5f69 6e697400 464c4153 c_cntl_init.FLAS │ │ │ │ + 0x000335f4 485f4170 706c795f 5155445f 55545f69 H_Apply_QUD_UT_i │ │ │ │ + 0x00033604 6e635f63 6e746c5f 696e6974 00464c41 nc_cntl_init.FLA │ │ │ │ + 0x00033614 53485f41 7870795f 636e746c 5f66696e SH_Axpy_cntl_fin │ │ │ │ + 0x00033624 616c697a 6500464c 4153485f 41787079 alize.FLASH_Axpy │ │ │ │ + 0x00033634 745f636e 746c5f66 696e616c 697a6500 t_cntl_finalize. │ │ │ │ + 0x00033644 464c4153 485f436f 70795f63 6e746c5f FLASH_Copy_cntl_ │ │ │ │ + 0x00033654 66696e61 6c697a65 00464c41 53485f43 finalize.FLASH_C │ │ │ │ + 0x00033664 6f707974 5f636e74 6c5f6669 6e616c69 opyt_cntl_finali │ │ │ │ + 0x00033674 7a650046 4c415348 5f436f70 79725f63 ze.FLASH_Copyr_c │ │ │ │ + 0x00033684 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ + 0x00033694 53485f53 63616c5f 636e746c 5f66696e SH_Scal_cntl_fin │ │ │ │ + 0x000336a4 616c697a 6500464c 4153485f 5363616c alize.FLASH_Scal │ │ │ │ + 0x000336b4 725f636e 746c5f66 696e616c 697a6500 r_cntl_finalize. │ │ │ │ + 0x000336c4 464c4153 485f4765 6d765f63 6e746c5f FLASH_Gemv_cntl_ │ │ │ │ + 0x000336d4 66696e61 6c697a65 00464c41 53485f54 finalize.FLASH_T │ │ │ │ + 0x000336e4 7273765f 636e746c 5f66696e 616c697a rsv_cntl_finaliz │ │ │ │ + 0x000336f4 6500464c 4153485f 47656d6d 5f636e74 e.FLASH_Gemm_cnt │ │ │ │ + 0x00033704 6c5f6669 6e616c69 7a650046 4c415348 l_finalize.FLASH │ │ │ │ + 0x00033714 5f48656d 6d5f636e 746c5f66 696e616c _Hemm_cntl_final │ │ │ │ + 0x00033724 697a6500 464c4153 485f4865 726b5f63 ize.FLASH_Herk_c │ │ │ │ + 0x00033734 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ + 0x00033744 53485f48 6572326b 5f636e74 6c5f6669 SH_Her2k_cntl_fi │ │ │ │ + 0x00033754 6e616c69 7a650046 4c415348 5f53796d nalize.FLASH_Sym │ │ │ │ + 0x00033764 6d5f636e 746c5f66 696e616c 697a6500 m_cntl_finalize. │ │ │ │ + 0x00033774 464c4153 485f5379 726b5f63 6e746c5f FLASH_Syrk_cntl_ │ │ │ │ + 0x00033784 66696e61 6c697a65 00464c41 53485f53 finalize.FLASH_S │ │ │ │ + 0x00033794 7972326b 5f636e74 6c5f6669 6e616c69 yr2k_cntl_finali │ │ │ │ + 0x000337a4 7a650046 4c415348 5f54726d 6d5f636e ze.FLASH_Trmm_cn │ │ │ │ + 0x000337b4 746c5f66 696e616c 697a6500 464c4153 tl_finalize.FLAS │ │ │ │ + 0x000337c4 485f5472 736d5f63 6e746c5f 66696e61 H_Trsm_cntl_fina │ │ │ │ + 0x000337d4 6c697a65 00464c41 53485f41 70706c79 lize.FLASH_Apply │ │ │ │ + 0x000337e4 5f706976 6f74735f 636e746c 5f66696e _pivots_cntl_fin │ │ │ │ + 0x000337f4 616c697a 6500464c 4153485f 43686f6c alize.FLASH_Chol │ │ │ │ + 0x00033804 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ + 0x00033814 4c415348 5f4c555f 6e6f7069 765f636e LASH_LU_nopiv_cn │ │ │ │ + 0x00033824 746c5f66 696e616c 697a6500 464c4153 tl_finalize.FLAS │ │ │ │ + 0x00033834 485f4c55 5f706976 5f636e74 6c5f6669 H_LU_piv_cntl_fi │ │ │ │ + 0x00033844 6e616c69 7a650046 4c415348 5f4c555f nalize.FLASH_LU_ │ │ │ │ + 0x00033854 696e6370 69765f63 6e746c5f 66696e61 incpiv_cntl_fina │ │ │ │ + 0x00033864 6c697a65 00464c41 53485f54 72696e76 lize.FLASH_Trinv │ │ │ │ + 0x00033874 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ + 0x00033884 4c415348 5f54746d 6d5f636e 746c5f66 LASH_Ttmm_cntl_f │ │ │ │ + 0x00033894 696e616c 697a6500 464c4153 485f5379 inalize.FLASH_Sy │ │ │ │ + 0x000338a4 6c765f63 6e746c5f 66696e61 6c697a65 lv_cntl_finalize │ │ │ │ + 0x000338b4 00464c41 53485f51 52325f55 545f636e .FLASH_QR2_UT_cn │ │ │ │ + 0x000338c4 746c5f66 696e616c 697a6500 464c4153 tl_finalize.FLAS │ │ │ │ + 0x000338d4 485f4341 5152325f 55545f63 6e746c5f H_CAQR2_UT_cntl_ │ │ │ │ + 0x000338e4 66696e61 6c697a65 00464c41 53485f41 finalize.FLASH_A │ │ │ │ + 0x000338f4 70706c79 5f515f55 545f636e 746c5f66 pply_Q_UT_cntl_f │ │ │ │ + 0x00033904 696e616c 697a6500 464c4153 485f4170 inalize.FLASH_Ap │ │ │ │ + 0x00033914 706c795f 51325f55 545f636e 746c5f66 ply_Q2_UT_cntl_f │ │ │ │ + 0x00033924 696e616c 697a6500 464c4153 485f4170 inalize.FLASH_Ap │ │ │ │ + 0x00033934 706c795f 43415132 5f55545f 636e746c ply_CAQ2_UT_cntl │ │ │ │ + 0x00033944 5f66696e 616c697a 6500464c 4153485f _finalize.FLASH_ │ │ │ │ + 0x00033954 4170706c 795f5155 445f5554 5f636e74 Apply_QUD_UT_cnt │ │ │ │ + 0x00033964 6c5f6669 6e616c69 7a650046 4c415348 l_finalize.FLASH │ │ │ │ + 0x00033974 5f456967 5f676573 745f636e 746c5f66 _Eig_gest_cntl_f │ │ │ │ + 0x00033984 696e616c 697a6500 464c4153 485f4c79 inalize.FLASH_Ly │ │ │ │ + 0x00033994 61705f63 6e746c5f 66696e61 6c697a65 ap_cntl_finalize │ │ │ │ + 0x000339a4 00464c41 53485f53 5044696e 765f636e .FLASH_SPDinv_cn │ │ │ │ + 0x000339b4 746c5f66 696e616c 697a6500 464c4153 tl_finalize.FLAS │ │ │ │ + 0x000339c4 485f5152 5f55545f 636e746c 5f66696e H_QR_UT_cntl_fin │ │ │ │ + 0x000339d4 616c697a 6500464c 4153485f 51525f55 alize.FLASH_QR_U │ │ │ │ + 0x000339e4 545f696e 635f636e 746c5f66 696e616c T_inc_cntl_final │ │ │ │ + 0x000339f4 697a6500 464c4153 485f4c51 5f55545f ize.FLASH_LQ_UT_ │ │ │ │ + 0x00033a04 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ + 0x00033a14 4153485f 43415152 5f55545f 696e635f ASH_CAQR_UT_inc_ │ │ │ │ + 0x00033a24 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ + 0x00033a34 4153485f 4170706c 795f515f 55545f69 ASH_Apply_Q_UT_i │ │ │ │ + 0x00033a44 6e635f63 6e746c5f 66696e61 6c697a65 nc_cntl_finalize │ │ │ │ + 0x00033a54 00464c41 53485f41 70706c79 5f434151 .FLASH_Apply_CAQ │ │ │ │ + 0x00033a64 5f55545f 696e635f 636e746c 5f66696e _UT_inc_cntl_fin │ │ │ │ + 0x00033a74 616c697a 6500464c 4153485f 55446461 alize.FLASH_UDda │ │ │ │ + 0x00033a84 74655f55 545f636e 746c5f66 696e616c te_UT_cntl_final │ │ │ │ + 0x00033a94 697a6500 464c4153 485f5544 64617465 ize.FLASH_UDdate │ │ │ │ + 0x00033aa4 5f55545f 696e635f 636e746c 5f66696e _UT_inc_cntl_fin │ │ │ │ + 0x00033ab4 616c697a 6500464c 4153485f 4170706c alize.FLASH_Appl │ │ │ │ + 0x00033ac4 795f5155 445f5554 5f696e63 5f636e74 y_QUD_UT_inc_cnt │ │ │ │ + 0x00033ad4 6c5f6669 6e616c69 7a650046 4c415f41 l_finalize.FLA_A │ │ │ │ + 0x00033ae4 7870795f 636e746c 5f696e69 7400666c xpy_cntl_init.fl │ │ │ │ + 0x00033af4 615f6178 70795f63 6e746c5f 626c6173 a_axpy_cntl_blas │ │ │ │ + 0x00033b04 00464c41 5f417870 795f636e 746c5f66 .FLA_Axpy_cntl_f │ │ │ │ + 0x00033b14 696e616c 697a6500 464c415f 41787079 inalize.FLA_Axpy │ │ │ │ + 0x00033b24 745f636e 746c5f69 6e697400 464c415f t_cntl_init.FLA_ │ │ │ │ + 0x00033b34 436f7079 5f636e74 6c5f696e 69740046 Copy_cntl_init.F │ │ │ │ + 0x00033b44 4c415f43 6f707974 5f636e74 6c5f696e LA_Copyt_cntl_in │ │ │ │ + 0x00033b54 69740046 4c415f43 6f707972 5f636e74 it.FLA_Copyr_cnt │ │ │ │ + 0x00033b64 6c5f696e 69740046 4c415f53 63616c5f l_init.FLA_Scal_ │ │ │ │ + 0x00033b74 636e746c 5f696e69 7400464c 415f5363 cntl_init.FLA_Sc │ │ │ │ + 0x00033b84 616c725f 636e746c 5f696e69 7400464c alr_cntl_init.FL │ │ │ │ + 0x00033b94 415f4765 6d765f63 6e746c5f 696e6974 A_Gemv_cntl_init │ │ │ │ + 0x00033ba4 00464c41 5f547273 765f636e 746c5f69 .FLA_Trsv_cntl_i │ │ │ │ + 0x00033bb4 6e697400 464c415f 47656d6d 5f636e74 nit.FLA_Gemm_cnt │ │ │ │ + 0x00033bc4 6c5f696e 69740046 4c415f48 656d6d5f l_init.FLA_Hemm_ │ │ │ │ + 0x00033bd4 636e746c 5f696e69 7400464c 415f4865 cntl_init.FLA_He │ │ │ │ + 0x00033be4 726b5f63 6e746c5f 696e6974 00464c41 rk_cntl_init.FLA │ │ │ │ + 0x00033bf4 5f486572 326b5f63 6e746c5f 696e6974 _Her2k_cntl_init │ │ │ │ + 0x00033c04 00464c41 5f53796d 6d5f636e 746c5f69 .FLA_Symm_cntl_i │ │ │ │ + 0x00033c14 6e697400 464c415f 5379726b 5f636e74 nit.FLA_Syrk_cnt │ │ │ │ + 0x00033c24 6c5f696e 69740046 4c415f53 7972326b l_init.FLA_Syr2k │ │ │ │ + 0x00033c34 5f636e74 6c5f696e 69740046 4c415f54 _cntl_init.FLA_T │ │ │ │ + 0x00033c44 726d6d5f 636e746c 5f696e69 7400464c rmm_cntl_init.FL │ │ │ │ + 0x00033c54 415f5472 736d5f63 6e746c5f 696e6974 A_Trsm_cntl_init │ │ │ │ + 0x00033c64 00464c41 5f417070 6c795f70 69766f74 .FLA_Apply_pivot │ │ │ │ + 0x00033c74 735f636e 746c5f69 6e697400 464c415f s_cntl_init.FLA_ │ │ │ │ + 0x00033c84 43686f6c 5f636e74 6c5f696e 69740046 Chol_cntl_init.F │ │ │ │ + 0x00033c94 4c415f4c 555f6e6f 7069765f 636e746c LA_LU_nopiv_cntl │ │ │ │ + 0x00033ca4 5f696e69 7400464c 415f4c55 5f706976 _init.FLA_LU_piv │ │ │ │ + 0x00033cb4 5f636e74 6c5f696e 69740046 4c415f54 _cntl_init.FLA_T │ │ │ │ + 0x00033cc4 72696e76 5f636e74 6c5f696e 69740046 rinv_cntl_init.F │ │ │ │ + 0x00033cd4 4c415f54 746d6d5f 636e746c 5f696e69 LA_Ttmm_cntl_ini │ │ │ │ + 0x00033ce4 7400464c 415f5379 6c765f63 6e746c5f t.FLA_Sylv_cntl_ │ │ │ │ + 0x00033cf4 696e6974 00464c41 5f515232 5f55545f init.FLA_QR2_UT_ │ │ │ │ + 0x00033d04 636e746c 5f696e69 7400464c 415f4341 cntl_init.FLA_CA │ │ │ │ + 0x00033d14 5152325f 55545f63 6e746c5f 696e6974 QR2_UT_cntl_init │ │ │ │ + 0x00033d24 00464c41 5f417070 6c795f51 5f55545f .FLA_Apply_Q_UT_ │ │ │ │ + 0x00033d34 636e746c 5f696e69 7400464c 415f4170 cntl_init.FLA_Ap │ │ │ │ + 0x00033d44 706c795f 51325f55 545f636e 746c5f69 ply_Q2_UT_cntl_i │ │ │ │ + 0x00033d54 6e697400 464c415f 4170706c 795f4341 nit.FLA_Apply_CA │ │ │ │ + 0x00033d64 51325f55 545f636e 746c5f69 6e697400 Q2_UT_cntl_init. │ │ │ │ + 0x00033d74 464c415f 4170706c 795f5155 445f5554 FLA_Apply_QUD_UT │ │ │ │ + 0x00033d84 5f636e74 6c5f696e 69740046 4c415f45 _cntl_init.FLA_E │ │ │ │ + 0x00033d94 69675f67 6573745f 636e746c 5f696e69 ig_gest_cntl_ini │ │ │ │ + 0x00033da4 7400464c 415f4c79 61705f63 6e746c5f t.FLA_Lyap_cntl_ │ │ │ │ + 0x00033db4 696e6974 00464c41 5f535044 696e765f init.FLA_SPDinv_ │ │ │ │ + 0x00033dc4 636e746c 5f696e69 7400464c 415f5152 cntl_init.FLA_QR │ │ │ │ + 0x00033dd4 5f55545f 636e746c 5f696e69 7400464c _UT_cntl_init.FL │ │ │ │ + 0x00033de4 415f4c51 5f55545f 636e746c 5f696e69 A_LQ_UT_cntl_ini │ │ │ │ + 0x00033df4 7400464c 415f5544 64617465 5f55545f t.FLA_UDdate_UT_ │ │ │ │ + 0x00033e04 636e746c 5f696e69 7400464c 415f4865 cntl_init.FLA_He │ │ │ │ + 0x00033e14 73735f55 545f636e 746c5f69 6e697400 ss_UT_cntl_init. │ │ │ │ + 0x00033e24 464c415f 54726964 6961675f 55545f63 FLA_Tridiag_UT_c │ │ │ │ + 0x00033e34 6e746c5f 696e6974 00464c41 5f426964 ntl_init.FLA_Bid │ │ │ │ + 0x00033e44 6961675f 55545f63 6e746c5f 696e6974 iag_UT_cntl_init │ │ │ │ + 0x00033e54 00464c41 5f417870 79745f63 6e746c5f .FLA_Axpyt_cntl_ │ │ │ │ + 0x00033e64 66696e61 6c697a65 00464c41 5f436f70 finalize.FLA_Cop │ │ │ │ + 0x00033e74 795f636e 746c5f66 696e616c 697a6500 y_cntl_finalize. │ │ │ │ + 0x00033e84 464c415f 436f7079 745f636e 746c5f66 FLA_Copyt_cntl_f │ │ │ │ + 0x00033e94 696e616c 697a6500 464c415f 436f7079 inalize.FLA_Copy │ │ │ │ + 0x00033ea4 725f636e 746c5f66 696e616c 697a6500 r_cntl_finalize. │ │ │ │ + 0x00033eb4 464c415f 5363616c 5f636e74 6c5f6669 FLA_Scal_cntl_fi │ │ │ │ + 0x00033ec4 6e616c69 7a650046 4c415f53 63616c72 nalize.FLA_Scalr │ │ │ │ + 0x00033ed4 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ + 0x00033ee4 4c415f47 656d765f 636e746c 5f66696e LA_Gemv_cntl_fin │ │ │ │ + 0x00033ef4 616c697a 6500464c 415f5472 73765f63 alize.FLA_Trsv_c │ │ │ │ + 0x00033f04 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ + 0x00033f14 5f47656d 6d5f636e 746c5f66 696e616c _Gemm_cntl_final │ │ │ │ + 0x00033f24 697a6500 464c415f 48656d6d 5f636e74 ize.FLA_Hemm_cnt │ │ │ │ + 0x00033f34 6c5f6669 6e616c69 7a650046 4c415f48 l_finalize.FLA_H │ │ │ │ + 0x00033f44 65726b5f 636e746c 5f66696e 616c697a erk_cntl_finaliz │ │ │ │ + 0x00033f54 6500464c 415f4865 72326b5f 636e746c e.FLA_Her2k_cntl │ │ │ │ + 0x00033f64 5f66696e 616c697a 6500464c 415f5379 _finalize.FLA_Sy │ │ │ │ + 0x00033f74 6d6d5f63 6e746c5f 66696e61 6c697a65 mm_cntl_finalize │ │ │ │ + 0x00033f84 00464c41 5f537972 6b5f636e 746c5f66 .FLA_Syrk_cntl_f │ │ │ │ + 0x00033f94 696e616c 697a6500 464c415f 53797232 inalize.FLA_Syr2 │ │ │ │ + 0x00033fa4 6b5f636e 746c5f66 696e616c 697a6500 k_cntl_finalize. │ │ │ │ + 0x00033fb4 464c415f 54726d6d 5f636e74 6c5f6669 FLA_Trmm_cntl_fi │ │ │ │ + 0x00033fc4 6e616c69 7a650046 4c415f54 72736d5f nalize.FLA_Trsm_ │ │ │ │ + 0x00033fd4 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ + 0x00033fe4 415f4170 706c795f 7069766f 74735f63 A_Apply_pivots_c │ │ │ │ + 0x00033ff4 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ + 0x00034004 5f43686f 6c5f636e 746c5f66 696e616c _Chol_cntl_final │ │ │ │ + 0x00034014 697a6500 464c415f 4c555f6e 6f706976 ize.FLA_LU_nopiv │ │ │ │ + 0x00034024 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ + 0x00034034 4c415f4c 555f7069 765f636e 746c5f66 LA_LU_piv_cntl_f │ │ │ │ + 0x00034044 696e616c 697a6500 464c415f 5472696e inalize.FLA_Trin │ │ │ │ + 0x00034054 765f636e 746c5f66 696e616c 697a6500 v_cntl_finalize. │ │ │ │ + 0x00034064 464c415f 54746d6d 5f636e74 6c5f6669 FLA_Ttmm_cntl_fi │ │ │ │ + 0x00034074 6e616c69 7a650046 4c415f53 796c765f nalize.FLA_Sylv_ │ │ │ │ + 0x00034084 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ + 0x00034094 415f5152 325f5554 5f636e74 6c5f6669 A_QR2_UT_cntl_fi │ │ │ │ + 0x000340a4 6e616c69 7a650046 4c415f43 41515232 nalize.FLA_CAQR2 │ │ │ │ + 0x000340b4 5f55545f 636e746c 5f66696e 616c697a _UT_cntl_finaliz │ │ │ │ + 0x000340c4 6500464c 415f4170 706c795f 515f5554 e.FLA_Apply_Q_UT │ │ │ │ + 0x000340d4 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ + 0x000340e4 4c415f41 70706c79 5f51325f 55545f63 LA_Apply_Q2_UT_c │ │ │ │ + 0x000340f4 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ + 0x00034104 5f417070 6c795f43 4151325f 55545f63 _Apply_CAQ2_UT_c │ │ │ │ + 0x00034114 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ + 0x00034124 5f417070 6c795f51 55445f55 545f636e _Apply_QUD_UT_cn │ │ │ │ + 0x00034134 746c5f66 696e616c 697a6500 464c415f tl_finalize.FLA_ │ │ │ │ + 0x00034144 4569675f 67657374 5f636e74 6c5f6669 Eig_gest_cntl_fi │ │ │ │ + 0x00034154 6e616c69 7a650046 4c415f4c 7961705f nalize.FLA_Lyap_ │ │ │ │ + 0x00034164 636e746c 5f66696e 616c697a 6500464c cntl_finalize.FL │ │ │ │ + 0x00034174 415f5350 44696e76 5f636e74 6c5f6669 A_SPDinv_cntl_fi │ │ │ │ + 0x00034184 6e616c69 7a650046 4c415f51 525f5554 nalize.FLA_QR_UT │ │ │ │ + 0x00034194 5f636e74 6c5f6669 6e616c69 7a650046 _cntl_finalize.F │ │ │ │ + 0x000341a4 4c415f4c 515f5554 5f636e74 6c5f6669 LA_LQ_UT_cntl_fi │ │ │ │ + 0x000341b4 6e616c69 7a650046 4c415f55 44646174 nalize.FLA_UDdat │ │ │ │ + 0x000341c4 655f5554 5f636e74 6c5f6669 6e616c69 e_UT_cntl_finali │ │ │ │ + 0x000341d4 7a650046 4c415f48 6573735f 55545f63 ze.FLA_Hess_UT_c │ │ │ │ + 0x000341e4 6e746c5f 66696e61 6c697a65 00464c41 ntl_finalize.FLA │ │ │ │ + 0x000341f4 5f547269 64696167 5f55545f 636e746c _Tridiag_UT_cntl │ │ │ │ + 0x00034204 5f66696e 616c697a 6500464c 415f4269 _finalize.FLA_Bi │ │ │ │ + 0x00034214 64696167 5f55545f 636e746c 5f66696e diag_UT_cntl_fin │ │ │ │ + 0x00034224 616c697a 6500666c 615f6178 7079745f alize.fla_axpyt_ │ │ │ │ 0x00034234 636e746c 5f626c61 7300666c 615f636f cntl_blas.fla_co │ │ │ │ 0x00034244 70795f63 6e746c5f 626c6173 00666c61 py_cntl_blas.fla │ │ │ │ - 0x00034254 5f636f70 79725f63 6e746c5f 626c6173 _copyr_cntl_blas │ │ │ │ - 0x00034264 00666c61 5f636f70 79745f63 6e746c5f .fla_copyt_cntl_ │ │ │ │ + 0x00034254 5f636f70 79745f63 6e746c5f 626c6173 _copyt_cntl_blas │ │ │ │ + 0x00034264 00666c61 5f636f70 79725f63 6e746c5f .fla_copyr_cntl_ │ │ │ │ 0x00034274 626c6173 00666c61 5f736361 6c5f636e blas.fla_scal_cn │ │ │ │ - 0x00034284 746c5f62 6c617300 666c615f 7363616c tl_blas.fla_scal │ │ │ │ - 0x00034294 725f636e 746c5f62 6c617300 464c415f r_cntl_blas.FLA_ │ │ │ │ - 0x000342a4 426c6f63 6b73697a 655f6372 65617465 Blocksize_create │ │ │ │ - 0x000342b4 00666c61 73685f61 7870795f 6273697a .flash_axpy_bsiz │ │ │ │ - 0x000342c4 6500666c 6173685f 61787079 5f636e74 e.flash_axpy_cnt │ │ │ │ - 0x000342d4 6c5f626c 61730066 6c617368 5f617870 l_blas.flash_axp │ │ │ │ - 0x000342e4 795f636e 746c5f74 6200666c 6173685f y_cntl_tb.flash_ │ │ │ │ - 0x000342f4 61787079 5f636e74 6c00666c 6173685f axpy_cntl.flash_ │ │ │ │ - 0x00034304 61787079 745f6273 697a6500 666c6173 axpyt_bsize.flas │ │ │ │ - 0x00034314 685f6178 7079745f 636e746c 5f626c61 h_axpyt_cntl_bla │ │ │ │ - 0x00034324 7300666c 6173685f 61787079 745f636e s.flash_axpyt_cn │ │ │ │ - 0x00034334 746c5f74 6200666c 6173685f 61787079 tl_tb.flash_axpy │ │ │ │ - 0x00034344 745f636e 746c5f6c 7200666c 6173685f t_cntl_lr.flash_ │ │ │ │ - 0x00034354 61787079 745f636e 746c0066 6c617368 axpyt_cntl.flash │ │ │ │ - 0x00034364 5f636f70 795f6273 697a6500 666c6173 _copy_bsize.flas │ │ │ │ - 0x00034374 685f636f 70795f63 6e746c5f 626c6173 h_copy_cntl_blas │ │ │ │ - 0x00034384 00666c61 73685f63 6f70795f 636e746c .flash_copy_cntl │ │ │ │ - 0x00034394 5f746200 666c6173 685f636f 70795f63 _tb.flash_copy_c │ │ │ │ - 0x000343a4 6e746c00 666c6173 685f636f 7079725f ntl.flash_copyr_ │ │ │ │ + 0x00034284 746c5f62 6c617300 464c415f 426c6f63 tl_blas.FLA_Bloc │ │ │ │ + 0x00034294 6b73697a 655f6372 65617465 00666c61 ksize_create.fla │ │ │ │ + 0x000342a4 73685f61 7870795f 6273697a 6500666c sh_axpy_bsize.fl │ │ │ │ + 0x000342b4 6173685f 61787079 5f636e74 6c5f626c ash_axpy_cntl_bl │ │ │ │ + 0x000342c4 61730066 6c617368 5f617870 795f636e as.flash_axpy_cn │ │ │ │ + 0x000342d4 746c5f74 6200666c 6173685f 61787079 tl_tb.flash_axpy │ │ │ │ + 0x000342e4 5f636e74 6c00666c 6173685f 61787079 _cntl.flash_axpy │ │ │ │ + 0x000342f4 745f6273 697a6500 666c6173 685f6178 t_bsize.flash_ax │ │ │ │ + 0x00034304 7079745f 636e746c 5f626c61 7300666c pyt_cntl_blas.fl │ │ │ │ + 0x00034314 6173685f 61787079 745f636e 746c5f74 ash_axpyt_cntl_t │ │ │ │ + 0x00034324 6200666c 6173685f 61787079 745f636e b.flash_axpyt_cn │ │ │ │ + 0x00034334 746c5f6c 7200666c 6173685f 61787079 tl_lr.flash_axpy │ │ │ │ + 0x00034344 745f636e 746c0066 6c617368 5f636f70 t_cntl.flash_cop │ │ │ │ + 0x00034354 795f6273 697a6500 666c6173 685f636f y_bsize.flash_co │ │ │ │ + 0x00034364 70795f63 6e746c5f 626c6173 00666c61 py_cntl_blas.fla │ │ │ │ + 0x00034374 73685f63 6f70795f 636e746c 5f746200 sh_copy_cntl_tb. │ │ │ │ + 0x00034384 666c6173 685f636f 70795f63 6e746c00 flash_copy_cntl. │ │ │ │ + 0x00034394 666c615f 7363616c 725f636e 746c5f62 fla_scalr_cntl_b │ │ │ │ + 0x000343a4 6c617300 666c6173 685f636f 7079725f las.flash_copyr_ │ │ │ │ 0x000343b4 6273697a 6500666c 6173685f 636f7079 bsize.flash_copy │ │ │ │ 0x000343c4 725f636e 746c5f62 6c617300 666c6173 r_cntl_blas.flas │ │ │ │ 0x000343d4 685f636f 7079725f 636e746c 00666c61 h_copyr_cntl.fla │ │ │ │ 0x000343e4 73685f63 6f707974 5f627369 7a650066 sh_copyt_bsize.f │ │ │ │ 0x000343f4 6c617368 5f636f70 79745f63 6e746c5f lash_copyt_cntl_ │ │ │ │ 0x00034404 626c6173 00666c61 73685f63 6f707974 blas.flash_copyt │ │ │ │ 0x00034414 5f636e74 6c5f7462 00666c61 73685f63 _cntl_tb.flash_c │ │ │ │ 0x00034424 6f707974 5f636e74 6c5f6c72 00666c61 opyt_cntl_lr.fla │ │ │ │ 0x00034434 73685f63 6f707974 5f636e74 6c00666c sh_copyt_cntl.fl │ │ │ │ - 0x00034444 6173685f 7363616c 5f627369 7a650066 ash_scal_bsize.f │ │ │ │ - 0x00034454 6c617368 5f736361 6c5f636e 746c5f62 lash_scal_cntl_b │ │ │ │ - 0x00034464 6c617300 666c6173 685f7363 616c5f63 las.flash_scal_c │ │ │ │ - 0x00034474 6e746c5f 74620066 6c617368 5f736361 ntl_tb.flash_sca │ │ │ │ - 0x00034484 6c5f636e 746c5f6c 7200666c 6173685f l_cntl_lr.flash_ │ │ │ │ - 0x00034494 7363616c 5f636e74 6c00666c 6173685f scal_cntl.flash_ │ │ │ │ - 0x000344a4 7363616c 725f6273 697a6500 666c6173 scalr_bsize.flas │ │ │ │ - 0x000344b4 685f7363 616c725f 636e746c 5f626c61 h_scalr_cntl_bla │ │ │ │ - 0x000344c4 7300666c 6173685f 7363616c 725f636e s.flash_scalr_cn │ │ │ │ - 0x000344d4 746c0066 6c615f67 656d765f 636e746c tl.fla_gemv_cntl │ │ │ │ - 0x000344e4 5f626c61 7300666c 615f7472 73765f63 _blas.fla_trsv_c │ │ │ │ - 0x000344f4 6e746c5f 626c6173 00666c61 73685f74 ntl_blas.flash_t │ │ │ │ - 0x00034504 7273765f 6273697a 6500666c 6173685f rsv_bsize.flash_ │ │ │ │ - 0x00034514 74727376 5f636e74 6c5f626c 61730066 trsv_cntl_blas.f │ │ │ │ + 0x00034444 6173685f 7363616c 725f6273 697a6500 ash_scalr_bsize. │ │ │ │ + 0x00034454 666c6173 685f7363 616c725f 636e746c flash_scalr_cntl │ │ │ │ + 0x00034464 5f626c61 7300666c 6173685f 7363616c _blas.flash_scal │ │ │ │ + 0x00034474 5f636e74 6c5f7462 00666c61 73685f73 _cntl_tb.flash_s │ │ │ │ + 0x00034484 63616c72 5f636e74 6c00666c 615f6765 calr_cntl.fla_ge │ │ │ │ + 0x00034494 6d765f63 6e746c5f 626c6173 00666c61 mv_cntl_blas.fla │ │ │ │ + 0x000344a4 5f747273 765f636e 746c5f62 6c617300 _trsv_cntl_blas. │ │ │ │ + 0x000344b4 666c6173 685f7363 616c5f62 73697a65 flash_scal_bsize │ │ │ │ + 0x000344c4 00666c61 73685f73 63616c5f 636e746c .flash_scal_cntl │ │ │ │ + 0x000344d4 5f626c61 7300666c 6173685f 7363616c _blas.flash_scal │ │ │ │ + 0x000344e4 5f636e74 6c5f6c72 00666c61 73685f73 _cntl_lr.flash_s │ │ │ │ + 0x000344f4 63616c5f 636e746c 00666c61 73685f67 cal_cntl.flash_g │ │ │ │ + 0x00034504 656d765f 6273697a 6500666c 6173685f emv_bsize.flash_ │ │ │ │ + 0x00034514 67656d76 5f636e74 6c5f626c 61730066 gemv_cntl_blas.f │ │ │ │ 0x00034524 6c617368 5f67656d 765f636e 746c5f63 lash_gemv_cntl_c │ │ │ │ - 0x00034534 705f6276 00666c61 73685f74 7273765f p_bv.flash_trsv_ │ │ │ │ - 0x00034544 636e746c 00666c61 73685f67 656d765f cntl.flash_gemv_ │ │ │ │ - 0x00034554 6273697a 6500666c 6173685f 67656d76 bsize.flash_gemv │ │ │ │ - 0x00034564 5f636e74 6c5f626c 61730066 6c617368 _cntl_blas.flash │ │ │ │ - 0x00034574 5f67656d 765f636e 746c5f72 705f6276 _gemv_cntl_rp_bv │ │ │ │ - 0x00034584 00666c61 73685f67 656d765f 636e746c .flash_gemv_cntl │ │ │ │ - 0x00034594 5f666d5f 72700066 6c617368 5f67656d _fm_rp.flash_gem │ │ │ │ - 0x000345a4 765f636e 746c5f66 6d5f6370 00666c61 v_cntl_fm_cp.fla │ │ │ │ + 0x00034534 705f6276 00666c61 73685f67 656d765f p_bv.flash_gemv_ │ │ │ │ + 0x00034544 636e746c 5f72705f 62760066 6c617368 cntl_rp_bv.flash │ │ │ │ + 0x00034554 5f67656d 765f636e 746c5f66 6d5f7270 _gemv_cntl_fm_rp │ │ │ │ + 0x00034564 00666c61 73685f67 656d765f 636e746c .flash_gemv_cntl │ │ │ │ + 0x00034574 5f666d5f 63700066 6c617368 5f747273 _fm_cp.flash_trs │ │ │ │ + 0x00034584 765f6273 697a6500 666c6173 685f7472 v_bsize.flash_tr │ │ │ │ + 0x00034594 73765f63 6e746c5f 626c6173 00666c61 sv_cntl_blas.fla │ │ │ │ + 0x000345a4 73685f74 7273765f 636e746c 00666c61 sh_trsv_cntl.fla │ │ │ │ 0x000345b4 5f67656d 6d5f7661 72315f62 73697a65 _gemm_var1_bsize │ │ │ │ 0x000345c4 00666c61 5f67656d 6d5f7661 72335f62 .fla_gemm_var3_b │ │ │ │ 0x000345d4 73697a65 00666c61 5f67656d 6d5f7661 size.fla_gemm_va │ │ │ │ 0x000345e4 72355f62 73697a65 00666c61 5f67656d r5_bsize.fla_gem │ │ │ │ 0x000345f4 6d5f636e 746c5f62 6c617300 666c615f m_cntl_blas.fla_ │ │ │ │ 0x00034604 67656d6d 5f636e74 6c5f7062 5f626200 gemm_cntl_pb_bb. │ │ │ │ 0x00034614 666c615f 67656d6d 5f636e74 6c5f6270 fla_gemm_cntl_bp │ │ │ │ @@ -2866,134 +2866,134 @@ │ │ │ │ 0x00034954 5f636e74 6c5f6d6d 00666c61 5f73796d _cntl_mm.fla_sym │ │ │ │ 0x00034964 6d5f7661 72315f62 73697a65 00666c61 m_var1_bsize.fla │ │ │ │ 0x00034974 5f73796d 6d5f7661 72395f62 73697a65 _symm_var9_bsize │ │ │ │ 0x00034984 00666c61 5f73796d 6d5f636e 746c5f62 .fla_symm_cntl_b │ │ │ │ 0x00034994 6c617300 666c615f 73796d6d 5f636e74 las.fla_symm_cnt │ │ │ │ 0x000349a4 6c5f6270 00666c61 5f73796d 6d5f636e l_bp.fla_symm_cn │ │ │ │ 0x000349b4 746c5f6d 7000666c 615f7379 6d6d5f63 tl_mp.fla_symm_c │ │ │ │ - 0x000349c4 6e746c5f 6d6d0066 6c615f73 7972326b ntl_mm.fla_syr2k │ │ │ │ - 0x000349d4 5f766172 335f6273 697a6500 666c615f _var3_bsize.fla_ │ │ │ │ - 0x000349e4 73797232 6b5f7661 72395f62 73697a65 syr2k_var9_bsize │ │ │ │ - 0x000349f4 00666c61 5f737972 326b5f63 6e746c5f .fla_syr2k_cntl_ │ │ │ │ - 0x00034a04 626c6173 00666c61 5f737972 326b5f63 blas.fla_syr2k_c │ │ │ │ - 0x00034a14 6e746c5f 69700066 6c615f73 7972326b ntl_ip.fla_syr2k │ │ │ │ - 0x00034a24 5f636e74 6c5f6f70 00666c61 5f737972 _cntl_op.fla_syr │ │ │ │ - 0x00034a34 326b5f63 6e746c5f 6d6d0066 6c615f73 2k_cntl_mm.fla_s │ │ │ │ - 0x00034a44 79726b5f 76617232 5f627369 7a650066 yrk_var2_bsize.f │ │ │ │ - 0x00034a54 6c615f73 79726b5f 76617235 5f627369 la_syrk_var5_bsi │ │ │ │ - 0x00034a64 7a650066 6c615f73 79726b5f 636e746c ze.fla_syrk_cntl │ │ │ │ - 0x00034a74 5f626c61 7300666c 615f7379 726b5f63 _blas.fla_syrk_c │ │ │ │ - 0x00034a84 6e746c5f 69700066 6c615f73 79726b5f ntl_ip.fla_syrk_ │ │ │ │ - 0x00034a94 636e746c 5f6f7000 666c615f 7379726b cntl_op.fla_syrk │ │ │ │ + 0x000349c4 6e746c5f 6d6d0066 6c615f73 79726b5f ntl_mm.fla_syrk_ │ │ │ │ + 0x000349d4 76617232 5f627369 7a650066 6c615f73 var2_bsize.fla_s │ │ │ │ + 0x000349e4 79726b5f 76617235 5f627369 7a650066 yrk_var5_bsize.f │ │ │ │ + 0x000349f4 6c615f73 79726b5f 636e746c 5f626c61 la_syrk_cntl_bla │ │ │ │ + 0x00034a04 7300666c 615f7379 726b5f63 6e746c5f s.fla_syrk_cntl_ │ │ │ │ + 0x00034a14 69700066 6c615f73 79726b5f 636e746c ip.fla_syrk_cntl │ │ │ │ + 0x00034a24 5f6f7000 666c615f 7379726b 5f636e74 _op.fla_syrk_cnt │ │ │ │ + 0x00034a34 6c5f6d6d 00666c61 5f737972 326b5f76 l_mm.fla_syr2k_v │ │ │ │ + 0x00034a44 6172335f 6273697a 6500666c 615f7379 ar3_bsize.fla_sy │ │ │ │ + 0x00034a54 72326b5f 76617239 5f627369 7a650066 r2k_var9_bsize.f │ │ │ │ + 0x00034a64 6c615f73 7972326b 5f636e74 6c5f626c la_syr2k_cntl_bl │ │ │ │ + 0x00034a74 61730066 6c615f73 7972326b 5f636e74 as.fla_syr2k_cnt │ │ │ │ + 0x00034a84 6c5f6970 00666c61 5f737972 326b5f63 l_ip.fla_syr2k_c │ │ │ │ + 0x00034a94 6e746c5f 6f700066 6c615f73 7972326b ntl_op.fla_syr2k │ │ │ │ 0x00034aa4 5f636e74 6c5f6d6d 00666c61 5f74726d _cntl_mm.fla_trm │ │ │ │ 0x00034ab4 6d5f7661 72315f62 73697a65 00666c61 m_var1_bsize.fla │ │ │ │ 0x00034ac4 5f74726d 6d5f7661 72335f62 73697a65 _trmm_var3_bsize │ │ │ │ 0x00034ad4 00666c61 5f74726d 6d5f636e 746c5f62 .fla_trmm_cntl_b │ │ │ │ 0x00034ae4 6c617300 666c615f 74726d6d 5f636e74 las.fla_trmm_cnt │ │ │ │ 0x00034af4 6c5f6270 00666c61 5f74726d 6d5f636e l_bp.fla_trmm_cn │ │ │ │ 0x00034b04 746c5f6d 7000666c 615f7472 6d6d5f63 tl_mp.fla_trmm_c │ │ │ │ 0x00034b14 6e746c5f 6d6d0066 6c615f74 72736d5f ntl_mm.fla_trsm_ │ │ │ │ 0x00034b24 76617232 5f627369 7a650066 6c615f74 var2_bsize.fla_t │ │ │ │ 0x00034b34 72736d5f 76617233 5f627369 7a650066 rsm_var3_bsize.f │ │ │ │ 0x00034b44 6c615f74 72736d5f 636e746c 5f626c61 la_trsm_cntl_bla │ │ │ │ 0x00034b54 7300666c 615f7472 736d5f63 6e746c5f s.fla_trsm_cntl_ │ │ │ │ 0x00034b64 62700066 6c615f74 72736d5f 636e746c bp.fla_trsm_cntl │ │ │ │ 0x00034b74 5f6d7000 666c615f 7472736d 5f636e74 _mp.fla_trsm_cnt │ │ │ │ - 0x00034b84 6c5f6d6d 00666c61 73685f67 656d6d5f l_mm.flash_gemm_ │ │ │ │ - 0x00034b94 6273697a 6500666c 6173685f 67656d6d bsize.flash_gemm │ │ │ │ - 0x00034ba4 5f636e74 6c5f626c 61730066 6c617368 _cntl_blas.flash │ │ │ │ - 0x00034bb4 5f67656d 6d5f636e 746c5f70 625f6262 _gemm_cntl_pb_bb │ │ │ │ + 0x00034b84 6c5f6d6d 00666c61 73685f68 6572326b l_mm.flash_her2k │ │ │ │ + 0x00034b94 5f627369 7a650066 6c617368 5f686572 _bsize.flash_her │ │ │ │ + 0x00034ba4 326b5f63 6e746c5f 626c6173 00666c61 2k_cntl_blas.fla │ │ │ │ + 0x00034bb4 73685f68 6572326b 5f636e74 6c5f6970 sh_her2k_cntl_ip │ │ │ │ 0x00034bc4 00666c61 73685f67 656d6d5f 636e746c .flash_gemm_cntl │ │ │ │ - 0x00034bd4 5f62705f 62620066 6c617368 5f67656d _bp_bb.flash_gem │ │ │ │ - 0x00034be4 6d5f636e 746c5f69 705f6262 00666c61 m_cntl_ip_bb.fla │ │ │ │ - 0x00034bf4 73685f67 656d6d5f 636e746c 5f6d705f sh_gemm_cntl_mp_ │ │ │ │ - 0x00034c04 69700066 6c617368 5f67656d 6d5f636e ip.flash_gemm_cn │ │ │ │ - 0x00034c14 746c5f6f 705f6270 00666c61 73685f67 tl_op_bp.flash_g │ │ │ │ - 0x00034c24 656d6d5f 636e746c 5f706d5f 69700066 emm_cntl_pm_ip.f │ │ │ │ - 0x00034c34 6c617368 5f67656d 6d5f636e 746c5f6f lash_gemm_cntl_o │ │ │ │ - 0x00034c44 705f7062 00666c61 73685f67 656d6d5f p_pb.flash_gemm_ │ │ │ │ - 0x00034c54 636e746c 5f6d705f 70620066 6c617368 cntl_mp_pb.flash │ │ │ │ - 0x00034c64 5f67656d 6d5f636e 746c5f70 6d5f6270 _gemm_cntl_pm_bp │ │ │ │ - 0x00034c74 00666c61 73685f67 656d6d5f 636e746c .flash_gemm_cntl │ │ │ │ - 0x00034c84 5f6d6d5f 706d0066 6c617368 5f67656d _mm_pm.flash_gem │ │ │ │ - 0x00034c94 6d5f636e 746c5f6d 6d5f6d70 00666c61 m_cntl_mm_mp.fla │ │ │ │ - 0x00034ca4 73685f67 656d6d5f 636e746c 5f6d6d5f sh_gemm_cntl_mm_ │ │ │ │ - 0x00034cb4 6f700066 6c617368 5f67656d 6d5f636e op.flash_gemm_cn │ │ │ │ - 0x00034cc4 746c5f6d 6d00666c 6173685f 67656d6d tl_mm.flash_gemm │ │ │ │ - 0x00034cd4 5f636e74 6c5f6d70 00666c61 73685f67 _cntl_mp.flash_g │ │ │ │ - 0x00034ce4 656d6d5f 636e746c 5f706d00 666c6173 emm_cntl_pm.flas │ │ │ │ - 0x00034cf4 685f6765 6d6d5f63 6e746c5f 6f700066 h_gemm_cntl_op.f │ │ │ │ - 0x00034d04 6c617368 5f67656d 6d5f636e 746c5f70 lash_gemm_cntl_p │ │ │ │ - 0x00034d14 6200666c 6173685f 67656d6d 5f636e74 b.flash_gemm_cnt │ │ │ │ - 0x00034d24 6c5f6270 00666c61 73685f67 656d6d5f l_bp.flash_gemm_ │ │ │ │ - 0x00034d34 636e746c 5f697000 666c6173 685f6865 cntl_ip.flash_he │ │ │ │ - 0x00034d44 6d6d5f62 73697a65 00666c61 73685f68 mm_bsize.flash_h │ │ │ │ - 0x00034d54 656d6d5f 636e746c 5f626c61 7300666c emm_cntl_blas.fl │ │ │ │ - 0x00034d64 6173685f 68656d6d 5f636e74 6c5f6270 ash_hemm_cntl_bp │ │ │ │ - 0x00034d74 00666c61 73685f68 656d6d5f 636e746c .flash_hemm_cntl │ │ │ │ - 0x00034d84 5f6d7000 666c6173 685f6865 6d6d5f63 _mp.flash_hemm_c │ │ │ │ - 0x00034d94 6e746c5f 6d6d0066 6c617368 5f686572 ntl_mm.flash_her │ │ │ │ - 0x00034da4 326b5f62 73697a65 00666c61 73685f68 2k_bsize.flash_h │ │ │ │ - 0x00034db4 6572326b 5f636e74 6c5f626c 61730066 er2k_cntl_blas.f │ │ │ │ - 0x00034dc4 6c617368 5f686572 326b5f63 6e746c5f lash_her2k_cntl_ │ │ │ │ - 0x00034dd4 69700066 6c617368 5f686572 326b5f63 ip.flash_her2k_c │ │ │ │ - 0x00034de4 6e746c5f 6f700066 6c617368 5f686572 ntl_op.flash_her │ │ │ │ - 0x00034df4 326b5f63 6e746c5f 6d6d0066 6c617368 2k_cntl_mm.flash │ │ │ │ - 0x00034e04 5f686572 6b5f6273 697a6500 666c6173 _herk_bsize.flas │ │ │ │ - 0x00034e14 685f6865 726b5f63 6e746c5f 626c6173 h_herk_cntl_blas │ │ │ │ - 0x00034e24 00666c61 73685f68 65726b5f 636e746c .flash_herk_cntl │ │ │ │ - 0x00034e34 5f697000 666c6173 685f6865 726b5f63 _ip.flash_herk_c │ │ │ │ - 0x00034e44 6e746c5f 6f700066 6c617368 5f686572 ntl_op.flash_her │ │ │ │ - 0x00034e54 6b5f636e 746c5f6d 6d00666c 6173685f k_cntl_mm.flash_ │ │ │ │ - 0x00034e64 73796d6d 5f627369 7a650066 6c617368 symm_bsize.flash │ │ │ │ - 0x00034e74 5f73796d 6d5f636e 746c5f62 6c617300 _symm_cntl_blas. │ │ │ │ - 0x00034e84 666c6173 685f7379 6d6d5f63 6e746c5f flash_symm_cntl_ │ │ │ │ - 0x00034e94 62700066 6c617368 5f73796d 6d5f636e bp.flash_symm_cn │ │ │ │ - 0x00034ea4 746c5f6d 7000666c 6173685f 73796d6d tl_mp.flash_symm │ │ │ │ + 0x00034bd4 5f70625f 62620066 6c617368 5f686572 _pb_bb.flash_her │ │ │ │ + 0x00034be4 326b5f63 6e746c5f 6f700066 6c617368 2k_cntl_op.flash │ │ │ │ + 0x00034bf4 5f686572 326b5f63 6e746c5f 6d6d0066 _her2k_cntl_mm.f │ │ │ │ + 0x00034c04 6c617368 5f67656d 6d5f6273 697a6500 lash_gemm_bsize. │ │ │ │ + 0x00034c14 666c6173 685f6765 6d6d5f63 6e746c5f flash_gemm_cntl_ │ │ │ │ + 0x00034c24 626c6173 00666c61 73685f67 656d6d5f blas.flash_gemm_ │ │ │ │ + 0x00034c34 636e746c 5f62705f 62620066 6c617368 cntl_bp_bb.flash │ │ │ │ + 0x00034c44 5f67656d 6d5f636e 746c5f69 705f6262 _gemm_cntl_ip_bb │ │ │ │ + 0x00034c54 00666c61 73685f67 656d6d5f 636e746c .flash_gemm_cntl │ │ │ │ + 0x00034c64 5f6d705f 69700066 6c617368 5f67656d _mp_ip.flash_gem │ │ │ │ + 0x00034c74 6d5f636e 746c5f6f 705f6270 00666c61 m_cntl_op_bp.fla │ │ │ │ + 0x00034c84 73685f67 656d6d5f 636e746c 5f706d5f sh_gemm_cntl_pm_ │ │ │ │ + 0x00034c94 69700066 6c617368 5f67656d 6d5f636e ip.flash_gemm_cn │ │ │ │ + 0x00034ca4 746c5f6f 705f7062 00666c61 73685f67 tl_op_pb.flash_g │ │ │ │ + 0x00034cb4 656d6d5f 636e746c 5f6d705f 70620066 emm_cntl_mp_pb.f │ │ │ │ + 0x00034cc4 6c617368 5f67656d 6d5f636e 746c5f70 lash_gemm_cntl_p │ │ │ │ + 0x00034cd4 6d5f6270 00666c61 73685f67 656d6d5f m_bp.flash_gemm_ │ │ │ │ + 0x00034ce4 636e746c 5f6d6d5f 706d0066 6c617368 cntl_mm_pm.flash │ │ │ │ + 0x00034cf4 5f67656d 6d5f636e 746c5f6d 6d5f6d70 _gemm_cntl_mm_mp │ │ │ │ + 0x00034d04 00666c61 73685f67 656d6d5f 636e746c .flash_gemm_cntl │ │ │ │ + 0x00034d14 5f6d6d5f 6f700066 6c617368 5f67656d _mm_op.flash_gem │ │ │ │ + 0x00034d24 6d5f636e 746c5f6d 6d00666c 6173685f m_cntl_mm.flash_ │ │ │ │ + 0x00034d34 67656d6d 5f636e74 6c5f6d70 00666c61 gemm_cntl_mp.fla │ │ │ │ + 0x00034d44 73685f67 656d6d5f 636e746c 5f706d00 sh_gemm_cntl_pm. │ │ │ │ + 0x00034d54 666c6173 685f6765 6d6d5f63 6e746c5f flash_gemm_cntl_ │ │ │ │ + 0x00034d64 6f700066 6c617368 5f67656d 6d5f636e op.flash_gemm_cn │ │ │ │ + 0x00034d74 746c5f70 6200666c 6173685f 67656d6d tl_pb.flash_gemm │ │ │ │ + 0x00034d84 5f636e74 6c5f6270 00666c61 73685f67 _cntl_bp.flash_g │ │ │ │ + 0x00034d94 656d6d5f 636e746c 5f697000 666c6173 emm_cntl_ip.flas │ │ │ │ + 0x00034da4 685f6865 726b5f62 73697a65 00666c61 h_herk_bsize.fla │ │ │ │ + 0x00034db4 73685f68 65726b5f 636e746c 5f626c61 sh_herk_cntl_bla │ │ │ │ + 0x00034dc4 7300666c 6173685f 6865726b 5f636e74 s.flash_herk_cnt │ │ │ │ + 0x00034dd4 6c5f6970 00666c61 73685f68 65726b5f l_ip.flash_herk_ │ │ │ │ + 0x00034de4 636e746c 5f6f7000 666c6173 685f6865 cntl_op.flash_he │ │ │ │ + 0x00034df4 726b5f63 6e746c5f 6d6d0066 6c617368 rk_cntl_mm.flash │ │ │ │ + 0x00034e04 5f73796d 6d5f6273 697a6500 666c6173 _symm_bsize.flas │ │ │ │ + 0x00034e14 685f7379 6d6d5f63 6e746c5f 626c6173 h_symm_cntl_blas │ │ │ │ + 0x00034e24 00666c61 73685f73 796d6d5f 636e746c .flash_symm_cntl │ │ │ │ + 0x00034e34 5f627000 666c6173 685f7379 6d6d5f63 _bp.flash_symm_c │ │ │ │ + 0x00034e44 6e746c5f 6d700066 6c617368 5f73796d ntl_mp.flash_sym │ │ │ │ + 0x00034e54 6d5f636e 746c5f6d 6d00666c 6173685f m_cntl_mm.flash_ │ │ │ │ + 0x00034e64 68656d6d 5f627369 7a650066 6c617368 hemm_bsize.flash │ │ │ │ + 0x00034e74 5f68656d 6d5f636e 746c5f62 6c617300 _hemm_cntl_blas. │ │ │ │ + 0x00034e84 666c6173 685f6865 6d6d5f63 6e746c5f flash_hemm_cntl_ │ │ │ │ + 0x00034e94 62700066 6c617368 5f68656d 6d5f636e bp.flash_hemm_cn │ │ │ │ + 0x00034ea4 746c5f6d 7000666c 6173685f 68656d6d tl_mp.flash_hemm │ │ │ │ 0x00034eb4 5f636e74 6c5f6d6d 00666c61 73685f73 _cntl_mm.flash_s │ │ │ │ - 0x00034ec4 7972326b 5f627369 7a650066 6c617368 yr2k_bsize.flash │ │ │ │ - 0x00034ed4 5f737972 326b5f63 6e746c5f 626c6173 _syr2k_cntl_blas │ │ │ │ - 0x00034ee4 00666c61 73685f73 7972326b 5f636e74 .flash_syr2k_cnt │ │ │ │ - 0x00034ef4 6c5f6970 00666c61 73685f73 7972326b l_ip.flash_syr2k │ │ │ │ - 0x00034f04 5f636e74 6c5f6f70 00666c61 73685f73 _cntl_op.flash_s │ │ │ │ - 0x00034f14 7972326b 5f636e74 6c5f6d6d 00666c61 yr2k_cntl_mm.fla │ │ │ │ - 0x00034f24 73685f73 79726b5f 6273697a 6500666c sh_syrk_bsize.fl │ │ │ │ - 0x00034f34 6173685f 7379726b 5f636e74 6c5f626c ash_syrk_cntl_bl │ │ │ │ - 0x00034f44 61730066 6c617368 5f737972 6b5f636e as.flash_syrk_cn │ │ │ │ - 0x00034f54 746c5f69 7000666c 6173685f 7379726b tl_ip.flash_syrk │ │ │ │ - 0x00034f64 5f636e74 6c5f6f70 00666c61 73685f73 _cntl_op.flash_s │ │ │ │ - 0x00034f74 79726b5f 636e746c 5f6d6d00 666c6173 yrk_cntl_mm.flas │ │ │ │ + 0x00034ec4 79726b5f 6273697a 6500666c 6173685f yrk_bsize.flash_ │ │ │ │ + 0x00034ed4 7379726b 5f636e74 6c5f626c 61730066 syrk_cntl_blas.f │ │ │ │ + 0x00034ee4 6c617368 5f737972 6b5f636e 746c5f69 lash_syrk_cntl_i │ │ │ │ + 0x00034ef4 7000666c 6173685f 7379726b 5f636e74 p.flash_syrk_cnt │ │ │ │ + 0x00034f04 6c5f6f70 00666c61 73685f73 79726b5f l_op.flash_syrk_ │ │ │ │ + 0x00034f14 636e746c 5f6d6d00 666c6173 685f7379 cntl_mm.flash_sy │ │ │ │ + 0x00034f24 72326b5f 6273697a 6500666c 6173685f r2k_bsize.flash_ │ │ │ │ + 0x00034f34 73797232 6b5f636e 746c5f62 6c617300 syr2k_cntl_blas. │ │ │ │ + 0x00034f44 666c6173 685f7379 72326b5f 636e746c flash_syr2k_cntl │ │ │ │ + 0x00034f54 5f697000 666c6173 685f7379 72326b5f _ip.flash_syr2k_ │ │ │ │ + 0x00034f64 636e746c 5f6f7000 666c6173 685f7379 cntl_op.flash_sy │ │ │ │ + 0x00034f74 72326b5f 636e746c 5f6d6d00 666c6173 r2k_cntl_mm.flas │ │ │ │ 0x00034f84 685f7472 6d6d5f62 73697a65 00666c61 h_trmm_bsize.fla │ │ │ │ 0x00034f94 73685f74 726d6d5f 636e746c 5f626c61 sh_trmm_cntl_bla │ │ │ │ 0x00034fa4 7300666c 6173685f 74726d6d 5f636e74 s.flash_trmm_cnt │ │ │ │ 0x00034fb4 6c5f6270 00666c61 73685f74 726d6d5f l_bp.flash_trmm_ │ │ │ │ 0x00034fc4 636e746c 5f6d7000 666c6173 685f7472 cntl_mp.flash_tr │ │ │ │ 0x00034fd4 6d6d5f63 6e746c5f 6d6d0046 4c415f42 mm_cntl_mm.FLA_B │ │ │ │ 0x00034fe4 6c6f636b 73697a65 5f736361 6c650066 locksize_scale.f │ │ │ │ 0x00034ff4 6c615f61 70636171 3275745f 76617231 la_apcaq2ut_var1 │ │ │ │ 0x00035004 5f627369 7a650066 6c615f61 70636171 _bsize.fla_apcaq │ │ │ │ 0x00035014 3275745f 636e746c 5f6c6561 6600666c 2ut_cntl_leaf.fl │ │ │ │ - 0x00035024 615f6170 71327574 5f766172 315f6273 a_apq2ut_var1_bs │ │ │ │ - 0x00035034 697a6500 666c615f 61707132 75745f63 ize.fla_apq2ut_c │ │ │ │ - 0x00035044 6e746c5f 6c656166 00666c61 73685f74 ntl_leaf.flash_t │ │ │ │ - 0x00035054 72736d5f 6273697a 6500666c 6173685f rsm_bsize.flash_ │ │ │ │ - 0x00035064 7472736d 5f636e74 6c5f626c 61730066 trsm_cntl_blas.f │ │ │ │ - 0x00035074 6c617368 5f747273 6d5f636e 746c5f62 lash_trsm_cntl_b │ │ │ │ - 0x00035084 7000666c 6173685f 7472736d 5f636e74 p.flash_trsm_cnt │ │ │ │ - 0x00035094 6c5f6d70 00666c61 73685f74 72736d5f l_mp.flash_trsm_ │ │ │ │ - 0x000350a4 636e746c 5f6d6d00 666c615f 61707175 cntl_mm.fla_apqu │ │ │ │ - 0x000350b4 6475745f 76617231 5f627369 7a650066 dut_var1_bsize.f │ │ │ │ - 0x000350c4 6c615f61 70717564 75745f63 6e746c5f la_apqudut_cntl_ │ │ │ │ - 0x000350d4 6c656166 00666c61 5f617071 75745f76 leaf.fla_apqut_v │ │ │ │ - 0x000350e4 6172325f 6273697a 6500666c 615f6170 ar2_bsize.fla_ap │ │ │ │ - 0x000350f4 7175745f 76617231 5f627369 7a650066 qut_var1_bsize.f │ │ │ │ - 0x00035104 6c615f61 70717574 5f636e74 6c5f6c65 la_apqut_cntl_le │ │ │ │ - 0x00035114 61660066 6c615f61 70717574 5f636e74 af.fla_apqut_cnt │ │ │ │ - 0x00035124 6c00666c 615f6170 7069765f 636e746c l.fla_appiv_cntl │ │ │ │ - 0x00035134 5f6c6561 6600666c 615f6269 64696167 _leaf.fla_bidiag │ │ │ │ + 0x00035024 6173685f 7472736d 5f627369 7a650066 ash_trsm_bsize.f │ │ │ │ + 0x00035034 6c617368 5f747273 6d5f636e 746c5f62 lash_trsm_cntl_b │ │ │ │ + 0x00035044 6c617300 666c6173 685f7472 736d5f63 las.flash_trsm_c │ │ │ │ + 0x00035054 6e746c5f 62700066 6c617368 5f747273 ntl_bp.flash_trs │ │ │ │ + 0x00035064 6d5f636e 746c5f6d 7000666c 6173685f m_cntl_mp.flash_ │ │ │ │ + 0x00035074 7472736d 5f636e74 6c5f6d6d 00666c61 trsm_cntl_mm.fla │ │ │ │ + 0x00035084 5f617071 3275745f 76617231 5f627369 _apq2ut_var1_bsi │ │ │ │ + 0x00035094 7a650066 6c615f61 70713275 745f636e ze.fla_apq2ut_cn │ │ │ │ + 0x000350a4 746c5f6c 65616600 666c615f 61707069 tl_leaf.fla_appi │ │ │ │ + 0x000350b4 765f636e 746c5f6c 65616600 666c615f v_cntl_leaf.fla_ │ │ │ │ + 0x000350c4 61707175 6475745f 76617231 5f627369 apqudut_var1_bsi │ │ │ │ + 0x000350d4 7a650066 6c615f61 70717564 75745f63 ze.fla_apqudut_c │ │ │ │ + 0x000350e4 6e746c5f 6c656166 00666c61 5f617071 ntl_leaf.fla_apq │ │ │ │ + 0x000350f4 75745f76 6172325f 6273697a 6500666c ut_var2_bsize.fl │ │ │ │ + 0x00035104 615f6170 7175745f 76617231 5f627369 a_apqut_var1_bsi │ │ │ │ + 0x00035114 7a650066 6c615f61 70717574 5f636e74 ze.fla_apqut_cnt │ │ │ │ + 0x00035124 6c5f6c65 61660066 6c615f61 70717574 l_leaf.fla_apqut │ │ │ │ + 0x00035134 5f636e74 6c00666c 615f6269 64696167 _cntl.fla_bidiag │ │ │ │ 0x00035144 75745f62 73697a65 5f6c6561 6600666c ut_bsize_leaf.fl │ │ │ │ 0x00035154 615f6269 64696167 75745f63 6e746c5f a_bidiagut_cntl_ │ │ │ │ 0x00035164 66757365 6400666c 615f6269 64696167 fused.fla_bidiag │ │ │ │ 0x00035174 75745f63 6e746c5f 6e6f6675 7300666c ut_cntl_nofus.fl │ │ │ │ 0x00035184 615f6361 71723275 745f7661 72315f62 a_caqr2ut_var1_b │ │ │ │ 0x00035194 73697a65 00666c61 5f636171 72327574 size.fla_caqr2ut │ │ │ │ 0x000351a4 5f636e74 6c5f756e 6200666c 615f6361 _cntl_unb.fla_ca │ │ │ │ @@ -3057,29 +3057,29 @@ │ │ │ │ 0x00035544 746c5f6c 65616600 666c615f 71727574 tl_leaf.fla_qrut │ │ │ │ 0x00035554 5f706976 5f636e74 6c5f756e 6200666c _piv_cntl_unb.fl │ │ │ │ 0x00035564 615f7172 75745f70 69765f63 6e746c5f a_qrut_piv_cntl_ │ │ │ │ 0x00035574 6c656166 00666c61 5f737064 696e765f leaf.fla_spdinv_ │ │ │ │ 0x00035584 73697a65 5f637574 6f666600 666c615f size_cutoff.fla_ │ │ │ │ 0x00035594 74746d6d 5f636e74 6c00666c 615f7472 ttmm_cntl.fla_tr │ │ │ │ 0x000355a4 696e765f 636e746c 00666c61 5f737064 inv_cntl.fla_spd │ │ │ │ - 0x000355b4 696e765f 636e746c 00666c61 5f73796c inv_cntl.fla_syl │ │ │ │ - 0x000355c4 765f6273 697a6500 666c615f 73796c76 v_bsize.fla_sylv │ │ │ │ - 0x000355d4 5f636e74 6c5f6c65 61660066 6c615f73 _cntl_leaf.fla_s │ │ │ │ - 0x000355e4 796c765f 636e746c 5f6d6200 666c615f ylv_cntl_mb.fla_ │ │ │ │ - 0x000355f4 74726964 69616775 745f6273 697a655f tridiagut_bsize_ │ │ │ │ - 0x00035604 6c656166 00666c61 5f747269 64696167 leaf.fla_tridiag │ │ │ │ - 0x00035614 75745f63 6e746c5f 66757365 6400666c ut_cntl_fused.fl │ │ │ │ - 0x00035624 615f7472 69646961 6775745f 636e746c a_tridiagut_cntl │ │ │ │ - 0x00035634 5f6e6f66 75730066 6c615f74 72696469 _nofus.fla_tridi │ │ │ │ - 0x00035644 61677574 5f636e74 6c5f706c 61696e00 agut_cntl_plain. │ │ │ │ - 0x00035654 666c615f 7472696e 765f7661 72335f62 fla_trinv_var3_b │ │ │ │ - 0x00035664 73697a65 00666c61 5f747269 6e765f63 size.fla_trinv_c │ │ │ │ - 0x00035674 6e746c5f 6c656166 00666c61 5f74746d ntl_leaf.fla_ttm │ │ │ │ - 0x00035684 6d5f7661 72315f62 73697a65 00666c61 m_var1_bsize.fla │ │ │ │ - 0x00035694 5f74746d 6d5f636e 746c5f6c 65616600 _ttmm_cntl_leaf. │ │ │ │ + 0x000355b4 696e765f 636e746c 00666c61 5f747269 inv_cntl.fla_tri │ │ │ │ + 0x000355c4 64696167 75745f62 73697a65 5f6c6561 diagut_bsize_lea │ │ │ │ + 0x000355d4 6600666c 615f7472 69646961 6775745f f.fla_tridiagut_ │ │ │ │ + 0x000355e4 636e746c 5f667573 65640066 6c615f74 cntl_fused.fla_t │ │ │ │ + 0x000355f4 72696469 61677574 5f636e74 6c5f6e6f ridiagut_cntl_no │ │ │ │ + 0x00035604 66757300 666c615f 74726964 69616775 fus.fla_tridiagu │ │ │ │ + 0x00035614 745f636e 746c5f70 6c61696e 00666c61 t_cntl_plain.fla │ │ │ │ + 0x00035624 5f747269 6e765f76 6172335f 6273697a _trinv_var3_bsiz │ │ │ │ + 0x00035634 6500666c 615f7472 696e765f 636e746c e.fla_trinv_cntl │ │ │ │ + 0x00035644 5f6c6561 6600666c 615f7474 6d6d5f76 _leaf.fla_ttmm_v │ │ │ │ + 0x00035654 6172315f 6273697a 6500666c 615f7474 ar1_bsize.fla_tt │ │ │ │ + 0x00035664 6d6d5f63 6e746c5f 6c656166 00666c61 mm_cntl_leaf.fla │ │ │ │ + 0x00035674 5f73796c 765f6273 697a6500 666c615f _sylv_bsize.fla_ │ │ │ │ + 0x00035684 73796c76 5f636e74 6c5f6c65 61660066 sylv_cntl_leaf.f │ │ │ │ + 0x00035694 6c615f73 796c765f 636e746c 5f6d6200 la_sylv_cntl_mb. │ │ │ │ 0x000356a4 666c615f 75646461 74657574 5f766172 fla_uddateut_var │ │ │ │ 0x000356b4 315f6273 697a6500 666c615f 75646461 1_bsize.fla_udda │ │ │ │ 0x000356c4 74657574 5f636e74 6c5f756e 6200666c teut_cntl_unb.fl │ │ │ │ 0x000356d4 615f7564 64617465 75745f63 6e746c5f a_uddateut_cntl_ │ │ │ │ 0x000356e4 6c656166 00666c61 73685f61 70636171 leaf.flash_apcaq │ │ │ │ 0x000356f4 3275745f 76617232 5f627369 7a650066 2ut_var2_bsize.f │ │ │ │ 0x00035704 6c617368 5f617063 61713275 745f7661 lash_apcaq2ut_va │ │ │ │ @@ -3087,32 +3087,32 @@ │ │ │ │ 0x00035724 70636171 3275745f 636e746c 5f6c6561 pcaq2ut_cntl_lea │ │ │ │ 0x00035734 6600666c 6173685f 61706361 71327574 f.flash_apcaq2ut │ │ │ │ 0x00035744 5f636e74 6c5f6d69 6400666c 6173685f _cntl_mid.flash_ │ │ │ │ 0x00035754 61706361 71327574 5f636e74 6c00666c apcaq2ut_cntl.fl │ │ │ │ 0x00035764 6173685f 61706361 71757469 6e635f76 ash_apcaqutinc_v │ │ │ │ 0x00035774 6172315f 6273697a 6500666c 6173685f ar1_bsize.flash_ │ │ │ │ 0x00035784 61706361 71757469 6e635f63 6e746c00 apcaqutinc_cntl. │ │ │ │ - 0x00035794 666c6173 685f6170 71327574 5f766172 flash_apq2ut_var │ │ │ │ - 0x000357a4 325f6273 697a6500 666c6173 685f6170 2_bsize.flash_ap │ │ │ │ - 0x000357b4 71327574 5f766172 335f6273 697a6500 q2ut_var3_bsize. │ │ │ │ - 0x000357c4 666c6173 685f6170 71327574 5f636e74 flash_apq2ut_cnt │ │ │ │ - 0x000357d4 6c5f6c65 61660066 6c617368 5f617071 l_leaf.flash_apq │ │ │ │ - 0x000357e4 3275745f 636e746c 5f6d6964 00666c61 2ut_cntl_mid.fla │ │ │ │ - 0x000357f4 73685f61 70713275 745f636e 746c0066 sh_apq2ut_cntl.f │ │ │ │ - 0x00035804 6c617368 5f617071 75647574 696e635f lash_apqudutinc_ │ │ │ │ - 0x00035814 76617231 5f627369 7a650066 6c617368 var1_bsize.flash │ │ │ │ - 0x00035824 5f617071 75647574 5f636e74 6c00666c _apqudut_cntl.fl │ │ │ │ - 0x00035834 6173685f 61707175 64757469 6e635f63 ash_apqudutinc_c │ │ │ │ - 0x00035844 6e746c00 666c6173 685f6170 71756475 ntl.flash_apqudu │ │ │ │ - 0x00035854 745f7661 72325f62 73697a65 00666c61 t_var2_bsize.fla │ │ │ │ - 0x00035864 73685f61 70717564 75745f76 6172335f sh_apqudut_var3_ │ │ │ │ - 0x00035874 6273697a 6500666c 6173685f 61707175 bsize.flash_apqu │ │ │ │ - 0x00035884 6475745f 636e746c 5f6c6561 6600666c dut_cntl_leaf.fl │ │ │ │ - 0x00035894 6173685f 61707175 6475745f 636e746c ash_apqudut_cntl │ │ │ │ - 0x000358a4 5f6d6964 00666c61 73685f61 70717574 _mid.flash_apqut │ │ │ │ + 0x00035794 666c6173 685f6170 71756475 745f7661 flash_apqudut_va │ │ │ │ + 0x000357a4 72325f62 73697a65 00666c61 73685f61 r2_bsize.flash_a │ │ │ │ + 0x000357b4 70717564 75745f76 6172335f 6273697a pqudut_var3_bsiz │ │ │ │ + 0x000357c4 6500666c 6173685f 61707175 6475745f e.flash_apqudut_ │ │ │ │ + 0x000357d4 636e746c 5f6c6561 6600666c 6173685f cntl_leaf.flash_ │ │ │ │ + 0x000357e4 61707175 6475745f 636e746c 5f6d6964 apqudut_cntl_mid │ │ │ │ + 0x000357f4 00666c61 73685f61 70717564 75745f63 .flash_apqudut_c │ │ │ │ + 0x00035804 6e746c00 666c6173 685f6170 71327574 ntl.flash_apq2ut │ │ │ │ + 0x00035814 5f766172 325f6273 697a6500 666c6173 _var2_bsize.flas │ │ │ │ + 0x00035824 685f6170 71327574 5f766172 335f6273 h_apq2ut_var3_bs │ │ │ │ + 0x00035834 697a6500 666c6173 685f6170 71327574 ize.flash_apq2ut │ │ │ │ + 0x00035844 5f636e74 6c5f6c65 61660066 6c617368 _cntl_leaf.flash │ │ │ │ + 0x00035854 5f617071 3275745f 636e746c 5f6d6964 _apq2ut_cntl_mid │ │ │ │ + 0x00035864 00666c61 73685f61 70713275 745f636e .flash_apq2ut_cn │ │ │ │ + 0x00035874 746c0066 6c617368 5f617071 75647574 tl.flash_apqudut │ │ │ │ + 0x00035884 696e635f 76617231 5f627369 7a650066 inc_var1_bsize.f │ │ │ │ + 0x00035894 6c617368 5f617071 75647574 696e635f lash_apqudutinc_ │ │ │ │ + 0x000358a4 636e746c 00666c61 73685f61 70717574 cntl.flash_apqut │ │ │ │ 0x000358b4 5f766172 315f6273 697a6500 666c6173 _var1_bsize.flas │ │ │ │ 0x000358c4 685f6170 7175745f 76617232 5f627369 h_apqut_var2_bsi │ │ │ │ 0x000358d4 7a650066 6c617368 5f617071 75745f63 ze.flash_apqut_c │ │ │ │ 0x000358e4 6e746c5f 6c656166 00666c61 73685f61 ntl_leaf.flash_a │ │ │ │ 0x000358f4 70717574 5f636e74 6c00666c 6173685f pqut_cntl.flash_ │ │ │ │ 0x00035904 61707175 745f636e 746c5f62 6c617300 apqut_cntl_blas. │ │ │ │ 0x00035914 666c6173 685f6170 71757469 6e635f76 flash_apqutinc_v │ │ │ │ @@ -3129,22 +3129,22 @@ │ │ │ │ 0x000359c4 685f6361 71723275 745f636e 746c0066 h_caqr2ut_cntl.f │ │ │ │ 0x000359d4 6c617368 5f636171 72757469 6e635f76 lash_caqrutinc_v │ │ │ │ 0x000359e4 6172315f 6273697a 6500666c 6173685f ar1_bsize.flash_ │ │ │ │ 0x000359f4 63617172 7574696e 635f636e 746c0066 caqrutinc_cntl.f │ │ │ │ 0x00035a04 6c617368 5f63686f 6c5f6273 697a6500 lash_chol_bsize. │ │ │ │ 0x00035a14 666c6173 685f6368 6f6c5f63 6e746c5f flash_chol_cntl_ │ │ │ │ 0x00035a24 6c656166 00666c61 73685f63 686f6c5f leaf.flash_chol_ │ │ │ │ - 0x00035a34 636e746c 00666c61 73685f65 69675f67 cntl.flash_eig_g │ │ │ │ - 0x00035a44 6573745f 6273697a 6500666c 6173685f est_bsize.flash_ │ │ │ │ - 0x00035a54 6569675f 67657374 5f636e74 6c5f6c65 eig_gest_cntl_le │ │ │ │ - 0x00035a64 61660066 6c617368 5f656967 5f676573 af.flash_eig_ges │ │ │ │ - 0x00035a74 745f636e 746c0066 6c617368 5f6c7175 t_cntl.flash_lqu │ │ │ │ - 0x00035a84 745f7661 72335f62 73697a65 00666c61 t_var3_bsize.fla │ │ │ │ - 0x00035a94 73685f6c 7175745f 636e746c 5f6c6561 sh_lqut_cntl_lea │ │ │ │ - 0x00035aa4 6600666c 6173685f 6c717574 5f636e74 f.flash_lqut_cnt │ │ │ │ + 0x00035a34 636e746c 00666c61 73685f6c 7175745f cntl.flash_lqut_ │ │ │ │ + 0x00035a44 76617233 5f627369 7a650066 6c617368 var3_bsize.flash │ │ │ │ + 0x00035a54 5f6c7175 745f636e 746c5f6c 65616600 _lqut_cntl_leaf. │ │ │ │ + 0x00035a64 666c6173 685f6c71 75745f63 6e746c00 flash_lqut_cntl. │ │ │ │ + 0x00035a74 666c6173 685f6569 675f6765 73745f62 flash_eig_gest_b │ │ │ │ + 0x00035a84 73697a65 00666c61 73685f65 69675f67 size.flash_eig_g │ │ │ │ + 0x00035a94 6573745f 636e746c 5f6c6561 6600666c est_cntl_leaf.fl │ │ │ │ + 0x00035aa4 6173685f 6569675f 67657374 5f636e74 ash_eig_gest_cnt │ │ │ │ 0x00035ab4 6c00666c 6173685f 6c755f69 6e637069 l.flash_lu_incpi │ │ │ │ 0x00035ac4 765f6273 697a6500 666c6173 685f6c75 v_bsize.flash_lu │ │ │ │ 0x00035ad4 5f696e63 7069765f 636e746c 5f6c6561 _incpiv_cntl_lea │ │ │ │ 0x00035ae4 6600666c 6173685f 6c755f69 6e637069 f.flash_lu_incpi │ │ │ │ 0x00035af4 765f636e 746c0066 6c617368 5f6c755f v_cntl.flash_lu_ │ │ │ │ 0x00035b04 6e6f7069 765f6273 697a6500 666c6173 nopiv_bsize.flas │ │ │ │ 0x00035b14 685f6c75 5f6e6f70 69765f63 6e746c5f h_lu_nopiv_cntl_ │ │ │ │ @@ -3154,29 +3154,29 @@ │ │ │ │ 0x00035b54 685f6c75 5f706976 5f636e74 6c5f6c65 h_lu_piv_cntl_le │ │ │ │ 0x00035b64 61660066 6c617368 5f6c755f 7069765f af.flash_lu_piv_ │ │ │ │ 0x00035b74 636e746c 00666c61 73685f6c 7961705f cntl.flash_lyap_ │ │ │ │ 0x00035b84 6273697a 6500666c 6173685f 6c796170 bsize.flash_lyap │ │ │ │ 0x00035b94 5f636e74 6c5f6c65 61660066 6c617368 _cntl_leaf.flash │ │ │ │ 0x00035ba4 5f73796c 765f636e 746c0066 6c617368 _sylv_cntl.flash │ │ │ │ 0x00035bb4 5f6c7961 705f636e 746c0066 6c617368 _lyap_cntl.flash │ │ │ │ - 0x00035bc4 5f717232 75745f76 6172325f 6273697a _qr2ut_var2_bsiz │ │ │ │ - 0x00035bd4 6500666c 6173685f 71723275 745f636e e.flash_qr2ut_cn │ │ │ │ - 0x00035be4 746c5f6c 65616600 666c6173 685f7172 tl_leaf.flash_qr │ │ │ │ - 0x00035bf4 3275745f 636e746c 00666c61 73685f71 2ut_cntl.flash_q │ │ │ │ - 0x00035c04 7275745f 76617233 5f627369 7a650066 rut_var3_bsize.f │ │ │ │ - 0x00035c14 6c617368 5f717275 745f636e 746c5f6c lash_qrut_cntl_l │ │ │ │ - 0x00035c24 65616600 666c6173 685f7172 75745f63 eaf.flash_qrut_c │ │ │ │ - 0x00035c34 6e746c00 666c6173 685f7172 7574696e ntl.flash_qrutin │ │ │ │ - 0x00035c44 635f7661 72315f62 73697a65 00666c61 c_var1_bsize.fla │ │ │ │ - 0x00035c54 73685f71 72757469 6e635f63 6e746c00 sh_qrutinc_cntl. │ │ │ │ - 0x00035c64 666c6173 685f7370 64696e76 5f73697a flash_spdinv_siz │ │ │ │ - 0x00035c74 655f6375 746f6666 00666c61 73685f74 e_cutoff.flash_t │ │ │ │ - 0x00035c84 746d6d5f 636e746c 00666c61 73685f74 tmm_cntl.flash_t │ │ │ │ - 0x00035c94 72696e76 5f636e74 6c00666c 6173685f rinv_cntl.flash_ │ │ │ │ - 0x00035ca4 73706469 6e765f63 6e746c00 666c6173 spdinv_cntl.flas │ │ │ │ + 0x00035bc4 5f717275 745f7661 72335f62 73697a65 _qrut_var3_bsize │ │ │ │ + 0x00035bd4 00666c61 73685f71 7275745f 636e746c .flash_qrut_cntl │ │ │ │ + 0x00035be4 5f6c6561 6600666c 6173685f 71727574 _leaf.flash_qrut │ │ │ │ + 0x00035bf4 5f636e74 6c00666c 6173685f 71723275 _cntl.flash_qr2u │ │ │ │ + 0x00035c04 745f7661 72325f62 73697a65 00666c61 t_var2_bsize.fla │ │ │ │ + 0x00035c14 73685f71 72327574 5f636e74 6c5f6c65 sh_qr2ut_cntl_le │ │ │ │ + 0x00035c24 61660066 6c617368 5f717232 75745f63 af.flash_qr2ut_c │ │ │ │ + 0x00035c34 6e746c00 666c6173 685f7370 64696e76 ntl.flash_spdinv │ │ │ │ + 0x00035c44 5f73697a 655f6375 746f6666 00666c61 _size_cutoff.fla │ │ │ │ + 0x00035c54 73685f74 746d6d5f 636e746c 00666c61 sh_ttmm_cntl.fla │ │ │ │ + 0x00035c64 73685f74 72696e76 5f636e74 6c00666c sh_trinv_cntl.fl │ │ │ │ + 0x00035c74 6173685f 73706469 6e765f63 6e746c00 ash_spdinv_cntl. │ │ │ │ + 0x00035c84 666c6173 685f7172 7574696e 635f7661 flash_qrutinc_va │ │ │ │ + 0x00035c94 72315f62 73697a65 00666c61 73685f71 r1_bsize.flash_q │ │ │ │ + 0x00035ca4 72757469 6e635f63 6e746c00 666c6173 rutinc_cntl.flas │ │ │ │ 0x00035cb4 685f7379 6c765f62 73697a65 00666c61 h_sylv_bsize.fla │ │ │ │ 0x00035cc4 73685f73 796c765f 636e746c 5f6c6561 sh_sylv_cntl_lea │ │ │ │ 0x00035cd4 6600666c 6173685f 73796c76 5f636e74 f.flash_sylv_cnt │ │ │ │ 0x00035ce4 6c5f6d62 00666c61 73685f74 72696e76 l_mb.flash_trinv │ │ │ │ 0x00035cf4 5f627369 7a650066 6c617368 5f747269 _bsize.flash_tri │ │ │ │ 0x00035d04 6e765f63 6e746c5f 6c656166 00666c61 nv_cntl_leaf.fla │ │ │ │ 0x00035d14 73685f74 746d6d5f 6273697a 6500666c sh_ttmm_bsize.fl │ │ │ │ @@ -3186,39 +3186,39 @@ │ │ │ │ 0x00035d54 73685f75 64646174 6575745f 636e746c sh_uddateut_cntl │ │ │ │ 0x00035d64 5f6c6561 6600666c 6173685f 75646461 _leaf.flash_udda │ │ │ │ 0x00035d74 74657574 5f636e74 6c00666c 6173685f teut_cntl.flash_ │ │ │ │ 0x00035d84 75646461 74657574 696e635f 76617231 uddateutinc_var1 │ │ │ │ 0x00035d94 5f627369 7a650066 6c617368 5f756464 _bsize.flash_udd │ │ │ │ 0x00035da4 61746575 74696e63 5f636e74 6c00464c ateutinc_cntl.FL │ │ │ │ 0x00035db4 4153485f 4f626a5f 61747461 63685f62 ASH_Obj_attach_b │ │ │ │ - 0x00035dc4 75666665 725f6368 65636b00 464c4153 uffer_check.FLAS │ │ │ │ - 0x00035dd4 485f4f62 6a5f6261 73655f73 63616c61 H_Obj_base_scala │ │ │ │ - 0x00035de4 725f6c65 6e677468 00464c41 53485f4f r_length.FLASH_O │ │ │ │ - 0x00035df4 626a5f62 6173655f 7363616c 61725f77 bj_base_scalar_w │ │ │ │ - 0x00035e04 69647468 00464c41 53485f4f 626a5f61 idth.FLASH_Obj_a │ │ │ │ - 0x00035e14 74746163 685f6275 66666572 5f686965 ttach_buffer_hie │ │ │ │ - 0x00035e24 72617263 68795f63 6865636b 00464c41 rarchy_check.FLA │ │ │ │ - 0x00035e34 53485f4f 626a5f62 6c6f636b 73697a65 SH_Obj_blocksize │ │ │ │ - 0x00035e44 735f6368 65636b00 464c4153 485f4f62 s_check.FLASH_Ob │ │ │ │ + 0x00035dc4 75666665 725f6869 65726172 6368795f uffer_hierarchy_ │ │ │ │ + 0x00035dd4 63686563 6b00464c 4153485f 4f626a5f check.FLASH_Obj_ │ │ │ │ + 0x00035de4 626c6f63 6b73697a 65735f63 6865636b blocksizes_check │ │ │ │ + 0x00035df4 00464c41 53485f4f 626a5f61 74746163 .FLASH_Obj_attac │ │ │ │ + 0x00035e04 685f6275 66666572 5f636865 636b0046 h_buffer_check.F │ │ │ │ + 0x00035e14 4c415348 5f4f626a 5f626173 655f7363 LASH_Obj_base_sc │ │ │ │ + 0x00035e24 616c6172 5f6c656e 67746800 464c4153 alar_length.FLAS │ │ │ │ + 0x00035e34 485f4f62 6a5f6261 73655f73 63616c61 H_Obj_base_scala │ │ │ │ + 0x00035e44 725f7769 64746800 464c4153 485f4f62 r_width.FLASH_Ob │ │ │ │ 0x00035e54 6a5f6372 65617465 5f636f6e 665f746f j_create_conf_to │ │ │ │ 0x00035e64 5f636865 636b0046 4c415348 5f4f626a _check.FLASH_Obj │ │ │ │ 0x00035e74 5f637265 6174655f 666c6174 5f636f6e _create_flat_con │ │ │ │ 0x00035e84 665f746f 5f686965 725f6368 65636b00 f_to_hier_check. │ │ │ │ 0x00035e94 464c4153 485f4f62 6a5f6372 65617465 FLASH_Obj_create │ │ │ │ 0x00035ea4 5f666c61 745f636f 70795f6f 665f6869 _flat_copy_of_hi │ │ │ │ 0x00035eb4 65725f63 6865636b 00464c41 53485f4f er_check.FLASH_O │ │ │ │ 0x00035ec4 626a5f63 72656174 655f6865 6c706572 bj_create_helper │ │ │ │ 0x00035ed4 5f636865 636b0046 4c415348 5f4f626a _check.FLASH_Obj │ │ │ │ 0x00035ee4 5f637265 6174655f 68696572 5f636f6e _create_hier_con │ │ │ │ 0x00035ef4 665f746f 5f666c61 745f6368 65636b00 f_to_flat_check. │ │ │ │ 0x00035f04 464c4153 485f4f62 6a5f6372 65617465 FLASH_Obj_create │ │ │ │ - 0x00035f14 5f686965 725f636f 6e665f74 6f5f666c _hier_conf_to_fl │ │ │ │ - 0x00035f24 61745f65 78745f63 6865636b 00464c41 at_ext_check.FLA │ │ │ │ - 0x00035f34 53485f4f 626a5f63 72656174 655f6869 SH_Obj_create_hi │ │ │ │ - 0x00035f44 65725f63 6f70795f 6f665f66 6c61745f er_copy_of_flat_ │ │ │ │ + 0x00035f14 5f686965 725f636f 70795f6f 665f666c _hier_copy_of_fl │ │ │ │ + 0x00035f24 61745f63 6865636b 00464c41 53485f4f at_check.FLASH_O │ │ │ │ + 0x00035f34 626a5f63 72656174 655f6869 65725f63 bj_create_hier_c │ │ │ │ + 0x00035f44 6f6e665f 746f5f66 6c61745f 6578745f onf_to_flat_ext_ │ │ │ │ 0x00035f54 63686563 6b00464c 4153485f 4f626a5f check.FLASH_Obj_ │ │ │ │ 0x00035f64 63726561 74655f68 6965725f 636f7079 create_hier_copy │ │ │ │ 0x00035f74 5f6f665f 666c6174 5f657874 5f636865 _of_flat_ext_che │ │ │ │ 0x00035f84 636b0046 4c415348 5f4f626a 5f637265 ck.FLASH_Obj_cre │ │ │ │ 0x00035f94 6174655f 68696572 61726368 795f6368 ate_hierarchy_ch │ │ │ │ 0x00035fa4 65636b00 464c4153 485f4f62 6a5f6672 eck.FLASH_Obj_fr │ │ │ │ 0x00035fb4 65655f63 6865636b 00464c41 53485f4f ee_check.FLASH_O │ │ │ │ @@ -3252,30 +3252,30 @@ │ │ │ │ 0x00036174 32783200 464c4153 485f436f 70795f62 2x2.FLASH_Copy_b │ │ │ │ 0x00036184 75666665 725f746f 5f686965 7200464c uffer_to_hier.FL │ │ │ │ 0x00036194 415f4368 65636b5f 6572726f 725f6c65 A_Check_error_le │ │ │ │ 0x000361a4 76656c00 464c4153 485f4f62 6a5f6461 vel.FLASH_Obj_da │ │ │ │ 0x000361b4 74617479 70650046 4c415348 5f436f70 tatype.FLASH_Cop │ │ │ │ 0x000361c4 795f6869 65725f74 6f5f666c 61740046 y_hier_to_flat.F │ │ │ │ 0x000361d4 4c415348 5f436f70 795f6869 65725f74 LASH_Copy_hier_t │ │ │ │ - 0x000361e4 6f5f6275 66666572 00464c41 53485f41 o_buffer.FLASH_A │ │ │ │ - 0x000361f4 7870795f 68696572 61726368 7900464c xpy_hierarchy.FL │ │ │ │ - 0x00036204 415f4178 70795f65 78746572 6e616c00 A_Axpy_external. │ │ │ │ - 0x00036214 464c4153 485f4178 70795f66 6c61745f FLASH_Axpy_flat_ │ │ │ │ - 0x00036224 746f5f68 69657200 464c4153 485f4178 to_hier.FLASH_Ax │ │ │ │ - 0x00036234 70795f62 75666665 725f746f 5f686965 py_buffer_to_hie │ │ │ │ - 0x00036244 7200464c 4153485f 41787079 5f686965 r.FLASH_Axpy_hie │ │ │ │ - 0x00036254 725f746f 5f666c61 7400464c 4153485f r_to_flat.FLASH_ │ │ │ │ - 0x00036264 41787079 5f686965 725f746f 5f627566 Axpy_hier_to_buf │ │ │ │ - 0x00036274 66657200 464c4153 485f4c55 5f66696e fer.FLASH_LU_fin │ │ │ │ - 0x00036284 645f7a65 726f5f6f 6e5f6469 61676f6e d_zero_on_diagon │ │ │ │ - 0x00036294 616c0046 4c415f52 65706172 745f3278 al.FLA_Repart_2x │ │ │ │ - 0x000362a4 325f746f 5f337833 00464c41 5f4c555f 2_to_3x3.FLA_LU_ │ │ │ │ - 0x000362b4 66696e64 5f7a6572 6f5f6f6e 5f646961 find_zero_on_dia │ │ │ │ - 0x000362c4 676f6e61 6c00464c 415f436f 6e745f77 gonal.FLA_Cont_w │ │ │ │ - 0x000362d4 6974685f 3378335f 746f5f32 78320046 ith_3x3_to_2x2.F │ │ │ │ + 0x000361e4 6f5f6275 66666572 00464c41 53485f4c o_buffer.FLASH_L │ │ │ │ + 0x000361f4 555f6669 6e645f7a 65726f5f 6f6e5f64 U_find_zero_on_d │ │ │ │ + 0x00036204 6961676f 6e616c00 464c415f 52657061 iagonal.FLA_Repa │ │ │ │ + 0x00036214 72745f32 78325f74 6f5f3378 3300464c rt_2x2_to_3x3.FL │ │ │ │ + 0x00036224 415f4c55 5f66696e 645f7a65 726f5f6f A_LU_find_zero_o │ │ │ │ + 0x00036234 6e5f6469 61676f6e 616c0046 4c415f43 n_diagonal.FLA_C │ │ │ │ + 0x00036244 6f6e745f 77697468 5f337833 5f746f5f ont_with_3x3_to_ │ │ │ │ + 0x00036254 32783200 464c4153 485f4178 70795f68 2x2.FLASH_Axpy_h │ │ │ │ + 0x00036264 69657261 72636879 00464c41 5f417870 ierarchy.FLA_Axp │ │ │ │ + 0x00036274 795f6578 7465726e 616c0046 4c415348 y_external.FLASH │ │ │ │ + 0x00036284 5f417870 795f666c 61745f74 6f5f6869 _Axpy_flat_to_hi │ │ │ │ + 0x00036294 65720046 4c415348 5f417870 795f6275 er.FLASH_Axpy_bu │ │ │ │ + 0x000362a4 66666572 5f746f5f 68696572 00464c41 ffer_to_hier.FLA │ │ │ │ + 0x000362b4 53485f41 7870795f 68696572 5f746f5f SH_Axpy_hier_to_ │ │ │ │ + 0x000362c4 666c6174 00464c41 53485f41 7870795f flat.FLASH_Axpy_ │ │ │ │ + 0x000362d4 68696572 5f746f5f 62756666 65720046 hier_to_buffer.F │ │ │ │ 0x000362e4 4c415348 5f4d6178 5f656c65 6d776973 LASH_Max_elemwis │ │ │ │ 0x000362f4 655f6469 66660046 4c415f4d 61785f65 e_diff.FLA_Max_e │ │ │ │ 0x00036304 6c656d77 6973655f 64696666 00464c41 lemwise_diff.FLA │ │ │ │ 0x00036314 53485f4e 6f726d31 00464c41 5f4e6f72 SH_Norm1.FLA_Nor │ │ │ │ 0x00036324 6d310046 4c415348 5f4f626a 5f637265 m1.FLASH_Obj_cre │ │ │ │ 0x00036334 6174655f 64696167 5f70616e 656c0046 ate_diag_panel.F │ │ │ │ 0x00036344 4c415348 5f4f626a 5f736361 6c61725f LASH_Obj_scalar_ │ │ │ │ @@ -3493,82 +3493,82 @@ │ │ │ │ 0x00037084 6f00464c 415f4f62 6a5f6372 65617465 o.FLA_Obj_create │ │ │ │ 0x00037094 5f636f6d 706c6578 5f636f6e 7374616e _complex_constan │ │ │ │ 0x000370a4 7400464c 415f4f62 6a5f6372 65617465 t.FLA_Obj_create │ │ │ │ 0x000370b4 5f627566 66657200 464c415f 4f626a5f _buffer.FLA_Obj_ │ │ │ │ 0x000370c4 66726565 5f627566 66657200 464c415f free_buffer.FLA_ │ │ │ │ 0x000370d4 4f626a5f 666c6970 5f626173 6500464c Obj_flip_base.FL │ │ │ │ 0x000370e4 415f4f62 6a5f666c 69705f76 69657700 A_Obj_flip_view. │ │ │ │ - 0x000370f4 464c415f 43686563 6b5f7661 6c69645f FLA_Check_valid_ │ │ │ │ - 0x00037104 73696465 00464c41 5f436865 636b5f66 side.FLA_Check_f │ │ │ │ - 0x00037114 6c6f6174 696e675f 64617461 74797065 loating_datatype │ │ │ │ - 0x00037124 00464c41 5f436865 636b5f69 6e745f64 .FLA_Check_int_d │ │ │ │ - 0x00037134 61746174 79706500 464c415f 43686563 atatype.FLA_Chec │ │ │ │ - 0x00037144 6b5f7265 616c5f64 61746174 79706500 k_real_datatype. │ │ │ │ - 0x00037154 464c415f 43686563 6b5f636f 6d706c65 FLA_Check_comple │ │ │ │ - 0x00037164 785f6461 74617479 70650046 4c415f43 x_datatype.FLA_C │ │ │ │ - 0x00037174 6865636b 5f636f6e 73697374 656e745f heck_consistent_ │ │ │ │ - 0x00037184 64617461 74797065 00464c41 5f436865 datatype.FLA_Che │ │ │ │ - 0x00037194 636b5f63 6f6e6a31 5f747261 6e735f61 ck_conj1_trans_a │ │ │ │ - 0x000371a4 6e645f64 61746174 79706500 464c415f nd_datatype.FLA_ │ │ │ │ - 0x000371b4 43686563 6b5f626c 6f636b73 697a655f Check_blocksize_ │ │ │ │ - 0x000371c4 6f626a65 63740046 4c415f43 6865636b object.FLA_Check │ │ │ │ - 0x000371d4 5f66696c 655f6465 73637269 70746f72 _file_descriptor │ │ │ │ - 0x000371e4 00464c41 5f436865 636b5f6c 7365656b .FLA_Check_lseek │ │ │ │ - 0x000371f4 5f726573 756c7400 464c415f 43686563 _result.FLA_Chec │ │ │ │ - 0x00037204 6b5f636c 6f73655f 72657375 6c740046 k_close_result.F │ │ │ │ - 0x00037214 4c415f43 6865636b 5f756e6c 696e6b5f LA_Check_unlink_ │ │ │ │ - 0x00037224 72657375 6c740046 4c415f43 6865636b result.FLA_Check │ │ │ │ - 0x00037234 5f726561 645f7265 73756c74 00464c41 _read_result.FLA │ │ │ │ - 0x00037244 5f436865 636b5f77 72697465 5f726573 _Check_write_res │ │ │ │ - 0x00037254 756c7400 464c415f 43686563 6b5f7074 ult.FLA_Check_pt │ │ │ │ - 0x00037264 68726561 645f6372 65617465 5f726573 hread_create_res │ │ │ │ - 0x00037274 756c7400 464c415f 43686563 6b5f7074 ult.FLA_Check_pt │ │ │ │ - 0x00037284 68726561 645f6a6f 696e5f72 6573756c hread_join_resul │ │ │ │ - 0x00037294 7400464c 415f4f62 6a5f6973 00464c41 t.FLA_Obj_is.FLA │ │ │ │ - 0x000372a4 5f436865 636b5f63 686f6c5f 6661696c _Check_chol_fail │ │ │ │ - 0x000372b4 75726500 464c415f 43686563 6b5f6f62 ure.FLA_Check_ob │ │ │ │ - 0x000372c4 6a656374 5f6d6174 7269785f 656c656d ject_matrix_elem │ │ │ │ - 0x000372d4 74797065 00464c41 5f436865 636b5f6e type.FLA_Check_n │ │ │ │ - 0x000372e4 756d5f74 68726561 64730046 4c415f43 um_threads.FLA_C │ │ │ │ - 0x000372f4 6865636b 5f636f6e 6a5f616e 645f6461 heck_conj_and_da │ │ │ │ - 0x00037304 74617479 70650046 4c415f43 6865636b tatype.FLA_Check │ │ │ │ - 0x00037314 5f6e6f6e 636f6e73 74616e74 5f646174 _nonconstant_dat │ │ │ │ - 0x00037324 61747970 6500464c 415f4f62 6a5f6571 atype.FLA_Obj_eq │ │ │ │ - 0x00037334 75616c73 00464c41 5f436865 636b5f70 uals.FLA_Check_p │ │ │ │ - 0x00037344 69766f74 5f696e64 65785f72 616e6765 ivot_index_range │ │ │ │ - 0x00037354 00464c41 5f436865 636b5f68 6f757365 .FLA_Check_house │ │ │ │ - 0x00037364 686f6c64 65725f70 616e656c 5f64696d holder_panel_dim │ │ │ │ - 0x00037374 7300464c 415f4368 65636b5f 76616c69 s.FLA_Check_vali │ │ │ │ - 0x00037384 645f6572 726f725f 6c657665 6c00464c d_error_level.FL │ │ │ │ - 0x00037394 415f4368 65636b5f 6572726f 725f6c65 A_Check_error_le │ │ │ │ - 0x000373a4 76656c5f 73657400 464c415f 43686563 vel_set.FLA_Chec │ │ │ │ - 0x000373b4 6b5f726f 775f7665 63746f72 00464c41 k_row_vector.FLA │ │ │ │ - 0x000373c4 5f436865 636b5f76 616c6964 5f646961 _Check_valid_dia │ │ │ │ - 0x000373d4 675f6f66 66736574 00464c41 5f436865 g_offset.FLA_Che │ │ │ │ - 0x000373e4 636b5f72 6f775f73 746f7261 67650046 ck_row_storage.F │ │ │ │ - 0x000373f4 4c415f4f 626a5f63 6f70795f 76696577 LA_Obj_copy_view │ │ │ │ - 0x00037404 00464c41 5f4f626a 5f657874 72616374 .FLA_Obj_extract │ │ │ │ - 0x00037414 5f726561 6c5f7363 616c6172 00464c41 _real_scalar.FLA │ │ │ │ - 0x00037424 5f4f626a 5f69735f 73696e67 6c655f70 _Obj_is_single_p │ │ │ │ - 0x00037434 72656369 73696f6e 00464c41 5f4f626a recision.FLA_Obj │ │ │ │ - 0x00037444 5f657874 72616374 5f636f6d 706c6578 _extract_complex │ │ │ │ - 0x00037454 5f736361 6c617200 464c415f 4f626a5f _scalar.FLA_Obj_ │ │ │ │ - 0x00037464 65787472 6163745f 696d6167 5f706172 extract_imag_par │ │ │ │ - 0x00037474 7400464c 415f4f62 6a5f7365 745f7265 t.FLA_Obj_set_re │ │ │ │ - 0x00037484 616c5f70 61727400 464c415f 4f626a5f al_part.FLA_Obj_ │ │ │ │ - 0x00037494 7365745f 696d6167 5f706172 7400464c set_imag_part.FL │ │ │ │ + 0x000370f4 464c415f 4f626a5f 636f7079 5f766965 FLA_Obj_copy_vie │ │ │ │ + 0x00037104 7700464c 415f4f62 6a5f6578 74726163 w.FLA_Obj_extrac │ │ │ │ + 0x00037114 745f7265 616c5f73 63616c61 7200464c t_real_scalar.FL │ │ │ │ + 0x00037124 415f4f62 6a5f6973 5f73696e 676c655f A_Obj_is_single_ │ │ │ │ + 0x00037134 70726563 6973696f 6e00464c 415f4f62 precision.FLA_Ob │ │ │ │ + 0x00037144 6a5f6578 74726163 745f636f 6d706c65 j_extract_comple │ │ │ │ + 0x00037154 785f7363 616c6172 00464c41 5f4f626a x_scalar.FLA_Obj │ │ │ │ + 0x00037164 5f657874 72616374 5f696d61 675f7061 _extract_imag_pa │ │ │ │ + 0x00037174 72740046 4c415f4f 626a5f73 65745f72 rt.FLA_Obj_set_r │ │ │ │ + 0x00037184 65616c5f 70617274 00464c41 5f4f626a eal_part.FLA_Obj │ │ │ │ + 0x00037194 5f736574 5f696d61 675f7061 72740046 _set_imag_part.F │ │ │ │ + 0x000371a4 4c415f43 6865636b 5f76616c 69645f73 LA_Check_valid_s │ │ │ │ + 0x000371b4 69646500 464c415f 43686563 6b5f666c ide.FLA_Check_fl │ │ │ │ + 0x000371c4 6f617469 6e675f64 61746174 79706500 oating_datatype. │ │ │ │ + 0x000371d4 464c415f 43686563 6b5f696e 745f6461 FLA_Check_int_da │ │ │ │ + 0x000371e4 74617479 70650046 4c415f43 6865636b tatype.FLA_Check │ │ │ │ + 0x000371f4 5f726561 6c5f6461 74617479 70650046 _real_datatype.F │ │ │ │ + 0x00037204 4c415f43 6865636b 5f636f6d 706c6578 LA_Check_complex │ │ │ │ + 0x00037214 5f646174 61747970 6500464c 415f4368 _datatype.FLA_Ch │ │ │ │ + 0x00037224 65636b5f 636f6e73 69737465 6e745f64 eck_consistent_d │ │ │ │ + 0x00037234 61746174 79706500 464c415f 43686563 atatype.FLA_Chec │ │ │ │ + 0x00037244 6b5f636f 6e6a315f 7472616e 735f616e k_conj1_trans_an │ │ │ │ + 0x00037254 645f6461 74617479 70650046 4c415f43 d_datatype.FLA_C │ │ │ │ + 0x00037264 6865636b 5f626c6f 636b7369 7a655f6f heck_blocksize_o │ │ │ │ + 0x00037274 626a6563 7400464c 415f4368 65636b5f bject.FLA_Check_ │ │ │ │ + 0x00037284 66696c65 5f646573 63726970 746f7200 file_descriptor. │ │ │ │ + 0x00037294 464c415f 43686563 6b5f6c73 65656b5f FLA_Check_lseek_ │ │ │ │ + 0x000372a4 72657375 6c740046 4c415f43 6865636b result.FLA_Check │ │ │ │ + 0x000372b4 5f636c6f 73655f72 6573756c 7400464c _close_result.FL │ │ │ │ + 0x000372c4 415f4368 65636b5f 756e6c69 6e6b5f72 A_Check_unlink_r │ │ │ │ + 0x000372d4 6573756c 7400464c 415f4368 65636b5f esult.FLA_Check_ │ │ │ │ + 0x000372e4 72656164 5f726573 756c7400 464c415f read_result.FLA_ │ │ │ │ + 0x000372f4 43686563 6b5f7772 6974655f 72657375 Check_write_resu │ │ │ │ + 0x00037304 6c740046 4c415f43 6865636b 5f707468 lt.FLA_Check_pth │ │ │ │ + 0x00037314 72656164 5f637265 6174655f 72657375 read_create_resu │ │ │ │ + 0x00037324 6c740046 4c415f43 6865636b 5f707468 lt.FLA_Check_pth │ │ │ │ + 0x00037334 72656164 5f6a6f69 6e5f7265 73756c74 read_join_result │ │ │ │ + 0x00037344 00464c41 5f4f626a 5f697300 464c415f .FLA_Obj_is.FLA_ │ │ │ │ + 0x00037354 43686563 6b5f6368 6f6c5f66 61696c75 Check_chol_failu │ │ │ │ + 0x00037364 72650046 4c415f43 6865636b 5f6f626a re.FLA_Check_obj │ │ │ │ + 0x00037374 6563745f 6d617472 69785f65 6c656d74 ect_matrix_elemt │ │ │ │ + 0x00037384 79706500 464c415f 43686563 6b5f6e75 ype.FLA_Check_nu │ │ │ │ + 0x00037394 6d5f7468 72656164 7300464c 415f4368 m_threads.FLA_Ch │ │ │ │ + 0x000373a4 65636b5f 636f6e6a 5f616e64 5f646174 eck_conj_and_dat │ │ │ │ + 0x000373b4 61747970 6500464c 415f4368 65636b5f atype.FLA_Check_ │ │ │ │ + 0x000373c4 6e6f6e63 6f6e7374 616e745f 64617461 nonconstant_data │ │ │ │ + 0x000373d4 74797065 00464c41 5f4f626a 5f657175 type.FLA_Obj_equ │ │ │ │ + 0x000373e4 616c7300 464c415f 43686563 6b5f7069 als.FLA_Check_pi │ │ │ │ + 0x000373f4 766f745f 696e6465 785f7261 6e676500 vot_index_range. │ │ │ │ + 0x00037404 464c415f 43686563 6b5f686f 75736568 FLA_Check_househ │ │ │ │ + 0x00037414 6f6c6465 725f7061 6e656c5f 64696d73 older_panel_dims │ │ │ │ + 0x00037424 00464c41 5f436865 636b5f76 616c6964 .FLA_Check_valid │ │ │ │ + 0x00037434 5f657272 6f725f6c 6576656c 00464c41 _error_level.FLA │ │ │ │ + 0x00037444 5f436865 636b5f65 72726f72 5f6c6576 _Check_error_lev │ │ │ │ + 0x00037454 656c5f73 65740046 4c415f43 6865636b el_set.FLA_Check │ │ │ │ + 0x00037464 5f726f77 5f766563 746f7200 464c415f _row_vector.FLA_ │ │ │ │ + 0x00037474 43686563 6b5f7661 6c69645f 64696167 Check_valid_diag │ │ │ │ + 0x00037484 5f6f6666 73657400 464c415f 43686563 _offset.FLA_Chec │ │ │ │ + 0x00037494 6b5f726f 775f7374 6f726167 6500464c k_row_storage.FL │ │ │ │ 0x000374a4 415f4d65 7267655f 32783200 464c415f A_Merge_2x2.FLA_ │ │ │ │ 0x000374b4 4162736f 6c757465 5f737175 61726500 Absolute_square. │ │ │ │ 0x000374c4 464c415f 4162736f 6c757465 5f76616c FLA_Absolute_val │ │ │ │ - 0x000374d4 75650046 4c415f41 64645f74 6f5f6469 ue.FLA_Add_to_di │ │ │ │ - 0x000374e4 61670046 4c415f43 6c6f636b 5f68656c ag.FLA_Clock_hel │ │ │ │ - 0x000374f4 70657200 5f5f636c 6f636b5f 67657474 per.__clock_gett │ │ │ │ - 0x00037504 696d6536 34006774 6f645f72 65665f74 ime64.gtod_ref_t │ │ │ │ - 0x00037514 696d655f 73656300 464c415f 436c6f63 ime_sec.FLA_Cloc │ │ │ │ - 0x00037524 6b00464c 415f436f 6e6a7567 61746500 k.FLA_Conjugate. │ │ │ │ + 0x000374d4 75650046 4c415f43 6c6f636b 5f68656c ue.FLA_Clock_hel │ │ │ │ + 0x000374e4 70657200 5f5f636c 6f636b5f 67657474 per.__clock_gett │ │ │ │ + 0x000374f4 696d6536 34006774 6f645f72 65665f74 ime64.gtod_ref_t │ │ │ │ + 0x00037504 696d655f 73656300 464c415f 436c6f63 ime_sec.FLA_Cloc │ │ │ │ + 0x00037514 6b00464c 415f4164 645f746f 5f646961 k.FLA_Add_to_dia │ │ │ │ + 0x00037524 6700464c 415f436f 6e6a7567 61746500 g.FLA_Conjugate. │ │ │ │ 0x00037534 464c415f 436f6e6a 75676174 655f7200 FLA_Conjugate_r. │ │ │ │ 0x00037544 464c415f 4f626a5f 73747275 63747572 FLA_Obj_structur │ │ │ │ 0x00037554 6500464c 415f4f62 6a5f6d61 785f6469 e.FLA_Obj_max_di │ │ │ │ 0x00037564 6d00464c 415f4f62 6a5f6275 66666572 m.FLA_Obj_buffer │ │ │ │ 0x00037574 5f69735f 6e756c6c 00464c41 5f4f626a _is_null.FLA_Obj │ │ │ │ 0x00037584 5f69735f 696e7400 464c415f 4f626a5f _is_int.FLA_Obj_ │ │ │ │ 0x00037594 69735f66 6c6f6174 696e675f 706f696e is_floating_poin │ │ │ │ @@ -3587,23 +3587,23 @@ │ │ │ │ 0x00037664 6c5f746f 00464c41 5f4f626a 5f69735f l_to.FLA_Obj_is_ │ │ │ │ 0x00037674 6964656e 74696361 6c00464c 415f4f62 identical.FLA_Ob │ │ │ │ 0x00037684 6a5f6973 5f6f7665 726c6170 70656400 j_is_overlapped. │ │ │ │ 0x00037694 464c415f 4f626a5f 67650046 4c415f4f FLA_Obj_ge.FLA_O │ │ │ │ 0x000376a4 626a5f6c 6500464c 415f5375 626d6174 bj_le.FLA_Submat │ │ │ │ 0x000376b4 7269785f 61740046 4c415f4f 626a5f68 rix_at.FLA_Obj_h │ │ │ │ 0x000376c4 61735f6e 616e0046 4c415f46 696c6c5f as_nan.FLA_Fill_ │ │ │ │ - 0x000376d4 77697468 5f636c75 73746572 5f646973 with_cluster_dis │ │ │ │ - 0x000376e4 7400464c 415f4669 6c6c5f77 6974685f t.FLA_Fill_with_ │ │ │ │ - 0x000376f4 6c696e65 61725f64 69737400 464c415f linear_dist.FLA_ │ │ │ │ - 0x00037704 436f7079 00464c41 5f46696c 6c5f7769 Copy.FLA_Fill_wi │ │ │ │ - 0x00037714 74685f72 616e646f 6d5f6469 73740046 th_random_dist.F │ │ │ │ - 0x00037724 4c415f53 6f727400 464c415f 4d756c74 LA_Sort.FLA_Mult │ │ │ │ - 0x00037734 5f616464 00464c41 5f46696c 6c5f7769 _add.FLA_Fill_wi │ │ │ │ - 0x00037744 74685f67 656f6d65 74726963 5f646973 th_geometric_dis │ │ │ │ - 0x00037754 7400464c 415f506f 7700464c 415f4669 t.FLA_Pow.FLA_Fi │ │ │ │ + 0x000376d4 77697468 5f67656f 6d657472 69635f64 with_geometric_d │ │ │ │ + 0x000376e4 69737400 464c415f 436f7079 00464c41 ist.FLA_Copy.FLA │ │ │ │ + 0x000376f4 5f4d756c 745f6164 6400464c 415f506f _Mult_add.FLA_Po │ │ │ │ + 0x00037704 7700464c 415f4669 6c6c5f77 6974685f w.FLA_Fill_with_ │ │ │ │ + 0x00037714 636c7573 7465725f 64697374 00464c41 cluster_dist.FLA │ │ │ │ + 0x00037724 5f46696c 6c5f7769 74685f6c 696e6561 _Fill_with_linea │ │ │ │ + 0x00037734 725f6469 73740046 4c415f46 696c6c5f r_dist.FLA_Fill_ │ │ │ │ + 0x00037744 77697468 5f72616e 646f6d5f 64697374 with_random_dist │ │ │ │ + 0x00037754 00464c41 5f536f72 7400464c 415f4669 .FLA_Sort.FLA_Fi │ │ │ │ 0x00037764 6c6c5f77 6974685f 696e7665 7273655f ll_with_inverse_ │ │ │ │ 0x00037774 64697374 00464c41 5f496e76 5f736361 dist.FLA_Inv_sca │ │ │ │ 0x00037784 6c00464c 415f496e 76657274 00464c41 l.FLA_Invert.FLA │ │ │ │ 0x00037794 53485f51 75657565 5f626567 696e0046 SH_Queue_begin.F │ │ │ │ 0x000377a4 4c415348 5f517565 75655f65 6e640046 LASH_Queue_end.F │ │ │ │ 0x000377b4 4c415348 5f517565 75655f65 78656300 LASH_Queue_exec. │ │ │ │ 0x000377c4 464c4153 485f5175 6575655f 73746163 FLASH_Queue_stac │ │ │ │ @@ -3714,17 +3714,17 @@ │ │ │ │ 0x00037e54 725f7461 736b0046 4c415f53 63616c5f r_task.FLA_Scal_ │ │ │ │ 0x00037e64 7461736b 00464c41 5f536361 6c725f74 task.FLA_Scalr_t │ │ │ │ 0x00037e74 61736b00 464c415f 4f626a5f 63726561 ask.FLA_Obj_crea │ │ │ │ 0x00037e84 74655f62 75666665 725f7461 736b0046 te_buffer_task.F │ │ │ │ 0x00037e94 4c415f4f 626a5f66 7265655f 62756666 LA_Obj_free_buff │ │ │ │ 0x00037ea4 65725f74 61736b00 464c4153 485f5175 er_task.FLASH_Qu │ │ │ │ 0x00037eb4 6575655f 76657262 6f73655f 6f757470 eue_verbose_outp │ │ │ │ - 0x00037ec4 75740046 4c415f46 696c6c5f 77697468 ut.FLA_Fill_with │ │ │ │ - 0x00037ed4 5f6c6f67 61726974 686d6963 5f646973 _logarithmic_dis │ │ │ │ - 0x00037ee4 7400464c 415f4178 7079006f 6d705f67 t.FLA_Axpy.omp_g │ │ │ │ + 0x00037ec4 75740046 4c415f41 78707900 464c415f ut.FLA_Axpy.FLA_ │ │ │ │ + 0x00037ed4 46696c6c 5f776974 685f6c6f 67617269 Fill_with_logari │ │ │ │ + 0x00037ee4 74686d69 635f6469 7374006f 6d705f67 thmic_dist.omp_g │ │ │ │ 0x00037ef4 65745f6e 756d5f74 68726561 6473006f et_num_threads.o │ │ │ │ 0x00037f04 6d705f67 65745f74 68726561 645f6e75 mp_get_thread_nu │ │ │ │ 0x00037f14 6d00464c 4153485f 51756575 655f7761 m.FLASH_Queue_wa │ │ │ │ 0x00037f24 69745f65 6e717565 75650046 4c415348 it_enqueue.FLASH │ │ │ │ 0x00037f34 5f517565 75655f69 6e69745f 7461736b _Queue_init_task │ │ │ │ 0x00037f44 7300464c 4153485f 51756575 655f7761 s.FLASH_Queue_wa │ │ │ │ 0x00037f54 69745f64 65717565 75655f62 6c6f636b it_dequeue_block │ │ │ │ @@ -3747,55 +3747,55 @@ │ │ │ │ 0x00038064 5f62696e 64696e67 00464c41 53485f54 _binding.FLASH_T │ │ │ │ 0x00038074 61736b5f 75706461 74655f64 6570656e ask_update_depen │ │ │ │ 0x00038084 64656e63 69657300 464c4153 485f5461 dencies.FLASH_Ta │ │ │ │ 0x00038094 736b5f66 7265655f 70617261 6c6c656c sk_free_parallel │ │ │ │ 0x000380a4 00464c41 5f496e76 5f736361 6c5f656c .FLA_Inv_scal_el │ │ │ │ 0x000380b4 656d7769 73650046 4c415f4d 61785f61 emwise.FLA_Max_a │ │ │ │ 0x000380c4 62735f76 616c7565 5f686572 6d00464c bs_value_herm.FL │ │ │ │ - 0x000380d4 415f4e65 67617465 00464c41 5f417375 A_Negate.FLA_Asu │ │ │ │ - 0x000380e4 6d00464c 415f4e6f 726d5f66 726f6200 m.FLA_Norm_frob. │ │ │ │ - 0x000380f4 464c415f 4e6f726d 5f696e66 00464c41 FLA_Norm_inf.FLA │ │ │ │ - 0x00038104 5f52616e 646f6d5f 6865726d 5f6d6174 _Random_herm_mat │ │ │ │ - 0x00038114 72697800 464c415f 52616e64 6f6d5f74 rix.FLA_Random_t │ │ │ │ - 0x00038124 72695f6d 61747269 7800464c 415f4865 ri_matrix.FLA_He │ │ │ │ + 0x000380d4 415f4e65 67617465 00464c41 5f4e6f72 A_Negate.FLA_Nor │ │ │ │ + 0x000380e4 6d5f6672 6f620046 4c415f41 73756d00 m_frob.FLA_Asum. │ │ │ │ + 0x000380f4 464c415f 52616e64 6f6d5f68 65726d5f FLA_Random_herm_ │ │ │ │ + 0x00038104 6d617472 69780046 4c415f52 616e646f matrix.FLA_Rando │ │ │ │ + 0x00038114 6d5f7472 695f6d61 74726978 00464c41 m_tri_matrix.FLA │ │ │ │ + 0x00038124 5f4e6f72 6d5f696e 6600464c 415f4865 _Norm_inf.FLA_He │ │ │ │ 0x00038134 726b5f65 78746572 6e616c00 464c415f rk_external.FLA_ │ │ │ │ 0x00038144 52616e64 6f6d5f73 796d6d5f 6d617472 Random_symm_matr │ │ │ │ 0x00038154 69780046 4c415f53 796d6d65 7472697a ix.FLA_Symmetriz │ │ │ │ 0x00038164 6500464c 415f5261 6e646f6d 5f756e69 e.FLA_Random_uni │ │ │ │ 0x00038174 74617279 5f6d6174 72697800 464c415f tary_matrix.FLA_ │ │ │ │ 0x00038184 5363616c 5f656c65 6d776973 6500464c Scal_elemwise.FL │ │ │ │ 0x00038194 415f5363 616c655f 64696167 00464c41 A_Scale_diag.FLA │ │ │ │ 0x000381a4 5f536574 5f646961 6700464c 415f5365 _Set_diag.FLA_Se │ │ │ │ 0x000381b4 745f6f66 66646961 6700464c 415f5365 t_offdiag.FLA_Se │ │ │ │ 0x000381c4 74720046 4c415f53 65745f64 6961676f tr.FLA_Set_diago │ │ │ │ 0x000381d4 6e616c5f 76656374 6f720046 4c415f53 nal_vector.FLA_S │ │ │ │ 0x000381e4 65745f64 6961676f 6e616c5f 6d617472 et_diagonal_matr │ │ │ │ - 0x000381f4 69780046 4c415f53 71727400 666c615f ix.FLA_Sqrt.fla_ │ │ │ │ - 0x00038204 73636f6d 705f6600 666c615f 73636f6d scomp_f.fla_scom │ │ │ │ - 0x00038214 705f6200 666c615f 64636f6d 705f6600 p_b.fla_dcomp_f. │ │ │ │ - 0x00038224 666c615f 64636f6d 705f6200 464c415f fla_dcomp_b.FLA_ │ │ │ │ - 0x00038234 536f7274 5f665f6f 70730071 736f7274 Sort_f_ops.qsort │ │ │ │ - 0x00038244 00464c41 5f536f72 745f625f 6f707300 .FLA_Sort_b_ops. │ │ │ │ - 0x00038254 464c415f 536f7274 5f665f6f 70640046 FLA_Sort_f_opd.F │ │ │ │ - 0x00038264 4c415f53 6f72745f 625f6f70 6400464c LA_Sort_b_opd.FL │ │ │ │ + 0x000381f4 69780066 6c615f73 636f6d70 5f660066 ix.fla_scomp_f.f │ │ │ │ + 0x00038204 6c615f73 636f6d70 5f620066 6c615f64 la_scomp_b.fla_d │ │ │ │ + 0x00038214 636f6d70 5f660066 6c615f64 636f6d70 comp_f.fla_dcomp │ │ │ │ + 0x00038224 5f620046 4c415f53 6f72745f 665f6f70 _b.FLA_Sort_f_op │ │ │ │ + 0x00038234 73007173 6f727400 464c415f 536f7274 s.qsort.FLA_Sort │ │ │ │ + 0x00038244 5f625f6f 70730046 4c415f53 6f72745f _b_ops.FLA_Sort_ │ │ │ │ + 0x00038254 665f6f70 6400464c 415f536f 72745f62 f_opd.FLA_Sort_b │ │ │ │ + 0x00038264 5f6f7064 00464c41 5f537172 7400464c _opd.FLA_Sqrt.FL │ │ │ │ 0x00038274 415f7261 6e646f6d 5f666c6f 61740046 A_random_float.F │ │ │ │ 0x00038284 4c415f72 616e646f 6d5f646f 75626c65 LA_random_double │ │ │ │ 0x00038294 00464c41 5f72616e 646f6d5f 73636f6d .FLA_random_scom │ │ │ │ 0x000382a4 706c6578 00464c41 5f72616e 646f6d5f plex.FLA_random_ │ │ │ │ 0x000382b4 64636f6d 706c6578 00464c41 5f537761 dcomplex.FLA_Swa │ │ │ │ 0x000382c4 705f745f 626c6b5f 76617231 00464c41 p_t_blk_var1.FLA │ │ │ │ 0x000382d4 5f537761 70745f65 78746572 6e616c00 _Swapt_external. │ │ │ │ - 0x000382e4 464c415f 5472616e 73706f73 6500464c FLA_Transpose.FL │ │ │ │ - 0x000382f4 415f5472 616e7370 6f73655f 626c6b5f A_Transpose_blk_ │ │ │ │ - 0x00038304 76617232 00464c41 5f537761 705f745f var2.FLA_Swap_t_ │ │ │ │ + 0x000382e4 464c415f 53776170 5f745f62 6c6b5f76 FLA_Swap_t_blk_v │ │ │ │ + 0x000382f4 61723200 464c415f 5472616e 73706f73 ar2.FLA_Transpos │ │ │ │ + 0x00038304 6500464c 415f5472 616e7370 6f73655f e.FLA_Transpose_ │ │ │ │ 0x00038314 626c6b5f 76617232 00464c41 5f547261 blk_var2.FLA_Tra │ │ │ │ - 0x00038324 6e73706f 73655f62 6c6b5f76 61723100 nspose_blk_var1. │ │ │ │ - 0x00038334 464c415f 5472616e 73706f73 655f756e FLA_Transpose_un │ │ │ │ - 0x00038344 625f7661 72310046 4c415f54 72616e73 b_var1.FLA_Trans │ │ │ │ - 0x00038354 706f7365 5f756e62 5f766172 3200464c pose_unb_var2.FL │ │ │ │ + 0x00038324 6e73706f 73655f75 6e625f76 61723200 nspose_unb_var2. │ │ │ │ + 0x00038334 464c415f 5472616e 73706f73 655f626c FLA_Transpose_bl │ │ │ │ + 0x00038344 6b5f7661 72310046 4c415f54 72616e73 k_var1.FLA_Trans │ │ │ │ + 0x00038354 706f7365 5f756e62 5f766172 3100464c pose_unb_var1.FL │ │ │ │ 0x00038364 415f466f 726d5f70 65726d5f 6d617472 A_Form_perm_matr │ │ │ │ 0x00038374 69780046 4c415f48 65765f32 78325f6f ix.FLA_Hev_2x2_o │ │ │ │ 0x00038384 70730046 4c415f48 65765f32 78325f6f ps.FLA_Hev_2x2_o │ │ │ │ 0x00038394 70640046 4c415f48 65765f32 78320046 pd.FLA_Hev_2x2.F │ │ │ │ 0x000383a4 4c415f48 6576765f 3278325f 6f707300 LA_Hevv_2x2_ops. │ │ │ │ 0x000383b4 464c415f 48657676 5f327832 5f6f7064 FLA_Hevv_2x2_opd │ │ │ │ 0x000383c4 00464c41 5f486576 765f3278 325f6f70 .FLA_Hevv_2x2_op │ │ │ │ @@ -3825,53 +3825,53 @@ │ │ │ │ 0x00038544 6832735f 55545f6c 5f6f707a 00464c41 h2s_UT_l_opz.FLA │ │ │ │ 0x00038554 5f486f75 73656832 735f5554 5f725f6f _Househ2s_UT_r_o │ │ │ │ 0x00038564 70730046 4c415f48 6f757365 6832735f ps.FLA_Househ2s_ │ │ │ │ 0x00038574 55545f72 5f6f7064 00464c41 5f486f75 UT_r_opd.FLA_Hou │ │ │ │ 0x00038584 73656832 735f5554 5f725f6f 70630046 seh2s_UT_r_opc.F │ │ │ │ 0x00038594 4c415f48 6f757365 6832735f 55545f72 LA_Househ2s_UT_r │ │ │ │ 0x000385a4 5f6f707a 00464c41 5f486f75 73656832 _opz.FLA_Househ2 │ │ │ │ - 0x000385b4 735f5554 00464c41 5f486f75 73656833 s_UT.FLA_Househ3 │ │ │ │ - 0x000385c4 55445f55 545f6f70 7300464c 415f486f UD_UT_ops.FLA_Ho │ │ │ │ - 0x000385d4 75736568 3355445f 55545f6f 70640046 useh3UD_UT_opd.F │ │ │ │ - 0x000385e4 4c415f48 6f757365 68335544 5f55545f LA_Househ3UD_UT_ │ │ │ │ - 0x000385f4 6f706300 464c415f 486f7573 65683355 opc.FLA_Househ3U │ │ │ │ - 0x00038604 445f5554 5f6f707a 00464c41 5f486f75 D_UT_opz.FLA_Hou │ │ │ │ - 0x00038614 73656833 55445f55 5400464c 415f4e6f seh3UD_UT.FLA_No │ │ │ │ - 0x00038624 726d315f 74726964 6961675f 6f707300 rm1_tridiag_ops. │ │ │ │ - 0x00038634 464c415f 4e6f726d 315f7472 69646961 FLA_Norm1_tridia │ │ │ │ - 0x00038644 675f6f70 6400464c 415f4e6f 726d315f g_opd.FLA_Norm1_ │ │ │ │ - 0x00038654 74726964 69616700 464c415f 50797468 tridiag.FLA_Pyth │ │ │ │ + 0x000385b4 735f5554 00464c41 5f4e6f72 6d315f74 s_UT.FLA_Norm1_t │ │ │ │ + 0x000385c4 72696469 61675f6f 70730046 4c415f4e ridiag_ops.FLA_N │ │ │ │ + 0x000385d4 6f726d31 5f747269 64696167 5f6f7064 orm1_tridiag_opd │ │ │ │ + 0x000385e4 00464c41 5f4e6f72 6d315f74 72696469 .FLA_Norm1_tridi │ │ │ │ + 0x000385f4 61670046 4c415f48 6f757365 68335544 ag.FLA_Househ3UD │ │ │ │ + 0x00038604 5f55545f 6f707300 464c415f 486f7573 _UT_ops.FLA_Hous │ │ │ │ + 0x00038614 65683355 445f5554 5f6f7064 00464c41 eh3UD_UT_opd.FLA │ │ │ │ + 0x00038624 5f486f75 73656833 55445f55 545f6f70 _Househ3UD_UT_op │ │ │ │ + 0x00038634 6300464c 415f486f 75736568 3355445f c.FLA_Househ3UD_ │ │ │ │ + 0x00038644 55545f6f 707a0046 4c415f48 6f757365 UT_opz.FLA_House │ │ │ │ + 0x00038654 68335544 5f555400 464c415f 50797468 h3UD_UT.FLA_Pyth │ │ │ │ 0x00038664 6167325f 6f707300 464c415f 50797468 ag2_ops.FLA_Pyth │ │ │ │ 0x00038674 6167325f 6f706400 464c415f 50797468 ag2_opd.FLA_Pyth │ │ │ │ 0x00038684 61673200 464c415f 50797468 6167335f ag2.FLA_Pythag3_ │ │ │ │ 0x00038694 6f707300 464c415f 50797468 6167335f ops.FLA_Pythag3_ │ │ │ │ 0x000386a4 6f706400 464c415f 50797468 61673300 opd.FLA_Pythag3. │ │ │ │ 0x000386b4 666c615f 6c73616d 6500666c 615f706f fla_lsame.fla_po │ │ │ │ 0x000386c4 775f6469 00666c61 5f646c61 6d633200 w_di.fla_dlamc2. │ │ │ │ 0x000386d4 666c615f 646c616d 63310066 6c615f64 fla_dlamc1.fla_d │ │ │ │ 0x000386e4 6c616d63 3300666c 615f646c 616d6334 lamc3.fla_dlamc4 │ │ │ │ 0x000386f4 00707269 6e746600 666c615f 646c616d .printf.fla_dlam │ │ │ │ 0x00038704 63350046 4c415f53 765f3278 325f6f70 c5.FLA_Sv_2x2_op │ │ │ │ 0x00038714 7300464c 415f5376 5f327832 5f6f7064 s.FLA_Sv_2x2_opd │ │ │ │ 0x00038724 00464c41 5f53765f 32783200 464c415f .FLA_Sv_2x2.FLA_ │ │ │ │ - 0x00038734 536f7274 5f657664 5f665f6f 70730046 Sort_evd_f_ops.F │ │ │ │ - 0x00038744 4c415f53 6f72745f 6576645f 625f6f70 LA_Sort_evd_b_op │ │ │ │ - 0x00038754 7300464c 415f536f 72745f65 76645f66 s.FLA_Sort_evd_f │ │ │ │ - 0x00038764 5f6f7064 00464c41 5f536f72 745f6576 _opd.FLA_Sort_ev │ │ │ │ - 0x00038774 645f625f 6f706400 464c415f 536f7274 d_b_opd.FLA_Sort │ │ │ │ - 0x00038784 5f657664 5f665f6f 70630046 4c415f53 _evd_f_opc.FLA_S │ │ │ │ - 0x00038794 6f72745f 6576645f 625f6f70 6300464c ort_evd_b_opc.FL │ │ │ │ - 0x000387a4 415f536f 72745f65 76645f66 5f6f707a A_Sort_evd_f_opz │ │ │ │ - 0x000387b4 00464c41 5f536f72 745f6576 645f625f .FLA_Sort_evd_b_ │ │ │ │ - 0x000387c4 6f707a00 464c415f 536f7274 5f657664 opz.FLA_Sort_evd │ │ │ │ - 0x000387d4 00464c41 5f57696c 6b736869 66745f74 .FLA_Wilkshift_t │ │ │ │ - 0x000387e4 72696469 61675f6f 70730046 4c415f57 ridiag_ops.FLA_W │ │ │ │ - 0x000387f4 696c6b73 68696674 5f747269 64696167 ilkshift_tridiag │ │ │ │ - 0x00038804 5f6f7064 00464c41 5f57696c 6b736869 _opd.FLA_Wilkshi │ │ │ │ - 0x00038814 66745f74 72696469 61670066 6c615f70 ft_tridiag.fla_p │ │ │ │ + 0x00038734 57696c6b 73686966 745f7472 69646961 Wilkshift_tridia │ │ │ │ + 0x00038744 675f6f70 7300464c 415f5769 6c6b7368 g_ops.FLA_Wilksh │ │ │ │ + 0x00038754 6966745f 74726964 6961675f 6f706400 ift_tridiag_opd. │ │ │ │ + 0x00038764 464c415f 57696c6b 73686966 745f7472 FLA_Wilkshift_tr │ │ │ │ + 0x00038774 69646961 6700464c 415f536f 72745f65 idiag.FLA_Sort_e │ │ │ │ + 0x00038784 76645f66 5f6f7073 00464c41 5f536f72 vd_f_ops.FLA_Sor │ │ │ │ + 0x00038794 745f6576 645f625f 6f707300 464c415f t_evd_b_ops.FLA_ │ │ │ │ + 0x000387a4 536f7274 5f657664 5f665f6f 70640046 Sort_evd_f_opd.F │ │ │ │ + 0x000387b4 4c415f53 6f72745f 6576645f 625f6f70 LA_Sort_evd_b_op │ │ │ │ + 0x000387c4 6400464c 415f536f 72745f65 76645f66 d.FLA_Sort_evd_f │ │ │ │ + 0x000387d4 5f6f7063 00464c41 5f536f72 745f6576 _opc.FLA_Sort_ev │ │ │ │ + 0x000387e4 645f625f 6f706300 464c415f 536f7274 d_b_opc.FLA_Sort │ │ │ │ + 0x000387f4 5f657664 5f665f6f 707a0046 4c415f53 _evd_f_opz.FLA_S │ │ │ │ + 0x00038804 6f72745f 6576645f 625f6f70 7a00464c ort_evd_b_opz.FL │ │ │ │ + 0x00038814 415f536f 72745f65 76640066 6c615f70 A_Sort_evd.fla_p │ │ │ │ 0x00038824 6f775f72 6900666c 615f736c 616d6332 ow_ri.fla_slamc2 │ │ │ │ 0x00038834 00666c61 5f736c61 6d633100 666c615f .fla_slamc1.fla_ │ │ │ │ 0x00038844 736c616d 63330066 6c615f73 6c616d63 slamc3.fla_slamc │ │ │ │ 0x00038854 3400666c 615f736c 616d6335 00464c41 4.fla_slamc5.FLA │ │ │ │ 0x00038864 5f536f72 745f7376 645f665f 6f707300 _Sort_svd_f_ops. │ │ │ │ 0x00038874 464c415f 536f7274 5f737664 5f625f6f FLA_Sort_svd_b_o │ │ │ │ 0x00038884 70730046 4c415f53 6f72745f 7376645f ps.FLA_Sort_svd_ │ │ │ │ @@ -3881,56 +3881,56 @@ │ │ │ │ 0x000388c4 536f7274 5f737664 5f625f6f 70630046 Sort_svd_b_opc.F │ │ │ │ 0x000388d4 4c415f53 6f72745f 7376645f 665f6f70 LA_Sort_svd_f_op │ │ │ │ 0x000388e4 7a00464c 415f536f 72745f73 76645f62 z.FLA_Sort_svd_b │ │ │ │ 0x000388f4 5f6f707a 00464c41 5f536f72 745f7376 _opz.FLA_Sort_sv │ │ │ │ 0x00038904 6400464c 415f5376 765f3278 325f6f70 d.FLA_Svv_2x2_op │ │ │ │ 0x00038914 7300464c 415f5376 765f3278 325f6f70 s.FLA_Svv_2x2_op │ │ │ │ 0x00038924 6400464c 415f5376 765f3278 3200464c d.FLA_Svv_2x2.FL │ │ │ │ - 0x00038934 415f536f 72745f62 7376645f 6578745f A_Sort_bsvd_ext_ │ │ │ │ - 0x00038944 665f6f70 7300464c 415f536f 72745f62 f_ops.FLA_Sort_b │ │ │ │ - 0x00038954 7376645f 6578745f 625f6f70 7300464c svd_ext_b_ops.FL │ │ │ │ - 0x00038964 415f536f 72745f62 7376645f 6578745f A_Sort_bsvd_ext_ │ │ │ │ - 0x00038974 665f6f70 6400464c 415f536f 72745f62 f_opd.FLA_Sort_b │ │ │ │ - 0x00038984 7376645f 6578745f 625f6f70 6400464c svd_ext_b_opd.FL │ │ │ │ - 0x00038994 415f536f 72745f62 7376645f 6578745f A_Sort_bsvd_ext_ │ │ │ │ - 0x000389a4 665f6f70 6300464c 415f536f 72745f62 f_opc.FLA_Sort_b │ │ │ │ - 0x000389b4 7376645f 6578745f 625f6f70 6300464c svd_ext_b_opc.FL │ │ │ │ - 0x000389c4 415f536f 72745f62 7376645f 6578745f A_Sort_bsvd_ext_ │ │ │ │ - 0x000389d4 665f6f70 7a00464c 415f536f 72745f62 f_opz.FLA_Sort_b │ │ │ │ - 0x000389e4 7376645f 6578745f 625f6f70 7a00464c svd_ext_b_opz.FL │ │ │ │ - 0x000389f4 415f536f 72745f62 7376645f 65787400 A_Sort_bsvd_ext. │ │ │ │ - 0x00038a04 464c415f 416d6178 5f657874 65726e61 FLA_Amax_externa │ │ │ │ - 0x00038a14 6c00464c 415f4173 756d5f65 78746572 l.FLA_Asum_exter │ │ │ │ + 0x00038934 415f416d 61785f65 78746572 6e616c00 A_Amax_external. │ │ │ │ + 0x00038944 464c415f 536f7274 5f627376 645f6578 FLA_Sort_bsvd_ex │ │ │ │ + 0x00038954 745f665f 6f707300 464c415f 536f7274 t_f_ops.FLA_Sort │ │ │ │ + 0x00038964 5f627376 645f6578 745f625f 6f707300 _bsvd_ext_b_ops. │ │ │ │ + 0x00038974 464c415f 536f7274 5f627376 645f6578 FLA_Sort_bsvd_ex │ │ │ │ + 0x00038984 745f665f 6f706400 464c415f 536f7274 t_f_opd.FLA_Sort │ │ │ │ + 0x00038994 5f627376 645f6578 745f625f 6f706400 _bsvd_ext_b_opd. │ │ │ │ + 0x000389a4 464c415f 536f7274 5f627376 645f6578 FLA_Sort_bsvd_ex │ │ │ │ + 0x000389b4 745f665f 6f706300 464c415f 536f7274 t_f_opc.FLA_Sort │ │ │ │ + 0x000389c4 5f627376 645f6578 745f625f 6f706300 _bsvd_ext_b_opc. │ │ │ │ + 0x000389d4 464c415f 536f7274 5f627376 645f6578 FLA_Sort_bsvd_ex │ │ │ │ + 0x000389e4 745f665f 6f707a00 464c415f 536f7274 t_f_opz.FLA_Sort │ │ │ │ + 0x000389f4 5f627376 645f6578 745f625f 6f707a00 _bsvd_ext_b_opz. │ │ │ │ + 0x00038a04 464c415f 536f7274 5f627376 645f6578 FLA_Sort_bsvd_ex │ │ │ │ + 0x00038a14 7400464c 415f4173 756d5f65 78746572 t.FLA_Asum_exter │ │ │ │ 0x00038a24 6e616c00 464c415f 41787079 72745f65 nal.FLA_Axpyrt_e │ │ │ │ 0x00038a34 78746572 6e616c00 464c415f 41787079 xternal.FLA_Axpy │ │ │ │ 0x00038a44 735f6578 7465726e 616c0046 4c415f43 s_external.FLA_C │ │ │ │ 0x00038a54 6f707972 5f657874 65726e61 6c00464c opyr_external.FL │ │ │ │ 0x00038a64 415f436f 70797274 5f657874 65726e61 A_Copyrt_externa │ │ │ │ - 0x00038a74 6c00464c 415f446f 74326373 5f657874 l.FLA_Dot2cs_ext │ │ │ │ - 0x00038a84 65726e61 6c00464c 415f5363 616c5f65 ernal.FLA_Scal_e │ │ │ │ - 0x00038a94 78746572 6e616c00 464c415f 446f7432 xternal.FLA_Dot2 │ │ │ │ + 0x00038a74 6c00464c 415f446f 7432735f 65787465 l.FLA_Dot2s_exte │ │ │ │ + 0x00038a84 726e616c 00464c41 5f536361 6c5f6578 rnal.FLA_Scal_ex │ │ │ │ + 0x00038a94 7465726e 616c0046 4c415f44 6f743263 ternal.FLA_Dot2c │ │ │ │ 0x00038aa4 735f6578 7465726e 616c0046 4c415f44 s_external.FLA_D │ │ │ │ 0x00038ab4 6f745f65 78746572 6e616c00 464c415f ot_external.FLA_ │ │ │ │ 0x00038ac4 446f7463 5f657874 65726e61 6c00464c Dotc_external.FL │ │ │ │ 0x00038ad4 415f446f 7463735f 65787465 726e616c A_Dotcs_external │ │ │ │ - 0x00038ae4 00464c41 5f446f74 735f6578 7465726e .FLA_Dots_extern │ │ │ │ - 0x00038af4 616c0046 4c415f49 6e765f73 63616c5f al.FLA_Inv_scal_ │ │ │ │ + 0x00038ae4 00464c41 5f496e76 5f736361 6c5f6578 .FLA_Inv_scal_ex │ │ │ │ + 0x00038af4 7465726e 616c0046 4c415f44 6f74735f ternal.FLA_Dots_ │ │ │ │ 0x00038b04 65787465 726e616c 00464c41 5f4e726d external.FLA_Nrm │ │ │ │ - 0x00038b14 325f6578 7465726e 616c0046 4c415f49 2_external.FLA_I │ │ │ │ - 0x00038b24 6e765f73 63616c63 5f657874 65726e61 nv_scalc_externa │ │ │ │ - 0x00038b34 6c00464c 415f5363 616c725f 65787465 l.FLA_Scalr_exte │ │ │ │ - 0x00038b44 726e616c 00464c41 5f536361 6c635f65 rnal.FLA_Scalc_e │ │ │ │ + 0x00038b14 325f6578 7465726e 616c0046 4c415f53 2_external.FLA_S │ │ │ │ + 0x00038b24 63616c63 5f657874 65726e61 6c00464c calc_external.FL │ │ │ │ + 0x00038b34 415f496e 765f7363 616c635f 65787465 A_Inv_scalc_exte │ │ │ │ + 0x00038b44 726e616c 00464c41 5f536361 6c725f65 rnal.FLA_Scalr_e │ │ │ │ 0x00038b54 78746572 6e616c00 464c415f 416d6178 xternal.FLA_Amax │ │ │ │ - 0x00038b64 00464c41 5f417870 79727400 464c415f .FLA_Axpyrt.FLA_ │ │ │ │ - 0x00038b74 53776170 5f657874 65726e61 6c00464c Swap_external.FL │ │ │ │ - 0x00038b84 415f4178 70797300 464c415f 436f7079 A_Axpys.FLA_Copy │ │ │ │ - 0x00038b94 72740046 4c415f44 6f740046 4c415f44 rt.FLA_Dot.FLA_D │ │ │ │ - 0x00038ba4 6f743263 7300464c 415f446f 74327300 ot2cs.FLA_Dot2s. │ │ │ │ - 0x00038bb4 464c415f 446f7463 00464c41 5f446f74 FLA_Dotc.FLA_Dot │ │ │ │ - 0x00038bc4 63730046 4c415f44 6f747300 464c415f cs.FLA_Dots.FLA_ │ │ │ │ + 0x00038b64 00464c41 5f537761 705f6578 7465726e .FLA_Swap_extern │ │ │ │ + 0x00038b74 616c0046 4c415f41 78707972 7400464c al.FLA_Axpyrt.FL │ │ │ │ + 0x00038b84 415f436f 70797274 00464c41 5f417870 A_Copyrt.FLA_Axp │ │ │ │ + 0x00038b94 79730046 4c415f44 6f740046 4c415f44 ys.FLA_Dot.FLA_D │ │ │ │ + 0x00038ba4 6f743263 7300464c 415f446f 74630046 ot2cs.FLA_Dotc.F │ │ │ │ + 0x00038bb4 4c415f44 6f746373 00464c41 5f446f74 LA_Dotcs.FLA_Dot │ │ │ │ + 0x00038bc4 32730046 4c415f44 6f747300 464c415f 2s.FLA_Dots.FLA_ │ │ │ │ 0x00038bd4 496e765f 7363616c 6300464c 415f4e72 Inv_scalc.FLA_Nr │ │ │ │ 0x00038be4 6d320046 4c415f53 63616c63 00464c41 m2.FLA_Scalc.FLA │ │ │ │ 0x00038bf4 5f537761 7000464c 415f5377 61707400 _Swap.FLA_Swapt. │ │ │ │ 0x00038c04 464c415f 41787079 745f6e5f 7461736b FLA_Axpyt_n_task │ │ │ │ 0x00038c14 00464c41 5f417870 79745f74 5f746173 .FLA_Axpyt_t_tas │ │ │ │ 0x00038c24 6b00464c 415f4178 7079745f 635f7461 k.FLA_Axpyt_c_ta │ │ │ │ 0x00038c34 736b0046 4c415f41 78707974 5f685f74 sk.FLA_Axpyt_h_t │ │ │ │ @@ -3944,102 +3944,102 @@ │ │ │ │ 0x00038cb4 616c725f 6c5f7461 736b0046 4c415f53 alr_l_task.FLA_S │ │ │ │ 0x00038cc4 63616c72 5f755f74 61736b00 464c415f calr_u_task.FLA_ │ │ │ │ 0x00038cd4 47656d76 5f657874 65726e61 6c00464c Gemv_external.FL │ │ │ │ 0x00038ce4 415f4765 6d76635f 65787465 726e616c A_Gemvc_external │ │ │ │ 0x00038cf4 00464c41 5f476572 5f657874 65726e61 .FLA_Ger_externa │ │ │ │ 0x00038d04 6c00464c 415f4765 72635f65 78746572 l.FLA_Gerc_exter │ │ │ │ 0x00038d14 6e616c00 464c415f 48656d76 5f657874 nal.FLA_Hemv_ext │ │ │ │ - 0x00038d24 65726e61 6c00464c 415f4865 6d76635f ernal.FLA_Hemvc_ │ │ │ │ - 0x00038d34 65787465 726e616c 00464c41 5f486572 external.FLA_Her │ │ │ │ - 0x00038d44 325f6578 7465726e 616c0046 4c415f48 2_external.FLA_H │ │ │ │ + 0x00038d24 65726e61 6c00464c 415f4865 72325f65 ernal.FLA_Her2_e │ │ │ │ + 0x00038d34 78746572 6e616c00 464c415f 48656d76 xternal.FLA_Hemv │ │ │ │ + 0x00038d44 635f6578 7465726e 616c0046 4c415f48 c_external.FLA_H │ │ │ │ 0x00038d54 65723263 5f657874 65726e61 6c00464c er2c_external.FL │ │ │ │ 0x00038d64 415f4865 725f6578 7465726e 616c0046 A_Her_external.F │ │ │ │ 0x00038d74 4c415f48 6572635f 65787465 726e616c LA_Herc_external │ │ │ │ - 0x00038d84 00464c41 5f537972 5f657874 65726e61 .FLA_Syr_externa │ │ │ │ - 0x00038d94 6c00464c 415f5379 6d765f65 78746572 l.FLA_Symv_exter │ │ │ │ - 0x00038da4 6e616c00 464c415f 53797232 5f657874 nal.FLA_Syr2_ext │ │ │ │ - 0x00038db4 65726e61 6c00464c 415f5472 6d765f65 ernal.FLA_Trmv_e │ │ │ │ - 0x00038dc4 78746572 6e616c00 464c415f 54726d76 xternal.FLA_Trmv │ │ │ │ - 0x00038dd4 73785f65 78746572 6e616c00 464c415f sx_external.FLA_ │ │ │ │ - 0x00038de4 54727376 5f657874 65726e61 6c00464c Trsv_external.FL │ │ │ │ + 0x00038d84 00464c41 5f54726d 7673785f 65787465 .FLA_Trmvsx_exte │ │ │ │ + 0x00038d94 726e616c 00464c41 5f54726d 765f6578 rnal.FLA_Trmv_ex │ │ │ │ + 0x00038da4 7465726e 616c0046 4c415f53 796d765f ternal.FLA_Symv_ │ │ │ │ + 0x00038db4 65787465 726e616c 00464c41 5f537972 external.FLA_Syr │ │ │ │ + 0x00038dc4 5f657874 65726e61 6c00464c 415f5472 _external.FLA_Tr │ │ │ │ + 0x00038dd4 73765f65 78746572 6e616c00 464c415f sv_external.FLA_ │ │ │ │ + 0x00038de4 53797232 5f657874 65726e61 6c00464c Syr2_external.FL │ │ │ │ 0x00038df4 415f5472 73767378 5f657874 65726e61 A_Trsvsx_externa │ │ │ │ 0x00038e04 6c00464c 415f4765 6d766300 464c415f l.FLA_Gemvc.FLA_ │ │ │ │ 0x00038e14 47657200 464c415f 47657263 00464c41 Ger.FLA_Gerc.FLA │ │ │ │ - 0x00038e24 5f48656d 76630046 4c415f48 656d7600 _Hemvc.FLA_Hemv. │ │ │ │ - 0x00038e34 464c415f 48657232 00464c41 5f486572 FLA_Her2.FLA_Her │ │ │ │ + 0x00038e24 5f48656d 7600464c 415f4865 7200464c _Hemv.FLA_Her.FL │ │ │ │ + 0x00038e34 415f4865 72320046 4c415f48 656d7663 A_Her2.FLA_Hemvc │ │ │ │ 0x00038e44 00464c41 5f486572 32630046 4c415f48 .FLA_Her2c.FLA_H │ │ │ │ - 0x00038e54 65726300 464c415f 53796d76 00464c41 erc.FLA_Symv.FLA │ │ │ │ - 0x00038e64 5f537972 00464c41 5f537972 3200464c _Syr.FLA_Syr2.FL │ │ │ │ + 0x00038e54 65726300 464c415f 53797200 464c415f erc.FLA_Syr.FLA_ │ │ │ │ + 0x00038e64 53796d76 00464c41 5f537972 3200464c Symv.FLA_Syr2.FL │ │ │ │ 0x00038e74 415f5472 6d760046 4c415f54 726d7673 A_Trmv.FLA_Trmvs │ │ │ │ 0x00038e84 7800464c 415f5472 73767378 00464c41 x.FLA_Trsvsx.FLA │ │ │ │ 0x00038e94 5f47656d 765f685f 7461736b 00464c41 _Gemv_h_task.FLA │ │ │ │ 0x00038ea4 5f47656d 765f6e5f 7461736b 00464c41 _Gemv_n_task.FLA │ │ │ │ 0x00038eb4 5f47656d 765f745f 7461736b 00464c41 _Gemv_t_task.FLA │ │ │ │ 0x00038ec4 5f547273 765f6c63 5f746173 6b00464c _Trsv_lc_task.FL │ │ │ │ 0x00038ed4 415f5472 73765f6c 6e5f7461 736b0046 A_Trsv_ln_task.F │ │ │ │ 0x00038ee4 4c415f54 7273765f 6c745f74 61736b00 LA_Trsv_lt_task. │ │ │ │ 0x00038ef4 464c415f 54727376 5f75635f 7461736b FLA_Trsv_uc_task │ │ │ │ 0x00038f04 00464c41 5f547273 765f756e 5f746173 .FLA_Trsv_un_tas │ │ │ │ 0x00038f14 6b00464c 415f5472 73765f75 745f7461 k.FLA_Trsv_ut_ta │ │ │ │ - 0x00038f24 736b0046 4c415f48 656d6d5f 65787465 sk.FLA_Hemm_exte │ │ │ │ - 0x00038f34 726e616c 00464c41 5f47656d 6d5f6578 rnal.FLA_Gemm_ex │ │ │ │ + 0x00038f24 736b0046 4c415f47 656d6d5f 65787465 sk.FLA_Gemm_exte │ │ │ │ + 0x00038f34 726e616c 00464c41 5f48656d 6d5f6578 rnal.FLA_Hemm_ex │ │ │ │ 0x00038f44 7465726e 616c0046 4c415f48 6572326b ternal.FLA_Her2k │ │ │ │ 0x00038f54 5f657874 65726e61 6c00464c 415f5379 _external.FLA_Sy │ │ │ │ 0x00038f64 6d6d5f65 78746572 6e616c00 464c415f mm_external.FLA_ │ │ │ │ 0x00038f74 53797232 6b5f6578 7465726e 616c0046 Syr2k_external.F │ │ │ │ 0x00038f84 4c415f54 726d6d5f 65787465 726e616c LA_Trmm_external │ │ │ │ 0x00038f94 00464c41 5f537972 6b5f6578 7465726e .FLA_Syrk_extern │ │ │ │ - 0x00038fa4 616c0046 4c415f54 72736d5f 65787465 al.FLA_Trsm_exte │ │ │ │ - 0x00038fb4 726e616c 00464c41 5f54726d 6d737800 rnal.FLA_Trmmsx. │ │ │ │ - 0x00038fc4 464c415f 54726d6d 73785f65 78746572 FLA_Trmmsx_exter │ │ │ │ - 0x00038fd4 6e616c00 464c415f 5472736d 73780046 nal.FLA_Trsmsx.F │ │ │ │ - 0x00038fe4 4c415f54 72736d73 785f6578 7465726e LA_Trsmsx_extern │ │ │ │ - 0x00038ff4 616c0046 4c415f48 656d6d5f 6c6c5f74 al.FLA_Hemm_ll_t │ │ │ │ + 0x00038fa4 616c0046 4c415f54 726d6d73 7800464c al.FLA_Trmmsx.FL │ │ │ │ + 0x00038fb4 415f5472 6d6d7378 5f657874 65726e61 A_Trmmsx_externa │ │ │ │ + 0x00038fc4 6c00464c 415f5472 736d5f65 78746572 l.FLA_Trsm_exter │ │ │ │ + 0x00038fd4 6e616c00 464c415f 5472736d 73785f65 nal.FLA_Trsmsx_e │ │ │ │ + 0x00038fe4 78746572 6e616c00 464c415f 5472736d xternal.FLA_Trsm │ │ │ │ + 0x00038ff4 73780046 4c415f48 656d6d5f 6c6c5f74 sx.FLA_Hemm_ll_t │ │ │ │ 0x00039004 61736b00 464c415f 48656d6d 5f6c755f ask.FLA_Hemm_lu_ │ │ │ │ 0x00039014 7461736b 00464c41 5f48656d 6d5f726c task.FLA_Hemm_rl │ │ │ │ 0x00039024 5f746173 6b00464c 415f4865 6d6d5f72 _task.FLA_Hemm_r │ │ │ │ - 0x00039034 755f7461 736b0046 4c415f47 656d6d5f u_task.FLA_Gemm_ │ │ │ │ - 0x00039044 63635f74 61736b00 464c415f 47656d6d cc_task.FLA_Gemm │ │ │ │ - 0x00039054 5f63685f 7461736b 00464c41 5f47656d _ch_task.FLA_Gem │ │ │ │ - 0x00039064 6d5f636e 5f746173 6b00464c 415f4765 m_cn_task.FLA_Ge │ │ │ │ - 0x00039074 6d6d5f63 745f7461 736b0046 4c415f47 mm_ct_task.FLA_G │ │ │ │ - 0x00039084 656d6d5f 68635f74 61736b00 464c415f emm_hc_task.FLA_ │ │ │ │ - 0x00039094 47656d6d 5f68685f 7461736b 00464c41 Gemm_hh_task.FLA │ │ │ │ - 0x000390a4 5f47656d 6d5f686e 5f746173 6b00464c _Gemm_hn_task.FL │ │ │ │ - 0x000390b4 415f4765 6d6d5f68 745f7461 736b0046 A_Gemm_ht_task.F │ │ │ │ - 0x000390c4 4c415f47 656d6d5f 6e635f74 61736b00 LA_Gemm_nc_task. │ │ │ │ - 0x000390d4 464c415f 47656d6d 5f6e685f 7461736b FLA_Gemm_nh_task │ │ │ │ - 0x000390e4 00464c41 5f47656d 6d5f6e6e 5f746173 .FLA_Gemm_nn_tas │ │ │ │ - 0x000390f4 6b00464c 415f4765 6d6d5f6e 745f7461 k.FLA_Gemm_nt_ta │ │ │ │ - 0x00039104 736b0046 4c415f47 656d6d5f 74635f74 sk.FLA_Gemm_tc_t │ │ │ │ - 0x00039114 61736b00 464c415f 47656d6d 5f74685f ask.FLA_Gemm_th_ │ │ │ │ - 0x00039124 7461736b 00464c41 5f47656d 6d5f746e task.FLA_Gemm_tn │ │ │ │ - 0x00039134 5f746173 6b00464c 415f4765 6d6d5f74 _task.FLA_Gemm_t │ │ │ │ - 0x00039144 745f7461 736b0046 4c415f48 6572326b t_task.FLA_Her2k │ │ │ │ - 0x00039154 5f6c6e5f 7461736b 00464c41 5f486572 _ln_task.FLA_Her │ │ │ │ - 0x00039164 326b5f6c 685f7461 736b0046 4c415f48 2k_lh_task.FLA_H │ │ │ │ - 0x00039174 6572326b 5f756e5f 7461736b 00464c41 er2k_un_task.FLA │ │ │ │ - 0x00039184 5f486572 326b5f75 685f7461 736b0046 _Her2k_uh_task.F │ │ │ │ + 0x00039034 755f7461 736b0046 4c415f48 6572326b u_task.FLA_Her2k │ │ │ │ + 0x00039044 5f6c6e5f 7461736b 00464c41 5f486572 _ln_task.FLA_Her │ │ │ │ + 0x00039054 326b5f6c 685f7461 736b0046 4c415f48 2k_lh_task.FLA_H │ │ │ │ + 0x00039064 6572326b 5f756e5f 7461736b 00464c41 er2k_un_task.FLA │ │ │ │ + 0x00039074 5f486572 326b5f75 685f7461 736b0046 _Her2k_uh_task.F │ │ │ │ + 0x00039084 4c415f47 656d6d5f 63635f74 61736b00 LA_Gemm_cc_task. │ │ │ │ + 0x00039094 464c415f 47656d6d 5f63685f 7461736b FLA_Gemm_ch_task │ │ │ │ + 0x000390a4 00464c41 5f47656d 6d5f636e 5f746173 .FLA_Gemm_cn_tas │ │ │ │ + 0x000390b4 6b00464c 415f4765 6d6d5f63 745f7461 k.FLA_Gemm_ct_ta │ │ │ │ + 0x000390c4 736b0046 4c415f47 656d6d5f 68635f74 sk.FLA_Gemm_hc_t │ │ │ │ + 0x000390d4 61736b00 464c415f 47656d6d 5f68685f ask.FLA_Gemm_hh_ │ │ │ │ + 0x000390e4 7461736b 00464c41 5f47656d 6d5f686e task.FLA_Gemm_hn │ │ │ │ + 0x000390f4 5f746173 6b00464c 415f4765 6d6d5f68 _task.FLA_Gemm_h │ │ │ │ + 0x00039104 745f7461 736b0046 4c415f47 656d6d5f t_task.FLA_Gemm_ │ │ │ │ + 0x00039114 6e635f74 61736b00 464c415f 47656d6d nc_task.FLA_Gemm │ │ │ │ + 0x00039124 5f6e685f 7461736b 00464c41 5f47656d _nh_task.FLA_Gem │ │ │ │ + 0x00039134 6d5f6e6e 5f746173 6b00464c 415f4765 m_nn_task.FLA_Ge │ │ │ │ + 0x00039144 6d6d5f6e 745f7461 736b0046 4c415f47 mm_nt_task.FLA_G │ │ │ │ + 0x00039154 656d6d5f 74635f74 61736b00 464c415f emm_tc_task.FLA_ │ │ │ │ + 0x00039164 47656d6d 5f74685f 7461736b 00464c41 Gemm_th_task.FLA │ │ │ │ + 0x00039174 5f47656d 6d5f746e 5f746173 6b00464c _Gemm_tn_task.FL │ │ │ │ + 0x00039184 415f4765 6d6d5f74 745f7461 736b0046 A_Gemm_tt_task.F │ │ │ │ 0x00039194 4c415f48 65726b5f 6c6e5f74 61736b00 LA_Herk_ln_task. │ │ │ │ 0x000391a4 464c415f 4865726b 5f6c685f 7461736b FLA_Herk_lh_task │ │ │ │ 0x000391b4 00464c41 5f486572 6b5f756e 5f746173 .FLA_Herk_un_tas │ │ │ │ 0x000391c4 6b00464c 415f4865 726b5f75 685f7461 k.FLA_Herk_uh_ta │ │ │ │ 0x000391d4 736b0046 4c415f53 796d6d5f 6c6c5f74 sk.FLA_Symm_ll_t │ │ │ │ 0x000391e4 61736b00 464c415f 53796d6d 5f6c755f ask.FLA_Symm_lu_ │ │ │ │ 0x000391f4 7461736b 00464c41 5f53796d 6d5f726c task.FLA_Symm_rl │ │ │ │ 0x00039204 5f746173 6b00464c 415f5379 6d6d5f72 _task.FLA_Symm_r │ │ │ │ - 0x00039214 755f7461 736b0046 4c415f53 79726b5f u_task.FLA_Syrk_ │ │ │ │ - 0x00039224 6c6e5f74 61736b00 464c415f 5379726b ln_task.FLA_Syrk │ │ │ │ - 0x00039234 5f6c745f 7461736b 00464c41 5f537972 _lt_task.FLA_Syr │ │ │ │ - 0x00039244 6b5f756e 5f746173 6b00464c 415f5379 k_un_task.FLA_Sy │ │ │ │ - 0x00039254 726b5f75 745f7461 736b0046 4c415f53 rk_ut_task.FLA_S │ │ │ │ - 0x00039264 7972326b 5f6c6e5f 7461736b 00464c41 yr2k_ln_task.FLA │ │ │ │ - 0x00039274 5f537972 326b5f6c 745f7461 736b0046 _Syr2k_lt_task.F │ │ │ │ - 0x00039284 4c415f53 7972326b 5f756e5f 7461736b LA_Syr2k_un_task │ │ │ │ - 0x00039294 00464c41 5f537972 326b5f75 745f7461 .FLA_Syr2k_ut_ta │ │ │ │ + 0x00039214 755f7461 736b0046 4c415f53 7972326b u_task.FLA_Syr2k │ │ │ │ + 0x00039224 5f6c6e5f 7461736b 00464c41 5f537972 _ln_task.FLA_Syr │ │ │ │ + 0x00039234 326b5f6c 745f7461 736b0046 4c415f53 2k_lt_task.FLA_S │ │ │ │ + 0x00039244 7972326b 5f756e5f 7461736b 00464c41 yr2k_un_task.FLA │ │ │ │ + 0x00039254 5f537972 326b5f75 745f7461 736b0046 _Syr2k_ut_task.F │ │ │ │ + 0x00039264 4c415f53 79726b5f 6c6e5f74 61736b00 LA_Syrk_ln_task. │ │ │ │ + 0x00039274 464c415f 5379726b 5f6c745f 7461736b FLA_Syrk_lt_task │ │ │ │ + 0x00039284 00464c41 5f537972 6b5f756e 5f746173 .FLA_Syrk_un_tas │ │ │ │ + 0x00039294 6b00464c 415f5379 726b5f75 745f7461 k.FLA_Syrk_ut_ta │ │ │ │ 0x000392a4 736b0046 4c415f54 726d6d5f 6c6c635f sk.FLA_Trmm_llc_ │ │ │ │ 0x000392b4 7461736b 00464c41 5f54726d 6d5f6c6c task.FLA_Trmm_ll │ │ │ │ 0x000392c4 685f7461 736b0046 4c415f54 726d6d5f h_task.FLA_Trmm_ │ │ │ │ 0x000392d4 6c6c6e5f 7461736b 00464c41 5f54726d lln_task.FLA_Trm │ │ │ │ 0x000392e4 6d5f6c6c 745f7461 736b0046 4c415f54 m_llt_task.FLA_T │ │ │ │ 0x000392f4 726d6d5f 6c75635f 7461736b 00464c41 rmm_luc_task.FLA │ │ │ │ 0x00039304 5f54726d 6d5f6c75 685f7461 736b0046 _Trmm_luh_task.F │ │ │ │ @@ -4077,26 +4077,26 @@ │ │ │ │ 0x00039504 4170706c 795f7069 766f7473 5f756e62 Apply_pivots_unb │ │ │ │ 0x00039514 5f657874 65726e61 6c00464c 415f4170 _external.FLA_Ap │ │ │ │ 0x00039524 706c795f 7069766f 74735f6c 6e5f756e ply_pivots_ln_un │ │ │ │ 0x00039534 625f6578 7400464c 415f4269 64696167 b_ext.FLA_Bidiag │ │ │ │ 0x00039544 5f617070 6c795f55 5f657874 65726e61 _apply_U_externa │ │ │ │ 0x00039554 6c00464c 415f4269 64696167 5f617070 l.FLA_Bidiag_app │ │ │ │ 0x00039564 6c795f56 5f657874 65726e61 6c00464c ly_V_external.FL │ │ │ │ - 0x00039574 415f4170 706c795f 7069766f 74735f6d A_Apply_pivots_m │ │ │ │ - 0x00039584 6163726f 5f657874 65726e61 6c00464c acro_external.FL │ │ │ │ - 0x00039594 415f4269 64696167 5f666f72 6d5f555f A_Bidiag_form_U_ │ │ │ │ - 0x000395a4 65787465 726e616c 00464c41 5f426964 external.FLA_Bid │ │ │ │ - 0x000395b4 6961675f 626c6b5f 65787465 726e616c iag_blk_external │ │ │ │ - 0x000395c4 00464c41 5f426964 6961675f 626c6b5f .FLA_Bidiag_blk_ │ │ │ │ - 0x000395d4 65787400 464c415f 42696469 61675f66 ext.FLA_Bidiag_f │ │ │ │ + 0x00039574 415f4269 64696167 5f626c6b 5f657874 A_Bidiag_blk_ext │ │ │ │ + 0x00039584 65726e61 6c00464c 415f4269 64696167 ernal.FLA_Bidiag │ │ │ │ + 0x00039594 5f626c6b 5f657874 00464c41 5f417070 _blk_ext.FLA_App │ │ │ │ + 0x000395a4 6c795f70 69766f74 735f6d61 63726f5f ly_pivots_macro_ │ │ │ │ + 0x000395b4 65787465 726e616c 00464c41 5f426964 external.FLA_Bid │ │ │ │ + 0x000395c4 6961675f 666f726d 5f555f65 78746572 iag_form_U_exter │ │ │ │ + 0x000395d4 6e616c00 464c415f 42696469 61675f66 nal.FLA_Bidiag_f │ │ │ │ 0x000395e4 6f726d5f 565f6578 7465726e 616c0046 orm_V_external.F │ │ │ │ - 0x000395f4 4c415f42 69646961 675f756e 625f6578 LA_Bidiag_unb_ex │ │ │ │ - 0x00039604 7465726e 616c0046 4c415f42 69646961 ternal.FLA_Bidia │ │ │ │ - 0x00039614 675f756e 625f6578 7400464c 415f4273 g_unb_ext.FLA_Bs │ │ │ │ - 0x00039624 76645f65 78746572 6e616c00 464c415f vd_external.FLA_ │ │ │ │ + 0x000395f4 4c415f42 7376645f 65787465 726e616c LA_Bsvd_external │ │ │ │ + 0x00039604 00464c41 5f426964 6961675f 756e625f .FLA_Bidiag_unb_ │ │ │ │ + 0x00039614 65787465 726e616c 00464c41 5f426964 external.FLA_Bid │ │ │ │ + 0x00039624 6961675f 756e625f 65787400 464c415f iag_unb_ext.FLA_ │ │ │ │ 0x00039634 42737664 645f6578 7465726e 616c0046 Bsvdd_external.F │ │ │ │ 0x00039644 4c415f43 686f6c5f 626c6b5f 65787465 LA_Chol_blk_exte │ │ │ │ 0x00039654 726e616c 00464c41 5f43686f 6c5f6c5f rnal.FLA_Chol_l_ │ │ │ │ 0x00039664 626c6b5f 65787400 464c415f 43686f6c blk_ext.FLA_Chol │ │ │ │ 0x00039674 5f755f62 6c6b5f65 78740046 4c415f43 _u_blk_ext.FLA_C │ │ │ │ 0x00039684 686f6c5f 756e625f 65787465 726e616c hol_unb_external │ │ │ │ 0x00039694 00464c41 5f43686f 6c5f6c5f 756e625f .FLA_Chol_l_unb_ │ │ │ │ @@ -4133,21 +4133,21 @@ │ │ │ │ 0x00039884 765f626c 6b5f6578 7465726e 616c0046 v_blk_external.F │ │ │ │ 0x00039894 4c415f4c 555f7069 765f626c 6b5f6578 LA_LU_piv_blk_ex │ │ │ │ 0x000398a4 7400464c 415f4c55 5f706976 5f756e62 t.FLA_LU_piv_unb │ │ │ │ 0x000398b4 5f657874 65726e61 6c00464c 415f4c55 _external.FLA_LU │ │ │ │ 0x000398c4 5f706976 5f756e62 5f657874 00464c41 _piv_unb_ext.FLA │ │ │ │ 0x000398d4 5f51525f 626c6b5f 65787465 726e616c _QR_blk_external │ │ │ │ 0x000398e4 00464c41 5f51525f 626c6b5f 65787400 .FLA_QR_blk_ext. │ │ │ │ - 0x000398f4 464c415f 51525f66 6f726d5f 515f6578 FLA_QR_form_Q_ex │ │ │ │ - 0x00039904 7465726e 616c0046 4c415f51 525f756e ternal.FLA_QR_un │ │ │ │ - 0x00039914 625f6578 7465726e 616c0046 4c415f51 b_external.FLA_Q │ │ │ │ - 0x00039924 525f756e 625f6578 7400464c 415f5350 R_unb_ext.FLA_SP │ │ │ │ - 0x00039934 44696e76 5f626c6b 5f657874 65726e61 Dinv_blk_externa │ │ │ │ - 0x00039944 6c00464c 415f5350 44696e76 5f626c6b l.FLA_SPDinv_blk │ │ │ │ - 0x00039954 5f657874 00464c41 5f537664 5f657874 _ext.FLA_Svd_ext │ │ │ │ + 0x000398f4 464c415f 51525f75 6e625f65 78746572 FLA_QR_unb_exter │ │ │ │ + 0x00039904 6e616c00 464c415f 51525f75 6e625f65 nal.FLA_QR_unb_e │ │ │ │ + 0x00039914 78740046 4c415f53 5044696e 765f626c xt.FLA_SPDinv_bl │ │ │ │ + 0x00039924 6b5f6578 7465726e 616c0046 4c415f53 k_external.FLA_S │ │ │ │ + 0x00039934 5044696e 765f626c 6b5f6578 7400464c PDinv_blk_ext.FL │ │ │ │ + 0x00039944 415f5152 5f666f72 6d5f515f 65787465 A_QR_form_Q_exte │ │ │ │ + 0x00039954 726e616c 00464c41 5f537664 5f657874 rnal.FLA_Svd_ext │ │ │ │ 0x00039964 65726e61 6c00464c 415f5376 64645f65 ernal.FLA_Svdd_e │ │ │ │ 0x00039974 78746572 6e616c00 464c415f 53796c76 xternal.FLA_Sylv │ │ │ │ 0x00039984 5f626c6b 5f657874 65726e61 6c00464c _blk_external.FL │ │ │ │ 0x00039994 415f5379 6c765f6e 6e5f626c 6b5f6578 A_Sylv_nn_blk_ex │ │ │ │ 0x000399a4 7400464c 415f5379 6c765f6e 685f626c t.FLA_Sylv_nh_bl │ │ │ │ 0x000399b4 6b5f6578 7400464c 415f5379 6c765f68 k_ext.FLA_Sylv_h │ │ │ │ 0x000399c4 6e5f626c 6b5f6578 7400464c 415f5379 n_blk_ext.FLA_Sy │ │ │ │ @@ -4164,255 +4164,255 @@ │ │ │ │ 0x00039a74 64725f65 78746572 6e616c00 464c415f dr_external.FLA_ │ │ │ │ 0x00039a84 54726964 6961675f 6170706c 795f515f Tridiag_apply_Q_ │ │ │ │ 0x00039a94 65787465 726e616c 00464c41 5f547269 external.FLA_Tri │ │ │ │ 0x00039aa4 64696167 5f626c6b 5f657874 65726e61 diag_blk_externa │ │ │ │ 0x00039ab4 6c00464c 415f5472 69646961 675f626c l.FLA_Tridiag_bl │ │ │ │ 0x00039ac4 6b5f6578 7400464c 415f5472 69646961 k_ext.FLA_Tridia │ │ │ │ 0x00039ad4 675f666f 726d5f51 5f657874 65726e61 g_form_Q_externa │ │ │ │ - 0x00039ae4 6c00464c 415f5472 696e765f 626c6b5f l.FLA_Trinv_blk_ │ │ │ │ - 0x00039af4 65787465 726e616c 00464c41 5f547269 external.FLA_Tri │ │ │ │ - 0x00039b04 6e765f6c 6e5f626c 6b5f6578 7400464c nv_ln_blk_ext.FL │ │ │ │ - 0x00039b14 415f5472 696e765f 6c755f62 6c6b5f65 A_Trinv_lu_blk_e │ │ │ │ - 0x00039b24 78740046 4c415f54 72696e76 5f756e5f xt.FLA_Trinv_un_ │ │ │ │ - 0x00039b34 626c6b5f 65787400 464c415f 5472696e blk_ext.FLA_Trin │ │ │ │ - 0x00039b44 765f7575 5f626c6b 5f657874 00464c41 v_uu_blk_ext.FLA │ │ │ │ - 0x00039b54 5f547269 64696167 5f756e62 5f657874 _Tridiag_unb_ext │ │ │ │ - 0x00039b64 65726e61 6c00464c 415f5472 69646961 ernal.FLA_Tridia │ │ │ │ - 0x00039b74 675f756e 625f6578 7400464c 415f5472 g_unb_ext.FLA_Tr │ │ │ │ - 0x00039b84 696e765f 756e625f 65787465 726e616c inv_unb_external │ │ │ │ - 0x00039b94 00464c41 5f547269 6e765f6c 6e5f756e .FLA_Trinv_ln_un │ │ │ │ - 0x00039ba4 625f6578 7400464c 415f5472 696e765f b_ext.FLA_Trinv_ │ │ │ │ - 0x00039bb4 6c755f75 6e625f65 78740046 4c415f54 lu_unb_ext.FLA_T │ │ │ │ - 0x00039bc4 72696e76 5f756e5f 756e625f 65787400 rinv_un_unb_ext. │ │ │ │ - 0x00039bd4 464c415f 5472696e 765f7575 5f756e62 FLA_Trinv_uu_unb │ │ │ │ - 0x00039be4 5f657874 00464c41 5f54746d 6d5f626c _ext.FLA_Ttmm_bl │ │ │ │ - 0x00039bf4 6b5f6578 7465726e 616c0046 4c415f54 k_external.FLA_T │ │ │ │ - 0x00039c04 746d6d5f 6c5f626c 6b5f6578 7400464c tmm_l_blk_ext.FL │ │ │ │ - 0x00039c14 415f5474 6d6d5f75 5f626c6b 5f657874 A_Ttmm_u_blk_ext │ │ │ │ + 0x00039ae4 6c00464c 415f5472 69646961 675f756e l.FLA_Tridiag_un │ │ │ │ + 0x00039af4 625f6578 7465726e 616c0046 4c415f54 b_external.FLA_T │ │ │ │ + 0x00039b04 72696469 61675f75 6e625f65 78740046 ridiag_unb_ext.F │ │ │ │ + 0x00039b14 4c415f54 72696e76 5f626c6b 5f657874 LA_Trinv_blk_ext │ │ │ │ + 0x00039b24 65726e61 6c00464c 415f5472 696e765f ernal.FLA_Trinv_ │ │ │ │ + 0x00039b34 6c6e5f62 6c6b5f65 78740046 4c415f54 ln_blk_ext.FLA_T │ │ │ │ + 0x00039b44 72696e76 5f6c755f 626c6b5f 65787400 rinv_lu_blk_ext. │ │ │ │ + 0x00039b54 464c415f 5472696e 765f756e 5f626c6b FLA_Trinv_un_blk │ │ │ │ + 0x00039b64 5f657874 00464c41 5f547269 6e765f75 _ext.FLA_Trinv_u │ │ │ │ + 0x00039b74 755f626c 6b5f6578 7400464c 415f5474 u_blk_ext.FLA_Tt │ │ │ │ + 0x00039b84 6d6d5f62 6c6b5f65 78746572 6e616c00 mm_blk_external. │ │ │ │ + 0x00039b94 464c415f 54746d6d 5f6c5f62 6c6b5f65 FLA_Ttmm_l_blk_e │ │ │ │ + 0x00039ba4 78740046 4c415f54 746d6d5f 755f626c xt.FLA_Ttmm_u_bl │ │ │ │ + 0x00039bb4 6b5f6578 7400464c 415f5472 696e765f k_ext.FLA_Trinv_ │ │ │ │ + 0x00039bc4 756e625f 65787465 726e616c 00464c41 unb_external.FLA │ │ │ │ + 0x00039bd4 5f547269 6e765f6c 6e5f756e 625f6578 _Trinv_ln_unb_ex │ │ │ │ + 0x00039be4 7400464c 415f5472 696e765f 6c755f75 t.FLA_Trinv_lu_u │ │ │ │ + 0x00039bf4 6e625f65 78740046 4c415f54 72696e76 nb_ext.FLA_Trinv │ │ │ │ + 0x00039c04 5f756e5f 756e625f 65787400 464c415f _un_unb_ext.FLA_ │ │ │ │ + 0x00039c14 5472696e 765f7575 5f756e62 5f657874 Trinv_uu_unb_ext │ │ │ │ 0x00039c24 00464c41 5f54746d 6d5f756e 625f6578 .FLA_Ttmm_unb_ex │ │ │ │ 0x00039c34 7465726e 616c0046 4c415f54 746d6d5f ternal.FLA_Ttmm_ │ │ │ │ 0x00039c44 6c5f756e 625f6578 7400464c 415f5474 l_unb_ext.FLA_Tt │ │ │ │ 0x00039c54 6d6d5f75 5f756e62 5f657874 00464c41 mm_u_unb_ext.FLA │ │ │ │ 0x00039c64 5f417070 6c795f43 4151325f 55545f69 _Apply_CAQ2_UT_i │ │ │ │ 0x00039c74 6e746572 6e616c00 464c415f 4170706c nternal.FLA_Appl │ │ │ │ 0x00039c84 795f4341 51325f55 545f6c68 66635f74 y_CAQ2_UT_lhfc_t │ │ │ │ 0x00039c94 61736b00 464c415f 4170706c 795f5132 ask.FLA_Apply_Q2 │ │ │ │ 0x00039ca4 5f55545f 696e7465 726e616c 00464c41 _UT_internal.FLA │ │ │ │ 0x00039cb4 5f417070 6c795f51 325f5554 5f6c6866 _Apply_Q2_UT_lhf │ │ │ │ 0x00039cc4 635f7461 736b0046 4c415f41 70706c79 c_task.FLA_Apply │ │ │ │ 0x00039cd4 5f515544 5f55545f 696e7465 726e616c _QUD_UT_internal │ │ │ │ 0x00039ce4 00464c41 5f417070 6c795f51 55445f55 .FLA_Apply_QUD_U │ │ │ │ 0x00039cf4 545f6c68 66635f74 61736b00 464c415f T_lhfc_task.FLA_ │ │ │ │ - 0x00039d04 43415152 325f5554 5f696e74 65726e61 CAQR2_UT_interna │ │ │ │ - 0x00039d14 6c00464c 415f4170 706c795f 7069766f l.FLA_Apply_pivo │ │ │ │ - 0x00039d24 74735f69 6e746572 6e616c00 464c415f ts_internal.FLA_ │ │ │ │ - 0x00039d34 4170706c 795f7069 766f7473 5f746173 Apply_pivots_tas │ │ │ │ - 0x00039d44 6b00464c 415f4170 706c795f 7069766f k.FLA_Apply_pivo │ │ │ │ - 0x00039d54 74735f6c 6e5f7461 736b0046 4c415f41 ts_ln_task.FLA_A │ │ │ │ - 0x00039d64 70706c79 5f515f55 545f696e 7465726e pply_Q_UT_intern │ │ │ │ - 0x00039d74 616c0046 4c415f41 70706c79 5f515f55 al.FLA_Apply_Q_U │ │ │ │ - 0x00039d84 545f6c68 62635f74 61736b00 464c415f T_lhbc_task.FLA_ │ │ │ │ - 0x00039d94 4170706c 795f515f 55545f6c 6862725f Apply_Q_UT_lhbr_ │ │ │ │ - 0x00039da4 7461736b 00464c41 5f417070 6c795f51 task.FLA_Apply_Q │ │ │ │ - 0x00039db4 5f55545f 6c686663 5f746173 6b00464c _UT_lhfc_task.FL │ │ │ │ - 0x00039dc4 415f4170 706c795f 515f5554 5f6c6866 A_Apply_Q_UT_lhf │ │ │ │ - 0x00039dd4 725f7461 736b0046 4c415f41 70706c79 r_task.FLA_Apply │ │ │ │ - 0x00039de4 5f515f55 545f6c6e 62635f74 61736b00 _Q_UT_lnbc_task. │ │ │ │ - 0x00039df4 464c415f 4170706c 795f515f 55545f6c FLA_Apply_Q_UT_l │ │ │ │ - 0x00039e04 6e62725f 7461736b 00464c41 5f417070 nbr_task.FLA_App │ │ │ │ - 0x00039e14 6c795f51 5f55545f 6c6e6663 5f746173 ly_Q_UT_lnfc_tas │ │ │ │ - 0x00039e24 6b00464c 415f4170 706c795f 515f5554 k.FLA_Apply_Q_UT │ │ │ │ - 0x00039e34 5f6c6e66 725f7461 736b0046 4c415f41 _lnfr_task.FLA_A │ │ │ │ - 0x00039e44 70706c79 5f515f55 545f7268 62635f74 pply_Q_UT_rhbc_t │ │ │ │ - 0x00039e54 61736b00 464c415f 4170706c 795f515f ask.FLA_Apply_Q_ │ │ │ │ - 0x00039e64 55545f72 6862725f 7461736b 00464c41 UT_rhbr_task.FLA │ │ │ │ - 0x00039e74 5f417070 6c795f51 5f55545f 72686663 _Apply_Q_UT_rhfc │ │ │ │ - 0x00039e84 5f746173 6b00464c 415f4170 706c795f _task.FLA_Apply_ │ │ │ │ - 0x00039e94 515f5554 5f726866 725f7461 736b0046 Q_UT_rhfr_task.F │ │ │ │ - 0x00039ea4 4c415f41 70706c79 5f515f55 545f726e LA_Apply_Q_UT_rn │ │ │ │ - 0x00039eb4 62635f74 61736b00 464c415f 4170706c bc_task.FLA_Appl │ │ │ │ - 0x00039ec4 795f515f 55545f72 6e62725f 7461736b y_Q_UT_rnbr_task │ │ │ │ - 0x00039ed4 00464c41 5f417070 6c795f51 5f55545f .FLA_Apply_Q_UT_ │ │ │ │ - 0x00039ee4 726e6663 5f746173 6b00464c 415f4170 rnfc_task.FLA_Ap │ │ │ │ - 0x00039ef4 706c795f 515f5554 5f726e66 725f7461 ply_Q_UT_rnfr_ta │ │ │ │ - 0x00039f04 736b0046 4c415f43 686f6c5f 696e7465 sk.FLA_Chol_inte │ │ │ │ - 0x00039f14 726e616c 00464c41 5f43686f 6c5f6c5f rnal.FLA_Chol_l_ │ │ │ │ - 0x00039f24 7461736b 00464c41 5f43686f 6c5f755f task.FLA_Chol_u_ │ │ │ │ - 0x00039f34 7461736b 00464c41 5f456967 5f676573 task.FLA_Eig_ges │ │ │ │ - 0x00039f44 745f696e 7465726e 616c0046 4c415f45 t_internal.FLA_E │ │ │ │ - 0x00039f54 69675f67 6573745f 696c5f74 61736b00 ig_gest_il_task. │ │ │ │ - 0x00039f64 464c415f 4569675f 67657374 5f69755f FLA_Eig_gest_iu_ │ │ │ │ - 0x00039f74 7461736b 00464c41 5f456967 5f676573 task.FLA_Eig_ges │ │ │ │ - 0x00039f84 745f6e6c 5f746173 6b00464c 415f4569 t_nl_task.FLA_Ei │ │ │ │ - 0x00039f94 675f6765 73745f6e 755f7461 736b0046 g_gest_nu_task.F │ │ │ │ - 0x00039fa4 4c415f4c 515f5554 5f696e74 65726e61 LA_LQ_UT_interna │ │ │ │ - 0x00039fb4 6c00464c 415f4c51 5f55545f 7461736b l.FLA_LQ_UT_task │ │ │ │ + 0x00039d04 4170706c 795f7069 766f7473 5f696e74 Apply_pivots_int │ │ │ │ + 0x00039d14 65726e61 6c00464c 415f4170 706c795f ernal.FLA_Apply_ │ │ │ │ + 0x00039d24 7069766f 74735f74 61736b00 464c415f pivots_task.FLA_ │ │ │ │ + 0x00039d34 4170706c 795f7069 766f7473 5f6c6e5f Apply_pivots_ln_ │ │ │ │ + 0x00039d44 7461736b 00464c41 5f434151 52325f55 task.FLA_CAQR2_U │ │ │ │ + 0x00039d54 545f696e 7465726e 616c0046 4c415f43 T_internal.FLA_C │ │ │ │ + 0x00039d64 686f6c5f 696e7465 726e616c 00464c41 hol_internal.FLA │ │ │ │ + 0x00039d74 5f43686f 6c5f6c5f 7461736b 00464c41 _Chol_l_task.FLA │ │ │ │ + 0x00039d84 5f43686f 6c5f755f 7461736b 00464c41 _Chol_u_task.FLA │ │ │ │ + 0x00039d94 5f4c515f 55545f69 6e746572 6e616c00 _LQ_UT_internal. │ │ │ │ + 0x00039da4 464c415f 4c515f55 545f7461 736b0046 FLA_LQ_UT_task.F │ │ │ │ + 0x00039db4 4c415f45 69675f67 6573745f 696e7465 LA_Eig_gest_inte │ │ │ │ + 0x00039dc4 726e616c 00464c41 5f456967 5f676573 rnal.FLA_Eig_ges │ │ │ │ + 0x00039dd4 745f696c 5f746173 6b00464c 415f4569 t_il_task.FLA_Ei │ │ │ │ + 0x00039de4 675f6765 73745f69 755f7461 736b0046 g_gest_iu_task.F │ │ │ │ + 0x00039df4 4c415f45 69675f67 6573745f 6e6c5f74 LA_Eig_gest_nl_t │ │ │ │ + 0x00039e04 61736b00 464c415f 4569675f 67657374 ask.FLA_Eig_gest │ │ │ │ + 0x00039e14 5f6e755f 7461736b 00464c41 5f417070 _nu_task.FLA_App │ │ │ │ + 0x00039e24 6c795f51 5f55545f 696e7465 726e616c ly_Q_UT_internal │ │ │ │ + 0x00039e34 00464c41 5f417070 6c795f51 5f55545f .FLA_Apply_Q_UT_ │ │ │ │ + 0x00039e44 6c686263 5f746173 6b00464c 415f4170 lhbc_task.FLA_Ap │ │ │ │ + 0x00039e54 706c795f 515f5554 5f6c6862 725f7461 ply_Q_UT_lhbr_ta │ │ │ │ + 0x00039e64 736b0046 4c415f41 70706c79 5f515f55 sk.FLA_Apply_Q_U │ │ │ │ + 0x00039e74 545f6c68 66635f74 61736b00 464c415f T_lhfc_task.FLA_ │ │ │ │ + 0x00039e84 4170706c 795f515f 55545f6c 6866725f Apply_Q_UT_lhfr_ │ │ │ │ + 0x00039e94 7461736b 00464c41 5f417070 6c795f51 task.FLA_Apply_Q │ │ │ │ + 0x00039ea4 5f55545f 6c6e6263 5f746173 6b00464c _UT_lnbc_task.FL │ │ │ │ + 0x00039eb4 415f4170 706c795f 515f5554 5f6c6e62 A_Apply_Q_UT_lnb │ │ │ │ + 0x00039ec4 725f7461 736b0046 4c415f41 70706c79 r_task.FLA_Apply │ │ │ │ + 0x00039ed4 5f515f55 545f6c6e 66635f74 61736b00 _Q_UT_lnfc_task. │ │ │ │ + 0x00039ee4 464c415f 4170706c 795f515f 55545f6c FLA_Apply_Q_UT_l │ │ │ │ + 0x00039ef4 6e66725f 7461736b 00464c41 5f417070 nfr_task.FLA_App │ │ │ │ + 0x00039f04 6c795f51 5f55545f 72686263 5f746173 ly_Q_UT_rhbc_tas │ │ │ │ + 0x00039f14 6b00464c 415f4170 706c795f 515f5554 k.FLA_Apply_Q_UT │ │ │ │ + 0x00039f24 5f726862 725f7461 736b0046 4c415f41 _rhbr_task.FLA_A │ │ │ │ + 0x00039f34 70706c79 5f515f55 545f7268 66635f74 pply_Q_UT_rhfc_t │ │ │ │ + 0x00039f44 61736b00 464c415f 4170706c 795f515f ask.FLA_Apply_Q_ │ │ │ │ + 0x00039f54 55545f72 6866725f 7461736b 00464c41 UT_rhfr_task.FLA │ │ │ │ + 0x00039f64 5f417070 6c795f51 5f55545f 726e6263 _Apply_Q_UT_rnbc │ │ │ │ + 0x00039f74 5f746173 6b00464c 415f4170 706c795f _task.FLA_Apply_ │ │ │ │ + 0x00039f84 515f5554 5f726e62 725f7461 736b0046 Q_UT_rnbr_task.F │ │ │ │ + 0x00039f94 4c415f41 70706c79 5f515f55 545f726e LA_Apply_Q_UT_rn │ │ │ │ + 0x00039fa4 66635f74 61736b00 464c415f 4170706c fc_task.FLA_Appl │ │ │ │ + 0x00039fb4 795f515f 55545f72 6e66725f 7461736b y_Q_UT_rnfr_task │ │ │ │ 0x00039fc4 00464c41 5f4c555f 6e6f7069 765f696e .FLA_LU_nopiv_in │ │ │ │ 0x00039fd4 7465726e 616c0046 4c415f4c 555f7069 ternal.FLA_LU_pi │ │ │ │ - 0x00039fe4 765f696e 7465726e 616c0046 4c415f4c v_internal.FLA_L │ │ │ │ - 0x00039ff4 7961705f 696e7465 726e616c 00464c41 yap_internal.FLA │ │ │ │ - 0x0003a004 5f4c7961 705f6e5f 7461736b 00464c41 _Lyap_n_task.FLA │ │ │ │ - 0x0003a014 5f4c7961 705f685f 7461736b 00464c41 _Lyap_h_task.FLA │ │ │ │ - 0x0003a024 5f515232 5f55545f 696e7465 726e616c _QR2_UT_internal │ │ │ │ + 0x00039fe4 765f696e 7465726e 616c0046 4c415f51 v_internal.FLA_Q │ │ │ │ + 0x00039ff4 52325f55 545f696e 7465726e 616c0046 R2_UT_internal.F │ │ │ │ + 0x0003a004 4c415f4c 7961705f 696e7465 726e616c LA_Lyap_internal │ │ │ │ + 0x0003a014 00464c41 5f4c7961 705f6e5f 7461736b .FLA_Lyap_n_task │ │ │ │ + 0x0003a024 00464c41 5f4c7961 705f685f 7461736b .FLA_Lyap_h_task │ │ │ │ 0x0003a034 00464c41 5f51525f 55545f69 6e746572 .FLA_QR_UT_inter │ │ │ │ 0x0003a044 6e616c00 464c415f 53415f4c 555f626c nal.FLA_SA_LU_bl │ │ │ │ - 0x0003a054 6b00464c 415f5379 6c765f69 6e746572 k.FLA_Sylv_inter │ │ │ │ - 0x0003a064 6e616c00 464c415f 53796c76 5f6e6e5f nal.FLA_Sylv_nn_ │ │ │ │ - 0x0003a074 7461736b 00464c41 5f53796c 765f6e68 task.FLA_Sylv_nh │ │ │ │ - 0x0003a084 5f746173 6b00464c 415f5379 6c765f68 _task.FLA_Sylv_h │ │ │ │ - 0x0003a094 6e5f7461 736b0046 4c415f53 796c765f n_task.FLA_Sylv_ │ │ │ │ - 0x0003a0a4 68685f74 61736b00 464c415f 53415f46 hh_task.FLA_SA_F │ │ │ │ - 0x0003a0b4 535f626c 6b00464c 415f5472 696e765f S_blk.FLA_Trinv_ │ │ │ │ + 0x0003a054 6b00464c 415f5341 5f46535f 626c6b00 k.FLA_SA_FS_blk. │ │ │ │ + 0x0003a064 464c415f 53796c76 5f696e74 65726e61 FLA_Sylv_interna │ │ │ │ + 0x0003a074 6c00464c 415f5379 6c765f6e 6e5f7461 l.FLA_Sylv_nn_ta │ │ │ │ + 0x0003a084 736b0046 4c415f53 796c765f 6e685f74 sk.FLA_Sylv_nh_t │ │ │ │ + 0x0003a094 61736b00 464c415f 53796c76 5f686e5f ask.FLA_Sylv_hn_ │ │ │ │ + 0x0003a0a4 7461736b 00464c41 5f53796c 765f6868 task.FLA_Sylv_hh │ │ │ │ + 0x0003a0b4 5f746173 6b00464c 415f5472 696e765f _task.FLA_Trinv_ │ │ │ │ 0x0003a0c4 696e7465 726e616c 00464c41 5f547269 internal.FLA_Tri │ │ │ │ 0x0003a0d4 6e765f6c 6e5f7461 736b0046 4c415f54 nv_ln_task.FLA_T │ │ │ │ 0x0003a0e4 72696e76 5f6c755f 7461736b 00464c41 rinv_lu_task.FLA │ │ │ │ 0x0003a0f4 5f547269 6e765f75 6e5f7461 736b0046 _Trinv_un_task.F │ │ │ │ 0x0003a104 4c415f54 72696e76 5f75755f 7461736b LA_Trinv_uu_task │ │ │ │ - 0x0003a114 00464c41 5f554464 6174655f 55545f69 .FLA_UDdate_UT_i │ │ │ │ - 0x0003a124 6e746572 6e616c00 464c4153 485f4178 nternal.FLASH_Ax │ │ │ │ - 0x0003a134 70790046 4c415f41 7870795f 696e7465 py.FLA_Axpy_inte │ │ │ │ - 0x0003a144 726e616c 00464c41 5f54746d 6d5f696e rnal.FLA_Ttmm_in │ │ │ │ - 0x0003a154 7465726e 616c0046 4c415f54 746d6d5f ternal.FLA_Ttmm_ │ │ │ │ - 0x0003a164 6c5f7461 736b0046 4c415f54 746d6d5f l_task.FLA_Ttmm_ │ │ │ │ - 0x0003a174 755f7461 736b0046 4c415f41 7870795f u_task.FLA_Axpy_ │ │ │ │ + 0x0003a114 00464c41 5f54746d 6d5f696e 7465726e .FLA_Ttmm_intern │ │ │ │ + 0x0003a124 616c0046 4c415f54 746d6d5f 6c5f7461 al.FLA_Ttmm_l_ta │ │ │ │ + 0x0003a134 736b0046 4c415f54 746d6d5f 755f7461 sk.FLA_Ttmm_u_ta │ │ │ │ + 0x0003a144 736b0046 4c415f55 44646174 655f5554 sk.FLA_UDdate_UT │ │ │ │ + 0x0003a154 5f696e74 65726e61 6c00464c 4153485f _internal.FLASH_ │ │ │ │ + 0x0003a164 41787079 00464c41 5f417870 795f696e Axpy.FLA_Axpy_in │ │ │ │ + 0x0003a174 7465726e 616c0046 4c415f41 7870795f ternal.FLA_Axpy_ │ │ │ │ 0x0003a184 626c6b5f 76617231 00464c41 5f417870 blk_var1.FLA_Axp │ │ │ │ 0x0003a194 795f626c 6b5f7661 72320046 4c415f41 y_blk_var2.FLA_A │ │ │ │ 0x0003a1a4 7870795f 626c6b5f 76617233 00464c41 xpy_blk_var3.FLA │ │ │ │ 0x0003a1b4 5f417870 795f626c 6b5f7661 72340046 _Axpy_blk_var4.F │ │ │ │ 0x0003a1c4 4c415f41 78707974 5f635f62 6c6b5f76 LA_Axpyt_c_blk_v │ │ │ │ 0x0003a1d4 61723100 464c415f 41787079 745f696e ar1.FLA_Axpyt_in │ │ │ │ 0x0003a1e4 7465726e 616c0046 4c415f41 78707974 ternal.FLA_Axpyt │ │ │ │ 0x0003a1f4 5f635f62 6c6b5f76 61723200 464c415f _c_blk_var2.FLA_ │ │ │ │ 0x0003a204 41787079 745f635f 626c6b5f 76617233 Axpyt_c_blk_var3 │ │ │ │ - 0x0003a214 00464c41 5f417870 79740046 4c415348 .FLA_Axpyt.FLASH │ │ │ │ - 0x0003a224 5f417870 79740046 4c415f41 78707974 _Axpyt.FLA_Axpyt │ │ │ │ - 0x0003a234 5f635f62 6c6b5f76 61723400 464c415f _c_blk_var4.FLA_ │ │ │ │ - 0x0003a244 41787079 745f6300 464c415f 41787079 Axpyt_c.FLA_Axpy │ │ │ │ + 0x0003a214 00464c41 5f417870 79740046 4c415f41 .FLA_Axpyt.FLA_A │ │ │ │ + 0x0003a224 78707974 5f635f62 6c6b5f76 61723400 xpyt_c_blk_var4. │ │ │ │ + 0x0003a234 464c415f 41787079 745f6300 464c4153 FLA_Axpyt_c.FLAS │ │ │ │ + 0x0003a244 485f4178 70797400 464c415f 41787079 H_Axpyt.FLA_Axpy │ │ │ │ 0x0003a254 745f6800 464c415f 41787079 745f685f t_h.FLA_Axpyt_h_ │ │ │ │ 0x0003a264 626c6b5f 76617233 00464c41 5f417870 blk_var3.FLA_Axp │ │ │ │ 0x0003a274 79745f68 5f626c6b 5f766172 3400464c yt_h_blk_var4.FL │ │ │ │ 0x0003a284 415f4178 7079745f 685f626c 6b5f7661 A_Axpyt_h_blk_va │ │ │ │ 0x0003a294 72320046 4c415f41 78707974 5f685f62 r2.FLA_Axpyt_h_b │ │ │ │ 0x0003a2a4 6c6b5f76 61723100 464c415f 41787079 lk_var1.FLA_Axpy │ │ │ │ - 0x0003a2b4 745f6e00 464c415f 41787079 745f6e5f t_n.FLA_Axpyt_n_ │ │ │ │ - 0x0003a2c4 626c6b5f 76617233 00464c41 5f417870 blk_var3.FLA_Axp │ │ │ │ - 0x0003a2d4 79745f6e 5f626c6b 5f766172 3400464c yt_n_blk_var4.FL │ │ │ │ - 0x0003a2e4 415f4178 7079745f 6e5f626c 6b5f7661 A_Axpyt_n_blk_va │ │ │ │ - 0x0003a2f4 72320046 4c415f41 78707974 5f6e5f62 r2.FLA_Axpyt_n_b │ │ │ │ - 0x0003a304 6c6b5f76 61723100 464c415f 41787079 lk_var1.FLA_Axpy │ │ │ │ - 0x0003a314 745f7400 464c415f 41787079 745f745f t_t.FLA_Axpyt_t_ │ │ │ │ + 0x0003a2b4 745f6e00 464c415f 41787079 745f7400 t_n.FLA_Axpyt_t. │ │ │ │ + 0x0003a2c4 464c415f 41787079 745f6e5f 626c6b5f FLA_Axpyt_n_blk_ │ │ │ │ + 0x0003a2d4 76617233 00464c41 5f417870 79745f6e var3.FLA_Axpyt_n │ │ │ │ + 0x0003a2e4 5f626c6b 5f766172 3400464c 415f4178 _blk_var4.FLA_Ax │ │ │ │ + 0x0003a2f4 7079745f 6e5f626c 6b5f7661 72320046 pyt_n_blk_var2.F │ │ │ │ + 0x0003a304 4c415f41 78707974 5f6e5f62 6c6b5f76 LA_Axpyt_n_blk_v │ │ │ │ + 0x0003a314 61723100 464c415f 41787079 745f745f ar1.FLA_Axpyt_t_ │ │ │ │ 0x0003a324 626c6b5f 76617233 00464c41 5f417870 blk_var3.FLA_Axp │ │ │ │ 0x0003a334 79745f74 5f626c6b 5f766172 3400464c yt_t_blk_var4.FL │ │ │ │ 0x0003a344 415f4178 7079745f 745f626c 6b5f7661 A_Axpyt_t_blk_va │ │ │ │ 0x0003a354 72320046 4c415f41 78707974 5f745f62 r2.FLA_Axpyt_t_b │ │ │ │ 0x0003a364 6c6b5f76 61723100 464c415f 436f7079 lk_var1.FLA_Copy │ │ │ │ 0x0003a374 5f696e74 65726e61 6c00464c 415f436f _internal.FLA_Co │ │ │ │ 0x0003a384 70795f62 6c6b5f76 61723300 464c415f py_blk_var3.FLA_ │ │ │ │ 0x0003a394 436f7079 5f626c6b 5f766172 3400464c Copy_blk_var4.FL │ │ │ │ 0x0003a3a4 415f436f 70795f62 6c6b5f76 61723200 A_Copy_blk_var2. │ │ │ │ 0x0003a3b4 464c415f 436f7079 5f626c6b 5f766172 FLA_Copy_blk_var │ │ │ │ - 0x0003a3c4 3100464c 415f436f 70797200 464c4153 1.FLA_Copyr.FLAS │ │ │ │ - 0x0003a3d4 485f436f 70797200 464c415f 436f7079 H_Copyr.FLA_Copy │ │ │ │ - 0x0003a3e4 725f696e 7465726e 616c0046 4c415f43 r_internal.FLA_C │ │ │ │ + 0x0003a3c4 3100464c 4153485f 436f7079 7200464c 1.FLASH_Copyr.FL │ │ │ │ + 0x0003a3d4 415f436f 7079725f 696e7465 726e616c A_Copyr_internal │ │ │ │ + 0x0003a3e4 00464c41 5f436f70 79720046 4c415f43 .FLA_Copyr.FLA_C │ │ │ │ 0x0003a3f4 6f707972 5f750046 4c415f43 6f707972 opyr_u.FLA_Copyr │ │ │ │ 0x0003a404 5f6c0046 4c415f43 6f707972 5f6c5f62 _l.FLA_Copyr_l_b │ │ │ │ 0x0003a414 6c6b5f76 61723300 464c415f 436f7079 lk_var3.FLA_Copy │ │ │ │ 0x0003a424 725f6c5f 626c6b5f 76617234 00464c41 r_l_blk_var4.FLA │ │ │ │ 0x0003a434 5f436f70 79725f6c 5f626c6b 5f766172 _Copyr_l_blk_var │ │ │ │ 0x0003a444 3200464c 415f436f 7079725f 6c5f626c 2.FLA_Copyr_l_bl │ │ │ │ 0x0003a454 6b5f7661 72310046 4c415f43 6f707972 k_var1.FLA_Copyr │ │ │ │ 0x0003a464 5f755f62 6c6b5f76 61723300 464c415f _u_blk_var3.FLA_ │ │ │ │ 0x0003a474 436f7079 725f755f 626c6b5f 76617234 Copyr_u_blk_var4 │ │ │ │ 0x0003a484 00464c41 5f436f70 79725f75 5f626c6b .FLA_Copyr_u_blk │ │ │ │ 0x0003a494 5f766172 3200464c 415f436f 7079725f _var2.FLA_Copyr_ │ │ │ │ 0x0003a4a4 755f626c 6b5f7661 72310046 4c415f43 u_blk_var1.FLA_C │ │ │ │ 0x0003a4b4 6f707974 5f635f62 6c6b5f76 61723100 opyt_c_blk_var1. │ │ │ │ 0x0003a4c4 464c415f 436f7079 745f696e 7465726e FLA_Copyt_intern │ │ │ │ - 0x0003a4d4 616c0046 4c415348 5f436f70 79740046 al.FLASH_Copyt.F │ │ │ │ - 0x0003a4e4 4c415f43 6f707974 5f635f62 6c6b5f76 LA_Copyt_c_blk_v │ │ │ │ - 0x0003a4f4 61723200 464c415f 436f7079 745f635f ar2.FLA_Copyt_c_ │ │ │ │ - 0x0003a504 626c6b5f 76617233 00464c41 5f436f70 blk_var3.FLA_Cop │ │ │ │ - 0x0003a514 79745f63 5f626c6b 5f766172 3400464c yt_c_blk_var4.FL │ │ │ │ - 0x0003a524 415f436f 70797400 464c415f 436f7079 A_Copyt.FLA_Copy │ │ │ │ - 0x0003a534 745f6300 464c415f 436f7079 745f6800 t_c.FLA_Copyt_h. │ │ │ │ - 0x0003a544 464c415f 436f7079 745f685f 626c6b5f FLA_Copyt_h_blk_ │ │ │ │ - 0x0003a554 76617233 00464c41 5f436f70 79745f68 var3.FLA_Copyt_h │ │ │ │ - 0x0003a564 5f626c6b 5f766172 3400464c 415f436f _blk_var4.FLA_Co │ │ │ │ - 0x0003a574 7079745f 685f626c 6b5f7661 72320046 pyt_h_blk_var2.F │ │ │ │ - 0x0003a584 4c415f43 6f707974 5f685f62 6c6b5f76 LA_Copyt_h_blk_v │ │ │ │ - 0x0003a594 61723100 464c415f 436f7079 745f7400 ar1.FLA_Copyt_t. │ │ │ │ - 0x0003a5a4 464c415f 436f7079 745f745f 626c6b5f FLA_Copyt_t_blk_ │ │ │ │ - 0x0003a5b4 76617233 00464c41 5f436f70 79745f74 var3.FLA_Copyt_t │ │ │ │ - 0x0003a5c4 5f626c6b 5f766172 3400464c 415f436f _blk_var4.FLA_Co │ │ │ │ - 0x0003a5d4 7079745f 745f626c 6b5f7661 72320046 pyt_t_blk_var2.F │ │ │ │ - 0x0003a5e4 4c415f43 6f707974 5f745f62 6c6b5f76 LA_Copyt_t_blk_v │ │ │ │ - 0x0003a5f4 61723100 464c415f 436f7079 745f6e00 ar1.FLA_Copyt_n. │ │ │ │ - 0x0003a604 464c415f 436f7079 745f6e5f 626c6b5f FLA_Copyt_n_blk_ │ │ │ │ - 0x0003a614 76617233 00464c41 5f436f70 79745f6e var3.FLA_Copyt_n │ │ │ │ + 0x0003a4d4 616c0046 4c415f43 6f707974 5f635f62 al.FLA_Copyt_c_b │ │ │ │ + 0x0003a4e4 6c6b5f76 61723200 464c415f 436f7079 lk_var2.FLA_Copy │ │ │ │ + 0x0003a4f4 7400464c 415f436f 7079745f 635f626c t.FLA_Copyt_c_bl │ │ │ │ + 0x0003a504 6b5f7661 72340046 4c415f43 6f707974 k_var4.FLA_Copyt │ │ │ │ + 0x0003a514 5f635f62 6c6b5f76 61723300 464c4153 _c_blk_var3.FLAS │ │ │ │ + 0x0003a524 485f436f 70797400 464c415f 436f7079 H_Copyt.FLA_Copy │ │ │ │ + 0x0003a534 745f6300 464c415f 436f7079 745f6e00 t_c.FLA_Copyt_n. │ │ │ │ + 0x0003a544 464c415f 436f7079 745f7400 464c415f FLA_Copyt_t.FLA_ │ │ │ │ + 0x0003a554 436f7079 745f6800 464c415f 436f7079 Copyt_h.FLA_Copy │ │ │ │ + 0x0003a564 745f745f 626c6b5f 76617233 00464c41 t_t_blk_var3.FLA │ │ │ │ + 0x0003a574 5f436f70 79745f74 5f626c6b 5f766172 _Copyt_t_blk_var │ │ │ │ + 0x0003a584 3400464c 415f436f 7079745f 745f626c 4.FLA_Copyt_t_bl │ │ │ │ + 0x0003a594 6b5f7661 72320046 4c415f43 6f707974 k_var2.FLA_Copyt │ │ │ │ + 0x0003a5a4 5f745f62 6c6b5f76 61723100 464c415f _t_blk_var1.FLA_ │ │ │ │ + 0x0003a5b4 436f7079 745f6e5f 626c6b5f 76617233 Copyt_n_blk_var3 │ │ │ │ + 0x0003a5c4 00464c41 5f436f70 79745f6e 5f626c6b .FLA_Copyt_n_blk │ │ │ │ + 0x0003a5d4 5f766172 3400464c 415f436f 7079745f _var4.FLA_Copyt_ │ │ │ │ + 0x0003a5e4 6e5f626c 6b5f7661 72320046 4c415f43 n_blk_var2.FLA_C │ │ │ │ + 0x0003a5f4 6f707974 5f6e5f62 6c6b5f76 61723100 opyt_n_blk_var1. │ │ │ │ + 0x0003a604 464c415f 436f7079 745f685f 626c6b5f FLA_Copyt_h_blk_ │ │ │ │ + 0x0003a614 76617233 00464c41 5f436f70 79745f68 var3.FLA_Copyt_h │ │ │ │ 0x0003a624 5f626c6b 5f766172 3400464c 415f436f _blk_var4.FLA_Co │ │ │ │ - 0x0003a634 7079745f 6e5f626c 6b5f7661 72320046 pyt_n_blk_var2.F │ │ │ │ - 0x0003a644 4c415f43 6f707974 5f6e5f62 6c6b5f76 LA_Copyt_n_blk_v │ │ │ │ + 0x0003a634 7079745f 685f626c 6b5f7661 72320046 pyt_h_blk_var2.F │ │ │ │ + 0x0003a644 4c415f43 6f707974 5f685f62 6c6b5f76 LA_Copyt_h_blk_v │ │ │ │ 0x0003a654 61723100 464c4153 485f5363 616c0046 ar1.FLASH_Scal.F │ │ │ │ 0x0003a664 4c415f53 63616c5f 696e7465 726e616c LA_Scal_internal │ │ │ │ 0x0003a674 00464c41 5f536361 6c5f626c 6b5f7661 .FLA_Scal_blk_va │ │ │ │ 0x0003a684 72310046 4c415f53 63616c5f 626c6b5f r1.FLA_Scal_blk_ │ │ │ │ 0x0003a694 76617232 00464c41 5f536361 6c5f626c var2.FLA_Scal_bl │ │ │ │ 0x0003a6a4 6b5f7661 72330046 4c415f53 63616c5f k_var3.FLA_Scal_ │ │ │ │ 0x0003a6b4 626c6b5f 76617234 00464c41 53485f53 blk_var4.FLASH_S │ │ │ │ 0x0003a6c4 63616c72 00464c41 5f536361 6c725f69 calr.FLA_Scalr_i │ │ │ │ 0x0003a6d4 6e746572 6e616c00 464c415f 5363616c nternal.FLA_Scal │ │ │ │ - 0x0003a6e4 7200464c 415f5363 616c725f 7500464c r.FLA_Scalr_u.FL │ │ │ │ - 0x0003a6f4 415f5363 616c725f 6c00464c 415f5363 A_Scalr_l.FLA_Sc │ │ │ │ - 0x0003a704 616c725f 6c5f626c 6b5f7661 72330046 alr_l_blk_var3.F │ │ │ │ - 0x0003a714 4c415f53 63616c72 5f6c5f62 6c6b5f76 LA_Scalr_l_blk_v │ │ │ │ - 0x0003a724 61723400 464c415f 5363616c 725f6c5f ar4.FLA_Scalr_l_ │ │ │ │ - 0x0003a734 626c6b5f 76617232 00464c41 5f536361 blk_var2.FLA_Sca │ │ │ │ - 0x0003a744 6c725f6c 5f626c6b 5f766172 3100464c lr_l_blk_var1.FL │ │ │ │ + 0x0003a6e4 7200464c 415f5363 616c725f 6c00464c r.FLA_Scalr_l.FL │ │ │ │ + 0x0003a6f4 415f5363 616c725f 6c5f626c 6b5f7661 A_Scalr_l_blk_va │ │ │ │ + 0x0003a704 72330046 4c415f53 63616c72 5f6c5f62 r3.FLA_Scalr_l_b │ │ │ │ + 0x0003a714 6c6b5f76 61723400 464c415f 5363616c lk_var4.FLA_Scal │ │ │ │ + 0x0003a724 725f6c5f 626c6b5f 76617232 00464c41 r_l_blk_var2.FLA │ │ │ │ + 0x0003a734 5f536361 6c725f6c 5f626c6b 5f766172 _Scalr_l_blk_var │ │ │ │ + 0x0003a744 3100464c 415f5363 616c725f 7500464c 1.FLA_Scalr_u.FL │ │ │ │ 0x0003a754 415f5363 616c725f 755f626c 6b5f7661 A_Scalr_u_blk_va │ │ │ │ 0x0003a764 72330046 4c415f53 63616c72 5f755f62 r3.FLA_Scalr_u_b │ │ │ │ 0x0003a774 6c6b5f76 61723400 464c415f 5363616c lk_var4.FLA_Scal │ │ │ │ 0x0003a784 725f755f 626c6b5f 76617232 00464c41 r_u_blk_var2.FLA │ │ │ │ 0x0003a794 5f536361 6c725f75 5f626c6b 5f766172 _Scalr_u_blk_var │ │ │ │ - 0x0003a7a4 3100464c 4153485f 47656d76 00464c41 1.FLASH_Gemv.FLA │ │ │ │ - 0x0003a7b4 5f47656d 765f696e 7465726e 616c0046 _Gemv_internal.F │ │ │ │ - 0x0003a7c4 4c415f47 656d7600 464c415f 47656d76 LA_Gemv.FLA_Gemv │ │ │ │ + 0x0003a7a4 3100464c 415f4765 6d760046 4c415348 1.FLA_Gemv.FLASH │ │ │ │ + 0x0003a7b4 5f47656d 7600464c 415f4765 6d765f69 _Gemv.FLA_Gemv_i │ │ │ │ + 0x0003a7c4 6e746572 6e616c00 464c415f 47656d76 nternal.FLA_Gemv │ │ │ │ 0x0003a7d4 5f680046 4c415f47 656d765f 685f626c _h.FLA_Gemv_h_bl │ │ │ │ 0x0003a7e4 6b5f7661 72360046 4c415f47 656d765f k_var6.FLA_Gemv_ │ │ │ │ 0x0003a7f4 685f626c 6b5f7661 72310046 4c415f47 h_blk_var1.FLA_G │ │ │ │ 0x0003a804 656d765f 685f626c 6b5f7661 72320046 emv_h_blk_var2.F │ │ │ │ 0x0003a814 4c415f47 656d765f 685f626c 6b5f7661 LA_Gemv_h_blk_va │ │ │ │ 0x0003a824 72350046 4c415f47 656d765f 6e00464c r5.FLA_Gemv_n.FL │ │ │ │ - 0x0003a834 415f4765 6d765f6e 5f626c6b 5f766172 A_Gemv_n_blk_var │ │ │ │ - 0x0003a844 3600464c 415f4765 6d765f6e 5f626c6b 6.FLA_Gemv_n_blk │ │ │ │ - 0x0003a854 5f766172 3100464c 415f4765 6d765f6e _var1.FLA_Gemv_n │ │ │ │ - 0x0003a864 5f626c6b 5f766172 3200464c 415f4765 _blk_var2.FLA_Ge │ │ │ │ - 0x0003a874 6d765f6e 5f626c6b 5f766172 3500464c mv_n_blk_var5.FL │ │ │ │ - 0x0003a884 415f4765 6d765f74 00464c41 5f47656d A_Gemv_t.FLA_Gem │ │ │ │ + 0x0003a834 415f4765 6d765f74 00464c41 5f47656d A_Gemv_t.FLA_Gem │ │ │ │ + 0x0003a844 765f6e5f 626c6b5f 76617236 00464c41 v_n_blk_var6.FLA │ │ │ │ + 0x0003a854 5f47656d 765f6e5f 626c6b5f 76617231 _Gemv_n_blk_var1 │ │ │ │ + 0x0003a864 00464c41 5f47656d 765f6e5f 626c6b5f .FLA_Gemv_n_blk_ │ │ │ │ + 0x0003a874 76617232 00464c41 5f47656d 765f6e5f var2.FLA_Gemv_n_ │ │ │ │ + 0x0003a884 626c6b5f 76617235 00464c41 5f47656d blk_var5.FLA_Gem │ │ │ │ 0x0003a894 765f745f 626c6b5f 76617236 00464c41 v_t_blk_var6.FLA │ │ │ │ 0x0003a8a4 5f47656d 765f745f 626c6b5f 76617231 _Gemv_t_blk_var1 │ │ │ │ 0x0003a8b4 00464c41 5f47656d 765f745f 626c6b5f .FLA_Gemv_t_blk_ │ │ │ │ 0x0003a8c4 76617232 00464c41 5f47656d 765f745f var2.FLA_Gemv_t_ │ │ │ │ - 0x0003a8d4 626c6b5f 76617235 00464c41 53485f54 blk_var5.FLASH_T │ │ │ │ - 0x0003a8e4 72737600 464c415f 54727376 5f696e74 rsv.FLA_Trsv_int │ │ │ │ - 0x0003a8f4 65726e61 6c00464c 415f5472 73760046 ernal.FLA_Trsv.F │ │ │ │ - 0x0003a904 4c415f54 7273765f 75630046 4c415f54 LA_Trsv_uc.FLA_T │ │ │ │ - 0x0003a914 7273765f 6c630046 4c415f54 7273765f rsv_lc.FLA_Trsv_ │ │ │ │ - 0x0003a924 756e0046 4c415f54 7273765f 75740046 un.FLA_Trsv_ut.F │ │ │ │ - 0x0003a934 4c415f54 7273765f 6c6e0046 4c415f54 LA_Trsv_ln.FLA_T │ │ │ │ - 0x0003a944 7273765f 6c740046 4c415f54 7273765f rsv_lt.FLA_Trsv_ │ │ │ │ - 0x0003a954 6c635f62 6c6b5f76 61723200 464c415f lc_blk_var2.FLA_ │ │ │ │ - 0x0003a964 54727376 5f6c635f 626c6b5f 76617231 Trsv_lc_blk_var1 │ │ │ │ + 0x0003a8d4 626c6b5f 76617235 00464c41 5f547273 blk_var5.FLA_Trs │ │ │ │ + 0x0003a8e4 7600464c 4153485f 54727376 00464c41 v.FLASH_Trsv.FLA │ │ │ │ + 0x0003a8f4 5f547273 765f696e 7465726e 616c0046 _Trsv_internal.F │ │ │ │ + 0x0003a904 4c415f54 7273765f 6c630046 4c415f54 LA_Trsv_lc.FLA_T │ │ │ │ + 0x0003a914 7273765f 6c635f62 6c6b5f76 61723200 rsv_lc_blk_var2. │ │ │ │ + 0x0003a924 464c415f 54727376 5f6c635f 626c6b5f FLA_Trsv_lc_blk_ │ │ │ │ + 0x0003a934 76617231 00464c41 5f547273 765f7563 var1.FLA_Trsv_uc │ │ │ │ + 0x0003a944 00464c41 5f547273 765f756e 00464c41 .FLA_Trsv_un.FLA │ │ │ │ + 0x0003a954 5f547273 765f7574 00464c41 5f547273 _Trsv_ut.FLA_Trs │ │ │ │ + 0x0003a964 765f6c6e 00464c41 5f547273 765f6c74 v_ln.FLA_Trsv_lt │ │ │ │ 0x0003a974 00464c41 5f547273 765f6c6e 5f626c6b .FLA_Trsv_ln_blk │ │ │ │ 0x0003a984 5f766172 3200464c 415f5472 73765f6c _var2.FLA_Trsv_l │ │ │ │ 0x0003a994 6e5f626c 6b5f7661 72310046 4c415f54 n_blk_var1.FLA_T │ │ │ │ - 0x0003a9a4 7273765f 6c745f62 6c6b5f76 61723200 rsv_lt_blk_var2. │ │ │ │ - 0x0003a9b4 464c415f 54727376 5f6c745f 626c6b5f FLA_Trsv_lt_blk_ │ │ │ │ - 0x0003a9c4 76617231 00464c41 5f547273 765f7563 var1.FLA_Trsv_uc │ │ │ │ + 0x0003a9a4 7273765f 75635f62 6c6b5f76 61723200 rsv_uc_blk_var2. │ │ │ │ + 0x0003a9b4 464c415f 54727376 5f75635f 626c6b5f FLA_Trsv_uc_blk_ │ │ │ │ + 0x0003a9c4 76617231 00464c41 5f547273 765f6c74 var1.FLA_Trsv_lt │ │ │ │ 0x0003a9d4 5f626c6b 5f766172 3200464c 415f5472 _blk_var2.FLA_Tr │ │ │ │ - 0x0003a9e4 73765f75 635f626c 6b5f7661 72310046 sv_uc_blk_var1.F │ │ │ │ + 0x0003a9e4 73765f6c 745f626c 6b5f7661 72310046 sv_lt_blk_var1.F │ │ │ │ 0x0003a9f4 4c415f54 7273765f 756e5f62 6c6b5f76 LA_Trsv_un_blk_v │ │ │ │ 0x0003aa04 61723200 464c415f 54727376 5f756e5f ar2.FLA_Trsv_un_ │ │ │ │ 0x0003aa14 626c6b5f 76617231 00464c41 5f547273 blk_var1.FLA_Trs │ │ │ │ 0x0003aa24 765f7574 5f626c6b 5f766172 3200464c v_ut_blk_var2.FL │ │ │ │ 0x0003aa34 415f5472 73765f75 745f626c 6b5f7661 A_Trsv_ut_blk_va │ │ │ │ 0x0003aa44 72310046 4c415f47 656d6d5f 63635f62 r1.FLA_Gemm_cc_b │ │ │ │ 0x0003aa54 6c6b5f76 61723100 464c415f 47656d6d lk_var1.FLA_Gemm │ │ │ │ @@ -4421,137 +4421,137 @@ │ │ │ │ 0x0003aa84 4c415f47 656d6d5f 63635f62 6c6b5f76 LA_Gemm_cc_blk_v │ │ │ │ 0x0003aa94 61723300 464c415f 47656d6d 5f63635f ar3.FLA_Gemm_cc_ │ │ │ │ 0x0003aaa4 626c6b5f 76617234 00464c41 5f47656d blk_var4.FLA_Gem │ │ │ │ 0x0003aab4 6d5f6363 5f626c6b 5f766172 3500464c m_cc_blk_var5.FL │ │ │ │ 0x0003aac4 415f4765 6d6d5f63 635f626c 6b5f7661 A_Gemm_cc_blk_va │ │ │ │ 0x0003aad4 72360046 4c415f47 656d6d5f 63635f75 r6.FLA_Gemm_cc_u │ │ │ │ 0x0003aae4 6e625f76 61723100 464c415f 47656d6d nb_var1.FLA_Gemm │ │ │ │ - 0x0003aaf4 5f63635f 756e625f 76617232 00464c41 _cc_unb_var2.FLA │ │ │ │ + 0x0003aaf4 5f63635f 756e625f 76617233 00464c41 _cc_unb_var3.FLA │ │ │ │ 0x0003ab04 5f47656d 6d5f6363 5f756e62 5f766172 _Gemm_cc_unb_var │ │ │ │ - 0x0003ab14 3300464c 415f4765 6d6d5f63 635f756e 3.FLA_Gemm_cc_un │ │ │ │ - 0x0003ab24 625f7661 72350046 4c415f47 656d6d5f b_var5.FLA_Gemm_ │ │ │ │ - 0x0003ab34 63635f75 6e625f76 61723400 464c415f cc_unb_var4.FLA_ │ │ │ │ + 0x0003ab14 3200464c 415f4765 6d6d5f63 635f756e 2.FLA_Gemm_cc_un │ │ │ │ + 0x0003ab24 625f7661 72340046 4c415f47 656d6d5f b_var4.FLA_Gemm_ │ │ │ │ + 0x0003ab34 63635f75 6e625f76 61723500 464c415f cc_unb_var5.FLA_ │ │ │ │ 0x0003ab44 47656d6d 5f63635f 756e625f 76617236 Gemm_cc_unb_var6 │ │ │ │ 0x0003ab54 00464c41 5f47656d 6d5f6368 5f626c6b .FLA_Gemm_ch_blk │ │ │ │ - 0x0003ab64 5f766172 3100464c 415f4765 6d6d5f63 _var1.FLA_Gemm_c │ │ │ │ + 0x0003ab64 5f766172 3400464c 415f4765 6d6d5f63 _var4.FLA_Gemm_c │ │ │ │ 0x0003ab74 685f626c 6b5f7661 72320046 4c415f47 h_blk_var2.FLA_G │ │ │ │ - 0x0003ab84 656d6d5f 63685f62 6c6b5f76 61723300 emm_ch_blk_var3. │ │ │ │ + 0x0003ab84 656d6d5f 63685f62 6c6b5f76 61723100 emm_ch_blk_var1. │ │ │ │ 0x0003ab94 464c415f 47656d6d 5f63685f 626c6b5f FLA_Gemm_ch_blk_ │ │ │ │ - 0x0003aba4 76617234 00464c41 5f47656d 6d5f6368 var4.FLA_Gemm_ch │ │ │ │ - 0x0003abb4 5f756e62 5f766172 3100464c 415f4765 _unb_var1.FLA_Ge │ │ │ │ - 0x0003abc4 6d6d5f63 685f626c 6b5f7661 72350046 mm_ch_blk_var5.F │ │ │ │ - 0x0003abd4 4c415f47 656d6d5f 63685f62 6c6b5f76 LA_Gemm_ch_blk_v │ │ │ │ - 0x0003abe4 61723600 464c415f 47656d6d 5f63685f ar6.FLA_Gemm_ch_ │ │ │ │ + 0x0003aba4 76617235 00464c41 5f47656d 6d5f6368 var5.FLA_Gemm_ch │ │ │ │ + 0x0003abb4 5f626c6b 5f766172 3300464c 415f4765 _blk_var3.FLA_Ge │ │ │ │ + 0x0003abc4 6d6d5f63 685f626c 6b5f7661 72360046 mm_ch_blk_var6.F │ │ │ │ + 0x0003abd4 4c415f47 656d6d5f 63685f75 6e625f76 LA_Gemm_ch_unb_v │ │ │ │ + 0x0003abe4 61723100 464c415f 47656d6d 5f63685f ar1.FLA_Gemm_ch_ │ │ │ │ 0x0003abf4 756e625f 76617232 00464c41 5f47656d unb_var2.FLA_Gem │ │ │ │ - 0x0003ac04 6d5f6368 5f756e62 5f766172 3300464c m_ch_unb_var3.FL │ │ │ │ + 0x0003ac04 6d5f6368 5f756e62 5f766172 3400464c m_ch_unb_var4.FL │ │ │ │ 0x0003ac14 415f4765 6d6d5f63 685f756e 625f7661 A_Gemm_ch_unb_va │ │ │ │ - 0x0003ac24 72340046 4c415f47 656d6d5f 63685f75 r4.FLA_Gemm_ch_u │ │ │ │ - 0x0003ac34 6e625f76 61723600 464c415f 47656d6d nb_var6.FLA_Gemm │ │ │ │ - 0x0003ac44 5f63685f 756e625f 76617235 00464c41 _ch_unb_var5.FLA │ │ │ │ + 0x0003ac24 72350046 4c415f47 656d6d5f 63685f75 r5.FLA_Gemm_ch_u │ │ │ │ + 0x0003ac34 6e625f76 61723300 464c415f 47656d6d nb_var3.FLA_Gemm │ │ │ │ + 0x0003ac44 5f636e5f 626c6b5f 76617231 00464c41 _cn_blk_var1.FLA │ │ │ │ 0x0003ac54 5f47656d 6d5f636e 5f626c6b 5f766172 _Gemm_cn_blk_var │ │ │ │ - 0x0003ac64 3100464c 415f4765 6d6d5f63 6e5f626c 1.FLA_Gemm_cn_bl │ │ │ │ - 0x0003ac74 6b5f7661 72320046 4c415f47 656d6d5f k_var2.FLA_Gemm_ │ │ │ │ - 0x0003ac84 636e5f62 6c6b5f76 61723300 464c415f cn_blk_var3.FLA_ │ │ │ │ + 0x0003ac64 3300464c 415f4765 6d6d5f63 685f756e 3.FLA_Gemm_ch_un │ │ │ │ + 0x0003ac74 625f7661 72360046 4c415f47 656d6d5f b_var6.FLA_Gemm_ │ │ │ │ + 0x0003ac84 636e5f62 6c6b5f76 61723200 464c415f cn_blk_var2.FLA_ │ │ │ │ 0x0003ac94 47656d6d 5f636e5f 626c6b5f 76617234 Gemm_cn_blk_var4 │ │ │ │ - 0x0003aca4 00464c41 5f47656d 6d5f636e 5f626c6b .FLA_Gemm_cn_blk │ │ │ │ - 0x0003acb4 5f766172 3500464c 415f4765 6d6d5f63 _var5.FLA_Gemm_c │ │ │ │ - 0x0003acc4 6e5f626c 6b5f7661 72360046 4c415f47 n_blk_var6.FLA_G │ │ │ │ - 0x0003acd4 656d6d5f 636e5f75 6e625f76 61723200 emm_cn_unb_var2. │ │ │ │ + 0x0003aca4 00464c41 5f47656d 6d5f636e 5f756e62 .FLA_Gemm_cn_unb │ │ │ │ + 0x0003acb4 5f766172 3100464c 415f4765 6d6d5f63 _var1.FLA_Gemm_c │ │ │ │ + 0x0003acc4 6e5f626c 6b5f7661 72350046 4c415f47 n_blk_var5.FLA_G │ │ │ │ + 0x0003acd4 656d6d5f 636e5f62 6c6b5f76 61723600 emm_cn_blk_var6. │ │ │ │ 0x0003ace4 464c415f 47656d6d 5f636e5f 756e625f FLA_Gemm_cn_unb_ │ │ │ │ - 0x0003acf4 76617231 00464c41 5f47656d 6d5f636e var1.FLA_Gemm_cn │ │ │ │ - 0x0003ad04 5f756e62 5f766172 3300464c 415f4765 _unb_var3.FLA_Ge │ │ │ │ - 0x0003ad14 6d6d5f63 6e5f756e 625f7661 72340046 mm_cn_unb_var4.F │ │ │ │ + 0x0003acf4 76617232 00464c41 5f47656d 6d5f636e var2.FLA_Gemm_cn │ │ │ │ + 0x0003ad04 5f756e62 5f766172 3400464c 415f4765 _unb_var4.FLA_Ge │ │ │ │ + 0x0003ad14 6d6d5f63 6e5f756e 625f7661 72350046 mm_cn_unb_var5.F │ │ │ │ 0x0003ad24 4c415f47 656d6d5f 636e5f75 6e625f76 LA_Gemm_cn_unb_v │ │ │ │ - 0x0003ad34 61723500 464c415f 47656d6d 5f636e5f ar5.FLA_Gemm_cn_ │ │ │ │ - 0x0003ad44 756e625f 76617236 00464c41 5f47656d unb_var6.FLA_Gem │ │ │ │ - 0x0003ad54 6d5f6374 5f626c6b 5f766172 3100464c m_ct_blk_var1.FL │ │ │ │ + 0x0003ad34 61723300 464c415f 47656d6d 5f63745f ar3.FLA_Gemm_ct_ │ │ │ │ + 0x0003ad44 626c6b5f 76617231 00464c41 5f47656d blk_var1.FLA_Gem │ │ │ │ + 0x0003ad54 6d5f6374 5f626c6b 5f766172 3300464c m_ct_blk_var3.FL │ │ │ │ 0x0003ad64 415f4765 6d6d5f63 745f626c 6b5f7661 A_Gemm_ct_blk_va │ │ │ │ - 0x0003ad74 72320046 4c415f47 656d6d5f 63745f62 r2.FLA_Gemm_ct_b │ │ │ │ - 0x0003ad84 6c6b5f76 61723400 464c415f 47656d6d lk_var4.FLA_Gemm │ │ │ │ - 0x0003ad94 5f63745f 626c6b5f 76617233 00464c41 _ct_blk_var3.FLA │ │ │ │ + 0x0003ad74 72320046 4c415f47 656d6d5f 636e5f75 r2.FLA_Gemm_cn_u │ │ │ │ + 0x0003ad84 6e625f76 61723600 464c415f 47656d6d nb_var6.FLA_Gemm │ │ │ │ + 0x0003ad94 5f63745f 626c6b5f 76617234 00464c41 _ct_blk_var4.FLA │ │ │ │ 0x0003ada4 5f47656d 6d5f6374 5f626c6b 5f766172 _Gemm_ct_blk_var │ │ │ │ 0x0003adb4 3500464c 415f4765 6d6d5f63 745f626c 5.FLA_Gemm_ct_bl │ │ │ │ 0x0003adc4 6b5f7661 72360046 4c415f47 656d6d5f k_var6.FLA_Gemm_ │ │ │ │ 0x0003add4 63745f75 6e625f76 61723100 464c415f ct_unb_var1.FLA_ │ │ │ │ 0x0003ade4 47656d6d 5f63745f 756e625f 76617232 Gemm_ct_unb_var2 │ │ │ │ 0x0003adf4 00464c41 5f47656d 6d5f6374 5f756e62 .FLA_Gemm_ct_unb │ │ │ │ 0x0003ae04 5f766172 3300464c 415f4765 6d6d5f63 _var3.FLA_Gemm_c │ │ │ │ 0x0003ae14 745f756e 625f7661 72340046 4c415f47 t_unb_var4.FLA_G │ │ │ │ 0x0003ae24 656d6d5f 63745f75 6e625f76 61723500 emm_ct_unb_var5. │ │ │ │ 0x0003ae34 464c415f 47656d6d 5f63745f 756e625f FLA_Gemm_ct_unb_ │ │ │ │ 0x0003ae44 76617236 00464c41 53485f47 656d6d00 var6.FLASH_Gemm. │ │ │ │ 0x0003ae54 464c415f 47656d6d 00464c41 5f47656d FLA_Gemm.FLA_Gem │ │ │ │ 0x0003ae64 6d5f6363 00464c41 5f47656d 6d5f6368 m_cc.FLA_Gemm_ch │ │ │ │ 0x0003ae74 00464c41 5f47656d 6d5f636e 00464c41 .FLA_Gemm_cn.FLA │ │ │ │ - 0x0003ae84 5f47656d 6d5f6374 00464c41 5f47656d _Gemm_ct.FLA_Gem │ │ │ │ - 0x0003ae94 6d5f6863 00464c41 5f47656d 6d5f6863 m_hc.FLA_Gemm_hc │ │ │ │ - 0x0003aea4 5f626c6b 5f766172 3500464c 415f4765 _blk_var5.FLA_Ge │ │ │ │ - 0x0003aeb4 6d6d5f68 635f626c 6b5f7661 72340046 mm_hc_blk_var4.F │ │ │ │ - 0x0003aec4 4c415f47 656d6d5f 68635f62 6c6b5f76 LA_Gemm_hc_blk_v │ │ │ │ - 0x0003aed4 61723300 464c415f 47656d6d 5f68635f ar3.FLA_Gemm_hc_ │ │ │ │ - 0x0003aee4 626c6b5f 76617232 00464c41 5f47656d blk_var2.FLA_Gem │ │ │ │ - 0x0003aef4 6d5f6863 5f626c6b 5f766172 3600464c m_hc_blk_var6.FL │ │ │ │ - 0x0003af04 415f4765 6d6d5f68 635f756e 625f7661 A_Gemm_hc_unb_va │ │ │ │ - 0x0003af14 72360046 4c415f47 656d6d5f 68635f75 r6.FLA_Gemm_hc_u │ │ │ │ - 0x0003af24 6e625f76 61723100 464c415f 47656d6d nb_var1.FLA_Gemm │ │ │ │ - 0x0003af34 5f68635f 756e625f 76617235 00464c41 _hc_unb_var5.FLA │ │ │ │ - 0x0003af44 5f47656d 6d5f6863 5f756e62 5f766172 _Gemm_hc_unb_var │ │ │ │ - 0x0003af54 3400464c 415f4765 6d6d5f68 635f756e 4.FLA_Gemm_hc_un │ │ │ │ - 0x0003af64 625f7661 72330046 4c415f47 656d6d5f b_var3.FLA_Gemm_ │ │ │ │ - 0x0003af74 68635f75 6e625f76 61723200 464c415f hc_unb_var2.FLA_ │ │ │ │ - 0x0003af84 47656d6d 5f68635f 626c6b5f 76617231 Gemm_hc_blk_var1 │ │ │ │ - 0x0003af94 00464c41 5f47656d 6d5f686e 00464c41 .FLA_Gemm_hn.FLA │ │ │ │ - 0x0003afa4 5f47656d 6d5f686e 5f626c6b 5f766172 _Gemm_hn_blk_var │ │ │ │ - 0x0003afb4 3500464c 415f4765 6d6d5f68 6e5f626c 5.FLA_Gemm_hn_bl │ │ │ │ + 0x0003ae84 5f47656d 6d5f686e 00464c41 5f47656d _Gemm_hn.FLA_Gem │ │ │ │ + 0x0003ae94 6d5f686e 5f626c6b 5f766172 3500464c m_hn_blk_var5.FL │ │ │ │ + 0x0003aea4 415f4765 6d6d5f68 6e5f626c 6b5f7661 A_Gemm_hn_blk_va │ │ │ │ + 0x0003aeb4 72340046 4c415f47 656d6d5f 686e5f62 r4.FLA_Gemm_hn_b │ │ │ │ + 0x0003aec4 6c6b5f76 61723300 464c415f 47656d6d lk_var3.FLA_Gemm │ │ │ │ + 0x0003aed4 5f686e5f 626c6b5f 76617232 00464c41 _hn_blk_var2.FLA │ │ │ │ + 0x0003aee4 5f47656d 6d5f686e 5f626c6b 5f766172 _Gemm_hn_blk_var │ │ │ │ + 0x0003aef4 3600464c 415f4765 6d6d5f68 6e5f756e 6.FLA_Gemm_hn_un │ │ │ │ + 0x0003af04 625f7661 72360046 4c415f47 656d6d5f b_var6.FLA_Gemm_ │ │ │ │ + 0x0003af14 686e5f75 6e625f76 61723100 464c415f hn_unb_var1.FLA_ │ │ │ │ + 0x0003af24 47656d6d 5f686e5f 756e625f 76617235 Gemm_hn_unb_var5 │ │ │ │ + 0x0003af34 00464c41 5f47656d 6d5f686e 5f756e62 .FLA_Gemm_hn_unb │ │ │ │ + 0x0003af44 5f766172 3400464c 415f4765 6d6d5f68 _var4.FLA_Gemm_h │ │ │ │ + 0x0003af54 6e5f756e 625f7661 72330046 4c415f47 n_unb_var3.FLA_G │ │ │ │ + 0x0003af64 656d6d5f 686e5f75 6e625f76 61723200 emm_hn_unb_var2. │ │ │ │ + 0x0003af74 464c415f 47656d6d 5f686e5f 626c6b5f FLA_Gemm_hn_blk_ │ │ │ │ + 0x0003af84 76617231 00464c41 5f47656d 6d5f6374 var1.FLA_Gemm_ct │ │ │ │ + 0x0003af94 00464c41 5f47656d 6d5f6863 00464c41 .FLA_Gemm_hc.FLA │ │ │ │ + 0x0003afa4 5f47656d 6d5f6863 5f626c6b 5f766172 _Gemm_hc_blk_var │ │ │ │ + 0x0003afb4 3500464c 415f4765 6d6d5f68 635f626c 5.FLA_Gemm_hc_bl │ │ │ │ 0x0003afc4 6b5f7661 72340046 4c415f47 656d6d5f k_var4.FLA_Gemm_ │ │ │ │ - 0x0003afd4 686e5f62 6c6b5f76 61723300 464c415f hn_blk_var3.FLA_ │ │ │ │ - 0x0003afe4 47656d6d 5f686e5f 626c6b5f 76617232 Gemm_hn_blk_var2 │ │ │ │ - 0x0003aff4 00464c41 5f47656d 6d5f686e 5f626c6b .FLA_Gemm_hn_blk │ │ │ │ + 0x0003afd4 68635f62 6c6b5f76 61723300 464c415f hc_blk_var3.FLA_ │ │ │ │ + 0x0003afe4 47656d6d 5f68635f 626c6b5f 76617232 Gemm_hc_blk_var2 │ │ │ │ + 0x0003aff4 00464c41 5f47656d 6d5f6863 5f626c6b .FLA_Gemm_hc_blk │ │ │ │ 0x0003b004 5f766172 3600464c 415f4765 6d6d5f68 _var6.FLA_Gemm_h │ │ │ │ - 0x0003b014 6e5f756e 625f7661 72360046 4c415f47 n_unb_var6.FLA_G │ │ │ │ - 0x0003b024 656d6d5f 686e5f75 6e625f76 61723100 emm_hn_unb_var1. │ │ │ │ - 0x0003b034 464c415f 47656d6d 5f686e5f 756e625f FLA_Gemm_hn_unb_ │ │ │ │ - 0x0003b044 76617235 00464c41 5f47656d 6d5f686e var5.FLA_Gemm_hn │ │ │ │ + 0x0003b014 635f756e 625f7661 72360046 4c415f47 c_unb_var6.FLA_G │ │ │ │ + 0x0003b024 656d6d5f 68635f75 6e625f76 61723100 emm_hc_unb_var1. │ │ │ │ + 0x0003b034 464c415f 47656d6d 5f68635f 756e625f FLA_Gemm_hc_unb_ │ │ │ │ + 0x0003b044 76617235 00464c41 5f47656d 6d5f6863 var5.FLA_Gemm_hc │ │ │ │ 0x0003b054 5f756e62 5f766172 3400464c 415f4765 _unb_var4.FLA_Ge │ │ │ │ - 0x0003b064 6d6d5f68 6e5f756e 625f7661 72330046 mm_hn_unb_var3.F │ │ │ │ - 0x0003b074 4c415f47 656d6d5f 686e5f75 6e625f76 LA_Gemm_hn_unb_v │ │ │ │ - 0x0003b084 61723200 464c415f 47656d6d 5f686e5f ar2.FLA_Gemm_hn_ │ │ │ │ + 0x0003b064 6d6d5f68 635f756e 625f7661 72330046 mm_hc_unb_var3.F │ │ │ │ + 0x0003b074 4c415f47 656d6d5f 68635f75 6e625f76 LA_Gemm_hc_unb_v │ │ │ │ + 0x0003b084 61723200 464c415f 47656d6d 5f68635f ar2.FLA_Gemm_hc_ │ │ │ │ 0x0003b094 626c6b5f 76617231 00464c41 5f47656d blk_var1.FLA_Gem │ │ │ │ - 0x0003b0a4 6d5f6868 00464c41 5f47656d 6d5f6868 m_hh.FLA_Gemm_hh │ │ │ │ + 0x0003b0a4 6d5f6874 00464c41 5f47656d 6d5f6874 m_ht.FLA_Gemm_ht │ │ │ │ 0x0003b0b4 5f626c6b 5f766172 3500464c 415f4765 _blk_var5.FLA_Ge │ │ │ │ - 0x0003b0c4 6d6d5f68 685f626c 6b5f7661 72340046 mm_hh_blk_var4.F │ │ │ │ - 0x0003b0d4 4c415f47 656d6d5f 68685f62 6c6b5f76 LA_Gemm_hh_blk_v │ │ │ │ - 0x0003b0e4 61723300 464c415f 47656d6d 5f68685f ar3.FLA_Gemm_hh_ │ │ │ │ + 0x0003b0c4 6d6d5f68 745f626c 6b5f7661 72340046 mm_ht_blk_var4.F │ │ │ │ + 0x0003b0d4 4c415f47 656d6d5f 68745f62 6c6b5f76 LA_Gemm_ht_blk_v │ │ │ │ + 0x0003b0e4 61723300 464c415f 47656d6d 5f68745f ar3.FLA_Gemm_ht_ │ │ │ │ 0x0003b0f4 626c6b5f 76617232 00464c41 5f47656d blk_var2.FLA_Gem │ │ │ │ - 0x0003b104 6d5f6868 5f626c6b 5f766172 3600464c m_hh_blk_var6.FL │ │ │ │ - 0x0003b114 415f4765 6d6d5f68 685f756e 625f7661 A_Gemm_hh_unb_va │ │ │ │ - 0x0003b124 72360046 4c415f47 656d6d5f 68685f75 r6.FLA_Gemm_hh_u │ │ │ │ + 0x0003b104 6d5f6874 5f626c6b 5f766172 3600464c m_ht_blk_var6.FL │ │ │ │ + 0x0003b114 415f4765 6d6d5f68 745f756e 625f7661 A_Gemm_ht_unb_va │ │ │ │ + 0x0003b124 72360046 4c415f47 656d6d5f 68745f75 r6.FLA_Gemm_ht_u │ │ │ │ 0x0003b134 6e625f76 61723100 464c415f 47656d6d nb_var1.FLA_Gemm │ │ │ │ - 0x0003b144 5f68685f 756e625f 76617235 00464c41 _hh_unb_var5.FLA │ │ │ │ - 0x0003b154 5f47656d 6d5f6868 5f756e62 5f766172 _Gemm_hh_unb_var │ │ │ │ - 0x0003b164 3400464c 415f4765 6d6d5f68 685f756e 4.FLA_Gemm_hh_un │ │ │ │ + 0x0003b144 5f68745f 756e625f 76617235 00464c41 _ht_unb_var5.FLA │ │ │ │ + 0x0003b154 5f47656d 6d5f6874 5f756e62 5f766172 _Gemm_ht_unb_var │ │ │ │ + 0x0003b164 3400464c 415f4765 6d6d5f68 745f756e 4.FLA_Gemm_ht_un │ │ │ │ 0x0003b174 625f7661 72330046 4c415f47 656d6d5f b_var3.FLA_Gemm_ │ │ │ │ - 0x0003b184 68685f75 6e625f76 61723200 464c415f hh_unb_var2.FLA_ │ │ │ │ - 0x0003b194 47656d6d 5f68685f 626c6b5f 76617231 Gemm_hh_blk_var1 │ │ │ │ - 0x0003b1a4 00464c41 5f47656d 6d5f6874 00464c41 .FLA_Gemm_ht.FLA │ │ │ │ - 0x0003b1b4 5f47656d 6d5f6874 5f626c6b 5f766172 _Gemm_ht_blk_var │ │ │ │ - 0x0003b1c4 3500464c 415f4765 6d6d5f68 745f626c 5.FLA_Gemm_ht_bl │ │ │ │ + 0x0003b184 68745f75 6e625f76 61723200 464c415f ht_unb_var2.FLA_ │ │ │ │ + 0x0003b194 47656d6d 5f68745f 626c6b5f 76617231 Gemm_ht_blk_var1 │ │ │ │ + 0x0003b1a4 00464c41 5f47656d 6d5f6868 00464c41 .FLA_Gemm_hh.FLA │ │ │ │ + 0x0003b1b4 5f47656d 6d5f6868 5f626c6b 5f766172 _Gemm_hh_blk_var │ │ │ │ + 0x0003b1c4 3500464c 415f4765 6d6d5f68 685f626c 5.FLA_Gemm_hh_bl │ │ │ │ 0x0003b1d4 6b5f7661 72340046 4c415f47 656d6d5f k_var4.FLA_Gemm_ │ │ │ │ - 0x0003b1e4 68745f62 6c6b5f76 61723300 464c415f ht_blk_var3.FLA_ │ │ │ │ - 0x0003b1f4 47656d6d 5f68745f 626c6b5f 76617232 Gemm_ht_blk_var2 │ │ │ │ - 0x0003b204 00464c41 5f47656d 6d5f6874 5f626c6b .FLA_Gemm_ht_blk │ │ │ │ + 0x0003b1e4 68685f62 6c6b5f76 61723300 464c415f hh_blk_var3.FLA_ │ │ │ │ + 0x0003b1f4 47656d6d 5f68685f 626c6b5f 76617232 Gemm_hh_blk_var2 │ │ │ │ + 0x0003b204 00464c41 5f47656d 6d5f6868 5f626c6b .FLA_Gemm_hh_blk │ │ │ │ 0x0003b214 5f766172 3600464c 415f4765 6d6d5f68 _var6.FLA_Gemm_h │ │ │ │ - 0x0003b224 745f756e 625f7661 72360046 4c415f47 t_unb_var6.FLA_G │ │ │ │ - 0x0003b234 656d6d5f 68745f75 6e625f76 61723100 emm_ht_unb_var1. │ │ │ │ - 0x0003b244 464c415f 47656d6d 5f68745f 756e625f FLA_Gemm_ht_unb_ │ │ │ │ - 0x0003b254 76617235 00464c41 5f47656d 6d5f6874 var5.FLA_Gemm_ht │ │ │ │ + 0x0003b224 685f756e 625f7661 72360046 4c415f47 h_unb_var6.FLA_G │ │ │ │ + 0x0003b234 656d6d5f 68685f75 6e625f76 61723100 emm_hh_unb_var1. │ │ │ │ + 0x0003b244 464c415f 47656d6d 5f68685f 756e625f FLA_Gemm_hh_unb_ │ │ │ │ + 0x0003b254 76617235 00464c41 5f47656d 6d5f6868 var5.FLA_Gemm_hh │ │ │ │ 0x0003b264 5f756e62 5f766172 3400464c 415f4765 _unb_var4.FLA_Ge │ │ │ │ - 0x0003b274 6d6d5f68 745f756e 625f7661 72330046 mm_ht_unb_var3.F │ │ │ │ - 0x0003b284 4c415f47 656d6d5f 68745f75 6e625f76 LA_Gemm_ht_unb_v │ │ │ │ - 0x0003b294 61723200 464c415f 47656d6d 5f68745f ar2.FLA_Gemm_ht_ │ │ │ │ + 0x0003b274 6d6d5f68 685f756e 625f7661 72330046 mm_hh_unb_var3.F │ │ │ │ + 0x0003b284 4c415f47 656d6d5f 68685f75 6e625f76 LA_Gemm_hh_unb_v │ │ │ │ + 0x0003b294 61723200 464c415f 47656d6d 5f68685f ar2.FLA_Gemm_hh_ │ │ │ │ 0x0003b2a4 626c6b5f 76617231 00464c41 5f47656d blk_var1.FLA_Gem │ │ │ │ 0x0003b2b4 6d5f6e63 00464c41 5f47656d 6d5f6e63 m_nc.FLA_Gemm_nc │ │ │ │ 0x0003b2c4 5f626c6b 5f766172 3500464c 415f4765 _blk_var5.FLA_Ge │ │ │ │ 0x0003b2d4 6d6d5f6e 635f626c 6b5f7661 72340046 mm_nc_blk_var4.F │ │ │ │ 0x0003b2e4 4c415f47 656d6d5f 6e635f62 6c6b5f76 LA_Gemm_nc_blk_v │ │ │ │ 0x0003b2f4 61723300 464c415f 47656d6d 5f6e635f ar3.FLA_Gemm_nc_ │ │ │ │ 0x0003b304 626c6b5f 76617232 00464c41 5f47656d blk_var2.FLA_Gem │ │ │ │ @@ -4629,46 +4629,46 @@ │ │ │ │ 0x0003b784 74635f75 6e625f76 61723100 464c415f tc_unb_var1.FLA_ │ │ │ │ 0x0003b794 47656d6d 5f74635f 756e625f 76617235 Gemm_tc_unb_var5 │ │ │ │ 0x0003b7a4 00464c41 5f47656d 6d5f7463 5f756e62 .FLA_Gemm_tc_unb │ │ │ │ 0x0003b7b4 5f766172 3400464c 415f4765 6d6d5f74 _var4.FLA_Gemm_t │ │ │ │ 0x0003b7c4 635f756e 625f7661 72330046 4c415f47 c_unb_var3.FLA_G │ │ │ │ 0x0003b7d4 656d6d5f 74635f75 6e625f76 61723200 emm_tc_unb_var2. │ │ │ │ 0x0003b7e4 464c415f 47656d6d 5f74635f 626c6b5f FLA_Gemm_tc_blk_ │ │ │ │ - 0x0003b7f4 76617231 00464c41 5f47656d 6d5f7468 var1.FLA_Gemm_th │ │ │ │ + 0x0003b7f4 76617231 00464c41 5f47656d 6d5f746e var1.FLA_Gemm_tn │ │ │ │ 0x0003b804 5f626c6b 5f766172 3500464c 415f4765 _blk_var5.FLA_Ge │ │ │ │ - 0x0003b814 6d6d5f74 685f626c 6b5f7661 72340046 mm_th_blk_var4.F │ │ │ │ - 0x0003b824 4c415f47 656d6d5f 74685f62 6c6b5f76 LA_Gemm_th_blk_v │ │ │ │ - 0x0003b834 61723300 464c415f 47656d6d 5f74685f ar3.FLA_Gemm_th_ │ │ │ │ + 0x0003b814 6d6d5f74 6e5f626c 6b5f7661 72340046 mm_tn_blk_var4.F │ │ │ │ + 0x0003b824 4c415f47 656d6d5f 746e5f62 6c6b5f76 LA_Gemm_tn_blk_v │ │ │ │ + 0x0003b834 61723300 464c415f 47656d6d 5f746e5f ar3.FLA_Gemm_tn_ │ │ │ │ 0x0003b844 626c6b5f 76617232 00464c41 5f47656d blk_var2.FLA_Gem │ │ │ │ - 0x0003b854 6d5f7468 5f626c6b 5f766172 3600464c m_th_blk_var6.FL │ │ │ │ - 0x0003b864 415f4765 6d6d5f74 685f756e 625f7661 A_Gemm_th_unb_va │ │ │ │ - 0x0003b874 72360046 4c415f47 656d6d5f 74685f75 r6.FLA_Gemm_th_u │ │ │ │ + 0x0003b854 6d5f746e 5f626c6b 5f766172 3600464c m_tn_blk_var6.FL │ │ │ │ + 0x0003b864 415f4765 6d6d5f74 6e5f756e 625f7661 A_Gemm_tn_unb_va │ │ │ │ + 0x0003b874 72360046 4c415f47 656d6d5f 746e5f75 r6.FLA_Gemm_tn_u │ │ │ │ 0x0003b884 6e625f76 61723100 464c415f 47656d6d nb_var1.FLA_Gemm │ │ │ │ - 0x0003b894 5f74685f 756e625f 76617235 00464c41 _th_unb_var5.FLA │ │ │ │ - 0x0003b8a4 5f47656d 6d5f7468 5f756e62 5f766172 _Gemm_th_unb_var │ │ │ │ - 0x0003b8b4 3400464c 415f4765 6d6d5f74 685f756e 4.FLA_Gemm_th_un │ │ │ │ + 0x0003b894 5f746e5f 756e625f 76617235 00464c41 _tn_unb_var5.FLA │ │ │ │ + 0x0003b8a4 5f47656d 6d5f746e 5f756e62 5f766172 _Gemm_tn_unb_var │ │ │ │ + 0x0003b8b4 3400464c 415f4765 6d6d5f74 6e5f756e 4.FLA_Gemm_tn_un │ │ │ │ 0x0003b8c4 625f7661 72330046 4c415f47 656d6d5f b_var3.FLA_Gemm_ │ │ │ │ - 0x0003b8d4 74685f75 6e625f76 61723200 464c415f th_unb_var2.FLA_ │ │ │ │ - 0x0003b8e4 47656d6d 5f74685f 626c6b5f 76617231 Gemm_th_blk_var1 │ │ │ │ - 0x0003b8f4 00464c41 5f47656d 6d5f746e 5f626c6b .FLA_Gemm_tn_blk │ │ │ │ + 0x0003b8d4 746e5f75 6e625f76 61723200 464c415f tn_unb_var2.FLA_ │ │ │ │ + 0x0003b8e4 47656d6d 5f746e5f 626c6b5f 76617231 Gemm_tn_blk_var1 │ │ │ │ + 0x0003b8f4 00464c41 5f47656d 6d5f7468 5f626c6b .FLA_Gemm_th_blk │ │ │ │ 0x0003b904 5f766172 3500464c 415f4765 6d6d5f74 _var5.FLA_Gemm_t │ │ │ │ - 0x0003b914 6e5f626c 6b5f7661 72340046 4c415f47 n_blk_var4.FLA_G │ │ │ │ - 0x0003b924 656d6d5f 746e5f62 6c6b5f76 61723300 emm_tn_blk_var3. │ │ │ │ - 0x0003b934 464c415f 47656d6d 5f746e5f 626c6b5f FLA_Gemm_tn_blk_ │ │ │ │ - 0x0003b944 76617232 00464c41 5f47656d 6d5f746e var2.FLA_Gemm_tn │ │ │ │ + 0x0003b914 685f626c 6b5f7661 72340046 4c415f47 h_blk_var4.FLA_G │ │ │ │ + 0x0003b924 656d6d5f 74685f62 6c6b5f76 61723300 emm_th_blk_var3. │ │ │ │ + 0x0003b934 464c415f 47656d6d 5f74685f 626c6b5f FLA_Gemm_th_blk_ │ │ │ │ + 0x0003b944 76617232 00464c41 5f47656d 6d5f7468 var2.FLA_Gemm_th │ │ │ │ 0x0003b954 5f626c6b 5f766172 3600464c 415f4765 _blk_var6.FLA_Ge │ │ │ │ - 0x0003b964 6d6d5f74 6e5f756e 625f7661 72360046 mm_tn_unb_var6.F │ │ │ │ - 0x0003b974 4c415f47 656d6d5f 746e5f75 6e625f76 LA_Gemm_tn_unb_v │ │ │ │ - 0x0003b984 61723100 464c415f 47656d6d 5f746e5f ar1.FLA_Gemm_tn_ │ │ │ │ + 0x0003b964 6d6d5f74 685f756e 625f7661 72360046 mm_th_unb_var6.F │ │ │ │ + 0x0003b974 4c415f47 656d6d5f 74685f75 6e625f76 LA_Gemm_th_unb_v │ │ │ │ + 0x0003b984 61723100 464c415f 47656d6d 5f74685f ar1.FLA_Gemm_th_ │ │ │ │ 0x0003b994 756e625f 76617235 00464c41 5f47656d unb_var5.FLA_Gem │ │ │ │ - 0x0003b9a4 6d5f746e 5f756e62 5f766172 3400464c m_tn_unb_var4.FL │ │ │ │ - 0x0003b9b4 415f4765 6d6d5f74 6e5f756e 625f7661 A_Gemm_tn_unb_va │ │ │ │ - 0x0003b9c4 72330046 4c415f47 656d6d5f 746e5f75 r3.FLA_Gemm_tn_u │ │ │ │ + 0x0003b9a4 6d5f7468 5f756e62 5f766172 3400464c m_th_unb_var4.FL │ │ │ │ + 0x0003b9b4 415f4765 6d6d5f74 685f756e 625f7661 A_Gemm_th_unb_va │ │ │ │ + 0x0003b9c4 72330046 4c415f47 656d6d5f 74685f75 r3.FLA_Gemm_th_u │ │ │ │ 0x0003b9d4 6e625f76 61723200 464c415f 47656d6d nb_var2.FLA_Gemm │ │ │ │ - 0x0003b9e4 5f746e5f 626c6b5f 76617231 00464c41 _tn_blk_var1.FLA │ │ │ │ + 0x0003b9e4 5f74685f 626c6b5f 76617231 00464c41 _th_blk_var1.FLA │ │ │ │ 0x0003b9f4 5f47656d 6d5f7474 5f626c6b 5f766172 _Gemm_tt_blk_var │ │ │ │ 0x0003ba04 3500464c 415f4765 6d6d5f74 745f626c 5.FLA_Gemm_tt_bl │ │ │ │ 0x0003ba14 6b5f7661 72340046 4c415f47 656d6d5f k_var4.FLA_Gemm_ │ │ │ │ 0x0003ba24 74745f62 6c6b5f76 61723300 464c415f tt_blk_var3.FLA_ │ │ │ │ 0x0003ba34 47656d6d 5f74745f 626c6b5f 76617232 Gemm_tt_blk_var2 │ │ │ │ 0x0003ba44 00464c41 5f47656d 6d5f7474 5f626c6b .FLA_Gemm_tt_blk │ │ │ │ 0x0003ba54 5f766172 3600464c 415f4765 6d6d5f74 _var6.FLA_Gemm_t │ │ │ │ @@ -4735,100 +4735,100 @@ │ │ │ │ 0x0003be24 3600464c 415f4865 6d6d5f6c 755f756e 6.FLA_Hemm_lu_un │ │ │ │ 0x0003be34 625f7661 72350046 4c415f48 656d6d5f b_var5.FLA_Hemm_ │ │ │ │ 0x0003be44 6c755f75 6e625f76 61723400 464c415f lu_unb_var4.FLA_ │ │ │ │ 0x0003be54 48656d6d 5f6c755f 756e625f 76617233 Hemm_lu_unb_var3 │ │ │ │ 0x0003be64 00464c41 5f48656d 6d5f6c75 5f756e62 .FLA_Hemm_lu_unb │ │ │ │ 0x0003be74 5f766172 3200464c 415f4865 6d6d5f6c _var2.FLA_Hemm_l │ │ │ │ 0x0003be84 755f756e 625f7661 72310046 4c415f48 u_unb_var1.FLA_H │ │ │ │ - 0x0003be94 656d6d5f 72755f62 6c6b5f76 61723130 emm_ru_blk_var10 │ │ │ │ - 0x0003bea4 00464c41 5f48656d 6d5f7275 5f626c6b .FLA_Hemm_ru_blk │ │ │ │ + 0x0003be94 656d6d5f 726c5f62 6c6b5f76 61723130 emm_rl_blk_var10 │ │ │ │ + 0x0003bea4 00464c41 5f48656d 6d5f726c 5f626c6b .FLA_Hemm_rl_blk │ │ │ │ 0x0003beb4 5f766172 3900464c 415f4865 6d6d5f72 _var9.FLA_Hemm_r │ │ │ │ - 0x0003bec4 755f626c 6b5f7661 72380046 4c415f48 u_blk_var8.FLA_H │ │ │ │ - 0x0003bed4 656d6d5f 72755f62 6c6b5f76 61723700 emm_ru_blk_var7. │ │ │ │ - 0x0003bee4 464c415f 48656d6d 5f72755f 626c6b5f FLA_Hemm_ru_blk_ │ │ │ │ - 0x0003bef4 76617236 00464c41 5f48656d 6d5f7275 var6.FLA_Hemm_ru │ │ │ │ + 0x0003bec4 6c5f626c 6b5f7661 72380046 4c415f48 l_blk_var8.FLA_H │ │ │ │ + 0x0003bed4 656d6d5f 726c5f62 6c6b5f76 61723700 emm_rl_blk_var7. │ │ │ │ + 0x0003bee4 464c415f 48656d6d 5f726c5f 626c6b5f FLA_Hemm_rl_blk_ │ │ │ │ + 0x0003bef4 76617236 00464c41 5f48656d 6d5f726c var6.FLA_Hemm_rl │ │ │ │ 0x0003bf04 5f626c6b 5f766172 3500464c 415f4865 _blk_var5.FLA_He │ │ │ │ - 0x0003bf14 6d6d5f72 755f626c 6b5f7661 72340046 mm_ru_blk_var4.F │ │ │ │ - 0x0003bf24 4c415f48 656d6d5f 72755f62 6c6b5f76 LA_Hemm_ru_blk_v │ │ │ │ - 0x0003bf34 61723300 464c415f 48656d6d 5f72755f ar3.FLA_Hemm_ru_ │ │ │ │ + 0x0003bf14 6d6d5f72 6c5f626c 6b5f7661 72340046 mm_rl_blk_var4.F │ │ │ │ + 0x0003bf24 4c415f48 656d6d5f 726c5f62 6c6b5f76 LA_Hemm_rl_blk_v │ │ │ │ + 0x0003bf34 61723300 464c415f 48656d6d 5f726c5f ar3.FLA_Hemm_rl_ │ │ │ │ 0x0003bf44 626c6b5f 76617232 00464c41 5f48656d blk_var2.FLA_Hem │ │ │ │ - 0x0003bf54 6d5f7275 5f626c6b 5f766172 3100464c m_ru_blk_var1.FL │ │ │ │ - 0x0003bf64 415f4865 6d6d5f72 755f756e 625f7661 A_Hemm_ru_unb_va │ │ │ │ - 0x0003bf74 72313000 464c415f 48656d6d 5f72755f r10.FLA_Hemm_ru_ │ │ │ │ + 0x0003bf54 6d5f726c 5f626c6b 5f766172 3100464c m_rl_blk_var1.FL │ │ │ │ + 0x0003bf64 415f4865 6d6d5f72 6c5f756e 625f7661 A_Hemm_rl_unb_va │ │ │ │ + 0x0003bf74 72313000 464c415f 48656d6d 5f726c5f r10.FLA_Hemm_rl_ │ │ │ │ 0x0003bf84 756e625f 76617239 00464c41 5f48656d unb_var9.FLA_Hem │ │ │ │ - 0x0003bf94 6d5f7275 5f756e62 5f766172 3800464c m_ru_unb_var8.FL │ │ │ │ - 0x0003bfa4 415f4865 6d6d5f72 755f756e 625f7661 A_Hemm_ru_unb_va │ │ │ │ - 0x0003bfb4 72370046 4c415f48 656d6d5f 72755f75 r7.FLA_Hemm_ru_u │ │ │ │ + 0x0003bf94 6d5f726c 5f756e62 5f766172 3800464c m_rl_unb_var8.FL │ │ │ │ + 0x0003bfa4 415f4865 6d6d5f72 6c5f756e 625f7661 A_Hemm_rl_unb_va │ │ │ │ + 0x0003bfb4 72370046 4c415f48 656d6d5f 726c5f75 r7.FLA_Hemm_rl_u │ │ │ │ 0x0003bfc4 6e625f76 61723600 464c415f 48656d6d nb_var6.FLA_Hemm │ │ │ │ - 0x0003bfd4 5f72755f 756e625f 76617235 00464c41 _ru_unb_var5.FLA │ │ │ │ - 0x0003bfe4 5f48656d 6d5f7275 5f756e62 5f766172 _Hemm_ru_unb_var │ │ │ │ - 0x0003bff4 3400464c 415f4865 6d6d5f72 755f756e 4.FLA_Hemm_ru_un │ │ │ │ + 0x0003bfd4 5f726c5f 756e625f 76617235 00464c41 _rl_unb_var5.FLA │ │ │ │ + 0x0003bfe4 5f48656d 6d5f726c 5f756e62 5f766172 _Hemm_rl_unb_var │ │ │ │ + 0x0003bff4 3400464c 415f4865 6d6d5f72 6c5f756e 4.FLA_Hemm_rl_un │ │ │ │ 0x0003c004 625f7661 72330046 4c415f48 656d6d5f b_var3.FLA_Hemm_ │ │ │ │ - 0x0003c014 72755f75 6e625f76 61723200 464c415f ru_unb_var2.FLA_ │ │ │ │ - 0x0003c024 48656d6d 5f72755f 756e625f 76617231 Hemm_ru_unb_var1 │ │ │ │ - 0x0003c034 00464c41 5f48656d 6d5f726c 5f626c6b .FLA_Hemm_rl_blk │ │ │ │ + 0x0003c014 726c5f75 6e625f76 61723200 464c415f rl_unb_var2.FLA_ │ │ │ │ + 0x0003c024 48656d6d 5f726c5f 756e625f 76617231 Hemm_rl_unb_var1 │ │ │ │ + 0x0003c034 00464c41 5f48656d 6d5f7275 5f626c6b .FLA_Hemm_ru_blk │ │ │ │ 0x0003c044 5f766172 31300046 4c415f48 656d6d5f _var10.FLA_Hemm_ │ │ │ │ - 0x0003c054 726c5f62 6c6b5f76 61723900 464c415f rl_blk_var9.FLA_ │ │ │ │ - 0x0003c064 48656d6d 5f726c5f 626c6b5f 76617238 Hemm_rl_blk_var8 │ │ │ │ - 0x0003c074 00464c41 5f48656d 6d5f726c 5f626c6b .FLA_Hemm_rl_blk │ │ │ │ + 0x0003c054 72755f62 6c6b5f76 61723900 464c415f ru_blk_var9.FLA_ │ │ │ │ + 0x0003c064 48656d6d 5f72755f 626c6b5f 76617238 Hemm_ru_blk_var8 │ │ │ │ + 0x0003c074 00464c41 5f48656d 6d5f7275 5f626c6b .FLA_Hemm_ru_blk │ │ │ │ 0x0003c084 5f766172 3700464c 415f4865 6d6d5f72 _var7.FLA_Hemm_r │ │ │ │ - 0x0003c094 6c5f626c 6b5f7661 72360046 4c415f48 l_blk_var6.FLA_H │ │ │ │ - 0x0003c0a4 656d6d5f 726c5f62 6c6b5f76 61723500 emm_rl_blk_var5. │ │ │ │ - 0x0003c0b4 464c415f 48656d6d 5f726c5f 626c6b5f FLA_Hemm_rl_blk_ │ │ │ │ - 0x0003c0c4 76617234 00464c41 5f48656d 6d5f726c var4.FLA_Hemm_rl │ │ │ │ + 0x0003c094 755f626c 6b5f7661 72360046 4c415f48 u_blk_var6.FLA_H │ │ │ │ + 0x0003c0a4 656d6d5f 72755f62 6c6b5f76 61723500 emm_ru_blk_var5. │ │ │ │ + 0x0003c0b4 464c415f 48656d6d 5f72755f 626c6b5f FLA_Hemm_ru_blk_ │ │ │ │ + 0x0003c0c4 76617234 00464c41 5f48656d 6d5f7275 var4.FLA_Hemm_ru │ │ │ │ 0x0003c0d4 5f626c6b 5f766172 3300464c 415f4865 _blk_var3.FLA_He │ │ │ │ - 0x0003c0e4 6d6d5f72 6c5f626c 6b5f7661 72320046 mm_rl_blk_var2.F │ │ │ │ - 0x0003c0f4 4c415f48 656d6d5f 726c5f62 6c6b5f76 LA_Hemm_rl_blk_v │ │ │ │ - 0x0003c104 61723100 464c415f 48656d6d 5f726c5f ar1.FLA_Hemm_rl_ │ │ │ │ + 0x0003c0e4 6d6d5f72 755f626c 6b5f7661 72320046 mm_ru_blk_var2.F │ │ │ │ + 0x0003c0f4 4c415f48 656d6d5f 72755f62 6c6b5f76 LA_Hemm_ru_blk_v │ │ │ │ + 0x0003c104 61723100 464c415f 48656d6d 5f72755f ar1.FLA_Hemm_ru_ │ │ │ │ 0x0003c114 756e625f 76617231 3000464c 415f4865 unb_var10.FLA_He │ │ │ │ - 0x0003c124 6d6d5f72 6c5f756e 625f7661 72390046 mm_rl_unb_var9.F │ │ │ │ - 0x0003c134 4c415f48 656d6d5f 726c5f75 6e625f76 LA_Hemm_rl_unb_v │ │ │ │ - 0x0003c144 61723800 464c415f 48656d6d 5f726c5f ar8.FLA_Hemm_rl_ │ │ │ │ + 0x0003c124 6d6d5f72 755f756e 625f7661 72390046 mm_ru_unb_var9.F │ │ │ │ + 0x0003c134 4c415f48 656d6d5f 72755f75 6e625f76 LA_Hemm_ru_unb_v │ │ │ │ + 0x0003c144 61723800 464c415f 48656d6d 5f72755f ar8.FLA_Hemm_ru_ │ │ │ │ 0x0003c154 756e625f 76617237 00464c41 5f48656d unb_var7.FLA_Hem │ │ │ │ - 0x0003c164 6d5f726c 5f756e62 5f766172 3600464c m_rl_unb_var6.FL │ │ │ │ - 0x0003c174 415f4865 6d6d5f72 6c5f756e 625f7661 A_Hemm_rl_unb_va │ │ │ │ - 0x0003c184 72350046 4c415f48 656d6d5f 726c5f75 r5.FLA_Hemm_rl_u │ │ │ │ + 0x0003c164 6d5f7275 5f756e62 5f766172 3600464c m_ru_unb_var6.FL │ │ │ │ + 0x0003c174 415f4865 6d6d5f72 755f756e 625f7661 A_Hemm_ru_unb_va │ │ │ │ + 0x0003c184 72350046 4c415f48 656d6d5f 72755f75 r5.FLA_Hemm_ru_u │ │ │ │ 0x0003c194 6e625f76 61723400 464c415f 48656d6d nb_var4.FLA_Hemm │ │ │ │ - 0x0003c1a4 5f726c5f 756e625f 76617233 00464c41 _rl_unb_var3.FLA │ │ │ │ - 0x0003c1b4 5f48656d 6d5f726c 5f756e62 5f766172 _Hemm_rl_unb_var │ │ │ │ - 0x0003c1c4 3200464c 415f4865 6d6d5f72 6c5f756e 2.FLA_Hemm_rl_un │ │ │ │ + 0x0003c1a4 5f72755f 756e625f 76617233 00464c41 _ru_unb_var3.FLA │ │ │ │ + 0x0003c1b4 5f48656d 6d5f7275 5f756e62 5f766172 _Hemm_ru_unb_var │ │ │ │ + 0x0003c1c4 3200464c 415f4865 6d6d5f72 755f756e 2.FLA_Hemm_ru_un │ │ │ │ 0x0003c1d4 625f7661 72310046 4c415348 5f486572 b_var1.FLASH_Her │ │ │ │ 0x0003c1e4 326b0046 4c415f48 6572326b 5f696e74 2k.FLA_Her2k_int │ │ │ │ 0x0003c1f4 65726e61 6c00464c 415f4865 72326b00 ernal.FLA_Her2k. │ │ │ │ 0x0003c204 464c415f 48657232 6b5f7568 00464c41 FLA_Her2k_uh.FLA │ │ │ │ 0x0003c214 5f486572 326b5f6c 6800464c 415f4865 _Her2k_lh.FLA_He │ │ │ │ 0x0003c224 72326b5f 756e0046 4c415f48 6572326b r2k_un.FLA_Her2k │ │ │ │ - 0x0003c234 5f6c6e00 464c415f 48657232 6b5f6c68 _ln.FLA_Her2k_lh │ │ │ │ + 0x0003c234 5f6c6e00 464c415f 48657232 6b5f7568 _ln.FLA_Her2k_uh │ │ │ │ 0x0003c244 5f626c6b 5f766172 31300046 4c415f48 _blk_var10.FLA_H │ │ │ │ - 0x0003c254 6572326b 5f6c685f 626c6b5f 76617239 er2k_lh_blk_var9 │ │ │ │ - 0x0003c264 00464c41 5f486572 326b5f6c 685f626c .FLA_Her2k_lh_bl │ │ │ │ + 0x0003c254 6572326b 5f75685f 626c6b5f 76617239 er2k_uh_blk_var9 │ │ │ │ + 0x0003c264 00464c41 5f486572 326b5f75 685f626c .FLA_Her2k_uh_bl │ │ │ │ 0x0003c274 6b5f7661 72380046 4c415f48 6572326b k_var8.FLA_Her2k │ │ │ │ - 0x0003c284 5f6c685f 626c6b5f 76617237 00464c41 _lh_blk_var7.FLA │ │ │ │ - 0x0003c294 5f486572 326b5f6c 685f626c 6b5f7661 _Her2k_lh_blk_va │ │ │ │ - 0x0003c2a4 72360046 4c415f48 6572326b 5f6c685f r6.FLA_Her2k_lh_ │ │ │ │ + 0x0003c284 5f75685f 626c6b5f 76617237 00464c41 _uh_blk_var7.FLA │ │ │ │ + 0x0003c294 5f486572 326b5f75 685f626c 6b5f7661 _Her2k_uh_blk_va │ │ │ │ + 0x0003c2a4 72360046 4c415f48 6572326b 5f75685f r6.FLA_Her2k_uh_ │ │ │ │ 0x0003c2b4 626c6b5f 76617235 00464c41 5f486572 blk_var5.FLA_Her │ │ │ │ - 0x0003c2c4 326b5f6c 685f626c 6b5f7661 72340046 2k_lh_blk_var4.F │ │ │ │ - 0x0003c2d4 4c415f48 6572326b 5f6c685f 626c6b5f LA_Her2k_lh_blk_ │ │ │ │ - 0x0003c2e4 76617233 00464c41 5f486572 326b5f6c var3.FLA_Her2k_l │ │ │ │ + 0x0003c2c4 326b5f75 685f626c 6b5f7661 72340046 2k_uh_blk_var4.F │ │ │ │ + 0x0003c2d4 4c415f48 6572326b 5f75685f 626c6b5f LA_Her2k_uh_blk_ │ │ │ │ + 0x0003c2e4 76617233 00464c41 5f486572 326b5f75 var3.FLA_Her2k_u │ │ │ │ 0x0003c2f4 685f626c 6b5f7661 72320046 4c415f48 h_blk_var2.FLA_H │ │ │ │ - 0x0003c304 6572326b 5f6c685f 626c6b5f 76617231 er2k_lh_blk_var1 │ │ │ │ - 0x0003c314 00464c41 5f486572 326b5f6c 685f756e .FLA_Her2k_lh_un │ │ │ │ + 0x0003c304 6572326b 5f75685f 626c6b5f 76617231 er2k_uh_blk_var1 │ │ │ │ + 0x0003c314 00464c41 5f486572 326b5f75 685f756e .FLA_Her2k_uh_un │ │ │ │ 0x0003c324 625f7661 72313000 464c415f 48657232 b_var10.FLA_Her2 │ │ │ │ - 0x0003c334 6b5f6c68 5f756e62 5f766172 3900464c k_lh_unb_var9.FL │ │ │ │ - 0x0003c344 415f4865 72326b5f 6c685f75 6e625f76 A_Her2k_lh_unb_v │ │ │ │ - 0x0003c354 61723800 464c415f 48657232 6b5f6c68 ar8.FLA_Her2k_lh │ │ │ │ + 0x0003c334 6b5f7568 5f756e62 5f766172 3900464c k_uh_unb_var9.FL │ │ │ │ + 0x0003c344 415f4865 72326b5f 75685f75 6e625f76 A_Her2k_uh_unb_v │ │ │ │ + 0x0003c354 61723800 464c415f 48657232 6b5f7568 ar8.FLA_Her2k_uh │ │ │ │ 0x0003c364 5f756e62 5f766172 3700464c 415f4865 _unb_var7.FLA_He │ │ │ │ - 0x0003c374 72326b5f 6c685f75 6e625f76 61723600 r2k_lh_unb_var6. │ │ │ │ - 0x0003c384 464c415f 48657232 6b5f6c68 5f756e62 FLA_Her2k_lh_unb │ │ │ │ + 0x0003c374 72326b5f 75685f75 6e625f76 61723600 r2k_uh_unb_var6. │ │ │ │ + 0x0003c384 464c415f 48657232 6b5f7568 5f756e62 FLA_Her2k_uh_unb │ │ │ │ 0x0003c394 5f766172 3500464c 415f4865 72326b5f _var5.FLA_Her2k_ │ │ │ │ - 0x0003c3a4 6c685f75 6e625f76 61723400 464c415f lh_unb_var4.FLA_ │ │ │ │ - 0x0003c3b4 48657232 6b5f6c68 5f756e62 5f766172 Her2k_lh_unb_var │ │ │ │ - 0x0003c3c4 3300464c 415f4865 72326b5f 6c685f75 3.FLA_Her2k_lh_u │ │ │ │ + 0x0003c3a4 75685f75 6e625f76 61723400 464c415f uh_unb_var4.FLA_ │ │ │ │ + 0x0003c3b4 48657232 6b5f7568 5f756e62 5f766172 Her2k_uh_unb_var │ │ │ │ + 0x0003c3c4 3300464c 415f4865 72326b5f 75685f75 3.FLA_Her2k_uh_u │ │ │ │ 0x0003c3d4 6e625f76 61723200 464c415f 48657232 nb_var2.FLA_Her2 │ │ │ │ - 0x0003c3e4 6b5f6c68 5f756e62 5f766172 3100464c k_lh_unb_var1.FL │ │ │ │ + 0x0003c3e4 6b5f7568 5f756e62 5f766172 3100464c k_uh_unb_var1.FL │ │ │ │ 0x0003c3f4 415f4865 72326b5f 6c6e5f62 6c6b5f76 A_Her2k_ln_blk_v │ │ │ │ 0x0003c404 61723130 00464c41 5f486572 326b5f6c ar10.FLA_Her2k_l │ │ │ │ 0x0003c414 6e5f626c 6b5f7661 72390046 4c415f48 n_blk_var9.FLA_H │ │ │ │ 0x0003c424 6572326b 5f6c6e5f 626c6b5f 76617238 er2k_ln_blk_var8 │ │ │ │ 0x0003c434 00464c41 5f486572 326b5f6c 6e5f626c .FLA_Her2k_ln_bl │ │ │ │ 0x0003c444 6b5f7661 72370046 4c415f48 6572326b k_var7.FLA_Her2k │ │ │ │ 0x0003c454 5f6c6e5f 626c6b5f 76617236 00464c41 _ln_blk_var6.FLA │ │ │ │ @@ -4849,41 +4849,41 @@ │ │ │ │ 0x0003c544 72326b5f 6c6e5f75 6e625f76 61723500 r2k_ln_unb_var5. │ │ │ │ 0x0003c554 464c415f 48657232 6b5f6c6e 5f756e62 FLA_Her2k_ln_unb │ │ │ │ 0x0003c564 5f766172 3400464c 415f4865 72326b5f _var4.FLA_Her2k_ │ │ │ │ 0x0003c574 6c6e5f75 6e625f76 61723300 464c415f ln_unb_var3.FLA_ │ │ │ │ 0x0003c584 48657232 6b5f6c6e 5f756e62 5f766172 Her2k_ln_unb_var │ │ │ │ 0x0003c594 3200464c 415f4865 72326b5f 6c6e5f75 2.FLA_Her2k_ln_u │ │ │ │ 0x0003c5a4 6e625f76 61723100 464c415f 48657232 nb_var1.FLA_Her2 │ │ │ │ - 0x0003c5b4 6b5f7568 5f626c6b 5f766172 31300046 k_uh_blk_var10.F │ │ │ │ - 0x0003c5c4 4c415f48 6572326b 5f75685f 626c6b5f LA_Her2k_uh_blk_ │ │ │ │ - 0x0003c5d4 76617239 00464c41 5f486572 326b5f75 var9.FLA_Her2k_u │ │ │ │ + 0x0003c5b4 6b5f6c68 5f626c6b 5f766172 31300046 k_lh_blk_var10.F │ │ │ │ + 0x0003c5c4 4c415f48 6572326b 5f6c685f 626c6b5f LA_Her2k_lh_blk_ │ │ │ │ + 0x0003c5d4 76617239 00464c41 5f486572 326b5f6c var9.FLA_Her2k_l │ │ │ │ 0x0003c5e4 685f626c 6b5f7661 72380046 4c415f48 h_blk_var8.FLA_H │ │ │ │ - 0x0003c5f4 6572326b 5f75685f 626c6b5f 76617237 er2k_uh_blk_var7 │ │ │ │ - 0x0003c604 00464c41 5f486572 326b5f75 685f626c .FLA_Her2k_uh_bl │ │ │ │ + 0x0003c5f4 6572326b 5f6c685f 626c6b5f 76617237 er2k_lh_blk_var7 │ │ │ │ + 0x0003c604 00464c41 5f486572 326b5f6c 685f626c .FLA_Her2k_lh_bl │ │ │ │ 0x0003c614 6b5f7661 72360046 4c415f48 6572326b k_var6.FLA_Her2k │ │ │ │ - 0x0003c624 5f75685f 626c6b5f 76617235 00464c41 _uh_blk_var5.FLA │ │ │ │ - 0x0003c634 5f486572 326b5f75 685f626c 6b5f7661 _Her2k_uh_blk_va │ │ │ │ - 0x0003c644 72340046 4c415f48 6572326b 5f75685f r4.FLA_Her2k_uh_ │ │ │ │ + 0x0003c624 5f6c685f 626c6b5f 76617235 00464c41 _lh_blk_var5.FLA │ │ │ │ + 0x0003c634 5f486572 326b5f6c 685f626c 6b5f7661 _Her2k_lh_blk_va │ │ │ │ + 0x0003c644 72340046 4c415f48 6572326b 5f6c685f r4.FLA_Her2k_lh_ │ │ │ │ 0x0003c654 626c6b5f 76617233 00464c41 5f486572 blk_var3.FLA_Her │ │ │ │ - 0x0003c664 326b5f75 685f626c 6b5f7661 72320046 2k_uh_blk_var2.F │ │ │ │ - 0x0003c674 4c415f48 6572326b 5f75685f 626c6b5f LA_Her2k_uh_blk_ │ │ │ │ - 0x0003c684 76617231 00464c41 5f486572 326b5f75 var1.FLA_Her2k_u │ │ │ │ + 0x0003c664 326b5f6c 685f626c 6b5f7661 72320046 2k_lh_blk_var2.F │ │ │ │ + 0x0003c674 4c415f48 6572326b 5f6c685f 626c6b5f LA_Her2k_lh_blk_ │ │ │ │ + 0x0003c684 76617231 00464c41 5f486572 326b5f6c var1.FLA_Her2k_l │ │ │ │ 0x0003c694 685f756e 625f7661 72313000 464c415f h_unb_var10.FLA_ │ │ │ │ - 0x0003c6a4 48657232 6b5f7568 5f756e62 5f766172 Her2k_uh_unb_var │ │ │ │ - 0x0003c6b4 3900464c 415f4865 72326b5f 75685f75 9.FLA_Her2k_uh_u │ │ │ │ + 0x0003c6a4 48657232 6b5f6c68 5f756e62 5f766172 Her2k_lh_unb_var │ │ │ │ + 0x0003c6b4 3900464c 415f4865 72326b5f 6c685f75 9.FLA_Her2k_lh_u │ │ │ │ 0x0003c6c4 6e625f76 61723800 464c415f 48657232 nb_var8.FLA_Her2 │ │ │ │ - 0x0003c6d4 6b5f7568 5f756e62 5f766172 3700464c k_uh_unb_var7.FL │ │ │ │ - 0x0003c6e4 415f4865 72326b5f 75685f75 6e625f76 A_Her2k_uh_unb_v │ │ │ │ - 0x0003c6f4 61723600 464c415f 48657232 6b5f7568 ar6.FLA_Her2k_uh │ │ │ │ + 0x0003c6d4 6b5f6c68 5f756e62 5f766172 3700464c k_lh_unb_var7.FL │ │ │ │ + 0x0003c6e4 415f4865 72326b5f 6c685f75 6e625f76 A_Her2k_lh_unb_v │ │ │ │ + 0x0003c6f4 61723600 464c415f 48657232 6b5f6c68 ar6.FLA_Her2k_lh │ │ │ │ 0x0003c704 5f756e62 5f766172 3500464c 415f4865 _unb_var5.FLA_He │ │ │ │ - 0x0003c714 72326b5f 75685f75 6e625f76 61723400 r2k_uh_unb_var4. │ │ │ │ - 0x0003c724 464c415f 48657232 6b5f7568 5f756e62 FLA_Her2k_uh_unb │ │ │ │ + 0x0003c714 72326b5f 6c685f75 6e625f76 61723400 r2k_lh_unb_var4. │ │ │ │ + 0x0003c724 464c415f 48657232 6b5f6c68 5f756e62 FLA_Her2k_lh_unb │ │ │ │ 0x0003c734 5f766172 3300464c 415f4865 72326b5f _var3.FLA_Her2k_ │ │ │ │ - 0x0003c744 75685f75 6e625f76 61723200 464c415f uh_unb_var2.FLA_ │ │ │ │ - 0x0003c754 48657232 6b5f7568 5f756e62 5f766172 Her2k_uh_unb_var │ │ │ │ + 0x0003c744 6c685f75 6e625f76 61723200 464c415f lh_unb_var2.FLA_ │ │ │ │ + 0x0003c754 48657232 6b5f6c68 5f756e62 5f766172 Her2k_lh_unb_var │ │ │ │ 0x0003c764 3100464c 415f4865 72326b5f 756e5f62 1.FLA_Her2k_un_b │ │ │ │ 0x0003c774 6c6b5f76 61723130 00464c41 5f486572 lk_var10.FLA_Her │ │ │ │ 0x0003c784 326b5f75 6e5f626c 6b5f7661 72390046 2k_un_blk_var9.F │ │ │ │ 0x0003c794 4c415f48 6572326b 5f756e5f 626c6b5f LA_Her2k_un_blk_ │ │ │ │ 0x0003c7a4 76617238 00464c41 5f486572 326b5f75 var8.FLA_Her2k_u │ │ │ │ 0x0003c7b4 6e5f626c 6b5f7661 72370046 4c415f48 n_blk_var7.FLA_H │ │ │ │ 0x0003c7c4 6572326b 5f756e5f 626c6b5f 76617236 er2k_un_blk_var6 │ │ │ │ @@ -5205,46 +5205,46 @@ │ │ │ │ 0x0003db84 4c415f53 7972326b 5f75745f 756e625f LA_Syr2k_ut_unb_ │ │ │ │ 0x0003db94 76617231 00464c41 53485f53 79726b00 var1.FLASH_Syrk. │ │ │ │ 0x0003dba4 464c415f 5379726b 5f696e74 65726e61 FLA_Syrk_interna │ │ │ │ 0x0003dbb4 6c00464c 415f5379 726b0046 4c415f53 l.FLA_Syrk.FLA_S │ │ │ │ 0x0003dbc4 79726b5f 75740046 4c415f53 79726b5f yrk_ut.FLA_Syrk_ │ │ │ │ 0x0003dbd4 6c740046 4c415f53 79726b5f 756e0046 lt.FLA_Syrk_un.F │ │ │ │ 0x0003dbe4 4c415f53 79726b5f 6c6e0046 4c415f53 LA_Syrk_ln.FLA_S │ │ │ │ - 0x0003dbf4 79726b5f 6c6e5f62 6c6b5f76 61723500 yrk_ln_blk_var5. │ │ │ │ - 0x0003dc04 464c415f 5379726b 5f6c6e5f 626c6b5f FLA_Syrk_ln_blk_ │ │ │ │ - 0x0003dc14 76617234 00464c41 5f537972 6b5f6c6e var4.FLA_Syrk_ln │ │ │ │ + 0x0003dbf4 79726b5f 6c745f62 6c6b5f76 61723500 yrk_lt_blk_var5. │ │ │ │ + 0x0003dc04 464c415f 5379726b 5f6c745f 626c6b5f FLA_Syrk_lt_blk_ │ │ │ │ + 0x0003dc14 76617234 00464c41 5f537972 6b5f6c74 var4.FLA_Syrk_lt │ │ │ │ 0x0003dc24 5f626c6b 5f766172 3300464c 415f5379 _blk_var3.FLA_Sy │ │ │ │ - 0x0003dc34 726b5f6c 6e5f626c 6b5f7661 72320046 rk_ln_blk_var2.F │ │ │ │ - 0x0003dc44 4c415f53 79726b5f 6c6e5f62 6c6b5f76 LA_Syrk_ln_blk_v │ │ │ │ - 0x0003dc54 61723600 464c415f 5379726b 5f6c6e5f ar6.FLA_Syrk_ln_ │ │ │ │ + 0x0003dc34 726b5f6c 745f626c 6b5f7661 72320046 rk_lt_blk_var2.F │ │ │ │ + 0x0003dc44 4c415f53 79726b5f 6c745f62 6c6b5f76 LA_Syrk_lt_blk_v │ │ │ │ + 0x0003dc54 61723600 464c415f 5379726b 5f6c745f ar6.FLA_Syrk_lt_ │ │ │ │ 0x0003dc64 756e625f 76617236 00464c41 5f537972 unb_var6.FLA_Syr │ │ │ │ - 0x0003dc74 6b5f6c6e 5f756e62 5f766172 3100464c k_ln_unb_var1.FL │ │ │ │ - 0x0003dc84 415f5379 726b5f6c 6e5f756e 625f7661 A_Syrk_ln_unb_va │ │ │ │ - 0x0003dc94 72350046 4c415f53 79726b5f 6c6e5f75 r5.FLA_Syrk_ln_u │ │ │ │ + 0x0003dc74 6b5f6c74 5f756e62 5f766172 3100464c k_lt_unb_var1.FL │ │ │ │ + 0x0003dc84 415f5379 726b5f6c 745f756e 625f7661 A_Syrk_lt_unb_va │ │ │ │ + 0x0003dc94 72350046 4c415f53 79726b5f 6c745f75 r5.FLA_Syrk_lt_u │ │ │ │ 0x0003dca4 6e625f76 61723400 464c415f 5379726b nb_var4.FLA_Syrk │ │ │ │ - 0x0003dcb4 5f6c6e5f 756e625f 76617233 00464c41 _ln_unb_var3.FLA │ │ │ │ - 0x0003dcc4 5f537972 6b5f6c6e 5f756e62 5f766172 _Syrk_ln_unb_var │ │ │ │ - 0x0003dcd4 3200464c 415f5379 726b5f6c 6e5f626c 2.FLA_Syrk_ln_bl │ │ │ │ + 0x0003dcb4 5f6c745f 756e625f 76617233 00464c41 _lt_unb_var3.FLA │ │ │ │ + 0x0003dcc4 5f537972 6b5f6c74 5f756e62 5f766172 _Syrk_lt_unb_var │ │ │ │ + 0x0003dcd4 3200464c 415f5379 726b5f6c 745f626c 2.FLA_Syrk_lt_bl │ │ │ │ 0x0003dce4 6b5f7661 72310046 4c415f53 79726b5f k_var1.FLA_Syrk_ │ │ │ │ - 0x0003dcf4 6c745f62 6c6b5f76 61723500 464c415f lt_blk_var5.FLA_ │ │ │ │ - 0x0003dd04 5379726b 5f6c745f 626c6b5f 76617234 Syrk_lt_blk_var4 │ │ │ │ - 0x0003dd14 00464c41 5f537972 6b5f6c74 5f626c6b .FLA_Syrk_lt_blk │ │ │ │ - 0x0003dd24 5f766172 3300464c 415f5379 726b5f6c _var3.FLA_Syrk_l │ │ │ │ - 0x0003dd34 745f626c 6b5f7661 72320046 4c415f53 t_blk_var2.FLA_S │ │ │ │ - 0x0003dd44 79726b5f 6c745f62 6c6b5f76 61723600 yrk_lt_blk_var6. │ │ │ │ - 0x0003dd54 464c415f 5379726b 5f6c745f 756e625f FLA_Syrk_lt_unb_ │ │ │ │ - 0x0003dd64 76617236 00464c41 5f537972 6b5f6c74 var6.FLA_Syrk_lt │ │ │ │ - 0x0003dd74 5f756e62 5f766172 3100464c 415f5379 _unb_var1.FLA_Sy │ │ │ │ - 0x0003dd84 726b5f6c 745f756e 625f7661 72350046 rk_lt_unb_var5.F │ │ │ │ - 0x0003dd94 4c415f53 79726b5f 6c745f75 6e625f76 LA_Syrk_lt_unb_v │ │ │ │ - 0x0003dda4 61723400 464c415f 5379726b 5f6c745f ar4.FLA_Syrk_lt_ │ │ │ │ - 0x0003ddb4 756e625f 76617233 00464c41 5f537972 unb_var3.FLA_Syr │ │ │ │ - 0x0003ddc4 6b5f6c74 5f756e62 5f766172 3200464c k_lt_unb_var2.FL │ │ │ │ - 0x0003ddd4 415f5379 726b5f6c 745f626c 6b5f7661 A_Syrk_lt_blk_va │ │ │ │ - 0x0003dde4 72310046 4c415f53 79726b5f 756e5f62 r1.FLA_Syrk_un_b │ │ │ │ + 0x0003dcf4 6c6e5f62 6c6b5f76 61723100 464c415f ln_blk_var1.FLA_ │ │ │ │ + 0x0003dd04 5379726b 5f6c6e5f 626c6b5f 76617235 Syrk_ln_blk_var5 │ │ │ │ + 0x0003dd14 00464c41 5f537972 6b5f6c6e 5f626c6b .FLA_Syrk_ln_blk │ │ │ │ + 0x0003dd24 5f766172 3400464c 415f5379 726b5f6c _var4.FLA_Syrk_l │ │ │ │ + 0x0003dd34 6e5f626c 6b5f7661 72330046 4c415f53 n_blk_var3.FLA_S │ │ │ │ + 0x0003dd44 79726b5f 6c6e5f62 6c6b5f76 61723200 yrk_ln_blk_var2. │ │ │ │ + 0x0003dd54 464c415f 5379726b 5f6c6e5f 626c6b5f FLA_Syrk_ln_blk_ │ │ │ │ + 0x0003dd64 76617236 00464c41 5f537972 6b5f6c6e var6.FLA_Syrk_ln │ │ │ │ + 0x0003dd74 5f756e62 5f766172 3600464c 415f5379 _unb_var6.FLA_Sy │ │ │ │ + 0x0003dd84 726b5f6c 6e5f756e 625f7661 72310046 rk_ln_unb_var1.F │ │ │ │ + 0x0003dd94 4c415f53 79726b5f 6c6e5f75 6e625f76 LA_Syrk_ln_unb_v │ │ │ │ + 0x0003dda4 61723500 464c415f 5379726b 5f6c6e5f ar5.FLA_Syrk_ln_ │ │ │ │ + 0x0003ddb4 756e625f 76617234 00464c41 5f537972 unb_var4.FLA_Syr │ │ │ │ + 0x0003ddc4 6b5f6c6e 5f756e62 5f766172 3300464c k_ln_unb_var3.FL │ │ │ │ + 0x0003ddd4 415f5379 726b5f6c 6e5f756e 625f7661 A_Syrk_ln_unb_va │ │ │ │ + 0x0003dde4 72320046 4c415f53 79726b5f 756e5f62 r2.FLA_Syrk_un_b │ │ │ │ 0x0003ddf4 6c6b5f76 61723500 464c415f 5379726b lk_var5.FLA_Syrk │ │ │ │ 0x0003de04 5f756e5f 626c6b5f 76617234 00464c41 _un_blk_var4.FLA │ │ │ │ 0x0003de14 5f537972 6b5f756e 5f626c6b 5f766172 _Syrk_un_blk_var │ │ │ │ 0x0003de24 3300464c 415f5379 726b5f75 6e5f626c 3.FLA_Syrk_un_bl │ │ │ │ 0x0003de34 6b5f7661 72320046 4c415f53 79726b5f k_var2.FLA_Syrk_ │ │ │ │ 0x0003de44 756e5f62 6c6b5f76 61723600 464c415f un_blk_var6.FLA_ │ │ │ │ 0x0003de54 5379726b 5f756e5f 756e625f 76617236 Syrk_un_unb_var6 │ │ │ │ @@ -5267,162 +5267,162 @@ │ │ │ │ 0x0003df64 5f537972 6b5f7574 5f756e62 5f766172 _Syrk_ut_unb_var │ │ │ │ 0x0003df74 3100464c 415f5379 726b5f75 745f756e 1.FLA_Syrk_ut_un │ │ │ │ 0x0003df84 625f7661 72350046 4c415f53 79726b5f b_var5.FLA_Syrk_ │ │ │ │ 0x0003df94 75745f75 6e625f76 61723400 464c415f ut_unb_var4.FLA_ │ │ │ │ 0x0003dfa4 5379726b 5f75745f 756e625f 76617233 Syrk_ut_unb_var3 │ │ │ │ 0x0003dfb4 00464c41 5f537972 6b5f7574 5f756e62 .FLA_Syrk_ut_unb │ │ │ │ 0x0003dfc4 5f766172 3200464c 415f5379 726b5f75 _var2.FLA_Syrk_u │ │ │ │ - 0x0003dfd4 745f626c 6b5f7661 72310046 4c415348 t_blk_var1.FLASH │ │ │ │ - 0x0003dfe4 5f54726d 6d00464c 415f5472 6d6d5f69 _Trmm.FLA_Trmm_i │ │ │ │ - 0x0003dff4 6e746572 6e616c00 464c415f 54726d6d nternal.FLA_Trmm │ │ │ │ - 0x0003e004 00464c41 5f54726d 6d5f6c6c 6300464c .FLA_Trmm_llc.FL │ │ │ │ - 0x0003e014 415f5472 6d6d5f6c 6c635f75 6e625f76 A_Trmm_llc_unb_v │ │ │ │ - 0x0003e024 61723300 464c415f 54726d6d 5f6c6c63 ar3.FLA_Trmm_llc │ │ │ │ + 0x0003dfd4 745f626c 6b5f7661 72310046 4c415f54 t_blk_var1.FLA_T │ │ │ │ + 0x0003dfe4 726d6d00 464c4153 485f5472 6d6d0046 rmm.FLASH_Trmm.F │ │ │ │ + 0x0003dff4 4c415f54 726d6d5f 696e7465 726e616c LA_Trmm_internal │ │ │ │ + 0x0003e004 00464c41 5f54726d 6d5f6c6c 7400464c .FLA_Trmm_llt.FL │ │ │ │ + 0x0003e014 415f5472 6d6d5f6c 6c745f75 6e625f76 A_Trmm_llt_unb_v │ │ │ │ + 0x0003e024 61723300 464c415f 54726d6d 5f6c6c74 ar3.FLA_Trmm_llt │ │ │ │ 0x0003e034 5f756e62 5f766172 3200464c 415f5472 _unb_var2.FLA_Tr │ │ │ │ - 0x0003e044 6d6d5f6c 6c635f75 6e625f76 61723400 mm_llc_unb_var4. │ │ │ │ - 0x0003e054 464c415f 54726d6d 5f6c6c63 5f626c6b FLA_Trmm_llc_blk │ │ │ │ + 0x0003e044 6d6d5f6c 6c745f75 6e625f76 61723400 mm_llt_unb_var4. │ │ │ │ + 0x0003e054 464c415f 54726d6d 5f6c6c74 5f626c6b FLA_Trmm_llt_blk │ │ │ │ 0x0003e064 5f766172 3300464c 415f5472 6d6d5f6c _var3.FLA_Trmm_l │ │ │ │ - 0x0003e074 6c635f62 6c6b5f76 61723200 464c415f lc_blk_var2.FLA_ │ │ │ │ - 0x0003e084 54726d6d 5f6c6c63 5f626c6b 5f766172 Trmm_llc_blk_var │ │ │ │ - 0x0003e094 3400464c 415f5472 6d6d5f6c 6c635f75 4.FLA_Trmm_llc_u │ │ │ │ + 0x0003e074 6c745f62 6c6b5f76 61723200 464c415f lt_blk_var2.FLA_ │ │ │ │ + 0x0003e084 54726d6d 5f6c6c74 5f626c6b 5f766172 Trmm_llt_blk_var │ │ │ │ + 0x0003e094 3400464c 415f5472 6d6d5f6c 6c745f75 4.FLA_Trmm_llt_u │ │ │ │ 0x0003e0a4 6e625f76 61723100 464c415f 54726d6d nb_var1.FLA_Trmm │ │ │ │ - 0x0003e0b4 5f6c6c63 5f626c6b 5f766172 3100464c _llc_blk_var1.FL │ │ │ │ - 0x0003e0c4 415f5472 6d6d5f72 75630046 4c415f54 A_Trmm_ruc.FLA_T │ │ │ │ - 0x0003e0d4 726d6d5f 72756800 464c415f 54726d6d rmm_ruh.FLA_Trmm │ │ │ │ - 0x0003e0e4 5f727574 00464c41 5f54726d 6d5f7275 _rut.FLA_Trmm_ru │ │ │ │ - 0x0003e0f4 6e00464c 415f5472 6d6d5f6c 75630046 n.FLA_Trmm_luc.F │ │ │ │ - 0x0003e104 4c415f54 726d6d5f 726c6300 464c415f LA_Trmm_rlc.FLA_ │ │ │ │ - 0x0003e114 54726d6d 5f6c756e 00464c41 5f54726d Trmm_lun.FLA_Trm │ │ │ │ - 0x0003e124 6d5f6c75 7400464c 415f5472 6d6d5f72 m_lut.FLA_Trmm_r │ │ │ │ - 0x0003e134 6c740046 4c415f54 726d6d5f 726c6800 lt.FLA_Trmm_rlh. │ │ │ │ - 0x0003e144 464c415f 54726d6d 5f726c6e 00464c41 FLA_Trmm_rln.FLA │ │ │ │ - 0x0003e154 5f54726d 6d5f6c75 6800464c 415f5472 _Trmm_luh.FLA_Tr │ │ │ │ - 0x0003e164 6d6d5f6c 6c6e0046 4c415f54 726d6d5f mm_lln.FLA_Trmm_ │ │ │ │ - 0x0003e174 6c6c6800 464c415f 54726d6d 5f6c6c74 llh.FLA_Trmm_llt │ │ │ │ - 0x0003e184 00464c41 5f54726d 6d5f6c6c 685f756e .FLA_Trmm_llh_un │ │ │ │ - 0x0003e194 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ - 0x0003e1a4 6c6c685f 756e625f 76617232 00464c41 llh_unb_var2.FLA │ │ │ │ - 0x0003e1b4 5f54726d 6d5f6c6c 685f756e 625f7661 _Trmm_llh_unb_va │ │ │ │ - 0x0003e1c4 72340046 4c415f54 726d6d5f 6c6c685f r4.FLA_Trmm_llh_ │ │ │ │ - 0x0003e1d4 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ - 0x0003e1e4 6d5f6c6c 685f626c 6b5f7661 72320046 m_llh_blk_var2.F │ │ │ │ - 0x0003e1f4 4c415f54 726d6d5f 6c6c685f 626c6b5f LA_Trmm_llh_blk_ │ │ │ │ - 0x0003e204 76617234 00464c41 5f54726d 6d5f6c6c var4.FLA_Trmm_ll │ │ │ │ - 0x0003e214 685f756e 625f7661 72310046 4c415f54 h_unb_var1.FLA_T │ │ │ │ - 0x0003e224 726d6d5f 6c6c685f 626c6b5f 76617231 rmm_llh_blk_var1 │ │ │ │ - 0x0003e234 00464c41 5f54726d 6d5f6c6c 6e5f756e .FLA_Trmm_lln_un │ │ │ │ - 0x0003e244 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ - 0x0003e254 6c6c6e5f 756e625f 76617232 00464c41 lln_unb_var2.FLA │ │ │ │ - 0x0003e264 5f54726d 6d5f6c6c 6e5f756e 625f7661 _Trmm_lln_unb_va │ │ │ │ - 0x0003e274 72340046 4c415f54 726d6d5f 6c6c6e5f r4.FLA_Trmm_lln_ │ │ │ │ - 0x0003e284 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ - 0x0003e294 6d5f6c6c 6e5f626c 6b5f7661 72320046 m_lln_blk_var2.F │ │ │ │ - 0x0003e2a4 4c415f54 726d6d5f 6c6c6e5f 626c6b5f LA_Trmm_lln_blk_ │ │ │ │ - 0x0003e2b4 76617234 00464c41 5f54726d 6d5f6c6c var4.FLA_Trmm_ll │ │ │ │ - 0x0003e2c4 6e5f756e 625f7661 72310046 4c415f54 n_unb_var1.FLA_T │ │ │ │ - 0x0003e2d4 726d6d5f 6c6c6e5f 626c6b5f 76617231 rmm_lln_blk_var1 │ │ │ │ - 0x0003e2e4 00464c41 5f54726d 6d5f6c6c 745f756e .FLA_Trmm_llt_un │ │ │ │ + 0x0003e0b4 5f6c6c74 5f626c6b 5f766172 3100464c _llt_blk_var1.FL │ │ │ │ + 0x0003e0c4 415f5472 6d6d5f6c 6c630046 4c415f54 A_Trmm_llc.FLA_T │ │ │ │ + 0x0003e0d4 726d6d5f 6c6c635f 756e625f 76617233 rmm_llc_unb_var3 │ │ │ │ + 0x0003e0e4 00464c41 5f54726d 6d5f6c6c 635f756e .FLA_Trmm_llc_un │ │ │ │ + 0x0003e0f4 625f7661 72320046 4c415f54 726d6d5f b_var2.FLA_Trmm_ │ │ │ │ + 0x0003e104 6c6c635f 756e625f 76617234 00464c41 llc_unb_var4.FLA │ │ │ │ + 0x0003e114 5f54726d 6d5f6c6c 635f626c 6b5f7661 _Trmm_llc_blk_va │ │ │ │ + 0x0003e124 72330046 4c415f54 726d6d5f 6c6c635f r3.FLA_Trmm_llc_ │ │ │ │ + 0x0003e134 626c6b5f 76617232 00464c41 5f54726d blk_var2.FLA_Trm │ │ │ │ + 0x0003e144 6d5f6c6c 635f626c 6b5f7661 72340046 m_llc_blk_var4.F │ │ │ │ + 0x0003e154 4c415f54 726d6d5f 6c6c635f 756e625f LA_Trmm_llc_unb_ │ │ │ │ + 0x0003e164 76617231 00464c41 5f54726d 6d5f6c6c var1.FLA_Trmm_ll │ │ │ │ + 0x0003e174 635f626c 6b5f7661 72310046 4c415f54 c_blk_var1.FLA_T │ │ │ │ + 0x0003e184 726d6d5f 6c6c6800 464c415f 54726d6d rmm_llh.FLA_Trmm │ │ │ │ + 0x0003e194 5f6c6c68 5f756e62 5f766172 3300464c _llh_unb_var3.FL │ │ │ │ + 0x0003e1a4 415f5472 6d6d5f6c 6c685f75 6e625f76 A_Trmm_llh_unb_v │ │ │ │ + 0x0003e1b4 61723200 464c415f 54726d6d 5f6c6c68 ar2.FLA_Trmm_llh │ │ │ │ + 0x0003e1c4 5f756e62 5f766172 3400464c 415f5472 _unb_var4.FLA_Tr │ │ │ │ + 0x0003e1d4 6d6d5f6c 6c685f62 6c6b5f76 61723300 mm_llh_blk_var3. │ │ │ │ + 0x0003e1e4 464c415f 54726d6d 5f6c6c68 5f626c6b FLA_Trmm_llh_blk │ │ │ │ + 0x0003e1f4 5f766172 3200464c 415f5472 6d6d5f6c _var2.FLA_Trmm_l │ │ │ │ + 0x0003e204 6c685f62 6c6b5f76 61723400 464c415f lh_blk_var4.FLA_ │ │ │ │ + 0x0003e214 54726d6d 5f6c6c68 5f756e62 5f766172 Trmm_llh_unb_var │ │ │ │ + 0x0003e224 3100464c 415f5472 6d6d5f6c 6c685f62 1.FLA_Trmm_llh_b │ │ │ │ + 0x0003e234 6c6b5f76 61723100 464c415f 54726d6d lk_var1.FLA_Trmm │ │ │ │ + 0x0003e244 5f727563 00464c41 5f54726d 6d5f7275 _ruc.FLA_Trmm_ru │ │ │ │ + 0x0003e254 6800464c 415f5472 6d6d5f72 75740046 h.FLA_Trmm_rut.F │ │ │ │ + 0x0003e264 4c415f54 726d6d5f 72756e00 464c415f LA_Trmm_run.FLA_ │ │ │ │ + 0x0003e274 54726d6d 5f6c7563 00464c41 5f54726d Trmm_luc.FLA_Trm │ │ │ │ + 0x0003e284 6d5f726c 6300464c 415f5472 6d6d5f6c m_rlc.FLA_Trmm_l │ │ │ │ + 0x0003e294 756e0046 4c415f54 726d6d5f 6c757400 un.FLA_Trmm_lut. │ │ │ │ + 0x0003e2a4 464c415f 54726d6d 5f726c74 00464c41 FLA_Trmm_rlt.FLA │ │ │ │ + 0x0003e2b4 5f54726d 6d5f726c 6800464c 415f5472 _Trmm_rlh.FLA_Tr │ │ │ │ + 0x0003e2c4 6d6d5f72 6c6e0046 4c415f54 726d6d5f mm_rln.FLA_Trmm_ │ │ │ │ + 0x0003e2d4 6c756800 464c415f 54726d6d 5f6c6c6e luh.FLA_Trmm_lln │ │ │ │ + 0x0003e2e4 00464c41 5f54726d 6d5f6c6c 6e5f756e .FLA_Trmm_lln_un │ │ │ │ 0x0003e2f4 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ - 0x0003e304 6c6c745f 756e625f 76617232 00464c41 llt_unb_var2.FLA │ │ │ │ - 0x0003e314 5f54726d 6d5f6c6c 745f756e 625f7661 _Trmm_llt_unb_va │ │ │ │ - 0x0003e324 72340046 4c415f54 726d6d5f 6c6c745f r4.FLA_Trmm_llt_ │ │ │ │ + 0x0003e304 6c6c6e5f 756e625f 76617232 00464c41 lln_unb_var2.FLA │ │ │ │ + 0x0003e314 5f54726d 6d5f6c6c 6e5f756e 625f7661 _Trmm_lln_unb_va │ │ │ │ + 0x0003e324 72340046 4c415f54 726d6d5f 6c6c6e5f r4.FLA_Trmm_lln_ │ │ │ │ 0x0003e334 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ - 0x0003e344 6d5f6c6c 745f626c 6b5f7661 72320046 m_llt_blk_var2.F │ │ │ │ - 0x0003e354 4c415f54 726d6d5f 6c6c745f 626c6b5f LA_Trmm_llt_blk_ │ │ │ │ + 0x0003e344 6d5f6c6c 6e5f626c 6b5f7661 72320046 m_lln_blk_var2.F │ │ │ │ + 0x0003e354 4c415f54 726d6d5f 6c6c6e5f 626c6b5f LA_Trmm_lln_blk_ │ │ │ │ 0x0003e364 76617234 00464c41 5f54726d 6d5f6c6c var4.FLA_Trmm_ll │ │ │ │ - 0x0003e374 745f756e 625f7661 72310046 4c415f54 t_unb_var1.FLA_T │ │ │ │ - 0x0003e384 726d6d5f 6c6c745f 626c6b5f 76617231 rmm_llt_blk_var1 │ │ │ │ - 0x0003e394 00464c41 5f54726d 6d5f6c75 635f756e .FLA_Trmm_luc_un │ │ │ │ + 0x0003e374 6e5f756e 625f7661 72310046 4c415f54 n_unb_var1.FLA_T │ │ │ │ + 0x0003e384 726d6d5f 6c6c6e5f 626c6b5f 76617231 rmm_lln_blk_var1 │ │ │ │ + 0x0003e394 00464c41 5f54726d 6d5f6c75 685f756e .FLA_Trmm_luh_un │ │ │ │ 0x0003e3a4 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ - 0x0003e3b4 6c75635f 756e625f 76617232 00464c41 luc_unb_var2.FLA │ │ │ │ - 0x0003e3c4 5f54726d 6d5f6c75 635f756e 625f7661 _Trmm_luc_unb_va │ │ │ │ - 0x0003e3d4 72340046 4c415f54 726d6d5f 6c75635f r4.FLA_Trmm_luc_ │ │ │ │ + 0x0003e3b4 6c75685f 756e625f 76617232 00464c41 luh_unb_var2.FLA │ │ │ │ + 0x0003e3c4 5f54726d 6d5f6c75 685f756e 625f7661 _Trmm_luh_unb_va │ │ │ │ + 0x0003e3d4 72340046 4c415f54 726d6d5f 6c75685f r4.FLA_Trmm_luh_ │ │ │ │ 0x0003e3e4 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ - 0x0003e3f4 6d5f6c75 635f626c 6b5f7661 72320046 m_luc_blk_var2.F │ │ │ │ - 0x0003e404 4c415f54 726d6d5f 6c75635f 626c6b5f LA_Trmm_luc_blk_ │ │ │ │ + 0x0003e3f4 6d5f6c75 685f626c 6b5f7661 72320046 m_luh_blk_var2.F │ │ │ │ + 0x0003e404 4c415f54 726d6d5f 6c75685f 626c6b5f LA_Trmm_luh_blk_ │ │ │ │ 0x0003e414 76617234 00464c41 5f54726d 6d5f6c75 var4.FLA_Trmm_lu │ │ │ │ - 0x0003e424 635f756e 625f7661 72310046 4c415f54 c_unb_var1.FLA_T │ │ │ │ - 0x0003e434 726d6d5f 6c75635f 626c6b5f 76617231 rmm_luc_blk_var1 │ │ │ │ - 0x0003e444 00464c41 5f54726d 6d5f6c75 685f756e .FLA_Trmm_luh_un │ │ │ │ + 0x0003e424 685f756e 625f7661 72310046 4c415f54 h_unb_var1.FLA_T │ │ │ │ + 0x0003e434 726d6d5f 6c75685f 626c6b5f 76617231 rmm_luh_blk_var1 │ │ │ │ + 0x0003e444 00464c41 5f54726d 6d5f6c75 635f756e .FLA_Trmm_luc_un │ │ │ │ 0x0003e454 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ - 0x0003e464 6c75685f 756e625f 76617232 00464c41 luh_unb_var2.FLA │ │ │ │ - 0x0003e474 5f54726d 6d5f6c75 685f756e 625f7661 _Trmm_luh_unb_va │ │ │ │ - 0x0003e484 72340046 4c415f54 726d6d5f 6c75685f r4.FLA_Trmm_luh_ │ │ │ │ + 0x0003e464 6c75635f 756e625f 76617232 00464c41 luc_unb_var2.FLA │ │ │ │ + 0x0003e474 5f54726d 6d5f6c75 635f756e 625f7661 _Trmm_luc_unb_va │ │ │ │ + 0x0003e484 72340046 4c415f54 726d6d5f 6c75635f r4.FLA_Trmm_luc_ │ │ │ │ 0x0003e494 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ - 0x0003e4a4 6d5f6c75 685f626c 6b5f7661 72320046 m_luh_blk_var2.F │ │ │ │ - 0x0003e4b4 4c415f54 726d6d5f 6c75685f 626c6b5f LA_Trmm_luh_blk_ │ │ │ │ + 0x0003e4a4 6d5f6c75 635f626c 6b5f7661 72320046 m_luc_blk_var2.F │ │ │ │ + 0x0003e4b4 4c415f54 726d6d5f 6c75635f 626c6b5f LA_Trmm_luc_blk_ │ │ │ │ 0x0003e4c4 76617234 00464c41 5f54726d 6d5f6c75 var4.FLA_Trmm_lu │ │ │ │ - 0x0003e4d4 685f756e 625f7661 72310046 4c415f54 h_unb_var1.FLA_T │ │ │ │ - 0x0003e4e4 726d6d5f 6c75685f 626c6b5f 76617231 rmm_luh_blk_var1 │ │ │ │ + 0x0003e4d4 635f756e 625f7661 72310046 4c415f54 c_unb_var1.FLA_T │ │ │ │ + 0x0003e4e4 726d6d5f 6c75635f 626c6b5f 76617231 rmm_luc_blk_var1 │ │ │ │ 0x0003e4f4 00464c41 5f54726d 6d5f6c75 6e5f756e .FLA_Trmm_lun_un │ │ │ │ 0x0003e504 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ 0x0003e514 6c756e5f 756e625f 76617232 00464c41 lun_unb_var2.FLA │ │ │ │ 0x0003e524 5f54726d 6d5f6c75 6e5f756e 625f7661 _Trmm_lun_unb_va │ │ │ │ 0x0003e534 72340046 4c415f54 726d6d5f 6c756e5f r4.FLA_Trmm_lun_ │ │ │ │ 0x0003e544 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ 0x0003e554 6d5f6c75 6e5f626c 6b5f7661 72320046 m_lun_blk_var2.F │ │ │ │ 0x0003e564 4c415f54 726d6d5f 6c756e5f 626c6b5f LA_Trmm_lun_blk_ │ │ │ │ 0x0003e574 76617234 00464c41 5f54726d 6d5f6c75 var4.FLA_Trmm_lu │ │ │ │ 0x0003e584 6e5f756e 625f7661 72310046 4c415f54 n_unb_var1.FLA_T │ │ │ │ 0x0003e594 726d6d5f 6c756e5f 626c6b5f 76617231 rmm_lun_blk_var1 │ │ │ │ - 0x0003e5a4 00464c41 5f54726d 6d5f6c75 745f756e .FLA_Trmm_lut_un │ │ │ │ + 0x0003e5a4 00464c41 5f54726d 6d5f726c 635f756e .FLA_Trmm_rlc_un │ │ │ │ 0x0003e5b4 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ - 0x0003e5c4 6c75745f 756e625f 76617232 00464c41 lut_unb_var2.FLA │ │ │ │ - 0x0003e5d4 5f54726d 6d5f6c75 745f756e 625f7661 _Trmm_lut_unb_va │ │ │ │ - 0x0003e5e4 72340046 4c415f54 726d6d5f 6c75745f r4.FLA_Trmm_lut_ │ │ │ │ + 0x0003e5c4 726c635f 756e625f 76617232 00464c41 rlc_unb_var2.FLA │ │ │ │ + 0x0003e5d4 5f54726d 6d5f726c 635f756e 625f7661 _Trmm_rlc_unb_va │ │ │ │ + 0x0003e5e4 72340046 4c415f54 726d6d5f 726c635f r4.FLA_Trmm_rlc_ │ │ │ │ 0x0003e5f4 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ - 0x0003e604 6d5f6c75 745f626c 6b5f7661 72320046 m_lut_blk_var2.F │ │ │ │ - 0x0003e614 4c415f54 726d6d5f 6c75745f 626c6b5f LA_Trmm_lut_blk_ │ │ │ │ - 0x0003e624 76617234 00464c41 5f54726d 6d5f6c75 var4.FLA_Trmm_lu │ │ │ │ - 0x0003e634 745f756e 625f7661 72310046 4c415f54 t_unb_var1.FLA_T │ │ │ │ - 0x0003e644 726d6d5f 6c75745f 626c6b5f 76617231 rmm_lut_blk_var1 │ │ │ │ + 0x0003e604 6d5f726c 635f626c 6b5f7661 72320046 m_rlc_blk_var2.F │ │ │ │ + 0x0003e614 4c415f54 726d6d5f 726c635f 626c6b5f LA_Trmm_rlc_blk_ │ │ │ │ + 0x0003e624 76617234 00464c41 5f54726d 6d5f726c var4.FLA_Trmm_rl │ │ │ │ + 0x0003e634 635f756e 625f7661 72310046 4c415f54 c_unb_var1.FLA_T │ │ │ │ + 0x0003e644 726d6d5f 726c635f 626c6b5f 76617231 rmm_rlc_blk_var1 │ │ │ │ 0x0003e654 00464c41 5f54726d 6d5f726c 685f756e .FLA_Trmm_rlh_un │ │ │ │ 0x0003e664 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ 0x0003e674 726c685f 756e625f 76617232 00464c41 rlh_unb_var2.FLA │ │ │ │ 0x0003e684 5f54726d 6d5f726c 685f756e 625f7661 _Trmm_rlh_unb_va │ │ │ │ 0x0003e694 72340046 4c415f54 726d6d5f 726c685f r4.FLA_Trmm_rlh_ │ │ │ │ 0x0003e6a4 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ 0x0003e6b4 6d5f726c 685f626c 6b5f7661 72320046 m_rlh_blk_var2.F │ │ │ │ 0x0003e6c4 4c415f54 726d6d5f 726c685f 626c6b5f LA_Trmm_rlh_blk_ │ │ │ │ 0x0003e6d4 76617234 00464c41 5f54726d 6d5f726c var4.FLA_Trmm_rl │ │ │ │ 0x0003e6e4 685f756e 625f7661 72310046 4c415f54 h_unb_var1.FLA_T │ │ │ │ 0x0003e6f4 726d6d5f 726c685f 626c6b5f 76617231 rmm_rlh_blk_var1 │ │ │ │ - 0x0003e704 00464c41 5f54726d 6d5f726c 635f756e .FLA_Trmm_rlc_un │ │ │ │ + 0x0003e704 00464c41 5f54726d 6d5f6c75 745f756e .FLA_Trmm_lut_un │ │ │ │ 0x0003e714 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ - 0x0003e724 726c635f 756e625f 76617232 00464c41 rlc_unb_var2.FLA │ │ │ │ - 0x0003e734 5f54726d 6d5f726c 635f756e 625f7661 _Trmm_rlc_unb_va │ │ │ │ - 0x0003e744 72340046 4c415f54 726d6d5f 726c635f r4.FLA_Trmm_rlc_ │ │ │ │ + 0x0003e724 6c75745f 756e625f 76617232 00464c41 lut_unb_var2.FLA │ │ │ │ + 0x0003e734 5f54726d 6d5f6c75 745f756e 625f7661 _Trmm_lut_unb_va │ │ │ │ + 0x0003e744 72340046 4c415f54 726d6d5f 6c75745f r4.FLA_Trmm_lut_ │ │ │ │ 0x0003e754 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ - 0x0003e764 6d5f726c 635f626c 6b5f7661 72320046 m_rlc_blk_var2.F │ │ │ │ - 0x0003e774 4c415f54 726d6d5f 726c635f 626c6b5f LA_Trmm_rlc_blk_ │ │ │ │ - 0x0003e784 76617234 00464c41 5f54726d 6d5f726c var4.FLA_Trmm_rl │ │ │ │ - 0x0003e794 635f756e 625f7661 72310046 4c415f54 c_unb_var1.FLA_T │ │ │ │ - 0x0003e7a4 726d6d5f 726c635f 626c6b5f 76617231 rmm_rlc_blk_var1 │ │ │ │ - 0x0003e7b4 00464c41 5f54726d 6d5f726c 6e5f756e .FLA_Trmm_rln_un │ │ │ │ + 0x0003e764 6d5f6c75 745f626c 6b5f7661 72320046 m_lut_blk_var2.F │ │ │ │ + 0x0003e774 4c415f54 726d6d5f 6c75745f 626c6b5f LA_Trmm_lut_blk_ │ │ │ │ + 0x0003e784 76617234 00464c41 5f54726d 6d5f6c75 var4.FLA_Trmm_lu │ │ │ │ + 0x0003e794 745f756e 625f7661 72310046 4c415f54 t_unb_var1.FLA_T │ │ │ │ + 0x0003e7a4 726d6d5f 6c75745f 626c6b5f 76617231 rmm_lut_blk_var1 │ │ │ │ + 0x0003e7b4 00464c41 5f54726d 6d5f726c 745f756e .FLA_Trmm_rlt_un │ │ │ │ 0x0003e7c4 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ - 0x0003e7d4 726c6e5f 756e625f 76617232 00464c41 rln_unb_var2.FLA │ │ │ │ - 0x0003e7e4 5f54726d 6d5f726c 6e5f756e 625f7661 _Trmm_rln_unb_va │ │ │ │ - 0x0003e7f4 72340046 4c415f54 726d6d5f 726c6e5f r4.FLA_Trmm_rln_ │ │ │ │ + 0x0003e7d4 726c745f 756e625f 76617232 00464c41 rlt_unb_var2.FLA │ │ │ │ + 0x0003e7e4 5f54726d 6d5f726c 745f756e 625f7661 _Trmm_rlt_unb_va │ │ │ │ + 0x0003e7f4 72340046 4c415f54 726d6d5f 726c745f r4.FLA_Trmm_rlt_ │ │ │ │ 0x0003e804 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ - 0x0003e814 6d5f726c 6e5f626c 6b5f7661 72320046 m_rln_blk_var2.F │ │ │ │ - 0x0003e824 4c415f54 726d6d5f 726c6e5f 626c6b5f LA_Trmm_rln_blk_ │ │ │ │ + 0x0003e814 6d5f726c 745f626c 6b5f7661 72320046 m_rlt_blk_var2.F │ │ │ │ + 0x0003e824 4c415f54 726d6d5f 726c745f 626c6b5f LA_Trmm_rlt_blk_ │ │ │ │ 0x0003e834 76617234 00464c41 5f54726d 6d5f726c var4.FLA_Trmm_rl │ │ │ │ - 0x0003e844 6e5f756e 625f7661 72310046 4c415f54 n_unb_var1.FLA_T │ │ │ │ - 0x0003e854 726d6d5f 726c6e5f 626c6b5f 76617231 rmm_rln_blk_var1 │ │ │ │ - 0x0003e864 00464c41 5f54726d 6d5f726c 745f756e .FLA_Trmm_rlt_un │ │ │ │ + 0x0003e844 745f756e 625f7661 72310046 4c415f54 t_unb_var1.FLA_T │ │ │ │ + 0x0003e854 726d6d5f 726c745f 626c6b5f 76617231 rmm_rlt_blk_var1 │ │ │ │ + 0x0003e864 00464c41 5f54726d 6d5f726c 6e5f756e .FLA_Trmm_rln_un │ │ │ │ 0x0003e874 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ - 0x0003e884 726c745f 756e625f 76617232 00464c41 rlt_unb_var2.FLA │ │ │ │ - 0x0003e894 5f54726d 6d5f726c 745f756e 625f7661 _Trmm_rlt_unb_va │ │ │ │ - 0x0003e8a4 72340046 4c415f54 726d6d5f 726c745f r4.FLA_Trmm_rlt_ │ │ │ │ + 0x0003e884 726c6e5f 756e625f 76617232 00464c41 rln_unb_var2.FLA │ │ │ │ + 0x0003e894 5f54726d 6d5f726c 6e5f756e 625f7661 _Trmm_rln_unb_va │ │ │ │ + 0x0003e8a4 72340046 4c415f54 726d6d5f 726c6e5f r4.FLA_Trmm_rln_ │ │ │ │ 0x0003e8b4 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ - 0x0003e8c4 6d5f726c 745f626c 6b5f7661 72320046 m_rlt_blk_var2.F │ │ │ │ - 0x0003e8d4 4c415f54 726d6d5f 726c745f 626c6b5f LA_Trmm_rlt_blk_ │ │ │ │ + 0x0003e8c4 6d5f726c 6e5f626c 6b5f7661 72320046 m_rln_blk_var2.F │ │ │ │ + 0x0003e8d4 4c415f54 726d6d5f 726c6e5f 626c6b5f LA_Trmm_rln_blk_ │ │ │ │ 0x0003e8e4 76617234 00464c41 5f54726d 6d5f726c var4.FLA_Trmm_rl │ │ │ │ - 0x0003e8f4 745f756e 625f7661 72310046 4c415f54 t_unb_var1.FLA_T │ │ │ │ - 0x0003e904 726d6d5f 726c745f 626c6b5f 76617231 rmm_rlt_blk_var1 │ │ │ │ + 0x0003e8f4 6e5f756e 625f7661 72310046 4c415f54 n_unb_var1.FLA_T │ │ │ │ + 0x0003e904 726d6d5f 726c6e5f 626c6b5f 76617231 rmm_rln_blk_var1 │ │ │ │ 0x0003e914 00464c41 5f54726d 6d5f7275 635f756e .FLA_Trmm_ruc_un │ │ │ │ 0x0003e924 625f7661 72330046 4c415f54 726d6d5f b_var3.FLA_Trmm_ │ │ │ │ 0x0003e934 7275635f 756e625f 76617232 00464c41 ruc_unb_var2.FLA │ │ │ │ 0x0003e944 5f54726d 6d5f7275 635f756e 625f7661 _Trmm_ruc_unb_va │ │ │ │ 0x0003e954 72340046 4c415f54 726d6d5f 7275635f r4.FLA_Trmm_ruc_ │ │ │ │ 0x0003e964 626c6b5f 76617233 00464c41 5f54726d blk_var3.FLA_Trm │ │ │ │ 0x0003e974 6d5f7275 635f626c 6b5f7661 72320046 m_ruc_blk_var2.F │ │ │ │ @@ -5462,38 +5462,38 @@ │ │ │ │ 0x0003eb94 4c415f54 726d6d5f 7275745f 626c6b5f LA_Trmm_rut_blk_ │ │ │ │ 0x0003eba4 76617234 00464c41 5f54726d 6d5f7275 var4.FLA_Trmm_ru │ │ │ │ 0x0003ebb4 745f756e 625f7661 72310046 4c415f54 t_unb_var1.FLA_T │ │ │ │ 0x0003ebc4 726d6d5f 7275745f 626c6b5f 76617231 rmm_rut_blk_var1 │ │ │ │ 0x0003ebd4 00464c41 5f547273 6d00464c 4153485f .FLA_Trsm.FLASH_ │ │ │ │ 0x0003ebe4 5472736d 00464c41 5f547273 6d5f696e Trsm.FLA_Trsm_in │ │ │ │ 0x0003ebf4 7465726e 616c0046 4c415f54 72736d5f ternal.FLA_Trsm_ │ │ │ │ - 0x0003ec04 6c6c6300 464c415f 5472736d 5f6c6c63 llc.FLA_Trsm_llc │ │ │ │ - 0x0003ec14 5f756e62 5f766172 3300464c 415f5472 _unb_var3.FLA_Tr │ │ │ │ - 0x0003ec24 736d5f6c 6c635f75 6e625f76 61723200 sm_llc_unb_var2. │ │ │ │ - 0x0003ec34 464c415f 5472736d 5f6c6c63 5f756e62 FLA_Trsm_llc_unb │ │ │ │ - 0x0003ec44 5f766172 3400464c 415f5472 736d5f6c _var4.FLA_Trsm_l │ │ │ │ - 0x0003ec54 6c635f62 6c6b5f76 61723300 464c415f lc_blk_var3.FLA_ │ │ │ │ - 0x0003ec64 5472736d 5f6c6c63 5f626c6b 5f766172 Trsm_llc_blk_var │ │ │ │ - 0x0003ec74 3200464c 415f5472 736d5f6c 6c635f62 2.FLA_Trsm_llc_b │ │ │ │ - 0x0003ec84 6c6b5f76 61723400 464c415f 5472736d lk_var4.FLA_Trsm │ │ │ │ - 0x0003ec94 5f6c6c63 5f756e62 5f766172 3100464c _llc_unb_var1.FL │ │ │ │ - 0x0003eca4 415f5472 736d5f6c 6c635f62 6c6b5f76 A_Trsm_llc_blk_v │ │ │ │ - 0x0003ecb4 61723100 464c415f 5472736d 5f727563 ar1.FLA_Trsm_ruc │ │ │ │ - 0x0003ecc4 00464c41 5f547273 6d5f7275 6800464c .FLA_Trsm_ruh.FL │ │ │ │ - 0x0003ecd4 415f5472 736d5f72 75740046 4c415f54 A_Trsm_rut.FLA_T │ │ │ │ - 0x0003ece4 72736d5f 72756e00 464c415f 5472736d rsm_run.FLA_Trsm │ │ │ │ - 0x0003ecf4 5f6c7563 00464c41 5f547273 6d5f726c _luc.FLA_Trsm_rl │ │ │ │ - 0x0003ed04 6300464c 415f5472 736d5f6c 756e0046 c.FLA_Trsm_lun.F │ │ │ │ - 0x0003ed14 4c415f54 72736d5f 6c757400 464c415f LA_Trsm_lut.FLA_ │ │ │ │ - 0x0003ed24 5472736d 5f726c74 00464c41 5f547273 Trsm_rlt.FLA_Trs │ │ │ │ - 0x0003ed34 6d5f726c 6800464c 415f5472 736d5f72 m_rlh.FLA_Trsm_r │ │ │ │ - 0x0003ed44 6c6e0046 4c415f54 72736d5f 6c756800 ln.FLA_Trsm_luh. │ │ │ │ - 0x0003ed54 464c415f 5472736d 5f6c6c6e 00464c41 FLA_Trsm_lln.FLA │ │ │ │ - 0x0003ed64 5f547273 6d5f6c6c 6800464c 415f5472 _Trsm_llh.FLA_Tr │ │ │ │ - 0x0003ed74 736d5f6c 6c740046 4c415f54 72736d5f sm_llt.FLA_Trsm_ │ │ │ │ + 0x0003ec04 72756300 464c415f 5472736d 5f727568 ruc.FLA_Trsm_ruh │ │ │ │ + 0x0003ec14 00464c41 5f547273 6d5f7275 7400464c .FLA_Trsm_rut.FL │ │ │ │ + 0x0003ec24 415f5472 736d5f72 756e0046 4c415f54 A_Trsm_run.FLA_T │ │ │ │ + 0x0003ec34 72736d5f 6c756300 464c415f 5472736d rsm_luc.FLA_Trsm │ │ │ │ + 0x0003ec44 5f726c63 00464c41 5f547273 6d5f6c75 _rlc.FLA_Trsm_lu │ │ │ │ + 0x0003ec54 6e00464c 415f5472 736d5f6c 75740046 n.FLA_Trsm_lut.F │ │ │ │ + 0x0003ec64 4c415f54 72736d5f 726c7400 464c415f LA_Trsm_rlt.FLA_ │ │ │ │ + 0x0003ec74 5472736d 5f726c68 00464c41 5f547273 Trsm_rlh.FLA_Trs │ │ │ │ + 0x0003ec84 6d5f726c 6e00464c 415f5472 736d5f6c m_rln.FLA_Trsm_l │ │ │ │ + 0x0003ec94 75680046 4c415f54 72736d5f 6c6c6e00 uh.FLA_Trsm_lln. │ │ │ │ + 0x0003eca4 464c415f 5472736d 5f6c6c63 00464c41 FLA_Trsm_llc.FLA │ │ │ │ + 0x0003ecb4 5f547273 6d5f6c6c 6800464c 415f5472 _Trsm_llh.FLA_Tr │ │ │ │ + 0x0003ecc4 736d5f6c 6c740046 4c415f54 72736d5f sm_llt.FLA_Trsm_ │ │ │ │ + 0x0003ecd4 6c6c635f 756e625f 76617233 00464c41 llc_unb_var3.FLA │ │ │ │ + 0x0003ece4 5f547273 6d5f6c6c 635f756e 625f7661 _Trsm_llc_unb_va │ │ │ │ + 0x0003ecf4 72320046 4c415f54 72736d5f 6c6c635f r2.FLA_Trsm_llc_ │ │ │ │ + 0x0003ed04 756e625f 76617234 00464c41 5f547273 unb_var4.FLA_Trs │ │ │ │ + 0x0003ed14 6d5f6c6c 635f626c 6b5f7661 72330046 m_llc_blk_var3.F │ │ │ │ + 0x0003ed24 4c415f54 72736d5f 6c6c635f 626c6b5f LA_Trsm_llc_blk_ │ │ │ │ + 0x0003ed34 76617232 00464c41 5f547273 6d5f6c6c var2.FLA_Trsm_ll │ │ │ │ + 0x0003ed44 635f626c 6b5f7661 72340046 4c415f54 c_blk_var4.FLA_T │ │ │ │ + 0x0003ed54 72736d5f 6c6c635f 756e625f 76617231 rsm_llc_unb_var1 │ │ │ │ + 0x0003ed64 00464c41 5f547273 6d5f6c6c 635f626c .FLA_Trsm_llc_bl │ │ │ │ + 0x0003ed74 6b5f7661 72310046 4c415f54 72736d5f k_var1.FLA_Trsm_ │ │ │ │ 0x0003ed84 6c6c685f 756e625f 76617233 00464c41 llh_unb_var3.FLA │ │ │ │ 0x0003ed94 5f547273 6d5f6c6c 685f756e 625f7661 _Trsm_llh_unb_va │ │ │ │ 0x0003eda4 72320046 4c415f54 72736d5f 6c6c685f r2.FLA_Trsm_llh_ │ │ │ │ 0x0003edb4 756e625f 76617234 00464c41 5f547273 unb_var4.FLA_Trs │ │ │ │ 0x0003edc4 6d5f6c6c 685f626c 6b5f7661 72330046 m_llh_blk_var3.F │ │ │ │ 0x0003edd4 4c415f54 72736d5f 6c6c685f 626c6b5f LA_Trsm_llh_blk_ │ │ │ │ 0x0003ede4 76617232 00464c41 5f547273 6d5f6c6c var2.FLA_Trsm_ll │ │ │ │ @@ -5508,57 +5508,57 @@ │ │ │ │ 0x0003ee74 6d5f6c6c 6e5f626c 6b5f7661 72330046 m_lln_blk_var3.F │ │ │ │ 0x0003ee84 4c415f54 72736d5f 6c6c6e5f 626c6b5f LA_Trsm_lln_blk_ │ │ │ │ 0x0003ee94 76617232 00464c41 5f547273 6d5f6c6c var2.FLA_Trsm_ll │ │ │ │ 0x0003eea4 6e5f626c 6b5f7661 72340046 4c415f54 n_blk_var4.FLA_T │ │ │ │ 0x0003eeb4 72736d5f 6c6c6e5f 756e625f 76617231 rsm_lln_unb_var1 │ │ │ │ 0x0003eec4 00464c41 5f547273 6d5f6c6c 6e5f626c .FLA_Trsm_lln_bl │ │ │ │ 0x0003eed4 6b5f7661 72310046 4c415f54 72736d5f k_var1.FLA_Trsm_ │ │ │ │ - 0x0003eee4 6c75635f 756e625f 76617233 00464c41 luc_unb_var3.FLA │ │ │ │ - 0x0003eef4 5f547273 6d5f6c75 635f756e 625f7661 _Trsm_luc_unb_va │ │ │ │ - 0x0003ef04 72320046 4c415f54 72736d5f 6c75635f r2.FLA_Trsm_luc_ │ │ │ │ + 0x0003eee4 6c6c745f 756e625f 76617233 00464c41 llt_unb_var3.FLA │ │ │ │ + 0x0003eef4 5f547273 6d5f6c6c 745f756e 625f7661 _Trsm_llt_unb_va │ │ │ │ + 0x0003ef04 72320046 4c415f54 72736d5f 6c6c745f r2.FLA_Trsm_llt_ │ │ │ │ 0x0003ef14 756e625f 76617234 00464c41 5f547273 unb_var4.FLA_Trs │ │ │ │ - 0x0003ef24 6d5f6c75 635f626c 6b5f7661 72330046 m_luc_blk_var3.F │ │ │ │ - 0x0003ef34 4c415f54 72736d5f 6c75635f 626c6b5f LA_Trsm_luc_blk_ │ │ │ │ - 0x0003ef44 76617232 00464c41 5f547273 6d5f6c75 var2.FLA_Trsm_lu │ │ │ │ - 0x0003ef54 635f626c 6b5f7661 72340046 4c415f54 c_blk_var4.FLA_T │ │ │ │ - 0x0003ef64 72736d5f 6c75635f 756e625f 76617231 rsm_luc_unb_var1 │ │ │ │ - 0x0003ef74 00464c41 5f547273 6d5f6c75 635f626c .FLA_Trsm_luc_bl │ │ │ │ + 0x0003ef24 6d5f6c6c 745f626c 6b5f7661 72330046 m_llt_blk_var3.F │ │ │ │ + 0x0003ef34 4c415f54 72736d5f 6c6c745f 626c6b5f LA_Trsm_llt_blk_ │ │ │ │ + 0x0003ef44 76617232 00464c41 5f547273 6d5f6c6c var2.FLA_Trsm_ll │ │ │ │ + 0x0003ef54 745f626c 6b5f7661 72340046 4c415f54 t_blk_var4.FLA_T │ │ │ │ + 0x0003ef64 72736d5f 6c6c745f 756e625f 76617231 rsm_llt_unb_var1 │ │ │ │ + 0x0003ef74 00464c41 5f547273 6d5f6c6c 745f626c .FLA_Trsm_llt_bl │ │ │ │ 0x0003ef84 6b5f7661 72310046 4c415f54 72736d5f k_var1.FLA_Trsm_ │ │ │ │ - 0x0003ef94 6c6c745f 756e625f 76617233 00464c41 llt_unb_var3.FLA │ │ │ │ - 0x0003efa4 5f547273 6d5f6c6c 745f756e 625f7661 _Trsm_llt_unb_va │ │ │ │ - 0x0003efb4 72320046 4c415f54 72736d5f 6c6c745f r2.FLA_Trsm_llt_ │ │ │ │ + 0x0003ef94 6c75635f 756e625f 76617233 00464c41 luc_unb_var3.FLA │ │ │ │ + 0x0003efa4 5f547273 6d5f6c75 635f756e 625f7661 _Trsm_luc_unb_va │ │ │ │ + 0x0003efb4 72320046 4c415f54 72736d5f 6c75635f r2.FLA_Trsm_luc_ │ │ │ │ 0x0003efc4 756e625f 76617234 00464c41 5f547273 unb_var4.FLA_Trs │ │ │ │ - 0x0003efd4 6d5f6c6c 745f626c 6b5f7661 72330046 m_llt_blk_var3.F │ │ │ │ - 0x0003efe4 4c415f54 72736d5f 6c6c745f 626c6b5f LA_Trsm_llt_blk_ │ │ │ │ - 0x0003eff4 76617232 00464c41 5f547273 6d5f6c6c var2.FLA_Trsm_ll │ │ │ │ - 0x0003f004 745f626c 6b5f7661 72340046 4c415f54 t_blk_var4.FLA_T │ │ │ │ - 0x0003f014 72736d5f 6c6c745f 756e625f 76617231 rsm_llt_unb_var1 │ │ │ │ - 0x0003f024 00464c41 5f547273 6d5f6c6c 745f626c .FLA_Trsm_llt_bl │ │ │ │ + 0x0003efd4 6d5f6c75 635f626c 6b5f7661 72330046 m_luc_blk_var3.F │ │ │ │ + 0x0003efe4 4c415f54 72736d5f 6c75635f 626c6b5f LA_Trsm_luc_blk_ │ │ │ │ + 0x0003eff4 76617232 00464c41 5f547273 6d5f6c75 var2.FLA_Trsm_lu │ │ │ │ + 0x0003f004 635f626c 6b5f7661 72340046 4c415f54 c_blk_var4.FLA_T │ │ │ │ + 0x0003f014 72736d5f 6c75635f 756e625f 76617231 rsm_luc_unb_var1 │ │ │ │ + 0x0003f024 00464c41 5f547273 6d5f6c75 635f626c .FLA_Trsm_luc_bl │ │ │ │ 0x0003f034 6b5f7661 72310046 4c415f54 72736d5f k_var1.FLA_Trsm_ │ │ │ │ - 0x0003f044 6c75685f 756e625f 76617233 00464c41 luh_unb_var3.FLA │ │ │ │ - 0x0003f054 5f547273 6d5f6c75 685f756e 625f7661 _Trsm_luh_unb_va │ │ │ │ - 0x0003f064 72320046 4c415f54 72736d5f 6c75685f r2.FLA_Trsm_luh_ │ │ │ │ + 0x0003f044 6c756e5f 756e625f 76617233 00464c41 lun_unb_var3.FLA │ │ │ │ + 0x0003f054 5f547273 6d5f6c75 6e5f756e 625f7661 _Trsm_lun_unb_va │ │ │ │ + 0x0003f064 72320046 4c415f54 72736d5f 6c756e5f r2.FLA_Trsm_lun_ │ │ │ │ 0x0003f074 756e625f 76617234 00464c41 5f547273 unb_var4.FLA_Trs │ │ │ │ - 0x0003f084 6d5f6c75 685f626c 6b5f7661 72330046 m_luh_blk_var3.F │ │ │ │ - 0x0003f094 4c415f54 72736d5f 6c75685f 626c6b5f LA_Trsm_luh_blk_ │ │ │ │ + 0x0003f084 6d5f6c75 6e5f626c 6b5f7661 72330046 m_lun_blk_var3.F │ │ │ │ + 0x0003f094 4c415f54 72736d5f 6c756e5f 626c6b5f LA_Trsm_lun_blk_ │ │ │ │ 0x0003f0a4 76617232 00464c41 5f547273 6d5f6c75 var2.FLA_Trsm_lu │ │ │ │ - 0x0003f0b4 685f626c 6b5f7661 72340046 4c415f54 h_blk_var4.FLA_T │ │ │ │ - 0x0003f0c4 72736d5f 6c75685f 756e625f 76617231 rsm_luh_unb_var1 │ │ │ │ - 0x0003f0d4 00464c41 5f547273 6d5f6c75 685f626c .FLA_Trsm_luh_bl │ │ │ │ + 0x0003f0b4 6e5f626c 6b5f7661 72340046 4c415f54 n_blk_var4.FLA_T │ │ │ │ + 0x0003f0c4 72736d5f 6c756e5f 756e625f 76617231 rsm_lun_unb_var1 │ │ │ │ + 0x0003f0d4 00464c41 5f547273 6d5f6c75 6e5f626c .FLA_Trsm_lun_bl │ │ │ │ 0x0003f0e4 6b5f7661 72310046 4c415f54 72736d5f k_var1.FLA_Trsm_ │ │ │ │ - 0x0003f0f4 6c756e5f 756e625f 76617233 00464c41 lun_unb_var3.FLA │ │ │ │ - 0x0003f104 5f547273 6d5f6c75 6e5f756e 625f7661 _Trsm_lun_unb_va │ │ │ │ - 0x0003f114 72320046 4c415f54 72736d5f 6c756e5f r2.FLA_Trsm_lun_ │ │ │ │ + 0x0003f0f4 6c75685f 756e625f 76617233 00464c41 luh_unb_var3.FLA │ │ │ │ + 0x0003f104 5f547273 6d5f6c75 685f756e 625f7661 _Trsm_luh_unb_va │ │ │ │ + 0x0003f114 72320046 4c415f54 72736d5f 6c75685f r2.FLA_Trsm_luh_ │ │ │ │ 0x0003f124 756e625f 76617234 00464c41 5f547273 unb_var4.FLA_Trs │ │ │ │ - 0x0003f134 6d5f6c75 6e5f626c 6b5f7661 72330046 m_lun_blk_var3.F │ │ │ │ - 0x0003f144 4c415f54 72736d5f 6c756e5f 626c6b5f LA_Trsm_lun_blk_ │ │ │ │ + 0x0003f134 6d5f6c75 685f626c 6b5f7661 72330046 m_luh_blk_var3.F │ │ │ │ + 0x0003f144 4c415f54 72736d5f 6c75685f 626c6b5f LA_Trsm_luh_blk_ │ │ │ │ 0x0003f154 76617232 00464c41 5f547273 6d5f6c75 var2.FLA_Trsm_lu │ │ │ │ - 0x0003f164 6e5f626c 6b5f7661 72340046 4c415f54 n_blk_var4.FLA_T │ │ │ │ - 0x0003f174 72736d5f 6c756e5f 756e625f 76617231 rsm_lun_unb_var1 │ │ │ │ - 0x0003f184 00464c41 5f547273 6d5f6c75 6e5f626c .FLA_Trsm_lun_bl │ │ │ │ + 0x0003f164 685f626c 6b5f7661 72340046 4c415f54 h_blk_var4.FLA_T │ │ │ │ + 0x0003f174 72736d5f 6c75685f 756e625f 76617231 rsm_luh_unb_var1 │ │ │ │ + 0x0003f184 00464c41 5f547273 6d5f6c75 685f626c .FLA_Trsm_luh_bl │ │ │ │ 0x0003f194 6b5f7661 72310046 4c415f54 72736d5f k_var1.FLA_Trsm_ │ │ │ │ 0x0003f1a4 6c75745f 756e625f 76617233 00464c41 lut_unb_var3.FLA │ │ │ │ 0x0003f1b4 5f547273 6d5f6c75 745f756e 625f7661 _Trsm_lut_unb_va │ │ │ │ 0x0003f1c4 72320046 4c415f54 72736d5f 6c75745f r2.FLA_Trsm_lut_ │ │ │ │ 0x0003f1d4 756e625f 76617234 00464c41 5f547273 unb_var4.FLA_Trs │ │ │ │ 0x0003f1e4 6d5f6c75 745f626c 6b5f7661 72330046 m_lut_blk_var3.F │ │ │ │ 0x0003f1f4 4c415f54 72736d5f 6c75745f 626c6b5f LA_Trsm_lut_blk_ │ │ │ │ @@ -5650,109 +5650,109 @@ │ │ │ │ 0x0003f754 756e625f 76617234 00464c41 5f547273 unb_var4.FLA_Trs │ │ │ │ 0x0003f764 6d5f7275 745f626c 6b5f7661 72330046 m_rut_blk_var3.F │ │ │ │ 0x0003f774 4c415f54 72736d5f 7275745f 626c6b5f LA_Trsm_rut_blk_ │ │ │ │ 0x0003f784 76617232 00464c41 5f547273 6d5f7275 var2.FLA_Trsm_ru │ │ │ │ 0x0003f794 745f626c 6b5f7661 72340046 4c415f54 t_blk_var4.FLA_T │ │ │ │ 0x0003f7a4 72736d5f 7275745f 756e625f 76617231 rsm_rut_unb_var1 │ │ │ │ 0x0003f7b4 00464c41 5f547273 6d5f7275 745f626c .FLA_Trsm_rut_bl │ │ │ │ - 0x0003f7c4 6b5f7661 72310046 4c415f42 7376645f k_var1.FLA_Bsvd_ │ │ │ │ - 0x0003f7d4 63726561 74655f77 6f726b73 70616365 create_workspace │ │ │ │ - 0x0003f7e4 00464c41 5f427376 6400464c 415f4273 .FLA_Bsvd.FLA_Bs │ │ │ │ - 0x0003f7f4 76645f65 78745f6f 70745f76 61723100 vd_ext_opt_var1. │ │ │ │ + 0x0003f7c4 6b5f7661 72310046 4c415f42 73766400 k_var1.FLA_Bsvd. │ │ │ │ + 0x0003f7d4 464c415f 42737664 5f657874 5f6f7074 FLA_Bsvd_ext_opt │ │ │ │ + 0x0003f7e4 5f766172 3100464c 415f4273 76645f63 _var1.FLA_Bsvd_c │ │ │ │ + 0x0003f7f4 72656174 655f776f 726b7370 61636500 reate_workspace. │ │ │ │ 0x0003f804 464c415f 42737664 5f657874 00464c41 FLA_Bsvd_ext.FLA │ │ │ │ - 0x0003f814 5f427376 645f636f 6d707574 655f7368 _Bsvd_compute_sh │ │ │ │ - 0x0003f824 6966745f 6f707300 464c415f 42737664 ift_ops.FLA_Bsvd │ │ │ │ - 0x0003f834 5f636f6d 70757465 5f736869 66745f6f _compute_shift_o │ │ │ │ - 0x0003f844 70640046 4c415f42 7376645f 636f6d70 pd.FLA_Bsvd_comp │ │ │ │ - 0x0003f854 7574655f 73686966 7400464c 415f4273 ute_shift.FLA_Bs │ │ │ │ - 0x0003f864 76645f66 696e645f 7375626d 61747269 vd_find_submatri │ │ │ │ - 0x0003f874 785f6f70 7300464c 415f4273 76645f66 x_ops.FLA_Bsvd_f │ │ │ │ - 0x0003f884 696e645f 7375626d 61747269 785f6f70 ind_submatrix_op │ │ │ │ - 0x0003f894 6400464c 415f4273 76645f66 696e645f d.FLA_Bsvd_find_ │ │ │ │ - 0x0003f8a4 636f6e76 65726765 645f6f70 7300464c converged_ops.FL │ │ │ │ - 0x0003f8b4 415f4273 76645f66 696e645f 636f6e76 A_Bsvd_find_conv │ │ │ │ - 0x0003f8c4 65726765 645f6f70 6400464c 415f4273 erged_opd.FLA_Bs │ │ │ │ - 0x0003f8d4 76645f66 696e645f 636f6e76 65726765 vd_find_converge │ │ │ │ - 0x0003f8e4 6400464c 415f4273 76645f63 6f6d7075 d.FLA_Bsvd_compu │ │ │ │ - 0x0003f8f4 74655f74 6f6c5f74 68726573 685f6f70 te_tol_thresh_op │ │ │ │ - 0x0003f904 7300464c 415f4273 76645f63 6f6d7075 s.FLA_Bsvd_compu │ │ │ │ - 0x0003f914 74655f74 6f6c5f74 68726573 685f6f70 te_tol_thresh_op │ │ │ │ - 0x0003f924 6400464c 415f4273 76645f63 6f6d7075 d.FLA_Bsvd_compu │ │ │ │ - 0x0003f934 74655f74 6f6c5f74 68726573 6800464c te_tol_thresh.FL │ │ │ │ + 0x0003f814 5f427376 645f6669 6e645f73 75626d61 _Bsvd_find_subma │ │ │ │ + 0x0003f824 74726978 5f6f7073 00464c41 5f427376 trix_ops.FLA_Bsv │ │ │ │ + 0x0003f834 645f6669 6e645f73 75626d61 74726978 d_find_submatrix │ │ │ │ + 0x0003f844 5f6f7064 00464c41 5f427376 645f6669 _opd.FLA_Bsvd_fi │ │ │ │ + 0x0003f854 6e645f63 6f6e7665 72676564 5f6f7073 nd_converged_ops │ │ │ │ + 0x0003f864 00464c41 5f427376 645f6669 6e645f63 .FLA_Bsvd_find_c │ │ │ │ + 0x0003f874 6f6e7665 72676564 5f6f7064 00464c41 onverged_opd.FLA │ │ │ │ + 0x0003f884 5f427376 645f6669 6e645f63 6f6e7665 _Bsvd_find_conve │ │ │ │ + 0x0003f894 72676564 00464c41 5f427376 645f636f rged.FLA_Bsvd_co │ │ │ │ + 0x0003f8a4 6d707574 655f746f 6c5f7468 72657368 mpute_tol_thresh │ │ │ │ + 0x0003f8b4 5f6f7073 00464c41 5f427376 645f636f _ops.FLA_Bsvd_co │ │ │ │ + 0x0003f8c4 6d707574 655f746f 6c5f7468 72657368 mpute_tol_thresh │ │ │ │ + 0x0003f8d4 5f6f7064 00464c41 5f427376 645f636f _opd.FLA_Bsvd_co │ │ │ │ + 0x0003f8e4 6d707574 655f746f 6c5f7468 72657368 mpute_tol_thresh │ │ │ │ + 0x0003f8f4 00464c41 5f427376 645f636f 6d707574 .FLA_Bsvd_comput │ │ │ │ + 0x0003f904 655f7368 6966745f 6f707300 464c415f e_shift_ops.FLA_ │ │ │ │ + 0x0003f914 42737664 5f636f6d 70757465 5f736869 Bsvd_compute_shi │ │ │ │ + 0x0003f924 66745f6f 70640046 4c415f42 7376645f ft_opd.FLA_Bsvd_ │ │ │ │ + 0x0003f934 636f6d70 7574655f 73686966 7400464c compute_shift.FL │ │ │ │ 0x0003f944 415f4273 76645f66 696e645f 6d61785f A_Bsvd_find_max_ │ │ │ │ 0x0003f954 6d696e5f 6f707300 464c415f 42737664 min_ops.FLA_Bsvd │ │ │ │ 0x0003f964 5f66696e 645f6d61 785f6d69 6e5f6f70 _find_max_min_op │ │ │ │ 0x0003f974 6400464c 415f4273 76645f66 696e645f d.FLA_Bsvd_find_ │ │ │ │ - 0x0003f984 6d617800 464c415f 42737664 5f697465 max.FLA_Bsvd_ite │ │ │ │ - 0x0003f994 72616363 5f765f6f 70735f76 61723100 racc_v_ops_var1. │ │ │ │ - 0x0003f9a4 464c415f 42737664 5f73696e 76616c5f FLA_Bsvd_sinval_ │ │ │ │ - 0x0003f9b4 765f6f70 735f7661 72310046 4c415f42 v_ops_var1.FLA_B │ │ │ │ - 0x0003f9c4 7376645f 69746572 6163635f 765f6f70 svd_iteracc_v_op │ │ │ │ - 0x0003f9d4 645f7661 72310046 4c415f42 7376645f d_var1.FLA_Bsvd_ │ │ │ │ - 0x0003f9e4 73696e76 616c5f76 5f6f7064 5f766172 sinval_v_opd_var │ │ │ │ - 0x0003f9f4 3100464c 415f4273 76645f65 78745f6f 1.FLA_Bsvd_ext_o │ │ │ │ - 0x0003fa04 70735f76 61723100 706f7766 00464c41 ps_var1.powf.FLA │ │ │ │ - 0x0003fa14 5f417070 6c795f47 5f72665f 626c735f _Apply_G_rf_bls_ │ │ │ │ - 0x0003fa24 76617233 00464c41 5f427376 645f6578 var3.FLA_Bsvd_ex │ │ │ │ - 0x0003fa34 745f6f70 645f7661 72310046 4c415f41 t_opd_var1.FLA_A │ │ │ │ - 0x0003fa44 70706c79 5f475f72 665f626c 645f7661 pply_G_rf_bld_va │ │ │ │ - 0x0003fa54 72330046 4c415f42 7376645f 6578745f r3.FLA_Bsvd_ext_ │ │ │ │ - 0x0003fa64 6f70635f 76617231 00464c41 5f417070 opc_var1.FLA_App │ │ │ │ - 0x0003fa74 6c795f47 5f72665f 626c635f 76617233 ly_G_rf_blc_var3 │ │ │ │ - 0x0003fa84 00464c41 5f427376 645f6578 745f6f70 .FLA_Bsvd_ext_op │ │ │ │ - 0x0003fa94 7a5f7661 72310046 4c415f41 70706c79 z_var1.FLA_Apply │ │ │ │ - 0x0003faa4 5f475f72 665f626c 7a5f7661 72330046 _G_rf_blz_var3.F │ │ │ │ + 0x0003f984 6d617800 464c415f 42737664 5f657874 max.FLA_Bsvd_ext │ │ │ │ + 0x0003f994 5f6f7073 5f766172 3100706f 77660046 _ops_var1.powf.F │ │ │ │ + 0x0003f9a4 4c415f42 7376645f 69746572 6163635f LA_Bsvd_iteracc_ │ │ │ │ + 0x0003f9b4 765f6f70 735f7661 72310046 4c415f41 v_ops_var1.FLA_A │ │ │ │ + 0x0003f9c4 70706c79 5f475f72 665f626c 735f7661 pply_G_rf_bls_va │ │ │ │ + 0x0003f9d4 72330046 4c415f42 7376645f 6578745f r3.FLA_Bsvd_ext_ │ │ │ │ + 0x0003f9e4 6f70645f 76617231 00464c41 5f427376 opd_var1.FLA_Bsv │ │ │ │ + 0x0003f9f4 645f6974 65726163 635f765f 6f70645f d_iteracc_v_opd_ │ │ │ │ + 0x0003fa04 76617231 00464c41 5f417070 6c795f47 var1.FLA_Apply_G │ │ │ │ + 0x0003fa14 5f72665f 626c645f 76617233 00464c41 _rf_bld_var3.FLA │ │ │ │ + 0x0003fa24 5f427376 645f6578 745f6f70 635f7661 _Bsvd_ext_opc_va │ │ │ │ + 0x0003fa34 72310046 4c415f41 70706c79 5f475f72 r1.FLA_Apply_G_r │ │ │ │ + 0x0003fa44 665f626c 635f7661 72330046 4c415f42 f_blc_var3.FLA_B │ │ │ │ + 0x0003fa54 7376645f 6578745f 6f707a5f 76617231 svd_ext_opz_var1 │ │ │ │ + 0x0003fa64 00464c41 5f417070 6c795f47 5f72665f .FLA_Apply_G_rf_ │ │ │ │ + 0x0003fa74 626c7a5f 76617233 00464c41 5f427376 blz_var3.FLA_Bsv │ │ │ │ + 0x0003fa84 645f7369 6e76616c 5f765f6f 70735f76 d_sinval_v_ops_v │ │ │ │ + 0x0003fa94 61723100 464c415f 42737664 5f73696e ar1.FLA_Bsvd_sin │ │ │ │ + 0x0003faa4 76616c5f 765f6f70 645f7661 72310046 val_v_opd_var1.F │ │ │ │ 0x0003fab4 4c415348 5f43686f 6c00464c 415f4273 LASH_Chol.FLA_Bs │ │ │ │ 0x0003fac4 76645f66 72616e63 69735f76 5f6f7073 vd_francis_v_ops │ │ │ │ 0x0003fad4 5f766172 3100464c 415f4273 76645f66 _var1.FLA_Bsvd_f │ │ │ │ 0x0003fae4 72616e63 69735f76 5f6f7064 5f766172 rancis_v_opd_var │ │ │ │ 0x0003faf4 3100464c 415f4273 76645f66 72616e63 1.FLA_Bsvd_franc │ │ │ │ 0x0003fb04 69735f76 5f6f7074 5f766172 3100464c is_v_opt_var1.FL │ │ │ │ - 0x0003fb14 4153485f 43686f6c 5f736f6c 76650046 ASH_Chol_solve.F │ │ │ │ - 0x0003fb24 4c415f42 7376645f 73696e76 616c5f76 LA_Bsvd_sinval_v │ │ │ │ - 0x0003fb34 5f6f7074 5f766172 3100464c 415f4368 _opt_var1.FLA_Ch │ │ │ │ + 0x0003fb14 415f4273 76645f73 696e7661 6c5f765f A_Bsvd_sinval_v_ │ │ │ │ + 0x0003fb24 6f70745f 76617231 00464c41 53485f43 opt_var1.FLASH_C │ │ │ │ + 0x0003fb34 686f6c5f 736f6c76 6500464c 415f4368 hol_solve.FLA_Ch │ │ │ │ 0x0003fb44 6f6c5f75 00464c41 5f43686f 6c5f6c00 ol_u.FLA_Chol_l. │ │ │ │ 0x0003fb54 464c415f 43686f6c 5f6c5f75 6e625f76 FLA_Chol_l_unb_v │ │ │ │ 0x0003fb64 61723300 464c415f 43686f6c 5f6c5f75 ar3.FLA_Chol_l_u │ │ │ │ 0x0003fb74 6e625f76 61723200 464c415f 43686f6c nb_var2.FLA_Chol │ │ │ │ 0x0003fb84 5f6c5f75 6e625f76 61723100 464c415f _l_unb_var1.FLA_ │ │ │ │ 0x0003fb94 43686f6c 5f6c5f6f 70745f76 61723100 Chol_l_opt_var1. │ │ │ │ 0x0003fba4 464c415f 43686f6c 5f6c5f6f 70745f76 FLA_Chol_l_opt_v │ │ │ │ 0x0003fbb4 61723200 464c415f 43686f6c 5f6c5f6f ar2.FLA_Chol_l_o │ │ │ │ 0x0003fbc4 70745f76 61723300 464c415f 43686f6c pt_var3.FLA_Chol │ │ │ │ 0x0003fbd4 5f6c5f62 6c6b5f76 61723100 464c415f _l_blk_var1.FLA_ │ │ │ │ 0x0003fbe4 43686f6c 5f6c5f62 6c6b5f76 61723200 Chol_l_blk_var2. │ │ │ │ 0x0003fbf4 464c415f 43686f6c 5f6c5f62 6c6b5f76 FLA_Chol_l_blk_v │ │ │ │ 0x0003fc04 61723300 464c415f 43686f6c 5f736f6c ar3.FLA_Chol_sol │ │ │ │ - 0x0003fc14 76650046 4c415f43 686f6c5f 755f756e ve.FLA_Chol_u_un │ │ │ │ - 0x0003fc24 625f7661 72330046 4c415f43 686f6c5f b_var3.FLA_Chol_ │ │ │ │ - 0x0003fc34 755f756e 625f7661 72320046 4c415f43 u_unb_var2.FLA_C │ │ │ │ - 0x0003fc44 686f6c5f 755f756e 625f7661 72310046 hol_u_unb_var1.F │ │ │ │ - 0x0003fc54 4c415f43 686f6c5f 755f6f70 745f7661 LA_Chol_u_opt_va │ │ │ │ - 0x0003fc64 72310046 4c415f43 686f6c5f 755f6f70 r1.FLA_Chol_u_op │ │ │ │ - 0x0003fc74 745f7661 72320046 4c415f43 686f6c5f t_var2.FLA_Chol_ │ │ │ │ - 0x0003fc84 755f6f70 745f7661 72330046 4c415f43 u_opt_var3.FLA_C │ │ │ │ - 0x0003fc94 686f6c5f 755f626c 6b5f7661 72310046 hol_u_blk_var1.F │ │ │ │ - 0x0003fca4 4c415f43 686f6c5f 755f626c 6b5f7661 LA_Chol_u_blk_va │ │ │ │ - 0x0003fcb4 72320046 4c415f43 686f6c5f 755f626c r2.FLA_Chol_u_bl │ │ │ │ - 0x0003fcc4 6b5f7661 72330046 4c415f42 7376645f k_var3.FLA_Bsvd_ │ │ │ │ - 0x0003fcd4 765f6f70 735f7661 72310046 4c415f42 v_ops_var1.FLA_B │ │ │ │ - 0x0003fce4 7376645f 765f6f70 645f7661 72310046 svd_v_opd_var1.F │ │ │ │ - 0x0003fcf4 4c415f42 7376645f 765f6f70 635f7661 LA_Bsvd_v_opc_va │ │ │ │ - 0x0003fd04 72310046 4c415f42 7376645f 765f6f70 r1.FLA_Bsvd_v_op │ │ │ │ - 0x0003fd14 7a5f7661 72310046 4c415f42 7376645f z_var1.FLA_Bsvd_ │ │ │ │ - 0x0003fd24 765f6f70 745f7661 72310046 4c415f42 v_opt_var1.FLA_B │ │ │ │ - 0x0003fd34 7376645f 765f6f70 735f7661 72320046 svd_v_ops_var2.F │ │ │ │ - 0x0003fd44 4c415f42 7376645f 765f6f70 645f7661 LA_Bsvd_v_opd_va │ │ │ │ - 0x0003fd54 72320046 4c415f41 70706c79 5f475f72 r2.FLA_Apply_G_r │ │ │ │ - 0x0003fd64 665f626c 645f7661 72336200 464c415f f_bld_var3b.FLA_ │ │ │ │ - 0x0003fd74 42737664 5f765f6f 70635f76 61723200 Bsvd_v_opc_var2. │ │ │ │ - 0x0003fd84 464c415f 42737664 5f765f6f 707a5f76 FLA_Bsvd_v_opz_v │ │ │ │ - 0x0003fd94 61723200 464c415f 42737664 5f765f6f ar2.FLA_Bsvd_v_o │ │ │ │ - 0x0003fda4 70745f76 61723200 464c415f 43686f6c pt_var2.FLA_Chol │ │ │ │ + 0x0003fc14 76650046 4c415f42 7376645f 765f6f70 ve.FLA_Bsvd_v_op │ │ │ │ + 0x0003fc24 735f7661 72310046 4c415f42 7376645f s_var1.FLA_Bsvd_ │ │ │ │ + 0x0003fc34 765f6f70 645f7661 72310046 4c415f42 v_opd_var1.FLA_B │ │ │ │ + 0x0003fc44 7376645f 765f6f70 635f7661 72310046 svd_v_opc_var1.F │ │ │ │ + 0x0003fc54 4c415f42 7376645f 765f6f70 7a5f7661 LA_Bsvd_v_opz_va │ │ │ │ + 0x0003fc64 72310046 4c415f42 7376645f 765f6f70 r1.FLA_Bsvd_v_op │ │ │ │ + 0x0003fc74 745f7661 72310046 4c415f42 7376645f t_var1.FLA_Bsvd_ │ │ │ │ + 0x0003fc84 765f6f70 735f7661 72320046 4c415f42 v_ops_var2.FLA_B │ │ │ │ + 0x0003fc94 7376645f 765f6f70 645f7661 72320046 svd_v_opd_var2.F │ │ │ │ + 0x0003fca4 4c415f41 70706c79 5f475f72 665f626c LA_Apply_G_rf_bl │ │ │ │ + 0x0003fcb4 645f7661 72336200 464c415f 42737664 d_var3b.FLA_Bsvd │ │ │ │ + 0x0003fcc4 5f765f6f 70635f76 61723200 464c415f _v_opc_var2.FLA_ │ │ │ │ + 0x0003fcd4 42737664 5f765f6f 707a5f76 61723200 Bsvd_v_opz_var2. │ │ │ │ + 0x0003fce4 464c415f 42737664 5f765f6f 70745f76 FLA_Bsvd_v_opt_v │ │ │ │ + 0x0003fcf4 61723200 464c415f 43686f6c 5f755f75 ar2.FLA_Chol_u_u │ │ │ │ + 0x0003fd04 6e625f76 61723300 464c415f 43686f6c nb_var3.FLA_Chol │ │ │ │ + 0x0003fd14 5f755f75 6e625f76 61723200 464c415f _u_unb_var2.FLA_ │ │ │ │ + 0x0003fd24 43686f6c 5f755f75 6e625f76 61723100 Chol_u_unb_var1. │ │ │ │ + 0x0003fd34 464c415f 43686f6c 5f755f6f 70745f76 FLA_Chol_u_opt_v │ │ │ │ + 0x0003fd44 61723100 464c415f 43686f6c 5f755f6f ar1.FLA_Chol_u_o │ │ │ │ + 0x0003fd54 70745f76 61723200 464c415f 43686f6c pt_var2.FLA_Chol │ │ │ │ + 0x0003fd64 5f755f6f 70745f76 61723300 464c415f _u_opt_var3.FLA_ │ │ │ │ + 0x0003fd74 43686f6c 5f755f62 6c6b5f76 61723100 Chol_u_blk_var1. │ │ │ │ + 0x0003fd84 464c415f 43686f6c 5f755f62 6c6b5f76 FLA_Chol_u_blk_v │ │ │ │ + 0x0003fd94 61723200 464c415f 43686f6c 5f755f62 ar2.FLA_Chol_u_b │ │ │ │ + 0x0003fda4 6c6b5f76 61723300 464c415f 43686f6c lk_var3.FLA_Chol │ │ │ │ 0x0003fdb4 5f6c5f6f 70735f76 61723100 464c415f _l_ops_var1.FLA_ │ │ │ │ 0x0003fdc4 43686f6c 5f6c5f6f 70645f76 61723100 Chol_l_opd_var1. │ │ │ │ 0x0003fdd4 464c415f 43686f6c 5f6c5f6f 70635f76 FLA_Chol_l_opc_v │ │ │ │ 0x0003fde4 61723100 464c415f 43686f6c 5f6c5f6f ar1.FLA_Chol_l_o │ │ │ │ 0x0003fdf4 707a5f76 61723100 464c415f 43686f6c pz_var1.FLA_Chol │ │ │ │ 0x0003fe04 5f6c5f6f 70735f76 61723300 464c415f _l_ops_var3.FLA_ │ │ │ │ 0x0003fe14 43686f6c 5f6c5f6f 70645f76 61723300 Chol_l_opd_var3. │ │ │ │ @@ -5760,105 +5760,105 @@ │ │ │ │ 0x0003fe34 61723300 464c415f 43686f6c 5f6c5f6f ar3.FLA_Chol_l_o │ │ │ │ 0x0003fe44 707a5f76 61723300 464c415f 43686f6c pz_var3.FLA_Chol │ │ │ │ 0x0003fe54 5f6c5f6f 70735f76 61723200 464c415f _l_ops_var2.FLA_ │ │ │ │ 0x0003fe64 43686f6c 5f6c5f6f 70645f76 61723200 Chol_l_opd_var2. │ │ │ │ 0x0003fe74 464c415f 43686f6c 5f6c5f6f 70635f76 FLA_Chol_l_opc_v │ │ │ │ 0x0003fe84 61723200 464c415f 43686f6c 5f6c5f6f ar2.FLA_Chol_l_o │ │ │ │ 0x0003fe94 707a5f76 61723200 464c415f 43686f6c pz_var2.FLA_Chol │ │ │ │ - 0x0003fea4 5f755f6f 70735f76 61723300 464c415f _u_ops_var3.FLA_ │ │ │ │ - 0x0003feb4 43686f6c 5f755f6f 70645f76 61723300 Chol_u_opd_var3. │ │ │ │ + 0x0003fea4 5f755f6f 70735f76 61723100 464c415f _u_ops_var1.FLA_ │ │ │ │ + 0x0003feb4 43686f6c 5f755f6f 70645f76 61723100 Chol_u_opd_var1. │ │ │ │ 0x0003fec4 464c415f 43686f6c 5f755f6f 70635f76 FLA_Chol_u_opc_v │ │ │ │ - 0x0003fed4 61723300 464c415f 43686f6c 5f755f6f ar3.FLA_Chol_u_o │ │ │ │ - 0x0003fee4 707a5f76 61723300 464c415f 43686f6c pz_var3.FLA_Chol │ │ │ │ - 0x0003fef4 5f755f6f 70735f76 61723100 464c415f _u_ops_var1.FLA_ │ │ │ │ - 0x0003ff04 43686f6c 5f755f6f 70645f76 61723100 Chol_u_opd_var1. │ │ │ │ + 0x0003fed4 61723100 464c415f 43686f6c 5f755f6f ar1.FLA_Chol_u_o │ │ │ │ + 0x0003fee4 707a5f76 61723100 464c415f 43686f6c pz_var1.FLA_Chol │ │ │ │ + 0x0003fef4 5f755f6f 70735f76 61723300 464c415f _u_ops_var3.FLA_ │ │ │ │ + 0x0003ff04 43686f6c 5f755f6f 70645f76 61723300 Chol_u_opd_var3. │ │ │ │ 0x0003ff14 464c415f 43686f6c 5f755f6f 70635f76 FLA_Chol_u_opc_v │ │ │ │ - 0x0003ff24 61723100 464c415f 43686f6c 5f755f6f ar1.FLA_Chol_u_o │ │ │ │ - 0x0003ff34 707a5f76 61723100 464c415f 48657664 pz_var1.FLA_Hevd │ │ │ │ - 0x0003ff44 00464c41 5f486576 645f6c76 5f756e62 .FLA_Hevd_lv_unb │ │ │ │ - 0x0003ff54 5f766172 3100464c 415f4368 6f6c5f75 _var1.FLA_Chol_u │ │ │ │ - 0x0003ff64 5f6f7073 5f766172 3200464c 415f4368 _ops_var2.FLA_Ch │ │ │ │ - 0x0003ff74 6f6c5f75 5f6f7064 5f766172 3200464c ol_u_opd_var2.FL │ │ │ │ - 0x0003ff84 415f4368 6f6c5f75 5f6f7063 5f766172 A_Chol_u_opc_var │ │ │ │ - 0x0003ff94 3200464c 415f4368 6f6c5f75 5f6f707a 2.FLA_Chol_u_opz │ │ │ │ - 0x0003ffa4 5f766172 3200464c 415f4865 76645f63 _var2.FLA_Hevd_c │ │ │ │ - 0x0003ffb4 6f6d7075 74655f73 63616c69 6e670046 ompute_scaling.F │ │ │ │ - 0x0003ffc4 4c415348 5f46535f 696e6370 69760046 LASH_FS_incpiv.F │ │ │ │ - 0x0003ffd4 4c415348 5f46535f 696e6370 69765f61 LASH_FS_incpiv_a │ │ │ │ - 0x0003ffe4 75783100 464c4153 485f4c55 5f696e63 ux1.FLASH_LU_inc │ │ │ │ - 0x0003fff4 70697600 464c4153 485f4c55 5f696e63 piv.FLASH_LU_inc │ │ │ │ - 0x00040004 7069765f 6f707431 00464c41 53485f4c piv_opt1.FLASH_L │ │ │ │ - 0x00040014 555f696e 63706976 5f6e6f6f 70740046 U_incpiv_noopt.F │ │ │ │ - 0x00040024 4c415348 5f4c555f 696e6370 69765f76 LASH_LU_incpiv_v │ │ │ │ - 0x00040034 61723100 464c415f 54726964 6961675f ar1.FLA_Tridiag_ │ │ │ │ - 0x00040044 55545f72 65616c69 66790046 4c415f54 UT_realify.FLA_T │ │ │ │ - 0x00040054 6576645f 765f6f70 745f7661 72310046 evd_v_opt_var1.F │ │ │ │ - 0x00040064 4c415348 5f4c555f 696e6370 69765f64 LASH_LU_incpiv_d │ │ │ │ - 0x00040074 65746572 6d696e65 5f616c67 5f626c6f etermine_alg_blo │ │ │ │ - 0x00040084 636b7369 7a650046 4c415348 5f4c555f cksize.FLASH_LU_ │ │ │ │ - 0x00040094 696e6370 69765f63 72656174 655f6869 incpiv_create_hi │ │ │ │ - 0x000400a4 65725f6d 61747269 63657300 464c4153 er_matrices.FLAS │ │ │ │ - 0x000400b4 485f4c55 5f696e63 7069765f 76617232 H_LU_incpiv_var2 │ │ │ │ - 0x000400c4 00464c41 5f486576 645f6c76 5f756e62 .FLA_Hevd_lv_unb │ │ │ │ - 0x000400d4 5f766172 3200464c 415f5465 76645f76 _var2.FLA_Tevd_v │ │ │ │ - 0x000400e4 5f6f7074 5f766172 3200464c 4153485f _opt_var2.FLASH_ │ │ │ │ + 0x0003ff24 61723300 464c415f 43686f6c 5f755f6f ar3.FLA_Chol_u_o │ │ │ │ + 0x0003ff34 707a5f76 61723300 464c415f 43686f6c pz_var3.FLA_Chol │ │ │ │ + 0x0003ff44 5f755f6f 70735f76 61723200 464c415f _u_ops_var2.FLA_ │ │ │ │ + 0x0003ff54 43686f6c 5f755f6f 70645f76 61723200 Chol_u_opd_var2. │ │ │ │ + 0x0003ff64 464c415f 43686f6c 5f755f6f 70635f76 FLA_Chol_u_opc_v │ │ │ │ + 0x0003ff74 61723200 464c415f 43686f6c 5f755f6f ar2.FLA_Chol_u_o │ │ │ │ + 0x0003ff84 707a5f76 61723200 464c415f 48657664 pz_var2.FLA_Hevd │ │ │ │ + 0x0003ff94 5f636f6d 70757465 5f736361 6c696e67 _compute_scaling │ │ │ │ + 0x0003ffa4 00464c41 5f486576 6400464c 415f4865 .FLA_Hevd.FLA_He │ │ │ │ + 0x0003ffb4 76645f6c 765f756e 625f7661 72310046 vd_lv_unb_var1.F │ │ │ │ + 0x0003ffc4 4c415f54 72696469 61675f55 545f7265 LA_Tridiag_UT_re │ │ │ │ + 0x0003ffd4 616c6966 7900464c 415f5465 76645f76 alify.FLA_Tevd_v │ │ │ │ + 0x0003ffe4 5f6f7074 5f766172 3100464c 4153485f _opt_var1.FLASH_ │ │ │ │ + 0x0003fff4 4c555f69 6e637069 7600464c 4153485f LU_incpiv.FLASH_ │ │ │ │ + 0x00040004 4c555f69 6e637069 765f6f70 74310046 LU_incpiv_opt1.F │ │ │ │ + 0x00040014 4c415348 5f4c555f 696e6370 69765f6e LASH_LU_incpiv_n │ │ │ │ + 0x00040024 6f6f7074 00464c41 53485f46 535f696e oopt.FLASH_FS_in │ │ │ │ + 0x00040034 63706976 00464c41 53485f46 535f696e cpiv.FLASH_FS_in │ │ │ │ + 0x00040044 63706976 5f617578 3100464c 415f4865 cpiv_aux1.FLA_He │ │ │ │ + 0x00040054 76645f6c 765f756e 625f7661 72320046 vd_lv_unb_var2.F │ │ │ │ + 0x00040064 4c415f54 6576645f 765f6f70 745f7661 LA_Tevd_v_opt_va │ │ │ │ + 0x00040074 72320046 4c415348 5f4c555f 696e6370 r2.FLASH_LU_incp │ │ │ │ + 0x00040084 69765f64 65746572 6d696e65 5f616c67 iv_determine_alg │ │ │ │ + 0x00040094 5f626c6f 636b7369 7a650046 4c415348 _blocksize.FLASH │ │ │ │ + 0x000400a4 5f4c555f 696e6370 69765f63 72656174 _LU_incpiv_creat │ │ │ │ + 0x000400b4 655f6869 65725f6d 61747269 63657300 e_hier_matrices. │ │ │ │ + 0x000400c4 464c4153 485f4c55 5f696e63 7069765f FLASH_LU_incpiv_ │ │ │ │ + 0x000400d4 76617231 00464c41 53485f4c 555f696e var1.FLASH_LU_in │ │ │ │ + 0x000400e4 63706976 5f766172 3200464c 4153485f cpiv_var2.FLASH_ │ │ │ │ 0x000400f4 4c555f69 6e637069 765f736f 6c766500 LU_incpiv_solve. │ │ │ │ 0x00040104 464c415f 53415f41 70706c79 5f706976 FLA_SA_Apply_piv │ │ │ │ 0x00040114 6f747300 464c4153 485f4653 5f696e63 ots.FLASH_FS_inc │ │ │ │ 0x00040124 7069765f 61757832 00464c41 5f53415f piv_aux2.FLA_SA_ │ │ │ │ 0x00040134 4c555f75 6e620046 4c415348 5f547273 LU_unb.FLASH_Trs │ │ │ │ 0x00040144 6d5f7069 7600464c 4153485f 53415f4c m_piv.FLASH_SA_L │ │ │ │ - 0x00040154 5500464c 4153485f 4c555f6e 6f706976 U.FLASH_LU_nopiv │ │ │ │ - 0x00040164 00464c41 53485f53 415f4653 00464c41 .FLASH_SA_FS.FLA │ │ │ │ - 0x00040174 5f4c555f 6e6f7069 7600464c 4153485f _LU_nopiv.FLASH_ │ │ │ │ - 0x00040184 4c555f6e 6f706976 5f736f6c 76650046 LU_nopiv_solve.F │ │ │ │ - 0x00040194 4c415f4c 555f6e6f 7069765f 756e625f LA_LU_nopiv_unb_ │ │ │ │ - 0x000401a4 76617231 00464c41 5f4c555f 6e6f7069 var1.FLA_LU_nopi │ │ │ │ - 0x000401b4 765f756e 625f7661 72320046 4c415f4c v_unb_var2.FLA_L │ │ │ │ - 0x000401c4 555f6e6f 7069765f 756e625f 76617233 U_nopiv_unb_var3 │ │ │ │ - 0x000401d4 00464c41 5f4c555f 6e6f7069 765f756e .FLA_LU_nopiv_un │ │ │ │ - 0x000401e4 625f7661 72340046 4c415f4c 555f6e6f b_var4.FLA_LU_no │ │ │ │ - 0x000401f4 7069765f 756e625f 76617235 00464c41 piv_unb_var5.FLA │ │ │ │ - 0x00040204 5f4c555f 6e6f7069 765f6f70 745f7661 _LU_nopiv_opt_va │ │ │ │ - 0x00040214 72310046 4c415f4c 555f6e6f 7069765f r1.FLA_LU_nopiv_ │ │ │ │ - 0x00040224 6f70745f 76617232 00464c41 5f4c555f opt_var2.FLA_LU_ │ │ │ │ - 0x00040234 6e6f7069 765f6f70 745f7661 72330046 nopiv_opt_var3.F │ │ │ │ - 0x00040244 4c415f4c 555f6e6f 7069765f 6f70745f LA_LU_nopiv_opt_ │ │ │ │ - 0x00040254 76617234 00464c41 5f4c555f 6e6f7069 var4.FLA_LU_nopi │ │ │ │ - 0x00040264 765f6f70 745f7661 72350046 4c415f4c v_opt_var5.FLA_L │ │ │ │ - 0x00040274 555f6e6f 7069765f 626c6b5f 76617231 U_nopiv_blk_var1 │ │ │ │ - 0x00040284 00464c41 5f4c555f 6e6f7069 765f626c .FLA_LU_nopiv_bl │ │ │ │ - 0x00040294 6b5f7661 72320046 4c415f4c 555f6e6f k_var2.FLA_LU_no │ │ │ │ - 0x000402a4 7069765f 626c6b5f 76617233 00464c41 piv_blk_var3.FLA │ │ │ │ - 0x000402b4 5f4c555f 6e6f7069 765f626c 6b5f7661 _LU_nopiv_blk_va │ │ │ │ - 0x000402c4 72340046 4c415f4c 555f6e6f 7069765f r4.FLA_LU_nopiv_ │ │ │ │ - 0x000402d4 626c6b5f 76617235 00464c41 5f4c555f blk_var5.FLA_LU_ │ │ │ │ - 0x000402e4 6e6f7069 765f736f 6c766500 464c415f nopiv_solve.FLA_ │ │ │ │ + 0x00040154 5500464c 4153485f 53415f46 5300464c U.FLASH_SA_FS.FL │ │ │ │ + 0x00040164 4153485f 4c555f6e 6f706976 5f736f6c ASH_LU_nopiv_sol │ │ │ │ + 0x00040174 76650046 4c415348 5f4c555f 6e6f7069 ve.FLASH_LU_nopi │ │ │ │ + 0x00040184 7600464c 415f4c55 5f6e6f70 69760046 v.FLA_LU_nopiv.F │ │ │ │ + 0x00040194 4c415f4c 555f6e6f 7069765f 736f6c76 LA_LU_nopiv_solv │ │ │ │ + 0x000401a4 6500464c 415f4c55 5f6e6f70 69765f75 e.FLA_LU_nopiv_u │ │ │ │ + 0x000401b4 6e625f76 61723100 464c415f 4c555f6e nb_var1.FLA_LU_n │ │ │ │ + 0x000401c4 6f706976 5f756e62 5f766172 3200464c opiv_unb_var2.FL │ │ │ │ + 0x000401d4 415f4c55 5f6e6f70 69765f75 6e625f76 A_LU_nopiv_unb_v │ │ │ │ + 0x000401e4 61723300 464c415f 4c555f6e 6f706976 ar3.FLA_LU_nopiv │ │ │ │ + 0x000401f4 5f756e62 5f766172 3400464c 415f4c55 _unb_var4.FLA_LU │ │ │ │ + 0x00040204 5f6e6f70 69765f75 6e625f76 61723500 _nopiv_unb_var5. │ │ │ │ + 0x00040214 464c415f 4c555f6e 6f706976 5f6f7074 FLA_LU_nopiv_opt │ │ │ │ + 0x00040224 5f766172 3100464c 415f4c55 5f6e6f70 _var1.FLA_LU_nop │ │ │ │ + 0x00040234 69765f6f 70745f76 61723200 464c415f iv_opt_var2.FLA_ │ │ │ │ + 0x00040244 4c555f6e 6f706976 5f6f7074 5f766172 LU_nopiv_opt_var │ │ │ │ + 0x00040254 3300464c 415f4c55 5f6e6f70 69765f6f 3.FLA_LU_nopiv_o │ │ │ │ + 0x00040264 70745f76 61723400 464c415f 4c555f6e pt_var4.FLA_LU_n │ │ │ │ + 0x00040274 6f706976 5f6f7074 5f766172 3500464c opiv_opt_var5.FL │ │ │ │ + 0x00040284 415f4c55 5f6e6f70 69765f62 6c6b5f76 A_LU_nopiv_blk_v │ │ │ │ + 0x00040294 61723100 464c415f 4c555f6e 6f706976 ar1.FLA_LU_nopiv │ │ │ │ + 0x000402a4 5f626c6b 5f766172 3200464c 415f4c55 _blk_var2.FLA_LU │ │ │ │ + 0x000402b4 5f6e6f70 69765f62 6c6b5f76 61723300 _nopiv_blk_var3. │ │ │ │ + 0x000402c4 464c415f 4c555f6e 6f706976 5f626c6b FLA_LU_nopiv_blk │ │ │ │ + 0x000402d4 5f766172 3400464c 415f4c55 5f6e6f70 _var4.FLA_LU_nop │ │ │ │ + 0x000402e4 69765f62 6c6b5f76 61723500 464c415f iv_blk_var5.FLA_ │ │ │ │ 0x000402f4 4c555f6e 6f706976 5f6f7073 5f766172 LU_nopiv_ops_var │ │ │ │ 0x00040304 3100464c 415f4c55 5f6e6f70 69765f6f 1.FLA_LU_nopiv_o │ │ │ │ 0x00040314 70645f76 61723100 464c415f 4c555f6e pd_var1.FLA_LU_n │ │ │ │ 0x00040324 6f706976 5f6f7063 5f766172 3100464c opiv_opc_var1.FL │ │ │ │ 0x00040334 415f4c55 5f6e6f70 69765f6f 707a5f76 A_LU_nopiv_opz_v │ │ │ │ 0x00040344 61723100 464c415f 4c555f6e 6f706976 ar1.FLA_LU_nopiv │ │ │ │ - 0x00040354 5f6f7073 5f766172 3200464c 415f4c55 _ops_var2.FLA_LU │ │ │ │ - 0x00040364 5f6e6f70 69765f6f 70645f76 61723200 _nopiv_opd_var2. │ │ │ │ + 0x00040354 5f6f7073 5f766172 3500464c 415f4c55 _ops_var5.FLA_LU │ │ │ │ + 0x00040364 5f6e6f70 69765f6f 70645f76 61723500 _nopiv_opd_var5. │ │ │ │ 0x00040374 464c415f 4c555f6e 6f706976 5f6f7063 FLA_LU_nopiv_opc │ │ │ │ - 0x00040384 5f766172 3200464c 415f4c55 5f6e6f70 _var2.FLA_LU_nop │ │ │ │ - 0x00040394 69765f6f 707a5f76 61723200 464c415f iv_opz_var2.FLA_ │ │ │ │ + 0x00040384 5f766172 3500464c 415f4c55 5f6e6f70 _var5.FLA_LU_nop │ │ │ │ + 0x00040394 69765f6f 707a5f76 61723500 464c415f iv_opz_var5.FLA_ │ │ │ │ 0x000403a4 4c555f6e 6f706976 5f6f7073 5f766172 LU_nopiv_ops_var │ │ │ │ 0x000403b4 3300464c 415f4c55 5f6e6f70 69765f6f 3.FLA_LU_nopiv_o │ │ │ │ 0x000403c4 70645f76 61723300 464c415f 4c555f6e pd_var3.FLA_LU_n │ │ │ │ 0x000403d4 6f706976 5f6f7063 5f766172 3300464c opiv_opc_var3.FL │ │ │ │ 0x000403e4 415f4c55 5f6e6f70 69765f6f 707a5f76 A_LU_nopiv_opz_v │ │ │ │ 0x000403f4 61723300 464c415f 4c555f6e 6f706976 ar3.FLA_LU_nopiv │ │ │ │ - 0x00040404 5f6f7073 5f766172 3500464c 415f4c55 _ops_var5.FLA_LU │ │ │ │ - 0x00040414 5f6e6f70 69765f6f 70645f76 61723500 _nopiv_opd_var5. │ │ │ │ + 0x00040404 5f6f7073 5f766172 3200464c 415f4c55 _ops_var2.FLA_LU │ │ │ │ + 0x00040414 5f6e6f70 69765f6f 70645f76 61723200 _nopiv_opd_var2. │ │ │ │ 0x00040424 464c415f 4c555f6e 6f706976 5f6f7063 FLA_LU_nopiv_opc │ │ │ │ - 0x00040434 5f766172 3500464c 415f4c55 5f6e6f70 _var5.FLA_LU_nop │ │ │ │ - 0x00040444 69765f6f 707a5f76 61723500 464c415f iv_opz_var5.FLA_ │ │ │ │ + 0x00040434 5f766172 3200464c 415f4c55 5f6e6f70 _var2.FLA_LU_nop │ │ │ │ + 0x00040444 69765f6f 707a5f76 61723200 464c415f iv_opz_var2.FLA_ │ │ │ │ 0x00040454 4c555f6e 6f706976 5f6f7073 5f766172 LU_nopiv_ops_var │ │ │ │ 0x00040464 3400464c 415f4c55 5f6e6f70 69765f6f 4.FLA_LU_nopiv_o │ │ │ │ 0x00040474 70645f76 61723400 464c415f 4c555f6e pd_var4.FLA_LU_n │ │ │ │ 0x00040484 6f706976 5f6f7063 5f766172 3400464c opiv_opc_var4.FL │ │ │ │ 0x00040494 415f4c55 5f6e6f70 69765f6f 707a5f76 A_LU_nopiv_opz_v │ │ │ │ 0x000404a4 61723400 464c4153 485f4c55 5f706976 ar4.FLASH_LU_piv │ │ │ │ 0x000404b4 00464c41 53485f4c 555f7069 765f736f .FLASH_LU_piv_so │ │ │ │ @@ -5872,38 +5872,38 @@ │ │ │ │ 0x00040534 70745f76 61723300 464c415f 4c555f70 pt_var3.FLA_LU_p │ │ │ │ 0x00040544 69765f62 6c6b5f76 61723500 464c415f iv_blk_var5.FLA_ │ │ │ │ 0x00040554 4c555f70 69765f62 6c6b5f76 61723400 LU_piv_blk_var4. │ │ │ │ 0x00040564 464c415f 4c555f70 69765f75 6e625f76 FLA_LU_piv_unb_v │ │ │ │ 0x00040574 61723500 464c415f 4c555f70 69765f75 ar5.FLA_LU_piv_u │ │ │ │ 0x00040584 6e625f76 61723400 464c415f 4c555f70 nb_var4.FLA_LU_p │ │ │ │ 0x00040594 69765f75 6e625f76 61723300 464c415f iv_unb_var3.FLA_ │ │ │ │ - 0x000405a4 4c555f70 69765f75 6e625f76 61723362 LU_piv_unb_var3b │ │ │ │ - 0x000405b4 00464c41 5f4c555f 7069765f 6f70735f .FLA_LU_piv_ops_ │ │ │ │ - 0x000405c4 76617235 00464c41 5f417070 6c795f70 var5.FLA_Apply_p │ │ │ │ - 0x000405d4 69766f74 735f6c6e 5f6f7073 5f766172 ivots_ln_ops_var │ │ │ │ - 0x000405e4 3100464c 415f4c55 5f706976 5f6f7064 1.FLA_LU_piv_opd │ │ │ │ - 0x000405f4 5f766172 3500464c 415f4170 706c795f _var5.FLA_Apply_ │ │ │ │ - 0x00040604 7069766f 74735f6c 6e5f6f70 645f7661 pivots_ln_opd_va │ │ │ │ - 0x00040614 72310046 4c415f4c 555f7069 765f6f70 r1.FLA_LU_piv_op │ │ │ │ - 0x00040624 635f7661 72350046 4c415f41 70706c79 c_var5.FLA_Apply │ │ │ │ - 0x00040634 5f706976 6f74735f 6c6e5f6f 70635f76 _pivots_ln_opc_v │ │ │ │ - 0x00040644 61723100 464c415f 4c555f70 69765f6f ar1.FLA_LU_piv_o │ │ │ │ - 0x00040654 707a5f76 61723500 464c415f 4170706c pz_var5.FLA_Appl │ │ │ │ - 0x00040664 795f7069 766f7473 5f6c6e5f 6f707a5f y_pivots_ln_opz_ │ │ │ │ - 0x00040674 76617231 00464c41 5f4c555f 7069765f var1.FLA_LU_piv_ │ │ │ │ - 0x00040684 6f70735f 76617233 00464c41 5f4c555f ops_var3.FLA_LU_ │ │ │ │ - 0x00040694 7069765f 6f70645f 76617233 00464c41 piv_opd_var3.FLA │ │ │ │ - 0x000406a4 5f4c555f 7069765f 6f70635f 76617233 _LU_piv_opc_var3 │ │ │ │ + 0x000405a4 4c555f70 69765f6f 70735f76 61723500 LU_piv_ops_var5. │ │ │ │ + 0x000405b4 464c415f 4170706c 795f7069 766f7473 FLA_Apply_pivots │ │ │ │ + 0x000405c4 5f6c6e5f 6f70735f 76617231 00464c41 _ln_ops_var1.FLA │ │ │ │ + 0x000405d4 5f4c555f 7069765f 6f70645f 76617235 _LU_piv_opd_var5 │ │ │ │ + 0x000405e4 00464c41 5f417070 6c795f70 69766f74 .FLA_Apply_pivot │ │ │ │ + 0x000405f4 735f6c6e 5f6f7064 5f766172 3100464c s_ln_opd_var1.FL │ │ │ │ + 0x00040604 415f4c55 5f706976 5f6f7063 5f766172 A_LU_piv_opc_var │ │ │ │ + 0x00040614 3500464c 415f4170 706c795f 7069766f 5.FLA_Apply_pivo │ │ │ │ + 0x00040624 74735f6c 6e5f6f70 635f7661 72310046 ts_ln_opc_var1.F │ │ │ │ + 0x00040634 4c415f4c 555f7069 765f6f70 7a5f7661 LA_LU_piv_opz_va │ │ │ │ + 0x00040644 72350046 4c415f41 70706c79 5f706976 r5.FLA_Apply_piv │ │ │ │ + 0x00040654 6f74735f 6c6e5f6f 707a5f76 61723100 ots_ln_opz_var1. │ │ │ │ + 0x00040664 464c415f 4c555f70 69765f75 6e625f76 FLA_LU_piv_unb_v │ │ │ │ + 0x00040674 61723362 00464c41 5f4c555f 7069765f ar3b.FLA_LU_piv_ │ │ │ │ + 0x00040684 6f70735f 76617234 00464c41 5f4c555f ops_var4.FLA_LU_ │ │ │ │ + 0x00040694 7069765f 6f70645f 76617234 00464c41 piv_opd_var4.FLA │ │ │ │ + 0x000406a4 5f4c555f 7069765f 6f70635f 76617234 _LU_piv_opc_var4 │ │ │ │ 0x000406b4 00464c41 5f4c555f 7069765f 6f707a5f .FLA_LU_piv_opz_ │ │ │ │ - 0x000406c4 76617233 00464c41 5f4c555f 7069765f var3.FLA_LU_piv_ │ │ │ │ - 0x000406d4 6f70735f 76617234 00464c41 5f4c555f ops_var4.FLA_LU_ │ │ │ │ - 0x000406e4 7069765f 6f70645f 76617234 00464c41 piv_opd_var4.FLA │ │ │ │ - 0x000406f4 5f4c555f 7069765f 6f70635f 76617234 _LU_piv_opc_var4 │ │ │ │ + 0x000406c4 76617234 00464c41 5f4c555f 7069765f var4.FLA_LU_piv_ │ │ │ │ + 0x000406d4 6f70735f 76617233 00464c41 5f4c555f ops_var3.FLA_LU_ │ │ │ │ + 0x000406e4 7069765f 6f70645f 76617233 00464c41 piv_opd_var3.FLA │ │ │ │ + 0x000406f4 5f4c555f 7069765f 6f70635f 76617233 _LU_piv_opc_var3 │ │ │ │ 0x00040704 00464c41 5f4c555f 7069765f 6f707a5f .FLA_LU_piv_opz_ │ │ │ │ - 0x00040714 76617234 00464c41 5f434151 52325f55 var4.FLA_CAQR2_U │ │ │ │ + 0x00040714 76617233 00464c41 5f434151 52325f55 var3.FLA_CAQR2_U │ │ │ │ 0x00040724 545f626c 6b5f7661 72320046 4c415f43 T_blk_var2.FLA_C │ │ │ │ 0x00040734 41515232 5f55545f 626c6b5f 76617231 AQR2_UT_blk_var1 │ │ │ │ 0x00040744 00464c41 5f434151 52325f55 545f756e .FLA_CAQR2_UT_un │ │ │ │ 0x00040754 625f7661 72310046 4c415f43 41515232 b_var1.FLA_CAQR2 │ │ │ │ 0x00040764 5f55545f 6f70745f 76617231 00464c41 _UT_opt_var1.FLA │ │ │ │ 0x00040774 53485f43 4151525f 55545f69 6e630046 SH_CAQR_UT_inc.F │ │ │ │ 0x00040784 4c415348 5f434151 525f5554 5f696e63 LASH_CAQR_UT_inc │ │ │ │ @@ -5912,45 +5912,45 @@ │ │ │ │ 0x000407b4 6c6f636b 735f7065 725f7061 72740046 locks_per_part.F │ │ │ │ 0x000407c4 4c415f43 4151525f 55545f69 6e635f66 LA_CAQR_UT_inc_f │ │ │ │ 0x000407d4 6163746f 72697a65 5f70616e 656c7300 actorize_panels. │ │ │ │ 0x000407e4 464c415f 43415152 5f55545f 696e635f FLA_CAQR_UT_inc_ │ │ │ │ 0x000407f4 636f7079 5f747269 616e676c 65730046 copy_triangles.F │ │ │ │ 0x00040804 4c415f43 4151525f 55545f69 6e635f62 LA_CAQR_UT_inc_b │ │ │ │ 0x00040814 6c6b5f76 61723100 464c4153 485f4341 lk_var1.FLASH_CA │ │ │ │ - 0x00040824 51525f55 545f696e 635f736f 6c766500 QR_UT_inc_solve. │ │ │ │ - 0x00040834 464c4153 485f4170 706c795f 4341515f FLASH_Apply_CAQ_ │ │ │ │ - 0x00040844 55545f69 6e635f63 72656174 655f776f UT_inc_create_wo │ │ │ │ - 0x00040854 726b7370 61636500 464c4153 485f4170 rkspace.FLASH_Ap │ │ │ │ - 0x00040864 706c795f 4341515f 55545f69 6e630046 ply_CAQ_UT_inc.F │ │ │ │ - 0x00040874 4c415348 5f434151 525f5554 5f696e63 LASH_CAQR_UT_inc │ │ │ │ - 0x00040884 5f61646a 7573745f 76696577 7300464c _adjust_views.FL │ │ │ │ - 0x00040894 4153485f 43415152 5f55545f 696e635f ASH_CAQR_UT_inc_ │ │ │ │ - 0x000408a4 64657465 726d696e 655f616c 675f626c determine_alg_bl │ │ │ │ - 0x000408b4 6f636b73 697a6500 464c4153 485f4341 ocksize.FLASH_CA │ │ │ │ - 0x000408c4 51525f55 545f696e 635f6372 65617465 QR_UT_inc_create │ │ │ │ - 0x000408d4 5f686965 725f6d61 74726963 65730046 _hier_matrices.F │ │ │ │ - 0x000408e4 4c415f43 4151525f 55545f69 6e635f69 LA_CAQR_UT_inc_i │ │ │ │ - 0x000408f4 6e69745f 73747275 63747572 6500464c nit_structure.FL │ │ │ │ - 0x00040904 415f4341 5152325f 55545f6f 70735f76 A_CAQR2_UT_ops_v │ │ │ │ - 0x00040914 61723100 464c415f 4170706c 795f4832 ar1.FLA_Apply_H2 │ │ │ │ - 0x00040924 5f55545f 6c5f6f70 735f7661 72310046 _UT_l_ops_var1.F │ │ │ │ - 0x00040934 4c415f43 41515232 5f55545f 6f70645f LA_CAQR2_UT_opd_ │ │ │ │ - 0x00040944 76617231 00464c41 5f417070 6c795f48 var1.FLA_Apply_H │ │ │ │ - 0x00040954 325f5554 5f6c5f6f 70645f76 61723100 2_UT_l_opd_var1. │ │ │ │ - 0x00040964 464c415f 43415152 325f5554 5f6f7063 FLA_CAQR2_UT_opc │ │ │ │ - 0x00040974 5f766172 3100464c 415f4170 706c795f _var1.FLA_Apply_ │ │ │ │ - 0x00040984 48325f55 545f6c5f 6f70635f 76617231 H2_UT_l_opc_var1 │ │ │ │ - 0x00040994 00464c41 5f434151 52325f55 545f6f70 .FLA_CAQR2_UT_op │ │ │ │ - 0x000409a4 7a5f7661 72310046 4c415f41 70706c79 z_var1.FLA_Apply │ │ │ │ - 0x000409b4 5f48325f 55545f6c 5f6f707a 5f766172 _H2_UT_l_opz_var │ │ │ │ - 0x000409c4 3100464c 415f4170 706c795f 48325f55 1.FLA_Apply_H2_U │ │ │ │ - 0x000409d4 5400464c 4153485f 51525f55 545f696e T.FLASH_QR_UT_in │ │ │ │ - 0x000409e4 6300464c 4153485f 4c515f55 5400464c c.FLASH_LQ_UT.FL │ │ │ │ - 0x000409f4 4153485f 4c515f55 545f6372 65617465 ASH_LQ_UT_create │ │ │ │ - 0x00040a04 5f686965 725f6d61 74726963 65730046 _hier_matrices.F │ │ │ │ + 0x00040824 51525f55 545f696e 635f6164 6a757374 QR_UT_inc_adjust │ │ │ │ + 0x00040834 5f766965 77730046 4c415348 5f434151 _views.FLASH_CAQ │ │ │ │ + 0x00040844 525f5554 5f696e63 5f646574 65726d69 R_UT_inc_determi │ │ │ │ + 0x00040854 6e655f61 6c675f62 6c6f636b 73697a65 ne_alg_blocksize │ │ │ │ + 0x00040864 00464c41 53485f43 4151525f 55545f69 .FLASH_CAQR_UT_i │ │ │ │ + 0x00040874 6e635f63 72656174 655f6869 65725f6d nc_create_hier_m │ │ │ │ + 0x00040884 61747269 63657300 464c415f 43415152 atrices.FLA_CAQR │ │ │ │ + 0x00040894 5f55545f 696e635f 696e6974 5f737472 _UT_inc_init_str │ │ │ │ + 0x000408a4 75637475 72650046 4c415f43 41515232 ucture.FLA_CAQR2 │ │ │ │ + 0x000408b4 5f55545f 6f70735f 76617231 00464c41 _UT_ops_var1.FLA │ │ │ │ + 0x000408c4 5f417070 6c795f48 325f5554 5f6c5f6f _Apply_H2_UT_l_o │ │ │ │ + 0x000408d4 70735f76 61723100 464c415f 43415152 ps_var1.FLA_CAQR │ │ │ │ + 0x000408e4 325f5554 5f6f7064 5f766172 3100464c 2_UT_opd_var1.FL │ │ │ │ + 0x000408f4 415f4170 706c795f 48325f55 545f6c5f A_Apply_H2_UT_l_ │ │ │ │ + 0x00040904 6f70645f 76617231 00464c41 5f434151 opd_var1.FLA_CAQ │ │ │ │ + 0x00040914 52325f55 545f6f70 635f7661 72310046 R2_UT_opc_var1.F │ │ │ │ + 0x00040924 4c415f41 70706c79 5f48325f 55545f6c LA_Apply_H2_UT_l │ │ │ │ + 0x00040934 5f6f7063 5f766172 3100464c 415f4341 _opc_var1.FLA_CA │ │ │ │ + 0x00040944 5152325f 55545f6f 707a5f76 61723100 QR2_UT_opz_var1. │ │ │ │ + 0x00040954 464c415f 4170706c 795f4832 5f55545f FLA_Apply_H2_UT_ │ │ │ │ + 0x00040964 6c5f6f70 7a5f7661 72310046 4c415f41 l_opz_var1.FLA_A │ │ │ │ + 0x00040974 70706c79 5f48325f 55540046 4c415348 pply_H2_UT.FLASH │ │ │ │ + 0x00040984 5f434151 525f5554 5f696e63 5f736f6c _CAQR_UT_inc_sol │ │ │ │ + 0x00040994 76650046 4c415348 5f417070 6c795f43 ve.FLASH_Apply_C │ │ │ │ + 0x000409a4 41515f55 545f696e 635f6372 65617465 AQ_UT_inc_create │ │ │ │ + 0x000409b4 5f776f72 6b737061 63650046 4c415348 _workspace.FLASH │ │ │ │ + 0x000409c4 5f417070 6c795f43 41515f55 545f696e _Apply_CAQ_UT_in │ │ │ │ + 0x000409d4 6300464c 4153485f 51525f55 545f696e c.FLASH_QR_UT_in │ │ │ │ + 0x000409e4 6300464c 4153485f 4c515f55 545f6372 c.FLASH_LQ_UT_cr │ │ │ │ + 0x000409f4 65617465 5f686965 725f6d61 74726963 eate_hier_matric │ │ │ │ + 0x00040a04 65730046 4c415348 5f4c515f 55540046 es.FLASH_LQ_UT.F │ │ │ │ 0x00040a14 4c415348 5f4c515f 55545f73 6f6c7665 LASH_LQ_UT_solve │ │ │ │ 0x00040a24 00464c41 53485f41 70706c79 5f515f55 .FLASH_Apply_Q_U │ │ │ │ 0x00040a34 545f6372 65617465 5f776f72 6b737061 T_create_workspa │ │ │ │ 0x00040a44 63650046 4c415348 5f417070 6c795f51 ce.FLASH_Apply_Q │ │ │ │ 0x00040a54 5f555400 464c415f 4c515f55 545f756e _UT.FLA_LQ_UT_un │ │ │ │ 0x00040a64 625f7661 72310046 4c415f4c 515f5554 b_var1.FLA_LQ_UT │ │ │ │ 0x00040a74 5f626c6b 5f766172 3100464c 415f4c51 _blk_var1.FLA_LQ │ │ │ │ @@ -5958,40 +5958,40 @@ │ │ │ │ 0x00040a94 5f4c515f 55545f6f 70745f76 61723100 _LQ_UT_opt_var1. │ │ │ │ 0x00040aa4 464c415f 4c515f55 545f756e 625f7661 FLA_LQ_UT_unb_va │ │ │ │ 0x00040ab4 72320046 4c415f4c 515f5554 5f626c6b r2.FLA_LQ_UT_blk │ │ │ │ 0x00040ac4 5f766172 3200464c 415f4c51 5f55545f _var2.FLA_LQ_UT_ │ │ │ │ 0x00040ad4 6f70745f 76617232 00464c41 5f4c515f opt_var2.FLA_LQ_ │ │ │ │ 0x00040ae4 55545f73 6f6c7665 00464c41 5f417070 UT_solve.FLA_App │ │ │ │ 0x00040af4 6c795f51 5f55545f 63726561 74655f77 ly_Q_UT_create_w │ │ │ │ - 0x00040b04 6f726b73 70616365 00464c41 53485f51 orkspace.FLASH_Q │ │ │ │ - 0x00040b14 52325f55 5400464c 415f4c51 5f55545f R2_UT.FLA_LQ_UT_ │ │ │ │ - 0x00040b24 6f70735f 76617231 00464c41 5f417070 ops_var1.FLA_App │ │ │ │ - 0x00040b34 6c795f48 325f5554 5f725f6f 70735f76 ly_H2_UT_r_ops_v │ │ │ │ - 0x00040b44 61723100 464c415f 4c515f55 545f6f70 ar1.FLA_LQ_UT_op │ │ │ │ - 0x00040b54 645f7661 72310046 4c415f41 70706c79 d_var1.FLA_Apply │ │ │ │ - 0x00040b64 5f48325f 55545f72 5f6f7064 5f766172 _H2_UT_r_opd_var │ │ │ │ - 0x00040b74 3100464c 415f4c51 5f55545f 6f70635f 1.FLA_LQ_UT_opc_ │ │ │ │ - 0x00040b84 76617231 00464c41 5f417070 6c795f48 var1.FLA_Apply_H │ │ │ │ - 0x00040b94 325f5554 5f725f6f 70635f76 61723100 2_UT_r_opc_var1. │ │ │ │ - 0x00040ba4 464c415f 4c515f55 545f6f70 7a5f7661 FLA_LQ_UT_opz_va │ │ │ │ - 0x00040bb4 72310046 4c415f41 70706c79 5f48325f r1.FLA_Apply_H2_ │ │ │ │ - 0x00040bc4 55545f72 5f6f707a 5f766172 3100464c UT_r_opz_var1.FL │ │ │ │ - 0x00040bd4 415f5152 325f5554 5f626c6b 5f766172 A_QR2_UT_blk_var │ │ │ │ - 0x00040be4 3200464c 415f5152 325f5554 5f626c6b 2.FLA_QR2_UT_blk │ │ │ │ - 0x00040bf4 5f766172 3100464c 415f5152 325f5554 _var1.FLA_QR2_UT │ │ │ │ - 0x00040c04 5f756e62 5f766172 3100464c 415f5152 _unb_var1.FLA_QR │ │ │ │ - 0x00040c14 325f5554 5f6f7074 5f766172 3100464c 2_UT_opt_var1.FL │ │ │ │ - 0x00040c24 415f4c51 5f55545f 6f70735f 76617232 A_LQ_UT_ops_var2 │ │ │ │ - 0x00040c34 00464c41 5f4c515f 55545f6f 70645f76 .FLA_LQ_UT_opd_v │ │ │ │ - 0x00040c44 61723200 464c415f 4c515f55 545f6f70 ar2.FLA_LQ_UT_op │ │ │ │ - 0x00040c54 635f7661 72320046 4c415f4c 515f5554 c_var2.FLA_LQ_UT │ │ │ │ - 0x00040c64 5f6f707a 5f766172 3200464c 4153485f _opz_var2.FLASH_ │ │ │ │ - 0x00040c74 51525f55 5400464c 4153485f 51525f55 QR_UT.FLASH_QR_U │ │ │ │ - 0x00040c84 545f6372 65617465 5f686965 725f6d61 T_create_hier_ma │ │ │ │ - 0x00040c94 74726963 65730046 4c415348 5f51525f trices.FLASH_QR_ │ │ │ │ + 0x00040b04 6f726b73 70616365 00464c41 5f4c515f orkspace.FLA_LQ_ │ │ │ │ + 0x00040b14 55545f6f 70735f76 61723100 464c415f UT_ops_var1.FLA_ │ │ │ │ + 0x00040b24 4170706c 795f4832 5f55545f 725f6f70 Apply_H2_UT_r_op │ │ │ │ + 0x00040b34 735f7661 72310046 4c415f4c 515f5554 s_var1.FLA_LQ_UT │ │ │ │ + 0x00040b44 5f6f7064 5f766172 3100464c 415f4170 _opd_var1.FLA_Ap │ │ │ │ + 0x00040b54 706c795f 48325f55 545f725f 6f70645f ply_H2_UT_r_opd_ │ │ │ │ + 0x00040b64 76617231 00464c41 5f4c515f 55545f6f var1.FLA_LQ_UT_o │ │ │ │ + 0x00040b74 70635f76 61723100 464c415f 4170706c pc_var1.FLA_Appl │ │ │ │ + 0x00040b84 795f4832 5f55545f 725f6f70 635f7661 y_H2_UT_r_opc_va │ │ │ │ + 0x00040b94 72310046 4c415f4c 515f5554 5f6f707a r1.FLA_LQ_UT_opz │ │ │ │ + 0x00040ba4 5f766172 3100464c 415f4170 706c795f _var1.FLA_Apply_ │ │ │ │ + 0x00040bb4 48325f55 545f725f 6f707a5f 76617231 H2_UT_r_opz_var1 │ │ │ │ + 0x00040bc4 00464c41 53485f51 52325f55 5400464c .FLASH_QR2_UT.FL │ │ │ │ + 0x00040bd4 415f4c51 5f55545f 6f70735f 76617232 A_LQ_UT_ops_var2 │ │ │ │ + 0x00040be4 00464c41 5f4c515f 55545f6f 70645f76 .FLA_LQ_UT_opd_v │ │ │ │ + 0x00040bf4 61723200 464c415f 4c515f55 545f6f70 ar2.FLA_LQ_UT_op │ │ │ │ + 0x00040c04 635f7661 72320046 4c415f4c 515f5554 c_var2.FLA_LQ_UT │ │ │ │ + 0x00040c14 5f6f707a 5f766172 3200464c 415f5152 _opz_var2.FLA_QR │ │ │ │ + 0x00040c24 325f5554 5f626c6b 5f766172 3200464c 2_UT_blk_var2.FL │ │ │ │ + 0x00040c34 415f5152 325f5554 5f626c6b 5f766172 A_QR2_UT_blk_var │ │ │ │ + 0x00040c44 3100464c 415f5152 325f5554 5f756e62 1.FLA_QR2_UT_unb │ │ │ │ + 0x00040c54 5f766172 3100464c 415f5152 325f5554 _var1.FLA_QR2_UT │ │ │ │ + 0x00040c64 5f6f7074 5f766172 3100464c 4153485f _opt_var1.FLASH_ │ │ │ │ + 0x00040c74 51525f55 545f6372 65617465 5f686965 QR_UT_create_hie │ │ │ │ + 0x00040c84 725f6d61 74726963 65730046 4c415348 r_matrices.FLASH │ │ │ │ + 0x00040c94 5f51525f 55540046 4c415348 5f51525f _QR_UT.FLASH_QR_ │ │ │ │ 0x00040ca4 55545f73 6f6c7665 00464c41 5f515232 UT_solve.FLA_QR2 │ │ │ │ 0x00040cb4 5f55545f 6f70735f 76617231 00464c41 _UT_ops_var1.FLA │ │ │ │ 0x00040cc4 5f515232 5f55545f 6f70645f 76617231 _QR2_UT_opd_var1 │ │ │ │ 0x00040cd4 00464c41 5f515232 5f55545f 6f70635f .FLA_QR2_UT_opc_ │ │ │ │ 0x00040ce4 76617231 00464c41 5f515232 5f55545f var1.FLA_QR2_UT_ │ │ │ │ 0x00040cf4 6f707a5f 76617231 00464c41 5f51525f opz_var1.FLA_QR_ │ │ │ │ 0x00040d04 55545f63 6f70795f 696e7465 726e616c UT_copy_internal │ │ │ │ @@ -6024,21 +6024,21 @@ │ │ │ │ 0x00040eb4 4153485f 51525f55 545f696e 635f6f70 ASH_QR_UT_inc_op │ │ │ │ 0x00040ec4 74310046 4c415348 5f51525f 55545f69 t1.FLASH_QR_UT_i │ │ │ │ 0x00040ed4 6e635f6e 6f6f7074 00464c41 5f51525f nc_noopt.FLA_QR_ │ │ │ │ 0x00040ee4 55545f6f 70735f76 61723200 464c415f UT_ops_var2.FLA_ │ │ │ │ 0x00040ef4 51525f55 545f6f70 645f7661 72320046 QR_UT_opd_var2.F │ │ │ │ 0x00040f04 4c415f51 525f5554 5f6f7063 5f766172 LA_QR_UT_opc_var │ │ │ │ 0x00040f14 3200464c 415f5152 5f55545f 6f707a5f 2.FLA_QR_UT_opz_ │ │ │ │ - 0x00040f24 76617232 00464c41 5f51525f 55545f69 var2.FLA_QR_UT_i │ │ │ │ - 0x00040f34 6e635f62 6c6b5f76 61723100 464c4153 nc_blk_var1.FLAS │ │ │ │ - 0x00040f44 485f5152 5f55545f 696e635f 64657465 H_QR_UT_inc_dete │ │ │ │ - 0x00040f54 726d696e 655f616c 675f626c 6f636b73 rmine_alg_blocks │ │ │ │ - 0x00040f64 697a6500 464c4153 485f5152 5f55545f ize.FLASH_QR_UT_ │ │ │ │ - 0x00040f74 696e635f 63726561 74655f68 6965725f inc_create_hier_ │ │ │ │ - 0x00040f84 6d617472 69636573 00464c41 5f51525f matrices.FLA_QR_ │ │ │ │ + 0x00040f24 76617232 00464c41 53485f51 525f5554 var2.FLASH_QR_UT │ │ │ │ + 0x00040f34 5f696e63 5f646574 65726d69 6e655f61 _inc_determine_a │ │ │ │ + 0x00040f44 6c675f62 6c6f636b 73697a65 00464c41 lg_blocksize.FLA │ │ │ │ + 0x00040f54 53485f51 525f5554 5f696e63 5f637265 SH_QR_UT_inc_cre │ │ │ │ + 0x00040f64 6174655f 68696572 5f6d6174 72696365 ate_hier_matrice │ │ │ │ + 0x00040f74 7300464c 415f5152 5f55545f 696e635f s.FLA_QR_UT_inc_ │ │ │ │ + 0x00040f84 626c6b5f 76617231 00464c41 5f51525f blk_var1.FLA_QR_ │ │ │ │ 0x00040f94 55545f69 6e635f62 6c6b5f76 61723200 UT_inc_blk_var2. │ │ │ │ 0x00040fa4 464c4153 485f5152 5f55545f 696e635f FLASH_QR_UT_inc_ │ │ │ │ 0x00040fb4 736f6c76 6500464c 4153485f 4170706c solve.FLASH_Appl │ │ │ │ 0x00040fc4 795f515f 55545f69 6e635f63 72656174 y_Q_UT_inc_creat │ │ │ │ 0x00040fd4 655f776f 726b7370 61636500 464c4153 e_workspace.FLAS │ │ │ │ 0x00040fe4 485f4170 706c795f 515f5554 5f696e63 H_Apply_Q_UT_inc │ │ │ │ 0x00040ff4 00464c41 5f51525f 55545f70 69765f63 .FLA_QR_UT_piv_c │ │ │ │ @@ -6050,60 +6050,60 @@ │ │ │ │ 0x00041054 51525f55 545f7069 765f626c 6b5f7661 QR_UT_piv_blk_va │ │ │ │ 0x00041064 72310046 4c415f51 525f5554 5f706976 r1.FLA_QR_UT_piv │ │ │ │ 0x00041074 5f756e62 5f766172 3200464c 415f4170 _unb_var2.FLA_Ap │ │ │ │ 0x00041084 706c795f 48325f55 545f7069 765f726f ply_H2_UT_piv_ro │ │ │ │ 0x00041094 7700464c 415f5376 6400464c 415f5376 w.FLA_Svd.FLA_Sv │ │ │ │ 0x000410a4 645f6578 745f755f 756e625f 76617231 d_ext_u_unb_var1 │ │ │ │ 0x000410b4 00464c41 5f537664 5f636f6d 70757465 .FLA_Svd_compute │ │ │ │ - 0x000410c4 5f736361 6c696e67 00464c41 5f537664 _scaling.FLA_Svd │ │ │ │ - 0x000410d4 5f75765f 756e625f 76617231 00464c41 _uv_unb_var1.FLA │ │ │ │ - 0x000410e4 5f426964 6961675f 55540046 4c415f42 _Bidiag_UT.FLA_B │ │ │ │ - 0x000410f4 69646961 675f5554 5f726561 6c696679 idiag_UT_realify │ │ │ │ - 0x00041104 00464c41 5f426964 6961675f 55545f66 .FLA_Bidiag_UT_f │ │ │ │ - 0x00041114 6f726d5f 5500464c 415f4269 64696167 orm_U.FLA_Bidiag │ │ │ │ - 0x00041124 5f55545f 666f726d 5f560046 4c415f54 _UT_form_V.FLA_T │ │ │ │ - 0x00041134 65766400 464c415f 5376645f 75765f75 evd.FLA_Svd_uv_u │ │ │ │ - 0x00041144 6e625f76 61723200 464c415f 54657664 nb_var2.FLA_Tevd │ │ │ │ - 0x00041154 5f656967 76616c5f 6e5f6f70 735f7661 _eigval_n_ops_va │ │ │ │ - 0x00041164 72310046 4c415f54 6576645f 65696776 r1.FLA_Tevd_eigv │ │ │ │ - 0x00041174 616c5f6e 5f6f7064 5f766172 3100464c al_n_opd_var1.FL │ │ │ │ - 0x00041184 415f5465 76645f66 72616e63 69735f6e A_Tevd_francis_n │ │ │ │ - 0x00041194 5f6f7064 5f766172 3100464c 415f5465 _opd_var1.FLA_Te │ │ │ │ - 0x000411a4 76645f65 69677661 6c5f6e5f 6f70745f vd_eigval_n_opt_ │ │ │ │ - 0x000411b4 76617231 00464c41 5f546576 645f6974 var1.FLA_Tevd_it │ │ │ │ + 0x000410c4 5f736361 6c696e67 00464c41 5f426964 _scaling.FLA_Bid │ │ │ │ + 0x000410d4 6961675f 55540046 4c415f42 69646961 iag_UT.FLA_Bidia │ │ │ │ + 0x000410e4 675f5554 5f726561 6c696679 00464c41 g_UT_realify.FLA │ │ │ │ + 0x000410f4 5f546576 6400464c 415f5376 645f7576 _Tevd.FLA_Svd_uv │ │ │ │ + 0x00041104 5f756e62 5f766172 3100464c 415f4269 _unb_var1.FLA_Bi │ │ │ │ + 0x00041114 64696167 5f55545f 666f726d 5f550046 diag_UT_form_U.F │ │ │ │ + 0x00041124 4c415f42 69646961 675f5554 5f666f72 LA_Bidiag_UT_for │ │ │ │ + 0x00041134 6d5f5600 464c415f 54657664 5f656967 m_V.FLA_Tevd_eig │ │ │ │ + 0x00041144 76616c5f 6e5f6f70 735f7661 72310046 val_n_ops_var1.F │ │ │ │ + 0x00041154 4c415f54 6576645f 65696776 616c5f6e LA_Tevd_eigval_n │ │ │ │ + 0x00041164 5f6f7064 5f766172 3100464c 415f5465 _opd_var1.FLA_Te │ │ │ │ + 0x00041174 76645f66 72616e63 69735f6e 5f6f7064 vd_francis_n_opd │ │ │ │ + 0x00041184 5f766172 3100464c 415f5465 76645f65 _var1.FLA_Tevd_e │ │ │ │ + 0x00041194 69677661 6c5f6e5f 6f70745f 76617231 igval_n_opt_var1 │ │ │ │ + 0x000411a4 00464c41 5f537664 5f75765f 756e625f .FLA_Svd_uv_unb_ │ │ │ │ + 0x000411b4 76617232 00464c41 5f546576 645f6974 var2.FLA_Tevd_it │ │ │ │ 0x000411c4 65726163 635f6e5f 6f70735f 76617231 eracc_n_ops_var1 │ │ │ │ 0x000411d4 00464c41 5f546576 645f6974 65726163 .FLA_Tevd_iterac │ │ │ │ 0x000411e4 635f6e5f 6f70645f 76617231 00464c41 c_n_opd_var1.FLA │ │ │ │ - 0x000411f4 5f546576 645f6672 616e6369 735f6e5f _Tevd_francis_n_ │ │ │ │ - 0x00041204 6f70735f 76617231 00464c41 5f546576 ops_var1.FLA_Tev │ │ │ │ - 0x00041214 645f6672 616e6369 735f6e5f 6f70745f d_francis_n_opt_ │ │ │ │ - 0x00041224 76617231 00464c41 5f546576 645f6e5f var1.FLA_Tevd_n_ │ │ │ │ - 0x00041234 6f70735f 76617231 00464c41 5f546576 ops_var1.FLA_Tev │ │ │ │ - 0x00041244 645f6e5f 6f70645f 76617231 00464c41 d_n_opd_var1.FLA │ │ │ │ - 0x00041254 5f546576 645f6e5f 6f70635f 76617231 _Tevd_n_opc_var1 │ │ │ │ - 0x00041264 00464c41 5f546576 645f6e5f 6f707a5f .FLA_Tevd_n_opz_ │ │ │ │ - 0x00041274 76617231 00464c41 5f546576 645f6669 var1.FLA_Tevd_fi │ │ │ │ - 0x00041284 6e645f73 75626d61 74726978 5f6f7064 nd_submatrix_opd │ │ │ │ - 0x00041294 00464c41 5f546576 645f6e5f 6f70745f .FLA_Tevd_n_opt_ │ │ │ │ + 0x000411f4 5f546576 645f6e5f 6f70735f 76617231 _Tevd_n_ops_var1 │ │ │ │ + 0x00041204 00464c41 5f546576 645f6e5f 6f70645f .FLA_Tevd_n_opd_ │ │ │ │ + 0x00041214 76617231 00464c41 5f546576 645f6e5f var1.FLA_Tevd_n_ │ │ │ │ + 0x00041224 6f70635f 76617231 00464c41 5f546576 opc_var1.FLA_Tev │ │ │ │ + 0x00041234 645f6e5f 6f707a5f 76617231 00464c41 d_n_opz_var1.FLA │ │ │ │ + 0x00041244 5f546576 645f6669 6e645f73 75626d61 _Tevd_find_subma │ │ │ │ + 0x00041254 74726978 5f6f7064 00464c41 5f546576 trix_opd.FLA_Tev │ │ │ │ + 0x00041264 645f6e5f 6f70745f 76617231 00464c41 d_n_opt_var1.FLA │ │ │ │ + 0x00041274 5f546576 645f6672 616e6369 735f6e5f _Tevd_francis_n_ │ │ │ │ + 0x00041284 6f70735f 76617231 00464c41 5f546576 ops_var1.FLA_Tev │ │ │ │ + 0x00041294 645f6672 616e6369 735f6e5f 6f70745f d_francis_n_opt_ │ │ │ │ 0x000412a4 76617231 00464c41 5f546576 645f636f var1.FLA_Tevd_co │ │ │ │ 0x000412b4 6d707574 655f7363 616c696e 675f6f70 mpute_scaling_op │ │ │ │ 0x000412c4 7300464c 415f5465 76645f63 6f6d7075 s.FLA_Tevd_compu │ │ │ │ 0x000412d4 74655f73 63616c69 6e675f6f 70640046 te_scaling_opd.F │ │ │ │ 0x000412e4 4c415f54 6576645f 65696776 616c5f76 LA_Tevd_eigval_v │ │ │ │ - 0x000412f4 5f6f7073 5f766172 3300464c 415f5465 _ops_var3.FLA_Te │ │ │ │ + 0x000412f4 5f6f7073 5f766172 3100464c 415f5465 _ops_var1.FLA_Te │ │ │ │ 0x00041304 76645f65 69677661 6c5f765f 6f70645f vd_eigval_v_opd_ │ │ │ │ - 0x00041314 76617233 00464c41 5f546576 645f6669 var3.FLA_Tevd_fi │ │ │ │ - 0x00041324 6e645f70 65726673 68696674 5f6f7064 nd_perfshift_opd │ │ │ │ - 0x00041334 00464c41 5f546576 645f6672 616e6369 .FLA_Tevd_franci │ │ │ │ - 0x00041344 735f765f 6f70645f 76617231 00464c41 s_v_opd_var1.FLA │ │ │ │ - 0x00041354 5f546576 645f6569 6776616c 5f765f6f _Tevd_eigval_v_o │ │ │ │ - 0x00041364 70735f76 61723100 464c415f 54657664 ps_var1.FLA_Tevd │ │ │ │ - 0x00041374 5f656967 76616c5f 765f6f70 645f7661 _eigval_v_opd_va │ │ │ │ - 0x00041384 72310046 4c415f54 6576645f 65696776 r1.FLA_Tevd_eigv │ │ │ │ - 0x00041394 616c5f76 5f6f7074 5f766172 3100464c al_v_opt_var1.FL │ │ │ │ + 0x00041314 76617231 00464c41 5f546576 645f6672 var1.FLA_Tevd_fr │ │ │ │ + 0x00041324 616e6369 735f765f 6f70645f 76617231 ancis_v_opd_var1 │ │ │ │ + 0x00041334 00464c41 5f546576 645f6569 6776616c .FLA_Tevd_eigval │ │ │ │ + 0x00041344 5f765f6f 70745f76 61723100 464c415f _v_opt_var1.FLA_ │ │ │ │ + 0x00041354 54657664 5f656967 76616c5f 765f6f70 Tevd_eigval_v_op │ │ │ │ + 0x00041364 735f7661 72330046 4c415f54 6576645f s_var3.FLA_Tevd_ │ │ │ │ + 0x00041374 65696776 616c5f76 5f6f7064 5f766172 eigval_v_opd_var │ │ │ │ + 0x00041384 3300464c 415f5465 76645f66 696e645f 3.FLA_Tevd_find_ │ │ │ │ + 0x00041394 70657266 73686966 745f6f70 6400464c perfshift_opd.FL │ │ │ │ 0x000413a4 415f5465 76645f66 696e645f 70657266 A_Tevd_find_perf │ │ │ │ 0x000413b4 73686966 745f6f70 7300464c 415f5465 shift_ops.FLA_Te │ │ │ │ 0x000413c4 76645f66 696e645f 7375626d 61747269 vd_find_submatri │ │ │ │ 0x000413d4 785f6f70 7300464c 415f5465 76645f69 x_ops.FLA_Tevd_i │ │ │ │ 0x000413e4 74657261 63635f76 5f6f7073 5f766172 teracc_v_ops_var │ │ │ │ 0x000413f4 3100464c 415f5465 76645f69 74657261 1.FLA_Tevd_itera │ │ │ │ 0x00041404 63635f76 5f6f7064 5f766172 3100464c cc_v_opd_var1.FL │ │ │ │ @@ -6127,46 +6127,46 @@ │ │ │ │ 0x00041524 76645f76 5f6f7064 5f766172 3200464c vd_v_opd_var2.FL │ │ │ │ 0x00041534 415f5465 76645f76 5f6f7063 5f766172 A_Tevd_v_opc_var │ │ │ │ 0x00041544 3200464c 415f5465 76645f76 5f6f707a 2.FLA_Tevd_v_opz │ │ │ │ 0x00041554 5f766172 3200464c 415f5472 696e765f _var2.FLA_Trinv_ │ │ │ │ 0x00041564 75750046 4c415f54 72696e76 5f6c7500 uu.FLA_Trinv_lu. │ │ │ │ 0x00041574 464c415f 5472696e 765f756e 00464c41 FLA_Trinv_un.FLA │ │ │ │ 0x00041584 5f547269 6e765f6c 6e00464c 415f5472 _Trinv_ln.FLA_Tr │ │ │ │ - 0x00041594 696e765f 6c6e5f6f 70745f76 61723100 inv_ln_opt_var1. │ │ │ │ - 0x000415a4 464c415f 5472696e 765f6c6e 5f6f7074 FLA_Trinv_ln_opt │ │ │ │ + 0x00041594 696e765f 6c755f6f 70745f76 61723100 inv_lu_opt_var1. │ │ │ │ + 0x000415a4 464c415f 5472696e 765f6c75 5f6f7074 FLA_Trinv_lu_opt │ │ │ │ 0x000415b4 5f766172 3200464c 415f5472 696e765f _var2.FLA_Trinv_ │ │ │ │ - 0x000415c4 6c6e5f6f 70745f76 61723300 464c415f ln_opt_var3.FLA_ │ │ │ │ - 0x000415d4 5472696e 765f6c6e 5f6f7074 5f766172 Trinv_ln_opt_var │ │ │ │ - 0x000415e4 3400464c 415f5472 696e765f 6c6e5f62 4.FLA_Trinv_ln_b │ │ │ │ + 0x000415c4 6c755f6f 70745f76 61723300 464c415f lu_opt_var3.FLA_ │ │ │ │ + 0x000415d4 5472696e 765f6c75 5f6f7074 5f766172 Trinv_lu_opt_var │ │ │ │ + 0x000415e4 3400464c 415f5472 696e765f 6c755f62 4.FLA_Trinv_lu_b │ │ │ │ 0x000415f4 6c6b5f76 61723100 464c415f 5472696e lk_var1.FLA_Trin │ │ │ │ - 0x00041604 765f6c6e 5f626c6b 5f766172 3200464c v_ln_blk_var2.FL │ │ │ │ - 0x00041614 415f5472 696e765f 6c6e5f62 6c6b5f76 A_Trinv_ln_blk_v │ │ │ │ - 0x00041624 61723300 464c415f 5472696e 765f6c6e ar3.FLA_Trinv_ln │ │ │ │ + 0x00041604 765f6c75 5f626c6b 5f766172 3200464c v_lu_blk_var2.FL │ │ │ │ + 0x00041614 415f5472 696e765f 6c755f62 6c6b5f76 A_Trinv_lu_blk_v │ │ │ │ + 0x00041624 61723300 464c415f 5472696e 765f6c75 ar3.FLA_Trinv_lu │ │ │ │ 0x00041634 5f626c6b 5f766172 3400464c 415f5472 _blk_var4.FLA_Tr │ │ │ │ - 0x00041644 696e765f 6c6e5f75 6e625f76 61723400 inv_ln_unb_var4. │ │ │ │ - 0x00041654 464c415f 5472696e 765f6c6e 5f756e62 FLA_Trinv_ln_unb │ │ │ │ + 0x00041644 696e765f 6c755f75 6e625f76 61723400 inv_lu_unb_var4. │ │ │ │ + 0x00041654 464c415f 5472696e 765f6c75 5f756e62 FLA_Trinv_lu_unb │ │ │ │ 0x00041664 5f766172 3300464c 415f5472 696e765f _var3.FLA_Trinv_ │ │ │ │ - 0x00041674 6c6e5f75 6e625f76 61723200 464c415f ln_unb_var2.FLA_ │ │ │ │ - 0x00041684 5472696e 765f6c6e 5f756e62 5f766172 Trinv_ln_unb_var │ │ │ │ - 0x00041694 3100464c 415f5472 696e765f 6c755f6f 1.FLA_Trinv_lu_o │ │ │ │ + 0x00041674 6c755f75 6e625f76 61723200 464c415f lu_unb_var2.FLA_ │ │ │ │ + 0x00041684 5472696e 765f6c75 5f756e62 5f766172 Trinv_lu_unb_var │ │ │ │ + 0x00041694 3100464c 415f5472 696e765f 6c6e5f6f 1.FLA_Trinv_ln_o │ │ │ │ 0x000416a4 70745f76 61723100 464c415f 5472696e pt_var1.FLA_Trin │ │ │ │ - 0x000416b4 765f6c75 5f6f7074 5f766172 3200464c v_lu_opt_var2.FL │ │ │ │ - 0x000416c4 415f5472 696e765f 6c755f6f 70745f76 A_Trinv_lu_opt_v │ │ │ │ - 0x000416d4 61723300 464c415f 5472696e 765f6c75 ar3.FLA_Trinv_lu │ │ │ │ + 0x000416b4 765f6c6e 5f6f7074 5f766172 3200464c v_ln_opt_var2.FL │ │ │ │ + 0x000416c4 415f5472 696e765f 6c6e5f6f 70745f76 A_Trinv_ln_opt_v │ │ │ │ + 0x000416d4 61723300 464c415f 5472696e 765f6c6e ar3.FLA_Trinv_ln │ │ │ │ 0x000416e4 5f6f7074 5f766172 3400464c 415f5472 _opt_var4.FLA_Tr │ │ │ │ - 0x000416f4 696e765f 6c755f62 6c6b5f76 61723100 inv_lu_blk_var1. │ │ │ │ - 0x00041704 464c415f 5472696e 765f6c75 5f626c6b FLA_Trinv_lu_blk │ │ │ │ + 0x000416f4 696e765f 6c6e5f62 6c6b5f76 61723100 inv_ln_blk_var1. │ │ │ │ + 0x00041704 464c415f 5472696e 765f6c6e 5f626c6b FLA_Trinv_ln_blk │ │ │ │ 0x00041714 5f766172 3200464c 415f5472 696e765f _var2.FLA_Trinv_ │ │ │ │ - 0x00041724 6c755f62 6c6b5f76 61723300 464c415f lu_blk_var3.FLA_ │ │ │ │ - 0x00041734 5472696e 765f6c75 5f626c6b 5f766172 Trinv_lu_blk_var │ │ │ │ - 0x00041744 3400464c 415f5472 696e765f 6c755f75 4.FLA_Trinv_lu_u │ │ │ │ + 0x00041724 6c6e5f62 6c6b5f76 61723300 464c415f ln_blk_var3.FLA_ │ │ │ │ + 0x00041734 5472696e 765f6c6e 5f626c6b 5f766172 Trinv_ln_blk_var │ │ │ │ + 0x00041744 3400464c 415f5472 696e765f 6c6e5f75 4.FLA_Trinv_ln_u │ │ │ │ 0x00041754 6e625f76 61723400 464c415f 5472696e nb_var4.FLA_Trin │ │ │ │ - 0x00041764 765f6c75 5f756e62 5f766172 3300464c v_lu_unb_var3.FL │ │ │ │ - 0x00041774 415f5472 696e765f 6c755f75 6e625f76 A_Trinv_lu_unb_v │ │ │ │ - 0x00041784 61723200 464c415f 5472696e 765f6c75 ar2.FLA_Trinv_lu │ │ │ │ + 0x00041764 765f6c6e 5f756e62 5f766172 3300464c v_ln_unb_var3.FL │ │ │ │ + 0x00041774 415f5472 696e765f 6c6e5f75 6e625f76 A_Trinv_ln_unb_v │ │ │ │ + 0x00041784 61723200 464c415f 5472696e 765f6c6e ar2.FLA_Trinv_ln │ │ │ │ 0x00041794 5f756e62 5f766172 3100464c 415f5472 _unb_var1.FLA_Tr │ │ │ │ 0x000417a4 696e765f 756e5f6f 70745f76 61723100 inv_un_opt_var1. │ │ │ │ 0x000417b4 464c415f 5472696e 765f756e 5f6f7074 FLA_Trinv_un_opt │ │ │ │ 0x000417c4 5f766172 3200464c 415f5472 696e765f _var2.FLA_Trinv_ │ │ │ │ 0x000417d4 756e5f6f 70745f76 61723300 464c415f un_opt_var3.FLA_ │ │ │ │ 0x000417e4 5472696e 765f756e 5f6f7074 5f766172 Trinv_un_opt_var │ │ │ │ 0x000417f4 3400464c 415f5472 696e765f 756e5f62 4.FLA_Trinv_un_b │ │ │ │ @@ -6338,35 +6338,35 @@ │ │ │ │ 0x00042254 735f7661 72330046 4c415f54 746d6d5f s_var3.FLA_Ttmm_ │ │ │ │ 0x00042264 755f6f70 645f7661 72330046 4c415f54 u_opd_var3.FLA_T │ │ │ │ 0x00042274 746d6d5f 755f6f70 635f7661 72330046 tmm_u_opc_var3.F │ │ │ │ 0x00042284 4c415f54 746d6d5f 755f6f70 7a5f7661 LA_Ttmm_u_opz_va │ │ │ │ 0x00042294 72330046 4c415f55 44646174 655f5554 r3.FLA_UDdate_UT │ │ │ │ 0x000422a4 00464c41 5f554464 6174655f 55545f63 .FLA_UDdate_UT_c │ │ │ │ 0x000422b4 72656174 655f5400 464c415f 55446461 reate_T.FLA_UDda │ │ │ │ - 0x000422c4 74655f55 545f736f 6c766500 464c415f te_UT_solve.FLA_ │ │ │ │ - 0x000422d4 55446461 74655f55 545f626c 6b5f7661 UDdate_UT_blk_va │ │ │ │ - 0x000422e4 72320046 4c415f55 44646174 655f5554 r2.FLA_UDdate_UT │ │ │ │ - 0x000422f4 5f626c6b 5f766172 3100464c 415f5544 _blk_var1.FLA_UD │ │ │ │ - 0x00042304 64617465 5f55545f 756e625f 76617231 date_UT_unb_var1 │ │ │ │ - 0x00042314 00464c41 5f554464 6174655f 55545f6f .FLA_UDdate_UT_o │ │ │ │ - 0x00042324 70745f76 61723100 464c415f 55446461 pt_var1.FLA_UDda │ │ │ │ + 0x000422c4 74655f55 545f626c 6b5f7661 72320046 te_UT_blk_var2.F │ │ │ │ + 0x000422d4 4c415f55 44646174 655f5554 5f626c6b LA_UDdate_UT_blk │ │ │ │ + 0x000422e4 5f766172 3100464c 415f5544 64617465 _var1.FLA_UDdate │ │ │ │ + 0x000422f4 5f55545f 756e625f 76617231 00464c41 _UT_unb_var1.FLA │ │ │ │ + 0x00042304 5f554464 6174655f 55545f6f 70745f76 _UDdate_UT_opt_v │ │ │ │ + 0x00042314 61723100 464c415f 55446461 74655f55 ar1.FLA_UDdate_U │ │ │ │ + 0x00042324 545f736f 6c766500 464c415f 55446461 T_solve.FLA_UDda │ │ │ │ 0x00042334 74655f55 545f7570 64617465 5f726873 te_UT_update_rhs │ │ │ │ 0x00042344 00464c41 5f417070 6c795f51 55445f55 .FLA_Apply_QUD_U │ │ │ │ 0x00042354 545f6372 65617465 5f776f72 6b737061 T_create_workspa │ │ │ │ 0x00042364 63650046 4c415f41 70706c79 5f515544 ce.FLA_Apply_QUD │ │ │ │ - 0x00042374 5f555400 464c4153 485f5544 64617465 _UT.FLASH_UDdate │ │ │ │ - 0x00042384 5f55545f 696e6300 464c415f 55446461 _UT_inc.FLA_UDda │ │ │ │ - 0x00042394 74655f55 545f696e 635f626c 6b5f7661 te_UT_inc_blk_va │ │ │ │ - 0x000423a4 72310046 4c415f41 70706c79 5f485544 r1.FLA_Apply_HUD │ │ │ │ - 0x000423b4 5f555400 464c4153 485f5544 64617465 _UT.FLASH_UDdate │ │ │ │ - 0x000423c4 5f55545f 696e635f 64657465 726d696e _UT_inc_determin │ │ │ │ - 0x000423d4 655f616c 675f626c 6f636b73 697a6500 e_alg_blocksize. │ │ │ │ - 0x000423e4 464c4153 485f5544 64617465 5f55545f FLASH_UDdate_UT_ │ │ │ │ - 0x000423f4 696e635f 63726561 74655f68 6965725f inc_create_hier_ │ │ │ │ - 0x00042404 6d617472 69636573 00464c41 53485f55 matrices.FLASH_U │ │ │ │ + 0x00042374 5f555400 464c415f 4170706c 795f4855 _UT.FLA_Apply_HU │ │ │ │ + 0x00042384 445f5554 00464c41 53485f55 44646174 D_UT.FLASH_UDdat │ │ │ │ + 0x00042394 655f5554 5f696e63 5f646574 65726d69 e_UT_inc_determi │ │ │ │ + 0x000423a4 6e655f61 6c675f62 6c6f636b 73697a65 ne_alg_blocksize │ │ │ │ + 0x000423b4 00464c41 53485f55 44646174 655f5554 .FLASH_UDdate_UT │ │ │ │ + 0x000423c4 5f696e63 5f637265 6174655f 68696572 _inc_create_hier │ │ │ │ + 0x000423d4 5f6d6174 72696365 7300464c 4153485f _matrices.FLASH_ │ │ │ │ + 0x000423e4 55446461 74655f55 545f696e 6300464c UDdate_UT_inc.FL │ │ │ │ + 0x000423f4 415f5544 64617465 5f55545f 696e635f A_UDdate_UT_inc_ │ │ │ │ + 0x00042404 626c6b5f 76617231 00464c41 53485f55 blk_var1.FLASH_U │ │ │ │ 0x00042414 44646174 655f5554 5f696e63 5f736f6c Ddate_UT_inc_sol │ │ │ │ 0x00042424 76650046 4c415348 5f554464 6174655f ve.FLASH_UDdate_ │ │ │ │ 0x00042434 55545f69 6e635f75 70646174 655f7268 UT_inc_update_rh │ │ │ │ 0x00042444 7300464c 4153485f 4170706c 795f5155 s.FLASH_Apply_QU │ │ │ │ 0x00042454 445f5554 5f696e63 5f637265 6174655f D_UT_inc_create_ │ │ │ │ 0x00042464 776f726b 73706163 6500464c 4153485f workspace.FLASH_ │ │ │ │ 0x00042474 4170706c 795f5155 445f5554 5f696e63 Apply_QUD_UT_inc │ │ │ │ @@ -6389,60 +6389,60 @@ │ │ │ │ 0x00042584 616c7300 464c415f 42696469 61675f55 als.FLA_Bidiag_U │ │ │ │ 0x00042594 545f6c5f 65787472 6163745f 7265616c T_l_extract_real │ │ │ │ 0x000425a4 5f646961 676f6e61 6c730046 4c415f42 _diagonals.FLA_B │ │ │ │ 0x000425b4 69646961 675f5554 5f726563 6f766572 idiag_UT_recover │ │ │ │ 0x000425c4 5f746175 5f737562 6d617472 69780046 _tau_submatrix.F │ │ │ │ 0x000425d4 4c415f42 69646961 675f5554 5f726563 LA_Bidiag_UT_rec │ │ │ │ 0x000425e4 6f766572 5f746175 5f70616e 656c0046 over_tau_panel.F │ │ │ │ - 0x000425f4 4c415f42 69646961 675f5554 5f755f75 LA_Bidiag_UT_u_u │ │ │ │ - 0x00042604 6e625f76 61723100 464c415f 42696469 nb_var1.FLA_Bidi │ │ │ │ - 0x00042614 61675f55 545f755f 756e625f 76617232 ag_UT_u_unb_var2 │ │ │ │ - 0x00042624 00464c41 5f426964 6961675f 55545f75 .FLA_Bidiag_UT_u │ │ │ │ - 0x00042634 5f756e62 5f766172 3300464c 415f4269 _unb_var3.FLA_Bi │ │ │ │ - 0x00042644 64696167 5f55545f 755f756e 625f7661 diag_UT_u_unb_va │ │ │ │ - 0x00042654 72340046 4c415f42 69646961 675f5554 r4.FLA_Bidiag_UT │ │ │ │ - 0x00042664 5f755f75 6e625f76 61723500 464c415f _u_unb_var5.FLA_ │ │ │ │ - 0x00042674 42696469 61675f55 545f755f 6f70745f Bidiag_UT_u_opt_ │ │ │ │ - 0x00042684 76617231 00464c41 5f426964 6961675f var1.FLA_Bidiag_ │ │ │ │ - 0x00042694 55545f75 5f6f7074 5f766172 3200464c UT_u_opt_var2.FL │ │ │ │ - 0x000426a4 415f4269 64696167 5f55545f 755f6f70 A_Bidiag_UT_u_op │ │ │ │ - 0x000426b4 745f7661 72330046 4c415f42 69646961 t_var3.FLA_Bidia │ │ │ │ - 0x000426c4 675f5554 5f755f6f 70745f76 61723400 g_UT_u_opt_var4. │ │ │ │ - 0x000426d4 464c415f 42696469 61675f55 545f755f FLA_Bidiag_UT_u_ │ │ │ │ - 0x000426e4 6f70745f 76617235 00464c41 5f426964 opt_var5.FLA_Bid │ │ │ │ - 0x000426f4 6961675f 55545f75 5f626c6b 5f766172 iag_UT_u_blk_var │ │ │ │ - 0x00042704 3100464c 415f4269 64696167 5f55545f 1.FLA_Bidiag_UT_ │ │ │ │ - 0x00042714 755f626c 6b5f7661 72320046 4c415f42 u_blk_var2.FLA_B │ │ │ │ - 0x00042724 69646961 675f5554 5f755f62 6c6b5f76 idiag_UT_u_blk_v │ │ │ │ - 0x00042734 61723300 464c415f 42696469 61675f55 ar3.FLA_Bidiag_U │ │ │ │ - 0x00042744 545f755f 626c6b5f 76617234 00464c41 T_u_blk_var4.FLA │ │ │ │ - 0x00042754 5f426964 6961675f 55545f75 5f626c6b _Bidiag_UT_u_blk │ │ │ │ - 0x00042764 5f766172 3500464c 415f4269 64696167 _var5.FLA_Bidiag │ │ │ │ - 0x00042774 5f55545f 755f626c 665f7661 72320046 _UT_u_blf_var2.F │ │ │ │ - 0x00042784 4c415f42 69646961 675f5554 5f755f62 LA_Bidiag_UT_u_b │ │ │ │ - 0x00042794 6c665f76 61723300 464c415f 42696469 lf_var3.FLA_Bidi │ │ │ │ - 0x000427a4 61675f55 545f755f 626c665f 76617234 ag_UT_u_blf_var4 │ │ │ │ - 0x000427b4 00464c41 5f426964 6961675f 55545f75 .FLA_Bidiag_UT_u │ │ │ │ - 0x000427c4 5f737465 705f6f66 755f7661 72320046 _step_ofu_var2.F │ │ │ │ - 0x000427d4 4c415f42 69646961 675f5554 5f755f73 LA_Bidiag_UT_u_s │ │ │ │ - 0x000427e4 63616c65 5f646961 676f6e61 6c730046 cale_diagonals.F │ │ │ │ - 0x000427f4 4c415f42 69646961 675f5554 5f6c5f73 LA_Bidiag_UT_l_s │ │ │ │ - 0x00042804 63616c65 5f646961 676f6e61 6c730046 cale_diagonals.F │ │ │ │ + 0x000425f4 4c415f42 69646961 675f5554 5f755f73 LA_Bidiag_UT_u_s │ │ │ │ + 0x00042604 63616c65 5f646961 676f6e61 6c730046 cale_diagonals.F │ │ │ │ + 0x00042614 4c415f42 69646961 675f5554 5f6c5f73 LA_Bidiag_UT_l_s │ │ │ │ + 0x00042624 63616c65 5f646961 676f6e61 6c730046 cale_diagonals.F │ │ │ │ + 0x00042634 4c415f42 69646961 675f5554 5f755f75 LA_Bidiag_UT_u_u │ │ │ │ + 0x00042644 6e625f76 61723100 464c415f 42696469 nb_var1.FLA_Bidi │ │ │ │ + 0x00042654 61675f55 545f755f 756e625f 76617232 ag_UT_u_unb_var2 │ │ │ │ + 0x00042664 00464c41 5f426964 6961675f 55545f75 .FLA_Bidiag_UT_u │ │ │ │ + 0x00042674 5f756e62 5f766172 3300464c 415f4269 _unb_var3.FLA_Bi │ │ │ │ + 0x00042684 64696167 5f55545f 755f756e 625f7661 diag_UT_u_unb_va │ │ │ │ + 0x00042694 72340046 4c415f42 69646961 675f5554 r4.FLA_Bidiag_UT │ │ │ │ + 0x000426a4 5f755f75 6e625f76 61723500 464c415f _u_unb_var5.FLA_ │ │ │ │ + 0x000426b4 42696469 61675f55 545f755f 6f70745f Bidiag_UT_u_opt_ │ │ │ │ + 0x000426c4 76617231 00464c41 5f426964 6961675f var1.FLA_Bidiag_ │ │ │ │ + 0x000426d4 55545f75 5f6f7074 5f766172 3200464c UT_u_opt_var2.FL │ │ │ │ + 0x000426e4 415f4269 64696167 5f55545f 755f6f70 A_Bidiag_UT_u_op │ │ │ │ + 0x000426f4 745f7661 72330046 4c415f42 69646961 t_var3.FLA_Bidia │ │ │ │ + 0x00042704 675f5554 5f755f6f 70745f76 61723400 g_UT_u_opt_var4. │ │ │ │ + 0x00042714 464c415f 42696469 61675f55 545f755f FLA_Bidiag_UT_u_ │ │ │ │ + 0x00042724 6f70745f 76617235 00464c41 5f426964 opt_var5.FLA_Bid │ │ │ │ + 0x00042734 6961675f 55545f75 5f626c6b 5f766172 iag_UT_u_blk_var │ │ │ │ + 0x00042744 3100464c 415f4269 64696167 5f55545f 1.FLA_Bidiag_UT_ │ │ │ │ + 0x00042754 755f626c 6b5f7661 72320046 4c415f42 u_blk_var2.FLA_B │ │ │ │ + 0x00042764 69646961 675f5554 5f755f62 6c6b5f76 idiag_UT_u_blk_v │ │ │ │ + 0x00042774 61723300 464c415f 42696469 61675f55 ar3.FLA_Bidiag_U │ │ │ │ + 0x00042784 545f755f 626c6b5f 76617234 00464c41 T_u_blk_var4.FLA │ │ │ │ + 0x00042794 5f426964 6961675f 55545f75 5f626c6b _Bidiag_UT_u_blk │ │ │ │ + 0x000427a4 5f766172 3500464c 415f4269 64696167 _var5.FLA_Bidiag │ │ │ │ + 0x000427b4 5f55545f 755f626c 665f7661 72320046 _UT_u_blf_var2.F │ │ │ │ + 0x000427c4 4c415f42 69646961 675f5554 5f755f62 LA_Bidiag_UT_u_b │ │ │ │ + 0x000427d4 6c665f76 61723300 464c415f 42696469 lf_var3.FLA_Bidi │ │ │ │ + 0x000427e4 61675f55 545f755f 626c665f 76617234 ag_UT_u_blf_var4 │ │ │ │ + 0x000427f4 00464c41 5f426964 6961675f 55545f75 .FLA_Bidiag_UT_u │ │ │ │ + 0x00042804 5f737465 705f6f66 755f7661 72320046 _step_ofu_var2.F │ │ │ │ 0x00042814 4c415f42 69646961 675f5554 5f755f73 LA_Bidiag_UT_u_s │ │ │ │ 0x00042824 7465705f 6f66755f 76617233 00464c41 tep_ofu_var3.FLA │ │ │ │ 0x00042834 5f426964 6961675f 55545f72 65616c69 _Bidiag_UT_reali │ │ │ │ 0x00042844 66795f64 6961676f 6e616c73 5f6f7074 fy_diagonals_opt │ │ │ │ 0x00042854 00464c41 5f426964 6961675f 55545f75 .FLA_Bidiag_UT_u │ │ │ │ - 0x00042864 5f737465 705f6f66 755f7661 72340046 _step_ofu_var4.F │ │ │ │ + 0x00042864 5f737465 705f6f70 745f7661 72310046 _step_opt_var1.F │ │ │ │ 0x00042874 4c415f42 69646961 675f5554 5f755f73 LA_Bidiag_UT_u_s │ │ │ │ - 0x00042884 7465705f 6f70745f 76617231 00464c41 tep_opt_var1.FLA │ │ │ │ + 0x00042884 7465705f 6f66755f 76617234 00464c41 tep_ofu_var4.FLA │ │ │ │ 0x00042894 5f426964 6961675f 55545f75 5f737465 _Bidiag_UT_u_ste │ │ │ │ - 0x000428a4 705f6f70 745f7661 72320046 4c415f42 p_opt_var2.FLA_B │ │ │ │ + 0x000428a4 705f6f70 745f7661 72330046 4c415f42 p_opt_var3.FLA_B │ │ │ │ 0x000428b4 69646961 675f5554 5f755f73 7465705f idiag_UT_u_step_ │ │ │ │ - 0x000428c4 6f70745f 76617233 00464c41 5f426964 opt_var3.FLA_Bid │ │ │ │ + 0x000428c4 6f70745f 76617232 00464c41 5f426964 opt_var2.FLA_Bid │ │ │ │ 0x000428d4 6961675f 55545f6c 5f726561 6c696679 iag_UT_l_realify │ │ │ │ 0x000428e4 5f756e62 00464c41 5f426964 6961675f _unb.FLA_Bidiag_ │ │ │ │ 0x000428f4 55545f6c 5f726561 6c696679 5f6f7074 UT_l_realify_opt │ │ │ │ 0x00042904 00464c41 5f426964 6961675f 55545f75 .FLA_Bidiag_UT_u │ │ │ │ 0x00042914 5f726561 6c696679 5f756e62 00464c41 _realify_unb.FLA │ │ │ │ 0x00042924 5f426964 6961675f 55545f75 5f726561 _Bidiag_UT_u_rea │ │ │ │ 0x00042934 6c696679 5f6f7074 00464c41 5f426964 lify_opt.FLA_Bid │ │ │ │ @@ -6544,26 +6544,26 @@ │ │ │ │ 0x00042f34 545f755f 73746570 5f6f7073 5f766172 T_u_step_ops_var │ │ │ │ 0x00042f44 3400464c 415f4269 64696167 5f55545f 4.FLA_Bidiag_UT_ │ │ │ │ 0x00042f54 755f7374 65705f6f 70645f76 61723400 u_step_opd_var4. │ │ │ │ 0x00042f64 464c415f 42696469 61675f55 545f755f FLA_Bidiag_UT_u_ │ │ │ │ 0x00042f74 73746570 5f6f7063 5f766172 3400464c step_opc_var4.FL │ │ │ │ 0x00042f84 415f4269 64696167 5f55545f 755f7374 A_Bidiag_UT_u_st │ │ │ │ 0x00042f94 65705f6f 707a5f76 61723400 464c415f ep_opz_var4.FLA_ │ │ │ │ - 0x00042fa4 42696469 61675f55 545f755f 73746570 Bidiag_UT_u_step │ │ │ │ - 0x00042fb4 5f756e62 5f766172 3300464c 415f4675 _unb_var3.FLA_Fu │ │ │ │ - 0x00042fc4 7365645f 47657263 325f6f70 745f7661 sed_Gerc2_opt_va │ │ │ │ - 0x00042fd4 72310046 4c415f46 75736564 5f416878 r1.FLA_Fused_Ahx │ │ │ │ - 0x00042fe4 5f417870 795f4178 5f6f7074 5f766172 _Axpy_Ax_opt_var │ │ │ │ - 0x00042ff4 3100464c 4153485f 4569675f 67657374 1.FLASH_Eig_gest │ │ │ │ + 0x00042fa4 46757365 645f4168 785f4178 70795f41 Fused_Ahx_Axpy_A │ │ │ │ + 0x00042fb4 785f6f70 745f7661 72310046 4c415f46 x_opt_var1.FLA_F │ │ │ │ + 0x00042fc4 75736564 5f476572 63325f6f 70745f76 used_Gerc2_opt_v │ │ │ │ + 0x00042fd4 61723100 464c4153 485f4569 675f6765 ar1.FLASH_Eig_ge │ │ │ │ + 0x00042fe4 73740046 4c415f42 69646961 675f5554 st.FLA_Bidiag_UT │ │ │ │ + 0x00042ff4 5f755f73 7465705f 756e625f 76617233 _u_step_unb_var3 │ │ │ │ 0x00043004 00464c41 5f467573 65645f47 65726332 .FLA_Fused_Gerc2 │ │ │ │ 0x00043014 5f416878 5f417870 795f4178 5f6f7074 _Ahx_Axpy_Ax_opt │ │ │ │ - 0x00043024 5f766172 3100464c 415f4269 64696167 _var1.FLA_Bidiag │ │ │ │ - 0x00043034 5f55545f 755f7374 65705f75 6e625f76 _UT_u_step_unb_v │ │ │ │ - 0x00043044 61723500 464c415f 46757365 645f5559 ar5.FLA_Fused_UY │ │ │ │ - 0x00043054 785f5a56 785f6f70 745f7661 72310046 x_ZVx_opt_var1.F │ │ │ │ + 0x00043024 5f766172 3100464c 415f4675 7365645f _var1.FLA_Fused_ │ │ │ │ + 0x00043034 5559785f 5a56785f 6f70745f 76617231 UYx_ZVx_opt_var1 │ │ │ │ + 0x00043044 00464c41 5f426964 6961675f 55545f75 .FLA_Bidiag_UT_u │ │ │ │ + 0x00043054 5f737465 705f756e 625f7661 72350046 _step_unb_var5.F │ │ │ │ 0x00043064 4c415f45 69675f67 6573745f 696c0046 LA_Eig_gest_il.F │ │ │ │ 0x00043074 4c415f45 69675f67 6573745f 696c5f75 LA_Eig_gest_il_u │ │ │ │ 0x00043084 6e625f76 61723100 464c415f 4569675f nb_var1.FLA_Eig_ │ │ │ │ 0x00043094 67657374 5f696c5f 756e625f 76617232 gest_il_unb_var2 │ │ │ │ 0x000430a4 00464c41 5f456967 5f676573 745f696c .FLA_Eig_gest_il │ │ │ │ 0x000430b4 5f756e62 5f766172 3300464c 415f4569 _unb_var3.FLA_Ei │ │ │ │ 0x000430c4 675f6765 73745f69 6c5f756e 625f7661 g_gest_il_unb_va │ │ │ │ @@ -6583,59 +6583,59 @@ │ │ │ │ 0x000431a4 69675f67 6573745f 696c5f62 6c6b5f76 ig_gest_il_blk_v │ │ │ │ 0x000431b4 61723300 464c415f 4569675f 67657374 ar3.FLA_Eig_gest │ │ │ │ 0x000431c4 5f696c5f 626c6b5f 76617234 00464c41 _il_blk_var4.FLA │ │ │ │ 0x000431d4 5f456967 5f676573 745f696c 5f626c6b _Eig_gest_il_blk │ │ │ │ 0x000431e4 5f766172 3500464c 415f4569 675f6765 _var5.FLA_Eig_ge │ │ │ │ 0x000431f4 73745f6e 7500464c 415f4569 675f6765 st_nu.FLA_Eig_ge │ │ │ │ 0x00043204 73745f69 7500464c 415f4569 675f6765 st_iu.FLA_Eig_ge │ │ │ │ - 0x00043214 73745f6e 6c00464c 415f4569 675f6765 st_nl.FLA_Eig_ge │ │ │ │ - 0x00043224 73745f69 755f756e 625f7661 72310046 st_iu_unb_var1.F │ │ │ │ - 0x00043234 4c415f45 69675f67 6573745f 69755f75 LA_Eig_gest_iu_u │ │ │ │ - 0x00043244 6e625f76 61723200 464c415f 4569675f nb_var2.FLA_Eig_ │ │ │ │ - 0x00043254 67657374 5f69755f 756e625f 76617233 gest_iu_unb_var3 │ │ │ │ - 0x00043264 00464c41 5f456967 5f676573 745f6975 .FLA_Eig_gest_iu │ │ │ │ - 0x00043274 5f756e62 5f766172 3400464c 415f4569 _unb_var4.FLA_Ei │ │ │ │ - 0x00043284 675f6765 73745f69 755f756e 625f7661 g_gest_iu_unb_va │ │ │ │ - 0x00043294 72350046 4c415f45 69675f67 6573745f r5.FLA_Eig_gest_ │ │ │ │ - 0x000432a4 69755f6f 70745f76 61723100 464c415f iu_opt_var1.FLA_ │ │ │ │ - 0x000432b4 4569675f 67657374 5f69755f 6f70745f Eig_gest_iu_opt_ │ │ │ │ - 0x000432c4 76617232 00464c41 5f456967 5f676573 var2.FLA_Eig_ges │ │ │ │ - 0x000432d4 745f6975 5f6f7074 5f766172 3300464c t_iu_opt_var3.FL │ │ │ │ - 0x000432e4 415f4569 675f6765 73745f69 755f6f70 A_Eig_gest_iu_op │ │ │ │ - 0x000432f4 745f7661 72340046 4c415f45 69675f67 t_var4.FLA_Eig_g │ │ │ │ - 0x00043304 6573745f 69755f6f 70745f76 61723500 est_iu_opt_var5. │ │ │ │ - 0x00043314 464c415f 4569675f 67657374 5f69755f FLA_Eig_gest_iu_ │ │ │ │ - 0x00043324 626c6b5f 76617231 00464c41 5f456967 blk_var1.FLA_Eig │ │ │ │ - 0x00043334 5f676573 745f6975 5f626c6b 5f766172 _gest_iu_blk_var │ │ │ │ - 0x00043344 3200464c 415f4569 675f6765 73745f69 2.FLA_Eig_gest_i │ │ │ │ - 0x00043354 755f626c 6b5f7661 72330046 4c415f45 u_blk_var3.FLA_E │ │ │ │ - 0x00043364 69675f67 6573745f 69755f62 6c6b5f76 ig_gest_iu_blk_v │ │ │ │ - 0x00043374 61723400 464c415f 4569675f 67657374 ar4.FLA_Eig_gest │ │ │ │ - 0x00043384 5f69755f 626c6b5f 76617235 00464c41 _iu_blk_var5.FLA │ │ │ │ - 0x00043394 5f456967 5f676573 745f6e6c 5f756e62 _Eig_gest_nl_unb │ │ │ │ - 0x000433a4 5f766172 3100464c 415f4569 675f6765 _var1.FLA_Eig_ge │ │ │ │ - 0x000433b4 73745f6e 6c5f756e 625f7661 72320046 st_nl_unb_var2.F │ │ │ │ - 0x000433c4 4c415f45 69675f67 6573745f 6e6c5f75 LA_Eig_gest_nl_u │ │ │ │ - 0x000433d4 6e625f76 61723500 464c415f 4569675f nb_var5.FLA_Eig_ │ │ │ │ - 0x000433e4 67657374 5f6e6c5f 6f70745f 76617231 gest_nl_opt_var1 │ │ │ │ - 0x000433f4 00464c41 5f456967 5f676573 745f6e6c .FLA_Eig_gest_nl │ │ │ │ - 0x00043404 5f756e62 5f766172 3400464c 415f4569 _unb_var4.FLA_Ei │ │ │ │ - 0x00043414 675f6765 73745f6e 6c5f626c 6b5f7661 g_gest_nl_blk_va │ │ │ │ - 0x00043424 72340046 4c415f45 69675f67 6573745f r4.FLA_Eig_gest_ │ │ │ │ - 0x00043434 6e6c5f62 6c6b5f76 61723100 464c415f nl_blk_var1.FLA_ │ │ │ │ - 0x00043444 4569675f 67657374 5f6e6c5f 626c6b5f Eig_gest_nl_blk_ │ │ │ │ - 0x00043454 76617232 00464c41 5f456967 5f676573 var2.FLA_Eig_ges │ │ │ │ - 0x00043464 745f6e6c 5f626c6b 5f766172 3500464c t_nl_blk_var5.FL │ │ │ │ - 0x00043474 415f4569 675f6765 73745f6e 6c5f6f70 A_Eig_gest_nl_op │ │ │ │ - 0x00043484 745f7661 72320046 4c415f45 69675f67 t_var2.FLA_Eig_g │ │ │ │ - 0x00043494 6573745f 6e6c5f6f 70745f76 61723400 est_nl_opt_var4. │ │ │ │ - 0x000434a4 464c415f 4569675f 67657374 5f6e6c5f FLA_Eig_gest_nl_ │ │ │ │ - 0x000434b4 6f70745f 76617235 00464c41 5f426964 opt_var5.FLA_Bid │ │ │ │ - 0x000434c4 6961675f 55545f75 5f737465 705f756e iag_UT_u_step_un │ │ │ │ - 0x000434d4 625f7661 72340046 4c415f45 69675f67 b_var4.FLA_Eig_g │ │ │ │ + 0x00043214 73745f6e 6c00464c 415f4269 64696167 st_nl.FLA_Bidiag │ │ │ │ + 0x00043224 5f55545f 755f7374 65705f75 6e625f76 _UT_u_step_unb_v │ │ │ │ + 0x00043234 61723400 464c415f 4569675f 67657374 ar4.FLA_Eig_gest │ │ │ │ + 0x00043244 5f69755f 756e625f 76617231 00464c41 _iu_unb_var1.FLA │ │ │ │ + 0x00043254 5f456967 5f676573 745f6975 5f756e62 _Eig_gest_iu_unb │ │ │ │ + 0x00043264 5f766172 3200464c 415f4569 675f6765 _var2.FLA_Eig_ge │ │ │ │ + 0x00043274 73745f69 755f756e 625f7661 72330046 st_iu_unb_var3.F │ │ │ │ + 0x00043284 4c415f45 69675f67 6573745f 69755f75 LA_Eig_gest_iu_u │ │ │ │ + 0x00043294 6e625f76 61723400 464c415f 4569675f nb_var4.FLA_Eig_ │ │ │ │ + 0x000432a4 67657374 5f69755f 756e625f 76617235 gest_iu_unb_var5 │ │ │ │ + 0x000432b4 00464c41 5f456967 5f676573 745f6975 .FLA_Eig_gest_iu │ │ │ │ + 0x000432c4 5f6f7074 5f766172 3100464c 415f4569 _opt_var1.FLA_Ei │ │ │ │ + 0x000432d4 675f6765 73745f69 755f6f70 745f7661 g_gest_iu_opt_va │ │ │ │ + 0x000432e4 72320046 4c415f45 69675f67 6573745f r2.FLA_Eig_gest_ │ │ │ │ + 0x000432f4 69755f6f 70745f76 61723300 464c415f iu_opt_var3.FLA_ │ │ │ │ + 0x00043304 4569675f 67657374 5f69755f 6f70745f Eig_gest_iu_opt_ │ │ │ │ + 0x00043314 76617234 00464c41 5f456967 5f676573 var4.FLA_Eig_ges │ │ │ │ + 0x00043324 745f6975 5f6f7074 5f766172 3500464c t_iu_opt_var5.FL │ │ │ │ + 0x00043334 415f4569 675f6765 73745f69 755f626c A_Eig_gest_iu_bl │ │ │ │ + 0x00043344 6b5f7661 72310046 4c415f45 69675f67 k_var1.FLA_Eig_g │ │ │ │ + 0x00043354 6573745f 69755f62 6c6b5f76 61723200 est_iu_blk_var2. │ │ │ │ + 0x00043364 464c415f 4569675f 67657374 5f69755f FLA_Eig_gest_iu_ │ │ │ │ + 0x00043374 626c6b5f 76617233 00464c41 5f456967 blk_var3.FLA_Eig │ │ │ │ + 0x00043384 5f676573 745f6975 5f626c6b 5f766172 _gest_iu_blk_var │ │ │ │ + 0x00043394 3400464c 415f4569 675f6765 73745f69 4.FLA_Eig_gest_i │ │ │ │ + 0x000433a4 755f626c 6b5f7661 72350046 4c415f45 u_blk_var5.FLA_E │ │ │ │ + 0x000433b4 69675f67 6573745f 6e6c5f75 6e625f76 ig_gest_nl_unb_v │ │ │ │ + 0x000433c4 61723100 464c415f 4569675f 67657374 ar1.FLA_Eig_gest │ │ │ │ + 0x000433d4 5f6e6c5f 756e625f 76617232 00464c41 _nl_unb_var2.FLA │ │ │ │ + 0x000433e4 5f456967 5f676573 745f6e6c 5f756e62 _Eig_gest_nl_unb │ │ │ │ + 0x000433f4 5f766172 3500464c 415f4569 675f6765 _var5.FLA_Eig_ge │ │ │ │ + 0x00043404 73745f6e 6c5f6f70 745f7661 72310046 st_nl_opt_var1.F │ │ │ │ + 0x00043414 4c415f45 69675f67 6573745f 6e6c5f75 LA_Eig_gest_nl_u │ │ │ │ + 0x00043424 6e625f76 61723400 464c415f 4569675f nb_var4.FLA_Eig_ │ │ │ │ + 0x00043434 67657374 5f6e6c5f 626c6b5f 76617234 gest_nl_blk_var4 │ │ │ │ + 0x00043444 00464c41 5f456967 5f676573 745f6e6c .FLA_Eig_gest_nl │ │ │ │ + 0x00043454 5f626c6b 5f766172 3100464c 415f4569 _blk_var1.FLA_Ei │ │ │ │ + 0x00043464 675f6765 73745f6e 6c5f626c 6b5f7661 g_gest_nl_blk_va │ │ │ │ + 0x00043474 72320046 4c415f45 69675f67 6573745f r2.FLA_Eig_gest_ │ │ │ │ + 0x00043484 6e6c5f62 6c6b5f76 61723500 464c415f nl_blk_var5.FLA_ │ │ │ │ + 0x00043494 4569675f 67657374 5f6e6c5f 6f70745f Eig_gest_nl_opt_ │ │ │ │ + 0x000434a4 76617232 00464c41 5f456967 5f676573 var2.FLA_Eig_ges │ │ │ │ + 0x000434b4 745f6e6c 5f6f7074 5f766172 3400464c t_nl_opt_var4.FL │ │ │ │ + 0x000434c4 415f4569 675f6765 73745f6e 6c5f6f70 A_Eig_gest_nl_op │ │ │ │ + 0x000434d4 745f7661 72350046 4c415f45 69675f67 t_var5.FLA_Eig_g │ │ │ │ 0x000434e4 6573745f 6e755f75 6e625f76 61723100 est_nu_unb_var1. │ │ │ │ 0x000434f4 464c415f 4569675f 67657374 5f6e755f FLA_Eig_gest_nu_ │ │ │ │ 0x00043504 756e625f 76617232 00464c41 5f456967 unb_var2.FLA_Eig │ │ │ │ 0x00043514 5f676573 745f6e75 5f756e62 5f766172 _gest_nu_unb_var │ │ │ │ 0x00043524 3500464c 415f4569 675f6765 73745f6e 5.FLA_Eig_gest_n │ │ │ │ 0x00043534 755f6f70 745f7661 72310046 4c415f45 u_opt_var1.FLA_E │ │ │ │ 0x00043544 69675f67 6573745f 6e755f75 6e625f76 ig_gest_nu_unb_v │ │ │ │ @@ -6697,26 +6697,26 @@ │ │ │ │ 0x000438c4 4c415f45 69675f67 6573745f 69755f6f LA_Eig_gest_iu_o │ │ │ │ 0x000438d4 70735f76 61723300 464c415f 4569675f ps_var3.FLA_Eig_ │ │ │ │ 0x000438e4 67657374 5f69755f 6f70645f 76617233 gest_iu_opd_var3 │ │ │ │ 0x000438f4 00464c41 5f456967 5f676573 745f6975 .FLA_Eig_gest_iu │ │ │ │ 0x00043904 5f6f7063 5f766172 3300464c 415f4569 _opc_var3.FLA_Ei │ │ │ │ 0x00043914 675f6765 73745f69 755f6f70 7a5f7661 g_gest_iu_opz_va │ │ │ │ 0x00043924 72330046 4c415f45 69675f67 6573745f r3.FLA_Eig_gest_ │ │ │ │ - 0x00043934 69755f6f 70735f76 61723500 464c415f iu_ops_var5.FLA_ │ │ │ │ + 0x00043934 69755f6f 70735f76 61723400 464c415f iu_ops_var4.FLA_ │ │ │ │ 0x00043944 4569675f 67657374 5f69755f 6f70645f Eig_gest_iu_opd_ │ │ │ │ - 0x00043954 76617235 00464c41 5f456967 5f676573 var5.FLA_Eig_ges │ │ │ │ - 0x00043964 745f6975 5f6f7063 5f766172 3500464c t_iu_opc_var5.FL │ │ │ │ + 0x00043954 76617234 00464c41 5f456967 5f676573 var4.FLA_Eig_ges │ │ │ │ + 0x00043964 745f6975 5f6f7063 5f766172 3400464c t_iu_opc_var4.FL │ │ │ │ 0x00043974 415f4569 675f6765 73745f69 755f6f70 A_Eig_gest_iu_op │ │ │ │ - 0x00043984 7a5f7661 72350046 4c415f45 69675f67 z_var5.FLA_Eig_g │ │ │ │ - 0x00043994 6573745f 69755f6f 70735f76 61723400 est_iu_ops_var4. │ │ │ │ + 0x00043984 7a5f7661 72340046 4c415f45 69675f67 z_var4.FLA_Eig_g │ │ │ │ + 0x00043994 6573745f 69755f6f 70735f76 61723500 est_iu_ops_var5. │ │ │ │ 0x000439a4 464c415f 4569675f 67657374 5f69755f FLA_Eig_gest_iu_ │ │ │ │ - 0x000439b4 6f70645f 76617234 00464c41 5f456967 opd_var4.FLA_Eig │ │ │ │ + 0x000439b4 6f70645f 76617235 00464c41 5f456967 opd_var5.FLA_Eig │ │ │ │ 0x000439c4 5f676573 745f6975 5f6f7063 5f766172 _gest_iu_opc_var │ │ │ │ - 0x000439d4 3400464c 415f4569 675f6765 73745f69 4.FLA_Eig_gest_i │ │ │ │ - 0x000439e4 755f6f70 7a5f7661 72340046 4c415f45 u_opz_var4.FLA_E │ │ │ │ + 0x000439d4 3500464c 415f4569 675f6765 73745f69 5.FLA_Eig_gest_i │ │ │ │ + 0x000439e4 755f6f70 7a5f7661 72350046 4c415f45 u_opz_var5.FLA_E │ │ │ │ 0x000439f4 69675f67 6573745f 6e6c5f6f 70735f76 ig_gest_nl_ops_v │ │ │ │ 0x00043a04 61723100 464c415f 4569675f 67657374 ar1.FLA_Eig_gest │ │ │ │ 0x00043a14 5f6e6c5f 6f70645f 76617231 00464c41 _nl_opd_var1.FLA │ │ │ │ 0x00043a24 5f456967 5f676573 745f6e6c 5f6f7063 _Eig_gest_nl_opc │ │ │ │ 0x00043a34 5f766172 3100464c 415f4569 675f6765 _var1.FLA_Eig_ge │ │ │ │ 0x00043a44 73745f6e 6c5f6f70 7a5f7661 72310046 st_nl_opz_var1.F │ │ │ │ 0x00043a54 4c415f45 69675f67 6573745f 6e6c5f6f LA_Eig_gest_nl_o │ │ │ │ @@ -6808,37 +6808,37 @@ │ │ │ │ 0x00043fb4 645f7661 72310046 4c415f46 75736564 d_var1.FLA_Fused │ │ │ │ 0x00043fc4 5f476572 63325f41 68785f41 785f6f70 _Gerc2_Ahx_Ax_op │ │ │ │ 0x00043fd4 635f7661 72310046 4c415f46 75736564 c_var1.FLA_Fused │ │ │ │ 0x00043fe4 5f476572 63325f41 68785f41 785f6f70 _Gerc2_Ahx_Ax_op │ │ │ │ 0x00043ff4 7a5f7661 72310046 4c415f46 75736564 z_var1.FLA_Fused │ │ │ │ 0x00044004 5f476572 63325f41 68785f41 785f6f70 _Gerc2_Ahx_Ax_op │ │ │ │ 0x00044014 745f7661 72310046 4c415f48 6573735f t_var1.FLA_Hess_ │ │ │ │ - 0x00044024 55545f73 7465705f 6f66755f 76617232 UT_step_ofu_var2 │ │ │ │ + 0x00044024 55545f73 7465705f 6f66755f 76617233 UT_step_ofu_var3 │ │ │ │ 0x00044034 00464c41 5f486573 735f5554 5f737465 .FLA_Hess_UT_ste │ │ │ │ - 0x00044044 705f6f66 755f7661 72330046 4c415f46 p_ofu_var3.FLA_F │ │ │ │ - 0x00044054 75736564 5f556875 5f596875 5f5a6875 used_Uhu_Yhu_Zhu │ │ │ │ - 0x00044064 5f6f7073 5f766172 3100464c 415f4675 _ops_var1.FLA_Fu │ │ │ │ - 0x00044074 7365645f 5568755f 5968755f 5a68755f sed_Uhu_Yhu_Zhu_ │ │ │ │ - 0x00044084 6f70645f 76617231 00464c41 5f467573 opd_var1.FLA_Fus │ │ │ │ - 0x00044094 65645f55 68755f59 68755f5a 68755f6f ed_Uhu_Yhu_Zhu_o │ │ │ │ - 0x000440a4 70635f76 61723100 464c415f 46757365 pc_var1.FLA_Fuse │ │ │ │ - 0x000440b4 645f5568 755f5968 755f5a68 755f6f70 d_Uhu_Yhu_Zhu_op │ │ │ │ - 0x000440c4 7a5f7661 72310046 4c415f46 75736564 z_var1.FLA_Fused │ │ │ │ - 0x000440d4 5f556875 5f596875 5f5a6875 5f6f7074 _Uhu_Yhu_Zhu_opt │ │ │ │ - 0x000440e4 5f766172 3100464c 415f4865 73735f55 _var1.FLA_Hess_U │ │ │ │ - 0x000440f4 545f7374 65705f6f 70745f76 61723100 T_step_opt_var1. │ │ │ │ + 0x00044044 705f6f66 755f7661 72320046 4c415f48 p_ofu_var2.FLA_H │ │ │ │ + 0x00044054 6573735f 55545f73 7465705f 6f70745f ess_UT_step_opt_ │ │ │ │ + 0x00044064 76617231 00464c41 5f467573 65645f55 var1.FLA_Fused_U │ │ │ │ + 0x00044074 68755f59 68755f5a 68755f6f 70735f76 hu_Yhu_Zhu_ops_v │ │ │ │ + 0x00044084 61723100 464c415f 46757365 645f5568 ar1.FLA_Fused_Uh │ │ │ │ + 0x00044094 755f5968 755f5a68 755f6f70 645f7661 u_Yhu_Zhu_opd_va │ │ │ │ + 0x000440a4 72310046 4c415f46 75736564 5f556875 r1.FLA_Fused_Uhu │ │ │ │ + 0x000440b4 5f596875 5f5a6875 5f6f7063 5f766172 _Yhu_Zhu_opc_var │ │ │ │ + 0x000440c4 3100464c 415f4675 7365645f 5568755f 1.FLA_Fused_Uhu_ │ │ │ │ + 0x000440d4 5968755f 5a68755f 6f707a5f 76617231 Yhu_Zhu_opz_var1 │ │ │ │ + 0x000440e4 00464c41 5f467573 65645f55 68755f59 .FLA_Fused_Uhu_Y │ │ │ │ + 0x000440f4 68755f5a 68755f6f 70745f76 61723100 hu_Zhu_opt_var1. │ │ │ │ 0x00044104 464c415f 48657373 5f55545f 73746570 FLA_Hess_UT_step │ │ │ │ 0x00044114 5f6f6675 5f766172 3400464c 415f4865 _ofu_var4.FLA_He │ │ │ │ 0x00044124 73735f55 545f7374 65705f6f 70745f76 ss_UT_step_opt_v │ │ │ │ 0x00044134 61723200 464c415f 48657373 5f55545f ar2.FLA_Hess_UT_ │ │ │ │ 0x00044144 73746570 5f6f7074 5f766172 3300464c step_opt_var3.FL │ │ │ │ 0x00044154 415f4865 73735f55 545f7374 65705f6f A_Hess_UT_step_o │ │ │ │ - 0x00044164 70745f76 61723500 464c415f 48657373 pt_var5.FLA_Hess │ │ │ │ + 0x00044164 70745f76 61723400 464c415f 48657373 pt_var4.FLA_Hess │ │ │ │ 0x00044174 5f55545f 73746570 5f6f7074 5f766172 _UT_step_opt_var │ │ │ │ - 0x00044184 3400464c 415f4865 73735f55 545f7374 4.FLA_Hess_UT_st │ │ │ │ + 0x00044184 3500464c 415f4865 73735f55 545f7374 5.FLA_Hess_UT_st │ │ │ │ 0x00044194 65705f6f 70735f76 61723100 464c415f ep_ops_var1.FLA_ │ │ │ │ 0x000441a4 48657373 5f55545f 73746570 5f6f7064 Hess_UT_step_opd │ │ │ │ 0x000441b4 5f766172 3100464c 415f4865 73735f55 _var1.FLA_Hess_U │ │ │ │ 0x000441c4 545f7374 65705f6f 70635f76 61723100 T_step_opc_var1. │ │ │ │ 0x000441d4 464c415f 48657373 5f55545f 73746570 FLA_Hess_UT_step │ │ │ │ 0x000441e4 5f6f707a 5f766172 3100464c 415f4865 _opz_var1.FLA_He │ │ │ │ 0x000441f4 73735f55 545f7374 65705f6f 66735f76 ss_UT_step_ofs_v │ │ │ │ @@ -6875,104 +6875,104 @@ │ │ │ │ 0x000443e4 72310046 4c415f48 6573735f 55545f73 r1.FLA_Hess_UT_s │ │ │ │ 0x000443f4 7465705f 6f70735f 76617233 00464c41 tep_ops_var3.FLA │ │ │ │ 0x00044404 5f486573 735f5554 5f737465 705f6f70 _Hess_UT_step_op │ │ │ │ 0x00044414 645f7661 72330046 4c415f48 6573735f d_var3.FLA_Hess_ │ │ │ │ 0x00044424 55545f73 7465705f 6f70635f 76617233 UT_step_opc_var3 │ │ │ │ 0x00044434 00464c41 5f486573 735f5554 5f737465 .FLA_Hess_UT_ste │ │ │ │ 0x00044444 705f6f70 7a5f7661 72330046 4c415f48 p_opz_var3.FLA_H │ │ │ │ - 0x00044454 6573735f 55545f73 7465705f 6f70735f ess_UT_step_ops_ │ │ │ │ - 0x00044464 76617235 00464c41 5f486573 735f5554 var5.FLA_Hess_UT │ │ │ │ - 0x00044474 5f737465 705f6f70 645f7661 72350046 _step_opd_var5.F │ │ │ │ + 0x00044454 6573735f 55545f73 7465705f 756e625f ess_UT_step_unb_ │ │ │ │ + 0x00044464 76617232 00464c41 5f486573 735f5554 var2.FLA_Hess_UT │ │ │ │ + 0x00044474 5f737465 705f6f70 735f7661 72350046 _step_ops_var5.F │ │ │ │ 0x00044484 4c415f48 6573735f 55545f73 7465705f LA_Hess_UT_step_ │ │ │ │ - 0x00044494 6f70635f 76617235 00464c41 5f486573 opc_var5.FLA_Hes │ │ │ │ - 0x000444a4 735f5554 5f737465 705f6f70 7a5f7661 s_UT_step_opz_va │ │ │ │ + 0x00044494 6f70645f 76617235 00464c41 5f486573 opd_var5.FLA_Hes │ │ │ │ + 0x000444a4 735f5554 5f737465 705f6f70 635f7661 s_UT_step_opc_va │ │ │ │ 0x000444b4 72350046 4c415f48 6573735f 55545f73 r5.FLA_Hess_UT_s │ │ │ │ - 0x000444c4 7465705f 756e625f 76617232 00464c41 tep_unb_var2.FLA │ │ │ │ + 0x000444c4 7465705f 6f707a5f 76617235 00464c41 tep_opz_var5.FLA │ │ │ │ 0x000444d4 5f547269 64696167 5f55545f 696e7465 _Tridiag_UT_inte │ │ │ │ 0x000444e4 726e616c 00464c41 5f486573 735f5554 rnal.FLA_Hess_UT │ │ │ │ 0x000444f4 5f737465 705f6f70 735f7661 72340046 _step_ops_var4.F │ │ │ │ 0x00044504 4c415f48 6573735f 55545f73 7465705f LA_Hess_UT_step_ │ │ │ │ 0x00044514 6f70645f 76617234 00464c41 5f486573 opd_var4.FLA_Hes │ │ │ │ 0x00044524 735f5554 5f737465 705f6f70 635f7661 s_UT_step_opc_va │ │ │ │ 0x00044534 72340046 4c415f48 6573735f 55545f73 r4.FLA_Hess_UT_s │ │ │ │ 0x00044544 7465705f 6f707a5f 76617234 00464c41 tep_opz_var4.FLA │ │ │ │ 0x00044554 5f486573 735f5554 5f737465 705f756e _Hess_UT_step_un │ │ │ │ - 0x00044564 625f7661 72330046 4c415f54 72696469 b_var3.FLA_Tridi │ │ │ │ - 0x00044574 61675f55 545f7368 6966745f 5500464c ag_UT_shift_U.FL │ │ │ │ - 0x00044584 415f4865 73735f55 545f7374 65705f75 A_Hess_UT_step_u │ │ │ │ - 0x00044594 6e625f76 61723500 464c415f 54726964 nb_var5.FLA_Trid │ │ │ │ - 0x000445a4 6961675f 55545f6c 00464c41 5f486573 iag_UT_l.FLA_Hes │ │ │ │ - 0x000445b4 735f5554 5f737465 705f756e 625f7661 s_UT_step_unb_va │ │ │ │ - 0x000445c4 72340046 4c415f54 72696469 61675f55 r4.FLA_Tridiag_U │ │ │ │ - 0x000445d4 545f6c5f 756e625f 76617231 00464c41 T_l_unb_var1.FLA │ │ │ │ + 0x00044564 625f7661 72350046 4c415f48 6573735f b_var5.FLA_Hess_ │ │ │ │ + 0x00044574 55545f73 7465705f 756e625f 76617233 UT_step_unb_var3 │ │ │ │ + 0x00044584 00464c41 5f547269 64696167 5f55545f .FLA_Tridiag_UT_ │ │ │ │ + 0x00044594 6c00464c 415f5472 69646961 675f5554 l.FLA_Tridiag_UT │ │ │ │ + 0x000445a4 5f736869 66745f55 00464c41 5f547269 _shift_U.FLA_Tri │ │ │ │ + 0x000445b4 64696167 5f55545f 6c5f756e 625f7661 diag_UT_l_unb_va │ │ │ │ + 0x000445c4 72310046 4c415f54 72696469 61675f55 r1.FLA_Tridiag_U │ │ │ │ + 0x000445d4 545f6c5f 626c665f 76617233 00464c41 T_l_blf_var3.FLA │ │ │ │ 0x000445e4 5f547269 64696167 5f55545f 6c5f626c _Tridiag_UT_l_bl │ │ │ │ - 0x000445f4 665f7661 72330046 4c415f54 72696469 f_var3.FLA_Tridi │ │ │ │ - 0x00044604 61675f55 545f6c5f 626c665f 76617232 ag_UT_l_blf_var2 │ │ │ │ + 0x000445f4 665f7661 72320046 4c415f54 72696469 f_var2.FLA_Tridi │ │ │ │ + 0x00044604 61675f55 545f6c5f 756e625f 76617233 ag_UT_l_unb_var3 │ │ │ │ 0x00044614 00464c41 5f547269 64696167 5f55545f .FLA_Tridiag_UT_ │ │ │ │ - 0x00044624 6c5f756e 625f7661 72330046 4c415f54 l_unb_var3.FLA_T │ │ │ │ + 0x00044624 6c5f626c 6b5f7661 72330046 4c415f54 l_blk_var3.FLA_T │ │ │ │ 0x00044634 72696469 61675f55 545f6c5f 626c6b5f ridiag_UT_l_blk_ │ │ │ │ - 0x00044644 76617233 00464c41 5f547269 64696167 var3.FLA_Tridiag │ │ │ │ - 0x00044654 5f55545f 6c5f626c 6b5f7661 72320046 _UT_l_blk_var2.F │ │ │ │ + 0x00044644 76617232 00464c41 5f547269 64696167 var2.FLA_Tridiag │ │ │ │ + 0x00044654 5f55545f 6c5f626c 6b5f7661 72310046 _UT_l_blk_var1.F │ │ │ │ 0x00044664 4c415f54 72696469 61675f55 545f6c5f LA_Tridiag_UT_l_ │ │ │ │ - 0x00044674 626c6b5f 76617231 00464c41 5f547269 blk_var1.FLA_Tri │ │ │ │ + 0x00044674 6f70745f 76617233 00464c41 5f547269 opt_var3.FLA_Tri │ │ │ │ 0x00044684 64696167 5f55545f 6c5f6f70 745f7661 diag_UT_l_opt_va │ │ │ │ - 0x00044694 72330046 4c415f54 72696469 61675f55 r3.FLA_Tridiag_U │ │ │ │ - 0x000446a4 545f6c5f 6f70745f 76617232 00464c41 T_l_opt_var2.FLA │ │ │ │ - 0x000446b4 5f547269 64696167 5f55545f 6c5f6f70 _Tridiag_UT_l_op │ │ │ │ - 0x000446c4 745f7661 72310046 4c415f54 72696469 t_var1.FLA_Tridi │ │ │ │ - 0x000446d4 61675f55 545f6c5f 756e625f 76617232 ag_UT_l_unb_var2 │ │ │ │ + 0x00044694 72320046 4c415f54 72696469 61675f55 r2.FLA_Tridiag_U │ │ │ │ + 0x000446a4 545f6c5f 6f70745f 76617231 00464c41 T_l_opt_var1.FLA │ │ │ │ + 0x000446b4 5f547269 64696167 5f55545f 6c5f756e _Tridiag_UT_l_un │ │ │ │ + 0x000446c4 625f7661 72320046 4c415f48 6573735f b_var2.FLA_Hess_ │ │ │ │ + 0x000446d4 55545f73 7465705f 756e625f 76617234 UT_step_unb_var4 │ │ │ │ 0x000446e4 00464c41 5f547269 64696167 5f55545f .FLA_Tridiag_UT_ │ │ │ │ - 0x000446f4 7363616c 655f6469 61676f6e 616c7300 scale_diagonals. │ │ │ │ - 0x00044704 464c415f 54726964 6961675f 55545f75 FLA_Tridiag_UT_u │ │ │ │ - 0x00044714 00464c41 5f547269 64696167 5f55545f .FLA_Tridiag_UT_ │ │ │ │ - 0x00044724 7265636f 7665725f 7461755f 7375626d recover_tau_subm │ │ │ │ - 0x00044734 61747269 7800464c 415f5472 69646961 atrix.FLA_Tridia │ │ │ │ - 0x00044744 675f5554 5f726561 6c696679 5f737562 g_UT_realify_sub │ │ │ │ - 0x00044754 64696167 6f6e616c 5f6f7074 00464c41 diagonal_opt.FLA │ │ │ │ - 0x00044764 5f547269 64696167 5f55545f 73686966 _Tridiag_UT_shif │ │ │ │ - 0x00044774 745f555f 6c5f6f70 7300464c 415f5472 t_U_l_ops.FLA_Tr │ │ │ │ - 0x00044784 69646961 675f5554 5f736869 66745f55 idiag_UT_shift_U │ │ │ │ - 0x00044794 5f6c5f6f 70640046 4c415f54 72696469 _l_opd.FLA_Tridi │ │ │ │ - 0x000447a4 61675f55 545f7368 6966745f 555f6c5f ag_UT_shift_U_l_ │ │ │ │ - 0x000447b4 6f706300 464c415f 54726964 6961675f opc.FLA_Tridiag_ │ │ │ │ - 0x000447c4 55545f73 68696674 5f555f6c 5f6f707a UT_shift_U_l_opz │ │ │ │ - 0x000447d4 00464c41 5f547269 64696167 5f55545f .FLA_Tridiag_UT_ │ │ │ │ - 0x000447e4 6c5f7265 616c6966 795f756e 6200464c l_realify_unb.FL │ │ │ │ - 0x000447f4 415f5472 69646961 675f5554 5f6c5f72 A_Tridiag_UT_l_r │ │ │ │ - 0x00044804 65616c69 66795f6f 70740046 4c415f54 ealify_opt.FLA_T │ │ │ │ - 0x00044814 72696469 61675f55 545f755f 7265616c ridiag_UT_u_real │ │ │ │ - 0x00044824 6966795f 756e6200 464c415f 54726964 ify_unb.FLA_Trid │ │ │ │ - 0x00044834 6961675f 55545f75 5f726561 6c696679 iag_UT_u_realify │ │ │ │ - 0x00044844 5f6f7074 00464c41 5f467573 65645f55 _opt.FLA_Fused_U │ │ │ │ - 0x00044854 5a68755f 5a556875 5f6f7073 5f766172 Zhu_ZUhu_ops_var │ │ │ │ - 0x00044864 3100464c 415f4675 7365645f 555a6875 1.FLA_Fused_UZhu │ │ │ │ - 0x00044874 5f5a5568 755f6f70 645f7661 72310046 _ZUhu_opd_var1.F │ │ │ │ - 0x00044884 4c415f46 75736564 5f555a68 755f5a55 LA_Fused_UZhu_ZU │ │ │ │ - 0x00044894 68755f6f 70635f76 61723100 464c415f hu_opc_var1.FLA_ │ │ │ │ - 0x000448a4 46757365 645f555a 68755f5a 5568755f Fused_UZhu_ZUhu_ │ │ │ │ - 0x000448b4 6f707a5f 76617231 00464c41 5f467573 opz_var1.FLA_Fus │ │ │ │ - 0x000448c4 65645f55 5a68755f 5a556875 5f6f7074 ed_UZhu_ZUhu_opt │ │ │ │ - 0x000448d4 5f766172 3100464c 415f5472 69646961 _var1.FLA_Tridia │ │ │ │ + 0x000446f4 7500464c 415f5472 69646961 675f5554 u.FLA_Tridiag_UT │ │ │ │ + 0x00044704 5f726563 6f766572 5f746175 5f737562 _recover_tau_sub │ │ │ │ + 0x00044714 6d617472 69780046 4c415f54 72696469 matrix.FLA_Tridi │ │ │ │ + 0x00044724 61675f55 545f7363 616c655f 64696167 ag_UT_scale_diag │ │ │ │ + 0x00044734 6f6e616c 7300464c 415f5472 69646961 onals.FLA_Tridia │ │ │ │ + 0x00044744 675f5554 5f736869 66745f55 5f6c5f6f g_UT_shift_U_l_o │ │ │ │ + 0x00044754 70730046 4c415f54 72696469 61675f55 ps.FLA_Tridiag_U │ │ │ │ + 0x00044764 545f7368 6966745f 555f6c5f 6f706400 T_shift_U_l_opd. │ │ │ │ + 0x00044774 464c415f 54726964 6961675f 55545f73 FLA_Tridiag_UT_s │ │ │ │ + 0x00044784 68696674 5f555f6c 5f6f7063 00464c41 hift_U_l_opc.FLA │ │ │ │ + 0x00044794 5f547269 64696167 5f55545f 73686966 _Tridiag_UT_shif │ │ │ │ + 0x000447a4 745f555f 6c5f6f70 7a00464c 415f5472 t_U_l_opz.FLA_Tr │ │ │ │ + 0x000447b4 69646961 675f5554 5f726561 6c696679 idiag_UT_realify │ │ │ │ + 0x000447c4 5f737562 64696167 6f6e616c 5f6f7074 _subdiagonal_opt │ │ │ │ + 0x000447d4 00464c41 5f467573 65645f48 6572325f .FLA_Fused_Her2_ │ │ │ │ + 0x000447e4 41785f6c 5f6f7073 5f766172 3100464c Ax_l_ops_var1.FL │ │ │ │ + 0x000447f4 415f4675 7365645f 48657232 5f41785f A_Fused_Her2_Ax_ │ │ │ │ + 0x00044804 6c5f6f70 645f7661 72310046 4c415f46 l_opd_var1.FLA_F │ │ │ │ + 0x00044814 75736564 5f486572 325f4178 5f6c5f6f used_Her2_Ax_l_o │ │ │ │ + 0x00044824 70635f76 61723100 464c415f 46757365 pc_var1.FLA_Fuse │ │ │ │ + 0x00044834 645f4865 72325f41 785f6c5f 6f707a5f d_Her2_Ax_l_opz_ │ │ │ │ + 0x00044844 76617231 00464c41 5f467573 65645f48 var1.FLA_Fused_H │ │ │ │ + 0x00044854 6572325f 41785f6c 5f6f7074 5f766172 er2_Ax_l_opt_var │ │ │ │ + 0x00044864 3100464c 415f5472 69646961 675f5554 1.FLA_Tridiag_UT │ │ │ │ + 0x00044874 5f6c5f72 65616c69 66795f75 6e620046 _l_realify_unb.F │ │ │ │ + 0x00044884 4c415f54 72696469 61675f55 545f6c5f LA_Tridiag_UT_l_ │ │ │ │ + 0x00044894 7265616c 6966795f 6f707400 464c415f realify_opt.FLA_ │ │ │ │ + 0x000448a4 54726964 6961675f 55545f75 5f726561 Tridiag_UT_u_rea │ │ │ │ + 0x000448b4 6c696679 5f756e62 00464c41 5f547269 lify_unb.FLA_Tri │ │ │ │ + 0x000448c4 64696167 5f55545f 755f7265 616c6966 diag_UT_u_realif │ │ │ │ + 0x000448d4 795f6f70 7400464c 415f5472 69646961 y_opt.FLA_Tridia │ │ │ │ 0x000448e4 675f5554 5f6c5f73 7465705f 6f66755f g_UT_l_step_ofu_ │ │ │ │ - 0x000448f4 76617232 00464c41 5f467573 65645f48 var2.FLA_Fused_H │ │ │ │ - 0x00044904 6572325f 41785f6c 5f6f7073 5f766172 er2_Ax_l_ops_var │ │ │ │ - 0x00044914 3100464c 415f4675 7365645f 48657232 1.FLA_Fused_Her2 │ │ │ │ - 0x00044924 5f41785f 6c5f6f70 645f7661 72310046 _Ax_l_opd_var1.F │ │ │ │ - 0x00044934 4c415f46 75736564 5f486572 325f4178 LA_Fused_Her2_Ax │ │ │ │ - 0x00044944 5f6c5f6f 70635f76 61723100 464c415f _l_opc_var1.FLA_ │ │ │ │ - 0x00044954 46757365 645f4865 72325f41 785f6c5f Fused_Her2_Ax_l_ │ │ │ │ + 0x000448f4 76617232 00464c41 5f467573 65645f55 var2.FLA_Fused_U │ │ │ │ + 0x00044904 5a68755f 5a556875 5f6f7073 5f766172 Zhu_ZUhu_ops_var │ │ │ │ + 0x00044914 3100464c 415f4675 7365645f 555a6875 1.FLA_Fused_UZhu │ │ │ │ + 0x00044924 5f5a5568 755f6f70 645f7661 72310046 _ZUhu_opd_var1.F │ │ │ │ + 0x00044934 4c415f46 75736564 5f555a68 755f5a55 LA_Fused_UZhu_ZU │ │ │ │ + 0x00044944 68755f6f 70635f76 61723100 464c415f hu_opc_var1.FLA_ │ │ │ │ + 0x00044954 46757365 645f555a 68755f5a 5568755f Fused_UZhu_ZUhu_ │ │ │ │ 0x00044964 6f707a5f 76617231 00464c41 5f467573 opz_var1.FLA_Fus │ │ │ │ - 0x00044974 65645f48 6572325f 41785f6c 5f6f7074 ed_Her2_Ax_l_opt │ │ │ │ + 0x00044974 65645f55 5a68755f 5a556875 5f6f7074 ed_UZhu_ZUhu_opt │ │ │ │ 0x00044984 5f766172 3100464c 415f5472 69646961 _var1.FLA_Tridia │ │ │ │ 0x00044994 675f5554 5f6c5f73 7465705f 6f70745f g_UT_l_step_opt_ │ │ │ │ - 0x000449a4 76617232 00464c41 5f547269 64696167 var2.FLA_Tridiag │ │ │ │ - 0x000449b4 5f55545f 6c5f7374 65705f6f 70745f76 _UT_l_step_opt_v │ │ │ │ - 0x000449c4 61723100 464c415f 54726964 6961675f ar1.FLA_Tridiag_ │ │ │ │ - 0x000449d4 55545f6c 5f737465 705f6f66 755f7661 UT_l_step_ofu_va │ │ │ │ - 0x000449e4 72330046 4c415f54 72696469 61675f55 r3.FLA_Tridiag_U │ │ │ │ + 0x000449a4 76617231 00464c41 5f547269 64696167 var1.FLA_Tridiag │ │ │ │ + 0x000449b4 5f55545f 6c5f7374 65705f6f 66755f76 _UT_l_step_ofu_v │ │ │ │ + 0x000449c4 61723300 464c415f 54726964 6961675f ar3.FLA_Tridiag_ │ │ │ │ + 0x000449d4 55545f6c 5f737465 705f6f70 745f7661 UT_l_step_opt_va │ │ │ │ + 0x000449e4 72320046 4c415f54 72696469 61675f55 r2.FLA_Tridiag_U │ │ │ │ 0x000449f4 545f6c5f 73746570 5f6f7074 5f766172 T_l_step_opt_var │ │ │ │ 0x00044a04 3300464c 415f5472 69646961 675f5554 3.FLA_Tridiag_UT │ │ │ │ 0x00044a14 5f6c5f73 7465705f 756e625f 76617231 _l_step_unb_var1 │ │ │ │ 0x00044a24 00464c41 5f547269 64696167 5f55545f .FLA_Tridiag_UT_ │ │ │ │ 0x00044a34 6c5f7374 65705f6f 70735f76 61723100 l_step_ops_var1. │ │ │ │ 0x00044a44 464c415f 54726964 6961675f 55545f6c FLA_Tridiag_UT_l │ │ │ │ 0x00044a54 5f737465 705f6f70 645f7661 72310046 _step_opd_var1.F │ │ │ │ @@ -7007,23 +7007,23 @@ │ │ │ │ 0x00044c24 5f766172 3200464c 415f5472 69646961 _var2.FLA_Tridia │ │ │ │ 0x00044c34 675f5554 5f6c5f73 7465705f 6f70635f g_UT_l_step_opc_ │ │ │ │ 0x00044c44 76617232 00464c41 5f547269 64696167 var2.FLA_Tridiag │ │ │ │ 0x00044c54 5f55545f 6c5f7374 65705f6f 707a5f76 _UT_l_step_opz_v │ │ │ │ 0x00044c64 61723200 464c415f 54726964 6961675f ar2.FLA_Tridiag_ │ │ │ │ 0x00044c74 55545f6c 5f737465 705f756e 625f7661 UT_l_step_unb_va │ │ │ │ 0x00044c84 72330046 4c415348 5f4c7961 7000464c r3.FLASH_Lyap.FL │ │ │ │ - 0x00044c94 415f5472 69646961 675f5554 5f6c5f73 A_Tridiag_UT_l_s │ │ │ │ - 0x00044ca4 7465705f 6f70735f 76617233 00464c41 tep_ops_var3.FLA │ │ │ │ - 0x00044cb4 5f547269 64696167 5f55545f 6c5f7374 _Tridiag_UT_l_st │ │ │ │ - 0x00044cc4 65705f6f 70645f76 61723300 464c415f ep_opd_var3.FLA_ │ │ │ │ - 0x00044cd4 54726964 6961675f 55545f6c 5f737465 Tridiag_UT_l_ste │ │ │ │ - 0x00044ce4 705f6f70 635f7661 72330046 4c415f54 p_opc_var3.FLA_T │ │ │ │ - 0x00044cf4 72696469 61675f55 545f6c5f 73746570 ridiag_UT_l_step │ │ │ │ - 0x00044d04 5f6f707a 5f766172 3300464c 415f4c79 _opz_var3.FLA_Ly │ │ │ │ - 0x00044d14 61700046 4c415f4c 7961705f 6800464c ap.FLA_Lyap_h.FL │ │ │ │ + 0x00044c94 415f4c79 61700046 4c415f54 72696469 A_Lyap.FLA_Tridi │ │ │ │ + 0x00044ca4 61675f55 545f6c5f 73746570 5f6f7073 ag_UT_l_step_ops │ │ │ │ + 0x00044cb4 5f766172 3300464c 415f5472 69646961 _var3.FLA_Tridia │ │ │ │ + 0x00044cc4 675f5554 5f6c5f73 7465705f 6f70645f g_UT_l_step_opd_ │ │ │ │ + 0x00044cd4 76617233 00464c41 5f547269 64696167 var3.FLA_Tridiag │ │ │ │ + 0x00044ce4 5f55545f 6c5f7374 65705f6f 70635f76 _UT_l_step_opc_v │ │ │ │ + 0x00044cf4 61723300 464c415f 54726964 6961675f ar3.FLA_Tridiag_ │ │ │ │ + 0x00044d04 55545f6c 5f737465 705f6f70 7a5f7661 UT_l_step_opz_va │ │ │ │ + 0x00044d14 72330046 4c415f4c 7961705f 6800464c r3.FLA_Lyap_h.FL │ │ │ │ 0x00044d24 415f4c79 61705f68 5f756e62 5f766172 A_Lyap_h_unb_var │ │ │ │ 0x00044d34 3100464c 415f4c79 61705f68 5f756e62 1.FLA_Lyap_h_unb │ │ │ │ 0x00044d44 5f766172 3200464c 415f4c79 61705f68 _var2.FLA_Lyap_h │ │ │ │ 0x00044d54 5f756e62 5f766172 3300464c 415f4c79 _unb_var3.FLA_Ly │ │ │ │ 0x00044d64 61705f68 5f756e62 5f766172 3400464c ap_h_unb_var4.FL │ │ │ │ 0x00044d74 415f4c79 61705f68 5f6f7074 5f766172 A_Lyap_h_opt_var │ │ │ │ 0x00044d84 3100464c 415f4c79 61705f68 5f6f7074 1.FLA_Lyap_h_opt │ │ │ │ @@ -7052,29 +7052,29 @@ │ │ │ │ 0x00044ef4 76617233 00464c41 5f4c7961 705f6e5f var3.FLA_Lyap_n_ │ │ │ │ 0x00044f04 626c6b5f 76617234 00464c41 5f4c7961 blk_var4.FLA_Lya │ │ │ │ 0x00044f14 705f685f 6f70735f 76617231 00464c41 p_h_ops_var1.FLA │ │ │ │ 0x00044f24 5f4c7961 705f685f 6f70645f 76617231 _Lyap_h_opd_var1 │ │ │ │ 0x00044f34 00464c41 5f4c7961 705f685f 6f70635f .FLA_Lyap_h_opc_ │ │ │ │ 0x00044f44 76617231 00464c41 5f4c7961 705f685f var1.FLA_Lyap_h_ │ │ │ │ 0x00044f54 6f707a5f 76617231 00464c41 5f4c7961 opz_var1.FLA_Lya │ │ │ │ - 0x00044f64 705f685f 6f70735f 76617234 00464c41 p_h_ops_var4.FLA │ │ │ │ - 0x00044f74 5f4c7961 705f685f 6f70645f 76617234 _Lyap_h_opd_var4 │ │ │ │ + 0x00044f64 705f685f 6f70735f 76617232 00464c41 p_h_ops_var2.FLA │ │ │ │ + 0x00044f74 5f4c7961 705f685f 6f70645f 76617232 _Lyap_h_opd_var2 │ │ │ │ 0x00044f84 00464c41 5f4c7961 705f685f 6f70635f .FLA_Lyap_h_opc_ │ │ │ │ - 0x00044f94 76617234 00464c41 5f4c7961 705f685f var4.FLA_Lyap_h_ │ │ │ │ - 0x00044fa4 6f707a5f 76617234 00464c41 5f4c7961 opz_var4.FLA_Lya │ │ │ │ - 0x00044fb4 705f685f 6f70735f 76617232 00464c41 p_h_ops_var2.FLA │ │ │ │ - 0x00044fc4 5f4c7961 705f685f 6f70645f 76617232 _Lyap_h_opd_var2 │ │ │ │ + 0x00044f94 76617232 00464c41 5f4c7961 705f685f var2.FLA_Lyap_h_ │ │ │ │ + 0x00044fa4 6f707a5f 76617232 00464c41 5f4c7961 opz_var2.FLA_Lya │ │ │ │ + 0x00044fb4 705f685f 6f70735f 76617233 00464c41 p_h_ops_var3.FLA │ │ │ │ + 0x00044fc4 5f4c7961 705f685f 6f70645f 76617233 _Lyap_h_opd_var3 │ │ │ │ 0x00044fd4 00464c41 5f4c7961 705f685f 6f70635f .FLA_Lyap_h_opc_ │ │ │ │ - 0x00044fe4 76617232 00464c41 5f4c7961 705f685f var2.FLA_Lyap_h_ │ │ │ │ - 0x00044ff4 6f707a5f 76617232 00464c41 5f4c7961 opz_var2.FLA_Lya │ │ │ │ - 0x00045004 705f685f 6f70735f 76617233 00464c41 p_h_ops_var3.FLA │ │ │ │ - 0x00045014 5f4c7961 705f685f 6f70645f 76617233 _Lyap_h_opd_var3 │ │ │ │ + 0x00044fe4 76617233 00464c41 5f4c7961 705f685f var3.FLA_Lyap_h_ │ │ │ │ + 0x00044ff4 6f707a5f 76617233 00464c41 5f4c7961 opz_var3.FLA_Lya │ │ │ │ + 0x00045004 705f685f 6f70735f 76617234 00464c41 p_h_ops_var4.FLA │ │ │ │ + 0x00045014 5f4c7961 705f685f 6f70645f 76617234 _Lyap_h_opd_var4 │ │ │ │ 0x00045024 00464c41 5f4c7961 705f685f 6f70635f .FLA_Lyap_h_opc_ │ │ │ │ - 0x00045034 76617233 00464c41 5f4c7961 705f685f var3.FLA_Lyap_h_ │ │ │ │ - 0x00045044 6f707a5f 76617233 00464c41 5f4c7961 opz_var3.FLA_Lya │ │ │ │ + 0x00045034 76617234 00464c41 5f4c7961 705f685f var4.FLA_Lyap_h_ │ │ │ │ + 0x00045044 6f707a5f 76617234 00464c41 5f4c7961 opz_var4.FLA_Lya │ │ │ │ 0x00045054 705f6e5f 6f70735f 76617231 00464c41 p_n_ops_var1.FLA │ │ │ │ 0x00045064 5f4c7961 705f6e5f 6f70645f 76617231 _Lyap_n_opd_var1 │ │ │ │ 0x00045074 00464c41 5f4c7961 705f6e5f 6f70635f .FLA_Lyap_n_opc_ │ │ │ │ 0x00045084 76617231 00464c41 5f4c7961 705f6e5f var1.FLA_Lyap_n_ │ │ │ │ 0x00045094 6f707a5f 76617231 00464c41 5f4c7961 opz_var1.FLA_Lya │ │ │ │ 0x000450a4 705f6e5f 6f70735f 76617234 00464c41 p_n_ops_var4.FLA │ │ │ │ 0x000450b4 5f4c7961 705f6e5f 6f70645f 76617234 _Lyap_n_opd_var4 │ │ │ │ @@ -7114,42 +7114,42 @@ │ │ │ │ 0x000452d4 6c6b5f76 61723500 464c415f 53796c76 lk_var5.FLA_Sylv │ │ │ │ 0x000452e4 5f68685f 626c6b5f 76617234 00464c41 _hh_blk_var4.FLA │ │ │ │ 0x000452f4 5f53796c 765f6868 5f626c6b 5f766172 _Sylv_hh_blk_var │ │ │ │ 0x00045304 3300464c 415f5379 6c765f68 685f626c 3.FLA_Sylv_hh_bl │ │ │ │ 0x00045314 6b5f7661 72320046 4c415f53 796c765f k_var2.FLA_Sylv_ │ │ │ │ 0x00045324 68685f62 6c6b5f76 61723100 464c415f hh_blk_var1.FLA_ │ │ │ │ 0x00045334 53796c76 5f68685f 6f70745f 76617231 Sylv_hh_opt_var1 │ │ │ │ - 0x00045344 00464c41 5f53796c 765f6e68 00464c41 .FLA_Sylv_nh.FLA │ │ │ │ - 0x00045354 5f53796c 765f686e 00464c41 5f53796c _Sylv_hn.FLA_Syl │ │ │ │ - 0x00045364 765f6e6e 00464c41 5f53796c 765f686e v_nn.FLA_Sylv_hn │ │ │ │ - 0x00045374 5f626c6b 5f766172 31380046 4c415f53 _blk_var18.FLA_S │ │ │ │ - 0x00045384 796c765f 686e5f62 6c6b5f76 61723137 ylv_hn_blk_var17 │ │ │ │ - 0x00045394 00464c41 5f53796c 765f686e 5f626c6b .FLA_Sylv_hn_blk │ │ │ │ - 0x000453a4 5f766172 31360046 4c415f53 796c765f _var16.FLA_Sylv_ │ │ │ │ - 0x000453b4 686e5f62 6c6b5f76 61723135 00464c41 hn_blk_var15.FLA │ │ │ │ - 0x000453c4 5f53796c 765f686e 5f626c6b 5f766172 _Sylv_hn_blk_var │ │ │ │ - 0x000453d4 31340046 4c415f53 796c765f 686e5f62 14.FLA_Sylv_hn_b │ │ │ │ - 0x000453e4 6c6b5f76 61723133 00464c41 5f53796c lk_var13.FLA_Syl │ │ │ │ - 0x000453f4 765f686e 5f626c6b 5f766172 31320046 v_hn_blk_var12.F │ │ │ │ - 0x00045404 4c415f53 796c765f 686e5f62 6c6b5f76 LA_Sylv_hn_blk_v │ │ │ │ - 0x00045414 61723131 00464c41 5f53796c 765f686e ar11.FLA_Sylv_hn │ │ │ │ - 0x00045424 5f626c6b 5f766172 31300046 4c415f53 _blk_var10.FLA_S │ │ │ │ - 0x00045434 796c765f 686e5f62 6c6b5f76 61723900 ylv_hn_blk_var9. │ │ │ │ - 0x00045444 464c415f 53796c76 5f686e5f 626c6b5f FLA_Sylv_hn_blk_ │ │ │ │ - 0x00045454 76617238 00464c41 5f53796c 765f686e var8.FLA_Sylv_hn │ │ │ │ - 0x00045464 5f626c6b 5f766172 3700464c 415f5379 _blk_var7.FLA_Sy │ │ │ │ - 0x00045474 6c765f68 6e5f626c 6b5f7661 72360046 lv_hn_blk_var6.F │ │ │ │ - 0x00045484 4c415f53 796c765f 686e5f62 6c6b5f76 LA_Sylv_hn_blk_v │ │ │ │ - 0x00045494 61723500 464c415f 53796c76 5f686e5f ar5.FLA_Sylv_hn_ │ │ │ │ - 0x000454a4 626c6b5f 76617234 00464c41 5f53796c blk_var4.FLA_Syl │ │ │ │ - 0x000454b4 765f686e 5f626c6b 5f766172 3300464c v_hn_blk_var3.FL │ │ │ │ - 0x000454c4 415f5379 6c765f68 6e5f626c 6b5f7661 A_Sylv_hn_blk_va │ │ │ │ - 0x000454d4 72320046 4c415f53 796c765f 686e5f62 r2.FLA_Sylv_hn_b │ │ │ │ - 0x000454e4 6c6b5f76 61723100 464c415f 53796c76 lk_var1.FLA_Sylv │ │ │ │ - 0x000454f4 5f686e5f 6f70745f 76617231 00464c41 _hn_opt_var1.FLA │ │ │ │ + 0x00045344 00464c41 5f53796c 765f686e 00464c41 .FLA_Sylv_hn.FLA │ │ │ │ + 0x00045354 5f53796c 765f686e 5f626c6b 5f766172 _Sylv_hn_blk_var │ │ │ │ + 0x00045364 31380046 4c415f53 796c765f 686e5f62 18.FLA_Sylv_hn_b │ │ │ │ + 0x00045374 6c6b5f76 61723137 00464c41 5f53796c lk_var17.FLA_Syl │ │ │ │ + 0x00045384 765f686e 5f626c6b 5f766172 31360046 v_hn_blk_var16.F │ │ │ │ + 0x00045394 4c415f53 796c765f 686e5f62 6c6b5f76 LA_Sylv_hn_blk_v │ │ │ │ + 0x000453a4 61723135 00464c41 5f53796c 765f686e ar15.FLA_Sylv_hn │ │ │ │ + 0x000453b4 5f626c6b 5f766172 31340046 4c415f53 _blk_var14.FLA_S │ │ │ │ + 0x000453c4 796c765f 686e5f62 6c6b5f76 61723133 ylv_hn_blk_var13 │ │ │ │ + 0x000453d4 00464c41 5f53796c 765f686e 5f626c6b .FLA_Sylv_hn_blk │ │ │ │ + 0x000453e4 5f766172 31320046 4c415f53 796c765f _var12.FLA_Sylv_ │ │ │ │ + 0x000453f4 686e5f62 6c6b5f76 61723131 00464c41 hn_blk_var11.FLA │ │ │ │ + 0x00045404 5f53796c 765f686e 5f626c6b 5f766172 _Sylv_hn_blk_var │ │ │ │ + 0x00045414 31300046 4c415f53 796c765f 686e5f62 10.FLA_Sylv_hn_b │ │ │ │ + 0x00045424 6c6b5f76 61723900 464c415f 53796c76 lk_var9.FLA_Sylv │ │ │ │ + 0x00045434 5f686e5f 626c6b5f 76617238 00464c41 _hn_blk_var8.FLA │ │ │ │ + 0x00045444 5f53796c 765f686e 5f626c6b 5f766172 _Sylv_hn_blk_var │ │ │ │ + 0x00045454 3700464c 415f5379 6c765f68 6e5f626c 7.FLA_Sylv_hn_bl │ │ │ │ + 0x00045464 6b5f7661 72360046 4c415f53 796c765f k_var6.FLA_Sylv_ │ │ │ │ + 0x00045474 686e5f62 6c6b5f76 61723500 464c415f hn_blk_var5.FLA_ │ │ │ │ + 0x00045484 53796c76 5f686e5f 626c6b5f 76617234 Sylv_hn_blk_var4 │ │ │ │ + 0x00045494 00464c41 5f53796c 765f686e 5f626c6b .FLA_Sylv_hn_blk │ │ │ │ + 0x000454a4 5f766172 3300464c 415f5379 6c765f68 _var3.FLA_Sylv_h │ │ │ │ + 0x000454b4 6e5f626c 6b5f7661 72320046 4c415f53 n_blk_var2.FLA_S │ │ │ │ + 0x000454c4 796c765f 686e5f62 6c6b5f76 61723100 ylv_hn_blk_var1. │ │ │ │ + 0x000454d4 464c415f 53796c76 5f686e5f 6f70745f FLA_Sylv_hn_opt_ │ │ │ │ + 0x000454e4 76617231 00464c41 5f53796c 765f6e68 var1.FLA_Sylv_nh │ │ │ │ + 0x000454f4 00464c41 5f53796c 765f6e6e 00464c41 .FLA_Sylv_nn.FLA │ │ │ │ 0x00045504 5f53796c 765f6e68 5f626c6b 5f766172 _Sylv_nh_blk_var │ │ │ │ 0x00045514 31380046 4c415f53 796c765f 6e685f62 18.FLA_Sylv_nh_b │ │ │ │ 0x00045524 6c6b5f76 61723137 00464c41 5f53796c lk_var17.FLA_Syl │ │ │ │ 0x00045534 765f6e68 5f626c6b 5f766172 31360046 v_nh_blk_var16.F │ │ │ │ 0x00045544 4c415f53 796c765f 6e685f62 6c6b5f76 LA_Sylv_nh_blk_v │ │ │ │ 0x00045554 61723135 00464c41 5f53796c 765f6e68 ar15.FLA_Sylv_nh │ │ │ │ 0x00045564 5f626c6b 5f766172 31340046 4c415f53 _blk_var14.FLA_S │ │ │ │ @@ -7211,22 +7211,22 @@ │ │ │ │ 0x000458e4 6c765f68 685f6f70 7a5f7661 72310046 lv_hh_opz_var1.F │ │ │ │ 0x000458f4 4c415f53 796c765f 68685f6f 70745f76 LA_Sylv_hh_opt_v │ │ │ │ 0x00045904 61723135 00464c41 5f53796c 765f6868 ar15.FLA_Sylv_hh │ │ │ │ 0x00045914 5f6f7074 5f766172 31360046 4c415f53 _opt_var16.FLA_S │ │ │ │ 0x00045924 796c765f 68685f6f 70745f76 61723137 ylv_hh_opt_var17 │ │ │ │ 0x00045934 00464c41 5f53796c 765f6868 5f6f7074 .FLA_Sylv_hh_opt │ │ │ │ 0x00045944 5f766172 31380046 4c415f53 796c765f _var18.FLA_Sylv_ │ │ │ │ - 0x00045954 68685f6f 70745f76 61723200 464c415f hh_opt_var2.FLA_ │ │ │ │ - 0x00045964 53796c76 5f68685f 6f70745f 76617233 Sylv_hh_opt_var3 │ │ │ │ + 0x00045954 68685f6f 70745f76 61723300 464c415f hh_opt_var3.FLA_ │ │ │ │ + 0x00045964 53796c76 5f68685f 6f70745f 76617232 Sylv_hh_opt_var2 │ │ │ │ 0x00045974 00464c41 5f53796c 765f6868 5f6f7074 .FLA_Sylv_hh_opt │ │ │ │ 0x00045984 5f766172 3400464c 415f5379 6c765f68 _var4.FLA_Sylv_h │ │ │ │ - 0x00045994 685f6f70 745f7661 72350046 4c415f53 h_opt_var5.FLA_S │ │ │ │ - 0x000459a4 796c765f 68685f6f 70745f76 61723600 ylv_hh_opt_var6. │ │ │ │ + 0x00045994 685f6f70 745f7661 72360046 4c415f53 h_opt_var6.FLA_S │ │ │ │ + 0x000459a4 796c765f 68685f6f 70745f76 61723700 ylv_hh_opt_var7. │ │ │ │ 0x000459b4 464c415f 53796c76 5f68685f 6f70745f FLA_Sylv_hh_opt_ │ │ │ │ - 0x000459c4 76617237 00464c41 5f53796c 765f6868 var7.FLA_Sylv_hh │ │ │ │ + 0x000459c4 76617235 00464c41 5f53796c 765f6868 var5.FLA_Sylv_hh │ │ │ │ 0x000459d4 5f6f7074 5f766172 3800464c 415f5379 _opt_var8.FLA_Sy │ │ │ │ 0x000459e4 6c765f68 685f6f70 745f7661 72390046 lv_hh_opt_var9.F │ │ │ │ 0x000459f4 4c415f53 796c765f 686e5f6f 70745f76 LA_Sylv_hn_opt_v │ │ │ │ 0x00045a04 61723130 00464c41 5f53796c 765f686e ar10.FLA_Sylv_hn │ │ │ │ 0x00045a14 5f6f7074 5f766172 31310046 4c415f53 _opt_var11.FLA_S │ │ │ │ 0x00045a24 796c765f 686e5f6f 70745f76 61723132 ylv_hn_opt_var12 │ │ │ │ 0x00045a34 00464c41 5f53796c 765f686e 5f6f7074 .FLA_Sylv_hn_opt │ │ │ │ @@ -7234,102 +7234,102 @@ │ │ │ │ 0x00045a54 686e5f6f 70745f76 61723134 00464c41 hn_opt_var14.FLA │ │ │ │ 0x00045a64 5f53796c 765f686e 5f6f7073 5f766172 _Sylv_hn_ops_var │ │ │ │ 0x00045a74 3100464c 415f5379 6c765f68 6e5f6f70 1.FLA_Sylv_hn_op │ │ │ │ 0x00045a84 645f7661 72310046 4c415f53 796c765f d_var1.FLA_Sylv_ │ │ │ │ 0x00045a94 686e5f6f 70635f76 61723100 464c415f hn_opc_var1.FLA_ │ │ │ │ 0x00045aa4 53796c76 5f686e5f 6f707a5f 76617231 Sylv_hn_opz_var1 │ │ │ │ 0x00045ab4 00464c41 5f53796c 765f686e 5f6f7074 .FLA_Sylv_hn_opt │ │ │ │ - 0x00045ac4 5f766172 31350046 4c415f53 796c765f _var15.FLA_Sylv_ │ │ │ │ - 0x00045ad4 686e5f6f 70745f76 61723136 00464c41 hn_opt_var16.FLA │ │ │ │ + 0x00045ac4 5f766172 31360046 4c415f53 796c765f _var16.FLA_Sylv_ │ │ │ │ + 0x00045ad4 686e5f6f 70745f76 61723137 00464c41 hn_opt_var17.FLA │ │ │ │ 0x00045ae4 5f53796c 765f686e 5f6f7074 5f766172 _Sylv_hn_opt_var │ │ │ │ - 0x00045af4 31370046 4c415f53 796c765f 686e5f6f 17.FLA_Sylv_hn_o │ │ │ │ - 0x00045b04 70745f76 61723138 00464c41 5f53796c pt_var18.FLA_Syl │ │ │ │ - 0x00045b14 765f686e 5f6f7074 5f766172 3200464c v_hn_opt_var2.FL │ │ │ │ + 0x00045af4 31380046 4c415f53 796c765f 686e5f6f 18.FLA_Sylv_hn_o │ │ │ │ + 0x00045b04 70745f76 61723200 464c415f 53796c76 pt_var2.FLA_Sylv │ │ │ │ + 0x00045b14 5f686e5f 6f70745f 76617231 3500464c _hn_opt_var15.FL │ │ │ │ 0x00045b24 415f5379 6c765f68 6e5f6f70 745f7661 A_Sylv_hn_opt_va │ │ │ │ - 0x00045b34 72330046 4c415f53 796c765f 686e5f6f r3.FLA_Sylv_hn_o │ │ │ │ - 0x00045b44 70745f76 61723400 464c415f 53796c76 pt_var4.FLA_Sylv │ │ │ │ + 0x00045b34 72340046 4c415f53 796c765f 686e5f6f r4.FLA_Sylv_hn_o │ │ │ │ + 0x00045b44 70745f76 61723300 464c415f 53796c76 pt_var3.FLA_Sylv │ │ │ │ 0x00045b54 5f686e5f 6f70745f 76617235 00464c41 _hn_opt_var5.FLA │ │ │ │ 0x00045b64 5f53796c 765f686e 5f6f7074 5f766172 _Sylv_hn_opt_var │ │ │ │ 0x00045b74 3600464c 415f5379 6c765f68 6e5f6f70 6.FLA_Sylv_hn_op │ │ │ │ 0x00045b84 745f7661 72370046 4c415f53 796c765f t_var7.FLA_Sylv_ │ │ │ │ - 0x00045b94 686e5f6f 70745f76 61723800 464c415f hn_opt_var8.FLA_ │ │ │ │ - 0x00045ba4 53796c76 5f686e5f 6f70745f 76617239 Sylv_hn_opt_var9 │ │ │ │ + 0x00045b94 686e5f6f 70745f76 61723900 464c415f hn_opt_var9.FLA_ │ │ │ │ + 0x00045ba4 53796c76 5f686e5f 6f70745f 76617238 Sylv_hn_opt_var8 │ │ │ │ 0x00045bb4 00464c41 5f53796c 765f6e68 5f6f7074 .FLA_Sylv_nh_opt │ │ │ │ 0x00045bc4 5f766172 31300046 4c415f53 796c765f _var10.FLA_Sylv_ │ │ │ │ 0x00045bd4 6e685f6f 70745f76 61723131 00464c41 nh_opt_var11.FLA │ │ │ │ 0x00045be4 5f53796c 765f6e68 5f6f7074 5f766172 _Sylv_nh_opt_var │ │ │ │ 0x00045bf4 31320046 4c415f53 796c765f 6e685f6f 12.FLA_Sylv_nh_o │ │ │ │ 0x00045c04 70745f76 61723133 00464c41 5f53796c pt_var13.FLA_Syl │ │ │ │ 0x00045c14 765f6e68 5f6f7074 5f766172 31340046 v_nh_opt_var14.F │ │ │ │ 0x00045c24 4c415f53 796c765f 6e685f6f 70745f76 LA_Sylv_nh_opt_v │ │ │ │ 0x00045c34 61723135 00464c41 5f53796c 765f6e68 ar15.FLA_Sylv_nh │ │ │ │ - 0x00045c44 5f6f7073 5f766172 3100464c 415f5379 _ops_var1.FLA_Sy │ │ │ │ - 0x00045c54 6c765f6e 685f6f70 645f7661 72310046 lv_nh_opd_var1.F │ │ │ │ - 0x00045c64 4c415f53 796c765f 6e685f6f 70635f76 LA_Sylv_nh_opc_v │ │ │ │ - 0x00045c74 61723100 464c415f 53796c76 5f6e685f ar1.FLA_Sylv_nh_ │ │ │ │ - 0x00045c84 6f707a5f 76617231 00464c41 5f53796c opz_var1.FLA_Syl │ │ │ │ - 0x00045c94 765f6e68 5f6f7074 5f766172 31360046 v_nh_opt_var16.F │ │ │ │ - 0x00045ca4 4c415f53 796c765f 6e685f6f 70745f76 LA_Sylv_nh_opt_v │ │ │ │ - 0x00045cb4 61723137 00464c41 5f53796c 765f6e68 ar17.FLA_Sylv_nh │ │ │ │ + 0x00045c44 5f6f7074 5f766172 31360046 4c415f53 _opt_var16.FLA_S │ │ │ │ + 0x00045c54 796c765f 6e685f6f 70745f76 61723137 ylv_nh_opt_var17 │ │ │ │ + 0x00045c64 00464c41 5f53796c 765f6e68 5f6f7073 .FLA_Sylv_nh_ops │ │ │ │ + 0x00045c74 5f766172 3100464c 415f5379 6c765f6e _var1.FLA_Sylv_n │ │ │ │ + 0x00045c84 685f6f70 645f7661 72310046 4c415f53 h_opd_var1.FLA_S │ │ │ │ + 0x00045c94 796c765f 6e685f6f 70635f76 61723100 ylv_nh_opc_var1. │ │ │ │ + 0x00045ca4 464c415f 53796c76 5f6e685f 6f707a5f FLA_Sylv_nh_opz_ │ │ │ │ + 0x00045cb4 76617231 00464c41 5f53796c 765f6e68 var1.FLA_Sylv_nh │ │ │ │ 0x00045cc4 5f6f7074 5f766172 31380046 4c415f53 _opt_var18.FLA_S │ │ │ │ - 0x00045cd4 796c765f 6e685f6f 70745f76 61723200 ylv_nh_opt_var2. │ │ │ │ + 0x00045cd4 796c765f 6e685f6f 70745f76 61723300 ylv_nh_opt_var3. │ │ │ │ 0x00045ce4 464c415f 53796c76 5f6e685f 6f70745f FLA_Sylv_nh_opt_ │ │ │ │ - 0x00045cf4 76617233 00464c41 5f53796c 765f6e68 var3.FLA_Sylv_nh │ │ │ │ + 0x00045cf4 76617232 00464c41 5f53796c 765f6e68 var2.FLA_Sylv_nh │ │ │ │ 0x00045d04 5f6f7074 5f766172 3400464c 415f5379 _opt_var4.FLA_Sy │ │ │ │ 0x00045d14 6c765f6e 685f6f70 745f7661 72350046 lv_nh_opt_var5.F │ │ │ │ 0x00045d24 4c415f53 796c765f 6e685f6f 70745f76 LA_Sylv_nh_opt_v │ │ │ │ 0x00045d34 61723600 464c415f 53796c76 5f6e685f ar6.FLA_Sylv_nh_ │ │ │ │ - 0x00045d44 6f70745f 76617237 00464c41 5f53796c opt_var7.FLA_Syl │ │ │ │ - 0x00045d54 765f6e68 5f6f7074 5f766172 3800464c v_nh_opt_var8.FL │ │ │ │ + 0x00045d44 6f70745f 76617238 00464c41 5f53796c opt_var8.FLA_Syl │ │ │ │ + 0x00045d54 765f6e68 5f6f7074 5f766172 3700464c v_nh_opt_var7.FL │ │ │ │ 0x00045d64 415f5379 6c765f6e 685f6f70 745f7661 A_Sylv_nh_opt_va │ │ │ │ 0x00045d74 72390046 4c415f53 796c765f 6e6e5f6f r9.FLA_Sylv_nn_o │ │ │ │ 0x00045d84 70745f76 61723130 00464c41 5f53796c pt_var10.FLA_Syl │ │ │ │ 0x00045d94 765f6e6e 5f6f7074 5f766172 31310046 v_nn_opt_var11.F │ │ │ │ 0x00045da4 4c415f53 796c765f 6e6e5f6f 70745f76 LA_Sylv_nn_opt_v │ │ │ │ 0x00045db4 61723132 00464c41 5f53796c 765f6e6e ar12.FLA_Sylv_nn │ │ │ │ 0x00045dc4 5f6f7074 5f766172 31330046 4c415f53 _opt_var13.FLA_S │ │ │ │ - 0x00045dd4 796c765f 6e6e5f6f 70745f76 61723134 ylv_nn_opt_var14 │ │ │ │ - 0x00045de4 00464c41 5f53796c 765f6e6e 5f6f7073 .FLA_Sylv_nn_ops │ │ │ │ - 0x00045df4 5f766172 3100464c 415f5379 6c765f6e _var1.FLA_Sylv_n │ │ │ │ - 0x00045e04 6e5f6f70 645f7661 72310046 4c415f53 n_opd_var1.FLA_S │ │ │ │ - 0x00045e14 796c765f 6e6e5f6f 70635f76 61723100 ylv_nn_opc_var1. │ │ │ │ - 0x00045e24 464c415f 53796c76 5f6e6e5f 6f707a5f FLA_Sylv_nn_opz_ │ │ │ │ - 0x00045e34 76617231 00464c41 5f53796c 765f6e6e var1.FLA_Sylv_nn │ │ │ │ - 0x00045e44 5f6f7074 5f766172 31350046 4c415f53 _opt_var15.FLA_S │ │ │ │ - 0x00045e54 796c765f 6e6e5f6f 70745f76 61723136 ylv_nn_opt_var16 │ │ │ │ + 0x00045dd4 796c765f 6e6e5f6f 70745f76 61723135 ylv_nn_opt_var15 │ │ │ │ + 0x00045de4 00464c41 5f53796c 765f6e6e 5f6f7074 .FLA_Sylv_nn_opt │ │ │ │ + 0x00045df4 5f766172 31360046 4c415f53 796c765f _var16.FLA_Sylv_ │ │ │ │ + 0x00045e04 6e6e5f6f 70735f76 61723100 464c415f nn_ops_var1.FLA_ │ │ │ │ + 0x00045e14 53796c76 5f6e6e5f 6f70645f 76617231 Sylv_nn_opd_var1 │ │ │ │ + 0x00045e24 00464c41 5f53796c 765f6e6e 5f6f7063 .FLA_Sylv_nn_opc │ │ │ │ + 0x00045e34 5f766172 3100464c 415f5379 6c765f6e _var1.FLA_Sylv_n │ │ │ │ + 0x00045e44 6e5f6f70 7a5f7661 72310046 4c415f53 n_opz_var1.FLA_S │ │ │ │ + 0x00045e54 796c765f 6e6e5f6f 70745f76 61723134 ylv_nn_opt_var14 │ │ │ │ 0x00045e64 00464c41 5f53796c 765f6e6e 5f6f7074 .FLA_Sylv_nn_opt │ │ │ │ 0x00045e74 5f766172 31370046 4c415f53 796c765f _var17.FLA_Sylv_ │ │ │ │ 0x00045e84 6e6e5f6f 70745f76 61723138 00464c41 nn_opt_var18.FLA │ │ │ │ 0x00045e94 5f53796c 765f6e6e 5f6f7074 5f766172 _Sylv_nn_opt_var │ │ │ │ 0x00045ea4 3200464c 415f5379 6c765f6e 6e5f6f70 2.FLA_Sylv_nn_op │ │ │ │ 0x00045eb4 745f7661 72330046 4c415f53 796c765f t_var3.FLA_Sylv_ │ │ │ │ 0x00045ec4 6e6e5f6f 70745f76 61723400 464c415f nn_opt_var4.FLA_ │ │ │ │ - 0x00045ed4 53796c76 5f6e6e5f 6f70745f 76617235 Sylv_nn_opt_var5 │ │ │ │ + 0x00045ed4 53796c76 5f6e6e5f 6f70745f 76617236 Sylv_nn_opt_var6 │ │ │ │ 0x00045ee4 00464c41 5f53796c 765f6e6e 5f6f7074 .FLA_Sylv_nn_opt │ │ │ │ - 0x00045ef4 5f766172 3600464c 415f5379 6c765f6e _var6.FLA_Sylv_n │ │ │ │ - 0x00045f04 6e5f6f70 745f7661 72370046 4c415f53 n_opt_var7.FLA_S │ │ │ │ - 0x00045f14 796c765f 6e6e5f6f 70745f76 61723800 ylv_nn_opt_var8. │ │ │ │ + 0x00045ef4 5f766172 3700464c 415f5379 6c765f6e _var7.FLA_Sylv_n │ │ │ │ + 0x00045f04 6e5f6f70 745f7661 72380046 4c415f53 n_opt_var8.FLA_S │ │ │ │ + 0x00045f14 796c765f 6e6e5f6f 70745f76 61723500 ylv_nn_opt_var5. │ │ │ │ 0x00045f24 464c415f 53796c76 5f6e6e5f 6f70745f FLA_Sylv_nn_opt_ │ │ │ │ 0x00045f34 76617239 00464c41 5f416363 756d5f54 var9.FLA_Accum_T │ │ │ │ 0x00045f44 5f55545f 66635f62 6c6b5f76 61723200 _UT_fc_blk_var2. │ │ │ │ 0x00045f54 464c415f 41636375 6d5f545f 55545f66 FLA_Accum_T_UT_f │ │ │ │ 0x00045f64 635f6f70 745f7661 72310046 4c415f41 c_opt_var1.FLA_A │ │ │ │ - 0x00045f74 6363756d 5f545f55 545f6663 5f756e62 ccum_T_UT_fc_unb │ │ │ │ + 0x00045f74 6363756d 5f545f55 545f6663 5f6f7073 ccum_T_UT_fc_ops │ │ │ │ 0x00045f84 5f766172 3100464c 415f4163 63756d5f _var1.FLA_Accum_ │ │ │ │ - 0x00045f94 545f5554 5f696e74 65726e61 6c00464c T_UT_internal.FL │ │ │ │ - 0x00045fa4 415f4163 63756d5f 545f5554 5f66635f A_Accum_T_UT_fc_ │ │ │ │ - 0x00045fb4 6f70735f 76617231 00464c41 5f416363 ops_var1.FLA_Acc │ │ │ │ - 0x00045fc4 756d5f54 5f55545f 66635f6f 70645f76 um_T_UT_fc_opd_v │ │ │ │ - 0x00045fd4 61723100 464c415f 41636375 6d5f545f ar1.FLA_Accum_T_ │ │ │ │ - 0x00045fe4 55545f66 635f6f70 635f7661 72310046 UT_fc_opc_var1.F │ │ │ │ - 0x00045ff4 4c415f41 6363756d 5f545f55 545f6663 LA_Accum_T_UT_fc │ │ │ │ - 0x00046004 5f6f707a 5f766172 3100464c 415f4163 _opz_var1.FLA_Ac │ │ │ │ - 0x00046014 63756d5f 545f5554 5f66725f 626c6b5f cum_T_UT_fr_blk_ │ │ │ │ - 0x00046024 76617232 00464c41 5f416363 756d5f54 var2.FLA_Accum_T │ │ │ │ - 0x00046034 5f55545f 66725f6f 70745f76 61723100 _UT_fr_opt_var1. │ │ │ │ + 0x00045f94 545f5554 5f66635f 6f70645f 76617231 T_UT_fc_opd_var1 │ │ │ │ + 0x00045fa4 00464c41 5f416363 756d5f54 5f55545f .FLA_Accum_T_UT_ │ │ │ │ + 0x00045fb4 66635f6f 70635f76 61723100 464c415f fc_opc_var1.FLA_ │ │ │ │ + 0x00045fc4 41636375 6d5f545f 55545f66 635f6f70 Accum_T_UT_fc_op │ │ │ │ + 0x00045fd4 7a5f7661 72310046 4c415f41 6363756d z_var1.FLA_Accum │ │ │ │ + 0x00045fe4 5f545f55 545f6672 5f626c6b 5f766172 _T_UT_fr_blk_var │ │ │ │ + 0x00045ff4 3200464c 415f4163 63756d5f 545f5554 2.FLA_Accum_T_UT │ │ │ │ + 0x00046004 5f66725f 6f70745f 76617231 00464c41 _fr_opt_var1.FLA │ │ │ │ + 0x00046014 5f416363 756d5f54 5f55545f 66635f75 _Accum_T_UT_fc_u │ │ │ │ + 0x00046024 6e625f76 61723100 464c415f 41636375 nb_var1.FLA_Accu │ │ │ │ + 0x00046034 6d5f545f 55545f69 6e746572 6e616c00 m_T_UT_internal. │ │ │ │ 0x00046044 464c415f 41636375 6d5f545f 55545f66 FLA_Accum_T_UT_f │ │ │ │ 0x00046054 725f756e 625f7661 72310046 4c415f41 r_unb_var1.FLA_A │ │ │ │ 0x00046064 6363756d 5f545f55 545f6672 5f6f7073 ccum_T_UT_fr_ops │ │ │ │ 0x00046074 5f766172 3100464c 415f4163 63756d5f _var1.FLA_Accum_ │ │ │ │ 0x00046084 545f5554 5f66725f 6f70645f 76617231 T_UT_fr_opd_var1 │ │ │ │ 0x00046094 00464c41 5f416363 756d5f54 5f55545f .FLA_Accum_T_UT_ │ │ │ │ 0x000460a4 66725f6f 70635f76 61723100 464c415f fr_opc_var1.FLA_ │ │ │ │ @@ -7346,19 +7346,19 @@ │ │ │ │ 0x00046154 6e635f61 70706c79 5f70616e 656c7300 nc_apply_panels. │ │ │ │ 0x00046164 464c415f 4170706c 795f4341 515f5554 FLA_Apply_CAQ_UT │ │ │ │ 0x00046174 5f696e63 5f696e74 65726e61 6c00464c _inc_internal.FL │ │ │ │ 0x00046184 415f4170 706c795f 4341515f 55545f69 A_Apply_CAQ_UT_i │ │ │ │ 0x00046194 6e635f6c 68666300 464c415f 4170706c nc_lhfc.FLA_Appl │ │ │ │ 0x000461a4 795f4341 515f5554 5f696e63 5f6c6866 y_CAQ_UT_inc_lhf │ │ │ │ 0x000461b4 635f626c 6b5f7661 72310046 4c415f41 c_blk_var1.FLA_A │ │ │ │ - 0x000461c4 70706c79 5f470046 4c415f41 70706c79 pply_G.FLA_Apply │ │ │ │ - 0x000461d4 5f475f69 6e746572 6e616c00 464c415f _G_internal.FLA_ │ │ │ │ - 0x000461e4 4170706c 795f475f 72665f6f 70745f76 Apply_G_rf_opt_v │ │ │ │ - 0x000461f4 61723100 464c415f 4170706c 795f475f ar1.FLA_Apply_G_ │ │ │ │ - 0x00046204 6c665f6f 70745f76 61723100 464c415f lf_opt_var1.FLA_ │ │ │ │ + 0x000461c4 70706c79 5f475f69 6e746572 6e616c00 pply_G_internal. │ │ │ │ + 0x000461d4 464c415f 4170706c 795f475f 72665f6f FLA_Apply_G_rf_o │ │ │ │ + 0x000461e4 70745f76 61723100 464c415f 4170706c pt_var1.FLA_Appl │ │ │ │ + 0x000461f4 795f475f 6c665f6f 70745f76 61723100 y_G_lf_opt_var1. │ │ │ │ + 0x00046204 464c415f 4170706c 795f4700 464c415f FLA_Apply_G.FLA_ │ │ │ │ 0x00046214 47697665 6e73325f 6f707300 464c415f Givens2_ops.FLA_ │ │ │ │ 0x00046224 47697665 6e73325f 6f706400 464c415f Givens2_opd.FLA_ │ │ │ │ 0x00046234 47697665 6e733200 464c415f 4170706c Givens2.FLA_Appl │ │ │ │ 0x00046244 795f475f 6c665f62 6c6b5f76 61723300 y_G_lf_blk_var3. │ │ │ │ 0x00046254 464c415f 4170706c 795f475f 72665f6f FLA_Apply_G_rf_o │ │ │ │ 0x00046264 70635f76 61723100 464c415f 4170706c pc_var1.FLA_Appl │ │ │ │ 0x00046274 795f475f 72665f6f 707a5f76 61723100 y_G_rf_opz_var1. │ │ │ │ @@ -7376,30 +7376,30 @@ │ │ │ │ 0x00046334 795f475f 72665f61 73735f76 61723200 y_G_rf_ass_var2. │ │ │ │ 0x00046344 464c415f 4170706c 795f475f 72665f61 FLA_Apply_G_rf_a │ │ │ │ 0x00046354 73645f76 61723200 464c415f 4170706c sd_var2.FLA_Appl │ │ │ │ 0x00046364 795f475f 72665f61 73635f76 61723200 y_G_rf_asc_var2. │ │ │ │ 0x00046374 464c415f 4170706c 795f475f 72665f61 FLA_Apply_G_rf_a │ │ │ │ 0x00046384 737a5f76 61723200 464c415f 4170706c sz_var2.FLA_Appl │ │ │ │ 0x00046394 795f475f 72665f61 736d5f76 61723200 y_G_rf_asm_var2. │ │ │ │ - 0x000463a4 464c415f 4170706c 795f475f 72665f62 FLA_Apply_G_rf_b │ │ │ │ - 0x000463b4 6c735f76 61723100 464c415f 4170706c ls_var1.FLA_Appl │ │ │ │ - 0x000463c4 795f475f 72665f62 6c645f76 61723100 y_G_rf_bld_var1. │ │ │ │ - 0x000463d4 464c415f 4170706c 795f475f 72665f62 FLA_Apply_G_rf_b │ │ │ │ - 0x000463e4 6c635f76 61723100 464c415f 4170706c lc_var1.FLA_Appl │ │ │ │ - 0x000463f4 795f475f 72665f62 6c7a5f76 61723100 y_G_rf_blz_var1. │ │ │ │ - 0x00046404 464c415f 4170706c 795f475f 72665f62 FLA_Apply_G_rf_b │ │ │ │ - 0x00046414 6c6b5f76 61723100 464c415f 4170706c lk_var1.FLA_Appl │ │ │ │ - 0x00046424 795f475f 72665f61 73735f76 61723662 y_G_rf_ass_var6b │ │ │ │ - 0x00046434 00464c41 5f417070 6c795f47 5f72665f .FLA_Apply_G_rf_ │ │ │ │ - 0x00046444 6173645f 76617236 6200464c 415f4170 asd_var6b.FLA_Ap │ │ │ │ - 0x00046454 706c795f 475f7266 5f617363 5f766172 ply_G_rf_asc_var │ │ │ │ - 0x00046464 36620046 4c415f41 70706c79 5f475f72 6b.FLA_Apply_G_r │ │ │ │ - 0x00046474 665f6173 7a5f7661 72366200 464c415f f_asz_var6b.FLA_ │ │ │ │ - 0x00046484 4170706c 795f475f 72665f61 736d5f76 Apply_G_rf_asm_v │ │ │ │ - 0x00046494 61723662 00464c41 5f417070 6c795f47 ar6b.FLA_Apply_G │ │ │ │ + 0x000463a4 464c415f 4170706c 795f475f 72665f61 FLA_Apply_G_rf_a │ │ │ │ + 0x000463b4 73735f76 61723662 00464c41 5f417070 ss_var6b.FLA_App │ │ │ │ + 0x000463c4 6c795f47 5f72665f 6173645f 76617236 ly_G_rf_asd_var6 │ │ │ │ + 0x000463d4 6200464c 415f4170 706c795f 475f7266 b.FLA_Apply_G_rf │ │ │ │ + 0x000463e4 5f617363 5f766172 36620046 4c415f41 _asc_var6b.FLA_A │ │ │ │ + 0x000463f4 70706c79 5f475f72 665f6173 7a5f7661 pply_G_rf_asz_va │ │ │ │ + 0x00046404 72366200 464c415f 4170706c 795f475f r6b.FLA_Apply_G_ │ │ │ │ + 0x00046414 72665f61 736d5f76 61723662 00464c41 rf_asm_var6b.FLA │ │ │ │ + 0x00046424 5f417070 6c795f47 5f72665f 626c735f _Apply_G_rf_bls_ │ │ │ │ + 0x00046434 76617231 00464c41 5f417070 6c795f47 var1.FLA_Apply_G │ │ │ │ + 0x00046444 5f72665f 626c645f 76617231 00464c41 _rf_bld_var1.FLA │ │ │ │ + 0x00046454 5f417070 6c795f47 5f72665f 626c635f _Apply_G_rf_blc_ │ │ │ │ + 0x00046464 76617231 00464c41 5f417070 6c795f47 var1.FLA_Apply_G │ │ │ │ + 0x00046474 5f72665f 626c7a5f 76617231 00464c41 _rf_blz_var1.FLA │ │ │ │ + 0x00046484 5f417070 6c795f47 5f72665f 626c6b5f _Apply_G_rf_blk_ │ │ │ │ + 0x00046494 76617231 00464c41 5f417070 6c795f47 var1.FLA_Apply_G │ │ │ │ 0x000464a4 5f72665f 6173735f 76617239 6200464c _rf_ass_var9b.FL │ │ │ │ 0x000464b4 415f4170 706c795f 475f7266 5f617364 A_Apply_G_rf_asd │ │ │ │ 0x000464c4 5f766172 39620046 4c415f41 70706c79 _var9b.FLA_Apply │ │ │ │ 0x000464d4 5f475f72 665f6173 635f7661 72396200 _G_rf_asc_var9b. │ │ │ │ 0x000464e4 464c415f 4170706c 795f475f 72665f61 FLA_Apply_G_rf_a │ │ │ │ 0x000464f4 737a5f76 61723962 00464c41 5f417070 sz_var9b.FLA_App │ │ │ │ 0x00046504 6c795f47 5f72665f 61736d5f 76617239 ly_G_rf_asm_var9 │ │ │ │ @@ -7415,28 +7415,28 @@ │ │ │ │ 0x000465a4 735f7661 72320046 4c415f41 70706c79 s_var2.FLA_Apply │ │ │ │ 0x000465b4 5f475f72 665f626c 645f7661 72320046 _G_rf_bld_var2.F │ │ │ │ 0x000465c4 4c415f41 70706c79 5f475f72 665f626c LA_Apply_G_rf_bl │ │ │ │ 0x000465d4 635f7661 72320046 4c415f41 70706c79 c_var2.FLA_Apply │ │ │ │ 0x000465e4 5f475f72 665f626c 7a5f7661 72320046 _G_rf_blz_var2.F │ │ │ │ 0x000465f4 4c415f41 70706c79 5f475f72 665f626c LA_Apply_G_rf_bl │ │ │ │ 0x00046604 6b5f7661 72320046 4c415f41 70706c79 k_var2.FLA_Apply │ │ │ │ - 0x00046614 5f475f72 665f6f70 735f7661 72330046 _G_rf_ops_var3.F │ │ │ │ - 0x00046624 4c415f41 70706c79 5f475f72 665f6f70 LA_Apply_G_rf_op │ │ │ │ - 0x00046634 645f7661 72330046 4c415f41 70706c79 d_var3.FLA_Apply │ │ │ │ - 0x00046644 5f475f72 665f6f70 635f7661 72330046 _G_rf_opc_var3.F │ │ │ │ - 0x00046654 4c415f41 70706c79 5f475f72 665f6f70 LA_Apply_G_rf_op │ │ │ │ - 0x00046664 7a5f7661 72330046 4c415f41 70706c79 z_var3.FLA_Apply │ │ │ │ - 0x00046674 5f475f72 665f626c 6b5f7661 72330046 _G_rf_blk_var3.F │ │ │ │ - 0x00046684 4c415f41 70706c79 5f475f72 665f626c LA_Apply_G_rf_bl │ │ │ │ - 0x00046694 735f7661 72336200 464c415f 4170706c s_var3b.FLA_Appl │ │ │ │ - 0x000466a4 795f475f 72665f62 6c635f76 61723362 y_G_rf_blc_var3b │ │ │ │ - 0x000466b4 00464c41 5f417070 6c795f47 5f72665f .FLA_Apply_G_rf_ │ │ │ │ - 0x000466c4 626c7a5f 76617233 6200464c 415f4170 blz_var3b.FLA_Ap │ │ │ │ - 0x000466d4 706c795f 475f7266 5f626c6b 5f766172 ply_G_rf_blk_var │ │ │ │ - 0x000466e4 33620046 4c415f41 70706c79 5f475f72 3b.FLA_Apply_G_r │ │ │ │ + 0x00046614 5f475f72 665f626c 735f7661 72336200 _G_rf_bls_var3b. │ │ │ │ + 0x00046624 464c415f 4170706c 795f475f 72665f62 FLA_Apply_G_rf_b │ │ │ │ + 0x00046634 6c635f76 61723362 00464c41 5f417070 lc_var3b.FLA_App │ │ │ │ + 0x00046644 6c795f47 5f72665f 626c7a5f 76617233 ly_G_rf_blz_var3 │ │ │ │ + 0x00046654 6200464c 415f4170 706c795f 475f7266 b.FLA_Apply_G_rf │ │ │ │ + 0x00046664 5f626c6b 5f766172 33620046 4c415f41 _blk_var3b.FLA_A │ │ │ │ + 0x00046674 70706c79 5f475f72 665f6f70 735f7661 pply_G_rf_ops_va │ │ │ │ + 0x00046684 72330046 4c415f41 70706c79 5f475f72 r3.FLA_Apply_G_r │ │ │ │ + 0x00046694 665f6f70 645f7661 72330046 4c415f41 f_opd_var3.FLA_A │ │ │ │ + 0x000466a4 70706c79 5f475f72 665f6f70 635f7661 pply_G_rf_opc_va │ │ │ │ + 0x000466b4 72330046 4c415f41 70706c79 5f475f72 r3.FLA_Apply_G_r │ │ │ │ + 0x000466c4 665f6f70 7a5f7661 72330046 4c415f41 f_opz_var3.FLA_A │ │ │ │ + 0x000466d4 70706c79 5f475f72 665f626c 6b5f7661 pply_G_rf_blk_va │ │ │ │ + 0x000466e4 72330046 4c415f41 70706c79 5f475f72 r3.FLA_Apply_G_r │ │ │ │ 0x000466f4 665f626c 735f7661 72360046 4c415f41 f_bls_var6.FLA_A │ │ │ │ 0x00046704 70706c79 5f475f72 665f6173 735f7661 pply_G_rf_ass_va │ │ │ │ 0x00046714 72360046 4c415f41 70706c79 5f475f72 r6.FLA_Apply_G_r │ │ │ │ 0x00046724 665f626c 645f7661 72360046 4c415f41 f_bld_var6.FLA_A │ │ │ │ 0x00046734 70706c79 5f475f72 665f6173 645f7661 pply_G_rf_asd_va │ │ │ │ 0x00046744 72360046 4c415f41 70706c79 5f475f72 r6.FLA_Apply_G_r │ │ │ │ 0x00046754 665f626c 635f7661 72360046 4c415f41 f_blc_var6.FLA_A │ │ │ │ @@ -7479,74 +7479,74 @@ │ │ │ │ 0x000469a4 76617239 00464c41 5f417070 6c795f47 var9.FLA_Apply_G │ │ │ │ 0x000469b4 5f72665f 61736d5f 76617236 00464c41 _rf_asm_var6.FLA │ │ │ │ 0x000469c4 5f417070 6c795f48 325f5554 5f696e74 _Apply_H2_UT_int │ │ │ │ 0x000469d4 65726e61 6c00464c 415f4170 706c795f ernal.FLA_Apply_ │ │ │ │ 0x000469e4 48325f55 545f725f 6f70745f 76617231 H2_UT_r_opt_var1 │ │ │ │ 0x000469f4 00464c41 5f417070 6c795f48 325f5554 .FLA_Apply_H2_UT │ │ │ │ 0x00046a04 5f6c5f6f 70745f76 61723100 464c415f _l_opt_var1.FLA_ │ │ │ │ - 0x00046a14 4170706c 795f475f 72665f6f 70735f76 Apply_G_rf_ops_v │ │ │ │ - 0x00046a24 61723200 464c415f 4170706c 795f475f ar2.FLA_Apply_G_ │ │ │ │ - 0x00046a34 72665f6f 70645f76 61723200 464c415f rf_opd_var2.FLA_ │ │ │ │ - 0x00046a44 4170706c 795f475f 72665f6f 70635f76 Apply_G_rf_opc_v │ │ │ │ - 0x00046a54 61723200 464c415f 4170706c 795f475f ar2.FLA_Apply_G_ │ │ │ │ - 0x00046a64 72665f6f 707a5f76 61723200 464c415f rf_opz_var2.FLA_ │ │ │ │ - 0x00046a74 4170706c 795f475f 72665f6f 70745f76 Apply_G_rf_opt_v │ │ │ │ - 0x00046a84 61723200 464c415f 4170706c 795f4832 ar2.FLA_Apply_H2 │ │ │ │ - 0x00046a94 5f55545f 6c5f756e 625f7661 72310046 _UT_l_unb_var1.F │ │ │ │ - 0x00046aa4 4c415f41 70706c79 5f485544 5f55545f LA_Apply_HUD_UT_ │ │ │ │ - 0x00046ab4 696e7465 726e616c 00464c41 5f417070 internal.FLA_App │ │ │ │ - 0x00046ac4 6c795f48 325f5554 5f725f75 6e625f76 ly_H2_UT_r_unb_v │ │ │ │ - 0x00046ad4 61723100 464c415f 4170706c 795f4855 ar1.FLA_Apply_HU │ │ │ │ + 0x00046a14 4170706c 795f4832 5f55545f 6c5f756e Apply_H2_UT_l_un │ │ │ │ + 0x00046a24 625f7661 72310046 4c415f41 70706c79 b_var1.FLA_Apply │ │ │ │ + 0x00046a34 5f475f72 665f6f70 735f7661 72320046 _G_rf_ops_var2.F │ │ │ │ + 0x00046a44 4c415f41 70706c79 5f475f72 665f6f70 LA_Apply_G_rf_op │ │ │ │ + 0x00046a54 645f7661 72320046 4c415f41 70706c79 d_var2.FLA_Apply │ │ │ │ + 0x00046a64 5f475f72 665f6f70 635f7661 72320046 _G_rf_opc_var2.F │ │ │ │ + 0x00046a74 4c415f41 70706c79 5f475f72 665f6f70 LA_Apply_G_rf_op │ │ │ │ + 0x00046a84 7a5f7661 72320046 4c415f41 70706c79 z_var2.FLA_Apply │ │ │ │ + 0x00046a94 5f475f72 665f6f70 745f7661 72320046 _G_rf_opt_var2.F │ │ │ │ + 0x00046aa4 4c415f41 70706c79 5f48325f 55545f72 LA_Apply_H2_UT_r │ │ │ │ + 0x00046ab4 5f756e62 5f766172 3100464c 415f4170 _unb_var1.FLA_Ap │ │ │ │ + 0x00046ac4 706c795f 4855445f 55545f69 6e746572 ply_HUD_UT_inter │ │ │ │ + 0x00046ad4 6e616c00 464c415f 4170706c 795f4855 nal.FLA_Apply_HU │ │ │ │ 0x00046ae4 445f5554 5f6c5f6f 70745f76 61723100 D_UT_l_opt_var1. │ │ │ │ 0x00046af4 464c415f 4170706c 795f4855 445f5554 FLA_Apply_HUD_UT │ │ │ │ 0x00046b04 5f6c685f 756e625f 76617231 00464c41 _lh_unb_var1.FLA │ │ │ │ - 0x00046b14 5f417070 6c795f70 69766f74 735f6c6e _Apply_pivots_ln │ │ │ │ + 0x00046b14 5f417070 6c795f70 69766f74 735f7274 _Apply_pivots_rt │ │ │ │ 0x00046b24 00464c41 5f417070 6c795f70 69766f74 .FLA_Apply_pivot │ │ │ │ - 0x00046b34 735f6c6e 5f626c6b 5f766172 3200464c s_ln_blk_var2.FL │ │ │ │ - 0x00046b44 415f4170 706c795f 7069766f 74735f6c A_Apply_pivots_l │ │ │ │ - 0x00046b54 6e5f6f70 745f7661 72310046 4c415f41 n_opt_var1.FLA_A │ │ │ │ - 0x00046b64 70706c79 5f706976 6f74735f 6c6e5f62 pply_pivots_ln_b │ │ │ │ - 0x00046b74 6c6b5f76 61723100 464c415f 4170706c lk_var1.FLA_Appl │ │ │ │ - 0x00046b84 795f7069 766f7473 5f727400 464c415f y_pivots_rt.FLA_ │ │ │ │ - 0x00046b94 4170706c 795f7069 766f7473 5f726e00 Apply_pivots_rn. │ │ │ │ - 0x00046ba4 464c415f 4170706c 795f7069 766f7473 FLA_Apply_pivots │ │ │ │ - 0x00046bb4 5f6c7400 464c415f 4170706c 795f7069 _lt.FLA_Apply_pi │ │ │ │ - 0x00046bc4 766f7473 5f6c745f 6f70745f 76617231 vots_lt_opt_var1 │ │ │ │ + 0x00046b34 735f726e 00464c41 5f417070 6c795f70 s_rn.FLA_Apply_p │ │ │ │ + 0x00046b44 69766f74 735f6c74 00464c41 5f417070 ivots_lt.FLA_App │ │ │ │ + 0x00046b54 6c795f70 69766f74 735f6c6e 00464c41 ly_pivots_ln.FLA │ │ │ │ + 0x00046b64 5f417070 6c795f70 69766f74 735f6c74 _Apply_pivots_lt │ │ │ │ + 0x00046b74 5f6f7074 5f766172 3100464c 415f4170 _opt_var1.FLA_Ap │ │ │ │ + 0x00046b84 706c795f 7069766f 74735f72 6e5f6f70 ply_pivots_rn_op │ │ │ │ + 0x00046b94 745f7661 72310046 4c415f41 70706c79 t_var1.FLA_Apply │ │ │ │ + 0x00046ba4 5f706976 6f74735f 6c6e5f62 6c6b5f76 _pivots_ln_blk_v │ │ │ │ + 0x00046bb4 61723200 464c415f 4170706c 795f7069 ar2.FLA_Apply_pi │ │ │ │ + 0x00046bc4 766f7473 5f6c6e5f 6f70745f 76617231 vots_ln_opt_var1 │ │ │ │ 0x00046bd4 00464c41 5f417070 6c795f70 69766f74 .FLA_Apply_pivot │ │ │ │ - 0x00046be4 735f726e 5f6f7074 5f766172 3100464c s_rn_opt_var1.FL │ │ │ │ - 0x00046bf4 415f4170 706c795f 475f7266 5f617373 A_Apply_G_rf_ass │ │ │ │ - 0x00046c04 5f766172 3300464c 415f4170 706c795f _var3.FLA_Apply_ │ │ │ │ - 0x00046c14 475f7266 5f617364 5f766172 3300464c G_rf_asd_var3.FL │ │ │ │ - 0x00046c24 415f4170 706c795f 475f7266 5f617363 A_Apply_G_rf_asc │ │ │ │ - 0x00046c34 5f766172 3300464c 415f4170 706c795f _var3.FLA_Apply_ │ │ │ │ - 0x00046c44 475f7266 5f61737a 5f766172 3300464c G_rf_asz_var3.FL │ │ │ │ - 0x00046c54 415f4170 706c795f 475f7266 5f61736d A_Apply_G_rf_asm │ │ │ │ - 0x00046c64 5f766172 3300464c 415f4170 706c795f _var3.FLA_Apply_ │ │ │ │ - 0x00046c74 475f7266 5f6f7073 5f766172 3600464c G_rf_ops_var6.FL │ │ │ │ - 0x00046c84 415f4170 706c795f 475f7266 5f6f7064 A_Apply_G_rf_opd │ │ │ │ - 0x00046c94 5f766172 3600464c 415f4170 706c795f _var6.FLA_Apply_ │ │ │ │ - 0x00046ca4 475f7266 5f6f7063 5f766172 3600464c G_rf_opc_var6.FL │ │ │ │ - 0x00046cb4 415f4170 706c795f 475f7266 5f6f707a A_Apply_G_rf_opz │ │ │ │ - 0x00046cc4 5f766172 3600464c 415f4170 706c795f _var6.FLA_Apply_ │ │ │ │ - 0x00046cd4 475f7266 5f6f7074 5f766172 3600464c G_rf_opt_var6.FL │ │ │ │ + 0x00046be4 735f6c6e 5f626c6b 5f766172 3100464c s_ln_blk_var1.FL │ │ │ │ + 0x00046bf4 415f4170 706c795f 475f7266 5f6f7073 A_Apply_G_rf_ops │ │ │ │ + 0x00046c04 5f766172 3600464c 415f4170 706c795f _var6.FLA_Apply_ │ │ │ │ + 0x00046c14 475f7266 5f6f7064 5f766172 3600464c G_rf_opd_var6.FL │ │ │ │ + 0x00046c24 415f4170 706c795f 475f7266 5f6f7063 A_Apply_G_rf_opc │ │ │ │ + 0x00046c34 5f766172 3600464c 415f4170 706c795f _var6.FLA_Apply_ │ │ │ │ + 0x00046c44 475f7266 5f6f707a 5f766172 3600464c G_rf_opz_var6.FL │ │ │ │ + 0x00046c54 415f4170 706c795f 475f7266 5f6f7074 A_Apply_G_rf_opt │ │ │ │ + 0x00046c64 5f766172 3600464c 415f4170 706c795f _var6.FLA_Apply_ │ │ │ │ + 0x00046c74 475f7266 5f617373 5f766172 3300464c G_rf_ass_var3.FL │ │ │ │ + 0x00046c84 415f4170 706c795f 475f7266 5f617364 A_Apply_G_rf_asd │ │ │ │ + 0x00046c94 5f766172 3300464c 415f4170 706c795f _var3.FLA_Apply_ │ │ │ │ + 0x00046ca4 475f7266 5f617363 5f766172 3300464c G_rf_asc_var3.FL │ │ │ │ + 0x00046cb4 415f4170 706c795f 475f7266 5f61737a A_Apply_G_rf_asz │ │ │ │ + 0x00046cc4 5f766172 3300464c 415f4170 706c795f _var3.FLA_Apply_ │ │ │ │ + 0x00046cd4 475f7266 5f61736d 5f766172 3300464c G_rf_asm_var3.FL │ │ │ │ 0x00046ce4 415f4170 706c795f 7069766f 74735f72 A_Apply_pivots_r │ │ │ │ 0x00046cf4 745f6f70 745f7661 72310046 4c415f41 t_opt_var1.FLA_A │ │ │ │ 0x00046d04 70706c79 5f706976 6f74735f 6c6e5f6f pply_pivots_ln_o │ │ │ │ 0x00046d14 70695f76 61723100 464c4153 485f4170 pi_var1.FLASH_Ap │ │ │ │ 0x00046d24 706c795f 51325f55 5400464c 415f4170 ply_Q2_UT.FLA_Ap │ │ │ │ - 0x00046d34 706c795f 51325f55 545f6c68 66630046 ply_Q2_UT_lhfc.F │ │ │ │ - 0x00046d44 4c415f41 70706c79 5f51325f 55545f6c LA_Apply_Q2_UT_l │ │ │ │ - 0x00046d54 6e666300 464c415f 4170706c 795f475f nfc.FLA_Apply_G_ │ │ │ │ - 0x00046d64 72665f6f 70735f76 61723900 464c415f rf_ops_var9.FLA_ │ │ │ │ - 0x00046d74 4170706c 795f475f 72665f6f 70645f76 Apply_G_rf_opd_v │ │ │ │ - 0x00046d84 61723900 464c415f 4170706c 795f475f ar9.FLA_Apply_G_ │ │ │ │ - 0x00046d94 72665f6f 70635f76 61723900 464c415f rf_opc_var9.FLA_ │ │ │ │ - 0x00046da4 4170706c 795f475f 72665f6f 707a5f76 Apply_G_rf_opz_v │ │ │ │ - 0x00046db4 61723900 464c415f 4170706c 795f475f ar9.FLA_Apply_G_ │ │ │ │ - 0x00046dc4 72665f6f 70745f76 61723900 464c415f rf_opt_var9.FLA_ │ │ │ │ + 0x00046d34 706c795f 475f7266 5f6f7073 5f766172 ply_G_rf_ops_var │ │ │ │ + 0x00046d44 3900464c 415f4170 706c795f 475f7266 9.FLA_Apply_G_rf │ │ │ │ + 0x00046d54 5f6f7064 5f766172 3900464c 415f4170 _opd_var9.FLA_Ap │ │ │ │ + 0x00046d64 706c795f 475f7266 5f6f7063 5f766172 ply_G_rf_opc_var │ │ │ │ + 0x00046d74 3900464c 415f4170 706c795f 475f7266 9.FLA_Apply_G_rf │ │ │ │ + 0x00046d84 5f6f707a 5f766172 3900464c 415f4170 _opz_var9.FLA_Ap │ │ │ │ + 0x00046d94 706c795f 475f7266 5f6f7074 5f766172 ply_G_rf_opt_var │ │ │ │ + 0x00046da4 3900464c 415f4170 706c795f 51325f55 9.FLA_Apply_Q2_U │ │ │ │ + 0x00046db4 545f6c68 66630046 4c415f41 70706c79 T_lhfc.FLA_Apply │ │ │ │ + 0x00046dc4 5f51325f 55545f6c 6e666300 464c415f _Q2_UT_lnfc.FLA_ │ │ │ │ 0x00046dd4 4170706c 795f5132 5f55545f 6c686663 Apply_Q2_UT_lhfc │ │ │ │ 0x00046de4 5f626c6b 5f766172 3300464c 415f4170 _blk_var3.FLA_Ap │ │ │ │ 0x00046df4 706c795f 51325f55 545f6c68 66635f62 ply_Q2_UT_lhfc_b │ │ │ │ 0x00046e04 6c6b5f76 61723100 464c415f 4170706c lk_var1.FLA_Appl │ │ │ │ 0x00046e14 795f5132 5f55545f 6c686663 5f626c6b y_Q2_UT_lhfc_blk │ │ │ │ 0x00046e24 5f766172 3200464c 415f4170 706c795f _var2.FLA_Apply_ │ │ │ │ 0x00046e34 51325f55 545f6c6e 66635f62 6c6b5f76 Q2_UT_lnfc_blk_v │ │ │ │ @@ -7570,92 +7570,92 @@ │ │ │ │ 0x00046f54 415f4170 706c795f 515f5554 5f6c6862 A_Apply_Q_UT_lhb │ │ │ │ 0x00046f64 6300464c 415f4170 706c795f 515f5554 c.FLA_Apply_Q_UT │ │ │ │ 0x00046f74 5f6c6862 635f626c 6b5f7661 72330046 _lhbc_blk_var3.F │ │ │ │ 0x00046f84 4c415f41 70706c79 5f515f55 545f6c68 LA_Apply_Q_UT_lh │ │ │ │ 0x00046f94 62635f62 6c6b5f76 61723100 464c415f bc_blk_var1.FLA_ │ │ │ │ 0x00046fa4 4170706c 795f515f 55545f6c 6862635f Apply_Q_UT_lhbc_ │ │ │ │ 0x00046fb4 626c6b5f 76617232 00464c41 5f417070 blk_var2.FLA_App │ │ │ │ - 0x00046fc4 6c795f51 5f55545f 72686272 00464c41 ly_Q_UT_rhbr.FLA │ │ │ │ - 0x00046fd4 5f417070 6c795f51 5f55545f 726e6272 _Apply_Q_UT_rnbr │ │ │ │ - 0x00046fe4 00464c41 5f417070 6c795f51 5f55545f .FLA_Apply_Q_UT_ │ │ │ │ - 0x00046ff4 6c686272 00464c41 5f417070 6c795f51 lhbr.FLA_Apply_Q │ │ │ │ - 0x00047004 5f55545f 6c686672 00464c41 5f417070 _UT_lhfr.FLA_App │ │ │ │ - 0x00047014 6c795f51 5f55545f 726e6672 00464c41 ly_Q_UT_rnfr.FLA │ │ │ │ - 0x00047024 5f417070 6c795f51 5f55545f 72686672 _Apply_Q_UT_rhfr │ │ │ │ - 0x00047034 00464c41 5f417070 6c795f51 5f55545f .FLA_Apply_Q_UT_ │ │ │ │ - 0x00047044 6c6e6272 00464c41 5f417070 6c795f51 lnbr.FLA_Apply_Q │ │ │ │ - 0x00047054 5f55545f 72686263 00464c41 5f417070 _UT_rhbc.FLA_App │ │ │ │ - 0x00047064 6c795f51 5f55545f 6c6e6672 00464c41 ly_Q_UT_lnfr.FLA │ │ │ │ - 0x00047074 5f417070 6c795f51 5f55545f 72686663 _Apply_Q_UT_rhfc │ │ │ │ - 0x00047084 00464c41 5f417070 6c795f51 5f55545f .FLA_Apply_Q_UT_ │ │ │ │ - 0x00047094 726e6263 00464c41 5f417070 6c795f51 rnbc.FLA_Apply_Q │ │ │ │ - 0x000470a4 5f55545f 6c686663 00464c41 5f417070 _UT_lhfc.FLA_App │ │ │ │ - 0x000470b4 6c795f51 5f55545f 726e6663 00464c41 ly_Q_UT_rnfc.FLA │ │ │ │ - 0x000470c4 5f417070 6c795f51 5f55545f 6c6e6263 _Apply_Q_UT_lnbc │ │ │ │ - 0x000470d4 00464c41 5f417070 6c795f51 5f55545f .FLA_Apply_Q_UT_ │ │ │ │ - 0x000470e4 6c6e6663 00464c41 5f417070 6c795f51 lnfc.FLA_Apply_Q │ │ │ │ - 0x000470f4 5f55545f 6c686272 5f626c6b 5f766172 _UT_lhbr_blk_var │ │ │ │ - 0x00047104 3300464c 415f4170 706c795f 515f5554 3.FLA_Apply_Q_UT │ │ │ │ - 0x00047114 5f6c6862 725f626c 6b5f7661 72310046 _lhbr_blk_var1.F │ │ │ │ - 0x00047124 4c415f41 70706c79 5f515f55 545f6c68 LA_Apply_Q_UT_lh │ │ │ │ - 0x00047134 62725f62 6c6b5f76 61723200 464c415f br_blk_var2.FLA_ │ │ │ │ - 0x00047144 4170706c 795f515f 55545f6c 6866635f Apply_Q_UT_lhfc_ │ │ │ │ - 0x00047154 626c6b5f 76617233 00464c41 5f417070 blk_var3.FLA_App │ │ │ │ - 0x00047164 6c795f51 5f55545f 6c686663 5f626c6b ly_Q_UT_lhfc_blk │ │ │ │ - 0x00047174 5f766172 3100464c 415f4170 706c795f _var1.FLA_Apply_ │ │ │ │ - 0x00047184 515f5554 5f6c6866 635f626c 6b5f7661 Q_UT_lhfc_blk_va │ │ │ │ - 0x00047194 72320046 4c415f41 70706c79 5f515f55 r2.FLA_Apply_Q_U │ │ │ │ - 0x000471a4 545f6c68 66725f62 6c6b5f76 61723300 T_lhfr_blk_var3. │ │ │ │ - 0x000471b4 464c415f 4170706c 795f515f 55545f6c FLA_Apply_Q_UT_l │ │ │ │ - 0x000471c4 6866725f 626c6b5f 76617231 00464c41 hfr_blk_var1.FLA │ │ │ │ - 0x000471d4 5f417070 6c795f51 5f55545f 6c686672 _Apply_Q_UT_lhfr │ │ │ │ - 0x000471e4 5f626c6b 5f766172 3200464c 415f4170 _blk_var2.FLA_Ap │ │ │ │ - 0x000471f4 706c795f 515f5554 5f6c6e62 635f626c ply_Q_UT_lnbc_bl │ │ │ │ - 0x00047204 6b5f7661 72330046 4c415f41 70706c79 k_var3.FLA_Apply │ │ │ │ - 0x00047214 5f515f55 545f6c6e 62635f62 6c6b5f76 _Q_UT_lnbc_blk_v │ │ │ │ - 0x00047224 61723100 464c415f 4170706c 795f515f ar1.FLA_Apply_Q_ │ │ │ │ - 0x00047234 55545f6c 6e62635f 626c6b5f 76617232 UT_lnbc_blk_var2 │ │ │ │ - 0x00047244 00464c41 5f417070 6c795f51 5f55545f .FLA_Apply_Q_UT_ │ │ │ │ - 0x00047254 6c6e6272 5f626c6b 5f766172 3300464c lnbr_blk_var3.FL │ │ │ │ - 0x00047264 415f4170 706c795f 515f5554 5f6c6e62 A_Apply_Q_UT_lnb │ │ │ │ - 0x00047274 725f626c 6b5f7661 72310046 4c415f41 r_blk_var1.FLA_A │ │ │ │ - 0x00047284 70706c79 5f515f55 545f6c6e 62725f62 pply_Q_UT_lnbr_b │ │ │ │ - 0x00047294 6c6b5f76 61723200 464c415f 4170706c lk_var2.FLA_Appl │ │ │ │ + 0x00046fc4 6c795f51 5f55545f 6c686272 00464c41 ly_Q_UT_lhbr.FLA │ │ │ │ + 0x00046fd4 5f417070 6c795f51 5f55545f 6c686272 _Apply_Q_UT_lhbr │ │ │ │ + 0x00046fe4 5f626c6b 5f766172 3300464c 415f4170 _blk_var3.FLA_Ap │ │ │ │ + 0x00046ff4 706c795f 515f5554 5f6c6862 725f626c ply_Q_UT_lhbr_bl │ │ │ │ + 0x00047004 6b5f7661 72310046 4c415f41 70706c79 k_var1.FLA_Apply │ │ │ │ + 0x00047014 5f515f55 545f6c68 62725f62 6c6b5f76 _Q_UT_lhbr_blk_v │ │ │ │ + 0x00047024 61723200 464c415f 4170706c 795f515f ar2.FLA_Apply_Q_ │ │ │ │ + 0x00047034 55545f6c 68666300 464c415f 4170706c UT_lhfc.FLA_Appl │ │ │ │ + 0x00047044 795f515f 55545f6c 6866635f 626c6b5f y_Q_UT_lhfc_blk_ │ │ │ │ + 0x00047054 76617233 00464c41 5f417070 6c795f51 var3.FLA_Apply_Q │ │ │ │ + 0x00047064 5f55545f 6c686663 5f626c6b 5f766172 _UT_lhfc_blk_var │ │ │ │ + 0x00047074 3100464c 415f4170 706c795f 515f5554 1.FLA_Apply_Q_UT │ │ │ │ + 0x00047084 5f6c6866 635f626c 6b5f7661 72320046 _lhfc_blk_var2.F │ │ │ │ + 0x00047094 4c415f41 70706c79 5f515f55 545f6c68 LA_Apply_Q_UT_lh │ │ │ │ + 0x000470a4 66720046 4c415f41 70706c79 5f515f55 fr.FLA_Apply_Q_U │ │ │ │ + 0x000470b4 545f6c68 66725f62 6c6b5f76 61723300 T_lhfr_blk_var3. │ │ │ │ + 0x000470c4 464c415f 4170706c 795f515f 55545f6c FLA_Apply_Q_UT_l │ │ │ │ + 0x000470d4 6866725f 626c6b5f 76617231 00464c41 hfr_blk_var1.FLA │ │ │ │ + 0x000470e4 5f417070 6c795f51 5f55545f 6c686672 _Apply_Q_UT_lhfr │ │ │ │ + 0x000470f4 5f626c6b 5f766172 3200464c 415f4170 _blk_var2.FLA_Ap │ │ │ │ + 0x00047104 706c795f 515f5554 5f6c6e62 6300464c ply_Q_UT_lnbc.FL │ │ │ │ + 0x00047114 415f4170 706c795f 515f5554 5f6c6e62 A_Apply_Q_UT_lnb │ │ │ │ + 0x00047124 635f626c 6b5f7661 72330046 4c415f41 c_blk_var3.FLA_A │ │ │ │ + 0x00047134 70706c79 5f515f55 545f6c6e 62635f62 pply_Q_UT_lnbc_b │ │ │ │ + 0x00047144 6c6b5f76 61723100 464c415f 4170706c lk_var1.FLA_Appl │ │ │ │ + 0x00047154 795f515f 55545f6c 6e62635f 626c6b5f y_Q_UT_lnbc_blk_ │ │ │ │ + 0x00047164 76617232 00464c41 5f417070 6c795f51 var2.FLA_Apply_Q │ │ │ │ + 0x00047174 5f55545f 6c6e6272 00464c41 5f417070 _UT_lnbr.FLA_App │ │ │ │ + 0x00047184 6c795f51 5f55545f 6c6e6272 5f626c6b ly_Q_UT_lnbr_blk │ │ │ │ + 0x00047194 5f766172 3300464c 415f4170 706c795f _var3.FLA_Apply_ │ │ │ │ + 0x000471a4 515f5554 5f6c6e62 725f626c 6b5f7661 Q_UT_lnbr_blk_va │ │ │ │ + 0x000471b4 72310046 4c415f41 70706c79 5f515f55 r1.FLA_Apply_Q_U │ │ │ │ + 0x000471c4 545f6c6e 62725f62 6c6b5f76 61723200 T_lnbr_blk_var2. │ │ │ │ + 0x000471d4 464c415f 4170706c 795f515f 55545f72 FLA_Apply_Q_UT_r │ │ │ │ + 0x000471e4 68627200 464c415f 4170706c 795f515f hbr.FLA_Apply_Q_ │ │ │ │ + 0x000471f4 55545f72 6e627200 464c415f 4170706c UT_rnbr.FLA_Appl │ │ │ │ + 0x00047204 795f515f 55545f72 6e667200 464c415f y_Q_UT_rnfr.FLA_ │ │ │ │ + 0x00047214 4170706c 795f515f 55545f72 68667200 Apply_Q_UT_rhfr. │ │ │ │ + 0x00047224 464c415f 4170706c 795f515f 55545f72 FLA_Apply_Q_UT_r │ │ │ │ + 0x00047234 68626300 464c415f 4170706c 795f515f hbc.FLA_Apply_Q_ │ │ │ │ + 0x00047244 55545f6c 6e667200 464c415f 4170706c UT_lnfr.FLA_Appl │ │ │ │ + 0x00047254 795f515f 55545f72 68666300 464c415f y_Q_UT_rhfc.FLA_ │ │ │ │ + 0x00047264 4170706c 795f515f 55545f72 6e626300 Apply_Q_UT_rnbc. │ │ │ │ + 0x00047274 464c415f 4170706c 795f515f 55545f72 FLA_Apply_Q_UT_r │ │ │ │ + 0x00047284 6e666300 464c415f 4170706c 795f515f nfc.FLA_Apply_Q_ │ │ │ │ + 0x00047294 55545f6c 6e666300 464c415f 4170706c UT_lnfc.FLA_Appl │ │ │ │ 0x000472a4 795f515f 55545f6c 6e66635f 626c6b5f y_Q_UT_lnfc_blk_ │ │ │ │ 0x000472b4 76617233 00464c41 5f417070 6c795f51 var3.FLA_Apply_Q │ │ │ │ 0x000472c4 5f55545f 6c6e6663 5f626c6b 5f766172 _UT_lnfc_blk_var │ │ │ │ 0x000472d4 3100464c 415f4170 706c795f 515f5554 1.FLA_Apply_Q_UT │ │ │ │ 0x000472e4 5f6c6e66 635f626c 6b5f7661 72320046 _lnfc_blk_var2.F │ │ │ │ - 0x000472f4 4c415f41 70706c79 5f515f55 545f6c6e LA_Apply_Q_UT_ln │ │ │ │ - 0x00047304 66725f62 6c6b5f76 61723300 464c415f fr_blk_var3.FLA_ │ │ │ │ - 0x00047314 4170706c 795f515f 55545f6c 6e66725f Apply_Q_UT_lnfr_ │ │ │ │ + 0x000472f4 4c415f41 70706c79 5f515f55 545f7268 LA_Apply_Q_UT_rh │ │ │ │ + 0x00047304 62635f62 6c6b5f76 61723300 464c415f bc_blk_var3.FLA_ │ │ │ │ + 0x00047314 4170706c 795f515f 55545f72 6862635f Apply_Q_UT_rhbc_ │ │ │ │ 0x00047324 626c6b5f 76617231 00464c41 5f417070 blk_var1.FLA_App │ │ │ │ - 0x00047334 6c795f51 5f55545f 6c6e6672 5f626c6b ly_Q_UT_lnfr_blk │ │ │ │ + 0x00047334 6c795f51 5f55545f 72686263 5f626c6b ly_Q_UT_rhbc_blk │ │ │ │ 0x00047344 5f766172 3200464c 415f4170 706c795f _var2.FLA_Apply_ │ │ │ │ - 0x00047354 515f5554 5f726862 635f626c 6b5f7661 Q_UT_rhbc_blk_va │ │ │ │ + 0x00047354 515f5554 5f726862 725f626c 6b5f7661 Q_UT_rhbr_blk_va │ │ │ │ 0x00047364 72330046 4c415f41 70706c79 5f515f55 r3.FLA_Apply_Q_U │ │ │ │ - 0x00047374 545f7268 62635f62 6c6b5f76 61723100 T_rhbc_blk_var1. │ │ │ │ + 0x00047374 545f7268 62725f62 6c6b5f76 61723100 T_rhbr_blk_var1. │ │ │ │ 0x00047384 464c415f 4170706c 795f515f 55545f72 FLA_Apply_Q_UT_r │ │ │ │ - 0x00047394 6862635f 626c6b5f 76617232 00464c41 hbc_blk_var2.FLA │ │ │ │ - 0x000473a4 5f417070 6c795f51 5f55545f 72686272 _Apply_Q_UT_rhbr │ │ │ │ + 0x00047394 6862725f 626c6b5f 76617232 00464c41 hbr_blk_var2.FLA │ │ │ │ + 0x000473a4 5f417070 6c795f51 5f55545f 72686663 _Apply_Q_UT_rhfc │ │ │ │ 0x000473b4 5f626c6b 5f766172 3300464c 415f4170 _blk_var3.FLA_Ap │ │ │ │ - 0x000473c4 706c795f 515f5554 5f726862 725f626c ply_Q_UT_rhbr_bl │ │ │ │ + 0x000473c4 706c795f 515f5554 5f726866 635f626c ply_Q_UT_rhfc_bl │ │ │ │ 0x000473d4 6b5f7661 72310046 4c415f41 70706c79 k_var1.FLA_Apply │ │ │ │ - 0x000473e4 5f515f55 545f7268 62725f62 6c6b5f76 _Q_UT_rhbr_blk_v │ │ │ │ + 0x000473e4 5f515f55 545f7268 66635f62 6c6b5f76 _Q_UT_rhfc_blk_v │ │ │ │ 0x000473f4 61723200 464c415f 4170706c 795f515f ar2.FLA_Apply_Q_ │ │ │ │ - 0x00047404 55545f72 6866635f 626c6b5f 76617233 UT_rhfc_blk_var3 │ │ │ │ + 0x00047404 55545f72 6866725f 626c6b5f 76617233 UT_rhfr_blk_var3 │ │ │ │ 0x00047414 00464c41 5f417070 6c795f51 5f55545f .FLA_Apply_Q_UT_ │ │ │ │ - 0x00047424 72686663 5f626c6b 5f766172 3100464c rhfc_blk_var1.FL │ │ │ │ + 0x00047424 72686672 5f626c6b 5f766172 3100464c rhfr_blk_var1.FL │ │ │ │ 0x00047434 415f4170 706c795f 515f5554 5f726866 A_Apply_Q_UT_rhf │ │ │ │ - 0x00047444 635f626c 6b5f7661 72320046 4c415f41 c_blk_var2.FLA_A │ │ │ │ - 0x00047454 70706c79 5f515f55 545f7268 66725f62 pply_Q_UT_rhfr_b │ │ │ │ + 0x00047444 725f626c 6b5f7661 72320046 4c415f41 r_blk_var2.FLA_A │ │ │ │ + 0x00047454 70706c79 5f515f55 545f6c6e 66725f62 pply_Q_UT_lnfr_b │ │ │ │ 0x00047464 6c6b5f76 61723300 464c415f 4170706c lk_var3.FLA_Appl │ │ │ │ - 0x00047474 795f515f 55545f72 6866725f 626c6b5f y_Q_UT_rhfr_blk_ │ │ │ │ + 0x00047474 795f515f 55545f6c 6e66725f 626c6b5f y_Q_UT_lnfr_blk_ │ │ │ │ 0x00047484 76617231 00464c41 5f417070 6c795f51 var1.FLA_Apply_Q │ │ │ │ - 0x00047494 5f55545f 72686672 5f626c6b 5f766172 _UT_rhfr_blk_var │ │ │ │ + 0x00047494 5f55545f 6c6e6672 5f626c6b 5f766172 _UT_lnfr_blk_var │ │ │ │ 0x000474a4 3200464c 415f4170 706c795f 515f5554 2.FLA_Apply_Q_UT │ │ │ │ 0x000474b4 5f726e62 635f626c 6b5f7661 72330046 _rnbc_blk_var3.F │ │ │ │ 0x000474c4 4c415f41 70706c79 5f515f55 545f726e LA_Apply_Q_UT_rn │ │ │ │ 0x000474d4 62635f62 6c6b5f76 61723100 464c415f bc_blk_var1.FLA_ │ │ │ │ 0x000474e4 4170706c 795f515f 55545f72 6e62635f Apply_Q_UT_rnbc_ │ │ │ │ 0x000474f4 626c6b5f 76617232 00464c41 5f417070 blk_var2.FLA_App │ │ │ │ 0x00047504 6c795f51 5f55545f 726e6272 5f626c6b ly_Q_UT_rnbr_blk │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -13799,20 +13799,20 @@ │ │ │ │ ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ │ │ │ │ 0005f188 : │ │ │ │ add ip, pc, #6291456 @ 0x600000 │ │ │ │ add ip, ip, #167936 @ 0x29000 │ │ │ │ ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ │ │ │ │ -0005f194 : │ │ │ │ +0005f194 : │ │ │ │ add ip, pc, #6291456 @ 0x600000 │ │ │ │ add ip, ip, #167936 @ 0x29000 │ │ │ │ ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ │ │ │ │ -0005f1a0 : │ │ │ │ +0005f1a0 : │ │ │ │ add ip, pc, #6291456 @ 0x600000 │ │ │ │ add ip, ip, #167936 @ 0x29000 │ │ │ │ ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ │ │ │ │ 0005f1ac : │ │ │ │ add ip, pc, #6291456 @ 0x600000 │ │ │ │ add ip, ip, #167936 @ 0x29000 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -36,17 +36,17 @@ │ │ │ │ beq.n 67840 │ │ │ │ ldr r3, [pc, #20] @ (67850 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 67840 │ │ │ │ bx r3 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r0, #32] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r0, #32] │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xe8de0061 │ │ │ │ ldr r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #32] @ (67878 ) │ │ │ │ ldr r3, [pc, #36] @ (6787c ) │ │ │ │ add r0, pc │ │ │ │ @@ -60,17 +60,17 @@ │ │ │ │ beq.n 67874 │ │ │ │ ldr r3, [pc, #20] @ (67884 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cbz r3, 67874 │ │ │ │ bx r3 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r3, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r2, #30] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldmia.w r0!, {r0, r5, r6} │ │ │ │ ldr r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ ldr r3, [pc, #40] @ (678b4 ) │ │ │ │ ldr r2, [pc, #40] @ (678b8 ) │ │ │ │ @@ -87,22 +87,22 @@ │ │ │ │ blx 67284 <__cxa_finalize@plt> │ │ │ │ bl 67828 │ │ │ │ ldr r3, [pc, #24] @ (678c4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strb r2, [r3, #0] │ │ │ │ pop {r3, pc} │ │ │ │ - strh r6, [r3, #28] │ │ │ │ + strh r6, [r4, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmia.w r0, {r0, r5, r6} │ │ │ │ ldrsh r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ bx fp │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r6, [r7, #26] │ │ │ │ + strh r6, [r0, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.n 67854 │ │ │ │ nop │ │ │ │ │ │ │ │ 000678cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167,15 +167,15 @@ │ │ │ │ ldr r1, [pc, #16] @ (6796c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ b.n 6792a │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r2], {96} @ 0x60 │ │ │ │ + stc2 0, cr0, [sl], #384 @ 0x180 │ │ │ │ │ │ │ │ 00067970 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -237,15 +237,15 @@ │ │ │ │ ldr r1, [pc, #16] @ (67a10 ) │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ b.n 679ce │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [lr], {96} @ 0x60 │ │ │ │ + stc2 0, cr0, [r6], {96} @ 0x60 │ │ │ │ │ │ │ │ 00067a14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r5, [pc, #232] @ (67b10 ) │ │ │ │ @@ -345,15 +345,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ b.n 678e0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 67770 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xfb440060 │ │ │ │ + @ instruction: 0xfb2c0060 │ │ │ │ │ │ │ │ 00067b20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r5, [pc, #232] @ (67c1c ) │ │ │ │ @@ -453,15 +453,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ b.n 677d4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 67664 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xfa380060 │ │ │ │ + @ instruction: 0xfa200060 │ │ │ │ │ │ │ │ 00067c2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #400] @ (67dd0 ) │ │ │ │ @@ -605,17 +605,17 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 67754 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 684b8 │ │ │ │ + b.n 684b8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh.w r0, [r8, #96] @ 0x60 │ │ │ │ + ldrb.w r0, [r0, #96] @ 0x60 │ │ │ │ │ │ │ │ 00067de8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #400] @ (67f8c ) │ │ │ │ @@ -751,25 +751,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (67fa0 ) │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ b.n 67e54 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - b.n 685b0 │ │ │ │ + b.n 685b0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 68598 │ │ │ │ + b.n 68598 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ b.n 682fc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf6ec0060 │ │ │ │ + @ instruction: 0xf6d40060 │ │ │ │ │ │ │ │ 00067fa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #396] @ (68144 ) │ │ │ │ @@ -903,25 +903,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (68158 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ b.n 6800c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - b.n 683f0 │ │ │ │ + b.n 683f0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 683d8 │ │ │ │ + b.n 683d8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ svc 246 @ 0xf6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf5340060 │ │ │ │ + adds.w r0, ip, #14680064 @ 0xe00000 │ │ │ │ │ │ │ │ 0006815c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r5, [pc, #396] @ (682fc ) │ │ │ │ @@ -1065,27 +1065,1122 @@ │ │ │ │ movs r0, r0 │ │ │ │ svc 140 @ 0x8c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ udf #62 @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf37c0060 │ │ │ │ + @ instruction: 0xf3640060 │ │ │ │ + │ │ │ │ +00068314 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ + ldr r5, [pc, #696] @ (685e0 ) │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #696] @ (685e4 ) │ │ │ │ + sub sp, #308 @ 0x134 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [pc, #696] @ 685e8 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [sp, #356] @ 0x164 │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + add sl, pc │ │ │ │ + ldr.w r8, [sp, #344] @ 0x158 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #300] @ 0x12c │ │ │ │ + mov.w r1, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldrd fp, r9, [sp, #348] @ 0x15c │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ble.n 68368 │ │ │ │ + sub.w r2, r8, #4 │ │ │ │ + movs r3, #0 │ │ │ │ + adds r3, #1 │ │ │ │ + str.w r3, [r2, #4]! │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n 6835c │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov r2, r6 │ │ │ │ + strd r9, r3, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r0, r5 │ │ │ │ + strd r8, fp, [sp] │ │ │ │ + blx 60d78 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.w 685b0 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.w 685b2 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.w 685b0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 685cc │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + blx 67538 │ │ │ │ + add r0, sp, #132 @ 0x84 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r3, r0 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + str r5, [sp, #100] @ 0x64 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r3, r1 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + mov r1, r6 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov fp, r5 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #508] @ (685ec ) │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + add r5, sp, #12 │ │ │ │ + ldr.w sl, [sl, r3] │ │ │ │ + ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + add.w r7, sl, #16 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r3, r0 │ │ │ │ + movs r2, #1 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + movs r1, #1 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ + blx 65bf8 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ + add.w r9, sp, #244 @ 0xf4 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + movs r2, #1 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + movs r1, #1 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ + mov r6, r9 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + movs r4, #0 │ │ │ │ + mov r3, r4 │ │ │ │ + movs r2, #1 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59a3c │ │ │ │ + add.w r8, sp, #188 @ 0xbc │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov r4, r8 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add r1, sp, #148 @ 0x94 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldmia r2, {r0, r1, r2, r3} │ │ │ │ + blx 60520 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + mov r4, r9 │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add.w lr, sp, #68 @ 0x44 │ │ │ │ + add r3, sp, #12 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov sl, r8 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r4, sp, #12 │ │ │ │ + ldr.w ip, [sp, #104] @ 0x68 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ + ldr r7, [sp, #124] @ 0x7c │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldmia r2, {r0, r1, r2, r3} │ │ │ │ + blx 65f6c │ │ │ │ + ldr r7, [sp, #108] @ 0x6c │ │ │ │ + mov r6, r7 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r4, sp, #20 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + mov r6, sp │ │ │ │ + ldmia.w sl, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 5f604 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + mov fp, r7 │ │ │ │ + ldmia.w r7, {r0, r1, r2, r3} │ │ │ │ + blx 5d238 │ │ │ │ + ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ + add r7, sp, #252 @ 0xfc │ │ │ │ + mov r5, sl │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + mov.w r1, #400 @ 0x190 │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldmia.w r9, {r2, r3} │ │ │ │ + blx 6674c │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, sl │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r9 │ │ │ │ + blx 5bb30 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + blx 64a28 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (685f0 ) │ │ │ │ + ldr r3, [pc, #44] @ (685e4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 685dc │ │ │ │ + add sp, #308 @ 0x134 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (685f4 ) │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6839e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ble.n 685ac │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ble.n 68594 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + blt.n 686a8 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + @ instruction: 0xf0a40060 │ │ │ │ + │ │ │ │ +000685f8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ + ldr r5, [pc, #696] @ (688c4 ) │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #696] @ (688c8 ) │ │ │ │ + sub sp, #308 @ 0x134 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [pc, #696] @ 688cc │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [sp, #356] @ 0x164 │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + add sl, pc │ │ │ │ + ldr.w r8, [sp, #344] @ 0x158 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #300] @ 0x12c │ │ │ │ + mov.w r1, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldrd fp, r9, [sp, #348] @ 0x15c │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ble.n 6864c │ │ │ │ + sub.w r2, r8, #4 │ │ │ │ + movs r3, #0 │ │ │ │ + adds r3, #1 │ │ │ │ + str.w r3, [r2, #4]! │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n 68640 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov r2, r6 │ │ │ │ + strd r9, r3, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r0, r5 │ │ │ │ + strd r8, fp, [sp] │ │ │ │ + blx 5a1d8 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.w 68894 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.w 68896 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.w 68894 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 688b0 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + blx 67538 │ │ │ │ + add r0, sp, #132 @ 0x84 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r3, r0 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + str r5, [sp, #100] @ 0x64 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r3, r1 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + mov r1, r6 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov fp, r5 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #508] @ (688d0 ) │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + add r5, sp, #12 │ │ │ │ + ldr.w sl, [sl, r3] │ │ │ │ + ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + add.w r7, sl, #16 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r3, r0 │ │ │ │ + movs r2, #1 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + movs r1, #1 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ + blx 65bf8 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ + add.w r9, sp, #244 @ 0xf4 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + movs r2, #1 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + movs r1, #1 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ + mov r6, r9 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + movs r4, #0 │ │ │ │ + mov r3, r4 │ │ │ │ + movs r2, #1 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59a3c │ │ │ │ + add.w r8, sp, #188 @ 0xbc │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov r4, r8 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add r1, sp, #148 @ 0x94 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldmia r2, {r0, r1, r2, r3} │ │ │ │ + blx 60520 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + mov r4, r9 │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add.w lr, sp, #68 @ 0x44 │ │ │ │ + add r3, sp, #12 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov sl, r8 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r4, sp, #12 │ │ │ │ + ldr.w ip, [sp, #104] @ 0x68 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ + ldr r7, [sp, #124] @ 0x7c │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldmia r2, {r0, r1, r2, r3} │ │ │ │ + blx 65f6c │ │ │ │ + ldr r7, [sp, #108] @ 0x6c │ │ │ │ + mov r6, r7 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r4, sp, #20 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + mov r6, sp │ │ │ │ + ldmia.w sl, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 5f604 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + mov fp, r7 │ │ │ │ + ldmia.w r7, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ + add r7, sp, #252 @ 0xfc │ │ │ │ + mov r5, sl │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + mov.w r1, #400 @ 0x190 │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldmia.w r9, {r2, r3} │ │ │ │ + blx 6674c │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, sl │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r9 │ │ │ │ + blx 5bb30 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + blx 64a28 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (688d4 ) │ │ │ │ + ldr r3, [pc, #44] @ (688c8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 688c0 │ │ │ │ + add sp, #308 @ 0x134 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (688d8 ) │ │ │ │ + movs r2, #123 @ 0x7b │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 68682 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + blt.n 688c8 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bge.n 688b0 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + bhi.n 689c4 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stcl 0, cr0, [r0, #384] @ 0x180 │ │ │ │ + │ │ │ │ +000688dc : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ + ldr r5, [pc, #704] @ (68bb0 ) │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #704] @ (68bb4 ) │ │ │ │ + sub sp, #308 @ 0x134 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [pc, #704] @ 68bb8 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + mov r6, r2 │ │ │ │ + add sl, pc │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + mov r5, r0 │ │ │ │ + ldrd r0, r2, [sp, #356] @ 0x164 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #300] @ 0x12c │ │ │ │ + mov.w r1, #0 │ │ │ │ + ldr.w r8, [sp, #344] @ 0x158 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldrd fp, r9, [sp, #348] @ 0x15c │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ble.n 68932 │ │ │ │ + sub.w r2, r8, #4 │ │ │ │ + movs r3, #0 │ │ │ │ + adds r3, #1 │ │ │ │ + str.w r3, [r2, #4]! │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n 68926 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r0, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + strd fp, r9, [sp, #4] │ │ │ │ + str.w r8, [sp] │ │ │ │ + blx 5aa04 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.w 68b7e │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.w 68b80 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.w 68b7e │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 68b9a │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + blx 67538 │ │ │ │ + add r0, sp, #132 @ 0x84 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r3, r0 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + str r5, [sp, #100] @ 0x64 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r3, r1 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + mov r1, r6 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov fp, r5 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #508] @ (68bbc ) │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + add r5, sp, #12 │ │ │ │ + ldr.w sl, [sl, r3] │ │ │ │ + ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + add.w r7, sl, #16 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r3, r0 │ │ │ │ + movs r2, #1 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + movs r1, #1 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ + blx 65bf8 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ + add.w r9, sp, #244 @ 0xf4 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + movs r2, #1 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + movs r1, #1 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ + mov r6, r9 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + movs r4, #0 │ │ │ │ + mov r3, r4 │ │ │ │ + movs r2, #1 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59a3c │ │ │ │ + add.w r8, sp, #188 @ 0xbc │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov r4, r8 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add r1, sp, #148 @ 0x94 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldmia r2, {r0, r1, r2, r3} │ │ │ │ + blx 60520 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + mov r4, r9 │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add.w lr, sp, #68 @ 0x44 │ │ │ │ + add r3, sp, #12 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov sl, r8 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r4, sp, #12 │ │ │ │ + ldr.w ip, [sp, #104] @ 0x68 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ + ldr r7, [sp, #124] @ 0x7c │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldmia r2, {r0, r1, r2, r3} │ │ │ │ + blx 65f6c │ │ │ │ + ldr r7, [sp, #108] @ 0x6c │ │ │ │ + mov r6, r7 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r4, sp, #20 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + mov r6, sp │ │ │ │ + ldmia.w sl, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 5f604 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + mov fp, r7 │ │ │ │ + ldmia.w r7, {r0, r1, r2, r3} │ │ │ │ + blx 5d238 │ │ │ │ + ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ + add r7, sp, #252 @ 0xfc │ │ │ │ + mov r5, sl │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + mov.w r1, #400 @ 0x190 │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldmia.w r9, {r2, r3} │ │ │ │ + blx 6674c │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, sl │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r9 │ │ │ │ + blx 5bb30 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + blx 64a28 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (68bc0 ) │ │ │ │ + ldr r3, [pc, #48] @ (68bb4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 68baa │ │ │ │ + add sp, #308 @ 0x134 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #40] @ (68bc4 ) │ │ │ │ + movs r2, #199 @ 0xc7 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6896c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + bhi.n 68bec │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bhi.n 68bdc │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + bpl.n 68adc │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + @ instruction: 0xead60060 │ │ │ │ + │ │ │ │ +00068bc8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ + ldr r5, [pc, #704] @ (68e9c ) │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #704] @ (68ea0 ) │ │ │ │ + sub sp, #308 @ 0x134 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [pc, #704] @ 68ea4 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + mov r6, r2 │ │ │ │ + add sl, pc │ │ │ │ + ldr r1, [r5, r1] │ │ │ │ + mov r5, r0 │ │ │ │ + ldrd r0, r2, [sp, #356] @ 0x164 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #300] @ 0x12c │ │ │ │ + mov.w r1, #0 │ │ │ │ + ldr.w r8, [sp, #344] @ 0x158 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldrd fp, r9, [sp, #348] @ 0x15c │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ble.n 68c1e │ │ │ │ + sub.w r2, r8, #4 │ │ │ │ + movs r3, #0 │ │ │ │ + adds r3, #1 │ │ │ │ + str.w r3, [r2, #4]! │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n 68c12 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r0, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + strd fp, r9, [sp, #4] │ │ │ │ + str.w r8, [sp] │ │ │ │ + blx 592bc │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.w 68e6a │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.w 68e6c │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.w 68e6a │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 68e86 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + blx 67538 │ │ │ │ + add r0, sp, #132 @ 0x84 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r3, r0 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + str r5, [sp, #100] @ 0x64 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r3, r1 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + mov r1, r6 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov fp, r5 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #508] @ (68ea8 ) │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + add r5, sp, #12 │ │ │ │ + ldr.w sl, [sl, r3] │ │ │ │ + ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ + stmia r5!, {r0, r1, r2, r3} │ │ │ │ + add.w r7, sl, #16 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r3, r0 │ │ │ │ + movs r2, #1 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r9 │ │ │ │ + movs r1, #1 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ + blx 65bf8 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ + add.w r9, sp, #244 @ 0xf4 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + movs r2, #1 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + movs r1, #1 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ + mov r6, r9 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + movs r4, #0 │ │ │ │ + mov r3, r4 │ │ │ │ + movs r2, #1 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59a3c │ │ │ │ + add.w r8, sp, #188 @ 0xbc │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov r4, r8 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add r1, sp, #148 @ 0x94 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldmia r2, {r0, r1, r2, r3} │ │ │ │ + blx 60520 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + mov r4, r9 │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + add.w lr, sp, #68 @ 0x44 │ │ │ │ + add r3, sp, #12 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov sl, r8 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r4, sp, #12 │ │ │ │ + ldr.w ip, [sp, #104] @ 0x68 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ + ldr r7, [sp, #124] @ 0x7c │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldmia r2, {r0, r1, r2, r3} │ │ │ │ + blx 65f6c │ │ │ │ + ldr r7, [sp, #108] @ 0x6c │ │ │ │ + mov r6, r7 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r4, sp, #20 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w r5, {r0, r1, r2} │ │ │ │ + mov r6, sp │ │ │ │ + ldmia.w sl, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ + blx 5f604 │ │ │ │ + ldmia.w fp, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + mov fp, r7 │ │ │ │ + ldmia.w r7, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ + add r7, sp, #252 @ 0xfc │ │ │ │ + mov r5, sl │ │ │ │ + ldmia r5!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r5, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + mov.w r1, #400 @ 0x190 │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldmia.w r9, {r2, r3} │ │ │ │ + blx 6674c │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, sl │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r9 │ │ │ │ + blx 5bb30 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + blx 64a28 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (68eac ) │ │ │ │ + ldr r3, [pc, #48] @ (68ea0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 68e96 │ │ │ │ + add sp, #308 @ 0x134 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #40] @ (68eb0 ) │ │ │ │ + movs r2, #216 @ 0xd8 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 68c58 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + bpl.n 68f00 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bpl.n 68ef0 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + bcs.n 68df0 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + b.n 68e88 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00068314 : │ │ │ │ +00068eb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #400] @ (684b8 ) │ │ │ │ + ldr r5, [pc, #400] @ (69058 ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #400] @ (684bc ) │ │ │ │ + ldr r4, [pc, #400] @ (6905c ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r9, [pc, #400] @ 684c0 │ │ │ │ + ldr.w r9, [pc, #400] @ 69060 │ │ │ │ ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r8, [sp, #188] @ 0xbc │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -1096,23 +2191,23 @@ │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 59698 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 68488 │ │ │ │ + beq.w 69028 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 6848a │ │ │ │ + beq.w 6902a │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 68488 │ │ │ │ + beq.w 69028 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 684a4 │ │ │ │ + ble.w 69044 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ mov fp, r2 │ │ │ │ @@ -1138,15 +2233,15 @@ │ │ │ │ blx 59070 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r1, #1 │ │ │ │ add.w sl, sp, #104 @ 0x68 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r3, [pc, #244] @ (684c4 ) │ │ │ │ + ldr r3, [pc, #244] @ (69064 ) │ │ │ │ ldr.w ip, [r9, r3] │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ @@ -1191,55 +2286,56 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (684c8 ) │ │ │ │ - ldr r3, [pc, #44] @ (684bc ) │ │ │ │ + ldr r2, [pc, #60] @ (69068 ) │ │ │ │ + ldr r3, [pc, #44] @ (6905c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 684b4 │ │ │ │ + bne.n 69054 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (684cc ) │ │ │ │ + ldr r1, [pc, #36] @ (6906c ) │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 68380 │ │ │ │ + b.n 68f20 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ble.n 68484 │ │ │ │ + bcs.n 690e4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 6846c │ │ │ │ + bcs.n 690cc │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 683d0 │ │ │ │ + beq.n 69030 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf1e40060 │ │ │ │ + b.n 68d10 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000684d0 : │ │ │ │ +00069070 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #400] @ (68674 ) │ │ │ │ + ldr r5, [pc, #400] @ (69214 ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #400] @ (68678 ) │ │ │ │ + ldr r4, [pc, #400] @ (69218 ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r9, [pc, #400] @ 6867c │ │ │ │ + ldr.w r9, [pc, #400] @ 6921c │ │ │ │ ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r8, [sp, #188] @ 0xbc │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -1250,23 +2346,23 @@ │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5bc24 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 68644 │ │ │ │ + beq.w 691e4 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 68646 │ │ │ │ + beq.w 691e6 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 68644 │ │ │ │ + beq.w 691e4 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 68660 │ │ │ │ + ble.w 69200 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ mov fp, r2 │ │ │ │ @@ -1292,15 +2388,15 @@ │ │ │ │ blx 59070 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r1, #1 │ │ │ │ add.w sl, sp, #104 @ 0x68 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r3, [pc, #244] @ (68680 ) │ │ │ │ + ldr r3, [pc, #244] @ (69220 ) │ │ │ │ ldr.w ip, [r9, r3] │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ @@ -1345,55 +2441,56 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (68684 ) │ │ │ │ - ldr r3, [pc, #44] @ (68678 ) │ │ │ │ + ldr r2, [pc, #60] @ (69224 ) │ │ │ │ + ldr r3, [pc, #44] @ (69218 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 68670 │ │ │ │ + bne.n 69210 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (68688 ) │ │ │ │ + ldr r1, [pc, #36] @ (69228 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6853c │ │ │ │ + b.n 690dc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - bgt.n 686c8 │ │ │ │ + beq.n 69128 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 686b0 │ │ │ │ + beq.n 69310 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 68614 │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bic.w r0, r8, #96 @ 0x60 │ │ │ │ + b.n 68b54 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006868c : │ │ │ │ +0006922c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #396] @ (6882c ) │ │ │ │ + ldr r5, [pc, #396] @ (693cc ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #396] @ (68830 ) │ │ │ │ + ldr r4, [pc, #396] @ (693d0 ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r9, [pc, #396] @ 68834 │ │ │ │ + ldr.w r9, [pc, #396] @ 693d4 │ │ │ │ ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r8, [sp, #184] @ 0xb8 │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -1402,23 +2499,23 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ blx 582ec │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 687fc │ │ │ │ + beq.w 6939c │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 687fe │ │ │ │ + beq.w 6939e │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 687fc │ │ │ │ + beq.w 6939c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 68818 │ │ │ │ + ble.w 693b8 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ mov fp, r2 │ │ │ │ @@ -1444,15 +2541,15 @@ │ │ │ │ blx 59070 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r1, #1 │ │ │ │ add.w sl, sp, #104 @ 0x68 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r3, [pc, #244] @ (68838 ) │ │ │ │ + ldr r3, [pc, #244] @ (693d8 ) │ │ │ │ ldr.w ip, [r9, r3] │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ @@ -1497,55 +2594,56 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6883c ) │ │ │ │ - ldr r3, [pc, #44] @ (68830 ) │ │ │ │ + ldr r2, [pc, #60] @ (693dc ) │ │ │ │ + ldr r3, [pc, #44] @ (693d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 68828 │ │ │ │ + bne.n 693c8 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (68840 ) │ │ │ │ + ldr r1, [pc, #36] @ (693e0 ) │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 686f4 │ │ │ │ + b.n 69294 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - bge.n 68908 │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 688f0 │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 6885c │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cdp 0, 7, cr0, cr0, cr0, {3} │ │ │ │ + b.n 6999c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00068844 : │ │ │ │ +000693e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #396] @ (689e4 ) │ │ │ │ + ldr r5, [pc, #396] @ (69584 ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #396] @ (689e8 ) │ │ │ │ + ldr r4, [pc, #396] @ (69588 ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r9, [pc, #396] @ 689ec │ │ │ │ + ldr.w r9, [pc, #396] @ 6958c │ │ │ │ ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r8, [sp, #184] @ 0xb8 │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -1554,23 +2652,23 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ blx 5b050 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 689b4 │ │ │ │ + beq.w 69554 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 689b6 │ │ │ │ + beq.w 69556 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 689b4 │ │ │ │ + beq.w 69554 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 689d0 │ │ │ │ + ble.w 69570 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ mov fp, r2 │ │ │ │ @@ -1596,15 +2694,15 @@ │ │ │ │ blx 59070 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r1, #1 │ │ │ │ add.w sl, sp, #104 @ 0x68 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r3, [pc, #244] @ (689f0 ) │ │ │ │ + ldr r3, [pc, #244] @ (69590 ) │ │ │ │ ldr.w ip, [r9, r3] │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ @@ -1649,55 +2747,56 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (689f4 ) │ │ │ │ - ldr r3, [pc, #44] @ (689e8 ) │ │ │ │ + ldr r2, [pc, #60] @ (69594 ) │ │ │ │ + ldr r3, [pc, #44] @ (69588 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 689e0 │ │ │ │ + bne.n 69580 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (689f8 ) │ │ │ │ + ldr r1, [pc, #36] @ (69598 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 688ac │ │ │ │ + b.n 6944c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - bhi.n 68950 │ │ │ │ + ldmia r5!, {r2, r4} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 68938 │ │ │ │ + ldmia r5!, {r2} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 68aa4 │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldc 0, cr0, [r8], #384 @ 0x180 │ │ │ │ + b.n 697e4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000689fc : │ │ │ │ +0006959c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #400] @ (68ba0 ) │ │ │ │ + ldr r5, [pc, #400] @ (69740 ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #400] @ (68ba4 ) │ │ │ │ + ldr r4, [pc, #400] @ (69744 ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r9, [pc, #400] @ 68ba8 │ │ │ │ + ldr.w r9, [pc, #400] @ 69748 │ │ │ │ ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r8, [sp, #188] @ 0xbc │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -1708,23 +2807,23 @@ │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 59f80 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 68b70 │ │ │ │ + beq.w 69710 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 68b72 │ │ │ │ + beq.w 69712 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 68b70 │ │ │ │ + beq.w 69710 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 68b8c │ │ │ │ + ble.w 6972c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ mov fp, r2 │ │ │ │ @@ -1750,15 +2849,15 @@ │ │ │ │ blx 59070 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r1, #1 │ │ │ │ add.w sl, sp, #104 @ 0x68 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r3, [pc, #244] @ (68bac ) │ │ │ │ + ldr r3, [pc, #244] @ (6974c ) │ │ │ │ ldr.w ip, [r9, r3] │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ @@ -1803,55 +2902,56 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (68bb0 ) │ │ │ │ - ldr r3, [pc, #44] @ (68ba4 ) │ │ │ │ + ldr r2, [pc, #60] @ (69750 ) │ │ │ │ + ldr r3, [pc, #44] @ (69744 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 68b9c │ │ │ │ + bne.n 6973c │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (68bb4 ) │ │ │ │ + ldr r1, [pc, #36] @ (69754 ) │ │ │ │ movs r2, #194 @ 0xc2 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 68a68 │ │ │ │ + b.n 69608 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - bvs.n 68b9c │ │ │ │ + ldmia r3, {r2, r3, r4, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 68b84 │ │ │ │ + ldmia r3, {r2, r3, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 68ae8 │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xeafc0060 │ │ │ │ + svc 104 @ 0x68 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00068bb8 : │ │ │ │ +00069758 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #400] @ (68d5c ) │ │ │ │ + ldr r5, [pc, #400] @ (698fc ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #400] @ (68d60 ) │ │ │ │ + ldr r4, [pc, #400] @ (69900 ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r9, [pc, #400] @ 68d64 │ │ │ │ + ldr.w r9, [pc, #400] @ 69904 │ │ │ │ ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r8, [sp, #188] @ 0xbc │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -1862,23 +2962,23 @@ │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 598ac │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 68d2c │ │ │ │ + beq.w 698cc │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 68d2e │ │ │ │ + beq.w 698ce │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 68d2c │ │ │ │ + beq.w 698cc │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 68d48 │ │ │ │ + ble.w 698e8 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ mov fp, r2 │ │ │ │ @@ -1904,15 +3004,15 @@ │ │ │ │ blx 59070 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r1, #1 │ │ │ │ add.w sl, sp, #104 @ 0x68 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r3, [pc, #244] @ (68d68 ) │ │ │ │ + ldr r3, [pc, #244] @ (69908 ) │ │ │ │ ldr.w ip, [r9, r3] │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ @@ -1957,55 +3057,56 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (68d6c ) │ │ │ │ - ldr r3, [pc, #44] @ (68d60 ) │ │ │ │ + ldr r2, [pc, #60] @ (6990c ) │ │ │ │ + ldr r3, [pc, #44] @ (69900 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 68d58 │ │ │ │ + bne.n 698f8 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (68d70 ) │ │ │ │ + ldr r1, [pc, #36] @ (69910 ) │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 68c24 │ │ │ │ + b.n 697c4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - bpl.n 68de0 │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 68dc8 │ │ │ │ + ldmia r1!, {r4, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 68d2c │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strd r0, r0, [r0, #-384] @ 0x180 │ │ │ │ + ble.n 6986c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00068d74 : │ │ │ │ +00069914 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #400] @ (68f18 ) │ │ │ │ + ldr r5, [pc, #400] @ (69ab8 ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #400] @ (68f1c ) │ │ │ │ + ldr r4, [pc, #400] @ (69abc ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r9, [pc, #400] @ 68f20 │ │ │ │ + ldr.w r9, [pc, #400] @ 69ac0 │ │ │ │ ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r8, [sp, #184] @ 0xb8 │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -2014,23 +3115,23 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ blx 5a14c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 68ee4 │ │ │ │ + beq.w 69a84 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 68ee6 │ │ │ │ + beq.w 69a86 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 68ee4 │ │ │ │ + beq.w 69a84 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 68f00 │ │ │ │ + ble.w 69aa0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ mov fp, r2 │ │ │ │ @@ -2056,15 +3157,15 @@ │ │ │ │ blx 59070 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r1, #1 │ │ │ │ add.w sl, sp, #104 @ 0x68 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r3, [pc, #248] @ (68f24 ) │ │ │ │ + ldr r3, [pc, #248] @ (69ac4 ) │ │ │ │ ldr.w ip, [r9, r3] │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ @@ -2109,57 +3210,57 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #64] @ (68f28 ) │ │ │ │ - ldr r3, [pc, #48] @ (68f1c ) │ │ │ │ + ldr r2, [pc, #64] @ (69ac8 ) │ │ │ │ + ldr r3, [pc, #48] @ (69abc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 68f12 │ │ │ │ + bne.n 69ab2 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (68f2c ) │ │ │ │ + ldr r1, [pc, #40] @ (69acc ) │ │ │ │ mov.w r2, #258 @ 0x102 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 68ddc │ │ │ │ + b.n 6997c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 68e24 │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 6900c │ │ │ │ + stmia r7!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 68f78 │ │ │ │ + stmia r6!, {r1, r2, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 68e3c │ │ │ │ + blt.n 69ab4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00068f30 : │ │ │ │ +00069ad0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #400] @ (690d4 ) │ │ │ │ + ldr r5, [pc, #400] @ (69c74 ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #400] @ (690d8 ) │ │ │ │ + ldr r4, [pc, #400] @ (69c78 ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r9, [pc, #400] @ 690dc │ │ │ │ + ldr.w r9, [pc, #400] @ 69c7c │ │ │ │ ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r8, [sp, #184] @ 0xb8 │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -2168,23 +3269,23 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ blx 5e498 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 690a0 │ │ │ │ + beq.w 69c40 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 690a2 │ │ │ │ + beq.w 69c42 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 690a0 │ │ │ │ + beq.w 69c40 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 690bc │ │ │ │ + ble.w 69c5c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ mov fp, r2 │ │ │ │ @@ -2210,15 +3311,15 @@ │ │ │ │ blx 59070 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ movs r1, #1 │ │ │ │ add.w sl, sp, #104 @ 0x68 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r3, [pc, #248] @ (690e0 ) │ │ │ │ + ldr r3, [pc, #248] @ (69c80 ) │ │ │ │ ldr.w ip, [r9, r3] │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia r4!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ stmia.w r4, {r0, r1, r2} │ │ │ │ @@ -2263,1142 +3364,44 @@ │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #64] @ (690e4 ) │ │ │ │ - ldr r3, [pc, #48] @ (690d8 ) │ │ │ │ + ldr r2, [pc, #64] @ (69c84 ) │ │ │ │ + ldr r3, [pc, #48] @ (69c78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 690ce │ │ │ │ + bne.n 69c6e │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (690e8 ) │ │ │ │ + ldr r1, [pc, #40] @ (69c88 ) │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 68f98 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - bne.n 69068 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bne.n 69050 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - beq.n 691bc │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - b.n 68c80 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -000690ec : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #696] @ (693b8 ) │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #696] @ (693bc ) │ │ │ │ - sub sp, #308 @ 0x134 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [pc, #696] @ 693c0 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [sp, #356] @ 0x164 │ │ │ │ - ldr r1, [r5, r1] │ │ │ │ - add sl, pc │ │ │ │ - ldr.w r8, [sp, #344] @ 0x158 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #300] @ 0x12c │ │ │ │ - mov.w r1, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldrd fp, r9, [sp, #348] @ 0x15c │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ble.n 69140 │ │ │ │ - sub.w r2, r8, #4 │ │ │ │ - movs r3, #0 │ │ │ │ - adds r3, #1 │ │ │ │ - str.w r3, [r2, #4]! │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n 69134 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov r2, r6 │ │ │ │ - strd r9, r3, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - strd r8, fp, [sp] │ │ │ │ - blx 60d78 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 69388 │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.w 6938a │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 69388 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 693a4 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - blx 67538 │ │ │ │ - add r0, sp, #132 @ 0x84 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r3, r0 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - str r5, [sp, #100] @ 0x64 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r3, r1 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - mov r1, r6 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov fp, r5 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #508] @ (693c4 ) │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - add r5, sp, #12 │ │ │ │ - ldr.w sl, [sl, r3] │ │ │ │ - ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - add.w r7, sl, #16 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r3, r0 │ │ │ │ - movs r2, #1 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r9 │ │ │ │ - movs r1, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ - blx 65bf8 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ - add.w r9, sp, #244 @ 0xf4 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - movs r2, #1 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - movs r1, #1 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ - mov r6, r9 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - movs r4, #0 │ │ │ │ - mov r3, r4 │ │ │ │ - movs r2, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59a3c │ │ │ │ - add.w r8, sp, #188 @ 0xbc │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov r4, r8 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add r1, sp, #148 @ 0x94 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldmia r2, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - mov r4, r9 │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add.w lr, sp, #68 @ 0x44 │ │ │ │ - add r3, sp, #12 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov sl, r8 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r4, sp, #12 │ │ │ │ - ldr.w ip, [sp, #104] @ 0x68 │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - ldr r7, [sp, #124] @ 0x7c │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldmia r2, {r0, r1, r2, r3} │ │ │ │ - blx 65f6c │ │ │ │ - ldr r7, [sp, #108] @ 0x6c │ │ │ │ - mov r6, r7 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r4, sp, #20 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - mov r6, sp │ │ │ │ - ldmia.w sl, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 5f604 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - mov fp, r7 │ │ │ │ - ldmia.w r7, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ - add r7, sp, #252 @ 0xfc │ │ │ │ - mov r5, sl │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #400 @ 0x190 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldmia.w r9, {r2, r3} │ │ │ │ - blx 6674c │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 5bb30 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - blx 64a28 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (693c8 ) │ │ │ │ - ldr r3, [pc, #44] @ (693bc ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 693b4 │ │ │ │ - add sp, #308 @ 0x134 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (693cc ) │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 69176 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - beq.n 693d4 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - b.n 699e0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -000693d0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #696] @ (6969c ) │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #696] @ (696a0 ) │ │ │ │ - sub sp, #308 @ 0x134 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [pc, #696] @ 696a4 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [sp, #356] @ 0x164 │ │ │ │ - ldr r1, [r5, r1] │ │ │ │ - add sl, pc │ │ │ │ - ldr.w r8, [sp, #344] @ 0x158 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #300] @ 0x12c │ │ │ │ - mov.w r1, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldrd fp, r9, [sp, #348] @ 0x15c │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ble.n 69424 │ │ │ │ - sub.w r2, r8, #4 │ │ │ │ - movs r3, #0 │ │ │ │ - adds r3, #1 │ │ │ │ - str.w r3, [r2, #4]! │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n 69418 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov r2, r6 │ │ │ │ - strd r9, r3, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - strd r8, fp, [sp] │ │ │ │ - blx 5a1d8 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 6966c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.w 6966e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 6966c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 69688 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - blx 67538 │ │ │ │ - add r0, sp, #132 @ 0x84 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r3, r0 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - str r5, [sp, #100] @ 0x64 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r3, r1 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - mov r1, r6 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov fp, r5 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #508] @ (696a8 ) │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - add r5, sp, #12 │ │ │ │ - ldr.w sl, [sl, r3] │ │ │ │ - ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - add.w r7, sl, #16 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r3, r0 │ │ │ │ - movs r2, #1 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r9 │ │ │ │ - movs r1, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ - blx 65bf8 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ - add.w r9, sp, #244 @ 0xf4 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - movs r2, #1 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - movs r1, #1 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ - mov r6, r9 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - movs r4, #0 │ │ │ │ - mov r3, r4 │ │ │ │ - movs r2, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59a3c │ │ │ │ - add.w r8, sp, #188 @ 0xbc │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov r4, r8 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add r1, sp, #148 @ 0x94 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldmia r2, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - mov r4, r9 │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add.w lr, sp, #68 @ 0x44 │ │ │ │ - add r3, sp, #12 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov sl, r8 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r4, sp, #12 │ │ │ │ - ldr.w ip, [sp, #104] @ 0x68 │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - ldr r7, [sp, #124] @ 0x7c │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldmia r2, {r0, r1, r2, r3} │ │ │ │ - blx 65f6c │ │ │ │ - ldr r7, [sp, #108] @ 0x6c │ │ │ │ - mov r6, r7 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r4, sp, #20 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - mov r6, sp │ │ │ │ - ldmia.w sl, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 5f604 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - mov fp, r7 │ │ │ │ - ldmia.w r7, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ - add r7, sp, #252 @ 0xfc │ │ │ │ - mov r5, sl │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #400 @ 0x190 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldmia.w r9, {r2, r3} │ │ │ │ - blx 6674c │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 5bb30 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - blx 64a28 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (696ac ) │ │ │ │ - ldr r3, [pc, #44] @ (696a0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 69698 │ │ │ │ - add sp, #308 @ 0x134 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (696b0 ) │ │ │ │ - movs r2, #123 @ 0x7b │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6945a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r4} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - b.n 696fc │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -000696b4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #704] @ (69988 ) │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #704] @ (6998c ) │ │ │ │ - sub sp, #308 @ 0x134 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [pc, #704] @ 69990 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mov r6, r2 │ │ │ │ - add sl, pc │ │ │ │ - ldr r1, [r5, r1] │ │ │ │ - mov r5, r0 │ │ │ │ - ldrd r0, r2, [sp, #356] @ 0x164 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #300] @ 0x12c │ │ │ │ - mov.w r1, #0 │ │ │ │ - ldr.w r8, [sp, #344] @ 0x158 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldrd fp, r9, [sp, #348] @ 0x15c │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ble.n 6970a │ │ │ │ - sub.w r2, r8, #4 │ │ │ │ - movs r3, #0 │ │ │ │ - adds r3, #1 │ │ │ │ - str.w r3, [r2, #4]! │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n 696fe │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r0, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - strd fp, r9, [sp, #4] │ │ │ │ - str.w r8, [sp] │ │ │ │ - blx 5aa04 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 69956 │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.w 69958 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 69956 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 69972 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - blx 67538 │ │ │ │ - add r0, sp, #132 @ 0x84 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r3, r0 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - str r5, [sp, #100] @ 0x64 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r3, r1 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - mov r1, r6 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov fp, r5 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #508] @ (69994 ) │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - add r5, sp, #12 │ │ │ │ - ldr.w sl, [sl, r3] │ │ │ │ - ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - add.w r7, sl, #16 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r3, r0 │ │ │ │ - movs r2, #1 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r9 │ │ │ │ - movs r1, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ - blx 65bf8 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ - add.w r9, sp, #244 @ 0xf4 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - movs r2, #1 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - movs r1, #1 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ - mov r6, r9 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - movs r4, #0 │ │ │ │ - mov r3, r4 │ │ │ │ - movs r2, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59a3c │ │ │ │ - add.w r8, sp, #188 @ 0xbc │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov r4, r8 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add r1, sp, #148 @ 0x94 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldmia r2, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - mov r4, r9 │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add.w lr, sp, #68 @ 0x44 │ │ │ │ - add r3, sp, #12 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov sl, r8 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r4, sp, #12 │ │ │ │ - ldr.w ip, [sp, #104] @ 0x68 │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - ldr r7, [sp, #124] @ 0x7c │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldmia r2, {r0, r1, r2, r3} │ │ │ │ - blx 65f6c │ │ │ │ - ldr r7, [sp, #108] @ 0x6c │ │ │ │ - mov r6, r7 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r4, sp, #20 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - mov r6, sp │ │ │ │ - ldmia.w sl, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 5f604 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - mov fp, r7 │ │ │ │ - ldmia.w r7, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ - add r7, sp, #252 @ 0xfc │ │ │ │ - mov r5, sl │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #400 @ 0x190 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldmia.w r9, {r2, r3} │ │ │ │ - blx 6674c │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 5bb30 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - blx 64a28 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (69998 ) │ │ │ │ - ldr r3, [pc, #48] @ (6998c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 69982 │ │ │ │ - add sp, #308 @ 0x134 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (6999c ) │ │ │ │ - movs r2, #199 @ 0xc7 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 69744 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldmia r2, {r2, r6} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r5} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r7!, {r2, r4, r5, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ble.n 69a14 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -000699a0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr r5, [pc, #704] @ (69c74 ) │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #704] @ (69c78 ) │ │ │ │ - sub sp, #308 @ 0x134 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [pc, #704] @ 69c7c │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mov r6, r2 │ │ │ │ - add sl, pc │ │ │ │ - ldr r1, [r5, r1] │ │ │ │ - mov r5, r0 │ │ │ │ - ldrd r0, r2, [sp, #356] @ 0x164 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #300] @ 0x12c │ │ │ │ - mov.w r1, #0 │ │ │ │ - ldr.w r8, [sp, #344] @ 0x158 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldrd fp, r9, [sp, #348] @ 0x15c │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ble.n 699f6 │ │ │ │ - sub.w r2, r8, #4 │ │ │ │ - movs r3, #0 │ │ │ │ - adds r3, #1 │ │ │ │ - str.w r3, [r2, #4]! │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n 699ea │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r0, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - strd fp, r9, [sp, #4] │ │ │ │ - str.w r8, [sp] │ │ │ │ - blx 592bc │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 69c42 │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.w 69c44 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 69c42 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 69c5e │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - blx 67538 │ │ │ │ - add r0, sp, #132 @ 0x84 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r3, r0 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - str r5, [sp, #100] @ 0x64 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r3, r1 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - mov r1, r6 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov fp, r5 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #508] @ (69c80 ) │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - add r5, sp, #12 │ │ │ │ - ldr.w sl, [sl, r3] │ │ │ │ - ldmia.w fp!, {r0, r1, r2, r3} │ │ │ │ - stmia r5!, {r0, r1, r2, r3} │ │ │ │ - add.w r7, sl, #16 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r3, r0 │ │ │ │ - movs r2, #1 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r9 │ │ │ │ - movs r1, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ - blx 65bf8 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ - add.w r9, sp, #244 @ 0xf4 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - movs r2, #1 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - movs r1, #1 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ - mov r6, r9 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - movs r4, #0 │ │ │ │ - mov r3, r4 │ │ │ │ - movs r2, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59a3c │ │ │ │ - add.w r8, sp, #188 @ 0xbc │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov r4, r8 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add r1, sp, #148 @ 0x94 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldmia r2, {r0, r1, r2, r3} │ │ │ │ - blx 60520 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - mov r4, r9 │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - add.w lr, sp, #68 @ 0x44 │ │ │ │ - add r3, sp, #12 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov sl, r8 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r4, sp, #12 │ │ │ │ - ldr.w ip, [sp, #104] @ 0x68 │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - ldr r7, [sp, #124] @ 0x7c │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldmia r2, {r0, r1, r2, r3} │ │ │ │ - blx 65f6c │ │ │ │ - ldr r7, [sp, #108] @ 0x6c │ │ │ │ - mov r6, r7 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r4, sp, #20 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w r5, {r0, r1, r2} │ │ │ │ - mov r6, sp │ │ │ │ - ldmia.w sl, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r8, {r0, r1, r2, r3} │ │ │ │ - blx 5f604 │ │ │ │ - ldmia.w fp, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - mov fp, r7 │ │ │ │ - ldmia.w r7, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ - add r7, sp, #252 @ 0xfc │ │ │ │ - mov r5, sl │ │ │ │ - ldmia r5!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r5, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - mov.w r1, #400 @ 0x190 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldmia.w r9, {r2, r3} │ │ │ │ - blx 6674c │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 5bb30 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - blx 64a28 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (69c84 ) │ │ │ │ - ldr r3, [pc, #48] @ (69c78 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 69c6e │ │ │ │ - add sp, #308 @ 0x134 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #40] @ (69c88 ) │ │ │ │ - movs r2, #216 @ 0xd8 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 69a30 │ │ │ │ + b.n 69b38 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r3, r4, r6} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r6!, {r3, r4} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bge.n 69d28 │ │ │ │ + bge.n 69cf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00069c8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ @@ -3740,15 +3743,15 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bvc.n 6a148 │ │ │ │ + bvc.n 6a118 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006a050 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ @@ -4090,1185 +4093,81 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r3, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ yield │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bcc.n 6a384 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a414 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6a56c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6a570 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6a574 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 581d4 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6a53c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6a53e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6a53c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6a558 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6a578 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6a57c ) │ │ │ │ - ldr r3, [pc, #44] @ (6a570 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6a568 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6a580 ) │ │ │ │ - movs r2, #72 @ 0x48 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6a470 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - cbnz r6, 6a5f2 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - bne.n 6a4bc │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a584 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6a6dc ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6a6e0 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6a6e4 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 57f04 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6a6ac │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6a6ae │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6a6ac │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6a6c8 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6a6e8 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6a6ec ) │ │ │ │ - ldr r3, [pc, #44] @ (6a6e0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6a6d8 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6a6f0 ) │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6a5e0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cbnz r4, 6a73c │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cbnz r4, 6a740 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - rev16 r6, r3 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - beq.n 6a74c │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a6f4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6a84c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6a850 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6a854 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 5f790 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6a81c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6a81e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6a81c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6a838 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #102 @ 0x66 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6a858 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6a85c ) │ │ │ │ - ldr r3, [pc, #44] @ (6a850 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6a848 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6a860 ) │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6a750 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - rev r4, r0 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cbnz r4, 6a894 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a864 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6a9bc ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6a9c0 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6a9c4 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 66ab8 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6a98c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6a98e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6a98c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6a9a8 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #103 @ 0x67 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6a9c8 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6a9cc ) │ │ │ │ - ldr r3, [pc, #44] @ (6a9c0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6a9b8 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6a9d0 ) │ │ │ │ - movs r2, #109 @ 0x6d │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6a8c0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb894 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb77e │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006a9d4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6ab2c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6ab30 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6ab34 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 633b8 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6aafc │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6aafe │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6aafc │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6ab18 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6ab38 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6ab3c ) │ │ │ │ - ldr r3, [pc, #44] @ (6ab30 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6ab28 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6ab40 ) │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6aa30 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb724 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006ab44 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6ac9c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6aca0 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6aca4 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 66f50 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6ac6c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6ac6e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6ac6c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6ac88 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6aca8 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6acac ) │ │ │ │ - ldr r3, [pc, #44] @ (6aca0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6ac98 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6acb0 ) │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6aba0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r7} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006acb4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6ae0c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6ae10 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6ae14 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 592a4 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6addc │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6adde │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6addc │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6adf8 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #102 @ 0x66 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6ae18 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6ae1c ) │ │ │ │ - ldr r3, [pc, #44] @ (6ae10 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6ae08 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6ae20 ) │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6ad10 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - push {r2, r6} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - push {r2, r4, r5} │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - cbz r6, 6ae6a │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006ae24 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #324] @ (6af7c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #324] @ (6af80 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [pc, #324] @ 6af84 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - mov r4, r0 │ │ │ │ - blx 58d5c │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6af4c │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6af4e │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6af4c │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 6af68 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - blx 67538 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - movs r0, #103 @ 0x67 │ │ │ │ - add r4, sp, #12 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ - mov r0, r6 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - mov r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, fp │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ - mov r6, r7 │ │ │ │ - blx 59070 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, fp │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r3, [pc, #188] @ (6af88 ) │ │ │ │ - ldr.w ip, [r9, r3] │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add.w lr, ip, #16 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ - blx 619b4 │ │ │ │ - mov lr, r7 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #60 @ 0x3c │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 65ff0 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - mov r4, r0 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - movw r0, #701 @ 0x2bd │ │ │ │ - ldmia.w r7, {r1, r2, r3} │ │ │ │ - blx 5d0dc │ │ │ │ - mov r0, r5 │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 64a28 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ite ne │ │ │ │ - addne r4, #1 │ │ │ │ - moveq r4, #0 │ │ │ │ - str.w r4, [r8] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #60] @ (6af8c ) │ │ │ │ - ldr r3, [pc, #44] @ (6af80 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 6af78 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #36] @ (6af90 ) │ │ │ │ - movs r2, #166 @ 0xa6 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6ae80 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - uxtb r4, r2 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - uxtb r4, r0 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - cbz r6, 6afbe │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - stmia r7!, {r2, r3, r7} │ │ │ │ + bcc.n 6a354 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006af94 : │ │ │ │ +0006a414 : │ │ │ │ b.w 5a314 │ │ │ │ │ │ │ │ -0006af98 : │ │ │ │ +0006a418 : │ │ │ │ b.w 65d30 │ │ │ │ │ │ │ │ -0006af9c : │ │ │ │ +0006a41c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ blx 5dec4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ str r0, [r4, #0] │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ -0006afbc : │ │ │ │ +0006a43c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ blx 58c30 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ str r0, [r4, #0] │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ -0006afdc : │ │ │ │ +0006a45c : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ b.w 65204 │ │ │ │ │ │ │ │ -0006afe8 : │ │ │ │ +0006a468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #280] @ (6b114 ) │ │ │ │ + ldr r2, [pc, #280] @ (6a594 ) │ │ │ │ mov r5, r3 │ │ │ │ - ldr r3, [pc, #280] @ (6b118 ) │ │ │ │ + ldr r3, [pc, #280] @ (6a598 ) │ │ │ │ add r2, pc │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ - ldr r6, [pc, #272] @ (6b11c ) │ │ │ │ + ldr r6, [pc, #272] @ (6a59c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub.w r2, r1, #67 @ 0x43 │ │ │ │ ldr.w r8, [sp, #104] @ 0x68 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r2, #55 @ 0x37 │ │ │ │ - bhi.n 6b05e │ │ │ │ + bhi.n 6a4de │ │ │ │ tbb [pc, r2] │ │ │ │ ldr r6, [r4, #20] │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r2, r6, #1 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ @@ -5290,20 +4189,20 @@ │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r7, r5, #1 │ │ │ │ adds r4, r3, #0 │ │ │ │ adds r4, r3, #0 │ │ │ │ ldr r4, [r3, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #192] @ (6b120 ) │ │ │ │ + ldr r2, [pc, #192] @ (6a5a0 ) │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - ldr r2, [pc, #184] @ (6b124 ) │ │ │ │ + ldr r2, [pc, #184] @ (6a5a4 ) │ │ │ │ add r2, pc │ │ │ │ blx 62464 <__fprintf_chk@plt> │ │ │ │ blx 66b18 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #40 @ 0x28 │ │ │ │ @@ -5312,82 +4211,82 @@ │ │ │ │ mov r0, r9 │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [r8] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #1 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r2, [pc, #144] @ (6b128 ) │ │ │ │ - ldr r3, [pc, #144] @ (6b12c ) │ │ │ │ + ldr r2, [pc, #144] @ (6a5a8 ) │ │ │ │ + ldr r3, [pc, #144] @ (6a5ac ) │ │ │ │ add.w lr, sp, #48 @ 0x30 │ │ │ │ mov ip, sp │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #136] @ (6b130 ) │ │ │ │ + ldr r3, [pc, #136] @ (6a5b0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r5, [r2, #0] │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldr r1, [pc, #124] @ (6b134 ) │ │ │ │ + ldr r1, [pc, #124] @ (6a5b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [lr] │ │ │ │ str.w r3, [ip] │ │ │ │ ldmia.w r4, {r2, r3} │ │ │ │ blx 5ad0c │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ - ldr r2, [pc, #92] @ (6b138 ) │ │ │ │ - ldr r3, [pc, #60] @ (6b118 ) │ │ │ │ + ldr r2, [pc, #92] @ (6a5b8 ) │ │ │ │ + ldr r3, [pc, #60] @ (6a598 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6b110 │ │ │ │ + bne.n 6a590 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r9, #102 @ 0x66 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ mov.w r9, #101 @ 0x65 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ mov.w r9, #103 @ 0x67 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ mov.w r9, #100 @ 0x64 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ mov.w r9, #104 @ 0x68 │ │ │ │ - b.n 6b074 │ │ │ │ + b.n 6a4f4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cbz r0, 6b11c │ │ │ │ + pop {r4, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + pop {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrb r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + bne.n 6a59c │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + bcs.n 6a5d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ + bcs.n 6a5f4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + bne.n 6a574 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + cbnz r4, 6a628 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ -0006b13c : │ │ │ │ +0006a5bc : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ @@ -5406,29 +4305,29 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ add r3, sp, #32 │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ blx 58268 │ │ │ │ - cbz r4, 6b1b8 │ │ │ │ + cbz r4, 6a638 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r0 │ │ │ │ itt eq │ │ │ │ addeq.w r0, r0, r4, lsl #2 │ │ │ │ vmoveq.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 6b1c4 │ │ │ │ + bne.n 6a644 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt ne │ │ │ │ vdivne.f32 s14, s13, s15 │ │ │ │ vstrne s14, [r3, #-4] │ │ │ │ cmp r3, r0 │ │ │ │ - bne.n 6b19e │ │ │ │ + bne.n 6a61e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add sp, #16 │ │ │ │ bx lr │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -5438,18 +4337,18 @@ │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itt ne │ │ │ │ vdivne.f32 s14, s13, s15 │ │ │ │ vstrne s14, [r3] │ │ │ │ add r3, r5 │ │ │ │ cmp r2, r4 │ │ │ │ - bne.n 6b1cc │ │ │ │ - b.n 6b1b8 │ │ │ │ + bne.n 6a64c │ │ │ │ + b.n 6a638 │ │ │ │ │ │ │ │ -0006b1ec : │ │ │ │ +0006a66c : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ @@ -5468,50 +4367,50 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ add r3, sp, #32 │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ blx 58268 │ │ │ │ - cbz r4, 6b266 │ │ │ │ + cbz r4, 6a6e6 │ │ │ │ mov r3, r0 │ │ │ │ cmp r5, #1 │ │ │ │ add.w r0, r0, r4, lsl #3 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 6b272 │ │ │ │ + bne.n 6a6f2 │ │ │ │ vldmia r3!, {d7} │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b262 │ │ │ │ + beq.n 6a6e2 │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ vstr d6, [r3, #-8] │ │ │ │ cmp r3, r0 │ │ │ │ - bne.n 6b24c │ │ │ │ + bne.n 6a6cc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add sp, #16 │ │ │ │ bx lr │ │ │ │ lsls r5, r5, #3 │ │ │ │ movs r2, #0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ vldr d7, [r3] │ │ │ │ adds r2, #1 │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b292 │ │ │ │ + beq.n 6a712 │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ vstr d6, [r3] │ │ │ │ add r3, r5 │ │ │ │ cmp r2, r4 │ │ │ │ - bne.n 6b27a │ │ │ │ - b.n 6b266 │ │ │ │ + bne.n 6a6fa │ │ │ │ + b.n 6a6e6 │ │ │ │ nop │ │ │ │ │ │ │ │ -0006b29c : │ │ │ │ +0006a71c : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ @@ -5531,22 +4430,22 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ add r3, sp, #32 │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ blx 58268 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 6b378 │ │ │ │ + beq.n 6a7f8 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r0 │ │ │ │ itt eq │ │ │ │ addeq r2, r0, #4 │ │ │ │ addeq.w r0, r0, r4, lsl #3 │ │ │ │ - beq.n 6b336 │ │ │ │ - b.n 6b384 │ │ │ │ + beq.n 6a7b6 │ │ │ │ + b.n 6a804 │ │ │ │ vcmpe.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f32 s13, s14 │ │ │ │ vdiv.f32 s11, s15, s13 │ │ │ │ vdiv.f32 s12, s14, s13 │ │ │ │ vmul.f32 s15, s11, s15 │ │ │ │ @@ -5554,43 +4453,43 @@ │ │ │ │ vdiv.f32 s13, s11, s15 │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ vstr s13, [r2, #-4] │ │ │ │ vstr s14, [r3, #4] │ │ │ │ adds r3, #8 │ │ │ │ adds r2, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - beq.n 6b378 │ │ │ │ + beq.n 6a7f8 │ │ │ │ vldr s15, [r2, #-4] │ │ │ │ vldr s14, [r3, #4] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmov.f32 s13, s15 │ │ │ │ vneg.f32 s12, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ it ls │ │ │ │ vnegls.f32 s13, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 6b300 │ │ │ │ + bhi.n 6a780 │ │ │ │ vcmpe.f32 s12, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 6b30e │ │ │ │ + bmi.n 6a78e │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b32e │ │ │ │ + beq.n 6a7ae │ │ │ │ vmov.f32 s13, s12 │ │ │ │ - b.n 6b30e │ │ │ │ + b.n 6a78e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add sp, #16 │ │ │ │ bx lr │ │ │ │ lsls r0, r5, #3 │ │ │ │ adds r2, r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ - b.n 6b3c4 │ │ │ │ + b.n 6a844 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f32 s14, s15 │ │ │ │ vdiv.f32 s12, s15, s14 │ │ │ │ vdiv.f32 s11, s13, s14 │ │ │ │ vmul.f32 s15, s15, s12 │ │ │ │ @@ -5599,37 +4498,37 @@ │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ vstr s13, [r2, #-4] │ │ │ │ vstr s14, [r3, #4] │ │ │ │ adds r1, #1 │ │ │ │ add r3, r0 │ │ │ │ add r2, r0 │ │ │ │ cmp r1, r4 │ │ │ │ - beq.n 6b378 │ │ │ │ + beq.n 6a7f8 │ │ │ │ vldr s13, [r2, #-4] │ │ │ │ vldr s15, [r3, #4] │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ vmov.f32 s14, s13 │ │ │ │ vneg.f32 s12, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ it ls │ │ │ │ vnegls.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 6b38c │ │ │ │ + bhi.n 6a80c │ │ │ │ vcmpe.f32 s14, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 6b39a │ │ │ │ + bgt.n 6a81a │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b3ba │ │ │ │ + beq.n 6a83a │ │ │ │ vmov.f32 s14, s12 │ │ │ │ - b.n 6b39a │ │ │ │ + b.n 6a81a │ │ │ │ nop │ │ │ │ │ │ │ │ -0006b408 : │ │ │ │ +0006a888 : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ @@ -5649,22 +4548,22 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ add r3, sp, #32 │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ blx 58268 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 6b4e6 │ │ │ │ + beq.n 6a966 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r0 │ │ │ │ itt eq │ │ │ │ addeq.w r2, r0, #8 │ │ │ │ addeq.w r0, r0, r4, lsl #4 │ │ │ │ - beq.n 6b4a4 │ │ │ │ - b.n 6b4f2 │ │ │ │ + beq.n 6a924 │ │ │ │ + b.n 6a972 │ │ │ │ vcmpe.f64 d6, d5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f64 d5, d6 │ │ │ │ vdiv.f64 d3, d7, d5 │ │ │ │ vdiv.f64 d4, d6, d5 │ │ │ │ vmul.f64 d7, d3, d7 │ │ │ │ @@ -5672,43 +4571,43 @@ │ │ │ │ vdiv.f64 d5, d3, d7 │ │ │ │ vdiv.f64 d6, d4, d7 │ │ │ │ vstr d5, [r2, #-8] │ │ │ │ vstr d6, [r3, #8] │ │ │ │ adds r3, #16 │ │ │ │ adds r2, #16 │ │ │ │ cmp r0, r3 │ │ │ │ - beq.n 6b4e6 │ │ │ │ + beq.n 6a966 │ │ │ │ vldr d7, [r2, #-8] │ │ │ │ vldr d6, [r3, #8] │ │ │ │ vcmpe.f64 d7, #0.0 │ │ │ │ vmov.f64 d5, d7 │ │ │ │ vneg.f64 d4, d6 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f64 d6, #0.0 │ │ │ │ it ls │ │ │ │ vnegls.f64 d5, d7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 6b46e │ │ │ │ + bhi.n 6a8ee │ │ │ │ vcmpe.f64 d4, d5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 6b47c │ │ │ │ + bmi.n 6a8fc │ │ │ │ vcmp.f64 d6, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b49c │ │ │ │ + beq.n 6a91c │ │ │ │ vmov.f64 d5, d4 │ │ │ │ - b.n 6b47c │ │ │ │ + b.n 6a8fc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add sp, #16 │ │ │ │ bx lr │ │ │ │ lsls r0, r5, #4 │ │ │ │ add.w r2, r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ - b.n 6b534 │ │ │ │ + b.n 6a9b4 │ │ │ │ vcmpe.f64 d7, d6 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f64 d6, d7 │ │ │ │ vdiv.f64 d4, d7, d6 │ │ │ │ vdiv.f64 d3, d5, d6 │ │ │ │ vmul.f64 d7, d7, d4 │ │ │ │ @@ -5717,44 +4616,44 @@ │ │ │ │ vdiv.f64 d6, d4, d7 │ │ │ │ vstr d5, [r2, #-8] │ │ │ │ vstr d6, [r3, #8] │ │ │ │ adds r1, #1 │ │ │ │ add r3, r0 │ │ │ │ add r2, r0 │ │ │ │ cmp r1, r4 │ │ │ │ - beq.n 6b4e6 │ │ │ │ + beq.n 6a966 │ │ │ │ vldr d5, [r2, #-8] │ │ │ │ vldr d7, [r3, #8] │ │ │ │ vcmpe.f64 d5, #0.0 │ │ │ │ vmov.f64 d6, d5 │ │ │ │ vneg.f64 d4, d7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f64 d7, #0.0 │ │ │ │ it ls │ │ │ │ vnegls.f64 d6, d5 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 6b4fc │ │ │ │ + bhi.n 6a97c │ │ │ │ vcmpe.f64 d6, d4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 6b50a │ │ │ │ + bgt.n 6a98a │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 6b52a │ │ │ │ + beq.n 6a9aa │ │ │ │ vmov.f64 d6, d4 │ │ │ │ - b.n 6b50a │ │ │ │ + b.n 6a98a │ │ │ │ nop │ │ │ │ │ │ │ │ -0006b578 : │ │ │ │ +0006a9f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6b6a4 ) │ │ │ │ + ldr r5, [pc, #280] @ (6ab24 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6b6a8 ) │ │ │ │ + ldr r4, [pc, #280] @ (6ab28 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -5766,23 +4665,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5b850 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6b674 │ │ │ │ + beq.n 6aaf4 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6b676 │ │ │ │ + beq.n 6aaf6 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6b674 │ │ │ │ + beq.n 6aaf4 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6b690 │ │ │ │ + ble.n 6ab10 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -5829,49 +4728,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6b6ac ) │ │ │ │ - ldr r3, [pc, #44] @ (6b6a8 ) │ │ │ │ + ldr r2, [pc, #52] @ (6ab2c ) │ │ │ │ + ldr r3, [pc, #44] @ (6ab28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6b6a0 │ │ │ │ + bne.n 6ab20 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6b6b0 ) │ │ │ │ + ldr r1, [pc, #28] @ (6ab30 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6b5de │ │ │ │ + b.n 6aa5e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + @ instruction: 0xb700 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #600 @ 0x258 │ │ │ │ + @ instruction: 0xb616 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006b6b4 : │ │ │ │ +0006ab34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6b7e0 ) │ │ │ │ + ldr r5, [pc, #280] @ (6ac60 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6b7e4 ) │ │ │ │ + ldr r4, [pc, #280] @ (6ac64 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -5883,23 +4782,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5b2a4 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6b7b0 │ │ │ │ + beq.n 6ac30 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6b7b2 │ │ │ │ + beq.n 6ac32 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6b7b0 │ │ │ │ + beq.n 6ac30 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6b7cc │ │ │ │ + ble.n 6ac4c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -5946,49 +4845,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6b7e8 ) │ │ │ │ - ldr r3, [pc, #44] @ (6b7e4 ) │ │ │ │ + ldr r2, [pc, #52] @ (6ac68 ) │ │ │ │ + ldr r3, [pc, #44] @ (6ac64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6b7dc │ │ │ │ + bne.n 6ac5c │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6b7ec ) │ │ │ │ + ldr r1, [pc, #28] @ (6ac6c ) │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6b71a │ │ │ │ + b.n 6ab9a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + push {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - it lt │ │ │ │ - lsllt r0, r4, #1 │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006b7f0 : │ │ │ │ +0006ac70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6b91c ) │ │ │ │ + ldr r5, [pc, #280] @ (6ad9c ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6b920 ) │ │ │ │ + ldr r4, [pc, #280] @ (6ada0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6000,23 +4899,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 59490 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6b8ec │ │ │ │ + beq.n 6ad6c │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6b8ee │ │ │ │ + beq.n 6ad6e │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6b8ec │ │ │ │ + beq.n 6ad6c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6b908 │ │ │ │ + ble.n 6ad88 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6063,49 +4962,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6b924 ) │ │ │ │ - ldr r3, [pc, #44] @ (6b920 ) │ │ │ │ + ldr r2, [pc, #52] @ (6ada4 ) │ │ │ │ + ldr r3, [pc, #44] @ (6ada0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6b918 │ │ │ │ + bne.n 6ad98 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6b928 ) │ │ │ │ + ldr r1, [pc, #28] @ (6ada8 ) │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6b856 │ │ │ │ + b.n 6acd6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r1, sp, #32 │ │ │ │ + push {r3, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #120 @ 0x78 │ │ │ │ + cbz r6, 6ae0e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bkpt 0x007c │ │ │ │ + ldmia r1!, {r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006b92c : │ │ │ │ +0006adac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6ba58 ) │ │ │ │ + ldr r5, [pc, #280] @ (6aed8 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6ba5c ) │ │ │ │ + ldr r4, [pc, #280] @ (6aedc ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6117,23 +5016,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5db1c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6ba28 │ │ │ │ + beq.n 6aea8 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6ba2a │ │ │ │ + beq.n 6aeaa │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6ba28 │ │ │ │ + beq.n 6aea8 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6ba44 │ │ │ │ + ble.n 6aec4 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6180,49 +5079,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6ba60 ) │ │ │ │ - ldr r3, [pc, #44] @ (6ba5c ) │ │ │ │ + ldr r2, [pc, #52] @ (6aee0 ) │ │ │ │ + ldr r3, [pc, #44] @ (6aedc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6ba54 │ │ │ │ + bne.n 6aed4 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6ba64 ) │ │ │ │ + ldr r1, [pc, #28] @ (6aee4 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6b992 │ │ │ │ + b.n 6ae12 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r7, pc, #816 @ (adr r7, 6bd8c ) │ │ │ │ + cbz r4, 6af2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #904 @ (adr r6, 6bdec ) │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r6, pc} │ │ │ │ + ldmia r0!, {r2, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006ba68 : │ │ │ │ +0006aee8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6bb94 ) │ │ │ │ + ldr r5, [pc, #280] @ (6b014 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6bb98 ) │ │ │ │ + ldr r4, [pc, #280] @ (6b018 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6234,23 +5133,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5928c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6bb64 │ │ │ │ + beq.n 6afe4 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6bb66 │ │ │ │ + beq.n 6afe6 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6bb64 │ │ │ │ + beq.n 6afe4 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6bb80 │ │ │ │ + ble.n 6b000 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6297,49 +5196,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6bb9c ) │ │ │ │ - ldr r3, [pc, #44] @ (6bb98 ) │ │ │ │ + ldr r2, [pc, #52] @ (6b01c ) │ │ │ │ + ldr r3, [pc, #44] @ (6b018 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6bb90 │ │ │ │ + bne.n 6b010 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6bba0 ) │ │ │ │ + ldr r1, [pc, #28] @ (6b020 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6bace │ │ │ │ + b.n 6af4e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r6, pc, #576 @ (adr r6, 6bdd8 ) │ │ │ │ + sxth r0, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #664 @ (adr r5, 6be38 ) │ │ │ │ + cbz r6, 6b028 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r2} │ │ │ │ + stmia r7!, {r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006bba4 : │ │ │ │ +0006b024 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6bcd0 ) │ │ │ │ + ldr r5, [pc, #280] @ (6b150 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6bcd4 ) │ │ │ │ + ldr r4, [pc, #280] @ (6b154 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6351,23 +5250,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 575d4 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6bca0 │ │ │ │ + beq.n 6b120 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6bca2 │ │ │ │ + beq.n 6b122 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6bca0 │ │ │ │ + beq.n 6b120 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6bcbc │ │ │ │ + ble.n 6b13c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6414,49 +5313,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6bcd8 ) │ │ │ │ - ldr r3, [pc, #44] @ (6bcd4 ) │ │ │ │ + ldr r2, [pc, #52] @ (6b158 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b154 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6bccc │ │ │ │ + bne.n 6b14c │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6bcdc ) │ │ │ │ + ldr r1, [pc, #28] @ (6b15c ) │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6bc0a │ │ │ │ + b.n 6b08a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r5, pc, #336 @ (adr r5, 6be24 ) │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #424 @ (adr r4, 6be84 ) │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - revsh r0, r1 │ │ │ │ + stmia r6!, {r2, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006bce0 : │ │ │ │ +0006b160 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6be0c ) │ │ │ │ + ldr r5, [pc, #280] @ (6b28c ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6be10 ) │ │ │ │ + ldr r4, [pc, #280] @ (6b290 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6468,23 +5367,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5aa2c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6bddc │ │ │ │ + beq.n 6b25c │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6bdde │ │ │ │ + beq.n 6b25e │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6bddc │ │ │ │ + beq.n 6b25c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6bdf8 │ │ │ │ + ble.n 6b278 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6531,49 +5430,49 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6be14 ) │ │ │ │ - ldr r3, [pc, #44] @ (6be10 ) │ │ │ │ + ldr r2, [pc, #52] @ (6b294 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b290 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6be08 │ │ │ │ + bne.n 6b288 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6be18 ) │ │ │ │ + ldr r1, [pc, #28] @ (6b298 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6bd46 │ │ │ │ + b.n 6b1c6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r4, pc, #96 @ (adr r4, 6be70 ) │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #184 @ (adr r3, 6bed0 ) │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cbnz r4, 6be3e │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006be1c : │ │ │ │ +0006b29c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r5, [pc, #280] @ (6bf48 ) │ │ │ │ + ldr r5, [pc, #280] @ (6b3c8 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #280] @ (6bf4c ) │ │ │ │ + ldr r4, [pc, #280] @ (6b3cc ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w fp, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r9, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -6585,23 +5484,23 @@ │ │ │ │ str.w fp, [sp] │ │ │ │ mov r4, r2 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5ed94 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6bf18 │ │ │ │ + beq.n 6b398 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6bf1a │ │ │ │ + beq.n 6b39a │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6bf18 │ │ │ │ + beq.n 6b398 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 6bf34 │ │ │ │ + ble.n 6b3b4 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r7, sp │ │ │ │ blx 5f4f8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -6648,39 +5547,1143 @@ │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (6bf50 ) │ │ │ │ - ldr r3, [pc, #44] @ (6bf4c ) │ │ │ │ + ldr r2, [pc, #52] @ (6b3d0 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b3cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 6bf44 │ │ │ │ + bne.n 6b3c4 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #28] @ (6bf54 ) │ │ │ │ + ldr r1, [pc, #28] @ (6b3d4 ) │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6be82 │ │ │ │ + b.n 6b302 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, pc, #880 @ (adr r2, 6c2bc ) │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #968 @ (adr r1, 6c31c ) │ │ │ │ + add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xb850 │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b3d8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6b530 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6b534 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6b538 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 581d4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6b500 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6b502 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6b500 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6b51c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6b53c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6b540 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b534 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6b52c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6b544 ) │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b434 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmia r2!, {r4, r6} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b548 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6b6a0 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6b6a4 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6b6a8 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 57f04 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6b670 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6b672 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6b670 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6b68c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6b6ac ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6b6b0 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b6a4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6b69c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6b6b4 ) │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b5a4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r3, sp, #640 @ 0x280 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmia r0!, {r5, r6, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b6b8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6b810 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6b814 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6b818 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 5f790 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6b7e0 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6b7e2 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6b7e0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6b7fc │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6b81c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6b820 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b814 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6b80c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6b824 ) │ │ │ │ + movs r2, #96 @ 0x60 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b714 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + nop {7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b828 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6b980 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6b984 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6b988 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 66ab8 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6b950 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6b952 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6b950 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6b96c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #103 @ 0x67 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6b98c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6b990 ) │ │ │ │ + ldr r3, [pc, #44] @ (6b984 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6b97c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6b994 ) │ │ │ │ + movs r2, #109 @ 0x6d │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b884 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r0, sp, #768 @ 0x300 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r7, pc, #744 @ (adr r7, 6bc7c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + bkpt 0x0000 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006b998 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6baf0 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6baf4 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6baf8 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 633b8 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6bac0 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6bac2 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6bac0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6badc │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6bafc ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6bb00 ) │ │ │ │ + ldr r3, [pc, #44] @ (6baf4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6baec │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6bb04 ) │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6b9f4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r7, pc, #384 @ (adr r7, 6bc74 ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r7, pc, #320 @ (adr r7, 6bc3c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r6, pc, #296 @ (adr r6, 6bc2c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + pop {r4, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006bb08 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6bc60 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6bc64 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6bc68 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 66f50 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6bc30 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6bc32 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6bc30 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6bc4c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6bc6c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6bc70 ) │ │ │ │ + ldr r3, [pc, #44] @ (6bc64 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6bc5c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6bc74 ) │ │ │ │ + movs r2, #142 @ 0x8e │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6bb64 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r5, pc, #960 @ (adr r5, 6c024 ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r5, pc, #896 @ (adr r5, 6bfec ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r4, pc, #872 @ (adr r4, 6bfdc ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + cbnz r0, 6bcc0 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006bc78 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6bdd0 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6bdd4 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6bdd8 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 592a4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6bda0 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6bda2 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6bda0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6bdbc │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6bddc ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6bde0 ) │ │ │ │ + ldr r3, [pc, #44] @ (6bdd4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6bdcc │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6bde4 ) │ │ │ │ + movs r2, #154 @ 0x9a │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6bcd4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r4, pc, #512 @ (adr r4, 6bfd4 ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r4, pc, #448 @ (adr r4, 6bf9c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r3, pc, #424 @ (adr r3, 6bf8c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + cbnz r0, 6be14 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0006bde8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #324] @ (6bf40 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #324] @ (6bf44 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [pc, #324] @ 6bf48 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + mov r4, r0 │ │ │ │ + blx 58d5c │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 6bf10 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 6bf12 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 6bf10 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 6bf2c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + mov fp, r2 │ │ │ │ + blx 67538 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + movs r0, #103 @ 0x67 │ │ │ │ + add r4, sp, #12 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ + mov r0, r6 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + mov r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, fp │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ + mov r6, r7 │ │ │ │ + blx 59070 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, fp │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, sl │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r3, [pc, #188] @ (6bf4c ) │ │ │ │ + ldr.w ip, [r9, r3] │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add.w lr, ip, #16 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ + blx 619b4 │ │ │ │ + mov lr, r7 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #60 @ 0x3c │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 65ff0 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + mov r4, r0 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + movw r0, #701 @ 0x2bd │ │ │ │ + ldmia.w r7, {r1, r2, r3} │ │ │ │ + blx 5d0dc │ │ │ │ + mov r0, r5 │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 64a28 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ite ne │ │ │ │ + addne r4, #1 │ │ │ │ + moveq r4, #0 │ │ │ │ + str.w r4, [r8] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #60] @ (6bf50 ) │ │ │ │ + ldr r3, [pc, #44] @ (6bf44 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 6bf3c │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #36] @ (6bf54 ) │ │ │ │ + movs r2, #166 @ 0xa6 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 6be44 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r3, pc, #64 @ (adr r3, 6bf84 ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r3, pc, #0 @ (adr r3, 6bf4c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + add r1, pc, #1000 @ (adr r1, 6c33c ) │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + @ instruction: 0xb840 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006bf58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ @@ -7395,15 +7398,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 6c7a2 │ │ │ │ + cbz r6, 6c79c │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006c784 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ @@ -8118,15 +8121,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006cfb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ @@ -8839,15 +8842,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #168 @ (adr r1, 6d880 ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 6d820 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006d7d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ @@ -9560,15 +9563,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e000 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9646,15 +9649,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ strh r0, [r7, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e0d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9732,15 +9735,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ strh r4, [r4, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #30] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [sp, #288] @ 0x120 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e1a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9818,15 +9821,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r2, #29] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #27] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r5, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e27c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9904,15 +9907,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r7, #25] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #23] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r4, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e350 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -9990,15 +9993,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r5, #22] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e424 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -10076,15 +10079,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r2, #19] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #17] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e4f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -10162,15 +10165,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r0, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #13] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e5cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -10248,15 +10251,15 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r5, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, #10] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006e6a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ @@ -10619,15 +10622,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #9] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r3, #42] @ 0x2a │ │ │ │ + ldrh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006eafc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ @@ -10990,15 +10993,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #23] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, #17] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006ef58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ @@ -11355,15 +11358,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0006f3a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ @@ -11720,872 +11723,1372 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #84] @ 0x54 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r1, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006f7f0 : │ │ │ │ +0006f7f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #560] @ (6fa34 ) │ │ │ │ - sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #560] @ (6fa38 ) │ │ │ │ - mov fp, r1 │ │ │ │ + str.w r0, [ip, #3440] @ 0xd70 │ │ │ │ + ldr.w r5, [pc, #1848] @ 6ff3c │ │ │ │ + sub.w sp, sp, #620 @ 0x26c │ │ │ │ + ldr.w r4, [pc, #1844] @ 6ff40 │ │ │ │ + mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #560] @ (6fa3c ) │ │ │ │ - ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ - mov r8, r3 │ │ │ │ + ldr.w r8, [pc, #1840] @ 6ff44 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ + ldr.w r9, [sp, #660] @ 0x294 │ │ │ │ + add r8, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - add r7, pc │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #252] @ 0xfc │ │ │ │ + str r4, [sp, #612] @ 0x264 │ │ │ │ mov.w r4, #0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r5, [sp, #308] @ 0x134 │ │ │ │ - mov r4, r0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ - str.w sl, [sp] │ │ │ │ + ldr r4, [sp, #668] @ 0x29c │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r4, [sp, #676] @ 0x2a4 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r6, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - blx 64808 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + mov r4, r3 │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + blx 5de94 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6f8b2 │ │ │ │ + beq.w 6fafa │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6f8b4 │ │ │ │ + beq.w 6fafc │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6f8b2 │ │ │ │ + beq.w 6fafa │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 6fa1e │ │ │ │ - add r0, sp, #108 @ 0x6c │ │ │ │ + ble.w 6febe │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + mov r0, r3 │ │ │ │ blx 67538 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - mov r3, r4 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + movw r0, #301 @ 0x12d │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + beq.w 6fe88 │ │ │ │ + cmp r2, r3 │ │ │ │ + it gt │ │ │ │ + movgt.w r0, #300 @ 0x12c │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add.w fp, sp, #164 @ 0xa4 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ + mov r3, fp │ │ │ │ + add.w sl, sp, #472 @ 0x1d8 │ │ │ │ blx 59070 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r3, fp │ │ │ │ movs r1, #1 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - mov r3, r4 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, r6 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 6f890 │ │ │ │ - vldr s15, [r9] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 6f8d0 │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ - blx 5fb74 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - blx 64a28 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (6fa40 ) │ │ │ │ - ldr r3, [pc, #384] @ (6fa38 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 6fa2e │ │ │ │ - add sp, #260 @ 0x104 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add.w fp, sp, #196 @ 0xc4 │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ + mov r3, sl │ │ │ │ movs r2, #1 │ │ │ │ - mov r3, fp │ │ │ │ + mov r1, r4 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ blx 59070 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - mov r3, fp │ │ │ │ - mov r0, r9 │ │ │ │ - movs r1, #1 │ │ │ │ - add.w sl, sp, #148 @ 0x94 │ │ │ │ - blx 65bf8 │ │ │ │ - add r3, sp, #212 @ 0xd4 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov r9, sp │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.w 6fe9c │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + add r2, sp, #180 @ 0xb4 │ │ │ │ + strd r3, r3, [sp, #28] │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ + movs r3, #11 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r7, sp, #220 @ 0xdc │ │ │ │ + add r3, sp, #276 @ 0x114 │ │ │ │ + str r7, [sp, #16] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - add r6, sp, #140 @ 0x8c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + blx 65074 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.w 6fb54 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ str r3, [sp, #24] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #332 @ 0x14c │ │ │ │ str r3, [sp, #16] │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ - str r6, [sp, #12] │ │ │ │ + add.w r9, sp, #208 @ 0xd0 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + movw r3, #301 @ 0x12d │ │ │ │ + subs r3, r2, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + clz r3, r3 │ │ │ │ + add r4, sp, #12 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + add r2, sp, #348 @ 0x15c │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 63760 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add.w r9, sp, #48 @ 0x30 │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 63760 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #388 @ 0x184 │ │ │ │ + mov r6, r5 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia r1, {r0, r1, r2, r3} │ │ │ │ + blx 5d454 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - add r1, sp, #156 @ 0x9c │ │ │ │ - add r2, sp, #224 @ 0xe0 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + movs r3, #0 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ - ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ - blx 57f64 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (6fa44 ) │ │ │ │ - mov r6, r8 │ │ │ │ - ldr.w ip, [r7, r3] │ │ │ │ - add r7, sp, #12 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 57dc0 │ │ │ │ + ldr.w r3, [pc, #1392] @ 6ff48 │ │ │ │ + ldr.w ip, [r8, r3] │ │ │ │ + add r3, sp, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - str r7, [sp, #100] @ 0x64 │ │ │ │ + mov r7, sl │ │ │ │ + add.w r8, sp, #368 @ 0x170 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - mov r7, r8 │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 619b4 │ │ │ │ - str.w r8, [sp, #84] @ 0x54 │ │ │ │ - add.w r8, sp, #48 @ 0x30 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov lr, fp │ │ │ │ - stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - add.w ip, sp, #20 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5cda4 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + strd r0, r3, [sp, #20] │ │ │ │ + add r3, sp, #444 @ 0x1bc │ │ │ │ + str r3, [sp, #16] │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r8, {r0, r1, r2} │ │ │ │ - add.w r8, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r6, r3 │ │ │ │ + mov ip, r9 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, sp │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str.w r3, [lr] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia.w r1, {r2, r3} │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ blx 6486c │ │ │ │ - mov lr, r4 │ │ │ │ - add.w ip, sp, #40 @ 0x28 │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r3, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 61914 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 6fcce │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ + blx 5d394 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov r7, r9 │ │ │ │ + mov ip, fp │ │ │ │ + mov r6, r5 │ │ │ │ + add r4, sp, #16 │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.n 6fb1e │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #402 @ 0x192 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 5e17c │ │ │ │ + mov r0, r5 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 6f8a2 │ │ │ │ - ldr r1, [pc, #40] @ (6fa48 ) │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6f858 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r6, [r6, #12] │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006fa4c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #560] @ (6fc90 ) │ │ │ │ - sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #560] @ (6fc94 ) │ │ │ │ - mov fp, r1 │ │ │ │ - add r5, pc │ │ │ │ - ldr r7, [pc, #560] @ (6fc98 ) │ │ │ │ - ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - add r7, pc │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #252] @ 0xfc │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r5, [sp, #308] @ 0x134 │ │ │ │ - mov r4, r0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - blx 58db0 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6fb0e │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6fb10 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6fb0e │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 6fc7a │ │ │ │ - add r0, sp, #108 @ 0x6c │ │ │ │ - blx 67538 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - mov r3, r4 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - movs r1, #1 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - mov r3, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 6faec │ │ │ │ - vldr d7, [r9] │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 6fb2c │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ - blx 5fb74 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, sl │ │ │ │ blx 67768 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ blx 64a28 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (6fc9c ) │ │ │ │ - ldr r3, [pc, #384] @ (6fc94 ) │ │ │ │ + ldr.w r2, [pc, #1100] @ 6ff4c │ │ │ │ + ldr.w r3, [pc, #1084] @ 6ff40 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ + ldr r3, [sp, #612] @ 0x264 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 6fc8a │ │ │ │ - add sp, #260 @ 0x104 │ │ │ │ + bne.w 6ff38 │ │ │ │ + add.w sp, sp, #620 @ 0x26c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add.w fp, sp, #196 @ 0xc4 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r3, fp │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - mov r3, fp │ │ │ │ - mov r0, r9 │ │ │ │ - movs r1, #1 │ │ │ │ - add.w sl, sp, #148 @ 0x94 │ │ │ │ - blx 65bf8 │ │ │ │ - add r3, sp, #212 @ 0xd4 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov r9, sp │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - add r6, sp, #140 @ 0x8c │ │ │ │ - str r3, [sp, #20] │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #400 @ 0x190 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 6262c │ │ │ │ + b.n 6fada │ │ │ │ movs r3, #200 @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + add.w r9, sp, #208 @ 0xd0 │ │ │ │ + mov r7, r6 │ │ │ │ + add r4, sp, #12 │ │ │ │ + sub.w r3, r3, #300 @ 0x12c │ │ │ │ + clz r3, r3 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #332 @ 0x14c │ │ │ │ str r3, [sp, #16] │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ - str r6, [sp, #12] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + add r2, sp, #348 @ 0x15c │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 5a960 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add.w r9, sp, #48 @ 0x30 │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 5a960 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia r1, {r0, r1, r2, r3} │ │ │ │ + blx 5d454 │ │ │ │ + strd r0, r5, [sp, #20] │ │ │ │ + add r5, sp, #388 @ 0x184 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r6, r5 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - add r1, sp, #156 @ 0x9c │ │ │ │ - add r2, sp, #224 @ 0xe0 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + movs r3, #0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ - ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ - blx 57f64 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (6fca0 ) │ │ │ │ - mov r6, r8 │ │ │ │ - ldr.w ip, [r7, r3] │ │ │ │ - add r7, sp, #12 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 57dc0 │ │ │ │ + ldr r3, [pc, #804] @ (6ff48 ) │ │ │ │ + ldr.w ip, [r8, r3] │ │ │ │ + add r3, sp, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - str r7, [sp, #100] @ 0x64 │ │ │ │ + mov r7, sl │ │ │ │ + add.w r8, sp, #368 @ 0x170 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - mov r7, r8 │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 619b4 │ │ │ │ - str.w r8, [sp, #84] @ 0x54 │ │ │ │ - add.w r8, sp, #48 @ 0x30 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov lr, fp │ │ │ │ - stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - add.w ip, sp, #20 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5cda4 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #444 @ 0x1bc │ │ │ │ + str r3, [sp, #16] │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r8, {r0, r1, r2} │ │ │ │ - add.w r8, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r6, r3 │ │ │ │ + mov ip, r9 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, sp │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str.w r3, [lr] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia.w r1, {r2, r3} │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ blx 6486c │ │ │ │ - mov lr, r4 │ │ │ │ - add.w ip, sp, #40 @ 0x28 │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r3, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 6fa84 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 61914 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5d238 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ + blx 5d394 │ │ │ │ + mov r6, r0 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne.w 6fa96 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ + movs r4, #0 │ │ │ │ + add r3, sp, #500 @ 0x1f4 │ │ │ │ + mov r2, r0 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 59a3c │ │ │ │ + cmp r7, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + itt eq │ │ │ │ + addeq r3, sp, #528 @ 0x210 │ │ │ │ + streq r3, [sp, #144] @ 0x90 │ │ │ │ + beq.n 6fd34 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + mov r3, r4 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + subs r1, #1 │ │ │ │ + blx 59a3c │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ + movs r4, #0 │ │ │ │ + add r3, sp, #556 @ 0x22c │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + blx 59a3c │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + movs r2, #1 │ │ │ │ + blx 59a3c │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldrd ip, r4, [sp, #144] @ 0x90 │ │ │ │ + movw r3, #301 @ 0x12d │ │ │ │ + cmp r2, r3 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + beq.w 6ff32 │ │ │ │ + blx 64600 │ │ │ │ + ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ + add r3, sp, #16 │ │ │ │ + mov r4, r3 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add.w lr, sp, #72 @ 0x48 │ │ │ │ + ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + add r7, sp, #44 @ 0x2c │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r8, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + mov r7, r9 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + mov r6, r5 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldrd r3, r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ + blx 65c04 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov ip, fp │ │ │ │ + ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + mov r4, r8 │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.n 6fece │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #402 @ 0x192 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 5e17c │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + mov ip, sp │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + ldr r0, [sp, #140] @ 0x8c │ │ │ │ blx 5bb30 │ │ │ │ - b.n 6fafe │ │ │ │ - ldr r1, [pc, #40] @ (6fca4 ) │ │ │ │ - movs r2, #95 @ 0x5f │ │ │ │ + ldr r0, [sp, #156] @ 0x9c │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n 6fe80 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 6fada │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w r0, #300 @ 0x12c │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + b.n 6f89a │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + mov r3, sl │ │ │ │ + mov r0, r7 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5d238 │ │ │ │ + b.n 6f8d0 │ │ │ │ + ldr r1, [pc, #144] @ (6ff50 ) │ │ │ │ + movs r2, #174 @ 0xae │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6fab4 │ │ │ │ + b.n 6f868 │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #400 @ 0x190 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #564 @ 0x234 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 6262c │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + mov ip, sp │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + movs r0, #211 @ 0xd3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + b.n 6fe68 │ │ │ │ + blx 5c548 │ │ │ │ + b.n 6fda0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #14] │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrb r6, [r7, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0006fca8 : │ │ │ │ +0006ff54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #556] @ (6fee8 ) │ │ │ │ - sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #556] @ (6feec ) │ │ │ │ - mov fp, r1 │ │ │ │ + str.w r0, [ip, #3440] @ 0xd70 │ │ │ │ + ldr.w r5, [pc, #1848] @ 706a0 │ │ │ │ + sub.w sp, sp, #620 @ 0x26c │ │ │ │ + ldr.w r4, [pc, #1844] @ 706a4 │ │ │ │ + mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #556] @ (6fef0 ) │ │ │ │ - ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ - mov r8, r3 │ │ │ │ + ldr.w r8, [pc, #1840] @ 706a8 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ + ldr.w r9, [sp, #660] @ 0x294 │ │ │ │ + add r8, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - add r7, pc │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #252] @ 0xfc │ │ │ │ + str r4, [sp, #612] @ 0x264 │ │ │ │ mov.w r4, #0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r5, [sp, #308] @ 0x134 │ │ │ │ - mov r4, r0 │ │ │ │ - str.w sl, [sp] │ │ │ │ + ldr r4, [sp, #668] @ 0x29c │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr r4, [sp, #676] @ 0x2a4 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str r6, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - blx 57980 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ + mov r4, r3 │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + blx 65268 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6fd66 │ │ │ │ + beq.w 7025e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 6fd68 │ │ │ │ + beq.w 70260 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6fd66 │ │ │ │ + beq.w 7025e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 6fed2 │ │ │ │ - add r0, sp, #108 @ 0x6c │ │ │ │ + ble.w 70622 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + mov r0, r3 │ │ │ │ blx 67538 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - mov r3, r4 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - blx 59070 │ │ │ │ - movs r1, #1 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - mov r3, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 6fd44 │ │ │ │ - vldr s15, [r9] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 6fd84 │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ - blx 5fb74 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 67768 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - blx 64a28 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (6fef4 ) │ │ │ │ - ldr r3, [pc, #384] @ (6feec ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 6fee2 │ │ │ │ - add sp, #260 @ 0x104 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add.w fp, sp, #196 @ 0xc4 │ │ │ │ - movs r2, #1 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + movw r0, #301 @ 0x12d │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + beq.w 705ec │ │ │ │ + cmp r2, r3 │ │ │ │ + it gt │ │ │ │ + movgt.w r0, #300 @ 0x12c │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add.w fp, sp, #164 @ 0xa4 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ mov r3, fp │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ + add.w sl, sp, #472 @ 0x1d8 │ │ │ │ blx 59070 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + ldr.w r2, [r9] │ │ │ │ mov r3, fp │ │ │ │ - mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ - add.w sl, sp, #148 @ 0x94 │ │ │ │ + mov r0, r6 │ │ │ │ blx 65bf8 │ │ │ │ - add r3, sp, #212 @ 0xd4 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov r9, sp │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ + mov r3, sl │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.w 70600 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + add r2, sp, #180 @ 0xb4 │ │ │ │ + strd r3, r3, [sp, #28] │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ + movs r3, #11 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r7, sp, #220 @ 0xdc │ │ │ │ + add r3, sp, #276 @ 0x114 │ │ │ │ + str r7, [sp, #16] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - add r6, sp, #140 @ 0x8c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + blx 65074 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.w 702b8 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ str r3, [sp, #24] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #332 @ 0x14c │ │ │ │ str r3, [sp, #16] │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ - str r6, [sp, #12] │ │ │ │ + add.w r9, sp, #208 @ 0xd0 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + movw r3, #301 @ 0x12d │ │ │ │ + subs r3, r2, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + clz r3, r3 │ │ │ │ + add r4, sp, #12 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + add r2, sp, #348 @ 0x15c │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 63760 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add.w r9, sp, #48 @ 0x30 │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 63760 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #388 @ 0x184 │ │ │ │ + mov r6, r5 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia r1, {r0, r1, r2, r3} │ │ │ │ + blx 5d454 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - add r1, sp, #156 @ 0x9c │ │ │ │ - add r2, sp, #224 @ 0xe0 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + movs r3, #0 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ - ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ - blx 57f64 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (6fef8 ) │ │ │ │ - mov r6, r8 │ │ │ │ - ldr.w ip, [r7, r3] │ │ │ │ - add r7, sp, #12 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 57dc0 │ │ │ │ + ldr.w r3, [pc, #1392] @ 706ac │ │ │ │ + ldr.w ip, [r8, r3] │ │ │ │ + add r3, sp, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - str r7, [sp, #100] @ 0x64 │ │ │ │ + mov r7, sl │ │ │ │ + add.w r8, sp, #368 @ 0x170 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - mov r7, r8 │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 619b4 │ │ │ │ - str.w r8, [sp, #84] @ 0x54 │ │ │ │ - add.w r8, sp, #48 @ 0x30 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov lr, fp │ │ │ │ - stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - add.w ip, sp, #20 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5cda4 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + strd r0, r3, [sp, #20] │ │ │ │ + add r3, sp, #444 @ 0x1bc │ │ │ │ + str r3, [sp, #16] │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r8, {r0, r1, r2} │ │ │ │ - add.w r8, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r6, r3 │ │ │ │ + mov ip, r9 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, sp │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str.w r3, [lr] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia.w r1, {r2, r3} │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ blx 6486c │ │ │ │ - mov lr, r4 │ │ │ │ - add.w ip, sp, #40 @ 0x28 │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r3, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 61914 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 70432 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ + blx 5d394 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov r7, r9 │ │ │ │ + mov ip, fp │ │ │ │ + mov r6, r5 │ │ │ │ + add r4, sp, #16 │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.n 70282 │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #402 @ 0x192 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 5e17c │ │ │ │ + mov r0, r5 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 6fd56 │ │ │ │ - ldr r1, [pc, #40] @ (6fefc ) │ │ │ │ - movs r2, #148 @ 0x94 │ │ │ │ - mvn.w r0, #107 @ 0x6b │ │ │ │ - add r1, pc │ │ │ │ - blx 61d64 │ │ │ │ - b.n 6fd0c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - str r0, [r2, #68] @ 0x44 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - str r4, [r4, #56] @ 0x38 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0006ff00 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #556] @ (70140 ) │ │ │ │ - sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #556] @ (70144 ) │ │ │ │ - mov fp, r1 │ │ │ │ - add r5, pc │ │ │ │ - ldr r7, [pc, #556] @ (70148 ) │ │ │ │ - ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - add r7, pc │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #252] @ 0xfc │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r5, [sp, #308] @ 0x134 │ │ │ │ - mov r4, r0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - blx 5f8fc │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 6ffbe │ │ │ │ - cmp.w r0, #312 @ 0x138 │ │ │ │ - it eq │ │ │ │ - mvneq.w r0, #1 │ │ │ │ - beq.n 6ffc0 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 6ffbe │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 7012a │ │ │ │ - add r0, sp, #108 @ 0x6c │ │ │ │ - blx 67538 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - mov r3, r4 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - movs r1, #1 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - mov r3, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 65bf8 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 6ff9c │ │ │ │ - vldr d7, [r9] │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 6ffdc │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ - blx 5fb74 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, sl │ │ │ │ blx 67768 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ blx 64a28 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (7014c ) │ │ │ │ - ldr r3, [pc, #384] @ (70144 ) │ │ │ │ + ldr.w r2, [pc, #1100] @ 706b0 │ │ │ │ + ldr.w r3, [pc, #1084] @ 706a4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ + ldr r3, [sp, #612] @ 0x264 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7013a │ │ │ │ - add sp, #260 @ 0x104 │ │ │ │ + bne.w 7069c │ │ │ │ + add.w sp, sp, #620 @ 0x26c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add.w fp, sp, #196 @ 0xc4 │ │ │ │ - movs r2, #1 │ │ │ │ - mov r3, fp │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - blx 59070 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - mov r3, fp │ │ │ │ - mov r0, r9 │ │ │ │ - movs r1, #1 │ │ │ │ - add.w sl, sp, #148 @ 0x94 │ │ │ │ - blx 65bf8 │ │ │ │ - add r3, sp, #212 @ 0xd4 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov r9, sp │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - add r6, sp, #140 @ 0x8c │ │ │ │ - str r3, [sp, #20] │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #400 @ 0x190 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 6262c │ │ │ │ + b.n 7023e │ │ │ │ movs r3, #200 @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + add.w r9, sp, #208 @ 0xd0 │ │ │ │ + mov r7, r6 │ │ │ │ + add r4, sp, #12 │ │ │ │ + sub.w r3, r3, #300 @ 0x12c │ │ │ │ + clz r3, r3 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #332 @ 0x14c │ │ │ │ str r3, [sp, #16] │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ - str r6, [sp, #12] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 60d00 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + add r2, sp, #348 @ 0x15c │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 5a960 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w ip, sp, #12 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w r9, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + add.w r9, sp, #48 @ 0x30 │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 5a960 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia r1, {r0, r1, r2, r3} │ │ │ │ + blx 5d454 │ │ │ │ + strd r0, r5, [sp, #20] │ │ │ │ + add r5, sp, #388 @ 0x184 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r6, r5 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - add r1, sp, #156 @ 0x9c │ │ │ │ - add r2, sp, #224 @ 0xe0 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + movs r3, #0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ - ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ - blx 57f64 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (70150 ) │ │ │ │ - mov r6, r8 │ │ │ │ - ldr.w ip, [r7, r3] │ │ │ │ - add r7, sp, #12 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 57dc0 │ │ │ │ + ldr r3, [pc, #804] @ (706ac ) │ │ │ │ + ldr.w ip, [r8, r3] │ │ │ │ + add r3, sp, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - str r7, [sp, #100] @ 0x64 │ │ │ │ + mov r7, sl │ │ │ │ + add.w r8, sp, #368 @ 0x170 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - mov r7, r8 │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 619b4 │ │ │ │ - str.w r8, [sp, #84] @ 0x54 │ │ │ │ - add.w r8, sp, #48 @ 0x30 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov lr, fp │ │ │ │ - stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - add.w ip, sp, #20 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r0, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5cda4 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #444 @ 0x1bc │ │ │ │ + str r3, [sp, #16] │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r8, {r0, r1, r2} │ │ │ │ - add.w r8, sp, #12 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ + blx 661e4 │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r6, r3 │ │ │ │ + mov ip, r9 │ │ │ │ + ldmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, sp │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2} │ │ │ │ stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ - stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #901 @ 0x385 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia r6!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r7, {r0, r1, r2} │ │ │ │ + stmia.w r6, {r0, r1, r2} │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str.w r3, [lr] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldmia.w r1, {r2, r3} │ │ │ │ + mov.w r1, #900 @ 0x384 │ │ │ │ blx 6486c │ │ │ │ - mov lr, r4 │ │ │ │ - add.w ip, sp, #40 @ 0x28 │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - ldmia.w lr, {r0, r1, r2} │ │ │ │ - stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ - stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 701e8 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 5d394 │ │ │ │ + mov r6, r0 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne.w 701fa │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ + movs r4, #0 │ │ │ │ + add r3, sp, #500 @ 0x1f4 │ │ │ │ + mov r2, r0 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 59a3c │ │ │ │ + cmp r7, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + itt eq │ │ │ │ + addeq r3, sp, #528 @ 0x210 │ │ │ │ + streq r3, [sp, #144] @ 0x90 │ │ │ │ + beq.n 70498 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + mov r3, r4 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + subs r1, #1 │ │ │ │ + blx 59a3c │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ + movs r4, #0 │ │ │ │ + add r3, sp, #556 @ 0x22c │ │ │ │ + movs r2, #1 │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + blx 59a3c │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ + mov r1, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + movs r2, #1 │ │ │ │ + blx 59a3c │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldrd ip, r4, [sp, #144] @ 0x90 │ │ │ │ + movw r3, #301 @ 0x12d │ │ │ │ + cmp r2, r3 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r3, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 61914 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ + beq.w 70696 │ │ │ │ + blx 64600 │ │ │ │ + ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ + add r3, sp, #16 │ │ │ │ + mov r4, r3 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add.w lr, sp, #72 @ 0x48 │ │ │ │ + ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ + ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + add r7, sp, #44 @ 0x2c │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ + stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r8, {r0, r1, r2} │ │ │ │ + stmia.w lr, {r0, r1, r2} │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + mov r7, r9 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + mov r6, r5 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldrd r3, r0, [sp, #124] @ 0x7c │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ + blx 65c04 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov ip, fp │ │ │ │ + ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ + ldrb r3, [r3, #0] │ │ │ │ + mov r4, r8 │ │ │ │ + cmp r3, #81 @ 0x51 │ │ │ │ + beq.n 70632 │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #402 @ 0x192 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 5e17c │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + mov ip, sp │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #156] @ 0x9c │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n 705e4 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ + blx 5bb30 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 7023e │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w r0, #300 @ 0x12c │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + b.n 6fffe │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + mov r3, sl │ │ │ │ + mov r0, r7 │ │ │ │ + movs r1, #1 │ │ │ │ + blx 65bf8 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ blx 5e504 │ │ │ │ - mov r0, fp │ │ │ │ - blx 67768 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5bb30 │ │ │ │ - b.n 6ffae │ │ │ │ - ldr r1, [pc, #40] @ (70154 ) │ │ │ │ - movs r2, #161 @ 0xa1 │ │ │ │ + b.n 70034 │ │ │ │ + ldr r1, [pc, #144] @ (706b4 ) │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 6ff64 │ │ │ │ + b.n 6ffcc │ │ │ │ + ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + stmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov.w lr, #400 @ 0x190 │ │ │ │ + ldmia.w ip, {r0, r1, r2} │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + add r7, sp, #564 @ 0x234 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + stmia.w sp, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldmia.w fp, {r1, r2, r3} │ │ │ │ + blx 6262c │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + mov ip, sp │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldmia r6!, {r0, r1, r2, r3} │ │ │ │ + stmia r4!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + movw r1, #451 @ 0x1c3 │ │ │ │ + movs r0, #211 @ 0xd3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ + blx 66e58 │ │ │ │ + b.n 705cc │ │ │ │ + blx 5c548 │ │ │ │ + b.n 70504 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - str r0, [r7, #28] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #28] │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - str r4, [r1, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + ldrsh r0, [r5, r2] │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + strb r2, [r3, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070158 : │ │ │ │ +000706b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #560] @ (7039c ) │ │ │ │ + ldr r5, [pc, #560] @ (708fc ) │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #560] @ (703a0 ) │ │ │ │ + ldr r4, [pc, #560] @ (70900 ) │ │ │ │ mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #560] @ (703a4 ) │ │ │ │ + ldr r7, [pc, #560] @ (70904 ) │ │ │ │ ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r5, [sp, #304] @ 0x130 │ │ │ │ @@ -12598,23 +13101,23 @@ │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r5, [sp, #312] @ 0x138 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ blx 5e790 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 7021a │ │ │ │ + beq.n 7077a │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 7021c │ │ │ │ + beq.n 7077c │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 7021a │ │ │ │ + beq.n 7077a │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 70386 │ │ │ │ + ble.w 708e6 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ @@ -12622,40 +13125,40 @@ │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 701f8 │ │ │ │ + ble.n 70758 │ │ │ │ vldr s15, [r9] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 70238 │ │ │ │ + bne.n 70798 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (703a8 ) │ │ │ │ - ldr r3, [pc, #384] @ (703a0 ) │ │ │ │ + ldr r2, [pc, #392] @ (70908 ) │ │ │ │ + ldr r3, [pc, #384] @ (70900 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 70396 │ │ │ │ + bne.w 708f6 │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, fp │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ blx 59070 │ │ │ │ @@ -12692,15 +13195,15 @@ │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (703ac ) │ │ │ │ + ldr r3, [pc, #252] @ (7090c ) │ │ │ │ mov r6, r8 │ │ │ │ ldr.w ip, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ @@ -12757,47 +13260,47 @@ │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d238 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ mov r0, r7 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 7020a │ │ │ │ - ldr r1, [pc, #40] @ (703b0 ) │ │ │ │ + b.n 7076a │ │ │ │ + ldr r1, [pc, #40] @ (70910 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 701c0 │ │ │ │ + b.n 70720 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + ldrh r0, [r0, r1] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + ldrh r6, [r5, r0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ + ldr r0, [r2, r6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + ldr r2, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000703b4 : │ │ │ │ +00070914 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #560] @ (705f8 ) │ │ │ │ + ldr r5, [pc, #560] @ (70b58 ) │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #560] @ (705fc ) │ │ │ │ + ldr r4, [pc, #560] @ (70b5c ) │ │ │ │ mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #560] @ (70600 ) │ │ │ │ + ldr r7, [pc, #560] @ (70b60 ) │ │ │ │ ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r5, [sp, #304] @ 0x130 │ │ │ │ @@ -12810,23 +13313,23 @@ │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r5, [sp, #312] @ 0x138 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ blx 67710 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 70476 │ │ │ │ + beq.n 709d6 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 70478 │ │ │ │ + beq.n 709d8 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 70476 │ │ │ │ + beq.n 709d6 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 705e2 │ │ │ │ + ble.w 70b42 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ @@ -12834,40 +13337,40 @@ │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 70454 │ │ │ │ + ble.n 709b4 │ │ │ │ vldr d7, [r9] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 70494 │ │ │ │ + bne.n 709f4 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (70604 ) │ │ │ │ - ldr r3, [pc, #384] @ (705fc ) │ │ │ │ + ldr r2, [pc, #392] @ (70b64 ) │ │ │ │ + ldr r3, [pc, #384] @ (70b5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 705f2 │ │ │ │ + bne.w 70b52 │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, fp │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ blx 59070 │ │ │ │ @@ -12904,15 +13407,15 @@ │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (70608 ) │ │ │ │ + ldr r3, [pc, #252] @ (70b68 ) │ │ │ │ mov r6, r8 │ │ │ │ ldr.w ip, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ @@ -12969,47 +13472,47 @@ │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5e504 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ mov r0, r7 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 70466 │ │ │ │ - ldr r1, [pc, #40] @ (7060c ) │ │ │ │ + b.n 709c6 │ │ │ │ + ldr r1, [pc, #40] @ (70b6c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7041c │ │ │ │ + b.n 7097c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, r5] │ │ │ │ + ldrsb r4, [r4, r7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r2, r7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #9] │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070610 : │ │ │ │ +00070b70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #556] @ (70850 ) │ │ │ │ + ldr r5, [pc, #556] @ (70db0 ) │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #556] @ (70854 ) │ │ │ │ + ldr r4, [pc, #556] @ (70db4 ) │ │ │ │ mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #556] @ (70858 ) │ │ │ │ + ldr r7, [pc, #556] @ (70db8 ) │ │ │ │ ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r5, [sp, #304] @ 0x130 │ │ │ │ @@ -13020,23 +13523,23 @@ │ │ │ │ ldr r5, [sp, #308] @ 0x134 │ │ │ │ mov r4, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 597bc │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 706ce │ │ │ │ + beq.n 70c2e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 706d0 │ │ │ │ + beq.n 70c30 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 706ce │ │ │ │ + beq.n 70c2e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 7083a │ │ │ │ + ble.w 70d9a │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ @@ -13044,40 +13547,40 @@ │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 706ac │ │ │ │ + ble.n 70c0c │ │ │ │ vldr s15, [r9] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 706ec │ │ │ │ + bne.n 70c4c │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (7085c ) │ │ │ │ - ldr r3, [pc, #384] @ (70854 ) │ │ │ │ + ldr r2, [pc, #392] @ (70dbc ) │ │ │ │ + ldr r3, [pc, #384] @ (70db4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7084a │ │ │ │ + bne.w 70daa │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, fp │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ blx 59070 │ │ │ │ @@ -13114,15 +13617,15 @@ │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (70860 ) │ │ │ │ + ldr r3, [pc, #252] @ (70dc0 ) │ │ │ │ mov r6, r8 │ │ │ │ ldr.w ip, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ @@ -13179,47 +13682,47 @@ │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5d238 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ mov r0, r7 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 706be │ │ │ │ - ldr r1, [pc, #40] @ (70864 ) │ │ │ │ + b.n 70c1e │ │ │ │ + ldr r1, [pc, #40] @ (70dc4 ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 70674 │ │ │ │ + b.n 70bd4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + strb r4, [r3, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #124] @ 0x7c │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070868 : │ │ │ │ +00070dc8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr r5, [pc, #556] @ (70aa8 ) │ │ │ │ + ldr r5, [pc, #556] @ (71008 ) │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ - ldr r4, [pc, #556] @ (70aac ) │ │ │ │ + ldr r4, [pc, #556] @ (7100c ) │ │ │ │ mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r7, [pc, #556] @ (70ab0 ) │ │ │ │ + ldr r7, [pc, #556] @ (71010 ) │ │ │ │ ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r7, pc │ │ │ │ ldr r5, [sp, #304] @ 0x130 │ │ │ │ @@ -13230,23 +13733,23 @@ │ │ │ │ ldr r5, [sp, #308] @ 0x134 │ │ │ │ mov r4, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ blx 67640 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 70926 │ │ │ │ + beq.n 70e86 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 70928 │ │ │ │ + beq.n 70e88 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 70926 │ │ │ │ + beq.n 70e86 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 70a92 │ │ │ │ + ble.w 70ff2 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ @@ -13254,40 +13757,40 @@ │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 70904 │ │ │ │ + ble.n 70e64 │ │ │ │ vldr d7, [r9] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 70944 │ │ │ │ + bne.n 70ea4 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #392] @ (70ab4 ) │ │ │ │ - ldr r3, [pc, #384] @ (70aac ) │ │ │ │ + ldr r2, [pc, #392] @ (71014 ) │ │ │ │ + ldr r3, [pc, #384] @ (7100c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 70aa2 │ │ │ │ + bne.w 71002 │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, fp │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ blx 59070 │ │ │ │ @@ -13324,15 +13827,15 @@ │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 60520 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #252] @ (70ab8 ) │ │ │ │ + ldr r3, [pc, #252] @ (71018 ) │ │ │ │ mov r6, r8 │ │ │ │ ldr.w ip, [r7, r3] │ │ │ │ add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ @@ -13389,74 +13892,74 @@ │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5e504 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ mov r0, r7 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 70916 │ │ │ │ - ldr r1, [pc, #40] @ (70abc ) │ │ │ │ + b.n 70e76 │ │ │ │ + ldr r1, [pc, #40] @ (7101c ) │ │ │ │ movs r2, #159 @ 0x9f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 708cc │ │ │ │ + b.n 70e2c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + strh r0, [r6, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r1] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + strh r4, [r0, r2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #88] @ 0x58 │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070ac0 : │ │ │ │ +00071020 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3584] @ 0xe00 │ │ │ │ - ldr.w r5, [pc, #1112] @ 70f2c │ │ │ │ + ldr.w r5, [pc, #1112] @ 7148c │ │ │ │ sub sp, #476 @ 0x1dc │ │ │ │ - ldr.w r4, [pc, #1112] @ 70f30 │ │ │ │ + ldr.w r4, [pc, #1112] @ 71490 │ │ │ │ add r5, pc │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ - ldr.w r9, [pc, #1108] @ 70f34 │ │ │ │ + ldr.w r9, [pc, #1108] @ 71494 │ │ │ │ ldrd sl, ip, [sp, #512] @ 0x200 │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ cmp r6, #85 @ 0x55 │ │ │ │ ldrd lr, r5, [sp, #520] @ 0x208 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #468] @ 0x1d4 │ │ │ │ mov.w r4, #0 │ │ │ │ - beq.w 70d16 │ │ │ │ + beq.w 71276 │ │ │ │ strd ip, lr, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov fp, r1 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ blx 6538c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 70d22 │ │ │ │ + beq.w 71282 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 70d24 │ │ │ │ + beq.w 71284 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 70d22 │ │ │ │ + beq.w 71282 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 70d66 │ │ │ │ + ble.w 712c6 │ │ │ │ add r2, sp, #124 @ 0x7c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ subs r6, r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ blx 67538 │ │ │ │ @@ -13473,15 +13976,15 @@ │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [r8] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ blx 65bf8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 70d40 │ │ │ │ + beq.w 712a0 │ │ │ │ add r2, sp, #272 @ 0x110 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r2 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ @@ -13503,15 +14006,15 @@ │ │ │ │ mov sl, r7 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5dbc4 │ │ │ │ - ldr r3, [pc, #888] @ (70f38 ) │ │ │ │ + ldr r3, [pc, #888] @ (71498 ) │ │ │ │ mov ip, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w lr, [r9, r3] │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ @@ -13536,15 +14039,15 @@ │ │ │ │ blx 661e4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movw r3, #301 @ 0x12d │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ - beq.w 70d76 │ │ │ │ + beq.w 712d6 │ │ │ │ movs r3, #12 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #244 @ 0xf4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -13583,15 +14086,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #1 │ │ │ │ - beq.w 70df6 │ │ │ │ + beq.w 71356 │ │ │ │ mov lr, r4 │ │ │ │ add.w ip, sp, #44 @ 0x2c │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #16 │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ @@ -13613,49 +14116,49 @@ │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 5d238 │ │ │ │ mov r0, r6 │ │ │ │ blx 67768 │ │ │ │ - b.n 70d52 │ │ │ │ + b.n 712b2 │ │ │ │ strd lr, r5, [sp, #8] │ │ │ │ strd sl, ip, [sp] │ │ │ │ blx 64cec │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #532] @ (70f3c ) │ │ │ │ - ldr r3, [pc, #520] @ (70f30 ) │ │ │ │ + ldr r2, [pc, #532] @ (7149c ) │ │ │ │ + ldr r3, [pc, #520] @ (71490 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #468] @ 0x1d4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 70f26 │ │ │ │ + bne.w 71486 │ │ │ │ add sp, #476 @ 0x1dc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n 70d22 │ │ │ │ - ldr r1, [pc, #472] @ (70f40 ) │ │ │ │ + b.n 71282 │ │ │ │ + ldr r1, [pc, #472] @ (714a0 ) │ │ │ │ movs r2, #135 @ 0x87 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 70b32 │ │ │ │ + b.n 71092 │ │ │ │ movs r3, #21 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #244 @ 0xf4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #216 @ 0xd8 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -13687,15 +14190,15 @@ │ │ │ │ stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ mov.w r1, #900 @ 0x384 │ │ │ │ movw r0, #801 @ 0x321 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str.w r3, [r9] │ │ │ │ ldmia.w fp, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ - b.n 70ca0 │ │ │ │ + b.n 71200 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ movs r7, #0 │ │ │ │ add r3, sp, #384 @ 0x180 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ @@ -13787,68 +14290,68 @@ │ │ │ │ blx 66e58 │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ mov r0, fp │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 70cf4 │ │ │ │ + b.n 71254 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r6, r0] │ │ │ │ + str r6, [r2, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + str r2, [r1, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r7] │ │ │ │ + ldr r6, [pc, #544] @ (716c0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00070f44 : │ │ │ │ +000714a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3584] @ 0xe00 │ │ │ │ - ldr.w r5, [pc, #1112] @ 713b0 │ │ │ │ + ldr.w r5, [pc, #1112] @ 71910 │ │ │ │ sub sp, #476 @ 0x1dc │ │ │ │ - ldr.w r4, [pc, #1112] @ 713b4 │ │ │ │ + ldr.w r4, [pc, #1112] @ 71914 │ │ │ │ add r5, pc │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ - ldr.w r9, [pc, #1108] @ 713b8 │ │ │ │ + ldr.w r9, [pc, #1108] @ 71918 │ │ │ │ ldrd sl, ip, [sp, #512] @ 0x200 │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ cmp r6, #85 @ 0x55 │ │ │ │ ldrd lr, r5, [sp, #520] @ 0x208 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #468] @ 0x1d4 │ │ │ │ mov.w r4, #0 │ │ │ │ - beq.w 7119a │ │ │ │ + beq.w 716fa │ │ │ │ strd ip, lr, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov fp, r1 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ blx 66014 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 711a6 │ │ │ │ + beq.w 71706 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 711a8 │ │ │ │ + beq.w 71708 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 711a6 │ │ │ │ + beq.w 71706 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 711ea │ │ │ │ + ble.w 7174a │ │ │ │ add r2, sp, #124 @ 0x7c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ subs r6, r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ blx 67538 │ │ │ │ @@ -13865,15 +14368,15 @@ │ │ │ │ blx 59070 │ │ │ │ ldr.w r2, [r8] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #1 │ │ │ │ blx 65bf8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 711c4 │ │ │ │ + beq.w 71724 │ │ │ │ add r2, sp, #272 @ 0x110 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r2 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #101 @ 0x65 │ │ │ │ @@ -13895,15 +14398,15 @@ │ │ │ │ mov sl, r7 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r2, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5dbc4 │ │ │ │ - ldr r3, [pc, #888] @ (713bc ) │ │ │ │ + ldr r3, [pc, #888] @ (7191c ) │ │ │ │ mov ip, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w lr, [r9, r3] │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ @@ -13928,15 +14431,15 @@ │ │ │ │ blx 661e4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movw r3, #301 @ 0x12d │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ - beq.w 711fa │ │ │ │ + beq.w 7175a │ │ │ │ movs r3, #12 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #244 @ 0xf4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -13975,15 +14478,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5d394 │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #1 │ │ │ │ - beq.w 7127a │ │ │ │ + beq.w 717da │ │ │ │ mov lr, r4 │ │ │ │ add.w ip, sp, #44 @ 0x2c │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #16 │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ @@ -14005,49 +14508,49 @@ │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ blx 5e504 │ │ │ │ mov r0, r6 │ │ │ │ blx 67768 │ │ │ │ - b.n 711d6 │ │ │ │ + b.n 71736 │ │ │ │ strd lr, r5, [sp, #8] │ │ │ │ strd sl, ip, [sp] │ │ │ │ blx 65274 │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #532] @ (713c0 ) │ │ │ │ - ldr r3, [pc, #520] @ (713b4 ) │ │ │ │ + ldr r2, [pc, #532] @ (71920 ) │ │ │ │ + ldr r3, [pc, #520] @ (71914 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #468] @ 0x1d4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 713aa │ │ │ │ + bne.w 7190a │ │ │ │ add sp, #476 @ 0x1dc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 5fb74 │ │ │ │ mov r0, r4 │ │ │ │ blx 67768 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n 711a6 │ │ │ │ - ldr r1, [pc, #472] @ (713c4 ) │ │ │ │ + b.n 71706 │ │ │ │ + ldr r1, [pc, #472] @ (71924 ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 70fb6 │ │ │ │ + b.n 71516 │ │ │ │ movs r3, #21 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #244 @ 0xf4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #216 @ 0xd8 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ @@ -14079,15 +14582,15 @@ │ │ │ │ stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ mov.w r1, #900 @ 0x384 │ │ │ │ movw r0, #801 @ 0x321 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str.w r3, [r9] │ │ │ │ ldmia.w fp, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ - b.n 71124 │ │ │ │ + b.n 71684 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ movs r7, #0 │ │ │ │ add r3, sp, #384 @ 0x180 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ @@ -14179,1372 +14682,872 @@ │ │ │ │ blx 66e58 │ │ │ │ mov r0, sl │ │ │ │ blx 5bb30 │ │ │ │ mov r0, fp │ │ │ │ blx 5bb30 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ blx 5bb30 │ │ │ │ - b.n 71178 │ │ │ │ + b.n 716d8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r6, r6] │ │ │ │ + ldr r4, [pc, #328] @ (71a5c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, r6] │ │ │ │ + ldr r4, [pc, #280] @ (71a34 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #400] @ (71554 ) │ │ │ │ + ldr r2, [pc, #16] @ (71934 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r6, #100] @ 0x64 │ │ │ │ + str r2, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000713c8 : │ │ │ │ +00071928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3440] @ 0xd70 │ │ │ │ - ldr.w r5, [pc, #1848] @ 71b14 │ │ │ │ - sub.w sp, sp, #620 @ 0x26c │ │ │ │ - ldr.w r4, [pc, #1844] @ 71b18 │ │ │ │ - mov sl, r1 │ │ │ │ + str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ + ldr r5, [pc, #560] @ (71b6c ) │ │ │ │ + sub sp, #260 @ 0x104 │ │ │ │ + ldr r4, [pc, #560] @ (71b70 ) │ │ │ │ + mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r8, [pc, #1840] @ 71b1c │ │ │ │ - ldr r6, [sp, #656] @ 0x290 │ │ │ │ - ldr.w r9, [sp, #660] @ 0x294 │ │ │ │ - add r8, pc │ │ │ │ + ldr r7, [pc, #560] @ (71b74 ) │ │ │ │ + ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ + mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + add r7, pc │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #612] @ 0x264 │ │ │ │ + str r4, [sp, #252] @ 0xfc │ │ │ │ mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #668] @ 0x29c │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r4, [sp, #676] @ 0x2a4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #308] @ 0x134 │ │ │ │ + mov r4, r0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ + str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - mov r4, r3 │ │ │ │ - str r0, [sp, #108] @ 0x6c │ │ │ │ - blx 5de94 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + blx 64808 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 716d2 │ │ │ │ + beq.n 719ea │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 716d4 │ │ │ │ + beq.n 719ec │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 716d2 │ │ │ │ + beq.n 719ea │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 71a96 │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - mov r0, r3 │ │ │ │ + ble.w 71b56 │ │ │ │ + add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - movw r0, #301 @ 0x12d │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - beq.w 71a60 │ │ │ │ - cmp r2, r3 │ │ │ │ - it gt │ │ │ │ - movgt.w r0, #300 @ 0x12c │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add.w fp, sp, #164 @ 0xa4 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + mov r3, r4 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ - mov r3, fp │ │ │ │ - add.w sl, sp, #472 @ 0x1d8 │ │ │ │ blx 59070 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, fp │ │ │ │ movs r1, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ - mov r3, sl │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 719c8 │ │ │ │ + vldr s15, [r9] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 71a08 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + blx 5fb74 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + blx 64a28 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #392] @ (71b78 ) │ │ │ │ + ldr r3, [pc, #384] @ (71b70 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 71b66 │ │ │ │ + add sp, #260 @ 0x104 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ - mov r1, r4 │ │ │ │ + mov r3, fp │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ blx 59070 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.w 71a74 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - add r2, sp, #180 @ 0xb4 │ │ │ │ - strd r3, r3, [sp, #28] │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ - movs r3, #11 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r7, sp, #220 @ 0xdc │ │ │ │ - add r3, sp, #276 @ 0x114 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + mov r3, fp │ │ │ │ + mov r0, r9 │ │ │ │ + movs r1, #1 │ │ │ │ + add.w sl, sp, #148 @ 0x94 │ │ │ │ + blx 65bf8 │ │ │ │ + add r3, sp, #212 @ 0xd4 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov r9, sp │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 65074 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.w 7172c │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #332 @ 0x14c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add.w r9, sp, #208 @ 0xd0 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - movw r3, #301 @ 0x12d │ │ │ │ - subs r3, r2, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - clz r3, r3 │ │ │ │ - add r4, sp, #12 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ + blx 5d238 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + add r6, sp, #140 @ 0x8c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - add r2, sp, #348 @ 0x15c │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 63760 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add.w r9, sp, #48 @ 0x30 │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 63760 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - add r5, sp, #388 @ 0x184 │ │ │ │ - mov r6, r5 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia r1, {r0, r1, r2, r3} │ │ │ │ - blx 5d454 │ │ │ │ - str r0, [sp, #20] │ │ │ │ movs r3, #200 @ 0xc8 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - movs r3, #0 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ + add r1, sp, #156 @ 0x9c │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 57dc0 │ │ │ │ - ldr.w r3, [pc, #1392] @ 71b20 │ │ │ │ - ldr.w ip, [r8, r3] │ │ │ │ - add r3, sp, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ + ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ + blx 57f64 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [pc, #252] @ (71b7c ) │ │ │ │ + mov r6, r8 │ │ │ │ + ldr.w ip, [r7, r3] │ │ │ │ + add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r7, sl │ │ │ │ - add.w r8, sp, #368 @ 0x170 │ │ │ │ + str r7, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + mov r7, r8 │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 619b4 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5cda4 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - strd r0, r3, [sp, #20] │ │ │ │ - add r3, sp, #444 @ 0x1bc │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str.w r8, [sp, #84] @ 0x54 │ │ │ │ + add.w r8, sp, #48 @ 0x30 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov lr, fp │ │ │ │ + stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + add.w ip, sp, #20 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r6, r3 │ │ │ │ - mov ip, r9 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov lr, sp │ │ │ │ + stmia.w r8, {r0, r1, r2} │ │ │ │ + add.w r8, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str.w r3, [lr] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia.w r1, {r2, r3} │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ + stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ movw r1, #901 @ 0x385 │ │ │ │ + mov.w r0, #800 @ 0x320 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 718a6 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ + mov lr, r4 │ │ │ │ + add.w ip, sp, #40 @ 0x28 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r3, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 61914 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov r7, r9 │ │ │ │ - mov ip, fp │ │ │ │ - mov r6, r5 │ │ │ │ - add r4, sp, #16 │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.n 716f6 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #402 @ 0x192 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 5e17c │ │ │ │ - mov r0, r5 │ │ │ │ - blx 5bb30 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ + blx 5d238 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 719da │ │ │ │ + ldr r1, [pc, #40] @ (71b80 ) │ │ │ │ + movs r2, #82 @ 0x52 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 71990 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + blx sl │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0x47be │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + bx r4 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00071b84 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ + ldr r5, [pc, #560] @ (71dc8 ) │ │ │ │ + sub sp, #260 @ 0x104 │ │ │ │ + ldr r4, [pc, #560] @ (71dcc ) │ │ │ │ + mov fp, r1 │ │ │ │ + add r5, pc │ │ │ │ + ldr r7, [pc, #560] @ (71dd0 ) │ │ │ │ + ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + add r7, pc │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #252] @ 0xfc │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #308] @ 0x134 │ │ │ │ + mov r4, r0 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + str r5, [sp, #16] │ │ │ │ + blx 58db0 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 71c46 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 71c48 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 71c46 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 71db2 │ │ │ │ + add r0, sp, #108 @ 0x6c │ │ │ │ + blx 67538 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + mov r3, r4 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + movs r1, #1 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 71c24 │ │ │ │ + vldr d7, [r9] │ │ │ │ + vcmp.f64 d7, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 71c64 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + blx 5fb74 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ + str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr.w r2, [pc, #1100] @ 71b24 │ │ │ │ - ldr.w r3, [pc, #1084] @ 71b18 │ │ │ │ + ldr r2, [pc, #392] @ (71dd4 ) │ │ │ │ + ldr r3, [pc, #384] @ (71dcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #612] @ 0x264 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 71b10 │ │ │ │ - add.w sp, sp, #620 @ 0x26c │ │ │ │ + bne.w 71dc2 │ │ │ │ + add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #400 @ 0x190 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 6262c │ │ │ │ - b.n 716b2 │ │ │ │ + add.w fp, sp, #196 @ 0xc4 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r3, fp │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + mov r3, fp │ │ │ │ + mov r0, r9 │ │ │ │ + movs r1, #1 │ │ │ │ + add.w sl, sp, #148 @ 0x94 │ │ │ │ + blx 65bf8 │ │ │ │ + add r3, sp, #212 @ 0xd4 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov r9, sp │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + add r6, sp, #140 @ 0x8c │ │ │ │ + str r3, [sp, #20] │ │ │ │ movs r3, #200 @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - add.w r9, sp, #208 @ 0xd0 │ │ │ │ - mov r7, r6 │ │ │ │ - add r4, sp, #12 │ │ │ │ - sub.w r3, r3, #300 @ 0x12c │ │ │ │ - clz r3, r3 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #332 @ 0x14c │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #16] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - add r2, sp, #348 @ 0x15c │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 5a960 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add.w r9, sp, #48 @ 0x30 │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 5a960 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - movs r5, #200 @ 0xc8 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ + str r6, [sp, #12] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia r1, {r0, r1, r2, r3} │ │ │ │ - blx 5d454 │ │ │ │ - strd r0, r5, [sp, #20] │ │ │ │ - add r5, sp, #388 @ 0x184 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - mov r6, r5 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - movs r3, #0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ + add r1, sp, #156 @ 0x9c │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 57dc0 │ │ │ │ - ldr r3, [pc, #804] @ (71b20 ) │ │ │ │ - ldr.w ip, [r8, r3] │ │ │ │ - add r3, sp, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ + ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ + blx 57f64 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [pc, #252] @ (71dd8 ) │ │ │ │ + mov r6, r8 │ │ │ │ + ldr.w ip, [r7, r3] │ │ │ │ + add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r7, sl │ │ │ │ - add.w r8, sp, #368 @ 0x170 │ │ │ │ + str r7, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + mov r7, r8 │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 619b4 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5cda4 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #444 @ 0x1bc │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str.w r8, [sp, #84] @ 0x54 │ │ │ │ + add.w r8, sp, #48 @ 0x30 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov lr, fp │ │ │ │ + stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + add.w ip, sp, #20 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r6, r3 │ │ │ │ - mov ip, r9 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov lr, sp │ │ │ │ + stmia.w r8, {r0, r1, r2} │ │ │ │ + add.w r8, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ + stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str.w r3, [lr] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia.w r1, {r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 7165c │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - mov r6, r0 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne.w 7166e │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ - movs r4, #0 │ │ │ │ - add r3, sp, #500 @ 0x1f4 │ │ │ │ - mov r2, r0 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - mov r3, r4 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 59a3c │ │ │ │ - cmp r7, #1 │ │ │ │ - mov r3, r7 │ │ │ │ - itt eq │ │ │ │ - addeq r3, sp, #528 @ 0x210 │ │ │ │ - streq r3, [sp, #144] @ 0x90 │ │ │ │ - beq.n 7190c │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - mov r3, r4 │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - subs r1, #1 │ │ │ │ - blx 59a3c │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ - movs r4, #0 │ │ │ │ - add r3, sp, #556 @ 0x22c │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - blx 59a3c │ │ │ │ - mov r3, r4 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ - mov r1, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - movs r0, #100 @ 0x64 │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - movs r2, #1 │ │ │ │ - blx 59a3c │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldrd ip, r4, [sp, #144] @ 0x90 │ │ │ │ - movw r3, #301 @ 0x12d │ │ │ │ - cmp r2, r3 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, r4 │ │ │ │ + add.w ip, sp, #40 @ 0x28 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w r3, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - beq.w 71b0a │ │ │ │ - blx 64600 │ │ │ │ - ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ - add r3, sp, #16 │ │ │ │ - mov r4, r3 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add.w lr, sp, #72 @ 0x48 │ │ │ │ - ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - add r7, sp, #44 @ 0x2c │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r8, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - mov r7, r9 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - mov r6, r5 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldrd r3, r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ - blx 65c04 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov ip, fp │ │ │ │ - ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - mov r4, r8 │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.n 71aa6 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #402 @ 0x192 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 5e17c │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - mov ip, sp │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - ldr r0, [sp, #140] @ 0x8c │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #156] @ 0x9c │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n 71a58 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - blx 5bb30 │ │ │ │ - b.n 716b2 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt.w r0, #300 @ 0x12c │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - b.n 71472 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - mov r3, sl │ │ │ │ - mov r0, r7 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ + blx 61914 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5d238 │ │ │ │ - b.n 714a8 │ │ │ │ - ldr r1, [pc, #144] @ (71b28 ) │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 71c36 │ │ │ │ + ldr r1, [pc, #40] @ (71ddc ) │ │ │ │ + movs r2, #95 @ 0x5f │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 71440 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #400 @ 0x190 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #564 @ 0x234 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 6262c │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - mov ip, sp │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - movs r0, #211 @ 0xd3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - b.n 71a40 │ │ │ │ - blx 5c548 │ │ │ │ - b.n 71978 │ │ │ │ + b.n 71bec │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r5, [pc, #168] @ (71bc0 ) │ │ │ │ + nop │ │ │ │ + cmp r4, lr │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #120] @ (71b98 ) │ │ │ │ + cmp r2, ip │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + add ip, r8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #208] @ (71bf8 ) │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00071b2c : │ │ │ │ +00071de0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3440] @ 0xd70 │ │ │ │ - ldr.w r5, [pc, #1848] @ 72278 │ │ │ │ - sub.w sp, sp, #620 @ 0x26c │ │ │ │ - ldr.w r4, [pc, #1844] @ 7227c │ │ │ │ - mov sl, r1 │ │ │ │ + str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ + ldr r5, [pc, #556] @ (72020 ) │ │ │ │ + sub sp, #260 @ 0x104 │ │ │ │ + ldr r4, [pc, #556] @ (72024 ) │ │ │ │ + mov fp, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r8, [pc, #1840] @ 72280 │ │ │ │ - ldr r6, [sp, #656] @ 0x290 │ │ │ │ - ldr.w r9, [sp, #660] @ 0x294 │ │ │ │ - add r8, pc │ │ │ │ + ldr r7, [pc, #556] @ (72028 ) │ │ │ │ + ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ + mov r8, r3 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + add r7, pc │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #612] @ 0x264 │ │ │ │ + str r4, [sp, #252] @ 0xfc │ │ │ │ mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #668] @ 0x29c │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r4, [sp, #676] @ 0x2a4 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #308] @ 0x134 │ │ │ │ + mov r4, r0 │ │ │ │ + str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ - mov r4, r3 │ │ │ │ - str r0, [sp, #108] @ 0x6c │ │ │ │ - blx 65268 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + blx 57980 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.w 71e36 │ │ │ │ + beq.n 71e9e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.w 71e38 │ │ │ │ + beq.n 71ea0 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.w 71e36 │ │ │ │ + beq.n 71e9e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 721fa │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - mov r0, r3 │ │ │ │ + ble.w 7200a │ │ │ │ + add r0, sp, #108 @ 0x6c │ │ │ │ blx 67538 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - movw r0, #301 @ 0x12d │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - beq.w 721c4 │ │ │ │ - cmp r2, r3 │ │ │ │ - it gt │ │ │ │ - movgt.w r0, #300 @ 0x12c │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add.w fp, sp, #164 @ 0xa4 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - mov r3, fp │ │ │ │ - add.w sl, sp, #472 @ 0x1d8 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + mov r3, r4 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ blx 59070 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, fp │ │ │ │ movs r1, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r8 │ │ │ │ blx 65bf8 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ - mov r3, sl │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 71e7c │ │ │ │ + vldr s15, [r9] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 71ebc │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + blx 5fb74 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + blx 64a28 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + movs r0, #0 │ │ │ │ + ldr r2, [pc, #392] @ (7202c ) │ │ │ │ + ldr r3, [pc, #384] @ (72024 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 7201a │ │ │ │ + add sp, #260 @ 0x104 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + add.w fp, sp, #196 @ 0xc4 │ │ │ │ movs r2, #1 │ │ │ │ - mov r1, r4 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ + mov r3, fp │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ blx 59070 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.w 721d8 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - add r2, sp, #180 @ 0xb4 │ │ │ │ - strd r3, r3, [sp, #28] │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ - movs r3, #11 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r7, sp, #220 @ 0xdc │ │ │ │ - add r3, sp, #276 @ 0x114 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + mov r3, fp │ │ │ │ + mov r0, r9 │ │ │ │ + movs r1, #1 │ │ │ │ + add.w sl, sp, #148 @ 0x94 │ │ │ │ + blx 65bf8 │ │ │ │ + add r3, sp, #212 @ 0xd4 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov r9, sp │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 65074 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.w 71e90 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #332 @ 0x14c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add.w r9, sp, #208 @ 0xd0 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - movw r3, #301 @ 0x12d │ │ │ │ - subs r3, r2, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - clz r3, r3 │ │ │ │ - add r4, sp, #12 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ + blx 5d238 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + add r6, sp, #140 @ 0x8c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - add r2, sp, #348 @ 0x15c │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 63760 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add.w r9, sp, #48 @ 0x30 │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 63760 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - add r5, sp, #388 @ 0x184 │ │ │ │ - mov r6, r5 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia r1, {r0, r1, r2, r3} │ │ │ │ - blx 5d454 │ │ │ │ - str r0, [sp, #20] │ │ │ │ movs r3, #200 @ 0xc8 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - movs r3, #0 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ + add r1, sp, #156 @ 0x9c │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 57dc0 │ │ │ │ - ldr.w r3, [pc, #1392] @ 72284 │ │ │ │ - ldr.w ip, [r8, r3] │ │ │ │ - add r3, sp, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ + ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ + blx 57f64 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [pc, #252] @ (72030 ) │ │ │ │ + mov r6, r8 │ │ │ │ + ldr.w ip, [r7, r3] │ │ │ │ + add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r7, sl │ │ │ │ - add.w r8, sp, #368 @ 0x170 │ │ │ │ + str r7, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + mov r7, r8 │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 619b4 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5cda4 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - strd r0, r3, [sp, #20] │ │ │ │ - add r3, sp, #444 @ 0x1bc │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str.w r8, [sp, #84] @ 0x54 │ │ │ │ + add.w r8, sp, #48 @ 0x30 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov lr, fp │ │ │ │ + stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + add.w ip, sp, #20 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r6, r3 │ │ │ │ - mov ip, r9 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov lr, sp │ │ │ │ + stmia.w r8, {r0, r1, r2} │ │ │ │ + add.w r8, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str.w r3, [lr] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia.w r1, {r2, r3} │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ + stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ movw r1, #901 @ 0x385 │ │ │ │ + mov.w r0, #800 @ 0x320 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 7200a │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ + mov lr, r4 │ │ │ │ + add.w ip, sp, #40 @ 0x28 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldmia.w r6, {r0, r1, r2} │ │ │ │ + stmia.w r3, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldmia r3, {r0, r1, r2, r3} │ │ │ │ + blx 61914 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov r7, r9 │ │ │ │ - mov ip, fp │ │ │ │ - mov r6, r5 │ │ │ │ - add r4, sp, #16 │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.n 71e5a │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #402 @ 0x192 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 5e17c │ │ │ │ - mov r0, r5 │ │ │ │ - blx 5bb30 │ │ │ │ - mov r0, sl │ │ │ │ - blx 67768 │ │ │ │ + blx 5d238 │ │ │ │ mov r0, fp │ │ │ │ blx 67768 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 71e8e │ │ │ │ + ldr r1, [pc, #40] @ (72034 ) │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ + mvn.w r0, #107 @ 0x6b │ │ │ │ + add r1, pc │ │ │ │ + blx 61d64 │ │ │ │ + b.n 71e44 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + orrs r0, r3 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + orrs r6, r0 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + negs r4, r5 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00072038 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ + ldr r5, [pc, #556] @ (72278 ) │ │ │ │ + sub sp, #260 @ 0x104 │ │ │ │ + ldr r4, [pc, #556] @ (7227c ) │ │ │ │ + mov fp, r1 │ │ │ │ + add r5, pc │ │ │ │ + ldr r7, [pc, #556] @ (72280 ) │ │ │ │ + ldr.w sl, [sp, #296] @ 0x128 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + add r7, pc │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #252] @ 0xfc │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #308] @ 0x134 │ │ │ │ + mov r4, r0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + str r5, [sp, #12] │ │ │ │ + blx 5f8fc │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ + beq.n 720f6 │ │ │ │ + cmp.w r0, #312 @ 0x138 │ │ │ │ + it eq │ │ │ │ + mvneq.w r0, #1 │ │ │ │ + beq.n 720f8 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ + beq.n 720f6 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 72262 │ │ │ │ + add r0, sp, #108 @ 0x6c │ │ │ │ + blx 67538 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + mov r3, r4 │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + movs r1, #1 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 65bf8 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 720d4 │ │ │ │ + vldr d7, [r9] │ │ │ │ + vcmp.f64 d7, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 72114 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ + blx 5fb74 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 67768 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 64a28 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ + str r3, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr.w r2, [pc, #1100] @ 72288 │ │ │ │ - ldr.w r3, [pc, #1084] @ 7227c │ │ │ │ + ldr r2, [pc, #392] @ (72284 ) │ │ │ │ + ldr r3, [pc, #384] @ (7227c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #612] @ 0x264 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 72274 │ │ │ │ - add.w sp, sp, #620 @ 0x26c │ │ │ │ + bne.w 72272 │ │ │ │ + add sp, #260 @ 0x104 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #400 @ 0x190 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 6262c │ │ │ │ - b.n 71e16 │ │ │ │ + add.w fp, sp, #196 @ 0xc4 │ │ │ │ + movs r2, #1 │ │ │ │ + mov r3, fp │ │ │ │ + movs r0, #101 @ 0x65 │ │ │ │ + blx 59070 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + mov r3, fp │ │ │ │ + mov r0, r9 │ │ │ │ + movs r1, #1 │ │ │ │ + add.w sl, sp, #148 @ 0x94 │ │ │ │ + blx 65bf8 │ │ │ │ + add r3, sp, #212 @ 0xd4 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov r9, sp │ │ │ │ + ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w sp, {r0, r1, r2} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ + blx 5e504 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + add r6, sp, #140 @ 0x8c │ │ │ │ + str r3, [sp, #20] │ │ │ │ movs r3, #200 @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - add.w r9, sp, #208 @ 0xd0 │ │ │ │ - mov r7, r6 │ │ │ │ - add r4, sp, #12 │ │ │ │ - sub.w r3, r3, #300 @ 0x12c │ │ │ │ - clz r3, r3 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #332 @ 0x14c │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #16] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 60d00 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - add r2, sp, #348 @ 0x15c │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 5a960 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w ip, sp, #12 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia.w r9, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - add.w r9, sp, #48 @ 0x30 │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 5a960 │ │ │ │ - add r3, sp, #376 @ 0x178 │ │ │ │ - movs r5, #200 @ 0xc8 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ + str r6, [sp, #12] │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia r1, {r0, r1, r2, r3} │ │ │ │ - blx 5d454 │ │ │ │ - strd r0, r5, [sp, #20] │ │ │ │ - add r5, sp, #388 @ 0x184 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - mov r6, r5 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ blx 60d00 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - movs r3, #0 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r2, {r0, r1, r2} │ │ │ │ + add r1, sp, #156 @ 0x9c │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - blx 57dc0 │ │ │ │ - ldr r3, [pc, #804] @ (72284 ) │ │ │ │ - ldr.w ip, [r8, r3] │ │ │ │ - add r3, sp, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ + ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ + blx 57f64 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [pc, #252] @ (72288 ) │ │ │ │ + mov r6, r8 │ │ │ │ + ldr.w ip, [r7, r3] │ │ │ │ + add r7, sp, #12 │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ add.w lr, ip, #16 │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov r7, sl │ │ │ │ - add.w r8, sp, #368 @ 0x170 │ │ │ │ + str r7, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + stmia.w r7, {r0, r1, r2} │ │ │ │ + mov r7, r8 │ │ │ │ ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ ldmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 619b4 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r0, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5cda4 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #444 @ 0x1bc │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str.w r8, [sp, #84] @ 0x54 │ │ │ │ + add.w r8, sp, #48 @ 0x30 │ │ │ │ + ldmia r7!, {r0, r1, r2, r3} │ │ │ │ + mov lr, fp │ │ │ │ + stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + add.w ip, sp, #20 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ - blx 661e4 │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r6, r3 │ │ │ │ - mov ip, r9 │ │ │ │ - ldmia r4!, {r0, r1, r2, r3} │ │ │ │ - mov lr, sp │ │ │ │ + stmia.w r8, {r0, r1, r2} │ │ │ │ + add.w r8, sp, #12 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r4, {r0, r1, r2} │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ stmia.w ip, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia r6!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r7, {r0, r1, r2} │ │ │ │ - stmia.w r6, {r0, r1, r2} │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r3} │ │ │ │ + stmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + movw r1, #901 @ 0x385 │ │ │ │ mov.w r0, #800 @ 0x320 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str.w r3, [lr] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldmia.w r1, {r2, r3} │ │ │ │ - mov.w r1, #900 @ 0x384 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ blx 6486c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 71dc0 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ - blx 5e504 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ - stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ - blx 5d394 │ │ │ │ - mov r6, r0 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne.w 71dd2 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ - movs r4, #0 │ │ │ │ - add r3, sp, #500 @ 0x1f4 │ │ │ │ - mov r2, r0 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - mov r3, r4 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 59a3c │ │ │ │ - cmp r7, #1 │ │ │ │ - mov r3, r7 │ │ │ │ - itt eq │ │ │ │ - addeq r3, sp, #528 @ 0x210 │ │ │ │ - streq r3, [sp, #144] @ 0x90 │ │ │ │ - beq.n 72070 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - mov r3, r4 │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - subs r1, #1 │ │ │ │ - blx 59a3c │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ - movs r4, #0 │ │ │ │ - add r3, sp, #556 @ 0x22c │ │ │ │ - movs r2, #1 │ │ │ │ - mov r1, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - blx 59a3c │ │ │ │ - mov r3, r4 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ - mov r1, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - movs r0, #101 @ 0x65 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - movs r2, #1 │ │ │ │ - blx 59a3c │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldrd ip, r4, [sp, #144] @ 0x90 │ │ │ │ - movw r3, #301 @ 0x12d │ │ │ │ - cmp r2, r3 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ + mov lr, r4 │ │ │ │ + add.w ip, sp, #40 @ 0x28 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ + stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ + mov r9, r7 │ │ │ │ + ldmia.w lr, {r0, r1, r2} │ │ │ │ + stmia.w ip, {r0, r1, r2} │ │ │ │ + ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ + stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldmia.w r3, {r0, r1, r2} │ │ │ │ + stmia.w r3, {r0, r1, r2} │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldmia r1, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - beq.w 7226e │ │ │ │ - blx 64600 │ │ │ │ - ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ - add r3, sp, #16 │ │ │ │ - mov r4, r3 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add.w lr, sp, #72 @ 0x48 │ │ │ │ - ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ - ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ - add r7, sp, #44 @ 0x2c │ │ │ │ - ldr r6, [sp, #144] @ 0x90 │ │ │ │ - stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r8, {r0, r1, r2} │ │ │ │ - stmia.w lr, {r0, r1, r2} │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - mov r7, r9 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - mov r6, r5 │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldrd r3, r0, [sp, #124] @ 0x7c │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ - blx 65c04 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov ip, fp │ │ │ │ - ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ - ldrb r3, [r3, #0] │ │ │ │ - mov r4, r8 │ │ │ │ - cmp r3, #81 @ 0x51 │ │ │ │ - beq.n 7220a │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #402 @ 0x192 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 5e17c │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - mov ip, sp │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #156] @ 0x9c │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n 721bc │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ - blx 5bb30 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - blx 5bb30 │ │ │ │ - b.n 71e16 │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt.w r0, #300 @ 0x12c │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - b.n 71bd6 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - mov r3, sl │ │ │ │ - mov r0, r7 │ │ │ │ - movs r1, #1 │ │ │ │ - blx 65bf8 │ │ │ │ - add r3, sp, #488 @ 0x1e8 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ + blx 61914 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldmia.w r3, {r0, r1, r2} │ │ │ │ stmia.w sp, {r0, r1, r2} │ │ │ │ - ldmia.w sl, {r0, r1, r2, r3} │ │ │ │ + ldmia.w fp, {r0, r1, r2, r3} │ │ │ │ blx 5e504 │ │ │ │ - b.n 71c0c │ │ │ │ - ldr r1, [pc, #144] @ (7228c ) │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + mov r0, fp │ │ │ │ + blx 67768 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5bb30 │ │ │ │ + b.n 720e6 │ │ │ │ + ldr r1, [pc, #40] @ (7228c ) │ │ │ │ + movs r2, #161 @ 0xa1 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 71ba4 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - stmia r7!, {r0, r1, r2, r3} │ │ │ │ - mov.w lr, #400 @ 0x190 │ │ │ │ - ldmia.w ip, {r0, r1, r2} │ │ │ │ - stmia.w r7, {r0, r1, r2} │ │ │ │ - add r7, sp, #564 @ 0x234 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r3, {r0, r1, r2, r3} │ │ │ │ - stmia.w sp, {r0, r1, r2, r3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldmia.w fp, {r1, r2, r3} │ │ │ │ - blx 6262c │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - mov ip, sp │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ - ldmia r6!, {r0, r1, r2, r3} │ │ │ │ - stmia r4!, {r0, r1, r2, r3} │ │ │ │ - ldmia.w r6, {r0, r1, r2} │ │ │ │ - stmia.w r4, {r0, r1, r2} │ │ │ │ - ldmia r7!, {r0, r1, r2, r3} │ │ │ │ - stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ - movw r1, #451 @ 0x1c3 │ │ │ │ - movs r0, #211 @ 0xd3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ - blx 66e58 │ │ │ │ - b.n 721a4 │ │ │ │ - blx 5c548 │ │ │ │ - b.n 720dc │ │ │ │ + b.n 7209c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cmp lr, r8 │ │ │ │ + nop │ │ │ │ + lsrs r0, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r7 │ │ │ │ + lsls r6, r5 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ands r4, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r2 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldrsb r6, [r0, r2] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00072290 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -15793,15 +15796,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #64 @ 0x40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strh r6, [r2, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00072564 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -16050,15 +16053,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #108 @ 0x6c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r0, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00072838 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -16305,15 +16308,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r5, [pc, #808] @ (72e30 ) │ │ │ │ + ldr r5, [pc, #712] @ (72dd0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00072b08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -16560,15 +16563,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [pc, #1000] @ (731c0 ) │ │ │ │ + ldr r2, [pc, #904] @ (73160 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00072dd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -16817,15 +16820,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #248 @ 0xf8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [pc, #296] @ (731d4 ) │ │ │ │ + ldr r0, [pc, #200] @ (73174 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000730ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -17074,15 +17077,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #36 @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #212 @ 0xd4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r6, lr │ │ │ │ + cmp r6, fp │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00073380 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -17329,15 +17332,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00073650 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ @@ -17584,15 +17587,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #52 @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + subs r7, #190 @ 0xbe │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00073920 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3520] @ 0xdc0 │ │ │ │ @@ -18140,15 +18143,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #180 @ 0xb4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r6, #184 @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00073f28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3520] @ 0xdc0 │ │ │ │ @@ -18696,15 +18699,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #172 @ 0xac │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, #176 @ 0xb0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #86 @ 0x56 │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00074530 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3616] @ 0xe20 │ │ │ │ @@ -19625,15 +19628,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r7, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r5, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #172 @ 0xac │ │ │ │ + cmp r5, #148 @ 0x94 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00074f8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3616] @ 0xe20 │ │ │ │ @@ -20554,15 +20557,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r0, r2, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000759e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -20656,15 +20659,15 @@ │ │ │ │ nop │ │ │ │ lsls r0, r2, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00075ae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -20758,15 +20761,15 @@ │ │ │ │ nop │ │ │ │ lsls r0, r2, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, r1, #6 │ │ │ │ + adds r2, r6, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00075be8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -20860,15 +20863,15 @@ │ │ │ │ nop │ │ │ │ lsls r0, r2, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, r1, #2 │ │ │ │ + adds r2, r6, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00075ce8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -20962,47 +20965,188 @@ │ │ │ │ nop │ │ │ │ lsls r0, r2, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r2, r1, r6 │ │ │ │ + subs r2, r6, r5 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00075de8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r5, [pc, #296] @ (75f24 ) │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r4, [pc, #296] @ (75f28 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r5, pc │ │ │ │ + movs r2, #0 │ │ │ │ + ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #280] @ (75f2c ) │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov.w r4, #0 │ │ │ │ + str.w r2, [fp] │ │ │ │ + add r1, pc │ │ │ │ + mov r4, r0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ + ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #248] @ (75f30 ) │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r4, r2 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + orrs r0, r4 │ │ │ │ + beq.n 75eca │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 75e96 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 75eda │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n 75ed2 │ │ │ │ + ldr.w r4, [r8] │ │ │ │ + cmp r4, #0 │ │ │ │ + blt.n 75ee2 │ │ │ │ + ldr.w r5, [r9] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n 75eea │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.n 75ef6 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.n 75f14 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.n 75efe │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + ble.n 75f02 │ │ │ │ + mvn.w r1, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + b.n 75e9c │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r0, [pc, #144] @ (75f34 ) │ │ │ │ + add r1, sp, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #132] @ (75f38 ) │ │ │ │ + ldr r3, [pc, #116] @ (75f28 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 75f1c │ │ │ │ + add sp, #20 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 75e9c │ │ │ │ + mvn.w r1, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 75e9c │ │ │ │ + mvn.w r1, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 75e9c │ │ │ │ + mvn.w r1, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 75e9c │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r1, r5 │ │ │ │ + ble.n 75e6c │ │ │ │ + mvn.w r1, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n 75e9c │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 75e8e │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cbnz r3, 75f20 │ │ │ │ + cmp r2, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 75eb0 │ │ │ │ + mvn.w r1, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.n 75e9c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 75ea0 │ │ │ │ + lsls r0, r2, #12 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + subs r2, r5, r4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + stmia r6!, {r5, r6, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + subs r6, r4, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ │ │ │ │ -00075de8 : │ │ │ │ +00075f3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (75eb4 ) │ │ │ │ + ldr r5, [pc, #184] @ (76008 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (75eb8 ) │ │ │ │ + ldr r4, [pc, #184] @ (7600c ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 65a7c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 75e84 │ │ │ │ + beq.n 75fd8 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 75e86 │ │ │ │ + beq.n 75fda │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 75e84 │ │ │ │ + beq.n 75fd8 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 75ea0 │ │ │ │ + ble.n 75ff4 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21028,71 +21172,71 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (75ebc ) │ │ │ │ - ldr r3, [pc, #44] @ (75eb8 ) │ │ │ │ + ldr r2, [pc, #52] @ (76010 ) │ │ │ │ + ldr r3, [pc, #44] @ (7600c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 75eb0 │ │ │ │ + bne.n 76004 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (75ec0 ) │ │ │ │ + ldr r1, [pc, #28] @ (76014 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 75e32 │ │ │ │ + b.n 75f86 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r0, r2, #12 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r2, r6, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00075ec4 : │ │ │ │ +00076018 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (75f90 ) │ │ │ │ + ldr r5, [pc, #184] @ (760e4 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (75f94 ) │ │ │ │ + ldr r4, [pc, #184] @ (760e8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 632ec │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 75f60 │ │ │ │ + beq.n 760b4 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 75f62 │ │ │ │ + beq.n 760b6 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 75f60 │ │ │ │ + beq.n 760b4 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 75f7c │ │ │ │ + ble.n 760d0 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21118,71 +21262,71 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (75f98 ) │ │ │ │ - ldr r3, [pc, #44] @ (75f94 ) │ │ │ │ + ldr r2, [pc, #52] @ (760ec ) │ │ │ │ + ldr r3, [pc, #44] @ (760e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 75f8c │ │ │ │ + bne.n 760e0 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (75f9c ) │ │ │ │ + ldr r1, [pc, #28] @ (760f0 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 75f0e │ │ │ │ + b.n 76062 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r6, #8 │ │ │ │ + lsls r0, r4, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r4, r3, r7 │ │ │ │ + adds r4, r7, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00075fa0 : │ │ │ │ +000760f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (7606c ) │ │ │ │ + ldr r5, [pc, #184] @ (761c0 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (76070 ) │ │ │ │ + ldr r4, [pc, #184] @ (761c4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 62470 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 7603c │ │ │ │ + beq.n 76190 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 7603e │ │ │ │ + beq.n 76192 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 7603c │ │ │ │ + beq.n 76190 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76058 │ │ │ │ + ble.n 761ac │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21208,71 +21352,70 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76074 ) │ │ │ │ - ldr r3, [pc, #44] @ (76070 ) │ │ │ │ + ldr r2, [pc, #52] @ (761c8 ) │ │ │ │ + ldr r3, [pc, #44] @ (761c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76068 │ │ │ │ + bne.n 761bc │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (76078 ) │ │ │ │ + ldr r1, [pc, #28] @ (761cc ) │ │ │ │ movs r2, #87 @ 0x57 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 75fea │ │ │ │ + b.n 7613e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r0, r3, #5 │ │ │ │ + movs r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #3 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + vhadd.u q8, q5, q8 │ │ │ │ + asrs r0, r4, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007607c : │ │ │ │ +000761d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (76148 ) │ │ │ │ + ldr r5, [pc, #184] @ (7629c ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (7614c ) │ │ │ │ + ldr r4, [pc, #184] @ (762a0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 623f8 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76118 │ │ │ │ + beq.n 7626c │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 7611a │ │ │ │ + beq.n 7626e │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76118 │ │ │ │ + beq.n 7626c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76134 │ │ │ │ + ble.n 76288 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21298,70 +21441,69 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76150 ) │ │ │ │ - ldr r3, [pc, #44] @ (7614c ) │ │ │ │ + ldr r2, [pc, #52] @ (762a4 ) │ │ │ │ + ldr r3, [pc, #44] @ (762a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76144 │ │ │ │ + bne.n 76298 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (76154 ) │ │ │ │ + ldr r1, [pc, #28] @ (762a8 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 760c6 │ │ │ │ + b.n 7621a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r7, #1 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ + vhadd.u32 q0, q4, q8 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vswp q8, q8 │ │ │ │ - adds r4, r4, r0 │ │ │ │ + cdp2 0, 9, cr0, cr14, cr0, {3} │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076158 : │ │ │ │ +000762ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (76224 ) │ │ │ │ + ldr r5, [pc, #184] @ (76378 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (76228 ) │ │ │ │ + ldr r4, [pc, #184] @ (7637c ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 58b40 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 761f4 │ │ │ │ + beq.n 76348 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 761f6 │ │ │ │ + beq.n 7634a │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 761f4 │ │ │ │ + beq.n 76348 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76210 │ │ │ │ + ble.n 76364 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21387,69 +21529,69 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (7622c ) │ │ │ │ - ldr r3, [pc, #44] @ (76228 ) │ │ │ │ + ldr r2, [pc, #52] @ (76380 ) │ │ │ │ + ldr r3, [pc, #44] @ (7637c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76220 │ │ │ │ + bne.n 76374 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (76230 ) │ │ │ │ + ldr r1, [pc, #28] @ (76384 ) │ │ │ │ movs r2, #117 @ 0x75 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 761a2 │ │ │ │ + b.n 762f6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - vmla.i32 q0, q0, d0[1] │ │ │ │ + cdp2 0, 4, cr0, cr12, cr0, {3} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u16 q0, q3, q8 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + stc2l 0, cr0, [r2, #384] @ 0x180 │ │ │ │ + asrs r0, r5, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076234 : │ │ │ │ +00076388 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (76300 ) │ │ │ │ + ldr r5, [pc, #184] @ (76454 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (76304 ) │ │ │ │ + ldr r4, [pc, #184] @ (76458 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 5af18 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 762d0 │ │ │ │ + beq.n 76424 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 762d2 │ │ │ │ + beq.n 76426 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 762d0 │ │ │ │ + beq.n 76424 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 762ec │ │ │ │ + ble.n 76440 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21475,69 +21617,69 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76308 ) │ │ │ │ - ldr r3, [pc, #44] @ (76304 ) │ │ │ │ + ldr r2, [pc, #52] @ (7645c ) │ │ │ │ + ldr r3, [pc, #44] @ (76458 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 762fc │ │ │ │ + bne.n 76450 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (7630c ) │ │ │ │ + ldr r1, [pc, #28] @ (76460 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7627e │ │ │ │ + b.n 763d2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cdp2 0, 12, cr0, cr4, cr0, {3} │ │ │ │ + ldc2l 0, cr0, [r0, #-384]! @ 0xfffffe80 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 3, cr0, cr10, cr0, {3} │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + stc2l 0, cr0, [r6], #384 @ 0x180 │ │ │ │ + asrs r4, r1, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076310 : │ │ │ │ +00076464 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (763dc ) │ │ │ │ + ldr r5, [pc, #184] @ (76530 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (763e0 ) │ │ │ │ + ldr r4, [pc, #184] @ (76534 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 5f0ec │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 763ac │ │ │ │ + beq.n 76500 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 763ae │ │ │ │ + beq.n 76502 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 763ac │ │ │ │ + beq.n 76500 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 763c8 │ │ │ │ + ble.n 7651c │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21563,69 +21705,69 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (763e4 ) │ │ │ │ - ldr r3, [pc, #44] @ (763e0 ) │ │ │ │ + ldr r2, [pc, #52] @ (76538 ) │ │ │ │ + ldr r3, [pc, #44] @ (76534 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 763d8 │ │ │ │ + bne.n 7652c │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (763e8 ) │ │ │ │ + ldr r1, [pc, #28] @ (7653c ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7635a │ │ │ │ + b.n 764ae │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stc2l 0, cr0, [r8, #384]! @ 0x180 │ │ │ │ + ldc2 0, cr0, [r4], {96} @ 0x60 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [lr, #-384] @ 0xfffffe80 │ │ │ │ - asrs r0, r2, #22 │ │ │ │ + stc2 0, cr0, [sl], {96} @ 0x60 │ │ │ │ + asrs r0, r6, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000763ec : │ │ │ │ +00076540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #184] @ (764b8 ) │ │ │ │ + ldr r5, [pc, #184] @ (7660c ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ - ldr r4, [pc, #184] @ (764bc ) │ │ │ │ + ldr r4, [pc, #184] @ (76610 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r2 │ │ │ │ blx 5eabc │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76488 │ │ │ │ + beq.n 765dc │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 7648a │ │ │ │ + beq.n 765de │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76488 │ │ │ │ + beq.n 765dc │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 764a4 │ │ │ │ + ble.n 765f8 │ │ │ │ add r0, sp, #20 │ │ │ │ blx 67538 │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #16 │ │ │ │ blx 6677c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r5, sp, #24 │ │ │ │ @@ -21651,186 +21793,113 @@ │ │ │ │ blx 64a28 │ │ │ │ adds r3, r4, #1 │ │ │ │ ite ne │ │ │ │ addne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r4, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (764c0 ) │ │ │ │ - ldr r3, [pc, #44] @ (764bc ) │ │ │ │ + ldr r2, [pc, #52] @ (76614 ) │ │ │ │ + ldr r3, [pc, #44] @ (76610 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 764b4 │ │ │ │ + bne.n 76608 │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #28] @ (764c4 ) │ │ │ │ + ldr r1, [pc, #28] @ (76618 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76436 │ │ │ │ + b.n 7658a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stc2 0, cr0, [ip, #-384] @ 0xfffffe80 │ │ │ │ + @ instruction: 0xfbb80060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2], {96} @ 0x60 │ │ │ │ - asrs r4, r6, #18 │ │ │ │ + @ instruction: 0xfb2e0060 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000764c8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ +0007661c : │ │ │ │ + push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #296] @ (76604 ) │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r4, [pc, #296] @ (76608 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r5, pc │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #128] @ 766ac │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #124] @ (766b0 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ - ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #280] @ (7660c ) │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov.w r4, #0 │ │ │ │ - str.w r2, [fp] │ │ │ │ - add r1, pc │ │ │ │ - mov r4, r0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ - ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #248] @ (76610 ) │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r4, r2 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - orrs r0, r4 │ │ │ │ - beq.n 765aa │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 76576 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 765ba │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 765b2 │ │ │ │ - ldr.w r4, [r8] │ │ │ │ - cmp r4, #0 │ │ │ │ - blt.n 765c2 │ │ │ │ - ldr.w r5, [r9] │ │ │ │ + blt.n 76696 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 765ca │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.n 765d6 │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - blt.n 765f4 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.n 765de │ │ │ │ + blt.n 7667c │ │ │ │ cmp r2, #1 │ │ │ │ - mov r0, r2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - ble.n 765e2 │ │ │ │ - mvn.w r1, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - b.n 7657c │ │ │ │ - mvn.w r1, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #144] @ (76614 ) │ │ │ │ - add r1, sp, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #132] @ (76618 ) │ │ │ │ - ldr r3, [pc, #116] @ (76608 ) │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + blt.n 7669e │ │ │ │ + ldr r2, [pc, #76] @ (766b4 ) │ │ │ │ + ldr r3, [pc, #72] @ (766b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 765fc │ │ │ │ - add sp, #20 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + bne.n 766a6 │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #52] @ (766b8 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + b.n 76664 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7657c │ │ │ │ - mvn.w r1, #3 │ │ │ │ + b.n 76682 │ │ │ │ + mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7657c │ │ │ │ - mvn.w r1, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 7657c │ │ │ │ - mvn.w r1, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7657c │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r1, r5 │ │ │ │ - ble.n 7654c │ │ │ │ - mvn.w r1, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n 7657c │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 7656e │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cbnz r3, 76600 │ │ │ │ - cmp r2, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 76590 │ │ │ │ - mvn.w r1, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.n 7657c │ │ │ │ + b.n 76682 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 76580 │ │ │ │ - ldc2 0, cr0, [r0], #-384 @ 0xfffffe80 │ │ │ │ + nop │ │ │ │ + @ instruction: 0xfade0060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r3, r4} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - asrs r2, r0, #16 │ │ │ │ + @ instruction: 0xfaa80060 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xfb7c0060 │ │ │ │ │ │ │ │ -0007661c : │ │ │ │ +000766bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76700 ) │ │ │ │ + ldr r5, [pc, #208] @ (767a0 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76704 ) │ │ │ │ + ldr r4, [pc, #208] @ (767a4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -21838,23 +21907,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 5bb48 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 766ce │ │ │ │ + beq.n 7676e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 766d0 │ │ │ │ + beq.n 76770 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 766ce │ │ │ │ + beq.n 7676e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 766ea │ │ │ │ + ble.n 7678a │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -21883,48 +21952,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76708 ) │ │ │ │ - ldr r3, [pc, #48] @ (76704 ) │ │ │ │ + ldr r2, [pc, #52] @ (767a8 ) │ │ │ │ + ldr r3, [pc, #48] @ (767a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 766fa │ │ │ │ + bne.n 7679a │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (7670c ) │ │ │ │ + ldr r1, [pc, #32] @ (767ac ) │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76672 │ │ │ │ + b.n 76712 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfadc0060 │ │ │ │ + @ instruction: 0xfa3c0060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa3c0060 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + ldrsb.w r0, [ip, #96] @ 0x60 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076710 : │ │ │ │ +000767b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (767f4 ) │ │ │ │ + ldr r5, [pc, #208] @ (76894 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (767f8 ) │ │ │ │ + ldr r4, [pc, #208] @ (76898 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -21932,23 +22001,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 5f05c │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 767c2 │ │ │ │ + beq.n 76862 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 767c4 │ │ │ │ + beq.n 76864 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 767c2 │ │ │ │ + beq.n 76862 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 767de │ │ │ │ + ble.n 7687e │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -21977,48 +22046,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (767fc ) │ │ │ │ - ldr r3, [pc, #48] @ (767f8 ) │ │ │ │ + ldr r2, [pc, #52] @ (7689c ) │ │ │ │ + ldr r3, [pc, #48] @ (76898 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 767ee │ │ │ │ + bne.n 7688e │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76800 ) │ │ │ │ + ldr r1, [pc, #32] @ (768a0 ) │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76766 │ │ │ │ + b.n 76806 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - vld1.8 {d16[3]}, [r8], r0 │ │ │ │ + vst4.16 {d16-d19}, [r8 :128], r0 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d16-d19}, [r8 :128], r0 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ + strh.w r0, [r8, #96] @ 0x60 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076804 : │ │ │ │ +000768a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (768e8 ) │ │ │ │ + ldr r5, [pc, #208] @ (76988 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (768ec ) │ │ │ │ + ldr r4, [pc, #208] @ (7698c ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22026,23 +22095,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 670c4 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 768b6 │ │ │ │ + beq.n 76956 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 768b8 │ │ │ │ + beq.n 76958 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 768b6 │ │ │ │ + beq.n 76956 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 768d2 │ │ │ │ + ble.n 76972 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22071,48 +22140,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (768f0 ) │ │ │ │ - ldr r3, [pc, #48] @ (768ec ) │ │ │ │ + ldr r2, [pc, #52] @ (76990 ) │ │ │ │ + ldr r3, [pc, #48] @ (7698c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 768e2 │ │ │ │ + bne.n 76982 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (768f4 ) │ │ │ │ + ldr r1, [pc, #32] @ (76994 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7685a │ │ │ │ + b.n 768fa │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r4, #96] @ 0x60 │ │ │ │ + ldr.w r0, [r4, r0, lsl #2] │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r4, r0, lsl #2] │ │ │ │ - asrs r6, r6, #2 │ │ │ │ + @ instruction: 0xf7b40060 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000768f8 : │ │ │ │ +00076998 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (769dc ) │ │ │ │ + ldr r5, [pc, #208] @ (76a7c ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (769e0 ) │ │ │ │ + ldr r4, [pc, #208] @ (76a80 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22120,23 +22189,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 63198 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 769aa │ │ │ │ + beq.n 76a4a │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 769ac │ │ │ │ + beq.n 76a4c │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 769aa │ │ │ │ + beq.n 76a4a │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 769c6 │ │ │ │ + ble.n 76a66 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22165,48 +22234,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (769e4 ) │ │ │ │ - ldr r3, [pc, #48] @ (769e0 ) │ │ │ │ + ldr r2, [pc, #52] @ (76a84 ) │ │ │ │ + ldr r3, [pc, #48] @ (76a80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 769d6 │ │ │ │ + bne.n 76a76 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (769e8 ) │ │ │ │ + ldr r1, [pc, #32] @ (76a88 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 7694e │ │ │ │ + b.n 769ee │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb.w r0, [r0, r0, lsl #2] │ │ │ │ + @ instruction: 0xf7600060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7600060 │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ + movt r0, #2144 @ 0x860 │ │ │ │ + lsrs r2, r2, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000769ec : │ │ │ │ +00076a8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76ad0 ) │ │ │ │ + ldr r5, [pc, #208] @ (76b70 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76ad4 ) │ │ │ │ + ldr r4, [pc, #208] @ (76b74 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22214,23 +22283,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 5e988 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76a9e │ │ │ │ + beq.n 76b3e │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 76aa0 │ │ │ │ + beq.n 76b40 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76a9e │ │ │ │ + beq.n 76b3e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76aba │ │ │ │ + ble.n 76b5a │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22259,48 +22328,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76ad8 ) │ │ │ │ - ldr r3, [pc, #48] @ (76ad4 ) │ │ │ │ + ldr r2, [pc, #52] @ (76b78 ) │ │ │ │ + ldr r3, [pc, #48] @ (76b74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76aca │ │ │ │ + bne.n 76b6a │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76adc ) │ │ │ │ + ldr r1, [pc, #32] @ (76b7c ) │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76a42 │ │ │ │ + b.n 76ae2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf70c0060 │ │ │ │ + @ instruction: 0xf66c0060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf66c0060 │ │ │ │ - lsrs r6, r1, #27 │ │ │ │ + rsb r0, ip, #14680064 @ 0xe00000 │ │ │ │ + lsrs r6, r3, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076ae0 : │ │ │ │ +00076b80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76bc4 ) │ │ │ │ + ldr r5, [pc, #208] @ (76c64 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76bc8 ) │ │ │ │ + ldr r4, [pc, #208] @ (76c68 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22308,23 +22377,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 596f8 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76b92 │ │ │ │ + beq.n 76c32 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 76b94 │ │ │ │ + beq.n 76c34 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76b92 │ │ │ │ + beq.n 76c32 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76bae │ │ │ │ + ble.n 76c4e │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22353,48 +22422,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76bcc ) │ │ │ │ - ldr r3, [pc, #48] @ (76bc8 ) │ │ │ │ + ldr r2, [pc, #52] @ (76c6c ) │ │ │ │ + ldr r3, [pc, #48] @ (76c68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76bbe │ │ │ │ + bne.n 76c5e │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76bd0 ) │ │ │ │ + ldr r1, [pc, #32] @ (76c70 ) │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76b36 │ │ │ │ + b.n 76bd6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6180060 │ │ │ │ + sbcs.w r0, r8, #14680064 @ 0xe00000 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r8, #14680064 @ 0xe00000 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + @ instruction: 0xf4d80060 │ │ │ │ + lsrs r2, r5, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076bd4 : │ │ │ │ +00076c74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76cb8 ) │ │ │ │ + ldr r5, [pc, #208] @ (76d58 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76cbc ) │ │ │ │ + ldr r4, [pc, #208] @ (76d5c ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22402,23 +22471,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 63b88 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76c86 │ │ │ │ + beq.n 76d26 │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 76c88 │ │ │ │ + beq.n 76d28 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76c86 │ │ │ │ + beq.n 76d26 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76ca2 │ │ │ │ + ble.n 76d42 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22447,48 +22516,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76cc0 ) │ │ │ │ - ldr r3, [pc, #48] @ (76cbc ) │ │ │ │ + ldr r2, [pc, #52] @ (76d60 ) │ │ │ │ + ldr r3, [pc, #48] @ (76d5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76cb2 │ │ │ │ + bne.n 76d52 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76cc4 ) │ │ │ │ + ldr r1, [pc, #32] @ (76d64 ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76c2a │ │ │ │ + b.n 76cca │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5240060 │ │ │ │ + eor.w r0, r4, #14680064 @ 0xe00000 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r4, #14680064 @ 0xe00000 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + @ instruction: 0xf3e40060 │ │ │ │ + lsrs r6, r6, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00076cc8 : │ │ │ │ +00076d68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #208] @ (76dac ) │ │ │ │ + ldr r5, [pc, #208] @ (76e4c ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #208] @ (76db0 ) │ │ │ │ + ldr r4, [pc, #208] @ (76e50 ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r9, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -22496,23 +22565,23 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ blx 644e0 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ - beq.n 76d7a │ │ │ │ + beq.n 76e1a │ │ │ │ cmp.w r0, #312 @ 0x138 │ │ │ │ it eq │ │ │ │ mvneq.w r0, #1 │ │ │ │ - beq.n 76d7c │ │ │ │ + beq.n 76e1c │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ - beq.n 76d7a │ │ │ │ + beq.n 76e1a │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 76d96 │ │ │ │ + ble.n 76e36 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ blx 67538 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sp, #28 │ │ │ │ blx 6677c │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #32 │ │ │ │ @@ -22541,104 +22610,38 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx 67768 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 64a28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ movs r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ (76db4 ) │ │ │ │ - ldr r3, [pc, #48] @ (76db0 ) │ │ │ │ + ldr r2, [pc, #52] @ (76e54 ) │ │ │ │ + ldr r3, [pc, #48] @ (76e50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 76da6 │ │ │ │ + bne.n 76e46 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #32] @ (76db8 ) │ │ │ │ + ldr r1, [pc, #32] @ (76e58 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ mvn.w r0, #107 @ 0x6b │ │ │ │ add r1, pc │ │ │ │ blx 61d64 │ │ │ │ - b.n 76d1e │ │ │ │ + b.n 76dbe │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bics.w r0, r0, #14680064 @ 0xe00000 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ @ instruction: 0xf3900060 │ │ │ │ - lsrs r2, r6, #15 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00076dbc : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #128] @ 76e4c │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #124] @ (76e50 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 76e36 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 76e1c │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - blt.n 76e3e │ │ │ │ - ldr r2, [pc, #76] @ (76e54 ) │ │ │ │ - ldr r3, [pc, #72] @ (76e50 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 76e46 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #52] @ (76e58 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 76e04 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 76e22 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 76e22 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - @ instruction: 0xf33e0060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3080060 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + @ instruction: 0xf2f00060 │ │ │ │ + lsrs r2, r0, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00076e5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -22754,20 +22757,20 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf29c0060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r4, #12 │ │ │ │ + lsrs r4, r1, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @ instruction: 0xf1f60060 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r5, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00076f98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -22837,15 +22840,15 @@ │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ b.n 76fde │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ sbc.w r0, r4, #96 @ 0x60 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r1, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ adds.w r0, ip, #96 @ 0x60 │ │ │ │ │ │ │ │ 00077050 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -22996,19 +22999,19 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0a80060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #576] @ (77418 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r6, #4 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ and.w r0, lr, #96 @ 0x60 │ │ │ │ │ │ │ │ 000771e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -23064,15 +23067,15 @@ │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ b.n 7723e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ vhadd.s16 q0, q1, q8 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #30 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cdp 0, 11, cr0, cr12, cr0, {3} │ │ │ │ │ │ │ │ 00077284 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -23180,19 +23183,19 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 7, cr0, cr4, cr0, {3} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #400] @ (77530 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r1, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r7, #27 │ │ │ │ + lsls r6, r4, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r5, #26 │ │ │ │ + lsls r0, r2, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stcl 0, cr0, [sl, #384] @ 0x180 │ │ │ │ │ │ │ │ 000773b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -23306,22 +23309,22 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n 77442 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [sl, #-384] @ 0xfffffe80 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #22 │ │ │ │ + lsls r0, r2, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldc 0, cr0, [sl], #384 @ 0x180 │ │ │ │ - ldr r3, [pc, #480] @ (776c4 ) │ │ │ │ + ldr r3, [pc, #480] @ (776c4 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000774ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -23384,15 +23387,15 @@ │ │ │ │ movs r3, #4 │ │ │ │ b.n 77544 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [lr], {96} @ 0x60 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r2, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs.w r0, r6, r0, asr #1 │ │ │ │ │ │ │ │ 00077598 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -23456,91 +23459,29 @@ │ │ │ │ movs r3, #4 │ │ │ │ b.n 775f0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbc.w r0, r2, r0, asr #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r6, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ add.w r0, sl, r0, asr #1 │ │ │ │ - │ │ │ │ -00077644 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 776d0 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (776d4 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 776c4 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 77694 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 776ac │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7769a │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (776d8 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (776dc ) │ │ │ │ - ldr r3, [pc, #36] @ (776d4 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 776cc │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7769a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xeab60060 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #13 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - orn r0, r0, r0, asr #1 │ │ │ │ + ... │ │ │ │ │ │ │ │ -000776e0 : │ │ │ │ +00077648 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r4, [pc, #904] @ (77a80 ) │ │ │ │ + ldr r4, [pc, #904] @ (779e8 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr r3, [pc, #904] @ (77a84 ) │ │ │ │ + ldr r3, [pc, #904] @ (779ec ) │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc │ │ │ │ mov r9, r2 │ │ │ │ ldr.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr.w fp, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r4, r0 │ │ │ │ @@ -23564,71 +23505,71 @@ │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #16] │ │ │ │ it lt │ │ │ │ strlt.w r3, [sl] │ │ │ │ - blt.w 77c64 │ │ │ │ + blt.w 77bcc │ │ │ │ cmp r6, #0 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #1 │ │ │ │ strlt.w r3, [sl] │ │ │ │ - blt.w 77c64 │ │ │ │ + blt.w 77bcc │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 77a6c │ │ │ │ + blt.w 779d4 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.n 777b8 │ │ │ │ + blt.n 77720 │ │ │ │ cmp r2, r6 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 777c0 │ │ │ │ + bge.n 77728 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr r0, [pc, #764] @ (77a88 ) │ │ │ │ + ldr r0, [pc, #764] @ (779f0 ) │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #752] @ (77a8c ) │ │ │ │ - ldr r3, [pc, #744] @ (77a84 ) │ │ │ │ + ldr r2, [pc, #752] @ (779f4 ) │ │ │ │ + ldr r3, [pc, #744] @ (779ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 77cd6 │ │ │ │ + bne.w 77c3e │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 77784 │ │ │ │ + b.n 776ec │ │ │ │ cmp r6, r3 │ │ │ │ it ge │ │ │ │ movge r6, r3 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 77cc8 │ │ │ │ - ldr r2, [pc, #704] @ (77a90 ) │ │ │ │ - ldr r7, [pc, #704] @ (77a94 ) │ │ │ │ - ldr r6, [pc, #708] @ (77a98 ) │ │ │ │ + beq.w 77c30 │ │ │ │ + ldr r2, [pc, #704] @ (779f8 ) │ │ │ │ + ldr r7, [pc, #704] @ (779fc ) │ │ │ │ + ldr r6, [pc, #708] @ (77a00 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #708] @ (77a9c ) │ │ │ │ + ldr r3, [pc, #708] @ (77a04 ) │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r2 │ │ │ │ add r3, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ @@ -23653,15 +23594,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ vcvt.f32.s32 s14, s15 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ blx 5e2f4 │ │ │ │ - vldr d6, [pc, #580] @ 77a78 │ │ │ │ + vldr d6, [pc, #580] @ 779e0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #11 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr.w r8, [r4] │ │ │ │ cmp r2, r7 │ │ │ │ @@ -23676,21 +23617,21 @@ │ │ │ │ add.w r3, r3, #1 │ │ │ │ bic.w r3, r3, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r3, r3, r0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ mla r3, r1, r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bge.w 77c68 │ │ │ │ + bge.w 77bd0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r8, r7 │ │ │ │ ldr.w r1, [r9] │ │ │ │ mul.w r3, r3, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bge.w 77ac0 │ │ │ │ + bge.w 77a28 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r6, #10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r0, r8, lsl #3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, r8, lsl #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -23707,72 +23648,72 @@ │ │ │ │ cmp r2, r1 │ │ │ │ ite ge │ │ │ │ addge r3, r3, r2 │ │ │ │ addlt r3, r3, r1 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.w 77bc8 │ │ │ │ - ldr r6, [pc, #460] @ (77aa0 ) │ │ │ │ + bgt.w 77b30 │ │ │ │ + ldr r6, [pc, #460] @ (77a08 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r7, [pc, #460] @ (77aa4 ) │ │ │ │ - ldr r1, [pc, #460] @ (77aa8 ) │ │ │ │ + ldr r7, [pc, #460] @ (77a0c ) │ │ │ │ + ldr r1, [pc, #460] @ (77a10 ) │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ add.w r0, r6, #12 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, #8 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mla r0, r8, r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [pc, #424] @ (77aac ) │ │ │ │ + ldr r1, [pc, #424] @ (77a14 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r8, [r4] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w r7, r8, lsl #2 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ mla r7, r8, r8, r7 │ │ │ │ mov.w r8, r8, lsl #1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r7, r0, r8, r7 │ │ │ │ - ldr r1, [pc, #384] @ (77ab0 ) │ │ │ │ + ldr r1, [pc, #384] @ (77a18 ) │ │ │ │ ldr.w r8, [r9] │ │ │ │ cmp r7, r2 │ │ │ │ add r1, pc │ │ │ │ it lt │ │ │ │ movlt r7, r2 │ │ │ │ lsls r2, r3, #2 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mla r7, r3, r3, r2 │ │ │ │ - ldr r2, [pc, #364] @ (77ab4 ) │ │ │ │ + ldr r2, [pc, #364] @ (77a1c ) │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r9, r4, [sp] │ │ │ │ mla r3, r0, r8, r7 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r1, [pc, #340] @ (77ab8 ) │ │ │ │ + ldr r1, [pc, #340] @ (77a20 ) │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #340] @ (77abc ) │ │ │ │ + ldr r2, [pc, #340] @ (77a24 ) │ │ │ │ lsls r6, r7, #2 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, r5 │ │ │ │ mla r6, r7, r7, r6 │ │ │ │ @@ -23837,95 +23778,95 @@ │ │ │ │ vstr s14, [r1] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [r3, #0] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ vstr s15, [r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 77a34 │ │ │ │ + bge.n 7799c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 77a5e │ │ │ │ + beq.n 779c6 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 77788 │ │ │ │ + b.n 776f0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 77c64 │ │ │ │ + bne.w 77bcc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 77a68 │ │ │ │ + beq.n 779d0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 77a54 │ │ │ │ + cbz r3, 779bc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 77798 │ │ │ │ + bne.w 77700 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 77798 │ │ │ │ + b.n 77700 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 77c64 │ │ │ │ + bne.w 77bcc │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 77798 │ │ │ │ + b.n 77700 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 77784 │ │ │ │ + b.n 776ec │ │ │ │ nop.w │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ - ands.w r0, r4, r0, asr #1 │ │ │ │ + @ instruction: 0xeaac0060 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #10 │ │ │ │ + lsls r2, r7, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrd r0, r0, [r4, #-384]! @ 0x180 │ │ │ │ - lsls r0, r5, #7 │ │ │ │ + and.w r0, ip, r0, asr #1 │ │ │ │ + lsls r0, r5, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #280] @ (77bb4 ) │ │ │ │ + ldr r0, [pc, #888] @ (77d7c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bx r8 │ │ │ │ + @ instruction: 0x47de │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r4, #3 │ │ │ │ + lsls r0, r4, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r7, #3 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r7, #2 │ │ │ │ + lsls r0, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r6, #3 │ │ │ │ + lsls r2, r5, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r2, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r1, #3 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r5, #2 │ │ │ │ + lsls r4, r4, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ movs r6, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mul.w r3, r1, r2 │ │ │ │ add.w ip, r3, r3, lsl #1 │ │ │ │ lsls r3, r7, #1 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mla r3, r6, r7, r3 │ │ │ │ - ldr r6, [pc, #504] @ (77cdc ) │ │ │ │ + ldr r6, [pc, #504] @ (77c44 ) │ │ │ │ add r6, pc │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ add.w r8, r6, #12 │ │ │ │ mla r2, r1, r7, r7 │ │ │ │ adds r6, #8 │ │ │ │ add r3, ip │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ @@ -23935,47 +23876,47 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r7, r3 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ cmp r2, r1 │ │ │ │ ite ge │ │ │ │ addge r0, r0, r2 │ │ │ │ addlt r0, r0, r1 │ │ │ │ - ldr r2, [pc, #460] @ (77ce0 ) │ │ │ │ - ldr r1, [pc, #464] @ (77ce4 ) │ │ │ │ + ldr r2, [pc, #460] @ (77c48 ) │ │ │ │ + ldr r1, [pc, #464] @ (77c4c ) │ │ │ │ vmov s16, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r1, [pc, #440] @ (77ce8 ) │ │ │ │ + ldr r1, [pc, #440] @ (77c50 ) │ │ │ │ mla r0, r0, r7, r3 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ lsls r2, r7, #1 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr.w r7, [r9] │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ - ldr r2, [pc, #412] @ (77cec ) │ │ │ │ + ldr r2, [pc, #412] @ (77c54 ) │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r9, r5, [sp] │ │ │ │ - ldr r2, [pc, #396] @ (77cf0 ) │ │ │ │ + ldr r2, [pc, #396] @ (77c58 ) │ │ │ │ mla r7, r0, r7, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r0, r8 │ │ │ │ cmp r7, r3 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ it lt │ │ │ │ @@ -24000,57 +23941,57 @@ │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ cmp r7, r8 │ │ │ │ - bgt.w 7788a │ │ │ │ + bgt.w 777f2 │ │ │ │ vmov s14, r2 │ │ │ │ cmp r2, r3 │ │ │ │ vcvt.f32.s32 s15, s16 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ - b.n 77a04 │ │ │ │ - ldr r6, [pc, #296] @ (77cf4 ) │ │ │ │ + b.n 7796c │ │ │ │ + ldr r6, [pc, #296] @ (77c5c ) │ │ │ │ add r7, r8 │ │ │ │ - ldr r2, [pc, #296] @ (77cf8 ) │ │ │ │ + ldr r2, [pc, #296] @ (77c60 ) │ │ │ │ mov r3, r4 │ │ │ │ add r6, pc │ │ │ │ - ldr r1, [pc, #296] @ (77cfc ) │ │ │ │ + ldr r1, [pc, #296] @ (77c64 ) │ │ │ │ add.w r8, r6, #12 │ │ │ │ add r2, pc │ │ │ │ adds r6, #8 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r1, [pc, #264] @ (77d00 ) │ │ │ │ + ldr r1, [pc, #264] @ (77c68 ) │ │ │ │ mla r0, r0, r7, r3 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ - ldr r2, [pc, #260] @ (77d04 ) │ │ │ │ + ldr r2, [pc, #260] @ (77c6c ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r7, [r9] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r9, r4, [sp] │ │ │ │ - ldr r2, [pc, #232] @ (77d08 ) │ │ │ │ + ldr r2, [pc, #232] @ (77c70 ) │ │ │ │ mla r7, r0, r7, r3 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ cmp r7, r3 │ │ │ │ @@ -24069,18 +24010,18 @@ │ │ │ │ mla r0, r7, r0, r3 │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ cmp r2, r1 │ │ │ │ it lt │ │ │ │ movlt r2, r1 │ │ │ │ - b.n 779ea │ │ │ │ + b.n 77952 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 77788 │ │ │ │ - ldr r1, [pc, #160] @ (77d0c ) │ │ │ │ + b.n 776f0 │ │ │ │ + ldr r1, [pc, #160] @ (77c74 ) │ │ │ │ adds r6, #12 │ │ │ │ ldrd r3, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ @@ -24091,79 +24032,144 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ mul.w r3, r0, r7 │ │ │ │ strd r9, r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r1, [pc, #112] @ (77d10 ) │ │ │ │ + ldr r1, [pc, #112] @ (77c78 ) │ │ │ │ ldr.w r6, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #108] @ (77d14 ) │ │ │ │ + ldr r2, [pc, #108] @ (77c7c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mul.w r6, r0, r6 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ - b.n 77878 │ │ │ │ + b.n 777e0 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ vmov.f32 s14, s15 │ │ │ │ - b.n 77a04 │ │ │ │ + b.n 7796c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, r7 │ │ │ │ + cmp ip, sl │ │ │ │ lsls r1, r4, #1 │ │ │ │ - mcr2 0, 5, r0, cr4, cr15, {2} │ │ │ │ - mcr2 0, 5, r0, cr4, cr15, {2} │ │ │ │ - mrc2 0, 7, r0, cr0, cr15, {2} │ │ │ │ - mrc2 0, 6, r0, cr2, cr15, {2} │ │ │ │ - mrc2 0, 5, r0, cr12, cr15, {2} │ │ │ │ - add r0, sl │ │ │ │ + vqadd.u32 q0, q2, │ │ │ │ + vqadd.u32 q0, q2, │ │ │ │ + vqadd.u32 q8, q4, │ │ │ │ + vqadd.u8 q8, q5, │ │ │ │ + vqadd.u64 q0, q2, │ │ │ │ + add r8, sp │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stc2l 0, cr0, [r4, #380]! @ 0x17c │ │ │ │ - stc2l 0, cr0, [r4, #380]! @ 0x17c │ │ │ │ - mcr2 0, 1, r0, cr10, cr15, {2} │ │ │ │ - mrc2 0, 0, r0, cr14, cr15, {2} │ │ │ │ - mcr2 0, 0, r0, cr8, cr15, {2} │ │ │ │ - ldc2l 0, cr0, [r8, #-380]! @ 0xfffffe84 │ │ │ │ - ldc2l 0, cr0, [r4, #-380]! @ 0xfffffe84 │ │ │ │ - stc2l 0, cr0, [sl, #-380]! @ 0xfffffe84 │ │ │ │ + mcr2 0, 3, r0, cr4, cr15, {2} │ │ │ │ + mcr2 0, 3, r0, cr4, cr15, {2} │ │ │ │ + mcr2 0, 5, r0, cr2, cr15, {2} │ │ │ │ + mrc2 0, 4, r0, cr6, cr15, {2} │ │ │ │ + mcr2 0, 4, r0, cr0, cr15, {2} │ │ │ │ + ldc2l 0, cr0, [r8, #380]! @ 0x17c │ │ │ │ + stc2l 0, cr0, [ip, #380]! @ 0x17c │ │ │ │ + stc2l 0, cr0, [r2, #380]! @ 0x17c │ │ │ │ + │ │ │ │ +00077c80 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #124] @ 77d0c │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #120] @ (77d10 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 77d00 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 77cd0 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 77ce8 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 77cd6 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #60] @ (77d14 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #44] @ (77d18 ) │ │ │ │ + ldr r3, [pc, #36] @ (77d10 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 77d08 │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 77cd6 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + b.n 77604 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + stc2l 0, cr0, [r0, #-380] @ 0xfffffe84 │ │ │ │ + b.n 77564 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00077d18 : │ │ │ │ +00077d1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #260] @ (77e30 ) │ │ │ │ - ldr r2, [pc, #260] @ (77e34 ) │ │ │ │ + ldr r1, [pc, #260] @ (77e34 ) │ │ │ │ + ldr r2, [pc, #260] @ (77e38 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #256] @ (77e38 ) │ │ │ │ + ldr r0, [pc, #256] @ (77e3c ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #248] @ (77e3c ) │ │ │ │ + ldr r1, [pc, #248] @ (77e40 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #240] @ (77e40 ) │ │ │ │ + ldr r2, [pc, #240] @ (77e44 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -24175,118 +24181,118 @@ │ │ │ │ ldr.w r4, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [r7, #4] │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - blt.n 77df8 │ │ │ │ + blt.n 77dfc │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 77dc4 │ │ │ │ + blt.n 77dc8 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 77e00 │ │ │ │ + blt.n 77e04 │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ - blt.n 77e08 │ │ │ │ + blt.n 77e0c │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 77e26 │ │ │ │ + bne.n 77e2a │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 77dde │ │ │ │ + cbnz r3, 77de2 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 77dde │ │ │ │ + b.n 77de2 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (77e44 ) │ │ │ │ + ldr r0, [pc, #116] @ (77e48 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (77e48 ) │ │ │ │ - ldr r3, [pc, #80] @ (77e34 ) │ │ │ │ + ldr r2, [pc, #104] @ (77e4c ) │ │ │ │ + ldr r3, [pc, #80] @ (77e38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 77e2a │ │ │ │ + bne.n 77e2e │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 77dca │ │ │ │ + b.n 77dce │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 77dca │ │ │ │ + b.n 77dce │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 77e18 │ │ │ │ + beq.n 77e1c │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 77dce │ │ │ │ + b.n 77dd2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 77dde │ │ │ │ + beq.n 77de2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 77dce │ │ │ │ + b.n 77dd2 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 77dce │ │ │ │ + b.n 77dd2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 785f4 │ │ │ │ + b.n 785f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r6 │ │ │ │ + cmn r4, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldc2 0, cr0, [sl], {95} @ 0x5f │ │ │ │ - stc2l 0, cr0, [sl], #-380 @ 0xfffffe84 │ │ │ │ - ldc2 0, cr0, [r4], {95} @ 0x5f │ │ │ │ - b.n 784a8 │ │ │ │ + ldc2l 0, cr0, [lr], #-380 @ 0xfffffe84 │ │ │ │ + mcrr2 0, 5, r0, lr, cr15 │ │ │ │ + @ instruction: 0xfbf8005f │ │ │ │ + b.n 784a4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00077e4c : │ │ │ │ +00077e50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #260] @ (77f64 ) │ │ │ │ - ldr r2, [pc, #260] @ (77f68 ) │ │ │ │ + ldr r1, [pc, #260] @ (77f68 ) │ │ │ │ + ldr r2, [pc, #260] @ (77f6c ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #256] @ (77f6c ) │ │ │ │ + ldr r0, [pc, #256] @ (77f70 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #248] @ (77f70 ) │ │ │ │ + ldr r1, [pc, #248] @ (77f74 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #240] @ (77f74 ) │ │ │ │ + ldr r2, [pc, #240] @ (77f78 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -24298,706 +24304,812 @@ │ │ │ │ ldr.w r4, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [r7, #4] │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - blt.n 77f2c │ │ │ │ + blt.n 77f30 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 77ef8 │ │ │ │ + blt.n 77efc │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 77f34 │ │ │ │ + blt.n 77f38 │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ - blt.n 77f3c │ │ │ │ + blt.n 77f40 │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 77f5a │ │ │ │ + bne.n 77f5e │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 77f12 │ │ │ │ + cbnz r3, 77f16 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 77f12 │ │ │ │ + b.n 77f16 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (77f78 ) │ │ │ │ + ldr r0, [pc, #116] @ (77f7c ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (77f7c ) │ │ │ │ - ldr r3, [pc, #80] @ (77f68 ) │ │ │ │ + ldr r2, [pc, #104] @ (77f80 ) │ │ │ │ + ldr r3, [pc, #80] @ (77f6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 77f5e │ │ │ │ + bne.n 77f62 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 77efe │ │ │ │ + b.n 77f02 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 77efe │ │ │ │ + b.n 77f02 │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 77f4c │ │ │ │ + beq.n 77f50 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 77f02 │ │ │ │ + b.n 77f06 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 77f12 │ │ │ │ + beq.n 77f16 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 77f02 │ │ │ │ + b.n 77f06 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 77f02 │ │ │ │ + b.n 77f06 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 784c0 │ │ │ │ + b.n 784bc │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r0 │ │ │ │ + rors r0, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xfb66005f │ │ │ │ - @ instruction: 0xfb36005f │ │ │ │ - @ instruction: 0xfb34005f │ │ │ │ - b.n 78374 │ │ │ │ + @ instruction: 0xfb4a005f │ │ │ │ + @ instruction: 0xfb1a005f │ │ │ │ + @ instruction: 0xfb18005f │ │ │ │ + b.n 78370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00077f80 : │ │ │ │ +00077f84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7801c │ │ │ │ + ldr.w ip, [pc, #140] @ 78020 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (78020 ) │ │ │ │ + ldr r2, [pc, #136] @ (78024 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 78002 │ │ │ │ + blt.n 78006 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 77fd2 │ │ │ │ + blt.n 77fd6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7800e │ │ │ │ - cbz r2, 7800a │ │ │ │ + blt.n 78012 │ │ │ │ + cbz r2, 7800e │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 77fea │ │ │ │ + b.n 77fee │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (78024 ) │ │ │ │ + ldr r0, [pc, #72] @ (78028 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (78028 ) │ │ │ │ - ldr r3, [pc, #48] @ (78020 ) │ │ │ │ + ldr r2, [pc, #60] @ (7802c ) │ │ │ │ + ldr r3, [pc, #48] @ (78024 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 78016 │ │ │ │ + bne.n 7801a │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 77fd8 │ │ │ │ + b.n 77fdc │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 77fea │ │ │ │ + b.n 77fee │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 77fd8 │ │ │ │ + b.n 77fdc │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + b.n 78310 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0xfa4a005f │ │ │ │ + b.n 7826c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00078030 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #208] @ (78114 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #208] @ (78118 ) │ │ │ │ + add r1, pc │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r8, r2 │ │ │ │ + ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + ldr r1, [pc, #196] @ (7811c ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + add r1, pc │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #2 │ │ │ │ + bhi.n 7809e │ │ │ │ + cbz r0, 780d2 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 78102 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.n 780e8 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + ble.n 780f0 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 780a4 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #116] @ (78120 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #104] @ (78124 ) │ │ │ │ + ldr r3, [pc, #92] @ (78118 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7810a │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldr r1, [pc, #84] @ (78128 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7807a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 780a4 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 780a4 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cbnz r3, 7810e │ │ │ │ + cmp r2, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 780b8 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 780a4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 780a8 │ │ │ │ nop │ │ │ │ - b.n 78314 │ │ │ │ + b.n 782a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa66005f │ │ │ │ - b.n 78270 │ │ │ │ + add r4, pc, #744 @ (adr r4, 78408 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + vst1.8 @ instruction: 0xf986005f │ │ │ │ + b.n 781d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ + ldr??.w r0, [r2, pc, lsl #1] │ │ │ │ │ │ │ │ -0007802c : │ │ │ │ +0007812c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 780c8 │ │ │ │ + ldr.w ip, [pc, #140] @ 781c8 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (780cc ) │ │ │ │ + ldr r2, [pc, #136] @ (781cc ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 780ae │ │ │ │ + blt.n 781ae │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7807e │ │ │ │ + blt.n 7817e │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 780ba │ │ │ │ - cbz r2, 780b6 │ │ │ │ + blt.n 781ba │ │ │ │ + cbz r2, 781b6 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 78096 │ │ │ │ + b.n 78196 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (780d0 ) │ │ │ │ + ldr r0, [pc, #72] @ (781d0 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (780d4 ) │ │ │ │ - ldr r3, [pc, #48] @ (780cc ) │ │ │ │ + ldr r2, [pc, #60] @ (781d4 ) │ │ │ │ + ldr r3, [pc, #48] @ (781cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 780c2 │ │ │ │ + bne.n 781c2 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 78084 │ │ │ │ + b.n 78184 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 78096 │ │ │ │ + b.n 78196 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 78084 │ │ │ │ + b.n 78184 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 78268 │ │ │ │ + svc 206 @ 0xce │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9c2005f │ │ │ │ - b.n 781c4 │ │ │ │ + ldrh.w r0, [r2, #95] @ 0x5f │ │ │ │ + svc 118 @ 0x76 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000780d8 : │ │ │ │ +000781d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #200] @ (781b4 ) │ │ │ │ + ldr r1, [pc, #200] @ (782b4 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #200] @ (781b8 ) │ │ │ │ + ldr r3, [pc, #200] @ (782b8 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r2 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #188] @ (781bc ) │ │ │ │ + ldr r1, [pc, #188] @ (782bc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n 78144 │ │ │ │ - cbz r0, 78178 │ │ │ │ + bhi.n 78244 │ │ │ │ + cbz r0, 78278 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 781a6 │ │ │ │ + blt.n 782a6 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7818e │ │ │ │ + blt.n 7828e │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n 78196 │ │ │ │ + ble.n 78296 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7814a │ │ │ │ + b.n 7824a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #112] @ (781c0 ) │ │ │ │ + ldr r0, [pc, #112] @ (782c0 ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (781c4 ) │ │ │ │ - ldr r3, [pc, #84] @ (781b8 ) │ │ │ │ + ldr r2, [pc, #100] @ (782c4 ) │ │ │ │ + ldr r3, [pc, #84] @ (782b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 781ae │ │ │ │ + bne.n 782ae │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #76] @ (781c8 ) │ │ │ │ + ldr r1, [pc, #76] @ (782c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 78122 │ │ │ │ + bne.n 78222 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7814a │ │ │ │ + b.n 7824a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7814a │ │ │ │ + b.n 7824a │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7815e │ │ │ │ + beq.n 7825e │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7814e │ │ │ │ + b.n 7824e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7814a │ │ │ │ + b.n 7824a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 781f8 │ │ │ │ + svc 32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #168 @ (adr r4, 78268 ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 78308 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vst4.16 {d0-d3}, [r0 :64] │ │ │ │ - svc 174 @ 0xae │ │ │ │ + @ instruction: 0xf7f0005f │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb.w r0, [r8, pc, lsl #1] │ │ │ │ + movt r0, #51295 @ 0xc85f │ │ │ │ │ │ │ │ -000781cc : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ +000782cc : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #208] @ (782b0 ) │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (7837c ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #208] @ (782b4 ) │ │ │ │ - add r1, pc │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #196] @ (782b8 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ + ldr r2, [pc, #160] @ (78380 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (78384 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bhi.n 7823a │ │ │ │ - cbz r0, 7826e │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7829e │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - mov r3, r2 │ │ │ │ + cbz r0, 7835e │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 78346 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.n 78284 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - ble.n 7828c │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 78240 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #116] @ (782bc ) │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 7834e │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (78388 ) │ │ │ │ mov r1, sp │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (782c0 ) │ │ │ │ - ldr r3, [pc, #92] @ (782b4 ) │ │ │ │ + ldr r2, [pc, #92] @ (7838c ) │ │ │ │ + ldr r3, [pc, #76] @ (78380 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 782a6 │ │ │ │ + bne.n 78374 │ │ │ │ add sp, #12 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #84] @ (782c4 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 78216 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 78240 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 78240 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cbnz r3, 782aa │ │ │ │ - cmp r2, #0 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 7831c │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 78378 │ │ │ │ + cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 78254 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 78240 │ │ │ │ + b.n 7832e │ │ │ │ + ldr r1, [pc, #48] @ (78390 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 78302 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 7831c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 78244 │ │ │ │ - nop │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 7831e │ │ │ │ + udf #46 @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #216 @ (adr r3, 78394 ) │ │ │ │ + add r2, pc, #136 @ (adr r2, 78410 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb.w r0, [r2, pc, lsl #1] │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + @ instruction: 0xf728005f │ │ │ │ + ble.n 7834c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf712005f │ │ │ │ + @ instruction: 0xf5e6005f │ │ │ │ │ │ │ │ -000782c8 : │ │ │ │ +00078394 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (78378 ) │ │ │ │ + ldr r4, [pc, #160] @ (78444 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7837c ) │ │ │ │ + ldr r2, [pc, #160] @ (78448 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (78380 ) │ │ │ │ + ldr r1, [pc, #148] @ (7844c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7835a │ │ │ │ + cbz r0, 78426 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 78342 │ │ │ │ + blt.n 7840e │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7834a │ │ │ │ + bge.n 78416 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (78384 ) │ │ │ │ + ldr r0, [pc, #104] @ (78450 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (78388 ) │ │ │ │ - ldr r3, [pc, #76] @ (7837c ) │ │ │ │ + ldr r2, [pc, #92] @ (78454 ) │ │ │ │ + ldr r3, [pc, #76] @ (78448 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 78370 │ │ │ │ + bne.n 7843c │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 78318 │ │ │ │ + b.n 783e4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 78374 │ │ │ │ + cbnz r2, 78440 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7832a │ │ │ │ - ldr r1, [pc, #48] @ (7838c ) │ │ │ │ + b.n 783f6 │ │ │ │ + ldr r1, [pc, #48] @ (78458 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 782fe │ │ │ │ + bne.n 783ca │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 78318 │ │ │ │ + b.n 783e4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 7831a │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + b.n 783e6 │ │ │ │ + ble.n 78514 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #248 @ (adr r2, 7847c ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 785b8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf744005f │ │ │ │ - ble.n 78350 │ │ │ │ + @ instruction: 0xf668005f │ │ │ │ + ble.n 78484 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf626005f │ │ │ │ + adds.w r0, lr, #14614528 @ 0xdf0000 │ │ │ │ │ │ │ │ -00078390 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ +0007845c : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #320] @ (784e4 ) │ │ │ │ - sub sp, #24 │ │ │ │ - ldr r2, [pc, #320] @ (784e8 ) │ │ │ │ - mov r9, r3 │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (7850c ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (78510 ) │ │ │ │ + mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - mov r5, r0 │ │ │ │ - ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #304] @ (784ec ) │ │ │ │ + ldr r1, [pc, #148] @ (78514 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #20] │ │ │ │ + str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ + str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r8, [sl] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 78472 │ │ │ │ + cbz r0, 784ee │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 78440 │ │ │ │ + blt.n 784d6 │ │ │ │ cmp r3, #1 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n 78488 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 78490 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 784a4 │ │ │ │ - ldr r0, [pc, #248] @ (784f0 ) │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #248] @ (784f4 ) │ │ │ │ - mov r3, r4 │ │ │ │ - add r0, pc │ │ │ │ - adds r5, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - mul.w r0, r2, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 784a4 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 784dc │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cbnz r2, 78458 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 784de │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 78458 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #172] @ (784f8 ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + ldr r0, [pc, #104] @ (78518 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #160] @ (784fc ) │ │ │ │ - ldr r3, [pc, #140] @ (784e8 ) │ │ │ │ + ldr r2, [pc, #92] @ (7851c ) │ │ │ │ + ldr r3, [pc, #76] @ (78510 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 784e0 │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #140] @ (78500 ) │ │ │ │ - mov r0, r5 │ │ │ │ + bne.n 78504 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 784ac │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 78508 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 784be │ │ │ │ + ldr r1, [pc, #48] @ (78520 ) │ │ │ │ + mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 783d4 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 78446 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 78446 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #8 │ │ │ │ - movne r3, #9 │ │ │ │ - strne r2, [r6, #0] │ │ │ │ - bne.n 78448 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cbz r3, 784a8 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 78448 │ │ │ │ - ldr r0, [pc, #88] @ (78504 ) │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #88] @ (78508 ) │ │ │ │ - mov r3, r4 │ │ │ │ - add r0, pc │ │ │ │ - adds r5, r0, #4 │ │ │ │ + bne.n 78492 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 784ac │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 784ae │ │ │ │ + bgt.n 7844c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r0, pc, #584 @ (adr r0, 78760 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + sub.w r0, r8, #14614528 @ 0xdf0000 │ │ │ │ + bgt.n 785bc │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + orrs.w r0, r6, #14614528 @ 0xdf0000 │ │ │ │ + │ │ │ │ +00078524 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (785d4 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (785d8 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (785dc ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - mul.w r0, r1, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 785b6 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 784a4 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - b.n 78458 │ │ │ │ + blt.n 7859e │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 785a6 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (785e0 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (785e4 ) │ │ │ │ + ldr r3, [pc, #76] @ (785d8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 785cc │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 78574 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 785d0 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 78586 │ │ │ │ + ldr r1, [pc, #48] @ (785e8 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7855a │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 78574 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ble.n 785b8 │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 78576 │ │ │ │ + blt.n 78584 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #448 @ (adr r1, 786b0 ) │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #66 @ 0x42 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf66a005f │ │ │ │ - @ instruction: 0xf61e005f │ │ │ │ - bgt.n 78468 │ │ │ │ + @ instruction: 0xf4e8005f │ │ │ │ + blt.n 784f4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add.w r0, lr, #14614528 @ 0xdf0000 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - subs.w r0, r8, #14614528 @ 0xdf0000 │ │ │ │ + usat r0, #31, lr, lsl #1 │ │ │ │ │ │ │ │ -0007850c : │ │ │ │ +000785ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #2628] @ 78f68 │ │ │ │ + ldr.w r2, [pc, #2628] @ 79048 │ │ │ │ mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #2624] @ 78f6c │ │ │ │ + ldr.w r3, [pc, #2624] @ 7904c │ │ │ │ add r2, pc │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ mov r6, r1 │ │ │ │ - ldr.w r9, [pc, #2620] @ 78f70 │ │ │ │ - ldr.w r8, [pc, #2620] @ 78f74 │ │ │ │ + ldr.w r9, [pc, #2620] @ 79050 │ │ │ │ + ldr.w r8, [pc, #2620] @ 79054 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r2, #0 │ │ │ │ ldr.w sl, [sp, #240] @ 0xf0 │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr.w r3, [pc, #2600] @ 78f78 │ │ │ │ + ldr.w r3, [pc, #2600] @ 79058 │ │ │ │ add r8, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ str.w r2, [sl] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -25028,15 +25140,15 @@ │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ orr.w r2, fp, ip │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ blx 57998 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ - ldr.w r7, [pc, #2512] @ 78f7c │ │ │ │ + ldr.w r7, [pc, #2512] @ 7905c │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -25059,98 +25171,98 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ orr.w r3, fp, r1 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ orrs r3, r2 │ │ │ │ - beq.n 7860a │ │ │ │ + beq.n 786ea │ │ │ │ orr.w r7, r9, r8 │ │ │ │ orr.w r3, r6, r0 │ │ │ │ orrs r3, r7 │ │ │ │ - bne.n 7864a │ │ │ │ + bne.n 7872a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 78610 │ │ │ │ + b.n 786f0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #2408] @ 78f80 │ │ │ │ + ldr.w r0, [pc, #2408] @ 79060 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #2396] @ 78f84 │ │ │ │ - ldr.w r3, [pc, #2368] @ 78f6c │ │ │ │ + ldr.w r2, [pc, #2396] @ 79064 │ │ │ │ + ldr.w r3, [pc, #2368] @ 7904c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 78f16 │ │ │ │ + bne.w 78ff6 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs r0, r6, #0 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ subs.w ip, fp, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ tst.w r0, ip │ │ │ │ str.w ip, [sp, #104] @ 0x68 │ │ │ │ - bne.n 78602 │ │ │ │ + bne.n 786e2 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 78752 │ │ │ │ + blt.n 78832 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 7875a │ │ │ │ + blt.n 7883a │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov r6, r1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - blt.w 78c70 │ │ │ │ + blt.w 78d50 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 78d24 │ │ │ │ + ble.w 78e04 │ │ │ │ subs.w ip, r2, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #84] @ 0x54 │ │ │ │ mov r6, ip │ │ │ │ cmp r1, r3 │ │ │ │ ite le │ │ │ │ movle r6, #0 │ │ │ │ andgt.w r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 78d24 │ │ │ │ + bne.w 78e04 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 78e2e │ │ │ │ + ble.w 78f0e │ │ │ │ subs.w ip, r9, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #108] @ 0x6c │ │ │ │ mov r6, ip │ │ │ │ cmp r0, r3 │ │ │ │ ite le │ │ │ │ movle r6, #0 │ │ │ │ andgt.w r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 78e2e │ │ │ │ + bne.w 78f0e │ │ │ │ ldrd r6, r2, [sp, #92] @ 0x5c │ │ │ │ cmp r6, r2 │ │ │ │ it ge │ │ │ │ movge r6, r2 │ │ │ │ subs.w ip, r8, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ @@ -25158,71 +25270,71 @@ │ │ │ │ mov r6, ip │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ cmp r3, r2 │ │ │ │ ite ge │ │ │ │ movge r6, #0 │ │ │ │ andlt.w r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 78e2e │ │ │ │ + bne.w 78f0e │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 78cdc │ │ │ │ + bne.w 78dbc │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 78788 │ │ │ │ + blt.n 78868 │ │ │ │ cmp r2, #0 │ │ │ │ - bgt.w 788de │ │ │ │ + bgt.w 789be │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ movs r3, #0 │ │ │ │ cmp r1, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ vstr s15, [r0] │ │ │ │ - ble.n 78762 │ │ │ │ + ble.n 78842 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #12 │ │ │ │ movne r3, #13 │ │ │ │ strne.w r2, [sl] │ │ │ │ - bne.w 78614 │ │ │ │ + bne.w 786f4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 78cdc │ │ │ │ + bne.w 78dbc │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 78626 │ │ │ │ + b.n 78706 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 78610 │ │ │ │ + b.n 786f0 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 78610 │ │ │ │ + b.n 786f0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 78cdc │ │ │ │ + bne.w 78dbc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7874e │ │ │ │ + beq.n 7882e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 788da │ │ │ │ + beq.w 789ba │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 78626 │ │ │ │ + b.n 78706 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 7871a │ │ │ │ - ldr.w r7, [pc, #2040] @ 78f88 │ │ │ │ + ble.n 787fa │ │ │ │ + ldr.w r7, [pc, #2040] @ 79068 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ - ldr.w r3, [pc, #2040] @ 78f8c │ │ │ │ + ldr.w r3, [pc, #2040] @ 7906c │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ - ldr.w r1, [pc, #2036] @ 78f90 │ │ │ │ + ldr.w r1, [pc, #2036] @ 79070 │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ @@ -25268,30 +25380,30 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ vldr s19, [sp, #120] @ 0x78 │ │ │ │ blx 667e8 │ │ │ │ - ldr.w ip, [pc, #1896] @ 78f94 │ │ │ │ + ldr.w ip, [pc, #1896] @ 79074 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, ip │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str.w ip, [sp, #80] @ 0x50 │ │ │ │ vldr s16, [sp, #120] @ 0x78 │ │ │ │ blx 65834 │ │ │ │ - ldr.w r0, [pc, #1860] @ 78f98 │ │ │ │ + ldr.w r0, [pc, #1860] @ 79078 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -25301,53 +25413,53 @@ │ │ │ │ vldr s20, [sp, #120] @ 0x78 │ │ │ │ blx 65834 │ │ │ │ vldr s15, [sp, #120] @ 0x78 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ vcvt.s32.f32 s17, s15 │ │ │ │ cmp ip, r3 │ │ │ │ - blt.w 78b74 │ │ │ │ + blt.w 78c54 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vcvt.s32.f32 s18, s18 │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 78a42 │ │ │ │ + beq.w 78b22 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ vmov r0, s18 │ │ │ │ vmov r3, s16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r6 │ │ │ │ add r3, r1 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ orrs.w r0, r0, fp │ │ │ │ - beq.n 788c8 │ │ │ │ + beq.n 789a8 │ │ │ │ vmov r0, s17 │ │ │ │ add r0, r1 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ add r1, r6 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 78626 │ │ │ │ - ldr.w r0, [pc, #1724] @ 78f9c │ │ │ │ + b.n 78706 │ │ │ │ + ldr.w r0, [pc, #1724] @ 7907c │ │ │ │ add.w ip, sp, #128 @ 0x80 │ │ │ │ - ldr.w r1, [pc, #1720] @ 78fa0 │ │ │ │ + ldr.w r1, [pc, #1720] @ 79080 │ │ │ │ mov r2, ip │ │ │ │ - ldr.w r9, [pc, #1716] @ 78fa4 │ │ │ │ + ldr.w r9, [pc, #1716] @ 79084 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ @@ -25403,25 +25515,25 @@ │ │ │ │ blx 667e8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ strd r8, r0, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr.w r0, [pc, #1540] @ 78fa8 │ │ │ │ + ldr.w r0, [pc, #1540] @ 79088 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ vldr s16, [sp, #120] @ 0x78 │ │ │ │ blx 65834 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w lr, [pc, #1516] @ 78fac │ │ │ │ + ldr.w lr, [pc, #1516] @ 7908c │ │ │ │ mov r2, r4 │ │ │ │ vldr s15, [sp, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ strd r8, r0, [sp, #16] │ │ │ │ add lr, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -25437,49 +25549,49 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ vldr s20, [sp, #120] @ 0x78 │ │ │ │ blx 5fe70 │ │ │ │ ldr.w ip, [r5] │ │ │ │ cmp ip, r0 │ │ │ │ - blt.w 78c10 │ │ │ │ + blt.w 78cf0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ subs r0, r7, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ vcvt.s32.f32 s18, s18 │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 78aaa │ │ │ │ + beq.n 78b8a │ │ │ │ vmov r3, s18 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r3, r6 │ │ │ │ mov r7, r3 │ │ │ │ vmov r3, s16 │ │ │ │ add r3, r1 │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ orrs r0, r7 │ │ │ │ - beq.w 788c8 │ │ │ │ - b.n 788bc │ │ │ │ + beq.w 789a8 │ │ │ │ + b.n 7899c │ │ │ │ vcvt.s32.f32 s15, s20 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vcvt.s32.f32 s19, s19 │ │ │ │ subs r1, r3, #0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ tst r3, r1 │ │ │ │ vmov r7, s15 │ │ │ │ - beq.w 78c78 │ │ │ │ + beq.w 78d58 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ vmov r3, s18 │ │ │ │ vmov r0, s19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r7, r1 │ │ │ │ add r3, r6 │ │ │ │ add r0, r6 │ │ │ │ @@ -25502,63 +25614,63 @@ │ │ │ │ it lt │ │ │ │ movlt r6, r1 │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ vcvt.s32.f32 s15, s20 │ │ │ │ vcvt.s32.f32 s19, s19 │ │ │ │ subs r1, r3, #0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ tst r3, r1 │ │ │ │ vmov r7, s15 │ │ │ │ it ne │ │ │ │ ldrne r6, [r4, #0] │ │ │ │ - bne.n 78a60 │ │ │ │ + bne.n 78b40 │ │ │ │ tst r0, r3 │ │ │ │ it ne │ │ │ │ ldrne r0, [r4, #0] │ │ │ │ - bne.w 78c84 │ │ │ │ + bne.w 78d64 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r1, r3 │ │ │ │ it ne │ │ │ │ ldrne r6, [r4, #0] │ │ │ │ - bne.w 78dee │ │ │ │ + bne.w 78ece │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ tst r6, r3 │ │ │ │ it ne │ │ │ │ ldrne r0, [r4, #0] │ │ │ │ - bne.w 78e42 │ │ │ │ + bne.w 78f22 │ │ │ │ tst r0, r3 │ │ │ │ it ne │ │ │ │ ldrne r0, [r4, #0] │ │ │ │ - bne.w 78e98 │ │ │ │ + bne.w 78f78 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vcvt.s32.f32 s15, s21 │ │ │ │ subs r6, r3, #0 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ tst r1, r6 │ │ │ │ vmov r3, s15 │ │ │ │ it ne │ │ │ │ ldrne r0, [r4, #0] │ │ │ │ - bne.w 78ee0 │ │ │ │ + bne.w 78fc0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w 78f1a │ │ │ │ + beq.w 78ffa │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 78f1a │ │ │ │ + beq.w 78ffa │ │ │ │ ldr r0, [r4, #0] │ │ │ │ vmov r1, s18 │ │ │ │ add r3, r0 │ │ │ │ add.w r6, r7, r0, lsl #1 │ │ │ │ add r1, r0 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ @@ -25581,15 +25693,15 @@ │ │ │ │ addge r3, r3, r0 │ │ │ │ addlt r3, r3, r6 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [sp, #52] @ 0x34 │ │ │ │ strd r7, r2, [sp, #20] │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ @@ -25600,30 +25712,30 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov r2, s15 │ │ │ │ add.w fp, r2, r3 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ orrs.w r2, r8, r2 │ │ │ │ - bne.n 78bd6 │ │ │ │ + bne.n 78cb6 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 78d2c │ │ │ │ + bne.w 78e0c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w 78ce0 │ │ │ │ + beq.w 78dc0 │ │ │ │ mov r3, fp │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ @@ -25638,15 +25750,15 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 78bae │ │ │ │ + b.n 78c8e │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r8, r3, [sp, #20] │ │ │ │ @@ -25658,37 +25770,37 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orrs.w r2, r2, fp │ │ │ │ vmov r7, s15 │ │ │ │ add r7, r3 │ │ │ │ - bne.w 78daa │ │ │ │ + bne.w 78e8a │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 78d6a │ │ │ │ + bne.w 78e4a │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 78d02 │ │ │ │ + beq.n 78de2 │ │ │ │ cmp r7, #1 │ │ │ │ mov.w r1, #1 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ vmov s15, r7 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 78610 │ │ │ │ + b.n 786f0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ tst r3, r0 │ │ │ │ - beq.w 78de6 │ │ │ │ + beq.w 78ec6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ vmov r3, s18 │ │ │ │ vmov r1, s19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r7, r6 │ │ │ │ add r3, r0 │ │ │ │ add r1, r0 │ │ │ │ @@ -25716,56 +25828,56 @@ │ │ │ │ it lt │ │ │ │ movlt r0, r1 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 78614 │ │ │ │ + b.n 786f4 │ │ │ │ vmov r0, s17 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r1, r3 │ │ │ │ add r0, r3 │ │ │ │ cmp r0, r1 │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ cmp r3, fp │ │ │ │ it lt │ │ │ │ movlt r3, fp │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ vmov r0, s17 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r1, r3 │ │ │ │ add r0, r3 │ │ │ │ cmp r0, r1 │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 78610 │ │ │ │ + b.n 786f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #628] @ (78fb0 ) │ │ │ │ - ldr r0, [pc, #632] @ (78fb4 ) │ │ │ │ + ldr r3, [pc, #628] @ (79090 ) │ │ │ │ + ldr r0, [pc, #632] @ (79094 ) │ │ │ │ add r3, pc │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -25775,25 +25887,25 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 78bb6 │ │ │ │ + b.n 78c96 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #572] @ (78fb8 ) │ │ │ │ - ldr r0, [pc, #572] @ (78fbc ) │ │ │ │ + ldr r3, [pc, #572] @ (79098 ) │ │ │ │ + ldr r0, [pc, #572] @ (7909c ) │ │ │ │ add r3, pc │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ blx 65834 │ │ │ │ @@ -25802,15 +25914,15 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r7, r2 │ │ │ │ it lt │ │ │ │ movlt r7, r2 │ │ │ │ - b.n 78c52 │ │ │ │ + b.n 78d32 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -25826,18 +25938,18 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r7, r2 │ │ │ │ it lt │ │ │ │ movlt r7, r2 │ │ │ │ - b.n 78c4a │ │ │ │ + b.n 78d2a │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ tst r1, r3 │ │ │ │ - beq.n 78e38 │ │ │ │ + beq.n 78f18 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ vmov r3, s18 │ │ │ │ vmov r0, s19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, r6 │ │ │ │ add r3, r6 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -25856,22 +25968,22 @@ │ │ │ │ addlt r6, r6, r3 │ │ │ │ add r1, ip │ │ │ │ cmp r6, r1 │ │ │ │ it lt │ │ │ │ movlt r6, r1 │ │ │ │ vmov s15, r6 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.w 78610 │ │ │ │ + b.w 786f0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ tst r3, r0 │ │ │ │ - beq.n 78e90 │ │ │ │ + beq.n 78f70 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ vmov r3, s18 │ │ │ │ vmov r1, s19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r1, r0 │ │ │ │ add r3, r0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -25895,18 +26007,18 @@ │ │ │ │ addge r0, r0, r6 │ │ │ │ addlt r0, r0, r3 │ │ │ │ cmp r0, r1 │ │ │ │ it lt │ │ │ │ movlt r0, r1 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 78722 │ │ │ │ + b.n 78802 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ tst r3, r0 │ │ │ │ - beq.n 78ed0 │ │ │ │ + beq.n 78fb0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ vmov r3, s18 │ │ │ │ vmov r1, s19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r1, r0 │ │ │ │ add r3, r0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -25921,20 +26033,20 @@ │ │ │ │ adds r1, r6, r7 │ │ │ │ vmov r7, s17 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ add.w r1, ip, r6 │ │ │ │ add r6, r7 │ │ │ │ - b.n 78e78 │ │ │ │ + b.n 78f58 │ │ │ │ vcvt.s32.f32 s15, s21 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ tst r1, r0 │ │ │ │ vmov r3, s15 │ │ │ │ - beq.n 78f0a │ │ │ │ + beq.n 78fea │ │ │ │ ldr r0, [r5, #0] │ │ │ │ vmov r1, s18 │ │ │ │ add r3, r0 │ │ │ │ add.w r6, r7, r0, lsl #1 │ │ │ │ add r1, r0 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ @@ -25942,24 +26054,24 @@ │ │ │ │ vmov r3, s16 │ │ │ │ add.w r3, r3, r0, lsl #1 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ add.w r1, ip, r0, lsl #1 │ │ │ │ mul.w r0, r0, r0 │ │ │ │ - b.n 78e78 │ │ │ │ + b.n 78f58 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ - cbz r1, 78f50 │ │ │ │ + cbz r1, 79030 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ - cbz r1, 78f50 │ │ │ │ + cbz r1, 79030 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - b.n 78b24 │ │ │ │ + b.n 78c04 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cbz r0, 78f5c │ │ │ │ - cbz r6, 78f5c │ │ │ │ + cbz r0, 7903c │ │ │ │ + cbz r6, 7903c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ vmov r1, s18 │ │ │ │ add r3, r0 │ │ │ │ add.w r6, r7, r0, lsl #1 │ │ │ │ add r1, r0 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ @@ -25970,69 +26082,396 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ add.w r1, ip, r0, lsl #1 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ mul.w r3, r0, r0 │ │ │ │ - b.n 78b54 │ │ │ │ + b.n 78c34 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ - cbz r1, 78f5c │ │ │ │ + cbz r1, 7903c │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ - cbz r1, 78f5c │ │ │ │ + cbz r1, 7903c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - b.n 78f20 │ │ │ │ + b.n 79000 │ │ │ │ movs r1, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - b.w 78722 │ │ │ │ + b.w 78802 │ │ │ │ nop │ │ │ │ - blt.n 78f34 │ │ │ │ + blt.n 79054 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf534005f │ │ │ │ - @ instruction: 0xf52a005f │ │ │ │ - @ instruction: 0xf520005f │ │ │ │ - @ instruction: 0xf4d4005f │ │ │ │ - orn r0, r8, #14614528 @ 0xdf0000 │ │ │ │ - bge.n 78f4c │ │ │ │ + orr.w r0, ip, #14614528 @ 0xdf0000 │ │ │ │ + orr.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ + bics.w r0, r8, #14614528 @ 0xdf0000 │ │ │ │ + @ instruction: 0xf3ec005f │ │ │ │ + usat r0, #31, r0, lsl #1 │ │ │ │ + bge.n 7906c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r6, [r2, #18] │ │ │ │ + strb r6, [r7, #14] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf2e2005f │ │ │ │ - @ instruction: 0xf25c005f │ │ │ │ - @ instruction: 0xf234005f │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf1fa005f │ │ │ │ + sbcs.w r0, r4, #95 @ 0x5f │ │ │ │ + adc.w r0, ip, #95 @ 0x5f │ │ │ │ + adds r6, #112 @ 0x70 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf192005f │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + @ instruction: 0xf0aa005f │ │ │ │ + strb r6, [r4, #9] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf0e4005f │ │ │ │ - @ instruction: 0xf0c4005f │ │ │ │ - adds r3, #12 │ │ │ │ + vshr.s32 q8, , #4 │ │ │ │ + vshr.s16 q8, , #4 │ │ │ │ + adds r2, #36 @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stcl 0, cr0, [r8, #-380] @ 0xfffffe84 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + stcl 0, cr0, [r0], #-380 @ 0xfffffe84 │ │ │ │ + adds r1, #226 @ 0xe2 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stc 0, cr0, [r2], #-380 @ 0xfffffe84 │ │ │ │ + │ │ │ │ +000790a0 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (79150 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (79154 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (79158 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 79132 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7911a │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 79122 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (7915c ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (79160 ) │ │ │ │ + ldr r3, [pc, #76] @ (79154 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 79148 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 790f0 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 7914c │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 79102 │ │ │ │ + ldr r1, [pc, #48] @ (79164 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 790d6 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 790f0 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 790f2 │ │ │ │ + beq.n 79208 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + @ instruction: 0xe994005f │ │ │ │ + beq.n 79178 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + @ instruction: 0xe812005f │ │ │ │ + │ │ │ │ +00079168 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r4, [pc, #320] @ (792bc ) │ │ │ │ + sub sp, #24 │ │ │ │ + ldr r2, [pc, #320] @ (792c0 ) │ │ │ │ + mov r9, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + mov r5, r0 │ │ │ │ + ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #304] @ (792c4 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r8, [sl] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 7924a │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 79218 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n 79260 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 79268 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7927c │ │ │ │ + ldr r0, [pc, #248] @ (792c8 ) │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #248] @ (792cc ) │ │ │ │ + mov r3, r4 │ │ │ │ + add r0, pc │ │ │ │ + adds r5, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + str r1, [r7, #4] │ │ │ │ + mul.w r0, r2, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7927c │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + beq.n 792b4 │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cbnz r2, 79230 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n 79230 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr r0, [pc, #172] @ (792d0 ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #160] @ (792d4 ) │ │ │ │ + ldr r3, [pc, #140] @ (792c0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 792b8 │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldr r1, [pc, #140] @ (792d8 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 791ac │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7921e │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7921e │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #8 │ │ │ │ + movne r3, #9 │ │ │ │ + strne r2, [r6, #0] │ │ │ │ + bne.n 79220 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cbz r3, 79280 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 79220 │ │ │ │ + ldr r0, [pc, #88] @ (792dc ) │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #88] @ (792e0 ) │ │ │ │ + mov r3, r4 │ │ │ │ + add r0, pc │ │ │ │ + adds r5, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + mul.w r0, r1, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7927c │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + b.n 79230 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + cmp r6, #114 @ 0x72 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r3, r4, r6} │ │ │ │ + strd r0, r0, [lr], #-380 @ 0x17c │ │ │ │ + ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + b.n 790d0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stc 0, cr0, [sl, #-380] @ 0xfffffe84 │ │ │ │ + @ instruction: 0xe808005f │ │ │ │ + │ │ │ │ +000792e4 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (79394 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (79398 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (7939c ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 79376 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7935e │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 79366 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (793a0 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (793a4 ) │ │ │ │ + ldr r3, [pc, #76] @ (79398 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7938c │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 79334 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 79390 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 79346 │ │ │ │ + ldr r1, [pc, #48] @ (793a8 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7931a │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 79334 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 79336 │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + b.n 79264 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + b.n 78f48 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00078fc0 : │ │ │ │ +000793ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #968] @ (7939c ) │ │ │ │ - ldr r3, [pc, #968] @ (793a0 ) │ │ │ │ + ldr r2, [pc, #968] @ (79788 ) │ │ │ │ + ldr r3, [pc, #968] @ (7978c ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #964] @ (793a4 ) │ │ │ │ + ldr r1, [pc, #964] @ (79790 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -26049,102 +26488,102 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #912] @ (793a8 ) │ │ │ │ + ldr r1, [pc, #912] @ (79794 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #904] @ (793ac ) │ │ │ │ + ldr r1, [pc, #904] @ (79798 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ orr.w fp, sl, r7 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #892] @ (793b0 ) │ │ │ │ + ldr r1, [pc, #892] @ (7979c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ orr.w r2, r6, r0 │ │ │ │ orrs.w r2, r2, fp │ │ │ │ - beq.w 79164 │ │ │ │ + beq.w 79550 │ │ │ │ ldr.w r9, [r4] │ │ │ │ cmp.w r9, #0 │ │ │ │ - blt.w 7919a │ │ │ │ + blt.w 79586 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 791a2 │ │ │ │ + blt.w 7958e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r3, r9 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w 791aa │ │ │ │ + blt.w 79596 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 791b2 │ │ │ │ + ble.w 7959e │ │ │ │ ldrd r3, r1, [sp, #32] │ │ │ │ cmp r3, r1 │ │ │ │ it ge │ │ │ │ movge r3, r1 │ │ │ │ vmov s15, r3 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 791ba │ │ │ │ - cbz r6, 790a2 │ │ │ │ + bne.w 795a6 │ │ │ │ + cbz r6, 7948e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r9, r3 │ │ │ │ - bge.w 79bce │ │ │ │ + bge.w 79fba │ │ │ │ cmp r9, r2 │ │ │ │ - bgt.w 791b2 │ │ │ │ + bgt.w 7959e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 791e0 │ │ │ │ + ble.w 795cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 79326 │ │ │ │ + bne.w 79712 │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.w 791fe │ │ │ │ + beq.w 795ea │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 791fe │ │ │ │ + beq.w 795ea │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmov.f32 s14, #20 @ 0x40a00000 5.0 │ │ │ │ vmov.f32 s13, #49 @ 0x41880000 17.0 │ │ │ │ vmov.f32 s11, #34 @ 0x41100000 9.0 │ │ │ │ vmov.f32 s12, #8 @ 0x40400000 3.0 │ │ │ │ cmp r9, r3 │ │ │ │ vmul.f32 s13, s15, s13 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vdiv.f32 s14, s13, s11 │ │ │ │ vdiv.f32 s13, s15, s12 │ │ │ │ vcvt.s32.f32 s14, s14 │ │ │ │ vcvt.s32.f32 s13, s13 │ │ │ │ - blt.w 79210 │ │ │ │ + blt.w 795fc │ │ │ │ vmov r3, s14 │ │ │ │ cmp r9, r3 │ │ │ │ - blt.w 793e8 │ │ │ │ + blt.w 797d4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 79618 │ │ │ │ + bne.w 79a04 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 797bc │ │ │ │ + bne.w 79ba8 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79a02 │ │ │ │ + bne.w 79dee │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 79ce8 │ │ │ │ - vldr s15, [pc, #632] @ 79398 │ │ │ │ + bne.w 7a0d4 │ │ │ │ + vldr s15, [pc, #632] @ 79784 │ │ │ │ vmov r9, s15 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r2, [r1, #4] │ │ │ │ @@ -26152,156 +26591,156 @@ │ │ │ │ it ne │ │ │ │ cmpne r3, r9 │ │ │ │ vstr s15, [r1] │ │ │ │ ittt lt │ │ │ │ mvnlt.w r2, #12 │ │ │ │ movlt r3, #13 │ │ │ │ strlt.w r2, [r8] │ │ │ │ - blt.n 7916e │ │ │ │ + blt.n 7955a │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7920c │ │ │ │ + beq.n 795f8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 79208 │ │ │ │ + beq.n 795f4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7917e │ │ │ │ + b.n 7956a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #580] @ (793b4 ) │ │ │ │ + ldr r0, [pc, #580] @ (797a0 ) │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #568] @ (793b8 ) │ │ │ │ - ldr r3, [pc, #540] @ (793a0 ) │ │ │ │ + ldr r2, [pc, #568] @ (797a4 ) │ │ │ │ + ldr r3, [pc, #540] @ (7978c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 79e22 │ │ │ │ + bne.w 7a20e │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 79556 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 79556 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 79556 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 79556 │ │ │ │ cmp r9, r2 │ │ │ │ - bgt.n 791b2 │ │ │ │ + bgt.n 7959e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 791e0 │ │ │ │ + ble.n 795cc │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 791e8 │ │ │ │ - cbnz r7, 791f4 │ │ │ │ + bne.n 795d4 │ │ │ │ + cbnz r7, 795e0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w 790ac │ │ │ │ + beq.w 79498 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r9, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, r3 │ │ │ │ - ble.w 790ac │ │ │ │ + ble.w 79498 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7916a │ │ │ │ + b.n 79556 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.n 791e0 │ │ │ │ + bgt.n 795cc │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w 790ac │ │ │ │ + beq.w 79498 │ │ │ │ vmov r2, s15 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n 791e0 │ │ │ │ - b.n 791ce │ │ │ │ + blt.n 795cc │ │ │ │ + b.n 795ba │ │ │ │ mov.w r9, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 79128 │ │ │ │ + b.n 79514 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7917e │ │ │ │ + b.n 7956a │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7917e │ │ │ │ + b.n 7956a │ │ │ │ vmov r2, s14 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 7932a │ │ │ │ + blt.w 79716 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 7966a │ │ │ │ + bne.w 79a56 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 796b6 │ │ │ │ + bne.w 79aa2 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79b00 │ │ │ │ + bne.w 79eec │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 7911c │ │ │ │ - ldr r3, [pc, #388] @ (793bc ) │ │ │ │ - ldr r2, [pc, #392] @ (793c0 ) │ │ │ │ + beq.w 79508 │ │ │ │ + ldr r3, [pc, #388] @ (797a8 ) │ │ │ │ + ldr r2, [pc, #392] @ (797ac ) │ │ │ │ add r3, pc │ │ │ │ - ldr r1, [pc, #392] @ (793c4 ) │ │ │ │ + ldr r1, [pc, #392] @ (797b0 ) │ │ │ │ mov sl, r3 │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ mov fp, r2 │ │ │ │ blx 5fe70 │ │ │ │ - ldr r1, [pc, #368] @ (793c8 ) │ │ │ │ + ldr r1, [pc, #368] @ (797b4 ) │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r9, [r5] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r1, [pc, #332] @ (793cc ) │ │ │ │ + ldr r1, [pc, #332] @ (797b8 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r7, r0, r9, r7 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ mov.w r9, r3, lsl #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r7, r3 │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ - ldr.w r9, [pc, #300] @ 793d0 │ │ │ │ + ldr.w r9, [pc, #300] @ 797bc │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r2, [pc, #284] @ (793d4 ) │ │ │ │ + ldr r2, [pc, #284] @ (797c0 ) │ │ │ │ add r9, pc │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ @@ -26313,15 +26752,15 @@ │ │ │ │ mul.w r3, r7, r3 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r3, r3, r7, lsl #1 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #240] @ (793d8 ) │ │ │ │ + ldr r2, [pc, #240] @ (797c4 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -26336,26 +26775,26 @@ │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add.w r9, r7, r1 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s15, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ + beq.w 79510 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7916e │ │ │ │ + b.n 7955a │ │ │ │ vmov r2, s13 │ │ │ │ mov.w fp, r9, lsl #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r9, r3 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 794ba │ │ │ │ - ldr r0, [pc, #156] @ (793dc ) │ │ │ │ - ldr r2, [pc, #160] @ (793e0 ) │ │ │ │ - ldr r1, [pc, #160] @ (793e4 ) │ │ │ │ + blt.w 798a6 │ │ │ │ + ldr r0, [pc, #156] @ (797c8 ) │ │ │ │ + ldr r2, [pc, #160] @ (797cc ) │ │ │ │ + ldr r1, [pc, #160] @ (797d0 ) │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -26365,73 +26804,79 @@ │ │ │ │ mla r0, r9, r0, fp │ │ │ │ ldr.w fp, [r5] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r9, r3, fp │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 7995a │ │ │ │ + bne.w 79d46 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79ca6 │ │ │ │ + bne.w 7a092 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 79de0 │ │ │ │ + bne.w 7a1cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r0, r9 │ │ │ │ it lt │ │ │ │ movlt r0, r9 │ │ │ │ vmov s15, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ + beq.w 79510 │ │ │ │ + b.n 79712 │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 79410 │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, lr, pc, lsr #1 │ │ │ │ - orrs.w r0, ip, pc, lsr #1 │ │ │ │ - orrs.w r0, r4, pc, lsr #1 │ │ │ │ - orr.w r0, r8, pc, lsr #1 │ │ │ │ - strd r0, r0, [r0, #-380] @ 0x17c │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + b.n 794c8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 79468 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 7945c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 79448 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 7926c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldmia r3!, {r1, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r2, #44 @ 0x2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 792bc │ │ │ │ + b.n 79ea0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79304 │ │ │ │ + b.n 79ee8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strex r0, r0, [sl, #380] @ 0x17c │ │ │ │ - b.n 79248 │ │ │ │ + b.n 79094 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 792b8 │ │ │ │ + b.n 79e2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 793a0 │ │ │ │ + b.n 79e8c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79340 │ │ │ │ + b.n 78fd4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r5, #14 │ │ │ │ + b.n 79f74 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 790d0 │ │ │ │ + b.n 79cb4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 790d4 │ │ │ │ + b.n 79cb8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ vmov r2, s13 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #0] │ │ │ │ mov.w fp, r3, lsl #1 │ │ │ │ add r3, r9 │ │ │ │ cmp r9, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ - blt.w 79576 │ │ │ │ - ldr.w r0, [pc, #2600] @ 79e28 │ │ │ │ - ldr.w r2, [pc, #2600] @ 79e2c │ │ │ │ - ldr.w r1, [pc, #2600] @ 79e30 │ │ │ │ + blt.w 79962 │ │ │ │ + ldr.w r0, [pc, #2600] @ 7a214 │ │ │ │ + ldr.w r2, [pc, #2600] @ 7a218 │ │ │ │ + ldr.w r1, [pc, #2600] @ 7a21c │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -26442,23 +26887,23 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w fp, r2, lsl #1 │ │ │ │ add.w r9, fp, r3 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 79894 │ │ │ │ + bne.w 79c80 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79c20 │ │ │ │ + bne.w 7a00c │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 79380 │ │ │ │ - ldr.w r6, [pc, #2536] @ 79e34 │ │ │ │ + beq.n 7976c │ │ │ │ + ldr.w r6, [pc, #2536] @ 7a220 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2532] @ 79e38 │ │ │ │ + ldr.w r2, [pc, #2532] @ 7a224 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26473,15 +26918,15 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr.w r2, [pc, #2480] @ 79e3c │ │ │ │ + ldr.w r2, [pc, #2480] @ 7a228 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -26489,19 +26934,19 @@ │ │ │ │ movlt r3, r9 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ vmov s15, r6 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r0, [pc, #2436] @ 79e40 │ │ │ │ - ldr.w r2, [pc, #2436] @ 79e44 │ │ │ │ - ldr.w r1, [pc, #2436] @ 79e48 │ │ │ │ + beq.w 79510 │ │ │ │ + b.n 79712 │ │ │ │ + ldr.w r0, [pc, #2436] @ 7a22c │ │ │ │ + ldr.w r2, [pc, #2436] @ 7a230 │ │ │ │ + ldr.w r1, [pc, #2436] @ 7a234 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -26511,23 +26956,23 @@ │ │ │ │ mla r0, r9, r0, fp │ │ │ │ ldr.w fp, [r5] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r9, r3, fp │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 799ba │ │ │ │ + bne.w 79da6 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79c64 │ │ │ │ + bne.w 7a050 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 79380 │ │ │ │ - ldr.w r6, [pc, #2372] @ 79e4c │ │ │ │ + beq.w 7976c │ │ │ │ + ldr.w r6, [pc, #2372] @ 7a238 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2368] @ 79e50 │ │ │ │ + ldr.w r2, [pc, #2368] @ 7a23c │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26539,15 +26984,15 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, fp, r3 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #2320] @ 79e54 │ │ │ │ + ldr.w r2, [pc, #2320] @ 7a240 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mul.w r3, r0, r6 │ │ │ │ @@ -26557,19 +27002,19 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r0, [pc, #2272] @ 79e58 │ │ │ │ - ldr.w r2, [pc, #2272] @ 79e5c │ │ │ │ - ldr.w r1, [pc, #2272] @ 79e60 │ │ │ │ + beq.w 79510 │ │ │ │ + b.n 79712 │ │ │ │ + ldr.w r0, [pc, #2272] @ 7a244 │ │ │ │ + ldr.w r2, [pc, #2272] @ 7a248 │ │ │ │ + ldr.w r1, [pc, #2272] @ 7a24c │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -26580,23 +27025,23 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w fp, r2, lsl #1 │ │ │ │ add.w r9, fp, r3 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 79914 │ │ │ │ + bne.w 79d00 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 79bdc │ │ │ │ + bne.w 79fc8 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 79380 │ │ │ │ - ldr.w r6, [pc, #2208] @ 79e64 │ │ │ │ + beq.w 7976c │ │ │ │ + ldr.w r6, [pc, #2208] @ 7a250 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2200] @ 79e68 │ │ │ │ + ldr.w r2, [pc, #2200] @ 7a254 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26611,55 +27056,55 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr.w r2, [pc, #2148] @ 79e6c │ │ │ │ + ldr.w r2, [pc, #2148] @ 7a258 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ - b.n 7949c │ │ │ │ - ldr.w r6, [pc, #2132] @ 79e70 │ │ │ │ + b.n 79888 │ │ │ │ + ldr.w r6, [pc, #2132] @ 7a25c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r9, [pc, #2132] @ 79e74 │ │ │ │ - ldr.w r1, [pc, #2132] @ 79e78 │ │ │ │ + ldr.w r9, [pc, #2132] @ 7a260 │ │ │ │ + ldr.w r1, [pc, #2132] @ 7a264 │ │ │ │ add r6, pc │ │ │ │ add r9, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2100] @ 79e7c │ │ │ │ + ldr.w r1, [pc, #2100] @ 7a268 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ - b.n 7949c │ │ │ │ - ldr.w r6, [pc, #2068] @ 79e80 │ │ │ │ + b.n 79888 │ │ │ │ + ldr.w r6, [pc, #2068] @ 7a26c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #2064] @ 79e84 │ │ │ │ - ldr.w r1, [pc, #2064] @ 79e88 │ │ │ │ + ldr.w sl, [pc, #2064] @ 7a270 │ │ │ │ + ldr.w r1, [pc, #2064] @ 7a274 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -26668,74 +27113,74 @@ │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #2024] @ 79e8c │ │ │ │ + ldr.w r1, [pc, #2024] @ 7a278 │ │ │ │ mov r2, sl │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ - b.n 79664 │ │ │ │ - ldr.w r6, [pc, #2008] @ 79e90 │ │ │ │ + b.n 79a50 │ │ │ │ + ldr.w r6, [pc, #2008] @ 7a27c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #2004] @ 79e94 │ │ │ │ - ldr.w r1, [pc, #2004] @ 79e98 │ │ │ │ + ldr.w sl, [pc, #2004] @ 7a280 │ │ │ │ + ldr.w r1, [pc, #2004] @ 7a284 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1984] @ 79e9c │ │ │ │ + ldr.w r1, [pc, #1984] @ 7a288 │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r4] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1948] @ 79ea0 │ │ │ │ + ldr.w sl, [pc, #1948] @ 7a28c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr.w r1, [pc, #1924] @ 79ea4 │ │ │ │ + ldr.w r1, [pc, #1924] @ 7a290 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1892] @ 79ea8 │ │ │ │ + ldr.w r2, [pc, #1892] @ 7a294 │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -26745,15 +27190,15 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r4, r4, [sp] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1848] @ 79eac │ │ │ │ + ldr.w r2, [pc, #1848] @ 7a298 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r7, r0, r6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r7, r7, r6, lsl #1 │ │ │ │ @@ -26770,69 +27215,69 @@ │ │ │ │ addge r2, r2, r7 │ │ │ │ addlt r2, r2, r1 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s15, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r6, [pc, #1776] @ 79eb0 │ │ │ │ + beq.w 79510 │ │ │ │ + b.n 79712 │ │ │ │ + ldr.w r6, [pc, #1776] @ 7a29c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1776] @ 79eb4 │ │ │ │ - ldr.w r1, [pc, #1776] @ 79eb8 │ │ │ │ + ldr.w r2, [pc, #1776] @ 7a2a0 │ │ │ │ + ldr.w r1, [pc, #1776] @ 7a2a4 │ │ │ │ add r6, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov sl, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r1, [pc, #1752] @ 79ebc │ │ │ │ + ldr.w r1, [pc, #1752] @ 7a2a8 │ │ │ │ mov r2, sl │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1716] @ 79ec0 │ │ │ │ + ldr.w sl, [pc, #1716] @ 7a2ac │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr.w r1, [pc, #1692] @ 79ec4 │ │ │ │ + ldr.w r1, [pc, #1692] @ 7a2b0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1660] @ 79ec8 │ │ │ │ + ldr.w r2, [pc, #1660] @ 7a2b4 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -26842,28 +27287,28 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1616] @ 79ecc │ │ │ │ + ldr.w r2, [pc, #1616] @ 7a2b8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r7, r0, r6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add.w r7, r7, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ - b.n 7978a │ │ │ │ - ldr.w r6, [pc, #1592] @ 79ed0 │ │ │ │ + b.n 79b76 │ │ │ │ + ldr.w r6, [pc, #1592] @ 7a2bc │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1588] @ 79ed4 │ │ │ │ + ldr.w r2, [pc, #1588] @ 7a2c0 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26875,15 +27320,15 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1540] @ 79ed8 │ │ │ │ + ldr.w r2, [pc, #1540] @ 7a2c4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -26898,20 +27343,20 @@ │ │ │ │ addlt r3, r3, r1 │ │ │ │ cmp r3, r9 │ │ │ │ it lt │ │ │ │ movlt r3, r9 │ │ │ │ vmov s15, r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r6, [pc, #1476] @ 79edc │ │ │ │ + beq.w 79510 │ │ │ │ + b.n 79712 │ │ │ │ + ldr.w r6, [pc, #1476] @ 7a2c8 │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1472] @ 79ee0 │ │ │ │ + ldr.w r2, [pc, #1472] @ 7a2cc │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26923,22 +27368,22 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1424] @ 79ee4 │ │ │ │ + ldr.w r2, [pc, #1424] @ 7a2d0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 798d8 │ │ │ │ - ldr.w r6, [pc, #1420] @ 79ee8 │ │ │ │ + b.n 79cc4 │ │ │ │ + ldr.w r6, [pc, #1420] @ 7a2d4 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1412] @ 79eec │ │ │ │ + ldr.w r2, [pc, #1412] @ 7a2d8 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26951,30 +27396,30 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1364] @ 79ef0 │ │ │ │ + ldr.w r2, [pc, #1364] @ 7a2dc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mul.w r2, r0, r6 │ │ │ │ mla r9, r3, r3, r9 │ │ │ │ add.w r2, r2, r6, lsl #1 │ │ │ │ - b.n 798f0 │ │ │ │ - ldr.w r6, [pc, #1336] @ 79ef4 │ │ │ │ + b.n 79cdc │ │ │ │ + ldr.w r6, [pc, #1336] @ 7a2e0 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1328] @ 79ef8 │ │ │ │ + ldr.w r2, [pc, #1328] @ 7a2e4 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -26987,71 +27432,71 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1280] @ 79efc │ │ │ │ + ldr.w r2, [pc, #1280] @ 7a2e8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 799a0 │ │ │ │ - ldr.w r6, [pc, #1276] @ 79f00 │ │ │ │ + b.n 79d8c │ │ │ │ + ldr.w r6, [pc, #1276] @ 7a2ec │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1272] @ 79f04 │ │ │ │ - ldr.w r1, [pc, #1272] @ 79f08 │ │ │ │ + ldr.w r2, [pc, #1272] @ 7a2f0 │ │ │ │ + ldr.w r1, [pc, #1272] @ 7a2f4 │ │ │ │ add r6, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov sl, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r1, [pc, #1248] @ 79f0c │ │ │ │ + ldr.w r1, [pc, #1248] @ 7a2f8 │ │ │ │ mov r2, sl │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r5] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1212] @ 79f10 │ │ │ │ + ldr.w sl, [pc, #1212] @ 7a2fc │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr.w r1, [pc, #1192] @ 79f14 │ │ │ │ + ldr.w r1, [pc, #1192] @ 7a300 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1160] @ 79f18 │ │ │ │ + ldr.w r2, [pc, #1160] @ 7a304 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -27061,15 +27506,15 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r5, r5, [sp] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1116] @ 79f1c │ │ │ │ + ldr.w r2, [pc, #1116] @ 7a308 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r6, r6, r7, lsl #1 │ │ │ │ @@ -27083,68 +27528,68 @@ │ │ │ │ addlt r2, r0, r1 │ │ │ │ add r9, r0 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s15, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.n 79326 │ │ │ │ - ldr.w r6, [pc, #1052] @ 79f20 │ │ │ │ + beq.w 79510 │ │ │ │ + b.n 79712 │ │ │ │ + ldr.w r6, [pc, #1052] @ 7a30c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1052] @ 79f24 │ │ │ │ - ldr.w r1, [pc, #1052] @ 79f28 │ │ │ │ + ldr.w sl, [pc, #1052] @ 7a310 │ │ │ │ + ldr.w r1, [pc, #1052] @ 7a314 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1028] @ 79f2c │ │ │ │ + ldr.w r1, [pc, #1028] @ 7a318 │ │ │ │ mla r0, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [r4] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #992] @ 79f30 │ │ │ │ + ldr.w sl, [pc, #992] @ 7a31c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ mov r0, r6 │ │ │ │ add sl, pc │ │ │ │ mov.w r9, r1, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - ldr r1, [pc, #972] @ (79f34 ) │ │ │ │ + ldr r1, [pc, #972] @ (7a320 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ cmp r3, r2 │ │ │ │ mov r0, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #940] @ (79f38 ) │ │ │ │ + ldr r2, [pc, #940] @ (7a324 ) │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -27154,32 +27599,32 @@ │ │ │ │ mul.w r3, r3, r9 │ │ │ │ strd r4, r4, [sp] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #900] @ (79f3c ) │ │ │ │ + ldr r2, [pc, #900] @ (7a328 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add.w r6, r6, r7, lsl #1 │ │ │ │ - b.n 79ad6 │ │ │ │ + b.n 79ec2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 791d4 │ │ │ │ - b.w 791e0 │ │ │ │ - ldr r6, [pc, #864] @ (79f40 ) │ │ │ │ + bgt.w 795c0 │ │ │ │ + b.w 795cc │ │ │ │ + ldr r6, [pc, #864] @ (7a32c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #860] @ (79f44 ) │ │ │ │ + ldr r2, [pc, #860] @ (7a330 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27192,23 +27637,23 @@ │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #816] @ (79f48 ) │ │ │ │ + ldr r2, [pc, #816] @ (7a334 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ - b.n 7954c │ │ │ │ - ldr r6, [pc, #808] @ (79f4c ) │ │ │ │ + b.n 79938 │ │ │ │ + ldr r6, [pc, #808] @ (7a338 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #804] @ (79f50 ) │ │ │ │ + ldr r2, [pc, #804] @ (7a33c ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27221,23 +27666,23 @@ │ │ │ │ strd r5, r5, [sp] │ │ │ │ mla r3, r0, r3, fp │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #760] @ (79f54 ) │ │ │ │ + ldr r2, [pc, #760] @ (7a340 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ - b.n 7954c │ │ │ │ - ldr r6, [pc, #752] @ (79f58 ) │ │ │ │ + b.n 79938 │ │ │ │ + ldr r6, [pc, #752] @ (7a344 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #748] @ (79f5c ) │ │ │ │ + ldr r2, [pc, #748] @ (7a348 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27250,22 +27695,22 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #704] @ (79f60 ) │ │ │ │ + ldr r2, [pc, #704] @ (7a34c ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 79548 │ │ │ │ - ldr r6, [pc, #700] @ (79f64 ) │ │ │ │ + b.n 79934 │ │ │ │ + ldr r6, [pc, #700] @ (7a350 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #696] @ (79f68 ) │ │ │ │ + ldr r2, [pc, #696] @ (7a354 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27278,71 +27723,71 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #648] @ (79f6c ) │ │ │ │ + ldr r2, [pc, #648] @ (7a358 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.n 79548 │ │ │ │ - ldr r3, [pc, #644] @ (79f70 ) │ │ │ │ - ldr r2, [pc, #648] @ (79f74 ) │ │ │ │ + b.n 79934 │ │ │ │ + ldr r3, [pc, #644] @ (7a35c ) │ │ │ │ + ldr r2, [pc, #648] @ (7a360 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r1, [pc, #648] @ (79f78 ) │ │ │ │ + ldr r1, [pc, #648] @ (7a364 ) │ │ │ │ mov sl, r3 │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r2 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r9 │ │ │ │ - ldr r1, [pc, #620] @ (79f7c ) │ │ │ │ + ldr r1, [pc, #620] @ (7a368 ) │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr.w fp, [r4] │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #588] @ (79f80 ) │ │ │ │ + ldr r1, [pc, #588] @ (7a36c ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mla r7, r0, fp, r7 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ mov.w r9, r3, lsl #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r7, r3 │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ - ldr.w r9, [pc, #552] @ 79f84 │ │ │ │ + ldr.w r9, [pc, #552] @ 7a370 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r2, [pc, #540] @ (79f88 ) │ │ │ │ + ldr r2, [pc, #540] @ (7a374 ) │ │ │ │ add r9, pc │ │ │ │ ldr r7, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ @@ -27354,15 +27799,15 @@ │ │ │ │ mul.w r3, r7, r3 │ │ │ │ strd r5, r5, [sp] │ │ │ │ add.w r3, r3, r7, lsl #1 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #496] @ (79f8c ) │ │ │ │ + ldr r2, [pc, #496] @ (7a378 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mul.w r6, r0, r7 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -27377,20 +27822,20 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r9, r7, r1 │ │ │ │ cmp r2, r9 │ │ │ │ it lt │ │ │ │ movlt r2, r9 │ │ │ │ vmov s15, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 79124 │ │ │ │ - b.w 79326 │ │ │ │ - ldr r6, [pc, #428] @ (79f90 ) │ │ │ │ + beq.w 79510 │ │ │ │ + b.w 79712 │ │ │ │ + ldr r6, [pc, #428] @ (7a37c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ - ldr r2, [pc, #424] @ (79f94 ) │ │ │ │ + ldr r2, [pc, #424] @ (7a380 ) │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -27402,991 +27847,598 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r4, r5, [sp] │ │ │ │ mla r3, r0, fp, r3 │ │ │ │ mov r0, sl │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #380] @ (79f98 ) │ │ │ │ + ldr r2, [pc, #380] @ (7a384 ) │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ - b.w 79548 │ │ │ │ + b.w 79934 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r0, #90 @ 0x5a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7998c │ │ │ │ + b.n 7a570 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79990 │ │ │ │ + b.n 7a574 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79ad4 │ │ │ │ + b.n 7a708 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79a9c │ │ │ │ + b.n 7a6a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79a3c │ │ │ │ + b.n 7a640 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + movs r7, #158 @ 0x9e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7982c │ │ │ │ + b.n 7a410 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79830 │ │ │ │ + b.n 7a414 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79974 │ │ │ │ + b.n 7a5a8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79964 │ │ │ │ + b.n 7a598 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79904 │ │ │ │ + b.n 7a538 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + movs r6, #226 @ 0xe2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 796cc │ │ │ │ + b.n 7a2b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 796d0 │ │ │ │ + b.n 7a2b4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79810 │ │ │ │ + b.n 7a444 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79800 │ │ │ │ + b.n 7a434 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79790 │ │ │ │ + b.n 7a3c4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r2, #42 @ 0x2a │ │ │ │ + movs r6, #62 @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7a5a0 │ │ │ │ + svc 144 @ 0x90 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a5f4 │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a554 │ │ │ │ + svc 102 @ 0x66 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + movs r5, #236 @ 0xec │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7a50c │ │ │ │ + svc 62 @ 0x3e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a550 │ │ │ │ + svc 94 @ 0x5e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a4c0 │ │ │ │ + svc 20 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r1, #140 @ 0x8c │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7a484 │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a4c4 │ │ │ │ + svc 16 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a624 │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a4d8 │ │ │ │ + svc 14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a3e0 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a55c │ │ │ │ + svc 124 @ 0x7c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a4f8 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 7a294 │ │ │ │ + ble.n 7a278 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a2ec │ │ │ │ + udf #20 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a40c │ │ │ │ + udf #202 @ 0xca │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a2e8 │ │ │ │ + udf #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a1f0 │ │ │ │ + ble.n 7a1d4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a364 │ │ │ │ + udf #112 @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a310 │ │ │ │ + udf #68 @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a2d8 │ │ │ │ + udf #38 @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a2a0 │ │ │ │ + ble.n 7a2a4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a250 │ │ │ │ + ble.n 7a254 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a0ec │ │ │ │ + bgt.n 7a2c0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a1d4 │ │ │ │ + ble.n 7a208 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a174 │ │ │ │ + ble.n 7a3a8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a164 │ │ │ │ + ble.n 7a398 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a12c │ │ │ │ + ble.n 7a330 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a0d8 │ │ │ │ + bgt.n 7a2dc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79fb8 │ │ │ │ + bgt.n 7a38c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a0a0 │ │ │ │ + bgt.n 7a2d4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7a03c │ │ │ │ + bgt.n 7a270 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + blt.n 7a23c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 210 @ 0xd2 │ │ │ │ + blt.n 7a294 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79fd0 │ │ │ │ + bgt.n 7a204 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 204 @ 0xcc │ │ │ │ + blt.n 7a280 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 78 @ 0x4e │ │ │ │ + blt.n 7a398 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 79f28 │ │ │ │ + bgt.n 7a35c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + blt.n 7a308 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r5, #66 @ 0x42 │ │ │ │ + movs r1, #86 @ 0x56 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - udf #172 @ 0xac │ │ │ │ + bge.n 7a264 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #202 @ 0xca │ │ │ │ + bge.n 7a2a4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 120 @ 0x78 │ │ │ │ + blt.n 7a254 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + bge.n 7a2a8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #84 @ 0x54 │ │ │ │ + bge.n 7a3c4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 18 │ │ │ │ + blt.n 7a394 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ + blt.n 7a334 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #66 @ 0x42 │ │ │ │ + bge.n 7a39c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ + bge.n 7a2e4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + bge.n 7a280 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + bge.n 7a278 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + bge.n 7a410 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + bge.n 7a3bc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + bge.n 7a3fc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + bge.n 7a3ec │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79f58 │ │ │ │ + bge.n 7a38c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79f50 │ │ │ │ + bge.n 7a384 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79f18 │ │ │ │ + bls.n 7a31c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79ec8 │ │ │ │ + bls.n 7a2cc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + subs r0, r7, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bgt.n 79f08 │ │ │ │ + bhi.n 7a2ec │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 79f60 │ │ │ │ + bhi.n 7a344 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79e80 │ │ │ │ + bls.n 7a2b4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 79e90 │ │ │ │ + bhi.n 7a274 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 79f00 │ │ │ │ + bhi.n 7a2d4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79fe0 │ │ │ │ + bls.n 7a414 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 79f90 │ │ │ │ + bls.n 7a3c4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 79f08 │ │ │ │ + bhi.n 7a33c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 79ed0 │ │ │ │ + bhi.n 7a2d4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 7a084 │ │ │ │ + bhi.n 7a288 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00079f9c : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ +0007a388 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a04c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a050 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a054 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 7a02e │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7a016 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 7a01e │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a058 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a05c ) │ │ │ │ - ldr r3, [pc, #76] @ (7a050 ) │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [pc, #276] @ (7a4b0 ) │ │ │ │ + ldr r3, [pc, #276] @ (7a4b4 ) │ │ │ │ + sub sp, #24 │ │ │ │ add r2, pc │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #272] @ (7a4b8 ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7a044 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 79fec │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a048 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 79ffe │ │ │ │ - ldr r1, [pc, #48] @ (7a060 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 79fd2 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 79fec │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 79fee │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bge.n 79fec │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bls.n 7a108 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007a064 : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a114 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a118 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a11c ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 7a0f6 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7a0de │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 7a0e6 │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a120 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a124 ) │ │ │ │ - ldr r3, [pc, #76] @ (7a118 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ + ldr r2, [pc, #264] @ (7a4bc ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a10c │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 7a0b4 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a110 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a0c6 │ │ │ │ - ldr r1, [pc, #48] @ (7a128 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7a09a │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 7a0b4 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 7a0b6 │ │ │ │ - stmia r0!, {r1, r2, r4, r7} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bge.n 7a134 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bhi.n 7a040 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007a12c : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a1dc ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a1e0 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ + strd r1, r6, [sp] │ │ │ │ + ldr r1, [pc, #256] @ (7a4c0 ) │ │ │ │ movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a1e4 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 7a1be │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7a1a6 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 7a1ae │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a1e8 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a1ec ) │ │ │ │ - ldr r3, [pc, #76] @ (7a1e0 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7a1d4 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 7a17c │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a1d8 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a18e │ │ │ │ - ldr r1, [pc, #48] @ (7a1f0 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7a162 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 7a17c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 7a17e │ │ │ │ - itee gt │ │ │ │ - lslgt r0, r4, #1 │ │ │ │ - ldrhle r0, [r7, r4] │ │ │ │ - movle r0, r0 │ │ │ │ - strh r2, [r3, #30] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bls.n 7a27c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ittt vc │ │ │ │ - lslvc r0, r4, #1 │ │ │ │ - bvc.n 7a178 @ unpredictable │ │ │ │ - lslvc r7, r3, #1 │ │ │ │ - │ │ │ │ -0007a1f4 : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a2a4 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a2a8 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a2ac ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 7a286 │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7a26e │ │ │ │ + movs r2, #0 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ + str r2, [r7, #4] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 7a276 │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a2b0 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a2b4 ) │ │ │ │ - ldr r3, [pc, #76] @ (7a2a8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7a29c │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 7a244 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a2a0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a256 │ │ │ │ - ldr r1, [pc, #48] @ (7a2b8 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7a22a │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 7a244 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 7a246 │ │ │ │ - itte eq │ │ │ │ - lsleq r0, r4, #1 │ │ │ │ - ldrheq r0, [r7, r4] │ │ │ │ - movne r0, r0 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bhi.n 7a1c4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bkpt 0x00b6 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bvs.n 7a2b0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007a2bc : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7a36c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7a370 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7a374 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 7a34e │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a336 │ │ │ │ - cmp r3, #1 │ │ │ │ + mul.w r0, r2, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + blt.n 7a454 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 7a33e │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7a378 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7a37c ) │ │ │ │ - ldr r3, [pc, #76] @ (7a370 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7a364 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 7a30c │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7a368 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a31e │ │ │ │ - ldr r1, [pc, #48] @ (7a380 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7a2f2 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 7a30c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 7a30e │ │ │ │ - bkpt 0x003e │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bvc.n 7a30c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bvs.n 7a3e8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007a384 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #208] @ (7a468 ) │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r3, [pc, #208] @ (7a46c ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r4, pc │ │ │ │ - mov r7, r0 │ │ │ │ - ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #192] @ (7a470 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - add r1, pc │ │ │ │ - str.w r3, [r8] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #176] @ (7a474 ) │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov sl, r0 │ │ │ │ - cbz r5, 7a420 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.n 7a44e │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7a436 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n 7a44c │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + lsrs r1, r0, #31 │ │ │ │ + cmp r3, r0 │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 7a43e │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cbz r1, 7a45c │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #128] @ (7a478 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r3, [sp, #0] │ │ │ │ + ldr r0, [pc, #160] @ (7a4c4 ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #116] @ (7a47c ) │ │ │ │ - ldr r3, [pc, #96] @ (7a46c ) │ │ │ │ + ldr r2, [pc, #148] @ (7a4c8 ) │ │ │ │ + ldr r3, [pc, #124] @ (7a4b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a464 │ │ │ │ - add sp, #8 │ │ │ │ + bne.n 7a4aa │ │ │ │ + add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #92] @ (7a480 ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7a3d2 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7a3f2 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 7a3f2 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 7a406 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 7a3f6 │ │ │ │ - ldr r1, [pc, #52] @ (7a484 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7a3d8 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 7a3f2 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r4, [r7, #10] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bvs.n 7a3e8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bvs.n 7a44c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bpl.n 7a544 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r2, [r4, #6] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007a488 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #160] @ (7a538 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #160] @ (7a53c ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7a4f4 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, 7a4fc │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #116] @ (7a540 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (7a544 ) │ │ │ │ - ldr r3, [pc, #92] @ (7a53c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7a532 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + b.n 7a41e │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7a4ca │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ - cmp r1, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 7a512 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 7a4ca │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 7a526 │ │ │ │ + b.n 7a41e │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.n 7a480 │ │ │ │ + cmp r2, r4 │ │ │ │ + bgt.n 7a488 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cbnz r2, 7a4a6 │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7a432 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n 7a432 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7a4ca │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a4dc │ │ │ │ + b.n 7a41e │ │ │ │ + adds r4, #1 │ │ │ │ + beq.n 7a498 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 7a422 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 7a432 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 7a422 │ │ │ │ + negs r3, r2 │ │ │ │ + b.n 7a422 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 7a57c │ │ │ │ + adds r2, r5, #2 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + bpl.n 7a484 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r4, r5} │ │ │ │ + bvs.n 7a4ac │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bvs.n 7a3f0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007a548 : │ │ │ │ +0007a4cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #272] @ (7a66c ) │ │ │ │ + ldr r5, [pc, #272] @ (7a5f0 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #272] @ (7a670 ) │ │ │ │ + ldr r4, [pc, #272] @ (7a5f4 ) │ │ │ │ mov r8, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #272] @ (7a674 ) │ │ │ │ + ldr r1, [pc, #272] @ (7a5f8 ) │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldrd sl, r5, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r6, [sl] │ │ │ │ str r3, [r5, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #240] @ (7a678 ) │ │ │ │ + ldr r1, [pc, #240] @ (7a5fc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r7, r0 │ │ │ │ - cbz r4, 7a5e4 │ │ │ │ + cbz r4, 7a568 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 7a64a │ │ │ │ + beq.n 7a5ce │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7a5fa │ │ │ │ + blt.n 7a57e │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 7a602 │ │ │ │ + bge.n 7a586 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #192] @ (7a67c ) │ │ │ │ + ldr r0, [pc, #192] @ (7a600 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #180] @ (7a680 ) │ │ │ │ - ldr r3, [pc, #160] @ (7a670 ) │ │ │ │ + ldr r2, [pc, #180] @ (7a604 ) │ │ │ │ + ldr r3, [pc, #160] @ (7a5f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a662 │ │ │ │ + bne.n 7a5e6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #156] @ (7a684 ) │ │ │ │ + ldr r1, [pc, #156] @ (7a608 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a596 │ │ │ │ + bne.n 7a51a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7a5b8 │ │ │ │ + b.n 7a53c │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7a5b8 │ │ │ │ + b.n 7a53c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 7a666 │ │ │ │ + cbnz r3, 7a5ea │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 7a5ca │ │ │ │ - cbz r7, 7a644 │ │ │ │ + beq.n 7a54e │ │ │ │ + cbz r7, 7a5c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ adds r3, #4 │ │ │ │ lsls r0, r0, #3 │ │ │ │ vldr s15, [r3, #-4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 7a636 │ │ │ │ + bne.n 7a5ba │ │ │ │ vldr s15, [r3] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 7a5c6 │ │ │ │ + beq.n 7a54a │ │ │ │ adds r2, #1 │ │ │ │ add r3, r0 │ │ │ │ cmp r1, r2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bge.n 7a61a │ │ │ │ + bge.n 7a59e │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a5ca │ │ │ │ - ldr r1, [pc, #60] @ (7a688 ) │ │ │ │ + b.n 7a54e │ │ │ │ + ldr r1, [pc, #60] @ (7a60c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7a59a │ │ │ │ + bne.n 7a51e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 7a5ba │ │ │ │ + b.n 7a53e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7a5ba │ │ │ │ + b.n 7a53e │ │ │ │ nop │ │ │ │ - cbnz r0, 7a6dc │ │ │ │ + pop {r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + strh r0, [r6, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bmi.n 7a664 │ │ │ │ + bpl.n 7a6d0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bpl.n 7a6e8 │ │ │ │ + bpl.n 7a514 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r2, 7a6d4 │ │ │ │ + cbnz r6, 7a676 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 7a5c0 │ │ │ │ + bcc.n 7a5c4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0007a610 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ + ldr r4, [pc, #208] @ (7a6f4 ) │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r3, [pc, #208] @ (7a6f8 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r4, pc │ │ │ │ + mov r7, r0 │ │ │ │ + ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ + ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #192] @ (7a6fc ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + add r1, pc │ │ │ │ + str.w r3, [r8] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #176] @ (7a700 ) │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov sl, r0 │ │ │ │ + cbz r5, 7a6ac │ │ │ │ + cmp.w sl, #0 │ │ │ │ + beq.n 7a6da │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7a6c2 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 7a6ca │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #128] @ (7a704 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #116] @ (7a708 ) │ │ │ │ + ldr r3, [pc, #96] @ (7a6f8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7a6f0 │ │ │ │ + add sp, #8 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldr r1, [pc, #92] @ (7a70c ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7a65e │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7a67e │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 7a67e │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 7a692 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 7a682 │ │ │ │ + ldr r1, [pc, #52] @ (7a710 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7a664 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 7a67e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + revsh r0, r5 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrb r0, [r3, #27] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + bmi.n 7a74c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bmi.n 7a7a0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + rev16 r2, r7 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + bcs.n 7a640 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007a68c : │ │ │ │ +0007a714 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #640] @ (7a920 ) │ │ │ │ + ldr r5, [pc, #640] @ (7a9a8 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #640] @ (7a924 ) │ │ │ │ + ldr r4, [pc, #640] @ (7a9ac ) │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldrd r9, fp, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #612] @ (7a928 ) │ │ │ │ + ldr r1, [pc, #612] @ (7a9b0 ) │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r3, [r8] │ │ │ │ @@ -28395,156 +28447,156 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ ldr.w r1, [fp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r1, [sp, #28] │ │ │ │ - cbz r0, 7a73a │ │ │ │ + cbz r0, 7a7c2 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a704 │ │ │ │ + blt.n 7a78c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7a7b4 │ │ │ │ + blt.n 7a83c │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n 7a7c6 │ │ │ │ + ble.n 7a84e │ │ │ │ mvn.w r3, #2 │ │ │ │ str.w r3, [r8] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7a70e │ │ │ │ + b.n 7a796 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #540] @ (7a92c ) │ │ │ │ + ldr r0, [pc, #540] @ (7a9b4 ) │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #528] @ (7a930 ) │ │ │ │ - ldr r3, [pc, #512] @ (7a924 ) │ │ │ │ + ldr r2, [pc, #528] @ (7a9b8 ) │ │ │ │ + ldr r3, [pc, #512] @ (7a9ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7a91a │ │ │ │ + bne.w 7a9a2 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #504] @ (7a934 ) │ │ │ │ + ldr r1, [pc, #504] @ (7a9bc ) │ │ │ │ mov r0, r7 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - cbz r0, 7a7bc │ │ │ │ + cbz r0, 7a844 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7a704 │ │ │ │ + blt.n 7a78c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - blt.n 7a7b4 │ │ │ │ + blt.n 7a83c │ │ │ │ cmp r1, r7 │ │ │ │ - bgt.n 7a6f8 │ │ │ │ + bgt.n 7a780 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w lr, [r0] │ │ │ │ cmp lr, r7 │ │ │ │ mov r0, lr │ │ │ │ it ge │ │ │ │ movge r0, r7 │ │ │ │ cmp r0, r1 │ │ │ │ - bgt.n 7a6f8 │ │ │ │ + bgt.n 7a780 │ │ │ │ cmp.w lr, #0 │ │ │ │ - blt.n 7a7e0 │ │ │ │ + blt.n 7a868 │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ mov ip, r1 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ cmp r0, ip │ │ │ │ - blt.w 7a912 │ │ │ │ + blt.w 7a99a │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r2, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mov r0, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 7a7e8 │ │ │ │ + bge.n 7a870 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7a7e8 │ │ │ │ + beq.n 7a870 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7a70e │ │ │ │ + b.n 7a796 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7a70a │ │ │ │ + b.n 7a792 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 7a700 │ │ │ │ + b.n 7a788 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w lr, [r1] │ │ │ │ mov r1, r3 │ │ │ │ cmp r3, lr │ │ │ │ it ge │ │ │ │ movge r1, lr │ │ │ │ cmp r2, r1 │ │ │ │ itt ge │ │ │ │ movge r7, r2 │ │ │ │ movge r1, r3 │ │ │ │ - bge.n 7a770 │ │ │ │ - b.n 7a6f8 │ │ │ │ + bge.n 7a7f8 │ │ │ │ + b.n 7a780 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7a70a │ │ │ │ + b.n 7a792 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7a700 │ │ │ │ + bne.n 7a788 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ str.w r2, [r9] │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ sub.w r2, r2, r3, lsl #3 │ │ │ │ - cbz r6, 7a83a │ │ │ │ + cbz r6, 7a8c2 │ │ │ │ cmp lr, r1 │ │ │ │ - ble.n 7a8a6 │ │ │ │ + ble.n 7a92e │ │ │ │ cmp r1, #1 │ │ │ │ - bgt.n 7a8e6 │ │ │ │ + bgt.n 7a96e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7a890 │ │ │ │ + beq.n 7a918 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7a828 │ │ │ │ + cbz r3, 7a8b0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7a71e │ │ │ │ + bne.w 7a7a6 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r2, [r9] │ │ │ │ str.w r3, [r9, #4] │ │ │ │ - b.n 7a71e │ │ │ │ + b.n 7a7a6 │ │ │ │ cmp r7, lr │ │ │ │ - bgt.n 7a8c8 │ │ │ │ + bgt.n 7a950 │ │ │ │ cmp r7, #1 │ │ │ │ - ble.n 7a812 │ │ │ │ + ble.n 7a89a │ │ │ │ add.w r3, r2, r3, lsl #4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #232] @ (7a938 ) │ │ │ │ + ldr r2, [pc, #232] @ (7a9c0 ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ subs r7, #1 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -28557,542 +28609,360 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r0, s15 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7a700 │ │ │ │ + bne.w 7a788 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - bne.n 7a818 │ │ │ │ + bne.n 7a8a0 │ │ │ │ vmov s15, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ str.w r3, [r9, #4] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ - b.n 7a71e │ │ │ │ - ldr r1, [pc, #148] @ (7a93c ) │ │ │ │ + b.n 7a7a6 │ │ │ │ + ldr r1, [pc, #148] @ (7a9c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ blx 5d580 │ │ │ │ - b.n 7a86c │ │ │ │ - ldr r1, [pc, #116] @ (7a940 ) │ │ │ │ + b.n 7a8f4 │ │ │ │ + ldr r1, [pc, #116] @ (7a9c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ - b.n 7a868 │ │ │ │ + b.n 7a8f0 │ │ │ │ add.w r3, r2, r3, lsl #4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ subs r1, #1 │ │ │ │ - ldr r2, [pc, #80] @ (7a944 ) │ │ │ │ + ldr r2, [pc, #80] @ (7a9cc ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ blx 5d580 │ │ │ │ - b.n 7a86c │ │ │ │ + b.n 7a8f4 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 7a70a │ │ │ │ + b.n 7a792 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - rev16 r4, r5 │ │ │ │ + cbnz r4, 7a9e4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 7a8c4 │ │ │ │ + bcc.n 7aa2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcc.n 7a850 │ │ │ │ + bcc.n 7a9e8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r6, 7a96e │ │ │ │ + cbnz r6, 7a9d4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 7a9cc │ │ │ │ + bcs.n 7a934 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r5, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r1, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r3, #29 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ -0007a948 : │ │ │ │ +0007a9d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (7a9f0 ) │ │ │ │ + ldr r5, [pc, #152] @ (7aa78 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (7a9f4 ) │ │ │ │ + ldr r3, [pc, #152] @ (7aa7c ) │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7a9c2 │ │ │ │ + blt.n 7aa4a │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 7a9ba │ │ │ │ + bgt.n 7aa42 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 7a9ca │ │ │ │ + cbz r2, 7aa52 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - ldr r0, [pc, #100] @ (7a9f8 ) │ │ │ │ + ldr r0, [pc, #100] @ (7aa80 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (7a9fc ) │ │ │ │ - ldr r3, [pc, #76] @ (7a9f4 ) │ │ │ │ + ldr r2, [pc, #88] @ (7aa84 ) │ │ │ │ + ldr r3, [pc, #76] @ (7aa7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7a9ec │ │ │ │ + bne.n 7aa74 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7a990 │ │ │ │ + b.n 7aa18 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7a990 │ │ │ │ + b.n 7aa18 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7a9e0 │ │ │ │ + bge.n 7aa68 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7a990 │ │ │ │ + b.n 7aa18 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7a9a2 │ │ │ │ + b.n 7aa2a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb7b4 │ │ │ │ + @ instruction: 0xb72c │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 7aac8 │ │ │ │ + beq.n 7aa00 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007aa00 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ +0007aa88 : │ │ │ │ + push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #276] @ (7ab28 ) │ │ │ │ - ldr r3, [pc, #276] @ (7ab2c ) │ │ │ │ - sub sp, #24 │ │ │ │ - add r2, pc │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #272] @ (7ab30 ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [pc, #264] @ (7ab34 ) │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #160] @ (7ab38 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #160] @ (7ab3c ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #20] │ │ │ │ + str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #256] @ (7ab38 ) │ │ │ │ movs r3, #0 │ │ │ │ - add r2, pc │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - cmp r3, #1 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - mul.w r0, r2, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - blt.n 7aacc │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ + blt.n 7aaf4 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 7aac4 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - lsrs r1, r0, #31 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 7aad4 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #160] @ (7ab3c ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #148] @ (7ab40 ) │ │ │ │ - ldr r3, [pc, #124] @ (7ab2c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7ab22 │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 7aa96 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7aa96 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.n 7aaf8 │ │ │ │ - cmp r2, r4 │ │ │ │ - bgt.n 7ab00 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cbnz r2, 7ab1e │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 7aaaa │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - b.n 7aaaa │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7aa96 │ │ │ │ - adds r4, #1 │ │ │ │ - beq.n 7ab10 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 7aa9a │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 7aaaa │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 7aa9a │ │ │ │ - negs r3, r2 │ │ │ │ - b.n 7aa9a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - @ instruction: 0xb6f8 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - asrs r6, r6, #24 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r7, {r1, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - beq.n 7ac14 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - beq.n 7ab58 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cpsie i │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007ab44 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #288] @ (7ac78 ) │ │ │ │ - ldr r3, [pc, #288] @ (7ac7c ) │ │ │ │ - sub sp, #24 │ │ │ │ - add r2, pc │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #284] @ (7ac80 ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [pc, #276] @ (7ac84 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov.w r3, #0 │ │ │ │ - strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #268] @ (7ac88 ) │ │ │ │ - movs r3, #0 │ │ │ │ - add r2, pc │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r4, r3 │ │ │ │ it lt │ │ │ │ - movlt r4, #1 │ │ │ │ - ldr.w r5, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - mul.w r0, r4, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - blt.n 7ac02 │ │ │ │ - lsrs r1, r3, #31 │ │ │ │ - cmp r3, r2 │ │ │ │ - it gt │ │ │ │ - orrgt.w r1, r1, #1 │ │ │ │ - cbz r1, 7ac0a │ │ │ │ + orrlt.w r0, r0, #1 │ │ │ │ + cbz r0, 7aafc │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #176] @ (7ac8c ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + ldr r0, [pc, #116] @ (7ab40 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #164] @ (7ac90 ) │ │ │ │ - ldr r3, [pc, #144] @ (7ac7c ) │ │ │ │ + ldr r2, [pc, #100] @ (7ab44 ) │ │ │ │ + ldr r3, [pc, #92] @ (7ab3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7ac74 │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + bne.n 7ab32 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7abd4 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - lsrs r1, r0, #31 │ │ │ │ - cmp r3, r0 │ │ │ │ + b.n 7aaca │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + lsrs r2, r0, #31 │ │ │ │ + cmp r1, r0 │ │ │ │ it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 7ac20 │ │ │ │ + orrlt.w r2, r2, #1 │ │ │ │ + cbz r2, 7ab12 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7abd4 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ + b.n 7aaca │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - blt.n 7ac4a │ │ │ │ - cmp r4, r5 │ │ │ │ - bgt.n 7ac52 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cbnz r2, 7ac70 │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 7abe8 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - b.n 7abe8 │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 7ab26 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7abd4 │ │ │ │ - adds r5, #1 │ │ │ │ - beq.n 7ac62 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 7abd8 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 7abe8 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 7abd8 │ │ │ │ - negs r3, r2 │ │ │ │ - b.n 7abd8 │ │ │ │ + b.n 7aaca │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7aadc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + nop │ │ │ │ + cpsid a │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r7!, {r4} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + beq.n 7ab6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + @ instruction: 0xb630 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007ac94 : │ │ │ │ +0007ab48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r4, [pc, #368] @ (7ae18 ) │ │ │ │ + ldr r4, [pc, #368] @ (7accc ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ - ldr r2, [pc, #368] @ (7ae1c ) │ │ │ │ + ldr r2, [pc, #368] @ (7acd0 ) │ │ │ │ mov sl, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldrd r9, r8, [sp, #80] @ 0x50 │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #356] @ (7ae20 ) │ │ │ │ + ldr r1, [pc, #356] @ (7acd4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ ldr.w r7, [r9] │ │ │ │ blx 57998 │ │ │ │ mov r5, r0 │ │ │ │ - cbz r0, 7ad34 │ │ │ │ + cbz r0, 7abe8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7ad24 │ │ │ │ + blt.n 7abd8 │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - bge.n 7ad50 │ │ │ │ + bge.n 7ac04 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #16 │ │ │ │ mvn.w r2, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #296] @ (7ae24 ) │ │ │ │ + ldr r0, [pc, #296] @ (7acd8 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #284] @ (7ae28 ) │ │ │ │ - ldr r3, [pc, #268] @ (7ae1c ) │ │ │ │ + ldr r2, [pc, #284] @ (7acdc ) │ │ │ │ + ldr r3, [pc, #268] @ (7acd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7ae14 │ │ │ │ + bne.n 7acc8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ add r5, sp, #16 │ │ │ │ mov r1, r3 │ │ │ │ str.w r3, [r8] │ │ │ │ negs r3, r1 │ │ │ │ - b.n 7acfa │ │ │ │ - ldr r1, [pc, #244] @ (7ae2c ) │ │ │ │ + b.n 7abae │ │ │ │ + ldr r1, [pc, #244] @ (7ace0 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7acd8 │ │ │ │ + bne.n 7ab8c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #16 │ │ │ │ mov r1, r3 │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 7ad30 │ │ │ │ + b.n 7abe4 │ │ │ │ subs r2, #1 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ cmp r1, r3 │ │ │ │ - bge.n 7ad76 │ │ │ │ + bge.n 7ac2a │ │ │ │ adds r3, r7, #1 │ │ │ │ - beq.n 7ad76 │ │ │ │ + beq.n 7ac2a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ add r5, sp, #16 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7acfa │ │ │ │ + b.n 7abae │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7ae0e │ │ │ │ + bne.n 7acc2 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - bne.n 7adec │ │ │ │ - ldr r0, [pc, #168] @ (7ae30 ) │ │ │ │ + bne.n 7aca0 │ │ │ │ + ldr r0, [pc, #168] @ (7ace4 ) │ │ │ │ add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #168] @ (7ae34 ) │ │ │ │ + ldr r2, [pc, #168] @ (7ace8 ) │ │ │ │ add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #168] @ (7ae38 ) │ │ │ │ + ldr r1, [pc, #168] @ (7acec ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -29111,382 +28981,517 @@ │ │ │ │ mul.w r2, r0, r2 │ │ │ │ vmov s15, r2 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r6] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7ad30 │ │ │ │ + bne.n 7abe4 │ │ │ │ adds r7, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 7ad0a │ │ │ │ + beq.n 7abbe │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7ad0a │ │ │ │ + bne.n 7abbe │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n 7ad0a │ │ │ │ - ldr r0, [pc, #76] @ (7ae3c ) │ │ │ │ + b.n 7abbe │ │ │ │ + ldr r0, [pc, #76] @ (7acf0 ) │ │ │ │ add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #76] @ (7ae40 ) │ │ │ │ + ldr r2, [pc, #76] @ (7acf4 ) │ │ │ │ add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #76] @ (7ae44 ) │ │ │ │ + ldr r1, [pc, #76] @ (7acf8 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7ada6 │ │ │ │ + b.n 7ac5a │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #16 │ │ │ │ - b.n 7acfa │ │ │ │ + b.n 7abae │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - push {r2, r5, r6} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #1] │ │ │ │ + ldrb r0, [r4, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r7!, {r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1} │ │ │ │ + push {r1, r2, r3, r6, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r0, r4, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ + asrs r2, r7, #14 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0007acfc : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [pc, #288] @ (7ae30 ) │ │ │ │ + ldr r3, [pc, #288] @ (7ae34 ) │ │ │ │ + sub sp, #24 │ │ │ │ + add r2, pc │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #284] @ (7ae38 ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [pc, #276] @ (7ae3c ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov.w r3, #0 │ │ │ │ + strd r1, r6, [sp] │ │ │ │ + ldr r1, [pc, #268] @ (7ae40 ) │ │ │ │ + movs r3, #0 │ │ │ │ + add r2, pc │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r4, r3 │ │ │ │ + it lt │ │ │ │ + movlt r4, #1 │ │ │ │ + ldr.w r5, [sl] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r1, [r7, #4] │ │ │ │ + mul.w r0, r4, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + blt.n 7adba │ │ │ │ + lsrs r1, r3, #31 │ │ │ │ + cmp r3, r2 │ │ │ │ + it gt │ │ │ │ + orrgt.w r1, r1, #1 │ │ │ │ + cbz r1, 7adc2 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #176] @ (7ae44 ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #164] @ (7ae48 ) │ │ │ │ + ldr r3, [pc, #144] @ (7ae34 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7ae2c │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7ad8c │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + lsrs r1, r0, #31 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cbz r1, 7add8 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 7ad8c │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + blt.n 7ae02 │ │ │ │ + cmp r4, r5 │ │ │ │ + bgt.n 7ae0a │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cbnz r2, 7ae28 │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7ada0 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n 7ada0 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 7ad8c │ │ │ │ + adds r5, #1 │ │ │ │ + beq.n 7ae1a │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 7ad90 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 7ada0 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 7ad90 │ │ │ │ + negs r3, r2 │ │ │ │ + b.n 7ad90 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + cbz r4, 7aeb2 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r3!, {r1, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldmia r5, {r3, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ lsls r7, r3, #1 │ │ │ │ + cbz r4, 7aea6 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007ae48 : │ │ │ │ +0007ae4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (7af90 ) │ │ │ │ + ldr r5, [pc, #308] @ (7af94 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (7af94 ) │ │ │ │ + ldr r4, [pc, #308] @ (7af98 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (7af98 ) │ │ │ │ + ldr r1, [pc, #276] @ (7af9c ) │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (7af9c ) │ │ │ │ + ldr r1, [pc, #264] @ (7afa0 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r2, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n 7af2a │ │ │ │ + beq.n 7af30 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7af46 │ │ │ │ + beq.n 7af4c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7aef6 │ │ │ │ + blt.n 7aefc │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7af5c │ │ │ │ + blt.n 7af62 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, r7 │ │ │ │ ite le │ │ │ │ - movle r3, #0 │ │ │ │ - movgt r3, #1 │ │ │ │ - orrs.w r3, r3, r0, lsr #31 │ │ │ │ + movle r7, #0 │ │ │ │ + movgt r7, #1 │ │ │ │ + orrs.w r7, r7, r0, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #4 │ │ │ │ movne r3, #5 │ │ │ │ - bne.n 7aefc │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ + bne.n 7af02 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + mov r3, r0 │ │ │ │ it lt │ │ │ │ - movlt r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - blt.n 7af64 │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + blt.n 7af6a │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge.n 7af6c │ │ │ │ + bge.n 7af72 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7aefc │ │ │ │ + b.n 7af02 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (7afa0 ) │ │ │ │ + ldr r0, [pc, #156] @ (7afa4 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7afa4 ) │ │ │ │ - ldr r3, [pc, #128] @ (7af94 ) │ │ │ │ + ldr r2, [pc, #144] @ (7afa8 ) │ │ │ │ + ldr r3, [pc, #124] @ (7af98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7af86 │ │ │ │ + bne.n 7af8c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #124] @ (7afa8 ) │ │ │ │ + ldr r1, [pc, #120] @ (7afac ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7aea6 │ │ │ │ + bne.n 7aeaa │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7aefc │ │ │ │ - ldr r1, [pc, #100] @ (7afac ) │ │ │ │ + b.n 7af02 │ │ │ │ + ldr r1, [pc, #96] @ (7afb0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7aeaa │ │ │ │ + bne.n 7aeae │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7aefc │ │ │ │ + b.n 7af02 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7aefc │ │ │ │ + b.n 7af02 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7aefc │ │ │ │ + b.n 7af02 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 7af8a │ │ │ │ - cbz r2, 7af82 │ │ │ │ - cbz r1, 7af82 │ │ │ │ + cbnz r3, 7af90 │ │ │ │ + cbz r2, 7af88 │ │ │ │ + cbz r1, 7af88 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7af10 │ │ │ │ + b.n 7af16 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7af10 │ │ │ │ + b.n 7af16 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7af00 │ │ │ │ - nop │ │ │ │ - uxth r0, r6 │ │ │ │ + b.n 7af06 │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r4} │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r4, 7afe6 │ │ │ │ + cbz r6, 7afe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007afb0 : │ │ │ │ +0007afb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (7b0f8 ) │ │ │ │ + ldr r5, [pc, #308] @ (7b0fc ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (7b0fc ) │ │ │ │ + ldr r4, [pc, #308] @ (7b100 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (7b100 ) │ │ │ │ + ldr r1, [pc, #276] @ (7b104 ) │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (7b104 ) │ │ │ │ + ldr r1, [pc, #264] @ (7b108 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r2, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n 7b094 │ │ │ │ + beq.n 7b096 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b0b0 │ │ │ │ + beq.n 7b0b2 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7b060 │ │ │ │ + blt.n 7b062 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7b0c6 │ │ │ │ + blt.n 7b0c8 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, r7 │ │ │ │ ite le │ │ │ │ - movle r7, #0 │ │ │ │ - movgt r7, #1 │ │ │ │ - orrs.w r7, r7, r0, lsr #31 │ │ │ │ + movle r3, #0 │ │ │ │ + movgt r3, #1 │ │ │ │ + orrs.w r3, r3, r0, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #4 │ │ │ │ movne r3, #5 │ │ │ │ - bne.n 7b066 │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - mov r3, r0 │ │ │ │ + bne.n 7b068 │ │ │ │ + cmp r7, #1 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - blt.n 7b0ce │ │ │ │ + movlt r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + blt.n 7b0d0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge.n 7b0d6 │ │ │ │ + bge.n 7b0d8 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7b066 │ │ │ │ + b.n 7b068 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (7b108 ) │ │ │ │ + ldr r0, [pc, #156] @ (7b10c ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7b10c ) │ │ │ │ - ldr r3, [pc, #124] @ (7b0fc ) │ │ │ │ + ldr r2, [pc, #144] @ (7b110 ) │ │ │ │ + ldr r3, [pc, #128] @ (7b100 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7b0f0 │ │ │ │ + bne.n 7b0f2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #120] @ (7b110 ) │ │ │ │ + ldr r1, [pc, #124] @ (7b114 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b00e │ │ │ │ + bne.n 7b012 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7b066 │ │ │ │ - ldr r1, [pc, #96] @ (7b114 ) │ │ │ │ + b.n 7b068 │ │ │ │ + ldr r1, [pc, #100] @ (7b118 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b012 │ │ │ │ + bne.n 7b016 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7b066 │ │ │ │ + b.n 7b068 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7b066 │ │ │ │ + b.n 7b068 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7b066 │ │ │ │ + b.n 7b068 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 7b0f4 │ │ │ │ - cbz r2, 7b0ec │ │ │ │ - cbz r1, 7b0ec │ │ │ │ + cbnz r3, 7b0f6 │ │ │ │ + cbz r2, 7b0ee │ │ │ │ + cbz r1, 7b0ee │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7b07a │ │ │ │ + b.n 7b07c │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7b07a │ │ │ │ + b.n 7b07c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7b06a │ │ │ │ - cbz r0, 7b10e │ │ │ │ + b.n 7b06c │ │ │ │ + nop │ │ │ │ + cbz r4, 7b110 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2!, {r1, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #72 @ 0x48 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2, {r2, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007b118 : │ │ │ │ +0007b11c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r5, [pc, #756] @ (7b420 ) │ │ │ │ + ldr r5, [pc, #756] @ (7b424 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #756] @ (7b424 ) │ │ │ │ + ldr r4, [pc, #756] @ (7b428 ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #756] @ (7b428 ) │ │ │ │ + ldr r1, [pc, #756] @ (7b42c ) │ │ │ │ ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ mov sl, r2 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -29501,190 +29506,190 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r0, [sp, #32] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #704] @ (7b42c ) │ │ │ │ + ldr r1, [pc, #704] @ (7b430 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #696] @ (7b430 ) │ │ │ │ + ldr r1, [pc, #696] @ (7b434 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7b28a │ │ │ │ + beq.n 7b28e │ │ │ │ ldr.w r8, [fp] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r8 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - cbz r2, 7b1f4 │ │ │ │ + cbz r2, 7b1f8 │ │ │ │ cmp r1, #0 │ │ │ │ it eq │ │ │ │ moveq.w r8, #0 │ │ │ │ - cbz r7, 7b1fa │ │ │ │ + cbz r7, 7b1fe │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7b21c │ │ │ │ + beq.n 7b220 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7b274 │ │ │ │ + beq.n 7b278 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7b23c │ │ │ │ + blt.n 7b240 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 7b2e0 │ │ │ │ + blt.w 7b2e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7b298 │ │ │ │ + blt.n 7b29c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r6, #1 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 7b2a0 │ │ │ │ + beq.n 7b2a4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ cmp r3, r0 │ │ │ │ - ble.n 7b2aa │ │ │ │ + ble.n 7b2ae │ │ │ │ mvn.w r2, #7 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7b218 │ │ │ │ + b.n 7b21c │ │ │ │ mov r8, r2 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.n 7b1a4 │ │ │ │ - ldr r1, [pc, #568] @ (7b434 ) │ │ │ │ + bne.n 7b1a8 │ │ │ │ + ldr r1, [pc, #568] @ (7b438 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b1a4 │ │ │ │ + bne.n 7b1a8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7b248 │ │ │ │ - ldr r1, [pc, #536] @ (7b438 ) │ │ │ │ + b.n 7b24c │ │ │ │ + ldr r1, [pc, #536] @ (7b43c ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b1a8 │ │ │ │ + bne.n 7b1ac │ │ │ │ mvn.w r2, #1 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7b218 │ │ │ │ + b.n 7b21c │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #496] @ (7b43c ) │ │ │ │ + ldr r0, [pc, #496] @ (7b440 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #484] @ (7b440 ) │ │ │ │ - ldr r3, [pc, #456] @ (7b424 ) │ │ │ │ + ldr r2, [pc, #484] @ (7b444 ) │ │ │ │ + ldr r3, [pc, #456] @ (7b428 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7b41a │ │ │ │ + bne.w 7b41e │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #460] @ (7b444 ) │ │ │ │ + ldr r1, [pc, #460] @ (7b448 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b1ac │ │ │ │ + bne.n 7b1b0 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7b242 │ │ │ │ + b.n 7b246 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr.w r1, [fp] │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - b.n 7b198 │ │ │ │ + b.n 7b19c │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 7b242 │ │ │ │ + b.n 7b246 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 7b1e6 │ │ │ │ + bgt.n 7b1ea │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7b2e8 │ │ │ │ + blt.n 7b2ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bge.n 7b2f0 │ │ │ │ + bge.n 7b2f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 7b3f8 │ │ │ │ + beq.w 7b3fc │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7b248 │ │ │ │ + b.n 7b24c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7b242 │ │ │ │ + b.n 7b246 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 7b242 │ │ │ │ + b.n 7b246 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7b414 │ │ │ │ + bne.w 7b418 │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.n 7b36e │ │ │ │ + ble.n 7b372 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 7b388 │ │ │ │ + beq.n 7b38c │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7b3b0 │ │ │ │ - ldr r0, [pc, #316] @ (7b448 ) │ │ │ │ + beq.n 7b3b4 │ │ │ │ + ldr r0, [pc, #316] @ (7b44c ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #316] @ (7b44c ) │ │ │ │ + ldr r1, [pc, #316] @ (7b450 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ @@ -29702,150 +29707,150 @@ │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ str r2, [r1, #4] │ │ │ │ vstr s15, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7b218 │ │ │ │ + bne.w 7b21c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b380 │ │ │ │ + beq.n 7b384 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7b384 │ │ │ │ + cbz r3, 7b388 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7b258 │ │ │ │ + b.n 7b25c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - bne.n 7b35a │ │ │ │ + bne.n 7b35e │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7b258 │ │ │ │ + b.n 7b25c │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7b258 │ │ │ │ - cbz r5, 7b3d4 │ │ │ │ - ldr r0, [pc, #196] @ (7b450 ) │ │ │ │ + b.n 7b25c │ │ │ │ + cbz r5, 7b3d8 │ │ │ │ + ldr r0, [pc, #196] @ (7b454 ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #196] @ (7b454 ) │ │ │ │ + ldr r1, [pc, #196] @ (7b458 ) │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7b32c │ │ │ │ - ldr r0, [pc, #164] @ (7b458 ) │ │ │ │ + b.n 7b330 │ │ │ │ + ldr r0, [pc, #164] @ (7b45c ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #160] @ (7b45c ) │ │ │ │ + ldr r1, [pc, #160] @ (7b460 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7b32c │ │ │ │ - ldr r0, [pc, #136] @ (7b460 ) │ │ │ │ + b.n 7b330 │ │ │ │ + ldr r0, [pc, #136] @ (7b464 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #132] @ (7b464 ) │ │ │ │ + ldr r1, [pc, #132] @ (7b468 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7b32c │ │ │ │ + b.n 7b330 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - cbnz r3, 7b414 │ │ │ │ + cbnz r3, 7b418 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bgt.w 7b300 │ │ │ │ + bgt.w 7b304 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r1, #4] │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 7b380 │ │ │ │ + b.n 7b384 │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - b.n 7b248 │ │ │ │ + b.n 7b24c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r6} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r1!, {r2} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + ldmia r0!, {r2, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r7!, {r2} │ │ │ │ + stmia r6!, {r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r4, #19 │ │ │ │ + lsrs r6, r3, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r2, #18 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007b468 : │ │ │ │ +0007b46c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #520] @ (7b684 ) │ │ │ │ + ldr r5, [pc, #520] @ (7b688 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #520] @ (7b688 ) │ │ │ │ + ldr r4, [pc, #520] @ (7b68c ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #520] @ (7b68c ) │ │ │ │ + ldr r1, [pc, #520] @ (7b690 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd r9, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ @@ -29856,128 +29861,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #476] @ (7b690 ) │ │ │ │ + ldr r1, [pc, #476] @ (7b694 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 7b530 │ │ │ │ + beq.n 7b534 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b552 │ │ │ │ + beq.n 7b556 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7b4fc │ │ │ │ + blt.n 7b500 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7b5a4 │ │ │ │ + blt.n 7b5a8 │ │ │ │ ldr.w r1, [sl] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b568 │ │ │ │ + beq.n 7b56c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #396] @ (7b694 ) │ │ │ │ + ldr r0, [pc, #396] @ (7b698 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #384] @ (7b698 ) │ │ │ │ - ldr r3, [pc, #368] @ (7b688 ) │ │ │ │ + ldr r2, [pc, #384] @ (7b69c ) │ │ │ │ + ldr r3, [pc, #368] @ (7b68c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7b680 │ │ │ │ + bne.w 7b684 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #360] @ (7b69c ) │ │ │ │ + ldr r1, [pc, #360] @ (7b6a0 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b4d2 │ │ │ │ + bne.n 7b4d6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7b502 │ │ │ │ - ldr r1, [pc, #332] @ (7b6a0 ) │ │ │ │ + b.n 7b506 │ │ │ │ + ldr r1, [pc, #332] @ (7b6a4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b4d6 │ │ │ │ + bne.n 7b4da │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - blt.n 7b5ac │ │ │ │ + blt.n 7b5b0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7b66e │ │ │ │ + blt.n 7b672 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 7b5b4 │ │ │ │ + bge.n 7b5b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b676 │ │ │ │ + beq.n 7b67a │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7b504 │ │ │ │ + b.n 7b508 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7b67c │ │ │ │ - ldr r0, [pc, #232] @ (7b6a4 ) │ │ │ │ + bne.n 7b680 │ │ │ │ + ldr r0, [pc, #232] @ (7b6a8 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #232] @ (7b6a8 ) │ │ │ │ + ldr r1, [pc, #232] @ (7b6ac ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, sl, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -29991,33 +29996,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7b67c │ │ │ │ + bne.n 7b680 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b66a │ │ │ │ + beq.n 7b66e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7b61e │ │ │ │ + cbz r3, 7b622 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 7b61e │ │ │ │ + cbz r3, 7b622 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7b514 │ │ │ │ + bne.w 7b518 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [r9] │ │ │ │ - b.n 7b514 │ │ │ │ - ldr r0, [pc, #128] @ (7b6ac ) │ │ │ │ + b.n 7b518 │ │ │ │ + ldr r0, [pc, #128] @ (7b6b0 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #128] @ (7b6b0 ) │ │ │ │ + ldr r1, [pc, #128] @ (7b6b4 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -30031,62 +30036,357 @@ │ │ │ │ str.w r1, [r9, #4] │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ - cbnz r3, 7b67c │ │ │ │ + cbnz r3, 7b680 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7b514 │ │ │ │ + b.n 7b518 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7b502 │ │ │ │ + b.n 7b506 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7b62a │ │ │ │ + beq.n 7b62e │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7b504 │ │ │ │ + b.n 7b508 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r5} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + add r3, sp, #976 @ 0x3d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ stmia r5!, {r1, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #10 │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r6, r6, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r4!, {r3, r5, r6} │ │ │ │ + stmia r4!, {r2, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r1, #9 │ │ │ │ + lsrs r6, r0, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0007b6b8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ + ldr r5, [pc, #616] @ (7b934 ) │ │ │ │ + sub sp, #60 @ 0x3c │ │ │ │ + ldr r4, [pc, #616] @ (7b938 ) │ │ │ │ + mov r8, r0 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w r9, [sp, #128] @ 0x80 │ │ │ │ + ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #604] @ (7b93c ) │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #52] @ 0x34 │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldrd fp, r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #568] @ (7b940 ) │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n 7b7a6 │ │ │ │ + ldr.w r8, [r4] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + cbnz r7, 7b746 │ │ │ │ + ldr r1, [pc, #536] @ (7b944 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, 7b746 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + mov r3, r2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 7b7d6 │ │ │ │ + ldr r1, [pc, #512] @ (7b948 ) │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 7b802 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7b7ca │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7b818 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 7b820 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 7b828 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r5, #1 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + cmp r3, r5 │ │ │ │ + bge.n 7b830 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 7b830 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n 7b7d6 │ │ │ │ + ldr r1, [pc, #420] @ (7b94c ) │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add r1, pc │ │ │ │ + ldr.w r8, [sl] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7b728 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + mov r3, r2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n 7b742 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #376] @ (7b950 ) │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #364] @ (7b954 ) │ │ │ │ + ldr r3, [pc, #332] @ (7b938 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 7b92e │ │ │ │ + add sp, #60 @ 0x3c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #340] @ (7b958 ) │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7b754 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 7b7d0 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 7b7d0 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 7b7d0 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 7b7d0 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7b928 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n 7b8b8 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n 7b8e0 │ │ │ │ + ldr r0, [pc, #280] @ (7b95c ) │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + ldr r1, [pc, #280] @ (7b960 ) │ │ │ │ + subs r2, #1 │ │ │ │ + add r0, pc │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str.w sl, [sp] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + blx 5fe70 │ │ │ │ + mul.w r5, r0, r5 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + vmov s15, r5 │ │ │ │ + movs r2, #0 │ │ │ │ + str.w r2, [fp, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 7b742 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r3, #1 │ │ │ │ + it eq │ │ │ │ + moveq r0, #112 @ 0x70 │ │ │ │ + beq.n 7b7e6 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cbz r3, 7b8a6 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp.w r8, #1 │ │ │ │ + it ne │ │ │ │ + cmpne r3, #0 │ │ │ │ + it ne │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + bne.n 7b7e6 │ │ │ │ + movs r3, #0 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str.w r2, [fp] │ │ │ │ + str.w r3, [fp, #4] │ │ │ │ + b.n 7b7e6 │ │ │ │ + cbz r6, 7b904 │ │ │ │ + ldr r0, [pc, #168] @ (7b964 ) │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + ldr r1, [pc, #168] @ (7b968 ) │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + add r0, pc │ │ │ │ + subs r2, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + str.w sl, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + b.n 7b864 │ │ │ │ + ldr r0, [pc, #136] @ (7b96c ) │ │ │ │ + subs r1, #1 │ │ │ │ + strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [pc, #132] @ (7b970 ) │ │ │ │ + add r0, pc │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + blx 5fe70 │ │ │ │ + b.n 7b864 │ │ │ │ + ldr r0, [pc, #108] @ (7b974 ) │ │ │ │ + subs r1, #1 │ │ │ │ + strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + ldr r1, [pc, #104] @ (7b978 ) │ │ │ │ + add r0, pc │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + blx 5fe70 │ │ │ │ + b.n 7b864 │ │ │ │ + negs r3, r3 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ + b.n 7b7d6 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stmia r3!, {r4, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stmia r3!, {r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmia r2!, {r2, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmia r1!, {r2, r4, r5} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r6, #29 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007b6b4 : │ │ │ │ +0007b97c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #524] @ (7b8d4 ) │ │ │ │ + ldr r5, [pc, #524] @ (7bb9c ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #524] @ (7b8d8 ) │ │ │ │ + ldr r4, [pc, #524] @ (7bba0 ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #524] @ (7b8dc ) │ │ │ │ + ldr r1, [pc, #524] @ (7bba4 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd r9, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ @@ -30097,128 +30397,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #480] @ (7b8e0 ) │ │ │ │ + ldr r1, [pc, #480] @ (7bba8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 7b77c │ │ │ │ + beq.n 7ba44 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b79e │ │ │ │ + beq.n 7ba66 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7b748 │ │ │ │ + blt.n 7ba10 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7b7f4 │ │ │ │ + blt.n 7babc │ │ │ │ ldr.w r1, [sl] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7b7b4 │ │ │ │ + beq.n 7ba7c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7ba16 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #400] @ (7b8e4 ) │ │ │ │ + ldr r0, [pc, #400] @ (7bbac ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #388] @ (7b8e8 ) │ │ │ │ - ldr r3, [pc, #372] @ (7b8d8 ) │ │ │ │ + ldr r2, [pc, #388] @ (7bbb0 ) │ │ │ │ + ldr r3, [pc, #372] @ (7bba0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7b8d0 │ │ │ │ + bne.w 7bb98 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #364] @ (7b8ec ) │ │ │ │ + ldr r1, [pc, #364] @ (7bbb4 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b71e │ │ │ │ + bne.n 7b9e6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7b74e │ │ │ │ - ldr r1, [pc, #336] @ (7b8f0 ) │ │ │ │ + b.n 7ba16 │ │ │ │ + ldr r1, [pc, #336] @ (7bbb8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7b722 │ │ │ │ + bne.n 7b9ea │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7ba16 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp.w r8, #1 │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r8 │ │ │ │ - blt.n 7b7fc │ │ │ │ + blt.n 7bac4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7b8be │ │ │ │ + blt.n 7bb86 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 7b804 │ │ │ │ + bge.n 7bacc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b8c6 │ │ │ │ + beq.n 7bb8e │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7b750 │ │ │ │ + b.n 7ba18 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7ba16 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7ba16 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7b8cc │ │ │ │ - ldr r0, [pc, #232] @ (7b8f4 ) │ │ │ │ + bne.n 7bb94 │ │ │ │ + ldr r0, [pc, #232] @ (7bbbc ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #232] @ (7b8f8 ) │ │ │ │ + ldr r1, [pc, #232] @ (7bbc0 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, sl, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -30232,33 +30532,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r9, #4] │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7b8cc │ │ │ │ + bne.n 7bb94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7b8ba │ │ │ │ + beq.n 7bb82 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7b86e │ │ │ │ + cbz r3, 7bb36 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 7b86e │ │ │ │ + cbz r3, 7bb36 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7b760 │ │ │ │ + bne.w 7ba28 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [r9] │ │ │ │ - b.n 7b760 │ │ │ │ - ldr r0, [pc, #128] @ (7b8fc ) │ │ │ │ + b.n 7ba28 │ │ │ │ + ldr r0, [pc, #128] @ (7bbc4 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #128] @ (7b900 ) │ │ │ │ + ldr r1, [pc, #128] @ (7bbc8 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -30272,578 +30572,364 @@ │ │ │ │ str.w r1, [r9, #4] │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r9] │ │ │ │ - cbnz r3, 7b8cc │ │ │ │ + cbnz r3, 7bb94 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7b760 │ │ │ │ + b.n 7ba28 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7b74e │ │ │ │ + b.n 7ba16 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7b87a │ │ │ │ + beq.n 7bb42 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7b750 │ │ │ │ + b.n 7ba18 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r7, pc, #496 @ (adr r7, 7bd90 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + itet ge │ │ │ │ + lslge r7, r3, #1 │ │ │ │ + stmialt r0!, {r1, r2, r3, r5, r7} │ │ │ │ + lslge r7, r3, #1 │ │ │ │ + ittt le │ │ │ │ + lslle r7, r3, #1 │ │ │ │ + addle r6, pc, #912 @ (adr r6, 7bf44 ) │ │ │ │ + lslle r0, r4, #1 │ │ │ │ + stmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r2!, {} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsrs r2, r0, #32 │ │ │ │ + it ne │ │ │ │ + lslne r7, r3, #1 │ │ │ │ + lsls r2, r0, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + bkpt 0x00ae │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007b904 : │ │ │ │ +0007bbcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #296] @ (7ba40 ) │ │ │ │ + ldr r5, [pc, #296] @ (7bd08 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #296] @ (7ba44 ) │ │ │ │ + ldr r4, [pc, #296] @ (7bd0c ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #280] @ (7ba48 ) │ │ │ │ + ldr r1, [pc, #280] @ (7bd10 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r2, [fp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #248] @ (7ba4c ) │ │ │ │ + ldr r1, [pc, #248] @ (7bd14 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, r2 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ orrs r0, r4 │ │ │ │ - beq.n 7b9e6 │ │ │ │ + beq.n 7bcae │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7b9b2 │ │ │ │ + blt.n 7bc7a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7b9f6 │ │ │ │ + blt.n 7bcbe │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 7b9ee │ │ │ │ + blt.n 7bcb6 │ │ │ │ ldr.w r4, [r8] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 7b9fe │ │ │ │ + blt.n 7bcc6 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7ba06 │ │ │ │ + bne.n 7bcce │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 7ba12 │ │ │ │ + ble.n 7bcda │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 7ba30 │ │ │ │ + blt.n 7bcf8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 7ba1a │ │ │ │ + beq.n 7bce2 │ │ │ │ cmp r2, #1 │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - ble.n 7ba1e │ │ │ │ + ble.n 7bce6 │ │ │ │ mvn.w r1, #12 │ │ │ │ movs r3, #13 │ │ │ │ - b.n 7b9b8 │ │ │ │ + b.n 7bc80 │ │ │ │ mvn.w r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #144] @ (7ba50 ) │ │ │ │ + ldr r0, [pc, #144] @ (7bd18 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #132] @ (7ba54 ) │ │ │ │ - ldr r3, [pc, #116] @ (7ba44 ) │ │ │ │ + ldr r2, [pc, #132] @ (7bd1c ) │ │ │ │ + ldr r3, [pc, #116] @ (7bd0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7ba38 │ │ │ │ + bne.n 7bd00 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7b9b8 │ │ │ │ + b.n 7bc80 │ │ │ │ mvn.w r1, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7b9b8 │ │ │ │ + b.n 7bc80 │ │ │ │ mvn.w r1, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7b9b8 │ │ │ │ + b.n 7bc80 │ │ │ │ mvn.w r1, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7b9b8 │ │ │ │ + b.n 7bc80 │ │ │ │ cmp r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r1, r5 │ │ │ │ - ble.n 7b988 │ │ │ │ + ble.n 7bc50 │ │ │ │ mvn.w r1, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 7b9b8 │ │ │ │ + b.n 7bc80 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 7b9aa │ │ │ │ + ble.n 7bc72 │ │ │ │ ldr.w r3, [fp] │ │ │ │ - cbnz r3, 7ba3c │ │ │ │ + cbnz r3, 7bd04 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7b9cc │ │ │ │ + b.n 7bc94 │ │ │ │ mvn.w r1, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 7b9b8 │ │ │ │ + b.n 7bc80 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7b9bc │ │ │ │ - add r7, pc, #976 @ (adr r7, 7be14 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - add r7, pc, #256 @ (adr r7, 7bb58 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007ba58 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #616] @ (7bcd4 ) │ │ │ │ - sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #616] @ (7bcd8 ) │ │ │ │ - mov r8, r0 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w r9, [sp, #128] @ 0x80 │ │ │ │ - ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #604] @ (7bcdc ) │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #52] @ 0x34 │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldrd fp, r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #568] @ (7bce0 ) │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n 7bb46 │ │ │ │ - ldr.w r8, [r4] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - cbnz r7, 7bae6 │ │ │ │ - ldr r1, [pc, #536] @ (7bce4 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, 7bae6 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - mov r3, r2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 7bb76 │ │ │ │ - ldr r1, [pc, #512] @ (7bce8 ) │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 7bba2 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7bb6a │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7bbb8 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 7bbc0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 7bbc8 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r5, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r5, #1 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.n 7bbd0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 7bbd0 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n 7bb76 │ │ │ │ - ldr r1, [pc, #420] @ (7bcec ) │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add r1, pc │ │ │ │ - ldr.w r8, [sl] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7bac8 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - mov r3, r2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n 7bae2 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #376] @ (7bcf0 ) │ │ │ │ - mov r1, r6 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #364] @ (7bcf4 ) │ │ │ │ - ldr r3, [pc, #332] @ (7bcd8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 7bcce │ │ │ │ - add sp, #60 @ 0x3c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #340] @ (7bcf8 ) │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7baf4 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 7bb70 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7bb70 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 7bb70 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 7bb70 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 7bcc8 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n 7bc58 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n 7bc80 │ │ │ │ - ldr r0, [pc, #280] @ (7bcfc ) │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #280] @ (7bd00 ) │ │ │ │ - subs r2, #1 │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str.w sl, [sp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - blx 5fe70 │ │ │ │ - mul.w r5, r0, r5 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - vmov s15, r5 │ │ │ │ - movs r2, #0 │ │ │ │ - str.w r2, [fp, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 7bae2 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r3, #1 │ │ │ │ - it eq │ │ │ │ - moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 7bb86 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7bc46 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp.w r8, #1 │ │ │ │ - it ne │ │ │ │ - cmpne r3, #0 │ │ │ │ - it ne │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - bne.n 7bb86 │ │ │ │ - movs r3, #0 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - str.w r2, [fp] │ │ │ │ - str.w r3, [fp, #4] │ │ │ │ - b.n 7bb86 │ │ │ │ - cbz r6, 7bca4 │ │ │ │ - ldr r0, [pc, #168] @ (7bd04 ) │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #168] @ (7bd08 ) │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - add r0, pc │ │ │ │ - subs r2, #1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - mov r3, r6 │ │ │ │ - str.w sl, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - b.n 7bc04 │ │ │ │ - ldr r0, [pc, #136] @ (7bd0c ) │ │ │ │ - subs r1, #1 │ │ │ │ - strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #132] @ (7bd10 ) │ │ │ │ - add r0, pc │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - blx 5fe70 │ │ │ │ - b.n 7bc04 │ │ │ │ - ldr r0, [pc, #108] @ (7bd14 ) │ │ │ │ - subs r1, #1 │ │ │ │ - strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #104] @ (7bd18 ) │ │ │ │ - add r0, pc │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - blx 5fe70 │ │ │ │ - b.n 7bc04 │ │ │ │ - negs r3, r3 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ - b.n 7bb76 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - add r6, pc, #640 @ (adr r6, 7bf58 ) │ │ │ │ + b.n 7bc84 │ │ │ │ + add r5, pc, #176 @ (adr r5, 7bdbc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00f2 │ │ │ │ + pop {r1, r2, r6, pc} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r1, #40] @ 0x28 │ │ │ │ + ldr r4, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x00b6 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - itet ls │ │ │ │ - lslls r7, r3, #1 │ │ │ │ - it gt @ unpredictable │ │ │ │ - lslgt r7, r3, #1 │ │ │ │ - nop {12} │ │ │ │ + bkpt 0x009a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #536 @ (adr r5, 7bf10 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 7bf00 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - itee vc │ │ │ │ - lslvc r7, r3, #1 │ │ │ │ - lslvs r4, r4, #18 │ │ │ │ - lslvs r1, r4, #1 │ │ │ │ - itt mi │ │ │ │ - lslmi r7, r3, #1 │ │ │ │ - lslmi r2, r5, #16 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - pop {r2, r4, r5, r7, pc} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - bkpt 0x00a2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r4, r3, #15 │ │ │ │ - lsls r1, r4, #1 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007bd1c : │ │ │ │ +0007bd20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #128] @ 7bdac │ │ │ │ + ldr.w ip, [pc, #128] @ 7bdb0 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #124] @ (7bdb0 ) │ │ │ │ + ldr r2, [pc, #124] @ (7bdb4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7bd96 │ │ │ │ + blt.n 7bd9a │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7bd7c │ │ │ │ + blt.n 7bd80 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge.w r0, #512 @ 0x200 │ │ │ │ - blt.n 7bd9e │ │ │ │ - ldr r2, [pc, #76] @ (7bdb4 ) │ │ │ │ - ldr r3, [pc, #72] @ (7bdb0 ) │ │ │ │ + blt.n 7bda2 │ │ │ │ + ldr r2, [pc, #76] @ (7bdb8 ) │ │ │ │ + ldr r3, [pc, #72] @ (7bdb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7bda6 │ │ │ │ + bne.n 7bdaa │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #52] @ (7bdb8 ) │ │ │ │ + ldr r0, [pc, #52] @ (7bdbc ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 7bd64 │ │ │ │ + b.n 7bd68 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7bd82 │ │ │ │ + b.n 7bd86 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7bd82 │ │ │ │ + b.n 7bd86 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #888 @ (adr r3, 7c128 ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 7c11c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #672 @ (adr r3, 7c058 ) │ │ │ │ + add r3, pc, #656 @ (adr r3, 7c04c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0007bdc0 : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #152] @ (7be68 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #152] @ (7be6c ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7be30 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 7be00 │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + ble.n 7be38 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #104] @ (7be70 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #88] @ (7be74 ) │ │ │ │ + ldr r3, [pc, #80] @ (7be6c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7be64 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7be06 │ │ │ │ + cmp r1, r3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + it ge │ │ │ │ + movge r1, r3 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + cmpge r2, r1 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #2 │ │ │ │ + movlt r3, #3 │ │ │ │ + blt.n 7be06 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r0, r3 │ │ │ │ + it le │ │ │ │ + movle.w r0, #512 @ 0x200 │ │ │ │ + ble.n 7be18 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 7be06 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r3, pc, #240 @ (adr r3, 7bf5c ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + pop {r3, r5, pc} │ │ │ │ lsls r7, r3, #1 │ │ │ │ + add r2, pc, #976 @ (adr r2, 7c248 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007bdbc : │ │ │ │ +0007be78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r1 │ │ │ │ - ldr r1, [pc, #264] @ (7bed8 ) │ │ │ │ - ldr r2, [pc, #264] @ (7bedc ) │ │ │ │ + ldr r1, [pc, #264] @ (7bf94 ) │ │ │ │ + ldr r2, [pc, #264] @ (7bf98 ) │ │ │ │ sub sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - ldr r0, [pc, #260] @ (7bee0 ) │ │ │ │ + ldr r0, [pc, #260] @ (7bf9c ) │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #252] @ (7bee4 ) │ │ │ │ + ldr r1, [pc, #252] @ (7bfa0 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #244] @ (7bee8 ) │ │ │ │ + ldr r2, [pc, #244] @ (7bfa4 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ @@ -30859,201 +30945,120 @@ │ │ │ │ ldr.w ip, [r9] │ │ │ │ adds r1, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r1, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r6] │ │ │ │ - blt.n 7bea8 │ │ │ │ + blt.n 7bf64 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7be8e │ │ │ │ + blt.n 7bf4a │ │ │ │ cmp r2, r4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r4 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 7beae │ │ │ │ + blt.n 7bf6a │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp ip, r1 │ │ │ │ - blt.n 7beb6 │ │ │ │ + blt.n 7bf72 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 7bed0 │ │ │ │ + blt.n 7bf8c │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - cbnz r2, 7be74 │ │ │ │ + cbnz r2, 7bf30 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r6] │ │ │ │ - ldr r2, [pc, #116] @ (7beec ) │ │ │ │ - ldr r3, [pc, #100] @ (7bedc ) │ │ │ │ + ldr r2, [pc, #116] @ (7bfa8 ) │ │ │ │ + ldr r3, [pc, #100] @ (7bf98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7bed4 │ │ │ │ + bne.n 7bf90 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r4, #2 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #88] @ (7bef0 ) │ │ │ │ + ldr r0, [pc, #88] @ (7bfac ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 7be74 │ │ │ │ + b.n 7bf30 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 7be94 │ │ │ │ + b.n 7bf50 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r4, #4 │ │ │ │ - b.n 7be94 │ │ │ │ + b.n 7bf50 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 7bec6 │ │ │ │ + beq.n 7bf82 │ │ │ │ mvn.w r3, #9 │ │ │ │ movs r4, #10 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 7be96 │ │ │ │ + b.n 7bf52 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ movge r0, #112 @ 0x70 │ │ │ │ - bge.n 7be74 │ │ │ │ + bge.n 7bf30 │ │ │ │ negs r4, r4 │ │ │ │ - b.n 7be96 │ │ │ │ + b.n 7bf52 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r3, pc, #240 @ (adr r3, 7bfcc ) │ │ │ │ + add r2, pc, #512 @ (adr r2, 7c198 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #10 │ │ │ │ + lsls r6, r6, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r1, r3, r4, r6, pc} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbnz r4, 7bf5c │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #608 @ (adr r2, 7c150 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + revsh r0, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007bef4 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (7bf9c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (7bfa0 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7bf64 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 7bf34 │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - ble.n 7bf6c │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #104] @ (7bfa4 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (7bfa8 ) │ │ │ │ - ldr r3, [pc, #80] @ (7bfa0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7bf98 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7bf3a │ │ │ │ - cmp r1, r3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - it ge │ │ │ │ - movge r1, r3 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - cmpge r2, r1 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #2 │ │ │ │ - movlt r3, #3 │ │ │ │ - blt.n 7bf3a │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r0, r3 │ │ │ │ - it le │ │ │ │ - movle.w r0, #512 @ 0x200 │ │ │ │ - ble.n 7bf4c │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7bf3a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, pc, #32 @ (adr r2, 7bfc0 ) │ │ │ │ + add r1, pc, #880 @ (adr r1, 7c31c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - pop {r2, r4} │ │ │ │ + cbnz r4, 7c028 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #768 @ (adr r1, 7c2ac ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007bfac : │ │ │ │ +0007bfb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #336] @ (7c110 ) │ │ │ │ - ldr r3, [pc, #336] @ (7c114 ) │ │ │ │ + ldr r2, [pc, #336] @ (7c114 ) │ │ │ │ + ldr r3, [pc, #336] @ (7c118 ) │ │ │ │ sub sp, #28 │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ - ldr r0, [pc, #332] @ (7c118 ) │ │ │ │ + ldr r0, [pc, #332] @ (7c11c ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #324] @ (7c11c ) │ │ │ │ + ldr r2, [pc, #324] @ (7c120 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r5, [sp] │ │ │ │ - ldr r1, [pc, #312] @ (7c120 ) │ │ │ │ + ldr r1, [pc, #312] @ (7c124 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ @@ -31068,215 +31073,149 @@ │ │ │ │ it ge │ │ │ │ movge r0, r3 │ │ │ │ cmp.w fp, #0 │ │ │ │ mul.w r0, fp, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7c06e │ │ │ │ + blt.n 7c072 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n 7c03c │ │ │ │ + ble.n 7c040 │ │ │ │ mov r3, fp │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - ble.n 7c076 │ │ │ │ + ble.n 7c07a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #220] @ (7c124 ) │ │ │ │ + ldr r0, [pc, #220] @ (7c128 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #208] @ (7c128 ) │ │ │ │ - ldr r3, [pc, #188] @ (7c114 ) │ │ │ │ + ldr r2, [pc, #208] @ (7c12c ) │ │ │ │ + ldr r3, [pc, #188] @ (7c118 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7c10c │ │ │ │ + bne.n 7c110 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7c042 │ │ │ │ + b.n 7c046 │ │ │ │ cmp fp, r4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r1, fp │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp fp, r5 │ │ │ │ it ge │ │ │ │ cmpge r5, r1 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 7c042 │ │ │ │ + blt.n 7c046 │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 7c0ea │ │ │ │ + bgt.n 7c0ee │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7c0f2 │ │ │ │ + blt.n 7c0f6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ negs r3, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7c044 │ │ │ │ + bne.n 7c048 │ │ │ │ cmp r4, #1 │ │ │ │ - beq.n 7c0b2 │ │ │ │ + beq.n 7c0b6 │ │ │ │ subs r2, r4, #1 │ │ │ │ mov r0, r6 │ │ │ │ lsls r2, r2, #3 │ │ │ │ blx 5ae88 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp fp, r3 │ │ │ │ - ble.n 7c0d0 │ │ │ │ + ble.n 7c0d4 │ │ │ │ sub.w r2, fp, r3 │ │ │ │ add.w r0, r6, r3, lsl #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ blx 5ae88 │ │ │ │ cmp r5, r4 │ │ │ │ it gt │ │ │ │ movgt.w r0, #512 @ 0x200 │ │ │ │ - bgt.n 7c054 │ │ │ │ + bgt.n 7c058 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7c054 │ │ │ │ + b.n 7c058 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7c042 │ │ │ │ + b.n 7c046 │ │ │ │ adds r2, #1 │ │ │ │ - beq.n 7c100 │ │ │ │ + beq.n 7c104 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7c044 │ │ │ │ + b.n 7c048 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7c054 │ │ │ │ + beq.n 7c058 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7c044 │ │ │ │ + b.n 7c048 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r1, pc, #304 @ (adr r1, 7c244 ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 7c238 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r4, r0, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cbnz r4, 7c154 │ │ │ │ + cbnz r0, 7c152 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r0, 7c180 │ │ │ │ + cbnz r4, 7c17c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r2, 7c16c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - add r0, pc, #736 @ (adr r0, 7c40c ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007c12c : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 7c1b8 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (7c1bc ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7c1ac │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7c17c │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 7c194 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7c182 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (7c1c0 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (7c1c4 ) │ │ │ │ - ldr r3, [pc, #36] @ (7c1bc ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7c1b4 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7c182 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r7, [sp, #824] @ 0x338 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cbnz r4, 7c1fa │ │ │ │ + revsh r6, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ + add r0, pc, #720 @ (adr r0, 7c400 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007c1c8 : │ │ │ │ +0007c130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #252] @ (7c2d8 ) │ │ │ │ - ldr r2, [pc, #252] @ (7c2dc ) │ │ │ │ + ldr r1, [pc, #252] @ (7c240 ) │ │ │ │ + ldr r2, [pc, #252] @ (7c244 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #248] @ (7c2e0 ) │ │ │ │ + ldr r0, [pc, #248] @ (7c248 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #240] @ (7c2e4 ) │ │ │ │ + ldr r1, [pc, #240] @ (7c24c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #232] @ (7c2e8 ) │ │ │ │ + ldr r2, [pc, #232] @ (7c250 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -31285,310 +31224,174 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ - blt.n 7c2a2 │ │ │ │ + blt.n 7c20a │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7c26e │ │ │ │ + blt.n 7c1d6 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ - blt.n 7c2aa │ │ │ │ + blt.n 7c212 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 7c2b2 │ │ │ │ + blt.n 7c21a │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7c2d0 │ │ │ │ + bne.n 7c238 │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - cbnz r2, 7c288 │ │ │ │ + cbnz r2, 7c1f0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r7] │ │ │ │ - b.n 7c288 │ │ │ │ + b.n 7c1f0 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #112] @ (7c2ec ) │ │ │ │ + ldr r0, [pc, #112] @ (7c254 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (7c2f0 ) │ │ │ │ - ldr r3, [pc, #80] @ (7c2dc ) │ │ │ │ + ldr r2, [pc, #100] @ (7c258 ) │ │ │ │ + ldr r3, [pc, #80] @ (7c244 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7c2d4 │ │ │ │ + bne.n 7c23c │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7c274 │ │ │ │ + b.n 7c1dc │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7c274 │ │ │ │ + b.n 7c1dc │ │ │ │ adds r1, #1 │ │ │ │ - beq.n 7c2c2 │ │ │ │ + beq.n 7c22a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7c278 │ │ │ │ + b.n 7c1e0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7c288 │ │ │ │ + beq.n 7c1f0 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7c278 │ │ │ │ + b.n 7c1e0 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 7c278 │ │ │ │ + b.n 7c1e0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldr r7, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 11, cr0, cr4, cr0, {3} │ │ │ │ - cbnz r6, 7c302 │ │ │ │ + vhadd.u8 q8, q6, q8 │ │ │ │ + cbnz r6, 7c288 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb83a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + cbnz r6, 7c270 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007c2f4 : │ │ │ │ +0007c25c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7c390 │ │ │ │ + ldr.w ip, [pc, #124] @ 7c2e8 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (7c394 ) │ │ │ │ + ldr r2, [pc, #120] @ (7c2ec ) │ │ │ │ add ip, pc │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7c376 │ │ │ │ + blt.n 7c2dc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7c346 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + blt.n 7c2ac │ │ │ │ cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 7c382 │ │ │ │ - cbz r2, 7c37e │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7c35e │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 7c2c4 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7c2b2 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (7c398 ) │ │ │ │ + ldr r0, [pc, #60] @ (7c2f0 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (7c39c ) │ │ │ │ - ldr r3, [pc, #48] @ (7c394 ) │ │ │ │ + ldr r2, [pc, #44] @ (7c2f4 ) │ │ │ │ + ldr r3, [pc, #36] @ (7c2ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7c38a │ │ │ │ + bne.n 7c2e4 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7c34c │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7c35e │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7c34c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007c3a0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #272] @ (7c4c4 ) │ │ │ │ - sub sp, #24 │ │ │ │ - ldr r2, [pc, #272] @ (7c4c8 ) │ │ │ │ - add r4, pc │ │ │ │ - ldrd r6, r5, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - ldr.w r8, [r6] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7c470 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7c426 │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp ip, r3 │ │ │ │ - blt.n 7c478 │ │ │ │ - cmp r2, r1 │ │ │ │ - mov r3, r8 │ │ │ │ - it ge │ │ │ │ - movge r2, r1 │ │ │ │ - mov.w sl, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 7c480 │ │ │ │ - cmp sl, r3 │ │ │ │ - vstr d7, [r7] │ │ │ │ - ble.n 7c458 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #7 │ │ │ │ - movne r3, #8 │ │ │ │ - strne r2, [r5, #0] │ │ │ │ - bne.n 7c42e │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 7c4ba │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - b.n 7c43e │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #156] @ (7c4cc ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7c4d0 ) │ │ │ │ - ldr r3, [pc, #132] @ (7c4c8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7c4be │ │ │ │ - add sp, #24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 7c4ba │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 7c422 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7c43e │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7c42c │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7c42c │ │ │ │ - mov r3, r0 │ │ │ │ - add.w r1, r1, r1, lsl #1 │ │ │ │ - ldr r0, [pc, #76] @ (7c4d4 ) │ │ │ │ - add.w sl, r1, #1 │ │ │ │ - ldr r2, [pc, #72] @ (7c4d8 ) │ │ │ │ - ldr r1, [pc, #76] @ (7c4dc ) │ │ │ │ - add r0, pc │ │ │ │ - add r2, pc │ │ │ │ - add.w ip, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - str r4, [sp, #0] │ │ │ │ - strd ip, ip, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - mla r0, r2, r0, r0 │ │ │ │ - add.w r0, r0, r2, lsl #1 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7c404 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 7c42e │ │ │ │ + b.n 7c2b2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb750 │ │ │ │ + @ instruction: 0xb89c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #824] @ 0x338 │ │ │ │ + ldr r6, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldc2 0, cr0, [ip], {96} @ 0x60 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb6e4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007c4e0 : │ │ │ │ +0007c2f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #980] @ (7c8c8 ) │ │ │ │ - ldr r3, [pc, #980] @ (7c8cc ) │ │ │ │ + ldr r1, [pc, #980] @ (7c6e0 ) │ │ │ │ + ldr r3, [pc, #980] @ (7c6e4 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #976] @ (7c8d0 ) │ │ │ │ + ldr r0, [pc, #976] @ (7c6e8 ) │ │ │ │ mov r6, r2 │ │ │ │ ldr.w fp, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ @@ -31599,17 +31402,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [fp] │ │ │ │ adds r3, r0, #4 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [r5] │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [pc, #932] @ (7c8d4 ) │ │ │ │ + ldr r2, [pc, #932] @ (7c6ec ) │ │ │ │ cmp r9, r8 │ │ │ │ - ldr r1, [pc, #932] @ (7c8d8 ) │ │ │ │ + ldr r1, [pc, #932] @ (7c6f0 ) │ │ │ │ str r7, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -31626,41 +31429,41 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ movlt.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #20] │ │ │ │ it lt │ │ │ │ strlt.w r3, [fp] │ │ │ │ - blt.n 7c5a8 │ │ │ │ + blt.n 7c3c0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #1 │ │ │ │ strlt.w r3, [fp] │ │ │ │ - blt.n 7c5a8 │ │ │ │ + blt.n 7c3c0 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #2 │ │ │ │ strlt.w r3, [fp] │ │ │ │ - blt.n 7c5a8 │ │ │ │ + blt.n 7c3c0 │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #4 │ │ │ │ strlt.w r3, [fp] │ │ │ │ - bge.w 7ca7c │ │ │ │ - ldr.w sl, [pc, #816] @ 7c8dc │ │ │ │ - ldr r3, [pc, #816] @ (7c8e0 ) │ │ │ │ - ldr r2, [pc, #820] @ (7c8e4 ) │ │ │ │ + bge.w 7c894 │ │ │ │ + ldr.w sl, [pc, #816] @ 7c6f4 │ │ │ │ + ldr r3, [pc, #816] @ (7c6f8 ) │ │ │ │ + ldr r2, [pc, #820] @ (7c6fc ) │ │ │ │ add sl, pc │ │ │ │ - ldr r1, [pc, #820] @ (7c8e8 ) │ │ │ │ + ldr r1, [pc, #820] @ (7c700 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, sl, #8 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -31674,37 +31477,37 @@ │ │ │ │ adds r3, #1 │ │ │ │ vcvt.f64.s32 d0, s15 │ │ │ │ vmov s15, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vdiv.f64 d0, d0, d7 │ │ │ │ blx 5e2f4 │ │ │ │ - vldr d6, [pc, #716] @ 7c8c0 │ │ │ │ + vldr d6, [pc, #716] @ 7c6d8 │ │ │ │ ldr.w r0, [fp] │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ vcvt.s32.f64 s14, d7 │ │ │ │ vmov r3, s14 │ │ │ │ adds r3, #1 │ │ │ │ - cbz r0, 7c636 │ │ │ │ + cbz r0, 7c44e │ │ │ │ negs r7, r0 │ │ │ │ - ldr r0, [pc, #736] @ (7c8ec ) │ │ │ │ + ldr r0, [pc, #736] @ (7c704 ) │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #724] @ (7c8f0 ) │ │ │ │ - ldr r3, [pc, #684] @ (7c8cc ) │ │ │ │ + ldr r2, [pc, #724] @ (7c708 ) │ │ │ │ + ldr r3, [pc, #684] @ (7c6e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7cb04 │ │ │ │ + bne.w 7c91c │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bic.w r3, r3, r3, asr #31 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov.w ip, #11 │ │ │ │ ldr.w r9, [r5] │ │ │ │ @@ -31715,20 +31518,20 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r9 │ │ │ │ str.w r8, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ cmp r8, r1 │ │ │ │ mla r3, ip, r7, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bge.w 7ca9e │ │ │ │ + bge.w 7c8b6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r8, r9 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bge.n 7c75c │ │ │ │ + bge.n 7c574 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov.w r2, r8, lsl #3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, r8, lsl #1 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r2, r8 │ │ │ │ @@ -31738,51 +31541,51 @@ │ │ │ │ mla r3, r0, r2, r3 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mla r3, r1, r8, r3 │ │ │ │ add r2, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r3, r9 │ │ │ │ - ble.w 7c924 │ │ │ │ + ble.w 7c73c │ │ │ │ add.w r7, r9, r8 │ │ │ │ - ldr.w r9, [pc, #580] @ 7c8f4 │ │ │ │ - ldr r2, [pc, #580] @ (7c8f8 ) │ │ │ │ + ldr.w r9, [pc, #580] @ 7c70c │ │ │ │ + ldr r2, [pc, #580] @ (7c710 ) │ │ │ │ add sl, r8 │ │ │ │ - ldr r1, [pc, #580] @ (7c8fc ) │ │ │ │ + ldr r1, [pc, #580] @ (7c714 ) │ │ │ │ add r9, pc │ │ │ │ add.w r0, r9, #12 │ │ │ │ add r2, pc │ │ │ │ add.w r9, r9, #4 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r0, [sp, #28] │ │ │ │ blx 5fe70 │ │ │ │ str r6, [sp, #0] │ │ │ │ mla r0, r0, r7, sl │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #544] @ 7c900 │ │ │ │ + ldr.w sl, [pc, #544] @ 7c718 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ ldr.w r8, [r6] │ │ │ │ add sl, pc │ │ │ │ - ldr r2, [pc, #536] @ (7c904 ) │ │ │ │ + ldr r2, [pc, #536] @ (7c71c ) │ │ │ │ mov r1, sl │ │ │ │ add.w r7, r7, r7, lsl #1 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r7, r0, r8, r7 │ │ │ │ strd r6, r4, [sp] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ cmp r7, r3 │ │ │ │ - ldr r2, [pc, #504] @ (7c908 ) │ │ │ │ + ldr r2, [pc, #504] @ (7c720 ) │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ @@ -31808,20 +31611,20 @@ │ │ │ │ it lt │ │ │ │ movlt r2, ip │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ cmp r2, r8 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r8 │ │ │ │ - b.n 7c844 │ │ │ │ - ldr r7, [pc, #428] @ (7c90c ) │ │ │ │ + b.n 7c65c │ │ │ │ + ldr r7, [pc, #428] @ (7c724 ) │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r7, pc │ │ │ │ - ldr r2, [pc, #428] @ (7c910 ) │ │ │ │ - ldr r1, [pc, #428] @ (7c914 ) │ │ │ │ + ldr r2, [pc, #428] @ (7c728 ) │ │ │ │ + ldr r1, [pc, #428] @ (7c72c ) │ │ │ │ add.w sl, r7, #12 │ │ │ │ add.w r8, r9, r3 │ │ │ │ adds r7, #4 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ @@ -31830,36 +31633,36 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r9, r9, lsl #1 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ blx 5fe70 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ mla r9, r0, r8, r9 │ │ │ │ - ldr r1, [pc, #384] @ (7c918 ) │ │ │ │ + ldr r1, [pc, #384] @ (7c730 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ add.w r8, r2, r2, lsl #1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r9, r2 │ │ │ │ it lt │ │ │ │ movlt r9, r2 │ │ │ │ - ldr r2, [pc, #364] @ (7c91c ) │ │ │ │ + ldr r2, [pc, #364] @ (7c734 ) │ │ │ │ str.w r9, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [r6] │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r6, r5, [sp] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r8, r0, r9, r8 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ - ldr r2, [pc, #340] @ (7c920 ) │ │ │ │ + ldr r2, [pc, #340] @ (7c738 ) │ │ │ │ mov r0, sl │ │ │ │ cmp r8, r3 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ it lt │ │ │ │ movlt r8, r3 │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ @@ -31898,179 +31701,179 @@ │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ cmp ip, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r9, r8 │ │ │ │ - bgt.w 7c678 │ │ │ │ + bgt.w 7c490 │ │ │ │ cmp r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r3 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n 7c896 │ │ │ │ + bge.n 7c6ae │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ ittt ne │ │ │ │ mvnne.w r3, #11 │ │ │ │ movne r7, #12 │ │ │ │ strne.w r3, [fp] │ │ │ │ - bne.w 7c60a │ │ │ │ + bne.w 7c422 │ │ │ │ ldr.w r7, [fp] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7cb00 │ │ │ │ + bne.w 7c918 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vstr d7, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n 7c61a │ │ │ │ + b.n 7c432 │ │ │ │ ldr.w r7, [fp] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7cb00 │ │ │ │ + bne.w 7c918 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7c886 │ │ │ │ + beq.n 7c69e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7c8b6 │ │ │ │ + cbz r3, 7c6ce │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7c61a │ │ │ │ + bne.w 7c432 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 7c61a │ │ │ │ + b.n 7c432 │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbae0060 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + stc2 0, cr0, [lr, #384] @ 0x180 │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb80a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xfb040060 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + stc2l 0, cr0, [r4], #384 @ 0x180 │ │ │ │ + subs r0, #116 @ 0x74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - push {r1, r2} │ │ │ │ + push {r1, r2, r4, r6, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb788 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + @ instruction: 0xb734 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr??.w r0, [lr, #96] @ 0x60 │ │ │ │ - cbz r0, 7c93c │ │ │ │ + @ instruction: 0xfbde0060 │ │ │ │ + push {r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + cpsie i │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + @ instruction: 0xb67e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r7} │ │ │ │ + @ instruction: 0xb66e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r2, 7c952 │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr??.w r0, [r4, r0, lsl #2] │ │ │ │ - sxtb r2, r1 │ │ │ │ + @ instruction: 0xfb340060 │ │ │ │ + push {r1, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r0, 7c98e │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r3} │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r2, 7c99a │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sxtb r2, r3 │ │ │ │ + push {r1, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #480] @ (7cb08 ) │ │ │ │ + ldr r7, [pc, #480] @ (7c920 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #480] @ 7cb0c │ │ │ │ + ldr.w sl, [pc, #480] @ 7c924 │ │ │ │ add r7, pc │ │ │ │ - ldr r1, [pc, #480] @ (7cb10 ) │ │ │ │ + ldr r1, [pc, #480] @ (7c928 ) │ │ │ │ add.w r9, r7, #12 │ │ │ │ add sl, pc │ │ │ │ adds r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mla r0, r8, r0, r8 │ │ │ │ - ldr r1, [pc, #448] @ (7cb14 ) │ │ │ │ + ldr r1, [pc, #448] @ (7c92c ) │ │ │ │ ldr.w sl, [r4] │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, sl, lsl #2 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ mla r8, sl, sl, r8 │ │ │ │ mov.w sl, sl, lsl #1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r0, r0, sl, r8 │ │ │ │ - ldr r1, [pc, #408] @ (7cb18 ) │ │ │ │ + ldr r1, [pc, #408] @ (7c930 ) │ │ │ │ ldr.w sl, [r6] │ │ │ │ cmp r0, r2 │ │ │ │ add r1, pc │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ lsls r2, r3, #2 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #28] │ │ │ │ mla r8, r3, r3, r2 │ │ │ │ - ldr r2, [pc, #384] @ (7cb1c ) │ │ │ │ + ldr r2, [pc, #384] @ (7c934 ) │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r6, r4, [sp] │ │ │ │ mla r8, r0, sl, r8 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [r4] │ │ │ │ - ldr r2, [pc, #360] @ (7cb20 ) │ │ │ │ + ldr r2, [pc, #360] @ (7c938 ) │ │ │ │ cmp r8, r3 │ │ │ │ it lt │ │ │ │ movlt r8, r3 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov.w r7, r9, lsl #2 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r7, r9, r9, r7 │ │ │ │ add.w r9, r9, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r8, [r6] │ │ │ │ - ldr r1, [pc, #324] @ (7cb24 ) │ │ │ │ + ldr r1, [pc, #324] @ (7c93c ) │ │ │ │ mla r7, r0, r9, r7 │ │ │ │ - ldr r0, [pc, #324] @ (7cb28 ) │ │ │ │ + ldr r0, [pc, #324] @ (7c940 ) │ │ │ │ add r1, pc │ │ │ │ cmp r3, r7 │ │ │ │ add r0, pc │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp.w r8, #1 │ │ │ │ @@ -32079,15 +31882,15 @@ │ │ │ │ lslle r2, r7, #1 │ │ │ │ mlagt r2, r7, r7, r7 │ │ │ │ mlale r2, r7, r7, r2 │ │ │ │ mlagt r2, r7, r8, r2 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #284] @ (7cb2c ) │ │ │ │ + ldr r2, [pc, #284] @ (7c944 ) │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r0, #12 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ @@ -32122,29 +31925,29 @@ │ │ │ │ cmp r3, r1 │ │ │ │ rsb r2, r2, #0 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ - b.n 7c748 │ │ │ │ + b.n 7c560 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp.w r8, #1 │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ cmp r8, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ movlt r8, r9 │ │ │ │ cmp r3, r8 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #6 │ │ │ │ strlt.w r3, [fp] │ │ │ │ - b.n 7c5a8 │ │ │ │ - ldr r1, [pc, #144] @ (7cb30 ) │ │ │ │ + b.n 7c3c0 │ │ │ │ + ldr r1, [pc, #144] @ (7c948 ) │ │ │ │ add.w r7, sl, #12 │ │ │ │ mov r3, r4 │ │ │ │ add.w sl, sl, #4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ @@ -32155,221 +31958,423 @@ │ │ │ │ mla r3, r0, r9, r9 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ strd r6, r5, [sp] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r1, [pc, #92] @ (7cb34 ) │ │ │ │ + ldr r1, [pc, #92] @ (7c94c ) │ │ │ │ ldr.w r8, [r6] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - ldr r2, [pc, #88] @ (7cb38 ) │ │ │ │ + ldr r2, [pc, #88] @ (7c950 ) │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r0, r0, r8, r7 │ │ │ │ ldr.w r9, [r5] │ │ │ │ ldr.w r8, [r4] │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ - b.n 7c66a │ │ │ │ + b.n 7c482 │ │ │ │ negs r7, r7 │ │ │ │ - b.n 7c60a │ │ │ │ + b.n 7c422 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xf7880060 │ │ │ │ - sub sp, #32 │ │ │ │ + vld4.16 {d16-d19}, [r8 :128], r0 │ │ │ │ + sxtb r0, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sxth r2, r6 │ │ │ │ + cbz r2, 7c9aa │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r2, 7cb54 │ │ │ │ + cbz r2, 7c9a2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + cbz r6, 7c9aa │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sxth r4, r0 │ │ │ │ + cbz r4, 7c9a8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + sxth r6, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r0, 7cb5a │ │ │ │ + cbz r0, 7c9a2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movt r0, #51296 @ 0xc860 │ │ │ │ - cbz r0, 7cb50 │ │ │ │ + strh.w r0, [ip, #96] @ 0x60 │ │ │ │ + cbz r0, 7c998 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #328 @ 0x148 │ │ │ │ + uxth r2, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #240 @ 0xf0 │ │ │ │ + sxtb r4, r7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + sxtb r0, r6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0007c954 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #140] @ 7c9f0 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #136] @ (7c9f4 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7c9d6 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7c9a6 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 7c9e2 │ │ │ │ + cbz r2, 7c9de │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7c9be │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #72] @ (7c9f8 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #60] @ (7c9fc ) │ │ │ │ + ldr r3, [pc, #48] @ (7c9f4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7c9ea │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7c9ac │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 7c9be │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7c9ac │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + cbz r2, 7ca32 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0007ca00 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r4, [pc, #272] @ (7cb24 ) │ │ │ │ + sub sp, #24 │ │ │ │ + ldr r2, [pc, #272] @ (7cb28 ) │ │ │ │ + add r4, pc │ │ │ │ + ldrd r6, r5, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + ldr.w r8, [r6] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7cad0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7ca86 │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp ip, r3 │ │ │ │ + blt.n 7cad8 │ │ │ │ + cmp r2, r1 │ │ │ │ + mov r3, r8 │ │ │ │ + it ge │ │ │ │ + movge r2, r1 │ │ │ │ + mov.w sl, #1 │ │ │ │ + mov r9, r2 │ │ │ │ + vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 7cae0 │ │ │ │ + cmp sl, r3 │ │ │ │ + vstr d7, [r7] │ │ │ │ + ble.n 7cab8 │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #7 │ │ │ │ + movne r3, #8 │ │ │ │ + strne r2, [r5, #0] │ │ │ │ + bne.n 7ca8e │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7cb1a │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + b.n 7ca9e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r0, [pc, #156] @ (7cb2c ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #144] @ (7cb30 ) │ │ │ │ + ldr r3, [pc, #132] @ (7cb28 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7cb1e │ │ │ │ + add sp, #24 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbnz r3, 7cb1a │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + beq.n 7ca82 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7ca9e │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7ca8c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7ca8c │ │ │ │ + mov r3, r0 │ │ │ │ + add.w r1, r1, r1, lsl #1 │ │ │ │ + ldr r0, [pc, #76] @ (7cb34 ) │ │ │ │ + add.w sl, r1, #1 │ │ │ │ + ldr r2, [pc, #72] @ (7cb38 ) │ │ │ │ + ldr r1, [pc, #76] @ (7cb3c ) │ │ │ │ + add r0, pc │ │ │ │ + add r2, pc │ │ │ │ + add.w ip, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + str r4, [sp, #0] │ │ │ │ + strd ip, ip, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + mla r0, r2, r0, r0 │ │ │ │ + add.w r0, r0, r2, lsl #1 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + b.n 7ca64 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 7ca8e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + cbz r0, 7cb30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + rsb r0, ip, #14680064 @ 0xe00000 │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007cb3c : │ │ │ │ +0007cb40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7cbd8 │ │ │ │ + ldr.w ip, [pc, #140] @ 7cbdc │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (7cbdc ) │ │ │ │ + ldr r2, [pc, #136] @ (7cbe0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7cbbe │ │ │ │ + blt.n 7cbc2 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7cb8e │ │ │ │ + blt.n 7cb92 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7cbca │ │ │ │ - cbz r2, 7cbc6 │ │ │ │ + blt.n 7cbce │ │ │ │ + cbz r2, 7cbca │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7cba6 │ │ │ │ + b.n 7cbaa │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (7cbe0 ) │ │ │ │ + ldr r0, [pc, #72] @ (7cbe4 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (7cbe4 ) │ │ │ │ - ldr r3, [pc, #48] @ (7cbdc ) │ │ │ │ + ldr r2, [pc, #60] @ (7cbe8 ) │ │ │ │ + ldr r3, [pc, #48] @ (7cbe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7cbd2 │ │ │ │ + bne.n 7cbd6 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7cb94 │ │ │ │ + b.n 7cb98 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7cba6 │ │ │ │ + b.n 7cbaa │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7cb94 │ │ │ │ + b.n 7cb98 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #760] @ 0x2f8 │ │ │ │ + str r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add r7, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007cbe8 : │ │ │ │ +0007cbec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 7cc74 │ │ │ │ + ldr.w ip, [pc, #124] @ 7cc78 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (7cc78 ) │ │ │ │ + ldr r2, [pc, #120] @ (7cc7c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7cc68 │ │ │ │ + blt.n 7cc6c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7cc38 │ │ │ │ + blt.n 7cc3c │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 7cc50 │ │ │ │ + bge.n 7cc54 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7cc3e │ │ │ │ + b.n 7cc42 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (7cc7c ) │ │ │ │ + ldr r0, [pc, #60] @ (7cc80 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (7cc80 ) │ │ │ │ - ldr r3, [pc, #36] @ (7cc78 ) │ │ │ │ + ldr r2, [pc, #44] @ (7cc84 ) │ │ │ │ + ldr r3, [pc, #36] @ (7cc7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7cc70 │ │ │ │ + bne.n 7cc74 │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7cc3e │ │ │ │ + b.n 7cc42 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #368 @ 0x170 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007cc84 : │ │ │ │ +0007cc88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #248] @ (7cd90 ) │ │ │ │ - ldr r2, [pc, #248] @ (7cd94 ) │ │ │ │ + ldr r1, [pc, #248] @ (7cd94 ) │ │ │ │ + ldr r2, [pc, #248] @ (7cd98 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #244] @ (7cd98 ) │ │ │ │ + ldr r0, [pc, #244] @ (7cd9c ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #236] @ (7cd9c ) │ │ │ │ + ldr r1, [pc, #236] @ (7cda0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #232] @ (7cda0 ) │ │ │ │ + ldr r2, [pc, #232] @ (7cda4 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -32379,121 +32384,121 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7cd5e │ │ │ │ + blt.n 7cd62 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7cd2c │ │ │ │ + blt.n 7cd30 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ - blt.n 7cd66 │ │ │ │ + blt.n 7cd6a │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 7cd6e │ │ │ │ + blt.n 7cd72 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7cd88 │ │ │ │ + bne.n 7cd8c │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 7cd44 │ │ │ │ + cbnz r3, 7cd48 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7cd44 │ │ │ │ + b.n 7cd48 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #108] @ (7cda4 ) │ │ │ │ + ldr r0, [pc, #108] @ (7cda8 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #96] @ (7cda8 ) │ │ │ │ - ldr r3, [pc, #76] @ (7cd94 ) │ │ │ │ + ldr r2, [pc, #96] @ (7cdac ) │ │ │ │ + ldr r3, [pc, #76] @ (7cd98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7cd8c │ │ │ │ + bne.n 7cd90 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7cd32 │ │ │ │ + b.n 7cd36 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7cd32 │ │ │ │ + b.n 7cd36 │ │ │ │ adds r1, #1 │ │ │ │ - beq.n 7cd7c │ │ │ │ + beq.n 7cd80 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7cd34 │ │ │ │ + b.n 7cd38 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7cd44 │ │ │ │ + beq.n 7cd48 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7cd34 │ │ │ │ + b.n 7cd38 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 7cd34 │ │ │ │ + b.n 7cd38 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, sl, #14680064 @ 0xe00000 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + ands.w r0, r6, #14680064 @ 0xe00000 │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, sp, #0 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, sp, #264 @ 0x108 │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007cdac : │ │ │ │ +0007cdb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #248] @ (7ceb8 ) │ │ │ │ - ldr r2, [pc, #248] @ (7cebc ) │ │ │ │ + ldr r1, [pc, #248] @ (7cebc ) │ │ │ │ + ldr r2, [pc, #248] @ (7cec0 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #244] @ (7cec0 ) │ │ │ │ + ldr r0, [pc, #244] @ (7cec4 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #236] @ (7cec4 ) │ │ │ │ + ldr r1, [pc, #236] @ (7cec8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #232] @ (7cec8 ) │ │ │ │ + ldr r2, [pc, #232] @ (7cecc ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -32503,518 +32508,347 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7ce86 │ │ │ │ + blt.n 7ce8a │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7ce54 │ │ │ │ + blt.n 7ce58 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ - blt.n 7ce8e │ │ │ │ + blt.n 7ce92 │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 7ce96 │ │ │ │ + blt.n 7ce9a │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 7ceb0 │ │ │ │ + bne.n 7ceb4 │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 7ce6c │ │ │ │ + cbnz r3, 7ce70 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7ce6c │ │ │ │ + b.n 7ce70 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #108] @ (7cecc ) │ │ │ │ + ldr r0, [pc, #108] @ (7ced0 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #96] @ (7ced0 ) │ │ │ │ - ldr r3, [pc, #76] @ (7cebc ) │ │ │ │ + ldr r2, [pc, #96] @ (7ced4 ) │ │ │ │ + ldr r3, [pc, #76] @ (7cec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7ceb4 │ │ │ │ + bne.n 7ceb8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7ce5a │ │ │ │ + b.n 7ce5e │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7ce5a │ │ │ │ + b.n 7ce5e │ │ │ │ adds r1, #1 │ │ │ │ - beq.n 7cea4 │ │ │ │ + beq.n 7cea8 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7ce5c │ │ │ │ + b.n 7ce60 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7ce6c │ │ │ │ + beq.n 7ce70 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7ce5c │ │ │ │ + b.n 7ce60 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 7ce5c │ │ │ │ + b.n 7ce60 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2fa0060 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + @ instruction: 0xf2f60060 │ │ │ │ + add r5, sp, #512 @ 0x200 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r5, sp, #280 @ 0x118 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [sp, #640] @ 0x280 │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007ced4 : │ │ │ │ +0007ced8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7cf70 │ │ │ │ + ldr.w ip, [pc, #140] @ 7cf74 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (7cf74 ) │ │ │ │ + ldr r2, [pc, #136] @ (7cf78 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7cf56 │ │ │ │ + blt.n 7cf5a │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7cf26 │ │ │ │ + blt.n 7cf2a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7cf62 │ │ │ │ - cbz r2, 7cf5e │ │ │ │ + blt.n 7cf66 │ │ │ │ + cbz r2, 7cf62 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7cf3e │ │ │ │ + b.n 7cf42 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (7cf78 ) │ │ │ │ + ldr r0, [pc, #72] @ (7cf7c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (7cf7c ) │ │ │ │ - ldr r3, [pc, #48] @ (7cf74 ) │ │ │ │ + ldr r2, [pc, #60] @ (7cf80 ) │ │ │ │ + ldr r3, [pc, #48] @ (7cf78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7cf6a │ │ │ │ + bne.n 7cf6e │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7cf2c │ │ │ │ + b.n 7cf30 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7cf3e │ │ │ │ + b.n 7cf42 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7cf2c │ │ │ │ + b.n 7cf30 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007cf80 : │ │ │ │ +0007cf84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 7d01c │ │ │ │ + ldr.w ip, [pc, #140] @ 7d020 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (7d020 ) │ │ │ │ + ldr r2, [pc, #136] @ (7d024 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7d002 │ │ │ │ + blt.n 7d006 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7cfd2 │ │ │ │ + blt.n 7cfd6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7d00e │ │ │ │ - cbz r2, 7d00a │ │ │ │ + blt.n 7d012 │ │ │ │ + cbz r2, 7d00e │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7cfea │ │ │ │ + b.n 7cfee │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (7d024 ) │ │ │ │ + ldr r0, [pc, #72] @ (7d028 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (7d028 ) │ │ │ │ - ldr r3, [pc, #48] @ (7d020 ) │ │ │ │ + ldr r2, [pc, #60] @ (7d02c ) │ │ │ │ + ldr r3, [pc, #48] @ (7d024 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7d016 │ │ │ │ + bne.n 7d01a │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7cfd8 │ │ │ │ + b.n 7cfdc │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7cfea │ │ │ │ + b.n 7cfee │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7cfd8 │ │ │ │ + b.n 7cfdc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007d02c : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7d0dc ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7d0e0 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7d0e4 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 7d0be │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7d0a6 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 7d0ae │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7d0e8 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7d0ec ) │ │ │ │ - ldr r3, [pc, #76] @ (7d0e0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7d0d4 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 7d07c │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7d0d8 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7d08e │ │ │ │ - ldr r1, [pc, #48] @ (7d0f0 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7d062 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 7d07c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 7d07e │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r3, sp, #872 @ 0x368 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #776 @ 0x308 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007d0f4 : │ │ │ │ +0007d030 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (7d1a4 ) │ │ │ │ + ldr r4, [pc, #160] @ (7d0e0 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (7d1a8 ) │ │ │ │ + ldr r2, [pc, #160] @ (7d0e4 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (7d1ac ) │ │ │ │ + ldr r1, [pc, #148] @ (7d0e8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 7d186 │ │ │ │ + cbz r0, 7d0c2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7d16e │ │ │ │ + blt.n 7d0aa │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 7d176 │ │ │ │ + bge.n 7d0b2 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (7d1b0 ) │ │ │ │ + ldr r0, [pc, #104] @ (7d0ec ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (7d1b4 ) │ │ │ │ - ldr r3, [pc, #76] @ (7d1a8 ) │ │ │ │ + ldr r2, [pc, #92] @ (7d0f0 ) │ │ │ │ + ldr r3, [pc, #76] @ (7d0e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7d19c │ │ │ │ + bne.n 7d0d8 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 7d144 │ │ │ │ + b.n 7d080 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7d1a0 │ │ │ │ + cbnz r2, 7d0dc │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7d156 │ │ │ │ - ldr r1, [pc, #48] @ (7d1b8 ) │ │ │ │ + b.n 7d092 │ │ │ │ + ldr r1, [pc, #48] @ (7d0f4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7d12a │ │ │ │ + bne.n 7d066 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 7d144 │ │ │ │ + b.n 7d080 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 7d146 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + b.n 7d082 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, r0] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + strb r6, [r7, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 7d5a4 ) │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -0007d1bc : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #160] @ (7d26c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #160] @ (7d270 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7d228 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, 7d230 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #116] @ (7d274 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (7d278 ) │ │ │ │ - ldr r3, [pc, #92] @ (7d270 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7d266 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7d1fe │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ - cmp r1, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 7d246 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 7d1fe │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 7d25a │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7d1fe │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7d210 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r1, sp, #928 @ 0x3a0 │ │ │ │ + add r0, sp, #520 @ 0x208 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007d27c : │ │ │ │ +0007d0f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #3220] @ 7df24 │ │ │ │ - ldr.w r3, [pc, #3220] @ 7df28 │ │ │ │ + ldr.w r2, [pc, #3220] @ 7dda0 │ │ │ │ + ldr.w r3, [pc, #3220] @ 7dda4 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #3212] @ 7df2c │ │ │ │ + ldr.w r1, [pc, #3212] @ 7dda8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -33031,110 +32865,110 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3156] @ 7df30 │ │ │ │ + ldr.w r1, [pc, #3156] @ 7ddac │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3148] @ 7df34 │ │ │ │ + ldr.w r1, [pc, #3148] @ 7ddb0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ orr.w r9, sl, fp │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3132] @ 7df38 │ │ │ │ + ldr.w r1, [pc, #3132] @ 7ddb4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr.w r2, r7, r0 │ │ │ │ orrs.w r2, r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq.w 7d474 │ │ │ │ + beq.w 7d2f0 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - blt.w 7d480 │ │ │ │ + blt.w 7d2fc │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 7d488 │ │ │ │ + blt.w 7d304 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w 7d490 │ │ │ │ + blt.w 7d30c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w 7d498 │ │ │ │ + ble.w 7d314 │ │ │ │ ldrd r2, r3, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 7d4a0 │ │ │ │ - cbz r7, 7d368 │ │ │ │ + bne.w 7d31c │ │ │ │ + cbz r7, 7d1e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r6, r3 │ │ │ │ - bge.w 7de8a │ │ │ │ + bge.w 7dd06 │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.w 7d498 │ │ │ │ + bgt.w 7d314 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 7d4ca │ │ │ │ + ble.w 7d346 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7d5aa │ │ │ │ + bne.w 7d426 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 7d508 │ │ │ │ + blt.w 7d384 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 7d590 │ │ │ │ + ble.w 7d40c │ │ │ │ vmov s15, r2 │ │ │ │ vmov.f64 d6, #38 @ 0x41300000 11.0 │ │ │ │ vmov.f64 d5, #24 @ 0x40c00000 6.0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ vcvt.s32.f64 s12, d6 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 7d6e8 │ │ │ │ + beq.w 7d564 │ │ │ │ rsb r7, r3, r3, lsl #3 │ │ │ │ vmov r3, s12 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 7d884 │ │ │ │ - ldr.w r6, [pc, #2944] @ 7df3c │ │ │ │ + blt.w 7d700 │ │ │ │ + ldr.w r6, [pc, #2944] @ 7ddb8 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2940] @ 7df40 │ │ │ │ - ldr.w r1, [pc, #2940] @ 7df44 │ │ │ │ + ldr.w r2, [pc, #2940] @ 7ddbc │ │ │ │ + ldr.w r1, [pc, #2940] @ 7ddc0 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w sl, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r2 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2908] @ 7df48 │ │ │ │ + ldr.w r1, [pc, #2908] @ 7ddc4 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ @@ -33153,116 +32987,116 @@ │ │ │ │ it lt │ │ │ │ movlt r6, r1 │ │ │ │ vmov s15, r6 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r2, r3 │ │ │ │ vstr d7, [r1] │ │ │ │ - ble.n 7d4e6 │ │ │ │ + ble.n 7d362 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 7d5a2 │ │ │ │ + beq.w 7d41e │ │ │ │ movs r3, #12 │ │ │ │ mvn.w r2, #11 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr.w r0, [pc, #2824] @ 7df4c │ │ │ │ + ldr.w r0, [pc, #2824] @ 7ddc8 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #2808] @ 7df50 │ │ │ │ - ldr.w r3, [pc, #2764] @ 7df28 │ │ │ │ + ldr.w r2, [pc, #2808] @ 7ddcc │ │ │ │ + ldr.w r3, [pc, #2764] @ 7dda4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7e12e │ │ │ │ + bne.w 7dfaa │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 7d442 │ │ │ │ + b.n 7d2be │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d2f6 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d2f6 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d2f6 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d2f6 │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.n 7d498 │ │ │ │ + bgt.n 7d314 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 7d4ca │ │ │ │ + ble.n 7d346 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 7d4d2 │ │ │ │ + bne.n 7d34e │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.n 7d4e0 │ │ │ │ + bne.n 7d35c │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w 7d372 │ │ │ │ + beq.w 7d1ee │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r6, r1 │ │ │ │ it ge │ │ │ │ cmpge r1, r3 │ │ │ │ - ble.w 7d372 │ │ │ │ + ble.w 7d1ee │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7d47a │ │ │ │ + b.n 7d2f6 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, r3 │ │ │ │ - bgt.n 7d4ca │ │ │ │ + bgt.n 7d346 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w 7d372 │ │ │ │ + beq.w 7d1ee │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n 7d4ca │ │ │ │ - b.n 7d4b8 │ │ │ │ + blt.n 7d346 │ │ │ │ + b.n 7d334 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7d5aa │ │ │ │ + bne.n 7d426 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7d59e │ │ │ │ + beq.n 7d41a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7d59a │ │ │ │ + beq.n 7d416 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7d454 │ │ │ │ + b.n 7d2d0 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 7d590 │ │ │ │ + ble.n 7d40c │ │ │ │ vmov s15, r2 │ │ │ │ vmov.f64 d6, #38 @ 0x41300000 11.0 │ │ │ │ vmov.f64 d5, #24 @ 0x40c00000 6.0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ vcvt.s32.f64 s12, d6 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 7d5ae │ │ │ │ + beq.n 7d42a │ │ │ │ vmov r2, s12 │ │ │ │ rsb sl, r6, r6, lsl #3 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 7d82a │ │ │ │ - ldr.w r7, [pc, #2584] @ 7df54 │ │ │ │ + blt.w 7d6a6 │ │ │ │ + ldr.w r7, [pc, #2584] @ 7ddd0 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2580] @ 7df58 │ │ │ │ - ldr.w r1, [pc, #2580] @ 7df5c │ │ │ │ + ldr.w r2, [pc, #2580] @ 7ddd4 │ │ │ │ + ldr.w r1, [pc, #2580] @ 7ddd8 │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov fp, r2 │ │ │ │ @@ -33271,57 +33105,57 @@ │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #2540] @ 7df60 │ │ │ │ + ldr.w r1, [pc, #2540] @ 7dddc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mla r6, r0, r2, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r2, sl │ │ │ │ - b.n 7d410 │ │ │ │ + b.n 7d28c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r2, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 7d426 │ │ │ │ + b.n 7d2a2 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7d454 │ │ │ │ + b.n 7d2d0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7d454 │ │ │ │ + b.n 7d2d0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7d59e │ │ │ │ + beq.n 7d41a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7d442 │ │ │ │ + b.n 7d2be │ │ │ │ mul.w r3, r6, r6 │ │ │ │ vmov r2, s12 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ add.w r3, r3, r6, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 7d8e0 │ │ │ │ + blt.w 7d75c │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7d9f8 │ │ │ │ + bne.w 7d874 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 7dce0 │ │ │ │ + bne.w 7db5c │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 7d590 │ │ │ │ - ldr.w r3, [pc, #2436] @ 7df64 │ │ │ │ - ldr.w r2, [pc, #2436] @ 7df68 │ │ │ │ + beq.n 7d40c │ │ │ │ + ldr.w r3, [pc, #2436] @ 7dde0 │ │ │ │ + ldr.w r2, [pc, #2436] @ 7dde4 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #2436] @ 7df6c │ │ │ │ + ldr.w r1, [pc, #2436] @ 7dde8 │ │ │ │ mov sl, r3 │ │ │ │ add.w r9, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -33333,38 +33167,38 @@ │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ mov r2, fp │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ - ldr.w r1, [pc, #2388] @ 7df70 │ │ │ │ + ldr.w r1, [pc, #2388] @ 7ddec │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #2364] @ 7df74 │ │ │ │ + ldr.w r1, [pc, #2364] @ 7ddf0 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w r7, [pc, #2336] @ 7df78 │ │ │ │ - ldr.w r2, [pc, #2336] @ 7df7c │ │ │ │ + ldr.w r7, [pc, #2336] @ 7ddf4 │ │ │ │ + ldr.w r2, [pc, #2336] @ 7ddf8 │ │ │ │ add r7, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, sl │ │ │ │ @@ -33381,15 +33215,15 @@ │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #2276] @ 7df80 │ │ │ │ + ldr.w r2, [pc, #2276] @ 7ddfc │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -33412,77 +33246,77 @@ │ │ │ │ add r2, r0 │ │ │ │ add r2, r6 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ + b.n 7d2a2 │ │ │ │ mov r2, r3 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ vmov r3, s12 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 7d934 │ │ │ │ + blt.w 7d7b0 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7db00 │ │ │ │ + bne.w 7d97c │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 7dc00 │ │ │ │ + bne.w 7da7c │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 7d590 │ │ │ │ - ldr.w r3, [pc, #2152] @ 7df84 │ │ │ │ - ldr.w r2, [pc, #2152] @ 7df88 │ │ │ │ + beq.w 7d40c │ │ │ │ + ldr.w r3, [pc, #2152] @ 7de00 │ │ │ │ + ldr.w r2, [pc, #2152] @ 7de04 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #2152] @ 7df8c │ │ │ │ + ldr.w r1, [pc, #2152] @ 7de08 │ │ │ │ mov fp, r3 │ │ │ │ add.w sl, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r2 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2116] @ 7df90 │ │ │ │ + ldr.w r1, [pc, #2116] @ 7de0c │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r9, r6 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #2076] @ 7df94 │ │ │ │ + ldr.w r1, [pc, #2076] @ 7de10 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, fp │ │ │ │ blx 5fe70 │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w r7, [pc, #2048] @ 7df98 │ │ │ │ - ldr.w r2, [pc, #2048] @ 7df9c │ │ │ │ + ldr.w r7, [pc, #2048] @ 7de14 │ │ │ │ + ldr.w r2, [pc, #2048] @ 7de18 │ │ │ │ add r7, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, fp │ │ │ │ @@ -33500,15 +33334,15 @@ │ │ │ │ mov r0, fp │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1988] @ 7dfa0 │ │ │ │ + ldr.w r2, [pc, #1988] @ 7de1c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r6, r6, lsl #1 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -33532,20 +33366,20 @@ │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r2, r0 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ + b.n 7d2a2 │ │ │ │ add r3, r6 │ │ │ │ - ldr.w r0, [pc, #1908] @ 7dfa4 │ │ │ │ + ldr.w r0, [pc, #1908] @ 7de20 │ │ │ │ mov r9, r3 │ │ │ │ - ldr.w r2, [pc, #1908] @ 7dfa8 │ │ │ │ - ldr.w r1, [pc, #1908] @ 7dfac │ │ │ │ + ldr.w r2, [pc, #1908] @ 7de24 │ │ │ │ + ldr.w r1, [pc, #1908] @ 7de28 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ adds r7, r0, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -33566,20 +33400,20 @@ │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, r0 │ │ │ │ vmov s15, r6 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r0, [pc, #1832] @ 7dfb0 │ │ │ │ + b.n 7d2a2 │ │ │ │ + ldr.w r0, [pc, #1832] @ 7de2c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - ldr.w r2, [pc, #1832] @ 7dfb4 │ │ │ │ + ldr.w r2, [pc, #1832] @ 7de30 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r1, [pc, #1828] @ 7dfb8 │ │ │ │ + ldr.w r1, [pc, #1828] @ 7de34 │ │ │ │ add r6, r3 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ @@ -33601,85 +33435,85 @@ │ │ │ │ it lt │ │ │ │ movlt r6, r2 │ │ │ │ cmp r0, r6 │ │ │ │ it lt │ │ │ │ movlt r0, r6 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r0, [pc, #1752] @ 7dfbc │ │ │ │ + b.n 7d2a2 │ │ │ │ + ldr.w r0, [pc, #1752] @ 7de38 │ │ │ │ add r3, r6 │ │ │ │ - ldr.w r2, [pc, #1752] @ 7dfc0 │ │ │ │ + ldr.w r2, [pc, #1752] @ 7de3c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ - ldr.w r1, [pc, #1748] @ 7dfc4 │ │ │ │ + ldr.w r1, [pc, #1748] @ 7de40 │ │ │ │ add r0, pc │ │ │ │ add.w r9, r0, #4 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7dd96 │ │ │ │ + bne.w 7dc12 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 7e084 │ │ │ │ + bne.w 7df00 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 7e0e6 │ │ │ │ + bne.w 7df62 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r0, [pc, #1680] @ 7dfc8 │ │ │ │ + b.n 7d2a2 │ │ │ │ + ldr.w r0, [pc, #1680] @ 7de44 │ │ │ │ adds r2, r6, r2 │ │ │ │ - ldr.w r1, [pc, #1680] @ 7dfcc │ │ │ │ + ldr.w r1, [pc, #1680] @ 7de48 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r2, [pc, #1672] @ 7dfd0 │ │ │ │ + ldr.w r2, [pc, #1672] @ 7de4c │ │ │ │ adds r6, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ mla r0, r0, r2, r9 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7de32 │ │ │ │ + bne.w 7dcae │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 7de98 │ │ │ │ + bne.w 7dd14 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 7d928 │ │ │ │ + beq.n 7d7a4 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ - ldr.w r1, [pc, #1608] @ 7dfd4 │ │ │ │ + ldr.w r1, [pc, #1608] @ 7de50 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ - ldr.w r2, [pc, #1604] @ 7dfd8 │ │ │ │ + ldr.w r2, [pc, #1604] @ 7de54 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ mov sl, r1 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r7, r9 │ │ │ │ - ldr.w r2, [pc, #1584] @ 7dfdc │ │ │ │ + ldr.w r2, [pc, #1584] @ 7de58 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ cmp r9, r3 │ │ │ │ add r2, pc │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ mov r0, fp │ │ │ │ @@ -33702,19 +33536,19 @@ │ │ │ │ movlt r1, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r7, [pc, #1508] @ 7dfe0 │ │ │ │ + b.n 7d2a2 │ │ │ │ + ldr.w r7, [pc, #1508] @ 7de5c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1508] @ 7dfe4 │ │ │ │ - ldr.w r1, [pc, #1508] @ 7dfe8 │ │ │ │ + ldr.w sl, [pc, #1508] @ 7de60 │ │ │ │ + ldr.w r1, [pc, #1508] @ 7de64 │ │ │ │ add r7, pc │ │ │ │ add sl, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -33723,39 +33557,39 @@ │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #1464] @ 7dfec │ │ │ │ + ldr.w r1, [pc, #1464] @ 7de68 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #1440] @ 7dff0 │ │ │ │ + ldr.w r1, [pc, #1440] @ 7de6c │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w sl, [pc, #1412] @ 7dff4 │ │ │ │ - ldr.w r2, [pc, #1412] @ 7dff8 │ │ │ │ + ldr.w sl, [pc, #1412] @ 7de70 │ │ │ │ + ldr.w r2, [pc, #1412] @ 7de74 │ │ │ │ add sl, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ @@ -33773,15 +33607,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1352] @ 7dffc │ │ │ │ + ldr.w r2, [pc, #1352] @ 7de78 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -33804,70 +33638,70 @@ │ │ │ │ add r2, r6 │ │ │ │ add r2, r7 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7d426 │ │ │ │ - ldr.w r6, [pc, #1276] @ 7e000 │ │ │ │ + b.n 7d2a2 │ │ │ │ + ldr.w r6, [pc, #1276] @ 7de7c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1276] @ 7e004 │ │ │ │ - ldr.w r1, [pc, #1276] @ 7e008 │ │ │ │ + ldr.w sl, [pc, #1276] @ 7de80 │ │ │ │ + ldr.w r1, [pc, #1276] @ 7de84 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1244] @ 7e00c │ │ │ │ + ldr.w r1, [pc, #1244] @ 7de88 │ │ │ │ ldr.w r9, [r5] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r9, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r9, r3 │ │ │ │ - ldr.w r1, [pc, #1208] @ 7e010 │ │ │ │ + ldr.w r1, [pc, #1208] @ 7de8c │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, r9, lsl #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r9, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1172] @ 7e014 │ │ │ │ + ldr.w sl, [pc, #1172] @ 7de90 │ │ │ │ mla r3, r0, r3, r9 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add sl, pc │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ mov r1, sl │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1152] @ 7e018 │ │ │ │ + ldr.w r2, [pc, #1152] @ 7de94 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r9, r9, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -33876,15 +33710,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1112] @ 7e01c │ │ │ │ + ldr.w r2, [pc, #1112] @ 7de98 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -33901,70 +33735,70 @@ │ │ │ │ movlt r7, r1 │ │ │ │ cmp r7, r0 │ │ │ │ ite ge │ │ │ │ addge r1, r2, r7 │ │ │ │ addlt r1, r2, r0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r2, r7 │ │ │ │ - b.n 7d6d6 │ │ │ │ - ldr.w r6, [pc, #1052] @ 7e020 │ │ │ │ + b.n 7d552 │ │ │ │ + ldr.w r6, [pc, #1052] @ 7de9c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1052] @ 7e024 │ │ │ │ - ldr.w r1, [pc, #1052] @ 7e028 │ │ │ │ + ldr.w sl, [pc, #1052] @ 7dea0 │ │ │ │ + ldr.w r1, [pc, #1052] @ 7dea4 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #1020] @ (7e02c ) │ │ │ │ + ldr r1, [pc, #1020] @ (7dea8 ) │ │ │ │ ldr.w r9, [r5] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r9, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r9, r3 │ │ │ │ - ldr r1, [pc, #984] @ (7e030 ) │ │ │ │ + ldr r1, [pc, #984] @ (7deac ) │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, r9, lsl #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r9, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #952] @ 7e034 │ │ │ │ + ldr.w sl, [pc, #952] @ 7deb0 │ │ │ │ mla r3, r0, r3, r9 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add sl, pc │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ mov r1, sl │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #932] @ (7e038 ) │ │ │ │ + ldr r2, [pc, #932] @ (7deb4 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r9, r9, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -33973,31 +33807,31 @@ │ │ │ │ mov r1, sl │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #892] @ (7e03c ) │ │ │ │ + ldr r2, [pc, #892] @ (7deb8 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add.w r1, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mla r0, r0, r6, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r6, r2, r2, lsl #1 │ │ │ │ mul.w r2, r2, r2 │ │ │ │ - b.n 7dbe6 │ │ │ │ - ldr r7, [pc, #860] @ (7e040 ) │ │ │ │ + b.n 7da62 │ │ │ │ + ldr r7, [pc, #860] @ (7debc ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #860] @ 7e044 │ │ │ │ - ldr r1, [pc, #860] @ (7e048 ) │ │ │ │ + ldr.w sl, [pc, #860] @ 7dec0 │ │ │ │ + ldr r1, [pc, #860] @ (7dec4 ) │ │ │ │ add r7, pc │ │ │ │ add sl, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -34006,39 +33840,39 @@ │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #820] @ (7e04c ) │ │ │ │ + ldr r1, [pc, #820] @ (7dec8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r6, r3 │ │ │ │ - ldr r1, [pc, #800] @ (7e050 ) │ │ │ │ + ldr r1, [pc, #800] @ (7decc ) │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w sl, [pc, #772] @ 7e054 │ │ │ │ - ldr r2, [pc, #772] @ (7e058 ) │ │ │ │ + ldr.w sl, [pc, #772] @ 7ded0 │ │ │ │ + ldr r2, [pc, #772] @ (7ded4 ) │ │ │ │ add sl, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ @@ -34055,28 +33889,28 @@ │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #716] @ (7e05c ) │ │ │ │ + ldr r2, [pc, #716] @ (7ded8 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ - b.n 7d6a0 │ │ │ │ + b.n 7d51c │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #704] @ (7e060 ) │ │ │ │ + ldr r7, [pc, #704] @ (7dedc ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #692] @ (7e064 ) │ │ │ │ + ldr r2, [pc, #692] @ (7dee0 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ @@ -34084,15 +33918,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #656] @ (7e068 ) │ │ │ │ + ldr r2, [pc, #656] @ (7dee4 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w ip, [r5] │ │ │ │ @@ -34117,23 +33951,23 @@ │ │ │ │ addge r1, r1, r7 │ │ │ │ addlt r1, r1, r6 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7d426 │ │ │ │ + b.w 7d2a2 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r9, [pc, #560] @ 7e06c │ │ │ │ + ldr.w r9, [pc, #560] @ 7dee8 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r2, [pc, #552] @ (7e070 ) │ │ │ │ + ldr r2, [pc, #552] @ (7deec ) │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -34143,37 +33977,37 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r7, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #512] @ (7e074 ) │ │ │ │ + ldr r2, [pc, #512] @ (7def0 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 7ddec │ │ │ │ + b.n 7dc68 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 7d4be │ │ │ │ - b.w 7d4ca │ │ │ │ + bgt.w 7d33a │ │ │ │ + b.w 7d346 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r9, [pc, #468] @ 7e078 │ │ │ │ + ldr.w r9, [pc, #468] @ 7def4 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r2, [pc, #460] @ (7e07c ) │ │ │ │ + ldr r2, [pc, #460] @ (7def8 ) │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -34183,15 +34017,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r7, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #420] @ (7e080 ) │ │ │ │ + ldr r2, [pc, #420] @ (7defc ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ @@ -34213,291 +34047,813 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ cmp r1, r6 │ │ │ │ it lt │ │ │ │ movlt r1, r6 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7d426 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + b.w 7d2a2 │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #816 @ (adr r7, 7e260 ) │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #608 @ (adr r7, 7e194 ) │ │ │ │ + add r1, sp, #80 @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #568 @ (adr r7, 7e170 ) │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #512 @ (adr r7, 7e13c ) │ │ │ │ + add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc 0, cr0, [ip, #-384] @ 0xfffffe80 │ │ │ │ - add r5, pc, #968 @ (adr r5, 7e30c ) │ │ │ │ + cdp 0, 9, cr0, cr0, cr0, {3} │ │ │ │ + add r7, pc, #376 @ (adr r7, 7df38 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #688 @ (adr r7, 7e1f8 ) │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #328 @ (adr r7, 7e094 ) │ │ │ │ + add r0, sp, #792 @ 0x318 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, pc, #760 @ (adr r7, 7e248 ) │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xeb8c0060 │ │ │ │ - add r4, pc, #456 @ (adr r4, 7e124 ) │ │ │ │ + ldc 0, cr0, [r0, #-384] @ 0xfffffe80 │ │ │ │ + add r5, pc, #888 @ (adr r5, 7e150 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, pc, #112 @ (adr r6, 7dfd0 ) │ │ │ │ + add r7, pc, #512 @ (adr r7, 7dfdc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 7e2b4 ) │ │ │ │ + add r7, pc, #288 @ (adr r7, 7df00 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeaf00060 │ │ │ │ - add r3, pc, #816 @ (adr r3, 7e29c ) │ │ │ │ + ldcl 0, cr0, [r4], #-384 @ 0xfffffe80 │ │ │ │ + add r5, pc, #224 @ (adr r5, 7dec8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #488 @ (adr r5, 7e158 ) │ │ │ │ + add r6, pc, #888 @ (adr r6, 7e164 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #904 @ (adr r5, 7e2fc ) │ │ │ │ + add r7, pc, #248 @ (adr r7, 7dee8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #48 @ (adr r5, 7dfa8 ) │ │ │ │ + add r6, pc, #512 @ (adr r6, 7dff4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #288 @ (adr r5, 7e09c ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 7e088 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #224 @ (adr r4, 7e060 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 7e12c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #376 @ (adr r5, 7e0fc ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 7e0e8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xe9b40060 │ │ │ │ - add r2, pc, #576 @ (adr r2, 7e1cc ) │ │ │ │ + @ instruction: 0xeb380060 │ │ │ │ + add r3, pc, #1008 @ (adr r3, 7e1f8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #312 @ (adr r4, 7e0c8 ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 7e0f4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 7e204 ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 7e1f0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #816 @ (adr r3, 7e2c8 ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 7df14 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #32 @ (adr r4, 7dfbc ) │ │ │ │ + add r5, pc, #400 @ (adr r5, 7dfa8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 7e378 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 7e044 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #104 @ (adr r4, 7e00c ) │ │ │ │ + add r5, pc, #472 @ (adr r5, 7dff8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia.w r6, {r5, r6} │ │ │ │ - add r1, pc, #496 @ (adr r1, 7e19c ) │ │ │ │ + ands.w r0, sl, r0, asr #1 │ │ │ │ + add r2, pc, #928 @ (adr r2, 7e1c8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #40 @ (adr r3, 7dfd8 ) │ │ │ │ + add r4, pc, #504 @ (adr r4, 7e024 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strex r0, r0, [r6, #384] @ 0x180 │ │ │ │ - add r1, pc, #152 @ (adr r1, 7e050 ) │ │ │ │ + strd r0, r0, [sl, #384] @ 0x180 │ │ │ │ + add r2, pc, #584 @ (adr r2, 7e07c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #712 @ (adr r2, 7e284 ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 7ded0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7df84 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - add r0, pc, #776 @ (adr r0, 7e2cc ) │ │ │ │ + strd r0, r0, [r6, #-384]! @ 0x180 │ │ │ │ + add r2, pc, #184 @ (adr r2, 7def8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #312 @ (adr r2, 7e100 ) │ │ │ │ + add r3, pc, #776 @ (adr r3, 7e14c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7def0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - add r2, pc, #8 @ (adr r2, 7dfd8 ) │ │ │ │ + ldmdb r6, {r5, r6} │ │ │ │ + add r3, pc, #472 @ (adr r3, 7e024 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #440 @ (adr r0, 7e18c ) │ │ │ │ + add r1, pc, #872 @ (adr r1, 7e1b8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #64 @ (adr r2, 7e018 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 7e004 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #16 @ (adr r1, 7dfec ) │ │ │ │ + add r2, pc, #608 @ (adr r2, 7e0b8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, pc, #288 @ (adr r2, 7e100 ) │ │ │ │ + add r3, pc, #656 @ (adr r3, 7e0ec ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7dd80 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ + @ instruction: 0xe8520060 │ │ │ │ + add r1, pc, #128 @ (adr r1, 7dee4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #368 @ (adr r1, 7e15c ) │ │ │ │ + add r2, pc, #768 @ (adr r2, 7e168 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #808 @ (adr r1, 7e318 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 7df04 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #976 @ (adr r0, 7e3c4 ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 7e010 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #192 @ (adr r1, 7e0b8 ) │ │ │ │ + add r2, pc, #560 @ (adr r2, 7e0a4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #128 @ (adr r0, 7e07c ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 7e148 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #264 @ (adr r1, 7e108 ) │ │ │ │ + add r2, pc, #632 @ (adr r2, 7e0f4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7db90 │ │ │ │ + b.n 7dd14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ + add r0, pc, #96 @ (adr r0, 7dee4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #408 @ (adr r0, 7e1a4 ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 7e1d0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #744 @ (adr r0, 7e2f8 ) │ │ │ │ + add r2, pc, #88 @ (adr r2, 7dee4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + add r1, pc, #360 @ (adr r1, 7dff8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #104 @ (adr r0, 7e080 ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 7e06c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + add r0, pc, #584 @ (adr r0, 7e0e0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #200 @ (adr r0, 7e0e8 ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 7e0d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7d9b0 │ │ │ │ + b.n 7db34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #408] @ 0x198 │ │ │ │ + add r0, pc, #840 @ (adr r0, 7e1f0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ + add r1, pc, #96 @ (adr r1, 7df0c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ + add r0, pc, #376 @ (adr r0, 7e028 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + add r0, pc, #488 @ (adr r0, 7e09c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ + ldr r7, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + add r0, pc, #600 @ (adr r0, 7e114 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 7e818 │ │ │ │ + b.n 7d99c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r7, [sp, #880] @ 0x370 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ + add r0, pc, #272 @ (adr r0, 7dfdc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #264] @ 0x108 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r6, [sp, #512] @ 0x200 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #384] @ 0x180 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #164] @ (7e134 ) │ │ │ │ + ldr r7, [pc, #164] @ (7dfb0 ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #156] @ (7e138 ) │ │ │ │ + ldr r2, [pc, #156] @ (7dfb4 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #120] @ (7e13c ) │ │ │ │ + ldr r2, [pc, #120] @ (7dfb8 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ mla r6, r0, r6, r2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - b.n 7def8 │ │ │ │ + b.n 7dd74 │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #80] @ (7e140 ) │ │ │ │ + ldr r7, [pc, #80] @ (7dfbc ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #68] @ (7e144 ) │ │ │ │ + ldr r2, [pc, #68] @ (7dfc0 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ (7e148 ) │ │ │ │ + ldr r2, [pc, #32] @ (7dfc4 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ - b.n 7e0ca │ │ │ │ + b.n 7df46 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r3, [sp, #584] @ 0x248 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r4, [sp, #576] @ 0x240 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0007dfc8 : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #160] @ (7e078 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #160] @ (7e07c ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7e034 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r0, r0, #1 │ │ │ │ + cbz r0, 7e03c │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #116] @ (7e080 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #100] @ (7e084 ) │ │ │ │ + ldr r3, [pc, #92] @ (7e07c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7e072 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7e00a │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + lsrs r2, r0, #31 │ │ │ │ + cmp r1, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r2, r2, #1 │ │ │ │ + cbz r2, 7e052 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 7e00a │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 7e066 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 7e00a │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7e01c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ + strh r4, [r6, #8] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r3, [sp, #864] @ 0x360 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r0, [r6, #6] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0007e088 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (7e138 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (7e13c ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (7e140 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 7e11a │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7e102 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 7e10a │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (7e144 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (7e148 ) │ │ │ │ + ldr r3, [pc, #76] @ (7e13c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7e130 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 7e0d8 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 7e134 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7e0ea │ │ │ │ + ldr r1, [pc, #48] @ (7e14c ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7e0be │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 7e0d8 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 7e0da │ │ │ │ + strh r2, [r6, #2] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r6, ip │ │ │ │ + lsls r0, r4, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + strh r2, [r4, #0] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + │ │ │ │ +0007e150 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r5, [pc, #624] @ (7e3d4 ) │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + ldr r4, [pc, #624] @ (7e3d8 ) │ │ │ │ + mov r7, r0 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ + ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldrd r9, fp, [sp, #132] @ 0x84 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #76] @ 0x4c │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #596] @ (7e3dc ) │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r1, [sp, #28] │ │ │ │ + cbz r0, 7e1fe │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7e1c8 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7e278 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n 7e28a │ │ │ │ + mvn.w r3, #2 │ │ │ │ + str.w r3, [r8] │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 7e1d2 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #524] @ (7e3e0 ) │ │ │ │ + add r1, sp, #60 @ 0x3c │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #512] @ (7e3e4 ) │ │ │ │ + ldr r3, [pc, #496] @ (7e3d8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 7e3d0 │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #488] @ (7e3e8 ) │ │ │ │ + mov r0, r7 │ │ │ │ + strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ + cbz r0, 7e280 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7e1c8 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + blt.n 7e278 │ │ │ │ + cmp r1, r7 │ │ │ │ + bgt.n 7e1bc │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr.w lr, [r0] │ │ │ │ + cmp lr, r7 │ │ │ │ + mov r0, lr │ │ │ │ + it ge │ │ │ │ + movge r0, r7 │ │ │ │ + cmp r0, r1 │ │ │ │ + bgt.n 7e1bc │ │ │ │ + cmp.w lr, #0 │ │ │ │ + blt.n 7e2a4 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + mov ip, r1 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r0, ip │ │ │ │ + blt.w 7e3c8 │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r2, #1 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.n 7e2ac │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 7e2ac │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 7e1d2 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 7e1ce │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + str.w r3, [r8] │ │ │ │ + b.n 7e1c4 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr.w lr, [r1] │ │ │ │ + mov r1, r3 │ │ │ │ + cmp r3, lr │ │ │ │ + it ge │ │ │ │ + movge r1, lr │ │ │ │ + cmp r2, r1 │ │ │ │ + itt ge │ │ │ │ + movge r7, r2 │ │ │ │ + movge r1, r3 │ │ │ │ + bge.n 7e234 │ │ │ │ + b.n 7e1bc │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7e1ce │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7e1c4 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + adds r3, #1 │ │ │ │ + vstr d7, [r9] │ │ │ │ + sub.w r2, r2, r3, lsl #3 │ │ │ │ + cbz r6, 7e2f6 │ │ │ │ + cmp lr, r1 │ │ │ │ + ble.n 7e35c │ │ │ │ + cmp r1, #1 │ │ │ │ + bgt.n 7e39c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 7e34c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cbz r3, 7e2e6 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 7e1e2 │ │ │ │ + movs r2, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #16368 @ 0x3ff0 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + strd r2, r3, [r9] │ │ │ │ + b.n 7e1e2 │ │ │ │ + cmp r7, lr │ │ │ │ + bgt.n 7e37e │ │ │ │ + cmp r7, #1 │ │ │ │ + ble.n 7e2d0 │ │ │ │ + add.w r3, r2, r3, lsl #4 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + strd sl, r2, [sp] │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + ldr r2, [pc, #224] @ (7e3ec ) │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + subs r7, #1 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, sp, #68 @ 0x44 │ │ │ │ + strd r7, r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + blx 58db0 │ │ │ │ + vldr d7, [r9] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + vcvt.s32.f64 s14, d7 │ │ │ │ + vmov r0, s14 │ │ │ │ + cmp r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, r2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 7e1c4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r3, #1 │ │ │ │ + bne.n 7e2d6 │ │ │ │ + vmov s15, r0 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + vstr d7, [r9] │ │ │ │ + b.n 7e1e2 │ │ │ │ + ldr r1, [pc, #144] @ (7e3f0 ) │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, pc │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + blx 67710 │ │ │ │ + b.n 7e328 │ │ │ │ + ldr r1, [pc, #116] @ (7e3f4 ) │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, pc │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + b.n 7e324 │ │ │ │ + add.w r3, r2, r3, lsl #4 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + strd sl, r2, [sp] │ │ │ │ + subs r1, #1 │ │ │ │ + ldr r2, [pc, #76] @ (7e3f8 ) │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ + add r2, pc │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, sp, #68 @ 0x44 │ │ │ │ + blx 67710 │ │ │ │ + b.n 7e328 │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n 7e1ce │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldrb r0, [r5, #30] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #624] @ 0x270 │ │ │ │ + ldrb r2, [r5, #28] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ble.n 7e380 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ble.n 7e4e8 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ble.n 7e4a8 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ble.n 7e454 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +0007e3fc : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #152] @ (7e4a4 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #152] @ (7e4a8 ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 7e476 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n 7e46e │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + lsrs r2, r1, #31 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r2, r2, #1 │ │ │ │ + cbz r2, 7e47e │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + ldr r0, [pc, #100] @ (7e4ac ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #88] @ (7e4b0 ) │ │ │ │ + ldr r3, [pc, #76] @ (7e4a8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7e4a0 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 7e444 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7e444 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 7e494 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 7e444 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7e456 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldrb r0, [r0, #20] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007e14c : │ │ │ │ +0007e4b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #3208] @ 7edec │ │ │ │ + ldr.w r2, [pc, #3208] @ 7f154 │ │ │ │ mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #3204] @ 7edf0 │ │ │ │ + ldr.w r3, [pc, #3204] @ 7f158 │ │ │ │ add r2, pc │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ mov r6, r1 │ │ │ │ - ldr.w r9, [pc, #3200] @ 7edf4 │ │ │ │ - ldr.w r8, [pc, #3200] @ 7edf8 │ │ │ │ + ldr.w r9, [pc, #3200] @ 7f15c │ │ │ │ + ldr.w r8, [pc, #3200] @ 7f160 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r2, #0 │ │ │ │ ldr.w sl, [sp, #268] @ 0x10c │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr.w r3, [pc, #3180] @ 7edfc │ │ │ │ + ldr.w r3, [pc, #3180] @ 7f164 │ │ │ │ add r8, pc │ │ │ │ str r5, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str.w r2, [sl] │ │ │ │ @@ -34529,15 +34885,15 @@ │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ orr.w r2, fp, r5 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ - ldr.w r7, [pc, #3092] @ 7ee00 │ │ │ │ + ldr.w r7, [pc, #3092] @ 7f168 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -34556,102 +34912,102 @@ │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr.w r3, fp, r5 │ │ │ │ strd r5, r0, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [r2] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ orrs r3, r2 │ │ │ │ - beq.n 7e24e │ │ │ │ + beq.n 7e5b6 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ orr.w r3, r8, r0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r6, r5 │ │ │ │ orrs r6, r1 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ orrs r3, r6 │ │ │ │ - bne.n 7e28e │ │ │ │ + bne.n 7e5f6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e5bc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #2984] @ 7ee04 │ │ │ │ + ldr.w r0, [pc, #2984] @ 7f16c │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #2972] @ 7ee08 │ │ │ │ - ldr.w r3, [pc, #2944] @ 7edf0 │ │ │ │ + ldr.w r2, [pc, #2972] @ 7f170 │ │ │ │ + ldr.w r3, [pc, #2944] @ 7f158 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7ede6 │ │ │ │ + bne.w 7f14e │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8-d13} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs.w r0, r8, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ subs.w ip, fp, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ tst.w r0, ip │ │ │ │ str.w ip, [sp, #108] @ 0x6c │ │ │ │ - bne.n 7e246 │ │ │ │ + bne.n 7e5ae │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7e396 │ │ │ │ + blt.n 7e6fe │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 7e39e │ │ │ │ + blt.n 7e706 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ mov r7, r1 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - blt.w 7e85a │ │ │ │ + blt.w 7ebc2 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 7e93c │ │ │ │ + ble.w 7eca4 │ │ │ │ subs.w ip, r2, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #112] @ 0x70 │ │ │ │ mov r7, ip │ │ │ │ cmp r1, r3 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ andgt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7e93c │ │ │ │ + bne.w 7eca4 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 7eae4 │ │ │ │ + ble.w 7ee4c │ │ │ │ subs.w ip, r5, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #116] @ 0x74 │ │ │ │ mov r7, ip │ │ │ │ cmp r0, r3 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ andgt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7eae4 │ │ │ │ + bne.w 7ee4c │ │ │ │ ldrd r7, r6, [sp, #92] @ 0x5c │ │ │ │ cmp r7, r6 │ │ │ │ it ge │ │ │ │ movge r7, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ subs.w ip, r7, #0 │ │ │ │ @@ -34660,70 +35016,70 @@ │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, ip │ │ │ │ cmp r3, r2 │ │ │ │ ite ge │ │ │ │ movge r7, #0 │ │ │ │ andlt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 7eae4 │ │ │ │ + bne.w 7ee4c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7e938 │ │ │ │ + bne.w 7eca0 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 7e3ce │ │ │ │ + blt.n 7e736 │ │ │ │ cmp r2, #0 │ │ │ │ - bgt.w 7e53e │ │ │ │ + bgt.w 7e8a6 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r1 │ │ │ │ vstr d7, [r2] │ │ │ │ - ble.n 7e3a6 │ │ │ │ + ble.n 7e70e │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #12 │ │ │ │ movne r3, #13 │ │ │ │ strne.w r2, [sl] │ │ │ │ - bne.w 7e258 │ │ │ │ + bne.w 7e5c0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7e938 │ │ │ │ + bne.w 7eca0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7e26a │ │ │ │ + b.n 7e5d2 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e5bc │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e5bc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7e938 │ │ │ │ + bne.w 7eca0 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 7e392 │ │ │ │ + beq.n 7e6fa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 7e53a │ │ │ │ + beq.w 7e8a2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7e26a │ │ │ │ + b.n 7e5d2 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 7e362 │ │ │ │ - ldr.w r7, [pc, #2616] @ 7ee0c │ │ │ │ + ble.n 7e6ca │ │ │ │ + ldr.w r7, [pc, #2616] @ 7f174 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add r6, sp, #128 @ 0x80 │ │ │ │ - ldr.w r3, [pc, #2608] @ 7ee10 │ │ │ │ + ldr.w r3, [pc, #2608] @ 7f178 │ │ │ │ add r7, pc │ │ │ │ - ldr.w r1, [pc, #2608] @ 7ee14 │ │ │ │ + ldr.w r1, [pc, #2608] @ 7f17c │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ @@ -34775,30 +35131,30 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ vldr d11, [sp, #128] @ 0x80 │ │ │ │ blx 5e4f8 │ │ │ │ - ldr.w ip, [pc, #2456] @ 7ee18 │ │ │ │ + ldr.w ip, [pc, #2456] @ 7f180 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, ip │ │ │ │ mov r3, r2 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w ip, [sp, #84] @ 0x54 │ │ │ │ vldr d9, [sp, #128] @ 0x80 │ │ │ │ blx 5e8a4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ - ldr.w r0, [pc, #2420] @ 7ee1c │ │ │ │ + ldr.w r0, [pc, #2420] @ 7f184 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r2 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ str r7, [sp, #20] │ │ │ │ @@ -34807,34 +35163,34 @@ │ │ │ │ vldr d10, [sp, #128] @ 0x80 │ │ │ │ blx 5e8a4 │ │ │ │ vldr d13, [sp, #128] @ 0x80 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vcvt.s32.f64 s26, d13 │ │ │ │ cmp ip, r3 │ │ │ │ - blt.w 7e764 │ │ │ │ + blt.w 7eacc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ vcvt.s32.f64 s16, d8 │ │ │ │ vcvt.s32.f64 s18, d9 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 7e712 │ │ │ │ + beq.w 7ea7a │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vmov r0, s16 │ │ │ │ vmov r6, s18 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add.w r7, r3, r3, lsl #1 │ │ │ │ add r0, r3 │ │ │ │ add r6, r7 │ │ │ │ cmp r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, r0 │ │ │ │ orrs.w r2, r2, fp │ │ │ │ - beq.n 7e51c │ │ │ │ + beq.n 7e884 │ │ │ │ vmov r2, s26 │ │ │ │ add r7, r2 │ │ │ │ cmp r6, r7 │ │ │ │ it lt │ │ │ │ movlt r6, r7 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -34844,22 +35200,22 @@ │ │ │ │ movlt r0, r3 │ │ │ │ cmp r0, r6 │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r0, r6 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e6d2 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7e26a │ │ │ │ - ldr.w r7, [pc, #2272] @ 7ee20 │ │ │ │ + b.n 7e5d2 │ │ │ │ + ldr.w r7, [pc, #2272] @ 7f188 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ - ldr.w r3, [pc, #2268] @ 7ee24 │ │ │ │ + ldr.w r3, [pc, #2268] @ 7f18c │ │ │ │ add r6, sp, #128 @ 0x80 │ │ │ │ - ldr.w r1, [pc, #2268] @ 7ee28 │ │ │ │ + ldr.w r1, [pc, #2268] @ 7f190 │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -34917,15 +35273,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ vldr d11, [sp, #128] @ 0x80 │ │ │ │ blx 5e4f8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #2104] @ 7ee2c │ │ │ │ + ldr.w r0, [pc, #2104] @ 7f194 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -34933,15 +35289,15 @@ │ │ │ │ blx 5e8a4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #2068] @ 7ee30 │ │ │ │ + ldr.w r1, [pc, #2068] @ 7f198 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ @@ -34949,54 +35305,54 @@ │ │ │ │ blx 5e8a4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ vcvt.s32.f64 s24, d12 │ │ │ │ vldr d7, [sp, #128] @ 0x80 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp ip, r1 │ │ │ │ - blt.w 7e7e0 │ │ │ │ + blt.w 7eb48 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ vcvt.s32.f64 s16, d8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ vcvt.s32.f64 s18, d9 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ subs r3, r6, #0 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ - cbz r7, 7e692 │ │ │ │ + cbz r7, 7e9fa │ │ │ │ ldr r7, [r4, #0] │ │ │ │ vmov r0, s16 │ │ │ │ vmov r6, s18 │ │ │ │ add.w ip, r7, r7, lsl #1 │ │ │ │ add r0, r7 │ │ │ │ add r6, ip │ │ │ │ cmp r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, r0 │ │ │ │ orrs.w r3, r3, r8 │ │ │ │ - beq.n 7e68c │ │ │ │ + beq.n 7e9f4 │ │ │ │ vmov r3, s24 │ │ │ │ add ip, r3 │ │ │ │ cmp r6, ip │ │ │ │ it lt │ │ │ │ movlt r6, ip │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ lsls r3, r7, #2 │ │ │ │ - b.n 7e520 │ │ │ │ + b.n 7e888 │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ vcvt.s32.f64 s20, d10 │ │ │ │ subs.w lr, r2, #0 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ it ne │ │ │ │ movne.w lr, #1 │ │ │ │ tst.w r2, lr │ │ │ │ vmov r7, s15 │ │ │ │ - beq.w 7e862 │ │ │ │ + beq.w 7ebca │ │ │ │ vmov lr, s16 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ vmov r6, s18 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vmov r5, s20 │ │ │ │ add.w r3, r0, r0, lsl #1 │ │ │ │ add lr, r0 │ │ │ │ @@ -35027,25 +35383,25 @@ │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ cmp r2, r8 │ │ │ │ it lt │ │ │ │ movlt r2, r8 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e6d2 │ │ │ │ vcvt.s32.f64 s15, d10 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ vcvt.s32.f64 s22, d11 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ vmov r7, s15 │ │ │ │ - beq.w 7e8d8 │ │ │ │ + beq.w 7ec40 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov lr, s16 │ │ │ │ vmov r6, s18 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ vmov r5, s22 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add lr, r0 │ │ │ │ @@ -35058,15 +35414,15 @@ │ │ │ │ movlt lr, r2 │ │ │ │ mul.w r8, r0, r0 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ mla r2, r0, ip, r8 │ │ │ │ add r2, r0 │ │ │ │ - b.n 7e6e6 │ │ │ │ + b.n 7ea4e │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ strd r6, r2, [sp, #16] │ │ │ │ @@ -35080,20 +35436,20 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add.w fp, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orrs.w r2, r2, r8 │ │ │ │ - bne.w 7ea0a │ │ │ │ + bne.w 7ed72 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 7e9c6 │ │ │ │ + bne.w 7ed2e │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ - cbnz r2, 7e7bc │ │ │ │ + cbnz r2, 7eb24 │ │ │ │ vmov r2, s26 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ @@ -35106,15 +35462,15 @@ │ │ │ │ movlt r2, r3 │ │ │ │ cmp r2, fp │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r2, fp │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e6d2 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r6, r3, [sp, #16] │ │ │ │ @@ -35127,20 +35483,20 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ vcvt.s32.f64 s14, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ orrs.w r2, r2, fp │ │ │ │ vmov r8, s14 │ │ │ │ add r8, r3 │ │ │ │ - bne.w 7e944 │ │ │ │ + bne.w 7ecac │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 7e982 │ │ │ │ + bne.w 7ecea │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - cbnz r2, 7e834 │ │ │ │ + cbnz r2, 7eb9c │ │ │ │ vmov r2, s24 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ @@ -35154,20 +35510,20 @@ │ │ │ │ movlt r2, r3 │ │ │ │ cmp r2, r8 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r2, r8 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e6d2 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e5bc │ │ │ │ tst r3, r2 │ │ │ │ - beq.w 7eaa6 │ │ │ │ + beq.w 7ee0e │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w r8, [r4] │ │ │ │ vmov r6, s20 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ vmov r2, s18 │ │ │ │ add.w lr, r8, r8, lsl #1 │ │ │ │ add r3, r8 │ │ │ │ @@ -35204,19 +35560,19 @@ │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e6d2 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ tst r2, r0 │ │ │ │ - beq.w 7ea48 │ │ │ │ + beq.w 7edb0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r5, s22 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ ldr.w r8, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ add r5, r8 │ │ │ │ @@ -35241,20 +35597,20 @@ │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ add.w r3, ip, lr │ │ │ │ cmp r3, r6 │ │ │ │ add r2, r8 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ - b.n 7e8b8 │ │ │ │ + b.n 7ec20 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7e258 │ │ │ │ + b.n 7e5c0 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 7e254 │ │ │ │ + b.n 7e5bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -35270,22 +35626,22 @@ │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ - b.n 7e81c │ │ │ │ + b.n 7eb84 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #1192] @ 7ee34 │ │ │ │ + ldr.w r3, [pc, #1192] @ 7f19c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ - ldr.w r0, [pc, #1188] @ 7ee38 │ │ │ │ + ldr.w r0, [pc, #1188] @ 7f1a0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ @@ -35296,22 +35652,22 @@ │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ - b.n 7e824 │ │ │ │ + b.n 7eb8c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr.w r3, [pc, #1132] @ 7ee3c │ │ │ │ + ldr.w r3, [pc, #1132] @ 7f1a4 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - ldr.w r0, [pc, #1128] @ 7ee40 │ │ │ │ + ldr.w r0, [pc, #1128] @ 7f1a8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -35322,15 +35678,15 @@ │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 7e7ac │ │ │ │ + b.n 7eb14 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -35346,18 +35702,18 @@ │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 7e7a4 │ │ │ │ + b.n 7eb0c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ tst r3, r2 │ │ │ │ - beq.w 7eb5c │ │ │ │ + beq.w 7eec4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r8, s16 │ │ │ │ vmov r2, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [r3, #0] │ │ │ │ add r8, r6 │ │ │ │ add.w r0, r6, r6, lsl #1 │ │ │ │ @@ -35384,21 +35740,21 @@ │ │ │ │ addge lr, r7 │ │ │ │ addlt lr, r8 │ │ │ │ cmp lr, r3 │ │ │ │ it lt │ │ │ │ movlt lr, r3 │ │ │ │ vmov s15, lr │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e6d2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ subs.w r8, r2, #0 │ │ │ │ it ne │ │ │ │ movne.w r8, #1 │ │ │ │ tst.w lr, r8 │ │ │ │ - beq.n 7eaee │ │ │ │ + beq.n 7ee56 │ │ │ │ vmov r8, s16 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ vmov r2, s18 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ add r8, r6 │ │ │ │ add ip, r3 │ │ │ │ @@ -35408,21 +35764,21 @@ │ │ │ │ movlt r8, r0 │ │ │ │ cmp r0, ip │ │ │ │ add r7, r3 │ │ │ │ mov r3, r0 │ │ │ │ vmov r0, s20 │ │ │ │ it lt │ │ │ │ movlt r3, ip │ │ │ │ - b.n 7ea7c │ │ │ │ + b.n 7ede4 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.w 7e254 │ │ │ │ + b.w 7e5bc │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ tst.w r2, r8 │ │ │ │ - beq.n 7eba0 │ │ │ │ + beq.n 7ef08 │ │ │ │ ldr.w lr, [r4] │ │ │ │ vmov r3, s16 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ vmov r6, s18 │ │ │ │ mov.w r8, lr, lsl #1 │ │ │ │ mov r0, r5 │ │ │ │ add.w r2, r8, lr │ │ │ │ @@ -35455,19 +35811,19 @@ │ │ │ │ movlt r2, r0 │ │ │ │ mla r2, lr, r8, r2 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.n 7e36a │ │ │ │ + b.n 7e6d2 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ tst r2, r0 │ │ │ │ - beq.n 7ec10 │ │ │ │ + beq.n 7ef78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r6, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr.w lr, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r8, lr, lsl #1 │ │ │ │ @@ -35481,17 +35837,17 @@ │ │ │ │ cmp r3, r5 │ │ │ │ add r7, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r5 │ │ │ │ vmov r5, s26 │ │ │ │ vmov ip, s22 │ │ │ │ add r2, r5 │ │ │ │ - b.n 7eb2e │ │ │ │ + b.n 7ee96 │ │ │ │ tst.w r3, r8 │ │ │ │ - beq.n 7ec4e │ │ │ │ + beq.n 7efb6 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ vmov r2, s18 │ │ │ │ add.w r8, lr, lr, lsl #1 │ │ │ │ mov r6, r0 │ │ │ │ add r3, lr │ │ │ │ @@ -35524,18 +35880,18 @@ │ │ │ │ addge.w r2, lr, r0 │ │ │ │ addlt.w r2, lr, r6 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e6d2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ tst r2, r0 │ │ │ │ - beq.n 7ecbc │ │ │ │ + beq.n 7f024 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r2, s18 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr.w lr, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ mov r6, r0 │ │ │ │ add.w r8, lr, lr, lsl #1 │ │ │ │ @@ -35548,23 +35904,23 @@ │ │ │ │ add.w r3, ip, r8 │ │ │ │ cmp r3, r0 │ │ │ │ vmov ip, s22 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ vmov r0, s26 │ │ │ │ add r0, r8 │ │ │ │ - b.n 7ebda │ │ │ │ + b.n 7ef42 │ │ │ │ vcvt.s32.f64 s15, d11 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ subs r0, r2, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ tst.w lr, r0 │ │ │ │ vmov r2, s15 │ │ │ │ - beq.n 7ed24 │ │ │ │ + beq.n 7f08c │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r2, lr │ │ │ │ add.w r6, lr, lr, lsl #1 │ │ │ │ add r3, lr │ │ │ │ mul.w lr, lr, lr │ │ │ │ @@ -35590,20 +35946,20 @@ │ │ │ │ it lt │ │ │ │ movlt r3, ip │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e6d2 │ │ │ │ vcvt.s32.f64 s15, d12 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ tst r3, r2 │ │ │ │ vmov r8, s15 │ │ │ │ - beq.n 7ed92 │ │ │ │ + beq.n 7f0fa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r6, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr.w lr, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ add r8, lr │ │ │ │ add.w r2, lr, lr, lsl #1 │ │ │ │ @@ -35629,20 +35985,20 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r5 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e6d2 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w 7ee44 │ │ │ │ + beq.w 7f1ac │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 7ee44 │ │ │ │ + beq.w 7f1ac │ │ │ │ vmov r3, s16 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r2, r6 │ │ │ │ add.w lr, r6, r6, lsl #1 │ │ │ │ add r3, r6 │ │ │ │ add r7, lr │ │ │ │ @@ -35674,21 +36030,21 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ mla r2, r6, r0, r2 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e6d2 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 7eeb2 │ │ │ │ + beq.w 7f21a │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 7eeb2 │ │ │ │ + beq.w 7f21a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r2, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [r3, #0] │ │ │ │ vmov r3, s16 │ │ │ │ add r8, r6 │ │ │ │ add.w lr, r6, r6, lsl #1 │ │ │ │ @@ -35709,65 +36065,65 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ mov r0, r3 │ │ │ │ add.w r3, ip, lr │ │ │ │ cmp r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, r5 │ │ │ │ - b.n 7ed72 │ │ │ │ + b.n 7f0da │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r7, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #888] @ 0x378 │ │ │ │ + str r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ + str r6, [sp, #256] @ 0x100 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bgt.n 7ee08 │ │ │ │ + bls.n 7f0a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r2, r1 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + str r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 7ed40 │ │ │ │ + bhi.n 7f1e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #584] @ 0x248 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r1, [sp, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 7eec8 │ │ │ │ + bcc.n 7f168 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldrh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 7ee48 │ │ │ │ + bcc.n 7f0e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #688] @ 0x2b0 │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7ef04 │ │ │ │ + beq.n 7f26c │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 7ef04 │ │ │ │ + beq.n 7f26c │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r2, lr │ │ │ │ add.w r8, lr, lr, lsl #1 │ │ │ │ add r3, lr │ │ │ │ add r7, r8 │ │ │ │ @@ -35799,19 +36155,19 @@ │ │ │ │ addge.w r2, lr, r8 │ │ │ │ addlt.w r2, lr, r0 │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e6d2 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cbz r3, 7ef04 │ │ │ │ + cbz r3, 7f26c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - cbz r3, 7ef04 │ │ │ │ + cbz r3, 7f26c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmov r2, s18 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr.w lr, [r3] │ │ │ │ vmov r3, s16 │ │ │ │ add r8, lr │ │ │ │ add r3, lr │ │ │ │ @@ -35834,396 +36190,42 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ cmp r5, ip │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, ip │ │ │ │ - b.n 7ee92 │ │ │ │ + b.n 7f1fa │ │ │ │ movs r3, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - b.w 7e36a │ │ │ │ + b.w 7e6d2 │ │ │ │ nop │ │ │ │ │ │ │ │ -0007ef10 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #624] @ (7f194 ) │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #624] @ (7f198 ) │ │ │ │ - mov r7, r0 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldrd r9, fp, [sp, #132] @ 0x84 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #76] @ 0x4c │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #596] @ (7f19c ) │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r1, [sp, #28] │ │ │ │ - cbz r0, 7efbe │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7ef88 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7f038 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n 7f04a │ │ │ │ - mvn.w r3, #2 │ │ │ │ - str.w r3, [r8] │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 7ef92 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #524] @ (7f1a0 ) │ │ │ │ - add r1, sp, #60 @ 0x3c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #512] @ (7f1a4 ) │ │ │ │ - ldr r3, [pc, #496] @ (7f198 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 7f190 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #488] @ (7f1a8 ) │ │ │ │ - mov r0, r7 │ │ │ │ - strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - cbz r0, 7f040 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7ef88 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - blt.n 7f038 │ │ │ │ - cmp r1, r7 │ │ │ │ - bgt.n 7ef7c │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr.w lr, [r0] │ │ │ │ - cmp lr, r7 │ │ │ │ - mov r0, lr │ │ │ │ - it ge │ │ │ │ - movge r0, r7 │ │ │ │ - cmp r0, r1 │ │ │ │ - bgt.n 7ef7c │ │ │ │ - cmp.w lr, #0 │ │ │ │ - blt.n 7f064 │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - mov ip, r1 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r0, ip │ │ │ │ - blt.w 7f188 │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r2, #1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - mov r0, r2 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.n 7f06c │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 7f06c │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 7ef92 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 7ef8e │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - str.w r3, [r8] │ │ │ │ - b.n 7ef84 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr.w lr, [r1] │ │ │ │ - mov r1, r3 │ │ │ │ - cmp r3, lr │ │ │ │ - it ge │ │ │ │ - movge r1, lr │ │ │ │ - cmp r2, r1 │ │ │ │ - itt ge │ │ │ │ - movge r7, r2 │ │ │ │ - movge r1, r3 │ │ │ │ - bge.n 7eff4 │ │ │ │ - b.n 7ef7c │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7ef8e │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 7ef84 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - adds r3, #1 │ │ │ │ - vstr d7, [r9] │ │ │ │ - sub.w r2, r2, r3, lsl #3 │ │ │ │ - cbz r6, 7f0b6 │ │ │ │ - cmp lr, r1 │ │ │ │ - ble.n 7f11c │ │ │ │ - cmp r1, #1 │ │ │ │ - bgt.n 7f15c │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 7f10c │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7f0a6 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 7efa2 │ │ │ │ - movs r2, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #16368 @ 0x3ff0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - strd r2, r3, [r9] │ │ │ │ - b.n 7efa2 │ │ │ │ - cmp r7, lr │ │ │ │ - bgt.n 7f13e │ │ │ │ - cmp r7, #1 │ │ │ │ - ble.n 7f090 │ │ │ │ - add.w r3, r2, r3, lsl #4 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - strd sl, r2, [sp] │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #224] @ (7f1ac ) │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - subs r7, #1 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r2, sp, #68 @ 0x44 │ │ │ │ - strd r7, r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - blx 58db0 │ │ │ │ - vldr d7, [r9] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vmov r0, s14 │ │ │ │ - cmp r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 7ef84 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r3, #1 │ │ │ │ - bne.n 7f096 │ │ │ │ - vmov s15, r0 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vstr d7, [r9] │ │ │ │ - b.n 7efa2 │ │ │ │ - ldr r1, [pc, #144] @ (7f1b0 ) │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - blx 67710 │ │ │ │ - b.n 7f0e8 │ │ │ │ - ldr r1, [pc, #116] @ (7f1b4 ) │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - b.n 7f0e4 │ │ │ │ - add.w r3, r2, r3, lsl #4 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - strd sl, r2, [sp] │ │ │ │ - subs r1, #1 │ │ │ │ - ldr r2, [pc, #76] @ (7f1b8 ) │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ - add r2, pc │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r2, sp, #68 @ 0x44 │ │ │ │ - blx 67710 │ │ │ │ - b.n 7f0e8 │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n 7ef8e │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - strb r0, [r5, #7] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrh r0, [r1, #26] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - beq.n 7f1d0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldmia r7, {r1, r6, r7} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007f1bc : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (7f264 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (7f268 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 7f236 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n 7f22e │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - lsrs r2, r1, #31 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 7f23e │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - ldr r0, [pc, #100] @ (7f26c ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (7f270 ) │ │ │ │ - ldr r3, [pc, #76] @ (7f268 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7f260 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 7f204 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7f204 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 7f254 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 7f204 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7f216 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r6, [r6, #108] @ 0x6c │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007f274 : │ │ │ │ +0007f278 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #268] @ (7f394 ) │ │ │ │ - ldr r3, [pc, #268] @ (7f398 ) │ │ │ │ + ldr r2, [pc, #268] @ (7f398 ) │ │ │ │ + ldr r3, [pc, #268] @ (7f39c ) │ │ │ │ sub sp, #24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #264] @ (7f39c ) │ │ │ │ + ldr r0, [pc, #264] @ (7f3a0 ) │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #260] @ (7f3a0 ) │ │ │ │ + ldr r2, [pc, #260] @ (7f3a4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #248] @ (7f3a4 ) │ │ │ │ + ldr r1, [pc, #248] @ (7f3a8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ @@ -36238,122 +36240,122 @@ │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7f338 │ │ │ │ + blt.n 7f33c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 7f330 │ │ │ │ + bgt.n 7f334 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ lsrs r1, r0, #31 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 7f340 │ │ │ │ + cbz r1, 7f344 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #160] @ (7f3a8 ) │ │ │ │ + ldr r0, [pc, #160] @ (7f3ac ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #148] @ (7f3ac ) │ │ │ │ - ldr r3, [pc, #124] @ (7f398 ) │ │ │ │ + ldr r2, [pc, #148] @ (7f3b0 ) │ │ │ │ + ldr r3, [pc, #124] @ (7f39c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7f38e │ │ │ │ + bne.n 7f392 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7f304 │ │ │ │ + b.n 7f308 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7f304 │ │ │ │ + b.n 7f308 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r2, r1 │ │ │ │ - bgt.n 7f368 │ │ │ │ + bgt.n 7f36c │ │ │ │ cmp r2, r4 │ │ │ │ - bgt.n 7f370 │ │ │ │ + bgt.n 7f374 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7f38a │ │ │ │ + cbnz r2, 7f38e │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7f316 │ │ │ │ + bne.n 7f31a │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7f316 │ │ │ │ + b.n 7f31a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7f304 │ │ │ │ + b.n 7f308 │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 7f37e │ │ │ │ + beq.n 7f382 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7f306 │ │ │ │ + b.n 7f30a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7f316 │ │ │ │ + beq.n 7f31a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7f306 │ │ │ │ + b.n 7f30a │ │ │ │ negs r3, r2 │ │ │ │ - b.n 7f306 │ │ │ │ + b.n 7f30a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r2, #56] @ 0x38 │ │ │ │ + strh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r4, [r4, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r6, #6] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -0007f3b0 : │ │ │ │ +0007f3b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #280] @ (7f4dc ) │ │ │ │ - ldr r3, [pc, #280] @ (7f4e0 ) │ │ │ │ + ldr r2, [pc, #280] @ (7f4e0 ) │ │ │ │ + ldr r3, [pc, #280] @ (7f4e4 ) │ │ │ │ sub sp, #24 │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #276] @ (7f4e4 ) │ │ │ │ + ldr r0, [pc, #276] @ (7f4e8 ) │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #272] @ (7f4e8 ) │ │ │ │ + ldr r2, [pc, #272] @ (7f4ec ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r6, [sp] │ │ │ │ - ldr r1, [pc, #260] @ (7f4ec ) │ │ │ │ + ldr r1, [pc, #260] @ (7f4f0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ @@ -36369,599 +36371,449 @@ │ │ │ │ movlt r4, #1 │ │ │ │ ldr.w r5, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r4, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r8] │ │ │ │ - blt.n 7f466 │ │ │ │ + blt.n 7f46a │ │ │ │ lsrs r1, r3, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it gt │ │ │ │ orrgt.w r1, r1, #1 │ │ │ │ - cbz r1, 7f46e │ │ │ │ + cbz r1, 7f472 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #176] @ (7f4f0 ) │ │ │ │ + ldr r0, [pc, #176] @ (7f4f4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #164] @ (7f4f4 ) │ │ │ │ - ldr r3, [pc, #144] @ (7f4e0 ) │ │ │ │ + ldr r2, [pc, #164] @ (7f4f8 ) │ │ │ │ + ldr r3, [pc, #144] @ (7f4e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7f4d8 │ │ │ │ + bne.n 7f4dc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7f43a │ │ │ │ + b.n 7f43e │ │ │ │ ldr r0, [r6, #0] │ │ │ │ lsrs r1, r0, #31 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, 7f484 │ │ │ │ + cbz r1, 7f488 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7f43a │ │ │ │ + b.n 7f43e │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r1, [r9] │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.n 7f4b2 │ │ │ │ + blt.n 7f4b6 │ │ │ │ cmp r4, r5 │ │ │ │ - bgt.n 7f4ba │ │ │ │ + bgt.n 7f4be │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 7f4d4 │ │ │ │ + cbnz r2, 7f4d8 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7f44c │ │ │ │ + bne.n 7f450 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r8] │ │ │ │ - b.n 7f44c │ │ │ │ + b.n 7f450 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7f43a │ │ │ │ + b.n 7f43e │ │ │ │ adds r5, #1 │ │ │ │ - beq.n 7f4c8 │ │ │ │ + beq.n 7f4cc │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7f43c │ │ │ │ + b.n 7f440 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7f44c │ │ │ │ + beq.n 7f450 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7f43c │ │ │ │ + b.n 7f440 │ │ │ │ negs r3, r2 │ │ │ │ - b.n 7f43c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r4} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r1, #0] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -0007f4f8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r4, [pc, #368] @ (7f67c ) │ │ │ │ - sub sp, #36 @ 0x24 │ │ │ │ - ldr r2, [pc, #368] @ (7f680 ) │ │ │ │ - mov sl, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldrd r9, r8, [sp, #80] @ 0x50 │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #356] @ (7f684 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r6, [r9] │ │ │ │ - blx 57998 │ │ │ │ - mov r5, r0 │ │ │ │ - cbz r0, 7f598 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 7f588 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.n 7f5b4 │ │ │ │ - movs r3, #4 │ │ │ │ - add r5, sp, #16 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #296] @ (7f688 ) │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #284] @ (7f68c ) │ │ │ │ - ldr r3, [pc, #268] @ (7f680 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 7f676 │ │ │ │ - add sp, #36 @ 0x24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - add r5, sp, #16 │ │ │ │ - mov r1, r3 │ │ │ │ - str.w r3, [r8] │ │ │ │ - negs r3, r1 │ │ │ │ - b.n 7f55e │ │ │ │ - ldr r1, [pc, #244] @ (7f690 ) │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7f53c │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - add r5, sp, #16 │ │ │ │ - mov r1, r3 │ │ │ │ - str.w r3, [r8] │ │ │ │ - b.n 7f594 │ │ │ │ - subs r2, #1 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.n 7f5da │ │ │ │ - adds r3, r6, #1 │ │ │ │ - beq.n 7f5da │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - add r5, sp, #16 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 7f55e │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 7f670 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.n 7f64e │ │ │ │ - ldr r0, [pc, #168] @ (7f694 ) │ │ │ │ - add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #168] @ (7f698 ) │ │ │ │ - add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #168] @ (7f69c ) │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r2, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - subs r2, r3, #1 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - cmp r2, #1 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - mul.w r2, r0, r2 │ │ │ │ - vmov s15, r2 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vstr d7, [r7] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.n 7f594 │ │ │ │ - adds r6, #1 │ │ │ │ - it eq │ │ │ │ - moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 7f56e │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 7f56e │ │ │ │ - movs r2, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #16368 @ 0x3ff0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - strd r2, r3, [r7] │ │ │ │ - b.n 7f56e │ │ │ │ - ldr r0, [pc, #80] @ (7f6a0 ) │ │ │ │ - add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #80] @ (7f6a4 ) │ │ │ │ - add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #80] @ (7f6a8 ) │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r2, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - blx 5fe70 │ │ │ │ - b.n 7f60a │ │ │ │ - negs r3, r3 │ │ │ │ - add r5, sp, #16 │ │ │ │ - b.n 7f55e │ │ │ │ + b.n 7f440 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r4, [r0, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #8 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strh r4, [r1, #54] @ 0x36 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldmia r5!, {r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r3!, {r2} │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2!, {r5, r7} │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r4, #26] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007f6ac : │ │ │ │ +0007f4fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (7f7f4 ) │ │ │ │ + ldr r5, [pc, #308] @ (7f644 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (7f7f8 ) │ │ │ │ + ldr r4, [pc, #308] @ (7f648 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (7f7fc ) │ │ │ │ + ldr r1, [pc, #276] @ (7f64c ) │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (7f800 ) │ │ │ │ + ldr r1, [pc, #264] @ (7f650 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r2, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n 7f78e │ │ │ │ + beq.n 7f5de │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7f7aa │ │ │ │ + beq.n 7f5fa │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7f75a │ │ │ │ + blt.n 7f5aa │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 7f7c0 │ │ │ │ + blt.n 7f610 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, r7 │ │ │ │ ite le │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #4 │ │ │ │ movne r3, #5 │ │ │ │ - bne.n 7f760 │ │ │ │ + bne.n 7f5b0 │ │ │ │ cmp r7, #1 │ │ │ │ ldr.w r3, [sl] │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - blt.n 7f7c8 │ │ │ │ + blt.n 7f618 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge.n 7f7d0 │ │ │ │ + bge.n 7f620 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7f760 │ │ │ │ + b.n 7f5b0 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (7f804 ) │ │ │ │ + ldr r0, [pc, #156] @ (7f654 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7f808 ) │ │ │ │ - ldr r3, [pc, #128] @ (7f7f8 ) │ │ │ │ + ldr r2, [pc, #144] @ (7f658 ) │ │ │ │ + ldr r3, [pc, #128] @ (7f648 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7f7ea │ │ │ │ + bne.n 7f63a │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #124] @ (7f80c ) │ │ │ │ + ldr r1, [pc, #124] @ (7f65c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7f70a │ │ │ │ + bne.n 7f55a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7f760 │ │ │ │ - ldr r1, [pc, #100] @ (7f810 ) │ │ │ │ + b.n 7f5b0 │ │ │ │ + ldr r1, [pc, #100] @ (7f660 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7f70e │ │ │ │ + bne.n 7f55e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7f760 │ │ │ │ + b.n 7f5b0 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7f760 │ │ │ │ + b.n 7f5b0 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7f760 │ │ │ │ + b.n 7f5b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 7f7ee │ │ │ │ - cbz r2, 7f7e6 │ │ │ │ - cbz r1, 7f7e6 │ │ │ │ + cbnz r3, 7f63e │ │ │ │ + cbz r2, 7f636 │ │ │ │ + cbz r1, 7f636 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7f774 │ │ │ │ + b.n 7f5c4 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7f774 │ │ │ │ + b.n 7f5c4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7f764 │ │ │ │ + b.n 7f5b4 │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #36] @ 0x24 │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + ldr r0, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007f814 : │ │ │ │ +0007f664 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (7f95c ) │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (7f960 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ + str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ + ldr r4, [pc, #368] @ (7f7e8 ) │ │ │ │ + sub sp, #36 @ 0x24 │ │ │ │ + ldr r2, [pc, #368] @ (7f7ec ) │ │ │ │ + mov sl, r3 │ │ │ │ + add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov.w r4, #0 │ │ │ │ + ldrd r9, r8, [sp, #80] @ 0x50 │ │ │ │ + mov fp, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (7f964 ) │ │ │ │ + ldr r1, [pc, #356] @ (7f7f0 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + mov.w r2, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (7f968 ) │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r6, [r9] │ │ │ │ blx 57998 │ │ │ │ - mov r2, r0 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.n 7f8f8 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n 7f914 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + mov r5, r0 │ │ │ │ + cbz r0, 7f704 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7f8c4 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 7f92a │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - cmp r0, r7 │ │ │ │ - ite le │ │ │ │ - movle r7, #0 │ │ │ │ - movgt r7, #1 │ │ │ │ - orrs.w r7, r7, r0, lsr #31 │ │ │ │ - itt ne │ │ │ │ - mvnne.w r2, #4 │ │ │ │ - movne r3, #5 │ │ │ │ - bne.n 7f8ca │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - blt.n 7f932 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + blt.n 7f6f4 │ │ │ │ cmp r2, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr.w r1, [sl] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bge.n 7f93a │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 7f8ca │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ + cmp r1, r3 │ │ │ │ + bge.n 7f720 │ │ │ │ + movs r3, #4 │ │ │ │ + add r5, sp, #16 │ │ │ │ + mvn.w r2, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (7f96c ) │ │ │ │ - add r1, sp, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + ldr r0, [pc, #296] @ (7f7f4 ) │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (7f970 ) │ │ │ │ - ldr r3, [pc, #124] @ (7f960 ) │ │ │ │ + ldr r2, [pc, #284] @ (7f7f8 ) │ │ │ │ + ldr r3, [pc, #268] @ (7f7ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 7f954 │ │ │ │ - add sp, #20 │ │ │ │ + bne.n 7f7e2 │ │ │ │ + add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #120] @ (7f974 ) │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 7f872 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 7f8ca │ │ │ │ - ldr r1, [pc, #96] @ (7f978 ) │ │ │ │ - mov r0, r4 │ │ │ │ + mvn.w r3, #1 │ │ │ │ + add r5, sp, #16 │ │ │ │ + mov r1, r3 │ │ │ │ + str.w r3, [r8] │ │ │ │ + negs r3, r1 │ │ │ │ + b.n 7f6ca │ │ │ │ + ldr r1, [pc, #244] @ (7f7fc ) │ │ │ │ + mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7f876 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 7f8ca │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 7f8ca │ │ │ │ + bne.n 7f6a8 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + add r5, sp, #16 │ │ │ │ + mov r1, r3 │ │ │ │ + str.w r3, [r8] │ │ │ │ + b.n 7f700 │ │ │ │ + subs r2, #1 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + cmp r1, r3 │ │ │ │ + bge.n 7f746 │ │ │ │ + adds r3, r6, #1 │ │ │ │ + beq.n 7f746 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7f8ca │ │ │ │ + add r5, sp, #16 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 7f6ca │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 7f958 │ │ │ │ - cbz r2, 7f950 │ │ │ │ - cbz r1, 7f950 │ │ │ │ - cmp r0, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7f8de │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7f7dc │ │ │ │ + str r2, [sp, #16] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.n 7f7ba │ │ │ │ + ldr r0, [pc, #168] @ (7f800 ) │ │ │ │ + add r5, sp, #16 │ │ │ │ + ldr r2, [pc, #168] @ (7f804 ) │ │ │ │ + add r3, sp, #24 │ │ │ │ + ldr r1, [pc, #168] @ (7f808 ) │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r2, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + subs r2, r3, #1 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + cmp r2, #1 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + mul.w r2, r0, r2 │ │ │ │ + vmov s15, r2 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + vstr d7, [r7] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n 7f700 │ │ │ │ + adds r6, #1 │ │ │ │ + it eq │ │ │ │ + moveq r0, #112 @ 0x70 │ │ │ │ + beq.n 7f6da │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 7f6da │ │ │ │ + movs r2, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7f8de │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ + strd r2, r3, [r7] │ │ │ │ + b.n 7f6da │ │ │ │ + ldr r0, [pc, #80] @ (7f80c ) │ │ │ │ + add r5, sp, #16 │ │ │ │ + ldr r2, [pc, #80] @ (7f810 ) │ │ │ │ + add r3, sp, #24 │ │ │ │ + ldr r1, [pc, #80] @ (7f814 ) │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r2, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + blx 5fe70 │ │ │ │ + b.n 7f776 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7f8ce │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ + add r5, sp, #16 │ │ │ │ + b.n 7f6ca │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #8] │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r3, #16] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + strh r0, [r0, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r5, #26] │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + strh r0, [r0, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldmia r1!, {r2, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + strh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007f97c : │ │ │ │ +0007f818 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r5, [pc, #692] @ (7fc44 ) │ │ │ │ + ldr r5, [pc, #692] @ (7fae0 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #692] @ (7fc48 ) │ │ │ │ + ldr r4, [pc, #692] @ (7fae4 ) │ │ │ │ mov r7, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #692] @ (7fc4c ) │ │ │ │ + ldr r1, [pc, #692] @ (7fae8 ) │ │ │ │ ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -36974,188 +36826,188 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldrd sl, r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #20] │ │ │ │ str r0, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #640] @ (7fc50 ) │ │ │ │ + ldr r1, [pc, #640] @ (7faec ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #632] @ (7fc54 ) │ │ │ │ + ldr r1, [pc, #632] @ (7faf0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 7fa94 │ │ │ │ + beq.n 7f930 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [fp] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7fac4 │ │ │ │ + beq.n 7f960 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7fa7e │ │ │ │ + beq.n 7f91a │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7fa46 │ │ │ │ + blt.n 7f8e2 │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 7fb3e │ │ │ │ + blt.w 7f9da │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7fae4 │ │ │ │ + blt.n 7f980 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r7 │ │ │ │ it ge │ │ │ │ movge r3, r7 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7faec │ │ │ │ + beq.n 7f988 │ │ │ │ cmp r7, #1 │ │ │ │ mov r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - ble.n 7faf6 │ │ │ │ + ble.n 7f992 │ │ │ │ mvn.w r2, #7 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7fac0 │ │ │ │ + b.n 7f95c │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #516] @ (7fc58 ) │ │ │ │ + ldr r0, [pc, #516] @ (7faf4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #504] @ (7fc5c ) │ │ │ │ - ldr r3, [pc, #480] @ (7fc48 ) │ │ │ │ + ldr r2, [pc, #504] @ (7faf8 ) │ │ │ │ + ldr r3, [pc, #480] @ (7fae4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7fc40 │ │ │ │ + bne.w 7fadc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #480] @ (7fc60 ) │ │ │ │ + ldr r1, [pc, #480] @ (7fafc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7fa02 │ │ │ │ + bne.n 7f89e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 7fa4c │ │ │ │ + b.n 7f8e8 │ │ │ │ ldr.w r2, [fp] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7fb2a │ │ │ │ - ldr r1, [pc, #448] @ (7fc64 ) │ │ │ │ + beq.n 7f9c6 │ │ │ │ + ldr r1, [pc, #448] @ (7fb00 ) │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7f9fe │ │ │ │ + bne.n 7f89a │ │ │ │ mvn.w r2, #1 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7fa52 │ │ │ │ - ldr r1, [pc, #416] @ (7fc68 ) │ │ │ │ + b.n 7f8ee │ │ │ │ + ldr r1, [pc, #416] @ (7fb04 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7f9fe │ │ │ │ + bne.n 7f89a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7fac0 │ │ │ │ + b.n 7f95c │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 7fa4c │ │ │ │ + b.n 7f8e8 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 7fa38 │ │ │ │ + bgt.n 7f8d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 7fb46 │ │ │ │ + blt.n 7f9e2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r7, #1 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n 7fb4e │ │ │ │ + bge.n 7f9ea │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7fb4e │ │ │ │ + beq.n 7f9ea │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 7fa52 │ │ │ │ - ldr r1, [pc, #320] @ (7fc6c ) │ │ │ │ + b.n 7f8ee │ │ │ │ + ldr r1, [pc, #320] @ (7fb08 ) │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 7fad6 │ │ │ │ - b.n 7faa2 │ │ │ │ + beq.n 7f972 │ │ │ │ + b.n 7f93e │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7fa4c │ │ │ │ + b.n 7f8e8 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 7fa4c │ │ │ │ + b.n 7f8e8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7fc3a │ │ │ │ + bne.n 7fad6 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 7fbc6 │ │ │ │ + beq.n 7fa62 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 7fbf2 │ │ │ │ - ldr r0, [pc, #272] @ (7fc70 ) │ │ │ │ + beq.n 7fa8e │ │ │ │ + ldr r0, [pc, #272] @ (7fb0c ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #272] @ (7fc74 ) │ │ │ │ + ldr r1, [pc, #272] @ (7fb10 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ @@ -37166,137 +37018,287 @@ │ │ │ │ blx 5fe70 │ │ │ │ mul.w r7, r0, r7 │ │ │ │ ldr.w r3, [r9] │ │ │ │ vmov s15, r7 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7fac0 │ │ │ │ + bne.n 7f95c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.w 7fa62 │ │ │ │ + beq.w 7f8fe │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movt r1, #16368 @ 0x3ff0 │ │ │ │ strd r0, r1, [sl] │ │ │ │ - cbz r3, 7fbee │ │ │ │ + cbz r3, 7fa8a │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 7fa62 │ │ │ │ - cbz r6, 7fc16 │ │ │ │ - ldr r0, [pc, #172] @ (7fc78 ) │ │ │ │ + b.n 7f8fe │ │ │ │ + cbz r6, 7fab2 │ │ │ │ + ldr r0, [pc, #172] @ (7fb14 ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #172] @ (7fc7c ) │ │ │ │ + ldr r1, [pc, #172] @ (7fb18 ) │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7fb82 │ │ │ │ + b.n 7fa1e │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 7fa62 │ │ │ │ - ldr r0, [pc, #140] @ (7fc80 ) │ │ │ │ + b.n 7f8fe │ │ │ │ + ldr r0, [pc, #140] @ (7fb1c ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #132] @ (7fc84 ) │ │ │ │ + ldr r1, [pc, #132] @ (7fb20 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7fb82 │ │ │ │ - ldr r0, [pc, #112] @ (7fc88 ) │ │ │ │ + b.n 7fa1e │ │ │ │ + ldr r0, [pc, #112] @ (7fb24 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #104] @ (7fc8c ) │ │ │ │ + ldr r1, [pc, #104] @ (7fb28 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 7fb82 │ │ │ │ + b.n 7fa1e │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - b.n 7fa52 │ │ │ │ + b.n 7f8ee │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #6] │ │ │ │ + strh r6, [r1, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r4, #4] │ │ │ │ + strh r6, [r7, #14] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #20] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r5, #2] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r4, [r0, #31] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r3, #29] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r6, [r4, #10] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + strh r0, [r2, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0007fb2c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r5, [pc, #308] @ (7fc74 ) │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r4, [pc, #308] @ (7fc78 ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #276] @ (7fc7c ) │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #264] @ (7fc80 ) │ │ │ │ + mov fp, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov r2, r0 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.n 7fc10 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 7fc2c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 7fbdc │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 7fc42 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + cmp r0, r7 │ │ │ │ + ite le │ │ │ │ + movle r7, #0 │ │ │ │ + movgt r7, #1 │ │ │ │ + orrs.w r7, r7, r0, lsr #31 │ │ │ │ + itt ne │ │ │ │ + mvnne.w r2, #4 │ │ │ │ + movne r3, #5 │ │ │ │ + bne.n 7fbe2 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + blt.n 7fc4a │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + bge.n 7fc52 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 7fbe2 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #156] @ (7fc84 ) │ │ │ │ + add r1, sp, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #144] @ (7fc88 ) │ │ │ │ + ldr r3, [pc, #124] @ (7fc78 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 7fc6c │ │ │ │ + add sp, #20 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #120] @ (7fc8c ) │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7fb8a │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 7fbe2 │ │ │ │ + ldr r1, [pc, #96] @ (7fc90 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 7fb8e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 7fbe2 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 7fbe2 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 7fbe2 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cbnz r3, 7fc70 │ │ │ │ + cbz r2, 7fc68 │ │ │ │ + cbz r1, 7fc68 │ │ │ │ + cmp r0, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 7fbf6 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 7fbf6 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 7fbe6 │ │ │ │ + str r4, [r1, #92] @ 0x5c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrb r6, [r7, #27] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r4, [r7, #0] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r6, [r2, #80] @ 0x50 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007fc90 : │ │ │ │ +0007fc94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #512] @ (7fea4 ) │ │ │ │ + ldr r5, [pc, #512] @ (7fea8 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #512] @ (7fea8 ) │ │ │ │ + ldr r4, [pc, #512] @ (7feac ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #512] @ (7feac ) │ │ │ │ + ldr r1, [pc, #512] @ (7feb0 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ @@ -37307,128 +37309,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #468] @ (7feb0 ) │ │ │ │ + ldr r1, [pc, #468] @ (7feb4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 7fd58 │ │ │ │ + beq.n 7fd5c │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7fd7a │ │ │ │ + beq.n 7fd7e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7fd24 │ │ │ │ + blt.n 7fd28 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 7fdcc │ │ │ │ + blt.n 7fdd0 │ │ │ │ ldr.w r1, [r9] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7fd90 │ │ │ │ + beq.n 7fd94 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fd2e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #388] @ (7feb4 ) │ │ │ │ + ldr r0, [pc, #388] @ (7feb8 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #376] @ (7feb8 ) │ │ │ │ - ldr r3, [pc, #360] @ (7fea8 ) │ │ │ │ + ldr r2, [pc, #376] @ (7febc ) │ │ │ │ + ldr r3, [pc, #360] @ (7feac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 7fea0 │ │ │ │ + bne.w 7fea4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #352] @ (7febc ) │ │ │ │ + ldr r1, [pc, #352] @ (7fec0 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7fcfa │ │ │ │ + bne.n 7fcfe │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7fd2a │ │ │ │ - ldr r1, [pc, #324] @ (7fec0 ) │ │ │ │ + b.n 7fd2e │ │ │ │ + ldr r1, [pc, #324] @ (7fec4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7fcfe │ │ │ │ + bne.n 7fd02 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fd2e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - blt.n 7fdd4 │ │ │ │ + blt.n 7fdd8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 7fe8e │ │ │ │ + blt.n 7fe92 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 7fddc │ │ │ │ + bge.n 7fde0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7fe96 │ │ │ │ + beq.n 7fe9a │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7fd2c │ │ │ │ + b.n 7fd30 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fd2e │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fd2e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7fe9c │ │ │ │ - ldr r0, [pc, #224] @ (7fec4 ) │ │ │ │ + bne.n 7fea0 │ │ │ │ + ldr r0, [pc, #224] @ (7fec8 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #224] @ (7fec8 ) │ │ │ │ + ldr r1, [pc, #224] @ (7fecc ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -37440,35 +37442,35 @@ │ │ │ │ it ge │ │ │ │ movge r0, r2 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 7fe9c │ │ │ │ + bne.n 7fea0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 7fe8a │ │ │ │ + beq.n 7fe8e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 7fe40 │ │ │ │ + cbz r3, 7fe44 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 7fe40 │ │ │ │ + cbz r3, 7fe44 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7fd3c │ │ │ │ + bne.w 7fd40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [sl] │ │ │ │ - b.n 7fd3c │ │ │ │ - ldr r0, [pc, #120] @ (7fecc ) │ │ │ │ + b.n 7fd40 │ │ │ │ + ldr r0, [pc, #120] @ (7fed0 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #120] @ (7fed0 ) │ │ │ │ + ldr r1, [pc, #120] @ (7fed4 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w r9, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -37480,62 +37482,62 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ - cbnz r3, 7fe9c │ │ │ │ + cbnz r3, 7fea0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7fd3c │ │ │ │ + b.n 7fd40 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7fd2a │ │ │ │ + b.n 7fd2e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 7fe50 │ │ │ │ + beq.n 7fe54 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7fd2c │ │ │ │ + b.n 7fd30 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + str r4, [r4, #68] @ 0x44 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r2, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #22] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + strh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r4, [r1, #22] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r2!, {r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0007fed4 : │ │ │ │ +0007fed8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #516] @ (800ec ) │ │ │ │ + ldr r5, [pc, #516] @ (800f0 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #516] @ (800f0 ) │ │ │ │ + ldr r4, [pc, #516] @ (800f4 ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #516] @ (800f4 ) │ │ │ │ + ldr r1, [pc, #516] @ (800f8 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ @@ -37546,128 +37548,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #472] @ (800f8 ) │ │ │ │ + ldr r1, [pc, #472] @ (800fc ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 7ff9c │ │ │ │ + beq.n 7ffa0 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7ffbe │ │ │ │ + beq.n 7ffc2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 7ff68 │ │ │ │ + blt.n 7ff6c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 80014 │ │ │ │ + blt.n 80018 │ │ │ │ ldr.w r1, [r9] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 7ffd4 │ │ │ │ + beq.n 7ffd8 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7ff72 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #392] @ (800fc ) │ │ │ │ + ldr r0, [pc, #392] @ (80100 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #380] @ (80100 ) │ │ │ │ - ldr r3, [pc, #364] @ (800f0 ) │ │ │ │ + ldr r2, [pc, #380] @ (80104 ) │ │ │ │ + ldr r3, [pc, #364] @ (800f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 800e8 │ │ │ │ + bne.w 800ec │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #356] @ (80104 ) │ │ │ │ + ldr r1, [pc, #356] @ (80108 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7ff3e │ │ │ │ + bne.n 7ff42 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 7ff6e │ │ │ │ - ldr r1, [pc, #328] @ (80108 ) │ │ │ │ + b.n 7ff72 │ │ │ │ + ldr r1, [pc, #328] @ (8010c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 7ff42 │ │ │ │ + bne.n 7ff46 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7ff72 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp.w r8, #1 │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r8 │ │ │ │ - blt.n 8001c │ │ │ │ + blt.n 80020 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 800d6 │ │ │ │ + blt.n 800da │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 80024 │ │ │ │ + bge.n 80028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 800de │ │ │ │ + beq.n 800e2 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 7ff70 │ │ │ │ + b.n 7ff74 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7ff72 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7ff72 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 800e4 │ │ │ │ - ldr r0, [pc, #224] @ (8010c ) │ │ │ │ + bne.n 800e8 │ │ │ │ + ldr r0, [pc, #224] @ (80110 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #224] @ (80110 ) │ │ │ │ + ldr r1, [pc, #224] @ (80114 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -37679,35 +37681,35 @@ │ │ │ │ it ge │ │ │ │ movge r0, r2 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 800e4 │ │ │ │ + bne.n 800e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 800d2 │ │ │ │ + beq.n 800d6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 80088 │ │ │ │ + cbz r3, 8008c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 80088 │ │ │ │ + cbz r3, 8008c │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 7ff80 │ │ │ │ + bne.w 7ff84 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [sl] │ │ │ │ - b.n 7ff80 │ │ │ │ - ldr r0, [pc, #120] @ (80114 ) │ │ │ │ + b.n 7ff84 │ │ │ │ + ldr r0, [pc, #120] @ (80118 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #120] @ (80118 ) │ │ │ │ + ldr r1, [pc, #120] @ (8011c ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w r9, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -37719,66 +37721,154 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [sl] │ │ │ │ - cbnz r3, 800e4 │ │ │ │ + cbnz r3, 800e8 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 7ff80 │ │ │ │ + b.n 7ff84 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 7ff6e │ │ │ │ + b.n 7ff72 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 80098 │ │ │ │ + beq.n 8009c │ │ │ │ negs r3, r3 │ │ │ │ - b.n 7ff70 │ │ │ │ + b.n 7ff74 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r4, [r4, #32] │ │ │ │ + str r0, [r4, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r1, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r2, [r2, #13] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldrb r6, [r6, #15] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r1, #24] │ │ │ │ + str r0, [r1, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r1, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r0, [r6, #12] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stmia r0!, {r2, r3, r5, r6} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +00080120 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (801d0 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (801d4 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (801d8 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 801b2 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 8019a │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 801a2 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (801dc ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (801e0 ) │ │ │ │ + ldr r3, [pc, #76] @ (801d4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 801c8 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 80170 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 801cc │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 80182 │ │ │ │ + ldr r1, [pc, #48] @ (801e4 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 80156 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 80170 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 80172 │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + movs r3, #206 @ 0xce │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r0, [r7, #10] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r4, r5, r6} │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #11] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0008011c : │ │ │ │ +000801e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #612] @ (80394 ) │ │ │ │ + ldr r5, [pc, #612] @ (80460 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #612] @ (80398 ) │ │ │ │ + ldr r4, [pc, #612] @ (80464 ) │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ ldr.w r8, [sp, #124] @ 0x7c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #600] @ (8039c ) │ │ │ │ + ldr r1, [pc, #600] @ (80468 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -37787,145 +37877,145 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #560] @ (803a0 ) │ │ │ │ + ldr r1, [pc, #560] @ (8046c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 8020c │ │ │ │ + beq.n 802d8 │ │ │ │ ldr.w r9, [r4] │ │ │ │ ldr.w r3, [fp] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - cbnz r7, 801ac │ │ │ │ - ldr r1, [pc, #528] @ (803a4 ) │ │ │ │ + cbnz r7, 80278 │ │ │ │ + ldr r1, [pc, #528] @ (80470 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, 801ac │ │ │ │ + cbnz r0, 80278 │ │ │ │ mvn.w r2, #1 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [sl] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8023c │ │ │ │ - ldr r1, [pc, #504] @ (803a8 ) │ │ │ │ + b.n 80308 │ │ │ │ + ldr r1, [pc, #504] @ (80474 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 80268 │ │ │ │ + beq.n 80334 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 80230 │ │ │ │ + blt.n 802fc │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 8027e │ │ │ │ + blt.n 8034a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r9 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 80286 │ │ │ │ + blt.n 80352 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 8028e │ │ │ │ + blt.n 8035a │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r5, #1 │ │ │ │ it lt │ │ │ │ movlt r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n 80296 │ │ │ │ + bge.n 80362 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 80296 │ │ │ │ + beq.n 80362 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 8023c │ │ │ │ - ldr r1, [pc, #412] @ (803ac ) │ │ │ │ + b.n 80308 │ │ │ │ + ldr r1, [pc, #412] @ (80478 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [fp] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8018e │ │ │ │ + bne.n 8025a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 801a8 │ │ │ │ + b.n 80274 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr r0, [pc, #368] @ (803b0 ) │ │ │ │ + ldr r0, [pc, #368] @ (8047c ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #356] @ (803b4 ) │ │ │ │ - ldr r3, [pc, #328] @ (80398 ) │ │ │ │ + ldr r2, [pc, #356] @ (80480 ) │ │ │ │ + ldr r3, [pc, #328] @ (80464 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 80390 │ │ │ │ + bne.w 8045c │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #332] @ (803b8 ) │ │ │ │ + ldr r1, [pc, #332] @ (80484 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 801ba │ │ │ │ + bne.n 80286 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 80236 │ │ │ │ + b.n 80302 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 80236 │ │ │ │ + b.n 80302 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 80236 │ │ │ │ + b.n 80302 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 80236 │ │ │ │ + b.n 80302 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8038a │ │ │ │ + bne.n 80456 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 8031a │ │ │ │ + beq.n 803e6 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 80342 │ │ │ │ - ldr r0, [pc, #276] @ (803bc ) │ │ │ │ + beq.n 8040e │ │ │ │ + ldr r0, [pc, #276] @ (80488 ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #276] @ (803c0 ) │ │ │ │ + ldr r1, [pc, #276] @ (8048c ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ @@ -37937,1306 +38027,1218 @@ │ │ │ │ mul.w r5, r0, r5 │ │ │ │ ldr.w r3, [sl] │ │ │ │ vmov s15, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 801a8 │ │ │ │ + bne.w 80274 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 8024c │ │ │ │ + beq.n 80318 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 80308 │ │ │ │ + cbz r3, 803d4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp.w r9, #1 │ │ │ │ it ne │ │ │ │ cmpne r3, #0 │ │ │ │ it ne │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - bne.n 8024c │ │ │ │ + bne.n 80318 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r1] │ │ │ │ - b.n 8024c │ │ │ │ - cbz r6, 80366 │ │ │ │ - ldr r0, [pc, #164] @ (803c4 ) │ │ │ │ + b.n 80318 │ │ │ │ + cbz r6, 80432 │ │ │ │ + ldr r0, [pc, #164] @ (80490 ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #164] @ (803c8 ) │ │ │ │ + ldr r1, [pc, #164] @ (80494 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 802ca │ │ │ │ - ldr r0, [pc, #136] @ (803cc ) │ │ │ │ + b.n 80396 │ │ │ │ + ldr r0, [pc, #136] @ (80498 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #128] @ (803d0 ) │ │ │ │ + ldr r1, [pc, #128] @ (8049c ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 802ca │ │ │ │ - ldr r0, [pc, #108] @ (803d4 ) │ │ │ │ + b.n 80396 │ │ │ │ + ldr r0, [pc, #108] @ (804a0 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #100] @ (803d8 ) │ │ │ │ + ldr r1, [pc, #100] @ (804a4 ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 802ca │ │ │ │ + b.n 80396 │ │ │ │ negs r3, r3 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - b.n 8023c │ │ │ │ + b.n 80308 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + ldrsh r0, [r2, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + strb r6, [r4, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + strb r0, [r5, #27] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ + strb r4, [r7, #31] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r2, [r6, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r0, [r0, #14] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bkpt 0x006a │ │ │ │ + pop {r1, r2, r3, r4, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + ldrb r6, [r6, #2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + strb r2, [r7, #29] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #3] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r4, #0] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000803dc : │ │ │ │ +000804a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (8048c ) │ │ │ │ + ldr r4, [pc, #160] @ (80558 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (80490 ) │ │ │ │ + ldr r2, [pc, #160] @ (8055c ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (80494 ) │ │ │ │ + ldr r1, [pc, #148] @ (80560 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 8046e │ │ │ │ + cbz r0, 8053a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 80456 │ │ │ │ + blt.n 80522 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 8045e │ │ │ │ + bge.n 8052a │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (80498 ) │ │ │ │ + ldr r0, [pc, #104] @ (80564 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (8049c ) │ │ │ │ - ldr r3, [pc, #76] @ (80490 ) │ │ │ │ + ldr r2, [pc, #92] @ (80568 ) │ │ │ │ + ldr r3, [pc, #76] @ (8055c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80484 │ │ │ │ + bne.n 80550 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 8042c │ │ │ │ + b.n 804f8 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 80488 │ │ │ │ + cbnz r2, 80554 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8043e │ │ │ │ - ldr r1, [pc, #48] @ (804a0 ) │ │ │ │ + b.n 8050a │ │ │ │ + ldr r1, [pc, #48] @ (8056c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80412 │ │ │ │ + bne.n 804de │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 8042c │ │ │ │ + b.n 804f8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 8042e │ │ │ │ - ldrb r6, [r3, r4] │ │ │ │ + b.n 804fa │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r1, r3] │ │ │ │ + ldrb r2, [r0, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r2, #20] │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000804a4 : │ │ │ │ +00080570 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (80554 ) │ │ │ │ + ldr r4, [pc, #160] @ (80620 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (80558 ) │ │ │ │ + ldr r2, [pc, #160] @ (80624 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (8055c ) │ │ │ │ + ldr r1, [pc, #148] @ (80628 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 80536 │ │ │ │ + cbz r0, 80602 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8051e │ │ │ │ + blt.n 805ea │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 80526 │ │ │ │ + bge.n 805f2 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (80560 ) │ │ │ │ + ldr r0, [pc, #104] @ (8062c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (80564 ) │ │ │ │ - ldr r3, [pc, #76] @ (80558 ) │ │ │ │ + ldr r2, [pc, #92] @ (80630 ) │ │ │ │ + ldr r3, [pc, #76] @ (80624 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8054c │ │ │ │ + bne.n 80618 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 804f4 │ │ │ │ + b.n 805c0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 80550 │ │ │ │ + cbnz r2, 8061c │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 80506 │ │ │ │ - ldr r1, [pc, #48] @ (80568 ) │ │ │ │ + b.n 805d2 │ │ │ │ + ldr r1, [pc, #48] @ (80634 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 804da │ │ │ │ + bne.n 805a6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 804f4 │ │ │ │ + b.n 805c0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 804f6 │ │ │ │ - ldrb r6, [r2, r1] │ │ │ │ + b.n 805c2 │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + subs r6, r7, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r4, #29] │ │ │ │ + strb r0, [r1, #26] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #17] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0008056c : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ +00080638 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (8061c ) │ │ │ │ + str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #208] @ (8071c ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (80620 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ + ldr r3, [pc, #208] @ (80720 ) │ │ │ │ + add r1, pc │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r8, r2 │ │ │ │ + ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + ldr r1, [pc, #196] @ (80724 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (80624 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 805fe │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 805e6 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 805ee │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (80628 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (8062c ) │ │ │ │ - ldr r3, [pc, #76] @ (80620 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 80614 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 805bc │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 80618 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 805ce │ │ │ │ - ldr r1, [pc, #48] @ (80630 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 805a2 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 805bc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 805be │ │ │ │ - ldrh r6, [r1, r6] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r2, r3, #6 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strb r4, [r4, #26] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r7, r4] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00080634 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #200] @ (80710 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #200] @ (80714 ) │ │ │ │ - add r1, pc │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #188] @ (80718 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - add r1, pc │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bhi.n 806a0 │ │ │ │ - cbz r0, 806d4 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 80702 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #2 │ │ │ │ + bhi.n 806a6 │ │ │ │ + cbz r0, 806da │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 8070a │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n 806ea │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n 806f2 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.n 806f0 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + ble.n 806f8 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 806a6 │ │ │ │ + b.n 806ac │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #112] @ (8071c ) │ │ │ │ + ldr r0, [pc, #116] @ (80728 ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (80720 ) │ │ │ │ - ldr r3, [pc, #84] @ (80714 ) │ │ │ │ + ldr r2, [pc, #104] @ (8072c ) │ │ │ │ + ldr r3, [pc, #92] @ (80720 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8070a │ │ │ │ + bne.n 80712 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #76] @ (80724 ) │ │ │ │ + ldr r1, [pc, #84] @ (80730 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8067e │ │ │ │ + bne.n 80682 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 806a6 │ │ │ │ + b.n 806ac │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 806a6 │ │ │ │ + b.n 806ac │ │ │ │ ldr.w r3, [r9] │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 806ba │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 806aa │ │ │ │ + cbnz r3, 80716 │ │ │ │ + cmp r2, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 806c0 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 806a6 │ │ │ │ + b.n 806ac │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 806b0 │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #3 │ │ │ │ + subs r2, r6, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080728 : │ │ │ │ +00080734 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #208] @ (8080c ) │ │ │ │ + ldr r1, [pc, #200] @ (80810 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #208] @ (80810 ) │ │ │ │ + ldr r3, [pc, #200] @ (80814 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r8, r2 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r1, [pc, #196] @ (80814 ) │ │ │ │ + ldr r1, [pc, #188] @ (80818 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r9] │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n 80796 │ │ │ │ - cbz r0, 807ca │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 807fa │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - mov r3, r2 │ │ │ │ + bhi.n 807a0 │ │ │ │ + cbz r0, 807d4 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 80802 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.n 807e0 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - ble.n 807e8 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n 807ea │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n 807f2 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 8079c │ │ │ │ + b.n 807a6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #116] @ (80818 ) │ │ │ │ + ldr r0, [pc, #112] @ (8081c ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (8081c ) │ │ │ │ - ldr r3, [pc, #92] @ (80810 ) │ │ │ │ + ldr r2, [pc, #100] @ (80820 ) │ │ │ │ + ldr r3, [pc, #84] @ (80814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80802 │ │ │ │ + bne.n 8080a │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #84] @ (80820 ) │ │ │ │ + ldr r1, [pc, #76] @ (80824 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80772 │ │ │ │ + bne.n 8077e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 8079c │ │ │ │ + b.n 807a6 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8079c │ │ │ │ + b.n 807a6 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - cbnz r3, 80806 │ │ │ │ - cmp r2, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 807b0 │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 807ba │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 807aa │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 8079c │ │ │ │ + b.n 807a6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 807a0 │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, #7 │ │ │ │ + adds r6, r6, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r0, [r6, #18] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r2, [r2, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, #6] │ │ │ │ + strb r0, [r6, #5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080824 : │ │ │ │ +00080828 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (808d4 ) │ │ │ │ + ldr r4, [pc, #160] @ (808d8 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (808d8 ) │ │ │ │ + ldr r2, [pc, #160] @ (808dc ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (808dc ) │ │ │ │ + ldr r1, [pc, #148] @ (808e0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 808b6 │ │ │ │ + cbz r0, 808ba │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8089e │ │ │ │ + blt.n 808a2 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 808a6 │ │ │ │ + bge.n 808aa │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (808e0 ) │ │ │ │ + ldr r0, [pc, #104] @ (808e4 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (808e4 ) │ │ │ │ - ldr r3, [pc, #76] @ (808d8 ) │ │ │ │ + ldr r2, [pc, #92] @ (808e8 ) │ │ │ │ + ldr r3, [pc, #76] @ (808dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 808cc │ │ │ │ + bne.n 808d0 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 80874 │ │ │ │ + b.n 80878 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 808d0 │ │ │ │ + cbnz r2, 808d4 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 80886 │ │ │ │ - ldr r1, [pc, #48] @ (808e8 ) │ │ │ │ + b.n 8088a │ │ │ │ + ldr r1, [pc, #48] @ (808ec ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8085a │ │ │ │ + bne.n 8085e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 80874 │ │ │ │ + b.n 80878 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 80876 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + b.n 8087a │ │ │ │ + ldr r2, [r2, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #3 │ │ │ │ + adds r6, r0, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r0, #16] │ │ │ │ + strb r0, [r5, #15] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r0, r2] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000808ec : │ │ │ │ +000808f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #320] @ (80a40 ) │ │ │ │ + ldr r4, [pc, #320] @ (80a44 ) │ │ │ │ sub sp, #24 │ │ │ │ - ldr r2, [pc, #320] @ (80a44 ) │ │ │ │ + ldr r2, [pc, #320] @ (80a48 ) │ │ │ │ mov r9, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #304] @ (80a48 ) │ │ │ │ + ldr r1, [pc, #304] @ (80a4c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ blx 57998 │ │ │ │ ldr.w r8, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 809d0 │ │ │ │ + beq.n 809d4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8099e │ │ │ │ + blt.n 809a2 │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 809e6 │ │ │ │ + blt.n 809ea │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 809ee │ │ │ │ + ble.n 809f2 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 80a02 │ │ │ │ - ldr r0, [pc, #248] @ (80a4c ) │ │ │ │ + bne.n 80a06 │ │ │ │ + ldr r0, [pc, #248] @ (80a50 ) │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [pc, #248] @ (80a50 ) │ │ │ │ + ldr r1, [pc, #248] @ (80a54 ) │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ adds r5, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 80a02 │ │ │ │ + bne.n 80a06 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 80a36 │ │ │ │ + beq.n 80a3a │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ - cbnz r2, 809b6 │ │ │ │ + cbnz r2, 809ba │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r7] │ │ │ │ - b.n 809b6 │ │ │ │ + b.n 809ba │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #172] @ (80a54 ) │ │ │ │ + ldr r0, [pc, #172] @ (80a58 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #160] @ (80a58 ) │ │ │ │ - ldr r3, [pc, #136] @ (80a44 ) │ │ │ │ + ldr r2, [pc, #160] @ (80a5c ) │ │ │ │ + ldr r3, [pc, #136] @ (80a48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80a3a │ │ │ │ + bne.n 80a3e │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #136] @ (80a5c ) │ │ │ │ + ldr r1, [pc, #136] @ (80a60 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80930 │ │ │ │ + bne.n 80934 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 809a4 │ │ │ │ + b.n 809a8 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 809a4 │ │ │ │ + b.n 809a8 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #8 │ │ │ │ movne r3, #9 │ │ │ │ strne r2, [r6, #0] │ │ │ │ - bne.n 809a6 │ │ │ │ + bne.n 809aa │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - cbz r3, 80a06 │ │ │ │ + cbz r3, 80a0a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 809a6 │ │ │ │ - ldr r0, [pc, #88] @ (80a60 ) │ │ │ │ + b.n 809aa │ │ │ │ + ldr r0, [pc, #88] @ (80a64 ) │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [pc, #88] @ (80a64 ) │ │ │ │ + ldr r1, [pc, #88] @ (80a68 ) │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ adds r5, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 80a02 │ │ │ │ + bne.n 80a06 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 809b6 │ │ │ │ + b.n 809ba │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r1, r0] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #0 │ │ │ │ + subs r0, r7, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb7c2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r6, [r1, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + strb r0, [r0, #11] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r2, [r2, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb70e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r2, [r3, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080a68 : │ │ │ │ +00080a6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #208] @ (80b4c ) │ │ │ │ + ldr r4, [pc, #208] @ (80b50 ) │ │ │ │ sub sp, #8 │ │ │ │ - ldr r3, [pc, #208] @ (80b50 ) │ │ │ │ + ldr r3, [pc, #208] @ (80b54 ) │ │ │ │ mov r6, r2 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #192] @ (80b54 ) │ │ │ │ + ldr r1, [pc, #192] @ (80b58 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r8] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #176] @ (80b58 ) │ │ │ │ + ldr r1, [pc, #176] @ (80b5c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov sl, r0 │ │ │ │ - cbz r5, 80b04 │ │ │ │ + cbz r5, 80b08 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 80b32 │ │ │ │ + beq.n 80b36 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 80b1a │ │ │ │ + blt.n 80b1e │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r2, [r9] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 80b22 │ │ │ │ + bge.n 80b26 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #128] @ (80b5c ) │ │ │ │ + ldr r0, [pc, #128] @ (80b60 ) │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #116] @ (80b60 ) │ │ │ │ - ldr r3, [pc, #96] @ (80b50 ) │ │ │ │ + ldr r2, [pc, #116] @ (80b64 ) │ │ │ │ + ldr r3, [pc, #96] @ (80b54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80b48 │ │ │ │ + bne.n 80b4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #92] @ (80b64 ) │ │ │ │ + ldr r1, [pc, #92] @ (80b68 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80ab6 │ │ │ │ + bne.n 80aba │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 80ad6 │ │ │ │ + b.n 80ada │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 80ad6 │ │ │ │ + b.n 80ada │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 80aea │ │ │ │ + beq.n 80aee │ │ │ │ negs r3, r3 │ │ │ │ - b.n 80ada │ │ │ │ - ldr r1, [pc, #52] @ (80b68 ) │ │ │ │ + b.n 80ade │ │ │ │ + ldr r1, [pc, #52] @ (80b6c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80abc │ │ │ │ + bne.n 80ac0 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 80ad6 │ │ │ │ + b.n 80ada │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldrsb r0, [r2, r2] │ │ │ │ + ldrsb r4, [r1, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r2 │ │ │ │ + subs r4, r7, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #124] @ 0x7c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r6, #6] │ │ │ │ + strb r4, [r2, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r2, [r4, r0] │ │ │ │ + ldrsb r6, [r3, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r7, #100] @ 0x64 │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r6, r7, r7 │ │ │ │ + adds r2, r4, r7 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00080b70 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #128] @ 80c00 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #124] @ (80c04 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 80bea │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 80bd0 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + blt.n 80bf2 │ │ │ │ + ldr r2, [pc, #76] @ (80c08 ) │ │ │ │ + ldr r3, [pc, #72] @ (80c04 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 80bfa │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #52] @ (80c0c ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + b.n 80bb8 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 80bd6 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 80bd6 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + strb r2, [r1, r6] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strb r4, [r2, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ + strb r4, [r4, #2] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080b6c : │ │ │ │ +00080c10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #256] @ (80c80 ) │ │ │ │ + ldr r5, [pc, #256] @ (80d24 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #256] @ (80c84 ) │ │ │ │ + ldr r4, [pc, #256] @ (80d28 ) │ │ │ │ mov r7, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #256] @ (80c88 ) │ │ │ │ + ldr r1, [pc, #256] @ (80d2c ) │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldrd sl, r5, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sl] │ │ │ │ str r3, [r5, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #224] @ (80c8c ) │ │ │ │ + ldr r1, [pc, #224] @ (80d30 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r6, r0 │ │ │ │ - cbz r4, 80c08 │ │ │ │ + cbz r4, 80cac │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 80c60 │ │ │ │ + beq.n 80d04 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 80c1e │ │ │ │ + blt.n 80cc2 │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 80c26 │ │ │ │ + bge.n 80cca │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #176] @ (80c90 ) │ │ │ │ + ldr r0, [pc, #176] @ (80d34 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #164] @ (80c94 ) │ │ │ │ - ldr r3, [pc, #144] @ (80c84 ) │ │ │ │ + ldr r2, [pc, #164] @ (80d38 ) │ │ │ │ + ldr r3, [pc, #144] @ (80d28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80c78 │ │ │ │ + bne.n 80d1c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #140] @ (80c98 ) │ │ │ │ + ldr r1, [pc, #140] @ (80d3c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80bba │ │ │ │ + bne.n 80c5e │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 80bdc │ │ │ │ + b.n 80c80 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 80bdc │ │ │ │ + b.n 80c80 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 80c7c │ │ │ │ + cbnz r3, 80d20 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 80bee │ │ │ │ - cbz r6, 80c5a │ │ │ │ + beq.n 80c92 │ │ │ │ + cbz r6, 80cfe │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ lsls r0, r0, #3 │ │ │ │ vldr d7, [r3] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 80bea │ │ │ │ + beq.n 80c8e │ │ │ │ adds r2, #1 │ │ │ │ add r3, r0 │ │ │ │ cmp r1, r2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bge.n 80c3e │ │ │ │ + bge.n 80ce2 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ - b.n 80bee │ │ │ │ - ldr r1, [pc, #56] @ (80c9c ) │ │ │ │ + b.n 80c92 │ │ │ │ + ldr r1, [pc, #56] @ (80d40 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 80bbe │ │ │ │ + bne.n 80c62 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 80bde │ │ │ │ + b.n 80c82 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 80bde │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + b.n 80c82 │ │ │ │ + strb r0, [r5, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r6 │ │ │ │ + adds r4, r5, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r4, #96] @ 0x60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r0, [r0, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, r2, r3 │ │ │ │ + adds r4, r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00080ca0 : │ │ │ │ +00080d44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #296] @ (80ddc ) │ │ │ │ + ldr r5, [pc, #296] @ (80e80 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #296] @ (80de0 ) │ │ │ │ + ldr r4, [pc, #296] @ (80e84 ) │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #280] @ (80de4 ) │ │ │ │ + ldr r1, [pc, #280] @ (80e88 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str.w r2, [fp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #248] @ (80de8 ) │ │ │ │ + ldr r1, [pc, #248] @ (80e8c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, r2 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ orrs r0, r4 │ │ │ │ - beq.n 80d82 │ │ │ │ + beq.n 80e26 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 80d4e │ │ │ │ + blt.n 80df2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 80d92 │ │ │ │ + blt.n 80e36 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 80d8a │ │ │ │ + blt.n 80e2e │ │ │ │ ldr.w r4, [r8] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 80d9a │ │ │ │ + blt.n 80e3e │ │ │ │ ldr.w r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 80da2 │ │ │ │ + bne.n 80e46 │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 80dae │ │ │ │ + ble.n 80e52 │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 80dcc │ │ │ │ + blt.n 80e70 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n 80db6 │ │ │ │ + beq.n 80e5a │ │ │ │ cmp r2, #1 │ │ │ │ mov r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - ble.n 80dba │ │ │ │ + ble.n 80e5e │ │ │ │ mvn.w r1, #12 │ │ │ │ movs r3, #13 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80df8 │ │ │ │ mvn.w r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #144] @ (80dec ) │ │ │ │ + ldr r0, [pc, #144] @ (80e90 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #132] @ (80df0 ) │ │ │ │ - ldr r3, [pc, #116] @ (80de0 ) │ │ │ │ + ldr r2, [pc, #132] @ (80e94 ) │ │ │ │ + ldr r3, [pc, #116] @ (80e84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80dd4 │ │ │ │ + bne.n 80e78 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80df8 │ │ │ │ mvn.w r1, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80df8 │ │ │ │ mvn.w r1, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80df8 │ │ │ │ mvn.w r1, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80df8 │ │ │ │ cmp r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r1, r5 │ │ │ │ - ble.n 80d24 │ │ │ │ + ble.n 80dc8 │ │ │ │ mvn.w r1, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80df8 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 80d46 │ │ │ │ + ble.n 80dea │ │ │ │ ldr.w r3, [fp] │ │ │ │ - cbnz r3, 80dd8 │ │ │ │ + cbnz r3, 80e7c │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 80d68 │ │ │ │ + b.n 80e0c │ │ │ │ mvn.w r1, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 80d54 │ │ │ │ + b.n 80df8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 80d58 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + b.n 80dfc │ │ │ │ + strh r4, [r6, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #72] @ 0x48 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, r0, r1 │ │ │ │ + asrs r4, r0, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #116] @ 0x74 │ │ │ │ + ldr r6, [r1, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00080df4 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #128] @ 80e84 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #124] @ (80e88 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 80e6e │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 80e54 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - blt.n 80e76 │ │ │ │ - ldr r2, [pc, #76] @ (80e8c ) │ │ │ │ - ldr r3, [pc, #72] @ (80e88 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 80e7e │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #52] @ (80e90 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 80e3c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 80e5a │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 80e5a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - strh r6, [r0, r4] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r1, #100] @ 0x64 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080e94 : │ │ │ │ +00080e98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r1 │ │ │ │ - ldr r1, [pc, #260] @ (80fac ) │ │ │ │ - ldr r2, [pc, #260] @ (80fb0 ) │ │ │ │ + ldr r1, [pc, #260] @ (80fb0 ) │ │ │ │ + ldr r2, [pc, #260] @ (80fb4 ) │ │ │ │ sub sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - ldr r0, [pc, #256] @ (80fb4 ) │ │ │ │ + ldr r0, [pc, #256] @ (80fb8 ) │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #248] @ (80fb8 ) │ │ │ │ + ldr r1, [pc, #248] @ (80fbc ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #240] @ (80fbc ) │ │ │ │ + ldr r2, [pc, #240] @ (80fc0 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ @@ -39252,200 +39254,386 @@ │ │ │ │ ldr.w ip, [r9] │ │ │ │ adds r1, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r1, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r6] │ │ │ │ - blt.n 80f7a │ │ │ │ + blt.n 80f7e │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 80f60 │ │ │ │ + blt.n 80f64 │ │ │ │ cmp r2, r4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r4 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 80f80 │ │ │ │ + blt.n 80f84 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp ip, r1 │ │ │ │ - blt.n 80f88 │ │ │ │ + blt.n 80f8c │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 80fa2 │ │ │ │ + blt.n 80fa6 │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - cbnz r2, 80f46 │ │ │ │ + cbnz r2, 80f4a │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r6, #0] │ │ │ │ - ldr r2, [pc, #120] @ (80fc0 ) │ │ │ │ - ldr r3, [pc, #100] @ (80fb0 ) │ │ │ │ + ldr r2, [pc, #120] @ (80fc4 ) │ │ │ │ + ldr r3, [pc, #100] @ (80fb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 80fa6 │ │ │ │ + bne.n 80faa │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r4, #2 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #88] @ (80fc4 ) │ │ │ │ + ldr r0, [pc, #88] @ (80fc8 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 80f46 │ │ │ │ + b.n 80f4a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 80f66 │ │ │ │ + b.n 80f6a │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r4, #4 │ │ │ │ - b.n 80f66 │ │ │ │ + b.n 80f6a │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 80f98 │ │ │ │ + beq.n 80f9c │ │ │ │ mvn.w r3, #9 │ │ │ │ movs r4, #10 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 80f68 │ │ │ │ + b.n 80f6c │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ movge r0, #112 @ 0x70 │ │ │ │ - bge.n 80f46 │ │ │ │ + bge.n 80f4a │ │ │ │ negs r4, r4 │ │ │ │ - b.n 80f68 │ │ │ │ + b.n 80f6c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r0, [r4, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r5 │ │ │ │ + sxtb r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r2, [r0, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00080fc8 : │ │ │ │ +00080fcc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (81070 ) │ │ │ │ + ldr r5, [pc, #152] @ (81074 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (81074 ) │ │ │ │ + ldr r3, [pc, #152] @ (81078 ) │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 81038 │ │ │ │ + blt.n 8103c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 81008 │ │ │ │ + ble.n 8100c │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - ble.n 81040 │ │ │ │ + ble.n 81044 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #104] @ (81078 ) │ │ │ │ + ldr r0, [pc, #104] @ (8107c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (8107c ) │ │ │ │ - ldr r3, [pc, #80] @ (81074 ) │ │ │ │ + ldr r2, [pc, #88] @ (81080 ) │ │ │ │ + ldr r3, [pc, #80] @ (81078 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8106c │ │ │ │ + bne.n 81070 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8100e │ │ │ │ + b.n 81012 │ │ │ │ cmp r1, r3 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, r1 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 8100e │ │ │ │ + blt.n 81012 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r0, r3 │ │ │ │ it le │ │ │ │ movle.w r0, #512 @ 0x200 │ │ │ │ - ble.n 81020 │ │ │ │ + ble.n 81024 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8100e │ │ │ │ + b.n 81012 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r4, [r6, r4] │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r0, [r5, r3] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00081084 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #124] @ 81110 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #120] @ (81114 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 81104 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 810d4 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 810ec │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 810da │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #60] @ (81118 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #44] @ (8111c ) │ │ │ │ + ldr r3, [pc, #36] @ (81114 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 8110c │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 810da │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + str r6, [r6, r1] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r0, [r4, r0] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +00081120 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #248] @ (8122c ) │ │ │ │ + ldr r2, [pc, #248] @ (81230 ) │ │ │ │ + sub sp, #28 │ │ │ │ + add r1, pc │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #244] @ (81234 ) │ │ │ │ + mov r6, r3 │ │ │ │ + ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + add r0, pc │ │ │ │ + ldr r1, [pc, #236] @ (81238 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + mov.w r2, #0 │ │ │ │ + ldr r2, [pc, #228] @ (8123c ) │ │ │ │ + add r1, pc │ │ │ │ + str r5, [sp, #0] │ │ │ │ + add r2, pc │ │ │ │ + str.w r3, [r8] │ │ │ │ + adds r3, r0, #4 │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + ldrd r7, r9, [sp, #60] @ 0x3c │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r2, #0 │ │ │ │ + mul.w r0, r2, r0 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + blt.n 811f4 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 811c0 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ + mov r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r4, r0 │ │ │ │ + blt.n 811fc │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.n 81204 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n 81222 │ │ │ │ + cmp r2, r3 │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + cbnz r2, 811da │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n 811da │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #116] @ (81240 ) │ │ │ │ + add r1, sp, #16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #104] @ (81244 ) │ │ │ │ + ldr r3, [pc, #80] @ (81230 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 81226 │ │ │ │ + add sp, #28 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 811c6 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 811c6 │ │ │ │ + adds r1, #1 │ │ │ │ + beq.n 81214 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 811ca │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 811da │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 811ca │ │ │ │ + negs r3, r1 │ │ │ │ + b.n 811ca │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldr r7, [pc, #864] @ (81590 ) │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r7, [pc, #200] @ (81310 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00081080 : │ │ │ │ +00081248 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ - ldr r2, [pc, #332] @ (811e0 ) │ │ │ │ - ldr r3, [pc, #332] @ (811e4 ) │ │ │ │ + ldr r2, [pc, #332] @ (813a8 ) │ │ │ │ + ldr r3, [pc, #332] @ (813ac ) │ │ │ │ sub sp, #28 │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ - ldr r0, [pc, #328] @ (811e8 ) │ │ │ │ + ldr r0, [pc, #328] @ (813b0 ) │ │ │ │ mov r4, r1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #320] @ (811ec ) │ │ │ │ + ldr r2, [pc, #320] @ (813b4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r5, [sp] │ │ │ │ - ldr r1, [pc, #308] @ (811f0 ) │ │ │ │ + ldr r1, [pc, #308] @ (813b8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ @@ -39460,515 +39648,327 @@ │ │ │ │ it ge │ │ │ │ movge r0, r3 │ │ │ │ cmp.w fp, #0 │ │ │ │ mul.w r0, fp, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r8] │ │ │ │ - blt.n 81142 │ │ │ │ + blt.n 8130a │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n 81110 │ │ │ │ + ble.n 812d8 │ │ │ │ mov r3, fp │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - ble.n 8114a │ │ │ │ + ble.n 81312 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #216] @ (811f4 ) │ │ │ │ + ldr r0, [pc, #216] @ (813bc ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #204] @ (811f8 ) │ │ │ │ - ldr r3, [pc, #184] @ (811e4 ) │ │ │ │ + ldr r2, [pc, #204] @ (813c0 ) │ │ │ │ + ldr r3, [pc, #184] @ (813ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 811dc │ │ │ │ + bne.n 813a4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 81116 │ │ │ │ + b.n 812de │ │ │ │ cmp fp, r4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ mov r1, fp │ │ │ │ it ge │ │ │ │ movge r1, r4 │ │ │ │ cmp fp, r5 │ │ │ │ it ge │ │ │ │ cmpge r5, r1 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 81116 │ │ │ │ + blt.n 812de │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 811ba │ │ │ │ + bgt.n 81382 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 811c2 │ │ │ │ + blt.n 8138a │ │ │ │ ldr r1, [r7, #0] │ │ │ │ negs r3, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 81118 │ │ │ │ + bne.n 812e0 │ │ │ │ cmp r4, #1 │ │ │ │ - beq.n 81186 │ │ │ │ + beq.n 8134e │ │ │ │ subs r2, r4, #1 │ │ │ │ mov r0, r6 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 5ae88 │ │ │ │ cmp r5, #1 │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp fp, r3 │ │ │ │ - ble.n 811a4 │ │ │ │ + ble.n 8136c │ │ │ │ sub.w r2, fp, r3 │ │ │ │ add.w r0, r6, r3, lsl #2 │ │ │ │ subs r0, #4 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 5ae88 │ │ │ │ cmp r5, r4 │ │ │ │ it gt │ │ │ │ movgt.w r0, #512 @ 0x200 │ │ │ │ - bgt.n 81128 │ │ │ │ + bgt.n 812f0 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n 81128 │ │ │ │ + b.n 812f0 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 81116 │ │ │ │ + b.n 812de │ │ │ │ adds r2, #1 │ │ │ │ - beq.n 811d0 │ │ │ │ + beq.n 81398 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 81118 │ │ │ │ + b.n 812e0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 81128 │ │ │ │ + beq.n 812f0 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 81118 │ │ │ │ + b.n 812e0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r0, [r7, r1] │ │ │ │ + ldr r6, [pc, #704] @ (8166c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #32 │ │ │ │ + add r6, sp, #800 @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r0, [r6, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #912] @ (8158c ) │ │ │ │ + ldr r6, [pc, #112] @ (81434 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000811fc : │ │ │ │ +000813c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 81288 │ │ │ │ + ldr.w ip, [pc, #140] @ 81460 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (8128c ) │ │ │ │ + ldr r2, [pc, #136] @ (81464 ) │ │ │ │ add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8127c │ │ │ │ + blt.n 81446 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 8124c │ │ │ │ + blt.n 81416 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 81264 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 81252 │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 81452 │ │ │ │ + cbz r2, 8144e │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 8142e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (81290 ) │ │ │ │ + ldr r0, [pc, #72] @ (81468 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (81294 ) │ │ │ │ - ldr r3, [pc, #36] @ (8128c ) │ │ │ │ + ldr r2, [pc, #60] @ (8146c ) │ │ │ │ + ldr r3, [pc, #48] @ (81464 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 81284 │ │ │ │ + bne.n 8145a │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 81252 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r6, [pc, #1016] @ (81684 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #672] @ (81538 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -00081298 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #248] @ (813a4 ) │ │ │ │ - ldr r2, [pc, #248] @ (813a8 ) │ │ │ │ - sub sp, #28 │ │ │ │ - add r1, pc │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #244] @ (813ac ) │ │ │ │ - mov r6, r3 │ │ │ │ - ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - add r0, pc │ │ │ │ - ldr r1, [pc, #236] @ (813b0 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #228] @ (813b4 ) │ │ │ │ - add r1, pc │ │ │ │ - str r5, [sp, #0] │ │ │ │ - add r2, pc │ │ │ │ - str.w r3, [r8] │ │ │ │ - adds r3, r0, #4 │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - ldrd r7, r9, [sp, #60] @ 0x3c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r2, #0 │ │ │ │ - mul.w r0, r2, r0 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - blt.n 8136c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 81338 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - mov r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ - blt.n 81374 │ │ │ │ - cmp r1, r0 │ │ │ │ - blt.n 8137c │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.n 8139a │ │ │ │ - cmp r2, r3 │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - cbnz r2, 81352 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + b.n 8141c │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - b.n 81352 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (813b8 ) │ │ │ │ - add r1, sp, #16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (813bc ) │ │ │ │ - ldr r3, [pc, #80] @ (813a8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 8139e │ │ │ │ - add sp, #28 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8133e │ │ │ │ + b.n 8142e │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8133e │ │ │ │ - adds r1, #1 │ │ │ │ - beq.n 8138c │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 81342 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 81352 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 81342 │ │ │ │ - negs r3, r1 │ │ │ │ - b.n 81342 │ │ │ │ + b.n 8141c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #384] @ (81528 ) │ │ │ │ + ldr r5, [pc, #216] @ (8153c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r0, [r1, #24] │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #744] @ (816a8 ) │ │ │ │ + ldr r4, [pc, #888] @ (817e8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -000813c0 : │ │ │ │ +00081470 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r4, [pc, #272] @ (814e4 ) │ │ │ │ + ldr r4, [pc, #272] @ (81594 ) │ │ │ │ sub sp, #24 │ │ │ │ - ldr r2, [pc, #272] @ (814e8 ) │ │ │ │ + ldr r2, [pc, #272] @ (81598 ) │ │ │ │ add r4, pc │ │ │ │ ldrd r6, r5, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr.w r8, [r6] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 81490 │ │ │ │ + blt.n 81540 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 81446 │ │ │ │ + blt.n 814f6 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ - blt.n 81498 │ │ │ │ + blt.n 81548 │ │ │ │ cmp r2, r1 │ │ │ │ mov r3, r8 │ │ │ │ it ge │ │ │ │ movge r2, r1 │ │ │ │ mov.w sl, #1 │ │ │ │ mov r9, r2 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n 814a0 │ │ │ │ + bne.n 81550 │ │ │ │ cmp sl, r3 │ │ │ │ vstr s15, [r7] │ │ │ │ - ble.n 81478 │ │ │ │ + ble.n 81528 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #7 │ │ │ │ movne r3, #8 │ │ │ │ strne r2, [r5, #0] │ │ │ │ - bne.n 8144e │ │ │ │ + bne.n 814fe │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 814da │ │ │ │ + bne.n 8158a │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 8145e │ │ │ │ + b.n 8150e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #156] @ (814ec ) │ │ │ │ + ldr r0, [pc, #156] @ (8159c ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (814f0 ) │ │ │ │ - ldr r3, [pc, #132] @ (814e8 ) │ │ │ │ + ldr r2, [pc, #144] @ (815a0 ) │ │ │ │ + ldr r3, [pc, #132] @ (81598 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 814de │ │ │ │ + bne.n 8158e │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 814da │ │ │ │ + cbnz r3, 8158a │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 81442 │ │ │ │ + beq.n 814f2 │ │ │ │ cmp.w r9, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8145e │ │ │ │ + b.n 8150e │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8144c │ │ │ │ + b.n 814fc │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8144c │ │ │ │ + b.n 814fc │ │ │ │ mov r3, r0 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ - ldr r0, [pc, #76] @ (814f4 ) │ │ │ │ + ldr r0, [pc, #76] @ (815a4 ) │ │ │ │ add.w sl, r1, #1 │ │ │ │ - ldr r2, [pc, #72] @ (814f8 ) │ │ │ │ - ldr r1, [pc, #76] @ (814fc ) │ │ │ │ + ldr r2, [pc, #72] @ (815a8 ) │ │ │ │ + ldr r1, [pc, #76] @ (815ac ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mla r0, r2, r0, r0 │ │ │ │ add.w r0, r0, r2, lsl #1 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 81424 │ │ │ │ + b.n 814d4 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8144e │ │ │ │ + b.n 814fe │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #232] @ (815d0 ) │ │ │ │ + ldr r4, [pc, #552] @ (817c0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + str r4, [r1, #124] @ 0x7c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #696] @ (817ac ) │ │ │ │ + ldr r3, [pc, #1016] @ (8199c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r3, sp, #896 @ 0x380 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r1, #80] @ 0x50 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00081500 : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 8159c │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (815a0 ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 81582 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 81552 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 8158e │ │ │ │ - cbz r2, 8158a │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8156a │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (815a4 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (815a8 ) │ │ │ │ - ldr r3, [pc, #48] @ (815a0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 81596 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 81558 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8156a │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 81558 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldr r3, [pc, #1000] @ (81988 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r2, [r1, #120] @ 0x78 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #648] @ (81834 ) │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - ... │ │ │ │ │ │ │ │ 000815b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #924] @ (81960 ) │ │ │ │ @@ -40324,45 +40324,45 @@ │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ ldr r3, [pc, #288] @ (81a84 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r1, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r2, [pc, #728] @ (81c48 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r2, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + str r4, [r0, #100] @ 0x64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 814cc │ │ │ │ + b.n 814dc │ │ │ │ lsls r0, r4, #1 │ │ │ │ add r1, sp, #784 @ 0x310 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r6, [r3, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, #80] @ 0x50 │ │ │ │ + str r4, [r1, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + str r4, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r4, #48] @ 0x30 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [pc, #536] @ (81bc4 ) │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [pc, #536] @ (81bc8 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #536] @ (81bcc ) │ │ │ │ @@ -40562,41 +40562,41 @@ │ │ │ │ movs r0, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 818f4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #608 @ (adr r7, 81e28 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r4, [r7, r7] │ │ │ │ + ldrsh r4, [r4, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r6, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r2, #0] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ add r6, pc, #632 @ (adr r6, 81e58 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r4, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r0, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + str r4, [r1, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r4, [r3, r4] │ │ │ │ + ldrsh r4, [r7, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r6, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r4, #20] │ │ │ │ + str r6, [r1, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00081c00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -40660,15 +40660,15 @@ │ │ │ │ b.n 81c58 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add sl, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ add sl, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00081cac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -40726,15 +40726,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ b.n 81d02 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ add r6, r9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #0] │ │ │ │ + ldrsh r0, [r7, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ mvns r0, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00081d48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -40845,19 +40845,19 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ bics r0, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #936 @ (adr r3, 82204 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r4, [r3, r5] │ │ │ │ + ldrsh r4, [r1, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r4, [r7, r0] │ │ │ │ + ldrb r4, [r4, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ orrs r0, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00081e6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -40968,19 +40968,19 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ cmp r4, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #824 @ (adr r2, 822b8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r0, [r7, r0] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrb r2, [r5, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ rors r4, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00081f90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -41046,15 +41046,15 @@ │ │ │ │ b.n 81fe8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r4, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0008203c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -41120,15 +41120,15 @@ │ │ │ │ b.n 82094 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ eors r6, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000820e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -41204,21 +41204,21 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.n 8213a │ │ │ │ ands r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r0, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r7, #194 @ 0xc2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 000821b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -41292,21 +41292,21 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.n 82202 │ │ │ │ subs r7, #74 @ 0x4a │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r4, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r6, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r2, [r0, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00082278 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -41379,303 +41379,31 @@ │ │ │ │ b.n 822cc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #132 @ 0x84 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r2] │ │ │ │ + ldrh r0, [r6, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r6, #64 @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00082338 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #620] @ (825b8 ) │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #620] @ (825bc ) │ │ │ │ - mov r7, r0 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldrd r9, fp, [sp, #132] @ 0x84 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #76] @ 0x4c │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #592] @ (825c0 ) │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r1, [sp, #28] │ │ │ │ - cbz r0, 823e6 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 823b0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 82460 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n 82472 │ │ │ │ - mvn.w r3, #2 │ │ │ │ - str.w r3, [r8] │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 823ba │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #520] @ (825c4 ) │ │ │ │ - add r1, sp, #60 @ 0x3c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #508] @ (825c8 ) │ │ │ │ - ldr r3, [pc, #492] @ (825bc ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 825b4 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #484] @ (825cc ) │ │ │ │ - mov r0, r7 │ │ │ │ - strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - cbz r0, 82468 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 823b0 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - blt.n 82460 │ │ │ │ - cmp r1, r7 │ │ │ │ - bgt.n 823a4 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr.w lr, [r0] │ │ │ │ - cmp lr, r7 │ │ │ │ - mov r0, lr │ │ │ │ - it ge │ │ │ │ - movge r0, r7 │ │ │ │ - cmp r0, r1 │ │ │ │ - bgt.n 823a4 │ │ │ │ - cmp.w lr, #0 │ │ │ │ - blt.n 8248c │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - mov ip, r1 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r0, ip │ │ │ │ - blt.w 825ac │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r2, #1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - mov r0, r2 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.n 82494 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 82494 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 823ba │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 823b6 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - str.w r3, [r8] │ │ │ │ - b.n 823ac │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr.w lr, [r1] │ │ │ │ - mov r1, r3 │ │ │ │ - cmp r3, lr │ │ │ │ - it ge │ │ │ │ - movge r1, lr │ │ │ │ - cmp r2, r1 │ │ │ │ - itt ge │ │ │ │ - movge r7, r2 │ │ │ │ - movge r1, r3 │ │ │ │ - bge.n 8241c │ │ │ │ - b.n 823a4 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 823b6 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 823ac │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - adds r3, #1 │ │ │ │ - sub.w r2, r2, r3, lsl #2 │ │ │ │ - cbz r6, 824da │ │ │ │ - cmp lr, r1 │ │ │ │ - ble.n 82540 │ │ │ │ - cmp r1, #1 │ │ │ │ - bgt.n 82580 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n 82530 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cbz r3, 824ce │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 823ca │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 823ca │ │ │ │ - cmp r7, lr │ │ │ │ - bgt.n 82562 │ │ │ │ - cmp r7, #1 │ │ │ │ - ble.n 824b8 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - strd sl, r2, [sp] │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #224] @ (825d0 ) │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - subs r7, #1 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r2, sp, #68 @ 0x44 │ │ │ │ - strd r7, r7, [sp, #60] @ 0x3c │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - blx 64808 │ │ │ │ - vldr s15, [r9] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r0, s15 │ │ │ │ - cmp r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 823ac │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r3, #1 │ │ │ │ - bne.n 824be │ │ │ │ - vmov s15, r0 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r9] │ │ │ │ - b.n 823ca │ │ │ │ - ldr r1, [pc, #144] @ (825d4 ) │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - blx 5e790 │ │ │ │ - b.n 8250c │ │ │ │ - ldr r1, [pc, #116] @ (825d8 ) │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - b.n 82508 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - strd sl, r2, [sp] │ │ │ │ - subs r1, #1 │ │ │ │ - ldr r2, [pc, #76] @ (825dc ) │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ - add r2, pc │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r2, sp, #68 @ 0x44 │ │ │ │ - blx 5e790 │ │ │ │ - b.n 8250c │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n 823b6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r4] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r0, [r2, r6] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrsb r6, [r3, r2] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #848] @ 0x350 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - │ │ │ │ -000825e0 : │ │ │ │ +00082338 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #3220] @ 83288 │ │ │ │ - ldr.w r3, [pc, #3220] @ 8328c │ │ │ │ + ldr.w r2, [pc, #3220] @ 82fe0 │ │ │ │ + ldr.w r3, [pc, #3220] @ 82fe4 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #3212] @ 83290 │ │ │ │ + ldr.w r1, [pc, #3212] @ 82fe8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -41692,110 +41420,110 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3156] @ 83294 │ │ │ │ + ldr.w r1, [pc, #3156] @ 82fec │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3148] @ 83298 │ │ │ │ + ldr.w r1, [pc, #3148] @ 82ff0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ orr.w r9, sl, fp │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #3132] @ 8329c │ │ │ │ + ldr.w r1, [pc, #3132] @ 82ff4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ orr.w r2, r7, r0 │ │ │ │ orrs.w r2, r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq.w 827d8 │ │ │ │ + beq.w 82530 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - blt.w 827e4 │ │ │ │ + blt.w 8253c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 827ec │ │ │ │ + blt.w 82544 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w 827f4 │ │ │ │ + blt.w 8254c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w 827fc │ │ │ │ + ble.w 82554 │ │ │ │ ldrd r2, r3, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 82804 │ │ │ │ - cbz r7, 826cc │ │ │ │ + bne.w 8255c │ │ │ │ + cbz r7, 82424 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r6, r3 │ │ │ │ - bge.w 831ee │ │ │ │ + bge.w 82f46 │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.w 827fc │ │ │ │ + bgt.w 82554 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 8282e │ │ │ │ + ble.w 82586 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8290e │ │ │ │ + bne.w 82666 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 8286c │ │ │ │ + blt.w 825c4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 828f4 │ │ │ │ + ble.w 8264c │ │ │ │ vmov s15, r2 │ │ │ │ vmov.f32 s14, #38 @ 0x41300000 11.0 │ │ │ │ vmov.f32 s13, #24 @ 0x40c00000 6.0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ vcvt.s32.f32 s14, s14 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 82a4c │ │ │ │ + beq.w 827a4 │ │ │ │ rsb r7, r3, r3, lsl #3 │ │ │ │ vmov r3, s14 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 82be8 │ │ │ │ - ldr.w r6, [pc, #2944] @ 832a0 │ │ │ │ + blt.w 82940 │ │ │ │ + ldr.w r6, [pc, #2944] @ 82ff8 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2940] @ 832a4 │ │ │ │ - ldr.w r1, [pc, #2940] @ 832a8 │ │ │ │ + ldr.w r2, [pc, #2940] @ 82ffc │ │ │ │ + ldr.w r1, [pc, #2940] @ 83000 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w sl, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r2 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2908] @ 832ac │ │ │ │ + ldr.w r1, [pc, #2908] @ 83004 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ @@ -41814,116 +41542,116 @@ │ │ │ │ it lt │ │ │ │ movlt r6, r1 │ │ │ │ vmov s15, r6 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r2, r3 │ │ │ │ vstr s15, [r1] │ │ │ │ - ble.n 8284a │ │ │ │ + ble.n 825a2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 82906 │ │ │ │ + beq.w 8265e │ │ │ │ movs r3, #12 │ │ │ │ mvn.w r2, #11 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr.w r0, [pc, #2824] @ 832b0 │ │ │ │ + ldr.w r0, [pc, #2824] @ 83008 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #2808] @ 832b4 │ │ │ │ - ldr.w r3, [pc, #2764] @ 8328c │ │ │ │ + ldr.w r2, [pc, #2808] @ 8300c │ │ │ │ + ldr.w r3, [pc, #2764] @ 82fe4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 83492 │ │ │ │ + bne.w 831ea │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 827a6 │ │ │ │ + b.n 824fe │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.n 827fc │ │ │ │ + bgt.n 82554 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8282e │ │ │ │ + ble.n 82586 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 82836 │ │ │ │ + bne.n 8258e │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.n 82844 │ │ │ │ + bne.n 8259c │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w 826d6 │ │ │ │ + beq.w 8242e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r6, r1 │ │ │ │ it ge │ │ │ │ cmpge r1, r3 │ │ │ │ - ble.w 826d6 │ │ │ │ + ble.w 8242e │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 827de │ │ │ │ + b.n 82536 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, r3 │ │ │ │ - bgt.n 8282e │ │ │ │ + bgt.n 82586 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w 826d6 │ │ │ │ + beq.w 8242e │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n 8282e │ │ │ │ - b.n 8281c │ │ │ │ + blt.n 82586 │ │ │ │ + b.n 82574 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8290e │ │ │ │ + bne.n 82666 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 82902 │ │ │ │ + beq.n 8265a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 828fe │ │ │ │ + beq.n 82656 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 827b8 │ │ │ │ + b.n 82510 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 828f4 │ │ │ │ + ble.n 8264c │ │ │ │ vmov s15, r2 │ │ │ │ vmov.f32 s14, #38 @ 0x41300000 11.0 │ │ │ │ vmov.f32 s13, #24 @ 0x40c00000 6.0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ vcvt.s32.f32 s14, s14 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 82912 │ │ │ │ + beq.n 8266a │ │ │ │ vmov r2, s14 │ │ │ │ rsb sl, r6, r6, lsl #3 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 82b8e │ │ │ │ - ldr.w r7, [pc, #2584] @ 832b8 │ │ │ │ + blt.w 828e6 │ │ │ │ + ldr.w r7, [pc, #2584] @ 83010 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2580] @ 832bc │ │ │ │ - ldr.w r1, [pc, #2580] @ 832c0 │ │ │ │ + ldr.w r2, [pc, #2580] @ 83014 │ │ │ │ + ldr.w r1, [pc, #2580] @ 83018 │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov fp, r2 │ │ │ │ @@ -41932,57 +41660,57 @@ │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #2540] @ 832c4 │ │ │ │ + ldr.w r1, [pc, #2540] @ 8301c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mla r6, r0, r2, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r2, sl │ │ │ │ - b.n 82774 │ │ │ │ + b.n 824cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 8278a │ │ │ │ + b.n 824e2 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 827b8 │ │ │ │ + b.n 82510 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 827b8 │ │ │ │ + b.n 82510 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 82902 │ │ │ │ + beq.n 8265a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 827a6 │ │ │ │ + b.n 824fe │ │ │ │ mul.w r3, r6, r6 │ │ │ │ vmov r2, s14 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ add.w r3, r3, r6, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 82c44 │ │ │ │ + blt.w 8299c │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 82d5c │ │ │ │ + bne.w 82ab4 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 83044 │ │ │ │ + bne.w 82d9c │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 828f4 │ │ │ │ - ldr.w r3, [pc, #2436] @ 832c8 │ │ │ │ - ldr.w r2, [pc, #2436] @ 832cc │ │ │ │ + beq.n 8264c │ │ │ │ + ldr.w r3, [pc, #2436] @ 83020 │ │ │ │ + ldr.w r2, [pc, #2436] @ 83024 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #2436] @ 832d0 │ │ │ │ + ldr.w r1, [pc, #2436] @ 83028 │ │ │ │ mov sl, r3 │ │ │ │ add.w r9, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -41994,38 +41722,38 @@ │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ mov r2, fp │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ - ldr.w r1, [pc, #2388] @ 832d4 │ │ │ │ + ldr.w r1, [pc, #2388] @ 8302c │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r7, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #2364] @ 832d8 │ │ │ │ + ldr.w r1, [pc, #2364] @ 83030 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, sl │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w r7, [pc, #2336] @ 832dc │ │ │ │ - ldr.w r2, [pc, #2336] @ 832e0 │ │ │ │ + ldr.w r7, [pc, #2336] @ 83034 │ │ │ │ + ldr.w r2, [pc, #2336] @ 83038 │ │ │ │ add r7, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, sl │ │ │ │ @@ -42042,15 +41770,15 @@ │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #2276] @ 832e4 │ │ │ │ + ldr.w r2, [pc, #2276] @ 8303c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -42073,77 +41801,77 @@ │ │ │ │ add r2, r0 │ │ │ │ add r2, r6 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ + b.n 824e2 │ │ │ │ mov r2, r3 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ vmov r3, s14 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w 82c98 │ │ │ │ + blt.w 829f0 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 82e64 │ │ │ │ + bne.w 82bbc │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 82f64 │ │ │ │ + bne.w 82cbc │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 828f4 │ │ │ │ - ldr.w r3, [pc, #2152] @ 832e8 │ │ │ │ - ldr.w r2, [pc, #2152] @ 832ec │ │ │ │ + beq.w 8264c │ │ │ │ + ldr.w r3, [pc, #2152] @ 83040 │ │ │ │ + ldr.w r2, [pc, #2152] @ 83044 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #2152] @ 832f0 │ │ │ │ + ldr.w r1, [pc, #2152] @ 83048 │ │ │ │ mov fp, r3 │ │ │ │ add.w sl, r3, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r2 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2116] @ 832f4 │ │ │ │ + ldr.w r1, [pc, #2116] @ 8304c │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r9, r6 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #2076] @ 832f8 │ │ │ │ + ldr.w r1, [pc, #2076] @ 83050 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, fp │ │ │ │ blx 5fe70 │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w r7, [pc, #2048] @ 832fc │ │ │ │ - ldr.w r2, [pc, #2048] @ 83300 │ │ │ │ + ldr.w r7, [pc, #2048] @ 83054 │ │ │ │ + ldr.w r2, [pc, #2048] @ 83058 │ │ │ │ add r7, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, fp │ │ │ │ @@ -42161,15 +41889,15 @@ │ │ │ │ mov r0, fp │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1988] @ 83304 │ │ │ │ + ldr.w r2, [pc, #1988] @ 8305c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r6, r6, lsl #1 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -42193,20 +41921,20 @@ │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r2, r0 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ + b.n 824e2 │ │ │ │ add r3, r6 │ │ │ │ - ldr.w r0, [pc, #1908] @ 83308 │ │ │ │ + ldr.w r0, [pc, #1908] @ 83060 │ │ │ │ mov r9, r3 │ │ │ │ - ldr.w r2, [pc, #1908] @ 8330c │ │ │ │ - ldr.w r1, [pc, #1908] @ 83310 │ │ │ │ + ldr.w r2, [pc, #1908] @ 83064 │ │ │ │ + ldr.w r1, [pc, #1908] @ 83068 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ adds r7, r0, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -42227,20 +41955,20 @@ │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, r0 │ │ │ │ vmov s15, r6 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r0, [pc, #1832] @ 83314 │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r0, [pc, #1832] @ 8306c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - ldr.w r2, [pc, #1832] @ 83318 │ │ │ │ + ldr.w r2, [pc, #1832] @ 83070 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r1, [pc, #1828] @ 8331c │ │ │ │ + ldr.w r1, [pc, #1828] @ 83074 │ │ │ │ add r6, r3 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w ip, r0, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ @@ -42262,85 +41990,85 @@ │ │ │ │ it lt │ │ │ │ movlt r6, r2 │ │ │ │ cmp r0, r6 │ │ │ │ it lt │ │ │ │ movlt r0, r6 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r0, [pc, #1752] @ 83320 │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r0, [pc, #1752] @ 83078 │ │ │ │ add r3, r6 │ │ │ │ - ldr.w r2, [pc, #1752] @ 83324 │ │ │ │ + ldr.w r2, [pc, #1752] @ 8307c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ - ldr.w r1, [pc, #1748] @ 83328 │ │ │ │ + ldr.w r1, [pc, #1748] @ 83080 │ │ │ │ add r0, pc │ │ │ │ add.w r9, r0, #4 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 830fa │ │ │ │ + bne.w 82e52 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 833e8 │ │ │ │ + bne.w 83140 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 8344a │ │ │ │ + bne.w 831a2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r0, [pc, #1680] @ 8332c │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r0, [pc, #1680] @ 83084 │ │ │ │ adds r2, r6, r2 │ │ │ │ - ldr.w r1, [pc, #1680] @ 83330 │ │ │ │ + ldr.w r1, [pc, #1680] @ 83088 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r2, [pc, #1672] @ 83334 │ │ │ │ + ldr.w r2, [pc, #1672] @ 8308c │ │ │ │ adds r6, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ mla r0, r0, r2, r9 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 83196 │ │ │ │ + bne.w 82eee │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w 831fc │ │ │ │ + bne.w 82f54 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.n 82c8c │ │ │ │ + beq.n 829e4 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r7, [r4, #0] │ │ │ │ - ldr.w r1, [pc, #1608] @ 83338 │ │ │ │ + ldr.w r1, [pc, #1608] @ 83090 │ │ │ │ add.w r9, r3, r3, lsl #1 │ │ │ │ - ldr.w r2, [pc, #1604] @ 8333c │ │ │ │ + ldr.w r2, [pc, #1604] @ 83094 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ mov sl, r1 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r7, r9 │ │ │ │ - ldr.w r2, [pc, #1584] @ 83340 │ │ │ │ + ldr.w r2, [pc, #1584] @ 83098 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ cmp r9, r3 │ │ │ │ add r2, pc │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ mov r0, fp │ │ │ │ @@ -42363,19 +42091,19 @@ │ │ │ │ movlt r1, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r7, [pc, #1508] @ 83344 │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r7, [pc, #1508] @ 8309c │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1508] @ 83348 │ │ │ │ - ldr.w r1, [pc, #1508] @ 8334c │ │ │ │ + ldr.w sl, [pc, #1508] @ 830a0 │ │ │ │ + ldr.w r1, [pc, #1508] @ 830a4 │ │ │ │ add r7, pc │ │ │ │ add sl, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -42384,39 +42112,39 @@ │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #1464] @ 83350 │ │ │ │ + ldr.w r1, [pc, #1464] @ 830a8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r6, r3 │ │ │ │ - ldr.w r1, [pc, #1440] @ 83354 │ │ │ │ + ldr.w r1, [pc, #1440] @ 830ac │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w sl, [pc, #1412] @ 83358 │ │ │ │ - ldr.w r2, [pc, #1412] @ 8335c │ │ │ │ + ldr.w sl, [pc, #1412] @ 830b0 │ │ │ │ + ldr.w r2, [pc, #1412] @ 830b4 │ │ │ │ add sl, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ @@ -42434,15 +42162,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1352] @ 83360 │ │ │ │ + ldr.w r2, [pc, #1352] @ 830b8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -42465,70 +42193,70 @@ │ │ │ │ add r2, r6 │ │ │ │ add r2, r7 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 8278a │ │ │ │ - ldr.w r6, [pc, #1276] @ 83364 │ │ │ │ + b.n 824e2 │ │ │ │ + ldr.w r6, [pc, #1276] @ 830bc │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1276] @ 83368 │ │ │ │ - ldr.w r1, [pc, #1276] @ 8336c │ │ │ │ + ldr.w sl, [pc, #1276] @ 830c0 │ │ │ │ + ldr.w r1, [pc, #1276] @ 830c4 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1244] @ 83370 │ │ │ │ + ldr.w r1, [pc, #1244] @ 830c8 │ │ │ │ ldr.w r9, [r5] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r9, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r9, r3 │ │ │ │ - ldr.w r1, [pc, #1208] @ 83374 │ │ │ │ + ldr.w r1, [pc, #1208] @ 830cc │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, r9, lsl #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r9, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #1172] @ 83378 │ │ │ │ + ldr.w sl, [pc, #1172] @ 830d0 │ │ │ │ mla r3, r0, r3, r9 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add sl, pc │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ mov r1, sl │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1152] @ 8337c │ │ │ │ + ldr.w r2, [pc, #1152] @ 830d4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r9, r9, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -42537,15 +42265,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr.w r2, [pc, #1112] @ 83380 │ │ │ │ + ldr.w r2, [pc, #1112] @ 830d8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -42562,70 +42290,70 @@ │ │ │ │ movlt r7, r1 │ │ │ │ cmp r7, r0 │ │ │ │ ite ge │ │ │ │ addge r1, r2, r7 │ │ │ │ addlt r1, r2, r0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r2, r7 │ │ │ │ - b.n 82a3a │ │ │ │ - ldr.w r6, [pc, #1052] @ 83384 │ │ │ │ + b.n 82792 │ │ │ │ + ldr.w r6, [pc, #1052] @ 830dc │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #1052] @ 83388 │ │ │ │ - ldr.w r1, [pc, #1052] @ 8338c │ │ │ │ + ldr.w sl, [pc, #1052] @ 830e0 │ │ │ │ + ldr.w r1, [pc, #1052] @ 830e4 │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ adds r7, r6, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #1020] @ (83390 ) │ │ │ │ + ldr r1, [pc, #1020] @ (830e8 ) │ │ │ │ ldr.w r9, [r5] │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r9, r0, r9, r9 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r9, r3 │ │ │ │ - ldr r1, [pc, #984] @ (83394 ) │ │ │ │ + ldr r1, [pc, #984] @ (830ec ) │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, r9, lsl #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r9, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w sl, [pc, #952] @ 83398 │ │ │ │ + ldr.w sl, [pc, #952] @ 830f0 │ │ │ │ mla r3, r0, r3, r9 │ │ │ │ ldr.w r9, [r5] │ │ │ │ add sl, pc │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, r2 │ │ │ │ mov r1, sl │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #932] @ (8339c ) │ │ │ │ + ldr r2, [pc, #932] @ (830f4 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r9, r9, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -42634,31 +42362,31 @@ │ │ │ │ mov r1, sl │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #892] @ (833a0 ) │ │ │ │ + ldr r2, [pc, #892] @ (830f8 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add.w r1, r6, r6, lsl #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mla r0, r0, r6, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r6, r2, r2, lsl #1 │ │ │ │ mul.w r2, r2, r2 │ │ │ │ - b.n 82f4a │ │ │ │ - ldr r7, [pc, #860] @ (833a4 ) │ │ │ │ + b.n 82ca2 │ │ │ │ + ldr r7, [pc, #860] @ (830fc ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w sl, [pc, #860] @ 833a8 │ │ │ │ - ldr r1, [pc, #860] @ (833ac ) │ │ │ │ + ldr.w sl, [pc, #860] @ 83100 │ │ │ │ + ldr r1, [pc, #860] @ (83104 ) │ │ │ │ add r7, pc │ │ │ │ add sl, pc │ │ │ │ add.w r9, r7, #4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -42667,39 +42395,39 @@ │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #820] @ (833b0 ) │ │ │ │ + ldr r1, [pc, #820] @ (83108 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ cmp r6, r3 │ │ │ │ - ldr r1, [pc, #800] @ (833b4 ) │ │ │ │ + ldr r1, [pc, #800] @ (8310c ) │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, r3 │ │ │ │ - ldr.w sl, [pc, #772] @ 833b8 │ │ │ │ - ldr r2, [pc, #772] @ (833bc ) │ │ │ │ + ldr.w sl, [pc, #772] @ 83110 │ │ │ │ + ldr r2, [pc, #772] @ (83114 ) │ │ │ │ add sl, pc │ │ │ │ mla r6, r0, r3, r6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ @@ -42716,28 +42444,28 @@ │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #716] @ (833c0 ) │ │ │ │ + ldr r2, [pc, #716] @ (83118 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ - b.n 82a04 │ │ │ │ + b.n 8275c │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #704] @ (833c4 ) │ │ │ │ + ldr r7, [pc, #704] @ (8311c ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #692] @ (833c8 ) │ │ │ │ + ldr r2, [pc, #692] @ (83120 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ @@ -42745,15 +42473,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #656] @ (833cc ) │ │ │ │ + ldr r2, [pc, #656] @ (83124 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w ip, [r5] │ │ │ │ @@ -42778,23 +42506,23 @@ │ │ │ │ addge r1, r1, r7 │ │ │ │ addlt r1, r1, r6 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 8278a │ │ │ │ + b.w 824e2 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r9, [pc, #560] @ 833d0 │ │ │ │ + ldr.w r9, [pc, #560] @ 83128 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r2, [pc, #552] @ (833d4 ) │ │ │ │ + ldr r2, [pc, #552] @ (8312c ) │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -42804,37 +42532,37 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r7, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #512] @ (833d8 ) │ │ │ │ + ldr r2, [pc, #512] @ (83130 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 83150 │ │ │ │ + b.n 82ea8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 82822 │ │ │ │ - b.w 8282e │ │ │ │ + bgt.w 8257a │ │ │ │ + b.w 82586 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r9, [pc, #468] @ 833dc │ │ │ │ + ldr.w r9, [pc, #468] @ 83134 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r2, [pc, #460] @ (833e0 ) │ │ │ │ + ldr r2, [pc, #460] @ (83138 ) │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ @@ -42844,15 +42572,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mla r3, r2, r7, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #420] @ (833e4 ) │ │ │ │ + ldr r2, [pc, #420] @ (8313c ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ @@ -42874,297 +42602,297 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ cmp r1, r6 │ │ │ │ it lt │ │ │ │ movlt r1, r6 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 8278a │ │ │ │ - subs r3, #20 │ │ │ │ + b.w 824e2 │ │ │ │ + subs r5, #188 @ 0xbc │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r6, r0] │ │ │ │ + ldrsb r4, [r2, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r1, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + ldrsb r4, [r7, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r4, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + ldrsb r2, [r4, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r7, r6] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #80 @ 0x50 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #768] @ 0x300 │ │ │ │ + ldr r3, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r1, r4] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + strh r0, [r7, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + ldrsb r2, [r0, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + strb r4, [r3, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r0, r5] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + strh r4, [r1, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [pc, #176] @ (833a0 ) │ │ │ │ + str r4, [r7, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r0, r1] │ │ │ │ + strb r6, [r3, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r1, r7] │ │ │ │ + strb r4, [r3, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + strb r0, [r2, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #584] @ (8354c ) │ │ │ │ + strh r2, [r1, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #96] @ (83370 ) │ │ │ │ + str r0, [r5, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + strh r2, [r3, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #776] @ (83624 ) │ │ │ │ + str r2, [r2, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + strh r2, [r0, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #376] @ (834a0 ) │ │ │ │ + ldr r7, [pc, #952] @ (83438 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r0, r0] │ │ │ │ + strh r2, [r2, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #40] @ (83360 ) │ │ │ │ + ldr r7, [pc, #616] @ (832f8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + strh r0, [r3, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #640] @ (835c0 ) │ │ │ │ + str r0, [r3, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #912] @ (836d4 ) │ │ │ │ + str r4, [r4, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #320] @ (8348c ) │ │ │ │ + ldr r6, [pc, #896] @ (83424 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #368] @ (834c0 ) │ │ │ │ + str r4, [r4, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #792] @ (8366c ) │ │ │ │ + strh r6, [r1, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #976] @ (83728 ) │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #160] @ (833fc ) │ │ │ │ + str r0, [r7, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #752] @ (83650 ) │ │ │ │ + ldr r7, [pc, #464] @ (83288 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #888] @ (836dc ) │ │ │ │ + str r6, [r3, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #288] @ (8348c ) │ │ │ │ + ldr r5, [pc, #864] @ (83424 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #376] @ (834e8 ) │ │ │ │ + str r6, [r6, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #744] @ (8365c ) │ │ │ │ + str r2, [r0, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #920] @ (83710 ) │ │ │ │ + str r6, [r6, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #72] @ (833c4 ) │ │ │ │ + str r2, [r4, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #616] @ (835e8 ) │ │ │ │ + ldr r6, [pc, #328] @ (83220 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #824] @ (836bc ) │ │ │ │ + ldr r7, [pc, #312] @ (83214 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #288] @ (834ac ) │ │ │ │ + ldr r4, [pc, #864] @ (83444 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #376] @ (83508 ) │ │ │ │ + ldr r7, [pc, #984] @ (834c0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #752] @ (83684 ) │ │ │ │ + str r4, [r0, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #936] @ (83740 ) │ │ │ │ + ldr r7, [pc, #488] @ (832d8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #88] @ (833f4 ) │ │ │ │ + ldr r7, [pc, #664] @ (8338c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #640] @ (83620 ) │ │ │ │ + ldr r5, [pc, #352] @ (83258 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #856] @ (836fc ) │ │ │ │ + ldr r6, [pc, #344] @ (83254 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #432] @ (8355c ) │ │ │ │ + ldr r3, [pc, #1008] @ (834f4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #480] @ (83590 ) │ │ │ │ + ldr r7, [pc, #0] @ (83108 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #912] @ (83744 ) │ │ │ │ + ldr r7, [pc, #432] @ (832bc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #80] @ (83408 ) │ │ │ │ + ldr r6, [pc, #656] @ (833a0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #296] @ (834e4 ) │ │ │ │ + ldr r6, [pc, #872] @ (8347c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #888] @ (83738 ) │ │ │ │ + ldr r4, [pc, #600] @ (83370 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #24] @ (833dc ) │ │ │ │ + ldr r5, [pc, #536] @ (83334 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #984] @ (837a0 ) │ │ │ │ + ldr r6, [pc, #536] @ (83338 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #544] @ (835ec ) │ │ │ │ + ldr r4, [pc, #256] @ (83224 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #752] @ (836c0 ) │ │ │ │ + ldr r5, [pc, #240] @ (83218 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #352] @ (83534 ) │ │ │ │ + ldr r5, [pc, #928] @ (834cc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #936] @ (83780 ) │ │ │ │ + ldr r3, [pc, #648] @ (833b8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #128] @ (8345c ) │ │ │ │ + ldr r4, [pc, #640] @ (833b4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #968] @ (837a8 ) │ │ │ │ + ldr r5, [pc, #520] @ (83340 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #528] @ (835f4 ) │ │ │ │ + ldr r3, [pc, #240] @ (8322c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #744] @ (836d0 ) │ │ │ │ + ldr r4, [pc, #232] @ (83228 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #164] @ (83498 ) │ │ │ │ + ldr r7, [pc, #164] @ (831f0 ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #156] @ (8349c ) │ │ │ │ + ldr r2, [pc, #156] @ (831f4 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #120] @ (834a0 ) │ │ │ │ + ldr r2, [pc, #120] @ (831f8 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ mla r6, r0, r6, r2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - b.n 8325c │ │ │ │ + b.n 82fb4 │ │ │ │ strd r5, r9, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r7, [pc, #80] @ (834a4 ) │ │ │ │ + ldr r7, [pc, #80] @ (831fc ) │ │ │ │ ldr.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r7, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #68] @ (834a8 ) │ │ │ │ + ldr r2, [pc, #68] @ (83200 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ add.w r3, r6, r6, lsl #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r5, r4, [sp] │ │ │ │ mla r3, r2, r6, r3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ - ldr r2, [pc, #32] @ (834ac ) │ │ │ │ + ldr r2, [pc, #32] @ (83204 ) │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ - b.n 8342e │ │ │ │ + b.n 83186 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #32] @ (834bc ) │ │ │ │ + ldr r3, [pc, #608] @ (83454 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mov sl, r3 │ │ │ │ + ldr r1, [pc, #328] @ (83340 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blx sl │ │ │ │ + ldr r2, [pc, #320] @ (8333c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #664] @ (83740 ) │ │ │ │ + ldr r3, [pc, #216] @ (832d8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mov r0, r7 │ │ │ │ + ldr r0, [pc, #960] @ (835c4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bx sp │ │ │ │ + ldr r1, [pc, #952] @ (835c0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000834b0 : │ │ │ │ +00083208 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #3284] @ 8419c │ │ │ │ + ldr.w r2, [pc, #3284] @ 83ef4 │ │ │ │ mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #3280] @ 841a0 │ │ │ │ + ldr.w r3, [pc, #3280] @ 83ef8 │ │ │ │ add r2, pc │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ mov r6, r1 │ │ │ │ - ldr.w r9, [pc, #3276] @ 841a4 │ │ │ │ - ldr.w r8, [pc, #3276] @ 841a8 │ │ │ │ + ldr.w r9, [pc, #3276] @ 83efc │ │ │ │ + ldr.w r8, [pc, #3276] @ 83f00 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r2, #0 │ │ │ │ ldr.w sl, [sp, #244] @ 0xf4 │ │ │ │ add r9, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr.w r3, [pc, #3256] @ 841ac │ │ │ │ + ldr.w r3, [pc, #3256] @ 83f04 │ │ │ │ add r8, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ str.w r2, [sl] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -43195,15 +42923,15 @@ │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ orr.w r2, fp, ip │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r7 │ │ │ │ - ldr.w r7, [pc, #3168] @ 841b0 │ │ │ │ + ldr.w r7, [pc, #3168] @ 83f08 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -43223,100 +42951,100 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldr.w r9, [r2] │ │ │ │ orr.w r3, fp, r7 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r3, r2 │ │ │ │ - beq.n 835ae │ │ │ │ + beq.n 83306 │ │ │ │ ldrd r6, r1, [sp, #56] @ 0x38 │ │ │ │ orr.w r3, r8, r0 │ │ │ │ orrs r6, r1 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ orrs r3, r6 │ │ │ │ - bne.n 835ee │ │ │ │ + bne.n 83346 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 8330c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #3064] @ 841b4 │ │ │ │ + ldr.w r0, [pc, #3064] @ 83f0c │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr.w r2, [pc, #3052] @ 841b8 │ │ │ │ - ldr.w r3, [pc, #3024] @ 841a0 │ │ │ │ + ldr.w r2, [pc, #3052] @ 83f10 │ │ │ │ + ldr.w r3, [pc, #3024] @ 83ef8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 84126 │ │ │ │ + bne.w 83e7e │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs.w r0, r8, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ subs.w ip, fp, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ tst.w r0, ip │ │ │ │ str.w ip, [sp, #108] @ 0x6c │ │ │ │ - bne.n 835a6 │ │ │ │ + bne.n 832fe │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 836f6 │ │ │ │ + blt.n 8344e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 836fe │ │ │ │ + blt.n 83456 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ cmp r1, #1 │ │ │ │ mov r7, r1 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - blt.w 83bac │ │ │ │ + blt.w 83904 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 83c84 │ │ │ │ + ble.w 839dc │ │ │ │ subs.w ip, r2, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #112] @ 0x70 │ │ │ │ mov r7, ip │ │ │ │ cmp r1, r3 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ andgt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 83c84 │ │ │ │ + bne.w 839dc │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 83e28 │ │ │ │ + ble.w 83b80 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ subs.w ip, r7, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ str.w ip, [sp, #116] @ 0x74 │ │ │ │ mov r7, ip │ │ │ │ cmp r0, r3 │ │ │ │ ite le │ │ │ │ movle r7, #0 │ │ │ │ andgt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 83e28 │ │ │ │ + bne.w 83b80 │ │ │ │ ldrd r7, r6, [sp, #92] @ 0x5c │ │ │ │ cmp r7, r6 │ │ │ │ it ge │ │ │ │ movge r7, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ subs.w ip, r7, #0 │ │ │ │ @@ -43325,67 +43053,67 @@ │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, ip │ │ │ │ cmp r3, r2 │ │ │ │ ite ge │ │ │ │ movge r7, #0 │ │ │ │ andlt.w r7, r7, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 83e28 │ │ │ │ + bne.w 83b80 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 83c80 │ │ │ │ + bne.w 839d8 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 8372c │ │ │ │ + blt.n 83484 │ │ │ │ cmp r2, #0 │ │ │ │ - bgt.w 83896 │ │ │ │ + bgt.w 835ee │ │ │ │ mov r2, r9 │ │ │ │ movs r3, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r3, r2 │ │ │ │ vstr s15, [r1] │ │ │ │ - ble.n 83706 │ │ │ │ + ble.n 8345e │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #12 │ │ │ │ movne r3, #13 │ │ │ │ strne.w r2, [sl] │ │ │ │ - bne.w 835b8 │ │ │ │ + bne.w 83310 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 83c80 │ │ │ │ + bne.w 839d8 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 835ca │ │ │ │ + b.n 83322 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 8330c │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 8330c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 83c80 │ │ │ │ + bne.w 839d8 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 836f2 │ │ │ │ + beq.n 8344a │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 83892 │ │ │ │ + beq.w 835ea │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 835ca │ │ │ │ + b.n 83322 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 836c2 │ │ │ │ - ldr.w r7, [pc, #2696] @ 841bc │ │ │ │ + ble.n 8341a │ │ │ │ + ldr.w r7, [pc, #2696] @ 83f14 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ - ldr.w r3, [pc, #2696] @ 841c0 │ │ │ │ + ldr.w r3, [pc, #2696] @ 83f18 │ │ │ │ add r6, sp, #132 @ 0x84 │ │ │ │ - ldr.w r1, [pc, #2692] @ 841c4 │ │ │ │ + ldr.w r1, [pc, #2692] @ 83f1c │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ @@ -43436,30 +43164,30 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ vldr s20, [sp, #132] @ 0x84 │ │ │ │ blx 5d2c8 │ │ │ │ - ldr.w ip, [pc, #2544] @ 841c8 │ │ │ │ + ldr.w ip, [pc, #2544] @ 83f20 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, ip │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w ip, [sp, #84] @ 0x54 │ │ │ │ vldr s17, [sp, #132] @ 0x84 │ │ │ │ blx 5752c │ │ │ │ - ldr.w r0, [pc, #2508] @ 841cc │ │ │ │ + ldr.w r0, [pc, #2508] @ 83f24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -43469,34 +43197,34 @@ │ │ │ │ vldr s19, [sp, #132] @ 0x84 │ │ │ │ blx 5752c │ │ │ │ vldr s15, [sp, #132] @ 0x84 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vcvt.s32.f32 s18, s15 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w 83aba │ │ │ │ + blt.w 83812 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 83a68 │ │ │ │ + beq.w 837c0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ vmov r3, s16 │ │ │ │ vmov r6, s17 │ │ │ │ add.w r7, r0, r0, lsl #1 │ │ │ │ add r3, r0 │ │ │ │ add r6, r7 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ orrs.w r3, r3, fp │ │ │ │ - beq.n 83874 │ │ │ │ + beq.n 835cc │ │ │ │ vmov r3, s18 │ │ │ │ add r7, r3 │ │ │ │ cmp r6, r7 │ │ │ │ it lt │ │ │ │ movlt r6, r7 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ lsls r3, r0, #2 │ │ │ │ @@ -43506,22 +43234,22 @@ │ │ │ │ movlt r0, r3 │ │ │ │ cmp r0, r6 │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r0, r6 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 83422 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 835ca │ │ │ │ - ldr.w r7, [pc, #2360] @ 841d0 │ │ │ │ + b.n 83322 │ │ │ │ + ldr.w r7, [pc, #2360] @ 83f28 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ - ldr.w r3, [pc, #2356] @ 841d4 │ │ │ │ + ldr.w r3, [pc, #2356] @ 83f2c │ │ │ │ add r6, sp, #132 @ 0x84 │ │ │ │ - ldr.w r1, [pc, #2356] @ 841d8 │ │ │ │ + ldr.w r1, [pc, #2356] @ 83f30 │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ @@ -43580,15 +43308,15 @@ │ │ │ │ blx 5d2c8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #2192] @ 841dc │ │ │ │ + ldr.w r0, [pc, #2192] @ 83f34 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ vldr s17, [sp, #132] @ 0x84 │ │ │ │ @@ -43597,68 +43325,68 @@ │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2152] @ 841e0 │ │ │ │ + ldr.w r1, [pc, #2152] @ 83f38 │ │ │ │ vldr s15, [sp, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ vcvt.s32.f32 s18, s15 │ │ │ │ blx 5752c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vldr s15, [sp, #132] @ 0x84 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.w 83b34 │ │ │ │ + blt.w 8388c │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ subs.w ip, r6, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ - cbz r7, 839ec │ │ │ │ + cbz r7, 83744 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ vmov r3, s16 │ │ │ │ vmov r6, s17 │ │ │ │ add.w r7, r0, r0, lsl #1 │ │ │ │ add r3, r0 │ │ │ │ add r6, r7 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ orrs.w ip, ip, r8 │ │ │ │ - beq.n 839e6 │ │ │ │ + beq.n 8373e │ │ │ │ vmov r3, s18 │ │ │ │ add r7, r3 │ │ │ │ cmp r6, r7 │ │ │ │ it lt │ │ │ │ movlt r6, r7 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - b.n 83878 │ │ │ │ + b.n 835d0 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ vcvt.s32.f32 s19, s19 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r1, r3 │ │ │ │ vmov fp, s15 │ │ │ │ - beq.w 83bb4 │ │ │ │ + beq.w 8390c │ │ │ │ vmov ip, s16 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ vmov lr, s17 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ add ip, r7 │ │ │ │ add.w r6, r3, fp │ │ │ │ @@ -43689,25 +43417,25 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp r1, r8 │ │ │ │ it lt │ │ │ │ movlt r1, r8 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 83422 │ │ │ │ vcvt.s32.f32 s15, s19 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ vcvt.s32.f32 s20, s20 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r1, r3 │ │ │ │ vmov fp, s15 │ │ │ │ - beq.w 83c2c │ │ │ │ + beq.w 83984 │ │ │ │ vmov ip, s16 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ vmov lr, s17 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r7, r7, lsl #1 │ │ │ │ add ip, r7 │ │ │ │ add.w r6, r3, fp │ │ │ │ @@ -43719,15 +43447,15 @@ │ │ │ │ mul.w r8, r7, r7 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ mla r1, r7, r0, r8 │ │ │ │ vmov r0, s20 │ │ │ │ add r1, r7 │ │ │ │ - b.n 83a3c │ │ │ │ + b.n 83794 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ strd r6, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -43740,20 +43468,20 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add.w fp, r2, r3 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ orrs.w r2, r2, r8 │ │ │ │ - bne.w 83d50 │ │ │ │ + bne.w 83aa8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 83d0e │ │ │ │ + bne.w 83a66 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cbnz r2, 83b10 │ │ │ │ + cbnz r2, 83868 │ │ │ │ vmov r2, s18 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ @@ -43766,15 +43494,15 @@ │ │ │ │ cmp r1, fp │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r1, fp │ │ │ │ vmov s15, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 83422 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r6, r3, [sp, #16] │ │ │ │ @@ -43787,20 +43515,20 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ orrs.w r2, r2, fp │ │ │ │ vmov r8, s15 │ │ │ │ add r8, r3 │ │ │ │ - bne.w 83c8c │ │ │ │ + bne.w 839e4 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 83cca │ │ │ │ + bne.w 83a22 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - cbnz r2, 83b88 │ │ │ │ + cbnz r2, 838e0 │ │ │ │ vmov r2, s18 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ @@ -43813,20 +43541,20 @@ │ │ │ │ cmp r1, r8 │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r1, r8 │ │ │ │ vmov s15, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 83422 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 8330c │ │ │ │ tst.w ip, r1 │ │ │ │ - beq.w 83de8 │ │ │ │ + beq.w 83b40 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ vmov r7, s19 │ │ │ │ add.w ip, r8, r8, lsl #1 │ │ │ │ add r3, r8 │ │ │ │ add.w r6, ip, fp │ │ │ │ @@ -43863,19 +43591,19 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp r1, lr │ │ │ │ it lt │ │ │ │ movlt r1, lr │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 83422 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ tst r1, r6 │ │ │ │ - beq.w 83d8c │ │ │ │ + beq.w 83ae4 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w r8, [r5] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ vmov r7, s20 │ │ │ │ add.w ip, r8, r8, lsl #1 │ │ │ │ add r3, r8 │ │ │ │ mul.w lr, r8, r8 │ │ │ │ @@ -43895,20 +43623,20 @@ │ │ │ │ mla r1, r8, r0, lr │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ add r1, r8 │ │ │ │ add.w r3, r0, ip │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - b.n 83c02 │ │ │ │ + b.n 8395a │ │ │ │ negs r3, r3 │ │ │ │ - b.n 835b8 │ │ │ │ + b.n 83310 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n 835b4 │ │ │ │ + b.n 8330c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -43924,23 +43652,23 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ - b.n 83b70 │ │ │ │ + b.n 838c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #1292] @ 841e4 │ │ │ │ - ldr.w r0, [pc, #1292] @ 841e8 │ │ │ │ + ldr.w r3, [pc, #1292] @ 83f3c │ │ │ │ + ldr.w r0, [pc, #1292] @ 83f40 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -43950,21 +43678,21 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp r8, r2 │ │ │ │ it lt │ │ │ │ movlt r8, r2 │ │ │ │ - b.n 83b78 │ │ │ │ + b.n 838d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr.w r3, [pc, #1236] @ 841ec │ │ │ │ - ldr.w r0, [pc, #1236] @ 841f0 │ │ │ │ + ldr.w r3, [pc, #1236] @ 83f44 │ │ │ │ + ldr.w r0, [pc, #1236] @ 83f48 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -43975,15 +43703,15 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 83b00 │ │ │ │ + b.n 83858 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ @@ -43998,18 +43726,18 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ cmp fp, r2 │ │ │ │ it lt │ │ │ │ movlt fp, r2 │ │ │ │ - b.n 83af8 │ │ │ │ + b.n 83850 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ tst r3, r1 │ │ │ │ - beq.w 83ea0 │ │ │ │ + beq.w 83bf8 │ │ │ │ vmov lr, s16 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ vmov r1, s17 │ │ │ │ add.w r6, r7, r7, lsl #1 │ │ │ │ add lr, r7 │ │ │ │ cmp lr, r3 │ │ │ │ @@ -44036,21 +43764,21 @@ │ │ │ │ addge ip, r6 │ │ │ │ addlt ip, lr │ │ │ │ cmp ip, r3 │ │ │ │ it lt │ │ │ │ movlt ip, r3 │ │ │ │ vmov s15, ip │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 83422 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ subs.w lr, r1, #0 │ │ │ │ it ne │ │ │ │ movne.w lr, #1 │ │ │ │ tst.w r3, lr │ │ │ │ - beq.n 83e32 │ │ │ │ + beq.n 83b8a │ │ │ │ vmov lr, s16 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ vmov r1, s17 │ │ │ │ add lr, r7 │ │ │ │ cmp lr, r3 │ │ │ │ it lt │ │ │ │ @@ -44060,21 +43788,21 @@ │ │ │ │ add r1, r3 │ │ │ │ add.w r6, r3, fp │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ vmov r0, s19 │ │ │ │ - b.n 83dbe │ │ │ │ + b.n 83b16 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.w 835b4 │ │ │ │ + b.w 8330c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ tst.w r1, lr │ │ │ │ - beq.n 83ee4 │ │ │ │ + beq.n 83c3c │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ vmov r6, s17 │ │ │ │ mov.w r8, ip, lsl #1 │ │ │ │ add r3, ip │ │ │ │ add.w lr, r8, ip │ │ │ │ @@ -44106,19 +43834,19 @@ │ │ │ │ movlt r1, r0 │ │ │ │ mla r1, ip, r8, r1 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 836ca │ │ │ │ + b.n 83422 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ tst r1, r6 │ │ │ │ - beq.n 83f58 │ │ │ │ + beq.n 83cb0 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r5] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ vmov r6, s17 │ │ │ │ mov.w r8, ip, lsl #1 │ │ │ │ add r3, ip │ │ │ │ add.w lr, r8, ip │ │ │ │ @@ -44131,17 +43859,17 @@ │ │ │ │ add.w r7, lr, fp │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ vmov r0, s18 │ │ │ │ add r0, lr │ │ │ │ vmov lr, s20 │ │ │ │ - b.n 83e72 │ │ │ │ + b.n 83bca │ │ │ │ tst.w ip, lr │ │ │ │ - beq.n 83f98 │ │ │ │ + beq.n 83cf0 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add.w r8, ip, ip, lsl #1 │ │ │ │ mov r1, r7 │ │ │ │ add r3, ip │ │ │ │ add r0, r8 │ │ │ │ @@ -44175,18 +43903,18 @@ │ │ │ │ addge.w r1, ip, r0 │ │ │ │ addlt.w r1, ip, r6 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 83422 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ tst r1, r6 │ │ │ │ - beq.n 84004 │ │ │ │ + beq.n 83d5c │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r5] │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ add.w r8, ip, ip, lsl #1 │ │ │ │ mov r1, r7 │ │ │ │ add r3, ip │ │ │ │ add.w r6, r8, fp │ │ │ │ @@ -44199,23 +43927,23 @@ │ │ │ │ vmov r1, s17 │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ vmov r7, s20 │ │ │ │ add r0, r8 │ │ │ │ add r1, r8 │ │ │ │ - b.n 83f22 │ │ │ │ + b.n 83c7a │ │ │ │ vcvt.s32.f32 s15, s20 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ tst r3, r1 │ │ │ │ vmov r8, s15 │ │ │ │ - beq.n 8406c │ │ │ │ + beq.n 83dc4 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ vmov r1, s17 │ │ │ │ add r8, ip │ │ │ │ add.w lr, ip, ip, lsl #1 │ │ │ │ add r3, ip │ │ │ │ @@ -44241,20 +43969,20 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 83422 │ │ │ │ vcvt.s32.f32 s15, s21 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ tst r3, r1 │ │ │ │ vmov lr, s15 │ │ │ │ - beq.n 840d6 │ │ │ │ + beq.n 83e2e │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r5] │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ vmov r1, s17 │ │ │ │ add lr, ip │ │ │ │ add.w r8, ip, ip, lsl #1 │ │ │ │ add r3, ip │ │ │ │ @@ -44280,20 +44008,20 @@ │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 83422 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8412a │ │ │ │ + beq.n 83e82 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 8412a │ │ │ │ + beq.n 83e82 │ │ │ │ vmov r3, s16 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r8, r7 │ │ │ │ add.w ip, r7, r7, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ add.w r6, ip, fp │ │ │ │ @@ -44324,21 +44052,21 @@ │ │ │ │ movlt r1, r6 │ │ │ │ mla r1, r7, r0, r1 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 83422 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 841f4 │ │ │ │ + beq.w 83f4c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 841f4 │ │ │ │ + beq.w 83f4c │ │ │ │ vmov r3, s16 │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ vmov r6, s17 │ │ │ │ add lr, r7 │ │ │ │ add.w ip, r7, r7, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ @@ -44357,20 +44085,20 @@ │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ add.w r3, r0, ip │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ - b.n 840b2 │ │ │ │ + b.n 83e0a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ cmp.w ip, #0 │ │ │ │ - beq.n 84218 │ │ │ │ + beq.n 83f70 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 84218 │ │ │ │ + beq.n 83f70 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r4] │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r8, ip │ │ │ │ add r3, ip │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ @@ -44401,81 +44129,353 @@ │ │ │ │ addge.w r1, ip, lr │ │ │ │ addlt.w r1, ip, r6 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 83422 │ │ │ │ nop │ │ │ │ - cmp r4, #64 @ 0x40 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r2 │ │ │ │ + ldr r0, [pc, #192] @ (83fc0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + ldr r0, [pc, #152] @ (83f9c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r4, pc │ │ │ │ + ldr r0, [pc, #112] @ (83f78 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + blx sl │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blx r6 │ │ │ │ + ldr r2, [pc, #224] @ (83ff0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r5, #230 @ 0xe6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r6, #16] │ │ │ │ + ldrh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r7!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r0, [pc, #712] @ (841e8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmp r0, sl │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ + cmp r0, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r2, [r6, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add ip, r8 │ │ │ │ + bxns r9 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r7 │ │ │ │ + mvns r0, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r2 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #172 @ 0xac │ │ │ │ + eors r4, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + ands r0, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ - cbz r3, 84218 │ │ │ │ + cbz r3, 83f70 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - cbz r3, 84218 │ │ │ │ + cbz r3, 83f70 │ │ │ │ vmov r3, s16 │ │ │ │ ldr.w ip, [r5] │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ add lr, ip │ │ │ │ add r3, ip │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ cmp r3, lr │ │ │ │ it lt │ │ │ │ movlt r3, lr │ │ │ │ - b.n 8414e │ │ │ │ + b.n 83ea6 │ │ │ │ movs r3, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - b.w 836ca │ │ │ │ + b.w 83422 │ │ │ │ nop │ │ │ │ │ │ │ │ +00083f7c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r5, [pc, #620] @ (841fc ) │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + ldr r4, [pc, #620] @ (84200 ) │ │ │ │ + mov r7, r0 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ + ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldrd r9, fp, [sp, #132] @ 0x84 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #76] @ 0x4c │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #592] @ (84204 ) │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r1, [sp, #28] │ │ │ │ + cbz r0, 8402a │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 83ff4 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 840a4 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n 840b6 │ │ │ │ + mvn.w r3, #2 │ │ │ │ + str.w r3, [r8] │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 83ffe │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #520] @ (84208 ) │ │ │ │ + add r1, sp, #60 @ 0x3c │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #508] @ (8420c ) │ │ │ │ + ldr r3, [pc, #492] @ (84200 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 841f8 │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #484] @ (84210 ) │ │ │ │ + mov r0, r7 │ │ │ │ + strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ + cbz r0, 840ac │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 83ff4 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + blt.n 840a4 │ │ │ │ + cmp r1, r7 │ │ │ │ + bgt.n 83fe8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr.w lr, [r0] │ │ │ │ + cmp lr, r7 │ │ │ │ + mov r0, lr │ │ │ │ + it ge │ │ │ │ + movge r0, r7 │ │ │ │ + cmp r0, r1 │ │ │ │ + bgt.n 83fe8 │ │ │ │ + cmp.w lr, #0 │ │ │ │ + blt.n 840d0 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + mov ip, r1 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r0, ip │ │ │ │ + blt.w 841f0 │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r2, #1 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.n 840d8 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 840d8 │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 83ffe │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 83ffa │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + str.w r3, [r8] │ │ │ │ + b.n 83ff0 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr.w lr, [r1] │ │ │ │ + mov r1, r3 │ │ │ │ + cmp r3, lr │ │ │ │ + it ge │ │ │ │ + movge r1, lr │ │ │ │ + cmp r2, r1 │ │ │ │ + itt ge │ │ │ │ + movge r7, r2 │ │ │ │ + movge r1, r3 │ │ │ │ + bge.n 84060 │ │ │ │ + b.n 83fe8 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 83ffa │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 83ff0 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + adds r3, #1 │ │ │ │ + sub.w r2, r2, r3, lsl #2 │ │ │ │ + cbz r6, 8411e │ │ │ │ + cmp lr, r1 │ │ │ │ + ble.n 84184 │ │ │ │ + cmp r1, #1 │ │ │ │ + bgt.n 841c4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n 84174 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cbz r3, 84112 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 8400e │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 8400e │ │ │ │ + cmp r7, lr │ │ │ │ + bgt.n 841a6 │ │ │ │ + cmp r7, #1 │ │ │ │ + ble.n 840fc │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + strd sl, r2, [sp] │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + ldr r2, [pc, #224] @ (84214 ) │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + subs r7, #1 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, sp, #68 @ 0x44 │ │ │ │ + strd r7, r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + blx 64808 │ │ │ │ + vldr s15, [r9] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r0, s15 │ │ │ │ + cmp r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, r2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 83ff0 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r3, #1 │ │ │ │ + bne.n 84102 │ │ │ │ + vmov s15, r0 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r9] │ │ │ │ + b.n 8400e │ │ │ │ + ldr r1, [pc, #144] @ (84218 ) │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, pc │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + blx 5e790 │ │ │ │ + b.n 84150 │ │ │ │ + ldr r1, [pc, #116] @ (8421c ) │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, pc │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + b.n 8414c │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + strd sl, r2, [sp] │ │ │ │ + subs r1, #1 │ │ │ │ + ldr r2, [pc, #76] @ (84220 ) │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ + add r2, pc │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, sp, #68 @ 0x44 │ │ │ │ + blx 5e790 │ │ │ │ + b.n 84150 │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n 83ffa │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r1, #124 @ 0x7c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + subs r2, #212 @ 0xd4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + subs r5, #84 @ 0x54 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + movs r0, #254 @ 0xfe │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r4, [r7, #0] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ 00084224 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ (842cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -44543,15 +44543,15 @@ │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ b.n 8427e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ subs r0, r3, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #6 │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r6, r1, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 000842dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -44667,19 +44667,19 @@ │ │ │ │ nop │ │ │ │ subs r4, r3, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #168 @ 0xa8 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r2, #40 @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #236 @ 0xec │ │ │ │ + subs r1, #204 @ 0xcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ adds r6, r1, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00084414 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -44800,19 +44800,19 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ adds r4, r4, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #8 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, #178 @ 0xb2 │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ lsls r7, r3, #1 │ │ │ │ adds r4, r3, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00084558 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -44969,33 +44969,33 @@ │ │ │ │ add r5, sp, #16 │ │ │ │ b.n 845be │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ subs r0, r4, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + svc 144 @ 0x90 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + adds r7, #172 @ 0xac │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r6, r7, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #76 @ 0x4c │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb r0, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #100 @ 0x64 │ │ │ │ + adds r3, #76 @ 0x4c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r6, #252 @ 0xfc │ │ │ │ + adds r6, #220 @ 0xdc │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb r2, [r3, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00084704 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -45127,25 +45127,25 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n 847bc │ │ │ │ nop │ │ │ │ adds r4, r6, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #66 @ 0x42 │ │ │ │ + adds r2, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #46 @ 0x2e │ │ │ │ + adds r3, #38 @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r5, #206 @ 0xce │ │ │ │ + adds r5, #182 @ 0xb6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ adds r0, r0, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r3, #16 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 0008486c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -45277,25 +45277,25 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n 84926 │ │ │ │ adds r4, r1, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r0, #158 @ 0x9e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r6, r2, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 000849d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -45588,60 +45588,60 @@ │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ b.n 84aaa │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ asrs r4, r4, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r2, r2, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r2, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, #20 │ │ │ │ + cmp r7, #252 @ 0xfc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #100 @ 0x64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r6, [r2, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #50 @ 0x32 │ │ │ │ + adds r1, #26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r0, [r6, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r2, [r0, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #160 @ 0xa0 │ │ │ │ + adds r0, #136 @ 0x88 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r6, [r3, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #140 @ 0x8c │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00084ce4 : │ │ │ │ +00084ce4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #508] @ (84ef4 ) │ │ │ │ + ldr r5, [pc, #512] @ (84ef8 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #508] @ (84ef8 ) │ │ │ │ + ldr r4, [pc, #512] @ (84efc ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #508] @ (84efc ) │ │ │ │ + ldr r1, [pc, #512] @ (84f00 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ @@ -45652,128 +45652,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #464] @ (84f00 ) │ │ │ │ + ldr r1, [pc, #468] @ (84f04 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 84dac │ │ │ │ + beq.n 84dac │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 84dce │ │ │ │ + beq.n 84dce │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 84d78 │ │ │ │ + blt.n 84d78 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 84e20 │ │ │ │ + blt.n 84e24 │ │ │ │ ldr.w r1, [r9] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 84de4 │ │ │ │ + beq.n 84de4 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 84d7e │ │ │ │ + b.n 84d7e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #384] @ (84f04 ) │ │ │ │ + ldr r0, [pc, #388] @ (84f08 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #372] @ (84f08 ) │ │ │ │ - ldr r3, [pc, #356] @ (84ef8 ) │ │ │ │ + ldr r2, [pc, #376] @ (84f0c ) │ │ │ │ + ldr r3, [pc, #360] @ (84efc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 84ef0 │ │ │ │ + bne.w 84ef4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #348] @ (84f0c ) │ │ │ │ + ldr r1, [pc, #352] @ (84f10 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 84d4e │ │ │ │ + bne.n 84d4e │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 84d7e │ │ │ │ - ldr r1, [pc, #320] @ (84f10 ) │ │ │ │ + b.n 84d7e │ │ │ │ + ldr r1, [pc, #324] @ (84f14 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 84d52 │ │ │ │ + bne.n 84d52 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 84d7e │ │ │ │ + b.n 84d7e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - cmp r1, #1 │ │ │ │ + cmp.w r8, #1 │ │ │ │ it lt │ │ │ │ - movlt r1, #1 │ │ │ │ + movlt.w r8, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt.n 84e28 │ │ │ │ + cmp r2, r8 │ │ │ │ + blt.n 84e2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 84ede │ │ │ │ + blt.n 84ee2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 84e30 │ │ │ │ + bge.n 84e34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 84ee6 │ │ │ │ + beq.n 84eea │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 84d80 │ │ │ │ + b.n 84d80 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 84d7e │ │ │ │ + b.n 84d7e │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 84d7e │ │ │ │ + b.n 84d7e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 84eec │ │ │ │ - ldr r0, [pc, #220] @ (84f14 ) │ │ │ │ + bne.n 84ef0 │ │ │ │ + ldr r0, [pc, #220] @ (84f18 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #220] @ (84f18 ) │ │ │ │ + ldr r1, [pc, #220] @ (84f1c ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -45785,33 +45785,33 @@ │ │ │ │ it ge │ │ │ │ movge r0, r2 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 84eec │ │ │ │ + bne.n 84ef0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 84eda │ │ │ │ + beq.n 84ede │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 84e94 │ │ │ │ + cbz r3, 84e98 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 84e94 │ │ │ │ + cbz r3, 84e98 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 84d90 │ │ │ │ + bne.w 84d90 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [sl] │ │ │ │ - b.n 84d90 │ │ │ │ - ldr r0, [pc, #120] @ (84f1c ) │ │ │ │ + b.n 84d90 │ │ │ │ + ldr r0, [pc, #120] @ (84f20 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #120] @ (84f20 ) │ │ │ │ + ldr r1, [pc, #120] @ (84f24 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w r9, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -45823,62 +45823,62 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [sl] │ │ │ │ - cbnz r3, 84eec │ │ │ │ + cbnz r3, 84ef0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 84d90 │ │ │ │ + b.n 84d90 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 84d7e │ │ │ │ + b.n 84d7e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 84ea0 │ │ │ │ + beq.n 84ea4 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 84d80 │ │ │ │ + b.n 84d80 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ asrs r4, r2, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #126 @ 0x7e │ │ │ │ + cmp r4, #66 @ 0x42 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r4, r7, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r7, #62 @ 0x3e │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r3, #13] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r6, #11] │ │ │ │ + strb r0, [r6, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00084f24 : │ │ │ │ +00084f28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #512] @ (85138 ) │ │ │ │ + ldr r5, [pc, #508] @ (85138 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #512] @ (8513c ) │ │ │ │ + ldr r4, [pc, #508] @ (8513c ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #512] @ (85140 ) │ │ │ │ + ldr r1, [pc, #508] @ (85140 ) │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ @@ -45889,128 +45889,128 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #468] @ (85144 ) │ │ │ │ + ldr r1, [pc, #464] @ (85144 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n 84fec │ │ │ │ + beq.n 84ff0 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8500e │ │ │ │ + beq.n 85012 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 84fb8 │ │ │ │ + blt.n 84fbc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 85064 │ │ │ │ + blt.n 85064 │ │ │ │ ldr.w r1, [r9] │ │ │ │ lsrs r2, r1, #31 │ │ │ │ cmp r1, r8 │ │ │ │ it gt │ │ │ │ orrgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 85024 │ │ │ │ + beq.n 85028 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 84fbe │ │ │ │ + b.n 84fc2 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #388] @ (85148 ) │ │ │ │ + ldr r0, [pc, #384] @ (85148 ) │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #376] @ (8514c ) │ │ │ │ - ldr r3, [pc, #360] @ (8513c ) │ │ │ │ + ldr r2, [pc, #372] @ (8514c ) │ │ │ │ + ldr r3, [pc, #356] @ (8513c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 85134 │ │ │ │ + bne.w 85134 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #352] @ (85150 ) │ │ │ │ + ldr r1, [pc, #348] @ (85150 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr.w r8, [r5] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 84f8e │ │ │ │ + bne.n 84f92 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 84fbe │ │ │ │ - ldr r1, [pc, #324] @ (85154 ) │ │ │ │ + b.n 84fc2 │ │ │ │ + ldr r1, [pc, #320] @ (85154 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 84f92 │ │ │ │ + bne.n 84f96 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 84fbe │ │ │ │ + b.n 84fc2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - cmp.w r8, #1 │ │ │ │ + cmp r1, #1 │ │ │ │ it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ + movlt r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ - cmp r2, r8 │ │ │ │ - blt.n 8506c │ │ │ │ + cmp r2, r1 │ │ │ │ + blt.n 8506c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 85122 │ │ │ │ + blt.n 85122 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 85074 │ │ │ │ + bge.n 85074 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8512a │ │ │ │ + beq.n 8512a │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n 84fc0 │ │ │ │ + b.n 84fc4 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 84fbe │ │ │ │ + b.n 84fc2 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 84fbe │ │ │ │ + b.n 84fc2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 85130 │ │ │ │ - ldr r0, [pc, #220] @ (85158 ) │ │ │ │ + bne.n 85130 │ │ │ │ + ldr r0, [pc, #220] @ (85158 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #220] @ (8515c ) │ │ │ │ + ldr r1, [pc, #220] @ (8515c ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ add.w ip, r0, #4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ @@ -46022,33 +46022,33 @@ │ │ │ │ it ge │ │ │ │ movge r0, r2 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 85130 │ │ │ │ + bne.n 85130 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8511e │ │ │ │ + beq.n 8511e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 850d8 │ │ │ │ + cbz r3, 850d8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 850d8 │ │ │ │ + cbz r3, 850d8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 84fd0 │ │ │ │ + bne.w 84fd4 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str.w r3, [sl] │ │ │ │ - b.n 84fd0 │ │ │ │ - ldr r0, [pc, #120] @ (85160 ) │ │ │ │ + b.n 84fd4 │ │ │ │ + ldr r0, [pc, #120] @ (85160 ) │ │ │ │ mov r3, r4 │ │ │ │ - ldr r1, [pc, #120] @ (85164 ) │ │ │ │ + ldr r1, [pc, #120] @ (85164 ) │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str.w r9, [sp, #4] │ │ │ │ adds r4, r0, #4 │ │ │ │ @@ -46060,66 +46060,242 @@ │ │ │ │ cmp r2, r0 │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ mul.w r2, r6, r2 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [sl] │ │ │ │ - cbnz r3, 85130 │ │ │ │ + cbnz r3, 85130 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 84fd0 │ │ │ │ + b.n 84fd4 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 84fbe │ │ │ │ + b.n 84fc2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 850e4 │ │ │ │ + beq.n 850e4 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 84fc0 │ │ │ │ + b.n 84fc4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - asrs r4, r2, #7 │ │ │ │ + asrs r0, r2, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #14 │ │ │ │ + cmp r3, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r5, #50 @ 0x32 │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r7, #4 │ │ │ │ + asrs r0, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, #254 @ 0xfe │ │ │ │ + adds r4, #226 @ 0xe2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r2, [r4, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #108 @ 0x6c │ │ │ │ + cmp r4, #100 @ 0x64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r0, [r7, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r4, #0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +00085168 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (85218 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (8521c ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (85220 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 851fa │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 851e2 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 851ea │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (85224 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (85228 ) │ │ │ │ + ldr r3, [pc, #76] @ (8521c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 85210 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 851b8 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 85214 │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 851ca │ │ │ │ + ldr r1, [pc, #48] @ (8522c ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8519e │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 851b8 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 851ba │ │ │ │ + lsrs r2, r2, #30 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bcc.n 85130 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + movs r7, #74 @ 0x4a │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +00085230 : │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ + ldr r4, [pc, #160] @ (852e0 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r2, [pc, #160] @ (852e4 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #148] @ (852e8 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 852c2 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 852aa │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 852b2 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r0, [pc, #104] @ (852ec ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #92] @ (852f0 ) │ │ │ │ + ldr r3, [pc, #76] @ (852e4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 852d8 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 85280 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cbnz r2, 852dc │ │ │ │ + cmp r3, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 85292 │ │ │ │ + ldr r1, [pc, #48] @ (852f4 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 85266 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 85280 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 85282 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bcs.n 85268 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + cmp r3, #8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r2, r7, #25 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00085168 : │ │ │ │ +000852f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #608] @ (853dc ) │ │ │ │ + ldr r5, [pc, #608] @ (8556c ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #608] @ (853e0 ) │ │ │ │ + ldr r4, [pc, #608] @ (85570 ) │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ ldr.w r8, [sp, #124] @ 0x7c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #596] @ (853e4 ) │ │ │ │ + ldr r1, [pc, #596] @ (85574 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -46128,145 +46304,145 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #556] @ (853e8 ) │ │ │ │ + ldr r1, [pc, #556] @ (85578 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 85258 │ │ │ │ + beq.n 853e8 │ │ │ │ ldr.w r9, [r4] │ │ │ │ ldr.w r3, [fp] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - cbnz r7, 851f8 │ │ │ │ - ldr r1, [pc, #524] @ (853ec ) │ │ │ │ + cbnz r7, 85388 │ │ │ │ + ldr r1, [pc, #524] @ (8557c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, 851f8 │ │ │ │ + cbnz r0, 85388 │ │ │ │ mvn.w r2, #1 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [sl] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 85288 │ │ │ │ - ldr r1, [pc, #500] @ (853f0 ) │ │ │ │ + b.n 85418 │ │ │ │ + ldr r1, [pc, #500] @ (85580 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 852b4 │ │ │ │ + beq.n 85444 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8527c │ │ │ │ + blt.n 8540c │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 852ca │ │ │ │ + blt.n 8545a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r9 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 852d2 │ │ │ │ + blt.n 85462 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 852da │ │ │ │ + blt.n 8546a │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r5, #1 │ │ │ │ it lt │ │ │ │ movlt r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n 852e2 │ │ │ │ + bge.n 85472 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 852e2 │ │ │ │ + beq.n 85472 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 85288 │ │ │ │ - ldr r1, [pc, #408] @ (853f4 ) │ │ │ │ + b.n 85418 │ │ │ │ + ldr r1, [pc, #408] @ (85584 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [fp] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 851da │ │ │ │ + bne.n 8536a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [sl] │ │ │ │ - b.n 851f4 │ │ │ │ + b.n 85384 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str.w r2, [sl] │ │ │ │ - ldr r0, [pc, #364] @ (853f8 ) │ │ │ │ + ldr r0, [pc, #364] @ (85588 ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #352] @ (853fc ) │ │ │ │ - ldr r3, [pc, #324] @ (853e0 ) │ │ │ │ + ldr r2, [pc, #352] @ (8558c ) │ │ │ │ + ldr r3, [pc, #324] @ (85570 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 853d6 │ │ │ │ + bne.w 85566 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #328] @ (85400 ) │ │ │ │ + ldr r1, [pc, #328] @ (85590 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 85206 │ │ │ │ + bne.n 85396 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 85282 │ │ │ │ + b.n 85412 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 85282 │ │ │ │ + b.n 85412 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 85282 │ │ │ │ + b.n 85412 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 85282 │ │ │ │ + b.n 85412 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 853d0 │ │ │ │ + bne.n 85560 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 85360 │ │ │ │ + beq.n 854f0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 85388 │ │ │ │ - ldr r0, [pc, #272] @ (85404 ) │ │ │ │ + beq.n 85518 │ │ │ │ + ldr r0, [pc, #272] @ (85594 ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #272] @ (85408 ) │ │ │ │ + ldr r1, [pc, #272] @ (85598 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ @@ -46278,299 +46454,123 @@ │ │ │ │ mul.w r5, r0, r5 │ │ │ │ ldr.w r3, [sl] │ │ │ │ vmov s15, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 851f4 │ │ │ │ + bne.w 85384 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ it eq │ │ │ │ moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 85298 │ │ │ │ + beq.n 85428 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 85354 │ │ │ │ + cbz r3, 854e4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp.w r9, #1 │ │ │ │ it ne │ │ │ │ cmpne r3, #0 │ │ │ │ it ne │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - bne.n 85298 │ │ │ │ + bne.n 85428 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 85298 │ │ │ │ - cbz r6, 853ac │ │ │ │ - ldr r0, [pc, #168] @ (8540c ) │ │ │ │ + b.n 85428 │ │ │ │ + cbz r6, 8553c │ │ │ │ + ldr r0, [pc, #168] @ (8559c ) │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - ldr r1, [pc, #168] @ (85410 ) │ │ │ │ + ldr r1, [pc, #168] @ (855a0 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 85316 │ │ │ │ - ldr r0, [pc, #136] @ (85414 ) │ │ │ │ + b.n 854a6 │ │ │ │ + ldr r0, [pc, #136] @ (855a4 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #132] @ (85418 ) │ │ │ │ + ldr r1, [pc, #132] @ (855a8 ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 85316 │ │ │ │ - ldr r0, [pc, #108] @ (8541c ) │ │ │ │ + b.n 854a6 │ │ │ │ + ldr r0, [pc, #108] @ (855ac ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ - ldr r1, [pc, #104] @ (85420 ) │ │ │ │ + ldr r1, [pc, #104] @ (855b0 ) │ │ │ │ add r0, pc │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 85316 │ │ │ │ + b.n 854a6 │ │ │ │ negs r3, r3 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ - b.n 85288 │ │ │ │ + b.n 85418 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bcc.n 854d8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - movs r7, #164 @ 0xa4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + movs r6, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r3, #26 │ │ │ │ + bne.n 85518 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r6, #25 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - adds r2, #88 @ 0x58 │ │ │ │ + movs r5, #216 @ 0xd8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r6, #104] @ 0x68 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r0, #100] @ 0x64 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + movs r7, #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r3, #96] @ 0x60 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r6, #92] @ 0x5c │ │ │ │ + lsrs r4, r4, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00085424 : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (854d4 ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (854d8 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (854dc ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 854b6 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 8549e │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 854a6 │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (854e0 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (854e4 ) │ │ │ │ - ldr r3, [pc, #76] @ (854d8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 854cc │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 85474 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 854d0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 85486 │ │ │ │ - ldr r1, [pc, #48] @ (854e8 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8545a │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 85474 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 85476 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - beq.n 854a4 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + ldr r2, [r6, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #202 @ 0xca │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -000854ec : │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (8559c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (855a0 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (855a4 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 8557e │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 85566 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 8556e │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (855a8 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (855ac ) │ │ │ │ - ldr r3, [pc, #76] @ (855a0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 85594 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 8553c │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 85598 │ │ │ │ - cmp r3, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8554e │ │ │ │ - ldr r1, [pc, #48] @ (855b0 ) │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 85522 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 8553c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 8553e │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - beq.n 855dc │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cmp r0, #116 @ 0x74 │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + ldr r4, [r4, #68] @ 0x44 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 000855b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -46644,21 +46644,21 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.n 85606 │ │ │ │ lsrs r6, r0, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r4, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r7, #180 @ 0xb4 │ │ │ │ + movs r7, #156 @ 0x9c │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsrs r6, r6, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r2, #254 @ 0xfe │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 0008567c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -46745,21 +46745,21 @@ │ │ │ │ b.n 856ee │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r7, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsrs r2, r1, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + movs r2, #40 @ 0x28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00085770 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -46850,21 +46850,21 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n 857e8 │ │ │ │ nop │ │ │ │ lsrs r0, r1, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r5, #202 @ 0xca │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsrs r4, r2, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #110 @ 0x6e │ │ │ │ + movs r1, #50 @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 0008586c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -46938,21 +46938,21 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.n 858be │ │ │ │ lsrs r6, r1, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r3, r4, r7} │ │ │ │ + ldmia r4!, {r1, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r5, #20 │ │ │ │ + movs r4, #252 @ 0xfc │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsrs r6, r7, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #130 @ 0x82 │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00085934 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -47082,29 +47082,29 @@ │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ b.n 859f8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ lsls r4, r0, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #242 @ 0xf2 │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r4, r2, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r5, #5 │ │ │ │ + subs r2, r6, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00085aa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -47192,25 +47192,25 @@ │ │ │ │ movs r3, #2 │ │ │ │ b.n 85b16 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r2, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r6} │ │ │ │ + ldmia r2!, {r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r4, r2, #6 │ │ │ │ + subs r4, r1, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r2, r4, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r7, #0 │ │ │ │ + subs r0, r0, #0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00085bac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -47321,25 +47321,25 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n 85c1e │ │ │ │ lsls r4, r1, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldmia r1!, {r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + subs r0, r1, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ + movs r1, #180 @ 0xb4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r6, r3, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r7, #4 │ │ │ │ + adds r4, r7, #3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00085ce0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -47466,19 +47466,19 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n 85d98 │ │ │ │ lsls r0, r3, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #1 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {} │ │ │ │ + stmia r7!, {r3, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r0, #90 @ 0x5a │ │ │ │ + movs r0, #66 @ 0x42 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r4, r4, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00085e34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -47540,121 +47540,40 @@ │ │ │ │ nop │ │ │ │ lsls r6, r0, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r4, #5 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00085ed4 : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #152] @ (85f7c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #152] @ (85f80 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 85f44 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n 85f14 │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - ble.n 85f4c │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #104] @ (85f84 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #88] @ (85f88 ) │ │ │ │ - ldr r3, [pc, #80] @ (85f80 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 85f78 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 85f1a │ │ │ │ - cmp r1, r3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - it ge │ │ │ │ - movge r1, r3 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - cmpge r2, r1 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #2 │ │ │ │ - movlt r3, #3 │ │ │ │ - blt.n 85f1a │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r0, r3 │ │ │ │ - it le │ │ │ │ - movle.w r0, #512 @ 0x200 │ │ │ │ - ble.n 85f2c │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 85f1a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - lsls r0, r5, #8 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ │ │ │ │ -00085f8c : │ │ │ │ +00085ed4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r1 │ │ │ │ - ldr r1, [pc, #280] @ (860b8 ) │ │ │ │ - ldr r2, [pc, #280] @ (860bc ) │ │ │ │ + ldr r1, [pc, #280] @ (86000 ) │ │ │ │ + ldr r2, [pc, #280] @ (86004 ) │ │ │ │ sub sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - ldr r0, [pc, #276] @ (860c0 ) │ │ │ │ + ldr r0, [pc, #276] @ (86008 ) │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #268] @ (860c4 ) │ │ │ │ + ldr r1, [pc, #268] @ (8600c ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #260] @ (860c8 ) │ │ │ │ + ldr r2, [pc, #260] @ (86010 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ str r3, [r7, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ @@ -47673,122 +47592,268 @@ │ │ │ │ mul.w r0, r1, r0 │ │ │ │ mov.w r1, #0 │ │ │ │ vmov s15, r0 │ │ │ │ mov.w r0, #0 │ │ │ │ strd r0, r1, [r6, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r6] │ │ │ │ - blt.n 86086 │ │ │ │ + blt.n 85fce │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8606c │ │ │ │ + blt.n 85fb4 │ │ │ │ cmp r2, r4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r4 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 8608c │ │ │ │ + blt.n 85fd4 │ │ │ │ cmp r1, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ cmp ip, r1 │ │ │ │ - blt.n 86094 │ │ │ │ + blt.n 85fdc │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n 860ae │ │ │ │ + blt.n 85ff6 │ │ │ │ cmp r2, r3 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - cbnz r2, 86052 │ │ │ │ + cbnz r2, 85f9a │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r6] │ │ │ │ - ldr r2, [pc, #120] @ (860cc ) │ │ │ │ - ldr r3, [pc, #100] @ (860bc ) │ │ │ │ + ldr r2, [pc, #120] @ (86014 ) │ │ │ │ + ldr r3, [pc, #100] @ (86004 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 860b2 │ │ │ │ + bne.n 85ffa │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r4, #2 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #88] @ (860d0 ) │ │ │ │ + ldr r0, [pc, #88] @ (86018 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - b.n 86052 │ │ │ │ + b.n 85f9a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 86072 │ │ │ │ + b.n 85fba │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r4, #4 │ │ │ │ - b.n 86072 │ │ │ │ + b.n 85fba │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 860a4 │ │ │ │ + beq.n 85fec │ │ │ │ mvn.w r3, #9 │ │ │ │ movs r4, #10 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n 86074 │ │ │ │ + b.n 85fbc │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ movge r0, #112 @ 0x70 │ │ │ │ - bge.n 86052 │ │ │ │ + bge.n 85f9a │ │ │ │ negs r4, r4 │ │ │ │ - b.n 86074 │ │ │ │ + b.n 85fbc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r5, #5 │ │ │ │ + lsls r4, r4, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r1, #1 │ │ │ │ + subs r6, r4, #3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + subs r4, r2, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r7, #2 │ │ │ │ + lsls r2, r6, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r2, #6 │ │ │ │ + subs r6, r5, #0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0008601c : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #152] @ (860c4 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #152] @ (860c8 ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 8608c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n 8605c │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + ble.n 86094 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #104] @ (860cc ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #88] @ (860d0 ) │ │ │ │ + ldr r3, [pc, #80] @ (860c8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 860c0 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 86062 │ │ │ │ + cmp r1, r3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + it ge │ │ │ │ + movge r1, r3 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + cmpge r2, r1 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #2 │ │ │ │ + movlt r3, #3 │ │ │ │ + blt.n 86062 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r0, r3 │ │ │ │ + it le │ │ │ │ + movle.w r0, #512 @ 0x200 │ │ │ │ + ble.n 86074 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 86062 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + lsls r0, r4, #3 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r0, r2, #6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r3, #2 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + │ │ │ │ +000860d4 : │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ + ldr.w ip, [pc, #124] @ 86160 │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r2, [pc, #120] @ (86164 ) │ │ │ │ + add ip, pc │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr.w r2, [ip, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 86154 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 86124 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 8613c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8612a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #60] @ (86168 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #44] @ (8616c ) │ │ │ │ + ldr r3, [pc, #36] @ (86164 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 8615c │ │ │ │ + add sp, #8 │ │ │ │ + pop {r4, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8612a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r6, r4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r0, r2, #3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ + vshr.u16 q8, , #16 │ │ │ │ │ │ │ │ -000860d4 : │ │ │ │ +00086170 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [pc, #376] @ (86260 ) │ │ │ │ - ldr r3, [pc, #376] @ (86264 ) │ │ │ │ + ldr r2, [pc, #376] @ (862fc ) │ │ │ │ + ldr r3, [pc, #376] @ (86300 ) │ │ │ │ sub sp, #28 │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ - ldr r0, [pc, #372] @ (86268 ) │ │ │ │ + ldr r0, [pc, #372] @ (86304 ) │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r8, [sp, #80] @ 0x50 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #364] @ (8626c ) │ │ │ │ + ldr r2, [pc, #364] @ (86308 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r1, r7, [sp] │ │ │ │ - ldr r1, [pc, #352] @ (86270 ) │ │ │ │ + ldr r1, [pc, #352] @ (8630c ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ @@ -47806,196 +47871,131 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ vmov s15, r0 │ │ │ │ mov.w r0, #0 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r4] │ │ │ │ - blt.n 861a2 │ │ │ │ + blt.n 8623e │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - ble.n 8616e │ │ │ │ + ble.n 8620a │ │ │ │ cmp r2, #1 │ │ │ │ mov ip, r2 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ - ble.n 861aa │ │ │ │ + ble.n 86246 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #248] @ (86274 ) │ │ │ │ + ldr r0, [pc, #248] @ (86310 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #236] @ (86278 ) │ │ │ │ - ldr r3, [pc, #216] @ (86264 ) │ │ │ │ + ldr r2, [pc, #236] @ (86314 ) │ │ │ │ + ldr r3, [pc, #216] @ (86300 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8625c │ │ │ │ + bne.n 862f8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86174 │ │ │ │ + b.n 86210 │ │ │ │ cmp r2, r6 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ mov lr, r2 │ │ │ │ it ge │ │ │ │ movge lr, r6 │ │ │ │ cmp r2, r7 │ │ │ │ it ge │ │ │ │ cmpge r7, lr │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #2 │ │ │ │ movlt r3, #3 │ │ │ │ - blt.n 86174 │ │ │ │ + blt.n 86210 │ │ │ │ ldr.w lr, [r9] │ │ │ │ cmp ip, lr │ │ │ │ - bgt.n 86236 │ │ │ │ + bgt.n 862d2 │ │ │ │ cmp r3, ip │ │ │ │ - blt.n 8623e │ │ │ │ + blt.n 862da │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 86258 │ │ │ │ + bne.n 862f4 │ │ │ │ cmp r6, #1 │ │ │ │ ittt ne │ │ │ │ addne.w ip, r5, r6, lsl #4 │ │ │ │ movne r3, r5 │ │ │ │ subne.w ip, ip, #16 │ │ │ │ - beq.n 861f6 │ │ │ │ + beq.n 86292 │ │ │ │ strd r0, r1, [r3] │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ cmp ip, r3 │ │ │ │ - bne.n 861e8 │ │ │ │ + bne.n 86284 │ │ │ │ cmp r7, #1 │ │ │ │ mov r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n 8621c │ │ │ │ + ble.n 862b8 │ │ │ │ add.w r3, r5, r3, lsl #4 │ │ │ │ add.w r2, r5, r2, lsl #4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3, #-16] │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r1, [r3, #-24] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 8620e │ │ │ │ + bne.n 862aa │ │ │ │ cmp r7, r6 │ │ │ │ it gt │ │ │ │ movgt.w r0, #512 @ 0x200 │ │ │ │ - bgt.n 86188 │ │ │ │ + bgt.n 86224 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r4] │ │ │ │ - b.n 86188 │ │ │ │ + b.n 86224 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 86174 │ │ │ │ + b.n 86210 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8624e │ │ │ │ + beq.n 862ea │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 86178 │ │ │ │ + b.n 86214 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 86188 │ │ │ │ + beq.n 86224 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 86178 │ │ │ │ + b.n 86214 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r4, r4 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ + vshr.u8 q0, , #8 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r4, [r5, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r5, r2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r2, r0, #4 │ │ │ │ + asrs r0, r7, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, r3, #2 │ │ │ │ + adds r6, r2, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - vmov.i32 q0, #207 @ 0x000000cf │ │ │ │ - │ │ │ │ -0008627c : │ │ │ │ - push {r4, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 86308 │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (8630c ) │ │ │ │ - add ip, pc │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr.w r2, [ip, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 862fc │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 862cc │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 862e4 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 862d2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (86310 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (86314 ) │ │ │ │ - ldr r3, [pc, #36] @ (8630c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 86304 │ │ │ │ - add sp, #8 │ │ │ │ - pop {r4, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 862d2 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - mrc2 0, 3, r0, cr14, cr15, {2} │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r6, r5, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mcr2 0, 1, r0, cr8, cr15, {2} │ │ │ │ + mcr2 0, 7, r0, cr8, cr15, {2} │ │ │ │ │ │ │ │ 00086318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -48104,19 +48104,19 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r0, #380]! @ 0x17c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r1, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r0, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r2, r2, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + subs r0, r7, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc2 0, cr0, [sl, #-380]! @ 0xfffffe84 │ │ │ │ │ │ │ │ 00086450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48231,22 +48231,22 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n 864e6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [sl], #380 @ 0x17c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r6, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldc2 0, cr0, [r6], {95} @ 0x5f │ │ │ │ ldrb r0, [r2, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r3, #17 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, r4, r3 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00086590 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -48309,15 +48309,15 @@ │ │ │ │ movs r3, #4 │ │ │ │ b.n 865e8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb6a005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, r1 │ │ │ │ + adds r2, r7, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ @ instruction: 0xfb12005f │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 00086640 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -48668,40 +48668,40 @@ │ │ │ │ nop.w │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ @ instruction: 0xfab4005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r0, #29 │ │ │ │ lsls r7, r3, #1 │ │ │ │ @ instruction: 0xfa14005f │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + asrs r0, r6, #9 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r2, #28 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r2, [r4, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r6, [r4, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r5, #22 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r5, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r7, #5 │ │ │ │ + asrs r6, r3, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r3, #22 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + asrs r0, r6, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r7, #3 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ movs r6, #10 │ │ │ │ @@ -48909,201 +48909,201 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ vmov.f64 d6, d8 │ │ │ │ b.n 86960 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r0, [r3, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r0, #29 │ │ │ │ + lsrs r4, r5, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r0, #15 │ │ │ │ + asrs r0, r5, #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r3, #29 │ │ │ │ + lsrs r4, r7, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrsb r4, [r5, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r5, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r2, #11 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r4, r6, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r6, r7, #26 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r6, r3, #26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r4, #9 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r0, r1, #9 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r1, #24 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r2, r5, #23 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00086c78 : │ │ │ │ +00086c78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #124] @ 86d04 │ │ │ │ + ldr.w ip, [pc, #140] @ 86d14 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #120] @ (86d08 ) │ │ │ │ + ldr r2, [pc, #136] @ (86d18 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 86cf8 │ │ │ │ + blt.n 86cfa │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 86cc8 │ │ │ │ + blt.n 86cca │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge.w r0, #512 @ 0x200 │ │ │ │ - bge.n 86ce0 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 86cce │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n 86d06 │ │ │ │ + cbz r2, 86d02 │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 86ce2 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #60] @ (86d0c ) │ │ │ │ + ldr r0, [pc, #72] @ (86d1c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #44] @ (86d10 ) │ │ │ │ - ldr r3, [pc, #36] @ (86d08 ) │ │ │ │ + ldr r2, [pc, #60] @ (86d20 ) │ │ │ │ + ldr r3, [pc, #48] @ (86d18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 86d00 │ │ │ │ + bne.n 86d0e │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86cce │ │ │ │ + b.n 86cd0 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 86ce2 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 86cd0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ eor.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #6 │ │ │ │ + asrs r2, r7, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bic.w r0, ip, #14614528 @ 0xdf0000 │ │ │ │ + bic.w r0, sl, #14614528 @ 0xdf0000 │ │ │ │ │ │ │ │ -00086d14 : │ │ │ │ +00086d24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr.w ip, [pc, #140] @ 86db0 │ │ │ │ + ldr.w ip, [pc, #124] @ 86db0 │ │ │ │ sub sp, #8 │ │ │ │ - ldr r2, [pc, #136] @ (86db4 ) │ │ │ │ + ldr r2, [pc, #120] @ (86db4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 86d96 │ │ │ │ + blt.n 86da4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 86d66 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + blt.n 86d74 │ │ │ │ cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n 86da2 │ │ │ │ - cbz r2, 86d9e │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 86d7e │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge.w r0, #512 @ 0x200 │ │ │ │ + bge.n 86d8c │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 86d7a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #72] @ (86db8 ) │ │ │ │ + ldr r0, [pc, #60] @ (86db8 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #60] @ (86dbc ) │ │ │ │ - ldr r3, [pc, #48] @ (86db4 ) │ │ │ │ + ldr r2, [pc, #44] @ (86dbc ) │ │ │ │ + ldr r3, [pc, #36] @ (86db4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 86daa │ │ │ │ + bne.n 86dac │ │ │ │ add sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86d6c │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - b.n 86d7e │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 86d6c │ │ │ │ + b.n 86d7a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - @ instruction: 0xf3e6005f │ │ │ │ + @ instruction: 0xf3d6005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #3 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - usat r0, #31, lr, lsl #1 │ │ │ │ + usat r0, #31, r0, lsl #1 │ │ │ │ │ │ │ │ -00086dc0 : │ │ │ │ +00086dc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #272] @ (86ee4 ) │ │ │ │ - ldr r2, [pc, #272] @ (86ee8 ) │ │ │ │ + ldr r1, [pc, #272] @ (86ee4 ) │ │ │ │ + ldr r2, [pc, #272] @ (86ee8 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #268] @ (86eec ) │ │ │ │ + ldr r0, [pc, #268] @ (86eec ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #260] @ (86ef0 ) │ │ │ │ + ldr r1, [pc, #260] @ (86ef0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #252] @ (86ef4 ) │ │ │ │ + ldr r2, [pc, #252] @ (86ef4 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -49116,121 +49116,121 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ mov.w r0, #0 │ │ │ │ strd r0, r1, [r7, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ - blt.n 86eac │ │ │ │ + blt.n 86eac │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 86e78 │ │ │ │ + blt.n 86e78 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 86eb4 │ │ │ │ + blt.n 86eb4 │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ - blt.n 86ebc │ │ │ │ + blt.n 86ebc │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 86eda │ │ │ │ + bne.n 86eda │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 86e92 │ │ │ │ + cbnz r3, 86e92 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r7] │ │ │ │ - b.n 86e92 │ │ │ │ + b.n 86e92 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (86ef8 ) │ │ │ │ + ldr r0, [pc, #116] @ (86ef8 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (86efc ) │ │ │ │ - ldr r3, [pc, #80] @ (86ee8 ) │ │ │ │ + ldr r2, [pc, #104] @ (86efc ) │ │ │ │ + ldr r3, [pc, #80] @ (86ee8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 86ede │ │ │ │ + bne.n 86ede │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86e7e │ │ │ │ + b.n 86e7e │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 86e7e │ │ │ │ + b.n 86e7e │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 86ecc │ │ │ │ + beq.n 86ecc │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 86e82 │ │ │ │ + b.n 86e82 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 86e92 │ │ │ │ + beq.n 86e92 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 86e82 │ │ │ │ + b.n 86e82 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 86e82 │ │ │ │ + b.n 86e82 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf338005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r7, #32 │ │ │ │ + asrs r2, r4, #32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r0, #15 │ │ │ │ + lsrs r2, r5, #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r5, #30 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ @ instruction: 0xf27a005f │ │ │ │ │ │ │ │ -00086f00 : │ │ │ │ +00086f00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #272] @ (87024 ) │ │ │ │ - ldr r2, [pc, #272] @ (87028 ) │ │ │ │ + ldr r1, [pc, #272] @ (87024 ) │ │ │ │ + ldr r2, [pc, #272] @ (87028 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #268] @ (8702c ) │ │ │ │ + ldr r0, [pc, #268] @ (8702c ) │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #260] @ (87030 ) │ │ │ │ + ldr r1, [pc, #260] @ (87030 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr r2, [pc, #252] @ (87034 ) │ │ │ │ + ldr r2, [pc, #252] @ (87034 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8] │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -49243,96 +49243,96 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ vmov s15, r0 │ │ │ │ mov.w r0, #0 │ │ │ │ strd r0, r1, [r7, #8] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vstr d7, [r7] │ │ │ │ - blt.n 86fec │ │ │ │ + blt.n 86fec │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 86fb8 │ │ │ │ + blt.n 86fb8 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.n 86ff4 │ │ │ │ + blt.n 86ff4 │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ - blt.n 86ffc │ │ │ │ + blt.n 86ffc │ │ │ │ ldr.w r1, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 8701a │ │ │ │ + bne.n 8701a │ │ │ │ cmp r3, r2 │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 86fd2 │ │ │ │ + cbnz r3, 86fd2 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ strd r2, r3, [r7] │ │ │ │ - b.n 86fd2 │ │ │ │ + b.n 86fd2 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #116] @ (87038 ) │ │ │ │ + ldr r0, [pc, #116] @ (87038 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #104] @ (8703c ) │ │ │ │ - ldr r3, [pc, #80] @ (87028 ) │ │ │ │ + ldr r2, [pc, #104] @ (8703c ) │ │ │ │ + ldr r3, [pc, #80] @ (87028 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8701e │ │ │ │ + bne.n 8701e │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 86fbe │ │ │ │ + b.n 86fbe │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 86fbe │ │ │ │ + b.n 86fbe │ │ │ │ adds r4, #1 │ │ │ │ - beq.n 8700c │ │ │ │ + beq.n 8700c │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str.w r2, [r8] │ │ │ │ - b.n 86fc2 │ │ │ │ + b.n 86fc2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 86fd2 │ │ │ │ + beq.n 86fd2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 86fc2 │ │ │ │ + b.n 86fc2 │ │ │ │ negs r3, r1 │ │ │ │ - b.n 86fc2 │ │ │ │ + b.n 86fc2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf1f8005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r5, #9 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r6, #26 │ │ │ │ + lsrs r0, r2, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ @ instruction: 0xf13a005f │ │ │ │ │ │ │ │ 00087040 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -49396,15 +49396,15 @@ │ │ │ │ movs r3, #4 │ │ │ │ b.n 87098 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0ba005f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r7, r3, #1 │ │ │ │ orn r0, r2, #95 @ 0x5f │ │ │ │ │ │ │ │ 000870ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -49468,15 +49468,15 @@ │ │ │ │ movs r3, #4 │ │ │ │ b.n 87144 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ and.w r0, lr, #95 @ 0x5f │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r7, r3, #1 │ │ │ │ vshr.s32 q0, , #10 │ │ │ │ │ │ │ │ 00087198 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -49567,20 +49567,20 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n 87210 │ │ │ │ nop │ │ │ │ vqadd.s32 q8, q0, │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 872e2 │ │ │ │ + cbz r2, 872dc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #17 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mcr 0, 7, r0, cr12, cr15, {2} │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00087294 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -49666,20 +49666,20 @@ │ │ │ │ movs r3, #3 │ │ │ │ b.n 87306 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 3, r0, cr4, cr15, {2} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r5 │ │ │ │ + sxtb r6, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r1, #14 │ │ │ │ + lsrs r0, r6, #13 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldcl 0, cr0, [r2, #380]! @ 0x17c │ │ │ │ - lsls r4, r1, #25 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00087388 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -49752,20 +49752,20 @@ │ │ │ │ b.n 873d8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.n 873da │ │ │ │ ldcl 0, cr0, [r2, #-380]! @ 0xfffffe84 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 87462 │ │ │ │ + cbz r6, 8745c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r0, #11 │ │ │ │ + lsrs r0, r5, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc 0, cr0, [r2, #-380]! @ 0xfffffe84 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00087450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -50926,51 +50926,51 @@ │ │ │ │ movs r1, #1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ b.w 87662 │ │ │ │ nop │ │ │ │ stc 0, cr0, [r0], #380 @ 0x17c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #23 │ │ │ │ + lsls r0, r5, #23 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r6, r4, #23 │ │ │ │ + lsls r6, r3, #23 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r3, #23 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + lsls r6, r0, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r1, #5 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ @ instruction: 0xeb9e005f │ │ │ │ ldr r3, [pc, #112] @ (880b0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r0, #31 │ │ │ │ + lsls r2, r5, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r1, #12 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r3, #11 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r1, [pc, #760] @ (8834c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r2, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r1, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + lsls r0, r3, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r8, fp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mcr2 0, 3, r0, cr4, cr14, {2} │ │ │ │ + mrc2 0, 2, r0, cr12, cr14, {2} │ │ │ │ cmp r0, fp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stc2l 0, cr0, [r2, #376]! @ 0x178 │ │ │ │ + ldc2l 0, cr0, [sl, #376] @ 0x178 │ │ │ │ │ │ │ │ 00088074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #336] @ (881d8 ) │ │ │ │ @@ -51108,26 +51108,26 @@ │ │ │ │ b.n 88146 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 882e4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #560 @ (adr r4, 88414 ) │ │ │ │ + add r4, pc, #464 @ (adr r4, 883b4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stc2l 0, cr0, [sl, #376] @ 0x178 │ │ │ │ - ldc2l 0, cr0, [r4, #-376]! @ 0xfffffe88 │ │ │ │ + ldc2 0, cr0, [r2, #376]! @ 0x178 │ │ │ │ + ldc2l 0, cr0, [ip, #-376] @ 0xfffffe88 │ │ │ │ svc 198 @ 0xc6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh.w r0, [r0, lr, lsl #1] │ │ │ │ + @ instruction: 0xf7e4005e │ │ │ │ eors r6, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stc2 0, cr0, [lr, #-376] @ 0xfffffe88 │ │ │ │ + ldc2l 0, cr0, [r6], #376 @ 0x178 │ │ │ │ │ │ │ │ 00088200 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -51494,34 +51494,34 @@ │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ udf #248 @ 0xf8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [lr, lr, lsl #1] │ │ │ │ - ldrb.w r0, [ip, lr, lsl #1] │ │ │ │ + str.w r0, [r6, lr, lsl #1] │ │ │ │ ldrb.w r0, [r4, lr, lsl #1] │ │ │ │ - strb.w r0, [r8, lr, lsl #1] │ │ │ │ - @ instruction: 0xfb18005e │ │ │ │ + strb.w r0, [ip, lr, lsl #1] │ │ │ │ + strb.w r0, [r0, lr, lsl #1] │ │ │ │ + @ instruction: 0xfb00005e │ │ │ │ ble.n 88694 │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r5, #144 @ 0x90 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf538005e │ │ │ │ - vld1.8 @ instruction: 0xf9a2005e │ │ │ │ - @ instruction: 0xfa22005e │ │ │ │ - vst4.16 {d16-d19}, [r8 :64], lr │ │ │ │ - ldr??.w r0, [lr, lr, lsl #1] │ │ │ │ - sub.w r0, r0, #14548992 @ 0xde0000 │ │ │ │ - sbc.w r0, lr, #14548992 @ 0xde0000 │ │ │ │ + @ instruction: 0xf520005e │ │ │ │ + vst1.8 @ instruction: 0xf98a005e │ │ │ │ + @ instruction: 0xfa0a005e │ │ │ │ + vld4.16 {d0-d3}, [r8 :64], lr │ │ │ │ + vst4.16 {d16-d19}, [r6 :64], lr │ │ │ │ + subs.w r0, r0, #14548992 @ 0xde0000 │ │ │ │ + sbcs.w r0, lr, #14548992 @ 0xde0000 │ │ │ │ subs r4, #134 @ 0x86 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bics.w r0, r2, #14548992 @ 0xde0000 │ │ │ │ - strb.w r0, [r2, #94] @ 0x5e │ │ │ │ + ands.w r0, sl, #14548992 @ 0xde0000 │ │ │ │ + str??.w r0, [r2, lr, lsl #1] │ │ │ │ vmov r2, s10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #0] │ │ │ │ mov.w fp, r3, lsl #1 │ │ │ │ add r3, r9 │ │ │ │ cmp r9, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -52511,894 +52511,811 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ b.w 8878c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #190 @ 0xbe │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bfi r0, sl, #1, #30 │ │ │ │ - @ instruction: 0xf7ba005e │ │ │ │ - strh.w r0, [r6, lr, lsl #1] │ │ │ │ - @ instruction: 0xf3ec005e │ │ │ │ - @ instruction: 0xf3ba005e │ │ │ │ + @ instruction: 0xf352005e │ │ │ │ + @ instruction: 0xf79a005e │ │ │ │ + strb.w r0, [lr, lr, lsl #1] │ │ │ │ + @ instruction: 0xf3e4005e │ │ │ │ + @ instruction: 0xf3b2005e │ │ │ │ subs r3, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subw r0, lr, #94 @ 0x5e │ │ │ │ - @ instruction: 0xf6fe005e │ │ │ │ - @ instruction: 0xf76a005e │ │ │ │ - sbfx r0, r4, #1, #31 │ │ │ │ - @ instruction: 0xf312005e │ │ │ │ + @ instruction: 0xf296005e │ │ │ │ + @ instruction: 0xf6de005e │ │ │ │ + @ instruction: 0xf752005e │ │ │ │ + @ instruction: 0xf354005e │ │ │ │ + ssat r0, #31, r2, asr #1 │ │ │ │ subs r2, #70 @ 0x46 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf1f2005e │ │ │ │ - movw r0, #10334 @ 0x285e │ │ │ │ - subw r0, ip, #2142 @ 0x85e │ │ │ │ - @ instruction: 0xf286005e │ │ │ │ - movw r0, #49246 @ 0xc05e │ │ │ │ + rsbs r0, sl, #94 @ 0x5e │ │ │ │ + @ instruction: 0xf622005e │ │ │ │ + @ instruction: 0xf694005e │ │ │ │ + @ instruction: 0xf296005e │ │ │ │ + @ instruction: 0xf25c005e │ │ │ │ subs r1, #162 @ 0xa2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adcs.w r0, r0, #94 @ 0x5e │ │ │ │ - rsb r0, r0, #14548992 @ 0xde0000 │ │ │ │ - sbcs.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ + @ instruction: 0xf138005e │ │ │ │ + sub.w r0, r8, #14548992 @ 0xde0000 │ │ │ │ + adcs.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ subs r1, #80 @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf0fe005e │ │ │ │ - sbc.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ - @ instruction: 0xf524005e │ │ │ │ + @ instruction: 0xf0e6005e │ │ │ │ + adc.w r0, lr, #14548992 @ 0xde0000 │ │ │ │ + add.w r0, r4, #14548992 @ 0xde0000 │ │ │ │ subs r1, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf0b2005e │ │ │ │ - adds.w r0, r8, #14548992 @ 0xde0000 │ │ │ │ - @ instruction: 0xf59a005e │ │ │ │ - add.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ - @ instruction: 0xf4a8005e │ │ │ │ - adds.w r0, r4, #94 @ 0x5e │ │ │ │ - @ instruction: 0xf0e0005e │ │ │ │ + eors.w r0, sl, #94 @ 0x5e │ │ │ │ + add.w r0, r0, #14548992 @ 0xde0000 │ │ │ │ + @ instruction: 0xf582005e │ │ │ │ + @ instruction: 0xf4ee005e │ │ │ │ + eor.w r0, r8, #14548992 @ 0xde0000 │ │ │ │ + @ instruction: 0xf124005e │ │ │ │ + @ instruction: 0xf0f0005e │ │ │ │ adds r7, #254 @ 0xfe │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vshr.s32 q0, q7, #22 │ │ │ │ - ands.w r0, ip, #14548992 @ 0xde0000 │ │ │ │ - eor.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ - @ instruction: 0xf3fe005e │ │ │ │ - usat r0, #30, r0, asr #1 │ │ │ │ - and.w r0, r8, #94 @ 0x5e │ │ │ │ - vshr.s16 q8, q7, #4 │ │ │ │ - @ instruction: 0xf3da005e │ │ │ │ - vshr.s32 q0, q7, #32 │ │ │ │ - vqadd.s64 q8, q3, q7 │ │ │ │ - @ instruction: 0xf2f2005e │ │ │ │ - vqadd.s64 q0, q2, q7 │ │ │ │ - vqadd.s8 q0, q1, q7 │ │ │ │ - @ instruction: 0xf314005e │ │ │ │ - mrc 0, 6, r0, cr10, cr14, {2} │ │ │ │ - mcr 0, 5, r0, cr14, cr14, {2} │ │ │ │ - movw r0, #49246 @ 0xc05e │ │ │ │ - mcr 0, 4, r0, cr14, cr14, {2} │ │ │ │ - mrc 0, 2, r0, cr10, cr14, {2} │ │ │ │ + vshr.s16 q0, q7, #14 │ │ │ │ + and.w r0, r4, #14548992 @ 0xde0000 │ │ │ │ + orn r0, lr, #14548992 @ 0xde0000 │ │ │ │ + @ instruction: 0xf3e6005e │ │ │ │ + usat r0, #30, r0, lsl #1 │ │ │ │ + ands.w r0, r8, #94 @ 0x5e │ │ │ │ + vshr.s32 q8, q7, #20 │ │ │ │ + ubfx r0, r2, #1, #31 │ │ │ │ + vshr.s16 q0, q7, #8 │ │ │ │ + vqadd.s32 q8, q7, q7 │ │ │ │ + @ instruction: 0xf2da005e │ │ │ │ + vqadd.s8 q8, q2, q7 │ │ │ │ + vqadd.s16 q0, q1, q7 │ │ │ │ + @ instruction: 0xf2fc005e │ │ │ │ + mrc 0, 6, r0, cr2, cr14, {2} │ │ │ │ + mcr 0, 5, r0, cr6, cr14, {2} │ │ │ │ + @ instruction: 0xf234005e │ │ │ │ + mrc 0, 4, r0, cr14, cr14, {2} │ │ │ │ + mcr 0, 3, r0, cr10, cr14, {2} │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stcl 0, cr0, [r4, #-376]! @ 0xfffffe88 │ │ │ │ - rsbs r0, r6, #94 @ 0x5e │ │ │ │ - movw r0, #94 @ 0x5e │ │ │ │ - subs.w r0, r8, #94 @ 0x5e │ │ │ │ - adcs.w r0, sl, #94 @ 0x5e │ │ │ │ - stcl 0, cr0, [r2, #376] @ 0x178 │ │ │ │ - ldc 0, cr0, [r6, #376] @ 0x178 │ │ │ │ + stcl 0, cr0, [ip, #-376] @ 0xfffffe88 │ │ │ │ + subs.w r0, lr, #94 @ 0x5e │ │ │ │ + @ instruction: 0xf228005e │ │ │ │ + sub.w r0, r0, #94 @ 0x5e │ │ │ │ + @ instruction: 0xf13a005e │ │ │ │ + ldcl 0, cr0, [r2, #376] @ 0x178 │ │ │ │ + stc 0, cr0, [r6, #376]! @ 0x178 │ │ │ │ adds r4, #186 @ 0xba │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stcl 0, cr0, [r8], #-376 @ 0xfffffe88 │ │ │ │ - @ instruction: 0xf0ce005e │ │ │ │ - adcs.w r0, r0, #94 @ 0x5e │ │ │ │ - @ instruction: 0xf0bc005e │ │ │ │ - orn r0, r0, #94 @ 0x5e │ │ │ │ - stcl 0, cr0, [lr], {94} @ 0x5e │ │ │ │ - ldc 0, cr0, [ip], {94} @ 0x5e │ │ │ │ - bic.w r0, lr, #94 @ 0x5e │ │ │ │ - ldcl 0, cr0, [r0], #-376 @ 0xfffffe88 │ │ │ │ - ldc 0, cr0, [ip], #-376 @ 0xfffffe88 │ │ │ │ - orrs.w r0, r2, #94 @ 0x5e │ │ │ │ - ldc 0, cr0, [r8], {94} @ 0x5e │ │ │ │ - @ instruction: 0xebec005e │ │ │ │ - and.w r0, lr, #94 @ 0x5e │ │ │ │ - @ instruction: 0xebe8005e │ │ │ │ - subs.w r0, r6, lr, lsr #1 │ │ │ │ - vshr.s8 q8, q7, #4 │ │ │ │ - @ instruction: 0xeb92005e │ │ │ │ - sbc.w r0, r8, lr, lsr #1 │ │ │ │ + mrrc 0, 5, r0, r0, cr14 @ │ │ │ │ + @ instruction: 0xf0b6005e │ │ │ │ + @ instruction: 0xf138005e │ │ │ │ + @ instruction: 0xf0a4005e │ │ │ │ + orr.w r0, r0, #94 @ 0x5e │ │ │ │ + ldcl 0, cr0, [lr], {94} @ 0x5e │ │ │ │ + stc 0, cr0, [ip], #376 @ 0x178 │ │ │ │ + ands.w r0, r6, #94 @ 0x5e │ │ │ │ + stc 0, cr0, [r0], {94} @ 0x5e │ │ │ │ + mcrr 0, 5, r0, ip, cr14 │ │ │ │ + bics.w r0, sl, #94 @ 0x5e │ │ │ │ + ldc 0, cr0, [r0], {94} @ 0x5e │ │ │ │ + @ instruction: 0xebe4005e │ │ │ │ + vshr.s32 q8, q7, #10 │ │ │ │ + @ instruction: 0xebf8005e │ │ │ │ + rsb r0, r6, lr, lsr #1 │ │ │ │ + vshr.s32 q0, q7, #12 │ │ │ │ + @ instruction: 0xeb8a005e │ │ │ │ + sbc.w r0, r0, lr, lsr #1 │ │ │ │ adds r2, #220 @ 0xdc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - eor.w r0, r4, lr, lsr #1 │ │ │ │ - mrc 0, 7, r0, cr6, cr14, {2} │ │ │ │ - vqadd.s32 q8, q0, q7 │ │ │ │ - mrc 0, 4, r0, cr2, cr14, {2} │ │ │ │ - mcr 0, 5, r0, cr8, cr14, {2} │ │ │ │ - @ instruction: 0xeae6005e │ │ │ │ - @ instruction: 0xeabc005e │ │ │ │ - mrc 0, 4, r0, cr2, cr14, {2} │ │ │ │ - orrs.w r0, r8, lr, lsr #1 │ │ │ │ - bics.w r0, r0, lr, lsr #1 │ │ │ │ + orn r0, ip, lr, lsr #1 │ │ │ │ + mrc 0, 6, r0, cr14, cr14, {2} │ │ │ │ + vqadd.s8 q8, q4, q7 │ │ │ │ + mrc 0, 3, r0, cr2, cr14, {2} │ │ │ │ + mrc 0, 4, r0, cr0, cr14, {2} │ │ │ │ + @ instruction: 0xeaf6005e │ │ │ │ + @ instruction: 0xeacc005e │ │ │ │ + mrc 0, 3, r0, cr10, cr14, {2} │ │ │ │ + orrs.w r0, r0, lr, lsr #1 │ │ │ │ + bic.w r0, r8, lr, lsr #1 │ │ │ │ │ │ │ │ -000891e0 : │ │ │ │ +000891e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (89290 ) │ │ │ │ + ldr r4, [pc, #160] @ (89290 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (89294 ) │ │ │ │ + ldr r2, [pc, #160] @ (89294 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (89298 ) │ │ │ │ + ldr r1, [pc, #148] @ (89298 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 89272 │ │ │ │ + cbz r0, 89272 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8925a │ │ │ │ + blt.n 8925a │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 89262 │ │ │ │ + bge.n 89262 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (8929c ) │ │ │ │ + ldr r0, [pc, #104] @ (8929c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (892a0 ) │ │ │ │ - ldr r3, [pc, #76] @ (89294 ) │ │ │ │ + ldr r2, [pc, #92] @ (892a0 ) │ │ │ │ + ldr r3, [pc, #76] @ (89294 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 89288 │ │ │ │ + bne.n 89288 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 89230 │ │ │ │ + b.n 89230 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 8928c │ │ │ │ + cbnz r2, 8928c │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 89242 │ │ │ │ - ldr r1, [pc, #48] @ (892a4 ) │ │ │ │ + b.n 89242 │ │ │ │ + ldr r1, [pc, #48] @ (892a4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 89216 │ │ │ │ + bne.n 89216 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 89230 │ │ │ │ + b.n 89230 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 89232 │ │ │ │ + b.n 89232 │ │ │ │ ldmia r7!, {r1, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc 0, cr0, [r0], #376 @ 0x178 │ │ │ │ + stc 0, cr0, [r8], {94} @ 0x5e │ │ │ │ ldmia r6, {r1, r3, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 890c4 │ │ │ │ + b.n 8904c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000892a8 : │ │ │ │ +000892a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (89358 ) │ │ │ │ + ldr r4, [pc, #160] @ (89358 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (8935c ) │ │ │ │ + ldr r2, [pc, #160] @ (8935c ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (89360 ) │ │ │ │ + ldr r1, [pc, #148] @ (89360 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 8933a │ │ │ │ + cbz r0, 8933a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 89322 │ │ │ │ + blt.n 89322 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 8932a │ │ │ │ + bge.n 8932a │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (89364 ) │ │ │ │ + ldr r0, [pc, #104] @ (89364 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (89368 ) │ │ │ │ - ldr r3, [pc, #76] @ (8935c ) │ │ │ │ + ldr r2, [pc, #92] @ (89368 ) │ │ │ │ + ldr r3, [pc, #76] @ (8935c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 89350 │ │ │ │ + bne.n 89350 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 892f8 │ │ │ │ + b.n 892f8 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 89354 │ │ │ │ + cbnz r2, 89354 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8930a │ │ │ │ - ldr r1, [pc, #48] @ (8936c ) │ │ │ │ + b.n 8930a │ │ │ │ + ldr r1, [pc, #48] @ (8936c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 892de │ │ │ │ + bne.n 892de │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 892f8 │ │ │ │ + b.n 892f8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 892fa │ │ │ │ + b.n 892fa │ │ │ │ ldmia r6, {r1, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xebe0005e │ │ │ │ + rsb r0, r8, lr, lsr #1 │ │ │ │ ldmia r6!, {r1} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 88ffc │ │ │ │ + b.n 88f84 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00089370 : │ │ │ │ +00089370 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (89420 ) │ │ │ │ + ldr r4, [pc, #160] @ (89420 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (89424 ) │ │ │ │ + ldr r2, [pc, #160] @ (89424 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (89428 ) │ │ │ │ + ldr r1, [pc, #148] @ (89428 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 89402 │ │ │ │ + cbz r0, 89402 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 893ea │ │ │ │ + blt.n 893ea │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 893f2 │ │ │ │ + bge.n 893f2 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (8942c ) │ │ │ │ + ldr r0, [pc, #104] @ (8942c ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (89430 ) │ │ │ │ - ldr r3, [pc, #76] @ (89424 ) │ │ │ │ + ldr r2, [pc, #92] @ (89430 ) │ │ │ │ + ldr r3, [pc, #76] @ (89424 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 89418 │ │ │ │ + bne.n 89418 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 893c0 │ │ │ │ + b.n 893c0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 8941c │ │ │ │ + cbnz r2, 8941c │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 893d2 │ │ │ │ - ldr r1, [pc, #48] @ (89434 ) │ │ │ │ + b.n 893d2 │ │ │ │ + ldr r1, [pc, #48] @ (89434 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 893a6 │ │ │ │ + bne.n 893a6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 893c0 │ │ │ │ + b.n 893c0 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 893c2 │ │ │ │ + b.n 893c2 │ │ │ │ ldmia r5!, {r1, r3, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeb20005e │ │ │ │ + add.w r0, r8, lr, lsr #1 │ │ │ │ ldmia r5, {r1, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 88f34 │ │ │ │ + b.n 88ebc │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00089438 : │ │ │ │ +00089438 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (894e8 ) │ │ │ │ + ldr r4, [pc, #160] @ (894e8 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (894ec ) │ │ │ │ + ldr r2, [pc, #160] @ (894ec ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (894f0 ) │ │ │ │ + ldr r1, [pc, #148] @ (894f0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 894ca │ │ │ │ + cbz r0, 894ca │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 894b2 │ │ │ │ + blt.n 894b2 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 894ba │ │ │ │ + bge.n 894ba │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (894f4 ) │ │ │ │ + ldr r0, [pc, #104] @ (894f4 ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (894f8 ) │ │ │ │ - ldr r3, [pc, #76] @ (894ec ) │ │ │ │ + ldr r2, [pc, #92] @ (894f8 ) │ │ │ │ + ldr r3, [pc, #76] @ (894ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 894e0 │ │ │ │ + bne.n 894e0 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 89488 │ │ │ │ + b.n 89488 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 894e4 │ │ │ │ + cbnz r2, 894e4 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8949a │ │ │ │ - ldr r1, [pc, #48] @ (894fc ) │ │ │ │ + b.n 8949a │ │ │ │ + ldr r1, [pc, #48] @ (894fc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8946e │ │ │ │ + bne.n 8946e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 89488 │ │ │ │ + b.n 89488 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 8948a │ │ │ │ + b.n 8948a │ │ │ │ ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - orn r0, r0, lr, lsr #1 │ │ │ │ + orr.w r0, r8, lr, lsr #1 │ │ │ │ ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 88e6c │ │ │ │ + b.n 88df4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00089500 : │ │ │ │ +00089500 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r4, [pc, #160] @ (895b0 ) │ │ │ │ + ldr r4, [pc, #160] @ (895b0 ) │ │ │ │ sub sp, #12 │ │ │ │ - ldr r2, [pc, #160] @ (895b4 ) │ │ │ │ + ldr r2, [pc, #160] @ (895b4 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #148] @ (895b8 ) │ │ │ │ + ldr r1, [pc, #148] @ (895b8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 89592 │ │ │ │ + cbz r0, 89592 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8957a │ │ │ │ + blt.n 8957a │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 89582 │ │ │ │ + bge.n 89582 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #104] @ (895bc ) │ │ │ │ + ldr r0, [pc, #104] @ (895bc ) │ │ │ │ mov r1, sp │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #92] @ (895c0 ) │ │ │ │ - ldr r3, [pc, #76] @ (895b4 ) │ │ │ │ + ldr r2, [pc, #92] @ (895c0 ) │ │ │ │ + ldr r3, [pc, #76] @ (895b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 895a8 │ │ │ │ + bne.n 895a8 │ │ │ │ add sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 89550 │ │ │ │ + b.n 89550 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ - cbnz r2, 895ac │ │ │ │ + cbnz r2, 895ac │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 89562 │ │ │ │ - ldr r1, [pc, #48] @ (895c4 ) │ │ │ │ + b.n 89562 │ │ │ │ + ldr r1, [pc, #48] @ (895c4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 89536 │ │ │ │ + bne.n 89536 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n 89550 │ │ │ │ + b.n 89550 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.n 89552 │ │ │ │ + b.n 89552 │ │ │ │ ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xe9a0005e │ │ │ │ + @ instruction: 0xe988005e │ │ │ │ ldmia r3, {r1, r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 89da4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -000895c8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r4, [pc, #208] @ (896ac ) │ │ │ │ - sub sp, #8 │ │ │ │ - ldr r3, [pc, #208] @ (896b0 ) │ │ │ │ - mov r6, r2 │ │ │ │ - add r4, pc │ │ │ │ - mov r7, r0 │ │ │ │ - ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #192] @ (896b4 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - add r1, pc │ │ │ │ - str.w r3, [r8] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #176] @ (896b8 ) │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov sl, r0 │ │ │ │ - cbz r5, 89664 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.n 89692 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 8967a │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 89682 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #128] @ (896bc ) │ │ │ │ - mov r1, sp │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #116] @ (896c0 ) │ │ │ │ - ldr r3, [pc, #96] @ (896b0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 896a8 │ │ │ │ - add sp, #8 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r1, [pc, #92] @ (896c4 ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 89616 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 89636 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 89636 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 8964a │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 8963a │ │ │ │ - ldr r1, [pc, #52] @ (896c8 ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8961c │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 89636 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 88fa4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xe8c0005e │ │ │ │ - ldmia r2!, {r1, r6, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 89d00 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -000896cc : │ │ │ │ - push {r4, r5, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r5, [pc, #160] @ (8977c ) │ │ │ │ - sub sp, #12 │ │ │ │ - ldr r3, [pc, #160] @ (89780 ) │ │ │ │ - add r5, pc │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 89738 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - lsrs r0, r1, #31 │ │ │ │ - cmp r3, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, 89740 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #116] @ (89784 ) │ │ │ │ - mov r1, sp │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #100] @ (89788 ) │ │ │ │ - ldr r3, [pc, #92] @ (89780 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 89776 │ │ │ │ - add sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8970e │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ - cmp r1, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r2, r2, #1 │ │ │ │ - cbz r2, 89756 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 8970e │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 8976a │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 8970e │ │ │ │ - cmp r1, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 89720 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - b.n 89770 │ │ │ │ + b.n 89d2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0008978c : │ │ │ │ +000895c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #272] @ (898b0 ) │ │ │ │ + ldr r5, [pc, #272] @ (896ec ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #272] @ (898b4 ) │ │ │ │ + ldr r4, [pc, #272] @ (896f0 ) │ │ │ │ mov r8, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #272] @ (898b8 ) │ │ │ │ + ldr r1, [pc, #272] @ (896f4 ) │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldrd sl, r5, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r6, [sl] │ │ │ │ str r3, [r5, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #240] @ (898bc ) │ │ │ │ + ldr r1, [pc, #240] @ (896f8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r7, r0 │ │ │ │ - cbz r4, 89828 │ │ │ │ + cbz r4, 89664 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 8988e │ │ │ │ + beq.n 896ca │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 8983e │ │ │ │ + blt.n 8967a │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 89846 │ │ │ │ + bge.n 89682 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #192] @ (898c0 ) │ │ │ │ + ldr r0, [pc, #192] @ (896fc ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #180] @ (898c4 ) │ │ │ │ - ldr r3, [pc, #160] @ (898b4 ) │ │ │ │ + ldr r2, [pc, #180] @ (89700 ) │ │ │ │ + ldr r3, [pc, #160] @ (896f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 898a6 │ │ │ │ + bne.n 896e2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #156] @ (898c8 ) │ │ │ │ + ldr r1, [pc, #156] @ (89704 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 897da │ │ │ │ + bne.n 89616 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 897fc │ │ │ │ + b.n 89638 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 897fc │ │ │ │ + b.n 89638 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 898aa │ │ │ │ + cbnz r3, 896e6 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n 8980e │ │ │ │ - cbz r7, 89888 │ │ │ │ + beq.n 8964a │ │ │ │ + cbz r7, 896c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ adds r3, #8 │ │ │ │ lsls r0, r0, #4 │ │ │ │ vldr d7, [r3, #-8] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8987a │ │ │ │ + bne.n 896b6 │ │ │ │ vldr d7, [r3] │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 8980a │ │ │ │ + beq.n 89646 │ │ │ │ adds r2, #1 │ │ │ │ add r3, r0 │ │ │ │ cmp r1, r2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bge.n 8985e │ │ │ │ + bge.n 8969a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ - b.n 8980e │ │ │ │ - ldr r1, [pc, #60] @ (898cc ) │ │ │ │ + b.n 8964a │ │ │ │ + ldr r1, [pc, #60] @ (89708 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 897de │ │ │ │ + bne.n 8961a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 897fe │ │ │ │ + b.n 8963a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 897fe │ │ │ │ + b.n 8963a │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r3, r5, r6} │ │ │ │ + ldmia r3!, {r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 89e20 │ │ │ │ + b.n 88fd4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 896dc │ │ │ │ + stmia.w r8!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 89cc8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ +0008970c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ + ldr r4, [pc, #208] @ (897f0 ) │ │ │ │ + sub sp, #8 │ │ │ │ + ldr r3, [pc, #208] @ (897f4 ) │ │ │ │ + mov r6, r2 │ │ │ │ + add r4, pc │ │ │ │ + mov r7, r0 │ │ │ │ + ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ + ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #192] @ (897f8 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + add r1, pc │ │ │ │ + str.w r3, [r8] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #176] @ (897fc ) │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov sl, r0 │ │ │ │ + cbz r5, 897a8 │ │ │ │ + cmp.w sl, #0 │ │ │ │ + beq.n 897d6 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 897be │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 897c6 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #128] @ (89800 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #116] @ (89804 ) │ │ │ │ + ldr r3, [pc, #96] @ (897f4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 897ec │ │ │ │ + add sp, #8 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldr r1, [pc, #92] @ (89808 ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8975a │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8977a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 8977a │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 8978e │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 8977e │ │ │ │ + ldr r1, [pc, #52] @ (8980c ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 89760 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 8977a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 89b7c │ │ │ │ + b.n 89e50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + b.n 896dc │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 89b44 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -000898d0 : │ │ │ │ +00089810 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #652] @ (89b70 ) │ │ │ │ + ldr r5, [pc, #652] @ (89ab0 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #652] @ (89b74 ) │ │ │ │ + ldr r4, [pc, #652] @ (89ab4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [sp, #124] @ 0x7c │ │ │ │ ldr.w r9, [sp, #140] @ 0x8c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldrd r7, fp, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #624] @ (89b78 ) │ │ │ │ + ldr r1, [pc, #624] @ (89ab8 ) │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r3, [r9] │ │ │ │ @@ -53407,160 +53324,160 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ ldr.w r1, [fp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r1, [sp, #28] │ │ │ │ - cbz r0, 89980 │ │ │ │ + cbz r0, 898c0 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 89978 │ │ │ │ + blt.n 898b8 │ │ │ │ cmp r2, r3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ orrs.w r1, r1, r2, lsr #31 │ │ │ │ - beq.n 89a04 │ │ │ │ + beq.n 89944 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #556] @ (89b7c ) │ │ │ │ + ldr r0, [pc, #556] @ (89abc ) │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #544] @ (89b80 ) │ │ │ │ - ldr r3, [pc, #532] @ (89b74 ) │ │ │ │ + ldr r2, [pc, #544] @ (89ac0 ) │ │ │ │ + ldr r3, [pc, #532] @ (89ab4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 89b5e │ │ │ │ + bne.w 89a9e │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 89948 │ │ │ │ - ldr r1, [pc, #512] @ (89b84 ) │ │ │ │ + b.n 89888 │ │ │ │ + ldr r1, [pc, #512] @ (89ac4 ) │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ - cbnz r0, 899a0 │ │ │ │ + cbnz r0, 898e0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8994c │ │ │ │ + b.n 8988c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 89978 │ │ │ │ + blt.n 898b8 │ │ │ │ ldr.w r8, [r5] │ │ │ │ cmp r1, r8 │ │ │ │ - bgt.n 89942 │ │ │ │ + bgt.n 89882 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [r0] │ │ │ │ cmp ip, r8 │ │ │ │ mov r0, ip │ │ │ │ it ge │ │ │ │ movge r0, r8 │ │ │ │ cmp r0, r1 │ │ │ │ - bgt.n 89942 │ │ │ │ + bgt.n 89882 │ │ │ │ cmp.w ip, #0 │ │ │ │ - blt.n 89a1e │ │ │ │ + blt.n 8995e │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ mov lr, r1 │ │ │ │ it lt │ │ │ │ movlt.w lr, #1 │ │ │ │ cmp r0, lr │ │ │ │ - blt.w 89b56 │ │ │ │ + blt.w 89a96 │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r2, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mov r0, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 89a26 │ │ │ │ + bge.n 89966 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 89a26 │ │ │ │ + beq.n 89966 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 8994c │ │ │ │ + b.n 8988c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [r1] │ │ │ │ mov r1, r3 │ │ │ │ cmp r3, ip │ │ │ │ it ge │ │ │ │ movge r1, ip │ │ │ │ cmp r2, r1 │ │ │ │ itt ge │ │ │ │ movge r8, r2 │ │ │ │ movge r1, r3 │ │ │ │ - bge.n 899c0 │ │ │ │ - b.n 89942 │ │ │ │ + bge.n 89900 │ │ │ │ + b.n 89882 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 89948 │ │ │ │ + b.n 89888 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8999c │ │ │ │ - vldr d7, [pc, #312] @ 89b68 │ │ │ │ + bne.n 898dc │ │ │ │ + vldr d7, [pc, #312] @ 89aa8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds r3, #1 │ │ │ │ vstr d7, [r7, #8] │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ sub.w r2, r2, r3, lsl #4 │ │ │ │ vstr d7, [r7] │ │ │ │ - cbz r6, 89a80 │ │ │ │ + cbz r6, 899c0 │ │ │ │ cmp r1, ip │ │ │ │ - bge.n 89af0 │ │ │ │ + bge.n 89a30 │ │ │ │ cmp r1, #1 │ │ │ │ - bgt.n 89b2c │ │ │ │ + bgt.n 89a6c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 89ad8 │ │ │ │ + beq.n 89a18 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 89a68 │ │ │ │ + cbz r3, 899a8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8995c │ │ │ │ + bne.w 8989c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ movt r1, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r7, #8] │ │ │ │ strd r0, r1, [r7] │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8995c │ │ │ │ + b.n 8989c │ │ │ │ cmp r8, ip │ │ │ │ - bgt.n 89b10 │ │ │ │ + bgt.n 89a50 │ │ │ │ cmp.w r8, #1 │ │ │ │ - ble.n 89a52 │ │ │ │ + ble.n 89992 │ │ │ │ add.w r3, r2, r3, lsl #5 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ - ldr r2, [pc, #228] @ (89b88 ) │ │ │ │ + ldr r2, [pc, #228] @ (89ac8 ) │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ blx 57d78 │ │ │ │ @@ -53569,98 +53486,181 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ vcvt.s32.f64 s14, d7 │ │ │ │ vmov r0, s14 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8999c │ │ │ │ + bne.w 898dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r3, #1 │ │ │ │ - bne.n 89a58 │ │ │ │ + bne.n 89998 │ │ │ │ vmov s15, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ strd r2, r3, [r7, #8] │ │ │ │ vstr d7, [r7] │ │ │ │ - b.n 8995c │ │ │ │ - ldr r1, [pc, #152] @ (89b8c ) │ │ │ │ + b.n 8989c │ │ │ │ + ldr r1, [pc, #152] @ (89acc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 601a0 │ │ │ │ - b.n 89ab4 │ │ │ │ - ldr r1, [pc, #124] @ (89b90 ) │ │ │ │ + b.n 899f4 │ │ │ │ + ldr r1, [pc, #124] @ (89ad0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ strd sl, r3, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #8] │ │ │ │ - b.n 89ab0 │ │ │ │ + b.n 899f0 │ │ │ │ add.w r3, r2, r3, lsl #5 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r2, [sp] │ │ │ │ subs r1, #1 │ │ │ │ - ldr r2, [pc, #88] @ (89b94 ) │ │ │ │ + ldr r2, [pc, #88] @ (89ad4 ) │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ strd r1, r1, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ blx 601a0 │ │ │ │ - b.n 89ab4 │ │ │ │ + b.n 899f4 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 89948 │ │ │ │ + b.n 89888 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + ldmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 89e8c │ │ │ │ + b.n 89f3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 8965c │ │ │ │ + b.n 896ec │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 89d90 │ │ │ │ + b.n 89e40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r7, #110 @ 0x6e │ │ │ │ + cmp r0, #46 @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r7, #222 @ 0xde │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + movs r7, #190 @ 0xbe │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r7, #148 @ 0x94 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ +00089ad8 : │ │ │ │ + push {r4, r5, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ + ldr r5, [pc, #160] @ (89b88 ) │ │ │ │ + sub sp, #12 │ │ │ │ + ldr r3, [pc, #160] @ (89b8c ) │ │ │ │ + add r5, pc │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 89b44 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ + cmp r3, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r0, r0, #1 │ │ │ │ + cbz r0, 89b4c │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #116] @ (89b90 ) │ │ │ │ + mov r1, sp │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #100] @ (89b94 ) │ │ │ │ + ldr r3, [pc, #92] @ (89b8c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 89b82 │ │ │ │ + add sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 89b1a │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + lsrs r2, r0, #31 │ │ │ │ + cmp r1, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r2, r2, #1 │ │ │ │ + cbz r2, 89b62 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 89b1a │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 89b76 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 89b1a │ │ │ │ + cmp r1, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 89b2c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + stmia r6!, {r2, r5} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + b.n 8a344 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + │ │ │ │ 00089b98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ (89c40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -53728,15 +53728,15 @@ │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ b.n 89bf2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r2, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 8a2b0 │ │ │ │ + b.n 8a280 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r5!, {r1, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00089c50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53857,19 +53857,19 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #162 @ 0xa2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ble.n 89df8 │ │ │ │ + ble.n 89dc8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 8a208 │ │ │ │ + b.n 8a1d8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 8a140 │ │ │ │ + b.n 8a110 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r4!, {r2, r3} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00089da0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -53995,522 +53995,372 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #90 @ 0x5a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - blt.n 89eb4 │ │ │ │ + blt.n 89e84 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 8a0a4 │ │ │ │ + b.n 8a074 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 89fe8 │ │ │ │ + b.n 89fb8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r2!, {r1, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00089efc : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r4, [pc, #384] @ (8a090 ) │ │ │ │ - sub sp, #36 @ 0x24 │ │ │ │ - ldr r2, [pc, #384] @ (8a094 ) │ │ │ │ - mov sl, r3 │ │ │ │ - add r4, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldrd r9, r8, [sp, #80] @ 0x50 │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #372] @ (8a098 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - mov.w r2, #0 │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r7, [r9] │ │ │ │ - blx 57998 │ │ │ │ - mov r5, r0 │ │ │ │ - cbz r0, 89f9e │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 89f8e │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.n 89fba │ │ │ │ - movs r3, #4 │ │ │ │ - add r5, sp, #16 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #312] @ (8a09c ) │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #300] @ (8a0a0 ) │ │ │ │ - ldr r3, [pc, #284] @ (8a094 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 8a08c │ │ │ │ - add sp, #36 @ 0x24 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - add r5, sp, #16 │ │ │ │ - mov r1, r3 │ │ │ │ - str.w r3, [r8] │ │ │ │ - negs r3, r1 │ │ │ │ - b.n 89f62 │ │ │ │ - ldr r1, [pc, #260] @ (8a0a4 ) │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 89f40 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - add r5, sp, #16 │ │ │ │ - mov r1, r3 │ │ │ │ - str.w r3, [r8] │ │ │ │ - b.n 89f9a │ │ │ │ - subs r2, #1 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.n 89fe0 │ │ │ │ - adds r3, r7, #1 │ │ │ │ - beq.n 89fe0 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - add r5, sp, #16 │ │ │ │ - str.w r2, [r8] │ │ │ │ - b.n 89f62 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 8a086 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.n 8a064 │ │ │ │ - ldr r0, [pc, #180] @ (8a0a8 ) │ │ │ │ - add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #180] @ (8a0ac ) │ │ │ │ - add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #180] @ (8a0b0 ) │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r2, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov.w r9, #0 │ │ │ │ - subs r2, r3, #1 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - mov.w r8, #0 │ │ │ │ - strd r8, r9, [r6, #8] │ │ │ │ - mul.w r2, r0, r2 │ │ │ │ - vmov s15, r2 │ │ │ │ - vcvt.f64.s32 d7, s15 │ │ │ │ - vstr d7, [r6] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.n 89f9a │ │ │ │ - adds r7, #1 │ │ │ │ - it eq │ │ │ │ - moveq r0, #112 @ 0x70 │ │ │ │ - beq.n 89f72 │ │ │ │ - mov.w r0, #512 @ 0x200 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 89f72 │ │ │ │ - movs r2, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #16368 @ 0x3ff0 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ - strd r2, r3, [r6] │ │ │ │ - b.n 89f72 │ │ │ │ - ldr r0, [pc, #76] @ (8a0b4 ) │ │ │ │ - add r5, sp, #16 │ │ │ │ - ldr r2, [pc, #76] @ (8a0b8 ) │ │ │ │ - add r3, sp, #24 │ │ │ │ - ldr r1, [pc, #76] @ (8a0bc ) │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r2, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #20 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - blx 5fe70 │ │ │ │ - b.n 8a010 │ │ │ │ - negs r3, r3 │ │ │ │ - add r5, sp, #16 │ │ │ │ - b.n 89f62 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r4, [r0, #48] @ 0x30 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - svc 192 @ 0xc0 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bls.n 8a06c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - movs r2, #46 @ 0x2e │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bls.n 8a02c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ - lsls r0, r4, #1 │ │ │ │ - bls.n 8a150 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - udf #170 @ 0xaa │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0008a0c0 : │ │ │ │ +00089efc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (8a208 ) │ │ │ │ + ldr r5, [pc, #308] @ (8a044 ) │ │ │ │ sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (8a20c ) │ │ │ │ + ldr r4, [pc, #308] @ (8a048 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r2 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (8a210 ) │ │ │ │ + ldr r1, [pc, #276] @ (8a04c ) │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (8a214 ) │ │ │ │ + ldr r1, [pc, #264] @ (8a050 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r2, r0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n 8a1a2 │ │ │ │ + beq.n 89fde │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8a1be │ │ │ │ + beq.n 89ffa │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8a16e │ │ │ │ + blt.n 89faa │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 8a1d4 │ │ │ │ + blt.n 8a010 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, r7 │ │ │ │ ite le │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #4 │ │ │ │ movne r3, #5 │ │ │ │ - bne.n 8a174 │ │ │ │ + bne.n 89fb0 │ │ │ │ cmp r7, #1 │ │ │ │ ldr.w r3, [sl] │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - blt.n 8a1dc │ │ │ │ + blt.n 8a018 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - bge.n 8a1e4 │ │ │ │ + bge.n 8a020 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 8a174 │ │ │ │ + b.n 89fb0 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (8a218 ) │ │ │ │ + ldr r0, [pc, #156] @ (8a054 ) │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (8a21c ) │ │ │ │ - ldr r3, [pc, #128] @ (8a20c ) │ │ │ │ + ldr r2, [pc, #144] @ (8a058 ) │ │ │ │ + ldr r3, [pc, #128] @ (8a048 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8a1fe │ │ │ │ + bne.n 8a03a │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #124] @ (8a220 ) │ │ │ │ + ldr r1, [pc, #124] @ (8a05c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r6, #0] │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a11e │ │ │ │ + bne.n 89f5a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 8a174 │ │ │ │ - ldr r1, [pc, #100] @ (8a224 ) │ │ │ │ + b.n 89fb0 │ │ │ │ + ldr r1, [pc, #100] @ (8a060 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a122 │ │ │ │ + bne.n 89f5e │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 8a174 │ │ │ │ + b.n 89fb0 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 8a174 │ │ │ │ + b.n 89fb0 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 8a174 │ │ │ │ + b.n 89fb0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 8a202 │ │ │ │ - cbz r2, 8a1fa │ │ │ │ - cbz r1, 8a1fa │ │ │ │ + cbnz r3, 8a03e │ │ │ │ + cbz r2, 8a036 │ │ │ │ + cbz r1, 8a036 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8a188 │ │ │ │ + b.n 89fc4 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8a188 │ │ │ │ + b.n 89fc4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8a178 │ │ │ │ + b.n 89fb4 │ │ │ │ nop │ │ │ │ - stmia r0!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 8a120 │ │ │ │ + bge.n 8a06c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bls.n 8a2fc │ │ │ │ + blt.n 8a0b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ble.n 8a180 │ │ │ │ + svc 78 @ 0x4e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - itt hi │ │ │ │ - lslhi r7, r3, #1 │ │ │ │ - bls.n 8a2fc @ unpredictable │ │ │ │ + stmia r1!, {r3, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + blt.n 8a090 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bls.n 8a2d4 │ │ │ │ + blt.n 8a068 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008a228 : │ │ │ │ +0008a064 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r5, [pc, #308] @ (8a370 ) │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r4, [pc, #308] @ (8a374 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ + str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ + ldr r4, [pc, #384] @ (8a1f8 ) │ │ │ │ + sub sp, #36 @ 0x24 │ │ │ │ + ldr r2, [pc, #384] @ (8a1fc ) │ │ │ │ + mov sl, r3 │ │ │ │ + add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - mov.w r4, #0 │ │ │ │ + ldrd r9, r8, [sp, #80] @ 0x50 │ │ │ │ + mov fp, r0 │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ mov r4, r1 │ │ │ │ - ldr r1, [pc, #276] @ (8a378 ) │ │ │ │ + ldr r1, [pc, #372] @ (8a200 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + mov.w r2, #0 │ │ │ │ str.w r3, [r8] │ │ │ │ add r1, pc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #264] @ (8a37c ) │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r7, [r9] │ │ │ │ blx 57998 │ │ │ │ - mov r2, r0 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.n 8a30c │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n 8a328 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + mov r5, r0 │ │ │ │ + cbz r0, 8a106 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8a2d8 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 8a33e │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - cmp r0, r7 │ │ │ │ - ite le │ │ │ │ - movle r7, #0 │ │ │ │ - movgt r7, #1 │ │ │ │ - orrs.w r7, r7, r0, lsr #31 │ │ │ │ - itt ne │ │ │ │ - mvnne.w r2, #4 │ │ │ │ - movne r3, #5 │ │ │ │ - bne.n 8a2de │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - blt.n 8a346 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + blt.n 8a0f6 │ │ │ │ cmp r2, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr.w r1, [sl] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bge.n 8a34e │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 8a2de │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ + cmp r1, r3 │ │ │ │ + bge.n 8a122 │ │ │ │ + movs r3, #4 │ │ │ │ + add r5, sp, #16 │ │ │ │ + mvn.w r2, #3 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #156] @ (8a380 ) │ │ │ │ - add r1, sp, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + ldr r0, [pc, #312] @ (8a204 ) │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #144] @ (8a384 ) │ │ │ │ - ldr r3, [pc, #124] @ (8a374 ) │ │ │ │ + ldr r2, [pc, #300] @ (8a208 ) │ │ │ │ + ldr r3, [pc, #284] @ (8a1fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 8a368 │ │ │ │ - add sp, #20 │ │ │ │ + bne.w 8a1f4 │ │ │ │ + add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #120] @ (8a388 ) │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8a286 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8a2de │ │ │ │ - ldr r1, [pc, #96] @ (8a38c ) │ │ │ │ - mov r0, r4 │ │ │ │ + mvn.w r3, #1 │ │ │ │ + add r5, sp, #16 │ │ │ │ + mov r1, r3 │ │ │ │ + str.w r3, [r8] │ │ │ │ + negs r3, r1 │ │ │ │ + b.n 8a0ca │ │ │ │ + ldr r1, [pc, #260] @ (8a20c ) │ │ │ │ + mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a28a │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 8a2de │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 8a2de │ │ │ │ + bne.n 8a0a8 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + add r5, sp, #16 │ │ │ │ + mov r1, r3 │ │ │ │ + str.w r3, [r8] │ │ │ │ + b.n 8a102 │ │ │ │ + subs r2, #1 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + cmp r1, r3 │ │ │ │ + bge.n 8a148 │ │ │ │ + adds r3, r7, #1 │ │ │ │ + beq.n 8a148 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 8a2de │ │ │ │ + add r5, sp, #16 │ │ │ │ + str.w r2, [r8] │ │ │ │ + b.n 8a0ca │ │ │ │ ldr.w r3, [r8] │ │ │ │ - cbnz r3, 8a36c │ │ │ │ - cbz r2, 8a364 │ │ │ │ - cbz r1, 8a364 │ │ │ │ - cmp r0, #0 │ │ │ │ - ite eq │ │ │ │ - moveq r0, #212 @ 0xd4 │ │ │ │ - movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8a2f2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 8a1ee │ │ │ │ + str r2, [sp, #16] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.n 8a1cc │ │ │ │ + ldr r0, [pc, #180] @ (8a210 ) │ │ │ │ + add r5, sp, #16 │ │ │ │ + ldr r2, [pc, #180] @ (8a214 ) │ │ │ │ + add r3, sp, #24 │ │ │ │ + ldr r1, [pc, #180] @ (8a218 ) │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r2, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov.w r9, #0 │ │ │ │ + subs r2, r3, #1 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + mov.w r8, #0 │ │ │ │ + strd r8, r9, [r6, #8] │ │ │ │ + mul.w r2, r0, r2 │ │ │ │ + vmov s15, r2 │ │ │ │ + vcvt.f64.s32 d7, s15 │ │ │ │ + vstr d7, [r6] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n 8a102 │ │ │ │ + adds r7, #1 │ │ │ │ + it eq │ │ │ │ + moveq r0, #112 @ 0x70 │ │ │ │ + beq.n 8a0da │ │ │ │ + mov.w r0, #512 @ 0x200 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 8a0da │ │ │ │ + movs r2, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #16368 @ 0x3ff0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8a2f2 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ + strd r2, r3, [r6] │ │ │ │ + b.n 8a0da │ │ │ │ + ldr r0, [pc, #76] @ (8a21c ) │ │ │ │ + add r5, sp, #16 │ │ │ │ + ldr r2, [pc, #76] @ (8a220 ) │ │ │ │ + add r3, sp, #24 │ │ │ │ + ldr r1, [pc, #76] @ (8a224 ) │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r2, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #20 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + blx 5fe70 │ │ │ │ + b.n 8a178 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8a2e2 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + add r5, sp, #16 │ │ │ │ + b.n 8a0ca │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + stmia r0!, {r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 8a3b8 │ │ │ │ + strh r4, [r0, #36] @ 0x24 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + udf #72 @ 0x48 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bhi.n 8a28c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bhi.n 8a394 │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + bhi.n 8a294 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bgt.n 8a424 │ │ │ │ + ble.n 8a288 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bkpt 0x001a │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bhi.n 8a390 │ │ │ │ + movs r0, #82 @ 0x52 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + bvc.n 8a1b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvc.n 8a368 │ │ │ │ + ble.n 8a28c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008a390 : │ │ │ │ +0008a228 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - ldr r5, [pc, #780] @ (8a6b0 ) │ │ │ │ + ldr r5, [pc, #780] @ (8a548 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ - ldr r4, [pc, #780] @ (8a6b4 ) │ │ │ │ + ldr r4, [pc, #780] @ (8a54c ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #780] @ (8a6b8 ) │ │ │ │ + ldr r1, [pc, #780] @ (8a550 ) │ │ │ │ ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ mov sl, r2 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -54525,190 +54375,190 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r0, [sp, #32] │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #728] @ (8a6bc ) │ │ │ │ + ldr r1, [pc, #728] @ (8a554 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #720] @ (8a6c0 ) │ │ │ │ + ldr r1, [pc, #720] @ (8a558 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 8a502 │ │ │ │ + beq.n 8a39a │ │ │ │ ldr.w r8, [fp] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r8 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - cbz r2, 8a46c │ │ │ │ + cbz r2, 8a304 │ │ │ │ cmp r1, #0 │ │ │ │ it eq │ │ │ │ moveq.w r8, #0 │ │ │ │ - cbz r7, 8a472 │ │ │ │ + cbz r7, 8a30a │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 8a494 │ │ │ │ + beq.n 8a32c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8a4ec │ │ │ │ + beq.n 8a384 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8a4b4 │ │ │ │ + blt.n 8a34c │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 8a558 │ │ │ │ + blt.w 8a3f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8a510 │ │ │ │ + blt.n 8a3a8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r6, #1 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 8a518 │ │ │ │ + beq.n 8a3b0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ cmp r3, r0 │ │ │ │ - ble.n 8a522 │ │ │ │ + ble.n 8a3ba │ │ │ │ mvn.w r2, #7 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 8a490 │ │ │ │ + b.n 8a328 │ │ │ │ mov r8, r2 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.n 8a41c │ │ │ │ - ldr r1, [pc, #592] @ (8a6c4 ) │ │ │ │ + bne.n 8a2b4 │ │ │ │ + ldr r1, [pc, #592] @ (8a55c ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a41c │ │ │ │ + bne.n 8a2b4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8a4c0 │ │ │ │ - ldr r1, [pc, #560] @ (8a6c8 ) │ │ │ │ + b.n 8a358 │ │ │ │ + ldr r1, [pc, #560] @ (8a560 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a420 │ │ │ │ + bne.n 8a2b8 │ │ │ │ mvn.w r2, #1 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 8a490 │ │ │ │ + b.n 8a328 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #520] @ (8a6cc ) │ │ │ │ + ldr r0, [pc, #520] @ (8a564 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ - ldr r2, [pc, #508] @ (8a6d0 ) │ │ │ │ - ldr r3, [pc, #480] @ (8a6b4 ) │ │ │ │ + ldr r2, [pc, #508] @ (8a568 ) │ │ │ │ + ldr r3, [pc, #480] @ (8a54c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8a6aa │ │ │ │ + bne.w 8a542 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #484] @ (8a6d4 ) │ │ │ │ + ldr r1, [pc, #484] @ (8a56c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8a424 │ │ │ │ + bne.n 8a2bc │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 8a4ba │ │ │ │ + b.n 8a352 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr.w r1, [fp] │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - b.n 8a410 │ │ │ │ + b.n 8a2a8 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 8a4ba │ │ │ │ + b.n 8a352 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 8a45e │ │ │ │ + bgt.n 8a2f6 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n 8a560 │ │ │ │ + blt.n 8a3f8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bge.n 8a568 │ │ │ │ + bge.n 8a400 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 8a67e │ │ │ │ + beq.w 8a516 │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str.w r2, [r9] │ │ │ │ - b.n 8a4c0 │ │ │ │ + b.n 8a358 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 8a4ba │ │ │ │ + b.n 8a352 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n 8a4ba │ │ │ │ + b.n 8a352 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8a6a4 │ │ │ │ + bne.w 8a53c │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.n 8a5ea │ │ │ │ + ble.n 8a482 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.n 8a60e │ │ │ │ + beq.n 8a4a6 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n 8a636 │ │ │ │ - ldr r0, [pc, #340] @ (8a6d8 ) │ │ │ │ + beq.n 8a4ce │ │ │ │ + ldr r0, [pc, #340] @ (8a570 ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #340] @ (8a6dc ) │ │ │ │ + ldr r1, [pc, #340] @ (8a574 ) │ │ │ │ subs r2, #1 │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ @@ -54727,143 +54577,293 @@ │ │ │ │ movlt r0, #1 │ │ │ │ vmov s15, r0 │ │ │ │ movs r0, #0 │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ strd r0, r1, [r2, #8] │ │ │ │ vstr d7, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8a490 │ │ │ │ + bne.w 8a328 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 8a606 │ │ │ │ + beq.n 8a49e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbz r3, 8a60a │ │ │ │ + cbz r3, 8a4a2 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ movne.w r0, #512 @ 0x200 │ │ │ │ - b.n 8a4d0 │ │ │ │ + b.n 8a368 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r3, [r1, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ - bne.n 8a5d6 │ │ │ │ + bne.n 8a46e │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ - b.n 8a4d0 │ │ │ │ + b.n 8a368 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ - b.n 8a4d0 │ │ │ │ - cbz r5, 8a65a │ │ │ │ - ldr r0, [pc, #204] @ (8a6e0 ) │ │ │ │ + b.n 8a368 │ │ │ │ + cbz r5, 8a4f2 │ │ │ │ + ldr r0, [pc, #204] @ (8a578 ) │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - ldr r1, [pc, #204] @ (8a6e4 ) │ │ │ │ + ldr r1, [pc, #204] @ (8a57c ) │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ strd r2, r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - b.n 8a5a4 │ │ │ │ - ldr r0, [pc, #176] @ (8a6e8 ) │ │ │ │ + b.n 8a43c │ │ │ │ + ldr r0, [pc, #176] @ (8a580 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #168] @ (8a6ec ) │ │ │ │ + ldr r1, [pc, #168] @ (8a584 ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 8a5a4 │ │ │ │ - ldr r0, [pc, #148] @ (8a6f0 ) │ │ │ │ + b.n 8a43c │ │ │ │ + ldr r0, [pc, #148] @ (8a588 ) │ │ │ │ subs r1, #1 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ - ldr r1, [pc, #140] @ (8a6f4 ) │ │ │ │ + ldr r1, [pc, #140] @ (8a58c ) │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ - b.n 8a5a4 │ │ │ │ + b.n 8a43c │ │ │ │ ldr.w r3, [r9] │ │ │ │ - cbnz r3, 8a6a4 │ │ │ │ + cbnz r3, 8a53c │ │ │ │ cmp.w r8, #0 │ │ │ │ - bgt.w 8a578 │ │ │ │ + bgt.w 8a410 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movt r1, #16368 @ 0x3ff0 │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ strd r0, r1, [r4] │ │ │ │ - b.n 8a606 │ │ │ │ + b.n 8a49e │ │ │ │ negs r3, r3 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ - b.n 8a4c0 │ │ │ │ + b.n 8a358 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + bkpt 0x00d0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 8a678 │ │ │ │ + bhi.n 8a5d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bpl.n 8a5f8 │ │ │ │ + bvs.n 8a4e8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8a5dc │ │ │ │ + bvc.n 8a534 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8a6f4 │ │ │ │ + bvc.n 8a64c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8a7c0 │ │ │ │ + bvc.n 8a4f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bls.n 8a5f4 │ │ │ │ + bge.n 8a52c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvs.n 8a728 │ │ │ │ + bvc.n 8a660 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + subs r0, r2, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bhi.n 8a660 │ │ │ │ + bge.n 8a598 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r0, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bhi.n 8a76c │ │ │ │ + bls.n 8a4a4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r5, r7 │ │ │ │ + adds r6, r2, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bhi.n 8a700 │ │ │ │ + bls.n 8a638 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + adds r2, r6, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 8a6e0 │ │ │ │ + bls.n 8a618 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0008a590 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ + ldr r5, [pc, #308] @ (8a6d8 ) │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r4, [pc, #308] @ (8a6dc ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #276] @ (8a6e0 ) │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #264] @ (8a6e4 ) │ │ │ │ + mov fp, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov r2, r0 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.n 8a674 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 8a690 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 8a640 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 8a6a6 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + cmp r0, r7 │ │ │ │ + ite le │ │ │ │ + movle r7, #0 │ │ │ │ + movgt r7, #1 │ │ │ │ + orrs.w r7, r7, r0, lsr #31 │ │ │ │ + itt ne │ │ │ │ + mvnne.w r2, #4 │ │ │ │ + movne r3, #5 │ │ │ │ + bne.n 8a646 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + blt.n 8a6ae │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + bge.n 8a6b6 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 8a646 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #156] @ (8a6e8 ) │ │ │ │ + add r1, sp, #8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + mov.w r0, #312 @ 0x138 │ │ │ │ + ldr r2, [pc, #144] @ (8a6ec ) │ │ │ │ + ldr r3, [pc, #124] @ (8a6dc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 8a6d0 │ │ │ │ + add sp, #20 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #120] @ (8a6f0 ) │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8a5ee │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8a646 │ │ │ │ + ldr r1, [pc, #96] @ (8a6f4 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 8a5f2 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 8a646 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8a646 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 8a646 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cbnz r3, 8a6d4 │ │ │ │ + cbz r2, 8a6cc │ │ │ │ + cbz r1, 8a6cc │ │ │ │ + cmp r0, #0 │ │ │ │ + ite eq │ │ │ │ + moveq r0, #212 @ 0xd4 │ │ │ │ + movne.w r0, #512 @ 0x200 │ │ │ │ + b.n 8a65a │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ + b.n 8a65a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 8a64a │ │ │ │ + cbnz r0, 8a736 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + bcc.n 8a7d8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bmi.n 8a61c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bhi.n 8a68c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + hlt 0x0032 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bmi.n 8a5f8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bmi.n 8a7d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0008a6f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -55082,33 +55082,33 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n 8a794 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ rev r0, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 8a9fc │ │ │ │ + bcs.n 8a984 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n 8a9a0 │ │ │ │ + bcc.n 8a990 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8a8bc │ │ │ │ + bvs.n 8a88c │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbnz r0, 8a94e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcc.n 8a9d4 │ │ │ │ + bcc.n 8a9a4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n 8a9a0 │ │ │ │ + bcc.n 8a970 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r6, r4, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 8a94c │ │ │ │ + bpl.n 8a91c │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r0, r6, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bpl.n 8a874 │ │ │ │ + bpl.n 8aa44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0008a94c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -55327,33 +55327,33 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n 8a9e8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb7ac │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 8abac │ │ │ │ + ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - beq.n 8ab50 │ │ │ │ + beq.n 8ab40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bmi.n 8ac4c │ │ │ │ + bmi.n 8ac1c │ │ │ │ lsls r6, r3, #1 │ │ │ │ @ instruction: 0xb714 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - beq.n 8ab84 │ │ │ │ + beq.n 8ab54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - beq.n 8ab50 │ │ │ │ + beq.n 8ab20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r6, r2, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 8aad4 │ │ │ │ + bcc.n 8aaa4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 8abfc │ │ │ │ + bcc.n 8abcc │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0008aba4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -55614,45 +55614,45 @@ │ │ │ │ b.n 8acc2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r2, r4, r6, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r4, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r6, {r1, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r2, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcs.n 8ad48 │ │ │ │ + bcs.n 8af18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r1, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r2, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcs.n 8ae60 │ │ │ │ + bne.n 8ae30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r2, r2, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - beq.n 8ad88 │ │ │ │ + beq.n 8af58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r0, r5, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bne.n 8af1c │ │ │ │ + bne.n 8aeec │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r0, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - beq.n 8aefc │ │ │ │ + beq.n 8aecc │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0008ae70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56114,43 +56114,43 @@ │ │ │ │ negs r4, r4 │ │ │ │ b.n 8b1bc │ │ │ │ nop │ │ │ │ uxth r0, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 8b380 │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r1, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r1, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ asrs r4, r5, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r0, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r5!, {r1, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r7, sp, #272 @ 0x110 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r6, r0, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0008b390 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56600,19 +56600,19 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #384 @ 0x180 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r2, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r4, sp, #864 @ 0x360 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0008b890 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -56720,17 +56720,17 @@ │ │ │ │ b.n 8b948 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r7, pc, #728 @ (adr r7, 8bc8c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 0008b9b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57239,21 +57239,21 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #240 @ (adr r7, 8c03c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r6, pc, #728 @ (adr r6, 8c230 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - nop {14} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + it le │ │ │ │ + lslle r6, r3, #1 │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0008bf60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57575,17 +57575,17 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #592 @ (adr r1, 8c4d0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ite gt │ │ │ │ - lslgt r6, r3, #1 │ │ │ │ - addle r1, pc, #64 @ (adr r1, 8c2cc ) │ │ │ │ + ite lt │ │ │ │ + lsllt r6, r3, #1 │ │ │ │ + addge r1, pc, #64 @ (adr r1, 8c2cc ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r2, r5, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r4, r7, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0008c294 : │ │ │ │ @@ -57989,27 +57989,27 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r6, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7bc │ │ │ │ + @ instruction: 0xb7b4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r1, r6} │ │ │ │ + pop {r1, r3, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r5, [sp, #512] @ 0x200 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb750 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbnz r4, 8c74a │ │ │ │ + cbnz r4, 8c744 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbnz r6, 8c728 │ │ │ │ + revsh r6, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stc2l 0, cr0, [sl, #380]! @ 0x17c │ │ │ │ ldc2l 0, cr0, [r0, #380] @ 0x17c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ @@ -58446,625 +58446,23 @@ │ │ │ │ b.w 8c37c │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str??.w r0, [sl, pc, lsl #1] │ │ │ │ str??.w r0, [r6, pc, lsl #1] │ │ │ │ │ │ │ │ -0008cbe8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - sub sp, #116 @ 0x74 │ │ │ │ - ldr r5, [pc, #1000] @ (8cfe8 ) │ │ │ │ - ldr r4, [pc, #1000] @ (8cfec ) │ │ │ │ - mov sl, r3 │ │ │ │ - add r5, pc │ │ │ │ - mov fp, r2 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - ldrd r9, r7, [sp, #180] @ 0xb4 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r6, [sp, #176] @ 0xb0 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #108] @ 0x6c │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #968] @ (8cff0 ) │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - add r1, pc │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 57998 │ │ │ │ - mov r4, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 8cddc │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 8cdd4 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - mov ip, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 8cd9e │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w 8ce04 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr.w lr, [r1] │ │ │ │ - cmp.w lr, #0 │ │ │ │ - blt.w 8cfd4 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add.w r8, r1, r3, lsl #1 │ │ │ │ - cmp r8, r0 │ │ │ │ - bge.w 8cfdc │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - mov r8, r2 │ │ │ │ - it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ - cmp r0, r8 │ │ │ │ - blt.w 8d18c │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 8d198 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 8cdb2 │ │ │ │ - cmp.w lr, #0 │ │ │ │ - beq.n 8cdb2 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - adds r7, r1, #1 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - adds r0, #1 │ │ │ │ - lsls r7, r7, #3 │ │ │ │ - str r7, [sp, #76] @ 0x4c │ │ │ │ - subs r7, r6, r7 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - lsls r0, r0, #3 │ │ │ │ - subs r1, r1, r0 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - adds r7, r3, r7 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.w 8ce7a │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 8cfce │ │ │ │ - subs r4, r2, #1 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.w 8cfce │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - adds r7, #2 │ │ │ │ - mov r5, r6 │ │ │ │ - str.w sl, [sp, #80] @ 0x50 │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r6, [sp, #84] @ 0x54 │ │ │ │ - movs r4, #1 │ │ │ │ - sub.w r8, r3, #4 │ │ │ │ - sub.w r3, r0, #8 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add.w r7, r1, r7, lsl #3 │ │ │ │ - ldr r3, [pc, #744] @ (8cff4 ) │ │ │ │ - mov r6, r9 │ │ │ │ - ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #736] @ (8cff8 ) │ │ │ │ - vldr s16, [pc, #716] @ 8cfe4 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r2 │ │ │ │ - mov r2, ip │ │ │ │ - b.n 8cd7c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, sl │ │ │ │ - str r6, [sp, #0] │ │ │ │ - add r1, r3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - mov r3, r5 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - adds r5, #8 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - strd r5, r6, [sp, #12] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r1, sl │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - mov r3, r7 │ │ │ │ - vstr s16, [sp, #104] @ 0x68 │ │ │ │ - blx 5f068 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - adds r4, #1 │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r4, r3 │ │ │ │ - bgt.n 8ce0c │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - ldr.w r1, [r8, #4]! │ │ │ │ - cmp r3, r2 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - cmp r1, r4 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - bne.n 8cd2c │ │ │ │ - str r5, [sp, #4] │ │ │ │ - adds r5, #8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - strd r5, r6, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - b.n 8cd4e │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #596] @ (8cffc ) │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #588] @ (8d000 ) │ │ │ │ - ldr r3, [pc, #564] @ (8cfec ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 8d194 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #116 @ 0x74 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 8cda4 │ │ │ │ - ldr r1, [pc, #548] @ (8d004 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 8cc4c │ │ │ │ - ldr r1, [pc, #536] @ (8d008 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 8cc4c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8cda4 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 8cda4 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldrd sl, r6, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 8cdb2 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - mov r5, r6 │ │ │ │ - ldr.w r9, [pc, #480] @ 8d00c │ │ │ │ - movs r4, #1 │ │ │ │ - ldr r6, [pc, #480] @ (8d010 ) │ │ │ │ - sub.w r8, r2, #8 │ │ │ │ - ldr r2, [pc, #476] @ (8d014 ) │ │ │ │ - add r9, pc │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add r6, pc │ │ │ │ - add r2, pc │ │ │ │ - add r7, sp, #92 @ 0x5c │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - b.n 8ce4c │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - adds r4, #1 │ │ │ │ - strd r7, r3, [sp] │ │ │ │ - ldr r3, [pc, #436] @ (8d018 ) │ │ │ │ - str r5, [sp, #12] │ │ │ │ - add r5, r8 │ │ │ │ - add r3, pc │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - blx 58b94 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, r4 │ │ │ │ - bge.n 8ce44 │ │ │ │ - b.n 8cdb2 │ │ │ │ - ldr r1, [pc, #416] @ (8d01c ) │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 8d038 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 8cef6 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - mov r5, r6 │ │ │ │ - ldr r6, [pc, #384] @ (8d020 ) │ │ │ │ - movs r4, #1 │ │ │ │ - sub.w r8, r2, #8 │ │ │ │ - ldr r2, [pc, #380] @ (8d024 ) │ │ │ │ - add r6, pc │ │ │ │ - add r7, sp, #92 @ 0x5c │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #376] @ (8d028 ) │ │ │ │ - str.w r9, [sp, #76] @ 0x4c │ │ │ │ - mov r9, r6 │ │ │ │ - add r2, pc │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r9 │ │ │ │ - strd r6, r5, [sp, #8] │ │ │ │ - adds r4, #1 │ │ │ │ - strd r7, r3, [sp] │ │ │ │ - add r5, r8 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #332] @ (8d02c ) │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - blx 58b94 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, r4 │ │ │ │ - bge.n 8cebe │ │ │ │ - ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 8cdb2 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - subs r4, r2, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.w 8cdb2 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - add.w r7, r2, #1073741824 @ 0x40000000 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - subs r7, #1 │ │ │ │ - adds r6, #2 │ │ │ │ - ldr.w r8, [pc, #280] @ 8d030 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - add r8, pc │ │ │ │ - vldr s16, [pc, #196] @ 8cfe4 │ │ │ │ - mla r6, r4, r3, r6 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - rsb sl, r3, #0 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str.w r8, [sp, #40] @ 0x28 │ │ │ │ - add.w r6, r1, r6, lsl #3 │ │ │ │ - add.w r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r5, r2, r3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r5, r3, r5, lsl #3 │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add.w r3, r8, #4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov r3, r9 │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b.n 8cf7e │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, r8 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - add r1, r3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add r6, sl │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - mov r3, r5 │ │ │ │ - blx 58120 │ │ │ │ - subs r4, #1 │ │ │ │ - beq.w 8cdb2 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - subs r2, r2, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r0, [pc, #164] @ (8d034 ) │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r0, pc │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - mov r2, r8 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - subs r5, #8 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - vstr s16, [sp, #104] @ 0x68 │ │ │ │ - blx 5749c │ │ │ │ - ldr.w r1, [r9, #-4]! │ │ │ │ - cmp r1, r4 │ │ │ │ - bne.n 8cf5c │ │ │ │ - add r6, sl │ │ │ │ - subs r4, #1 │ │ │ │ - bne.n 8cf7a │ │ │ │ - b.n 8cdb2 │ │ │ │ - str.w lr, [sp, #88] @ 0x58 │ │ │ │ - b.n 8ce24 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 8cda4 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 8cda4 │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r6, sp, #328 @ 0x148 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - adcs.w r0, ip, #14614528 @ 0xdf0000 │ │ │ │ - adcs.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ - sxth r4, r5 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r3, [sp, #360] @ 0x168 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb730 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cbz r2, 8d020 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cbz r6, 8d026 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cbz r0, 8d024 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - and.w r0, r6, #14614528 @ 0xdf0000 │ │ │ │ - @ instruction: 0xb690 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cbz r2, 8d036 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - usat r0, #31, ip, lsl #1 │ │ │ │ - @ instruction: 0xf352005f │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 8d09a │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - mov r4, r6 │ │ │ │ - ldr r6, [pc, #348] @ (8d1a0 ) │ │ │ │ - movs r5, #1 │ │ │ │ - sub.w r8, r2, #8 │ │ │ │ - ldr r2, [pc, #344] @ (8d1a4 ) │ │ │ │ - add r6, pc │ │ │ │ - add r7, sp, #92 @ 0x5c │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #340] @ (8d1a8 ) │ │ │ │ - str.w r9, [sp, #76] @ 0x4c │ │ │ │ - mov r9, r6 │ │ │ │ - add r2, pc │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r9 │ │ │ │ - strd r6, r4, [sp, #8] │ │ │ │ - adds r5, #1 │ │ │ │ - strd r7, r3, [sp] │ │ │ │ - add r4, r8 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #296] @ (8d1ac ) │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - blx 58b94 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.n 8d062 │ │ │ │ - ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 8cdb2 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - subs r5, r2, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.w 8cdb2 │ │ │ │ - ldr r4, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - adds r4, #2 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #248] @ (8d1b0 ) │ │ │ │ - vldr s16, [pc, #228] @ 8d19c │ │ │ │ - mla r4, r5, r3, r4 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - rsb r8, r3, #0 │ │ │ │ - add.w r3, r2, #1073741824 @ 0x40000000 │ │ │ │ - subs r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r4, r1, r4, lsl #3 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - add.w sl, r0, #4 │ │ │ │ - strd r0, sl, [sp, #36] @ 0x24 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - add.w r7, r1, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r6, r3, r5 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r6, r3, r6, lsl #3 │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r4 │ │ │ │ - mov r4, r3 │ │ │ │ - b.n 8d124 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add r1, r3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add r7, sl │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 58120 │ │ │ │ - subs r6, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - beq.w 8cdb2 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r2, r2, r5 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #112] @ (8d1b4 ) │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - strd r7, r3, [sp, #8] │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - strd r6, r4, [sp, #20] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add.w r3, r6, #8 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - vstr s16, [sp, #104] @ 0x68 │ │ │ │ - blx 5749c │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 62578 │ │ │ │ - ldr.w r1, [r9, #-4]! │ │ │ │ - cmp r1, r5 │ │ │ │ - bne.n 8d100 │ │ │ │ - subs r6, #8 │ │ │ │ - add r7, sl │ │ │ │ - subs r5, #1 │ │ │ │ - bne.n 8d120 │ │ │ │ - b.n 8cdb2 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 8cda4 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r0 │ │ │ │ - b.n 8cda6 │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r7, sp, #120 @ 0x78 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf1e8005f │ │ │ │ - sub.w r0, r2, #95 @ 0x5f │ │ │ │ - add r6, sp, #280 @ 0x118 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0008d1b8 : │ │ │ │ +0008cbe8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ - ldr r5, [pc, #908] @ (8d55c ) │ │ │ │ + ldr r5, [pc, #908] @ (8cf8c ) │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ - ldr r4, [pc, #908] @ (8d560 ) │ │ │ │ + ldr r4, [pc, #908] @ (8cf90 ) │ │ │ │ mov r8, r2 │ │ │ │ add r5, pc │ │ │ │ mov.w sl, #0 │ │ │ │ ldr r6, [sp, #356] @ 0x164 │ │ │ │ ldr r2, [sp, #300] @ 0x12c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -59104,221 +58502,221 @@ │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #320] @ 0x140 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ ldr r3, [sp, #336] @ 0x150 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r6, [pc, #804] @ (8d564 ) │ │ │ │ + ldr r6, [pc, #804] @ (8cf94 ) │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #784] @ (8d568 ) │ │ │ │ + ldr r1, [pc, #784] @ (8cf98 ) │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ orrs r3, r6 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - beq.n 8d302 │ │ │ │ + beq.n 8cd32 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ strb r3, [r7, #0] │ │ │ │ mov r3, r0 │ │ │ │ str.w sl, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8d34a │ │ │ │ + beq.n 8cd7a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8d2ca │ │ │ │ + blt.n 8ccfa │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 8d38a │ │ │ │ + blt.n 8cdba │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 8d37e │ │ │ │ + blt.n 8cdae │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 8d3c0 │ │ │ │ + blt.w 8cdf0 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r0, r1 │ │ │ │ - bge.w 8d3cc │ │ │ │ + bge.w 8cdfc │ │ │ │ add.w r2, r2, r3, lsl #1 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w 8d3d8 │ │ │ │ + blt.w 8ce08 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8cd04 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ movs r3, #3 │ │ │ │ mvn.w r2, #2 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #660] @ (8d56c ) │ │ │ │ + ldr r0, [pc, #660] @ (8cf9c ) │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #652] @ (8d570 ) │ │ │ │ - ldr r3, [pc, #636] @ (8d560 ) │ │ │ │ + ldr r2, [pc, #652] @ (8cfa0 ) │ │ │ │ + ldr r3, [pc, #636] @ (8cf90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 8dc3c │ │ │ │ + bne.w 8d66c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #236 @ 0xec │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #624] @ (8d574 ) │ │ │ │ + ldr r1, [pc, #624] @ (8cfa4 ) │ │ │ │ mov r0, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 8d396 │ │ │ │ - ldr r1, [pc, #608] @ (8d578 ) │ │ │ │ + beq.n 8cdc6 │ │ │ │ + ldr r1, [pc, #608] @ (8cfa8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 8d3ac │ │ │ │ + beq.n 8cddc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r0, [pc, #596] @ (8d57c ) │ │ │ │ + ldr r0, [pc, #596] @ (8cfac ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr r1, [pc, #592] @ (8d580 ) │ │ │ │ + ldr r1, [pc, #592] @ (8cfb0 ) │ │ │ │ mov r0, r4 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, 8d372 │ │ │ │ + cbnz r0, 8cda2 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ - ldr r1, [pc, #568] @ (8d584 ) │ │ │ │ + b.n 8cd04 │ │ │ │ + ldr r1, [pc, #568] @ (8cfb4 ) │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8d284 │ │ │ │ - ldr r1, [pc, #556] @ (8d588 ) │ │ │ │ + bne.n 8ccb4 │ │ │ │ + ldr r1, [pc, #556] @ (8cfb8 ) │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8d284 │ │ │ │ + bne.n 8ccb4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8cd04 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vdiv.f32 s17, s15, s16 │ │ │ │ - b.n 8d280 │ │ │ │ + b.n 8ccb0 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8cd04 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ - ldr r1, [pc, #500] @ (8d58c ) │ │ │ │ + b.n 8cd04 │ │ │ │ + ldr r1, [pc, #500] @ (8cfbc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs.w sl, r0, #0 │ │ │ │ it ne │ │ │ │ movne.w sl, #1 │ │ │ │ - b.n 8d314 │ │ │ │ - ldr r1, [pc, #480] @ (8d590 ) │ │ │ │ + b.n 8cd44 │ │ │ │ + ldr r1, [pc, #480] @ (8cfc0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs r3, r0, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - b.n 8d326 │ │ │ │ + b.n 8cd56 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8cd04 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ - ldr r1, [pc, #440] @ (8d594 ) │ │ │ │ + b.n 8cd04 │ │ │ │ + ldr r1, [pc, #440] @ (8cfc4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 8d50e │ │ │ │ + beq.w 8cf3e │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ orrs.w r3, r3, sl │ │ │ │ - beq.w 8d526 │ │ │ │ + beq.w 8cf56 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 8d48e │ │ │ │ + bne.n 8cebe │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8d522 │ │ │ │ + bne.w 8cf52 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 8dc2c │ │ │ │ + ble.w 8d65c │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ vmov.f32 s15, s17 │ │ │ │ - vldr s13, [pc, #320] @ 8d558 │ │ │ │ + vldr s13, [pc, #320] @ 8cf88 │ │ │ │ mov r2, r1 │ │ │ │ add.w r1, r1, r3, lsl #2 │ │ │ │ vldmia r2!, {s14} │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s14, s13 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s13, s14 │ │ │ │ cmp r1, r2 │ │ │ │ - bne.n 8d41e │ │ │ │ + bne.n 8ce4e │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w 8dc04 │ │ │ │ + bls.w 8d634 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s17, s13 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ @@ -59328,138 +58726,138 @@ │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n 8d542 │ │ │ │ + bge.n 8cf72 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8cd04 │ │ │ │ ldr.w r2, [r8] │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 8dc12 │ │ │ │ + ble.w 8d642 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vmov.f32 s14, s17 │ │ │ │ - vldr s13, [pc, #180] @ 8d558 │ │ │ │ + vldr s13, [pc, #180] @ 8cf88 │ │ │ │ add.w r2, r3, r2, lsl #2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, s13 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s13, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 8d4a8 │ │ │ │ + bne.n 8ced8 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8d51a │ │ │ │ + bls.n 8cf4a │ │ │ │ vcmpe.f32 s16, s14 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s17, s13 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s14, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s13, s17 │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ vstr s15, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 8d3fc │ │ │ │ - cbnz r3, 8d522 │ │ │ │ + bne.w 8ce2c │ │ │ │ + cbnz r3, 8cf52 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - b.n 8d472 │ │ │ │ + b.n 8cea2 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n 8d48e │ │ │ │ + bne.n 8cebe │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 8d4fe │ │ │ │ + b.n 8cf2e │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mvn.w r3, #12 │ │ │ │ str r3, [r2, #0] │ │ │ │ negs r3, r3 │ │ │ │ - b.n 8d2d4 │ │ │ │ - ldr r1, [pc, #112] @ (8d598 ) │ │ │ │ + b.n 8cd04 │ │ │ │ + ldr r1, [pc, #112] @ (8cfc8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 8dc26 │ │ │ │ + bne.w 8d656 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8cd04 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - ble.n 8d59c │ │ │ │ + ble.n 8cfcc │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 8d2d4 │ │ │ │ + b.n 8cd04 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + add r6, sp, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 8d504 │ │ │ │ + bgt.n 8cea4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + uxth r2, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ + add r5, sp, #776 @ 0x308 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r5, sp, #736 @ 0x2e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + cbz r4, 8cfea │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #728 @ 0x2d8 │ │ │ │ + sxtb r2, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r2, 8d5b8 │ │ │ │ + @ instruction: 0xb77a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, pc, #752 @ (adr r7, 8d87c ) │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #104 @ 0x68 │ │ │ │ + cbz r2, 8cff4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #16 │ │ │ │ + cbz r4, 8cff2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + cbz r4, 8cff4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #344 @ (adr r5, 8d6f4 ) │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add.w r4, fp, #1 │ │ │ │ sub.w r4, r2, r4, lsl #3 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w 8d97e │ │ │ │ + bne.w 8d3ae │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 8d96e │ │ │ │ + beq.w 8d39e │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 8d7ae │ │ │ │ + bne.w 8d1de │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 8d80c │ │ │ │ + bne.w 8d23c │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ strb.w r3, [sp, #224] @ 0xe0 │ │ │ │ add r4, sp, #224 @ 0xe0 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r2, r5 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ @@ -59471,36 +58869,36 @@ │ │ │ │ mov r3, r9 │ │ │ │ blx 5a390 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r6, [pc, #1616] @ 8dc40 │ │ │ │ + ldr.w r6, [pc, #1616] @ 8d670 │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r6, pc │ │ │ │ - ldr.w r1, [pc, #1608] @ 8dc44 │ │ │ │ + ldr.w r1, [pc, #1608] @ 8d674 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r2 │ │ │ │ - ldr.w r2, [pc, #1604] @ 8dc48 │ │ │ │ + ldr.w r2, [pc, #1604] @ 8d678 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ vstr s0, [sp, #208] @ 0xd0 │ │ │ │ blx 5c1ec │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it eq │ │ │ │ vmoveq.f32 s17, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.w 8d9cc │ │ │ │ + bne.w 8d3fc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ mov r1, r8 │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #156] @ 0x9c │ │ │ │ @@ -59522,15 +58920,15 @@ │ │ │ │ ldr r6, [sp, #172] @ 0xac │ │ │ │ blx 58e28 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w fp, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #0] │ │ │ │ sub.w r4, r6, r4, lsl #3 │ │ │ │ - ldr.w r0, [pc, #1496] @ 8dc4c │ │ │ │ + ldr.w r0, [pc, #1496] @ 8d67c │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ strd r6, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ blx 5e9dc │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ @@ -59580,86 +58978,86 @@ │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ blx 58f58 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8d8e6 │ │ │ │ + beq.w 8d316 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 8d782 │ │ │ │ + beq.n 8d1b2 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8d782 │ │ │ │ + ble.n 8d1b2 │ │ │ │ ldr.w r5, [r8] │ │ │ │ adds r6, r3, #1 │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w lr, [sp, #156] @ 0x9c │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr.w ip, [sp, #152] @ 0x98 │ │ │ │ mov r0, lr │ │ │ │ ldr.w r9, [sp, #168] @ 0xa8 │ │ │ │ add.w r1, r1, r5, lsl #2 │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 8d75a │ │ │ │ + ble.n 8d18a │ │ │ │ add.w r2, r4, r0, lsl #3 │ │ │ │ mov r7, r9 │ │ │ │ vldmia r7!, {s13} │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r2, #4] │ │ │ │ vldr s15, [r2] │ │ │ │ cmp r1, r7 │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ - bne.n 8d734 │ │ │ │ + bne.n 8d164 │ │ │ │ adds r7, r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add.w ip, ip, #1 │ │ │ │ add r0, lr │ │ │ │ cmp ip, r6 │ │ │ │ - bne.n 8d72a │ │ │ │ - cbz r2, 8d768 │ │ │ │ + bne.n 8d15a │ │ │ │ + cbz r2, 8d198 │ │ │ │ str r7, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ vldr s13, [sp, #212] @ 0xd4 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vldr s14, [r2] │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ vstmia r2!, {s15} │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 8d772 │ │ │ │ + bne.n 8d1a2 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r0, [pc, #1224] @ 8dc50 │ │ │ │ + ldr.w r0, [pc, #1224] @ 8d680 │ │ │ │ add r0, pc │ │ │ │ vldr s16, [r3] │ │ │ │ blx 57478 │ │ │ │ vcmpe.f32 s16, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 8d7a6 │ │ │ │ + bpl.n 8d1d6 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ vstr s17, [r3] │ │ │ │ - b.n 8d2e0 │ │ │ │ + b.n 8cd10 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w 8dbe2 │ │ │ │ + ble.w 8d612 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8d800 │ │ │ │ + ble.n 8d230 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ adds r7, #1 │ │ │ │ mov r6, fp │ │ │ │ movs r0, #1 │ │ │ │ mov lr, r2 │ │ │ │ add.w r1, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, r6, lsl #3 │ │ │ │ @@ -59669,49 +59067,49 @@ │ │ │ │ vldr s14, [r2, #4] │ │ │ │ vldr s15, [r2] │ │ │ │ cmp r1, ip │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ - bne.n 8d7d6 │ │ │ │ + bne.n 8d206 │ │ │ │ adds r0, #1 │ │ │ │ add r6, fp │ │ │ │ cmp r0, r7 │ │ │ │ - bne.n 8d7d0 │ │ │ │ + bne.n 8d200 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8d8da │ │ │ │ + beq.n 8d30a │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ mov lr, r3 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ cmp.w lr, #0 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ add.w r3, r2, #1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ sub.w r3, r1, r3, lsl #3 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r7, #1 │ │ │ │ sub.w r3, r1, r3, lsl #3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - ble.n 8d8b6 │ │ │ │ - ldr.w fp, [pc, #1056] @ 8dc54 │ │ │ │ + ble.n 8d2e6 │ │ │ │ + ldr.w fp, [pc, #1056] @ 8d684 │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ str.w sl, [sp, #180] @ 0xb4 │ │ │ │ mov r6, r2 │ │ │ │ add fp, pc │ │ │ │ movs r4, #1 │ │ │ │ mov sl, fp │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov fp, r2 │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ - b.n 8d850 │ │ │ │ + b.n 8d280 │ │ │ │ ldr.w lr, [r8] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, sl │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr.w r1, [r9] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -59742,15 +59140,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r6, fp │ │ │ │ add r7, r3 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n 8d84c │ │ │ │ + bge.n 8d27c │ │ │ │ ldr.w sl, [sp, #180] @ 0xb4 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -59760,74 +59158,74 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ blx 5ff00 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.w 8d9ea │ │ │ │ + bgt.w 8d41a │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 8d5c4 │ │ │ │ + bne.w 8cff4 │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ - b.n 8d5c6 │ │ │ │ + b.n 8cff6 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 8d782 │ │ │ │ + beq.w 8d1b2 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 8d782 │ │ │ │ + ble.w 8d1b2 │ │ │ │ ldr.w r5, [r8] │ │ │ │ adds r6, r3, #1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r7, [sp, #188] @ 0xbc │ │ │ │ mov r0, ip │ │ │ │ ldr.w lr, [sp, #164] @ 0xa4 │ │ │ │ add.w r1, r1, r5, lsl #2 │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n 8d944 │ │ │ │ + ble.n 8d374 │ │ │ │ add.w r2, r4, r0, lsl #3 │ │ │ │ mov r7, lr │ │ │ │ vldmia r7!, {s13} │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r2, #4] │ │ │ │ vldr s15, [r2] │ │ │ │ cmp r1, r7 │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ - bne.n 8d91e │ │ │ │ + bne.n 8d34e │ │ │ │ adds r7, r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add.w sl, sl, #1 │ │ │ │ add r0, ip │ │ │ │ cmp sl, r6 │ │ │ │ - bne.n 8d914 │ │ │ │ - cbz r2, 8d952 │ │ │ │ + bne.n 8d344 │ │ │ │ + cbz r2, 8d382 │ │ │ │ str r7, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ vldr s13, [sp, #220] @ 0xdc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vldr s14, [r2] │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ vstmia r2!, {s15} │ │ │ │ cmp r3, r2 │ │ │ │ - bne.n 8d95c │ │ │ │ - b.n 8d782 │ │ │ │ + bne.n 8d38c │ │ │ │ + b.n 8d1b2 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 8daea │ │ │ │ + bne.w 8d51a │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 8d8e2 │ │ │ │ - b.n 8d80c │ │ │ │ + beq.n 8d312 │ │ │ │ + b.n 8d23c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ add r6, sp, #220 @ 0xdc │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -59845,35 +59243,35 @@ │ │ │ │ add r3, sp, #212 @ 0xd4 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ blx 646f0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8db3e │ │ │ │ + beq.w 8d56e │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8dae2 │ │ │ │ + beq.w 8d512 │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 8d7ae │ │ │ │ + bne.w 8d1de │ │ │ │ ldr.w r3, [r8] │ │ │ │ - b.n 8d80c │ │ │ │ + b.n 8d23c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ blx 5a390 │ │ │ │ vdiv.f32 s17, s0, s16 │ │ │ │ - b.n 8d630 │ │ │ │ + b.n 8d060 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r7, [sp, #124] @ 0x7c │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [r9] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -59894,15 +59292,15 @@ │ │ │ │ sub.w fp, fp, r8 │ │ │ │ it lt │ │ │ │ movlt r4, #1 │ │ │ │ cmp fp, r3 │ │ │ │ it ge │ │ │ │ movge fp, r3 │ │ │ │ cmp fp, r4 │ │ │ │ - blt.n 8da6e │ │ │ │ + blt.n 8d49e │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w sl, r6, r4 │ │ │ │ vldr s16, [sp, #208] @ 0xd0 │ │ │ │ add.w sl, r3, sl, lsl #3 │ │ │ │ mov r0, sl │ │ │ │ adds r4, #1 │ │ │ │ blx 65ce8 │ │ │ │ @@ -59910,24 +59308,24 @@ │ │ │ │ add.w sl, sl, #8 │ │ │ │ vcmpe.f32 s0, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s16, s0 │ │ │ │ cmp fp, r4 │ │ │ │ vstr s16, [sp, #208] @ 0xd0 │ │ │ │ - bge.n 8da3e │ │ │ │ + bge.n 8d46e │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ add r2, r0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add.w r8, r8, #1 │ │ │ │ cmp r8, r1 │ │ │ │ add r6, r3 │ │ │ │ - ble.n 8da06 │ │ │ │ + ble.n 8d436 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adds r1, r2, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ @@ -59943,17 +59341,17 @@ │ │ │ │ cmp r0, r2 │ │ │ │ it ge │ │ │ │ movge r0, r2 │ │ │ │ add r2, sp, #196 @ 0xc4 │ │ │ │ add.w r4, r1, r4, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r0, [sp, #196] @ 0xc4 │ │ │ │ - ldr r2, [pc, #428] @ (8dc58 ) │ │ │ │ - ldr r1, [pc, #428] @ (8dc5c ) │ │ │ │ - ldr r0, [pc, #432] @ (8dc60 ) │ │ │ │ + ldr r2, [pc, #428] @ (8d688 ) │ │ │ │ + ldr r1, [pc, #428] @ (8d68c ) │ │ │ │ + ldr r0, [pc, #432] @ (8d690 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ blx 5c1ec │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ @@ -59962,26 +59360,26 @@ │ │ │ │ itet ne │ │ │ │ vldrne s14, [sp, #208] @ 0xd0 │ │ │ │ vmoveq.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vdivne.f32 s15, s14, s0 │ │ │ │ vstr s15, [r2] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 8d2e0 │ │ │ │ + b.w 8cd10 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 8d9c6 │ │ │ │ + beq.w 8d3f6 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.n 8dbee │ │ │ │ + ble.n 8d61e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 8db38 │ │ │ │ + ble.n 8d568 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ mov r6, fp │ │ │ │ movs r0, #1 │ │ │ │ mov lr, r2 │ │ │ │ add.w r1, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, r6, lsl #3 │ │ │ │ mov ip, lr │ │ │ │ @@ -59990,22 +59388,22 @@ │ │ │ │ vldr s14, [r2, #4] │ │ │ │ vldr s15, [r2] │ │ │ │ cmp r1, ip │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ - bne.n 8db0e │ │ │ │ + bne.n 8d53e │ │ │ │ adds r0, #1 │ │ │ │ add r6, fp │ │ │ │ cmp r0, r7 │ │ │ │ - ble.n 8db08 │ │ │ │ + ble.n 8d538 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ - b.n 8d804 │ │ │ │ + b.n 8d234 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r3, [sp, #16] │ │ │ │ @@ -60017,122 +59415,726 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #28] │ │ │ │ blx 67514 │ │ │ │ - ldr r1, [pc, #248] @ (8dc64 ) │ │ │ │ + ldr r1, [pc, #248] @ (8d694 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 8dbcc │ │ │ │ - ldr r1, [pc, #240] @ (8dc68 ) │ │ │ │ + cbz r0, 8d5fc │ │ │ │ + ldr r1, [pc, #240] @ (8d698 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 8dbb4 │ │ │ │ + cbz r0, 8d5e4 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - cbz r3, 8dba0 │ │ │ │ + cbz r3, 8d5d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w 8d9c6 │ │ │ │ + beq.w 8d3f6 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ cmp r7, #0 │ │ │ │ - bgt.w 8d7ba │ │ │ │ - b.n 8d9c6 │ │ │ │ + bgt.w 8d1ea │ │ │ │ + b.n 8d3f6 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ cmp r7, #0 │ │ │ │ - bgt.n 8daf4 │ │ │ │ + bgt.n 8d524 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ - b.n 8d80c │ │ │ │ - ldr r1, [pc, #180] @ (8dc6c ) │ │ │ │ + b.n 8d23c │ │ │ │ + ldr r1, [pc, #180] @ (8d69c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8db82 │ │ │ │ + bne.n 8d5b2 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8db8a │ │ │ │ - b.n 8d9c6 │ │ │ │ - ldr r1, [pc, #160] @ (8dc70 ) │ │ │ │ + bne.n 8d5ba │ │ │ │ + b.n 8d3f6 │ │ │ │ + ldr r1, [pc, #160] @ (8d6a0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ subs.w sl, r0, #0 │ │ │ │ it ne │ │ │ │ movne.w sl, #1 │ │ │ │ - b.n 8db76 │ │ │ │ + b.n 8d5a6 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cbnz r3, 8dbfa │ │ │ │ + cbnz r3, 8d62a │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ mov.w sl, #1 │ │ │ │ - b.n 8d5c6 │ │ │ │ + b.n 8cff6 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 8dbaa │ │ │ │ + bne.n 8d5da │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - b.n 8d8e2 │ │ │ │ + b.n 8d312 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w sl, #1 │ │ │ │ - b.n 8d80c │ │ │ │ + b.n 8d23c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mvn.w r2, #13 │ │ │ │ movs r3, #14 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.w 8d2d4 │ │ │ │ + b.w 8cd04 │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w 8d51a │ │ │ │ + bls.w 8cf4a │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ - b.n 8d514 │ │ │ │ + b.n 8cf44 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 8d506 │ │ │ │ + b.n 8cf36 │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8dc04 │ │ │ │ + bls.n 8d634 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 8d46e │ │ │ │ + b.n 8ce9e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r7, sp, #656 @ 0x290 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [pc, #176] @ (8dcf8 ) │ │ │ │ + strb r4, [r4, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #464 @ (adr r4, 8de1c ) │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r1, sp, #512 @ 0x200 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, sp, #288 @ 0x120 │ │ │ │ + add r6, sp, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bics.w r0, sl, pc, lsr #1 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + vshr.s32 q8, , #2 │ │ │ │ + add r5, pc, #608 @ (adr r5, 8d8ec ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #520] @ (8de68 ) │ │ │ │ + str r2, [r7, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #264 @ (adr r5, 8dd6c ) │ │ │ │ + add r2, sp, #920 @ 0x398 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + add r5, pc, #376 @ (adr r5, 8d810 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [sp, #632] @ 0x278 │ │ │ │ + add r5, pc, #344 @ (adr r5, 8d7f4 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r1, sp, #720 @ 0x2d0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0008d6a4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ + sub sp, #116 @ 0x74 │ │ │ │ + ldr r5, [pc, #1000] @ (8daa4 ) │ │ │ │ + ldr r4, [pc, #1000] @ (8daa8 ) │ │ │ │ + mov sl, r3 │ │ │ │ + add r5, pc │ │ │ │ + mov fp, r2 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + ldrd r9, r7, [sp, #180] @ 0xb4 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #108] @ 0x6c │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #968] @ (8daac ) │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + movs r3, #0 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + add r1, pc │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 57998 │ │ │ │ + mov r4, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 8d898 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 8d890 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + mov ip, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 8d85a │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w 8d8c0 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr.w lr, [r1] │ │ │ │ + cmp.w lr, #0 │ │ │ │ + blt.w 8da90 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add.w r8, r1, r3, lsl #1 │ │ │ │ + cmp r8, r0 │ │ │ │ + bge.w 8da98 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + mov r8, r2 │ │ │ │ + it lt │ │ │ │ + movlt.w r8, #1 │ │ │ │ + cmp r0, r8 │ │ │ │ + blt.w 8dc48 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 8dc54 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w 8d86e │ │ │ │ + cmp.w lr, #0 │ │ │ │ + beq.n 8d86e │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + adds r7, r1, #1 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + adds r0, #1 │ │ │ │ + lsls r7, r7, #3 │ │ │ │ + str r7, [sp, #76] @ 0x4c │ │ │ │ + subs r7, r6, r7 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + lsls r0, r0, #3 │ │ │ │ + subs r1, r1, r0 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + adds r7, r3, r7 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.w 8d936 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 8da8a │ │ │ │ + subs r4, r2, #1 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.w 8da8a │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + adds r7, #2 │ │ │ │ + mov r5, r6 │ │ │ │ + str.w sl, [sp, #80] @ 0x50 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + movs r4, #1 │ │ │ │ + sub.w r8, r3, #4 │ │ │ │ + sub.w r3, r0, #8 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add.w r7, r1, r7, lsl #3 │ │ │ │ + ldr r3, [pc, #744] @ (8dab0 ) │ │ │ │ + mov r6, r9 │ │ │ │ + ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [pc, #736] @ (8dab4 ) │ │ │ │ + vldr s16, [pc, #716] @ 8daa0 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r3, r2 │ │ │ │ + mov r2, ip │ │ │ │ + b.n 8d838 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, sl │ │ │ │ + str r6, [sp, #0] │ │ │ │ + add r1, r3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + mov r3, r5 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + adds r5, #8 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + strd r5, r6, [sp, #12] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r1, sl │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mov r3, r7 │ │ │ │ + vstr s16, [sp, #104] @ 0x68 │ │ │ │ + blx 5f068 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + adds r4, #1 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r4, r3 │ │ │ │ + bgt.n 8d8c8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + ldr.w r1, [r8, #4]! │ │ │ │ + cmp r3, r2 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + cmp r1, r4 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + bne.n 8d7e8 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + adds r5, #8 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + strd r5, r6, [sp, #12] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + b.n 8d80a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + ldr r0, [pc, #596] @ (8dab8 ) │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #588] @ (8dabc ) │ │ │ │ + ldr r3, [pc, #564] @ (8daa8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 8dc50 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #116 @ 0x74 │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 8d860 │ │ │ │ + ldr r1, [pc, #548] @ (8dac0 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 8d708 │ │ │ │ + ldr r1, [pc, #536] @ (8dac4 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 8d708 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 8d860 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 8d860 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldrd sl, r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 8d86e │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + mov r5, r6 │ │ │ │ + ldr.w r9, [pc, #480] @ 8dac8 │ │ │ │ + movs r4, #1 │ │ │ │ + ldr r6, [pc, #480] @ (8dacc ) │ │ │ │ + sub.w r8, r2, #8 │ │ │ │ + ldr r2, [pc, #476] @ (8dad0 ) │ │ │ │ + add r9, pc │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add r6, pc │ │ │ │ + add r2, pc │ │ │ │ + add r7, sp, #92 @ 0x5c │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + b.n 8d908 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + adds r4, #1 │ │ │ │ + strd r7, r3, [sp] │ │ │ │ + ldr r3, [pc, #436] @ (8dad4 ) │ │ │ │ + str r5, [sp, #12] │ │ │ │ + add r5, r8 │ │ │ │ + add r3, pc │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + blx 58b94 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, r4 │ │ │ │ + bge.n 8d900 │ │ │ │ + b.n 8d86e │ │ │ │ + ldr r1, [pc, #416] @ (8dad8 ) │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 8daf4 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 8d9b2 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + mov r5, r6 │ │ │ │ + ldr r6, [pc, #384] @ (8dadc ) │ │ │ │ + movs r4, #1 │ │ │ │ + sub.w r8, r2, #8 │ │ │ │ + ldr r2, [pc, #380] @ (8dae0 ) │ │ │ │ + add r6, pc │ │ │ │ + add r7, sp, #92 @ 0x5c │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [pc, #376] @ (8dae4 ) │ │ │ │ + str.w r9, [sp, #76] @ 0x4c │ │ │ │ + mov r9, r6 │ │ │ │ + add r2, pc │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r9 │ │ │ │ + strd r6, r5, [sp, #8] │ │ │ │ + adds r4, #1 │ │ │ │ + strd r7, r3, [sp] │ │ │ │ + add r5, r8 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [pc, #332] @ (8dae8 ) │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + blx 58b94 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, r4 │ │ │ │ + bge.n 8d97a │ │ │ │ + ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 8d86e │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + subs r4, r2, #1 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.w 8d86e │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + add.w r7, r2, #1073741824 @ 0x40000000 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + subs r7, #1 │ │ │ │ + adds r6, #2 │ │ │ │ + ldr.w r8, [pc, #280] @ 8daec │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + add r8, pc │ │ │ │ + vldr s16, [pc, #196] @ 8daa0 │ │ │ │ + mla r6, r4, r3, r6 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + rsb sl, r3, #0 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str.w r8, [sp, #40] @ 0x28 │ │ │ │ + add.w r6, r1, r6, lsl #3 │ │ │ │ + add.w r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r5, r2, r3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r5, r3, r5, lsl #3 │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add.w r3, r8, #4 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r3, r9 │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b.n 8da3a │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r7 │ │ │ │ + mov r0, r8 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + add r1, r3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add r6, sl │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + mov r3, r5 │ │ │ │ + blx 58120 │ │ │ │ + subs r4, #1 │ │ │ │ + beq.w 8d86e │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + subs r2, r2, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #24] │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r0, [pc, #164] @ (8daf0 ) │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r0, pc │ │ │ │ + cmp r3, r2 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + mov r2, r8 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + subs r5, #8 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + vstr s16, [sp, #104] @ 0x68 │ │ │ │ + blx 5749c │ │ │ │ + ldr.w r1, [r9, #-4]! │ │ │ │ + cmp r1, r4 │ │ │ │ + bne.n 8da18 │ │ │ │ + add r6, sl │ │ │ │ + subs r4, #1 │ │ │ │ + bne.n 8da36 │ │ │ │ + b.n 8d86e │ │ │ │ + str.w lr, [sp, #88] @ 0x58 │ │ │ │ + b.n 8d8e0 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 8d860 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 8d860 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r3, pc, #568 @ (adr r3, 8dce8 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + @ instruction: 0xeaa4005f │ │ │ │ + eors.w r0, sl, pc, lsr #1 │ │ │ │ + add r7, pc, #448 @ (adr r7, 8dc7c ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r4, sp, #368 @ 0x170 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r2, pc, #336 @ (adr r2, 8dc18 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r6, pc, #440 @ (adr r6, 8dc84 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r6, pc, #488 @ (adr r6, 8dcb8 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r6, pc, #368 @ (adr r6, 8dc44 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strd r0, r0, [lr, #-380] @ 0x17c │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r6, pc, #56 @ (adr r6, 8db18 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r5, pc, #952 @ (adr r5, 8de9c ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r6, pc, #440 @ (adr r6, 8dca0 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + @ instruction: 0xe8d4005f │ │ │ │ + ldmia.w sl, {r0, r1, r2, r3, r4, r6} │ │ │ │ + add r5, pc, #568 @ (adr r5, 8dd2c ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 8db56 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r6, [pc, #348] @ (8dc5c ) │ │ │ │ + movs r5, #1 │ │ │ │ + sub.w r8, r2, #8 │ │ │ │ + ldr r2, [pc, #344] @ (8dc60 ) │ │ │ │ + add r6, pc │ │ │ │ + add r7, sp, #92 @ 0x5c │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [pc, #340] @ (8dc64 ) │ │ │ │ + str.w r9, [sp, #76] @ 0x4c │ │ │ │ + mov r9, r6 │ │ │ │ + add r2, pc │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r9 │ │ │ │ + strd r6, r4, [sp, #8] │ │ │ │ + adds r5, #1 │ │ │ │ + strd r7, r3, [sp] │ │ │ │ + add r4, r8 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [pc, #296] @ (8dc68 ) │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + blx 58b94 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, r5 │ │ │ │ + bge.n 8db1e │ │ │ │ + ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 8d86e │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + subs r5, r2, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.w 8d86e │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + adds r4, #2 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #248] @ (8dc6c ) │ │ │ │ + vldr s16, [pc, #228] @ 8dc58 │ │ │ │ + mla r4, r5, r3, r4 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + rsb r8, r3, #0 │ │ │ │ + add.w r3, r2, #1073741824 @ 0x40000000 │ │ │ │ + subs r3, #1 │ │ │ │ + add r0, pc │ │ │ │ + add.w r4, r1, r4, lsl #3 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + add.w sl, r0, #4 │ │ │ │ + strd r0, sl, [sp, #36] @ 0x24 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + add.w r7, r1, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r6, r3, r5 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r6, r3, r6, lsl #3 │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r4 │ │ │ │ + mov r4, r3 │ │ │ │ + b.n 8dbe0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add r1, r3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add r7, sl │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 58120 │ │ │ │ + subs r6, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + beq.w 8d86e │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r2, r2, r5 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + mov r1, r6 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #112] @ (8dc70 ) │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add r0, pc │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + strd r7, r3, [sp, #8] │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + strd r6, r4, [sp, #20] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add.w r3, r6, #8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + vstr s16, [sp, #104] @ 0x68 │ │ │ │ + blx 5749c │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 62578 │ │ │ │ + ldr.w r1, [r9, #-4]! │ │ │ │ + cmp r1, r5 │ │ │ │ + bne.n 8dbbc │ │ │ │ + subs r6, #8 │ │ │ │ + add r7, sl │ │ │ │ + subs r5, #1 │ │ │ │ + bne.n 8dbdc │ │ │ │ + b.n 8d86e │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 8d860 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r0 │ │ │ │ + b.n 8d862 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + add r4, pc, #424 @ (adr r4, 8de08 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, pc, #1008 @ (adr r3, 8e060 ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 8dd8c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, pc, #912 @ (adr r3, 8e004 ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 8ddf0 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + b.n 8dacc │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 8da44 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r3, pc, #456 @ (adr r3, 8de3c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0008dc74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -60463,41 +60465,41 @@ │ │ │ │ movs r3, #7 │ │ │ │ b.n 8dcf6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n 8dcfa │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, pc, #16 @ (adr r3, 8dff4 ) │ │ │ │ + add r2, pc, #944 @ (adr r2, 8e394 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r6, [r0, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, pc, #96 @ (adr r2, 8e054 ) │ │ │ │ + add r2, pc, #0 @ (adr r2, 8dff4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [sp, #792] @ 0x318 │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, pc, #512 @ (adr r0, 8e204 ) │ │ │ │ + add r0, pc, #416 @ (adr r0, 8e1a4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, pc, #448 @ (adr r0, 8e1c8 ) │ │ │ │ + add r0, pc, #352 @ (adr r0, 8e168 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0008e008 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61045,37 +61047,37 @@ │ │ │ │ cmn r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add lr, r4 │ │ │ │ + add lr, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + ldr r0, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r5, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [sp, #712] @ 0x2c8 │ │ │ │ + str r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ svc 154 @ 0x9a │ │ │ │ lsls r7, r3, #1 │ │ │ │ vadd.f32 s12, s12, s15 │ │ │ │ vldmia r6!, {s18} │ │ │ │ adds r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ @@ -61809,31 +61811,31 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 8e6d0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 8edc8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r4, #30] │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r5, #40] @ 0x28 │ │ │ │ + ldrh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r1, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #856] @ 0x358 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + ldrh r0, [r1, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ vstr s19, [sp, #240] @ 0xf0 │ │ │ │ add r3, r2 │ │ │ │ sub.w r3, r3, fp │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -62152,31 +62154,31 @@ │ │ │ │ vcmpe.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bmi.w 8eb3c │ │ │ │ b.n 8f184 │ │ │ │ nop │ │ │ │ bvc.n 8f254 │ │ │ │ subs r4, #35 @ 0x23 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r4, [r0, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r2, #60] @ 0x3c │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r1, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1556] @ 8f880 │ │ │ │ adds r4, r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ @@ -62727,805 +62729,119 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 8f894 │ │ │ │ subs r4, #35 @ 0x23 │ │ │ │ beq.n 8f8a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r7, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r6, #28] │ │ │ │ + ldrh r4, [r0, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r2, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ + ldrh r0, [r4, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r2, #26] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r5, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r0, [r6, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r4, [r0, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r4, [r4, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r0, #10] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r6, #20] │ │ │ │ + strh r0, [r7, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0008f8cc : │ │ │ │ +0008f8cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d13} │ │ │ │ + vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ - ldr.w r4, [pc, #1704] @ 8ff8c │ │ │ │ - mov r9, r3 │ │ │ │ - ldr.w r3, [pc, #1704] @ 8ff90 │ │ │ │ - sub sp, #116 @ 0x74 │ │ │ │ - add r4, pc │ │ │ │ - mov r6, r0 │ │ │ │ - ldr.w fp, [r9] │ │ │ │ - ldr.w r8, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1672] @ 8ff94 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - ldrd r7, r3, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 8f9c6 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 8f9be │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 8f954 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr.w r0, [pc, #1616] @ 8ff98 │ │ │ │ - add r1, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - b.n 8f96c │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9004c │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - cbnz r0, 8f992 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r0, [r3, #0] │ │ │ │ - ldr.w r2, [pc, #1580] @ 8ff9c │ │ │ │ - ldr.w r3, [pc, #1564] @ 8ff90 │ │ │ │ + str.w r0, [ip, #3696] @ 0xe70 │ │ │ │ + sub sp, #356 @ 0x164 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r4, r0 │ │ │ │ + strd r1, r2, [sp, #28] │ │ │ │ + ldr.w r2, [pc, #2932] @ 90460 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r3, [pc, #2928] @ 90464 │ │ │ │ add r2, pc │ │ │ │ + ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r7, [sp, #436] @ 0x1b4 │ │ │ │ + ldr r6, [sp, #428] @ 0x1ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - eors r2, r3 │ │ │ │ + ldr r2, [sp, #412] @ 0x19c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #348] @ 0x15c │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 90048 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #116 @ 0x74 │ │ │ │ - vpop {d8-d13} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1548] @ 8ffa0 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, 8f9fe │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 8f962 │ │ │ │ - mov r3, r5 │ │ │ │ - add.w r2, r5, r2, lsl #2 │ │ │ │ - mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ - str.w r1, [r3], #4 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne.n 8f9b4 │ │ │ │ - b.n 8f962 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 8f940 │ │ │ │ - ldr.w r1, [pc, #1500] @ 8ffa4 │ │ │ │ - mov r0, r6 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #404] @ 0x194 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ + str r5, [sp, #228] @ 0xe4 │ │ │ │ + ldr r5, [sp, #420] @ 0x1a4 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + str r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #212] @ 0xd4 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #444] @ 0x1bc │ │ │ │ + str r5, [sp, #220] @ 0xdc │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ + ldr.w r1, [pc, #2880] @ 9046c │ │ │ │ + ldr r5, [sp, #452] @ 0x1c4 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr.w sl, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #132] @ 0x84 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r7, [r7, #0] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + str r7, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8f922 │ │ │ │ - ldr.w r1, [pc, #1488] @ 8ffa8 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr.w r1, [pc, #2844] @ 90470 │ │ │ │ + mov r7, r0 │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 8f922 │ │ │ │ - ldr.w r1, [pc, #1476] @ 8ffac │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 8f922 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 8f940 │ │ │ │ - ldr.w r1, [pc, #1456] @ 8ffb0 │ │ │ │ - add.w r3, fp, #1 │ │ │ │ - mov r0, r6 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - add r1, pc │ │ │ │ - subs r4, r4, r3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r4, [sp, #28] │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 8fb3a │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w r2, [pc, #1428] @ 8ffb4 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - subs r2, r5, #4 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - sub.w r2, r3, #8 │ │ │ │ - strd r7, r6, [sp, #48] @ 0x30 │ │ │ │ - movs r3, #1 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r7, r4 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ - mov r5, r2 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - mov r3, r0 │ │ │ │ - str.w r8, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 90024 │ │ │ │ - mov r4, r7 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r7, r5 │ │ │ │ - add.w r2, r3, fp │ │ │ │ - str r4, [sp, #20] │ │ │ │ - add.w r9, r4, r2, lsl #3 │ │ │ │ - mov r4, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ble.w 8ffea │ │ │ │ - add.w r5, r4, fp │ │ │ │ - mov r9, r8 │ │ │ │ - movs r6, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ - beq.n 8fa98 │ │ │ │ - vldr s15, [r9] │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8fb26 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 65794 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8fb26 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - adds r6, #1 │ │ │ │ - add r9, r7 │ │ │ │ - add r5, fp │ │ │ │ - cmp r6, r3 │ │ │ │ - ble.n 8fa72 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - mov r5, r4 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vmov s15, r5 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - cmp r5, r6 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - add.w r3, r3, r6, lsl #2 │ │ │ │ - vstr s15, [r3] │ │ │ │ - beq.n 8fb7c │ │ │ │ - mov r3, r7 │ │ │ │ - mul.w r2, fp, r6 │ │ │ │ - mov r7, r4 │ │ │ │ - mov r9, sl │ │ │ │ - mov r4, r5 │ │ │ │ - mov.w sl, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mul.w r1, fp, r4 │ │ │ │ - adds r3, r2, #1 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 58120 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str.w r9, [sp] │ │ │ │ - mul.w r1, fp, r0 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - adds r3, r1, r6 │ │ │ │ - add r1, r4 │ │ │ │ - subs r2, r2, r0 │ │ │ │ - add r0, sp, #84 @ 0x54 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - mov r2, r9 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - cmp.w sl, #2 │ │ │ │ - beq.n 8fbb0 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w 90028 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - b.n 8fa48 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - sub.w r8, r8, #8 │ │ │ │ - subs r4, #1 │ │ │ │ - bne.n 8fa62 │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r9, sl │ │ │ │ - b.n 8fbb4 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - mov.w sl, #1 │ │ │ │ - cmp sl, r0 │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - bgt.n 8fb60 │ │ │ │ - add.w r3, sl, #1073741824 @ 0x40000000 │ │ │ │ - add.w r0, r5, r0, lsl #2 │ │ │ │ - subs r3, #1 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - add.w r3, r5, r3, lsl #2 │ │ │ │ - str.w r2, [r3], #4 │ │ │ │ - cmp r0, r3 │ │ │ │ - bne.n 8fb58 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - ldr.w r4, [pc, #1104] @ 8ffb8 │ │ │ │ - mov r0, r6 │ │ │ │ - add r4, pc │ │ │ │ - mov r1, r4 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 8fc30 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b.n 8f966 │ │ │ │ - cmp r5, #1 │ │ │ │ - beq.w 90030 │ │ │ │ - subs r3, r5, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - b.n 8fa54 │ │ │ │ - mov r6, r4 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r4, r5 │ │ │ │ - vmov s15, r4 │ │ │ │ - cmp r6, r4 │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - add.w r3, r3, r6, lsl #2 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - mov.w sl, #2 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - vstr s15, [r3] │ │ │ │ - it eq │ │ │ │ - ldreq r3, [sp, #104] @ 0x68 │ │ │ │ - bne.n 8fad0 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - adds r6, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - bgt.w 90038 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - mul.w r2, r6, fp │ │ │ │ - mov r4, r6 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - mla r8, r6, r1, r7 │ │ │ │ - mls r1, r6, r5, r8 │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - cmp r4, r3 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - bgt.n 8fb88 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - mov sl, r4 │ │ │ │ - add.w r8, r2, r6, lsl #3 │ │ │ │ - cmp sl, r5 │ │ │ │ - beq.n 8fc08 │ │ │ │ - vldr s15, [r8] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8fc16 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 65794 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 8fc16 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - cmp sl, r3 │ │ │ │ - ble.n 8fbe4 │ │ │ │ - b.n 8fb88 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - adds r5, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add r6, fp │ │ │ │ - cmp r0, r5 │ │ │ │ - bge.n 8fbd6 │ │ │ │ - ldrd r7, r6, [sp, #48] @ 0x30 │ │ │ │ - mov sl, r4 │ │ │ │ - ldrd r5, r8, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r3 │ │ │ │ - b.n 8fb40 │ │ │ │ - ldr r0, [pc, #904] @ (8ffbc ) │ │ │ │ - mul.w r6, fp, sl │ │ │ │ - vldr s20, [pc, #848] @ 8ff88 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - add.w r3, sl, #1073741824 @ 0x40000000 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - vdiv.f32 s25, s16, s0 │ │ │ │ - subs r3, #1 │ │ │ │ - ldr r1, [pc, #868] @ (8ffc0 ) │ │ │ │ - add.w ip, r5, r3, lsl #2 │ │ │ │ - add.w r3, r6, sl │ │ │ │ - add r1, pc │ │ │ │ - ldr r4, [sp, #104] @ 0x68 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #852] @ (8ffc4 ) │ │ │ │ - mov lr, r3 │ │ │ │ - mov r3, ip │ │ │ │ - mov ip, r6 │ │ │ │ - add r1, pc │ │ │ │ - add.w r2, r2, sl, lsl #3 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - str.w fp, [sp, #24] │ │ │ │ - str.w r9, [sp, #20] │ │ │ │ - str r7, [sp, #76] @ 0x4c │ │ │ │ - str.w r8, [sp, #60] @ 0x3c │ │ │ │ - vdiv.f32 s21, s15, s25 │ │ │ │ - vadd.f32 s19, s25, s25 │ │ │ │ - vdiv.f32 s18, s15, s19 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r4, sl │ │ │ │ - str r4, [sp, #84] @ 0x54 │ │ │ │ - blt.w 9001e │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r9, r3 │ │ │ │ - mov r8, ip │ │ │ │ - mov r5, lr │ │ │ │ - adds r2, #8 │ │ │ │ - mov r6, sl │ │ │ │ - add.w fp, sp, #88 @ 0x58 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - strd ip, r3, [sp, #64] @ 0x40 │ │ │ │ - str.w lr, [sp, #72] @ 0x48 │ │ │ │ - b.n 8fce0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r6, #1 │ │ │ │ - ldr r4, [sp, #104] @ 0x68 │ │ │ │ - adds r5, #8 │ │ │ │ - add r8, r3 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - add.w r9, r9, #4 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r3, r6 │ │ │ │ - blt.w 9000e │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - sub.w r4, r4, sl │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - adds r4, #1 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ - mov.w r4, r8, lsl #3 │ │ │ │ - adds r1, r4, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, fp │ │ │ │ - blx 5e904 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, fp │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - adds r3, #1 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 5e904 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - add r4, r3 │ │ │ │ - mov r1, r4 │ │ │ │ - blx 66e34 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - add r0, r8 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, fp │ │ │ │ - vmov.f64 d11, d0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 66e34 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add r0, sl │ │ │ │ - subs r0, #1 │ │ │ │ - mla r0, r3, r0, r6 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - blx 65ce8 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - ite eq │ │ │ │ - moveq r3, #1 │ │ │ │ - movne r3, #0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it eq │ │ │ │ - orreq.w r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 8fcc8 │ │ │ │ - vmov.f32 s24, #96 @ 0x3f000000 0.5 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcvt.f32.f64 s22, d11 │ │ │ │ - vadd.f32 s26, s16, s17 │ │ │ │ - vmul.f32 s14, s17, s24 │ │ │ │ - vcvt.f32.f64 s23, d0 │ │ │ │ - add r7, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vstr s14, [sp, #100] @ 0x64 │ │ │ │ - b.n 8fe1e │ │ │ │ - vcmpe.f32 s22, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s13, s22 │ │ │ │ - vcmpe.f32 s13, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n 8fe4c │ │ │ │ - vcmpe.f32 s23, s12 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s12, s23 │ │ │ │ - vcmpe.f32 s12, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8fe4c │ │ │ │ - vadd.f32 s15, s16, s15 │ │ │ │ - mov r0, r7 │ │ │ │ - vadd.f32 s15, s15, s22 │ │ │ │ - vadd.f32 s15, s15, s17 │ │ │ │ - vadd.f32 s15, s15, s14 │ │ │ │ - vadd.f32 s15, s15, s23 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 8ff6a │ │ │ │ - vldr s15, [sp, #96] @ 0x60 │ │ │ │ - vadd.f32 s16, s16, s16 │ │ │ │ - vldr s14, [sp, #100] @ 0x64 │ │ │ │ - vadd.f32 s22, s22, s22 │ │ │ │ - vmul.f32 s17, s17, s24 │ │ │ │ - vmul.f32 s23, s23, s24 │ │ │ │ - vadd.f32 s15, s15, s15 │ │ │ │ - vmul.f32 s14, s14, s24 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vstr s14, [sp, #100] @ 0x64 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s17, s14 │ │ │ │ - ite hi │ │ │ │ - vmovhi.f32 s13, s16 │ │ │ │ - vmovls.f32 s13, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s16, s14 │ │ │ │ - ite hi │ │ │ │ - vmovhi.f32 s12, s14 │ │ │ │ - vmovls.f32 s12, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n 8fda2 │ │ │ │ - vmov.f32 s12, #96 @ 0x3f000000 0.5 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vmul.f32 s13, s16, s12 │ │ │ │ - vstr s13, [sp, #100] @ 0x64 │ │ │ │ - b.n 8feae │ │ │ │ - vcmpe.f32 s17, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vmovlt.f32 s11, s23 │ │ │ │ - vmovge.f32 s11, s17 │ │ │ │ - vcmpe.f32 s11, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n 8fed8 │ │ │ │ - vcmpe.f32 s22, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vmovlt.f32 s11, s22 │ │ │ │ - vmovge.f32 s11, s14 │ │ │ │ - vcmpe.f32 s11, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n 8fed8 │ │ │ │ - vmul.f32 s15, s15, s12 │ │ │ │ - vmul.f32 s16, s16, s12 │ │ │ │ - vmul.f32 s13, s13, s12 │ │ │ │ - vmul.f32 s22, s22, s12 │ │ │ │ - vadd.f32 s17, s17, s17 │ │ │ │ - vadd.f32 s23, s23, s23 │ │ │ │ - movs r3, #1 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite lt │ │ │ │ - vmovlt.f32 s14, s16 │ │ │ │ - vmovge.f32 s14, s15 │ │ │ │ - vcmpe.f32 s13, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s13, s17 │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s14, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 8fe5c │ │ │ │ - vstr s14, [sp, #92] @ 0x5c │ │ │ │ - cbz r3, 8fee6 │ │ │ │ - vstr s13, [sp, #100] @ 0x64 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vadd.f32 s0, s16, s17 │ │ │ │ - vmul.f32 s26, s26, s20 │ │ │ │ - vcmpe.f32 s0, s26 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w 8fcc8 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 8ffcc │ │ │ │ - ble.n 8ff28 │ │ │ │ - vldr s13, [r9] │ │ │ │ - vcmpe.f32 s13, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 8ff28 │ │ │ │ - vdiv.f32 s14, s21, s15 │ │ │ │ - vcmpe.f32 s13, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w 8fcc8 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s14, [r9] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - vdiv.f32 s13, s12, s15 │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - mov r0, fp │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - vstr s15, [r9] │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vstr s13, [sp, #100] @ 0x64 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - blx 61414 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n 8fcc8 │ │ │ │ - ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ - mvn.w r3, #2 │ │ │ │ - ldr r0, [pc, #84] @ (8ffc8 ) │ │ │ │ - mov r1, fp │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r0, pc │ │ │ │ - movs r3, #3 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 6423c │ │ │ │ - b.n 8f96c │ │ │ │ - nop │ │ │ │ - adds r3, #51 @ 0x33 │ │ │ │ - subs r7, #115 @ 0x73 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r4, [r0, #54] @ 0x36 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r0, [r0, #6] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r4, [r3, #4] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r6, [r5, #2] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #28] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r7, #24] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r6, [r2, #4] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - vldr s13, [r9] │ │ │ │ - vcmpe.f32 s13, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 8ff28 │ │ │ │ - vmul.f32 s13, s13, s15 │ │ │ │ - vcmpe.f32 s13, s25 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 8ff28 │ │ │ │ - b.n 8fcc8 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - vmov s15, r4 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r9, sl │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - add.w r2, r2, r3, lsl #2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov.w sl, #1 │ │ │ │ - vstr s15, [r2] │ │ │ │ - mul.w r2, fp, r3 │ │ │ │ - b.n 8fad0 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldrd ip, r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w lr, [sp, #72] @ 0x48 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 8fc9a │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b.n 8f966 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - b.n 8fbb4 │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b.n 8f966 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b.n 8f966 │ │ │ │ - mov sl, r6 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - ldrd r7, r6, [sp, #48] @ 0x30 │ │ │ │ - ldrd r5, r8, [sp, #56] @ 0x38 │ │ │ │ - b.n 8fb64 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 8f944 │ │ │ │ - │ │ │ │ -00090050 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3696] @ 0xe70 │ │ │ │ - sub sp, #356 @ 0x164 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r4, r0 │ │ │ │ - strd r1, r2, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #2932] @ 90be4 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r3, [pc, #2928] @ 90be8 │ │ │ │ - add r2, pc │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ - ldr r7, [sp, #436] @ 0x1b4 │ │ │ │ - ldr r6, [sp, #428] @ 0x1ac │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #412] @ 0x19c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #348] @ 0x15c │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r5, [sp, #176] @ 0xb0 │ │ │ │ - ldr r5, [sp, #404] @ 0x194 │ │ │ │ - str r5, [sp, #152] @ 0x98 │ │ │ │ - ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ - str r5, [sp, #228] @ 0xe4 │ │ │ │ - ldr r5, [sp, #420] @ 0x1a4 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ - ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ - str r5, [sp, #212] @ 0xd4 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ - ldr r3, [sp, #444] @ 0x1bc │ │ │ │ - str r5, [sp, #220] @ 0xdc │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r1, [pc, #2880] @ 90bf0 │ │ │ │ - ldr r5, [sp, #452] @ 0x1c4 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - add r1, pc │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr.w sl, [sp, #408] @ 0x198 │ │ │ │ - str r5, [sp, #132] @ 0x84 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r7, [r7, #0] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - str r7, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2844] @ 90bf4 │ │ │ │ - mov r7, r0 │ │ │ │ - str r0, [sp, #148] @ 0x94 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 901ee │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n 901a4 │ │ │ │ - ldr.w r1, [pc, #2820] @ 90bf8 │ │ │ │ - mov r0, r4 │ │ │ │ + bne.w 8fa6a │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n 8fa20 │ │ │ │ + ldr.w r1, [pc, #2820] @ 90474 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -63539,70 +62855,70 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 90208 │ │ │ │ + blt.n 8fa84 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 90212 │ │ │ │ + blt.n 8fa8e │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 90224 │ │ │ │ + blt.n 8faa0 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 9022c │ │ │ │ + blt.n 8faa8 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 9023c │ │ │ │ + blt.n 8fab8 │ │ │ │ ldr r1, [sp, #208] @ 0xd0 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, r0 │ │ │ │ - blt.n 90234 │ │ │ │ + blt.n 8fab0 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w 916cc │ │ │ │ + ble.w 90f48 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 90244 │ │ │ │ + beq.n 8fac0 │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r1, r0 │ │ │ │ - bge.n 90244 │ │ │ │ + bge.n 8fac0 │ │ │ │ movs r3, #12 │ │ │ │ mvn.w r2, #11 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #2696] @ 90bfc │ │ │ │ + ldr.w r0, [pc, #2696] @ 90478 │ │ │ │ add r1, sp, #252 @ 0xfc │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2688] @ 90c00 │ │ │ │ - ldr.w r3, [pc, #2660] @ 90be8 │ │ │ │ + ldr.w r2, [pc, #2688] @ 9047c │ │ │ │ + ldr.w r3, [pc, #2660] @ 90464 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 916dc │ │ │ │ + bne.w 90f58 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #356 @ 0x164 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #2652] @ 90c04 │ │ │ │ + ldr.w r1, [pc, #2652] @ 90480 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ @@ -63610,130 +62926,130 @@ │ │ │ │ add r3, r2 │ │ │ │ adds r2, r3, #1 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ str r7, [r5, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 916e0 │ │ │ │ - ldr.w r1, [pc, #2616] @ 90c08 │ │ │ │ + bne.w 90f5c │ │ │ │ + ldr.w r1, [pc, #2616] @ 90484 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, 9021a │ │ │ │ + cbz r0, 8fa96 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n 90124 │ │ │ │ + bge.n 8f9a0 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 90170 │ │ │ │ - ldr.w r1, [pc, #2588] @ 90c0c │ │ │ │ + b.n 8f9ec │ │ │ │ + ldr.w r1, [pc, #2588] @ 90488 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ orrs r0, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ - b.n 90100 │ │ │ │ + b.n 8f97c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 90170 │ │ │ │ + b.n 8f9ec │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 9020e │ │ │ │ + b.n 8fa8a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n 90170 │ │ │ │ + b.n 8f9ec │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 9020e │ │ │ │ + b.n 8fa8a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 9020e │ │ │ │ + b.n 8fa8a │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 9020e │ │ │ │ + b.n 8fa8a │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 9020e │ │ │ │ + b.n 8fa8a │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w 916c0 │ │ │ │ + ble.w 90f3c │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ - cbz r0, 9025e │ │ │ │ + cbz r0, 8fada │ │ │ │ cmp r2, #1 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r2, r1 │ │ │ │ - bgt.w 916c0 │ │ │ │ + bgt.w 90f3c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 90276 │ │ │ │ + ble.n 8faf2 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 9027e │ │ │ │ + ble.n 8fafa │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n 9027e │ │ │ │ + bge.n 8fafa │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ - b.n 9020e │ │ │ │ + b.n 8fa8a │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 916d6 │ │ │ │ + bne.w 90f52 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cbz r3, 902ac │ │ │ │ + cbz r3, 8fb28 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #2432] @ 90c10 │ │ │ │ - ldr.w r0, [pc, #2432] @ 90c14 │ │ │ │ + ldr.w r3, [pc, #2432] @ 9048c │ │ │ │ + ldr.w r0, [pc, #2432] @ 90490 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - ldr.w r3, [pc, #2424] @ 90c18 │ │ │ │ + ldr.w r3, [pc, #2424] @ 90494 │ │ │ │ mov r1, r2 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ - cbz r3, 902d4 │ │ │ │ + cbz r3, 8fb50 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #2400] @ 90c1c │ │ │ │ - ldr.w r0, [pc, #2400] @ 90c20 │ │ │ │ + ldr.w r3, [pc, #2400] @ 90498 │ │ │ │ + ldr.w r0, [pc, #2400] @ 9049c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - ldr.w r3, [pc, #2392] @ 90c24 │ │ │ │ + ldr.w r3, [pc, #2392] @ 904a0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ - beq.w 9017e │ │ │ │ + beq.w 8f9fa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9017e │ │ │ │ + beq.w 8f9fa │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ cmp lr, r3 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add.w r0, r0, #1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ mov.w r5, r0, lsl #3 │ │ │ │ @@ -63758,15 +63074,15 @@ │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ add.w r4, r2, r1 │ │ │ │ it ge │ │ │ │ movge r5, r3 │ │ │ │ mov r0, r1 │ │ │ │ cmp r4, #1 │ │ │ │ str r5, [sp, #184] @ 0xb8 │ │ │ │ - ble.w 907a8 │ │ │ │ + ble.w 90024 │ │ │ │ add.w r4, lr, #4294967295 @ 0xffffffff │ │ │ │ cmp r1, #0 │ │ │ │ ite le │ │ │ │ movle r7, #1 │ │ │ │ movgt r7, #2 │ │ │ │ add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ str r7, [sp, #156] @ 0x9c │ │ │ │ @@ -63796,27 +63112,27 @@ │ │ │ │ str r4, [sp, #124] @ 0x7c │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #288] @ 0x120 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ str r3, [sp, #276] @ 0x114 │ │ │ │ mov r3, r4 │ │ │ │ - ble.w 907a8 │ │ │ │ + ble.w 90024 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ adds r5, r3, #1 │ │ │ │ adds r3, r2, #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ sub.w r9, r4, #8 │ │ │ │ ldr r4, [sp, #132] @ 0x84 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ sub.w r4, r4, #4 │ │ │ │ str r4, [sp, #20] │ │ │ │ - ble.w 907a6 │ │ │ │ - ldr.w r3, [pc, #2156] @ 90c28 │ │ │ │ + ble.w 90022 │ │ │ │ + ldr.w r3, [pc, #2156] @ 904a4 │ │ │ │ add.w fp, sp, #288 @ 0x120 │ │ │ │ ldr r0, [sp, #236] @ 0xec │ │ │ │ movs r4, #1 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ @@ -63856,15 +63172,15 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ add fp, r3 │ │ │ │ add r4, r3 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ - bgt.w 90b20 │ │ │ │ + bgt.w 9039c │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ mov.w r7, fp, lsl #3 │ │ │ │ mov.w r8, fp, lsl #2 │ │ │ │ sub.w r5, fp, r1 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ @@ -63891,70 +63207,70 @@ │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r5 │ │ │ │ cmp lr, r0 │ │ │ │ it lt │ │ │ │ addlt.w r3, r1, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 90634 │ │ │ │ + bgt.w 8feb0 │ │ │ │ adds r5, #1 │ │ │ │ add r9, r7 │ │ │ │ cmp r5, ip │ │ │ │ - bgt.n 90486 │ │ │ │ + bgt.n 8fd02 │ │ │ │ mov r3, r1 │ │ │ │ - b.n 90468 │ │ │ │ + b.n 8fce4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ ldrge r3, [sp, #280] @ 0x118 │ │ │ │ - bge.n 904b2 │ │ │ │ + bge.n 8fd2e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ subs r1, r1, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ adds r1, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - bge.w 90d8e │ │ │ │ + bge.w 9060a │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ sub.w fp, fp, r3 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #276] @ 0x114 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 90d24 │ │ │ │ + bne.w 905a0 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ cmp r2, #0 │ │ │ │ - bgt.w 90cc2 │ │ │ │ + bgt.w 9053e │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r0, r2, r4 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ cmp r0, r1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ itt gt │ │ │ │ subgt r4, r4, r3 │ │ │ │ addgt.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r3, [sp, #256] @ 0x100 │ │ │ │ it gt │ │ │ │ strgt r2, [sp, #276] @ 0x114 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w 90b5c │ │ │ │ + blt.w 903d8 │ │ │ │ cmp r3, #1 │ │ │ │ it eq │ │ │ │ cmpeq r1, #1 │ │ │ │ - bne.w 90ed8 │ │ │ │ + bne.w 90754 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp fp, r4 │ │ │ │ add.w r5, r3, fp │ │ │ │ - bgt.n 9057e │ │ │ │ + bgt.n 8fdfa │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ add.w ip, fp, #1073741824 @ 0x40000000 │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r5, #3 │ │ │ │ add.w lr, r4, #1 │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ @@ -63982,22 +63298,22 @@ │ │ │ │ vldmia ip!, {s15} │ │ │ │ vldr s14, [r3] │ │ │ │ vldr s13, [r3, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ - bne.n 9051c │ │ │ │ + bne.n 8fd98 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ add r3, r1 │ │ │ │ strd r1, r3, [sp, #264] @ 0x108 │ │ │ │ vstr s15, [sp, #296] @ 0x128 │ │ │ │ vstr s14, [sp, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 905b0 │ │ │ │ + ble.n 8fe2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r1, r5, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #276 @ 0x114 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -64033,100 +63349,100 @@ │ │ │ │ sub.w r9, r3, #8 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, sl │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r5 │ │ │ │ mov r5, r2 │ │ │ │ - b.n 905f8 │ │ │ │ + b.n 8fe74 │ │ │ │ adds r4, #8 │ │ │ │ cmp r0, r6 │ │ │ │ - blt.n 90666 │ │ │ │ + blt.n 8fee2 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ add.w ip, r8, r6 │ │ │ │ adds r6, #1 │ │ │ │ cmp r1, ip │ │ │ │ it lt │ │ │ │ addlt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #284] @ 0x11c │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 905f0 │ │ │ │ + ble.n 8fe6c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r5, r3, [sp] │ │ │ │ add.w r3, r9, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ adds r4, #8 │ │ │ │ blx 626fc │ │ │ │ ldr r0, [sp, #260] @ 0x104 │ │ │ │ cmp r0, r6 │ │ │ │ - blt.n 90666 │ │ │ │ + blt.n 8fee2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - b.n 905f6 │ │ │ │ + b.n 8fe72 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, r9, #8 │ │ │ │ strd r8, r3, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd sl, r4, [sp] │ │ │ │ adds r5, #1 │ │ │ │ blx 626fc │ │ │ │ ldr.w ip, [sp, #256] @ 0x100 │ │ │ │ add r9, r7 │ │ │ │ cmp ip, r5 │ │ │ │ - blt.w 90486 │ │ │ │ + blt.w 8fd02 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #276] @ 0x114 │ │ │ │ ldr.w lr, [r3] │ │ │ │ mov r3, r1 │ │ │ │ - b.n 90468 │ │ │ │ + b.n 8fce4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r4, sl │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov sl, r5 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ subs r3, r2, r3 │ │ │ │ clz r3, r3 │ │ │ │ cmp r1, r0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it ge │ │ │ │ movge r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 90a92 │ │ │ │ + bne.w 9030e │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 90ab8 │ │ │ │ + bne.w 90334 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ adds r2, r4, r2 │ │ │ │ cmp r2, r1 │ │ │ │ it gt │ │ │ │ subgt r4, r4, r3 │ │ │ │ strd r4, r3, [sp, #256] @ 0x100 │ │ │ │ ittt gt │ │ │ │ ldrgt r2, [sp, #276] @ 0x114 │ │ │ │ addgt.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ strgt r2, [sp, #276] @ 0x114 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w 90c2c │ │ │ │ + blt.w 904a8 │ │ │ │ cmp r2, #1 │ │ │ │ it eq │ │ │ │ cmpeq r3, #1 │ │ │ │ - bne.w 90f9a │ │ │ │ + bne.w 90816 │ │ │ │ cmp fp, r4 │ │ │ │ - bgt.n 90764 │ │ │ │ + bgt.n 8ffe0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov ip, fp │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ add.w r6, fp, r3 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add.w lr, r6, #1073741824 @ 0x40000000 │ │ │ │ add.w lr, lr, #4294967295 @ 0xffffffff │ │ │ │ @@ -64163,15 +63479,15 @@ │ │ │ │ vldmia lr!, {s15} │ │ │ │ vldr s14, [r0, #-12] │ │ │ │ vldr s13, [r3, #-4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0, #-12] │ │ │ │ vstr s15, [r3, #-4] │ │ │ │ - bge.n 906fc │ │ │ │ + bge.n 8ff78 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r5, r2 │ │ │ │ add r2, r3 │ │ │ │ strd r2, r5, [sp, #264] @ 0x108 │ │ │ │ vstr s15, [sp, #296] @ 0x128 │ │ │ │ vstr s14, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -64185,47 +63501,47 @@ │ │ │ │ addge.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ it ge │ │ │ │ strge r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.w 90416 │ │ │ │ + bge.w 8fc92 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ mov r7, sl │ │ │ │ ldr r6, [sp, #188] @ 0xbc │ │ │ │ mov sl, r4 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ cmp r3, r6 │ │ │ │ - bge.w 903f4 │ │ │ │ + bge.w 8fc70 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov lr, r1 │ │ │ │ ldr.w sl, [sp, #244] @ 0xf4 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w 9122e │ │ │ │ + bne.w 90aaa │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 915ac │ │ │ │ + ble.w 90e28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 915ac │ │ │ │ + ble.w 90e28 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ sub.w r4, sl, #8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 915b2 │ │ │ │ + bne.w 90e2e │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w fp, sp, #324 @ 0x144 │ │ │ │ mov.w r8, #1 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r6, sp, #340 @ 0x154 │ │ │ │ add.w sl, sp, #272 @ 0x110 │ │ │ │ lsls r3, r2, #3 │ │ │ │ @@ -64247,15 +63563,15 @@ │ │ │ │ blx 5af24 │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ str r3, [r4, #12] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, r8 │ │ │ │ - ble.n 90876 │ │ │ │ + ble.n 900f2 │ │ │ │ vldr s15, [r5, #12] │ │ │ │ vldr s10, [sp, #344] @ 0x158 │ │ │ │ vldr s12, [sp, #340] @ 0x154 │ │ │ │ vldr s11, [r5, #8] │ │ │ │ vmul.f32 s13, s15, s10 │ │ │ │ vldr s14, [sp, #272] @ 0x110 │ │ │ │ vmul.f32 s15, s15, s12 │ │ │ │ @@ -64271,30 +63587,30 @@ │ │ │ │ vmul.f32 s15, s14, s15 │ │ │ │ vstr s13, [sp, #292] @ 0x124 │ │ │ │ vstr s13, [r5, #8] │ │ │ │ vstr s15, [sp, #296] @ 0x128 │ │ │ │ vstr s15, [r5, #12] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n 9089c │ │ │ │ + bgt.n 90118 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w r8, r8, #1 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r5, r9 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r7 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ cmp r3, r8 │ │ │ │ - blt.n 908c8 │ │ │ │ + blt.n 90144 │ │ │ │ add r7, r9 │ │ │ │ - b.n 90802 │ │ │ │ + b.n 9007e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w r8, r8, #1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ add r5, r9 │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ @@ -64305,54 +63621,54 @@ │ │ │ │ blx 5a198 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ cmp r8, r3 │ │ │ │ - ble.n 90898 │ │ │ │ + ble.n 90114 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r0, #1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ add r0, r1 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ add.w r3, r5, r0, lsl #3 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #316] @ 0x13c │ │ │ │ str r3, [sp, #320] @ 0x140 │ │ │ │ - ble.w 9017e │ │ │ │ + ble.w 8f9fa │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 91242 │ │ │ │ + bne.w 90abe │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ add.w sl, sp, #316 @ 0x13c │ │ │ │ str r3, [sp, #24] │ │ │ │ movs r4, #1 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #220] @ 0xdc │ │ │ │ add.w fp, r3, #8 │ │ │ │ mov r3, r1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ str.w sl, [sp, #20] │ │ │ │ add.w r0, r5, r3, lsl #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r6, [sp, #232] @ 0xe8 │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ - vldr s16, [pc, #724] @ 90bec │ │ │ │ + vldr s16, [pc, #724] @ 90468 │ │ │ │ subs r5, r0, r1 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov sl, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ - b.n 90a06 │ │ │ │ + b.n 90282 │ │ │ │ add r3, r7 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #300 @ 0x12c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 62524 │ │ │ │ @@ -64373,22 +63689,22 @@ │ │ │ │ vstr s14, [sp, #316] @ 0x13c │ │ │ │ vstr s15, [sp, #320] @ 0x140 │ │ │ │ blx 65ce8 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vstr s0, [r6] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 911c6 │ │ │ │ + bne.w 90a42 │ │ │ │ vmov.f32 s15, s16 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vstr s14, [sp, #316] @ 0x13c │ │ │ │ vstr s15, [sp, #320] @ 0x140 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 911ee │ │ │ │ + bne.w 90a6a │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r3, #1 │ │ │ │ add r3, r7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -64414,15 +63730,15 @@ │ │ │ │ add r8, r9 │ │ │ │ add r7, r3 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ add.w sl, sl, #8 │ │ │ │ add.w fp, fp, #8 │ │ │ │ add r5, r9 │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w 9017e │ │ │ │ + blt.w 8f9fa │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 65ce8 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vstmia r3!, {s0} │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -64437,68 +63753,68 @@ │ │ │ │ vdivne.f32 s15, s14, s0 │ │ │ │ vdivne.f32 s14, s13, s0 │ │ │ │ vstrne s15, [sp, #292] @ 0x124 │ │ │ │ vstrne s14, [sp, #296] @ 0x128 │ │ │ │ cmp r3, #0 │ │ │ │ vstr s14, [sp, #320] @ 0x140 │ │ │ │ vstr s15, [sp, #316] @ 0x13c │ │ │ │ - ble.n 90a66 │ │ │ │ + ble.n 902e2 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ cmp r3, r4 │ │ │ │ - ble.n 909ea │ │ │ │ + ble.n 90266 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 90926 │ │ │ │ + bne.w 901a2 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 911fe │ │ │ │ + bne.w 90a7a │ │ │ │ vstr s16, [r6] │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ str r3, [sp, #316] @ 0x13c │ │ │ │ ldr.w r3, [r8, #12] │ │ │ │ str r3, [sp, #320] @ 0x140 │ │ │ │ - b.n 909ea │ │ │ │ + b.n 90266 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ subs r1, r1, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adds r1, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - bge.w 90e32 │ │ │ │ + bge.w 906ae │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #276] @ 0x114 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ sub.w fp, fp, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 90692 │ │ │ │ + beq.w 8ff0e │ │ │ │ mov r2, r4 │ │ │ │ mov r5, fp │ │ │ │ add r6, sp, #292 @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ strd r3, r4, [sp, #256] @ 0x100 │ │ │ │ - blt.n 90b16 │ │ │ │ + blt.n 90392 │ │ │ │ cmp r5, r2 │ │ │ │ ite gt │ │ │ │ movgt r2, #0 │ │ │ │ movle r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 90d20 │ │ │ │ + beq.w 9059c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ adds r7, r5, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w r1, r3, r7, lsl #3 │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -64516,20 +63832,20 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 5a198 │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ add r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n 90ac6 │ │ │ │ + bge.n 90342 │ │ │ │ cmp r5, r2 │ │ │ │ ite lt │ │ │ │ movlt r2, #0 │ │ │ │ movge r2, #1 │ │ │ │ - b.n 90ace │ │ │ │ + b.n 9034a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r8, fp, lsl #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r7, fp, lsl #3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #276 @ 0x114 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -64545,19 +63861,19 @@ │ │ │ │ add r3, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r3, r7 │ │ │ │ blx 629f0 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ mov r3, r2 │ │ │ │ - b.n 90434 │ │ │ │ + b.n 8fcb0 │ │ │ │ cmp r1, #1 │ │ │ │ - bne.w 9110c │ │ │ │ + bne.w 90988 │ │ │ │ cmp fp, r4 │ │ │ │ - blt.w 911bc │ │ │ │ + blt.w 90a38 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r8, r3, lsl #3 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ mov.w r9, r3, lsl #2 │ │ │ │ add.w r5, r1, fp │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ mov ip, fp │ │ │ │ @@ -64587,55 +63903,57 @@ │ │ │ │ vldr s14, [r0, #8] │ │ │ │ vldr s13, [r0, #12] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0, #8] │ │ │ │ vstr s15, [r0, #12] │ │ │ │ add r0, r8 │ │ │ │ - ble.n 90b8c │ │ │ │ - b.n 9056e │ │ │ │ + ble.n 90408 │ │ │ │ + b.n 8fdea │ │ │ │ nop │ │ │ │ - str r0, [r3, #8] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + strh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + strh r4, [r5, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r4, #26] │ │ │ │ + strh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsh r2, [r1, r6] │ │ │ │ + str r6, [r1, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r5, #2] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ittt │ │ │ │ - lsl r7, r3, #1 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ - lsl r6, r3, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9aa005f │ │ │ │ - ite le │ │ │ │ - lslle r7, r3, #1 │ │ │ │ - ldrbgt r6, [r6, #20] │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r6, r6, #4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vst1.8 @ instruction: 0xf982005f │ │ │ │ - bkpt 0x00ce │ │ │ │ + lsls r6, r1, #4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + stmia r6!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - bne.w 91054 │ │ │ │ + bne.w 908d0 │ │ │ │ cmp fp, r4 │ │ │ │ - blt.w 90764 │ │ │ │ + blt.w 8ffe0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov.w lr, r3, lsl #3 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add.w ip, fp, r2 │ │ │ │ adds r5, r2, r0 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ @@ -64669,26 +63987,26 @@ │ │ │ │ vldr s13, [r0, #4] │ │ │ │ cmp r4, r6 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0] │ │ │ │ vstr s15, [r0, #4] │ │ │ │ add r0, lr │ │ │ │ - ble.n 90c66 │ │ │ │ - b.n 90752 │ │ │ │ + ble.n 904e2 │ │ │ │ + b.n 8ffce │ │ │ │ mov r2, r4 │ │ │ │ mov r5, fp │ │ │ │ cmp r3, #0 │ │ │ │ strd r3, r4, [sp, #256] @ 0x100 │ │ │ │ - blt.n 90d10 │ │ │ │ + blt.n 9058c │ │ │ │ cmp r5, r2 │ │ │ │ ite gt │ │ │ │ movgt r2, #0 │ │ │ │ movle r2, #1 │ │ │ │ - cbz r2, 90d1a │ │ │ │ + cbz r2, 90596 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ subs r1, r5, #1 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r1, r3 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -64703,35 +64021,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ blx 5a198 │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ add r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n 90cce │ │ │ │ + bge.n 9054a │ │ │ │ cmp r5, r2 │ │ │ │ ite lt │ │ │ │ movlt r2, #0 │ │ │ │ movge r2, #1 │ │ │ │ - b.n 90cd6 │ │ │ │ + b.n 90552 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - b.w 904c2 │ │ │ │ + b.w 8fd3e │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - b.n 90692 │ │ │ │ + b.n 8ff0e │ │ │ │ mov r2, r4 │ │ │ │ mov r5, fp │ │ │ │ add r6, sp, #292 @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ strd r4, r3, [sp, #256] @ 0x100 │ │ │ │ - blt.n 90d7e │ │ │ │ + blt.n 905fa │ │ │ │ cmp r5, r2 │ │ │ │ ite gt │ │ │ │ movgt r2, #0 │ │ │ │ movle r2, #1 │ │ │ │ - cbz r2, 90d88 │ │ │ │ + cbz r2, 90604 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r3, r5, lsl #3 │ │ │ │ blx 62524 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ subs r1, r5, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -64749,22 +64067,22 @@ │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 5a198 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ ldr r2, [sp, #256] @ 0x100 │ │ │ │ add r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n 90d32 │ │ │ │ + bge.n 905ae │ │ │ │ cmp r5, r2 │ │ │ │ ite lt │ │ │ │ movlt r2, #0 │ │ │ │ movge r2, #1 │ │ │ │ - b.n 90d3a │ │ │ │ + b.n 905b6 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - b.w 904ba │ │ │ │ + b.w 8fd36 │ │ │ │ mov r7, r3 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ adds r5, r2, r7 │ │ │ │ add.w r6, r5, #1073741824 @ 0x40000000 │ │ │ │ add.w r5, r5, #536870912 @ 0x20000000 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -64798,15 +64116,15 @@ │ │ │ │ add.w r1, r5, r1, lsl #3 │ │ │ │ str r7, [r1, #0] │ │ │ │ str r0, [r1, #4] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, r0 │ │ │ │ - ble.w 904a6 │ │ │ │ + ble.w 8fd22 │ │ │ │ mov r5, r0 │ │ │ │ subs r2, #2 │ │ │ │ subs r1, r1, r5 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r2 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ it ge │ │ │ │ @@ -64823,15 +64141,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r2, #1 │ │ │ │ strd r2, r2, [sp, #264] @ 0x108 │ │ │ │ add r2, sp, #268 @ 0x10c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r2, sp, #264 @ 0x108 │ │ │ │ blx 5a198 │ │ │ │ - b.w 904a6 │ │ │ │ + b.w 8fd22 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r8, r7, #1073741824 @ 0x40000000 │ │ │ │ @@ -64876,32 +64194,32 @@ │ │ │ │ add.w r1, r5, r1, lsl #3 │ │ │ │ str r0, [r2, #0] │ │ │ │ ldr r0, [sp, #328] @ 0x148 │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r5, [r2, #0] │ │ │ │ - ldr.w r2, [pc, #1696] @ 91558 │ │ │ │ + ldr.w r2, [pc, #1696] @ 90dd4 │ │ │ │ add r5, r7 │ │ │ │ add r2, pc │ │ │ │ subs r5, #2 │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r5, [sp, #256] @ 0x100 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ subs r0, r0, r6 │ │ │ │ cmp r0, r5 │ │ │ │ it ge │ │ │ │ movge r0, r5 │ │ │ │ str r0, [sp, #260] @ 0x104 │ │ │ │ add r0, sp, #260 @ 0x104 │ │ │ │ blx 5a198 │ │ │ │ - b.n 90aa4 │ │ │ │ + b.n 90320 │ │ │ │ cmp fp, r4 │ │ │ │ - bgt.w 911bc │ │ │ │ + bgt.w 90a38 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, r3, lsl #3 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ mov lr, fp │ │ │ │ add.w r5, fp, r1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd fp, r2, [sp, #200] @ 0xc8 │ │ │ │ @@ -64949,23 +64267,23 @@ │ │ │ │ vldr s14, [r0, #8] │ │ │ │ vldr s13, [r0, #12] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0, #8] │ │ │ │ vstr s15, [r0, #12] │ │ │ │ add r0, r5 │ │ │ │ - bge.n 90f30 │ │ │ │ + bge.n 907ac │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ ldr.w fp, [sp, #200] @ 0xc8 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ ldr.w sl, [sp, #192] @ 0xc0 │ │ │ │ - b.w 90572 │ │ │ │ + b.w 8fdee │ │ │ │ cmp fp, r4 │ │ │ │ - bgt.w 90764 │ │ │ │ + bgt.w 8ffe0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov.w r9, r3, lsl #3 │ │ │ │ add.w lr, fp, r2 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mul.w r2, r3, r0 │ │ │ │ @@ -65008,24 +64326,24 @@ │ │ │ │ vldr s14, [r0] │ │ │ │ vldr s13, [r0, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0] │ │ │ │ vstr s15, [r0, #4] │ │ │ │ add r0, r1 │ │ │ │ - bge.n 90fe8 │ │ │ │ + bge.n 90864 │ │ │ │ mov r3, fp │ │ │ │ ldr.w sl, [sp, #200] @ 0xc8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ add r2, r3 │ │ │ │ - b.w 90758 │ │ │ │ + b.w 8ffd4 │ │ │ │ cmp fp, r4 │ │ │ │ - blt.w 90764 │ │ │ │ + blt.w 8ffe0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov.w r9, r3, lsl #3 │ │ │ │ add.w lr, fp, r2 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mul.w r2, r3, r0 │ │ │ │ @@ -65068,23 +64386,23 @@ │ │ │ │ vldr s14, [r0] │ │ │ │ vldr s13, [r0, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0] │ │ │ │ vstr s15, [r0, #4] │ │ │ │ add r0, r1 │ │ │ │ - ble.n 910a2 │ │ │ │ + ble.n 9091e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ ldr.w sl, [sp, #200] @ 0xc8 │ │ │ │ ldrd fp, r1, [sp, #192] @ 0xc0 │ │ │ │ add r2, r3 │ │ │ │ - b.w 90758 │ │ │ │ + b.w 8ffd4 │ │ │ │ cmp fp, r4 │ │ │ │ - blt.n 911bc │ │ │ │ + blt.n 90a38 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, r3, lsl #3 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ mov lr, fp │ │ │ │ add.w r5, fp, r1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd fp, r2, [sp, #200] @ 0xc8 │ │ │ │ @@ -65132,58 +64450,58 @@ │ │ │ │ vldr s14, [r0, #8] │ │ │ │ vldr s13, [r0, #12] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0, #8] │ │ │ │ vstr s15, [r0, #12] │ │ │ │ add r0, r5 │ │ │ │ - ble.n 91162 │ │ │ │ - b.n 90f88 │ │ │ │ + ble.n 909de │ │ │ │ + b.n 90804 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r5, fp, r3 │ │ │ │ - b.w 9057e │ │ │ │ + b.w 8fdfa │ │ │ │ vldr s15, [sp, #316] @ 0x13c │ │ │ │ vldr s13, [sp, #320] @ 0x140 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ vdiv.f32 s14, s15, s0 │ │ │ │ vdiv.f32 s15, s13, s0 │ │ │ │ vstr s14, [sp, #292] @ 0x124 │ │ │ │ vstr s15, [sp, #296] @ 0x128 │ │ │ │ vstr s15, [sp, #320] @ 0x140 │ │ │ │ vstr s14, [sp, #316] @ 0x13c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 909a0 │ │ │ │ + beq.w 9021c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 574e4 │ │ │ │ - b.w 909a0 │ │ │ │ + b.w 9021c │ │ │ │ add r3, sp, #300 @ 0x12c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 62524 │ │ │ │ vldr s15, [sp, #304] @ 0x130 │ │ │ │ vldr s11, [r5, #20] │ │ │ │ vldr s13, [r5, #16] │ │ │ │ vldr s12, [sp, #300] @ 0x12c │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s11, s12 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ - b.w 9095e │ │ │ │ - ble.n 9123c │ │ │ │ + b.w 901da │ │ │ │ + ble.n 90ab8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r5, lr │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp lr, r3 │ │ │ │ - blt.w 91460 │ │ │ │ + blt.w 90cdc │ │ │ │ adds r0, r1, #1 │ │ │ │ - b.w 908ce │ │ │ │ + b.w 9014a │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add.w sl, sp, #316 @ 0x13c │ │ │ │ subs r3, #8 │ │ │ │ ldr.w fp, [sp, #232] @ 0xe8 │ │ │ │ add r2, r3 │ │ │ │ @@ -65192,29 +64510,29 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add.w r8, r3, #8 │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ subs r3, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #752] @ (9155c ) │ │ │ │ + ldr r3, [pc, #752] @ (90dd8 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ mov.w r9, r2, lsl #1 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #216] @ 0xd8 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r1 │ │ │ │ - vldr s16, [pc, #724] @ 91554 │ │ │ │ + vldr s16, [pc, #724] @ 90dd0 │ │ │ │ add.w r3, r3, r2, lsl #4 │ │ │ │ subs r2, r3, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ - b.n 9138a │ │ │ │ + b.n 90c06 │ │ │ │ add r3, r9 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r3, sp, #300 @ 0x12c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 62524 │ │ │ │ @@ -65248,15 +64566,15 @@ │ │ │ │ vdivne.f32 s15, s14, s0 │ │ │ │ vdivne.f32 s14, s13, s0 │ │ │ │ vstrne s15, [sp, #292] @ 0x124 │ │ │ │ vstrne s14, [sp, #296] @ 0x128 │ │ │ │ vstr s14, [sp, #320] @ 0x140 │ │ │ │ vstr s15, [sp, #316] @ 0x13c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 91452 │ │ │ │ + bne.w 90cce │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r3, #1 │ │ │ │ add r3, r9 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -65285,15 +64603,15 @@ │ │ │ │ add.w r8, r8, #8 │ │ │ │ add r3, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w 9017e │ │ │ │ + blt.w 8f9fa │ │ │ │ mov r0, sl │ │ │ │ blx 65ce8 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ @@ -65313,75 +64631,75 @@ │ │ │ │ vstrne s15, [sp, #292] @ 0x124 │ │ │ │ vstrne s14, [sp, #296] @ 0x128 │ │ │ │ vstr s14, [sp, #320] @ 0x140 │ │ │ │ vstr s15, [sp, #316] @ 0x13c │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 913fe │ │ │ │ + ble.n 90c7a │ │ │ │ add r0, sp, #292 @ 0x124 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ blx 62524 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ add.w r2, r2, r4, lsl #3 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ cmp r3, r4 │ │ │ │ - ble.n 91368 │ │ │ │ + ble.n 90be4 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9128c │ │ │ │ + bne.w 90b08 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - cbnz r3, 91422 │ │ │ │ + cbnz r3, 90c9e │ │ │ │ vstr s16, [fp] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r3, [sp, #316] @ 0x13c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #320] @ 0x140 │ │ │ │ - b.n 91368 │ │ │ │ + b.n 90be4 │ │ │ │ add r3, sp, #300 @ 0x12c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ vldr s11, [sp, #304] @ 0x130 │ │ │ │ vldr s13, [sp, #300] @ 0x12c │ │ │ │ vldr s15, [r3, #20] │ │ │ │ vldr s12, [r3, #16] │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ - b.n 912c4 │ │ │ │ + b.n 90b40 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, sl │ │ │ │ blx 574e4 │ │ │ │ - b.n 9131e │ │ │ │ + b.n 90b9a │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mla r4, lr, r6, r6 │ │ │ │ add.w r3, r4, r1 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #332] @ 0x14c │ │ │ │ str r3, [sp, #336] @ 0x150 │ │ │ │ - ble.w 9123c │ │ │ │ + ble.w 90ab8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ subs r4, r4, r6 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add.w fp, sp, #324 @ 0x144 │ │ │ │ adds r3, r5, r3 │ │ │ │ add r6, sp, #340 @ 0x154 │ │ │ │ add.w sl, sp, #272 @ 0x110 │ │ │ │ @@ -65407,15 +64725,15 @@ │ │ │ │ add.w r0, r3, #1 │ │ │ │ add.w r3, r4, r0 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r2, [sp, #328] @ 0x148 │ │ │ │ str r2, [r3, #4] │ │ │ │ - beq.n 91560 │ │ │ │ + beq.n 90ddc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ vldr s15, [sp, #312] @ 0x138 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -65439,30 +64757,30 @@ │ │ │ │ vstr s10, [r3] │ │ │ │ vstr s14, [r3, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ vstr s10, [sp, #292] @ 0x124 │ │ │ │ vstr s14, [sp, #296] @ 0x128 │ │ │ │ vstr s15, [sp, #336] @ 0x150 │ │ │ │ vstr s12, [sp, #332] @ 0x14c │ │ │ │ - cbnz r3, 91568 │ │ │ │ + cbnz r3, 90de4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ subs r5, #1 │ │ │ │ sub.w r9, r9, #8 │ │ │ │ subs r4, r4, r3 │ │ │ │ - b.n 914a0 │ │ │ │ + b.n 90d1c │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 915d2 │ │ │ │ + cbnz r2, 90e2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add sp, #144 @ 0x90 │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 908ce │ │ │ │ + beq.w 9014a │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd sl, r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -65478,20 +64796,20 @@ │ │ │ │ blx 5a198 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sub.w r9, r9, #8 │ │ │ │ subs r5, #1 │ │ │ │ sub.w r4, r4, r3 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bne.w 914a0 │ │ │ │ + bne.w 90d1c │ │ │ │ adds r0, #1 │ │ │ │ - b.w 908ce │ │ │ │ + b.w 9014a │ │ │ │ movs r0, #1 │ │ │ │ - b.w 908ce │ │ │ │ - ldr r3, [pc, #308] @ (916e8 ) │ │ │ │ + b.w 9014a │ │ │ │ + ldr r3, [pc, #308] @ (90f64 ) │ │ │ │ add.w fp, sp, #324 @ 0x144 │ │ │ │ ldr r1, [sp, #236] @ 0xec │ │ │ │ movs r7, #1 │ │ │ │ add r3, pc │ │ │ │ str.w fp, [sp, #48] @ 0x30 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -65508,28 +64826,28 @@ │ │ │ │ adds r3, r4, r2 │ │ │ │ add r1, sp, #292 @ 0x124 │ │ │ │ mov r5, r3 │ │ │ │ add.w sl, sp, #272 @ 0x110 │ │ │ │ mov r9, r3 │ │ │ │ mov fp, r2 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - b.n 9160c │ │ │ │ + b.n 90e88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r7, #1 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r5, fp │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r4, r9 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ cmp r3, r7 │ │ │ │ - blt.w 908c8 │ │ │ │ + blt.w 90144 │ │ │ │ add r9, fp │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #16 │ │ │ │ mov r3, r6 │ │ │ │ add.w r0, r4, #8 │ │ │ │ @@ -65537,15 +64855,15 @@ │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ str r3, [r4, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - ble.n 91680 │ │ │ │ + ble.n 90efc │ │ │ │ vldr s10, [r5, #12] │ │ │ │ vldr s15, [sp, #344] @ 0x158 │ │ │ │ vldr s12, [r5, #8] │ │ │ │ vldr s11, [sp, #340] @ 0x154 │ │ │ │ vmul.f32 s13, s15, s10 │ │ │ │ vldr s14, [sp, #272] @ 0x110 │ │ │ │ vmul.f32 s15, s12, s15 │ │ │ │ @@ -65574,369 +64892,57 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 5a198 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 915ee │ │ │ │ + ble.n 90e6a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r7, #1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ adds r3, #8 │ │ │ │ strd sl, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 5a198 │ │ │ │ - b.n 915f6 │ │ │ │ + b.n 90e72 │ │ │ │ mvn.w r2, #13 │ │ │ │ movs r3, #14 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.w 90170 │ │ │ │ + b.w 8f9ec │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.w 9020e │ │ │ │ + b.w 8fa8a │ │ │ │ negs r3, r3 │ │ │ │ - b.w 90170 │ │ │ │ + b.w 8f9ec │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ - b.w 9011c │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -000916ec : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #720] @ (919d4 ) │ │ │ │ - sub sp, #132 @ 0x84 │ │ │ │ - ldr r4, [pc, #720] @ (919d8 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r2, [sp, #188] @ 0xbc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #124] @ 0x7c │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - mov r4, r1 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldrb r3, [r0, #0] │ │ │ │ - str r2, [sp, #32] │ │ │ │ - cmp r3, #49 @ 0x31 │ │ │ │ - bne.w 91958 │ │ │ │ - mov.w fp, #1 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 91984 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n 91784 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #644] @ (919dc ) │ │ │ │ - add r1, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #636] @ (919e0 ) │ │ │ │ - ldr r3, [pc, #624] @ (919d8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 919c6 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #132 @ 0x84 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - vldr s16, [pc, #584] @ 919d0 │ │ │ │ - vldr s15, [r2] │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 91994 │ │ │ │ - ldr.w sl, [r7] │ │ │ │ - cmp.w sl, #0 │ │ │ │ - bne.w 919ca │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - vstr s16, [r2] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9198c │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 91762 │ │ │ │ - ldr r0, [pc, #544] @ (919e4 ) │ │ │ │ - sub.w r9, r5, #8 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add r0, pc │ │ │ │ - subs r3, #4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 57478 │ │ │ │ - ldr r3, [pc, #528] @ (919e8 ) │ │ │ │ - str.w sl, [sp, #96] @ 0x60 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #520] @ (919ec ) │ │ │ │ - ldr.w sl, [pc, #520] @ 919f0 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #516] @ (919f4 ) │ │ │ │ - add sl, pc │ │ │ │ - vstr s16, [sp, #104] @ 0x68 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - movs r3, #78 @ 0x4e │ │ │ │ - strb.w r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - blx 660b8 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9199c │ │ │ │ - cmp r3, fp │ │ │ │ - str r7, [sp, #24] │ │ │ │ - beq.n 9190a │ │ │ │ - strd r6, r5, [sp, #8] │ │ │ │ - mov r1, sl │ │ │ │ - strd r4, r8, [sp] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #2 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 62840 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - mov r1, sl │ │ │ │ - ldr r0, [pc, #408] @ (919f8 ) │ │ │ │ - str r2, [sp, #20] │ │ │ │ - add r2, sp, #88 @ 0x58 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - strd r6, r5, [sp, #8] │ │ │ │ - strd r4, r8, [sp] │ │ │ │ - blx 62840 │ │ │ │ - vldr s15, [sp, #88] @ 0x58 │ │ │ │ - vldr s13, [sp, #92] @ 0x5c │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - movs r3, #89 @ 0x59 │ │ │ │ - strb.w r3, [sp, #120] @ 0x78 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vcmp.f32 s15, s14 │ │ │ │ - vstr s15, [sp, #100] @ 0x64 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 9180a │ │ │ │ - ldr r2, [pc, #348] @ (919fc ) │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - add r2, pc │ │ │ │ - blx 66e34 │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - add.w r0, r9, r0, lsl #3 │ │ │ │ - vldr s16, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #100] @ 0x64 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s17 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 91762 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 91762 │ │ │ │ - ldr r3, [pc, #260] @ (91a00 ) │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, pc │ │ │ │ - blx 5cf1c │ │ │ │ - b.n 9180a │ │ │ │ - ldr r1, [pc, #248] @ (91a04 ) │ │ │ │ - ldr r2, [pc, #248] @ (91a08 ) │ │ │ │ - ldr r0, [pc, #252] @ (91a0c ) │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ - strd r6, r5, [sp, #8] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ - strd r4, r8, [sp] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - blx 62840 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - strd r6, r5, [sp, #8] │ │ │ │ - strd r4, r8, [sp] │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - adds r2, #1 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - add.w r2, r0, r2, lsl #2 │ │ │ │ - ldr r0, [pc, #196] @ (91a10 ) │ │ │ │ - str r2, [sp, #20] │ │ │ │ - add r2, sp, #92 @ 0x5c │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [pc, #192] @ (91a14 ) │ │ │ │ - add r2, pc │ │ │ │ - b.n 91874 │ │ │ │ - ldr r1, [pc, #188] @ (91a18 ) │ │ │ │ - mov r9, r0 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 91734 │ │ │ │ - ldr r1, [pc, #176] @ (91a1c ) │ │ │ │ - mov r0, r9 │ │ │ │ - mov.w fp, #2 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 91738 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 91754 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 91754 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 91762 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 91754 │ │ │ │ - vldr s15, [sp, #104] @ 0x68 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 91762 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - vdiv.f32 s13, s12, s15 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n 91762 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - rsb r3, sl, #0 │ │ │ │ - b.n 91756 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r2, [pc, #32] @ (919f8 ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #680] @ (91c8c ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - str r2, [r2, #120] @ 0x78 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r1, sp, #1016 @ 0x3f8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + b.w 8f998 │ │ │ │ + push {r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r5, #100] @ 0x64 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r0, [r7, #96] @ 0x60 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r0, [r4, #16] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r0, [r4, #92] @ 0x5c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ │ │ │ │ -00091a20 : │ │ │ │ +00090f68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ - ldr r4, [pc, #708] @ (91cfc ) │ │ │ │ + ldr r4, [pc, #708] @ (91244 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w ip, [r3] │ │ │ │ add r4, pc │ │ │ │ mov lr, r2 │ │ │ │ str r0, [sp, #32] │ │ │ │ movs r2, #0 │ │ │ │ - ldr r0, [pc, #696] @ (91d00 ) │ │ │ │ + ldr r0, [pc, #696] @ (91248 ) │ │ │ │ mov fp, r1 │ │ │ │ add.w r1, ip, #1 │ │ │ │ ldr r6, [sp, #176] @ 0xb0 │ │ │ │ ldrd sl, r9, [sp, #180] @ 0xb4 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r4, [sp, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -65947,52 +64953,52 @@ │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ sub.w r2, lr, r2 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldrd r7, r5, [sp, #188] @ 0xbc │ │ │ │ cmp r0, #0 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - blt.w 91ee2 │ │ │ │ + blt.w 9142a │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 91c74 │ │ │ │ + blt.w 911bc │ │ │ │ cmp r0, #1 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r8, r0 │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ cmp r5, r8 │ │ │ │ - blt.w 91eea │ │ │ │ + blt.w 91432 │ │ │ │ cmp r0, r2 │ │ │ │ - blt.w 91caa │ │ │ │ + blt.w 911f2 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 91c88 │ │ │ │ + beq.w 911d0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ sub.w r4, lr, #8 │ │ │ │ strd r9, sl, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ sub.w r8, r2, #8 │ │ │ │ - ldr r2, [pc, #588] @ (91d04 ) │ │ │ │ + ldr r2, [pc, #588] @ (9124c ) │ │ │ │ add r8, r4 │ │ │ │ mov sl, ip │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #584] @ (91d08 ) │ │ │ │ + ldr r2, [pc, #584] @ (91250 ) │ │ │ │ mov r9, r6 │ │ │ │ - vldr s16, [pc, #564] @ 91cf8 │ │ │ │ + vldr s16, [pc, #564] @ 91240 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ add r2, sp, #116 @ 0x74 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ str r2, [sp, #28] │ │ │ │ - b.n 91b10 │ │ │ │ + b.n 91058 │ │ │ │ ldr.w r3, [r9, #-4] │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ adds r7, #8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r4, r3 │ │ │ │ @@ -66004,15 +65010,15 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ adds r2, #8 │ │ │ │ vstr s16, [r7, #-8] │ │ │ │ vstr s16, [r7, #-4] │ │ │ │ cmp r6, r3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bgt.w 91c88 │ │ │ │ + bgt.w 911d0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r5, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ adds r6, r5, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ cmp r6, r0 │ │ │ │ @@ -66036,15 +65042,15 @@ │ │ │ │ blx 668cc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str.w r3, [r9], #4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ vstr s16, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ vstr s17, [r4, #8] │ │ │ │ - ble.n 91ada │ │ │ │ + ble.n 91022 │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -66072,15 +65078,15 @@ │ │ │ │ blx 5b480 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr.w r2, [r9, #-4] │ │ │ │ cmp r5, r3 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r2, [r4, #8] │ │ │ │ vstr s16, [r4, #12] │ │ │ │ - bge.n 91ae2 │ │ │ │ + bge.n 9102a │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ subs r3, r3, r5 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ blx 62578 │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -66111,15 +65117,15 @@ │ │ │ │ vstr s17, [r8, #8] │ │ │ │ vstr s16, [r8, #12] │ │ │ │ strd r3, r7, [sp] │ │ │ │ adds r7, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #16] │ │ │ │ - ldr r0, [pc, #244] @ (91d0c ) │ │ │ │ + ldr r0, [pc, #244] @ (91254 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -66148,88 +65154,88 @@ │ │ │ │ str.w r3, [r8, #8] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vstr s16, [r8, #12] │ │ │ │ add r8, r2 │ │ │ │ cmp r6, r3 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - ble.w 91b0a │ │ │ │ - b.n 91c88 │ │ │ │ + ble.w 91052 │ │ │ │ + b.n 911d0 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #148] @ (91d10 ) │ │ │ │ + ldr r0, [pc, #148] @ (91258 ) │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ str r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #136] @ (91d14 ) │ │ │ │ - ldr r3, [pc, #116] @ (91d00 ) │ │ │ │ + ldr r2, [pc, #136] @ (9125c ) │ │ │ │ + ldr r3, [pc, #116] @ (91248 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 91ef2 │ │ │ │ + bne.w 9143a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 91c88 │ │ │ │ + beq.n 911d0 │ │ │ │ sub.w r0, r7, #8 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #96] @ (91d18 ) │ │ │ │ + ldr r0, [pc, #96] @ (91260 ) │ │ │ │ sub.w r4, lr, #8 │ │ │ │ str.w sl, [sp, #56] @ 0x38 │ │ │ │ mov r8, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r0, [pc, #84] @ (91d1c ) │ │ │ │ + ldr r0, [pc, #84] @ (91264 ) │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov sl, r9 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r2 │ │ │ │ - vldr s16, [pc, #32] @ 91cf8 │ │ │ │ + vldr s16, [pc, #32] @ 91240 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ str.w ip, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #100 @ 0x64 │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #28] │ │ │ │ - b.n 91d86 │ │ │ │ + b.n 912ce │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, sl │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #936 @ (adr r7, 920b0 ) │ │ │ │ + uxth r2, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r6, r4] │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add ip, r0 │ │ │ │ + ldr r7, [pc, #240] @ (91350 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #856 @ (adr r5, 92078 ) │ │ │ │ + sub sp, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ @@ -66239,15 +65245,15 @@ │ │ │ │ strd r3, r5, [sp, #100] @ 0x64 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vstr s16, [r4, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r5 │ │ │ │ - bgt.n 91e20 │ │ │ │ + bgt.n 91368 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w sl, sl, #8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -66262,15 +65268,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r7, r3 │ │ │ │ - bgt.n 91c88 │ │ │ │ + bgt.n 911d0 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r5, r7 │ │ │ │ add.w r9, r4, #8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ subs r3, r3, r5 │ │ │ │ @@ -66307,15 +65313,15 @@ │ │ │ │ str.w r3, [r6], #4 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vstr s16, [r4, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r5 │ │ │ │ - ble.n 91d20 │ │ │ │ + ble.n 91268 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ subs r3, r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -66328,15 +65334,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ add.w r3, r8, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ blx 5b480 │ │ │ │ - b.n 91d20 │ │ │ │ + b.n 91268 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, r5, #2 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add.w r9, sp, #108 @ 0x6c │ │ │ │ cmp r3, r1 │ │ │ │ ite le │ │ │ │ addle r2, r2, r3 │ │ │ │ @@ -66373,15 +65379,15 @@ │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #100] @ (91ef8 ) │ │ │ │ + ldr r0, [pc, #100] @ (91440 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #16 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ @@ -66405,25 +65411,1023 @@ │ │ │ │ ldr.w r3, [r1], #4 │ │ │ │ str.w r3, [r8, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vstr s16, [r8, #20] │ │ │ │ add r8, r2 │ │ │ │ cmp r3, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bge.w 91d80 │ │ │ │ - b.n 91c88 │ │ │ │ + bge.w 912c8 │ │ │ │ + b.n 911d0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 91c7a │ │ │ │ + b.n 911c2 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 91c7a │ │ │ │ + b.n 911c2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r4, #24] │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +00091444 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d13} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ + ldr.w r4, [pc, #1704] @ 91b04 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr.w r3, [pc, #1704] @ 91b08 │ │ │ │ + sub sp, #116 @ 0x74 │ │ │ │ + add r4, pc │ │ │ │ + mov r6, r0 │ │ │ │ + ldr.w fp, [r9] │ │ │ │ + ldr.w r8, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr.w r1, [pc, #1672] @ 91b0c │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldrd r7, r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 9153e │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n 91536 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 914cc │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr.w r0, [pc, #1616] @ 91b10 │ │ │ │ + add r1, sp, #84 @ 0x54 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + b.n 914e4 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 91bc4 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ + cbnz r0, 9150a │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + str r0, [r3, #0] │ │ │ │ + ldr.w r2, [pc, #1580] @ 91b14 │ │ │ │ + ldr.w r3, [pc, #1564] @ 91b08 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 91bc0 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #116 @ 0x74 │ │ │ │ + vpop {d8-d13} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r1, [pc, #1548] @ 91b18 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, 91576 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n 914da │ │ │ │ + mov r3, r5 │ │ │ │ + add.w r2, r5, r2, lsl #2 │ │ │ │ + mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ + str.w r1, [r3], #4 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne.n 9152c │ │ │ │ + b.n 914da │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 914b8 │ │ │ │ + ldr.w r1, [pc, #1500] @ 91b1c │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 9149a │ │ │ │ + ldr.w r1, [pc, #1488] @ 91b20 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 9149a │ │ │ │ + ldr.w r1, [pc, #1476] @ 91b24 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 9149a │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 914b8 │ │ │ │ + ldr.w r1, [pc, #1456] @ 91b28 │ │ │ │ + add.w r3, fp, #1 │ │ │ │ + mov r0, r6 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + add r1, pc │ │ │ │ + subs r4, r4, r3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + str r4, [sp, #28] │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 916b2 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr.w r2, [pc, #1428] @ 91b2c │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + subs r2, r5, #4 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + sub.w r2, r3, #8 │ │ │ │ + strd r7, r6, [sp, #48] @ 0x30 │ │ │ │ + movs r3, #1 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r7, r4 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ + mov r5, r2 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + mov r3, r0 │ │ │ │ + str.w r8, [sp, #60] @ 0x3c │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 91b9c │ │ │ │ + mov r4, r7 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, r5 │ │ │ │ + add.w r2, r3, fp │ │ │ │ + str r4, [sp, #20] │ │ │ │ + add.w r9, r4, r2, lsl #3 │ │ │ │ + mov r4, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ble.w 91b62 │ │ │ │ + add.w r5, r4, fp │ │ │ │ + mov r9, r8 │ │ │ │ + movs r6, #1 │ │ │ │ + cmp r6, r4 │ │ │ │ + beq.n 91610 │ │ │ │ + vldr s15, [r9] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 9169e │ │ │ │ + mov r0, r9 │ │ │ │ + blx 65794 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 9169e │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + adds r6, #1 │ │ │ │ + add r9, r7 │ │ │ │ + add r5, fp │ │ │ │ + cmp r6, r3 │ │ │ │ + ble.n 915ea │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + mov r5, r4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vmov s15, r5 │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + cmp r5, r6 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + add.w r3, r3, r6, lsl #2 │ │ │ │ + vstr s15, [r3] │ │ │ │ + beq.n 916f4 │ │ │ │ + mov r3, r7 │ │ │ │ + mul.w r2, fp, r6 │ │ │ │ + mov r7, r4 │ │ │ │ + mov r9, sl │ │ │ │ + mov r4, r5 │ │ │ │ + mov.w sl, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mul.w r1, fp, r4 │ │ │ │ + adds r3, r2, #1 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 58120 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str.w r9, [sp] │ │ │ │ + mul.w r1, fp, r0 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + adds r3, r1, r6 │ │ │ │ + add r1, r4 │ │ │ │ + subs r2, r2, r0 │ │ │ │ + add r0, sp, #84 @ 0x54 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + mov r2, r9 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + cmp.w sl, #2 │ │ │ │ + beq.n 91728 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w 91ba0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + b.n 915c0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + sub.w r8, r8, #8 │ │ │ │ + subs r4, #1 │ │ │ │ + bne.n 915da │ │ │ │ + mov r5, r7 │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + mov r9, sl │ │ │ │ + b.n 9172c │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + mov.w sl, #1 │ │ │ │ + cmp sl, r0 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + bgt.n 916d8 │ │ │ │ + add.w r3, sl, #1073741824 @ 0x40000000 │ │ │ │ + add.w r0, r5, r0, lsl #2 │ │ │ │ + subs r3, #1 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + add.w r3, r5, r3, lsl #2 │ │ │ │ + str.w r2, [r3], #4 │ │ │ │ + cmp r0, r3 │ │ │ │ + bne.n 916d0 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + ldr.w r4, [pc, #1104] @ 91b30 │ │ │ │ + mov r0, r6 │ │ │ │ + add r4, pc │ │ │ │ + mov r1, r4 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 917a8 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b.n 914de │ │ │ │ + cmp r5, #1 │ │ │ │ + beq.w 91ba8 │ │ │ │ + subs r3, r5, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + b.n 915cc │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + mov r4, r5 │ │ │ │ + vmov s15, r4 │ │ │ │ + cmp r6, r4 │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + add.w r3, r3, r6, lsl #2 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov.w sl, #2 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + vstr s15, [r3] │ │ │ │ + it eq │ │ │ │ + ldreq r3, [sp, #104] @ 0x68 │ │ │ │ + bne.n 91648 │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + adds r6, #1 │ │ │ │ + cmp r6, r3 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + bgt.w 91bb0 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + mul.w r2, r6, fp │ │ │ │ + mov r4, r6 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + mla r8, r6, r1, r7 │ │ │ │ + mls r1, r6, r5, r8 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + cmp r4, r3 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + bgt.n 91700 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + mov sl, r4 │ │ │ │ + add.w r8, r2, r6, lsl #3 │ │ │ │ + cmp sl, r5 │ │ │ │ + beq.n 91780 │ │ │ │ + vldr s15, [r8] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 9178e │ │ │ │ + mov r0, r8 │ │ │ │ + blx 65794 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 9178e │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + cmp sl, r3 │ │ │ │ + ble.n 9175c │ │ │ │ + b.n 91700 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + adds r5, #1 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add r6, fp │ │ │ │ + cmp r0, r5 │ │ │ │ + bge.n 9174e │ │ │ │ + ldrd r7, r6, [sp, #48] @ 0x30 │ │ │ │ + mov sl, r4 │ │ │ │ + ldrd r5, r8, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r3 │ │ │ │ + b.n 916b8 │ │ │ │ + ldr r0, [pc, #904] @ (91b34 ) │ │ │ │ + mul.w r6, fp, sl │ │ │ │ + vldr s20, [pc, #848] @ 91b00 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + add.w r3, sl, #1073741824 @ 0x40000000 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + vdiv.f32 s25, s16, s0 │ │ │ │ + subs r3, #1 │ │ │ │ + ldr r1, [pc, #868] @ (91b38 ) │ │ │ │ + add.w ip, r5, r3, lsl #2 │ │ │ │ + add.w r3, r6, sl │ │ │ │ + add r1, pc │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #852] @ (91b3c ) │ │ │ │ + mov lr, r3 │ │ │ │ + mov r3, ip │ │ │ │ + mov ip, r6 │ │ │ │ + add r1, pc │ │ │ │ + add.w r2, r2, sl, lsl #3 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + str.w fp, [sp, #24] │ │ │ │ + str.w r9, [sp, #20] │ │ │ │ + str r7, [sp, #76] @ 0x4c │ │ │ │ + str.w r8, [sp, #60] @ 0x3c │ │ │ │ + vdiv.f32 s21, s15, s25 │ │ │ │ + vadd.f32 s19, s25, s25 │ │ │ │ + vdiv.f32 s18, s15, s19 │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r4, sl │ │ │ │ + str r4, [sp, #84] @ 0x54 │ │ │ │ + blt.w 91b96 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r9, r3 │ │ │ │ + mov r8, ip │ │ │ │ + mov r5, lr │ │ │ │ + adds r2, #8 │ │ │ │ + mov r6, sl │ │ │ │ + add.w fp, sp, #88 @ 0x58 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + strd ip, r3, [sp, #64] @ 0x40 │ │ │ │ + str.w lr, [sp, #72] @ 0x48 │ │ │ │ + b.n 91858 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r6, #1 │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ + adds r5, #8 │ │ │ │ + add r8, r3 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + add.w r9, r9, #4 │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r3, r6 │ │ │ │ + blt.w 91b86 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + sub.w r4, r4, sl │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + adds r4, #1 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ + mov.w r4, r8, lsl #3 │ │ │ │ + adds r1, r4, r3 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r0, fp │ │ │ │ + blx 5e904 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, fp │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + adds r3, #1 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 5e904 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + add r4, r3 │ │ │ │ + mov r1, r4 │ │ │ │ + blx 66e34 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + add r0, r8 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, fp │ │ │ │ + vmov.f64 d11, d0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 66e34 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add r0, sl │ │ │ │ + subs r0, #1 │ │ │ │ + mla r0, r3, r0, r6 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #1 │ │ │ │ + movne r3, #0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it eq │ │ │ │ + orreq.w r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 91840 │ │ │ │ + vmov.f32 s24, #96 @ 0x3f000000 0.5 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vcvt.f32.f64 s22, d11 │ │ │ │ + vadd.f32 s26, s16, s17 │ │ │ │ + vmul.f32 s14, s17, s24 │ │ │ │ + vcvt.f32.f64 s23, d0 │ │ │ │ + add r7, sp, #92 @ 0x5c │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vstr s14, [sp, #100] @ 0x64 │ │ │ │ + b.n 91996 │ │ │ │ + vcmpe.f32 s22, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s13, s22 │ │ │ │ + vcmpe.f32 s13, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n 919c4 │ │ │ │ + vcmpe.f32 s23, s12 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s12, s23 │ │ │ │ + vcmpe.f32 s12, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.n 919c4 │ │ │ │ + vadd.f32 s15, s16, s15 │ │ │ │ + mov r0, r7 │ │ │ │ + vadd.f32 s15, s15, s22 │ │ │ │ + vadd.f32 s15, s15, s17 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + vadd.f32 s15, s15, s23 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 91ae2 │ │ │ │ + vldr s15, [sp, #96] @ 0x60 │ │ │ │ + vadd.f32 s16, s16, s16 │ │ │ │ + vldr s14, [sp, #100] @ 0x64 │ │ │ │ + vadd.f32 s22, s22, s22 │ │ │ │ + vmul.f32 s17, s17, s24 │ │ │ │ + vmul.f32 s23, s23, s24 │ │ │ │ + vadd.f32 s15, s15, s15 │ │ │ │ + vmul.f32 s14, s14, s24 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vstr s14, [sp, #100] @ 0x64 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s17, s14 │ │ │ │ + ite hi │ │ │ │ + vmovhi.f32 s13, s16 │ │ │ │ + vmovls.f32 s13, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s16, s14 │ │ │ │ + ite hi │ │ │ │ + vmovhi.f32 s12, s14 │ │ │ │ + vmovls.f32 s12, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.n 9191a │ │ │ │ + vmov.f32 s12, #96 @ 0x3f000000 0.5 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vmul.f32 s13, s16, s12 │ │ │ │ + vstr s13, [sp, #100] @ 0x64 │ │ │ │ + b.n 91a26 │ │ │ │ + vcmpe.f32 s17, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s11, s23 │ │ │ │ + vmovge.f32 s11, s17 │ │ │ │ + vcmpe.f32 s11, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n 91a50 │ │ │ │ + vcmpe.f32 s22, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s11, s22 │ │ │ │ + vmovge.f32 s11, s14 │ │ │ │ + vcmpe.f32 s11, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.n 91a50 │ │ │ │ + vmul.f32 s15, s15, s12 │ │ │ │ + vmul.f32 s16, s16, s12 │ │ │ │ + vmul.f32 s13, s13, s12 │ │ │ │ + vmul.f32 s22, s22, s12 │ │ │ │ + vadd.f32 s17, s17, s17 │ │ │ │ + vadd.f32 s23, s23, s23 │ │ │ │ + movs r3, #1 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s14, s16 │ │ │ │ + vmovge.f32 s14, s15 │ │ │ │ + vcmpe.f32 s13, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s13, s17 │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s14, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n 919d4 │ │ │ │ + vstr s14, [sp, #92] @ 0x5c │ │ │ │ + cbz r3, 91a5e │ │ │ │ + vstr s13, [sp, #100] @ 0x64 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vadd.f32 s0, s16, s17 │ │ │ │ + vmul.f32 s26, s26, s20 │ │ │ │ + vcmpe.f32 s0, s26 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w 91840 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n 91b44 │ │ │ │ + ble.n 91aa0 │ │ │ │ + vldr s13, [r9] │ │ │ │ + vcmpe.f32 s13, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 91aa0 │ │ │ │ + vdiv.f32 s14, s21, s15 │ │ │ │ + vcmpe.f32 s13, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w 91840 │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s14, [r9] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + vstr s15, [r9] │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vstr s13, [sp, #100] @ 0x64 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + blx 61414 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + b.n 91840 │ │ │ │ + ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ + mvn.w r3, #2 │ │ │ │ + ldr r0, [pc, #84] @ (91b40 ) │ │ │ │ + mov r1, fp │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r0, pc │ │ │ │ + movs r3, #3 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 6423c │ │ │ │ + b.n 914e4 │ │ │ │ + nop │ │ │ │ + adds r3, #51 @ 0x33 │ │ │ │ + subs r7, #115 @ 0x73 │ │ │ │ + ldr r4, [pc, #688] @ (91db8 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r4, [r1, #52] @ 0x34 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r4, [pc, #144] @ (91ba8 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r0, [r5, #84] @ 0x54 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r6, [r5, #76] @ 0x4c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r5, sp, #16 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r2, [r4, #56] @ 0x38 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r2, sp, #784 @ 0x310 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + vldr s13, [r9] │ │ │ │ + vcmpe.f32 s13, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n 91aa0 │ │ │ │ + vmul.f32 s13, s13, s15 │ │ │ │ + vcmpe.f32 s13, s25 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.n 91aa0 │ │ │ │ + b.n 91840 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + vmov s15, r4 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, sl │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + add.w r2, r2, r3, lsl #2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov.w sl, #1 │ │ │ │ + vstr s15, [r2] │ │ │ │ + mul.w r2, fp, r3 │ │ │ │ + b.n 91648 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldrd ip, r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w lr, [sp, #72] @ 0x48 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 91812 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b.n 914de │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + b.n 9172c │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b.n 914de │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b.n 914de │ │ │ │ + mov sl, r6 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + ldrd r7, r6, [sp, #48] @ 0x30 │ │ │ │ + ldrd r5, r8, [sp, #56] @ 0x38 │ │ │ │ + b.n 916dc │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 914bc │ │ │ │ + │ │ │ │ +00091bc8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ + ldr r5, [pc, #720] @ (91eb0 ) │ │ │ │ + sub sp, #132 @ 0x84 │ │ │ │ + ldr r4, [pc, #720] @ (91eb4 ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r2, [sp, #188] @ 0xbc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #124] @ 0x7c │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + mov r4, r1 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldrb r3, [r0, #0] │ │ │ │ + str r2, [sp, #32] │ │ │ │ + cmp r3, #49 @ 0x31 │ │ │ │ + bne.w 91e34 │ │ │ │ + mov.w fp, #1 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 91e60 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n 91c60 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + ldr r0, [pc, #644] @ (91eb8 ) │ │ │ │ + add r1, sp, #84 @ 0x54 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #636] @ (91ebc ) │ │ │ │ + ldr r3, [pc, #624] @ (91eb4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 91ea2 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #132 @ 0x84 │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + vldr s16, [pc, #584] @ 91eac │ │ │ │ + vldr s15, [r2] │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 91e70 │ │ │ │ + ldr.w sl, [r7] │ │ │ │ + cmp.w sl, #0 │ │ │ │ + bne.w 91ea6 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + vstr s16, [r2] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 91e68 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n 91c3e │ │ │ │ + ldr r0, [pc, #544] @ (91ec0 ) │ │ │ │ + sub.w r9, r5, #8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add r0, pc │ │ │ │ + subs r3, #4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 57478 │ │ │ │ + ldr r3, [pc, #528] @ (91ec4 ) │ │ │ │ + str.w sl, [sp, #96] @ 0x60 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [pc, #520] @ (91ec8 ) │ │ │ │ + ldr.w sl, [pc, #520] @ 91ecc │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [pc, #516] @ (91ed0 ) │ │ │ │ + add sl, pc │ │ │ │ + vstr s16, [sp, #104] @ 0x68 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ + strb.w r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + blx 660b8 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 91e78 │ │ │ │ + cmp r3, fp │ │ │ │ + str r7, [sp, #24] │ │ │ │ + beq.n 91de6 │ │ │ │ + strd r6, r5, [sp, #8] │ │ │ │ + mov r1, sl │ │ │ │ + strd r4, r8, [sp] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r2, r3, lsl #2 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #92 @ 0x5c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + blx 62840 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + mov r1, sl │ │ │ │ + ldr r0, [pc, #408] @ (91ed4 ) │ │ │ │ + str r2, [sp, #20] │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #24] │ │ │ │ + strd r6, r5, [sp, #8] │ │ │ │ + strd r4, r8, [sp] │ │ │ │ + blx 62840 │ │ │ │ + vldr s15, [sp, #88] @ 0x58 │ │ │ │ + vldr s13, [sp, #92] @ 0x5c │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + movs r3, #89 @ 0x59 │ │ │ │ + strb.w r3, [sp, #120] @ 0x78 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ + vstr s15, [sp, #100] @ 0x64 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n 91ce6 │ │ │ │ + ldr r2, [pc, #348] @ (91ed8 ) │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + add r2, pc │ │ │ │ + blx 66e34 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + vldr s16, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sp, #100] @ 0x64 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmul.f32 s16, s16, s17 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 91c3e │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 91c3e │ │ │ │ + ldr r3, [pc, #260] @ (91edc ) │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + mov r0, r4 │ │ │ │ + add r3, pc │ │ │ │ + blx 5cf1c │ │ │ │ + b.n 91ce6 │ │ │ │ + ldr r1, [pc, #248] @ (91ee0 ) │ │ │ │ + ldr r2, [pc, #248] @ (91ee4 ) │ │ │ │ + ldr r0, [pc, #252] @ (91ee8 ) │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r0, pc │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ + strd r6, r5, [sp, #8] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ + strd r4, r8, [sp] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + blx 62840 │ │ │ │ + str r7, [sp, #24] │ │ │ │ + strd r6, r5, [sp, #8] │ │ │ │ + strd r4, r8, [sp] │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + adds r2, #1 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + add.w r2, r0, r2, lsl #2 │ │ │ │ + ldr r0, [pc, #196] @ (91eec ) │ │ │ │ + str r2, [sp, #20] │ │ │ │ + add r2, sp, #92 @ 0x5c │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [pc, #192] @ (91ef0 ) │ │ │ │ + add r2, pc │ │ │ │ + b.n 91d50 │ │ │ │ + ldr r1, [pc, #188] @ (91ef4 ) │ │ │ │ + mov r9, r0 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 91c10 │ │ │ │ + ldr r1, [pc, #176] @ (91ef8 ) │ │ │ │ + mov r0, r9 │ │ │ │ + mov.w fp, #2 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 91c14 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 91c30 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 91c30 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 91c3e │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 91c30 │ │ │ │ + vldr s15, [sp, #104] @ 0x68 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 91c3e │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n 91c3e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + rsb r3, sl, #0 │ │ │ │ + b.n 91c32 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r4, r5 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add lr, r9 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r0, [r5, #44] @ 0x2c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + add r5, pc, #152 @ (adr r5, 91f74 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r4, pc, #792 @ (adr r4, 921f8 ) │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + str r4, [r6, #20] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r0, [r6, #32] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r4, [r6, #32] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r4, [r0, #20] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r4, [r4, #16] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrb r4, [r7, r0] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r4, [r5, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00091efc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66813,27 +66817,27 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ rors r6, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #504 @ (adr r3, 924ec ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 924ec ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrh r0, [r4, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r3, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, pc, #488 @ (adr r2, 924e8 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 924e8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + ldrsh r2, [r1, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrsh r4, [r6, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsb r4, [r2, r4] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ subs r6, #90 @ 0x5a │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ add.w r4, r0, sl │ │ │ │ subs r3, r4, #1 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ @@ -66938,15 +66942,15 @@ │ │ │ │ ldr r7, [r5, #0] │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r6, r7 │ │ │ │ mul.w r3, r0, r1 │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 92434 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ subs r3, r4, r3 │ │ │ │ b.n 92008 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -66956,42 +66960,437 @@ │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ b.n 92008 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r4, r0] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrsb r0, [r5, r0] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0009244c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ + ldr.w r4, [pc, #1128] @ 928cc │ │ │ │ + mov r6, r0 │ │ │ │ + ldr.w r0, [pc, #1128] @ 928d0 │ │ │ │ + sub sp, #44 @ 0x2c │ │ │ │ + add r4, pc │ │ │ │ + mov sl, r1 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ + ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + mov.w r0, #0 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + str r1, [r0, #0] │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + ldrd r4, r0, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.w 9266c │ │ │ │ + ldr.w r5, [sl] │ │ │ │ + cmp r5, r1 │ │ │ │ + blt.w 92622 │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + cmp r0, #1 │ │ │ │ + mov r3, r0 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + blt.w 9278a │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 9265a │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.w 9265a │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr.w r0, [pc, #1032] @ 928d4 │ │ │ │ + adds r3, #1 │ │ │ │ + add r0, pc │ │ │ │ + sub.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + blx 57478 │ │ │ │ + ldr r5, [r6, #0] │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + cmp r5, #0 │ │ │ │ + vdiv.f32 s18, s15, s0 │ │ │ │ + ble.w 92882 │ │ │ │ + lsls r2, r5, #2 │ │ │ │ + movs r1, #0 │ │ │ │ + mov r0, r8 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + blx 5ae88 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ble.w 928aa │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ + mov.w fp, #1 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + mov r4, r5 │ │ │ │ + str.w r9, [sp, #28] │ │ │ │ + mov r5, fp │ │ │ │ + mov r9, r7 │ │ │ │ + cmp r4, #0 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + ble.n 92598 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + vmov.f32 s19, s16 │ │ │ │ + mov fp, r8 │ │ │ │ + mov.w sl, #1 │ │ │ │ + add.w r7, r3, r9, lsl #3 │ │ │ │ + vldr s16, [r7, #8] │ │ │ │ + adds r7, #8 │ │ │ │ + mov r0, r7 │ │ │ │ + vldmia fp!, {s17} │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s15, s16, s0 │ │ │ │ + vcmp.f32 s17, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s17 │ │ │ │ + cmp sl, r4 │ │ │ │ + vstr s15, [fp, #-4] │ │ │ │ + ble.n 92532 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + adds r5, #1 │ │ │ │ + vmov.f32 s16, s19 │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ + cmp r3, r5 │ │ │ │ + blt.w 9277e │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + add r9, r3 │ │ │ │ + bgt.n 92522 │ │ │ │ + mov fp, r5 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add.w r2, fp, #1 │ │ │ │ + mov r5, r4 │ │ │ │ + ldr.w sl, [sp, #12] │ │ │ │ + cmp r3, r2 │ │ │ │ + ldrd r4, r9, [sp, #24] │ │ │ │ + blt.w 92862 │ │ │ │ + cmp r5, #0 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + ble.w 92862 │ │ │ │ + lsls r2, r5, #2 │ │ │ │ + vmov.f32 s13, s18 │ │ │ │ + add.w r1, r8, r2 │ │ │ │ + vldr s14, [pc, #772] @ 928c8 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r8 │ │ │ │ + vldmia r2!, {s15} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s15, s13 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s13, s15 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne.n 925ca │ │ │ │ + vcmp.f32 s13, #0.0 │ │ │ │ + vstr s14, [r9] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + bne.n 92674 │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 9260e │ │ │ │ + adds r2, #1 │ │ │ │ + cmp r5, r2 │ │ │ │ + blt.w 9285c │ │ │ │ + vldmia r3!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 92606 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + b.n 92638 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + add r1, sp, #32 │ │ │ │ + ldr r0, [pc, #680] @ (928d8 ) │ │ │ │ + str r3, [sp, #32] │ │ │ │ + add r0, pc │ │ │ │ + str r2, [r4, #0] │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #672] @ (928dc ) │ │ │ │ + ldr r3, [pc, #660] @ (928d0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 928c4 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #44 @ 0x2c │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r2, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + str r3, [r1, #0] │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n 92638 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 92628 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s15, s16 │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s15, s18 │ │ │ │ + vdiv.f32 s12, s11, s15 │ │ │ │ + vstmia r3!, {s12} │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n 92674 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + vcmpe.f32 s16, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s14, s18 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s13, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s18 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ble.w 928ae │ │ │ │ + ldr.w fp, [sp, #16] │ │ │ │ + lsls r2, r3, #2 │ │ │ │ + movs r1, #0 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r0, fp │ │ │ │ + blx 5ae88 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ + movs r1, #1 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + mov r4, r0 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + mov sl, fp │ │ │ │ + mov r8, r1 │ │ │ │ + str.w fp, [sp, #24] │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.n 9276a │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + vmov.f32 s19, s16 │ │ │ │ + ldr.w fp, [sp, #12] │ │ │ │ + mov.w r9, #1 │ │ │ │ + vldr s17, [sl] │ │ │ │ + add.w r7, r3, r4, lsl #3 │ │ │ │ + vldr s16, [r7, #8] │ │ │ │ + adds r7, #8 │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vldmia fp!, {s15} │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmul.f32 s16, s16, s15 │ │ │ │ + vcmpe.f32 s16, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s16 │ │ │ │ + cmp r9, r5 │ │ │ │ + vstr s17, [sl] │ │ │ │ + ble.n 92712 │ │ │ │ + vmov.f32 s16, s19 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + add.w sl, sl, #4 │ │ │ │ + cmp r8, r3 │ │ │ │ + add r4, r2 │ │ │ │ + bgt.n 92792 │ │ │ │ + ldr r5, [r6, #0] │ │ │ │ + b.n 926f8 │ │ │ │ + mov r5, r4 │ │ │ │ + ldr.w sl, [sp, #12] │ │ │ │ + ldrd r4, r9, [sp, #24] │ │ │ │ + b.n 925b0 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 92628 │ │ │ │ + ldrd r4, sl, [sp, #24] │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + str r1, [sp, #32] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w 928ae │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + vmov.f32 s14, s18 │ │ │ │ + vldr s13, [pc, #284] @ 928c8 │ │ │ │ + add.w r2, r3, r1, lsl #2 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s13, s15 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s13, s15 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.n 927b0 │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + bne.n 92808 │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 927f0 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.w 92638 │ │ │ │ + vldmia r4!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 927e8 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 92638 │ │ │ │ + vldr s15, [r4] │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s15, s16 │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s15, s18 │ │ │ │ + vdiv.f32 s12, s11, s15 │ │ │ │ + vstmia r4!, {s12} │ │ │ │ + cmp r2, r4 │ │ │ │ + bne.n 92808 │ │ │ │ + vcmpe.f32 s14, s16 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s13, s18 │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s14, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s18, s13 │ │ │ │ + vdiv.f32 s15, s14, s18 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n 92638 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + b.n 926c8 │ │ │ │ + vldr s14, [pc, #100] @ 928c8 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + vcmp.f32 s18, s14 │ │ │ │ + vstr s14, [r9] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 928a4 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bgt.w 926d0 │ │ │ │ + b.n 92638 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.w 92508 │ │ │ │ + vldr s14, [pc, #56] @ 928c8 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + vcmp.f32 s18, s14 │ │ │ │ + vstr s14, [r9] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 92638 │ │ │ │ + vmov.f32 s13, s18 │ │ │ │ + b.n 926a4 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + b.n 925ba │ │ │ │ + vcmp.f32 s18, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 92638 │ │ │ │ + vmov.f32 s14, s18 │ │ │ │ + vldr s13, [pc, #8] @ 928c8 │ │ │ │ + b.n 92834 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + subs r4, #164 @ 0xa4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strb r2, [r4, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrh r0, [r0, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ + subs r2, #212 @ 0xd4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ │ │ │ │ -0009244c : │ │ │ │ +000928e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #65536 @ 0x10000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ cmp ip, lr │ │ │ │ - bne.n 92464 │ │ │ │ + bne.n 928f8 │ │ │ │ sub.w lr, lr, #4096 @ 0x1000 │ │ │ │ str.w r0, [lr, #2720] @ 0xaa0 │ │ │ │ sub.w sp, sp, #66560 @ 0x10400 │ │ │ │ mov lr, r2 │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ mov r9, r3 │ │ │ │ - ldr.w r3, [pc, #1584] @ 92ab4 │ │ │ │ + ldr.w r3, [pc, #1584] @ 92f48 │ │ │ │ add.w r5, sp, #66560 @ 0x10400 │ │ │ │ add.w r5, r5, #300 @ 0x12c │ │ │ │ mov r8, r1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r2, [pc, #1572] @ 92ab8 │ │ │ │ + ldr.w r2, [pc, #1572] @ 92f4c │ │ │ │ ldr.w r4, [r9] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add.w r2, sp, #66560 @ 0x10400 │ │ │ │ add.w r2, r2, #360 @ 0x168 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r5, #0] │ │ │ │ @@ -67015,90 +67414,90 @@ │ │ │ │ ldr r2, [r7, #0] │ │ │ │ str r6, [sp, #156] @ 0x9c │ │ │ │ str r3, [r6, #0] │ │ │ │ str.w r9, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 92566 │ │ │ │ + blt.n 929fa │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n 9251c │ │ │ │ + blt.n 929b0 │ │ │ │ ldr.w r6, [lr] │ │ │ │ cmp r6, #0 │ │ │ │ - blt.w 9263a │ │ │ │ + blt.w 92ace │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 9256e │ │ │ │ + blt.n 92a02 │ │ │ │ adds r1, r4, r1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ add r6, r1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r6, r1 │ │ │ │ - blt.n 92576 │ │ │ │ + blt.n 92a0a │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 92522 │ │ │ │ + b.n 929b6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ ldr r4, [sp, #156] @ 0x9c │ │ │ │ add r1, sp, #244 @ 0xf4 │ │ │ │ - ldr.w r0, [pc, #1428] @ 92abc │ │ │ │ + ldr.w r0, [pc, #1428] @ 92f50 │ │ │ │ str r3, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1416] @ 92ac0 │ │ │ │ + ldr.w r2, [pc, #1416] @ 92f54 │ │ │ │ add.w r1, sp, #66560 @ 0x10400 │ │ │ │ - ldr.w r3, [pc, #1396] @ 92ab4 │ │ │ │ + ldr.w r3, [pc, #1396] @ 92f48 │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 93310 │ │ │ │ + bne.w 937a4 │ │ │ │ movs r0, #0 │ │ │ │ add.w sp, sp, #66560 @ 0x10400 │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 92522 │ │ │ │ + b.n 929b6 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 92522 │ │ │ │ + b.n 929b6 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 92534 │ │ │ │ + beq.n 929c8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 92534 │ │ │ │ - ldr.w r2, [pc, #1348] @ 92ac4 │ │ │ │ + beq.n 929c8 │ │ │ │ + ldr.w r2, [pc, #1348] @ 92f58 │ │ │ │ mov r4, lr │ │ │ │ - ldr.w r1, [pc, #1344] @ 92ac8 │ │ │ │ - ldr.w r0, [pc, #1344] @ 92acc │ │ │ │ + ldr.w r1, [pc, #1344] @ 92f5c │ │ │ │ + ldr.w r0, [pc, #1344] @ 92f60 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ strd lr, r9, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ cmp r0, #1 │ │ │ │ - ble.n 9261e │ │ │ │ + ble.n 92ab2 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r1, r0 │ │ │ │ it ge │ │ │ │ movge r1, #64 @ 0x40 │ │ │ │ cmp r3, r1 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ - blt.n 9261e │ │ │ │ + blt.n 92ab2 │ │ │ │ add.w sl, sp, #1328 @ 0x530 │ │ │ │ add r4, sp, #820 @ 0x334 │ │ │ │ subw r2, sl, #1084 @ 0x43c │ │ │ │ adds r6, r1, #1 │ │ │ │ movs r7, #0 │ │ │ │ add r0, sp, #304 @ 0x130 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ @@ -67107,19 +67506,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r0, #1 │ │ │ │ str r7, [r1, #0] │ │ │ │ str r7, [r1, #4] │ │ │ │ cmp r0, r2 │ │ │ │ add.w r1, r1, #8 │ │ │ │ - blt.n 925ce │ │ │ │ + blt.n 92a62 │ │ │ │ adds r2, #1 │ │ │ │ add.w r4, r4, #520 @ 0x208 │ │ │ │ cmp r6, r2 │ │ │ │ - bne.n 925ca │ │ │ │ + bne.n 92a5e │ │ │ │ add.w r2, sp, #33536 @ 0x8300 │ │ │ │ ldr.w ip, [sp, #180] @ 0xb4 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r6, #65 @ 0x41 │ │ │ │ adds r4, r2, #4 │ │ │ │ movs r0, #2 │ │ │ │ movs r7, #0 │ │ │ │ @@ -67127,38 +67526,38 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ adds r1, #1 │ │ │ │ str r7, [r2, #0] │ │ │ │ str r7, [r2, #4] │ │ │ │ cmp ip, r1 │ │ │ │ add.w r2, r2, #8 │ │ │ │ - bge.n 925fe │ │ │ │ + bge.n 92a92 │ │ │ │ adds r0, #1 │ │ │ │ add.w r4, r4, #528 @ 0x210 │ │ │ │ add.w r2, r6, #65 @ 0x41 │ │ │ │ cmp ip, r0 │ │ │ │ - blt.n 92642 │ │ │ │ + blt.n 92ad6 │ │ │ │ mov r6, r2 │ │ │ │ - b.n 925fa │ │ │ │ + b.n 92a8e │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 66c28 │ │ │ │ - b.n 92534 │ │ │ │ + b.n 929c8 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 92522 │ │ │ │ + b.n 929b6 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ sub.w r0, sl, #1080 @ 0x438 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ @@ -67172,15 +67571,15 @@ │ │ │ │ add r2, r6 │ │ │ │ str r2, [r0, #0] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r1 │ │ │ │ it ge │ │ │ │ movge r2, r1 │ │ │ │ cmp r2, r5 │ │ │ │ - blt.n 926c8 │ │ │ │ + blt.n 92b5c │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ subs r4, r6, r4 │ │ │ │ mul.w r0, r7, r5 │ │ │ │ subs r5, r6, r5 │ │ │ │ @@ -67196,37 +67595,37 @@ │ │ │ │ subs r0, #8 │ │ │ │ mov.w ip, r1, lsl #3 │ │ │ │ lsls r7, r7, #3 │ │ │ │ mov r1, r9 │ │ │ │ cmp r3, r4 │ │ │ │ it ge │ │ │ │ movge r2, r5 │ │ │ │ - blt.n 926bc │ │ │ │ + blt.n 92b50 │ │ │ │ str.w r8, [r2, #16] │ │ │ │ adds r2, #8 │ │ │ │ str.w r8, [r2, #12] │ │ │ │ cmp r2, r0 │ │ │ │ - bne.n 926ae │ │ │ │ + bne.n 92b42 │ │ │ │ subs r4, #1 │ │ │ │ add r5, r7 │ │ │ │ add r0, ip │ │ │ │ cmp r6, r4 │ │ │ │ - bne.n 926a6 │ │ │ │ + bne.n 92b3a │ │ │ │ mov r9, r1 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ subw r0, sl, #1084 @ 0x43c │ │ │ │ mov r1, r9 │ │ │ │ mov r8, r9 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r9, r2 │ │ │ │ it ge │ │ │ │ movge r1, r2 │ │ │ │ str r1, [r0, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w 92534 │ │ │ │ + ble.w 929c8 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ sub.w r0, lr, #8 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ mov.w fp, #1 │ │ │ │ subs r7, r5, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ @@ -67236,17 +67635,17 @@ │ │ │ │ adds r0, r6, r5 │ │ │ │ mul.w r4, r4, r7 │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ mla r1, r6, r5, r5 │ │ │ │ lsls r0, r0, #3 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r4, [pc, #956] @ (92ad0 ) │ │ │ │ + ldr r4, [pc, #956] @ (92f64 ) │ │ │ │ str r7, [sp, #196] @ 0xc4 │ │ │ │ - ldr r7, [pc, #956] @ (92ad4 ) │ │ │ │ + ldr r7, [pc, #956] @ (92f68 ) │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, #4 │ │ │ │ add.w r4, r6, r5, lsl #1 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ @@ -67309,15 +67708,15 @@ │ │ │ │ cmp r5, lr │ │ │ │ it ge │ │ │ │ movge r5, lr │ │ │ │ str.w r5, [ip] │ │ │ │ subs r5, r4, #1 │ │ │ │ str r5, [r7, #0] │ │ │ │ cmp r5, r9 │ │ │ │ - blt.w 92af0 │ │ │ │ + blt.w 92f84 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ add.w r5, r4, #8 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ subs r0, #4 │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ @@ -67331,39 +67730,39 @@ │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r0, sp, #252 @ 0xfc │ │ │ │ ldr.w fp, [sp, #208] @ 0xd0 │ │ │ │ - vldr s16, [pc, #684] @ 92ab0 │ │ │ │ + vldr s16, [pc, #684] @ 92f44 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - b.n 9288a │ │ │ │ + b.n 92d1e │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 928ec │ │ │ │ + bne.n 92d80 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - cbnz r3, 92824 │ │ │ │ + cbnz r3, 92cb8 │ │ │ │ str r4, [r2, #0] │ │ │ │ subw r3, sl, #1060 @ 0x424 │ │ │ │ sub.w r2, sl, #1040 @ 0x410 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [r6, #0] │ │ │ │ cmp r3, r1 │ │ │ │ it ge │ │ │ │ movge r3, r1 │ │ │ │ str r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 929fa │ │ │ │ + bgt.w 92e8e │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ @@ -67380,40 +67779,40 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - blt.w 92ae0 │ │ │ │ + blt.w 92f74 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r0, r4 │ │ │ │ cmp r0, r1 │ │ │ │ - ble.w 92a30 │ │ │ │ + ble.w 92ec4 │ │ │ │ sub.w r1, sl, #1072 @ 0x430 │ │ │ │ subs r2, r2, r4 │ │ │ │ cmp r3, r2 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ adds r7, r4, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ subw r2, sl, #1044 @ 0x414 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [r2, #0] │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #548] @ (92ad8 ) │ │ │ │ + ldr r2, [pc, #548] @ (92f6c ) │ │ │ │ str r3, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ blx 66e34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add.w ip, r0, r4 │ │ │ │ adds r2, r3, r0 │ │ │ │ @@ -67426,15 +67825,15 @@ │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ sub.w r3, ip, r3 │ │ │ │ str.w r3, [r1, r4, lsl #2] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 9280c │ │ │ │ + beq.n 92ca0 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ sub.w r8, sl, #1072 @ 0x430 │ │ │ │ ldr r5, [sp, #84] @ 0x54 │ │ │ │ str r5, [r6, #0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ add r1, r4 │ │ │ │ add r1, r0 │ │ │ │ @@ -67451,28 +67850,28 @@ │ │ │ │ it lt │ │ │ │ movlt r1, lr │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ subw r1, sl, #1068 @ 0x42c │ │ │ │ cmp r0, #1 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r2, [r1, #0] │ │ │ │ - beq.n 9296c │ │ │ │ + beq.n 92e00 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ ldr.w lr, [r1] │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ add.w r2, lr, r5 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ add.w r1, r2, r7, lsl #3 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ subs r0, #1 │ │ │ │ cmp ip, r2 │ │ │ │ - bgt.w 92a54 │ │ │ │ + bgt.w 92ee8 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r2, r4 │ │ │ │ str.w r0, [r8] │ │ │ │ subs r2, r2, r5 │ │ │ │ str r0, [r6, #0] │ │ │ │ adds r3, r2, r3 │ │ │ │ @@ -67502,15 +67901,15 @@ │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r1, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ cmp r3, r4 │ │ │ │ - ble.w 92824 │ │ │ │ + ble.w 92cb8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #4] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ subw ip, sl, #1068 @ 0x42c │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -67533,53 +67932,53 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r3, r9, #48 @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ blx 5f068 │ │ │ │ - b.n 92824 │ │ │ │ + b.n 92cb8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r0, r9, #16 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r1, r2, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r1, #1 │ │ │ │ - ldr r2, [pc, #204] @ (92adc ) │ │ │ │ + ldr r2, [pc, #204] @ (92f70 ) │ │ │ │ subs r1, r1, r4 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ add r1, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r1, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ mov r3, r5 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - b.n 9284c │ │ │ │ + b.n 92ce0 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ - ble.w 92894 │ │ │ │ + ble.w 92d28 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ adds r0, r3, r1 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add.w r0, r1, r0, lsl #3 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ vstr s16, [r1, #8] │ │ │ │ adds r1, #8 │ │ │ │ vstr s16, [r1, #4] │ │ │ │ cmp r0, r1 │ │ │ │ - bne.n 92a44 │ │ │ │ - b.n 92894 │ │ │ │ + bne.n 92ed8 │ │ │ │ + b.n 92d28 │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ sub.w r3, r3, lr │ │ │ │ str.w r0, [r8] │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ @@ -67605,60 +68004,60 @@ │ │ │ │ subs r1, #1 │ │ │ │ str.w r1, [r8] │ │ │ │ str r1, [r5, #0] │ │ │ │ sub.w r1, r9, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ blx 58120 │ │ │ │ - b.n 9296c │ │ │ │ + b.n 92e00 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #118 @ 0x76 │ │ │ │ + adds r7, #226 @ 0xe2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrsb r0, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + adds r7, #56 @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r6, r0] │ │ │ │ + ldr r7, [pc, #528] @ (9316c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrsb r4, [r2, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ sub.w r3, sl, #1048 @ 0x418 │ │ │ │ mov fp, r9 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r9, r0 │ │ │ │ cmp r4, r1 │ │ │ │ - ble.w 92cbe │ │ │ │ + ble.w 93152 │ │ │ │ subs r6, r4, #1 │ │ │ │ cmp r6, r9 │ │ │ │ - blt.w 92c68 │ │ │ │ + blt.w 930fc │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ sub.w r2, r3, #8 │ │ │ │ add.w r4, r2, r4, lsl #2 │ │ │ │ add.w r2, r2, r9, lsl #2 │ │ │ │ ldr.w r3, [r2, #4]! │ │ │ │ add r3, r9 │ │ │ │ cmp r4, r2 │ │ │ │ add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r2, #0] │ │ │ │ - bne.n 92b0c │ │ │ │ + bne.n 92fa0 │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ str.w r9, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ sub.w r5, r6, r9 │ │ │ │ mov.w r8, #520 @ 0x208 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ subs r3, #4 │ │ │ │ @@ -67668,50 +68067,50 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ sub.w r7, r7, r9 │ │ │ │ add r7, r6 │ │ │ │ add.w r7, r3, r7, lsl #3 │ │ │ │ - ldr.w r3, [pc, #1988] @ 93314 │ │ │ │ + ldr.w r3, [pc, #1988] @ 937a8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mul.w r8, r3, r6 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r6, r3, r6, lsl #2 │ │ │ │ subw r3, sl, #1076 @ 0x434 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n 92b8c │ │ │ │ + b.n 93020 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ subs r5, #1 │ │ │ │ sub.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ sub.w r3, r3, #520 @ 0x208 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ add.w r4, r9, r5 │ │ │ │ subs r7, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ - bgt.n 92c70 │ │ │ │ + bgt.n 93104 │ │ │ │ ldr.w r3, [r6, #-4]! │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r2, r3, #1 │ │ │ │ - cbz r3, 92be4 │ │ │ │ + cbz r3, 93078 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add.w ip, r0, r9 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ adds r3, r2, r4 │ │ │ │ cmp r3, ip │ │ │ │ add.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ - bgt.n 92c3c │ │ │ │ + bgt.n 930d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w r0, fp, #52 @ 0x34 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, r4 │ │ │ │ sub.w r3, r3, r9 │ │ │ │ str r5, [r2, #0] │ │ │ │ @@ -67737,37 +68136,37 @@ │ │ │ │ sub.w r2, sl, #1040 @ 0x410 │ │ │ │ cmp r3, r0 │ │ │ │ str r0, [r1, #0] │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ - ble.n 92b6c │ │ │ │ + ble.n 93000 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r0, fp, #16 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ subs r5, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ adds r3, #1 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r3, r9 │ │ │ │ add r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #1776] @ 93318 │ │ │ │ + ldr.w r2, [pc, #1776] @ 937ac │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ sub.w r8, r8, r3 │ │ │ │ mov r3, r4 │ │ │ │ - b.n 92b76 │ │ │ │ + b.n 9300a │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ sub.w r3, r3, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ subs r3, r3, r0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ subs r3, #1 │ │ │ │ sub.w r0, fp, #52 @ 0x34 │ │ │ │ @@ -67775,15 +68174,15 @@ │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ sub.w r2, sl, #1072 @ 0x430 │ │ │ │ str r1, [r2, #0] │ │ │ │ sub.w r2, fp, #48 @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ blx 58120 │ │ │ │ - b.n 92be4 │ │ │ │ + b.n 93078 │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ str.w r9, [r3] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ @@ -67807,33 +68206,33 @@ │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ subw r3, sl, #1084 @ 0x43c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r9 │ │ │ │ - blt.w 92534 │ │ │ │ + blt.w 929c8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n 9276e │ │ │ │ + b.n 92c02 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ sub.w r5, sl, #1056 @ 0x420 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ subs r1, r3, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mla r1, r4, r3, r1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ sub.w r4, r3, r9 │ │ │ │ - ldr.w r3, [pc, #1600] @ 9331c │ │ │ │ + ldr.w r3, [pc, #1600] @ 937b0 │ │ │ │ subs r2, r4, r6 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ ite le │ │ │ │ rsble r0, r0, r4 │ │ │ │ rsbgt r0, r0, r6 │ │ │ │ add r3, pc │ │ │ │ @@ -67864,39 +68263,39 @@ │ │ │ │ mov r2, r4 │ │ │ │ blx 634ac │ │ │ │ sub.w r3, sl, #1048 @ 0x418 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add.w r0, r2, r9 │ │ │ │ subs r4, r0, #1 │ │ │ │ cmp r4, r9 │ │ │ │ - blt.n 92d62 │ │ │ │ + blt.n 931f6 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ sub.w r6, r3, #8 │ │ │ │ adds r1, r5, r6 │ │ │ │ add.w r6, r6, r0, lsl #2 │ │ │ │ ldr.w r3, [r1, #4]! │ │ │ │ add r3, r9 │ │ │ │ cmp r6, r1 │ │ │ │ add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r1, #0] │ │ │ │ - bne.n 92d52 │ │ │ │ + bne.n 931e6 │ │ │ │ sub.w r3, sl, #1056 @ 0x420 │ │ │ │ sub.w r1, sl, #1080 @ 0x438 │ │ │ │ add.w r8, r9, #4294967295 @ 0xffffffff │ │ │ │ add.w r6, r8, r2 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ subw r3, sl, #1052 @ 0x41c │ │ │ │ str r7, [sp, #132] @ 0x84 │ │ │ │ add r6, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 93128 │ │ │ │ + ble.w 935bc │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 932f8 │ │ │ │ + ble.w 9378c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ mov.w ip, #1 │ │ │ │ add r1, r9 │ │ │ │ strd r2, r3, [sp, #76] @ 0x4c │ │ │ │ sub.w r1, r1, r6 │ │ │ │ @@ -67925,15 +68324,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r8, lr │ │ │ │ add.w r0, ip, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r3, r5, lsl #3 │ │ │ │ ldr.w r3, [r8, #4]! │ │ │ │ cmp r3, r0 │ │ │ │ - beq.n 92ef2 │ │ │ │ + beq.n 93386 │ │ │ │ add r3, sl │ │ │ │ ldr.w fp, [r1] │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ adds r2, r3, r5 │ │ │ │ adds r1, #8 │ │ │ │ adds r0, #1 │ │ │ │ @@ -67943,47 +68342,47 @@ │ │ │ │ vstr s15, [r1, #-8] │ │ │ │ vldr s15, [r3, #4] │ │ │ │ vstr s15, [r1, #-4] │ │ │ │ str.w fp, [r3] │ │ │ │ mov fp, r2 │ │ │ │ str r7, [r3, #4] │ │ │ │ mov.w r7, #1 │ │ │ │ - ble.n 92df2 │ │ │ │ + ble.n 93286 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w ip, ip, #1 │ │ │ │ adds r6, #1 │ │ │ │ add.w lr, lr, #4 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp ip, r3 │ │ │ │ - ble.n 92de4 │ │ │ │ + ble.n 93278 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd fp, r2, [sp, #212] @ 0xd4 │ │ │ │ ldrd r9, sl, [sp, #88] @ 0x58 │ │ │ │ cmp r3, ip │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr.w fp, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ - blt.w 932d0 │ │ │ │ + blt.w 93764 │ │ │ │ subw r1, sl, #1076 @ 0x434 │ │ │ │ str r4, [r1, #0] │ │ │ │ - cbz r7, 92e72 │ │ │ │ + cbz r7, 93306 │ │ │ │ subw r1, sl, #1068 @ 0x42c │ │ │ │ ldr r4, [sp, #212] @ 0xd4 │ │ │ │ str r4, [r1, #0] │ │ │ │ sub.w r1, sl, #1072 @ 0x430 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ str r4, [r1, #0] │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.w 9312e │ │ │ │ + bgt.w 935c2 │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ add.w r8, r1, #8 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 93304 │ │ │ │ + ble.w 93798 │ │ │ │ ldr r5, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, r2 │ │ │ │ strd r3, r9, [sp, #52] @ 0x34 │ │ │ │ mov lr, r3 │ │ │ │ str.w sl, [sp, #76] @ 0x4c │ │ │ │ it ge │ │ │ │ movge lr, r2 │ │ │ │ @@ -68003,80 +68402,80 @@ │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #8 │ │ │ │ adds r3, #8 │ │ │ │ cmp r0, r2 │ │ │ │ vstr s15, [r3, #-8] │ │ │ │ vldr s15, [r1, #4] │ │ │ │ vstr s15, [r3, #-4] │ │ │ │ - ble.n 92ebe │ │ │ │ + ble.n 93352 │ │ │ │ adds r4, #1 │ │ │ │ add.w r6, r6, #528 @ 0x210 │ │ │ │ add r5, r8 │ │ │ │ add.w r1, ip, #65 @ 0x41 │ │ │ │ add.w r3, sl, r7 │ │ │ │ cmp r4, lr │ │ │ │ - bgt.n 92efe │ │ │ │ + bgt.n 93392 │ │ │ │ mov r7, r3 │ │ │ │ mov ip, r1 │ │ │ │ - b.n 92eb6 │ │ │ │ + b.n 9334a │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #8 │ │ │ │ cmp r4, r0 │ │ │ │ - bge.w 92df2 │ │ │ │ - b.n 92e2e │ │ │ │ + bge.w 93286 │ │ │ │ + b.n 932c2 │ │ │ │ ldrd r3, r9, [sp, #52] @ 0x34 │ │ │ │ strd r7, ip, [sp, #224] @ 0xe0 │ │ │ │ ldrd sl, r8, [sp, #76] @ 0x4c │ │ │ │ cmp r4, r3 │ │ │ │ it le │ │ │ │ movle r3, #1 │ │ │ │ - bgt.w 932fc │ │ │ │ + bgt.w 93790 │ │ │ │ subw r1, sl, #1076 @ 0x434 │ │ │ │ str r2, [r1, #0] │ │ │ │ - cbz r3, 92f2c │ │ │ │ + cbz r3, 933c0 │ │ │ │ subw r3, sl, #1068 @ 0x42c │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r2, [r3, #0] │ │ │ │ sub.w r3, sl, #1072 @ 0x430 │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ sub.w r7, sl, #1080 @ 0x438 │ │ │ │ str r3, [sp, #20] │ │ │ │ sub.w r6, fp, #28 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [pc, #992] @ (93320 ) │ │ │ │ + ldr r3, [pc, #992] @ (937b4 ) │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r5, r3, #4 │ │ │ │ - ldr.w r8, [pc, #980] @ 93324 │ │ │ │ + ldr.w r8, [pc, #980] @ 937b8 │ │ │ │ add.w r4, r3, #8 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ - ldr r3, [pc, #976] @ (93328 ) │ │ │ │ + ldr r3, [pc, #976] @ (937bc ) │ │ │ │ add r8, pc │ │ │ │ - ldr r1, [pc, #976] @ (9332c ) │ │ │ │ + ldr r1, [pc, #976] @ (937c0 ) │ │ │ │ subs r2, #1 │ │ │ │ - ldr r0, [pc, #976] @ (93330 ) │ │ │ │ + ldr r0, [pc, #976] @ (937c4 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 5e348 │ │ │ │ sub.w r3, sl, #1064 @ 0x428 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 92fea │ │ │ │ + ble.n 9347e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ sub.w r3, sl, #1048 @ 0x418 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ strd r5, r4, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -68114,15 +68513,15 @@ │ │ │ │ sub.w r3, fp, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ blx 5bf1c │ │ │ │ subw r3, sl, #1060 @ 0x424 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9305a │ │ │ │ + ble.n 934ee │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subw r4, sl, #1036 @ 0x40c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w r0, #2147483648 @ 0x80000000 │ │ │ │ str r3, [sp, #32] │ │ │ │ sub.w r5, sl, #1080 @ 0x438 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -68135,16 +68534,16 @@ │ │ │ │ adds r2, #1 │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [pc, #780] @ (93334 ) │ │ │ │ - ldr r1, [pc, #784] @ (93338 ) │ │ │ │ + ldr r2, [pc, #780] @ (937c8 ) │ │ │ │ + ldr r1, [pc, #784] @ (937cc ) │ │ │ │ ldr r0, [r0, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ subs r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r0, #0 │ │ │ │ movt r0, #49024 @ 0xbf80 │ │ │ │ @@ -68164,17 +68563,17 @@ │ │ │ │ subw r3, sl, #1052 @ 0x41c │ │ │ │ sub.w r2, sl, #1080 @ 0x438 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ sub.w r2, sl, #1048 @ 0x418 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - ble.w 932c8 │ │ │ │ + ble.w 9375c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w 9330c │ │ │ │ + ble.w 937a0 │ │ │ │ ldr r6, [sp, #164] @ 0xa4 │ │ │ │ mov lr, r3 │ │ │ │ cmp r3, r0 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ it ge │ │ │ │ movge lr, r0 │ │ │ │ @@ -68193,53 +68592,53 @@ │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r2, #8 │ │ │ │ adds r1, #8 │ │ │ │ cmp r8, r0 │ │ │ │ vstr s15, [r1] │ │ │ │ vldr s15, [r2, #-4] │ │ │ │ vstr s15, [r1, #4] │ │ │ │ - ble.n 930a8 │ │ │ │ + ble.n 9353c │ │ │ │ adds r4, #1 │ │ │ │ add.w r5, r5, #528 @ 0x210 │ │ │ │ add r6, r3 │ │ │ │ add.w r1, r7, #65 @ 0x41 │ │ │ │ add.w r2, sl, ip │ │ │ │ cmp r4, lr │ │ │ │ - bgt.n 930de │ │ │ │ + bgt.n 93572 │ │ │ │ mov ip, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b.n 930a0 │ │ │ │ + b.n 93534 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrd r9, sl, [sp, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ strd r7, ip, [sp, #232] @ 0xe8 │ │ │ │ itt lt │ │ │ │ subwlt r3, sl, #1076 @ 0x434 │ │ │ │ strlt r0, [r3, #0] │ │ │ │ - blt.n 93102 │ │ │ │ + blt.n 93596 │ │ │ │ movs r3, #1 │ │ │ │ subw r2, sl, #1076 @ 0x434 │ │ │ │ str r0, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 932c8 │ │ │ │ + beq.w 9375c │ │ │ │ subw r3, sl, #1068 @ 0x42c │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ add.w r6, r9, r0 │ │ │ │ subs r6, #1 │ │ │ │ str r2, [r3, #0] │ │ │ │ sub.w r3, sl, #1072 @ 0x430 │ │ │ │ ldr r2, [sp, #236] @ 0xec │ │ │ │ str r2, [r3, #0] │ │ │ │ sub.w r3, sl, #1080 @ 0x438 │ │ │ │ cmp r9, r6 │ │ │ │ str.w r9, [r3] │ │ │ │ - ble.w 92b24 │ │ │ │ - b.n 92c70 │ │ │ │ + ble.w 92fb8 │ │ │ │ + b.n 93104 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w 932c4 │ │ │ │ + ble.w 93758 │ │ │ │ ldr r4, [sp, #192] @ 0xc0 │ │ │ │ sub.w ip, fp, #52 @ 0x34 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r3, r4, r2 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r5, [sp, #136] @ 0x88 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ @@ -68248,42 +68647,42 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #4] │ │ │ │ sub.w r5, sl, #1080 @ 0x438 │ │ │ │ str r6, [sp, #0] │ │ │ │ subw r6, sl, #1076 @ 0x434 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #480] @ (9333c ) │ │ │ │ + ldr r3, [pc, #480] @ (937d0 ) │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add r3, pc │ │ │ │ - ldr r7, [pc, #480] @ (93340 ) │ │ │ │ + ldr r7, [pc, #480] @ (937d4 ) │ │ │ │ add.w r4, r3, #8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #8] │ │ │ │ add.w r8, r0, #8 │ │ │ │ - ldr r1, [pc, #468] @ (93344 ) │ │ │ │ + ldr r1, [pc, #468] @ (937d8 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r0, [pc, #464] @ (93348 ) │ │ │ │ + ldr r0, [pc, #464] @ (937dc ) │ │ │ │ add r1, pc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ str r3, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - ldr r3, [pc, #456] @ (9334c ) │ │ │ │ + ldr r3, [pc, #456] @ (937e0 ) │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ blx 5e348 │ │ │ │ sub.w r3, sl, #1064 @ 0x428 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9321a │ │ │ │ + ble.n 936ae │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ sub.w r3, sl, #1048 @ 0x418 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -68329,27 +68728,27 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ blx 5bf1c │ │ │ │ subw r3, sl, #1060 @ 0x424 │ │ │ │ sub.w r4, sl, #1048 @ 0x418 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 932b4 │ │ │ │ + ble.n 93748 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add.w r5, r9, r2 │ │ │ │ str r1, [sp, #20] │ │ │ │ subw r6, sl, #1076 @ 0x434 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - ldr r7, [pc, #264] @ (93350 ) │ │ │ │ + ldr r7, [pc, #264] @ (937e4 ) │ │ │ │ add r1, r0 │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ adds r1, #1 │ │ │ │ add r7, pc │ │ │ │ subs r1, r1, r2 │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ @@ -68361,15 +68760,15 @@ │ │ │ │ sub.w r5, sl, #1080 @ 0x438 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ subw r1, sl, #1036 @ 0x40c │ │ │ │ add.w r2, r0, r2, lsl #3 │ │ │ │ mov.w r0, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #28] │ │ │ │ - ldr r2, [pc, #216] @ (93354 ) │ │ │ │ + ldr r2, [pc, #216] @ (937e8 ) │ │ │ │ str r0, [r1, #4] │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ subs r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ str r0, [r6, #0] │ │ │ │ @@ -68389,95 +68788,95 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ sub.w r2, fp, #36 @ 0x24 │ │ │ │ blx 5bf1c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ subw r3, sl, #1052 @ 0x41c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 92e80 │ │ │ │ + bgt.w 93314 │ │ │ │ add.w r0, r2, r9 │ │ │ │ subs r6, r0, #1 │ │ │ │ - b.n 93118 │ │ │ │ + b.n 935ac │ │ │ │ add.w r6, r9, r0 │ │ │ │ subs r6, #1 │ │ │ │ - b.n 93118 │ │ │ │ + b.n 935ac │ │ │ │ subw r1, sl, #1076 @ 0x434 │ │ │ │ str r4, [r1, #0] │ │ │ │ - cbz r7, 932e8 │ │ │ │ + cbz r7, 9377c │ │ │ │ subw r1, sl, #1068 @ 0x42c │ │ │ │ ldr r4, [sp, #212] @ 0xd4 │ │ │ │ str r4, [r1, #0] │ │ │ │ sub.w r1, sl, #1072 @ 0x430 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ str r4, [r1, #0] │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.w 9312e │ │ │ │ + bgt.w 935c2 │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ add.w r8, r1, #8 │ │ │ │ - b.n 92e86 │ │ │ │ + b.n 9331a │ │ │ │ movs r7, #0 │ │ │ │ - b.n 92e5a │ │ │ │ + b.n 932ee │ │ │ │ subw r3, sl, #1076 @ 0x434 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n 92f1c │ │ │ │ + b.n 933b0 │ │ │ │ add r1, sp, #300 @ 0x12c │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - b.n 92f14 │ │ │ │ + b.n 933a8 │ │ │ │ movs r3, #0 │ │ │ │ - b.n 930f6 │ │ │ │ + b.n 9358a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldrh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + ldr r3, [pc, #464] @ (9398c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + ldr r4, [pc, #176] @ (93870 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r1, r3] │ │ │ │ + ldr r4, [pc, #192] @ (93884 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + ldr r4, [pc, #24] @ (937e0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #304] @ (9346c ) │ │ │ │ + ldr r2, [pc, #640] @ (93a50 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + ldrh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [pc, #40] @ (9336c ) │ │ │ │ + ldr r1, [pc, #376] @ (93950 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #744] @ (93630 ) │ │ │ │ + ldr r2, [pc, #120] @ (93854 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #744] @ (93634 ) │ │ │ │ + ldr r1, [pc, #952] @ (93b98 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #648] @ (935d8 ) │ │ │ │ + ldr r2, [pc, #24] @ (937fc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [pc, #176] @ (93404 ) │ │ │ │ + ldr r0, [pc, #512] @ (939e8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + ldrh r6, [r5, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00093358 : │ │ │ │ +000937ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ - ldr.w r5, [pc, #1300] @ 93884 │ │ │ │ + ldr.w r5, [pc, #1300] @ 93d18 │ │ │ │ sub sp, #172 @ 0xac │ │ │ │ - ldr.w r4, [pc, #1300] @ 93888 │ │ │ │ + ldr.w r4, [pc, #1300] @ 93d1c │ │ │ │ mov r7, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr.w r1, [pc, #1296] @ 9388c │ │ │ │ + ldr.w r1, [pc, #1296] @ 93d20 │ │ │ │ ldr.w fp, [sp, #240] @ 0xf0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #256] @ 0x100 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -68500,146 +68899,146 @@ │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr.w r8, [r2] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1224] @ 93890 │ │ │ │ + ldr.w r1, [pc, #1224] @ 93d24 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r9, r0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n 93442 │ │ │ │ + beq.n 938d6 │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.n 93496 │ │ │ │ + beq.n 9392a │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - blt.n 9345a │ │ │ │ + blt.n 938ee │ │ │ │ cmp r7, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ mov r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n 934ae │ │ │ │ + blt.n 93942 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 934b6 │ │ │ │ + ble.n 9394a │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r7, r3 │ │ │ │ - bgt.n 934b6 │ │ │ │ + bgt.n 9394a │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, 9343e │ │ │ │ + cbnz r3, 938d2 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w 93666 │ │ │ │ + bne.w 93afa │ │ │ │ movs r7, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vstr s16, [fp] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n 934be │ │ │ │ + bge.n 93952 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #11 │ │ │ │ movne r3, #12 │ │ │ │ strne r2, [r5, #0] │ │ │ │ - bne.n 93462 │ │ │ │ + bne.n 938f6 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, 93470 │ │ │ │ + cbz r3, 93904 │ │ │ │ negs r3, r3 │ │ │ │ - b.n 93462 │ │ │ │ - ldr.w r1, [pc, #1104] @ 93894 │ │ │ │ + b.n 938f6 │ │ │ │ + ldr.w r1, [pc, #1104] @ 93d28 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 933da │ │ │ │ + bne.n 9386e │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 93460 │ │ │ │ + b.n 938f4 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #1076] @ 93898 │ │ │ │ + ldr.w r0, [pc, #1076] @ 93d2c │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1064] @ 9389c │ │ │ │ - ldr.w r3, [pc, #1040] @ 93888 │ │ │ │ + ldr.w r2, [pc, #1064] @ 93d30 │ │ │ │ + ldr.w r3, [pc, #1040] @ 93d1c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 93874 │ │ │ │ + bne.w 93d08 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #172 @ 0xac │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1032] @ 938a0 │ │ │ │ + ldr.w r1, [pc, #1032] @ 93d34 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 933e0 │ │ │ │ + bne.n 93874 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n 93460 │ │ │ │ + b.n 938f4 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 93460 │ │ │ │ + b.n 938f4 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n 93460 │ │ │ │ + b.n 938f4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 9343e │ │ │ │ + bne.n 938d2 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 93470 │ │ │ │ + beq.n 93904 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbnz r3, 934d6 │ │ │ │ + cbnz r3, 9396a │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 93470 │ │ │ │ - ldr r0, [pc, #972] @ (938a4 ) │ │ │ │ + b.n 93904 │ │ │ │ + ldr r0, [pc, #972] @ (93d38 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr r0, [pc, #968] @ (938a8 ) │ │ │ │ + ldr r0, [pc, #968] @ (93d3c ) │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vstr s0, [sp, #156] @ 0x9c │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ blx 639fc │ │ │ │ vldr s0, [sp, #156] @ 0x9c │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 93878 │ │ │ │ + bmi.w 93d0c │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s17 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r0, [pc, #904] @ (938ac ) │ │ │ │ + ldr r0, [pc, #904] @ (93d40 ) │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -68648,28 +69047,28 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #156] @ 0x9c │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #132] @ 0x84 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 93568 │ │ │ │ + ble.n 939fc │ │ │ │ vldr s15, [sp, #156] @ 0x9c │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 9357c │ │ │ │ + bmi.n 93a10 │ │ │ │ vldr s15, [sp, #152] @ 0x98 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it le │ │ │ │ addle.w r8, sp, #136 @ 0x88 │ │ │ │ - ble.n 935ac │ │ │ │ - ldr r2, [pc, #816] @ (938b0 ) │ │ │ │ + ble.n 93a40 │ │ │ │ + ldr r2, [pc, #816] @ (93d44 ) │ │ │ │ add.w r8, sp, #136 @ 0x88 │ │ │ │ - ldr r0, [pc, #816] @ (938b4 ) │ │ │ │ + ldr r0, [pc, #816] @ (93d48 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -68679,15 +69078,15 @@ │ │ │ │ str.w r8, [sp, #20] │ │ │ │ vstr s15, [sp, #148] @ 0x94 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ - ldr r0, [pc, #772] @ (938b8 ) │ │ │ │ + ldr r0, [pc, #772] @ (93d4c ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ @@ -68713,15 +69112,15 @@ │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ blx 5b2c8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 937ca │ │ │ │ + bne.w 93c5e │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd fp, r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -68733,43 +69132,43 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #648] @ (938bc ) │ │ │ │ + ldr r0, [pc, #648] @ (93d50 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ it gt │ │ │ │ strgt r3, [r5, #0] │ │ │ │ - ble.n 936e8 │ │ │ │ + ble.n 93b7c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 937a2 │ │ │ │ + bne.w 93c36 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 93766 │ │ │ │ + bne.w 93bfa │ │ │ │ movs r3, #0 │ │ │ │ vstr s16, [fp] │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - b.n 93470 │ │ │ │ - ldr r3, [pc, #600] @ (938c0 ) │ │ │ │ - ldr r0, [pc, #600] @ (938c4 ) │ │ │ │ + b.n 93904 │ │ │ │ + ldr r3, [pc, #600] @ (93d54 ) │ │ │ │ + ldr r0, [pc, #600] @ (93d58 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r1, [pc, #600] @ (938c8 ) │ │ │ │ + ldr r1, [pc, #600] @ (93d5c ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #600] @ (938cc ) │ │ │ │ + ldr r3, [pc, #600] @ (93d60 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ @@ -68784,70 +69183,70 @@ │ │ │ │ strd sl, r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r2, r6, #4 │ │ │ │ str.w fp, [sp, #24] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr r0, [pc, #548] @ (938d0 ) │ │ │ │ + ldr r0, [pc, #548] @ (93d64 ) │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ blx 61fc0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ vldr s16, [fp] │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9380e │ │ │ │ + bne.w 93ca2 │ │ │ │ vmov r2, s16 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s16, r3 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ - b.n 93418 │ │ │ │ + b.n 938ac │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.n 9364a │ │ │ │ + beq.n 93ade │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 9364a │ │ │ │ + bne.n 93ade │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9384e │ │ │ │ + bne.w 93ce2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 93728 │ │ │ │ + ble.n 93bbc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ movs r5, #1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ sub.w r9, r3, #4 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r4 │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx r4 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ adds r7, #8 │ │ │ │ str.w r0, [r6, #4]! │ │ │ │ cmp r2, r5 │ │ │ │ - bge.n 93714 │ │ │ │ + bge.n 93ba8 │ │ │ │ mov r4, r9 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #420] @ (938d4 ) │ │ │ │ + ldr r0, [pc, #420] @ (93d68 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd fp, r3, [sp, #32] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -68863,59 +69262,59 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r4 │ │ │ │ blx 638a0 │ │ │ │ - b.n 9364a │ │ │ │ - ldr r2, [pc, #368] @ (938d8 ) │ │ │ │ + b.n 93ade │ │ │ │ + ldr r2, [pc, #368] @ (93d6c ) │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ - ldr r0, [pc, #368] @ (938dc ) │ │ │ │ + ldr r0, [pc, #368] @ (93d70 ) │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r4, r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ strd sl, r8, [sp, #16] │ │ │ │ blx 57dfc │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [pc, #340] @ (938e0 ) │ │ │ │ + ldr r4, [pc, #340] @ (93d74 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [sl] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ adds r5, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ blx 5d9c8 │ │ │ │ - b.n 9365a │ │ │ │ + b.n 93aee │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #308] @ (938e4 ) │ │ │ │ + ldr r1, [pc, #308] @ (93d78 ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #308] @ (938e8 ) │ │ │ │ + ldr r0, [pc, #308] @ (93d7c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #8] │ │ │ │ blx 5c3a0 │ │ │ │ - b.n 93652 │ │ │ │ - ldr r0, [pc, #288] @ (938ec ) │ │ │ │ + b.n 93ae6 │ │ │ │ + ldr r0, [pc, #288] @ (93d80 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, r6, [sp] │ │ │ │ @@ -68934,21 +69333,21 @@ │ │ │ │ ldrd r2, r1, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, r6 │ │ │ │ blx 5d088 │ │ │ │ - b.n 93606 │ │ │ │ + b.n 93a9a │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - ldr r1, [pc, #212] @ (938f0 ) │ │ │ │ + ldr r1, [pc, #212] @ (93d84 ) │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ @@ -68961,492 +69360,97 @@ │ │ │ │ movlt r1, r3 │ │ │ │ cmp r1, r2 │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.n 93418 │ │ │ │ + b.n 938ac │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #160] @ (938f4 ) │ │ │ │ + ldr r2, [pc, #160] @ (93d88 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r0, [pc, #160] @ (938f8 ) │ │ │ │ + ldr r0, [pc, #160] @ (93d8c ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #160] @ (938fc ) │ │ │ │ + ldr r3, [pc, #160] @ (93d90 ) │ │ │ │ mov r1, r2 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ blx 57dfc │ │ │ │ - b.n 936fc │ │ │ │ + b.n 93b90 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.n 9351a │ │ │ │ + b.n 939ae │ │ │ │ nop │ │ │ │ - cmp r5, #152 @ 0x98 │ │ │ │ + cmp r1, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #552] @ (93ab8 ) │ │ │ │ + @ instruction: 0x47de │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + tst r6, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov r0, r7 │ │ │ │ + sbcs r4, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #952] @ (93c54 ) │ │ │ │ + bx r9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #152 @ 0x98 │ │ │ │ + cmp r0, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp ip, ip │ │ │ │ + adcs r0, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp ip, r6 │ │ │ │ + asrs r0, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp ip, r2 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #824] @ (93be8 ) │ │ │ │ + mov r6, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #848] @ (93c08 ) │ │ │ │ + mov r0, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add ip, sl │ │ │ │ + ands r0, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, r8 │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - muls r2, r2 │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - muls r2, r3 │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mvns r0, r0 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - muls r4, r1 │ │ │ │ + subs r6, #176 @ 0xb0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldc 0, cr0, [ip, #376]! @ 0x178 │ │ │ │ - ldrh r0, [r0, #26] │ │ │ │ + ldmdb r0, {r1, r2, r3, r4, r6} │ │ │ │ + strh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - muls r2, r4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cmn r4, r2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - sbcs r0, r6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #200] @ (939bc ) │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r4!, {r1} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #0] @ (938fc ) │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - │ │ │ │ -00093900 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr.w r4, [pc, #1128] @ 93d80 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr.w r0, [pc, #1128] @ 93d84 │ │ │ │ - sub sp, #44 @ 0x2c │ │ │ │ - add r4, pc │ │ │ │ - mov sl, r1 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ - ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - mov.w r0, #0 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - str r1, [r0, #0] │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldrd r4, r0, [sp, #104] @ 0x68 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.w 93b20 │ │ │ │ - ldr.w r5, [sl] │ │ │ │ - cmp r5, r1 │ │ │ │ - blt.w 93ad6 │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - cmp r0, #1 │ │ │ │ - mov r3, r0 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - blt.w 93c3e │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 93b0e │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.w 93b0e │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1032] @ 93d88 │ │ │ │ - adds r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - blx 57478 │ │ │ │ - ldr r5, [r6, #0] │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - cmp r5, #0 │ │ │ │ - vdiv.f32 s18, s15, s0 │ │ │ │ - ble.w 93d36 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ - movs r1, #0 │ │ │ │ - mov r0, r8 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - blx 5ae88 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ble.w 93d5e │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ - mov.w fp, #1 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - mov r4, r5 │ │ │ │ - str.w r9, [sp, #28] │ │ │ │ - mov r5, fp │ │ │ │ - mov r9, r7 │ │ │ │ - cmp r4, #0 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - ble.n 93a4c │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - vmov.f32 s19, s16 │ │ │ │ - mov fp, r8 │ │ │ │ - mov.w sl, #1 │ │ │ │ - add.w r7, r3, r9, lsl #3 │ │ │ │ - vldr s16, [r7, #8] │ │ │ │ - adds r7, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - vldmia fp!, {s17} │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s16, s0 │ │ │ │ - vcmp.f32 s17, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s17 │ │ │ │ - cmp sl, r4 │ │ │ │ - vstr s15, [fp, #-4] │ │ │ │ - ble.n 939e6 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - adds r5, #1 │ │ │ │ - vmov.f32 s16, s19 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - cmp r3, r5 │ │ │ │ - blt.w 93c32 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - add r9, r3 │ │ │ │ - bgt.n 939d6 │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add.w r2, fp, #1 │ │ │ │ - mov r5, r4 │ │ │ │ - ldr.w sl, [sp, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - ldrd r4, r9, [sp, #24] │ │ │ │ - blt.w 93d16 │ │ │ │ - cmp r5, #0 │ │ │ │ - str r5, [sp, #32] │ │ │ │ - ble.w 93d16 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ - vmov.f32 s13, s18 │ │ │ │ - add.w r1, r8, r2 │ │ │ │ - vldr s14, [pc, #772] @ 93d7c │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r8 │ │ │ │ - vldmia r2!, {s15} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s15, s13 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s13, s15 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne.n 93a7e │ │ │ │ - vcmp.f32 s13, #0.0 │ │ │ │ - vstr s14, [r9] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 93b28 │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 93ac2 │ │ │ │ - adds r2, #1 │ │ │ │ - cmp r5, r2 │ │ │ │ - blt.w 93d10 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 93aba │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - b.n 93aec │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - add r1, sp, #32 │ │ │ │ - ldr r0, [pc, #680] @ (93d8c ) │ │ │ │ - str r3, [sp, #32] │ │ │ │ - add r0, pc │ │ │ │ - str r2, [r4, #0] │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #672] @ (93d90 ) │ │ │ │ - ldr r3, [pc, #660] @ (93d84 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 93d78 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #44 @ 0x2c │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r2, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - str r3, [r1, #0] │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n 93aec │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 93adc │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s15, s16 │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s15, s18 │ │ │ │ - vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia r3!, {s12} │ │ │ │ - cmp r1, r3 │ │ │ │ - bne.n 93b28 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - vcmpe.f32 s16, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s14, s18 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s13, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s18 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ble.w 93d62 │ │ │ │ - ldr.w fp, [sp, #16] │ │ │ │ - lsls r2, r3, #2 │ │ │ │ - movs r1, #0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r0, fp │ │ │ │ - blx 5ae88 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ - movs r1, #1 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - mov r4, r0 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - mov sl, fp │ │ │ │ - mov r8, r1 │ │ │ │ - str.w fp, [sp, #24] │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.n 93c1e │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - vmov.f32 s19, s16 │ │ │ │ - ldr.w fp, [sp, #12] │ │ │ │ - mov.w r9, #1 │ │ │ │ - vldr s17, [sl] │ │ │ │ - add.w r7, r3, r4, lsl #3 │ │ │ │ - vldr s16, [r7, #8] │ │ │ │ - adds r7, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vldmia fp!, {s15} │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s15 │ │ │ │ - vcmpe.f32 s16, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s16 │ │ │ │ - cmp r9, r5 │ │ │ │ - vstr s17, [sl] │ │ │ │ - ble.n 93bc6 │ │ │ │ - vmov.f32 s16, s19 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - add.w sl, sl, #4 │ │ │ │ - cmp r8, r3 │ │ │ │ - add r4, r2 │ │ │ │ - bgt.n 93c46 │ │ │ │ - ldr r5, [r6, #0] │ │ │ │ - b.n 93bac │ │ │ │ - mov r5, r4 │ │ │ │ - ldr.w sl, [sp, #12] │ │ │ │ - ldrd r4, r9, [sp, #24] │ │ │ │ - b.n 93a64 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 93adc │ │ │ │ - ldrd r4, sl, [sp, #24] │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - str r1, [sp, #32] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w 93d62 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vmov.f32 s14, s18 │ │ │ │ - vldr s13, [pc, #284] @ 93d7c │ │ │ │ - add.w r2, r3, r1, lsl #2 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s13, s15 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s13, s15 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.n 93c64 │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 93cbc │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 93ca4 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.w 93aec │ │ │ │ - vldmia r4!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 93c9c │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 93aec │ │ │ │ - vldr s15, [r4] │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s15, s16 │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s15, s18 │ │ │ │ - vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia r4!, {s12} │ │ │ │ - cmp r2, r4 │ │ │ │ - bne.n 93cbc │ │ │ │ - vcmpe.f32 s14, s16 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s13, s18 │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s14, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s18, s13 │ │ │ │ - vdiv.f32 s15, s14, s18 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n 93aec │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - b.n 93b7c │ │ │ │ - vldr s14, [pc, #100] @ 93d7c │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - vcmp.f32 s18, s14 │ │ │ │ - vstr s14, [r9] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 93d58 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bgt.w 93b84 │ │ │ │ - b.n 93aec │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.w 939bc │ │ │ │ - vldr s14, [pc, #56] @ 93d7c │ │ │ │ - str r5, [sp, #32] │ │ │ │ - vcmp.f32 s18, s14 │ │ │ │ - vstr s14, [r9] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 93aec │ │ │ │ - vmov.f32 s13, s18 │ │ │ │ - b.n 93b58 │ │ │ │ - str r5, [sp, #32] │ │ │ │ - b.n 93a6e │ │ │ │ - vcmp.f32 s18, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 93aec │ │ │ │ - vmov.f32 s14, s18 │ │ │ │ - vldr s13, [pc, #8] @ 93d7c │ │ │ │ - b.n 93ce8 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsrs r6, r6 │ │ │ │ + subs r4, #224 @ 0xe0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r8, r0 │ │ │ │ + bics r6, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #32 │ │ │ │ + itet vc │ │ │ │ + lslvc r7, r3, #1 │ │ │ │ + mulvs r4, r3 │ │ │ │ + lslvc r6, r3, #1 │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00093d94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -70098,86 +70102,542 @@ │ │ │ │ rsb r3, sl, #0 │ │ │ │ b.n 93e78 │ │ │ │ nop │ │ │ │ movs r3, #92 @ 0x5c │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r1 │ │ │ │ + tst r6, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ + subs r4, #86 @ 0x56 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adcs r2, r5 │ │ │ │ + adcs r2, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - rors r4, r5 │ │ │ │ + rors r4, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #2 │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #224 @ 0xe0 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ands r6, r2 │ │ │ │ + subs r7, #234 @ 0xea │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + pop {r1, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ands r6, r2 │ │ │ │ + ands r6, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r2, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #120 @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + subs r1, #200 @ 0xc8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 9449c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 94bfc │ │ │ │ + b.n 94bcc │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r6, [r0, #10] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r6, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r4, [r6, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r7, #234 @ 0xea │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - rev16 r2, r6 │ │ │ │ + rev16 r2, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + subs r0, #70 @ 0x46 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #172 @ 0xac │ │ │ │ + subs r4, #156 @ 0x9c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + @ instruction: 0xb88a │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb r6, [r6, #27] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r4, #120 @ 0x78 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +00094490 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d10} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr.w r4, [pc, #1204] @ 9495c │ │ │ │ + sub sp, #60 @ 0x3c │ │ │ │ + mov r5, r0 │ │ │ │ + ldr.w r0, [pc, #1200] @ 94960 │ │ │ │ + add r4, pc │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + mov.w sl, #0 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + mov.w r0, #0 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + str r2, [sp, #32] │ │ │ │ + str.w sl, [r2] │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + cmp r2, sl │ │ │ │ + str r1, [sp, #16] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + blt.w 946e6 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, sl │ │ │ │ + blt.w 9469a │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w 94830 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w 946d2 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w 946d2 │ │ │ │ + ldr.w r0, [pc, #1108] @ 94964 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + ldr.w r0, [pc, #1100] @ 94968 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + add r0, pc │ │ │ │ + vdiv.f32 s19, s15, s0 │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s15, s0 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vstr s15, [sp, #48] @ 0x30 │ │ │ │ + blx 5e2f4 │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.w 94978 │ │ │ │ + lsls r2, r4, #2 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5ae88 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + adds r2, #1 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + sub.w r2, r6, r2, lsl #3 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ble.w 94994 │ │ │ │ + ldr.w fp, [sp, #4] │ │ │ │ + mov.w r9, #1 │ │ │ │ + ldr.w sl, [sp, #8] │ │ │ │ + cmp r4, #0 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + ble.n 945f0 │ │ │ │ + vmov.f32 s20, s16 │ │ │ │ + mov r8, r7 │ │ │ │ + add.w r4, sl, fp, lsl #3 │ │ │ │ + movs r6, #1 │ │ │ │ + vldr s16, [r4, #8] │ │ │ │ + adds r4, #8 │ │ │ │ + mov r0, r4 │ │ │ │ + vldmia r8!, {s17} │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r6, #1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s15, s16, s0 │ │ │ │ + vcmp.f32 s17, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s17 │ │ │ │ + cmp r3, r6 │ │ │ │ + vstr s15, [r8, #-4] │ │ │ │ + bge.n 94588 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + vmov.f32 s16, s20 │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + cmp r9, r3 │ │ │ │ + bgt.n 945fa │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r4, #0 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + add fp, r2 │ │ │ │ + bgt.n 9457c │ │ │ │ + add.w r2, r9, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.w 94936 │ │ │ │ + cmp r4, #0 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + ble.w 94936 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r9, r7 │ │ │ │ + mov.w fp, #1 │ │ │ │ + add.w r8, sp, #44 @ 0x2c │ │ │ │ + add r6, sp, #48 @ 0x30 │ │ │ │ + vldmia r9!, {s0} │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 947fa │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + cmp fp, r4 │ │ │ │ + ble.n 94610 │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.w 94936 │ │ │ │ + vmov.f32 s13, s19 │ │ │ │ + vldr s14, [pc, #800] @ 94958 │ │ │ │ + add.w r2, r7, r4, lsl #2 │ │ │ │ + mov r3, r7 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s15, s13 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s13, s15 │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.n 94640 │ │ │ │ + vcmp.f32 s13, #0.0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vstr s14, [r3] │ │ │ │ + it ne │ │ │ │ + vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + bne.n 946ee │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 94686 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + blt.w 94930 │ │ │ │ + vldmia sl!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 9467e │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 946b0 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ + ldr r0, [pc, #708] @ (9496c ) │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r0, pc │ │ │ │ + str r2, [r4, #0] │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #700] @ (94970 ) │ │ │ │ + ldr r3, [pc, #684] @ (94960 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 949b4 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #60 @ 0x3c │ │ │ │ + vpop {d8-d10} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + movs r2, #0 │ │ │ │ + str r3, [r1, #0] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + str r3, [r1, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + b.n 946b0 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 946a0 │ │ │ │ + vldr s15, [sl] │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s15, s18 │ │ │ │ + vcmpe.f32 s19, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s15, s19 │ │ │ │ + vdiv.f32 s12, s11, s15 │ │ │ │ + vstmia sl!, {s12} │ │ │ │ + cmp r2, sl │ │ │ │ + bne.n 946ee │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + vcmpe.f32 s18, s13 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s14, s19 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s13, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s19 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ble.w 94998 │ │ │ │ + ldr.w r9, [sp, #28] │ │ │ │ + lsls r2, r2, #2 │ │ │ │ + movs r1, #0 │ │ │ │ + mov.w sl, #1 │ │ │ │ + mov r0, r9 │ │ │ │ + vmov.f32 s20, s16 │ │ │ │ + blx 5ae88 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr.w fp, [sp, #4] │ │ │ │ + mov r7, sl │ │ │ │ + mov sl, r3 │ │ │ │ + add r2, sp, #44 @ 0x2c │ │ │ │ + str.w r9, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + vldmia r9!, {s17} │ │ │ │ + cmp r4, #0 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + ble.n 947e0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + mov r6, sl │ │ │ │ + movs r4, #1 │ │ │ │ + add.w r8, r3, fp, lsl #3 │ │ │ │ + vldr s16, [r8, #8] │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + mov r0, r8 │ │ │ │ + adds r4, #1 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vldmia r6!, {s15} │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmul.f32 s16, s16, s15 │ │ │ │ + vcmpe.f32 s16, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s16 │ │ │ │ + cmp r3, r4 │ │ │ │ + vstr s17, [r9, #-4] │ │ │ │ + bge.n 9478c │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n 94838 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + adds r7, #1 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add fp, r3 │ │ │ │ + cmp r1, r7 │ │ │ │ + blt.n 9486c │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + b.n 94778 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + blx 5e2f4 │ │ │ │ + vcvt.f64.f32 d6, s16 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + vdiv.f64 d7, d0, d6 │ │ │ │ + vcvt.s32.f64 s14, d7 │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + blx 58e40 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + cmp fp, r4 │ │ │ │ + vstr s0, [r9, #-4] │ │ │ │ + ble.w 94610 │ │ │ │ + b.n 94628 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 946a0 │ │ │ │ + vcvt.f64.f32 d0, s17 │ │ │ │ + adds r7, #1 │ │ │ │ + blx 5e2f4 │ │ │ │ + vcvt.f64.f32 d6, s20 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + vdiv.f64 d7, d0, d6 │ │ │ │ + vcvt.s32.f64 s14, d7 │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + blx 58e40 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add fp, r3 │ │ │ │ + cmp r7, r1 │ │ │ │ + vstr s0, [r9, #-4] │ │ │ │ + ble.n 947f6 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w 94998 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + vmov.f32 s14, s19 │ │ │ │ + vldr s13, [pc, #212] @ 94958 │ │ │ │ + add.w r1, r2, r0, lsl #2 │ │ │ │ + vldmia r2!, {s15} │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s13, s15 │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s13, s15 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne.n 94888 │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + bne.n 948dc │ │ │ │ + movs r2, #1 │ │ │ │ + b.n 948c8 │ │ │ │ + adds r2, #1 │ │ │ │ + cmp r0, r2 │ │ │ │ + blt.w 946b0 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 948c0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + add r3, r2 │ │ │ │ + b.n 94694 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s15, s18 │ │ │ │ + vcmpe.f32 s15, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s15, s19 │ │ │ │ + vdiv.f32 s12, s11, s15 │ │ │ │ + vstmia r3!, {s12} │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n 948dc │ │ │ │ + vcmpe.f32 s14, s18 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s13, s19 │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s14, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s19, s13 │ │ │ │ + vdiv.f32 s15, s14, s19 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n 946b0 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + b.n 94744 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + vldr s14, [pc, #28] @ 94958 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vcmp.f32 s19, s14 │ │ │ │ + vstr s14, [r3] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 949ae │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + bgt.w 9474c │ │ │ │ + b.n 946b0 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + adds r0, r4, #1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + subs r2, #120 @ 0x78 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + subs r1, #180 @ 0xb4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ + subs r4, r3, r1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r3, #1 │ │ │ │ + sub.w r3, r6, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r2 │ │ │ │ + bgt.w 9456a │ │ │ │ + b.n 9493a │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + b.n 94602 │ │ │ │ + vcmp.f32 s19, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 946b0 │ │ │ │ + vmov.f32 s14, s19 │ │ │ │ + vldr s13, [pc, #-56] @ 94974 │ │ │ │ + b.n 94908 │ │ │ │ + vmov.f32 s13, s19 │ │ │ │ + b.n 9471e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -00094490 : │ │ │ │ +000949b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d14} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3456] @ 0xd80 │ │ │ │ - ldr r5, [pc, #908] @ (94834 ) │ │ │ │ + ldr r5, [pc, #908] @ (94d5c ) │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ - ldr r4, [pc, #908] @ (94838 ) │ │ │ │ + ldr r4, [pc, #908] @ (94d60 ) │ │ │ │ mov r9, r2 │ │ │ │ add r5, pc │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #676] @ 0x2a4 │ │ │ │ ldr r1, [sp, #684] @ 0x2ac │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -70227,15 +70687,15 @@ │ │ │ │ str r2, [sp, #268] @ 0x10c │ │ │ │ ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ str r2, [sp, #272] @ 0x110 │ │ │ │ ldr r2, [sp, #708] @ 0x2c4 │ │ │ │ str r2, [sp, #276] @ 0x114 │ │ │ │ ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ str r2, [sp, #280] @ 0x118 │ │ │ │ - ldr r4, [pc, #788] @ (9483c ) │ │ │ │ + ldr r4, [pc, #788] @ (94d64 ) │ │ │ │ ldr r2, [sp, #716] @ 0x2cc │ │ │ │ str r2, [sp, #284] @ 0x11c │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #288] @ 0x120 │ │ │ │ ldr r2, [sp, #724] @ 0x2d4 │ │ │ │ @@ -70255,118 +70715,118 @@ │ │ │ │ str r3, [sp, #256] @ 0x100 │ │ │ │ blx 57998 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #260] @ 0x104 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #724] @ (94840 ) │ │ │ │ + ldr r1, [pc, #724] @ (94d68 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ str r0, [sp, #248] @ 0xf8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n 945ce │ │ │ │ + blt.n 94af6 │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ cmp r1, r4 │ │ │ │ ite ge │ │ │ │ movge r3, #0 │ │ │ │ movlt r3, #1 │ │ │ │ orrs.w r3, r3, r4, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #6 │ │ │ │ movne r3, #7 │ │ │ │ - beq.n 945d6 │ │ │ │ + beq.n 94afe │ │ │ │ str.w r2, [fp] │ │ │ │ - ldr r0, [pc, #676] @ (94844 ) │ │ │ │ + ldr r0, [pc, #676] @ (94d6c ) │ │ │ │ add r1, sp, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #668] @ (94848 ) │ │ │ │ - ldr r3, [pc, #648] @ (94838 ) │ │ │ │ + ldr r2, [pc, #668] @ (94d70 ) │ │ │ │ + ldr r3, [pc, #648] @ (94d60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #540] @ 0x21c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 964a6 │ │ │ │ + bne.w 969ce │ │ │ │ movs r0, #0 │ │ │ │ add.w sp, sp, #548 @ 0x224 │ │ │ │ vpop {d8-d14} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94ac2 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r1, r3 │ │ │ │ ite ge │ │ │ │ movge r2, #0 │ │ │ │ movlt r2, #1 │ │ │ │ orrs.w r2, r2, r3, lsr #31 │ │ │ │ - beq.n 945f0 │ │ │ │ + beq.n 94b18 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94ac2 │ │ │ │ cmp r4, r3 │ │ │ │ - blt.n 945e8 │ │ │ │ + blt.n 94b10 │ │ │ │ subs r0, r1, r4 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n 945e8 │ │ │ │ + bgt.n 94b10 │ │ │ │ subs r1, r1, r3 │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 945e8 │ │ │ │ + bgt.n 94b10 │ │ │ │ ldr r2, [sp, #312] @ 0x138 │ │ │ │ - cbz r2, 94614 │ │ │ │ + cbz r2, 94b3c │ │ │ │ ldr r2, [sp, #380] @ 0x17c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r4, r2 │ │ │ │ - ble.n 94614 │ │ │ │ + ble.n 94b3c │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94ac2 │ │ │ │ ldr r2, [sp, #256] @ 0x100 │ │ │ │ - cbz r2, 94628 │ │ │ │ + cbz r2, 94b50 │ │ │ │ ldr r2, [sp, #372] @ 0x174 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r0, r2 │ │ │ │ - ble.n 94628 │ │ │ │ + ble.n 94b50 │ │ │ │ mvn.w r2, #13 │ │ │ │ movs r3, #14 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94ac2 │ │ │ │ ldr r2, [sp, #260] @ 0x104 │ │ │ │ - cbz r2, 9463c │ │ │ │ + cbz r2, 94b64 │ │ │ │ ldr r2, [sp, #376] @ 0x178 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n 9463c │ │ │ │ + ble.n 94b64 │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94ac2 │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ - cbz r2, 94650 │ │ │ │ + cbz r2, 94b78 │ │ │ │ ldr r2, [sp, #348] @ 0x15c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, r2 │ │ │ │ - ble.n 94650 │ │ │ │ + ble.n 94b78 │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ - b.n 9459a │ │ │ │ + b.n 94ac2 │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 964a0 │ │ │ │ + bne.w 969c8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96410 │ │ │ │ + beq.w 96938 │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [sp, #316] @ 0x13c │ │ │ │ adds r1, r3, r1 │ │ │ │ str r1, [sp, #320] @ 0x140 │ │ │ │ adds r1, r3, r1 │ │ │ │ str r1, [sp, #324] @ 0x144 │ │ │ │ adds r1, r3, r1 │ │ │ │ @@ -70388,38 +70848,38 @@ │ │ │ │ cmpne r2, r3 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #27 │ │ │ │ movlt r3, #28 │ │ │ │ vstr s15, [r1] │ │ │ │ it lt │ │ │ │ strlt.w r2, [fp] │ │ │ │ - blt.w 9459e │ │ │ │ + blt.w 94ac6 │ │ │ │ cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - beq.w 945aa │ │ │ │ - ldr r0, [pc, #408] @ (9484c ) │ │ │ │ + beq.w 94ad2 │ │ │ │ + ldr r0, [pc, #408] @ (94d74 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ - ldr r0, [pc, #400] @ (94850 ) │ │ │ │ + ldr r0, [pc, #400] @ (94d78 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcvt.f64.f32 d7, s16 │ │ │ │ - ldr r1, [pc, #392] @ (94854 ) │ │ │ │ + ldr r1, [pc, #392] @ (94d7c ) │ │ │ │ add r0, sp, #528 @ 0x210 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #528] @ 0x210 │ │ │ │ blx 63fb4 │ │ │ │ vcvt.f32.f64 s15, d0 │ │ │ │ - vldr s14, [pc, #328] @ 9482c │ │ │ │ + vldr s14, [pc, #328] @ 94d54 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s14 │ │ │ │ - bge.n 94706 │ │ │ │ + bge.n 94c2e │ │ │ │ vmov.f32 s14, #36 @ 0x41200000 10.0 │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s15, s14 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ movs r2, #6 │ │ │ │ @@ -70459,117 +70919,117 @@ │ │ │ │ str r3, [sp, #368] @ 0x170 │ │ │ │ ldr r3, [sp, #420] @ 0x1a4 │ │ │ │ it ge │ │ │ │ vmovge.f32 s20, s15 │ │ │ │ cmp r1, #0 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ str r3, [sp, #388] @ 0x184 │ │ │ │ - ble.w 945aa │ │ │ │ + ble.w 94ad2 │ │ │ │ lsls r3, r1, #2 │ │ │ │ - vldr s13, [pc, #176] @ 94830 │ │ │ │ + vldr s13, [pc, #176] @ 94d58 │ │ │ │ adds r0, r3, r2 │ │ │ │ movs r5, #0 │ │ │ │ str r2, [sp, #444] @ 0x1bc │ │ │ │ vldmia r2!, {s15} │ │ │ │ vcmpe.f32 s15, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ strmi.w r5, [r2, #-4] │ │ │ │ - bmi.n 947ae │ │ │ │ + bmi.n 94cd6 │ │ │ │ vsub.f32 s14, s13, s20 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ vstrgt s13, [r2, #-4] │ │ │ │ cmp r0, r2 │ │ │ │ - bne.n 94788 │ │ │ │ + bne.n 94cb0 │ │ │ │ cmp r1, #1 │ │ │ │ - beq.w 96474 │ │ │ │ + beq.w 9699c │ │ │ │ subs r2, r3, #4 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ - vldr s13, [pc, #112] @ 94830 │ │ │ │ + vldr s13, [pc, #112] @ 94d58 │ │ │ │ movs r0, #0 │ │ │ │ add r2, r3 │ │ │ │ mov r5, r3 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ strmi.w r0, [r3, #-4] │ │ │ │ - bmi.n 947ec │ │ │ │ + bmi.n 94d14 │ │ │ │ vsub.f32 s14, s13, s20 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ vstrgt s13, [r3, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 947c6 │ │ │ │ + bne.n 94cee │ │ │ │ mov r3, r1 │ │ │ │ - b.n 947fa │ │ │ │ + b.n 94d22 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 96474 │ │ │ │ + beq.w 9699c │ │ │ │ vldmdb r2!, {s15} │ │ │ │ mov r0, r3 │ │ │ │ subs r3, #1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 947f4 │ │ │ │ + beq.n 94d1c │ │ │ │ cmp r3, #1 │ │ │ │ strd r3, r0, [sp, #96] @ 0x60 │ │ │ │ itt eq │ │ │ │ moveq r3, #2 │ │ │ │ streq r3, [sp, #100] @ 0x64 │ │ │ │ - beq.n 9486e │ │ │ │ + beq.n 94d96 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ add.w r3, r0, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #2 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ - b.n 9485e │ │ │ │ + b.n 94d86 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r1 │ │ │ │ lsrs r3, r3, #31 │ │ │ │ subs r7, #201 @ 0xc9 │ │ │ │ - adds r2, r4, #1 │ │ │ │ + asrs r2, r7, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + adds r6, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r2, #98 @ 0x62 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #212 @ 0xd4 │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #28 │ │ │ │ + adds r3, #220 @ 0xdc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - beq.n 9486c │ │ │ │ + beq.n 94d94 │ │ │ │ vldmdb r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 94858 │ │ │ │ + bne.n 94d80 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #808] @ (94b98 ) │ │ │ │ + ldr r3, [pc, #808] @ (950c0 ) │ │ │ │ vmov.f32 s27, s20 │ │ │ │ - ldr r2, [pc, #804] @ (94b9c ) │ │ │ │ + ldr r2, [pc, #804] @ (950c4 ) │ │ │ │ add r3, pc │ │ │ │ - vldr s23, [pc, #788] @ 94b90 │ │ │ │ + vldr s23, [pc, #788] @ 950b8 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #432] @ 0x1b0 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ add r2, pc │ │ │ │ - vldr s26, [pc, #780] @ 94b94 │ │ │ │ + vldr s26, [pc, #780] @ 950bc │ │ │ │ subs r3, #4 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ str r2, [sp, #424] @ 0x1a8 │ │ │ │ subs r3, #4 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ @@ -70626,15 +71086,15 @@ │ │ │ │ vneg.f32 s0, s0 │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ - blt.w 96240 │ │ │ │ + blt.w 96768 │ │ │ │ ldr r6, [sp, #268] @ 0x10c │ │ │ │ subs r2, r5, #4 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ add r6, r2 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r6, [sp, #264] @ 0x108 │ │ │ │ @@ -70748,15 +71208,15 @@ │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ blx 637bc │ │ │ │ vnmul.f64 d8, d8, d0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ vcvt.f32.f64 s16, d8 │ │ │ │ vstmia r5!, {s16} │ │ │ │ - bne.w 94972 │ │ │ │ + bne.w 94e9a │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ adds r4, r3, r5 │ │ │ │ str r4, [sp, #308] @ 0x134 │ │ │ │ vldr s0, [r4] │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ blx 637bc │ │ │ │ @@ -70772,42 +71232,42 @@ │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ add r3, r5 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w 962c0 │ │ │ │ + blt.w 967e8 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ add r3, r2 │ │ │ │ str r2, [sp, #464] @ 0x1d0 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w r8, r1, #1 │ │ │ │ cmp r8, r2 │ │ │ │ vldr s14, [r3] │ │ │ │ - bgt.w 9624a │ │ │ │ + bgt.w 96772 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ vmov.f32 s13, s14 │ │ │ │ add.w r3, r2, r1, lsl #2 │ │ │ │ add r2, r5 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s15, s13 │ │ │ │ it gt │ │ │ │ vmovgt.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vmovmi.f32 s13, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 94b3c │ │ │ │ + bne.n 95064 │ │ │ │ vsub.f32 s25, s23, s27 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #220] @ 0xdc │ │ │ │ subs r2, r3, #4 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ add r1, r2 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ @@ -70818,23 +71278,23 @@ │ │ │ │ ldr r1, [sp, #224] @ 0xe0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ - bpl.w 95ddc │ │ │ │ - b.n 94ba0 │ │ │ │ + bpl.w 96304 │ │ │ │ + b.n 950c8 │ │ │ │ lsrs r3, r3, #31 │ │ │ │ subs r7, #201 @ 0xc9 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #9] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r4, #9] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [sp, #496] @ 0x1f0 │ │ │ │ vstr s26, [sp, #492] @ 0x1ec │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mvn.w r2, #3221225472 @ 0xc0000000 │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ @@ -70906,23 +71366,23 @@ │ │ │ │ vldr s14, [r0] │ │ │ │ vldr s17, [r1] │ │ │ │ vstr s15, [sp, #520] @ 0x208 │ │ │ │ vmla.f32 s0, s14, s14 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96494 │ │ │ │ + bmi.w 969bc │ │ │ │ vsqrt.f64 d9, d0 │ │ │ │ vmul.f32 s16, s16, s16 │ │ │ │ vmov.f32 s0, s16 │ │ │ │ vmla.f32 s0, s17, s17 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96488 │ │ │ │ + bmi.w 969b0 │ │ │ │ vsqrt.f64 d1, d0 │ │ │ │ vmov.f64 d0, d9 │ │ │ │ blx 64b74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vmul.f32 s18, s27, s27 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ @@ -70944,15 +71404,15 @@ │ │ │ │ vcmpe.f32 s16, s18 │ │ │ │ ldr r1, [sp, #296] @ 0x128 │ │ │ │ add r1, r3 │ │ │ │ adds r3, r2, r3 │ │ │ │ str r1, [sp, #32] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ - bgt.w 95f78 │ │ │ │ + bgt.w 964a0 │ │ │ │ vldr s14, [sp, #492] @ 0x1ec │ │ │ │ vldr s15, [sp, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -70985,15 +71445,15 @@ │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ add.w r9, r2, r3 │ │ │ │ ldr r2, [sp, #300] @ 0x12c │ │ │ │ add.w sl, r2, r3 │ │ │ │ - bmi.w 95f52 │ │ │ │ + bmi.w 9647a │ │ │ │ vldr s14, [sp, #496] @ 0x1f0 │ │ │ │ vldr s15, [sp, #492] @ 0x1ec │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -71024,15 +71484,15 @@ │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s11, s15 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r6] │ │ │ │ vstr s15, [r4] │ │ │ │ - bge.n 94e28 │ │ │ │ + bge.n 95350 │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ vldr s14, [r2] │ │ │ │ add r3, fp │ │ │ │ vldr s13, [r3] │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ @@ -71071,15 +71531,15 @@ │ │ │ │ vstr s16, [sp, #516] @ 0x204 │ │ │ │ vmul.f32 s14, s11, s15 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r5] │ │ │ │ vstr s15, [r7] │ │ │ │ - bge.n 94eca │ │ │ │ + bge.n 953f2 │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ vldr s14, [r2] │ │ │ │ add r3, fp │ │ │ │ vldr s13, [r3] │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ @@ -71110,15 +71570,15 @@ │ │ │ │ vstr s17, [sp, #524] @ 0x20c │ │ │ │ vstr s15, [r3] │ │ │ │ itttt lt │ │ │ │ addlt r3, sp, #456 @ 0x1c8 │ │ │ │ strlt r3, [sp, #88] @ 0x58 │ │ │ │ addlt r3, sp, #448 @ 0x1c0 │ │ │ │ strlt r3, [sp, #84] @ 0x54 │ │ │ │ - blt.w 957a6 │ │ │ │ + blt.w 95cce │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ vmov.f32 s28, s25 │ │ │ │ ldr r1, [sp, #336] @ 0x150 │ │ │ │ add r3, r8 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ add.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #2 │ │ │ │ @@ -71194,15 +71654,15 @@ │ │ │ │ add r3, sp, #492 @ 0x1ec │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #520 @ 0x208 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b.n 95118 │ │ │ │ + b.n 95640 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vldr s13, [r7, #4] │ │ │ │ vldr s14, [r1] │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ @@ -71276,15 +71736,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ str r2, [sp, #32] │ │ │ │ vstr s17, [sp, #524] @ 0x20c │ │ │ │ vstr s15, [sl] │ │ │ │ ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ cmp r3, r0 │ │ │ │ - blt.w 957a2 │ │ │ │ + blt.w 95cca │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ vldr s0, [r3, #-4] │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ blx 5746c │ │ │ │ vldr s10, [fp, #-4] │ │ │ │ vldr s2, [r7, #-4] │ │ │ │ @@ -71320,22 +71780,22 @@ │ │ │ │ vstr s11, [sp, #480] @ 0x1e0 │ │ │ │ vmla.f32 s0, s24, s24 │ │ │ │ vcvt.f32.f64 s12, d6 │ │ │ │ vstr s12, [sp, #484] @ 0x1e4 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96458 │ │ │ │ + bmi.w 96980 │ │ │ │ vsqrt.f64 d12, d0 │ │ │ │ vmul.f32 s14, s14, s14 │ │ │ │ vmla.f32 s14, s12, s12 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96448 │ │ │ │ + bmi.w 96970 │ │ │ │ vsqrt.f64 d1, d7 │ │ │ │ vmov.f64 d0, d12 │ │ │ │ blx 64b74 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vmul.f32 s22, s22, s22 │ │ │ │ vmul.f32 s19, s19, s19 │ │ │ │ @@ -71372,21 +71832,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ite ge │ │ │ │ movge r1, #1 │ │ │ │ movlt r1, #0 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ - beq.w 956e0 │ │ │ │ + beq.w 95c08 │ │ │ │ eor.w r1, r2, #1 │ │ │ │ tst r3, r1 │ │ │ │ - bne.w 956f2 │ │ │ │ + bne.w 95c1a │ │ │ │ eor.w r3, r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 95778 │ │ │ │ + bne.w 95ca0 │ │ │ │ vldr s14, [sp, #492] @ 0x1ec │ │ │ │ vldr s15, [sp, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittte ls │ │ │ │ @@ -71407,23 +71867,23 @@ │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ subs r3, r6, #4 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ vstr s15, [r9] │ │ │ │ orrs r3, r2 │ │ │ │ - beq.w 956ce │ │ │ │ + beq.w 95bf6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 9572c │ │ │ │ + bne.w 95c54 │ │ │ │ eor.w r3, r2, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 95752 │ │ │ │ + bne.w 95c7a │ │ │ │ vldr s14, [sp, #496] @ 0x1f0 │ │ │ │ vldr s15, [sp, #492] @ 0x1ec │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -71554,22 +72014,22 @@ │ │ │ │ vmla.f32 s0, s13, s13 │ │ │ │ vstr s13, [sp, #484] @ 0x1e4 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vstr s14, [sp, #476] @ 0x1dc │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9642c │ │ │ │ + bmi.w 96954 │ │ │ │ vsqrt.f64 d12, d0 │ │ │ │ vmul.f32 s6, s6, s6 │ │ │ │ vmla.f32 s6, s14, s14 │ │ │ │ vcvt.f64.f32 d3, s6 │ │ │ │ vcmp.f64 d3, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9641c │ │ │ │ + bmi.w 96944 │ │ │ │ vsqrt.f64 d1, d3 │ │ │ │ vmov.f64 d0, d12 │ │ │ │ blx 64b74 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vmul.f32 s19, s19, s19 │ │ │ │ vmul.f32 s21, s21, s21 │ │ │ │ @@ -71604,21 +72064,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ite ge │ │ │ │ movge r1, #1 │ │ │ │ movlt r1, #0 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ - beq.w 956bc │ │ │ │ + beq.w 95be4 │ │ │ │ eor.w r1, r2, #1 │ │ │ │ tst r3, r1 │ │ │ │ - bne.w 95704 │ │ │ │ + bne.w 95c2c │ │ │ │ eor.w r3, r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 95766 │ │ │ │ + bne.w 95c8e │ │ │ │ vldr s14, [sp, #492] @ 0x1ec │ │ │ │ vldr s15, [sp, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -71629,30 +72089,30 @@ │ │ │ │ movhi r1, r5 │ │ │ │ itt hi │ │ │ │ ldrhi r2, [sp, #124] @ 0x7c │ │ │ │ movhi r0, r8 │ │ │ │ blx 62340 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ orrs r3, r2 │ │ │ │ - beq.n 956a6 │ │ │ │ + beq.n 95bce │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 95716 │ │ │ │ + bne.w 95c3e │ │ │ │ eor.w r3, r2, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ tst r2, r3 │ │ │ │ - bne.w 9578c │ │ │ │ + bne.w 95cb4 │ │ │ │ vldr s14, [sp, #496] @ 0x1f0 │ │ │ │ vldr s15, [sp, #492] @ 0x1ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w 95740 │ │ │ │ + bpl.w 95c68 │ │ │ │ add.w ip, fp, #4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ mov r0, fp │ │ │ │ str.w ip, [sp, #64] @ 0x40 │ │ │ │ blx 62340 │ │ │ │ @@ -71677,128 +72137,128 @@ │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r0, #4] │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ vstr s15, [r7] │ │ │ │ cmp r0, r3 │ │ │ │ - bgt.w 94ffa │ │ │ │ + bgt.w 95522 │ │ │ │ vldr s11, [fp] │ │ │ │ vldr s15, [r2] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vldr s13, [r4, #4] │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ vldr s12, [r3] │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ mov r3, r1 │ │ │ │ vmla.f32 s15, s11, s12 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r4, #4] │ │ │ │ vstr s15, [fp] │ │ │ │ - b.n 95060 │ │ │ │ + b.n 95588 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ add r1, sp, #484 @ 0x1e4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #488 @ 0x1e8 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ blx 6151c │ │ │ │ add.w ip, fp, #4 │ │ │ │ - b.n 95624 │ │ │ │ + b.n 95b4c │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, sp, #476 @ 0x1dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #480 @ 0x1e0 │ │ │ │ blx 6151c │ │ │ │ - b.n 955d4 │ │ │ │ + b.n 95afc │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ add r1, sp, #484 @ 0x1e4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #488 @ 0x1e8 │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ blx 6151c │ │ │ │ - b.n 9531e │ │ │ │ + b.n 95846 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, sp, #476 @ 0x1dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #480 @ 0x1e0 │ │ │ │ blx 6151c │ │ │ │ - b.n 952b0 │ │ │ │ + b.n 957d8 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r1, r7, #4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #512 @ 0x200 │ │ │ │ blx 6151c │ │ │ │ - b.n 952b0 │ │ │ │ + b.n 957d8 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx 6151c │ │ │ │ - b.n 955d4 │ │ │ │ + b.n 95afc │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ blx 6151c │ │ │ │ add.w ip, fp, #4 │ │ │ │ - b.n 95624 │ │ │ │ + b.n 95b4c │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ sub.w r1, r8, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ blx 6151c │ │ │ │ - b.n 9531e │ │ │ │ + b.n 95846 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r0, sl │ │ │ │ blx 62340 │ │ │ │ add.w ip, fp, #4 │ │ │ │ - b.n 95624 │ │ │ │ + b.n 95b4c │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ sub.w r1, sl, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #524 @ 0x20c │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ blx 6151c │ │ │ │ - b.n 9531e │ │ │ │ + b.n 95846 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ blx 6151c │ │ │ │ - b.n 955d4 │ │ │ │ + b.n 95afc │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, fp, #4 │ │ │ │ blx 6151c │ │ │ │ - b.n 952b0 │ │ │ │ + b.n 957d8 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #524 @ 0x20c │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ blx 6151c │ │ │ │ add.w ip, fp, #4 │ │ │ │ - b.n 95624 │ │ │ │ + b.n 95b4c │ │ │ │ vmov.f32 s25, s28 │ │ │ │ ldr r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ add r3, r4 │ │ │ │ vldr s0, [r3] │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ @@ -71839,15 +72299,15 @@ │ │ │ │ vcvt.f32.f64 s12, d6 │ │ │ │ vcvt.f64.f32 d14, s28 │ │ │ │ vmla.f32 s14, s12, s12 │ │ │ │ vstr s12, [sp, #484] @ 0x1e4 │ │ │ │ vcvt.f64.f32 d7, s14 │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 96478 │ │ │ │ + bmi.w 969a0 │ │ │ │ vsqrt.f64 d1, d7 │ │ │ │ vmov.f64 d0, d14 │ │ │ │ blx 64b74 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ subs r3, #8 │ │ │ │ @@ -71885,21 +72345,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ iteet ge │ │ │ │ movge r2, #1 │ │ │ │ movlt r2, #0 │ │ │ │ movlt r1, r3 │ │ │ │ orrge.w r1, r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w 95f66 │ │ │ │ + beq.w 9648e │ │ │ │ eor.w r1, r3, #1 │ │ │ │ tst r2, r1 │ │ │ │ - bne.w 960f6 │ │ │ │ + bne.w 9661e │ │ │ │ eor.w r2, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ - bne.w 961c8 │ │ │ │ + bne.w 966f0 │ │ │ │ vldr s14, [sp, #496] @ 0x1f0 │ │ │ │ mov r3, r7 │ │ │ │ vldr s15, [sp, #492] @ 0x1ec │ │ │ │ str r6, [sp, #0] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittet mi │ │ │ │ @@ -71931,75 +72391,75 @@ │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s14, [r3] │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ vstr s15, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95d64 │ │ │ │ + beq.w 9628c │ │ │ │ ldrd r3, r2, [sp, #96] @ 0x60 │ │ │ │ subs r6, r2, r3 │ │ │ │ ldr r2, [sp, #248] @ 0xf8 │ │ │ │ adds r6, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 960ac │ │ │ │ + bne.w 965d4 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #380] @ 0x17c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ - ldr.w r1, [pc, #2856] @ 964c0 │ │ │ │ - ldr.w r0, [pc, #2856] @ 964c4 │ │ │ │ + ldr.w r1, [pc, #2856] @ 969e8 │ │ │ │ + ldr.w r0, [pc, #2856] @ 969ec │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mul.w r3, r3, r2 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #2836] @ 964c8 │ │ │ │ + ldr.w r2, [pc, #2836] @ 969f0 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95d7e │ │ │ │ + bne.w 962a6 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ - cbz r3, 95a04 │ │ │ │ + cbz r3, 95f2c │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #376] @ 0x178 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ - ldr.w r1, [pc, #2792] @ 964cc │ │ │ │ + ldr.w r1, [pc, #2792] @ 969f4 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #368] @ 0x170 │ │ │ │ - ldr.w r0, [pc, #2788] @ 964d0 │ │ │ │ + ldr.w r0, [pc, #2788] @ 969f8 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #2780] @ 964d4 │ │ │ │ + ldr.w r2, [pc, #2780] @ 969fc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ - cbz r3, 95a66 │ │ │ │ + cbz r3, 95f8e │ │ │ │ ldr r2, [sp, #348] @ 0x15c │ │ │ │ mvn.w r1, #3221225472 @ 0xc0000000 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #244] @ 0xf4 │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ @@ -72013,50 +72473,50 @@ │ │ │ │ add r2, r0 │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #388] @ 0x184 │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #360] @ 0x168 │ │ │ │ add r2, r0 │ │ │ │ - ldr.w r0, [pc, #2712] @ 964d8 │ │ │ │ + ldr.w r0, [pc, #2712] @ 96a00 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r2, r2, r1 │ │ │ │ - ldr.w r1, [pc, #2692] @ 964dc │ │ │ │ + ldr.w r1, [pc, #2692] @ 96a04 │ │ │ │ str r2, [sp, #468] @ 0x1d4 │ │ │ │ - ldr.w r2, [pc, #2692] @ 964e0 │ │ │ │ + ldr.w r2, [pc, #2692] @ 96a08 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ vldr s14, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 95d5c │ │ │ │ + ble.w 96284 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ vldr s15, [r3] │ │ │ │ vneg.f32 s15, s15 │ │ │ │ vstr s15, [r3] │ │ │ │ vldr s0, [r6] │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ vneg.f32 s16, s0 │ │ │ │ vstr s16, [r6] │ │ │ │ - cbz r3, 95ac4 │ │ │ │ + cbz r3, 95fec │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95d40 │ │ │ │ + bne.w 96268 │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr r3, [sp, #368] @ 0x170 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ @@ -72101,47 +72561,47 @@ │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ vldr s14, [r5] │ │ │ │ vldr s15, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 95f10 │ │ │ │ + bmi.w 96438 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ vldr s13, [r4] │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ vldr s15, [r5] │ │ │ │ vadd.f32 s14, s14, s13 │ │ │ │ subs r4, r3, #0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 95ce6 │ │ │ │ + ble.w 9620e │ │ │ │ vneg.f32 s15, s15 │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ vstr s15, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95ce6 │ │ │ │ + beq.w 9620e │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #248] @ 0xf8 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 961dc │ │ │ │ + bne.w 96704 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ - ldr.w r1, [pc, #2344] @ 964e4 │ │ │ │ + ldr.w r1, [pc, #2344] @ 96a0c │ │ │ │ and.w r4, r4, #1 │ │ │ │ add r1, pc │ │ │ │ mul.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #364] @ 0x16c │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -72152,197 +72612,197 @@ │ │ │ │ vldr s15, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ movpl r4, #0 │ │ │ │ cmp r4, #0 │ │ │ │ - bne.w 96252 │ │ │ │ + bne.w 9677a │ │ │ │ ldrd r3, r2, [sp, #96] @ 0x60 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.n 95c38 │ │ │ │ + bgt.n 96160 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ add.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add r2, r1 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s27 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vstrmi s26, [r3, #-4] │ │ │ │ - bmi.n 95c34 │ │ │ │ + bmi.n 9615c │ │ │ │ vcmpe.f32 s25, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vstrmi s23, [r3, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 95c12 │ │ │ │ + bne.n 9613a │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n 95c78 │ │ │ │ + blt.n 961a0 │ │ │ │ add.w r3, r2, #1073741824 @ 0x40000000 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ subs r3, #1 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ subs r2, #4 │ │ │ │ add r2, r1 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmpe.f32 s15, s27 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vstrmi s26, [r3, #-4] │ │ │ │ - bmi.n 95c74 │ │ │ │ + bmi.n 9619c │ │ │ │ vcmpe.f32 s25, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vstrmi s23, [r3, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 95c52 │ │ │ │ + bne.n 9617a │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ - b.n 95c8a │ │ │ │ + b.n 961b2 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - beq.w 95e2e │ │ │ │ + beq.w 96356 │ │ │ │ vldmdb r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 95c82 │ │ │ │ + beq.n 961aa │ │ │ │ mov r3, r2 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w 95f8c │ │ │ │ + bgt.w 964b4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ - beq.w 96402 │ │ │ │ + beq.w 9692a │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ add.w r3, r2, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ - b.n 95cc4 │ │ │ │ + b.n 961ec │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - beq.n 95cd2 │ │ │ │ + beq.n 961fa │ │ │ │ vldmdb r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 95cbe │ │ │ │ + bne.n 961e6 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 95e2e │ │ │ │ + beq.w 96356 │ │ │ │ lsls r3, r2, #2 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r3 │ │ │ │ - b.w 948dc │ │ │ │ + b.w 94e04 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ and.w r4, r4, #1 │ │ │ │ vldr s14, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ movpl r4, #0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w 95bfa │ │ │ │ + beq.w 96122 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96252 │ │ │ │ + beq.w 9677a │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ - ldr.w r1, [pc, #1996] @ 964e8 │ │ │ │ + ldr.w r1, [pc, #1996] @ 96a10 │ │ │ │ mul.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #388] @ 0x184 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ add.w r3, r1, #16 │ │ │ │ adds r1, #8 │ │ │ │ blx 574e4 │ │ │ │ - b.n 95bfa │ │ │ │ + b.n 96122 │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mul.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #368] @ 0x170 │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldrd r1, r3, [sp, #424] @ 0x1a8 │ │ │ │ adds r1, #8 │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ vldr s16, [r3] │ │ │ │ - b.n 95ac4 │ │ │ │ + b.n 95fec │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9604c │ │ │ │ + beq.w 96574 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ subs r6, r3, r2 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95f96 │ │ │ │ + bne.w 964be │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #372] @ 0x174 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ - ldr.w r1, [pc, #1880] @ 964ec │ │ │ │ - ldr.w r0, [pc, #1880] @ 964f0 │ │ │ │ + ldr.w r1, [pc, #1880] @ 96a14 │ │ │ │ + ldr.w r0, [pc, #1880] @ 96a18 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #468] @ 0x1d4 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #364] @ 0x16c │ │ │ │ add r0, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r8, [sp] │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r2, [pc, #1844] @ 964f4 │ │ │ │ + ldr.w r2, [pc, #1844] @ 96a1c │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 959cc │ │ │ │ + bne.w 95ef4 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95a0c │ │ │ │ - b.n 95a66 │ │ │ │ + bne.w 95f34 │ │ │ │ + b.n 95f8e │ │ │ │ vcmpe.f32 s27, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 96108 │ │ │ │ + ble.w 96630 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [sp, #492] @ 0x1ec │ │ │ │ vstr s26, [sp, #496] @ 0x1f0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mvn.w r2, #3221225472 @ 0xc0000000 │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ @@ -72362,22 +72822,22 @@ │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ adds r7, r3, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ blx 62340 │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ adds r4, r3, r5 │ │ │ │ - b.w 94be2 │ │ │ │ + b.w 9510a │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldrd r4, r9, [sp, #392] @ 0x188 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd sl, r8, [sp, #400] @ 0x190 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #464] @ 0x1d0 │ │ │ │ - ble.w 945aa │ │ │ │ + ble.w 94ad2 │ │ │ │ sub.w r3, r8, #8 │ │ │ │ ldr r6, [sp, #420] @ 0x1a4 │ │ │ │ ldr r7, [sp, #412] @ 0x19c │ │ │ │ mov ip, r1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ sub.w r3, sl, #8 │ │ │ │ ldr.w sl, [sp, #408] @ 0x198 │ │ │ │ @@ -72392,152 +72852,152 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r3, r4, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ adds r5, r0, #1 │ │ │ │ vldmia sl!, {s13} │ │ │ │ cmp r5, r1 │ │ │ │ str r1, [sp, #468] @ 0x1d4 │ │ │ │ - bgt.n 95eea │ │ │ │ + bgt.n 96412 │ │ │ │ vmov.f32 s15, s13 │ │ │ │ adds r1, #1 │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ vldmia r2!, {s14} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ movgt r4, r3 │ │ │ │ add.w r3, r3, #1 │ │ │ │ it gt │ │ │ │ vmovgt.f32 s15, s14 │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n 95e8e │ │ │ │ + bne.n 963b6 │ │ │ │ cmp r0, r4 │ │ │ │ - beq.n 95eea │ │ │ │ + beq.n 96412 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ add.w r3, r3, r4, lsl #2 │ │ │ │ vstr s13, [r3] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ vstr s15, [sl, #-4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9617c │ │ │ │ + bne.w 966a4 │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 963e2 │ │ │ │ + bne.w 9690a │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 963b6 │ │ │ │ + bne.w 968de │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 96366 │ │ │ │ + bne.w 9688e │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9638c │ │ │ │ + bne.w 968b4 │ │ │ │ ldr.w ip, [sp, #464] @ 0x1d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r6, #8 │ │ │ │ adds r7, #8 │ │ │ │ cmp r5, ip │ │ │ │ add r8, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add fp, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bgt.w 945aa │ │ │ │ + bgt.w 94ad2 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - b.n 95e76 │ │ │ │ + b.n 9639e │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ vldr s15, [r3] │ │ │ │ vneg.f32 s15, s15 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95b66 │ │ │ │ + beq.w 9608e │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9627a │ │ │ │ + bne.w 967a2 │ │ │ │ ldr r3, [sp, #356] @ 0x164 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r1, [pc, #1476] @ 964f8 │ │ │ │ + ldr.w r1, [pc, #1476] @ 96a20 │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ add r1, pc │ │ │ │ mul.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #384] @ 0x180 │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ add.w r3, r1, #16 │ │ │ │ adds r1, #8 │ │ │ │ blx 574e4 │ │ │ │ - b.n 95b66 │ │ │ │ + b.n 9608e │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #520 @ 0x208 │ │ │ │ ldrd r3, r2, [sp, #136] @ 0x88 │ │ │ │ blx 6151c │ │ │ │ - b.w 94dba │ │ │ │ + b.w 952e2 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, sp, #484 @ 0x1e4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #488 @ 0x1e8 │ │ │ │ blx 6151c │ │ │ │ - b.n 9591a │ │ │ │ + b.n 95e42 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, sp, #512 @ 0x200 │ │ │ │ ldrd r3, r2, [sp, #148] @ 0x94 │ │ │ │ blx 6151c │ │ │ │ - b.w 94d44 │ │ │ │ + b.w 9526c │ │ │ │ cmp r2, #1 │ │ │ │ - bgt.w 95cae │ │ │ │ - b.w 948da │ │ │ │ + bgt.w 961d6 │ │ │ │ + b.w 94e02 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #372] @ 0x174 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ - ldr.w r1, [pc, #1360] @ 964fc │ │ │ │ + ldr.w r1, [pc, #1360] @ 96a24 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #364] @ 0x16c │ │ │ │ - ldr.w r0, [pc, #1356] @ 96500 │ │ │ │ + ldr.w r0, [pc, #1356] @ 96a28 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r8, [sp] │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r2, [pc, #1328] @ 96504 │ │ │ │ + ldr.w r2, [pc, #1328] @ 96a2c │ │ │ │ str r3, [sp, #468] @ 0x1d4 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 96066 │ │ │ │ + bne.n 9658e │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95a66 │ │ │ │ + beq.w 95f8e │ │ │ │ ldr r2, [sp, #348] @ 0x15c │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #360] @ 0x168 │ │ │ │ ldr r1, [sp, #388] @ 0x184 │ │ │ │ str r6, [sp, #468] @ 0x1d4 │ │ │ │ @@ -72551,108 +73011,108 @@ │ │ │ │ mvn.w r1, #3221225472 @ 0xc0000000 │ │ │ │ add r2, r0 │ │ │ │ add r2, r1 │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ add r2, r0 │ │ │ │ - ldr.w r0, [pc, #1252] @ 96508 │ │ │ │ + ldr.w r0, [pc, #1252] @ 96a30 │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r2, r2, r1 │ │ │ │ - ldr.w r1, [pc, #1232] @ 9650c │ │ │ │ + ldr.w r1, [pc, #1232] @ 96a34 │ │ │ │ str r2, [sp, #464] @ 0x1d0 │ │ │ │ - ldr.w r2, [pc, #1232] @ 96510 │ │ │ │ + ldr.w r2, [pc, #1232] @ 96a38 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ - b.n 95a66 │ │ │ │ + b.n 95f8e │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96220 │ │ │ │ + beq.w 96748 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ subs r6, r3, r2 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 959cc │ │ │ │ + beq.w 95ef4 │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #376] @ 0x178 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ - ldr.w r1, [pc, #1180] @ 96514 │ │ │ │ - ldr.w r0, [pc, #1180] @ 96518 │ │ │ │ + ldr.w r1, [pc, #1180] @ 96a3c │ │ │ │ + ldr.w r0, [pc, #1180] @ 96a40 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mul.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #368] @ 0x170 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #1160] @ 9651c │ │ │ │ + ldr.w r2, [pc, #1160] @ 96a44 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 95fec │ │ │ │ - b.n 95a66 │ │ │ │ + bne.n 96514 │ │ │ │ + b.n 95f8e │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #380] @ 0x17c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #356] @ 0x164 │ │ │ │ - ldr.w r1, [pc, #1116] @ 96520 │ │ │ │ + ldr.w r1, [pc, #1116] @ 96a48 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ - ldr.w r0, [pc, #1112] @ 96524 │ │ │ │ + ldr.w r0, [pc, #1112] @ 96a4c │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #1104] @ 96528 │ │ │ │ + ldr.w r2, [pc, #1104] @ 96a50 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ blx 6654c │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 95f96 │ │ │ │ + bne.w 964be │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 96066 │ │ │ │ - b.n 960a0 │ │ │ │ + bne.n 9658e │ │ │ │ + b.n 965c8 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ blx 6151c │ │ │ │ - b.n 9591a │ │ │ │ + b.n 95e42 │ │ │ │ ldr r5, [sp, #164] @ 0xa4 │ │ │ │ add r4, sp, #500 @ 0x1f4 │ │ │ │ ldr r0, [sp, #192] @ 0xc0 │ │ │ │ add r3, sp, #504 @ 0x1f8 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #208] @ 0xd0 │ │ │ │ add r0, r5 │ │ │ │ @@ -72666,73 +73126,73 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5996c │ │ │ │ vldr s17, [sp, #504] @ 0x1f8 │ │ │ │ vldr s16, [sp, #508] @ 0x1fc │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w 96296 │ │ │ │ + bhi.w 967be │ │ │ │ vmls.f32 s0, s17, s17 │ │ │ │ vstr s17, [sp, #492] @ 0x1ec │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 964aa │ │ │ │ + bmi.w 969d2 │ │ │ │ vsqrt.f32 s16, s0 │ │ │ │ vcmpe.f32 s17, s27 │ │ │ │ vstr s16, [sp, #496] @ 0x1f0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 94ba0 │ │ │ │ + bmi.w 950c8 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w 95df2 │ │ │ │ - b.w 94baa │ │ │ │ + bhi.w 9631a │ │ │ │ + b.w 950d2 │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 96346 │ │ │ │ + bne.w 9686e │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 962fa │ │ │ │ + bne.w 96822 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 96326 │ │ │ │ + bne.w 9684e │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95ee6 │ │ │ │ + beq.w 9640e │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldr r2, [sp, #388] @ 0x184 │ │ │ │ ldr r1, [sp, #252] @ 0xfc │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [pc, #892] @ (9652c ) │ │ │ │ + ldr r2, [pc, #892] @ (96a54 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ subs r1, r1, r0 │ │ │ │ add r0, sp, #468 @ 0x1d4 │ │ │ │ str r1, [sp, #468] @ 0x1d4 │ │ │ │ mov r1, r8 │ │ │ │ blx 58120 │ │ │ │ - b.n 95ee6 │ │ │ │ + b.n 9640e │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #524 @ 0x20c │ │ │ │ blx 6151c │ │ │ │ - b.w 9591a │ │ │ │ + b.w 95e42 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ - ldr r1, [pc, #840] @ (96530 ) │ │ │ │ + ldr r1, [pc, #840] @ (96a58 ) │ │ │ │ and.w r4, r4, #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr r3, [sp, #364] @ 0x16c │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #372] @ 0x174 │ │ │ │ @@ -72743,94 +73203,94 @@ │ │ │ │ vldr s14, [r3] │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ movpl r4, #0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w 95bfa │ │ │ │ - b.n 95d10 │ │ │ │ + beq.w 96122 │ │ │ │ + b.n 96238 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95a66 │ │ │ │ + beq.w 95f8e │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ add r7, sp, #464 @ 0x1d0 │ │ │ │ add.w r8, sp, #468 @ 0x1d4 │ │ │ │ subs r6, r3, r2 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95a0c │ │ │ │ - b.n 95fec │ │ │ │ + beq.w 95f34 │ │ │ │ + b.n 96514 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ lsls r3, r3, #2 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - b.w 94acc │ │ │ │ + b.w 94ff4 │ │ │ │ vmov.f32 s13, s14 │ │ │ │ - b.w 94b60 │ │ │ │ + b.w 95088 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr r3, [sp, #388] @ 0x184 │ │ │ │ - ldr r1, [pc, #724] @ (96534 ) │ │ │ │ + ldr r1, [pc, #724] @ (96a5c ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ blx 574e4 │ │ │ │ - b.n 95bfa │ │ │ │ + b.n 96122 │ │ │ │ ldr r3, [sp, #356] @ 0x164 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [pc, #696] @ (96538 ) │ │ │ │ + ldr r1, [pc, #696] @ (96a60 ) │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr r3, [sp, #384] @ 0x180 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ adds r1, #8 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #380] @ 0x17c │ │ │ │ blx 574e4 │ │ │ │ - b.n 95b66 │ │ │ │ + b.n 9608e │ │ │ │ vmls.f32 s0, s16, s16 │ │ │ │ vstr s16, [sp, #496] @ 0x1f0 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 964b4 │ │ │ │ + bmi.w 969dc │ │ │ │ vsqrt.f32 s17, s0 │ │ │ │ vcmpe.f32 s16, s27 │ │ │ │ vstr s17, [sp, #492] @ 0x1ec │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 95de8 │ │ │ │ - b.n 9616c │ │ │ │ + bmi.w 96310 │ │ │ │ + b.n 96694 │ │ │ │ ldrd r5, fp, [sp, #436] @ 0x1b4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [fp] │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 945aa │ │ │ │ + ble.w 94ad2 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ add.w r2, r3, r2, lsl #2 │ │ │ │ vldmia r5!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittt ne │ │ │ │ ldrne.w r3, [fp] │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [fp] │ │ │ │ cmp r5, r2 │ │ │ │ - bne.n 962da │ │ │ │ - b.w 945aa │ │ │ │ + bne.n 96802 │ │ │ │ + b.w 94ad2 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ ldr r2, [sp, #364] @ 0x16c │ │ │ │ add r3, r4 │ │ │ │ ldr r0, [sp, #372] @ 0x174 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ @@ -72841,56 +73301,56 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #468] @ 0x1d4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #468 @ 0x1d4 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #260] @ 0x104 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 96194 │ │ │ │ + beq.w 966bc │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #368] @ 0x170 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [pc, #512] @ (9653c ) │ │ │ │ + ldr r2, [pc, #512] @ (96a64 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n 96194 │ │ │ │ + b.n 966bc │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ ldr r1, [sp, #384] @ 0x180 │ │ │ │ adds r3, r2, r4 │ │ │ │ ldr r0, [sp, #380] @ 0x17c │ │ │ │ add r2, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ subs r1, #8 │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ blx 58120 │ │ │ │ - b.n 96184 │ │ │ │ + b.n 966ac │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ ldr r1, [sp, #368] @ 0x170 │ │ │ │ adds r3, r2, r4 │ │ │ │ ldr r0, [sp, #376] @ 0x178 │ │ │ │ adds r2, r5, r2 │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ subs r1, #8 │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 95ee6 │ │ │ │ + beq.w 9640e │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldr r2, [sp, #388] @ 0x184 │ │ │ │ add r3, r4 │ │ │ │ ldr r0, [sp, #348] @ 0x15c │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ @@ -72900,624 +73360,170 @@ │ │ │ │ subs r2, r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #468] @ 0x1d4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, sp, #468 @ 0x1d4 │ │ │ │ blx 58120 │ │ │ │ ldr.w ip, [sp, #464] @ 0x1d0 │ │ │ │ - b.n 95eea │ │ │ │ + b.n 96412 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ ldr r2, [sp, #364] @ 0x16c │ │ │ │ ldr r1, [sp, #252] @ 0xfc │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [pc, #372] @ (96540 ) │ │ │ │ + ldr r2, [pc, #372] @ (96a68 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ subs r1, r1, r0 │ │ │ │ add r0, sp, #468 @ 0x1d4 │ │ │ │ str r1, [sp, #468] @ 0x1d4 │ │ │ │ mov r1, r9 │ │ │ │ blx 58120 │ │ │ │ - b.n 95ed6 │ │ │ │ + b.n 963fe │ │ │ │ ldr r3, [sp, #356] @ 0x164 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #304] @ 0x130 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [pc, #332] @ (96544 ) │ │ │ │ + ldr r2, [pc, #332] @ (96a6c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n 95ece │ │ │ │ + b.n 963f6 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ movs r3, #4 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r3 │ │ │ │ - b.w 948dc │ │ │ │ + b.w 94e04 │ │ │ │ ldr r2, [sp, #336] @ 0x150 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 945aa │ │ │ │ + b.w 94ad2 │ │ │ │ vmov.f64 d0, d3 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d1, d0 │ │ │ │ - b.w 9550e │ │ │ │ + b.w 95a36 │ │ │ │ vstr s6, [sp, #68] @ 0x44 │ │ │ │ vstr s14, [sp, #64] @ 0x40 │ │ │ │ blx 57d18 │ │ │ │ vldr s6, [sp, #68] @ 0x44 │ │ │ │ vmov.f64 d12, d0 │ │ │ │ vldr s14, [sp, #64] @ 0x40 │ │ │ │ - b.w 954f2 │ │ │ │ + b.w 95a1a │ │ │ │ vmov.f64 d0, d7 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d1, d0 │ │ │ │ - b.w 951e6 │ │ │ │ + b.w 9570e │ │ │ │ vstr s14, [sp, #64] @ 0x40 │ │ │ │ vstr s12, [sp, #28] │ │ │ │ blx 57d18 │ │ │ │ vldr s14, [sp, #64] @ 0x40 │ │ │ │ vmov.f64 d12, d0 │ │ │ │ vldr s12, [sp, #28] │ │ │ │ - b.w 951ca │ │ │ │ + b.w 956f2 │ │ │ │ str r1, [sp, #464] @ 0x1d0 │ │ │ │ - b.n 95e42 │ │ │ │ + b.n 9636a │ │ │ │ vmov.f64 d0, d7 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d1, d0 │ │ │ │ - b.w 9585a │ │ │ │ + b.w 95d82 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d1, d0 │ │ │ │ - b.w 94cca │ │ │ │ + b.w 951f2 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d9, d0 │ │ │ │ - b.w 94caa │ │ │ │ + b.w 951d2 │ │ │ │ negs r3, r2 │ │ │ │ - b.w 9459e │ │ │ │ + b.w 94ac6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ - b.n 9615c │ │ │ │ + b.n 96684 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ - b.n 962ae │ │ │ │ + b.n 967d6 │ │ │ │ nop │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r1, #46 @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + adds r4, r5, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #52 @ 0x34 │ │ │ │ + movs r0, #224 @ 0xe0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #32 │ │ │ │ + movs r0, #224 @ 0xe0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r1, #6 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #240 @ 0xf0 │ │ │ │ + movs r0, #156 @ 0x9c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r7, #4 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r0, #110 @ 0x6e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #140 @ 0x8c │ │ │ │ + movs r0, #56 @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r7, #28] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r0, [r3, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r2, #114 @ 0x72 │ │ │ │ + adds r2, r6, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r6, #5 │ │ │ │ + adds r0, r6, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + ldrsh r4, [r0, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r0, #86 @ 0x56 │ │ │ │ + subs r6, r2, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + asrs r6, r3, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r0, #20 │ │ │ │ + subs r0, r0, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + subs r2, r1, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, r5, #6 │ │ │ │ + subs r4, r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + subs r6, r1, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r0, r0, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r7, #4 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r5, r2 │ │ │ │ + asrs r4, r0, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r1, #4 │ │ │ │ + adds r0, r7, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r6, #16] │ │ │ │ + ldrb r4, [r1, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r6, #12] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r7, #4] │ │ │ │ + ldrh r4, [r2, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrh r2, [r0, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldr r2, [r6, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ -00096548 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr.w r4, [pc, #1204] @ 96a14 │ │ │ │ - sub sp, #60 @ 0x3c │ │ │ │ - mov r5, r0 │ │ │ │ - ldr.w r0, [pc, #1200] @ 96a18 │ │ │ │ - add r4, pc │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - mov.w sl, #0 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - mov.w r0, #0 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - str r2, [sp, #32] │ │ │ │ - str.w sl, [r2] │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - cmp r2, sl │ │ │ │ - str r1, [sp, #16] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - blt.w 9679e │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, sl │ │ │ │ - blt.w 96752 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.w 968e8 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 9678a │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w 9678a │ │ │ │ - ldr.w r0, [pc, #1108] @ 96a1c │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #1100] @ 96a20 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - add r0, pc │ │ │ │ - vdiv.f32 s19, s15, s0 │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s15, s0 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vstr s15, [sp, #48] @ 0x30 │ │ │ │ - blx 5e2f4 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.w 96a30 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5ae88 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - adds r2, #1 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - sub.w r2, r6, r2, lsl #3 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ble.w 96a4c │ │ │ │ - ldr.w fp, [sp, #4] │ │ │ │ - mov.w r9, #1 │ │ │ │ - ldr.w sl, [sp, #8] │ │ │ │ - cmp r4, #0 │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - ble.n 966a8 │ │ │ │ - vmov.f32 s20, s16 │ │ │ │ - mov r8, r7 │ │ │ │ - add.w r4, sl, fp, lsl #3 │ │ │ │ - movs r6, #1 │ │ │ │ - vldr s16, [r4, #8] │ │ │ │ - adds r4, #8 │ │ │ │ - mov r0, r4 │ │ │ │ - vldmia r8!, {s17} │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r6, #1 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s16, s0 │ │ │ │ - vcmp.f32 s17, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s17 │ │ │ │ - cmp r3, r6 │ │ │ │ - vstr s15, [r8, #-4] │ │ │ │ - bge.n 96640 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - vmov.f32 s16, s20 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - cmp r9, r3 │ │ │ │ - bgt.n 966b2 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - cmp r4, #0 │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - add fp, r2 │ │ │ │ - bgt.n 96634 │ │ │ │ - add.w r2, r9, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.w 969ee │ │ │ │ - cmp r4, #0 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - ble.w 969ee │ │ │ │ - mov sl, r7 │ │ │ │ - mov r9, r7 │ │ │ │ - mov.w fp, #1 │ │ │ │ - add.w r8, sp, #44 @ 0x2c │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ - vldmia r9!, {s0} │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 968b2 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - cmp fp, r4 │ │ │ │ - ble.n 966c8 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.w 969ee │ │ │ │ - vmov.f32 s13, s19 │ │ │ │ - vldr s14, [pc, #800] @ 96a10 │ │ │ │ - add.w r2, r7, r4, lsl #2 │ │ │ │ - mov r3, r7 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s15, s13 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s13, s15 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.n 966f8 │ │ │ │ - vcmp.f32 s13, #0.0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vstr s14, [r3] │ │ │ │ - it ne │ │ │ │ - vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 967a6 │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9673e │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - blt.w 969e8 │ │ │ │ - vldmia sl!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 96736 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 96768 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ - ldr r0, [pc, #708] @ (96a24 ) │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r0, pc │ │ │ │ - str r2, [r4, #0] │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #700] @ (96a28 ) │ │ │ │ - ldr r3, [pc, #684] @ (96a18 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 96a6c │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #60 @ 0x3c │ │ │ │ - vpop {d8-d10} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - movs r2, #0 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - b.n 96768 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 96758 │ │ │ │ - vldr s15, [sl] │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s15, s18 │ │ │ │ - vcmpe.f32 s19, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s15, s19 │ │ │ │ - vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia sl!, {s12} │ │ │ │ - cmp r2, sl │ │ │ │ - bne.n 967a6 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - vcmpe.f32 s18, s13 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s14, s19 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s13, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s19 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ble.w 96a50 │ │ │ │ - ldr.w r9, [sp, #28] │ │ │ │ - lsls r2, r2, #2 │ │ │ │ - movs r1, #0 │ │ │ │ - mov.w sl, #1 │ │ │ │ - mov r0, r9 │ │ │ │ - vmov.f32 s20, s16 │ │ │ │ - blx 5ae88 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr.w fp, [sp, #4] │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, r3 │ │ │ │ - add r2, sp, #44 @ 0x2c │ │ │ │ - str.w r9, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - vldmia r9!, {s17} │ │ │ │ - cmp r4, #0 │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - ble.n 96898 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - mov r6, sl │ │ │ │ - movs r4, #1 │ │ │ │ - add.w r8, r3, fp, lsl #3 │ │ │ │ - vldr s16, [r8, #8] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - mov r0, r8 │ │ │ │ - adds r4, #1 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vldmia r6!, {s15} │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s15 │ │ │ │ - vcmpe.f32 s16, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s16 │ │ │ │ - cmp r3, r4 │ │ │ │ - vstr s17, [r9, #-4] │ │ │ │ - bge.n 96844 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 968f0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - adds r7, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add fp, r3 │ │ │ │ - cmp r1, r7 │ │ │ │ - blt.n 96924 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - b.n 96830 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - blx 5e2f4 │ │ │ │ - vcvt.f64.f32 d6, s16 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - vdiv.f64 d7, d0, d6 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - blx 58e40 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - cmp fp, r4 │ │ │ │ - vstr s0, [r9, #-4] │ │ │ │ - ble.w 966c8 │ │ │ │ - b.n 966e0 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 96758 │ │ │ │ - vcvt.f64.f32 d0, s17 │ │ │ │ - adds r7, #1 │ │ │ │ - blx 5e2f4 │ │ │ │ - vcvt.f64.f32 d6, s20 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - vdiv.f64 d7, d0, d6 │ │ │ │ - vcvt.s32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - blx 58e40 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add fp, r3 │ │ │ │ - cmp r7, r1 │ │ │ │ - vstr s0, [r9, #-4] │ │ │ │ - ble.n 968ae │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 96a50 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - vmov.f32 s14, s19 │ │ │ │ - vldr s13, [pc, #212] @ 96a10 │ │ │ │ - add.w r1, r2, r0, lsl #2 │ │ │ │ - vldmia r2!, {s15} │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s13, s15 │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s13, s15 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne.n 96940 │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - vmovne.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - bne.n 96994 │ │ │ │ - movs r2, #1 │ │ │ │ - b.n 96980 │ │ │ │ - adds r2, #1 │ │ │ │ - cmp r0, r2 │ │ │ │ - blt.w 96768 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 96978 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - add r3, r2 │ │ │ │ - b.n 9674c │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s15, s18 │ │ │ │ - vcmpe.f32 s15, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s15, s19 │ │ │ │ - vdiv.f32 s12, s11, s15 │ │ │ │ - vstmia r3!, {s12} │ │ │ │ - cmp r1, r3 │ │ │ │ - bne.n 96994 │ │ │ │ - vcmpe.f32 s14, s18 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmp.f32 s13, s19 │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s14, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s19, s13 │ │ │ │ - vdiv.f32 s15, s14, s19 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n 96768 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - b.n 967fc │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - vldr s14, [pc, #28] @ 96a10 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vcmp.f32 s19, s14 │ │ │ │ - vstr s14, [r3] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 96a66 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - bgt.w 96804 │ │ │ │ - b.n 96768 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xfba8005e │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - adds r0, r3, r7 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - adds r0, r4, r4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9a4005e │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r3, #1 │ │ │ │ - sub.w r3, r6, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - bgt.w 96622 │ │ │ │ - b.n 969f2 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - b.n 966ba │ │ │ │ - vcmp.f32 s19, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 96768 │ │ │ │ - vmov.f32 s14, s19 │ │ │ │ - vldr s13, [pc, #-56] @ 96a2c │ │ │ │ - b.n 969c0 │ │ │ │ - vmov.f32 s13, s19 │ │ │ │ - b.n 967d6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - │ │ │ │ 00096a70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr.w r5, [pc, #1656] @ 97100 │ │ │ │ @@ -74166,72 +74172,72 @@ │ │ │ │ blx 57dfc │ │ │ │ b.n 96f6c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf680005e │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #21 │ │ │ │ + asrs r0, r3, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r5, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ @ instruction: 0xf580005e │ │ │ │ - lsrs r4, r1, #27 │ │ │ │ + lsrs r4, r0, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r7, #25 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r3, #25 │ │ │ │ + lsrs r0, r2, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r5, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + lsrs r6, r5, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r2, #9 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ + lsrs r2, r6, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #19 │ │ │ │ + lsrs r0, r3, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r6, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r4, [r1, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ strh r0, [r7, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r0, #9 │ │ │ │ + lsrs r4, r5, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r2, [r6, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #188 @ 0xbc │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r7, #28] │ │ │ │ + ldrh r4, [r0, #30] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + lsrs r2, r5, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r4, [r0, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r0, [pc, #900] @ (9750c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w ip, #76 @ 0x4c │ │ │ │ @@ -74571,39 +74577,39 @@ │ │ │ │ b.n 9739a │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ b.w 96c56 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsls r0, r7, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3, #24 │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #21 │ │ │ │ + lsrs r0, r3, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r2, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r7, [pc, #136] @ (975b0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r4, #26 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adds r5, #46 @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r2, #17 │ │ │ │ + lsrs r6, r0, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ + lsrs r2, r0, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r2, #14 │ │ │ │ + lsrs r0, r5, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00097540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74804,22 +74810,22 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, r4, lr, lsr #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #16 │ │ │ │ + lsls r6, r1, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ sbc.w r0, r2, lr, lsr #1 │ │ │ │ - ldr r4, [pc, #784] @ (97a5c ) │ │ │ │ + ldr r4, [pc, #784] @ (97a5c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r7, #7 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r6, #4 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00097754 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74991,679 +74997,1350 @@ │ │ │ │ b.n 978c2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9a0005e │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r2, #4 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ @ instruction: 0xe83c005e │ │ │ │ │ │ │ │ -0009791c : │ │ │ │ +0009791c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [pc, #840] @ (97c7c ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #840] @ (97c80 ) │ │ │ │ - sub sp, #132 @ 0x84 │ │ │ │ - add r0, pc │ │ │ │ - ldr.w r8, [pc, #840] @ 97c84 │ │ │ │ - ldr.w r9, [sp, #180] @ 0xb4 │ │ │ │ - add r8, pc │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - add.w r7, r8, #4 │ │ │ │ - ldr r0, [pc, #828] @ (97c88 ) │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - mov.w r1, #0 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #820] @ (97c8c ) │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - add r1, pc │ │ │ │ - ldrd r6, r4, [sp, #172] @ 0xac │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - movs r2, #0 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - str.w r2, [r9] │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w fp, [sp, #168] @ 0xa8 │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - movs r2, #0 │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - mul.w r2, r0, r1 │ │ │ │ - vmov s15, r2 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r6] │ │ │ │ - blt.n 97a82 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n 97a4e │ │ │ │ - cmp r1, #1 │ │ │ │ - mov r4, r1 │ │ │ │ - it lt │ │ │ │ - movlt r4, #1 │ │ │ │ - mov lr, r4 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - cmp r4, lr │ │ │ │ - blt.n 97a8a │ │ │ │ - cmp r2, lr │ │ │ │ - blt.w 97c52 │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - cmp.w lr, #0 │ │ │ │ - bne.w 97c70 │ │ │ │ - cmp r1, r0 │ │ │ │ - mov r4, r1 │ │ │ │ - it ge │ │ │ │ - movge r4, r0 │ │ │ │ - mov r9, r4 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.n 97a92 │ │ │ │ - sub.w r2, fp, #8 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add.w ip, r2, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - sub.w r2, r2, ip, lsl #3 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - cmp r2, #1 │ │ │ │ + str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ + sub sp, #236 @ 0xec │ │ │ │ mov r4, r2 │ │ │ │ - ite le │ │ │ │ - movle r4, #0 │ │ │ │ - movgt r4, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ - it ge │ │ │ │ - movge r4, #0 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.n 97a9a │ │ │ │ - movs r4, #1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - subs r1, r1, r4 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r0, #1 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - add r1, sp, #116 @ 0x74 │ │ │ │ - mla r2, r4, r3, r4 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - add r0, sp, #100 @ 0x64 │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - mov r3, sl │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5a1a4 │ │ │ │ - vldr s15, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r6] │ │ │ │ - b.n 97a64 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #564] @ (97c90 ) │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #556] @ (97c94 ) │ │ │ │ - ldr r3, [pc, #536] @ (97c80 ) │ │ │ │ + ldr.w r2, [pc, #2472] @ 982e0 │ │ │ │ + ldr.w r5, [pc, #2472] @ 982e4 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ add r2, pc │ │ │ │ + ldr.w r3, [pc, #2468] @ 982e8 │ │ │ │ + add r5, pc │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + ldr.w sl, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - eors r2, r3 │ │ │ │ + ldr r2, [sp, #292] @ 0x124 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #228] @ 0xe4 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 97c76 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #132 @ 0x84 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 97a54 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 97a54 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - b.n 97a64 │ │ │ │ - ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ - add.w r0, r8, #8 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - str.w lr, [sp, #96] @ 0x60 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - cmp r0, r2 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - mov r4, r0 │ │ │ │ - cmp r9, r0 │ │ │ │ - ble.w 97c4c │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mul.w r2, r2, r1 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r2 │ │ │ │ - blt.w 97c0e │ │ │ │ - ldr r0, [pc, #440] @ (97c98 ) │ │ │ │ - sub.w r1, r9, r4 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - movs r4, #1 │ │ │ │ - add r0, pc │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - ldr r0, [pc, #432] @ (97c9c ) │ │ │ │ - mov fp, r5 │ │ │ │ - str.w sl, [sp, #68] @ 0x44 │ │ │ │ - mov sl, r3 │ │ │ │ - add r0, pc │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [pc, #420] @ (97ca0 ) │ │ │ │ - strd r1, r2, [sp, #96] @ 0x60 │ │ │ │ - add r0, pc │ │ │ │ - str.w r9, [sp, #80] @ 0x50 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - b.n 97b6c │ │ │ │ - cmp r4, r1 │ │ │ │ - bgt.n 97b74 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r6 │ │ │ │ - mul.w r8, r3, r4 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add.w r7, r8, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - mov r2, r7 │ │ │ │ - add.w r9, r3, r4, lsl #3 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str.w r9, [sp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - blx 5a1a4 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - add r3, r4 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n 97b8c │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - add r4, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - bge.n 97b0a │ │ │ │ - cmp r4, r1 │ │ │ │ - bge.n 97b0e │ │ │ │ - ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ - mov r3, sl │ │ │ │ - ldrd sl, r6, [sp, #68] @ 0x44 │ │ │ │ - cmp r4, r9 │ │ │ │ - bgt.w 97a3c │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - b.n 97a0c │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - add.w r9, sp, #120 @ 0x78 │ │ │ │ - strd r7, r2, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str.w r9, [sp, #16] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 607c8 │ │ │ │ - strd r6, r7, [sp, #8] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - ldr r6, [sp, #68] @ 0x44 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ - strd r6, r5, [sp, #16] │ │ │ │ - str.w r9, [sp, #40] @ 0x28 │ │ │ │ - str.w r9, [sp, #24] │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r0, [pc, #204] @ (97ca4 ) │ │ │ │ - subs r3, r3, r4 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - subs r3, r3, r2 │ │ │ │ - add r0, pc │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - adds r3, r2, r4 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ - add r3, r8 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldrd r3, r2, [sp, #84] @ 0x54 │ │ │ │ - blx 675b0 │ │ │ │ - b.n 97b66 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - bl 6768d8 │ │ │ │ - ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ - mov ip, r0 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add.w r0, r8, #12 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - mov r8, ip │ │ │ │ - str r5, [sp, #0] │ │ │ │ - movs r7, #2 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - str.w ip, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - cmp r3, r0 │ │ │ │ - it ge │ │ │ │ - cmpge r9, r8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - bgt.w 97adc │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - b.n 97a0a │ │ │ │ - adds r2, #1 │ │ │ │ - beq.n 97c62 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n 97a58 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 97a64 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 97a58 │ │ │ │ - rsb r3, lr, #0 │ │ │ │ - b.n 97a58 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - b.n 97c30 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r1, [pc, #776] @ (97f90 ) │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r0, r0, #2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - vmov.i32 q0, #173 @ 0x000000ad │ │ │ │ - b.n 979e8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r2, r5, #22 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r4, r4, #22 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -00097ca8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ - ldr.w r5, [pc, #2056] @ 984c8 │ │ │ │ - sub sp, #244 @ 0xf4 │ │ │ │ - ldr.w r4, [pc, #2056] @ 984cc │ │ │ │ - mov fp, r3 │ │ │ │ - add r5, pc │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r3, [sp, #364] @ 0x16c │ │ │ │ - mov r6, r1 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #300] @ 0x12c │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [sp, #308] @ 0x134 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #316] @ 0x13c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r1, [sp, #324] @ 0x144 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #236] @ 0xec │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - str r3, [r0, #0] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [sp, #300] @ 0x12c │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #308] @ 0x134 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr.w fp, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + ldrd r7, r2, [sp, #324] @ 0x144 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #320] @ 0x140 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #332] @ 0x14c │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #336] @ 0x150 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r8, [sp, #356] @ 0x164 │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #340] @ 0x154 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - ldr.w r5, [pc, #1960] @ 984d0 │ │ │ │ - ldr r3, [sp, #348] @ 0x15c │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - add r5, pc │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r3, [pc, #1924] @ 984d4 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - mov r0, fp │ │ │ │ - add r3, pc │ │ │ │ + ldr r2, [sp, #332] @ 0x14c │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr.w r9, [sp, #336] @ 0x150 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - mov r1, r3 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1912] @ 984d8 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - mov r0, fp │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 97ad6 │ │ │ │ + movs r6, #1 │ │ │ │ + movs r5, #0 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + ldr.w r1, [pc, #2368] @ 982ec │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r9, r0 │ │ │ │ - mov r0, fp │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r3, [pc, #1892] @ 984dc │ │ │ │ - mov sl, r0 │ │ │ │ - mov r0, fp │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r1, r3 │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - mov r1, r3 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 97a3c │ │ │ │ + ldr.w r1, [pc, #2356] @ 982f0 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n 97e82 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 97eba │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 97ed4 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - orr.w r3, sl, r5 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - orr.w r6, r2, r9 │ │ │ │ - orrs r3, r6 │ │ │ │ - bne.n 97df6 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1820] @ 984e0 │ │ │ │ - add r1, sp, #164 @ 0xa4 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ + beq.w 97b1e │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s16, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vcvt.f32.s32 s18, s16 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + movs r3, #0 │ │ │ │ + cmp r6, r3 │ │ │ │ + vstr s18, [r7] │ │ │ │ + str.w r3, [r9] │ │ │ │ + ittt gt │ │ │ │ + movgt r3, #1 │ │ │ │ + movgt r0, r3 │ │ │ │ + strgt r3, [sp, #136] @ 0x88 │ │ │ │ + bgt.n 97a68 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r5, #1 │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr.w r0, [pc, #2280] @ 982f4 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1808] @ 984e4 │ │ │ │ - ldr.w r3, [pc, #1780] @ 984cc │ │ │ │ + ldr.w r2, [pc, #2272] @ 982f8 │ │ │ │ + ldr.w r3, [pc, #2252] @ 982e8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #236] @ 0xec │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 98a34 │ │ │ │ + bne.w 982dc │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #244 @ 0xf4 │ │ │ │ + add sp, #236 @ 0xec │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - orrs.w r5, r9, r5 │ │ │ │ - beq.n 97e08 │ │ │ │ - ldrd r3, r2, [sp, #84] @ 0x54 │ │ │ │ - cmp r2, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r3, #0 │ │ │ │ - beq.n 97db8 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - blt.n 97eee │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r5, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n 97ef6 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ + vmov s16, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + vcvt.f32.s32 s18, s16 │ │ │ │ + movs r3, #0 │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + vstr s18, [r7] │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 97efe │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ + blt.n 97b4e │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + blt.n 97b46 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.n 97b56 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r5, r3 │ │ │ │ - bgt.n 97efe │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w 989e8 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ble.n 97b5e │ │ │ │ + cmp r3, r2 │ │ │ │ + ite le │ │ │ │ + movle r5, #0 │ │ │ │ + andgt.w r5, r5, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.n 97b5e │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r5, r3 │ │ │ │ - bgt.w 989e8 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ble.w 98028 │ │ │ │ + cmp r3, r2 │ │ │ │ + ite le │ │ │ │ + movle r0, #0 │ │ │ │ + andgt.w r0, r0, #1 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 98028 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vmov r2, s16 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 98780 │ │ │ │ - movs r7, #1 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.w 9842c │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - vstr s16, [r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge.n 97f06 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.n 97b66 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 98776 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - mvn.w r2, #19 │ │ │ │ - movs r3, #20 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n 97dc2 │ │ │ │ - ldr.w r1, [pc, #1636] @ 984e8 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 97d98 │ │ │ │ - ldr.w r1, [pc, #1624] @ 984ec │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ + beq.w 98238 │ │ │ │ + mvn.w r3, #14 │ │ │ │ + movs r5, #15 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 97a08 │ │ │ │ + ldr.w r1, [pc, #2084] @ 982fc │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 97d98 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ + cbnz r0, 97b16 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ blx 57998 │ │ │ │ + mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ + mov r5, r0 │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 97d98 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 97dbe │ │ │ │ - ldr.w r1, [pc, #1588] @ 984f0 │ │ │ │ + beq.w 979b8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + b.n 979fe │ │ │ │ + movs r5, #1 │ │ │ │ + movs r6, #2 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + b.n 979a8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + cmp r6, #0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + ble.w 979fe │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r5, #2 │ │ │ │ + b.n 97a04 │ │ │ │ + mvn.w r3, #4 │ │ │ │ + movs r5, #5 │ │ │ │ + b.n 97a04 │ │ │ │ + mvn.w r3, #2 │ │ │ │ + movs r5, #3 │ │ │ │ + b.n 97a04 │ │ │ │ + mvn.w r3, #6 │ │ │ │ + movs r5, #7 │ │ │ │ + b.n 97a04 │ │ │ │ + mvn.w r3, #10 │ │ │ │ + movs r5, #11 │ │ │ │ + b.n 97a04 │ │ │ │ + ldr.w r6, [pc, #1944] @ 98300 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w r2, [pc, #1940] @ 98304 │ │ │ │ + ldr.w r1, [pc, #1940] @ 98308 │ │ │ │ + add r6, pc │ │ │ │ + add.w r8, r6, #4 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + mov r5, r2 │ │ │ │ + strd r8, r8, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [pc, #1916] @ 9830c │ │ │ │ + mov r2, r5 │ │ │ │ + mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 97da0 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n 97dbe │ │ │ │ - ldr.w r1, [pc, #1564] @ 984f4 │ │ │ │ - mov r0, r7 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + strd r4, r8, [sp, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [pc, #1896] @ 98310 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 97da8 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 97dbe │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 97dbe │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 97dbe │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n 97dbe │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - bne.w 98a9a │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - adds r3, #1 │ │ │ │ - beq.w 97dd0 │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.w 97dd0 │ │ │ │ - ldr.w r0, [pc, #1492] @ 984f8 │ │ │ │ + mov r6, r3 │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r4, r4, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r5, r6 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + it lt │ │ │ │ + movlt r5, r6 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + cmp r0, r5 │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, r5 │ │ │ │ + movs r2, #0 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + mla r0, r0, r3, r3 │ │ │ │ + vmov s15, r0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.w 982bc │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + adds r2, #1 │ │ │ │ + beq.w 97a16 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 97a16 │ │ │ │ + ldr.w r0, [pc, #1808] @ 98314 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1484] @ 984fc │ │ │ │ + ldr.w r0, [pc, #1800] @ 98318 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ + ldr.w r0, [pc, #1792] @ 9831c │ │ │ │ + add r0, pc │ │ │ │ + vmul.f32 s17, s17, s0 │ │ │ │ + blx 57478 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + strd sl, r3, [sp] │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - add r1, sp, #196 @ 0xc4 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ - vdiv.f32 s15, s14, s0 │ │ │ │ - vstr s0, [sp, #200] @ 0xc8 │ │ │ │ - vstr s15, [sp, #196] @ 0xc4 │ │ │ │ - blx 639fc │ │ │ │ - vldr s0, [sp, #200] @ 0xc8 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 98a8e │ │ │ │ - vsqrt.f64 d6, d0 │ │ │ │ - vcvt.f64.f32 d0, s17 │ │ │ │ - vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r0, [pc, #1420] @ 98500 │ │ │ │ - add r6, sp, #220 @ 0xdc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r0, [pc, #1772] @ 98320 │ │ │ │ mov r2, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - vdiv.f64 d7, d6, d0 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + vldr s15, [r4] │ │ │ │ mov r1, r4 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - movs r5, #0 │ │ │ │ - str r5, [sp, #188] @ 0xbc │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vdiv.f32 s15, s11, s14 │ │ │ │ - vstr s14, [sp, #200] @ 0xc8 │ │ │ │ - vstr s15, [sp, #196] @ 0xc4 │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #176] @ 0xb0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 97fc0 │ │ │ │ - vldr s15, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r0, pc │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vmul.f32 s15, s15, s0 │ │ │ │ + vdiv.f32 s19, s15, s17 │ │ │ │ + vdiv.f32 s17, s14, s19 │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #200] @ 0xc8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w 97d76 │ │ │ │ + vcmpe.f32 s0, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.w 97d76 │ │ │ │ + vmov.f32 s15, s19 │ │ │ │ + ldr.w r2, [pc, #1708] @ 98324 │ │ │ │ + add.w r8, sp, #208 @ 0xd0 │ │ │ │ + ldr.w r0, [pc, #1704] @ 98328 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + adds r2, #4 │ │ │ │ + strd r4, r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + add r3, sp, #220 @ 0xdc │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + vstr s15, [sp, #220] @ 0xdc │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 97dfc │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr.w r0, [pc, #1652] @ 9832c │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + mov r1, r4 │ │ │ │ + strd fp, r3, [sp] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #204] @ 0xcc │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 97d92 │ │ │ │ + vcmpe.f32 s0, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n 97d92 │ │ │ │ + vmov.f32 s17, s19 │ │ │ │ + ldr.w r2, [pc, #1608] @ 98330 │ │ │ │ + ldr.w r0, [pc, #1608] @ 98334 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + adds r2, #4 │ │ │ │ + strd r4, r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + add r3, sp, #224 @ 0xe0 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + strd fp, r8, [sp, #16] │ │ │ │ + add r3, sp, #204 @ 0xcc │ │ │ │ + str r4, [sp, #4] │ │ │ │ + vstr s17, [sp, #224] @ 0xe0 │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 97dfc │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + subs r3, #4 │ │ │ │ + str.w r8, [sp, #28] │ │ │ │ + str.w fp, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + adds r1, r2, #1 │ │ │ │ + ldr.w r0, [pc, #1536] @ 98338 │ │ │ │ + add r2, r1 │ │ │ │ + add r0, pc │ │ │ │ + add.w r1, r3, r1, lsl #2 │ │ │ │ + add.w r3, r3, r2, lsl #2 │ │ │ │ + str r1, [sp, #156] @ 0x9c │ │ │ │ + strd r1, r3, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + add r3, sp, #196 @ 0xc4 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, sl │ │ │ │ + blx 5cc20 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 97e06 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #1 │ │ │ │ + str.w r3, [r9] │ │ │ │ + movs r3, #0 │ │ │ │ + vstr s18, [r7] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + b.n 97a16 │ │ │ │ + vcmpe.f32 s0, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it gt │ │ │ │ + vmovgt.f32 s15, s17 │ │ │ │ + bgt.w 97c76 │ │ │ │ + movs r3, #0 │ │ │ │ + add.w r8, sp, #208 @ 0xd0 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + b.n 97cb4 │ │ │ │ + vcmpe.f32 s0, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n 97ce6 │ │ │ │ + b.n 97d1a │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr.w r3, [pc, #1428] @ 9833c │ │ │ │ + ldr.w r0, [pc, #1428] @ 98340 │ │ │ │ + add r3, pc │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + add.w sl, r2, #4 │ │ │ │ + add r3, sp, #220 @ 0xdc │ │ │ │ + mov r2, sl │ │ │ │ + add r0, pc │ │ │ │ + mov r1, sl │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + blx 57dfc │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cbnz r2, 97dfc │ │ │ │ + ldr.w r0, [pc, #1384] @ 98344 │ │ │ │ + mov r1, sl │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r0, pc │ │ │ │ + mov r2, sl │ │ │ │ + str r5, [sp, #8] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + strd r4, r8, [sp, #16] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 98016 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #9 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 97a16 │ │ │ │ + ldrd r6, r1, [sp, #192] @ 0xc0 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add r5, sp, #184 @ 0xb8 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + adds r6, #1 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + subs r6, r6, r1 │ │ │ │ + str r5, [sp, #164] @ 0xa4 │ │ │ │ + mla r2, r3, r1, r1 │ │ │ │ + adds r3, #1 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ + sub.w r3, r0, r3, lsl #3 │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ + adds r3, #1 │ │ │ │ + subs r3, r3, r1 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add r1, sp, #212 @ 0xd4 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + adds r5, r6, #1 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + add.w r3, r7, r6, lsl #3 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, fp │ │ │ │ + str r5, [sp, #180] @ 0xb4 │ │ │ │ + blx 63a44 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 97f6a │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + vmov r1, s16 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + add r3, r5 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 97f62 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + mov r3, r1 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + strd sl, r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #196] @ 0xc4 │ │ │ │ + adds r0, r1, #1 │ │ │ │ + ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ + strd fp, r7, [sp, #8] │ │ │ │ + mla r1, r1, r2, r2 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + subs r1, r1, r0 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + mla r2, r0, r2, r2 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + add.w r1, r0, r1, lsl #3 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r1, [sp, #172] @ 0xac │ │ │ │ + ldr.w r0, [pc, #1160] @ 98348 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r0, pc │ │ │ │ + str r0, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + ldr.w r1, [pc, #1144] @ 9834c │ │ │ │ + subs r2, r2, r6 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + blx 5c50c │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 97f74 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + add r3, r0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 97f74 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 98030 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 98104 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + strd fp, r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + str.w r8, [sp, #36] @ 0x24 │ │ │ │ + blx 5f558 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cbz r3, 97f86 │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #5 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 97d6c │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #2 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 97d6c │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #3 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 97d6c │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #956] @ (98350 ) │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + strd fp, r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + strd sl, r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ + str.w r8, [sp, #60] @ 0x3c │ │ │ │ + blx 629a8 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 981c4 │ │ │ │ + vldr s15, [r7] │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r2, s15 │ │ │ │ + vstr s15, [sp, #188] @ 0xbc │ │ │ │ + cmp r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, r2 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9816a │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 98126 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 98180 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 97d9e │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 981da │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + b.n 97d6c │ │ │ │ + mvn.w r3, #12 │ │ │ │ + movs r5, #13 │ │ │ │ + b.n 97a04 │ │ │ │ + ldr r3, [pc, #800] @ (98354 ) │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + add r3, pc │ │ │ │ + str r2, [sp, #4] │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r0, [pc, #788] @ (98358 ) │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r5, [sp, #100] @ 0x64 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + sub.w r2, r2, r3, lsl #3 │ │ │ │ + ldr r3, [pc, #780] @ (9835c ) │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ + mov r2, r4 │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + ldr r1, [sp, #196] @ 0xc4 │ │ │ │ + str r5, [sp, #100] @ 0x64 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + adds r2, r1, #1 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + subs r3, #1 │ │ │ │ + strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ + mla r3, r5, r1, r2 │ │ │ │ + ldr r5, [sp, #124] @ 0x7c │ │ │ │ + str.w fp, [sp] │ │ │ │ + mla r2, r5, r1, r2 │ │ │ │ + ldr r1, [sp, #172] @ 0xac │ │ │ │ + ldr r5, [sp, #164] @ 0xa4 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #188 @ 0xbc │ │ │ │ + blx 5e9dc │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [sp, #100] @ 0x64 │ │ │ │ + ldr r0, [sp, #140] @ 0x8c │ │ │ │ + str r5, [sp, #0] │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + ldr r5, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + strd r7, r0, [sp, #4] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + mla r3, r5, r3, r3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + subs r2, r2, r6 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + mov r0, r2 │ │ │ │ + mov r1, r2 │ │ │ │ + blx 626d8 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 980f2 │ │ │ │ + ldr r0, [sp, #140] @ 0x8c │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ + vldr s15, [r0] │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + add r3, r0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w 97f14 │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #4 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 97d6c │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #588] @ (98360 ) │ │ │ │ + ldr r0, [pc, #592] @ (98364 ) │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #588] @ (98368 ) │ │ │ │ + add r0, pc │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + b.n 97f1c │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r1, [pc, #564] @ (9836c ) │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #564] @ (98370 ) │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w r8, [sp, #24] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + blx 5a028 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 98006 │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #7 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 97d6c │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.w 982c4 │ │ │ │ + vmov s15, r1 │ │ │ │ + str.w r3, [r9] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + b.n 97d6c │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r1, [pc, #484] @ (98374 ) │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #484] @ (98378 ) │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w r8, [sp, #24] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + blx 5a028 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9800e │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r3, [r9] │ │ │ │ + b.n 97d6c │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.n 982c4 │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + adds r2, #6 │ │ │ │ + str.w r2, [r9] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + b.n 97d6c │ │ │ │ + ldr r6, [pc, #416] @ (9837c ) │ │ │ │ + add.w sl, sp, #224 @ 0xe0 │ │ │ │ + ldr r0, [pc, #412] @ (98380 ) │ │ │ │ + add r5, sp, #204 @ 0xcc │ │ │ │ + add r6, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str.w fp, [sp, #16] │ │ │ │ + add.w fp, r6, #4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r0, pc │ │ │ │ + mov r3, sl │ │ │ │ + mov r2, fp │ │ │ │ + mov r1, fp │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 97dfc │ │ │ │ + ldr r0, [pc, #368] @ (98384 ) │ │ │ │ + mov r2, fp │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + mov r1, fp │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + mov r3, sl │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9801e │ │ │ │ + b.n 97dfc │ │ │ │ + ldr r6, [pc, #332] @ (98388 ) │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w r8, [pc, #332] @ 9838c │ │ │ │ + ldr r1, [pc, #332] @ (98390 ) │ │ │ │ + add r6, pc │ │ │ │ + add r8, pc │ │ │ │ + add.w fp, r6, #4 │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + strd fp, fp, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #312] @ (98394 ) │ │ │ │ + mov sl, r0 │ │ │ │ + mov r3, r4 │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + strd r4, fp, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #292] @ (98398 ) │ │ │ │ + mov r5, r0 │ │ │ │ + mov r2, r8 │ │ │ │ + add r1, pc │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r6 │ │ │ │ + str.w fp, [sp, #8] │ │ │ │ + strd r4, r4, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + cmp r5, sl │ │ │ │ + mov r2, r5 │ │ │ │ + it lt │ │ │ │ + movlt r2, sl │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r0, r2 │ │ │ │ + mov r1, r0 │ │ │ │ + it lt │ │ │ │ + movlt r1, r2 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ + movs r2, #0 │ │ │ │ + mla r3, r1, r3, r3 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + vmov s15, r3 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 97a16 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + negs r5, r3 │ │ │ │ + b.w 97a08 │ │ │ │ + cmp.w r3, r2, lsl #1 │ │ │ │ + bgt.w 981ca │ │ │ │ + vldr s15, [sp, #160] @ 0xa0 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str.w r3, [r9] │ │ │ │ + vcvt.f32.s32 s18, s15 │ │ │ │ + b.n 97d6c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + b.n 98288 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r6, r6, #24 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + b.n 980e0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r0, r3, #20 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + blx r2 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + mcr2 0, 1, r0, cr10, cr13, {2} │ │ │ │ + mrc2 0, 2, r0, cr4, cr13, {2} │ │ │ │ + mcr2 0, 3, r0, cr8, cr13, {2} │ │ │ │ + mrc2 0, 7, r0, cr6, cr13, {2} │ │ │ │ + cmp r5, #10 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + mrc2 0, 2, r0, cr2, cr13, {2} │ │ │ │ + lsls r4, r1, #14 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + mov sl, r0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r2, r1, #12 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r0, r3, #13 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stc2l 0, cr0, [r8, #-372] @ 0xfffffe8c │ │ │ │ + cmp r0, fp │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r7, pc, #376 @ (adr r7, 984bc ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + @ instruction: 0xfa7e005d │ │ │ │ + stc2 0, cr0, [r8], #-372 @ 0xfffffe8c │ │ │ │ + @ instruction: 0xfada005d │ │ │ │ + cmn r6, r1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + vshr.u8 q0, , #8 │ │ │ │ + ldrb r0, [r3, #16] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + rors r0, r6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + mrc2 0, 5, r0, cr4, cr13, {2} │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + strb.w r0, [lr, sp, lsl #1] │ │ │ │ + vst4.16 {d16-d19}, [r4 :64]! │ │ │ │ + vld4.16 {d16-d19}, [r8 :64]! │ │ │ │ + str??.w r0, [sl, #93] @ 0x5d │ │ │ │ + asrs r0, r4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r3, pc, #168 @ (adr r3, 9842c ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + mrc2 0, 1, r0, cr4, cr13, {2} │ │ │ │ + lsrs r2, r0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + @ instruction: 0xf760005d │ │ │ │ + @ instruction: 0xf786005d │ │ │ │ + @ instruction: 0xf79c005d │ │ │ │ + strh.w r0, [lr, sp, lsl #1] │ │ │ │ + │ │ │ │ +0009839c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ + ldr.w r5, [pc, #2056] @ 98bbc │ │ │ │ + sub sp, #244 @ 0xf4 │ │ │ │ + ldr.w r4, [pc, #2056] @ 98bc0 │ │ │ │ + mov fp, r3 │ │ │ │ + add r5, pc │ │ │ │ + mov r7, r2 │ │ │ │ + ldr r3, [sp, #364] @ 0x16c │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r2, [sp, #316] @ 0x13c │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r1, [sp, #324] @ 0x144 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #236] @ 0xec │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r3 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + movs r3, #0 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + str r3, [r0, #0] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [sp, #300] @ 0x12c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #308] @ 0x134 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #332] @ 0x14c │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + ldr.w r8, [sp, #356] @ 0x164 │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #340] @ 0x154 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + ldr.w r5, [pc, #1960] @ 98bc4 │ │ │ │ + ldr r3, [sp, #348] @ 0x15c │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + add r5, pc │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #360] @ 0x168 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r3, [pc, #1924] @ 98bc8 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + mov r0, fp │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mov r1, r3 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1912] @ 98bcc │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ + mov r0, fp │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, fp │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r3, [pc, #1892] @ 98bd0 │ │ │ │ + mov sl, r0 │ │ │ │ + mov r0, fp │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r1, r3 │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + mov r1, r3 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n 98576 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 985ae │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 985c8 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + orr.w r3, sl, r5 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + orr.w r6, r2, r9 │ │ │ │ + orrs r3, r6 │ │ │ │ + bne.n 984ea │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #1820] @ 98bd4 │ │ │ │ + add r1, sp, #164 @ 0xa4 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1808] @ 98bd8 │ │ │ │ + ldr.w r3, [pc, #1780] @ 98bc0 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #236] @ 0xec │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 99128 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #244 @ 0xf4 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + orrs.w r5, r9, r5 │ │ │ │ + beq.n 984fc │ │ │ │ + ldrd r3, r2, [sp, #84] @ 0x54 │ │ │ │ + cmp r2, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r3, #0 │ │ │ │ + beq.n 984ac │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + cmp r5, #0 │ │ │ │ + blt.n 985e2 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r5, #1 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n 985ea │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 985f2 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + cmp r2, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r5, r3 │ │ │ │ + bgt.n 985f2 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 990dc │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + cmp r2, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r5, r3 │ │ │ │ + bgt.w 990dc │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 98e74 │ │ │ │ + movs r7, #1 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.w 98b20 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + vstr s16, [r2] │ │ │ │ + cmp r3, r7 │ │ │ │ + bge.n 985fa │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + adds r3, #1 │ │ │ │ + beq.w 98e6a │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + mvn.w r2, #19 │ │ │ │ + movs r3, #20 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n 984b6 │ │ │ │ + ldr.w r1, [pc, #1636] @ 98bdc │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n 9848c │ │ │ │ + ldr.w r1, [pc, #1624] @ 98be0 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 9848c │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 9848c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 984b2 │ │ │ │ + ldr.w r1, [pc, #1588] @ 98be4 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 98494 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n 984b2 │ │ │ │ + ldr.w r1, [pc, #1564] @ 98be8 │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w 9849c │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 984b2 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 984b2 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 984b2 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n 984b2 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + cmp.w r9, #0 │ │ │ │ + bne.w 9918e │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + adds r3, #1 │ │ │ │ + beq.w 984c4 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.w 984c4 │ │ │ │ + ldr.w r0, [pc, #1492] @ 98bec │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + ldr.w r0, [pc, #1484] @ 98bf0 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + add r1, sp, #196 @ 0xc4 │ │ │ │ + add r0, sp, #200 @ 0xc8 │ │ │ │ + vdiv.f32 s15, s14, s0 │ │ │ │ + vstr s0, [sp, #200] @ 0xc8 │ │ │ │ + vstr s15, [sp, #196] @ 0xc4 │ │ │ │ + blx 639fc │ │ │ │ + vldr s0, [sp, #200] @ 0xc8 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 99182 │ │ │ │ + vsqrt.f64 d6, d0 │ │ │ │ + vcvt.f64.f32 d0, s17 │ │ │ │ + vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr.w r0, [pc, #1420] @ 98bf4 │ │ │ │ + add r6, sp, #220 @ 0xdc │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + vdiv.f64 d7, d6, d0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r4 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + movs r5, #0 │ │ │ │ + str r5, [sp, #188] @ 0xbc │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vdiv.f32 s15, s11, s14 │ │ │ │ + vstr s14, [sp, #200] @ 0xc8 │ │ │ │ + vstr s15, [sp, #196] @ 0xc4 │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #176] @ 0xb0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 986b4 │ │ │ │ + vldr s15, [sp, #200] @ 0xc8 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 98392 │ │ │ │ + bmi.w 98a86 │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 98392 │ │ │ │ + bgt.w 98a86 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, r5 │ │ │ │ @@ -75672,15 +76349,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ blx 5b2ec │ │ │ │ - ldr.w r0, [pc, #1296] @ 98504 │ │ │ │ + ldr.w r0, [pc, #1296] @ 98bf8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5792c │ │ │ │ @@ -75707,22 +76384,22 @@ │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ adds r5, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ blx 5b2c8 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 98560 │ │ │ │ + bne.w 98c54 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 980b8 │ │ │ │ + bne.n 987ac │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 98786 │ │ │ │ + bne.w 98e7a │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r5, #83 @ 0x53 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -75732,38 +76409,38 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1160] @ 98508 │ │ │ │ + ldr.w r1, [pc, #1160] @ 98bfc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strb.w r5, [sp, #228] @ 0xe4 │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ itt le │ │ │ │ addle r2, sp, #224 @ 0xe0 │ │ │ │ addle r5, sp, #184 @ 0xb8 │ │ │ │ - ble.n 98182 │ │ │ │ + ble.n 98876 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 98310 │ │ │ │ + bne.w 98a04 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n 97dd0 │ │ │ │ - ldr.w r0, [pc, #1104] @ 9850c │ │ │ │ + b.n 984c4 │ │ │ │ + ldr.w r0, [pc, #1104] @ 98c00 │ │ │ │ movs r7, #82 @ 0x52 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -75797,31 +76474,31 @@ │ │ │ │ strd r7, r0, [sp, #28] │ │ │ │ strd r6, r5, [sp, #20] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [pc, #1008] @ (98510 ) │ │ │ │ - ldr r0, [pc, #1008] @ (98514 ) │ │ │ │ + ldr r1, [pc, #1008] @ (98c04 ) │ │ │ │ + ldr r0, [pc, #1008] @ (98c08 ) │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 61fc0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n 980a4 │ │ │ │ + bgt.n 98798 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r5, sp, #184 @ 0xb8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -75831,28 +76508,28 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #944] @ (98518 ) │ │ │ │ + ldr r1, [pc, #944] @ (98c0c ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ blx 5f808 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ - cbnz r3, 981c8 │ │ │ │ + cbnz r3, 988bc │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -75861,59 +76538,59 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strd r4, r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [pc, #884] @ (9851c ) │ │ │ │ + ldr r1, [pc, #884] @ (98c10 ) │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #32] │ │ │ │ blx 5f1ac │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 980a4 │ │ │ │ + beq.w 98798 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r1, [pc, #844] @ (98520 ) │ │ │ │ + ldr r1, [pc, #844] @ (98c14 ) │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r4, r6, [sp, #8] │ │ │ │ blx 5c3a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 980a4 │ │ │ │ + ble.w 98798 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mov.w r8, #1 │ │ │ │ - vldr s17, [pc, #704] @ 984c4 │ │ │ │ + vldr s17, [pc, #704] @ 98bb8 │ │ │ │ add.w fp, r5, #1 │ │ │ │ add r2, sp, #172 @ 0xac │ │ │ │ str.w r9, [sp, #92] @ 0x5c │ │ │ │ sub.w r3, r6, fp, lsl #3 │ │ │ │ - ldr r6, [pc, #784] @ (98524 ) │ │ │ │ + ldr r6, [pc, #784] @ (98c18 ) │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ adds r3, #8 │ │ │ │ add r6, pc │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ @@ -75933,15 +76610,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ vstr s15, [sp, #172] @ 0xac │ │ │ │ blx 61414 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9828e │ │ │ │ + ble.n 98982 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov.w fp, #1 │ │ │ │ ldr.w r9, [sp, #68] @ 0x44 │ │ │ │ add sl, r3 │ │ │ │ vldr s16, [sl, #8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ mov r0, sl │ │ │ │ @@ -75949,15 +76626,15 @@ │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, fp │ │ │ │ vmul.f32 s0, s0, s0 │ │ │ │ vmla.f32 s0, s16, s16 │ │ │ │ vstmia r9!, {s0} │ │ │ │ - bge.n 98266 │ │ │ │ + bge.n 9895a │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx 602a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ @@ -75966,15 +76643,15 @@ │ │ │ │ mov r1, sl │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add.w r3, r3, r9, lsl #2 │ │ │ │ vldr s0, [r3] │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 989f2 │ │ │ │ + bmi.w 990e6 │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ vldr s14, [sp, #208] @ 0xd0 │ │ │ │ vldr s12, [sp, #204] @ 0xcc │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ @@ -75986,34 +76663,34 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str.w fp, [sp, #168] @ 0xa8 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vstr s17, [sl, #4] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n 98226 │ │ │ │ + bge.n 9891a │ │ │ │ ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ vmov.f32 s16, s18 │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.w 980ac │ │ │ │ + beq.w 987a0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add.w r8, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r9, [pc, #516] @ 98528 │ │ │ │ + ldr.w r9, [pc, #516] @ 98c1c │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r9, pc │ │ │ │ - ldr r5, [pc, #508] @ (9852c ) │ │ │ │ + ldr r5, [pc, #508] @ (98c20 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r7, [pc, #508] @ (98530 ) │ │ │ │ + ldr r7, [pc, #508] @ (98c24 ) │ │ │ │ cmp r3, #1 │ │ │ │ add r5, pc │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ str r2, [sp, #12] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ @@ -76027,37 +76704,37 @@ │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 989be │ │ │ │ + bne.w 990b2 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 980ac │ │ │ │ + beq.w 987a0 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 980ac │ │ │ │ + bne.w 987a0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ mov r1, r9 │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 66adc │ │ │ │ - b.n 980ac │ │ │ │ - ldr r5, [pc, #416] @ (98534 ) │ │ │ │ + b.n 987a0 │ │ │ │ + ldr r5, [pc, #416] @ (98c28 ) │ │ │ │ add.w sl, sp, #176 @ 0xb0 │ │ │ │ - ldr r7, [pc, #412] @ (98538 ) │ │ │ │ + ldr r7, [pc, #412] @ (98c2c ) │ │ │ │ add.w r9, sp, #192 @ 0xc0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -76081,15 +76758,15 @@ │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ blx 5b2ec │ │ │ │ - ldr r0, [pc, #340] @ (9853c ) │ │ │ │ + ldr r0, [pc, #340] @ (98c30 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -76101,63 +76778,63 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ mov.w r9, #1 │ │ │ │ vstr s0, [sp, #220] @ 0xdc │ │ │ │ vstr s0, [r2] │ │ │ │ - ldr r2, [pc, #296] @ (98540 ) │ │ │ │ + ldr r2, [pc, #296] @ (98c34 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ blx 66adc │ │ │ │ vldr s0, [sp, #220] @ 0xdc │ │ │ │ - b.n 98006 │ │ │ │ - ldr r7, [pc, #276] @ (98544 ) │ │ │ │ - ldr r3, [pc, #280] @ (98548 ) │ │ │ │ - ldr r2, [pc, #280] @ (9854c ) │ │ │ │ + b.n 986fa │ │ │ │ + ldr r7, [pc, #276] @ (98c38 ) │ │ │ │ + ldr r3, [pc, #280] @ (98c3c ) │ │ │ │ + ldr r2, [pc, #280] @ (98c40 ) │ │ │ │ add r7, pc │ │ │ │ - ldr r1, [pc, #280] @ (98550 ) │ │ │ │ + ldr r1, [pc, #280] @ (98c44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mla sl, r0, r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 987c2 │ │ │ │ + bne.w 98eb6 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 988fa │ │ │ │ + bne.w 98fee │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 98864 │ │ │ │ + beq.w 98f58 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ strd r4, r3, [sp] │ │ │ │ - ldr r3, [pc, #204] @ (98554 ) │ │ │ │ - ldr r1, [pc, #208] @ (98558 ) │ │ │ │ - ldr r0, [pc, #208] @ (9855c ) │ │ │ │ + ldr r3, [pc, #204] @ (98c48 ) │ │ │ │ + ldr r1, [pc, #208] @ (98c4c ) │ │ │ │ + ldr r0, [pc, #208] @ (98c50 ) │ │ │ │ add r3, pc │ │ │ │ adds r5, r3, #4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ blx 61fc0 │ │ │ │ @@ -76171,76 +76848,72 @@ │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ cmp r9, r7 │ │ │ │ it lt │ │ │ │ movlt r9, r7 │ │ │ │ vmov s15, r9 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.n 97e5c │ │ │ │ + b.n 98550 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 97d5c │ │ │ │ + ble.n 98c68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stc2 0, cr0, [ip, #-372]! @ 0xfffffe8c │ │ │ │ - cmp r3, #194 @ 0xc2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r6, r6, #8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r6, r2, #11 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - b.n 98b58 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfbf0005d │ │ │ │ - @ instruction: 0xfbf4005d │ │ │ │ - @ instruction: 0xfbc0005d │ │ │ │ - @ instruction: 0xfba6005d │ │ │ │ - @ instruction: 0xfb66005d │ │ │ │ - @ instruction: 0xfb44005d │ │ │ │ - lsls r2, r7, #1 │ │ │ │ + @ instruction: 0xfbd4005d │ │ │ │ + @ instruction: 0xf630005d │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, pc, #488 @ (adr r7, 986f0 ) │ │ │ │ + @ instruction: 0xfb2a005d │ │ │ │ + @ instruction: 0xfbc2005d │ │ │ │ + bgt.n 98c64 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + @ instruction: 0xf4f4005d │ │ │ │ + @ instruction: 0xf4f8005d │ │ │ │ + @ instruction: 0xf4c4005d │ │ │ │ + @ instruction: 0xf4aa005d │ │ │ │ + orn r0, sl, #14483456 @ 0xdd0000 │ │ │ │ + orr.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ + ldr??.w r0, [sl, sp, lsl #1] │ │ │ │ + add r0, pc, #520 @ (adr r0, 98e04 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr??.w r0, [sl, #93] @ 0x5d │ │ │ │ - str.w r0, [r2, #93] @ 0x5d │ │ │ │ - mcr2 0, 7, r0, cr8, cr13, {2} │ │ │ │ - ldr??.w r0, [r0, sp, lsl #1] │ │ │ │ - mcr2 0, 2, r0, cr10, cr13, {2} │ │ │ │ - str.w r0, [sl, #93] @ 0x5d │ │ │ │ - ldrsh.w r0, [ip, sp, lsl #1] │ │ │ │ - lsrs r4, r7 │ │ │ │ + @ instruction: 0xf2fe005d │ │ │ │ + @ instruction: 0xf192005d │ │ │ │ + @ instruction: 0xf7dc005d │ │ │ │ + @ instruction: 0xf254005d │ │ │ │ + @ instruction: 0xf73e005d │ │ │ │ + rsb r0, lr, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf230005d │ │ │ │ + subs r2, #8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + strb r6, [r2, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc2 0, cr0, [ip, #-372]! @ 0xfffffe8c │ │ │ │ - subs r7, #210 @ 0xd2 │ │ │ │ + @ instruction: 0xf628005d │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + strb r2, [r4, #7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldc2 0, cr0, [ip], #372 @ 0x174 │ │ │ │ - add r3, pc, #544 @ (adr r3, 98760 ) │ │ │ │ + subs.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ + ldr r4, [sp, #576] @ 0x240 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, #252 @ 0xfc │ │ │ │ + subs r0, #8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + adds r7, #238 @ 0xee │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf584005d │ │ │ │ - @ instruction: 0xf594005d │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + mrc 0, 3, r0, cr8, cr13, {2} │ │ │ │ + mcr 0, 4, r0, cr8, cr13, {2} │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf5f2005d │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + mrc 0, 7, r0, cr6, cr13, {2} │ │ │ │ + adds r2, r1, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #984] @ (9893c ) │ │ │ │ + ldr r0, [pc, #984] @ (99030 ) │ │ │ │ movs r7, #76 @ 0x4c │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -76274,34 +76947,34 @@ │ │ │ │ strd r7, r0, [sp, #28] │ │ │ │ strd r6, r5, [sp, #20] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [sp, #132] @ 0x84 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [pc, #888] @ (98940 ) │ │ │ │ - ldr r0, [pc, #892] @ (98944 ) │ │ │ │ + ldr r1, [pc, #888] @ (99034 ) │ │ │ │ + ldr r0, [pc, #892] @ (99038 ) │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 61fc0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 98990 │ │ │ │ + bne.w 99084 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 980a4 │ │ │ │ + bgt.w 98798 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r5, sp, #184 @ 0xb8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -76312,55 +76985,55 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #816] @ (98948 ) │ │ │ │ + ldr r1, [pc, #816] @ (9903c ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ blx 5f808 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 98a4c │ │ │ │ + beq.w 99140 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r1, [pc, #780] @ (9894c ) │ │ │ │ + ldr r1, [pc, #780] @ (99040 ) │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r4, r6, [sp, #8] │ │ │ │ blx 5c3a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 981c0 │ │ │ │ + ble.w 988b4 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mov.w r8, #1 │ │ │ │ - vldr s17, [pc, #712] @ 98938 │ │ │ │ + vldr s17, [pc, #712] @ 9902c │ │ │ │ add.w fp, r5, #1 │ │ │ │ str.w r9, [sp, #140] @ 0x8c │ │ │ │ sub.w r3, r6, fp, lsl #3 │ │ │ │ - ldr r6, [pc, #720] @ (98950 ) │ │ │ │ + ldr r6, [pc, #720] @ (99044 ) │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ adds r3, #8 │ │ │ │ add r6, pc │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ add r3, sp, #172 @ 0xac │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ @@ -76381,15 +77054,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ vstr s15, [sp, #172] @ 0xac │ │ │ │ blx 61414 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 986fa │ │ │ │ + ble.n 98dee │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov.w fp, #1 │ │ │ │ ldr.w r9, [sp, #68] @ 0x44 │ │ │ │ add sl, r3 │ │ │ │ vldr s16, [sl, #8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ mov r0, sl │ │ │ │ @@ -76397,15 +77070,15 @@ │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, fp │ │ │ │ vmul.f32 s0, s0, s0 │ │ │ │ vmla.f32 s0, s16, s16 │ │ │ │ vstmia r9!, {s0} │ │ │ │ - bge.n 986d2 │ │ │ │ + bge.n 98dc6 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx 602a0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ @@ -76414,15 +77087,15 @@ │ │ │ │ mov r1, sl │ │ │ │ blx 62524 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add.w r3, r3, r9, lsl #2 │ │ │ │ vldr s0, [r3] │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 98a38 │ │ │ │ + bmi.w 9912c │ │ │ │ vsqrt.f32 s15, s0 │ │ │ │ vldr s14, [sp, #208] @ 0xd0 │ │ │ │ vldr s12, [sp, #204] @ 0xcc │ │ │ │ mov r2, r7 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ mov r3, r6 │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ @@ -76434,24 +77107,24 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str.w fp, [sp, #168] @ 0xa8 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vstr s17, [sl, #4] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n 98692 │ │ │ │ + bge.n 98d86 │ │ │ │ ldr.w r9, [sp, #140] @ 0x8c │ │ │ │ vmov.f32 s16, s18 │ │ │ │ - b.n 981c0 │ │ │ │ + b.n 988b4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 97dd0 │ │ │ │ + beq.w 984c4 │ │ │ │ negs r3, r3 │ │ │ │ - b.w 97dc2 │ │ │ │ + b.w 984b6 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ str r2, [sp, #20] │ │ │ │ movs r5, #69 @ 0x45 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -76459,40 +77132,40 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [pc, #428] @ (98954 ) │ │ │ │ + ldr r1, [pc, #428] @ (99048 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strb.w r5, [sp, #228] @ 0xe4 │ │ │ │ blx 61fc0 │ │ │ │ - b.n 980a4 │ │ │ │ + b.n 98798 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #384] @ (98958 ) │ │ │ │ + ldr r1, [pc, #384] @ (9904c ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #384] @ (9895c ) │ │ │ │ + ldr r0, [pc, #384] @ (99050 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ adds r3, r7, #4 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -76507,19 +77180,19 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r9, sl │ │ │ │ it lt │ │ │ │ movlt r9, sl │ │ │ │ add.w sl, r5, #4294967295 @ 0xffffffff │ │ │ │ str.w r9, [sp, #164] @ 0xa4 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.n 988d0 │ │ │ │ + bne.n 98fc4 │ │ │ │ mla r3, r5, r5, r7 │ │ │ │ - ldr r0, [pc, #320] @ (98960 ) │ │ │ │ - ldr r2, [pc, #324] @ (98964 ) │ │ │ │ - ldr r1, [pc, #324] @ (98968 ) │ │ │ │ + ldr r0, [pc, #320] @ (99054 ) │ │ │ │ + ldr r2, [pc, #324] @ (99058 ) │ │ │ │ + ldr r1, [pc, #324] @ (9905c ) │ │ │ │ cmp r7, r3 │ │ │ │ add r0, pc │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ @@ -76541,63 +77214,63 @@ │ │ │ │ movlt r3, r9 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ mov r9, r3 │ │ │ │ - b.n 984b2 │ │ │ │ + b.n 98ba6 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ strd r4, r3, [sp] │ │ │ │ - ldr r3, [pc, #232] @ (9896c ) │ │ │ │ - ldr r1, [pc, #232] @ (98970 ) │ │ │ │ - ldr r0, [pc, #236] @ (98974 ) │ │ │ │ + ldr r3, [pc, #232] @ (99060 ) │ │ │ │ + ldr r1, [pc, #232] @ (99064 ) │ │ │ │ + ldr r0, [pc, #236] @ (99068 ) │ │ │ │ add r3, pc │ │ │ │ adds r5, r3, #4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ blx 61fc0 │ │ │ │ vldr s15, [r6] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r7, r5, #1 │ │ │ │ vmov r3, s15 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bne.w 984aa │ │ │ │ + bne.w 98b9e │ │ │ │ cmp sl, r3 │ │ │ │ mov r9, sl │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ mla r3, r5, r5, r7 │ │ │ │ str.w r9, [sp, #164] @ 0xa4 │ │ │ │ cmp r7, r3 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ it lt │ │ │ │ movlt r7, r3 │ │ │ │ cmp r9, r3 │ │ │ │ it lt │ │ │ │ movlt r9, r3 │ │ │ │ - b.n 984b2 │ │ │ │ - ldr r0, [pc, #164] @ (98978 ) │ │ │ │ - ldr r2, [pc, #168] @ (9897c ) │ │ │ │ - ldr r1, [pc, #168] @ (98980 ) │ │ │ │ + b.n 98ba6 │ │ │ │ + ldr r0, [pc, #164] @ (9906c ) │ │ │ │ + ldr r2, [pc, #168] @ (99070 ) │ │ │ │ + ldr r1, [pc, #168] @ (99074 ) │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -76605,89 +77278,89 @@ │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mla r9, sl, r0, r5 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cmp r3, r9 │ │ │ │ it lt │ │ │ │ movlt r3, r9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 98856 │ │ │ │ + b.n 98f4a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ strd r4, r3, [sp] │ │ │ │ - ldr r3, [pc, #104] @ (98984 ) │ │ │ │ - ldr r1, [pc, #108] @ (98988 ) │ │ │ │ - ldr r0, [pc, #108] @ (9898c ) │ │ │ │ + ldr r3, [pc, #104] @ (99078 ) │ │ │ │ + ldr r1, [pc, #108] @ (9907c ) │ │ │ │ + ldr r0, [pc, #108] @ (99080 ) │ │ │ │ add r3, pc │ │ │ │ adds r5, r3, #4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ blx 61fc0 │ │ │ │ vldr s15, [r7] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - b.n 987fc │ │ │ │ + b.n 98ef0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, ip, #14483456 @ 0xdd0000 │ │ │ │ - @ instruction: 0xfa42005d │ │ │ │ - @ instruction: 0xf4aa005d │ │ │ │ - ldrsb.w r0, [r8, #93] @ 0x5d │ │ │ │ - sbfx r0, r0, #1, #30 │ │ │ │ - subs r4, #146 @ 0x92 │ │ │ │ + stcl 0, cr0, [ip], #372 @ 0x174 │ │ │ │ + @ instruction: 0xf336005d │ │ │ │ + stc 0, cr0, [lr, #372]! @ 0x174 │ │ │ │ + @ instruction: 0xf28c005d │ │ │ │ + ldc 0, cr0, [r0], {93} @ 0x5d │ │ │ │ + adds r5, #158 @ 0x9e │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + rsbs r0, sl, sp, lsr #1 │ │ │ │ + @ instruction: 0xf124005d │ │ │ │ + @ instruction: 0xeb9a005d │ │ │ │ + adds r3, #252 @ 0xfc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf2d6005d │ │ │ │ - ldrh.w r0, [r0, sp, lsl #1] │ │ │ │ - @ instruction: 0xf296005d │ │ │ │ - subs r2, #240 @ 0xf0 │ │ │ │ + eor.w r0, r6, sp, lsr #1 │ │ │ │ + @ instruction: 0xf120005d │ │ │ │ + adds r3, #152 @ 0x98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf192005d │ │ │ │ - strh.w r0, [r4, sp, lsl #1] │ │ │ │ - subs r2, #140 @ 0x8c │ │ │ │ + @ instruction: 0xeaf8005d │ │ │ │ + @ instruction: 0xeaec005d │ │ │ │ + adds r3, #74 @ 0x4a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf1f4005d │ │ │ │ - @ instruction: 0xf1e8005d │ │ │ │ - subs r2, #62 @ 0x3e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf0e2005d │ │ │ │ - @ instruction: 0xf772005d │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + ldrd r0, r0, [r6, #372] @ 0x174 │ │ │ │ + orn r0, lr, #93 @ 0x5d │ │ │ │ + adds r3, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf6ea005d │ │ │ │ - adcs.w r0, r4, #93 @ 0x5d │ │ │ │ + vshr.s16 q8, , #2 │ │ │ │ + orrs.w r0, r8, sp, lsr #1 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ movs r5, #66 @ 0x42 │ │ │ │ - ldr r0, [pc, #260] @ (98aa4 ) │ │ │ │ + ldr r0, [pc, #260] @ (99198 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ strb.w r5, [sp, #232] @ 0xe8 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 985f2 │ │ │ │ - b.w 980a4 │ │ │ │ + ble.w 98ce6 │ │ │ │ + b.w 98798 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ strd r7, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ @@ -76695,18 +77368,18 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r8 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ mov r2, r9 │ │ │ │ blx 57dfc │ │ │ │ - b.w 980ac │ │ │ │ + b.w 987a0 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.w 97dbe │ │ │ │ + b.w 984b2 │ │ │ │ blx 5bfe8 │ │ │ │ vldr s14, [sp, #208] @ 0xd0 │ │ │ │ vldr s12, [sp, #204] @ 0xcc │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r2, r7 │ │ │ │ vdiv.f32 s13, s14, s0 │ │ │ │ @@ -76718,23 +77391,23 @@ │ │ │ │ blx 574e4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str.w fp, [sp, #168] @ 0xa8 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vstr s17, [sl, #4] │ │ │ │ cmp r8, r3 │ │ │ │ - ble.w 98226 │ │ │ │ - b.n 98300 │ │ │ │ + ble.w 9891a │ │ │ │ + b.n 989f4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 5bfe8 │ │ │ │ vldr s14, [sp, #208] @ 0xd0 │ │ │ │ vmov.f32 s15, s0 │ │ │ │ vldr s12, [sp, #204] @ 0xcc │ │ │ │ mov r2, r7 │ │ │ │ - b.n 9873c │ │ │ │ + b.n 98e30 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -76745,1062 +77418,391 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r1, [pc, #52] @ (98aa8 ) │ │ │ │ + ldr r1, [pc, #52] @ (9919c ) │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #32] │ │ │ │ blx 5f1ac │ │ │ │ - b.n 98634 │ │ │ │ + b.n 98d28 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.w 97f6a │ │ │ │ + b.w 9865e │ │ │ │ rsb r3, r9, #0 │ │ │ │ - b.w 97dc2 │ │ │ │ + b.w 984b6 │ │ │ │ nop │ │ │ │ - movw r0, #43101 @ 0xa85d │ │ │ │ - vshr.s32 q8, , #4 │ │ │ │ + vqadd.s32 q0, q5, │ │ │ │ + stmdb r0, {r0, r2, r3, r4, r6} │ │ │ │ │ │ │ │ -00098aac : │ │ │ │ +000991a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ - sub sp, #236 @ 0xec │ │ │ │ - mov r4, r2 │ │ │ │ - ldr.w r2, [pc, #2472] @ 99470 │ │ │ │ - ldr.w r5, [pc, #2472] @ 99474 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add r2, pc │ │ │ │ - ldr.w r3, [pc, #2468] @ 99478 │ │ │ │ - add r5, pc │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - ldr.w sl, [sp, #288] @ 0x120 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #292] @ 0x124 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #228] @ 0xe4 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #300] @ 0x12c │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [sp, #308] @ 0x134 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #316] @ 0x13c │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ - ldr.w fp, [sp, #296] @ 0x128 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - ldrd r7, r2, [sp, #324] @ 0x144 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ - ldr r2, [sp, #332] @ 0x14c │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ + str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ + mov sl, r3 │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r0, [pc, #840] @ (99500 ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #840] @ (99504 ) │ │ │ │ + sub sp, #132 @ 0x84 │ │ │ │ + add r0, pc │ │ │ │ + ldr.w r8, [pc, #840] @ 99508 │ │ │ │ + ldr.w r9, [sp, #180] @ 0xb4 │ │ │ │ + add r8, pc │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + add.w r7, r8, #4 │ │ │ │ + ldr r0, [pc, #828] @ (9950c ) │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + mov.w r1, #0 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + ldr r1, [pc, #820] @ (99510 ) │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ ldr.w r2, [sl] │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr.w r9, [sp, #336] @ 0x150 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 98c66 │ │ │ │ - movs r6, #1 │ │ │ │ - movs r5, #0 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - ldr.w r1, [pc, #2368] @ 9947c │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 98bcc │ │ │ │ - ldr.w r1, [pc, #2356] @ 99480 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ + ldrd r6, r4, [sp, #172] @ 0xac │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + movs r2, #0 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + str.w r2, [r9] │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr.w fp, [sp, #168] @ 0xa8 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + movs r2, #0 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + mul.w r2, r0, r1 │ │ │ │ + vmov s15, r2 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r6] │ │ │ │ + blt.n 99306 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 98cae │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - cmp r3, #1 │ │ │ │ + blt.n 992d2 │ │ │ │ + cmp r1, #1 │ │ │ │ + mov r4, r1 │ │ │ │ it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s16, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vcvt.f32.s32 s18, s16 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + movlt r4, #1 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + cmp r4, lr │ │ │ │ + blt.n 9930e │ │ │ │ + cmp r2, lr │ │ │ │ + blt.w 994d6 │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + cmp.w lr, #0 │ │ │ │ + bne.w 994f4 │ │ │ │ + cmp r1, r0 │ │ │ │ + mov r4, r1 │ │ │ │ + it ge │ │ │ │ + movge r4, r0 │ │ │ │ + mov r9, r4 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.n 99316 │ │ │ │ + sub.w r2, fp, #8 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + add.w ip, r2, #1 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + sub.w r2, r2, ip, lsl #3 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r4, r2 │ │ │ │ + ite le │ │ │ │ + movle r4, #0 │ │ │ │ + movgt r4, #1 │ │ │ │ + cmp r2, r9 │ │ │ │ + it ge │ │ │ │ + movge r4, #0 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.n 9931e │ │ │ │ + movs r4, #1 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + subs r1, r1, r4 │ │ │ │ + subs r0, r0, r4 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r0, #1 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + add r1, sp, #116 @ 0x74 │ │ │ │ + mla r2, r4, r3, r4 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + add r0, sp, #100 @ 0x64 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + mov r3, sl │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5a1a4 │ │ │ │ + vldr s15, [sp, #60] @ 0x3c │ │ │ │ movs r3, #0 │ │ │ │ - cmp r6, r3 │ │ │ │ - vstr s18, [r7] │ │ │ │ - str.w r3, [r9] │ │ │ │ - ittt gt │ │ │ │ - movgt r3, #1 │ │ │ │ - movgt r0, r3 │ │ │ │ - strgt r3, [sp, #136] @ 0x88 │ │ │ │ - bgt.n 98bf8 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r5, #1 │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr.w r0, [pc, #2280] @ 99484 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r6] │ │ │ │ + b.n 992e8 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #564] @ (99514 ) │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2272] @ 99488 │ │ │ │ - ldr.w r3, [pc, #2252] @ 99478 │ │ │ │ + ldr r2, [pc, #556] @ (99518 ) │ │ │ │ + ldr r3, [pc, #536] @ (99504 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9946c │ │ │ │ + bne.w 994fa │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #236 @ 0xec │ │ │ │ - vpop {d8-d9} │ │ │ │ + add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s16, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - vcvt.f32.s32 s18, s16 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - vstr s18, [r7] │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 98cde │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r1, r2 │ │ │ │ - blt.n 98cd6 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.n 98ce6 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n 98cee │ │ │ │ - cmp r3, r2 │ │ │ │ - ite le │ │ │ │ - movle r5, #0 │ │ │ │ - andgt.w r5, r5, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.n 98cee │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w 991b8 │ │ │ │ - cmp r3, r2 │ │ │ │ - ite le │ │ │ │ - movle r0, #0 │ │ │ │ - andgt.w r0, r0, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w 991b8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vmov r2, s16 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.n 98cf6 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - adds r3, #1 │ │ │ │ - beq.w 993c8 │ │ │ │ - mvn.w r3, #14 │ │ │ │ - movs r5, #15 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98b98 │ │ │ │ - ldr.w r1, [pc, #2084] @ 9948c │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, 98ca6 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - blx 57998 │ │ │ │ - mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ - mov r5, r0 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 98b48 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - b.n 98b8e │ │ │ │ - movs r5, #1 │ │ │ │ - movs r6, #2 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - b.n 98b38 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - cmp r6, #0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - ble.w 98b8e │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r5, #2 │ │ │ │ - b.n 98b94 │ │ │ │ - mvn.w r3, #4 │ │ │ │ - movs r5, #5 │ │ │ │ - b.n 98b94 │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r5, #3 │ │ │ │ - b.n 98b94 │ │ │ │ - mvn.w r3, #6 │ │ │ │ - movs r5, #7 │ │ │ │ - b.n 98b94 │ │ │ │ - mvn.w r3, #10 │ │ │ │ - movs r5, #11 │ │ │ │ - b.n 98b94 │ │ │ │ - ldr.w r6, [pc, #1944] @ 99490 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1940] @ 99494 │ │ │ │ - ldr.w r1, [pc, #1940] @ 99498 │ │ │ │ - add r6, pc │ │ │ │ - add.w r8, r6, #4 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - mov r5, r2 │ │ │ │ - strd r8, r8, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1916] @ 9949c │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r4 │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - strd r4, r8, [sp, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1896] @ 994a0 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - mov r6, r3 │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r4, r4, [sp] │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 992d8 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 992d8 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + b.n 992e8 │ │ │ │ + ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ + add.w r0, r8, #8 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + str.w lr, [sp, #96] @ 0x60 │ │ │ │ blx 5fe70 │ │ │ │ - ldr r5, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r5, r6 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - it lt │ │ │ │ - movlt r5, r6 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - cmp r0, r5 │ │ │ │ - mov r1, r2 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + cmp r0, r2 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ it lt │ │ │ │ - movlt r0, r5 │ │ │ │ - movs r2, #0 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - mla r0, r0, r3, r3 │ │ │ │ - vmov s15, r0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w 9944c │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - adds r2, #1 │ │ │ │ - beq.w 98ba6 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 98ba6 │ │ │ │ - ldr.w r0, [pc, #1808] @ 994a4 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #1800] @ 994a8 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ + movlt r0, r2 │ │ │ │ + mov r4, r0 │ │ │ │ + cmp r9, r0 │ │ │ │ + ble.w 994d0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mul.w r2, r2, r1 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r2 │ │ │ │ + blt.w 99492 │ │ │ │ + ldr r0, [pc, #440] @ (9951c ) │ │ │ │ + sub.w r1, r9, r4 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + movs r4, #1 │ │ │ │ add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #1792] @ 994ac │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #432] @ (99520 ) │ │ │ │ + mov fp, r5 │ │ │ │ + str.w sl, [sp, #68] @ 0x44 │ │ │ │ + mov sl, r3 │ │ │ │ add r0, pc │ │ │ │ - vmul.f32 s17, s17, s0 │ │ │ │ - blx 57478 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r0, [pc, #1772] @ 994b0 │ │ │ │ - mov r2, r4 │ │ │ │ - vldr s15, [r4] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [pc, #420] @ (99524 ) │ │ │ │ + strd r1, r2, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vmul.f32 s15, s15, s0 │ │ │ │ - vdiv.f32 s19, s15, s17 │ │ │ │ - vdiv.f32 s17, s14, s19 │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #200] @ 0xc8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 98f06 │ │ │ │ - vcmpe.f32 s0, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w 98f06 │ │ │ │ - vmov.f32 s15, s19 │ │ │ │ - ldr.w r2, [pc, #1708] @ 994b4 │ │ │ │ - add.w r8, sp, #208 @ 0xd0 │ │ │ │ - ldr.w r0, [pc, #1704] @ 994b8 │ │ │ │ - add r2, pc │ │ │ │ + str.w r9, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ + b.n 993f0 │ │ │ │ + cmp r4, r1 │ │ │ │ + bgt.n 993f8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - adds r2, #4 │ │ │ │ - strd r4, r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #220 @ 0xdc │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - vstr s15, [sp, #220] @ 0xdc │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 98f8c │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r0, [pc, #1652] @ 994bc │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - mov r1, r4 │ │ │ │ - strd fp, r3, [sp] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #204] @ 0xcc │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 98f22 │ │ │ │ - vcmpe.f32 s0, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 98f22 │ │ │ │ - vmov.f32 s17, s19 │ │ │ │ - ldr.w r2, [pc, #1608] @ 994c0 │ │ │ │ - ldr.w r0, [pc, #1608] @ 994c4 │ │ │ │ - add r2, pc │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r6 │ │ │ │ + mul.w r8, r3, r4 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add.w r7, r8, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - adds r2, #4 │ │ │ │ - strd r4, r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - add r3, sp, #224 @ 0xe0 │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - strd fp, r8, [sp, #16] │ │ │ │ - add r3, sp, #204 @ 0xcc │ │ │ │ - str r4, [sp, #4] │ │ │ │ - vstr s17, [sp, #224] @ 0xe0 │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 98f8c │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - subs r3, #4 │ │ │ │ - str.w r8, [sp, #28] │ │ │ │ - str.w fp, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - adds r1, r2, #1 │ │ │ │ - ldr.w r0, [pc, #1536] @ 994c8 │ │ │ │ - add r2, r1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r1, r3, r1, lsl #2 │ │ │ │ - add.w r3, r3, r2, lsl #2 │ │ │ │ - str r1, [sp, #156] @ 0x9c │ │ │ │ - strd r1, r3, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - add r3, sp, #196 @ 0xc4 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ + mov r2, r7 │ │ │ │ + add.w r9, r3, r4, lsl #3 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + str.w r9, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + blx 5a1a4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + add r3, r4 │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n 99410 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + add r4, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + bge.n 9938e │ │ │ │ + cmp r4, r1 │ │ │ │ + bge.n 99392 │ │ │ │ + ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ mov r3, sl │ │ │ │ - blx 5cc20 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 98f96 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #1 │ │ │ │ - str.w r3, [r9] │ │ │ │ - movs r3, #0 │ │ │ │ - vstr s18, [r7] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - b.n 98ba6 │ │ │ │ - vcmpe.f32 s0, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it gt │ │ │ │ - vmovgt.f32 s15, s17 │ │ │ │ - bgt.w 98e06 │ │ │ │ - movs r3, #0 │ │ │ │ - add.w r8, sp, #208 @ 0xd0 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - b.n 98e44 │ │ │ │ - vcmpe.f32 s0, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 98e76 │ │ │ │ - b.n 98eaa │ │ │ │ + ldrd sl, r6, [sp, #68] @ 0x44 │ │ │ │ + cmp r4, r9 │ │ │ │ + bgt.w 992c0 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + b.n 99290 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + add.w r9, sp, #120 @ 0x78 │ │ │ │ + strd r7, r2, [sp] │ │ │ │ + mov r2, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr.w r3, [pc, #1428] @ 994cc │ │ │ │ - ldr.w r0, [pc, #1428] @ 994d0 │ │ │ │ - add r3, pc │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - mov r2, r3 │ │ │ │ - mov r5, r3 │ │ │ │ - add.w sl, r2, #4 │ │ │ │ - add r3, sp, #220 @ 0xdc │ │ │ │ - mov r2, sl │ │ │ │ - add r0, pc │ │ │ │ - mov r1, sl │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - blx 57dfc │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cbnz r2, 98f8c │ │ │ │ - ldr.w r0, [pc, #1384] @ 994d4 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r0, pc │ │ │ │ - mov r2, sl │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - strd r4, r8, [sp, #16] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 991a6 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #9 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98ba6 │ │ │ │ - ldrd r6, r1, [sp, #192] @ 0xc0 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - adds r6, #1 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - subs r6, r6, r1 │ │ │ │ - str r5, [sp, #164] @ 0xa4 │ │ │ │ - mla r2, r3, r1, r1 │ │ │ │ - adds r3, #1 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ - sub.w r3, r0, r3, lsl #3 │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + ldrd r1, r0, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str.w r9, [sp, #16] │ │ │ │ + subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r1, sp, #212 @ 0xd4 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - adds r5, r6, #1 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - add.w r3, r7, r6, lsl #3 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, fp │ │ │ │ - str r5, [sp, #180] @ 0xb4 │ │ │ │ - blx 63a44 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 990fa │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - vmov r1, s16 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r3, r5 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 990f2 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - strd sl, r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #196] @ 0xc4 │ │ │ │ - adds r0, r1, #1 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - strd fp, r7, [sp, #8] │ │ │ │ - mla r1, r1, r2, r2 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 607c8 │ │ │ │ + strd r6, r7, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - subs r1, r1, r0 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - mla r2, r0, r2, r2 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - add.w r1, r0, r1, lsl #3 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [sp, #172] @ 0xac │ │ │ │ - ldr.w r0, [pc, #1160] @ 994d8 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - str r0, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - ldr.w r1, [pc, #1144] @ 994dc │ │ │ │ - subs r2, r2, r6 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - blx 5c50c │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 99104 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r0, [sp, #180] @ 0xb4 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r3, r0 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 99104 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 991c0 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 99294 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - strd fp, r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - str.w r8, [sp, #36] @ 0x24 │ │ │ │ - blx 5f558 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cbz r3, 99116 │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #5 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #2 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #3 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #956] @ (994e0 ) │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + strd r6, r5, [sp, #16] │ │ │ │ + str.w r9, [sp, #40] @ 0x28 │ │ │ │ + str.w r9, [sp, #24] │ │ │ │ + str r6, [sp, #32] │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r0, [pc, #204] @ (99528 ) │ │ │ │ + subs r3, r3, r4 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + subs r3, r3, r2 │ │ │ │ add r0, pc │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + adds r3, r2, r4 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ + add r3, r8 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - strd fp, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - strd sl, r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ - str.w r8, [sp, #60] @ 0x3c │ │ │ │ - blx 629a8 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 99354 │ │ │ │ - vldr s15, [r7] │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r2, s15 │ │ │ │ - vstr s15, [sp, #188] @ 0xbc │ │ │ │ - cmp r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, r2 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 992fa │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 992b6 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 99310 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 98f2e │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9936a │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - b.n 98efc │ │ │ │ - mvn.w r3, #12 │ │ │ │ - movs r5, #13 │ │ │ │ - b.n 98b94 │ │ │ │ - ldr r3, [pc, #800] @ (994e4 ) │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - add r3, pc │ │ │ │ - str r2, [sp, #4] │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r0, [pc, #788] @ (994e8 ) │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ - ldr r5, [sp, #100] @ 0x64 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - sub.w r2, r2, r3, lsl #3 │ │ │ │ - ldr r3, [pc, #780] @ (994ec ) │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ - mov r2, r4 │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - str r5, [sp, #100] @ 0x64 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - adds r2, r1, #1 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - subs r3, #1 │ │ │ │ - strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ - mla r3, r5, r1, r2 │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - str.w fp, [sp] │ │ │ │ - mla r2, r5, r1, r2 │ │ │ │ - ldr r1, [sp, #172] @ 0xac │ │ │ │ - ldr r5, [sp, #164] @ 0xa4 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #188 @ 0xbc │ │ │ │ - blx 5e9dc │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r5, [sp, #100] @ 0x64 │ │ │ │ - ldr r0, [sp, #140] @ 0x8c │ │ │ │ - str r5, [sp, #0] │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - strd r7, r0, [sp, #4] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ - mla r3, r5, r3, r3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - subs r2, r2, r6 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - mov r0, r2 │ │ │ │ - mov r1, r2 │ │ │ │ - blx 626d8 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 99282 │ │ │ │ - ldr r0, [sp, #140] @ 0x8c │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ - vldr s15, [r0] │ │ │ │ - ldr r0, [sp, #180] @ 0xb4 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - add r3, r0 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 990a4 │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #4 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #588] @ (994f0 ) │ │ │ │ - ldr r0, [pc, #592] @ (994f4 ) │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #588] @ (994f8 ) │ │ │ │ - add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - b.n 990ac │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #564] @ (994fc ) │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #564] @ (99500 ) │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w r8, [sp, #24] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - blx 5a028 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 99196 │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #7 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.w 99454 │ │ │ │ - vmov s15, r1 │ │ │ │ - str.w r3, [r9] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - b.n 98efc │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #484] @ (99504 ) │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #484] @ (99508 ) │ │ │ │ - add r1, pc │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w r8, [sp, #24] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - blx 5a028 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9919e │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r3, [r9] │ │ │ │ - b.n 98efc │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.n 99454 │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - adds r2, #6 │ │ │ │ - str.w r2, [r9] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - b.n 98efc │ │ │ │ - ldr r6, [pc, #416] @ (9950c ) │ │ │ │ - add.w sl, sp, #224 @ 0xe0 │ │ │ │ - ldr r0, [pc, #412] @ (99510 ) │ │ │ │ - add r5, sp, #204 @ 0xcc │ │ │ │ - add r6, pc │ │ │ │ + ldrd r3, r2, [sp, #84] @ 0x54 │ │ │ │ + blx 675b0 │ │ │ │ + b.n 993ea │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + bl 6768c0 │ │ │ │ + ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ + mov ip, r0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str.w fp, [sp, #16] │ │ │ │ - add.w fp, r6, #4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r0, pc │ │ │ │ - mov r3, sl │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, fp │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 98f8c │ │ │ │ - ldr r0, [pc, #368] @ (99514 ) │ │ │ │ - mov r2, fp │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - mov r1, fp │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - mov r3, sl │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ + add.w r0, r8, #12 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 991ae │ │ │ │ - b.n 98f8c │ │ │ │ - ldr r6, [pc, #332] @ (99518 ) │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w r8, [pc, #332] @ 9951c │ │ │ │ - ldr r1, [pc, #332] @ (99520 ) │ │ │ │ - add r6, pc │ │ │ │ - add r8, pc │ │ │ │ - add.w fp, r6, #4 │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - strd fp, fp, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #312] @ (99524 ) │ │ │ │ - mov sl, r0 │ │ │ │ - mov r3, r4 │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - strd r4, fp, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #292] @ (99528 ) │ │ │ │ - mov r5, r0 │ │ │ │ - mov r2, r8 │ │ │ │ - add r1, pc │ │ │ │ - mov r3, r4 │ │ │ │ - mov r0, r6 │ │ │ │ - str.w fp, [sp, #8] │ │ │ │ - strd r4, r4, [sp] │ │ │ │ + movs r7, #2 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + str.w ip, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ blx 5fe70 │ │ │ │ - cmp r5, sl │ │ │ │ - mov r2, r5 │ │ │ │ - it lt │ │ │ │ - movlt r2, sl │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + mov r3, r8 │ │ │ │ cmp r0, r2 │ │ │ │ - mov r1, r0 │ │ │ │ it lt │ │ │ │ - movlt r1, r2 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ - movs r2, #0 │ │ │ │ - mla r3, r1, r3, r3 │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - vmov s15, r3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 98ba6 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - negs r5, r3 │ │ │ │ - b.w 98b98 │ │ │ │ - cmp.w r3, r2, lsl #1 │ │ │ │ - bgt.w 9935a │ │ │ │ - vldr s15, [sp, #160] @ 0xa0 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str.w r3, [r9] │ │ │ │ - vcvt.f32.s32 s18, s15 │ │ │ │ - b.n 98efc │ │ │ │ + movlt r0, r2 │ │ │ │ + cmp r3, r0 │ │ │ │ + it ge │ │ │ │ + cmpge r9, r8 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + bgt.w 99360 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + b.n 9928e │ │ │ │ + adds r2, #1 │ │ │ │ + beq.n 994e6 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n 992dc │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 992e8 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 992dc │ │ │ │ + rsb r3, lr, #0 │ │ │ │ + b.n 992dc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - bvs.n 994f8 │ │ │ │ + nop │ │ │ │ + ldmia r7!, {r2, r4, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vshr.s32 q0, , #20 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 q8, q1, │ │ │ │ - @ instruction: 0xf4be005d │ │ │ │ - add.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ - bpl.n 99550 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - usat r0, #29, r0, asr #1 │ │ │ │ - adds r6, #24 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldc 0, cr0, [r2], #372 @ 0x174 │ │ │ │ - ldcl 0, cr0, [ip], {93} @ 0x5d │ │ │ │ - ldcl 0, cr0, [r8], #372 @ 0x174 │ │ │ │ - ldcl 0, cr0, [r6, #-372] @ 0xfffffe8c │ │ │ │ - subs r2, r2, r6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf210005d │ │ │ │ - stcl 0, cr0, [sl], {93} @ 0x5d │ │ │ │ - @ instruction: 0xf228005d │ │ │ │ - adds r5, #10 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - movw r0, #16477 @ 0x405d │ │ │ │ - sub.w r0, r6, #93 @ 0x5d │ │ │ │ - adds r4, #158 @ 0x9e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - rsbs r0, r8, #93 @ 0x5d │ │ │ │ - rsb r0, r0, sp, lsr #1 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - str r5, [sp, #920] @ 0x398 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf0ee005d │ │ │ │ - stmdb sl!, {r0, r2, r3, r4, r6} │ │ │ │ - @ instruction: 0xeab0005d │ │ │ │ - ldrd r0, r0, [r2, #-372] @ 0x174 │ │ │ │ adds r1, #86 @ 0x56 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mcr 0, 1, r0, cr4, cr13, {2} │ │ │ │ - ldr r4, [r0, #40] @ 0x28 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ldcl 0, cr0, [r0, #-372] @ 0xfffffe8c │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 99274 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 9947c │ │ │ │ + b.n 994a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 994e8 │ │ │ │ + b.n 994dc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 993d0 │ │ │ │ + b.n 992e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldc 0, cr0, [r4], #372 @ 0x174 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 990f0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99140 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99180 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 99248 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + ldc 0, cr0, [lr, #-372] @ 0xfffffe8c │ │ │ │ + ldc 0, cr0, [r8, #-372] @ 0xfffffe8c │ │ │ │ + rsbs r0, lr, sp, lsr #1 │ │ │ │ + sub.w r0, r6, sp, lsr #1 │ │ │ │ │ │ │ │ 0009952c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #32768 @ 0x8000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78048,29 +78050,29 @@ │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 98fe4 │ │ │ │ + b.n 99fb4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r5, #138 @ 0x8a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 98fdc │ │ │ │ + b.n 99fac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 99f10 │ │ │ │ + b.n 99ee0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r4, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 99d20 │ │ │ │ + b.n 99cf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 99d40 │ │ │ │ + b.n 99d10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r7, sp, #132 @ 0x84 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r6, r7 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -78323,33 +78325,33 @@ │ │ │ │ b.n 99780 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r3, #52 @ 0x34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 9997c │ │ │ │ + b.n 9994c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 99730 │ │ │ │ + b.n 99700 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 99838 │ │ │ │ + b.n 997c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 99818 │ │ │ │ + b.n 99808 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 997ec │ │ │ │ + b.n 997dc │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r1, #42 @ 0x2a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 99758 │ │ │ │ + b.n 99748 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9952c │ │ │ │ + b.n 994fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 99678 │ │ │ │ + b.n 99608 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 99768 │ │ │ │ + b.n 99738 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w r0, r6, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -78404,15 +78406,15 @@ │ │ │ │ mul.w r3, r5, r1 │ │ │ │ cmp r0, r3 │ │ │ │ itt lt │ │ │ │ movlt r3, #1 │ │ │ │ strlt r3, [sp, #76] @ 0x4c │ │ │ │ blt.w 99756 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ b.n 99756 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ b.n 99624 │ │ │ │ adds r0, #1 │ │ │ │ @@ -78424,213 +78426,35 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 99636 │ │ │ │ negs r3, r3 │ │ │ │ b.n 99626 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -00099b70 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ - sub sp, #92 @ 0x5c │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r0, [pc, #424] @ (99d34 ) │ │ │ │ - mov r4, r3 │ │ │ │ - mov r9, r1 │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [pc, #416] @ (99d38 ) │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ - ldr.w r8, [r4] │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r0, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w 99d1c │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 99ce8 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - mov r7, r2 │ │ │ │ - it lt │ │ │ │ - movlt r7, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ - blt.w 99d24 │ │ │ │ - cmp r2, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - it ge │ │ │ │ - movge sl, r3 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.w 99cfc │ │ │ │ - sub.w ip, r2, sl │ │ │ │ - add.w r2, sl, #536870912 @ 0x20000000 │ │ │ │ - subs r2, #1 │ │ │ │ - add.w r5, r8, #1 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - mov r4, sl │ │ │ │ - add.w r6, r6, r2, lsl #3 │ │ │ │ - ldr r2, [pc, #320] @ (99d3c ) │ │ │ │ - sub.w r5, r1, r5, lsl #3 │ │ │ │ - add r7, sp, #68 @ 0x44 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [pc, #312] @ (99d40 ) │ │ │ │ - vldr s16, [pc, #292] @ 99d30 │ │ │ │ - add r2, pc │ │ │ │ - strd r1, r0, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add r2, sp, #76 @ 0x4c │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - add r2, sp, #60 @ 0x3c │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add r3, r4 │ │ │ │ - add.w r2, ip, r4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mul.w r3, r8, r3 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add.w ip, r2, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w ip, r5, ip, lsl #3 │ │ │ │ - add.w r2, r5, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr.w lr, [ip] │ │ │ │ - ldr.w ip, [ip, #4] │ │ │ │ - str.w ip, [sp, #80] @ 0x50 │ │ │ │ - str.w lr, [sp, #76] @ 0x4c │ │ │ │ - blx 668cc │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r0, r7 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - subs r6, #8 │ │ │ │ - sub.w r2, r2, sl │ │ │ │ - add r3, r4 │ │ │ │ - add r2, r4 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - mla r3, r8, r2, r3 │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - vstr s16, [r3, #4] │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - strd r7, r2, [sp, #4] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - add r3, r4 │ │ │ │ - mul.w r3, r8, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - blx 5b480 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - sub.w ip, r3, sl │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add.w r2, ip, r4 │ │ │ │ - sub.w r3, r3, sl │ │ │ │ - adds r1, r3, r4 │ │ │ │ - subs r4, #1 │ │ │ │ - mla r2, r8, r1, r2 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r1, [r2, #0] │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - bne.n 99c20 │ │ │ │ - b.n 99cfc │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #84] @ (99d44 ) │ │ │ │ - add r1, sp, #60 @ 0x3c │ │ │ │ - str r2, [r5, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #72] @ (99d48 ) │ │ │ │ - ldr r3, [pc, #56] @ (99d38 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n 99d2c │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #92 @ 0x5c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 99cee │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 99cee │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - b.n 9959c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 9a4d8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r4} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -00099d4c : │ │ │ │ +00099b70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #2012] @ 9a540 │ │ │ │ + ldr.w r1, [pc, #2012] @ 9a364 │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #2008] @ 9a544 │ │ │ │ + ldr.w r2, [pc, #2008] @ 9a368 │ │ │ │ add r1, pc │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ mov fp, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr.w r9, [sp, #196] @ 0xc4 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #132] @ 0x84 │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr.w r1, [pc, #1984] @ 9a548 │ │ │ │ + ldr.w r1, [pc, #1984] @ 9a36c │ │ │ │ ldrd r2, r6, [sp, #204] @ 0xcc │ │ │ │ add r1, pc │ │ │ │ ldr.w r7, [r9] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -78643,37 +78467,37 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r7, [sp, #200] @ 0xc8 │ │ │ │ ldr.w sl, [r5] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 9a0fc │ │ │ │ + beq.w 99f20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w 9a0c0 │ │ │ │ + blt.w 99ee4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 9a116 │ │ │ │ + blt.w 99f3a │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w 9a11e │ │ │ │ + blt.w 99f42 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w 9a126 │ │ │ │ + blt.w 99f4a │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w 9a12e │ │ │ │ + blt.w 99f52 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ cmp r3, sl │ │ │ │ it ge │ │ │ │ movge r3, sl │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -78689,50 +78513,50 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #9 │ │ │ │ strlt r3, [r6, #0] │ │ │ │ - blt.n 99e3a │ │ │ │ + blt.n 99c5e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmn.w r3, #10 │ │ │ │ it ne │ │ │ │ cmpne r3, #0 │ │ │ │ - bne.w 9a536 │ │ │ │ - ldr.w r1, [pc, #1808] @ 9a54c │ │ │ │ + bne.w 9a35a │ │ │ │ + ldr.w r1, [pc, #1808] @ 9a370 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ cmp r2, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ - blt.w 9a270 │ │ │ │ - ldr.w r8, [pc, #1784] @ 9a550 │ │ │ │ + blt.w 9a094 │ │ │ │ + ldr.w r8, [pc, #1784] @ 9a374 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #1784] @ 9a554 │ │ │ │ - ldr.w r1, [pc, #1784] @ 9a558 │ │ │ │ + ldr.w r2, [pc, #1784] @ 9a378 │ │ │ │ + ldr.w r1, [pc, #1784] @ 9a37c │ │ │ │ add r8, pc │ │ │ │ add.w sl, r8, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r0, r8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ strd fp, r5, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9a430 │ │ │ │ - ldr.w r2, [pc, #1744] @ 9a55c │ │ │ │ - ldr.w r1, [pc, #1744] @ 9a560 │ │ │ │ + bne.w 9a254 │ │ │ │ + ldr.w r2, [pc, #1744] @ 9a380 │ │ │ │ + ldr.w r1, [pc, #1744] @ 9a384 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ @@ -78750,97 +78574,97 @@ │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ vstr s16, [r7] │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.w 9a53a │ │ │ │ + bne.w 9a35e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ - beq.w 9a0d6 │ │ │ │ + beq.w 99efa │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r1, r3 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r1, r0 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r1 │ │ │ │ it ge │ │ │ │ movge r2, r1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 9a136 │ │ │ │ - ldr.w r0, [pc, #1640] @ 9a564 │ │ │ │ + beq.w 99f5a │ │ │ │ + ldr.w r0, [pc, #1640] @ 9a388 │ │ │ │ add.w r8, sp, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ - ldr.w r0, [pc, #1624] @ 9a568 │ │ │ │ + ldr.w r0, [pc, #1624] @ 9a38c │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s15, s17, s0 │ │ │ │ add r3, sp, #124 @ 0x7c │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vstr s15, [sp, #124] @ 0x7c │ │ │ │ vstr s14, [sp, #120] @ 0x78 │ │ │ │ blx 639fc │ │ │ │ - ldr.w r0, [pc, #1584] @ 9a56c │ │ │ │ + ldr.w r0, [pc, #1584] @ 9a390 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #104] @ 0x68 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 9a22e │ │ │ │ + ble.w 9a052 │ │ │ │ vldr s15, [sp, #124] @ 0x7c │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9a43a │ │ │ │ + bmi.w 9a25e │ │ │ │ vldr s15, [sp, #120] @ 0x78 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9a2ba │ │ │ │ + bgt.w 9a0de │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - cbnz r3, 99f90 │ │ │ │ + cbnz r3, 99db4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r0, [pc, #1500] @ 9a570 │ │ │ │ + ldr.w r0, [pc, #1500] @ 9a394 │ │ │ │ mov r2, fp │ │ │ │ strd r9, r8, [sp] │ │ │ │ add.w r8, sp, #112 @ 0x70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #108] @ 0x6c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 99fc6 │ │ │ │ + ble.n 99dea │ │ │ │ vldr s15, [sp, #124] @ 0x7c │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9a466 │ │ │ │ + bmi.w 9a28a │ │ │ │ vldr s15, [sp, #120] @ 0x78 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9a2e6 │ │ │ │ + bgt.w 9a10a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add.w r8, r3, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov.w r8, r8, lsl #3 │ │ │ │ @@ -78852,181 +78676,181 @@ │ │ │ │ subs r3, r3, r0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add.w ip, r7, r0, lsl #3 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r1, r2 │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #12] │ │ │ │ - blt.w 9a15e │ │ │ │ + blt.w 99f82 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r7, ip, [sp] │ │ │ │ blx 63a44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w 9a378 │ │ │ │ + beq.w 9a19c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r3, r3, r0 │ │ │ │ strd r5, r1, [sp] │ │ │ │ - ldr.w r0, [pc, #1328] @ 9a574 │ │ │ │ - ldr.w r1, [pc, #1328] @ 9a578 │ │ │ │ + ldr.w r0, [pc, #1328] @ 9a398 │ │ │ │ + ldr.w r1, [pc, #1328] @ 9a39c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ strd r7, r4, [sp, #12] │ │ │ │ blx 5c50c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r2, [pc, #1296] @ 9a57c │ │ │ │ - ldr.w r1, [pc, #1296] @ 9a580 │ │ │ │ - ldr.w r0, [pc, #1296] @ 9a584 │ │ │ │ + ldr.w r2, [pc, #1296] @ 9a3a0 │ │ │ │ + ldr.w r1, [pc, #1296] @ 9a3a4 │ │ │ │ + ldr.w r0, [pc, #1296] @ 9a3a8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n 9a0d6 │ │ │ │ + bgt.n 99efa │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 9a496 │ │ │ │ + beq.w 9a2ba │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w 9a4e4 │ │ │ │ + beq.w 9a308 │ │ │ │ cmp.w sl, #1 │ │ │ │ - beq.w 9a4bc │ │ │ │ + beq.w 9a2e0 │ │ │ │ cmp.w sl, #2 │ │ │ │ - beq.w 9a50a │ │ │ │ + beq.w 9a32e │ │ │ │ movs r3, #0 │ │ │ │ vstr s16, [r7] │ │ │ │ str r3, [r7, #4] │ │ │ │ - b.n 9a0d6 │ │ │ │ + b.n 99efa │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #1212] @ 9a588 │ │ │ │ + ldr.w r0, [pc, #1212] @ 9a3ac │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1204] @ 9a58c │ │ │ │ - ldr.w r3, [pc, #1128] @ 9a544 │ │ │ │ + ldr.w r2, [pc, #1204] @ 9a3b0 │ │ │ │ + ldr.w r3, [pc, #1128] @ 9a368 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9a532 │ │ │ │ + bne.w 9a356 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1168] @ 9a590 │ │ │ │ + ldr.w r1, [pc, #1168] @ 9a3b4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w 99dbc │ │ │ │ + bne.w 99be0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 99eea │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 99eea │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 99eea │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 99eea │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n 9a0c6 │ │ │ │ + b.n 99eea │ │ │ │ cmp r0, r3 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ - ldr.w r3, [pc, #1108] @ 9a594 │ │ │ │ + ldr.w r3, [pc, #1108] @ 9a3b8 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r2, fp │ │ │ │ - ldr.w r0, [pc, #1104] @ 9a598 │ │ │ │ + ldr.w r0, [pc, #1104] @ 9a3bc │ │ │ │ add r3, pc │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ - b.n 9a0d6 │ │ │ │ + b.n 99efa │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r5 │ │ │ │ strd r7, r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ blx 64528 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w 9a310 │ │ │ │ + beq.w 9a134 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #12] │ │ │ │ - ldr.w r2, [pc, #1044] @ 9a59c │ │ │ │ - ldr.w r1, [pc, #1044] @ 9a5a0 │ │ │ │ - ldr.w r0, [pc, #1044] @ 9a5a4 │ │ │ │ + ldr.w r2, [pc, #1044] @ 9a3c0 │ │ │ │ + ldr.w r1, [pc, #1044] @ 9a3c4 │ │ │ │ + ldr.w r0, [pc, #1044] @ 9a3c8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n 9a0d6 │ │ │ │ + bgt.n 99efa │ │ │ │ ldr.w r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n 9a1f4 │ │ │ │ + ble.n 9a018 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ - blt.n 9a1f4 │ │ │ │ + blt.n 9a018 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, r3, r0 │ │ │ │ add.w ip, r1, #1 │ │ │ │ sub.w r8, r8, #8 │ │ │ │ add r2, r0 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -79034,203 +78858,203 @@ │ │ │ │ add.w r2, r0, r2, lsl #3 │ │ │ │ lsls r0, r3, #3 │ │ │ │ adds r3, r0, r2 │ │ │ │ str.w lr, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str.w lr, [r3, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 9a1de │ │ │ │ + bne.n 9a002 │ │ │ │ adds r1, #1 │ │ │ │ add r2, r8 │ │ │ │ cmp r1, ip │ │ │ │ - bne.n 9a1dc │ │ │ │ + bne.n 9a000 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #924] @ (9a5a8 ) │ │ │ │ + ldr r1, [pc, #924] @ (9a3cc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #924] @ (9a5ac ) │ │ │ │ + ldr r0, [pc, #924] @ (9a3d0 ) │ │ │ │ add r1, pc │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ blx 5fcf8 │ │ │ │ - b.n 9a094 │ │ │ │ + b.n 99eb8 │ │ │ │ vldr s15, [sp, #120] @ 0x78 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 9a2ba │ │ │ │ + bgt.n 9a0de │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9a490 │ │ │ │ + bne.w 9a2b4 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ - ldr r3, [pc, #852] @ (9a5b0 ) │ │ │ │ + ldr r3, [pc, #852] @ (9a3d4 ) │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ strd r3, r0, [sp] │ │ │ │ - ldr r0, [pc, #844] @ (9a5b4 ) │ │ │ │ + ldr r0, [pc, #844] @ (9a3d8 ) │ │ │ │ add r0, pc │ │ │ │ blx 60918 │ │ │ │ - b.n 9a0b6 │ │ │ │ - ldr.w r8, [pc, #836] @ 9a5b8 │ │ │ │ + b.n 99eda │ │ │ │ + ldr.w r8, [pc, #836] @ 9a3dc │ │ │ │ mov r3, r4 │ │ │ │ - ldr r2, [pc, #836] @ (9a5bc ) │ │ │ │ - ldr r1, [pc, #836] @ (9a5c0 ) │ │ │ │ + ldr r2, [pc, #836] @ (9a3e0 ) │ │ │ │ + ldr r1, [pc, #836] @ (9a3e4 ) │ │ │ │ add r8, pc │ │ │ │ add.w sl, r8, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r0, r8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ strd fp, r4, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9a426 │ │ │ │ - ldr r2, [pc, #800] @ (9a5c4 ) │ │ │ │ - ldr r1, [pc, #800] @ (9a5c8 ) │ │ │ │ + bne.w 9a24a │ │ │ │ + ldr r2, [pc, #800] @ (9a3e8 ) │ │ │ │ + ldr r1, [pc, #800] @ (9a3ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ - b.n 99ea4 │ │ │ │ - ldr r2, [pc, #784] @ (9a5cc ) │ │ │ │ + b.n 99cc8 │ │ │ │ + ldr r2, [pc, #784] @ (9a3f0 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r2, #8 │ │ │ │ - ldr r0, [pc, #776] @ (9a5d0 ) │ │ │ │ + ldr r0, [pc, #776] @ (9a3f4 ) │ │ │ │ mov r1, r2 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n 99f86 │ │ │ │ - ldr r2, [pc, #748] @ (9a5d4 ) │ │ │ │ + b.n 99daa │ │ │ │ + ldr r2, [pc, #748] @ (9a3f8 ) │ │ │ │ mov.w sl, #2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #744] @ (9a5d8 ) │ │ │ │ + ldr r0, [pc, #744] @ (9a3fc ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str.w r8, [sp, #4] │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ blx 57dfc │ │ │ │ - b.n 99fd6 │ │ │ │ + b.n 99dfa │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #696] @ (9a5dc ) │ │ │ │ + ldr r0, [pc, #696] @ (9a400 ) │ │ │ │ strd r4, r1, [sp] │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r1, [pc, #692] @ (9a5e0 ) │ │ │ │ + ldr r1, [pc, #692] @ (9a404 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ strd r7, r5, [sp, #12] │ │ │ │ blx 5fcf8 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r2, [pc, #660] @ (9a5e4 ) │ │ │ │ - ldr r1, [pc, #664] @ (9a5e8 ) │ │ │ │ - ldr r0, [pc, #664] @ (9a5ec ) │ │ │ │ + ldr r2, [pc, #660] @ (9a408 ) │ │ │ │ + ldr r1, [pc, #664] @ (9a40c ) │ │ │ │ + ldr r0, [pc, #664] @ (9a410 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 9a0d6 │ │ │ │ + bgt.w 99efa │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n 9a096 │ │ │ │ + b.n 99eba │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #624] @ (9a5f0 ) │ │ │ │ + ldr r2, [pc, #624] @ (9a414 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #624] @ (9a5f4 ) │ │ │ │ + ldr r1, [pc, #624] @ (9a418 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #624] @ (9a5f8 ) │ │ │ │ + ldr r0, [pc, #624] @ (9a41c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ blx 62a8c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w 9a0d6 │ │ │ │ + bgt.w 99efa │ │ │ │ ldr.w r0, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n 9a3ea │ │ │ │ + ble.n 9a20e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.n 9a3ea │ │ │ │ + blt.n 9a20e │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, r3, r1 │ │ │ │ add.w ip, r0, #1 │ │ │ │ sub.w r8, r8, #8 │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ lsls r0, r3, #3 │ │ │ │ @@ -79238,882 +79062,308 @@ │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, r0, r2 │ │ │ │ str.w lr, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str.w lr, [r3, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - bne.n 9a3d4 │ │ │ │ + bne.n 9a1f8 │ │ │ │ adds r1, #1 │ │ │ │ add r2, r8 │ │ │ │ cmp r1, ip │ │ │ │ - bne.n 9a3d2 │ │ │ │ + bne.n 9a1f6 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd r5, r3, [sp] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #504] @ (9a5fc ) │ │ │ │ + ldr r1, [pc, #504] @ (9a420 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #504] @ (9a600 ) │ │ │ │ + ldr r0, [pc, #504] @ (9a424 ) │ │ │ │ add r1, pc │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w r9, [sp, #20] │ │ │ │ blx 5c50c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n 9a096 │ │ │ │ - ldr r2, [pc, #476] @ (9a604 ) │ │ │ │ - ldr r1, [pc, #476] @ (9a608 ) │ │ │ │ + b.n 99eba │ │ │ │ + ldr r2, [pc, #476] @ (9a428 ) │ │ │ │ + ldr r1, [pc, #476] @ (9a42c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.n 9a2aa │ │ │ │ - ldr r2, [pc, #472] @ (9a60c ) │ │ │ │ - ldr r1, [pc, #476] @ (9a610 ) │ │ │ │ + b.n 9a0ce │ │ │ │ + ldr r2, [pc, #472] @ (9a430 ) │ │ │ │ + ldr r1, [pc, #476] @ (9a434 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.n 99e96 │ │ │ │ - ldr r2, [pc, #472] @ (9a614 ) │ │ │ │ + b.n 99cba │ │ │ │ + ldr r2, [pc, #472] @ (9a438 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r2, #8 │ │ │ │ - ldr r0, [pc, #464] @ (9a618 ) │ │ │ │ + ldr r0, [pc, #464] @ (9a43c ) │ │ │ │ mov r1, r2 │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n 99f86 │ │ │ │ - ldr r2, [pc, #436] @ (9a61c ) │ │ │ │ + b.n 99daa │ │ │ │ + ldr r2, [pc, #436] @ (9a440 ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #432] @ (9a620 ) │ │ │ │ + ldr r0, [pc, #432] @ (9a444 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str.w r8, [sp, #4] │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ blx 57dfc │ │ │ │ - b.n 99fd6 │ │ │ │ + b.n 99dfa │ │ │ │ str.w sl, [sp, #80] @ 0x50 │ │ │ │ - b.n 99f86 │ │ │ │ - ldr r2, [pc, #396] @ (9a624 ) │ │ │ │ + b.n 99daa │ │ │ │ + ldr r2, [pc, #396] @ (9a448 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #396] @ (9a628 ) │ │ │ │ + ldr r0, [pc, #396] @ (9a44c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ blx 57dfc │ │ │ │ - b.n 9a0a6 │ │ │ │ + b.n 99eca │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd fp, r2, [sp, #8] │ │ │ │ add r2, sp, #116 @ 0x74 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #352] @ (9a62c ) │ │ │ │ - ldr r0, [pc, #352] @ (9a630 ) │ │ │ │ + ldr r2, [pc, #352] @ (9a450 ) │ │ │ │ + ldr r0, [pc, #352] @ (9a454 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ adds r2, #8 │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 57dfc │ │ │ │ - b.n 9a0b6 │ │ │ │ - ldr r2, [pc, #332] @ (9a634 ) │ │ │ │ + b.n 99eda │ │ │ │ + ldr r2, [pc, #332] @ (9a458 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #332] @ (9a638 ) │ │ │ │ + ldr r0, [pc, #332] @ (9a45c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ strd r9, r6, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ blx 57dfc │ │ │ │ - b.n 9a0a6 │ │ │ │ + b.n 99eca │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd fp, r2, [sp, #8] │ │ │ │ add r2, sp, #116 @ 0x74 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #288] @ (9a63c ) │ │ │ │ - ldr r0, [pc, #292] @ (9a640 ) │ │ │ │ + ldr r2, [pc, #288] @ (9a460 ) │ │ │ │ + ldr r0, [pc, #292] @ (9a464 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adds r2, #8 │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 57dfc │ │ │ │ - b.n 9a0b6 │ │ │ │ + b.n 99eda │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n 9a0c8 │ │ │ │ + b.n 99eec │ │ │ │ rsb r3, sl, #0 │ │ │ │ - b.n 9a0c8 │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + b.n 99eec │ │ │ │ + stmia r5!, {r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 9a534 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a5d0 │ │ │ │ + udf #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r6, #194 @ 0xc2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a600 │ │ │ │ + ble.n 9a3ac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a658 │ │ │ │ + ble.n 9a404 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9a9c4 │ │ │ │ + b.n 9ab60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a474 │ │ │ │ + ble.n 9a410 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a654 │ │ │ │ + ble.n 9a420 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a664 │ │ │ │ + ble.n 9a430 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9a6d8 │ │ │ │ + b.n 9a85c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9a624 │ │ │ │ + b.n 9a7a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 236 @ 0xec │ │ │ │ + b.n 9a6bc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 64 @ 0x40 │ │ │ │ + b.n 9a5a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #248 @ 0xf8 │ │ │ │ + b.n 9a51c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 0 │ │ │ │ + b.n 9a530 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 12 │ │ │ │ + b.n 9a54c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 248 @ 0xf8 │ │ │ │ + b.n 9a718 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r3} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bge.n 9a5c0 │ │ │ │ + blt.n 9a36c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r4, r4] │ │ │ │ + ldrb r2, [r1, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #168 @ 0xa8 │ │ │ │ + b.n 9a470 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 9a558 │ │ │ │ + svc 160 @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 9a56c │ │ │ │ + svc 168 @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + b.n 9a4a4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 9a4ac │ │ │ │ + svc 68 @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #26 │ │ │ │ + svc 190 @ 0xbe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r2, r0] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 9a4c0 │ │ │ │ + svc 52 @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 9a638 │ │ │ │ + bls.n 9a3e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 9a680 │ │ │ │ + bls.n 9a42c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 9a6ac │ │ │ │ + bls.n 9a448 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 9a4e4 │ │ │ │ + bls.n 9a480 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 9a4f4 │ │ │ │ + svc 92 @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldrh r4, [r4, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 9a6a8 │ │ │ │ + svc 50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 9a5f4 │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a670 │ │ │ │ + udf #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a61c │ │ │ │ + ble.n 9a3c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a660 │ │ │ │ + ble.n 9a40c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a59c │ │ │ │ + udf #170 @ 0xaa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a5c8 │ │ │ │ + ble.n 9a374 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a608 │ │ │ │ + ble.n 9a3b4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a5f4 │ │ │ │ + ble.n 9a3a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9a6e4 │ │ │ │ + ble.n 9a490 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a658 │ │ │ │ + ble.n 9a3c4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 9a53c │ │ │ │ + udf #86 @ 0x56 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 9a61c │ │ │ │ + bvc.n 9a3b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 9a5d8 │ │ │ │ + bvc.n 9a374 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 9a5e0 │ │ │ │ + bvc.n 9a37c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldrh r4, [r2, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 9a63c │ │ │ │ + ble.n 9a3f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a5f0 │ │ │ │ + ble.n 9a3ac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ + ldr r0, [r7, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a598 │ │ │ │ + ble.n 9a354 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a53c │ │ │ │ + ble.n 9a4f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r0, r6] │ │ │ │ + ldr r2, [r5, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a70c │ │ │ │ + ble.n 9a4c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldr r0, [r7, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 9a6b0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -0009a644 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr.w r5, [pc, #1252] @ 9ab3c │ │ │ │ - sub sp, #124 @ 0x7c │ │ │ │ - ldr.w r4, [pc, #1252] @ 9ab40 │ │ │ │ - mov fp, r2 │ │ │ │ - add r5, pc │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r2, [sp, #172] @ 0xac │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [sp, #188] @ 0xbc │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #180] @ 0xb4 │ │ │ │ - ldr.w r8, [sp, #196] @ 0xc4 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #116] @ 0x74 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r1, [pc, #1200] @ 9ab44 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #68] @ 0x44 │ │ │ │ - ldrd sl, r7, [sp, #160] @ 0xa0 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1172] @ 9ab48 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1160] @ 9ab4c │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1152] @ 9ab50 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r5, 9a700 │ │ │ │ - ldr.w ip, [r9] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - mov r3, ip │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - orrs.w r3, r6, r0 │ │ │ │ - bne.n 9a758 │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n 9a70a │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cbnz r3, 9a73e │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - str.w r3, [r8] │ │ │ │ - ldr.w r0, [pc, #1092] @ 9ab54 │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1080] @ 9ab58 │ │ │ │ - ldr.w r3, [pc, #1052] @ 9ab40 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9ab32 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #124 @ 0x7c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - cmp r1, #1 │ │ │ │ - mov r3, r1 │ │ │ │ - mov ip, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - orrs.w r3, r6, r0 │ │ │ │ - beq.n 9a6f8 │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 9a7c4 │ │ │ │ - cmp.w ip, #0 │ │ │ │ - blt.n 9a7cc │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, r2 │ │ │ │ - ite le │ │ │ │ - movle r4, #0 │ │ │ │ - movgt r4, #1 │ │ │ │ - orrs.w r4, r4, r3, lsr #31 │ │ │ │ - itt ne │ │ │ │ - mvnne.w r3, #4 │ │ │ │ - movne r2, #5 │ │ │ │ - bne.n 9a70a │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.w 9ab1a │ │ │ │ - cmp r3, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r3, r4 │ │ │ │ - blt.w 9ab1a │ │ │ │ - cmp r2, #1 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - mov lr, r2 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, lr │ │ │ │ - blt.w 9ab22 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r4, r2 │ │ │ │ - bgt.w 9ab2a │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - cmp r1, #1 │ │ │ │ - mov lr, r1 │ │ │ │ - it lt │ │ │ │ - movlt.w lr, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, lr │ │ │ │ - bge.n 9a7d4 │ │ │ │ - mvn.w r3, #11 │ │ │ │ - movs r2, #12 │ │ │ │ - b.n 9a70a │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r2, #3 │ │ │ │ - b.n 9a70a │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - b.n 9a70a │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9ab36 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n 9a71c │ │ │ │ - cmp.w ip, #0 │ │ │ │ - beq.n 9a71c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 9a71c │ │ │ │ - subs r5, #0 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - it ne │ │ │ │ - movne r5, #1 │ │ │ │ - subs.w ip, r6, #0 │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - add.w r2, r1, #1 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #1 │ │ │ │ - tst.w r5, ip │ │ │ │ - sub.w r8, r6, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ - add.w r2, r2, #1 │ │ │ │ - sub.w r2, r6, r2, lsl #3 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #92] @ 0x5c │ │ │ │ - add.w r2, r2, #1 │ │ │ │ - sub.w r2, r6, r2, lsl #3 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - beq.n 9a8d8 │ │ │ │ - ldr r2, [pc, #816] @ (9ab5c ) │ │ │ │ - movs r5, #1 │ │ │ │ - ldr r6, [pc, #816] @ (9ab60 ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [pc, #812] @ (9ab64 ) │ │ │ │ - add r6, pc │ │ │ │ - strd r3, r4, [sp, #96] @ 0x60 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r4, r9 │ │ │ │ - cmp r2, #0 │ │ │ │ - mov r9, r1 │ │ │ │ - blt.n 9a8ce │ │ │ │ - cmp r5, r3 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #0 │ │ │ │ - movle r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9a71c │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - mul.w r3, r3, r5 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - mla r3, r9, r5, r5 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - adds r3, r5, r3 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - mov r1, r6 │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - blx 675b0 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add r5, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - bge.n 9a84a │ │ │ │ - cmp r5, r3 │ │ │ │ - ite lt │ │ │ │ - movlt r3, #0 │ │ │ │ - movge r3, #1 │ │ │ │ - b.n 9a852 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - subs r2, #0 │ │ │ │ - it ne │ │ │ │ - movne r2, #1 │ │ │ │ - subs r0, #0 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - tst r2, r0 │ │ │ │ - beq.n 9a992 │ │ │ │ - ldr r2, [pc, #636] @ (9ab68 ) │ │ │ │ - movs r5, #1 │ │ │ │ - ldr r6, [pc, #636] @ (9ab6c ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [pc, #632] @ (9ab70 ) │ │ │ │ - add r6, pc │ │ │ │ - strd r4, r3, [sp, #96] @ 0x60 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - mov r2, r4 │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r6 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - b.n 9a988 │ │ │ │ - cmp r5, r3 │ │ │ │ - bgt.w 9a71c │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - mul.w r3, r3, r5 │ │ │ │ - ldr r0, [pc, #584] @ (9ab74 ) │ │ │ │ - adds r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - mul.w r3, r3, r5 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - adds r1, r3, #1 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mla r2, r3, r5, r5 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r1, r3 │ │ │ │ - it ge │ │ │ │ - movge r1, r3 │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ - str r1, [sp, #108] @ 0x6c │ │ │ │ - mov r1, fp │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ - blx 675b0 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - add r5, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - bge.n 9a90a │ │ │ │ - cmp r5, r3 │ │ │ │ - bge.n 9a910 │ │ │ │ - b.n 9a71c │ │ │ │ - tst r5, r0 │ │ │ │ - beq.n 9aa54 │ │ │ │ - subs r5, r3, #1 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r6, [pc, #472] @ (9ab78 ) │ │ │ │ - bl 676b6c │ │ │ │ - ldr r3, [pc, #472] @ (9ab7c ) │ │ │ │ - negs r4, r4 │ │ │ │ - add r6, pc │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [pc, #464] @ (9ab80 ) │ │ │ │ - subs r5, r5, r1 │ │ │ │ - str r4, [sp, #96] @ 0x60 │ │ │ │ - adds r5, #1 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov r3, r4 │ │ │ │ - mov r4, r9 │ │ │ │ - cmp r3, #0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - blt.n 9aa4a │ │ │ │ - cmp r5, #1 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #0 │ │ │ │ - movle r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9a71c │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - mul.w r3, r3, r5 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #404] @ (9ab84 ) │ │ │ │ - adds r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - mla r2, r2, r5, r5 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - subs r2, r2, r5 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - adds r2, r5, r2 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - blx 675b0 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add r5, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - bge.n 9a9c4 │ │ │ │ - cmp r5, #0 │ │ │ │ - ite le │ │ │ │ - movle r3, #0 │ │ │ │ - movgt r3, #1 │ │ │ │ - b.n 9a9cc │ │ │ │ - tst.w ip, r2 │ │ │ │ - beq.w 9a71c │ │ │ │ - subs r5, r3, #1 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - negs r4, r4 │ │ │ │ - bl 676b6c │ │ │ │ - ldr r3, [pc, #284] @ (9ab88 ) │ │ │ │ - ldr r6, [pc, #288] @ (9ab8c ) │ │ │ │ - subs r5, r5, r1 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [pc, #284] @ (9ab90 ) │ │ │ │ - adds r5, #1 │ │ │ │ - str r4, [sp, #96] @ 0x60 │ │ │ │ - add r6, pc │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov r3, r4 │ │ │ │ - mov r4, fp │ │ │ │ - ldr.w fp, [sp, #84] @ 0x54 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 9ab10 │ │ │ │ - cmp r5, #1 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #0 │ │ │ │ - movle r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9a71c │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r6 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - mul.w r3, r3, r5 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - mul.w r3, r3, r5 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - mla r2, fp, r5, r5 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - subs r2, r2, r5 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - blx 675b0 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add r5, r3 │ │ │ │ - b.n 9aa86 │ │ │ │ - cmp r5, #0 │ │ │ │ - ite le │ │ │ │ - movle r3, #0 │ │ │ │ - movgt r3, #1 │ │ │ │ - b.n 9aa92 │ │ │ │ - mvn.w r3, #5 │ │ │ │ - movs r2, #6 │ │ │ │ - b.n 9a70a │ │ │ │ - mvn.w r3, #7 │ │ │ │ - movs r2, #8 │ │ │ │ - b.n 9a70a │ │ │ │ - mvn.w r3, #9 │ │ │ │ - movs r2, #10 │ │ │ │ - b.n 9a70a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n 9a70e │ │ │ │ - nop │ │ │ │ - hlt 0x0030 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bcs.n 9ab1c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bmi.n 9ac00 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bmi.n 9abf0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bcc.n 9aaa8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bls.n 9aacc │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r4, 9ab96 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bvc.n 9aad8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bcs.n 9ab28 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bne.n 9abf8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bcs.n 9abbc │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bne.n 9aa84 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bvs.n 9ab54 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bne.n 9ab48 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bvs.n 9ac08 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bne.n 9ac60 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - beq.n 9ab1c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bpl.n 9ac88 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - beq.n 9aad0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - beq.n 9aac8 │ │ │ │ + ble.n 9a46c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -0009ab94 : │ │ │ │ +0009a468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d14} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ sub sp, #252 @ 0xfc │ │ │ │ mov r4, r2 │ │ │ │ - ldr.w r2, [pc, #2964] @ 9b744 │ │ │ │ - ldr.w r5, [pc, #2964] @ 9b748 │ │ │ │ + ldr.w r2, [pc, #2964] @ 9b018 │ │ │ │ + ldr.w r5, [pc, #2964] @ 9b01c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #2960] @ 9b74c │ │ │ │ + ldr.w r3, [pc, #2960] @ 9b020 │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldr r6, [sp, #360] @ 0x168 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w r9, [sp, #344] @ 0x158 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -80145,30 +79395,30 @@ │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 9ad58 │ │ │ │ + beq.w 9a62c │ │ │ │ movs r5, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r1, [pc, #2856] @ 9b750 │ │ │ │ + ldr.w r1, [pc, #2856] @ 9b024 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n 9acba │ │ │ │ - ldr.w r1, [pc, #2844] @ 9b754 │ │ │ │ + bne.n 9a58e │ │ │ │ + ldr.w r1, [pc, #2844] @ 9b028 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 9ad9e │ │ │ │ + beq.w 9a672 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ vmov s16, r3 │ │ │ │ @@ -80182,32 +79432,32 @@ │ │ │ │ cmp r5, r3 │ │ │ │ vstr s17, [r7] │ │ │ │ it gt │ │ │ │ movgt r2, #1 │ │ │ │ str.w r3, [fp] │ │ │ │ it gt │ │ │ │ strdgt r2, r2, [sp, #140] @ 0x8c │ │ │ │ - bgt.n 9acea │ │ │ │ + bgt.n 9a5be │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [fp] │ │ │ │ - ldr.w r0, [pc, #2768] @ 9b758 │ │ │ │ + ldr.w r0, [pc, #2768] @ 9b02c │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2756] @ 9b75c │ │ │ │ - ldr.w r3, [pc, #2736] @ 9b74c │ │ │ │ + ldr.w r2, [pc, #2756] @ 9b030 │ │ │ │ + ldr.w r3, [pc, #2736] @ 9b020 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9ba66 │ │ │ │ + bne.w 9b33a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #252 @ 0xfc │ │ │ │ vpop {d8-d14} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -80225,135 +79475,135 @@ │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ vstr s17, [r7] │ │ │ │ str.w r3, [fp] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ strd r3, r2, [sp, #140] @ 0x8c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n 9adce │ │ │ │ + blt.n 9a6a2 │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r1, [r9] │ │ │ │ mov r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.n 9adc6 │ │ │ │ + blt.n 9a69a │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n 9add6 │ │ │ │ + bgt.n 9a6aa │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9adde │ │ │ │ + ble.n 9a6b2 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ cmp r0, r3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ andgt.w r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n 9adde │ │ │ │ + bne.n 9a6b2 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 9b3f4 │ │ │ │ + ble.w 9acc8 │ │ │ │ cmp r0, r3 │ │ │ │ ite le │ │ │ │ movle r2, #0 │ │ │ │ andgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9b3f4 │ │ │ │ + bne.w 9acc8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ vmov r2, s16 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n 9ade6 │ │ │ │ + bge.n 9a6ba │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n 9ade6 │ │ │ │ + beq.n 9a6ba │ │ │ │ mvn.w r3, #14 │ │ │ │ movs r2, #15 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n 9ac86 │ │ │ │ - ldr.w r1, [pc, #2564] @ 9b760 │ │ │ │ + b.n 9a55a │ │ │ │ + ldr.w r1, [pc, #2564] @ 9b034 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, 9ad96 │ │ │ │ + cbnz r0, 9a66a │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ blx 57998 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w 9ac34 │ │ │ │ + beq.w 9a508 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r7, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - b.n 9ac7c │ │ │ │ + b.n 9a550 │ │ │ │ movs r3, #1 │ │ │ │ movs r5, #2 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - b.n 9ac24 │ │ │ │ + b.n 9a4f8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r7, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ vmov s15, r3 │ │ │ │ cmp r5, #0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r7] │ │ │ │ - ble.w 9ac7c │ │ │ │ + ble.w 9a550 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n 9ac82 │ │ │ │ + b.n 9a556 │ │ │ │ mvn.w r3, #4 │ │ │ │ movs r2, #5 │ │ │ │ - b.n 9ac82 │ │ │ │ + b.n 9a556 │ │ │ │ mvn.w r3, #2 │ │ │ │ movs r2, #3 │ │ │ │ - b.n 9ac82 │ │ │ │ + b.n 9a556 │ │ │ │ mvn.w r3, #6 │ │ │ │ movs r2, #7 │ │ │ │ - b.n 9ac82 │ │ │ │ + b.n 9a556 │ │ │ │ mvn.w r3, #10 │ │ │ │ movs r2, #11 │ │ │ │ - b.n 9ac82 │ │ │ │ - ldr.w r6, [pc, #2428] @ 9b764 │ │ │ │ + b.n 9a556 │ │ │ │ + ldr.w r6, [pc, #2428] @ 9b038 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2424] @ 9b768 │ │ │ │ - ldr.w r1, [pc, #2424] @ 9b76c │ │ │ │ + ldr.w r2, [pc, #2424] @ 9b03c │ │ │ │ + ldr.w r1, [pc, #2424] @ 9b040 │ │ │ │ add r6, pc │ │ │ │ add.w r8, r6, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r2 │ │ │ │ strd r8, r8, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2400] @ 9b770 │ │ │ │ + ldr.w r1, [pc, #2400] @ 9b044 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ strd r4, r8, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2380] @ 9b774 │ │ │ │ + ldr.w r1, [pc, #2380] @ 9b048 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov r6, r3 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ @@ -80377,122 +79627,122 @@ │ │ │ │ movlt r0, r2 │ │ │ │ vmov s15, r0 │ │ │ │ ldr.w r2, [fp] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ str r1, [r7, #4] │ │ │ │ vstr s15, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9ba6a │ │ │ │ + bne.w 9b33e │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ adds r2, #1 │ │ │ │ - beq.w 9ac94 │ │ │ │ + beq.w 9a568 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9ac94 │ │ │ │ - ldr.w r0, [pc, #2284] @ 9b778 │ │ │ │ + beq.w 9a568 │ │ │ │ + ldr.w r0, [pc, #2284] @ 9b04c │ │ │ │ vmov.f32 s19, #112 @ 0x3f800000 1.0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #2272] @ 9b77c │ │ │ │ + ldr.w r0, [pc, #2272] @ 9b050 │ │ │ │ vmov.f32 s20, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #2264] @ 9b780 │ │ │ │ + ldr.w r0, [pc, #2264] @ 9b054 │ │ │ │ vmov.f32 s21, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #2252] @ 9b784 │ │ │ │ + ldr.w r0, [pc, #2252] @ 9b058 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ strd r9, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ vadd.f32 s18, s0, s0 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, s19 │ │ │ │ vmov.f32 s15, s0 │ │ │ │ vstr s0, [sp, #216] @ 0xd8 │ │ │ │ vdiv.f32 s24, s19, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9b27c │ │ │ │ + bmi.w 9ab50 │ │ │ │ vmov.f32 s23, s15 │ │ │ │ vmov.f32 s22, s19 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it le │ │ │ │ addle.w r8, sp, #224 @ 0xe0 │ │ │ │ - ble.n 9af34 │ │ │ │ + ble.n 9a808 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r8, sp, #224 @ 0xe0 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2172] @ 9b788 │ │ │ │ - ldr.w r0, [pc, #2172] @ 9b78c │ │ │ │ + ldr.w r3, [pc, #2172] @ 9b05c │ │ │ │ + ldr.w r0, [pc, #2172] @ 9b060 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp, #16] │ │ │ │ adds r2, r3, #4 │ │ │ │ add r0, pc │ │ │ │ adds r3, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #216 @ 0xd8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b294 │ │ │ │ - ldr.w r0, [pc, #2136] @ 9b790 │ │ │ │ + bne.w 9ab68 │ │ │ │ + ldr.w r0, [pc, #2136] @ 9b064 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ strd sl, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ blx 5792c │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vmov.f32 s15, s0 │ │ │ │ vstr s0, [sp, #220] @ 0xdc │ │ │ │ vcmpe.f32 s0, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9b29e │ │ │ │ + bmi.w 9ab72 │ │ │ │ vmov.f32 s24, s15 │ │ │ │ vmov.f32 s19, s14 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9afa2 │ │ │ │ - ldr.w r1, [pc, #2076] @ 9b794 │ │ │ │ - ldr.w r0, [pc, #2076] @ 9b798 │ │ │ │ + ble.n 9a876 │ │ │ │ + ldr.w r1, [pc, #2076] @ 9b068 │ │ │ │ + ldr.w r0, [pc, #2076] @ 9b06c │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adds r2, r1, #4 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ adds r1, #8 │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r2 │ │ │ │ strd sl, r8, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b294 │ │ │ │ + bne.w 9ab68 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #208 @ 0xd0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ subs r3, #4 │ │ │ │ str.w r8, [sp, #28] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ adds r1, r2, #1 │ │ │ │ - ldr.w r0, [pc, #2012] @ 9b79c │ │ │ │ + ldr.w r0, [pc, #2012] @ 9b070 │ │ │ │ add r2, r1 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ @@ -80501,23 +79751,23 @@ │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ blx 5cc20 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b2b6 │ │ │ │ + bne.w 9ab8a │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r5, [sp, #208] @ 0xd0 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ adds r5, #1 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9b2d2 │ │ │ │ + beq.w 9aba6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ adds r6, r5, #1 │ │ │ │ @@ -80543,15 +79793,15 @@ │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ blx 63a44 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 9b2c8 │ │ │ │ + blt.w 9ab9c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ vmov r1, s16 │ │ │ │ vldr s15, [r3] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r3, s15 │ │ │ │ add r3, r6 │ │ │ │ subs r3, #1 │ │ │ │ @@ -80559,15 +79809,15 @@ │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #172] @ 0xac │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9b2c0 │ │ │ │ + bne.w 9ab94 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ mov r3, r1 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r1, r0, #1 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ @@ -80576,37 +79826,37 @@ │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ strd r9, r2, [sp, #20] │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ str.w r8, [sp, #32] │ │ │ │ strd sl, r7, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1784] @ 9b7a0 │ │ │ │ + ldr.w r1, [pc, #1784] @ 9b074 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ subs r1, r1, r5 │ │ │ │ str r1, [sp, #196] @ 0xc4 │ │ │ │ mla r1, r0, r2, r2 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ mla r2, r6, r2, r2 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ - ldr.w r1, [pc, #1756] @ 9b7a4 │ │ │ │ + ldr.w r1, [pc, #1756] @ 9b078 │ │ │ │ add.w r2, r6, r2, lsl #3 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ blx 5c50c │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 9b2d6 │ │ │ │ + blt.w 9abaa │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #196] @ 0xc4 │ │ │ │ vldr s15, [r3] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r3, s15 │ │ │ │ @@ -80614,26 +79864,26 @@ │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9b2d6 │ │ │ │ + bne.w 9abaa │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ sub.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b2e8 │ │ │ │ + bne.w 9abbc │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b3fc │ │ │ │ + bne.w 9acd0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -80650,23 +79900,23 @@ │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ add.w r0, r3, r0, lsl #3 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1600] @ 9b7a8 │ │ │ │ - ldr.w r3, [pc, #1600] @ 9b7ac │ │ │ │ + ldr.w r1, [pc, #1600] @ 9b07c │ │ │ │ + ldr.w r3, [pc, #1600] @ 9b080 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r1 │ │ │ │ blx 5f558 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b3e2 │ │ │ │ + bne.w 9acb6 │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ strb.w r3, [sp, #240] @ 0xf0 │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -80698,43 +79948,43 @@ │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ blx 629a8 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w 9b918 │ │ │ │ + blt.w 9b1ec │ │ │ │ vldr s15, [r7] │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #196] @ 0xc4 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r2, s15 │ │ │ │ vstr s15, [sp, #200] @ 0xc8 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b71c │ │ │ │ + bne.w 9aff0 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9b42e │ │ │ │ + beq.w 9ad02 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9b7cc │ │ │ │ + beq.w 9b0a0 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r2, sp, #236 @ 0xec │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr.w r1, [pc, #1420] @ 9b7b0 │ │ │ │ + ldr.w r1, [pc, #1420] @ 9b084 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ it ne │ │ │ │ movne r5, #66 @ 0x42 │ │ │ │ @@ -80752,68 +80002,68 @@ │ │ │ │ str r4, [sp, #32] │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ strb.w r5, [sp, #240] @ 0xf0 │ │ │ │ blx 5f7cc │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9b944 │ │ │ │ + beq.w 9b218 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ adds r3, #7 │ │ │ │ str.w r3, [fp] │ │ │ │ movs r3, #0 │ │ │ │ vstr s17, [r7] │ │ │ │ str r3, [r7, #4] │ │ │ │ - b.n 9ac94 │ │ │ │ + b.n 9a568 │ │ │ │ vmul.f32 s22, s0, s24 │ │ │ │ vcmpe.f32 s22, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vmovmi.f32 s23, s18 │ │ │ │ - bpl.w 9aee6 │ │ │ │ - b.n 9aeee │ │ │ │ + bpl.w 9a7ba │ │ │ │ + b.n 9a7c2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #10 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n 9ac94 │ │ │ │ + b.n 9a568 │ │ │ │ vmul.f32 s19, s0, s24 │ │ │ │ vcmpe.f32 s19, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ vmovmi.f32 s24, s18 │ │ │ │ - bpl.w 9af62 │ │ │ │ - b.n 9af6a │ │ │ │ + bpl.w 9a836 │ │ │ │ + b.n 9a83e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ + b.n 9ab46 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #2 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ + b.n 9ab46 │ │ │ │ mov r3, r5 │ │ │ │ - b.n 9b006 │ │ │ │ + b.n 9a8da │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ adds r3, #3 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ - ldr.w r3, [pc, #1224] @ 9b7b4 │ │ │ │ + b.n 9ab46 │ │ │ │ + ldr.w r3, [pc, #1224] @ 9b088 │ │ │ │ mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #1224] @ 9b7b8 │ │ │ │ + ldr.w r0, [pc, #1224] @ 9b08c │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #1216] @ 9b7bc │ │ │ │ + ldr.w r3, [pc, #1216] @ 9b090 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ @@ -80855,15 +80105,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r2 │ │ │ │ blx 626d8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w 9b732 │ │ │ │ + blt.w 9b006 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #196] @ 0xc4 │ │ │ │ vldr s15, [r3] │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ vmov r3, s15 │ │ │ │ @@ -80871,17 +80121,17 @@ │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9b732 │ │ │ │ + bne.w 9b006 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ - cbnz r3, 9b3fc │ │ │ │ + cbnz r3, 9acd0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -80895,67 +80145,67 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ blx 5f558 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - cbnz r3, 9b3e2 │ │ │ │ + cbnz r3, 9acb6 │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ - b.n 9b180 │ │ │ │ + b.n 9aa54 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ adds r3, #5 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ + b.n 9ab46 │ │ │ │ mvn.w r3, #12 │ │ │ │ movs r2, #13 │ │ │ │ - b.n 9ac82 │ │ │ │ + b.n 9a556 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #948] @ (9b7c0 ) │ │ │ │ - ldr r0, [pc, #952] @ (9b7c4 ) │ │ │ │ + ldr r3, [pc, #948] @ (9b094 ) │ │ │ │ + ldr r0, [pc, #952] @ (9b098 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #948] @ (9b7c8 ) │ │ │ │ + ldr r3, [pc, #948] @ (9b09c ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ blx 60918 │ │ │ │ - b.n 9b3aa │ │ │ │ + b.n 9ac7e │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r7, fp, [sp, #64] @ 0x40 │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b814 │ │ │ │ + bne.w 9b0e8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ - ble.w 9b6ea │ │ │ │ + ble.w 9afbe │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ vmul.f32 s17, s20, s21 │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ movs r4, #1 │ │ │ │ add.w r8, r5, #4 │ │ │ │ mov.w r9, #0 │ │ │ │ adds r6, #4 │ │ │ │ - b.n 9b5fe │ │ │ │ + b.n 9aed2 │ │ │ │ vcmpe.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vmovlt.f32 s15, s13 │ │ │ │ vmovge.f32 s15, s14 │ │ │ │ vcmpe.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 9b69e │ │ │ │ + blt.w 9af72 │ │ │ │ vmul.f32 s10, s22, s16 │ │ │ │ movs r3, #1 │ │ │ │ vdiv.f32 s15, s18, s23 │ │ │ │ vcmp.f32 s18, s10 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s10, s18 │ │ │ │ @@ -80969,48 +80219,48 @@ │ │ │ │ vmovge.f32 s9, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s10, s25 │ │ │ │ vmovge.f32 s10, s25 │ │ │ │ vcmpe.f32 s10, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w 9b6a6 │ │ │ │ + bpl.w 9af7a │ │ │ │ vcmp.f32 s9, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s13, s9 │ │ │ │ vcmpe.f32 s26, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 9b6a6 │ │ │ │ + blt.w 9af7a │ │ │ │ vdiv.f32 s8, s18, s23 │ │ │ │ vmul.f32 s13, s22, s26 │ │ │ │ vcmp.f32 s18, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s13, s18 │ │ │ │ vdiv.f32 s9, s8, s13 │ │ │ │ vcmpe.f32 s28, s9 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s11, #0.0 │ │ │ │ - bge.w 9b6ca │ │ │ │ + bge.w 9af9e │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 9b6f4 │ │ │ │ + blt.w 9afc8 │ │ │ │ vcmpe.f32 s18, s11 │ │ │ │ vmov.f32 s13, s11 │ │ │ │ vmov.f32 s28, s9 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9b55e │ │ │ │ + ble.n 9ae32 │ │ │ │ movs r3, #1 │ │ │ │ vcmp.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s14 │ │ │ │ vcmpe.f32 s27, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w 9b6c4 │ │ │ │ + blt.w 9af98 │ │ │ │ vdiv.f32 s14, s18, s24 │ │ │ │ vmul.f32 s15, s19, s27 │ │ │ │ vcmp.f32 s18, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s18 │ │ │ │ vdiv.f32 s9, s14, s15 │ │ │ │ @@ -81032,15 +80282,15 @@ │ │ │ │ vcmpe.f32 s14, s9 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ vdivgt.f32 s28, s28, s14 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vcmpe.f32 s28, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n 9b5e0 │ │ │ │ + bmi.n 9aeb4 │ │ │ │ vldr s25, [r8, #-4] │ │ │ │ vcvt.f64.f32 d10, s28 │ │ │ │ vldr s15, [sp, #216] @ 0xd8 │ │ │ │ mov r0, r5 │ │ │ │ vmul.f32 s25, s28, s25 │ │ │ │ vmul.f32 s25, s25, s15 │ │ │ │ blx 65794 │ │ │ │ @@ -81058,15 +80308,15 @@ │ │ │ │ vstr s25, [r8, #-4] │ │ │ │ adds r5, #8 │ │ │ │ vstr s20, [r5, #-4] │ │ │ │ add.w r8, r8, #8 │ │ │ │ vstr s11, [r6, #-4] │ │ │ │ cmp r3, r4 │ │ │ │ str.w r9, [r6], #8 │ │ │ │ - blt.n 9b6ea │ │ │ │ + blt.n 9afbe │ │ │ │ vldr s26, [r8, #-4] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ vcmpe.f32 s26, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s26, s26 │ │ │ │ @@ -81103,147 +80353,148 @@ │ │ │ │ vmovge.f32 s14, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s12, s20 │ │ │ │ vmovge.f32 s12, s20 │ │ │ │ vcmpe.f32 s12, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9b44e │ │ │ │ + bmi.w 9ad22 │ │ │ │ movs r3, #0 │ │ │ │ vmov.f32 s28, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n 9b488 │ │ │ │ + b.n 9ad5c │ │ │ │ vcmpe.f32 s11, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s13, s11 │ │ │ │ vmovge.f32 s13, s11 │ │ │ │ vcmpe.f32 s13, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9b51c │ │ │ │ + bmi.w 9adf0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 9b5e0 │ │ │ │ - b.n 9b55e │ │ │ │ + beq.n 9aeb4 │ │ │ │ + b.n 9ae32 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n 9b70a │ │ │ │ + blt.n 9afde │ │ │ │ vcmpe.f32 s18, s11 │ │ │ │ vmov.f32 s13, s11 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9b51a │ │ │ │ - b.n 9b55e │ │ │ │ + bgt.w 9adee │ │ │ │ + b.n 9ae32 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b814 │ │ │ │ + bne.w 9b0e8 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ - b.n 9b272 │ │ │ │ + b.n 9ab46 │ │ │ │ vneg.f32 s13, s11 │ │ │ │ vmov.f32 s28, s9 │ │ │ │ vcmpe.f32 s18, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9b51a │ │ │ │ - b.n 9b55e │ │ │ │ + bgt.w 9adee │ │ │ │ + b.n 9ae32 │ │ │ │ vneg.f32 s13, s11 │ │ │ │ vcmpe.f32 s18, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9b51a │ │ │ │ - b.n 9b55e │ │ │ │ + bgt.w 9adee │ │ │ │ + b.n 9ae32 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w 9b92e │ │ │ │ + bgt.w 9b202 │ │ │ │ vmov s15, r1 │ │ │ │ str.w r3, [fp] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ - b.n 9b272 │ │ │ │ + b.n 9ab46 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ adds r3, #4 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + b.n 9ab46 │ │ │ │ + pop {r1, r2, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + bpl.n 9aff0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + bpl.n 9b11c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcc.n 9b6fc │ │ │ │ + bge.n 9aff8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 9b7f0 │ │ │ │ + blt.n 9b0cc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r2, r4, r5, r6} │ │ │ │ + cbnz r0, 9b09c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcs.n 9b6c0 │ │ │ │ + bls.n 9afbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ + adds r0, r1, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r3!, {r1, r6, r7} │ │ │ │ + bcs.n 9afec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ + bcc.n 9b044 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + bcc.n 9b070 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ + bcc.n 9af90 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfa96005d │ │ │ │ - bne.n 9b7a8 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bhi.n 9b0a4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r6, r7} │ │ │ │ + bcs.n 9b034 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bne.n 9b7f8 │ │ │ │ + bhi.n 9b0cc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ + subs r4, r5, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bne.n 9b820 │ │ │ │ + bhi.n 9b12c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - beq.n 9b700 │ │ │ │ + bvc.n 9afd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r3, #15 │ │ │ │ + subs r0, r0, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - beq.n 9b744 │ │ │ │ + bvc.n 9b050 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + bne.n 9b04c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r6} │ │ │ │ + bne.n 9b130 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4} │ │ │ │ + beq.n 9b0f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r4, #7 │ │ │ │ + adds r6, r1, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + bmi.n 9afc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + bcc.n 9b08c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #488] @ (9b9a8 ) │ │ │ │ + str r6, [r5, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ + asrs r0, r6, #25 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r3, {r3, r5, r6, r7} │ │ │ │ + bcs.n 9b06c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [pc, #408] @ (9b964 ) │ │ │ │ + ldr r7, [pc, #616] @ (9b308 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r2, sp, #236 @ 0xec │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ movs r5, #82 @ 0x52 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ strd sl, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r1, [pc, #648] @ (9ba74 ) │ │ │ │ + ldr r1, [pc, #648] @ (9b348 ) │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ @@ -81251,57 +80502,57 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #32] │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ strb.w r5, [sp, #240] @ 0xf0 │ │ │ │ blx 5f7cc │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9b262 │ │ │ │ + bne.w 9ab36 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #600] @ (9ba78 ) │ │ │ │ + ldr r1, [pc, #600] @ (9b34c ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #600] @ (9ba7c ) │ │ │ │ + ldr r0, [pc, #600] @ (9b350 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ strd r4, r2, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str.w r8, [sp, #24] │ │ │ │ blx 5a028 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9ba54 │ │ │ │ + bne.w 9b328 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 9b6ea │ │ │ │ + ble.w 9afbe │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ vmov.f32 s25, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ add.w sl, r3, #1 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ mov r9, fp │ │ │ │ sub.w sl, r1, sl, lsl #3 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ mov r8, sl │ │ │ │ mov r7, r4 │ │ │ │ mov sl, r3 │ │ │ │ mov r4, r3 │ │ │ │ - vldr s17, [pc, #508] @ 9ba70 │ │ │ │ + vldr s17, [pc, #508] @ 9b344 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ - ble.n 9b8c8 │ │ │ │ + ble.n 9b19c │ │ │ │ add.w r5, r8, r9, lsl #3 │ │ │ │ mov r6, r4 │ │ │ │ vldr s16, [r5, #8] │ │ │ │ adds r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ blx 65794 │ │ │ │ @@ -81317,99 +80568,99 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s17, s16 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n 9b880 │ │ │ │ + bge.n 9b154 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 9b8e2 │ │ │ │ + bpl.n 9b1b6 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ add.w sl, sl, #1 │ │ │ │ add r9, fp │ │ │ │ cmp r3, sl │ │ │ │ - bge.n 9b870 │ │ │ │ + bge.n 9b144 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ - b.n 9b430 │ │ │ │ + b.n 9ad04 │ │ │ │ vdiv.f32 s13, s25, s17 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ - ble.n 9b8d2 │ │ │ │ + ble.n 9b1a6 │ │ │ │ add.w r1, r2, r9 │ │ │ │ add.w r3, r8, r9, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ vldr s14, [r3, #12] │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n 9b8f8 │ │ │ │ - b.n 9b8d2 │ │ │ │ + bne.n 9b1cc │ │ │ │ + b.n 9b1a6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.n 9b92e │ │ │ │ + bgt.n 9b202 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ adds r2, #6 │ │ │ │ str.w r2, [fp] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ - b.n 9b272 │ │ │ │ + b.n 9ab46 │ │ │ │ cmp.w r3, r2, lsl #1 │ │ │ │ - bgt.n 9b91e │ │ │ │ + bgt.n 9b1f2 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ subs r3, r3, r2 │ │ │ │ str.w r3, [fp] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ - b.n 9b272 │ │ │ │ + b.n 9ab46 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #300] @ (9ba80 ) │ │ │ │ + ldr r1, [pc, #300] @ (9b354 ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #300] @ (9ba84 ) │ │ │ │ + ldr r0, [pc, #300] @ (9b358 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r8, [sp, #24] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str r4, [sp, #12] │ │ │ │ blx 5a028 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n 9ba42 │ │ │ │ + bne.n 9b316 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w 9b6e2 │ │ │ │ + ble.w 9afb6 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ vmov.f32 s25, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r6, [sp, #188] @ 0xbc │ │ │ │ mov sl, r0 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ mov r9, r3 │ │ │ │ strd fp, r8, [sp, #68] @ 0x44 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r3 │ │ │ │ - vldr s17, [pc, #212] @ 9ba70 │ │ │ │ + vldr s17, [pc, #212] @ 9b344 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ - ble.n 9b9f2 │ │ │ │ + ble.n 9b2c6 │ │ │ │ add.w r5, r6, sl, lsl #3 │ │ │ │ mov fp, r8 │ │ │ │ vldr s16, [r5, #8] │ │ │ │ adds r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blx 65794 │ │ │ │ @@ -81425,2908 +80676,1073 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s16, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s16 │ │ │ │ cmp r3, fp │ │ │ │ - bge.n 9b9a8 │ │ │ │ + bge.n 9b27c │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s18, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9ba0c │ │ │ │ + ble.n 9b2e0 │ │ │ │ add.w r9, r9, #1 │ │ │ │ add sl, r7 │ │ │ │ cmp r9, r1 │ │ │ │ - bgt.w 9b41e │ │ │ │ + bgt.w 9acf2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - b.n 9b998 │ │ │ │ + b.n 9b26c │ │ │ │ vdiv.f32 s13, s25, s17 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n 9b9fc │ │ │ │ + ble.n 9b2d0 │ │ │ │ add r2, sl │ │ │ │ add.w r3, r6, sl, lsl #3 │ │ │ │ add.w r2, r6, r2, lsl #3 │ │ │ │ vldr s14, [r3, #12] │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n 9ba22 │ │ │ │ - b.n 9b9fc │ │ │ │ + bne.n 9b2f6 │ │ │ │ + b.n 9b2d0 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ adds r3, #8 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ + b.n 9ab46 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vcvt.f32.s32 s17, s15 │ │ │ │ adds r3, #9 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n 9b272 │ │ │ │ + b.n 9ab46 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.w 9ac86 │ │ │ │ + b.w 9a55a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r7!, {r2, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -0009ba88 : │ │ │ │ +0009b35c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ - sub sp, #260 @ 0x104 │ │ │ │ + str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ + sub sp, #92 @ 0x5c │ │ │ │ + mov fp, r0 │ │ │ │ + ldr r0, [pc, #424] @ (9b520 ) │ │ │ │ + mov r4, r3 │ │ │ │ + mov r9, r1 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [pc, #416] @ (9b524 ) │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ + ldr.w r8, [r4] │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r0, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w 9b508 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w 9b4d4 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + mov r7, r2 │ │ │ │ + it lt │ │ │ │ + movlt r7, #1 │ │ │ │ + cmp r4, r7 │ │ │ │ + blt.w 9b510 │ │ │ │ + cmp r2, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + it ge │ │ │ │ + movge sl, r3 │ │ │ │ + cmp.w sl, #0 │ │ │ │ + beq.w 9b4e8 │ │ │ │ + sub.w ip, r2, sl │ │ │ │ + add.w r2, sl, #536870912 @ 0x20000000 │ │ │ │ + subs r2, #1 │ │ │ │ + add.w r5, r8, #1 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + mov r4, sl │ │ │ │ + add.w r6, r6, r2, lsl #3 │ │ │ │ + ldr r2, [pc, #320] @ (9b528 ) │ │ │ │ + sub.w r5, r1, r5, lsl #3 │ │ │ │ + add r7, sp, #68 @ 0x44 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [pc, #312] @ (9b52c ) │ │ │ │ + vldr s16, [pc, #292] @ 9b51c │ │ │ │ + add r2, pc │ │ │ │ + strd r1, r0, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add r2, sp, #76 @ 0x4c │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + add r2, sp, #60 @ 0x3c │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add r3, r4 │ │ │ │ + add.w r2, ip, r4 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mul.w r3, r8, r3 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add.w ip, r2, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w ip, r5, ip, lsl #3 │ │ │ │ + add.w r2, r5, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr.w lr, [ip] │ │ │ │ + ldr.w ip, [ip, #4] │ │ │ │ + str.w ip, [sp, #80] @ 0x50 │ │ │ │ + str.w lr, [sp, #76] @ 0x4c │ │ │ │ + blx 668cc │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r0, r7 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + subs r6, #8 │ │ │ │ + sub.w r2, r2, sl │ │ │ │ + add r3, r4 │ │ │ │ + add r2, r4 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + mla r3, r8, r2, r3 │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + vstr s16, [r3, #4] │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + strd r7, r2, [sp, #4] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + add r3, r4 │ │ │ │ + mul.w r3, r8, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + blx 5b480 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + sub.w ip, r3, sl │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add.w r2, ip, r4 │ │ │ │ + sub.w r3, r3, sl │ │ │ │ + adds r1, r3, r4 │ │ │ │ + subs r4, #1 │ │ │ │ + mla r2, r8, r1, r2 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + bne.n 9b40c │ │ │ │ + b.n 9b4e8 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #84] @ (9b530 ) │ │ │ │ + add r1, sp, #60 @ 0x3c │ │ │ │ + str r2, [r5, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #72] @ (9b534 ) │ │ │ │ + ldr r3, [pc, #56] @ (9b524 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n 9b518 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #92 @ 0x5c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9b4da │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 9b4da │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r6, r6, #29 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldmia r4!, {r3} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldmia r3, {r3, r4, r6, r7} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0009b538 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ mov r4, r0 │ │ │ │ - ldr.w r0, [pc, #2052] @ 9c2a8 │ │ │ │ - mov ip, r1 │ │ │ │ - mov lr, r2 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #904] @ (9b8d8 ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #904] @ (9b8dc ) │ │ │ │ add r0, pc │ │ │ │ - ldr.w r1, [pc, #2044] @ 9c2ac │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ - str r5, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + sub sp, #212 @ 0xd4 │ │ │ │ + mov fp, r2 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r7, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #304] @ 0x130 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #252] @ 0xfc │ │ │ │ + str r1, [sp, #204] @ 0xcc │ │ │ │ mov.w r1, #0 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [sp, #268] @ 0x10c │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + movs r3, #0 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r1, [sp, #276] @ 0x114 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr.w sl, [sp, #292] @ 0x124 │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r3, [sp, #284] @ 0x11c │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ldr.w r3, [ip] │ │ │ │ - mov r8, r2 │ │ │ │ - str r7, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r2 │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ cmp r2, r3 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ it ge │ │ │ │ - movge r8, r3 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - movs r5, #0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - str r5, [r7, #0] │ │ │ │ - ldr r3, [sp, #308] @ 0x134 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #316] @ 0x13c │ │ │ │ - ldrd r9, r7, [sp, #320] @ 0x140 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [sp, #328] @ 0x148 │ │ │ │ - cmp r3, r5 │ │ │ │ - ldr r6, [sp, #332] @ 0x14c │ │ │ │ - str.w r8, [sp, #176] @ 0xb0 │ │ │ │ - str r7, [sp, #32] │ │ │ │ - blt.n 9bb78 │ │ │ │ - ldr.w r1, [ip] │ │ │ │ - cmp r1, r5 │ │ │ │ - blt.n 9bb3a │ │ │ │ - ldr.w r2, [lr] │ │ │ │ - cmp r2, r5 │ │ │ │ - blt.w 9c18a │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - mov r7, r3 │ │ │ │ + movge r0, r3 │ │ │ │ + ldr r1, [sp, #300] @ 0x12c │ │ │ │ + cmp r2, #0 │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + str r0, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + blt.n 9b62a │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 9b61c │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w 9bb2e │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r7, r2 │ │ │ │ it lt │ │ │ │ movlt r7, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ - blt.n 9bb80 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - cmp r7, r1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, r7 │ │ │ │ + blt.n 9b634 │ │ │ │ + cmp r3, #1 │ │ │ │ it lt │ │ │ │ - movlt r7, r1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r0, r7 │ │ │ │ - bge.n 9bb88 │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, r2 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 9b63e │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n 9bb40 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r4, [sp, #116] @ 0x74 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ - ldr.w r0, [pc, #1896] @ 9c2b0 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr r0, [pc, #752] @ (9b8e0 ) │ │ │ │ + add r1, sp, #164 @ 0xa4 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1888] @ 9c2b4 │ │ │ │ - ldr.w r3, [pc, #1876] @ 9c2ac │ │ │ │ + ldr r2, [pc, #744] @ (9b8e4 ) │ │ │ │ + ldr r3, [pc, #732] @ (9b8dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ + ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9c3ea │ │ │ │ + bne.w 9c484 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #260 @ 0x104 │ │ │ │ - vpop {d8} │ │ │ │ + add sp, #212 @ 0xd4 │ │ │ │ + vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9bb40 │ │ │ │ + mvn.w r3, #1 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + mov r9, r3 │ │ │ │ + rsb r3, r9, #0 │ │ │ │ + b.n 9b5ee │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + str r3, [r6, #0] │ │ │ │ + mov r9, r3 │ │ │ │ + b.n 9b624 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n 9bb40 │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ + mov r1, r6 │ │ │ │ + b.n 9b5ec │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w 9c46c │ │ │ │ + ldr r2, [pc, #672] @ (9b8e8 ) │ │ │ │ + ldr r7, [pc, #676] @ (9b8ec ) │ │ │ │ + ldr.w r9, [pc, #676] @ 9b8f0 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [pc, #676] @ (9b8f4 ) │ │ │ │ + add r7, pc │ │ │ │ + add r9, pc │ │ │ │ + mov r6, r2 │ │ │ │ + add r3, pc │ │ │ │ + mov r1, r7 │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + blx 5fe70 │ │ │ │ + mov r1, r7 │ │ │ │ + add.w r3, r9, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + add.w r0, r9, #4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r5, fp, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + mov r6, r0 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + vmov s15, r0 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + vmov s15, r2 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vdiv.f32 s0, s14, s15 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + blx 5e2f4 │ │ │ │ + vldr d6, [pc, #540] @ 9b8d0 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + mov.w lr, #11 │ │ │ │ + vdiv.f64 d7, d0, d6 │ │ │ │ + cmp r6, r7 │ │ │ │ + it lt │ │ │ │ + movlt r3, r7 │ │ │ │ + ldr.w r8, [r4] │ │ │ │ + mov ip, r3 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + cmp r8, ip │ │ │ │ + str.w r8, [sp, #172] @ 0xac │ │ │ │ + vcvt.s32.f64 s15, d7 │ │ │ │ + vmov r1, s15 │ │ │ │ + add.w r1, r1, #1 │ │ │ │ + bic.w r3, r1, r1, asr #31 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + mul.w r1, r3, r0 │ │ │ │ + add.w r1, r1, r1, lsl #1 │ │ │ │ + mla r3, lr, r0, r1 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + bge.w 9c2ae │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp r8, r7 │ │ │ │ + bge.w 9bb38 │ │ │ │ + mov.w r9, r8, lsl #1 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + mov.w lr, #10 │ │ │ │ + mov.w ip, r8, lsl #3 │ │ │ │ + mul.w r6, r3, r1 │ │ │ │ + mul.w r3, r3, r9 │ │ │ │ + mla r3, lr, r8, r3 │ │ │ │ + mla r3, r0, ip, r3 │ │ │ │ + add.w r0, r6, r6, lsl #1 │ │ │ │ + mul.w r2, r2, r2 │ │ │ │ + add r3, r0 │ │ │ │ + mla r0, r1, r7, r7 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + add.w r1, r0, r1, lsl #1 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ + cmp r2, r1 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r2 │ │ │ │ + addlt r3, r3, r1 │ │ │ │ + vmov s16, r3 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + cmp r3, r7 │ │ │ │ + bgt.w 9c106 │ │ │ │ + ldr r7, [pc, #420] @ (9b8f8 ) │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r2, [pc, #420] @ (9b8fc ) │ │ │ │ + add r7, pc │ │ │ │ + ldr r1, [pc, #420] @ (9b900 ) │ │ │ │ + add.w r9, r7, #12 │ │ │ │ + add r2, pc │ │ │ │ + adds r7, #8 │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r9 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + blx 5fe70 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + mla r0, r8, r0, r8 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r1, [pc, #384] @ (9b904 ) │ │ │ │ + ldr.w r8, [r4] │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + add r1, pc │ │ │ │ + str r0, [sp, #164] @ 0xa4 │ │ │ │ + mov r0, r9 │ │ │ │ + mov.w ip, r8, lsl #2 │ │ │ │ + mla r6, r8, r8, ip │ │ │ │ + blx 5fe70 │ │ │ │ + mov.w r3, r8, lsl #1 │ │ │ │ + strd r4, r7, [sp, #4] │ │ │ │ + str.w fp, [sp] │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + mla r0, r0, r3, r6 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r1, [pc, #344] @ (9b908 ) │ │ │ │ + cmp r2, r0 │ │ │ │ + ldr.w r6, [fp] │ │ │ │ + it lt │ │ │ │ + movlt r2, r0 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + lsls r2, r3, #2 │ │ │ │ + add r1, pc │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ + mov r0, r9 │ │ │ │ + mla r8, r3, r3, r2 │ │ │ │ + ldr r2, [pc, #320] @ (9b90c ) │ │ │ │ + mov r3, r4 │ │ │ │ + add r2, pc │ │ │ │ + blx 5fe70 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + strd fp, r4, [sp] │ │ │ │ + mla r3, r0, r6, r8 │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + ldr.w r9, [r4] │ │ │ │ + cmp r2, r3 │ │ │ │ + ldr r1, [pc, #296] @ (9b910 ) │ │ │ │ + it lt │ │ │ │ + movlt r2, r3 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + mov.w r7, r9, lsl #2 │ │ │ │ + ldr r2, [pc, #288] @ (9b914 ) │ │ │ │ + add r1, pc │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ + add r2, pc │ │ │ │ + mov r3, r5 │ │ │ │ + mla r7, r9, r9, r7 │ │ │ │ + add.w r9, r9, #4294967295 @ 0xffffffff │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w ip, [fp] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + mla r7, r0, r9, r7 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + cmp r7, r3 │ │ │ │ + it lt │ │ │ │ + movlt r7, r3 │ │ │ │ + cmp.w ip, #1 │ │ │ │ + mul.w r2, r0, r0 │ │ │ │ + mov.w r3, r0, lsl #1 │ │ │ │ + mul.w r1, r0, ip │ │ │ │ + sub.w r8, r3, #4 │ │ │ │ + itet gt │ │ │ │ + addgt.w lr, r0, r2 │ │ │ │ + addle.w lr, r2, r3 │ │ │ │ + addgt lr, r1 │ │ │ │ + cmp r7, lr │ │ │ │ + it lt │ │ │ │ + movlt r7, lr │ │ │ │ + cmp ip, r0 │ │ │ │ + mov.w lr, r0, lsl #2 │ │ │ │ + it lt │ │ │ │ + movlt ip, r0 │ │ │ │ + add r2, lr │ │ │ │ + sub.w r0, r0, lr │ │ │ │ + ldr.w lr, [r5] │ │ │ │ + cmp ip, r8 │ │ │ │ + it lt │ │ │ │ + movlt ip, r8 │ │ │ │ + add r0, lr │ │ │ │ + cmp ip, r0 │ │ │ │ + ite ge │ │ │ │ + addge.w r8, r2, ip │ │ │ │ + addlt.w r8, r2, r0 │ │ │ │ + add r2, r1 │ │ │ │ + cmp r2, r7 │ │ │ │ + add r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, r7 │ │ │ │ + cmp r8, r2 │ │ │ │ + it lt │ │ │ │ + movlt r8, r2 │ │ │ │ + vmov s17, r8 │ │ │ │ + vmov r2, s17 │ │ │ │ + add r3, lr │ │ │ │ + cmp r3, r1 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + it lt │ │ │ │ + movlt r3, r1 │ │ │ │ + vcvt.f32.s32 s14, s17 │ │ │ │ + vcvt.f32.s32 s15, s16 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - cbnz r3, 9bb9e │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 9bb52 │ │ │ │ - ldr.w r0, [pc, #1816] @ 9c2b8 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r1, #4] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + vstr s14, [r1] │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [r2] │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n 9b918 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + adds r3, #1 │ │ │ │ + beq.w 9c05c │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n 9b5ee │ │ │ │ + nop.w │ │ │ │ + subs r1, #239 @ 0xef │ │ │ │ + cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmia r3!, {r3, r4, r6} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r3!, {r5, r7} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + mov r6, r6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsrs r0, r2, #16 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r2!, {r5} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r2!, {r1, r3, r6} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r2!, {r5} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r2!, {} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + cmp.w r9, #0 │ │ │ │ + bne.w 9b624 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + adds r3, #1 │ │ │ │ + beq.w 9b5fa │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9bb26 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9bb26 │ │ │ │ + ldr.w r0, [pc, #2896] @ 9c490 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - ldr.w r0, [pc, #1804] @ 9c2bc │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + ldr.w r0, [pc, #2884] @ 9c494 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s16, s0 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ - add r1, sp, #196 @ 0xc4 │ │ │ │ + vdiv.f32 s15, s0, s18 │ │ │ │ + add r3, sp, #196 @ 0xc4 │ │ │ │ + add r1, sp, #188 @ 0xbc │ │ │ │ mov r0, r3 │ │ │ │ - str r1, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ - vstr s15, [sp, #208] @ 0xd0 │ │ │ │ - vstr s14, [sp, #196] @ 0xc4 │ │ │ │ + vstr s15, [sp, #196] @ 0xc4 │ │ │ │ + vstr s14, [sp, #188] @ 0xbc │ │ │ │ blx 639fc │ │ │ │ - ldr.w r0, [pc, #1764] @ 9c2c0 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr.w r0, [pc, #2840] @ 9c498 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r6, [sp, #4] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #180] @ 0xb4 │ │ │ │ + vstr s0, [sp, #176] @ 0xb0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 9c140 │ │ │ │ - vldr s15, [sp, #208] @ 0xd0 │ │ │ │ + ble.w 9c06c │ │ │ │ + vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9c218 │ │ │ │ - vldr s15, [sp, #196] @ 0xc4 │ │ │ │ - vcmpe.f32 s15, s0 │ │ │ │ + bmi.w 9c256 │ │ │ │ + vldr s15, [sp, #188] @ 0xbc │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9c1a4 │ │ │ │ - str r5, [sp, #152] @ 0x98 │ │ │ │ - ldr.w r0, [pc, #1696] @ 9c2c4 │ │ │ │ + bgt.w 9c0d8 │ │ │ │ + str.w r9, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r2, fp │ │ │ │ + ldr.w r0, [pc, #2768] @ 9c49c │ │ │ │ mov r1, r4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r6, [sp, #4] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #184] @ 0xb8 │ │ │ │ + vstr s0, [sp, #180] @ 0xb4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9bc54 │ │ │ │ - vldr s15, [sp, #208] @ 0xd0 │ │ │ │ + ble.n 9b9fa │ │ │ │ + vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9c276 │ │ │ │ - vldr s15, [sp, #196] @ 0xc4 │ │ │ │ + bmi.w 9c282 │ │ │ │ + vldr s15, [sp, #188] @ 0xbc │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - itt le │ │ │ │ - movle r3, #0 │ │ │ │ - strle r3, [sp, #148] @ 0x94 │ │ │ │ - bgt.w 9c1d0 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w r7, r8, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - sub.w fp, r5, #8 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - mov.w r6, r8, lsl #1 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - adds r6, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov sl, r2 │ │ │ │ - adds r3, #1 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r7, [sp, #108] @ 0x6c │ │ │ │ - lsls r5, r6, #3 │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - lsls r7, r7, #3 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + bgt.w 9c22a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - blx 66190 │ │ │ │ - add.w r2, fp, r5 │ │ │ │ - add.w r0, fp, r7 │ │ │ │ - movs r3, #0 │ │ │ │ - mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - str r1, [r0, #0] │ │ │ │ - mov r0, sl │ │ │ │ - str r1, [r2, #0] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - mov r0, sl │ │ │ │ - vstr s0, [sp, #192] @ 0xc0 │ │ │ │ - vstr s0, [sp, #188] @ 0xbc │ │ │ │ - blx 65ce8 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 9c244 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - movs r1, #1 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - str r1, [r0, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - ble.w 9c3e6 │ │ │ │ - sub.w r3, r5, #8 │ │ │ │ - ldr.w r0, [pc, #1476] @ 9c2c8 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - subs r7, #8 │ │ │ │ - add r0, pc │ │ │ │ - add.w sl, sp, #236 @ 0xec │ │ │ │ - adds r7, r5, r7 │ │ │ │ - str.w r8, [sp, #128] @ 0x80 │ │ │ │ - str r7, [sp, #124] @ 0x7c │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ - str.w sl, [sp, #104] @ 0x68 │ │ │ │ - adds r3, r5, r3 │ │ │ │ - strd r0, r7, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - ldr.w sl, [sp, #136] @ 0x88 │ │ │ │ - str r4, [sp, #164] @ 0xa4 │ │ │ │ - mov r4, r1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - add r3, sp, #188 @ 0xbc │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add r3, sp, #220 @ 0xdc │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + ldr r7, [r4, #0] │ │ │ │ + subs r3, #8 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + cmp r7, r2 │ │ │ │ + sub.w r3, r3, #4 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + blt.w 9bc60 │ │ │ │ + add r3, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - add r3, sp, #228 @ 0xe4 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r3, sp, #244 @ 0xf4 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r3, sp, #204 @ 0xcc │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - adds r3, r0, #4 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mla r3, r4, r8, r8 │ │ │ │ - adds r4, #1 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r4, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - add.w r5, sl, r3, lsl #3 │ │ │ │ - add.w r4, sl, r4, lsl #3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - strd r5, r4, [sp] │ │ │ │ - blx 60318 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - strd r5, r4, [sp] │ │ │ │ - blx 60318 │ │ │ │ - vldr s12, [sp, #204] @ 0xcc │ │ │ │ - vldr s15, [r9] │ │ │ │ - vldr s7, [sp, #200] @ 0xc8 │ │ │ │ - vmul.f32 s15, s12, s15 │ │ │ │ - vcmpe.f32 s15, s7 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w 9c19a │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.n 9be32 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - vldr s8, [sp, #236] @ 0xec │ │ │ │ - adds r0, r4, r3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vldr s9, [sp, #240] @ 0xf0 │ │ │ │ - vldr s10, [sp, #244] @ 0xf4 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - vldr s11, [sp, #248] @ 0xf8 │ │ │ │ - ldrd r2, r3, [sp, #120] @ 0x78 │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s6, [r3, #-4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s13, [r3, #-8] │ │ │ │ - vmul.f32 s15, s9, s6 │ │ │ │ - vmul.f32 s14, s13, s9 │ │ │ │ - vmla.f32 s14, s8, s6 │ │ │ │ - vnmls.f32 s15, s8, s13 │ │ │ │ - vstr s14, [r3, #-4] │ │ │ │ - vstr s15, [r3, #-8] │ │ │ │ - cmp r0, r3 │ │ │ │ - vldr s6, [r2, #-4] │ │ │ │ - vldr s13, [r2, #-8] │ │ │ │ - vmul.f32 s14, s11, s6 │ │ │ │ - vmul.f32 s15, s13, s11 │ │ │ │ - vmla.f32 s15, s10, s6 │ │ │ │ - vnmls.f32 s14, s10, s13 │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - vstr s14, [r2, #-8] │ │ │ │ - bne.n 9bddc │ │ │ │ - subs r3, r4, #1 │ │ │ │ - vstr s14, [sp, #212] @ 0xd4 │ │ │ │ - add r3, r6 │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - vstr s15, [sp, #216] @ 0xd8 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - adds r3, r4, r6 │ │ │ │ - ldr r1, [sp, #220] @ 0xdc │ │ │ │ - adds r2, r4, r2 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - adds r4, #1 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - vstr s7, [sp, #188] @ 0xbc │ │ │ │ - vstr s12, [sp, #192] @ 0xc0 │ │ │ │ - str r1, [r2, #0] │ │ │ │ - ldr r1, [sp, #224] @ 0xe0 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ldr r2, [sp, #228] @ 0xe4 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - str r4, [r7, #0] │ │ │ │ - cmp r3, r4 │ │ │ │ - bgt.w 9bd50 │ │ │ │ - mov r5, r4 │ │ │ │ - ldr r4, [sp, #164] @ 0xa4 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r5 │ │ │ │ - bgt.w 9c1fc │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r7, [sp, #132] @ 0x84 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - add.w r3, r1, r3, lsl #4 │ │ │ │ - strd r1, r7, [sp, #12] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - adds r1, r4, #1 │ │ │ │ - ldr.w r6, [pc, #1088] @ 9c2cc │ │ │ │ - ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ - lsls r4, r1, #3 │ │ │ │ + str r7, [sp, #172] @ 0xac │ │ │ │ + cmp r3, r7 │ │ │ │ + ble.w 9c316 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add.w r8, sp, #172 @ 0xac │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #24] │ │ │ │ - add r6, pc │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - subs r5, r7, r4 │ │ │ │ - ldr.w r1, [pc, #1072] @ 9c2d0 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + adds r7, r2, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + adds r4, r7, r2 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add.w r0, r2, r7, lsl #3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r2, r2, r4, lsl #3 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r8 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r2, r6 │ │ │ │ + blx 667e8 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ - blx 60dcc │ │ │ │ - ldr.w r3, [pc, #1048] @ 9c2d4 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r1, [sp, #28] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ - add r3, pc │ │ │ │ - strd r7, r2, [sp, #20] │ │ │ │ - adds r3, #8 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1028] @ 9c2d8 │ │ │ │ - ldr.w r3, [pc, #1028] @ 9c2dc │ │ │ │ - ldr.w r1, [pc, #1028] @ 9c2e0 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #24] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + strd r5, r6, [sp, #4] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + str.w fp, [sp] │ │ │ │ + ldr.w r8, [pc, #2560] @ 9c4a0 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr.w r0, [pc, #2556] @ 9c4a4 │ │ │ │ + add r8, pc │ │ │ │ + subs r2, r2, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ldr.w r2, [pc, #2548] @ 9c4a8 │ │ │ │ + add r0, pc │ │ │ │ + str r6, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ + blx 59c80 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add.w r7, r2, r7, lsl #2 │ │ │ │ + str r7, [sp, #28] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r7, [sp, #16] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r0, [pc, #2512] @ 9c4ac │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ - add r3, pc │ │ │ │ - str r6, [sp, #0] │ │ │ │ - add r1, pc │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - blx 5e348 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w ip, [r6] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add.w r6, ip, #1 │ │ │ │ - cmp r3, r6 │ │ │ │ - blt.w 9c192 │ │ │ │ - ldr.w r7, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - ble.n 9bf42 │ │ │ │ - sub.w r1, r4, #8 │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - add.w lr, r3, #1 │ │ │ │ - adds r0, r7, #1 │ │ │ │ - add r4, ip │ │ │ │ - mov.w r8, #0 │ │ │ │ - add.w r4, r5, r4, lsl #3 │ │ │ │ - adds r4, #12 │ │ │ │ - mov r2, r4 │ │ │ │ - mov.w r9, #1 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - str.w r8, [r2, #-4] │ │ │ │ - str.w r8, [r2] │ │ │ │ - cmp r9, r0 │ │ │ │ - add r2, r1 │ │ │ │ - bne.n 9bf28 │ │ │ │ - adds r6, #1 │ │ │ │ - adds r4, #8 │ │ │ │ - cmp r6, lr │ │ │ │ - bne.n 9bf22 │ │ │ │ - str r7, [sp, #172] @ 0xac │ │ │ │ - cmp.w ip, #0 │ │ │ │ - str.w ip, [sp, #168] @ 0xa8 │ │ │ │ - ble.n 9bfd0 │ │ │ │ - ldr.w r9, [pc, #916] @ 9c2e4 │ │ │ │ - movs r4, #1 │ │ │ │ - ldr r6, [sp, #132] @ 0x84 │ │ │ │ - add r7, sp, #212 @ 0xd4 │ │ │ │ - add r9, pc │ │ │ │ - ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - str.w r9, [sp, #44] @ 0x2c │ │ │ │ - add.w r8, sp, #172 @ 0xac │ │ │ │ - ldr.w r9, [sp, #140] @ 0x8c │ │ │ │ - mov r2, ip │ │ │ │ - b.n 9bf76 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - mov r0, r7 │ │ │ │ - adds r3, #1 │ │ │ │ - add r1, r4 │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - strd r7, r6, [sp, #4] │ │ │ │ - adds r6, #8 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r7, [sp, #32] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - add.w r3, r1, r3, lsl #4 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mla r3, r2, r9, r9 │ │ │ │ - adds r2, #1 │ │ │ │ - add r2, r1 │ │ │ │ - add r3, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - adds r4, #1 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - blx 62834 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - cmp r3, r4 │ │ │ │ - bge.n 9bf6e │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 9c080 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - add.w sl, r3, #1 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov.w lr, #1 │ │ │ │ - subs r7, r2, #4 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - lsl.w r8, r2, lr │ │ │ │ - ldr r6, [sp, #36] @ 0x24 │ │ │ │ - add.w r1, r3, r8 │ │ │ │ - add.w r2, r0, r2, lsl #4 │ │ │ │ - add.w r1, r0, r1, lsl #3 │ │ │ │ + mov r3, fp │ │ │ │ + str r7, [sp, #24] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + blx 5e224 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w 9c130 │ │ │ │ - add.w r9, r3, #1 │ │ │ │ - vldr s15, [pc, #664] @ 9c2a4 │ │ │ │ - mov r0, sl │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov r3, r2 │ │ │ │ - vstr s12, [r3] │ │ │ │ - adds r3, #8 │ │ │ │ - vstr s15, [r3, #-4] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne.n 9c018 │ │ │ │ - add.w sl, r5, r6, lsl #3 │ │ │ │ - mov ip, r2 │ │ │ │ - movs r4, #1 │ │ │ │ - str.w lr, [sp, #32] │ │ │ │ - strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ - vldr s14, [ip] │ │ │ │ - vcmp.f32 s14, s12 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 9c05a │ │ │ │ - vldr s14, [ip, #4] │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n 9c05a │ │ │ │ - ldr.w r0, [r7, r4, lsl #2] │ │ │ │ - cmp r0, r4 │ │ │ │ - bne.n 9c0c6 │ │ │ │ - adds r4, #1 │ │ │ │ - add.w ip, ip, #8 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - cmp r4, r9 │ │ │ │ - bne.n 9c036 │ │ │ │ - ldr.w lr, [sp, #32] │ │ │ │ - ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ - add.w lr, lr, #1 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - cmp r0, lr │ │ │ │ - add r6, r3 │ │ │ │ - bne.n 9c016 │ │ │ │ + beq.w 9c1ae │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + vcvt.f32.s32 s17, s17 │ │ │ │ + movs r3, #0 │ │ │ │ + vcvt.f32.s32 s16, s16 │ │ │ │ + str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w 9c34a │ │ │ │ - cmp r3, #2 │ │ │ │ - beq.w 9c398 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w 9c320 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne.w 9bb52 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #564] @ (9c2e8 ) │ │ │ │ - ldr r0, [pc, #568] @ (9c2ec ) │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ + vstr s17, [r2] │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vstr s16, [r3] │ │ │ │ + b.n 9b5fa │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 9b5fa │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + mov r1, r6 │ │ │ │ + b.n 9b5ec │ │ │ │ + mov.w r8, r7, lsl #1 │ │ │ │ + mov.w lr, #10 │ │ │ │ + mul.w r6, r2, r2 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + mov.w ip, r7, lsl #3 │ │ │ │ + str r0, [sp, #164] @ 0xa4 │ │ │ │ + mul.w r0, r1, r3 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + mul.w r3, r3, r8 │ │ │ │ + mla r3, lr, r7, r3 │ │ │ │ + mla r3, r2, ip, r3 │ │ │ │ + add.w r0, r0, r0, lsl #1 │ │ │ │ + mla ip, r1, r7, r7 │ │ │ │ + ldr.w r2, [pc, #2376] @ 9c4b0 │ │ │ │ + add r3, r0 │ │ │ │ + ldr.w r0, [pc, #2372] @ 9c4b4 │ │ │ │ add r2, pc │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ + add.w r1, ip, r1, lsl #1 │ │ │ │ add r0, pc │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9bb52 │ │ │ │ - adds r1, r0, r6 │ │ │ │ - vldr s13, [sl, #8] │ │ │ │ - vldr s14, [sl, #12] │ │ │ │ - mov r3, r4 │ │ │ │ - add.w lr, r5, r1, lsl #3 │ │ │ │ - vldr s11, [lr] │ │ │ │ - ldr.w lr, [lr, #4] │ │ │ │ - add r3, r8 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - vstr s13, [r1] │ │ │ │ - vmov.f32 s13, s11 │ │ │ │ - vstr s14, [r1, #4] │ │ │ │ - vmov s14, lr │ │ │ │ - vstr s15, [r3] │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr.w r0, [r7, r0, lsl #2] │ │ │ │ - adds r1, r6, r0 │ │ │ │ - cmp r0, r4 │ │ │ │ - add.w lr, r5, r1, lsl #3 │ │ │ │ - vldr s11, [lr] │ │ │ │ - ldr.w lr, [lr, #4] │ │ │ │ - bne.n 9c0de │ │ │ │ - add r3, r8 │ │ │ │ - vstr s13, [sl, #8] │ │ │ │ - vstr s14, [sl, #12] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - vstr s15, [r3] │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - b.n 9c05a │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - add.w lr, lr, #1 │ │ │ │ - cmp lr, sl │ │ │ │ - add r6, r0 │ │ │ │ - bne.w 9c000 │ │ │ │ - b.n 9c07e │ │ │ │ - vldr s15, [sp, #196] @ 0xc4 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 9c1a4 │ │ │ │ - vcmp.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9bc1e │ │ │ │ + cmp r6, r1 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r6 │ │ │ │ + addlt r3, r3, r1 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ + vmov s16, r3 │ │ │ │ + ldr.w r1, [pc, #2352] @ 9c4b8 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + add.w r9, r0, #12 │ │ │ │ + add.w r6, r0, #8 │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r7, r3 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r3, sp, #172 @ 0xac │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + blx 5fe70 │ │ │ │ + strd r5, r6, [sp, #4] │ │ │ │ + str.w fp, [sp] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldr.w r7, [fp] │ │ │ │ + ldr.w r1, [pc, #2304] @ 9c4bc │ │ │ │ + mla r0, r0, r3, r8 │ │ │ │ + mov.w r8, r2, lsl #1 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + cmp r2, r0 │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ + it lt │ │ │ │ + movlt r2, r0 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ldr.w r2, [pc, #2280] @ 9c4c0 │ │ │ │ + mov r0, r9 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + add r2, pc │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + mla r3, r0, r7, r8 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + strd fp, r5, [sp] │ │ │ │ + mov r0, r9 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + it lt │ │ │ │ + movlt r2, r3 │ │ │ │ + ldr.w r8, [r5] │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ldr.w r2, [pc, #2244] @ 9c4c4 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + add.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ + mov.w r8, r8, lsl #1 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + ldr r2, [sp, #172] @ 0xac │ │ │ │ + mla r0, r0, r3, r8 │ │ │ │ + lsls r3, r7, #1 │ │ │ │ + ldr.w ip, [sp, #164] @ 0xa4 │ │ │ │ + add r2, r3 │ │ │ │ + ldr.w r8, [r4] │ │ │ │ + mla r3, r1, r7, r3 │ │ │ │ + strd r2, r3, [sp, #164] @ 0xa4 │ │ │ │ + cmp ip, r3 │ │ │ │ + it lt │ │ │ │ + movlt ip, r3 │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, r2 │ │ │ │ + cmp r0, ip │ │ │ │ + it lt │ │ │ │ + movlt r0, ip │ │ │ │ + cmp r7, r8 │ │ │ │ + vmov s17, r0 │ │ │ │ + bgt.w 9c488 │ │ │ │ + cmp r3, r0 │ │ │ │ + vcvt.f32.s32 s14, s17 │ │ │ │ + vcvt.f32.s32 s15, s16 │ │ │ │ + it ge │ │ │ │ + movge r3, r0 │ │ │ │ + b.n 9b89a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ + subs r2, r2, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr r0, [pc, #392] @ (9c2f0 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ + adds r7, #1 │ │ │ │ + ldr.w r3, [pc, #2140] @ 9c4c8 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + add r3, pc │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + add r7, r1 │ │ │ │ + adds r2, r3, #4 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r0, [pc, #2128] @ 9c4cc │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + sub.w r3, r1, r3, lsl #3 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ + add r3, sp, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + mov r3, r2 │ │ │ │ + mov r2, fp │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ + blx 60918 │ │ │ │ + ldr r7, [r4, #0] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r7, r2 │ │ │ │ + bge.w 9ba26 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + mov.w ip, r7, lsl #2 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + sub.w r3, r7, ip │ │ │ │ + add r3, r2 │ │ │ │ + cmp r2, r1 │ │ │ │ + ldr.w r8, [fp] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + blt.w 9bf46 │ │ │ │ + cmp r7, r8 │ │ │ │ + mov r1, r7 │ │ │ │ + it lt │ │ │ │ + movlt r1, r8 │ │ │ │ + mov.w lr, r7, lsl #1 │ │ │ │ cmp r1, r3 │ │ │ │ + sub.w lr, lr, #4 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ - ldr r3, [pc, #380] @ (9c2f4 ) │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 60918 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r5, [r3, #0] │ │ │ │ - b.n 9bb52 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 9bb40 │ │ │ │ - cmp r3, ip │ │ │ │ - ble.w 9bfd0 │ │ │ │ - b.n 9bf44 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [sp, #164] @ 0xa4 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - b.n 9be6a │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #20] │ │ │ │ + mla r3, r7, r7, ip │ │ │ │ + cmp lr, r1 │ │ │ │ + it lt │ │ │ │ + movlt lr, r1 │ │ │ │ + add r3, lr │ │ │ │ + cmp r3, r0 │ │ │ │ + bgt.w 9bf46 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #328] @ (9c2f8 ) │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #320] @ (9c2fc ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #180 @ 0xb4 │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #2 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - b.n 9bc20 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #292] @ (9c300 ) │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #284] @ (9c304 ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #2 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 9bc6a │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - blx 595c0 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - b.n 9be74 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #228] @ (9c308 ) │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #220] @ (9c30c ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + adds r3, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + str r6, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [sp, #140] @ 0x8c │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add.w r6, r0, r6, lsl #3 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr r6, [sp, #140] @ 0x8c │ │ │ │ + mul.w r0, r6, r7 │ │ │ │ + add ip, r0 │ │ │ │ + add ip, lr │ │ │ │ + add.w lr, r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + mla r8, r8, r7, lr │ │ │ │ + str.w r8, [sp, #168] @ 0xa8 │ │ │ │ + cmp ip, r8 │ │ │ │ + it lt │ │ │ │ + movlt ip, r8 │ │ │ │ + cmp ip, r6 │ │ │ │ + it gt │ │ │ │ + movgt r0, r7 │ │ │ │ + mov lr, r0 │ │ │ │ + subs r0, r6, r7 │ │ │ │ + str r0, [sp, #164] @ 0xa4 │ │ │ │ + mov r0, r4 │ │ │ │ + str.w lr, [sp, #192] @ 0xc0 │ │ │ │ + blx 64528 │ │ │ │ + ldr.w r0, [pc, #1920] @ 9c4d0 │ │ │ │ + add.w ip, sp, #192 @ 0xc0 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #180 @ 0xb4 │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - b.n 9bc20 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - movs r1, #0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str.w ip, [sp, #8] │ │ │ │ + mov r7, ip │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r1, r4 │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + blx 5e9dc │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + str r7, [sp, #140] @ 0x8c │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + add r3, r7 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #188] @ (9c310 ) │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ - add r3, pc │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r1, [r0, #0] │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ - ldr r0, [pc, #176] @ (9c314 ) │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - ldr r5, [r5, #0] │ │ │ │ + ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr.w r0, [pc, #1860] @ 9c4d4 │ │ │ │ + mov r1, r8 │ │ │ │ + subs r3, #1 │ │ │ │ + strd r3, r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - cmp r4, r5 │ │ │ │ - it lt │ │ │ │ - movlt r4, r5 │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ - blx 60918 │ │ │ │ - b.n 9bb52 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #152] @ (9c318 ) │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #144] @ (9c31c ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 9bc6a │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - add r6, pc, #408 @ (adr r6, 9c444 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r4, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r5, pc, #728 @ (adr r5, 9c590 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bkpt 0x00d6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bkpt 0x00dc │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r0, r4, #25 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r6, r4, #18 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ittt ge │ │ │ │ - lslge r5, r3, #1 │ │ │ │ - bkpt 0x0080 │ │ │ │ - lslge r5, r3, #1 │ │ │ │ - subs r3, #10 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bkpt 0x00a0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bkpt 0x0074 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, #94 @ 0x5e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - bkpt 0x002c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, #48 @ 0x30 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, #0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r3, r6, r7, pc} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #184] @ (9c3f0 ) │ │ │ │ - ldr r0, [pc, #188] @ (9c3f4 ) │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9bb52 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r5, sp, #180 @ 0xb4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r4, [pc, #164] @ (9c3f8 ) │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r4, pc │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [pc, #156] @ (9c3fc ) │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r0, [pc, #124] @ (9c400 ) │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add r0, pc │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - mov r3, r7 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9c08e │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r5, sp, #180 @ 0xb4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r4, [pc, #100] @ (9c404 ) │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r4, pc │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [pc, #92] @ (9c408 ) │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - ldr r7, [sp, #156] @ 0x9c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r0, [pc, #60] @ (9c40c ) │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add r0, pc │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - mov r3, r7 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9c08e │ │ │ │ - mov r5, r1 │ │ │ │ - b.n 9be6a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - subs r0, #224 @ 0xe0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r0, [r4, #20] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0009c410 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr.w r0, [pc, #2408] @ 9cd90 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr.w r1, [pc, #2404] @ 9cd94 │ │ │ │ - add r0, pc │ │ │ │ - sub sp, #260 @ 0x104 │ │ │ │ - ldr.w r6, [pc, #2400] @ 9cd98 │ │ │ │ - ldr.w r8, [pc, #2400] @ 9cd9c │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - add r6, pc │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ - add.w r9, r6, #4 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #252] @ 0xfc │ │ │ │ - mov.w r1, #0 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - add r8, pc │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - it ge │ │ │ │ - movge r7, r3 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - mov r2, r8 │ │ │ │ - str r7, [sp, #116] @ 0x74 │ │ │ │ - ldr r7, [r1, #0] │ │ │ │ - ldr r0, [sp, #340] @ 0x154 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #308] @ 0x134 │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - str r7, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r1, [pc, #2332] @ 9cda0 │ │ │ │ - ldr r7, [sp, #316] @ 0x13c │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ - ldrd sl, fp, [sp, #324] @ 0x144 │ │ │ │ - str r3, [r0, #0] │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - mov r3, r4 │ │ │ │ - mov r0, r6 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ - ldr r7, [sp, #332] @ 0x14c │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ - str r7, [sp, #140] @ 0x8c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2296] @ 9cda4 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r2, r8 │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r1, [pc, #2272] @ 9cda8 │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r6 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov r2, r8 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr.w r1, [pc, #2232] @ 9cdac │ │ │ │ - mov r6, r3 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r5, r3 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ - it lt │ │ │ │ - movlt r5, r3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r5, r6 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - it lt │ │ │ │ - movlt r5, r6 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r0, r5 │ │ │ │ - it lt │ │ │ │ - movlt r0, r5 │ │ │ │ - movs r5, #0 │ │ │ │ - str.w r5, [fp, #4] │ │ │ │ - add.w r5, r1, r3, lsl #1 │ │ │ │ - mla ip, r3, r0, r0 │ │ │ │ - mla r0, r0, r2, r6 │ │ │ │ - add r5, ip │ │ │ │ - str r0, [sp, #180] @ 0xb4 │ │ │ │ - cmp r5, r0 │ │ │ │ - it lt │ │ │ │ - movlt r5, r0 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - cmp r5, #1 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - vmov s15, r5 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - cmp r5, #0 │ │ │ │ - vstr s16, [fp] │ │ │ │ - blt.n 9c60c │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 9c5ce │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 9cae8 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - cmp r5, #1 │ │ │ │ - mov r8, r5 │ │ │ │ - it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ - ldr r7, [r7, #0] │ │ │ │ - cmp r7, r8 │ │ │ │ - blt.n 9c614 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - cmp r8, r3 │ │ │ │ - str.w r8, [sp, #176] @ 0xb0 │ │ │ │ - it lt │ │ │ │ - movlt r8, r3 │ │ │ │ - ldr r7, [r7, #0] │ │ │ │ - cmp r7, r8 │ │ │ │ - blt.w 9cc5e │ │ │ │ - add.w ip, r1, r2 │ │ │ │ - add.w lr, r3, #1 │ │ │ │ - cmp r6, ip │ │ │ │ - str.w ip, [sp, #180] @ 0xb4 │ │ │ │ - it lt │ │ │ │ - movlt r6, ip │ │ │ │ - cmp r6, lr │ │ │ │ - ite ge │ │ │ │ - addge r1, r1, r6 │ │ │ │ - addlt r1, lr │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.w 9cc66 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #148] @ 0x94 │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w 9cd86 │ │ │ │ - adds r0, #1 │ │ │ │ - beq.n 9c5e6 │ │ │ │ - cmp r3, r5 │ │ │ │ - it ge │ │ │ │ - movge r3, r5 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - cbnz r2, 9c61c │ │ │ │ - str.w r2, [sl] │ │ │ │ - b.n 9c5e6 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2004] @ 9cdb0 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1996] @ 9cdb4 │ │ │ │ - ldr.w r3, [pc, #1960] @ 9cd94 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9cd8a │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #260 @ 0x104 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9c5d4 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 9c5d4 │ │ │ │ - ldr.w r0, [pc, #1944] @ 9cdb8 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - ldr.w r0, [pc, #1936] @ 9cdbc │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ - add r1, sp, #204 @ 0xcc │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - vstr s15, [sp, #216] @ 0xd8 │ │ │ │ - vstr s14, [sp, #204] @ 0xcc │ │ │ │ - blx 639fc │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #1892] @ 9cdc0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #188] @ 0xbc │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 9caf0 │ │ │ │ - vldr s15, [sp, #216] @ 0xd8 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9cbd4 │ │ │ │ - vldr s15, [sp, #204] @ 0xcc │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9cb4c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #1820] @ 9cdc4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #192] @ 0xc0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9c6d8 │ │ │ │ - vldr s15, [sp, #216] @ 0xd8 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9cc32 │ │ │ │ - vldr s15, [sp, #204] @ 0xcc │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9cb78 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w fp, [sp, #4] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - subs r2, r2, r3 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - mov.w r8, r5, lsl #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ - adds r5, #1 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r9, r3, #1 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - sub.w r9, r2, r9, lsl #3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - lsls r6, r6, #3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - blx 62858 │ │ │ │ - sub.w r5, fp, #8 │ │ │ │ - mov.w r2, r8, lsl #3 │ │ │ │ - adds r1, r5, r2 │ │ │ │ - adds r0, r5, r6 │ │ │ │ - mov r7, r1 │ │ │ │ - movs r3, #0 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - str r1, [r0, #0] │ │ │ │ - str r1, [r7, #0] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - ldr r7, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r7 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - str.w r8, [sp, #176] @ 0xb0 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - mov r0, r7 │ │ │ │ - vstr s0, [sp, #200] @ 0xc8 │ │ │ │ - vstr s0, [sp, #196] @ 0xc4 │ │ │ │ - blx 65ce8 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w 9cc00 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - movs r0, #1 │ │ │ │ - str.w r0, [sl] │ │ │ │ - cmp r3, r0 │ │ │ │ - ble.w 9cd74 │ │ │ │ - sub.w r1, r6, #8 │ │ │ │ - sub.w r3, r2, #8 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr.w r0, [pc, #1576] @ 9cdc8 │ │ │ │ - add r3, fp │ │ │ │ - add.w r2, fp, r1 │ │ │ │ - str.w fp, [sp, #124] @ 0x7c │ │ │ │ - mov fp, sl │ │ │ │ - ldr.w sl, [sp, #152] @ 0x98 │ │ │ │ - add r0, pc │ │ │ │ - str r4, [sp, #172] @ 0xac │ │ │ │ - mov r4, r6 │ │ │ │ - ldr r7, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add r3, sp, #196 @ 0xc4 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r3, sp, #220 @ 0xdc │ │ │ │ - str r0, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r3, sp, #236 @ 0xec │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r3, sp, #228 @ 0xe4 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - add r3, sp, #244 @ 0xf4 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add r3, sp, #212 @ 0xd4 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - add.w r3, r0, #8 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r1, fp │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mla r3, r4, r7, r7 │ │ │ │ - adds r4, #1 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add r4, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - add.w r6, r9, r3, lsl #3 │ │ │ │ - add.w r4, r9, r4, lsl #3 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - strd r6, r4, [sp] │ │ │ │ - blx 60318 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r1, fp │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - strd r6, r4, [sp] │ │ │ │ - blx 60318 │ │ │ │ - vldr s14, [sp, #212] @ 0xd4 │ │ │ │ - vldr s15, [sl] │ │ │ │ - vldr s13, [sp, #208] @ 0xd0 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vcmpe.f32 s15, s13 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w 9cb3c │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n 9c8c0 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - vldr s8, [sp, #236] @ 0xec │ │ │ │ - adds r4, r0, r3 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - vldr s9, [sp, #240] @ 0xf0 │ │ │ │ - vldr s10, [sp, #244] @ 0xf4 │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - vldr s11, [sp, #248] @ 0xf8 │ │ │ │ - ldrd r2, r3, [sp, #132] @ 0x84 │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s12, [r3, #-4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s7, [r3, #-8] │ │ │ │ - vmul.f32 s15, s9, s12 │ │ │ │ - vmul.f32 s6, s7, s9 │ │ │ │ - vmla.f32 s6, s8, s12 │ │ │ │ - vnmls.f32 s15, s8, s7 │ │ │ │ - vstr s6, [r3, #-4] │ │ │ │ - vstr s15, [r3, #-8] │ │ │ │ - cmp r4, r3 │ │ │ │ - vldr s12, [r2, #-4] │ │ │ │ - vldr s7, [r2, #-8] │ │ │ │ - vmul.f32 s15, s11, s12 │ │ │ │ - vmul.f32 s6, s7, s11 │ │ │ │ - vmla.f32 s6, s10, s12 │ │ │ │ - vnmls.f32 s15, s10, s7 │ │ │ │ - vstr s6, [r2, #-4] │ │ │ │ - vstr s15, [r2, #-8] │ │ │ │ - bne.n 9c872 │ │ │ │ - subs r3, r0, #1 │ │ │ │ - add r3, r8 │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - add.w r3, r0, r8 │ │ │ │ - adds r4, r0, #1 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - adds r2, r0, r2 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #220] @ 0xdc │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - vstr s13, [sp, #196] @ 0xc4 │ │ │ │ - vstr s14, [sp, #200] @ 0xc8 │ │ │ │ - str r0, [r2, #0] │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - ldr r2, [sp, #228] @ 0xe4 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str.w r4, [fp] │ │ │ │ - cmp r3, r4 │ │ │ │ - bgt.w 9c7e4 │ │ │ │ - mov r6, r4 │ │ │ │ - mov sl, fp │ │ │ │ - ldr r4, [sp, #172] @ 0xac │ │ │ │ - ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r6 │ │ │ │ - bgt.w 9cba4 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - mov r2, r4 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r1, [sp, #156] @ 0x9c │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [sp, #60] @ 0x3c │ │ │ │ - ldr r6, [sp, #140] @ 0x8c │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - strd fp, r7, [sp, #12] │ │ │ │ - ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - ldr.w r6, [pc, #1176] @ 9cdcc │ │ │ │ - sub.w r1, r1, r3, lsl #1 │ │ │ │ - add.w r3, fp, r3, lsl #4 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ - add r6, pc │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r1, [pc, #1160] @ 9cdd0 │ │ │ │ - adds r4, r3, #1 │ │ │ │ - add r3, sp, #184 @ 0xb8 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r9 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ - blx 5c50c │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - sub.w r8, r7, r4 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr.w r3, [pc, #1124] @ 9cdd4 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add r3, pc │ │ │ │ - strd r7, r1, [sp, #20] │ │ │ │ - adds r3, #12 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1108] @ 9cdd8 │ │ │ │ - ldr.w r3, [pc, #1108] @ 9cddc │ │ │ │ - ldr.w r1, [pc, #1108] @ 9cde0 │ │ │ │ - add r2, pc │ │ │ │ - add r3, pc │ │ │ │ - strd sl, r9, [sp] │ │ │ │ - add r1, pc │ │ │ │ - blx 5e348 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w 9cd64 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - ldr.w ip, [sl] │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - cmp r6, ip │ │ │ │ - ble.n 9ca48 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - sub.w lr, ip, r6 │ │ │ │ - subs r4, #8 │ │ │ │ - adds r0, #1 │ │ │ │ - adds r2, r3, r6 │ │ │ │ - mov.w lr, lr, lsl #3 │ │ │ │ - movs r1, #1 │ │ │ │ - mov.w r9, #0 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - add.w r3, lr, r2 │ │ │ │ - str.w r9, [r3, #8] │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r9, [r3, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.n 9c9d2 │ │ │ │ - adds r1, #1 │ │ │ │ - add r2, r4 │ │ │ │ - cmp r1, r0 │ │ │ │ - bne.n 9c9ce │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - sub.w r6, r6, ip │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r4, [sp, #44] @ 0x2c │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #976] @ (9cde4 ) │ │ │ │ - sub.w r2, r2, r3, lsl #1 │ │ │ │ - ldr r0, [pc, #972] @ (9cde8 ) │ │ │ │ - str r2, [sp, #180] @ 0xb4 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - add r1, pc │ │ │ │ - add.w r3, fp, r3, lsl #4 │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r3, sp, #180 @ 0xb4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #32] │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r4 │ │ │ │ - str.w sl, [sp] │ │ │ │ - blx 5ebe4 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n 9cac0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - ldr.w r9, [pc, #928] @ 9cdec │ │ │ │ - add.w r2, r8, #8 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - movs r4, #1 │ │ │ │ - add r9, pc │ │ │ │ - str.w sl, [sp, #68] @ 0x44 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ - mov r8, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - ble.n 9cab6 │ │ │ │ - add.w lr, sl, r3, lsl #2 │ │ │ │ - lsls r3, r6, #3 │ │ │ │ - mov ip, sl │ │ │ │ - add.w r0, r9, r3 │ │ │ │ - ldr.w r2, [ip], #4 │ │ │ │ - adds r0, #8 │ │ │ │ - ldr r1, [r0, #0] │ │ │ │ - cmp lr, ip │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r1, [r2, #0] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - bne.n 9ca7a │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r7 │ │ │ │ - str.w r8, [sp] │ │ │ │ - add r3, r2 │ │ │ │ - mov r2, r8 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - adds r4, #1 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.n 9caba │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.n 9ca6e │ │ │ │ - lsls r3, r6, #3 │ │ │ │ - b.n 9ca90 │ │ │ │ - ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w 9cca2 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq.w 9ccee │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w 9cc78 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq.w 9cd3a │ │ │ │ - movs r3, #0 │ │ │ │ - vstr s16, [fp] │ │ │ │ - str.w r3, [fp, #4] │ │ │ │ - b.n 9c5e6 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n 9c5d4 │ │ │ │ - vldr s15, [sp, #204] @ 0xcc │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 9cb4c │ │ │ │ - vcmp.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9c69e │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr r0, [pc, #728] @ (9cdf0 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r0, pc │ │ │ │ - cmp r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - ldr r3, [pc, #716] @ (9cdf4 ) │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - blx 60918 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [sl] │ │ │ │ - b.n 9cadc │ │ │ │ - mov sl, fp │ │ │ │ - ldr r4, [sp, #172] @ 0xac │ │ │ │ - ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - ldr.w r6, [sl] │ │ │ │ - b.n 9c902 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #672] @ (9cdf8 ) │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #664] @ (9cdfc ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #188 @ 0xbc │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #2 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - b.n 9c6a2 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #636] @ (9ce00 ) │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #628] @ (9ce04 ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #2 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 9c6e8 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r0, sl │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #156] @ 0x9c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - sub.w r2, r2, r3, lsl #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - add.w r3, fp, r3, lsl #4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #60] @ 0x3c │ │ │ │ - blx 63e90 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - b.n 9c90c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #552] @ (9ce08 ) │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #544] @ (9ce0c ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #188 @ 0xbc │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - b.n 9c6a2 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - movs r0, #0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #516] @ (9ce10 ) │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r3, pc │ │ │ │ - ldr r1, [sp, #156] @ 0x9c │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str.w r0, [sl] │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - cmp r0, r4 │ │ │ │ - it lt │ │ │ │ - movlt r0, r4 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ - ldr r0, [pc, #488] @ (9ce14 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 60918 │ │ │ │ - b.n 9cadc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r2, [pc, #476] @ (9ce18 ) │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r0, [pc, #468] @ (9ce1c ) │ │ │ │ - strd r4, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ - blx 57dfc │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - b.n 9c6e8 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n 9c5d4 │ │ │ │ - adds r0, #1 │ │ │ │ - beq.w 9cd78 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n 9c5d8 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #404] @ (9ce20 ) │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #404] @ (9ce24 ) │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9cadc │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r4, sp, #188 @ 0xbc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r5, [pc, #380] @ (9ce28 ) │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r5, pc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [pc, #372] @ (9ce2c ) │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #348] @ (9ce30 ) │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9cace │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r4, sp, #188 @ 0xbc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r5, [pc, #316] @ (9ce34 ) │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r5, pc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [pc, #308] @ (9ce38 ) │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #284] @ (9ce3c ) │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9cace │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #244] @ (9ce40 ) │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #244] @ (9ce44 ) │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r1, r2 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - blx 57dfc │ │ │ │ - b.n 9cadc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w ip, [sl] │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - cmp ip, r6 │ │ │ │ - bge.w 9cac0 │ │ │ │ - b.n 9c9ea │ │ │ │ - mov r6, r0 │ │ │ │ - b.n 9c902 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9c5e6 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 9c5d8 │ │ │ │ - mov r3, r1 │ │ │ │ - b.n 9cd82 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldr r4, [sp, #896] @ 0x380 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - vqadd.u64 q0, q5, q7 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r2, r3, r6, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r4, 9ce2c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r0, 9cdfa │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - push {r3, r4, r6} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r6, 9cde8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r2, 9cdda │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfbc8005e │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfa04005e │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - push {r1, r4, r5, r6, lr} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - vld4.16 {d0-d3}, [r4 :64], lr │ │ │ │ - push {r4, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - adds r1, #54 @ 0x36 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r1, #10 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - push {r4, r5, r6} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r2, 9ce88 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - push {r1, r4} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r2, 9ce9a │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r4, 9ce98 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [r3, r1] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r0, 9ce92 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [r1, r0] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - cbz r0, 9ce8a │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -0009ce48 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #904] @ (9d1e8 ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #904] @ (9d1ec ) │ │ │ │ - add r0, pc │ │ │ │ - sub sp, #212 @ 0xd4 │ │ │ │ - mov fp, r2 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ - ldr r6, [sp, #304] @ 0x130 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #204] @ 0xcc │ │ │ │ - mov.w r1, #0 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r1, [sp, #276] @ 0x114 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - ldr.w sl, [sp, #292] @ 0x124 │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ - ldr r3, [sp, #284] @ 0x11c │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r2 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - it ge │ │ │ │ - movge r0, r3 │ │ │ │ - ldr r1, [sp, #300] @ 0x12c │ │ │ │ - cmp r2, #0 │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - str r0, [sp, #184] @ 0xb8 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - blt.n 9cf3a │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 9cf2c │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w 9d43e │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r7, r2 │ │ │ │ - it lt │ │ │ │ - movlt r7, #1 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, r7 │ │ │ │ - blt.n 9cf44 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, r2 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 9cf4e │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #752] @ (9d1f0 ) │ │ │ │ - add r1, sp, #164 @ 0xa4 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #744] @ (9d1f4 ) │ │ │ │ - ldr r3, [pc, #732] @ (9d1ec ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9dd94 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #212 @ 0xd4 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - mov r9, r3 │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - b.n 9cefe │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - str r3, [r6, #0] │ │ │ │ - mov r9, r3 │ │ │ │ - b.n 9cf34 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - mov r1, r6 │ │ │ │ - b.n 9cefc │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w 9dd7c │ │ │ │ - ldr r2, [pc, #672] @ (9d1f8 ) │ │ │ │ - ldr r7, [pc, #676] @ (9d1fc ) │ │ │ │ - ldr.w r9, [pc, #676] @ 9d200 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [pc, #676] @ (9d204 ) │ │ │ │ - add r7, pc │ │ │ │ - add r9, pc │ │ │ │ - mov r6, r2 │ │ │ │ - add r3, pc │ │ │ │ - mov r1, r7 │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - blx 5fe70 │ │ │ │ - mov r1, r7 │ │ │ │ - add.w r3, r9, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - add.w r0, r9, #4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r5, fp, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - mov r6, r0 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - vmov s15, r0 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ - vmov s15, r2 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vdiv.f32 s0, s14, s15 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - blx 5e2f4 │ │ │ │ - vldr d6, [pc, #540] @ 9d1e0 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - mov.w lr, #11 │ │ │ │ - vdiv.f64 d7, d0, d6 │ │ │ │ - cmp r6, r7 │ │ │ │ - it lt │ │ │ │ - movlt r3, r7 │ │ │ │ - ldr.w r8, [r4] │ │ │ │ - mov ip, r3 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - cmp r8, ip │ │ │ │ - str.w r8, [sp, #172] @ 0xac │ │ │ │ - vcvt.s32.f64 s15, d7 │ │ │ │ - vmov r1, s15 │ │ │ │ - add.w r1, r1, #1 │ │ │ │ - bic.w r3, r1, r1, asr #31 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - mul.w r1, r3, r0 │ │ │ │ - add.w r1, r1, r1, lsl #1 │ │ │ │ - mla r3, lr, r0, r1 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - bge.w 9dbbe │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r8, r7 │ │ │ │ - bge.w 9d448 │ │ │ │ - mov.w r9, r8, lsl #1 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - mov.w lr, #10 │ │ │ │ - mov.w ip, r8, lsl #3 │ │ │ │ - mul.w r6, r3, r1 │ │ │ │ - mul.w r3, r3, r9 │ │ │ │ - mla r3, lr, r8, r3 │ │ │ │ - mla r3, r0, ip, r3 │ │ │ │ - add.w r0, r6, r6, lsl #1 │ │ │ │ - mul.w r2, r2, r2 │ │ │ │ - add r3, r0 │ │ │ │ - mla r0, r1, r7, r7 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - add.w r1, r0, r1, lsl #1 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ - cmp r2, r1 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r2 │ │ │ │ - addlt r3, r3, r1 │ │ │ │ - vmov s16, r3 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - cmp r3, r7 │ │ │ │ - bgt.w 9da16 │ │ │ │ - ldr r7, [pc, #420] @ (9d208 ) │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r2, [pc, #420] @ (9d20c ) │ │ │ │ - add r7, pc │ │ │ │ - ldr r1, [pc, #420] @ (9d210 ) │ │ │ │ - add.w r9, r7, #12 │ │ │ │ - add r2, pc │ │ │ │ - adds r7, #8 │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r9 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - blx 5fe70 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - mla r0, r8, r0, r8 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r1, [pc, #384] @ (9d214 ) │ │ │ │ - ldr.w r8, [r4] │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #164] @ 0xa4 │ │ │ │ - mov r0, r9 │ │ │ │ - mov.w ip, r8, lsl #2 │ │ │ │ - mla r6, r8, r8, ip │ │ │ │ - blx 5fe70 │ │ │ │ - mov.w r3, r8, lsl #1 │ │ │ │ - strd r4, r7, [sp, #4] │ │ │ │ - str.w fp, [sp] │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - mla r0, r0, r3, r6 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r1, [pc, #344] @ (9d218 ) │ │ │ │ - cmp r2, r0 │ │ │ │ - ldr.w r6, [fp] │ │ │ │ - it lt │ │ │ │ - movlt r2, r0 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - lsls r2, r3, #2 │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ - mov r0, r9 │ │ │ │ - mla r8, r3, r3, r2 │ │ │ │ - ldr r2, [pc, #320] @ (9d21c ) │ │ │ │ - mov r3, r4 │ │ │ │ - add r2, pc │ │ │ │ - blx 5fe70 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - strd fp, r4, [sp] │ │ │ │ - mla r3, r0, r6, r8 │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - cmp r2, r3 │ │ │ │ - ldr r1, [pc, #296] @ (9d220 ) │ │ │ │ - it lt │ │ │ │ - movlt r2, r3 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - mov.w r7, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #288] @ (9d224 ) │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - add r2, pc │ │ │ │ - mov r3, r5 │ │ │ │ - mla r7, r9, r9, r7 │ │ │ │ - add.w r9, r9, #4294967295 @ 0xffffffff │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w ip, [fp] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - mla r7, r0, r9, r7 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - cmp r7, r3 │ │ │ │ - it lt │ │ │ │ - movlt r7, r3 │ │ │ │ - cmp.w ip, #1 │ │ │ │ - mul.w r2, r0, r0 │ │ │ │ - mov.w r3, r0, lsl #1 │ │ │ │ - mul.w r1, r0, ip │ │ │ │ - sub.w r8, r3, #4 │ │ │ │ - itet gt │ │ │ │ - addgt.w lr, r0, r2 │ │ │ │ - addle.w lr, r2, r3 │ │ │ │ - addgt lr, r1 │ │ │ │ - cmp r7, lr │ │ │ │ - it lt │ │ │ │ - movlt r7, lr │ │ │ │ - cmp ip, r0 │ │ │ │ - mov.w lr, r0, lsl #2 │ │ │ │ - it lt │ │ │ │ - movlt ip, r0 │ │ │ │ - add r2, lr │ │ │ │ - sub.w r0, r0, lr │ │ │ │ - ldr.w lr, [r5] │ │ │ │ - cmp ip, r8 │ │ │ │ - it lt │ │ │ │ - movlt ip, r8 │ │ │ │ - add r0, lr │ │ │ │ - cmp ip, r0 │ │ │ │ - ite ge │ │ │ │ - addge.w r8, r2, ip │ │ │ │ - addlt.w r8, r2, r0 │ │ │ │ - add r2, r1 │ │ │ │ - cmp r2, r7 │ │ │ │ - add r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, r7 │ │ │ │ - cmp r8, r2 │ │ │ │ - it lt │ │ │ │ - movlt r8, r2 │ │ │ │ - vmov s17, r8 │ │ │ │ - vmov r2, s17 │ │ │ │ - add r3, lr │ │ │ │ - cmp r3, r1 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - vcvt.f32.s32 s14, s17 │ │ │ │ - vcvt.f32.s32 s15, s16 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r1, #4] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - vstr s14, [r1] │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - str r1, [r2, #0] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [r2] │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n 9d228 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - adds r3, #1 │ │ │ │ - beq.w 9d96c │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n 9cefe │ │ │ │ - nop.w │ │ │ │ - subs r1, #239 @ 0xef │ │ │ │ - cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ - subs r7, #230 @ 0xe6 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r3, sp, #48 @ 0x30 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r2, sp, #384 @ 0x180 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r2, sp, #704 @ 0x2c0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bic.w r0, sl, #14548992 @ 0xde0000 │ │ │ │ - cmp r5, #54 @ 0x36 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - ssat r0, #31, r4, asr #1 │ │ │ │ - add r1, sp, #304 @ 0x130 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r1, sp, #288 @ 0x120 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - bne.w 9cf34 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - adds r3, #1 │ │ │ │ - beq.w 9cf0a │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9d436 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9d436 │ │ │ │ - ldr.w r0, [pc, #2896] @ 9dda0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - ldr.w r0, [pc, #2884] @ 9dda4 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s0, s18 │ │ │ │ - add r3, sp, #196 @ 0xc4 │ │ │ │ - add r1, sp, #188 @ 0xbc │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - vstr s15, [sp, #196] @ 0xc4 │ │ │ │ - vstr s14, [sp, #188] @ 0xbc │ │ │ │ - blx 639fc │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr.w r0, [pc, #2840] @ 9dda8 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #176] @ 0xb0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w 9d97c │ │ │ │ - vldr s15, [sp, #196] @ 0xc4 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9db66 │ │ │ │ - vldr s15, [sp, #188] @ 0xbc │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9d9e8 │ │ │ │ - str.w r9, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r2, fp │ │ │ │ - ldr.w r0, [pc, #2768] @ 9ddac │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - blx 5792c │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vstr s0, [sp, #180] @ 0xb4 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9d30a │ │ │ │ - vldr s15, [sp, #196] @ 0xc4 │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9db92 │ │ │ │ - vldr s15, [sp, #188] @ 0xbc │ │ │ │ - vcmpe.f32 s0, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w 9db3a │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - subs r3, #8 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r7, r2 │ │ │ │ - sub.w r3, r3, #4 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - blt.w 9d570 │ │ │ │ - add r3, sp, #164 @ 0xa4 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r7, [sp, #172] @ 0xac │ │ │ │ - cmp r3, r7 │ │ │ │ - ble.w 9dc26 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add.w r8, sp, #172 @ 0xac │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - adds r7, r2, #1 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - adds r4, r7, r2 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add.w r0, r2, r7, lsl #3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r2, r2, r4, lsl #3 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r8 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r2, r6 │ │ │ │ - blx 667e8 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #24] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - strd r5, r6, [sp, #4] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str.w fp, [sp] │ │ │ │ - ldr.w r8, [pc, #2560] @ 9ddb0 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #2556] @ 9ddb4 │ │ │ │ - add r8, pc │ │ │ │ - subs r2, r2, r4 │ │ │ │ - mov r1, r8 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #2548] @ 9ddb8 │ │ │ │ - add r0, pc │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - add r2, pc │ │ │ │ - blx 59c80 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add.w r7, r2, r7, lsl #2 │ │ │ │ - str r7, [sp, #28] │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r7, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r0, [pc, #2512] @ 9ddbc │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r7, [sp, #32] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r7, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, fp │ │ │ │ - str r7, [sp, #24] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - blx 5e224 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9dabe │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - vcvt.f32.s32 s17, s17 │ │ │ │ - movs r3, #0 │ │ │ │ - vcvt.f32.s32 s16, s16 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vstr s17, [r2] │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vstr s16, [r3] │ │ │ │ - b.n 9cf0a │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n 9cf0a │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - mov r1, r6 │ │ │ │ - b.n 9cefc │ │ │ │ - mov.w r8, r7, lsl #1 │ │ │ │ - mov.w lr, #10 │ │ │ │ - mul.w r6, r2, r2 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - mov.w ip, r7, lsl #3 │ │ │ │ - str r0, [sp, #164] @ 0xa4 │ │ │ │ - mul.w r0, r1, r3 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mul.w r3, r3, r8 │ │ │ │ - mla r3, lr, r7, r3 │ │ │ │ - mla r3, r2, ip, r3 │ │ │ │ - add.w r0, r0, r0, lsl #1 │ │ │ │ - mla ip, r1, r7, r7 │ │ │ │ - ldr.w r2, [pc, #2376] @ 9ddc0 │ │ │ │ - add r3, r0 │ │ │ │ - ldr.w r0, [pc, #2372] @ 9ddc4 │ │ │ │ - add r2, pc │ │ │ │ - add.w r1, ip, r1, lsl #1 │ │ │ │ - add r0, pc │ │ │ │ - cmp r6, r1 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r6 │ │ │ │ - addlt r3, r3, r1 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ - vmov s16, r3 │ │ │ │ - ldr.w r1, [pc, #2352] @ 9ddc8 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - add.w r9, r0, #12 │ │ │ │ - add.w r6, r0, #8 │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r7, r3 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r3, sp, #172 @ 0xac │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - blx 5fe70 │ │ │ │ - strd r5, r6, [sp, #4] │ │ │ │ - str.w fp, [sp] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldr.w r7, [fp] │ │ │ │ - ldr.w r1, [pc, #2304] @ 9ddcc │ │ │ │ - mla r0, r0, r3, r8 │ │ │ │ - mov.w r8, r2, lsl #1 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - cmp r2, r0 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ - it lt │ │ │ │ - movlt r2, r0 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #2280] @ 9ddd0 │ │ │ │ - mov r0, r9 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - add r2, pc │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - mla r3, r0, r7, r8 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - strd fp, r5, [sp] │ │ │ │ - mov r0, r9 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - it lt │ │ │ │ - movlt r2, r3 │ │ │ │ - ldr.w r8, [r5] │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #2244] @ 9ddd4 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - add.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ - mov.w r8, r8, lsl #1 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - ldr r2, [sp, #172] @ 0xac │ │ │ │ - mla r0, r0, r3, r8 │ │ │ │ - lsls r3, r7, #1 │ │ │ │ - ldr.w ip, [sp, #164] @ 0xa4 │ │ │ │ - add r2, r3 │ │ │ │ - ldr.w r8, [r4] │ │ │ │ - mla r3, r1, r7, r3 │ │ │ │ - strd r2, r3, [sp, #164] @ 0xa4 │ │ │ │ - cmp ip, r3 │ │ │ │ - it lt │ │ │ │ - movlt ip, r3 │ │ │ │ - cmp r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, r2 │ │ │ │ - cmp r0, ip │ │ │ │ - it lt │ │ │ │ - movlt r0, ip │ │ │ │ - cmp r7, r8 │ │ │ │ - vmov s17, r0 │ │ │ │ - bgt.w 9dd98 │ │ │ │ - cmp r3, r0 │ │ │ │ - vcvt.f32.s32 s14, s17 │ │ │ │ - vcvt.f32.s32 s15, s16 │ │ │ │ - it ge │ │ │ │ - movge r3, r0 │ │ │ │ - b.n 9d1aa │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - subs r2, r2, r7 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - adds r7, #1 │ │ │ │ - ldr.w r3, [pc, #2140] @ 9ddd8 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - add r3, pc │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - add r7, r1 │ │ │ │ - adds r2, r3, #4 │ │ │ │ - adds r3, r1, #1 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r0, [pc, #2128] @ 9dddc │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - sub.w r3, r1, r3, lsl #3 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - add r3, sp, #164 @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - mov r3, r2 │ │ │ │ - mov r2, fp │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ - blx 60918 │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r7, r2 │ │ │ │ - bge.w 9d336 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - mov.w ip, r7, lsl #2 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - sub.w r3, r7, ip │ │ │ │ - add r3, r2 │ │ │ │ - cmp r2, r1 │ │ │ │ - ldr.w r8, [fp] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - blt.w 9d856 │ │ │ │ - cmp r7, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - it lt │ │ │ │ - movlt r1, r8 │ │ │ │ - mov.w lr, r7, lsl #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - sub.w lr, lr, #4 │ │ │ │ - it lt │ │ │ │ - movlt r1, r3 │ │ │ │ - mla r3, r7, r7, ip │ │ │ │ - cmp lr, r1 │ │ │ │ - it lt │ │ │ │ - movlt lr, r1 │ │ │ │ - add r3, lr │ │ │ │ - cmp r3, r0 │ │ │ │ - bgt.w 9d856 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - adds r3, r7, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - str r6, [sp, #144] @ 0x90 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - mov r3, r1 │ │ │ │ - str r0, [sp, #140] @ 0x8c │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add.w r6, r0, r6, lsl #3 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [sp, #140] @ 0x8c │ │ │ │ - mul.w r0, r6, r7 │ │ │ │ - add ip, r0 │ │ │ │ - add ip, lr │ │ │ │ - add.w lr, r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - mla r8, r8, r7, lr │ │ │ │ - str.w r8, [sp, #168] @ 0xa8 │ │ │ │ - cmp ip, r8 │ │ │ │ - it lt │ │ │ │ - movlt ip, r8 │ │ │ │ - cmp ip, r6 │ │ │ │ - it gt │ │ │ │ - movgt r0, r7 │ │ │ │ - mov lr, r0 │ │ │ │ - subs r0, r6, r7 │ │ │ │ - str r0, [sp, #164] @ 0xa4 │ │ │ │ - mov r0, r4 │ │ │ │ - str.w lr, [sp, #192] @ 0xc0 │ │ │ │ - blx 64528 │ │ │ │ - ldr.w r0, [pc, #1920] @ 9dde0 │ │ │ │ - add.w ip, sp, #192 @ 0xc0 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - str.w ip, [sp, #8] │ │ │ │ - mov r7, ip │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r1, r4 │ │ │ │ - str r0, [sp, #148] @ 0x94 │ │ │ │ - blx 5e9dc │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r7, [sp, #140] @ 0x8c │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - add r3, r7 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #1860] @ 9dde4 │ │ │ │ - mov r1, r8 │ │ │ │ - subs r3, #1 │ │ │ │ - strd r3, r3, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - mov r3, r2 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + mov r3, r2 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ blx 60918 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -84374,17 +81790,17 @@ │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #12] │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r0, [pc, #1688] @ 9dde8 │ │ │ │ + ldr.w r0, [pc, #1688] @ 9c4d8 │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr.w r7, [pc, #1688] @ 9ddec │ │ │ │ + ldr.w r7, [pc, #1688] @ 9c4dc │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ adds r3, #1 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ @@ -84414,15 +81830,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ blx 5e224 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9d416 │ │ │ │ + bne.w 9bb06 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -84433,16 +81849,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ strd fp, r4, [sp] │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr.w r8, [sp, #148] @ 0x94 │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr.w r2, [pc, #1560] @ 9ddf0 │ │ │ │ - ldr.w r0, [pc, #1560] @ 9ddf4 │ │ │ │ + ldr.w r2, [pc, #1560] @ 9c4e0 │ │ │ │ + ldr.w r0, [pc, #1560] @ 9c4e4 │ │ │ │ mov r1, r8 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ blx 59c80 │ │ │ │ @@ -84488,15 +81904,15 @@ │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, fp │ │ │ │ blx 5fcf8 │ │ │ │ - b.n 9daf6 │ │ │ │ + b.n 9c1e6 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #20] │ │ │ │ adds r3, r7, #1 │ │ │ │ add.w r8, r7, r3 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ @@ -84532,18 +81948,18 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r6, [pc, #1332] @ 9ddf8 │ │ │ │ - ldr.w r2, [pc, #1332] @ 9ddfc │ │ │ │ + ldr.w r6, [pc, #1332] @ 9c4e8 │ │ │ │ + ldr.w r2, [pc, #1332] @ 9c4ec │ │ │ │ sub.w r3, r3, r8 │ │ │ │ - ldr.w r0, [pc, #1328] @ 9de00 │ │ │ │ + ldr.w r0, [pc, #1328] @ 9c4f0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -84575,15 +81991,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ str r7, [sp, #24] │ │ │ │ blx 5e224 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9d416 │ │ │ │ + bne.w 9bb06 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ strd r7, r3, [sp, #28] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -84593,112 +82009,112 @@ │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ str r0, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #1200] @ 9de04 │ │ │ │ - ldr.w r2, [pc, #1200] @ 9de08 │ │ │ │ + ldr.w r0, [pc, #1200] @ 9c4f4 │ │ │ │ + ldr.w r2, [pc, #1200] @ 9c4f8 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 59c80 │ │ │ │ - b.n 9daf6 │ │ │ │ + b.n 9c1e6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9cf0a │ │ │ │ + beq.w 9b5fa │ │ │ │ negs r3, r3 │ │ │ │ - b.w 9cefe │ │ │ │ + b.w 9b5ee │ │ │ │ vldr s15, [sp, #188] @ 0xbc │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n 9d9e8 │ │ │ │ + bgt.n 9c0d8 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9d2d0 │ │ │ │ + bne.w 9b9c0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - ldr.w r4, [pc, #1124] @ 9de0c │ │ │ │ - ldr.w r5, [pc, #1124] @ 9de10 │ │ │ │ + ldr.w r4, [pc, #1124] @ 9c4fc │ │ │ │ + ldr.w r5, [pc, #1124] @ 9c500 │ │ │ │ cmp r3, r2 │ │ │ │ add r4, pc │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ add r5, pc │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r5 │ │ │ │ adds r3, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ - ldr.w r2, [pc, #1100] @ 9de14 │ │ │ │ + ldr.w r2, [pc, #1100] @ 9c504 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r2, #12 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r1, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #8] │ │ │ │ blx 67358 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str.w r9, [r3] │ │ │ │ - b.n 9d416 │ │ │ │ + b.n 9bb06 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r2, [pc, #1064] @ 9de18 │ │ │ │ + ldr.w r2, [pc, #1064] @ 9c508 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r2 │ │ │ │ - ldr.w r0, [pc, #1056] @ 9de1c │ │ │ │ + ldr.w r0, [pc, #1056] @ 9c50c │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ - b.n 9d2d4 │ │ │ │ + b.n 9b9c4 │ │ │ │ add r7, r8 │ │ │ │ - ldr.w r8, [pc, #1028] @ 9de20 │ │ │ │ - ldr.w r2, [pc, #1028] @ 9de24 │ │ │ │ + ldr.w r8, [pc, #1028] @ 9c510 │ │ │ │ + ldr.w r2, [pc, #1028] @ 9c514 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #1028] @ 9de28 │ │ │ │ + ldr.w r1, [pc, #1028] @ 9c518 │ │ │ │ add r8, pc │ │ │ │ add.w r0, r8, #12 │ │ │ │ add r2, pc │ │ │ │ add.w r8, r8, #8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ strd r8, r8, [sp, #4] │ │ │ │ blx 5fe70 │ │ │ │ strd r4, r8, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ mla r0, r0, r7, r9 │ │ │ │ - ldr r1, [pc, #988] @ (9de2c ) │ │ │ │ + ldr r1, [pc, #988] @ (9c51c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ ldr.w r9, [fp] │ │ │ │ add r1, pc │ │ │ │ - ldr r2, [pc, #980] @ (9de30 ) │ │ │ │ + ldr r2, [pc, #980] @ (9c520 ) │ │ │ │ lsls r7, r7, #1 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -84707,15 +82123,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ strd fp, r4, [sp] │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ str r7, [sp, #168] @ 0xa8 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ - ldr r2, [pc, #944] @ (9de34 ) │ │ │ │ + ldr r2, [pc, #944] @ (9c524 ) │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, r5 │ │ │ │ blx 5fe70 │ │ │ │ mul.w r2, r0, r7 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -84728,121 +82144,121 @@ │ │ │ │ cmp r0, r1 │ │ │ │ it lt │ │ │ │ movlt r0, r1 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ vmov s17, r2 │ │ │ │ - b.w 9d18c │ │ │ │ + b.w 9b87c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ strd r7, r1, [sp, #28] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ subs r3, r3, r4 │ │ │ │ - ldr r2, [pc, #856] @ (9de38 ) │ │ │ │ + ldr r2, [pc, #856] @ (9c528 ) │ │ │ │ adds r3, #1 │ │ │ │ - ldr r0, [pc, #856] @ (9de3c ) │ │ │ │ + ldr r0, [pc, #856] @ (9c52c ) │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #20] │ │ │ │ strd fp, r5, [sp] │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w 9dce8 │ │ │ │ + beq.w 9c3d8 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w 9dd3c │ │ │ │ + beq.w 9c42c │ │ │ │ cmp.w r9, #1 │ │ │ │ - beq.w 9dcc0 │ │ │ │ + beq.w 9c3b0 │ │ │ │ cmp.w r9, #2 │ │ │ │ - bne.w 9d416 │ │ │ │ + bne.w 9bb06 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, sp, #180 @ 0xb4 │ │ │ │ - ldr r2, [pc, #804] @ (9de40 ) │ │ │ │ + ldr r2, [pc, #804] @ (9c530 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #804] @ (9de44 ) │ │ │ │ + ldr r0, [pc, #804] @ (9c534 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.n 9d416 │ │ │ │ + b.n 9bb06 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r2, [pc, #772] @ (9de48 ) │ │ │ │ + ldr r2, [pc, #772] @ (9c538 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #764] @ (9de4c ) │ │ │ │ + ldr r0, [pc, #764] @ (9c53c ) │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.w 9d31a │ │ │ │ + b.w 9ba0a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r2, [pc, #740] @ (9de50 ) │ │ │ │ + ldr r2, [pc, #740] @ (9c540 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #732] @ (9de54 ) │ │ │ │ + ldr r0, [pc, #732] @ (9c544 ) │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ - b.w 9d2d4 │ │ │ │ + b.w 9b9c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r2, [pc, #700] @ (9de58 ) │ │ │ │ + ldr r2, [pc, #700] @ (9c548 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #692] @ (9de5c ) │ │ │ │ + ldr r0, [pc, #692] @ (9c54c ) │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.w 9d31a │ │ │ │ - ldr r1, [pc, #672] @ (9de60 ) │ │ │ │ + b.w 9ba0a │ │ │ │ + ldr r1, [pc, #672] @ (9c550 ) │ │ │ │ add.w r9, r9, #12 │ │ │ │ ldrd r2, r6, [sp, #116] @ 0x74 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r9 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -84858,29 +82274,29 @@ │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ str r7, [sp, #168] @ 0xa8 │ │ │ │ ldr.w r7, [fp] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr r1, [pc, #608] @ (9de64 ) │ │ │ │ - ldr r2, [pc, #612] @ (9de68 ) │ │ │ │ + ldr r1, [pc, #608] @ (9c554 ) │ │ │ │ + ldr r2, [pc, #612] @ (9c558 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mul.w r0, r7, r0 │ │ │ │ ldr.w r8, [r4] │ │ │ │ ldr r7, [r5, #0] │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ adds r2, r3, #1 │ │ │ │ - b.w 9d010 │ │ │ │ + b.w 9b700 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ adds r7, r2, #1 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ @@ -84908,65 +82324,65 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str.w r8, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, r3, [sp] │ │ │ │ - ldr r1, [pc, #496] @ (9de6c ) │ │ │ │ + ldr r1, [pc, #496] @ (9c55c ) │ │ │ │ ldr.w r3, [sl] │ │ │ │ add r1, pc │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr r7, [pc, #492] @ (9de70 ) │ │ │ │ + ldr r7, [pc, #492] @ (9c560 ) │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r7, pc │ │ │ │ mov r3, fp │ │ │ │ mov r0, r7 │ │ │ │ blx 5c50c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ - ble.w 9d340 │ │ │ │ - ldr r3, [pc, #472] @ (9de74 ) │ │ │ │ + ble.w 9ba30 │ │ │ │ + ldr r3, [pc, #472] @ (9c564 ) │ │ │ │ subs r2, #1 │ │ │ │ strd r2, r2, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ adds r2, #8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - b.w 9d340 │ │ │ │ + b.w 9ba30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, sp, #180 @ 0xb4 │ │ │ │ - ldr r2, [pc, #432] @ (9de78 ) │ │ │ │ + ldr r2, [pc, #432] @ (9c568 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #432] @ (9de7c ) │ │ │ │ + ldr r0, [pc, #432] @ (9c56c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.w 9d416 │ │ │ │ + b.w 9bb06 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r8, sp, #176 @ 0xb0 │ │ │ │ - ldr r7, [pc, #400] @ (9de80 ) │ │ │ │ - ldr r4, [pc, #400] @ (9de84 ) │ │ │ │ + ldr r7, [pc, #400] @ (9c570 ) │ │ │ │ + ldr r4, [pc, #400] @ (9c574 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r4, pc │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -84979,31 +82395,31 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #360] @ (9de88 ) │ │ │ │ + ldr r3, [pc, #360] @ (9c578 ) │ │ │ │ str.w r8, [sp] │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ blx 66adc │ │ │ │ - b.n 9db04 │ │ │ │ + b.n 9c1f4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r8, sp, #176 @ 0xb0 │ │ │ │ - ldr r7, [pc, #328] @ (9de8c ) │ │ │ │ - ldr r4, [pc, #328] @ (9de90 ) │ │ │ │ + ldr r7, [pc, #328] @ (9c57c ) │ │ │ │ + ldr r4, [pc, #328] @ (9c580 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r4, pc │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -85016,1435 +82432,739 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #288] @ (9de94 ) │ │ │ │ + ldr r3, [pc, #288] @ (9c584 ) │ │ │ │ str.w r8, [sp] │ │ │ │ add r3, pc │ │ │ │ - b.n 9dd26 │ │ │ │ + b.n 9c416 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ movs r3, #1 │ │ │ │ vmov s16, r3 │ │ │ │ vmov s17, r3 │ │ │ │ vmov.f32 s14, s15 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - b.w 9d1aa │ │ │ │ + b.w 9b89a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ adds r2, r3, #1 │ │ │ │ - b.w 9d01a │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + b.w 9b70a │ │ │ │ + stmia r1!, {r1, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + stmia r1!, {r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #816 @ (adr r5, 9e0e4 ) │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #808 @ (adr r6, 9e0e0 ) │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #312 @ (adr r7, 9def4 ) │ │ │ │ + bkpt 0x00a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r0, r5] │ │ │ │ + itee le │ │ │ │ + lslle r5, r3, #1 │ │ │ │ + stmiagt r0!, {r1, r2, r6} │ │ │ │ + lslgt r5, r3, #1 │ │ │ │ + ldr r4, [r7, #32] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 9deb4 ) │ │ │ │ + bkpt 0x0034 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vqadd.s8 q0, q3, q7 │ │ │ │ - add r5, pc, #112 @ (adr r5, 9de3c ) │ │ │ │ + lsls r2, r6, #31 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bkpt 0x0014 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #328 @ (adr r5, 9df18 ) │ │ │ │ + bkpt 0x0042 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #224 @ (adr r5, 9deb4 ) │ │ │ │ + bkpt 0x0028 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #104 @ (adr r5, 9de40 ) │ │ │ │ + bkpt 0x000a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #30 │ │ │ │ + ands r6, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #320 @ 0x140 │ │ │ │ + stmia r3!, {r2, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #96 @ (adr r3, 9de44 ) │ │ │ │ + cbnz r4, 9c54e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #552] @ (9e010 ) │ │ │ │ + str r2, [r0, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, pc, #184 @ (adr r3, 9dea4 ) │ │ │ │ + pop {r1, r2, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #760 @ (adr r3, 9e0e8 ) │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #632 @ (adr r2, 9e06c ) │ │ │ │ + cbnz r6, 9c54c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #664 @ (adr r2, 9e090 ) │ │ │ │ + cbnz r6, 9c552 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #720 @ (adr r0, 9e0cc ) │ │ │ │ + cbnz r0, 9c50e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #264 @ (adr r2, 9df08 ) │ │ │ │ + cbnz r2, 9c53e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #728 @ (adr r1, 9e0dc ) │ │ │ │ + hlt 0x003e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #192 @ (adr r1, 9dec8 ) │ │ │ │ + rev r0, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #136 @ (adr r1, 9de94 ) │ │ │ │ + rev r2, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, pc, #224 @ (adr r6, 9def4 ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strd r0, r0, [r0, #376] @ 0x178 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + itt ne │ │ │ │ + lslne r5, r3, #1 │ │ │ │ + lslne r4, r5, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, pc, #368 @ (adr r6, 9df90 ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strd r0, r0, [r6, #-376]! @ 0x178 │ │ │ │ - ldr r7, [sp, #576] @ 0x240 │ │ │ │ + subs r3, #168 @ 0xa8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + itt pl │ │ │ │ + lslpl r5, r3, #1 │ │ │ │ + lslpl r2, r2, #9 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + @ instruction: 0xb888 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #568] @ 0x238 │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + @ instruction: 0xb89a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ + @ instruction: 0xb8ac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + subs r2, #126 @ 0x7e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 9df38 ) │ │ │ │ + bkpt 0x003c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #84 @ 0x54 │ │ │ │ + subs r2, #84 @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, pc, #40 @ (adr r5, 9de78 ) │ │ │ │ + bkpt 0x000a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + subs r2, #44 @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #904 @ (adr r4, 9e1e0 ) │ │ │ │ + pop {r1, r5, r6, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + subs r1, #252 @ 0xfc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #712 @ (adr r4, 9e128 ) │ │ │ │ + pop {r1, r4, r5, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + @ instruction: 0xb718 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + @ instruction: 0xb708 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + @ instruction: 0xb792 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + push {r4, r6, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #576 @ (adr r3, 9e0c0 ) │ │ │ │ + pop {r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r5, #6 │ │ │ │ + subs r0, #168 @ 0xa8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #416 @ (adr r3, 9e028 ) │ │ │ │ + pop {r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9db5c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + vqadd.u16 q8, q2, q7 │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, pc, #80 @ (adr r3, 9dee4 ) │ │ │ │ + pop {r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 9dac0 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + vqadd.u8 q0, q0, q7 │ │ │ │ │ │ │ │ -0009de98 : │ │ │ │ +0009c588 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - sub sp, #92 @ 0x5c │ │ │ │ - mov r4, r0 │ │ │ │ - mov ip, r3 │ │ │ │ - ldr r3, [pc, #368] @ (9e024 ) │ │ │ │ - mov r6, r1 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #364] @ (9e028 ) │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ - add r0, pc │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov.w r3, #0 │ │ │ │ + str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ + ldr.w r5, [pc, #1252] @ 9ca80 │ │ │ │ + sub sp, #124 @ 0x7c │ │ │ │ + ldr.w r4, [pc, #1252] @ 9ca84 │ │ │ │ + mov fp, r2 │ │ │ │ + add r5, pc │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r2, [sp, #172] @ 0xac │ │ │ │ movs r3, #0 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r1, [ip] │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.w 9e00a │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 9dfd6 │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr.w r4, [ip] │ │ │ │ + ldr r7, [sp, #188] @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ - it lt │ │ │ │ - movlt r6, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ - blt.w 9e012 │ │ │ │ - cmp r3, r0 │ │ │ │ - it ge │ │ │ │ - movge r3, r0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n 9dfea │ │ │ │ - adds r3, r1, #1 │ │ │ │ - sub.w r5, r2, #8 │ │ │ │ - mov r8, r1 │ │ │ │ - movs r4, #1 │ │ │ │ - mov.w fp, r3, lsl #3 │ │ │ │ - ldr r3, [pc, #280] @ (9e02c ) │ │ │ │ - vldr s18, [pc, #264] @ 9e020 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #28] │ │ │ │ - sub.w r3, r2, fp │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add.w r9, r3, r1, lsl #4 │ │ │ │ - ldr r3, [pc, #264] @ (9e030 ) │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - add r3, pc │ │ │ │ - str.w ip, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - add r3, sp, #68 @ 0x44 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - b.n 9df52 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r5, fp │ │ │ │ - adds r7, #8 │ │ │ │ - add r9, fp │ │ │ │ - add r8, r3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r6, r3 │ │ │ │ - bgt.n 9dfea │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r4, r6 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r6, r4, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ - ite le │ │ │ │ - addle.w r2, r8, r6 │ │ │ │ - addgt.w r2, r8, r0 │ │ │ │ - add.w sl, r5, #8 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - mov r1, sl │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - adds r0, #1 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - blx 668cc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r4 │ │ │ │ - ble.n 9df3c │ │ │ │ - subs r3, r3, r4 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #180] @ 0xb4 │ │ │ │ + ldr.w r8, [sp, #196] @ 0xc4 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #116] @ 0x74 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r1, [pc, #1200] @ 9ca88 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r7 │ │ │ │ - vldr s17, [r5, #8] │ │ │ │ - vldr s16, [r5, #12] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - vstr s18, [r5, #12] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add r4, sp, #76 @ 0x4c │ │ │ │ - adds r3, #1 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #68] @ 0x44 │ │ │ │ + ldrd sl, r7, [sp, #160] @ 0xa0 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1172] @ 9ca8c │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1160] @ 9ca90 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r3, sl │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - strd r9, r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - blx 5b480 │ │ │ │ - vstr s17, [r5, #8] │ │ │ │ - vstr s16, [r5, #12] │ │ │ │ - b.n 9df3c │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #84] @ (9e034 ) │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - str r2, [r5, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1152] @ 9ca94 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r5, 9c644 │ │ │ │ + ldr.w ip, [r9] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + mov r3, ip │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + orrs.w r3, r6, r0 │ │ │ │ + bne.n 9c69c │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n 9c64e │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cbnz r3, 9c682 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + str.w r3, [r8] │ │ │ │ + ldr.w r0, [pc, #1092] @ 9ca98 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #76] @ (9e038 ) │ │ │ │ - ldr r3, [pc, #52] @ (9e024 ) │ │ │ │ + ldr.w r2, [pc, #1080] @ 9ca9c │ │ │ │ + ldr.w r3, [pc, #1052] @ 9ca84 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 9e01a │ │ │ │ + bne.w 9ca76 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #92 @ 0x5c │ │ │ │ - vpop {d8-d9} │ │ │ │ + add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9dfdc │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 9dfdc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r4, [r2, #18] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - b.n 9d938 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r1, pc, #40 @ (adr r1, 9e05c ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -0009e03c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr.w r0, [pc, #1264] @ 9e540 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr.w r3, [pc, #1260] @ 9e544 │ │ │ │ - add r0, pc │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr.w r9, [sp, #196] @ 0xc4 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - strd r2, r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9] │ │ │ │ - ldrd r3, sl, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - ldr.w fp, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - blt.n 9e16e │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - mov r7, r1 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 9e0e6 │ │ │ │ - cmp r4, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - mov r3, r4 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + cmp r1, #1 │ │ │ │ + mov r3, r1 │ │ │ │ + mov ip, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n 9e176 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - cmp r4, r3 │ │ │ │ - it ge │ │ │ │ - movge r4, r3 │ │ │ │ - mov r3, fp │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + orrs.w r3, r6, r0 │ │ │ │ + beq.n 9c63c │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n 9c708 │ │ │ │ + cmp.w ip, #0 │ │ │ │ + blt.n 9c710 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, r2 │ │ │ │ + ite le │ │ │ │ + movle r4, #0 │ │ │ │ + movgt r4, #1 │ │ │ │ + orrs.w r4, r4, r3, lsr #31 │ │ │ │ + itt ne │ │ │ │ + mvnne.w r3, #4 │ │ │ │ + movne r2, #5 │ │ │ │ + bne.n 9c64e │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - bne.n 9e17e │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r1, #4] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - vstr s15, [r1] │ │ │ │ + ble.w 9ca5e │ │ │ │ + cmp r3, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r3, r4 │ │ │ │ + blt.w 9ca5e │ │ │ │ cmp r2, #1 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n 9e120 │ │ │ │ - cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #6 │ │ │ │ - movne r3, #7 │ │ │ │ - strne.w r2, [r9] │ │ │ │ - bne.n 9e0f0 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cbz r3, 9e0fe │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 9e0f0 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr.w r0, [pc, #1108] @ 9e548 │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1100] @ 9e54c │ │ │ │ - ldr.w r3, [pc, #1088] @ 9e544 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9e53c │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 9e0e2 │ │ │ │ - cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ - beq.n 9e0fe │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.n 9e0fe │ │ │ │ - cmp.w r8, #1 │ │ │ │ - ite le │ │ │ │ - movle r2, #0 │ │ │ │ - movgt r2, #1 │ │ │ │ - cmp r8, r4 │ │ │ │ - it ge │ │ │ │ - movge r2, #0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n 9e1cc │ │ │ │ - ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + mov lr, r2 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, lr │ │ │ │ + blt.w 9ca66 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r4, r2 │ │ │ │ + bgt.w 9ca6e │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + cmp r1, #1 │ │ │ │ + mov lr, r1 │ │ │ │ + it lt │ │ │ │ + movlt.w lr, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, lr │ │ │ │ + bge.n 9c718 │ │ │ │ + mvn.w r3, #11 │ │ │ │ + movs r2, #12 │ │ │ │ + b.n 9c64e │ │ │ │ + mvn.w r3, #2 │ │ │ │ + movs r2, #3 │ │ │ │ + b.n 9c64e │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + b.n 9c64e │ │ │ │ + ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ - it gt │ │ │ │ - cmpgt.w sl, #0 │ │ │ │ - strd r2, sl, [sp, #124] @ 0x7c │ │ │ │ - bgt.n 9e1b2 │ │ │ │ - vldr s15, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ + bne.w 9ca7a │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n 9c660 │ │ │ │ + cmp.w ip, #0 │ │ │ │ + beq.n 9c660 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n 9c660 │ │ │ │ + subs r5, #0 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + it ne │ │ │ │ + movne r5, #1 │ │ │ │ + subs.w ip, r6, #0 │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + add.w r2, r1, #1 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #1 │ │ │ │ + tst.w r5, ip │ │ │ │ + sub.w r8, r6, r2, lsl #3 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vstr s15, [r2] │ │ │ │ - b.n 9e0fe │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9e0ec │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 9e0ec │ │ │ │ - ldr r0, [pc, #976] @ (9e550 ) │ │ │ │ - ldr r2, [pc, #976] @ (9e554 ) │ │ │ │ - ldr r1, [pc, #980] @ (9e558 ) │ │ │ │ - add r0, pc │ │ │ │ - adds r3, r0, #4 │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + add.w r2, r2, #1 │ │ │ │ + sub.w r2, r6, r2, lsl #3 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #92] @ 0x5c │ │ │ │ + add.w r2, r2, #1 │ │ │ │ + sub.w r2, r6, r2, lsl #3 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + beq.n 9c81c │ │ │ │ + ldr r2, [pc, #816] @ (9caa0 ) │ │ │ │ + movs r5, #1 │ │ │ │ + ldr r6, [pc, #816] @ (9caa4 ) │ │ │ │ add r2, pc │ │ │ │ - strd r3, r3, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - mov r8, r0 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - mul.w r2, r0, r2 │ │ │ │ - vmov s15, r2 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 9e0b4 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r0, sp, #132 @ 0x84 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add r0, sp, #124 @ 0x7c │ │ │ │ - blx 5ac58 │ │ │ │ - b.n 9e15a │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w fp, [pc, #908] @ 9e55c │ │ │ │ - ldr r3, [pc, #908] @ (9e560 ) │ │ │ │ - ldr r2, [pc, #908] @ (9e564 ) │ │ │ │ - add fp, pc │ │ │ │ - add r3, pc │ │ │ │ - add.w r9, fp, #4 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [pc, #812] @ (9caa8 ) │ │ │ │ + add r6, pc │ │ │ │ + strd r3, r4, [sp, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add.w r0, fp, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ - cmp r4, r0 │ │ │ │ - ble.w 9e3ba │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - ldr.w sl, [r7] │ │ │ │ - str.w sl, [sp, #136] @ 0x88 │ │ │ │ - mul.w r3, r8, sl │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.w 9e3c0 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r4, r9 │ │ │ │ + cmp r2, #0 │ │ │ │ + mov r9, r1 │ │ │ │ + blt.n 9c812 │ │ │ │ + cmp r5, r3 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #0 │ │ │ │ + movle r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9c660 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ - sub.w fp, r4, r3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ - adds r3, #1 │ │ │ │ - mov r0, fp │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - bl 676b6c │ │ │ │ - sub.w r1, fp, r1 │ │ │ │ - add.w r3, r1, r8 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - cmp r3, r4 │ │ │ │ - ite le │ │ │ │ - suble.w ip, r4, r3 │ │ │ │ - subgt.w ip, r4, r4 │ │ │ │ - add r1, ip │ │ │ │ - add.w r3, ip, #1 │ │ │ │ - add.w r9, r1, #1 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - sub.w r3, sl, r4 │ │ │ │ - add r3, r9 │ │ │ │ - add r0, r9 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - ble.w 9e3fc │ │ │ │ - cmp ip, r1 │ │ │ │ - bgt.n 9e2fa │ │ │ │ - ldr r2, [pc, #752] @ (9e568 ) │ │ │ │ - sub.w fp, r4, r1 │ │ │ │ - mov sl, r6 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [pc, #744] @ (9e56c ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [pc, #744] @ (9e570 ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - add.w r2, r2, r4, lsl #3 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - add r2, sp, #132 @ 0x84 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp fp, r8 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - mul.w r2, r3, r2 │ │ │ │ - mov r3, fp │ │ │ │ - it ge │ │ │ │ - movge r3, r8 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - add r0, r3 │ │ │ │ - adds r2, #1 │ │ │ │ - subs r0, #1 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + mul.w r3, r3, r5 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - mov r3, r5 │ │ │ │ - sub.w r6, r0, fp, lsl #3 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ - blx 5ac58 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add.w r2, r3, r9 │ │ │ │ - cmp r2, #1 │ │ │ │ - bgt.n 9e308 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - sub.w r9, r9, r8 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - add fp, r8 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - add r3, r9 │ │ │ │ - add r0, r9 │ │ │ │ - cmp r9, r2 │ │ │ │ - bge.n 9e2a0 │ │ │ │ - add.w r2, r0, r8 │ │ │ │ - add r3, r8 │ │ │ │ - subs r2, #1 │ │ │ │ - add.w sl, r3, #4294967295 @ 0xffffffff │ │ │ │ - b.n 9e14c │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add fp, r8 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ - mul.w r2, r3, r2 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - adds r2, #1 │ │ │ │ - ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #20] │ │ │ │ ldr.w r3, [sl] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add r3, r9 │ │ │ │ - add r3, r2 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ - blx 607c8 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - strd r5, r6, [sp, #16] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r5, [sp, #32] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - add r3, r9 │ │ │ │ - ldr r0, [pc, #524] @ (9e574 ) │ │ │ │ - subs r2, r2, r4 │ │ │ │ - add r2, r9 │ │ │ │ - add r0, pc │ │ │ │ - mul.w r1, r1, r3 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - sub.w r9, r9, r8 │ │ │ │ - adds r3, r1, #1 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + mla r3, r9, r5, r5 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - adds r3, r2, r1 │ │ │ │ - subs r3, #1 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - ldrd r3, r2, [sp, #92] @ 0x5c │ │ │ │ - blx 675b0 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - subs r2, r2, r4 │ │ │ │ - add.w r3, r2, r9 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - subs r0, r0, r4 │ │ │ │ - add r0, r9 │ │ │ │ - cmp r2, r9 │ │ │ │ - ble.w 9e2a0 │ │ │ │ - b.n 9e2fa │ │ │ │ - ldr.w sl, [r7] │ │ │ │ - b.n 9e14a │ │ │ │ - mov r1, sl │ │ │ │ - bl 6768d8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r8, r0 │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ - add.w r0, fp, #12 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - mov.w ip, #2 │ │ │ │ - str.w ip, [sp, #108] @ 0x6c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w sl, [r7] │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - cmp r8, r0 │ │ │ │ - it ge │ │ │ │ - cmpge r4, r8 │ │ │ │ - ble.w 9e14a │ │ │ │ - b.n 9e21e │ │ │ │ - cmp ip, r1 │ │ │ │ - blt.w 9e2fa │ │ │ │ - ldr r2, [pc, #372] @ (9e578 ) │ │ │ │ - sub.w fp, r4, r1 │ │ │ │ - mov sl, r6 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [pc, #364] @ (9e57c ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [pc, #360] @ (9e580 ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - add.w r2, r2, r4, lsl #3 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - add r2, sp, #132 @ 0x84 │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp fp, r8 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - mul.w r2, r3, r2 │ │ │ │ - mov r3, fp │ │ │ │ - it ge │ │ │ │ - movge r3, r8 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - add r0, r3 │ │ │ │ - adds r2, #1 │ │ │ │ - subs r0, #1 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - mov r3, r5 │ │ │ │ - sub.w r6, r0, fp, lsl #3 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ - blx 5ac58 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add.w r2, r9, r3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bgt.n 9e48a │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - sub.w r9, r9, r8 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - add fp, r8 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - add r3, r9 │ │ │ │ - add r0, r9 │ │ │ │ - cmp r2, r9 │ │ │ │ - bge.n 9e42e │ │ │ │ - b.n 9e2fa │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r3, r3, r5 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add fp, r8 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ - mul.w r2, r3, r2 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - adds r2, #1 │ │ │ │ - ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add r3, r9 │ │ │ │ - add r3, r2 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ - blx 607c8 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - strd r5, r6, [sp, #16] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r5, [sp, #32] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - add r3, r9 │ │ │ │ - ldr r0, [pc, #152] @ (9e584 ) │ │ │ │ - subs r2, r2, r4 │ │ │ │ - add r2, r9 │ │ │ │ - add r0, pc │ │ │ │ - mul.w r1, r3, r1 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - sub.w r9, r9, r8 │ │ │ │ - adds r3, r1, #1 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ + adds r3, r5, r3 │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - adds r3, r2, r1 │ │ │ │ - subs r3, #1 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - ldrd r3, r2, [sp, #92] @ 0x5c │ │ │ │ - blx 675b0 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - subs r2, r2, r4 │ │ │ │ - add.w r3, r2, r9 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - subs r0, r0, r4 │ │ │ │ - add r0, r9 │ │ │ │ - cmp r9, r2 │ │ │ │ - ble.w 9e42e │ │ │ │ - b.n 9e2fa │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - strh r0, [r7, #4] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r0, pc, #32 @ (adr r0, 9e56c ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - b.n 9e98c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n 9e8f4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r7, [sp, #160] @ 0xa0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #816] @ 0x330 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -0009e588 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr.w r0, [pc, #1292] @ 9eaac │ │ │ │ - mov r5, r3 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - add r0, pc │ │ │ │ - ldr.w r3, [pc, #1288] @ 9eab0 │ │ │ │ - ldr.w fp, [sp, #204] @ 0xcc │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ - ldr.w r9, [sp, #192] @ 0xc0 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [fp] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r2, [sp, #188] @ 0xbc │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - blt.w 9e85e │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - mov r0, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n 9e63e │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - cmp r1, r5 │ │ │ │ - blt.w 9e8d0 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + mov r1, r6 │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9e8d8 │ │ │ │ - mov r1, r4 │ │ │ │ - movs r2, #1 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - movs r2, #0 │ │ │ │ - str.w r2, [r9, #4] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [r9] │ │ │ │ - cmp r2, r1 │ │ │ │ - ble.n 9e678 │ │ │ │ - adds r4, #1 │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #7 │ │ │ │ - movne r3, #8 │ │ │ │ - strne.w r2, [fp] │ │ │ │ - bne.n 9e648 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cbz r3, 9e656 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 9e648 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #1128] @ 9eab4 │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1120] @ 9eab8 │ │ │ │ - ldr.w r3, [pc, #1108] @ 9eab0 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9eaa4 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9eaa8 │ │ │ │ - adds r4, #1 │ │ │ │ - beq.n 9e656 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + blx 675b0 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add r5, r2 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n 9e656 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - subs r7, #4 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, #0 │ │ │ │ - add.w r2, r2, #1 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - mov.w r4, r2, lsl #3 │ │ │ │ - str r4, [sp, #92] @ 0x5c │ │ │ │ - sub.w r2, r1, r4 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ble.w 9e96a │ │ │ │ - ldr.w r2, [pc, #1036] @ 9eabc │ │ │ │ + bge.n 9c78e │ │ │ │ + cmp r5, r3 │ │ │ │ + ite lt │ │ │ │ + movlt r3, #0 │ │ │ │ + movge r3, #1 │ │ │ │ + b.n 9c796 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + subs r2, #0 │ │ │ │ + it ne │ │ │ │ + movne r2, #1 │ │ │ │ + subs r0, #0 │ │ │ │ + it ne │ │ │ │ + movne r0, #1 │ │ │ │ + tst r2, r0 │ │ │ │ + beq.n 9c8d6 │ │ │ │ + ldr r2, [pc, #636] @ (9caac ) │ │ │ │ movs r5, #1 │ │ │ │ - sub.w sl, r4, #8 │ │ │ │ - str.w r9, [sp, #84] @ 0x54 │ │ │ │ + ldr r6, [pc, #636] @ (9cab0 ) │ │ │ │ add r2, pc │ │ │ │ - str.w fp, [sp, #88] @ 0x58 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r4, r5 │ │ │ │ - mov r9, r1 │ │ │ │ - mov fp, r2 │ │ │ │ - b.n 9e704 │ │ │ │ - cmp r4, r5 │ │ │ │ - it eq │ │ │ │ - streq r4, [r6, #0] │ │ │ │ - beq.n 9e6fa │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r8 │ │ │ │ - str.w fp, [sp] │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - mov r2, fp │ │ │ │ - blx 58120 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r3, [r7, r5, lsl #2] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - str.w r4, [r7, r5, lsl #2] │ │ │ │ - adds r4, #1 │ │ │ │ - adds r5, #1 │ │ │ │ - add r9, sl │ │ │ │ - cmp r4, r0 │ │ │ │ - bgt.n 9e716 │ │ │ │ - ldr.w r3, [r6, #4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n 9e6ca │ │ │ │ - str r4, [r6, #0] │ │ │ │ - adds r4, #1 │ │ │ │ - add r9, sl │ │ │ │ - cmp r4, r0 │ │ │ │ - ble.n 9e704 │ │ │ │ - subs r4, r5, #1 │ │ │ │ - ldrd r9, fp, [sp, #84] @ 0x54 │ │ │ │ - cmp r4, #0 │ │ │ │ - bgt.w 9e866 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ - ldr r6, [pc, #908] @ (9eac0 ) │ │ │ │ - add r1, sp, #132 @ 0x84 │ │ │ │ - ldr.w fp, [pc, #908] @ 9eac4 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - ldr.w sl, [pc, #908] @ 9eac8 │ │ │ │ - add r6, pc │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add fp, pc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add sl, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ - mov r0, r6 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - adds r4, r6, #4 │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r2, fp │ │ │ │ - mov r1, sl │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - cmp r0, #1 │ │ │ │ - it gt │ │ │ │ - cmpgt r3, r0 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #1 │ │ │ │ - movle r3, #0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - bgt.w 9e970 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - subs r6, r0, #4 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - cmp r2, r5 │ │ │ │ - blt.n 9e7f4 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add.w fp, r5, #1073741824 @ 0x40000000 │ │ │ │ - ldr r4, [sp, #52] @ 0x34 │ │ │ │ - add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - add.w fp, r0, fp, lsl #2 │ │ │ │ - str.w r9, [sp, #100] @ 0x64 │ │ │ │ - mla r1, r1, r5, r5 │ │ │ │ - subs r2, #8 │ │ │ │ - mov r9, fp │ │ │ │ - ldr.w fp, [sp, #88] @ 0x58 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ - add.w sl, r4, r1, lsl #3 │ │ │ │ - ldr r1, [pc, #792] @ (9eacc ) │ │ │ │ - mov r4, r5 │ │ │ │ - str r7, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - str.w r8, [sp, #92] @ 0x5c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - mov r7, r3 │ │ │ │ - mov sl, r1 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, fp │ │ │ │ - add r8, r5 │ │ │ │ - blx 5e904 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - adds r0, r2, r4 │ │ │ │ - adds r4, #1 │ │ │ │ - vstmia r9!, {s0} │ │ │ │ - cmp r3, r4 │ │ │ │ - add.w r0, r6, r0, lsl #2 │ │ │ │ - vstr s0, [r0] │ │ │ │ - bge.n 9e7c4 │ │ │ │ - ldr r5, [sp, #68] @ 0x44 │ │ │ │ - ldr r7, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - cmp r1, r0 │ │ │ │ - ite ge │ │ │ │ - movge r3, #0 │ │ │ │ - andlt.w r3, r3, #1 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - sub.w sl, r1, #8 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w 9ea02 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #632] @ (9cab4 ) │ │ │ │ + add r6, pc │ │ │ │ + strd r4, r3, [sp, #96] @ 0x60 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + mov r2, r4 │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r6 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + b.n 9c8cc │ │ │ │ cmp r5, r3 │ │ │ │ - bgt.n 9e8bc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r1, sl, r5, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str.w r9, [sp, #20] │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - adds r1, r2, r5 │ │ │ │ - subs r2, r2, r5 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - lsls r2, r5, #2 │ │ │ │ - add.w r1, r6, r1, lsl #2 │ │ │ │ - add r6, r2 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add r2, r7 │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - subs r5, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ - blx 5e20c │ │ │ │ - b.n 9e8bc │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9e644 │ │ │ │ + bgt.w 9c660 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r6, sp, #124 @ 0x7c │ │ │ │ - strd r9, r3, [sp, #4] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r8 │ │ │ │ - str.w fp, [sp, #12] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, r4 │ │ │ │ - it ge │ │ │ │ - movge r3, r4 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldrd r2, r3, [sp, #60] @ 0x3c │ │ │ │ - blx 63a44 │ │ │ │ - vldr s15, [r9] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r0, [sp, #108] @ 0x6c │ │ │ │ - vmov r2, s15 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - cmp r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, r2 │ │ │ │ - cmp r3, r1 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - bgt.n 9e90e │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, r4 │ │ │ │ - bgt.w 9e722 │ │ │ │ - vldr s15, [sp, #48] @ 0x30 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [r9, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r9] │ │ │ │ - b.n 9e656 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 9e644 │ │ │ │ - ldr r0, [pc, #500] @ (9ead0 ) │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + mul.w r3, r3, r5 │ │ │ │ + ldr r0, [pc, #584] @ (9cab8 ) │ │ │ │ adds r3, #1 │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #500] @ (9ead4 ) │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #500] @ (9ead8 ) │ │ │ │ - adds r5, r0, #4 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - mov r3, r8 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - mla r0, r3, r0, r0 │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - vmov s15, r0 │ │ │ │ - mov r0, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n 9e614 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - strd r6, r2, [sp] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - mla r3, r1, r3, r3 │ │ │ │ - strd r9, r2, [sp, #24] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + mul.w r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ - strd r2, r0, [sp, #8] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #424] @ (9eadc ) │ │ │ │ - ldr r0, [pc, #424] @ (9eae0 ) │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + subs r3, r3, r5 │ │ │ │ + adds r1, r3, #1 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + mla r2, r3, r5, r5 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + subs r3, r3, r5 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cmp r1, r3 │ │ │ │ + it ge │ │ │ │ + movge r1, r3 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ + str r1, [sp, #108] @ 0x6c │ │ │ │ + mov r1, fp │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ - str.w fp, [sp, #32] │ │ │ │ - blx 5c50c │ │ │ │ - vldr s15, [r9] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - cmp r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, r3 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - b.n 9e8b4 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ - movs r5, #1 │ │ │ │ - b.n 9e726 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ + blx 675b0 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r2, fp │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add.w r0, r6, #8 │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - mov.w ip, #0 │ │ │ │ - str.w ip, [sp, #108] @ 0x6c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - cmp r2, r0 │ │ │ │ - ble.w 9e77a │ │ │ │ + add r5, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + bge.n 9c84e │ │ │ │ + cmp r5, r3 │ │ │ │ + bge.n 9c854 │ │ │ │ + b.n 9c660 │ │ │ │ + tst r5, r0 │ │ │ │ + beq.n 9c998 │ │ │ │ + subs r5, r3, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r6, [pc, #472] @ (9cabc ) │ │ │ │ + bl 676b54 │ │ │ │ + ldr r3, [pc, #472] @ (9cac0 ) │ │ │ │ + negs r4, r4 │ │ │ │ + add r6, pc │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [pc, #464] @ (9cac4 ) │ │ │ │ + subs r5, r5, r1 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ + adds r5, #1 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov r3, r4 │ │ │ │ + mov r4, r9 │ │ │ │ + cmp r3, #0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + blt.n 9c98e │ │ │ │ + cmp r5, #1 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #0 │ │ │ │ + movle r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9c660 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + mul.w r3, r3, r5 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #404] @ (9cac8 ) │ │ │ │ + adds r3, #1 │ │ │ │ + add r0, pc │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - adds r1, r3, #1 │ │ │ │ - mla r3, r3, r2, r2 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + mla r2, r2, r5, r5 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + subs r2, r2, r5 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + adds r2, r5, r2 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ cmp r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, r3 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - bge.w 9e77a │ │ │ │ - bl 6768d8 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r0, r6, #12 │ │ │ │ - mov r2, fp │ │ │ │ - mov r6, r3 │ │ │ │ - strd r4, r4, [sp, #4] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - movs r4, #2 │ │ │ │ - str r4, [sp, #108] @ 0x6c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp r6, r0 │ │ │ │ it ge │ │ │ │ - cmpge r2, r6 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #1 │ │ │ │ - movle r3, #0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - b.n 9e77a │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - subs r4, r3, r1 │ │ │ │ - cmp r5, r4 │ │ │ │ - bgt.w 9e810 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + movge r2, r3 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - mov r3, r9 │ │ │ │ - add.w fp, sp, #136 @ 0x88 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b.n 9ea2e │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + mov r2, r9 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + blx 675b0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add r5, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + bge.n 9c908 │ │ │ │ + cmp r5, #0 │ │ │ │ + ite le │ │ │ │ + movle r3, #0 │ │ │ │ + movgt r3, #1 │ │ │ │ + b.n 9c910 │ │ │ │ + tst.w ip, r2 │ │ │ │ + beq.w 9c660 │ │ │ │ + subs r5, r3, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + negs r4, r4 │ │ │ │ + bl 676b54 │ │ │ │ + ldr r3, [pc, #284] @ (9cacc ) │ │ │ │ + ldr r6, [pc, #288] @ (9cad0 ) │ │ │ │ + subs r5, r5, r1 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [pc, #284] @ (9cad4 ) │ │ │ │ + adds r5, #1 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ + add r6, pc │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov r3, r4 │ │ │ │ + mov r4, fp │ │ │ │ + ldr.w fp, [sp, #84] @ 0x54 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 9ca54 │ │ │ │ + cmp r5, #1 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #0 │ │ │ │ + movle r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9c660 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #28] │ │ │ │ - str.w fp, [sp] │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - str.w ip, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + mul.w r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - subs r3, r4, r5 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + mul.w r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - adds r3, r5, r2 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + mla r2, fp, r5, r5 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + subs r3, r3, r5 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ subs r2, r2, r5 │ │ │ │ adds r2, #1 │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ - add.w r3, r6, r3, lsl #2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - lsls r3, r5, #2 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - adds r2, r6, r3 │ │ │ │ - add r3, r9 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add.w r3, sl, r5, lsl #3 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - blx 65f84 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + blx 675b0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r5, r3 │ │ │ │ - cmp r4, r5 │ │ │ │ - bge.n 9ea2a │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b.n 9e810 │ │ │ │ + b.n 9c9ca │ │ │ │ + cmp r5, #0 │ │ │ │ + ite le │ │ │ │ + movle r3, #0 │ │ │ │ + movgt r3, #1 │ │ │ │ + b.n 9c9d6 │ │ │ │ + mvn.w r3, #5 │ │ │ │ + movs r2, #6 │ │ │ │ + b.n 9c64e │ │ │ │ + mvn.w r3, #7 │ │ │ │ + movs r2, #8 │ │ │ │ + b.n 9c64e │ │ │ │ + mvn.w r3, #9 │ │ │ │ + movs r2, #10 │ │ │ │ + b.n 9c64e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - mov r3, r2 │ │ │ │ - b.n 9e63a │ │ │ │ - ldrb r4, [r5, #13] │ │ │ │ + negs r2, r2 │ │ │ │ + b.n 9c652 │ │ │ │ + nop │ │ │ │ + ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + cbz r2, 9cae6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bgt.n 9eaac │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bgt.n 9eba8 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + push {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 9eac4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bge.n 9ea74 │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + rev16 r6, r4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + @ instruction: 0xb84c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #1016] @ 0x3f8 │ │ │ │ + cbz r6, 9cb08 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + cbz r0, 9cade │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + uxtb r4, r1 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + sxth r6, r7 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + uxth r4, r1 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + sxth r4, r2 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cbz r0, 9cae8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + @ instruction: 0xb60e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cbz r4, 9cae4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cbz r6, 9cae6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -0009eae4 : │ │ │ │ +0009cad8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ mov ip, r3 │ │ │ │ - ldr r3, [pc, #368] @ (9ec70 ) │ │ │ │ + ldr r3, [pc, #368] @ (9cc64 ) │ │ │ │ mov r6, r1 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #364] @ (9ec74 ) │ │ │ │ + ldr r0, [pc, #364] @ (9cc68 ) │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -86452,60 +83172,60 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - blt.w 9ec56 │ │ │ │ + blt.w 9cc4a │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n 9ec22 │ │ │ │ + blt.n 9cc16 │ │ │ │ cmp r0, #1 │ │ │ │ ldr.w r4, [ip] │ │ │ │ mov r6, r0 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ cmp r4, r6 │ │ │ │ - blt.w 9ec5e │ │ │ │ + blt.w 9cc52 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ movge r3, r0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n 9ec36 │ │ │ │ + beq.n 9cc2a │ │ │ │ adds r3, r1, #1 │ │ │ │ sub.w r5, r2, #8 │ │ │ │ mov r8, r1 │ │ │ │ movs r4, #1 │ │ │ │ mov.w fp, r3, lsl #3 │ │ │ │ - ldr r3, [pc, #280] @ (9ec78 ) │ │ │ │ - vldr s18, [pc, #264] @ 9ec6c │ │ │ │ + ldr r3, [pc, #280] @ (9cc6c ) │ │ │ │ + vldr s18, [pc, #264] @ 9cc60 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ sub.w r3, r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add.w r9, r3, r1, lsl #4 │ │ │ │ - ldr r3, [pc, #264] @ (9ec7c ) │ │ │ │ + ldr r3, [pc, #264] @ (9cc70 ) │ │ │ │ add.w r9, r9, #8 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #32] │ │ │ │ - b.n 9eb9e │ │ │ │ + b.n 9cb92 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r5, fp │ │ │ │ adds r7, #8 │ │ │ │ add r9, fp │ │ │ │ add r8, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ - bgt.n 9ec36 │ │ │ │ + bgt.n 9cc2a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r6, r4, #1 │ │ │ │ cmp r6, r0 │ │ │ │ ite le │ │ │ │ @@ -86517,19 +83237,19 @@ │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ adds r0, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ - blx 5bb78 │ │ │ │ + blx 668cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ - ble.n 9eb88 │ │ │ │ + ble.n 9cb7c │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ vldr s17, [r5, #8] │ │ │ │ vldr s16, [r5, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -86552,1154 +83272,221 @@ │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 5b480 │ │ │ │ vstr s17, [r5, #8] │ │ │ │ vstr s16, [r5, #12] │ │ │ │ - b.n 9eb88 │ │ │ │ + b.n 9cb7c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #84] @ (9ec80 ) │ │ │ │ + ldr r0, [pc, #84] @ (9cc74 ) │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r2, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #76] @ (9ec84 ) │ │ │ │ - ldr r3, [pc, #52] @ (9ec70 ) │ │ │ │ + ldr r2, [pc, #76] @ (9cc78 ) │ │ │ │ + ldr r3, [pc, #52] @ (9cc64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n 9ec66 │ │ │ │ + bne.n 9cc5a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n 9ec28 │ │ │ │ + b.n 9cc1c │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n 9ec28 │ │ │ │ + b.n 9cc1c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bhi.n 9ed34 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + strh.w r0, [r0, lr, lsl #1] │ │ │ │ + push {r1, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -0009ec88 : │ │ │ │ +0009cc7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ + vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ - sub sp, #172 @ 0xac │ │ │ │ - mov fp, r0 │ │ │ │ - ldr.w r0, [pc, #1152] @ 9f124 │ │ │ │ - mov r5, r3 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ + str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr.w r0, [pc, #2732] @ 9d740 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr.w r1, [pc, #2728] @ 9d744 │ │ │ │ + sub sp, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ - ldr.w r3, [pc, #1148] @ 9f128 │ │ │ │ - ldr.w sl, [sp, #248] @ 0xf8 │ │ │ │ - ldr r4, [sp, #232] @ 0xe8 │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ + mov fp, r2 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + ldr.w sl, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #308] @ 0x134 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #212] @ 0xd4 │ │ │ │ + mov.w r1, #0 │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #284] @ 0x11c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r3, #0 │ │ │ │ - str.w r3, [sl] │ │ │ │ - ldr r3, [sp, #236] @ 0xec │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [sp, #244] @ 0xf4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w 9f1a4 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - mov r9, r1 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w 9f07e │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - blt.w 9f21a │ │ │ │ - ldr.w r0, [pc, #1072] @ 9f12c │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str r3, [r0, #0] │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ + ldr r6, [sp, #300] @ 0x12c │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #292] @ 0x124 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ cmp r3, r2 │ │ │ │ + str r6, [sp, #76] @ 0x4c │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ + ldr r1, [sp, #304] @ 0x130 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vcmp.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it pl │ │ │ │ - vsqrtpl.f32 s18, s0 │ │ │ │ - bmi.w 9f242 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - subs r0, r4, #4 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - lsls r1, r2, #3 │ │ │ │ + movge r1, r2 │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - sub.w r2, r8, r1 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ble.w 9f222 │ │ │ │ - ldr r2, [pc, #1004] @ (9f130 ) │ │ │ │ - movs r5, #1 │ │ │ │ - str.w r9, [sp, #36] @ 0x24 │ │ │ │ - mov r6, r0 │ │ │ │ - add r2, pc │ │ │ │ - mov r9, r8 │ │ │ │ - str.w r8, [sp, #40] @ 0x28 │ │ │ │ - sub.w r7, r1, #8 │ │ │ │ - str.w sl, [sp, #44] @ 0x2c │ │ │ │ - mov r4, r5 │ │ │ │ - mov r8, r0 │ │ │ │ - mov sl, r2 │ │ │ │ - b.n 9ed9c │ │ │ │ - cmp r4, r5 │ │ │ │ - it eq │ │ │ │ - streq r4, [r6, #0] │ │ │ │ - beq.n 9ed92 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov r0, fp │ │ │ │ - str.w sl, [sp] │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - mov r2, sl │ │ │ │ - blx 58120 │ │ │ │ - ldr.w r3, [r8, r5, lsl #2] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str.w r4, [r8, r5, lsl #2] │ │ │ │ - adds r4, #1 │ │ │ │ - adds r5, #1 │ │ │ │ - add r9, r7 │ │ │ │ - cmp r4, r3 │ │ │ │ - bgt.n 9edae │ │ │ │ - ldr.w r0, [r6, #4]! │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 9ed62 │ │ │ │ - str r4, [r6, #0] │ │ │ │ - adds r4, #1 │ │ │ │ - add r9, r7 │ │ │ │ - cmp r4, r3 │ │ │ │ - ble.n 9ed9c │ │ │ │ - subs r6, r5, #1 │ │ │ │ - ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ - ldrd r9, r8, [sp, #36] @ 0x24 │ │ │ │ - cmp r6, #0 │ │ │ │ - bgt.w 9f1ac │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - ble.w 9f094 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, r5 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - sub.w r0, r2, #4 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - blt.n 9ee40 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add.w sl, r5, #1073741824 @ 0x40000000 │ │ │ │ - add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ - mov r4, r5 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ - add.w sl, r2, sl, lsl #2 │ │ │ │ - mla r1, r3, r5, r5 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r5, r0 │ │ │ │ - add.w r8, r3, r1, lsl #3 │ │ │ │ - ldr r3, [pc, #828] @ (9f134 ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r3 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - add r6, fp │ │ │ │ - subs r2, r2, r7 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - blx 5e904 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - adds r2, r3, r4 │ │ │ │ - adds r4, #1 │ │ │ │ - vstmia sl!, {s0} │ │ │ │ - cmp r0, r4 │ │ │ │ - add.w r2, r5, r2, lsl #2 │ │ │ │ - vstr s0, [r2] │ │ │ │ - bge.n 9ee0a │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - cmp r5, r2 │ │ │ │ - bgt.w 9f094 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add.w r8, r5, #1 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - mov r4, r6 │ │ │ │ - vldr s17, [pc, #712] @ 9f120 │ │ │ │ - add.w r2, r2, r5, lsl #2 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - subs r2, #16 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - mul.w ip, r5, r2 │ │ │ │ - mla r2, r5, r2, r2 │ │ │ │ - str.w ip, [sp, #48] @ 0x30 │ │ │ │ - add.w sl, ip, r5 │ │ │ │ - add.w lr, r2, r5 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - add.w sl, r1, sl, lsl #3 │ │ │ │ - str.w lr, [sp, #56] @ 0x38 │ │ │ │ - str.w sl, [sp, #88] @ 0x58 │ │ │ │ - mla r2, r5, r2, r2 │ │ │ │ - adds r2, r1, r2 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r2, ip, #1 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - mla r2, r5, r2, r2 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #660] @ (9f138 ) │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - add.w r2, r1, lr, lsl #3 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - add r2, sp, #156 @ 0x9c │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r8, r5 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - sub.w r3, r3, r8 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - subs r1, r6, #4 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - blx 602a0 │ │ │ │ - add r4, r0 │ │ │ │ - cmp r4, r8 │ │ │ │ - beq.n 9ef22 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r0, fp │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mul.w r1, r4, r3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - blx 58120 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r3, [r1, r4, lsl #2] │ │ │ │ - ldr.w r2, [r1, r8, lsl #2] │ │ │ │ - str.w r2, [r1, r4, lsl #2] │ │ │ │ - str.w r3, [r1, r8, lsl #2] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [r6, #-4] │ │ │ │ - add.w r3, r1, r4, lsl #2 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add r4, r3 │ │ │ │ - add r3, r8 │ │ │ │ - add.w r3, r1, r3, lsl #2 │ │ │ │ - add.w r4, r1, r4, lsl #2 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr.w r2, [sl, #4] │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str r2, [sp, #156] @ 0x9c │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - cmp r3, r5 │ │ │ │ - ite le │ │ │ │ - addle r2, r2, r3 │ │ │ │ - addgt r2, r2, r5 │ │ │ │ - sub.w r3, r3, r8 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r4, [pc, #500] @ (9f13c ) │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - add r4, pc │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - add.w r6, r3, r5, lsl #3 │ │ │ │ - mov r3, r4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r5, [sp, #140] @ 0x8c │ │ │ │ - str r5, [sp, #92] @ 0x5c │ │ │ │ - blx 668cc │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - str.w r3, [sl] │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - cmp r2, r8 │ │ │ │ - str.w r3, [sl, #4] │ │ │ │ - bgt.w 9f14c │ │ │ │ - cmp r5, r2 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - bgt.n 9f02e │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r4, r5 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - str.w sl, [sp, #96] @ 0x60 │ │ │ │ - mov sl, r9 │ │ │ │ - subs r6, r3, r1 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r5, [sp, #100] @ 0x64 │ │ │ │ - mov r5, r8 │ │ │ │ - lsls r3, r6, #3 │ │ │ │ - mov r9, r1 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - mov r8, r3 │ │ │ │ - b.n 9efaa │ │ │ │ - adds r4, #1 │ │ │ │ - add r9, r7 │ │ │ │ - cmp r4, r2 │ │ │ │ - bgt.n 9f028 │ │ │ │ - vldmia r6!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n 9efa2 │ │ │ │ - add.w r0, r8, r9 │ │ │ │ - blx 65ce8 │ │ │ │ - vldr s13, [r6, #-4] │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vcvt.f64.f32 d10, s13 │ │ │ │ - add r2, r4 │ │ │ │ - add.w r2, r3, r2, lsl #2 │ │ │ │ - vdiv.f64 d7, d0, d10 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vadd.f32 s0, s14, s16 │ │ │ │ - vsub.f32 s14, s16, s14 │ │ │ │ - vmul.f32 s0, s0, s14 │ │ │ │ - vldr s14, [r2] │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vmul.f32 s15, s15, s15 │ │ │ │ - bls.n 9f0b6 │ │ │ │ - vmul.f32 s15, s15, s0 │ │ │ │ - vcmpe.f32 s15, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n 9f0fe │ │ │ │ + str r1, [sp, #188] @ 0xbc │ │ │ │ + blt.n 9cd74 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n 9cd66 │ │ │ │ ldr.w r0, [fp] │ │ │ │ - subs r0, r0, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - bgt.n 9f0d8 │ │ │ │ - vstr s17, [r6, #-4] │ │ │ │ - adds r4, #1 │ │ │ │ - vstr s17, [r2] │ │ │ │ - add r9, r7 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - cmp r4, r2 │ │ │ │ - ble.n 9efaa │ │ │ │ - mov r9, sl │ │ │ │ - ldrd sl, r5, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add r2, r3 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add sl, r3 │ │ │ │ - add r2, r1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add r2, r3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - add r3, r7 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cmp r5, r3 │ │ │ │ - bgt.n 9f094 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - adds r5, #1 │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - subs r4, r3, #1 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - b.n 9eebc │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #184] @ (9f140 ) │ │ │ │ - add r1, sp, #132 @ 0x84 │ │ │ │ - str.w r2, [sl] │ │ │ │ + blt.w 9cf4a │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + it lt │ │ │ │ + movlt r6, #1 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, r6 │ │ │ │ + blt.n 9cd7e │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, r3 │ │ │ │ + cmp r0, r2 │ │ │ │ + bge.n 9cd86 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #2580] @ 9d748 │ │ │ │ + add r1, sp, #164 @ 0xa4 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #172] @ (9f144 ) │ │ │ │ - ldr r3, [pc, #144] @ (9f128 ) │ │ │ │ + ldr.w r2, [pc, #2568] @ 9d74c │ │ │ │ + ldr.w r3, [pc, #2556] @ 9d744 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w 9f23e │ │ │ │ + bne.w 9e1dc │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #172 @ 0xac │ │ │ │ - vpop {d8-d10} │ │ │ │ + add sp, #220 @ 0xdc │ │ │ │ + vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - vmul.f32 s15, s15, s17 │ │ │ │ - vcmpe.f32 s18, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n 9f00c │ │ │ │ - vldr d7, [pc, #80] @ 9f118 │ │ │ │ - vmul.f64 d7, d10, d7 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r6, #-4] │ │ │ │ - b.n 9efa2 │ │ │ │ - ldr r2, [pc, #108] @ (9f148 ) │ │ │ │ - mov r1, r9 │ │ │ │ - str r0, [sp, #140] @ 0x8c │ │ │ │ - add r0, sp, #140 @ 0x8c │ │ │ │ - add r2, pc │ │ │ │ - blx 5e904 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add r2, r4 │ │ │ │ - vstr s0, [r6, #-4] │ │ │ │ - add.w r2, r3, r2, lsl #2 │ │ │ │ - vstr s0, [r2] │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - b.n 9efa2 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w 9f24c │ │ │ │ - vsqrt.f64 d7, d0 │ │ │ │ - b.n 9f0c8 │ │ │ │ - nop.w │ │ │ │ - ... │ │ │ │ - strb r0, [r5, #17] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bvs.n 9f228 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bpl.n 9f0d0 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bpl.n 9f17c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bmi.n 9f22c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r5, #10] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bcs.n 9f114 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, sp, #148 @ 0x94 │ │ │ │ - vstr s17, [sl, #4] │ │ │ │ - sub.w r3, r3, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str.w r3, [sl] │ │ │ │ - sub.w r2, r2, r8 │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r2, sp, #140 @ 0x8c │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #216] @ (9f258 ) │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - strd r4, r6, [sp] │ │ │ │ - blx 5b480 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - str.w r3, [sl] │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - str.w r3, [sl, #4] │ │ │ │ - b.n 9ef7a │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9f084 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - add r4, sp, #144 @ 0x90 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r4 │ │ │ │ - str.w sl, [sp, #8] │ │ │ │ - mov r0, fp │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, r6 │ │ │ │ - it ge │ │ │ │ - movge r3, r6 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - blx 5bdcc │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.w 9edbe │ │ │ │ - subs r2, r2, r3 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - mla r3, r3, r2, r2 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - strd r1, r0, [sp, #8] │ │ │ │ - adds r3, #1 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r0, [pc, #96] @ (9f25c ) │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #92] @ (9f260 ) │ │ │ │ - mov r2, fp │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r0, pc │ │ │ │ - add r1, pc │ │ │ │ - add r3, sp, #132 @ 0x84 │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - strd r4, r8, [sp] │ │ │ │ - blx 60dcc │ │ │ │ - b.n 9edbe │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 9f084 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w 9f094 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - movs r5, #1 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - movs r6, #0 │ │ │ │ - subs r2, #4 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - sub.w r7, r2, #8 │ │ │ │ - b.n 9ee4a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - b.n 9ed1e │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d7, d0 │ │ │ │ - b.n 9f0c8 │ │ │ │ - nop │ │ │ │ - ldrh r6, [r6, #52] @ 0x34 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r1, #44] @ 0x2c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -0009f264 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - mov r9, r1 │ │ │ │ - ldr r1, [pc, #844] @ (9f5c4 ) │ │ │ │ - mov fp, r3 │ │ │ │ - ldr r3, [pc, #844] @ (9f5c8 ) │ │ │ │ - add r1, pc │ │ │ │ - sub sp, #124 @ 0x7c │ │ │ │ - mov r4, r0 │ │ │ │ - ldr.w r8, [pc, #840] @ 9f5cc │ │ │ │ - mov sl, r2 │ │ │ │ - ldr r2, [pc, #836] @ (9f5d0 ) │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ + mvn.w r3, #1 │ │ │ │ + str r3, [r0, #0] │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 9cd32 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + str r3, [r0, #0] │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + b.n 9cd6e │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 9cd2e │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w 9e01a │ │ │ │ + ldr.w r8, [pc, #2496] @ 9d750 │ │ │ │ + ldr.w r2, [pc, #2496] @ 9d754 │ │ │ │ add r8, pc │ │ │ │ - ldr r0, [sp, #172] @ 0xac │ │ │ │ + ldr.w r1, [pc, #2496] @ 9d758 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + add.w r3, r8, #4 │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str.w r9, [sp] │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - add.w r7, r8, #4 │ │ │ │ - ldr r1, [pc, #812] @ (9f5d4 ) │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ add r1, pc │ │ │ │ - ldrd r5, r6, [sp, #164] @ 0xa4 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - movs r3, #0 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - str r3, [r0, #0] │ │ │ │ - mov r3, r4 │ │ │ │ + mov r6, r3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - str r6, [sp, #84] @ 0x54 │ │ │ │ + mov r3, r5 │ │ │ │ + strd r4, fp, [sp] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - mul.w r3, r0, r1 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - vmov s15, r3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - cmp r3, #0 │ │ │ │ - vstr s15, [r5] │ │ │ │ - blt.n 9f3d0 │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n 9f39c │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - mov ip, r3 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r0, ip │ │ │ │ - blt.n 9f3d8 │ │ │ │ - cmp r1, #1 │ │ │ │ - mov lr, r1 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r0, r1 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ it lt │ │ │ │ - movlt r1, #1 │ │ │ │ + movlt r3, r1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ittt lt │ │ │ │ + movlt r3, #1 │ │ │ │ + addlt r6, sp, #204 @ 0xcc │ │ │ │ + strlt r3, [sp, #96] @ 0x60 │ │ │ │ + bge.w 9dd34 │ │ │ │ cmp r2, r1 │ │ │ │ - blt.w 9f59c │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w 9f5ba │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - it ge │ │ │ │ - movge r0, r3 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n 9f3e0 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - mov r6, r0 │ │ │ │ - subs r1, #8 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - adds r0, r1, #1 │ │ │ │ - sub.w r1, sl, r0, lsl #3 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - cmp r1, #1 │ │ │ │ - mov r0, r1 │ │ │ │ - ite le │ │ │ │ - movle r0, #0 │ │ │ │ - movgt r0, #1 │ │ │ │ - cmp r1, r6 │ │ │ │ - it ge │ │ │ │ - movge r0, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n 9f3e8 │ │ │ │ - movs r6, #1 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - subs r0, r3, r6 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - adds r0, #1 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - mla r2, r6, r2, r6 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - sub.w r1, lr, r6 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r6, r3, r6, lsl #3 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - mov r3, fp │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ - blx 5bdcc │ │ │ │ - vldr s15, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r5] │ │ │ │ - b.n 9f3b2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #560] @ (9f5d8 ) │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #552] @ (9f5dc ) │ │ │ │ - ldr r3, [pc, #528] @ (9f5c8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w 9f5be │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #124 @ 0x7c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n 9f3a2 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n 9f3a2 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - b.n 9f3b2 │ │ │ │ - mov r3, r4 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - add.w r0, r8, #8 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ - str.w r9, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov sl, r0 │ │ │ │ - cmp r3, r0 │ │ │ │ - ble.w 9f594 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - str.w lr, [sp, #112] @ 0x70 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mul.w r3, r3, lr │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.w 9f55a │ │ │ │ - ldr r1, [pc, #432] @ (9f5e0 ) │ │ │ │ - movs r6, #1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [pc, #424] @ (9f5e4 ) │ │ │ │ - sub.w r2, r3, sl │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov sl, r4 │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [pc, #416] @ (9f5e8 ) │ │ │ │ - str.w fp, [sp, #68] @ 0x44 │ │ │ │ - mov fp, r9 │ │ │ │ - add r1, pc │ │ │ │ - mov r9, r5 │ │ │ │ - strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - b.n 9f4b8 │ │ │ │ - cmp r6, r2 │ │ │ │ - bgt.n 9f4c0 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - add r4, sp, #96 @ 0x60 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - mla r7, r3, r6, r6 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - subs r3, r3, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r2, r7 │ │ │ │ - add.w r8, r3, r6, lsl #3 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str.w r8, [sp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - blx 5bdcc │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - add r3, r6 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n 9f4da │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - add r6, r3 │ │ │ │ - cmp r3, #0 │ │ │ │ - bge.n 9f45a │ │ │ │ - cmp r6, r2 │ │ │ │ - bge.n 9f45e │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r9, fp │ │ │ │ - ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ - cmp r6, r3 │ │ │ │ - bgt.w 9f38a │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - b.n 9f358 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r2, r4 │ │ │ │ - strd r8, r9, [sp, #8] │ │ │ │ - add.w r8, sp, #112 @ 0x70 │ │ │ │ - strd r7, r3, [sp] │ │ │ │ - ldrd r1, r0, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - subs r3, r3, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - mov r3, r5 │ │ │ │ - blx 607c8 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - ldr r4, [sp, #68] @ 0x44 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - strd r4, r9, [sp, #16] │ │ │ │ - strd r5, r7, [sp, #8] │ │ │ │ - str.w r8, [sp, #40] @ 0x28 │ │ │ │ - str.w r8, [sp, #24] │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - ldr r0, [pc, #200] @ (9f5ec ) │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - adds r3, r2, r6 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - mla r3, r4, r3, r6 │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - add.w r3, r4, r3, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - subs r3, r3, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ - blx 675b0 │ │ │ │ - b.n 9f4b2 │ │ │ │ - mov r1, lr │ │ │ │ - bl 6768d8 │ │ │ │ - mov r3, r0 │ │ │ │ - ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ - mov r6, r3 │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - add.w r0, r8, #12 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - mov r3, r4 │ │ │ │ - str.w r9, [sp] │ │ │ │ - movs r7, #2 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - cmp r6, r0 │ │ │ │ - it ge │ │ │ │ - cmpge r2, r6 │ │ │ │ - bgt.w 9f42e │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - b.n 9f356 │ │ │ │ - adds r2, #1 │ │ │ │ - beq.n 9f5ac │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n 9f3a6 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w 9f3b2 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 9f3a6 │ │ │ │ - negs r3, r2 │ │ │ │ - b.n 9f3a6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bne.n 9f648 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r4, [r7, #56] @ 0x38 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r7, #34] @ 0x22 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r2, #34] @ 0x22 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -0009f5f0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr.w r0, [pc, #2732] @ a00b4 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #2728] @ a00b8 │ │ │ │ - sub sp, #220 @ 0xdc │ │ │ │ - add r0, pc │ │ │ │ - mov fp, r2 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - ldr.w sl, [sp, #280] @ 0x118 │ │ │ │ - ldr r0, [sp, #308] @ 0x134 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #212] @ 0xd4 │ │ │ │ - mov.w r1, #0 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #284] @ 0x11c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - str r3, [r0, #0] │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ - ldr r6, [sp, #300] @ 0x12c │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #292] @ 0x124 │ │ │ │ - ldr r1, [sp, #272] @ 0x110 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ - ldr r1, [sp, #304] @ 0x130 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - mov r1, r3 │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - it ge │ │ │ │ - movge r1, r2 │ │ │ │ - str r6, [sp, #84] @ 0x54 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r1, [sp, #188] @ 0xbc │ │ │ │ - blt.n 9f6e8 │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n 9f6da │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.w 9f8be │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - it lt │ │ │ │ - movlt r6, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r0, r6 │ │ │ │ - blt.n 9f6f2 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, r3 │ │ │ │ - cmp r0, r2 │ │ │ │ - bge.n 9f6fa │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2580] @ a00bc │ │ │ │ - add r1, sp, #164 @ 0xa4 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #2568] @ a00c0 │ │ │ │ - ldr.w r3, [pc, #2556] @ a00b8 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a0b50 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #220 @ 0xdc │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - str r3, [r0, #0] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n 9f6a6 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - str r3, [r0, #0] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - b.n 9f6e2 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n 9f6a2 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w a098e │ │ │ │ - ldr.w r8, [pc, #2496] @ a00c4 │ │ │ │ - ldr.w r2, [pc, #2496] @ a00c8 │ │ │ │ - add r8, pc │ │ │ │ - ldr.w r1, [pc, #2496] @ a00cc │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - add.w r3, r8, #4 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - mov r6, r3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - strd r4, fp, [sp] │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r0, r1 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - it lt │ │ │ │ - movlt r3, r1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ittt lt │ │ │ │ - movlt r3, #1 │ │ │ │ - addlt r6, sp, #204 @ 0xcc │ │ │ │ - strlt r3, [sp, #96] @ 0x60 │ │ │ │ - bge.w a06a8 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge.w 9f8c6 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - ite ge │ │ │ │ - addge.w r8, r3, r1 │ │ │ │ - addlt.w r8, r3, r0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.w a0412 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr.w r3, [pc, #2400] @ a00d0 │ │ │ │ - strd r6, r6, [sp] │ │ │ │ - add r3, pc │ │ │ │ - adds r2, r3, #4 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldrd r3, r9, [sp, #56] @ 0x38 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r2, r9 │ │ │ │ - blx 64528 │ │ │ │ + bge.w 9cf52 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + ite ge │ │ │ │ + addge.w r8, r3, r1 │ │ │ │ + addlt.w r8, r3, r0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.w 9da9e │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr.w r3, [pc, #2400] @ 9d75c │ │ │ │ + strd r6, r6, [sp] │ │ │ │ + add r3, pc │ │ │ │ + adds r2, r3, #4 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldrd r3, r9, [sp, #56] @ 0x38 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r2, r9 │ │ │ │ + blx 64528 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -87713,17 +83500,17 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ vcvt.s32.f32 s18, s18 │ │ │ │ strd r6, r0, [sp, #28] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #2324] @ a00d4 │ │ │ │ - ldr.w r1, [pc, #2324] @ a00d8 │ │ │ │ - ldr.w r0, [pc, #2324] @ a00dc │ │ │ │ + ldr.w r2, [pc, #2324] @ 9d760 │ │ │ │ + ldr.w r1, [pc, #2324] @ 9d764 │ │ │ │ + ldr.w r0, [pc, #2324] @ 9d768 │ │ │ │ add r2, pc │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ @@ -87734,15 +83521,15 @@ │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ blx 59c80 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, r0, [sp, #12] │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ - ldr.w r0, [pc, #2268] @ a00e0 │ │ │ │ + ldr.w r0, [pc, #2268] @ 9d76c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -87791,39 +83578,39 @@ │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ cmp r1, #1 │ │ │ │ - ble.w a05c2 │ │ │ │ + ble.w 9dc4e │ │ │ │ add ip, r3 │ │ │ │ mla ip, r1, r3, ip │ │ │ │ cmp r2, ip │ │ │ │ it lt │ │ │ │ movlt r2, ip │ │ │ │ vmov r1, s15 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ cmp r2, r1 │ │ │ │ it lt │ │ │ │ movlt r2, r1 │ │ │ │ mov ip, r2 │ │ │ │ - b.n 9f9b8 │ │ │ │ + b.n 9d044 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n 9f6a2 │ │ │ │ + b.n 9cd2e │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w r9, sp, #176 @ 0xb0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ ldrd r3, r7, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ - ldr.w r8, [pc, #2060] @ a00e4 │ │ │ │ + ldr.w r8, [pc, #2060] @ 9d770 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r8, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r8, r8, #4 │ │ │ │ mov r2, r7 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ @@ -87833,32 +83620,32 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, r0, [sp, #16] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ vldr s15, [sp, #204] @ 0xcc │ │ │ │ strd r8, r1, [sp, #32] │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr.w r2, [pc, #2008] @ a00e8 │ │ │ │ + ldr.w r2, [pc, #2008] @ 9d774 │ │ │ │ vcvt.s32.f32 s16, s15 │ │ │ │ - ldr.w r1, [pc, #2004] @ a00ec │ │ │ │ - ldr.w r0, [pc, #2004] @ a00f0 │ │ │ │ + ldr.w r1, [pc, #2004] @ 9d778 │ │ │ │ + ldr.w r0, [pc, #2004] @ 9d77c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd sl, r6, [sp, #24] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 59c80 │ │ │ │ vldr s15, [sp, #204] @ 0xcc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ - ldr.w r0, [pc, #1968] @ a00f4 │ │ │ │ + ldr.w r0, [pc, #1968] @ 9d780 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -87893,54 +83680,54 @@ │ │ │ │ addlt r8, r2 │ │ │ │ cmp ip, r3 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ it lt │ │ │ │ movlt ip, r3 │ │ │ │ mov r3, r2 │ │ │ │ cmp r1, r2 │ │ │ │ - bgt.w 9f750 │ │ │ │ + bgt.w 9cddc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp ip, r8 │ │ │ │ it lt │ │ │ │ movlt ip, r8 │ │ │ │ vmov s16, ip │ │ │ │ ldr r1, [r2, #0] │ │ │ │ vcvt.f32.s32 s15, s16 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ cmp r8, r1 │ │ │ │ str r2, [r0, #4] │ │ │ │ vstr s15, [r0] │ │ │ │ - ble.n 9f9ec │ │ │ │ + ble.n 9d078 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adds r3, #1 │ │ │ │ - beq.w a0368 │ │ │ │ + beq.w 9d9f4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n 9f6a6 │ │ │ │ + b.n 9cd32 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w 9f6e2 │ │ │ │ + bne.w 9cd6e │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ adds r2, #1 │ │ │ │ - beq.w 9f6b4 │ │ │ │ + beq.w 9cd40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9fd44 │ │ │ │ + beq.w 9d3d0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9fd44 │ │ │ │ - ldr.w r0, [pc, #1768] @ a00f8 │ │ │ │ + beq.w 9d3d0 │ │ │ │ + ldr.w r0, [pc, #1768] @ 9d784 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s19, s0 │ │ │ │ - ldr.w r0, [pc, #1756] @ a00fc │ │ │ │ + ldr.w r0, [pc, #1756] @ 9d788 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s15, s0, s19 │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -87949,57 +83736,57 @@ │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vstr s15, [sp, #200] @ 0xc8 │ │ │ │ vstr s14, [sp, #192] @ 0xc0 │ │ │ │ blx 639fc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1708] @ a0100 │ │ │ │ + ldr.w r0, [pc, #1708] @ 9d78c │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #180] @ 0xb4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w a0376 │ │ │ │ + ble.w 9da02 │ │ │ │ vldr s15, [sp, #200] @ 0xc8 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a064a │ │ │ │ + bmi.w 9dcd6 │ │ │ │ vldr s15, [sp, #192] @ 0xc0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a03e2 │ │ │ │ + bgt.w 9da6e │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r0, [pc, #1640] @ a0104 │ │ │ │ + ldr.w r0, [pc, #1640] @ 9d790 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ strd sl, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmov.f32 s15, s0 │ │ │ │ vstr s0, [sp, #184] @ 0xb8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9fad0 │ │ │ │ + ble.n 9d15c │ │ │ │ vldr s14, [sp, #200] @ 0xc8 │ │ │ │ vcmpe.f32 s0, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a067a │ │ │ │ + bmi.w 9dd06 │ │ │ │ vldr s14, [sp, #192] @ 0xc0 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a061c │ │ │ │ + bgt.w 9dca8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ sub.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ @@ -88008,18 +83795,18 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub.w r2, r2, #8 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ sub.w r2, r2, #4 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ - blt.w 9fd72 │ │ │ │ + blt.w 9d3fe │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r6, r2 │ │ │ │ - bge.w a0764 │ │ │ │ + bge.w 9ddf0 │ │ │ │ add r2, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -88055,22 +83842,22 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #20] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd r4, r9, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ - ldr.w r1, [pc, #1420] @ a0108 │ │ │ │ + ldr.w r1, [pc, #1420] @ 9d794 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ - ldr.w r0, [pc, #1416] @ a010c │ │ │ │ + ldr.w r0, [pc, #1416] @ 9d798 │ │ │ │ add r1, pc │ │ │ │ subs r2, r2, r5 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #1408] @ a0110 │ │ │ │ + ldr.w r2, [pc, #1408] @ 9d79c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ mov r2, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -88078,15 +83865,15 @@ │ │ │ │ strd r8, r1, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #20] │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r9, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r0, [pc, #1372] @ a0114 │ │ │ │ + ldr.w r0, [pc, #1372] @ 9d7a0 │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, r4 │ │ │ │ blx 65834 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -88099,95 +83886,95 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [sp, #32] │ │ │ │ strd fp, r6, [sp] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #1324] @ a0118 │ │ │ │ + ldr.w r0, [pc, #1324] @ 9d7a4 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1316] @ a011c │ │ │ │ + ldr.w r3, [pc, #1316] @ 9d7a8 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r3, [pc, #1304] @ a0120 │ │ │ │ + ldr.w r3, [pc, #1304] @ 9d7ac │ │ │ │ add r3, pc │ │ │ │ blx 61064 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9fd34 │ │ │ │ + bne.w 9d3c0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vldr s14, [r6] │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s18, s15, s14 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a05ac │ │ │ │ + bmi.w 9dc38 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n 9fc92 │ │ │ │ - ldr.w r8, [pc, #1236] @ a0124 │ │ │ │ + ble.n 9d31e │ │ │ │ + ldr.w r8, [pc, #1236] @ 9d7b0 │ │ │ │ movs r6, #1 │ │ │ │ - ldr.w r9, [pc, #1232] @ a0128 │ │ │ │ + ldr.w r9, [pc, #1232] @ 9d7b4 │ │ │ │ add r8, pc │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add.w r8, r8, #4 │ │ │ │ add r9, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #4 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n 9fd4c │ │ │ │ + ble.n 9d3d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, fp │ │ │ │ adds r6, #1 │ │ │ │ blx 5cf1c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ adds r7, #8 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r6, r3 │ │ │ │ - ble.n 9fc64 │ │ │ │ + ble.n 9d2f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr.w r5, [fp] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ mul.w r3, r5, r3 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a04e8 │ │ │ │ + blt.w 9db74 │ │ │ │ cmp r5, #1 │ │ │ │ - bgt.w a09a0 │ │ │ │ + bgt.w 9e02c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r2, [pc, #1140] @ a012c │ │ │ │ + ldr.w r2, [pc, #1140] @ 9d7b8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #1136] @ a0130 │ │ │ │ + ldr.w r3, [pc, #1136] @ 9d7bc │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1136] @ a0134 │ │ │ │ + ldr.w r0, [pc, #1136] @ 9d7c0 │ │ │ │ adds r2, #4 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add.w r5, r3, #8 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r3, #12 │ │ │ │ @@ -88202,81 +83989,81 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w a0836 │ │ │ │ + beq.w 9dec2 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w a093e │ │ │ │ + beq.w 9dfca │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w a0810 │ │ │ │ + beq.w 9de9c │ │ │ │ cmp r3, #2 │ │ │ │ - bne.n 9fd34 │ │ │ │ + bne.n 9d3c0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ strd fp, r2, [sp, #8] │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr.w r2, [pc, #1052] @ a0138 │ │ │ │ - ldr.w r0, [pc, #1052] @ a013c │ │ │ │ + ldr.w r2, [pc, #1052] @ 9d7c4 │ │ │ │ + ldr.w r0, [pc, #1052] @ 9d7c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r1, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n 9f6b4 │ │ │ │ + b.n 9cd40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n 9f6b4 │ │ │ │ - ldr r0, [pc, #1008] @ (a0140 ) │ │ │ │ + b.n 9cd40 │ │ │ │ + ldr r0, [pc, #1008] @ (9d7cc ) │ │ │ │ mov r3, r8 │ │ │ │ strd r7, sl, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ add.w r1, r9, #8 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r6, #1 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.w 9fc64 │ │ │ │ - b.n 9fc92 │ │ │ │ + bge.w 9d2f0 │ │ │ │ + b.n 9d31e │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r7, r1, r0 │ │ │ │ str r7, [sp, #164] @ 0xa4 │ │ │ │ cmp r2, r6 │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.w a0180 │ │ │ │ + blt.w 9d80c │ │ │ │ adds r1, r0, r6 │ │ │ │ cmp ip, r7 │ │ │ │ mov r2, ip │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ mla r0, r6, r6, r1 │ │ │ │ add r0, r2 │ │ │ │ cmp r0, r3 │ │ │ │ - bgt.w a0180 │ │ │ │ + bgt.w 9d80c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #168 @ 0xa8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr.w r9, [sp, #60] @ 0x3c │ │ │ │ @@ -88297,15 +84084,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #856] @ (a0144 ) │ │ │ │ + ldr r0, [pc, #856] @ (9d7d0 ) │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -88318,17 +84105,17 @@ │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ add.w ip, sp, #164 @ 0xa4 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r0, [pc, #812] @ (a0148 ) │ │ │ │ + ldr r0, [pc, #812] @ (9d7d4 ) │ │ │ │ add r3, r2 │ │ │ │ - ldr r2, [pc, #812] @ (a014c ) │ │ │ │ + ldr r2, [pc, #812] @ (9d7d8 ) │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #104] @ 0x68 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -88384,17 +84171,17 @@ │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ strd r5, r0, [sp, #4] │ │ │ │ strd r8, r7, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - ldr r0, [pc, #656] @ (a0150 ) │ │ │ │ + ldr r0, [pc, #656] @ (9d7dc ) │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r2, [pc, #656] @ (a0154 ) │ │ │ │ + ldr r2, [pc, #656] @ (9d7e0 ) │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 59c80 │ │ │ │ @@ -88405,15 +84192,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - ldr r0, [pc, #616] @ (a0158 ) │ │ │ │ + ldr r0, [pc, #616] @ (9d7e4 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ @@ -88440,90 +84227,90 @@ │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ blx 61064 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9fd34 │ │ │ │ + bne.w 9d3c0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vldr s14, [r6] │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s18, s15, s14 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n 9ff7c │ │ │ │ + bpl.n 9d608 │ │ │ │ vmul.f32 s18, s14, s19 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ cmp r1, r3 │ │ │ │ - ble.n 9ffd4 │ │ │ │ - ldr r3, [pc, #464] @ (a015c ) │ │ │ │ + ble.n 9d660 │ │ │ │ + ldr r3, [pc, #464] @ (9d7e8 ) │ │ │ │ movs r6, #1 │ │ │ │ - ldr.w r9, [pc, #464] @ a0160 │ │ │ │ + ldr.w r9, [pc, #464] @ 9d7ec │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add r9, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r8 │ │ │ │ add.w r8, r8, #4 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w a05f6 │ │ │ │ + ble.w 9dc82 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, fp │ │ │ │ adds r6, #1 │ │ │ │ blx 5cf1c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ adds r7, #8 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r6, r3 │ │ │ │ - ble.n 9ffa0 │ │ │ │ + ble.n 9d62c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ ldr.w r6, [fp] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ mla r2, r2, r1, r3 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ add.w r8, r7, r2, lsl #3 │ │ │ │ mla r3, r3, r6, r2 │ │ │ │ subs r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a09f4 │ │ │ │ + blt.w 9e080 │ │ │ │ cmp r6, #1 │ │ │ │ - bgt.w a0b00 │ │ │ │ + bgt.w 9e18c │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r2, [pc, #344] @ (a0164 ) │ │ │ │ - ldr r3, [pc, #344] @ (a0168 ) │ │ │ │ - ldr r0, [pc, #348] @ (a016c ) │ │ │ │ + ldr r2, [pc, #344] @ (9d7f0 ) │ │ │ │ + ldr r3, [pc, #344] @ (9d7f4 ) │ │ │ │ + ldr r0, [pc, #348] @ (9d7f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add r3, pc │ │ │ │ add.w r6, r3, #8 │ │ │ │ adds r2, #4 │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -88539,158 +84326,156 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5d9c8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ - ldr r3, [pc, #292] @ (a0170 ) │ │ │ │ + ldr r3, [pc, #292] @ (9d7fc ) │ │ │ │ adds r2, r1, #1 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ add r2, r0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r2, r0, r2, lsl #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r0, [pc, #276] @ (a0174 ) │ │ │ │ + ldr r0, [pc, #276] @ (9d800 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ subs r2, r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ mov r2, fp │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #28] │ │ │ │ - ldr r1, [pc, #248] @ (a0178 ) │ │ │ │ + ldr r1, [pc, #248] @ (9d804 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r0, [pc, #228] @ (a017c ) │ │ │ │ + ldr r0, [pc, #228] @ (9d808 ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ subs r2, r2, r3 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, fp │ │ │ │ blx 5fcf8 │ │ │ │ - b.n 9fcf4 │ │ │ │ + b.n 9d380 │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #44] @ 0x2c │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #18] │ │ │ │ + cbz r6, 9d7ae │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldmia r4, {r4, r6, r7} │ │ │ │ + str r3, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + @ instruction: 0xf5e8005e │ │ │ │ + add r4, sp, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + cbz r6, 9d7a4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r6, [r1, #26] │ │ │ │ + sbcs.w r0, sl, #14548992 @ 0xde0000 │ │ │ │ + add r4, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r4, [r7, #14] │ │ │ │ + ands.w r0, r4, #14548992 @ 0xde0000 │ │ │ │ + add r3, sp, #352 @ 0x160 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, #2] │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + add r2, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r7, #2] │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r3, #44] @ 0x2c │ │ │ │ + add r6, sp, #920 @ 0x398 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + add r6, sp, #616 @ 0x268 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + add r7, pc, #224 @ (adr r7, 9d878 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + add r0, sp, #904 @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ + strh r2, [r4, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ + @ instruction: 0xf0f4005e │ │ │ │ + cmp r2, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - vshr.u32 q8, q7, #20 │ │ │ │ - stmia r7!, {r4} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r0, #25] │ │ │ │ + eor.w r0, lr, #94 @ 0x5e │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + bic.w r0, r8, #94 @ 0x5e │ │ │ │ + add r7, pc, #632 @ (adr r7, 9da3c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vshr.u8 q0, q7, #6 │ │ │ │ - strh r0, [r7, #24] │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r4, sp, #624 @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + add r3, sp, #888 @ 0x378 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + add r4, pc, #816 @ (adr r4, 9db04 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #22 │ │ │ │ + str r2, [r6, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mcr2 0, 4, r0, cr2, cr14, {2} │ │ │ │ - ldrb r4, [r0, #15] │ │ │ │ + movs r7, #230 @ 0xe6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r5, pc, #192 @ (adr r5, 9d8a0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + add r5, pc, #688 @ (adr r5, 9da94 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + add r5, pc, #8 @ (adr r5, 9d7f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldc2 0, cr0, [r6, #-376] @ 0xfffffe88 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldc2 0, cr0, [ip], {94} @ 0x5e │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldcl 0, cr0, [r6, #-376] @ 0xfffffe88 │ │ │ │ + movs r6, #0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldcl 0, cr0, [ip], {94} @ 0x5e │ │ │ │ + add r4, pc, #336 @ (adr r4, 9d94c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mrrc2 0, 5, r0, sl, cr14 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r0, sp, #840 @ 0x348 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + add r3, pc, #968 @ (adr r3, 9dbd0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + add r2, pc, #144 @ (adr r2, 9d89c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #24] │ │ │ │ adds r7, r6, #1 │ │ │ │ add r6, r7 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ subs r3, r3, r6 │ │ │ │ @@ -88725,18 +84510,18 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ strd r4, r8, [sp, #4] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr.w r8, [pc, #2416] @ a0b58 │ │ │ │ - ldr.w r2, [pc, #2416] @ a0b5c │ │ │ │ + ldr.w r8, [pc, #2416] @ 9e1e4 │ │ │ │ + ldr.w r2, [pc, #2416] @ 9e1e8 │ │ │ │ subs r3, r3, r6 │ │ │ │ - ldr.w r0, [pc, #2412] @ a0b60 │ │ │ │ + ldr.w r0, [pc, #2412] @ 9e1ec │ │ │ │ add r8, pc │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ @@ -88749,15 +84534,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #2368] @ a0b64 │ │ │ │ + ldr.w r0, [pc, #2368] @ 9e1f0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ mov r6, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -88777,210 +84562,210 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ strd fp, r7, [sp] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #2304] @ a0b68 │ │ │ │ + ldr.w r3, [pc, #2304] @ 9e1f4 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r3, [pc, #2292] @ a0b6c │ │ │ │ + ldr.w r3, [pc, #2292] @ 9e1f8 │ │ │ │ add r3, pc │ │ │ │ blx 61064 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w 9fd34 │ │ │ │ + bne.w 9d3c0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vldr s14, [r7] │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s18, s15, s14 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n a02be │ │ │ │ + bpl.n 9d94a │ │ │ │ vmul.f32 s18, s14, s19 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a0316 │ │ │ │ - ldr.w r3, [pc, #2208] @ a0b70 │ │ │ │ + ble.n 9d9a2 │ │ │ │ + ldr.w r3, [pc, #2208] @ 9e1fc │ │ │ │ movs r7, #1 │ │ │ │ - ldr.w r9, [pc, #2208] @ a0b74 │ │ │ │ + ldr.w r9, [pc, #2208] @ 9e200 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ add r9, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #4 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w a05ce │ │ │ │ + ble.w 9dc5a │ │ │ │ mov r2, r8 │ │ │ │ mov r3, sl │ │ │ │ mov r0, fp │ │ │ │ adds r7, #1 │ │ │ │ blx 5cf1c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w r8, r8, #8 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r7, r3 │ │ │ │ - ble.n a02e4 │ │ │ │ + ble.n 9d970 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr.w r6, [fp] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [sl] │ │ │ │ mul.w r3, r6, r3 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a0886 │ │ │ │ + blt.w 9df12 │ │ │ │ cmp r6, #1 │ │ │ │ - bgt.w a0aac │ │ │ │ + bgt.w 9e138 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r2, [pc, #2108] @ a0b78 │ │ │ │ + ldr.w r2, [pc, #2108] @ 9e204 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r3, [pc, #2104] @ a0b7c │ │ │ │ + ldr.w r3, [pc, #2104] @ 9e208 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2104] @ a0b80 │ │ │ │ + ldr.w r0, [pc, #2104] @ 9e20c │ │ │ │ adds r2, #4 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add.w r5, r3, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ - b.n 9fce2 │ │ │ │ + b.n 9d36e │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w 9f6b4 │ │ │ │ - b.w 9f6e4 │ │ │ │ + beq.w 9cd40 │ │ │ │ + b.w 9cd70 │ │ │ │ vldr s15, [sp, #192] @ 0xc0 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n a03e2 │ │ │ │ + bgt.n 9da6e │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w 9fa94 │ │ │ │ + bne.w 9d120 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ldr.w r5, [pc, #2020] @ a0b84 │ │ │ │ - ldr.w r4, [pc, #2020] @ a0b88 │ │ │ │ + ldr.w r5, [pc, #2020] @ 9e210 │ │ │ │ + ldr.w r4, [pc, #2020] @ 9e214 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ add r4, pc │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r5 │ │ │ │ adds r3, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ - ldr.w r2, [pc, #1996] @ a0b8c │ │ │ │ + ldr.w r2, [pc, #1996] @ 9e218 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add r1, sp, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r2, #8 │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ blx 67358 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n 9fd34 │ │ │ │ + b.n 9d3c0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r2, [pc, #1960] @ a0b90 │ │ │ │ + ldr.w r2, [pc, #1960] @ 9e21c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ - ldr.w r0, [pc, #1948] @ a0b94 │ │ │ │ + ldr.w r0, [pc, #1948] @ 9e220 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - b.w 9fa98 │ │ │ │ + b.w 9d124 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - ldr.w r3, [pc, #1916] @ a0b98 │ │ │ │ + ldr.w r3, [pc, #1916] @ 9e224 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ add.w r9, r3, #4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #56] @ 0x38 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ blx 667e8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ vldr s15, [sp, #204] @ 0xcc │ │ │ │ strd r6, r1, [sp, #16] │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1868] @ a0b9c │ │ │ │ + ldr.w r1, [pc, #1868] @ 9e228 │ │ │ │ vcvt.s32.f32 s16, s15 │ │ │ │ - ldr.w r2, [pc, #1864] @ a0ba0 │ │ │ │ - ldr.w r0, [pc, #1864] @ a0ba4 │ │ │ │ + ldr.w r2, [pc, #1864] @ 9e22c │ │ │ │ + ldr.w r0, [pc, #1864] @ 9e230 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ strd r9, r7, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd sl, r6, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ str.w fp, [sp] │ │ │ │ blx 59c80 │ │ │ │ vldr s15, [sp, #204] @ 0xcc │ │ │ │ - ldr.w r0, [pc, #1832] @ a0ba8 │ │ │ │ + ldr.w r0, [pc, #1832] @ 9e234 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str.w r9, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r6, r6, [sp, #8] │ │ │ │ @@ -89011,45 +84796,45 @@ │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ cmp r2, r1 │ │ │ │ it lt │ │ │ │ movlt r2, r1 │ │ │ │ mov ip, r2 │ │ │ │ - b.w 9f9b8 │ │ │ │ + b.w 9d044 │ │ │ │ cmp r5, #1 │ │ │ │ - ble.w 9fcae │ │ │ │ + ble.w 9d33a │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r6, #1 │ │ │ │ - bl 6768d8 │ │ │ │ - ldr.w r3, [pc, #1716] @ a0bac │ │ │ │ - ldr.w r8, [pc, #1716] @ a0bb0 │ │ │ │ + bl 6768c0 │ │ │ │ + ldr.w r3, [pc, #1716] @ 9e238 │ │ │ │ + ldr.w r8, [pc, #1716] @ 9e23c │ │ │ │ mov r9, r0 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r7, [pc, #1712] @ a0bb4 │ │ │ │ + ldr.w r7, [pc, #1712] @ 9e240 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r8, pc │ │ │ │ - ldr.w r3, [pc, #1708] @ a0bb8 │ │ │ │ + ldr.w r3, [pc, #1708] @ 9e244 │ │ │ │ add.w r8, r8, #4 │ │ │ │ add r7, pc │ │ │ │ strd r5, r0, [sp, #164] @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r0 │ │ │ │ adds r7, #12 │ │ │ │ cmp r3, #0 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r8 │ │ │ │ - blt.n a05a2 │ │ │ │ + blt.n 9dc2e │ │ │ │ cmp r6, r5 │ │ │ │ ite gt │ │ │ │ movgt r5, #0 │ │ │ │ movle r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w 9fcf4 │ │ │ │ + beq.w 9d380 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r8, sp, #172 @ 0xac │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ strd r4, r2, [sp] │ │ │ │ @@ -89070,125 +84855,125 @@ │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r9 │ │ │ │ it ge │ │ │ │ movge r3, r9 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, r8 │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #1592] @ a0bbc │ │ │ │ + ldr.w r0, [pc, #1592] @ 9e248 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r5, [sp, #164] @ 0xa4 │ │ │ │ add r6, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n a0528 │ │ │ │ + bge.n 9dbb4 │ │ │ │ cmp r6, r5 │ │ │ │ ite lt │ │ │ │ movlt r5, #0 │ │ │ │ movge r5, #1 │ │ │ │ - b.n a0530 │ │ │ │ + b.n 9dbbc │ │ │ │ vmul.f32 s18, s14, s19 │ │ │ │ vcmpe.f32 s17, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s17 │ │ │ │ - b.w 9fc40 │ │ │ │ + b.w 9d2cc │ │ │ │ add lr, ip │ │ │ │ cmp r2, lr │ │ │ │ it lt │ │ │ │ movlt r2, lr │ │ │ │ - b.w 9f8aa │ │ │ │ - ldr.w r0, [pc, #1520] @ a0bc0 │ │ │ │ + b.w 9cf36 │ │ │ │ + ldr.w r0, [pc, #1520] @ 9e24c │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w r1, r9, #8 │ │ │ │ strd r8, sl, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r7, #1 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ add.w r8, r8, #8 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.w a02e4 │ │ │ │ - b.n a0316 │ │ │ │ - ldr.w r0, [pc, #1484] @ a0bc4 │ │ │ │ + bge.w 9d970 │ │ │ │ + b.n 9d9a2 │ │ │ │ + ldr.w r0, [pc, #1484] @ 9e250 │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w r1, r9, #8 │ │ │ │ strd r7, sl, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r6, #1 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.w 9ffa0 │ │ │ │ - b.n 9ffd2 │ │ │ │ + bge.w 9d62c │ │ │ │ + b.n 9d65e │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r2, [pc, #1448] @ a0bc8 │ │ │ │ + ldr.w r2, [pc, #1448] @ 9e254 │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #1444] @ a0bcc │ │ │ │ + ldr.w r0, [pc, #1444] @ 9e258 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r2 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - b.w 9fae0 │ │ │ │ + b.w 9d16c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r2, [pc, #1408] @ a0bd0 │ │ │ │ + ldr.w r2, [pc, #1408] @ 9e25c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r2 │ │ │ │ - ldr.w r0, [pc, #1396] @ a0bd4 │ │ │ │ + ldr.w r0, [pc, #1396] @ 9e260 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #180 @ 0xb4 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - b.w 9fa98 │ │ │ │ + b.w 9d124 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r2, [pc, #1368] @ a0bd8 │ │ │ │ + ldr.w r2, [pc, #1368] @ 9e264 │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #1364] @ a0bdc │ │ │ │ + ldr.w r0, [pc, #1364] @ 9e268 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r2 │ │ │ │ strd fp, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r5, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - b.w 9fae0 │ │ │ │ + b.w 9d16c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldrd r3, r9, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ @@ -89197,29 +84982,29 @@ │ │ │ │ strd r6, r6, [sp] │ │ │ │ blx 63a44 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r7, r1, [sp, #28] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #1292] @ a0be0 │ │ │ │ - ldr.w r1, [pc, #1292] @ a0be4 │ │ │ │ + ldr.w r0, [pc, #1292] @ 9e26c │ │ │ │ + ldr.w r1, [pc, #1292] @ 9e270 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, r9, [sp] │ │ │ │ mov r3, fp │ │ │ │ strd sl, r6, [sp, #20] │ │ │ │ add.w r9, r8, #8 │ │ │ │ blx 5c50c │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - ldr.w r1, [pc, #1256] @ a0be8 │ │ │ │ + ldr.w r1, [pc, #1256] @ 9e274 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r8, [r4] │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #176] @ 0xb0 │ │ │ │ str.w ip, [sp, #164] @ 0xa4 │ │ │ │ @@ -89228,34 +85013,34 @@ │ │ │ │ mla r3, r0, r8, r8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ strd fp, r4, [sp] │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ - ldr.w r1, [pc, #1212] @ a0bec │ │ │ │ + ldr.w r1, [pc, #1212] @ 9e278 │ │ │ │ ldr.w r9, [r4] │ │ │ │ ldr.w r8, [fp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r2, [pc, #1200] @ a0bf0 │ │ │ │ + ldr.w r2, [pc, #1200] @ 9e27c │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mla r0, r0, r8, r9 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ - b.w 9f746 │ │ │ │ + b.w 9cdd2 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r6, r1, #1 │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ adds r3, #1 │ │ │ │ @@ -89284,82 +85069,82 @@ │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ strd r4, r8, [sp] │ │ │ │ - ldr.w r7, [pc, #1080] @ a0bf4 │ │ │ │ + ldr.w r7, [pc, #1080] @ 9e280 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr.w r1, [pc, #1076] @ a0bf8 │ │ │ │ + ldr.w r1, [pc, #1076] @ 9e284 │ │ │ │ add r7, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, fp │ │ │ │ blx 5c50c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #1 │ │ │ │ it le │ │ │ │ ldrle r3, [r5, #0] │ │ │ │ - ble.w 9fb18 │ │ │ │ + ble.w 9d1a4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r1, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - ldr.w r3, [pc, #1040] @ a0bfc │ │ │ │ + ldr.w r3, [pc, #1040] @ 9e288 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ strd r1, r1, [sp, #164] @ 0xa4 │ │ │ │ adds r3, #4 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ adds r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.w 9fb18 │ │ │ │ + b.w 9d1a4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ strd fp, r2, [sp, #8] │ │ │ │ add r2, sp, #184 @ 0xb8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #996] @ (a0c00 ) │ │ │ │ - ldr r0, [pc, #996] @ (a0c04 ) │ │ │ │ + ldr r2, [pc, #996] @ (9e28c ) │ │ │ │ + ldr r0, [pc, #996] @ (9e290 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.w 9fd34 │ │ │ │ - ldr r6, [pc, #976] @ (a0c08 ) │ │ │ │ + b.w 9d3c0 │ │ │ │ + ldr r6, [pc, #976] @ (9e294 ) │ │ │ │ add r7, sp, #180 @ 0xb4 │ │ │ │ - ldr r5, [pc, #976] @ (a0c0c ) │ │ │ │ + ldr r5, [pc, #976] @ (9e298 ) │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r5, pc │ │ │ │ strd fp, r1, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - ldr r3, [pc, #944] @ (a0c10 ) │ │ │ │ + ldr r3, [pc, #944] @ (9e29c ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -89368,43 +85153,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ blx 66adc │ │ │ │ - b.w 9fd02 │ │ │ │ + b.w 9d38e │ │ │ │ cmp r6, #1 │ │ │ │ - ble.w a0332 │ │ │ │ + ble.w 9d9be │ │ │ │ ldr r1, [r4, #0] │ │ │ │ movs r7, #1 │ │ │ │ - bl 6768d8 │ │ │ │ - ldr r3, [pc, #892] @ (a0c14 ) │ │ │ │ - ldr.w r8, [pc, #896] @ a0c18 │ │ │ │ + bl 6768c0 │ │ │ │ + ldr r3, [pc, #892] @ (9e2a0 ) │ │ │ │ + ldr.w r8, [pc, #896] @ 9e2a4 │ │ │ │ mov r9, r0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #884] @ (a0c1c ) │ │ │ │ + ldr r3, [pc, #884] @ (9e2a8 ) │ │ │ │ add r8, pc │ │ │ │ add.w r8, r8, #12 │ │ │ │ mov r5, sl │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [pc, #876] @ (a0c20 ) │ │ │ │ + ldr r3, [pc, #876] @ (9e2ac ) │ │ │ │ str.w r8, [sp, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r0 │ │ │ │ strd r6, r0, [sp, #164] @ 0xa4 │ │ │ │ - b.n a0930 │ │ │ │ + b.n 9dfbc │ │ │ │ cmp r7, r6 │ │ │ │ - bgt.n a0938 │ │ │ │ + bgt.n 9dfc4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w sl, sp, #172 @ 0xac │ │ │ │ strd r5, r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -89426,50 +85211,50 @@ │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r9 │ │ │ │ it ge │ │ │ │ movge r3, r9 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, sl │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #780] @ (a0c24 ) │ │ │ │ + ldr r0, [pc, #780] @ (9e2b0 ) │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r6, [sp, #164] @ 0xa4 │ │ │ │ add r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n a08c8 │ │ │ │ + bge.n 9df54 │ │ │ │ cmp r7, r6 │ │ │ │ - bge.n a08cc │ │ │ │ + bge.n 9df58 │ │ │ │ mov sl, r5 │ │ │ │ - b.w 9fcf4 │ │ │ │ - ldr r6, [pc, #744] @ (a0c28 ) │ │ │ │ + b.w 9d380 │ │ │ │ + ldr r6, [pc, #744] @ (9e2b4 ) │ │ │ │ add r7, sp, #180 @ 0xb4 │ │ │ │ - ldr r5, [pc, #744] @ (a0c2c ) │ │ │ │ + ldr r5, [pc, #744] @ (9e2b8 ) │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r5, pc │ │ │ │ strd fp, r1, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ strd sl, r3, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - ldr r3, [pc, #712] @ (a0c30 ) │ │ │ │ + ldr r3, [pc, #712] @ (9e2bc ) │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -89478,86 +85263,86 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ blx 66adc │ │ │ │ - b.w 9fd02 │ │ │ │ - vldr s16, [pc, #452] @ a0b54 │ │ │ │ + b.w 9d38e │ │ │ │ + vldr s16, [pc, #452] @ 9e1e0 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ vmov r8, s16 │ │ │ │ - b.w 9f9ca │ │ │ │ + b.w 9d056 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #648] @ (a0c34 ) │ │ │ │ - ldr r1, [pc, #648] @ (a0c38 ) │ │ │ │ + ldr r3, [pc, #648] @ (9e2c0 ) │ │ │ │ + ldr r1, [pc, #648] @ (9e2c4 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #648] @ (a0c3c ) │ │ │ │ + ldr r0, [pc, #648] @ (9e2c8 ) │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #648] @ (a0c40 ) │ │ │ │ + ldr r3, [pc, #648] @ (9e2cc ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ str.w sl, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #616] @ (a0c44 ) │ │ │ │ + ldr r0, [pc, #616] @ (9e2d0 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ strd r6, sl, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w 9fcf4 │ │ │ │ + b.w 9d380 │ │ │ │ cmp r6, #1 │ │ │ │ - ble.w a0000 │ │ │ │ + ble.w 9d68c │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r7, #1 │ │ │ │ adds r0, #1 │ │ │ │ - bl 6768d8 │ │ │ │ - ldr r3, [pc, #576] @ (a0c48 ) │ │ │ │ + bl 6768c0 │ │ │ │ + ldr r3, [pc, #576] @ (9e2d4 ) │ │ │ │ strd r0, r6, [sp, #164] @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [pc, #568] @ (a0c4c ) │ │ │ │ + ldr r3, [pc, #568] @ (9e2d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [pc, #564] @ (a0c50 ) │ │ │ │ + ldr r3, [pc, #564] @ (9e2dc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [pc, #560] @ (a0c54 ) │ │ │ │ + ldr r3, [pc, #560] @ (9e2e0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n a0aa2 │ │ │ │ + blt.n 9e12e │ │ │ │ cmp r7, r6 │ │ │ │ ite gt │ │ │ │ movgt r6, #0 │ │ │ │ movle r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w a0040 │ │ │ │ + beq.w 9d6cc │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add.w r9, sp, #172 @ 0xac │ │ │ │ strd sl, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -89579,471 +85364,4123 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, r9 │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #464] @ (a0c58 ) │ │ │ │ + ldr r0, [pc, #464] @ (9e2e4 ) │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add r7, r3 │ │ │ │ - b.n a0a28 │ │ │ │ + b.n 9e0b4 │ │ │ │ cmp r7, r6 │ │ │ │ ite lt │ │ │ │ movlt r6, #0 │ │ │ │ movge r6, #1 │ │ │ │ - b.n a0a34 │ │ │ │ + b.n 9e0c0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #420] @ (a0c5c ) │ │ │ │ - ldr r1, [pc, #420] @ (a0c60 ) │ │ │ │ + ldr r3, [pc, #420] @ (9e2e8 ) │ │ │ │ + ldr r1, [pc, #420] @ (9e2ec ) │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #420] @ (a0c64 ) │ │ │ │ + ldr r0, [pc, #420] @ (9e2f0 ) │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #420] @ (a0c68 ) │ │ │ │ + ldr r3, [pc, #420] @ (9e2f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ adds r3, #12 │ │ │ │ str.w sl, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #388] @ (a0c6c ) │ │ │ │ + ldr r0, [pc, #388] @ (9e2f8 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ strd r6, sl, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w 9fcf4 │ │ │ │ + b.w 9d380 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #356] @ (a0c70 ) │ │ │ │ - ldr r1, [pc, #356] @ (a0c74 ) │ │ │ │ + ldr r3, [pc, #356] @ (9e2fc ) │ │ │ │ + ldr r1, [pc, #356] @ (9e300 ) │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #356] @ (a0c78 ) │ │ │ │ + ldr r0, [pc, #356] @ (9e304 ) │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #356] @ (a0c7c ) │ │ │ │ + ldr r3, [pc, #356] @ (9e308 ) │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ strd r8, sl, [sp, #28] │ │ │ │ adds r3, #12 │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #328] @ (a0c80 ) │ │ │ │ + ldr r0, [pc, #328] @ (9e30c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ strd r6, sl, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w a0040 │ │ │ │ + b.w 9d6cc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #30] │ │ │ │ + add r0, pc, #800 @ (adr r0, 9e508 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r4, #4] │ │ │ │ + add r2, pc, #496 @ (adr r2, 9e3dc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r2, #2] │ │ │ │ + add r1, pc, #1016 @ (adr r1, 9e5e8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + add r1, pc, #832 @ (adr r1, 9e534 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfa34005e │ │ │ │ - ldr??.w r0, [r4, #94] @ 0x5e │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - vld4.16 {d16-d19}, [r8 :64], lr │ │ │ │ - stmia r0!, {r2, r3, r7} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + eor.w r0, r6, lr, lsr #1 │ │ │ │ + movs r3, #152 @ 0x98 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ands.w r0, r2, lr, lsr #1 │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + @ instruction: 0xe9a4005e │ │ │ │ + add r1, pc, #104 @ (adr r1, 9e278 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r0, #17] │ │ │ │ + add r5, pc, #560 @ (adr r5, 9e444 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr??.w r0, [lr, #94] @ 0x5e │ │ │ │ - stmia r0!, {r1, r4} │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh.w r0, [lr, #94] @ 0x5e │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + stmdb sl!, {r1, r2, r3, r4, r6} │ │ │ │ + movs r2, #34 @ 0x22 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r5, pc, #792 @ (adr r5, 9e53c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - it lt │ │ │ │ - lsllt r6, r3, #1 │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + @ instruction: 0xe8d0005e │ │ │ │ + ldr r6, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + add r0, pc, #80 @ (adr r0, 9e280 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + ldr r7, [sp, #600] @ 0x258 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r0, #22] │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf7a4005e │ │ │ │ - bkpt 0x00c6 │ │ │ │ + movs r1, #8 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 9e200 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + add r4, pc, #232 @ (adr r4, 9e334 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + add r3, pc, #344 @ (adr r3, 9e3a8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r4, #7] │ │ │ │ + add r3, pc, #184 @ (adr r3, 9e30c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf682005e │ │ │ │ - ldrb r4, [r5, #8] │ │ │ │ + subs r6, r4, #7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r3, pc, #576 @ (adr r3, 9e49c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf656005e │ │ │ │ - ldrb r2, [r7, #7] │ │ │ │ + subs r2, r7, #6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r3, pc, #376 @ (adr r3, 9e3dc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf624005e │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + subs r0, r1, #6 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r3, pc, #200 @ (adr r3, 9e334 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r5, #10] │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + ldr r4, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r4, #11] │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf4bc005e │ │ │ │ - eor.w r0, ip, #14548992 @ 0xde0000 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + subs r0, r4, #0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + adds r0, r6, #7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r1, pc, #616 @ (adr r1, 9e4fc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - orn r0, lr, #14548992 @ 0xde0000 │ │ │ │ - ldrb r6, [r3, #0] │ │ │ │ + adds r2, r2, #7 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r1, pc, #520 @ (adr r1, 9e4a4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r2, a0c70 │ │ │ │ + b.n 9dbb4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ands.w r0, r0, #14548992 @ 0xde0000 │ │ │ │ - cbnz r2, a0c68 │ │ │ │ + adds r4, r6, #5 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 9db3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r2, [r2, #7] │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r4, #9] │ │ │ │ + ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, #27] │ │ │ │ + add r0, pc, #88 @ (adr r0, 9e30c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bfi r0, r6, #1, #30 │ │ │ │ - strb r6, [r2, #28] │ │ │ │ + adds r2, r1, #3 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + add r0, pc, #488 @ (adr r0, 9e4a4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rev16 r2, r5 │ │ │ │ + b.n 9e9c4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf2fe005e │ │ │ │ - strb r0, [r1, #3] │ │ │ │ + adds r2, r4, #1 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rev r0, r3 │ │ │ │ + b.n 9e930 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + ldr r7, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subw r0, r2, #94 @ 0x5e │ │ │ │ - cbnz r4, a0c80 │ │ │ │ + adds r6, r0, #0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + b.n 9e894 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r4, [r4, #1] │ │ │ │ + ldr r1, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r6, #3] │ │ │ │ + ldr r2, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r2, #23] │ │ │ │ + ldr r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf1f2005e │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + subs r6, r2, r5 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r4, a0c6e │ │ │ │ + b.n 9e740 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r2, [r5, #21] │ │ │ │ + ldr r6, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf19e005e │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + subs r2, r0, r4 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + b.n 9e6b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r2, [r3, #20] │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000a0c84 : │ │ │ │ +0009e310 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #468] @ (a0e6c ) │ │ │ │ - sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #468] @ (a0e70 ) │ │ │ │ - mov fp, r0 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ - ldr.w lr, [sp, #184] @ 0xb8 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r6, [sp, #180] @ 0xb4 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #132] @ 0x84 │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr.w r7, [lr] │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr.w r0, [pc, #1264] @ 9e814 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr.w r3, [pc, #1260] @ 9e818 │ │ │ │ + add r0, pc │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr.w r9, [sp, #196] @ 0xc4 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + strd r2, r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr.w ip, [sp, #188] @ 0xbc │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ + str.w r3, [r9] │ │ │ │ + ldrd r3, sl, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ + ldr.w fp, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + blt.n 9e442 │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + mov r7, r1 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w a0e46 │ │ │ │ - ldr r5, [r1, #0] │ │ │ │ - mov r0, r1 │ │ │ │ - cmp r5, #0 │ │ │ │ - blt.w a0e16 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - mov r8, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w a0e4e │ │ │ │ - cmp r5, r3 │ │ │ │ + blt.n 9e3ba │ │ │ │ + cmp r4, #1 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n 9e44a │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + cmp r4, r3 │ │ │ │ it ge │ │ │ │ - movge r5, r3 │ │ │ │ - cmp r5, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r2, r5 │ │ │ │ - bgt.w a0e4e │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - mov r9, r3 │ │ │ │ + movge r4, r3 │ │ │ │ + mov r3, fp │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.n 9e452 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r1, #4] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + vstr s15, [r1] │ │ │ │ + cmp r2, #1 │ │ │ │ it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - cmp r1, r9 │ │ │ │ - blt.w a0e56 │ │ │ │ - ldr.w r1, [lr] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.w a0e5e │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.w a0e2a │ │ │ │ - ldr r4, [sp, #76] @ 0x4c │ │ │ │ - mul.w r7, r2, r7 │ │ │ │ - add.w r9, sp, #112 @ 0x70 │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - str.w r9, [sp, #52] @ 0x34 │ │ │ │ - mov r9, lr │ │ │ │ - lsls r1, r7, #3 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - mla r1, r4, r2, r2 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ - str.w ip, [sp, #100] @ 0x64 │ │ │ │ - lsls r1, r1, #3 │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #308] @ (a0e74 ) │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - ldr r1, [pc, #304] @ (a0e78 ) │ │ │ │ - add r1, pc │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #304] @ (a0e7c ) │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n 9e3f4 │ │ │ │ + cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #6 │ │ │ │ + movne r3, #7 │ │ │ │ + strne.w r2, [r9] │ │ │ │ + bne.n 9e3c4 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cbz r3, 9e3d2 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 9e3c4 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr.w r0, [pc, #1108] @ 9e81c │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1100] @ 9e820 │ │ │ │ + ldr.w r3, [pc, #1088] @ 9e818 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 9e810 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 9e3b6 │ │ │ │ + cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ + beq.n 9e3d2 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.n 9e3d2 │ │ │ │ + cmp.w r8, #1 │ │ │ │ + ite le │ │ │ │ + movle r2, #0 │ │ │ │ + movgt r2, #1 │ │ │ │ + cmp r8, r4 │ │ │ │ + it ge │ │ │ │ + movge r2, #0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n 9e4a0 │ │ │ │ + ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + it gt │ │ │ │ + cmpgt.w sl, #0 │ │ │ │ + strd r2, sl, [sp, #124] @ 0x7c │ │ │ │ + bgt.n 9e486 │ │ │ │ + vldr s15, [sp, #60] @ 0x3c │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vstr s15, [r2] │ │ │ │ + b.n 9e3d2 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9e3c0 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 9e3c0 │ │ │ │ + ldr r0, [pc, #976] @ (9e824 ) │ │ │ │ + ldr r2, [pc, #976] @ (9e828 ) │ │ │ │ + ldr r1, [pc, #980] @ (9e82c ) │ │ │ │ + add r0, pc │ │ │ │ + adds r3, r0, #4 │ │ │ │ + add r2, pc │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - adds r1, r4, #1 │ │ │ │ - movs r4, #1 │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - add r1, sp, #124 @ 0x7c │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + mov r8, r0 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + mul.w r2, r0, r2 │ │ │ │ + vmov s15, r2 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 9e388 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ - strd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - b.n a0d7e │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r4, r8 │ │ │ │ - sub.w r5, r5, r8 │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r6, r3 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add r0, sp, #132 @ 0x84 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r0, [sp, #8] │ │ │ │ + add r0, sp, #124 @ 0x7c │ │ │ │ + blx 5ac58 │ │ │ │ + b.n 9e42e │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w fp, [pc, #908] @ 9e830 │ │ │ │ + ldr r3, [pc, #908] @ (9e834 ) │ │ │ │ + ldr r2, [pc, #908] @ (9e838 ) │ │ │ │ + add fp, pc │ │ │ │ + add r3, pc │ │ │ │ + add.w r9, fp, #4 │ │ │ │ + add r2, pc │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add.w r0, fp, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + blx 5fe70 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ + cmp r4, r0 │ │ │ │ + ble.w 9e68e │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + ldr.w sl, [r7] │ │ │ │ + str.w sl, [sp, #136] @ 0x88 │ │ │ │ + mul.w r3, r8, sl │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w 9e694 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + sub.w fp, r4, r3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ + adds r3, #1 │ │ │ │ + mov r0, fp │ │ │ │ + sub.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + bl 676b54 │ │ │ │ + sub.w r1, fp, r1 │ │ │ │ + add.w r3, r1, r8 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ cmp r3, r4 │ │ │ │ - blt.n a0e2a │ │ │ │ + ite le │ │ │ │ + suble.w ip, r4, r3 │ │ │ │ + subgt.w ip, r4, r4 │ │ │ │ + add r1, ip │ │ │ │ + add.w r3, ip, #1 │ │ │ │ + add.w r9, r1, #1 │ │ │ │ + subs r0, r0, r4 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + sub.w r3, sl, r4 │ │ │ │ + add r3, r9 │ │ │ │ + add r0, r9 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + ble.w 9e6d0 │ │ │ │ + cmp ip, r1 │ │ │ │ + bgt.n 9e5ce │ │ │ │ + ldr r2, [pc, #752] @ (9e83c ) │ │ │ │ + sub.w fp, r4, r1 │ │ │ │ + mov sl, r6 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [pc, #744] @ (9e840 ) │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [pc, #744] @ (9e844 ) │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add.w r2, r2, r4, lsl #3 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + add r2, sp, #132 @ 0x84 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r5 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - sub.w r3, r3, r4 │ │ │ │ + cmp fp, r8 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mul.w r2, r3, r2 │ │ │ │ + mov r3, fp │ │ │ │ it ge │ │ │ │ - movge r2, r5 │ │ │ │ - adds r3, #1 │ │ │ │ - strd r9, r1, [sp, #4] │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - mov r2, r7 │ │ │ │ - ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + movge r3, r8 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + add r0, r3 │ │ │ │ + adds r2, #1 │ │ │ │ + subs r0, #1 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + mov r3, r5 │ │ │ │ + sub.w r6, r0, fp, lsl #3 │ │ │ │ str r6, [sp, #0] │ │ │ │ - mov r3, sl │ │ │ │ - blx 5e474 │ │ │ │ + ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ + blx 5ac58 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add.w r2, r3, r9 │ │ │ │ + cmp r2, #1 │ │ │ │ + bgt.n 9e5dc │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + sub.w r9, r9, r8 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + add fp, r8 │ │ │ │ + subs r0, r0, r4 │ │ │ │ + add r3, r9 │ │ │ │ + add r0, r9 │ │ │ │ + cmp r9, r2 │ │ │ │ + bge.n 9e574 │ │ │ │ + add.w r2, r0, r8 │ │ │ │ + add r3, r8 │ │ │ │ + subs r2, #1 │ │ │ │ + add.w sl, r3, #4294967295 @ 0xffffffff │ │ │ │ + b.n 9e420 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add fp, r8 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ + mul.w r2, r3, r2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - adds r2, r1, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ - bgt.n a0d62 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + adds r2, #1 │ │ │ │ + ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add r3, r9 │ │ │ │ + add r3, r2 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ + blx 607c8 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #24] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + strd r5, r6, [sp, #16] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + str r5, [sp, #32] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r3, r3, r4 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + add r3, r9 │ │ │ │ + ldr r0, [pc, #524] @ (9e848 ) │ │ │ │ + subs r2, r2, r4 │ │ │ │ + add r2, r9 │ │ │ │ + add r0, pc │ │ │ │ + mul.w r1, r1, r3 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + sub.w r9, r9, r8 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + adds r3, r2, r1 │ │ │ │ + subs r3, #1 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - adds r3, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + ldrd r3, r2, [sp, #92] @ 0x5c │ │ │ │ + blx 675b0 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + subs r2, r2, r4 │ │ │ │ + add.w r3, r2, r9 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + subs r0, r0, r4 │ │ │ │ + add r0, r9 │ │ │ │ + cmp r2, r9 │ │ │ │ + ble.w 9e574 │ │ │ │ + b.n 9e5ce │ │ │ │ + ldr.w sl, [r7] │ │ │ │ + b.n 9e41e │ │ │ │ + mov r1, sl │ │ │ │ + bl 6768c0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r8, r0 │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ + add.w r0, fp, #12 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + mov.w ip, #2 │ │ │ │ + str.w ip, [sp, #108] @ 0x6c │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w sl, [r7] │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + cmp r8, r0 │ │ │ │ + it ge │ │ │ │ + cmpge r4, r8 │ │ │ │ + ble.w 9e41e │ │ │ │ + b.n 9e4f2 │ │ │ │ + cmp ip, r1 │ │ │ │ + blt.w 9e5ce │ │ │ │ + ldr r2, [pc, #372] @ (9e84c ) │ │ │ │ + sub.w fp, r4, r1 │ │ │ │ + mov sl, r6 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [pc, #364] @ (9e850 ) │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [pc, #360] @ (9e854 ) │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add.w r2, r2, r4, lsl #3 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + add r2, sp, #132 @ 0x84 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp fp, r8 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ - sub.w r5, r5, r8 │ │ │ │ - mla r2, r2, r0, r4 │ │ │ │ - strd r6, r9, [sp, #20] │ │ │ │ - strd r7, sl, [sp, #12] │ │ │ │ - subs r2, r2, r1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - str.w sl, [sp, #32] │ │ │ │ - strd r3, r3, [sp, #116] @ 0x74 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mul.w r2, r3, r2 │ │ │ │ + mov r3, fp │ │ │ │ + it ge │ │ │ │ + movge r3, r8 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + add r0, r3 │ │ │ │ + adds r2, #1 │ │ │ │ + subs r0, #1 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + mov r3, r5 │ │ │ │ + sub.w r6, r0, fp, lsl #3 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldrd r0, r1, [sp, #68] @ 0x44 │ │ │ │ + blx 5ac58 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add.w r2, r9, r3 │ │ │ │ + cmp r2, #1 │ │ │ │ + bgt.n 9e75e │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + sub.w r9, r9, r8 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + add fp, r8 │ │ │ │ + subs r0, r0, r4 │ │ │ │ + add r3, r9 │ │ │ │ + add r0, r9 │ │ │ │ + cmp r2, r9 │ │ │ │ + bge.n 9e702 │ │ │ │ + b.n 9e5ce │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add fp, r8 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ + mul.w r2, r3, r2 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + adds r2, #1 │ │ │ │ + ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r6, [sp, #16] │ │ │ │ subs r3, r3, r4 │ │ │ │ - add r4, r8 │ │ │ │ - adds r3, #1 │ │ │ │ + add r3, r9 │ │ │ │ + add r3, r2 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ + blx 607c8 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #24] │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + strd r5, r6, [sp, #16] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + str r5, [sp, #32] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + add r3, r9 │ │ │ │ + ldr r0, [pc, #152] @ (9e858 ) │ │ │ │ + subs r2, r2, r4 │ │ │ │ + add r2, r9 │ │ │ │ + add r0, pc │ │ │ │ + mul.w r1, r3, r1 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + sub.w r9, r9, r8 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + adds r3, r2, r1 │ │ │ │ + subs r3, #1 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ - mov r1, r3 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + ldrd r3, r2, [sp, #92] @ 0x5c │ │ │ │ blx 675b0 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + subs r2, r2, r4 │ │ │ │ + add.w r3, r2, r9 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + subs r0, r0, r4 │ │ │ │ + add r0, r9 │ │ │ │ + cmp r9, r2 │ │ │ │ + ble.w 9e702 │ │ │ │ + b.n 9e5ce │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + ldrb r4, [r4, #23] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r3, [sp, #520] @ 0x208 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r1, [sp, #768] @ 0x300 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +0009e85c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr.w r0, [pc, #1292] @ 9ed80 │ │ │ │ + mov r5, r3 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + add r0, pc │ │ │ │ + ldr.w r3, [pc, #1288] @ 9ed84 │ │ │ │ + ldr.w fp, [sp, #204] @ 0xcc │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr.w r9, [sp, #192] @ 0xc0 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [fp] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + ldr r2, [sp, #188] @ 0xbc │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + blt.w 9eb32 │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + mov r0, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 9e912 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + cmp r1, r5 │ │ │ │ + blt.w 9eba4 │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 9ebac │ │ │ │ + mov r1, r4 │ │ │ │ + movs r2, #1 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + movs r2, #0 │ │ │ │ + str.w r2, [r9, #4] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [r9] │ │ │ │ + cmp r2, r1 │ │ │ │ + ble.n 9e94c │ │ │ │ + adds r4, #1 │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #7 │ │ │ │ + movne r3, #8 │ │ │ │ + strne.w r2, [fp] │ │ │ │ + bne.n 9e91c │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cbz r3, 9e92a │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 9e91c │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [fp] │ │ │ │ + ldr.w r0, [pc, #1128] @ 9ed88 │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1120] @ 9ed8c │ │ │ │ + ldr.w r3, [pc, #1108] @ 9ed84 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w 9ed78 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w 9ed7c │ │ │ │ + adds r4, #1 │ │ │ │ + beq.n 9e92a │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n 9e92a │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + subs r7, #4 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + cmp r3, #0 │ │ │ │ + add.w r2, r2, #1 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + mov.w r4, r2, lsl #3 │ │ │ │ + str r4, [sp, #92] @ 0x5c │ │ │ │ + sub.w r2, r1, r4 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ble.w 9ec3e │ │ │ │ + ldr.w r2, [pc, #1036] @ 9ed90 │ │ │ │ + movs r5, #1 │ │ │ │ + sub.w sl, r4, #8 │ │ │ │ + str.w r9, [sp, #84] @ 0x54 │ │ │ │ + add r2, pc │ │ │ │ + str.w fp, [sp, #88] @ 0x58 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r4, r5 │ │ │ │ + mov r9, r1 │ │ │ │ + mov fp, r2 │ │ │ │ + b.n 9e9d8 │ │ │ │ + cmp r4, r5 │ │ │ │ + it eq │ │ │ │ + streq r4, [r6, #0] │ │ │ │ + beq.n 9e9ce │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r8 │ │ │ │ + str.w fp, [sp] │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + mov r2, fp │ │ │ │ + blx 58120 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r3, [r7, r5, lsl #2] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + str.w r4, [r7, r5, lsl #2] │ │ │ │ + adds r4, #1 │ │ │ │ + adds r5, #1 │ │ │ │ + add r9, sl │ │ │ │ + cmp r4, r0 │ │ │ │ + bgt.n 9e9ea │ │ │ │ + ldr.w r3, [r6, #4]! │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n 9e99e │ │ │ │ + str r4, [r6, #0] │ │ │ │ + adds r4, #1 │ │ │ │ + add r9, sl │ │ │ │ + cmp r4, r0 │ │ │ │ + ble.n 9e9d8 │ │ │ │ + subs r4, r5, #1 │ │ │ │ + ldrd r9, fp, [sp, #84] @ 0x54 │ │ │ │ + cmp r4, #0 │ │ │ │ + bgt.w 9eb3a │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ + ldr r6, [pc, #908] @ (9ed94 ) │ │ │ │ + add r1, sp, #132 @ 0x84 │ │ │ │ + ldr.w fp, [pc, #908] @ 9ed98 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + ldr.w sl, [pc, #908] @ 9ed9c │ │ │ │ + add r6, pc │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + add fp, pc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add sl, pc │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + mov r0, r6 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + adds r4, r6, #4 │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r2, fp │ │ │ │ + mov r1, sl │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + cmp r0, #1 │ │ │ │ + it gt │ │ │ │ + cmpgt r3, r0 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #1 │ │ │ │ + movle r3, #0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + bgt.w 9ec44 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + subs r6, r0, #4 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + cmp r2, r5 │ │ │ │ + blt.n 9eac8 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add.w fp, r5, #1073741824 @ 0x40000000 │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + add.w fp, r0, fp, lsl #2 │ │ │ │ + str.w r9, [sp, #100] @ 0x64 │ │ │ │ + mla r1, r1, r5, r5 │ │ │ │ + subs r2, #8 │ │ │ │ + mov r9, fp │ │ │ │ + ldr.w fp, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #68] @ 0x44 │ │ │ │ + add.w sl, r4, r1, lsl #3 │ │ │ │ + ldr r1, [pc, #792] @ (9eda0 ) │ │ │ │ + mov r4, r5 │ │ │ │ + str r7, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + str.w r8, [sp, #92] @ 0x5c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + mov r7, r3 │ │ │ │ + mov sl, r1 │ │ │ │ + mov r2, sl │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, fp │ │ │ │ + add r8, r5 │ │ │ │ + blx 5e904 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + adds r0, r2, r4 │ │ │ │ + adds r4, #1 │ │ │ │ + vstmia r9!, {s0} │ │ │ │ + cmp r3, r4 │ │ │ │ + add.w r0, r6, r0, lsl #2 │ │ │ │ + vstr s0, [r0] │ │ │ │ + bge.n 9ea98 │ │ │ │ + ldr r5, [sp, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ + ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + cmp r1, r0 │ │ │ │ + ite ge │ │ │ │ + movge r3, #0 │ │ │ │ + andlt.w r3, r3, #1 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + sub.w sl, r1, #8 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w 9ecd6 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r5, r3 │ │ │ │ + bgt.n 9eb90 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r1, sl, r5, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str.w r9, [sp, #20] │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + adds r1, r2, r5 │ │ │ │ + subs r2, r2, r5 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + lsls r2, r5, #2 │ │ │ │ + add.w r1, r6, r1, lsl #2 │ │ │ │ + add r6, r2 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add r2, r7 │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + subs r5, #1 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ + blx 5e20c │ │ │ │ + b.n 9eb90 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9e918 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add r7, r3 │ │ │ │ + add r6, sp, #124 @ 0x7c │ │ │ │ + strd r9, r3, [sp, #4] │ │ │ │ + mov r1, r6 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r6, r3 │ │ │ │ + mov r0, r8 │ │ │ │ + str.w fp, [sp, #12] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, r4 │ │ │ │ + it ge │ │ │ │ + movge r3, r4 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldrd r2, r3, [sp, #60] @ 0x3c │ │ │ │ + blx 63a44 │ │ │ │ + vldr s15, [r9] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + vmov r2, s15 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + cmp r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, r2 │ │ │ │ + cmp r3, r1 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + bgt.n 9ebe2 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, r4 │ │ │ │ + bgt.w 9e9f6 │ │ │ │ + vldr s15, [sp, #48] @ 0x30 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [r9, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r9] │ │ │ │ + b.n 9e92a │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n 9e918 │ │ │ │ + ldr r0, [pc, #500] @ (9eda4 ) │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #500] @ (9eda8 ) │ │ │ │ + add r0, pc │ │ │ │ + ldr r1, [pc, #500] @ (9edac ) │ │ │ │ + adds r5, r0, #4 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + mov r3, r8 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + mla r0, r3, r0, r0 │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + vmov s15, r0 │ │ │ │ + mov r0, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n 9e8e8 │ │ │ │ + subs r3, r3, r1 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + strd r6, r2, [sp] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + mla r3, r1, r3, r3 │ │ │ │ + strd r9, r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + adds r3, #1 │ │ │ │ + strd r2, r0, [sp, #8] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [pc, #424] @ (9edb0 ) │ │ │ │ + ldr r0, [pc, #424] @ (9edb4 ) │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str.w fp, [sp, #32] │ │ │ │ + blx 5c50c │ │ │ │ + vldr s15, [r9] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + cmp r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, r3 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + b.n 9eb88 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ + movs r5, #1 │ │ │ │ + b.n 9e9fa │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r2, fp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add.w r0, r6, #8 │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + mov.w ip, #0 │ │ │ │ + str.w ip, [sp, #108] @ 0x6c │ │ │ │ + blx 5fe70 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ - cmp r4, r3 │ │ │ │ - ble.n a0d76 │ │ │ │ - b.n a0e2a │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + cmp r2, r0 │ │ │ │ + ble.w 9ea4e │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + adds r1, r3, #1 │ │ │ │ + mla r3, r3, r2, r2 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, r3 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + bge.w 9ea4e │ │ │ │ + bl 6768c0 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r0, r6, #12 │ │ │ │ + mov r2, fp │ │ │ │ + mov r6, r3 │ │ │ │ + strd r4, r4, [sp, #4] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + movs r4, #2 │ │ │ │ + str r4, [sp, #108] @ 0x6c │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp r6, r0 │ │ │ │ + it ge │ │ │ │ + cmpge r2, r6 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #1 │ │ │ │ + movle r3, #0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + b.n 9ea4e │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + subs r4, r3, r1 │ │ │ │ + cmp r5, r4 │ │ │ │ + bgt.w 9eae4 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + mov r3, r9 │ │ │ │ + add.w fp, sp, #136 @ 0x88 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b.n 9ed02 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #28] │ │ │ │ + str.w fp, [sp] │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + str.w ip, [sp, #112] @ 0x70 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + subs r3, r4, r5 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + adds r3, r5, r2 │ │ │ │ + subs r2, r2, r5 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + add.w r3, r6, r3, lsl #2 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + lsls r3, r5, #2 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + adds r2, r6, r3 │ │ │ │ + add r3, r9 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add.w r3, sl, r5, lsl #3 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + blx 65f84 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + add r5, r3 │ │ │ │ + cmp r4, r5 │ │ │ │ + bge.n 9ecfe │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b.n 9eae4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + mov r3, r2 │ │ │ │ + b.n 9e90e │ │ │ │ + ldrb r0, [r3, #2] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r6, [r3, #31] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bge.n 9edb8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bls.n 9ecb4 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r6, [r1, #60] @ 0x3c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bls.n 9edd0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bvc.n 9ed80 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r4, [sp, #856] @ 0x358 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +0009edb8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ + sub sp, #260 @ 0x104 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr.w r0, [pc, #2052] @ 9f5d8 │ │ │ │ + mov ip, r1 │ │ │ │ + mov lr, r2 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + add r0, pc │ │ │ │ + ldr.w r1, [pc, #2044] @ 9f5dc │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r7, [sp, #336] @ 0x150 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #252] @ 0xfc │ │ │ │ + mov.w r1, #0 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr.w r3, [ip] │ │ │ │ + mov r8, r2 │ │ │ │ + str r7, [sp, #116] @ 0x74 │ │ │ │ + cmp r2, r3 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + it ge │ │ │ │ + movge r8, r3 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + movs r5, #0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + str r5, [r7, #0] │ │ │ │ + ldr r3, [sp, #308] @ 0x134 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #316] @ 0x13c │ │ │ │ + ldrd r9, r7, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ + cmp r3, r5 │ │ │ │ + ldr r6, [sp, #332] @ 0x14c │ │ │ │ + str.w r8, [sp, #176] @ 0xb0 │ │ │ │ + str r7, [sp, #32] │ │ │ │ + blt.n 9eea8 │ │ │ │ + ldr.w r1, [ip] │ │ │ │ + cmp r1, r5 │ │ │ │ + blt.n 9ee6a │ │ │ │ + ldr.w r2, [lr] │ │ │ │ + cmp r2, r5 │ │ │ │ + blt.w 9f4ba │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + mov r7, r3 │ │ │ │ + it lt │ │ │ │ + movlt r7, #1 │ │ │ │ + cmp r0, r7 │ │ │ │ + blt.n 9eeb0 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + cmp r7, r1 │ │ │ │ + it lt │ │ │ │ + movlt r7, r1 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, r7 │ │ │ │ + bge.n 9eeb8 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n 9ee70 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #96] @ (a0e80 ) │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r2, [r4, #0] │ │ │ │ + ldr r4, [sp, #116] @ 0x74 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ + ldr.w r0, [pc, #1896] @ 9f5e0 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ + str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #88] @ (a0e84 ) │ │ │ │ - ldr r3, [pc, #64] @ (a0e70 ) │ │ │ │ + ldr.w r2, [pc, #1888] @ 9f5e4 │ │ │ │ + ldr.w r3, [pc, #1876] @ 9f5dc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n a0e66 │ │ │ │ + bne.w 9f71a │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #140 @ 0x8c │ │ │ │ + add sp, #260 @ 0x104 │ │ │ │ + vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a0e1c │ │ │ │ + b.n 9ee70 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n 9ee70 │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + cbnz r3, 9eece │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n 9ee82 │ │ │ │ + ldr.w r0, [pc, #1816] @ 9f5e8 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + ldr.w r0, [pc, #1804] @ 9f5ec │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s16, s0 │ │ │ │ + add r3, sp, #208 @ 0xd0 │ │ │ │ + add r1, sp, #196 @ 0xc4 │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [sp, #156] @ 0x9c │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vstr s15, [sp, #208] @ 0xd0 │ │ │ │ + vstr s14, [sp, #196] @ 0xc4 │ │ │ │ + blx 639fc │ │ │ │ + ldr.w r0, [pc, #1764] @ 9f5f0 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #180] @ 0xb4 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w 9f470 │ │ │ │ + vldr s15, [sp, #208] @ 0xd0 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9f548 │ │ │ │ + vldr s15, [sp, #196] @ 0xc4 │ │ │ │ + vcmpe.f32 s15, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9f4d4 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ + ldr.w r0, [pc, #1696] @ 9f5f4 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #184] @ 0xb8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 9ef84 │ │ │ │ + vldr s15, [sp, #208] @ 0xd0 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9f5a6 │ │ │ │ + vldr s15, [sp, #196] @ 0xc4 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itt le │ │ │ │ + movle r3, #0 │ │ │ │ + strle r3, [sp, #148] @ 0x94 │ │ │ │ + bgt.w 9f500 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w r7, r8, #1 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + sub.w fp, r5, #8 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + mov.w r6, r8, lsl #1 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + adds r6, #1 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mov sl, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + str r7, [sp, #108] @ 0x6c │ │ │ │ + lsls r5, r6, #3 │ │ │ │ + sub.w r3, r2, r3, lsl #3 │ │ │ │ + lsls r7, r7, #3 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + blx 66190 │ │ │ │ + add.w r2, fp, r5 │ │ │ │ + add.w r0, fp, r7 │ │ │ │ + movs r3, #0 │ │ │ │ + mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + str r1, [r0, #0] │ │ │ │ + mov r0, sl │ │ │ │ + str r1, [r2, #0] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + mov r0, sl │ │ │ │ + vstr s0, [sp, #192] @ 0xc0 │ │ │ │ + vstr s0, [sp, #188] @ 0xbc │ │ │ │ + blx 65ce8 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 9f574 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + movs r1, #1 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [r0, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + ble.w 9f716 │ │ │ │ + sub.w r3, r5, #8 │ │ │ │ + ldr.w r0, [pc, #1476] @ 9f5f8 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + subs r7, #8 │ │ │ │ + add r0, pc │ │ │ │ + add.w sl, sp, #236 @ 0xec │ │ │ │ + adds r7, r5, r7 │ │ │ │ + str.w r8, [sp, #128] @ 0x80 │ │ │ │ + str r7, [sp, #124] @ 0x7c │ │ │ │ + add r7, sp, #200 @ 0xc8 │ │ │ │ + str.w sl, [sp, #104] @ 0x68 │ │ │ │ + adds r3, r5, r3 │ │ │ │ + strd r0, r7, [sp, #96] @ 0x60 │ │ │ │ + ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr.w sl, [sp, #136] @ 0x88 │ │ │ │ + str r4, [sp, #164] @ 0xa4 │ │ │ │ + mov r4, r1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + add r3, sp, #188 @ 0xbc │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + add r3, sp, #220 @ 0xdc │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add r3, sp, #228 @ 0xe4 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r3, sp, #244 @ 0xf4 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r3, sp, #204 @ 0xcc │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + adds r3, r0, #4 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mla r3, r4, r8, r8 │ │ │ │ + adds r4, #1 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r4, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + add.w r5, sl, r3, lsl #3 │ │ │ │ + add.w r4, sl, r4, lsl #3 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + strd r5, r4, [sp] │ │ │ │ + blx 60318 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + strd r5, r4, [sp] │ │ │ │ + blx 60318 │ │ │ │ + vldr s12, [sp, #204] @ 0xcc │ │ │ │ + vldr s15, [r9] │ │ │ │ + vldr s7, [sp, #200] @ 0xc8 │ │ │ │ + vmul.f32 s15, s12, s15 │ │ │ │ + vcmpe.f32 s15, s7 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w 9f4ca │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.n 9f162 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + vldr s8, [sp, #236] @ 0xec │ │ │ │ + adds r0, r4, r3 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vldr s9, [sp, #240] @ 0xf0 │ │ │ │ + vldr s10, [sp, #244] @ 0xf4 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + vldr s11, [sp, #248] @ 0xf8 │ │ │ │ + ldrd r2, r3, [sp, #120] @ 0x78 │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s6, [r3, #-4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s13, [r3, #-8] │ │ │ │ + vmul.f32 s15, s9, s6 │ │ │ │ + vmul.f32 s14, s13, s9 │ │ │ │ + vmla.f32 s14, s8, s6 │ │ │ │ + vnmls.f32 s15, s8, s13 │ │ │ │ + vstr s14, [r3, #-4] │ │ │ │ + vstr s15, [r3, #-8] │ │ │ │ + cmp r0, r3 │ │ │ │ + vldr s6, [r2, #-4] │ │ │ │ + vldr s13, [r2, #-8] │ │ │ │ + vmul.f32 s14, s11, s6 │ │ │ │ + vmul.f32 s15, s13, s11 │ │ │ │ + vmla.f32 s15, s10, s6 │ │ │ │ + vnmls.f32 s14, s10, s13 │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + vstr s14, [r2, #-8] │ │ │ │ + bne.n 9f10c │ │ │ │ + subs r3, r4, #1 │ │ │ │ + vstr s14, [sp, #212] @ 0xd4 │ │ │ │ + add r3, r6 │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + vstr s15, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + adds r3, r4, r6 │ │ │ │ + ldr r1, [sp, #220] @ 0xdc │ │ │ │ + adds r2, r4, r2 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + adds r4, #1 │ │ │ │ + add.w r2, fp, r2, lsl #3 │ │ │ │ + vstr s7, [sp, #188] @ 0xbc │ │ │ │ + vstr s12, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + ldr r1, [sp, #224] @ 0xe0 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + ldr r2, [sp, #228] @ 0xe4 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [r7, #0] │ │ │ │ + cmp r3, r4 │ │ │ │ + bgt.w 9f080 │ │ │ │ + mov r5, r4 │ │ │ │ + ldr r4, [sp, #164] @ 0xa4 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r5 │ │ │ │ + bgt.w 9f52c │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r7, [sp, #132] @ 0x84 │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + add.w r3, r1, r3, lsl #4 │ │ │ │ + strd r1, r7, [sp, #12] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + adds r1, r4, #1 │ │ │ │ + ldr.w r6, [pc, #1088] @ 9f5fc │ │ │ │ + ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ + lsls r4, r1, #3 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r6, pc │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + subs r5, r7, r4 │ │ │ │ + ldr.w r1, [pc, #1072] @ 9f600 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + blx 60dcc │ │ │ │ + ldr.w r3, [pc, #1048] @ 9f604 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + add r3, pc │ │ │ │ + strd r7, r2, [sp, #20] │ │ │ │ + adds r3, #8 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr.w r2, [pc, #1028] @ 9f608 │ │ │ │ + ldr.w r3, [pc, #1028] @ 9f60c │ │ │ │ + ldr.w r1, [pc, #1028] @ 9f610 │ │ │ │ + add r2, pc │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + add r3, pc │ │ │ │ + str r6, [sp, #0] │ │ │ │ + add r1, pc │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + blx 5e348 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w ip, [r6] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add.w r6, ip, #1 │ │ │ │ + cmp r3, r6 │ │ │ │ + blt.w 9f4c2 │ │ │ │ + ldr.w r7, [r8] │ │ │ │ + cmp r7, #0 │ │ │ │ + ble.n 9f272 │ │ │ │ + sub.w r1, r4, #8 │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + add.w lr, r3, #1 │ │ │ │ + adds r0, r7, #1 │ │ │ │ + add r4, ip │ │ │ │ + mov.w r8, #0 │ │ │ │ + add.w r4, r5, r4, lsl #3 │ │ │ │ + adds r4, #12 │ │ │ │ + mov r2, r4 │ │ │ │ + mov.w r9, #1 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + str.w r8, [r2, #-4] │ │ │ │ + str.w r8, [r2] │ │ │ │ + cmp r9, r0 │ │ │ │ + add r2, r1 │ │ │ │ + bne.n 9f258 │ │ │ │ + adds r6, #1 │ │ │ │ + adds r4, #8 │ │ │ │ + cmp r6, lr │ │ │ │ + bne.n 9f252 │ │ │ │ + str r7, [sp, #172] @ 0xac │ │ │ │ + cmp.w ip, #0 │ │ │ │ + str.w ip, [sp, #168] @ 0xa8 │ │ │ │ + ble.n 9f300 │ │ │ │ + ldr.w r9, [pc, #916] @ 9f614 │ │ │ │ + movs r4, #1 │ │ │ │ + ldr r6, [sp, #132] @ 0x84 │ │ │ │ + add r7, sp, #212 @ 0xd4 │ │ │ │ + add r9, pc │ │ │ │ + ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ + str.w r9, [sp, #44] @ 0x2c │ │ │ │ + add.w r8, sp, #172 @ 0xac │ │ │ │ + ldr.w r9, [sp, #140] @ 0x8c │ │ │ │ + mov r2, ip │ │ │ │ + b.n 9f2a6 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + mov r0, r7 │ │ │ │ + adds r3, #1 │ │ │ │ + add r1, r4 │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + strd r7, r6, [sp, #4] │ │ │ │ + adds r6, #8 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + add.w r3, r1, r3, lsl #4 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mla r3, r2, r9, r9 │ │ │ │ + adds r2, #1 │ │ │ │ + add r2, r1 │ │ │ │ + add r3, r4 │ │ │ │ + mov r1, r8 │ │ │ │ + adds r4, #1 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + blx 62834 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + cmp r3, r4 │ │ │ │ + bge.n 9f29e │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 9f3b0 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + add.w sl, r3, #1 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov.w lr, #1 │ │ │ │ + subs r7, r2, #4 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + lsl.w r8, r2, lr │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + add.w r1, r3, r8 │ │ │ │ + add.w r2, r0, r2, lsl #4 │ │ │ │ + add.w r1, r0, r1, lsl #3 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w 9f460 │ │ │ │ + add.w r9, r3, #1 │ │ │ │ + vldr s15, [pc, #664] @ 9f5d4 │ │ │ │ + mov r0, sl │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov r3, r2 │ │ │ │ + vstr s12, [r3] │ │ │ │ + adds r3, #8 │ │ │ │ + vstr s15, [r3, #-4] │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n 9f348 │ │ │ │ + add.w sl, r5, r6, lsl #3 │ │ │ │ + mov ip, r2 │ │ │ │ + movs r4, #1 │ │ │ │ + str.w lr, [sp, #32] │ │ │ │ + strd r0, r1, [sp, #44] @ 0x2c │ │ │ │ + vldr s14, [ip] │ │ │ │ + vcmp.f32 s14, s12 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 9f38a │ │ │ │ + vldr s14, [ip, #4] │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n 9f38a │ │ │ │ + ldr.w r0, [r7, r4, lsl #2] │ │ │ │ + cmp r0, r4 │ │ │ │ + bne.n 9f3f6 │ │ │ │ + adds r4, #1 │ │ │ │ + add.w ip, ip, #8 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + cmp r4, r9 │ │ │ │ + bne.n 9f366 │ │ │ │ + ldr.w lr, [sp, #32] │ │ │ │ + ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ + add.w lr, lr, #1 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + cmp r0, lr │ │ │ │ + add r6, r3 │ │ │ │ + bne.n 9f346 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w 9f67a │ │ │ │ + cmp r3, #2 │ │ │ │ + beq.w 9f6c8 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w 9f650 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne.w 9ee82 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [pc, #564] @ (9f618 ) │ │ │ │ + ldr r0, [pc, #568] @ (9f61c ) │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + add r0, pc │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9ee82 │ │ │ │ + adds r1, r0, r6 │ │ │ │ + vldr s13, [sl, #8] │ │ │ │ + vldr s14, [sl, #12] │ │ │ │ + mov r3, r4 │ │ │ │ + add.w lr, r5, r1, lsl #3 │ │ │ │ + vldr s11, [lr] │ │ │ │ + ldr.w lr, [lr, #4] │ │ │ │ + add r3, r8 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + vstr s13, [r1] │ │ │ │ + vmov.f32 s13, s11 │ │ │ │ + vstr s14, [r1, #4] │ │ │ │ + vmov s14, lr │ │ │ │ + vstr s15, [r3] │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr.w r0, [r7, r0, lsl #2] │ │ │ │ + adds r1, r6, r0 │ │ │ │ + cmp r0, r4 │ │ │ │ + add.w lr, r5, r1, lsl #3 │ │ │ │ + vldr s11, [lr] │ │ │ │ + ldr.w lr, [lr, #4] │ │ │ │ + bne.n 9f40e │ │ │ │ + add r3, r8 │ │ │ │ + vstr s13, [sl, #8] │ │ │ │ + vstr s14, [sl, #12] │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + vstr s15, [r3] │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + b.n 9f38a │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + add.w lr, lr, #1 │ │ │ │ + cmp lr, sl │ │ │ │ + add r6, r0 │ │ │ │ + bne.w 9f330 │ │ │ │ + b.n 9f3ae │ │ │ │ + vldr s15, [sp, #196] @ 0xc4 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n 9f4d4 │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w 9ef4e │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr r0, [pc, #392] @ (9f620 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + ldr r3, [pc, #380] @ (9f624 ) │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r5, [r3, #0] │ │ │ │ + b.n 9ee82 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n a0e1c │ │ │ │ + b.n 9ee70 │ │ │ │ + cmp r3, ip │ │ │ │ + ble.w 9f300 │ │ │ │ + b.n 9f274 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #164] @ 0xa4 │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + b.n 9f19a │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #328] @ (9f628 ) │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #320] @ (9f62c ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #180 @ 0xb4 │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #2 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + b.n 9ef50 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #292] @ (9f630 ) │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #284] @ (9f634 ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #2 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + b.n 9ef9a │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + blx 595c0 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + b.n 9f1a4 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #228] @ (9f638 ) │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #220] @ (9f63c ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #180 @ 0xb4 │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + b.n 9ef50 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + movs r1, #0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [pc, #188] @ (9f640 ) │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + add r3, pc │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r1, [r0, #0] │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ + ldr r0, [pc, #176] @ (9f644 ) │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + ldr r5, [r5, #0] │ │ │ │ + add r0, pc │ │ │ │ + cmp r4, r5 │ │ │ │ + it lt │ │ │ │ + movlt r4, r5 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ + blx 60918 │ │ │ │ + b.n 9ee82 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #152] @ (9f648 ) │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #144] @ (9f64c ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + b.n 9ef9a │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + strb r6, [r6, #12] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r2, [sp, #504] @ 0x1f8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r6, [r0, #10] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r0, [sp, #744] @ 0x2e8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bcc.n 9f6ec │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r4, [r4, #44] @ 0x2c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bne.n 9f584 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r2, [r3, #42] @ 0x2a │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r6, r0, #3 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r4, [r4, #24] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r2, r0, #32 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r4, [r6, #24] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsls r6, r2, #29 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsls r0, r5, #28 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r2, [r5, #16] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r6, [r1, #20] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [pc, #184] @ (9f720 ) │ │ │ │ + ldr r0, [pc, #188] @ (9f724 ) │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9ee82 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r5, sp, #180 @ 0xb4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r4, [pc, #164] @ (9f728 ) │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r4, pc │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [pc, #156] @ (9f72c ) │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r0, [pc, #124] @ (9f730 ) │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add r0, pc │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ + mov r3, r7 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9f3be │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r5, sp, #180 @ 0xb4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r4, [pc, #100] @ (9f734 ) │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r4, pc │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [pc, #92] @ (9f738 ) │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + ldr r7, [sp, #156] @ 0x9c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r0, [pc, #60] @ (9f73c ) │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add r0, pc │ │ │ │ + strd r3, r3, [sp, #4] │ │ │ │ + mov r3, r7 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9f3be │ │ │ │ + mov r5, r1 │ │ │ │ + b.n 9f19a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + lsls r2, r0, #25 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r6, #102 @ 0x66 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r0, r3, #23 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r6, #24 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +0009f740 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3792] @ 0xed0 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr.w r0, [pc, #2408] @ a00c0 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr.w r1, [pc, #2404] @ a00c4 │ │ │ │ + add r0, pc │ │ │ │ + sub sp, #260 @ 0x104 │ │ │ │ + ldr.w r6, [pc, #2400] @ a00c8 │ │ │ │ + ldr.w r8, [pc, #2400] @ a00cc │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + add r6, pc │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ + add.w r9, r6, #4 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #252] @ 0xfc │ │ │ │ + mov.w r1, #0 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + add r8, pc │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + mov r7, r2 │ │ │ │ + it ge │ │ │ │ + movge r7, r3 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + mov r2, r8 │ │ │ │ + str r7, [sp, #116] @ 0x74 │ │ │ │ + ldr r7, [r1, #0] │ │ │ │ + ldr r0, [sp, #340] @ 0x154 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #308] @ 0x134 │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + str r7, [sp, #128] @ 0x80 │ │ │ │ + ldr.w r1, [pc, #2332] @ a00d0 │ │ │ │ + ldr r7, [sp, #316] @ 0x13c │ │ │ │ + str r7, [sp, #144] @ 0x90 │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldrd sl, fp, [sp, #324] @ 0x144 │ │ │ │ + str r3, [r0, #0] │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r6 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #332] @ 0x14c │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #140] @ 0x8c │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [pc, #2296] @ a00d4 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r2, r8 │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr.w r1, [pc, #2272] @ a00d8 │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mov r2, r8 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr.w r1, [pc, #2232] @ a00dc │ │ │ │ + mov r6, r3 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r5, r3 │ │ │ │ + ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + it lt │ │ │ │ + movlt r5, r3 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r5, r6 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + it lt │ │ │ │ + movlt r5, r6 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r0, r5 │ │ │ │ + it lt │ │ │ │ + movlt r0, r5 │ │ │ │ + movs r5, #0 │ │ │ │ + str.w r5, [fp, #4] │ │ │ │ + add.w r5, r1, r3, lsl #1 │ │ │ │ + mla ip, r3, r0, r0 │ │ │ │ + mla r0, r0, r2, r6 │ │ │ │ + add r5, ip │ │ │ │ + str r0, [sp, #180] @ 0xb4 │ │ │ │ + cmp r5, r0 │ │ │ │ + it lt │ │ │ │ + movlt r5, r0 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + cmp r5, #1 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + vmov s15, r5 │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + cmp r5, #0 │ │ │ │ + vstr s16, [fp] │ │ │ │ + blt.n 9f93c │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n 9f8fe │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w 9fe18 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + cmp r5, #1 │ │ │ │ + mov r8, r5 │ │ │ │ + it lt │ │ │ │ + movlt.w r8, #1 │ │ │ │ + ldr r7, [r7, #0] │ │ │ │ + cmp r7, r8 │ │ │ │ + blt.n 9f944 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + cmp r8, r3 │ │ │ │ + str.w r8, [sp, #176] @ 0xb0 │ │ │ │ + it lt │ │ │ │ + movlt r8, r3 │ │ │ │ + ldr r7, [r7, #0] │ │ │ │ + cmp r7, r8 │ │ │ │ + blt.w 9ff8e │ │ │ │ + add.w ip, r1, r2 │ │ │ │ + add.w lr, r3, #1 │ │ │ │ + cmp r6, ip │ │ │ │ + str.w ip, [sp, #180] @ 0xb4 │ │ │ │ + it lt │ │ │ │ + movlt r6, ip │ │ │ │ + cmp r6, lr │ │ │ │ + ite ge │ │ │ │ + addge r1, r1, r6 │ │ │ │ + addlt r1, lr │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.w 9ff96 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #148] @ 0x94 │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.w a00b6 │ │ │ │ + adds r0, #1 │ │ │ │ + beq.n 9f916 │ │ │ │ + cmp r3, r5 │ │ │ │ + it ge │ │ │ │ + movge r3, r5 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + cbnz r2, 9f94c │ │ │ │ + str.w r2, [sl] │ │ │ │ + b.n 9f916 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #2004] @ a00e0 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1996] @ a00e4 │ │ │ │ + ldr.w r3, [pc, #1960] @ a00c4 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a00ba │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #260 @ 0x104 │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n 9f904 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a0e1c │ │ │ │ + b.n 9f904 │ │ │ │ + ldr.w r0, [pc, #1944] @ a00e8 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + ldr.w r0, [pc, #1936] @ a00ec │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + add r3, sp, #216 @ 0xd8 │ │ │ │ + add r1, sp, #204 @ 0xcc │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vstr s15, [sp, #216] @ 0xd8 │ │ │ │ + vstr s14, [sp, #204] @ 0xcc │ │ │ │ + blx 639fc │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr.w r0, [pc, #1892] @ a00f0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #188] @ 0xbc │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w 9fe20 │ │ │ │ + vldr s15, [sp, #216] @ 0xd8 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9ff04 │ │ │ │ + vldr s15, [sp, #204] @ 0xcc │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 9fe7c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr.w r0, [pc, #1820] @ a00f4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + blx 5792c │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vstr s0, [sp, #192] @ 0xc0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n 9fa08 │ │ │ │ + vldr s15, [sp, #216] @ 0xd8 │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w 9ff62 │ │ │ │ + vldr s15, [sp, #204] @ 0xcc │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.w 9fea8 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w fp, [sp, #4] │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + subs r2, r2, r3 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + mov.w r8, r5, lsl #1 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ + adds r5, #1 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add.w r9, r3, #1 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mov r6, r5 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + sub.w r9, r2, r9, lsl #3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + lsls r6, r6, #3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + blx 62858 │ │ │ │ + sub.w r5, fp, #8 │ │ │ │ + mov.w r2, r8, lsl #3 │ │ │ │ + adds r1, r5, r2 │ │ │ │ + adds r0, r5, r6 │ │ │ │ + mov r7, r1 │ │ │ │ + movs r3, #0 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + str r1, [r0, #0] │ │ │ │ + str r1, [r7, #0] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + str.w r8, [sp, #176] @ 0xb0 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + mov r0, r7 │ │ │ │ + vstr s0, [sp, #200] @ 0xc8 │ │ │ │ + vstr s0, [sp, #196] @ 0xc4 │ │ │ │ + blx 65ce8 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w 9ff30 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + movs r0, #1 │ │ │ │ + str.w r0, [sl] │ │ │ │ + cmp r3, r0 │ │ │ │ + ble.w a00a4 │ │ │ │ + sub.w r1, r6, #8 │ │ │ │ + sub.w r3, r2, #8 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr.w r0, [pc, #1576] @ a00f8 │ │ │ │ + add r3, fp │ │ │ │ + add.w r2, fp, r1 │ │ │ │ + str.w fp, [sp, #124] @ 0x7c │ │ │ │ + mov fp, sl │ │ │ │ + ldr.w sl, [sp, #152] @ 0x98 │ │ │ │ + add r0, pc │ │ │ │ + str r4, [sp, #172] @ 0xac │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r7, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + add r3, sp, #196 @ 0xc4 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r3, sp, #220 @ 0xdc │ │ │ │ + str r0, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r3, sp, #236 @ 0xec │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r3, sp, #208 @ 0xd0 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r3, sp, #228 @ 0xe4 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + add r3, sp, #244 @ 0xf4 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r3, sp, #212 @ 0xd4 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + add.w r3, r0, #8 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r1, fp │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mla r3, r4, r7, r7 │ │ │ │ + adds r4, #1 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add r4, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + add.w r6, r9, r3, lsl #3 │ │ │ │ + add.w r4, r9, r4, lsl #3 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + strd r6, r4, [sp] │ │ │ │ + blx 60318 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r1, fp │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + strd r6, r4, [sp] │ │ │ │ + blx 60318 │ │ │ │ + vldr s14, [sp, #212] @ 0xd4 │ │ │ │ + vldr s15, [sl] │ │ │ │ + vldr s13, [sp, #208] @ 0xd0 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vcmpe.f32 s15, s13 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w 9fe6c │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n 9fbf0 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + vldr s8, [sp, #236] @ 0xec │ │ │ │ + adds r4, r0, r3 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + vldr s9, [sp, #240] @ 0xf0 │ │ │ │ + vldr s10, [sp, #244] @ 0xf4 │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + vldr s11, [sp, #248] @ 0xf8 │ │ │ │ + ldrd r2, r3, [sp, #132] @ 0x84 │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s12, [r3, #-4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s7, [r3, #-8] │ │ │ │ + vmul.f32 s15, s9, s12 │ │ │ │ + vmul.f32 s6, s7, s9 │ │ │ │ + vmla.f32 s6, s8, s12 │ │ │ │ + vnmls.f32 s15, s8, s7 │ │ │ │ + vstr s6, [r3, #-4] │ │ │ │ + vstr s15, [r3, #-8] │ │ │ │ + cmp r4, r3 │ │ │ │ + vldr s12, [r2, #-4] │ │ │ │ + vldr s7, [r2, #-8] │ │ │ │ + vmul.f32 s15, s11, s12 │ │ │ │ + vmul.f32 s6, s7, s11 │ │ │ │ + vmla.f32 s6, s10, s12 │ │ │ │ + vnmls.f32 s15, s10, s7 │ │ │ │ + vstr s6, [r2, #-4] │ │ │ │ + vstr s15, [r2, #-8] │ │ │ │ + bne.n 9fba2 │ │ │ │ + subs r3, r0, #1 │ │ │ │ + add r3, r8 │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + add.w r3, r0, r8 │ │ │ │ + adds r4, r0, #1 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + adds r2, r0, r2 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #220] @ 0xdc │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + vstr s13, [sp, #196] @ 0xc4 │ │ │ │ + vstr s14, [sp, #200] @ 0xc8 │ │ │ │ + str r0, [r2, #0] │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [r2, #4] │ │ │ │ + ldr r2, [sp, #228] @ 0xe4 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str.w r4, [fp] │ │ │ │ + cmp r3, r4 │ │ │ │ + bgt.w 9fb14 │ │ │ │ + mov r6, r4 │ │ │ │ + mov sl, fp │ │ │ │ + ldr r4, [sp, #172] @ 0xac │ │ │ │ + ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r6 │ │ │ │ + bgt.w 9fed4 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + mov r2, r4 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + ldr r1, [sp, #156] @ 0x9c │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #140] @ 0x8c │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + str r0, [sp, #8] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + strd fp, r7, [sp, #12] │ │ │ │ + ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + ldr.w r6, [pc, #1176] @ a00fc │ │ │ │ + sub.w r1, r1, r3, lsl #1 │ │ │ │ + add.w r3, fp, r3, lsl #4 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ + add r6, pc │ │ │ │ + str r3, [sp, #24] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r1, [pc, #1160] @ a0100 │ │ │ │ + adds r4, r3, #1 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r9 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ + blx 5c50c │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + sub.w r8, r7, r4 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr.w r3, [pc, #1124] @ a0104 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add r3, pc │ │ │ │ + strd r7, r1, [sp, #20] │ │ │ │ + adds r3, #12 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr.w r2, [pc, #1108] @ a0108 │ │ │ │ + ldr.w r3, [pc, #1108] @ a010c │ │ │ │ + ldr.w r1, [pc, #1108] @ a0110 │ │ │ │ + add r2, pc │ │ │ │ + add r3, pc │ │ │ │ + strd sl, r9, [sp] │ │ │ │ + add r1, pc │ │ │ │ + blx 5e348 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w a0094 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr.w ip, [sl] │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + cmp r6, ip │ │ │ │ + ble.n 9fd78 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + sub.w lr, ip, r6 │ │ │ │ + subs r4, #8 │ │ │ │ + adds r0, #1 │ │ │ │ + adds r2, r3, r6 │ │ │ │ + mov.w lr, lr, lsl #3 │ │ │ │ + movs r1, #1 │ │ │ │ + mov.w r9, #0 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + add.w r3, lr, r2 │ │ │ │ + str.w r9, [r3, #8] │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r9, [r3, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.n 9fd02 │ │ │ │ + adds r1, #1 │ │ │ │ + add r2, r4 │ │ │ │ + cmp r1, r0 │ │ │ │ + bne.n 9fcfe │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + sub.w r6, r6, ip │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + str r6, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [pc, #976] @ (a0114 ) │ │ │ │ + sub.w r2, r2, r3, lsl #1 │ │ │ │ + ldr r0, [pc, #972] @ (a0118 ) │ │ │ │ + str r2, [sp, #180] @ 0xb4 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + add r1, pc │ │ │ │ + add.w r3, fp, r3, lsl #4 │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r3, sp, #180 @ 0xb4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r4 │ │ │ │ + str.w sl, [sp] │ │ │ │ + blx 5ebe4 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n 9fdf0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + ldr.w r9, [pc, #928] @ a011c │ │ │ │ + add.w r2, r8, #8 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + movs r4, #1 │ │ │ │ + add r9, pc │ │ │ │ + str.w sl, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr.w sl, [sp, #144] @ 0x90 │ │ │ │ + mov r8, r2 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + ble.n 9fde6 │ │ │ │ + add.w lr, sl, r3, lsl #2 │ │ │ │ + lsls r3, r6, #3 │ │ │ │ + mov ip, sl │ │ │ │ + add.w r0, r9, r3 │ │ │ │ + ldr.w r2, [ip], #4 │ │ │ │ + adds r0, #8 │ │ │ │ + ldr r1, [r0, #0] │ │ │ │ + cmp lr, ip │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + bne.n 9fdaa │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r7 │ │ │ │ + str.w r8, [sp] │ │ │ │ + add r3, r2 │ │ │ │ + mov r2, r8 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + adds r4, #1 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.n 9fdea │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.n 9fd9e │ │ │ │ + lsls r3, r6, #3 │ │ │ │ + b.n 9fdc0 │ │ │ │ + ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w 9ffd2 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq.w a001e │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w 9ffa8 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq.w a006a │ │ │ │ + movs r3, #0 │ │ │ │ + vstr s16, [fp] │ │ │ │ + str.w r3, [fp, #4] │ │ │ │ + b.n 9f916 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n 9f904 │ │ │ │ + vldr s15, [sp, #204] @ 0xcc │ │ │ │ + vcmpe.f32 s0, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n 9fe7c │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w 9f9ce │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr r0, [pc, #728] @ (a0120 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r0, pc │ │ │ │ + cmp r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, r3 │ │ │ │ + ldr r3, [pc, #716] @ (a0124 ) │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + blx 60918 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [sl] │ │ │ │ + b.n 9fe0c │ │ │ │ + mov sl, fp │ │ │ │ + ldr r4, [sp, #172] @ 0xac │ │ │ │ + ldr.w fp, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr.w r6, [sl] │ │ │ │ + b.n 9fc32 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #672] @ (a0128 ) │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #664] @ (a012c ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #188 @ 0xbc │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #2 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + b.n 9f9d2 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #636] @ (a0130 ) │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #628] @ (a0134 ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #2 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + b.n 9fa18 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, sl │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #156] @ 0x9c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + sub.w r2, r2, r3, lsl #1 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + add.w r3, fp, r3, lsl #4 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldrd r2, r3, [sp, #60] @ 0x3c │ │ │ │ + blx 63e90 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + b.n 9fc3c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #552] @ (a0138 ) │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #544] @ (a013c ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #188 @ 0xbc │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + b.n 9f9d2 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + movs r0, #0 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #516] @ (a0140 ) │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r3, pc │ │ │ │ + ldr r1, [sp, #156] @ 0x9c │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str.w r0, [sl] │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + cmp r0, r4 │ │ │ │ + it lt │ │ │ │ + movlt r0, r4 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [pc, #488] @ (a0144 ) │ │ │ │ + add r0, pc │ │ │ │ + blx 60918 │ │ │ │ + b.n 9fe0c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r2, [pc, #476] @ (a0148 ) │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r0, [pc, #468] @ (a014c ) │ │ │ │ + strd r4, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ + blx 57dfc │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + b.n 9fa18 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n a0e1c │ │ │ │ + b.n 9f904 │ │ │ │ + adds r0, #1 │ │ │ │ + beq.w a00a8 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n 9f908 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [pc, #404] @ (a0150 ) │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #404] @ (a0154 ) │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9fe0c │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r4, sp, #188 @ 0xbc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r5, [pc, #380] @ (a0158 ) │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r5, pc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [pc, #372] @ (a015c ) │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [pc, #348] @ (a0160 ) │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9fdfe │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r4, sp, #188 @ 0xbc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r5, [pc, #316] @ (a0164 ) │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r5, pc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [pc, #308] @ (a0168 ) │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #164] @ 0xa4 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [pc, #284] @ (a016c ) │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9fdfe │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [pc, #244] @ (a0170 ) │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #244] @ (a0174 ) │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + blx 57dfc │ │ │ │ + b.n 9fe0c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w ip, [sl] │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + cmp ip, r6 │ │ │ │ + bge.w 9fdf0 │ │ │ │ + b.n 9fd1a │ │ │ │ + mov r6, r0 │ │ │ │ + b.n 9fc32 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w 9f916 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n 9f908 │ │ │ │ + mov r3, r1 │ │ │ │ + b.n a00b2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + ldr r0, [r6, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #92] @ 0x5c │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strh r2, [r4, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r4, #10] │ │ │ │ + strh r6, [r2, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strh r4, [r7, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + ldrh r4, [r3, #6] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r0, #0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strh r0, [r4, #8] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r6, [r4, #8] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r2, [r7, #48] @ 0x30 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r6, [r5, #46] @ 0x2e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldmia r0!, {r5, r6, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strh r2, [r2, #28] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r2, [r7, #22] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r7!, {r2, r3, r4} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strh r4, [r4, #20] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r6, [r2, #20] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r4, [r5, #20] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r2, [r5, #16] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r2, [r4, #20] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strh r4, [r6, #10] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + mrc2 0, 2, r0, cr14, cr14, {2} │ │ │ │ + mcr2 0, 1, r0, cr14, cr14, {2} │ │ │ │ + strh r0, [r7, #12] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + mcr2 0, 0, r0, cr2, cr14, {2} │ │ │ │ + strh r4, [r1, #12] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stc2 0, cr0, [r6, #376]! @ 0x178 │ │ │ │ + strh r0, [r6, #8] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldc2l 0, cr0, [sl, #-376]! @ 0xfffffe88 │ │ │ │ + strh r6, [r4, #2] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stc2l 0, cr0, [r8, #-376] @ 0xfffffe88 │ │ │ │ + strh r2, [r2, #6] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldc2l 0, cr0, [sl], #376 @ 0x178 │ │ │ │ + strh r2, [r1, #4] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldc2l 0, cr0, [sl], {94} @ 0x5e │ │ │ │ + strh r4, [r4, #2] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r5, #18 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stc2 0, cr0, [lr], {94} @ 0x5e │ │ │ │ + strh r0, [r3, #0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ + ldc2 0, cr0, [r8], #-376 @ 0xfffffe88 │ │ │ │ + ldrb r0, [r1, #31] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000a0e88 : │ │ │ │ +000a0178 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d10} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ + sub sp, #172 @ 0xac │ │ │ │ + mov fp, r0 │ │ │ │ + ldr.w r0, [pc, #1152] @ a0614 │ │ │ │ + mov r5, r3 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r0, pc │ │ │ │ + ldr.w r3, [pc, #1148] @ a0618 │ │ │ │ + ldr.w sl, [sp, #248] @ 0xf8 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [sl] │ │ │ │ + ldr r3, [sp, #236] @ 0xec │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #244] @ 0xf4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w a0694 │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + mov r9, r1 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w a056e │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.w a070a │ │ │ │ + ldr.w r0, [pc, #1072] @ a061c │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it pl │ │ │ │ + vsqrtpl.f32 s18, s0 │ │ │ │ + bmi.w a0732 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + subs r0, r4, #4 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + lsls r1, r2, #3 │ │ │ │ + cmp r3, #0 │ │ │ │ + sub.w r2, r8, r1 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ble.w a0712 │ │ │ │ + ldr r2, [pc, #1004] @ (a0620 ) │ │ │ │ + movs r5, #1 │ │ │ │ + str.w r9, [sp, #36] @ 0x24 │ │ │ │ + mov r6, r0 │ │ │ │ + add r2, pc │ │ │ │ + mov r9, r8 │ │ │ │ + str.w r8, [sp, #40] @ 0x28 │ │ │ │ + sub.w r7, r1, #8 │ │ │ │ + str.w sl, [sp, #44] @ 0x2c │ │ │ │ + mov r4, r5 │ │ │ │ + mov r8, r0 │ │ │ │ + mov sl, r2 │ │ │ │ + b.n a028c │ │ │ │ + cmp r4, r5 │ │ │ │ + it eq │ │ │ │ + streq r4, [r6, #0] │ │ │ │ + beq.n a0282 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov r0, fp │ │ │ │ + str.w sl, [sp] │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + mov r2, sl │ │ │ │ + blx 58120 │ │ │ │ + ldr.w r3, [r8, r5, lsl #2] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str.w r4, [r8, r5, lsl #2] │ │ │ │ + adds r4, #1 │ │ │ │ + adds r5, #1 │ │ │ │ + add r9, r7 │ │ │ │ + cmp r4, r3 │ │ │ │ + bgt.n a029e │ │ │ │ + ldr.w r0, [r6, #4]! │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a0252 │ │ │ │ + str r4, [r6, #0] │ │ │ │ + adds r4, #1 │ │ │ │ + add r9, r7 │ │ │ │ + cmp r4, r3 │ │ │ │ + ble.n a028c │ │ │ │ + subs r6, r5, #1 │ │ │ │ + ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ + ldrd r9, r8, [sp, #36] @ 0x24 │ │ │ │ + cmp r6, #0 │ │ │ │ + bgt.w a069c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + ble.w a0584 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, r5 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + sub.w r0, r2, #4 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + blt.n a0330 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add.w sl, r5, #1073741824 @ 0x40000000 │ │ │ │ + add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ + mov r4, r5 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + add.w sl, r2, sl, lsl #2 │ │ │ │ + mla r1, r3, r5, r5 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r5, r0 │ │ │ │ + add.w r8, r3, r1, lsl #3 │ │ │ │ + ldr r3, [pc, #828] @ (a0624 ) │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #136 @ 0x88 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, r3 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + add r6, fp │ │ │ │ + subs r2, r2, r7 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + blx 5e904 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + adds r2, r3, r4 │ │ │ │ + adds r4, #1 │ │ │ │ + vstmia sl!, {s0} │ │ │ │ + cmp r0, r4 │ │ │ │ + add.w r2, r5, r2, lsl #2 │ │ │ │ + vstr s0, [r2] │ │ │ │ + bge.n a02fa │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, fp │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + cmp r5, r2 │ │ │ │ + bgt.w a0584 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + add.w r8, r5, #1 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + mov r4, r6 │ │ │ │ + vldr s17, [pc, #712] @ a0610 │ │ │ │ + add.w r2, r2, r5, lsl #2 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + subs r2, #16 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + mul.w ip, r5, r2 │ │ │ │ + mla r2, r5, r2, r2 │ │ │ │ + str.w ip, [sp, #48] @ 0x30 │ │ │ │ + add.w sl, ip, r5 │ │ │ │ + add.w lr, r2, r5 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add.w sl, r1, sl, lsl #3 │ │ │ │ + str.w lr, [sp, #56] @ 0x38 │ │ │ │ + str.w sl, [sp, #88] @ 0x58 │ │ │ │ + mla r2, r5, r2, r2 │ │ │ │ + adds r2, r1, r2 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r2, ip, #1 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + mla r2, r5, r2, r2 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [pc, #660] @ (a0628 ) │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + add.w r2, r1, lr, lsl #3 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + add r2, sp, #156 @ 0x9c │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r8, r5 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + sub.w r3, r3, r8 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + subs r1, r6, #4 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + blx 602a0 │ │ │ │ + add r4, r0 │ │ │ │ + cmp r4, r8 │ │ │ │ + beq.n a0412 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r0, fp │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mul.w r1, r4, r3 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + blx 58120 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + ldr.w r3, [r1, r4, lsl #2] │ │ │ │ + ldr.w r2, [r1, r8, lsl #2] │ │ │ │ + str.w r2, [r1, r4, lsl #2] │ │ │ │ + str.w r3, [r1, r8, lsl #2] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [r6, #-4] │ │ │ │ + add.w r3, r1, r4, lsl #2 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add r4, r3 │ │ │ │ + add r3, r8 │ │ │ │ + add.w r3, r1, r3, lsl #2 │ │ │ │ + add.w r4, r1, r4, lsl #2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr.w r2, [sl, #4] │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str r2, [sp, #156] @ 0x9c │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + cmp r3, r5 │ │ │ │ + ite le │ │ │ │ + addle r2, r2, r3 │ │ │ │ + addgt r2, r2, r5 │ │ │ │ + sub.w r3, r3, r8 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r4, [pc, #500] @ (a062c ) │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + add r4, pc │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + add.w r6, r3, r5, lsl #3 │ │ │ │ + mov r3, r4 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r5, [sp, #140] @ 0x8c │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + blx 668cc │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + str.w r3, [sl] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + cmp r2, r8 │ │ │ │ + str.w r3, [sl, #4] │ │ │ │ + bgt.w a063c │ │ │ │ + cmp r5, r2 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + bgt.n a051e │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r4, r5 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + str.w sl, [sp, #96] @ 0x60 │ │ │ │ + mov sl, r9 │ │ │ │ + subs r6, r3, r1 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r5, [sp, #100] @ 0x64 │ │ │ │ + mov r5, r8 │ │ │ │ + lsls r3, r6, #3 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + mov r8, r3 │ │ │ │ + b.n a049a │ │ │ │ + adds r4, #1 │ │ │ │ + add r9, r7 │ │ │ │ + cmp r4, r2 │ │ │ │ + bgt.n a0518 │ │ │ │ + vldmia r6!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n a0492 │ │ │ │ + add.w r0, r8, r9 │ │ │ │ + blx 65ce8 │ │ │ │ + vldr s13, [r6, #-4] │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vcvt.f64.f32 d10, s13 │ │ │ │ + add r2, r4 │ │ │ │ + add.w r2, r3, r2, lsl #2 │ │ │ │ + vdiv.f64 d7, d0, d10 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vadd.f32 s0, s14, s16 │ │ │ │ + vsub.f32 s14, s16, s14 │ │ │ │ + vmul.f32 s0, s0, s14 │ │ │ │ + vldr s14, [r2] │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vmul.f32 s15, s15, s15 │ │ │ │ + bls.n a05a6 │ │ │ │ + vmul.f32 s15, s15, s0 │ │ │ │ + vcmpe.f32 s15, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.n a05ee │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + subs r0, r0, r5 │ │ │ │ + cmp r0, #0 │ │ │ │ + bgt.n a05c8 │ │ │ │ + vstr s17, [r6, #-4] │ │ │ │ + adds r4, #1 │ │ │ │ + vstr s17, [r2] │ │ │ │ + add r9, r7 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + cmp r4, r2 │ │ │ │ + ble.n a049a │ │ │ │ + mov r9, sl │ │ │ │ + ldrd sl, r5, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + add r2, r3 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add sl, r3 │ │ │ │ + add r2, r1 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add r2, r3 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + add r3, r7 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r5, r3 │ │ │ │ + bgt.n a0584 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + adds r5, #1 │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + subs r4, r3, #1 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + b.n a03ac │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #184] @ (a0630 ) │ │ │ │ + add r1, sp, #132 @ 0x84 │ │ │ │ + str.w r2, [sl] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #172] @ (a0634 ) │ │ │ │ + ldr r3, [pc, #144] @ (a0618 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a072e │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #172 @ 0xac │ │ │ │ + vpop {d8-d10} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + vmul.f32 s15, s15, s17 │ │ │ │ + vcmpe.f32 s18, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n a04fc │ │ │ │ + vldr d7, [pc, #80] @ a0608 │ │ │ │ + vmul.f64 d7, d10, d7 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstr s14, [r6, #-4] │ │ │ │ + b.n a0492 │ │ │ │ + ldr r2, [pc, #108] @ (a0638 ) │ │ │ │ + mov r1, r9 │ │ │ │ + str r0, [sp, #140] @ 0x8c │ │ │ │ + add r0, sp, #140 @ 0x8c │ │ │ │ + add r2, pc │ │ │ │ + blx 5e904 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add r2, r4 │ │ │ │ + vstr s0, [r6, #-4] │ │ │ │ + add.w r2, r3, r2, lsl #2 │ │ │ │ + vstr s0, [r2] │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + b.n a0492 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w a073c │ │ │ │ + vsqrt.f64 d7, d0 │ │ │ │ + b.n a05b8 │ │ │ │ + nop.w │ │ │ │ + ... │ │ │ │ + ldrsh r0, [r7, r5] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r1!, {r1, r3, r4, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmia r0!, {r6} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + itet ls │ │ │ │ + lslls r6, r3, #1 │ │ │ │ + strbhi r4, [r4, #17] │ │ │ │ + lslls r5, r3, #1 │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + bkpt 0x0004 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, sp, #148 @ 0x94 │ │ │ │ + vstr s17, [sl, #4] │ │ │ │ + sub.w r3, r3, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str.w r3, [sl] │ │ │ │ + sub.w r2, r2, r8 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r2, sp, #140 @ 0x8c │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r0, [pc, #216] @ (a0748 ) │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + strd r4, r6, [sp] │ │ │ │ + blx 5b480 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + str.w r3, [sl] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + str.w r3, [sl, #4] │ │ │ │ + b.n a046a │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a0574 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov r1, r4 │ │ │ │ + str.w sl, [sp, #8] │ │ │ │ + mov r0, fp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, r6 │ │ │ │ + it ge │ │ │ │ + movge r3, r6 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + blx 5bdcc │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.w a02ae │ │ │ │ + subs r2, r2, r3 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + mla r3, r3, r2, r2 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + strd r1, r0, [sp, #8] │ │ │ │ + adds r3, #1 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r0, [pc, #96] @ (a074c ) │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r1, [pc, #92] @ (a0750 ) │ │ │ │ + mov r2, fp │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r0, pc │ │ │ │ + add r1, pc │ │ │ │ + add r3, sp, #132 @ 0x84 │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + strd r4, r8, [sp] │ │ │ │ + blx 60dcc │ │ │ │ + b.n a02ae │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n a0574 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w a0584 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + movs r5, #1 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + movs r6, #0 │ │ │ │ + subs r2, #4 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + sub.w r7, r2, #8 │ │ │ │ + b.n a033a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + b.n a020e │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d7, d0 │ │ │ │ + b.n a05b8 │ │ │ │ + nop │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000a0754 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + sub sp, #92 @ 0x5c │ │ │ │ + mov r4, r0 │ │ │ │ + mov ip, r3 │ │ │ │ + ldr r3, [pc, #368] @ (a08e0 ) │ │ │ │ + mov r6, r1 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #364] @ (a08e4 ) │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ + add r0, pc │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r1, [ip] │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.w a08c6 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n a0892 │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr.w r4, [ip] │ │ │ │ + mov r6, r0 │ │ │ │ + it lt │ │ │ │ + movlt r6, #1 │ │ │ │ + cmp r4, r6 │ │ │ │ + blt.w a08ce │ │ │ │ + cmp r3, r0 │ │ │ │ + it ge │ │ │ │ + movge r3, r0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a08a6 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + sub.w r5, r2, #8 │ │ │ │ + mov r8, r1 │ │ │ │ + movs r4, #1 │ │ │ │ + mov.w fp, r3, lsl #3 │ │ │ │ + ldr r3, [pc, #280] @ (a08e8 ) │ │ │ │ + vldr s18, [pc, #264] @ a08dc │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #28] │ │ │ │ + sub.w r3, r2, fp │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add.w r9, r3, r1, lsl #4 │ │ │ │ + ldr r3, [pc, #264] @ (a08ec ) │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + add r3, pc │ │ │ │ + str.w ip, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + add r3, sp, #68 @ 0x44 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + b.n a080e │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r5, fp │ │ │ │ + adds r7, #8 │ │ │ │ + add r9, fp │ │ │ │ + add r8, r3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r6, r3 │ │ │ │ + bgt.n a08a6 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r6, r4, #1 │ │ │ │ + cmp r6, r0 │ │ │ │ + ite le │ │ │ │ + addle.w r2, r8, r6 │ │ │ │ + addgt.w r2, r8, r0 │ │ │ │ + add.w sl, r5, #8 │ │ │ │ + subs r0, r0, r4 │ │ │ │ + mov r1, sl │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + adds r0, #1 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ + blx 5bb78 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, r4 │ │ │ │ + ble.n a07f8 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s17, [r5, #8] │ │ │ │ + vldr s16, [r5, #12] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + vstr s18, [r5, #12] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add r4, sp, #76 @ 0x4c │ │ │ │ + adds r3, #1 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + strd r9, r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + blx 5b480 │ │ │ │ + vstr s17, [r5, #8] │ │ │ │ + vstr s16, [r5, #12] │ │ │ │ + b.n a07f8 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #84] @ (a08f0 ) │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #76] @ (a08f4 ) │ │ │ │ + ldr r3, [pc, #52] @ (a08e0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n a08d6 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #92 @ 0x5c │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a0898 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n a0898 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r0, [r3, r6] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + pop {r2} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrb r6, [r2, #0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r6, [r7, #5] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000a08f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r9, r1 │ │ │ │ - ldr r1, [pc, #844] @ (a11e8 ) │ │ │ │ + ldr r1, [pc, #844] @ (a0c58 ) │ │ │ │ mov fp, r3 │ │ │ │ - ldr r3, [pc, #844] @ (a11ec ) │ │ │ │ + ldr r3, [pc, #844] @ (a0c5c ) │ │ │ │ add r1, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r4, r0 │ │ │ │ - ldr.w r8, [pc, #840] @ a11f0 │ │ │ │ + ldr.w r8, [pc, #840] @ a0c60 │ │ │ │ mov sl, r2 │ │ │ │ - ldr r2, [pc, #836] @ (a11f4 ) │ │ │ │ + ldr r2, [pc, #836] @ (a0c64 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r7, r8, #4 │ │ │ │ - ldr r1, [pc, #812] @ (a11f8 ) │ │ │ │ + ldr r1, [pc, #812] @ (a0c68 ) │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [fp] │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r6, [sp, #164] @ 0xa4 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ @@ -90064,41 +89501,41 @@ │ │ │ │ mul.w r3, r0, r1 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ cmp r3, #0 │ │ │ │ vstr s15, [r5] │ │ │ │ - blt.n a0ff4 │ │ │ │ + blt.n a0a64 │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n a0fc0 │ │ │ │ + blt.n a0a30 │ │ │ │ cmp r3, #1 │ │ │ │ ldr.w r0, [fp] │ │ │ │ mov ip, r3 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ cmp r0, ip │ │ │ │ - blt.n a0ffc │ │ │ │ + blt.n a0a6c │ │ │ │ cmp r1, #1 │ │ │ │ mov lr, r1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r2, r1 │ │ │ │ - blt.w a11c0 │ │ │ │ + blt.w a0c30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w a11de │ │ │ │ + bne.w a0c4e │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ cmp r0, r3 │ │ │ │ it ge │ │ │ │ movge r0, r3 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a1004 │ │ │ │ + beq.n a0a74 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r6, r0 │ │ │ │ subs r1, #8 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r0, r1, #1 │ │ │ │ sub.w r1, sl, r0, lsl #3 │ │ │ │ @@ -90109,15 +89546,15 @@ │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ cmp r1, r6 │ │ │ │ it ge │ │ │ │ movge r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a100c │ │ │ │ + bne.n a0a7c │ │ │ │ movs r6, #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ adds r0, #1 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ @@ -90130,51 +89567,51 @@ │ │ │ │ add.w r6, r3, r6, lsl #3 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #108 @ 0x6c │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ - blx 5cccc │ │ │ │ + blx 5bdcc │ │ │ │ vldr s15, [sp, #60] @ 0x3c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r5] │ │ │ │ - b.n a0fd6 │ │ │ │ + b.n a0a46 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #560] @ (a11fc ) │ │ │ │ + ldr r0, [pc, #560] @ (a0c6c ) │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #552] @ (a1200 ) │ │ │ │ - ldr r3, [pc, #528] @ (a11ec ) │ │ │ │ + ldr r2, [pc, #552] @ (a0c70 ) │ │ │ │ + ldr r3, [pc, #528] @ (a0c5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a11e2 │ │ │ │ + bne.w a0c52 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a0fc6 │ │ │ │ + b.n a0a36 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n a0fc6 │ │ │ │ + b.n a0a36 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n a0fd6 │ │ │ │ + b.n a0a46 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ add.w r0, r8, #8 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5fe70 │ │ │ │ @@ -90182,45 +89619,45 @@ │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ - ble.w a11b8 │ │ │ │ + ble.w a0c28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr.w lr, [r9] │ │ │ │ str.w lr, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r3, r3, lr │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a117e │ │ │ │ - ldr r1, [pc, #432] @ (a1204 ) │ │ │ │ + blt.w a0bee │ │ │ │ + ldr r1, [pc, #432] @ (a0c74 ) │ │ │ │ movs r6, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [pc, #424] @ (a1208 ) │ │ │ │ + ldr r1, [pc, #424] @ (a0c78 ) │ │ │ │ sub.w r2, r3, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov sl, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [pc, #416] @ (a120c ) │ │ │ │ + ldr r1, [pc, #416] @ (a0c7c ) │ │ │ │ str.w fp, [sp, #68] @ 0x44 │ │ │ │ mov fp, r9 │ │ │ │ add r1, pc │ │ │ │ mov r9, r5 │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ - b.n a10dc │ │ │ │ + b.n a0b4c │ │ │ │ cmp r6, r2 │ │ │ │ - bgt.n a10e4 │ │ │ │ + bgt.n a0b54 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r5, sp, #104 @ 0x68 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r4, sp, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -90241,36 +89678,36 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r3, r6, lsl #3 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - blx 5cccc │ │ │ │ + blx 5bdcc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r2, [fp] │ │ │ │ add r3, r6 │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n a10fe │ │ │ │ + ble.n a0b6e │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r6, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n a107e │ │ │ │ + bge.n a0aee │ │ │ │ cmp r6, r2 │ │ │ │ - bge.n a1082 │ │ │ │ + bge.n a0af2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, fp │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ cmp r6, r3 │ │ │ │ - bgt.w a0fae │ │ │ │ + bgt.w a0a1e │ │ │ │ ldr.w lr, [r9] │ │ │ │ ldr.w r3, [sl] │ │ │ │ - b.n a0f7c │ │ │ │ + b.n a09ec │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add.w r8, sp, #112 @ 0x70 │ │ │ │ strd r7, r3, [sp] │ │ │ │ ldrd r1, r0, [sp, #76] @ 0x4c │ │ │ │ ldr.w r3, [sl] │ │ │ │ @@ -90287,15 +89724,15 @@ │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ str.w r8, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #24] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ subs r3, r3, r6 │ │ │ │ - ldr r0, [pc, #200] @ (a1210 ) │ │ │ │ + ldr r0, [pc, #200] @ (a0c80 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ adds r3, r2, r6 │ │ │ │ add.w r2, r9, r2, lsl #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -90308,17 +89745,17 @@ │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ blx 675b0 │ │ │ │ - b.n a10d6 │ │ │ │ + b.n a0b46 │ │ │ │ mov r1, lr │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ mov r6, r3 │ │ │ │ strd r7, r7, [sp, #4] │ │ │ │ add.w r0, r8, #12 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ @@ -90330,128 +89767,701 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ cmp r6, r0 │ │ │ │ it ge │ │ │ │ cmpge r2, r6 │ │ │ │ - bgt.w a1052 │ │ │ │ + bgt.w a0ac2 │ │ │ │ ldr.w lr, [r9] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n a0f7a │ │ │ │ + b.n a09ea │ │ │ │ adds r2, #1 │ │ │ │ - beq.n a11d0 │ │ │ │ + beq.n a0c40 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n a0fca │ │ │ │ + b.n a0a3a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a0fd6 │ │ │ │ + beq.w a0a46 │ │ │ │ negs r3, r3 │ │ │ │ - b.n a0fca │ │ │ │ + b.n a0a3a │ │ │ │ negs r3, r2 │ │ │ │ - b.n a0fca │ │ │ │ + b.n a0a3a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r6, r1] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + hlt 0x003c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + strb r0, [r0, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r3, #48] @ 0x30 │ │ │ │ + strb r0, [r2, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r3, #1] │ │ │ │ + strb r0, [r2, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r7, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + strb r6, [r2, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r4, #108] @ 0x6c │ │ │ │ + strb r0, [r7, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000a1214 : │ │ │ │ +000a0c84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ + str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ + ldr r5, [pc, #468] @ (a0e6c ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - mov r7, r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #840] @ (a1580 ) │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #840] @ (a1584 ) │ │ │ │ - add r0, pc │ │ │ │ - ldr r6, [sp, #196] @ 0xc4 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ - ldr.w ip, [r5] │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - add.w r1, ip, #1 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - adds r3, r4, #1 │ │ │ │ - ldr.w lr, [sp, #192] @ 0xc0 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - lsls r4, r1, #3 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r0, #0 │ │ │ │ - sub.w r3, lr, r3 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r4, [pc, #468] @ (a0e70 ) │ │ │ │ + mov fp, r0 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [sp, #176] @ 0xb0 │ │ │ │ + ldr.w lr, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r6, [sp, #180] @ 0xb4 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #132] @ 0x84 │ │ │ │ + mov.w r4, #0 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - sub.w r3, sl, r4 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - blt.n a12e0 │ │ │ │ - ldr.w r4, [r8] │ │ │ │ - cmp r4, #0 │ │ │ │ - blt.n a12aa │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r0, #1 │ │ │ │ - mov r5, r0 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - blt.n a12e8 │ │ │ │ - cmp r4, #1 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - mov r5, r4 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.n a12f0 │ │ │ │ - mvn.w r4, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n a12b0 │ │ │ │ - mvn.w r4, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #724] @ (a1588 ) │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ - str r4, [r2, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr.w r7, [lr] │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr.w ip, [sp, #188] @ 0xbc │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w a0e46 │ │ │ │ + ldr r5, [r1, #0] │ │ │ │ + mov r0, r1 │ │ │ │ + cmp r5, #0 │ │ │ │ + blt.w a0e16 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + mov r8, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w a0e4e │ │ │ │ + cmp r5, r3 │ │ │ │ + it ge │ │ │ │ + movge r5, r3 │ │ │ │ + cmp r5, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r2, r5 │ │ │ │ + bgt.w a0e4e │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + mov r9, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w r9, #1 │ │ │ │ + cmp r1, r9 │ │ │ │ + blt.w a0e56 │ │ │ │ + ldr.w r1, [lr] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.w a0e5e │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.w a0e2a │ │ │ │ + ldr r4, [sp, #76] @ 0x4c │ │ │ │ + mul.w r7, r2, r7 │ │ │ │ + add.w r9, sp, #112 @ 0x70 │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + str.w r9, [sp, #52] @ 0x34 │ │ │ │ + mov r9, lr │ │ │ │ + lsls r1, r7, #3 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + mla r1, r4, r2, r2 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str.w ip, [sp, #100] @ 0x64 │ │ │ │ + lsls r1, r1, #3 │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #308] @ (a0e74 ) │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [pc, #304] @ (a0e78 ) │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #92] @ 0x5c │ │ │ │ + ldr r1, [pc, #304] @ (a0e7c ) │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + adds r1, r4, #1 │ │ │ │ + movs r4, #1 │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + add r1, sp, #124 @ 0x7c │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ + strd r1, r0, [sp, #60] @ 0x3c │ │ │ │ + b.n a0d7e │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add r4, r8 │ │ │ │ + sub.w r5, r5, r8 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.n a0e2a │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r5 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + sub.w r3, r3, r4 │ │ │ │ + it ge │ │ │ │ + movge r2, r5 │ │ │ │ + adds r3, #1 │ │ │ │ + strd r9, r1, [sp, #4] │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + mov r2, r7 │ │ │ │ + ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + mov r3, sl │ │ │ │ + blx 5e474 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + adds r2, r1, r4 │ │ │ │ + cmp r2, r3 │ │ │ │ + bgt.n a0d62 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + subs r3, r3, r4 │ │ │ │ + subs r3, r3, r1 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + sub.w r5, r5, r8 │ │ │ │ + mla r2, r2, r0, r4 │ │ │ │ + strd r6, r9, [sp, #20] │ │ │ │ + strd r7, sl, [sp, #12] │ │ │ │ + subs r2, r2, r1 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str.w sl, [sp, #32] │ │ │ │ + strd r3, r3, [sp, #116] @ 0x74 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add r4, r8 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ + mov r1, r3 │ │ │ │ + blx 675b0 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + cmp r4, r3 │ │ │ │ + ble.n a0d76 │ │ │ │ + b.n a0e2a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #96] @ (a0e80 ) │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #88] @ (a0e84 ) │ │ │ │ + ldr r3, [pc, #64] @ (a0e70 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n a0e66 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #140 @ 0x8c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a0e1c │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n a0e1c │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a0e1c │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n a0e1c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + strb r4, [r6, r1] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r0, [r0, #92] @ 0x5c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r2, [r7, #9] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r6, [r6, #11] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r2, [r4, r3] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000a0e88 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r1, [pc, #844] @ (a11e8 ) │ │ │ │ + mov fp, r3 │ │ │ │ + ldr r3, [pc, #844] @ (a11ec ) │ │ │ │ + add r1, pc │ │ │ │ + sub sp, #124 @ 0x7c │ │ │ │ + mov r4, r0 │ │ │ │ + ldr.w r8, [pc, #840] @ a11f0 │ │ │ │ + mov sl, r2 │ │ │ │ + ldr r2, [pc, #836] @ (a11f4 ) │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + add r8, pc │ │ │ │ + ldr r0, [sp, #172] @ 0xac │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str.w r9, [sp] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + add.w r7, r8, #4 │ │ │ │ + ldr r1, [pc, #812] @ (a11f8 ) │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + add r1, pc │ │ │ │ + ldrd r5, r6, [sp, #164] @ 0xa4 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + movs r3, #0 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + str r3, [r0, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + mul.w r3, r0, r1 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + vmov s15, r3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + cmp r3, #0 │ │ │ │ + vstr s15, [r5] │ │ │ │ + blt.n a0ff4 │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n a0fc0 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + mov ip, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r0, ip │ │ │ │ + blt.n a0ffc │ │ │ │ + cmp r1, #1 │ │ │ │ + mov lr, r1 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r2, r1 │ │ │ │ + blt.w a11c0 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w a11de │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + it ge │ │ │ │ + movge r0, r3 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n a1004 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + mov r6, r0 │ │ │ │ + subs r1, #8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + adds r0, r1, #1 │ │ │ │ + sub.w r1, sl, r0, lsl #3 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + cmp r1, #1 │ │ │ │ + mov r0, r1 │ │ │ │ + ite le │ │ │ │ + movle r0, #0 │ │ │ │ + movgt r0, #1 │ │ │ │ + cmp r1, r6 │ │ │ │ + it ge │ │ │ │ + movge r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a100c │ │ │ │ + movs r6, #1 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + subs r0, r3, r6 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + adds r0, #1 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + add r0, sp, #92 @ 0x5c │ │ │ │ + mla r2, r6, r2, r6 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + sub.w r1, lr, r6 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r6, r3, r6, lsl #3 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + mov r3, fp │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ + blx 5cccc │ │ │ │ + vldr s15, [sp, #60] @ 0x3c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r5] │ │ │ │ + b.n a0fd6 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr r0, [pc, #560] @ (a11fc ) │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #552] @ (a1200 ) │ │ │ │ + ldr r3, [pc, #528] @ (a11ec ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a11e2 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #124 @ 0x7c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a0fc6 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n a0fc6 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + b.n a0fd6 │ │ │ │ + mov r3, r4 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + add.w r0, r8, #8 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ + str.w r9, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov sl, r0 │ │ │ │ + cmp r3, r0 │ │ │ │ + ble.w a11b8 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + str.w lr, [sp, #112] @ 0x70 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mul.w r3, r3, lr │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w a117e │ │ │ │ + ldr r1, [pc, #432] @ (a1204 ) │ │ │ │ + movs r6, #1 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r1, [pc, #424] @ (a1208 ) │ │ │ │ + sub.w r2, r3, sl │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov sl, r4 │ │ │ │ + add r1, pc │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [pc, #416] @ (a120c ) │ │ │ │ + str.w fp, [sp, #68] @ 0x44 │ │ │ │ + mov fp, r9 │ │ │ │ + add r1, pc │ │ │ │ + mov r9, r5 │ │ │ │ + strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + b.n a10dc │ │ │ │ + cmp r6, r2 │ │ │ │ + bgt.n a10e4 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + mla r7, r3, r6, r6 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + subs r3, r3, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r2, r7 │ │ │ │ + add.w r8, r3, r6, lsl #3 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str.w r8, [sp] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + blx 5cccc │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + add r3, r6 │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n a10fe │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + add r6, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + bge.n a107e │ │ │ │ + cmp r6, r2 │ │ │ │ + bge.n a1082 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, fp │ │ │ │ + ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ + cmp r6, r3 │ │ │ │ + bgt.w a0fae │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + b.n a0f7c │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r4 │ │ │ │ + strd r8, r9, [sp, #8] │ │ │ │ + add.w r8, sp, #112 @ 0x70 │ │ │ │ + strd r7, r3, [sp] │ │ │ │ + ldrd r1, r0, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + subs r3, r3, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + mov r3, r5 │ │ │ │ + blx 607c8 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r4, [sp, #68] @ 0x44 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + strd r4, r9, [sp, #16] │ │ │ │ + strd r5, r7, [sp, #8] │ │ │ │ + str.w r8, [sp, #40] @ 0x28 │ │ │ │ + str.w r8, [sp, #24] │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + ldr r0, [pc, #200] @ (a1210 ) │ │ │ │ + subs r3, r3, r2 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + adds r3, r2, r6 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add r0, pc │ │ │ │ + mla r3, r4, r3, r6 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + add.w r3, r4, r3, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + subs r3, r3, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ + blx 675b0 │ │ │ │ + b.n a10d6 │ │ │ │ + mov r1, lr │ │ │ │ + bl 6768c0 │ │ │ │ + mov r3, r0 │ │ │ │ + ldrd r2, r1, [sp, #76] @ 0x4c │ │ │ │ + mov r6, r3 │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + add.w r0, r8, #12 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + mov r3, r4 │ │ │ │ + str.w r9, [sp] │ │ │ │ + movs r7, #2 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + cmp r6, r0 │ │ │ │ + it ge │ │ │ │ + cmpge r2, r6 │ │ │ │ + bgt.w a1052 │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + b.n a0f7a │ │ │ │ + adds r2, #1 │ │ │ │ + beq.n a11d0 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n a0fca │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w a0fd6 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n a0fca │ │ │ │ + negs r3, r2 │ │ │ │ + b.n a0fca │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + strh r0, [r6, r1] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r4, [r2, #36] @ 0x24 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r6, [r6, r4] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strb r0, [r0, #1] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strb r2, [r5, #0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [r0, #112] @ 0x70 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r0, [r5, #104] @ 0x68 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000a1214 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ + sub sp, #140 @ 0x8c │ │ │ │ + mov r7, r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #840] @ (a1580 ) │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #840] @ (a1584 ) │ │ │ │ + add r0, pc │ │ │ │ + ldr r6, [sp, #196] @ 0xc4 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr.w ip, [r5] │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + add.w r1, ip, #1 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + adds r3, r4, #1 │ │ │ │ + ldr.w lr, [sp, #192] @ 0xc0 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + lsls r4, r1, #3 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r0, #0 │ │ │ │ + sub.w r3, lr, r3 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + sub.w r3, sl, r4 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + blt.n a12e0 │ │ │ │ + ldr.w r4, [r8] │ │ │ │ + cmp r4, #0 │ │ │ │ + blt.n a12aa │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r0, #1 │ │ │ │ + mov r5, r0 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + cmp r3, r5 │ │ │ │ + blt.n a12e8 │ │ │ │ + cmp r4, #1 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + mov r5, r4 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + cmp r3, r5 │ │ │ │ + bge.n a12f0 │ │ │ │ + mvn.w r4, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n a12b0 │ │ │ │ + mvn.w r4, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #724] @ (a1588 ) │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ + str r4, [r2, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ blx 6423c │ │ │ │ ldr r2, [pc, #716] @ (a158c ) │ │ │ │ ldr r3, [pc, #704] @ (a1584 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -90705,47 +90715,235 @@ │ │ │ │ ldrd r1, sl, [sp, #92] @ 0x5c │ │ │ │ ldr.w lr, [sp, #100] @ 0x64 │ │ │ │ b.n a1462 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #856] @ (a18dc ) │ │ │ │ + ldr r6, [pc, #856] @ (a18dc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #100] @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #312] @ (a16c8 ) │ │ │ │ + ldr r6, [pc, #312] @ (a16c8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ sub sp, #432 @ 0x1b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmdb r4, {r1, r2, r3, r4, r6} │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + stmdb ip, {r1, r2, r3, r4, r6} │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r7, #100] @ 0x64 │ │ │ │ + str r0, [r4, #100] @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n a1518 │ │ │ │ + b.n a1528 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r0, #32 │ │ │ │ + lsrs r2, r5, #31 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000a15b0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [pc, #460] @ (a1794 ) │ │ │ │ + sub sp, #76 @ 0x4c │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [pc, #456] @ (a1798 ) │ │ │ │ + add r0, pc │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr.w sl, [r8] │ │ │ │ + ldr r3, [r0, r3] │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr.w lr, [sp, #124] @ 0x7c │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w a177c │ │ │ │ + mov fp, r1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w a1748 │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + cmp r2, r5 │ │ │ │ + blt.w a1784 │ │ │ │ + cmp r3, r1 │ │ │ │ + mov r5, r3 │ │ │ │ + it ge │ │ │ │ + movge r5, r1 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq.w a175c │ │ │ │ + add.w r2, r5, #536870912 @ 0x20000000 │ │ │ │ + add.w r6, sl, #1 │ │ │ │ + subs r2, #1 │ │ │ │ + mov ip, r3 │ │ │ │ + sub.w r6, r0, r6, lsl #3 │ │ │ │ + mov r3, r1 │ │ │ │ + add.w r7, r7, r2, lsl #3 │ │ │ │ + ldr r2, [pc, #356] @ (a179c ) │ │ │ │ + mov r4, r5 │ │ │ │ + vldr s17, [pc, #340] @ a1790 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #52 @ 0x34 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + add r2, sp, #60 @ 0x3c │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r1, ip │ │ │ │ + mov r8, r7 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + mov r7, r2 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + b.n a166a │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + subs r1, r1, r5 │ │ │ │ + mov r2, r7 │ │ │ │ + add r1, r4 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + add r1, sl │ │ │ │ + subs r3, r3, r5 │ │ │ │ + add r3, r4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + blx 62578 │ │ │ │ + str.w r8, [sp] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r2, r2, r5 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + subs r3, r3, r5 │ │ │ │ + add r2, r4 │ │ │ │ + add r3, r4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + mla ip, sl, r3, r2 │ │ │ │ + add r2, sl │ │ │ │ + mov r3, r7 │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + add.w ip, r6, ip, lsl #3 │ │ │ │ + ldr.w lr, [ip] │ │ │ │ + ldr.w ip, [ip, #4] │ │ │ │ + str.w lr, [sp, #60] @ 0x3c │ │ │ │ + str.w ip, [sp, #64] @ 0x40 │ │ │ │ + blx 668cc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + strd r7, r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + strd r8, r3, [sp, #4] │ │ │ │ + sub.w r8, r8, #8 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + ldrd r1, r0, [sp, #24] │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + subs r2, r2, r5 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + add r2, r4 │ │ │ │ + add r3, r4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + mla r3, sl, r3, r2 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + vstr s16, [r3] │ │ │ │ + vstr s17, [r3, #4] │ │ │ │ + add.w r3, r2, sl │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + blx 5b480 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + subs r3, r3, r5 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + subs r2, r2, r5 │ │ │ │ + add r3, r4 │ │ │ │ + add r2, r4 │ │ │ │ + add.w r1, r3, sl │ │ │ │ + ldr.w ip, [sp, #60] @ 0x3c │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + mla r3, sl, r2, r3 │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + mov r2, r7 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str.w ip, [r3] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + blx 62578 │ │ │ │ + subs r4, #1 │ │ │ │ + bne.n a1662 │ │ │ │ + b.n a175c │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #80] @ (a17a0 ) │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #68] @ (a17a4 ) │ │ │ │ + ldr r3, [pc, #56] @ (a1798 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n a178c │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #76 @ 0x4c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a174e │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n a174e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r3, [pc, #264] @ (a18a0 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r1, [pc, #704] @ (a1a68 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a15b0 : │ │ │ │ +000a17a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ - ldr.w r5, [pc, #1216] @ a1a88 │ │ │ │ + ldr.w r5, [pc, #1216] @ a1c80 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ - ldr.w r4, [pc, #1216] @ a1a8c │ │ │ │ + ldr.w r4, [pc, #1216] @ a1c84 │ │ │ │ mov ip, r1 │ │ │ │ add r5, pc │ │ │ │ ldr r7, [sp, #204] @ 0xcc │ │ │ │ ldr r6, [sp, #208] @ 0xd0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -90763,65 +90961,65 @@ │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ cmp.w ip, #0 │ │ │ │ sub.w r5, r2, r5 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - blt.n a167a │ │ │ │ + blt.n a1872 │ │ │ │ ldr.w lr, [r0] │ │ │ │ cmp ip, lr │ │ │ │ - ble.n a164e │ │ │ │ + ble.n a1846 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - ldr.w r0, [pc, #1140] @ a1a90 │ │ │ │ + ldr.w r0, [pc, #1140] @ a1c88 │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ str r2, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1128] @ a1a94 │ │ │ │ - ldr.w r3, [pc, #1116] @ a1a8c │ │ │ │ + ldr.w r2, [pc, #1128] @ a1c8c │ │ │ │ + ldr.w r3, [pc, #1116] @ a1c84 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a1a84 │ │ │ │ + bne.w a1c7c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w lr, #1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r8, lr │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ cmp r1, r8 │ │ │ │ - blt.n a1682 │ │ │ │ + blt.n a187a │ │ │ │ cmp.w ip, #1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ mov r8, ip │ │ │ │ it lt │ │ │ │ movlt.w r8, #1 │ │ │ │ cmp r1, r8 │ │ │ │ - bge.n a168a │ │ │ │ + bge.n a1882 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n a1618 │ │ │ │ + b.n a1810 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n a1618 │ │ │ │ + b.n a1810 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n a1618 │ │ │ │ + b.n a1810 │ │ │ │ mov fp, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ - beq.w a1a60 │ │ │ │ + beq.w a1c58 │ │ │ │ str r7, [sp, #4] │ │ │ │ adds r6, r4, #1 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ mov.w r1, ip, asr #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ sub.w r6, r7, r6, lsl #3 │ │ │ │ @@ -90840,22 +91038,22 @@ │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ it ge │ │ │ │ movge lr, ip │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str.w lr, [sp, #84] @ 0x54 │ │ │ │ - bl a15b0 │ │ │ │ + bl a17a8 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n a172e │ │ │ │ + ble.n a1926 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a172e │ │ │ │ + ble.n a1926 │ │ │ │ add.w r8, r2, #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mla lr, r3, r4, r4 │ │ │ │ mov.w ip, #1 │ │ │ │ mov sl, r2 │ │ │ │ mla r0, r3, r2, r2 │ │ │ │ add r3, r0 │ │ │ │ @@ -90867,35 +91065,35 @@ │ │ │ │ ldr r7, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ str r7, [r2, #8] │ │ │ │ adds r2, #8 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ cmp r1, r3 │ │ │ │ str r7, [r2, #4] │ │ │ │ - bne.n a1710 │ │ │ │ + bne.n a1908 │ │ │ │ add.w ip, ip, #1 │ │ │ │ add lr, r4 │ │ │ │ add r0, sl │ │ │ │ add r1, r9 │ │ │ │ cmp r8, ip │ │ │ │ - bne.n a1708 │ │ │ │ + bne.n a1900 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #24] │ │ │ │ mul.w r7, r0, r4 │ │ │ │ - ldr r1, [pc, #856] @ (a1a98 ) │ │ │ │ - ldr.w sl, [pc, #856] @ a1a9c │ │ │ │ - ldr.w r8, [pc, #856] @ a1aa0 │ │ │ │ + ldr r1, [pc, #856] @ (a1c90 ) │ │ │ │ + ldr.w sl, [pc, #856] @ a1c94 │ │ │ │ + ldr.w r8, [pc, #856] @ a1c98 │ │ │ │ adds r2, r7, #1 │ │ │ │ strd fp, r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - ldr r3, [pc, #848] @ (a1aa4 ) │ │ │ │ + ldr r3, [pc, #848] @ (a1c9c ) │ │ │ │ add sl, pc │ │ │ │ add r8, pc │ │ │ │ mov r0, r1 │ │ │ │ add.w r8, r8, #4 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ add.w r7, r6, r2, lsl #3 │ │ │ │ @@ -90927,15 +91125,15 @@ │ │ │ │ strd r8, r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str.w ip, [sp, #44] @ 0x2c │ │ │ │ add.w ip, r5, r3, lsl #3 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - ldr.w r9, [pc, #748] @ a1aa8 │ │ │ │ + ldr.w r9, [pc, #748] @ a1ca0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ str.w ip, [sp, #80] @ 0x50 │ │ │ │ subs r3, r3, r2 │ │ │ │ add.w ip, sp, #124 @ 0x7c │ │ │ │ @@ -91005,51 +91203,51 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ blx 5cc38 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a1a80 │ │ │ │ + ble.w a1c78 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add.w r9, r3, #1 │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ movs r3, #0 │ │ │ │ sub.w fp, r2, #8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movs r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mla lr, r7, r4, r4 │ │ │ │ mla ip, r7, r2, r2 │ │ │ │ add.w r1, r7, ip │ │ │ │ add.w r1, r5, r1, lsl #3 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.n a18dc │ │ │ │ + ble.n a1ad4 │ │ │ │ add.w r3, r5, ip, lsl #3 │ │ │ │ add.w r2, r6, lr, lsl #3 │ │ │ │ vldr s14, [r2, #8] │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #12] │ │ │ │ adds r2, #8 │ │ │ │ vldr s17, [r3] │ │ │ │ vldr s16, [r3, #4] │ │ │ │ vsub.f32 s17, s17, s14 │ │ │ │ vsub.f32 s16, s16, s15 │ │ │ │ vstr s17, [r3] │ │ │ │ vstr s16, [r3, #4] │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n a18b2 │ │ │ │ + bne.n a1aaa │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #1 │ │ │ │ add ip, r8 │ │ │ │ add lr, r4 │ │ │ │ add r1, fp │ │ │ │ cmp r0, r9 │ │ │ │ - bne.n a18a6 │ │ │ │ - cbz r3, a18f2 │ │ │ │ + bne.n a1a9e │ │ │ │ + cbz r3, a1aea │ │ │ │ vstr s17, [sp, #140] @ 0x8c │ │ │ │ vstr s16, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ @@ -91062,26 +91260,26 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ subs r3, r3, r7 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl a15b0 │ │ │ │ + bl a17a8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ ittt gt │ │ │ │ movgt r7, #1 │ │ │ │ movgt sl, r7 │ │ │ │ ldrgt.w r8, [sp, #48] @ 0x30 │ │ │ │ - ble.n a197e │ │ │ │ + ble.n a1b76 │ │ │ │ ldr.w r9, [sp, #132] @ 0x84 │ │ │ │ cmp.w r9, #0 │ │ │ │ - ble.n a197e │ │ │ │ + ble.n a1b76 │ │ │ │ mov.w fp, #1 │ │ │ │ mov r7, fp │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, r7 │ │ │ │ adds r7, #1 │ │ │ │ add.w r1, r3, r8 │ │ │ │ @@ -91090,31 +91288,31 @@ │ │ │ │ blx 62524 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ cmp r9, r7 │ │ │ │ add.w r3, r6, fp, lsl #3 │ │ │ │ str r1, [r3, #0] │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r3, #4] │ │ │ │ - bge.n a193e │ │ │ │ + bge.n a1b36 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp sl, r3 │ │ │ │ - bgt.n a197e │ │ │ │ + bgt.n a1b76 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [sp, #132] @ 0x84 │ │ │ │ add r8, r3 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bgt.n a1938 │ │ │ │ - ldr.w r8, [pc, #300] @ a1aac │ │ │ │ - ldr r4, [pc, #300] @ (a1ab0 ) │ │ │ │ - ldr.w fp, [pc, #300] @ a1ab4 │ │ │ │ + bgt.n a1b30 │ │ │ │ + ldr.w r8, [pc, #300] @ a1ca4 │ │ │ │ + ldr r4, [pc, #300] @ (a1ca8 ) │ │ │ │ + ldr.w fp, [pc, #300] @ a1cac │ │ │ │ add r8, pc │ │ │ │ - ldr.w r9, [pc, #300] @ a1ab8 │ │ │ │ + ldr.w r9, [pc, #300] @ a1cb0 │ │ │ │ add r4, pc │ │ │ │ - ldr r6, [pc, #296] @ (a1abc ) │ │ │ │ + ldr r6, [pc, #296] @ (a1cb4 ) │ │ │ │ add fp, pc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r9, pc │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ add r6, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r6, #4 │ │ │ │ @@ -91146,15 +91344,15 @@ │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add.w r2, r5, r2, lsl #3 │ │ │ │ add.w r3, r5, r3, lsl #3 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ subs r1, r1, r0 │ │ │ │ - ldr r0, [pc, #212] @ (a1ac0 ) │ │ │ │ + ldr r0, [pc, #212] @ (a1cb8 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -91194,671 +91392,171 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5cc38 │ │ │ │ - b.n a1628 │ │ │ │ + b.n a1820 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp.w lr, #2 │ │ │ │ ite le │ │ │ │ addle r2, lr │ │ │ │ addgt r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #80] @ (a1ac4 ) │ │ │ │ + ldr r3, [pc, #80] @ (a1cbc ) │ │ │ │ add.w r2, r5, r2, lsl #3 │ │ │ │ add r3, pc │ │ │ │ blx 668cc │ │ │ │ - b.n a1628 │ │ │ │ + b.n a1820 │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ - b.n a18f2 │ │ │ │ + b.n a1aea │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #256] @ (a1b8c ) │ │ │ │ + ldr r1, [pc, #288] @ (a1da4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #896] @ (a1e18 ) │ │ │ │ + ldr r0, [pc, #928] @ (a2030 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r6, #32] │ │ │ │ + str r2, [r0, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r0, #60] @ 0x3c │ │ │ │ + str r6, [r6, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #752 @ 0x2f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + lsrs r0, r1, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ + str r6, [r7, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r5, #14 │ │ │ │ + lsrs r4, r3, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r6, #12] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + ldrsh r6, [r5, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + ldrsh r0, [r3, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ + add r7, pc, #608 @ (adr r7, a1f20 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a1ac8 : │ │ │ │ +000a1cc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r5, [pc, #196] @ (a1ba0 ) │ │ │ │ + ldr r5, [pc, #196] @ (a1d98 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ - ldr r4, [pc, #196] @ (a1ba4 ) │ │ │ │ + ldr r4, [pc, #196] @ (a1d9c ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ movs r1, #0 │ │ │ │ ldrd r9, fp, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ ldr.w sl, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [r5, #0] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n a1b56 │ │ │ │ + blt.n a1d4e │ │ │ │ ldr r7, [r6, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - blt.n a1b26 │ │ │ │ + blt.n a1d1e │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ mov ip, r1 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, ip │ │ │ │ - blt.n a1b5e │ │ │ │ + blt.n a1d56 │ │ │ │ ldr.w r1, [sl] │ │ │ │ cmp ip, r1 │ │ │ │ - ble.n a1b66 │ │ │ │ + ble.n a1d5e │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n a1b2c │ │ │ │ + b.n a1d24 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r0, [pc, #120] @ (a1ba8 ) │ │ │ │ + ldr r0, [pc, #120] @ (a1da0 ) │ │ │ │ add r1, sp, #32 │ │ │ │ str r2, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #112] @ (a1bac ) │ │ │ │ - ldr r3, [pc, #100] @ (a1ba4 ) │ │ │ │ + ldr r2, [pc, #112] @ (a1da4 ) │ │ │ │ + ldr r3, [pc, #100] @ (a1d9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n a1b9a │ │ │ │ + bne.n a1d92 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a1b2c │ │ │ │ + b.n a1d24 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n a1b2c │ │ │ │ + b.n a1d24 │ │ │ │ mov r1, r0 │ │ │ │ strd r9, r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r2 │ │ │ │ blx 5b58c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n a1b3a │ │ │ │ - ldr r0, [pc, #52] @ (a1bb0 ) │ │ │ │ + bne.n a1d32 │ │ │ │ + ldr r0, [pc, #52] @ (a1da8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ strd sl, r5, [sp, #12] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 63bf8 │ │ │ │ - b.n a1b3a │ │ │ │ + b.n a1d32 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mov r0, r6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r6, [r2, #96] @ 0x60 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp sl, sl │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -000a1bb4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [pc, #460] @ (a1d98 ) │ │ │ │ - sub sp, #76 @ 0x4c │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [pc, #456] @ (a1d9c ) │ │ │ │ - add r0, pc │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ - ldr.w sl, [r8] │ │ │ │ - ldr r3, [r0, r3] │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr.w lr, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w a1d80 │ │ │ │ - mov fp, r1 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w a1d4c │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r0, r2 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ - blt.w a1d88 │ │ │ │ - cmp r3, r1 │ │ │ │ - mov r5, r3 │ │ │ │ - it ge │ │ │ │ - movge r5, r1 │ │ │ │ - cmp r5, #0 │ │ │ │ - beq.w a1d60 │ │ │ │ - add.w r2, r5, #536870912 @ 0x20000000 │ │ │ │ - add.w r6, sl, #1 │ │ │ │ - subs r2, #1 │ │ │ │ - mov ip, r3 │ │ │ │ - sub.w r6, r0, r6, lsl #3 │ │ │ │ - mov r3, r1 │ │ │ │ - add.w r7, r7, r2, lsl #3 │ │ │ │ - ldr r2, [pc, #356] @ (a1da0 ) │ │ │ │ - mov r4, r5 │ │ │ │ - vldr s17, [pc, #340] @ a1d94 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #52 @ 0x34 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - add r2, sp, #60 @ 0x3c │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add r2, sp, #56 @ 0x38 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - mov r2, r8 │ │ │ │ - mov r1, ip │ │ │ │ - mov r8, r7 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - mov r7, r2 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - b.n a1c6e │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - subs r1, r1, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - add r1, r4 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - add r1, sl │ │ │ │ - subs r3, r3, r5 │ │ │ │ - add r3, r4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - blx 62578 │ │ │ │ - str.w r8, [sp] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r2, r2, r5 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - add r2, r4 │ │ │ │ - add r3, r4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - mla ip, sl, r3, r2 │ │ │ │ - add r2, sl │ │ │ │ - mov r3, r7 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - add.w ip, r6, ip, lsl #3 │ │ │ │ - ldr.w lr, [ip] │ │ │ │ - ldr.w ip, [ip, #4] │ │ │ │ - str.w lr, [sp, #60] @ 0x3c │ │ │ │ - str.w ip, [sp, #64] @ 0x40 │ │ │ │ - blx 668cc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - strd r7, r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - strd r8, r3, [sp, #4] │ │ │ │ - sub.w r8, r8, #8 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - ldrd r1, r0, [sp, #24] │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r2, r2, r5 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - add r2, r4 │ │ │ │ - add r3, r4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - mla r3, sl, r3, r2 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - vstr s16, [r3] │ │ │ │ - vstr s17, [r3, #4] │ │ │ │ - add.w r3, r2, sl │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - blx 5b480 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - subs r3, r3, r5 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - subs r2, r2, r5 │ │ │ │ - add r3, r4 │ │ │ │ - add r2, r4 │ │ │ │ - add.w r1, r3, sl │ │ │ │ - ldr.w ip, [sp, #60] @ 0x3c │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - mla r3, sl, r2, r3 │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - mov r2, r7 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - str.w ip, [r3] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - blx 62578 │ │ │ │ - subs r4, #1 │ │ │ │ - bne.n a1c66 │ │ │ │ - b.n a1d60 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #80] @ (a1da4 ) │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #68] @ (a1da8 ) │ │ │ │ - ldr r3, [pc, #56] @ (a1d9c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n a1d90 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #76 @ 0x4c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a1d52 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n a1d52 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - cmp r6, r7 │ │ │ │ + add r0, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r1, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bics r4, r5 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - │ │ │ │ -000a1dac : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #852] @ (a2118 ) │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [pc, #852] @ (a211c ) │ │ │ │ - add r2, pc │ │ │ │ - sub sp, #92 @ 0x5c │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [pc, #844] @ (a2120 ) │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r0, pc │ │ │ │ - ldr.w sl, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - ldr r4, [sp, #140] @ 0x8c │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - adds r4, r1, #1 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - lsls r6, r4, #3 │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ - sub.w r1, r8, r6 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - ldr r0, [pc, #800] @ (a2124 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s0, s16 │ │ │ │ - add r1, sp, #60 @ 0x3c │ │ │ │ - add r0, sp, #64 @ 0x40 │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - vstr s15, [sp, #64] @ 0x40 │ │ │ │ - vstr s14, [sp, #60] @ 0x3c │ │ │ │ - blx 639fc │ │ │ │ - ldr r3, [pc, #768] @ (a2128 ) │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r1, r7 │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - blx 634ac │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - subs r3, r1, #1 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n a1ebc │ │ │ │ - add.w r0, r7, #8 │ │ │ │ - add.w ip, r7, r1, lsl #3 │ │ │ │ - mov.w lr, #1 │ │ │ │ - add.w lr, lr, #1 │ │ │ │ - cmp r1, lr │ │ │ │ - blt.w a2072 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r2, r8 │ │ │ │ - vldr s15, [r2, #12] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s9, [r0, #-4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s11, [r0, #-8] │ │ │ │ - vldr s10, [r2] │ │ │ │ - vmul.f32 s12, s15, s9 │ │ │ │ - vldr s14, [r3, #-8] │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s13, [r3, #-4] │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - vsub.f32 s13, s13, s15 │ │ │ │ - vsub.f32 s15, s14, s12 │ │ │ │ - vstr s13, [r3, #-4] │ │ │ │ - vstr s15, [r3, #-8] │ │ │ │ - cmp r3, ip │ │ │ │ - bne.n a1e6c │ │ │ │ - add r8, r6 │ │ │ │ - adds r0, #8 │ │ │ │ - cmp r1, lr │ │ │ │ - bne.n a1e5e │ │ │ │ - vstr s13, [sp, #72] @ 0x48 │ │ │ │ - vstr s15, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r8, [pc, #620] @ a212c │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - add r8, pc │ │ │ │ - mov r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - blx 66e34 │ │ │ │ - vldr s16, [sp, #64] @ 0x40 │ │ │ │ - add.w sl, r7, r0, lsl #3 │ │ │ │ - sub.w sl, sl, #8 │ │ │ │ - vadd.f32 s16, s16, s16 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - mla r0, r3, r0, r0 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vmul.f64 d8, d8, d0 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - blx 65ce8 │ │ │ │ - vcmpe.f64 d8, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a20ba │ │ │ │ - ldr.w r5, [r9] │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.w a210a │ │ │ │ - mul.w r2, r5, r4 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add.w r8, r5, #1 │ │ │ │ - add.w r4, r7, r5, lsl #3 │ │ │ │ - str r7, [sp, #36] @ 0x24 │ │ │ │ - mov r7, r8 │ │ │ │ - add.w sl, r1, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r8, r6 │ │ │ │ - mla r3, r5, r2, r2 │ │ │ │ - add r3, r5 │ │ │ │ - add.w fp, r1, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #496] @ (a2130 ) │ │ │ │ - add r1, pc │ │ │ │ - adds r3, r1, #4 │ │ │ │ - mvns r1, r2 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r2, sp, #68 @ 0x44 │ │ │ │ - lsls r3, r1, #3 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r2, r9 │ │ │ │ - sub.w r3, r6, #8 │ │ │ │ - mov r9, sl │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - ldrd r1, r0, [sp, #28] │ │ │ │ - mov r2, r9 │ │ │ │ - blx 6522c │ │ │ │ - vldr s9, [sp, #72] @ 0x48 │ │ │ │ - vldr s14, [r4, #-4] │ │ │ │ - vldr s10, [sp, #68] @ 0x44 │ │ │ │ - vldr s15, [r4, #-8] │ │ │ │ - vmul.f32 s12, s9, s14 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ - vmul.f32 s14, s10, s14 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - vmla.f32 s14, s9, s15 │ │ │ │ - cmp r0, r7 │ │ │ │ - vstr s10, [sp, #76] @ 0x4c │ │ │ │ - vnmls.f32 s12, s10, s15 │ │ │ │ - vstr s9, [sp, #80] @ 0x50 │ │ │ │ - vstr s14, [sp, #72] @ 0x48 │ │ │ │ - vstr s14, [r4, #-4] │ │ │ │ - vstr s12, [sp, #68] @ 0x44 │ │ │ │ - vstr s12, [r4, #-8] │ │ │ │ - blt.n a200c │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r3, #1 │ │ │ │ - bne.n a201e │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w r1, r3, r5, lsl #4 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add.w ip, r3, r0, lsl #3 │ │ │ │ - mov r3, r4 │ │ │ │ - vldr s11, [r1, #8] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s6, [r1, #12] │ │ │ │ - adds r1, #8 │ │ │ │ - vldr s7, [r3, #-4] │ │ │ │ - vmul.f32 s15, s9, s11 │ │ │ │ - vldr s8, [r3, #-8] │ │ │ │ - vmla.f32 s15, s10, s6 │ │ │ │ - vmul.f32 s13, s9, s6 │ │ │ │ - cmp ip, r3 │ │ │ │ - vnmls.f32 s13, s10, s11 │ │ │ │ - vmul.f32 s11, s7, s15 │ │ │ │ - vmul.f32 s15, s8, s15 │ │ │ │ - vmla.f32 s15, s7, s13 │ │ │ │ - vnmls.f32 s11, s8, s13 │ │ │ │ - vsub.f32 s14, s14, s15 │ │ │ │ - vsub.f32 s12, s12, s11 │ │ │ │ - vstr s14, [r4, #-4] │ │ │ │ - vstr s12, [r4, #-8] │ │ │ │ - bne.n a1fbc │ │ │ │ - vstr s12, [sp, #68] @ 0x44 │ │ │ │ - vstr s14, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - sub.w r9, r9, r8 │ │ │ │ - subs r4, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - add fp, r3 │ │ │ │ - beq.n a2078 │ │ │ │ - adds r7, r5, #1 │ │ │ │ - b.n a1f5c │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r1, fp │ │ │ │ - add.w ip, r3, r0, lsl #3 │ │ │ │ - mov r3, r4 │ │ │ │ - vldr s15, [r1, #4] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s8, [r1] │ │ │ │ - add r1, r6 │ │ │ │ - vldr s13, [r3, #-4] │ │ │ │ - vmul.f32 s11, s9, s15 │ │ │ │ - vmul.f32 s15, s10, s15 │ │ │ │ - vmla.f32 s15, s9, s8 │ │ │ │ - vldr s7, [r3, #-8] │ │ │ │ - cmp ip, r3 │ │ │ │ - vnmls.f32 s11, s10, s8 │ │ │ │ - vmul.f32 s8, s15, s13 │ │ │ │ - vmul.f32 s13, s11, s13 │ │ │ │ - vnmls.f32 s8, s11, s7 │ │ │ │ - vmla.f32 s13, s15, s7 │ │ │ │ - vsub.f32 s12, s12, s8 │ │ │ │ - vsub.f32 s14, s14, s13 │ │ │ │ - vstr s12, [r4, #-8] │ │ │ │ - vstr s14, [r4, #-4] │ │ │ │ - bne.n a2028 │ │ │ │ - b.n a2004 │ │ │ │ - add r8, r6 │ │ │ │ - adds r0, #8 │ │ │ │ - b.n a1e5e │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - subs r0, #1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #172] @ (a2134 ) │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r3, pc │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - add.w r4, r3, #12 │ │ │ │ - mov r0, r3 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - blx 634ac │ │ │ │ - ldr r2, [pc, #156] @ (a2138 ) │ │ │ │ - ldr r3, [pc, #124] @ (a211c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n a210e │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #92 @ 0x5c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r0, sl │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s13, [pc, #76] @ a2114 │ │ │ │ - vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - add r1, sp, #76 @ 0x4c │ │ │ │ - mov r0, r9 │ │ │ │ - vdiv.f32 s14, s15, s0 │ │ │ │ - vdiv.f32 s15, s13, s0 │ │ │ │ - vstr s14, [sp, #68] @ 0x44 │ │ │ │ - vstr s15, [sp, #72] @ 0x48 │ │ │ │ - vstr s14, [sp, #76] @ 0x4c │ │ │ │ - vstr s15, [sp, #80] @ 0x50 │ │ │ │ - blx 574e4 │ │ │ │ - vldr s15, [r5] │ │ │ │ - vldr s14, [sp, #76] @ 0x4c │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s15, [r5] │ │ │ │ - ldr.w r5, [r9] │ │ │ │ - cmp r5, #0 │ │ │ │ - bgt.w a1f1a │ │ │ │ - mov r0, r5 │ │ │ │ - b.n a207a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - muls r0, r1 │ │ │ │ + mvns r2, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldrb r6, [r6, r2] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r6, r1] │ │ │ │ + str r4, [r3, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #928 @ (adr r5, a24cc ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r5, pc, #304 @ (adr r5, a2260 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r4, pc, #848 @ (adr r4, a2484 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - add r3, pc, #552 @ (adr r3, a2360 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - eors r2, r6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a213c : │ │ │ │ +000a1dac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r0 │ │ │ │ - ldr.w r0, [pc, #1232] @ a2620 │ │ │ │ + ldr.w r0, [pc, #1232] @ a2290 │ │ │ │ mov r6, r3 │ │ │ │ - ldr.w r3, [pc, #1228] @ a2624 │ │ │ │ + ldr.w r3, [pc, #1228] @ a2294 │ │ │ │ add r0, pc │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r5, [sp, #196] @ 0xc4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -91870,109 +91568,109 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ ldrd r3, sl, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w fp, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n a225c │ │ │ │ + blt.n a1ecc │ │ │ │ ldr r4, [r1, #0] │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ - blt.n a21d4 │ │ │ │ + blt.n a1e44 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n a2264 │ │ │ │ + blt.n a1ed4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ cmp r4, r2 │ │ │ │ it ge │ │ │ │ movge r4, r2 │ │ │ │ mov r2, fp │ │ │ │ cmp r4, #0 │ │ │ │ - bne.n a226c │ │ │ │ + bne.n a1edc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ vstr s15, [r0] │ │ │ │ - bge.n a220c │ │ │ │ + bge.n a1e7c │ │ │ │ cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ ittt ne │ │ │ │ mvnne.w r2, #6 │ │ │ │ movne r3, #7 │ │ │ │ strne r2, [r5, #0] │ │ │ │ - bne.n a21dc │ │ │ │ + bne.n a1e4c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, a21ea │ │ │ │ + cbz r3, a1e5a │ │ │ │ negs r3, r3 │ │ │ │ - b.n a21dc │ │ │ │ + b.n a1e4c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #1096] @ a2628 │ │ │ │ + ldr.w r0, [pc, #1096] @ a2298 │ │ │ │ add r1, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1088] @ a262c │ │ │ │ - ldr.w r3, [pc, #1076] @ a2624 │ │ │ │ + ldr.w r2, [pc, #1088] @ a229c │ │ │ │ + ldr.w r3, [pc, #1076] @ a2294 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a261c │ │ │ │ + bne.w a228c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n a21d0 │ │ │ │ + bne.n a1e40 │ │ │ │ cmp.w fp, #4294967295 @ 0xffffffff │ │ │ │ - beq.n a21ea │ │ │ │ + beq.n a1e5a │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n a21ea │ │ │ │ + beq.n a1e5a │ │ │ │ cmp.w r9, #1 │ │ │ │ ite le │ │ │ │ movle r2, #0 │ │ │ │ movgt r2, #1 │ │ │ │ cmp r9, r4 │ │ │ │ it ge │ │ │ │ movge r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n a22c2 │ │ │ │ + bne.n a1f32 │ │ │ │ ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [sp, #124] @ 0x7c │ │ │ │ cmp.w sl, #0 │ │ │ │ it gt │ │ │ │ cmpgt r3, #0 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ - bgt.n a22a8 │ │ │ │ + bgt.n a1f18 │ │ │ │ vldr s15, [sp, #60] @ 0x3c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ - b.n a21ea │ │ │ │ + b.n a1e5a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a21da │ │ │ │ + b.n a1e4a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n a21da │ │ │ │ - ldr r0, [pc, #960] @ (a2630 ) │ │ │ │ - ldr r2, [pc, #964] @ (a2634 ) │ │ │ │ - ldr r1, [pc, #964] @ (a2638 ) │ │ │ │ + b.n a1e4a │ │ │ │ + ldr r0, [pc, #960] @ (a22a0 ) │ │ │ │ + ldr r2, [pc, #964] @ (a22a4 ) │ │ │ │ + ldr r1, [pc, #964] @ (a22a8 ) │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ @@ -91984,31 +91682,31 @@ │ │ │ │ cmp r1, #1 │ │ │ │ ldr.w r2, [sl] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ mul.w r1, r0, r1 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n a21ae │ │ │ │ + b.n a1e1e │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #132 @ 0x84 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ blx 5bc30 │ │ │ │ - b.n a2248 │ │ │ │ + b.n a1eb8 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w fp, [pc, #884] @ a263c │ │ │ │ - ldr r3, [pc, #884] @ (a2640 ) │ │ │ │ - ldr r2, [pc, #888] @ (a2644 ) │ │ │ │ + ldr.w fp, [pc, #884] @ a22ac │ │ │ │ + ldr r3, [pc, #884] @ (a22b0 ) │ │ │ │ + ldr r2, [pc, #888] @ (a22b4 ) │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ add.w r5, fp, #4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add.w r0, fp, #8 │ │ │ │ @@ -92019,33 +91717,33 @@ │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ cmp r4, r0 │ │ │ │ - ble.w a24a6 │ │ │ │ + ble.w a2116 │ │ │ │ ldr.w r0, [sl] │ │ │ │ ldr.w sl, [r7] │ │ │ │ str.w sl, [sp, #136] @ 0x88 │ │ │ │ mul.w r3, r9, sl │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a24ac │ │ │ │ + blt.w a211c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ sub.w fp, r4, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r3, #1 │ │ │ │ mov r0, fp │ │ │ │ sub.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - bl 676b6c │ │ │ │ + bl 676b54 │ │ │ │ sub.w r1, fp, r1 │ │ │ │ add.w r3, r1, r9 │ │ │ │ sub.w r2, sl, r4 │ │ │ │ cmp r3, r4 │ │ │ │ ite le │ │ │ │ suble r0, r4, r3 │ │ │ │ subgt r0, r4, r4 │ │ │ │ @@ -92054,26 +91752,26 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ add r1, r0 │ │ │ │ adds r5, r1, #1 │ │ │ │ cmp.w r9, #0 │ │ │ │ sub.w r3, r3, r4 │ │ │ │ add r2, r5 │ │ │ │ add r3, r5 │ │ │ │ - ble.w a24e6 │ │ │ │ + ble.w a2156 │ │ │ │ cmp r0, r1 │ │ │ │ - bgt.n a23ea │ │ │ │ + bgt.n a205a │ │ │ │ sub.w sl, r4, r1 │ │ │ │ - ldr r1, [pc, #728] @ (a2648 ) │ │ │ │ + ldr r1, [pc, #728] @ (a22b8 ) │ │ │ │ mov fp, r7 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #724] @ (a264c ) │ │ │ │ + ldr r1, [pc, #724] @ (a22bc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ - ldr r1, [pc, #724] @ (a2650 ) │ │ │ │ + ldr r1, [pc, #724] @ (a22c0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add.w r1, r1, r4, lsl #3 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ @@ -92103,30 +91801,30 @@ │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5bc30 │ │ │ │ ldr.w r2, [fp] │ │ │ │ subs r2, r2, r4 │ │ │ │ adds r3, r2, r5 │ │ │ │ cmp r3, #1 │ │ │ │ - bgt.n a23fa │ │ │ │ + bgt.n a206a │ │ │ │ ldr.w r3, [r8] │ │ │ │ sub.w r5, r5, r9 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ add sl, r9 │ │ │ │ subs r3, r3, r4 │ │ │ │ add r2, r5 │ │ │ │ add r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ - bge.n a2394 │ │ │ │ + bge.n a2004 │ │ │ │ add r2, r9 │ │ │ │ add r3, r9 │ │ │ │ add.w sl, r2, #4294967295 @ 0xffffffff │ │ │ │ subs r3, #1 │ │ │ │ str.w sl, [sp, #124] @ 0x7c │ │ │ │ - b.n a223c │ │ │ │ + b.n a1eac │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add sl, r9 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #12] │ │ │ │ @@ -92156,15 +91854,15 @@ │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r2, [fp] │ │ │ │ subs r3, r3, r4 │ │ │ │ - ldr r0, [pc, #508] @ (a2654 ) │ │ │ │ + ldr r0, [pc, #508] @ (a22c4 ) │ │ │ │ add r3, r5 │ │ │ │ subs r2, r2, r4 │ │ │ │ add r3, r1 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r2, r5 │ │ │ │ subs r3, #1 │ │ │ │ @@ -92187,20 +91885,20 @@ │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ subs r3, r3, r4 │ │ │ │ subs r2, r2, r4 │ │ │ │ add r3, r5 │ │ │ │ add r2, r5 │ │ │ │ cmp r1, r5 │ │ │ │ - ble.w a2394 │ │ │ │ - b.n a23ea │ │ │ │ + ble.w a2004 │ │ │ │ + b.n a205a │ │ │ │ ldr.w sl, [r7] │ │ │ │ - b.n a2234 │ │ │ │ + b.n a1ea4 │ │ │ │ mov r1, sl │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #68] @ 0x44 │ │ │ │ add.w r0, fp, #12 │ │ │ │ str.w r8, [sp] │ │ │ │ movs r5, #2 │ │ │ │ @@ -92210,27 +91908,27 @@ │ │ │ │ ldr.w sl, [r7] │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ cmp r9, r0 │ │ │ │ it ge │ │ │ │ cmpge r4, r9 │ │ │ │ - ble.w a2234 │ │ │ │ - b.n a2316 │ │ │ │ + ble.w a1ea4 │ │ │ │ + b.n a1f86 │ │ │ │ cmp r0, r1 │ │ │ │ - blt.w a23ea │ │ │ │ + blt.w a205a │ │ │ │ sub.w fp, r4, r1 │ │ │ │ - ldr r1, [pc, #356] @ (a2658 ) │ │ │ │ + ldr r1, [pc, #356] @ (a22c8 ) │ │ │ │ mov sl, r7 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #352] @ (a265c ) │ │ │ │ + ldr r1, [pc, #352] @ (a22cc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ - ldr r1, [pc, #352] @ (a2660 ) │ │ │ │ + ldr r1, [pc, #352] @ (a22d0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add.w r1, r1, r4, lsl #3 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ @@ -92260,25 +91958,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5bc30 │ │ │ │ ldr.w r2, [sl] │ │ │ │ subs r2, r2, r4 │ │ │ │ adds r3, r5, r2 │ │ │ │ cmp r3, #1 │ │ │ │ - bgt.n a2570 │ │ │ │ + bgt.n a21e0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ sub.w r5, r5, r9 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ add fp, r9 │ │ │ │ subs r3, r3, r4 │ │ │ │ add r2, r5 │ │ │ │ add r3, r5 │ │ │ │ cmp r1, r5 │ │ │ │ - bge.n a2518 │ │ │ │ - b.n a23ea │ │ │ │ + bge.n a2188 │ │ │ │ + b.n a205a │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add fp, r9 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #12] │ │ │ │ @@ -92308,15 +92006,15 @@ │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r2, [sl] │ │ │ │ subs r3, r3, r4 │ │ │ │ - ldr r0, [pc, #152] @ (a2664 ) │ │ │ │ + ldr r0, [pc, #152] @ (a22d4 ) │ │ │ │ add r3, r5 │ │ │ │ subs r2, r2, r4 │ │ │ │ add r3, r1 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r2, r5 │ │ │ │ subs r3, #1 │ │ │ │ @@ -92339,614 +92037,375 @@ │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ subs r3, r3, r4 │ │ │ │ subs r2, r2, r4 │ │ │ │ add r3, r5 │ │ │ │ add r2, r5 │ │ │ │ cmp r5, r1 │ │ │ │ - ble.w a2518 │ │ │ │ - b.n a23ea │ │ │ │ + ble.w a2188 │ │ │ │ + b.n a205a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - subs r7, #184 @ 0xb8 │ │ │ │ + muls r0, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r4] │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #30 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r1, pc, #712 @ (adr r1, a28fc ) │ │ │ │ + add r5, pc, #200 @ (adr r5, a236c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrh r6, [r7, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r0, [r6, r1] │ │ │ │ + str r0, [r3, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #352 @ (adr r1, a27a0 ) │ │ │ │ + add r4, pc, #864 @ (adr r4, a2610 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrh r0, [r4, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + str r2, [r6, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r7, r7] │ │ │ │ + ldrsh r4, [r6, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrsh r4, [r4, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrsh r6, [r5, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrb r0, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000a2668 : │ │ │ │ +000a22d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr r5, [pc, #448] @ (a283c ) │ │ │ │ - sub sp, #60 @ 0x3c │ │ │ │ - ldr r4, [pc, #448] @ (a2840 ) │ │ │ │ - mov r7, r0 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w fp, [sp, #112] @ 0x70 │ │ │ │ - ldrd r9, r8, [sp, #104] @ 0x68 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #52] @ 0x34 │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #424] @ (a2844 ) │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - movs r3, #0 │ │ │ │ - add r1, pc │ │ │ │ - str.w r3, [fp] │ │ │ │ - ldrd sl, r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - blx 57998 │ │ │ │ - mov r6, r0 │ │ │ │ - cbz r0, a271c │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n a2714 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n a26e0 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - mov ip, r3 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r1, ip │ │ │ │ - blt.n a2740 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cmp ip, r1 │ │ │ │ - ble.n a2748 │ │ │ │ - mvn.w r1, #7 │ │ │ │ - movs r2, #8 │ │ │ │ - b.n a26e6 │ │ │ │ - mvn.w r1, #2 │ │ │ │ - movs r2, #3 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #348] @ (a2848 ) │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #340] @ (a284c ) │ │ │ │ - ldr r3, [pc, #324] @ (a2840 ) │ │ │ │ + str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #852] @ (a2644 ) │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [pc, #852] @ (a2648 ) │ │ │ │ add r2, pc │ │ │ │ + sub sp, #92 @ 0x5c │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [pc, #844] @ (a264c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a2832 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #60 @ 0x3c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r1, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n a26e6 │ │ │ │ - ldr r1, [pc, #304] @ (a2850 ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a26b2 │ │ │ │ - ldr r1, [pc, #296] @ (a2854 ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a26b2 │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n a26e6 │ │ │ │ - mvn.w r1, #4 │ │ │ │ - movs r2, #5 │ │ │ │ - b.n a26e6 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n a2836 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n a26f6 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n a26f6 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n a27c6 │ │ │ │ - ldr r6, [pc, #248] @ (a2858 ) │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r9 │ │ │ │ - add r6, pc │ │ │ │ - strd r4, r3, [sp] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr.w fp, [pc, #232] @ a285c │ │ │ │ - blx 634ac │ │ │ │ - ldr r7, [pc, #228] @ (a2860 ) │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - adds r6, #4 │ │ │ │ - ldr r1, [pc, #228] @ (a2864 ) │ │ │ │ - add fp, pc │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - add r7, pc │ │ │ │ - ldr r3, [pc, #220] @ (a2868 ) │ │ │ │ - mov r2, fp │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r7 │ │ │ │ - add r3, pc │ │ │ │ - strd r9, r8, [sp, #20] │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - strd r4, r5, [sp] │ │ │ │ - blx 5e348 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r2, fp │ │ │ │ - ldr r3, [pc, #192] @ (a286c ) │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r1, [pc, #192] @ (a2870 ) │ │ │ │ - add r3, pc │ │ │ │ - strd r9, r8, [sp, #20] │ │ │ │ - add r1, pc │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - strd r4, r5, [sp] │ │ │ │ - blx 5e348 │ │ │ │ - b.n a26f6 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #168] @ (a2874 ) │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r0, [pc, #168] @ (a2878 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [pc, #168] @ (a287c ) │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r1, [pc, #168] @ (a2880 ) │ │ │ │ - adds r2, #4 │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r3, pc │ │ │ │ - mov r2, r7 │ │ │ │ - add r1, pc │ │ │ │ - strd r9, r8, [sp, #20] │ │ │ │ - mov fp, r0 │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - strd r4, r5, [sp] │ │ │ │ - blx 5e348 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r0, fp │ │ │ │ - ldr r3, [pc, #132] @ (a2884 ) │ │ │ │ - ldr r1, [pc, #136] @ (a2888 ) │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r3, pc │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - strd r9, r8, [sp, #20] │ │ │ │ - strd r4, r5, [sp] │ │ │ │ - blx 5e348 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r9 │ │ │ │ - adds r6, #12 │ │ │ │ - mov r0, r5 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - blx 634ac │ │ │ │ - b.n a26f6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r2 │ │ │ │ - b.n a26ea │ │ │ │ - nop │ │ │ │ - subs r2, #144 @ 0x90 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - strh r2, [r4, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r5, r1] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, #22 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r6, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrsb r0, [r7, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [r6, r2] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldr r0, [r4, r1] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r4, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -000a288c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ - sub sp, #156 @ 0x9c │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #768] @ (a2ba8 ) │ │ │ │ - mov ip, r2 │ │ │ │ - subs r3, #4 │ │ │ │ - mov r6, r0 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - add r1, pc │ │ │ │ - ldr r2, [pc, #760] @ (a2bac ) │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ - sub.w r9, r4, #4 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #148] @ 0x94 │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ - ldr.w r2, [ip] │ │ │ │ - mov r1, r3 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r0, [pc, #732] @ (a2bb0 ) │ │ │ │ - str r3, [r1, #0] │ │ │ │ - adds r3, r2, #1 │ │ │ │ add r0, pc │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - subs r3, r5, r3 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr.w sl, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + ldr r4, [sp, #140] @ 0x8c │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + adds r4, r1, #1 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + lsls r6, r4, #3 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ + sub.w r1, r8, r6 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ blx 57478 │ │ │ │ - vmov.f32 s21, s0 │ │ │ │ - ldr r0, [pc, #708] @ (a2bb4 ) │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + ldr r0, [pc, #800] @ (a2650 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s0, s21 │ │ │ │ - add r1, sp, #132 @ 0x84 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + vdiv.f32 s15, s0, s16 │ │ │ │ + add r1, sp, #60 @ 0x3c │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ - vstr s15, [sp, #136] @ 0x88 │ │ │ │ - vstr s14, [sp, #132] @ 0x84 │ │ │ │ + vstr s15, [sp, #64] @ 0x40 │ │ │ │ + vstr s14, [sp, #60] @ 0x3c │ │ │ │ blx 639fc │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #1 │ │ │ │ - itt le │ │ │ │ - vldrle s20, [pc, #648] @ a2ba4 │ │ │ │ - vcvtle.f64.f32 d9, s20 │ │ │ │ - ble.w a2b3e │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - sub.w r0, r5, #8 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - movs r6, #1 │ │ │ │ - sub.w r4, r3, #8 │ │ │ │ - ldr.w lr, [pc, #644] @ a2bb8 │ │ │ │ - adds r3, r0, r4 │ │ │ │ - strd r9, r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add lr, pc │ │ │ │ - str.w r9, [sp, #116] @ 0x74 │ │ │ │ - mov r9, r2 │ │ │ │ - adds r3, #2 │ │ │ │ - vldr s17, [pc, #600] @ a2ba4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - adds r3, r4, r2 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - mov r3, r1 │ │ │ │ - mov ip, r5 │ │ │ │ - str r5, [sp, #36] @ 0x24 │ │ │ │ - str.w ip, [sp, #48] @ 0x30 │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ - add r5, sp, #124 @ 0x7c │ │ │ │ - strd r1, lr, [sp, #96] @ 0x60 │ │ │ │ - str r5, [sp, #84] @ 0x54 │ │ │ │ - add.w r5, lr, #4 │ │ │ │ - str r5, [sp, #92] @ 0x5c │ │ │ │ - vmov.f32 s16, s17 │ │ │ │ - cmp r6, r3 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - bgt.n a29ec │ │ │ │ - ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r5, r6 │ │ │ │ - str.w r9, [sp, #44] @ 0x2c │ │ │ │ - cmp r6, r3 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - bgt.n a29b2 │ │ │ │ - vcvt.f64.f32 d9, s16 │ │ │ │ - mov fp, sl │ │ │ │ - mov r9, r6 │ │ │ │ - mov r0, fp │ │ │ │ - blx 65ce8 │ │ │ │ - vcmpe.f64 d0, d9 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n a29c2 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add fp, r4 │ │ │ │ - cmp r3, r9 │ │ │ │ - bge.n a2994 │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - adds r5, #1 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - bgt.n a29e8 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - b.n a2986 │ │ │ │ - mov r0, fp │ │ │ │ - mov r7, r9 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - add.w r3, r9, #1 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - add fp, r4 │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.n a29e4 │ │ │ │ - vcvt.f64.f32 d9, s16 │ │ │ │ - mov r9, r3 │ │ │ │ - mov r8, r5 │ │ │ │ - b.n a2994 │ │ │ │ - mov r8, r5 │ │ │ │ - b.n a29b0 │ │ │ │ - ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ - cmp r6, #1 │ │ │ │ - beq.w a2b1e │ │ │ │ - cmp r6, r8 │ │ │ │ - beq.n a2a10 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - add.w r1, r3, r8 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r3, r3, r6, lsl #3 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r6, r7 │ │ │ │ - str.w r8, [r3, r6, lsl #2] │ │ │ │ - beq.n a2a34 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #412] @ (a2bbc ) │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mul.w r1, r7, r3 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - str.w r7, [r3, #4]! │ │ │ │ - add.w sl, r5, #8 │ │ │ │ + ldr r3, [pc, #768] @ (a2654 ) │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r1, r7 │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + blx 634ac │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + subs r3, r1, #1 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n a23e8 │ │ │ │ + add.w r0, r7, #8 │ │ │ │ + add.w ip, r7, r1, lsl #3 │ │ │ │ + mov.w lr, #1 │ │ │ │ + add.w lr, lr, #1 │ │ │ │ + cmp r1, lr │ │ │ │ + blt.w a259e │ │ │ │ + mov r3, r0 │ │ │ │ + mov r2, r8 │ │ │ │ + vldr s15, [r2, #12] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s9, [r0, #-4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s11, [r0, #-8] │ │ │ │ + vldr s10, [r2] │ │ │ │ + vmul.f32 s12, s15, s9 │ │ │ │ + vldr s14, [r3, #-8] │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s13, [r3, #-4] │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + vsub.f32 s13, s13, s15 │ │ │ │ + vsub.f32 s15, s14, s12 │ │ │ │ + vstr s13, [r3, #-4] │ │ │ │ + vstr s15, [r3, #-8] │ │ │ │ + cmp r3, ip │ │ │ │ + bne.n a2398 │ │ │ │ + add r8, r6 │ │ │ │ + adds r0, #8 │ │ │ │ + cmp r1, lr │ │ │ │ + bne.n a238a │ │ │ │ + vstr s13, [sp, #72] @ 0x48 │ │ │ │ + vstr s15, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r8, [pc, #620] @ a2658 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + add r8, pc │ │ │ │ + mov r0, r9 │ │ │ │ + mov r2, r8 │ │ │ │ + blx 66e34 │ │ │ │ + vldr s16, [sp, #64] @ 0x40 │ │ │ │ + add.w sl, r7, r0, lsl #3 │ │ │ │ + sub.w sl, sl, #8 │ │ │ │ + vadd.f32 s16, s16, s16 │ │ │ │ mov r0, sl │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ blx 65ce8 │ │ │ │ - vcvt.f64.f32 d9, s20 │ │ │ │ - vcmpe.f64 d0, d9 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + mla r0, r3, r0, r0 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vmul.f64 d8, d8, d0 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d8, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n a2a6a │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vstr s20, [sp, #140] @ 0x8c │ │ │ │ - vstr s17, [sp, #144] @ 0x90 │ │ │ │ - str r6, [r3, #0] │ │ │ │ - vstr s20, [r5, #8] │ │ │ │ - vstr s17, [r5, #12] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r2, r6, #1 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.n a2ac0 │ │ │ │ - mov fp, r2 │ │ │ │ - add r3, sp, #140 @ 0x8c │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + bgt.w a25e6 │ │ │ │ + ldr.w r5, [r9] │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.w a2636 │ │ │ │ + mul.w r2, r5, r4 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add.w r8, r5, #1 │ │ │ │ + add.w r4, r7, r5, lsl #3 │ │ │ │ + str r7, [sp, #36] @ 0x24 │ │ │ │ + mov r7, r8 │ │ │ │ + add.w sl, r1, r2, lsl #3 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ mov r8, r6 │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ - mov r6, r9 │ │ │ │ - mov r4, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - add.w r1, r6, r5, lsl #3 │ │ │ │ - mov r2, sl │ │ │ │ - mov r0, r4 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ - blx 6522c │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldr r1, [sp, #140] @ 0x8c │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r5, #1 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - str r1, [r2, #0] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - cmp r2, fp │ │ │ │ - bge.n a2a8a │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r4, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - subs r3, r3, r6 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - strd r3, r3, [sp, #124] @ 0x7c │ │ │ │ - add.w r3, r5, #16 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add.w r3, r5, #8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - adds r3, #16 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldrd r1, r2, [sp, #88] @ 0x58 │ │ │ │ - blx 5f068 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r2, r6 │ │ │ │ - add r2, r3 │ │ │ │ + mla r3, r5, r2, r2 │ │ │ │ + add r3, r5 │ │ │ │ + add.w fp, r1, r3, lsl #3 │ │ │ │ + ldr r1, [pc, #496] @ (a265c ) │ │ │ │ + add r1, pc │ │ │ │ + adds r3, r1, #4 │ │ │ │ + mvns r1, r2 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r2, sp, #68 @ 0x44 │ │ │ │ + lsls r3, r1, #3 │ │ │ │ str r2, [sp, #32] │ │ │ │ - adds r2, r5, r3 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add r2, r4 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add r2, r3 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + mov r2, r9 │ │ │ │ + sub.w r3, r6, #8 │ │ │ │ + mov r9, sl │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + ldrd r1, r0, [sp, #28] │ │ │ │ + mov r2, r9 │ │ │ │ + blx 6522c │ │ │ │ + vldr s9, [sp, #72] @ 0x48 │ │ │ │ + vldr s14, [r4, #-4] │ │ │ │ + vldr s10, [sp, #68] @ 0x44 │ │ │ │ + vldr s15, [r4, #-8] │ │ │ │ + vmul.f32 s12, s9, s14 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + vmul.f32 s14, s10, s14 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + vmla.f32 s14, s9, s15 │ │ │ │ + cmp r0, r7 │ │ │ │ + vstr s10, [sp, #76] @ 0x4c │ │ │ │ + vnmls.f32 s12, s10, s15 │ │ │ │ + vstr s9, [sp, #80] @ 0x50 │ │ │ │ + vstr s14, [sp, #72] @ 0x48 │ │ │ │ + vstr s14, [r4, #-4] │ │ │ │ + vstr s12, [sp, #68] @ 0x44 │ │ │ │ + vstr s12, [r4, #-8] │ │ │ │ + blt.n a2538 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r3, #1 │ │ │ │ + bne.n a254a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - add r3, r2 │ │ │ │ + add.w r1, r3, r5, lsl #4 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add.w ip, r3, r0, lsl #3 │ │ │ │ + mov r3, r4 │ │ │ │ + vldr s11, [r1, #8] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s6, [r1, #12] │ │ │ │ + adds r1, #8 │ │ │ │ + vldr s7, [r3, #-4] │ │ │ │ + vmul.f32 s15, s9, s11 │ │ │ │ + vldr s8, [r3, #-8] │ │ │ │ + vmla.f32 s15, s10, s6 │ │ │ │ + vmul.f32 s13, s9, s6 │ │ │ │ + cmp ip, r3 │ │ │ │ + vnmls.f32 s13, s10, s11 │ │ │ │ + vmul.f32 s11, s7, s15 │ │ │ │ + vmul.f32 s15, s8, s15 │ │ │ │ + vmla.f32 s15, s7, s13 │ │ │ │ + vnmls.f32 s11, s8, s13 │ │ │ │ + vsub.f32 s14, s14, s15 │ │ │ │ + vsub.f32 s12, s12, s11 │ │ │ │ + vstr s14, [r4, #-4] │ │ │ │ + vstr s12, [r4, #-8] │ │ │ │ + bne.n a24e8 │ │ │ │ + vstr s12, [sp, #68] @ 0x44 │ │ │ │ + vstr s14, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + sub.w r9, r9, r8 │ │ │ │ + subs r4, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + add fp, r3 │ │ │ │ + beq.n a25a4 │ │ │ │ + adds r7, r5, #1 │ │ │ │ + b.n a2488 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r1, fp │ │ │ │ + add.w ip, r3, r0, lsl #3 │ │ │ │ + mov r3, r4 │ │ │ │ + vldr s15, [r1, #4] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s8, [r1] │ │ │ │ + add r1, r6 │ │ │ │ + vldr s13, [r3, #-4] │ │ │ │ + vmul.f32 s11, s9, s15 │ │ │ │ + vmul.f32 s15, s10, s15 │ │ │ │ + vmla.f32 s15, s9, s8 │ │ │ │ + vldr s7, [r3, #-8] │ │ │ │ + cmp ip, r3 │ │ │ │ + vnmls.f32 s11, s10, s8 │ │ │ │ + vmul.f32 s8, s15, s13 │ │ │ │ + vmul.f32 s13, s11, s13 │ │ │ │ + vnmls.f32 s8, s11, s7 │ │ │ │ + vmla.f32 s13, s15, s7 │ │ │ │ + vsub.f32 s12, s12, s8 │ │ │ │ + vsub.f32 s14, s14, s13 │ │ │ │ + vstr s12, [r4, #-8] │ │ │ │ + vstr s14, [r4, #-4] │ │ │ │ + bne.n a2554 │ │ │ │ + b.n a2530 │ │ │ │ + add r8, r6 │ │ │ │ + adds r0, #8 │ │ │ │ + b.n a238a │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + subs r0, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #172] @ (a2660 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cmp r3, r2 │ │ │ │ - beq.n a2b36 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - b.n a2970 │ │ │ │ - vmul.f32 s0, s21, s16 │ │ │ │ - vldr s20, [sp, #136] @ 0x88 │ │ │ │ - vcmp.f32 s20, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s20, s0 │ │ │ │ - b.n a29f2 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r4, [sp, #72] @ 0x48 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ - mla r1, r1, r4, r1 │ │ │ │ - add.w r0, r5, r1, lsl #3 │ │ │ │ - blx 65ce8 │ │ │ │ - vcmpe.f64 d0, d9 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n a2b70 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - mla r3, r4, r3, r3 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - vstr s20, [r3] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str.w r3, [r2, r3, lsl #2] │ │ │ │ - ldr r2, [pc, #68] @ (a2bc0 ) │ │ │ │ - str.w r3, [r9, r3, lsl #2] │ │ │ │ - ldr r3, [pc, #40] @ (a2bac ) │ │ │ │ + add r3, pc │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + add.w r4, r3, #12 │ │ │ │ + mov r0, r3 │ │ │ │ + str r4, [sp, #8] │ │ │ │ + blx 634ac │ │ │ │ + ldr r2, [pc, #156] @ (a2664 ) │ │ │ │ + ldr r3, [pc, #124] @ (a2648 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n a2b9e │ │ │ │ + bne.n a263a │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #156 @ 0x9c │ │ │ │ - vpop {d8-d10} │ │ │ │ + add sp, #92 @ 0x5c │ │ │ │ + vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov r0, sl │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s13, [pc, #76] @ a2640 │ │ │ │ + vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r7 │ │ │ │ + add r1, sp, #76 @ 0x4c │ │ │ │ + mov r0, r9 │ │ │ │ + vdiv.f32 s14, s15, s0 │ │ │ │ + vdiv.f32 s15, s13, s0 │ │ │ │ + vstr s14, [sp, #68] @ 0x44 │ │ │ │ + vstr s15, [sp, #72] @ 0x48 │ │ │ │ + vstr s14, [sp, #76] @ 0x4c │ │ │ │ + vstr s15, [sp, #80] @ 0x50 │ │ │ │ + blx 574e4 │ │ │ │ + vldr s15, [r5] │ │ │ │ + vldr s14, [sp, #76] @ 0x4c │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vstr s15, [r5] │ │ │ │ + ldr.w r5, [r9] │ │ │ │ + cmp r5, #0 │ │ │ │ + bgt.w a2446 │ │ │ │ + mov r0, r5 │ │ │ │ + b.n a25a6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ + subs r6, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + ldrsb r2, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r1, r6] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + add r0, pc, #816 @ (adr r0, a2988 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + add r0, pc, #192 @ (adr r0, a271c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + subs r3, #70 @ 0x46 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a2bc4 : │ │ │ │ +000a2668 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ - ldr.w r5, [pc, #1200] @ a308c │ │ │ │ + ldr.w r5, [pc, #1200] @ a2b30 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ - ldr.w r4, [pc, #1200] @ a3090 │ │ │ │ + ldr.w r4, [pc, #1200] @ a2b34 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ mov r8, r1 │ │ │ │ ldr r2, [sp, #320] @ 0x140 │ │ │ │ ldr r6, [sp, #348] @ 0x15c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #340] @ 0x154 │ │ │ │ @@ -92966,155 +92425,155 @@ │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r1, [pc, #1144] @ a3094 │ │ │ │ + ldr.w r1, [pc, #1144] @ a2b38 │ │ │ │ ldrd r4, r3, [sp, #352] @ 0x160 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #364] @ 0x16c │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ ldr.w r9, [sp, #336] @ 0x150 │ │ │ │ ldr.w fp, [sp, #344] @ 0x158 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a2cc4 │ │ │ │ + beq.n a2768 │ │ │ │ ldr.w sl, [r8] │ │ │ │ cmp.w sl, #0 │ │ │ │ - blt.n a2cbc │ │ │ │ + blt.n a2760 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n a2c80 │ │ │ │ + blt.n a2724 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r3, sl │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.n a2ce8 │ │ │ │ + blt.n a278c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n a2cf0 │ │ │ │ + bgt.n a2794 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n a2cf8 │ │ │ │ + bgt.n a279c │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - ble.n a2d00 │ │ │ │ + ble.n a27a4 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.n a2c86 │ │ │ │ + b.n a272a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1036] @ a3098 │ │ │ │ + ldr.w r0, [pc, #1036] @ a2b3c │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1024] @ a309c │ │ │ │ - ldr r3, [pc, #1008] @ (a3090 ) │ │ │ │ + ldr.w r2, [pc, #1024] @ a2b40 │ │ │ │ + ldr r3, [pc, #1008] @ (a2b34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a3470 │ │ │ │ + bne.w a2f14 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #236 @ 0xec │ │ │ │ vpop {d8-d13} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n a2c86 │ │ │ │ - ldr r1, [pc, #984] @ (a30a0 ) │ │ │ │ + b.n a272a │ │ │ │ + ldr r1, [pc, #984] @ (a2b44 ) │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a2c44 │ │ │ │ - ldr r1, [pc, #976] @ (a30a4 ) │ │ │ │ + bne.n a26e8 │ │ │ │ + ldr r1, [pc, #976] @ (a2b48 ) │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a2c44 │ │ │ │ + bne.n a26e8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a2c86 │ │ │ │ + b.n a272a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a2c86 │ │ │ │ + b.n a272a │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n a2c86 │ │ │ │ + b.n a272a │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n a2c86 │ │ │ │ + b.n a272a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a346c │ │ │ │ + bne.w a2f10 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w a342c │ │ │ │ + beq.w a2ed0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n a2c98 │ │ │ │ + beq.n a273c │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ add.w sl, sl, #1 │ │ │ │ - ldr r0, [pc, #904] @ (a30a8 ) │ │ │ │ + ldr r0, [pc, #904] @ (a2b4c ) │ │ │ │ cmp r3, #0 │ │ │ │ add r0, pc │ │ │ │ ite eq │ │ │ │ moveq r3, #78 @ 0x4e │ │ │ │ movne r3, #67 @ 0x43 │ │ │ │ strb.w r3, [sp, #224] @ 0xe0 │ │ │ │ ite eq │ │ │ │ moveq r3, #67 @ 0x43 │ │ │ │ movne r3, #78 @ 0x4e │ │ │ │ strb.w r3, [sp, #220] @ 0xdc │ │ │ │ blx 57478 │ │ │ │ - ldr r0, [pc, #880] @ (a30ac ) │ │ │ │ + ldr r0, [pc, #880] @ (a2b50 ) │ │ │ │ vmov.f32 s20, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov s15, sl │ │ │ │ ldr r3, [r7, #0] │ │ │ │ vcvt.f32.s32 s24, s15 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ vmul.f32 s17, s24, s0 │ │ │ │ vdiv.f32 s16, s17, s20 │ │ │ │ - ble.n a2c98 │ │ │ │ + ble.n a273c │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add.w sl, sp, #208 @ 0xd0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [sp, #172] @ 0xac │ │ │ │ adds r3, r0, #1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r2, r9, r3, lsl #3 │ │ │ │ - ldr r5, [pc, #828] @ (a30b0 ) │ │ │ │ + ldr r5, [pc, #828] @ (a2b54 ) │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ adds r3, r4, #1 │ │ │ │ adds r1, #1 │ │ │ │ add r5, pc │ │ │ │ lsls r3, r3, #3 │ │ │ │ - ldr.w lr, [pc, #820] @ a30b4 │ │ │ │ + ldr.w lr, [pc, #820] @ a2b58 │ │ │ │ sub.w r1, r6, r1, lsl #3 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ sub.w r1, fp, r3 │ │ │ │ subs r3, #8 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ sub.w r3, fp, #8 │ │ │ │ @@ -93126,15 +92585,15 @@ │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ adds r3, r5, #4 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ add lr, pc │ │ │ │ - vldr s22, [pc, #724] @ a3088 │ │ │ │ + vldr s22, [pc, #724] @ a2b2c │ │ │ │ mov r9, sl │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ add.w r3, lr, #4 │ │ │ │ strd r4, r0, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ @@ -93187,15 +92646,15 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ vstr s21, [sp, #200] @ 0xc8 │ │ │ │ vstr s22, [sp, #204] @ 0xcc │ │ │ │ blx 5749c │ │ │ │ ldr r5, [r7, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.w a3426 │ │ │ │ + ble.w a2eca │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ mov r6, fp │ │ │ │ vldr s18, [r4, #8] │ │ │ │ adds r4, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -93209,21 +92668,21 @@ │ │ │ │ vneglt.f32 s18, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, r8 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vstmia fp!, {s18} │ │ │ │ - bge.n a2e56 │ │ │ │ + bge.n a28fa │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a30bc │ │ │ │ + beq.w a2b60 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.w a3426 │ │ │ │ + ble.w a2eca │ │ │ │ ldr.w sl, [sp, #156] @ 0x9c │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r9, r6, [sp, #92] @ 0x5c │ │ │ │ mov r6, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ vldr s23, [r6, #8] │ │ │ │ @@ -93238,15 +92697,15 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s23, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r4, #0 │ │ │ │ vadd.f32 s23, s23, s0 │ │ │ │ - ble.n a2f3e │ │ │ │ + ble.n a29e2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ add.w r9, r3, r5, lsl #3 │ │ │ │ vldr s18, [r9, #8] │ │ │ │ add.w r9, r9, #8 │ │ │ │ mov r0, r9 │ │ │ │ @@ -93262,29 +92721,29 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r4, sl │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vmla.f32 s15, s18, s23 │ │ │ │ vstmia fp!, {s15} │ │ │ │ - bge.n a2ef8 │ │ │ │ + bge.n a299c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r8, r8, #1 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r8, r3 │ │ │ │ - ble.n a2eb4 │ │ │ │ + ble.n a2958 │ │ │ │ ldrd r9, r6, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [r7, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.w a3426 │ │ │ │ + ble.w a2eca │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ mov.w r8, #1 │ │ │ │ - vldr s23, [pc, #340] @ a30b8 │ │ │ │ - b.n a2fb0 │ │ │ │ + vldr s23, [pc, #340] @ a2b5c │ │ │ │ + b.n a2a54 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s14, [r6, #-4] │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -93297,21 +92756,21 @@ │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vdiv.f32 s15, s18, s14 │ │ │ │ vcmpe.f32 s15, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s23, s15 │ │ │ │ cmp r8, r5 │ │ │ │ - bgt.n a3016 │ │ │ │ + bgt.n a2aba │ │ │ │ vldmia r6!, {s15} │ │ │ │ mov r0, fp │ │ │ │ vldr s18, [fp] │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n a2f66 │ │ │ │ + bgt.n a2a0a │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r6, #-4] │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -93326,32 +92785,32 @@ │ │ │ │ vadd.f32 s18, s18, s17 │ │ │ │ vdiv.f32 s14, s18, s15 │ │ │ │ vcmpe.f32 s14, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s23, s14 │ │ │ │ cmp r8, r5 │ │ │ │ - ble.n a2fb0 │ │ │ │ + ble.n a2a54 │ │ │ │ vcmpe.f32 s20, s23 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstr s23, [r4, #-4] │ │ │ │ - bpl.w a31e6 │ │ │ │ + bpl.w a2c8a │ │ │ │ vadd.f32 s23, s23, s23 │ │ │ │ vcmpe.f32 s23, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite ls │ │ │ │ movls r3, #1 │ │ │ │ movhi r3, #0 │ │ │ │ cmp.w r9, #6 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a31e6 │ │ │ │ + beq.w a2c8a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r6, [sp, #140] @ 0x8c │ │ │ │ add.w r9, r9, #1 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ @@ -93368,58 +92827,58 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 599e4 │ │ │ │ vldr s19, [r4, #-4] │ │ │ │ - b.n a2e06 │ │ │ │ + b.n a28aa │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - adds r5, #44 @ 0x2c │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #360] @ (a3200 ) │ │ │ │ + strh r6, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + ldrh r2, [r1, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r1, r1] │ │ │ │ + ldrb r4, [r1, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #264] @ (a31b0 ) │ │ │ │ + strh r6, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r6, r2] │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + ldrsb r0, [r4, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.w a3426 │ │ │ │ + ble.w a2eca │ │ │ │ ldr.w fp, [sp, #36] @ 0x24 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ str.w r9, [sp, #92] @ 0x5c │ │ │ │ mov r9, fp │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ mov fp, r3 │ │ │ │ mov r6, r4 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r4, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vmov.f32 s25, s17 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ vmov.f32 s26, s16 │ │ │ │ - vldr s23, [pc, #-52] @ a30b8 │ │ │ │ + vldr s23, [pc, #-52] @ a2b5c │ │ │ │ mov.w sl, #1 │ │ │ │ add.w r5, r3, r9, lsl #3 │ │ │ │ vldr s16, [r5, #8] │ │ │ │ adds r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #8 │ │ │ │ blx 65794 │ │ │ │ @@ -93445,72 +92904,72 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r6 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vmla.f32 s23, s17, s16 │ │ │ │ - ble.n a30f6 │ │ │ │ + ble.n a2b9a │ │ │ │ vldr s15, [r4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r2, fp, #1 │ │ │ │ ldr r6, [r7, #0] │ │ │ │ vmov.f32 s17, s25 │ │ │ │ vadd.f32 s15, s15, s23 │ │ │ │ cmp r2, r1 │ │ │ │ vmov.f32 s16, s26 │ │ │ │ vstmia r3!, {s15} │ │ │ │ - bgt.n a3194 │ │ │ │ + bgt.n a2c38 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ add r9, r1 │ │ │ │ - ble.n a319e │ │ │ │ + ble.n a2c42 │ │ │ │ mov r4, r3 │ │ │ │ mov fp, r2 │ │ │ │ - b.n a30dc │ │ │ │ + b.n a2b80 │ │ │ │ mov r5, r6 │ │ │ │ ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ - b.n a2f52 │ │ │ │ + b.n a29f6 │ │ │ │ vldr s15, [r3] │ │ │ │ mov sl, r4 │ │ │ │ - vldr s14, [pc, #-240] @ a30b8 │ │ │ │ + vldr s14, [pc, #-240] @ a2b5c │ │ │ │ mov r2, fp │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ adds r0, r2, #2 │ │ │ │ mov r5, r6 │ │ │ │ ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ cmp r0, r4 │ │ │ │ vstr s15, [sl, #4] │ │ │ │ - bgt.w a3426 │ │ │ │ + bgt.w a2eca │ │ │ │ add.w r3, r2, #1073741824 @ 0x40000000 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vldr s15, [r3] │ │ │ │ adds r0, #1 │ │ │ │ cmp r0, r4 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vstmia r3!, {s15} │ │ │ │ - ble.n a31d2 │ │ │ │ - b.n a2f52 │ │ │ │ + ble.n a2c76 │ │ │ │ + b.n a29f6 │ │ │ │ ldr.w sl, [r7] │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [sp, #160] @ 0xa0 │ │ │ │ cmp.w sl, #0 │ │ │ │ - ble.n a329a │ │ │ │ + ble.n a2d3e │ │ │ │ vmul.f32 s19, s24, s20 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ mov fp, r5 │ │ │ │ movs r6, #1 │ │ │ │ - b.n a3240 │ │ │ │ + b.n a2ce4 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r4, #-4] │ │ │ │ adds r6, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -93520,21 +92979,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r6 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vmla.f32 s18, s19, s15 │ │ │ │ vstr s18, [r4, #-4] │ │ │ │ - blt.n a3296 │ │ │ │ + blt.n a2d3a │ │ │ │ vldmia r4!, {s15} │ │ │ │ mov r0, fp │ │ │ │ vldr s18, [fp] │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n a3202 │ │ │ │ + bgt.n a2ca6 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r4, #-4] │ │ │ │ adds r6, #1 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -93545,19 +93004,19 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r6 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vmla.f32 s18, s19, s15 │ │ │ │ vadd.f32 s18, s18, s17 │ │ │ │ vstr s18, [r4, #-4] │ │ │ │ - bge.n a3240 │ │ │ │ + bge.n a2ce4 │ │ │ │ ldr.w sl, [r7] │ │ │ │ - ldr r6, [pc, #476] @ (a3478 ) │ │ │ │ + ldr r6, [pc, #476] @ (a2f1c ) │ │ │ │ add r4, sp, #220 @ 0xdc │ │ │ │ - ldr.w r8, [pc, #476] @ a347c │ │ │ │ + ldr.w r8, [pc, #476] @ a2f20 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add.w r1, r5, sl, lsl #3 │ │ │ │ @@ -93565,35 +93024,35 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a338a │ │ │ │ + beq.n a2e2e │ │ │ │ cmp r3, #1 │ │ │ │ - beq.n a332c │ │ │ │ + beq.n a2dd0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n a330a │ │ │ │ + ble.n a2dae │ │ │ │ add.w r0, fp, r0, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ vldmia r1!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n a32de │ │ │ │ + bne.n a2d82 │ │ │ │ vstr s14, [sp, #200] @ 0xc8 │ │ │ │ vstr s15, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r6 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -93601,54 +93060,54 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ blx 63bf8 │ │ │ │ ldr.w sl, [r7] │ │ │ │ - b.n a32ae │ │ │ │ + b.n a2d52 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ blx 63bf8 │ │ │ │ ldr.w sl, [r7] │ │ │ │ cmp.w sl, #0 │ │ │ │ - ble.n a32ae │ │ │ │ + ble.n a2d52 │ │ │ │ mov r0, fp │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ add.w r1, fp, sl, lsl #2 │ │ │ │ vldmia r0!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n a335c │ │ │ │ + bne.n a2e00 │ │ │ │ vstr s14, [sp, #200] @ 0xc8 │ │ │ │ vstr s15, [sp, #204] @ 0xcc │ │ │ │ - b.n a32ae │ │ │ │ + b.n a2d52 │ │ │ │ ldr.w sl, [r7] │ │ │ │ cmp.w sl, #0 │ │ │ │ - ble.n a33f8 │ │ │ │ + ble.n a2e9c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ movs r6, #1 │ │ │ │ - vldr s19, [pc, #216] @ a3474 │ │ │ │ + vldr s19, [pc, #216] @ a2f18 │ │ │ │ vldr s18, [r4, #8] │ │ │ │ adds r4, #8 │ │ │ │ mov r0, r4 │ │ │ │ adds r6, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ @@ -93661,15 +93120,15 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s18, s18, s0 │ │ │ │ vcmpe.f32 s18, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s19, s18 │ │ │ │ cmp sl, r6 │ │ │ │ - bge.n a339c │ │ │ │ + bge.n a2e40 │ │ │ │ vcmp.f32 s19, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itttt ne │ │ │ │ ldrne r3, [sp, #68] @ 0x44 │ │ │ │ vldrne s14, [r3] │ │ │ │ vdivne.f32 s15, s14, s19 │ │ │ │ vstrne s15, [r3] │ │ │ │ @@ -93689,77 +93148,1050 @@ │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.w a2dca │ │ │ │ - b.n a2c98 │ │ │ │ - vldr s23, [pc, #76] @ a3474 │ │ │ │ - b.n a3016 │ │ │ │ + bge.w a286e │ │ │ │ + b.n a273c │ │ │ │ + vldr s23, [pc, #76] @ a2f18 │ │ │ │ + b.n a2aba │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w a2c98 │ │ │ │ + beq.w a273c │ │ │ │ ldr r6, [sp, #164] @ 0xa4 │ │ │ │ lsls r5, r2, #2 │ │ │ │ adds r0, r4, r5 │ │ │ │ adds r3, r6, r5 │ │ │ │ cmp r4, r3 │ │ │ │ it cc │ │ │ │ cmpcc r6, r0 │ │ │ │ - bcc.n a3458 │ │ │ │ + bcc.n a2efc │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 5ae88 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 5ae88 │ │ │ │ - b.n a2c98 │ │ │ │ + b.n a273c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r3], #4 │ │ │ │ str.w r2, [r1], #4 │ │ │ │ cmp r3, r0 │ │ │ │ - bne.n a345e │ │ │ │ - b.n a2c98 │ │ │ │ + bne.n a2f02 │ │ │ │ + b.n a273c │ │ │ │ negs r3, r3 │ │ │ │ - b.n a2c8a │ │ │ │ + b.n a272e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r1, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000a2f24 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ + ldr r5, [pc, #448] @ (a30f8 ) │ │ │ │ + sub sp, #60 @ 0x3c │ │ │ │ + ldr r4, [pc, #448] @ (a30fc ) │ │ │ │ + mov r7, r0 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w fp, [sp, #112] @ 0x70 │ │ │ │ + ldrd r9, r8, [sp, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #52] @ 0x34 │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #424] @ (a3100 ) │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + movs r3, #0 │ │ │ │ + add r1, pc │ │ │ │ + str.w r3, [fp] │ │ │ │ + ldrd sl, r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + blx 57998 │ │ │ │ + mov r6, r0 │ │ │ │ + cbz r0, a2fd8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n a2fd0 │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n a2f9c │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + mov ip, r3 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r1, ip │ │ │ │ + blt.n a2ffc │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cmp ip, r1 │ │ │ │ + ble.n a3004 │ │ │ │ + mvn.w r1, #7 │ │ │ │ + movs r2, #8 │ │ │ │ + b.n a2fa2 │ │ │ │ + mvn.w r1, #2 │ │ │ │ + movs r2, #3 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r0, [pc, #348] @ (a3104 ) │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #340] @ (a3108 ) │ │ │ │ + ldr r3, [pc, #324] @ (a30fc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a30ee │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #60 @ 0x3c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n a2fa2 │ │ │ │ + ldr r1, [pc, #304] @ (a310c ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a2f6e │ │ │ │ + ldr r1, [pc, #296] @ (a3110 ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a2f6e │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n a2fa2 │ │ │ │ + mvn.w r1, #4 │ │ │ │ + movs r2, #5 │ │ │ │ + b.n a2fa2 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n a30f2 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a2fb2 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n a2fb2 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n a3082 │ │ │ │ + ldr r6, [pc, #248] @ (a3114 ) │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r9 │ │ │ │ + add r6, pc │ │ │ │ + strd r4, r3, [sp] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr.w fp, [pc, #232] @ a3118 │ │ │ │ + blx 634ac │ │ │ │ + ldr r7, [pc, #228] @ (a311c ) │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + adds r6, #4 │ │ │ │ + ldr r1, [pc, #228] @ (a3120 ) │ │ │ │ + add fp, pc │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + add r7, pc │ │ │ │ + ldr r3, [pc, #220] @ (a3124 ) │ │ │ │ + mov r2, fp │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r7 │ │ │ │ + add r3, pc │ │ │ │ + strd r9, r8, [sp, #20] │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + strd r4, r5, [sp] │ │ │ │ + blx 5e348 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r2, fp │ │ │ │ + ldr r3, [pc, #192] @ (a3128 ) │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r1, [pc, #192] @ (a312c ) │ │ │ │ + add r3, pc │ │ │ │ + strd r9, r8, [sp, #20] │ │ │ │ + add r1, pc │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + strd r4, r5, [sp] │ │ │ │ + blx 5e348 │ │ │ │ + b.n a2fb2 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #168] @ (a3130 ) │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r0, [pc, #168] @ (a3134 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [pc, #168] @ (a3138 ) │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r1, [pc, #168] @ (a313c ) │ │ │ │ + adds r2, #4 │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r3, pc │ │ │ │ + mov r2, r7 │ │ │ │ + add r1, pc │ │ │ │ + strd r9, r8, [sp, #20] │ │ │ │ + mov fp, r0 │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + strd r4, r5, [sp] │ │ │ │ + blx 5e348 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r0, fp │ │ │ │ + ldr r3, [pc, #132] @ (a3140 ) │ │ │ │ + ldr r1, [pc, #136] @ (a3144 ) │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r3, pc │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + strd r9, r8, [sp, #20] │ │ │ │ + strd r4, r5, [sp] │ │ │ │ + blx 5e348 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r1, r9 │ │ │ │ + adds r6, #12 │ │ │ │ + mov r0, r5 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + blx 634ac │ │ │ │ + b.n a2fb2 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r2 │ │ │ │ + b.n a2fa6 │ │ │ │ + nop │ │ │ │ + adds r1, #212 @ 0xd4 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r3, [pc, #120] @ (a317c ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r4, [r3, r6] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + strb r4, [r3, r4] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r3, [pc, #88] @ (a316c ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r7, [pc, #144] @ (a31ac ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #760] @ (a3418 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #896] @ (a34a4 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #848] @ (a3478 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [pc, #936] @ (a34d4 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #0] @ (a3130 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r7, [pc, #432] @ (a32e8 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [pc, #744] @ (a3424 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [pc, #840] @ (a3488 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #392] @ (a32cc ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #408] @ (a32e0 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000a3148 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d10} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ + sub sp, #156 @ 0x9c │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #768] @ (a3464 ) │ │ │ │ + mov ip, r2 │ │ │ │ + subs r3, #4 │ │ │ │ + mov r6, r0 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [pc, #760] @ (a3468 ) │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + sub.w r9, r4, #4 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #148] @ 0x94 │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ + ldr.w r2, [ip] │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r0, [pc, #732] @ (a346c ) │ │ │ │ + str r3, [r1, #0] │ │ │ │ + adds r3, r2, #1 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + subs r3, r5, r3 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s21, s0 │ │ │ │ + ldr r0, [pc, #708] @ (a3470 ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s0, s21 │ │ │ │ + add r1, sp, #132 @ 0x84 │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vstr s15, [sp, #136] @ 0x88 │ │ │ │ + vstr s14, [sp, #132] @ 0x84 │ │ │ │ + blx 639fc │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #1 │ │ │ │ + itt le │ │ │ │ + vldrle s20, [pc, #648] @ a3460 │ │ │ │ + vcvtle.f64.f32 d9, s20 │ │ │ │ + ble.w a33fa │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + sub.w r0, r5, #8 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + movs r6, #1 │ │ │ │ + sub.w r4, r3, #8 │ │ │ │ + ldr.w lr, [pc, #644] @ a3474 │ │ │ │ + adds r3, r0, r4 │ │ │ │ + strd r9, r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add lr, pc │ │ │ │ + str.w r9, [sp, #116] @ 0x74 │ │ │ │ + mov r9, r2 │ │ │ │ + adds r3, #2 │ │ │ │ + vldr s17, [pc, #600] @ a3460 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + adds r3, r4, r2 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + mov r3, r1 │ │ │ │ + mov ip, r5 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + str.w ip, [sp, #48] @ 0x30 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + add r5, sp, #124 @ 0x7c │ │ │ │ + strd r1, lr, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + add.w r5, lr, #4 │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + vmov.f32 s16, s17 │ │ │ │ + cmp r6, r3 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + bgt.n a32a8 │ │ │ │ + ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ + mov r2, r3 │ │ │ │ + mov r5, r6 │ │ │ │ + str.w r9, [sp, #44] @ 0x2c │ │ │ │ + cmp r6, r3 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + bgt.n a326e │ │ │ │ + vcvt.f64.f32 d9, s16 │ │ │ │ + mov fp, sl │ │ │ │ + mov r9, r6 │ │ │ │ + mov r0, fp │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d0, d9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n a327e │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add fp, r4 │ │ │ │ + cmp r3, r9 │ │ │ │ + bge.n a3250 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + adds r5, #1 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + bgt.n a32a4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + b.n a3242 │ │ │ │ + mov r0, fp │ │ │ │ + mov r7, r9 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + add.w r3, r9, #1 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + add fp, r4 │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.n a32a0 │ │ │ │ + vcvt.f64.f32 d9, s16 │ │ │ │ + mov r9, r3 │ │ │ │ + mov r8, r5 │ │ │ │ + b.n a3250 │ │ │ │ + mov r8, r5 │ │ │ │ + b.n a326c │ │ │ │ + ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ + cmp r6, #1 │ │ │ │ + beq.w a33da │ │ │ │ + cmp r6, r8 │ │ │ │ + beq.n a32cc │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + add.w r1, r3, r8 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r3, r3, r6, lsl #3 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r6, r7 │ │ │ │ + str.w r8, [r3, r6, lsl #2] │ │ │ │ + beq.n a32f0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [pc, #412] @ (a3478 ) │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mul.w r1, r7, r3 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + str.w r7, [r3, #4]! │ │ │ │ + add.w sl, r5, #8 │ │ │ │ + mov r0, sl │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f64.f32 d9, s20 │ │ │ │ + vcmpe.f64 d0, d9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n a3326 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vstr s20, [sp, #140] @ 0x8c │ │ │ │ + vstr s17, [sp, #144] @ 0x90 │ │ │ │ + str r6, [r3, #0] │ │ │ │ + vstr s20, [r5, #8] │ │ │ │ + vstr s17, [r5, #12] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r2, r6, #1 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.n a337c │ │ │ │ + mov fp, r2 │ │ │ │ + add r3, sp, #140 @ 0x8c │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + mov r8, r6 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + mov r6, r9 │ │ │ │ + mov r4, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + add.w r1, r6, r5, lsl #3 │ │ │ │ + mov r2, sl │ │ │ │ + mov r0, r4 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ + blx 6522c │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #140] @ 0x8c │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + adds r5, #1 │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + cmp r2, fp │ │ │ │ + bge.n a3346 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + subs r3, r3, r6 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + strd r3, r3, [sp, #124] @ 0x7c │ │ │ │ + add.w r3, r5, #16 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add.w r3, r5, #8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + adds r3, #16 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + ldrd r1, r2, [sp, #88] @ 0x58 │ │ │ │ + blx 5f068 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r2, r6 │ │ │ │ + add r2, r3 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + adds r2, r5, r3 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add r2, r4 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add r2, r3 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq.n a33f2 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + b.n a322c │ │ │ │ + vmul.f32 s0, s21, s16 │ │ │ │ + vldr s20, [sp, #136] @ 0x88 │ │ │ │ + vcmp.f32 s20, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s20, s0 │ │ │ │ + b.n a32ae │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ + mla r1, r1, r4, r1 │ │ │ │ + add.w r0, r5, r1, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d0, d9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n a342c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + mla r3, r4, r3, r3 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr s20, [r3] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str.w r3, [r2, r3, lsl #2] │ │ │ │ + ldr r2, [pc, #68] @ (a347c ) │ │ │ │ + str.w r3, [r9, r3, lsl #2] │ │ │ │ + ldr r3, [pc, #40] @ (a3468 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n a345a │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #156 @ 0x9c │ │ │ │ + vpop {d8-d10} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r0, [pc, #960] @ (a3830 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r0, [pc, #784] @ (a3784 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + str r1, [sp, #464] @ 0x1d0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000a3480 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ + sub sp, #52 @ 0x34 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + strd r3, r2, [sp, #12] │ │ │ │ + ldr r2, [pc, #968] @ (a3868 ) │ │ │ │ + ldr r3, [pc, #972] @ (a386c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r4, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r1, [pc, #964] @ (a3870 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ + ldrd r8, fp, [sp, #100] @ 0x64 │ │ │ │ + ldr.w sl, [r4] │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #932] @ (a3874 ) │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #924] @ (a3878 ) │ │ │ │ + mov r6, r0 │ │ │ │ + movs r3, #0 │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r5 │ │ │ │ + str.w r3, [r9] │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n a355a │ │ │ │ + orrs.w r3, r7, r6 │ │ │ │ + bne.n a352a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r9] │ │ │ │ + ldr r0, [pc, #888] @ (a387c ) │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #880] @ (a3880 ) │ │ │ │ + ldr r3, [pc, #860] @ (a386c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a3860 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #52 @ 0x34 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n a358c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n a359a │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cbz r2, a3594 │ │ │ │ + cmp r3, r1 │ │ │ │ + ite le │ │ │ │ + movle r3, #0 │ │ │ │ + movgt r3, #1 │ │ │ │ + cmp r2, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r3, r3, #1 │ │ │ │ + cbz r3, a35a6 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a34fc │ │ │ │ + ldr r1, [pc, #808] @ (a3884 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a34f0 │ │ │ │ + ldr r1, [pc, #796] @ (a3888 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a34f0 │ │ │ │ + ldr r1, [pc, #788] @ (a388c ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a34f0 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a34fc │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n a34fc │ │ │ │ + cbnz r1, a35a2 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n a35a6 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n a34fc │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n a3552 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n a35c4 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + bge.n a35cc │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n a34fc │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n a34fc │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w a3864 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n a350c │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n a350c │ │ │ │ + ldr r1, [pc, #688] @ (a3890 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a350c │ │ │ │ + add.w r3, sl, #1 │ │ │ │ + sub.w r9, fp, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + beq.n a36a8 │ │ │ │ + ldr r1, [pc, #656] @ (a3894 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w a382c │ │ │ │ + cbz r7, a365c │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr.w fp, [r2] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, fp │ │ │ │ + blt.n a365c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r1, fp, #1073741824 @ 0x40000000 │ │ │ │ + subs r1, #1 │ │ │ │ + add.w r2, sl, fp │ │ │ │ + str r6, [sp, #32] │ │ │ │ + add.w r1, r3, r1, lsl #2 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + adds r6, #4 │ │ │ │ + adds r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bge.n a363e │ │ │ │ + ldrd r6, r5, [sp, #32] │ │ │ │ + cbz r6, a36a8 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr.w fp, [r2] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, fp │ │ │ │ + blt.n a36a8 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r1, fp, #1073741824 @ 0x40000000 │ │ │ │ + subs r1, #1 │ │ │ │ + add.w r2, sl, fp │ │ │ │ + str r6, [sp, #32] │ │ │ │ + add.w r1, r3, r1, lsl #2 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + adds r6, #4 │ │ │ │ + adds r5, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bge.n a368a │ │ │ │ + ldrd r6, r5, [sp, #32] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r1, [pc, #492] @ (a3898 ) │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w a381a │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n a375c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + cmp r7, #1 │ │ │ │ + beq.n a370a │ │ │ │ + subs r5, r7, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.n a370a │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r7, r7, #1073741824 @ 0x40000000 │ │ │ │ + subs r7, #1 │ │ │ │ + add.w fp, r5, sl │ │ │ │ + add.w r7, r3, r7, lsl #2 │ │ │ │ + add.w fp, r9, fp, lsl #3 │ │ │ │ + vldmdb r7!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + beq.w a3854 │ │ │ │ + add r3, sl │ │ │ │ + mov r1, fp │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + sub.w fp, fp, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + bne.n a36de │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r7, r2 │ │ │ │ + beq.n a375c │ │ │ │ + adds r5, r7, #1 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + cmp r2, r5 │ │ │ │ + blt.n a375c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w fp, r5, sl │ │ │ │ + add.w fp, r9, fp, lsl #3 │ │ │ │ + add.w r7, r3, r7, lsl #2 │ │ │ │ + vldmia r7!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + beq.w a3846 │ │ │ │ + add r3, sl │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + adds r5, #1 │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + ble.n a372c │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w a350c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + cmp r6, #1 │ │ │ │ + beq.n a37ac │ │ │ │ + subs r5, r6, #1 │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.n a37ac │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r6, r6, #1073741824 @ 0x40000000 │ │ │ │ + subs r6, #1 │ │ │ │ + add.w r7, r5, sl │ │ │ │ + add.w r6, r3, r6, lsl #2 │ │ │ │ + add.w r7, r9, r7, lsl #3 │ │ │ │ + vldmdb r6!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + beq.n a383e │ │ │ │ + add r3, sl │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + subs r7, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + bne.n a3784 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + cmp r6, r2 │ │ │ │ + beq.w a350c │ │ │ │ + adds r5, r6, #1 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + cmp r2, r5 │ │ │ │ + blt.w a350c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r7, r5, sl │ │ │ │ + add.w r7, r9, r7, lsl #3 │ │ │ │ + add.w r6, r3, r6, lsl #2 │ │ │ │ + vldmia r6!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + beq.n a3810 │ │ │ │ + add r3, sl │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + adds r5, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + bgt.w a350c │ │ │ │ + vldmia r6!, {s15} │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r3, s15 │ │ │ │ + cmp r3, r5 │ │ │ │ + bne.n a37e2 │ │ │ │ + adds r5, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + ble.n a37d2 │ │ │ │ + b.n a350c │ │ │ │ + ldr r1, [pc, #128] @ (a389c ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w a36b8 │ │ │ │ + b.n a350c │ │ │ │ + ldr r1, [pc, #112] @ (a38a0 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w a3610 │ │ │ │ + b.n a36a8 │ │ │ │ + subs r7, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + bne.n a3784 │ │ │ │ + b.n a37ac │ │ │ │ + adds r5, #1 │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + cmp r5, r2 │ │ │ │ + ble.w a372c │ │ │ │ + b.n a375c │ │ │ │ + sub.w fp, fp, #8 │ │ │ │ + subs r5, #1 │ │ │ │ + bne.w a36de │ │ │ │ + b.n a370a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n a3500 │ │ │ │ + cmp r4, #112 @ 0x70 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + mov r6, r8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r4, lr │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r8, r3 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r4, [pc, #296] @ (a39a8 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r4, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ + cmp r6, r4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r4, r0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [pc, #136] @ (a3918 ) │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add lr, r2 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + add r4, sp │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + mvns r0, r3 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bx pc │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bxns sp │ │ │ │ + lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000a3480 : │ │ │ │ +000a38a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ mov sl, r0 │ │ │ │ - ldr.w r0, [pc, #1052] @ a38b4 │ │ │ │ + ldr.w r0, [pc, #1052] @ a3cd8 │ │ │ │ mov ip, r2 │ │ │ │ - ldr.w r2, [pc, #1048] @ a38b8 │ │ │ │ + ldr.w r2, [pc, #1048] @ a3cdc │ │ │ │ add r0, pc │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ - ldr.w r8, [pc, #1044] @ a38bc │ │ │ │ - ldr.w fp, [pc, #1044] @ a38c0 │ │ │ │ + ldr.w r8, [pc, #1044] @ a3ce0 │ │ │ │ + ldr.w fp, [pc, #1044] @ a3ce4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [sp, #192] @ 0xc0 │ │ │ │ add.w r6, r8, #4 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ mov.w r2, #0 │ │ │ │ - ldr.w r7, [pc, #1028] @ a38c4 │ │ │ │ + ldr.w r7, [pc, #1028] @ a3ce8 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ add fp, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ ldr.w r1, [ip] │ │ │ │ @@ -93780,128 +94212,128 @@ │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mul.w r2, r0, r3 │ │ │ │ vmov s15, r2 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r5] │ │ │ │ - blt.w a36fa │ │ │ │ + blt.w a3b1e │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #1 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r0, r2 │ │ │ │ - bge.n a355a │ │ │ │ + bge.n a397e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r4, #0] │ │ │ │ - ldr r0, [pc, #920] @ (a38c8 ) │ │ │ │ + ldr r0, [pc, #920] @ (a3cec ) │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #912] @ (a38cc ) │ │ │ │ - ldr r3, [pc, #892] @ (a38b8 ) │ │ │ │ + ldr r2, [pc, #912] @ (a3cf0 ) │ │ │ │ + ldr r3, [pc, #892] @ (a3cdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a3968 │ │ │ │ + bne.w a3d8c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r1, r2 │ │ │ │ - blt.w a3702 │ │ │ │ + blt.w a3b26 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w a3964 │ │ │ │ + bne.w a3d88 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a3538 │ │ │ │ - ldr r1, [pc, #864] @ (a38d0 ) │ │ │ │ + beq.n a395c │ │ │ │ + ldr r1, [pc, #864] @ (a3cf4 ) │ │ │ │ mov r2, sl │ │ │ │ - ldr r0, [pc, #864] @ (a38d4 ) │ │ │ │ + ldr r0, [pc, #864] @ (a3cf8 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 5e260 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n a3538 │ │ │ │ + bgt.n a395c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [sl] │ │ │ │ lsls r2, r2, #3 │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #1 │ │ │ │ - ble.w a3712 │ │ │ │ + ble.w a3b36 │ │ │ │ cmp r4, r3 │ │ │ │ - ble.w a3712 │ │ │ │ + ble.w a3b36 │ │ │ │ mul.w r3, r3, r4 │ │ │ │ ldr.w r0, [r9] │ │ │ │ vmov s17, r3 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.w a3868 │ │ │ │ + bgt.w a3c8c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ subs r6, r4, #1 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r3, r5, #8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - bl 676b6c │ │ │ │ - ldr r3, [pc, #772] @ (a38d8 ) │ │ │ │ - ldr r2, [pc, #776] @ (a38dc ) │ │ │ │ + bl 676b54 │ │ │ │ + ldr r3, [pc, #772] @ (a3cfc ) │ │ │ │ + ldr r2, [pc, #776] @ (a3d00 ) │ │ │ │ subs r6, r6, r1 │ │ │ │ add r3, pc │ │ │ │ add.w fp, r6, #1 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ negs r3, r7 │ │ │ │ sub.w r6, r2, #8 │ │ │ │ - vldr s16, [pc, #700] @ a38ac │ │ │ │ - vldr s18, [pc, #700] @ a38b0 │ │ │ │ + vldr s16, [pc, #700] @ a3cd0 │ │ │ │ + vldr s18, [pc, #700] @ a3cd4 │ │ │ │ mov r9, r2 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - blt.n a36ee │ │ │ │ + blt.n a3b12 │ │ │ │ cmp.w fp, #1 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a37ae │ │ │ │ + beq.w a3bd2 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ sub.w r3, r4, fp │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ adds r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add.w r8, r3, fp │ │ │ │ add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ cmp r2, fp │ │ │ │ - blt.w a3956 │ │ │ │ + blt.w a3d7a │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r3, fp, [sp, #68] @ 0x44 │ │ │ │ mov.w lr, r2, lsl #3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -93915,179 +94347,179 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, fp │ │ │ │ adds r0, #1 │ │ │ │ cmp r0, r4 │ │ │ │ itt le │ │ │ │ movle fp, ip │ │ │ │ movle r3, r7 │ │ │ │ - bgt.n a368c │ │ │ │ + bgt.n a3ab0 │ │ │ │ vldr s15, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ add.w fp, fp, #8 │ │ │ │ vstr s15, [fp, #-8] │ │ │ │ vldr s15, [r3, #4] │ │ │ │ vstr s15, [fp, #-4] │ │ │ │ vstr s16, [r3] │ │ │ │ vstr s16, [r3, #4] │ │ │ │ cmp r3, r1 │ │ │ │ - bne.n a366a │ │ │ │ + bne.n a3a8e │ │ │ │ add r7, r9 │ │ │ │ add ip, lr │ │ │ │ add r1, r6 │ │ │ │ cmp r8, r0 │ │ │ │ - bne.n a365e │ │ │ │ + bne.n a3a82 │ │ │ │ ldrd r3, fp, [sp, #68] @ 0x44 │ │ │ │ adds r2, #1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ cmp r8, r4 │ │ │ │ add.w r7, r1, r2, lsl #3 │ │ │ │ - ble.w a3900 │ │ │ │ + ble.w a3d24 │ │ │ │ add.w r8, sp, #108 @ 0x6c │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #556] @ (a38e0 ) │ │ │ │ + ldr r1, [pc, #556] @ (a3d04 ) │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #548] @ (a38e4 ) │ │ │ │ - ldr r2, [pc, #548] @ (a38e8 ) │ │ │ │ + ldr r3, [pc, #548] @ (a3d08 ) │ │ │ │ + ldr r2, [pc, #548] @ (a3d0c ) │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #548] @ (a38ec ) │ │ │ │ + ldr r0, [pc, #548] @ (a3d10 ) │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #548] @ (a38f0 ) │ │ │ │ + ldr r3, [pc, #548] @ (a3d14 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r7, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5e348 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr.w r4, [sl] │ │ │ │ add fp, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n a35fc │ │ │ │ + bge.n a3a20 │ │ │ │ cmp.w fp, #0 │ │ │ │ ite le │ │ │ │ movle r3, #0 │ │ │ │ movgt r3, #1 │ │ │ │ - b.n a3606 │ │ │ │ + b.n a3a2a │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a352a │ │ │ │ + b.n a394e │ │ │ │ adds r1, #1 │ │ │ │ - beq.w a385c │ │ │ │ + beq.w a3c80 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ str r2, [r4, #0] │ │ │ │ - b.n a352c │ │ │ │ + b.n a3950 │ │ │ │ vmov s17, r4 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n a3806 │ │ │ │ + ble.n a3c2a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r6, r4 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr.w fp, [pc, #464] @ a38f4 │ │ │ │ + ldr.w fp, [pc, #464] @ a3d18 │ │ │ │ mov.w r9, r3, lsl #3 │ │ │ │ mla r8, r4, r3, r3 │ │ │ │ rsb r9, r9, #0 │ │ │ │ mul.w r7, r4, r7 │ │ │ │ add fp, pc │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w r1, fp, #12 │ │ │ │ str.w fp, [sp, #64] @ 0x40 │ │ │ │ adds r7, #1 │ │ │ │ add.w r8, r2, r8, lsl #3 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - vldr s16, [pc, #348] @ a38ac │ │ │ │ + vldr s16, [pc, #348] @ a3cd0 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r2 │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ adds r3, r6, #1 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n a3798 │ │ │ │ + bgt.n a3bbc │ │ │ │ sub.w r3, fp, #8 │ │ │ │ add.w r2, r5, r6, lsl #3 │ │ │ │ add.w r3, r3, r7, lsl #3 │ │ │ │ add.w r0, r5, r1, lsl #3 │ │ │ │ ldr.w ip, [r3, #8] │ │ │ │ adds r2, #8 │ │ │ │ str.w ip, [r2, #-8] │ │ │ │ adds r3, #8 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ str.w ip, [r2, #-4] │ │ │ │ cmp r0, r2 │ │ │ │ vstr s16, [r3] │ │ │ │ vstr s16, [r3, #4] │ │ │ │ - bne.n a3770 │ │ │ │ + bne.n a3b94 │ │ │ │ adds r3, r7, r1 │ │ │ │ subs r3, #1 │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ cmp r6, r1 │ │ │ │ it ge │ │ │ │ addge r4, r9 │ │ │ │ - blt.n a381c │ │ │ │ + blt.n a3c40 │ │ │ │ sub.w r7, r7, r8 │ │ │ │ subs r6, #1 │ │ │ │ add.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ - bne.n a3758 │ │ │ │ + bne.n a3b7c │ │ │ │ mov r4, r1 │ │ │ │ subs r6, r4, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - ble.n a3806 │ │ │ │ + ble.n a3c2a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r4, r4, #1073741824 @ 0x40000000 │ │ │ │ subs r4, #1 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r9, [pc, #312] @ a38f8 │ │ │ │ + ldr.w r9, [pc, #312] @ a3d1c │ │ │ │ add.w r7, r3, r4, lsl #2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r9, pc │ │ │ │ mov.w r8, r3, lsl #3 │ │ │ │ mul.w r4, r3, r6 │ │ │ │ rsb r8, r8, #0 │ │ │ │ adds r4, #1 │ │ │ │ add.w r4, r2, r4, lsl #3 │ │ │ │ ldr.w r3, [r7, #-4]! │ │ │ │ cmp r6, r3 │ │ │ │ - beq.n a3814 │ │ │ │ + beq.n a3c38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp] │ │ │ │ add r4, r8 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ mov r2, r9 │ │ │ │ blx 58120 │ │ │ │ subs r6, #1 │ │ │ │ - bne.n a37dc │ │ │ │ + bne.n a3c00 │ │ │ │ vcvt.f32.s32 s17, s17 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ vstr s17, [r5] │ │ │ │ - b.n a3538 │ │ │ │ + b.n a395c │ │ │ │ add r4, r8 │ │ │ │ subs r6, #1 │ │ │ │ - bne.n a37dc │ │ │ │ - b.n a3806 │ │ │ │ + bne.n a3c00 │ │ │ │ + b.n a3c2a │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ subs r1, r1, r6 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #216] @ (a38fc ) │ │ │ │ + ldr r0, [pc, #216] @ (a3d20 ) │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, r3, [sp] │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -94100,23 +94532,23 @@ │ │ │ │ movt r3, #49024 @ 0xbf80 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ add.w r3, r5, r6, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ blx 5749c │ │ │ │ ldr.w r1, [sl] │ │ │ │ - b.n a37a0 │ │ │ │ + b.n a3bc4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a3538 │ │ │ │ + beq.w a395c │ │ │ │ negs r3, r3 │ │ │ │ - b.n a352c │ │ │ │ + b.n a3950 │ │ │ │ mov r1, r4 │ │ │ │ movs r4, #2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, fp │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ @@ -94128,60 +94560,60 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r4, [sl] │ │ │ │ cmp r0, r2 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w a3716 │ │ │ │ + blt.w a3b3a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r4, r3 │ │ │ │ - bgt.w a35be │ │ │ │ - b.n a3716 │ │ │ │ + bgt.w a39e2 │ │ │ │ + b.n a3b3a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r0, #76 @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #60] @ 0x3c │ │ │ │ + ldrh r2, [r1, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add lr, lr │ │ │ │ + lsls r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #632] @ (a3b40 ) │ │ │ │ + ldr r0, [pc, #424] @ (a3e94 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #216] @ (a39a4 ) │ │ │ │ + ldr r0, [pc, #8] @ (a3cf8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #212 @ 0xd4 │ │ │ │ + movs r7, #176 @ 0xb0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #992] @ (a3cb4 ) │ │ │ │ + cmp ip, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #64] @ (a3918 ) │ │ │ │ + cmp ip, sl │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #624] @ (a3b50 ) │ │ │ │ + cmp r0, ip │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #472] @ (a3abc ) │ │ │ │ + cmp r2, r9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r6, [r6, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #688] @ (a3b9c ) │ │ │ │ + add r0, lr │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #440] @ (a3aa8 ) │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #336] @ (a3a44 ) │ │ │ │ + cmp r0, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bxns r9 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r4, sp, #112 @ 0x70 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r3, r2, r3 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ @@ -94209,445 +94641,23 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ blx 5bf1c │ │ │ │ - b.n a36ae │ │ │ │ + b.n a3ad2 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov.w r1, fp, lsl #3 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ mul.w r2, r2, fp │ │ │ │ - b.n a369a │ │ │ │ + b.n a3abe │ │ │ │ negs r3, r2 │ │ │ │ - b.n a352c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - │ │ │ │ -000a396c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ - sub sp, #52 @ 0x34 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - strd r3, r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #968] @ (a3d54 ) │ │ │ │ - ldr r3, [pc, #972] @ (a3d58 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r4, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r1, [pc, #964] @ (a3d5c ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr.w r9, [sp, #112] @ 0x70 │ │ │ │ - ldrd r8, fp, [sp, #100] @ 0x64 │ │ │ │ - ldr.w sl, [r4] │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #932] @ (a3d60 ) │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #924] @ (a3d64 ) │ │ │ │ - mov r6, r0 │ │ │ │ - movs r3, #0 │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r5 │ │ │ │ - str.w r3, [r9] │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n a3a46 │ │ │ │ - orrs.w r3, r7, r6 │ │ │ │ - bne.n a3a16 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r9] │ │ │ │ - ldr r0, [pc, #888] @ (a3d68 ) │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #880] @ (a3d6c ) │ │ │ │ - ldr r3, [pc, #860] @ (a3d58 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a3d4c │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #52 @ 0x34 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n a3a78 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n a3a86 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cbz r2, a3a80 │ │ │ │ - cmp r3, r1 │ │ │ │ - ite le │ │ │ │ - movle r3, #0 │ │ │ │ - movgt r3, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r3, r3, #1 │ │ │ │ - cbz r3, a3a92 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a39e8 │ │ │ │ - ldr r1, [pc, #808] @ (a3d70 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a39dc │ │ │ │ - ldr r1, [pc, #796] @ (a3d74 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a39dc │ │ │ │ - ldr r1, [pc, #788] @ (a3d78 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a39dc │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a39e8 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n a39e8 │ │ │ │ - cbnz r1, a3a8e │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n a3a92 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n a39e8 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n a3a3e │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n a3ab0 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge.n a3ab8 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n a39e8 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n a39e8 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a3d50 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n a39f8 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n a39f8 │ │ │ │ - ldr r1, [pc, #688] @ (a3d7c ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a39f8 │ │ │ │ - add.w r3, sl, #1 │ │ │ │ - sub.w r9, fp, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - beq.n a3b94 │ │ │ │ - ldr r1, [pc, #656] @ (a3d80 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w a3d18 │ │ │ │ - cbz r7, a3b48 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr.w fp, [r2] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, fp │ │ │ │ - blt.n a3b48 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r1, fp, #1073741824 @ 0x40000000 │ │ │ │ - subs r1, #1 │ │ │ │ - add.w r2, sl, fp │ │ │ │ - str r6, [sp, #32] │ │ │ │ - add.w r1, r3, r1, lsl #2 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r5, [sp, #36] @ 0x24 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r3, r4 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r6, #4 │ │ │ │ - adds r5, #8 │ │ │ │ - cmp r3, fp │ │ │ │ - bge.n a3b2a │ │ │ │ - ldrd r6, r5, [sp, #32] │ │ │ │ - cbz r6, a3b94 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr.w fp, [r2] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, fp │ │ │ │ - blt.n a3b94 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r1, fp, #1073741824 @ 0x40000000 │ │ │ │ - subs r1, #1 │ │ │ │ - add.w r2, sl, fp │ │ │ │ - str r6, [sp, #32] │ │ │ │ - add.w r1, r3, r1, lsl #2 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r5, [sp, #36] @ 0x24 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r3, r4 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r6, #4 │ │ │ │ - adds r5, #8 │ │ │ │ - cmp r3, fp │ │ │ │ - bge.n a3b76 │ │ │ │ - ldrd r6, r5, [sp, #32] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r1, [pc, #492] @ (a3d84 ) │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w a3d06 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n a3c48 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - cmp r7, #1 │ │ │ │ - beq.n a3bf6 │ │ │ │ - subs r5, r7, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.n a3bf6 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r7, r7, #1073741824 @ 0x40000000 │ │ │ │ - subs r7, #1 │ │ │ │ - add.w fp, r5, sl │ │ │ │ - add.w r7, r3, r7, lsl #2 │ │ │ │ - add.w fp, r9, fp, lsl #3 │ │ │ │ - vldmdb r7!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - beq.w a3d40 │ │ │ │ - add r3, sl │ │ │ │ - mov r1, fp │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - sub.w fp, fp, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - bne.n a3bca │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r7, r2 │ │ │ │ - beq.n a3c48 │ │ │ │ - adds r5, r7, #1 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - cmp r2, r5 │ │ │ │ - blt.n a3c48 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w fp, r5, sl │ │ │ │ - add.w fp, r9, fp, lsl #3 │ │ │ │ - add.w r7, r3, r7, lsl #2 │ │ │ │ - vldmia r7!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - beq.w a3d32 │ │ │ │ - add r3, sl │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - adds r5, #1 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - ble.n a3c18 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w a39f8 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - cmp r6, #1 │ │ │ │ - beq.n a3c98 │ │ │ │ - subs r5, r6, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.n a3c98 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r6, r6, #1073741824 @ 0x40000000 │ │ │ │ - subs r6, #1 │ │ │ │ - add.w r7, r5, sl │ │ │ │ - add.w r6, r3, r6, lsl #2 │ │ │ │ - add.w r7, r9, r7, lsl #3 │ │ │ │ - vldmdb r6!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - beq.n a3d2a │ │ │ │ - add r3, sl │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - subs r7, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - bne.n a3c70 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - cmp r6, r2 │ │ │ │ - beq.w a39f8 │ │ │ │ - adds r5, r6, #1 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - cmp r2, r5 │ │ │ │ - blt.w a39f8 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r7, r5, sl │ │ │ │ - add.w r7, r9, r7, lsl #3 │ │ │ │ - add.w r6, r3, r6, lsl #2 │ │ │ │ - vldmia r6!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - beq.n a3cfc │ │ │ │ - add r3, sl │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - adds r5, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - bgt.w a39f8 │ │ │ │ - vldmia r6!, {s15} │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r3, s15 │ │ │ │ - cmp r3, r5 │ │ │ │ - bne.n a3cce │ │ │ │ - adds r5, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - ble.n a3cbe │ │ │ │ - b.n a39f8 │ │ │ │ - ldr r1, [pc, #128] @ (a3d88 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a3ba4 │ │ │ │ - b.n a39f8 │ │ │ │ - ldr r1, [pc, #112] @ (a3d8c ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a3afc │ │ │ │ - b.n a3b94 │ │ │ │ - subs r7, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - bne.n a3c70 │ │ │ │ - b.n a3c98 │ │ │ │ - adds r5, #1 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - cmp r5, r2 │ │ │ │ - ble.w a3c18 │ │ │ │ - b.n a3c48 │ │ │ │ - sub.w fp, fp, #8 │ │ │ │ - subs r5, #1 │ │ │ │ - bne.w a3bca │ │ │ │ - b.n a3bf6 │ │ │ │ + b.n a3950 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a39ec │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adcs r2, r6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r7, #196 @ 0xc4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r4, r6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bx pc │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - movs r7, #20 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - eors r2, r0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ands r0, r4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r6, r9 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r7, #178 @ 0xb2 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r7, #136 @ 0x88 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000a3d90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -95128,49 +95138,49 @@ │ │ │ │ b.n a3e9c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #196 @ 0xc4 │ │ │ │ + subs r4, #188 @ 0xbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r7, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + cmn r2, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #80 @ 0x50 │ │ │ │ + subs r4, #56 @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #44 @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r4, r7 │ │ │ │ + eors r4, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r7 │ │ │ │ + lsrs r2, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mov r2, r1 │ │ │ │ + cmp sl, lr │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #4 │ │ │ │ + subs r3, #236 @ 0xec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r2, r4 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r0, r2 │ │ │ │ + ands r0, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r6, r6 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n a3acc │ │ │ │ + b.n a4a9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #110 @ 0x6e │ │ │ │ + subs r6, #66 @ 0x42 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #112 @ 0x70 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w a466a │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w a448c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -95751,55 +95761,55 @@ │ │ │ │ movs r3, #12 │ │ │ │ str.w r2, [fp] │ │ │ │ b.w a3e8e │ │ │ │ ldr.w r3, [fp] │ │ │ │ b.w a4028 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r7, #110 @ 0x6e │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n a4cd8 │ │ │ │ + b.n a4ca8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r4, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #142 @ 0x8e │ │ │ │ + subs r4, #98 @ 0x62 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + subs r3, #56 @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r5, #136 @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n a4934 │ │ │ │ + b.n a4904 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #138 @ 0x8a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r2, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r1, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r0, #204 @ 0xcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #120 @ 0x78 │ │ │ │ + adds r3, #112 @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #38 @ 0x26 │ │ │ │ + udf #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #160 @ 0xa0 │ │ │ │ + adds r3, #136 @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + subs r0, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #84 @ 0x54 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + adds r7, #136 @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #40 @ 0x28 │ │ │ │ + adds r2, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000a48f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -96771,139 +96781,686 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ b.n a4c36 │ │ │ │ nop │ │ │ │ asrs r4, r7, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #84 @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #158 @ 0x9e │ │ │ │ + adds r7, #134 @ 0x86 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, #96 @ 0x60 │ │ │ │ + adds r0, #88 @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxth r6, r5 │ │ │ │ + sxth r6, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r2, [r1, #7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #18 │ │ │ │ + cmp r6, #250 @ 0xfa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + cmp r7, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #192 @ 0xc0 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #4 │ │ │ │ + cmp r6, #252 @ 0xfc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #244 @ 0xf4 │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #210 @ 0xd2 │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #154 @ 0x9a │ │ │ │ + cmp r6, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #120 @ 0x78 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #76 @ 0x4c │ │ │ │ + adds r3, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #82 @ 0x52 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r3, #92 @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #38 @ 0x26 │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #808 @ 0x328 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r2, [r7, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r4, sp, #936 @ 0x3a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r2, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #408 @ 0x198 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r7, #15] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #280 @ 0x118 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #70 @ 0x46 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #98 @ 0x62 │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #100 @ 0x64 │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n a52e8 │ │ │ │ + bcc.n a52b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r0, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r6, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n a5264 │ │ │ │ + bcc.n a5234 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r2, [r7, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #768 @ 0x300 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #74 @ 0x4a │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r3, #9] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r2, [r6, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a5358 : │ │ │ │ +000a5358 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ + sub sp, #124 @ 0x7c │ │ │ │ + mov r5, r0 │ │ │ │ + mov fp, r2 │ │ │ │ + ldr.w r2, [pc, #1208] @ a582c │ │ │ │ + mov r4, r1 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r0, [pc, #1204] @ a5830 │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + add r0, pc │ │ │ │ + ldr r1, [sp, #196] @ 0xc4 │ │ │ │ + ldr.w sl, [sp, #172] @ 0xac │ │ │ │ + ldr.w r9, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ + ldr r0, [sp, #180] @ 0xb4 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + mov.w r2, #0 │ │ │ │ + ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + movs r3, #0 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r3, r0 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r7, [r1, #0] │ │ │ │ + it ge │ │ │ │ + movge r2, r0 │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + blt.n a5416 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + lsrs r1, r2, #31 │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cbz r1, a541e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr.w r0, [pc, #1104] @ a5834 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1092] @ a5838 │ │ │ │ + ldr.w r3, [pc, #1076] @ a582c │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a5820 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #124 @ 0x7c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a53e0 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.n a5448 │ │ │ │ + subs r1, r3, r2 │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.n a5448 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + mov r1, r3 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.n a5450 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r1, r0 │ │ │ │ + ble.n a5458 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n a53e0 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n a53e0 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a53e0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w a56e0 │ │ │ │ + mov r0, r3 │ │ │ │ + mov r1, r7 │ │ │ │ + mov.w lr, #1 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + mov.w ip, #0 │ │ │ │ + cmp lr, r1 │ │ │ │ + str.w ip, [r9, #4] │ │ │ │ + vstr s15, [r9] │ │ │ │ + ble.n a5492 │ │ │ │ + adds r7, #1 │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #11 │ │ │ │ + movne r3, #12 │ │ │ │ + strne r2, [r6, #0] │ │ │ │ + bne.n a53e2 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a53f0 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n a53e2 │ │ │ │ + ldr.w ip, [r6] │ │ │ │ + cmp.w ip, #0 │ │ │ │ + bne.w a5824 │ │ │ │ + adds r7, #1 │ │ │ │ + beq.n a53f0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a53f0 │ │ │ │ + subs r1, r1, r2 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + subs r1, r1, r0 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + add r0, r2 │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + adds r3, r1, #1 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ + add r7, sp, #88 @ 0x58 │ │ │ │ + sub.w r8, sl, r3, lsl #3 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + subs r5, #8 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r2, fp │ │ │ │ + str r0, [sp, #20] │ │ │ │ + sub.w sl, r9, #8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #28] │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + str r7, [sp, #24] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + blx 5ca24 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + strd r9, r1, [sp, #12] │ │ │ │ + str r6, [sp, #32] │ │ │ │ + str r7, [sp, #20] │ │ │ │ + strd r4, r3, [sp] │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r0, [pc, #816] @ (a583c ) │ │ │ │ + subs r2, r2, r3 │ │ │ │ + add r3, r1 │ │ │ │ + adds r3, #1 │ │ │ │ + subs r2, r2, r1 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + add r0, pc │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r2, [pc, #800] @ (a5840 ) │ │ │ │ + ldr r1, [pc, #804] @ (a5844 ) │ │ │ │ + vldr s17, [r3] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r5, r2 │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r3, sp, #92 @ 0x5c │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + blx 5c50c │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add r3, r0 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + vldr s16, [r3] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vcvt.s32.f32 s16, s16 │ │ │ │ + ldr.w lr, [r3] │ │ │ │ + cmp r0, lr │ │ │ │ + vstr s16, [sp, #92] @ 0x5c │ │ │ │ + blt.w a5792 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + add r2, r0 │ │ │ │ + sub.w r2, r2, lr │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n a5594 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + mov r3, r1 │ │ │ │ + add.w ip, r1, r2, lsl #3 │ │ │ │ + movs r1, #0 │ │ │ │ + str r1, [r3, #0] │ │ │ │ + adds r3, #8 │ │ │ │ + str.w r1, [r3, #-4] │ │ │ │ + cmp r3, ip │ │ │ │ + bne.n a5584 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + sub.w r0, lr, r0 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + adds r3, r2, #1 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #672] @ (a5848 ) │ │ │ │ + ldr r5, [sp, #60] @ 0x3c │ │ │ │ + add.w r1, r0, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + add r7, pc │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str r5, [sp, #20] │ │ │ │ + mov r1, r4 │ │ │ │ + str r7, [sp, #24] │ │ │ │ + mul.w r3, r0, r3 │ │ │ │ + ldr r0, [pc, #652] @ (a584c ) │ │ │ │ + str r7, [sp, #12] │ │ │ │ + adds r3, #1 │ │ │ │ + add r0, pc │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add.w r3, r7, #8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + blx 5749c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n a562a │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #608] @ (a5850 ) │ │ │ │ + ldr r1, [pc, #612] @ (a5854 ) │ │ │ │ + ldr r0, [pc, #612] @ (a5858 ) │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r4, r6, [sp, #16] │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 62a8c │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + itt gt │ │ │ │ + movgt r3, #2 │ │ │ │ + strgt r3, [r6, #0] │ │ │ │ + bgt.w a53f0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + mov r0, r4 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str r6, [sp, #32] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r5, [fp] │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + cmp r5, #1 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + sub.w r1, r1, r5 │ │ │ │ + it lt │ │ │ │ + movlt r5, #1 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ + adds r1, #1 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + mov r2, fp │ │ │ │ + cmp r1, #1 │ │ │ │ + ite ge │ │ │ │ + addge r5, r5, r1 │ │ │ │ + addlt r5, #1 │ │ │ │ + str r1, [sp, #92] @ 0x5c │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + subs r0, r0, r3 │ │ │ │ + add.w r5, r8, r5, lsl #3 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + subs r0, r0, r1 │ │ │ │ + add r1, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + movs r5, #1 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ + ldr r1, [pc, #468] @ (a585c ) │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ + ldr r0, [pc, #468] @ (a5860 ) │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #464] @ (a5864 ) │ │ │ │ + add r0, pc │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + add r3, pc │ │ │ │ + blx 595fc │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + vcvt.s32.f32 s17, s17 │ │ │ │ + vmov r1, s16 │ │ │ │ + add r3, r2 │ │ │ │ + add.w sl, sl, r3, lsl #3 │ │ │ │ + vmov r0, s17 │ │ │ │ + vldr s15, [sl, #8] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r2, s15 │ │ │ │ + cmp r2, r1 │ │ │ │ + it lt │ │ │ │ + movlt r2, r1 │ │ │ │ + movs r1, #0 │ │ │ │ + cmp r2, r0 │ │ │ │ + ite ge │ │ │ │ + addge r3, r3, r2 │ │ │ │ + addlt r3, r3, r0 │ │ │ │ + vmov s15, r3 │ │ │ │ + str.w r1, [r9, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r9] │ │ │ │ + b.n a53f0 │ │ │ │ + ldr.w r8, [pc, #388] @ a5868 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #388] @ (a586c ) │ │ │ │ + ldr r1, [pc, #388] @ (a5870 ) │ │ │ │ + add r8, pc │ │ │ │ + mov r5, r8 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r8 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add.w r8, r8, #4 │ │ │ │ + strd r8, r8, [sp, #4] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #364] @ (a5874 ) │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + strd r8, r8, [sp, #4] │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + mov r0, r5 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #348] @ (a5878 ) │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + strd fp, r8, [sp, #4] │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + mov r0, r5 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #328] @ (a587c ) │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + mov r5, r3 │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + strd r4, fp, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldrd r2, r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r2, r1 │ │ │ │ + ldr.w lr, [fp] │ │ │ │ + it lt │ │ │ │ + movlt r2, r1 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + cmp r2, r5 │ │ │ │ + mov r8, r2 │ │ │ │ + it lt │ │ │ │ + movlt r8, r5 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r8, r0 │ │ │ │ + mov r5, r3 │ │ │ │ + it lt │ │ │ │ + movlt r8, r0 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + cmp r3, lr │ │ │ │ + add.w ip, r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r5, lr │ │ │ │ + add lr, ip │ │ │ │ + add.w ip, r2, r0 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + mla ip, r5, r8, ip │ │ │ │ + vmov s15, ip │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n a546a │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + sub.w r2, lr, r0 │ │ │ │ + strd r3, r6, [sp, #16] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + strd r2, r2, [sp, #88] @ 0x58 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + add r3, r0 │ │ │ │ + adds r0, #1 │ │ │ │ + sub.w r3, r3, lr │ │ │ │ + ldr r1, [pc, #200] @ (a5880 ) │ │ │ │ + add r1, pc │ │ │ │ + mla r3, r3, r2, r2 │ │ │ │ + ldr r2, [pc, #196] @ (a5884 ) │ │ │ │ + add r3, r0 │ │ │ │ + add r2, pc │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + subs r3, #8 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r0, [pc, #176] @ (a5888 ) │ │ │ │ + mov r3, r7 │ │ │ │ + add r0, pc │ │ │ │ + blx 62a8c │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + itt gt │ │ │ │ + movgt r3, #1 │ │ │ │ + strgt r3, [r6, #0] │ │ │ │ + bgt.w a53f0 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + add r3, r1 │ │ │ │ + subs r3, r3, r0 │ │ │ │ + subs r0, r0, r1 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + adds r1, #1 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r1, r0, r1, lsl #3 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + ldr.w lr, [r5] │ │ │ │ + b.n a556a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + rsb r3, ip, #0 │ │ │ │ + b.n a53e2 │ │ │ │ + nop │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r5, #134 @ 0x86 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r0, r3, #20 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r2, #236 @ 0xec │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r2, #78 @ 0x4e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r3, #142 @ 0x8e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r0, #236 @ 0xec │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r1, #110 @ 0x6e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r1, #246 @ 0xf6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000a588c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #316 @ 0x13c │ │ │ │ mov r9, r2 │ │ │ │ - ldr.w r2, [pc, #2776] @ a5e4c │ │ │ │ + ldr.w r2, [pc, #2776] @ a6380 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #2772] @ a5e50 │ │ │ │ + ldr.w r3, [pc, #2772] @ a6384 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ ldr r5, [sp, #368] @ 0x170 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #308] @ 0x134 │ │ │ │ @@ -96935,15 +97492,15 @@ │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ ldr r5, [sp, #420] @ 0x1a4 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ ldr r5, [sp, #428] @ 0x1ac │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r1, [pc, #2692] @ a5e54 │ │ │ │ + ldr.w r1, [pc, #2692] @ a6388 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r5, [sp, #436] @ 0x1b4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -96952,48 +97509,48 @@ │ │ │ │ ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w fp, [sp, #444] @ 0x1bc │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a55f8 │ │ │ │ + beq.w a5b2c │ │ │ │ movs r0, #0 │ │ │ │ mov.w sl, #1 │ │ │ │ - ldr.w r1, [pc, #2644] @ a5e58 │ │ │ │ + ldr.w r1, [pc, #2644] @ a638c │ │ │ │ str r0, [sp, #272] @ 0x110 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a55da │ │ │ │ + beq.w a5b0e │ │ │ │ movs r3, #1 │ │ │ │ movs r0, #0 │ │ │ │ mov r5, r3 │ │ │ │ - ldr.w r1, [pc, #2624] @ a5e5c │ │ │ │ + ldr.w r1, [pc, #2624] @ a6390 │ │ │ │ str r0, [sp, #276] @ 0x114 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2612] @ a5e60 │ │ │ │ + ldr.w r1, [pc, #2612] @ a6394 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2604] @ a5e64 │ │ │ │ + ldr.w r1, [pc, #2604] @ a6398 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2592] @ a5e68 │ │ │ │ + ldr.w r1, [pc, #2592] @ a639c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2584] @ a5e6c │ │ │ │ + ldr.w r1, [pc, #2584] @ a63a0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ @@ -97005,238 +97562,238 @@ │ │ │ │ ldrne r2, [r2, #0] │ │ │ │ subne.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ itt ne │ │ │ │ clzne r2, r2 │ │ │ │ lsrne r2, r2, #5 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n a5558 │ │ │ │ + beq.n a5a8c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #252] @ 0xfc │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [fp] │ │ │ │ cmp sl, r2 │ │ │ │ - ble.n a5568 │ │ │ │ + ble.n a5a9c │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n a557e │ │ │ │ + ble.n a5ab2 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w a561a │ │ │ │ + beq.w a5b4e │ │ │ │ orr.w r6, r8, r6 │ │ │ │ orrs r6, r7 │ │ │ │ orrs r6, r3 │ │ │ │ - beq.w a55d2 │ │ │ │ + beq.w a5b06 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ - blt.w a5634 │ │ │ │ + blt.w a5b68 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w a563c │ │ │ │ + blt.w a5b70 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w a5e1a │ │ │ │ + bgt.w a634e │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a5e28 │ │ │ │ + ble.w a635c │ │ │ │ ldr r2, [sp, #272] @ 0x110 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ - bgt.w a5e28 │ │ │ │ + bgt.w a635c │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a5e32 │ │ │ │ + ble.w a6366 │ │ │ │ ldr r2, [sp, #276] @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ - bgt.w a5e32 │ │ │ │ + bgt.w a6366 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5ba4 │ │ │ │ + bne.w a60d8 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.w a5ae8 │ │ │ │ + bne.w a601c │ │ │ │ movs r3, #1 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ mov r9, r3 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s15, [r2] │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w a5644 │ │ │ │ + bne.w a5b78 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a5644 │ │ │ │ + beq.w a5b78 │ │ │ │ adds r3, #2 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r9 │ │ │ │ - bge.w a564c │ │ │ │ + bge.w a5b80 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5b9a │ │ │ │ + bne.w a60ce │ │ │ │ mvn.w r2, #20 │ │ │ │ movs r3, #21 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a5588 │ │ │ │ - cbz r6, a5570 │ │ │ │ + b.n a5abc │ │ │ │ + cbz r6, a5aa4 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #252] @ 0xfc │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [fp] │ │ │ │ cmp sl, r2 │ │ │ │ - bgt.n a5494 │ │ │ │ + bgt.n a59c8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a5584 │ │ │ │ + b.n a5ab8 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.n a5614 │ │ │ │ + bne.n a5b48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a548a │ │ │ │ + beq.n a59be │ │ │ │ movs r2, #4 │ │ │ │ str r2, [sp, #252] @ 0xfc │ │ │ │ - b.n a548a │ │ │ │ + b.n a59be │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #2276] @ a5e70 │ │ │ │ + ldr.w r0, [pc, #2276] @ a63a4 │ │ │ │ add r1, sp, #228 @ 0xe4 │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2268] @ a5e74 │ │ │ │ - ldr.w r3, [pc, #2228] @ a5e50 │ │ │ │ + ldr.w r2, [pc, #2268] @ a63a8 │ │ │ │ + ldr.w r3, [pc, #2228] @ a6384 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #308] @ 0x134 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a5e3c │ │ │ │ + bne.w a6370 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #316 @ 0x13c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ orr.w r6, r8, r6 │ │ │ │ orrs r6, r7 │ │ │ │ orrs r3, r6 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne.w r8, #0 │ │ │ │ - bne.w a54ac │ │ │ │ + bne.w a59e0 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a5584 │ │ │ │ - ldr.w r1, [pc, #2204] @ a5e78 │ │ │ │ + b.n a5ab8 │ │ │ │ + ldr.w r1, [pc, #2204] @ a63ac │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r3, #2 │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r5, r3 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ - b.n a541a │ │ │ │ - ldr.w r1, [pc, #2176] @ a5e7c │ │ │ │ + b.n a594e │ │ │ │ + ldr.w r1, [pc, #2176] @ a63b0 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ itet ne │ │ │ │ movne.w sl, #2 │ │ │ │ moveq.w sl, #4294967295 @ 0xffffffff │ │ │ │ movne r0, #1 │ │ │ │ - b.n a5400 │ │ │ │ + b.n a5934 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #252] @ 0xfc │ │ │ │ - b.n a548a │ │ │ │ - ldr.w r1, [pc, #2148] @ a5e80 │ │ │ │ + b.n a59be │ │ │ │ + ldr.w r1, [pc, #2148] @ a63b4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a55bc │ │ │ │ + bne.n a5af0 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n a5584 │ │ │ │ + b.n a5ab8 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n a5584 │ │ │ │ + b.n a5ab8 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n a5584 │ │ │ │ + b.n a5ab8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r2, r3 │ │ │ │ - b.n a5536 │ │ │ │ + b.n a5a6a │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bge.n a5668 │ │ │ │ + bge.n a5b9c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5b9a │ │ │ │ + bne.w a60ce │ │ │ │ mvn.w r2, #23 │ │ │ │ movs r3, #24 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a5588 │ │ │ │ + b.n a5abc │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5ba4 │ │ │ │ + bne.w a60d8 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n a5596 │ │ │ │ + bne.n a5aca │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cbnz r3, a5682 │ │ │ │ + cbnz r3, a5bb6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n a5596 │ │ │ │ - ldr.w r0, [pc, #2048] @ a5e84 │ │ │ │ + b.n a5aca │ │ │ │ + ldr.w r0, [pc, #2048] @ a63b8 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #2040] @ a5e88 │ │ │ │ + ldr.w r0, [pc, #2040] @ a63bc │ │ │ │ vmov.f32 s16, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, sp, #284 @ 0x11c │ │ │ │ add r0, sp, #296 @ 0x128 │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vstr s0, [sp, #296] @ 0x128 │ │ │ │ vstr s15, [sp, #284] @ 0x11c │ │ │ │ blx 639fc │ │ │ │ vldr s0, [sp, #296] @ 0x128 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a5e40 │ │ │ │ + bmi.w a6374 │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d8, s16 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1972] @ a5e8c │ │ │ │ + ldr.w r0, [pc, #1972] @ a63c0 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ vdiv.f64 d7, d6, d8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ @@ -97244,51 +97801,51 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #296] @ 0x128 │ │ │ │ vstr s15, [sp, #284] @ 0x11c │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #256] @ 0x100 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a571c │ │ │ │ + ble.n a5c50 │ │ │ │ vldr s15, [sp, #296] @ 0x128 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a5b68 │ │ │ │ + bmi.w a609c │ │ │ │ vldr s15, [sp, #284] @ 0x11c │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a5b68 │ │ │ │ + bgt.w a609c │ │ │ │ add.w sl, sp, #264 @ 0x108 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1876] @ a5e90 │ │ │ │ + ldr.w r0, [pc, #1876] @ a63c4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #260] @ 0x104 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a5768 │ │ │ │ + ble.n a5c9c │ │ │ │ vldr s15, [sp, #296] @ 0x128 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n a5776 │ │ │ │ + bmi.n a5caa │ │ │ │ vldr s15, [sp, #284] @ 0x11c │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a57a6 │ │ │ │ - ldr.w r2, [pc, #1820] @ a5e94 │ │ │ │ + ble.n a5cda │ │ │ │ + ldr.w r2, [pc, #1820] @ a63c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r0, [pc, #1816] @ a5e98 │ │ │ │ + ldr.w r0, [pc, #1816] @ a63cc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ @@ -97308,15 +97865,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ subs r3, #4 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r7, r5, #1 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ sub.w r7, r1, r7, lsl #3 │ │ │ │ - ldr.w r0, [pc, #1748] @ a5e9c │ │ │ │ + ldr.w r0, [pc, #1748] @ a63d0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r1 │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ @@ -97378,30 +97935,30 @@ │ │ │ │ subs r2, r2, r0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r2, r0, r2, lsl #3 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r0, [pc, #1568] @ a5ea0 │ │ │ │ - ldr.w r1, [pc, #1568] @ a5ea4 │ │ │ │ + ldr.w r0, [pc, #1568] @ a63d4 │ │ │ │ + ldr.w r1, [pc, #1568] @ a63d8 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ subs r2, r2, r6 │ │ │ │ str r2, [sp, #228] @ 0xe4 │ │ │ │ mov r2, r8 │ │ │ │ blx 5c50c │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5be8 │ │ │ │ + bne.w a611c │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5bc4 │ │ │ │ + bne.w a60f8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr r5, [sp, #156] @ 0x9c │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ @@ -97453,35 +98010,35 @@ │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r7, r6, [sp, #36] @ 0x24 │ │ │ │ str.w sl, [sp, #60] @ 0x3c │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r0, [pc, #1400] @ a5ea8 │ │ │ │ + ldr.w r0, [pc, #1400] @ a63dc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #228] @ 0xe4 │ │ │ │ blx 629a8 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5ba8 │ │ │ │ + bne.w a60dc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a5a60 │ │ │ │ + beq.w a5f94 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5dce │ │ │ │ + bne.w a6302 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5df4 │ │ │ │ + bne.w a6328 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a598e │ │ │ │ + ble.n a5ec2 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ movs r6, #1 │ │ │ │ ldrd r7, r9, [sp, #144] @ 0x90 │ │ │ │ sub.w r8, r3, #4 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r4 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ @@ -97490,15 +98047,15 @@ │ │ │ │ blx r4 │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ adds r6, #1 │ │ │ │ adds r7, #8 │ │ │ │ add.w r9, r9, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ - bge.n a5974 │ │ │ │ + bge.n a5ea8 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r5, sp, #300 @ 0x12c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #272 @ 0x110 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ add r0, sp, #252 @ 0xfc │ │ │ │ @@ -97539,15 +98096,15 @@ │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ add r5, sp, #236 @ 0xec │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ blx 5d310 │ │ │ │ ldr r2, [sp, #252] @ 0xfc │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w a5dac │ │ │ │ + ble.w a62e0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ str r0, [sp, #228] @ 0xe4 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @@ -97555,104 +98112,104 @@ │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ movlt r0, r3 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ cmn.w r3, #21 │ │ │ │ - beq.w a5db6 │ │ │ │ + beq.w a62ea │ │ │ │ sub.w r1, r2, #4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ cmp r2, #1 │ │ │ │ ite ne │ │ │ │ movne r0, r1 │ │ │ │ orreq.w r0, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a5e24 │ │ │ │ + beq.w a6358 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldr r0, [sp, #236] @ 0xec │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr r0, [sp, #240] @ 0xf0 │ │ │ │ str r0, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ - cbz r1, a5a54 │ │ │ │ + cbz r1, a5f88 │ │ │ │ ldr r1, [sp, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #300] @ 0x12c │ │ │ │ str r2, [r1, #0] │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ str r2, [r1, #4] │ │ │ │ cmp r3, #1 │ │ │ │ ittt eq │ │ │ │ ldreq r3, [r4, #0] │ │ │ │ addeq r3, #3 │ │ │ │ streq.w r3, [fp] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5d2c │ │ │ │ + bne.w a6260 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5d00 │ │ │ │ + bne.w a6234 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5cb6 │ │ │ │ + bne.w a61ea │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5d58 │ │ │ │ + bne.w a628c │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cbz r3, a5ace │ │ │ │ + cbz r3, a6002 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a5ace │ │ │ │ + ble.n a6002 │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r7, [sp, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r6 │ │ │ │ - cbz r0, a5ac0 │ │ │ │ + cbz r0, a5ff4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r9] │ │ │ │ cmp.w sl, #0 │ │ │ │ - bne.n a5ac0 │ │ │ │ + bne.n a5ff4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #2 │ │ │ │ str.w r3, [fp] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ adds r5, #1 │ │ │ │ add.w r8, r8, #8 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n a5a9e │ │ │ │ + bge.n a5fd2 │ │ │ │ vldr s15, [sp, #176] @ 0xb0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ vstr s15, [r2] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n a5596 │ │ │ │ - ldr r7, [pc, #960] @ (a5eac ) │ │ │ │ + b.n a5aca │ │ │ │ + ldr r7, [pc, #960] @ (a63e0 ) │ │ │ │ mov.w r9, r6, lsl #1 │ │ │ │ - ldr.w sl, [pc, #960] @ a5eb0 │ │ │ │ - ldr r3, [pc, #960] @ (a5eb4 ) │ │ │ │ + ldr.w sl, [pc, #960] @ a63e4 │ │ │ │ + ldr r3, [pc, #960] @ (a63e8 ) │ │ │ │ add r7, pc │ │ │ │ - ldr r1, [pc, #960] @ (a5eb8 ) │ │ │ │ + ldr r1, [pc, #960] @ (a63ec ) │ │ │ │ add sl, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ @@ -97664,46 +98221,46 @@ │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp, #228] @ 0xe4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r0, r7 │ │ │ │ - ldr r1, [pc, #916] @ (a5ebc ) │ │ │ │ + ldr r1, [pc, #916] @ (a63f0 ) │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ str r6, [sp, #232] @ 0xe8 │ │ │ │ cmp r6, r2 │ │ │ │ it lt │ │ │ │ movlt r6, r2 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a5c86 │ │ │ │ + bne.w a61ba │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a5bba │ │ │ │ + ble.n a60ee │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #228] @ 0xe4 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ asrs r3, r3, #1 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n a5516 │ │ │ │ - ldr r2, [pc, #852] @ (a5ec0 ) │ │ │ │ + b.n a5a4a │ │ │ │ + ldr r2, [pc, #852] @ (a63f4 ) │ │ │ │ add.w sl, sp, #264 @ 0x108 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r0, [pc, #848] @ (a5ec4 ) │ │ │ │ + ldr r0, [pc, #848] @ (a63f8 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r3, sp, #288 @ 0x120 │ │ │ │ @@ -97711,69 +98268,69 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ str.w sl, [sp, #20] │ │ │ │ vstr s15, [sp, #288] @ 0x120 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ - b.n a5734 │ │ │ │ + b.n a5c68 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a5596 │ │ │ │ + beq.w a5aca │ │ │ │ negs r3, r3 │ │ │ │ - b.n a5588 │ │ │ │ + b.n a5abc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ble.w a5da4 │ │ │ │ + ble.w a62d8 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w a5dc0 │ │ │ │ + bgt.w a62f4 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n a5ace │ │ │ │ + b.n a6002 │ │ │ │ vldr s15, [sp, #176] @ 0xb0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ - b.n a5516 │ │ │ │ + b.n a5a4a │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r2, [pc, #760] @ (a5ec8 ) │ │ │ │ - ldr r3, [pc, #760] @ (a5ecc ) │ │ │ │ - ldr r0, [pc, #764] @ (a5ed0 ) │ │ │ │ + ldr r2, [pc, #760] @ (a63fc ) │ │ │ │ + ldr r3, [pc, #760] @ (a6400 ) │ │ │ │ + ldr r0, [pc, #764] @ (a6404 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ adds r2, #8 │ │ │ │ adds r3, #4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ blx 60918 │ │ │ │ - b.n a58a8 │ │ │ │ - ldr r2, [pc, #744] @ (a5ed4 ) │ │ │ │ + b.n a5ddc │ │ │ │ + ldr r2, [pc, #744] @ (a6408 ) │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #744] @ (a5ed8 ) │ │ │ │ + ldr r3, [pc, #744] @ (a640c ) │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #736] @ (a5edc ) │ │ │ │ + ldr r0, [pc, #736] @ (a6410 ) │ │ │ │ adds r3, #4 │ │ │ │ adds r2, #1 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ sub.w r1, r1, r2, lsl #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n a5c50 │ │ │ │ + ble.n a6184 │ │ │ │ ldr.w lr, [sp, #248] @ 0xf8 │ │ │ │ subs r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r2, sp, #232 @ 0xe8 │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ add.w ip, lr, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -97806,42 +98363,42 @@ │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r2, r2, r6 │ │ │ │ str r2, [sp, #228] @ 0xe4 │ │ │ │ mov r2, r8 │ │ │ │ blx 626d8 │ │ │ │ - b.n a58a0 │ │ │ │ - ldr r0, [pc, #600] @ (a5ee0 ) │ │ │ │ + b.n a5dd4 │ │ │ │ + ldr r0, [pc, #600] @ (a6414 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ adds r3, r0, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #228] @ 0xe4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ - ldr r2, [pc, #584] @ (a5ee4 ) │ │ │ │ - ldr r1, [pc, #588] @ (a5ee8 ) │ │ │ │ + ldr r2, [pc, #584] @ (a6418 ) │ │ │ │ + ldr r1, [pc, #588] @ (a641c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #232] @ 0xe8 │ │ │ │ cmp r6, r3 │ │ │ │ it lt │ │ │ │ movlt r6, r3 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ - b.n a5b44 │ │ │ │ - ldr r7, [pc, #564] @ (a5eec ) │ │ │ │ + b.n a6078 │ │ │ │ + ldr r7, [pc, #564] @ (a6420 ) │ │ │ │ add r6, sp, #288 @ 0x120 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add r5, sp, #256 @ 0x100 │ │ │ │ - ldr r0, [pc, #560] @ (a5ef0 ) │ │ │ │ + ldr r0, [pc, #560] @ (a6424 ) │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ @@ -97849,71 +98406,71 @@ │ │ │ │ str.w sl, [sp, #20] │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #524] @ (a5ef4 ) │ │ │ │ + ldr r2, [pc, #524] @ (a6428 ) │ │ │ │ mov r1, r7 │ │ │ │ - ldr r0, [pc, #524] @ (a5ef8 ) │ │ │ │ + ldr r0, [pc, #524] @ (a642c ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r4, sl, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.n a5a78 │ │ │ │ + b.n a5fac │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #492] @ (a5efc ) │ │ │ │ + ldr r1, [pc, #492] @ (a6430 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #492] @ (a5f00 ) │ │ │ │ + ldr r0, [pc, #492] @ (a6434 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ str r4, [sp, #12] │ │ │ │ blx 5a028 │ │ │ │ - b.n a5a70 │ │ │ │ + b.n a5fa4 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #456] @ (a5f04 ) │ │ │ │ + ldr r1, [pc, #456] @ (a6438 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #456] @ (a5f08 ) │ │ │ │ + ldr r0, [pc, #456] @ (a643c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #24] │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ str r4, [sp, #12] │ │ │ │ blx 5a028 │ │ │ │ - b.n a5a68 │ │ │ │ - ldr r7, [pc, #432] @ (a5f0c ) │ │ │ │ + b.n a5f9c │ │ │ │ + ldr r7, [pc, #432] @ (a6440 ) │ │ │ │ add r6, sp, #292 @ 0x124 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #260 @ 0x104 │ │ │ │ - ldr r0, [pc, #428] @ (a5f10 ) │ │ │ │ + ldr r0, [pc, #428] @ (a6444 ) │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ @@ -97921,970 +98478,423 @@ │ │ │ │ str.w sl, [sp, #20] │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 57dfc │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #396] @ (a5f14 ) │ │ │ │ + ldr r2, [pc, #396] @ (a6448 ) │ │ │ │ mov r1, r7 │ │ │ │ - ldr r0, [pc, #396] @ (a5f18 ) │ │ │ │ + ldr r0, [pc, #396] @ (a644c ) │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ - b.n a5a80 │ │ │ │ + b.n a5fb4 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.n a5dc0 │ │ │ │ + bgt.n a62f4 │ │ │ │ adds r3, r2, #1 │ │ │ │ - b.n a5bb4 │ │ │ │ + b.n a60e8 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmn.w r3, #21 │ │ │ │ - bne.w a5a54 │ │ │ │ + bne.w a5f88 │ │ │ │ mvn.w r3, #20 │ │ │ │ str.w r3, [fp] │ │ │ │ - b.n a5a60 │ │ │ │ + b.n a5f94 │ │ │ │ cmp.w r3, r2, lsl #1 │ │ │ │ it le │ │ │ │ suble r3, r3, r2 │ │ │ │ - ble.w a5bb4 │ │ │ │ - b.n a5da8 │ │ │ │ + ble.w a60e8 │ │ │ │ + b.n a62dc │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [pc, #328] @ (a5f1c ) │ │ │ │ + ldr r2, [pc, #328] @ (a6450 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r0, [pc, #328] @ (a5f20 ) │ │ │ │ + ldr r0, [pc, #328] @ (a6454 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #328] @ (a5f24 ) │ │ │ │ + ldr r3, [pc, #328] @ (a6458 ) │ │ │ │ mov r1, r2 │ │ │ │ strd r4, sl, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #288 @ 0x120 │ │ │ │ blx 57dfc │ │ │ │ - b.n a5952 │ │ │ │ + b.n a5e86 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [pc, #304] @ (a5f28 ) │ │ │ │ + ldr r2, [pc, #304] @ (a645c ) │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r0, [pc, #304] @ (a5f2c ) │ │ │ │ + ldr r0, [pc, #304] @ (a6460 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #304] @ (a5f30 ) │ │ │ │ + ldr r3, [pc, #304] @ (a6464 ) │ │ │ │ mov r1, r2 │ │ │ │ strd r4, sl, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #260 @ 0x104 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ blx 57dfc │ │ │ │ - b.n a595a │ │ │ │ + b.n a5e8e │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.w a5584 │ │ │ │ + b.w a5ab8 │ │ │ │ mov r1, r0 │ │ │ │ - b.n a5a40 │ │ │ │ + b.n a5f74 │ │ │ │ mvn.w r2, #14 │ │ │ │ movs r3, #15 │ │ │ │ - b.w a5584 │ │ │ │ + b.w a5ab8 │ │ │ │ mvn.w r2, #16 │ │ │ │ movs r3, #17 │ │ │ │ - b.w a5584 │ │ │ │ + b.w a5ab8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.n a56ca │ │ │ │ + b.n a5bfe │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #22 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #122 @ 0x7a │ │ │ │ + movs r1, #62 @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #86 @ 0x56 │ │ │ │ + movs r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #80 @ 0x50 │ │ │ │ + movs r1, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r5, r3] │ │ │ │ + ldr r7, [pc, #632] @ (a6614 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + movs r6, #116 @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + movs r6, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #248 @ 0xf8 │ │ │ │ + movs r6, #208 @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r6, #13 │ │ │ │ + lsls r6, r7, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + movs r4, #224 @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #14 │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + subs r2, r4, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #6 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r3, #228 @ 0xe4 │ │ │ │ + subs r0, r5, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #18 │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #320 @ (adr r5, a5fd8 ) │ │ │ │ + add r0, pc, #144 @ (adr r0, a645c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #216 @ 0xd8 │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #194 @ 0xc2 │ │ │ │ + adds r6, r0, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + subs r4, r1, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + adds r2, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + adds r2, r1, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + adds r0, r7, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #856 @ (adr r1, a6210 ) │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + adds r6, r3, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + adds r2, r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #376 @ (adr r1, a603c ) │ │ │ │ + ldr r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + subs r2, r4, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + str r0, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, pc, #1000 @ (adr r0, a62b8 ) │ │ │ │ + ldr r3, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #30 │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, a6244 ) │ │ │ │ + ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + subs r2, r3, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #124] @ 0x7c │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r4, #4 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r6, #7 │ │ │ │ + adds r2, r2, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #64 @ (adr r0, a5f30 ) │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r2, #120] @ 0x78 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r3, #112 @ 0x70 │ │ │ │ + subs r4, r5, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r0, #0 │ │ │ │ + adds r4, r6, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + adds r6, r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r0, #1 │ │ │ │ + asrs r4, r2, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r0, #5 │ │ │ │ + adds r2, r1, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r2, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + adds r0, r1, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r1, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #128 @ 0x80 │ │ │ │ + adds r4, r7, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + adds r6, r2, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r7, #100] @ 0x64 │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a5f34 : │ │ │ │ +000a6468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ + vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ - sub sp, #124 @ 0x7c │ │ │ │ - mov r5, r0 │ │ │ │ - mov fp, r2 │ │ │ │ - ldr.w r2, [pc, #1208] @ a6408 │ │ │ │ - mov r4, r1 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r0, [pc, #1204] @ a640c │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ - add r0, pc │ │ │ │ - ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - ldr.w sl, [sp, #172] @ 0xac │ │ │ │ - ldr.w r9, [sp, #192] @ 0xc0 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ - ldr r0, [sp, #180] @ 0xb4 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - mov.w r2, #0 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ + sub sp, #268 @ 0x10c │ │ │ │ + mov r4, r2 │ │ │ │ + ldr.w r2, [pc, #2668] @ a6ef0 │ │ │ │ + ldr.w r5, [pc, #2668] @ a6ef4 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - cmp r3, r0 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r1, #0] │ │ │ │ - it ge │ │ │ │ - movge r2, r0 │ │ │ │ + add r2, pc │ │ │ │ + ldr.w r3, [pc, #2664] @ a6ef8 │ │ │ │ + add r5, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - blt.n a5ff2 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - lsrs r1, r2, #31 │ │ │ │ - cmp r3, r2 │ │ │ │ - it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, a5ffa │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr.w r9, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #340] @ 0x154 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [sp, #348] @ 0x15c │ │ │ │ + ldr.w fp, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #364] @ 0x16c │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ + str r6, [sp, #92] @ 0x5c │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ + ldr r1, [sp, #324] @ 0x144 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r6, [r9] │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + str r6, [sp, #100] @ 0x64 │ │ │ │ + ldr r1, [sp, #332] @ 0x14c │ │ │ │ + ldr.w r6, [fp] │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + mov r1, r5 │ │ │ │ + ldrd sl, r8, [sp, #356] @ 0x164 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n a65ac │ │ │ │ + movs r6, #0 │ │ │ │ + str r6, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r1, [pc, #2572] @ a6f00 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov r5, r0 │ │ │ │ + cbnz r0, a6550 │ │ │ │ + ldr.w r1, [pc, #2560] @ a6f04 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n a65e8 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #1104] @ a6410 │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #2536] @ a6f08 │ │ │ │ + add r1, sp, #196 @ 0xc4 │ │ │ │ + str r3, [sp, #196] @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1092] @ a6414 │ │ │ │ - ldr.w r3, [pc, #1076] @ a6408 │ │ │ │ + ldr.w r2, [pc, #2528] @ a6f0c │ │ │ │ + ldr.w r3, [pc, #2504] @ a6ef8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a63fc │ │ │ │ + bne.w a6ed6 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #124 @ 0x7c │ │ │ │ - vpop {d8} │ │ │ │ + add sp, #268 @ 0x10c │ │ │ │ + vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + cmp r5, #0 │ │ │ │ + blt.n a65e0 │ │ │ │ + cmp r5, #1 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + mov r3, r5 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n a65d8 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.n a65fa │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n a6602 │ │ │ │ + cmp r5, r3 │ │ │ │ + ite le │ │ │ │ + movle r6, #0 │ │ │ │ + andgt.w r6, r6, #1 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.n a6602 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n a65a4 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + cbz r2, a660a │ │ │ │ + cmp r5, r3 │ │ │ │ + ble.n a660a │ │ │ │ + mvn.w r2, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + b.n a6518 │ │ │ │ + ldr.w r6, [pc, #2400] @ a6f10 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + add r6, pc │ │ │ │ + mov r1, r6 │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, a65d2 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + mov r1, r5 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w a6ee4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a5fbc │ │ │ │ - cmp r0, #0 │ │ │ │ - blt.n a6024 │ │ │ │ - subs r1, r3, r2 │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.n a6024 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - mov r1, r3 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.n a602c │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r1, r0 │ │ │ │ - ble.n a6034 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a5fbc │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n a5fbc │ │ │ │ + b.n a6518 │ │ │ │ + movs r6, #1 │ │ │ │ + str r6, [sp, #108] @ 0x6c │ │ │ │ + b.n a64f2 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a5fbc │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a62bc │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r7 │ │ │ │ - mov.w lr, #1 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - mov.w ip, #0 │ │ │ │ - cmp lr, r1 │ │ │ │ - str.w ip, [r9, #4] │ │ │ │ - vstr s15, [r9] │ │ │ │ - ble.n a606e │ │ │ │ - adds r7, #1 │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #11 │ │ │ │ - movne r3, #12 │ │ │ │ - strne r2, [r6, #0] │ │ │ │ - bne.n a5fbe │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n a5fcc │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a5fbe │ │ │ │ - ldr.w ip, [r6] │ │ │ │ - cmp.w ip, #0 │ │ │ │ - bne.w a6400 │ │ │ │ - adds r7, #1 │ │ │ │ - beq.n a5fcc │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n a5fcc │ │ │ │ - subs r1, r1, r2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - subs r1, r1, r0 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - add r0, r2 │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add.w r0, r9, r0, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - adds r3, r1, #1 │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ - sub.w r8, sl, r3, lsl #3 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - subs r5, #8 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r2, fp │ │ │ │ - str r0, [sp, #20] │ │ │ │ - sub.w sl, r9, #8 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - str r6, [sp, #28] │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - str r7, [sp, #24] │ │ │ │ - str r5, [sp, #76] @ 0x4c │ │ │ │ - blx 5ca24 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - strd r9, r1, [sp, #12] │ │ │ │ - str r6, [sp, #32] │ │ │ │ - str r7, [sp, #20] │ │ │ │ - strd r4, r3, [sp] │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r0, [pc, #816] @ (a6418 ) │ │ │ │ - subs r2, r2, r3 │ │ │ │ - add r3, r1 │ │ │ │ - adds r3, #1 │ │ │ │ - subs r2, r2, r1 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r2, [pc, #800] @ (a641c ) │ │ │ │ - ldr r1, [pc, #804] @ (a6420 ) │ │ │ │ - vldr s17, [r3] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r5, r2 │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r3, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - blx 5c50c │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add r3, r0 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - vldr s16, [r3] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vcvt.s32.f32 s16, s16 │ │ │ │ - ldr.w lr, [r3] │ │ │ │ - cmp r0, lr │ │ │ │ - vstr s16, [sp, #92] @ 0x5c │ │ │ │ - blt.w a636e │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - add r2, r0 │ │ │ │ - sub.w r2, r2, lr │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n a6170 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ - mov r3, r1 │ │ │ │ - add.w ip, r1, r2, lsl #3 │ │ │ │ - movs r1, #0 │ │ │ │ - str r1, [r3, #0] │ │ │ │ - adds r3, #8 │ │ │ │ - str.w r1, [r3, #-4] │ │ │ │ - cmp r3, ip │ │ │ │ - bne.n a6160 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - sub.w r0, lr, r0 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - adds r3, r2, #1 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #672] @ (a6424 ) │ │ │ │ - ldr r5, [sp, #60] @ 0x3c │ │ │ │ - add.w r1, r0, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - add r7, pc │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r5, [sp, #20] │ │ │ │ - mov r1, r4 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - mul.w r3, r0, r3 │ │ │ │ - ldr r0, [pc, #652] @ (a6428 ) │ │ │ │ - str r7, [sp, #12] │ │ │ │ - adds r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add.w r3, r7, #8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - blx 5749c │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n a6206 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #608] @ (a642c ) │ │ │ │ - ldr r1, [pc, #612] @ (a6430 ) │ │ │ │ - ldr r0, [pc, #612] @ (a6434 ) │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r4, r6, [sp, #16] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 62a8c │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itt gt │ │ │ │ - movgt r3, #2 │ │ │ │ - strgt r3, [r6, #0] │ │ │ │ - bgt.w a5fcc │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - mov r0, r4 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r5, [fp] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - cmp r5, #1 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - sub.w r1, r1, r5 │ │ │ │ - it lt │ │ │ │ - movlt r5, #1 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ - adds r1, #1 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - mov r2, fp │ │ │ │ - cmp r1, #1 │ │ │ │ - ite ge │ │ │ │ - addge r5, r5, r1 │ │ │ │ - addlt r5, #1 │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - subs r0, r0, r3 │ │ │ │ - add.w r5, r8, r5, lsl #3 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - subs r0, r0, r1 │ │ │ │ - add r1, r3 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - movs r5, #1 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ - ldr r1, [pc, #468] @ (a6438 ) │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ - ldr r0, [pc, #468] @ (a643c ) │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #464] @ (a6440 ) │ │ │ │ - add r0, pc │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ - add r3, pc │ │ │ │ - blx 595fc │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - vcvt.s32.f32 s17, s17 │ │ │ │ - vmov r1, s16 │ │ │ │ - add r3, r2 │ │ │ │ - add.w sl, sl, r3, lsl #3 │ │ │ │ - vmov r0, s17 │ │ │ │ - vldr s15, [sl, #8] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r2, s15 │ │ │ │ - cmp r2, r1 │ │ │ │ - it lt │ │ │ │ - movlt r2, r1 │ │ │ │ - movs r1, #0 │ │ │ │ - cmp r2, r0 │ │ │ │ - ite ge │ │ │ │ - addge r3, r3, r2 │ │ │ │ - addlt r3, r3, r0 │ │ │ │ - vmov s15, r3 │ │ │ │ - str.w r1, [r9, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r9] │ │ │ │ - b.n a5fcc │ │ │ │ - ldr.w r8, [pc, #388] @ a6444 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #388] @ (a6448 ) │ │ │ │ - ldr r1, [pc, #388] @ (a644c ) │ │ │ │ - add r8, pc │ │ │ │ - mov r5, r8 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r8 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add.w r8, r8, #4 │ │ │ │ - strd r8, r8, [sp, #4] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #364] @ (a6450 ) │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - strd r8, r8, [sp, #4] │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - mov r0, r5 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #348] @ (a6454 ) │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - strd fp, r8, [sp, #4] │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - mov r0, r5 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #328] @ (a6458 ) │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - mov r5, r3 │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - strd r4, fp, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldrd r2, r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - ldr.w lr, [fp] │ │ │ │ - it lt │ │ │ │ - movlt r2, r1 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - cmp r2, r5 │ │ │ │ - mov r8, r2 │ │ │ │ - it lt │ │ │ │ - movlt r8, r5 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r8, r0 │ │ │ │ - mov r5, r3 │ │ │ │ - it lt │ │ │ │ - movlt r8, r0 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - cmp r3, lr │ │ │ │ - add.w ip, r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r5, lr │ │ │ │ - add lr, ip │ │ │ │ - add.w ip, r2, r0 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - mla ip, r5, r8, ip │ │ │ │ - vmov s15, ip │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n a6046 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - sub.w r2, lr, r0 │ │ │ │ - strd r3, r6, [sp, #16] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - strd r2, r2, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - add r3, r0 │ │ │ │ - adds r0, #1 │ │ │ │ - sub.w r3, r3, lr │ │ │ │ - ldr r1, [pc, #200] @ (a645c ) │ │ │ │ - add r1, pc │ │ │ │ - mla r3, r3, r2, r2 │ │ │ │ - ldr r2, [pc, #196] @ (a6460 ) │ │ │ │ - add r3, r0 │ │ │ │ - add r2, pc │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - subs r3, #8 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [pc, #176] @ (a6464 ) │ │ │ │ - mov r3, r7 │ │ │ │ - add r0, pc │ │ │ │ - blx 62a8c │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itt gt │ │ │ │ - movgt r3, #1 │ │ │ │ - strgt r3, [r6, #0] │ │ │ │ - bgt.w a5fcc │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - add r3, r1 │ │ │ │ - subs r3, r3, r0 │ │ │ │ - subs r0, r0, r1 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - adds r1, #1 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r1, r0, r1, lsl #3 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - ldr.w lr, [r5] │ │ │ │ - b.n a6146 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - rsb r3, ip, #0 │ │ │ │ - b.n a5fbe │ │ │ │ - nop │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - movs r1, #202 @ 0xca │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r4, r7, #4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - subs r0, r1, #5 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - subs r2, r1, #2 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r6, [r0, #48] @ 0x30 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - adds r2, r3, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, r1, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r2, r6, #6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, r5, #4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r2, r1, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r6, [r3, #32] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - asrs r2, r6, #27 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - asrs r4, r3, #28 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - asrs r0, r4, #28 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r4, r3, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r6, r4, r7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r4, r7, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r4, r2, r7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - │ │ │ │ -000a6468 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ - sub sp, #268 @ 0x10c │ │ │ │ - mov r4, r2 │ │ │ │ - ldr.w r2, [pc, #2668] @ a6ef0 │ │ │ │ - ldr.w r5, [pc, #2668] @ a6ef4 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add r2, pc │ │ │ │ - ldr.w r3, [pc, #2664] @ a6ef8 │ │ │ │ - add r5, pc │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr.w r9, [sp, #320] @ 0x140 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r6, [sp, #128] @ 0x80 │ │ │ │ - ldr r6, [sp, #340] @ 0x154 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ - ldr r6, [sp, #348] @ 0x15c │ │ │ │ - ldr.w fp, [sp, #328] @ 0x148 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ - ldr r6, [sp, #364] @ 0x16c │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ - str r6, [sp, #92] @ 0x5c │ │ │ │ - ldr r6, [sp, #368] @ 0x170 │ │ │ │ - ldr r2, [sp, #352] @ 0x160 │ │ │ │ - ldr r1, [sp, #324] @ 0x144 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r6, [r9] │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - str r6, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [sp, #332] @ 0x14c │ │ │ │ - ldr.w r6, [fp] │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - mov r1, r5 │ │ │ │ - ldrd sl, r8, [sp, #356] @ 0x164 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - str r6, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n a65ac │ │ │ │ - movs r6, #0 │ │ │ │ - str r6, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r1, [pc, #2572] @ a6f00 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov r5, r0 │ │ │ │ - cbnz r0, a6550 │ │ │ │ - ldr.w r1, [pc, #2560] @ a6f04 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a65e8 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2536] @ a6f08 │ │ │ │ - add r1, sp, #196 @ 0xc4 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #2528] @ a6f0c │ │ │ │ - ldr.w r3, [pc, #2504] @ a6ef8 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a6ed6 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #268 @ 0x10c │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - blt.n a65e0 │ │ │ │ - cmp r5, #1 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - mov r3, r5 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n a65d8 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.n a65fa │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n a6602 │ │ │ │ - cmp r5, r3 │ │ │ │ - ite le │ │ │ │ - movle r6, #0 │ │ │ │ - andgt.w r6, r6, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.n a6602 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n a65a4 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - cbz r2, a660a │ │ │ │ - cmp r5, r3 │ │ │ │ - ble.n a660a │ │ │ │ - mvn.w r2, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - b.n a6518 │ │ │ │ - ldr.w r6, [pc, #2400] @ a6f10 │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - add r6, pc │ │ │ │ - mov r1, r6 │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, a65d2 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - mov r1, r5 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w a6ee4 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a6518 │ │ │ │ - movs r6, #1 │ │ │ │ - str r6, [sp, #108] @ 0x6c │ │ │ │ - b.n a64f2 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a6518 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n a6518 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r5, [r3, #0] │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - b.n a6560 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a6518 │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.n a6518 │ │ │ │ - ldr.w r6, [pc, #2312] @ a6f14 │ │ │ │ - lsls r7, r5, #1 │ │ │ │ - ldr.w r2, [pc, #2308] @ a6f18 │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr.w r3, [pc, #2308] @ a6f1c │ │ │ │ - add r6, pc │ │ │ │ - ldr.w r1, [pc, #2304] @ a6f20 │ │ │ │ - add r2, pc │ │ │ │ - add r3, pc │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - mov.w ip, #1 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r7, [sp, #200] @ 0xc8 │ │ │ │ - it lt │ │ │ │ - movlt r7, #1 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - str.w ip, [sp, #196] @ 0xc4 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - mla r5, r0, r5, r5 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - strd r6, r4, [sp] │ │ │ │ - cmp r3, r5 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ - it lt │ │ │ │ - movlt r3, r5 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - ldr.w r1, [pc, #2240] @ a6f24 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - add r1, pc │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - mla r5, r0, r5, r5 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ - cmp r5, r3 │ │ │ │ - it lt │ │ │ │ - movlt r5, r3 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ + b.n a6518 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n a6518 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r5, [r3, #0] │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + b.n a6560 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n a6518 │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.n a6518 │ │ │ │ + ldr.w r6, [pc, #2312] @ a6f14 │ │ │ │ + lsls r7, r5, #1 │ │ │ │ + ldr.w r2, [pc, #2308] @ a6f18 │ │ │ │ + cmp r7, #1 │ │ │ │ + ldr.w r3, [pc, #2308] @ a6f1c │ │ │ │ + add r6, pc │ │ │ │ + ldr.w r1, [pc, #2304] @ a6f20 │ │ │ │ + add r2, pc │ │ │ │ + add r3, pc │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r4 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + mov.w ip, #1 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ + it lt │ │ │ │ + movlt r7, #1 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + str.w ip, [sp, #196] @ 0xc4 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + mla r5, r0, r5, r5 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + strd r6, r4, [sp] │ │ │ │ + cmp r3, r5 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ + it lt │ │ │ │ + movlt r3, r5 │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + ldr.w r1, [pc, #2240] @ a6f24 │ │ │ │ + str r3, [sp, #196] @ 0xc4 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + add r1, pc │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + mla r5, r0, r5, r5 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ + cmp r5, r3 │ │ │ │ + it lt │ │ │ │ + movlt r5, r3 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.w a6bc8 │ │ │ │ vmov s15, r5 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl, #4] │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -99698,104 +99708,104 @@ │ │ │ │ vmov.f64 d5, d0 │ │ │ │ b.n a6726 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ mov r1, r6 │ │ │ │ blx 57998 │ │ │ │ b.w a65ca │ │ │ │ stc2 0, cr0, [r6], {93} @ 0x5d │ │ │ │ - asrs r0, r6, #23 │ │ │ │ + asrs r0, r5, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #22 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r7, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfbde005d │ │ │ │ - subs r2, r3, r1 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r6, [r0, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r0, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #744] @ 0x2e8 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - negs r4, r2 │ │ │ │ + tst r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, r2, r3 │ │ │ │ + adds r2, r7, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r1, #14 │ │ │ │ + asrs r4, r0, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r0, r2, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r2, r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #24] │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r6, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r6, r5, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r3, #8 │ │ │ │ + asrs r6, r0, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r4, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r6, [r0, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r4, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #784] @ 0x310 │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r0, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r0, r5, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [r4, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r6, #20 │ │ │ │ + asrs r4, r0, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r6, #16 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r7, #26 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r1, #17 │ │ │ │ + asrs r0, r7, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [r4, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r1, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r4, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r5, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r4, #14 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r5, #18 │ │ │ │ + lsrs r0, r4, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000a6fac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -100027,41 +100037,650 @@ │ │ │ │ b.n a70d8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ adc.w r0, ip, #93 @ 0x5d │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r1, #7 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r5, #7 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r0, #3 │ │ │ │ + asrs r2, r3, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r2, #7 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r0, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bic.w r0, r8, #93 @ 0x5d │ │ │ │ - lsrs r6, r0, #30 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r5, #25 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000a722c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ + sub sp, #132 @ 0x84 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr.w r0, [pc, #1348] @ a778c │ │ │ │ + mov r4, r1 │ │ │ │ + ldr.w r1, [pc, #1348] @ a7790 │ │ │ │ + mov fp, r2 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + add r0, pc │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [r0, r1] │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + mov.w r1, #0 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + ldr r1, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + ldr.w sl, [sp, #204] @ 0xcc │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + cmp r1, r3 │ │ │ │ + ldr r2, [sp, #196] @ 0xc4 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + mov r2, r1 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr.w r9, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + blt.n a72fc │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n a72f4 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + lsrs r0, r2, #31 │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + orrlt.w r0, r0, #1 │ │ │ │ + cbz r0, a7304 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr.w r0, [pc, #1232] @ a7794 │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1224] @ a7798 │ │ │ │ + ldr.w r3, [pc, #1212] @ a7790 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w a7782 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #132 @ 0x84 │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n a72be │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n a72be │ │ │ │ + subs r0, r3, r1 │ │ │ │ + cmp r2, r0 │ │ │ │ + blt.n a72b8 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.n a732e │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + bge.n a7336 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n a72be │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n a72be │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w a74f8 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + mov r0, r3 │ │ │ │ + mov.w ip, #1 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + mov.w lr, #0 │ │ │ │ + cmp ip, r1 │ │ │ │ + str.w lr, [r9, #4] │ │ │ │ + vstr s15, [r9] │ │ │ │ + ble.n a7372 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r3, #1 │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #11 │ │ │ │ + movne r3, #12 │ │ │ │ + strne r2, [r6, #0] │ │ │ │ + bne.n a72c0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a72ce │ │ │ │ + negs r3, r3 │ │ │ │ + b.n a72c0 │ │ │ │ + ldr.w ip, [r6] │ │ │ │ + cmp.w ip, #0 │ │ │ │ + bne.w a7786 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + adds r7, #1 │ │ │ │ + beq.n a72ce │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a72ce │ │ │ │ + subs r1, r1, r2 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + subs r1, r1, r0 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + add r0, r2 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + sub.w r8, r9, #8 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + adds r3, r1, #1 │ │ │ │ + strd r9, r7, [sp, #4] │ │ │ │ + sub.w r1, r7, r3, lsl #3 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov r2, r4 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + mov r0, fp │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + str r6, [sp, #28] │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + str r1, [sp, #24] │ │ │ │ + mov r1, r5 │ │ │ │ + blx 5c8ec │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + strd r7, r2, [sp, #4] │ │ │ │ + str r6, [sp, #32] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + ldr r7, [pc, #948] @ (a779c ) │ │ │ │ + subs r1, r1, r2 │ │ │ │ + ldr r0, [pc, #948] @ (a77a0 ) │ │ │ │ + subs r1, r1, r3 │ │ │ │ + add r3, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + adds r2, #1 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + add r7, pc │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ + ldr r1, [pc, #920] @ (a77a4 ) │ │ │ │ + vldr s17, [r3] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + add r1, pc │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, #1 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r7 │ │ │ │ + blx 5c50c │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + vcvt.s32.f32 s17, s17 │ │ │ │ + cmp r3, #0 │ │ │ │ + add r2, r3 │ │ │ │ + add.w r2, r8, r2, lsl #3 │ │ │ │ + vstr s17, [sp, #100] @ 0x64 │ │ │ │ + vldr s16, [r2, #8] │ │ │ │ + vcvt.s32.f32 s16, s16 │ │ │ │ + vstr s16, [sp, #104] @ 0x68 │ │ │ │ + bgt.w a75a6 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + bgt.w a76ca │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + cmp r1, r2 │ │ │ │ + sub.w r7, r0, #8 │ │ │ │ + bge.w a7654 │ │ │ │ + adds r5, r1, r3 │ │ │ │ + subs r5, r5, r2 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ + cmp r5, #0 │ │ │ │ + bgt.w a7728 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r4 │ │ │ │ + str r6, [sp, #32] │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + subs r1, r1, r3 │ │ │ │ + add r3, r0 │ │ │ │ + adds r3, #1 │ │ │ │ + subs r1, r1, r0 │ │ │ │ + ldr r0, [pc, #784] @ (a77a8 ) │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [pc, #776] @ (a77ac ) │ │ │ │ + ldr r1, [pc, #776] @ (a77b0 ) │ │ │ │ + add r3, pc │ │ │ │ + str.w r9, [sp, #12] │ │ │ │ + add r1, pc │ │ │ │ + str.w fp, [sp] │ │ │ │ + blx 595fc │ │ │ │ + vmov r3, s16 │ │ │ │ + vmov r2, s17 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + movs r1, #0 │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, r2 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + add r2, r0 │ │ │ │ + add.w sl, r8, r2, lsl #3 │ │ │ │ + vldr s15, [sl, #8] │ │ │ │ + str.w r1, [r9, #4] │ │ │ │ + vcvt.s32.f32 s15, s15 │ │ │ │ + vmov r1, s15 │ │ │ │ + cmp r1, r3 │ │ │ │ + ite ge │ │ │ │ + addge r2, r2, r1 │ │ │ │ + addlt r2, r2, r3 │ │ │ │ + vmov s15, r2 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r9] │ │ │ │ + b.n a72ce │ │ │ │ + ldr.w r8, [pc, #696] @ a77b4 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #696] @ (a77b8 ) │ │ │ │ + ldr r1, [pc, #696] @ (a77bc ) │ │ │ │ + add r8, pc │ │ │ │ + mov r7, r8 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r8 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add.w r8, r8, #4 │ │ │ │ + strd r8, r8, [sp, #4] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #672] @ (a77c0 ) │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + add r1, pc │ │ │ │ + strd r8, r8, [sp, #4] │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + mov r0, r7 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #656] @ (a77c4 ) │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc │ │ │ │ + strd fp, r8, [sp, #4] │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + mov r0, r7 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r1, [pc, #636] @ (a77c8 ) │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + strd r4, fp, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w ip, [r5] │ │ │ │ + ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ + mov r7, ip │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + cmp r3, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, r2 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + cmp r8, r3 │ │ │ │ + it lt │ │ │ │ + movlt r8, r3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r8, r0 │ │ │ │ + it lt │ │ │ │ + movlt r8, r0 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + cmp ip, r3 │ │ │ │ + add ip, r3 │ │ │ │ + it lt │ │ │ │ + movlt r7, r3 │ │ │ │ + add.w lr, r2, r0 │ │ │ │ + add ip, r2 │ │ │ │ + mla lr, r7, r8, lr │ │ │ │ + vmov s15, lr │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + b.n a7348 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + strd fp, r6, [sp, #16] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + ldr r0, [pc, #532] @ (a77cc ) │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + subs r3, r2, r3 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + mla r3, r3, r2, r2 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #512] @ (a77d0 ) │ │ │ │ + ldr r2, [pc, #516] @ (a77d4 ) │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + mov r1, r3 │ │ │ │ + add r2, pc │ │ │ │ + mov r3, fp │ │ │ │ + blx 62a8c │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + itt gt │ │ │ │ + movgt r3, #1 │ │ │ │ + strgt r3, [r6, #0] │ │ │ │ + bgt.w a72ce │ │ │ │ + str r7, [sp, #0] │ │ │ │ + mov r0, fp │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + subs r3, r3, r2 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + mov r2, r7 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #24] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + adds r7, #8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r7, [sp, #16] │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + subs r3, r3, r2 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mla r3, r3, r2, r2 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + mov r2, fp │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + blx 5749c │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + b.n a7450 │ │ │ │ + mov r2, r3 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w a7472 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r5, [pc, #364] @ (a77d8 ) │ │ │ │ + subs r3, r2, r3 │ │ │ │ + ldr r0, [pc, #364] @ (a77dc ) │ │ │ │ + add r5, pc │ │ │ │ + str r5, [sp, #12] │ │ │ │ + add r0, pc │ │ │ │ + mla r2, r3, r1, r1 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + adds r3, #1 │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [pc, #348] @ (a77e0 ) │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [pc, #348] @ (a77e4 ) │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r1, pc │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + blx 62180 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + mov r0, r3 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr.w r5, [fp] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + subs r1, r1, r5 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r7, r7, r1, lsl #3 │ │ │ │ + mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ + movs r1, #0 │ │ │ │ + movt r1, #49024 @ 0xbf80 │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + add r1, sp, #116 @ 0x74 │ │ │ │ + blx 599e4 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + b.n a7472 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + subs r2, r2, r3 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + strd r2, r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r7, [pc, #268] @ (a77e8 ) │ │ │ │ + ldr r2, [pc, #268] @ (a77ec ) │ │ │ │ + ldr r1, [pc, #272] @ (a77f0 ) │ │ │ │ + add r7, pc │ │ │ │ + ldr r0, [pc, #272] @ (a77f4 ) │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 62a8c │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + itt gt │ │ │ │ + movgt r3, #2 │ │ │ │ + strgt r3, [r6, #0] │ │ │ │ + bgt.w a72ce │ │ │ │ + str r7, [sp, #0] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + subs r3, r3, r1 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + b.n a7458 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + subs r3, r2, r3 │ │ │ │ + subs r2, r2, r1 │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + add.w r5, r0, r5, lsl #3 │ │ │ │ + adds r0, r3, #1 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + mla r3, r1, r3, r3 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ + add r3, r0 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #160] @ (a77f8 ) │ │ │ │ + ldr r0, [pc, #164] @ (a77fc ) │ │ │ │ + add r3, pc │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + blx 5749c │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + b.n a7658 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + rsb r3, ip, #0 │ │ │ │ + b.n a72c0 │ │ │ │ + mrc 0, 5, r0, cr14, cr13, {2} │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r4, r4, #27 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + mrc 0, 1, r0, cr10, cr13, {2} │ │ │ │ + str r2, [r0, r3] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r6, r7, #15 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r2, [r2, r0] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r0, r7, #16 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r7, [pc, #728] @ (a7a90 ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsls r0, r1, #19 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r6, r3, #15 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r0, r7, #14 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r0, r7, #6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r0, r2, #6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [pc, #288] @ (a78fc ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r0, r6, #11 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r4, r2, #3 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r5, [pc, #864] @ (a7b4c ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r0, r6, #1 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r5, [pc, #384] @ (a797c ) │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + lsrs r2, r0, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000a722c : │ │ │ │ +000a7800 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #308 @ 0x134 │ │ │ │ mov r7, r1 │ │ │ │ strd r2, r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r2, [pc, #2060] @ a7a58 │ │ │ │ - ldr.w r3, [pc, #2060] @ a7a5c │ │ │ │ + ldr.w r2, [pc, #2060] @ a802c │ │ │ │ + ldr.w r3, [pc, #2060] @ a8030 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [sp, #364] @ 0x16c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #392] @ 0x188 │ │ │ │ @@ -100104,15 +100723,15 @@ │ │ │ │ ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ ldr r7, [sp, #436] @ 0x1b4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, r7, [sp, #440] @ 0x1b8 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r1, [pc, #1956] @ a7a60 │ │ │ │ + ldr.w r1, [pc, #1956] @ a8034 │ │ │ │ ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, #0] │ │ │ │ str r7, [sp, #168] @ 0xa8 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r7, [sp, #452] @ 0x1c4 │ │ │ │ @@ -100121,236 +100740,236 @@ │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a7472 │ │ │ │ + beq.w a7a46 │ │ │ │ movs r5, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ str.w fp, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r1, [pc, #1908] @ a7a64 │ │ │ │ + ldr.w r1, [pc, #1908] @ a8038 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a744e │ │ │ │ + beq.w a7a22 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov.w r9, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ str.w r8, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r6, [pc, #1880] @ a7a68 │ │ │ │ + ldr.w r6, [pc, #1880] @ a803c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n a73d0 │ │ │ │ + beq.n a79a4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ mov r0, r6 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1856] @ a7a6c │ │ │ │ + ldr.w r1, [pc, #1856] @ a8040 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1844] @ a7a70 │ │ │ │ + ldr.w r1, [pc, #1844] @ a8044 │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1836] @ a7a74 │ │ │ │ + ldr.w r1, [pc, #1836] @ a8048 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr.w r6, [sl] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.n a73c8 │ │ │ │ + ble.n a799c │ │ │ │ cmp.w r9, #0 │ │ │ │ - ble.n a738a │ │ │ │ + ble.n a795e │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ orrs r3, r7 │ │ │ │ orrs r3, r2 │ │ │ │ - bne.w a74a4 │ │ │ │ + bne.w a7a78 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mvn.w r3, #3 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - b.w a7e7c │ │ │ │ + b.w a8450 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1760] @ a7a78 │ │ │ │ + ldr.w r0, [pc, #1760] @ a804c │ │ │ │ add r1, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1752] @ a7a7c │ │ │ │ - ldr.w r3, [pc, #1716] @ a7a5c │ │ │ │ + ldr.w r2, [pc, #1752] @ a8050 │ │ │ │ + ldr.w r3, [pc, #1716] @ a8030 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #300] @ 0x12c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a8150 │ │ │ │ + bne.w a8724 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #308 @ 0x134 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n a7390 │ │ │ │ - ldr.w r1, [pc, #1708] @ a7a80 │ │ │ │ + b.n a7964 │ │ │ │ + ldr.w r1, [pc, #1708] @ a8054 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ blx 57998 │ │ │ │ mov r1, r6 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1688] @ a7a84 │ │ │ │ + ldr.w r1, [pc, #1688] @ a8058 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1676] @ a7a88 │ │ │ │ + ldr.w r1, [pc, #1676] @ a805c │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r3, [pc, #1668] @ a7a8c │ │ │ │ + ldr.w r3, [pc, #1668] @ a8060 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov r1, r3 │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr.w r6, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.n a7360 │ │ │ │ - ldr.w r1, [pc, #1636] @ a7a90 │ │ │ │ + bne.n a7934 │ │ │ │ + ldr.w r1, [pc, #1636] @ a8064 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a7360 │ │ │ │ + bne.n a7934 │ │ │ │ ldr r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a7360 │ │ │ │ + bne.n a7934 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a7390 │ │ │ │ - ldr.w r1, [pc, #1604] @ a7a94 │ │ │ │ + b.n a7964 │ │ │ │ + ldr.w r1, [pc, #1604] @ a8068 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ - cbz r0, a7498 │ │ │ │ + cbz r0, a7a6c │ │ │ │ mov.w fp, #1 │ │ │ │ mov.w r9, #2 │ │ │ │ mov r8, fp │ │ │ │ str.w fp, [sp, #200] @ 0xc8 │ │ │ │ str.w fp, [sp, #140] @ 0x8c │ │ │ │ - b.n a730e │ │ │ │ - ldr.w r1, [pc, #1572] @ a7a98 │ │ │ │ + b.n a78e2 │ │ │ │ + ldr.w r1, [pc, #1572] @ a806c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w a72ec │ │ │ │ + beq.w a78c0 │ │ │ │ mov.w fp, #1 │ │ │ │ movs r5, #2 │ │ │ │ str.w fp, [sp, #96] @ 0x60 │ │ │ │ - b.n a72ec │ │ │ │ + b.n a78c0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r8, r0 │ │ │ │ mov.w r9, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ - b.n a730e │ │ │ │ + b.n a78e2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - blt.w a75be │ │ │ │ + blt.w a7b92 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r5, #1 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r5 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w a75c6 │ │ │ │ + blt.w a7b9a │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w a80e2 │ │ │ │ + bgt.w a86b6 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a80f6 │ │ │ │ + ble.w a86ca │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r5, r3 │ │ │ │ ite le │ │ │ │ movle r2, #0 │ │ │ │ andgt.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w a80f6 │ │ │ │ + bne.w a86ca │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a8100 │ │ │ │ + ble.w a86d4 │ │ │ │ cmp r5, r3 │ │ │ │ ite le │ │ │ │ movle r2, #0 │ │ │ │ andgt.w r2, r8, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w a8100 │ │ │ │ + bne.w a86d4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7e7c │ │ │ │ + bne.w a8450 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w a791c │ │ │ │ + beq.w a7ef0 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r8, r5, lsl #2 │ │ │ │ - cbnz r3, a7524 │ │ │ │ + cbnz r3, a7af8 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ mov.w r8, r5, lsl #1 │ │ │ │ orrs r7, r3 │ │ │ │ it ne │ │ │ │ mlane r8, r5, r8, r8 │ │ │ │ - ldr.w r7, [pc, #1396] @ a7a9c │ │ │ │ - ldr.w r9, [pc, #1396] @ a7aa0 │ │ │ │ - ldr.w r3, [pc, #1396] @ a7aa4 │ │ │ │ + ldr.w r7, [pc, #1396] @ a8070 │ │ │ │ + ldr.w r9, [pc, #1396] @ a8074 │ │ │ │ + ldr.w r3, [pc, #1396] @ a8078 │ │ │ │ add r7, pc │ │ │ │ - ldr.w r1, [pc, #1396] @ a7aa8 │ │ │ │ + ldr.w r1, [pc, #1396] @ a807c │ │ │ │ add r9, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ @@ -100367,85 +100986,85 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp, #0] │ │ │ │ cmp r3, r5 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ it lt │ │ │ │ movlt r3, r5 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ - ldr.w r1, [pc, #1340] @ a7aac │ │ │ │ + ldr.w r1, [pc, #1340] @ a8080 │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ mla r5, r0, r5, r5 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ cmp r5, r3 │ │ │ │ it lt │ │ │ │ movlt r5, r3 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vmov s16, r5 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7e82 │ │ │ │ + bne.w a8456 │ │ │ │ vcvt.f32.s32 s15, s16 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr.w r3, [sl] │ │ │ │ vstr s15, [r2] │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n a75ce │ │ │ │ + bge.n a7ba2 │ │ │ │ adds r6, #1 │ │ │ │ - beq.w a7e72 │ │ │ │ + beq.w a8446 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mvn.w r2, #24 │ │ │ │ movs r3, #25 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n a7394 │ │ │ │ + b.n a7968 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a7390 │ │ │ │ + b.n a7964 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n a7390 │ │ │ │ + b.n a7964 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7384 │ │ │ │ + bne.w a7958 │ │ │ │ adds r6, #1 │ │ │ │ - beq.w a73a2 │ │ │ │ + beq.w a7976 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a73a2 │ │ │ │ - ldr.w r0, [pc, #1220] @ a7ab0 │ │ │ │ + beq.w a7976 │ │ │ │ + ldr.w r0, [pc, #1220] @ a8084 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1216] @ a7ab4 │ │ │ │ + ldr.w r0, [pc, #1216] @ a8088 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r1, sp, #276 @ 0x114 │ │ │ │ add r0, sp, #288 @ 0x120 │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ vstr s0, [sp, #288] @ 0x120 │ │ │ │ vstr s15, [sp, #276] @ 0x114 │ │ │ │ blx 639fc │ │ │ │ vldr s0, [sp, #288] @ 0x120 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a8154 │ │ │ │ + bmi.w a8728 │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s17 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1144] @ a7ab8 │ │ │ │ + ldr.w r0, [pc, #1144] @ a808c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -100453,49 +101072,49 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #288] @ 0x120 │ │ │ │ vstr s15, [sp, #276] @ 0x114 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #256] @ 0x100 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a7682 │ │ │ │ + ble.n a7c56 │ │ │ │ vldr s15, [sp, #288] @ 0x120 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a792a │ │ │ │ + bmi.w a7efe │ │ │ │ vldr s15, [sp, #276] @ 0x114 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a792a │ │ │ │ + bgt.w a7efe │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1052] @ a7abc │ │ │ │ + ldr.w r0, [pc, #1052] @ a8090 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #260] @ 0x104 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a76d0 │ │ │ │ + ble.n a7ca4 │ │ │ │ vldr s15, [sp, #288] @ 0x120 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w a795a │ │ │ │ + bmi.w a7f2e │ │ │ │ vldr s15, [sp, #276] @ 0x114 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w a795a │ │ │ │ + bgt.w a7f2e │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -100512,27 +101131,27 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 5cc20 │ │ │ │ str r6, [sp, #0] │ │ │ │ - ldr r6, [pc, #940] @ (a7ac0 ) │ │ │ │ + ldr r6, [pc, #940] @ (a8094 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ blx 5792c │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a810a │ │ │ │ + bne.w a86de │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -100552,15 +101171,15 @@ │ │ │ │ ldr r5, [r2, #0] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ adds r5, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #272] @ 0x110 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a7df0 │ │ │ │ + beq.w a83c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #268] @ 0x10c │ │ │ │ add.w r8, sp, #272 @ 0x110 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add.w fp, sp, #268 @ 0x10c │ │ │ │ @@ -100612,40 +101231,40 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r7, [sp, #132] @ 0x84 │ │ │ │ ldr.w r1, [sl] │ │ │ │ - ldr.w fp, [pc, #696] @ a7ac4 │ │ │ │ + ldr.w fp, [pc, #696] @ a8098 │ │ │ │ subs r1, r1, r5 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mla r1, r7, r2, r2 │ │ │ │ add fp, pc │ │ │ │ mla r2, r0, r2, r2 │ │ │ │ ldr r0, [sp, #224] @ 0xe0 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #188] @ 0xbc │ │ │ │ mov r0, fp │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ - ldr r1, [pc, #664] @ (a7ac8 ) │ │ │ │ + ldr r1, [pc, #664] @ (a809c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ blx 5c50c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7af8 │ │ │ │ + bne.w a80cc │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7b98 │ │ │ │ + bne.w a816c │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7bc0 │ │ │ │ + bne.w a8194 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -100665,16 +101284,16 @@ │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ mla r3, r0, r3, r3 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ add.w r6, r0, r1, lsl #3 │ │ │ │ ldr r1, [sp, #224] @ 0xe0 │ │ │ │ str r6, [sp, #12] │ │ │ │ add.w r7, r1, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #568] @ (a7acc ) │ │ │ │ - ldr r3, [pc, #572] @ (a7ad0 ) │ │ │ │ + ldr r1, [pc, #568] @ (a80a0 ) │ │ │ │ + ldr r3, [pc, #572] @ (a80a4 ) │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ mov r0, r1 │ │ │ │ blx 5f558 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -100712,34 +101331,34 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ movs r5, #69 @ 0x45 │ │ │ │ strb.w r5, [sp, #296] @ 0x128 │ │ │ │ blx 629a8 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7df4 │ │ │ │ + bne.w a83c8 │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7e4a │ │ │ │ + bne.w a841e │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7e22 │ │ │ │ + bne.w a83f6 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n a73a2 │ │ │ │ - vldr s16, [pc, #308] @ a7a54 │ │ │ │ + b.n a7976 │ │ │ │ + vldr s16, [pc, #308] @ a8028 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vmov r8, s16 │ │ │ │ - b.n a759a │ │ │ │ - ldr r2, [pc, #424] @ (a7ad4 ) │ │ │ │ + b.n a7b6e │ │ │ │ + ldr r2, [pc, #424] @ (a80a8 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #424] @ (a7ad8 ) │ │ │ │ + ldr r0, [pc, #424] @ (a80ac ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -100749,18 +101368,18 @@ │ │ │ │ add r3, sp, #280 @ 0x118 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ vstr s15, [sp, #280] @ 0x118 │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ - b.n a769a │ │ │ │ - ldr r6, [pc, #384] @ (a7adc ) │ │ │ │ + b.n a7c6e │ │ │ │ + ldr r6, [pc, #384] @ (a80b0 ) │ │ │ │ add.w r9, sp, #260 @ 0x104 │ │ │ │ - ldr.w r8, [pc, #380] @ a7ae0 │ │ │ │ + ldr.w r8, [pc, #380] @ a80b4 │ │ │ │ add r5, sp, #284 @ 0x11c │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r8, pc │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ @@ -100791,37 +101410,37 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ blx 5cc20 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r7, [pc, #296] @ (a7ae4 ) │ │ │ │ + ldr r7, [pc, #296] @ (a80b8 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r7, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ blx 5792c │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ vstr s0, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a7e0c │ │ │ │ + beq.w a83e0 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ vstr s0, [r3] │ │ │ │ - ldr r3, [pc, #248] @ (a7ae8 ) │ │ │ │ + ldr r3, [pc, #248] @ (a80bc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #280 @ 0x118 │ │ │ │ blx 66adc │ │ │ │ @@ -100836,133 +101455,126 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 5792c │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r1, [pc, #200] @ (a7aec ) │ │ │ │ + ldr r1, [pc, #200] @ (a80c0 ) │ │ │ │ vstr s0, [r3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - ldr r2, [pc, #188] @ (a7af0 ) │ │ │ │ - ldr r0, [pc, #192] @ (a7af4 ) │ │ │ │ + ldr r2, [pc, #188] @ (a80c4 ) │ │ │ │ + ldr r0, [pc, #192] @ (a80c8 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ vstr s0, [r5] │ │ │ │ str r1, [sp, #16] │ │ │ │ strd r1, r1, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ blx 66adc │ │ │ │ movs r3, #1 │ │ │ │ vldr s0, [r5] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ - b.n a774a │ │ │ │ + b.n a7d1e │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 6, r0, cr0, cr13, {2} │ │ │ │ + strd r0, r0, [ip], #372 @ 0x174 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #31 │ │ │ │ + lsls r4, r4, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r5, #29 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r0, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r1, #19 │ │ │ │ + lsls r0, r4, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r4, #17 │ │ │ │ + lsls r2, r7, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r5, #24 │ │ │ │ + lsrs r4, r0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stcl 0, cr0, [r6, #-372]! @ 0xfffffe8c │ │ │ │ - lsls r6, r6, #26 │ │ │ │ + b.n a7f78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r1, #16 │ │ │ │ + cmp r7, #74 @ 0x4a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r4, #14 │ │ │ │ + lsls r0, r4, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r1, #25 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r7, #14 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [pc, #544] @ (a7cc0 ) │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - lsls r6, r0, #18 │ │ │ │ + lsls r4, r4, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r1, [pc, #784] @ (a8384 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r5, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r6, r4, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r6, r7, #17 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsrs r4, r5, #6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsrs r0, r2, #5 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r6, r5, #5 │ │ │ │ + mrc2 0, 4, r0, cr10, cr12, {2} │ │ │ │ + strh r4, [r4, #14] │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + mcr2 0, 6, r0, cr0, cr12, {2} │ │ │ │ + mrc2 0, 5, r0, cr2, cr12, {2} │ │ │ │ + mcr2 0, 6, r0, cr4, cr12, {2} │ │ │ │ + mcr2 0, 5, r0, cr2, cr12, {2} │ │ │ │ + lsls r4, r5, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r4, #11 │ │ │ │ + lsls r0, r2, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #128] @ (a7b54 ) │ │ │ │ + @ instruction: 0xfb5e005c │ │ │ │ + ldc2l 0, cr0, [sl], #368 @ 0x170 │ │ │ │ + ldc2 0, cr0, [r0], {92} @ 0x5c │ │ │ │ + mov r4, fp │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r4, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r6, #27 │ │ │ │ + lsls r0, r2, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #728 @ 0x2d8 │ │ │ │ + add r7, pc, #888 @ (adr r7, a8434 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #808] @ (a7e14 ) │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #560] @ (a7d20 ) │ │ │ │ + add r8, r9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r6, #20] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r5, #24 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r2, [pc, #1636] @ a8164 │ │ │ │ - ldr.w r3, [pc, #1636] @ a8168 │ │ │ │ - ldr.w r0, [pc, #1636] @ a816c │ │ │ │ + ldr.w r2, [pc, #1636] @ a8738 │ │ │ │ + ldr.w r3, [pc, #1636] @ a873c │ │ │ │ + ldr.w r0, [pc, #1636] @ a8740 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ adds r2, #4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ blx 60918 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n a7b60 │ │ │ │ + ble.n a8134 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #240] @ 0xf0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -100998,24 +101610,24 @@ │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr.w r2, [sl] │ │ │ │ subs r2, r2, r5 │ │ │ │ str r2, [sp, #240] @ 0xf0 │ │ │ │ mov r2, r8 │ │ │ │ blx 626d8 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cbz r3, a7bc0 │ │ │ │ + cbz r3, a8194 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r2, [pc, #1484] @ a8170 │ │ │ │ + ldr.w r2, [pc, #1484] @ a8744 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1484] @ a8174 │ │ │ │ + ldr.w r3, [pc, #1484] @ a8748 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1480] @ a8178 │ │ │ │ + ldr.w r0, [pc, #1480] @ a874c │ │ │ │ adds r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ blx 60918 │ │ │ │ @@ -101081,21 +101693,21 @@ │ │ │ │ strb.w r5, [sp, #296] @ 0x128 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ mov r3, r4 │ │ │ │ blx 629a8 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7df4 │ │ │ │ + bne.w a83c8 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a7eca │ │ │ │ + beq.w a849e │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a80de │ │ │ │ + beq.w a86b2 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r3, #66 @ 0x42 │ │ │ │ moveq r3, #76 @ 0x4c │ │ │ │ strb.w r3, [sp, #296] @ 0x128 │ │ │ │ mov r0, r6 │ │ │ │ @@ -101114,57 +101726,57 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1244] @ a817c │ │ │ │ + ldr.w r1, [pc, #1244] @ a8750 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #252 @ 0xfc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #32] │ │ │ │ blx 5f7cc │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a7eb4 │ │ │ │ + bne.w a8488 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a80ec │ │ │ │ + bne.w a86c0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #240] @ 0xf0 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w a80ec │ │ │ │ + ble.w a86c0 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldrd r9, r8, [sp, #208] @ 0xd0 │ │ │ │ orrs r3, r1 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r3, [pc, #1180] @ a8180 │ │ │ │ + ldr.w r3, [pc, #1180] @ a8754 │ │ │ │ str.w sl, [sp, #132] @ 0x84 │ │ │ │ mov sl, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r3, [pc, #1172] @ a8184 │ │ │ │ + ldr.w r3, [pc, #1172] @ a8758 │ │ │ │ mov r4, r8 │ │ │ │ ldr.w fp, [sp, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ - ldr.w r3, [pc, #1160] @ a8188 │ │ │ │ + ldr.w r3, [pc, #1160] @ a875c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ add r3, sp, #248 @ 0xf8 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - b.n a7dc0 │ │ │ │ + b.n a8394 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ @@ -101187,15 +101799,15 @@ │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ strd sl, r7, [sp, #20] │ │ │ │ str.w r8, [sp, #40] @ 0x28 │ │ │ │ blx 5f7cc │ │ │ │ ldr r2, [sp, #264] @ 0x108 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w a7eb2 │ │ │ │ + bne.w a8486 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -101212,196 +101824,196 @@ │ │ │ │ strd r9, r4, [sp, #32] │ │ │ │ add.w r9, r9, #4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ adds r4, #4 │ │ │ │ str r7, [sp, #24] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ - ldr r1, [pc, #1016] @ (a818c ) │ │ │ │ + ldr r1, [pc, #1016] @ (a8760 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, sl │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ subs r2, r2, r5 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #244] @ 0xf4 │ │ │ │ - ldr r2, [pc, #1004] @ (a8190 ) │ │ │ │ + ldr r2, [pc, #1004] @ (a8764 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r2, sp, #244 @ 0xf4 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ blx 5fedc │ │ │ │ ldr r1, [sp, #240] @ 0xf0 │ │ │ │ adds r2, r6, #2 │ │ │ │ adds r6, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - blt.w a7ede │ │ │ │ + blt.w a84b2 │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #244] @ 0xf4 │ │ │ │ - ble.n a7dd0 │ │ │ │ + ble.n a83a4 │ │ │ │ lsls r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, fp │ │ │ │ blx 5ae88 │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [fp, r6, lsl #2] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr.w r5, [sl] │ │ │ │ adds r7, r5, r2 │ │ │ │ add r5, r7 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n a7d0a │ │ │ │ + bne.n a82de │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ add.w r7, r3, r7, lsl #3 │ │ │ │ add.w r8, r3, r5, lsl #3 │ │ │ │ - b.n a7d56 │ │ │ │ + b.n a832a │ │ │ │ mov r3, r5 │ │ │ │ - b.n a7778 │ │ │ │ + b.n a7d4c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a7ebe │ │ │ │ + ble.n a8492 │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n a7eb8 │ │ │ │ + ble.n a848c │ │ │ │ cmp.w r3, r2, lsl #1 │ │ │ │ - bgt.n a7ec2 │ │ │ │ + bgt.n a8496 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n a78fc │ │ │ │ + b.n a7ed0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 5792c │ │ │ │ - b.n a7a1a │ │ │ │ + b.n a7fee │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #876] @ (a8194 ) │ │ │ │ + ldr r3, [pc, #876] @ (a8768 ) │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r2, sp, #260 @ 0x104 │ │ │ │ str r2, [sp, #0] │ │ │ │ - ldr r2, [pc, #864] @ (a8198 ) │ │ │ │ + ldr r2, [pc, #864] @ (a876c ) │ │ │ │ add r3, sp, #284 @ 0x11c │ │ │ │ - ldr r0, [pc, #864] @ (a819c ) │ │ │ │ + ldr r0, [pc, #864] @ (a8770 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ blx 57dfc │ │ │ │ - b.n a790c │ │ │ │ + b.n a7ee0 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #848] @ (a81a0 ) │ │ │ │ + ldr r2, [pc, #848] @ (a8774 ) │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd r4, r3, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #840] @ (a81a4 ) │ │ │ │ + ldr r3, [pc, #840] @ (a8778 ) │ │ │ │ mov r1, r2 │ │ │ │ - ldr r0, [pc, #840] @ (a81a8 ) │ │ │ │ + ldr r0, [pc, #840] @ (a877c ) │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #280 @ 0x118 │ │ │ │ blx 57dfc │ │ │ │ - b.n a7904 │ │ │ │ + b.n a7ed8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a73a2 │ │ │ │ + beq.w a7976 │ │ │ │ negs r3, r3 │ │ │ │ - b.w a7394 │ │ │ │ + b.w a7968 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ strd r7, r4, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ - ldr r1, [pc, #788] @ (a81ac ) │ │ │ │ + ldr r1, [pc, #788] @ (a8780 ) │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ mla r5, r0, r5, r5 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ cmp r5, r3 │ │ │ │ it lt │ │ │ │ movlt r5, r3 │ │ │ │ vmov s16, r5 │ │ │ │ - b.w a7596 │ │ │ │ + b.w a7b6a │ │ │ │ mov r4, sl │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #2 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n a78fc │ │ │ │ + b.n a7ed0 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.n a7dfe │ │ │ │ + bgt.n a83d2 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n a78fc │ │ │ │ + b.n a7ed0 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a78fc │ │ │ │ + bne.w a7ed0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #240] @ 0xf0 │ │ │ │ cmp r2, #0 │ │ │ │ - bgt.w a7cd2 │ │ │ │ - b.n a78fc │ │ │ │ + bgt.w a82a6 │ │ │ │ + b.n a7ed0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r4, sl │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n a7fda │ │ │ │ + beq.n a85ae │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #692] @ (a81b0 ) │ │ │ │ + ldr r1, [pc, #692] @ (a8784 ) │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #12] │ │ │ │ blx 5a028 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n a7fda │ │ │ │ + ble.n a85ae │ │ │ │ ldr.w sl, [sp, #160] @ 0xa0 │ │ │ │ vmov fp, s16 │ │ │ │ ldr r7, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, sl │ │ │ │ mov.w r9, #1 │ │ │ │ vmov.f32 s18, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s17, [pc, #560] @ a8160 │ │ │ │ + vldr s17, [pc, #560] @ a8734 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ - ble.n a7f84 │ │ │ │ + ble.n a8558 │ │ │ │ add.w r5, r7, r8, lsl #3 │ │ │ │ movs r6, #1 │ │ │ │ vldr s16, [r5, #8] │ │ │ │ adds r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ blx 65794 │ │ │ │ @@ -101417,53 +102029,53 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s16, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s16 │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n a7f3c │ │ │ │ + bge.n a8510 │ │ │ │ ldr r1, [sp, #240] @ 0xf0 │ │ │ │ vldr s15, [sp, #288] @ 0x120 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a7fa0 │ │ │ │ + ble.n a8574 │ │ │ │ add.w r9, r9, #1 │ │ │ │ add r8, sl │ │ │ │ cmp r9, r1 │ │ │ │ - bgt.n a7fd6 │ │ │ │ + bgt.n a85aa │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n a7f2c │ │ │ │ + b.n a8500 │ │ │ │ vdiv.f32 s13, s18, s17 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #244] @ 0xf4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n a7f92 │ │ │ │ + ble.n a8566 │ │ │ │ add r2, r8 │ │ │ │ add.w r3, r7, r8, lsl #3 │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ vldr s14, [r3, #12] │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n a7fb6 │ │ │ │ - b.n a7f92 │ │ │ │ + bne.n a858a │ │ │ │ + b.n a8566 │ │ │ │ vmov s16, fp │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a78fc │ │ │ │ + beq.w a7ed0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #456] @ (a81b4 ) │ │ │ │ + ldr r1, [pc, #456] @ (a8788 ) │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -101472,28 +102084,28 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #12] │ │ │ │ blx 5a028 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a78fc │ │ │ │ + ble.w a7ed0 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ vmov fp, s16 │ │ │ │ mov r1, r3 │ │ │ │ mov.w sl, #1 │ │ │ │ adds r6, r2, #1 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r2 │ │ │ │ vmov.f32 s18, #112 @ 0x3f800000 1.0 │ │ │ │ sub.w r6, r5, r6, lsl #3 │ │ │ │ - vldr s17, [pc, #304] @ a8160 │ │ │ │ + vldr s17, [pc, #304] @ a8734 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ - ble.n a8086 │ │ │ │ + ble.n a865a │ │ │ │ add.w r5, r6, r9, lsl #3 │ │ │ │ movs r7, #1 │ │ │ │ vldr s16, [r5, #8] │ │ │ │ adds r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ blx 65794 │ │ │ │ @@ -101509,68 +102121,68 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s16, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s16 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n a803e │ │ │ │ + bge.n a8612 │ │ │ │ ldr r1, [sp, #240] @ 0xf0 │ │ │ │ vldr s15, [sp, #288] @ 0x120 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n a80a2 │ │ │ │ + ble.n a8676 │ │ │ │ add.w sl, sl, #1 │ │ │ │ add r9, r8 │ │ │ │ cmp sl, r1 │ │ │ │ - bgt.n a80d8 │ │ │ │ + bgt.n a86ac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - b.n a802e │ │ │ │ + b.n a8602 │ │ │ │ vdiv.f32 s13, s18, s17 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #244] @ 0xf4 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n a8094 │ │ │ │ + ble.n a8668 │ │ │ │ add r2, r9 │ │ │ │ add.w r3, r6, r9, lsl #3 │ │ │ │ add.w r2, r6, r2, lsl #3 │ │ │ │ vldr s14, [r3, #12] │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r3] │ │ │ │ vmul.f32 s14, s13, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n a80b8 │ │ │ │ - b.n a8094 │ │ │ │ + bne.n a868c │ │ │ │ + b.n a8668 │ │ │ │ vmov s16, fp │ │ │ │ - b.n a78fc │ │ │ │ + b.n a7ed0 │ │ │ │ movs r3, #82 @ 0x52 │ │ │ │ - b.n a7c72 │ │ │ │ + b.n a8246 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.w a7390 │ │ │ │ + b.w a7964 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a7fe2 │ │ │ │ - b.n a7ee6 │ │ │ │ + beq.w a85b6 │ │ │ │ + b.n a84ba │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ - b.w a7390 │ │ │ │ + b.w a7964 │ │ │ │ mvn.w r2, #14 │ │ │ │ movs r3, #15 │ │ │ │ - b.w a7390 │ │ │ │ + b.w a7964 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [pc, #168] @ (a81b8 ) │ │ │ │ + ldr r2, [pc, #168] @ (a878c ) │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #168] @ (a81bc ) │ │ │ │ + ldr r0, [pc, #168] @ (a8790 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r3, [pc, #168] @ (a81c0 ) │ │ │ │ + ldr r3, [pc, #168] @ (a8794 ) │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ vstr s0, [r5] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ @@ -101585,92 +102197,86 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 5792c │ │ │ │ - b.w a774a │ │ │ │ + b.w a7d1e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.w a7630 │ │ │ │ + b.w a7c04 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #696] @ (a8420 ) │ │ │ │ + mvns r2, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r5, #19 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #56] @ (a81ac ) │ │ │ │ + mcr2 0, 7, r0, cr8, cr12, {2} │ │ │ │ + muls r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r6, r1, #12 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stc2 0, cr0, [lr, #368] @ 0x170 │ │ │ │ - lsls r4, r7, #10 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - blx r7 │ │ │ │ + mcr2 0, 2, r0, cr4, cr12, {2} │ │ │ │ + stc2 0, cr0, [r2, #-368]! @ 0xfffffe90 │ │ │ │ + @ instruction: 0xf7b2005c │ │ │ │ + ldc2l 0, cr0, [r0], {92} @ 0x5c │ │ │ │ + rors r4, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stc2l 0, cr0, [r2], #368 @ 0x170 │ │ │ │ - bx r2 │ │ │ │ + @ instruction: 0xf706005c │ │ │ │ + adcs r2, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov lr, r1 │ │ │ │ + lsrs r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r5, #26] │ │ │ │ + ldrb r2, [r4, #3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldc2 0, cr0, [sl], #-368 @ 0xfffffe90 │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov r2, fp │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r7, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfbfe005c │ │ │ │ - @ instruction: 0xfa86005c │ │ │ │ - @ instruction: 0xfb24005c │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + ldc2 0, cr0, [r8], {92} @ 0x5c │ │ │ │ + @ instruction: 0xf63a005c │ │ │ │ + orns r0, r6, #14417920 @ 0xdc0000 │ │ │ │ + @ instruction: 0xf538005c │ │ │ │ + strb r0, [r1, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vqadd.u8 q8, q2, q6 │ │ │ │ - bics r6, r2 │ │ │ │ + vld4.16 {d16-d19}, [r0 :64], ip │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a81c4 : │ │ │ │ +000a8798 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r8, r0 │ │ │ │ - ldr r0, [pc, #592] @ (a8428 ) │ │ │ │ + ldr r0, [pc, #592] @ (a89fc ) │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #592] @ (a842c ) │ │ │ │ + ldr r2, [pc, #592] @ (a8a00 ) │ │ │ │ add r0, pc │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr.w r9, [pc, #588] @ a8430 │ │ │ │ + ldr.w r9, [pc, #588] @ a8a04 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ add r9, pc │ │ │ │ ldr r6, [sp, #124] @ 0x7c │ │ │ │ add.w sl, r9, #4 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov.w r2, #0 │ │ │ │ ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #556] @ (a8434 ) │ │ │ │ + ldr r2, [pc, #556] @ (a8a08 ) │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ - ldr r1, [pc, #556] @ (a8438 ) │ │ │ │ + ldr r1, [pc, #556] @ (a8a0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -101680,27 +102286,27 @@ │ │ │ │ str.w r3, [fp] │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ ldrd r6, r7, [sp, #140] @ 0x8c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ blx 5fe70 │ │ │ │ - ldr r1, [pc, #516] @ (a843c ) │ │ │ │ + ldr r1, [pc, #516] @ (a8a10 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #492] @ (a8440 ) │ │ │ │ + ldr r1, [pc, #492] @ (a8a14 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r8 │ │ │ │ mov r5, r7 │ │ │ │ @@ -101727,84 +102333,84 @@ │ │ │ │ movlt r3, r2 │ │ │ │ cmp r2, #0 │ │ │ │ mul.w r3, r5, r3 │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r6] │ │ │ │ - blt.n a832c │ │ │ │ + blt.n a8900 │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n a8320 │ │ │ │ + blt.n a88f4 │ │ │ │ cmp r0, #0 │ │ │ │ - blt.n a833c │ │ │ │ + blt.n a8910 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #1 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, r2 │ │ │ │ - blt.n a8334 │ │ │ │ + blt.n a8908 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ mov ip, r1 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, ip │ │ │ │ - blt.n a8344 │ │ │ │ + blt.n a8918 │ │ │ │ cmp r2, r1 │ │ │ │ it lt │ │ │ │ movlt r2, r1 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ cmp r3, r0 │ │ │ │ - bge.n a834c │ │ │ │ + bge.n a8920 │ │ │ │ adds r3, #1 │ │ │ │ - beq.w a8416 │ │ │ │ + beq.w a89ea │ │ │ │ movs r3, #11 │ │ │ │ mvn.w r2, #10 │ │ │ │ str.w r2, [fp] │ │ │ │ - ldr r0, [pc, #332] @ (a8444 ) │ │ │ │ + ldr r0, [pc, #332] @ (a8a18 ) │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #324] @ (a8448 ) │ │ │ │ - ldr r3, [pc, #292] @ (a842c ) │ │ │ │ + ldr r2, [pc, #324] @ (a8a1c ) │ │ │ │ + ldr r3, [pc, #292] @ (a8a00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a8424 │ │ │ │ + bne.w a89f8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [fp] │ │ │ │ - b.n a82f6 │ │ │ │ + b.n a88ca │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a8326 │ │ │ │ + b.n a88fa │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a8326 │ │ │ │ + b.n a88fa │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n a8326 │ │ │ │ + b.n a88fa │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n a8326 │ │ │ │ + b.n a88fa │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n a8420 │ │ │ │ + bne.n a89f4 │ │ │ │ ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -101829,18 +102435,18 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r3, r2, r0 │ │ │ │ cmp r2, r0 │ │ │ │ add.w r3, r3, #1 │ │ │ │ it ge │ │ │ │ movge r2, r0 │ │ │ │ cmp r3, #1 │ │ │ │ - ldr r1, [pc, #164] @ (a844c ) │ │ │ │ + ldr r1, [pc, #164] @ (a8a20 ) │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ - ldr r0, [pc, #160] @ (a8450 ) │ │ │ │ + ldr r0, [pc, #160] @ (a8a24 ) │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ add.w r3, sl, r3, lsl #3 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -101868,627 +102474,36 @@ │ │ │ │ vmov r3, s15 │ │ │ │ cmp r3, r4 │ │ │ │ it lt │ │ │ │ movlt r3, r4 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r6] │ │ │ │ - b.n a8302 │ │ │ │ + b.n a88d6 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w a8302 │ │ │ │ + beq.w a88d6 │ │ │ │ negs r3, r3 │ │ │ │ - b.n a82f6 │ │ │ │ + b.n a88ca │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - svc 52 @ 0x34 │ │ │ │ + bls.n a8ac0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r3 │ │ │ │ + subs r5, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf7b2005c │ │ │ │ - mrc2 0, 6, r0, cr6, cr12, {2} │ │ │ │ - @ instruction: 0xf7ac005c │ │ │ │ - mrc2 0, 4, r0, cr2, cr12, {2} │ │ │ │ - mrc2 0, 6, r0, cr0, cr12, {2} │ │ │ │ - udf #10 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stc2l 0, cr0, [r4, #-368]! @ 0xfffffe90 │ │ │ │ - stc2 0, cr0, [ip], {92} @ 0x5c │ │ │ │ - │ │ │ │ -000a8454 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - sub sp, #132 @ 0x84 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr.w r0, [pc, #1348] @ a89b4 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #1348] @ a89b8 │ │ │ │ - mov fp, r2 │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ - add r0, pc │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ - ldr r1, [r0, r1] │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - mov.w r1, #0 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - ldr r1, [sp, #180] @ 0xb4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - ldr.w sl, [sp, #204] @ 0xcc │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - cmp r1, r3 │ │ │ │ - ldr r2, [sp, #196] @ 0xc4 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - mov r2, r1 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr.w r9, [sp, #200] @ 0xc8 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - blt.n a8524 │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n a851c │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - lsrs r0, r2, #31 │ │ │ │ - cmp r3, r2 │ │ │ │ - it lt │ │ │ │ - orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, a852c │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #1232] @ a89bc │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1224] @ a89c0 │ │ │ │ - ldr.w r3, [pc, #1212] @ a89b8 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a89aa │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #132 @ 0x84 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n a84e6 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a84e6 │ │ │ │ - subs r0, r3, r1 │ │ │ │ - cmp r2, r0 │ │ │ │ - blt.n a84e0 │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.n a8556 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge.n a855e │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a84e6 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n a84e6 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a8720 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - mov r0, r3 │ │ │ │ - mov.w ip, #1 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - mov.w lr, #0 │ │ │ │ - cmp ip, r1 │ │ │ │ - str.w lr, [r9, #4] │ │ │ │ - vstr s15, [r9] │ │ │ │ - ble.n a859a │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r3, #1 │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #11 │ │ │ │ - movne r3, #12 │ │ │ │ - strne r2, [r6, #0] │ │ │ │ - bne.n a84e8 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n a84f6 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a84e8 │ │ │ │ - ldr.w ip, [r6] │ │ │ │ - cmp.w ip, #0 │ │ │ │ - bne.w a89ae │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - adds r7, #1 │ │ │ │ - beq.n a84f6 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n a84f6 │ │ │ │ - subs r1, r1, r2 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - subs r1, r1, r0 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - add r0, r2 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add.w r0, r9, r0, lsl #3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - sub.w r8, r9, #8 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - adds r3, r1, #1 │ │ │ │ - strd r9, r7, [sp, #4] │ │ │ │ - sub.w r1, r7, r3, lsl #3 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov r2, r4 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - mov r0, fp │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - str r6, [sp, #28] │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - str r1, [sp, #24] │ │ │ │ - mov r1, r5 │ │ │ │ - blx 5c8ec │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - strd r7, r2, [sp, #4] │ │ │ │ - str r6, [sp, #32] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - ldr r7, [pc, #948] @ (a89c4 ) │ │ │ │ - subs r1, r1, r2 │ │ │ │ - ldr r0, [pc, #948] @ (a89c8 ) │ │ │ │ - subs r1, r1, r3 │ │ │ │ - add r3, r2 │ │ │ │ - adds r3, #1 │ │ │ │ - adds r2, #1 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - add r7, pc │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ - ldr r1, [pc, #920] @ (a89cc ) │ │ │ │ - vldr s17, [r3] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - add r1, pc │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, #1 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r7 │ │ │ │ - blx 5c50c │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - vcvt.s32.f32 s17, s17 │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, r3 │ │ │ │ - add.w r2, r8, r2, lsl #3 │ │ │ │ - vstr s17, [sp, #100] @ 0x64 │ │ │ │ - vldr s16, [r2, #8] │ │ │ │ - vcvt.s32.f32 s16, s16 │ │ │ │ - vstr s16, [sp, #104] @ 0x68 │ │ │ │ - bgt.w a87ce │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - bgt.w a88f2 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - cmp r1, r2 │ │ │ │ - sub.w r7, r0, #8 │ │ │ │ - bge.w a887c │ │ │ │ - adds r5, r1, r3 │ │ │ │ - subs r5, r5, r2 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ - cmp r5, #0 │ │ │ │ - bgt.w a8950 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - str r6, [sp, #32] │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - subs r1, r1, r3 │ │ │ │ - add r3, r0 │ │ │ │ - adds r3, #1 │ │ │ │ - subs r1, r1, r0 │ │ │ │ - ldr r0, [pc, #784] @ (a89d0 ) │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [pc, #776] @ (a89d4 ) │ │ │ │ - ldr r1, [pc, #776] @ (a89d8 ) │ │ │ │ - add r3, pc │ │ │ │ - str.w r9, [sp, #12] │ │ │ │ - add r1, pc │ │ │ │ - str.w fp, [sp] │ │ │ │ - blx 595fc │ │ │ │ - vmov r3, s16 │ │ │ │ - vmov r2, s17 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - movs r1, #0 │ │ │ │ - cmp r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, r2 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - add r2, r0 │ │ │ │ - add.w sl, r8, r2, lsl #3 │ │ │ │ - vldr s15, [sl, #8] │ │ │ │ - str.w r1, [r9, #4] │ │ │ │ - vcvt.s32.f32 s15, s15 │ │ │ │ - vmov r1, s15 │ │ │ │ - cmp r1, r3 │ │ │ │ - ite ge │ │ │ │ - addge r2, r2, r1 │ │ │ │ - addlt r2, r2, r3 │ │ │ │ - vmov s15, r2 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r9] │ │ │ │ - b.n a84f6 │ │ │ │ - ldr.w r8, [pc, #696] @ a89dc │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #696] @ (a89e0 ) │ │ │ │ - ldr r1, [pc, #696] @ (a89e4 ) │ │ │ │ - add r8, pc │ │ │ │ - mov r7, r8 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r8 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add.w r8, r8, #4 │ │ │ │ - strd r8, r8, [sp, #4] │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #672] @ (a89e8 ) │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - add r1, pc │ │ │ │ - strd r8, r8, [sp, #4] │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - mov r0, r7 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #656] @ (a89ec ) │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc │ │ │ │ - strd fp, r8, [sp, #4] │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - mov r0, r7 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r1, [pc, #636] @ (a89f0 ) │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - strd r4, fp, [sp] │ │ │ │ - mov r3, r5 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w ip, [r5] │ │ │ │ - ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ - mov r7, ip │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - cmp r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, r2 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - cmp r8, r3 │ │ │ │ - it lt │ │ │ │ - movlt r8, r3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r8, r0 │ │ │ │ - it lt │ │ │ │ - movlt r8, r0 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - cmp ip, r3 │ │ │ │ - add ip, r3 │ │ │ │ - it lt │ │ │ │ - movlt r7, r3 │ │ │ │ - add.w lr, r2, r0 │ │ │ │ - add ip, r2 │ │ │ │ - mla lr, r7, r8, lr │ │ │ │ - vmov s15, lr │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - b.n a8570 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - strd fp, r6, [sp, #16] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - ldr r0, [pc, #532] @ (a89f4 ) │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - subs r3, r2, r3 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - mla r3, r3, r2, r2 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #512] @ (a89f8 ) │ │ │ │ - ldr r2, [pc, #516] @ (a89fc ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - mov r1, r3 │ │ │ │ - add r2, pc │ │ │ │ - mov r3, fp │ │ │ │ - blx 62a8c │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itt gt │ │ │ │ - movgt r3, #1 │ │ │ │ - strgt r3, [r6, #0] │ │ │ │ - bgt.w a84f6 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - mov r0, fp │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - mov r2, r7 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r7, [sp, #24] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - adds r7, #8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - mla r3, r3, r2, r2 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - mov r2, fp │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - blx 5749c │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - b.n a8678 │ │ │ │ - mov r2, r3 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w a869a │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r5, [pc, #364] @ (a8a00 ) │ │ │ │ - subs r3, r2, r3 │ │ │ │ - ldr r0, [pc, #364] @ (a8a04 ) │ │ │ │ - add r5, pc │ │ │ │ - str r5, [sp, #12] │ │ │ │ - add r0, pc │ │ │ │ - mla r2, r3, r1, r1 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - adds r3, #1 │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [pc, #348] @ (a8a08 ) │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #348] @ (a8a0c ) │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r1, pc │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - blx 62180 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr.w r5, [fp] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - subs r1, r1, r5 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r7, r7, r1, lsl #3 │ │ │ │ - mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ - movs r1, #0 │ │ │ │ - movt r1, #49024 @ 0xbf80 │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - add r1, sp, #116 @ 0x74 │ │ │ │ - blx 599e4 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - b.n a869a │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - subs r2, r2, r3 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - strd r2, r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r7, [pc, #268] @ (a8a10 ) │ │ │ │ - ldr r2, [pc, #268] @ (a8a14 ) │ │ │ │ - ldr r1, [pc, #272] @ (a8a18 ) │ │ │ │ - add r7, pc │ │ │ │ - ldr r0, [pc, #272] @ (a8a1c ) │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 62a8c │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itt gt │ │ │ │ - movgt r3, #2 │ │ │ │ - strgt r3, [r6, #0] │ │ │ │ - bgt.w a84f6 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - subs r3, r3, r1 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - b.n a8680 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - subs r3, r2, r3 │ │ │ │ - subs r2, r2, r1 │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - add.w r5, r0, r5, lsl #3 │ │ │ │ - adds r0, r3, #1 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - mla r3, r1, r3, r3 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ - add r3, r0 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #160] @ (a8a20 ) │ │ │ │ - ldr r0, [pc, #164] @ (a8a24 ) │ │ │ │ - add r3, pc │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - blx 5749c │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - b.n a8880 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - rsb r3, ip, #0 │ │ │ │ - b.n a84e8 │ │ │ │ - bgt.n a88e4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r4], #368 @ 0x170 │ │ │ │ - bgt.n a89e8 │ │ │ │ + rsb r0, r6, #92 @ 0x5c │ │ │ │ + ldrsb.w r0, [sl, ip, lsl #1] │ │ │ │ + rsb r0, r0, #92 @ 0x5c │ │ │ │ + ldr.w r0, [r6, #92] @ 0x5c │ │ │ │ + str??.w r0, [ip, #92] @ 0x5c │ │ │ │ + bhi.n a8a8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfa0e005c │ │ │ │ - @ instruction: 0xfadc005c │ │ │ │ - ldr??.w r0, [r0, ip, lsl #1] │ │ │ │ - subs r5, #254 @ 0xfe │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfa40005c │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf28e005c │ │ │ │ - @ instruction: 0xf2b8005c │ │ │ │ - ldrsb.w r0, [lr, #92] @ 0x5c │ │ │ │ - @ instruction: 0xf2bc005c │ │ │ │ - ldr??.w r0, [r8, ip, lsl #1] │ │ │ │ - @ instruction: 0xf7a8005c │ │ │ │ - @ instruction: 0xf780005c │ │ │ │ - @ instruction: 0xf76e005c │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf6ec005c │ │ │ │ - str??.w r0, [r8, #92] @ 0x5c │ │ │ │ - movt r0, #18524 @ 0x485c │ │ │ │ - subs r3, #196 @ 0xc4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf660005c │ │ │ │ - @ instruction: 0xf668005c │ │ │ │ - @ instruction: 0xf674005c │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf5f2005c │ │ │ │ + @ instruction: 0xf760005c │ │ │ │ + @ instruction: 0xf680005c │ │ │ │ │ │ │ │ 000a8a28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -102975,36 +102990,36 @@ │ │ │ │ str.w lr, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #124 @ 0x7c │ │ │ │ strd r3, r0, [sp, #92] @ 0x5c │ │ │ │ b.n a8f56 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, ip, #92 @ 0x5c │ │ │ │ + bics.w r0, r4, #92 @ 0x5c │ │ │ │ bvs.n a8e8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 q8, q6, #14 │ │ │ │ - adc.w r0, lr, #14417920 @ 0xdc0000 │ │ │ │ - eor.w r0, r2, #14417920 @ 0xdc0000 │ │ │ │ - @ instruction: 0xf4c4005c │ │ │ │ - @ instruction: 0xf660005c │ │ │ │ + vshr.s8 q8, q6, #6 │ │ │ │ + @ instruction: 0xf536005c │ │ │ │ + orn r0, sl, #14417920 @ 0xdc0000 │ │ │ │ + @ instruction: 0xf4ac005c │ │ │ │ + movw r0, #34908 @ 0x885c │ │ │ │ bpl.n a8e40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf394005c │ │ │ │ + @ instruction: 0xf37c005c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf3b2005c │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + usat r0, #28, r6, lsl #1 │ │ │ │ + strb r0, [r5, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ subs r0, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf390005c │ │ │ │ - strb r0, [r0, #2] │ │ │ │ + bfi r0, r4, #1, #28 │ │ │ │ + strb r0, [r1, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r7, #222 @ 0xde │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r8, r3 │ │ │ │ @@ -103141,224 +103156,27 @@ │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ mov r0, r9 │ │ │ │ blx 5a198 │ │ │ │ b.n a8f50 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ │ │ │ │ -000a90c8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ - ldr r5, [pc, #448] @ (a929c ) │ │ │ │ - sub sp, #108 @ 0x6c │ │ │ │ - ldr r4, [pc, #448] @ (a92a0 ) │ │ │ │ - mov r8, r2 │ │ │ │ - add r5, pc │ │ │ │ - movs r2, #0 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldrd r9, sl, [sp, #148] @ 0x94 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - mov r4, r1 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldrb r1, [r0, #0] │ │ │ │ - ldrd r2, r3, [sp, #156] @ 0x9c │ │ │ │ - cmp r1, #49 @ 0x31 │ │ │ │ - ldr r5, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - bne.w a9232 │ │ │ │ - mov.w fp, #1 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w a925a │ │ │ │ - vldr s15, [r2] │ │ │ │ - mov.w ip, #0 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n a921c │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a9296 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str.w ip, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n a91f8 │ │ │ │ - vldr s15, [r2] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n a9200 │ │ │ │ - mov r0, r6 │ │ │ │ - mov.w ip, #1 │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - vldr s15, [r0] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n a9170 │ │ │ │ - vldr s15, [r0, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n a9200 │ │ │ │ - add.w ip, ip, #1 │ │ │ │ - adds r0, #8 │ │ │ │ - cmp r1, ip │ │ │ │ - bge.n a9154 │ │ │ │ - ldr r3, [pc, #296] @ (a92a4 ) │ │ │ │ - movs r0, #0 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #288] @ (a92a8 ) │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - movs r0, #0 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #284] @ (a92ac ) │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r3, sp, #80 @ 0x50 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b.n a91b8 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - mov r1, r4 │ │ │ │ - blx 582e0 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - blx 660b8 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n a9262 │ │ │ │ - cmp r3, fp │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - strd r4, r9, [sp, #20] │ │ │ │ - strd sl, r5, [sp, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - strd r6, r3, [sp] │ │ │ │ - bne.n a91aa │ │ │ │ - ldr r0, [pc, #196] @ (a92b0 ) │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r4 │ │ │ │ - add r0, pc │ │ │ │ - blx 582e0 │ │ │ │ - b.n a91b6 │ │ │ │ - mov r2, r3 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r2, [pc, #176] @ (a92b4 ) │ │ │ │ - ldr r3, [pc, #156] @ (a92a0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n a9292 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #108 @ 0x6c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r1, #7 │ │ │ │ - movs r2, #8 │ │ │ │ - str r1, [r7, #0] │ │ │ │ - ldr r0, [pc, #144] @ (a92b8 ) │ │ │ │ - add r1, sp, #76 @ 0x4c │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - b.n a9200 │ │ │ │ - ldr r1, [pc, #136] @ (a92bc ) │ │ │ │ - mov fp, r0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w a910e │ │ │ │ - ldr r1, [pc, #120] @ (a92c0 ) │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, a928a │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - mov.w fp, #2 │ │ │ │ - b.n a9112 │ │ │ │ - mvn.w r1, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - b.n a9222 │ │ │ │ - vldr s15, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n a9200 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s14, [r2] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - vdiv.f32 s13, s12, s15 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n a9200 │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n a9222 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r2, r0 │ │ │ │ - b.n a9224 │ │ │ │ - nop │ │ │ │ - beq.n a9300 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adds r3, #104 @ 0x68 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - mcr 0, 0, r0, cr6, cr12, {2} │ │ │ │ - adds r3, #86 @ 0x56 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - stc 0, cr0, [r8, #368] @ 0x170 │ │ │ │ - ldmia r7!, {r2, r3} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - vshr.s32 q0, q6, #6 │ │ │ │ - strex r0, r0, [r4, #368] @ 0x170 │ │ │ │ - stc 0, cr0, [r6, #-368] @ 0xfffffe90 │ │ │ │ - │ │ │ │ -000a92c4 : │ │ │ │ +000a90c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #1016] @ (a96d8 ) │ │ │ │ + ldr r3, [pc, #1016] @ (a94dc ) │ │ │ │ mov fp, r1 │ │ │ │ - ldr r1, [pc, #1016] @ (a96dc ) │ │ │ │ + ldr r1, [pc, #1016] @ (a94e0 ) │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [pc, #1016] @ (a96e0 ) │ │ │ │ + ldr r2, [pc, #1016] @ (a94e4 ) │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ add r2, pc │ │ │ │ ldrd r6, sl, [sp, #248] @ 0xf8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ @@ -103393,86 +103211,86 @@ │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #312] @ 0x138 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ ldrd r5, r3, [sp, #316] @ 0x13c │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ ldr r7, [sp, #324] @ 0x144 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #928] @ (a96e4 ) │ │ │ │ + ldr r1, [pc, #928] @ (a94e8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #920] @ (a96e8 ) │ │ │ │ + ldr r1, [pc, #920] @ (a94ec ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ str r3, [r7, #0] │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.w a9608 │ │ │ │ + beq.w a940c │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.w a9624 │ │ │ │ + beq.w a9428 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w a9674 │ │ │ │ + beq.w a9478 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w a9640 │ │ │ │ + blt.w a9444 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w a9698 │ │ │ │ + blt.w a949c │ │ │ │ ldr.w ip, [sl] │ │ │ │ cmp.w ip, #0 │ │ │ │ - blt.w a9690 │ │ │ │ + blt.w a9494 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #1 │ │ │ │ mov lr, r3 │ │ │ │ it lt │ │ │ │ movlt.w lr, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, lr │ │ │ │ - blt.w a96a0 │ │ │ │ + blt.w a94a4 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp.w ip, #1 │ │ │ │ mov lr, ip │ │ │ │ it lt │ │ │ │ movlt.w lr, #1 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, lr │ │ │ │ - blt.w a96a8 │ │ │ │ + blt.w a94ac │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w a96b6 │ │ │ │ + ble.w a94ba │ │ │ │ cmp.w r8, #0 │ │ │ │ it ne │ │ │ │ cmpne r3, r0 │ │ │ │ - bgt.w a96b6 │ │ │ │ + bgt.w a94ba │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a96be │ │ │ │ + ble.w a94c2 │ │ │ │ cmp.w r9, #0 │ │ │ │ it ne │ │ │ │ cmpne ip, r3 │ │ │ │ - bgt.w a96be │ │ │ │ + bgt.w a94c2 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w a96c6 │ │ │ │ + ble.w a94ca │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ cmpne r1, r3 │ │ │ │ - bgt.w a96c6 │ │ │ │ + bgt.w a94ca │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w a96d2 │ │ │ │ - ldr.w r8, [pc, #740] @ a96ec │ │ │ │ + bne.w a94d6 │ │ │ │ + ldr.w r8, [pc, #740] @ a94f0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ @@ -103485,19 +103303,19 @@ │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vmov.f32 s16, s0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add.w r8, sp, #176 @ 0xb0 │ │ │ │ blx 5792c │ │ │ │ - ldr r0, [pc, #692] @ (a96f0 ) │ │ │ │ + ldr r0, [pc, #692] @ (a94f4 ) │ │ │ │ vmov.f32 s18, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr r0, [pc, #684] @ (a96f4 ) │ │ │ │ + ldr r0, [pc, #684] @ (a94f8 ) │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcmpe.f32 s16, s0 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ vmov.f32 s15, s0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -103599,15 +103417,15 @@ │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ add r7, sp, #184 @ 0xb8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ blx 608e8 │ │ │ │ - ldr r2, [pc, #400] @ (a96f8 ) │ │ │ │ + ldr r2, [pc, #400] @ (a94fc ) │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 60e20 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ @@ -103617,27 +103435,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ sub.w r8, r3, r1 │ │ │ │ cmp r8, r2 │ │ │ │ it ge │ │ │ │ movge r8, r2 │ │ │ │ str.w r8, [sp, #172] @ 0xac │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.n a9654 │ │ │ │ + ble.n a9458 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ sub.w r9, r5, #4 │ │ │ │ add.w ip, r8, #1 │ │ │ │ movs r4, #1 │ │ │ │ sub.w sl, r2, #4 │ │ │ │ mvn.w fp, #3221225472 @ 0xc0000000 │ │ │ │ adds r7, r4, r1 │ │ │ │ adds r6, r4, #1 │ │ │ │ cmp r8, r6 │ │ │ │ add.w lr, r9, r7, lsl #2 │ │ │ │ vldr s13, [lr] │ │ │ │ - blt.n a96b0 │ │ │ │ + blt.n a94b4 │ │ │ │ adds r2, r6, r1 │ │ │ │ vmov.f32 s15, s13 │ │ │ │ add r2, fp │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ add.w r2, r5, r2, lsl #2 │ │ │ │ vldmia r2!, {s14} │ │ │ │ @@ -103645,899 +103463,344 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it mi │ │ │ │ movmi r0, r3 │ │ │ │ add.w r3, r3, #1 │ │ │ │ it mi │ │ │ │ vmovmi.f32 s15, s14 │ │ │ │ cmp ip, r3 │ │ │ │ - bne.n a95c8 │ │ │ │ + bne.n a93cc │ │ │ │ cmp r4, r0 │ │ │ │ - beq.n a96b0 │ │ │ │ + beq.n a94b4 │ │ │ │ add r0, r1 │ │ │ │ add.w r3, r9, r0, lsl #2 │ │ │ │ vstr s13, [r3] │ │ │ │ vstr s15, [lr] │ │ │ │ str.w r0, [sl, r7, lsl #2] │ │ │ │ cmp r6, ip │ │ │ │ - beq.n a9654 │ │ │ │ + beq.n a9458 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r4, r6 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - b.n a95a8 │ │ │ │ - ldr r1, [pc, #240] @ (a96fc ) │ │ │ │ + b.n a93ac │ │ │ │ + ldr r1, [pc, #240] @ (a9500 ) │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w a9368 │ │ │ │ + bne.w a916c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n a9646 │ │ │ │ - ldr r1, [pc, #216] @ (a9700 ) │ │ │ │ + b.n a944a │ │ │ │ + ldr r1, [pc, #216] @ (a9504 ) │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w a9370 │ │ │ │ + bne.w a9174 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n a9646 │ │ │ │ + b.n a944a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #184] @ (a9704 ) │ │ │ │ + ldr r0, [pc, #184] @ (a9508 ) │ │ │ │ add r1, sp, #172 @ 0xac │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #176] @ (a9708 ) │ │ │ │ - ldr r3, [pc, #128] @ (a96d8 ) │ │ │ │ + ldr r2, [pc, #176] @ (a950c ) │ │ │ │ + ldr r3, [pc, #128] @ (a94dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n a96ce │ │ │ │ + bne.n a94d2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #148] @ (a970c ) │ │ │ │ + ldr r1, [pc, #148] @ (a9510 ) │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w a9376 │ │ │ │ + bne.w a917a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n a9646 │ │ │ │ + b.n a944a │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n a9646 │ │ │ │ + b.n a944a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n a9646 │ │ │ │ + b.n a944a │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n a9646 │ │ │ │ + b.n a944a │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.n a9646 │ │ │ │ + b.n a944a │ │ │ │ str.w r7, [sl, r7, lsl #2] │ │ │ │ - b.n a95fc │ │ │ │ + b.n a9400 │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ - b.n a9646 │ │ │ │ + b.n a944a │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ - b.n a9646 │ │ │ │ + b.n a944a │ │ │ │ mvn.w r2, #19 │ │ │ │ movs r3, #20 │ │ │ │ - b.n a9646 │ │ │ │ + b.n a944a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n a9648 │ │ │ │ + b.n a944c │ │ │ │ nop │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #312] @ 0x138 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + beq.n a952c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stcl 0, cr0, [r4], {92} @ 0x5c │ │ │ │ - b.n a9564 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + mcr 0, 5, r0, cr8, cr12, {2} │ │ │ │ + ldmdb r0!, {r2, r3, r4, r6} │ │ │ │ + str r5, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldc 0, cr0, [r4, #368]! @ 0x170 │ │ │ │ - ldc 0, cr0, [r4, #368]! @ 0x170 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + vshr.s16 q0, q6, #16 │ │ │ │ + vshr.s16 q0, q6, #16 │ │ │ │ + adds r1, #120 @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n a8fe8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n a8fb0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xeb9e005c │ │ │ │ - ldmia r2!, {r3, r4, r5, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - b.n a8f20 │ │ │ │ + b.n a91d4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000a9710 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ - ldr r5, [pc, #684] @ (a99d4 ) │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - ldr r4, [pc, #684] @ (a99d8 ) │ │ │ │ - mov r7, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r9, [pc, #680] @ a99dc │ │ │ │ - ldrd sl, fp, [sp, #204] @ 0xcc │ │ │ │ - add r9, pc │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #260] @ 0x104 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #140] @ 0x8c │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldrd r6, r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #236] @ 0xec │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #244] @ 0xf4 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - blx 57998 │ │ │ │ - mov r9, r0 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n a97d2 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n a9820 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n a9816 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w a99c4 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n a9846 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n a984e │ │ │ │ - mvn.w r2, #15 │ │ │ │ - movs r3, #16 │ │ │ │ - b.n a981c │ │ │ │ - ldr r1, [pc, #524] @ (a99e0 ) │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a97a0 │ │ │ │ - movs r3, #1 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #504] @ (a99e4 ) │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #496] @ (a99e8 ) │ │ │ │ - ldr r3, [pc, #480] @ (a99d8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w a99cc │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n a97e8 │ │ │ │ - ldr r1, [pc, #456] @ (a99ec ) │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a97a6 │ │ │ │ - ldr r1, [pc, #448] @ (a99f0 ) │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n a97a6 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n a97e8 │ │ │ │ - mvn.w r2, #13 │ │ │ │ - movs r3, #14 │ │ │ │ - b.n a981c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w a99d0 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - bne.n a9956 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - add.w r8, sp, #136 @ 0x88 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - it eq │ │ │ │ - moveq.w ip, #73 @ 0x49 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - it ne │ │ │ │ - movne.w ip, #49 @ 0x31 │ │ │ │ - strb.w ip, [sp, #136] @ 0x88 │ │ │ │ - blx 661f0 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - add r3, sp, #132 @ 0x84 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - strd r6, r2, [sp] │ │ │ │ - mov r2, sl │ │ │ │ - str r1, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, fp │ │ │ │ - str r5, [sp, #24] │ │ │ │ - vstr s0, [sp, #132] @ 0x84 │ │ │ │ - blx 62a5c │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - mov r2, r7 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r9, [sp, #108] @ 0x6c │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #308] @ (a99f4 ) │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - mov r3, r9 │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - mov r3, sl │ │ │ │ - ldr.w r8, [sp, #76] @ 0x4c │ │ │ │ - mov r2, r7 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - strd r6, r0, [sp, #4] │ │ │ │ - mov r0, r8 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - mov r1, r4 │ │ │ │ - str r5, [sp, #24] │ │ │ │ - str.w fp, [sp] │ │ │ │ - blx 582e0 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - strd r6, r1, [sp, #16] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r6, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #32] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r1, r4 │ │ │ │ - strd sl, fp, [sp, #8] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str.w r9, [sp, #28] │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - blx 63c70 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - ldr r0, [pc, #188] @ (a99f8 ) │ │ │ │ - add r0, pc │ │ │ │ - vldr s16, [r1] │ │ │ │ - blx 57478 │ │ │ │ - vcmpe.f32 s16, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ittt mi │ │ │ │ - ldrmi r3, [r4, #0] │ │ │ │ - addmi r3, #1 │ │ │ │ - strmi r3, [r5, #0] │ │ │ │ - b.n a97f4 │ │ │ │ - ldr.w r8, [pc, #164] @ a99fc │ │ │ │ - mov r3, fp │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - mov r0, r4 │ │ │ │ - add r8, pc │ │ │ │ - str.w r8, [sp] │ │ │ │ - mov r2, r8 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - ble.n a999e │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - subs r3, #1 │ │ │ │ - mov r2, r8 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - mov r3, sl │ │ │ │ - str.w r8, [sp] │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - blx 5d9c8 │ │ │ │ - str.w r8, [sp] │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r2, fp │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - blx 5a164 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w a985c │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n a97f4 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n a981c │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n a97e8 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - b.n aa070 │ │ │ │ + b.n a919c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xe816005c │ │ │ │ - bic.w r0, r2, ip, lsr #1 │ │ │ │ - ldmia r1!, {r3, r4} │ │ │ │ + ldcl 0, cr0, [sl, #-368]! @ 0xfffffe90 │ │ │ │ + ldmia r4, {r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stcl 0, cr0, [ip], #368 @ 0x170 │ │ │ │ - b.n a9fc0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n a986c │ │ │ │ + b.n a910c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n a9728 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - cmp r3, #144 @ 0x90 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000a9a00 : │ │ │ │ +000a9514 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #956] @ (a9dd4 ) │ │ │ │ - sub sp, #68 @ 0x44 │ │ │ │ - ldr r4, [pc, #956] @ (a9dd8 ) │ │ │ │ - mov fp, r1 │ │ │ │ + str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ + ldr r5, [pc, #448] @ (a96e8 ) │ │ │ │ + sub sp, #108 @ 0x6c │ │ │ │ + ldr r4, [pc, #448] @ (a96ec ) │ │ │ │ + mov r8, r2 │ │ │ │ add r5, pc │ │ │ │ - movs r1, #0 │ │ │ │ + movs r2, #0 │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ + ldrd r9, sl, [sp, #148] @ 0x94 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ mov.w r4, #0 │ │ │ │ - strd r3, r2, [sp, #20] │ │ │ │ - ldrd r2, r9, [sp, #128] @ 0x80 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [r2, #0] │ │ │ │ - str.w r1, [r9] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r1, [r0, #0] │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r2, [r7, #0] │ │ │ │ + mov r4, r1 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldrb r1, [r0, #0] │ │ │ │ + ldrd r2, r3, [sp, #156] @ 0x9c │ │ │ │ + cmp r1, #49 @ 0x31 │ │ │ │ + ldr r5, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + bne.w a967e │ │ │ │ + mov.w fp, #1 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w a9f32 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ + blt.w a96a6 │ │ │ │ + vldr s15, [r2] │ │ │ │ + mov.w ip, #0 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n a9668 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - blt.w a9c2a │ │ │ │ - ldr r4, [r2, #0] │ │ │ │ - cmp r1, #1 │ │ │ │ - mov r2, r1 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ - blt.w a9f3a │ │ │ │ + bne.w a96e2 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str.w ip, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w a9c40 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - add.w lr, r1, #4294967295 @ 0xffffffff │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - adds r2, #1 │ │ │ │ - str.w lr, [sp, #40] @ 0x28 │ │ │ │ - mov.w ip, r2, lsl #3 │ │ │ │ - sub.w r2, r4, #8 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - cmp.w lr, #0 │ │ │ │ - beq.w a9f4e │ │ │ │ - mov.w sl, #1 │ │ │ │ - sub.w r6, ip, #8 │ │ │ │ - add r2, sp, #44 @ 0x2c │ │ │ │ - strd ip, r3, [sp, #32] │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - mov ip, r1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r9, sl │ │ │ │ - vldr s16, [pc, #808] @ a9dd0 │ │ │ │ - mov r1, lr │ │ │ │ - str r2, [sp, #4] │ │ │ │ - b.n a9ae0 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n a9aca │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ + beq.n a9644 │ │ │ │ + vldr s15, [r2] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w a9f42 │ │ │ │ - add.w sl, r9, #1 │ │ │ │ - adds r5, #8 │ │ │ │ - adds r4, #8 │ │ │ │ - adds r7, #8 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - mov r9, sl │ │ │ │ - cmp r1, sl │ │ │ │ - blt.w a9d78 │ │ │ │ - vldr s15, [r5] │ │ │ │ - vldr s17, [r4] │ │ │ │ + beq.n a964c │ │ │ │ + mov r0, r6 │ │ │ │ + mov.w ip, #1 │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + vldr s15, [r0] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n a9b00 │ │ │ │ - vldr s15, [r5, #4] │ │ │ │ + bne.n a95bc │ │ │ │ + vldr s15, [r0, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n a9ab0 │ │ │ │ - mov r0, r4 │ │ │ │ - add.w sl, r9, #1 │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r5 │ │ │ │ - vcvt.f32.f64 s19, d0 │ │ │ │ - vldr s18, [r5] │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s18, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vadd.f32 s17, s17, s19 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s18, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s18, s18, s0 │ │ │ │ - vcmpe.f32 s17, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n a9c62 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r5 │ │ │ │ - blx 6522c │ │ │ │ - vldr s10, [r7, #4] │ │ │ │ - vldr s8, [sp, #48] @ 0x30 │ │ │ │ - vldr s11, [r7] │ │ │ │ - vldr s9, [sp, #44] @ 0x2c │ │ │ │ - vmul.f32 s13, s8, s10 │ │ │ │ - vldr s15, [r4, #8] │ │ │ │ - vmul.f32 s12, s8, s11 │ │ │ │ - vldr s14, [r4, #12] │ │ │ │ - vmla.f32 s12, s9, s10 │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - vnmls.f32 s13, s9, s11 │ │ │ │ - cmp r0, #0 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vstr s12, [sp, #56] @ 0x38 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - vstr s13, [sp, #52] @ 0x34 │ │ │ │ - vstr s14, [sp, #48] @ 0x30 │ │ │ │ - vstr s14, [r4, #12] │ │ │ │ - vstr s15, [sp, #44] @ 0x2c │ │ │ │ - vstr s15, [r4, #8] │ │ │ │ - ble.n a9c10 │ │ │ │ - add.w ip, r0, #1 │ │ │ │ - mov r2, r8 │ │ │ │ - movs r1, #1 │ │ │ │ - vldr s10, [r2, #4] │ │ │ │ - adds r1, #1 │ │ │ │ - vldr s11, [r2] │ │ │ │ + beq.n a964c │ │ │ │ + add.w ip, ip, #1 │ │ │ │ + adds r0, #8 │ │ │ │ cmp r1, ip │ │ │ │ - vldr s14, [r2, #8] │ │ │ │ - vmul.f32 s12, s8, s10 │ │ │ │ - vldr s15, [r2, #12] │ │ │ │ - vmul.f32 s13, s8, s11 │ │ │ │ - vmla.f32 s13, s9, s10 │ │ │ │ - vnmls.f32 s12, s9, s11 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vstr s15, [r2, #12] │ │ │ │ - vstr s14, [r2, #8] │ │ │ │ - add r2, r6 │ │ │ │ - bne.n a9bc8 │ │ │ │ - vstr s12, [sp, #52] @ 0x34 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - vstr s15, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - add.w r2, ip, #4294967295 @ 0xffffffff │ │ │ │ - cmp r2, r9 │ │ │ │ - itt gt │ │ │ │ - vstrgt s16, [r5] │ │ │ │ - vstrgt s16, [r5, #4] │ │ │ │ - b.n a9ace │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r0, [pc, #424] @ (a9ddc ) │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ - str.w r2, [r9] │ │ │ │ - add r0, pc │ │ │ │ + bge.n a95a0 │ │ │ │ + ldr r3, [pc, #296] @ (a96f0 ) │ │ │ │ + movs r0, #0 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [pc, #288] @ (a96f4 ) │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + movs r0, #0 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [pc, #284] @ (a96f8 ) │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #412] @ (a9de0 ) │ │ │ │ - ldr r3, [pc, #404] @ (a9dd8 ) │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b.n a9604 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + mov r1, r4 │ │ │ │ + blx 582e0 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + blx 660b8 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n a96ae │ │ │ │ + cmp r3, fp │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + strd r4, r9, [sp, #20] │ │ │ │ + strd sl, r5, [sp, #12] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + strd r6, r3, [sp] │ │ │ │ + bne.n a95f6 │ │ │ │ + ldr r0, [pc, #196] @ (a96fc ) │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r4 │ │ │ │ + add r0, pc │ │ │ │ + blx 582e0 │ │ │ │ + b.n a9602 │ │ │ │ + mov r2, r3 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r2, [pc, #176] @ (a9700 ) │ │ │ │ + ldr r3, [pc, #156] @ (a96ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w a9f52 │ │ │ │ + bne.n a96de │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #68 @ 0x44 │ │ │ │ - vpop {d8-d9} │ │ │ │ + add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - mov r1, r4 │ │ │ │ - blx 6522c │ │ │ │ - vldr s8, [sp, #48] @ 0x30 │ │ │ │ - vldr s11, [r4, #12] │ │ │ │ - vldr s10, [r4, #8] │ │ │ │ - vldr s9, [sp, #44] @ 0x2c │ │ │ │ - vmul.f32 s12, s8, s11 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - vmul.f32 s13, s8, s10 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - vmla.f32 s13, s9, s11 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - vnmls.f32 s12, s9, s10 │ │ │ │ - str r2, [r4, #4] │ │ │ │ - vldr s14, [r7] │ │ │ │ - vldr s15, [r7, #4] │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - add.w r2, ip, #4294967295 @ 0xffffffff │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - cmp r2, r9 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vstr s12, [sp, #52] @ 0x34 │ │ │ │ - vstr s15, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [r4, #12] │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - vstr s14, [r4, #8] │ │ │ │ - ble.n a9d0a │ │ │ │ - vldr s12, [r7, #8] │ │ │ │ - vneg.f32 s15, s8 │ │ │ │ - vneg.f32 s14, s9 │ │ │ │ - vstr s12, [r5] │ │ │ │ - vldr s7, [r7, #12] │ │ │ │ - vmul.f32 s13, s12, s15 │ │ │ │ - vstr s15, [sp, #56] @ 0x38 │ │ │ │ - vstr s14, [sp, #52] @ 0x34 │ │ │ │ - vmul.f32 s15, s7, s15 │ │ │ │ - vmla.f32 s13, s7, s14 │ │ │ │ - vstr s7, [r5, #4] │ │ │ │ - vnmls.f32 s15, s12, s14 │ │ │ │ - vstr s13, [sp, #48] @ 0x30 │ │ │ │ - vstr s13, [r7, #12] │ │ │ │ - vstr s15, [sp, #44] @ 0x2c │ │ │ │ - vstr s15, [r7, #8] │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mvn.w r1, #7 │ │ │ │ + movs r2, #8 │ │ │ │ + str r1, [r7, #0] │ │ │ │ + ldr r0, [pc, #144] @ (a9704 ) │ │ │ │ + add r1, sp, #76 @ 0x4c │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + b.n a964c │ │ │ │ + ldr r1, [pc, #136] @ (a9708 ) │ │ │ │ + mov fp, r0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - vstr s10, [r7] │ │ │ │ - vstr s11, [r7, #4] │ │ │ │ - ble.w a9ace │ │ │ │ - add.w lr, r0, #1 │ │ │ │ - mov r3, r8 │ │ │ │ - movs r2, #1 │ │ │ │ - vldr s10, [r3, #12] │ │ │ │ - adds r2, #1 │ │ │ │ - vldr s11, [r3, #8] │ │ │ │ - cmp r2, lr │ │ │ │ - vldr s14, [r3] │ │ │ │ - vmul.f32 s12, s8, s10 │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vmul.f32 s13, s8, s11 │ │ │ │ - vstr s11, [r3] │ │ │ │ - vmla.f32 s13, s9, s10 │ │ │ │ - vstr s10, [r3, #4] │ │ │ │ - vnmls.f32 s12, s9, s11 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vstr s15, [r3, #12] │ │ │ │ - vstr s14, [r3, #8] │ │ │ │ - add r3, r6 │ │ │ │ - bne.n a9d26 │ │ │ │ - vstr s12, [sp, #52] @ 0x34 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vstr s14, [sp, #44] @ 0x2c │ │ │ │ - vstr s15, [sp, #48] @ 0x30 │ │ │ │ - b.n a9ace │ │ │ │ - mov r1, ip │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r9, [sp, #8] │ │ │ │ - ldr.w ip, [sp, #32] │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - lsls r2, r1, #3 │ │ │ │ - add r4, r2 │ │ │ │ - vldr s15, [r4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n a9dae │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ + bne.w a955a │ │ │ │ + ldr r1, [pc, #120] @ (a970c ) │ │ │ │ + mov r0, fp │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, a96d6 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + mov.w fp, #2 │ │ │ │ + b.n a955e │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + b.n a966e │ │ │ │ + vldr s15, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it eq │ │ │ │ - streq.w r1, [r9] │ │ │ │ - beq.w a9c40 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - ble.w a9c40 │ │ │ │ - sub.w r3, r3, ip │ │ │ │ - ldr.w fp, [sp, #16] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add.w r8, sp, #44 @ 0x2c │ │ │ │ - movs r3, #1 │ │ │ │ - add.w r9, sp, #52 @ 0x34 │ │ │ │ - mov r4, r1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - b.n a9dfc │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + beq.n a964c │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s14, [r2] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n a964c │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n a966e │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r2, r0 │ │ │ │ + b.n a9670 │ │ │ │ + nop │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n a99a0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + cmp r7, #32 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + @ instruction: 0xe9a2005c │ │ │ │ + cmp r7, #14 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + stmdb r4!, {r2, r3, r4, r6} │ │ │ │ + ldmia r2!, {r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add fp, r2 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w a9c40 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - lsls r2, r4, #3 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - add r4, fp │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r4, r5, r4, lsl #3 │ │ │ │ - add r2, r6 │ │ │ │ - mov r1, r4 │ │ │ │ - blx 6522c │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [r4, #4] │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #1 │ │ │ │ - ble.n a9de4 │ │ │ │ - add.w r1, fp, r2 │ │ │ │ - subs r4, r2, #1 │ │ │ │ - add.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - subs r2, #1 │ │ │ │ - add.w r2, r6, r2, lsl #3 │ │ │ │ - vldr s9, [r1, #4] │ │ │ │ - vldr s11, [r1] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add.w r1, r1, r4, lsl #3 │ │ │ │ - add r4, fp │ │ │ │ - add.w r4, r5, r4, lsl #3 │ │ │ │ - vldr s15, [r1, #-4] │ │ │ │ - vldr s10, [r1, #-8] │ │ │ │ - mov r1, r9 │ │ │ │ - vldr s14, [r4] │ │ │ │ - vmul.f32 s12, s15, s9 │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - vldr s13, [r4, #4] │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - vsub.f32 s13, s13, s15 │ │ │ │ - vsub.f32 s15, s14, s12 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vstr s15, [sp, #52] @ 0x34 │ │ │ │ - blx 6522c │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [r4, #4] │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ - subs r7, r4, #2 │ │ │ │ - cmp r7, #0 │ │ │ │ - ble.n a9de4 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - lsls r5, r4, #3 │ │ │ │ - add r4, fp │ │ │ │ - sub.w r2, r5, #24 │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add.w sl, r3, r2 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - adds r6, r3, r5 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add r5, r3 │ │ │ │ - vldr s12, [r4, #-4] │ │ │ │ - mov r2, sl │ │ │ │ - vldr s14, [r6, #-20] @ 0xffffffec │ │ │ │ - mov r1, r9 │ │ │ │ - vldr s7, [r4, #-8] │ │ │ │ - mov r0, r8 │ │ │ │ - vldr s13, [r4, #4] │ │ │ │ - subs r6, #8 │ │ │ │ - vmul.f32 s10, s14, s12 │ │ │ │ - vldr s15, [r5, #-20] @ 0xffffffec │ │ │ │ - vldr s6, [r6, #-16] │ │ │ │ - vmul.f32 s14, s7, s14 │ │ │ │ - vldr s9, [r4] │ │ │ │ - subs r5, #8 │ │ │ │ - vmul.f32 s11, s15, s13 │ │ │ │ - vldr s8, [r5, #-16] │ │ │ │ - vmla.f32 s14, s6, s12 │ │ │ │ - vnmls.f32 s10, s6, s7 │ │ │ │ - vmul.f32 s15, s9, s15 │ │ │ │ - vldr s12, [r4, #-12] │ │ │ │ - vmla.f32 s15, s8, s13 │ │ │ │ - vldr s13, [r4, #-16] │ │ │ │ - vnmls.f32 s11, s8, s9 │ │ │ │ - sub.w sl, sl, #8 │ │ │ │ - subs r4, #8 │ │ │ │ - vsub.f32 s12, s12, s14 │ │ │ │ - vsub.f32 s14, s13, s10 │ │ │ │ - vsub.f32 s13, s12, s15 │ │ │ │ - vsub.f32 s15, s14, s11 │ │ │ │ - vstr s13, [sp, #56] @ 0x38 │ │ │ │ - vstr s15, [sp, #52] @ 0x34 │ │ │ │ - blx 6522c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - subs r7, #1 │ │ │ │ - str.w r3, [r4, #-8] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str.w r3, [r4, #-4] │ │ │ │ - bne.n a9eac │ │ │ │ - b.n a9de4 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n a9c30 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n a9c30 │ │ │ │ - mov sl, r9 │ │ │ │ - ldr.w r9, [sp, #8] │ │ │ │ - str.w sl, [r9] │ │ │ │ - b.n a9c40 │ │ │ │ - movs r1, #1 │ │ │ │ - b.n a9d84 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ + sbcs.w r0, sl, ip, lsr #1 │ │ │ │ + b.n a9eec │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + stmia.w r2!, {r2, r3, r4, r6} │ │ │ │ │ │ │ │ -000a9f58 : │ │ │ │ +000a9710 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ - ldr.w r5, [pc, #1836] @ aa69c │ │ │ │ + ldr.w r5, [pc, #1836] @ a9e54 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r3, [pc, #1828] @ aa6a0 │ │ │ │ + ldr.w r3, [pc, #1828] @ a9e58 │ │ │ │ ldr r7, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [sp, #268] @ 0x10c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -104548,129 +103811,129 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr.w r1, [pc, #1788] @ aa6a4 │ │ │ │ + ldr.w r1, [pc, #1788] @ a9e5c │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ ldr r6, [sp, #264] @ 0x108 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n aa076 │ │ │ │ + beq.n a982e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n aa06e │ │ │ │ + blt.n a9826 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #1 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ cmp r1, r2 │ │ │ │ - bge.n aa016 │ │ │ │ + bge.n a97ce │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1732] @ aa6a8 │ │ │ │ + ldr.w r0, [pc, #1732] @ a9e60 │ │ │ │ add r1, sp, #140 @ 0x8c │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1720] @ aa6ac │ │ │ │ - ldr.w r3, [pc, #1704] @ aa6a0 │ │ │ │ + ldr.w r2, [pc, #1720] @ a9e64 │ │ │ │ + ldr.w r3, [pc, #1704] @ a9e58 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ab560 │ │ │ │ + bne.w aad18 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ vpop {d8-d11} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - bgt.w aa68e │ │ │ │ + bgt.w a9e46 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w ab55a │ │ │ │ + bne.w aad12 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n aa0ae │ │ │ │ + beq.n a9866 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w aac08 │ │ │ │ - ldr.w r1, [pc, #1660] @ aa6b0 │ │ │ │ + beq.w aa3c0 │ │ │ │ + ldr.w r1, [pc, #1660] @ a9e68 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n aa0be │ │ │ │ + beq.n a9876 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #0] │ │ │ │ - ble.n a9ff0 │ │ │ │ + ble.n a97a8 │ │ │ │ ldrd r1, r3, [sp, #56] @ 0x38 │ │ │ │ mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ add.w r0, r3, r0, lsl #2 │ │ │ │ str.w r2, [r3], #4 │ │ │ │ str.w r2, [r1], #4 │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n aa060 │ │ │ │ - b.n a9ff0 │ │ │ │ + bne.n a9818 │ │ │ │ + b.n a97a8 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n a9fe0 │ │ │ │ - ldr.w r1, [pc, #1596] @ aa6b4 │ │ │ │ + b.n a9798 │ │ │ │ + ldr.w r1, [pc, #1596] @ a9e6c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a9fc2 │ │ │ │ - ldr.w r1, [pc, #1584] @ aa6b8 │ │ │ │ + bne.n a977a │ │ │ │ + ldr.w r1, [pc, #1584] @ a9e70 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a9fc2 │ │ │ │ - ldr.w r1, [pc, #1572] @ aa6bc │ │ │ │ + bne.n a977a │ │ │ │ + ldr.w r1, [pc, #1572] @ a9e74 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n a9fc2 │ │ │ │ + bne.n a977a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n a9fe0 │ │ │ │ + b.n a9798 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n a9ff0 │ │ │ │ + b.n a97a8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ - ldr.w r1, [pc, #1532] @ aa6c0 │ │ │ │ + ldr.w r1, [pc, #1532] @ a9e78 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ subs r3, r5, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -104680,46 +103943,46 @@ │ │ │ │ subs r3, r6, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w aafb4 │ │ │ │ + beq.w aa76c │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r8 │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r1, [r3, #0] │ │ │ │ - ldr.w r1, [pc, #1472] @ aa6c4 │ │ │ │ + ldr.w r1, [pc, #1472] @ a9e7c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w ab47c │ │ │ │ + bne.w aac34 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r3 │ │ │ │ - beq.w a9ff0 │ │ │ │ + beq.w a97a8 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ sub.w r3, r3, r2 │ │ │ │ add.w r3, r3, #1 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bgt.w aa4fc │ │ │ │ + bgt.w a9cb4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r7, r2, #1073741824 @ 0x40000000 │ │ │ │ subs r7, #1 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r9, [r3] │ │ │ │ mov.w lr, r7, lsl #2 │ │ │ │ @@ -105069,15 +104332,15 @@ │ │ │ │ movhi r2, #0 │ │ │ │ movls r2, #1 │ │ │ │ cmp lr, r5 │ │ │ │ it cs │ │ │ │ orrcs.w r2, r2, #1 │ │ │ │ ands r3, r2 │ │ │ │ tst r3, r6 │ │ │ │ - beq.w ab4cc │ │ │ │ + beq.w aac84 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ subs r3, r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ lsls r4, r3, #2 │ │ │ │ @@ -105116,63 +104379,63 @@ │ │ │ │ mov r2, r4 │ │ │ │ blx 5ae88 │ │ │ │ add.w r0, r5, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r7, r0, lsl #2 │ │ │ │ blx 5ae88 │ │ │ │ - ldr r0, [pc, #456] @ (aa6c8 ) │ │ │ │ + ldr r0, [pc, #456] @ (a9e80 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ blx 596ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ vcvt.f32.f64 s16, d0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [r2] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ vcvt.f64.f32 d8, s16 │ │ │ │ cmp r3, r8 │ │ │ │ itt lt │ │ │ │ ldrlt r3, [sp, #88] @ 0x58 │ │ │ │ sublt.w sl, r3, #8 │ │ │ │ - blt.w aa6ce │ │ │ │ + blt.w a9e86 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ mov r9, r8 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ add r6, sp, #152 @ 0x98 │ │ │ │ sub.w r7, r2, #8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r7, r8 │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ sub.w sl, r2, #8 │ │ │ │ - vldr s19, [pc, #336] @ aa698 │ │ │ │ + vldr s19, [pc, #336] @ a9e50 │ │ │ │ mov r2, r3 │ │ │ │ cmp r3, r7 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ - blt.w aa680 │ │ │ │ + blt.w a9e38 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mla r5, r7, r3, r9 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r5, r3, r5, lsl #3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mla r4, r7, r3, r9 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ vldr s15, [r5] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aa58c │ │ │ │ + bne.n a9d44 │ │ │ │ vldr s14, [r5, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it eq │ │ │ │ vmoveq.f32 s18, s19 │ │ │ │ - beq.n aa5d0 │ │ │ │ + beq.n a9d88 │ │ │ │ mov r0, r5 │ │ │ │ vstr s15, [sp, #148] @ 0x94 │ │ │ │ blx 65794 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ mov r0, r6 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ @@ -105187,21 +104450,21 @@ │ │ │ │ vstr s15, [sp, #152] @ 0x98 │ │ │ │ blx 596ec │ │ │ │ vdiv.f64 d7, d0, d8 │ │ │ │ vcvt.f32.f64 s18, d7 │ │ │ │ vldr s15, [r4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aa5f2 │ │ │ │ + bne.n a9daa │ │ │ │ vldr s14, [r4, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it eq │ │ │ │ vmoveq.f32 s14, s19 │ │ │ │ - beq.n aa636 │ │ │ │ + beq.n a9dee │ │ │ │ mov r0, r4 │ │ │ │ vstr s15, [sp, #148] @ 0x94 │ │ │ │ blx 65794 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ mov r0, r6 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ @@ -105234,63 +104497,62 @@ │ │ │ │ vsub.f32 s15, s15, s18 │ │ │ │ vsub.f32 s15, s15, s14 │ │ │ │ vstr s15, [r2] │ │ │ │ vldr s15, [r3] │ │ │ │ vsub.f32 s15, s15, s18 │ │ │ │ vsub.f32 s15, s15, s14 │ │ │ │ vstr s15, [r3] │ │ │ │ - bge.w aa56a │ │ │ │ + bge.w a9d22 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r7, [r3, #0] │ │ │ │ add.w r9, r9, #1 │ │ │ │ cmp r9, r2 │ │ │ │ - bgt.n aa6cc │ │ │ │ + bgt.n a9e84 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n aa54a │ │ │ │ + b.n a9d02 │ │ │ │ mvn.w r3, #5 │ │ │ │ movs r2, #6 │ │ │ │ - b.n a9fe0 │ │ │ │ + b.n a9798 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n aa650 │ │ │ │ + b.n aa488 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n aab18 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + orrs.w r0, r6, ip, lsr #1 │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n aa744 │ │ │ │ + b.n aa37c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bge.n aa6d8 │ │ │ │ + b.n aa310 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n aa694 │ │ │ │ + b.n aa2cc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 24 │ │ │ │ + b.n a9d08 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n aa624 │ │ │ │ + b.n aa25c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n aa5d8 │ │ │ │ + b.n aa210 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r2, [pc, #832] @ (aaa10 ) │ │ │ │ + ldr r2, [pc, #832] @ (aa1c8 ) │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ vmov.f32 s19, #96 @ 0x3f000000 0.5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - vldr s20, [pc, #808] @ aaa0c │ │ │ │ + vldr s20, [pc, #808] @ aa1c4 │ │ │ │ mov.w fp, r2, lsl #3 │ │ │ │ adds r2, r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov s15, r3 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ @@ -105327,19 +104589,19 @@ │ │ │ │ mov r2, r1 │ │ │ │ add.w r3, r5, r3, lsl #2 │ │ │ │ mov r1, r3 │ │ │ │ blx 57620 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ vadd.f32 s12, s18, s0 │ │ │ │ - vldr s14, [pc, #684] @ aaa0c │ │ │ │ + vldr s14, [pc, #684] @ aa1c4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ cmp r0, r2 │ │ │ │ - blt.w ab3c6 │ │ │ │ + blt.w aab7e │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mvn.w r4, #3221225472 @ 0xc0000000 │ │ │ │ vmov.f32 s15, s14 │ │ │ │ lsls r3, r1, #2 │ │ │ │ add r1, r3 │ │ │ │ add r0, r3 │ │ │ │ add r1, r2 │ │ │ │ @@ -105351,34 +104613,34 @@ │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ add.w r1, r4, r1, lsl #2 │ │ │ │ vldmia r3!, {s11} │ │ │ │ vldmia r1!, {s13} │ │ │ │ vadd.f32 s15, s15, s11 │ │ │ │ cmp r3, r0 │ │ │ │ vadd.f32 s14, s14, s13 │ │ │ │ - bne.n aa790 │ │ │ │ + bne.n a9f48 │ │ │ │ vmul.f32 s18, s14, s14 │ │ │ │ vsub.f32 s13, s15, s14 │ │ │ │ vmla.f32 s18, s15, s15 │ │ │ │ vmul.f32 s10, s13, s13 │ │ │ │ vmul.f32 s18, s21, s18 │ │ │ │ vldr s11, [sp, #176] @ 0xb0 │ │ │ │ vstr s15, [sp, #148] @ 0x94 │ │ │ │ vstr s13, [sp, #152] @ 0x98 │ │ │ │ vnmls.f32 s18, s12, s11 │ │ │ │ vmls.f32 s18, s19, s10 │ │ │ │ vcmp.f32 s18, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w aac24 │ │ │ │ + beq.w aa3dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ vmov.f32 s23, s14 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r4, sp, #172 @ 0xac │ │ │ │ cmp r3, #1 │ │ │ │ - ldr r5, [pc, #556] @ (aaa14 ) │ │ │ │ + ldr r5, [pc, #556] @ (aa1cc ) │ │ │ │ ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ add r5, pc │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ it ne │ │ │ │ vdivne.f32 s13, s18, s22 │ │ │ │ mov r3, r5 │ │ │ │ @@ -105429,15 +104691,15 @@ │ │ │ │ add.w r2, r6, r2, lsl #2 │ │ │ │ blx 5ca30 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r7, [r7, #0] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ cmp r1, r7 │ │ │ │ - blt.w ab3e4 │ │ │ │ + blt.w aab9c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mvn.w r3, #3221225472 @ 0xc0000000 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ adds r4, r7, r3 │ │ │ │ adds r6, r0, r7 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ add r3, r6 │ │ │ │ @@ -105449,15 +104711,15 @@ │ │ │ │ vldr s15, [r3] │ │ │ │ vadd.f32 s15, s15, s22 │ │ │ │ vstmia r3!, {s15} │ │ │ │ cmp r3, r2 │ │ │ │ vldr s15, [r5] │ │ │ │ vadd.f32 s15, s15, s23 │ │ │ │ vstmia r5!, {s15} │ │ │ │ - bne.n aa8a6 │ │ │ │ + bne.n aa05e │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ adds r5, r7, r5 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -105480,56 +104742,56 @@ │ │ │ │ add.w ip, r3, r7 │ │ │ │ mov r7, r2 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ add.w ip, r5, ip, lsl #3 │ │ │ │ adds r5, r1, #1 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ - vldr s15, [pc, #248] @ aaa0c │ │ │ │ + vldr s15, [pc, #248] @ aa1c4 │ │ │ │ mov r0, ip │ │ │ │ mov r1, lr │ │ │ │ movs r3, #0 │ │ │ │ vldr s14, [r1] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aa936 │ │ │ │ + bne.n aa0ee │ │ │ │ vldr s14, [r1, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n aa940 │ │ │ │ + beq.n aa0f8 │ │ │ │ vldr s14, [r2] │ │ │ │ adds r3, #1 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vldr s14, [r0] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aa95c │ │ │ │ + bne.n aa114 │ │ │ │ vldr s14, [r0, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n aa966 │ │ │ │ + beq.n aa11e │ │ │ │ vldr s14, [r2] │ │ │ │ adds r3, #1 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ adds r4, #1 │ │ │ │ add r1, fp │ │ │ │ add r0, sl │ │ │ │ adds r2, #4 │ │ │ │ cmp r4, r5 │ │ │ │ - bne.n aa91a │ │ │ │ + bne.n aa0d2 │ │ │ │ vmov s14, r3 │ │ │ │ vldmia r9!, {s13} │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w lr, lr, #8 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ add.w ip, ip, #8 │ │ │ │ cmp r8, r4 │ │ │ │ vmla.f32 s15, s14, s13 │ │ │ │ vstmia r7!, {s15} │ │ │ │ - bne.n aa90c │ │ │ │ + bne.n aa0c4 │ │ │ │ ldrd r1, r0, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ ldrd r3, r4, [sp, #100] @ 0x64 │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ add.w r9, r0, r4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -105557,74 +104819,74 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ add.w r0, r2, r0, lsl #2 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str.w sl, [sp, #84] @ 0x54 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ vstr s15, [r0] │ │ │ │ - vldr s15, [pc, #16] @ aaa0c │ │ │ │ + vldr s15, [pc, #16] @ aa1c4 │ │ │ │ add.w r1, r8, ip │ │ │ │ add.w r5, r7, r3, lsl #3 │ │ │ │ mov r4, r9 │ │ │ │ movs r0, #0 │ │ │ │ - b.n aaa18 │ │ │ │ + b.n aa1d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + movs r6, #94 @ 0x5e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r1, #4 │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ vldr s14, [r1] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aaa34 │ │ │ │ + bne.n aa1ec │ │ │ │ vldr s14, [r1, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n aaa3e │ │ │ │ + beq.n aa1f6 │ │ │ │ vldr s14, [r4] │ │ │ │ adds r0, #1 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ vldr s14, [r5] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n aaa5a │ │ │ │ + bne.n aa212 │ │ │ │ vldr s14, [r5, #4] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n aaa64 │ │ │ │ + beq.n aa21c │ │ │ │ vldr s14, [r4] │ │ │ │ adds r0, #1 │ │ │ │ vadd.f32 s15, s15, s14 │ │ │ │ adds r1, #8 │ │ │ │ adds r5, #8 │ │ │ │ adds r4, #4 │ │ │ │ cmp ip, r1 │ │ │ │ - bne.n aaa18 │ │ │ │ + bne.n aa1d0 │ │ │ │ vmov s14, r0 │ │ │ │ vldmia r6!, {s13} │ │ │ │ add ip, fp │ │ │ │ add r3, sl │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ cmp r6, r2 │ │ │ │ vmla.f32 s15, s14, s13 │ │ │ │ vstmia lr!, {s15} │ │ │ │ - bne.n aa9fa │ │ │ │ + bne.n aa1b2 │ │ │ │ ldrd sl, r5, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ adds r3, r4, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r4, [pc, #568] @ (aace0 ) │ │ │ │ + ldr r4, [pc, #568] @ (aa498 ) │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w r1, r5, r2, lsl #2 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r5, r3, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -105645,27 +104907,27 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ vadd.f32 s22, s22, s0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ str r5, [sp, #140] @ 0x8c │ │ │ │ vdiv.f32 s11, s18, s22 │ │ │ │ cmp r5, r4 │ │ │ │ - blt.w aac24 │ │ │ │ + blt.w aa3dc │ │ │ │ mvn.w r3, #3221225472 @ 0xc0000000 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ adds r1, r4, r3 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ lsls r1, r1, #2 │ │ │ │ adds r0, r6, r4 │ │ │ │ add r0, r3 │ │ │ │ add.w r5, r2, r5, lsl #2 │ │ │ │ adds r3, r2, r1 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ - vldr s14, [pc, #456] @ aacdc │ │ │ │ + vldr s14, [pc, #456] @ aa494 │ │ │ │ add.w r0, r7, r0, lsl #2 │ │ │ │ add r2, r1 │ │ │ │ add r1, r7 │ │ │ │ vldmia r0!, {s15} │ │ │ │ vldr s12, [r2] │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ @@ -105690,24 +104952,24 @@ │ │ │ │ vadd.f32 s15, s15, s12 │ │ │ │ vcmpe.f32 s13, s14 │ │ │ │ vstmia r3!, {s15} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it pl │ │ │ │ vmovpl.f32 s14, s13 │ │ │ │ cmp r5, r3 │ │ │ │ - bne.n aab1e │ │ │ │ + bne.n aa2d6 │ │ │ │ vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n aac24 │ │ │ │ + bmi.n aa3dc │ │ │ │ add.w r2, r4, r6, lsl #1 │ │ │ │ add.w r4, r4, r6, lsl #2 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ vneg.f32 s22, s11 │ │ │ │ - ldr r5, [pc, #316] @ (aace4 ) │ │ │ │ + ldr r5, [pc, #316] @ (aa49c ) │ │ │ │ ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ add r5, pc │ │ │ │ add.w r4, r6, r4, lsl #2 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r4, sp, #148 @ 0x94 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ @@ -105734,31 +104996,31 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5ca30 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n aac24 │ │ │ │ + blt.n aa3dc │ │ │ │ vmov.f32 s22, s18 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - b.n aa714 │ │ │ │ + b.n a9ecc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [r2, #0] │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [r1, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w a9ff0 │ │ │ │ - ldr r0, [pc, #192] @ (aace8 ) │ │ │ │ + b.w a97a8 │ │ │ │ + ldr r0, [pc, #192] @ (aa4a0 ) │ │ │ │ vmov.f64 d9, #112 @ 0x3f800000 1.0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r0, sp, #180 @ 0xb4 │ │ │ │ vstr s0, [sp, #180] @ 0xb4 │ │ │ │ vdiv.f32 s15, s14, s0 │ │ │ │ @@ -105775,20 +105037,20 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [r1] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, r8 │ │ │ │ vcvt.s32.f64 s15, d7 │ │ │ │ vmov r4, s15 │ │ │ │ - blt.w a9ff0 │ │ │ │ + blt.w a97a8 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add.w r3, r8, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #1 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #100] @ (aacec ) │ │ │ │ + ldr r2, [pc, #100] @ (aa4a4 ) │ │ │ │ lsls r3, r3, #2 │ │ │ │ str.w fp, [sp, #96] @ 0x60 │ │ │ │ mul.w r6, r8, r5 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ mul.w r7, r8, r0 │ │ │ │ add r5, r3 │ │ │ │ @@ -105815,24 +105077,24 @@ │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ adds r3, r2, #4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n aacf2 │ │ │ │ + b.n aa4aa │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r1, r5 │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6} │ │ │ │ + bvs.n aa3c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mla r1, r0, fp, r8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ ldr.w r3, [sl] │ │ │ │ @@ -105979,38 +105241,38 @@ │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vstmia r3!, {s0} │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, r8 │ │ │ │ - bge.w aacf0 │ │ │ │ + bge.w aa4a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r4, [r2, #0] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ - blt.w a9ff0 │ │ │ │ + blt.w a97a8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r6, r4, #1073741824 @ 0x40000000 │ │ │ │ subs r6, #1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ mov r8, r2 │ │ │ │ add.w r6, r3, r6, lsl #2 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ - b.n aaf00 │ │ │ │ + b.n aa6b8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mla r2, r3, r9, r4 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mov r1, r6 │ │ │ │ subs r3, r0, r3 │ │ │ │ mov r0, r5 │ │ │ │ add.w r2, sl, r2, lsl #3 │ │ │ │ @@ -106030,29 +105292,29 @@ │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n aaefc │ │ │ │ + bge.n aa6b4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #8] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w a9ff0 │ │ │ │ + blt.w a97a8 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mul.w r6, r4, r6 │ │ │ │ - ldr.w r8, [pc, #1532] @ ab564 │ │ │ │ + ldr.w r8, [pc, #1532] @ aad1c │ │ │ │ mul.w r5, r4, r5 │ │ │ │ ldr.w r9, [sp, #16] │ │ │ │ adds r6, #1 │ │ │ │ add r8, pc │ │ │ │ adds r5, #1 │ │ │ │ add.w r6, r3, r6, lsl #3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -106072,16 +105334,16 @@ │ │ │ │ adds r4, #1 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ adds r7, #4 │ │ │ │ add r6, fp │ │ │ │ add r5, sl │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n aaf8a │ │ │ │ - b.w a9ff0 │ │ │ │ + bge.n aa742 │ │ │ │ + b.w a97a8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ subs r2, #4 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r1, r3, #1 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ @@ -106103,64 +105365,64 @@ │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp, #80] @ 0x50 │ │ │ │ - ble.w ab208 │ │ │ │ + ble.w aa9c0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w ab2cc │ │ │ │ + bne.w aaa84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov.w r9, r5, lsl #3 │ │ │ │ mov r2, fp │ │ │ │ mov r7, r5 │ │ │ │ add.w sl, r3, r9 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r9, r3 │ │ │ │ mov r0, r9 │ │ │ │ mov ip, sl │ │ │ │ movs r3, #1 │ │ │ │ add.w lr, r7, #4294967295 @ 0xffffffff │ │ │ │ - b.n ab072 │ │ │ │ + b.n aa82a │ │ │ │ vldr s15, [r0, #8] │ │ │ │ adds r1, r3, #1 │ │ │ │ add.w r4, lr, r1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab198 │ │ │ │ + bne.w aa950 │ │ │ │ vldr s15, [r0, #12] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab198 │ │ │ │ + bne.w aa950 │ │ │ │ vldr s15, [ip, #8] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab198 │ │ │ │ + bne.w aa950 │ │ │ │ vldr s15, [ip, #12] │ │ │ │ adds r0, #8 │ │ │ │ add.w ip, ip, #8 │ │ │ │ movs r2, #1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab198 │ │ │ │ + bne.w aa950 │ │ │ │ mov r3, r1 │ │ │ │ cmp r5, r3 │ │ │ │ - bne.n ab022 │ │ │ │ + bne.n aa7da │ │ │ │ str.w r8, [sp, #140] @ 0x8c │ │ │ │ - cbz r2, ab07e │ │ │ │ + cbz r2, aa836 │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ vmov s15, r7 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w sl, r5, lsl #2 │ │ │ │ cmp r7, r5 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ add r3, sl │ │ │ │ vstr s15, [r3] │ │ │ │ - beq.w ab3da │ │ │ │ + beq.w aab92 │ │ │ │ mov r9, r5 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -106200,19 +105462,19 @@ │ │ │ │ vldr s15, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ add sl, r3 │ │ │ │ cmp r2, r9 │ │ │ │ vstr s15, [sl] │ │ │ │ - beq.n ab160 │ │ │ │ + beq.n aa918 │ │ │ │ mul.w r1, r2, r6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mul.w r3, r9, r6 │ │ │ │ - ldr.w sl, [pc, #1100] @ ab568 │ │ │ │ + ldr.w sl, [pc, #1100] @ aad20 │ │ │ │ adds r1, #1 │ │ │ │ add r7, sp, #156 @ 0x9c │ │ │ │ adds r3, #1 │ │ │ │ add sl, pc │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ mov r2, sl │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ @@ -106230,119 +105492,119 @@ │ │ │ │ adds r3, #1 │ │ │ │ adds r1, #1 │ │ │ │ add.w r3, r7, r3, lsl #3 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w ab472 │ │ │ │ + beq.w aac2a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ subs r5, #1 │ │ │ │ str.w r8, [sp, #156] @ 0x9c │ │ │ │ cmp r5, #1 │ │ │ │ sub.w r3, r3, #8 │ │ │ │ add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bne.w aaff0 │ │ │ │ + bne.w aa7a8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - b.w aa0f6 │ │ │ │ + b.w a98ae │ │ │ │ cmp r5, r1 │ │ │ │ - blt.w ab2a4 │ │ │ │ + blt.w aaa5c │ │ │ │ adds r4, r1, r7 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsls r2, r4, #3 │ │ │ │ add.w ip, r0, r2 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, r0 │ │ │ │ mov r0, ip │ │ │ │ - b.n ab1e6 │ │ │ │ + b.n aa99e │ │ │ │ vldr s15, [r0, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab1f4 │ │ │ │ + bne.n aa9ac │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab1f4 │ │ │ │ + bne.n aa9ac │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab1f4 │ │ │ │ + bne.n aa9ac │ │ │ │ adds r1, #1 │ │ │ │ adds r0, #8 │ │ │ │ adds r2, #8 │ │ │ │ cmp r5, r1 │ │ │ │ - blt.n ab2a4 │ │ │ │ + blt.n aaa5c │ │ │ │ adds r4, r1, r7 │ │ │ │ vldr s15, [r0] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ab1b0 │ │ │ │ + beq.n aa968 │ │ │ │ sub.w sl, sl, #8 │ │ │ │ sub.w r9, r9, #8 │ │ │ │ movs r2, #1 │ │ │ │ mov r7, lr │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w ab016 │ │ │ │ + bne.w aa7ce │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r7 │ │ │ │ - bgt.w ab54e │ │ │ │ + bgt.w aad06 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ lsls r3, r2, #3 │ │ │ │ mul.w ip, r2, r6 │ │ │ │ str.w fp, [sp, #64] @ 0x40 │ │ │ │ mov fp, r2 │ │ │ │ mul.w lr, r1, r2 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r9, r1, r3 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add.w sl, r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r9, lr, lsl #3 │ │ │ │ add.w r2, sl, ip, lsl #3 │ │ │ │ - b.n ab286 │ │ │ │ + b.n aaa3e │ │ │ │ vldr s15, [r2] │ │ │ │ adds r3, r0, #1 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab3f8 │ │ │ │ + bne.w aabb0 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab3f8 │ │ │ │ + bne.w aabb0 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab3f8 │ │ │ │ + bne.w aabb0 │ │ │ │ vldr s15, [r1, #4] │ │ │ │ adds r2, #8 │ │ │ │ adds r1, #8 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab3f8 │ │ │ │ + bne.w aabb0 │ │ │ │ mov r0, r3 │ │ │ │ cmp r0, r8 │ │ │ │ - ble.n ab23e │ │ │ │ + ble.n aa9f6 │ │ │ │ movs r3, #2 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ mov r4, r8 │ │ │ │ ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - b.n ab2ae │ │ │ │ + b.n aaa66 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ mov r9, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r5, [sp, #140] @ 0x8c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ @@ -106350,16 +105612,16 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w sl, r9, lsl #2 │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ add r3, sl │ │ │ │ cmp r7, r9 │ │ │ │ vstr s15, [r3] │ │ │ │ - bne.w ab09e │ │ │ │ - b.n ab0fa │ │ │ │ + bne.w aa856 │ │ │ │ + b.n aa8b2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ adds r3, r5, r6 │ │ │ │ str.w r8, [sp, #100] @ 0x64 │ │ │ │ mov r8, r3 │ │ │ │ sub.w sl, r2, #8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ sub.w r9, r2, #8 │ │ │ │ @@ -106369,177 +105631,177 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub.w r7, r8, r6 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov ip, r8 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ add.w r1, r3, r8, lsl #3 │ │ │ │ movs r3, #1 │ │ │ │ - b.n ab340 │ │ │ │ + b.n aaaf8 │ │ │ │ vldr s15, [r1] │ │ │ │ adds r2, r3, #1 │ │ │ │ mov r4, ip │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab34c │ │ │ │ + bne.n aab04 │ │ │ │ vldr s15, [r1, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab34c │ │ │ │ + bne.n aab04 │ │ │ │ vldr s15, [r0, #-4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab34c │ │ │ │ + bne.n aab04 │ │ │ │ vldr s15, [r0] │ │ │ │ add ip, r6 │ │ │ │ add r1, sl │ │ │ │ add r0, r9 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab34c │ │ │ │ + bne.n aab04 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, fp │ │ │ │ cmp r3, r5 │ │ │ │ - bne.n ab2fa │ │ │ │ + bne.n aaab2 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ - b.n ab076 │ │ │ │ + b.n aa82e │ │ │ │ cmp r2, r5 │ │ │ │ - bgt.n ab29e │ │ │ │ + bgt.n aaa56 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mla r0, r2, r6, r7 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mla r1, r2, r1, r7 │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add.w r7, r4, r0, lsl #3 │ │ │ │ - b.n ab3a0 │ │ │ │ + b.n aab58 │ │ │ │ vldr s15, [r7, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab3b0 │ │ │ │ + bne.n aab68 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab3b0 │ │ │ │ + bne.n aab68 │ │ │ │ vldr s15, [r1, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab3b0 │ │ │ │ + bne.n aab68 │ │ │ │ adds r2, #1 │ │ │ │ add r0, r6 │ │ │ │ add r7, sl │ │ │ │ add r1, r9 │ │ │ │ cmp r2, r5 │ │ │ │ - bgt.w ab29e │ │ │ │ + bgt.w aaa56 │ │ │ │ vldr s15, [r7] │ │ │ │ mov r4, r0 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ab368 │ │ │ │ + beq.n aab20 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ cmp r8, r6 │ │ │ │ sub.w r3, r3, #8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - beq.w ab554 │ │ │ │ + beq.w aad0c │ │ │ │ mov r2, fp │ │ │ │ - b.n ab2e6 │ │ │ │ + b.n aaa9e │ │ │ │ vmov.f32 s10, s20 │ │ │ │ vmov.f32 s18, s20 │ │ │ │ vmov.f32 s13, s20 │ │ │ │ vmov.f32 s15, s14 │ │ │ │ - b.w aa7b4 │ │ │ │ + b.w a9f6c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add sl, r3 │ │ │ │ vstr s15, [sl] │ │ │ │ - b.n ab168 │ │ │ │ + b.n aa920 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ adds r3, r0, r7 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r7, r0, lsl #1 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - b.w aaaa2 │ │ │ │ + b.w aa25a │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.n ab4b6 │ │ │ │ + bgt.n aac6e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add.w r2, r3, ip │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ add.w r1, r3, lr │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ - b.n ab446 │ │ │ │ + b.n aabfe │ │ │ │ vldr s15, [r2, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab454 │ │ │ │ + bne.n aac0c │ │ │ │ vldr s15, [r1] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab454 │ │ │ │ + bne.n aac0c │ │ │ │ vldr s15, [r1, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab454 │ │ │ │ + bne.n aac0c │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #8 │ │ │ │ adds r1, #8 │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.n ab4b6 │ │ │ │ + bgt.n aac6e │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ab412 │ │ │ │ + beq.n aabca │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w fp, fp, #1 │ │ │ │ add ip, r6 │ │ │ │ cmp fp, r7 │ │ │ │ add lr, r3 │ │ │ │ - ble.w ab232 │ │ │ │ + ble.w aa9ea │ │ │ │ ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ - b.w aa0f6 │ │ │ │ + b.w a98ae │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #156] @ 0x9c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - b.n ab20a │ │ │ │ + b.n aa9c2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w a9ff0 │ │ │ │ + blt.w a97a8 │ │ │ │ add.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ subs r3, #1 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r3, #2 │ │ │ │ add.w r0, r2, r0, lsl #2 │ │ │ │ add r1, r3 │ │ │ │ add r2, r3 │ │ │ │ mov r3, r1 │ │ │ │ mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ str.w r1, [r2], #4 │ │ │ │ str.w r1, [r3], #4 │ │ │ │ cmp r0, r2 │ │ │ │ - bne.n ab4a6 │ │ │ │ - b.w a9ff0 │ │ │ │ + bne.n aac5e │ │ │ │ + b.w a97a8 │ │ │ │ mov r4, r7 │ │ │ │ movs r3, #2 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - b.n ab2ae │ │ │ │ + b.n aaa66 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov.w lr, #0 │ │ │ │ add.w r2, r1, r9 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r3, r1 │ │ │ │ @@ -106571,37 +105833,352 @@ │ │ │ │ cmp r0, ip │ │ │ │ str.w lr, [r5], #4 │ │ │ │ str.w lr, [r2], #4 │ │ │ │ str.w lr, [r6], #4 │ │ │ │ str.w lr, [r3], #4 │ │ │ │ str.w lr, [r7], #4 │ │ │ │ str.w lr, [r1], #4 │ │ │ │ - bne.n ab526 │ │ │ │ - b.w aa4fc │ │ │ │ + bne.n aacde │ │ │ │ + b.w a9cb4 │ │ │ │ ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ - b.n ab46a │ │ │ │ + b.n aac22 │ │ │ │ ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ - b.n ab206 │ │ │ │ + b.n aa9be │ │ │ │ negs r2, r2 │ │ │ │ - b.w a9fe2 │ │ │ │ + b.w a979a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + adds r6, r0, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r2, #15 │ │ │ │ + adds r4, r2, #0 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + │ │ │ │ +000aad24 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ + ldr r5, [pc, #684] @ (aafe8 ) │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + ldr r4, [pc, #684] @ (aafec ) │ │ │ │ + mov r7, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r9, [pc, #680] @ aaff0 │ │ │ │ + ldrd sl, fp, [sp, #204] @ 0xcc │ │ │ │ + add r9, pc │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #260] @ 0x104 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #140] @ 0x8c │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldrd r6, r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #236] @ 0xec │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #244] @ 0xf4 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + blx 57998 │ │ │ │ + mov r9, r0 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n aade6 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n aae34 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n aae2a │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w aafd8 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n aae5a │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n aae62 │ │ │ │ + mvn.w r2, #15 │ │ │ │ + movs r3, #16 │ │ │ │ + b.n aae30 │ │ │ │ + ldr r1, [pc, #524] @ (aaff4 ) │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n aadb4 │ │ │ │ + movs r3, #1 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r0, [pc, #504] @ (aaff8 ) │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #496] @ (aaffc ) │ │ │ │ + ldr r3, [pc, #480] @ (aafec ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w aafe0 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n aadfc │ │ │ │ + ldr r1, [pc, #456] @ (ab000 ) │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n aadba │ │ │ │ + ldr r1, [pc, #448] @ (ab004 ) │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n aadba │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n aadfc │ │ │ │ + mvn.w r2, #13 │ │ │ │ + movs r3, #14 │ │ │ │ + b.n aae30 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w aafe4 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + bne.n aaf6a │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + add.w r8, sp, #136 @ 0x88 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + it eq │ │ │ │ + moveq.w ip, #73 @ 0x49 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + it ne │ │ │ │ + movne.w ip, #49 @ 0x31 │ │ │ │ + strb.w ip, [sp, #136] @ 0x88 │ │ │ │ + blx 661f0 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + add r3, sp, #132 @ 0x84 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + strd r6, r2, [sp] │ │ │ │ + mov r2, sl │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, fp │ │ │ │ + str r5, [sp, #24] │ │ │ │ + vstr s0, [sp, #132] @ 0x84 │ │ │ │ + blx 62a5c │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + mov r2, r7 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r9, [sp, #108] @ 0x6c │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r0, [pc, #308] @ (ab008 ) │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r0, pc │ │ │ │ + mov r3, r9 │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + mov r3, sl │ │ │ │ + ldr.w r8, [sp, #76] @ 0x4c │ │ │ │ + mov r2, r7 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + strd r6, r0, [sp, #4] │ │ │ │ + mov r0, r8 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + mov r1, r4 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + str.w fp, [sp] │ │ │ │ + blx 582e0 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + strd r6, r1, [sp, #16] │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #32] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, r4 │ │ │ │ + strd sl, fp, [sp, #8] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str.w r9, [sp, #28] │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + blx 63c70 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + ldr r0, [pc, #188] @ (ab00c ) │ │ │ │ + add r0, pc │ │ │ │ + vldr s16, [r1] │ │ │ │ + blx 57478 │ │ │ │ + vcmpe.f32 s16, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt mi │ │ │ │ + ldrmi r3, [r4, #0] │ │ │ │ + addmi r3, #1 │ │ │ │ + strmi r3, [r5, #0] │ │ │ │ + b.n aae08 │ │ │ │ + ldr.w r8, [pc, #164] @ ab010 │ │ │ │ + mov r3, fp │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + mov r0, r4 │ │ │ │ + add r8, pc │ │ │ │ + str.w r8, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + ble.n aafb2 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + subs r3, #1 │ │ │ │ + mov r2, r8 │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + mov r3, sl │ │ │ │ + str.w r8, [sp] │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + blx 5d9c8 │ │ │ │ + str.w r8, [sp] │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r2, fp │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + blx 5a164 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w aae70 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n aae08 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n aae30 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n aadfc │ │ │ │ + cbz r0, ab060 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldmia r5, {r2, r3, r5} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bne.n aafa4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bcc.n aaff8 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cbz r4, ab040 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + bvs.n aaf84 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + beq.n ab000 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + beq.n ab0e4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ -000ab56c : │ │ │ │ +000ab014 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - ldr.w r5, [pc, #1124] @ ab9e8 │ │ │ │ + ldr.w r5, [pc, #1124] @ ab490 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ - ldr.w r4, [pc, #1124] @ ab9ec │ │ │ │ + ldr.w r4, [pc, #1124] @ ab494 │ │ │ │ mov r8, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -106612,49 +106189,49 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r4, #0] │ │ │ │ ldr.w r5, [r8] │ │ │ │ cmp r5, r0 │ │ │ │ - blt.w ab9ce │ │ │ │ - beq.w ab7b6 │ │ │ │ + blt.w ab476 │ │ │ │ + beq.w ab25e │ │ │ │ subs r0, r6, #4 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ str.w r0, [r4, #4]! │ │ │ │ adds r0, #1 │ │ │ │ cmp r5, r0 │ │ │ │ - bge.n ab5c2 │ │ │ │ + bge.n ab06a │ │ │ │ ldr.w r4, [r8] │ │ │ │ subs r0, r4, #2 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w ab75c │ │ │ │ + ble.w ab204 │ │ │ │ add.w r4, r7, r4, lsl #3 │ │ │ │ mov fp, r7 │ │ │ │ subs r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [r0, #0] │ │ │ │ adds r0, #8 │ │ │ │ str.w r5, [r0, #-4] │ │ │ │ cmp r0, r4 │ │ │ │ - bne.n ab5e6 │ │ │ │ + bne.n ab08e │ │ │ │ sub.w r9, r6, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ mov r4, r3 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ movs r7, #1 │ │ │ │ add.w sl, sp, #28 │ │ │ │ mov r8, r1 │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - b.n ab658 │ │ │ │ + b.n ab100 │ │ │ │ vldr s16, [r4] │ │ │ │ mov r0, r4 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ @@ -106662,22 +106239,22 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ab8dc │ │ │ │ + bne.w ab384 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r4, #8 │ │ │ │ adds r5, #8 │ │ │ │ adds r6, #8 │ │ │ │ add.w fp, fp, #8 │ │ │ │ cmp r2, r7 │ │ │ │ - blt.n ab750 │ │ │ │ + blt.n ab1f8 │ │ │ │ vldr s17, [r4] │ │ │ │ mov r0, r4 │ │ │ │ blx 65794 │ │ │ │ mov r0, r5 │ │ │ │ vcvt.f32.f64 s18, d0 │ │ │ │ vldr s16, [r5] │ │ │ │ blx 65794 │ │ │ │ @@ -106699,15 +106276,15 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n ab60e │ │ │ │ + bge.n ab0b6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx 6522c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ str r2, [r4, #0] │ │ │ │ vldr s14, [sp, #28] │ │ │ │ @@ -106739,33 +106316,33 @@ │ │ │ │ vstr s11, [fp, #4] │ │ │ │ vnmla.f32 s15, s14, s12 │ │ │ │ vstr s13, [r6, #12] │ │ │ │ vstr s13, [sp, #32] │ │ │ │ vstr s15, [r6, #8] │ │ │ │ vstr s15, [sp, #28] │ │ │ │ str.w r7, [r9, r7, lsl #2] │ │ │ │ - b.n ab648 │ │ │ │ + b.n ab0f0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r8, r3, [sp, #8] │ │ │ │ ldr.w r4, [r8] │ │ │ │ cmp r4, #1 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bgt.n ab7d8 │ │ │ │ + bgt.n ab280 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ - ble.n ab7b6 │ │ │ │ + ble.n ab25e │ │ │ │ mov r4, r3 │ │ │ │ movs r5, #1 │ │ │ │ - b.n ab77a │ │ │ │ + b.n ab222 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #8 │ │ │ │ cmp r3, r5 │ │ │ │ - blt.n ab7b6 │ │ │ │ + blt.n ab25e │ │ │ │ vldr s16, [r4] │ │ │ │ mov r0, r4 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ @@ -106773,26 +106350,26 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ab770 │ │ │ │ + bne.n ab218 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r5, [r3, #0] │ │ │ │ - ldr r2, [pc, #568] @ (ab9f0 ) │ │ │ │ - ldr r3, [pc, #560] @ (ab9ec ) │ │ │ │ + ldr r2, [pc, #568] @ (ab498 ) │ │ │ │ + ldr r3, [pc, #560] @ (ab494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ab9e4 │ │ │ │ + bne.w ab48c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r9, r4, #4294967295 @ 0xffffffff │ │ │ │ sub.w r5, r3, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -106829,15 +106406,15 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n ab930 │ │ │ │ + bge.n ab3d8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #28 │ │ │ │ add r7, r6 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr.w r2, [sl] │ │ │ │ @@ -106864,15 +106441,15 @@ │ │ │ │ vsub.f32 s14, s13, s12 │ │ │ │ vstr s15, [r6, #4] │ │ │ │ vstr s14, [r6] │ │ │ │ str.w r4, [r2, r9, lsl #2] │ │ │ │ vstr s14, [sp, #28] │ │ │ │ vstr s15, [sp, #32] │ │ │ │ ldr.w r4, [r8] │ │ │ │ - b.n ab764 │ │ │ │ + b.n ab20c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ blx 6522c │ │ │ │ vldr s11, [sp, #28] │ │ │ │ vldr s15, [sp, #32] │ │ │ │ vstr s11, [r5] │ │ │ │ @@ -106887,15 +106464,15 @@ │ │ │ │ vnmls.f32 s12, s11, s10 │ │ │ │ vsub.f32 s13, s13, s15 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s13, [sp, #32] │ │ │ │ vstr s13, [r4, #12] │ │ │ │ vstr s15, [sp, #28] │ │ │ │ vstr s15, [r4, #8] │ │ │ │ - b.n ab648 │ │ │ │ + b.n ab0f0 │ │ │ │ vldr s16, [r5] │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp, #24] │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ @@ -106905,15 +106482,15 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ab8d6 │ │ │ │ + beq.n ab37e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #28 │ │ │ │ str r3, [sp, #8] │ │ │ │ blx 6522c │ │ │ │ vldr s15, [sp, #32] │ │ │ │ add r7, r6 │ │ │ │ @@ -106933,33 +106510,473 @@ │ │ │ │ vldr s13, [r6, #4] │ │ │ │ vsub.f32 s13, s13, s15 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s13, [sp, #32] │ │ │ │ vstr s13, [r6, #4] │ │ │ │ vstr s15, [sp, #28] │ │ │ │ vstr s15, [r6] │ │ │ │ - b.n ab764 │ │ │ │ - ldr r0, [pc, #36] @ (ab9f4 ) │ │ │ │ + b.n ab20c │ │ │ │ + ldr r0, [pc, #36] @ (ab49c ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add r1, sp, #24 │ │ │ │ str r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 6423c │ │ │ │ - b.n ab7b6 │ │ │ │ + b.n ab25e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldmia r5!, {r3, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000ab4a0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r5, [pc, #956] @ (ab874 ) │ │ │ │ + sub sp, #68 @ 0x44 │ │ │ │ + ldr r4, [pc, #956] @ (ab878 ) │ │ │ │ + mov fp, r1 │ │ │ │ + add r5, pc │ │ │ │ + movs r1, #0 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + mov.w r4, #0 │ │ │ │ + strd r3, r2, [sp, #20] │ │ │ │ + ldrd r2, r9, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r2, #0] │ │ │ │ + str.w r1, [r9] │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r1, [r0, #0] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w ab9d2 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + cmp r0, #0 │ │ │ │ + blt.w ab6ca │ │ │ │ + ldr r4, [r2, #0] │ │ │ │ + cmp r1, #1 │ │ │ │ + mov r2, r1 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + cmp r4, r2 │ │ │ │ + blt.w ab9da │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w ab6e0 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + add.w lr, r1, #4294967295 @ 0xffffffff │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + adds r2, #1 │ │ │ │ + str.w lr, [sp, #40] @ 0x28 │ │ │ │ + mov.w ip, r2, lsl #3 │ │ │ │ + sub.w r2, r4, #8 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + cmp.w lr, #0 │ │ │ │ + beq.w ab9ee │ │ │ │ + mov.w sl, #1 │ │ │ │ + sub.w r6, ip, #8 │ │ │ │ + add r2, sp, #44 @ 0x2c │ │ │ │ + strd ip, r3, [sp, #32] │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + mov ip, r1 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + mov r9, sl │ │ │ │ + vldr s16, [pc, #808] @ ab870 │ │ │ │ + mov r1, lr │ │ │ │ + str r2, [sp, #4] │ │ │ │ + b.n ab580 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n ab56a │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w ab9e2 │ │ │ │ + add.w sl, r9, #1 │ │ │ │ + adds r5, #8 │ │ │ │ + adds r4, #8 │ │ │ │ + adds r7, #8 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + mov r9, sl │ │ │ │ + cmp r1, sl │ │ │ │ + blt.w ab818 │ │ │ │ + vldr s15, [r5] │ │ │ │ + vldr s17, [r4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n ab5a0 │ │ │ │ + vldr s15, [r5, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n ab550 │ │ │ │ + mov r0, r4 │ │ │ │ + add.w sl, r9, #1 │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r5 │ │ │ │ + vcvt.f32.f64 s19, d0 │ │ │ │ + vldr s18, [r5] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s18, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vadd.f32 s17, s17, s19 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s18, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s18, s18, s0 │ │ │ │ + vcmpe.f32 s17, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.n ab702 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r5 │ │ │ │ + blx 6522c │ │ │ │ + vldr s10, [r7, #4] │ │ │ │ + vldr s8, [sp, #48] @ 0x30 │ │ │ │ + vldr s11, [r7] │ │ │ │ + vldr s9, [sp, #44] @ 0x2c │ │ │ │ + vmul.f32 s13, s8, s10 │ │ │ │ + vldr s15, [r4, #8] │ │ │ │ + vmul.f32 s12, s8, s11 │ │ │ │ + vldr s14, [r4, #12] │ │ │ │ + vmla.f32 s12, s9, s10 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + vnmls.f32 s13, s9, s11 │ │ │ │ + cmp r0, #0 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vstr s12, [sp, #56] @ 0x38 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + vstr s13, [sp, #52] @ 0x34 │ │ │ │ + vstr s14, [sp, #48] @ 0x30 │ │ │ │ + vstr s14, [r4, #12] │ │ │ │ + vstr s15, [sp, #44] @ 0x2c │ │ │ │ + vstr s15, [r4, #8] │ │ │ │ + ble.n ab6b0 │ │ │ │ + add.w ip, r0, #1 │ │ │ │ + mov r2, r8 │ │ │ │ + movs r1, #1 │ │ │ │ + vldr s10, [r2, #4] │ │ │ │ + adds r1, #1 │ │ │ │ + vldr s11, [r2] │ │ │ │ + cmp r1, ip │ │ │ │ + vldr s14, [r2, #8] │ │ │ │ + vmul.f32 s12, s8, s10 │ │ │ │ + vldr s15, [r2, #12] │ │ │ │ + vmul.f32 s13, s8, s11 │ │ │ │ + vmla.f32 s13, s9, s10 │ │ │ │ + vnmls.f32 s12, s9, s11 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vstr s15, [r2, #12] │ │ │ │ + vstr s14, [r2, #8] │ │ │ │ + add r2, r6 │ │ │ │ + bne.n ab668 │ │ │ │ + vstr s12, [sp, #52] @ 0x34 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + vstr s15, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + add.w r2, ip, #4294967295 @ 0xffffffff │ │ │ │ + cmp r2, r9 │ │ │ │ + itt gt │ │ │ │ + vstrgt s16, [r5] │ │ │ │ + vstrgt s16, [r5, #4] │ │ │ │ + b.n ab56e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r0, [pc, #424] @ (ab87c ) │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ + str.w r2, [r9] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #412] @ (ab880 ) │ │ │ │ + ldr r3, [pc, #404] @ (ab878 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w ab9f2 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #68 @ 0x44 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + mov r1, r4 │ │ │ │ + blx 6522c │ │ │ │ + vldr s8, [sp, #48] @ 0x30 │ │ │ │ + vldr s11, [r4, #12] │ │ │ │ + vldr s10, [r4, #8] │ │ │ │ + vldr s9, [sp, #44] @ 0x2c │ │ │ │ + vmul.f32 s12, s8, s11 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + vmul.f32 s13, s8, s10 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + vmla.f32 s13, s9, s11 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + vnmls.f32 s12, s9, s10 │ │ │ │ + str r2, [r4, #4] │ │ │ │ + vldr s14, [r7] │ │ │ │ + vldr s15, [r7, #4] │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + add.w r2, ip, #4294967295 @ 0xffffffff │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + cmp r2, r9 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vstr s12, [sp, #52] @ 0x34 │ │ │ │ + vstr s15, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [r4, #12] │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + vstr s14, [r4, #8] │ │ │ │ + ble.n ab7aa │ │ │ │ + vldr s12, [r7, #8] │ │ │ │ + vneg.f32 s15, s8 │ │ │ │ + vneg.f32 s14, s9 │ │ │ │ + vstr s12, [r5] │ │ │ │ + vldr s7, [r7, #12] │ │ │ │ + vmul.f32 s13, s12, s15 │ │ │ │ + vstr s15, [sp, #56] @ 0x38 │ │ │ │ + vstr s14, [sp, #52] @ 0x34 │ │ │ │ + vmul.f32 s15, s7, s15 │ │ │ │ + vmla.f32 s13, s7, s14 │ │ │ │ + vstr s7, [r5, #4] │ │ │ │ + vnmls.f32 s15, s12, s14 │ │ │ │ + vstr s13, [sp, #48] @ 0x30 │ │ │ │ + vstr s13, [r7, #12] │ │ │ │ + vstr s15, [sp, #44] @ 0x2c │ │ │ │ + vstr s15, [r7, #8] │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + cmp r0, #0 │ │ │ │ + vstr s10, [r7] │ │ │ │ + vstr s11, [r7, #4] │ │ │ │ + ble.w ab56e │ │ │ │ + add.w lr, r0, #1 │ │ │ │ + mov r3, r8 │ │ │ │ + movs r2, #1 │ │ │ │ + vldr s10, [r3, #12] │ │ │ │ + adds r2, #1 │ │ │ │ + vldr s11, [r3, #8] │ │ │ │ + cmp r2, lr │ │ │ │ + vldr s14, [r3] │ │ │ │ + vmul.f32 s12, s8, s10 │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vmul.f32 s13, s8, s11 │ │ │ │ + vstr s11, [r3] │ │ │ │ + vmla.f32 s13, s9, s10 │ │ │ │ + vstr s10, [r3, #4] │ │ │ │ + vnmls.f32 s12, s9, s11 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vstr s15, [r3, #12] │ │ │ │ + vstr s14, [r3, #8] │ │ │ │ + add r3, r6 │ │ │ │ + bne.n ab7c6 │ │ │ │ + vstr s12, [sp, #52] @ 0x34 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vstr s14, [sp, #44] @ 0x2c │ │ │ │ + vstr s15, [sp, #48] @ 0x30 │ │ │ │ + b.n ab56e │ │ │ │ + mov r1, ip │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r9, [sp, #8] │ │ │ │ + ldr.w ip, [sp, #32] │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + lsls r2, r1, #3 │ │ │ │ + add r4, r2 │ │ │ │ + vldr s15, [r4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n ab84e │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it eq │ │ │ │ + streq.w r1, [r9] │ │ │ │ + beq.w ab6e0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + ble.w ab6e0 │ │ │ │ + sub.w r3, r3, ip │ │ │ │ + ldr.w fp, [sp, #16] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add.w r8, sp, #44 @ 0x2c │ │ │ │ + movs r3, #1 │ │ │ │ + add.w r9, sp, #52 @ 0x34 │ │ │ │ + mov r4, r1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + b.n ab89c │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + add r4, sp, #336 @ 0x150 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + add fp, r2 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w ab6e0 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + lsls r2, r4, #3 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + add r4, fp │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r4, r5, r4, lsl #3 │ │ │ │ + add r2, r6 │ │ │ │ + mov r1, r4 │ │ │ │ + blx 6522c │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [r4, #4] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #1 │ │ │ │ + ble.n ab884 │ │ │ │ + add.w r1, fp, r2 │ │ │ │ + subs r4, r2, #1 │ │ │ │ + add.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + subs r2, #1 │ │ │ │ + add.w r2, r6, r2, lsl #3 │ │ │ │ + vldr s9, [r1, #4] │ │ │ │ + vldr s11, [r1] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add.w r1, r1, r4, lsl #3 │ │ │ │ + add r4, fp │ │ │ │ + add.w r4, r5, r4, lsl #3 │ │ │ │ + vldr s15, [r1, #-4] │ │ │ │ + vldr s10, [r1, #-8] │ │ │ │ + mov r1, r9 │ │ │ │ + vldr s14, [r4] │ │ │ │ + vmul.f32 s12, s15, s9 │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + vldr s13, [r4, #4] │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + vsub.f32 s13, s13, s15 │ │ │ │ + vsub.f32 s15, s14, s12 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vstr s15, [sp, #52] @ 0x34 │ │ │ │ + blx 6522c │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [r4, #4] │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ + subs r7, r4, #2 │ │ │ │ + cmp r7, #0 │ │ │ │ + ble.n ab884 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + lsls r5, r4, #3 │ │ │ │ + add r4, fp │ │ │ │ + sub.w r2, r5, #24 │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add.w sl, r3, r2 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + adds r6, r3, r5 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add r5, r3 │ │ │ │ + vldr s12, [r4, #-4] │ │ │ │ + mov r2, sl │ │ │ │ + vldr s14, [r6, #-20] @ 0xffffffec │ │ │ │ + mov r1, r9 │ │ │ │ + vldr s7, [r4, #-8] │ │ │ │ + mov r0, r8 │ │ │ │ + vldr s13, [r4, #4] │ │ │ │ + subs r6, #8 │ │ │ │ + vmul.f32 s10, s14, s12 │ │ │ │ + vldr s15, [r5, #-20] @ 0xffffffec │ │ │ │ + vldr s6, [r6, #-16] │ │ │ │ + vmul.f32 s14, s7, s14 │ │ │ │ + vldr s9, [r4] │ │ │ │ + subs r5, #8 │ │ │ │ + vmul.f32 s11, s15, s13 │ │ │ │ + vldr s8, [r5, #-16] │ │ │ │ + vmla.f32 s14, s6, s12 │ │ │ │ + vnmls.f32 s10, s6, s7 │ │ │ │ + vmul.f32 s15, s9, s15 │ │ │ │ + vldr s12, [r4, #-12] │ │ │ │ + vmla.f32 s15, s8, s13 │ │ │ │ + vldr s13, [r4, #-16] │ │ │ │ + vnmls.f32 s11, s8, s9 │ │ │ │ + sub.w sl, sl, #8 │ │ │ │ + subs r4, #8 │ │ │ │ + vsub.f32 s12, s12, s14 │ │ │ │ + vsub.f32 s14, s13, s10 │ │ │ │ + vsub.f32 s13, s12, s15 │ │ │ │ + vsub.f32 s15, s14, s11 │ │ │ │ + vstr s13, [sp, #56] @ 0x38 │ │ │ │ + vstr s15, [sp, #52] @ 0x34 │ │ │ │ + blx 6522c │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + subs r7, #1 │ │ │ │ + str.w r3, [r4, #-8] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str.w r3, [r4, #-4] │ │ │ │ + bne.n ab94c │ │ │ │ + b.n ab884 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n ab6d0 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n ab6d0 │ │ │ │ + mov sl, r9 │ │ │ │ + ldr.w r9, [sp, #8] │ │ │ │ + str.w sl, [r9] │ │ │ │ + b.n ab6e0 │ │ │ │ + movs r1, #1 │ │ │ │ + b.n ab824 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ │ │ │ │ 000ab9f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -108019,79 +108036,79 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n ac0a2 │ │ │ │ nop │ │ │ │ add r6, pc, #984 @ (adr r6, ac7f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - itee gt │ │ │ │ + itte gt │ │ │ │ lslgt r4, r3, #1 │ │ │ │ - stmiale r2!, {r2, r4, r7} │ │ │ │ + stmiagt r2!, {r2, r3, r4, r5, r6} │ │ │ │ lslle r4, r3, #1 │ │ │ │ - stmia r3!, {r6} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #160 @ 0xa0 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r4, ac48a │ │ │ │ + cbnz r4, ac488 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r0, pc, #376 @ (adr r0, ac5cc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r4, ac482 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ cbnz r4, ac480 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x00b4 │ │ │ │ + cbnz r4, ac47e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + bkpt 0x0088 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bkpt 0x00ba │ │ │ │ + bkpt 0x00b2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x0018 │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #18 │ │ │ │ + subs r3, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r2, r6, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + pop {r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #234 @ 0xea │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + pop {r3, r4, r5, r6, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r2, #170 @ 0xaa │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + pop {r1, r5, r6, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r2, r3} │ │ │ │ + cbnz r6, ac510 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + pop {r1, r3, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r0, ac518 │ │ │ │ + cbnz r0, ac512 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000ac4a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -108316,20 +108333,20 @@ │ │ │ │ b.n ac51e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r3, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ vqadd.u32 q8, q3, │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000ac6d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -108599,38 +108616,38 @@ │ │ │ │ b.n ac7b8 │ │ │ │ negs r3, r1 │ │ │ │ b.n ac8bc │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, ac9bc │ │ │ │ + @ instruction: 0xb8fa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxtb r6, r3 │ │ │ │ + sxth r2, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb7ba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rev16 r6, r3 │ │ │ │ + rev r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb826 │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc2l 0, cr0, [r2], #372 @ 0x174 │ │ │ │ - @ instruction: 0xb794 │ │ │ │ + @ instruction: 0xb77c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stc2 0, cr0, [r6], {93} @ 0x5d │ │ │ │ - cbz r2, aca10 │ │ │ │ + cbz r2, aca0e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r6, ac9fa │ │ │ │ + cbnz r6, ac9f4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfba6005d │ │ │ │ - cbz r4, ac9f4 │ │ │ │ + cbz r4, ac9f2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000ac9ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -109069,319 +109086,65 @@ │ │ │ │ b.n acc42 │ │ │ │ negs r3, r1 │ │ │ │ b.n acb50 │ │ │ │ str r7, [sp, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r6, r7, lr} │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add r7, sp, #312 @ 0x138 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb6da │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r0, aced2 │ │ │ │ + cbz r0, acecc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r2, r4, r6, r7, lr} │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r2, aceee │ │ │ │ + cbz r6, acee2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r4, aced0 │ │ │ │ + uxtb r4, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr??.w r0, [r0, sp, lsl #1] │ │ │ │ - cbz r4, acec6 │ │ │ │ + cbz r4, acec0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf774005d │ │ │ │ - add r4, sp, #840 @ 0x348 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #78 @ 0x4e │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #648 @ 0x288 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf718005d │ │ │ │ - add r4, sp, #448 @ 0x1c0 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf6f4005d │ │ │ │ │ │ │ │ -000aceb0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #552] @ (ad0ec ) │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [pc, #552] @ (ad0f0 ) │ │ │ │ - add r2, pc │ │ │ │ - sub sp, #100 @ 0x64 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #548] @ (ad0f4 ) │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldrd r9, r3, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldrd sl, r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #492] @ (ad0f8 ) │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r2, r0 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - cbz r6, acf48 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n acf94 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n acf62 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n acff8 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - lsrs r1, r0, #31 │ │ │ │ - cmp r3, r0 │ │ │ │ - it lt │ │ │ │ - orrlt.w r1, r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n acfaa │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n acf68 │ │ │ │ - ldr r1, [pc, #432] @ (ad0fc ) │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n acf1c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n acf68 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str r2, [r7, #0] │ │ │ │ - ldr r0, [pc, #404] @ (ad100 ) │ │ │ │ - add r1, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #396] @ (ad104 ) │ │ │ │ - ldr r3, [pc, #372] @ (ad0f0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w ad0e4 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #100 @ 0x64 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #368] @ (ad108 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n acf20 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n acf68 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bge.n ad000 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge.w ad0d4 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w ad0dc │ │ │ │ - cmp r6, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r2, r3 │ │ │ │ - bgt.w ad0dc │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w ad0e8 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n acf76 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r9 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - strd sl, r7, [sp] │ │ │ │ - blx 60414 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cbz r3, ad008 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [r7, #0] │ │ │ │ - b.n acf76 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n acf68 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n acf68 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r0, fp │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - add.w sl, sp, #84 @ 0x54 │ │ │ │ - str.w r9, [sp] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str.w sl, [sp, #36] @ 0x24 │ │ │ │ - add.w r9, r2, r3, lsl #2 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r4 │ │ │ │ - str.w r9, [sp, #32] │ │ │ │ - blx 62f8c │ │ │ │ - cbz r6, ad094 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r5, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r2, r4 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - movs r5, #85 @ 0x55 │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - strb.w r5, [sp, #88] @ 0x58 │ │ │ │ - blx 651ec │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r0, fp │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - strd r9, r7, [sp, #8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 65dac │ │ │ │ - b.n acf76 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r4 │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - strb.w r5, [sp, #88] @ 0x58 │ │ │ │ - blx 651ec │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 6074c │ │ │ │ - b.n acf76 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n acf68 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.n acf68 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n acf6a │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cbz r0, ad106 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrsb r6, [r4, r0] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - uxtb r0, r4 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000ad10c : │ │ │ │ +000aceb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d15} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ - ldr.w r5, [pc, #1556] @ ad738 │ │ │ │ + ldr.w r5, [pc, #1556] @ ad4dc │ │ │ │ sub sp, #244 @ 0xf4 │ │ │ │ - ldr.w r4, [pc, #1556] @ ad73c │ │ │ │ + ldr.w r4, [pc, #1556] @ ad4e0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ ldr r6, [sp, #376] @ 0x178 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ - ldr.w r1, [pc, #1544] @ ad740 │ │ │ │ + ldr.w r1, [pc, #1544] @ ad4e4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ ldr r4, [sp, #404] @ 0x194 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -109413,125 +109176,125 @@ │ │ │ │ ldr r3, [sp, #396] @ 0x18c │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n ad208 │ │ │ │ + beq.n acfac │ │ │ │ ldr.w r8, [sl] │ │ │ │ cmp.w r8, #0 │ │ │ │ - blt.n ad200 │ │ │ │ + blt.n acfa4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n ad1c2 │ │ │ │ + blt.n acf66 │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r2, r1 │ │ │ │ - blt.n ad230 │ │ │ │ + blt.n acfd4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, r2 │ │ │ │ - ble.n ad238 │ │ │ │ + ble.n acfdc │ │ │ │ mvn.w r3, #14 │ │ │ │ movs r2, #15 │ │ │ │ - b.n ad1c8 │ │ │ │ + b.n acf6c │ │ │ │ mvn.w r3, #2 │ │ │ │ movs r2, #3 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1396] @ ad744 │ │ │ │ + ldr.w r0, [pc, #1396] @ ad4e8 │ │ │ │ add r1, sp, #208 @ 0xd0 │ │ │ │ str r2, [sp, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1388] @ ad748 │ │ │ │ - ldr.w r3, [pc, #1372] @ ad73c │ │ │ │ + ldr.w r2, [pc, #1388] @ ad4ec │ │ │ │ + ldr.w r3, [pc, #1372] @ ad4e0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w adf16 │ │ │ │ + bne.w adcba │ │ │ │ movs r0, #0 │ │ │ │ add sp, #244 @ 0xf4 │ │ │ │ vpop {d8-d15} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n ad1c8 │ │ │ │ - ldr.w r1, [pc, #1344] @ ad74c │ │ │ │ + b.n acf6c │ │ │ │ + ldr.w r1, [pc, #1344] @ ad4f0 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n ad194 │ │ │ │ - ldr.w r1, [pc, #1332] @ ad750 │ │ │ │ + bne.n acf38 │ │ │ │ + ldr.w r1, [pc, #1332] @ ad4f4 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n ad194 │ │ │ │ + bne.n acf38 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n ad1c8 │ │ │ │ + b.n acf6c │ │ │ │ mvn.w r3, #12 │ │ │ │ movs r2, #13 │ │ │ │ - b.n ad1c8 │ │ │ │ + b.n acf6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w adf10 │ │ │ │ + bne.w adcb4 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.w aded2 │ │ │ │ + beq.w adc76 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n ad1da │ │ │ │ + beq.n acf7e │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r0, [pc, #1280] @ ad754 │ │ │ │ + ldr.w r0, [pc, #1280] @ ad4f8 │ │ │ │ cmp r3, #0 │ │ │ │ add r0, pc │ │ │ │ ite eq │ │ │ │ moveq r3, #78 @ 0x4e │ │ │ │ movne r3, #67 @ 0x43 │ │ │ │ strb.w r3, [sp, #232] @ 0xe8 │ │ │ │ ite eq │ │ │ │ moveq r3, #67 @ 0x43 │ │ │ │ movne r3, #78 @ 0x4e │ │ │ │ strb.w r3, [sp, #228] @ 0xe4 │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1252] @ ad758 │ │ │ │ + ldr.w r0, [pc, #1252] @ ad4fc │ │ │ │ vmov.f32 s20, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s15, #16 @ 0x40800000 4.0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ vmul.f32 s19, s0, s15 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ vdiv.f32 s18, s19, s20 │ │ │ │ - ble.n ad1da │ │ │ │ + ble.n acf7e │ │ │ │ mov r8, r4 │ │ │ │ - ldr.w r4, [pc, #1220] @ ad75c │ │ │ │ + ldr.w r4, [pc, #1220] @ ad500 │ │ │ │ ldr r1, [sp, #184] @ 0xb8 │ │ │ │ add r6, sp, #212 @ 0xd4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r4, [pc, #1212] @ ad760 │ │ │ │ + ldr.w r4, [pc, #1212] @ ad504 │ │ │ │ adds r2, r1, #1 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r4, [pc, #1204] @ ad764 │ │ │ │ + ldr.w r4, [pc, #1204] @ ad508 │ │ │ │ adds r3, r0, #1 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr.w ip, [pc, #1200] @ ad768 │ │ │ │ + ldr.w ip, [pc, #1200] @ ad50c │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #172] @ 0xac │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ add ip, pc │ │ │ │ subs r4, #8 │ │ │ │ @@ -109608,20 +109371,20 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r5, r6, [sp, #24] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r7, [sp, #4] │ │ │ │ blx 57ec8 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ad568 │ │ │ │ + beq.w ad30c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vldr s16, [r3, #8] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w ad81a │ │ │ │ + bne.w ad5be │ │ │ │ mov r0, r9 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s17, d0 │ │ │ │ vldr s22, [r7] │ │ │ │ mov r0, r7 │ │ │ │ blx 65794 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -109657,21 +109420,21 @@ │ │ │ │ vneglt.f32 s23, s23 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vadd.f32 s23, s23, s15 │ │ │ │ vmla.f32 s0, s23, s22 │ │ │ │ vstr s0, [r4] │ │ │ │ - vldr s17, [pc, #776] @ ad734 │ │ │ │ + vldr s17, [pc, #776] @ ad4d8 │ │ │ │ cmp.w sl, #0 │ │ │ │ - ble.n ad4e8 │ │ │ │ + ble.n ad28c │ │ │ │ mov r9, r4 │ │ │ │ mov r7, r5 │ │ │ │ mov.w r8, #1 │ │ │ │ - b.n ad484 │ │ │ │ + b.n ad228 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s14, [r9, #-4] │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r7, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -109684,21 +109447,21 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vdiv.f32 s15, s16, s14 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s15 │ │ │ │ cmp r8, sl │ │ │ │ - bgt.n ad4e8 │ │ │ │ + bgt.n ad28c │ │ │ │ vldmia r9!, {s15} │ │ │ │ mov r0, r7 │ │ │ │ vldr s16, [r7] │ │ │ │ vcmpe.f32 s15, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ad43c │ │ │ │ + bgt.n ad1e0 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r9, #-4] │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r7, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -109713,34 +109476,34 @@ │ │ │ │ vadd.f32 s16, s16, s19 │ │ │ │ vdiv.f32 s14, s16, s15 │ │ │ │ vcmpe.f32 s14, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s14 │ │ │ │ cmp r8, sl │ │ │ │ - ble.n ad484 │ │ │ │ + ble.n ad228 │ │ │ │ vldr s15, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vstr s17, [r7] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n ad58a │ │ │ │ + bpl.n ad32e │ │ │ │ vadd.f32 s17, s17, s17 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ vcmpe.f32 s17, s21 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite ls │ │ │ │ movls r3, #1 │ │ │ │ movhi r3, #0 │ │ │ │ cmp r6, #6 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n ad58a │ │ │ │ + beq.n ad32e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r6, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ @@ -109762,40 +109525,40 @@ │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r9, #12 │ │ │ │ mov r0, r8 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ blx 599e4 │ │ │ │ vldr s21, [r7] │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - b.n ad33c │ │ │ │ + b.n ad0e0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ vldr s16, [r3, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w adc0c │ │ │ │ + bne.w ad9b0 │ │ │ │ blx 65794 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ vcvt.f32.f64 s17, d0 │ │ │ │ vldr s22, [r0] │ │ │ │ - b.n ad3a2 │ │ │ │ + b.n ad146 │ │ │ │ mov r6, r4 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ vmov.f32 s18, s20 │ │ │ │ ldr.w r8, [sp, #156] @ 0x9c │ │ │ │ vldr s20, [sp, #116] @ 0x74 │ │ │ │ ldr.w r9, [r4] │ │ │ │ cmp.w r9, #0 │ │ │ │ - ble.n ad656 │ │ │ │ + ble.n ad3fa │ │ │ │ mov r7, r6 │ │ │ │ mov sl, r5 │ │ │ │ mov.w fp, #1 │ │ │ │ vmov.f32 s17, #16 @ 0x40800000 4.0 │ │ │ │ - b.n ad5f6 │ │ │ │ + b.n ad39a │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vmul.f32 s15, s20, s17 │ │ │ │ vldr s14, [r7, #-4] │ │ │ │ add.w fp, fp, #1 │ │ │ │ add.w sl, sl, #8 │ │ │ │ @@ -109806,21 +109569,21 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r9, fp │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s16, s15, s14 │ │ │ │ vstr s16, [r7, #-4] │ │ │ │ - blt.n ad652 │ │ │ │ + blt.n ad3f6 │ │ │ │ vldmia r7!, {s15} │ │ │ │ mov r0, sl │ │ │ │ vldr s16, [sl] │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ad5b2 │ │ │ │ + bgt.n ad356 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vmul.f32 s15, s20, s17 │ │ │ │ vldr s14, [r7, #-4] │ │ │ │ add.w fp, fp, #1 │ │ │ │ add.w sl, sl, #8 │ │ │ │ @@ -109832,15 +109595,15 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r9, fp │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s16, s15, s14 │ │ │ │ vadd.f32 s16, s16, s19 │ │ │ │ vstr s16, [r7, #-4] │ │ │ │ - bge.n ad5f6 │ │ │ │ + bge.n ad39a │ │ │ │ ldr.w r9, [r4] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r1, r5, r1, lsl #3 │ │ │ │ @@ -109849,35 +109612,35 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n ad770 │ │ │ │ + beq.n ad514 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.n ad6da │ │ │ │ + beq.n ad47e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n ad6b2 │ │ │ │ + ble.n ad456 │ │ │ │ add.w r0, r6, r0, lsl #2 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n ad68e │ │ │ │ + bne.n ad432 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -109887,15 +109650,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #16] │ │ │ │ blx 582e0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ - b.n ad65e │ │ │ │ + b.n ad402 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -109906,63 +109669,63 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #16] │ │ │ │ blx 582e0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n ad65e │ │ │ │ + ble.n ad402 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ add.w ip, r6, r1, lsl #2 │ │ │ │ vldmia r0!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, ip │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n ad70e │ │ │ │ - b.n ad65e │ │ │ │ + bne.n ad4b2 │ │ │ │ + b.n ad402 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #62] @ 0x3e │ │ │ │ + str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ + add r3, sp, #568 @ 0x238 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sub sp, #16 │ │ │ │ + uxtb r0, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #56] @ 0x38 │ │ │ │ + str r1, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, ad790 │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #1000 @ 0x3e8 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #760 @ 0x2f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp, #912 @ 0x390 │ │ │ │ + add r7, sp, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf28c005d │ │ │ │ - @ instruction: 0xf280005d │ │ │ │ - @ instruction: 0xf270005d │ │ │ │ - @ instruction: 0xf266005d │ │ │ │ + @ instruction: 0xf4e8005d │ │ │ │ + @ instruction: 0xf4dc005d │ │ │ │ + @ instruction: 0xf4cc005d │ │ │ │ + @ instruction: 0xf4c2005d │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w fp, [r4] │ │ │ │ cmp.w fp, #0 │ │ │ │ - ble.n ad7e0 │ │ │ │ + ble.n ad584 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ mov.w r9, #1 │ │ │ │ - vldr s17, [pc, #-24] @ ad76c │ │ │ │ + vldr s17, [pc, #-24] @ ad510 │ │ │ │ vldr s16, [r7, #8] │ │ │ │ adds r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ add.w r9, r9, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ @@ -109975,15 +109738,15 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s16, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s16 │ │ │ │ cmp fp, r9 │ │ │ │ - bge.n ad784 │ │ │ │ + bge.n ad528 │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittt ne │ │ │ │ vldrne s14, [r8] │ │ │ │ vdivne.f32 s15, s14, s17 │ │ │ │ vstrne s15, [r8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -110007,16 +109770,16 @@ │ │ │ │ ldr r1, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ - bge.w ad318 │ │ │ │ - b.n ad1da │ │ │ │ + bge.w ad0bc │ │ │ │ + b.n acf7e │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ blx 65794 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ vcvt.f32.f64 s28, d0 │ │ │ │ vldr s24, [r0] │ │ │ │ blx 65794 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ @@ -110082,15 +109845,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r7, #1 │ │ │ │ vadd.f32 s22, s22, s0 │ │ │ │ vmla.f32 s16, s22, s17 │ │ │ │ vstr s16, [r4] │ │ │ │ - ble.w adac0 │ │ │ │ + ble.w ad864 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adds r2, r4, #4 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ mov.w fp, #2 │ │ │ │ add.w r9, r3, #8 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w sl, [sp, #100] @ 0x64 │ │ │ │ @@ -110205,15 +109968,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ cmp r3, r4 │ │ │ │ vadd.f32 s22, s22, s15 │ │ │ │ vmla.f32 s16, s22, s17 │ │ │ │ vstmia r5!, {s16} │ │ │ │ - bne.w ad940 │ │ │ │ + bne.w ad6e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r5, r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ subs r7, r1, #1 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ adds r0, r3, r1 │ │ │ │ @@ -110308,15 +110071,15 @@ │ │ │ │ vneglt.f32 s22, s22 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s22, s22, s0 │ │ │ │ vmla.f32 s16, s22, s17 │ │ │ │ vstr s16, [r3] │ │ │ │ - b.n ad428 │ │ │ │ + b.n ad1cc │ │ │ │ blx 65794 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ vcvt.f32.f64 s28, d0 │ │ │ │ vldr s24, [r0] │ │ │ │ blx 65794 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ vcvt.f32.f64 s27, d0 │ │ │ │ @@ -110381,15 +110144,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r7, #1 │ │ │ │ vadd.f32 s22, s22, s0 │ │ │ │ vmla.f32 s16, s22, s17 │ │ │ │ vstr s16, [r4] │ │ │ │ - ble.w adeb0 │ │ │ │ + ble.w adc54 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adds r2, r4, #4 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ mov.w fp, #2 │ │ │ │ add.w r9, r3, #8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr.w sl, [sp, #104] @ 0x68 │ │ │ │ @@ -110504,15 +110267,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ cmp r3, r4 │ │ │ │ vadd.f32 s22, s22, s15 │ │ │ │ vmla.f32 s16, s22, s17 │ │ │ │ vstmia r5!, {s16} │ │ │ │ - bne.w add30 │ │ │ │ + bne.w adad4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r5, r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ subs r7, r1, #1 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ adds r0, r3, r1 │ │ │ │ @@ -110520,221 +110283,1780 @@ │ │ │ │ add.w r8, r6, r1 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ add.w r9, r6, r7 │ │ │ │ add.w r0, r3, r0, lsl #3 │ │ │ │ vldr s16, [r0] │ │ │ │ blx 65794 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ - b.n adae0 │ │ │ │ + b.n ad884 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ad1da │ │ │ │ + beq.w acf7e │ │ │ │ lsls r6, r3, #2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adds r3, r4, r6 │ │ │ │ cmp r5, r3 │ │ │ │ it cc │ │ │ │ cmpcc r4, r2 │ │ │ │ - bcc.n adefe │ │ │ │ + bcc.n adca2 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ blx 5ae88 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ blx 5ae88 │ │ │ │ - b.w ad1da │ │ │ │ + b.w acf7e │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4], #4 │ │ │ │ str.w r2, [r5], #4 │ │ │ │ cmp r4, r3 │ │ │ │ - bne.n adf00 │ │ │ │ - b.w ad1da │ │ │ │ + bne.n adca4 │ │ │ │ + b.w acf7e │ │ │ │ negs r2, r2 │ │ │ │ - b.w ad1cc │ │ │ │ + b.w acf70 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ │ │ │ │ -000adf1c : │ │ │ │ +000adcc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #1124] @ ae398 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #1120] @ ae39c │ │ │ │ - sub sp, #204 @ 0xcc │ │ │ │ + str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #552] @ (adefc ) │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [pc, #552] @ (adf00 ) │ │ │ │ + add r2, pc │ │ │ │ + sub sp, #100 @ 0x64 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #548] @ (adf04 ) │ │ │ │ + mov fp, r0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr.w r9, [sp, #256] @ 0x100 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ - mov.w r2, #0 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ - ldr r2, [sp, #268] @ 0x10c │ │ │ │ - ldr.w r7, [r9] │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ - ldr r7, [sp, #260] @ 0x104 │ │ │ │ - strd r7, r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldrd r9, r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldrd sl, r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #492] @ (adf08 ) │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ - ldr r7, [r2, #0] │ │ │ │ - str r3, [r6, #0] │ │ │ │ + mov r2, r0 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + cbz r6, add58 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n adda4 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n add72 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n ade08 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + lsrs r1, r0, #31 │ │ │ │ + cmp r3, r0 │ │ │ │ + it lt │ │ │ │ + orrlt.w r1, r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n addba │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n add78 │ │ │ │ + ldr r1, [pc, #432] @ (adf0c ) │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + mov r0, fp │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n add2c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n add78 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str r2, [r7, #0] │ │ │ │ + ldr r0, [pc, #404] @ (adf10 ) │ │ │ │ + add r1, sp, #84 @ 0x54 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #396] @ (adf14 ) │ │ │ │ + ldr r3, [pc, #372] @ (adf00 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w adef4 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #100 @ 0x64 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #368] @ (adf18 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n add30 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n add78 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bge.n ade10 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r0, r3 │ │ │ │ + bge.w adee4 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w adeec │ │ │ │ + cmp r6, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r2, r3 │ │ │ │ + bgt.w adeec │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w adef8 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n add86 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r9 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + strd sl, r7, [sp] │ │ │ │ + blx 60414 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cbz r3, ade18 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [r7, #0] │ │ │ │ + b.n add86 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n add78 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n add78 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r0, fp │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + add.w sl, sp, #84 @ 0x54 │ │ │ │ + str.w r9, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str.w sl, [sp, #36] @ 0x24 │ │ │ │ + add.w r9, r2, r3, lsl #2 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r4 │ │ │ │ + str.w r9, [sp, #32] │ │ │ │ + blx 62f8c │ │ │ │ + cbz r6, adea4 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r2, r4 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + movs r5, #85 @ 0x55 │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + strb.w r5, [sp, #88] @ 0x58 │ │ │ │ + blx 651ec │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + strd r9, r7, [sp, #8] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 65dac │ │ │ │ + b.n add86 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r4 │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + strb.w r5, [sp, #88] @ 0x58 │ │ │ │ + blx 651ec │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 6074c │ │ │ │ + b.n add86 │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n add78 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.n add78 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n add7a │ │ │ │ + strh r0, [r7, #32] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r3, pc, #64 @ (adr r3, adf48 ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + @ instruction: 0x47fe │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + add r4, pc, #768 @ (adr r4, ae214 ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + strh r6, [r0, #28] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r3, [sp, #640] @ 0x280 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000adf1c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ + sub sp, #196 @ 0xc4 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w r2, [pc, #2180] @ ae7bc │ │ │ │ + mov sl, r3 │ │ │ │ + ldr.w r3, [pc, #2180] @ ae7c0 │ │ │ │ + mov r4, r1 │ │ │ │ + add r2, pc │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #256] @ 0x100 │ │ │ │ + ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr.w r6, [pc, #2164] @ ae7c4 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add r6, pc │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr.w r1, [pc, #1064] @ ae3a0 │ │ │ │ - cmp r6, r3 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ - it ge │ │ │ │ - movge r6, r3 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r1, pc │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str r6, [sp, #160] @ 0xa0 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #292] @ 0x124 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #308] @ 0x134 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #316] @ 0x13c │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr.w fp, [sp, #320] @ 0x140 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1024] @ ae3a4 │ │ │ │ - mov fp, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + ldr.w r1, [pc, #2072] @ ae7c8 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #1016] @ (ae3a8 ) │ │ │ │ - mov r3, r0 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #2052] @ ae7cc │ │ │ │ + mov r6, r0 │ │ │ │ + mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - mov r0, r8 │ │ │ │ - orr.w r6, fp, r3 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #1000] @ (ae3ac ) │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r8 │ │ │ │ + ldr.w r1, [pc, #2040] @ ae7d0 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - orr.w r3, r7, r0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + str.w r3, [fp] │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n ae080 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ orrs r3, r6 │ │ │ │ - beq.w ae4ca │ │ │ │ - ldr.w sl, [r4] │ │ │ │ - cmp.w sl, #0 │ │ │ │ - blt.w ae508 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ + orrs r3, r2 │ │ │ │ + bne.n ae038 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [fp] │ │ │ │ + ldr.w r0, [pc, #1996] @ ae7d4 │ │ │ │ + add r1, sp, #148 @ 0x94 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1988] @ ae7d8 │ │ │ │ + ldr.w r3, [pc, #1960] @ ae7c0 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w ae786 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #196 @ 0xc4 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w ae510 │ │ │ │ - mov r3, sl │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r3, #1 │ │ │ │ + beq.n ae0aa │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n ae0a2 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n ae09a │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + bge.n ae0c2 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + bne.n ae0ca │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n ae0e2 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n ae11a │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.n ae11a │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.n ae000 │ │ │ │ + ldr.w r1, [pc, #1880] @ ae7dc │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n adff0 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + mov r3, r2 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n ae000 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n ae000 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n ae000 │ │ │ │ + ldr.w r1, [pc, #1844] @ ae7e0 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n ae03e │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n ae000 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n ae000 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w ae518 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w ae520 │ │ │ │ - mov r8, r0 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.w ae528 │ │ │ │ - cbz r7, ae020 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - cmp sl, r2 │ │ │ │ - bge.w b0656 │ │ │ │ - cmp sl, r3 │ │ │ │ - bgt.w ae520 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ + bge.n ae05a │ │ │ │ + mvn.w r2, #8 │ │ │ │ + mov r3, r2 │ │ │ │ + b.n ae096 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + cbz r3, ae11a │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w ae550 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + ble.w ae76c │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.w ae76c │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r2, r1 │ │ │ │ + it ge │ │ │ │ + cmpge r1, r3 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #12 │ │ │ │ + movlt r3, #13 │ │ │ │ + blt.w ae000 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b194e │ │ │ │ - vldr s15, [sp, #64] @ 0x40 │ │ │ │ + bne.w ae782 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n ae136 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n ae142 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n ae142 │ │ │ │ + mvn.w r2, #17 │ │ │ │ + movs r3, #18 │ │ │ │ + str.w r2, [fp] │ │ │ │ + b.n ae004 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ae012 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w ae658 │ │ │ │ + ldr.w r0, [pc, #1672] @ ae7e4 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + ldr.w r0, [pc, #1664] @ ae7e8 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s16, s0 │ │ │ │ + vdiv.f32 s19, s14, s15 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w ae7ac │ │ │ │ + vsqrt.f32 s18, s15 │ │ │ │ + vcmp.f32 s19, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w ae79e │ │ │ │ + vsqrt.f32 s17, s19 │ │ │ │ + vcvt.f64.f32 d7, s16 │ │ │ │ + vstr s17, [sp, #152] @ 0x98 │ │ │ │ + vcmp.f64 d7, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w ae794 │ │ │ │ + vsqrt.f64 d0, d7 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w ae78a │ │ │ │ + vsqrt.f64 d6, d0 │ │ │ │ + vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vdiv.f64 d7, d5, d6 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + movs r3, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vcmpe.f32 s14, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s17, s14 │ │ │ │ + cbz r6, ae1f2 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr.w r0, [pc, #1520] @ ae7ec │ │ │ │ + strd r7, r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #156] @ 0x9c │ │ │ │ + mov r2, sl │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + blx 629e4 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w ae612 │ │ │ │ + vcmpe.f32 s0, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.w ae612 │ │ │ │ + vdiv.f32 s15, s18, s0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + strd r7, fp, [sp, #16] │ │ │ │ + vstr s15, [sp, #168] @ 0xa8 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ae638 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r0, [pc, #1456] @ ae7f0 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r0, pc │ │ │ │ + ldr.w r3, [pc, #1444] @ ae7f4 │ │ │ │ + mov r1, r2 │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + add r3, pc │ │ │ │ + blx 57dfc │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt gt │ │ │ │ + vldrgt s14, [sp, #168] @ 0xa8 │ │ │ │ + vmulgt.f32 s15, s14, s15 │ │ │ │ + vstrgt s15, [sp, #176] @ 0xb0 │ │ │ │ + cbz r6, ae29c │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + vldr s13, [sp, #168] @ 0xa8 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + vmul.f32 s14, s14, s13 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vstr s14, [sp, #156] @ 0x9c │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s15, [sp, #160] @ 0xa0 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + subs r6, r2, #4 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + add r2, sp, #172 @ 0xac │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + ldr.w r7, [sl] │ │ │ │ + adds r0, #1 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + adds r5, r7, #1 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + lsls r0, r0, #3 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + adds r0, r7, r5 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + add.w r5, r6, r5, lsl #2 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + mov r2, sl │ │ │ │ + str r5, [sp, #12] │ │ │ │ + subs r7, #4 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ + blx 651ec │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + cbz r3, ae2f4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w ae49a │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w ae4a8 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.w ae512 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add.w r7, r6, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov.w ip, #66 @ 0x42 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + add r2, sp, #180 @ 0xb4 │ │ │ │ + strd r5, r1, [sp, #20] │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str.w fp, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + strb.w ip, [sp, #184] @ 0xb8 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ + adds r6, r3, #1 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + add r3, r6 │ │ │ │ + add.w r6, r2, r6, lsl #2 │ │ │ │ + add.w r4, r2, r3, lsl #2 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + mov r2, sl │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #156 @ 0x9c │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + blx 65840 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + strd r7, r4, [sp, #20] │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, sl │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str.w r9, [sp, #16] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str.w fp, [sp, #32] │ │ │ │ + blx 615e4 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w ae736 │ │ │ │ + ldr.w r3, [pc, #1120] @ ae7f8 │ │ │ │ + movs r6, #1 │ │ │ │ + ldr.w r9, [pc, #1116] @ ae7fc │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + add r9, pc │ │ │ │ + str.w r8, [sp, #76] @ 0x4c │ │ │ │ + add.w r4, r9, #4 │ │ │ │ + sub.w r7, r3, #8 │ │ │ │ + str.w fp, [sp, #80] @ 0x50 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #124] @ 0x7c │ │ │ │ + ldr.w fp, [sp, #120] @ 0x78 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, sl │ │ │ │ + str r4, [sp, #0] │ │ │ │ + adds r6, #1 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r2, sl │ │ │ │ + ldr.w r3, [pc, #1060] @ ae800 │ │ │ │ + mov r1, sl │ │ │ │ + strd r5, r4, [sp, #20] │ │ │ │ + add r5, r8 │ │ │ │ + add r3, pc │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add.w r3, r9, #8 │ │ │ │ + strd r7, r4, [sp, #8] │ │ │ │ + str.w fp, [sp, #4] │ │ │ │ + blx 5749c │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cmp r3, r6 │ │ │ │ + bge.n ae3c2 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldrd r8, fp, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w ae574 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.w ae012 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + subs r0, r1, #1 │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w ae012 │ │ │ │ + ldr r3, [pc, #992] @ (ae804 ) │ │ │ │ + movs r5, #1 │ │ │ │ + ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ + add r3, pc │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + sub.w r2, r3, #8 │ │ │ │ + ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + str.w sl, [sp, #76] @ 0x4c │ │ │ │ + mov sl, r2 │ │ │ │ + adds r5, #1 │ │ │ │ + vldmia r6!, {s13} │ │ │ │ + cmp r5, r1 │ │ │ │ + bgt.n ae486 │ │ │ │ + vmov.f32 s15, s13 │ │ │ │ + add.w ip, r1, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + movs r4, #0 │ │ │ │ + vldmia r1!, {s14} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it gt │ │ │ │ + movgt r4, r2 │ │ │ │ + add.w r2, r2, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt.f32 s15, s14 │ │ │ │ + cmp ip, r2 │ │ │ │ + bne.n ae462 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne.w ae5a6 │ │ │ │ + add.w r9, r9, #4 │ │ │ │ + adds r7, #4 │ │ │ │ + add r3, sl │ │ │ │ + cmp r5, r0 │ │ │ │ + bgt.w ae012 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + b.n ae44a │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.w ae2f4 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w ae2fc │ │ │ │ + ldr r3, [pc, #844] @ (ae808 ) │ │ │ │ + mov r0, sl │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + add r3, pc │ │ │ │ + adds r2, r3, #4 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r7, r2 │ │ │ │ + blx 60e20 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + add.w r0, r2, r3, lsl #1 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + bne.w ae6ca │ │ │ │ + add.w r9, r6, r0, lsl #2 │ │ │ │ + mov r2, r7 │ │ │ │ + subs r3, #1 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + add r0, sp, #148 @ 0x94 │ │ │ │ + mov r3, r9 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 60e20 │ │ │ │ + mov r3, fp │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + mov r2, r9 │ │ │ │ + mov r0, sl │ │ │ │ + blx 6074c │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ae72e │ │ │ │ + str.w r8, [fp] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add r2, sp, #180 @ 0xb4 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + mov r0, r4 │ │ │ │ + str.w fp, [sp, #52] @ 0x34 │ │ │ │ + movs r4, #69 @ 0x45 │ │ │ │ + add.w r6, r6, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + adds r2, r3, #1 │ │ │ │ + strb.w r4, [sp, #184] @ 0xb8 │ │ │ │ + add r3, r2 │ │ │ │ + add.w r2, r1, r2, lsl #2 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r1, r3, lsl #2 │ │ │ │ + mov r2, sl │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #156 @ 0x9c │ │ │ │ + blx 65840 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ae012 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w ae6c6 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + vldr s14, [sp, #168] @ 0xa8 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + ldr r3, [pc, #636] @ (ae80c ) │ │ │ │ + add r0, sp, #164 @ 0xa4 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #4 │ │ │ │ + vstr s15, [sp, #152] @ 0x98 │ │ │ │ + blx 5e354 │ │ │ │ + b.n ae40c │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + ldr.w ip, [r7] │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + mul.w r1, r4, r2 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + adds r1, #1 │ │ │ │ + rsb r1, r2, r1, lsl #3 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + add r1, r2 │ │ │ │ + add.w r2, r4, #1073741824 @ 0x40000000 │ │ │ │ + ldrd r4, r0, [sp, #56] @ 0x38 │ │ │ │ + add.w lr, r0, r4 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r4, [r0, r2, lsl #2] │ │ │ │ + vstr s13, [lr, #-4] │ │ │ │ + str.w ip, [r0, r2, lsl #2] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + vstr s15, [r6, #-4] │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + str r4, [r7, #0] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w ae486 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + subs r4, r2, #4 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + ldr.w ip, [r1, r4] │ │ │ │ + str r2, [r1, r4] │ │ │ │ + str.w ip, [r9] │ │ │ │ + b.n ae486 │ │ │ │ + vcmpe.f32 s17, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itt pl │ │ │ │ + movpl r3, #0 │ │ │ │ + strpl r3, [sp, #132] @ 0x84 │ │ │ │ + bpl.w ae2a0 │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + strd r7, fp, [sp, #16] │ │ │ │ + vstr s15, [sp, #168] @ 0xa8 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w ae23c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + ldr r0, [pc, #460] @ (ae810 ) │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #456] @ (ae814 ) │ │ │ │ + add r0, pc │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + add r3, pc │ │ │ │ + blx 57dfc │ │ │ │ + b.n ae25e │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + cbz r3, ae6b0 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + vldr s15, [r3] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + cbnz r6, ae688 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + vstr s15, [r3] │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.w ae012 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + movs r3, #0 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r1, #4] │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n ae012 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n ae6a8 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n ae66c │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n ae012 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add.w r2, r2, r3, lsl #3 │ │ │ │ + adds r3, #1 │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + add r3, r2 │ │ │ │ + b.n ae668 │ │ │ │ + subs r3, #1 │ │ │ │ + b.n ae582 │ │ │ │ + ldr r0, [pc, #332] @ (ae818 ) │ │ │ │ + mov r2, sl │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + add.w r0, r6, r1, lsl #2 │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + mov r3, r0 │ │ │ │ + add r0, sp, #148 @ 0x94 │ │ │ │ + blx 60e20 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + add.w r7, r6, r2, lsl #2 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + strd r7, fp, [sp, #8] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + blx 65dac │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cbz r1, ae740 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [fp] │ │ │ │ + b.n ae30a │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ae012 │ │ │ │ + b.n ae574 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + str r2, [sp, #148] @ 0x94 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n ae774 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + lsls r2, r2, #2 │ │ │ │ + blx 5ae88 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n ae726 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + str r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ae418 │ │ │ │ + b.n ae574 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.n ae000 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ae012 │ │ │ │ + b.n ae574 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n ae004 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d6, d0 │ │ │ │ + b.n ae1c4 │ │ │ │ + vmov.f64 d0, d7 │ │ │ │ + blx 57d18 │ │ │ │ + b.n ae1b4 │ │ │ │ + vmov.f32 s0, s19 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + b.n ae19c │ │ │ │ + vmov.f32 s0, s15 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + b.n ae18c │ │ │ │ + nop │ │ │ │ + strh r0, [r2, #14] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r0, pc, #608 @ (adr r0, aea28 ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + add r2, pc, #240 @ (adr r2, ae8c8 ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + strh r6, [r6, #6] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + add r4, sp │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + add r0, pc, #424 @ (adr r0, ae994 ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r5, [sp, #808] @ 0x328 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + b.n aedc0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r6, [sp, #864] @ 0x360 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + b.n aeb2c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r0, r6, r4 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + b.n aea2c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n ae904 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + svc 164 @ 0xa4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r4, [sp, #248] @ 0xf8 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + udf #236 @ 0xec │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000ae81c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ + sub sp, #140 @ 0x8c │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #956] @ (aebf4 ) │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r1, [pc, #956] @ (aebf8 ) │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [pc, #956] @ (aebfc ) │ │ │ │ + add r1, pc │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + ldr r5, [sp, #236] @ 0xec │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #204] @ 0xcc │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldrd sl, r3, [sp, #220] @ 0xdc │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldrd fp, r3, [sp, #228] @ 0xe4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #884] @ (aec00 ) │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r9 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + mov r7, r0 │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n ae910 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n ae910 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + sub.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + clz r3, r3 │ │ │ │ + cmp r5, #1 │ │ │ │ + mov.w r3, r3, lsr #5 │ │ │ │ + bgt.n ae91c │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r8, r5, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n ae958 │ │ │ │ + movs r1, #1 │ │ │ │ + mov r2, r8 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n ae970 │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + cmp r5, #0 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #2 │ │ │ │ + movlt r3, #3 │ │ │ │ + bge.n ae938 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr r0, [pc, #800] @ (aec04 ) │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #792] @ (aec08 ) │ │ │ │ + ldr r3, [pc, #776] @ (aebfc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w aebe6 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #140 @ 0x8c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + movs r3, #1 │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + cmp r5, #1 │ │ │ │ + ble.n ae8be │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + cbz r2, ae95a │ │ │ │ + mul.w r8, r5, r5 │ │ │ │ + add.w r1, r5, r5, lsl #2 │ │ │ │ + adds r2, r1, #1 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ + adds r1, #3 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + mov.w r8, r8, lsl #1 │ │ │ │ + add r2, r8 │ │ │ │ + cbz r7, ae970 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n ae9fe │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [r0, #0] │ │ │ │ + lsrs r0, r7, #31 │ │ │ │ + cmp r1, r7 │ │ │ │ + it lt │ │ │ │ + orrlt.w r0, r0, #1 │ │ │ │ + cbz r0, ae994 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n ae8e0 │ │ │ │ + mov r5, r8 │ │ │ │ + ldr r1, [pc, #688] @ (aec0c ) │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, ae988 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n ae8e0 │ │ │ │ + ldr r1, [pc, #668] @ (aec10 ) │ │ │ │ + mov r0, r9 │ │ │ │ + strd r3, r2, [sp, #104] @ 0x68 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, ae98e │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n ae8e0 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov r8, r5 │ │ │ │ + b.n ae8c8 │ │ │ │ + ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ + b.n ae8d2 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r1, r0 │ │ │ │ + bge.n aea06 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r7, r1 │ │ │ │ + bge.w aebd6 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w aebde │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + cmp r0, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r1, r5 │ │ │ │ + blt.w aebde │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.w aebee │ │ │ │ + vmov s15, r8 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + movs r1, #0 │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + vmov s15, r2 │ │ │ │ + str r1, [r0, #4] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + vstr s16, [r0] │ │ │ │ + vstr s17, [r1] │ │ │ │ + ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ + str r0, [r1, #0] │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + cmp r1, r8 │ │ │ │ + bge.n aea0e │ │ │ │ + cbnz r3, aea22 │ │ │ │ + mvn.w r2, #13 │ │ │ │ + movs r3, #14 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + b.n ae8e2 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n ae8e0 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n ae8e0 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n aea2e │ │ │ │ + cbnz r3, aea22 │ │ │ │ + mvn.w r2, #15 │ │ │ │ + movs r3, #16 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + b.n ae8e2 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ae8ee │ │ │ │ + negs r3, r3 │ │ │ │ + b.n ae8e2 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r0 │ │ │ │ + bge.n aea44 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n aea22 │ │ │ │ + mvn.w r2, #17 │ │ │ │ + movs r3, #18 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + b.n ae8e2 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w aebea │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w ae8ee │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ae8ee │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 60414 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cbz r3, aea78 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + b.n ae8ee │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add.w r8, sp, #120 @ 0x78 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + adds r7, r5, #1 │ │ │ │ + str.w r8, [sp, #36] @ 0x24 │ │ │ │ + subs r2, r2, r7 │ │ │ │ + mul.w r5, r5, r5 │ │ │ │ + add.w r7, r1, r7, lsl #2 │ │ │ │ + adds r2, #2 │ │ │ │ + mov r1, r9 │ │ │ │ + adds r5, #1 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + subs r3, r3, r5 │ │ │ │ + mov r2, r4 │ │ │ │ + adds r3, #2 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + subs r7, #4 │ │ │ │ + str r7, [sp, #32] │ │ │ │ + blx 62f8c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n aeb96 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + mov.w ip, #85 @ 0x55 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r4 │ │ │ │ + str.w r8, [sp, #28] │ │ │ │ + strb.w ip, [sp, #128] @ 0x80 │ │ │ │ + blx 651ec │ │ │ │ + str r6, [sp, #32] │ │ │ │ + add r3, sp, #124 @ 0x7c │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #252] @ (aec14 ) │ │ │ │ + add.w r5, r6, r5, lsl #3 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + subs r5, #8 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + add r0, pc │ │ │ │ + str r7, [sp, #16] │ │ │ │ + str r1, [sp, #24] │ │ │ │ + mov r1, r4 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + strd r4, r5, [sp, #4] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + blx 5c108 │ │ │ │ + ldr r3, [pc, #216] @ (aec18 ) │ │ │ │ + ldr r1, [pc, #216] @ (aec1c ) │ │ │ │ + mov r2, r4 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [pc, #212] @ (aec20 ) │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + mov r0, r1 │ │ │ │ + strd r6, r4, [sp, #16] │ │ │ │ + add r3, pc │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r4 │ │ │ │ + strd r5, r4, [sp, #28] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5bf1c │ │ │ │ + ldr r0, [pc, #184] @ (aec24 ) │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r4 │ │ │ │ + add r0, pc │ │ │ │ + mov r1, r4 │ │ │ │ + strd r7, r6, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vstr s16, [r2] │ │ │ │ + vstr s17, [r3] │ │ │ │ + ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + b.n ae8ee │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str.w r8, [sp, #28] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + strb.w r5, [sp, #128] @ 0x80 │ │ │ │ + blx 651ec │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 6074c │ │ │ │ + b.n aeb7e │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n ae8e0 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.n ae8e0 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r2 │ │ │ │ + b.n ae8e2 │ │ │ │ + negs r3, r1 │ │ │ │ + b.n ae8e2 │ │ │ │ + nop │ │ │ │ + ldrb r4, [r2, #3] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r7, [sp, #720] @ 0x2d0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bls.n aec14 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000aec28 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr.w r1, [pc, #1124] @ af0a4 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr.w r2, [pc, #1120] @ af0a8 │ │ │ │ + sub sp, #204 @ 0xcc │ │ │ │ + add r1, pc │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + ldr.w r9, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + mov.w r2, #0 │ │ │ │ + ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r2, [sp, #268] @ 0x10c │ │ │ │ + ldr.w r7, [r9] │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #260] @ 0x104 │ │ │ │ + strd r7, r2, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [r2, #0] │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr.w r1, [pc, #1064] @ af0ac │ │ │ │ + cmp r6, r3 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ + it ge │ │ │ │ + movge r6, r3 │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #284] @ 0x11c │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #292] @ 0x124 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1024] @ af0b0 │ │ │ │ + mov fp, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #1016] @ (af0b4 ) │ │ │ │ + mov r3, r0 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r8 │ │ │ │ + orr.w r6, fp, r3 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #1000] @ (af0b8 ) │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + orr.w r3, r7, r0 │ │ │ │ + orrs r3, r6 │ │ │ │ + beq.w af1d6 │ │ │ │ + ldr.w sl, [r4] │ │ │ │ + cmp.w sl, #0 │ │ │ │ + blt.w af214 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w af21c │ │ │ │ + mov r3, sl │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.w af224 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w af22c │ │ │ │ + mov r8, r0 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.w af234 │ │ │ │ + cbz r7, aed2c │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + cmp sl, r2 │ │ │ │ + bge.w b1362 │ │ │ │ + cmp sl, r3 │ │ │ │ + bgt.w af22c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w af25c │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b265a │ │ │ │ + vldr s15, [sp, #64] @ 0x40 │ │ │ │ vmov.f32 s14, #49 @ 0x41880000 17.0 │ │ │ │ vmov.f32 s11, #20 @ 0x40a00000 5.0 │ │ │ │ vmov.f32 s12, #34 @ 0x41100000 9.0 │ │ │ │ vmov.f32 s13, #8 @ 0x40400000 3.0 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vdiv.f32 s17, s14, s12 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ vcvt.s32.f32 s19, s14 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w ae56e │ │ │ │ + beq.w af27a │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae56e │ │ │ │ + beq.w af27a │ │ │ │ cmp sl, r3 │ │ │ │ - blt.w ae960 │ │ │ │ + blt.w af66c │ │ │ │ vmov r3, s17 │ │ │ │ cmp sl, r3 │ │ │ │ - blt.w aeed2 │ │ │ │ + blt.w afbde │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w afcc4 │ │ │ │ + bne.w b09d0 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w afdd8 │ │ │ │ + bne.w b0ae4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b047a │ │ │ │ + bne.w b1186 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w b130e │ │ │ │ - vldr s16, [pc, #748] @ ae394 │ │ │ │ + bne.w b201a │ │ │ │ + vldr s16, [pc, #748] @ af0a0 │ │ │ │ vmov sl, s16 │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vstr s16, [r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ it ne │ │ │ │ cmpne r3, sl │ │ │ │ - blt.w ae658 │ │ │ │ + blt.w af364 │ │ │ │ adds r3, #1 │ │ │ │ - beq.w ae4e2 │ │ │ │ + beq.w af1ee │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae4e2 │ │ │ │ + beq.w af1ee │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae4e2 │ │ │ │ - ldr r0, [pc, #716] @ (ae3b0 ) │ │ │ │ + beq.w af1ee │ │ │ │ + ldr r0, [pc, #716] @ (af0bc ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr r0, [pc, #712] @ (ae3b4 ) │ │ │ │ + ldr r0, [pc, #712] @ (af0c0 ) │ │ │ │ vmov.f32 s18, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b1942 │ │ │ │ + bmi.w b264e │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s18 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r0, [pc, #676] @ (ae3b8 ) │ │ │ │ + ldr r0, [pc, #676] @ (af0c4 ) │ │ │ │ add r3, sp, #188 @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -110744,59 +112066,59 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #184] @ 0xb8 │ │ │ │ vstr s15, [sp, #164] @ 0xa4 │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #148] @ 0x94 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ae15a │ │ │ │ + ble.n aee66 │ │ │ │ vldr s15, [sp, #184] @ 0xb8 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w af0fa │ │ │ │ + bmi.w afe06 │ │ │ │ vldr s15, [sp, #164] @ 0xa4 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w aeb3a │ │ │ │ + bgt.w af846 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ sub.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r6, r1 │ │ │ │ sub.w sl, r3, #8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ vmov r3, s17 │ │ │ │ - blt.w ae664 │ │ │ │ + blt.w af370 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w aed1a │ │ │ │ + blt.w afa26 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w ae578 │ │ │ │ + bne.w af284 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w af642 │ │ │ │ + beq.w b034e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mul.w r3, r1, r1 │ │ │ │ mul.w ip, r1, r6 │ │ │ │ add.w r0, r1, r1, lsl #1 │ │ │ │ adds r7, r3, #1 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ ldr.w r8, [r2] │ │ │ │ add.w r2, r3, ip │ │ │ │ add r2, r0 │ │ │ │ cmp r8, r2 │ │ │ │ - bge.n ae1da │ │ │ │ + bge.n aeee6 │ │ │ │ sub.w r3, r8, r3 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ subs r0, r3, r0 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mul.w ip, r0, r1 │ │ │ │ add.w fp, r7, ip │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ add.w r6, r1, fp │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -110815,38 +112137,38 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ blx 63a44 │ │ │ │ - ldr r0, [pc, #416] @ (ae3bc ) │ │ │ │ + ldr r0, [pc, #416] @ (af0c8 ) │ │ │ │ add.w ip, sl, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ str.w ip, [sp, #96] @ 0x60 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ add.w ip, sp, #172 @ 0xac │ │ │ │ str.w r9, [sp] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str.w ip, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ blx 5e9dc │ │ │ │ - ldr r3, [pc, #376] @ (ae3c0 ) │ │ │ │ + ldr r3, [pc, #376] @ (af0cc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ add r7, r2 │ │ │ │ adds r3, #4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r0, [pc, #364] @ (ae3c4 ) │ │ │ │ + ldr r0, [pc, #364] @ (af0d0 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ subs r2, #1 │ │ │ │ strd r2, r2, [sp, #136] @ 0x88 │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ @@ -110903,15 +112225,15 @@ │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ - ldr r1, [pc, #208] @ (ae3c8 ) │ │ │ │ + ldr r1, [pc, #208] @ (af0d4 ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ adds r6, r3, #1 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ @@ -110927,15 +112249,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ strd r5, r7, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - ldr r7, [pc, #152] @ (ae3cc ) │ │ │ │ + ldr r7, [pc, #152] @ (af0d8 ) │ │ │ │ str.w fp, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ blx 62268 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -110947,17 +112269,17 @@ │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd sl, r2, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str.w fp, [sp, #24] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r2, [pc, #108] @ (ae3d0 ) │ │ │ │ + ldr r2, [pc, #108] @ (af0dc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #108] @ (ae3d4 ) │ │ │ │ + ldr r0, [pc, #108] @ (af0e0 ) │ │ │ │ add r2, pc │ │ │ │ sub.w r3, r3, r8 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ @@ -110967,104 +112289,104 @@ │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r5, r6, [sp] │ │ │ │ blx 62268 │ │ │ │ - b.n ae3d8 │ │ │ │ + b.n af0e4 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + strb r6, [r0, #19] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldrh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #800] @ 0x320 │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldrh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - orrs r4, r2 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, r0, r3 │ │ │ │ + lsrs r6, r1, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + ldrh r0, [r4, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldrh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ strd sl, r2, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ movs r6, #1 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r2, [pc, #2896] @ aef44 │ │ │ │ + ldr.w r2, [pc, #2896] @ afc50 │ │ │ │ str r1, [sp, #12] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ - ldr.w r1, [pc, #2888] @ aef48 │ │ │ │ + ldr.w r1, [pc, #2888] @ afc54 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #2888] @ aef4c │ │ │ │ + ldr.w r0, [pc, #2888] @ afc58 │ │ │ │ add r2, pc │ │ │ │ - ldr.w sl, [pc, #2884] @ aef50 │ │ │ │ + ldr.w sl, [pc, #2884] @ afc5c │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add sl, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 59c80 │ │ │ │ add.w r3, sl, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r3, [pc, #2856] @ aef54 │ │ │ │ - ldr.w r8, [pc, #2856] @ aef58 │ │ │ │ - ldr.w r1, [pc, #2856] @ aef5c │ │ │ │ + ldr.w r3, [pc, #2856] @ afc60 │ │ │ │ + ldr.w r8, [pc, #2856] @ afc64 │ │ │ │ + ldr.w r1, [pc, #2856] @ afc68 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #80] @ 0x50 │ │ │ │ mov fp, r4 │ │ │ │ mov r4, r7 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w aeb26 │ │ │ │ + blt.w af832 │ │ │ │ cmp r6, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w af350 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w sl, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -111098,82 +112420,82 @@ │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #4] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ add r6, r2 │ │ │ │ - b.n ae450 │ │ │ │ + b.n af15c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2696] @ aef60 │ │ │ │ + ldr.w r0, [pc, #2696] @ afc6c │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2688] @ aef64 │ │ │ │ - ldr.w r3, [pc, #2688] @ aef68 │ │ │ │ + ldr.w r2, [pc, #2688] @ afc70 │ │ │ │ + ldr.w r3, [pc, #2688] @ afc74 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b193e │ │ │ │ + bne.w b264a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #204 @ 0xcc │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n af1dc │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n af1dc │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n af1dc │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n af1dc │ │ │ │ cmp sl, r3 │ │ │ │ - bgt.n ae520 │ │ │ │ + bgt.n af22c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n ae550 │ │ │ │ + ble.n af25c │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.n ae558 │ │ │ │ + bne.n af264 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ - cbnz r2, ae566 │ │ │ │ + cbnz r2, af272 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w ae02a │ │ │ │ + beq.w aed36 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp sl, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, r3 │ │ │ │ - ble.w ae02a │ │ │ │ + ble.w aed36 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n ae4d0 │ │ │ │ + b.n af1dc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.n ae550 │ │ │ │ + bgt.n af25c │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w ae02a │ │ │ │ + beq.w aed36 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n ae550 │ │ │ │ - b.n ae53e │ │ │ │ + blt.n af25c │ │ │ │ + b.n af24a │ │ │ │ mov.w sl, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n ae0b0 │ │ │ │ + b.n aedbc │ │ │ │ adds r3, r1, #1 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r3, sl, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -111185,19 +112507,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r3, [pc, #2504] @ aef6c │ │ │ │ + ldr.w r3, [pc, #2504] @ afc78 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r0, [pc, #2496] @ aef70 │ │ │ │ + ldr.w r0, [pc, #2496] @ afc7c │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ subs r2, #1 │ │ │ │ strd r2, r2, [sp, #136] @ 0x88 │ │ │ │ mov r2, r8 │ │ │ │ @@ -111236,63 +112558,63 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #2388] @ aef74 │ │ │ │ + ldr.w r0, [pc, #2388] @ afc80 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ - ldr.w r1, [pc, #2380] @ aef78 │ │ │ │ + ldr.w r1, [pc, #2380] @ afc84 │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr.w r3, [pc, #2380] @ aef7c │ │ │ │ + ldr.w r3, [pc, #2380] @ afc88 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w aeaa4 │ │ │ │ + beq.w af7b0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n ae4e2 │ │ │ │ + b.n af1ee │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n ae4d4 │ │ │ │ + b.n af1e0 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.w aeb6a │ │ │ │ + blt.w af876 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w afadc │ │ │ │ + bne.w b07e8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w af89a │ │ │ │ + beq.w b05a6 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mul.w r3, r6, r6 │ │ │ │ mul.w ip, r1, r6 │ │ │ │ add.w r0, r6, r6, lsl #1 │ │ │ │ adds r7, r3, #1 │ │ │ │ str r6, [sp, #180] @ 0xb4 │ │ │ │ ldr.w r8, [r2] │ │ │ │ add.w r2, r3, ip │ │ │ │ add r2, r0 │ │ │ │ cmp r8, r2 │ │ │ │ - bge.n ae6aa │ │ │ │ + bge.n af3b6 │ │ │ │ sub.w r3, r8, r3 │ │ │ │ mov r1, r6 │ │ │ │ subs r0, r3, r0 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mul.w ip, r0, r6 │ │ │ │ mov r1, r0 │ │ │ │ add.w r2, r7, ip │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add r6, r2 │ │ │ │ add.w ip, sp, #152 @ 0x98 │ │ │ │ sub.w r8, r8, r6 │ │ │ │ @@ -111312,37 +112634,37 @@ │ │ │ │ mov r3, r9 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str.w ip, [sp, #100] @ 0x64 │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #2188] @ aef80 │ │ │ │ + ldr.w r0, [pc, #2188] @ afc8c │ │ │ │ add.w ip, sl, r7, lsl #3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ add r7, r3 │ │ │ │ - ldr.w r3, [pc, #2144] @ aef84 │ │ │ │ + ldr.w r3, [pc, #2144] @ afc90 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ add.w r7, sl, r7, lsl #3 │ │ │ │ adds r3, #4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r7, [pc, #2132] @ aef88 │ │ │ │ + ldr.w r7, [pc, #2132] @ afc94 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r7, pc │ │ │ │ subs r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, r2, [sp, #136] @ 0x88 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ blx 60918 │ │ │ │ @@ -111400,15 +112722,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #1980] @ aef8c │ │ │ │ + ldr.w r1, [pc, #1980] @ afc98 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ adds r7, r3, #1 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r8, r2, r7, lsl #2 │ │ │ │ @@ -111419,15 +112741,15 @@ │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ mov r3, r8 │ │ │ │ - ldr.w r8, [pc, #1932] @ aef90 │ │ │ │ + ldr.w r8, [pc, #1932] @ afc9c │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r8, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r1, [sp] │ │ │ │ @@ -111444,17 +112766,17 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ str r1, [sp, #16] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1872] @ aef94 │ │ │ │ + ldr.w r0, [pc, #1872] @ afca0 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr.w r2, [pc, #1872] @ aef98 │ │ │ │ + ldr.w r2, [pc, #1872] @ afca4 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ @@ -111474,57 +112796,57 @@ │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr.w r0, [pc, #1808] @ aef9c │ │ │ │ + ldr.w r0, [pc, #1808] @ afca8 │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ subs r3, r3, r6 │ │ │ │ - ldr.w r2, [pc, #1804] @ aefa0 │ │ │ │ + ldr.w r2, [pc, #1804] @ afcac │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r1, [pc, #1800] @ aefa4 │ │ │ │ + ldr.w r1, [pc, #1800] @ afcb0 │ │ │ │ add r0, pc │ │ │ │ - ldr.w sl, [pc, #1800] @ aefa8 │ │ │ │ + ldr.w sl, [pc, #1800] @ afcb4 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ add sl, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ movs r7, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 59c80 │ │ │ │ add.w r3, sl, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, r5 │ │ │ │ - ldr.w r3, [pc, #1764] @ aefac │ │ │ │ - ldr.w r8, [pc, #1764] @ aefb0 │ │ │ │ - ldr.w r1, [pc, #1764] @ aefb4 │ │ │ │ + ldr.w r3, [pc, #1764] @ afcb8 │ │ │ │ + ldr.w r8, [pc, #1764] @ afcbc │ │ │ │ + ldr.w r1, [pc, #1764] @ afcc0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w aeb30 │ │ │ │ + blt.w af83c │ │ │ │ cmp r7, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w af350 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ strd r9, r2, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -111558,42 +112880,42 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add r7, r2 │ │ │ │ - b.n ae8e4 │ │ │ │ + b.n af5f0 │ │ │ │ vmov r2, s17 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w af028 │ │ │ │ + blt.w afd34 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w afd38 │ │ │ │ + bne.w b0a44 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w afefa │ │ │ │ + bne.w b0c06 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b057c │ │ │ │ + bne.w b1288 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w ae0a4 │ │ │ │ - ldr.w r3, [pc, #1580] @ aefb8 │ │ │ │ - ldr.w r2, [pc, #1580] @ aefbc │ │ │ │ - ldr.w r1, [pc, #1580] @ aefc0 │ │ │ │ + beq.w aedb0 │ │ │ │ + ldr.w r3, [pc, #1580] @ afcc4 │ │ │ │ + ldr.w r2, [pc, #1580] @ afcc8 │ │ │ │ + ldr.w r1, [pc, #1580] @ afccc │ │ │ │ add r3, pc │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1556] @ aefc4 │ │ │ │ + ldr.w r1, [pc, #1556] @ afcd0 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ @@ -111602,15 +112924,15 @@ │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mla r6, r0, sl, r6 │ │ │ │ - ldr.w r1, [pc, #1512] @ aefc8 │ │ │ │ + ldr.w r1, [pc, #1512] @ afcd4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov.w sl, r3, lsl #1 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -111620,23 +112942,23 @@ │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w sl, [pc, #1472] @ aefcc │ │ │ │ + ldr.w sl, [pc, #1472] @ afcd8 │ │ │ │ cmp r2, r0 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ add sl, pc │ │ │ │ - ldr.w r2, [pc, #1456] @ aefd0 │ │ │ │ + ldr.w r2, [pc, #1456] @ afcdc │ │ │ │ mov r1, sl │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -111652,15 +112974,15 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1400] @ aefd4 │ │ │ │ + ldr.w r2, [pc, #1400] @ afce0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mul.w r2, r0, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ @@ -111676,73 +112998,73 @@ │ │ │ │ add.w r6, r6, r1, lsl #1 │ │ │ │ add.w sl, r6, r2 │ │ │ │ cmp lr, sl │ │ │ │ it lt │ │ │ │ movlt lr, sl │ │ │ │ vmov s16, lr │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ + beq.w aedb8 │ │ │ │ negs r3, r3 │ │ │ │ - b.n ae4d4 │ │ │ │ + b.n af1e0 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vldr s14, [sp, #164] @ 0xa4 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w af4b6 │ │ │ │ + bgt.w b01c2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w af124 │ │ │ │ + beq.w afe30 │ │ │ │ vldr s14, [sp, #164] @ 0xa4 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w afd88 │ │ │ │ + bmi.w b0a94 │ │ │ │ vldr s14, [sp, #184] @ 0xb8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w af134 │ │ │ │ + bgt.w afe40 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w ae64c │ │ │ │ + bpl.w af358 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r2, [pc, #1252] @ aefd8 │ │ │ │ + ldr.w r2, [pc, #1252] @ afce4 │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - ldr.w r3, [pc, #1248] @ aefdc │ │ │ │ + ldr.w r3, [pc, #1248] @ afce8 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ - ldr.w r0, [pc, #1236] @ aefe0 │ │ │ │ + ldr.w r0, [pc, #1236] @ afcec │ │ │ │ subs r1, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ blx 66adc │ │ │ │ - b.n ae64c │ │ │ │ + b.n af358 │ │ │ │ cmp r6, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n ae45e │ │ │ │ + b.n af16a │ │ │ │ cmp r7, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n ae8f2 │ │ │ │ - ldr.w r2, [pc, #1192] @ aefe4 │ │ │ │ - ldr.w r0, [pc, #1192] @ aefe8 │ │ │ │ + b.n af5fe │ │ │ │ + ldr.w r2, [pc, #1192] @ afcf0 │ │ │ │ + ldr.w r0, [pc, #1192] @ afcf4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -111750,15 +113072,15 @@ │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - b.w ae16a │ │ │ │ + b.w aee76 │ │ │ │ add.w fp, r6, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add.w r2, r6, fp │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ add.w r0, sl, fp, lsl #3 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -111767,15 +113089,15 @@ │ │ │ │ vmov r6, s19 │ │ │ │ subs r3, r3, r2 │ │ │ │ adds r3, #1 │ │ │ │ add.w r2, sl, r2, lsl #3 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ cmp r1, r6 │ │ │ │ - blt.w af326 │ │ │ │ + blt.w b0032 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r6, sp, #136 @ 0x88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -111787,25 +113109,25 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #20] │ │ │ │ blx 667e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b028e │ │ │ │ + bne.w b0f9a │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b0a28 │ │ │ │ + bne.w b1734 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b08d8 │ │ │ │ + beq.w b15e4 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1032] @ aefec │ │ │ │ + ldr.w r0, [pc, #1032] @ afcf8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd r9, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ blx 5e9dc │ │ │ │ @@ -111818,26 +113140,26 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr r0, [pc, #988] @ (aeff0 ) │ │ │ │ + ldr r0, [pc, #988] @ (afcfc ) │ │ │ │ subs r3, r3, r2 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ add r6, sp, #140 @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ - ldr r0, [pc, #968] @ (aeff4 ) │ │ │ │ + ldr r0, [pc, #968] @ (afd00 ) │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r1, [sp] │ │ │ │ @@ -111851,15 +113173,15 @@ │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr r0, [pc, #920] @ (aeff8 ) │ │ │ │ + ldr r0, [pc, #920] @ (afd04 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ @@ -111876,15 +113198,15 @@ │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ strd r4, r7, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr r1, [pc, #872] @ (aeffc ) │ │ │ │ + ldr r1, [pc, #872] @ (afd08 ) │ │ │ │ add r1, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add r3, fp │ │ │ │ add.w r7, r6, fp, lsl #2 │ │ │ │ str r7, [sp, #4] │ │ │ │ add.w r6, r6, r3, lsl #2 │ │ │ │ @@ -111900,15 +113222,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r8, [sp, #4] │ │ │ │ blx 5d3ac │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr r6, [pc, #812] @ (af000 ) │ │ │ │ + ldr r6, [pc, #812] @ (afd0c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ mov r0, r6 │ │ │ │ blx 5e9dc │ │ │ │ @@ -111928,15 +113250,15 @@ │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ - b.n ae644 │ │ │ │ + b.n af350 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add.w fp, r1, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add.w r2, r1, fp │ │ │ │ add.w r1, sl, fp, lsl #3 │ │ │ │ str r2, [sp, #128] @ 0x80 │ │ │ │ add.w r0, r0, fp, lsl #2 │ │ │ │ @@ -111945,15 +113267,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ subs r3, r3, r2 │ │ │ │ add.w r2, sl, r2, lsl #3 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ cmp r6, r0 │ │ │ │ - blt.w af17a │ │ │ │ + blt.w afe86 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r6, sp, #140 @ 0x8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -111965,25 +113287,25 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #20] │ │ │ │ blx 667e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b0250 │ │ │ │ + bne.w b0f5c │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b0bdc │ │ │ │ + bne.w b18e8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b0664 │ │ │ │ + beq.w b1370 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [pc, #624] @ (af004 ) │ │ │ │ + ldr r0, [pc, #624] @ (afd10 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ strd r9, r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ blx 5e9dc │ │ │ │ @@ -112000,25 +113322,25 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #136 @ 0x88 │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr r0, [pc, #572] @ (af008 ) │ │ │ │ + ldr r0, [pc, #572] @ (afd14 ) │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ strd r9, r0, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - ldr r0, [pc, #552] @ (af00c ) │ │ │ │ + ldr r0, [pc, #552] @ (afd18 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -112027,15 +113349,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #520] @ (af010 ) │ │ │ │ + ldr r0, [pc, #520] @ (afd1c ) │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -112054,15 +113376,15 @@ │ │ │ │ ldr r7, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr r1, [pc, #468] @ (af014 ) │ │ │ │ + ldr r1, [pc, #468] @ (afd20 ) │ │ │ │ add r1, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add r3, fp │ │ │ │ add.w r7, r2, fp, lsl #2 │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r6, r2, r3, lsl #2 │ │ │ │ @@ -112081,15 +113403,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ blx 6325c │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr r6, [pc, #404] @ (af018 ) │ │ │ │ + ldr r6, [pc, #404] @ (afd24 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r6, pc │ │ │ │ strd r9, r3, [sp] │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -112109,26 +113431,26 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ strd r9, r8, [sp] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ vmov r2, s19 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r5, [sp, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r3, sl │ │ │ │ cmp sl, r2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - blt.w af57e │ │ │ │ - ldr r0, [pc, #308] @ (af01c ) │ │ │ │ - ldr r2, [pc, #308] @ (af020 ) │ │ │ │ - ldr r1, [pc, #312] @ (af024 ) │ │ │ │ + blt.w b028a │ │ │ │ + ldr r0, [pc, #308] @ (afd28 ) │ │ │ │ + ldr r2, [pc, #308] @ (afd2c ) │ │ │ │ + ldr r1, [pc, #312] @ (afd30 ) │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -112139,153 +113461,153 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ add.w sl, r6, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b038e │ │ │ │ + bne.w b109a │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b12c8 │ │ │ │ + bne.w b1fd4 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.w b1898 │ │ │ │ + bne.w b25a4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r0, sl │ │ │ │ it lt │ │ │ │ movlt r0, sl │ │ │ │ vmov s16, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.n aeaa0 │ │ │ │ + beq.w aedb8 │ │ │ │ + b.n af7ac │ │ │ │ nop │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + ldrh r6, [r5, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #32] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r7, r3 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n af168 │ │ │ │ + bmi.n afc8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + ldrh r0, [r6, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + ldrh r4, [r3, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r3, [sp, #824] @ 0x338 │ │ │ │ + strh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #18 │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #312] @ 0x138 │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 8 │ │ │ │ + bcs.n afcb4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #520] @ 0x208 │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + adds r0, #216 @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + ldrh r2, [r5, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #280] @ 0x118 │ │ │ │ + strh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + strh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + strh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #440] @ 0x1b8 │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + lsls r0, r6, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bgt.n af088 │ │ │ │ + ldmia r7!, {r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n aef0c │ │ │ │ + ldmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + strh r0, [r4, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #952] @ 0x3b8 │ │ │ │ + strh r2, [r6, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + strh r6, [r6, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ + strh r0, [r4, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + strh r4, [r7, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #248] @ 0xf8 │ │ │ │ + strh r2, [r0, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r1, #8 │ │ │ │ + lsls r2, r3, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bge.n af04c │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #304] @ 0x130 │ │ │ │ + ldrh r0, [r6, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + strh r6, [r1, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r3, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #2 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r1, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #156 @ 0x9c │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r7, #36] @ 0x24 │ │ │ │ + ldrb r0, [r5, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldrb r4, [r2, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrb r4, [r5, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + strh r4, [r5, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvs.n af0c0 │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r1, #22] │ │ │ │ + ldrb r0, [r5, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #22] │ │ │ │ + ldrb r0, [r5, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ vmov r2, s19 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ add sl, r3 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w af4ec │ │ │ │ - ldr.w r0, [pc, #2928] @ afbac │ │ │ │ - ldr.w r2, [pc, #2928] @ afbb0 │ │ │ │ - ldr.w r1, [pc, #2928] @ afbb4 │ │ │ │ + blt.w b01f8 │ │ │ │ + ldr.w r0, [pc, #2928] @ b08b8 │ │ │ │ + ldr.w r2, [pc, #2928] @ b08bc │ │ │ │ + ldr.w r1, [pc, #2928] @ b08c0 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -112295,22 +113617,22 @@ │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ add.w sl, r2, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b030a │ │ │ │ + bne.w b1016 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b11fe │ │ │ │ + bne.w b1f0a │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w aef2c │ │ │ │ - ldr.w r6, [pc, #2864] @ afbb8 │ │ │ │ - ldr.w r2, [pc, #2864] @ afbbc │ │ │ │ + beq.w afc38 │ │ │ │ + ldr.w r6, [pc, #2864] @ b08c4 │ │ │ │ + ldr.w r2, [pc, #2864] @ b08c8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -112326,15 +113648,15 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2808] @ afbc0 │ │ │ │ + ldr.w r2, [pc, #2808] @ b08cc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mul.w r2, r0, r6 │ │ │ │ cmp r3, sl │ │ │ │ @@ -112345,45 +113667,45 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.n aeaa0 │ │ │ │ - ldr.w r2, [pc, #2760] @ afbc4 │ │ │ │ - ldr.w r0, [pc, #2760] @ afbc8 │ │ │ │ + beq.w aedb8 │ │ │ │ + b.n af7ac │ │ │ │ + ldr.w r2, [pc, #2760] @ b08d0 │ │ │ │ + ldr.w r0, [pc, #2760] @ b08d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ blx 57dfc │ │ │ │ - b.n aeb62 │ │ │ │ + b.n af86e │ │ │ │ vldr s14, [sp, #184] @ 0xb8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w ae64c │ │ │ │ + ble.w af358 │ │ │ │ add r5, sp, #148 @ 0x94 │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r2, [pc, #2700] @ afbcc │ │ │ │ + ldr.w r2, [pc, #2700] @ b08d8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r1, [pc, #2700] @ afbd0 │ │ │ │ + ldr.w r1, [pc, #2700] @ b08dc │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2696] @ afbd4 │ │ │ │ + ldr.w r0, [pc, #2696] @ b08e0 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #184 @ 0xb8 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -112391,18 +113713,18 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 66adc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae64c │ │ │ │ + beq.w af358 │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vldr s14, [sp, #184] @ 0xb8 │ │ │ │ - b.n aeae2 │ │ │ │ + b.n af7ee │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -112418,54 +113740,54 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ blx 667e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b0212 │ │ │ │ + bne.w b0f1e │ │ │ │ ldr.w r8, [r5] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mul.w r6, r8, r8 │ │ │ │ add fp, r6 │ │ │ │ add r6, fp │ │ │ │ add.w fp, r3, fp, lsl #2 │ │ │ │ add.w r6, r3, r6, lsl #2 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w affda │ │ │ │ + beq.w b0ce6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add.w r1, r8, r8, lsl #1 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mul.w r2, r8, r3 │ │ │ │ adds r7, r2, r1 │ │ │ │ cmp r0, r7 │ │ │ │ - bge.n af1ee │ │ │ │ + bge.n afefa │ │ │ │ subs r0, r0, r1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mul.w r2, r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ strd r6, r1, [sp, #28] │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr.w r1, [pc, #2520] @ afbd8 │ │ │ │ + ldr.w r1, [pc, #2520] @ b08e4 │ │ │ │ add.w sl, sl, r7, lsl #3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r0, [pc, #2512] @ afbdc │ │ │ │ + ldr.w r0, [pc, #2512] @ b08e8 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r8, [pc, #2504] @ afbe0 │ │ │ │ + ldr.w r8, [pc, #2504] @ b08ec │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -112491,35 +113813,35 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r2, [pc, #2424] @ afbe4 │ │ │ │ + ldr.w r2, [pc, #2424] @ b08f0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - ldr.w r1, [pc, #2420] @ afbe8 │ │ │ │ + ldr.w r1, [pc, #2420] @ b08f4 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2420] @ afbec │ │ │ │ + ldr.w r0, [pc, #2420] @ b08f8 │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add.w r2, r1, r1, lsl #1 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mla r2, r0, r1, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w b1518 │ │ │ │ - ldr.w r3, [pc, #2380] @ afbf0 │ │ │ │ + blt.w b2224 │ │ │ │ + ldr.w r3, [pc, #2380] @ b08fc │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ adds r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ @@ -112543,17 +113865,17 @@ │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #20] │ │ │ │ subs r3, r3, r7 │ │ │ │ strd r9, r0, [sp, #12] │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r2, [pc, #2308] @ afbf4 │ │ │ │ - ldr.w r1, [pc, #2308] @ afbf8 │ │ │ │ - ldr.w r0, [pc, #2308] @ afbfc │ │ │ │ + ldr.w r2, [pc, #2308] @ b0900 │ │ │ │ + ldr.w r1, [pc, #2308] @ b0904 │ │ │ │ + ldr.w r0, [pc, #2308] @ b0908 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -112563,15 +113885,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, r9, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -112587,29 +113909,29 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #140 @ 0x8c │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ blx 667e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b02cc │ │ │ │ + bne.w b0fd8 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w b00ea │ │ │ │ + beq.w b0df6 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r2, r6, r6, lsl #1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #180] @ 0xb4 │ │ │ │ mla r3, r3, r6, r2 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - bge.w b18e0 │ │ │ │ + bge.w b25ec │ │ │ │ subs r0, r0, r2 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ mla r7, r6, r0, r3 │ │ │ │ mul.w r6, r6, r6 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w sl, sl, r7, lsl #3 │ │ │ │ @@ -112618,25 +113940,25 @@ │ │ │ │ add r6, fp │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #32] │ │ │ │ add.w r6, r2, r6, lsl #2 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #28] │ │ │ │ add.w fp, r2, fp, lsl #2 │ │ │ │ - ldr.w r6, [pc, #2128] @ afc00 │ │ │ │ + ldr.w r6, [pc, #2128] @ b090c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r1, [pc, #2124] @ afc04 │ │ │ │ + ldr.w r1, [pc, #2124] @ b0910 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r8, [pc, #2112] @ afc08 │ │ │ │ + ldr.w r8, [pc, #2112] @ b0914 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -112662,32 +113984,32 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strd r9, r6, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r2, [pc, #2032] @ afc0c │ │ │ │ + ldr.w r2, [pc, #2032] @ b0918 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #2032] @ afc10 │ │ │ │ + ldr.w r0, [pc, #2032] @ b091c │ │ │ │ add r2, pc │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add.w r2, r1, r1, lsl #1 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mla r2, r0, r1, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w b16e0 │ │ │ │ + blt.w b23ec │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ add r6, sp, #180 @ 0xb4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r1, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -112698,20 +114020,20 @@ │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r2, [pc, #1952] @ afc14 │ │ │ │ + ldr.w r2, [pc, #1952] @ b0920 │ │ │ │ str r1, [sp, #20] │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr.w r1, [pc, #1948] @ afc18 │ │ │ │ + ldr.w r1, [pc, #1948] @ b0924 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1944] @ afc1c │ │ │ │ + ldr.w r0, [pc, #1944] @ b0928 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -112722,39 +114044,39 @@ │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, r9, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ - ldr.w r2, [pc, #1892] @ afc20 │ │ │ │ + ldr.w r2, [pc, #1892] @ b092c │ │ │ │ add r5, sp, #148 @ 0x94 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #1888] @ afc24 │ │ │ │ + ldr.w r0, [pc, #1888] @ b0930 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #1884] @ afc28 │ │ │ │ + ldr.w r3, [pc, #1884] @ b0934 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ blx 66adc │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ - b.w aeab8 │ │ │ │ - ldr.w r0, [pc, #1852] @ afc2c │ │ │ │ - ldr.w r2, [pc, #1852] @ afc30 │ │ │ │ - ldr.w r1, [pc, #1852] @ afc34 │ │ │ │ + b.w af7c4 │ │ │ │ + ldr.w r0, [pc, #1852] @ b0938 │ │ │ │ + ldr.w r2, [pc, #1852] @ b093c │ │ │ │ + ldr.w r1, [pc, #1852] @ b0940 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -112764,22 +114086,22 @@ │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ add.w sl, r2, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b0434 │ │ │ │ + bne.w b1140 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b1286 │ │ │ │ + bne.w b1f92 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w aef2c │ │ │ │ - ldr.w r6, [pc, #1792] @ afc38 │ │ │ │ - ldr.w r2, [pc, #1792] @ afc3c │ │ │ │ + beq.w afc38 │ │ │ │ + ldr.w r6, [pc, #1792] @ b0944 │ │ │ │ + ldr.w r2, [pc, #1792] @ b0948 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ @@ -112795,20 +114117,20 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1736] @ afc40 │ │ │ │ + ldr.w r2, [pc, #1736] @ b094c │ │ │ │ add r2, pc │ │ │ │ - b.n af0ca │ │ │ │ - ldr.w r0, [pc, #1732] @ afc44 │ │ │ │ - ldr.w r2, [pc, #1732] @ afc48 │ │ │ │ - ldr.w r1, [pc, #1732] @ afc4c │ │ │ │ + b.n afdd6 │ │ │ │ + ldr.w r0, [pc, #1732] @ b0950 │ │ │ │ + ldr.w r2, [pc, #1732] @ b0954 │ │ │ │ + ldr.w r1, [pc, #1732] @ b0958 │ │ │ │ add r0, pc │ │ │ │ adds r3, r0, #4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ @@ -112818,22 +114140,22 @@ │ │ │ │ mla r0, r3, r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r2, r3 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b03ee │ │ │ │ + bne.w b10fa │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b1240 │ │ │ │ + bne.w b1f4c │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w aef2c │ │ │ │ - ldr.w r1, [pc, #1668] @ afc50 │ │ │ │ - ldr.w r2, [pc, #1668] @ afc54 │ │ │ │ + beq.w afc38 │ │ │ │ + ldr.w r1, [pc, #1668] @ b095c │ │ │ │ + ldr.w r2, [pc, #1668] @ b0960 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -112852,15 +114174,15 @@ │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1608] @ afc58 │ │ │ │ + ldr.w r2, [pc, #1608] @ b0964 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mla r0, r0, r6, r3 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ @@ -112871,21 +114193,21 @@ │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ movlt r3, r0 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ + beq.w aedb8 │ │ │ │ + b.w af7ac │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b0fd4 │ │ │ │ + bne.w b1ce0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w af350 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ mul.w r3, r1, r1 │ │ │ │ add.w fp, sp, #140 @ 0x8c │ │ │ │ add r2, sp, #152 @ 0x98 │ │ │ │ add.w r8, r3, #1 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -112905,15 +114227,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ - ldr.w r0, [pc, #1472] @ afc5c │ │ │ │ + ldr.w r0, [pc, #1472] @ b0968 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5e9dc │ │ │ │ @@ -112930,15 +114252,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ blx 626d8 │ │ │ │ - ldr.w r3, [pc, #1416] @ afc60 │ │ │ │ + ldr.w r3, [pc, #1416] @ b096c │ │ │ │ str.w r9, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ add r3, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ adds r2, r3, #4 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ @@ -112987,32 +114309,32 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ adds r2, r3, #1 │ │ │ │ - ldr.w r0, [pc, #1284] @ afc64 │ │ │ │ + ldr.w r0, [pc, #1284] @ b0970 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r6, r1, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r2, r3 │ │ │ │ add r3, r2 │ │ │ │ add.w ip, r1, r2, lsl #2 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ - ldr.w r1, [pc, #1260] @ afc68 │ │ │ │ + ldr.w r1, [pc, #1260] @ b0974 │ │ │ │ str r3, [sp, #28] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w ip, [sp, #92] @ 0x5c │ │ │ │ blx 57d24 │ │ │ │ - ldr.w r0, [pc, #1240] @ afc6c │ │ │ │ + ldr.w r0, [pc, #1240] @ b0978 │ │ │ │ add.w ip, sp, #176 @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r6 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ strd r5, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ @@ -113030,17 +114352,17 @@ │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #16] │ │ │ │ strd fp, r0, [sp, #32] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1172] @ afc70 │ │ │ │ + ldr.w r0, [pc, #1172] @ b097c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr.w r2, [pc, #1172] @ afc74 │ │ │ │ + ldr.w r2, [pc, #1172] @ b0980 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r7 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ @@ -113059,33 +114381,33 @@ │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ strd fp, r1, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, r1, [sp, #16] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ - ldr.w r2, [pc, #1108] @ afc78 │ │ │ │ + ldr.w r2, [pc, #1108] @ b0984 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #1104] @ afc7c │ │ │ │ + ldr.w r1, [pc, #1104] @ b0988 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1104] @ afc80 │ │ │ │ + ldr.w r0, [pc, #1104] @ b098c │ │ │ │ subs r3, r3, r7 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r3, [pc, #1072] @ afc84 │ │ │ │ + ldr.w r3, [pc, #1072] @ b0990 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #8 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ @@ -113106,20 +114428,20 @@ │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b0d8c │ │ │ │ + bne.w b1a98 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w af350 │ │ │ │ mul.w r3, r6, r6 │ │ │ │ str r6, [sp, #180] @ 0xb4 │ │ │ │ add.w fp, sp, #136 @ 0x88 │ │ │ │ add r2, sp, #152 @ 0x98 │ │ │ │ adds r7, r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add.w r8, r6, r7 │ │ │ │ @@ -113139,15 +114461,15 @@ │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ blx 64528 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [pc, #916] @ (afc88 ) │ │ │ │ + ldr r0, [pc, #916] @ (b0994 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ blx 5e9dc │ │ │ │ @@ -113171,15 +114493,15 @@ │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ add.w r3, r1, r0, lsl #4 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, r9, [sp, #4] │ │ │ │ - ldr r3, [pc, #844] @ (afc8c ) │ │ │ │ + ldr r3, [pc, #844] @ (b0998 ) │ │ │ │ add r3, pc │ │ │ │ adds r1, r3, #4 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #136] @ 0x88 │ │ │ │ @@ -113223,15 +114545,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ adds r2, r3, #1 │ │ │ │ - ldr r1, [pc, #724] @ (afc90 ) │ │ │ │ + ldr r1, [pc, #724] @ (b099c ) │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r6, r7, r2, lsl #2 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r2, r3 │ │ │ │ add r3, r2 │ │ │ │ @@ -113243,15 +114565,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w ip, [sp, #64] @ 0x40 │ │ │ │ blx 57d24 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r0, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - ldr r0, [pc, #672] @ (afc94 ) │ │ │ │ + ldr r0, [pc, #672] @ (b09a0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ blx 62268 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ @@ -113263,20 +114585,20 @@ │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #20] │ │ │ │ strd fp, r1, [sp, #32] │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r2, [pc, #628] @ (afc98 ) │ │ │ │ + ldr r2, [pc, #628] @ (b09a4 ) │ │ │ │ ldr r3, [r6, #0] │ │ │ │ add r6, sp, #180 @ 0xb4 │ │ │ │ - ldr r1, [pc, #624] @ (afc9c ) │ │ │ │ + ldr r1, [pc, #624] @ (b09a8 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #624] @ (afca0 ) │ │ │ │ + ldr r0, [pc, #624] @ (b09ac ) │ │ │ │ sub.w r3, r3, r8 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ @@ -113298,31 +114620,31 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #552] @ (afca4 ) │ │ │ │ - ldr r1, [pc, #556] @ (afca8 ) │ │ │ │ - ldr r0, [pc, #556] @ (afcac ) │ │ │ │ + ldr r2, [pc, #552] @ (b09b0 ) │ │ │ │ + ldr r1, [pc, #556] @ (b09b4 ) │ │ │ │ + ldr r0, [pc, #556] @ (b09b8 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r3, [pc, #528] @ (afcb0 ) │ │ │ │ + ldr r3, [pc, #528] @ (b09bc ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #8 │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ @@ -113340,15 +114662,15 @@ │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ add r2, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r3, r6, #1 │ │ │ │ mov r1, r5 │ │ │ │ @@ -113365,18 +114687,18 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r5, r3, lsl #4 │ │ │ │ - ldr r5, [pc, #416] @ (afcb4 ) │ │ │ │ + ldr r5, [pc, #416] @ (b09c0 ) │ │ │ │ adds r3, #8 │ │ │ │ strd r3, r9, [sp, #4] │ │ │ │ - ldr r3, [pc, #412] @ (afcb8 ) │ │ │ │ + ldr r3, [pc, #412] @ (b09c4 ) │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ subs r2, #1 │ │ │ │ @@ -113418,183 +114740,176 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #296] @ (afcbc ) │ │ │ │ + ldr r1, [pc, #296] @ (b09c8 ) │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr r3, [pc, #296] @ (afcc0 ) │ │ │ │ + ldr r3, [pc, #296] @ (b09cc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ - bmi.n afb9c │ │ │ │ + b.w af350 │ │ │ │ + ldmia r0!, {r1} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r4, [r1, #58] @ 0x3a │ │ │ │ + vqadd.u16 q0, q2, │ │ │ │ + strh r0, [r6, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r0, #15 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - bcc.n afbb0 │ │ │ │ + mrc2 0, 6, r0, cr2, cr13, {2} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r4, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + movs r5, #254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r1, #46] @ 0x2e │ │ │ │ + strh r0, [r2, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldrb r0, [r0, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrb r2, [r6, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r1, #0] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r0, [r1, #60] @ 0x3c │ │ │ │ + stc2l 0, cr0, [lr, #-372]! @ 0xfffffe8c │ │ │ │ + ldrb r4, [r6, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrb r0, [r0, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + ldrb r4, [r7, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrb r4, [r0, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, #28] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r3, #32] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrb r0, [r5, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrb r4, [r5, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + @ instruction: 0xfb52005d │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - beq.n afd00 │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - beq.n afcb8 │ │ │ │ + stmia r3!, {r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r0, #38] @ 0x26 │ │ │ │ + strb r4, [r3, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #38] @ 0x26 │ │ │ │ + strb r4, [r3, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrb r0, [r5, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + ldrb r6, [r4, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strb r2, [r1, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strb r2, [r1, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r2, #38] @ 0x26 │ │ │ │ + strb r6, [r2, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #38] @ 0x26 │ │ │ │ + strb r0, [r2, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #36] @ 0x24 │ │ │ │ + strb r0, [r2, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r5, #24 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - cmp r5, #204 @ 0xcc │ │ │ │ + ldrsh.w r0, [sl, sp, lsl #1] │ │ │ │ + movs r0, #168 @ 0xa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + ldrb r0, [r5, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, #2] │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strb r2, [r3, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strb r4, [r0, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + strb r0, [r7, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r4, r1, #15 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - strh r4, [r1, #44] @ 0x2c │ │ │ │ + itee al │ │ │ │ + lslal r5, r3, #1 │ │ │ │ + sub r2, r3, #4 │ │ │ │ + lsl r5, r3, #1 │ │ │ │ + @ instruction: 0xf6d8005d │ │ │ │ + ldrb r0, [r5, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrb r4, [r7, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + strb r0, [r1, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strb r4, [r0, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strb r6, [r5, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r0, #0] │ │ │ │ + strb r2, [r6, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r7} │ │ │ │ + pop {r1, r2, r5, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #24 │ │ │ │ + adds r4, r6, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + @ instruction: 0xf4f8005d │ │ │ │ + strb r6, [r2, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r2, r5, r7} │ │ │ │ + pop {r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr.w r6, [pc, #2720] @ b0768 │ │ │ │ + ldr.w r6, [pc, #2720] @ b1474 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2720] @ b076c │ │ │ │ - ldr.w r1, [pc, #2720] @ b0770 │ │ │ │ + ldr.w r2, [pc, #2720] @ b1478 │ │ │ │ + ldr.w r1, [pc, #2720] @ b147c │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w sl, r6, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #2688] @ b0774 │ │ │ │ + ldr.w r1, [pc, #2688] @ b1480 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ @@ -113611,57 +114926,57 @@ │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - ldr.w r6, [pc, #2620] @ b0778 │ │ │ │ + beq.w aedb8 │ │ │ │ + b.w af7ac │ │ │ │ + ldr.w r6, [pc, #2620] @ b1484 │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r2, [pc, #2620] @ b077c │ │ │ │ - ldr.w r1, [pc, #2620] @ b0780 │ │ │ │ + ldr.w r2, [pc, #2620] @ b1488 │ │ │ │ + ldr.w r1, [pc, #2620] @ b148c │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r6, #4 │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ mla r0, r0, sl, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - ldr.w r1, [pc, #2584] @ b0784 │ │ │ │ + ldr.w r1, [pc, #2584] @ b1490 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ - b.n afd14 │ │ │ │ + b.n b0a20 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ add r5, sp, #148 @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr.w r2, [pc, #2548] @ b0788 │ │ │ │ + ldr.w r2, [pc, #2548] @ b1494 │ │ │ │ subs r3, #1 │ │ │ │ - ldr.w r0, [pc, #2544] @ b078c │ │ │ │ + ldr.w r0, [pc, #2544] @ b1498 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #2540] @ b0790 │ │ │ │ + ldr.w r3, [pc, #2540] @ b149c │ │ │ │ add r0, pc │ │ │ │ mov r1, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ @@ -113671,34 +114986,34 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ blx 66adc │ │ │ │ vldr s14, [sp, #148] @ 0x94 │ │ │ │ vldr s15, [sp, #184] @ 0xb8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w af166 │ │ │ │ - b.w af13c │ │ │ │ - ldr.w r3, [pc, #2488] @ b0794 │ │ │ │ - ldr.w r2, [pc, #2488] @ b0798 │ │ │ │ - ldr.w r1, [pc, #2488] @ b079c │ │ │ │ + bpl.w afe72 │ │ │ │ + b.w afe48 │ │ │ │ + ldr.w r3, [pc, #2488] @ b14a0 │ │ │ │ + ldr.w r2, [pc, #2488] @ b14a4 │ │ │ │ + ldr.w r1, [pc, #2488] @ b14a8 │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov sl, r2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r1, [pc, #2460] @ b07a0 │ │ │ │ + ldr.w r1, [pc, #2460] @ b14ac │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ @@ -113718,30 +115033,30 @@ │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov.w sl, r1, lsl #1 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r1, [pc, #2392] @ b07a4 │ │ │ │ + ldr.w r1, [pc, #2392] @ b14b0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ strd r5, r2, [sp, #4] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ cmp r2, r0 │ │ │ │ - ldr.w r1, [pc, #2368] @ b07a8 │ │ │ │ + ldr.w r1, [pc, #2368] @ b14b4 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2360] @ b07ac │ │ │ │ + ldr.w r2, [pc, #2360] @ b14b8 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [r5] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ blx 5fe70 │ │ │ │ @@ -113756,15 +115071,15 @@ │ │ │ │ add.w r3, r3, sl, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2308] @ b07b0 │ │ │ │ + ldr.w r2, [pc, #2308] @ b14bc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r2, r0, r6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add.w r2, r2, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ @@ -113782,31 +115097,31 @@ │ │ │ │ addge r0, r0, r2 │ │ │ │ addlt r0, r0, r1 │ │ │ │ cmp r0, sl │ │ │ │ it lt │ │ │ │ movlt r0, sl │ │ │ │ vmov s16, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - ldr.w r3, [pc, #2232] @ b07b4 │ │ │ │ - ldr.w r2, [pc, #2232] @ b07b8 │ │ │ │ - ldr.w r1, [pc, #2232] @ b07bc │ │ │ │ + beq.w aedb8 │ │ │ │ + b.w af7ac │ │ │ │ + ldr.w r3, [pc, #2232] @ b14c0 │ │ │ │ + ldr.w r2, [pc, #2232] @ b14c4 │ │ │ │ + ldr.w r1, [pc, #2232] @ b14c8 │ │ │ │ add r3, pc │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2204] @ b07c0 │ │ │ │ + ldr.w r1, [pc, #2204] @ b14cc │ │ │ │ mla r0, r0, sl, sl │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ @@ -113822,29 +115137,29 @@ │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov.w sl, r1, lsl #1 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r1, [pc, #2144] @ b07c4 │ │ │ │ + ldr.w r1, [pc, #2144] @ b14d0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ cmp r2, r0 │ │ │ │ - ldr.w r1, [pc, #2120] @ b07c8 │ │ │ │ + ldr.w r1, [pc, #2120] @ b14d4 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2116] @ b07cc │ │ │ │ + ldr.w r2, [pc, #2116] @ b14d8 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [r4] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ blx 5fe70 │ │ │ │ @@ -113858,50 +115173,50 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r3, sl, lsl #1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #2064] @ b07d0 │ │ │ │ + ldr.w r2, [pc, #2064] @ b14dc │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r2, r0, r6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r2, r2, r6, lsl #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - b.n afec4 │ │ │ │ + b.n b0bd0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b15d6 │ │ │ │ + beq.w b22e2 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r1, [pc, #2020] @ b07d4 │ │ │ │ + ldr.w r1, [pc, #2020] @ b14e0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r0, [pc, #2020] @ b07d8 │ │ │ │ + ldr.w r0, [pc, #2020] @ b14e4 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd fp, r5, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 57d24 │ │ │ │ - ldr.w r3, [pc, #1988] @ b07dc │ │ │ │ - ldr.w r0, [pc, #1988] @ b07e0 │ │ │ │ + ldr.w r3, [pc, #1988] @ b14e8 │ │ │ │ + ldr.w r0, [pc, #1988] @ b14ec │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ adds r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ @@ -113930,20 +115245,20 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r5, r1, [sp, #4] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #1904] @ b07e4 │ │ │ │ + ldr.w r1, [pc, #1904] @ b14f0 │ │ │ │ subs r2, r2, r4 │ │ │ │ - ldr.w r0, [pc, #1904] @ b07e8 │ │ │ │ + ldr.w r0, [pc, #1904] @ b14f4 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r2, [pc, #1900] @ b07ec │ │ │ │ + ldr.w r2, [pc, #1900] @ b14f8 │ │ │ │ add r4, sp, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ blx 59c80 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -113964,42 +115279,42 @@ │ │ │ │ strd r4, r7, [sp, #32] │ │ │ │ strd r9, r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #1832] @ b07f0 │ │ │ │ + ldr.w r1, [pc, #1832] @ b14fc │ │ │ │ subs r2, r2, r4 │ │ │ │ - ldr.w r0, [pc, #1828] @ b07f4 │ │ │ │ + ldr.w r0, [pc, #1828] @ b1500 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r2, [pc, #1824] @ b07f8 │ │ │ │ + ldr.w r2, [pc, #1824] @ b1504 │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ mul.w r6, r6, r6 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add fp, r6 │ │ │ │ add.w r3, r6, fp │ │ │ │ add.w r6, r2, fp, lsl #2 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b1798 │ │ │ │ + beq.w b24a4 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #1768] @ b07fc │ │ │ │ + ldr.w r0, [pc, #1768] @ b1508 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r1, [pc, #1768] @ b0800 │ │ │ │ + ldr.w r1, [pc, #1768] @ b150c │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ @@ -114007,15 +115322,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - ldr.w r0, [pc, #1732] @ b0804 │ │ │ │ + ldr.w r0, [pc, #1732] @ b1510 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r1, [sp] │ │ │ │ @@ -114036,25 +115351,25 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #28] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r7, sp, #136 @ 0x88 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r0, [pc, #1668] @ b0808 │ │ │ │ + ldr.w r0, [pc, #1668] @ b1514 │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r2, [pc, #1668] @ b080c │ │ │ │ + ldr.w r2, [pc, #1668] @ b1518 │ │ │ │ str r7, [sp, #32] │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ blx 59c80 │ │ │ │ - ldr.w r3, [pc, #1652] @ b0810 │ │ │ │ + ldr.w r3, [pc, #1652] @ b151c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -114079,135 +115394,135 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ strd r6, r0, [sp, #24] │ │ │ │ strd r9, r1, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1576] @ b0814 │ │ │ │ + ldr.w r1, [pc, #1576] @ b1520 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - ldr.w r0, [pc, #1568] @ b0818 │ │ │ │ + ldr.w r0, [pc, #1568] @ b1524 │ │ │ │ subs r2, r2, r3 │ │ │ │ str r4, [sp, #4] │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1560] @ b081c │ │ │ │ + ldr.w r2, [pc, #1560] @ b1528 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1520] @ b0820 │ │ │ │ - ldr.w r3, [pc, #1520] @ b0824 │ │ │ │ - ldr.w r0, [pc, #1520] @ b0828 │ │ │ │ + ldr.w r1, [pc, #1520] @ b152c │ │ │ │ + ldr.w r3, [pc, #1520] @ b1530 │ │ │ │ + ldr.w r0, [pc, #1520] @ b1534 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1472] @ b082c │ │ │ │ - ldr.w r3, [pc, #1472] @ b0830 │ │ │ │ - ldr.w r0, [pc, #1472] @ b0834 │ │ │ │ + ldr.w r1, [pc, #1472] @ b1538 │ │ │ │ + ldr.w r3, [pc, #1472] @ b153c │ │ │ │ + ldr.w r0, [pc, #1472] @ b1540 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1420] @ b0838 │ │ │ │ - ldr.w r3, [pc, #1420] @ b083c │ │ │ │ - ldr.w r0, [pc, #1420] @ b0840 │ │ │ │ + ldr.w r1, [pc, #1420] @ b1544 │ │ │ │ + ldr.w r3, [pc, #1420] @ b1548 │ │ │ │ + ldr.w r0, [pc, #1420] @ b154c │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr.w r1, [pc, #1372] @ b0844 │ │ │ │ - ldr.w r3, [pc, #1372] @ b0848 │ │ │ │ - ldr.w r0, [pc, #1372] @ b084c │ │ │ │ + ldr.w r1, [pc, #1372] @ b1550 │ │ │ │ + ldr.w r3, [pc, #1372] @ b1554 │ │ │ │ + ldr.w r0, [pc, #1372] @ b1558 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - b.w ae644 │ │ │ │ - ldr.w r1, [pc, #1348] @ b0850 │ │ │ │ - ldr.w r2, [pc, #1348] @ b0854 │ │ │ │ + b.w af350 │ │ │ │ + ldr.w r1, [pc, #1348] @ b155c │ │ │ │ + ldr.w r2, [pc, #1348] @ b1560 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ @@ -114222,15 +115537,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1296] @ b0858 │ │ │ │ + ldr.w r2, [pc, #1296] @ b1564 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ @@ -114247,18 +115562,18 @@ │ │ │ │ cmp r3, sl │ │ │ │ it lt │ │ │ │ movlt r3, sl │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - ldr.w r1, [pc, #1228] @ b085c │ │ │ │ - ldr.w r2, [pc, #1228] @ b0860 │ │ │ │ + beq.w aedb8 │ │ │ │ + b.w af7ac │ │ │ │ + ldr.w r1, [pc, #1228] @ b1568 │ │ │ │ + ldr.w r2, [pc, #1228] @ b156c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -114273,29 +115588,29 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ strd r5, r5, [sp] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1176] @ b0864 │ │ │ │ + ldr.w r2, [pc, #1176] @ b1570 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r4 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mul.w r2, r0, r6 │ │ │ │ mla sl, r3, r3, sl │ │ │ │ add.w r2, r2, r6, lsl #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - b.n b0368 │ │ │ │ - ldr.w r1, [pc, #1144] @ b0868 │ │ │ │ - ldr.w r2, [pc, #1144] @ b086c │ │ │ │ + b.n b1074 │ │ │ │ + ldr.w r1, [pc, #1144] @ b1574 │ │ │ │ + ldr.w r2, [pc, #1144] @ b1578 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -114310,20 +115625,20 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ strd r5, r5, [sp] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1092] @ b0870 │ │ │ │ + ldr.w r2, [pc, #1092] @ b157c │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ - b.n b03d2 │ │ │ │ - ldr.w r1, [pc, #1084] @ b0874 │ │ │ │ - ldr.w r2, [pc, #1084] @ b0878 │ │ │ │ + b.n b10de │ │ │ │ + ldr.w r1, [pc, #1084] @ b1580 │ │ │ │ + ldr.w r2, [pc, #1084] @ b1584 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ @@ -114338,36 +115653,36 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r2, [pc, #1032] @ b087c │ │ │ │ + ldr.w r2, [pc, #1032] @ b1588 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ - b.n b034e │ │ │ │ - ldr.w r3, [pc, #1028] @ b0880 │ │ │ │ - ldr.w r2, [pc, #1028] @ b0884 │ │ │ │ - ldr.w r1, [pc, #1028] @ b0888 │ │ │ │ + b.n b105a │ │ │ │ + ldr.w r3, [pc, #1028] @ b158c │ │ │ │ + ldr.w r2, [pc, #1028] @ b1590 │ │ │ │ + ldr.w r1, [pc, #1028] @ b1594 │ │ │ │ add r3, pc │ │ │ │ add.w sl, r3, #4 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ strd sl, sl, [sp, #4] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #992] @ (b088c ) │ │ │ │ + ldr r1, [pc, #992] @ (b1598 ) │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ @@ -114382,26 +115697,26 @@ │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r1, [pc, #940] @ (b0890 ) │ │ │ │ + ldr r1, [pc, #940] @ (b159c ) │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r5, sl, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #920] @ (b0894 ) │ │ │ │ + ldr r1, [pc, #920] @ (b15a0 ) │ │ │ │ cmp r3, r6 │ │ │ │ - ldr r2, [pc, #920] @ (b0898 ) │ │ │ │ + ldr r2, [pc, #920] @ (b15a4 ) │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ @@ -114419,15 +115734,15 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #864] @ (b089c ) │ │ │ │ + ldr r2, [pc, #864] @ (b15a8 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ add.w r0, r0, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ @@ -114442,19 +115757,19 @@ │ │ │ │ addlt r2, r6, r1 │ │ │ │ add sl, r6 │ │ │ │ cmp r2, sl │ │ │ │ it lt │ │ │ │ movlt r2, sl │ │ │ │ vmov s16, r2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - ldr r3, [pc, #800] @ (b08a0 ) │ │ │ │ - ldr r2, [pc, #804] @ (b08a4 ) │ │ │ │ - ldr r1, [pc, #804] @ (b08a8 ) │ │ │ │ + beq.w aedb8 │ │ │ │ + b.w af7ac │ │ │ │ + ldr r3, [pc, #800] @ (b15ac ) │ │ │ │ + ldr r2, [pc, #804] @ (b15b0 ) │ │ │ │ + ldr r1, [pc, #804] @ (b15b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ @@ -114465,15 +115780,15 @@ │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ mla r0, r0, sl, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #760] @ (b08ac ) │ │ │ │ + ldr r1, [pc, #760] @ (b15b8 ) │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ mov r0, sl │ │ │ │ blx 5fe70 │ │ │ │ mla r0, r0, r6, r6 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ @@ -114483,29 +115798,29 @@ │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r1, r0 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - ldr r1, [pc, #724] @ (b08b0 ) │ │ │ │ + ldr r1, [pc, #724] @ (b15bc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mla r6, r0, r6, r6 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ - ldr.w sl, [pc, #700] @ b08b4 │ │ │ │ + ldr.w sl, [pc, #700] @ b15c0 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #0] │ │ │ │ add sl, pc │ │ │ │ - ldr r2, [pc, #692] @ (b08b8 ) │ │ │ │ + ldr r2, [pc, #692] @ (b15c4 ) │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ @@ -114524,31 +115839,31 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #636] @ (b08bc ) │ │ │ │ + ldr r2, [pc, #636] @ (b15c8 ) │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ mul.w r0, r6, r0 │ │ │ │ add.w r0, r0, r6, lsl #1 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ - b.n b0550 │ │ │ │ + b.n b125c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w ae544 │ │ │ │ - b.w ae550 │ │ │ │ + bgt.w af250 │ │ │ │ + b.w af25c │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [pc, #596] @ (b08c0 ) │ │ │ │ + ldr r0, [pc, #596] @ (b15cc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ strd r9, r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ blx 5e9dc │ │ │ │ @@ -114565,25 +115880,25 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #136 @ 0x88 │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr r0, [pc, #544] @ (b08c4 ) │ │ │ │ + ldr r0, [pc, #544] @ (b15d0 ) │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ strd r9, r0, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - ldr r0, [pc, #524] @ (b08c8 ) │ │ │ │ + ldr r0, [pc, #524] @ (b15d4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -114592,15 +115907,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #492] @ (b08cc ) │ │ │ │ + ldr r0, [pc, #492] @ (b15d8 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -114619,15 +115934,15 @@ │ │ │ │ ldr r7, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr r1, [pc, #440] @ (b08d0 ) │ │ │ │ + ldr r1, [pc, #440] @ (b15dc ) │ │ │ │ add r1, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add r3, fp │ │ │ │ add.w r7, r2, fp, lsl #2 │ │ │ │ str r7, [sp, #12] │ │ │ │ add.w r6, r2, r3, lsl #2 │ │ │ │ @@ -114646,203 +115961,203 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ blx 6325c │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr r6, [pc, #376] @ (b08d4 ) │ │ │ │ + ldr r6, [pc, #376] @ (b15e0 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r6, pc │ │ │ │ strd r9, r3, [sp] │ │ │ │ - b.w aee8c │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ + b.w afb98 │ │ │ │ + cbnz r6, b14d4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldr r4, [r0, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldr r2, [r5, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + cbnz r2, b14c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r6, #17] │ │ │ │ + ldr r0, [r2, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vqadd.u32 q8, q7, │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + @ instruction: 0xf27a005d │ │ │ │ + strb r0, [r4, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r4, r7} │ │ │ │ + hlt 0x001e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r3, r4, r6} │ │ │ │ + rev16 r4, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, #15] │ │ │ │ + ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldr r6, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldr r0, [r1, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + ldr r6, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldr r4, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5} │ │ │ │ + cbnz r2, b14d4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldr r6, [r1, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r2, #11] │ │ │ │ + ldr r6, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + ldr r6, [r6, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldr r2, [r6, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #12] │ │ │ │ + ldr r4, [r2, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r3, #11] │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + strb r6, [r6, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #56 @ 0x38 │ │ │ │ + adds r4, r2, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stc2l 0, cr0, [sl], #372 @ 0x174 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + vshr.s32 q8, , #10 │ │ │ │ + strb r2, [r1, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + ldr r0, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldr r2, [r6, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #7] │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #8] │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + strb r2, [r1, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #26] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldr r6, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb68005d │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + mrc 0, 3, r0, cr4, cr13, {2} │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldr r2, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #4] │ │ │ │ + ldr r4, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r1, #1] │ │ │ │ + ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r1} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + asrs r0, r2, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r1, #0] │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + push {r4, r6, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r1, #31] │ │ │ │ + ldr r0, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + push {r1, r4, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r1, #27] │ │ │ │ + ldr r0, [r0, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r1, #30] │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r3, r6} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + ldr r2, [r0, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, #30] │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r6, #29] │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #29] │ │ │ │ + ldr r0, [r6, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r6, #27] │ │ │ │ + ldr r6, [r3, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r0, #27] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #26] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r5, #25] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r4, #25] │ │ │ │ + ldr r4, [r4, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #24] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + cbz r2, b1600 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + str r0, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + str r2, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r4, #21] │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - itte lt │ │ │ │ - lsllt r5, r3, #1 │ │ │ │ - strblt r6, [r6, #16] │ │ │ │ - lslge r4, r3, #1 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + uxtb r6, r0 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r2, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r3, #15] │ │ │ │ + str r4, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r2, #18] │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r3, #17] │ │ │ │ + str r2, [r3, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + str r6, [r3, #116] @ 0x74 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + asrs r0, r4, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r4, #15] │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #11] │ │ │ │ + str r4, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + ldr r4, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #2880] @ b1420 │ │ │ │ + ldr.w r0, [pc, #2880] @ b212c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd r9, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ blx 5e9dc │ │ │ │ @@ -114855,26 +116170,26 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #2836] @ b1424 │ │ │ │ + ldr.w r0, [pc, #2836] @ b2130 │ │ │ │ subs r3, r3, r2 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ add r6, sp, #140 @ 0x8c │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ - ldr.w r0, [pc, #2812] @ b1428 │ │ │ │ + ldr.w r0, [pc, #2812] @ b2134 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r1, [sp] │ │ │ │ @@ -114889,15 +116204,15 @@ │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ subs r3, r3, r0 │ │ │ │ - ldr.w r0, [pc, #2764] @ b142c │ │ │ │ + ldr.w r0, [pc, #2764] @ b2138 │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ @@ -114919,27 +116234,27 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r7, r3, fp │ │ │ │ add r3, r7 │ │ │ │ add.w r7, r1, r7, lsl #2 │ │ │ │ str r7, [sp, #4] │ │ │ │ add.w r6, r1, r3, lsl #2 │ │ │ │ - ldr.w r1, [pc, #2692] @ b1430 │ │ │ │ + ldr.w r1, [pc, #2692] @ b213c │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ str r6, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ ldr.w sl, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ - ldr.w r7, [pc, #2664] @ b1434 │ │ │ │ + ldr.w r7, [pc, #2664] @ b2140 │ │ │ │ mov r2, sl │ │ │ │ strd r9, r6, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc │ │ │ │ strd r4, r8, [sp, #4] │ │ │ │ blx 5d3ac │ │ │ │ mov r3, r8 │ │ │ │ @@ -114965,24 +116280,24 @@ │ │ │ │ strd r9, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r9, r3, [sp] │ │ │ │ ldr.w sl, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #2552] @ b1438 │ │ │ │ + ldr.w r0, [pc, #2552] @ b2144 │ │ │ │ add r0, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add.w r8, r3, fp │ │ │ │ mov r3, sl │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -114993,15 +116308,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r0, [pc, #2508] @ b143c │ │ │ │ + ldr.w r0, [pc, #2508] @ b2148 │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ @@ -115012,45 +116327,45 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #2464] @ b1440 │ │ │ │ + ldr.w r0, [pc, #2464] @ b214c │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r4 │ │ │ │ blx 65834 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ add.w r2, r1, r1, lsl #1 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ mla r6, r3, r1, r2 │ │ │ │ cmp r0, r6 │ │ │ │ - bge.n b0ace │ │ │ │ + bge.n b17da │ │ │ │ subs r0, r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r1, [pc, #2412] @ b1444 │ │ │ │ + ldr.w r1, [pc, #2412] @ b2150 │ │ │ │ add.w fp, r3, fp, lsl #2 │ │ │ │ add.w r6, r3, r8, lsl #2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add.w r8, sp, #180 @ 0xb4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r0, [pc, #2392] @ b1448 │ │ │ │ + ldr.w r0, [pc, #2392] @ b2154 │ │ │ │ str r2, [sp, #32] │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ @@ -115070,42 +116385,42 @@ │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ mov r2, r7 │ │ │ │ str.w fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ strd r4, r6, [sp, #4] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 5d3ac │ │ │ │ - ldr.w r0, [pc, #2324] @ b144c │ │ │ │ + ldr.w r0, [pc, #2324] @ b2158 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ strd r8, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r1, [pc, #2304] @ b1450 │ │ │ │ + ldr.w r1, [pc, #2304] @ b215c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r7, #1 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ add.w sl, sp, #144 @ 0x90 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ mov fp, r5 │ │ │ │ mov r5, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b0bd2 │ │ │ │ + blt.n b18de │ │ │ │ cmp r7, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w af350 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ strd r8, r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ @@ -115130,29 +116445,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ strd r6, r9, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ add r7, r2 │ │ │ │ - b.n b0b6c │ │ │ │ + b.n b1878 │ │ │ │ cmp r7, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b0b78 │ │ │ │ + b.n b1884 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r9, r3, [sp] │ │ │ │ ldr.w sl, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #2144] @ b1454 │ │ │ │ + ldr.w r0, [pc, #2144] @ b2160 │ │ │ │ add r0, pc │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add fp, r3 │ │ │ │ add.w r8, r3, fp │ │ │ │ mov r3, sl │ │ │ │ blx 5e9dc │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ @@ -115164,15 +116479,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r0, [pc, #2100] @ b1458 │ │ │ │ + ldr.w r0, [pc, #2100] @ b2164 │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ @@ -115182,45 +116497,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #2056] @ b145c │ │ │ │ + ldr.w r0, [pc, #2056] @ b2168 │ │ │ │ subs r3, r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ add.w r2, r1, r1, lsl #1 │ │ │ │ mla r6, r1, r3, r2 │ │ │ │ cmp r0, r6 │ │ │ │ - bge.n b0c7e │ │ │ │ + bge.n b198a │ │ │ │ subs r0, r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov sl, r4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r1, [pc, #2008] @ b1460 │ │ │ │ + ldr.w r1, [pc, #2008] @ b216c │ │ │ │ add.w r7, r3, fp, lsl #2 │ │ │ │ add.w r6, r3, r8, lsl #2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add.w fp, sp, #176 @ 0xb0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r0, [pc, #1988] @ b1464 │ │ │ │ + ldr.w r0, [pc, #1988] @ b2170 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ @@ -115243,45 +116558,45 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ add r7, sp, #156 @ 0x9c │ │ │ │ blx 6325c │ │ │ │ - ldr.w r0, [pc, #1920] @ b1468 │ │ │ │ + ldr.w r0, [pc, #1920] @ b2174 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r8, [pc, #1896] @ b146c │ │ │ │ + ldr.w r8, [pc, #1896] @ b2178 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r9 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ movs r6, #1 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ mov r9, r1 │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ str.w r8, [sp, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b0d82 │ │ │ │ + blt.n b1a8e │ │ │ │ cmp r6, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w af350 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ strd fp, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -115306,20 +116621,20 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r8, r7, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add r6, r2 │ │ │ │ - b.n b0d1e │ │ │ │ + b.n b1a2a │ │ │ │ cmp r6, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b0d2a │ │ │ │ + b.n b1a36 │ │ │ │ mul.w r3, r6, r6 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r6, r7 │ │ │ │ @@ -115337,32 +116652,32 @@ │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1700] @ b1470 │ │ │ │ + ldr.w r0, [pc, #1700] @ b217c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ strd r9, r3, [sp] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1668] @ b1474 │ │ │ │ + ldr.w r0, [pc, #1668] @ b2180 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add.w r3, sl, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1660] @ b1478 │ │ │ │ + ldr.w r3, [pc, #1660] @ b2184 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ add r3, pc │ │ │ │ adds r2, r3, #4 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -115426,15 +116741,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ adds r2, r3, #1 │ │ │ │ - ldr.w r1, [pc, #1500] @ b147c │ │ │ │ + ldr.w r1, [pc, #1500] @ b2188 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r6, r7, r2, lsl #2 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r2, r3 │ │ │ │ add r3, r2 │ │ │ │ @@ -115446,15 +116761,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r7, ip │ │ │ │ blx 57d24 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr.w r0, [pc, #1448] @ b1480 │ │ │ │ + ldr.w r0, [pc, #1448] @ b218c │ │ │ │ mov r2, r4 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ mov r6, r0 │ │ │ │ blx 62268 │ │ │ │ @@ -115467,20 +116782,20 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1396] @ b1484 │ │ │ │ + ldr.w r0, [pc, #1396] @ b2190 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r2, [pc, #1388] @ b1488 │ │ │ │ + ldr.w r2, [pc, #1388] @ b2194 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r2 │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ @@ -115500,18 +116815,18 @@ │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #24] │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr.w r1, [pc, #1324] @ b148c │ │ │ │ - ldr.w r2, [pc, #1324] @ b1490 │ │ │ │ + ldr.w r1, [pc, #1324] @ b2198 │ │ │ │ + ldr.w r2, [pc, #1324] @ b219c │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1324] @ b1494 │ │ │ │ + ldr.w r0, [pc, #1324] @ b21a0 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ @@ -115527,15 +116842,15 @@ │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r1, [pc, #1264] @ b1498 │ │ │ │ + ldr.w r1, [pc, #1264] @ b21a4 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r9, r2, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ strd r8, r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ @@ -115544,15 +116859,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r1, #8 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, fp │ │ │ │ blx 5bf1c │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ mul.w r3, r1, r1 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add.w r8, sp, #172 @ 0xac │ │ │ │ adds r7, r3, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ adds r6, r1, r7 │ │ │ │ @@ -115573,29 +116888,29 @@ │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ blx 63a44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r9, r0, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - ldr.w r0, [pc, #1152] @ b149c │ │ │ │ + ldr.w r0, [pc, #1152] @ b21a8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r3, [pc, #1136] @ b14a0 │ │ │ │ + ldr.w r3, [pc, #1136] @ b21ac │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ - ldr.w r0, [pc, #1120] @ b14a4 │ │ │ │ + ldr.w r0, [pc, #1120] @ b21b0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #136] @ 0x88 │ │ │ │ add.w r3, r2, #8 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ @@ -115659,15 +116974,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r2, [sp, #24] │ │ │ │ adds r2, r3, #1 │ │ │ │ - ldr r1, [pc, #960] @ (b14a8 ) │ │ │ │ + ldr r1, [pc, #960] @ (b21b4 ) │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ mul.w r3, r3, r3 │ │ │ │ add.w r6, r7, r2, lsl #2 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r2, r3 │ │ │ │ add r3, r2 │ │ │ │ @@ -115679,15 +116994,15 @@ │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r0, [pc, #908] @ (b14ac ) │ │ │ │ + ldr r0, [pc, #908] @ (b21b8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ blx 62268 │ │ │ │ @@ -115700,21 +117015,21 @@ │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str.w fp, [sp, #16] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r0, [pc, #860] @ (b14b0 ) │ │ │ │ + ldr r0, [pc, #860] @ (b21bc ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r2, [pc, #852] @ (b14b4 ) │ │ │ │ + ldr r2, [pc, #852] @ (b21c0 ) │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ mov r3, r5 │ │ │ │ mov fp, r2 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ blx 59c80 │ │ │ │ @@ -115732,21 +117047,21 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, r0, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - ldr r0, [pc, #792] @ (b14b8 ) │ │ │ │ + ldr r0, [pc, #792] @ (b21c4 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - ldr r1, [pc, #788] @ (b14bc ) │ │ │ │ + ldr r1, [pc, #788] @ (b21c8 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r2, [pc, #788] @ (b14c0 ) │ │ │ │ + ldr r2, [pc, #788] @ (b21cc ) │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ @@ -115761,27 +117076,27 @@ │ │ │ │ mov r1, r5 │ │ │ │ strd r7, r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ strd r8, r1, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ - ldr r1, [pc, #732] @ (b14c4 ) │ │ │ │ + ldr r1, [pc, #732] @ (b21d0 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #32] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - b.n b0fc4 │ │ │ │ - ldr r1, [pc, #712] @ (b14c8 ) │ │ │ │ - ldr r2, [pc, #712] @ (b14cc ) │ │ │ │ + b.n b1cd0 │ │ │ │ + ldr r1, [pc, #712] @ (b21d4 ) │ │ │ │ + ldr r2, [pc, #712] @ (b21d8 ) │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ @@ -115789,27 +117104,27 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mla r6, r0, r6, r2 │ │ │ │ - ldr r2, [pc, #680] @ (b14d0 ) │ │ │ │ + ldr r2, [pc, #680] @ (b21dc ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - b.w af0ca │ │ │ │ - ldr r1, [pc, #656] @ (b14d4 ) │ │ │ │ - ldr r2, [pc, #660] @ (b14d8 ) │ │ │ │ + b.w afdd6 │ │ │ │ + ldr r1, [pc, #656] @ (b21e0 ) │ │ │ │ + ldr r2, [pc, #660] @ (b21e4 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -115825,21 +117140,21 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r6 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #608] @ (b14dc ) │ │ │ │ + ldr r2, [pc, #608] @ (b21e8 ) │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r2, pc │ │ │ │ - b.w af0ce │ │ │ │ - ldr r1, [pc, #600] @ (b14e0 ) │ │ │ │ - ldr r2, [pc, #600] @ (b14e4 ) │ │ │ │ + b.w afdda │ │ │ │ + ldr r1, [pc, #600] @ (b21ec ) │ │ │ │ + ldr r2, [pc, #600] @ (b21f0 ) │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ @@ -115847,27 +117162,27 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mla r6, r0, r6, r2 │ │ │ │ - ldr r2, [pc, #568] @ (b14e8 ) │ │ │ │ + ldr r2, [pc, #568] @ (b21f4 ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ add r2, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - b.w af0ca │ │ │ │ - ldr r1, [pc, #544] @ (b14ec ) │ │ │ │ - ldr r2, [pc, #548] @ (b14f0 ) │ │ │ │ + b.w afdd6 │ │ │ │ + ldr r1, [pc, #544] @ (b21f8 ) │ │ │ │ + ldr r2, [pc, #548] @ (b21fc ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -115883,22 +117198,22 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ cmp r2, r6 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ it lt │ │ │ │ movlt r2, r6 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #496] @ (b14f4 ) │ │ │ │ + ldr r2, [pc, #496] @ (b2200 ) │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ add r2, pc │ │ │ │ - b.w af0ce │ │ │ │ - ldr r3, [pc, #488] @ (b14f8 ) │ │ │ │ - ldr r2, [pc, #488] @ (b14fc ) │ │ │ │ - ldr r1, [pc, #492] @ (b1500 ) │ │ │ │ + b.w afdda │ │ │ │ + ldr r3, [pc, #488] @ (b2204 ) │ │ │ │ + ldr r2, [pc, #488] @ (b2208 ) │ │ │ │ + ldr r1, [pc, #492] @ (b220c ) │ │ │ │ add r3, pc │ │ │ │ adds r6, r3, #4 │ │ │ │ add r2, pc │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ @@ -115906,29 +117221,29 @@ │ │ │ │ mov sl, r2 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r2, sl │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - ldr r1, [pc, #456] @ (b1504 ) │ │ │ │ + ldr r1, [pc, #456] @ (b2210 ) │ │ │ │ mla r0, r0, r3, r3 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [r4, #0] │ │ │ │ blx 5fe70 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - ldr r1, [pc, #428] @ (b1508 ) │ │ │ │ + ldr r1, [pc, #428] @ (b2214 ) │ │ │ │ mla r6, r0, r6, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w sl, r3, lsl #1 │ │ │ │ @@ -115940,23 +117255,23 @@ │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx 5fe70 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mla r0, r0, sl, sl │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w sl, [pc, #384] @ b150c │ │ │ │ + ldr.w sl, [pc, #384] @ b2218 │ │ │ │ cmp r2, r0 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ add sl, pc │ │ │ │ - ldr r2, [pc, #368] @ (b1510 ) │ │ │ │ + ldr r2, [pc, #368] @ (b221c ) │ │ │ │ mov r1, sl │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ @@ -115972,15 +117287,15 @@ │ │ │ │ add.w r3, r3, r6, lsl #1 │ │ │ │ ldr r6, [r5, #0] │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #316] @ (b1514 ) │ │ │ │ + ldr r2, [pc, #316] @ (b2220 ) │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5fe70 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mul.w r2, r0, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ @@ -115996,179 +117311,181 @@ │ │ │ │ add.w r6, r6, r1, lsl #1 │ │ │ │ add.w sl, r6, r2 │ │ │ │ cmp lr, sl │ │ │ │ it lt │ │ │ │ movlt lr, sl │ │ │ │ vmov s16, lr │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae0ac │ │ │ │ - b.w aeaa0 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + beq.w aedb8 │ │ │ │ + b.w af7ac │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r0, #0 │ │ │ │ + lsrs r6, r3, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r4, #4] │ │ │ │ + str r0, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r3, #22] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #24] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r7, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #0] │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + str r0, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + str r2, [r1, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r1, #104] @ 0x68 │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #18] │ │ │ │ + str r4, [r5, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r1, #18] │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + lsrs r4, r3, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + str r4, [r1, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r1, r2 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r7, #11] │ │ │ │ + str r4, [r0, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vqadd.s8 q0, q5, │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + b.n b25b4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r0, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldrsh r6, [r4, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldrsh r2, [r1, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r4, r7, lr} │ │ │ │ + add r0, sp, #624 @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + lsls r6, r5, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldcl 0, cr0, [r6], {93} @ 0x5d │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + svc 226 @ 0xe2 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldrh r6, [r6, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #100] @ 0x64 │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + str r0, [r2, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + ldrb r4, [r4, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r2, b151c │ │ │ │ + add r6, pc, #376 @ (adr r6, b234c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldrh r4, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r0, #8] │ │ │ │ + ldrh r2, [r6, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldrh r2, [r1, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldrh r0, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldrh r4, [r3, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldrh r6, [r2, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + ldrh r6, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ + ldrh r2, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r7, #120] @ 0x78 │ │ │ │ + ldrh r0, [r5, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r1, #120] @ 0x78 │ │ │ │ + ldrh r4, [r6, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + add r5, pc, #208 @ (adr r5, b22d8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + ldrh r0, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r7, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + ldr r2, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ subs r3, r3, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ adds r3, #1 │ │ │ │ strd sl, r2, [sp, #12] │ │ │ │ add r7, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov sl, r4 │ │ │ │ - ldr.w r0, [pc, #1064] @ b1958 │ │ │ │ + ldr.w r0, [pc, #1064] @ b2664 │ │ │ │ movs r6, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r8, sp, #156 @ 0x9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r9, r2, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ mov r3, r5 │ │ │ │ blx 65834 │ │ │ │ - ldr.w r1, [pc, #1036] @ b195c │ │ │ │ + ldr.w r1, [pc, #1036] @ b2668 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r1 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b15cc │ │ │ │ + blt.n b22d8 │ │ │ │ cmp r6, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w af350 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ strd r9, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -116193,38 +117510,38 @@ │ │ │ │ mov r1, r8 │ │ │ │ strd fp, r7, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ add r6, r2 │ │ │ │ - b.n b1568 │ │ │ │ + b.n b2274 │ │ │ │ cmp r6, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b1574 │ │ │ │ + b.n b2280 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #888] @ (b1960 ) │ │ │ │ + ldr r1, [pc, #888] @ (b266c ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [pc, #888] @ (b1964 ) │ │ │ │ + ldr r0, [pc, #888] @ (b2670 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r7, [pc, #884] @ (b1968 ) │ │ │ │ + ldr r7, [pc, #884] @ (b2674 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ - ldr r6, [pc, #880] @ (b196c ) │ │ │ │ + ldr r6, [pc, #880] @ (b2678 ) │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ adds r7, #4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r6, pc │ │ │ │ strd fp, r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -116238,18 +117555,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 60918 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.w b190c │ │ │ │ + bgt.w b2618 │ │ │ │ add r3, sp, #140 @ 0x8c │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r0, [pc, #824] @ (b1970 ) │ │ │ │ + ldr r0, [pc, #824] @ (b267c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -116270,20 +117587,20 @@ │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ strd r5, r1, [sp, #4] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ldr r1, [pc, #764] @ (b1974 ) │ │ │ │ + ldr r1, [pc, #764] @ (b2680 ) │ │ │ │ subs r2, r2, r0 │ │ │ │ - ldr r0, [pc, #764] @ (b1978 ) │ │ │ │ + ldr r0, [pc, #764] @ (b2684 ) │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [pc, #760] @ (b197c ) │ │ │ │ + ldr r2, [pc, #760] @ (b2688 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ @@ -116303,64 +117620,64 @@ │ │ │ │ strd r9, r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - ldr r1, [pc, #700] @ (b1980 ) │ │ │ │ + ldr r1, [pc, #700] @ (b268c ) │ │ │ │ subs r2, r2, r0 │ │ │ │ - ldr r0, [pc, #700] @ (b1984 ) │ │ │ │ + ldr r0, [pc, #700] @ (b2690 ) │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [pc, #696] @ (b1988 ) │ │ │ │ + ldr r2, [pc, #696] @ (b2694 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ - b.w ae644 │ │ │ │ + b.w af350 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ subs r3, r3, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r1, r4 │ │ │ │ strd sl, r2, [sp, #12] │ │ │ │ movs r7, #1 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add.w sl, sp, #144 @ 0x90 │ │ │ │ - ldr r0, [pc, #656] @ (b198c ) │ │ │ │ + ldr r0, [pc, #656] @ (b2698 ) │ │ │ │ add.w r8, sp, #180 @ 0xb4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, r4 │ │ │ │ blx 65834 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - ldr r1, [pc, #632] @ (b1990 ) │ │ │ │ + ldr r1, [pc, #632] @ (b269c ) │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ mov fp, r5 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b178e │ │ │ │ + blt.n b249a │ │ │ │ cmp r7, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ae644 │ │ │ │ + beq.w af350 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ strd r8, r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ @@ -116385,27 +117702,27 @@ │ │ │ │ mov r1, r4 │ │ │ │ strd r6, r9, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ add r7, r2 │ │ │ │ - b.n b1728 │ │ │ │ + b.n b2434 │ │ │ │ cmp r7, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n b1734 │ │ │ │ + b.n b2440 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #496] @ (b1994 ) │ │ │ │ + ldr r0, [pc, #496] @ (b26a0 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #496] @ (b1998 ) │ │ │ │ + ldr r1, [pc, #496] @ (b26a4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ @@ -116413,15 +117730,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ blx 57d24 │ │ │ │ - ldr r0, [pc, #464] @ (b199c ) │ │ │ │ + ldr r0, [pc, #464] @ (b26a8 ) │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ strd r4, r1, [sp] │ │ │ │ @@ -116442,29 +117759,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #28] │ │ │ │ strd r5, r7, [sp, #4] │ │ │ │ add r7, sp, #136 @ 0x88 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r0, [pc, #400] @ (b19a0 ) │ │ │ │ + ldr r0, [pc, #400] @ (b26ac ) │ │ │ │ subs r3, r3, r2 │ │ │ │ - ldr r2, [pc, #400] @ (b19a4 ) │ │ │ │ + ldr r2, [pc, #400] @ (b26b0 ) │ │ │ │ str r7, [sp, #32] │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ blx 59c80 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r3, [pc, #380] @ (b19a8 ) │ │ │ │ - ldr r2, [pc, #384] @ (b19ac ) │ │ │ │ + ldr r3, [pc, #380] @ (b26b4 ) │ │ │ │ + ldr r2, [pc, #384] @ (b26b8 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ adds r3, #4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #8 │ │ │ │ @@ -116487,31 +117804,31 @@ │ │ │ │ strd r7, r2, [sp, #32] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ strd r6, r0, [sp, #24] │ │ │ │ strd r9, r1, [sp, #12] │ │ │ │ strd r4, r7, [sp, #4] │ │ │ │ - ldr r1, [pc, #312] @ (b19b0 ) │ │ │ │ + ldr r1, [pc, #312] @ (b26bc ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - ldr r0, [pc, #308] @ (b19b4 ) │ │ │ │ + ldr r0, [pc, #308] @ (b26c0 ) │ │ │ │ subs r2, r2, r3 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #300] @ (b19b8 ) │ │ │ │ + ldr r2, [pc, #300] @ (b26c4 ) │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ blx 59c80 │ │ │ │ - b.w ae644 │ │ │ │ - ldr r1, [pc, #288] @ (b19bc ) │ │ │ │ - ldr r2, [pc, #292] @ (b19c0 ) │ │ │ │ + b.w af350 │ │ │ │ + ldr r1, [pc, #288] @ (b26c8 ) │ │ │ │ + ldr r2, [pc, #292] @ (b26cc ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ strd r5, r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ @@ -116524,1664 +117841,570 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mla r6, r0, r2, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [pc, #244] @ (b19c4 ) │ │ │ │ + ldr r2, [pc, #244] @ (b26d0 ) │ │ │ │ cmp r3, r6 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - b.w af612 │ │ │ │ + b.w b031e │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ - ldr r3, [pc, #220] @ (b19c8 ) │ │ │ │ - ldr r0, [pc, #224] @ (b19cc ) │ │ │ │ + ldr r3, [pc, #220] @ (b26d4 ) │ │ │ │ + ldr r0, [pc, #224] @ (b26d8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 60918 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r6, [r4, #0] │ │ │ │ mla r7, r2, r3, r1 │ │ │ │ - b.w af38a │ │ │ │ + b.w b0096 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ sub.w ip, r2, r3 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ mla r1, r3, r1, r3 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r3, r7 │ │ │ │ strd ip, ip, [sp, #136] @ 0x88 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #160] @ (b19d0 ) │ │ │ │ + ldr r1, [pc, #160] @ (b26dc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r1, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ blx 60918 │ │ │ │ - b.n b1634 │ │ │ │ + b.n b2340 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.w ae108 │ │ │ │ + b.w aee14 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ negs r3, r3 │ │ │ │ - b.w ae4d4 │ │ │ │ + b.w af1e0 │ │ │ │ nop │ │ │ │ - str r4, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r0, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsls r6, r3, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n b178c │ │ │ │ + bge.n b26b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ + ldrb r0, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldrb r0, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #48] @ 0x30 │ │ │ │ + strb r2, [r7, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + ldrsb r0, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ + ldrsb r6, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #68] @ 0x44 │ │ │ │ + ldrsb r2, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r1, #12] │ │ │ │ + ldrh r6, [r2, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, #28] │ │ │ │ + strb r4, [r2, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldrh r2, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ + strb r2, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + strb r6, [r2, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n b1368 │ │ │ │ + bvc.n b268c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + add r0, pc, #96 @ (adr r0, b271c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ + strb r4, [r6, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r0, #32] │ │ │ │ + strb r4, [r5, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + strb r6, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #32] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r5, #28] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n b120c │ │ │ │ + bvc.n b2730 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + ldr r6, [r7, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000b19d4 : │ │ │ │ +000b26e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ - sub sp, #196 @ 0xc4 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #2180] @ b2274 │ │ │ │ - mov sl, r3 │ │ │ │ - ldr.w r3, [pc, #2180] @ b2278 │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r5, [pc, #536] @ (b290c ) │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + ldr r4, [pc, #536] @ (b2910 ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ + ldrd r7, r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #132] @ 0x84 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #76] @ 0x4c │ │ │ │ + mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ - add r2, pc │ │ │ │ - str r0, [sp, #108] @ 0x6c │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ - ldr.w r9, [sp, #300] @ 0x12c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr.w r6, [pc, #2164] @ b227c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add r6, pc │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - mov r1, r6 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [sp, #284] @ 0x11c │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #292] @ 0x124 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #308] @ 0x134 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #316] @ 0x13c │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w fp, [sp, #320] @ 0x140 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2072] @ b2280 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2052] @ b2284 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2040] @ b2288 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - str.w r3, [fp] │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n b1b38 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - orrs r3, r6 │ │ │ │ - orrs r3, r2 │ │ │ │ - bne.n b1af0 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #1996] @ b228c │ │ │ │ - add r1, sp, #148 @ 0x94 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1988] @ b2290 │ │ │ │ - ldr.w r3, [pc, #1960] @ b2278 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w b223e │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #196 @ 0xc4 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n b1b62 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n b1b5a │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n b1b52 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - bge.n b1b7a │ │ │ │ - cmp.w r8, #0 │ │ │ │ - bne.n b1b82 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n b1b9a │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n b1bd2 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n b1bd2 │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.n b1ab8 │ │ │ │ - ldr.w r1, [pc, #1880] @ b2294 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b1aa8 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - mov r3, r2 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b1ab8 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n b1ab8 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n b1ab8 │ │ │ │ - ldr.w r1, [pc, #1844] @ b2298 │ │ │ │ - mov r0, r5 │ │ │ │ + movs r1, #0 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r1, [pc, #504] @ (b2914 ) │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ blx 57998 │ │ │ │ + mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b1af6 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n b1ab8 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n b1ab8 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.n b1b12 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - mov r3, r2 │ │ │ │ - b.n b1b4e │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cbz r3, b1bd2 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w b2224 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.w b2224 │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - it ge │ │ │ │ - cmpge r1, r3 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #12 │ │ │ │ - movlt r3, #13 │ │ │ │ - blt.w b1ab8 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b223a │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b1bee │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n b1bfa │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n b1bfa │ │ │ │ - mvn.w r2, #17 │ │ │ │ - movs r3, #18 │ │ │ │ - str.w r2, [fp] │ │ │ │ - b.n b1abc │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b1aca │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w b2110 │ │ │ │ - ldr.w r0, [pc, #1672] @ b229c │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - ldr.w r0, [pc, #1664] @ b22a0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s16, s0 │ │ │ │ - vdiv.f32 s19, s14, s15 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b2264 │ │ │ │ - vsqrt.f32 s18, s15 │ │ │ │ - vcmp.f32 s19, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b2256 │ │ │ │ - vsqrt.f32 s17, s19 │ │ │ │ - vcvt.f64.f32 d7, s16 │ │ │ │ - vstr s17, [sp, #152] @ 0x98 │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b224c │ │ │ │ - vsqrt.f64 d0, d7 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b2242 │ │ │ │ - vsqrt.f64 d6, d0 │ │ │ │ - vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vdiv.f64 d7, d5, d6 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcmpe.f32 s14, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w b2896 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.w b2864 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + mov ip, r1 │ │ │ │ it lt │ │ │ │ - vmovlt.f32 s17, s14 │ │ │ │ - cbz r6, b1caa │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r0, [pc, #1520] @ b22a4 │ │ │ │ - strd r7, r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #156] @ 0x9c │ │ │ │ - mov r2, sl │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - blx 629e4 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w b20ca │ │ │ │ - vcmpe.f32 s0, s18 │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r0, ip │ │ │ │ + blt.w b28b8 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov.w ip, #0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w b20ca │ │ │ │ - vdiv.f32 s15, s18, s0 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - strd r7, fp, [sp, #16] │ │ │ │ - vstr s15, [sp, #168] @ 0xa8 │ │ │ │ + bmi.w b28fa │ │ │ │ + ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b20f0 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r0, [pc, #1456] @ b22a8 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r0, pc │ │ │ │ - ldr.w r3, [pc, #1444] @ b22ac │ │ │ │ - mov r1, r2 │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - add r3, pc │ │ │ │ - blx 57dfc │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + bne.w b2906 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str.w ip, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w b28ae │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ittt gt │ │ │ │ - vldrgt s14, [sp, #168] @ 0xa8 │ │ │ │ - vmulgt.f32 s15, s14, s15 │ │ │ │ - vstrgt s15, [sp, #176] @ 0xb0 │ │ │ │ - cbz r6, b1d54 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - vldr s13, [sp, #168] @ 0xa8 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vstr s14, [sp, #156] @ 0x9c │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s15, [sp, #160] @ 0xa0 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - subs r6, r2, #4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - add r2, sp, #172 @ 0xac │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r7, [sl] │ │ │ │ - adds r0, #1 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - adds r5, r7, #1 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - lsls r0, r0, #3 │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - adds r0, r7, r5 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - add.w r5, r6, r5, lsl #2 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - mov r2, sl │ │ │ │ - str r5, [sp, #12] │ │ │ │ - subs r7, #4 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ - blx 651ec │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cbz r3, b1dac │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w b1f52 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b1f60 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.w b1fca │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add.w r7, r6, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov.w ip, #66 @ 0x42 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - add r2, sp, #180 @ 0xb4 │ │ │ │ - strd r5, r1, [sp, #20] │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str.w fp, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - strb.w ip, [sp, #184] @ 0xb8 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ - adds r6, r3, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - add r3, r6 │ │ │ │ - add.w r6, r2, r6, lsl #2 │ │ │ │ - add.w r4, r2, r3, lsl #2 │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - mov r2, sl │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #156 @ 0x9c │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - blx 65840 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - strd r7, r4, [sp, #20] │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, sl │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - str.w r9, [sp, #16] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str.w fp, [sp, #32] │ │ │ │ - blx 615e4 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w b21ee │ │ │ │ - ldr.w r3, [pc, #1120] @ b22b0 │ │ │ │ - movs r6, #1 │ │ │ │ - ldr.w r9, [pc, #1116] @ b22b4 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - add r9, pc │ │ │ │ - str.w r8, [sp, #76] @ 0x4c │ │ │ │ - add.w r4, r9, #4 │ │ │ │ - sub.w r7, r3, #8 │ │ │ │ - str.w fp, [sp, #80] @ 0x50 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r5, [sp, #92] @ 0x5c │ │ │ │ - ldr r7, [sp, #124] @ 0x7c │ │ │ │ - ldr.w fp, [sp, #120] @ 0x78 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, sl │ │ │ │ - str r4, [sp, #0] │ │ │ │ - adds r6, #1 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r2, sl │ │ │ │ - ldr.w r3, [pc, #1060] @ b22b8 │ │ │ │ - mov r1, sl │ │ │ │ - strd r5, r4, [sp, #20] │ │ │ │ - add r5, r8 │ │ │ │ - add r3, pc │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add.w r3, r9, #8 │ │ │ │ - strd r7, r4, [sp, #8] │ │ │ │ - str.w fp, [sp, #4] │ │ │ │ - blx 5749c │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cmp r3, r6 │ │ │ │ - bge.n b1e7a │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldrd r8, fp, [sp, #76] @ 0x4c │ │ │ │ + bls.n b287a │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + mov.w lr, sl, lsl #3 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w b28c0 │ │ │ │ + mul.w r2, sl, r1 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r9, r7, r1, lsl #2 │ │ │ │ + mov ip, r1 │ │ │ │ + rsb r0, lr, r2, lsl #3 │ │ │ │ + adds r0, #4 │ │ │ │ + add r0, r3 │ │ │ │ + b.n b27b2 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr.w r3, [r9, #-4]! │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b202c │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.w b1aca │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - subs r0, r1, #1 │ │ │ │ - str r0, [sp, #148] @ 0x94 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w b1aca │ │ │ │ - ldr r3, [pc, #992] @ (b22bc ) │ │ │ │ - movs r5, #1 │ │ │ │ - ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ - add r3, pc │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r6, [sp, #60] @ 0x3c │ │ │ │ - sub.w r2, r3, #8 │ │ │ │ - ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ - mov r3, r8 │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - str.w sl, [sp, #76] @ 0x4c │ │ │ │ - mov sl, r2 │ │ │ │ - adds r5, #1 │ │ │ │ - vldmia r6!, {s13} │ │ │ │ - cmp r5, r1 │ │ │ │ - bgt.n b1f3e │ │ │ │ - vmov.f32 s15, s13 │ │ │ │ - add.w ip, r1, #1 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - movs r4, #0 │ │ │ │ - vldmia r1!, {s14} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ + ble.n b27d6 │ │ │ │ + vldr s15, [r0, #-4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it gt │ │ │ │ - movgt r4, r2 │ │ │ │ - add.w r2, r2, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt.f32 s15, s14 │ │ │ │ - cmp ip, r2 │ │ │ │ - bne.n b1f1a │ │ │ │ - cmp r4, #0 │ │ │ │ - bne.w b205e │ │ │ │ - add.w r9, r9, #4 │ │ │ │ - adds r7, #4 │ │ │ │ - add r3, sl │ │ │ │ - cmp r5, r0 │ │ │ │ - bgt.w b1aca │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - b.n b1f02 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.w b1dac │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ + bne.n b27d6 │ │ │ │ + vldr s15, [r0] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b1db4 │ │ │ │ - ldr r3, [pc, #844] @ (b22c0 ) │ │ │ │ - mov r0, sl │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + beq.n b287a │ │ │ │ + sub.w r0, r0, lr │ │ │ │ + sub.w r3, r2, sl │ │ │ │ + subs.w ip, ip, #1 │ │ │ │ + bne.n b27b0 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #304] @ (b2918 ) │ │ │ │ + add.w r9, sp, #64 @ 0x40 │ │ │ │ + add.w r8, sp, #56 @ 0x38 │ │ │ │ + movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ - adds r2, r3, #4 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r7, r2 │ │ │ │ - blx 60e20 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - add.w r0, r2, r3, lsl #1 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - bne.w b2182 │ │ │ │ - add.w r9, r6, r0, lsl #2 │ │ │ │ - mov r2, r7 │ │ │ │ - subs r3, #1 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - add r0, sp, #148 @ 0x94 │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 60e20 │ │ │ │ - mov r3, fp │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - mov r2, r9 │ │ │ │ - mov r0, sl │ │ │ │ - blx 6074c │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b21e6 │ │ │ │ - str.w r8, [fp] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add r2, sp, #180 @ 0xb4 │ │ │ │ - str r5, [sp, #20] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r9, r7 │ │ │ │ + add.w sl, sp, #60 @ 0x3c │ │ │ │ + mov r7, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + b.n b2824 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + strd r4, fp, [sp, #12] │ │ │ │ + strd r9, r5, [sp, #4] │ │ │ │ + str.w r8, [sp] │ │ │ │ + blx 5de70 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + mov r3, sl │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ - str.w fp, [sp, #52] @ 0x34 │ │ │ │ - movs r4, #69 @ 0x45 │ │ │ │ - add.w r6, r6, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - adds r2, r3, #1 │ │ │ │ - strb.w r4, [sp, #184] @ 0xb8 │ │ │ │ - add r3, r2 │ │ │ │ - add.w r2, r1, r2, lsl #2 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r1, r3, lsl #2 │ │ │ │ - mov r2, sl │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #156 @ 0x9c │ │ │ │ - blx 65840 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b1aca │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b217e │ │ │ │ + strd r6, r7, [sp] │ │ │ │ + blx 660b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - vldr s14, [sp, #168] @ 0xa8 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - ldr r3, [pc, #636] @ (b22c4 ) │ │ │ │ - add r0, sp, #164 @ 0xa4 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #4 │ │ │ │ - vstr s15, [sp, #152] @ 0x98 │ │ │ │ - blx 5e354 │ │ │ │ - b.n b1ec4 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - ldr.w ip, [r7] │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - mul.w r1, r4, r2 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - adds r1, #1 │ │ │ │ - rsb r1, r2, r1, lsl #3 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - add r1, r2 │ │ │ │ - add.w r2, r4, #1073741824 @ 0x40000000 │ │ │ │ - ldrd r4, r0, [sp, #56] @ 0x38 │ │ │ │ - add.w lr, r0, r4 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r4, [r0, r2, lsl #2] │ │ │ │ - vstr s13, [lr, #-4] │ │ │ │ - str.w ip, [r0, r2, lsl #2] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - vstr s15, [r6, #-4] │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - str r4, [r7, #0] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w b1f3e │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - subs r4, r2, #4 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - ldr.w ip, [r1, r4] │ │ │ │ - str r2, [r1, r4] │ │ │ │ - str.w ip, [r9] │ │ │ │ - b.n b1f3e │ │ │ │ - vcmpe.f32 s17, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - itt pl │ │ │ │ - movpl r3, #0 │ │ │ │ - strpl r3, [sp, #132] @ 0x84 │ │ │ │ - bpl.w b1d58 │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - strd r7, fp, [sp, #16] │ │ │ │ - vstr s15, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b1cf4 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ - ldr r0, [pc, #460] @ (b22c8 ) │ │ │ │ - mov r1, r2 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #456] @ (b22cc ) │ │ │ │ - add r0, pc │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - add r3, pc │ │ │ │ - blx 57dfc │ │ │ │ - b.n b1d16 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cbz r3, b2168 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vldr s15, [r3] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - cbnz r6, b2140 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - vstr s15, [r3] │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.w b1aca │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - movs r3, #0 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r1, #4] │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n b1aca │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ + bne.n b280a │ │ │ │ + vldr s15, [sp, #60] @ 0x3c │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n b2160 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ + beq.n b287a │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ vldr s14, [r3] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n b2124 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n b1aca │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add.w r2, r2, r3, lsl #3 │ │ │ │ - adds r3, #1 │ │ │ │ - vldr s15, [r2] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - add r3, r2 │ │ │ │ - b.n b2120 │ │ │ │ - subs r3, #1 │ │ │ │ - b.n b203a │ │ │ │ - ldr r0, [pc, #332] @ (b22d0 ) │ │ │ │ - mov r2, sl │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - add.w r0, r6, r1, lsl #2 │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - mov r3, r0 │ │ │ │ - add r0, sp, #148 @ 0x94 │ │ │ │ - blx 60e20 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - add.w r7, r6, r2, lsl #2 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - strd r7, fp, [sp, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - blx 65dac │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cbz r1, b21f8 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [fp] │ │ │ │ - b.n b1dc2 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b1aca │ │ │ │ - b.n b202c │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - str r2, [sp, #148] @ 0x94 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n b222c │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ - blx 5ae88 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b21de │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - str r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b1ed0 │ │ │ │ - b.n b202c │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.n b1ab8 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b1aca │ │ │ │ - b.n b202c │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b1abc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d6, d0 │ │ │ │ - b.n b1c7c │ │ │ │ - vmov.f64 d0, d7 │ │ │ │ - blx 57d18 │ │ │ │ - b.n b1c6c │ │ │ │ - vmov.f32 s0, s19 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - b.n b1c54 │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - b.n b1c44 │ │ │ │ - nop │ │ │ │ - bx r3 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #0] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #76] @ 0x4c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - mov r6, r7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsh r2, [r0, r5] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r0, sp, #240 @ 0xf0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r6, pc, #952 @ (adr r6, b2670 ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - udf #124 @ 0x7c │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r6, pc, #424 @ (adr r6, b2468 ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, b2614 ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - add r4, pc, #1008 @ (adr r4, b26b8 ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - add r4, pc, #272 @ (adr r4, b23e0 ) │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, r3] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b22d4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ - sub sp, #140 @ 0x8c │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #956] @ (b26ac ) │ │ │ │ - mov r9, r1 │ │ │ │ - ldr r1, [pc, #956] @ (b26b0 ) │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [pc, #956] @ (b26b4 ) │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - ldr r5, [sp, #236] @ 0xec │ │ │ │ - ldr r6, [sp, #240] @ 0xf0 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldrd sl, r3, [sp, #220] @ 0xdc │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldrd fp, r3, [sp, #228] @ 0xe4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #884] @ (b26b8 ) │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - mov r7, r0 │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n b23c8 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n b23c8 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - sub.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - clz r3, r3 │ │ │ │ - cmp r5, #1 │ │ │ │ - mov.w r3, r3, lsr #5 │ │ │ │ - bgt.n b23d4 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r8, r5, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n b2410 │ │ │ │ - movs r1, #1 │ │ │ │ - mov r2, r8 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n b2428 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #2 │ │ │ │ - movlt r3, #3 │ │ │ │ - bge.n b23f0 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #800] @ (b26bc ) │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n b287a │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r1, [fp] │ │ │ │ + ldr r0, [pc, #172] @ (b291c ) │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #792] @ (b26c0 ) │ │ │ │ - ldr r3, [pc, #776] @ (b26b4 ) │ │ │ │ + ldr r2, [pc, #164] @ (b2920 ) │ │ │ │ + ldr r3, [pc, #144] @ (b2910 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b269e │ │ │ │ + bne.n b2902 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #140 @ 0x8c │ │ │ │ - vpop {d8} │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - movs r3, #1 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - cmp r5, #1 │ │ │ │ - ble.n b2376 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - cbz r2, b2412 │ │ │ │ - mul.w r8, r5, r5 │ │ │ │ - add.w r1, r5, r5, lsl #2 │ │ │ │ - adds r2, r1, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ - adds r1, #3 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - mov.w r8, r8, lsl #1 │ │ │ │ - add r2, r8 │ │ │ │ - cbz r7, b2428 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n b24b6 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [r0, #0] │ │ │ │ - lsrs r0, r7, #31 │ │ │ │ - cmp r1, r7 │ │ │ │ - it lt │ │ │ │ - orrlt.w r0, r0, #1 │ │ │ │ - cbz r0, b244c │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n b2398 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r1, [pc, #688] @ (b26c4 ) │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, b2440 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n b2398 │ │ │ │ - ldr r1, [pc, #668] @ (b26c8 ) │ │ │ │ - mov r0, r9 │ │ │ │ - strd r3, r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [pc, #140] @ (b2924 ) │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbnz r0, b2446 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n b2398 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r8, r5 │ │ │ │ - b.n b2380 │ │ │ │ - ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ - b.n b238a │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge.n b24be │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r7, r1 │ │ │ │ - bge.w b268e │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w b2696 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r1, r5 │ │ │ │ - blt.w b2696 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w b26a6 │ │ │ │ - vmov s15, r8 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - movs r1, #0 │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - vmov s15, r2 │ │ │ │ - str r1, [r0, #4] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - vstr s16, [r0] │ │ │ │ - vstr s17, [r1] │ │ │ │ - ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ - str r0, [r1, #0] │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - cmp r1, r8 │ │ │ │ - bge.n b24c6 │ │ │ │ - cbnz r3, b24da │ │ │ │ - mvn.w r2, #13 │ │ │ │ - movs r3, #14 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - b.n b239a │ │ │ │ - mvn.w r2, #3 │ │ │ │ + bne.w b2734 │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n b286a │ │ │ │ + mov r2, r3 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n b287a │ │ │ │ + mvn.w r1, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n b2398 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n b2398 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n b24e6 │ │ │ │ - cbnz r3, b24da │ │ │ │ - mvn.w r2, #15 │ │ │ │ - movs r3, #16 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - b.n b239a │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b23a6 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b239a │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r0 │ │ │ │ - bge.n b24fc │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b24da │ │ │ │ - mvn.w r2, #17 │ │ │ │ - movs r3, #18 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - b.n b239a │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w b26a2 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b23a6 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b23a6 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - blx 60414 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cbz r3, b2530 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - b.n b23a6 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add.w r8, sp, #120 @ 0x78 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - adds r7, r5, #1 │ │ │ │ - str.w r8, [sp, #36] @ 0x24 │ │ │ │ - subs r2, r2, r7 │ │ │ │ - mul.w r5, r5, r5 │ │ │ │ - add.w r7, r1, r7, lsl #2 │ │ │ │ - adds r2, #2 │ │ │ │ - mov r1, r9 │ │ │ │ - adds r5, #1 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - subs r3, r3, r5 │ │ │ │ - mov r2, r4 │ │ │ │ - adds r3, #2 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - subs r7, #4 │ │ │ │ - str r7, [sp, #32] │ │ │ │ - blx 62f8c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + b.n b286a │ │ │ │ + ldr.w ip, [sp, #28] │ │ │ │ + sub.w r8, r7, #4 │ │ │ │ + movs r0, #1 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + ldr.w r3, [r8, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b264e │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - mov.w ip, #85 @ 0x55 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r4 │ │ │ │ - str.w r8, [sp, #28] │ │ │ │ - strb.w ip, [sp, #128] @ 0x80 │ │ │ │ - blx 651ec │ │ │ │ - str r6, [sp, #32] │ │ │ │ - add r3, sp, #124 @ 0x7c │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #252] @ (b26cc ) │ │ │ │ - add.w r5, r6, r5, lsl #3 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - subs r5, #8 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - add r0, pc │ │ │ │ - str r7, [sp, #16] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - mov r1, r4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - strd r4, r5, [sp, #4] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - blx 5c108 │ │ │ │ - ldr r3, [pc, #216] @ (b26d0 ) │ │ │ │ - ldr r1, [pc, #216] @ (b26d4 ) │ │ │ │ - mov r2, r4 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #212] @ (b26d8 ) │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #92] @ 0x5c │ │ │ │ - mov r0, r1 │ │ │ │ - strd r6, r4, [sp, #16] │ │ │ │ - add r3, pc │ │ │ │ - ldr r6, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r4 │ │ │ │ - strd r5, r4, [sp, #28] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5bf1c │ │ │ │ - ldr r0, [pc, #184] @ (b26dc ) │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r4 │ │ │ │ - add r0, pc │ │ │ │ - mov r1, r4 │ │ │ │ - strd r7, r6, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vstr s16, [r2] │ │ │ │ - vstr s17, [r3] │ │ │ │ - ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - b.n b23a6 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str.w r8, [sp, #28] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - strb.w r5, [sp, #128] @ 0x80 │ │ │ │ - blx 651ec │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 6074c │ │ │ │ - b.n b2636 │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n b2398 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.n b2398 │ │ │ │ + ble.n b28f0 │ │ │ │ + vldr s15, [ip] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n b28f0 │ │ │ │ + vldr s15, [ip, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n b287a │ │ │ │ + adds r0, #1 │ │ │ │ + add ip, lr │ │ │ │ + cmp r1, r0 │ │ │ │ + bge.n b28cc │ │ │ │ + b.n b27e6 │ │ │ │ + mvn.w r1, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n b286a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r2 │ │ │ │ - b.n b239a │ │ │ │ - negs r3, r1 │ │ │ │ - b.n b239a │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b286e │ │ │ │ nop │ │ │ │ - subs r6, #28 │ │ │ │ + subs r2, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, r5] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - bvc.n b271c │ │ │ │ + ldc2l 0, cr0, [lr, #368]! @ 0x170 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r1, r1] │ │ │ │ + str r6, [r5, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b26e0 : │ │ │ │ +000b2928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #536] @ (b290c ) │ │ │ │ + ldr r5, [pc, #536] @ (b2b54 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #536] @ (b2910 ) │ │ │ │ + ldr r4, [pc, #536] @ (b2b58 ) │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ ldr.w sl, [r3] │ │ │ │ ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ ldrd r7, r3, [sp, #120] @ 0x78 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [fp] │ │ │ │ - ldr r1, [pc, #504] @ (b2914 ) │ │ │ │ + ldr r1, [pc, #504] @ (b2b5c ) │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ blx 57998 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w b2896 │ │ │ │ + beq.w b2ade │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w b2864 │ │ │ │ + blt.w b2aac │ │ │ │ cmp r1, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ mov ip, r1 │ │ │ │ it lt │ │ │ │ movlt.w ip, #1 │ │ │ │ cmp r0, ip │ │ │ │ - blt.w b28b8 │ │ │ │ + blt.w b2b00 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w ip, #0 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b28fa │ │ │ │ + bmi.w b2b42 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b2906 │ │ │ │ + bne.w b2b4e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w b28ae │ │ │ │ + beq.w b2af6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n b287a │ │ │ │ + bls.n b2ac2 │ │ │ │ add.w sl, sl, #1 │ │ │ │ mov.w lr, sl, lsl #3 │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.w b28c0 │ │ │ │ + beq.w b2b08 │ │ │ │ mul.w r2, sl, r1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r9, r7, r1, lsl #2 │ │ │ │ mov ip, r1 │ │ │ │ rsb r0, lr, r2, lsl #3 │ │ │ │ adds r0, #4 │ │ │ │ add r0, r3 │ │ │ │ - b.n b27b2 │ │ │ │ + b.n b29fa │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r9, #-4]! │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n b27d6 │ │ │ │ + ble.n b2a1e │ │ │ │ vldr s15, [r0, #-4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n b27d6 │ │ │ │ + bne.n b2a1e │ │ │ │ vldr s15, [r0] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b287a │ │ │ │ + beq.n b2ac2 │ │ │ │ sub.w r0, r0, lr │ │ │ │ sub.w r3, r2, sl │ │ │ │ subs.w ip, ip, #1 │ │ │ │ - bne.n b27b0 │ │ │ │ + bne.n b29f8 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #304] @ (b2918 ) │ │ │ │ + ldr r3, [pc, #304] @ (b2b60 ) │ │ │ │ add.w r9, sp, #64 @ 0x40 │ │ │ │ add.w r8, sp, #56 @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ add.w sl, sp, #60 @ 0x3c │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ - b.n b2824 │ │ │ │ + b.n b2a6c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, fp, [sp, #12] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ - blx 5de70 │ │ │ │ + blx 64968 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r3, sl │ │ │ │ add.w r1, r5, r1, lsl #3 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b280a │ │ │ │ + bne.n b2a52 │ │ │ │ vldr s15, [sp, #60] @ 0x3c │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b287a │ │ │ │ + beq.n b2ac2 │ │ │ │ vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ vdiv.f32 s13, s12, s15 │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.n b287a │ │ │ │ + b.n b2ac2 │ │ │ │ mvn.w r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #172] @ (b291c ) │ │ │ │ + ldr r0, [pc, #172] @ (b2b64 ) │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #164] @ (b2920 ) │ │ │ │ - ldr r3, [pc, #144] @ (b2910 ) │ │ │ │ + ldr r2, [pc, #164] @ (b2b68 ) │ │ │ │ + ldr r3, [pc, #144] @ (b2b58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.n b2902 │ │ │ │ + bne.n b2b4a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #140] @ (b2924 ) │ │ │ │ + ldr r1, [pc, #140] @ (b2b6c ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w b2734 │ │ │ │ + bne.w b297c │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n b286a │ │ │ │ + b.n b2ab2 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n b287a │ │ │ │ + b.n b2ac2 │ │ │ │ mvn.w r1, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n b286a │ │ │ │ + b.n b2ab2 │ │ │ │ ldr.w ip, [sp, #28] │ │ │ │ sub.w r8, r7, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r8, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n b28f0 │ │ │ │ + ble.n b2b38 │ │ │ │ vldr s15, [ip] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n b28f0 │ │ │ │ + bne.n b2b38 │ │ │ │ vldr s15, [ip, #4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b287a │ │ │ │ + beq.n b2ac2 │ │ │ │ adds r0, #1 │ │ │ │ add ip, lr │ │ │ │ cmp r1, r0 │ │ │ │ - bge.n b28cc │ │ │ │ - b.n b27e6 │ │ │ │ + bge.n b2b14 │ │ │ │ + b.n b2a2e │ │ │ │ mvn.w r1, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n b286a │ │ │ │ + b.n b2ab2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n b286e │ │ │ │ + b.n b2ab6 │ │ │ │ nop │ │ │ │ - subs r2, #24 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 0, r0, cr6, cr12, {2} │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + @ instruction: 0xfbb6005c │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ + ldrsb r4, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r5, r3] │ │ │ │ + ldr r6, [pc, #408] @ (b2d08 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b2928 : │ │ │ │ +000b2b70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r6, r2 │ │ │ │ - ldr.w r2, [pc, #1624] @ b2f98 │ │ │ │ + ldr.w r2, [pc, #1624] @ b31e0 │ │ │ │ mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #1624] @ b2f9c │ │ │ │ + ldr.w r3, [pc, #1624] @ b31e4 │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr.w r9, [sp, #280] @ 0x118 │ │ │ │ - ldr.w r8, [pc, #1612] @ b2fa0 │ │ │ │ + ldr.w r8, [pc, #1612] @ b31e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -118224,169 +118447,169 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ ldr r7, [sp, #300] @ 0x12c │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1508] @ b2fa4 │ │ │ │ + ldr.w r1, [pc, #1508] @ b31ec │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1496] @ b2fa8 │ │ │ │ + ldr.w r1, [pc, #1496] @ b31f0 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #1476] @ b2fac │ │ │ │ + ldr.w r1, [pc, #1476] @ b31f4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [r7, #0] │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n b2a6c │ │ │ │ + beq.n b2cb4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ orr.w r3, r3, sl │ │ │ │ orrs.w r3, r3, r8 │ │ │ │ - bne.n b2a42 │ │ │ │ + bne.n b2c8a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1436] @ b2fb0 │ │ │ │ + ldr.w r0, [pc, #1436] @ b31f8 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1424] @ b2fb4 │ │ │ │ - ldr.w r3, [pc, #1396] @ b2f9c │ │ │ │ + ldr.w r2, [pc, #1424] @ b31fc │ │ │ │ + ldr.w r3, [pc, #1396] @ b31e4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b2f90 │ │ │ │ + bne.w b31d8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ - cbz r3, b2a96 │ │ │ │ + cbz r3, b2cde │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b2a8e │ │ │ │ + blt.n b2cd6 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n b2a86 │ │ │ │ + blt.n b2cce │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ lsrs r1, r0, #31 │ │ │ │ cmp r3, r0 │ │ │ │ it lt │ │ │ │ orrlt.w r1, r1, #1 │ │ │ │ - cbz r1, b2aae │ │ │ │ + cbz r1, b2cf6 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n b2a10 │ │ │ │ - ldr.w r1, [pc, #1352] @ b2fb8 │ │ │ │ + b.n b2c58 │ │ │ │ + ldr.w r1, [pc, #1352] @ b3200 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b29fe │ │ │ │ + bne.n b2c46 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n b2a10 │ │ │ │ + b.n b2c58 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n b2a10 │ │ │ │ + b.n b2c58 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n b2a10 │ │ │ │ - ldr.w r1, [pc, #1316] @ b2fbc │ │ │ │ + b.n b2c58 │ │ │ │ + ldr.w r1, [pc, #1316] @ b3204 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b2a46 │ │ │ │ + bne.n b2c8e │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n b2a10 │ │ │ │ + b.n b2c58 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - bge.w b2ec8 │ │ │ │ + bge.w b3110 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - bge.w b2f10 │ │ │ │ + bge.w b3158 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b2f40 │ │ │ │ + ble.w b3188 │ │ │ │ cmp.w fp, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ - bgt.w b2f80 │ │ │ │ + bgt.w b31c8 │ │ │ │ cmp.w sl, #0 │ │ │ │ - beq.w b2f48 │ │ │ │ - cbz r2, b2b00 │ │ │ │ + beq.w b3190 │ │ │ │ + cbz r2, b2d48 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n b2b00 │ │ │ │ + bhi.n b2d48 │ │ │ │ mvn.w r2, #13 │ │ │ │ movs r3, #14 │ │ │ │ - b.n b2a10 │ │ │ │ + b.n b2c58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b2f94 │ │ │ │ + bne.w b31dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n b2b1a │ │ │ │ + ble.n b2d62 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.n b2b24 │ │ │ │ + beq.n b2d6c │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n b2b24 │ │ │ │ + ble.n b2d6c │ │ │ │ mvn.w r2, #20 │ │ │ │ movs r3, #21 │ │ │ │ str r2, [r7, #0] │ │ │ │ - b.n b2a12 │ │ │ │ + b.n b2c5a │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b2a20 │ │ │ │ + beq.w b2c68 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #4] │ │ │ │ blx 60414 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - cbz r3, b2b50 │ │ │ │ + cbz r3, b2d98 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r3, r2 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n b2a20 │ │ │ │ + b.n b2c68 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w sl, sp, #156 @ 0x9c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -118444,24 +118667,24 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #164 @ 0xa4 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ subs r6, #4 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ blx 651ec │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n b2bf6 │ │ │ │ + beq.n b2e3e │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w b2d86 │ │ │ │ + beq.w b2fce │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b2d92 │ │ │ │ + bne.w b2fda │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w b2e00 │ │ │ │ + beq.w b3048 │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ add.w r8, r2, r3, lsl #2 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w ip, #66 @ 0x42 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ @@ -118512,18 +118735,18 @@ │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #32] │ │ │ │ blx 615e4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b2a20 │ │ │ │ - ldr r3, [pc, #808] @ (b2fc0 ) │ │ │ │ + ble.w b2c68 │ │ │ │ + ldr r3, [pc, #808] @ (b3208 ) │ │ │ │ mov.w r8, #1 │ │ │ │ - ldr r5, [pc, #804] @ (b2fc4 ) │ │ │ │ + ldr r5, [pc, #804] @ (b320c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add r5, pc │ │ │ │ str.w fp, [sp, #72] @ 0x48 │ │ │ │ add.w r9, r5, #4 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ @@ -118537,38 +118760,38 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r8, #1 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - ldr r3, [pc, #752] @ (b2fc8 ) │ │ │ │ + ldr r3, [pc, #752] @ (b3210 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r6, r5, [sp, #20] │ │ │ │ add r6, sl │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ blx 5749c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r8 │ │ │ │ - bge.n b2cbc │ │ │ │ + bge.n b2f04 │ │ │ │ ldrd fp, r7, [sp, #72] @ 0x48 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w b2a20 │ │ │ │ + beq.w b2c68 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ subs r0, r1, #1 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w b2a20 │ │ │ │ - ldr r3, [pc, #696] @ (b2fcc ) │ │ │ │ + ble.w b2c68 │ │ │ │ + ldr r3, [pc, #696] @ (b3214 ) │ │ │ │ movs r6, #1 │ │ │ │ ldr.w sl, [sp, #132] @ 0x84 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ sub.w r5, r3, #8 │ │ │ │ @@ -118577,50 +118800,50 @@ │ │ │ │ ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ adds r6, #1 │ │ │ │ vldmia r8!, {s13} │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.n b2d72 │ │ │ │ + bgt.n b2fba │ │ │ │ vmov.f32 s15, s13 │ │ │ │ add.w ip, r1, #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ movs r4, #0 │ │ │ │ vldmia r1!, {s14} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ movgt r4, r2 │ │ │ │ add.w r2, r2, #1 │ │ │ │ it gt │ │ │ │ vmovgt.f32 s15, s14 │ │ │ │ cmp r2, ip │ │ │ │ - bne.n b2d50 │ │ │ │ + bne.n b2f98 │ │ │ │ cmp r4, #0 │ │ │ │ - bne.n b2e5a │ │ │ │ + bne.n b30a2 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w r9, r9, #4 │ │ │ │ add r3, r5 │ │ │ │ cmp r6, r0 │ │ │ │ - bgt.w b2a20 │ │ │ │ + bgt.w b2c68 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ - b.n b2d38 │ │ │ │ + b.n b2f80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.w b2bf6 │ │ │ │ + bne.w b2e3e │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b2bfe │ │ │ │ - ldr.w r8, [pc, #552] @ b2fd0 │ │ │ │ + bhi.w b2e46 │ │ │ │ + ldr.w r8, [pc, #552] @ b3218 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r8, pc │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ blx 60e20 │ │ │ │ @@ -118635,23 +118858,23 @@ │ │ │ │ add.w r3, r6, r3, lsl #1 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ add.w r6, r6, r3, lsl #2 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ mov r3, r6 │ │ │ │ blx 60e20 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bne.n b2ed0 │ │ │ │ + bne.n b3118 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx 6074c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b2f38 │ │ │ │ + beq.w b3180 │ │ │ │ str.w fp, [r7] │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ add.w r6, r2, r3, lsl #2 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -118682,15 +118905,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add.w r4, r5, r1, lsl #2 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ movs r4, #69 @ 0x45 │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ blx 65840 │ │ │ │ - b.n b2a20 │ │ │ │ + b.n b2c68 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #2 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr.w ip, [r9] │ │ │ │ mul.w r1, r4, r2 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -118712,28 +118935,28 @@ │ │ │ │ str.w r4, [r9] │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b2d72 │ │ │ │ + beq.w b2fba │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ subs r4, r2, #4 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ ldr.w ip, [r1, r4] │ │ │ │ str r2, [r1, r4] │ │ │ │ str.w ip, [fp] │ │ │ │ - b.n b2d72 │ │ │ │ + b.n b2fba │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n b2a10 │ │ │ │ - ldr r0, [pc, #256] @ (b2fd4 ) │ │ │ │ + b.n b2c58 │ │ │ │ + ldr r0, [pc, #256] @ (b321c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ @@ -118746,664 +118969,120 @@ │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add.w r8, r2, r3, lsl #2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ blx 65dac │ │ │ │ ldr r1, [r7, #0] │ │ │ │ - cbz r1, b2f18 │ │ │ │ + cbz r1, b3160 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n b2c0e │ │ │ │ + b.n b2e56 │ │ │ │ mvn.w r2, #9 │ │ │ │ movs r3, #10 │ │ │ │ - b.n b2a10 │ │ │ │ + b.n b2c58 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r2, [sp, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n b2f30 │ │ │ │ + ble.n b3178 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 5ae88 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b2f0a │ │ │ │ + bne.n b3152 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n b2d08 │ │ │ │ + b.n b2f50 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n b2a20 │ │ │ │ + b.n b2c68 │ │ │ │ mvn.w r2, #11 │ │ │ │ movs r3, #12 │ │ │ │ - b.n b2a10 │ │ │ │ + b.n b2c58 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.w b2b00 │ │ │ │ + beq.w b2d48 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n b2f88 │ │ │ │ + ble.n b31d0 │ │ │ │ cmp r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.n b2f88 │ │ │ │ + bgt.n b31d0 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, r3 │ │ │ │ - blt.n b2f78 │ │ │ │ + blt.n b31c0 │ │ │ │ cmp r2, r1 │ │ │ │ - bge.w b2b00 │ │ │ │ + bge.w b2d48 │ │ │ │ mvn.w r2, #15 │ │ │ │ movs r3, #16 │ │ │ │ - b.n b2a10 │ │ │ │ + b.n b2c58 │ │ │ │ mvn.w r2, #11 │ │ │ │ mov r3, r2 │ │ │ │ - b.n b2a82 │ │ │ │ + b.n b2cca │ │ │ │ mvn.w r2, #14 │ │ │ │ movs r3, #15 │ │ │ │ - b.n b2a10 │ │ │ │ + b.n b2c58 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n b2a12 │ │ │ │ - adds r7, #200 @ 0xc8 │ │ │ │ + b.n b2c5a │ │ │ │ + adds r5, #128 @ 0x80 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ + strb r6, [r2, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb6e005c │ │ │ │ - str r0, [r4, r2] │ │ │ │ + vst4.16 {d0-d3}, [lr :64], ip │ │ │ │ + ldr r6, [pc, #320] @ (b3334 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, r5] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, r1] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ + adds r4, #160 @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r1, r0] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #928] @ (b3360 ) │ │ │ │ + ldr r5, [pc, #760] @ (b34fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #904] @ (b334c ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - beq.n b3060 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #312] @ 0x138 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #616] @ (b3240 ) │ │ │ │ + ldr r4, [pc, #400] @ (b3398 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b2fd8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r5, [pc, #536] @ (b3204 ) │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - ldr r4, [pc, #536] @ (b3208 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ - ldrd r7, r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #132] @ 0x84 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #76] @ 0x4c │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - movs r1, #0 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r1, [pc, #504] @ (b320c ) │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - blx 57998 │ │ │ │ - mov r9, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w b318e │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.w b315c │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - mov ip, r1 │ │ │ │ - it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r0, ip │ │ │ │ - blt.w b31b0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov.w ip, #0 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b31f2 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b31fe │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str.w ip, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w b31a6 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n b3172 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - mov.w lr, sl, lsl #3 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w b31b8 │ │ │ │ - mul.w r2, sl, r1 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r9, r7, r1, lsl #2 │ │ │ │ - mov ip, r1 │ │ │ │ - rsb r0, lr, r2, lsl #3 │ │ │ │ - adds r0, #4 │ │ │ │ - add r0, r3 │ │ │ │ - b.n b30aa │ │ │ │ - mov r2, r3 │ │ │ │ - ldr.w r3, [r9, #-4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b30ce │ │ │ │ - vldr s15, [r0, #-4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n b30ce │ │ │ │ - vldr s15, [r0] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b3172 │ │ │ │ - sub.w r0, r0, lr │ │ │ │ - sub.w r3, r2, sl │ │ │ │ - subs.w ip, ip, #1 │ │ │ │ - bne.n b30a8 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #304] @ (b3210 ) │ │ │ │ - add.w r9, sp, #64 @ 0x40 │ │ │ │ - add.w r8, sp, #56 @ 0x38 │ │ │ │ - movs r0, #0 │ │ │ │ - add r3, pc │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r9, r7 │ │ │ │ - add.w sl, sp, #60 @ 0x3c │ │ │ │ - mov r7, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - b.n b311c │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - strd r4, fp, [sp, #12] │ │ │ │ - strd r9, r5, [sp, #4] │ │ │ │ - str.w r8, [sp] │ │ │ │ - blx 64968 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - mov r3, sl │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - strd r6, r7, [sp] │ │ │ │ - blx 660b8 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b3102 │ │ │ │ - vldr s15, [sp, #60] @ 0x3c │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b3172 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vdiv.f32 s13, s12, s15 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n b3172 │ │ │ │ - mvn.w r1, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r1, [fp] │ │ │ │ - ldr r0, [pc, #172] @ (b3214 ) │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #164] @ (b3218 ) │ │ │ │ - ldr r3, [pc, #144] @ (b3208 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n b31fa │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #140] @ (b321c ) │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w b302c │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n b3162 │ │ │ │ - mov r2, r3 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n b3172 │ │ │ │ - mvn.w r1, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n b3162 │ │ │ │ - ldr.w ip, [sp, #28] │ │ │ │ - sub.w r8, r7, #4 │ │ │ │ - movs r0, #1 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r3, [r8, #4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b31e8 │ │ │ │ - vldr s15, [ip] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n b31e8 │ │ │ │ - vldr s15, [ip, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n b3172 │ │ │ │ - adds r0, #1 │ │ │ │ - add ip, lr │ │ │ │ - cmp r1, r0 │ │ │ │ - bge.n b31c4 │ │ │ │ - b.n b30de │ │ │ │ - mvn.w r1, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n b3162 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b3166 │ │ │ │ - nop │ │ │ │ - adds r1, #32 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adds.w r0, lr, #14417920 @ 0xdc0000 │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + ldr r3, [pc, #584] @ (b3454 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b3220 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #780] @ (b3548 ) │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r1, [pc, #780] @ (b354c ) │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [pc, #780] @ (b3550 ) │ │ │ │ - add r1, pc │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ - ldrd fp, r9, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r6, [sp, #156] @ 0x9c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #740] @ (b3554 ) │ │ │ │ - str r0, [sp, #24] │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w sl, [r9] │ │ │ │ - mov r7, r0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - cbz r3, b32d8 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.w b3452 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n b32ee │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n b32f6 │ │ │ │ - mvn.w r3, #4 │ │ │ │ - movs r7, #5 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r0, [pc, #684] @ (b3558 ) │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - str r7, [sp, #52] @ 0x34 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #676] @ (b355c ) │ │ │ │ - ldr r3, [pc, #660] @ (b3550 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w b3528 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #644] @ (b3560 ) │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b3288 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r7, #1 │ │ │ │ - b.n b32a8 │ │ │ │ - mvn.w r3, #2 │ │ │ │ - movs r7, #3 │ │ │ │ - b.n b32a8 │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.w b3484 │ │ │ │ - ldr r0, [pc, #612] @ (b3564 ) │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r1, [pc, #612] @ (b3568 ) │ │ │ │ - mov r2, r5 │ │ │ │ - add r0, pc │ │ │ │ - adds r7, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd r7, r7, [sp, #4] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - movs r7, #1 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - str r7, [sp, #52] @ 0x34 │ │ │ │ - str.w r1, [fp, #4] │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - mla r0, r0, r2, r2 │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r0, #1 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - vmov s15, r0 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - vstr s16, [fp] │ │ │ │ - blt.w b346a │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.w b3484 │ │ │ │ - cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - beq.n b32b6 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n b32b6 │ │ │ │ - cmp r2, #1 │ │ │ │ - beq.w b3498 │ │ │ │ - ldr r0, [pc, #516] @ (b356c ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - ldr r0, [pc, #508] @ (b3570 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - vdiv.f32 s17, s14, s15 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b353a │ │ │ │ - vsqrt.f32 s19, s15 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b352c │ │ │ │ - vsqrt.f32 s18, s17 │ │ │ │ - ldr r0, [pc, #460] @ (b3574 ) │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r1, r5 │ │ │ │ - strd r8, r3, [sp] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - blx 5a104 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n b3488 │ │ │ │ - vcmpe.f32 s0, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n b3488 │ │ │ │ - vdiv.f32 s15, s19, s0 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - movs r7, #1 │ │ │ │ - strd r4, r3, [sp, #8] │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #412] @ (b3578 ) │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [pc, #412] @ (b357c ) │ │ │ │ - add r2, pc │ │ │ │ - str r1, [sp, #0] │ │ │ │ - add r3, pc │ │ │ │ - mov r1, r2 │ │ │ │ - adds r3, #8 │ │ │ │ - strd r8, r6, [sp, #16] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - vstr s15, [sp, #64] @ 0x40 │ │ │ │ - blx 57dfc │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - add.w sl, sp, #72 @ 0x48 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r1, r4 │ │ │ │ - str.w fp, [sp, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add.w r9, fp, r2, lsl #3 │ │ │ │ - add r3, sp, #68 @ 0x44 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, r8 │ │ │ │ - str.w r9, [sp, #12] │ │ │ │ - blx 581ec │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b34c0 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 6074c │ │ │ │ - cmp r7, #1 │ │ │ │ - beq.n b34fc │ │ │ │ - movs r3, #0 │ │ │ │ - vstr s16, [fp] │ │ │ │ - str.w r3, [fp, #4] │ │ │ │ - b.n b32b6 │ │ │ │ - ldr r1, [pc, #300] @ (b3580 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w b328e │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r7, #2 │ │ │ │ - b.n b32a8 │ │ │ │ - cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r3, #7 │ │ │ │ - movne r7, #8 │ │ │ │ - strne r3, [r6, #0] │ │ │ │ - bne.w b32aa │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.w b32b6 │ │ │ │ - negs r7, r7 │ │ │ │ - b.n b32aa │ │ │ │ - vcmpe.f32 s0, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n b33f8 │ │ │ │ - vdiv.f32 s15, s18, s0 │ │ │ │ - b.n b33d0 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - str r3, [r0, #0] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - str.w r1, [fp, #4] │ │ │ │ - str.w r3, [fp] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w b32b6 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - b.n b32b6 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r5, [sp, #28] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r4 │ │ │ │ - mov r2, r5 │ │ │ │ - strd sl, r3, [sp, #8] │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - mov r3, r8 │ │ │ │ - str.w fp, [sp] │ │ │ │ - blx 5fca4 │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mov r1, r4 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r2, r3, lsl #2 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - blx 65dac │ │ │ │ - b.n b3442 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - cbz r0, b3524 │ │ │ │ - subs r0, #1 │ │ │ │ - vldr s14, [sp, #64] @ 0x40 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #120] @ (b3584 ) │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add r3, pc │ │ │ │ - vstr s15, [sp, #56] @ 0x38 │ │ │ │ - blx 5e354 │ │ │ │ - b.n b3446 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - b.n b3502 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - vmov.f32 s0, s17 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - b.n b33a4 │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s19, s0 │ │ │ │ - b.n b3394 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + ldmia r6!, {r1, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #800] @ (b3870 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bx r2 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #880] @ (b38cc ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blxns r4 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bx ip │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #984] @ (b3948 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #520] @ (b377c ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #288] @ (b3698 ) │ │ │ │ + ldr r1, [pc, #296] @ (b3348 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf0de005c │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ │ │ │ │ -000b3588 : │ │ │ │ +000b3220 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ mov ip, r2 │ │ │ │ - ldr.w r2, [pc, #3300] @ b4288 │ │ │ │ + ldr.w r2, [pc, #3300] @ b3f20 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #3296] @ b428c │ │ │ │ + ldr.w r3, [pc, #3296] @ b3f24 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ @@ -119412,57 +119091,57 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrd r6, r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b36da │ │ │ │ + beq.w b3372 │ │ │ │ ldr.w lr, [ip] │ │ │ │ cmp.w lr, #0 │ │ │ │ - beq.n b36da │ │ │ │ + beq.n b3372 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r0, r1 │ │ │ │ adds r1, #1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ subs r4, r6, r1 │ │ │ │ str r4, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b3700 │ │ │ │ + bne.w b3398 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp.w lr, #1 │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub.w r3, r3, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ sub.w r3, r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - ble.w b39d0 │ │ │ │ + ble.w b3668 │ │ │ │ mov fp, r0 │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ add.w r9, sp, #84 @ 0x54 │ │ │ │ movs r3, #1 │ │ │ │ str.w lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r2, #1 │ │ │ │ - ble.n b369a │ │ │ │ + ble.n b3332 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add.w r1, r3, fp, lsl #3 │ │ │ │ ldr.w r3, [r6, #4]! │ │ │ │ vldr s11, [r1, #16] │ │ │ │ vldr s10, [r1, #20] │ │ │ │ cmp r3, r0 │ │ │ │ - beq.w b3ca6 │ │ │ │ + beq.w b393e │ │ │ │ vldr s12, [r1, #8] │ │ │ │ adds r0, #1 │ │ │ │ vldr s13, [r1, #12] │ │ │ │ adds r4, #8 │ │ │ │ vstr s11, [r1, #8] │ │ │ │ cmp r2, r0 │ │ │ │ vstr s10, [r1, #12] │ │ │ │ @@ -119473,15 +119152,15 @@ │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vmla.f32 s15, s9, s10 │ │ │ │ vnmls.f32 s14, s9, s11 │ │ │ │ vsub.f32 s13, s13, s15 │ │ │ │ vsub.f32 s12, s12, s14 │ │ │ │ vstr s13, [r1, #12] │ │ │ │ vstr s12, [r1, #8] │ │ │ │ - bne.n b3634 │ │ │ │ + bne.n b32cc │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s12, [sp, #76] @ 0x4c │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ add.w r4, fp, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -119493,44 +119172,44 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ - bgt.w b3d26 │ │ │ │ + bgt.w b39be │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add fp, r2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n b36da │ │ │ │ + blt.n b3372 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - b.n b3624 │ │ │ │ - ldr.w r2, [pc, #2996] @ b4290 │ │ │ │ - ldr.w r3, [pc, #2988] @ b428c │ │ │ │ + b.n b32bc │ │ │ │ + ldr.w r2, [pc, #2996] @ b3f28 │ │ │ │ + ldr.w r3, [pc, #2988] @ b3f24 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b44b0 │ │ │ │ + bne.w b4148 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w b3a9c │ │ │ │ + beq.w b3734 │ │ │ │ sub.w r3, r1, #8 │ │ │ │ cmp.w lr, #1 │ │ │ │ - ble.w b3f9e │ │ │ │ + ble.w b3c36 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w fp, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -119540,27 +119219,27 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w lr, [sp, #60] @ 0x3c │ │ │ │ adds r3, #8 │ │ │ │ strd r5, fp, [sp, #8] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ - b.n b3754 │ │ │ │ + b.n b33ec │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r6, r2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n b36da │ │ │ │ + blt.n b3372 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ blx 62524 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ @@ -119570,15 +119249,15 @@ │ │ │ │ ldr r4, [sp, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [r6, #12] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n b373c │ │ │ │ + ble.n b33d4 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov r1, fp │ │ │ │ blx 62524 │ │ │ │ vldr s9, [r6, #12] │ │ │ │ vldr s15, [sp, #104] @ 0x68 │ │ │ │ vldr s11, [r6, #8] │ │ │ │ @@ -119605,15 +119284,15 @@ │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr.w sl, [r4] │ │ │ │ str r3, [r6, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp.w sl, #2 │ │ │ │ str r3, [r6, #20] │ │ │ │ - ble.n b38ca │ │ │ │ + ble.n b3562 │ │ │ │ add.w fp, fp, #8 │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ add.w r7, r9, #16 │ │ │ │ mov r4, r6 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ movs r5, #3 │ │ │ │ @@ -119668,21 +119347,21 @@ │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ blx 6522c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp sl, r5 │ │ │ │ str r2, [r4, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #20] │ │ │ │ - bge.n b3810 │ │ │ │ + bge.n b34a8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ ldr.w sl, [r3] │ │ │ │ add.w r7, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w b373c │ │ │ │ + ble.w b33d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r8, sl, #1073741824 @ 0x40000000 │ │ │ │ add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ add.w r9, sl, #536870912 @ 0x20000000 │ │ │ │ sub.w r9, r9, #2 │ │ │ │ add r5, sp, #92 @ 0x5c │ │ │ │ add.w r8, r3, r8, lsl #2 │ │ │ │ @@ -119690,15 +119369,15 @@ │ │ │ │ add.w r4, r3, sl │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r9, r3, r9, lsl #3 │ │ │ │ ldr.w r3, [r8, #-4]! │ │ │ │ cmp r3, r7 │ │ │ │ - beq.n b3972 │ │ │ │ + beq.n b360a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ vldr s16, [r4] │ │ │ │ sub.w r9, r9, #8 │ │ │ │ vldr s17, [r4, #4] │ │ │ │ blx 62524 │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ @@ -119717,18 +119396,18 @@ │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s12, [sp, #84] @ 0x54 │ │ │ │ vstr s13, [r4, #12] │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ vstr s15, [r4, #8] │ │ │ │ vstr s15, [sp, #76] @ 0x4c │ │ │ │ - beq.w b373c │ │ │ │ + beq.w b33d4 │ │ │ │ ldr.w r3, [r8, #-4]! │ │ │ │ cmp r3, r7 │ │ │ │ - bne.n b3906 │ │ │ │ + bne.n b359e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ blx 62524 │ │ │ │ vldr s9, [r4, #4] │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ sub.w r9, r9, #8 │ │ │ │ vldr s11, [r4] │ │ │ │ @@ -119745,34 +119424,34 @@ │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s12, [sp, #84] @ 0x54 │ │ │ │ vstr s13, [r4, #4] │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ vstr s15, [r4] │ │ │ │ vstr s15, [sp, #76] @ 0x4c │ │ │ │ - bne.n b38fe │ │ │ │ - b.n b373c │ │ │ │ + bne.n b3596 │ │ │ │ + b.n b33d4 │ │ │ │ ldr.w fp, [sp, #28] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ add.w r9, sp, #84 @ 0x54 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r2, #1 │ │ │ │ - ble.n b3a58 │ │ │ │ + ble.n b36f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add.w r1, r3, fp, lsl #3 │ │ │ │ ldr.w r3, [r6, #4]! │ │ │ │ vldr s11, [r1, #16] │ │ │ │ vldr s10, [r1, #20] │ │ │ │ cmp r3, r0 │ │ │ │ - beq.w b3ce6 │ │ │ │ + beq.w b397e │ │ │ │ vldr s12, [r1, #8] │ │ │ │ adds r0, #1 │ │ │ │ vldr s13, [r1, #12] │ │ │ │ adds r4, #8 │ │ │ │ vstr s11, [r1, #8] │ │ │ │ cmp r2, r0 │ │ │ │ vstr s10, [r1, #12] │ │ │ │ @@ -119783,15 +119462,15 @@ │ │ │ │ vmul.f32 s15, s15, s11 │ │ │ │ vmla.f32 s15, s9, s10 │ │ │ │ vnmls.f32 s14, s9, s11 │ │ │ │ vsub.f32 s13, s13, s15 │ │ │ │ vsub.f32 s12, s12, s14 │ │ │ │ vstr s13, [r1, #12] │ │ │ │ vstr s12, [r1, #8] │ │ │ │ - bne.n b39f2 │ │ │ │ + bne.n b368a │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s12, [sp, #76] @ 0x4c │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ add.w r4, fp, r2 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -119803,69 +119482,69 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #1 │ │ │ │ - bgt.w b3e62 │ │ │ │ + bgt.w b3afa │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add fp, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - ble.w b36da │ │ │ │ + ble.w b3372 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - b.n b39e2 │ │ │ │ + b.n b367a │ │ │ │ sub.w r2, r1, #8 │ │ │ │ cmp.w lr, #1 │ │ │ │ - ble.w b426a │ │ │ │ + ble.w b3f02 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ subs r6, #8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str.w lr, [sp, #52] @ 0x34 │ │ │ │ adds r2, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, sp, #84 @ 0x54 │ │ │ │ str r2, [sp, #16] │ │ │ │ - b.n b3ae0 │ │ │ │ + b.n b3778 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add fp, r2 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w b36da │ │ │ │ + blt.w b3372 │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add.w r1, fp, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r9 │ │ │ │ blx 6522c │ │ │ │ ldr r6, [sp, #0] │ │ │ │ vldr s13, [sp, #76] @ 0x4c │ │ │ │ vldr s12, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ vstr s13, [fp, #8] │ │ │ │ cmp r2, #1 │ │ │ │ vstr s12, [fp, #12] │ │ │ │ - ble.n b3ac6 │ │ │ │ + ble.n b375e │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ vldr s11, [fp, #16] │ │ │ │ vldr s10, [fp, #20] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ vldr s15, [r4, #4] │ │ │ │ vldr s9, [r4] │ │ │ │ @@ -119883,15 +119562,15 @@ │ │ │ │ blx 6522c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str.w r2, [fp, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, #2 │ │ │ │ str.w r2, [fp, #20] │ │ │ │ - ble.n b3c1c │ │ │ │ + ble.n b38b4 │ │ │ │ add.w sl, r9, #16 │ │ │ │ mov r8, r4 │ │ │ │ str.w fp, [sp, #44] @ 0x2c │ │ │ │ mov r4, fp │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ @@ -119936,21 +119615,21 @@ │ │ │ │ vstr s13, [sp, #84] @ 0x54 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r9 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [r4, #20] │ │ │ │ - bge.n b3b76 │ │ │ │ + bge.n b380e │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [r3, #0] │ │ │ │ subs r0, r6, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w b3ac6 │ │ │ │ + ble.w b375e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r4, r6, #1073741824 @ 0x40000000 │ │ │ │ subs r4, #1 │ │ │ │ add.w r4, r3, r4, lsl #2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r3, r6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -119967,28 +119646,28 @@ │ │ │ │ vldr s12, [r2, #-4] │ │ │ │ vmla.f32 s15, s11, s9 │ │ │ │ ldr.w r3, [r4, #-4]! │ │ │ │ vnmls.f32 s14, s10, s9 │ │ │ │ cmp r3, r0 │ │ │ │ vsub.f32 s12, s12, s15 │ │ │ │ vsub.f32 s13, s13, s14 │ │ │ │ - beq.w b4474 │ │ │ │ + beq.w b410c │ │ │ │ vstr s13, [r2] │ │ │ │ subs r1, #8 │ │ │ │ vstr s12, [r2, #4] │ │ │ │ subs r0, #1 │ │ │ │ vstr s10, [r2, #-8] │ │ │ │ sub.w r2, r2, #8 │ │ │ │ vstr s11, [r2, #4] │ │ │ │ - bne.n b3c40 │ │ │ │ + bne.n b38d8 │ │ │ │ vstr s12, [sp, #80] @ 0x50 │ │ │ │ vstr s13, [sp, #76] @ 0x4c │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ - b.n b3ac6 │ │ │ │ + b.n b375e │ │ │ │ vldr s15, [r4, #4] │ │ │ │ adds r0, #1 │ │ │ │ vldr s9, [r1, #12] │ │ │ │ adds r4, #8 │ │ │ │ vldr s13, [r1, #8] │ │ │ │ cmp r0, r2 │ │ │ │ vldr s12, [r4, #-8] │ │ │ │ @@ -119997,16 +119676,16 @@ │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmla.f32 s15, s12, s9 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vsub.f32 s13, s10, s15 │ │ │ │ vsub.f32 s12, s11, s14 │ │ │ │ vstr s13, [r1, #12] │ │ │ │ vstr s12, [r1, #8] │ │ │ │ - bne.w b3634 │ │ │ │ - b.n b368a │ │ │ │ + bne.w b32cc │ │ │ │ + b.n b3322 │ │ │ │ vldr s15, [r4, #4] │ │ │ │ adds r0, #1 │ │ │ │ vldr s9, [r1, #12] │ │ │ │ adds r4, #8 │ │ │ │ vldr s13, [r1, #8] │ │ │ │ cmp r0, r2 │ │ │ │ vldr s12, [r4, #-8] │ │ │ │ @@ -120015,16 +119694,16 @@ │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmla.f32 s15, s12, s9 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vsub.f32 s13, s10, s15 │ │ │ │ vsub.f32 s12, s11, s14 │ │ │ │ vstr s13, [r1, #12] │ │ │ │ vstr s12, [r1, #8] │ │ │ │ - bne.w b39f2 │ │ │ │ - b.n b3a48 │ │ │ │ + bne.w b368a │ │ │ │ + b.n b36e0 │ │ │ │ add.w r1, fp, r2 │ │ │ │ subs r4, r2, #1 │ │ │ │ add.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ subs r2, #1 │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ @@ -120054,15 +119733,15 @@ │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ sub.w r8, r4, #2 │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.w b36c4 │ │ │ │ + ble.w b335c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ add r4, fp │ │ │ │ sub.w r2, r6, #24 │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w sl, r3, r2 │ │ │ │ @@ -120109,16 +119788,16 @@ │ │ │ │ vstr s13, [sp, #84] @ 0x54 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs.w r8, r8, #1 │ │ │ │ str.w r3, [r4, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str.w r3, [r4, #-4] │ │ │ │ - bne.n b3dc2 │ │ │ │ - b.n b36c4 │ │ │ │ + bne.n b3a5a │ │ │ │ + b.n b335c │ │ │ │ add.w r1, fp, r2 │ │ │ │ subs r4, r2, #1 │ │ │ │ add.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ subs r2, #1 │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ @@ -120148,15 +119827,15 @@ │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ sub.w r8, r4, #2 │ │ │ │ cmp.w r8, #0 │ │ │ │ - ble.w b3a82 │ │ │ │ + ble.w b371a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ add r4, fp │ │ │ │ sub.w r2, r6, #24 │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w sl, r3, r2 │ │ │ │ @@ -120203,16 +119882,16 @@ │ │ │ │ vstr s13, [sp, #84] @ 0x54 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs.w r8, r8, #1 │ │ │ │ str.w r3, [r4, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str.w r3, [r4, #-4] │ │ │ │ - bne.n b3efe │ │ │ │ - b.n b3a82 │ │ │ │ + bne.n b3b96 │ │ │ │ + b.n b371a │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w fp, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -120222,24 +119901,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w ip, [sp, #56] @ 0x38 │ │ │ │ adds r3, #8 │ │ │ │ strd r5, fp, [sp, #8] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ - b.n b3fe8 │ │ │ │ + b.n b3c80 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - ble.w b36da │ │ │ │ + ble.w b3372 │ │ │ │ mov r3, r2 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r9, r3 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r8, [sp, #20] │ │ │ │ @@ -120254,15 +119933,15 @@ │ │ │ │ ldr r4, [sp, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str.w r3, [r9, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str.w r3, [r9, #12] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n b3fca │ │ │ │ + ble.n b3c62 │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ mov r1, fp │ │ │ │ blx 62524 │ │ │ │ vldr s9, [r9, #12] │ │ │ │ vldr s15, [sp, #104] @ 0x68 │ │ │ │ vldr s11, [r9, #8] │ │ │ │ @@ -120289,15 +119968,15 @@ │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr.w sl, [r4] │ │ │ │ str.w r3, [r9, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp.w sl, #2 │ │ │ │ str.w r3, [r9, #20] │ │ │ │ - ble.n b4166 │ │ │ │ + ble.n b3dfe │ │ │ │ add.w fp, fp, #8 │ │ │ │ add r3, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add.w r6, r8, #16 │ │ │ │ mov r4, r9 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ movs r5, #3 │ │ │ │ @@ -120352,21 +120031,21 @@ │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ blx 6522c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp sl, r5 │ │ │ │ str r2, [r4, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [r4, #20] │ │ │ │ - bge.n b40aa │ │ │ │ + bge.n b3d42 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr.w sl, [r3] │ │ │ │ add.w r6, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r6, #0 │ │ │ │ - ble.w b3fca │ │ │ │ + ble.w b3c62 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r7, sl, #1073741824 @ 0x40000000 │ │ │ │ subs r7, #1 │ │ │ │ add.w r8, sl, #536870912 @ 0x20000000 │ │ │ │ sub.w r8, r8, #2 │ │ │ │ add r5, sp, #92 @ 0x5c │ │ │ │ add.w r7, r3, r7, lsl #2 │ │ │ │ @@ -120374,15 +120053,15 @@ │ │ │ │ add.w r4, r3, sl │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r8, r3, r8, lsl #3 │ │ │ │ ldr.w r3, [r7, #-4]! │ │ │ │ cmp r3, r6 │ │ │ │ - beq.n b420c │ │ │ │ + beq.n b3ea4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr s16, [r4] │ │ │ │ sub.w r8, r8, #8 │ │ │ │ vldr s17, [r4, #4] │ │ │ │ blx 62524 │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ @@ -120401,18 +120080,18 @@ │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s12, [sp, #84] @ 0x54 │ │ │ │ vstr s13, [r4, #12] │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ vstr s15, [r4, #8] │ │ │ │ vstr s15, [sp, #76] @ 0x4c │ │ │ │ - beq.w b3fca │ │ │ │ + beq.w b3c62 │ │ │ │ ldr.w r3, [r7, #-4]! │ │ │ │ cmp r3, r6 │ │ │ │ - bne.n b41a0 │ │ │ │ + bne.n b3e38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ blx 62524 │ │ │ │ vldr s9, [r4, #4] │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ sub.w r8, r8, #8 │ │ │ │ vldr s11, [r4] │ │ │ │ @@ -120429,44 +120108,44 @@ │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vsub.f32 s15, s14, s12 │ │ │ │ vstr s12, [sp, #84] @ 0x54 │ │ │ │ vstr s13, [r4, #4] │ │ │ │ vstr s13, [sp, #80] @ 0x50 │ │ │ │ vstr s15, [r4] │ │ │ │ vstr s15, [sp, #76] @ 0x4c │ │ │ │ - bne.n b4198 │ │ │ │ - b.n b3fca │ │ │ │ + bne.n b3e30 │ │ │ │ + b.n b3c62 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ subs r6, #8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, sp, #84 @ 0x54 │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - b.n b42b0 │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + b.n b3f48 │ │ │ │ + cmp r6, #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ - ble.w b36da │ │ │ │ + ble.w b3372 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add fp, r3 │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ add.w r1, fp, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -120475,15 +120154,15 @@ │ │ │ │ ldr r6, [sp, #0] │ │ │ │ vldr s13, [sp, #76] @ 0x4c │ │ │ │ vldr s12, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ vstr s13, [fp, #8] │ │ │ │ cmp r2, #1 │ │ │ │ vstr s12, [fp, #12] │ │ │ │ - ble.n b4294 │ │ │ │ + ble.n b3f2c │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ vldr s11, [fp, #16] │ │ │ │ vldr s10, [fp, #20] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ vldr s15, [r4, #4] │ │ │ │ vldr s9, [r4] │ │ │ │ @@ -120501,15 +120180,15 @@ │ │ │ │ blx 6522c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str.w r2, [fp, #16] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, #2 │ │ │ │ str.w r2, [fp, #20] │ │ │ │ - ble.n b43ec │ │ │ │ + ble.n b4084 │ │ │ │ add.w sl, r9, #16 │ │ │ │ mov r8, r4 │ │ │ │ str.w fp, [sp, #44] @ 0x2c │ │ │ │ mov r4, fp │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ @@ -120554,21 +120233,21 @@ │ │ │ │ vstr s13, [sp, #84] @ 0x54 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r9 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [r4, #20] │ │ │ │ - bge.n b4346 │ │ │ │ + bge.n b3fde │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [r3, #0] │ │ │ │ subs r0, r6, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w b4294 │ │ │ │ + ble.w b3f2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r4, r6, #1073741824 @ 0x40000000 │ │ │ │ subs r4, #1 │ │ │ │ add.w r4, r3, r4, lsl #2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r3, r6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -120585,47 +120264,381 @@ │ │ │ │ vldr s12, [r2, #-4] │ │ │ │ vmla.f32 s15, s11, s9 │ │ │ │ ldr.w r3, [r4, #-4]! │ │ │ │ vnmls.f32 s14, s10, s9 │ │ │ │ cmp r3, r0 │ │ │ │ vsub.f32 s12, s12, s15 │ │ │ │ vsub.f32 s13, s13, s14 │ │ │ │ - beq.n b449c │ │ │ │ + beq.n b4134 │ │ │ │ vstr s13, [r2] │ │ │ │ subs r1, #8 │ │ │ │ vstr s12, [r2, #4] │ │ │ │ subs r0, #1 │ │ │ │ vstr s10, [r2, #-8] │ │ │ │ sub.w r2, r2, #8 │ │ │ │ vstr s11, [r2, #4] │ │ │ │ - bne.n b4410 │ │ │ │ + bne.n b40a8 │ │ │ │ vstr s12, [sp, #80] @ 0x50 │ │ │ │ vstr s13, [sp, #76] @ 0x4c │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ - b.n b4294 │ │ │ │ + b.n b3f2c │ │ │ │ vstr s13, [r2, #-8] │ │ │ │ subs r1, #8 │ │ │ │ vstr s12, [r2, #-4] │ │ │ │ subs r0, #1 │ │ │ │ sub.w r2, r2, #8 │ │ │ │ - bne.w b3c40 │ │ │ │ + bne.w b38d8 │ │ │ │ vstr s12, [sp, #80] @ 0x50 │ │ │ │ vstr s13, [sp, #76] @ 0x4c │ │ │ │ vstr s15, [sp, #88] @ 0x58 │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ - b.w b3ac6 │ │ │ │ + b.w b375e │ │ │ │ vstr s13, [r2, #-8] │ │ │ │ subs r1, #8 │ │ │ │ vstr s12, [r2, #-4] │ │ │ │ subs r0, #1 │ │ │ │ sub.w r2, r2, #8 │ │ │ │ - bne.n b4410 │ │ │ │ - b.n b4462 │ │ │ │ + bne.n b40a8 │ │ │ │ + b.n b40fa │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + │ │ │ │ +000b414c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #780] @ (b4474 ) │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r1, [pc, #780] @ (b4478 ) │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [pc, #780] @ (b447c ) │ │ │ │ + add r1, pc │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r8, [sp, #136] @ 0x88 │ │ │ │ + ldrd fp, r9, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r6, [sp, #156] @ 0x9c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #740] @ (b4480 ) │ │ │ │ + str r0, [sp, #24] │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w sl, [r9] │ │ │ │ + mov r7, r0 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + cbz r3, b4204 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.w b437e │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n b421a │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n b4222 │ │ │ │ + mvn.w r3, #4 │ │ │ │ + movs r7, #5 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r0, [pc, #684] @ (b4484 ) │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + str r7, [sp, #52] @ 0x34 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #676] @ (b4488 ) │ │ │ │ + ldr r3, [pc, #660] @ (b447c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w b4454 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #644] @ (b448c ) │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b41b4 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r7, #1 │ │ │ │ + b.n b41d4 │ │ │ │ + mvn.w r3, #2 │ │ │ │ + movs r7, #3 │ │ │ │ + b.n b41d4 │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.w b43b0 │ │ │ │ + ldr r0, [pc, #612] @ (b4490 ) │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r1, [pc, #612] @ (b4494 ) │ │ │ │ + mov r2, r5 │ │ │ │ + add r0, pc │ │ │ │ + adds r7, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r7, r7, [sp, #4] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + movs r7, #1 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + str r7, [sp, #52] @ 0x34 │ │ │ │ + str.w r1, [fp, #4] │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + mla r0, r0, r2, r2 │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r0, #1 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + vmov s15, r0 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + vstr s16, [fp] │ │ │ │ + blt.w b4396 │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.w b43b0 │ │ │ │ + cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ + beq.n b41e2 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n b41e2 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq.w b43c4 │ │ │ │ + ldr r0, [pc, #516] @ (b4498 ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + ldr r0, [pc, #508] @ (b449c ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + vdiv.f32 s17, s14, s15 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b4466 │ │ │ │ + vsqrt.f32 s19, s15 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b4458 │ │ │ │ + vsqrt.f32 s18, s17 │ │ │ │ + ldr r0, [pc, #460] @ (b44a0 ) │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r1, r5 │ │ │ │ + strd r8, r3, [sp] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + blx 5a104 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n b43b4 │ │ │ │ + vcmpe.f32 s0, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n b43b4 │ │ │ │ + vdiv.f32 s15, s19, s0 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + movs r7, #1 │ │ │ │ + strd r4, r3, [sp, #8] │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ + ldr r2, [pc, #412] @ (b44a4 ) │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [pc, #412] @ (b44a8 ) │ │ │ │ + add r2, pc │ │ │ │ + str r1, [sp, #0] │ │ │ │ + add r3, pc │ │ │ │ + mov r1, r2 │ │ │ │ + adds r3, #8 │ │ │ │ + strd r8, r6, [sp, #16] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + vstr s15, [sp, #64] @ 0x40 │ │ │ │ + blx 57dfc │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + add.w sl, sp, #72 @ 0x48 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r1, r4 │ │ │ │ + str.w fp, [sp, #8] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add.w r9, fp, r2, lsl #3 │ │ │ │ + add r3, sp, #68 @ 0x44 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r3, r8 │ │ │ │ + str.w r9, [sp, #12] │ │ │ │ + blx 581ec │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b43ec │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 6074c │ │ │ │ + cmp r7, #1 │ │ │ │ + beq.n b4428 │ │ │ │ + movs r3, #0 │ │ │ │ + vstr s16, [fp] │ │ │ │ + str.w r3, [fp, #4] │ │ │ │ + b.n b41e2 │ │ │ │ + ldr r1, [pc, #300] @ (b44ac ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w b41ba │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r7, #2 │ │ │ │ + b.n b41d4 │ │ │ │ + cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r3, #7 │ │ │ │ + movne r7, #8 │ │ │ │ + strne r3, [r6, #0] │ │ │ │ + bne.w b41d6 │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.w b41e2 │ │ │ │ + negs r7, r7 │ │ │ │ + b.n b41d6 │ │ │ │ + vcmpe.f32 s0, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n b4324 │ │ │ │ + vdiv.f32 s15, s18, s0 │ │ │ │ + b.n b42fc │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + str r3, [r0, #0] │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + str.w r1, [fp, #4] │ │ │ │ + str.w r3, [fp] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w b41e2 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + b.n b41e2 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r4 │ │ │ │ + mov r2, r5 │ │ │ │ + strd sl, r3, [sp, #8] │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + mov r3, r8 │ │ │ │ + str.w fp, [sp] │ │ │ │ + blx 5fca4 │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + mov r1, r4 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r2, r3, lsl #2 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + blx 65dac │ │ │ │ + b.n b436e │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + cbz r0, b4450 │ │ │ │ + subs r0, #1 │ │ │ │ + vldr s14, [sp, #64] @ 0x40 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [pc, #120] @ (b44b0 ) │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add r3, pc │ │ │ │ + vstr s15, [sp, #56] @ 0x38 │ │ │ │ + blx 5e354 │ │ │ │ + b.n b4372 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + b.n b442e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ + vmov.f32 s0, s17 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + b.n b42d0 │ │ │ │ + vmov.f32 s0, s15 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s19, s0 │ │ │ │ + b.n b42c0 │ │ │ │ + subs r4, r4, #6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + lsls r0, r3 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r2, r5, #4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + strh r6, [r0, #26] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r7, #54 @ 0x36 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + rev r4, r5 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + strh r0, [r5, #18] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + b.n b47e4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + strh r4, [r6, #8] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000b44b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -121044,49 +121057,49 @@ │ │ │ │ b.n b4726 │ │ │ │ vmov.f32 s0, s15 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s19, s0 │ │ │ │ b.n b4716 │ │ │ │ adds r6, r6, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r3, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + subs r5, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, r2, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r4, #204 @ 0xcc │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r6, [r1, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #0 │ │ │ │ + subs r2, #224 @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r2, r4, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r0, [r4, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r6, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000b4954 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -121374,460 +121387,59 @@ │ │ │ │ b.n b4b90 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r3, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r6, #100 @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n b4b1c │ │ │ │ + blt.n b4cec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #144 @ 0x90 │ │ │ │ + subs r0, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r2, r7, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r6, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #6 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r2, [r6, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b4c44 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ - sub sp, #116 @ 0x74 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [pc, #912] @ (b4ff0 ) │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ - add r2, pc │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [pc, #900] @ (b4ff4 ) │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [pc, #900] @ (b4ff8 ) │ │ │ │ - ldrd r9, r8, [sp, #188] @ 0xbc │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldrd fp, r5, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldrd sl, r3, [sp, #200] @ 0xc8 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #852] @ (b4ffc ) │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n b4cd2 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - adds r3, #1 │ │ │ │ - beq.n b4cd2 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - sub.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ - clz r3, r3 │ │ │ │ - lsrs r3, r3, #5 │ │ │ │ - b.n b4cd4 │ │ │ │ - movs r3, #1 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - subs r2, #1 │ │ │ │ - cmp r1, #1 │ │ │ │ - ble.n b4d46 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - cbz r0, b4d20 │ │ │ │ - cmp r2, #2 │ │ │ │ - bls.n b4d90 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #780] @ (b5000 ) │ │ │ │ - add r1, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #772] @ (b5004 ) │ │ │ │ - ldr r3, [pc, #752] @ (b4ff4 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w b4fe4 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #116 @ 0x74 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r2, #2 │ │ │ │ - bhi.n b4cea │ │ │ │ - adds r2, r1, #1 │ │ │ │ - vmov s18, r2 │ │ │ │ - mov r2, r1 │ │ │ │ - ldr r1, [pc, #728] @ (b5008 ) │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add r1, pc │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w b4fa0 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - b.n b4d56 │ │ │ │ - cmp r2, #2 │ │ │ │ - bhi.n b4cea │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n b4dd0 │ │ │ │ - movs r2, #1 │ │ │ │ - vmov s18, r2 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w b4f9a │ │ │ │ - movs r1, #1 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #3 │ │ │ │ - movlt r3, #4 │ │ │ │ - blt.n b4cf0 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - cmp r1, #1 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.w b4f92 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp r1, r0 │ │ │ │ - ble.n b4dd8 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n b4cf0 │ │ │ │ - add.w ip, r1, r1, lsl #2 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - add.w lr, ip, #1 │ │ │ │ - add.w r2, ip, #3 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - mla r2, r0, r1, lr │ │ │ │ - mla r0, r1, r1, r0 │ │ │ │ - vmov s18, r0 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b4d70 │ │ │ │ - ldr r1, [pc, #600] @ (b500c ) │ │ │ │ - mov r0, r6 │ │ │ │ - strd r3, r2, [sp, #88] @ 0x58 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b4d62 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n b4cf0 │ │ │ │ - movs r2, #1 │ │ │ │ - vmov s18, r2 │ │ │ │ - b.n b4d2c │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.w b4fec │ │ │ │ - vmov s15, r2 │ │ │ │ - movs r1, #0 │ │ │ │ - vcvt.f32.s32 s17, s18 │ │ │ │ - str.w r1, [r9, #4] │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - vstr s17, [r9] │ │ │ │ - vstr s16, [r1] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - str r0, [r1, #0] │ │ │ │ - vmov r0, s18 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge.n b4e1a │ │ │ │ - cbnz r3, b4e2e │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b4cf2 │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n b4e3a │ │ │ │ - cbnz r3, b4e2e │ │ │ │ - mvn.w r2, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b4cf2 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b4cfe │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b4cf2 │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - cmp r2, r1 │ │ │ │ - bge.n b4e52 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b4e2e │ │ │ │ - mvn.w r2, #14 │ │ │ │ - movs r3, #15 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b4cf2 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w b4fe8 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b4cfe │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b4cfe │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r6 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 648e8 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbz r3, b4e82 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - b.n b4cfe │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r2, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r7 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - blx 63244 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - str.w fp, [sp, #28] │ │ │ │ - str.w sl, [sp, #20] │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r5, [sp, #32] │ │ │ │ - str.w r9, [sp, #8] │ │ │ │ - blx 57774 │ │ │ │ - vldr s15, [r9] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vcmpe.f32 s17, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vcvtlt.s32.f32 s17, s15 │ │ │ │ - vldr s15, [r3] │ │ │ │ - it ge │ │ │ │ - vcvtge.s32.f32 s17, s17 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vcvtlt.s32.f32 s16, s15 │ │ │ │ - vldr s15, [sp, #72] @ 0x48 │ │ │ │ - it ge │ │ │ │ - vcvtge.s32.f32 s16, s16 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ - vmov s15, r3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite ge │ │ │ │ - vcvtge.s32.f32 s18, s14 │ │ │ │ - vcvtlt.s32.f32 s18, s15 │ │ │ │ - cbz r3, b4f72 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbnz r3, b4f72 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - subs r2, r3, #1 │ │ │ │ - cmp r2, #1 │ │ │ │ - bls.n b4fa8 │ │ │ │ - cmp r3, #3 │ │ │ │ - bne.n b4f72 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #208] @ (b5010 ) │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #188] @ (b5014 ) │ │ │ │ - strd r4, r4, [sp] │ │ │ │ - it eq │ │ │ │ - moveq r4, #78 @ 0x4e │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #180] @ (b5018 ) │ │ │ │ - it ne │ │ │ │ - movne r4, #67 @ 0x43 │ │ │ │ - strb.w r4, [sp, #104] @ 0x68 │ │ │ │ - add r3, pc │ │ │ │ - blx 5cc38 │ │ │ │ - movs r3, #0 │ │ │ │ - vcvt.f32.s32 s14, s17 │ │ │ │ - str.w r3, [r9, #4] │ │ │ │ - vcvt.f32.s32 s15, s16 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vstr s14, [r9] │ │ │ │ - vstr s15, [r3] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - vstr s18, [r3] │ │ │ │ - b.n b4cfe │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n b4cf0 │ │ │ │ - movs r1, #1 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ - b.n b4db2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n b4cf0 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #108] @ (b501c ) │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r0, pc │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #88] @ (b5020 ) │ │ │ │ - strd r4, r4, [sp] │ │ │ │ - it eq │ │ │ │ - moveq r4, #67 @ 0x43 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [pc, #80] @ (b5024 ) │ │ │ │ - it ne │ │ │ │ - movne r4, #78 @ 0x4e │ │ │ │ - strb.w r4, [sp, #104] @ 0x68 │ │ │ │ - add r3, pc │ │ │ │ - blx 5e348 │ │ │ │ - b.n b4f72 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r2 │ │ │ │ - b.n b4cf2 │ │ │ │ - negs r3, r1 │ │ │ │ - b.n b4cf2 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - bhi.n b4f14 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r5, #172 @ 0xac │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - cmp r3, #202 @ 0xca │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - adds r0, #0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + adds r3, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + adds r4, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b5028 : │ │ │ │ +000b4c44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ sub sp, #276 @ 0x114 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r0 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [sp, #344] @ 0x158 │ │ │ │ - ldr.w r2, [pc, #2664] @ b5ab4 │ │ │ │ + ldr.w r2, [pc, #2664] @ b56d0 │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ mov r4, r3 │ │ │ │ - ldr.w r3, [pc, #2660] @ b5ab8 │ │ │ │ + ldr.w r3, [pc, #2660] @ b56d4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ ldr r6, [sp, #352] @ 0x160 │ │ │ │ ldr r7, [sp, #348] @ 0x15c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r1, [sp, #384] @ 0x180 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -121840,15 +121452,15 @@ │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r6, [sp, #364] @ 0x16c │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ ldr r6, [sp, #368] @ 0x170 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [sp, #372] @ 0x174 │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ - ldr.w r3, [pc, #2620] @ b5abc │ │ │ │ + ldr.w r3, [pc, #2620] @ b56d8 │ │ │ │ ldr r6, [sp, #376] @ 0x178 │ │ │ │ str r6, [sp, #136] @ 0x88 │ │ │ │ add r3, pc │ │ │ │ ldr r6, [sp, #380] @ 0x17c │ │ │ │ adds r0, r3, #4 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ ldr r6, [sp, #388] @ 0x184 │ │ │ │ @@ -121865,163 +121477,163 @@ │ │ │ │ ldr r7, [r7, #0] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #140] @ 0x8c │ │ │ │ ldrd fp, r6, [sp, #396] @ 0x18c │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #404] @ 0x194 │ │ │ │ - ldr.w r2, [pc, #2564] @ b5ac0 │ │ │ │ - ldr.w r1, [pc, #2564] @ b5ac4 │ │ │ │ + ldr.w r2, [pc, #2564] @ b56dc │ │ │ │ + ldr.w r1, [pc, #2564] @ b56e0 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #408] @ 0x198 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [r7, #0] │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ ldr r6, [sp, #412] @ 0x19c │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r7, [pc, #2540] @ b5ac8 │ │ │ │ - ldr.w r1, [pc, #2540] @ b5acc │ │ │ │ + ldr.w r7, [pc, #2540] @ b56e4 │ │ │ │ + ldr.w r1, [pc, #2540] @ b56e8 │ │ │ │ add r7, pc │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ blx 57998 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ mov r0, r9 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2516] @ b5ad0 │ │ │ │ + ldr.w r1, [pc, #2516] @ b56ec │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2496] @ b5ad4 │ │ │ │ + ldr.w r1, [pc, #2496] @ b56f0 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [fp] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ - beq.n b5142 │ │ │ │ + beq.n b4d5e │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r3, #1 │ │ │ │ - beq.n b5142 │ │ │ │ + beq.n b4d5e │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ sub.w r8, r3, #4294967295 @ 0xffffffff │ │ │ │ clz r8, r8 │ │ │ │ mov.w r8, r8, lsr #5 │ │ │ │ - b.n b5146 │ │ │ │ + b.n b4d62 │ │ │ │ mov.w r8, #1 │ │ │ │ ldr.w r9, [r4] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ movs r7, #1 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ lsl.w sl, r9, r7 │ │ │ │ str r7, [sp, #204] @ 0xcc │ │ │ │ str.w sl, [sp, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b51f8 │ │ │ │ + beq.n b4e14 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ orrs r3, r2 │ │ │ │ - bne.n b51a8 │ │ │ │ + bne.n b4dc4 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r7, #2 │ │ │ │ str r3, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #2400] @ b5ad8 │ │ │ │ + ldr.w r0, [pc, #2400] @ b56f4 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ str r7, [sp, #204] @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2392] @ b5adc │ │ │ │ - ldr.w r3, [pc, #2352] @ b5ab8 │ │ │ │ + ldr.w r2, [pc, #2392] @ b56f8 │ │ │ │ + ldr.w r3, [pc, #2352] @ b56d4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b5aa4 │ │ │ │ + bne.w b56c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #276 @ 0x114 │ │ │ │ vpop {d8-d11} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b52fa │ │ │ │ + beq.w b4f16 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w b52f2 │ │ │ │ + blt.w b4f0e │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - blt.n b5210 │ │ │ │ + blt.n b4e2c │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b58f4 │ │ │ │ + beq.w b5510 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b5948 │ │ │ │ + bne.w b5564 │ │ │ │ ldr r7, [r6, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w b531c │ │ │ │ + bne.w b4f38 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n b51ee │ │ │ │ + ble.n b4e0a │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ - cbz r1, b5218 │ │ │ │ + cbz r1, b4e34 │ │ │ │ cmp r3, r2 │ │ │ │ - ble.n b5218 │ │ │ │ + ble.n b4e34 │ │ │ │ mvn.w r3, #14 │ │ │ │ movs r7, #15 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ - ldr.w r1, [pc, #2276] @ b5ae0 │ │ │ │ + b.n b4d90 │ │ │ │ + ldr.w r1, [pc, #2276] @ b56fc │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b5160 │ │ │ │ + bne.n b4d7c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ mvn.w r3, #5 │ │ │ │ movs r7, #6 │ │ │ │ - b.n b5172 │ │ │ │ + b.n b4d8e │ │ │ │ mov r1, sl │ │ │ │ mov.w sl, #24 │ │ │ │ movs r3, #10 │ │ │ │ - ldr.w r2, [pc, #2240] @ b5ae4 │ │ │ │ + ldr.w r2, [pc, #2240] @ b5700 │ │ │ │ cmp r1, #1 │ │ │ │ mul.w sl, sl, r9 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ mul.w r3, r3, r9 │ │ │ │ add r2, pc │ │ │ │ cmp.w sl, #1 │ │ │ │ str r1, [sp, #188] @ 0xbc │ │ │ │ - ldr.w r1, [pc, #2220] @ b5ae8 │ │ │ │ + ldr.w r1, [pc, #2220] @ b5704 │ │ │ │ mov r7, r2 │ │ │ │ it lt │ │ │ │ movlt.w sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ add.w r9, r2, #20 │ │ │ │ @@ -122029,15 +121641,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #2180] @ b5aec │ │ │ │ + ldr.w r1, [pc, #2180] @ b5708 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #204] @ 0xcc │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ @@ -122066,150 +121678,150 @@ │ │ │ │ vstr s17, [r0] │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ vstr s19, [r0] │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, r1 │ │ │ │ - bge.n b52da │ │ │ │ + bge.n b4ef6 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.n b5314 │ │ │ │ + bne.n b4f30 │ │ │ │ mvn.w r3, #17 │ │ │ │ movs r7, #18 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, sl │ │ │ │ - bge.n b5320 │ │ │ │ + bge.n b4f3c │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.n b5314 │ │ │ │ + bne.n b4f30 │ │ │ │ mvn.w r3, #19 │ │ │ │ movs r7, #20 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r7, #4 │ │ │ │ - b.n b5172 │ │ │ │ - ldr.w r1, [pc, #2036] @ b5af0 │ │ │ │ + b.n b4d8e │ │ │ │ + ldr.w r1, [pc, #2036] @ b570c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w b51b0 │ │ │ │ + bne.w b4dcc │ │ │ │ mvn.w r3, #2 │ │ │ │ movs r7, #3 │ │ │ │ - b.n b5172 │ │ │ │ + b.n b4d8e │ │ │ │ ldr r7, [r6, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w b5182 │ │ │ │ + beq.w b4d9e │ │ │ │ negs r7, r7 │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w b5930 │ │ │ │ + blt.w b554c │ │ │ │ ldr r7, [r6, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.n b531c │ │ │ │ + bne.n b4f38 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b5182 │ │ │ │ + bne.w b4d9e │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str.w r8, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b573c │ │ │ │ + beq.w b5358 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ add.w r7, r1, #1 │ │ │ │ - beq.w b583c │ │ │ │ - ldr.w r0, [pc, #1948] @ b5af4 │ │ │ │ + beq.w b5458 │ │ │ │ + ldr.w r0, [pc, #1948] @ b5710 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #1944] @ b5af8 │ │ │ │ + ldr.w r0, [pc, #1944] @ b5714 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s20, s0 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s0, s16, s20 │ │ │ │ vdiv.f32 s22, s15, s0 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b5aa8 │ │ │ │ + bmi.w b56c4 │ │ │ │ vsqrt.f32 s21, s0 │ │ │ │ vcmp.f32 s22, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b5a96 │ │ │ │ + bmi.w b56b2 │ │ │ │ vsqrt.f32 s18, s22 │ │ │ │ vcvt.f64.f32 d7, s16 │ │ │ │ vstr s18, [sp, #212] @ 0xd4 │ │ │ │ vcmp.f64 d7, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b5a8c │ │ │ │ + bmi.w b56a8 │ │ │ │ vsqrt.f64 d0, d7 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b5a82 │ │ │ │ + bmi.w b569e │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vcmpe.f32 s14, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vmovlt.f32 s18, s14 │ │ │ │ - cbz r3, b53f4 │ │ │ │ + cbz r3, b5010 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, r4 │ │ │ │ - ldr.w r0, [pc, #1792] @ b5afc │ │ │ │ + ldr.w r0, [pc, #1792] @ b5718 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ blx 5ef38 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w b5748 │ │ │ │ + ble.w b5364 │ │ │ │ vcmpe.f32 s0, s21 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w b5748 │ │ │ │ + bpl.w b5364 │ │ │ │ vdiv.f32 s15, s21, s0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ vstr s15, [sp, #232] @ 0xe8 │ │ │ │ sub.w sl, r3, r7, lsl #3 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b5880 │ │ │ │ + beq.w b549c │ │ │ │ movs r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ - ble.n b5482 │ │ │ │ - ldr.w r9, [pc, #1720] @ b5b00 │ │ │ │ + ble.n b509e │ │ │ │ + ldr.w r9, [pc, #1720] @ b571c │ │ │ │ add r7, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ add.w r8, sp, #208 @ 0xd0 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ add r9, pc │ │ │ │ - b.n b545a │ │ │ │ + b.n b5076 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ mla r2, r2, r5, r2 │ │ │ │ adds r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -122217,27 +121829,27 @@ │ │ │ │ mov r3, r9 │ │ │ │ blx 61414 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n b5458 │ │ │ │ + ble.n b5074 │ │ │ │ ldr r5, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ vldr s15, [r2] │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ittt gt │ │ │ │ vldrgt s14, [sp, #232] @ 0xe8 │ │ │ │ vmulgt.f32 s15, s14, s15 │ │ │ │ vstrgt s15, [sp, #240] @ 0xf0 │ │ │ │ - cbz r2, b54c2 │ │ │ │ + cbz r2, b50de │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ vldr s13, [sp, #232] @ 0xe8 │ │ │ │ vldr s14, [r2] │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vldr s15, [r2] │ │ │ │ vstr s14, [sp, #220] @ 0xdc │ │ │ │ @@ -122282,26 +121894,26 @@ │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, sp, #252 @ 0xfc │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r2, r3, [sp, #120] @ 0x78 │ │ │ │ blx 581ec │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cbz r3, b5538 │ │ │ │ + cbz r3, b5154 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w b575c │ │ │ │ + beq.w b5378 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b5768 │ │ │ │ + bne.w b5384 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r9, r9, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b57cc │ │ │ │ + beq.w b53e8 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ add.w r8, r8, r3, lsl #2 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ lsls r3, r3, #2 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ add r3, sp, #248 @ 0xf8 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ @@ -122373,36 +121985,36 @@ │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #16] │ │ │ │ sub.w r3, r3, sl │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r2, [pc, #1280] @ b5b04 │ │ │ │ - ldr.w r0, [pc, #1280] @ b5b08 │ │ │ │ + ldr.w r2, [pc, #1280] @ b5720 │ │ │ │ + ldr.w r0, [pc, #1280] @ b5724 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ blx 61d94 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b5706 │ │ │ │ + bne.n b5322 │ │ │ │ ldr.w r1, [r8] │ │ │ │ add.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ cmp.w ip, #0 │ │ │ │ str.w ip, [sp, #204] @ 0xcc │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ - ble.w b5824 │ │ │ │ + ble.w b5440 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ mov r6, ip │ │ │ │ - ldr.w r9, [pc, #1228] @ b5b0c │ │ │ │ + ldr.w r9, [pc, #1228] @ b5728 │ │ │ │ add.w r8, r3, r2 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr.w sl, [sp, #112] @ 0x70 │ │ │ │ add r9, pc │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ sub.w r8, r3, r8, lsl #3 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ @@ -122410,31 +122022,31 @@ │ │ │ │ mov fp, r3 │ │ │ │ add.w r3, r5, r2, lsl #2 │ │ │ │ adds r4, r2, #1 │ │ │ │ cmp r4, r1 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ vldr s13, [r3] │ │ │ │ mov r3, r4 │ │ │ │ - bgt.n b56e8 │ │ │ │ + bgt.n b5304 │ │ │ │ vmov.f32 s15, s13 │ │ │ │ add.w ip, r2, #1073741824 @ 0x40000000 │ │ │ │ adds r1, #1 │ │ │ │ add.w r2, fp, r2, lsl #2 │ │ │ │ movs r0, #0 │ │ │ │ vldmia r2!, {s14} │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it gt │ │ │ │ movgt r0, r3 │ │ │ │ add.w r3, r3, #1 │ │ │ │ it gt │ │ │ │ vmovgt.f32 s15, s14 │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n b567a │ │ │ │ - cbz r0, b56e8 │ │ │ │ + bne.n b5296 │ │ │ │ + cbz r0, b5304 │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ add.w r6, r0, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr.w lr, [r7, ip, lsl #2] │ │ │ │ add.w ip, r5, r4, lsl #2 │ │ │ │ str.w r9, [sp] │ │ │ │ ldr.w r2, [r7, r6, lsl #2] │ │ │ │ @@ -122454,71 +122066,71 @@ │ │ │ │ blx 58120 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r6, [sp, #204] @ 0xcc │ │ │ │ adds r4, r2, #1 │ │ │ │ mov r2, r4 │ │ │ │ cmp r4, r6 │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ - bgt.w b5824 │ │ │ │ + bgt.w b5440 │ │ │ │ ldr.w r1, [sl] │ │ │ │ - b.n b5658 │ │ │ │ + b.n b5274 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b5824 │ │ │ │ + beq.w b5440 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b5942 │ │ │ │ + beq.w b555e │ │ │ │ subs r3, #1 │ │ │ │ vldr s14, [sp, #232] @ 0xe8 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ add r1, sp, #212 @ 0xd4 │ │ │ │ - ldr r3, [pc, #1008] @ (b5b10 ) │ │ │ │ + ldr r3, [pc, #1008] @ (b572c ) │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc │ │ │ │ vstr s15, [sp, #212] @ 0xd4 │ │ │ │ blx 5e354 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b5824 │ │ │ │ + beq.n b5440 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - b.n b5624 │ │ │ │ + b.n b5240 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r2, [r1, #4] │ │ │ │ str r3, [r1, #0] │ │ │ │ - b.n b5182 │ │ │ │ + b.n b4d9e │ │ │ │ vcmpe.f32 s18, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b587a │ │ │ │ + bmi.w b5496 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ - b.n b54c6 │ │ │ │ + b.n b50e2 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.w b5538 │ │ │ │ + bne.w b5154 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w b5540 │ │ │ │ + bne.w b515c │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov.w r9, r9, lsl #2 │ │ │ │ add.w r3, r8, r9 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w b5968 │ │ │ │ - ldr.w sl, [pc, #912] @ b5b14 │ │ │ │ + bne.w b5584 │ │ │ │ + ldr.w sl, [pc, #912] @ b5730 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ add sl, pc │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w sl, [sp] │ │ │ │ @@ -122536,15 +122148,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ blx 6074c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b56f8 │ │ │ │ + beq.n b5314 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #264 @ 0x108 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -122577,58 +122189,58 @@ │ │ │ │ add r3, sp, #224 @ 0xe0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ strb.w r5, [sp, #264] @ 0x108 │ │ │ │ blx 65840 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b5706 │ │ │ │ + bne.w b5322 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ vstr s17, [r2] │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ vstr s19, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r2, [r3, #0] │ │ │ │ - b.n b5182 │ │ │ │ + b.n b4d9e │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [r1, #4] │ │ │ │ mov.w r2, #1073741824 @ 0x40000000 │ │ │ │ str r2, [r1, #0] │ │ │ │ ldrd r1, r2, [sp, #96] @ 0x60 │ │ │ │ orrs r2, r1 │ │ │ │ - beq.n b58bc │ │ │ │ + beq.n b54d8 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #204] @ 0xcc │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b5182 │ │ │ │ + beq.w b4d9e │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r0, #4] │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ str r1, [r0, #0] │ │ │ │ strd r3, r3, [r2] │ │ │ │ - b.n b5182 │ │ │ │ + b.n b4d9e │ │ │ │ vdiv.f32 s15, s18, s0 │ │ │ │ - b.n b5428 │ │ │ │ + b.n b5044 │ │ │ │ movs r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ - ble.w b5482 │ │ │ │ - ldr.w r9, [pc, #652] @ b5b18 │ │ │ │ + ble.w b509e │ │ │ │ + ldr.w r9, [pc, #652] @ b5734 │ │ │ │ add r7, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ add.w r8, sp, #216 @ 0xd8 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ add r9, pc │ │ │ │ mul.w r2, r5, r2 │ │ │ │ mov r3, r9 │ │ │ │ @@ -122638,80 +122250,80 @@ │ │ │ │ add.w r2, sl, r2, lsl #3 │ │ │ │ blx 61414 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n b589a │ │ │ │ - b.n b547e │ │ │ │ + ble.n b54b6 │ │ │ │ + b.n b509a │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ strd r7, r7, [sp, #204] @ 0xcc │ │ │ │ vldr s15, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ vldr s14, [r3] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n b585c │ │ │ │ + bpl.n b5478 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ vldr s14, [r3] │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n b585c │ │ │ │ + bhi.n b5478 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.n b585c │ │ │ │ + b.n b5478 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w b51d6 │ │ │ │ + beq.w b4df2 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, #0 │ │ │ │ itt le │ │ │ │ mvnle.w r3, #8 │ │ │ │ movle r7, #9 │ │ │ │ - ble.w b5172 │ │ │ │ + ble.w b4d8e │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ cmp r2, r3 │ │ │ │ it ge │ │ │ │ movge r2, r3 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r3, r1 │ │ │ │ it ge │ │ │ │ cmpge r1, r2 │ │ │ │ itt lt │ │ │ │ mvnlt.w r3, #9 │ │ │ │ movlt r7, #10 │ │ │ │ - blt.w b5172 │ │ │ │ - b.n b51d6 │ │ │ │ + blt.w b4d8e │ │ │ │ + b.n b4df2 │ │ │ │ cmp.w r8, #0 │ │ │ │ - bne.w b5314 │ │ │ │ + bne.w b4f30 │ │ │ │ mvn.w r3, #21 │ │ │ │ movs r7, #22 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b5174 │ │ │ │ + b.n b4d90 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n b5710 │ │ │ │ + b.n b532c │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ vldr s14, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ vldr s15, [r2] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b51d6 │ │ │ │ + bhi.w b4df2 │ │ │ │ mvn.w r3, #7 │ │ │ │ movs r7, #8 │ │ │ │ - b.n b5172 │ │ │ │ - ldr r2, [pc, #432] @ (b5b1c ) │ │ │ │ + b.n b4d8e │ │ │ │ + ldr r2, [pc, #432] @ (b5738 ) │ │ │ │ add r0, sp, #204 @ 0xcc │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, #1 │ │ │ │ @@ -122728,15 +122340,15 @@ │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ blx 60e20 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ add.w ip, sp, #260 @ 0x104 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ - ldr r1, [pc, #380] @ (b5b20 ) │ │ │ │ + ldr r1, [pc, #380] @ (b573c ) │ │ │ │ vldr s14, [r2] │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -122776,20 +122388,20 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite ls │ │ │ │ movls.w ip, #1 │ │ │ │ movhi.w ip, #0 │ │ │ │ str.w ip, [sp, #244] @ 0xf4 │ │ │ │ blx 5f6ac │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - cbz r3, b5a2a │ │ │ │ + cbz r3, b5646 │ │ │ │ add r3, sp, #248 @ 0xf8 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.n b555c │ │ │ │ + b.n b5178 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -122798,247 +122410,1603 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r2, [pc, #216] @ (b5b24 ) │ │ │ │ + ldr r2, [pc, #216] @ (b5740 ) │ │ │ │ ldr.w r3, [fp] │ │ │ │ - ldr r0, [pc, #212] @ (b5b28 ) │ │ │ │ + ldr r0, [pc, #212] @ (b5744 ) │ │ │ │ add r2, pc │ │ │ │ sub.w r3, r3, sl │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ add r3, sp, #248 @ 0xf8 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ blx 61d94 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n b5a24 │ │ │ │ + bne.n b5640 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r1, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b5624 │ │ │ │ - b.n b5706 │ │ │ │ + beq.w b5240 │ │ │ │ + b.n b5322 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.n b53c4 │ │ │ │ + b.n b4fe0 │ │ │ │ vmov.f64 d0, d7 │ │ │ │ blx 57d18 │ │ │ │ - b.n b53b4 │ │ │ │ + b.n b4fd0 │ │ │ │ vmov.f32 s0, s22 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ - b.n b539c │ │ │ │ + b.n b4fb8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s21, s0 │ │ │ │ - b.n b538c │ │ │ │ + b.n b4fa8 │ │ │ │ nop │ │ │ │ - asrs r4, r7, #2 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #20] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #188 @ 0xbc │ │ │ │ + cmp r5, #152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r5, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + adds r2, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #158 @ 0x9e │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r5, #80 @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #56 @ 0x38 │ │ │ │ + adds r2, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r4, #244 @ 0xf4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r0, #30 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r4, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r6, #13] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #28 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r4, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcs.n b5b5c │ │ │ │ + bvs.n b5710 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r7, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + adds r2, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #248 @ 0xf8 │ │ │ │ + cmp r7, #176 @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + cmp r0, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r7, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + strb r2, [r7, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + strb r6, [r3, #9] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r3, #96] @ 0x60 │ │ │ │ + strb r0, [r7, #7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + strb r4, [r5, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + strb r6, [r2, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #202 @ 0xca │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r4, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r5, #4 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b5b2c : │ │ │ │ +000b5748 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d13} │ │ │ │ + vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ - ldr.w r4, [pc, #1620] @ b6198 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr.w r3, [pc, #1620] @ b619c │ │ │ │ - sub sp, #140 @ 0x8c │ │ │ │ - add r4, pc │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r6, [sp, #240] @ 0xf0 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ + str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ + sub sp, #212 @ 0xd4 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr.w r3, [pc, #2376] @ b60ac │ │ │ │ + mov r8, r0 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r2, [pc, #2372] @ b60b0 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ + add r2, pc │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #204] @ 0xcc │ │ │ │ mov.w r3, #0 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r1, [pc, #1592] @ b61a0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r2, [sp, #284] @ 0x11c │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [sp, #292] @ 0x124 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #300] @ 0x12c │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #308] @ 0x134 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #316] @ 0x13c │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldrd r6, r2, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r1, [pc, #2300] @ b60b4 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #328] @ 0x148 │ │ │ │ add r1, pc │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldrd r4, r3, [sp, #232] @ 0xe8 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr.w r7, [pc, #2288] @ b60b8 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + add r7, pc │ │ │ │ + ldr r2, [sp, #332] @ 0x14c │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w b5de0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ + mov r1, r7 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #2264] @ b60bc │ │ │ │ + mov r8, r0 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + add r1, pc │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + mov r1, r7 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #2240] @ b60c0 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r7, [r6, #0] │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + str r3, [r5, #0] │ │ │ │ + mov r3, r8 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n b5bd6 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge.n b5bde │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r5, #4 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr.w r0, [pc, #1536] @ b61a4 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + beq.n b58b6 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + orrs r3, r2 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + orrs r3, r2 │ │ │ │ + bne.n b5860 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr.w r0, [pc, #2196] @ b60c4 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1524] @ b61a8 │ │ │ │ - ldr.w r3, [pc, #1508] @ b619c │ │ │ │ + ldr.w r2, [pc, #2188] @ b60c8 │ │ │ │ + ldr.w r3, [pc, #2156] @ b60ac │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #204] @ 0xcc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b685a │ │ │ │ + bne.w b6078 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #140 @ 0x8c │ │ │ │ - vpop {d8-d13} │ │ │ │ + add sp, #212 @ 0xd4 │ │ │ │ + vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r5, #2 │ │ │ │ - b.n b5ba0 │ │ │ │ - ldr r5, [r6, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne.w b6854 │ │ │ │ - ldr.w r1, [pc, #1476] @ b61ac │ │ │ │ - mov r0, r7 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5ebe │ │ │ │ + ldr.w r8, [r9] │ │ │ │ + cmp.w r8, #0 │ │ │ │ + blt.w b5eb6 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n b58d0 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w b5f52 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + bne.w b5f94 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b5d4e │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n b58ac │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + cbz r2, b58d8 │ │ │ │ + cmp r8, r3 │ │ │ │ + ble.n b58d8 │ │ │ │ + mvn.w r2, #14 │ │ │ │ + movs r3, #15 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b582c │ │ │ │ + ldr.w r1, [pc, #2068] @ b60cc │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w b5df8 │ │ │ │ - str r0, [sp, #112] @ 0x70 │ │ │ │ - ble.w b6822 │ │ │ │ - ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ - lsls r2, r0, #2 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, fp │ │ │ │ - blx 5ae88 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ - adds r3, r1, #1 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - subs r2, r7, r2 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w b5e02 │ │ │ │ - mov r8, r5 │ │ │ │ - mov sl, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - mov r7, fp │ │ │ │ - str r6, [sp, #20] │ │ │ │ - str.w r8, [sp, #116] @ 0x74 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n b5d2e │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - movs r5, #1 │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ - str.w r8, [sp, #16] │ │ │ │ - add.w fp, r3, sl, lsl #3 │ │ │ │ - mov r8, fp │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - mov r0, fp │ │ │ │ - vldmia r6!, {s17} │ │ │ │ - adds r5, #1 │ │ │ │ - vldr s16, [r8, #8] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - mov r0, fp │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s16, s0 │ │ │ │ - vcmp.f32 s17, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n b5818 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b582c │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n b582a │ │ │ │ + cmp.w r8, #1 │ │ │ │ + bgt.w b5cc8 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.n b5908 │ │ │ │ + adds r7, #1 │ │ │ │ + beq.n b583a │ │ │ │ + mvn.w r2, #16 │ │ │ │ + movs r3, #17 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b582c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b5d4e │ │ │ │ + adds r7, #1 │ │ │ │ + beq.n b583a │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n b583a │ │ │ │ + add.w r7, fp, #1 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w b5e8a │ │ │ │ + ldr.w r0, [pc, #1960] @ b60d0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + ldr.w r0, [pc, #1952] @ b60d4 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + vdiv.f32 s20, s14, s15 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b608a │ │ │ │ + vsqrt.f32 s19, s15 │ │ │ │ + vcmp.f32 s20, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b607c │ │ │ │ + vsqrt.f32 s18, s20 │ │ │ │ + vcvt.f64.f32 d7, s17 │ │ │ │ + vstr s18, [sp, #160] @ 0xa0 │ │ │ │ + vcmp.f64 d7, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b60a2 │ │ │ │ + vsqrt.f64 d0, d7 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b6098 │ │ │ │ + vsqrt.f64 d6, d0 │ │ │ │ + vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vdiv.f64 d7, d5, d6 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #188] @ 0xbc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vcmpe.f32 s14, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vmovlt.f32 s18, s14 │ │ │ │ + cbz r3, b59c0 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + mov r2, r9 │ │ │ │ + ldr.w r0, [pc, #1808] @ b60d8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + blx 5a104 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w b5d52 │ │ │ │ + vcmpe.f32 s19, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w b5d52 │ │ │ │ + vdiv.f32 s15, s19, s0 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + vstr s15, [sp, #180] @ 0xb4 │ │ │ │ + sub.w sl, r3, r7, lsl #3 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w b5edc │ │ │ │ + movs r2, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ble.n b5a54 │ │ │ │ + ldr.w r1, [pc, #1732] @ b60dc │ │ │ │ + add r7, sp, #180 @ 0xb4 │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + add.w r8, sp, #156 @ 0x9c │ │ │ │ + add r1, pc │ │ │ │ + mov r4, r1 │ │ │ │ + b.n b5a2a │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + subs r3, r3, r2 │ │ │ │ + mla r2, r2, fp, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + mov r3, r4 │ │ │ │ + blx 61414 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n b5a26 │ │ │ │ + ldr r4, [sp, #100] @ 0x64 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt gt │ │ │ │ + vldrgt s14, [sp, #180] @ 0xb4 │ │ │ │ + vmulgt.f32 s15, s14, s15 │ │ │ │ + vstrgt s15, [sp, #188] @ 0xbc │ │ │ │ + cbz r2, b5a94 │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + vldr s13, [sp, #180] @ 0xb4 │ │ │ │ + vldr s14, [r2] │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + vmul.f32 s14, s14, s13 │ │ │ │ + vldr s15, [r2] │ │ │ │ + vstr s14, [sp, #168] @ 0xa8 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s15, [sp, #172] @ 0xac │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + adds r1, r3, #1 │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + add.w r8, r1, r3 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + subs r2, r2, r1 │ │ │ │ + subs r7, r6, #4 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r3, r0, r1, lsl #3 │ │ │ │ + add.w sl, r7, r1, lsl #2 │ │ │ │ + subs r6, #4 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #124] @ 0x7c │ │ │ │ + subs r3, #8 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + add.w fp, sp, #184 @ 0xb8 │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + subs r6, #4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, sp, #196 @ 0xc4 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + str.w fp, [sp, #20] │ │ │ │ + str r6, [sp, #100] @ 0x64 │ │ │ │ + blx 581ec │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + cbz r3, b5af6 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w b5d80 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b5d8e │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5df2 │ │ │ │ + add.w r8, r7, r8, lsl #2 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov.w ip, #66 @ 0x42 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + strd sl, r2, [sp, #20] │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + str.w r8, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #32] │ │ │ │ + strb.w ip, [sp, #200] @ 0xc8 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #188 @ 0xbc │ │ │ │ + adds r7, r3, #1 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + add r3, r7 │ │ │ │ + add.w r7, r2, r7, lsl #2 │ │ │ │ + add.w r4, r2, r3, lsl #2 │ │ │ │ + add r3, sp, #172 @ 0xac │ │ │ │ + mov r2, r9 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + blx 65840 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + mov r2, sl │ │ │ │ + strd r6, r7, [sp, #4] │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + strd r4, r0, [sp, #24] │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r4, [sp, #108] @ 0x6c │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r7 │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + str r5, [sp, #32] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + blx 615e4 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + strd r4, r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr.w r0, [pc, #1340] @ b60e0 │ │ │ │ + ldr.w r2, [pc, #1340] @ b60e4 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + add r0, pc │ │ │ │ + add r2, pc │ │ │ │ + str.w fp, [sp, #32] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 61d94 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b5e52 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + add.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + cmp.w ip, #0 │ │ │ │ + str.w ip, [sp, #152] @ 0x98 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ble.n b5cb8 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr.w fp, [pc, #1292] @ b60e8 │ │ │ │ + add.w r8, r3, r2 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + add fp, pc │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str.w fp, [sp, #60] @ 0x3c │ │ │ │ + sub.w r8, r3, r8, lsl #3 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ + str.w r9, [sp, #68] @ 0x44 │ │ │ │ + subs r7, r3, #4 │ │ │ │ + mov r9, r5 │ │ │ │ + mov sl, r3 │ │ │ │ + mov r5, ip │ │ │ │ + add.w r3, r7, r2, lsl #2 │ │ │ │ + adds r0, r2, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + str r1, [sp, #156] @ 0x9c │ │ │ │ + vldr s13, [r3] │ │ │ │ + mov r3, r0 │ │ │ │ + bgt.n b5c44 │ │ │ │ + vmov.f32 s15, s13 │ │ │ │ + add.w ip, r2, #1073741824 @ 0x40000000 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r2, sl, r2, lsl #2 │ │ │ │ + movs r4, #0 │ │ │ │ + vldmia r2!, {s14} │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it gt │ │ │ │ + movgt r4, r3 │ │ │ │ + add.w r3, r3, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt.f32 s15, s14 │ │ │ │ + cmp r3, r1 │ │ │ │ + bne.n b5c24 │ │ │ │ + cbnz r4, b5c52 │ │ │ │ + mov r2, r0 │ │ │ │ + cmp r0, r5 │ │ │ │ + str r0, [sp, #164] @ 0xa4 │ │ │ │ + bgt.n b5cb8 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + b.n b5c02 │ │ │ │ + ldr.w r3, [r6, ip, lsl #2] │ │ │ │ + add.w r0, r4, #1073741824 @ 0x40000000 │ │ │ │ + add.w ip, r7, r4, lsl #2 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + add.w lr, r7, r5, lsl #2 │ │ │ │ + mul.w r1, r4, r3 │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + ldr.w r5, [r6, r0, lsl #2] │ │ │ │ + vstr s13, [ip] │ │ │ │ + adds r1, #1 │ │ │ │ + str.w r2, [r6, r0, lsl #2] │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + add.w r1, r8, r1, lsl #3 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + vstr s15, [lr] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + str.w r5, [r6, r2, lsl #2] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + blx 58120 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b5d68 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ + adds r0, r2, #1 │ │ │ │ + mov r2, r0 │ │ │ │ + str r0, [sp, #164] @ 0xa4 │ │ │ │ + cmp r0, r5 │ │ │ │ + ble.n b5c4c │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + vcvt.f32.s32 s16, s16 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vstr s16, [r2] │ │ │ │ + b.n b583a │ │ │ │ + ldr.w sl, [pc, #1056] @ b60ec │ │ │ │ + mov r3, r9 │ │ │ │ + ldr.w r1, [pc, #1056] @ b60f0 │ │ │ │ + add sl, pc │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov r0, sl │ │ │ │ + add r1, pc │ │ │ │ + add.w sl, sl, #4 │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + str.w sl, [sp] │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr.w r1, [pc, #1028] @ b60f4 │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ + add r1, pc │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + strd sl, sl, [sp, #4] │ │ │ │ + str.w sl, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + cmp r0, r3 │ │ │ │ + it lt │ │ │ │ + movlt r0, r3 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + mla r3, r0, r3, r3 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + vmov s16, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vcvt.f32.s32 s15, s16 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp.w r3, r8, lsl #1 │ │ │ │ + vstr s15, [r2] │ │ │ │ + mov.w r2, #1 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + bge.w b5900 │ │ │ │ + adds r7, #1 │ │ │ │ + bne.w b58f6 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b583a │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b582c │ │ │ │ + vcmpe.f32 s18, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w b5ed6 │ │ │ │ + movs r2, #0 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + b.n b5a98 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + adds r0, r2, #1 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr.w ip, [r1, r4, lsl #2] │ │ │ │ + ldr.w r3, [r1, r2, lsl #2] │ │ │ │ + str.w r3, [r1, r4, lsl #2] │ │ │ │ + str.w ip, [r1, r2, lsl #2] │ │ │ │ + b.n b5c44 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.w b5af6 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w b5afe │ │ │ │ + ldr r2, [pc, #852] @ (b60f8 ) │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add r2, pc │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + blx 60e20 │ │ │ │ + ldr r6, [sp, #92] @ 0x5c │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add.w r0, r8, r3, lsl #1 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.w b5fb4 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add.w fp, r7, r0, lsl #2 │ │ │ │ + subs r3, #1 │ │ │ │ + mov r1, sl │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r3, fp │ │ │ │ + blx 60e20 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + mov r2, fp │ │ │ │ + mov r0, r9 │ │ │ │ + blx 6074c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b6066 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + add.w r7, r7, r8, lsl #2 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r2, sp, #192 @ 0xc0 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + movs r4, #69 @ 0x45 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #44] @ 0x2c │ │ │ │ + str.w sl, [sp, #20] │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + adds r2, r3, #1 │ │ │ │ + strb.w r4, [sp, #200] @ 0xc8 │ │ │ │ + add r3, r2 │ │ │ │ + add.w r2, r1, r2, lsl #2 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r1, r3, lsl #2 │ │ │ │ + mov r2, r9 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #188 @ 0xbc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, sp, #172 @ 0xac │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ + blx 65840 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5cb8 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5f8e │ │ │ │ + subs r3, #1 │ │ │ │ + vldr s14, [sp, #180] @ 0xb4 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ + ldr r3, [pc, #656] @ (b60fc ) │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + add r3, pc │ │ │ │ + vstr s15, [sp, #160] @ 0xa0 │ │ │ │ + blx 5e354 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5cb8 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + b.n b5bc6 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + orrs r2, r1 │ │ │ │ + beq.n b5f16 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b583a │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ + movs r3, #0 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r1, #4] │ │ │ │ + str r2, [r1, #0] │ │ │ │ + b.n b583a │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n b582a │ │ │ │ + ldr r1, [pc, #576] @ (b6100 ) │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w b5868 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n b582a │ │ │ │ + vdiv.f32 s15, s18, s0 │ │ │ │ + b.n b59f4 │ │ │ │ + movs r2, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ble.w b5a54 │ │ │ │ + ldr r3, [pc, #540] @ (b6104 ) │ │ │ │ + add r7, sp, #180 @ 0xb4 │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + add.w r8, sp, #164 @ 0xa4 │ │ │ │ + add r3, pc │ │ │ │ + mov r4, r3 │ │ │ │ + mul.w r2, r2, fp │ │ │ │ + mov r3, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r8 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + blx 61414 │ │ │ │ + ldr r2, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n b5ef4 │ │ │ │ + b.n b5a4e │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n b5ea0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + strd r7, r7, [sp, #152] @ 0x98 │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + vldr s14, [r2] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n b5ea0 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + vldr s14, [r2] │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itttt ls │ │ │ │ + ldrls r2, [sp, #64] @ 0x40 │ │ │ │ + strls r3, [r2, #0] │ │ │ │ + ldrls r3, [sp, #96] @ 0x60 │ │ │ │ + vstrls s15, [r3] │ │ │ │ + b.n b5ea0 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w b5894 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + cmpge r2, #0 │ │ │ │ + itt le │ │ │ │ + mvnle.w r2, #8 │ │ │ │ + movle r3, #9 │ │ │ │ + ble.w b582a │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r2, r8 │ │ │ │ + it ge │ │ │ │ + movge r2, r8 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r8, r3 │ │ │ │ + it ge │ │ │ │ + cmpge r3, r2 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #9 │ │ │ │ + movlt r3, #10 │ │ │ │ + blt.w b582a │ │ │ │ + b.n b5894 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + b.n b5e5c │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + vldr s14, [r3] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w b5894 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n b582a │ │ │ │ + ldr r0, [pc, #336] @ (b6108 ) │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r6, [sp, #108] @ 0x6c │ │ │ │ + add.w r8, r7, r8, lsl #2 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + mov r1, r9 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + str.w fp, [sp, #12] │ │ │ │ + str r6, [sp, #108] @ 0x6c │ │ │ │ + blx 5fca4 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + add.w r0, r7, r1, lsl #2 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r1, [sp, #0] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r2, r1 │ │ │ │ + mov r1, sl │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + mov r3, r0 │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ + blx 60e20 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [sp, #108] @ 0x6c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + strd r8, r5, [sp, #8] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 65dac │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ + cbz r0, b6032 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + b.n b5b0a │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n b6058 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + movs r3, #1 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + adds r3, #1 │ │ │ │ + str.w r0, [r2, #4]! │ │ │ │ + cmp r1, r3 │ │ │ │ + bge.n b6042 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b602c │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5bc6 │ │ │ │ + b.n b5e52 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b5cb8 │ │ │ │ + b.n b5e52 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + vmov.f32 s0, s20 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + b.n b5968 │ │ │ │ + vmov.f32 s0, s15 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s19, s0 │ │ │ │ + b.n b5958 │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d6, d0 │ │ │ │ + b.n b5990 │ │ │ │ + vmov.f64 d0, d7 │ │ │ │ + blx 57d18 │ │ │ │ + b.n b5980 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r0, #42 @ 0x2a │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r7, #52 @ 0x34 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r2, #96 @ 0x60 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + lsrs r6, r1, #3 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r1, #188 @ 0xbc │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r6, #28 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r6, #0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r0, [r3, #56] @ 0x38 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r4, r3, #6 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r2, r1, #3 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + adds r4, r7, #6 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r6, r4, #0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + stmia r6!, {r1, r3, r4, r6} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r0, [r1, #108] @ 0x6c │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r4, r5, r2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000b610c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ + sub sp, #116 @ 0x74 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [pc, #912] @ (b64b8 ) │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + add r2, pc │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r3, [pc, #900] @ (b64bc ) │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r1, [pc, #900] @ (b64c0 ) │ │ │ │ + ldrd r9, r8, [sp, #188] @ 0xbc │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldrd fp, r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldrd sl, r3, [sp, #200] @ 0xc8 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #852] @ (b64c4 ) │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n b619a │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + adds r3, #1 │ │ │ │ + beq.n b619a │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + sub.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ + clz r3, r3 │ │ │ │ + lsrs r3, r3, #5 │ │ │ │ + b.n b619c │ │ │ │ + movs r3, #1 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + subs r2, #1 │ │ │ │ + cmp r1, #1 │ │ │ │ + ble.n b620e │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + cbz r0, b61e8 │ │ │ │ + cmp r2, #2 │ │ │ │ + bls.n b6258 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr r0, [pc, #780] @ (b64c8 ) │ │ │ │ + add r1, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #772] @ (b64cc ) │ │ │ │ + ldr r3, [pc, #752] @ (b64bc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w b64ac │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #116 @ 0x74 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + cmp r2, #2 │ │ │ │ + bhi.n b61b2 │ │ │ │ + adds r2, r1, #1 │ │ │ │ + vmov s18, r2 │ │ │ │ + mov r2, r1 │ │ │ │ + ldr r1, [pc, #728] @ (b64d0 ) │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add r1, pc │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w b6468 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + b.n b621e │ │ │ │ + cmp r2, #2 │ │ │ │ + bhi.n b61b2 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n b6298 │ │ │ │ + movs r2, #1 │ │ │ │ + vmov s18, r2 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w b6462 │ │ │ │ + movs r1, #1 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #3 │ │ │ │ + movlt r3, #4 │ │ │ │ + blt.n b61b8 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + cmp r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.w b645a │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r1, r0 │ │ │ │ + ble.n b62a0 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.n b61b8 │ │ │ │ + add.w ip, r1, r1, lsl #2 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + add.w lr, ip, #1 │ │ │ │ + add.w r2, ip, #3 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + mla r2, r0, r1, lr │ │ │ │ + mla r0, r1, r1, r0 │ │ │ │ + vmov s18, r0 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b6238 │ │ │ │ + ldr r1, [pc, #600] @ (b64d4 ) │ │ │ │ + mov r0, r6 │ │ │ │ + strd r3, r2, [sp, #88] @ 0x58 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b622a │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n b61b8 │ │ │ │ + movs r2, #1 │ │ │ │ + vmov s18, r2 │ │ │ │ + b.n b61f4 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.w b64b4 │ │ │ │ + vmov s15, r2 │ │ │ │ + movs r1, #0 │ │ │ │ + vcvt.f32.s32 s17, s18 │ │ │ │ + str.w r1, [r9, #4] │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + vstr s17, [r9] │ │ │ │ + vstr s16, [r1] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + str r0, [r1, #0] │ │ │ │ + vmov r0, s18 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cmp r1, r0 │ │ │ │ + bge.n b62e2 │ │ │ │ + cbnz r3, b62f6 │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b61ba │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n b6302 │ │ │ │ + cbnz r3, b62f6 │ │ │ │ + mvn.w r2, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b61ba │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b61c6 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n b61ba │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + cmp r2, r1 │ │ │ │ + bge.n b631a │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n b62f6 │ │ │ │ + mvn.w r2, #14 │ │ │ │ + movs r3, #15 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + b.n b61ba │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w b64b0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w b61c6 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w b61c6 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r6 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 648e8 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbz r3, b634a │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + b.n b61c6 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r7 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + blx 63244 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + str.w fp, [sp, #28] │ │ │ │ + str.w sl, [sp, #20] │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r5, [sp, #32] │ │ │ │ + str.w r9, [sp, #8] │ │ │ │ + blx 57774 │ │ │ │ + vldr s15, [r9] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vcmpe.f32 s17, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vcvtlt.s32.f32 s17, s15 │ │ │ │ + vldr s15, [r3] │ │ │ │ + it ge │ │ │ │ + vcvtge.s32.f32 s17, s17 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vcvtlt.s32.f32 s16, s15 │ │ │ │ + vldr s15, [sp, #72] @ 0x48 │ │ │ │ + it ge │ │ │ │ + vcvtge.s32.f32 s16, s16 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + vmov s15, r3 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite ge │ │ │ │ + vcvtge.s32.f32 s18, s14 │ │ │ │ + vcvtlt.s32.f32 s18, s15 │ │ │ │ + cbz r3, b643a │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbnz r3, b643a │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + subs r2, r3, #1 │ │ │ │ + cmp r2, #1 │ │ │ │ + bls.n b6470 │ │ │ │ + cmp r3, #3 │ │ │ │ + bne.n b643a │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #208] @ (b64d8 ) │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [pc, #188] @ (b64dc ) │ │ │ │ + strd r4, r4, [sp] │ │ │ │ + it eq │ │ │ │ + moveq r4, #78 @ 0x4e │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [pc, #180] @ (b64e0 ) │ │ │ │ + it ne │ │ │ │ + movne r4, #67 @ 0x43 │ │ │ │ + strb.w r4, [sp, #104] @ 0x68 │ │ │ │ + add r3, pc │ │ │ │ + blx 5cc38 │ │ │ │ + movs r3, #0 │ │ │ │ + vcvt.f32.s32 s14, s17 │ │ │ │ + str.w r3, [r9, #4] │ │ │ │ + vcvt.f32.s32 s15, s16 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vstr s14, [r9] │ │ │ │ + vstr s15, [r3] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + vstr s18, [r3] │ │ │ │ + b.n b61c6 │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n b61b8 │ │ │ │ + movs r1, #1 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ + b.n b627a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n b61b8 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #108] @ (b64e4 ) │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r0, pc │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [pc, #88] @ (b64e8 ) │ │ │ │ + strd r4, r4, [sp] │ │ │ │ + it eq │ │ │ │ + moveq r4, #67 @ 0x43 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [pc, #80] @ (b64ec ) │ │ │ │ + it ne │ │ │ │ + movne r4, #78 @ 0x4e │ │ │ │ + strb.w r4, [sp, #104] @ 0x68 │ │ │ │ + add r3, pc │ │ │ │ + blx 5e348 │ │ │ │ + b.n b643a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r2 │ │ │ │ + b.n b61ba │ │ │ │ + negs r3, r1 │ │ │ │ + b.n b61ba │ │ │ │ + vshr.u32 q8, q6, #30 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + subs r6, r6, #2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + movs r0, #220 @ 0xdc │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + vqadd.u8 q8, q3, q6 │ │ │ │ + adds r0, r0, r2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + asrs r6, r0, #27 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r2, r6, r7 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r2, [r3, #24] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r0, r4, r4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r2, r0, r6 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + subs r0, r6, r2 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000b64f0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d13} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ + ldr.w r4, [pc, #1620] @ b6b5c │ │ │ │ + mov r5, r3 │ │ │ │ + ldr.w r3, [pc, #1620] @ b6b60 │ │ │ │ + sub sp, #140 @ 0x8c │ │ │ │ + add r4, pc │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r1, [pc, #1592] @ b6b64 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldrd r4, r3, [sp, #232] @ 0xe8 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w b67a4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n b659a │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bge.n b65a2 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r5, #4 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr.w r0, [pc, #1536] @ b6b68 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1524] @ b6b6c │ │ │ │ + ldr.w r3, [pc, #1508] @ b6b60 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w b721e │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #140 @ 0x8c │ │ │ │ + vpop {d8-d13} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r5, #2 │ │ │ │ + b.n b6564 │ │ │ │ + ldr r5, [r6, #0] │ │ │ │ + cmp r5, #0 │ │ │ │ + bne.w b7218 │ │ │ │ + ldr.w r1, [pc, #1476] @ b6b70 │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w b67bc │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ + ble.w b71e6 │ │ │ │ + ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ + lsls r2, r0, #2 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, fp │ │ │ │ + blx 5ae88 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + subs r2, r7, r2 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w b67c6 │ │ │ │ + mov r8, r5 │ │ │ │ + mov sl, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + mov r7, fp │ │ │ │ + str r6, [sp, #20] │ │ │ │ + str.w r8, [sp, #116] @ 0x74 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n b66f2 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + movs r5, #1 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + str.w r8, [sp, #16] │ │ │ │ + add.w fp, r3, sl, lsl #3 │ │ │ │ + mov r8, fp │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + mov r0, fp │ │ │ │ + vldmia r6!, {s17} │ │ │ │ + adds r5, #1 │ │ │ │ + vldr s16, [r8, #8] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + mov r0, fp │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s15, s16, s0 │ │ │ │ + vcmp.f32 s17, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ vstr s15, [r6, #-4] │ │ │ │ vldr s16, [r8, #8] │ │ │ │ vldr s17, [r7] │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @@ -123073,27 +124041,27 @@ │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ cmp r3, r5 │ │ │ │ vstr s15, [r4] │ │ │ │ - bge.n b5c50 │ │ │ │ + bge.n b6614 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vldr s17, [r7] │ │ │ │ str.w r9, [sp, #116] @ 0x74 │ │ │ │ add.w r5, r3, r9, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ vldr s16, [r5] │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n b5d58 │ │ │ │ + bge.n b671c │ │ │ │ vneg.f32 s16, s16 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp, #116] @ 0x74 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ @@ -123125,30 +124093,30 @@ │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ cmp r2, r3 │ │ │ │ vstr s15, [r4] │ │ │ │ - bge.w b5c38 │ │ │ │ + bge.w b65fc │ │ │ │ ldr r6, [sp, #20] │ │ │ │ - b.n b5fba │ │ │ │ - ldr r1, [pc, #972] @ (b61b0 ) │ │ │ │ + b.n b697e │ │ │ │ + ldr r1, [pc, #972] @ (b6b74 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w b5b86 │ │ │ │ + bne.w b654a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r5, #1 │ │ │ │ - b.n b5ba0 │ │ │ │ + b.n b6564 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n b5bb0 │ │ │ │ + b.n b6574 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ sub.w r8, r3, #8 │ │ │ │ mov.w r9, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -123194,15 +124162,15 @@ │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ cmp r3, r9 │ │ │ │ vstr s15, [r4] │ │ │ │ - blt.n b5fa2 │ │ │ │ + blt.n b6966 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r9 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ mov r8, fp │ │ │ │ add.w fp, fp, #8 │ │ │ │ mov r0, fp │ │ │ │ @@ -123261,59 +124229,59 @@ │ │ │ │ vadd.f32 s15, s16, s0 │ │ │ │ vcmp.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s17 │ │ │ │ cmp r3, r5 │ │ │ │ vstr s15, [r4] │ │ │ │ - bge.n b5ec4 │ │ │ │ + bge.n b6888 │ │ │ │ ldr.w r8, [sp, #20] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add sl, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3 │ │ │ │ add r8, r3 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #16] │ │ │ │ cmp r3, r9 │ │ │ │ - bge.w b5e16 │ │ │ │ + bge.w b67da │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n b5fe0 │ │ │ │ + ble.n b69a4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r2, r0, lsl #2 │ │ │ │ vldr s14, [r3] │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstmia r3!, {s15} │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n b5fd0 │ │ │ │ + bne.n b6994 │ │ │ │ vmov s15, r0 │ │ │ │ vcvt.f32.s32 s0, s15 │ │ │ │ vadd.f32 s0, s0, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b6868 │ │ │ │ + bmi.w b722c │ │ │ │ vsqrt.f64 d7, d0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ vdiv.f64 d6, d5, d7 │ │ │ │ add.w r3, r2, #8 │ │ │ │ adds r3, r1, r3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [pc, #412] @ (b61b4 ) │ │ │ │ + ldr r3, [pc, #412] @ (b6b78 ) │ │ │ │ sub.w r4, r2, #8 │ │ │ │ - vldr s19, [pc, #412] @ b61b8 │ │ │ │ + vldr s19, [pc, #412] @ b6b7c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ subs r3, #8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ @@ -123324,26 +124292,26 @@ │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ vcvt.f32.f64 s17, d6 │ │ │ │ vmov.f32 s23, s17 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ vstr s19, [sp, #124] @ 0x7c │ │ │ │ vstr s19, [sp, #128] @ 0x80 │ │ │ │ - ble.w b681c │ │ │ │ + ble.w b71e0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r8, r3 │ │ │ │ add.w r0, r3, r0, lsl #3 │ │ │ │ vstr s19, [r3] │ │ │ │ adds r3, #8 │ │ │ │ vstr s19, [r3, #-4] │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n b6056 │ │ │ │ + bne.n b6a1a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b61bc │ │ │ │ + beq.w b6b80 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r5, #1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ add.w sl, r3, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r6, r7 │ │ │ │ @@ -123354,15 +124322,15 @@ │ │ │ │ vldr s16, [r6] │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n b60a6 │ │ │ │ + bge.n b6a6a │ │ │ │ vneg.f32 s16, s16 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vldmia r9!, {s14} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r7, #8 │ │ │ │ vldr s15, [r7, #-12] │ │ │ │ add r6, r3 │ │ │ │ @@ -123378,15 +124346,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ adds r1, r5, #1 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s15, s16, s14 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w b62f0 │ │ │ │ + blt.w b6cb4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r8, sl, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ add.w r4, r3, fp, lsl #3 │ │ │ │ strd r1, r6, [sp, #16] │ │ │ │ movs r5, #1 │ │ │ │ mov r6, r4 │ │ │ │ @@ -123428,33 +124396,31 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r2, r5 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s15, s16, s14 │ │ │ │ vstr s15, [r7, #-4] │ │ │ │ - bge.n b60fe │ │ │ │ + bge.n b6ac2 │ │ │ │ ldrd r1, r6, [sp, #16] │ │ │ │ mov r5, r1 │ │ │ │ - b.n b6088 │ │ │ │ - lsls r4, r0, #23 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + b.n b6a4c │ │ │ │ + stc2 0, cr0, [r0], {92} @ 0x5c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - movs r7, #10 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsls r0, r3, #21 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ite al │ │ │ │ + lslal r4, r3, #1 │ │ │ │ + add r6, r6, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r4, r6 │ │ │ │ + @ instruction: 0xfb94005c │ │ │ │ + ite vs │ │ │ │ + lslvs r4, r3, #1 │ │ │ │ + asrvc r0, r4, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r7, #1 │ │ │ │ ldr.w fp, [sp, #80] @ 0x50 │ │ │ │ add r3, r4 │ │ │ │ @@ -123489,15 +124455,15 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s15, s16, s14 │ │ │ │ vstr s15, [r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ cmp r2, r8 │ │ │ │ - blt.n b62da │ │ │ │ + blt.n b6c9e │ │ │ │ mov r6, r8 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ mov r7, r9 │ │ │ │ mov r4, fp │ │ │ │ mov r8, sl │ │ │ │ mov r5, r4 │ │ │ │ adds r4, #8 │ │ │ │ @@ -123537,53 +124503,53 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r2, r6 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vmla.f32 s15, s16, s14 │ │ │ │ vstr s15, [sl, #-8] │ │ │ │ - bge.n b6244 │ │ │ │ + bge.n b6c08 │ │ │ │ ldr.w r8, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add.w sl, sl, #8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add fp, r2 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r2, r8 │ │ │ │ - bge.w b61d8 │ │ │ │ + bge.w b6b9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - vldr s15, [pc, #-324] @ b61b8 │ │ │ │ + vldr s15, [pc, #-324] @ b6b7c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n b6322 │ │ │ │ + ble.n b6ce6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r2, r0, lsl #2 │ │ │ │ mov r1, r8 │ │ │ │ vldmia r3!, {s13} │ │ │ │ add.w r8, r8, #8 │ │ │ │ vldr s14, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ vmla.f32 s15, s13, s14 │ │ │ │ - bne.n b630a │ │ │ │ + bne.n b6cce │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ vmov s14, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, r7, r0 │ │ │ │ add.w ip, r7, #1 │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ lsls r1, r0, #4 │ │ │ │ cmp r6, ip │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ vdiv.f32 s18, s15, s14 │ │ │ │ - blt.n b637e │ │ │ │ + blt.n b6d42 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r2, #24 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mla r0, r2, r0, r3 │ │ │ │ mov r2, r3 │ │ │ │ add r3, r1 │ │ │ │ mov lr, r2 │ │ │ │ @@ -123594,15 +124560,15 @@ │ │ │ │ adds r2, #8 │ │ │ │ vldr s12, [lr] │ │ │ │ vnmls.f32 s14, s15, s12 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s15, [r3, #-4] │ │ │ │ vstr s14, [r3, #-8] │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n b634c │ │ │ │ + bne.n b6d10 │ │ │ │ subs r3, r6, #1 │ │ │ │ subs r3, r3, r7 │ │ │ │ add r3, ip │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ add r1, r3 │ │ │ │ @@ -123619,27 +124585,27 @@ │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ str r3, [sp, #16] │ │ │ │ vcvt.f64.f32 d10, s20 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b685e │ │ │ │ + bmi.w b7222 │ │ │ │ vsqrt.f64 d7, d0 │ │ │ │ vmul.f64 d10, d10, d7 │ │ │ │ vmul.f32 s15, s23, s18 │ │ │ │ vcvt.f32.f64 s20, d10 │ │ │ │ vcmpe.f32 s15, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w b6646 │ │ │ │ + bgt.w b700a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w b663c │ │ │ │ + ble.w b7000 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov.w sl, #2 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ vmov.f32 s26, s23 │ │ │ │ add.w r8, r3, #8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -123699,31 +124665,31 @@ │ │ │ │ vmul.f64 d7, d7, d6 │ │ │ │ vmul.f32 s11, s22, s20 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vmul.f32 s0, s0, s11 │ │ │ │ vnmls.f32 s0, s14, s14 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w b6810 │ │ │ │ + bls.w b71d4 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vmul.f32 s22, s22, s21 │ │ │ │ vcvt.f64.f32 d8, s14 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vcvt.f64.f32 d11, s22 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b6836 │ │ │ │ + bmi.w b71fa │ │ │ │ vsqrt.f64 d7, d0 │ │ │ │ vadd.f64 d8, d8, d7 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vdiv.f64 d7, d11, d8 │ │ │ │ - vldr s16, [pc, #-828] @ b61b8 │ │ │ │ + vldr s16, [pc, #-828] @ b6b7c │ │ │ │ vcvt.f32.f64 s24, d7 │ │ │ │ vsub.f32 s25, s24, s25 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b6734 │ │ │ │ + beq.w b70f8 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ movs r5, #1 │ │ │ │ ldrd r7, r6, [sp, #44] @ 0x2c │ │ │ │ add.w sl, r3, r2, lsl #3 │ │ │ │ vldr s22, [sl, #8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ mov r0, sl │ │ │ │ @@ -123744,22 +124710,22 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s22, s22, s0 │ │ │ │ vmla.f32 s15, s25, s22 │ │ │ │ vmla.f32 s16, s14, s22 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n b6510 │ │ │ │ + bge.n b6ed4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov lr, r9 │ │ │ │ add.w ip, fp, #4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ cmp r0, r9 │ │ │ │ - blt.n b65dc │ │ │ │ + blt.n b6fa0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r7, ip │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r6, r8 │ │ │ │ mov r5, r9 │ │ │ │ strd r9, ip, [sp, #68] @ 0x44 │ │ │ │ add.w sl, r3, r2 │ │ │ │ @@ -123783,15 +124749,15 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r2, r5 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vmla.f32 s15, s25, s17 │ │ │ │ vmla.f32 s16, s14, s17 │ │ │ │ vstr s15, [r3] │ │ │ │ - bge.n b6584 │ │ │ │ + bge.n b6f48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd lr, ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ vldr s15, [r8, #-8] │ │ │ │ vmov s13, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r9, r9, #1 │ │ │ │ @@ -123819,52 +124785,52 @@ │ │ │ │ vdiv.f64 d6, d7, d5 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, lr │ │ │ │ vcvt.f32.f64 s12, d6 │ │ │ │ vadd.f32 s18, s18, s12 │ │ │ │ - bge.w b641c │ │ │ │ + bge.w b6de0 │ │ │ │ vmov.f32 s23, s26 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bne.w b603e │ │ │ │ - ldr r0, [pc, #564] @ (b687c ) │ │ │ │ + bne.w b6a02 │ │ │ │ + ldr r0, [pc, #564] @ (b7240 ) │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcvt.f64.f32 d9, s18 │ │ │ │ vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ vmov.f32 s20, s0 │ │ │ │ vdiv.f32 s22, s15, s0 │ │ │ │ vcmp.f64 d9, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b684a │ │ │ │ + bmi.w b720e │ │ │ │ vsqrt.f64 d0, d9 │ │ │ │ vmov.f64 d8, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r0, [pc, #524] @ (b6880 ) │ │ │ │ + ldr r0, [pc, #524] @ (b7244 ) │ │ │ │ vdiv.f64 d6, d8, d0 │ │ │ │ add r0, pc │ │ │ │ vcvt.f32.f64 s21, d6 │ │ │ │ blx 57478 │ │ │ │ vmov.f32 s15, s0 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ blx 5e2f4 │ │ │ │ vdiv.f64 d7, d8, d0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ - ble.w b6840 │ │ │ │ + ble.w b7204 │ │ │ │ vcvt.f64.f32 d8, s14 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ vmov.f32 s18, s22 │ │ │ │ - vldr s19, [pc, #452] @ b6878 │ │ │ │ + vldr s19, [pc, #452] @ b723c │ │ │ │ movs r5, #1 │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ vldr s0, [r4] │ │ │ │ adds r5, #1 │ │ │ │ vmul.f32 s0, s0, s21 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ @@ -123883,27 +124849,27 @@ │ │ │ │ vcmpe.f32 s0, s19 │ │ │ │ it lt │ │ │ │ vmovlt.f32 s18, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s19, s0 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n b66ba │ │ │ │ + bge.n b707e │ │ │ │ vcmpe.f32 s20, s18 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmp.f32 s22, s19 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s20 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s22, s19 │ │ │ │ vdiv.f32 s15, s18, s22 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.w b5bb0 │ │ │ │ + b.w b6574 │ │ │ │ ldrd r7, r6, [sp, #44] @ 0x2c │ │ │ │ movs r5, #1 │ │ │ │ ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ vldr s17, [sl] │ │ │ │ mov r0, sl │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @@ -123923,22 +124889,22 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vmla.f32 s15, s25, s17 │ │ │ │ vmla.f32 s16, s14, s17 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n b673e │ │ │ │ + bge.n b7102 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov lr, r9 │ │ │ │ add.w ip, fp, #4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ cmp r0, r9 │ │ │ │ - blt.w b65dc │ │ │ │ + blt.w b6fa0 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ mov r7, r9 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ mov r6, ip │ │ │ │ mov r4, r8 │ │ │ │ mov r5, ip │ │ │ │ str.w r9, [sp, #68] @ 0x44 │ │ │ │ @@ -123962,77 +124928,77 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vmla.f32 s15, s25, s17 │ │ │ │ vmla.f32 s16, s14, s17 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r3, r7 │ │ │ │ - bge.n b67b2 │ │ │ │ + bge.n b7176 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov ip, r6 │ │ │ │ ldrd lr, r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.n b65dc │ │ │ │ + b.n b6fa0 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r6, #0] │ │ │ │ - b.w b5bb0 │ │ │ │ - vldr s15, [pc, #88] @ b6878 │ │ │ │ - b.n b6322 │ │ │ │ + b.w b6574 │ │ │ │ + vldr s15, [pc, #88] @ b723c │ │ │ │ + b.n b6ce6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - b.w b5fe0 │ │ │ │ + b.w b69a4 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d7, d0 │ │ │ │ - b.n b64e6 │ │ │ │ + b.n b6eaa │ │ │ │ vmov.f32 s18, s22 │ │ │ │ - vldr s19, [pc, #48] @ b6878 │ │ │ │ - b.n b670a │ │ │ │ + vldr s19, [pc, #48] @ b723c │ │ │ │ + b.n b70ce │ │ │ │ vmov.f64 d0, d9 │ │ │ │ blx 57d18 │ │ │ │ - b.n b666e │ │ │ │ + b.n b7032 │ │ │ │ negs r5, r5 │ │ │ │ - b.w b5ba2 │ │ │ │ + b.w b6566 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d7, d0 │ │ │ │ - b.n b63c2 │ │ │ │ + b.n b6d86 │ │ │ │ blx 57d18 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vmov.f64 d7, d0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b6000 │ │ │ │ + b.w b69c4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #1 │ │ │ │ + asrs r0, r4, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + lsrs r0, r4, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000b6884 : │ │ │ │ +000b7248 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #936] @ (b6c48 ) │ │ │ │ + ldr r2, [pc, #936] @ (b760c ) │ │ │ │ mov fp, r3 │ │ │ │ - ldr r3, [pc, #936] @ (b6c4c ) │ │ │ │ + ldr r3, [pc, #936] @ (b7610 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r8, [pc, #932] @ b6c50 │ │ │ │ + ldr.w r8, [pc, #932] @ b7614 │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r9, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ @@ -124069,177 +125035,177 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #292] @ 0x124 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ ldr r5, [sp, #300] @ 0x12c │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #836] @ (b6c54 ) │ │ │ │ + ldr r1, [pc, #836] @ (b7618 ) │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #828] @ (b6c58 ) │ │ │ │ + ldr r1, [pc, #828] @ (b761c ) │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 57998 │ │ │ │ - ldr r1, [pc, #812] @ (b6c5c ) │ │ │ │ + ldr r1, [pc, #812] @ (b7620 ) │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r8, [sl] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.n b69a8 │ │ │ │ + bhi.n b736c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b69e6 │ │ │ │ + beq.n b73aa │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ orrs r6, r3 │ │ │ │ orrs r6, r2 │ │ │ │ - beq.n b69de │ │ │ │ + beq.n b73a2 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b6a02 │ │ │ │ + beq.n b73c6 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n b6a1c │ │ │ │ + blt.n b73e0 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r1, #1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.n b6a24 │ │ │ │ + blt.n b73e8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n b6a2c │ │ │ │ + bgt.n b73f0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n b6a34 │ │ │ │ + beq.n b73f8 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n b6a64 │ │ │ │ + beq.n b7428 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ vldr s14, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n b6a64 │ │ │ │ + bhi.n b7428 │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n b69ae │ │ │ │ + b.n b7372 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ - ldr r0, [pc, #684] @ (b6c60 ) │ │ │ │ + ldr r0, [pc, #684] @ (b7624 ) │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #676] @ (b6c64 ) │ │ │ │ - ldr r3, [pc, #652] @ (b6c4c ) │ │ │ │ + ldr r2, [pc, #676] @ (b7628 ) │ │ │ │ + ldr r3, [pc, #652] @ (b7610 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w b6c44 │ │ │ │ + bne.w b7608 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #180 @ 0xb4 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n b69ae │ │ │ │ - ldr r1, [pc, #640] @ (b6c68 ) │ │ │ │ + b.n b7372 │ │ │ │ + ldr r1, [pc, #640] @ (b762c ) │ │ │ │ str r0, [sp, #156] @ 0x9c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b6952 │ │ │ │ + bne.n b7316 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n b69b0 │ │ │ │ - ldr r1, [pc, #616] @ (b6c6c ) │ │ │ │ + b.n b7374 │ │ │ │ + ldr r1, [pc, #616] @ (b7630 ) │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n b6960 │ │ │ │ + bne.n b7324 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n b69ae │ │ │ │ + b.n b7372 │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n b69ae │ │ │ │ + b.n b7372 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n b69ae │ │ │ │ + b.n b7372 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.n b69ae │ │ │ │ - cbz r2, b6a64 │ │ │ │ + b.n b7372 │ │ │ │ + cbz r2, b7428 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ cmpge r2, #0 │ │ │ │ itt le │ │ │ │ mvnle.w r2, #11 │ │ │ │ movle r3, #12 │ │ │ │ - ble.n b69ae │ │ │ │ + ble.n b7372 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r1 │ │ │ │ it ge │ │ │ │ movge r2, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ cmpge r3, r2 │ │ │ │ itt lt │ │ │ │ mvnlt.w r2, #12 │ │ │ │ movlt r3, #13 │ │ │ │ - blt.n b69ae │ │ │ │ + blt.n b7372 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b6bfc │ │ │ │ + bne.w b75c0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n b6a7c │ │ │ │ + ble.n b7440 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - cbz r2, b6a86 │ │ │ │ + cbz r2, b744a │ │ │ │ cmp r1, r3 │ │ │ │ - ble.n b6a86 │ │ │ │ + ble.n b744a │ │ │ │ mvn.w r2, #17 │ │ │ │ movs r3, #18 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n b69b0 │ │ │ │ - ldr r0, [pc, #488] @ (b6c70 ) │ │ │ │ + b.n b7374 │ │ │ │ + ldr r0, [pc, #488] @ (b7634 ) │ │ │ │ mov r3, r9 │ │ │ │ - ldr r1, [pc, #488] @ (b6c74 ) │ │ │ │ + ldr r1, [pc, #488] @ (b7638 ) │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ adds r6, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r6, r6, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ @@ -124258,42 +125224,42 @@ │ │ │ │ vmov s15, r0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ cmp r2, r3 │ │ │ │ vstr s16, [r1] │ │ │ │ mov.w r1, #1 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ - bge.n b6ae6 │ │ │ │ + bge.n b74aa │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.w b6bf4 │ │ │ │ + beq.w b75b8 │ │ │ │ mvn.w r2, #19 │ │ │ │ movs r3, #20 │ │ │ │ str r2, [r5, #0] │ │ │ │ - b.n b69b0 │ │ │ │ + b.n b7374 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w b6bfc │ │ │ │ + bne.w b75c0 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.w b69bc │ │ │ │ + beq.w b7380 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b69bc │ │ │ │ + beq.w b7380 │ │ │ │ ldrd r3, r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 648e8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbz r3, b6b20 │ │ │ │ + cbz r3, b74e4 │ │ │ │ ldr.w r2, [r9] │ │ │ │ add r3, r2 │ │ │ │ str r3, [r5, #0] │ │ │ │ - b.n b69bc │ │ │ │ + b.n b7380 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r8, [sp, #132] @ 0x84 │ │ │ │ mov r1, fp │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -124334,29 +125300,29 @@ │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ str.w r8, [sp] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ blx 5deac │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n b6be8 │ │ │ │ + beq.n b75ac │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ itt gt │ │ │ │ addgt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ strgt r3, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #1 │ │ │ │ - bls.n b6c00 │ │ │ │ + bls.n b75c4 │ │ │ │ cmp r3, #3 │ │ │ │ - bne.n b6be8 │ │ │ │ + bne.n b75ac │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - ldr r2, [pc, #204] @ (b6c78 ) │ │ │ │ + ldr r2, [pc, #204] @ (b763c ) │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add.w r2, r2, #8 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -124365,37 +125331,37 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r4, #67 @ 0x43 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #172] @ (b6c7c ) │ │ │ │ + ldr r0, [pc, #172] @ (b7640 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #172] @ (b6c80 ) │ │ │ │ + ldr r3, [pc, #172] @ (b7644 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ blx 5cc38 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n b69bc │ │ │ │ + b.n b7380 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b69bc │ │ │ │ + beq.w b7380 │ │ │ │ negs r3, r3 │ │ │ │ - b.n b69b0 │ │ │ │ + b.n b7374 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - ldr r2, [pc, #124] @ (b6c84 ) │ │ │ │ + ldr r2, [pc, #124] @ (b7648 ) │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add.w r2, r2, #8 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -124405,1013 +125371,58 @@ │ │ │ │ it ne │ │ │ │ movne r4, #78 @ 0x4e │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #92] @ (b6c88 ) │ │ │ │ - ldr r3, [pc, #92] @ (b6c8c ) │ │ │ │ + ldr r0, [pc, #92] @ (b764c ) │ │ │ │ + ldr r3, [pc, #92] @ (b7650 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str.w r9, [sp] │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ blx 5e348 │ │ │ │ - b.n b6be8 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str??.w r0, [ip, ip, lsl #1] │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - asrs r0, r3, #29 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - pop {r1, r5} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r4, r3, #24 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - adds r6, r1, r4 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf750005c │ │ │ │ - asrs r6, r2, #2 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsrs r4, r7, #29 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r6, r4] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsrs r2, r3, #31 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - asrs r0, r1, #16 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r2, r7, #12 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000b6c90 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ - sub sp, #212 @ 0xd4 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr.w r3, [pc, #2376] @ b75f4 │ │ │ │ - mov r8, r0 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r2, [pc, #2372] @ b75f8 │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ - add r2, pc │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r7, [sp, #312] @ 0x138 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #204] @ 0xcc │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [sp, #284] @ 0x11c │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r2, [sp, #292] @ 0x124 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [sp, #296] @ 0x128 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [sp, #300] @ 0x12c │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [sp, #308] @ 0x134 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [sp, #316] @ 0x13c │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldrd r6, r2, [sp, #320] @ 0x140 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - str r7, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r1, [pc, #2300] @ b75fc │ │ │ │ - str r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ - add r1, pc │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr.w r7, [pc, #2288] @ b7600 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - add r7, pc │ │ │ │ - ldr r2, [sp, #332] @ 0x14c │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r7 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2264] @ b7604 │ │ │ │ - mov r8, r0 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - add r1, pc │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57998 │ │ │ │ - mov r1, r7 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2240] @ b7608 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r7, [r6, #0] │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - str r3, [r5, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n b6dfe │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - orrs r3, r2 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - orrs r3, r2 │ │ │ │ - bne.n b6da8 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #2196] @ b760c │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #2188] @ b7610 │ │ │ │ - ldr.w r3, [pc, #2156] @ b75f4 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w b75c0 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #212 @ 0xd4 │ │ │ │ - vpop {d8-d10} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b7406 │ │ │ │ - ldr.w r8, [r9] │ │ │ │ - cmp.w r8, #0 │ │ │ │ - blt.w b73fe │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n b6e18 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w b749a │ │ │ │ - cmp.w r8, #0 │ │ │ │ - bne.w b74dc │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b7296 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n b6df4 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - cbz r2, b6e20 │ │ │ │ - cmp r8, r3 │ │ │ │ - ble.n b6e20 │ │ │ │ - mvn.w r2, #14 │ │ │ │ - movs r3, #15 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b6d74 │ │ │ │ - ldr.w r1, [pc, #2068] @ b7614 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n b6d60 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b6d74 │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n b6d72 │ │ │ │ - cmp.w r8, #1 │ │ │ │ - bgt.w b7210 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.n b6e50 │ │ │ │ - adds r7, #1 │ │ │ │ - beq.n b6d82 │ │ │ │ - mvn.w r2, #16 │ │ │ │ - movs r3, #17 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - b.n b6d74 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b7296 │ │ │ │ - adds r7, #1 │ │ │ │ - beq.n b6d82 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n b6d82 │ │ │ │ - add.w r7, fp, #1 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w b73d2 │ │ │ │ - ldr.w r0, [pc, #1960] @ b7618 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - ldr.w r0, [pc, #1952] @ b761c │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - vdiv.f32 s20, s14, s15 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b75d2 │ │ │ │ - vsqrt.f32 s19, s15 │ │ │ │ - vcmp.f32 s20, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b75c4 │ │ │ │ - vsqrt.f32 s18, s20 │ │ │ │ - vcvt.f64.f32 d7, s17 │ │ │ │ - vstr s18, [sp, #160] @ 0xa0 │ │ │ │ - vcmp.f64 d7, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b75ea │ │ │ │ - vsqrt.f64 d0, d7 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b75e0 │ │ │ │ - vsqrt.f64 d6, d0 │ │ │ │ - vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vdiv.f64 d7, d5, d6 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #188] @ 0xbc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vcmpe.f32 s14, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vmovlt.f32 s18, s14 │ │ │ │ - cbz r3, b6f08 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr.w r0, [pc, #1808] @ b7620 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - blx 5a104 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w b729a │ │ │ │ - vcmpe.f32 s19, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w b729a │ │ │ │ - vdiv.f32 s15, s19, s0 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - vstr s15, [sp, #180] @ 0xb4 │ │ │ │ - sub.w sl, r3, r7, lsl #3 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w b7424 │ │ │ │ - movs r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ble.n b6f9c │ │ │ │ - ldr.w r1, [pc, #1732] @ b7624 │ │ │ │ - add r7, sp, #180 @ 0xb4 │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - add.w r8, sp, #156 @ 0x9c │ │ │ │ - add r1, pc │ │ │ │ - mov r4, r1 │ │ │ │ - b.n b6f72 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - subs r3, r3, r2 │ │ │ │ - mla r2, r2, fp, r2 │ │ │ │ - adds r3, #1 │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - mov r3, r4 │ │ │ │ - blx 61414 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n b6f6e │ │ │ │ - ldr r4, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - vldr s15, [r2] │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ittt gt │ │ │ │ - vldrgt s14, [sp, #180] @ 0xb4 │ │ │ │ - vmulgt.f32 s15, s14, s15 │ │ │ │ - vstrgt s15, [sp, #188] @ 0xbc │ │ │ │ - cbz r2, b6fdc │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - vldr s13, [sp, #180] @ 0xb4 │ │ │ │ - vldr s14, [r2] │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - vmul.f32 s14, s14, s13 │ │ │ │ - vldr s15, [r2] │ │ │ │ - vstr s14, [sp, #168] @ 0xa8 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s15, [sp, #172] @ 0xac │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - adds r1, r3, #1 │ │ │ │ - ldr r6, [sp, #84] @ 0x54 │ │ │ │ - add.w r8, r1, r3 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - subs r2, r2, r1 │ │ │ │ - subs r7, r6, #4 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r3, r0, r1, lsl #3 │ │ │ │ - add.w sl, r7, r1, lsl #2 │ │ │ │ - subs r6, #4 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #124] @ 0x7c │ │ │ │ - subs r3, #8 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add.w fp, sp, #184 @ 0xb8 │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - subs r6, #4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sp, #196 @ 0xc4 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - str.w fp, [sp, #20] │ │ │ │ - str r6, [sp, #100] @ 0x64 │ │ │ │ - blx 581ec │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - cbz r3, b703e │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w b72c8 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b72d6 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b733a │ │ │ │ - add.w r8, r7, r8, lsl #2 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov.w ip, #66 @ 0x42 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - strd sl, r2, [sp, #20] │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ - str r5, [sp, #52] @ 0x34 │ │ │ │ - str.w r8, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #32] │ │ │ │ - strb.w ip, [sp, #200] @ 0xc8 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #188 @ 0xbc │ │ │ │ - adds r7, r3, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add r3, r7 │ │ │ │ - add.w r7, r2, r7, lsl #2 │ │ │ │ - add.w r4, r2, r3, lsl #2 │ │ │ │ - add r3, sp, #172 @ 0xac │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - blx 65840 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - mov r2, sl │ │ │ │ - strd r6, r7, [sp, #4] │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - strd r4, r0, [sp, #24] │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r4, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r7 │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - str r5, [sp, #32] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - blx 615e4 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - strd r4, r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #1340] @ b7628 │ │ │ │ - ldr.w r2, [pc, #1340] @ b762c │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - add r0, pc │ │ │ │ - add r2, pc │ │ │ │ - str.w fp, [sp, #32] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 61d94 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w b739a │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - add.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - cmp.w ip, #0 │ │ │ │ - str.w ip, [sp, #152] @ 0x98 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ble.n b7200 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr.w fp, [pc, #1292] @ b7630 │ │ │ │ - add.w r8, r3, r2 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - add fp, pc │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ - str.w fp, [sp, #60] @ 0x3c │ │ │ │ - sub.w r8, r3, r8, lsl #3 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ - str.w r9, [sp, #68] @ 0x44 │ │ │ │ - subs r7, r3, #4 │ │ │ │ - mov r9, r5 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r5, ip │ │ │ │ - add.w r3, r7, r2, lsl #2 │ │ │ │ - adds r0, r2, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - str r1, [sp, #156] @ 0x9c │ │ │ │ - vldr s13, [r3] │ │ │ │ - mov r3, r0 │ │ │ │ - bgt.n b718c │ │ │ │ - vmov.f32 s15, s13 │ │ │ │ - add.w ip, r2, #1073741824 @ 0x40000000 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r2, sl, r2, lsl #2 │ │ │ │ - movs r4, #0 │ │ │ │ - vldmia r2!, {s14} │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it gt │ │ │ │ - movgt r4, r3 │ │ │ │ - add.w r3, r3, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt.f32 s15, s14 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne.n b716c │ │ │ │ - cbnz r4, b719a │ │ │ │ - mov r2, r0 │ │ │ │ - cmp r0, r5 │ │ │ │ - str r0, [sp, #164] @ 0xa4 │ │ │ │ - bgt.n b7200 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - b.n b714a │ │ │ │ - ldr.w r3, [r6, ip, lsl #2] │ │ │ │ - add.w r0, r4, #1073741824 @ 0x40000000 │ │ │ │ - add.w ip, r7, r4, lsl #2 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - add.w lr, r7, r5, lsl #2 │ │ │ │ - mul.w r1, r4, r3 │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - ldr.w r5, [r6, r0, lsl #2] │ │ │ │ - vstr s13, [ip] │ │ │ │ - adds r1, #1 │ │ │ │ - str.w r2, [r6, r0, lsl #2] │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - add.w r1, r8, r1, lsl #3 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - vstr s15, [lr] │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - str.w r5, [r6, r2, lsl #2] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - blx 58120 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b72b0 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ - adds r0, r2, #1 │ │ │ │ - mov r2, r0 │ │ │ │ - str r0, [sp, #164] @ 0xa4 │ │ │ │ - cmp r0, r5 │ │ │ │ - ble.n b7194 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - vcvt.f32.s32 s16, s16 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vstr s16, [r2] │ │ │ │ - b.n b6d82 │ │ │ │ - ldr.w sl, [pc, #1056] @ b7634 │ │ │ │ - mov r3, r9 │ │ │ │ - ldr.w r1, [pc, #1056] @ b7638 │ │ │ │ - add sl, pc │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov r0, sl │ │ │ │ - add r1, pc │ │ │ │ - add.w sl, sl, #4 │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - str.w sl, [sp] │ │ │ │ - str r0, [sp, #148] @ 0x94 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr.w r1, [pc, #1028] @ b763c │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ - add r1, pc │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - strd sl, sl, [sp, #4] │ │ │ │ - str.w sl, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - cmp r0, r3 │ │ │ │ - it lt │ │ │ │ - movlt r0, r3 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - mla r3, r0, r3, r3 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - vmov s16, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vcvt.f32.s32 s15, s16 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp.w r3, r8, lsl #1 │ │ │ │ - vstr s15, [r2] │ │ │ │ - mov.w r2, #1 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - bge.w b6e48 │ │ │ │ - adds r7, #1 │ │ │ │ - bne.w b6e3e │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b6d82 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n b6d74 │ │ │ │ - vcmpe.f32 s18, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w b741e │ │ │ │ - movs r2, #0 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - b.n b6fe0 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - adds r0, r2, #1 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ - ldr.w ip, [r1, r4, lsl #2] │ │ │ │ - ldr.w r3, [r1, r2, lsl #2] │ │ │ │ - str.w r3, [r1, r4, lsl #2] │ │ │ │ - str.w ip, [r1, r2, lsl #2] │ │ │ │ - b.n b718c │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.w b703e │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b7046 │ │ │ │ - ldr r2, [pc, #852] @ (b7640 ) │ │ │ │ - mov r0, r9 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - add r2, pc │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - blx 60e20 │ │ │ │ - ldr r6, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add.w r0, r8, r3, lsl #1 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.w b74fc │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add.w fp, r7, r0, lsl #2 │ │ │ │ - subs r3, #1 │ │ │ │ - mov r1, sl │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r3, fp │ │ │ │ - blx 60e20 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - mov r2, fp │ │ │ │ - mov r0, r9 │ │ │ │ - blx 6074c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b75ae │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - add.w r7, r7, r8, lsl #2 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - movs r4, #69 @ 0x45 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #44] @ 0x2c │ │ │ │ - str.w sl, [sp, #20] │ │ │ │ - str r5, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - adds r2, r3, #1 │ │ │ │ - strb.w r4, [sp, #200] @ 0xc8 │ │ │ │ - add r3, r2 │ │ │ │ - add.w r2, r1, r2, lsl #2 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r1, r3, lsl #2 │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ - add r3, sp, #188 @ 0xbc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sp, #172 @ 0xac │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ - blx 65840 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b7200 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b74d6 │ │ │ │ - subs r3, #1 │ │ │ │ - vldr s14, [sp, #180] @ 0xb4 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ - ldr r3, [pc, #656] @ (b7644 ) │ │ │ │ - add r0, sp, #176 @ 0xb0 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - add r3, pc │ │ │ │ - vstr s15, [sp, #160] @ 0xa0 │ │ │ │ - blx 5e354 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b7200 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - b.n b710e │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - orrs r2, r1 │ │ │ │ - beq.n b745e │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b6d82 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ - movs r3, #0 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r1, #4] │ │ │ │ - str r2, [r1, #0] │ │ │ │ - b.n b6d82 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n b6d72 │ │ │ │ - ldr r1, [pc, #576] @ (b7648 ) │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w b6db0 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n b6d72 │ │ │ │ - vdiv.f32 s15, s18, s0 │ │ │ │ - b.n b6f3c │ │ │ │ - movs r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ble.w b6f9c │ │ │ │ - ldr r3, [pc, #540] @ (b764c ) │ │ │ │ - add r7, sp, #180 @ 0xb4 │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - add.w r8, sp, #164 @ 0xa4 │ │ │ │ - add r3, pc │ │ │ │ - mov r4, r3 │ │ │ │ - mul.w r2, r2, fp │ │ │ │ - mov r3, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r8 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - blx 61414 │ │ │ │ - ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n b743c │ │ │ │ - b.n b6f96 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n b73e8 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - strd r7, r7, [sp, #152] @ 0x98 │ │ │ │ - vldr s15, [r2] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - vldr s14, [r2] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n b73e8 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - vldr s14, [r2] │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - itttt ls │ │ │ │ - ldrls r2, [sp, #64] @ 0x40 │ │ │ │ - strls r3, [r2, #0] │ │ │ │ - ldrls r3, [sp, #96] @ 0x60 │ │ │ │ - vstrls s15, [r3] │ │ │ │ - b.n b73e8 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w b6ddc │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - cmpge r2, #0 │ │ │ │ - itt le │ │ │ │ - mvnle.w r2, #8 │ │ │ │ - movle r3, #9 │ │ │ │ - ble.w b6d72 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cmp r2, r8 │ │ │ │ - it ge │ │ │ │ - movge r2, r8 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r8, r3 │ │ │ │ - it ge │ │ │ │ - cmpge r3, r2 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #9 │ │ │ │ - movlt r3, #10 │ │ │ │ - blt.w b6d72 │ │ │ │ - b.n b6ddc │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - b.n b73a4 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w b6ddc │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.n b6d72 │ │ │ │ - ldr r0, [pc, #336] @ (b7650 ) │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r6, [sp, #108] @ 0x6c │ │ │ │ - add.w r8, r7, r8, lsl #2 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - mov r1, r9 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - str.w fp, [sp, #12] │ │ │ │ - str r6, [sp, #108] @ 0x6c │ │ │ │ - blx 5fca4 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - add.w r0, r7, r1, lsl #2 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r1, [sp, #0] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r2, r1 │ │ │ │ - mov r1, sl │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - mov r3, r0 │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ - blx 60e20 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [sp, #108] @ 0x6c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - strd r8, r5, [sp, #8] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - blx 65dac │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ - cbz r0, b757a │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - b.n b7052 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n b75a0 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - movs r3, #1 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ - adds r3, #1 │ │ │ │ - str.w r0, [r2, #4]! │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.n b758a │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n b7574 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b710e │ │ │ │ - b.n b739a │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w b7200 │ │ │ │ - b.n b739a │ │ │ │ + b.n b75ac │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - vmov.f32 s0, s20 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - b.n b6eb0 │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s19, s0 │ │ │ │ - b.n b6ea0 │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d6, d0 │ │ │ │ - b.n b6ed8 │ │ │ │ - vmov.f64 d0, d7 │ │ │ │ - blx 57d18 │ │ │ │ - b.n b6ec8 │ │ │ │ + mcr 0, 5, r0, cr8, cr12, {2} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r8, #14417920 @ 0xdc0000 │ │ │ │ - lsrs r0, r0, #18 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #21 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r0, #8 │ │ │ │ + sxtb r6, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - usat r0, #28, r6, lsl #1 │ │ │ │ - lsrs r4, r7, #17 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r5, #3 │ │ │ │ + lsrs r2, r7, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #13 │ │ │ │ + stc 0, cr0, [ip, #368] @ 0x170 │ │ │ │ + lsls r2, r1, #27 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r4, #3 │ │ │ │ + lsls r4, r7, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + str r2, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsls r6, r7, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, r2] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r7, r6] │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r0, r5, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r7, #3 │ │ │ │ + lsrs r6, r6, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r3, r0] │ │ │ │ + ldr r7, [pc, #1008] @ (b7a3c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, b7656 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsls r4, r5, #21 │ │ │ │ + lsrs r6, r3, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000b7654 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -125603,28 +125614,28 @@ │ │ │ │ beq.w b7736 │ │ │ │ b.n b77b4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeaa0005c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r6, #14 │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrd r0, r0, [r6, #368] @ 0x170 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + lsls r6, r5, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [pc, #352] @ (b79bc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r6, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #840] @ (b7bac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r5, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000b7868 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -125835,28 +125846,28 @@ │ │ │ │ beq.w b7970 │ │ │ │ b.n b79ee │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia.w ip, {r2, r3, r4, r6} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #584 @ 0x248 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsrs r2, r6, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n b79c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vshr.u32 q8, , #16 │ │ │ │ + vshr.u32 q0, , #12 │ │ │ │ ldr r4, [pc, #152] @ (b7b30 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r2, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [pc, #632] @ (b7d18 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000b7aa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -126178,33 +126189,33 @@ │ │ │ │ b.n b7bbc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n b7a70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u16 q0, , #2 │ │ │ │ - lsls r0, r1, #19 │ │ │ │ + vshr.u16 q0, , #10 │ │ │ │ + lsls r4, r3, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r1, sp, #904 @ 0x388 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n b7888 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc2 0, cr0, [r2, #364]! @ 0x16c │ │ │ │ - lsls r0, r2, #12 │ │ │ │ + stc2l 0, cr0, [r6, #-364]! @ 0xfffffe94 │ │ │ │ + lsls r0, r7, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r7, #13 │ │ │ │ + lsls r4, r1, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r2, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #856] @ (b8154 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000b7e00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -126444,15 +126455,15 @@ │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w b8194 │ │ │ │ ldr r1, [sp, #204] @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r1, r8, r5, lsl #3 │ │ │ │ adds r7, #1 │ │ │ │ subs r3, r3, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ subs r6, r5, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -126937,36 +126948,36 @@ │ │ │ │ vstr s14, [r2] │ │ │ │ vstr s15, [r2, #4] │ │ │ │ ble.n b855e │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ b.n b8246 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + lsls r4, r2, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n b8b94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #776 @ (adr r6, b88dc ) │ │ │ │ + add r6, pc, #680 @ (adr r6, b887c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r2, pc │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp sl, r9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r2, r2, #8 │ │ │ │ + lsls r2, r7, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n b8608 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, pc, #64 @ (adr r4, b862c ) │ │ │ │ + add r3, pc, #992 @ (adr r3, b89cc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vld4.16 {d0-d3}, [r2 :64], fp │ │ │ │ - strb.w r0, [ip, fp, lsl #1] │ │ │ │ + ldrsb.w r0, [sl, fp, lsl #1] │ │ │ │ + @ instruction: 0xf7d0005b │ │ │ │ orrs r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ adds r4, r2, r5 │ │ │ │ @@ -127439,15 +127450,15 @@ │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n b8b4c │ │ │ │ ldr r1, [sp, #204] @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r1, r5, #1 │ │ │ │ adds r7, #1 │ │ │ │ subs r2, r3, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ subs r2, r5, r2 │ │ │ │ @@ -128316,16 +128327,16 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.w b80ea │ │ │ │ adds r3, #122 @ 0x7a │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stc 0, cr0, [sl], #364 @ 0x16c │ │ │ │ - ldr r6, [r3, #28] │ │ │ │ + ldcl 0, cr0, [lr], #-364 @ 0xfffffe94 │ │ │ │ + ldr r6, [r4, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 000b9420 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -128622,15 +128633,15 @@ │ │ │ │ b.n b95b8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #880] @ 0x370 │ │ │ │ + str r0, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r1, #126 @ 0x7e │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r3!, {r2, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000b9770 : │ │ │ │ @@ -128913,27 +128924,27 @@ │ │ │ │ b.n b9afe │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n b9f90 │ │ │ │ + b.n b9f90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldmia r1, {r1, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r5, #160 @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r5, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 102 @ 0x66 │ │ │ │ + svc 42 @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #162 @ 0xa2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @@ -129110,28 +129121,1239 @@ │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ b.n b97ea │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n b97de │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000b9cb4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d13} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3760] @ 0xeb0 │ │ │ │ + ldr.w r5, [pc, #1056] @ ba0ec │ │ │ │ + sub sp, #252 @ 0xfc │ │ │ │ + ldr.w r4, [pc, #1056] @ ba0f0 │ │ │ │ + mov r8, r2 │ │ │ │ + add r5, pc │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ + ldr r7, [sp, #364] @ 0x16c │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #384] @ 0x180 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #244] @ 0xf4 │ │ │ │ + mov.w r4, #0 │ │ │ │ + ldr r4, [sp, #356] @ 0x164 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + movs r3, #0 │ │ │ │ + str r2, [sp, #188] @ 0xbc │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r3, [sp, #340] @ 0x154 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r1, [pc, #1004] @ (ba0f4 ) │ │ │ │ + ldr r3, [sp, #348] @ 0x15c │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldrd r5, r3, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + ldrd r6, r3, [sp, #376] @ 0x178 │ │ │ │ + str r0, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ + ldr.w sl, [sp, #352] @ 0x160 │ │ │ │ + ldr.w r9, [sp, #360] @ 0x168 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + blx 57998 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n b9da8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + cmp.w fp, #0 │ │ │ │ + blt.n b9d70 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n b9dbe │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + mov r1, fp │ │ │ │ + cmp r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n b9dc6 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r1, r3 │ │ │ │ + bgt.n b9dce │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r1, r3 │ │ │ │ + bgt.n b9dd6 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + cmp r1, r3 │ │ │ │ + ble.n b9dde │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.n b9d76 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr r0, [pc, #892] @ (ba0f8 ) │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #884] @ (ba0fc ) │ │ │ │ + ldr r3, [pc, #868] @ (ba0f0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #244] @ 0xf4 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w ba65a │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #252 @ 0xfc │ │ │ │ + vpop {d8-d13} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #852] @ (ba100 ) │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n b9d30 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n b9d76 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n b9d76 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n b9d76 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n b9d76 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n b9d76 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w ba654 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.w ba610 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n b9d86 │ │ │ │ + ldr r0, [pc, #780] @ (ba104 ) │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + ldr r0, [pc, #772] @ (ba108 ) │ │ │ │ + vmov.f32 s20, s0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov s15, fp │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + vcvt.f32.s32 s17, s15 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ + cmp r3, #0 │ │ │ │ + vmul.f32 s18, s17, s0 │ │ │ │ + vdiv.f32 s16, s18, s20 │ │ │ │ + ble.n b9d86 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + add.w fp, sp, #220 @ 0xdc │ │ │ │ + ldr r5, [sp, #188] @ 0xbc │ │ │ │ + adds r2, #1 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + ldr.w ip, [pc, #724] @ ba10c │ │ │ │ + lsls r4, r2, #3 │ │ │ │ + adds r2, r5, #1 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + ldr.w lr, [pc, #716] @ ba110 │ │ │ │ + sub.w r2, sl, r2, lsl #3 │ │ │ │ + sub.w r0, r9, r3 │ │ │ │ + add ip, pc │ │ │ │ + subs r3, #8 │ │ │ │ + add.w sl, sp, #232 @ 0xe8 │ │ │ │ + str r3, [sp, #196] @ 0xc4 │ │ │ │ + sub.w r3, r9, #8 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + add lr, pc │ │ │ │ + strd r1, r5, [sp, #152] @ 0x98 │ │ │ │ + mov r7, sl │ │ │ │ + vldr s22, [pc, #640] @ ba0e8 │ │ │ │ + mov r5, ip │ │ │ │ + str r4, [sp, #36] @ 0x24 │ │ │ │ + subs r4, r3, r4 │ │ │ │ + strd r2, r0, [sp, #208] @ 0xd0 │ │ │ │ + subs r3, #8 │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #172] @ 0xac │ │ │ │ + movs r3, #1 │ │ │ │ + str.w fp, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + add r3, sp, #224 @ 0xe0 │ │ │ │ + str.w lr, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + add.w r3, r2, #8 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + add.w r3, r0, #16 │ │ │ │ + str r3, [sp, #204] @ 0xcc │ │ │ │ + add.w r3, ip, #4 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + add.w r3, lr, #4 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + vmov.f32 s27, s17 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + vmov.f32 s19, #8 @ 0x40400000 3.0 │ │ │ │ + vmov.f32 s21, #240 @ 0xbf800000 -1.0 │ │ │ │ + strd r8, r7, [sp, #176] @ 0xb0 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + add r1, r2 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + adds r2, r1, r2 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + adds r2, #8 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #204] @ 0xcc │ │ │ │ + add r2, r3 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + ldr r2, [sp, #212] @ 0xd4 │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + add.w r3, r3, r2, lsl #2 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + strd r5, r3, [sp, #8] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + strd r6, r5, [sp, #16] │ │ │ │ + vstr s21, [sp, #224] @ 0xe0 │ │ │ │ + vstr s22, [sp, #228] @ 0xe4 │ │ │ │ + blx 5c43c │ │ │ │ + ldr.w sl, [r4] │ │ │ │ + mov r3, r4 │ │ │ │ + cmp.w sl, #0 │ │ │ │ + ble.w ba60a │ │ │ │ + ldr.w r8, [sp, #48] @ 0x30 │ │ │ │ + movs r7, #1 │ │ │ │ + ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ + mov r4, r8 │ │ │ │ + vldr s23, [r9, #8] │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + mov r0, r9 │ │ │ │ + adds r7, #1 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp sl, r7 │ │ │ │ + vadd.f32 s23, s23, s0 │ │ │ │ + vstmia r8!, {s23} │ │ │ │ + bge.n b9f36 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ba23a │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w ba60a │ │ │ │ + ldr.w r9, [sp, #168] @ 0xa8 │ │ │ │ + mov.w fp, #1 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + mov sl, r9 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + mov r9, fp │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + mov r6, r3 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + vldr s26, [sl, #8] │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + mov r0, sl │ │ │ │ + vldr s25, [pc, #356] @ ba114 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s26, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s26, s26 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp.w r9, #1 │ │ │ │ + vadd.f32 s26, s26, s0 │ │ │ │ + beq.n ba092 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ + add.w r5, r3, r6, lsl #3 │ │ │ │ + str r6, [sp, #24] │ │ │ │ + mov r6, r5 │ │ │ │ + adds r5, #8 │ │ │ │ + mov r0, r5 │ │ │ │ + adds r4, #8 │ │ │ │ + vldr s23, [r6, #8] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [fp] │ │ │ │ + mov r0, r5 │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s23, s23, s0 │ │ │ │ + vmla.f32 s15, s23, s26 │ │ │ │ + vstmia fp!, {s15} │ │ │ │ + vldr s17, [r6, #8] │ │ │ │ + blx 65794 │ │ │ │ + vldr s23, [r4] │ │ │ │ + mov r0, r4 │ │ │ │ + vcvt.f32.f64 s24, d0 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vadd.f32 s17, s17, s24 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r7, fp │ │ │ │ + vadd.f32 s23, s23, s0 │ │ │ │ + vmla.f32 s25, s23, s17 │ │ │ │ + bne.n b9fec │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ + vldr s14, [r8] │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + vldr s15, [r7] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + add r8, r3 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + cmp r9, r3 │ │ │ │ + vmla.f32 s15, s14, s26 │ │ │ │ + vadd.f32 s15, s15, s25 │ │ │ │ + vstmia r7!, {s15} │ │ │ │ + ble.w b9fa2 │ │ │ │ + ldrd r4, r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + cmp.w r9, #0 │ │ │ │ + ittt gt │ │ │ │ + movgt r7, r6 │ │ │ │ + movgt.w r8, #1 │ │ │ │ + vldrgt s24, [pc, #48] @ ba114 │ │ │ │ + bgt.n ba160 │ │ │ │ + b.n ba60a │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + stmia r4!, {r2, r3, r4, r5} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + b.n b9be4 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + stmia r3!, {r1, r2, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + blt.n ba03c │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + b.n ba484 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + b.n ba388 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r4, #-4] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s23, s23, s0 │ │ │ │ + vdiv.f32 s15, s23, s14 │ │ │ │ + vcmpe.f32 s15, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s24, s15 │ │ │ │ + cmp r9, r8 │ │ │ │ + blt.n ba1c4 │ │ │ │ + vldmia r4!, {s15} │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s23, [r7] │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n ba118 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [r4, #-4] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vadd.f32 s15, s18, s15 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s23, s23, s0 │ │ │ │ + vadd.f32 s23, s23, s18 │ │ │ │ + vdiv.f32 s14, s23, s15 │ │ │ │ + vcmpe.f32 s14, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s24, s14 │ │ │ │ + cmp r9, r8 │ │ │ │ + bge.n ba160 │ │ │ │ + vcmpe.f32 s20, s24 │ │ │ │ + ldr r7, [sp, #108] @ 0x6c │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vstr s24, [r7, #-4] │ │ │ │ + bpl.w ba3bc │ │ │ │ + vadd.f32 s24, s24, s24 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ + vcmpe.f32 s24, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite ls │ │ │ │ + movls r3, #1 │ │ │ │ + movhi r3, #0 │ │ │ │ + cmp r4, #6 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #0 │ │ │ │ + andne.w r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w ba3bc │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + adds r4, #1 │ │ │ │ + ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + mov r8, r1 │ │ │ │ + strd r6, r1, [sp, #8] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + blx 5de70 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + str.w r9, [sp, #4] │ │ │ │ + blx 599e4 │ │ │ │ + vldr s19, [r7, #-4] │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ + b.n b9ee6 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w ba60a │ │ │ │ + ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ + mov.w r8, #1 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + vmov.f32 s25, s18 │ │ │ │ + ldr.w sl, [sp, #164] @ 0xa4 │ │ │ │ + vmov.f32 s26, s16 │ │ │ │ + mov r9, fp │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + str r3, [sp, #24] │ │ │ │ + str r4, [sp, #132] @ 0x84 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + strd r6, r5, [sp, #136] @ 0x88 │ │ │ │ + vldr s24, [sl, #-8] │ │ │ │ + sub.w r0, sl, #8 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + vldr s15, [r9] │ │ │ │ + vldr s23, [pc, #-372] @ ba114 │ │ │ │ + add.w r0, r9, #4 │ │ │ │ + vldr s14, [r3, #8] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr.w r8, [r3] │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vadd.f32 s24, s24, s0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + cmp r8, fp │ │ │ │ + vmla.f32 s15, s14, s24 │ │ │ │ + vstr s15, [r9] │ │ │ │ + blt.n ba388 │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + mov r7, r0 │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, fp │ │ │ │ + strd r9, r0, [sp, #40] @ 0x28 │ │ │ │ + mov r9, r4 │ │ │ │ + adds r4, #8 │ │ │ │ + mov r0, r4 │ │ │ │ + adds r6, #1 │ │ │ │ + vldr s17, [r9, #8] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s17, s17, s0 │ │ │ │ + vmla.f32 s15, s17, s24 │ │ │ │ + vstmia r7!, {s15} │ │ │ │ + vldr s16, [r9, #8] │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r5 │ │ │ │ + vldr s17, [r5] │ │ │ │ + vcvt.f32.f64 s18, d0 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + adds r5, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s18, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s18, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vadd.f32 s16, s16, s18 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r8, r6 │ │ │ │ + vadd.f32 s17, s17, s0 │ │ │ │ + vmla.f32 s23, s17, s16 │ │ │ │ + bge.n ba2da │ │ │ │ + ldrd r9, r0, [sp, #40] @ 0x28 │ │ │ │ + vldr s15, [r9] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vadd.f32 s23, s23, s15 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + vstr s23, [r9] │ │ │ │ + mov r9, r0 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + cmp fp, r3 │ │ │ │ + ble.w ba268 │ │ │ │ + vmov.f32 s18, s25 │ │ │ │ + vmov.f32 s16, s26 │ │ │ │ + ldrd r4, r6, [sp, #132] @ 0x84 │ │ │ │ + ldr r5, [sp, #140] @ 0x8c │ │ │ │ + b.n ba0ce │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmov.f32 s17, s27 │ │ │ │ + ldrd r8, r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.n ba478 │ │ │ │ + vmul.f32 s21, s27, s20 │ │ │ │ + ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ + mov sl, r6 │ │ │ │ + mov.w r9, #1 │ │ │ │ + b.n ba41c │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [fp, #-4] │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r4, r9 │ │ │ │ + vadd.f32 s19, s19, s0 │ │ │ │ + vmla.f32 s19, s21, s15 │ │ │ │ + vstr s19, [fp, #-4] │ │ │ │ + blt.n ba474 │ │ │ │ + vldmia fp!, {s15} │ │ │ │ + mov r0, sl │ │ │ │ + vldr s19, [sl] │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n ba3dc │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [fp, #-4] │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r4, r9 │ │ │ │ + vadd.f32 s19, s19, s0 │ │ │ │ + vmla.f32 s19, s21, s15 │ │ │ │ + vadd.f32 s19, s19, s18 │ │ │ │ + vstr s19, [fp, #-4] │ │ │ │ + bge.n ba41c │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + ldr.w r9, [pc, #488] @ ba664 │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w sl, [sp, #32] │ │ │ │ + add r9, pc │ │ │ │ + str r3, [sp, #220] @ 0xdc │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add.w r1, r6, r4, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r0, sl │ │ │ │ + str r7, [sp, #4] │ │ │ │ + blx 660b8 │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ + cbz r3, ba508 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w ba5a8 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne.n ba486 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.n ba4e6 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + mov r2, r6 │ │ │ │ + adds r3, r6, #4 │ │ │ │ + add.w r4, r1, r4, lsl #2 │ │ │ │ + vldmia r1!, {s15} │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s13, [r2, #4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s14, [r3, #-12] │ │ │ │ + cmp r4, r1 │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #-12] │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + bne.n ba4ba │ │ │ │ + vstr s14, [sp, #224] @ 0xe0 │ │ │ │ + vstr s15, [sp, #228] @ 0xe4 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + mov r2, r9 │ │ │ │ + strd sl, r3, [sp, #12] │ │ │ │ + mov r1, sl │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + blx 5de70 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + b.n ba486 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + cmp.w r9, #0 │ │ │ │ + ble.n ba57a │ │ │ │ + ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ + movs r4, #1 │ │ │ │ + vldr s21, [pc, #324] @ ba660 │ │ │ │ + vldr s19, [sl, #8] │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + mov r0, sl │ │ │ │ + adds r4, #1 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s19, s19, s0 │ │ │ │ + vcmpe.f32 s19, s21 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s21, s19 │ │ │ │ + cmp r9, r4 │ │ │ │ + bge.n ba51e │ │ │ │ + vcmp.f32 s21, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ittt ne │ │ │ │ + vldrne s14, [r8] │ │ │ │ + vdivne.f32 s15, s14, s21 │ │ │ │ + vstrne s15, [r8] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add.w r8, r8, #4 │ │ │ │ + ldr r1, [sp, #196] @ 0xc4 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + add r3, r1 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + adds r2, #1 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ + add r3, r1 │ │ │ │ + ldr r1, [sp, #188] @ 0xbc │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.w b9ea2 │ │ │ │ + b.w b9d86 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + mov r1, sl │ │ │ │ + strd sl, r3, [sp, #12] │ │ │ │ + ldr r2, [pc, #180] @ (ba668 ) │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + blx 5de70 │ │ │ │ + ldr.w r4, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.w ba486 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + mov r2, r6 │ │ │ │ + adds r3, r6, #4 │ │ │ │ + mov r1, r0 │ │ │ │ + add.w r0, r0, r4, lsl #2 │ │ │ │ + vldmia r1!, {s15} │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s13, [r2, #4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s14, [r3, #-12] │ │ │ │ + cmp r0, r1 │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #-12] │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + bne.n ba5dc │ │ │ │ + vstr s14, [sp, #224] @ 0xe0 │ │ │ │ + vstr s15, [sp, #228] @ 0xe4 │ │ │ │ + b.n ba486 │ │ │ │ + vldr s24, [pc, #84] @ ba660 │ │ │ │ + b.n ba1c4 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w b9d86 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ + adds r0, r5, r4 │ │ │ │ + adds r3, r6, r4 │ │ │ │ + cmp r6, r0 │ │ │ │ + it cc │ │ │ │ + cmpcc r5, r3 │ │ │ │ + bcc.n ba63e │ │ │ │ + mov r2, r4 │ │ │ │ + movs r1, #0 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 5ae88 │ │ │ │ + mov r2, r4 │ │ │ │ + movs r1, #0 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 5ae88 │ │ │ │ + b.w b9d86 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + movs r2, #0 │ │ │ │ + str.w r2, [r3], #4 │ │ │ │ + str.w r2, [r1], #4 │ │ │ │ + cmp r3, r0 │ │ │ │ + bne.n ba644 │ │ │ │ + b.w b9d86 │ │ │ │ + negs r3, r3 │ │ │ │ + b.w b9d7a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + movs r0, #82 @ 0x52 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + │ │ │ │ +000ba66c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + ldr r4, [pc, #836] @ (ba9c8 ) │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r3, [pc, #836] @ (ba9cc ) │ │ │ │ + sub sp, #76 @ 0x4c │ │ │ │ + add r4, pc │ │ │ │ + ldr r5, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + mov r4, r1 │ │ │ │ + ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [pc, #824] @ (ba9d0 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r1, pc │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldrd r7, r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + str r0, [sp, #24] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + mov r8, r0 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w ba814 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w ba7de │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w ba912 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w ba91a │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w ba930 │ │ │ │ + ldr.w fp, [pc, #740] @ ba9d4 │ │ │ │ + ldr r3, [pc, #740] @ (ba9d8 ) │ │ │ │ + add fp, pc │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add r3, pc │ │ │ │ + add.w r9, fp, #4 │ │ │ │ + mov r1, r3 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r0, fp │ │ │ │ + mov r3, r4 │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + str.w r9, [sp] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + movs r1, #0 │ │ │ │ + ldr.w ip, [r5] │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + str r1, [r2, #4] │ │ │ │ + mul.w r1, r3, r0 │ │ │ │ + vmov s15, r1 │ │ │ │ + vcvt.f32.s32 s16, s15 │ │ │ │ + vstr s16, [r2] │ │ │ │ + cmp.w ip, #0 │ │ │ │ + bne.w ba9be │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ + beq.n ba7f2 │ │ │ │ + cmp r0, #1 │ │ │ │ + ite le │ │ │ │ + movle r2, #0 │ │ │ │ + movgt r2, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, #0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w ba934 │ │ │ │ + movs r2, #2 │ │ │ │ + cmp r2, r0 │ │ │ │ + itt gt │ │ │ │ + strgt r3, [sp, #60] @ 0x3c │ │ │ │ + movgt r0, r3 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + beq.n ba82c │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ble.n ba7d2 │ │ │ │ + add.w fp, sp, #52 @ 0x34 │ │ │ │ + add.w r8, sp, #64 @ 0x40 │ │ │ │ + add.w sl, sp, #56 @ 0x38 │ │ │ │ + add.w r9, sp, #60 @ 0x3c │ │ │ │ + b.n ba7b0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r2, r9 │ │ │ │ + strd r7, r3, [sp, #8] │ │ │ │ + mov r1, fp │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + strd r4, r8, [sp, #16] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 5b5c8 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldrd r3, r1, [sp, #52] @ 0x34 │ │ │ │ + subs r3, r3, r1 │ │ │ │ + cbnz r2, ba7a8 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + cmp r2, #0 │ │ │ │ + it gt │ │ │ │ + strgt r2, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ble.n ba7d2 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + cmp r3, r0 │ │ │ │ + bgt.n ba77a │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + mov r1, fp │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 62abc │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbnz r3, ba7d2 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + it gt │ │ │ │ + strgt r3, [r5, #0] │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vstr s16, [r2] │ │ │ │ + b.n ba7f2 │ │ │ │ + mvn.w r3, #1 │ │ │ │ + movs r2, #2 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + ldr r0, [pc, #500] @ (ba9dc ) │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #492] @ (ba9e0 ) │ │ │ │ + ldr r3, [pc, #468] @ (ba9cc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w ba9c4 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #76 @ 0x4c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #460] @ (ba9e4 ) │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w ba6c4 │ │ │ │ + mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ + movs r2, #1 │ │ │ │ + b.n ba7e4 │ │ │ │ + movs r1, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + ble.n ba7d2 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add.w sl, sp, #48 @ 0x30 │ │ │ │ + add.w r8, sp, #64 @ 0x40 │ │ │ │ + sub.w fp, r7, #8 │ │ │ │ + add.w r9, r2, r1 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + add r2, sp, #60 @ 0x3c │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + subs r0, r3, r0 │ │ │ │ + subs r3, r3, r1 │ │ │ │ + add.w ip, r7, r1, lsl #2 │ │ │ │ + add.w lr, r3, #1 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + sub.w ip, ip, #4 │ │ │ │ + cmp r0, r1 │ │ │ │ + mla r2, r1, r2, r1 │ │ │ │ + sub.w r2, r2, r9 │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + blt.n ba8f0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r1, sl │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ + str.w ip, [sp, #8] │ │ │ │ + strd r4, r8, [sp, #16] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str.w lr, [sp, #48] @ 0x30 │ │ │ │ + blx 5b5c8 │ │ │ │ + ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cbnz r3, ba8a8 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + ittt gt │ │ │ │ + addgt r3, r3, r0 │ │ │ │ + addgt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ + strgt r3, [r5, #0] │ │ │ │ + add r1, r0 │ │ │ │ + subs r3, r1, #1 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + cmp r3, r0 │ │ │ │ + blt.n ba8d4 │ │ │ │ + add.w r2, r0, #1073741824 @ 0x40000000 │ │ │ │ + add.w ip, fp, r1, lsl #2 │ │ │ │ + subs r2, #2 │ │ │ │ + add.w r2, r7, r2, lsl #2 │ │ │ │ + ldr.w r3, [r2, #4]! │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n ba8e2 │ │ │ │ + add r3, r0 │ │ │ │ + cmp r2, ip │ │ │ │ + add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ + str r3, [r2, #0] │ │ │ │ + bne.n ba8c0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.w ba7d2 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + b.n ba84e │ │ │ │ + subs r3, r3, r0 │ │ │ │ + cmp r2, ip │ │ │ │ + add.w r3, r3, #1 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + bne.n ba8c0 │ │ │ │ + b.n ba8d4 │ │ │ │ + mov r1, sl │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + mov r3, r6 │ │ │ │ + str.w ip, [sp] │ │ │ │ + str.w r8, [sp, #4] │ │ │ │ + str.w lr, [sp, #48] @ 0x30 │ │ │ │ + blx 62abc │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + subs r1, r1, r0 │ │ │ │ + adds r1, #1 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + b.n ba896 │ │ │ │ + mvn.w r3, #3 │ │ │ │ + movs r2, #4 │ │ │ │ + b.n ba7e4 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + adds r3, #1 │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r3, #6 │ │ │ │ + movne r2, #7 │ │ │ │ + strne r3, [r5, #0] │ │ │ │ + bne.w ba7e6 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cbz r2, ba97e │ │ │ │ + negs r2, r2 │ │ │ │ + b.n ba7e6 │ │ │ │ + ldr.w r2, [sl] │ │ │ │ + cmp r2, r1 │ │ │ │ + bge.w ba75c │ │ │ │ + mov r1, r3 │ │ │ │ + mov r0, r2 │ │ │ │ + bl 6768c0 │ │ │ │ + mov r3, r0 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add.w r0, fp, #8 │ │ │ │ + mov r3, r4 │ │ │ │ + strd r9, r9, [sp, #4] │ │ │ │ + str.w r9, [sp] │ │ │ │ + mov.w ip, #2 │ │ │ │ + str.w ip, [sp, #48] @ 0x30 │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r2, r0 │ │ │ │ + cmp r0, r3 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + it lt │ │ │ │ + movlt r2, r3 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + b.n ba754 │ │ │ │ + ldr r0, [pc, #104] @ (ba9e8 ) │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r1, [pc, #104] @ (ba9ec ) │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + adds r6, r0, #4 │ │ │ │ + add r1, pc │ │ │ │ + strd r6, r6, [sp, #4] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr.w ip, [r5] │ │ │ │ + movs r1, #0 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + mul.w r3, r4, r3 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + vmov s15, r3 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [r2] │ │ │ │ + cmp.w ip, #0 │ │ │ │ + beq.w ba7f2 │ │ │ │ + rsb r2, ip, #0 │ │ │ │ + b.n ba7e6 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + hlt 0x0008 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrb r2, [r7, #25] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + subs r2, r4, #4 │ │ │ │ + lsls r5, r3, #1 │ │ │ │ + blt.n ba998 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + bge.n ba9b0 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cbnz r2, ba9ea │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bne.n baa48 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + adds r0, r2, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ + bls.n baa84 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000b9cb4 : │ │ │ │ +000ba9f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov sl, r2 │ │ │ │ - ldr.w r2, [pc, #2964] @ ba864 │ │ │ │ + ldr.w r2, [pc, #2964] @ bb5a0 │ │ │ │ mov r9, r3 │ │ │ │ - ldr.w r3, [pc, #2964] @ ba868 │ │ │ │ + ldr.w r3, [pc, #2964] @ bb5a4 │ │ │ │ mov r4, r1 │ │ │ │ add r2, pc │ │ │ │ ldr.w fp, [sp, #324] @ 0x144 │ │ │ │ ldr r1, [sp, #360] @ 0x168 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [sp, #348] @ 0x15c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -129148,37 +130370,37 @@ │ │ │ │ str r6, [sp, #132] @ 0x84 │ │ │ │ str r3, [r1, #0] │ │ │ │ ldr r6, [sp, #328] @ 0x148 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [sp, #332] @ 0x14c │ │ │ │ ldr r7, [sp, #356] @ 0x164 │ │ │ │ - ldr.w r8, [pc, #2908] @ ba86c │ │ │ │ + ldr.w r8, [pc, #2908] @ bb5a8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ add r8, pc │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r2 │ │ │ │ ldr r6, [sp, #340] @ 0x154 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ - ldr.w r7, [pc, #2884] @ ba870 │ │ │ │ + ldr.w r7, [pc, #2884] @ bb5ac │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #344] @ 0x158 │ │ │ │ add r7, pc │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ ldr r6, [sp, #352] @ 0x160 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ blx 57998 │ │ │ │ - ldr.w r6, [pc, #2864] @ ba874 │ │ │ │ + ldr.w r6, [pc, #2864] @ bb5b0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ blx 57998 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r3, r0 │ │ │ │ add r6, pc │ │ │ │ @@ -129186,15 +130408,15 @@ │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ blx 57998 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ - ldr.w r5, [pc, #2828] @ ba878 │ │ │ │ + ldr.w r5, [pc, #2828] @ bb5b4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ blx 57998 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ mov r8, r0 │ │ │ │ @@ -129215,171 +130437,171 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ orr.w r3, r1, r8 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ orrs r3, r4 │ │ │ │ - beq.n b9dd2 │ │ │ │ + beq.n bab0e │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r3, [sp, #92] @ 0x5c │ │ │ │ orr.w lr, r3, r0 │ │ │ │ orr.w r3, r7, ip │ │ │ │ mov r0, lr │ │ │ │ str.w lr, [sp, #124] @ 0x7c │ │ │ │ orrs r3, r0 │ │ │ │ - bne.n b9e10 │ │ │ │ + bne.n bab4c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n b9dd8 │ │ │ │ + b.n bab14 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2716] @ ba87c │ │ │ │ + ldr.w r0, [pc, #2716] @ bb5b8 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2708] @ ba880 │ │ │ │ - ldr.w r3, [pc, #2680] @ ba868 │ │ │ │ + ldr.w r2, [pc, #2708] @ bb5bc │ │ │ │ + ldr.w r3, [pc, #2680] @ bb5a4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #252] @ 0xfc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w be852 │ │ │ │ + bne.w bf58e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #260 @ 0x104 │ │ │ │ vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ subs.w ip, r7, #0 │ │ │ │ it ne │ │ │ │ movne.w ip, #1 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str.w ip, [sp, #156] @ 0x9c │ │ │ │ tst.w ip, r1 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ - bne.n b9dca │ │ │ │ + bne.n bab06 │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n b9ea0 │ │ │ │ + blt.n babdc │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n b9ea8 │ │ │ │ + blt.n babe4 │ │ │ │ cmp r2, #1 │ │ │ │ ldr.w r0, [fp] │ │ │ │ mov r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w bb5e0 │ │ │ │ + blt.w bc31c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w bb7ce │ │ │ │ + ble.w bc50a │ │ │ │ subs r4, #0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ str r4, [sp, #172] @ 0xac │ │ │ │ cmp r2, r3 │ │ │ │ ite le │ │ │ │ movle r4, #0 │ │ │ │ andgt.w r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ - bne.w bb7ce │ │ │ │ + bne.w bc50a │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n b9e98 │ │ │ │ + ble.n babd4 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ subs r4, r0, #0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ cmp r1, r3 │ │ │ │ ite le │ │ │ │ movle r4, #0 │ │ │ │ andgt.w r4, r4, #1 │ │ │ │ - cbnz r4, b9e98 │ │ │ │ + cbnz r4, babd4 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ - cbz r0, b9eb0 │ │ │ │ + cbz r0, babec │ │ │ │ ldr r0, [sp, #216] @ 0xd8 │ │ │ │ cmp r3, r0 │ │ │ │ - bge.n b9eb0 │ │ │ │ + bge.n babec │ │ │ │ mvn.w r2, #10 │ │ │ │ movs r3, #11 │ │ │ │ - b.n b9dd8 │ │ │ │ + b.n bab14 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n b9dd8 │ │ │ │ + b.n bab14 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n b9dd8 │ │ │ │ + b.n bab14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ba85c │ │ │ │ + bne.w bb598 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ cmp r2, r1 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ - blt.w ba240 │ │ │ │ + blt.w baf7c │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w ba49c │ │ │ │ + bgt.w bb1d8 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ cmp r2, r0 │ │ │ │ str r3, [r1, #4] │ │ │ │ vstr s16, [r1] │ │ │ │ - ble.n b9efa │ │ │ │ + ble.n bac36 │ │ │ │ adds r5, #1 │ │ │ │ - beq.w ba852 │ │ │ │ + beq.w bb58e │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mvn.w r2, #12 │ │ │ │ movs r3, #13 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n b9ddc │ │ │ │ + b.n bab18 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ba85c │ │ │ │ + bne.w bb598 │ │ │ │ adds r5, #1 │ │ │ │ - beq.w b9dea │ │ │ │ + beq.w bab26 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b9dea │ │ │ │ + beq.w bab26 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b9dea │ │ │ │ - ldr.w r0, [pc, #2400] @ ba884 │ │ │ │ + beq.w bab26 │ │ │ │ + ldr.w r0, [pc, #2400] @ bb5c0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr.w r0, [pc, #2396] @ ba888 │ │ │ │ + ldr.w r0, [pc, #2396] @ bb5c4 │ │ │ │ vmov.f32 s17, s0 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ vcvt.f64.f32 d0, s0 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w bef9e │ │ │ │ + bmi.w bfcda │ │ │ │ vsqrt.f64 d6, d0 │ │ │ │ vcvt.f64.f32 d0, s17 │ │ │ │ vmov.f32 s11, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r0, [pc, #2356] @ ba88c │ │ │ │ + ldr.w r0, [pc, #2356] @ bb5c8 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ vdiv.f64 d7, d6, d0 │ │ │ │ mov r1, sl │ │ │ │ @@ -129388,23 +130610,23 @@ │ │ │ │ vdiv.f32 s15, s11, s14 │ │ │ │ vstr s14, [sp, #232] @ 0xe8 │ │ │ │ vstr s15, [sp, #220] @ 0xdc │ │ │ │ blx 5792c │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #196] @ 0xc4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n b9f9e │ │ │ │ + ble.n bacda │ │ │ │ vldr s15, [sp, #232] @ 0xe8 │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w baab8 │ │ │ │ + bmi.w bb7f4 │ │ │ │ vldr s15, [sp, #220] @ 0xdc │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w baa82 │ │ │ │ + bgt.w bb7be │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ ldr.w r5, [sl] │ │ │ │ ldr.w r4, [r9] │ │ │ │ sub.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ @@ -129412,55 +130634,55 @@ │ │ │ │ cmp r5, r4 │ │ │ │ sub.w r3, r3, #8 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ sub.w r3, r3, #4 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ - blt.w ba5ec │ │ │ │ + blt.w bb328 │ │ │ │ cmp r5, r3 │ │ │ │ - blt.w bad24 │ │ │ │ + blt.w bba60 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bb4ec │ │ │ │ + bne.w bc228 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bb1aa │ │ │ │ + beq.w bbee6 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r6, r4, r4 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ add r3, r6 │ │ │ │ ldr r5, [r2, #0] │ │ │ │ cmp r5, r3 │ │ │ │ - blt.w bbf7e │ │ │ │ + blt.w bccba │ │ │ │ ldr.w r0, [fp] │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ mul.w r7, r0, r4 │ │ │ │ cmp r3, r7 │ │ │ │ it lt │ │ │ │ movlt r3, r7 │ │ │ │ adds r2, r7, r3 │ │ │ │ cmp r5, r2 │ │ │ │ itt ge │ │ │ │ movge r3, r0 │ │ │ │ movge r6, r7 │ │ │ │ - bge.n ba040 │ │ │ │ + bge.n bad7c │ │ │ │ add r3, r6 │ │ │ │ cmp r5, r3 │ │ │ │ it ge │ │ │ │ movge r3, r4 │ │ │ │ - bge.n ba040 │ │ │ │ + bge.n bad7c │ │ │ │ mov r1, r4 │ │ │ │ subs r0, r5, r6 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r6, #1 │ │ │ │ add r4, r6 │ │ │ │ strd r3, r0, [sp, #224] @ 0xe0 │ │ │ │ subs r3, r5, r4 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -129476,33 +130698,33 @@ │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2068] @ ba890 │ │ │ │ + ldr.w r0, [pc, #2068] @ bb5cc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w ip, sp, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ blx 5e9dc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #2032] @ ba894 │ │ │ │ + ldr.w r2, [pc, #2032] @ bb5d0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2024] @ ba898 │ │ │ │ + ldr.w r0, [pc, #2024] @ bb5d4 │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ adds r3, r2, #4 │ │ │ │ add.w r2, r1, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -129549,15 +130771,15 @@ │ │ │ │ blx 667e8 │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ - ldr.w r0, [pc, #1892] @ ba89c │ │ │ │ + ldr.w r0, [pc, #1892] @ bb5d8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -129580,51 +130802,51 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1824] @ ba8a0 │ │ │ │ + ldr.w r3, [pc, #1824] @ bb5dc │ │ │ │ mov r1, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ - ldr.w r3, [pc, #1800] @ ba8a4 │ │ │ │ - ldr.w r1, [pc, #1800] @ ba8a8 │ │ │ │ + ldr.w r3, [pc, #1800] @ bb5e0 │ │ │ │ + ldr.w r1, [pc, #1800] @ bb5e4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r3, [pc, #1792] @ ba8ac │ │ │ │ + ldr.w r3, [pc, #1792] @ bb5e8 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ - ldr.w r1, [pc, #1788] @ ba8b0 │ │ │ │ + ldr.w r1, [pc, #1788] @ bb5ec │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [sl] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w ba99a │ │ │ │ + blt.w bb6d6 │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r9, sp, #212 @ 0xd4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -129657,22 +130879,22 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r7, r5, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ add r4, r2 │ │ │ │ - b.n ba1c6 │ │ │ │ + b.n baf02 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w b9ed2 │ │ │ │ - ldr.w r6, [pc, #1644] @ ba8b4 │ │ │ │ + ble.w bac0e │ │ │ │ + ldr.w r6, [pc, #1644] @ bb5f0 │ │ │ │ add r2, sp, #248 @ 0xf8 │ │ │ │ - ldr.w r3, [pc, #1640] @ ba8b8 │ │ │ │ + ldr.w r3, [pc, #1640] @ bb5f4 │ │ │ │ add r4, sp, #236 @ 0xec │ │ │ │ - ldr.w r1, [pc, #1640] @ ba8bc │ │ │ │ + ldr.w r1, [pc, #1640] @ bb5f8 │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, sl │ │ │ │ @@ -129713,29 +130935,29 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r6, r8, [sp, #20] │ │ │ │ strd r4, r4, [sp, #12] │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ vldr s19, [sp, #236] @ 0xec │ │ │ │ blx 667e8 │ │ │ │ - ldr.w r2, [pc, #1500] @ ba8c0 │ │ │ │ + ldr.w r2, [pc, #1500] @ bb5fc │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ vldr s16, [sp, #236] @ 0xec │ │ │ │ blx 65834 │ │ │ │ - ldr.w r0, [pc, #1464] @ ba8c4 │ │ │ │ + ldr.w r0, [pc, #1464] @ bb600 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ @@ -129744,35 +130966,35 @@ │ │ │ │ vldr s20, [sp, #236] @ 0xec │ │ │ │ blx 65834 │ │ │ │ vldr s15, [sp, #236] @ 0xec │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ vcvt.s32.f32 s18, s15 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w baa1c │ │ │ │ + blt.w bb758 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba9a4 │ │ │ │ + beq.w bb6e0 │ │ │ │ ldr.w r0, [sl] │ │ │ │ vmov r1, s17 │ │ │ │ vmov r3, s16 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r1, r0 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ ldr r1, [sp, #172] @ 0xac │ │ │ │ orrs r1, r4 │ │ │ │ - beq.n ba386 │ │ │ │ + beq.n bb0c2 │ │ │ │ vmov r1, s18 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r1, r2 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ @@ -129780,15 +131002,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.n b9eda │ │ │ │ + b.n bac16 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r3, r5, #1 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -129804,16 +131026,16 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ - ldr.w r6, [pc, #1264] @ ba8c8 │ │ │ │ - ldr.w r0, [pc, #1264] @ ba8cc │ │ │ │ + ldr.w r6, [pc, #1264] @ bb604 │ │ │ │ + ldr.w r0, [pc, #1264] @ bb608 │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ add r6, pc │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [sl] │ │ │ │ @@ -129845,15 +131067,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, sl │ │ │ │ str.w r9, [sp, #16] │ │ │ │ blx 667e8 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orrs r3, r2 │ │ │ │ - bne.w bbcd0 │ │ │ │ + bne.w bca0c │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -129864,37 +131086,37 @@ │ │ │ │ strd r6, r3, [sp] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1116] @ ba8d0 │ │ │ │ + ldr.w r3, [pc, #1116] @ bb60c │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w ba90c │ │ │ │ + beq.w bb648 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n b9dea │ │ │ │ - ldr.w r0, [pc, #1076] @ ba8d4 │ │ │ │ + b.n bab26 │ │ │ │ + ldr.w r0, [pc, #1076] @ bb610 │ │ │ │ add r2, sp, #248 @ 0xf8 │ │ │ │ - ldr.w r1, [pc, #1076] @ ba8d8 │ │ │ │ + ldr.w r1, [pc, #1076] @ bb614 │ │ │ │ add r4, sp, #236 @ 0xec │ │ │ │ - ldr.w r3, [pc, #1072] @ ba8dc │ │ │ │ + ldr.w r3, [pc, #1072] @ bb618 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -129939,27 +131161,27 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ strd r6, r8, [sp, #20] │ │ │ │ strd r4, r4, [sp, #12] │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ vldr s21, [sp, #236] @ 0xec │ │ │ │ blx 667e8 │ │ │ │ - ldr r0, [pc, #928] @ (ba8e0 ) │ │ │ │ + ldr r0, [pc, #928] @ (bb61c ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ vldr s16, [sp, #236] @ 0xec │ │ │ │ blx 65834 │ │ │ │ - ldr.w ip, [pc, #896] @ ba8e4 │ │ │ │ + ldr.w ip, [pc, #896] @ bb620 │ │ │ │ mov r3, r9 │ │ │ │ vldr s15, [sp, #236] @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -129977,77 +131199,77 @@ │ │ │ │ mov r3, sl │ │ │ │ str.w r9, [sp] │ │ │ │ vldr s19, [sp, #236] @ 0xec │ │ │ │ blx 5fe70 │ │ │ │ ldr.w r1, [sl] │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ cmp r1, r0 │ │ │ │ - blt.w babba │ │ │ │ + blt.w bb8f6 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vcvt.s32.f32 s17, s17 │ │ │ │ vcvt.s32.f32 s16, s16 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w baae8 │ │ │ │ + beq.w bb824 │ │ │ │ vmov r3, s17 │ │ │ │ ldr.w r0, [r9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, r0 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r1, r3 │ │ │ │ vmov r3, s16 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ orrs r1, r7 │ │ │ │ - beq.w ba386 │ │ │ │ - b.n ba376 │ │ │ │ + beq.w bb0c2 │ │ │ │ + b.n bb0b2 │ │ │ │ cmp r4, r3 │ │ │ │ - blt.w bac0a │ │ │ │ + blt.w bb946 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ba39c │ │ │ │ + bne.w bb0d8 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w baefa │ │ │ │ + beq.w bbc36 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r7, r5, r5 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w bc0f4 │ │ │ │ + blt.w bce30 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ mul.w r8, r3, r4 │ │ │ │ mul.w r2, r3, r5 │ │ │ │ cmp r1, r8 │ │ │ │ it lt │ │ │ │ movlt r1, r8 │ │ │ │ adds r0, r1, r2 │ │ │ │ cmp r6, r0 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bge.n ba65c │ │ │ │ + bge.n bb398 │ │ │ │ add r1, r7 │ │ │ │ cmp r6, r1 │ │ │ │ itt ge │ │ │ │ movge r2, r7 │ │ │ │ movge r1, r5 │ │ │ │ - bge.n ba65c │ │ │ │ + bge.n bb398 │ │ │ │ mov r1, r5 │ │ │ │ subs r0, r6, r7 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ adds r7, r2, #1 │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ add r5, r7 │ │ │ │ @@ -130068,15 +131290,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r3, r5, lsl #3 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #588] @ (ba8e8 ) │ │ │ │ + ldr r0, [pc, #588] @ (bb624 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ add r1, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ @@ -130087,17 +131309,17 @@ │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r2, [pc, #548] @ (ba8ec ) │ │ │ │ + ldr r2, [pc, #548] @ (bb628 ) │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr r0, [pc, #548] @ (ba8f0 ) │ │ │ │ + ldr r0, [pc, #548] @ (bb62c ) │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r3, r2, #4 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ @@ -130142,15 +131364,15 @@ │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ blx 667e8 │ │ │ │ strd r4, r7, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ - ldr r0, [pc, #420] @ (ba8f4 ) │ │ │ │ + ldr r0, [pc, #420] @ (bb630 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -130170,53 +131392,53 @@ │ │ │ │ movs r5, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ adds r2, #1 │ │ │ │ - ldr.w r8, [pc, #360] @ ba8f8 │ │ │ │ - ldr r7, [pc, #360] @ (ba8fc ) │ │ │ │ + ldr.w r8, [pc, #360] @ bb634 │ │ │ │ + ldr r7, [pc, #360] @ (bb638 ) │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #356] @ (ba900 ) │ │ │ │ + ldr r2, [pc, #356] @ (bb63c ) │ │ │ │ mov r1, sl │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ blx 61064 │ │ │ │ - ldr r3, [pc, #332] @ (ba904 ) │ │ │ │ - ldr r1, [pc, #336] @ (ba908 ) │ │ │ │ + ldr r3, [pc, #332] @ (bb640 ) │ │ │ │ + ldr r1, [pc, #336] @ (bb644 ) │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add.w r3, r8, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w ba990 │ │ │ │ + blt.w bb6cc │ │ │ │ cmp r5, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #184 @ 0xb8 │ │ │ │ strd fp, r2, [sp, #20] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -130251,170 +131473,170 @@ │ │ │ │ mov r1, r6 │ │ │ │ strd r7, r4, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ add r5, r2 │ │ │ │ - b.n ba7d4 │ │ │ │ + b.n bb510 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w b9dea │ │ │ │ + beq.w bab26 │ │ │ │ negs r3, r3 │ │ │ │ - b.w b9ddc │ │ │ │ + b.w bab18 │ │ │ │ nop │ │ │ │ - stmia r4!, {r3, r4, r5} │ │ │ │ + @ instruction: 0xb6fc │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n ba92c │ │ │ │ + beq.n bb5e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n ba904 │ │ │ │ + beq.n bb5b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n ba8c8 │ │ │ │ + ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n ba8a0 │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n ba7c0 │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + push {r1, r5, r6, r7, lr} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n ba958 │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n ba918 │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n ba9c4 │ │ │ │ + bcc.n bb630 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r6, #36] @ 0x24 │ │ │ │ + strb r6, [r3, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, r2] │ │ │ │ + ldr r7, [pc, #424] @ (bb77c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n ba834 │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n ba944 │ │ │ │ + ldmia r4!, {r1, r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #132 @ 0x84 │ │ │ │ + asrs r0, r4, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + ldr r6, [pc, #464] @ (bb7b4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n ba854 │ │ │ │ + ldmia r3!, {r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + asrs r4, r6, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + beq.n bb57c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + ldr r5, [pc, #752] @ (bb8e8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n ba910 │ │ │ │ + ldmia r2, {r2, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n ba808 │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n ba9bc │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r4, [pc, #208] @ (bb6d8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strb r0, [r7, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + asrs r0, r6, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #92 @ 0x5c │ │ │ │ + asrs r0, r7, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n ba888 │ │ │ │ + ldmia r0!, {r1, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + ldr r3, [pc, #392] @ (bb7a4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n ba96c │ │ │ │ + ldmia r0!, {} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n ba930 │ │ │ │ + stmia r7!, {r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcs.n ba8b4 │ │ │ │ + stmia r5!, {r2, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r7, r1] │ │ │ │ + ldr r1, [pc, #288] @ (bb74c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + strb r6, [r1, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n ba968 │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcs.n ba8c4 │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + asrs r4, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + ldr r0, [pc, #360] @ (bb7ac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n ba94c │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vldr s14, [sp, #220] @ 0xdc │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w baec0 │ │ │ │ + bgt.w bbbfc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bab62 │ │ │ │ + beq.w bb89e │ │ │ │ vldr s14, [sp, #220] @ 0xdc │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w bbb62 │ │ │ │ + bmi.w bc89e │ │ │ │ vldr s14, [sp, #232] @ 0xe8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w bab72 │ │ │ │ + bgt.w bb8ae │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w ba490 │ │ │ │ + bpl.w bb1cc │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r2, [pc, #2784] @ bb43c │ │ │ │ - ldr.w r3, [pc, #2784] @ bb440 │ │ │ │ + ldr.w r2, [pc, #2784] @ bc178 │ │ │ │ + ldr.w r3, [pc, #2784] @ bc17c │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #196 @ 0xc4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ - ldr.w r0, [pc, #2772] @ bb444 │ │ │ │ + ldr.w r0, [pc, #2772] @ bc180 │ │ │ │ adds r3, #8 │ │ │ │ subs r1, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ blx 66adc │ │ │ │ - b.n ba490 │ │ │ │ + b.n bb1cc │ │ │ │ cmp r5, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n ba7e2 │ │ │ │ + b.n bb51e │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n ba1d4 │ │ │ │ + b.n baf10 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ vcvt.s32.f32 s19, s19 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ vcvt.s32.f32 s20, s20 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r1, r3 │ │ │ │ - beq.w bae3a │ │ │ │ + beq.w bbb76 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r4, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r4, r3 │ │ │ │ mov.w ip, r3, lsl #1 │ │ │ │ @@ -130443,15 +131665,15 @@ │ │ │ │ add r6, r4 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ cmp r3, r6 │ │ │ │ it lt │ │ │ │ movlt r3, r6 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ strd r6, r8, [sp, #20] │ │ │ │ @@ -130463,75 +131685,75 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ orrs r2, r7 │ │ │ │ - bne.w bb63a │ │ │ │ + bne.w bc376 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w bb5ea │ │ │ │ + bne.w bc326 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w bae90 │ │ │ │ + beq.w bbbcc │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ mov.w r2, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ vmov s16, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s16 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ - ldr.w r2, [pc, #2500] @ bb448 │ │ │ │ + b.w bac16 │ │ │ │ + ldr.w r2, [pc, #2500] @ bc184 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ - ldr.w r0, [pc, #2496] @ bb44c │ │ │ │ + ldr.w r0, [pc, #2496] @ bc188 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd r9, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ str.w fp, [sp, #16] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ blx 57dfc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - b.w b9fae │ │ │ │ - ldr.w r2, [pc, #2452] @ bb450 │ │ │ │ + b.w bacea │ │ │ │ + ldr.w r2, [pc, #2452] @ bc18c │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ - ldr.w r0, [pc, #2448] @ bb454 │ │ │ │ + ldr.w r0, [pc, #2448] @ bc190 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ strd r9, r3, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ str.w fp, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ blx 57dfc │ │ │ │ - b.n baab0 │ │ │ │ + b.n bb7ec │ │ │ │ vcvt.s32.f32 s15, s19 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ vcvt.s32.f32 s20, s20 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ tst r2, r3 │ │ │ │ vmov r6, s15 │ │ │ │ - beq.w bb67e │ │ │ │ + beq.w bc3ba │ │ │ │ vmov r3, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r0, [r9] │ │ │ │ add r4, r0 │ │ │ │ add r3, r0 │ │ │ │ cmp r4, r3 │ │ │ │ mov.w r2, r0, lsl #1 │ │ │ │ @@ -130560,25 +131782,25 @@ │ │ │ │ cmp r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vmov s15, r1 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ vldr s14, [sp, #232] @ 0xe8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w ba490 │ │ │ │ + ble.w bb1cc │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ add r5, sp, #196 @ 0xc4 │ │ │ │ add r4, sp, #216 @ 0xd8 │ │ │ │ - ldr.w r2, [pc, #2268] @ bb458 │ │ │ │ - ldr.w r1, [pc, #2268] @ bb45c │ │ │ │ - ldr.w r0, [pc, #2268] @ bb460 │ │ │ │ + ldr.w r2, [pc, #2268] @ bc194 │ │ │ │ + ldr.w r1, [pc, #2268] @ bc198 │ │ │ │ + ldr.w r0, [pc, #2268] @ bc19c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r1, #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ @@ -130588,18 +131810,18 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 66adc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba490 │ │ │ │ + beq.w bb1cc │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ vldr s14, [sp, #232] @ 0xe8 │ │ │ │ - b.n ba94a │ │ │ │ + b.n bb686 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ strd r6, r8, [sp, #20] │ │ │ │ @@ -130612,23 +131834,23 @@ │ │ │ │ vcvt.s32.f32 s15, s15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ orrs r2, r1 │ │ │ │ - bne.w bbc06 │ │ │ │ + bne.w bc942 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w bbbb6 │ │ │ │ + bne.w bc8f2 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w bb6f2 │ │ │ │ + beq.w bc42e │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ - b.n baa68 │ │ │ │ + b.n bb7a4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ @@ -130651,29 +131873,29 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ blx 667e8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bbd5c │ │ │ │ + bne.w bca98 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bbda2 │ │ │ │ + bne.w bcade │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bb738 │ │ │ │ - cbz r7, bac92 │ │ │ │ + bne.w bc474 │ │ │ │ + cbz r7, bb9ce │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #2028] @ bb464 │ │ │ │ + ldr.w r0, [pc, #2028] @ bc1a0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #1 │ │ │ │ mov r2, r9 │ │ │ │ @@ -130681,70 +131903,70 @@ │ │ │ │ mov r3, sl │ │ │ │ str.w fp, [sp, #4] │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr.w r2, [sl] │ │ │ │ adds r3, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w bb768 │ │ │ │ + bne.w bc4a4 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ - cbz r2, baca8 │ │ │ │ + cbz r2, bb9e4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ orrs r2, r7 │ │ │ │ itt ne │ │ │ │ ldrne.w r2, [r9] │ │ │ │ strne r2, [sp, #204] @ 0xcc │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - cbz r2, bacbc │ │ │ │ + cbz r2, bb9f8 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ add.w r2, r2, r3, lsl #2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ orrs r3, r7 │ │ │ │ - beq.w bbe3e │ │ │ │ + beq.w bcb7a │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ ite ne │ │ │ │ movne r3, #0 │ │ │ │ andeq.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bbc90 │ │ │ │ + beq.w bc9cc │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ strd fp, r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1896] @ bb468 │ │ │ │ - ldr.w r0, [pc, #1896] @ bb46c │ │ │ │ + ldr.w r3, [pc, #1896] @ bc1a4 │ │ │ │ + ldr.w r0, [pc, #1896] @ bc1a8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr.w r3, [pc, #1888] @ bb470 │ │ │ │ + ldr.w r3, [pc, #1888] @ bc1ac │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ @@ -130767,29 +131989,29 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ blx 667e8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bbec6 │ │ │ │ + bne.w bcc02 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bbe80 │ │ │ │ + bne.w bcbbc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w bb6fe │ │ │ │ - cbz r7, badac │ │ │ │ + bne.w bc43a │ │ │ │ + cbz r7, bbae8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #1764] @ bb474 │ │ │ │ + ldr.w r0, [pc, #1764] @ bc1b0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #1 │ │ │ │ mov r2, r9 │ │ │ │ @@ -130797,73 +132019,73 @@ │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr.w r2, [r9] │ │ │ │ adds r3, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w bb72e │ │ │ │ + bne.w bc46a │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ - cbz r1, badc2 │ │ │ │ + cbz r1, bbafe │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #192] @ 0xc0 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ orrs r1, r7 │ │ │ │ it ne │ │ │ │ strne r2, [sp, #204] @ 0xcc │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - cbz r2, badd2 │ │ │ │ + cbz r2, bbb0e │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orrs r2, r7 │ │ │ │ - beq.w bbdfc │ │ │ │ + beq.w bcb38 │ │ │ │ ldr r2, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ ite ne │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w bbc4a │ │ │ │ + beq.w bc986 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ strd fp, r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1632] @ bb478 │ │ │ │ - ldr.w r0, [pc, #1632] @ bb47c │ │ │ │ + ldr.w r3, [pc, #1632] @ bc1b4 │ │ │ │ + ldr.w r0, [pc, #1632] @ bc1b8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr.w r3, [pc, #1628] @ bb480 │ │ │ │ + ldr.w r3, [pc, #1628] @ bc1bc │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [sp, #172] @ 0xac │ │ │ │ tst r1, r0 │ │ │ │ - beq.w bb76e │ │ │ │ + beq.w bc4aa │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r6, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ vmov ip, s20 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r6, r3 │ │ │ │ @@ -130885,15 +132107,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ cmp r1, ip │ │ │ │ it lt │ │ │ │ movlt r1, ip │ │ │ │ vmov ip, s18 │ │ │ │ - b.n ba9fc │ │ │ │ + b.n bb738 │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ vmov r0, s18 │ │ │ │ add r2, r3 │ │ │ │ add r0, r3 │ │ │ │ str r0, [sp, #180] @ 0xb4 │ │ │ │ @@ -130904,76 +132126,76 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it lt │ │ │ │ movlt r3, r1 │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r4, sp, #216 @ 0xd8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ - ldr.w r2, [pc, #1464] @ bb484 │ │ │ │ + ldr.w r2, [pc, #1464] @ bc1c0 │ │ │ │ add r5, sp, #196 @ 0xc4 │ │ │ │ - ldr.w r3, [pc, #1460] @ bb488 │ │ │ │ - ldr.w r0, [pc, #1460] @ bb48c │ │ │ │ + ldr.w r3, [pc, #1460] @ bc1c4 │ │ │ │ + ldr.w r0, [pc, #1460] @ bc1c8 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 66adc │ │ │ │ vldr s15, [sp, #196] @ 0xc4 │ │ │ │ - b.n ba920 │ │ │ │ + b.n bb65c │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ adds r3, r2, #1 │ │ │ │ sub.w r6, r1, r3, lsl #3 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ tst r3, r1 │ │ │ │ - beq.w bb99c │ │ │ │ + beq.w bc6d8 │ │ │ │ add.w r3, r6, r2, lsl #4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r7, r5, r5 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ add r3, r7 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w bc6f6 │ │ │ │ + blt.w bd432 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ mul.w r8, r3, r4 │ │ │ │ mul.w r2, r3, r5 │ │ │ │ cmp r1, r8 │ │ │ │ it lt │ │ │ │ movlt r1, r8 │ │ │ │ adds r0, r1, r2 │ │ │ │ cmp r6, r0 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bge.n baf64 │ │ │ │ + bge.n bbca0 │ │ │ │ add r1, r7 │ │ │ │ cmp r6, r1 │ │ │ │ itt ge │ │ │ │ movge r2, r7 │ │ │ │ movge r1, r5 │ │ │ │ - bge.n baf64 │ │ │ │ + bge.n bbca0 │ │ │ │ mov r1, r5 │ │ │ │ subs r0, r6, r7 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #212] @ 0xd4 │ │ │ │ adds r4, r2, #1 │ │ │ │ add r5, r4 │ │ │ │ @@ -130997,29 +132219,29 @@ │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strd fp, r0, [sp] │ │ │ │ mov r2, sl │ │ │ │ - ldr.w r0, [pc, #1252] @ bb490 │ │ │ │ + ldr.w r0, [pc, #1252] @ bc1cc │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ - ldr.w r2, [pc, #1228] @ bb494 │ │ │ │ + ldr.w r2, [pc, #1228] @ bc1d0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r0, [pc, #1224] @ bb498 │ │ │ │ + ldr.w r0, [pc, #1224] @ bc1d4 │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r3, r2, #4 │ │ │ │ add r2, sp, #176 @ 0xb0 │ │ │ │ @@ -131082,29 +132304,29 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, sl │ │ │ │ - ldr.w r0, [pc, #1060] @ bb49c │ │ │ │ + ldr.w r0, [pc, #1060] @ bc1d8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #1028] @ bb4a0 │ │ │ │ + ldr.w r0, [pc, #1028] @ bc1dc │ │ │ │ subs r3, r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -131126,53 +132348,53 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r8, [pc, #964] @ bb4a4 │ │ │ │ + ldr.w r8, [pc, #964] @ bc1e0 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add r8, pc │ │ │ │ - ldr r7, [pc, #960] @ (bb4a8 ) │ │ │ │ + ldr r7, [pc, #960] @ (bc1e4 ) │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #956] @ (bb4ac ) │ │ │ │ + ldr r3, [pc, #956] @ (bc1e8 ) │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov sl, r7 │ │ │ │ blx 61064 │ │ │ │ add.w r3, r8, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #928] @ (bb4b0 ) │ │ │ │ - ldr r1, [pc, #932] @ (bb4b4 ) │ │ │ │ + ldr r3, [pc, #928] @ (bc1ec ) │ │ │ │ + ldr r1, [pc, #932] @ (bc1f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n bb1a0 │ │ │ │ + blt.n bbedc │ │ │ │ cmp r5, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #184 @ 0xb8 │ │ │ │ strd fp, r2, [sp, #20] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -131207,51 +132429,51 @@ │ │ │ │ mov r1, r6 │ │ │ │ strd r7, r4, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r5, r2 │ │ │ │ - b.n bb124 │ │ │ │ + b.n bbe60 │ │ │ │ cmp r5, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n bb130 │ │ │ │ + b.n bbe6c │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ tst r3, r2 │ │ │ │ - beq.w bb7d8 │ │ │ │ + beq.w bc514 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r6, r4, r4 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ add r3, r6 │ │ │ │ ldr r5, [r2, #0] │ │ │ │ cmp r5, r3 │ │ │ │ - blt.w bc874 │ │ │ │ + blt.w bd5b0 │ │ │ │ ldr.w r0, [fp] │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ mul.w r7, r0, r4 │ │ │ │ cmp r2, r7 │ │ │ │ it lt │ │ │ │ movlt r2, r7 │ │ │ │ adds r1, r7, r2 │ │ │ │ cmp r5, r1 │ │ │ │ itt ge │ │ │ │ movge r2, r0 │ │ │ │ movge r6, r7 │ │ │ │ - bge.n bb1f8 │ │ │ │ + bge.n bbf34 │ │ │ │ add r2, r6 │ │ │ │ cmp r5, r2 │ │ │ │ it ge │ │ │ │ movge r2, r4 │ │ │ │ - bge.n bb1f8 │ │ │ │ + bge.n bbf34 │ │ │ │ mov r1, r4 │ │ │ │ subs r0, r5, r6 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r6, #1 │ │ │ │ add r4, r7 │ │ │ │ strd r2, r0, [sp, #224] @ 0xe0 │ │ │ │ subs r3, r5, r4 │ │ │ │ mov r1, r9 │ │ │ │ @@ -131270,30 +132492,30 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ strd fp, r0, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - ldr r0, [pc, #636] @ (bb4b8 ) │ │ │ │ + ldr r0, [pc, #636] @ (bc1f4 ) │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 5e9dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n bb276 │ │ │ │ + ble.n bbfb2 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr r3, [pc, #608] @ (bb4bc ) │ │ │ │ + ldr r3, [pc, #608] @ (bc1f8 ) │ │ │ │ add.w r2, r0, #8 │ │ │ │ - ldr r0, [pc, #608] @ (bb4c0 ) │ │ │ │ + ldr r0, [pc, #608] @ (bc1fc ) │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ add r3, pc │ │ │ │ adds r3, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add r2, sp, #176 @ 0xb0 │ │ │ │ @@ -131334,15 +132556,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ ldrd r3, r2, [sp, #116] @ 0x74 │ │ │ │ blx 667e8 │ │ │ │ - ldr r0, [pc, #492] @ (bb4c4 ) │ │ │ │ + ldr r0, [pc, #492] @ (bc200 ) │ │ │ │ add.w ip, sp, #224 @ 0xe0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -131357,29 +132579,29 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #440] @ (bb4c8 ) │ │ │ │ + ldr r0, [pc, #440] @ (bc204 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r6, r9 │ │ │ │ - ldr r0, [pc, #412] @ (bb4cc ) │ │ │ │ + ldr r0, [pc, #412] @ (bc208 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ @@ -131399,57 +132621,57 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr r0, [pc, #352] @ (bb4d0 ) │ │ │ │ + ldr r0, [pc, #352] @ (bc20c ) │ │ │ │ adds r3, #1 │ │ │ │ - ldr r7, [pc, #352] @ (bb4d4 ) │ │ │ │ + ldr r7, [pc, #352] @ (bc210 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #348] @ (bb4d8 ) │ │ │ │ + ldr r3, [pc, #348] @ (bc214 ) │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #340] @ (bb4dc ) │ │ │ │ + ldr r3, [pc, #340] @ (bc218 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r7 │ │ │ │ blx 61064 │ │ │ │ - ldr r3, [pc, #324] @ (bb4e0 ) │ │ │ │ - ldr r1, [pc, #328] @ (bb4e4 ) │ │ │ │ + ldr r3, [pc, #324] @ (bc21c ) │ │ │ │ + ldr r1, [pc, #328] @ (bc220 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #320] @ (bb4e8 ) │ │ │ │ + ldr r3, [pc, #320] @ (bc224 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n bb430 │ │ │ │ + blt.n bc16c │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #212 @ 0xd4 │ │ │ │ str r2, [sp, #24] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -131483,108 +132705,108 @@ │ │ │ │ mov r1, r8 │ │ │ │ strd r7, r5, [sp] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ add r4, r2 │ │ │ │ - b.n bb3b8 │ │ │ │ + b.n bc0f4 │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n bb3c4 │ │ │ │ + b.n bc100 │ │ │ │ nop │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + mov sl, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + lsrs r2, r7, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n bb400 │ │ │ │ + ldmia r1!, {r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, r2] │ │ │ │ + cmp ip, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n bb3e4 │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r0, r2] │ │ │ │ + cmp r6, r9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n bb36c │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + add lr, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r7, r1 │ │ │ │ + lsrs r2, r3, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n bb3fc │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + stmia r7!, {r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r0, r4 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r6, r0] │ │ │ │ + lsrs r6, r3, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + bkpt 0x00fc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + orrs r2, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r1, #28] │ │ │ │ + itee lt │ │ │ │ + lsllt r3, r3, #1 │ │ │ │ + lsrge r0, r1, #11 │ │ │ │ + lslge r5, r3, #1 │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #128] @ (bb504 ) │ │ │ │ + rors r4, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #448] @ (bb648 ) │ │ │ │ + asrs r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r5, #28 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bne.n bb390 │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4, r6, r7} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #480] @ (bb678 ) │ │ │ │ + eors r4, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2!, {r4} │ │ │ │ + pop {r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + pop {r1, r2, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #400] @ (bb638 ) │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + pop {r1, r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + lsls r0, r6, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r7, #19 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + stmia r1!, {r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #920] @ (bb858 ) │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r4} │ │ │ │ + cbnz r2, bc228 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r6!, {r2, r5, r7} │ │ │ │ + cbnz r4, bc20e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + rev r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + rev r2, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1} │ │ │ │ + cbnz r6, bc242 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r1, #10 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #768] @ (bb7e0 ) │ │ │ │ + subs r4, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [pc, #688] @ (bb794 ) │ │ │ │ + subs r4, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + bkpt 0x00de │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + lsls r2, r7, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r3, r4, #1 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ @@ -131599,18 +132821,18 @@ │ │ │ │ str.w r8, [sp, #12] │ │ │ │ subs r3, r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ blx 63a44 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r1, [pc, #2816] @ bc024 │ │ │ │ + ldr.w r1, [pc, #2816] @ bcd60 │ │ │ │ add.w r2, sl, #8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr.w r0, [pc, #2808] @ bc028 │ │ │ │ + ldr.w r0, [pc, #2808] @ bcd64 │ │ │ │ add r1, pc │ │ │ │ subs r3, #1 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ adds r3, r1, #4 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -131642,15 +132864,15 @@ │ │ │ │ strd r5, sl, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ blx 667e8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ orrs r3, r7 │ │ │ │ - bne.w bc1a4 │ │ │ │ + bne.w bcee0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -131660,36 +132882,36 @@ │ │ │ │ str.w fp, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r0, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #2668] @ bc02c │ │ │ │ - ldr.w r0, [pc, #2668] @ bc030 │ │ │ │ + ldr.w r2, [pc, #2668] @ bcd68 │ │ │ │ + ldr.w r0, [pc, #2668] @ bcd6c │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.w b9dd8 │ │ │ │ + b.w bab14 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - ldr.w r3, [pc, #2624] @ bc034 │ │ │ │ - ldr.w r0, [pc, #2624] @ bc038 │ │ │ │ + ldr.w r3, [pc, #2624] @ bcd70 │ │ │ │ + ldr.w r0, [pc, #2624] @ bcd74 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #20] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, sl │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ @@ -131704,15 +132926,15 @@ │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ - b.w baa5e │ │ │ │ + b.w bb79a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ mov r3, sl │ │ │ │ str r6, [sp, #16] │ │ │ │ @@ -131729,19 +132951,19 @@ │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ - b.w baa56 │ │ │ │ + b.w bb792 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ tst r2, r0 │ │ │ │ - beq.w bbf20 │ │ │ │ + beq.w bcc5c │ │ │ │ vmov r3, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r2, [r9] │ │ │ │ add r4, r2 │ │ │ │ add r3, r2 │ │ │ │ cmp r4, r3 │ │ │ │ mov.w r0, r2, lsl #1 │ │ │ │ @@ -131775,68 +132997,68 @@ │ │ │ │ str r4, [sp, #176] @ 0xb0 │ │ │ │ it lt │ │ │ │ movlt r3, r4 │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ - b.w bae98 │ │ │ │ + b.w bbbd4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r0, [pc, #2348] @ bc03c │ │ │ │ + ldr.w r0, [pc, #2348] @ bcd78 │ │ │ │ strd fp, r2, [sp, #4] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ ldr.w r2, [r9] │ │ │ │ adds r3, r2, #1 │ │ │ │ ldr.w r1, [sl] │ │ │ │ str r1, [sp, #192] @ 0xc0 │ │ │ │ - b.w badba │ │ │ │ + b.w bbaf6 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r0, [pc, #2296] @ bc040 │ │ │ │ + ldr.w r0, [pc, #2296] @ bcd7c │ │ │ │ strd fp, r2, [sp, #4] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ ldr.w r2, [sl] │ │ │ │ adds r3, r2, #1 │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ - b.w baca0 │ │ │ │ + b.w bb9dc │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ tst r3, r1 │ │ │ │ - beq.w bc238 │ │ │ │ + beq.w bcf74 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r6, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -131860,31 +133082,31 @@ │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r3, r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ mvn.w r2, #8 │ │ │ │ movs r3, #9 │ │ │ │ - b.w b9dd8 │ │ │ │ + b.w bab14 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bc4a4 │ │ │ │ + beq.w bd1e0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bcd2c │ │ │ │ + beq.w bda68 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r7, r4, r4 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w bda54 │ │ │ │ + blt.w be790 │ │ │ │ ldr.w ip, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -131907,30 +133129,30 @@ │ │ │ │ add.w r7, r0, r5, lsl #3 │ │ │ │ add.w r6, r0, r4, lsl #3 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2040] @ bc044 │ │ │ │ + ldr.w r0, [pc, #2040] @ bcd80 │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ blx 5e9dc │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #2016] @ bc048 │ │ │ │ + ldr.w r2, [pc, #2016] @ bcd84 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2008] @ bc04c │ │ │ │ + ldr.w r0, [pc, #2008] @ bcd88 │ │ │ │ subs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r1, #4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ @@ -131986,15 +133208,15 @@ │ │ │ │ blx 667e8 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r0, [sp, #12] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #1860] @ bc050 │ │ │ │ + ldr.w r0, [pc, #1860] @ bcd8c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -132014,29 +133236,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #20] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ - ldr.w r4, [pc, #1796] @ bc054 │ │ │ │ + ldr.w r4, [pc, #1796] @ bcd90 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r3, r4, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ adds r4, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ strd r6, r1, [sp, #20] │ │ │ │ - ldr.w r1, [pc, #1764] @ bc058 │ │ │ │ + ldr.w r1, [pc, #1764] @ bcd94 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -132044,28 +133266,28 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bc29e │ │ │ │ + beq.w bcfda │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bca38 │ │ │ │ + beq.w bd774 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r7, r5, r5 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ add r3, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w bdba8 │ │ │ │ + blt.w be8e4 │ │ │ │ ldr.w ip, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ @@ -132088,33 +133310,33 @@ │ │ │ │ add.w r4, r0, r7, lsl #3 │ │ │ │ add.w r6, r0, r5, lsl #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1612] @ bc05c │ │ │ │ + ldr.w r0, [pc, #1612] @ bcd98 │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ strd fp, r3, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1584] @ bc060 │ │ │ │ + ldr.w r2, [pc, #1584] @ bcd9c │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1576] @ bc064 │ │ │ │ + ldr.w r0, [pc, #1576] @ bcda0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r2 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ @@ -132168,15 +133390,15 @@ │ │ │ │ blx 667e8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r5, r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #1428] @ bc068 │ │ │ │ + ldr.w r0, [pc, #1428] @ bcda4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -132192,15 +133414,15 @@ │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ strd r5, r6, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ - ldr.w r4, [pc, #1376] @ bc06c │ │ │ │ + ldr.w r4, [pc, #1376] @ bcda8 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r4, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ @@ -132208,15 +133430,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ adds r4, #12 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #1340] @ bc070 │ │ │ │ + ldr.w r1, [pc, #1340] @ bcdac │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ strd fp, r3, [sp, #20] │ │ │ │ @@ -132225,26 +133447,26 @@ │ │ │ │ mov r2, sl │ │ │ │ strd r6, r3, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r4, sp, #216 @ 0xd8 │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r5, sp, #196 @ 0xc4 │ │ │ │ - ldr.w r2, [pc, #1276] @ bc074 │ │ │ │ - ldr.w r3, [pc, #1276] @ bc078 │ │ │ │ - ldr.w r0, [pc, #1276] @ bc07c │ │ │ │ + ldr.w r2, [pc, #1276] @ bcdb0 │ │ │ │ + ldr.w r3, [pc, #1276] @ bcdb4 │ │ │ │ + ldr.w r0, [pc, #1276] @ bcdb8 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ @@ -132254,22 +133476,22 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 66adc │ │ │ │ vldr s14, [sp, #196] @ 0xc4 │ │ │ │ vldr s15, [sp, #232] @ 0xe8 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w baba6 │ │ │ │ - b.w bab7a │ │ │ │ + bpl.w bb8e2 │ │ │ │ + b.w bb8b6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ - ldr.w r3, [pc, #1216] @ bc080 │ │ │ │ - ldr.w r0, [pc, #1216] @ bc084 │ │ │ │ + ldr.w r3, [pc, #1216] @ bcdbc │ │ │ │ + ldr.w r0, [pc, #1216] @ bcdc0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp, #20] │ │ │ │ adds r3, #4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ @@ -132284,15 +133506,15 @@ │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - b.w babfe │ │ │ │ + b.w bb93a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #16] │ │ │ │ @@ -132309,78 +133531,78 @@ │ │ │ │ vmov r2, s15 │ │ │ │ add r2, r3 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ - b.w babf6 │ │ │ │ + b.w bb932 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #1056] @ bc088 │ │ │ │ - ldr.w r0, [pc, #1056] @ bc08c │ │ │ │ + ldr.w r3, [pc, #1056] @ bcdc4 │ │ │ │ + ldr.w r0, [pc, #1056] @ bcdc8 │ │ │ │ add r3, pc │ │ │ │ str.w fp, [sp, #24] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr.w r3, [pc, #1044] @ bc090 │ │ │ │ + ldr.w r3, [pc, #1044] @ bcdcc │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #996] @ (bc094 ) │ │ │ │ - ldr r0, [pc, #1000] @ (bc098 ) │ │ │ │ + ldr r3, [pc, #996] @ (bcdd0 ) │ │ │ │ + ldr r0, [pc, #1000] @ (bcdd4 ) │ │ │ │ add r3, pc │ │ │ │ str.w fp, [sp, #24] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #992] @ (bc09c ) │ │ │ │ + ldr r3, [pc, #992] @ (bcdd8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ - ldr r0, [pc, #960] @ (bc0a0 ) │ │ │ │ + ldr r0, [pc, #960] @ (bcddc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ strd fp, r2, [sp, #4] │ │ │ │ @@ -132400,40 +133622,40 @@ │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #896] @ (bc0a4 ) │ │ │ │ + ldr r3, [pc, #896] @ (bcde0 ) │ │ │ │ mov r1, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ - ldr r0, [pc, #864] @ (bc0a8 ) │ │ │ │ + ldr r0, [pc, #864] @ (bcde4 ) │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ - ldr r0, [pc, #844] @ (bc0ac ) │ │ │ │ + b.w bb1c4 │ │ │ │ + ldr r0, [pc, #844] @ (bcde8 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ @@ -132446,61 +133668,61 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr r0, [pc, #800] @ (bc0b0 ) │ │ │ │ + ldr r0, [pc, #800] @ (bcdec ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ - b.w bac54 │ │ │ │ + b.w bb990 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ - ldr r0, [pc, #780] @ (bc0b4 ) │ │ │ │ + ldr r0, [pc, #780] @ (bcdf0 ) │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ - cbz r3, bbdc4 │ │ │ │ + cbz r3, bcb00 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ - cbz r3, bbdce │ │ │ │ + cbz r3, bcb0a │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, sp, #208 @ 0xd0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr r0, [pc, #720] @ (bc0b8 ) │ │ │ │ + ldr r0, [pc, #720] @ (bcdf4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ - b.w bac5c │ │ │ │ + b.w bb998 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -132510,28 +133732,28 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #668] @ (bc0bc ) │ │ │ │ - ldr r0, [pc, #668] @ (bc0c0 ) │ │ │ │ + ldr r3, [pc, #668] @ (bcdf8 ) │ │ │ │ + ldr r0, [pc, #668] @ (bcdfc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #664] @ (bc0c4 ) │ │ │ │ + ldr r3, [pc, #664] @ (bce00 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -132539,31 +133761,31 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #616] @ (bc0c8 ) │ │ │ │ - ldr r0, [pc, #620] @ (bc0cc ) │ │ │ │ + ldr r3, [pc, #616] @ (bce04 ) │ │ │ │ + ldr r0, [pc, #620] @ (bce08 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #612] @ (bc0d0 ) │ │ │ │ + ldr r3, [pc, #612] @ (bce0c ) │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ - ldr r0, [pc, #592] @ (bc0d4 ) │ │ │ │ + b.w bb1c4 │ │ │ │ + ldr r0, [pc, #592] @ (bce10 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ @@ -132576,67 +133798,67 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr r0, [pc, #548] @ (bc0d8 ) │ │ │ │ + ldr r0, [pc, #548] @ (bce14 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ - b.w bad76 │ │ │ │ + b.w bbab2 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ - ldr r0, [pc, #528] @ (bc0dc ) │ │ │ │ + ldr r0, [pc, #528] @ (bce18 ) │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cbz r3, bbee8 │ │ │ │ + cbz r3, bcc24 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cbz r3, bbef2 │ │ │ │ + cbz r3, bcc2e │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, sp, #188 @ 0xbc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ - ldr r0, [pc, #468] @ (bc0e0 ) │ │ │ │ + ldr r0, [pc, #468] @ (bce1c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ - b.w bad6e │ │ │ │ + b.w bbaaa │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ subs r2, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ - beq.w bc6a6 │ │ │ │ + beq.w bd3e2 │ │ │ │ vmov r2, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r3, [r9] │ │ │ │ vmov r0, s16 │ │ │ │ add r4, r3 │ │ │ │ add r2, r3 │ │ │ │ cmp r4, r2 │ │ │ │ @@ -132660,15 +133882,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r2, r4, #1 │ │ │ │ add r4, r2 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -132692,15 +133914,15 @@ │ │ │ │ blx 667e8 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr r0, [pc, #280] @ (bc0e4 ) │ │ │ │ + ldr r0, [pc, #280] @ (bce20 ) │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ strd fp, r7, [sp, #4] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ @@ -132715,133 +133937,123 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r4, fp, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r0, r2, lsl #2 │ │ │ │ - ldr r0, [pc, #228] @ (bc0e8 ) │ │ │ │ + ldr r0, [pc, #228] @ (bce24 ) │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #228] @ (bc0ec ) │ │ │ │ + ldr r2, [pc, #228] @ (bce28 ) │ │ │ │ adds r0, #8 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr r0, [pc, #216] @ (bc0f0 ) │ │ │ │ + ldr r0, [pc, #216] @ (bce2c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ - ldr r0, [pc, #88] @ (bc080 ) │ │ │ │ + b.w bb1c4 │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + @ instruction: 0xb6d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + str r6, [r2, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r1, #32 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + @ instruction: 0xb630 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldrsh r0, [r1, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add sl, fp │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r2} │ │ │ │ + cbz r4, bcdee │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + push {r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r3} │ │ │ │ + vshr.u16 q0, q6, #16 │ │ │ │ + cbz r4, bce08 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - itte vs │ │ │ │ - lslvs r3, r3, #1 │ │ │ │ - orrvs r0, r2 │ │ │ │ - lslvc r5, r3, #1 │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - nop {11} │ │ │ │ + cbz r6, bcdd6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #11 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - itte mi │ │ │ │ - lslmi r3, r3, #1 │ │ │ │ - rormi r0, r1 │ │ │ │ - lslpl r5, r3, #1 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + adds r5, #220 @ 0xdc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r3, r4, r6, r7} │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + sxtb r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - bkpt 0x00c2 │ │ │ │ + ldc2l 0, cr0, [r2, #368] @ 0x170 │ │ │ │ + sxth r2, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + adds r4, #148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + stc2l 0, cr0, [r2, #-368]! @ 0xfffffe90 │ │ │ │ + @ instruction: 0xb78c │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldc2 0, cr0, [lr, #-368] @ 0xfffffe90 │ │ │ │ + cbz r6, bcde2 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldc2l 0, cr0, [r6], #-368 @ 0xfffffe90 │ │ │ │ + ldrh r4, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - lsrs r0, r3, #5 │ │ │ │ + adds r3, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + ldc2 0, cr0, [r4], #-368 @ 0xfffffe90 │ │ │ │ + add r7, sp, #320 @ 0x140 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r1 │ │ │ │ + adds r3, #86 @ 0x56 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + add sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r5, r7} │ │ │ │ + @ instruction: 0xfbc0005c │ │ │ │ + push {r3, r4, r5, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r5} │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {pc} │ │ │ │ + add r7, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r0, #120] @ 0x78 │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r1, r5, r7} │ │ │ │ + add r7, sp, #376 @ 0x178 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r2, [r1, #112] @ 0x70 │ │ │ │ + @ instruction: 0xfac2005c │ │ │ │ + ldr r6, [r6, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #28 │ │ │ │ + adds r1, #232 @ 0xe8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r5, #30 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - cbnz r0, bc116 │ │ │ │ + @ instruction: 0xfa84005c │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #218 @ 0xda │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r0, bc152 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - hlt 0x0032 │ │ │ │ + add r5, sp, #232 @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, bc144 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - hlt 0x003a │ │ │ │ + add r5, sp, #472 @ 0x1d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r0, #24 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + str??.w r0, [r0, #92] @ 0x5c │ │ │ │ + adds r0, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + ldrsb r6, [r0, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ adds r4, r5, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r5, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -132863,15 +134075,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r7, [sp, #20] │ │ │ │ blx 667e8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strd r4, r6, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #2864] @ bcc70 │ │ │ │ + ldr.w r0, [pc, #2864] @ bd9ac │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r5 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -132888,36 +134100,36 @@ │ │ │ │ mov r1, sl │ │ │ │ strd r4, fp, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ - ldr.w r0, [pc, #2808] @ bcc74 │ │ │ │ + ldr.w r0, [pc, #2808] @ bd9b0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r3, [pc, #2804] @ bcc78 │ │ │ │ + ldr.w r3, [pc, #2804] @ bd9b4 │ │ │ │ adds r0, #8 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #2788] @ bcc7c │ │ │ │ + ldr.w r0, [pc, #2788] @ bd9b8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #2764] @ bcc80 │ │ │ │ + ldr.w r0, [pc, #2764] @ bd9bc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp, #4] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -132933,46 +134145,46 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ strd r4, fp, [sp, #12] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ adds r2, #1 │ │ │ │ - ldr.w r0, [pc, #2708] @ bcc84 │ │ │ │ + ldr.w r0, [pc, #2708] @ bd9c0 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #2704] @ bcc88 │ │ │ │ + ldr.w r2, [pc, #2704] @ bd9c4 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #24] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r2, sp, #204 @ 0xcc │ │ │ │ blx 61064 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ - ldr.w r0, [pc, #2668] @ bcc8c │ │ │ │ + ldr.w r0, [pc, #2668] @ bd9c8 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ tst r0, r1 │ │ │ │ - beq.w bc9f2 │ │ │ │ + beq.w bd72e │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r6, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -133001,33 +134213,33 @@ │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r4, r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bd022 │ │ │ │ + beq.w bdd5e │ │ │ │ mul.w r2, r5, r5 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ add r4, r5 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r4, r3 │ │ │ │ ite ge │ │ │ │ addge r2, r2, r4 │ │ │ │ addlt r2, r2, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be1c8 │ │ │ │ + blt.w bef04 │ │ │ │ ldr.w r1, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mul.w r2, r1, r5 │ │ │ │ add r0, r2 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -133051,40 +134263,40 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add.w r3, r0, r5, lsl #3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #2420] @ bcc90 │ │ │ │ + ldr.w r0, [pc, #2420] @ bd9cc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd fp, r7, [sp] │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r0, [pc, #2392] @ bcc94 │ │ │ │ + ldr.w r0, [pc, #2392] @ bd9d0 │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #2364] @ bcc98 │ │ │ │ + ldr.w r2, [pc, #2364] @ bd9d4 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r2, #4 │ │ │ │ ldrd r1, r0, [sp, #68] @ 0x44 │ │ │ │ @@ -133141,15 +134353,15 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ strd r5, r1, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #2204] @ bcc9c │ │ │ │ + ldr.w r0, [pc, #2204] @ bd9d8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -133164,15 +134376,15 @@ │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r5, r7, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [sl] │ │ │ │ - ldr.w r4, [pc, #2156] @ bcca0 │ │ │ │ + ldr.w r4, [pc, #2156] @ bd9dc │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ @@ -133180,15 +134392,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ adds r4, #12 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #2120] @ bcca4 │ │ │ │ + ldr.w r1, [pc, #2120] @ bd9e0 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r9 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ @@ -133199,41 +134411,41 @@ │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #2076] @ bcca8 │ │ │ │ + ldr.w r0, [pc, #2076] @ bd9e4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ strd r7, r4, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bd4aa │ │ │ │ + beq.w be1e6 │ │ │ │ mul.w r2, r4, r4 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ add r5, r4 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r5, r3 │ │ │ │ ite ge │ │ │ │ addge r2, r2, r5 │ │ │ │ addlt r2, r2, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be574 │ │ │ │ + blt.w bf2b0 │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r7, sp, #176 @ 0xb0 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #8] │ │ │ │ mul.w r2, r1, r4 │ │ │ │ @@ -133261,36 +134473,36 @@ │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r9 │ │ │ │ blx 63a44 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strd fp, r0, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - ldr.w r0, [pc, #1920] @ bccac │ │ │ │ + ldr.w r0, [pc, #1920] @ bd9e8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ blx 5e9dc │ │ │ │ - ldr.w r0, [pc, #1900] @ bccb0 │ │ │ │ + ldr.w r0, [pc, #1900] @ bd9ec │ │ │ │ mov r2, r9 │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd fp, r6, [sp] │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1876] @ bccb4 │ │ │ │ + ldr.w r2, [pc, #1876] @ bd9f0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ @@ -133352,15 +134564,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r0, [pc, #1712] @ bccb8 │ │ │ │ + ldr.w r0, [pc, #1712] @ bd9f4 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ @@ -133376,27 +134588,27 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ - ldr.w r4, [pc, #1656] @ bccbc │ │ │ │ + ldr.w r4, [pc, #1656] @ bd9f8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r3, r4, #8 │ │ │ │ str r3, [sp, #32] │ │ │ │ adds r4, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #1632] @ bccc0 │ │ │ │ + ldr.w r1, [pc, #1632] @ bd9fc │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r9 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ @@ -133406,26 +134618,26 @@ │ │ │ │ mov r2, sl │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #1588] @ bccc4 │ │ │ │ + ldr.w r0, [pc, #1588] @ bda00 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ tst r0, r2 │ │ │ │ - beq.w bcf6c │ │ │ │ + beq.w bdca8 │ │ │ │ vmov r2, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r4, r3 │ │ │ │ add r2, r3 │ │ │ │ cmp r4, r2 │ │ │ │ mov.w r0, r3, lsl #1 │ │ │ │ @@ -133446,15 +134658,15 @@ │ │ │ │ add r1, r0 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r4, r1 │ │ │ │ it lt │ │ │ │ movlt r4, r1 │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r0, r3, r4 │ │ │ │ - b.n bbf68 │ │ │ │ + b.n bcca4 │ │ │ │ subs r6, r6, r5 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #152] @ 0x98 │ │ │ │ adds r5, #1 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ add r7, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -133464,32 +134676,32 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add.w r4, r6, r5, lsl #3 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1444] @ bccc8 │ │ │ │ + ldr.w r0, [pc, #1444] @ bda04 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ strd fp, r3, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1412] @ bcccc │ │ │ │ + ldr.w r2, [pc, #1412] @ bda08 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r0, [pc, #1408] @ bccd0 │ │ │ │ + ldr.w r0, [pc, #1408] @ bda0c │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r3, r2, #4 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ @@ -133541,29 +134753,29 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ strd fp, r6, [sp, #24] │ │ │ │ strd sl, r2, [sp, #4] │ │ │ │ strd r7, r8, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #1260] @ bccd4 │ │ │ │ + ldr.w r2, [pc, #1260] @ bda10 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - ldr.w r0, [pc, #1256] @ bccd8 │ │ │ │ + ldr.w r0, [pc, #1256] @ bda14 │ │ │ │ add r2, pc │ │ │ │ subs r3, r3, r5 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ str r6, [sp, #12] │ │ │ │ strd r7, r8, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ - ldr.w r0, [pc, #1232] @ bccdc │ │ │ │ + ldr.w r0, [pc, #1232] @ bda18 │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ subs r3, r3, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -133589,24 +134801,24 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1156] @ bcce0 │ │ │ │ + ldr.w r3, [pc, #1156] @ bda1c │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ subs r5, r5, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ @@ -133616,32 +134828,32 @@ │ │ │ │ add.w r4, r3, r5, lsl #3 │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #1092] @ bcce4 │ │ │ │ + ldr.w r0, [pc, #1092] @ bda20 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd fp, r1, [sp] │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n bc8e8 │ │ │ │ + ble.n bd624 │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr.w r3, [pc, #1056] @ bcce8 │ │ │ │ + ldr.w r3, [pc, #1056] @ bda24 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ - ldr.w r0, [pc, #1052] @ bccec │ │ │ │ + ldr.w r0, [pc, #1052] @ bda28 │ │ │ │ add r3, pc │ │ │ │ add.w r2, r1, #8 │ │ │ │ adds r3, #4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ mov r1, r6 │ │ │ │ @@ -133693,32 +134905,32 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ strd fp, r5, [sp, #24] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r9, r2, [sp, #4] │ │ │ │ strd r6, r8, [sp, #32] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r2, [pc, #904] @ (bccf0 ) │ │ │ │ + ldr r2, [pc, #904] @ (bda2c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r1, [pc, #904] @ (bccf4 ) │ │ │ │ + ldr r1, [pc, #904] @ (bda30 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #904] @ (bccf8 ) │ │ │ │ + ldr r0, [pc, #904] @ (bda34 ) │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ - ldr r0, [pc, #876] @ (bccfc ) │ │ │ │ + ldr r0, [pc, #876] @ (bda38 ) │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -133735,35 +134947,35 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str.w fp, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr r0, [pc, #820] @ (bcd00 ) │ │ │ │ + ldr r0, [pc, #820] @ (bda3c ) │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #812] @ (bcd04 ) │ │ │ │ + ldr r2, [pc, #812] @ (bda40 ) │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ - ldr r2, [pc, #808] @ (bcd08 ) │ │ │ │ + ldr r2, [pc, #808] @ (bda44 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ tst r0, r1 │ │ │ │ - beq.w bcfc0 │ │ │ │ + beq.w bdcfc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ vmov r6, s19 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ vmov r1, s17 │ │ │ │ add r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -133779,31 +134991,31 @@ │ │ │ │ movlt r1, r6 │ │ │ │ vmov r6, s20 │ │ │ │ add r6, r4 │ │ │ │ cmp r1, r6 │ │ │ │ it lt │ │ │ │ movlt r1, r6 │ │ │ │ vmov r6, s18 │ │ │ │ - b.w bb7aa │ │ │ │ + b.w bc4e6 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bd298 │ │ │ │ + beq.w bdfd4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ adds r1, r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r2, r5, r2, r1 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be358 │ │ │ │ + blt.w bf094 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mla r1, r5, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w be1a6 │ │ │ │ + blt.w beee2 │ │ │ │ mul.w r1, r2, r5 │ │ │ │ mov r6, r2 │ │ │ │ adds r7, r1, #1 │ │ │ │ strd r6, r2, [sp, #224] @ 0xe0 │ │ │ │ mla r6, r6, r5, r7 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -133827,32 +135039,32 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ mov r2, sl │ │ │ │ - ldr r0, [pc, #596] @ (bcd0c ) │ │ │ │ + ldr r0, [pc, #596] @ (bda48 ) │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #572] @ (bcd10 ) │ │ │ │ + ldr r2, [pc, #572] @ (bda4c ) │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #568] @ (bcd14 ) │ │ │ │ + ldr r0, [pc, #568] @ (bda50 ) │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r2 │ │ │ │ adds r1, #4 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ @@ -133927,30 +135139,30 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #368] @ (bcd18 ) │ │ │ │ + ldr r0, [pc, #368] @ (bda54 ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, sl │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r0, [pc, #336] @ (bcd1c ) │ │ │ │ + ldr r0, [pc, #336] @ (bda58 ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -133969,15 +135181,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ strd r6, r7, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr r4, [pc, #280] @ (bcd20 ) │ │ │ │ + ldr r4, [pc, #280] @ (bda5c ) │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r5, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -133985,15 +135197,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #12 │ │ │ │ - ldr r1, [pc, #248] @ (bcd24 ) │ │ │ │ + ldr r1, [pc, #248] @ (bda60 ) │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r0, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -134004,129 +135216,126 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w fp, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #208] @ (bcd28 ) │ │ │ │ + ldr r0, [pc, #208] @ (bda64 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ strd r4, fp, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ nop │ │ │ │ - cbnz r6, bcc84 │ │ │ │ + add r4, sp, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #18 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - subs r3, #184 @ 0xb8 │ │ │ │ + @ instruction: 0xf764005c │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + add r2, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + strb r6, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + @ instruction: 0xf6e6005c │ │ │ │ + add sp, #368 @ 0x170 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + strb r0, [r7, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + add r0, sp, #808 @ 0x328 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #230 @ 0xe6 │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb688 │ │ │ │ + add r1, sp, #272 @ 0x110 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb61c │ │ │ │ + @ instruction: 0xf4aa005c │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, bcd00 │ │ │ │ + add r5, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r4, r6} │ │ │ │ + add r6, pc, #864 @ (adr r6, bdd4c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r5, r7] │ │ │ │ + strh r4, [r2, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6} │ │ │ │ + add r7, pc, #224 @ (adr r7, bdad8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vmov.i32 q8, #140 @ 0x0000008c │ │ │ │ - push {r3, r4} │ │ │ │ + @ instruction: 0xf29c005c │ │ │ │ + add r6, pc, #848 @ (adr r6, bdd50 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r0, bccdc │ │ │ │ + add r3, sp, #928 @ 0x3a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r2, r3 │ │ │ │ + add r4, pc, #904 @ (adr r4, bdd90 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #248 @ 0xf8 │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + str r2, [r1, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r0, bcd22 │ │ │ │ + add r5, pc, #848 @ (adr r5, bdd64 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - uxth r4, r2 │ │ │ │ + add r5, pc, #320 @ (adr r5, bdb58 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r4, r7 │ │ │ │ + add r5, pc, #224 @ (adr r5, bdafc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2 0, cr0, [sl, #368]! @ 0x170 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + eor.w r0, r6, #92 @ 0x5c │ │ │ │ + ldr r7, [pc, #224] @ (bdb04 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #120 @ 0x78 │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sub sp, #168 @ 0xa8 │ │ │ │ + add r3, pc, #200 @ (adr r3, bdaf4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, bccf8 │ │ │ │ + add r3, pc, #832 @ (adr r3, bdd70 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, bcd20 │ │ │ │ + add r4, pc, #304 @ (adr r4, bdb64 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, bcd02 │ │ │ │ + add r3, pc, #848 @ (adr r3, bdd88 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #480 @ 0x1e0 │ │ │ │ + add r3, pc, #720 @ (adr r3, bdd0c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, r5] │ │ │ │ + ldr r6, [pc, #80] @ (bda90 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0], #-368 @ 0xfffffe90 │ │ │ │ - adds r3, #104 @ 0x68 │ │ │ │ + vqadd.s8 q0, q6, q6 │ │ │ │ + movs r6, #52 @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r1, pc, #320 @ (adr r1, bdb8c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldr r4, [pc, #976] @ (bde24 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + add r1, pc, #632 @ (adr r1, bdcd0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r1, pc, #512 @ (adr r1, bdc5c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr??.w r0, [lr, #92] @ 0x5c │ │ │ │ - add r6, sp, #320 @ 0x140 │ │ │ │ + ldcl 0, cr0, [sl], {92} @ 0x5c │ │ │ │ + add r1, pc, #48 @ (adr r1, bda94 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, bcd8e │ │ │ │ + add r6, pc, #128 @ (adr r6, bdae8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w bd716 │ │ │ │ + beq.w be452 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ adds r1, r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r2, r4, r2, r1 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be6ca │ │ │ │ + blt.w bf406 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mla r1, r4, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w be184 │ │ │ │ + blt.w beec0 │ │ │ │ mul.w r1, r2, r4 │ │ │ │ mov r6, r2 │ │ │ │ adds r7, r1, #1 │ │ │ │ strd r6, r2, [sp, #224] @ 0xe0 │ │ │ │ mla r6, r6, r4, r7 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -134150,29 +135359,29 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ - ldr.w r0, [pc, #2928] @ bd918 │ │ │ │ + ldr.w r0, [pc, #2928] @ be654 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #2908] @ bd91c │ │ │ │ + ldr.w r2, [pc, #2908] @ be658 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #2900] @ bd920 │ │ │ │ + ldr.w r0, [pc, #2900] @ be65c │ │ │ │ subs r3, #1 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ adds r2, #4 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -134245,15 +135454,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r0, [pc, #2696] @ bd924 │ │ │ │ + ldr.w r0, [pc, #2696] @ be660 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -134262,15 +135471,15 @@ │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #2660] @ bd928 │ │ │ │ + ldr.w r0, [pc, #2660] @ be664 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ @@ -134290,28 +135499,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ strd r7, r5, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr.w r4, [pc, #2600] @ bd92c │ │ │ │ + ldr.w r4, [pc, #2600] @ be668 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #2572] @ bd930 │ │ │ │ + ldr.w r1, [pc, #2572] @ be66c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ adds r4, #12 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -134323,26 +135532,26 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ strd fp, r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #2528] @ bd934 │ │ │ │ + ldr.w r0, [pc, #2528] @ be670 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd r4, fp, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ tst r0, r2 │ │ │ │ - beq.w bd9b0 │ │ │ │ + beq.w be6ec │ │ │ │ vmov r2, s17 │ │ │ │ vmov r4, s20 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r4, r3 │ │ │ │ add r2, r3 │ │ │ │ cmp r4, r2 │ │ │ │ mov.w r0, r3, lsl #1 │ │ │ │ @@ -134364,20 +135573,20 @@ │ │ │ │ mov r1, r4 │ │ │ │ cmp r4, r0 │ │ │ │ str r0, [sp, #180] @ 0xb4 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r3, r3, r1 │ │ │ │ - b.w bbf68 │ │ │ │ + b.w bcca4 │ │ │ │ vcvt.s32.f32 s15, s21 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ tst r3, r1 │ │ │ │ vmov r4, s15 │ │ │ │ - beq.w bd9f2 │ │ │ │ + beq.w be72e │ │ │ │ vmov r3, s17 │ │ │ │ ldr.w r1, [sl] │ │ │ │ adds r0, r1, r4 │ │ │ │ add.w r2, r2, r1, lsl #1 │ │ │ │ add r3, r1 │ │ │ │ cmp r0, r3 │ │ │ │ it lt │ │ │ │ @@ -134399,36 +135608,36 @@ │ │ │ │ mla r1, r1, r1, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r1, r2 │ │ │ │ it lt │ │ │ │ movlt r1, r2 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bdf3e │ │ │ │ + beq.w bec7a │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ adds r2, r5, r4 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mla r2, r5, r3, r2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w bee00 │ │ │ │ + blt.w bfb3c │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mla r1, r5, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w bef72 │ │ │ │ + blt.w bfcae │ │ │ │ mul.w r1, r2, r5 │ │ │ │ mov r6, r2 │ │ │ │ adds r7, r1, #1 │ │ │ │ strd r6, r2, [sp, #224] @ 0xe0 │ │ │ │ mla r6, r6, r5, r7 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add r4, sp, #176 @ 0xb0 │ │ │ │ @@ -134446,15 +135655,15 @@ │ │ │ │ add.w r3, r0, r6, lsl #3 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #2200] @ bd938 │ │ │ │ + ldr.w r0, [pc, #2200] @ be674 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ strd fp, r2, [sp] │ │ │ │ @@ -134474,15 +135683,15 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ blx 5f434 │ │ │ │ - ldr.w r0, [pc, #2140] @ bd93c │ │ │ │ + ldr.w r0, [pc, #2140] @ be678 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ @@ -134490,15 +135699,15 @@ │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ - ldr.w r2, [pc, #2104] @ bd940 │ │ │ │ + ldr.w r2, [pc, #2104] @ be67c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add.w r3, r5, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r2 │ │ │ │ @@ -134558,30 +135767,30 @@ │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #1936] @ bd944 │ │ │ │ + ldr.w r0, [pc, #1936] @ be680 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, sl │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #1904] @ bd948 │ │ │ │ + ldr.w r0, [pc, #1904] @ be684 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -134603,28 +135812,28 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ strd r6, r7, [sp, #20] │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ - ldr.w r4, [pc, #1840] @ bd94c │ │ │ │ + ldr.w r4, [pc, #1840] @ be688 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r2, r4, #8 │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r2, sl │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #12 │ │ │ │ - ldr.w r1, [pc, #1812] @ bd950 │ │ │ │ + ldr.w r1, [pc, #1812] @ be68c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -134635,15 +135844,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ str r4, [sp, #8] │ │ │ │ - ldr.w r4, [pc, #1768] @ bd954 │ │ │ │ + ldr.w r4, [pc, #1768] @ be690 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ @@ -134652,24 +135861,24 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ strd r5, fp, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r2, r5, r5, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r2, r5, r5, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w bec3e │ │ │ │ + blt.w bf97a │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r4, sp, #176 @ 0xb0 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #8] │ │ │ │ mul.w r2, r1, r5 │ │ │ │ @@ -134695,34 +135904,34 @@ │ │ │ │ add.w r3, r0, r2, lsl #3 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1616] @ bd958 │ │ │ │ + ldr.w r0, [pc, #1616] @ be694 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, sl │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r2, [pc, #1588] @ bd95c │ │ │ │ + ldr.w r2, [pc, #1588] @ be698 │ │ │ │ str r5, [sp, #8] │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1576] @ bd960 │ │ │ │ + ldr.w r0, [pc, #1576] @ be69c │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r2 │ │ │ │ adds r1, #4 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ @@ -134792,30 +136001,30 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1388] @ bd964 │ │ │ │ + ldr.w r0, [pc, #1388] @ be6a0 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, sl │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1356] @ bd968 │ │ │ │ + ldr.w r0, [pc, #1356] @ be6a4 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -134833,15 +136042,15 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r4, [pc, #1300] @ bd96c │ │ │ │ + ldr.w r4, [pc, #1300] @ be6a8 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -134849,50 +136058,50 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ strd fp, r1, [sp, #20] │ │ │ │ adds r4, #12 │ │ │ │ - ldr.w r1, [pc, #1260] @ bd970 │ │ │ │ + ldr.w r1, [pc, #1260] @ be6ac │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ strd r5, r3, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w bdcfc │ │ │ │ + beq.w bea38 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ adds r2, r5, r4 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ mla r2, r4, r3, r2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w be90c │ │ │ │ + blt.w bf648 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mla r1, r4, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w bedde │ │ │ │ + blt.w bfb1a │ │ │ │ mul.w r1, r2, r4 │ │ │ │ mov r6, r2 │ │ │ │ adds r7, r1, #1 │ │ │ │ strd r6, r2, [sp, #224] @ 0xe0 │ │ │ │ mla r6, r6, r4, r7 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -134911,15 +136120,15 @@ │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 63a44 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r0, [pc, #1100] @ bd974 │ │ │ │ + ldr.w r0, [pc, #1100] @ be6b0 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strd fp, r1, [sp] │ │ │ │ mov r1, sl │ │ │ │ @@ -134938,30 +136147,30 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ - ldr.w r0, [pc, #1040] @ bd978 │ │ │ │ + ldr.w r0, [pc, #1040] @ be6b4 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ add r2, sp, #228 @ 0xe4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - ldr r2, [pc, #1008] @ (bd97c ) │ │ │ │ + ldr r2, [pc, #1008] @ (be6b8 ) │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ adds r2, #4 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ subs r3, #1 │ │ │ │ @@ -135020,15 +136229,15 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r0, [pc, #844] @ (bd980 ) │ │ │ │ + ldr r0, [pc, #844] @ (be6bc ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -135037,15 +136246,15 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ - ldr r0, [pc, #808] @ (bd984 ) │ │ │ │ + ldr r0, [pc, #808] @ (be6c0 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ adds r3, #1 │ │ │ │ @@ -135065,15 +136274,15 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr r4, [pc, #752] @ (bd988 ) │ │ │ │ + ldr r4, [pc, #752] @ (be6c4 ) │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -135081,15 +136290,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #8] │ │ │ │ adds r4, #12 │ │ │ │ - ldr r1, [pc, #716] @ (bd98c ) │ │ │ │ + ldr r1, [pc, #716] @ (be6c8 ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ strd r5, r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ @@ -135099,15 +136308,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ str r4, [sp, #8] │ │ │ │ - ldr r4, [pc, #676] @ (bd990 ) │ │ │ │ + ldr r4, [pc, #676] @ (be6cc ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mov r2, r9 │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, sl │ │ │ │ @@ -135116,24 +136325,24 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, fp, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r2, r4, r4, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mla r2, r4, r4, r2 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w bea94 │ │ │ │ + blt.w bf7d0 │ │ │ │ ldr.w r1, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mul.w r2, r1, r4 │ │ │ │ add r0, r2 │ │ │ │ @@ -135158,32 +136367,32 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ blx 63a44 │ │ │ │ - ldr r0, [pc, #528] @ (bd994 ) │ │ │ │ + ldr r0, [pc, #528] @ (be6d0 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r2, [pc, #500] @ (bd998 ) │ │ │ │ + ldr r2, [pc, #500] @ (be6d4 ) │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #496] @ (bd99c ) │ │ │ │ + ldr r0, [pc, #496] @ (be6d8 ) │ │ │ │ subs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r1, #4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ @@ -135255,15 +136464,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #312] @ (bd9a0 ) │ │ │ │ + ldr r0, [pc, #312] @ (be6dc ) │ │ │ │ subs r3, r3, r6 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ @@ -135271,15 +136480,15 @@ │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ mov r2, r9 │ │ │ │ strd r4, r8, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr r0, [pc, #280] @ (bd9a4 ) │ │ │ │ + ldr r0, [pc, #280] @ (be6e0 ) │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ @@ -135298,15 +136507,15 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ - ldr r4, [pc, #224] @ (bd9a8 ) │ │ │ │ + ldr r4, [pc, #224] @ (be6e4 ) │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -135314,15 +136523,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ strd r5, r1, [sp, #20] │ │ │ │ adds r4, #12 │ │ │ │ - ldr r1, [pc, #188] @ (bd9ac ) │ │ │ │ + ldr r1, [pc, #188] @ (be6e8 ) │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r1 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -135330,115 +136539,119 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - b.w ba488 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + b.w bb1c4 │ │ │ │ + ldr r2, [pc, #192] @ (be718 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + movs r2, #76 @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #688 @ 0x2b0 │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #960 @ 0x3c0 │ │ │ │ + ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #776 @ 0x308 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf700005c │ │ │ │ - add r3, sp, #336 @ 0x150 │ │ │ │ + ldrd r0, r0, [ip, #368] @ 0x170 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + add r3, pc, #136 @ (adr r3, be6fc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r2, r2] │ │ │ │ + bxns r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + subs r4, r0, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sp, #856 @ 0x358 │ │ │ │ + ldr r3, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #728 @ 0x2d8 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf3e6005c │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + b.n be410 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #488 @ 0x1e8 │ │ │ │ + add r0, pc, #72 @ (adr r0, be6dc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #448 @ (adr r6, bdb1c ) │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #22 │ │ │ │ + adds r2, r4, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r5, r7] │ │ │ │ + add r8, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #568 @ (adr r6, bdba0 ) │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #416 @ (adr r6, bdb0c ) │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub.w r0, sl, #92 @ 0x5c │ │ │ │ - add r5, pc, #992 @ (adr r5, bdd54 ) │ │ │ │ + b.n bdfb8 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #344 @ (adr r4, bdad0 ) │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #768] @ (bdc7c ) │ │ │ │ + negs r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + subs r6, r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #352 @ (adr r4, bdae4 ) │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #176 @ (adr r4, bda38 ) │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vqadd.s32 q8, q6, q6 │ │ │ │ - add r3, pc, #744 @ (adr r3, bdc78 ) │ │ │ │ + b.n beb58 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + ldr r3, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #672] @ (bdc38 ) │ │ │ │ + eors r4, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + adds r6, r5, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #824 @ (adr r1, bdcd8 ) │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, pc, #136 @ (adr r2, bda2c ) │ │ │ │ + str r4, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, pc, #984 @ (adr r1, bdd80 ) │ │ │ │ + str r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc 0, cr0, [ip, #-368]! @ 0xfffffe90 │ │ │ │ - add r1, pc, #560 @ (adr r1, bdbe0 ) │ │ │ │ + b.n be718 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + str r4, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vcvt.s32.f32 s15, s21 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ subs r0, r2, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ tst r3, r0 │ │ │ │ vmov r2, s15 │ │ │ │ - beq.w be2fe │ │ │ │ + beq.w bf03a │ │ │ │ vmov r0, s17 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, r3 │ │ │ │ add.w r6, r6, r3, lsl #1 │ │ │ │ add r0, r3 │ │ │ │ cmp r2, r0 │ │ │ │ it lt │ │ │ │ movlt r2, r0 │ │ │ │ vmov r0, s16 │ │ │ │ add.w r0, r0, r3, lsl #1 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ add.w r2, r1, r3, lsl #1 │ │ │ │ - b.w bbf56 │ │ │ │ + b.w bcc92 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w be856 │ │ │ │ + beq.w bf592 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w be856 │ │ │ │ + beq.w bf592 │ │ │ │ vmov r1, s17 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r0, r3, r4 │ │ │ │ add.w r2, r2, r3, lsl #1 │ │ │ │ add r1, r3 │ │ │ │ cmp r0, r1 │ │ │ │ it lt │ │ │ │ @@ -135460,15 +136673,15 @@ │ │ │ │ cmp r1, r0 │ │ │ │ it lt │ │ │ │ movlt r1, r0 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ mov r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mla r3, r1, r3, r0 │ │ │ │ - b.w bbf68 │ │ │ │ + b.w bcca4 │ │ │ │ subs r0, r0, r4 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r7, r4, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -135478,15 +136691,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2636] @ be4cc │ │ │ │ + ldr.w r0, [pc, #2636] @ bf208 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -135506,15 +136719,15 @@ │ │ │ │ ldr r3, [r6, #0] │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2572] @ be4d0 │ │ │ │ + ldr.w r3, [pc, #2572] @ bf20c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r7, [r9] │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ adds r2, #8 │ │ │ │ @@ -135553,20 +136766,20 @@ │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #2460] @ be4d4 │ │ │ │ + ldr.w r1, [pc, #2460] @ bf210 │ │ │ │ str r2, [sp, #16] │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr.w r2, [pc, #2456] @ be4d8 │ │ │ │ + ldr.w r2, [pc, #2456] @ bf214 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #2452] @ be4dc │ │ │ │ + ldr.w r0, [pc, #2452] @ bf218 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -135585,26 +136798,26 @@ │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r0, [r9] │ │ │ │ adds r0, #1 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r0, [pc, #2388] @ be4e0 │ │ │ │ + ldr.w r0, [pc, #2388] @ bf21c │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #2376] @ be4e4 │ │ │ │ + ldr.w r0, [pc, #2376] @ bf220 │ │ │ │ add r0, pc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r7, r5, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ subs r0, r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ @@ -135614,15 +136827,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #2324] @ be4e8 │ │ │ │ + ldr.w r0, [pc, #2324] @ bf224 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -135649,15 +136862,15 @@ │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r4, r7, lsl #4 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ - ldr.w r3, [pc, #2244] @ be4ec │ │ │ │ + ldr.w r3, [pc, #2244] @ bf228 │ │ │ │ ldr.w r6, [sl] │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w lr, r6, #4294967295 @ 0xffffffff │ │ │ │ adds r4, r6, #1 │ │ │ │ @@ -135689,19 +136902,19 @@ │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ strd fp, r4, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - ldr.w r0, [pc, #2144] @ be4f0 │ │ │ │ + ldr.w r0, [pc, #2144] @ bf22c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr.w r2, [pc, #2140] @ be4f4 │ │ │ │ + ldr.w r2, [pc, #2140] @ bf230 │ │ │ │ add r0, pc │ │ │ │ - ldr.w r1, [pc, #2140] @ be4f8 │ │ │ │ + ldr.w r1, [pc, #2140] @ bf234 │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -135723,39 +136936,39 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r4, [sl] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ adds r4, #1 │ │ │ │ add.w r4, r5, r4, lsl #2 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r4, [pc, #2072] @ be4fc │ │ │ │ + ldr.w r4, [pc, #2072] @ bf238 │ │ │ │ add r4, pc │ │ │ │ adds r4, #8 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #20] │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mul.w ip, r4, r4 │ │ │ │ add.w r3, r4, r4, lsl #1 │ │ │ │ add r5, r4 │ │ │ │ cmp r5, r3 │ │ │ │ ite ge │ │ │ │ addge.w r2, ip, r5 │ │ │ │ addlt.w r2, ip, r3 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, r2 │ │ │ │ - blt.w bf220 │ │ │ │ + blt.w bff5c │ │ │ │ ldr.w r7, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -135777,15 +136990,15 @@ │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r7, r0, r6, lsl #3 │ │ │ │ add.w r4, r0, r5, lsl #3 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #1936] @ be500 │ │ │ │ + ldr.w r0, [pc, #1936] @ bf23c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ strd fp, r1, [sp] │ │ │ │ mov r1, sl │ │ │ │ @@ -135806,26 +137019,26 @@ │ │ │ │ mov r2, r9 │ │ │ │ subs r3, r3, r5 │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ - ldr.w r0, [pc, #1872] @ be504 │ │ │ │ + ldr.w r0, [pc, #1872] @ bf240 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ strd fp, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ blx 5e9dc │ │ │ │ str r5, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1848] @ be508 │ │ │ │ + ldr.w r2, [pc, #1848] @ bf244 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ @@ -135881,30 +137094,30 @@ │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1688] @ be50c │ │ │ │ + ldr.w r0, [pc, #1688] @ bf248 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, r9 │ │ │ │ blx 65834 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strd r6, r3, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #1656] @ be510 │ │ │ │ + ldr.w r0, [pc, #1656] @ bf24c │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -135920,15 +137133,15 @@ │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr.w r4, [pc, #1604] @ be514 │ │ │ │ + ldr.w r4, [pc, #1604] @ bf250 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ add r4, pc │ │ │ │ adds r3, #1 │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ adds r4, #12 │ │ │ │ @@ -135936,15 +137149,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ blx 61064 │ │ │ │ - ldr.w r1, [pc, #1568] @ be518 │ │ │ │ + ldr.w r1, [pc, #1568] @ bf254 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ mov r3, r9 │ │ │ │ strd r5, r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -135954,38 +137167,38 @@ │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r0, [pc, #1524] @ be51c │ │ │ │ + ldr.w r0, [pc, #1524] @ bf258 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ strd fp, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ba488 │ │ │ │ + beq.w bb1c4 │ │ │ │ mul.w ip, r5, r5 │ │ │ │ add.w r3, r5, r5, lsl #1 │ │ │ │ add r4, r5 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r4, r3 │ │ │ │ ite ge │ │ │ │ addge.w r2, ip, r4 │ │ │ │ addlt.w r2, ip, r3 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, r2 │ │ │ │ - blt.w befaa │ │ │ │ + blt.w bfce6 │ │ │ │ ldr.w r7, [fp] │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ @@ -136007,15 +137220,15 @@ │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ add.w r7, r0, r6, lsl #3 │ │ │ │ add.w r4, r0, r5, lsl #3 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1388] @ be520 │ │ │ │ + ldr.w r0, [pc, #1388] @ bf25c │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ strd fp, r3, [sp] │ │ │ │ @@ -136035,29 +137248,29 @@ │ │ │ │ str.w r8, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r5 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ blx 5f434 │ │ │ │ - ldr.w r0, [pc, #1328] @ be524 │ │ │ │ + ldr.w r0, [pc, #1328] @ bf260 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r1, sl │ │ │ │ strd fp, r5, [sp] │ │ │ │ add r0, pc │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r2, [pc, #1296] @ be528 │ │ │ │ + ldr.w r2, [pc, #1296] @ bf264 │ │ │ │ str r5, [sp, #8] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r1, r2 │ │ │ │ @@ -136112,30 +137325,30 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r5, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #1140] @ be52c │ │ │ │ + ldr.w r0, [pc, #1140] @ bf268 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 65834 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ strd r6, r1, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str.w r8, [sp, #20] │ │ │ │ - ldr.w r0, [pc, #1104] @ be530 │ │ │ │ + ldr.w r0, [pc, #1104] @ bf26c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ add r0, pc │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -136155,15 +137368,15 @@ │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ - ldr.w r4, [pc, #1044] @ be534 │ │ │ │ + ldr.w r4, [pc, #1044] @ bf270 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ @@ -136171,15 +137384,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ blx 61064 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #12 │ │ │ │ - ldr r1, [pc, #1008] @ (be538 ) │ │ │ │ + ldr r1, [pc, #1008] @ (bf274 ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ @@ -136188,49 +137401,49 @@ │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str.w sl, [sp] │ │ │ │ blx 5bf1c │ │ │ │ - ldr r0, [pc, #972] @ (be53c ) │ │ │ │ + ldr r0, [pc, #972] @ (bf278 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ strd fp, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ blx 5e9dc │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ adds r1, r4, r2 │ │ │ │ mov r6, r4 │ │ │ │ mla r1, r4, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ itett lt │ │ │ │ mullt.w r2, r4, r4 │ │ │ │ mulge.w r1, r2, r4 │ │ │ │ addlt r7, r2, #1 │ │ │ │ movlt r2, r4 │ │ │ │ it ge │ │ │ │ addge r7, r1, #1 │ │ │ │ - b.w bcd5e │ │ │ │ + b.w bda9a │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ adds r1, r5, r2 │ │ │ │ mov r6, r5 │ │ │ │ mla r1, r5, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ itett lt │ │ │ │ mullt.w r2, r5, r5 │ │ │ │ mulge.w r1, r2, r5 │ │ │ │ addlt r7, r2, #1 │ │ │ │ movlt r2, r5 │ │ │ │ it ge │ │ │ │ addge r7, r1, #1 │ │ │ │ - b.w bca6c │ │ │ │ + b.w bd7a8 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ adds r7, r5, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ subs r3, r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ @@ -136240,15 +137453,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #844] @ (be540 ) │ │ │ │ + ldr r0, [pc, #844] @ (bf27c ) │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #8] │ │ │ │ strd fp, r3, [sp] │ │ │ │ @@ -136275,15 +137488,15 @@ │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ add.w r3, r7, r0, lsl #4 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #764] @ (be544 ) │ │ │ │ + ldr r3, [pc, #764] @ (bf280 ) │ │ │ │ ldr.w r6, [sl] │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w lr, r6, #4294967295 @ 0xffffffff │ │ │ │ adds r4, r6, #1 │ │ │ │ @@ -136315,19 +137528,19 @@ │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ strd fp, r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - ldr r0, [pc, #668] @ (be548 ) │ │ │ │ + ldr r0, [pc, #668] @ (bf284 ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr r1, [pc, #668] @ (be54c ) │ │ │ │ + ldr r1, [pc, #668] @ (bf288 ) │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #668] @ (be550 ) │ │ │ │ + ldr r2, [pc, #668] @ (bf28c ) │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ adds r3, #1 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -136348,22 +137561,22 @@ │ │ │ │ strd r4, r6, [sp, #12] │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r4, [sl] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ adds r4, #1 │ │ │ │ add.w r4, r5, r4, lsl #2 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #600] @ (be554 ) │ │ │ │ + ldr r4, [pc, #600] @ (bf290 ) │ │ │ │ add r4, pc │ │ │ │ - b.n bdce8 │ │ │ │ + b.n bea24 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w be8b4 │ │ │ │ + beq.w bf5f0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w be8b4 │ │ │ │ + beq.w bf5f0 │ │ │ │ vmov r0, s17 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, r3 │ │ │ │ add r0, r3 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ @@ -136383,15 +137596,15 @@ │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r0, r1 │ │ │ │ it lt │ │ │ │ movlt r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r1, r3, r0 │ │ │ │ - b.w bbf68 │ │ │ │ + b.w bcca4 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r6, r5, #1 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r5 │ │ │ │ add.w r4, r0, r6, lsl #3 │ │ │ │ @@ -136402,15 +137615,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #464] @ (be558 ) │ │ │ │ + ldr r0, [pc, #464] @ (bf294 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -136438,15 +137651,15 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r6, r4, lsl #4 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #384] @ (be55c ) │ │ │ │ + ldr r3, [pc, #384] @ (bf298 ) │ │ │ │ ldr.w r6, [sl] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w ip, r6, #4294967295 @ 0xffffffff │ │ │ │ adds r4, r6, #1 │ │ │ │ @@ -136485,30 +137698,30 @@ │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ strd sl, r0, [sp, #4] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r2, [pc, #268] @ (be560 ) │ │ │ │ + ldr r2, [pc, #268] @ (bf29c ) │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr r0, [pc, #268] @ (be564 ) │ │ │ │ + ldr r0, [pc, #268] @ (bf2a0 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r1, [pc, #268] @ (be568 ) │ │ │ │ + ldr r1, [pc, #268] @ (bf2a4 ) │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #12] │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ - ldr r0, [pc, #244] @ (be56c ) │ │ │ │ + ldr r0, [pc, #244] @ (bf2a8 ) │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ @@ -136534,99 +137747,101 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #172] @ (be570 ) │ │ │ │ + ldr r3, [pc, #172] @ (bf2ac ) │ │ │ │ add r3, pc │ │ │ │ - b.w bc860 │ │ │ │ + b.w bd59c │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + str r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #208] @ 0xd0 │ │ │ │ + str r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orns r0, ip, ip, lsr #1 │ │ │ │ - ldr r1, [pc, #600] @ (be740 ) │ │ │ │ + ble.n bf2d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #352] @ (be64c ) │ │ │ │ + subs r4, #66 @ 0x42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #26 │ │ │ │ + subs r4, #4 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldrh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmdb r2!, {r2, r3, r4, r6} │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + blt.n bf238 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bx lr │ │ │ │ + subs r2, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r6, #5 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldrh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n be37c │ │ │ │ + bge.n bf270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, pc, #736 @ (adr r0, be800 ) │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, pc │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r5, #4 │ │ │ │ + lsrs r4, r6, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldrh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n bdf00 │ │ │ │ + bvc.n bf1f4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orrs r2, r7 │ │ │ │ + adds r5, #230 @ 0xe6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r7, r3 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + ldrh r0, [r3, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #792] @ 0x318 │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldrh r0, [r1, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n beb74 │ │ │ │ + bpl.n bf268 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sbcs r0, r5 │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + lsrs r6, r6, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + ldrh r4, [r5, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + ldrh r0, [r5, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + ldrh r0, [r2, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n be7fc │ │ │ │ + bmi.n bf2f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r7, r4, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ subs r3, r3, r4 │ │ │ │ @@ -136637,15 +137852,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2984] @ bf148 │ │ │ │ + ldr.w r0, [pc, #2984] @ bfe84 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r3, [sp] │ │ │ │ @@ -136665,15 +137880,15 @@ │ │ │ │ ldr r3, [r6, #0] │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2920] @ bf14c │ │ │ │ + ldr.w r3, [pc, #2920] @ bfe88 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r9] │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ add.w r2, r1, #8 │ │ │ │ adds r3, #4 │ │ │ │ @@ -136712,20 +137927,20 @@ │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r1, [pc, #2804] @ bf150 │ │ │ │ + ldr.w r1, [pc, #2804] @ bfe8c │ │ │ │ str r2, [sp, #16] │ │ │ │ subs r3, r3, r7 │ │ │ │ - ldr.w r2, [pc, #2800] @ bf154 │ │ │ │ + ldr.w r2, [pc, #2800] @ bfe90 │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #2800] @ bf158 │ │ │ │ + ldr.w r0, [pc, #2800] @ bfe94 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #24] │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -136744,26 +137959,26 @@ │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r0, [r9] │ │ │ │ adds r0, #1 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r0, [pc, #2736] @ bf15c │ │ │ │ + ldr.w r0, [pc, #2736] @ bfe98 │ │ │ │ add r0, pc │ │ │ │ adds r0, #8 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr.w r0, [pc, #2720] @ bf160 │ │ │ │ + ldr.w r0, [pc, #2720] @ bfe9c │ │ │ │ add r0, pc │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r7, r4, #1 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -136774,15 +137989,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2668] @ bf164 │ │ │ │ + ldr.w r0, [pc, #2668] @ bfea0 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -136803,15 +138018,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2600] @ bf168 │ │ │ │ + ldr.w r3, [pc, #2600] @ bfea4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r6, [r9] │ │ │ │ add r3, pc │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -136853,31 +138068,31 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ strd r9, r2, [sp, #4] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #2476] @ bf16c │ │ │ │ + ldr.w r2, [pc, #2476] @ bfea8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #2476] @ bf170 │ │ │ │ + ldr.w r0, [pc, #2476] @ bfeac │ │ │ │ add r2, pc │ │ │ │ - ldr.w r1, [pc, #2472] @ bf174 │ │ │ │ + ldr.w r1, [pc, #2472] @ bfeb0 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strd r7, r4, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #2444] @ bf178 │ │ │ │ + ldr.w r0, [pc, #2444] @ bfeb4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -136897,38 +138112,38 @@ │ │ │ │ strd fp, r1, [sp, #16] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr.w r0, [pc, #2384] @ bf17c │ │ │ │ + ldr.w r0, [pc, #2384] @ bfeb8 │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #2372] @ bf180 │ │ │ │ + ldr.w r2, [pc, #2372] @ bfebc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bef94 │ │ │ │ + beq.w bfcd0 │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bef94 │ │ │ │ + beq.w bfcd0 │ │ │ │ vmov r1, s17 │ │ │ │ ldr.w r3, [sl] │ │ │ │ add r4, r3 │ │ │ │ add.w r2, r2, r3, lsl #1 │ │ │ │ add r1, r3 │ │ │ │ cmp r4, r1 │ │ │ │ it lt │ │ │ │ @@ -136947,20 +138162,20 @@ │ │ │ │ str r4, [sp, #176] @ 0xb0 │ │ │ │ add.w r1, r1, r3, lsl #1 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r1, r4 │ │ │ │ it lt │ │ │ │ movlt r1, r4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ - b.w bb7b8 │ │ │ │ + b.w bc4f4 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w bf138 │ │ │ │ + beq.w bfe74 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w bf138 │ │ │ │ + beq.w bfe74 │ │ │ │ vmov r0, s17 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r2, r3 │ │ │ │ add r0, r3 │ │ │ │ cmp r0, r2 │ │ │ │ it lt │ │ │ │ movlt r0, r2 │ │ │ │ @@ -136979,15 +138194,15 @@ │ │ │ │ add.w r1, r1, r3, lsl #1 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ cmp r0, r1 │ │ │ │ it lt │ │ │ │ movlt r0, r1 │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ mla r3, r3, r3, r0 │ │ │ │ - b.w bbf68 │ │ │ │ + b.w bcca4 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r7, r4, #1 │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ @@ -136998,15 +138213,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 63a44 │ │ │ │ - ldr.w r0, [pc, #2120] @ bf184 │ │ │ │ + ldr.w r0, [pc, #2120] @ bfec0 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -137027,15 +138242,15 @@ │ │ │ │ mov r1, sl │ │ │ │ subs r3, r3, r7 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - ldr.w r3, [pc, #2056] @ bf188 │ │ │ │ + ldr.w r3, [pc, #2056] @ bfec4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r6, [r9] │ │ │ │ add r3, pc │ │ │ │ add.w r2, r4, #8 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -137077,31 +138292,31 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ strd r9, r2, [sp, #4] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #1932] @ bf18c │ │ │ │ + ldr.w r2, [pc, #1932] @ bfec8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1928] @ bf190 │ │ │ │ + ldr.w r0, [pc, #1928] @ bfecc │ │ │ │ add r2, pc │ │ │ │ - ldr.w r1, [pc, #1928] @ bf194 │ │ │ │ + ldr.w r1, [pc, #1928] @ bfed0 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strd r7, r4, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ - ldr.w r0, [pc, #1900] @ bf198 │ │ │ │ + ldr.w r0, [pc, #1900] @ bfed4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -137121,36 +138336,36 @@ │ │ │ │ strd fp, r1, [sp, #16] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr.w r0, [pc, #1836] @ bf19c │ │ │ │ + ldr.w r0, [pc, #1836] @ bfed8 │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #1828] @ bf1a0 │ │ │ │ + ldr.w r2, [pc, #1828] @ bfedc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ adds r4, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ - ldr.w r7, [pc, #1792] @ bf1a4 │ │ │ │ + ldr.w r7, [pc, #1792] @ bfee0 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ add.w r5, r3, r4, lsl #3 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ @@ -137180,29 +138395,29 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ - ldr.w r0, [pc, #1704] @ bf1a8 │ │ │ │ + ldr.w r0, [pc, #1704] @ bfee4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str.w fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr.w r4, [r9] │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n beb48 │ │ │ │ - ldr.w r3, [pc, #1672] @ bf1ac │ │ │ │ + ble.n bf884 │ │ │ │ + ldr.w r3, [pc, #1672] @ bfee8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ adds r3, #4 │ │ │ │ adds r2, #8 │ │ │ │ @@ -137246,32 +138461,32 @@ │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r8, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ strd r9, fp, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #1548] @ bf1b0 │ │ │ │ + ldr.w r2, [pc, #1548] @ bfeec │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w r1, [pc, #1544] @ bf1b4 │ │ │ │ + ldr.w r1, [pc, #1544] @ bfef0 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r0, [pc, #1544] @ bf1b8 │ │ │ │ + ldr.w r0, [pc, #1544] @ bfef4 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ - ldr.w r0, [pc, #1512] @ bf1bc │ │ │ │ + ldr.w r0, [pc, #1512] @ bfef8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -137288,32 +138503,32 @@ │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr.w r0, [pc, #1456] @ bf1c0 │ │ │ │ + ldr.w r0, [pc, #1456] @ bfefc │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [pc, #1444] @ bf1c4 │ │ │ │ + ldr.w r2, [pc, #1444] @ bff00 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ - ldr.w r2, [pc, #1436] @ bf1c8 │ │ │ │ + ldr.w r2, [pc, #1436] @ bff04 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ adds r2, r5, #1 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ @@ -137325,15 +138540,15 @@ │ │ │ │ mov r0, sl │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr.w r0, [pc, #1372] @ bf1cc │ │ │ │ + ldr.w r0, [pc, #1372] @ bff08 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -137357,15 +138572,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ blx 5f434 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ - ldr.w r0, [pc, #1304] @ bf1d0 │ │ │ │ + ldr.w r0, [pc, #1304] @ bff0c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ @@ -137374,15 +138589,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r6, r2, lsl #4 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr.w r2, [pc, #1264] @ bf1d4 │ │ │ │ + ldr.w r2, [pc, #1264] @ bff10 │ │ │ │ ldr.w r3, [sl] │ │ │ │ add r2, pc │ │ │ │ subs r3, #1 │ │ │ │ mov fp, r2 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ adds r3, r2, #4 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ @@ -137422,17 +138637,17 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ strd sl, r3, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr.w r2, [pc, #1144] @ bf1d8 │ │ │ │ + ldr.w r2, [pc, #1144] @ bff14 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ - ldr.w r0, [pc, #1140] @ bf1dc │ │ │ │ + ldr.w r0, [pc, #1140] @ bff18 │ │ │ │ add r2, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ @@ -137440,15 +138655,15 @@ │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, sl │ │ │ │ - ldr.w r0, [pc, #1108] @ bf1e0 │ │ │ │ + ldr.w r0, [pc, #1108] @ bff1c │ │ │ │ subs r3, r3, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -137471,30 +138686,30 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r3, [pc, #1036] @ bf1e4 │ │ │ │ + ldr.w r3, [pc, #1036] @ bff20 │ │ │ │ add r3, pc │ │ │ │ - b.w bc860 │ │ │ │ + b.w bd59c │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ adds r1, r4, r2 │ │ │ │ mov r6, r4 │ │ │ │ mla r1, r4, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ itett lt │ │ │ │ mullt.w r2, r4, r4 │ │ │ │ mulge.w r1, r2, r4 │ │ │ │ addlt r7, r2, #1 │ │ │ │ movlt r2, r4 │ │ │ │ it ge │ │ │ │ addge r7, r1, #1 │ │ │ │ - b.w bd4e8 │ │ │ │ + b.w be224 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ adds r6, r5, #1 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r5 │ │ │ │ add.w r4, r0, r6, lsl #3 │ │ │ │ @@ -137505,15 +138720,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #952] @ (bf1e8 ) │ │ │ │ + ldr r0, [pc, #952] @ (bff24 ) │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ strd fp, r1, [sp] │ │ │ │ @@ -137541,15 +138756,15 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ add r2, sp, #180 @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r6, r4, lsl #4 │ │ │ │ adds r3, #8 │ │ │ │ strd r3, fp, [sp, #4] │ │ │ │ - ldr r3, [pc, #872] @ (bf1ec ) │ │ │ │ + ldr r3, [pc, #872] @ (bff28 ) │ │ │ │ ldr.w r6, [sl] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w ip, r6, #4294967295 @ 0xffffffff │ │ │ │ adds r4, r6, #1 │ │ │ │ @@ -137588,30 +138803,30 @@ │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #28] │ │ │ │ strd sl, r0, [sp, #4] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r2, [pc, #756] @ (bf1f0 ) │ │ │ │ + ldr r2, [pc, #756] @ (bff2c ) │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - ldr r0, [pc, #756] @ (bf1f4 ) │ │ │ │ + ldr r0, [pc, #756] @ (bff30 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r1, [pc, #756] @ (bf1f8 ) │ │ │ │ + ldr r1, [pc, #756] @ (bff34 ) │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #12] │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ - ldr r0, [pc, #732] @ (bf1fc ) │ │ │ │ + ldr r0, [pc, #732] @ (bff38 ) │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, r3, r6 │ │ │ │ adds r3, #1 │ │ │ │ @@ -137637,36 +138852,36 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #660] @ (bf200 ) │ │ │ │ + ldr r3, [pc, #660] @ (bff3c ) │ │ │ │ add r3, pc │ │ │ │ - b.w bc860 │ │ │ │ + b.w bd59c │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ adds r1, r5, r2 │ │ │ │ mov r6, r5 │ │ │ │ mla r1, r5, r1, r0 │ │ │ │ cmp r3, r1 │ │ │ │ itett lt │ │ │ │ mullt.w r2, r5, r5 │ │ │ │ mulge.w r1, r2, r5 │ │ │ │ addlt r7, r2, #1 │ │ │ │ movlt r2, r5 │ │ │ │ it ge │ │ │ │ addge r7, r1, #1 │ │ │ │ - b.w bd062 │ │ │ │ + b.w bdd9e │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ blx 57d18 │ │ │ │ vmov.f64 d6, d0 │ │ │ │ - b.w b9f4c │ │ │ │ + b.w bac88 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r1, r5, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ subs r4, r4, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ @@ -137677,15 +138892,15 @@ │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #4] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 64528 │ │ │ │ - ldr r0, [pc, #556] @ (bf204 ) │ │ │ │ + ldr r0, [pc, #556] @ (bff40 ) │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ strd fp, r7, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -137711,23 +138926,23 @@ │ │ │ │ blx 5f434 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #484] @ (bf208 ) │ │ │ │ + ldr r0, [pc, #484] @ (bff44 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ blx 5e9dc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ - ldr r2, [pc, #468] @ (bf20c ) │ │ │ │ + ldr r2, [pc, #468] @ (bff48 ) │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r6, r3, lsl #4 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ @@ -137773,17 +138988,17 @@ │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r0, [sp, #20] │ │ │ │ strd r5, r8, [sp, #32] │ │ │ │ strd sl, r3, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r0, [pc, #332] @ (bf210 ) │ │ │ │ + ldr r0, [pc, #332] @ (bff4c ) │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr r2, [pc, #332] @ (bf214 ) │ │ │ │ + ldr r2, [pc, #332] @ (bff50 ) │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r6 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ mov r3, sl │ │ │ │ @@ -137791,15 +139006,15 @@ │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ strd r5, r8, [sp, #16] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, sl │ │ │ │ - ldr r0, [pc, #300] @ (bf218 ) │ │ │ │ + ldr r0, [pc, #300] @ (bff54 ) │ │ │ │ subs r3, r3, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -137822,136 +139037,135 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #232] @ (bf21c ) │ │ │ │ + ldr r3, [pc, #232] @ (bff58 ) │ │ │ │ add r3, pc │ │ │ │ - b.w bc860 │ │ │ │ + b.w bd59c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #1 │ │ │ │ vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.w b9eda │ │ │ │ + b.w bac16 │ │ │ │ nop │ │ │ │ - str r3, [sp, #864] @ 0x360 │ │ │ │ + strh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #680] @ 0x2a8 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + strh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + bcs.n bff08 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + adds r1, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #528] @ 0x210 │ │ │ │ + strh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r7, #23 │ │ │ │ + lsrs r2, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + strh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + strh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #616] @ 0x268 │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #4 │ │ │ │ + cmp r7, #176 @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n bf118 │ │ │ │ + beq.n bfe0c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + strh r2, [r1, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + lsls r0, r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + strh r2, [r7, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #1016] @ 0x3f8 │ │ │ │ + strh r2, [r5, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + strh r4, [r2, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n bf0b4 │ │ │ │ + ldmia r6, {r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + strh r4, [r2, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #44 @ 0x2c │ │ │ │ + cmp r4, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + lsls r0, r5, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r0, [r2, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r3, #58] @ 0x3a │ │ │ │ + strh r2, [r1, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r6, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #32 │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n bf194 │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrb r6, [r1, #29] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + lsls r4, r5, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + strh r4, [r3, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrb r0, [r3, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n bf248 │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #0 │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #27 │ │ │ │ + lsls r6, r1, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r3, #32] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r7, #18] │ │ │ │ + ldrb r2, [r0, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r5, #26] │ │ │ │ + ldrb r0, [r5, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n bf13c │ │ │ │ + ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + cmp r0, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r0, #14] │ │ │ │ + vshr.u8 q8, q6, #2 │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r1, #18] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrb r0, [r3, #17] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bmi.n bf1cc │ │ │ │ + stmia r7!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ subs r0, r0, r4 │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #396] @ (bf3b8 ) │ │ │ │ + ldr r7, [pc, #396] @ (c00f4 ) │ │ │ │ add.w r8, sp, #200 @ 0xc8 │ │ │ │ add.w r5, r1, r4, lsl #3 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ @@ -137983,29 +139197,29 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r9 │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 626d8 │ │ │ │ - ldr r0, [pc, #304] @ (bf3bc ) │ │ │ │ + ldr r0, [pc, #304] @ (c00f8 ) │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str.w fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 5e9dc │ │ │ │ ldr.w r4, [r9] │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n bf2ce │ │ │ │ - ldr r3, [pc, #276] @ (bf3c0 ) │ │ │ │ + ble.n c000a │ │ │ │ + ldr r3, [pc, #276] @ (c00fc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ adds r3, #4 │ │ │ │ adds r2, #8 │ │ │ │ @@ -138049,32 +139263,32 @@ │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ str r0, [sp, #20] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r8, [sp, #32] │ │ │ │ str r5, [sp, #28] │ │ │ │ strd r9, fp, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ - ldr r2, [pc, #152] @ (bf3c4 ) │ │ │ │ + ldr r2, [pc, #152] @ (c0100 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r1, [pc, #152] @ (bf3c8 ) │ │ │ │ + ldr r1, [pc, #152] @ (c0104 ) │ │ │ │ add r2, pc │ │ │ │ - ldr r0, [pc, #152] @ (bf3cc ) │ │ │ │ + ldr r0, [pc, #152] @ (c0108 ) │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ mov r3, sl │ │ │ │ blx 59c80 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strd r6, r8, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ strd r7, r5, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ - ldr r0, [pc, #124] @ (bf3d0 ) │ │ │ │ + ldr r0, [pc, #124] @ (c010c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ adds r3, #1 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -138091,1572 +139305,359 @@ │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #4] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ - ldr r0, [pc, #68] @ (bf3d4 ) │ │ │ │ + ldr r0, [pc, #68] @ (c0110 ) │ │ │ │ adds r2, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #60] @ (bf3d8 ) │ │ │ │ + ldr r2, [pc, #60] @ (c0114 ) │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ adds r2, #8 │ │ │ │ str r2, [sp, #32] │ │ │ │ - ldr r2, [pc, #56] @ (bf3dc ) │ │ │ │ + ldr r2, [pc, #56] @ (c0118 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ blx 61064 │ │ │ │ - b.w ba488 │ │ │ │ + b.w bb1c4 │ │ │ │ nop │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r2, #10 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + stc2l 0, cr0, [r2, #-368]! @ 0xfffffe90 │ │ │ │ + ldrb r6, [r1, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrb r2, [r1, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrb r4, [r6, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #164 @ 0xa4 │ │ │ │ + movs r4, #80 @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcs.n bf4b4 │ │ │ │ + stmia r5!, {r3, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r4, #6 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ + ldc2l 0, cr0, [r0], #-368 @ 0xfffffe90 │ │ │ │ │ │ │ │ -000bf3e0 : │ │ │ │ +000c011c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d13} │ │ │ │ + vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3760] @ 0xeb0 │ │ │ │ - ldr.w r5, [pc, #1056] @ bf818 │ │ │ │ - sub sp, #252 @ 0xfc │ │ │ │ - ldr.w r4, [pc, #1056] @ bf81c │ │ │ │ - mov r8, r2 │ │ │ │ - add r5, pc │ │ │ │ - ldr r2, [sp, #336] @ 0x150 │ │ │ │ - ldr r7, [sp, #364] @ 0x16c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #384] @ 0x180 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #244] @ 0xf4 │ │ │ │ - mov.w r4, #0 │ │ │ │ - ldr r4, [sp, #356] @ 0x164 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ + str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ + sub sp, #132 @ 0x84 │ │ │ │ + ldr r4, [pc, #704] @ (c03f4 ) │ │ │ │ + mov r5, r3 │ │ │ │ + add r4, pc │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #700] @ (c03f8 ) │ │ │ │ + ldr.w fp, [r5] │ │ │ │ + ldr r6, [sp, #192] @ 0xc0 │ │ │ │ + ldr r3, [r4, r3] │ │ │ │ + ldr r4, [sp, #196] @ 0xc4 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ - str r2, [sp, #188] @ 0xbc │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r3, [sp, #340] @ 0x154 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #1004] @ (bf820 ) │ │ │ │ - ldr r3, [sp, #348] @ 0x15c │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + str r3, [r4, #0] │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #672] @ (c03fc ) │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldrd r5, r3, [sp, #368] @ 0x170 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - ldrd r6, r3, [sp, #376] @ 0x178 │ │ │ │ - str r0, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ - ldr.w sl, [sp, #352] @ 0x160 │ │ │ │ - ldr.w r9, [sp, #360] @ 0x168 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ blx 57998 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + ldr.w r8, [r6] │ │ │ │ + mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n bf4d4 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - cmp.w fp, #0 │ │ │ │ - blt.n bf49c │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n bf4ea │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - mov r1, fp │ │ │ │ - cmp r1, #1 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n bf4f2 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ + beq.w c03c6 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - cmp r1, r3 │ │ │ │ - bgt.n bf4fa │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w c0390 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + cmp r3, #1 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w c03de │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w c0554 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ - cmp r1, r3 │ │ │ │ - bgt.n bf502 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r1, r3 │ │ │ │ - ble.n bf50a │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.n bf4a2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w c056c │ │ │ │ + ldr.w sl, [pc, #600] @ c0400 │ │ │ │ + ldr.w r9, [pc, #600] @ c0404 │ │ │ │ + add sl, pc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r9, pc │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add.w r5, sl, #4 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, sl │ │ │ │ + strd r5, r5, [sp, #4] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + movs r3, #0 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + str r3, [r1, #4] │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + mul.w r3, r4, r0 │ │ │ │ + vmov s16, r3 │ │ │ │ + vcvt.f32.s32 s16, s16 │ │ │ │ + vstr s16, [r1] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w c0630 │ │ │ │ + cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ + beq.w c03a4 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.w c03e6 │ │ │ │ + cmp r0, #1 │ │ │ │ + ite le │ │ │ │ + movle r3, #0 │ │ │ │ + movgt r3, #1 │ │ │ │ + cmp r0, r4 │ │ │ │ + it ge │ │ │ │ + movge r3, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w c0570 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mov r8, r3 │ │ │ │ + add.w r9, fp, #1 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov.w r9, r9, lsl #3 │ │ │ │ + sub.w sl, r3, r9 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.w c041c │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r8 │ │ │ │ + vldr s17, [pc, #448] @ c03f0 │ │ │ │ + add r5, r8 │ │ │ │ + subs r5, #1 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 676b54 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + subs r2, r5, r1 │ │ │ │ + sub.w r5, r4, r8 │ │ │ │ + rsb r1, r8, #0 │ │ │ │ + add.w r6, r5, #1073741824 @ 0x40000000 │ │ │ │ + add.w r7, r3, r5, lsl #2 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mla r0, r5, fp, fp │ │ │ │ + subs r6, #1 │ │ │ │ + mul.w r1, r1, fp │ │ │ │ + subs r2, r4, r2 │ │ │ │ + adds r4, r5, #1 │ │ │ │ + ldr r5, [pc, #420] @ (c0408 ) │ │ │ │ + add.w fp, r3, r6, lsl #2 │ │ │ │ + adds r6, r0, #1 │ │ │ │ + add r0, r4 │ │ │ │ + add r5, pc │ │ │ │ + add.w r3, r5, #16 │ │ │ │ + str.w r8, [sp, #44] @ 0x2c │ │ │ │ + add.w r5, sl, r0, lsl #3 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + sub.w r0, r1, r8 │ │ │ │ + lsls r3, r1, #3 │ │ │ │ + mov.w r1, r8, lsl #2 │ │ │ │ + add.w r6, sl, r6, lsl #3 │ │ │ │ + rsb sl, r1, #0 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + adds r2, #1 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r1, #0 │ │ │ │ + mov.w r3, r0, lsl #3 │ │ │ │ + str.w sl, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + mov sl, r5 │ │ │ │ + mov r3, r8 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + ble.n c0364 │ │ │ │ + cmp r4, r2 │ │ │ │ + blt.n c0368 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + add r3, r4 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add r5, sp, #112 @ 0x70 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + subs r3, #1 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r2, sp, #100 @ 0x64 │ │ │ │ + strd r7, r0, [sp] │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + blx 62280 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + mov r3, r2 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + mov r2, r1 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #52] @ 0x34 │ │ │ │ + strd r7, r1, [sp, #8] │ │ │ │ + movs r1, #0 │ │ │ │ + movt r1, #49024 @ 0xbf80 │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + add r1, sp, #116 @ 0x74 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + ldr r1, [pc, #276] @ (c040c ) │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ + add r1, pc │ │ │ │ + str r5, [sp, #20] │ │ │ │ + subs r5, r4, #1 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + str r7, [sp, #28] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ + vstr s17, [sp, #120] @ 0x78 │ │ │ │ + blx 64fe4 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + adds r1, r3, r4 │ │ │ │ + subs r2, r1, #1 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + cmp r2, r4 │ │ │ │ + blt.n c034a │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r8 │ │ │ │ + mov.w lr, #0 │ │ │ │ + sub.w ip, r2, #8 │ │ │ │ + mov r2, sl │ │ │ │ + add.w ip, ip, r1, lsl #2 │ │ │ │ + mov r1, fp │ │ │ │ + ldr.w r5, [r1], #4 │ │ │ │ + str.w r5, [r2, #-8] │ │ │ │ + ldr r5, [r2, #0] │ │ │ │ + cmp ip, r1 │ │ │ │ + str.w lr, [r2, #-4] │ │ │ │ + add r2, r9 │ │ │ │ + str.w r5, [r0], #4 │ │ │ │ + bne.n c0332 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + subs r4, r4, r2 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add sl, r1 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + add r6, r2 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + cmp r1, #0 │ │ │ │ + add fp, r2 │ │ │ │ + add r8, r2 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + bgt.n c02ac │ │ │ │ + cmp r4, r2 │ │ │ │ + ble.n c02b0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add r4, sp, #108 @ 0x6c │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r1, [sp, #0] │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ + ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + blx 5e324 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vstr s16, [r2] │ │ │ │ + b.n c03a4 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #892] @ (bf824 ) │ │ │ │ - add r1, sp, #216 @ 0xd8 │ │ │ │ - str r3, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [r4, #0] │ │ │ │ + ldr r0, [pc, #116] @ (c0410 ) │ │ │ │ + add r1, sp, #92 @ 0x5c │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #884] @ (bf828 ) │ │ │ │ - ldr r3, [pc, #868] @ (bf81c ) │ │ │ │ + ldr r2, [pc, #108] @ (c0414 ) │ │ │ │ + ldr r3, [pc, #80] @ (c03f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #244] @ 0xf4 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w bfd86 │ │ │ │ + bne.w c063a │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #252 @ 0xfc │ │ │ │ - vpop {d8-d13} │ │ │ │ + add sp, #132 @ 0x84 │ │ │ │ + vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #852] @ (bf82c ) │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #80] @ (c0418 ) │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n bf45c │ │ │ │ + bne.w c017c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n bf4a2 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n bf4a2 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n bf4a2 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n bf4a2 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n bf4a2 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w bfd80 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.w bfd3c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n bf4b2 │ │ │ │ - ldr r0, [pc, #780] @ (bf830 ) │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr r0, [pc, #772] @ (bf834 ) │ │ │ │ - vmov.f32 s20, s0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov s15, fp │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - vcvt.f32.s32 s17, s15 │ │ │ │ - str r3, [sp, #216] @ 0xd8 │ │ │ │ - cmp r3, #0 │ │ │ │ - vmul.f32 s18, s17, s0 │ │ │ │ - vdiv.f32 s16, s18, s20 │ │ │ │ - ble.n bf4b2 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ - add.w fp, sp, #220 @ 0xdc │ │ │ │ - ldr r5, [sp, #188] @ 0xbc │ │ │ │ - adds r2, #1 │ │ │ │ - adds r3, r1, #1 │ │ │ │ - ldr.w ip, [pc, #724] @ bf838 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ - adds r2, r5, #1 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - ldr.w lr, [pc, #716] @ bf83c │ │ │ │ - sub.w r2, sl, r2, lsl #3 │ │ │ │ - sub.w r0, r9, r3 │ │ │ │ - add ip, pc │ │ │ │ - subs r3, #8 │ │ │ │ - add.w sl, sp, #232 @ 0xe8 │ │ │ │ - str r3, [sp, #196] @ 0xc4 │ │ │ │ - sub.w r3, r9, #8 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - add lr, pc │ │ │ │ - strd r1, r5, [sp, #152] @ 0x98 │ │ │ │ - mov r7, sl │ │ │ │ - vldr s22, [pc, #640] @ bf814 │ │ │ │ - mov r5, ip │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - subs r4, r3, r4 │ │ │ │ - strd r2, r0, [sp, #208] @ 0xd0 │ │ │ │ - subs r3, #8 │ │ │ │ - str r4, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #172] @ 0xac │ │ │ │ - movs r3, #1 │ │ │ │ - str.w fp, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - add r3, sp, #224 @ 0xe0 │ │ │ │ - str.w lr, [sp, #148] @ 0x94 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - add.w r3, r2, #8 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ - add.w r3, r0, #16 │ │ │ │ - str r3, [sp, #204] @ 0xcc │ │ │ │ - add.w r3, ip, #4 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - add.w r3, lr, #4 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - vmov.f32 s27, s17 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ - vmov.f32 s19, #8 @ 0x40400000 3.0 │ │ │ │ - vmov.f32 s21, #240 @ 0xbf800000 -1.0 │ │ │ │ - strd r8, r7, [sp, #176] @ 0xb0 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - add r1, r2 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - adds r2, r1, r2 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - adds r2, #8 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #204] @ 0xcc │ │ │ │ - add r2, r3 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr r2, [sp, #212] @ 0xd4 │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - add.w r3, r3, r2, lsl #2 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - strd r5, r3, [sp, #8] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - strd r6, r5, [sp, #16] │ │ │ │ - vstr s21, [sp, #224] @ 0xe0 │ │ │ │ - vstr s22, [sp, #228] @ 0xe4 │ │ │ │ - blx 5c43c │ │ │ │ - ldr.w sl, [r4] │ │ │ │ - mov r3, r4 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - ble.w bfd36 │ │ │ │ - ldr.w r8, [sp, #48] @ 0x30 │ │ │ │ - movs r7, #1 │ │ │ │ - ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ - mov r4, r8 │ │ │ │ - vldr s23, [r9, #8] │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - mov r0, r9 │ │ │ │ - adds r7, #1 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp sl, r7 │ │ │ │ - vadd.f32 s23, s23, s0 │ │ │ │ - vstmia r8!, {s23} │ │ │ │ - bge.n bf662 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w bf966 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w bfd36 │ │ │ │ - ldr.w r9, [sp, #168] @ 0xa8 │ │ │ │ - mov.w fp, #1 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - mov r9, fp │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - vldr s26, [sl, #8] │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - mov r0, sl │ │ │ │ - vldr s25, [pc, #356] @ bf840 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s26, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s26, s26 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp.w r9, #1 │ │ │ │ - vadd.f32 s26, s26, s0 │ │ │ │ - beq.n bf7be │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ - ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ - add.w r5, r3, r6, lsl #3 │ │ │ │ - str r6, [sp, #24] │ │ │ │ - mov r6, r5 │ │ │ │ - adds r5, #8 │ │ │ │ - mov r0, r5 │ │ │ │ - adds r4, #8 │ │ │ │ - vldr s23, [r6, #8] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [fp] │ │ │ │ - mov r0, r5 │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s23, s23, s0 │ │ │ │ - vmla.f32 s15, s23, s26 │ │ │ │ - vstmia fp!, {s15} │ │ │ │ - vldr s17, [r6, #8] │ │ │ │ - blx 65794 │ │ │ │ - vldr s23, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - vcvt.f32.f64 s24, d0 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vadd.f32 s17, s17, s24 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r7, fp │ │ │ │ - vadd.f32 s23, s23, s0 │ │ │ │ - vmla.f32 s25, s23, s17 │ │ │ │ - bne.n bf718 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - vldr s14, [r8] │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - vldr s15, [r7] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - add r8, r3 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - cmp r9, r3 │ │ │ │ - vmla.f32 s15, s14, s26 │ │ │ │ - vadd.f32 s15, s15, s25 │ │ │ │ - vstmia r7!, {s15} │ │ │ │ - ble.w bf6ce │ │ │ │ - ldrd r4, r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r5, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - ittt gt │ │ │ │ - movgt r7, r6 │ │ │ │ - movgt.w r8, #1 │ │ │ │ - vldrgt s24, [pc, #48] @ bf840 │ │ │ │ - bgt.n bf88c │ │ │ │ - b.n bfd36 │ │ │ │ + b.n c0396 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n c0396 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r1, #0] │ │ │ │ + b.n c03a4 │ │ │ │ + nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + movs r3, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, #50] @ 0x32 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r2, [r3, #68] @ 0x44 │ │ │ │ + stmia r4!, {r1, r2, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + ldrb r2, [r4, #3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrb r4, [r4, #17] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + strb r6, [r6, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - beq.n bf784 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - beq.n bf764 │ │ │ │ + ldrb r0, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r4, #-4] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s23, s23, s0 │ │ │ │ - vdiv.f32 s15, s23, s14 │ │ │ │ - vcmpe.f32 s15, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s24, s15 │ │ │ │ - cmp r9, r8 │ │ │ │ - blt.n bf8f0 │ │ │ │ - vldmia r4!, {s15} │ │ │ │ - mov r0, r7 │ │ │ │ - vldr s23, [r7] │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n bf844 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [r4, #-4] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vadd.f32 s15, s18, s15 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s23, s23, s0 │ │ │ │ - vadd.f32 s23, s23, s18 │ │ │ │ - vdiv.f32 s14, s23, s15 │ │ │ │ - vcmpe.f32 s14, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s24, s14 │ │ │ │ - cmp r9, r8 │ │ │ │ - bge.n bf88c │ │ │ │ - vcmpe.f32 s20, s24 │ │ │ │ - ldr r7, [sp, #108] @ 0x6c │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vstr s24, [r7, #-4] │ │ │ │ - bpl.w bfae8 │ │ │ │ - vadd.f32 s24, s24, s24 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ - vcmpe.f32 s24, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite ls │ │ │ │ - movls r3, #1 │ │ │ │ - movhi r3, #0 │ │ │ │ - cmp r4, #6 │ │ │ │ - ite eq │ │ │ │ - moveq r3, #0 │ │ │ │ - andne.w r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w bfae8 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - adds r4, #1 │ │ │ │ - ldr.w r9, [sp, #148] @ 0x94 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - mov r8, r1 │ │ │ │ - strd r6, r1, [sp, #8] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - blx 5de70 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - str.w r9, [sp, #4] │ │ │ │ - blx 599e4 │ │ │ │ - vldr s19, [r7, #-4] │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ - b.n bf612 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w bfd36 │ │ │ │ - ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ - mov.w r8, #1 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vmov.f32 s25, s18 │ │ │ │ - ldr.w sl, [sp, #164] @ 0xa4 │ │ │ │ - vmov.f32 s26, s16 │ │ │ │ - mov r9, fp │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r3, [sp, #24] │ │ │ │ - str r4, [sp, #132] @ 0x84 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - strd r6, r5, [sp, #136] @ 0x88 │ │ │ │ - vldr s24, [sl, #-8] │ │ │ │ - sub.w r0, sl, #8 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - vldr s15, [r9] │ │ │ │ - vldr s23, [pc, #-372] @ bf840 │ │ │ │ - add.w r0, r9, #4 │ │ │ │ - vldr s14, [r3, #8] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w r8, [r3] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vadd.f32 s24, s24, s0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - cmp r8, fp │ │ │ │ - vmla.f32 s15, s14, s24 │ │ │ │ - vstr s15, [r9] │ │ │ │ - blt.n bfab4 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - mov r7, r0 │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, fp │ │ │ │ - strd r9, r0, [sp, #40] @ 0x28 │ │ │ │ - mov r9, r4 │ │ │ │ - adds r4, #8 │ │ │ │ - mov r0, r4 │ │ │ │ - adds r6, #1 │ │ │ │ - vldr s17, [r9, #8] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - vmla.f32 s15, s17, s24 │ │ │ │ - vstmia r7!, {s15} │ │ │ │ - vldr s16, [r9, #8] │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r5 │ │ │ │ - vldr s17, [r5] │ │ │ │ - vcvt.f32.f64 s18, d0 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - adds r5, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s18, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s18, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vadd.f32 s16, s16, s18 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r8, r6 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - vmla.f32 s23, s17, s16 │ │ │ │ - bge.n bfa06 │ │ │ │ - ldrd r9, r0, [sp, #40] @ 0x28 │ │ │ │ - vldr s15, [r9] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vadd.f32 s23, s23, s15 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vstr s23, [r9] │ │ │ │ - mov r9, r0 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - cmp fp, r3 │ │ │ │ - ble.w bf994 │ │ │ │ - vmov.f32 s18, s25 │ │ │ │ - vmov.f32 s16, s26 │ │ │ │ - ldrd r4, r6, [sp, #132] @ 0x84 │ │ │ │ - ldr r5, [sp, #140] @ 0x8c │ │ │ │ - b.n bf7fa │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmov.f32 s17, s27 │ │ │ │ - ldrd r8, r7, [sp, #176] @ 0xb0 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.n bfba4 │ │ │ │ - vmul.f32 s21, s27, s20 │ │ │ │ - ldr.w fp, [sp, #48] @ 0x30 │ │ │ │ - mov sl, r6 │ │ │ │ - mov.w r9, #1 │ │ │ │ - b.n bfb48 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [fp, #-4] │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r4, r9 │ │ │ │ - vadd.f32 s19, s19, s0 │ │ │ │ - vmla.f32 s19, s21, s15 │ │ │ │ - vstr s19, [fp, #-4] │ │ │ │ - blt.n bfba0 │ │ │ │ - vldmia fp!, {s15} │ │ │ │ - mov r0, sl │ │ │ │ - vldr s19, [sl] │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n bfb08 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [fp, #-4] │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r4, r9 │ │ │ │ - vadd.f32 s19, s19, s0 │ │ │ │ - vmla.f32 s19, s21, s15 │ │ │ │ - vadd.f32 s19, s19, s18 │ │ │ │ - vstr s19, [fp, #-4] │ │ │ │ - bge.n bfb48 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - ldr.w r9, [pc, #488] @ bfd90 │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w sl, [sp, #32] │ │ │ │ - add r9, pc │ │ │ │ - str r3, [sp, #220] @ 0xdc │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add.w r1, r6, r4, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r0, sl │ │ │ │ - str r7, [sp, #4] │ │ │ │ - blx 660b8 │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ - cbz r3, bfc34 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w bfcd4 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne.n bfbb2 │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.n bfc12 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r6 │ │ │ │ - adds r3, r6, #4 │ │ │ │ - add.w r4, r1, r4, lsl #2 │ │ │ │ - vldmia r1!, {s15} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s13, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r4, r1 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n bfbe6 │ │ │ │ - vstr s14, [sp, #224] @ 0xe0 │ │ │ │ - vstr s15, [sp, #228] @ 0xe4 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - mov r2, r9 │ │ │ │ - strd sl, r3, [sp, #12] │ │ │ │ - mov r1, sl │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - blx 5de70 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - b.n bfbb2 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - ble.n bfca6 │ │ │ │ - ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ - movs r4, #1 │ │ │ │ - vldr s21, [pc, #324] @ bfd8c │ │ │ │ - vldr s19, [sl, #8] │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - mov r0, sl │ │ │ │ - adds r4, #1 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s19, s19, s0 │ │ │ │ - vcmpe.f32 s19, s21 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s21, s19 │ │ │ │ - cmp r9, r4 │ │ │ │ - bge.n bfc4a │ │ │ │ - vcmp.f32 s21, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ittt ne │ │ │ │ - vldrne s14, [r8] │ │ │ │ - vdivne.f32 s15, s14, s21 │ │ │ │ - vstrne s15, [r8] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add.w r8, r8, #4 │ │ │ │ - ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - add r3, r1 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - adds r2, #1 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ - add r3, r1 │ │ │ │ - ldr r1, [sp, #188] @ 0xbc │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.w bf5ce │ │ │ │ - b.w bf4b2 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - mov r1, sl │ │ │ │ - strd sl, r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #180] @ (bfd94 ) │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - blx 5de70 │ │ │ │ - ldr.w r4, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.w bfbb2 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r6 │ │ │ │ - adds r3, r6, #4 │ │ │ │ - mov r1, r0 │ │ │ │ - add.w r0, r0, r4, lsl #2 │ │ │ │ - vldmia r1!, {s15} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s13, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r0, r1 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n bfd08 │ │ │ │ - vstr s14, [sp, #224] @ 0xe0 │ │ │ │ - vstr s15, [sp, #228] @ 0xe4 │ │ │ │ - b.n bfbb2 │ │ │ │ - vldr s24, [pc, #84] @ bfd8c │ │ │ │ - b.n bf8f0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w bf4b2 │ │ │ │ - ldr r6, [sp, #184] @ 0xb8 │ │ │ │ - lsls r4, r2, #2 │ │ │ │ - adds r0, r5, r4 │ │ │ │ - adds r3, r6, r4 │ │ │ │ - cmp r6, r0 │ │ │ │ - it cc │ │ │ │ - cmpcc r5, r3 │ │ │ │ - bcc.n bfd6a │ │ │ │ - mov r2, r4 │ │ │ │ - movs r1, #0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 5ae88 │ │ │ │ - mov r2, r4 │ │ │ │ - movs r1, #0 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 5ae88 │ │ │ │ - b.w bf4b2 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - movs r2, #0 │ │ │ │ - str.w r2, [r3], #4 │ │ │ │ - str.w r2, [r1], #4 │ │ │ │ - cmp r3, r0 │ │ │ │ - bne.n bfd70 │ │ │ │ - b.w bf4b2 │ │ │ │ - negs r3, r3 │ │ │ │ - b.w bf4a6 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000bfd98 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr r4, [pc, #836] @ (c00f4 ) │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r3, [pc, #836] @ (c00f8 ) │ │ │ │ - sub sp, #76 @ 0x4c │ │ │ │ - add r4, pc │ │ │ │ - ldr r5, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ - ldr r1, [pc, #824] @ (c00fc ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r1, pc │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldrd r7, r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r0, [sp, #24] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - mov r8, r0 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w bff40 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w bff0a │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w c003e │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w c0046 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w c005c │ │ │ │ - ldr.w fp, [pc, #740] @ c0100 │ │ │ │ - ldr r3, [pc, #740] @ (c0104 ) │ │ │ │ - add fp, pc │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - add r3, pc │ │ │ │ - add.w r9, fp, #4 │ │ │ │ - mov r1, r3 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov r0, fp │ │ │ │ - mov r3, r4 │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - str.w r9, [sp] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - movs r1, #0 │ │ │ │ - ldr.w ip, [r5] │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - str r1, [r2, #4] │ │ │ │ - mul.w r1, r3, r0 │ │ │ │ - vmov s15, r1 │ │ │ │ - vcvt.f32.s32 s16, s15 │ │ │ │ - vstr s16, [r2] │ │ │ │ - cmp.w ip, #0 │ │ │ │ - bne.w c00ea │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ - beq.n bff1e │ │ │ │ - cmp r0, #1 │ │ │ │ - ite le │ │ │ │ - movle r2, #0 │ │ │ │ - movgt r2, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, #0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w c0060 │ │ │ │ - movs r2, #2 │ │ │ │ - cmp r2, r0 │ │ │ │ - itt gt │ │ │ │ - strgt r3, [sp, #60] @ 0x3c │ │ │ │ - movgt r0, r3 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - beq.n bff58 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ble.n bfefe │ │ │ │ - add.w fp, sp, #52 @ 0x34 │ │ │ │ - add.w r8, sp, #64 @ 0x40 │ │ │ │ - add.w sl, sp, #56 @ 0x38 │ │ │ │ - add.w r9, sp, #60 @ 0x3c │ │ │ │ - b.n bfedc │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r2, r9 │ │ │ │ - strd r7, r3, [sp, #8] │ │ │ │ - mov r1, fp │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, sl │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - strd r4, r8, [sp, #16] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - blx 5b5c8 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldrd r3, r1, [sp, #52] @ 0x34 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - cbnz r2, bfed4 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - cmp r2, #0 │ │ │ │ - it gt │ │ │ │ - strgt r2, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ble.n bfefe │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - cmp r3, r0 │ │ │ │ - bgt.n bfea6 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - mov r1, fp │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 62abc │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbnz r3, bfefe │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - it gt │ │ │ │ - strgt r3, [r5, #0] │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vstr s16, [r2] │ │ │ │ - b.n bff1e │ │ │ │ - mvn.w r3, #1 │ │ │ │ - movs r2, #2 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - ldr r0, [pc, #500] @ (c0108 ) │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #492] @ (c010c ) │ │ │ │ - ldr r3, [pc, #468] @ (c00f8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w c00f0 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #76 @ 0x4c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #460] @ (c0110 ) │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w bfdf0 │ │ │ │ - mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - movs r2, #1 │ │ │ │ - b.n bff10 │ │ │ │ - movs r1, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - ble.n bfefe │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add.w sl, sp, #48 @ 0x30 │ │ │ │ - add.w r8, sp, #64 @ 0x40 │ │ │ │ - sub.w fp, r7, #8 │ │ │ │ - add.w r9, r2, r1 │ │ │ │ - add r2, sp, #56 @ 0x38 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - add r2, sp, #60 @ 0x3c │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - subs r0, r3, r0 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - add.w ip, r7, r1, lsl #2 │ │ │ │ - add.w lr, r3, #1 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - sub.w ip, ip, #4 │ │ │ │ - cmp r0, r1 │ │ │ │ - mla r2, r1, r2, r1 │ │ │ │ - sub.w r2, r2, r9 │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - blt.n c001c │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r1, sl │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ - str.w ip, [sp, #8] │ │ │ │ - strd r4, r8, [sp, #16] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str.w lr, [sp, #48] @ 0x30 │ │ │ │ - blx 5b5c8 │ │ │ │ - ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cbnz r3, bffd4 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - ittt gt │ │ │ │ - addgt r3, r3, r0 │ │ │ │ - addgt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ - strgt r3, [r5, #0] │ │ │ │ - add r1, r0 │ │ │ │ - subs r3, r1, #1 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - cmp r3, r0 │ │ │ │ - blt.n c0000 │ │ │ │ - add.w r2, r0, #1073741824 @ 0x40000000 │ │ │ │ - add.w ip, fp, r1, lsl #2 │ │ │ │ - subs r2, #2 │ │ │ │ - add.w r2, r7, r2, lsl #2 │ │ │ │ - ldr.w r3, [r2, #4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n c000e │ │ │ │ - add r3, r0 │ │ │ │ - cmp r2, ip │ │ │ │ - add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ - str r3, [r2, #0] │ │ │ │ - bne.n bffec │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.w bfefe │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - b.n bff7a │ │ │ │ - subs r3, r3, r0 │ │ │ │ - cmp r2, ip │ │ │ │ - add.w r3, r3, #1 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - bne.n bffec │ │ │ │ - b.n c0000 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - mov r3, r6 │ │ │ │ - str.w ip, [sp] │ │ │ │ - str.w r8, [sp, #4] │ │ │ │ - str.w lr, [sp, #48] @ 0x30 │ │ │ │ - blx 62abc │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - subs r1, r1, r0 │ │ │ │ - adds r1, #1 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - b.n bffc2 │ │ │ │ - mvn.w r3, #3 │ │ │ │ - movs r2, #4 │ │ │ │ - b.n bff10 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - adds r3, #1 │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r3, #6 │ │ │ │ - movne r2, #7 │ │ │ │ - strne r3, [r5, #0] │ │ │ │ - bne.w bff12 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cbz r2, c00aa │ │ │ │ - negs r2, r2 │ │ │ │ - b.n bff12 │ │ │ │ - ldr.w r2, [sl] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge.w bfe88 │ │ │ │ - mov r1, r3 │ │ │ │ - mov r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ - mov r3, r0 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add.w r0, fp, #8 │ │ │ │ - mov r3, r4 │ │ │ │ - strd r9, r9, [sp, #4] │ │ │ │ - str.w r9, [sp] │ │ │ │ - mov.w ip, #2 │ │ │ │ - str.w ip, [sp, #48] @ 0x30 │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r2, r0 │ │ │ │ - cmp r0, r3 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - it lt │ │ │ │ - movlt r2, r3 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - b.n bfe80 │ │ │ │ - ldr r0, [pc, #104] @ (c0114 ) │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r1, [pc, #104] @ (c0118 ) │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - adds r6, r0, #4 │ │ │ │ - add r1, pc │ │ │ │ - strd r6, r6, [sp, #4] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr.w ip, [r5] │ │ │ │ - movs r1, #0 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - mul.w r3, r4, r3 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - vmov s15, r3 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [r2] │ │ │ │ - cmp.w ip, #0 │ │ │ │ - beq.w bff1e │ │ │ │ - rsb r2, ip, #0 │ │ │ │ - b.n bff12 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r1, r3} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - str r6, [r5, #28] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r6} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strh r6, [r6, #16] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - │ │ │ │ -000c011c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - sub sp, #132 @ 0x84 │ │ │ │ - ldr r4, [pc, #704] @ (c03f4 ) │ │ │ │ - mov r5, r3 │ │ │ │ - add r4, pc │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #700] @ (c03f8 ) │ │ │ │ - ldr.w fp, [r5] │ │ │ │ - ldr r6, [sp, #192] @ 0xc0 │ │ │ │ - ldr r3, [r4, r3] │ │ │ │ - ldr r4, [sp, #196] @ 0xc4 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - str r3, [r4, #0] │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #672] @ (c03fc ) │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r8, [r6] │ │ │ │ - mov r7, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w c03c6 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w c0390 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - cmp r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w c03de │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w c0554 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w c056c │ │ │ │ - ldr.w sl, [pc, #600] @ c0400 │ │ │ │ - ldr.w r9, [pc, #600] @ c0404 │ │ │ │ - add sl, pc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r9, pc │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add.w r5, sl, #4 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, sl │ │ │ │ - strd r5, r5, [sp, #4] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - movs r3, #0 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - str r3, [r1, #4] │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - mul.w r3, r4, r0 │ │ │ │ - vmov s16, r3 │ │ │ │ - vcvt.f32.s32 s16, s16 │ │ │ │ - vstr s16, [r1] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w c0630 │ │ │ │ - cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ - beq.w c03a4 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.w c03e6 │ │ │ │ - cmp r0, #1 │ │ │ │ - ite le │ │ │ │ - movle r3, #0 │ │ │ │ - movgt r3, #1 │ │ │ │ - cmp r0, r4 │ │ │ │ - it ge │ │ │ │ - movge r3, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w c0570 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - mov r8, r3 │ │ │ │ - add.w r9, fp, #1 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov.w r9, r9, lsl #3 │ │ │ │ - sub.w sl, r3, r9 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.w c041c │ │ │ │ - ldr r5, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r8 │ │ │ │ - vldr s17, [pc, #448] @ c03f0 │ │ │ │ - add r5, r8 │ │ │ │ - subs r5, #1 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 676b6c │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - subs r2, r5, r1 │ │ │ │ - sub.w r5, r4, r8 │ │ │ │ - rsb r1, r8, #0 │ │ │ │ - add.w r6, r5, #1073741824 @ 0x40000000 │ │ │ │ - add.w r7, r3, r5, lsl #2 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mla r0, r5, fp, fp │ │ │ │ - subs r6, #1 │ │ │ │ - mul.w r1, r1, fp │ │ │ │ - subs r2, r4, r2 │ │ │ │ - adds r4, r5, #1 │ │ │ │ - ldr r5, [pc, #420] @ (c0408 ) │ │ │ │ - add.w fp, r3, r6, lsl #2 │ │ │ │ - adds r6, r0, #1 │ │ │ │ - add r0, r4 │ │ │ │ - add r5, pc │ │ │ │ - add.w r3, r5, #16 │ │ │ │ - str.w r8, [sp, #44] @ 0x2c │ │ │ │ - add.w r5, sl, r0, lsl #3 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - sub.w r0, r1, r8 │ │ │ │ - lsls r3, r1, #3 │ │ │ │ - mov.w r1, r8, lsl #2 │ │ │ │ - add.w r6, sl, r6, lsl #3 │ │ │ │ - rsb sl, r1, #0 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - adds r2, #1 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r1, #0 │ │ │ │ - mov.w r3, r0, lsl #3 │ │ │ │ - str.w sl, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - mov sl, r5 │ │ │ │ - mov r3, r8 │ │ │ │ - str r2, [sp, #92] @ 0x5c │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - ble.n c0364 │ │ │ │ - cmp r4, r2 │ │ │ │ - blt.n c0368 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - add r3, r4 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add r5, sp, #112 @ 0x70 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - subs r3, #1 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r2, sp, #100 @ 0x64 │ │ │ │ - strd r7, r0, [sp] │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - blx 62280 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - mov r3, r2 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - mov r2, r1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r5, [sp, #52] @ 0x34 │ │ │ │ - strd r7, r1, [sp, #8] │ │ │ │ - movs r1, #0 │ │ │ │ - movt r1, #49024 @ 0xbf80 │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - add r1, sp, #116 @ 0x74 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - ldr r1, [pc, #276] @ (c040c ) │ │ │ │ - str r5, [sp, #24] │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ - add r1, pc │ │ │ │ - str r5, [sp, #20] │ │ │ │ - subs r5, r4, #1 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - str r7, [sp, #28] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ - vstr s17, [sp, #120] @ 0x78 │ │ │ │ - blx 64fe4 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - adds r1, r3, r4 │ │ │ │ - subs r2, r1, #1 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - cmp r2, r4 │ │ │ │ - blt.n c034a │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r8 │ │ │ │ - mov.w lr, #0 │ │ │ │ - sub.w ip, r2, #8 │ │ │ │ - mov r2, sl │ │ │ │ - add.w ip, ip, r1, lsl #2 │ │ │ │ - mov r1, fp │ │ │ │ - ldr.w r5, [r1], #4 │ │ │ │ - str.w r5, [r2, #-8] │ │ │ │ - ldr r5, [r2, #0] │ │ │ │ - cmp ip, r1 │ │ │ │ - str.w lr, [r2, #-4] │ │ │ │ - add r2, r9 │ │ │ │ - str.w r5, [r0], #4 │ │ │ │ - bne.n c0332 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - subs r4, r4, r2 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add sl, r1 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - add r6, r2 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - cmp r1, #0 │ │ │ │ - add fp, r2 │ │ │ │ - add r8, r2 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - bgt.n c02ac │ │ │ │ - cmp r4, r2 │ │ │ │ - ble.n c02b0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add r4, sp, #108 @ 0x6c │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r1, [sp, #0] │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ - ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - blx 5e324 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vstr s16, [r2] │ │ │ │ - b.n c03a4 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str r2, [r4, #0] │ │ │ │ - ldr r0, [pc, #116] @ (c0410 ) │ │ │ │ - add r1, sp, #92 @ 0x5c │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #108] @ (c0414 ) │ │ │ │ - ldr r3, [pc, #80] @ (c03f8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w c063a │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #132 @ 0x84 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #80] @ (c0418 ) │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w c017c │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n c0396 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n c0396 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - b.n c03a4 │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r7} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r7, #2] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r6, r7} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - strb r6, [r1, #27] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r5, r5] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #22] │ │ │ │ + strb r6, [r7, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [pc, #548] @ (c0644 ) │ │ │ │ movs r6, #1 │ │ │ │ str.w r9, [sp, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ @@ -139821,15 +139822,15 @@ │ │ │ │ mul.w r2, r8, r4 │ │ │ │ cmp r0, r2 │ │ │ │ blt.n c05b6 │ │ │ │ subs r3, r4, r5 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ b.n c0216 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [pc, #136] @ (c064c ) │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ @@ -139881,198 +139882,38 @@ │ │ │ │ b.n c0216 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ stmia r2!, {r1, r2, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r2, #10] │ │ │ │ + ldrb r0, [r7, #9] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r0!, {r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r0, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - │ │ │ │ -000c065c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r5, [pc, #340] @ (c07c4 ) │ │ │ │ - sub sp, #52 @ 0x34 │ │ │ │ - ldr r4, [pc, #340] @ (c07c8 ) │ │ │ │ - mov r7, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ - ldrd fp, r9, [sp, #92] @ 0x5c │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #44] @ 0x2c │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #316] @ (c07cc ) │ │ │ │ - str.w r3, [r8] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blx 57998 │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [pc, #300] @ (c07d0 ) │ │ │ │ - ldr r1, [pc, #300] @ (c07d4 ) │ │ │ │ - mov r3, r4 │ │ │ │ - add r0, pc │ │ │ │ - adds r2, r0, #4 │ │ │ │ - strd r2, r2, [sp, #4] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - ldr.w sl, [r9] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - ittet lt │ │ │ │ - addlt r3, r0, r2 │ │ │ │ - addlt r0, #3 │ │ │ │ - movge r3, r2 │ │ │ │ - mlalt r3, r3, r0, r0 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n c074c │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.n c071a │ │ │ │ - cmp r2, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - mov r1, r2 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ - blt.n c0762 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - cmp r1, r3 │ │ │ │ - blt.n c078e │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cmp r1, #0 │ │ │ │ - bne.n c07a6 │ │ │ │ - cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - beq.n c07aa │ │ │ │ - cbz r2, c0730 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.n c076a │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r3, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - strd fp, r8, [sp, #4] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5f128 │ │ │ │ - b.n c0730 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #176] @ (c07d8 ) │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #168] @ (c07dc ) │ │ │ │ - ldr r3, [pc, #148] @ (c07c8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n c07be │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #52 @ 0x34 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #144] @ (c07e0 ) │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, c0788 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n c0720 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n c0720 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - mov r3, r7 │ │ │ │ - add r4, sp, #40 @ 0x28 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r0, r5 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str.w fp, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - blx 592b0 │ │ │ │ - b.n c0730 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - b.n c06d4 │ │ │ │ - cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #6 │ │ │ │ - movne r3, #7 │ │ │ │ - strne.w r2, [r8] │ │ │ │ - bne.n c0724 │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cbz r1, c07aa │ │ │ │ - negs r3, r1 │ │ │ │ - b.n c0724 │ │ │ │ - vmov s15, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [fp, #4] │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vstr s15, [fp] │ │ │ │ - b.n c0730 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - ldrh r4, [r3, r2] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - subs r0, r4, #2 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - nop {10} │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, r7] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r0, [r3, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000c07e4 : │ │ │ │ +000c065c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr r4, [pc, #852] @ (c0b50 ) │ │ │ │ + ldr r4, [pc, #852] @ (c09c8 ) │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #852] @ (c0b54 ) │ │ │ │ + ldr r3, [pc, #852] @ (c09cc ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ add r4, pc │ │ │ │ mov r7, r1 │ │ │ │ - ldr r1, [pc, #848] @ (c0b58 ) │ │ │ │ + ldr r1, [pc, #848] @ (c09d0 ) │ │ │ │ mov fp, r0 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ @@ -140085,33 +139926,33 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w c0992 │ │ │ │ + beq.w c080a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w c095c │ │ │ │ + blt.w c07d4 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w c0a98 │ │ │ │ + blt.w c0910 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w c0aa0 │ │ │ │ + ble.w c0918 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w c0ab6 │ │ │ │ - ldr r0, [pc, #756] @ (c0b5c ) │ │ │ │ + bne.w c092e │ │ │ │ + ldr r0, [pc, #756] @ (c09d4 ) │ │ │ │ mov r3, r7 │ │ │ │ - ldr r1, [pc, #756] @ (c0b60 ) │ │ │ │ + ldr r1, [pc, #756] @ (c09d8 ) │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ add.w r9, r0, #4 │ │ │ │ strd r9, r9, [sp, #4] │ │ │ │ str.w r9, [sp] │ │ │ │ @@ -140124,125 +139965,125 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r1, [r2, #4] │ │ │ │ mul.w r1, r3, r0 │ │ │ │ vmov s15, r1 │ │ │ │ vcvt.f32.s32 s16, s15 │ │ │ │ vstr s16, [r2] │ │ │ │ cmp.w ip, #0 │ │ │ │ - bne.w c0b44 │ │ │ │ + bne.w c09bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ - beq.n c0970 │ │ │ │ + beq.n c07e8 │ │ │ │ cmp r0, #1 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ite le │ │ │ │ movle r2, #0 │ │ │ │ movgt r2, #1 │ │ │ │ cmp r0, r3 │ │ │ │ it ge │ │ │ │ movge r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w c0aba │ │ │ │ + bne.w c0932 │ │ │ │ movs r2, #2 │ │ │ │ cmp r2, r0 │ │ │ │ itt gt │ │ │ │ strgt r3, [sp, #64] @ 0x40 │ │ │ │ movgt r0, r3 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n c09aa │ │ │ │ + beq.n c0822 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ble.n c0950 │ │ │ │ + ble.n c07c8 │ │ │ │ add r7, sp, #72 @ 0x48 │ │ │ │ add.w r9, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, sp, #68 @ 0x44 │ │ │ │ mov r7, r9 │ │ │ │ add.w sl, sp, #60 @ 0x3c │ │ │ │ mov r9, r2 │ │ │ │ - b.n c092e │ │ │ │ + b.n c07a6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 631f8 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldrd r3, r0, [sp, #56] @ 0x38 │ │ │ │ subs r3, r3, r0 │ │ │ │ - cbnz r2, c0926 │ │ │ │ + cbnz r2, c079e │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it gt │ │ │ │ strgt r2, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ble.n c0950 │ │ │ │ + ble.n c07c8 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cmp r3, r0 │ │ │ │ - bgt.n c08f8 │ │ │ │ + bgt.n c0770 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 59da8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, c0950 │ │ │ │ + cbnz r3, c07c8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ it gt │ │ │ │ strgt r3, [r5, #0] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - b.n c0970 │ │ │ │ + b.n c07e8 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #0] │ │ │ │ - ldr r0, [pc, #508] @ (c0b64 ) │ │ │ │ + ldr r0, [pc, #508] @ (c09dc ) │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #500] @ (c0b68 ) │ │ │ │ - ldr r3, [pc, #480] @ (c0b54 ) │ │ │ │ + ldr r2, [pc, #500] @ (c09e0 ) │ │ │ │ + ldr r3, [pc, #480] @ (c09cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c0b4a │ │ │ │ + bne.w c09c2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #472] @ (c0b6c ) │ │ │ │ + ldr r1, [pc, #472] @ (c09e4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w c083c │ │ │ │ + bne.w c06b4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ - b.n c0962 │ │ │ │ + b.n c07da │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - ble.n c0950 │ │ │ │ + ble.n c07c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w sl, sp, #52 @ 0x34 │ │ │ │ add.w r8, sp, #68 @ 0x44 │ │ │ │ add.w r9, r2, r1 │ │ │ │ add r2, sp, #60 @ 0x3c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ @@ -140256,15 +140097,15 @@ │ │ │ │ add.w lr, r3, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ sub.w ip, ip, #4 │ │ │ │ cmp r0, r1 │ │ │ │ mla r2, r1, r2, r1 │ │ │ │ sub.w r2, r2, r9 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ - blt.n c0a76 │ │ │ │ + blt.n c08ee │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -140272,84 +140113,84 @@ │ │ │ │ ldrd r3, r2, [sp, #36] @ 0x24 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w lr, [sp, #52] @ 0x34 │ │ │ │ blx 631f8 │ │ │ │ ldrd r0, r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - cbnz r3, c0a2a │ │ │ │ + cbnz r3, c08a2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ ittt gt │ │ │ │ addgt r3, r3, r0 │ │ │ │ addgt.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ strgt r3, [r5, #0] │ │ │ │ add r1, r0 │ │ │ │ subs r3, r1, #1 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, r0 │ │ │ │ - blt.n c0a5a │ │ │ │ + blt.n c08d2 │ │ │ │ add.w r2, r0, #1073741824 @ 0x40000000 │ │ │ │ sub.w ip, r4, #8 │ │ │ │ subs r2, #2 │ │ │ │ add.w ip, ip, r1, lsl #2 │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ ldr.w r3, [r2, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n c0a68 │ │ │ │ + ble.n c08e0 │ │ │ │ add r3, r0 │ │ │ │ cmp r2, ip │ │ │ │ add.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r2, #0] │ │ │ │ - bne.n c0a46 │ │ │ │ + bne.n c08be │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w c0950 │ │ │ │ + blt.w c07c8 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - b.n c09cc │ │ │ │ + b.n c0844 │ │ │ │ subs r3, r3, r0 │ │ │ │ cmp r2, ip │ │ │ │ add.w r3, r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ - bne.n c0a46 │ │ │ │ - b.n c0a5a │ │ │ │ + bne.n c08be │ │ │ │ + b.n c08d2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ str.w ip, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str.w lr, [sp, #52] @ 0x34 │ │ │ │ blx 59da8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ subs r1, r1, r0 │ │ │ │ adds r1, #1 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - b.n c0a18 │ │ │ │ + b.n c0890 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ - b.n c0962 │ │ │ │ + b.n c07da │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r3, #1 │ │ │ │ ittt ne │ │ │ │ mvnne.w r3, #6 │ │ │ │ movne r2, #7 │ │ │ │ strne r3, [r5, #0] │ │ │ │ - bne.w c0964 │ │ │ │ + bne.w c07dc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ - cbz r2, c0b04 │ │ │ │ + cbz r2, c097c │ │ │ │ negs r2, r2 │ │ │ │ - b.n c0964 │ │ │ │ + b.n c07dc │ │ │ │ ldr.w r2, [sl] │ │ │ │ cmp r2, r1 │ │ │ │ - bge.w c08d2 │ │ │ │ + bge.w c074a │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ @@ -140363,18 +140204,18 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - b.n c08ca │ │ │ │ - ldr r0, [pc, #104] @ (c0b70 ) │ │ │ │ + b.n c0742 │ │ │ │ + ldr r0, [pc, #104] @ (c09e8 ) │ │ │ │ mov r2, fp │ │ │ │ - ldr r1, [pc, #104] @ (c0b74 ) │ │ │ │ + ldr r1, [pc, #104] @ (c09ec ) │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ adds r4, r0, #4 │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5fe70 │ │ │ │ @@ -140386,38 +140227,198 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mul.w r3, r4, r3 │ │ │ │ str r1, [r2, #4] │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vstr s15, [r2] │ │ │ │ cmp.w ip, #0 │ │ │ │ - beq.w c0970 │ │ │ │ + beq.w c07e8 │ │ │ │ rsb r2, ip, #0 │ │ │ │ - b.n c0964 │ │ │ │ + b.n c07dc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #4 │ │ │ │ + subs r0, r3, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + itt vs │ │ │ │ + lslvs r4, r3, #1 │ │ │ │ + ldrbvs r4, [r2, #15] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + strb r2, [r7, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + pop {r2, r6, r7} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrb r4, [r6, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r3, r6] │ │ │ │ + │ │ │ │ +000c09f0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ + ldr r5, [pc, #340] @ (c0b58 ) │ │ │ │ + sub sp, #52 @ 0x34 │ │ │ │ + ldr r4, [pc, #340] @ (c0b5c ) │ │ │ │ + mov r7, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w r8, [sp, #100] @ 0x64 │ │ │ │ + ldrd fp, r9, [sp, #92] @ 0x5c │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #316] @ (c0b60 ) │ │ │ │ + str.w r3, [r8] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + blx 57998 │ │ │ │ + mov r6, r0 │ │ │ │ + ldr r0, [pc, #300] @ (c0b64 ) │ │ │ │ + ldr r1, [pc, #300] @ (c0b68 ) │ │ │ │ + mov r3, r4 │ │ │ │ + add r0, pc │ │ │ │ + adds r2, r0, #4 │ │ │ │ + strd r2, r2, [sp, #4] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + ldr.w sl, [r9] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + cmp r0, r2 │ │ │ │ + ittet lt │ │ │ │ + addlt r3, r0, r2 │ │ │ │ + addlt r0, #3 │ │ │ │ + movge r3, r2 │ │ │ │ + mlalt r3, r3, r0, r0 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n c0ae0 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n c0aae │ │ │ │ + cmp r2, #1 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + mov r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r0, r1 │ │ │ │ + blt.n c0af6 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + cmp r1, r3 │ │ │ │ + blt.n c0b22 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n c0b3a │ │ │ │ + cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ + beq.n c0b3e │ │ │ │ + cbz r2, c0ac4 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.n c0afe │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r3, r7 │ │ │ │ + mov r0, r5 │ │ │ │ + strd fp, r8, [sp, #4] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5f128 │ │ │ │ + b.n c0ac4 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #176] @ (c0b6c ) │ │ │ │ + add r1, sp, #36 @ 0x24 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #168] @ (c0b70 ) │ │ │ │ + ldr r3, [pc, #148] @ (c0b5c ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n c0b52 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #52 @ 0x34 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #144] @ (c0b74 ) │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, c0b1c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n c0ab4 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n c0ab4 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + mov r3, r7 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r0, r5 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str.w fp, [sp, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + blx 592b0 │ │ │ │ + b.n c0ac4 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + b.n c0a68 │ │ │ │ + cmp.w sl, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #6 │ │ │ │ + movne r3, #7 │ │ │ │ + strne.w r2, [r8] │ │ │ │ + bne.n c0ab8 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cbz r1, c0b3e │ │ │ │ + negs r3, r1 │ │ │ │ + b.n c0ab8 │ │ │ │ + vmov s15, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [fp, #4] │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vstr s15, [fp] │ │ │ │ + b.n c0ac4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + subs r4, r6, r3 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + pop {r3, r4} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrb r6, [r1, #2] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r4, c0bc4 │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + ldr r2, [r4, #100] @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 000c0b78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -140748,17 +140749,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ strb r6, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, r6 │ │ │ │ + adds r4, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #28] │ │ │ │ + strb r2, [r2, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r4, [r2, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ rev r0, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cbnz r4, c0f42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -141121,15 +141122,15 @@ │ │ │ │ str r3, [r0, #4] │ │ │ │ beq.n c136c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n c0d22 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r6, [r1, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r1, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -142082,27 +142083,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ mov lr, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #11 │ │ │ │ + lsrs r0, r5, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ mov r0, sl │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r2, sp, #984 @ 0x3d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n c211c │ │ │ │ + b.n c212c │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r1, sp, #912 @ 0x390 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ ldr.w sl, [pc, #504] @ c2054 │ │ │ │ subs r7, r6, #1 │ │ │ │ adds r3, #1 │ │ │ │ vldr s16, [pc, #488] @ c204c │ │ │ │ @@ -142279,15 +142280,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #1008 @ (adr r7, c2448 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #202 @ 0xca │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r6, pc, #160 @ (adr r6, c2100 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w sl, sl, r3 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.w c1abc │ │ │ │ @@ -142702,21 +142703,21 @@ │ │ │ │ b.n c1cf4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ b.w c1ab0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - bge.n c2460 │ │ │ │ + bge.n c2470 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r3, pc, #360 @ (adr r3, c265c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r3, pc, #216 @ (adr r3, c25d0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n c24bc │ │ │ │ + bls.n c24cc │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000c24fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -143444,53 +143445,52 @@ │ │ │ │ negs r2, r2 │ │ │ │ b.n c2598 │ │ │ │ nop │ │ │ │ subs r3, #244 @ 0xf4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r1 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + vshr.u32 q8, , #10 │ │ │ │ + ldrb r4, [r6, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r3, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r6, [r6, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r0, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [sp, #648] @ 0x288 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r7, r2] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, r6] │ │ │ │ + strh r0, [r5, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrc2 0, 2, r0, cr12, cr11, {2} │ │ │ │ + mcr2 0, 2, r0, cr4, cr11, {2} │ │ │ │ ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + str r6, [r6, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r0, r1] │ │ │ │ + strh r0, [r5, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrrc2 0, 5, r0, r8, cr11 │ │ │ │ - str r2, [r5, r7] │ │ │ │ + mcrr2 0, 5, r0, r0, cr11 │ │ │ │ + str r2, [r2, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb80005b │ │ │ │ - ldr r7, [pc, #808] @ (c3034 ) │ │ │ │ + @ instruction: 0xfb68005b │ │ │ │ + ldr r7, [pc, #568] @ (c2f44 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r7, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfadc005b │ │ │ │ - ldr r7, [pc, #152] @ (c2db4 ) │ │ │ │ + @ instruction: 0xfac4005b │ │ │ │ + ldr r6, [pc, #936] @ (c30c4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r4, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 000c2d20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -143854,30 +143854,30 @@ │ │ │ │ b.n c31c6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7d8005b │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + @ instruction: 0xf7c0005b │ │ │ │ + strb r0, [r5, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r3, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #656] @ (c33ac ) │ │ │ │ + ldr r3, [pc, #416] @ (c32bc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r5, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #696] @ (c33e8 ) │ │ │ │ + ldr r6, [pc, #600] @ (c3388 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, #1 │ │ │ │ ble.n c319c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add.w r6, fp, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ @@ -144294,23 +144294,23 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ subs r4, #2 │ │ │ │ b.n c3578 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - ldr r6, [pc, #176] @ (c3670 ) │ │ │ │ + ldr r6, [pc, #80] @ (c3610 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #344] @ (c3728 ) │ │ │ │ + ldr r2, [pc, #248] @ (c36c8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ add.w r6, fp, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add.w r6, r9, r6, lsl #3 │ │ │ │ mov r1, r6 │ │ │ │ blx 62578 │ │ │ │ @@ -144492,15 +144492,15 @@ │ │ │ │ blx 5f068 │ │ │ │ b.n c33c2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.w c2dae │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - ldr r1, [pc, #496] @ (c39b0 ) │ │ │ │ + ldr r1, [pc, #400] @ (c3950 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000c37c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -144856,20 +144856,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ cmp r1, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [sl, #-364]! @ 0xfffffe94 │ │ │ │ - ldr r3, [pc, #8] @ (c3bcc ) │ │ │ │ + stc 0, cr0, [r2, #-364]! @ 0xfffffe94 │ │ │ │ + ldr r2, [pc, #936] @ (c3f6c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rors r6, r6 │ │ │ │ + rors r6, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -145965,15 +145965,15 @@ │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ b.n c45ec │ │ │ │ movs r3, #2 │ │ │ │ mov r8, fp │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n c4134 │ │ │ │ nop │ │ │ │ - adds r6, #202 @ 0xca │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r6, [r1, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r0, [r5, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r2, [r1, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -146261,183 +146261,165 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.w c3834 │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000c4b44 : │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - cmp r3, #111 @ 0x6f │ │ │ │ - it eq │ │ │ │ - moveq r3, #78 @ 0x4e │ │ │ │ - beq.n c4b5e │ │ │ │ - cmp r3, #112 @ 0x70 │ │ │ │ - it eq │ │ │ │ - moveq r3, #84 @ 0x54 │ │ │ │ - beq.n c4b5e │ │ │ │ - cmp r3, #113 @ 0x71 │ │ │ │ - ite eq │ │ │ │ - moveq r3, #67 @ 0x43 │ │ │ │ - movne r3, #88 @ 0x58 │ │ │ │ - strb r3, [r0, #0] │ │ │ │ - bx lr │ │ │ │ - nop │ │ │ │ - │ │ │ │ -000c4b64 : │ │ │ │ +000c4b44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ - ldr r4, [pc, #776] @ (c4e84 ) │ │ │ │ + ldr r4, [pc, #776] @ (c4e64 ) │ │ │ │ mov r5, r3 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #772] @ (c4e88 ) │ │ │ │ + ldr r3, [pc, #772] @ (c4e68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r1, [sp, #32] │ │ │ │ - ldr r1, [pc, #756] @ (c4e8c ) │ │ │ │ + ldr r1, [pc, #756] @ (c4e6c ) │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ blx 57998 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w c4e64 │ │ │ │ + beq.w c4e44 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.n c4c04 │ │ │ │ + blt.n c4be4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ mov r1, r3 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, r1 │ │ │ │ - bge.n c4c0c │ │ │ │ + bge.n c4bec │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r4, #0] │ │ │ │ - ldr r0, [pc, #696] @ (c4e90 ) │ │ │ │ + ldr r0, [pc, #696] @ (c4e70 ) │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #688] @ (c4e94 ) │ │ │ │ - ldr r3, [pc, #672] @ (c4e88 ) │ │ │ │ + ldr r2, [pc, #688] @ (c4e74 ) │ │ │ │ + ldr r3, [pc, #672] @ (c4e68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c5994 │ │ │ │ + bne.w c5974 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n c4bd4 │ │ │ │ + b.n c4bb4 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w c5998 │ │ │ │ + bne.w c5978 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c4be2 │ │ │ │ + beq.n c4bc2 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add.w ip, r2, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r1, r2, #4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov.w r1, ip, lsl #3 │ │ │ │ subs r6, r0, r1 │ │ │ │ mov r7, r6 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.w c5280 │ │ │ │ + beq.w c5260 │ │ │ │ mul.w r0, ip, r3 │ │ │ │ add.w r5, r2, r3, lsl #2 │ │ │ │ str r3, [r4, #0] │ │ │ │ add.w r2, r6, r0, lsl #3 │ │ │ │ adds r2, #4 │ │ │ │ - b.n c4c48 │ │ │ │ + b.n c4c28 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #-4]! │ │ │ │ cmp r6, #0 │ │ │ │ - ble.n c4c6c │ │ │ │ + ble.n c4c4c │ │ │ │ vldr s15, [r2, #-4] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c4c6c │ │ │ │ + bne.n c4c4c │ │ │ │ vldr s15, [r2] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n c4be2 │ │ │ │ + beq.n c4bc2 │ │ │ │ subs r3, #1 │ │ │ │ subs r2, r2, r1 │ │ │ │ sub.w r6, r0, ip │ │ │ │ str r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n c4c46 │ │ │ │ + bne.n c4c26 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n c4be2 │ │ │ │ + ble.n c4bc2 │ │ │ │ sub.w r3, r1, #8 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #524] @ (c4e98 ) │ │ │ │ + ldr r3, [pc, #524] @ (c4e78 ) │ │ │ │ mov.w r9, #1 │ │ │ │ - vldr s18, [pc, #492] @ c4e80 │ │ │ │ + vldr s18, [pc, #492] @ c4e60 │ │ │ │ mov r6, r7 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [pc, #512] @ (c4e9c ) │ │ │ │ + ldr r3, [pc, #512] @ (c4e7c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n c4cae │ │ │ │ + b.n c4c8e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r9, sl, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r9 │ │ │ │ - blt.n c4be2 │ │ │ │ + blt.n c4bc2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r1, r9, lsl #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mul.w r3, r9, r3 │ │ │ │ ldr.w sl, [r2, r9, lsl #2] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add.w r8, r9, r3 │ │ │ │ cmp.w sl, #0 │ │ │ │ add.w r5, r6, r8, lsl #3 │ │ │ │ - ble.w c4ea8 │ │ │ │ + ble.w c4e88 │ │ │ │ vldr s14, [r5] │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ cmp.w r9, #1 │ │ │ │ str.w r8, [sp, #124] @ 0x7c │ │ │ │ vstr s18, [r5, #4] │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [r5] │ │ │ │ - ble.n c4d86 │ │ │ │ + ble.n c4d66 │ │ │ │ adds r4, r3, #1 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add.w sl, sp, #124 @ 0x7c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r4, r6, r4, lsl #3 │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -146451,15 +146433,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, sp, #132 @ 0x84 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [pc, #376] @ (c4ea0 ) │ │ │ │ + ldr r3, [pc, #376] @ (c4e80 ) │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ strd r4, fp, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49024 @ 0xbf80 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ @@ -146487,20 +146469,20 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ str r2, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ cmp r9, sl │ │ │ │ - beq.n c4ca2 │ │ │ │ + beq.n c4c82 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp.w sl, #1 │ │ │ │ mul.w r3, sl, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ble.n c4db6 │ │ │ │ + ble.n c4d96 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ adds r1, #1 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -146508,15 +146490,15 @@ │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ str r4, [sp, #124] @ 0x7c │ │ │ │ blx 58120 │ │ │ │ add.w r3, r9, #4294967295 @ 0xffffffff │ │ │ │ add.w r7, sl, #1 │ │ │ │ cmp r3, r7 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ - blt.w c5936 │ │ │ │ + blt.w c5916 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ mov r5, r7 │ │ │ │ add.w r8, r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -146540,15 +146522,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str.w r2, [fp, #-4] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ vstr s17, [r8] │ │ │ │ vstr s16, [r8, #4] │ │ │ │ cmp r2, r5 │ │ │ │ add r8, r7 │ │ │ │ - bge.n c4de4 │ │ │ │ + bge.n c4dc4 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, sl │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ blx 62524 │ │ │ │ @@ -146567,45 +146549,45 @@ │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #0] │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ str r1, [r5, #4] │ │ │ │ str.w r2, [fp] │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - b.n c4ca2 │ │ │ │ - ldr r1, [pc, #60] @ (c4ea4 ) │ │ │ │ + b.n c4c82 │ │ │ │ + ldr r1, [pc, #60] @ (c4e84 ) │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w c4bb6 │ │ │ │ + bne.w c4b96 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ str r3, [r4, #0] │ │ │ │ - b.n c4bd6 │ │ │ │ + b.n c4bb6 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r6, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n c4dc0 │ │ │ │ + bls.n c4db0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r5, #20 │ │ │ │ + asrs r2, r1, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #7] │ │ │ │ + ldrb r6, [r0, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #7] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #368 @ 0x170 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r3, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r7, r9, #1 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ adds r4, r2, r3 │ │ │ │ add.w fp, r4, r9 │ │ │ │ add.w r3, r6, fp, lsl #3 │ │ │ │ @@ -146644,34 +146626,34 @@ │ │ │ │ vstr s12, [sp, #132] @ 0x84 │ │ │ │ vstr s9, [r5] │ │ │ │ vstr s18, [r7, #4] │ │ │ │ vstr s13, [sp, #136] @ 0x88 │ │ │ │ vstr s14, [r7] │ │ │ │ vstr s12, [sl] │ │ │ │ vstr s13, [sl, #4] │ │ │ │ - ble.w c50cc │ │ │ │ + ble.w c50ac │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add.w sl, r9, #4294967295 @ 0xffffffff │ │ │ │ - ldr r7, [pc, #584] @ (c51a0 ) │ │ │ │ + ldr r7, [pc, #584] @ (c5180 ) │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ adds r3, r0, #1 │ │ │ │ - vldr s16, [pc, #572] @ c519c │ │ │ │ + vldr s16, [pc, #572] @ c517c │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r0, r6, r3, lsl #3 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ str.w sl, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr.w ip, [pc, #548] @ c51a4 │ │ │ │ + ldr.w ip, [pc, #548] @ c5184 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #4] │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r2, r4 │ │ │ │ @@ -146778,30 +146760,30 @@ │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ vstr s15, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [r3, r2] │ │ │ │ negs r3, r7 │ │ │ │ cmp r3, r9 │ │ │ │ - bne.n c51a8 │ │ │ │ + bne.n c5188 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [r3, r2] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ rsb sl, r5, #0 │ │ │ │ cmp r3, sl │ │ │ │ - beq.w c4ca2 │ │ │ │ + beq.w c4c82 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r7, sl, r3 │ │ │ │ adds r3, r5, #1 │ │ │ │ - blt.w c593c │ │ │ │ + blt.w c591c │ │ │ │ rsb sl, r5, #1 │ │ │ │ str.w r9, [sp, #124] @ 0x7c │ │ │ │ cmp sl, r9 │ │ │ │ - bgt.w c5984 │ │ │ │ + bgt.w c5964 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ ldr.w fp, [sp, #80] @ 0x50 │ │ │ │ mul.w r8, sl, r3 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ sub.w r8, r8, r5 │ │ │ │ add.w r9, r3, sl │ │ │ │ @@ -146822,15 +146804,15 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str.w r3, [r9, #-4] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ vstr s17, [r8] │ │ │ │ vstr s16, [r8, #4] │ │ │ │ cmp r3, sl │ │ │ │ add r8, fp │ │ │ │ - bge.n c5122 │ │ │ │ + bge.n c5102 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ subs r7, r7, r5 │ │ │ │ subs r1, r3, r5 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ blx 62524 │ │ │ │ @@ -146848,31 +146830,31 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ str r1, [r0, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r2, [r7, #0] │ │ │ │ str r3, [r7, #4] │ │ │ │ - b.n c4ca2 │ │ │ │ + b.n c4c82 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - strb r4, [r3, #28] │ │ │ │ + strb r4, [r7, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, sp, #840 @ 0x348 │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mul.w r3, r3, r2 │ │ │ │ adds r2, r7, #1 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - blt.w c595e │ │ │ │ + blt.w c593e │ │ │ │ add.w r2, r9, #4294967295 @ 0xffffffff │ │ │ │ rsb sl, r7, #1 │ │ │ │ cmp sl, r2 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ - bgt.w c5990 │ │ │ │ + bgt.w c5970 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ mov r5, sl │ │ │ │ mul.w r8, r3, sl │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w r8, r8, r7 │ │ │ │ @@ -146895,15 +146877,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str.w r2, [fp, #-4] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ vstr s17, [r8] │ │ │ │ vstr s16, [r8, #4] │ │ │ │ cmp r2, r5 │ │ │ │ add r8, sl │ │ │ │ - bge.n c51e8 │ │ │ │ + bge.n c51c8 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ subs r1, r3, r7 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ blx 62524 │ │ │ │ @@ -146933,91 +146915,91 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ str r1, [r0, #0] │ │ │ │ ldr.w r1, [sl, #4] │ │ │ │ str r1, [r0, #4] │ │ │ │ str.w r2, [sl] │ │ │ │ str.w r3, [sl, #4] │ │ │ │ - b.n c50d8 │ │ │ │ + b.n c50b8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ subs r0, #8 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr.w r6, [r5, #4]! │ │ │ │ cmp r6, #0 │ │ │ │ - ble.n c52b0 │ │ │ │ + ble.n c5290 │ │ │ │ vldr s15, [r0, #8] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c52b0 │ │ │ │ + bne.n c5290 │ │ │ │ vldr s15, [r0, #12] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w c4be2 │ │ │ │ + beq.w c4bc2 │ │ │ │ adds r2, #1 │ │ │ │ add r0, r1 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [r4, #0] │ │ │ │ - bge.n c528a │ │ │ │ + bge.n c526a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r5, #0 │ │ │ │ - ble.w c4be2 │ │ │ │ + ble.w c4bc2 │ │ │ │ sub.w r3, r1, #8 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [pc, #672] @ (c5570 ) │ │ │ │ + ldr r3, [pc, #672] @ (c5550 ) │ │ │ │ mov r6, r7 │ │ │ │ - vldr s18, [pc, #660] @ c5568 │ │ │ │ + vldr s18, [pc, #660] @ c5548 │ │ │ │ add r3, pc │ │ │ │ - vldr s19, [pc, #656] @ c556c │ │ │ │ + vldr s19, [pc, #656] @ c554c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #84] @ 0x54 │ │ │ │ - b.n c52ee │ │ │ │ + b.n c52ce │ │ │ │ add.w r5, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r5, #0 │ │ │ │ - ble.w c4be2 │ │ │ │ + ble.w c4bc2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r8, r5, lsl #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mul.w r3, r5, r3 │ │ │ │ ldr.w sl, [r2, r5, lsl #2] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ adds r7, r5, r3 │ │ │ │ cmp.w sl, #0 │ │ │ │ add.w r3, r2, r8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add.w r4, r6, r7, lsl #3 │ │ │ │ - ble.n c53f8 │ │ │ │ + ble.n c53d8 │ │ │ │ vldr s14, [r4] │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp, #124] @ 0x7c │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s18, [r4, #4] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r5 │ │ │ │ vstr s15, [r4] │ │ │ │ - bgt.w c5574 │ │ │ │ + bgt.w c5554 │ │ │ │ cmp r5, sl │ │ │ │ - beq.n c52e4 │ │ │ │ + beq.n c52c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mul.w r2, sl, r2 │ │ │ │ cmp r3, sl │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bgt.w c5704 │ │ │ │ + bgt.w c56e4 │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ add.w r8, r5, #1 │ │ │ │ cmp r2, r8 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ - blt.w c5930 │ │ │ │ + blt.w c5910 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r9, sp, #132 @ 0x84 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w fp, r8, r3 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ adds r7, r2, r3 │ │ │ │ mov r4, r8 │ │ │ │ @@ -147040,15 +147022,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str.w r2, [fp, #-4] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ vstr s17, [r7] │ │ │ │ vstr s16, [r7, #4] │ │ │ │ cmp r2, r4 │ │ │ │ add r7, r8 │ │ │ │ - bge.n c5378 │ │ │ │ + bge.n c5358 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, r9 │ │ │ │ add r1, sl │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ blx 62524 │ │ │ │ @@ -147067,15 +147049,15 @@ │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r1, [r4, #0] │ │ │ │ ldr.w r1, [r8, #4] │ │ │ │ str r1, [r4, #4] │ │ │ │ str.w r2, [r8] │ │ │ │ str.w r3, [r8, #4] │ │ │ │ - b.n c52e4 │ │ │ │ + b.n c52c4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r3, r3, r2 │ │ │ │ subs r2, r5, #1 │ │ │ │ strd r3, r2, [sp, #64] @ 0x40 │ │ │ │ adds r2, r3, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ @@ -147116,37 +147098,37 @@ │ │ │ │ vstr s12, [sp, #132] @ 0x84 │ │ │ │ vstr s9, [r2] │ │ │ │ vstr s18, [r4, #4] │ │ │ │ vstr s13, [sp, #136] @ 0x88 │ │ │ │ vstr s14, [r4] │ │ │ │ vstr s12, [fp] │ │ │ │ vstr s13, [fp, #4] │ │ │ │ - bgt.w c572c │ │ │ │ + bgt.w c570c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r3, r8] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ negs r3, r3 │ │ │ │ cmp r3, r5 │ │ │ │ - bne.w c561c │ │ │ │ + bne.w c55fc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r4, [r3, #-4] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsb sl, r4, #0 │ │ │ │ cmp r3, sl │ │ │ │ - beq.w c52e4 │ │ │ │ + beq.w c52c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mul.w r7, sl, r2 │ │ │ │ cmp r3, sl │ │ │ │ - bgt.w c58e4 │ │ │ │ + bgt.w c58c4 │ │ │ │ mvns r3, r4 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ - blt.w c598a │ │ │ │ + blt.w c596a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, fp │ │ │ │ ldr.w fp, [sp, #76] @ 0x4c │ │ │ │ add.w r9, sp, #132 @ 0x84 │ │ │ │ sub.w r8, r3, r4 │ │ │ │ add.w r8, r6, r8, lsl #3 │ │ │ │ mov r1, sl │ │ │ │ @@ -147164,15 +147146,15 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str.w r3, [sl, #-4] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ vstr s17, [r8] │ │ │ │ vstr s16, [r8, #4] │ │ │ │ cmp r3, r5 │ │ │ │ add r8, fp │ │ │ │ - bge.n c54ee │ │ │ │ + bge.n c54ce │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ subs r1, r3, r4 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ subs r4, r7, r4 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ blx 62524 │ │ │ │ @@ -147190,21 +147172,21 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ str r1, [r0, #0] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r2, [r4, #0] │ │ │ │ str r3, [r4, #4] │ │ │ │ - b.n c52e4 │ │ │ │ + b.n c52c4 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r0, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w sl, r5, #1 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w fp, sp, #124 @ 0x7c │ │ │ │ @@ -147228,15 +147210,15 @@ │ │ │ │ mov r1, fp │ │ │ │ vstr s19, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ subs r2, r2, r5 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [pc, #992] @ (c59a4 ) │ │ │ │ + ldr r2, [pc, #992] @ (c5984 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #49024 @ 0xbf80 │ │ │ │ str r2, [sp, #132] @ 0x84 │ │ │ │ add r2, sp, #132 @ 0x84 │ │ │ │ blx 5c43c │ │ │ │ @@ -147261,28 +147243,28 @@ │ │ │ │ vsub.f32 s15, s15, s14 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ str r2, [r3, #4] │ │ │ │ vstr s15, [r3] │ │ │ │ - b.n c5332 │ │ │ │ + b.n c5312 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ cmp r2, r3 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ - bgt.w c5908 │ │ │ │ + bgt.w c58e8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r8, r5, #1 │ │ │ │ mvns r2, r3 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ cmp r2, r8 │ │ │ │ - blt.w c597e │ │ │ │ + blt.w c595e │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r9, sp, #132 @ 0x84 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov r4, r8 │ │ │ │ add.w r7, r3, r2, lsl #1 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -147307,15 +147289,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str.w r2, [sl, #-4] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ vstr s17, [r7] │ │ │ │ vstr s16, [r7, #4] │ │ │ │ cmp r2, r4 │ │ │ │ add r7, r8 │ │ │ │ - bge.n c5664 │ │ │ │ + bge.n c5644 │ │ │ │ ldr r4, [sp, #92] @ 0x5c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r1, r3, r7 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ @@ -147345,37 +147327,37 @@ │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ str.w r1, [fp] │ │ │ │ ldr.w r1, [r8, #4] │ │ │ │ str.w r1, [fp, #4] │ │ │ │ str.w r2, [r8] │ │ │ │ str.w r3, [r8, #4] │ │ │ │ - b.n c54ae │ │ │ │ + b.n c548e │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ sub.w r3, r3, sl │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ add.w r1, sl, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #660] @ (c59a8 ) │ │ │ │ + ldr r2, [pc, #660] @ (c5988 ) │ │ │ │ adds r3, r1, r3 │ │ │ │ add r1, r0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n c5348 │ │ │ │ + b.n c5328 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ adds r3, r5, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ add r3, r2 │ │ │ │ - ldr.w sl, [pc, #624] @ c59ac │ │ │ │ + ldr.w sl, [pc, #624] @ c598c │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ add.w r2, r6, r3, lsl #3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add sl, pc │ │ │ │ mov r0, r2 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -147393,17 +147375,17 @@ │ │ │ │ str.w r9, [sp, #16] │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ add.w ip, r6, r3, lsl #3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mov r1, ip │ │ │ │ - vldr s16, [pc, #540] @ c59a0 │ │ │ │ + vldr s16, [pc, #540] @ c5980 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr.w ip, [pc, #552] @ c59b0 │ │ │ │ + ldr.w ip, [pc, #552] @ c5990 │ │ │ │ str.w r9, [sp, #100] @ 0x64 │ │ │ │ add.w r9, sp, #132 @ 0x84 │ │ │ │ add ip, pc │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ str.w ip, [sp, #12] │ │ │ │ @@ -147518,581 +147500,143 @@ │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ vsub.f32 s15, s15, s14 │ │ │ │ str r2, [r3, #4] │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ vstr s15, [r3] │ │ │ │ - b.n c549e │ │ │ │ + b.n c547e │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ rsb r1, r4, #1 │ │ │ │ add r3, r4 │ │ │ │ - ldr r2, [pc, #196] @ (c59b4 ) │ │ │ │ + ldr r2, [pc, #196] @ (c5994 ) │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ adds r3, r1, r7 │ │ │ │ add r1, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n c54d0 │ │ │ │ + b.n c54b0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, r3 │ │ │ │ rsb r1, r3, #1 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ adds r3, r1, r3 │ │ │ │ - ldr r2, [pc, #156] @ (c59b8 ) │ │ │ │ + ldr r2, [pc, #156] @ (c5998 ) │ │ │ │ add r1, r0 │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n c562e │ │ │ │ + b.n c560e │ │ │ │ add.w r9, sp, #132 @ 0x84 │ │ │ │ - b.n c53b4 │ │ │ │ + b.n c5394 │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ - b.w c4e20 │ │ │ │ + b.w c4e00 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ adds r3, r7, #1 │ │ │ │ - ldr r2, [pc, #120] @ (c59bc ) │ │ │ │ + ldr r2, [pc, #120] @ (c599c ) │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ adds r1, #1 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ mvns r4, r5 │ │ │ │ str r4, [sp, #124] @ 0x7c │ │ │ │ blx 58120 │ │ │ │ - b.w c50f6 │ │ │ │ + b.w c50d6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #92] @ (c59c0 ) │ │ │ │ + ldr r2, [pc, #92] @ (c59a0 ) │ │ │ │ add r0, sp, #124 @ 0x7c │ │ │ │ adds r1, #1 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ mvns r4, r7 │ │ │ │ str r4, [sp, #124] @ 0x7c │ │ │ │ blx 58120 │ │ │ │ - b.n c51b6 │ │ │ │ + b.n c5196 │ │ │ │ add.w r9, sp, #132 @ 0x84 │ │ │ │ - b.n c56a0 │ │ │ │ + b.n c5680 │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ - b.w c515e │ │ │ │ + b.w c513e │ │ │ │ add.w r9, sp, #132 @ 0x84 │ │ │ │ - b.n c5528 │ │ │ │ + b.n c5508 │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ - b.n c5224 │ │ │ │ + b.n c5204 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r2, r2 │ │ │ │ - b.w c4bd6 │ │ │ │ + b.w c4bb6 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - add r7, pc, #608 @ (adr r7, c5c08 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, #116] @ 0x74 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + add r7, pc, #768 @ (adr r7, c5c88 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #808 @ (adr r5, c5cdc ) │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r1, #88] @ 0x58 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + add r5, pc, #968 @ (adr r5, c5d5c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000c59c4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr r5, [pc, #476] @ (c5bb4 ) │ │ │ │ - sub sp, #68 @ 0x44 │ │ │ │ - ldr r4, [pc, #476] @ (c5bb8 ) │ │ │ │ - mov r7, r3 │ │ │ │ - add r5, pc │ │ │ │ - movs r3, #0 │ │ │ │ - ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #60] @ 0x3c │ │ │ │ - mov.w r4, #0 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #452] @ (c5bbc ) │ │ │ │ - str.w r3, [sl] │ │ │ │ - add r1, pc │ │ │ │ - ldrd fp, r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blx 57998 │ │ │ │ - mov r9, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w c5b42 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n c5b10 │ │ │ │ - vldr s15, [fp] │ │ │ │ - movs r0, #0 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w c5b64 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w c5bb0 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r0, [r3, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w c5b5a │ │ │ │ - vldr s15, [fp] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n c5b26 │ │ │ │ - sub.w ip, r6, #8 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.w c5b6c │ │ │ │ - mla r0, r1, r1, r1 │ │ │ │ - add.w lr, r7, r1, lsl #2 │ │ │ │ - mov r3, r1 │ │ │ │ - asrs r0, r0, #1 │ │ │ │ - b.n c5a66 │ │ │ │ - mov r0, r2 │ │ │ │ - ldr.w r2, [lr, #-4]! │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n c5a8e │ │ │ │ - add.w r2, ip, r0, lsl #3 │ │ │ │ - vldr s15, [r2] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c5a8e │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n c5b26 │ │ │ │ - subs r2, r0, r3 │ │ │ │ - subs r3, #1 │ │ │ │ - bne.n c5a64 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #296] @ (c5bc0 ) │ │ │ │ - add.w r9, sp, #48 @ 0x30 │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ - str.w fp, [sp, #28] │ │ │ │ - add r3, pc │ │ │ │ - mov fp, r7 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, sp, #44 @ 0x2c │ │ │ │ - mov r9, r6 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - b.n c5ace │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov r3, r9 │ │ │ │ - mov r0, r8 │ │ │ │ - strd r4, sl, [sp, #8] │ │ │ │ - strd fp, r5, [sp] │ │ │ │ - blx 62ca0 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - strd r6, r7, [sp] │ │ │ │ - blx 660b8 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n c5ab8 │ │ │ │ - vldr s15, [sp, #44] @ 0x2c │ │ │ │ - ldr.w fp, [sp, #28] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n c5b26 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s14, [fp] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vdiv.f32 s13, s12, s15 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [r3] │ │ │ │ - b.n c5b26 │ │ │ │ - mvn.w r1, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - str.w r1, [sl] │ │ │ │ - ldr r0, [pc, #168] @ (c5bc4 ) │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #160] @ (c5bc8 ) │ │ │ │ - ldr r3, [pc, #140] @ (c5bb8 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n c5bac │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #68 @ 0x44 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #136] @ (c5bcc ) │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w c5a10 │ │ │ │ - mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n c5b16 │ │ │ │ - mov r2, r3 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n c5b26 │ │ │ │ - mvn.w r1, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n c5b16 │ │ │ │ - movs r3, #1 │ │ │ │ - sub.w lr, r7, #4 │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r2, [lr, #4]! │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n c5b9e │ │ │ │ - add.w r2, ip, r3, lsl #3 │ │ │ │ - vldr s15, [r2] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c5b9e │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n c5b26 │ │ │ │ - add r3, r1 │ │ │ │ - subs r3, r3, r0 │ │ │ │ - adds r0, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge.n c5b76 │ │ │ │ - b.n c5a96 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n c5b1a │ │ │ │ - lsls r4, r6, #28 │ │ │ │ + ldr r6, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #52 @ 0x34 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #23 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r7, #0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000c5bd0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ - sub sp, #68 @ 0x44 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #616] @ (c5e54 ) │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r3, [pc, #616] @ (c5e58 ) │ │ │ │ - mov r5, r1 │ │ │ │ - add r2, pc │ │ │ │ - str r0, [sp, #32] │ │ │ │ - ldrd sl, r8, [sp, #136] @ 0x88 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r1, [pc, #604] @ (c5e5c ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldrd fp, r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - mov r6, r0 │ │ │ │ - str.w r3, [r8] │ │ │ │ - cbnz r0, c5c32 │ │ │ │ - ldr r1, [pc, #568] @ (c5e60 ) │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n c5d16 │ │ │ │ - ldr r1, [pc, #560] @ (c5e64 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w c5de4 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.n c5cde │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w c5ddc │ │ │ │ - cmp r6, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r3, r2 │ │ │ │ - bgt.w c5ddc │ │ │ │ - ldr.w r9, [r8] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - bne.w c5e4c │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n c5cf4 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w c5e0a │ │ │ │ - ldr r0, [pc, #500] @ (c5e68 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - ldr r0, [pc, #492] @ (c5e6c ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s15, s16, s0 │ │ │ │ - vdiv.f32 s16, s14, s15 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w c5e30 │ │ │ │ - vsqrt.f32 s18, s15 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w c5e3e │ │ │ │ - vsqrt.f32 s17, s16 │ │ │ │ - ldr r0, [pc, #444] @ (c5e70 ) │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc │ │ │ │ - str.w sl, [sp] │ │ │ │ - blx 5b0f0 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n c5d1e │ │ │ │ - vcmpe.f32 s0, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n c5d1e │ │ │ │ - vdiv.f32 s15, s18, s0 │ │ │ │ - b.n c5d2c │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #392] @ (c5e74 ) │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #384] @ (c5e78 ) │ │ │ │ - ldr r3, [pc, #352] @ (c5e58 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w c5e2c │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #68 @ 0x44 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n c5ce4 │ │ │ │ - vcmpe.f32 s0, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n c5d50 │ │ │ │ - vdiv.f32 s15, s17, s0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - mov.w r9, #1 │ │ │ │ - mov r2, r7 │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ - vstr s15, [sp, #52] @ 0x34 │ │ │ │ - mla r3, r3, r3, r3 │ │ │ │ - add.w r3, r3, r3, lsr #31 │ │ │ │ - asrs r3, r3, #1 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #304] @ (c5e7c ) │ │ │ │ - add r3, pc │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r2, r7 │ │ │ │ - strd sl, r3, [sp] │ │ │ │ - mov r1, r4 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, fp │ │ │ │ - blx 64da0 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.n c5dfc │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r1 │ │ │ │ - mov r1, r4 │ │ │ │ - blx 5f6c4 │ │ │ │ - strd r6, r5, [sp] │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - mov r2, fp │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add.w r3, sl, r3, lsl #2 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, sl │ │ │ │ - blx 65dac │ │ │ │ - cmp.w r9, #1 │ │ │ │ - bne.n c5cf4 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n c5e28 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - vldr s14, [sp, #52] @ 0x34 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [pc, #188] @ (c5e80 ) │ │ │ │ - mov r2, fp │ │ │ │ - add r1, sp, #44 @ 0x2c │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - add r3, pc │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [sp, #44] @ 0x2c │ │ │ │ - blx 5e354 │ │ │ │ - b.n c5cf4 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n c5ce4 │ │ │ │ - ldr r1, [pc, #156] @ (c5e84 ) │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w c5c42 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n c5ce4 │ │ │ │ - mov r2, sl │ │ │ │ - mov r3, r8 │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r4 │ │ │ │ - blx 6074c │ │ │ │ - b.n c5daa │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str.w r3, [fp] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str.w r3, [sl] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq.w c5cf4 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - movs r2, #0 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - str r2, [r1, #4] │ │ │ │ - b.n c5cf4 │ │ │ │ - subs r4, r3, #1 │ │ │ │ - b.n c5dba │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s18, s0 │ │ │ │ - b.n c5ca2 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - blx 5bfe8 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - b.n c5cb2 │ │ │ │ - rsb r3, r9, #0 │ │ │ │ - b.n c5ce8 │ │ │ │ +000c59a4 : │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + cmp r3, #111 @ 0x6f │ │ │ │ + it eq │ │ │ │ + moveq r3, #78 @ 0x4e │ │ │ │ + beq.n c59be │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ + it eq │ │ │ │ + moveq r3, #84 @ 0x54 │ │ │ │ + beq.n c59be │ │ │ │ + cmp r3, #113 @ 0x71 │ │ │ │ + ite eq │ │ │ │ + moveq r3, #67 @ 0x43 │ │ │ │ + movne r3, #88 @ 0x58 │ │ │ │ + strb r3, [r0, #0] │ │ │ │ + bx lr │ │ │ │ nop │ │ │ │ - lsls r0, r4, #20 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - movs r3, #254 @ 0xfe │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - subs r0, r3, #1 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - adds r6, r1, #5 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - movs r2, #232 @ 0xe8 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #16 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r6, [r6, #8] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000c5e88 : │ │ │ │ +000c59c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ - ldr.w r5, [pc, #1036] @ c62ac │ │ │ │ + ldr.w r5, [pc, #1036] @ c5de8 │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ - ldr.w r4, [pc, #1036] @ c62b0 │ │ │ │ + ldr.w r4, [pc, #1036] @ c5dec │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ ldrd fp, r8, [sp, #236] @ 0xec │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #224] @ 0xe0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ mov.w r4, #0 │ │ │ │ strd r2, r1, [sp, #32] │ │ │ │ - ldr r1, [pc, #1012] @ (c62b4 ) │ │ │ │ + ldr r1, [pc, #1012] @ (c5df0 ) │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ @@ -148100,114 +147644,114 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ blx 57998 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n c5f50 │ │ │ │ + beq.n c5a8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r9, [r3] │ │ │ │ cmp.w r9, #0 │ │ │ │ - blt.n c5f18 │ │ │ │ + blt.n c5a54 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n c5f66 │ │ │ │ + blt.n c5aa2 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.n c5f6e │ │ │ │ + blt.n c5aaa │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r1, r3 │ │ │ │ - ble.n c5f76 │ │ │ │ + ble.n c5ab2 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n c5f1e │ │ │ │ + b.n c5a5a │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #916] @ (c62b8 ) │ │ │ │ + ldr r0, [pc, #916] @ (c5df4 ) │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #908] @ (c62bc ) │ │ │ │ - ldr r3, [pc, #892] @ (c62b0 ) │ │ │ │ + ldr r2, [pc, #908] @ (c5df8 ) │ │ │ │ + ldr r3, [pc, #892] @ (c5dec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c69fe │ │ │ │ + bne.w c653a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8-d12} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #876] @ (c62c0 ) │ │ │ │ + ldr r1, [pc, #876] @ (c5dfc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c5ee6 │ │ │ │ + bne.n c5a22 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n c5f1e │ │ │ │ + b.n c5a5a │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n c5f1e │ │ │ │ + b.n c5a5a │ │ │ │ mvn.w r2, #4 │ │ │ │ movs r3, #5 │ │ │ │ - b.n c5f1e │ │ │ │ + b.n c5a5a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w c6a02 │ │ │ │ + bne.w c653e │ │ │ │ cmp.w r9, #0 │ │ │ │ - beq.n c5f2e │ │ │ │ + beq.n c5a6a │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n c5f2e │ │ │ │ + beq.n c5a6a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds r3, #1 │ │ │ │ lsls r2, r3, #3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r3, #1 │ │ │ │ sub.w r3, r4, r3, lsl #3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ subs r3, #4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r7, #0 │ │ │ │ - beq.w c648e │ │ │ │ - ldr r3, [pc, #788] @ (c62c4 ) │ │ │ │ + beq.w c5fca │ │ │ │ + ldr r3, [pc, #788] @ (c5e00 ) │ │ │ │ add r5, sp, #108 @ 0x6c │ │ │ │ ldr.w sl, [sp, #52] @ 0x34 │ │ │ │ mov r6, fp │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #780] @ (c62c8 ) │ │ │ │ - vldr s19, [pc, #744] @ c62a8 │ │ │ │ + ldr r3, [pc, #780] @ (c5e04 ) │ │ │ │ + vldr s19, [pc, #744] @ c5de4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ sub.w r3, r2, #8 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - b.n c6056 │ │ │ │ + b.n c5b92 │ │ │ │ cmp r3, r9 │ │ │ │ - beq.n c5fec │ │ │ │ + beq.n c5b28 │ │ │ │ add r3, r2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ mov r1, r7 │ │ │ │ blx 58120 │ │ │ │ @@ -148242,26 +147786,26 @@ │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ vldr s14, [r4] │ │ │ │ mov r0, r8 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [sp, #104] @ 0x68 │ │ │ │ blx 61414 │ │ │ │ cmp.w r9, #0 │ │ │ │ - ble.w c626a │ │ │ │ + ble.w c5da6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, r9, lsl #2 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, r9, lsl #2] │ │ │ │ add.w r7, r2, r9 │ │ │ │ cmp r3, #0 │ │ │ │ add.w r7, r1, r7, lsl #3 │ │ │ │ - bgt.n c5fd6 │ │ │ │ + bgt.n c5b12 │ │ │ │ cmn.w r9, r3 │ │ │ │ - beq.n c608a │ │ │ │ + beq.n c5bc6 │ │ │ │ subs r3, r2, r3 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ mov r2, r6 │ │ │ │ @@ -148272,15 +147816,15 @@ │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #-4] │ │ │ │ add.w r4, r9, #4294967295 @ 0xffffffff │ │ │ │ adds r2, r4, r1 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ cmn r4, r3 │ │ │ │ add.w r8, r0, r2, lsl #3 │ │ │ │ - beq.n c60b8 │ │ │ │ + beq.n c5bf4 │ │ │ │ subs r3, r1, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 58120 │ │ │ │ @@ -148361,15 +147905,15 @@ │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ vstr s15, [sp, #112] @ 0x70 │ │ │ │ vstr s15, [sp, #136] @ 0x88 │ │ │ │ vsub.f32 s15, s13, s14 │ │ │ │ vstr s13, [sp, #116] @ 0x74 │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ - ble.n c625e │ │ │ │ + ble.n c5d9a │ │ │ │ mov r9, r8 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ mov r6, r8 │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ add.w fp, sp, #132 @ 0x84 │ │ │ │ mov r2, r7 │ │ │ │ @@ -148419,70 +147963,70 @@ │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str.w r2, [r9, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str.w r2, [r9, #12] │ │ │ │ add r9, r8 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ - bge.n c61b8 │ │ │ │ + bge.n c5cf4 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ ldr.w r9, [sp, #88] @ 0x58 │ │ │ │ cmp.w r9, #0 │ │ │ │ - bgt.w c6056 │ │ │ │ + bgt.w c5b92 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w c5f2e │ │ │ │ - ldr r2, [pc, #84] @ (c62cc ) │ │ │ │ + ble.w c5a6a │ │ │ │ + ldr r2, [pc, #84] @ (c5e08 ) │ │ │ │ movs r4, #1 │ │ │ │ - ldr r0, [pc, #84] @ (c62d0 ) │ │ │ │ - ldr r3, [pc, #88] @ (c62d4 ) │ │ │ │ + ldr r0, [pc, #84] @ (c5e0c ) │ │ │ │ + ldr r3, [pc, #88] @ (c5e10 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ add.w sl, r2, #4 │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [sp, #48] @ 0x30 │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ adds r3, r0, #4 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ mov r5, r6 │ │ │ │ str.w sl, [sp, #76] @ 0x4c │ │ │ │ mov sl, r1 │ │ │ │ - vldr s16, [pc, #8] @ c62a8 │ │ │ │ + vldr s16, [pc, #8] @ c5de4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ - b.n c636e │ │ │ │ + b.n c5eaa │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + lsls r4, r5, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #60 @ 0x3c │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r2, r4, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r6, r0 │ │ │ │ + subs r0, r7, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r2, #108] @ 0x6c │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r1, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r1, #4 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n c6346 │ │ │ │ + ble.n c5e82 │ │ │ │ add.w r7, fp, r4 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ @@ -148491,15 +148035,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add.w ip, r4, #4294967295 @ 0xffffffff │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r0, [pc, #1180] @ c67a4 │ │ │ │ + ldr.w r0, [pc, #1180] @ c62e0 │ │ │ │ strd r7, r5, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ mul.w r3, r4, r1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #100] @ 0x64 │ │ │ │ adds r3, #1 │ │ │ │ @@ -148516,35 +148060,35 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsls r2, r4, #2 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r4, r3 │ │ │ │ - beq.n c6362 │ │ │ │ + beq.n c5e9e │ │ │ │ add r3, fp │ │ │ │ add.w r1, fp, r4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w c5f2e │ │ │ │ + blt.w c5a6a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r2, r4, #1 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r3, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n c62d8 │ │ │ │ + bgt.n c5e14 │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n c6448 │ │ │ │ + ble.n c5f84 │ │ │ │ add.w r9, fp, r4 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ add.w r9, r8, r9, lsl #3 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ @@ -148615,51 +148159,51 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsls r2, r4, #2 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmn r4, r3 │ │ │ │ - beq.n c6466 │ │ │ │ + beq.n c5fa2 │ │ │ │ sub.w r3, fp, r3 │ │ │ │ add.w r1, fp, r4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ lsls r2, r4, #2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ adds r2, r4, #1 │ │ │ │ cmn r2, r3 │ │ │ │ - beq.n c648a │ │ │ │ + beq.n c5fc6 │ │ │ │ add r2, fp │ │ │ │ sub.w r3, fp, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r1, r8, r2, lsl #3 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ mov r2, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ adds r4, #2 │ │ │ │ - b.n c6364 │ │ │ │ - ldr r3, [pc, #792] @ (c67a8 ) │ │ │ │ + b.n c5ea0 │ │ │ │ + ldr r3, [pc, #792] @ (c62e4 ) │ │ │ │ sub.w r7, r2, #8 │ │ │ │ mov r6, fp │ │ │ │ mov.w sl, #1 │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ - vldr s19, [pc, #764] @ c67a0 │ │ │ │ + vldr s19, [pc, #764] @ c62dc │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - b.n c64e0 │ │ │ │ + b.n c601c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r4, sl │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r4, r3, r4, lsl #3 │ │ │ │ @@ -148669,39 +148213,39 @@ │ │ │ │ vldr s14, [r4] │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [sp, #104] @ 0x68 │ │ │ │ blx 61414 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, sl │ │ │ │ - blt.w c6720 │ │ │ │ + blt.w c625c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, sl, lsl #2 │ │ │ │ ldr.w r3, [r3, sl, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n c655e │ │ │ │ + ble.n c609a │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r7, fp, sl │ │ │ │ cmp r3, sl │ │ │ │ add.w r7, r1, r7, lsl #3 │ │ │ │ - beq.n c6512 │ │ │ │ + beq.n c604e │ │ │ │ add r3, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w r8, sl, #1 │ │ │ │ cmp sl, r2 │ │ │ │ mul.w r4, sl, r3 │ │ │ │ - bge.n c64ae │ │ │ │ + bge.n c5fea │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ sub.w r2, r2, sl │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ add r0, sp, #100 @ 0x64 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, r4 │ │ │ │ @@ -148715,31 +148259,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #49024 @ 0xbf80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ add r2, sp, #108 @ 0x6c │ │ │ │ vstr s19, [sp, #112] @ 0x70 │ │ │ │ blx 5f068 │ │ │ │ - b.n c64ae │ │ │ │ + b.n c5fea │ │ │ │ cmn.w sl, r3 │ │ │ │ - beq.n c6580 │ │ │ │ + beq.n c60bc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, fp, r3 │ │ │ │ add.w r1, fp, sl │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ add.w r1, r2, r1, lsl #3 │ │ │ │ mov r2, r6 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add.w r7, sl, #1 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmn r7, r3 │ │ │ │ - beq.n c65a8 │ │ │ │ + beq.n c60e4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, fp, r3 │ │ │ │ add.w r1, r7, fp │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ add.w r1, r2, r1, lsl #3 │ │ │ │ @@ -148753,15 +148297,15 @@ │ │ │ │ mul.w r8, sl, r1 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, sl │ │ │ │ add r1, r8 │ │ │ │ it le │ │ │ │ addle r4, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bgt.w c6962 │ │ │ │ + bgt.w c649e │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w r3, r7, r8 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add.w r9, sp, #116 @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -148799,15 +148343,15 @@ │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ vstr s15, [sp, #112] @ 0x70 │ │ │ │ vstr s15, [sp, #136] @ 0x88 │ │ │ │ vsub.f32 s15, s13, s14 │ │ │ │ vstr s13, [sp, #116] @ 0x74 │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ - ble.n c6712 │ │ │ │ + ble.n c624e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov.w r8, #1 │ │ │ │ add sl, fp │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ mov r6, r8 │ │ │ │ ldr.w r8, [sp, #76] @ 0x4c │ │ │ │ add.w sl, r3, sl, lsl #3 │ │ │ │ @@ -148859,32 +148403,32 @@ │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str.w r2, [sl, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str.w r2, [sl, #12] │ │ │ │ add sl, r8 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r6 │ │ │ │ - bge.n c666c │ │ │ │ + bge.n c61a8 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, sl │ │ │ │ - bge.w c64e0 │ │ │ │ + bge.w c601c │ │ │ │ mov r9, r2 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w c5f2e │ │ │ │ - ldr r0, [pc, #128] @ (c67ac ) │ │ │ │ + ble.w c5a6a │ │ │ │ + ldr r0, [pc, #128] @ (c62e8 ) │ │ │ │ mov r4, r6 │ │ │ │ - ldr.w ip, [pc, #128] @ c67b0 │ │ │ │ - ldr r3, [pc, #128] @ (c67b4 ) │ │ │ │ + ldr.w ip, [pc, #128] @ c62ec │ │ │ │ + ldr r3, [pc, #128] @ (c62f0 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w fp, [sp, #44] @ 0x2c │ │ │ │ add ip, pc │ │ │ │ - vldr s16, [pc, #100] @ c67a0 │ │ │ │ + vldr s16, [pc, #100] @ c62dc │ │ │ │ add r3, pc │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr.w r8, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ adds r3, r0, #4 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ @@ -148892,71 +148436,71 @@ │ │ │ │ str.w ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [fp, r9, lsl #2] │ │ │ │ mov.w r6, r9, lsl #2 │ │ │ │ add.w r7, fp, r6 │ │ │ │ add.w r5, r9, #4294967295 @ 0xffffffff │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n c67b8 │ │ │ │ + ble.n c62f4 │ │ │ │ cmp r9, r2 │ │ │ │ - blt.n c6804 │ │ │ │ + blt.n c6340 │ │ │ │ cmp r9, r3 │ │ │ │ - beq.n c678e │ │ │ │ + beq.n c62ca │ │ │ │ add r3, sl │ │ │ │ add.w r1, sl, r9 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ mov r9, r5 │ │ │ │ cmp.w r9, #0 │ │ │ │ - ble.w c5f2e │ │ │ │ + ble.w c5a6a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - b.n c675a │ │ │ │ + b.n c6296 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - adds r4, r0, #2 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r2, [r5, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r6, [r2, r5] │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r0, [r2, r5] │ │ │ │ + str r4, [r1, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r2, r1 │ │ │ │ + adds r6, r7, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r9, r2 │ │ │ │ - blt.n c6874 │ │ │ │ + blt.n c63b0 │ │ │ │ cmn.w r9, r3 │ │ │ │ - beq.n c67dc │ │ │ │ + beq.n c6318 │ │ │ │ sub.w r3, sl, r3 │ │ │ │ add.w r1, sl, r9 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ ldr.w r3, [r7, #-4] │ │ │ │ cmn r5, r3 │ │ │ │ - beq.n c67fe │ │ │ │ + beq.n c633a │ │ │ │ sub.w r3, sl, r3 │ │ │ │ add.w r1, sl, r5 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ sub.w r9, r9, #2 │ │ │ │ - b.n c6790 │ │ │ │ + b.n c62cc │ │ │ │ add.w r7, sl, r9 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -148969,15 +148513,15 @@ │ │ │ │ strd r7, r4, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mla r3, r9, r1, r3 │ │ │ │ add.w r2, r8, r2, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #460] @ (c6a0c ) │ │ │ │ + ldr r0, [pc, #460] @ (c6548 ) │ │ │ │ vstr s16, [sp, #112] @ 0x70 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -148989,15 +148533,15 @@ │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ blx 5749c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldr.w r3, [fp, r6] │ │ │ │ - b.n c6772 │ │ │ │ + b.n c62ae │ │ │ │ add.w r3, sl, r9 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ @@ -149079,26 +148623,26 @@ │ │ │ │ vstr s16, [sp, #112] @ 0x70 │ │ │ │ blx 5749c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 62578 │ │ │ │ ldr.w r3, [fp, r6] │ │ │ │ - b.n c67bc │ │ │ │ + b.n c62f8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub.w r3, r3, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add.w r3, fp, r2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add.w r9, sp, #100 @ 0x64 │ │ │ │ - ldr r4, [pc, #148] @ (c6a10 ) │ │ │ │ + ldr r4, [pc, #148] @ (c654c ) │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ - vldr s16, [pc, #136] @ c6a08 │ │ │ │ + vldr s16, [pc, #136] @ c6544 │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r3, r2, r8 │ │ │ │ add.w r2, fp, sl │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ @@ -149137,40 +148681,40 @@ │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ add.w r2, r7, fp │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ blx 5f068 │ │ │ │ - b.n c65c8 │ │ │ │ + b.n c6104 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.w c5f22 │ │ │ │ + b.w c5a5e │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + subs r2, r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + str r4, [r7, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000c6a14 : │ │ │ │ +000c6550 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #2920] @ c7594 │ │ │ │ + ldr.w r2, [pc, #2920] @ c70d0 │ │ │ │ mov r7, r3 │ │ │ │ - ldr.w r3, [pc, #2920] @ c7598 │ │ │ │ + ldr.w r3, [pc, #2920] @ c70d4 │ │ │ │ mov r4, r1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #156] @ 0x9c │ │ │ │ - ldr.w fp, [pc, #2908] @ c759c │ │ │ │ + ldr.w fp, [pc, #2908] @ c70d8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, fp │ │ │ │ ldrd r9, r3, [sp, #144] @ 0x90 │ │ │ │ @@ -149180,101 +148724,101 @@ │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ blx 57998 │ │ │ │ - ldr.w r1, [pc, #2868] @ c75a0 │ │ │ │ + ldr.w r1, [pc, #2868] @ c70dc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ mov r1, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 57998 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w c6c50 │ │ │ │ + beq.w c678c │ │ │ │ ldr.w fp, [r7] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w c6c28 │ │ │ │ + beq.w c6764 │ │ │ │ mov r2, fp │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.w c6caa │ │ │ │ + beq.w c67e6 │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w c6c4c │ │ │ │ + blt.w c6788 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w c6c9e │ │ │ │ + blt.w c67da │ │ │ │ cmp.w fp, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ it lt │ │ │ │ movlt.w fp, #1 │ │ │ │ cmp r0, fp │ │ │ │ - blt.w c6ca2 │ │ │ │ + blt.w c67de │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w c6c06 │ │ │ │ + beq.w c6742 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vldr s15, [r0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vldr s14, [r0] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite eq │ │ │ │ moveq r0, #1 │ │ │ │ movne r0, #0 │ │ │ │ cmp r1, #0 │ │ │ │ it eq │ │ │ │ orreq.w r0, r0, #1 │ │ │ │ - cbz r0, c6b12 │ │ │ │ + cbz r0, c664e │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ vcmp.f32 s14, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w c6c06 │ │ │ │ + beq.w c6742 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n c6b12 │ │ │ │ + bne.n c664e │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w c6ef4 │ │ │ │ + beq.w c6a30 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r2, #31 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add.w r1, r1, #1 │ │ │ │ vstr s15, [sp, #92] @ 0x5c │ │ │ │ vstr s14, [sp, #84] @ 0x54 │ │ │ │ sub.w fp, r0, r1, lsl #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ sub.w r1, r1, #8 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r1, r2, asr #1 │ │ │ │ - bmi.w c6cd4 │ │ │ │ + bmi.w c6810 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w c6e46 │ │ │ │ + beq.w c6982 │ │ │ │ adds r2, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.w c711a │ │ │ │ + beq.w c6c56 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ adds r1, #8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c73b4 │ │ │ │ + beq.w c6ef0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ - ldr.w r1, [pc, #2620] @ c75a4 │ │ │ │ - ldr.w r0, [pc, #2620] @ c75a8 │ │ │ │ + ldr.w r1, [pc, #2620] @ c70e0 │ │ │ │ + ldr.w r0, [pc, #2620] @ c70e4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -149295,15 +148839,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ - ldr.w r0, [pc, #2556] @ c75ac │ │ │ │ + ldr.w r0, [pc, #2556] @ c70e8 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ blx 65520 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #32] │ │ │ │ @@ -149319,119 +148863,119 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ add r2, sp, #92 @ 0x5c │ │ │ │ adds r5, r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r5, r1 │ │ │ │ adds r3, #2 │ │ │ │ - ldr.w r1, [pc, #2504] @ c75b0 │ │ │ │ + ldr.w r1, [pc, #2504] @ c70ec │ │ │ │ add.w r5, fp, r5, lsl #3 │ │ │ │ str.w sl, [sp, #20] │ │ │ │ add.w r4, r2, r3, lsl #3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 5bf1c │ │ │ │ - ldr.w r2, [pc, #2476] @ c75b4 │ │ │ │ - ldr.w r3, [pc, #2444] @ c7598 │ │ │ │ + ldr.w r2, [pc, #2476] @ c70f0 │ │ │ │ + ldr.w r3, [pc, #2444] @ c70d4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c77e2 │ │ │ │ + bne.w c731e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #2444] @ c75b8 │ │ │ │ + ldr.w r1, [pc, #2444] @ c70f4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n c6ca6 │ │ │ │ + beq.n c67e2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n c6c86 │ │ │ │ - cbz r3, c6c5e │ │ │ │ + beq.n c67c2 │ │ │ │ + cbz r3, c679a │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bge.w c6aa4 │ │ │ │ + bge.w c65e0 │ │ │ │ movs r3, #4 │ │ │ │ - b.n c6c76 │ │ │ │ + b.n c67b2 │ │ │ │ ldr.w fp, [r9] │ │ │ │ cmp r6, #0 │ │ │ │ - beq.n c6c28 │ │ │ │ + beq.n c6764 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n c6cbe │ │ │ │ - ldr.w r1, [pc, #2396] @ c75bc │ │ │ │ + beq.n c67fa │ │ │ │ + ldr.w r1, [pc, #2396] @ c70f8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - cbz r0, c6c74 │ │ │ │ + cbz r0, c67b0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - b.n c6a9e │ │ │ │ + b.n c65da │ │ │ │ movs r3, #3 │ │ │ │ - ldr.w r0, [pc, #2376] @ c75c0 │ │ │ │ + ldr.w r0, [pc, #2376] @ c70fc │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - b.n c6c06 │ │ │ │ - ldr.w r1, [pc, #2364] @ c75c4 │ │ │ │ + b.n c6742 │ │ │ │ + ldr.w r1, [pc, #2364] @ c7100 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c6c42 │ │ │ │ + bne.n c677e │ │ │ │ movs r3, #2 │ │ │ │ - b.n c6c76 │ │ │ │ + b.n c67b2 │ │ │ │ movs r3, #5 │ │ │ │ - b.n c6c76 │ │ │ │ + b.n c67b2 │ │ │ │ movs r3, #8 │ │ │ │ - b.n c6c76 │ │ │ │ + b.n c67b2 │ │ │ │ movs r3, #1 │ │ │ │ - b.n c6c76 │ │ │ │ - ldr.w r1, [pc, #2332] @ c75c8 │ │ │ │ + b.n c67b2 │ │ │ │ + ldr.w r1, [pc, #2332] @ c7104 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c6c6e │ │ │ │ - b.n c6c9a │ │ │ │ - ldr.w r1, [pc, #2316] @ c75cc │ │ │ │ + bne.n c67aa │ │ │ │ + b.n c67d6 │ │ │ │ + ldr.w r1, [pc, #2316] @ c7108 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n c6c5e │ │ │ │ - b.n c6c9a │ │ │ │ + bne.n c679a │ │ │ │ + b.n c67d6 │ │ │ │ subs r2, r2, r1 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n c6d92 │ │ │ │ + beq.n c68ce │ │ │ │ strd r2, r1, [sp, #76] @ 0x4c │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w c7072 │ │ │ │ + beq.w c6bae │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c7274 │ │ │ │ - ldr.w r4, [pc, #2272] @ c75d0 │ │ │ │ + beq.w c6db0 │ │ │ │ + ldr.w r4, [pc, #2272] @ c710c │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r0, [pc, #2268] @ c75d4 │ │ │ │ + ldr.w r0, [pc, #2268] @ c7110 │ │ │ │ add r4, pc │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r3, r7, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -149452,15 +148996,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r0, [pc, #2204] @ c75d8 │ │ │ │ + ldr.w r0, [pc, #2204] @ c7114 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ blx 65520 │ │ │ │ @@ -149476,37 +149020,37 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ adds r4, r1, r4 │ │ │ │ add.w r1, r5, r1, lsl #3 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r4, fp, r4, lsl #3 │ │ │ │ - ldr.w r1, [pc, #2148] @ c75dc │ │ │ │ + ldr.w r1, [pc, #2148] @ c7118 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #24] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c6742 │ │ │ │ strd r1, r2, [sp, #76] @ 0x4c │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w c6fbc │ │ │ │ + beq.w c6af8 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r6, r2, lsl #3 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c74f8 │ │ │ │ + beq.w c7034 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ - ldr.w r0, [pc, #2092] @ c75e0 │ │ │ │ - ldr.w r1, [pc, #2092] @ c75e4 │ │ │ │ + ldr.w r0, [pc, #2092] @ c711c │ │ │ │ + ldr.w r1, [pc, #2092] @ c7120 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r4, r1 │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ @@ -149521,15 +149065,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ - ldr.w r0, [pc, #2040] @ c75e8 │ │ │ │ + ldr.w r0, [pc, #2040] @ c7124 │ │ │ │ mov r2, r6 │ │ │ │ add r3, r1 │ │ │ │ str r7, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add r0, pc │ │ │ │ @@ -149544,38 +149088,38 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1988] @ c75ec │ │ │ │ + ldr.w r1, [pc, #1988] @ c7128 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #32] │ │ │ │ str.w r9, [sp] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #24] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c6742 │ │ │ │ cmp.w r8, #0 │ │ │ │ - beq.n c6f10 │ │ │ │ + beq.n c6a4c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ adds r2, r1, #1 │ │ │ │ add.w r2, r6, r2, lsl #3 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c71d4 │ │ │ │ - ldr.w r4, [pc, #1940] @ c75f0 │ │ │ │ + beq.w c6d10 │ │ │ │ + ldr.w r4, [pc, #1940] @ c712c │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ - ldr.w r0, [pc, #1932] @ c75f4 │ │ │ │ + ldr.w r0, [pc, #1932] @ c7130 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r7, [sp, #8] │ │ │ │ @@ -149585,15 +149129,15 @@ │ │ │ │ blx 65520 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strd r7, r1, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1892] @ c75f8 │ │ │ │ + ldr.w r0, [pc, #1892] @ c7134 │ │ │ │ add r3, r7 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -149617,42 +149161,42 @@ │ │ │ │ str.w sl, [sp, #12] │ │ │ │ adds r1, r3, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr.w r1, [pc, #1812] @ c75fc │ │ │ │ + ldr.w r1, [pc, #1812] @ c7138 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c6742 │ │ │ │ mla r2, r2, r2, r2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ asrs r2, r2, #1 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ str r1, [r3, #0] │ │ │ │ adds r3, #8 │ │ │ │ str.w r1, [r3, #-4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne.n c6f02 │ │ │ │ - b.n c6c06 │ │ │ │ + bne.n c6a3e │ │ │ │ + b.n c6742 │ │ │ │ mla r1, r1, r1, r1 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ adds r2, r1, #1 │ │ │ │ add.w r2, r6, r2, lsl #3 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c76a0 │ │ │ │ - ldr.w r4, [pc, #1756] @ c7600 │ │ │ │ + beq.w c71dc │ │ │ │ + ldr.w r4, [pc, #1756] @ c713c │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ - ldr.w r0, [pc, #1748] @ c7604 │ │ │ │ + ldr.w r0, [pc, #1748] @ c7140 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r7, [sp, #8] │ │ │ │ @@ -149663,15 +149207,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp, #12] │ │ │ │ adds r1, r2, #1 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ - ldr.w r0, [pc, #1708] @ c7608 │ │ │ │ + ldr.w r0, [pc, #1708] @ c7144 │ │ │ │ mul.w r2, r2, r2 │ │ │ │ add r1, r7 │ │ │ │ str r5, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -149692,35 +149236,35 @@ │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #24] │ │ │ │ - ldr.w r1, [pc, #1640] @ c760c │ │ │ │ + ldr.w r1, [pc, #1640] @ c7148 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #32] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str.w sl, [sp, #12] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c6742 │ │ │ │ mul.w r2, r2, r2 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ adds r2, #1 │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c7318 │ │ │ │ + beq.w c6e54 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ - ldr.w r1, [pc, #1592] @ c7610 │ │ │ │ - ldr.w r0, [pc, #1592] @ c7614 │ │ │ │ + ldr.w r1, [pc, #1592] @ c714c │ │ │ │ + ldr.w r0, [pc, #1592] @ c7150 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r5, r1 │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ @@ -149734,15 +149278,15 @@ │ │ │ │ ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ mul.w r2, r3, r2 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1540] @ c7618 │ │ │ │ + ldr.w r0, [pc, #1540] @ c7154 │ │ │ │ add r3, r1 │ │ │ │ adds r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -149764,31 +149308,31 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1472] @ c761c │ │ │ │ + ldr.w r1, [pc, #1472] @ c7158 │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #20] │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #24] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c6742 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add.w r6, r2, #8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c745c │ │ │ │ - ldr.w r5, [pc, #1440] @ c7620 │ │ │ │ + beq.w c6f98 │ │ │ │ + ldr.w r5, [pc, #1440] @ c715c │ │ │ │ add r4, sp, #76 @ 0x4c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ - ldr.w r0, [pc, #1432] @ c7624 │ │ │ │ + ldr.w r0, [pc, #1432] @ c7160 │ │ │ │ add r5, pc │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strd sl, r7, [sp, #8] │ │ │ │ @@ -149797,15 +149341,15 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ blx 65520 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r7, r6, [sp, #12] │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ - ldr.w r0, [pc, #1396] @ c7628 │ │ │ │ + ldr.w r0, [pc, #1396] @ c7164 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ mov r2, r6 │ │ │ │ @@ -149832,32 +149376,32 @@ │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w sl, [sp, #20] │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr.w r1, [pc, #1312] @ c762c │ │ │ │ + ldr.w r1, [pc, #1312] @ c7168 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c6742 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ adds r1, #2 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c773a │ │ │ │ + beq.w c7276 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ - ldr.w r1, [pc, #1272] @ c7630 │ │ │ │ - ldr.w r0, [pc, #1272] @ c7634 │ │ │ │ + ldr.w r1, [pc, #1272] @ c716c │ │ │ │ + ldr.w r0, [pc, #1272] @ c7170 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -149879,15 +149423,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r1, r4 │ │ │ │ - ldr.w r0, [pc, #1204] @ c7638 │ │ │ │ + ldr.w r0, [pc, #1204] @ c7174 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ blx 65520 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -149909,23 +149453,23 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ - ldr.w r1, [pc, #1136] @ c763c │ │ │ │ + ldr.w r1, [pc, #1136] @ c7178 │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ - ldr.w r4, [pc, #1128] @ c7640 │ │ │ │ + b.n c6742 │ │ │ │ + ldr.w r4, [pc, #1128] @ c717c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ - ldr.w r0, [pc, #1124] @ c7644 │ │ │ │ + ldr.w r0, [pc, #1124] @ c7180 │ │ │ │ add r4, pc │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ @@ -149938,28 +149482,28 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ strd r6, r2, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr.w r0, [pc, #1076] @ c7648 │ │ │ │ + ldr.w r0, [pc, #1076] @ c7184 │ │ │ │ str r5, [sp, #20] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mla r3, r3, r6, r6 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ blx 65520 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r1, [pc, #1044] @ c764c │ │ │ │ + ldr.w r1, [pc, #1044] @ c7188 │ │ │ │ str r7, [sp, #8] │ │ │ │ mla r4, r3, r6, r6 │ │ │ │ add r1, pc │ │ │ │ mla r3, r3, r3, r3 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r4, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ @@ -149973,19 +149517,19 @@ │ │ │ │ add r4, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ - ldr r4, [pc, #984] @ (c7650 ) │ │ │ │ + b.n c6742 │ │ │ │ + ldr r4, [pc, #984] @ (c718c ) │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #984] @ (c7654 ) │ │ │ │ + ldr r0, [pc, #984] @ (c7190 ) │ │ │ │ add r4, pc │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r3, r7, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -150001,15 +149545,15 @@ │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #12] │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ str r7, [sp, #20] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mla r3, r3, r2, r2 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #928] @ (c7658 ) │ │ │ │ + ldr r0, [pc, #928] @ (c7194 ) │ │ │ │ mov r2, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ adds r3, #1 │ │ │ │ @@ -150037,23 +149581,23 @@ │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ str r4, [sp, #24] │ │ │ │ adds r1, #1 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #844] @ (c765c ) │ │ │ │ + ldr r1, [pc, #844] @ (c7198 ) │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c6742 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ - ldr r1, [pc, #832] @ (c7660 ) │ │ │ │ + ldr r1, [pc, #832] @ (c719c ) │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ - ldr r0, [pc, #832] @ (c7664 ) │ │ │ │ + ldr r0, [pc, #832] @ (c71a0 ) │ │ │ │ mov r3, r9 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r5, r1 │ │ │ │ @@ -150065,15 +149609,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ ldrd r3, r2, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #792] @ (c7668 ) │ │ │ │ + ldr r0, [pc, #792] @ (c71a4 ) │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ mla r3, r3, r7, r7 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ adds r3, #1 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ @@ -150097,27 +149641,27 @@ │ │ │ │ adds r1, #1 │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #712] @ (c766c ) │ │ │ │ + ldr r1, [pc, #712] @ (c71a8 ) │ │ │ │ str.w sl, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #24] │ │ │ │ blx 5bf1c │ │ │ │ - b.n c6c06 │ │ │ │ + b.n c6742 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ - ldr r1, [pc, #688] @ (c7670 ) │ │ │ │ - ldr r0, [pc, #692] @ (c7674 ) │ │ │ │ + ldr r1, [pc, #688] @ (c71ac ) │ │ │ │ + ldr r0, [pc, #692] @ (c71b0 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -150133,15 +149677,15 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ mla r3, r3, r1, r1 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - ldr r0, [pc, #640] @ (c7678 ) │ │ │ │ + ldr r0, [pc, #640] @ (c71b4 ) │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #1 │ │ │ │ add r0, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ adds r3, #1 │ │ │ │ @@ -150163,28 +149707,28 @@ │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mla r2, r3, r1, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r3, #2 │ │ │ │ adds r2, #1 │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #568] @ (c767c ) │ │ │ │ + ldr r1, [pc, #568] @ (c71b8 ) │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r3, fp, r2, lsl #3 │ │ │ │ add r1, pc │ │ │ │ add r2, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r6 │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ - ldr r5, [pc, #544] @ (c7680 ) │ │ │ │ + b.w c6742 │ │ │ │ + ldr r5, [pc, #544] @ (c71bc ) │ │ │ │ add r4, sp, #76 @ 0x4c │ │ │ │ - ldr r0, [pc, #544] @ (c7684 ) │ │ │ │ + ldr r0, [pc, #544] @ (c71c0 ) │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -150196,15 +149740,15 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ blx 65520 │ │ │ │ strd r7, r6, [sp, #12] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov r1, r5 │ │ │ │ - ldr r0, [pc, #504] @ (c7688 ) │ │ │ │ + ldr r0, [pc, #504] @ (c71c4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mla r3, r3, r7, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ @@ -150230,25 +149774,25 @@ │ │ │ │ add.w r4, fp, r4, lsl #3 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ str r1, [sp, #28] │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #24] │ │ │ │ - ldr r1, [pc, #416] @ (c768c ) │ │ │ │ + ldr r1, [pc, #416] @ (c71c8 ) │ │ │ │ add r4, sp, #92 @ 0x5c │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ + b.w c6742 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ - ldr r1, [pc, #400] @ (c7690 ) │ │ │ │ + ldr r1, [pc, #400] @ (c71cc ) │ │ │ │ mov r3, r9 │ │ │ │ - ldr r0, [pc, #400] @ (c7694 ) │ │ │ │ + ldr r0, [pc, #400] @ (c71d0 ) │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r1 │ │ │ │ strd sl, r6, [sp, #8] │ │ │ │ @@ -150256,15 +149800,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ blx 65520 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #368] @ (c7698 ) │ │ │ │ + ldr r0, [pc, #368] @ (c71d4 ) │ │ │ │ str r6, [sp, #12] │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ str r7, [sp, #20] │ │ │ │ mov r2, r6 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ adds r3, #1 │ │ │ │ @@ -150295,155 +149839,155 @@ │ │ │ │ adds r1, #1 │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #272] @ (c769c ) │ │ │ │ + ldr r1, [pc, #272] @ (c71d8 ) │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ - @ instruction: 0xf6dc005b │ │ │ │ + b.w c6742 │ │ │ │ + @ instruction: 0xfba0005b │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r2, #28 │ │ │ │ + asrs r2, r3, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r2, #28 │ │ │ │ + asrs r4, r1, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r6, c75ce │ │ │ │ + bkpt 0x002a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + asrs r0, r2, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add.w r0, r2, #14352384 @ 0xdb0000 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + vst1.8 @ instruction: 0xf9c6005b │ │ │ │ + asrs r6, r2, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r6, #26 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r6, #27 │ │ │ │ + subs r6, r1, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb8a6 │ │ │ │ + pop {r1, r4, r6, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + asrs r4, r0, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r0, #18 │ │ │ │ + asrs r4, r1, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7f4 │ │ │ │ + pop {r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #22 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r1, #15 │ │ │ │ + asrs r2, r2, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r0, #19 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb734 │ │ │ │ + cbnz r0, c71a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + asrs r6, r2, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #16 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + cbnz r0, c7190 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r5, #11 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + asrs r4, r1, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + hlt 0x0028 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r4, #8 │ │ │ │ + lsrs r0, r5, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r4, #10 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + cbnz r4, c7192 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #5 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r7, #10 │ │ │ │ + lsrs r4, r4, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r0, r6, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r5, r7} │ │ │ │ + cbnz r4, c7176 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r1, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #8 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #5 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r1, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, c76a6 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r6, #4 │ │ │ │ + lsrs r2, r4, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, c769a │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r6, r7, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r0, #28 │ │ │ │ + lsrs r0, r1, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r2, r7 │ │ │ │ + @ instruction: 0xb726 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsrs r4, r5, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + lsrs r6, r3, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxth r2, r1 │ │ │ │ + @ instruction: 0xb6b6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #24 │ │ │ │ + lsrs r0, r6, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsrs r6, r2, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + lsrs r2, r0, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsrs r6, r0, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, c768a │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + lsrs r4, r6, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #288 @ 0x120 │ │ │ │ + push {r2, r4, r5, r6, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + lsrs r0, r7, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + lsrs r0, r0, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ - ldr r1, [pc, #320] @ (c77e8 ) │ │ │ │ + ldr r1, [pc, #320] @ (c7324 ) │ │ │ │ mov r3, r9 │ │ │ │ - ldr r0, [pc, #320] @ (c77ec ) │ │ │ │ + ldr r0, [pc, #320] @ (c7328 ) │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ strd sl, r6, [sp, #8] │ │ │ │ @@ -150454,15 +149998,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ mov r3, r9 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ - ldr r0, [pc, #284] @ (c77f0 ) │ │ │ │ + ldr r0, [pc, #284] @ (c732c ) │ │ │ │ mul.w r6, r7, r7 │ │ │ │ str r5, [sp, #20] │ │ │ │ mla r7, r7, r4, r4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ adds r6, #1 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ @@ -150489,24 +150033,24 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #24] │ │ │ │ - ldr r1, [pc, #196] @ (c77f4 ) │ │ │ │ + ldr r1, [pc, #196] @ (c7330 ) │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ + b.w c6742 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ - ldr r1, [pc, #180] @ (c77f8 ) │ │ │ │ - ldr r0, [pc, #180] @ (c77fc ) │ │ │ │ + ldr r1, [pc, #180] @ (c7334 ) │ │ │ │ + ldr r0, [pc, #180] @ (c7338 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ strd sl, r3, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -150523,15 +150067,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ str r5, [sp, #20] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ - ldr r0, [pc, #128] @ (c7800 ) │ │ │ │ + ldr r0, [pc, #128] @ (c733c ) │ │ │ │ mul.w r3, r1, r3 │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #1 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -150559,35 +150103,487 @@ │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ adds r1, #1 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #16] │ │ │ │ - ldr r1, [pc, #44] @ (c7804 ) │ │ │ │ + ldr r1, [pc, #44] @ (c7340 ) │ │ │ │ add r1, pc │ │ │ │ blx 5bf1c │ │ │ │ - b.w c6c06 │ │ │ │ + b.w c6742 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #528 @ 0x210 │ │ │ │ + cbz r0, c7378 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r3, #10 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + lsrs r4, r7, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsls r0, r0, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + sxtb r4, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #10 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + │ │ │ │ +000c7344 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ + ldr r5, [pc, #476] @ (c7534 ) │ │ │ │ + sub sp, #68 @ 0x44 │ │ │ │ + ldr r4, [pc, #476] @ (c7538 ) │ │ │ │ + mov r7, r3 │ │ │ │ + add r5, pc │ │ │ │ + movs r3, #0 │ │ │ │ + ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + mov.w r4, #0 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #452] @ (c753c ) │ │ │ │ + str.w r3, [sl] │ │ │ │ + add r1, pc │ │ │ │ + ldrd fp, r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + blx 57998 │ │ │ │ + mov r9, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w c74c2 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + blt.n c7490 │ │ │ │ + vldr s15, [fp] │ │ │ │ + movs r0, #0 │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w c74e4 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w c7530 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r0, [r3, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w c74da │ │ │ │ + vldr s15, [fp] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.n c74a6 │ │ │ │ + sub.w ip, r6, #8 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.w c74ec │ │ │ │ + mla r0, r1, r1, r1 │ │ │ │ + add.w lr, r7, r1, lsl #2 │ │ │ │ + mov r3, r1 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ + b.n c73e6 │ │ │ │ + mov r0, r2 │ │ │ │ + ldr.w r2, [lr, #-4]! │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n c740e │ │ │ │ + add.w r2, ip, r0, lsl #3 │ │ │ │ + vldr s15, [r2] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n c740e │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n c74a6 │ │ │ │ + subs r2, r0, r3 │ │ │ │ + subs r3, #1 │ │ │ │ + bne.n c73e4 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #296] @ (c7540 ) │ │ │ │ + add.w r9, sp, #48 @ 0x30 │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ + str.w fp, [sp, #28] │ │ │ │ + add r3, pc │ │ │ │ + mov fp, r7 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r7, r9 │ │ │ │ + add r3, sp, #44 @ 0x2c │ │ │ │ + mov r9, r6 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r6, r2 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + b.n c744e │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov r3, r9 │ │ │ │ + mov r0, r8 │ │ │ │ + strd r4, sl, [sp, #8] │ │ │ │ + strd fp, r5, [sp] │ │ │ │ + blx 62ca0 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + strd r6, r7, [sp] │ │ │ │ + blx 660b8 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n c7438 │ │ │ │ + vldr s15, [sp, #44] @ 0x2c │ │ │ │ + ldr.w fp, [sp, #28] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n c74a6 │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s14, [fp] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [r3] │ │ │ │ + b.n c74a6 │ │ │ │ + mvn.w r1, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + str.w r1, [sl] │ │ │ │ + ldr r0, [pc, #168] @ (c7544 ) │ │ │ │ + add r1, sp, #36 @ 0x24 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #160] @ (c7548 ) │ │ │ │ + ldr r3, [pc, #140] @ (c7538 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n c752c │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #68 @ 0x44 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #136] @ (c754c ) │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w c7390 │ │ │ │ + mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n c7496 │ │ │ │ + mov r2, r3 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n c74a6 │ │ │ │ + mvn.w r1, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n c7496 │ │ │ │ + movs r3, #1 │ │ │ │ + sub.w lr, r7, #4 │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + ldr.w r2, [lr, #4]! │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n c751e │ │ │ │ + add.w r2, ip, r3, lsl #3 │ │ │ │ + vldr s15, [r2] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n c751e │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n c74a6 │ │ │ │ + add r3, r1 │ │ │ │ + subs r3, r3, r0 │ │ │ │ + adds r0, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + bge.n c74f6 │ │ │ │ + b.n c7416 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n c749a │ │ │ │ + ldc 0, cr0, [r4, #364]! @ 0x16c │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + cbz r0, c7568 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + strh r2, [r5, r1] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + lsrs r0, r6, #26 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + stcl 0, cr0, [r6], #-364 @ 0xfffffe94 │ │ │ │ + lsls r2, r0, #18 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + │ │ │ │ +000c7550 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ + sub sp, #68 @ 0x44 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #616] @ (c77d4 ) │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r3, [pc, #616] @ (c77d8 ) │ │ │ │ + mov r5, r1 │ │ │ │ + add r2, pc │ │ │ │ + str r0, [sp, #32] │ │ │ │ + ldrd sl, r8, [sp, #136] @ 0x88 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r1, [pc, #604] @ (c77dc ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldrd fp, r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #0 │ │ │ │ + mov r6, r0 │ │ │ │ + str.w r3, [r8] │ │ │ │ + cbnz r0, c75b2 │ │ │ │ + ldr r1, [pc, #568] @ (c77e0 ) │ │ │ │ + mov r0, r9 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n c7696 │ │ │ │ + ldr r1, [pc, #560] @ (c77e4 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w c7764 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.n c765e │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w c775c │ │ │ │ + cmp r6, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r3, r2 │ │ │ │ + bgt.w c775c │ │ │ │ + ldr.w r9, [r8] │ │ │ │ + cmp.w r9, #0 │ │ │ │ + bne.w c77cc │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n c7674 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w c778a │ │ │ │ + ldr r0, [pc, #500] @ (c77e8 ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + ldr r0, [pc, #492] @ (c77ec ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s15, s16, s0 │ │ │ │ + vdiv.f32 s16, s14, s15 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w c77b0 │ │ │ │ + vsqrt.f32 s18, s15 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w c77be │ │ │ │ + vsqrt.f32 s17, s16 │ │ │ │ + ldr r0, [pc, #444] @ (c77f0 ) │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc │ │ │ │ + str.w sl, [sp] │ │ │ │ + blx 5b0f0 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n c769e │ │ │ │ + vcmpe.f32 s0, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n c769e │ │ │ │ + vdiv.f32 s15, s18, s0 │ │ │ │ + b.n c76ac │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str.w r2, [r8] │ │ │ │ + ldr r0, [pc, #392] @ (c77f4 ) │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #384] @ (c77f8 ) │ │ │ │ + ldr r3, [pc, #352] @ (c77d8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w c77ac │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #68 @ 0x44 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n c7664 │ │ │ │ + vcmpe.f32 s0, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n c76d0 │ │ │ │ + vdiv.f32 s15, s17, s0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + mov.w r9, #1 │ │ │ │ + mov r2, r7 │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ + vstr s15, [sp, #52] @ 0x34 │ │ │ │ + mla r3, r3, r3, r3 │ │ │ │ + add.w r3, r3, r3, lsr #31 │ │ │ │ + asrs r3, r3, #1 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #304] @ (c77fc ) │ │ │ │ + add r3, pc │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + mov r2, r7 │ │ │ │ + strd sl, r3, [sp] │ │ │ │ + mov r1, r4 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, fp │ │ │ │ + blx 64da0 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.n c777c │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r1 │ │ │ │ + mov r1, r4 │ │ │ │ + blx 5f6c4 │ │ │ │ + strd r6, r5, [sp] │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + mov r2, fp │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add.w r3, sl, r3, lsl #2 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, sl │ │ │ │ + blx 65dac │ │ │ │ + cmp.w r9, #1 │ │ │ │ + bne.n c7674 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n c77a8 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + vldr s14, [sp, #52] @ 0x34 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [pc, #188] @ (c7800 ) │ │ │ │ + mov r2, fp │ │ │ │ + add r1, sp, #44 @ 0x2c │ │ │ │ + add r0, sp, #48 @ 0x30 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + add r3, pc │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [sp, #44] @ 0x2c │ │ │ │ + blx 5e354 │ │ │ │ + b.n c7674 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n c7664 │ │ │ │ + ldr r1, [pc, #156] @ (c7804 ) │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w c75c2 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n c7664 │ │ │ │ + mov r2, sl │ │ │ │ + mov r3, r8 │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r4 │ │ │ │ + blx 6074c │ │ │ │ + b.n c772a │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str.w r3, [fp] │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str.w r3, [sl] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq.w c7674 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + movs r2, #0 │ │ │ │ + str r3, [r1, #0] │ │ │ │ + str r2, [r1, #4] │ │ │ │ + b.n c7674 │ │ │ │ + subs r4, r3, #1 │ │ │ │ + b.n c773a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + vmov.f32 s0, s15 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s18, s0 │ │ │ │ + b.n c7622 │ │ │ │ + vmov.f32 s0, s16 │ │ │ │ + blx 5bfe8 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + b.n c7632 │ │ │ │ + rsb r3, r9, #0 │ │ │ │ + b.n c7668 │ │ │ │ + nop │ │ │ │ + sub.w r0, r0, fp, lsr #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsls r0, r2, #19 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsrs r0, r2, #5 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsrs r2, r2, #6 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + eors.w r0, r8, fp, lsr #1 │ │ │ │ + ldr r7, [pc, #792] @ (c7b18 ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldr r7, [pc, #264] @ (c790c ) │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 000c7808 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -150966,350 +150962,101 @@ │ │ │ │ b.n c7a52 │ │ │ │ vmov.f32 s0, s15 │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s19, s0 │ │ │ │ b.n c7a42 │ │ │ │ nop │ │ │ │ strd r0, r0, [r6], #364 @ 0x16c │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsls r6, r0, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r4, r7, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r1, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r5, #9 │ │ │ │ + lsrs r0, r2, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n c7bf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - lsls r4, r3, #22 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #1016] @ (c8010 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - lsls r2, r0, #16 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - mcr2 0, 0, r0, cr4, cr10, {2} │ │ │ │ - mrc2 0, 7, r0, cr12, cr10, {2} │ │ │ │ - ldr r2, [pc, #888] @ (c7fa0 ) │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000c7c28 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ - sub sp, #76 @ 0x4c │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #536] @ (c7e58 ) │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r3, [pc, #536] @ (c7e5c ) │ │ │ │ - mov r7, r1 │ │ │ │ - add r2, pc │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - mov r8, r0 │ │ │ │ - ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r1, [pc, #520] @ (c7e60 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r1, pc │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r6, [sp, #140] @ 0x8c │ │ │ │ - blx 57998 │ │ │ │ - ldr r1, [pc, #480] @ (c7e64 ) │ │ │ │ - mov r9, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bhi.n c7ce6 │ │ │ │ - mov fp, r0 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n c7d18 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - beq.w c7de4 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w c7ddc │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n c7d2e │ │ │ │ - cmp.w r9, #0 │ │ │ │ - it ne │ │ │ │ - cmpne r2, r3 │ │ │ │ - bgt.n c7d2e │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w c7e54 │ │ │ │ - cbz r2, c7cfa │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 581e0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cbz r3, c7d36 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - b.n c7cfa │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - str r2, [r6, #0] │ │ │ │ - ldr r0, [pc, #376] @ (c7e68 ) │ │ │ │ - add r1, sp, #60 @ 0x3c │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #368] @ (c7e6c ) │ │ │ │ - ldr r3, [pc, #348] @ (c7e5c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w c7e50 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #76 @ 0x4c │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #340] @ (c7e70 ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n c7ca2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n c7cec │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n c7cec │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r6, [sp, #4] │ │ │ │ - blx 5c114 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r4 │ │ │ │ - strd sl, r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r6, [sp, #20] │ │ │ │ - blx 614f8 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n c7cfa │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - ldr r6, [sp, #52] @ 0x34 │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - it gt │ │ │ │ - addgt.w r3, r2, #4294967295 @ 0xffffffff │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - adds r6, #1 │ │ │ │ - subs r1, r2, #1 │ │ │ │ - lsls r6, r6, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - bls.n c7dfc │ │ │ │ - cmp r2, #3 │ │ │ │ - bne.n c7cfa │ │ │ │ - cmp.w fp, #0 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ite eq │ │ │ │ - moveq r2, #78 @ 0x4e │ │ │ │ - movne r2, #67 @ 0x43 │ │ │ │ - cmp r3, #0 │ │ │ │ - strb.w r2, [sp, #64] @ 0x40 │ │ │ │ - ble.n c7cfa │ │ │ │ - ldr.w fp, [pc, #208] @ c7e74 │ │ │ │ - subs r6, #8 │ │ │ │ - ldr.w sl, [pc, #204] @ c7e78 │ │ │ │ - mov.w r8, #1 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - add fp, pc │ │ │ │ - add sl, pc │ │ │ │ - add.w r9, sp, #64 @ 0x40 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r2, fp │ │ │ │ - strd r7, sl, [sp, #4] │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r3, r5 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - blx 64f18 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r7, r6 │ │ │ │ - cmp r3, r8 │ │ │ │ - bge.n c7dba │ │ │ │ - b.n c7cfa │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n c7cec │ │ │ │ - ldr r1, [pc, #148] @ (c7e7c ) │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w c7caa │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n c7cec │ │ │ │ - cmp.w fp, #0 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ite eq │ │ │ │ - moveq r2, #67 @ 0x43 │ │ │ │ - movne r2, #78 @ 0x4e │ │ │ │ - cmp r3, #0 │ │ │ │ - strb.w r2, [sp, #64] @ 0x40 │ │ │ │ - ble.w c7cfa │ │ │ │ - ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w fp, [pc, #100] @ c7e80 │ │ │ │ - subs r6, #8 │ │ │ │ - ldr.w sl, [pc, #100] @ c7e84 │ │ │ │ - mov r4, r8 │ │ │ │ - add fp, pc │ │ │ │ - movs r7, #1 │ │ │ │ - add sl, pc │ │ │ │ - add.w r9, sp, #64 @ 0x40 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - mov r2, fp │ │ │ │ - strd r4, sl, [sp, #4] │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - adds r7, #1 │ │ │ │ - blx 5a448 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r4, r6 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge.n c7e30 │ │ │ │ - b.n c7cfa │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n c7cee │ │ │ │ - b.n c77f4 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r2, r5, #14 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - add r0, sp, #696 @ 0x2b8 │ │ │ │ + add r3, sp, #896 @ 0x380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r1, #26 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n c7694 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2l 0, cr0, [r4, #-360]! @ 0xfffffe98 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + lsls r0, r6, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #912] @ (c820c ) │ │ │ │ + ldr r3, [pc, #1016] @ (c8010 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb9c005a │ │ │ │ - lsls r0, r1, #5 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #448] @ (c8048 ) │ │ │ │ + stc2l 0, cr0, [r8, #360] @ 0x168 │ │ │ │ + mrc2 0, 7, r0, cr4, cr10, {2} │ │ │ │ + ldr r2, [pc, #888] @ (c7fa0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000c7e88 : │ │ │ │ +000c7c28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #684] @ (c814c ) │ │ │ │ + ldr r4, [pc, #684] @ (c7eec ) │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #28] │ │ │ │ - ldr r1, [pc, #676] @ (c8150 ) │ │ │ │ + ldr r1, [pc, #676] @ (c7ef0 ) │ │ │ │ ldr.w r8, [sp, #180] @ 0xb4 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov.w r1, #0 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #660] @ (c8154 ) │ │ │ │ + ldr r1, [pc, #660] @ (c7ef4 ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r8] │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bhi.w c8026 │ │ │ │ + bhi.w c7dc6 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w c82c4 │ │ │ │ + beq.w c8064 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r1, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w c841a │ │ │ │ + blt.w c81ba │ │ │ │ ldr.w r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w c8426 │ │ │ │ + bne.w c81c6 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr.w r8, [r4] │ │ │ │ subs r2, #8 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp.w r8, #1 │ │ │ │ sub.w r4, r2, #8 │ │ │ │ - beq.w c8178 │ │ │ │ + beq.w c7f18 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w c803e │ │ │ │ + beq.w c7dde │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c8004 │ │ │ │ - ldr.w r9, [pc, #572] @ c8158 │ │ │ │ + beq.n c7da4 │ │ │ │ + ldr.w r9, [pc, #572] @ c7ef8 │ │ │ │ add r6, sp, #68 @ 0x44 │ │ │ │ - ldr r3, [pc, #568] @ (c815c ) │ │ │ │ + ldr r3, [pc, #568] @ (c7efc ) │ │ │ │ mov.w fp, #1 │ │ │ │ add r9, pc │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc │ │ │ │ mov r5, r9 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ @@ -151326,15 +151073,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov.w r8, sl, lsl #3 │ │ │ │ add r3, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r8, r2 │ │ │ │ - ldr r1, [pc, #512] @ (c8160 ) │ │ │ │ + ldr r1, [pc, #512] @ (c7f00 ) │ │ │ │ adds r6, r2, r4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ vldr s16, [r8] │ │ │ │ add.w r7, fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -151342,15 +151089,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ blx 64f18 │ │ │ │ vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - vldr s17, [pc, #448] @ c8148 │ │ │ │ + vldr s17, [pc, #448] @ c7ee8 │ │ │ │ mov r0, r9 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ add r4, r3 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -151386,44 +151133,44 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ vstr s17, [r8, #4] │ │ │ │ vmul.f32 s15, s15, s15 │ │ │ │ cmp r3, fp │ │ │ │ vmul.f32 s15, s15, s16 │ │ │ │ vstr s15, [r8] │ │ │ │ vstr s15, [sp, #80] @ 0x50 │ │ │ │ - bge.n c7f42 │ │ │ │ - ldr r2, [pc, #348] @ (c8164 ) │ │ │ │ - ldr r3, [pc, #328] @ (c8150 ) │ │ │ │ + bge.n c7ce2 │ │ │ │ + ldr r2, [pc, #348] @ (c7f04 ) │ │ │ │ + ldr r3, [pc, #328] @ (c7ef0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w c8422 │ │ │ │ + bne.w c81c2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r7, #1 │ │ │ │ str.w r3, [r8] │ │ │ │ - ldr r0, [pc, #308] @ (c8168 ) │ │ │ │ + ldr r0, [pc, #308] @ (c7f08 ) │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - b.n c8004 │ │ │ │ + b.n c7da4 │ │ │ │ movs r7, #1 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n c8004 │ │ │ │ - ldr.w fp, [pc, #292] @ c816c │ │ │ │ + beq.n c7da4 │ │ │ │ + ldr.w fp, [pc, #292] @ c7f0c │ │ │ │ add r6, sp, #68 @ 0x44 │ │ │ │ - ldr r3, [pc, #288] @ (c8170 ) │ │ │ │ + ldr r3, [pc, #288] @ (c7f10 ) │ │ │ │ mov r8, r5 │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r5, fp │ │ │ │ @@ -151432,15 +151179,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add.w r3, fp, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - b.n c8076 │ │ │ │ + b.n c7e16 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ lsls r4, r7, #3 │ │ │ │ add.w fp, r9, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w sl, r3, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -151500,72 +151247,74 @@ │ │ │ │ add.w r3, r9, r7, lsl #3 │ │ │ │ blx 6598c │ │ │ │ strd sl, fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr.w r3, [r8] │ │ │ │ - ldr r1, [pc, #76] @ (c8174 ) │ │ │ │ + ldr r1, [pc, #76] @ (c7f14 ) │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, r4 │ │ │ │ blx 64f18 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n c8072 │ │ │ │ - b.n c8004 │ │ │ │ + ble.n c7e12 │ │ │ │ + b.n c7da4 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n c8628 │ │ │ │ + b.n c7888 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #440 @ (adr r6, c8310 ) │ │ │ │ + add r0, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bx lr │ │ │ │ + ldr r1, [pc, #840] @ (c8244 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + lsls r2, r1, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, r2 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n c8378 │ │ │ │ + b.n c85d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ + lsls r2, r2, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mov r4, r9 │ │ │ │ + ldr r0, [pc, #672] @ (c81b0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vqadd.u16 q0, q4, q5 │ │ │ │ - mcr2 0, 3, r0, cr2, cr10, {2} │ │ │ │ + lsls r0, r4, #5 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsls r2, r5, #2 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w c82e0 │ │ │ │ + beq.w c8080 │ │ │ │ str.w r8, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c8004 │ │ │ │ - ldr.w r9, [pc, #680] @ c8434 │ │ │ │ + beq.w c7da4 │ │ │ │ + ldr.w r9, [pc, #680] @ c81d4 │ │ │ │ add.w sl, sp, #92 @ 0x5c │ │ │ │ add.w fp, sp, #80 @ 0x50 │ │ │ │ add r6, sp, #68 @ 0x44 │ │ │ │ add r9, pc │ │ │ │ str.w fp, [sp, #56] @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ ldr.w fp, [sp, #28] │ │ │ │ str.w sl, [sp, #28] │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ - vldr s16, [pc, #632] @ c842c │ │ │ │ + vldr s16, [pc, #632] @ c81cc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r9, #4 │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r4, r2 │ │ │ │ @@ -151577,23 +151326,23 @@ │ │ │ │ mov r0, fp │ │ │ │ lsls r3, r7, #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r9, r3 │ │ │ │ add r3, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r1, [pc, #596] @ (c8438 ) │ │ │ │ + ldr r1, [pc, #596] @ (c81d8 ) │ │ │ │ add.w r6, r9, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r5, sl │ │ │ │ vstr s16, [r2, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - ldr r2, [pc, #580] @ (c843c ) │ │ │ │ + ldr r2, [pc, #580] @ (c81dc ) │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #4] │ │ │ │ strd r7, r7, [sp, #68] @ 0x44 │ │ │ │ blx 5a448 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -151655,33 +151404,33 @@ │ │ │ │ vstr s13, [r3, #4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ vstr s12, [sp, #92] @ 0x5c │ │ │ │ adds r3, #1 │ │ │ │ vstr s13, [sp, #96] @ 0x60 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - ble.n c81ca │ │ │ │ - b.n c8004 │ │ │ │ - ldr r1, [pc, #376] @ (c8440 ) │ │ │ │ + ble.n c7f6a │ │ │ │ + b.n c7da4 │ │ │ │ + ldr r1, [pc, #376] @ (c81e0 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w c7ee2 │ │ │ │ + bne.w c7c82 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r7, #2 │ │ │ │ str.w r3, [r8] │ │ │ │ - b.n c8030 │ │ │ │ + b.n c7dd0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w c8004 │ │ │ │ - ldr.w fp, [pc, #348] @ c8444 │ │ │ │ + beq.w c7da4 │ │ │ │ + ldr.w fp, [pc, #348] @ c81e4 │ │ │ │ mov r6, r8 │ │ │ │ - vldr s17, [pc, #316] @ c842c │ │ │ │ + vldr s17, [pc, #316] @ c81cc │ │ │ │ add fp, pc │ │ │ │ - vldr s18, [pc, #316] @ c8430 │ │ │ │ + vldr s18, [pc, #316] @ c81d0 │ │ │ │ mov r7, fp │ │ │ │ mov fp, r5 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ lsls r4, r6, #3 │ │ │ │ add r6, r3 │ │ │ │ cmp r8, r3 │ │ │ │ @@ -151694,19 +151443,19 @@ │ │ │ │ vmul.f32 s14, s15, s15 │ │ │ │ vstr s15, [sp, #100] @ 0x64 │ │ │ │ vstr s15, [sp, #80] @ 0x50 │ │ │ │ vldr s13, [r2] │ │ │ │ vstr s17, [r2, #4] │ │ │ │ vdiv.f32 s16, s13, s14 │ │ │ │ vstr s16, [r2] │ │ │ │ - blt.n c833e │ │ │ │ + blt.n c80de │ │ │ │ add.w r8, r8, #1 │ │ │ │ cmp r8, r1 │ │ │ │ - ble.n c82fc │ │ │ │ - b.n c8004 │ │ │ │ + ble.n c809c │ │ │ │ + b.n c7da4 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r9, sp, #68 @ 0x44 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ @@ -151763,49 +151512,295 @@ │ │ │ │ blx 599e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ add r3, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ - ldr r1, [pc, #84] @ (c8448 ) │ │ │ │ + ldr r1, [pc, #84] @ (c81e8 ) │ │ │ │ ldr.w r2, [fp] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ sub.w r2, r2, r8 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [pc, #72] @ (c844c ) │ │ │ │ + ldr r2, [pc, #72] @ (c81ec ) │ │ │ │ add.w r8, r8, #1 │ │ │ │ add r2, pc │ │ │ │ blx 5a448 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r8 │ │ │ │ - blt.w c8004 │ │ │ │ + blt.w c7da4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ - b.n c82fc │ │ │ │ + b.n c809c │ │ │ │ mvn.w r3, #2 │ │ │ │ movs r7, #3 │ │ │ │ - b.n c802c │ │ │ │ + b.n c7dcc │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r7, r7 │ │ │ │ - b.n c8030 │ │ │ │ + b.n c7dd0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - cmp r4, r0 │ │ │ │ + bx ip │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc2 0, cr0, [r2, #360]! @ 0x168 │ │ │ │ - ldc2l 0, cr0, [r4, #-360]! @ 0xfffffe98 │ │ │ │ - @ instruction: 0xf6bc005a │ │ │ │ - bics r4, r5 │ │ │ │ + vshr.u32 q8, q5, #22 │ │ │ │ + vshr.u32 q0, q5, #4 │ │ │ │ + str??.w r0, [r0, #90] @ 0x5a │ │ │ │ + mov r0, r1 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + stc2l 0, cr0, [sl, #360] @ 0x168 │ │ │ │ + stc2 0, cr0, [lr, #360]! @ 0x168 │ │ │ │ + │ │ │ │ +000c81f0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ + sub sp, #76 @ 0x4c │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #536] @ (c8420 ) │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r3, [pc, #536] @ (c8424 ) │ │ │ │ + mov r7, r1 │ │ │ │ + add r2, pc │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + mov r8, r0 │ │ │ │ + ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r1, [pc, #520] @ (c8428 ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r1, pc │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #140] @ 0x8c │ │ │ │ + blx 57998 │ │ │ │ + ldr r1, [pc, #480] @ (c842c ) │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #2 │ │ │ │ + bhi.n c82ae │ │ │ │ + mov fp, r0 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n c82e0 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + beq.w c83ac │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w c83a4 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n c82f6 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + it ne │ │ │ │ + cmpne r2, r3 │ │ │ │ + bgt.n c82f6 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w c841c │ │ │ │ + cbz r2, c82c2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 581e0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cbz r3, c82fe │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + b.n c82c2 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str r2, [r6, #0] │ │ │ │ + ldr r0, [pc, #376] @ (c8430 ) │ │ │ │ + add r1, sp, #60 @ 0x3c │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #368] @ (c8434 ) │ │ │ │ + ldr r3, [pc, #348] @ (c8424 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w c8418 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #76 @ 0x4c │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #340] @ (c8438 ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n c826a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n c82b4 │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n c82b4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r6, [sp, #4] │ │ │ │ + blx 5c114 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r4 │ │ │ │ + strd sl, r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + blx 614f8 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n c82c2 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + it gt │ │ │ │ + addgt.w r3, r2, #4294967295 @ 0xffffffff │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + adds r6, #1 │ │ │ │ + subs r1, r2, #1 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + bls.n c83c4 │ │ │ │ + cmp r2, #3 │ │ │ │ + bne.n c82c2 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ite eq │ │ │ │ + moveq r2, #78 @ 0x4e │ │ │ │ + movne r2, #67 @ 0x43 │ │ │ │ + cmp r3, #0 │ │ │ │ + strb.w r2, [sp, #64] @ 0x40 │ │ │ │ + ble.n c82c2 │ │ │ │ + ldr.w fp, [pc, #208] @ c843c │ │ │ │ + subs r6, #8 │ │ │ │ + ldr.w sl, [pc, #204] @ c8440 │ │ │ │ + mov.w r8, #1 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + add fp, pc │ │ │ │ + add sl, pc │ │ │ │ + add.w r9, sp, #64 @ 0x40 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r2, fp │ │ │ │ + strd r7, sl, [sp, #4] │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r4 │ │ │ │ + mov r3, r5 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + blx 64f18 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r7, r6 │ │ │ │ + cmp r3, r8 │ │ │ │ + bge.n c8382 │ │ │ │ + b.n c82c2 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n c82b4 │ │ │ │ + ldr r1, [pc, #148] @ (c8444 ) │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w c8272 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n c82b4 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ite eq │ │ │ │ + moveq r2, #67 @ 0x43 │ │ │ │ + movne r2, #78 @ 0x4e │ │ │ │ + cmp r3, #0 │ │ │ │ + strb.w r2, [sp, #64] @ 0x40 │ │ │ │ + ble.w c82c2 │ │ │ │ + ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w fp, [pc, #100] @ c8448 │ │ │ │ + subs r6, #8 │ │ │ │ + ldr.w sl, [pc, #100] @ c844c │ │ │ │ + mov r4, r8 │ │ │ │ + add fp, pc │ │ │ │ + movs r7, #1 │ │ │ │ + add sl, pc │ │ │ │ + add.w r9, sp, #64 @ 0x40 │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + mov r2, fp │ │ │ │ + strd r4, sl, [sp, #4] │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + adds r7, #1 │ │ │ │ + blx 5a448 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r4, r6 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge.n c83f8 │ │ │ │ + b.n c82c2 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n c82b6 │ │ │ │ + svc 4 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + stc2l 0, cr0, [sl, #360] @ 0x168 │ │ │ │ + add r2, pc, #824 @ (adr r2, c8768 ) │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsls r4, r6, #2 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + udf #74 @ 0x4a │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + @ instruction: 0xf794005a │ │ │ │ + @ instruction: 0xfbda005a │ │ │ │ + orrs r0, r5 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + @ instruction: 0xf598005a │ │ │ │ + @ instruction: 0xfb68005a │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb82005a │ │ │ │ - @ instruction: 0xfb66005a │ │ │ │ │ │ │ │ 000c8450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -152185,26 +152180,26 @@ │ │ │ │ bge.n c87f0 │ │ │ │ b.n c874c │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ bgt.n c8754 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb8a005a │ │ │ │ - add r0, pc, #480 @ (adr r0, c8a04 ) │ │ │ │ + @ instruction: 0xfb72005a │ │ │ │ + add r0, pc, #384 @ (adr r0, c89a4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrc2 0, 2, r0, cr0, cr10, {2} │ │ │ │ + mrc2 0, 1, r0, cr8, cr10, {2} │ │ │ │ blt.n c87b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ - @ instruction: 0xf3ea005a │ │ │ │ - @ instruction: 0xf7de005a │ │ │ │ + add.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ + usat r0, #26, lr, asr #1 │ │ │ │ + @ instruction: 0xf7c6005a │ │ │ │ subs r7, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf784005a │ │ │ │ + @ instruction: 0xf76c005a │ │ │ │ subs r6, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000c8844 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -152539,28 +152534,28 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n c8958 │ │ │ │ bhi.n c8ad0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf78c005a │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + @ instruction: 0xf774005a │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf19e005a │ │ │ │ - @ instruction: 0xf664005a │ │ │ │ - @ instruction: 0xfa3a005a │ │ │ │ + @ instruction: 0xf196005a │ │ │ │ + movw r0, #51290 @ 0xc85a │ │ │ │ + @ instruction: 0xfa22005a │ │ │ │ bvc.n c8adc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf0f0005a │ │ │ │ - vshr.s16 q8, q5, #8 │ │ │ │ - @ instruction: 0xf4e4005a │ │ │ │ + @ instruction: 0xf0e8005a │ │ │ │ + vshr.s16 q0, q5, #4 │ │ │ │ + @ instruction: 0xf4cc005a │ │ │ │ subs r4, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bics.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ + bic.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ subs r3, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000c8ba4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ @@ -153279,33 +153274,33 @@ │ │ │ │ blx 5bfe8 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ b.n c8d6a │ │ │ │ negs r3, r3 │ │ │ │ b.n c8c6c │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ + bic.w r0, r8, #14286848 @ 0xda0000 │ │ │ │ bpl.n c93d4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mcr 0, 2, r0, cr8, cr10, {2} │ │ │ │ - ssat r0, #27, ip, lsl #1 │ │ │ │ - @ instruction: 0xf72c005a │ │ │ │ + mcr 0, 2, r0, cr0, cr10, {2} │ │ │ │ + @ instruction: 0xf2f4005a │ │ │ │ + @ instruction: 0xf714005a │ │ │ │ bmi.n c9284 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldcl 0, cr0, [sl, #360] @ 0x168 │ │ │ │ - stcl 0, cr0, [r2], {90} @ 0x5a │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldcl 0, cr0, [r2, #360] @ 0x168 │ │ │ │ + stc 0, cr0, [r6], {90} @ 0x5a │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf222005a │ │ │ │ - @ instruction: 0xf4ac005a │ │ │ │ - @ instruction: 0xf220005a │ │ │ │ + addw r0, sl, #90 @ 0x5a │ │ │ │ + eor.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf1f4005a │ │ │ │ subs r0, #142 @ 0x8e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ands.w r0, r8, sl, lsr #1 │ │ │ │ - add.w r0, r6, sl, lsr #1 │ │ │ │ + ldrd r0, r0, [ip, #360] @ 0x168 │ │ │ │ + @ instruction: 0xeafe005a │ │ │ │ adds r7, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r6, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r5, #158 @ 0x9e │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ @@ -153406,20 +153401,20 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.n c9432 │ │ │ │ ldmia r5, {r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vqadd.s64 q8, q0, q5 │ │ │ │ + vqadd.s16 q8, q4, q5 │ │ │ │ ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n c8eec │ │ │ │ + b.n c8e74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 000c94a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -153633,29 +153628,29 @@ │ │ │ │ negs r2, r2 │ │ │ │ b.n c951c │ │ │ │ nop │ │ │ │ ldmia r4, {r2, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n c9204 │ │ │ │ + b.n c91f4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeae0005a │ │ │ │ - mcr 0, 4, r0, cr14, cr10, {2} │ │ │ │ + @ instruction: 0xeab4005a │ │ │ │ + mrc 0, 3, r0, cr6, cr10, {2} │ │ │ │ ldmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + ldrh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n c9eac │ │ │ │ + b.n c9e34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strd r0, r0, [r6, #-360]! @ 0x168 │ │ │ │ - strd r0, r0, [r2, #360]! @ 0x168 │ │ │ │ - ldrd r0, r0, [lr, #-360] @ 0x168 │ │ │ │ + strd r0, r0, [lr, #-360] @ 0x168 │ │ │ │ + @ instruction: 0xe9b6005a │ │ │ │ + strd r0, r0, [r6, #-360] @ 0x168 │ │ │ │ │ │ │ │ 000c96d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -153870,26 +153865,26 @@ │ │ │ │ b.n c9914 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldmia r2, {r2, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r7, #62 @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r0!, {r1, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - eors.w r0, lr, sl, lsr #1 │ │ │ │ - b.n c9a20 │ │ │ │ + eor.w r0, r6, sl, lsr #1 │ │ │ │ + b.n c99a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ vldr s19, [pc, #-8] @ c9964 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ vstr s19, [r2, #4] │ │ │ │ @@ -154058,15 +154053,15 @@ │ │ │ │ b.n c9914 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r5, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r5, #40 @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r0, #52] @ 0x34 │ │ │ │ + str r4, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 000c9b48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d13} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -154427,25 +154422,25 @@ │ │ │ │ b.n c9fc2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #12] │ │ │ │ + ldrh r0, [r0, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n c9ef4 │ │ │ │ + b.n c9ec4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r5!, {r1, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n ca02c │ │ │ │ + ble.n c9fb4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n ca64c │ │ │ │ + b.n ca61c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n ca550 │ │ │ │ + b.n ca520 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -155218,27 +155213,27 @@ │ │ │ │ mov r4, r5 │ │ │ │ b.n ca7c8 │ │ │ │ nop │ │ │ │ pop {r1, r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + ldrb r0, [r7, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + udf #68 @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cbnz r2, ca89a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n ca8a0 │ │ │ │ + bpl.n ca870 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r1, #27] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcs.n ca93c │ │ │ │ + bcs.n ca8c4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r6, #22] │ │ │ │ + ldrb r0, [r3, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ add r3, r5 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ @@ -155877,17 +155872,17 @@ │ │ │ │ ble.n cafe8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r2, r3, r4 │ │ │ │ b.n caea8 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #12] │ │ │ │ + ldrb r4, [r3, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ subs r5, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ add.w ip, r3, r5 │ │ │ │ add r2, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -157108,55 +157103,55 @@ │ │ │ │ ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ add r5, sp, #232 @ 0xe8 │ │ │ │ ldr.w r8, [sp, #140] @ 0x8c │ │ │ │ ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ b.n cbce0 │ │ │ │ asrs r0, r5, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r3, r6} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r5, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, fp │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r4, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r1, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add ip, r5 │ │ │ │ + add ip, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r2, r0, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r3} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r3, r4, r5, r6} │ │ │ │ + ite gt │ │ │ │ + lslgt r2, r3, #1 │ │ │ │ + stmiale r1!, {r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r6, r4, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ bgt.n cbd14 │ │ │ │ cmp r3, r2 │ │ │ │ it gt │ │ │ │ strgt r5, [sp, #4] │ │ │ │ @@ -157584,25 +157579,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ add r3, pc, #64 @ (adr r3, cc160 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r2, r4, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #44 @ 0x2c │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r4!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, pc, #272 @ (adr r1, cc248 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r6, cc160 │ │ │ │ + cbnz r2, cc152 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r3, r6 │ │ │ │ mov r4, r3 │ │ │ │ add.w r3, r3, #536870912 @ 0x20000000 │ │ │ │ @@ -157840,15 +157835,15 @@ │ │ │ │ b.n cc416 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #104 @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r7, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w sl, sl, r3 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.w cbfc8 │ │ │ │ @@ -158266,782 +158261,101 @@ │ │ │ │ b.n cc0a2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ b.w cbfbc │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vshr.u32 q8, , #18 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - │ │ │ │ -000cc8b4 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr.w r2, [pc, #1628] @ ccf28 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr.w r3, [pc, #1624] @ ccf2c │ │ │ │ - add r2, pc │ │ │ │ - sub sp, #188 @ 0xbc │ │ │ │ - mov r4, r1 │ │ │ │ - ldr.w r1, [pc, #1620] @ ccf30 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r1, pc │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #236] @ 0xec │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r2, [sp, #244] @ 0xf4 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - ldrd sl, r2, [sp, #268] @ 0x10c │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ - ldr r2, [sp, #276] @ 0x114 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r6, [sp, #252] @ 0xfc │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ - ldr.w r8, [sp, #260] @ 0x104 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #284] @ 0x11c │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1532] @ ccf34 │ │ │ │ - mov fp, r0 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w ccaaa │ │ │ │ - mov r3, fp │ │ │ │ - mov r0, r9 │ │ │ │ - str.w fp, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n cc9fa │ │ │ │ - ldr.w r1, [pc, #1500] @ ccf38 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - subs r1, r0, #0 │ │ │ │ - it ne │ │ │ │ - movne r1, #1 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r1, [pc, #1488] @ ccf3c │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1480] @ ccf40 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str.w r3, [sl] │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n cc9b2 │ │ │ │ - add.w ip, r7, r3, lsl #2 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr.w r1, [r3], #4 │ │ │ │ - cbz r1, cc9ae │ │ │ │ - ldr.w r1, [sl] │ │ │ │ - adds r1, #1 │ │ │ │ - str.w r1, [sl] │ │ │ │ - cmp ip, r3 │ │ │ │ - bne.n cc99e │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.n cca42 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr.w r0, [pc, #1404] @ ccf44 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #1392] @ ccf48 │ │ │ │ - ldr.w r3, [pc, #1360] @ ccf2c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w ccf20 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #188 @ 0xbc │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1360] @ ccf4c │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r1, [pc, #1348] @ ccf50 │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #1340] @ ccf54 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - movs r1, #0 │ │ │ │ - str.w r1, [sl] │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r3, r1 │ │ │ │ - itt gt │ │ │ │ - movgt r2, #1 │ │ │ │ - strgt r2, [sp, #44] @ 0x2c │ │ │ │ - bgt.n cc998 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r1, [r3, #0] │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n ccac4 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ccad8 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - blt.n ccb00 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - mov r3, r1 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.n ccaf0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n ccaf8 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - cmp r1, r3 │ │ │ │ - ite le │ │ │ │ - movle r0, #0 │ │ │ │ - andgt.w r0, r0, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n ccaf8 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w ccf14 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - ite le │ │ │ │ - movle r0, #0 │ │ │ │ - andgt.w r0, r0, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w ccf14 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge.n ccb10 │ │ │ │ - mvn.w r2, #12 │ │ │ │ - movs r3, #13 │ │ │ │ - b.n cc9c2 │ │ │ │ - ldr.w r1, [pc, #1196] @ ccf58 │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - orrs r0, r3 │ │ │ │ - ite ne │ │ │ │ - movne r3, #1 │ │ │ │ - moveq r3, #0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - b.n cca08 │ │ │ │ - ldr.w r1, [pc, #1172] @ ccf5c │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, ccb08 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n cca4c │ │ │ │ - ldr.w r1, [pc, #1156] @ ccf60 │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n cca4c │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n cc9c2 │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n cc9c2 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n cc9c2 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n cc9c2 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n cc9c2 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w ccf24 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w cc9d4 │ │ │ │ - ldr.w r0, [pc, #1088] @ ccf64 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r0, [pc, #1084] @ ccf68 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - it ne │ │ │ │ - movne r3, #0 │ │ │ │ - vmov s15, r2 │ │ │ │ - str r2, [sp, #156] @ 0x9c │ │ │ │ - it eq │ │ │ │ - moveq r3, r2 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - vcvt.f32.s32 s14, s15 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - vdiv.f32 s15, s14, s0 │ │ │ │ - vmul.f32 s15, s15, s17 │ │ │ │ - vstr s15, [sp, #160] @ 0xa0 │ │ │ │ - ble.w cc9d4 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - subs r7, #4 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - add.w r9, sp, #164 @ 0xa4 │ │ │ │ - mov.w fp, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - adds r6, #8 │ │ │ │ - adds r3, #1 │ │ │ │ - sub.w r3, r1, r3, lsl #3 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - adds r3, #1 │ │ │ │ - sub.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - movs r3, #1 │ │ │ │ - sub.w ip, r1, fp │ │ │ │ - movs r1, #0 │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - add.w r1, ip, #8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r4, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str.w ip, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r3, [r7, #4]! │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w ccce6 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w ccd08 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r4, r3 │ │ │ │ - beq.n ccc1a │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add r1, sp, #132 @ 0x84 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #920] @ (ccf6c ) │ │ │ │ - add r0, pc │ │ │ │ - mla r2, r3, r4, r4 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - blx 612e8 │ │ │ │ - add r0, sp, #148 @ 0x94 │ │ │ │ - vstr s0, [sp, #148] @ 0x94 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w ccefe │ │ │ │ - vldr s15, [sp, #148] @ 0x94 │ │ │ │ - str r4, [sp, #76] @ 0x4c │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite gt │ │ │ │ - vmulgt.f32 s15, s15, s17 │ │ │ │ - vldrle s15, [sp, #160] @ 0xa0 │ │ │ │ - vstr s15, [sp, #140] @ 0x8c │ │ │ │ - vldr s14, [r6, #-8] │ │ │ │ - subs r1, r5, #1 │ │ │ │ - vldr s13, [r6, #-4] │ │ │ │ - strd r5, r8, [sp, #48] @ 0x30 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r4 │ │ │ │ - vstr s14, [sp, #172] @ 0xac │ │ │ │ - vstr s13, [sp, #176] @ 0xb0 │ │ │ │ - cmp r7, r1 │ │ │ │ - str r7, [sp, #132] @ 0x84 │ │ │ │ - bgt.n cccbc │ │ │ │ - mov r5, r8 │ │ │ │ - mov sl, r6 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r4, r1 │ │ │ │ - str r1, [sp, #60] @ 0x3c │ │ │ │ - b.n ccc50 │ │ │ │ - subs r4, #1 │ │ │ │ - sub.w sl, sl, #8 │ │ │ │ - cmp r4, r2 │ │ │ │ - blt.n cccbc │ │ │ │ - vldr s16, [sl, #-16] │ │ │ │ - vldr s15, [sl, #-12] │ │ │ │ - ldr.w r1, [r5, #-4]! │ │ │ │ - vsub.f32 s16, s16, s14 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - vstr s16, [sp, #164] @ 0xa4 │ │ │ │ - vstr s15, [sp, #168] @ 0xa8 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n ccc46 │ │ │ │ - mov r0, r9 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #140] @ 0x8c │ │ │ │ - vldr s14, [sp, #172] @ 0xac │ │ │ │ - vldr s13, [sp, #176] @ 0xb0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n cccf4 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - subs r4, #1 │ │ │ │ - sub.w sl, sl, #8 │ │ │ │ - cmp r4, r2 │ │ │ │ - bge.n ccc50 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r4, r7 │ │ │ │ - ldr r5, [sp, #48] @ 0x30 │ │ │ │ - mov r7, r8 │ │ │ │ - str r5, [sp, #132] @ 0x84 │ │ │ │ - ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ - vstr s14, [r6, #-8] │ │ │ │ - vstr s13, [r6, #-4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w cce20 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n ccd8e │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - adds r5, #1 │ │ │ │ - adds r6, #8 │ │ │ │ - add r8, fp │ │ │ │ - cmp r5, r2 │ │ │ │ - ble.w ccbb2 │ │ │ │ - b.n cc9d4 │ │ │ │ - vadd.f32 s14, s14, s15 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - vstr s13, [sp, #168] @ 0xa8 │ │ │ │ - vstr s14, [sp, #164] @ 0xa4 │ │ │ │ - vstr s14, [sp, #172] @ 0xac │ │ │ │ - b.n ccc34 │ │ │ │ - cmp r5, r4 │ │ │ │ - ble.w ccf10 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne.w ccece │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add.w r2, r3, r5, lsl #4 │ │ │ │ - mov r3, r5 │ │ │ │ - vldr s15, [r2, #-8] │ │ │ │ - mov r1, r3 │ │ │ │ - subs r3, #1 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ccd40 │ │ │ │ - vldr s15, [r2, #-4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w cceca │ │ │ │ - subs r2, #16 │ │ │ │ - cmp r3, r4 │ │ │ │ - bne.n ccd1e │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.w ccbc4 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - subs r3, r1, #1 │ │ │ │ - cmp r3, r5 │ │ │ │ - blt.w ccf1c │ │ │ │ - sub.w r2, fp, #8 │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, r8 │ │ │ │ - vldr s15, [r2, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ccd84 │ │ │ │ - vldr s15, [r2, #12] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w ccf08 │ │ │ │ - add r2, fp │ │ │ │ - cmp r1, r3 │ │ │ │ - bne.n ccd62 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ - b.n ccbc4 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #460] @ (ccf70 ) │ │ │ │ - add r0, pc │ │ │ │ - mul.w sl, r3, r2 │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - add.w r3, sl, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r3, sp, #140 @ 0x8c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #156 @ 0x9c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #172 @ 0xac │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - blx 5cf10 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r2, #0 │ │ │ │ - it le │ │ │ │ - movle r2, #0 │ │ │ │ - mov.w r3, r3, lsl #2 │ │ │ │ - it gt │ │ │ │ - ldrgt r1, [sp, #80] @ 0x50 │ │ │ │ - sub.w r3, r3, #4 │ │ │ │ - ittt gt │ │ │ │ - ldrgt r2, [r1, #0] │ │ │ │ - addgt r2, #1 │ │ │ │ - strgt r2, [r1, #0] │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - it gt │ │ │ │ - movgt r2, r5 │ │ │ │ - str r2, [r1, r3] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.w cccde │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - add r2, sl │ │ │ │ - add r3, sl │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - add.w r1, r1, r2, lsl #3 │ │ │ │ - movs r2, #0 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - adds r3, #8 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne.n cce14 │ │ │ │ - b.n cccde │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #320] @ (ccf74 ) │ │ │ │ - add r0, pc │ │ │ │ - mul.w sl, r3, r2 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - mla r3, r2, r4, r4 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add.w r2, sl, r4 │ │ │ │ - lsls r1, r2, #3 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - subs r2, r2, r4 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #132] @ 0x84 │ │ │ │ - add r2, sp, #144 @ 0x90 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add r2, sp, #140 @ 0x8c │ │ │ │ - str r2, [sp, #24] │ │ │ │ - add r2, sp, #156 @ 0x9c │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - add r2, r1 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, sp, #172 @ 0xac │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r2, sp, #132 @ 0x84 │ │ │ │ - blx 5cf10 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - cmp r2, #0 │ │ │ │ - it le │ │ │ │ - movle r2, #0 │ │ │ │ - mov.w r3, r3, lsl #2 │ │ │ │ - it gt │ │ │ │ - ldrgt r1, [sp, #80] @ 0x50 │ │ │ │ - sub.w r3, r3, #4 │ │ │ │ - ittt gt │ │ │ │ - ldrgt r2, [r1, #0] │ │ │ │ - addgt r2, #1 │ │ │ │ - strgt r2, [r1, #0] │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - it gt │ │ │ │ - movgt r2, r5 │ │ │ │ - str r2, [r1, r3] │ │ │ │ - subs r3, r4, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - ble.w cccd8 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - sub.w r2, r3, #8 │ │ │ │ - add.w sl, r3, sl, lsl #3 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r2, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str.w r3, [sl, #8] │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - str.w r3, [sl, #4] │ │ │ │ - cmp r2, sl │ │ │ │ - bne.n cceb8 │ │ │ │ - b.n cccd8 │ │ │ │ - mov r4, r1 │ │ │ │ - b.n ccd46 │ │ │ │ - mvns r1, r3 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - lsls r1, r1, #3 │ │ │ │ - vldr s15, [r2] │ │ │ │ - mov r0, r3 │ │ │ │ - subs r3, #1 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n ccef6 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ccf0c │ │ │ │ - add r2, r1 │ │ │ │ - cmp r3, r4 │ │ │ │ - bne.n cced6 │ │ │ │ - b.n ccd46 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - mvn.w r3, #5 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - b.n cc9d4 │ │ │ │ - mov r1, r0 │ │ │ │ - b.n ccd8a │ │ │ │ - mov r4, r0 │ │ │ │ - b.n ccd46 │ │ │ │ - mov r4, r5 │ │ │ │ - b.n ccd46 │ │ │ │ - mvn.w r2, #11 │ │ │ │ - movs r3, #12 │ │ │ │ - b.n cc9c2 │ │ │ │ - mov r1, r5 │ │ │ │ - b.n ccd8a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n cc9c6 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - @ instruction: 0xb6d2 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - cbz r4, ccf6c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - cbz r0, ccf48 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - cbz r2, ccf44 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - rev r6, r1 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - add r7, sp, #536 @ 0x218 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - sub sp, #8 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r6, sp, #848 @ 0x350 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r2, r1] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - push {r3, r4, r5} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - cbz r4, ccfce │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrsh.w r0, [r2, fp, lsl #1] │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ -000ccf78 : │ │ │ │ +000cc8b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d12} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ - ldr r5, [pc, #496] @ (cd180 ) │ │ │ │ + ldr r5, [pc, #496] @ (ccabc ) │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ - ldr r4, [pc, #496] @ (cd184 ) │ │ │ │ + ldr r4, [pc, #496] @ (ccac0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ ldrd r9, r8, [sp, #232] @ 0xe8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #224] @ 0xe0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #476] @ (cd188 ) │ │ │ │ + ldr r1, [pc, #476] @ (ccac4 ) │ │ │ │ mov r4, r3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r9] │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ blx 57998 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w cd12c │ │ │ │ + beq.w cca68 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [r3] │ │ │ │ cmp.w fp, #0 │ │ │ │ - blt.w cd0f4 │ │ │ │ + blt.w cca30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w cd144 │ │ │ │ + blt.w cca80 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r0, #1 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - blt.w cd5c8 │ │ │ │ + blt.w ccf04 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w cda18 │ │ │ │ + bne.w cd354 │ │ │ │ cmp.w fp, #0 │ │ │ │ - beq.w cd10a │ │ │ │ + beq.w cca46 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n cd10a │ │ │ │ + beq.n cca46 │ │ │ │ sub.w r3, r4, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r5, #4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ adds r3, #1 │ │ │ │ lsls r3, r3, #3 │ │ │ │ sub.w r8, r2, r3 │ │ │ │ subs r3, #8 │ │ │ │ cmp r7, #0 │ │ │ │ - bne.w cd14c │ │ │ │ + bne.w cca88 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ movs r5, #1 │ │ │ │ - ldr r3, [pc, #348] @ (cd18c ) │ │ │ │ + ldr r3, [pc, #348] @ (ccac8 ) │ │ │ │ mov r4, r5 │ │ │ │ - vldr s19, [pc, #328] @ cd17c │ │ │ │ + vldr s19, [pc, #328] @ ccab8 │ │ │ │ mov r2, fp │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r3, sp, #124 @ 0x7c │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ mov sl, r3 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - b.n cd080 │ │ │ │ + b.n cc9bc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ add.w r3, r3, r5, lsl #3 │ │ │ │ @@ -159053,37 +158367,37 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r5, r2 │ │ │ │ subs r5, r5, r4 │ │ │ │ mov r4, r6 │ │ │ │ adds r5, #1 │ │ │ │ cmp r4, r2 │ │ │ │ - bgt.w cd772 │ │ │ │ + bgt.w cd0ae │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r6, r4, #1 │ │ │ │ ldr.w r3, [r3, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w cd5e4 │ │ │ │ + ble.w ccf20 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add.w r7, r1, r4 │ │ │ │ add.w r7, r0, r7, lsl #3 │ │ │ │ - beq.n cd0b4 │ │ │ │ + beq.n cc9f0 │ │ │ │ add r3, r1 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r4, r2 │ │ │ │ - bge.n cd04a │ │ │ │ + bge.n cc986 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r2, r2, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #100 @ 0x64 │ │ │ │ strd r7, r3, [sp, #4] │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -159099,86 +158413,86 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #49024 @ 0xbf80 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ add r2, sp, #108 @ 0x6c │ │ │ │ blx 5f068 │ │ │ │ - b.n cd04a │ │ │ │ + b.n cc986 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str.w r2, [r8] │ │ │ │ - ldr r0, [pc, #144] @ (cd190 ) │ │ │ │ + ldr r0, [pc, #144] @ (ccacc ) │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #136] @ (cd194 ) │ │ │ │ - ldr r3, [pc, #116] @ (cd184 ) │ │ │ │ + ldr r2, [pc, #136] @ (ccad0 ) │ │ │ │ + ldr r3, [pc, #116] @ (ccac0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w cda14 │ │ │ │ + bne.w cd350 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #148 @ 0x94 │ │ │ │ vpop {d8-d12} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #104] @ (cd198 ) │ │ │ │ + ldr r1, [pc, #104] @ (ccad4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w ccfcc │ │ │ │ + bne.w cc908 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n cd0fa │ │ │ │ + b.n cca36 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n cd0fa │ │ │ │ + b.n cca36 │ │ │ │ mla sl, fp, fp, fp │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #72] @ (cd19c ) │ │ │ │ + ldr r3, [pc, #72] @ (ccad8 ) │ │ │ │ add r5, sp, #108 @ 0x6c │ │ │ │ - vldr s19, [pc, #36] @ cd17c │ │ │ │ + vldr s19, [pc, #36] @ ccab8 │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc │ │ │ │ mov.w sl, sl, asr #1 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add.w sl, sl, #1 │ │ │ │ - ldr r3, [pc, #52] @ (cd1a0 ) │ │ │ │ + ldr r3, [pc, #52] @ (ccadc ) │ │ │ │ mov r4, sl │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ - b.n cd21c │ │ │ │ + b.n ccb58 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subw r0, r0, #2139 @ 0x85b │ │ │ │ - uxtb r0, r4 │ │ │ │ + stc2l 0, cr0, [r0, #-364]! @ 0xfffffe94 │ │ │ │ + cbnz r4, ccaf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sbcs.w r0, ip, #14352384 @ 0xdb0000 │ │ │ │ - sbc.w r0, r8, #14352384 @ 0xdb0000 │ │ │ │ + ldc2 0, cr0, [ip], #-364 @ 0xfffffe94 │ │ │ │ + stc2 0, cr0, [r8], #-364 @ 0xfffffe94 │ │ │ │ cmp r3, fp │ │ │ │ - beq.n cd1ba │ │ │ │ + beq.n ccaf6 │ │ │ │ add r3, r2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ mov r1, r6 │ │ │ │ blx 58120 │ │ │ │ @@ -159212,31 +158526,31 @@ │ │ │ │ mov r3, r7 │ │ │ │ vldr s14, [r4] │ │ │ │ mov r4, sl │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstr s15, [sp, #104] @ 0x68 │ │ │ │ blx 61414 │ │ │ │ cmp.w fp, #0 │ │ │ │ - ble.w cd412 │ │ │ │ + ble.w ccd4e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w sl, r4, fp │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r8, fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r3, fp, lsl #2] │ │ │ │ add.w r6, r2, fp │ │ │ │ cmp r3, #0 │ │ │ │ add.w r6, r1, r6, lsl #3 │ │ │ │ - bgt.n cd1a4 │ │ │ │ + bgt.n ccae0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ mov r1, r2 │ │ │ │ add r2, r8 │ │ │ │ cmn.w r8, r3 │ │ │ │ add.w r9, r0, r2, lsl #3 │ │ │ │ - beq.n cd25c │ │ │ │ + beq.n ccb98 │ │ │ │ subs r3, r1, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 58120 │ │ │ │ @@ -159316,15 +158630,15 @@ │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ vstr s15, [sp, #112] @ 0x70 │ │ │ │ vstr s15, [sp, #136] @ 0x88 │ │ │ │ vsub.f32 s15, s13, s14 │ │ │ │ vstr s13, [sp, #116] @ 0x74 │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ - ble.n cd400 │ │ │ │ + ble.n ccd3c │ │ │ │ mov r4, r9 │ │ │ │ mov.w r9, #1 │ │ │ │ strd sl, r7, [sp, #84] @ 0x54 │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ mov r7, r9 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ @@ -159376,51 +158690,51 @@ │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str r2, [r4, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r2, [r4, #12] │ │ │ │ add r4, r9 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r7 │ │ │ │ - bge.n cd35e │ │ │ │ + bge.n ccc9a │ │ │ │ ldrd sl, r7, [sp, #84] @ 0x54 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ sub.w r4, sl, fp │ │ │ │ ldr.w fp, [sp, #80] @ 0x50 │ │ │ │ adds r4, #1 │ │ │ │ cmp.w fp, #0 │ │ │ │ - bgt.w cd21c │ │ │ │ + bgt.w ccb58 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w cd10a │ │ │ │ - ldr.w sl, [pc, #432] @ cd5d4 │ │ │ │ + ble.w cca46 │ │ │ │ + ldr.w sl, [pc, #432] @ ccf10 │ │ │ │ mov.w fp, #1 │ │ │ │ - ldr r0, [pc, #428] @ (cd5d8 ) │ │ │ │ + ldr r0, [pc, #428] @ (ccf14 ) │ │ │ │ mov r4, fp │ │ │ │ - ldr r3, [pc, #428] @ (cd5dc ) │ │ │ │ + ldr r3, [pc, #428] @ (ccf18 ) │ │ │ │ add sl, pc │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r5, r7 │ │ │ │ add.w r3, sl, #4 │ │ │ │ - vldr s16, [pc, #392] @ cd5d0 │ │ │ │ + vldr s16, [pc, #392] @ ccf0c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r9, r2 │ │ │ │ adds r3, r0, #4 │ │ │ │ ldr.w sl, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ - b.n cd4e2 │ │ │ │ + b.n cce1e │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n cd4b8 │ │ │ │ + ble.n ccdf4 │ │ │ │ add.w r7, sl, r4 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -159429,15 +158743,15 @@ │ │ │ │ movt r3, #49024 @ 0xbf80 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #12] │ │ │ │ add.w ip, r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #344] @ (cd5e0 ) │ │ │ │ + ldr r0, [pc, #344] @ (ccf1c ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, fp, lsl #3 │ │ │ │ strd r7, r5, [sp, #20] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -159449,37 +158763,37 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r4, r3 │ │ │ │ - beq.n cd4d4 │ │ │ │ + beq.n cce10 │ │ │ │ add r3, sl │ │ │ │ add.w r1, sl, r4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ add fp, r4 │ │ │ │ adds r4, #1 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w cd10a │ │ │ │ + blt.w cca46 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsls r2, r4, #2 │ │ │ │ mov r6, r2 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n cd458 │ │ │ │ + bgt.n ccd94 │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n cd59e │ │ │ │ + ble.n cceda │ │ │ │ add.w r7, sl, r4 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ subs r6, r4, #1 │ │ │ │ mov r1, r7 │ │ │ │ @@ -159535,40 +158849,40 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldrd r3, r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmn r4, r3 │ │ │ │ - beq.n cd5bc │ │ │ │ + beq.n ccef8 │ │ │ │ sub.w r3, sl, r3 │ │ │ │ add.w r1, sl, r4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ add.w fp, fp, r4, lsl #1 │ │ │ │ adds r4, #2 │ │ │ │ add.w fp, fp, #1 │ │ │ │ - b.n cd4d8 │ │ │ │ + b.n cce14 │ │ │ │ mvn.w r2, #6 │ │ │ │ movs r3, #7 │ │ │ │ - b.n cd0fa │ │ │ │ + b.n cca36 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - subw r0, r8, #91 @ 0x5b │ │ │ │ - subw r0, r6, #91 @ 0x5b │ │ │ │ - add r3, sp, #360 @ 0x168 │ │ │ │ + vld4.16 {d16-d19}, [r8 :64], fp │ │ │ │ + vld4.16 {d16-d19}, [r6 :64], fp │ │ │ │ + sxth r6, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + cbz r0, ccf4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmn r6, r3 │ │ │ │ - beq.n cd606 │ │ │ │ + beq.n ccf42 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ subs r3, r1, r3 │ │ │ │ add r1, r6 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ @@ -159579,15 +158893,15 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ subs r3, r2, #1 │ │ │ │ adds r1, r4, #2 │ │ │ │ cmp r3, r4 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ it le │ │ │ │ addle r7, sp, #108 @ 0x6c │ │ │ │ - bgt.w cd97a │ │ │ │ + bgt.w cd2b6 │ │ │ │ adds r6, r5, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ add.w r8, sp, #116 @ 0x74 │ │ │ │ lsls r6, r6, #3 │ │ │ │ mov r1, sl │ │ │ │ add r3, r6 │ │ │ │ @@ -159628,15 +158942,15 @@ │ │ │ │ vstr s15, [sp, #120] @ 0x78 │ │ │ │ vstr s15, [sp, #112] @ 0x70 │ │ │ │ vstr s15, [sp, #136] @ 0x88 │ │ │ │ vsub.f32 s15, s13, s14 │ │ │ │ vstr s13, [sp, #116] @ 0x74 │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ vstr s15, [sp, #132] @ 0x84 │ │ │ │ - ble.n cd75c │ │ │ │ + ble.n cd098 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #1 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ add.w fp, sp, #132 @ 0x84 │ │ │ │ adds r6, r3, r4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r4, r9 │ │ │ │ @@ -159689,96 +159003,96 @@ │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r2, [r6, #12] │ │ │ │ add r6, r9 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ cmp r2, r4 │ │ │ │ - bge.n cd6be │ │ │ │ + bge.n ccffa │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ subs r3, r2, r4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ cmp r4, r2 │ │ │ │ add.w r5, r3, #1 │ │ │ │ - ble.w cd080 │ │ │ │ + ble.w cc9bc │ │ │ │ mla r4, r2, r2, r2 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ mov fp, r2 │ │ │ │ cmp r2, #0 │ │ │ │ add.w r4, r4, r4, lsr #31 │ │ │ │ mov.w r4, r4, asr #1 │ │ │ │ add.w r4, r4, #1 │ │ │ │ - ble.w cd10a │ │ │ │ - ldr.w sl, [pc, #656] @ cda24 │ │ │ │ + ble.w cca46 │ │ │ │ + ldr.w sl, [pc, #656] @ cd360 │ │ │ │ mov r5, r9 │ │ │ │ - ldr.w lr, [pc, #652] @ cda28 │ │ │ │ + ldr.w lr, [pc, #652] @ cd364 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r3, [pc, #652] @ (cda2c ) │ │ │ │ + ldr r3, [pc, #652] @ (cd368 ) │ │ │ │ add sl, pc │ │ │ │ add lr, pc │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add.w r3, sl, #4 │ │ │ │ str.w sl, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add.w r3, lr, #4 │ │ │ │ ldr.w sl, [sp, #36] @ 0x24 │ │ │ │ - vldr s16, [pc, #604] @ cda20 │ │ │ │ + vldr s16, [pc, #604] @ cd35c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str.w lr, [sp, #52] @ 0x34 │ │ │ │ - b.n cd7fa │ │ │ │ + b.n cd136 │ │ │ │ cmp fp, r1 │ │ │ │ - blt.n cd846 │ │ │ │ + blt.n cd182 │ │ │ │ cmp fp, r3 │ │ │ │ - beq.n cd7ec │ │ │ │ + beq.n cd128 │ │ │ │ add r3, r9 │ │ │ │ add.w r1, r9, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ cmp.w fp, #0 │ │ │ │ - ble.w cd10a │ │ │ │ + ble.w cca46 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ sub.w r3, r1, fp │ │ │ │ mov.w r2, fp, lsl #2 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, fp, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.n cd7cc │ │ │ │ + bgt.n cd108 │ │ │ │ cmp fp, r1 │ │ │ │ - blt.n cd8b0 │ │ │ │ + blt.n cd1ec │ │ │ │ cmn.w fp, r3 │ │ │ │ - beq.n cd836 │ │ │ │ + beq.n cd172 │ │ │ │ sub.w r3, r9, r3 │ │ │ │ add.w r1, r9, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ sub.w r3, r3, fp │ │ │ │ sub.w fp, fp, #2 │ │ │ │ adds r3, #2 │ │ │ │ subs r4, r4, r3 │ │ │ │ - b.n cd7f0 │ │ │ │ + b.n cd12c │ │ │ │ add.w r7, r9, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -159790,15 +159104,15 @@ │ │ │ │ add r3, r9 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r7, r5, [sp, #20] │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r3, r4, #1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r0, [pc, #436] @ (cda30 ) │ │ │ │ + ldr r0, [pc, #436] @ (cd36c ) │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ vstr s16, [sp, #112] @ 0x70 │ │ │ │ sub.w r3, r3, fp │ │ │ │ @@ -159811,15 +159125,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ - b.n cd7d0 │ │ │ │ + b.n cd10c │ │ │ │ add.w r7, r9, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ add.w r7, r8, r7, lsl #3 │ │ │ │ mov r1, r7 │ │ │ │ blx 62578 │ │ │ │ @@ -159886,33 +159200,33 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ - b.n cd816 │ │ │ │ + b.n cd152 │ │ │ │ subs r2, r2, r4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r7, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r3, r2, r1 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r2, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r8, sp, #100 @ 0x64 │ │ │ │ - vldr s16, [pc, #132] @ cda20 │ │ │ │ + vldr s16, [pc, #132] @ cd35c │ │ │ │ vmov.f32 s17, #240 @ 0xbf800000 -1.0 │ │ │ │ add.w r9, r1, r3, lsl #3 │ │ │ │ - ldr.w fp, [pc, #140] @ cda34 │ │ │ │ + ldr.w fp, [pc, #140] @ cd370 │ │ │ │ adds r3, r5, #2 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ add fp, pc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ @@ -159943,720 +159257,799 @@ │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ adds r3, r6, #2 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ vstr s16, [sp, #112] @ 0x70 │ │ │ │ add.w r3, r6, r3, lsl #3 │ │ │ │ blx 5f068 │ │ │ │ - b.n cd616 │ │ │ │ + b.n ccf52 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.w cd0fe │ │ │ │ + b.w cca3a │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - vqadd.s64 q0, q4, │ │ │ │ - vqadd.s64 q0, q3, │ │ │ │ - add r7, pc, #936 @ (adr r7, cddd8 ) │ │ │ │ + @ instruction: 0xf5f8005b │ │ │ │ + @ instruction: 0xf5f6005b │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #56 @ (adr r7, cda6c ) │ │ │ │ + add r5, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [sl, #-364]! @ 0xfffffe94 │ │ │ │ + @ instruction: 0xf3ea005b │ │ │ │ │ │ │ │ -000cda38 : │ │ │ │ +000cd374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip] │ │ │ │ - sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ - str.w r0, [ip] │ │ │ │ - sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ - str.w r0, [ip] │ │ │ │ - sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ - str.w r0, [ip] │ │ │ │ - sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ - str.w r0, [ip, #720] @ 0x2d0 │ │ │ │ - sub.w sp, sp, #19712 @ 0x4d00 │ │ │ │ + str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ mov r5, r2 │ │ │ │ - sub sp, #12 │ │ │ │ - ldr.w r2, [pc, #1440] @ ce014 │ │ │ │ - mov r6, r1 │ │ │ │ - add.w r1, sp, #19712 @ 0x4d00 │ │ │ │ + ldr.w r2, [pc, #1628] @ cd9e8 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr.w r3, [pc, #1624] @ cd9ec │ │ │ │ add r2, pc │ │ │ │ - adds r1, #4 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - addw r4, sp, #3336 @ 0xd08 │ │ │ │ - ldr.w r3, [pc, #1424] @ ce018 │ │ │ │ + sub sp, #188 @ 0xbc │ │ │ │ + mov r4, r1 │ │ │ │ + ldr.w r1, [pc, #1620] @ cd9f0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #48 @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [r1, #0] │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ - add.w r3, sp, #19712 @ 0x4d00 │ │ │ │ - ldr.w fp, [r2] │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ - adds r3, #56 @ 0x38 │ │ │ │ - ldr.w r1, [pc, #1392] @ ce01c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add r1, pc │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #236] @ 0xec │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r2, [sp, #244] @ 0xf4 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #256] @ 0x100 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #264] @ 0x108 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + ldrd sl, r2, [sp, #268] @ 0x10c │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + ldr r2, [sp, #276] @ 0x114 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r6, [sp, #252] @ 0xfc │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr.w r8, [sp, #260] @ 0x104 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #284] @ 0x11c │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #68 @ 0x44 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #72 @ 0x48 │ │ │ │ - ldr.w r8, [r2] │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ - ldr.w sl, [r2] │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ blx 57998 │ │ │ │ - sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ - ldr.w r1, [pc, #1308] @ ce020 │ │ │ │ + ldr.w r1, [pc, #1532] @ cd9f4 │ │ │ │ + mov fp, r0 │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ + mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - str r0, [r3, #0] │ │ │ │ - mov r0, r6 │ │ │ │ blx 57998 │ │ │ │ - mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w cdcbc │ │ │ │ - movs r0, #1 │ │ │ │ - subw r3, r4, #3228 @ 0xc9c │ │ │ │ - ldr.w r1, [pc, #1284] @ ce024 │ │ │ │ - add r1, pc │ │ │ │ - str r0, [r3, #0] │ │ │ │ + bne.w cd56a │ │ │ │ + mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt s15, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - it gt │ │ │ │ - vcvtgt.f32.s32 s15, s15 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - it le │ │ │ │ - vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - movs r3, #0 │ │ │ │ - vstr s15, [r8] │ │ │ │ - str.w r3, [sl] │ │ │ │ + str.w fp, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n cd4ba │ │ │ │ + ldr.w r1, [pc, #1500] @ cd9f8 │ │ │ │ + add r1, pc │ │ │ │ blx 57998 │ │ │ │ - sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - orrs r0, r3 │ │ │ │ - bne.n cdbaa │ │ │ │ + subs r1, r0, #0 │ │ │ │ + it ne │ │ │ │ + movne r1, #1 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r1, [pc, #1488] @ cd9fc │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1480] @ cda00 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str.w r3, [sl] │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n cd472 │ │ │ │ + add.w ip, r7, r3, lsl #2 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr.w r1, [r3], #4 │ │ │ │ + cbz r1, cd46e │ │ │ │ + ldr.w r1, [sl] │ │ │ │ + adds r1, #1 │ │ │ │ + str.w r1, [sl] │ │ │ │ + cmp ip, r3 │ │ │ │ + bne.n cd45e │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r1, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.n cd502 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - str.w r2, [sl] │ │ │ │ - ldr.w r0, [pc, #1208] @ ce028 │ │ │ │ - subw r4, r4, #3244 @ 0xcac │ │ │ │ - add r1, sp, #92 @ 0x5c │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr.w r0, [pc, #1404] @ cda04 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ - str r3, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1196] @ ce02c │ │ │ │ - add.w r1, sp, #19712 @ 0x4d00 │ │ │ │ - ldr.w r3, [pc, #1168] @ ce018 │ │ │ │ - adds r1, #4 │ │ │ │ + ldr.w r2, [pc, #1392] @ cda08 │ │ │ │ + ldr.w r3, [pc, #1360] @ cd9ec │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ce008 │ │ │ │ + bne.w cd9e0 │ │ │ │ movs r0, #0 │ │ │ │ - add.w sp, sp, #19712 @ 0x4d00 │ │ │ │ - add sp, #12 │ │ │ │ + add sp, #188 @ 0xbc │ │ │ │ + vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #1156] @ ce030 │ │ │ │ - mov r0, r6 │ │ │ │ + ldr.w r1, [pc, #1360] @ cda0c │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - subw r3, r4, #3228 @ 0xc9c │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - orrs r0, r6 │ │ │ │ - beq.n cdcac │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt.w cdcce │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r1, [pc, #1348] @ cda10 │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #1340] @ cda14 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + movs r1, #0 │ │ │ │ + str.w r1, [sl] │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r3, r1 │ │ │ │ + itt gt │ │ │ │ + movgt r2, #1 │ │ │ │ + strgt r2, [sp, #44] @ 0x2c │ │ │ │ + bgt.n cd458 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r1, [r3, #0] │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n cd584 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n cd598 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n cdcb4 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov ip, r2 │ │ │ │ + blt.n cd5c0 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + mov r3, r1 │ │ │ │ it lt │ │ │ │ - movlt.w ip, #1 │ │ │ │ - cmp r1, ip │ │ │ │ - bgt.n cdcb4 │ │ │ │ - cmp r2, r1 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - mov r0, r2 │ │ │ │ - it ge │ │ │ │ - movge r0, r1 │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - cmpge r3, r0 │ │ │ │ - itt lt │ │ │ │ - mvnlt.w r2, #4 │ │ │ │ - movlt r3, #5 │ │ │ │ - blt.n cdb68 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr.w lr, [r0] │ │ │ │ - cmp ip, lr │ │ │ │ - bgt.w cdff8 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.n cd5b0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n cd5b8 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + cmp r1, r3 │ │ │ │ + ite le │ │ │ │ + movle r0, #0 │ │ │ │ + andgt.w r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w ce000 │ │ │ │ - cmp r6, #0 │ │ │ │ - it ne │ │ │ │ - cmpne ip, r0 │ │ │ │ - bgt.w ce000 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - cmp ip, r0 │ │ │ │ - ble.n cdcd6 │ │ │ │ - cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ - ittt ne │ │ │ │ - mvnne.w r2, #11 │ │ │ │ - movne r3, #12 │ │ │ │ - strne.w r2, [sl] │ │ │ │ - bne.n cdb6c │ │ │ │ - ldr.w r3, [sl] │ │ │ │ + bne.n cd5b8 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ce00c │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n cdb7e │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r1, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r0, sp, #104 @ 0x68 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str.w sl, [sp, #40] @ 0x28 │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - str.w fp, [sp, #20] │ │ │ │ - str.w fp, [sp] │ │ │ │ - blx 65158 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - vldr s14, [r8] │ │ │ │ - cmp r3, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt s15, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - ite gt │ │ │ │ - vcvtgt.f32.s32 s15, s15 │ │ │ │ - vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmp.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s15, s14 │ │ │ │ - vstr s15, [r8] │ │ │ │ - b.n cdb7e │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n cdb68 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n cdb68 │ │ │ │ - ldr r1, [pc, #884] @ (ce034 ) │ │ │ │ - mov r0, r6 │ │ │ │ + ble.w cd9d4 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + ite le │ │ │ │ + movle r0, #0 │ │ │ │ + andgt.w r0, r0, #1 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w cd9d4 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r0, r3 │ │ │ │ + bge.n cd5d0 │ │ │ │ + mvn.w r2, #12 │ │ │ │ + movs r3, #13 │ │ │ │ + b.n cd482 │ │ │ │ + ldr.w r1, [pc, #1196] @ cda18 │ │ │ │ + mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ - subs r0, #0 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - b.n cdb18 │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n cdb68 │ │ │ │ - ldr.w r0, [sl] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + orrs r0, r3 │ │ │ │ + ite ne │ │ │ │ + movne r3, #1 │ │ │ │ + moveq r3, #0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + b.n cd4c8 │ │ │ │ + ldr.w r1, [pc, #1172] @ cda1c │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, cd5c8 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w ce010 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w cdb7e │ │ │ │ - cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ - beq.n cdc42 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq.n cdd1a │ │ │ │ - subw r2, r4, #3244 @ 0xcac │ │ │ │ - subs r1, #1 │ │ │ │ - add.w r3, lr, #1 │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - str r1, [r2, #0] │ │ │ │ - subw r2, r4, #3240 @ 0xca8 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - str r3, [r2, #0] │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ - ldr r3, [pc, #812] @ (ce038 ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - cmp r3, r2 │ │ │ │ - add.w r6, r1, #1 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - sub.w r6, r1, r6, lsl #3 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - sub.w r9, r1, #8 │ │ │ │ - blt.n cddfa │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.n cde30 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r2, r3 │ │ │ │ - beq.w cde5e │ │ │ │ - ldr r7, [pc, #760] @ (ce03c ) │ │ │ │ - add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ - ldr r1, [pc, #756] @ (ce040 ) │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r7, pc │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ + bne.n cd50c │ │ │ │ + ldr.w r1, [pc, #1156] @ cda20 │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - strd fp, r3, [sp, #4] │ │ │ │ - add.w r0, r7, #12 │ │ │ │ - mov r3, r5 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - blx 5fe70 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r0, #11 │ │ │ │ - it lt │ │ │ │ - movlt r0, #11 │ │ │ │ - cmp r3, r0 │ │ │ │ - ble.w cde7a │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #28] │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n cd50c │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n cd482 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n cd482 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n cd482 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n cd482 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n cd482 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, r6 │ │ │ │ - str r6, [sp, #16] │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - sub.w r1, r6, #28 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - sub.w r0, r6, #32 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - str.w sl, [sp, #40] @ 0x28 │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - str.w fp, [sp, #20] │ │ │ │ - str.w fp, [sp] │ │ │ │ - blx 65158 │ │ │ │ - sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - cbnz r3, cddbe │ │ │ │ - ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w cdf2a │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r2, #2 │ │ │ │ - bgt.w cdefc │ │ │ │ - cmp r2, #1 │ │ │ │ - it gt │ │ │ │ - vmovgt s15, r2 │ │ │ │ - vldr s14, [r8] │ │ │ │ - mov.w r3, #0 │ │ │ │ - it gt │ │ │ │ - vcvtgt.f32.s32 s15, s15 │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - it le │ │ │ │ - vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vcmp.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s14, s15 │ │ │ │ - vstr s14, [r8] │ │ │ │ - b.n cdb7e │ │ │ │ - subw r1, r4, #3244 @ 0xcac │ │ │ │ - subs r2, r2, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - subw r0, r4, #3240 @ 0xca8 │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - mla r1, r2, r3, r3 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [r0, #0] │ │ │ │ - ldr r2, [pc, #548] @ (ce044 ) │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ - blx 5d9c8 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.n cdd34 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #520] @ (ce048 ) │ │ │ │ - ldr r0, [pc, #524] @ (ce04c ) │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #4 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #520] @ (ce050 ) │ │ │ │ + bne.w cd9e4 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w cd494 │ │ │ │ + ldr.w r0, [pc, #1088] @ cda24 │ │ │ │ add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ + blx 57478 │ │ │ │ + ldr.w r0, [pc, #1084] @ cda28 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne.w cdd42 │ │ │ │ + it ne │ │ │ │ + movne r3, #0 │ │ │ │ + vmov s15, r2 │ │ │ │ + str r2, [sp, #156] @ 0x9c │ │ │ │ + it eq │ │ │ │ + moveq r3, r2 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + vcvt.f32.s32 s14, s15 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + vdiv.f32 s15, s14, s0 │ │ │ │ + vmul.f32 s15, s15, s17 │ │ │ │ + vstr s15, [sp, #160] @ 0xa0 │ │ │ │ + ble.w cd494 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ - add.w r9, r9, r2, lsl #3 │ │ │ │ - mla r3, r3, r2, r2 │ │ │ │ - add.w r6, r6, r3, lsl #3 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str.w r3, [r9, #4] │ │ │ │ - str.w r2, [r9] │ │ │ │ - b.n cdb7e │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r6, [sp, #8] │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - sub.w r9, r6, #32 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - strd fp, r1, [sp, #20] │ │ │ │ - sub.w r1, r6, #28 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r9 │ │ │ │ - strd fp, r2, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - str.w sl, [sp, #32] │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - blx 628f4 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + subs r7, #4 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + add.w r9, sp, #164 @ 0xa4 │ │ │ │ + mov.w fp, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + adds r6, #8 │ │ │ │ + adds r3, #1 │ │ │ │ + sub.w r3, r1, r3, lsl #3 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + adds r3, #1 │ │ │ │ + sub.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + movs r3, #1 │ │ │ │ + sub.w ip, r1, fp │ │ │ │ + movs r1, #0 │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + add.w r1, ip, #8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r4, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str.w ip, [sp, #92] @ 0x5c │ │ │ │ + ldr.w r3, [r7, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w cddac │ │ │ │ - subw r2, r4, #3236 @ 0xca4 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #48 @ 0x30 │ │ │ │ - ble.n cdf2e │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - strd fp, r2, [sp, #20] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ + beq.w cd7a6 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r9 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub.w r2, r6, #36 @ 0x24 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [sp, #36] @ 0x24 │ │ │ │ - str.w sl, [sp, #40] @ 0x28 │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - blx 65158 │ │ │ │ - b.n cddac │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - subw r1, r4, #3244 @ 0xcac │ │ │ │ - str r3, [sp, #8] │ │ │ │ - subw r4, r4, #3240 @ 0xca8 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - subs r2, #2 │ │ │ │ - ldr r0, [pc, #324] @ (ce054 ) │ │ │ │ - adds r3, #16 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #324] @ (ce058 ) │ │ │ │ - add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r2, [r1, #0] │ │ │ │ - sub.w r1, r6, #44 @ 0x2c │ │ │ │ - str r2, [r4, #0] │ │ │ │ - sub.w r2, r6, #40 @ 0x28 │ │ │ │ - blx 60918 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - b.n cddc6 │ │ │ │ - add.w r3, r7, #16 │ │ │ │ - ldr r7, [pc, #296] @ (ce05c ) │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r5 │ │ │ │ - add r7, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r0, r7 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - blx 5e9dc │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - mov r0, r7 │ │ │ │ - movs r1, #49 @ 0x31 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r7, [r5, #0] │ │ │ │ - ldr r3, [pc, #256] @ (ce060 ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mul.w r1, r7, r1 │ │ │ │ - add.w ip, r7, r1 │ │ │ │ - rsb r7, r7, #49 @ 0x31 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add.w r2, r4, ip, lsl #3 │ │ │ │ - movs r1, #0 │ │ │ │ - subw r2, r2, #3224 @ 0xc98 │ │ │ │ - str r1, [r2, #0] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - subw r2, r4, #3244 @ 0xcac │ │ │ │ - str r7, [r2, #0] │ │ │ │ - sub.w r2, r6, #44 @ 0x2c │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - mov r1, r7 │ │ │ │ - blx 60918 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w cd7c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #28] │ │ │ │ + cmp r4, r3 │ │ │ │ + beq.n cd6da │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add r1, sp, #132 @ 0x84 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #920] @ (cda2c ) │ │ │ │ + add r0, pc │ │ │ │ + mla r2, r3, r4, r4 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + blx 612e8 │ │ │ │ + add r0, sp, #148 @ 0x94 │ │ │ │ + vstr s0, [sp, #148] @ 0x94 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w cd9be │ │ │ │ + vldr s15, [sp, #148] @ 0x94 │ │ │ │ + str r4, [sp, #76] @ 0x4c │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite gt │ │ │ │ + vmulgt.f32 s15, s15, s17 │ │ │ │ + vldrle s15, [sp, #160] @ 0xa0 │ │ │ │ + vstr s15, [sp, #140] @ 0x8c │ │ │ │ + vldr s14, [r6, #-8] │ │ │ │ + subs r1, r5, #1 │ │ │ │ + vldr s13, [r6, #-4] │ │ │ │ + strd r5, r8, [sp, #48] @ 0x30 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r4 │ │ │ │ + vstr s14, [sp, #172] @ 0xac │ │ │ │ + vstr s13, [sp, #176] @ 0xb0 │ │ │ │ + cmp r7, r1 │ │ │ │ + str r7, [sp, #132] @ 0x84 │ │ │ │ + bgt.n cd77c │ │ │ │ + mov r5, r8 │ │ │ │ + mov sl, r6 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + mov r4, r1 │ │ │ │ + str r1, [sp, #60] @ 0x3c │ │ │ │ + b.n cd710 │ │ │ │ + subs r4, #1 │ │ │ │ + sub.w sl, sl, #8 │ │ │ │ + cmp r4, r2 │ │ │ │ + blt.n cd77c │ │ │ │ + vldr s16, [sl, #-16] │ │ │ │ + vldr s15, [sl, #-12] │ │ │ │ + ldr.w r1, [r5, #-4]! │ │ │ │ + vsub.f32 s16, s16, s14 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + vstr s16, [sp, #164] @ 0xa4 │ │ │ │ + vstr s15, [sp, #168] @ 0xa8 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n cd706 │ │ │ │ mov r0, r9 │ │ │ │ - strd fp, r3, [sp, #20] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sp, #140] @ 0x8c │ │ │ │ + vldr s14, [sp, #172] @ 0xac │ │ │ │ + vldr s13, [sp, #176] @ 0xb0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n cd7b4 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + subs r4, #1 │ │ │ │ + sub.w sl, sl, #8 │ │ │ │ + cmp r4, r2 │ │ │ │ + bge.n cd710 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r7, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - sub.w r7, r6, #24 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r7, [sp, #32] │ │ │ │ - sub.w r7, r6, #36 @ 0x24 │ │ │ │ - str.w sl, [sp, #40] @ 0x28 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - blx 65158 │ │ │ │ - sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cbnz r3, cdfd8 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n cdf2a │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov r1, r5 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #128] @ (ce064 ) │ │ │ │ - ldr r0, [pc, #128] @ (ce068 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - adds r2, #16 │ │ │ │ - add r0, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, r5 │ │ │ │ - blx 5e9dc │ │ │ │ - b.n cddac │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n cdb68 │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.n cdb68 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - negs r3, r3 │ │ │ │ - b.n cdb6c │ │ │ │ - negs r3, r0 │ │ │ │ - b.n cdb6c │ │ │ │ - strh r6, [r2, #52] @ 0x34 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r7, [sp, #800] @ 0x320 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r4, pc, #304 @ (adr r4, ce154 ) │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r3} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r3, pc, #304 @ (adr r3, ce168 ) │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrd r0, r0, [sl, #364] @ 0x16c │ │ │ │ - @ instruction: 0xe998005b │ │ │ │ - add r6, pc, #624 @ (adr r6, ce2b4 ) │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xe8c2005b │ │ │ │ - stmia.w r4!, {r0, r1, r3, r4, r6} │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r6, r6, #4 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r2, r5, #1 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r2, r4, #0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - b.n cde64 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #544] @ 0x220 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - │ │ │ │ -000ce06c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d11} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ - sub sp, #172 @ 0xac │ │ │ │ - ldr r4, [pc, #568] @ (ce2bc ) │ │ │ │ - mov r5, r2 │ │ │ │ - subs r3, #4 │ │ │ │ - add r4, pc │ │ │ │ - mov r8, r1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - sub.w fp, r5, #8 │ │ │ │ - ldr r2, [pc, #556] @ (ce2c0 ) │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - mov.w r2, #0 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r3 │ │ │ │ - movs r3, #0 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - ldr r1, [pc, #532] @ (ce2c4 ) │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w ce510 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - mov r2, r3 │ │ │ │ + mov r4, r7 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ + mov r7, r8 │ │ │ │ + str r5, [sp, #132] @ 0x84 │ │ │ │ + ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ + vstr s14, [r6, #-8] │ │ │ │ + vstr s13, [r6, #-4] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w ce1cc │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ + bne.w cd8e0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w cf0a8 │ │ │ │ - subs r3, r2, #1 │ │ │ │ - mul.w r3, r2, r3 │ │ │ │ - add.w r3, r3, r3, lsr #31 │ │ │ │ - asrs r3, r3, #1 │ │ │ │ - adds r7, r3, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n ce1aa │ │ │ │ - ldr r3, [pc, #484] @ (ce2c8 ) │ │ │ │ - mov r6, r2 │ │ │ │ - vldr s20, [pc, #500] @ ce2dc │ │ │ │ - vldr s18, [pc, #460] @ ce2b8 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - adds r3, r7, r6 │ │ │ │ + bne.n cd84e │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + adds r5, #1 │ │ │ │ + adds r6, #8 │ │ │ │ + add r8, fp │ │ │ │ + cmp r5, r2 │ │ │ │ + ble.w cd672 │ │ │ │ + b.n cd494 │ │ │ │ + vadd.f32 s14, s14, s15 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + vstr s13, [sp, #168] @ 0xa8 │ │ │ │ + vstr s14, [sp, #164] @ 0xa4 │ │ │ │ + vstr s14, [sp, #172] @ 0xac │ │ │ │ + b.n cd6f4 │ │ │ │ + cmp r5, r4 │ │ │ │ + ble.w cd9d0 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne.w cd98e │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add.w r2, r3, r5, lsl #4 │ │ │ │ + mov r3, r5 │ │ │ │ + vldr s15, [r2, #-8] │ │ │ │ + mov r1, r3 │ │ │ │ subs r3, #1 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov.w r9, r3, lsl #3 │ │ │ │ - add.w r5, fp, r9 │ │ │ │ - vldr s16, [r5] │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmov.f32 s15, s16 │ │ │ │ - vstr s16, [sp, #96] @ 0x60 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w ce274 │ │ │ │ - cmp r6, #1 │ │ │ │ - it eq │ │ │ │ - vmoveq.f32 s17, s18 │ │ │ │ - bne.n ce1fc │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ + bne.n cd800 │ │ │ │ + vldr s15, [r2, #-4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w cd98a │ │ │ │ + subs r2, #16 │ │ │ │ + cmp r3, r4 │ │ │ │ + bne.n cd7de │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + cmp r3, r5 │ │ │ │ + bge.w cd684 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + subs r3, r1, #1 │ │ │ │ + cmp r3, r5 │ │ │ │ + blt.w cd9dc │ │ │ │ + sub.w r2, fp, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, r8 │ │ │ │ + vldr s15, [r2, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n cd844 │ │ │ │ + vldr s15, [r2, #12] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w cd9c8 │ │ │ │ + add r2, fp │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n cd822 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ + b.n cd684 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #460] @ (cda30 ) │ │ │ │ + add r0, pc │ │ │ │ + mul.w sl, r3, r2 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + add r3, sp, #144 @ 0x90 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + add.w r3, sl, #1 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r3, sp, #140 @ 0x8c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #156 @ 0x9c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #172 @ 0xac │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + blx 5cf10 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r2, #0 │ │ │ │ + it le │ │ │ │ + movle r2, #0 │ │ │ │ + mov.w r3, r3, lsl #2 │ │ │ │ + it gt │ │ │ │ + ldrgt r1, [sp, #80] @ 0x50 │ │ │ │ + sub.w r3, r3, #4 │ │ │ │ + ittt gt │ │ │ │ + ldrgt r2, [r1, #0] │ │ │ │ + addgt r2, #1 │ │ │ │ + strgt r2, [r1, #0] │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + it gt │ │ │ │ + movgt r2, r5 │ │ │ │ + str r2, [r1, r3] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.w cd79e │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + add r2, sl │ │ │ │ + add r3, sl │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + add.w r1, r1, r2, lsl #3 │ │ │ │ + movs r2, #0 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + adds r3, #8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + cmp r3, r1 │ │ │ │ + bne.n cd8d4 │ │ │ │ + b.n cd79e │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #320] @ (cda34 ) │ │ │ │ + add r0, pc │ │ │ │ + mul.w sl, r3, r2 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + mla r3, r2, r4, r4 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add.w r2, sl, r4 │ │ │ │ + lsls r1, r2, #3 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + subs r2, r2, r4 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #132] @ 0x84 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + add r2, sp, #160 @ 0xa0 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add r2, sp, #140 @ 0x8c │ │ │ │ + str r2, [sp, #24] │ │ │ │ + add r2, sp, #156 @ 0x9c │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + add r2, r1 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r2, sp, #172 @ 0xac │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r2, sp, #132 @ 0x84 │ │ │ │ + blx 5cf10 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + cmp r2, #0 │ │ │ │ + it le │ │ │ │ + movle r2, #0 │ │ │ │ + mov.w r3, r3, lsl #2 │ │ │ │ + it gt │ │ │ │ + ldrgt r1, [sp, #80] @ 0x50 │ │ │ │ + sub.w r3, r3, #4 │ │ │ │ + ittt gt │ │ │ │ + ldrgt r2, [r1, #0] │ │ │ │ + addgt r2, #1 │ │ │ │ + strgt r2, [r1, #0] │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + it gt │ │ │ │ + movgt r2, r5 │ │ │ │ + str r2, [r1, r3] │ │ │ │ + subs r3, r4, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + ble.w cd798 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + sub.w r2, r3, #8 │ │ │ │ + add.w sl, r3, sl, lsl #3 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r2, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str.w r3, [sl, #8] │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + str.w r3, [sl, #4] │ │ │ │ + cmp r2, sl │ │ │ │ + bne.n cd978 │ │ │ │ + b.n cd798 │ │ │ │ + mov r4, r1 │ │ │ │ + b.n cd806 │ │ │ │ + mvns r1, r3 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + lsls r1, r1, #3 │ │ │ │ + vldr s15, [r2] │ │ │ │ + mov r0, r3 │ │ │ │ + subs r3, #1 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n cd9b6 │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n cd9cc │ │ │ │ + add r2, r1 │ │ │ │ + cmp r3, r4 │ │ │ │ + bne.n cd996 │ │ │ │ + b.n cd806 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + mvn.w r3, #5 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + b.n cd494 │ │ │ │ + mov r1, r0 │ │ │ │ + b.n cd84a │ │ │ │ + mov r4, r0 │ │ │ │ + b.n cd806 │ │ │ │ + mov r4, r5 │ │ │ │ + b.n cd806 │ │ │ │ + mvn.w r2, #11 │ │ │ │ + movs r3, #12 │ │ │ │ + b.n cd482 │ │ │ │ + mov r1, r5 │ │ │ │ + b.n cd84a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n cd486 │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r3, sp, #1000 @ 0x3e8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r6, pc, #1008 @ (adr r6, cdde8 ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r5, pc, #176 @ (adr r5, cdaac ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r6, pc, #352 @ (adr r6, cdb60 ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r6, pc, #232 @ (adr r6, cdaec ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r7, sp, #248 @ 0xf8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r4, [r6, #34] @ 0x22 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + add r4, pc, #552 @ (adr r4, cdc38 ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r5, pc, #744 @ (adr r5, cdcfc ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r5, pc, #624 @ (adr r5, cdc88 ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r3, pc, #864 @ (adr r3, cdd7c ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r4, pc, #952 @ (adr r4, cddd8 ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r7, [pc, #504] @ (cdc1c ) │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + add r1, sp, #384 @ 0x180 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r3, sp, #904 @ 0x388 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r0, sp, #656 @ 0x290 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + mrc 0, 3, r0, cr14, cr11, {2} │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + │ │ │ │ +000cda38 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d11} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ + sub sp, #172 @ 0xac │ │ │ │ + ldr r4, [pc, #568] @ (cdc88 ) │ │ │ │ + mov r5, r2 │ │ │ │ + subs r3, #4 │ │ │ │ + add r4, pc │ │ │ │ + mov r8, r1 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + sub.w fp, r5, #8 │ │ │ │ + ldr r2, [pc, #556] @ (cdc8c ) │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + mov.w r2, #0 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + mov r1, r3 │ │ │ │ + movs r3, #0 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ + str r3, [r1, #0] │ │ │ │ + ldr r1, [pc, #532] @ (cdc90 ) │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w cdedc │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + mov r2, r3 │ │ │ │ + cmp r3, #0 │ │ │ │ + blt.w cdb98 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w cea74 │ │ │ │ + subs r3, r2, #1 │ │ │ │ + mul.w r3, r2, r3 │ │ │ │ + add.w r3, r3, r3, lsr #31 │ │ │ │ + asrs r3, r3, #1 │ │ │ │ + adds r7, r3, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n cdb76 │ │ │ │ + ldr r3, [pc, #484] @ (cdc94 ) │ │ │ │ + mov r6, r2 │ │ │ │ + vldr s20, [pc, #500] @ cdca8 │ │ │ │ + vldr s18, [pc, #460] @ cdc84 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + adds r3, r7, r6 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov.w r9, r3, lsl #3 │ │ │ │ + add.w r5, fp, r9 │ │ │ │ + vldr s16, [r5] │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmov.f32 s15, s16 │ │ │ │ + vstr s16, [sp, #96] @ 0x60 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w cdc40 │ │ │ │ + cmp r6, #1 │ │ │ │ + it eq │ │ │ │ + vmoveq.f32 s17, s18 │ │ │ │ + bne.n cdbc8 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n ce1e4 │ │ │ │ + bne.n cdbb0 │ │ │ │ vmul.f32 s21, s17, s20 │ │ │ │ vcmpe.f32 s21, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w ce28a │ │ │ │ + bhi.w cdc56 │ │ │ │ vldr s15, [r5] │ │ │ │ subs r4, r6, #1 │ │ │ │ mov r8, r6 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ str r7, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ vstr s18, [r5, #4] │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ ldr.w r9, [sp, #16] │ │ │ │ add.w r5, fp, r7, lsl #3 │ │ │ │ - ldr r7, [pc, #360] @ (ce2cc ) │ │ │ │ + ldr r7, [pc, #360] @ (cdc98 ) │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r7, pc │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -160676,48 +160069,48 @@ │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w r8, [r3, r6, lsl #2] │ │ │ │ movs r3, #1 │ │ │ │ subs r6, r6, r3 │ │ │ │ subs r7, r7, r6 │ │ │ │ cmp r6, #0 │ │ │ │ - bgt.n ce0f2 │ │ │ │ - ldr r2, [pc, #292] @ (ce2d0 ) │ │ │ │ - ldr r3, [pc, #272] @ (ce2c0 ) │ │ │ │ + bgt.n cdabe │ │ │ │ + ldr r2, [pc, #292] @ (cdc9c ) │ │ │ │ + ldr r3, [pc, #272] @ (cdc8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w cf0c6 │ │ │ │ + bne.w cea92 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #172 @ 0xac │ │ │ │ vpop {d8-d11} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ movs r3, #2 │ │ │ │ mvn.w r2, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #252] @ (ce2d4 ) │ │ │ │ + ldr r0, [pc, #252] @ (cdca0 ) │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - b.n ce1aa │ │ │ │ + b.n cdb76 │ │ │ │ vldr s16, [r5] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - cbnz r3, ce1f0 │ │ │ │ + cbnz r3, cdbbc │ │ │ │ str r6, [r2, #0] │ │ │ │ mov r8, r6 │ │ │ │ vstr s18, [r5, #4] │ │ │ │ vstr s16, [sp, #96] @ 0x60 │ │ │ │ - b.n ce19a │ │ │ │ - ldr r2, [pc, #216] @ (ce2d8 ) │ │ │ │ + b.n cdb66 │ │ │ │ + ldr r2, [pc, #216] @ (cdca4 ) │ │ │ │ add.w r1, fp, r7, lsl #3 │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ subs r3, r6, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ blx 66e34 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -160741,71 +160134,68 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vcmpe.f32 s16, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w ce122 │ │ │ │ + bge.w cdaee │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ - b.n ce130 │ │ │ │ + b.n cdafc │ │ │ │ cmp r6, #1 │ │ │ │ it ne │ │ │ │ vnegne.f32 s16, s16 │ │ │ │ - bne.n ce1fc │ │ │ │ + bne.n cdbc8 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n ce1e8 │ │ │ │ - b.n ce148 │ │ │ │ + bhi.n cdbb4 │ │ │ │ + b.n cdb14 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ adds r1, r2, #1 │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r8, r1 │ │ │ │ cmp r1, r6 │ │ │ │ mul.w r3, r2, r1 │ │ │ │ add.w sl, r3, r3, lsr #31 │ │ │ │ add.w sl, r2, sl, asr #1 │ │ │ │ - bgt.w cf0b4 │ │ │ │ + bgt.w cea80 │ │ │ │ str r5, [sp, #12] │ │ │ │ vmov.f32 s19, s18 │ │ │ │ mov r5, sl │ │ │ │ mov r4, r1 │ │ │ │ mov sl, r3 │ │ │ │ str r6, [sp, #16] │ │ │ │ - b.n ce2ea │ │ │ │ + b.n cdcb6 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - b.n cdee0 │ │ │ │ + ldr r2, [pc, #648] @ (cdf1c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n cddec │ │ │ │ + stc 0, cr0, [sl], #-364 @ 0xfffffe94 │ │ │ │ + sub.w r0, lr, fp, lsr #1 │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - add r2, pc, #96 @ (adr r2, ce338 ) │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n cdcc0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ + adds.w r0, r2, fp, lsr #1 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r5, r4 │ │ │ │ adds r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ - blt.n ce36e │ │ │ │ + blt.n cdd3a │ │ │ │ add.w r6, fp, r5, lsl #3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ blx 65794 │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @@ -160817,15 +160207,15 @@ │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s15, s15, s0 │ │ │ │ vcmpe.f32 s15, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ce2e0 │ │ │ │ + ble.n cdcac │ │ │ │ ldr r2, [r6, #0] │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ blx 65794 │ │ │ │ vldr s19, [sp, #96] @ 0x60 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -160838,54 +160228,54 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s19, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r2, r4 │ │ │ │ vadd.f32 s19, s19, s0 │ │ │ │ - bge.n ce2ea │ │ │ │ + bge.n cdcb6 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r3, sl │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r2, #1 │ │ │ │ sub.w r3, r3, r2, lsl #1 │ │ │ │ add.w r3, r3, r3, lsr #31 │ │ │ │ mov.w sl, r3, asr #1 │ │ │ │ add.w r3, r2, #4294967295 @ 0xffffffff │ │ │ │ add.w sl, sl, #1 │ │ │ │ - bgt.w cef80 │ │ │ │ + bgt.w ce94c │ │ │ │ vmov.f32 s15, s19 │ │ │ │ vdiv.f32 s14, s17, s15 │ │ │ │ subs r4, r6, #1 │ │ │ │ str r4, [sp, #20] │ │ │ │ vmul.f32 s14, s14, s21 │ │ │ │ vcmpe.f32 s14, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w ce5f4 │ │ │ │ + bls.w cdfc0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - vldr s13, [pc, #-212] @ ce2dc │ │ │ │ + vldr s13, [pc, #-212] @ cdca8 │ │ │ │ add r2, sl │ │ │ │ subs r1, r2, #1 │ │ │ │ str r1, [sp, #28] │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ vldr s14, [r1] │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vstr s14, [sp, #96] @ 0x60 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s14, s14 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n ce4d8 │ │ │ │ + bhi.n cdea4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r6, r1 │ │ │ │ - beq.w ce5f4 │ │ │ │ + beq.w cdfc0 │ │ │ │ subs r2, #1 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ str r2, [sp, #28] │ │ │ │ strd r6, r5, [sp, #60] @ 0x3c │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -160899,15 +160289,15 @@ │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ str r0, [sp, #16] │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ cmp r4, r3 │ │ │ │ - blt.w cf0bc │ │ │ │ + blt.w cea88 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ add r4, r1 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add.w r4, r4, #536870912 @ 0x20000000 │ │ │ │ @@ -160934,15 +160324,15 @@ │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ adds r4, #8 │ │ │ │ str.w r2, [r4, #-4] │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ vstr s17, [r6] │ │ │ │ cmp r2, r5 │ │ │ │ vstr s16, [r6, #4] │ │ │ │ - bge.n ce444 │ │ │ │ + bge.n cde10 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r3, sl │ │ │ │ add.w r1, r3, #536870912 @ 0x20000000 │ │ │ │ subs r3, #1 │ │ │ │ @@ -160965,129 +160355,129 @@ │ │ │ │ str r2, [r1, #0] │ │ │ │ vstr s18, [r1, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vstr s18, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w cf060 │ │ │ │ + beq.w cea2c │ │ │ │ ldrd r4, r8, [sp, #20] │ │ │ │ vldr s15, [r5] │ │ │ │ - b.n ce156 │ │ │ │ + b.n cdb22 │ │ │ │ subs r2, r7, r6 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r2, r4 │ │ │ │ - bne.w cf08e │ │ │ │ + bne.w cea5a │ │ │ │ subs r3, r7, #1 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ vstr s18, [r5, #4] │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ vstr s18, [r3, #4] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ cmp r6, #2 │ │ │ │ - bgt.w ced0c │ │ │ │ + bgt.w ce6d8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ negs r4, r4 │ │ │ │ add.w r3, r3, r6, lsl #2 │ │ │ │ strd r4, r4, [r3, #-4] │ │ │ │ movs r3, #2 │ │ │ │ - b.n ce1a2 │ │ │ │ - ldr r1, [pc, #568] @ (ce74c ) │ │ │ │ + b.n cdb6e │ │ │ │ + ldr r1, [pc, #568] @ (ce118 ) │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n ce5fa │ │ │ │ + beq.n cdfc6 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.w ce1cc │ │ │ │ + blt.w cdb98 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w cf0a8 │ │ │ │ + bne.w cea74 │ │ │ │ mla r3, r2, r2, r2 │ │ │ │ mov.w lr, r3, asr #1 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w ce1aa │ │ │ │ - ldr r1, [pc, #524] @ (ce750 ) │ │ │ │ + beq.w cdb76 │ │ │ │ + ldr r1, [pc, #524] @ (ce11c ) │ │ │ │ movs r3, #1 │ │ │ │ - vldr s20, [pc, #524] @ ce754 │ │ │ │ + vldr s20, [pc, #524] @ ce120 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ - vldr s18, [pc, #504] @ ce748 │ │ │ │ + vldr s18, [pc, #504] @ ce114 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str.w lr, [sp, #84] @ 0x54 │ │ │ │ - b.n ce5a6 │ │ │ │ + b.n cdf72 │ │ │ │ cmp r2, r5 │ │ │ │ - bgt.n ce606 │ │ │ │ + bgt.n cdfd2 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ce5dc │ │ │ │ + beq.n cdfa8 │ │ │ │ adds r4, r5, #1 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, r2 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ vstr s15, [sp, #96] @ 0x60 │ │ │ │ vstr s18, [r7, #4] │ │ │ │ - blt.w ce8be │ │ │ │ + blt.w ce28a │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w r2, [r3, r5, lsl #2] │ │ │ │ mov r5, r4 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, r5 │ │ │ │ add r3, r2 │ │ │ │ sub.w r3, r3, r5 │ │ │ │ add.w r3, r3, #2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - blt.w ce1aa │ │ │ │ + blt.w cdb76 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r7, fp, r3 │ │ │ │ vldr s16, [r7] │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmov.f32 s15, s16 │ │ │ │ vstr s16, [sp, #96] @ 0x60 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n ce55a │ │ │ │ + bge.n cdf26 │ │ │ │ cmp r2, r5 │ │ │ │ it gt │ │ │ │ vneggt.f32 s16, s16 │ │ │ │ - bgt.n ce606 │ │ │ │ + bgt.n cdfd2 │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n ce568 │ │ │ │ + bls.n cdf34 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ - cbnz r3, ce5e4 │ │ │ │ + cbnz r3, cdfb0 │ │ │ │ str r5, [r2, #0] │ │ │ │ adds r4, r5, #1 │ │ │ │ mov r2, r5 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ vstr s18, [r7, #4] │ │ │ │ vstr s16, [sp, #96] @ 0x60 │ │ │ │ - b.n ce586 │ │ │ │ + b.n cdf52 │ │ │ │ vldr s15, [r5] │ │ │ │ - b.n ce14a │ │ │ │ + b.n cdb16 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n ce1d6 │ │ │ │ + b.n cdba2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r2, r2, r5 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r1, r3, r2 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ @@ -161126,35 +160516,35 @@ │ │ │ │ vcmpge.f32 s16, #0.0 │ │ │ │ vcmplt.f32 s19, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n ce740 │ │ │ │ + bne.n ce10c │ │ │ │ vmul.f32 s21, s19, s20 │ │ │ │ vcmpe.f32 s21, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w ce964 │ │ │ │ + bls.w ce330 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vldr s17, [pc, #168] @ ce748 │ │ │ │ + vldr s17, [pc, #168] @ ce114 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, r5 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - blt.n ce758 │ │ │ │ + blt.n ce124 │ │ │ │ mov r6, r5 │ │ │ │ - b.n ce6c2 │ │ │ │ + b.n ce08e │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add r4, r2 │ │ │ │ subs r4, r4, r6 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ - blt.n ce75c │ │ │ │ + blt.n ce128 │ │ │ │ mov.w sl, r4, lsl #3 │ │ │ │ add sl, fp │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [sl] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ blx 65794 │ │ │ │ vldr s15, [sp, #96] @ 0x60 │ │ │ │ @@ -161167,15 +160557,15 @@ │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s15, s15, s0 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ce6ae │ │ │ │ + ble.n ce07a │ │ │ │ ldr.w r3, [sl] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ blx 65794 │ │ │ │ vldr s17, [sp, #96] @ 0x60 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ @@ -161184,85 +160574,85 @@ │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ - b.n ce6ae │ │ │ │ + b.n ce07a │ │ │ │ vldr s16, [r7] │ │ │ │ - b.n ce5dc │ │ │ │ + b.n cdfa8 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n ceab0 │ │ │ │ + b.n ce0bc │ │ │ │ lsls r3, r3, #1 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ subs r1, r2, r0 │ │ │ │ cmp r0, r2 │ │ │ │ add.w r3, r1, #2 │ │ │ │ mla r3, r1, r3, r3 │ │ │ │ add.w r3, r3, r3, lsr #31 │ │ │ │ sub.w r3, r4, r3, asr #1 │ │ │ │ add.w r4, r3, #1 │ │ │ │ str r4, [sp, #28] │ │ │ │ - blt.w ceffa │ │ │ │ + blt.w ce9c6 │ │ │ │ vdiv.f32 s15, s19, s17 │ │ │ │ adds r4, r5, #1 │ │ │ │ str r4, [sp, #32] │ │ │ │ vmul.f32 s15, s15, s21 │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vldrls s15, [r7] │ │ │ │ - bls.w ce56a │ │ │ │ + bls.w cdf36 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - vldr s14, [pc, #-76] @ ce754 │ │ │ │ + vldr s14, [pc, #-76] @ ce120 │ │ │ │ lsls r3, r3, #3 │ │ │ │ add.w r1, fp, r3 │ │ │ │ vmul.f32 s17, s17, s14 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ vldr s15, [r1] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vstr s15, [sp, #96] @ 0x60 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vcmpe.f32 s17, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w ce91c │ │ │ │ + bhi.w ce2e8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, r5 │ │ │ │ it eq │ │ │ │ vldreq s15, [r7] │ │ │ │ - beq.w ce56c │ │ │ │ + beq.w cdf38 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ add r3, fp │ │ │ │ mov r4, r5 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, r2 │ │ │ │ add r3, r1 │ │ │ │ sub.w r9, r3, r4 │ │ │ │ - blt.w cecde │ │ │ │ + blt.w ce6aa │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ cmp r6, r3 │ │ │ │ - bgt.w cf0ae │ │ │ │ + bgt.w cea7a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ mov r5, r8 │ │ │ │ adds r2, r6, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ subs r2, r2, r4 │ │ │ │ @@ -161290,15 +160680,15 @@ │ │ │ │ str.w r3, [sl, #-16] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str.w r3, [sl, #-12] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ vstr s17, [r7] │ │ │ │ cmp r3, r8 │ │ │ │ vstr s16, [r7, #4] │ │ │ │ - bge.n ce824 │ │ │ │ + bge.n ce1f0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, fp, r9, lsl #3 │ │ │ │ str.w r9, [sp, #92] @ 0x5c │ │ │ │ blx 62524 │ │ │ │ @@ -161318,29 +160708,29 @@ │ │ │ │ vstr s18, [r1, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #2 │ │ │ │ vstr s18, [r0, #4] │ │ │ │ - beq.n ce96e │ │ │ │ + beq.n ce33a │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ cmp r5, r2 │ │ │ │ - bge.w ce580 │ │ │ │ + bge.w cdf4c │ │ │ │ vldr s14, [r7] │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r9, sp, #92 @ 0x5c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ add r3, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ subs r3, r3, r5 │ │ │ │ - ldr.w r7, [pc, #1060] @ ced00 │ │ │ │ + ldr.w r7, [pc, #1060] @ ce6cc │ │ │ │ adds r3, #1 │ │ │ │ add r6, r1 │ │ │ │ subs r2, r2, r5 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ @@ -161357,47 +160747,47 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ subs r1, r1, r5 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ blx 61414 │ │ │ │ - b.n ce580 │ │ │ │ + b.n cdf4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r6, r5, #2 │ │ │ │ cmp.w r9, #1 │ │ │ │ add r3, r2 │ │ │ │ sub.w r3, r3, r5 │ │ │ │ add.w r3, r3, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bne.w cecd8 │ │ │ │ + bne.w ce6a4 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [r1, #4] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - bgt.n ce9a0 │ │ │ │ + bgt.n ce36c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ negs r3, r3 │ │ │ │ str.w r3, [r2, r5, lsl #2] │ │ │ │ add.w r5, r2, r5, lsl #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r6 │ │ │ │ - b.n ce58e │ │ │ │ + b.n cdf5a │ │ │ │ ldr.w r2, [r8] │ │ │ │ vldr s15, [r7] │ │ │ │ - b.n ce568 │ │ │ │ + b.n cdf34 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ subs r3, r3, r5 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -161411,15 +160801,15 @@ │ │ │ │ ldr r4, [r3, #4] │ │ │ │ str r4, [r6, #4] │ │ │ │ adds r6, r5, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ str r1, [r3, #4] │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, r5 │ │ │ │ - ble.n ce950 │ │ │ │ + ble.n ce31c │ │ │ │ rsb r2, r5, r2, lsl #1 │ │ │ │ subs r3, r5, #1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ mul.w r0, r3, r2 │ │ │ │ add.w r0, r0, r0, lsr #31 │ │ │ │ add.w r0, r7, r0, asr #1 │ │ │ │ @@ -161464,18 +160854,18 @@ │ │ │ │ vnmls.f32 s12, s16, s17 │ │ │ │ vstr s11, [sp, #108] @ 0x6c │ │ │ │ vstr s14, [sp, #112] @ 0x70 │ │ │ │ vstr s11, [sp, #140] @ 0x8c │ │ │ │ vstr s14, [sp, #144] @ 0x90 │ │ │ │ vdiv.f32 s13, s15, s12 │ │ │ │ vdiv.f32 s22, s13, s0 │ │ │ │ - blt.w ce950 │ │ │ │ + blt.w ce31c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r9, r6 │ │ │ │ - vldr s19, [pc, #676] @ ced08 │ │ │ │ + vldr s19, [pc, #676] @ ce6d4 │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add r2, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -161539,26 +160929,26 @@ │ │ │ │ vstr s13, [sp, #116] @ 0x74 │ │ │ │ vmul.f32 s15, s15, s22 │ │ │ │ vmul.f32 s14, s14, s22 │ │ │ │ vstr s15, [sp, #112] @ 0x70 │ │ │ │ vstr s15, [sp, #160] @ 0xa0 │ │ │ │ vstr s14, [sp, #108] @ 0x6c │ │ │ │ vstr s14, [sp, #156] @ 0x9c │ │ │ │ - blt.w cec7e │ │ │ │ + blt.w ce64a │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ vmov.f32 s21, s16 │ │ │ │ str r2, [sp, #20] │ │ │ │ vmov.f32 s23, s17 │ │ │ │ add r2, sp, #132 @ 0x84 │ │ │ │ mov r4, r0 │ │ │ │ mov sl, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ - b.n ceb86 │ │ │ │ + b.n ce552 │ │ │ │ ldr.w r4, [r8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ sub.w r2, r4, r9 │ │ │ │ subs r4, r4, r5 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -161607,15 +160997,15 @@ │ │ │ │ vsub.f32 s14, s17, s15 │ │ │ │ vsub.f32 s15, s16, s13 │ │ │ │ vstr s13, [sp, #124] @ 0x7c │ │ │ │ vstr s14, [sp, #112] @ 0x70 │ │ │ │ vstr s14, [r6, #4] │ │ │ │ vstr s15, [r6] │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ - bge.n ceb82 │ │ │ │ + bge.n ce54e │ │ │ │ ldr.w r0, [r8] │ │ │ │ vmov.f32 s16, s21 │ │ │ │ vmov.f32 s17, s23 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ vldr s14, [sp, #156] @ 0x9c │ │ │ │ lsls r4, r0, #1 │ │ │ │ vldr s15, [sp, #160] @ 0xa0 │ │ │ │ @@ -161644,42 +161034,42 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ vstr s15, [r1, #4] │ │ │ │ cmp r2, r9 │ │ │ │ vstr s19, [r0, #4] │ │ │ │ - blt.w ceff6 │ │ │ │ + blt.w ce9c2 │ │ │ │ vldr s11, [sp, #140] @ 0x8c │ │ │ │ vldr s14, [sp, #144] @ 0x90 │ │ │ │ - b.n cea76 │ │ │ │ + b.n ce442 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - b.n ce7f0 │ │ │ │ + b.n ce1bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r2, r2, r1 │ │ │ │ add.w r1, r9, #1 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #24] @ (ced04 ) │ │ │ │ + ldr r2, [pc, #24] @ (ce6d0 ) │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ - b.n ce800 │ │ │ │ - udf #18 │ │ │ │ + b.n ce1cc │ │ │ │ + b.n cdf34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n ced14 │ │ │ │ + b.n ce720 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - vldr s19, [pc, #-8] @ ced08 │ │ │ │ + vldr s19, [pc, #-8] @ ce6d4 │ │ │ │ mul.w r5, r6, r3 │ │ │ │ mov.w r8, r5, asr #1 │ │ │ │ add r3, r8 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ add.w r9, fp, r3, lsl #3 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -161836,15 +161226,15 @@ │ │ │ │ vsub.f32 s14, s16, s15 │ │ │ │ vsub.f32 s15, s17, s13 │ │ │ │ vstr s13, [sp, #124] @ 0x7c │ │ │ │ vstr s14, [sp, #112] @ 0x70 │ │ │ │ vstr s14, [r1, #4] │ │ │ │ vstr s15, [sp, #108] @ 0x6c │ │ │ │ vstr s15, [r1] │ │ │ │ - bne.n ceeac │ │ │ │ + bne.n ce878 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vmov.f32 s17, s21 │ │ │ │ ldrd ip, r2, [sp, #32] │ │ │ │ vmov.f32 s16, s23 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ subs r3, #8 │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -161859,19 +161249,19 @@ │ │ │ │ vstr s19, [r1, #4] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ vstr s19, [sp, #112] @ 0x70 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n cefec │ │ │ │ + beq.n ce9b8 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ adds r1, r0, r1 │ │ │ │ - b.n cedd4 │ │ │ │ - ldr r2, [pc, #332] @ (cf0d0 ) │ │ │ │ + b.n ce7a0 │ │ │ │ + ldr r2, [pc, #332] @ (cea9c ) │ │ │ │ add.w r1, fp, sl, lsl #3 │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 66e34 │ │ │ │ add r0, sl │ │ │ │ @@ -161895,23 +161285,23 @@ │ │ │ │ vneglt.f32 s15, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s15, s15, s0 │ │ │ │ vcmpe.f32 s15, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w ce394 │ │ │ │ - b.w ce390 │ │ │ │ + bhi.w cdd60 │ │ │ │ + b.w cdd5c │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ - b.w ce500 │ │ │ │ + b.w cdecc │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - b.n ce950 │ │ │ │ + b.n ce31c │ │ │ │ adds r3, #2 │ │ │ │ - ldr r2, [pc, #212] @ (cf0d4 ) │ │ │ │ + ldr r2, [pc, #212] @ (ceaa0 ) │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add.w r1, fp, r3, lsl #3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 66e34 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, r3 │ │ │ │ @@ -161933,15 +161323,15 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s15, s15, s0 │ │ │ │ vcmpe.f32 s15, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s15 │ │ │ │ - b.w ce77e │ │ │ │ + b.w ce14a │ │ │ │ ldr r4, [sp, #24] │ │ │ │ sub.w r2, r9, #8 │ │ │ │ add r2, fp │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r3, r7, r4 │ │ │ │ vstr s18, [r5, #4] │ │ │ │ subs r3, #1 │ │ │ │ @@ -161952,1051 +161342,661 @@ │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r5, [r3, #0] │ │ │ │ str r5, [r2, #0] │ │ │ │ ldr r5, [r3, #4] │ │ │ │ str r5, [r2, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b.w ce4fa │ │ │ │ + b.w cdec6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r4, r6, #2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r2, r1 │ │ │ │ subs r2, #1 │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ strd r1, r2, [sp, #60] @ 0x3c │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - b.w ce402 │ │ │ │ + b.w cddce │ │ │ │ negs r3, r3 │ │ │ │ - b.w ce1d6 │ │ │ │ + b.w cdba2 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ - b.w ce876 │ │ │ │ - vldr s19, [pc, #20] @ cf0cc │ │ │ │ - b.w ce374 │ │ │ │ + b.w ce242 │ │ │ │ + vldr s19, [pc, #20] @ cea98 │ │ │ │ + b.w cdd40 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ - b.w ce488 │ │ │ │ + b.w cde54 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n cf1b0 │ │ │ │ + ble.n ce9bc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n cf0c8 │ │ │ │ + ble.n cead4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000cf0d8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ - sub sp, #28 │ │ │ │ - ldr.w lr, [r3] │ │ │ │ - mov r8, r2 │ │ │ │ - cmp.w lr, #0 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r4, [r8] │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - ble.w cf25e │ │ │ │ - movs r5, #1 │ │ │ │ - subs r3, r4, r2 │ │ │ │ - mov fp, r1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r7, r2 │ │ │ │ - sub.w r3, r4, ip │ │ │ │ - mov r6, ip │ │ │ │ - str r3, [sp, #20] │ │ │ │ - mov r3, r4 │ │ │ │ - mov r4, r5 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - strd r2, ip, [sp, #4] │ │ │ │ - str.w lr, [sp, #12] │ │ │ │ - sub.w sl, r4, r3 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - cmp.w sl, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w sl, #1 │ │ │ │ - vldr s18, [pc, #300] @ cf270 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - add r1, r4 │ │ │ │ - cmp r1, r0 │ │ │ │ - it ge │ │ │ │ - movge r1, r0 │ │ │ │ - mov r5, r1 │ │ │ │ - cmp r1, sl │ │ │ │ - blt.n cf1c6 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vmov.f32 s17, s16 │ │ │ │ - adds r0, r3, r7 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add r0, sl │ │ │ │ - subs r0, r0, r4 │ │ │ │ - add.w r9, r3, r0, lsl #3 │ │ │ │ - vldr s16, [r9] │ │ │ │ - mov r0, r9 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s18, s16 │ │ │ │ - cmp r5, sl │ │ │ │ - bge.n cf168 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - vmov.f32 s16, s17 │ │ │ │ - sub.w sl, r4, r3 │ │ │ │ - cmp.w sl, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w sl, #1 │ │ │ │ - cmp r4, sl │ │ │ │ - blt.n cf248 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vmov.f32 s19, s16 │ │ │ │ - vldr s17, [pc, #156] @ cf270 │ │ │ │ - adds r0, r3, r6 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - subs r0, r0, r4 │ │ │ │ - add r0, sl │ │ │ │ - add.w r9, r3, r0, lsl #3 │ │ │ │ - vldr s16, [r9] │ │ │ │ - mov r0, r9 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s17, s16 │ │ │ │ - cmp sl, r4 │ │ │ │ - ble.n cf1e0 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmov.f32 s16, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf248 │ │ │ │ - vdiv.f32 s15, s18, s17 │ │ │ │ - vcmp.f32 s15, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s16, s15 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - adds r4, #1 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.n cf262 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - b.n cf12e │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - add sp, #28 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r0, r0 │ │ │ │ - ... │ │ │ │ - │ │ │ │ -000cf274 : │ │ │ │ +000ceaa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ - sub sp, #84 @ 0x54 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr.w r2, [pc, #1248] @ cf770 │ │ │ │ - mov r4, r0 │ │ │ │ + str.w r0, [ip] │ │ │ │ + sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ + str.w r0, [ip] │ │ │ │ + sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ + str.w r0, [ip] │ │ │ │ + sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ + str.w r0, [ip] │ │ │ │ + sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ + str.w r0, [ip, #720] @ 0x2d0 │ │ │ │ + sub.w sp, sp, #19712 @ 0x4d00 │ │ │ │ + mov r5, r2 │ │ │ │ + sub sp, #12 │ │ │ │ + ldr.w r2, [pc, #1440] @ cf080 │ │ │ │ mov r6, r1 │ │ │ │ - str r3, [sp, #28] │ │ │ │ + add.w r1, sp, #19712 @ 0x4d00 │ │ │ │ add r2, pc │ │ │ │ - ldr.w r3, [pc, #1240] @ cf774 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ + adds r1, #4 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + addw r4, sp, #3336 @ 0xd08 │ │ │ │ + ldr.w r3, [pc, #1424] @ cf084 │ │ │ │ + mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr.w r0, [pc, #1232] @ cf778 │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add r0, pc │ │ │ │ - ldrd r5, r3, [sp, #140] @ 0x8c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldrd r8, r3, [sp, #156] @ 0x9c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - ldrd sl, r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - blx 6710c │ │ │ │ - cmp r9, r0 │ │ │ │ - bne.n cf340 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itt lt │ │ │ │ - movlt r3, #2 │ │ │ │ - strlt r3, [sp, #68] @ 0x44 │ │ │ │ - blt.n cf30e │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - itt lt │ │ │ │ - movlt r3, #3 │ │ │ │ - strlt r3, [sp, #68] @ 0x44 │ │ │ │ - blt.n cf30e │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r3, r1 │ │ │ │ - ite gt │ │ │ │ - movgt r0, #0 │ │ │ │ - movle r0, #1 │ │ │ │ - orrs.w r0, r0, r1, lsr #31 │ │ │ │ - beq.n cf36e │ │ │ │ - movs r3, #4 │ │ │ │ + add.w r3, sp, #19712 @ 0x4d00 │ │ │ │ + ldr.w fp, [r2] │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #52 @ 0x34 │ │ │ │ + adds r3, #56 @ 0x38 │ │ │ │ + ldr.w r1, [pc, #1392] @ cf088 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add r1, pc │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #60 @ 0x3c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - ldr.w r0, [pc, #1132] @ cf77c │ │ │ │ - add r1, sp, #68 @ 0x44 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #72 @ 0x48 │ │ │ │ + ldr.w r8, [r2] │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ + ldr.w sl, [r2] │ │ │ │ + blx 57998 │ │ │ │ + sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ + ldr.w r1, [pc, #1308] @ cf08c │ │ │ │ + add r1, pc │ │ │ │ + str r0, [r3, #0] │ │ │ │ + mov r0, r6 │ │ │ │ + blx 57998 │ │ │ │ + mov r7, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w ced28 │ │ │ │ + movs r0, #1 │ │ │ │ + subw r3, r4, #3228 @ 0xc9c │ │ │ │ + ldr.w r1, [pc, #1284] @ cf090 │ │ │ │ + add r1, pc │ │ │ │ + str r0, [r3, #0] │ │ │ │ + mov r0, r9 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt s15, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + it gt │ │ │ │ + vcvtgt.f32.s32 s15, s15 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + it le │ │ │ │ + vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + movs r3, #0 │ │ │ │ + vstr s15, [r8] │ │ │ │ + str.w r3, [sl] │ │ │ │ + blx 57998 │ │ │ │ + sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + orrs r0, r3 │ │ │ │ + bne.n cec16 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r2, [sl] │ │ │ │ + ldr.w r0, [pc, #1208] @ cf094 │ │ │ │ + subw r4, r4, #3244 @ 0xcac │ │ │ │ + add r1, sp, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ + str r3, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #1124] @ cf780 │ │ │ │ - ldr.w r3, [pc, #1108] @ cf774 │ │ │ │ + ldr.w r2, [pc, #1196] @ cf098 │ │ │ │ + add.w r1, sp, #19712 @ 0x4d00 │ │ │ │ + ldr.w r3, [pc, #1168] @ cf084 │ │ │ │ + adds r1, #4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w cfc18 │ │ │ │ + bne.w cf074 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #84 @ 0x54 │ │ │ │ - vpop {d8-d9} │ │ │ │ + add.w sp, sp, #19712 @ 0x4d00 │ │ │ │ + add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r0, [pc, #1088] @ cf784 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - blx 6710c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, r0 │ │ │ │ - beq.n cf2e0 │ │ │ │ - ldr.w r0, [pc, #1072] @ cf788 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #12] │ │ │ │ - blx 6710c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, r0 │ │ │ │ - beq.n cf2e0 │ │ │ │ - movs r3, #1 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n cf30e │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - ldr.w ip, [r0] │ │ │ │ - mov.w r0, ip, lsr #31 │ │ │ │ - cmp r2, ip │ │ │ │ - it le │ │ │ │ - orrle.w r0, r0, #1 │ │ │ │ - cbz r0, cf388 │ │ │ │ - movs r3, #5 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n cf30e │ │ │ │ - ldr.w r0, [fp] │ │ │ │ - add r1, ip │ │ │ │ - cmp r1, r0 │ │ │ │ - itt ge │ │ │ │ - movge r3, #6 │ │ │ │ - strge r3, [sp, #68] @ 0x44 │ │ │ │ - bge.n cf30e │ │ │ │ - ldr.w r1, [r8] │ │ │ │ - cbnz r1, cf3a4 │ │ │ │ - movs r3, #8 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n cf30e │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cbnz r1, cf3b0 │ │ │ │ - movs r3, #11 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - b.n cf30e │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r1, [pc, #1156] @ cf09c │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + subw r3, r4, #3228 @ 0xc9c │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + orrs r0, r6 │ │ │ │ + beq.n ced18 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.w ced3a │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.n cf30e │ │ │ │ + ble.n ced20 │ │ │ │ + cmp r2, #1 │ │ │ │ + mov ip, r2 │ │ │ │ + it lt │ │ │ │ + movlt.w ip, #1 │ │ │ │ + cmp r1, ip │ │ │ │ + bgt.n ced20 │ │ │ │ + cmp r2, r1 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + mov r0, r2 │ │ │ │ + it ge │ │ │ │ + movge r0, r1 │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + cmpge r3, r0 │ │ │ │ + itt lt │ │ │ │ + mvnlt.w r2, #4 │ │ │ │ + movlt r3, #5 │ │ │ │ + blt.n cebd4 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr.w lr, [r0] │ │ │ │ + cmp ip, lr │ │ │ │ + bgt.w cf064 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w cf06c │ │ │ │ + cmp r6, #0 │ │ │ │ + it ne │ │ │ │ + cmpne ip, r0 │ │ │ │ + bgt.w cf06c │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + cmp ip, r0 │ │ │ │ + ble.n ced42 │ │ │ │ + cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ + ittt ne │ │ │ │ + mvnne.w r2, #11 │ │ │ │ + movne r3, #12 │ │ │ │ + strne.w r2, [sl] │ │ │ │ + bne.n cebd8 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n cf31a │ │ │ │ + bne.w cf078 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n cf31a │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf3e0 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcmp.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf31a │ │ │ │ - ldr r0, [pc, #936] @ (cf78c ) │ │ │ │ - ldr.w fp, [r4] │ │ │ │ - add r0, pc │ │ │ │ - blx 6710c │ │ │ │ - cmp fp, r0 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - itete eq │ │ │ │ - streq r3, [sp, #12] │ │ │ │ - strne r3, [sp, #36] @ 0x24 │ │ │ │ - ldreq r3, [r7, #0] │ │ │ │ - ldrne r3, [r7, #0] │ │ │ │ - ite eq │ │ │ │ - streq r3, [sp, #36] @ 0x24 │ │ │ │ - strne r3, [sp, #12] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r0, [pc, #904] @ (cf790 ) │ │ │ │ - cmp r3, #0 │ │ │ │ + beq.n cebea │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r1, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str.w sl, [sp, #40] @ 0x28 │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ + str.w fp, [sp, #20] │ │ │ │ + str.w fp, [sp] │ │ │ │ + blx 65158 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + vldr s14, [r8] │ │ │ │ + cmp r3, #1 │ │ │ │ it gt │ │ │ │ - movgt r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - itttt le │ │ │ │ - ldrle r2, [sp, #36] @ 0x24 │ │ │ │ - addle.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ - mulle r3, r2 │ │ │ │ - rsble r3, r3, #1 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - itee gt │ │ │ │ - movgt r6, #1 │ │ │ │ - ldrle r2, [sp, #12] │ │ │ │ - addle.w r6, r2, #4294967295 @ 0xffffffff │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - it le │ │ │ │ - mulle r6, r3 │ │ │ │ - sub.w r3, sl, #4 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - it le │ │ │ │ - rsble r6, r6, #1 │ │ │ │ - adds r3, #1 │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - blx 57478 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr.w fp, [r8] │ │ │ │ - adds r3, #1 │ │ │ │ - vmov s15, r3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - cmp.w fp, #1 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vmul.f32 s15, s15, s0 │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - vstr s15, [sp, #72] @ 0x48 │ │ │ │ - beq.w cf65a │ │ │ │ - ldr r0, [pc, #792] @ (cf794 ) │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - subs r3, #8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - blx 6710c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r4, r0 │ │ │ │ - beq.w cf86a │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w cf31a │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - mov.w fp, #1 │ │ │ │ - vldr s18, [pc, #760] @ cf79c │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n cf4dc │ │ │ │ - vstr s18, [sl] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ + vmovgt s15, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + ite gt │ │ │ │ + vcvtgt.f32.s32 s15, s15 │ │ │ │ + vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s15, s14 │ │ │ │ + vstr s15, [r8] │ │ │ │ + b.n cebea │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n cebd4 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n cebd4 │ │ │ │ + ldr r1, [pc, #884] @ (cf0a0 ) │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + subs r0, #0 │ │ │ │ it ne │ │ │ │ - movne r1, #1 │ │ │ │ - bne.n cf548 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - subs r2, #1 │ │ │ │ - add r3, r1 │ │ │ │ + movne r0, #1 │ │ │ │ + b.n ceb84 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n cebd4 │ │ │ │ + ldr.w r0, [sl] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w cf07c │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w cebea │ │ │ │ + cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ + beq.n cecae │ │ │ │ + cmp r1, #1 │ │ │ │ + beq.n ced86 │ │ │ │ + subw r2, r4, #3244 @ 0xcac │ │ │ │ + subs r1, #1 │ │ │ │ + add.w r3, lr, #1 │ │ │ │ + add r0, sp, #92 @ 0x5c │ │ │ │ + str r1, [r2, #0] │ │ │ │ + subw r2, r4, #3240 @ 0xca8 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + str r3, [r2, #0] │ │ │ │ + add r2, sp, #96 @ 0x60 │ │ │ │ + ldr r3, [pc, #812] @ (cf0a4 ) │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + cmp r3, r2 │ │ │ │ + add.w r6, r1, #1 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + sub.w r6, r1, r6, lsl #3 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + sub.w r9, r1, #8 │ │ │ │ + blt.n cee66 │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.n cee9c │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r2, r3 │ │ │ │ + beq.w ceeca │ │ │ │ + ldr r7, [pc, #760] @ (cf0a8 ) │ │ │ │ + add.w r2, sp, #19712 @ 0x4d00 │ │ │ │ + ldr r1, [pc, #756] @ (cf0ac ) │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r7, pc │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + add r1, pc │ │ │ │ + strd fp, r3, [sp, #4] │ │ │ │ + add.w r0, r7, #12 │ │ │ │ + mov r3, r5 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + blx 5fe70 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r0, #11 │ │ │ │ + it lt │ │ │ │ + movlt r0, #11 │ │ │ │ + cmp r3, r0 │ │ │ │ + ble.w ceee6 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + sub.w r1, r6, #28 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + sub.w r0, r6, #32 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str.w sl, [sp, #40] @ 0x28 │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ + str.w fp, [sp, #20] │ │ │ │ + str.w fp, [sp] │ │ │ │ + blx 65158 │ │ │ │ + sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, fp │ │ │ │ - blt.w cf31a │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - vldr s15, [r3] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - add.w sl, r3, r6, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf4aa │ │ │ │ - vldr s14, [sl] │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf4ae │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s15, [sl] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ + cbnz r3, cee2a │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w cef96 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r2, #2 │ │ │ │ + bgt.w cef68 │ │ │ │ + cmp r2, #1 │ │ │ │ + it gt │ │ │ │ + vmovgt s15, r2 │ │ │ │ + vldr s14, [r8] │ │ │ │ + mov.w r3, #0 │ │ │ │ + it gt │ │ │ │ + vcvtgt.f32.s32 s15, s15 │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + it le │ │ │ │ + vmovle.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf546 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - mov r1, sl │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - blx 5a400 │ │ │ │ - vldr s14, [sl] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [sl] │ │ │ │ - b.n cf4c0 │ │ │ │ - movs r1, #0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add.w lr, fp, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - cmp lr, r3 │ │ │ │ it ge │ │ │ │ - movge lr, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r9, fp, r3 │ │ │ │ - cmp.w r9, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - cmp lr, r9 │ │ │ │ - blt.n cf652 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - mov r6, r1 │ │ │ │ - adds r4, r3, r2 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r4, r9 │ │ │ │ - str.w fp, [sp, #56] @ 0x38 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - mov fp, lr │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - b.n cf5e0 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf638 │ │ │ │ - vldr s15, [r0, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf638 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [sl] │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - adds r4, #8 │ │ │ │ - add r7, r3 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp fp, r9 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s14 │ │ │ │ - vmla.f32 s15, s16, s17 │ │ │ │ - vstr s15, [sl] │ │ │ │ - blt.n cf648 │ │ │ │ - vldr s17, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - add.w r0, r3, r7, lsl #3 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s16, [r0] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.n cf58a │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - b.n cf5ae │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r6, #1 │ │ │ │ - movne r6, #0 │ │ │ │ - b.n cf61c │ │ │ │ - mov r1, r6 │ │ │ │ - ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w cf524 │ │ │ │ - b.n cf4c0 │ │ │ │ - ldr r0, [pc, #316] @ (cf798 ) │ │ │ │ + vmovge.f32 s14, s15 │ │ │ │ + vstr s14, [r8] │ │ │ │ + b.n cebea │ │ │ │ + subw r1, r4, #3244 @ 0xcac │ │ │ │ + subs r2, r2, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + subw r0, r4, #3240 @ 0xca8 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + mla r1, r2, r3, r3 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [r0, #0] │ │ │ │ + ldr r2, [pc, #548] @ (cf0b0 ) │ │ │ │ + add r0, sp, #92 @ 0x5c │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r2, sp, #96 @ 0x60 │ │ │ │ + blx 5d9c8 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq.n ceda0 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #520] @ (cf0b4 ) │ │ │ │ + ldr r0, [pc, #524] @ (cf0b8 ) │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [pc, #520] @ (cf0bc ) │ │ │ │ add r0, pc │ │ │ │ - blx 6710c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r4, r0 │ │ │ │ - beq.w cfa3a │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne.w cedae │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + add.w r9, r9, r2, lsl #3 │ │ │ │ + mla r3, r3, r2, r2 │ │ │ │ + add.w r6, r6, r3, lsl #3 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ + str.w r3, [r9, #4] │ │ │ │ + str.w r2, [r9] │ │ │ │ + b.n cebea │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r6, [sp, #8] │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + sub.w r9, r6, #32 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + strd fp, r1, [sp, #20] │ │ │ │ + sub.w r1, r6, #28 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r9 │ │ │ │ + strd fp, r2, [sp] │ │ │ │ + mov r2, r5 │ │ │ │ + str.w sl, [sp, #32] │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + blx 628f4 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w cf31a │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - vldr s18, [pc, #288] @ cf79c │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - b.n cf6b4 │ │ │ │ - vstr s18, [r9] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - movne.w sl, #1 │ │ │ │ - bne.n cf726 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - subs r3, #1 │ │ │ │ - add r1, r0 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - add r6, r1 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - cmp r1, fp │ │ │ │ - blt.w cf31a │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ - vldr s15, [r1] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - add.w r9, r1, r6, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf682 │ │ │ │ - vldr s14, [r9] │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf686 │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s15, [r9] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf722 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - mov r1, r9 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ + ble.w cee18 │ │ │ │ + subw r2, r4, #3236 @ 0xca4 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #48 @ 0x30 │ │ │ │ + ble.n cef9a │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + strd fp, r2, [sp, #20] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r9 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + sub.w r2, r6, #36 @ 0x24 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [sp, #36] @ 0x24 │ │ │ │ + str.w sl, [sp, #40] @ 0x28 │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ - blx 5a400 │ │ │ │ - vldr s14, [r9] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r9] │ │ │ │ - b.n cf69a │ │ │ │ - mov.w sl, #0 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - add.w lr, fp, r0 │ │ │ │ - cmp lr, r1 │ │ │ │ - it ge │ │ │ │ - movge lr, r1 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - sub.w r8, fp, r0 │ │ │ │ - cmp.w r8, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ - cmp lr, r8 │ │ │ │ - blt.w cf860 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - adds r4, r1, r3 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - add r4, r8 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + blx 65158 │ │ │ │ + b.n cee18 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + subw r1, r4, #3244 @ 0xcac │ │ │ │ + str r3, [sp, #8] │ │ │ │ + subw r4, r4, #3240 @ 0xca8 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + subs r2, #2 │ │ │ │ + ldr r0, [pc, #324] @ (cf0c0 ) │ │ │ │ + adds r3, #16 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #324] @ (cf0c4 ) │ │ │ │ + add r0, pc │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r2, [r1, #0] │ │ │ │ + sub.w r1, r6, #44 @ 0x2c │ │ │ │ + str r2, [r4, #0] │ │ │ │ + sub.w r2, r6, #40 @ 0x28 │ │ │ │ + blx 60918 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + b.n cee32 │ │ │ │ + add.w r3, r7, #16 │ │ │ │ + ldr r7, [pc, #296] @ (cf0c8 ) │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r5 │ │ │ │ + add r7, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r0, r7 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #8] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r4, r1, r4, lsl #3 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add.w r7, r1, r8, lsl #3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, lr │ │ │ │ - b.n cf7f2 │ │ │ │ - nop │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + blx 5e9dc │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r0, r7 │ │ │ │ + movs r1, #49 @ 0x31 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r7, [r5, #0] │ │ │ │ + ldr r3, [pc, #256] @ (cf0cc ) │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mul.w r1, r7, r1 │ │ │ │ + add.w ip, r7, r1 │ │ │ │ + rsb r7, r7, #49 @ 0x31 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + add.w r2, r4, ip, lsl #3 │ │ │ │ + movs r1, #0 │ │ │ │ + subw r2, r2, #3224 @ 0xc98 │ │ │ │ + str r1, [r2, #0] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + subw r2, r4, #3244 @ 0xcac │ │ │ │ + str r7, [r2, #0] │ │ │ │ + sub.w r2, r6, #44 @ 0x2c │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + mov r1, r7 │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + mov r0, r9 │ │ │ │ + strd fp, r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + sub.w r7, r6, #24 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r7, [sp, #32] │ │ │ │ + sub.w r7, r6, #36 @ 0x24 │ │ │ │ + str.w sl, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + blx 65158 │ │ │ │ + sub.w r3, r4, #3232 @ 0xca0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cbnz r3, cf044 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n cef96 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #128] @ (cf0d0 ) │ │ │ │ + ldr r0, [pc, #128] @ (cf0d4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + adds r2, #16 │ │ │ │ + add r0, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, r5 │ │ │ │ + blx 5e9dc │ │ │ │ + b.n cee18 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n cebd4 │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.n cebd4 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + negs r3, r3 │ │ │ │ + b.n cebd8 │ │ │ │ + negs r3, r0 │ │ │ │ + b.n cebd8 │ │ │ │ + strb r2, [r5, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + ldrh r4, [r2, #58] @ 0x3a │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + str r3, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #928] @ 0x3a0 │ │ │ │ + pop {r2, r7, pc} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + ldrh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r3, #52] @ 0x34 │ │ │ │ + bls.n cf18c │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + bls.n cf10c │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + bhi.n cf168 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + bhi.n cf130 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + lsrs r2, r2, #27 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrh r0, [r1, #22] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + lsrs r6, r7, #22 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + bvs.n cf000 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r4, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf848 │ │ │ │ - vldr s15, [r6, #-4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf848 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r9] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r4, #8 │ │ │ │ - adds r6, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp sl, r8 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s14 │ │ │ │ - vmla.f32 s15, s16, s17 │ │ │ │ - vstr s15, [r9] │ │ │ │ - blt.n cf858 │ │ │ │ - vldr s17, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s16, [r6, #-8] │ │ │ │ - sub.w r0, r6, #8 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - cmp r7, #0 │ │ │ │ - bne.n cf7a0 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - b.n cf7c4 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r7, #1 │ │ │ │ - movne r7, #0 │ │ │ │ - b.n cf82c │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - beq.w cf6fc │ │ │ │ - b.n cf69a │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w cf31a │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r2, r9, #2 │ │ │ │ - mov.w fp, #1 │ │ │ │ - vldr s18, [pc, #-224] @ cf79c │ │ │ │ - subs r7, r3, #1 │ │ │ │ - lsls r3, r7, #3 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - b.n cf8b4 │ │ │ │ - vstr s18, [sl] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - movne r1, #1 │ │ │ │ - bne.n cf920 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r2, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, fp │ │ │ │ - blt.w cf31a │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - vldr s15, [r3] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - add.w sl, r3, r6, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf88a │ │ │ │ - vldr s14, [sl] │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cf88e │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s15, [sl] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cf91e │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - mov r1, sl │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - blx 5a400 │ │ │ │ - vldr s14, [sl] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [sl] │ │ │ │ - b.n cf8a0 │ │ │ │ - movs r1, #0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add.w lr, fp, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - cmp lr, r3 │ │ │ │ - it ge │ │ │ │ - movge lr, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - sub.w r9, fp, r3 │ │ │ │ - cmp.w r9, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - cmp lr, r9 │ │ │ │ - blt.n cfa32 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ - mov r6, r1 │ │ │ │ - str.w fp, [sp, #56] @ 0x38 │ │ │ │ - mov fp, lr │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ - mul.w r4, r9, r3 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - sub.w r4, r4, r9 │ │ │ │ - add r4, r2 │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - b.n cf9c0 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfa18 │ │ │ │ - vldr s15, [r0, #4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfa18 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [sl] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add r4, r3 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - add r7, r3 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp fp, r9 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s14 │ │ │ │ - vmla.f32 s15, s16, s17 │ │ │ │ - vstr s15, [sl] │ │ │ │ - blt.n cfa28 │ │ │ │ - vldr s17, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - add.w r0, r3, r7, lsl #3 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s16, [r0] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.n cf968 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - b.n cf98c │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r6, #1 │ │ │ │ - movne r6, #0 │ │ │ │ - b.n cf9fc │ │ │ │ - mov r1, r6 │ │ │ │ - ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w cf8fc │ │ │ │ - b.n cf8a0 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w cf31a │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add.w r3, r9, #2 │ │ │ │ - vldr s18, [pc, #-684] @ cf79c │ │ │ │ - subs r2, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - lsls r2, r2, #3 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - b.n cfa88 │ │ │ │ - vstr s18, [r7] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ne │ │ │ │ - movne.w r9, #1 │ │ │ │ - bne.n cfaf6 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - add r6, r2 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r2, fp │ │ │ │ - blt.w cf31a │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ - vldr s15, [r2] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - add.w r7, r2, r6, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cfa5a │ │ │ │ - vldr s14, [r7] │ │ │ │ - vcmp.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n cfa5e │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s15, [r7] │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfaf2 │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - blx 5a400 │ │ │ │ - vldr s14, [r7] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r7] │ │ │ │ - b.n cfa72 │ │ │ │ - mov.w r9, #0 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add.w lr, fp, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - cmp lr, r2 │ │ │ │ - it ge │ │ │ │ - movge lr, r2 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - sub.w sl, fp, r2 │ │ │ │ - cmp.w sl, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w sl, #1 │ │ │ │ - cmp lr, sl │ │ │ │ - blt.n cfc0e │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - mov r6, r9 │ │ │ │ - str.w fp, [sp, #40] @ 0x28 │ │ │ │ - mov r9, lr │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - mul.w r4, sl, r2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - sub.w r4, r4, sl │ │ │ │ - add r4, r2 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add.w r4, r2, r4, lsl #3 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - add.w r8, r2, sl, lsl #3 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - b.n cfb9e │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfbf4 │ │ │ │ - vldr s15, [fp, #-4] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n cfbf4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r7] │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add r4, r8 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r9, sl │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vmul.f32 s16, s16, s14 │ │ │ │ - vmla.f32 s15, s16, s17 │ │ │ │ - vstr s15, [r7] │ │ │ │ - blt.n cfc04 │ │ │ │ - vldr s17, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s16, [fp, #-8] │ │ │ │ - sub.w r0, fp, #8 │ │ │ │ - vcmpe.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s17, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s17, s17, s0 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne.n cfb4a │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - b.n cfb6e │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r6, #1 │ │ │ │ - movne r6, #0 │ │ │ │ - b.n cfbd8 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - bne.w cfa72 │ │ │ │ - b.n cfad0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ -000cfc1c : │ │ │ │ +000cf0d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ - ldr r5, [pc, #804] @ (cff58 ) │ │ │ │ + ldr r5, [pc, #804] @ (cf414 ) │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ - ldr r4, [pc, #804] @ (cff5c ) │ │ │ │ + ldr r4, [pc, #804] @ (cf418 ) │ │ │ │ mov r9, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #804] @ (cff60 ) │ │ │ │ + ldr r1, [pc, #804] @ (cf41c ) │ │ │ │ ldr r6, [sp, #216] @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -163019,130 +162019,130 @@ │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldrd r7, fp, [sp, #220] @ 0xdc │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n cfcfe │ │ │ │ + beq.n cf1ba │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n cfcf2 │ │ │ │ + blt.n cf1ae │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ cmp r1, r5 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ orrs.w r3, r3, r5, lsr #31 │ │ │ │ itt ne │ │ │ │ mvnne.w r2, #2 │ │ │ │ movne r3, #3 │ │ │ │ - bne.n cfcf8 │ │ │ │ + bne.n cf1b4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ lsrs r3, r6, #31 │ │ │ │ cmp r1, r6 │ │ │ │ it le │ │ │ │ orrle.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n cfd26 │ │ │ │ + beq.n cf1e2 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #4 │ │ │ │ mvn.w r2, #3 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #672] @ (cff64 ) │ │ │ │ + ldr r0, [pc, #672] @ (cf420 ) │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - vldr s0, [pc, #644] @ cff54 │ │ │ │ - ldr r2, [pc, #660] @ (cff68 ) │ │ │ │ - ldr r3, [pc, #644] @ (cff5c ) │ │ │ │ + vldr s0, [pc, #644] @ cf410 │ │ │ │ + ldr r2, [pc, #660] @ (cf424 ) │ │ │ │ + ldr r3, [pc, #644] @ (cf418 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w d01ae │ │ │ │ + bne.w cf66a │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n cfcc2 │ │ │ │ - ldr r1, [pc, #620] @ (cff6c ) │ │ │ │ + b.n cf17e │ │ │ │ + ldr r1, [pc, #620] @ (cf428 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n cfc84 │ │ │ │ - ldr r1, [pc, #608] @ (cff70 ) │ │ │ │ + bne.n cf140 │ │ │ │ + ldr r1, [pc, #608] @ (cf42c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n cfc84 │ │ │ │ + bne.n cf140 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n cfcc2 │ │ │ │ + b.n cf17e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ adds r2, r5, r6 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.w d01a2 │ │ │ │ + bge.w cf65e │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w r2, r6, r5, lsl #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ - blt.n cfd44 │ │ │ │ + blt.n cf200 │ │ │ │ mvn.w r2, #7 │ │ │ │ movs r3, #8 │ │ │ │ - b.n cfcf8 │ │ │ │ + b.n cf1b4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d01aa │ │ │ │ + bne.w cf666 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n cfe4c │ │ │ │ + beq.n cf308 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w d0182 │ │ │ │ + beq.w cf63e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ mov r0, r6 │ │ │ │ subs r4, r3, #1 │ │ │ │ movs r3, #2 │ │ │ │ - vldr s16, [pc, #488] @ cff54 │ │ │ │ + vldr s16, [pc, #488] @ cf410 │ │ │ │ add.w r8, sp, #112 @ 0x70 │ │ │ │ lsls r4, r4, #3 │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ str.w fp, [sp, #88] @ 0x58 │ │ │ │ subs r3, r7, #1 │ │ │ │ - vldr s17, [pc, #464] @ cff54 │ │ │ │ + vldr s17, [pc, #464] @ cf410 │ │ │ │ add r0, r3 │ │ │ │ subs r6, r3, r2 │ │ │ │ cmp r0, r1 │ │ │ │ it ge │ │ │ │ movge r0, r1 │ │ │ │ cmp r6, #1 │ │ │ │ it lt │ │ │ │ movlt r6, #1 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, r6 │ │ │ │ - blt.n cfe28 │ │ │ │ + blt.n cf2e4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mul.w r5, r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ subs r5, r5, r6 │ │ │ │ adds r1, r3, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -163174,63 +162174,63 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r9, r6 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s17, s17, s16 │ │ │ │ - bge.n cfdbc │ │ │ │ + bge.n cf278 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vstmia fp!, {s17} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s16, s17 │ │ │ │ cmp r7, r5 │ │ │ │ - bgt.w cff74 │ │ │ │ + bgt.w cf430 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r7, #1 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - b.n cfd80 │ │ │ │ + b.n cf23c │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w d0182 │ │ │ │ + beq.w cf63e │ │ │ │ ldr.w ip, [sp, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ mov lr, fp │ │ │ │ mov r4, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ mov r6, r1 │ │ │ │ str.w fp, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ - vldr s16, [pc, #232] @ cff54 │ │ │ │ + vldr s16, [pc, #232] @ cf410 │ │ │ │ mov r3, r5 │ │ │ │ add.w r8, sp, #112 @ 0x70 │ │ │ │ mov r7, r2 │ │ │ │ mov fp, ip │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str.w r9, [sp, #80] @ 0x50 │ │ │ │ adds r5, r7, #1 │ │ │ │ - vldr s17, [pc, #212] @ cff54 │ │ │ │ + vldr s17, [pc, #212] @ cf410 │ │ │ │ add r0, r5 │ │ │ │ sub.w r9, r5, r3 │ │ │ │ cmp r0, r6 │ │ │ │ it ge │ │ │ │ movge r0, r6 │ │ │ │ cmp.w r9, #1 │ │ │ │ it lt │ │ │ │ movlt.w r9, #1 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, r9 │ │ │ │ - blt.n cff2a │ │ │ │ + blt.n cf3e6 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r5, r9 │ │ │ │ subs r4, r3, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r4, fp │ │ │ │ @@ -163262,15 +162262,15 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r5 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s17, s17, s16 │ │ │ │ - bge.n cfebc │ │ │ │ + bge.n cf378 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r9 │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ @@ -163278,56 +162278,56 @@ │ │ │ │ adds r2, r7, #2 │ │ │ │ vstmia r1!, {s17} │ │ │ │ add fp, r3 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s16, s17 │ │ │ │ cmp r2, r4 │ │ │ │ - bgt.w d0172 │ │ │ │ + bgt.w cf62e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r7, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - b.n cfe7c │ │ │ │ + b.n cf338 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + strb r4, [r3, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #25] │ │ │ │ + ldrh r6, [r7, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + str r2, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r1, #24] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldrd r7, fp, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w d0182 │ │ │ │ + beq.w cf63e │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ movs r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w cfcce │ │ │ │ + beq.w cf18a │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ - ldr r3, [pc, #536] @ (d01b4 ) │ │ │ │ + ldr r3, [pc, #536] @ (cf670 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #536] @ (d01b8 ) │ │ │ │ + ldr r3, [pc, #536] @ (cf674 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #532] @ (d01bc ) │ │ │ │ + ldr r3, [pc, #532] @ (cf678 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -163336,21 +162336,21 @@ │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 660b8 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w d0188 │ │ │ │ + beq.w cf644 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r2, #2 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - beq.n d007a │ │ │ │ + beq.n cf536 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n d000a │ │ │ │ + ble.n cf4c6 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ mov r4, r7 │ │ │ │ movs r5, #1 │ │ │ │ add.w sl, sp, #112 @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ @@ -163360,99 +162360,99 @@ │ │ │ │ str r3, [r4, #0] │ │ │ │ add.w r8, r8, #8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ adds r4, #8 │ │ │ │ str.w r3, [r4, #-4] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n cffe8 │ │ │ │ + bge.n cf4a4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d0122 │ │ │ │ + beq.w cf5de │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r9 │ │ │ │ strd r9, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #408] @ (d01c0 ) │ │ │ │ + ldr r3, [pc, #408] @ (cf67c ) │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ blx 5aabc │ │ │ │ ldr.w r1, [r9] │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n cffb2 │ │ │ │ + ble.n cf46e │ │ │ │ mov r0, fp │ │ │ │ mov r2, r7 │ │ │ │ adds r3, r7, #4 │ │ │ │ add.w r4, fp, r1, lsl #2 │ │ │ │ vldmia r0!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r4, r0 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d004c │ │ │ │ + bne.n cf508 │ │ │ │ vstr s14, [sp, #112] @ 0x70 │ │ │ │ vstr s15, [sp, #116] @ 0x74 │ │ │ │ - b.n cffb2 │ │ │ │ + b.n cf46e │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n d00b4 │ │ │ │ + ble.n cf570 │ │ │ │ add.w r0, fp, r0, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r7 │ │ │ │ adds r3, r7, #4 │ │ │ │ vldmia r1!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d0088 │ │ │ │ + bne.n cf544 │ │ │ │ vstr s14, [sp, #112] @ 0x70 │ │ │ │ vstr s15, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d0148 │ │ │ │ + beq.n cf604 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r9 │ │ │ │ strd r9, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r0, [pc, #244] @ (d01c4 ) │ │ │ │ + ldr r0, [pc, #244] @ (cf680 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #244] @ (d01c8 ) │ │ │ │ + ldr r3, [pc, #244] @ (cf684 ) │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ blx 5aabc │ │ │ │ ldr.w r1, [r9] │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w cffb2 │ │ │ │ + ble.w cf46e │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ mov r4, r7 │ │ │ │ movs r5, #1 │ │ │ │ add.w sl, sp, #112 @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ @@ -163462,17 +162462,17 @@ │ │ │ │ str r3, [r4, #0] │ │ │ │ add.w r8, r8, #8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ adds r4, #8 │ │ │ │ str.w r3, [r4, #-4] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n d00fa │ │ │ │ + bge.n cf5b6 │ │ │ │ ldr.w r1, [r9] │ │ │ │ - b.n cffb2 │ │ │ │ + b.n cf46e │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r9 │ │ │ │ strd r9, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -163480,83 +162480,83 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #16] │ │ │ │ blx 5aabc │ │ │ │ - b.n d0038 │ │ │ │ + b.n cf4f4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r9 │ │ │ │ strd r9, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #108] @ (d01cc ) │ │ │ │ - ldr r3, [pc, #112] @ (d01d0 ) │ │ │ │ + ldr r0, [pc, #108] @ (cf688 ) │ │ │ │ + ldr r3, [pc, #112] @ (cf68c ) │ │ │ │ str r7, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ blx 5aabc │ │ │ │ - b.n d00e2 │ │ │ │ + b.n cf59e │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r7, fp, [sp, #88] @ 0x58 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w cff82 │ │ │ │ + bne.w cf43e │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n cfcd2 │ │ │ │ + b.n cf18e │ │ │ │ vldr s15, [sp, #108] @ 0x6c │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w cfcce │ │ │ │ + beq.w cf18a │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ - b.n cfcd2 │ │ │ │ + b.n cf18e │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n cfcf8 │ │ │ │ + b.n cf1b4 │ │ │ │ negs r3, r3 │ │ │ │ - b.n cfcc2 │ │ │ │ + b.n cf17e │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ + bcs.n cf5b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + ldrh r6, [r2, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + bcs.n cf6ac │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r4, #26] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + bne.n cf75c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + ldrh r2, [r3, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + beq.n cf648 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000d01d4 : │ │ │ │ +000cf690 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ - ldr r5, [pc, #940] @ (d0598 ) │ │ │ │ + ldr r5, [pc, #940] @ (cfa54 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #940] @ (d059c ) │ │ │ │ + ldr r4, [pc, #940] @ (cfa58 ) │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ - ldr r1, [pc, #940] @ (d05a0 ) │ │ │ │ + ldr r1, [pc, #940] @ (cfa5c ) │ │ │ │ ldr.w r8, [sp, #200] @ 0xc8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ @@ -163579,129 +162579,129 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ - cbz r0, d029c │ │ │ │ + cbz r0, cf758 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.n d0294 │ │ │ │ + blt.n cf750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ lsrs r3, r4, #31 │ │ │ │ cmp r1, r4 │ │ │ │ it le │ │ │ │ orrle.w r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d02c4 │ │ │ │ + beq.n cf780 │ │ │ │ mvn.w r3, #2 │ │ │ │ movs r2, #3 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [r1, #0] │ │ │ │ - ldr r0, [pc, #828] @ (d05a4 ) │ │ │ │ + ldr r0, [pc, #828] @ (cfa60 ) │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - vldr s0, [pc, #800] @ d0594 │ │ │ │ - ldr r2, [pc, #816] @ (d05a8 ) │ │ │ │ - ldr r3, [pc, #804] @ (d059c ) │ │ │ │ + vldr s0, [pc, #800] @ cfa50 │ │ │ │ + ldr r2, [pc, #816] @ (cfa64 ) │ │ │ │ + ldr r3, [pc, #804] @ (cfa58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w d07f0 │ │ │ │ + bne.w cfcac │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #2 │ │ │ │ - b.n d0260 │ │ │ │ - ldr r1, [pc, #780] @ (d05ac ) │ │ │ │ + b.n cf71c │ │ │ │ + ldr r1, [pc, #780] @ (cfa68 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n d0242 │ │ │ │ - ldr r1, [pc, #772] @ (d05b0 ) │ │ │ │ + bne.n cf6fe │ │ │ │ + ldr r1, [pc, #772] @ (cfa6c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n d0242 │ │ │ │ + bne.n cf6fe │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ str r3, [r1, #0] │ │ │ │ - b.n d0264 │ │ │ │ + b.n cf720 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsrs r2, r3, #31 │ │ │ │ cmp r1, r3 │ │ │ │ it le │ │ │ │ orrle.w r2, r2, #1 │ │ │ │ - cbz r2, d02dc │ │ │ │ + cbz r2, cf798 │ │ │ │ mvn.w r3, #3 │ │ │ │ movs r2, #4 │ │ │ │ - b.n d0260 │ │ │ │ + b.n cf71c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ adds r0, r4, r3 │ │ │ │ cmp r0, r2 │ │ │ │ - bge.w d07e4 │ │ │ │ + bge.w cfca0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add.w r0, r3, r4, lsl #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r0, r2 │ │ │ │ - blt.n d02fa │ │ │ │ + blt.n cf7b6 │ │ │ │ mvn.w r3, #7 │ │ │ │ movs r2, #8 │ │ │ │ - b.n d0260 │ │ │ │ + b.n cf71c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w d07ec │ │ │ │ + bne.w cfca8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w d044a │ │ │ │ + beq.w cf906 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w d07c4 │ │ │ │ + beq.w cfc80 │ │ │ │ add.w sl, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #2 │ │ │ │ strd r9, r3, [sp, #72] @ 0x48 │ │ │ │ mov lr, fp │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ mov.w sl, sl, lsl #3 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ mov r0, r1 │ │ │ │ - vldr s16, [pc, #612] @ d0594 │ │ │ │ + vldr s16, [pc, #612] @ cfa50 │ │ │ │ mov r6, ip │ │ │ │ mov r9, r8 │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ str.w fp, [sp, #84] @ 0x54 │ │ │ │ subs r4, r6, #1 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add r7, r4 │ │ │ │ subs r4, r4, r5 │ │ │ │ cmp r7, r1 │ │ │ │ - vldr s17, [pc, #584] @ d0594 │ │ │ │ + vldr s17, [pc, #584] @ cfa50 │ │ │ │ it ge │ │ │ │ movge r7, r1 │ │ │ │ cmp r4, #1 │ │ │ │ it lt │ │ │ │ movlt r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d03f2 │ │ │ │ + beq.n cf8ae │ │ │ │ cmp r7, r4 │ │ │ │ - blt.n d03ce │ │ │ │ + blt.n cf88a │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul.w r5, r4, r3 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs r5, r5, r4 │ │ │ │ add r3, r6 │ │ │ │ @@ -163726,34 +162726,34 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r4, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vdiv.f32 s15, s16, s14 │ │ │ │ vadd.f32 s17, s17, s15 │ │ │ │ - ble.n d0382 │ │ │ │ + ble.n cf83e │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [r3, #0] │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vstmia fp!, {s17} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s16, s17 │ │ │ │ cmp r6, r0 │ │ │ │ - bgt.w d07b6 │ │ │ │ + bgt.w cfc72 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r6, #1 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ - b.n d033c │ │ │ │ + b.n cf7f8 │ │ │ │ cmp r7, r4 │ │ │ │ - blt.n d03ce │ │ │ │ + blt.n cf88a │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mul.w r5, r4, r3 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs r5, r5, r4 │ │ │ │ add r3, r6 │ │ │ │ add r5, r3 │ │ │ │ @@ -163772,48 +162772,48 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r4, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s17, s17, s16 │ │ │ │ - ble.n d040e │ │ │ │ - b.n d03c4 │ │ │ │ + ble.n cf8ca │ │ │ │ + b.n cf880 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w d07c4 │ │ │ │ + beq.w cfc80 │ │ │ │ mov ip, r9 │ │ │ │ movs r2, #1 │ │ │ │ str.w r9, [sp, #68] @ 0x44 │ │ │ │ mov lr, r4 │ │ │ │ mov r9, fp │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r3 │ │ │ │ str.w fp, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - vldr s16, [pc, #296] @ d0594 │ │ │ │ + vldr s16, [pc, #296] @ cfa50 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r4 │ │ │ │ mov r8, r2 │ │ │ │ mov fp, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r7, r8 │ │ │ │ sub.w r4, r8, r4 │ │ │ │ cmp r7, r5 │ │ │ │ it ge │ │ │ │ movge r7, r5 │ │ │ │ cmp r4, #1 │ │ │ │ it lt │ │ │ │ movlt r4, #1 │ │ │ │ - vldr s17, [pc, #264] @ d0594 │ │ │ │ + vldr s17, [pc, #264] @ cfa50 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n d0534 │ │ │ │ + beq.n cf9f0 │ │ │ │ cmp r7, r4 │ │ │ │ - blt.n d050a │ │ │ │ + blt.n cf9c6 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add.w r5, fp, r6 │ │ │ │ add r5, r4 │ │ │ │ add.w sl, r4, #1073741824 @ 0x40000000 │ │ │ │ add.w sl, sl, #4294967295 @ 0xffffffff │ │ │ │ vmov.f32 s18, s16 │ │ │ │ add.w r5, r2, r5, lsl #3 │ │ │ │ @@ -163837,15 +162837,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r4, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vdiv.f32 s15, s16, s14 │ │ │ │ vadd.f32 s17, s17, s15 │ │ │ │ - ble.n d04ba │ │ │ │ + ble.n cf976 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r3, sl │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [r2, #0] │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ @@ -163854,22 +162854,22 @@ │ │ │ │ subs r6, #1 │ │ │ │ add fp, r2 │ │ │ │ vstmia r9!, {s17} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s16, s17 │ │ │ │ cmp r8, r0 │ │ │ │ - bgt.n d05b4 │ │ │ │ + bgt.n cfa70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r4, [r2, #0] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ - b.n d0476 │ │ │ │ + b.n cf932 │ │ │ │ cmp r7, r4 │ │ │ │ - blt.n d050a │ │ │ │ + blt.n cf9c6 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add.w r5, fp, r6 │ │ │ │ add r5, r4 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mov sl, r3 │ │ │ │ add.w r5, r2, r5, lsl #3 │ │ │ │ vldr s16, [r5] │ │ │ │ @@ -163885,161 +162885,161 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r4, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s17, s17, s16 │ │ │ │ - ble.n d054a │ │ │ │ + ble.n cfa06 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r3, sl │ │ │ │ ldr r5, [r2, #0] │ │ │ │ - b.n d050a │ │ │ │ + b.n cf9c6 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r4] │ │ │ │ + ldr r4, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #2] │ │ │ │ + strh r4, [r0, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r5, #12] │ │ │ │ + ldrh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r3, r2] │ │ │ │ + ldr r4, [r3, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, #18] │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + strh r6, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r7, fp, [sp, #80] @ 0x50 │ │ │ │ mov r8, r3 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w d07c4 │ │ │ │ + beq.w cfc80 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ movs r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d0270 │ │ │ │ + beq.w cf72c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r5, sp, #100 @ 0x64 │ │ │ │ - ldr r3, [pc, #540] @ (d07f4 ) │ │ │ │ + ldr r3, [pc, #540] @ (cfcb0 ) │ │ │ │ add r4, sp, #104 @ 0x68 │ │ │ │ - ldr.w sl, [pc, #540] @ d07f8 │ │ │ │ + ldr.w sl, [pc, #540] @ cfcb4 │ │ │ │ add.w r9, sp, #96 @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #532] @ (d07fc ) │ │ │ │ + ldr r3, [pc, #532] @ (cfcb8 ) │ │ │ │ add sl, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ strd r9, r4, [sp] │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d07ca │ │ │ │ + beq.w cfc86 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.n d0680 │ │ │ │ + beq.n cfb3c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d0752 │ │ │ │ + bne.w cfc0e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d072c │ │ │ │ + beq.w cfbe8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ strd r6, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #456] @ (d0800 ) │ │ │ │ + ldr r3, [pc, #456] @ (cfcbc ) │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ blx 5aabc │ │ │ │ ldr r1, [r6, #0] │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n d05f2 │ │ │ │ + ble.n cfaae │ │ │ │ mov r0, fp │ │ │ │ mov r2, r7 │ │ │ │ adds r3, r7, #4 │ │ │ │ add.w ip, fp, r1, lsl #2 │ │ │ │ vldmia r0!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp ip, r0 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d065a │ │ │ │ - b.n d05f2 │ │ │ │ + bne.n cfb16 │ │ │ │ + b.n cfaae │ │ │ │ ldr r0, [r6, #0] │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n d06b6 │ │ │ │ + ble.n cfb72 │ │ │ │ add.w r0, fp, r0, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r7 │ │ │ │ adds r3, r7, #4 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d0692 │ │ │ │ + bne.n cfb4e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d078c │ │ │ │ + beq.n cfc48 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ strd r6, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #308] @ (d0804 ) │ │ │ │ + ldr r0, [pc, #308] @ (cfcc0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #308] @ (d0808 ) │ │ │ │ + ldr r3, [pc, #308] @ (cfcc4 ) │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ blx 5aabc │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d05f2 │ │ │ │ + beq.n cfaae │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ - ble.w d05f2 │ │ │ │ + ble.w cfaae │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w lr, r7, #4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r3 │ │ │ │ add.w ip, r3, r1, lsl #2 │ │ │ │ mov r3, lr │ │ │ │ vldmia r0!, {s13} │ │ │ │ @@ -164048,16 +163048,16 @@ │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, ip │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d0706 │ │ │ │ - b.n d05f2 │ │ │ │ + bne.n cfbc2 │ │ │ │ + b.n cfaae │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ strd r6, r3, [sp, #20] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -164065,89 +163065,1085 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ blx 5aabc │ │ │ │ - b.n d0648 │ │ │ │ + b.n cfb04 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w d061a │ │ │ │ + ble.w cfad6 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ adds r3, r7, #4 │ │ │ │ add.w r0, r1, r0, lsl #2 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d0766 │ │ │ │ - b.n d061a │ │ │ │ + bne.n cfc22 │ │ │ │ + b.n cfad6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ strd r6, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #104] @ (d080c ) │ │ │ │ - ldr r3, [pc, #108] @ (d0810 ) │ │ │ │ + ldr r0, [pc, #104] @ (cfcc8 ) │ │ │ │ + ldr r3, [pc, #108] @ (cfccc ) │ │ │ │ str r7, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ blx 5aabc │ │ │ │ - b.n d06e4 │ │ │ │ + b.n cfba0 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ mov r8, r9 │ │ │ │ ldrd r7, fp, [sp, #80] @ 0x50 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w d05c4 │ │ │ │ + bne.w cfa80 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n d0274 │ │ │ │ + b.n cf730 │ │ │ │ vldr s15, [sp, #100] @ 0x64 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d0270 │ │ │ │ + beq.w cf72c │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ - b.n d0274 │ │ │ │ + b.n cf730 │ │ │ │ mvn.w r3, #5 │ │ │ │ movs r2, #6 │ │ │ │ - b.n d0260 │ │ │ │ + b.n cf71c │ │ │ │ negs r2, r2 │ │ │ │ - b.n d0264 │ │ │ │ + b.n cf720 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + ldmia r4!, {r1, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r2, #6] │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + strh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r4, #2] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r3, r5} │ │ │ │ + ldmia r3, {r2, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + strh r6, [r2, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - it pl │ │ │ │ - lslpl r3, r3, #1 │ │ │ │ + ldmia r2, {r2, r3, r4, r7} │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + │ │ │ │ +000cfcd0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ + sub sp, #28 │ │ │ │ + ldr.w lr, [r3] │ │ │ │ + mov r8, r2 │ │ │ │ + cmp.w lr, #0 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r4, [r8] │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + ble.w cfe56 │ │ │ │ + movs r5, #1 │ │ │ │ + subs r3, r4, r2 │ │ │ │ + mov fp, r1 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r7, r2 │ │ │ │ + sub.w r3, r4, ip │ │ │ │ + mov r6, ip │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r3, r4 │ │ │ │ + mov r4, r5 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + strd r2, ip, [sp, #4] │ │ │ │ + str.w lr, [sp, #12] │ │ │ │ + sub.w sl, r4, r3 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + cmp.w sl, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w sl, #1 │ │ │ │ + vldr s18, [pc, #300] @ cfe68 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + add r1, r4 │ │ │ │ + cmp r1, r0 │ │ │ │ + it ge │ │ │ │ + movge r1, r0 │ │ │ │ + mov r5, r1 │ │ │ │ + cmp r1, sl │ │ │ │ + blt.n cfdbe │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + vmov.f32 s17, s16 │ │ │ │ + adds r0, r3, r7 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + add r0, sl │ │ │ │ + subs r0, r0, r4 │ │ │ │ + add.w r9, r3, r0, lsl #3 │ │ │ │ + vldr s16, [r9] │ │ │ │ + mov r0, r9 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s18, s16 │ │ │ │ + cmp r5, sl │ │ │ │ + bge.n cfd60 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + vmov.f32 s16, s17 │ │ │ │ + sub.w sl, r4, r3 │ │ │ │ + cmp.w sl, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w sl, #1 │ │ │ │ + cmp r4, sl │ │ │ │ + blt.n cfe40 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vmov.f32 s19, s16 │ │ │ │ + vldr s17, [pc, #156] @ cfe68 │ │ │ │ + adds r0, r3, r6 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + subs r0, r0, r4 │ │ │ │ + add r0, sl │ │ │ │ + add.w r9, r3, r0, lsl #3 │ │ │ │ + vldr s16, [r9] │ │ │ │ + mov r0, r9 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s17, s16 │ │ │ │ + cmp sl, r4 │ │ │ │ + ble.n cfdd8 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmov.f32 s16, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n cfe40 │ │ │ │ + vdiv.f32 s15, s18, s17 │ │ │ │ + vcmp.f32 s15, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s16, s15 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + adds r4, #1 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.n cfe5a │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + b.n cfd26 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov.f32 s0, s16 │ │ │ │ + add sp, #28 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + movs r0, r0 │ │ │ │ + ... │ │ │ │ + │ │ │ │ +000cfe6c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ + sub sp, #84 @ 0x54 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr.w r2, [pc, #1248] @ d0368 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r2, pc │ │ │ │ + ldr.w r3, [pc, #1240] @ d036c │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + ldr.w fp, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr.w r0, [pc, #1232] @ d0370 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + mov.w r3, #0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + add r0, pc │ │ │ │ + ldrd r5, r3, [sp, #140] @ 0x8c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldrd r8, r3, [sp, #156] @ 0x9c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr.w r9, [r4] │ │ │ │ + ldrd sl, r3, [sp, #164] @ 0xa4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr.w r3, [fp] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + blx 6710c │ │ │ │ + cmp r9, r0 │ │ │ │ + bne.n cff38 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + itt lt │ │ │ │ + movlt r3, #2 │ │ │ │ + strlt r3, [sp, #68] @ 0x44 │ │ │ │ + blt.n cff06 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + itt lt │ │ │ │ + movlt r3, #3 │ │ │ │ + strlt r3, [sp, #68] @ 0x44 │ │ │ │ + blt.n cff06 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r3, r1 │ │ │ │ + ite gt │ │ │ │ + movgt r0, #0 │ │ │ │ + movle r0, #1 │ │ │ │ + orrs.w r0, r0, r1, lsr #31 │ │ │ │ + beq.n cff66 │ │ │ │ + movs r3, #4 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + ldr.w r0, [pc, #1132] @ d0374 │ │ │ │ + add r1, sp, #68 @ 0x44 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #1124] @ d0378 │ │ │ │ + ldr.w r3, [pc, #1108] @ d036c │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w d0810 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #84 @ 0x54 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r0, [pc, #1088] @ d037c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + blx 6710c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, r0 │ │ │ │ + beq.n cfed8 │ │ │ │ + ldr.w r0, [pc, #1072] @ d0380 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + blx 6710c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, r0 │ │ │ │ + beq.n cfed8 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + b.n cff06 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + ldr.w ip, [r0] │ │ │ │ + mov.w r0, ip, lsr #31 │ │ │ │ + cmp r2, ip │ │ │ │ + it le │ │ │ │ + orrle.w r0, r0, #1 │ │ │ │ + cbz r0, cff80 │ │ │ │ + movs r3, #5 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + b.n cff06 │ │ │ │ + ldr.w r0, [fp] │ │ │ │ + add r1, ip │ │ │ │ + cmp r1, r0 │ │ │ │ + itt ge │ │ │ │ + movge r3, #6 │ │ │ │ + strge r3, [sp, #68] @ 0x44 │ │ │ │ + bge.n cff06 │ │ │ │ + ldr.w r1, [r8] │ │ │ │ + cbnz r1, cff9c │ │ │ │ + movs r3, #8 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + b.n cff06 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cbnz r1, cffa8 │ │ │ │ + movs r3, #11 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + b.n cff06 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + cmp r1, #0 │ │ │ │ + bne.n cff06 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n cff12 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n cff12 │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n cffd8 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vcmp.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n cff12 │ │ │ │ + ldr r0, [pc, #936] @ (d0384 ) │ │ │ │ + ldr.w fp, [r4] │ │ │ │ + add r0, pc │ │ │ │ + blx 6710c │ │ │ │ + cmp fp, r0 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + itete eq │ │ │ │ + streq r3, [sp, #12] │ │ │ │ + strne r3, [sp, #36] @ 0x24 │ │ │ │ + ldreq r3, [r7, #0] │ │ │ │ + ldrne r3, [r7, #0] │ │ │ │ + ite eq │ │ │ │ + streq r3, [sp, #36] @ 0x24 │ │ │ │ + strne r3, [sp, #12] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + ldr r0, [pc, #904] @ (d0388 ) │ │ │ │ + cmp r3, #0 │ │ │ │ + it gt │ │ │ │ + movgt r3, #1 │ │ │ │ + add r0, pc │ │ │ │ + itttt le │ │ │ │ + ldrle r2, [sp, #36] @ 0x24 │ │ │ │ + addle.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ + mulle r3, r2 │ │ │ │ + rsble r3, r3, #1 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + itee gt │ │ │ │ + movgt r6, #1 │ │ │ │ + ldrle r2, [sp, #12] │ │ │ │ + addle.w r6, r2, #4294967295 @ 0xffffffff │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + it le │ │ │ │ + mulle r6, r3 │ │ │ │ + sub.w r3, sl, #4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + it le │ │ │ │ + rsble r6, r6, #1 │ │ │ │ + adds r3, #1 │ │ │ │ + sub.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 57478 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr.w fp, [r8] │ │ │ │ + adds r3, #1 │ │ │ │ + vmov s15, r3 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + cmp.w fp, #1 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + vmul.f32 s15, s15, s0 │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + vstr s15, [sp, #72] @ 0x48 │ │ │ │ + beq.w d0252 │ │ │ │ + ldr r0, [pc, #792] @ (d038c ) │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + add r0, pc │ │ │ │ + subs r3, #8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + blx 6710c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r4, r0 │ │ │ │ + beq.w d0462 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w cff12 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + mov.w fp, #1 │ │ │ │ + vldr s18, [pc, #760] @ d0394 │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + b.n d00d4 │ │ │ │ + vstr s18, [sl] │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + movne r1, #1 │ │ │ │ + bne.n d0140 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + subs r2, #1 │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, fp │ │ │ │ + blt.w cff12 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + vldr s15, [r3] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + add.w sl, r3, r6, lsl #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d00a2 │ │ │ │ + vldr s14, [sl] │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d00a6 │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vstr s15, [sl] │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d013e │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + mov r1, sl │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + blx 5a400 │ │ │ │ + vldr s14, [sl] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + vadd.f64 d7, d7, d0 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstr s14, [sl] │ │ │ │ + b.n d00b8 │ │ │ │ + movs r1, #0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add.w lr, fp, r3 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + cmp lr, r3 │ │ │ │ + it ge │ │ │ │ + movge lr, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + sub.w r9, fp, r3 │ │ │ │ + cmp.w r9, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w r9, #1 │ │ │ │ + cmp lr, r9 │ │ │ │ + blt.n d024a │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + mov r6, r1 │ │ │ │ + adds r4, r3, r2 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r4, r9 │ │ │ │ + str.w fp, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + mov fp, lr │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + b.n d01d8 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d0230 │ │ │ │ + vldr s15, [r0, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d0230 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [sl] │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + adds r4, #8 │ │ │ │ + add r7, r3 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp fp, r9 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmul.f32 s16, s16, s14 │ │ │ │ + vmla.f32 s15, s16, s17 │ │ │ │ + vstr s15, [sl] │ │ │ │ + blt.n d0240 │ │ │ │ + vldr s17, [r4] │ │ │ │ + mov r0, r4 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + add.w r0, r3, r7, lsl #3 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s16, [r0] │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s17, s17, s0 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.n d0182 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + b.n d01a6 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite eq │ │ │ │ + moveq r6, #1 │ │ │ │ + movne r6, #0 │ │ │ │ + b.n d0214 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w d011c │ │ │ │ + b.n d00b8 │ │ │ │ + ldr r0, [pc, #316] @ (d0390 ) │ │ │ │ + add r0, pc │ │ │ │ + blx 6710c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r4, r0 │ │ │ │ + beq.w d0632 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w cff12 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + vldr s18, [pc, #288] @ d0394 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + b.n d02ac │ │ │ │ + vstr s18, [r9] │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + movne.w sl, #1 │ │ │ │ + bne.n d031e │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + subs r3, #1 │ │ │ │ + add r1, r0 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + add r6, r1 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + cmp r1, fp │ │ │ │ + blt.w cff12 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ + vldr s15, [r1] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + add.w r9, r1, r6, lsl #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d027a │ │ │ │ + vldr s14, [r9] │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d027e │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vstr s15, [r9] │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d031a │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + mov r1, r9 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + blx 5a400 │ │ │ │ + vldr s14, [r9] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + vadd.f64 d7, d7, d0 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstr s14, [r9] │ │ │ │ + b.n d0292 │ │ │ │ + mov.w sl, #0 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + add.w lr, fp, r0 │ │ │ │ + cmp lr, r1 │ │ │ │ + it ge │ │ │ │ + movge lr, r1 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + sub.w r8, fp, r0 │ │ │ │ + cmp.w r8, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w r8, #1 │ │ │ │ + cmp lr, r8 │ │ │ │ + blt.w d0458 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + adds r4, r1, r3 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + add r4, r8 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r4, r1, r4, lsl #3 │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + add.w r7, r1, r8, lsl #3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov sl, lr │ │ │ │ + b.n d03ea │ │ │ │ + nop │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldrb r2, [r1, #15] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + strh r0, [r7, #38] @ 0x26 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + str r6, [r6, #28] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + strh r2, [r7, #44] @ 0x2c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrb r2, [r3, #10] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d0440 │ │ │ │ + vldr s15, [r6, #-4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d0440 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r9] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + adds r4, #8 │ │ │ │ + adds r6, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp sl, r8 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmul.f32 s16, s16, s14 │ │ │ │ + vmla.f32 s15, s16, s17 │ │ │ │ + vstr s15, [r9] │ │ │ │ + blt.n d0450 │ │ │ │ + vldr s17, [r4] │ │ │ │ + mov r0, r4 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s16, [r6, #-8] │ │ │ │ + sub.w r0, r6, #8 │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s17, s17, s0 │ │ │ │ + cmp r7, #0 │ │ │ │ + bne.n d0398 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + b.n d03bc │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite eq │ │ │ │ + moveq r7, #1 │ │ │ │ + movne r7, #0 │ │ │ │ + b.n d0424 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + cmp.w sl, #0 │ │ │ │ + beq.w d02f4 │ │ │ │ + b.n d0292 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w cff12 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w r2, r9, #2 │ │ │ │ + mov.w fp, #1 │ │ │ │ + vldr s18, [pc, #-224] @ d0394 │ │ │ │ + subs r7, r3, #1 │ │ │ │ + lsls r3, r7, #3 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + b.n d04ac │ │ │ │ + vstr s18, [sl] │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + movne r1, #1 │ │ │ │ + bne.n d0518 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + adds r2, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, fp │ │ │ │ + blt.w cff12 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + vldr s15, [r3] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + add.w sl, r3, r6, lsl #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d0482 │ │ │ │ + vldr s14, [sl] │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d0486 │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vstr s15, [sl] │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d0516 │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + mov r1, sl │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + blx 5a400 │ │ │ │ + vldr s14, [sl] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + vadd.f64 d7, d7, d0 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstr s14, [sl] │ │ │ │ + b.n d0498 │ │ │ │ + movs r1, #0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + add.w lr, fp, r3 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + cmp lr, r3 │ │ │ │ + it ge │ │ │ │ + movge lr, r3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + sub.w r9, fp, r3 │ │ │ │ + cmp.w r9, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w r9, #1 │ │ │ │ + cmp lr, r9 │ │ │ │ + blt.n d062a │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + mov r6, r1 │ │ │ │ + str.w fp, [sp, #56] @ 0x38 │ │ │ │ + mov fp, lr │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + mul.w r4, r9, r3 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + sub.w r4, r4, r9 │ │ │ │ + add r4, r2 │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + b.n d05b8 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d0610 │ │ │ │ + vldr s15, [r0, #4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d0610 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [sl] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add r4, r3 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + add r7, r3 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp fp, r9 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmul.f32 s16, s16, s14 │ │ │ │ + vmla.f32 s15, s16, s17 │ │ │ │ + vstr s15, [sl] │ │ │ │ + blt.n d0620 │ │ │ │ + vldr s17, [r4] │ │ │ │ + mov r0, r4 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + add.w r0, r3, r7, lsl #3 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s16, [r0] │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s17, s17, s0 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.n d0560 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + b.n d0584 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite eq │ │ │ │ + moveq r6, #1 │ │ │ │ + movne r6, #0 │ │ │ │ + b.n d05f4 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w d04f4 │ │ │ │ + b.n d0498 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w cff12 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + add.w r3, r9, #2 │ │ │ │ + vldr s18, [pc, #-684] @ d0394 │ │ │ │ + subs r2, #1 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + lsls r2, r2, #3 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + b.n d0680 │ │ │ │ + vstr s18, [r7] │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ne │ │ │ │ + movne.w r9, #1 │ │ │ │ + bne.n d06ee │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + add r6, r2 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r2, fp │ │ │ │ + blt.w cff12 │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ + vldr s15, [r2] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + add.w r7, r2, r6, lsl #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d0652 │ │ │ │ + vldr s14, [r7] │ │ │ │ + vcmp.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d0656 │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vstr s15, [r7] │ │ │ │ + vldr s15, [r5] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d06ea │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + blx 5a400 │ │ │ │ + vldr s14, [r7] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + vadd.f64 d7, d7, d0 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstr s14, [r7] │ │ │ │ + b.n d066a │ │ │ │ + mov.w r9, #0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add.w lr, fp, r2 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + cmp lr, r2 │ │ │ │ + it ge │ │ │ │ + movge lr, r2 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + sub.w sl, fp, r2 │ │ │ │ + cmp.w sl, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w sl, #1 │ │ │ │ + cmp lr, sl │ │ │ │ + blt.n d0806 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + mov r6, r9 │ │ │ │ + str.w fp, [sp, #40] @ 0x28 │ │ │ │ + mov r9, lr │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + mul.w r4, sl, r2 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + sub.w r4, r4, sl │ │ │ │ + add r4, r2 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add.w r4, r2, r4, lsl #3 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + add.w r8, r2, sl, lsl #3 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + b.n d0796 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d07ec │ │ │ │ + vldr s15, [fp, #-4] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n d07ec │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r7] │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + add r4, r8 │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r9, sl │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vmul.f32 s16, s16, s14 │ │ │ │ + vmla.f32 s15, s16, s17 │ │ │ │ + vstr s15, [r7] │ │ │ │ + blt.n d07fc │ │ │ │ + vldr s17, [r4] │ │ │ │ + mov r0, r4 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s16, [fp, #-8] │ │ │ │ + sub.w r0, fp, #8 │ │ │ │ + vcmpe.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s17, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s17, s17, s0 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne.n d0742 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + b.n d0766 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite eq │ │ │ │ + moveq r6, #1 │ │ │ │ + movne r6, #0 │ │ │ │ + b.n d07d0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + bne.w d066a │ │ │ │ + b.n d06c8 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ 000d0814 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d15} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3592] @ 0xe08 │ │ │ │ @@ -164705,43 +164701,43 @@ │ │ │ │ adds r6, r3, r2 │ │ │ │ add.w r4, r9, r6, lsl #3 │ │ │ │ b.n d0d96 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, pc, #936 @ (adr r0, d11bc ) │ │ │ │ + add r0, pc, #840 @ (adr r0, d115c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #7] │ │ │ │ + strb r4, [r0, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + strb r4, [r5, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r5, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r6, [r3, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r0, #25] │ │ │ │ + strb r0, [r5, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, #2] │ │ │ │ + strb r0, [r7, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r3, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r0, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r6, [r0, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ rev r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ blx 65ce8 │ │ │ │ vcvt.f64.f32 d12, s21 │ │ │ │ @@ -165707,23 +165703,23 @@ │ │ │ │ nop │ │ │ │ uxth r2, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add sp, #392 @ 0x188 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r6, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n d11f0 │ │ │ │ + b.n d1200 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r5, sp, #576 @ 0x240 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n d11b8 │ │ │ │ + b.n d11c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ mla r3, fp, r2, r2 │ │ │ │ mul.w r6, sl, r2 │ │ │ │ @@ -167156,138 +167152,28 @@ │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000d2a74 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ - sub sp, #20 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r4, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - ble.w d2bb2 │ │ │ │ - sub.w r3, r2, sl, lsl #3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - mov r8, sl │ │ │ │ - mov r7, r9 │ │ │ │ - movs r6, #2 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - strd r1, r0, [sp] │ │ │ │ - sub.w r3, r3, r9, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - cmp.w fp, #0 │ │ │ │ - ble.n d2bac │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vmov.f32 s17, s16 │ │ │ │ - vldr s18, [pc, #248] @ d2bc4 │ │ │ │ - movs r4, #1 │ │ │ │ - add.w r5, r3, r8, lsl #3 │ │ │ │ - vldr s16, [r5] │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - adds r4, #1 │ │ │ │ - adds r5, #8 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s18, s16 │ │ │ │ - cmp fp, r4 │ │ │ │ - bge.n d2ad4 │ │ │ │ - vmov.f32 s16, s17 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - vmov.f32 s19, s16 │ │ │ │ - vldr s17, [pc, #160] @ d2bc4 │ │ │ │ - movs r4, #1 │ │ │ │ - mov fp, r6 │ │ │ │ - add.w r5, r3, r7, lsl #3 │ │ │ │ - vldr s16, [r5] │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - adds r4, #1 │ │ │ │ - adds r5, #8 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s17, s16 │ │ │ │ - cmp r4, r6 │ │ │ │ - bne.n d2b2e │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmov.f32 s16, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d2b92 │ │ │ │ - vdiv.f32 s15, s18, s17 │ │ │ │ - vcmp.f32 s15, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s16, s15 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - adds r6, #1 │ │ │ │ - add r7, r9 │ │ │ │ - add r8, sl │ │ │ │ - cmp r3, fp │ │ │ │ - bge.n d2ab8 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - add sp, #20 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - vldr s18, [pc, #20] @ d2bc4 │ │ │ │ - b.n d2b1c │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - add sp, #20 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r0, r0 │ │ │ │ - ... │ │ │ │ - │ │ │ │ -000d2bc8 : │ │ │ │ +000d2a74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r4, [pc, #908] @ (d2f6c ) │ │ │ │ + ldr r4, [pc, #908] @ (d2e18 ) │ │ │ │ mov fp, r3 │ │ │ │ - ldr r3, [pc, #908] @ (d2f70 ) │ │ │ │ + ldr r3, [pc, #908] @ (d2e1c ) │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - ldr r1, [pc, #904] @ (d2f74 ) │ │ │ │ + ldr r1, [pc, #904] @ (d2e20 ) │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -167305,82 +167191,82 @@ │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldrd r5, r9, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w d30f2 │ │ │ │ + beq.w d2f9e │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - blt.w d30cc │ │ │ │ + blt.w d2f78 │ │ │ │ cmp r4, #1 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mov r3, r4 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n d2c7e │ │ │ │ + bge.n d2b2a │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #808] @ (d2f78 ) │ │ │ │ + ldr r0, [pc, #808] @ (d2e24 ) │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - vldr s0, [pc, #780] @ d2f68 │ │ │ │ - ldr r2, [pc, #796] @ (d2f7c ) │ │ │ │ - ldr r3, [pc, #780] @ (d2f70 ) │ │ │ │ + vldr s0, [pc, #780] @ d2e14 │ │ │ │ + ldr r2, [pc, #796] @ (d2e28 ) │ │ │ │ + ldr r3, [pc, #780] @ (d2e1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w d3126 │ │ │ │ + bne.w d2fd2 │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w d311e │ │ │ │ + bgt.w d2fca │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d312a │ │ │ │ + bne.w d2fd6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ add.w fp, r3, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov.w fp, fp, lsl #3 │ │ │ │ sub.w lr, r6, fp │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d2fba │ │ │ │ + bne.w d2e66 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w d3070 │ │ │ │ + beq.w d2f1c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov.w sl, #1 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r8 │ │ │ │ str.w r9, [sp, #68] @ 0x44 │ │ │ │ mov r8, sl │ │ │ │ - vldr s16, [pc, #676] @ d2f68 │ │ │ │ + vldr s16, [pc, #676] @ d2e14 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r2 │ │ │ │ strd r7, lr, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ - vldr s17, [pc, #660] @ d2f68 │ │ │ │ + vldr s17, [pc, #660] @ d2e14 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d2e1e │ │ │ │ + beq.w d2cca │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n d2d3c │ │ │ │ + ble.n d2be8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vmov.f32 s18, s16 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov.w fp, #1 │ │ │ │ add.w r6, r3, r9, lsl #3 │ │ │ │ vldr s16, [r6, #8] │ │ │ │ adds r6, #8 │ │ │ │ @@ -167397,105 +167283,105 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp fp, r4 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vdiv.f32 s15, s16, s14 │ │ │ │ vadd.f32 s17, s17, s15 │ │ │ │ - ble.n d2cee │ │ │ │ + ble.n d2b9a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r4, [r3, #0] │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r8, r8, #1 │ │ │ │ vstmia sl!, {s17} │ │ │ │ add r9, r3 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s16, s17 │ │ │ │ cmp r8, r0 │ │ │ │ - ble.n d2cce │ │ │ │ + ble.n d2b7a │ │ │ │ mov r8, r5 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ ldrd r5, r9, [sp, #64] @ 0x40 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w d3070 │ │ │ │ + beq.w d2f1c │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ movs r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d2c5a │ │ │ │ + beq.w d2b06 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add.w fp, sp, #84 @ 0x54 │ │ │ │ - ldr r3, [pc, #512] @ (d2f80 ) │ │ │ │ + ldr r3, [pc, #512] @ (d2e2c ) │ │ │ │ add.w sl, sp, #88 @ 0x58 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr r3, [pc, #504] @ (d2f84 ) │ │ │ │ + ldr r3, [pc, #504] @ (d2e30 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #504] @ (d2f88 ) │ │ │ │ + ldr r3, [pc, #504] @ (d2e34 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r5, r4, lsl #3 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ strd r6, sl, [sp] │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d30d8 │ │ │ │ + beq.w d2f84 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.n d2e6c │ │ │ │ + beq.n d2d18 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d2f2c │ │ │ │ + bne.w d2dd8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d2f0e │ │ │ │ + beq.w d2dba │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r0, [pc, #444] @ (d2f8c ) │ │ │ │ + ldr r0, [pc, #444] @ (d2e38 ) │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 63bf8 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n d2d98 │ │ │ │ + ble.n d2c44 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ add.w ip, r9, r4, lsl #2 │ │ │ │ vldmia r0!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp ip, r0 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d2df8 │ │ │ │ - b.n d2d98 │ │ │ │ + bne.n d2ca4 │ │ │ │ + b.n d2c44 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n d2d3c │ │ │ │ + ble.n d2be8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ vmov.f32 s18, s16 │ │ │ │ movs r6, #1 │ │ │ │ add.w fp, r3, r9, lsl #3 │ │ │ │ vldr s16, [fp, #8] │ │ │ │ add.w fp, fp, #8 │ │ │ │ mov r0, fp │ │ │ │ @@ -167509,59 +167395,59 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r6, r4 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s17, s17, s16 │ │ │ │ - ble.n d2e2e │ │ │ │ - b.n d2d32 │ │ │ │ + ble.n d2cda │ │ │ │ + b.n d2bde │ │ │ │ ldr r0, [r7, #0] │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n d2ea2 │ │ │ │ + ble.n d2d4e │ │ │ │ add.w r0, r9, r0, lsl #2 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d2e7e │ │ │ │ + bne.n d2d2a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d2f98 │ │ │ │ + beq.n d2e44 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #224] @ (d2f90 ) │ │ │ │ - ldr r0, [pc, #228] @ (d2f94 ) │ │ │ │ + ldr r2, [pc, #224] @ (d2e3c ) │ │ │ │ + ldr r0, [pc, #228] @ (d2e40 ) │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ blx 63bf8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d2d98 │ │ │ │ + beq.w d2c44 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ - ble.w d2d98 │ │ │ │ + ble.w d2c44 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r0, r4, lsl #2 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ @@ -167569,107 +167455,107 @@ │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d2ee8 │ │ │ │ - b.n d2d98 │ │ │ │ + bne.n d2d94 │ │ │ │ + b.n d2c44 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 63bf8 │ │ │ │ - b.n d2de6 │ │ │ │ + b.n d2c92 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w d2dc0 │ │ │ │ + ble.w d2c6c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ add.w r0, r1, r0, lsl #2 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d2f40 │ │ │ │ - b.n d2dc0 │ │ │ │ + bne.n d2dec │ │ │ │ + b.n d2c6c │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #44 @ 0x2c │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #576] @ (d31b8 ) │ │ │ │ + ldr r7, [pc, #880] @ (d3194 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r6, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #576] @ 0x240 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r5, r7] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + ldr r2, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r7, r6] │ │ │ │ + strh r0, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #384] @ 0x180 │ │ │ │ + ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r4, [r7, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #400] @ (d3134 ) │ │ │ │ + ldr r2, [pc, #400] @ (d2fe0 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #400] @ (d3138 ) │ │ │ │ + ldr r0, [pc, #400] @ (d2fe4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ blx 63bf8 │ │ │ │ - b.n d2ec8 │ │ │ │ + b.n d2d74 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.n d3070 │ │ │ │ + beq.n d2f1c │ │ │ │ movs r3, #1 │ │ │ │ str r7, [sp, #28] │ │ │ │ strd r5, r9, [sp, #60] @ 0x3c │ │ │ │ mov r7, r8 │ │ │ │ sub.w fp, fp, #8 │ │ │ │ mov r8, r3 │ │ │ │ - vldr s16, [pc, #352] @ d3130 │ │ │ │ + vldr s16, [pc, #352] @ d2fdc │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ - vldr s17, [pc, #340] @ d3130 │ │ │ │ + vldr s17, [pc, #340] @ d2fdc │ │ │ │ cmp r1, #0 │ │ │ │ - beq.n d3076 │ │ │ │ + beq.n d2f22 │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n d3044 │ │ │ │ + ble.n d2ef0 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mov r6, r9 │ │ │ │ mov.w sl, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ vldr s16, [r6] │ │ │ │ mov r0, r6 │ │ │ │ @@ -167686,38 +167572,38 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r4 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vdiv.f32 s15, s16, s14 │ │ │ │ vadd.f32 s17, s17, s15 │ │ │ │ - ble.n d2ff4 │ │ │ │ + ble.n d2ea0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r4, [r2, #0] │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ add.w r8, r8, #1 │ │ │ │ add.w r9, r9, #8 │ │ │ │ vstmia r3!, {s17} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it hi │ │ │ │ vmovhi.f32 s16, s17 │ │ │ │ cmp r8, r0 │ │ │ │ - ble.n d2fd8 │ │ │ │ + ble.n d2e84 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldrd r5, r9, [sp, #60] @ 0x3c │ │ │ │ cmp r4, #0 │ │ │ │ - bne.w d2d68 │ │ │ │ + bne.w d2c14 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n d2c5e │ │ │ │ + b.n d2b0a │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n d3044 │ │ │ │ + ble.n d2ef0 │ │ │ │ vmov.f32 s18, s16 │ │ │ │ mov sl, r9 │ │ │ │ movs r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ vldr s16, [sl] │ │ │ │ mov r0, sl │ │ │ │ blx 65794 │ │ │ │ @@ -167731,68 +167617,178 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r6, r4 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s17, s17, s16 │ │ │ │ - ble.n d3084 │ │ │ │ + ble.n d2f30 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ vmov.f32 s16, s18 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - b.n d3044 │ │ │ │ + b.n d2ef0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n d2c4e │ │ │ │ + b.n d2afa │ │ │ │ vldr s15, [sp, #84] @ 0x54 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d2c5a │ │ │ │ + beq.w d2b06 │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ - b.n d2c5e │ │ │ │ - ldr r1, [pc, #72] @ (d313c ) │ │ │ │ + b.n d2b0a │ │ │ │ + ldr r1, [pc, #72] @ (d2fe8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d2c2c │ │ │ │ - ldr r1, [pc, #60] @ (d3140 ) │ │ │ │ + bne.w d2ad8 │ │ │ │ + ldr r1, [pc, #60] @ (d2fec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d2c2c │ │ │ │ + bne.w d2ad8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ str r2, [r1, #0] │ │ │ │ - b.n d2c4e │ │ │ │ + b.n d2afa │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n d2c4a │ │ │ │ + b.n d2af6 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n d2c4e │ │ │ │ + b.n d2afa │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #912] @ (d34cc ) │ │ │ │ + str r0, [r4, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r6, [r2, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #72] @ (d318c ) │ │ │ │ + ldr r3, [pc, #312] @ (d3128 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ +000d2ff0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ + sub sp, #20 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr r4, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r9, [r4] │ │ │ │ + ble.w d312e │ │ │ │ + sub.w r3, r2, sl, lsl #3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + mov r8, sl │ │ │ │ + mov r7, r9 │ │ │ │ + movs r6, #2 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + strd r1, r0, [sp] │ │ │ │ + sub.w r3, r3, r9, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + cmp.w fp, #0 │ │ │ │ + ble.n d3128 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vmov.f32 s17, s16 │ │ │ │ + vldr s18, [pc, #248] @ d3140 │ │ │ │ + movs r4, #1 │ │ │ │ + add.w r5, r3, r8, lsl #3 │ │ │ │ + vldr s16, [r5] │ │ │ │ + mov r0, r5 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + adds r4, #1 │ │ │ │ + adds r5, #8 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s18, s16 │ │ │ │ + cmp fp, r4 │ │ │ │ + bge.n d3050 │ │ │ │ + vmov.f32 s16, s17 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + vmov.f32 s19, s16 │ │ │ │ + vldr s17, [pc, #160] @ d3140 │ │ │ │ + movs r4, #1 │ │ │ │ + mov fp, r6 │ │ │ │ + add.w r5, r3, r7, lsl #3 │ │ │ │ + vldr s16, [r5] │ │ │ │ + mov r0, r5 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + adds r4, #1 │ │ │ │ + adds r5, #8 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s17, s16 │ │ │ │ + cmp r4, r6 │ │ │ │ + bne.n d30aa │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmov.f32 s16, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d310e │ │ │ │ + vdiv.f32 s15, s18, s17 │ │ │ │ + vcmp.f32 s15, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s16, s15 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + adds r6, #1 │ │ │ │ + add r7, r9 │ │ │ │ + add r8, sl │ │ │ │ + cmp r3, fp │ │ │ │ + bge.n d3034 │ │ │ │ + vmov.f32 s0, s16 │ │ │ │ + add sp, #20 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + vldr s18, [pc, #20] @ d3140 │ │ │ │ + b.n d3098 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + vmov.f32 s0, s16 │ │ │ │ + add sp, #20 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + movs r0, r0 │ │ │ │ + ... │ │ │ │ + │ │ │ │ 000d3144 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168194,31 +168190,31 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ b.n d3642 │ │ │ │ nop │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #56] @ (d3604 ) │ │ │ │ + ldr r1, [pc, #24] @ (d35e4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r1, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r7, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #0] @ (d35dc ) │ │ │ │ + ldr r0, [pc, #928] @ (d397c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #40] @ (d3608 ) │ │ │ │ + ldr r0, [pc, #8] @ (d35e8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #752] @ (d38d4 ) │ │ │ │ + ldr r4, [pc, #656] @ (d3874 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bx lr │ │ │ │ + bx sp │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne.n d3698 │ │ │ │ vldr s15, [r7, #4] │ │ │ │ @@ -168842,23 +168838,23 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #172 @ 0xac │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r2 │ │ │ │ + ands r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #504] @ (d3f28 ) │ │ │ │ + ldr r1, [pc, #408] @ (d3ec8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r6, #52 @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #120] @ (d3db0 ) │ │ │ │ + ldr r0, [pc, #24] @ (d3d50 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #22 │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrd r6, sl, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w d3f3a │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -169096,27 +169092,27 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n d3ac8 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - tst r0, r2 │ │ │ │ + rors r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r2, [r5, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbcs r4, r5 │ │ │ │ + sbcs r4, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r2, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r6 │ │ │ │ + lsrs r0, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r3, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r1 │ │ │ │ + eors r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 000d3fd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -169466,33 +169462,33 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n d3e14 │ │ │ │ + b.n d3de4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n d3d4c │ │ │ │ + b.n d3d1c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n d494c │ │ │ │ + b.n d491c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sbcs r4, r1 │ │ │ │ + adcs r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, r6, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r6, [r2, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n d47a4 │ │ │ │ + b.n d4774 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -169665,17 +169661,17 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n d42ca │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r3, #192 @ 0xc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 000d45e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -169779,15 +169775,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 000d4720 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170146,33 +170142,33 @@ │ │ │ │ b.n d48fc │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n d4ab8 │ │ │ │ + ble.n d4a88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n d4a0c │ │ │ │ + ble.n d4bdc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r6, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r0, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r5, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n d4b10 │ │ │ │ + blt.n d4ae0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #212 @ 0xd4 │ │ │ │ + subs r2, #188 @ 0xbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r2, r5, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r0, [r1, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n d4a58 │ │ │ │ + bge.n d4a28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ strd r5, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ @@ -170393,17 +170389,17 @@ │ │ │ │ negs r3, r3 │ │ │ │ b.n d4992 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #240 @ 0xf0 │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #38 @ 0x26 │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 000d4dbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170774,27 +170770,27 @@ │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n d5246 │ │ │ │ asrs r0, r6, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n d5278 │ │ │ │ + bvc.n d5248 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r6, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r0, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r3, #16 │ │ │ │ + cmp r2, #212 @ 0xd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r0, #78 @ 0x4e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n d5214 │ │ │ │ + bpl.n d51e4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n d5308 │ │ │ │ + bcc.n d52d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vstr s18, [fp] │ │ │ │ vldr s15, [r8] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -171402,580 +171398,704 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.w d571a │ │ │ │ b.n d578a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ -000d5960 : │ │ │ │ +000d5960 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ + vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r2, [pc, #932] @ (d5d1c ) │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [pc, #932] @ (d5d20 ) │ │ │ │ - sub sp, #116 @ 0x74 │ │ │ │ - add r2, pc │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r1, [pc, #928] @ (d5d24 ) │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r1, pc │ │ │ │ - ldr r2, [sp, #180] @ 0xb4 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - ldrd r5, r6, [sp, #184] @ 0xb8 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #20] │ │ │ │ + str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ + sub sp, #44 @ 0x2c │ │ │ │ + mov r9, r3 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + subs r2, #4 │ │ │ │ + add.w sl, r0, #1 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov.w r2, sl, lsl #3 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + adds r2, r4, #1 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr.w r0, [pc, #1936] @ d6130 │ │ │ │ + sub.w r3, r3, r2, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add r0, pc │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r2, [sp, #32] │ │ │ │ + subs r4, r3, #4 │ │ │ │ blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w d5ef8 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - blt.w d5c40 │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w d5f2a │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bgt.w d5f32 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d5f40 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r1, [pc, #832] @ (d5d28 ) │ │ │ │ - adds r3, #1 │ │ │ │ - add r1, pc │ │ │ │ - lsls r4, r3, #3 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - blx 57998 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + bne.w d60d6 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + mov r1, r0 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r6, r3 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d5d84 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ + bne.w d5b68 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d5f3a │ │ │ │ - add.w r3, r9, #4 │ │ │ │ - movs r2, #1 │ │ │ │ - strd r3, r9, [sp, #24] │ │ │ │ - mov.w r9, #2 │ │ │ │ - sub.w r8, r4, #8 │ │ │ │ - mov fp, r9 │ │ │ │ - vldr s17, [pc, #764] @ d5d18 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ - mov r9, r2 │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ - strd r5, r6, [sp, #60] @ 0x3c │ │ │ │ - ldrd r5, r6, [sp, #20] │ │ │ │ + ble.w d6110 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ + blx 5ae88 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp r6, #0 │ │ │ │ + it le │ │ │ │ + movle r8, r6 │ │ │ │ + ble.n d5aae │ │ │ │ + mov r8, r6 │ │ │ │ mov.w sl, #1 │ │ │ │ - vldr s18, [pc, #740] @ d5d18 │ │ │ │ - vldr s15, [r6] │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s12, [r5, #4] │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - vldr s14, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - vldr s13, [r6, #-4] │ │ │ │ - adds r5, #8 │ │ │ │ - vmul.f32 s16, s15, s12 │ │ │ │ - add r6, r8 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s12 │ │ │ │ - vnmls.f32 s16, s13, s14 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - vstr s16, [sp, #88] @ 0x58 │ │ │ │ + mov fp, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + cmp sl, r8 │ │ │ │ + bgt.n d5aa2 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r9, sl │ │ │ │ + vldr s16, [r6] │ │ │ │ + mov r0, r6 │ │ │ │ blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + mov r0, r6 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ + adds r6, #8 │ │ │ │ + add r3, r9 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add.w r3, r4, r3, lsl #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + vstr s15, [r3] │ │ │ │ + vldr s16, [r6, #-8] │ │ │ │ + blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + add.w r3, r1, sl │ │ │ │ + add.w r3, r4, r3, lsl #2 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r3] │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ - cmp sl, fp │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ - vadd.f32 s18, s18, s16 │ │ │ │ - bne.n d5a36 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - cmp sl, fp │ │ │ │ - blt.n d5b0c │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + cmp r9, r8 │ │ │ │ + vstr s15, [r3] │ │ │ │ + ble.n d59fc │ │ │ │ + mov r8, r1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - ldr r5, [sp, #28] │ │ │ │ - add.w r6, r3, r9, lsl #3 │ │ │ │ - vldr s15, [r5, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s12, [r6, #4] │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + cmp fp, sl │ │ │ │ + add r7, r3 │ │ │ │ + bge.n d59f4 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + ittt gt │ │ │ │ + strgt r5, [sp, #20] │ │ │ │ + movgt r3, #1 │ │ │ │ + movgt r5, r3 │ │ │ │ + ble.w d6102 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add.w fp, r5, #1 │ │ │ │ + lsls r6, r5, #2 │ │ │ │ + mov r7, fp │ │ │ │ + ldr.w r0, [r3, r5, lsl #2] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w d5f0e │ │ │ │ + cmp r0, r5 │ │ │ │ + beq.n d5af4 │ │ │ │ + add r0, r8 │ │ │ │ + add.w lr, r5, r8 │ │ │ │ + add.w r0, r4, r0, lsl #2 │ │ │ │ + add.w lr, r4, lr, lsl #2 │ │ │ │ + ldr.w sl, [r0] │ │ │ │ + ldr.w r9, [lr] │ │ │ │ + str.w sl, [lr] │ │ │ │ + str.w r9, [r0] │ │ │ │ + cmp r5, r8 │ │ │ │ + bgt.n d5b56 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add r6, r4 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + mla r3, r5, r3, r5 │ │ │ │ + add.w r9, r2, r3, lsl #3 │ │ │ │ + b.n d5b0a │ │ │ │ adds r7, #1 │ │ │ │ - vldr s14, [r6] │ │ │ │ - adds r5, #8 │ │ │ │ - vldr s13, [r5] │ │ │ │ - adds r6, #8 │ │ │ │ - vmul.f32 s16, s15, s12 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s12 │ │ │ │ - vnmls.f32 s16, s13, s14 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - vstr s16, [sp, #88] @ 0x58 │ │ │ │ + vldr s16, [r9] │ │ │ │ + mov r0, r9 │ │ │ │ blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [r6] │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ - cmp sl, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ - vadd.f32 s18, s18, s16 │ │ │ │ - bge.n d5aac │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vcmpe.f32 s18, s17 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - vstmia r3!, {s18} │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r3, r3, #8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldrd r3, r2, [sp, #28] │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s18 │ │ │ │ - add r3, r2 │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + cmp r7, r8 │ │ │ │ + vstr s15, [r6] │ │ │ │ + ble.n d5b08 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + mov r5, fp │ │ │ │ + cmp r5, r3 │ │ │ │ + bgt.w d604a │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr.w r8, [r3] │ │ │ │ + b.n d5abe │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w d611c │ │ │ │ + lsls r2, r2, #3 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + movs r1, #0 │ │ │ │ + blx 5ae88 │ │ │ │ + mov r3, r6 │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + cmp r6, #0 │ │ │ │ + ble.w d5d1c │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + mov.w fp, #2 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + sub.w r2, r9, r2 │ │ │ │ + mov r9, fp │ │ │ │ + mov sl, r0 │ │ │ │ + str r2, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r3, r9 │ │ │ │ - bge.w d5a2a │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - ldrd r5, r6, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w d5ef2 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - movs r3, #0 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add.w r7, r9, #4294967295 @ 0xffffffff │ │ │ │ + mov.w fp, #1 │ │ │ │ + add.w r8, r3, sl, lsl #3 │ │ │ │ + mov r6, r8 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + mov r0, r8 │ │ │ │ + vldr s16, [r6, #8] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + add r3, fp │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + add.w r3, r4, r3, lsl #2 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d5c56 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #456] @ (d5d2c ) │ │ │ │ - ldr.w fp, [pc, #456] @ d5d30 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #452] @ (d5d34 ) │ │ │ │ - add fp, pc │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #84 @ 0x54 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - add r3, sp, #80 @ 0x50 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + vstr s15, [r3] │ │ │ │ + vldr s16, [r6, #8] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + adds r3, r1, r7 │ │ │ │ + add.w r3, r4, r3, lsl #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + cmp fp, r9 │ │ │ │ + vstr s15, [r3] │ │ │ │ + bne.n d5ba6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - mov r0, r7 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + add.w r9, fp, #1 │ │ │ │ + add sl, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - blx 660b8 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w d5f10 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - beq.n d5c7a │ │ │ │ - cmp r0, #0 │ │ │ │ - ittt gt │ │ │ │ - movgt r8, r5 │ │ │ │ - movgt.w r9, #1 │ │ │ │ - ldrgt.w sl, [sp, #20] │ │ │ │ - ble.n d5bde │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r4 │ │ │ │ + cmp fp, r3 │ │ │ │ + ble.n d5b98 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + mov r8, r1 │ │ │ │ + cmp r1, r3 │ │ │ │ + ite ge │ │ │ │ + movge r3, #0 │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + it le │ │ │ │ + movle r3, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w d612c │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + mov.w sl, r8, lsl #2 │ │ │ │ + add.w r6, r4, sl │ │ │ │ + ldr.w r3, [r3, r8, lsl #2] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w d5dd4 │ │ │ │ + cmp r3, r8 │ │ │ │ + beq.n d5ca0 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + add r3, r1 │ │ │ │ + add r1, r8 │ │ │ │ + add.w r3, r4, r3, lsl #2 │ │ │ │ + add.w r1, r4, r1, lsl #2 │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + str r7, [r1, #0] │ │ │ │ + str r0, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov.w r9, #1 │ │ │ │ + mul.w r7, r8, r3 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ + mov r3, r7 │ │ │ │ + adds r7, #8 │ │ │ │ + mov r0, r7 │ │ │ │ add.w r9, r9, #1 │ │ │ │ - blx 6522c │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str.w r3, [r8] │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - str.w r3, [r8, #-4] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r3, r9 │ │ │ │ - bge.n d5bb6 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + vldr s16, [r3, #8] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [r6] │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + cmp r9, r8 │ │ │ │ + vstr s15, [r6] │ │ │ │ + ble.n d5cb0 │ │ │ │ + add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r8, r3 │ │ │ │ + ite ge │ │ │ │ + movge r3, #0 │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + it le │ │ │ │ + movle r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d5d4c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r0, [pc, #332] @ (d5d38 ) │ │ │ │ - strd r7, r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - blx 5de64 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n d5b80 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - adds r3, r5, #4 │ │ │ │ - add.w ip, r6, r1, lsl #2 │ │ │ │ - vldmia r0!, {s15} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s13, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp ip, r0 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n d5c12 │ │ │ │ - vstr s14, [sp, #88] @ 0x58 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - b.n d5b80 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #240] @ (d5d3c ) │ │ │ │ - add r1, sp, #76 @ 0x4c │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - vldr s0, [pc, #192] @ d5d18 │ │ │ │ - ldr r2, [pc, #228] @ (d5d40 ) │ │ │ │ - ldr r3, [pc, #192] @ (d5d20 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w d5f44 │ │ │ │ - add sp, #116 @ 0x74 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + bne.n d5c72 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bgt.w d6102 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + b.n d5d4a │ │ │ │ + adds r6, r2, r3 │ │ │ │ + adds r1, r0, r3 │ │ │ │ + cmp r0, r2 │ │ │ │ + beq.n d5d44 │ │ │ │ + add.w r0, r4, r6, lsl #2 │ │ │ │ + add.w r1, r4, r1, lsl #2 │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ + ldr.w ip, [r1] │ │ │ │ + str.w ip, [r0] │ │ │ │ + str r6, [r1, #0] │ │ │ │ + adds r2, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + bgt.n d5d70 │ │ │ │ + ldr.w r0, [r7, r2, lsl #2] │ │ │ │ + adds r1, r2, r3 │ │ │ │ + subs r6, r3, r0 │ │ │ │ + add.w r1, r4, r1, lsl #2 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n d5cb4 │ │ │ │ - add.w r0, r6, r0, lsl #2 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - adds r3, r5, #4 │ │ │ │ - vldmia r1!, {s15} │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s13, [r2, #4] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s14, [r3, #-12] │ │ │ │ - cmp r0, r1 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #-12] │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - bne.n d5c88 │ │ │ │ - vstr s14, [sp, #88] @ 0x58 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + bgt.n d5d28 │ │ │ │ + add.w r6, r4, r6, lsl #2 │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + adds r2, #2 │ │ │ │ + cmp r2, r3 │ │ │ │ + ldr.w ip, [r6] │ │ │ │ + str.w ip, [r1] │ │ │ │ + str r0, [r6, #0] │ │ │ │ + ble.n d5d4a │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d5d66 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #132] @ (d5d44 ) │ │ │ │ - ldr r0, [pc, #132] @ (d5d48 ) │ │ │ │ - strd r7, r3, [sp, #8] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - blx 5de64 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w d5b80 │ │ │ │ - ldr.w sl, [sp, #20] │ │ │ │ - mov r8, r5 │ │ │ │ + beq.w d60f8 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.w d6102 │ │ │ │ + mov r2, r3 │ │ │ │ + mvn.w r0, #3221225472 @ 0xc0000000 │ │ │ │ + add r2, r1 │ │ │ │ + add r3, r0 │ │ │ │ + add r2, r0 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ + add.w r1, r0, r1, lsl #2 │ │ │ │ + add.w r3, r0, r3, lsl #2 │ │ │ │ + add.w r2, r0, r2, lsl #2 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n d5dc4 │ │ │ │ + vldr s13, [r2] │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vcmp.f32 s14, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s0, s14 │ │ │ │ + adds r2, #4 │ │ │ │ + cmp r3, r1 │ │ │ │ + bne.n d5da0 │ │ │ │ + add sp, #44 @ 0x2c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + cmp.w r8, #1 │ │ │ │ + sub.w r3, r1, r3 │ │ │ │ + add r1, r8 │ │ │ │ + add.w r1, r1, #1073741824 @ 0x40000000 │ │ │ │ + add.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ + add.w r3, r4, r3, lsl #2 │ │ │ │ + add.w r1, r4, r1, lsl #2 │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + str r7, [r1, #0] │ │ │ │ + str r0, [r3, #0] │ │ │ │ + beq.n d5eba │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + add.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + sub.w sl, sl, #4 │ │ │ │ + add sl, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ - mov r2, sl │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r4 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + mul.w r3, r2, r3 │ │ │ │ + mul.w r7, r8, r2 │ │ │ │ + add.w fp, r1, r3, lsl #3 │ │ │ │ + add.w r7, r1, r7, lsl #3 │ │ │ │ + mov r3, r7 │ │ │ │ + adds r7, #8 │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r4, fp, #8 │ │ │ │ add.w r9, r9, #1 │ │ │ │ - blx 6522c │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str.w r3, [r8] │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - str.w r3, [r8, #-4] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r3, r9 │ │ │ │ - bge.n d5cea │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - b.n d5b80 │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r5, r7} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r6} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r4, r3, #0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r6, [r6, #56] @ 0x38 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldmia r1, {r1, r6} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - cmp r0, #52 @ 0x34 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, fp │ │ │ │ - strd r7, r3, [sp, #8] │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r5, [sp, #4] │ │ │ │ - blx 5de64 │ │ │ │ - b.n d5c00 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #480] @ (d5f4c ) │ │ │ │ - ldr r0, [pc, #480] @ (d5f50 ) │ │ │ │ - strd r7, r3, [sp, #8] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - blx 5de64 │ │ │ │ - b.n d5cd6 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w d5f3a │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - sub.w ip, r9, r3 │ │ │ │ - vldr s17, [pc, #428] @ d5f48 │ │ │ │ - add.w r9, ip, r2, lsl #4 │ │ │ │ - movs r2, #1 │ │ │ │ - add.w r1, r9, #8 │ │ │ │ - mov.w r9, #2 │ │ │ │ - mov fp, r9 │ │ │ │ - sub.w r8, r3, #8 │ │ │ │ - mov r9, r2 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - str r6, [sp, #36] @ 0x24 │ │ │ │ - str.w ip, [sp, #60] @ 0x3c │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ - strd r5, r6, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - mov.w sl, #1 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - vldr s18, [pc, #376] @ d5f48 │ │ │ │ - add.w r6, r3, r2, lsl #3 │ │ │ │ - vldr s15, [r6, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s12, [r5, #4] │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - vldr s14, [r5] │ │ │ │ - adds r6, #8 │ │ │ │ - vldr s13, [r6] │ │ │ │ - adds r5, #8 │ │ │ │ - vmul.f32 s16, s15, s12 │ │ │ │ - mov r7, fp │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s12 │ │ │ │ - vnmls.f32 s16, s13, s14 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - vstr s16, [sp, #88] @ 0x58 │ │ │ │ + vldr s16, [r3, #8] │ │ │ │ blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [r6] │ │ │ │ + mov r0, r4 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + vstr s15, [r6] │ │ │ │ + vldr s16, [fp, #8] │ │ │ │ + blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sl] │ │ │ │ + mov fp, r4 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ - cmp sl, fp │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ - vadd.f32 s18, s18, s16 │ │ │ │ - bne.n d5dd4 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - cmp sl, fp │ │ │ │ - blt.n d5eaa │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r5, [sp, #28] │ │ │ │ - add.w r6, r3, r9, lsl #3 │ │ │ │ - vldr s15, [r5, #4] │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s12, [r6, #4] │ │ │ │ - adds r7, #1 │ │ │ │ - vldr s14, [r6] │ │ │ │ - adds r6, #8 │ │ │ │ - vldr s13, [r5] │ │ │ │ - add r5, r8 │ │ │ │ - vmul.f32 s16, s15, s12 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s12 │ │ │ │ - vnmls.f32 s16, s13, s14 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - vstr s16, [sp, #88] @ 0x58 │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + cmp r9, r8 │ │ │ │ + vstr s15, [sl] │ │ │ │ + bne.n d5e1e │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mul.w r0, r8, r3 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + vldr s16, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n d5ee0 │ │ │ │ + vneg.f32 s16, s16 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r6] │ │ │ │ + sub.w r8, r8, #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + vstr s15, [r6] │ │ │ │ + b.n d5d04 │ │ │ │ + sub.w r7, r8, r0 │ │ │ │ + add.w lr, r5, r8 │ │ │ │ + add.w lr, lr, #1 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add.w r7, r4, r7, lsl #2 │ │ │ │ + add.w sl, r4, r6 │ │ │ │ + add.w lr, r4, lr, lsl #2 │ │ │ │ + cmp r8, fp │ │ │ │ + vldr s15, [r7] │ │ │ │ + mul.w r0, r5, r3 │ │ │ │ + ldr.w r9, [lr] │ │ │ │ + vstr s15, [lr] │ │ │ │ + str.w r9, [r7] │ │ │ │ + blt.n d5ff6 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add.w r7, r0, fp │ │ │ │ + str r4, [sp, #24] │ │ │ │ + mov r4, r0 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mla r9, fp, r3, fp │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w r9, r3, r9, lsl #3 │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ + vldr s16, [r7] │ │ │ │ + mov r0, r7 │ │ │ │ blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sl] │ │ │ │ + mov r0, r9 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + vstr s15, [sl] │ │ │ │ + vldr s16, [r9, #-8] │ │ │ │ + blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [r6] │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ - cmp sl, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ - vadd.f32 s18, s18, s16 │ │ │ │ - bge.n d5e4a │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - vcmpe.f32 s18, s17 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - vstmia r3!, {s18} │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldrd r3, r2, [sp, #28] │ │ │ │ - it hi │ │ │ │ - vmovhi.f32 s17, s18 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r3, r9 │ │ │ │ - bge.w d5dc2 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - movs r3, #1 │ │ │ │ - ldrd r5, r6, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + cmp fp, r8 │ │ │ │ + vstr s15, [r6] │ │ │ │ + ble.n d5f5c │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add r0, r5 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + vldr s16, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n d6018 │ │ │ │ + vneg.f32 s16, s16 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [sl] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + adds r5, #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + cmp r5, r3 │ │ │ │ + vstr s15, [sl] │ │ │ │ + ble.w d5b60 │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + b.n d6070 │ │ │ │ + adds r0, r6, r3 │ │ │ │ + adds r2, r1, r6 │ │ │ │ + cmp r1, r3 │ │ │ │ + beq.n d606a │ │ │ │ + add.w r1, r4, r0, lsl #2 │ │ │ │ + add.w r2, r4, r2, lsl #2 │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + ldr r7, [r2, #0] │ │ │ │ + str r7, [r1, #0] │ │ │ │ + str r0, [r2, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n d6092 │ │ │ │ + ldr.w r1, [r5, r3, lsl #2] │ │ │ │ + adds r2, r6, r3 │ │ │ │ + subs r0, r6, r1 │ │ │ │ + add.w r2, r4, r2, lsl #2 │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w d5b50 │ │ │ │ + bgt.n d6052 │ │ │ │ + add.w r0, r4, r0, lsl #2 │ │ │ │ + ldr r1, [r2, #0] │ │ │ │ + subs r3, #2 │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r7, [r0, #0] │ │ │ │ + str r7, [r2, #0] │ │ │ │ + str r1, [r0, #0] │ │ │ │ + bgt.n d6070 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n d5c5a │ │ │ │ - ldr r1, [pc, #88] @ (d5f54 ) │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w d59b8 │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n d5c46 │ │ │ │ - vldr s15, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + add.w r6, r3, r6, lsl #2 │ │ │ │ + add.w r7, r3, r2, lsl #2 │ │ │ │ + vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d5c56 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s0, s14, s15 │ │ │ │ - b.n d5c5a │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n d5c46 │ │ │ │ - mvn.w r2, #5 │ │ │ │ - movs r3, #6 │ │ │ │ - b.n d5c46 │ │ │ │ - bne.w d5c56 │ │ │ │ - b.n d5ef2 │ │ │ │ - negs r3, r3 │ │ │ │ - b.n d5c4a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - adds r6, r1, #0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r0, r1, r2 │ │ │ │ + beq.n d60c6 │ │ │ │ + vldr s13, [r6] │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vcmp.f32 s14, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s0, s14 │ │ │ │ + adds r6, #4 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne.n d60a2 │ │ │ │ + add sp, #44 @ 0x2c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ + mov r3, r6 │ │ │ │ + lsls r2, r6, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n d60ee │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ + movs r1, #0 │ │ │ │ + str r6, [sp, #28] │ │ │ │ + blx 5ae88 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w d59e2 │ │ │ │ + b.n d5b7e │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + it gt │ │ │ │ + ldrgt r6, [r5, #0] │ │ │ │ + bgt.n d6092 │ │ │ │ + vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ + add sp, #44 @ 0x2c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + cmp r2, #0 │ │ │ │ + it gt │ │ │ │ + movgt r3, r2 │ │ │ │ + bgt.w d59ea │ │ │ │ + b.n d6102 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + itt gt │ │ │ │ + movgt r2, #1 │ │ │ │ + strgt r2, [sp, #4] │ │ │ │ + bgt.w d5b84 │ │ │ │ + b.n d6102 │ │ │ │ + mov r3, r1 │ │ │ │ + b.n d5d1c │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ -000d5f58 : │ │ │ │ +000d6134 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ - ldr r5, [pc, #976] @ (d6340 ) │ │ │ │ + ldr r5, [pc, #976] @ (d651c ) │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #976] @ (d6344 ) │ │ │ │ + ldr r3, [pc, #976] @ (d6520 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add r5, pc │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r0 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #964] @ (d6348 ) │ │ │ │ + ldr r1, [pc, #964] @ (d6524 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -171988,63 +172108,63 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r3, [sp, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w d6580 │ │ │ │ + beq.w d675c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w d61b8 │ │ │ │ + blt.w d6394 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w d65b2 │ │ │ │ + blt.w d678e │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w d65ba │ │ │ │ + bgt.w d6796 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d65cc │ │ │ │ + bne.w d67a8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ - ldr r1, [pc, #872] @ (d634c ) │ │ │ │ + ldr r1, [pc, #872] @ (d6528 ) │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d63c8 │ │ │ │ + bne.w d65a4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d65c2 │ │ │ │ + ble.w d679e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r3, sl, #8 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ sub.w r8, r2, #8 │ │ │ │ - vldr s18, [pc, #804] @ d633c │ │ │ │ + vldr s18, [pc, #804] @ d6518 │ │ │ │ mov r6, r3 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - vldr s16, [pc, #792] @ d633c │ │ │ │ + vldr s16, [pc, #792] @ d6518 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d61f2 │ │ │ │ + beq.w d63ce │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ mov r7, sl │ │ │ │ movs r5, #1 │ │ │ │ vldr s17, [r7] │ │ │ │ mov r0, r7 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @@ -172059,20 +172179,20 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, r4 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vdiv.f32 s15, s17, s14 │ │ │ │ vadd.f32 s16, s16, s15 │ │ │ │ - ble.n d6034 │ │ │ │ + ble.n d6210 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w fp, r4, #1 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ cmp r7, fp │ │ │ │ - blt.n d60ce │ │ │ │ + blt.n d62aa │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r5, r6 │ │ │ │ add.w r9, r3, r4, lsl #2 │ │ │ │ mov r4, fp │ │ │ │ vldr s17, [r5] │ │ │ │ mov r0, r5 │ │ │ │ blx 65794 │ │ │ │ @@ -172088,84 +172208,84 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r7, r4 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vdiv.f32 s15, s17, s14 │ │ │ │ vadd.f32 s16, s16, s15 │ │ │ │ - bge.n d608c │ │ │ │ + bge.n d6268 │ │ │ │ vcmpe.f32 s16, s18 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r4, fp │ │ │ │ add.w sl, sl, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstmia r3!, {s16} │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s16 │ │ │ │ cmp r3, fp │ │ │ │ - bge.n d601e │ │ │ │ + bge.n d61fa │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w d64ec │ │ │ │ + beq.w d66c8 │ │ │ │ vcmp.f32 s18, #0.0 │ │ │ │ movs r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d61ce │ │ │ │ - ldr.w sl, [pc, #576] @ d6350 │ │ │ │ + beq.n d63aa │ │ │ │ + ldr.w sl, [pc, #576] @ d652c │ │ │ │ add.w r9, sp, #76 @ 0x4c │ │ │ │ - ldr.w fp, [pc, #572] @ d6354 │ │ │ │ + ldr.w fp, [pc, #572] @ d6530 │ │ │ │ add.w r8, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add sl, pc │ │ │ │ - ldr r3, [pc, #564] @ (d6358 ) │ │ │ │ + ldr r3, [pc, #564] @ (d6534 ) │ │ │ │ add fp, pc │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ mov r3, r9 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r8, [sp] │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d6598 │ │ │ │ + beq.w d6774 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w d6280 │ │ │ │ + beq.w d645c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d6370 │ │ │ │ + bne.w d654c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d6320 │ │ │ │ + beq.w d64fc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ - ldr r0, [pc, #500] @ (d635c ) │ │ │ │ + ldr r0, [pc, #500] @ (d6538 ) │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #4] │ │ │ │ blx 5de64 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n d6130 │ │ │ │ + ble.n d630c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w lr, r6, #4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r3 │ │ │ │ add.w ip, r3, r1, lsl #2 │ │ │ │ mov r3, lr │ │ │ │ vldmia r0!, {s13} │ │ │ │ @@ -172174,35 +172294,35 @@ │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp ip, r0 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d6192 │ │ │ │ - b.n d6130 │ │ │ │ + bne.n d636e │ │ │ │ + b.n d630c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #412] @ (d6360 ) │ │ │ │ + ldr r0, [pc, #412] @ (d653c ) │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - vldr s0, [pc, #364] @ d633c │ │ │ │ - ldr r2, [pc, #400] @ (d6364 ) │ │ │ │ - ldr r3, [pc, #364] @ (d6344 ) │ │ │ │ + vldr s0, [pc, #364] @ d6518 │ │ │ │ + ldr r2, [pc, #400] @ (d6540 ) │ │ │ │ + ldr r3, [pc, #364] @ (d6520 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w d65c8 │ │ │ │ + bne.w d67a4 │ │ │ │ add sp, #100 @ 0x64 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r9, sl │ │ │ │ movs r5, #1 │ │ │ │ vldr s17, [r9] │ │ │ │ mov r0, r9 │ │ │ │ @@ -172217,20 +172337,20 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, r4 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ - ble.n d61f6 │ │ │ │ + ble.n d63d2 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w fp, r4, #1 │ │ │ │ ldr.w r9, [r3] │ │ │ │ cmp r9, fp │ │ │ │ - blt.w d60ce │ │ │ │ + blt.w d62aa │ │ │ │ mov r5, r6 │ │ │ │ mov r4, fp │ │ │ │ vldr s17, [r5] │ │ │ │ mov r0, r5 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ adds r4, #1 │ │ │ │ @@ -172242,57 +172362,57 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r9, r4 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ - bge.n d6244 │ │ │ │ - b.n d60ce │ │ │ │ + bge.n d6420 │ │ │ │ + b.n d62aa │ │ │ │ ldr r0, [r5, #0] │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n d62b6 │ │ │ │ + ble.n d6492 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ adds r3, r6, #4 │ │ │ │ add.w r0, r1, r0, lsl #2 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d6292 │ │ │ │ + bne.n d646e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d63aa │ │ │ │ + beq.n d6586 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ - ldr r2, [pc, #164] @ (d6368 ) │ │ │ │ - ldr r0, [pc, #168] @ (d636c ) │ │ │ │ + ldr r2, [pc, #164] @ (d6544 ) │ │ │ │ + ldr r0, [pc, #168] @ (d6548 ) │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ blx 5de64 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d6130 │ │ │ │ + beq.w d630c │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - ble.w d6130 │ │ │ │ + ble.w d630c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w lr, r6, #4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r3 │ │ │ │ add.w ip, r3, r1, lsl #2 │ │ │ │ mov r3, lr │ │ │ │ vldmia r0!, {s13} │ │ │ │ @@ -172301,113 +172421,112 @@ │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp ip, r0 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d62fa │ │ │ │ - b.n d6130 │ │ │ │ + bne.n d64d6 │ │ │ │ + b.n d630c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, sl │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ blx 5de64 │ │ │ │ - b.n d617a │ │ │ │ + b.n d6356 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ + vmov.i32 q8, #138 @ 0x0000008a │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r1, #96] @ 0x60 │ │ │ │ + str r0, [r5, #64] @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r4, r1 │ │ │ │ + asrs r0, r1, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r0, #96] @ 0x60 │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r0, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vqadd.u64 q0, q5, q5 │ │ │ │ - str r0, [r4, #68] @ 0x44 │ │ │ │ + ldc2l 0, cr0, [lr, #-360] @ 0xfffffe98 │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w d6158 │ │ │ │ + ble.w d6334 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r6 │ │ │ │ adds r3, r6, #4 │ │ │ │ add.w r0, r1, r0, lsl #2 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d6384 │ │ │ │ - b.n d6158 │ │ │ │ + bne.n d6560 │ │ │ │ + b.n d6334 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ - ldr r2, [pc, #548] @ (d65d4 ) │ │ │ │ - ldr r0, [pc, #548] @ (d65d8 ) │ │ │ │ + ldr r2, [pc, #548] @ (d67b0 ) │ │ │ │ + ldr r0, [pc, #548] @ (d67b4 ) │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ blx 5de64 │ │ │ │ - b.n d62d8 │ │ │ │ + b.n d64b4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d65c2 │ │ │ │ + ble.w d679e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov.w fp, #1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ sub.w ip, sl, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ sub.w r4, r3, #8 │ │ │ │ add.w r8, ip, r2, lsl #4 │ │ │ │ - vldr s18, [pc, #484] @ d65d0 │ │ │ │ + vldr s18, [pc, #484] @ d67ac │ │ │ │ add.w r1, r8, #8 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, fp │ │ │ │ mov r6, r1 │ │ │ │ str r0, [sp, #24] │ │ │ │ str.w ip, [sp, #56] @ 0x38 │ │ │ │ strd r7, r5, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vldr s16, [pc, #456] @ d65d0 │ │ │ │ + vldr s16, [pc, #456] @ d67ac │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add.w r8, r3, r9, lsl #3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n d64f2 │ │ │ │ + beq.n d66ce │ │ │ │ ldr r7, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ vldr s17, [r8, #8] │ │ │ │ add.w r8, r8, #8 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #1 │ │ │ │ blx 65794 │ │ │ │ @@ -172421,20 +172540,20 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, sl │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vdiv.f32 s15, s17, s14 │ │ │ │ vadd.f32 s16, s16, s15 │ │ │ │ - ble.n d6418 │ │ │ │ + ble.n d65f4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w fp, sl, #1 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ cmp r7, fp │ │ │ │ - blt.n d64b4 │ │ │ │ + blt.n d6690 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r8, r6 │ │ │ │ mov r5, fp │ │ │ │ add.w sl, r3, sl, lsl #2 │ │ │ │ vldr s17, [r8] │ │ │ │ mov r0, r8 │ │ │ │ blx 65794 │ │ │ │ @@ -172450,39 +172569,39 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r7, r5 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vdiv.f32 s15, s17, s14 │ │ │ │ vadd.f32 s16, s16, s15 │ │ │ │ - bge.n d6472 │ │ │ │ + bge.n d664e │ │ │ │ vcmpe.f32 s16, s18 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov sl, fp │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstmia r3!, {s16} │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r9, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s16 │ │ │ │ cmp r2, fp │ │ │ │ add r6, r3 │ │ │ │ - bge.n d6402 │ │ │ │ + bge.n d65de │ │ │ │ ldrd r7, r5, [sp, #48] @ 0x30 │ │ │ │ movs r3, #1 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w d6102 │ │ │ │ + bne.w d62de │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n d61d2 │ │ │ │ + b.n d63ae │ │ │ │ movs r5, #1 │ │ │ │ vldr s17, [r8, #8] │ │ │ │ add.w r8, r8, #8 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @@ -172493,20 +172612,20 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, sl │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ - ble.n d64f4 │ │ │ │ + ble.n d66d0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w fp, sl, #1 │ │ │ │ ldr.w r8, [r3] │ │ │ │ cmp r8, fp │ │ │ │ - blt.n d64b4 │ │ │ │ + blt.n d6690 │ │ │ │ mov r5, r6 │ │ │ │ mov sl, fp │ │ │ │ vldr s17, [r5] │ │ │ │ mov r0, r5 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ add.w sl, sl, #1 │ │ │ │ @@ -172518,68 +172637,68 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r8, sl │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ - bge.n d6542 │ │ │ │ - b.n d64b4 │ │ │ │ - ldr r1, [pc, #88] @ (d65dc ) │ │ │ │ + bge.n d671e │ │ │ │ + b.n d6690 │ │ │ │ + ldr r1, [pc, #88] @ (d67b8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d5fb4 │ │ │ │ + bne.w d6190 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n d61be │ │ │ │ + b.n d639a │ │ │ │ vldr s15, [sp, #76] @ 0x4c │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d61ce │ │ │ │ + beq.w d63aa │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ - b.n d61d2 │ │ │ │ + b.n d63ae │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n d61be │ │ │ │ + b.n d639a │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n d61be │ │ │ │ - bne.w d61ce │ │ │ │ - b.n d64ec │ │ │ │ + b.n d639a │ │ │ │ + bne.w d63aa │ │ │ │ + b.n d66c8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n d61c2 │ │ │ │ + b.n d639e │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #23 │ │ │ │ + asrs r2, r6, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r0, #16 │ │ │ │ + asrs r0, r5, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ -000d65e0 : │ │ │ │ +000d67bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov ip, r0 │ │ │ │ mov r4, r1 │ │ │ │ adds r6, r3, #1 │ │ │ │ mov r1, ip │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ mov r7, r2 │ │ │ │ str r0, [sp, #16] │ │ │ │ - ldr r0, [pc, #772] @ (d690c ) │ │ │ │ + ldr r0, [pc, #772] @ (d6ae8 ) │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ lsls r3, r6, #3 │ │ │ │ add.w r8, r5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #20] │ │ │ │ @@ -172588,23 +172707,23 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ subs r5, r3, #4 │ │ │ │ blx 57998 │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, fp, lsl #1 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n d6640 │ │ │ │ + ble.n d681c │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov.w r2, fp, lsl #3 │ │ │ │ movs r1, #0 │ │ │ │ blx 5ae88 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w d6838 │ │ │ │ + beq.w d6a14 │ │ │ │ cmp.w fp, #0 │ │ │ │ - ble.n d66ce │ │ │ │ + ble.n d68aa │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w sl, [sp, #12] │ │ │ │ subs r3, r7, r3 │ │ │ │ movs r7, #2 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -172634,29 +172753,29 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp sl, r8 │ │ │ │ vstr s15, [r3] │ │ │ │ - bne.n d666a │ │ │ │ + bne.n d6846 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r8, r8, #1 │ │ │ │ cmp fp, sl │ │ │ │ add r9, r3 │ │ │ │ - bge.n d665c │ │ │ │ - ldr r0, [pc, #576] @ (d6910 ) │ │ │ │ + bge.n d6838 │ │ │ │ + ldr r0, [pc, #576] @ (d6aec ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n d67b8 │ │ │ │ + beq.n d6994 │ │ │ │ ldr r7, [r4, #0] │ │ │ │ cmp r7, #0 │ │ │ │ - ble.n d6760 │ │ │ │ + ble.n d693c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ movs r6, #2 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr.w fp, [sp, #80] @ 0x50 │ │ │ │ sub.w r9, r3, r2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -172685,64 +172804,64 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp sl, r6 │ │ │ │ vstr s15, [r4] │ │ │ │ - bne.n d6704 │ │ │ │ + bne.n d68e0 │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #4 │ │ │ │ add r8, r7 │ │ │ │ cmp fp, sl │ │ │ │ - bge.n d66fc │ │ │ │ + bge.n d68d8 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ - ldr r0, [pc, #432] @ (d6914 ) │ │ │ │ + ldr r0, [pc, #432] @ (d6af0 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ blx 57998 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w d68b8 │ │ │ │ + beq.w d6a94 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w d68fc │ │ │ │ + ble.w d6ad8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r2, r3, r2, lsl #2 │ │ │ │ mov r1, r2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d67a8 │ │ │ │ + beq.n d6984 │ │ │ │ vldr s13, [r2] │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vcmp.f32 s14, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s0, s14 │ │ │ │ adds r2, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n d6784 │ │ │ │ + bne.n d6960 │ │ │ │ add sp, #28 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n d6760 │ │ │ │ + ble.n d693c │ │ │ │ ldr.w fp, [sp, #80] @ 0x50 │ │ │ │ mov r6, r3 │ │ │ │ ldr.w r9, [sp, #72] @ 0x48 │ │ │ │ movs r7, #1 │ │ │ │ mov sl, fp │ │ │ │ mov fp, r3 │ │ │ │ cmp r7, r6 │ │ │ │ itt le │ │ │ │ movle r5, r9 │ │ │ │ movle r8, r7 │ │ │ │ - bgt.n d6826 │ │ │ │ + bgt.n d6a02 │ │ │ │ vldr s16, [r5] │ │ │ │ mov r0, r5 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [sl] │ │ │ │ add.w r8, r8, #1 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ @@ -172757,31 +172876,31 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp r8, r6 │ │ │ │ vstr s15, [sl] │ │ │ │ - ble.n d67d8 │ │ │ │ + ble.n d69b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r7, #1 │ │ │ │ add.w sl, sl, #4 │ │ │ │ cmp fp, r7 │ │ │ │ add r9, r3 │ │ │ │ - blt.n d6760 │ │ │ │ + blt.n d693c │ │ │ │ ldr r6, [r4, #0] │ │ │ │ - b.n d67ce │ │ │ │ + b.n d69aa │ │ │ │ cmp.w fp, #0 │ │ │ │ - ble.w d66ce │ │ │ │ + ble.w d68aa │ │ │ │ movs r6, #1 │ │ │ │ mov r9, fp │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r7 │ │ │ │ cmp r8, r9 │ │ │ │ - bgt.n d68aa │ │ │ │ + bgt.n d6a86 │ │ │ │ mov r7, r6 │ │ │ │ mov sl, r8 │ │ │ │ vldr s16, [r7] │ │ │ │ mov r0, r7 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -172801,727 +172920,601 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp sl, r9 │ │ │ │ vstr s15, [r3] │ │ │ │ - ble.n d6850 │ │ │ │ + ble.n d6a2c │ │ │ │ mov r9, r2 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r8, r8, #1 │ │ │ │ cmp fp, r8 │ │ │ │ add r6, r3 │ │ │ │ - bge.n d6848 │ │ │ │ - b.n d66ce │ │ │ │ + bge.n d6a24 │ │ │ │ + b.n d68aa │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n d68fc │ │ │ │ + ble.n d6ad8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r2, r3, r2, lsl #2 │ │ │ │ mov r1, r2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d68ec │ │ │ │ + beq.n d6ac8 │ │ │ │ vldr s13, [r2] │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vcmp.f32 s14, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s0, s14 │ │ │ │ adds r2, #4 │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n d68c8 │ │ │ │ + bne.n d6aa4 │ │ │ │ add sp, #28 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ add sp, #28 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r4, r6, r5 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + asrs r2, r0, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r4, r0 │ │ │ │ + asrs r0, r6, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ -000d6918 : │ │ │ │ +000d6af4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ + vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ - sub sp, #44 @ 0x2c │ │ │ │ - mov r9, r3 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - subs r2, #4 │ │ │ │ - add.w sl, r0, #1 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov.w r2, sl, lsl #3 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - adds r2, r4, #1 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - ldr.w r0, [pc, #1936] @ d70e8 │ │ │ │ - sub.w r3, r3, r2, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add r0, pc │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r2, [sp, #32] │ │ │ │ - subs r4, r3, #4 │ │ │ │ + str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ + mov r9, r2 │ │ │ │ + ldr r2, [pc, #932] @ (d6eb0 ) │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r3, [pc, #932] @ (d6eb4 ) │ │ │ │ + sub sp, #116 @ 0x74 │ │ │ │ + add r2, pc │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r1, [pc, #928] @ (d6eb8 ) │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [sp, #180] @ 0xb4 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldrd r5, r6, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #20] │ │ │ │ blx 57998 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w d708c │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d708e │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - mov r1, r0 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r2, r3 │ │ │ │ - mov r6, r3 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ + blt.w d6dd4 │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w d70be │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bgt.w d70c6 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w d70d4 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r1, [pc, #832] @ (d6ebc ) │ │ │ │ + adds r3, #1 │ │ │ │ + add r1, pc │ │ │ │ + lsls r4, r3, #3 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + blx 57998 │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d6b20 │ │ │ │ + bne.w d6f18 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d70c8 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ - blx 5ae88 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp r6, #0 │ │ │ │ - it le │ │ │ │ - movle r8, r6 │ │ │ │ - ble.n d6a66 │ │ │ │ - mov r8, r6 │ │ │ │ + ble.w d70ce │ │ │ │ + add.w r3, r9, #4 │ │ │ │ + movs r2, #1 │ │ │ │ + strd r3, r9, [sp, #24] │ │ │ │ + mov.w r9, #2 │ │ │ │ + sub.w r8, r4, #8 │ │ │ │ + mov fp, r9 │ │ │ │ + vldr s17, [pc, #764] @ d6eac │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ + mov r9, r2 │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ + strd r5, r6, [sp, #60] @ 0x3c │ │ │ │ + ldrd r5, r6, [sp, #20] │ │ │ │ mov.w sl, #1 │ │ │ │ - mov fp, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - cmp sl, r8 │ │ │ │ - bgt.n d6a5a │ │ │ │ - mov r6, r7 │ │ │ │ - mov r9, sl │ │ │ │ - vldr s16, [r6] │ │ │ │ - mov r0, r6 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - mov r0, r6 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - adds r6, #8 │ │ │ │ - add r3, r9 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add.w r3, r4, r3, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r3] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - vstr s15, [r3] │ │ │ │ - vldr s16, [r6, #-8] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - add.w r3, r1, sl │ │ │ │ - add.w r3, r4, r3, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r3] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - cmp r9, r8 │ │ │ │ - vstr s15, [r3] │ │ │ │ - ble.n d69b4 │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + vldr s18, [pc, #740] @ d6eac │ │ │ │ + vldr s15, [r6] │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s12, [r5, #4] │ │ │ │ add.w sl, sl, #1 │ │ │ │ - cmp fp, sl │ │ │ │ - add r7, r3 │ │ │ │ - bge.n d69ac │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - ittt gt │ │ │ │ - strgt r5, [sp, #20] │ │ │ │ - movgt r3, #1 │ │ │ │ - movgt r5, r3 │ │ │ │ - ble.w d70ba │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add.w fp, r5, #1 │ │ │ │ - lsls r6, r5, #2 │ │ │ │ + vldr s14, [r5] │ │ │ │ mov r7, fp │ │ │ │ - ldr.w r0, [r3, r5, lsl #2] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w d6ec6 │ │ │ │ - cmp r0, r5 │ │ │ │ - beq.n d6aac │ │ │ │ - add r0, r8 │ │ │ │ - add.w lr, r5, r8 │ │ │ │ - add.w r0, r4, r0, lsl #2 │ │ │ │ - add.w lr, r4, lr, lsl #2 │ │ │ │ - ldr.w sl, [r0] │ │ │ │ - ldr.w r9, [lr] │ │ │ │ - str.w sl, [lr] │ │ │ │ - str.w r9, [r0] │ │ │ │ - cmp r5, r8 │ │ │ │ - bgt.n d6b0e │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add r6, r4 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - mla r3, r5, r3, r5 │ │ │ │ - add.w r9, r2, r3, lsl #3 │ │ │ │ - b.n d6ac2 │ │ │ │ - adds r7, #1 │ │ │ │ - vldr s16, [r9] │ │ │ │ - mov r0, r9 │ │ │ │ + vldr s13, [r6, #-4] │ │ │ │ + adds r5, #8 │ │ │ │ + vmul.f32 s16, s15, s12 │ │ │ │ + add r6, r8 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s12 │ │ │ │ + vnmls.f32 s16, s13, s14 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + vstr s16, [sp, #88] @ 0x58 │ │ │ │ blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [r6] │ │ │ │ - add.w r9, r9, #8 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ + cmp sl, fp │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - cmp r7, r8 │ │ │ │ - vstr s15, [r6] │ │ │ │ - ble.n d6ac0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - mov r5, fp │ │ │ │ - cmp r5, r3 │ │ │ │ - bgt.w d7002 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr.w r8, [r3] │ │ │ │ - b.n d6a76 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w d70d4 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - movs r1, #0 │ │ │ │ - blx 5ae88 │ │ │ │ - mov r3, r6 │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - cmp r6, #0 │ │ │ │ - ble.w d6cd4 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - mov.w fp, #2 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - sub.w r2, r9, r2 │ │ │ │ - mov r9, fp │ │ │ │ - mov sl, r0 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - str r3, [sp, #28] │ │ │ │ + vadd.f32 s18, s18, s16 │ │ │ │ + bne.n d6bca │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + cmp sl, fp │ │ │ │ + blt.n d6ca0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - add.w r7, r9, #4294967295 @ 0xffffffff │ │ │ │ - mov.w fp, #1 │ │ │ │ - add.w r8, r3, sl, lsl #3 │ │ │ │ - mov r6, r8 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - mov r0, r8 │ │ │ │ - vldr s16, [r6, #8] │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ + add.w r6, r3, r9, lsl #3 │ │ │ │ + vldr s15, [r5, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s12, [r6, #4] │ │ │ │ + adds r7, #1 │ │ │ │ + vldr s14, [r6] │ │ │ │ + adds r5, #8 │ │ │ │ + vldr s13, [r5] │ │ │ │ + adds r6, #8 │ │ │ │ + vmul.f32 s16, s15, s12 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s12 │ │ │ │ + vnmls.f32 s16, s13, s14 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + vstr s16, [sp, #88] @ 0x58 │ │ │ │ blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - mov r0, r8 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ - add r3, fp │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - add.w r3, r4, r3, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r3] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - vstr s15, [r3] │ │ │ │ - vldr s16, [r6, #8] │ │ │ │ - blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - adds r3, r1, r7 │ │ │ │ - add.w r3, r4, r3, lsl #2 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r3] │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ + cmp sl, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ + vadd.f32 s18, s18, s16 │ │ │ │ + bge.n d6c40 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vcmpe.f32 s18, s17 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + vstmia r3!, {s18} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - cmp fp, r9 │ │ │ │ - vstr s15, [r3] │ │ │ │ - bne.n d6b5e │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - add.w r9, fp, #1 │ │ │ │ - add sl, r3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - cmp fp, r3 │ │ │ │ - ble.n d6b50 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - mov r8, r1 │ │ │ │ - cmp r1, r3 │ │ │ │ - ite ge │ │ │ │ - movge r3, #0 │ │ │ │ - movlt r3, #1 │ │ │ │ + add.w r3, r3, #8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldrd r3, r2, [sp, #28] │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s18 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, r9 │ │ │ │ + bge.w d6bbe │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldrd r5, r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - it le │ │ │ │ - movle r3, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w d70e4 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - mov.w sl, r8, lsl #2 │ │ │ │ - add.w r6, r4, sl │ │ │ │ - ldr.w r3, [r3, r8, lsl #2] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w d6d8c │ │ │ │ - cmp r3, r8 │ │ │ │ - beq.n d6c58 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - add r3, r1 │ │ │ │ - add r1, r8 │ │ │ │ - add.w r3, r4, r3, lsl #2 │ │ │ │ - add.w r1, r4, r1, lsl #2 │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - str r7, [r1, #0] │ │ │ │ - str r0, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov.w r9, #1 │ │ │ │ - mul.w r7, r8, r3 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - mov r3, r7 │ │ │ │ - adds r7, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - vldr s16, [r3, #8] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [r6] │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ + beq.w d7086 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + movs r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - cmp r9, r8 │ │ │ │ - vstr s15, [r6] │ │ │ │ - ble.n d6c68 │ │ │ │ - add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - ite ge │ │ │ │ - movge r3, #0 │ │ │ │ - movlt r3, #1 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - it le │ │ │ │ - movle r3, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n d6c2a │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bgt.w d70ba │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - b.n d6d02 │ │ │ │ - adds r6, r2, r3 │ │ │ │ - adds r1, r0, r3 │ │ │ │ - cmp r0, r2 │ │ │ │ - beq.n d6cfc │ │ │ │ - add.w r0, r4, r6, lsl #2 │ │ │ │ - add.w r1, r4, r1, lsl #2 │ │ │ │ - ldr r6, [r0, #0] │ │ │ │ - ldr.w ip, [r1] │ │ │ │ - str.w ip, [r0] │ │ │ │ - str r6, [r1, #0] │ │ │ │ - adds r2, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - bgt.n d6d28 │ │ │ │ - ldr.w r0, [r7, r2, lsl #2] │ │ │ │ - adds r1, r2, r3 │ │ │ │ - subs r6, r3, r0 │ │ │ │ - add.w r1, r4, r1, lsl #2 │ │ │ │ + beq.n d6dea │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [pc, #456] @ (d6ec0 ) │ │ │ │ + ldr.w fp, [pc, #456] @ d6ec4 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #452] @ (d6ec8 ) │ │ │ │ + add fp, pc │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #84 @ 0x54 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + add r3, sp, #80 @ 0x50 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + mov r0, r7 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + blx 660b8 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w d70a4 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + cmp r2, #2 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ + beq.n d6e0e │ │ │ │ cmp r0, #0 │ │ │ │ - bgt.n d6ce0 │ │ │ │ - add.w r6, r4, r6, lsl #2 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - adds r2, #2 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldr.w ip, [r6] │ │ │ │ - str.w ip, [r1] │ │ │ │ - str r0, [r6, #0] │ │ │ │ - ble.n d6d02 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ittt gt │ │ │ │ + movgt r8, r5 │ │ │ │ + movgt.w r9, #1 │ │ │ │ + ldrgt.w sl, [sp, #20] │ │ │ │ + ble.n d6d72 │ │ │ │ + mov r2, sl │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r4 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + blx 6522c │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str.w r3, [r8] │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + str.w r3, [r8, #-4] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, r9 │ │ │ │ + bge.n d6d4a │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d70b0 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.w d70ba │ │ │ │ - mov r2, r3 │ │ │ │ - mvn.w r0, #3221225472 @ 0xc0000000 │ │ │ │ - add r2, r1 │ │ │ │ - add r3, r0 │ │ │ │ - add r2, r0 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - add.w r1, r0, r1, lsl #2 │ │ │ │ - add.w r3, r0, r3, lsl #2 │ │ │ │ - add.w r2, r0, r2, lsl #2 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d6d7c │ │ │ │ - vldr s13, [r2] │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - vcmp.f32 s14, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s0, s14 │ │ │ │ - adds r2, #4 │ │ │ │ - cmp r3, r1 │ │ │ │ - bne.n d6d58 │ │ │ │ - add sp, #44 @ 0x2c │ │ │ │ - vpop {d8} │ │ │ │ + beq.w d6ee0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r0, [pc, #332] @ (d6ecc ) │ │ │ │ + strd r7, r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + blx 5de64 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n d6d14 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + adds r3, r5, #4 │ │ │ │ + add.w ip, r6, r1, lsl #2 │ │ │ │ + vldmia r0!, {s15} │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s13, [r2, #4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s14, [r3, #-12] │ │ │ │ + cmp ip, r0 │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #-12] │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + bne.n d6da6 │ │ │ │ + vstr s14, [sp, #88] @ 0x58 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + b.n d6d14 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r2, [r1, #0] │ │ │ │ + ldr r0, [pc, #240] @ (d6ed0 ) │ │ │ │ + add r1, sp, #76 @ 0x4c │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + vldr s0, [pc, #192] @ d6eac │ │ │ │ + ldr r2, [pc, #228] @ (d6ed4 ) │ │ │ │ + ldr r3, [pc, #192] @ (d6eb4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w d70d8 │ │ │ │ + add sp, #116 @ 0x74 │ │ │ │ + vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - cmp.w r8, #1 │ │ │ │ - sub.w r3, r1, r3 │ │ │ │ - add r1, r8 │ │ │ │ - add.w r1, r1, #1073741824 @ 0x40000000 │ │ │ │ - add.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ - add.w r3, r4, r3, lsl #2 │ │ │ │ - add.w r1, r4, r1, lsl #2 │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - str r7, [r1, #0] │ │ │ │ - str r0, [r3, #0] │ │ │ │ - beq.n d6e72 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - add.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - sub.w sl, sl, #4 │ │ │ │ - add sl, r4 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n d6e48 │ │ │ │ + add.w r0, r6, r0, lsl #2 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + adds r3, r5, #4 │ │ │ │ + vldmia r1!, {s15} │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s13, [r2, #4] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s14, [r3, #-12] │ │ │ │ + cmp r0, r1 │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #-12] │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + bne.n d6e1c │ │ │ │ + vstr s14, [sp, #88] @ 0x58 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n d6efa │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r2, [pc, #132] @ (d6ed8 ) │ │ │ │ + ldr r0, [pc, #132] @ (d6edc ) │ │ │ │ + strd r7, r3, [sp, #8] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + blx 5de64 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w d6d14 │ │ │ │ + ldr.w sl, [sp, #20] │ │ │ │ + mov r8, r5 │ │ │ │ mov.w r9, #1 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - mul.w r3, r2, r3 │ │ │ │ - mul.w r7, r8, r2 │ │ │ │ - add.w fp, r1, r3, lsl #3 │ │ │ │ - add.w r7, r1, r7, lsl #3 │ │ │ │ - mov r3, r7 │ │ │ │ - adds r7, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r4, fp, #8 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - vldr s16, [r3, #8] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [r6] │ │ │ │ + mov r2, sl │ │ │ │ + mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - vstr s15, [r6] │ │ │ │ - vldr s16, [fp, #8] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sl] │ │ │ │ - mov fp, r4 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - cmp r9, r8 │ │ │ │ - vstr s15, [sl] │ │ │ │ - bne.n d6dd6 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + blx 6522c │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str.w r3, [r8] │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + str.w r3, [r8, #-4] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, r9 │ │ │ │ + bge.n d6e7e │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + b.n d6d14 │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + @ instruction: 0xf5fe005a │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + rev r0, r0 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + cbnz r6, d6ee6 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r4, [r4, r0] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + @ instruction: 0xb796 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + @ instruction: 0xf31e005a │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + @ instruction: 0xb6be │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, fp │ │ │ │ + strd r7, r3, [sp, #8] │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + blx 5de64 │ │ │ │ + b.n d6d94 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r2, [pc, #480] @ (d70e0 ) │ │ │ │ + ldr r0, [pc, #480] @ (d70e4 ) │ │ │ │ + strd r7, r3, [sp, #8] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + blx 5de64 │ │ │ │ + b.n d6e6a │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w d70ce │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - mul.w r0, r8, r3 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - vldr s16, [r0] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + sub.w ip, r9, r3 │ │ │ │ + vldr s17, [pc, #428] @ d70dc │ │ │ │ + add.w r9, ip, r2, lsl #4 │ │ │ │ + movs r2, #1 │ │ │ │ + add.w r1, r9, #8 │ │ │ │ + mov.w r9, #2 │ │ │ │ + mov fp, r9 │ │ │ │ + sub.w r8, r3, #8 │ │ │ │ + mov r9, r2 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + str.w ip, [sp, #60] @ 0x3c │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + strd r5, r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + mov.w sl, #1 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + ldr r5, [sp, #20] │ │ │ │ + vldr s18, [pc, #376] @ d70dc │ │ │ │ + add.w r6, r3, r2, lsl #3 │ │ │ │ + vldr s15, [r6, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s12, [r5, #4] │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + vldr s14, [r5] │ │ │ │ + adds r6, #8 │ │ │ │ + vldr s13, [r6] │ │ │ │ + adds r5, #8 │ │ │ │ + vmul.f32 s16, s15, s12 │ │ │ │ + mov r7, fp │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s12 │ │ │ │ + vnmls.f32 s16, s13, s14 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + vstr s16, [sp, #88] @ 0x58 │ │ │ │ blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n d6e98 │ │ │ │ - vneg.f32 s16, s16 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r6] │ │ │ │ - sub.w r8, r8, #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - vstr s15, [r6] │ │ │ │ - b.n d6cbc │ │ │ │ - sub.w r7, r8, r0 │ │ │ │ - add.w lr, r5, r8 │ │ │ │ - add.w lr, lr, #1 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add.w r7, r4, r7, lsl #2 │ │ │ │ - add.w sl, r4, r6 │ │ │ │ - add.w lr, r4, lr, lsl #2 │ │ │ │ - cmp r8, fp │ │ │ │ - vldr s15, [r7] │ │ │ │ - mul.w r0, r5, r3 │ │ │ │ - ldr.w r9, [lr] │ │ │ │ - vstr s15, [lr] │ │ │ │ - str.w r9, [r7] │ │ │ │ - blt.n d6fae │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add.w r7, r0, fp │ │ │ │ - str r4, [sp, #24] │ │ │ │ - mov r4, r0 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mla r9, fp, r3, fp │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r9, r3, r9, lsl #3 │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - vldr s16, [r7] │ │ │ │ - mov r0, r7 │ │ │ │ - blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sl] │ │ │ │ - mov r0, r9 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ + cmp sl, fp │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - vstr s15, [sl] │ │ │ │ - vldr s16, [r9, #-8] │ │ │ │ + vadd.f32 s18, s18, s16 │ │ │ │ + bne.n d6f68 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + cmp sl, fp │ │ │ │ + blt.n d703e │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ + add.w r6, r3, r9, lsl #3 │ │ │ │ + vldr s15, [r5, #4] │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s12, [r6, #4] │ │ │ │ + adds r7, #1 │ │ │ │ + vldr s14, [r6] │ │ │ │ + adds r6, #8 │ │ │ │ + vldr s13, [r5] │ │ │ │ + add r5, r8 │ │ │ │ + vmul.f32 s16, s15, s12 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s12 │ │ │ │ + vnmls.f32 s16, s13, s14 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + vstr s16, [sp, #88] @ 0x58 │ │ │ │ blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [r6] │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ + cmp sl, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - cmp fp, r8 │ │ │ │ - vstr s15, [r6] │ │ │ │ - ble.n d6f14 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add r0, r5 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - vldr s16, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n d6fd0 │ │ │ │ - vneg.f32 s16, s16 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [sl] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - adds r5, #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, s15 │ │ │ │ + vadd.f32 s18, s18, s16 │ │ │ │ + bge.n d6fde │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + vcmpe.f32 s18, s17 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + vstmia r3!, {s18} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - cmp r5, r3 │ │ │ │ - vstr s15, [sl] │ │ │ │ - b.w 4616d0 │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - b.n d7028 │ │ │ │ - adds r0, r6, r3 │ │ │ │ - adds r2, r1, r6 │ │ │ │ - cmp r1, r3 │ │ │ │ - beq.n d7022 │ │ │ │ - add.w r1, r4, r0, lsl #2 │ │ │ │ - add.w r2, r4, r2, lsl #2 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - ldr r7, [r2, #0] │ │ │ │ - str r7, [r1, #0] │ │ │ │ - str r0, [r2, #0] │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n d704a │ │ │ │ - ldr.w r1, [r5, r3, lsl #2] │ │ │ │ - adds r2, r6, r3 │ │ │ │ - subs r0, r6, r1 │ │ │ │ - add.w r2, r4, r2, lsl #2 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldrd r3, r2, [sp, #28] │ │ │ │ + it hi │ │ │ │ + vmovhi.f32 s17, s18 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, r9 │ │ │ │ + bge.w d6f56 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + movs r3, #1 │ │ │ │ + ldrd r5, r6, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.n d700a │ │ │ │ - add.w r0, r4, r0, lsl #2 │ │ │ │ - ldr r1, [r2, #0] │ │ │ │ - subs r3, #2 │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r7, [r0, #0] │ │ │ │ - str r7, [r2, #0] │ │ │ │ - str r1, [r0, #0] │ │ │ │ - bgt.n d7028 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + bne.w d6ce4 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - add.w r6, r3, r6, lsl #2 │ │ │ │ - add.w r7, r3, r2, lsl #2 │ │ │ │ - vldmia r3!, {s15} │ │ │ │ + b.n d6dee │ │ │ │ + ldr r1, [pc, #88] @ (d70e8 ) │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w d6b4c │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n d6dda │ │ │ │ + vldr s15, [sp, #84] @ 0x54 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d707e │ │ │ │ - vldr s13, [r6] │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - vcmp.f32 s14, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s0, s14 │ │ │ │ - adds r6, #4 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne.n d705a │ │ │ │ - add sp, #44 @ 0x2c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ - mov r3, r6 │ │ │ │ - lsls r2, r6, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n d70a6 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - lsls r2, r6, #3 │ │ │ │ - movs r1, #0 │ │ │ │ - str r6, [sp, #28] │ │ │ │ - blx 5ae88 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w d699a │ │ │ │ - b.n d6b36 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - it gt │ │ │ │ - ldrgt r6, [r5, #0] │ │ │ │ - bgt.n d704a │ │ │ │ - vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - add sp, #44 @ 0x2c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r2, #0 │ │ │ │ - it gt │ │ │ │ - movgt r3, r2 │ │ │ │ - bgt.w d69a2 │ │ │ │ - b.n d70ba │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - itt gt │ │ │ │ - movgt r2, #1 │ │ │ │ - strgt r2, [sp, #4] │ │ │ │ - bgt.w d6b3c │ │ │ │ - b.n d70ba │ │ │ │ - mov r3, r1 │ │ │ │ - b.n d6cd4 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + beq.w d6dea │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s0, s14, s15 │ │ │ │ + b.n d6dee │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n d6dda │ │ │ │ + mvn.w r2, #5 │ │ │ │ + movs r3, #6 │ │ │ │ + b.n d6dda │ │ │ │ + bne.w d6dea │ │ │ │ + b.n d7086 │ │ │ │ + negs r3, r3 │ │ │ │ + b.n d6dde │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r2, [r4, r0] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsrs r6, r7, #8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 000d70ec : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n d716c │ │ │ │ push {lr} │ │ │ │ @@ -173558,109 +173551,31 @@ │ │ │ │ vstr s13, [r1, #-4] │ │ │ │ bne.n d70fe │ │ │ │ movs r0, #0 │ │ │ │ ldr.w pc, [sp], #4 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ -000d7170 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ - mov sl, r2 │ │ │ │ - ldr r2, [pc, #168] @ (d722c ) │ │ │ │ - ldr r3, [pc, #168] @ (d7230 ) │ │ │ │ - sub sp, #16 │ │ │ │ - add r2, pc │ │ │ │ - ldr.w r8, [r0] │ │ │ │ - ldr.w r6, [sl] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - cmp r6, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov.w r3, #0 │ │ │ │ - beq.n d71fc │ │ │ │ - cmp r6, #0 │ │ │ │ - itett lt │ │ │ │ - addlt.w r5, r8, #4294967295 @ 0xffffffff │ │ │ │ - movge r5, #1 │ │ │ │ - mullt r5, r6 │ │ │ │ - rsblt r5, r5, #1 │ │ │ │ - cmp.w r8, #0 │ │ │ │ - ble.n d71e0 │ │ │ │ - movs r6, #1 │ │ │ │ - add.w r9, sp, #4 │ │ │ │ - add.w r4, r7, r5, lsl #3 │ │ │ │ - mov r0, r9 │ │ │ │ - subs r4, #8 │ │ │ │ - adds r6, #1 │ │ │ │ - mov r1, r4 │ │ │ │ - blx 62524 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - cmp r6, r8 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add r5, r3 │ │ │ │ - str r1, [r4, #0] │ │ │ │ - str r2, [r4, #4] │ │ │ │ - ble.n d71be │ │ │ │ - ldr r2, [pc, #80] @ (d7234 ) │ │ │ │ - ldr r3, [pc, #76] @ (d7230 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n d7226 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #16 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - cmp.w r8, #0 │ │ │ │ - it gt │ │ │ │ - addgt.w r9, sp, #4 │ │ │ │ - ble.n d71e0 │ │ │ │ - mov r1, r7 │ │ │ │ - adds r7, #8 │ │ │ │ - mov r0, r9 │ │ │ │ - adds r6, #1 │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - cmp r6, r8 │ │ │ │ - str.w r2, [r7, #-8] │ │ │ │ - str.w r3, [r7, #-4] │ │ │ │ - ble.n d7208 │ │ │ │ - b.n d71e0 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - vshr.s8 q0, q5, #8 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - vqadd.s32 q0, q6, q5 │ │ │ │ - │ │ │ │ -000d7238 : │ │ │ │ +000d7170 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ - ldr r5, [pc, #960] @ (d7610 ) │ │ │ │ + ldr r5, [pc, #960] @ (d7548 ) │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #960] @ (d7614 ) │ │ │ │ + ldr r3, [pc, #960] @ (d754c ) │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ add r5, pc │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r0 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #948] @ (d7618 ) │ │ │ │ + ldr r1, [pc, #948] @ (d7550 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -173675,63 +173590,63 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ ldrd r6, r3, [sp, #192] @ 0xc0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w d7872 │ │ │ │ + beq.w d77aa │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w d74a0 │ │ │ │ + blt.w d73d8 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w d78a4 │ │ │ │ + blt.w d77dc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w d78ac │ │ │ │ + bgt.w d77e4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d78be │ │ │ │ + bne.w d77f6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - ldr r1, [pc, #852] @ (d761c ) │ │ │ │ + ldr r1, [pc, #852] @ (d7554 ) │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d76ba │ │ │ │ + bne.w d75f2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d78b4 │ │ │ │ + ble.w d77ec │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, sl, #8 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ sub.w r8, r2, #8 │ │ │ │ - vldr s18, [pc, #784] @ d760c │ │ │ │ + vldr s18, [pc, #784] @ d7544 │ │ │ │ mov r6, r3 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vldr s16, [pc, #772] @ d760c │ │ │ │ + vldr s16, [pc, #772] @ d7544 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d74da │ │ │ │ + beq.w d7412 │ │ │ │ ldr.w r9, [sp, #32] │ │ │ │ mov r7, sl │ │ │ │ movs r5, #1 │ │ │ │ vldr s17, [r7] │ │ │ │ mov r0, r7 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @@ -173746,20 +173661,20 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, r4 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vdiv.f32 s15, s17, s14 │ │ │ │ vadd.f32 s16, s16, s15 │ │ │ │ - ble.n d7318 │ │ │ │ + ble.n d7250 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w fp, r4, #1 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ cmp r7, fp │ │ │ │ - blt.n d73b2 │ │ │ │ + blt.n d72ea │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r5, r6 │ │ │ │ add.w r9, r3, r4, lsl #2 │ │ │ │ mov r4, fp │ │ │ │ vldr s17, [r5] │ │ │ │ mov r0, r5 │ │ │ │ blx 65794 │ │ │ │ @@ -173775,86 +173690,86 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r7, r4 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vdiv.f32 s15, s17, s14 │ │ │ │ vadd.f32 s16, s16, s15 │ │ │ │ - bge.n d7370 │ │ │ │ + bge.n d72a8 │ │ │ │ vcmpe.f32 s16, s18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, fp │ │ │ │ add.w sl, sl, #8 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstmia r3!, {s16} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s16 │ │ │ │ cmp r3, fp │ │ │ │ - bge.n d7302 │ │ │ │ + bge.n d723a │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w d77de │ │ │ │ + beq.w d7716 │ │ │ │ vcmp.f32 s18, #0.0 │ │ │ │ movs r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d74b6 │ │ │ │ - ldr.w sl, [pc, #556] @ d7620 │ │ │ │ + beq.n d73ee │ │ │ │ + ldr.w sl, [pc, #556] @ d7558 │ │ │ │ add.w r9, sp, #92 @ 0x5c │ │ │ │ - ldr.w fp, [pc, #552] @ d7624 │ │ │ │ + ldr.w fp, [pc, #552] @ d755c │ │ │ │ add.w r8, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ add sl, pc │ │ │ │ - ldr r3, [pc, #544] @ (d7628 ) │ │ │ │ + ldr r3, [pc, #544] @ (d7560 ) │ │ │ │ add fp, pc │ │ │ │ add r4, sp, #88 @ 0x58 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r3, r9 │ │ │ │ add.w r1, r6, r1, lsl #3 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r8, [sp] │ │ │ │ blx 660b8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d788a │ │ │ │ + beq.w d77c2 │ │ │ │ cmp r3, #2 │ │ │ │ - beq.w d7568 │ │ │ │ + beq.w d74a0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d765e │ │ │ │ + bne.w d7596 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d7640 │ │ │ │ + beq.w d7578 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ - ldr r0, [pc, #480] @ (d762c ) │ │ │ │ + ldr r0, [pc, #480] @ (d7564 ) │ │ │ │ strd r5, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #8] │ │ │ │ blx 582d4 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n d7414 │ │ │ │ + ble.n d734c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add.w lr, r6, #4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r3 │ │ │ │ add.w ip, r3, r1, lsl #2 │ │ │ │ mov r3, lr │ │ │ │ vldmia r0!, {s13} │ │ │ │ @@ -173863,35 +173778,35 @@ │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp ip, r0 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d747a │ │ │ │ - b.n d7414 │ │ │ │ + bne.n d73b2 │ │ │ │ + b.n d734c │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #388] @ (d7630 ) │ │ │ │ + ldr r0, [pc, #388] @ (d7568 ) │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - vldr s0, [pc, #340] @ d760c │ │ │ │ - ldr r2, [pc, #376] @ (d7634 ) │ │ │ │ - ldr r3, [pc, #340] @ (d7614 ) │ │ │ │ + vldr s0, [pc, #340] @ d7544 │ │ │ │ + ldr r2, [pc, #376] @ (d756c ) │ │ │ │ + ldr r3, [pc, #340] @ (d754c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w d78ba │ │ │ │ + bne.w d77f2 │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r9, sl │ │ │ │ movs r5, #1 │ │ │ │ vldr s17, [r9] │ │ │ │ mov r0, r9 │ │ │ │ @@ -173906,20 +173821,20 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, r4 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ - ble.n d74de │ │ │ │ + ble.n d7416 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w fp, r4, #1 │ │ │ │ ldr.w r9, [r3] │ │ │ │ cmp r9, fp │ │ │ │ - blt.w d73b2 │ │ │ │ + blt.w d72ea │ │ │ │ mov r5, r6 │ │ │ │ mov r4, fp │ │ │ │ vldr s17, [r5] │ │ │ │ mov r0, r5 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ adds r4, #1 │ │ │ │ @@ -173931,59 +173846,59 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r9, r4 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ - bge.n d752c │ │ │ │ - b.n d73b2 │ │ │ │ + bge.n d7464 │ │ │ │ + b.n d72ea │ │ │ │ ldr r0, [r5, #0] │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n d759e │ │ │ │ + ble.n d74d6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ adds r3, r6, #4 │ │ │ │ add.w r0, r1, r0, lsl #2 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d757a │ │ │ │ + bne.n d74b2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d7698 │ │ │ │ + beq.n d75d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ - ldr r2, [pc, #140] @ (d7638 ) │ │ │ │ - ldr r0, [pc, #144] @ (d763c ) │ │ │ │ + ldr r2, [pc, #140] @ (d7570 ) │ │ │ │ + ldr r0, [pc, #144] @ (d7574 ) │ │ │ │ strd r5, r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ blx 582d4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d7414 │ │ │ │ + beq.w d734c │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ - ble.w d7414 │ │ │ │ + ble.w d734c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w lr, r6, #4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r3 │ │ │ │ add.w ip, r3, r1, lsl #2 │ │ │ │ mov r3, lr │ │ │ │ vldmia r0!, {s13} │ │ │ │ @@ -173992,115 +173907,115 @@ │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp ip, r0 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d75e6 │ │ │ │ - b.n d7414 │ │ │ │ + bne.n d751e │ │ │ │ + b.n d734c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 5, r0, cr12, cr10, {2} │ │ │ │ + vmov.i32 q0, #74 @ 0x0000004a │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r2, r0 │ │ │ │ + cbz r2, d75b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sxtb r2, r5 │ │ │ │ + cbz r2, d759e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r6, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r7, #21 │ │ │ │ + lsls r0, r1, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r4, r4] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + cbz r4, d758c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r6, #31 │ │ │ │ + asrs r4, r4, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mrrc 0, 5, r0, r2, cr10 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + ldc 0, cr0, [sl, #-360] @ 0xfffffe98 │ │ │ │ + strh r4, [r0, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #512 @ 0x200 │ │ │ │ + add sp, #192 @ 0xc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ strd r5, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ blx 582d4 │ │ │ │ - b.n d7462 │ │ │ │ + b.n d739a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w d743c │ │ │ │ + ble.w d7374 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r6 │ │ │ │ adds r3, r6, #4 │ │ │ │ add.w r0, r1, r0, lsl #2 │ │ │ │ vldmia r1!, {s13} │ │ │ │ adds r3, #8 │ │ │ │ vldr s15, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d7672 │ │ │ │ - b.n d743c │ │ │ │ + bne.n d75aa │ │ │ │ + b.n d7374 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r5 │ │ │ │ strd r5, r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #548] @ (d78c8 ) │ │ │ │ + ldr r2, [pc, #548] @ (d7800 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #548] @ (d78cc ) │ │ │ │ + ldr r0, [pc, #548] @ (d7804 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ blx 582d4 │ │ │ │ - b.n d75c4 │ │ │ │ + b.n d74fc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d78b4 │ │ │ │ + ble.w d77ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w fp, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sub.w ip, sl, r3 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ sub.w r4, r3, #8 │ │ │ │ add.w r8, ip, r2, lsl #4 │ │ │ │ - vldr s18, [pc, #484] @ d78c4 │ │ │ │ + vldr s18, [pc, #484] @ d77fc │ │ │ │ add.w r1, r8, #8 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, fp │ │ │ │ mov r6, r1 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str.w ip, [sp, #72] @ 0x48 │ │ │ │ strd r7, r5, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - vldr s16, [pc, #460] @ d78c4 │ │ │ │ + vldr s16, [pc, #460] @ d77fc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add.w r8, r3, r9, lsl #3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.n d77e4 │ │ │ │ + beq.n d771c │ │ │ │ ldr r7, [sp, #32] │ │ │ │ movs r5, #1 │ │ │ │ vldr s17, [r8, #8] │ │ │ │ add.w r8, r8, #8 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #1 │ │ │ │ blx 65794 │ │ │ │ @@ -174114,20 +174029,20 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, sl │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vdiv.f32 s15, s17, s14 │ │ │ │ vadd.f32 s16, s16, s15 │ │ │ │ - ble.n d770a │ │ │ │ + ble.n d7642 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w fp, sl, #1 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ cmp r7, fp │ │ │ │ - blt.n d77a6 │ │ │ │ + blt.n d76de │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r8, r6 │ │ │ │ mov r5, fp │ │ │ │ add.w sl, r3, sl, lsl #2 │ │ │ │ vldr s17, [r8] │ │ │ │ mov r0, r8 │ │ │ │ blx 65794 │ │ │ │ @@ -174143,39 +174058,39 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r7, r5 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vdiv.f32 s15, s17, s14 │ │ │ │ vadd.f32 s16, s16, s15 │ │ │ │ - bge.n d7764 │ │ │ │ + bge.n d769c │ │ │ │ vcmpe.f32 s16, s18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, fp │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vstmia r3!, {s16} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r9, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ it hi │ │ │ │ vmovhi.f32 s18, s16 │ │ │ │ cmp r2, fp │ │ │ │ add r6, r3 │ │ │ │ - bge.n d76f4 │ │ │ │ + bge.n d762c │ │ │ │ ldrd r7, r5, [sp, #64] @ 0x40 │ │ │ │ movs r3, #1 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w d73e6 │ │ │ │ + bne.w d731e │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n d74ba │ │ │ │ + b.n d73f2 │ │ │ │ movs r5, #1 │ │ │ │ vldr s17, [r8, #8] │ │ │ │ add.w r8, r8, #8 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ @@ -174186,20 +174101,20 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r5, sl │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ - ble.n d77e6 │ │ │ │ + ble.n d771e │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w fp, sl, #1 │ │ │ │ ldr.w r8, [r3] │ │ │ │ cmp r8, fp │ │ │ │ - blt.n d77a6 │ │ │ │ + blt.n d76de │ │ │ │ mov r5, r6 │ │ │ │ mov sl, fp │ │ │ │ vldr s17, [r5] │ │ │ │ mov r0, r5 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ add.w sl, sl, #1 │ │ │ │ @@ -174211,67 +174126,67 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp r8, sl │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ - bge.n d7834 │ │ │ │ - b.n d77a6 │ │ │ │ - ldr r1, [pc, #92] @ (d78d0 ) │ │ │ │ + bge.n d776c │ │ │ │ + b.n d76de │ │ │ │ + ldr r1, [pc, #92] @ (d7808 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d7298 │ │ │ │ + bne.w d71d0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n d74a6 │ │ │ │ + b.n d73de │ │ │ │ vldr s15, [sp, #92] @ 0x5c │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d74b6 │ │ │ │ + beq.w d73ee │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ - b.n d74ba │ │ │ │ + b.n d73f2 │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n d74a6 │ │ │ │ + b.n d73de │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n d74a6 │ │ │ │ - bne.w d74b6 │ │ │ │ - b.n d77de │ │ │ │ + b.n d73de │ │ │ │ + bne.w d73ee │ │ │ │ + b.n d7716 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ negs r3, r3 │ │ │ │ - b.n d74aa │ │ │ │ + b.n d73e2 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r2] │ │ │ │ + str r6, [r1, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + lsls r4, r4, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r1, #4 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ -000d78d4 : │ │ │ │ +000d780c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #944] @ (d7c9c ) │ │ │ │ + ldr r2, [pc, #944] @ (d7bd4 ) │ │ │ │ mov r4, r3 │ │ │ │ - ldr r3, [pc, #944] @ (d7ca0 ) │ │ │ │ + ldr r3, [pc, #944] @ (d7bd8 ) │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ mov r7, r1 │ │ │ │ - ldr r1, [pc, #940] @ (d7ca4 ) │ │ │ │ + ldr r1, [pc, #940] @ (d7bdc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -174287,62 +174202,62 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ ldrd r5, r6, [sp, #196] @ 0xc4 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w d7e80 │ │ │ │ + beq.w d7db8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - blt.w d7bbc │ │ │ │ + blt.w d7af4 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - blt.w d7eb2 │ │ │ │ + blt.w d7dea │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w d7eba │ │ │ │ + bgt.w d7df2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d7ec8 │ │ │ │ + bne.w d7e00 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - ldr r1, [pc, #840] @ (d7ca8 ) │ │ │ │ + ldr r1, [pc, #840] @ (d7be0 ) │ │ │ │ adds r3, #1 │ │ │ │ add r1, pc │ │ │ │ lsls r4, r3, #3 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ blx 57998 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d7d0c │ │ │ │ + bne.w d7c44 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d7ec2 │ │ │ │ + ble.w d7dfa │ │ │ │ add.w r3, r9, #4 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r9, [sp, #28] │ │ │ │ mov.w r9, #2 │ │ │ │ sub.w r8, r4, #8 │ │ │ │ mov fp, r9 │ │ │ │ - vldr s17, [pc, #772] @ d7c98 │ │ │ │ + vldr s17, [pc, #772] @ d7bd0 │ │ │ │ add r4, sp, #96 @ 0x60 │ │ │ │ mov r9, r2 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ strd r5, r6, [sp, #68] @ 0x44 │ │ │ │ ldrd r5, r6, [sp, #24] │ │ │ │ mov.w sl, #1 │ │ │ │ - vldr s18, [pc, #748] @ d7c98 │ │ │ │ + vldr s18, [pc, #748] @ d7bd0 │ │ │ │ vldr s15, [r6] │ │ │ │ mov r0, r4 │ │ │ │ vldr s12, [r5, #4] │ │ │ │ add.w sl, sl, #1 │ │ │ │ vldr s14, [r5] │ │ │ │ mov r7, fp │ │ │ │ vldr s13, [r6, #-4] │ │ │ │ @@ -174363,19 +174278,19 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, fp │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s18, s18, s16 │ │ │ │ - bne.n d79ae │ │ │ │ + bne.n d78e6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w sl, [r3] │ │ │ │ cmp sl, fp │ │ │ │ - blt.n d7a84 │ │ │ │ + blt.n d79bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add.w r6, r3, r9, lsl #3 │ │ │ │ vldr s15, [r5, #12] │ │ │ │ mov r0, r4 │ │ │ │ vldr s12, [r6, #4] │ │ │ │ adds r7, #1 │ │ │ │ @@ -174398,15 +174313,15 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s18, s18, s16 │ │ │ │ - bge.n d7a24 │ │ │ │ + bge.n d795c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vcmpe.f32 s18, s17 │ │ │ │ add.w r9, r9, #1 │ │ │ │ add.w fp, fp, #1 │ │ │ │ vstmia r3!, {s18} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -174416,32 +174331,32 @@ │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s18 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r9 │ │ │ │ - bge.w d79a2 │ │ │ │ + bge.w d78da │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ ldrd r5, r6, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w d7e7a │ │ │ │ + beq.w d7db2 │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ movs r3, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d7bd2 │ │ │ │ + beq.n d7b0a │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [pc, #464] @ (d7cac ) │ │ │ │ - ldr.w fp, [pc, #464] @ d7cb0 │ │ │ │ + ldr r3, [pc, #464] @ (d7be4 ) │ │ │ │ + ldr.w fp, [pc, #464] @ d7be8 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #460] @ (d7cb4 ) │ │ │ │ + ldr r3, [pc, #460] @ (d7bec ) │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -174454,139 +174369,139 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ blx 660b8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w d7e98 │ │ │ │ + beq.w d7dd0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r2, #2 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ - beq.n d7bf6 │ │ │ │ + beq.n d7b2e │ │ │ │ cmp r0, #0 │ │ │ │ ittt gt │ │ │ │ movgt r8, r5 │ │ │ │ movgt.w r9, #1 │ │ │ │ ldrgt.w sl, [sp, #24] │ │ │ │ - ble.n d7b56 │ │ │ │ + ble.n d7a8e │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add.w r9, r9, #1 │ │ │ │ blx 6522c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str.w r3, [r8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add.w r8, r8, #8 │ │ │ │ str.w r3, [r8, #-4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r9 │ │ │ │ - bge.n d7b2e │ │ │ │ + bge.n d7a66 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d7ccc │ │ │ │ + beq.w d7c04 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r0, [pc, #340] @ (d7cb8 ) │ │ │ │ + ldr r0, [pc, #340] @ (d7bf0 ) │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 582d4 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n d7af8 │ │ │ │ + ble.n d7a30 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ add.w ip, r6, r1, lsl #2 │ │ │ │ vldmia r0!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp ip, r0 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d7b8e │ │ │ │ + bne.n d7ac6 │ │ │ │ vstr s14, [sp, #96] @ 0x60 │ │ │ │ vstr s15, [sp, #100] @ 0x64 │ │ │ │ - b.n d7af8 │ │ │ │ + b.n d7a30 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r2, [r1, #0] │ │ │ │ - ldr r0, [pc, #244] @ (d7cbc ) │ │ │ │ + ldr r0, [pc, #244] @ (d7bf4 ) │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - vldr s0, [pc, #196] @ d7c98 │ │ │ │ - ldr r2, [pc, #232] @ (d7cc0 ) │ │ │ │ - ldr r3, [pc, #196] @ (d7ca0 ) │ │ │ │ + vldr s0, [pc, #196] @ d7bd0 │ │ │ │ + ldr r2, [pc, #232] @ (d7bf8 ) │ │ │ │ + ldr r3, [pc, #196] @ (d7bd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w d7ecc │ │ │ │ + bne.w d7e04 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n d7c30 │ │ │ │ + ble.n d7b68 │ │ │ │ add.w r0, r6, r0, lsl #2 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ adds r3, r5, #4 │ │ │ │ vldmia r1!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vldr s14, [r3, #-12] │ │ │ │ cmp r0, r1 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bne.n d7c04 │ │ │ │ + bne.n d7b3c │ │ │ │ vstr s14, [sp, #96] @ 0x60 │ │ │ │ vstr s15, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n d7cea │ │ │ │ + beq.n d7c22 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r2, [pc, #136] @ (d7cc4 ) │ │ │ │ - ldr r0, [pc, #136] @ (d7cc8 ) │ │ │ │ + ldr r2, [pc, #136] @ (d7bfc ) │ │ │ │ + ldr r0, [pc, #136] @ (d7c00 ) │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ blx 582d4 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w d7af8 │ │ │ │ + ble.w d7a30 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ mov r8, r5 │ │ │ │ mov.w r9, #1 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ add.w r9, r9, #1 │ │ │ │ @@ -174595,80 +174510,80 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ add.w r8, r8, #8 │ │ │ │ str.w r3, [r8, #-4] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r9 │ │ │ │ - bge.n d7c6a │ │ │ │ + bge.n d7ba2 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ - b.n d7af8 │ │ │ │ + b.n d7a30 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81e005a │ │ │ │ + strd r0, r0, [r6], #360 @ 0x168 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #928 @ 0x3a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #840 @ 0x348 │ │ │ │ + add r4, sp, #520 @ 0x208 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcr2 0, 5, r0, cr4, cr9, {2} │ │ │ │ - ldr r4, [pc, #296] @ (d7ddc ) │ │ │ │ + vqadd.u64 q0, q0, │ │ │ │ + ldr r5, [pc, #72] @ (d7c34 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #288] @ (d7dd8 ) │ │ │ │ + ldr r5, [pc, #64] @ (d7c30 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #808 @ 0x328 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n d7730 │ │ │ │ + b.n d77f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #952] @ (d8080 ) │ │ │ │ + ldr r3, [pc, #728] @ (d7ed8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #952 @ 0x3b8 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ blx 582d4 │ │ │ │ - b.n d7b7c │ │ │ │ + b.n d7ab4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r7 │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ - ldr r2, [pc, #480] @ (d7ed4 ) │ │ │ │ + ldr r2, [pc, #480] @ (d7e0c ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #480] @ (d7ed8 ) │ │ │ │ + ldr r0, [pc, #480] @ (d7e10 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ blx 582d4 │ │ │ │ - b.n d7c56 │ │ │ │ + b.n d7b8e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d7ec2 │ │ │ │ + ble.w d7dfa │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #28] │ │ │ │ sub.w ip, r9, r3 │ │ │ │ - vldr s17, [pc, #428] @ d7ed0 │ │ │ │ + vldr s17, [pc, #428] @ d7e08 │ │ │ │ add.w r9, ip, r2, lsl #4 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r9, #8 │ │ │ │ mov.w r9, #2 │ │ │ │ mov fp, r9 │ │ │ │ sub.w r8, r3, #8 │ │ │ │ mov r9, r2 │ │ │ │ @@ -174677,15 +174592,15 @@ │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ strd r5, r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - vldr s18, [pc, #376] @ d7ed0 │ │ │ │ + vldr s18, [pc, #376] @ d7e08 │ │ │ │ add.w r6, r3, r2, lsl #3 │ │ │ │ vldr s15, [r6, #12] │ │ │ │ mov r0, r4 │ │ │ │ vldr s12, [r5, #4] │ │ │ │ add.w sl, sl, #1 │ │ │ │ vldr s14, [r5] │ │ │ │ adds r6, #8 │ │ │ │ @@ -174707,19 +174622,19 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, fp │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s18, s18, s16 │ │ │ │ - bne.n d7d5c │ │ │ │ + bne.n d7c94 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w sl, [r3] │ │ │ │ cmp sl, fp │ │ │ │ - blt.n d7e32 │ │ │ │ + blt.n d7d6a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add.w r6, r3, r9, lsl #3 │ │ │ │ vldr s15, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ vldr s12, [r6, #4] │ │ │ │ adds r7, #1 │ │ │ │ @@ -174742,15 +174657,15 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ cmp sl, r7 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s18, s18, s16 │ │ │ │ - bge.n d7dd2 │ │ │ │ + bge.n d7d0a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ vcmpe.f32 s18, s17 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r9, r9, #1 │ │ │ │ add.w fp, fp, #1 │ │ │ │ vstmia r3!, {s18} │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -174761,57 +174676,137 @@ │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ it hi │ │ │ │ vmovhi.f32 s17, s18 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ cmp r3, r9 │ │ │ │ - bge.w d7d4a │ │ │ │ + bge.w d7c82 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ movs r3, #1 │ │ │ │ ldrd r5, r6, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - bne.w d7ac8 │ │ │ │ + bne.w d7a00 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n d7bd6 │ │ │ │ - ldr r1, [pc, #88] @ (d7edc ) │ │ │ │ + b.n d7b0e │ │ │ │ + ldr r1, [pc, #88] @ (d7e14 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d7930 │ │ │ │ + bne.w d7868 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ - b.n d7bc2 │ │ │ │ + b.n d7afa │ │ │ │ vldr s15, [sp, #92] @ 0x5c │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w d7bd2 │ │ │ │ + beq.w d7b0a │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ vdiv.f32 s0, s14, s15 │ │ │ │ - b.n d7bd6 │ │ │ │ + b.n d7b0e │ │ │ │ mvn.w r2, #3 │ │ │ │ movs r3, #4 │ │ │ │ - b.n d7bc2 │ │ │ │ + b.n d7afa │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n d7bc2 │ │ │ │ - bne.w d7bd2 │ │ │ │ - b.n d7e7a │ │ │ │ + b.n d7afa │ │ │ │ + bne.w d7b0a │ │ │ │ + b.n d7db2 │ │ │ │ negs r3, r3 │ │ │ │ - b.n d7bc6 │ │ │ │ + b.n d7afe │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #224] @ (d7fb8 ) │ │ │ │ + ldr r3, [pc, #0] @ (d7e10 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2 0, cr0, [r6], {89} @ 0x59 │ │ │ │ - @ instruction: 0xfb000059 │ │ │ │ + ldc2 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ + @ instruction: 0xfb8c0059 │ │ │ │ + │ │ │ │ +000d7e18 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ + mov sl, r2 │ │ │ │ + ldr r2, [pc, #168] @ (d7ed4 ) │ │ │ │ + ldr r3, [pc, #168] @ (d7ed8 ) │ │ │ │ + sub sp, #16 │ │ │ │ + add r2, pc │ │ │ │ + ldr.w r8, [r0] │ │ │ │ + ldr.w r6, [sl] │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + cmp r6, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov.w r3, #0 │ │ │ │ + beq.n d7ea4 │ │ │ │ + cmp r6, #0 │ │ │ │ + itett lt │ │ │ │ + addlt.w r5, r8, #4294967295 @ 0xffffffff │ │ │ │ + movge r5, #1 │ │ │ │ + mullt r5, r6 │ │ │ │ + rsblt r5, r5, #1 │ │ │ │ + cmp.w r8, #0 │ │ │ │ + ble.n d7e88 │ │ │ │ + movs r6, #1 │ │ │ │ + add.w r9, sp, #4 │ │ │ │ + add.w r4, r7, r5, lsl #3 │ │ │ │ + mov r0, r9 │ │ │ │ + subs r4, #8 │ │ │ │ + adds r6, #1 │ │ │ │ + mov r1, r4 │ │ │ │ + blx 62524 │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + cmp r6, r8 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + add r5, r3 │ │ │ │ + str r1, [r4, #0] │ │ │ │ + str r2, [r4, #4] │ │ │ │ + ble.n d7e66 │ │ │ │ + ldr r2, [pc, #80] @ (d7edc ) │ │ │ │ + ldr r3, [pc, #76] @ (d7ed8 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n d7ece │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #16 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + cmp.w r8, #0 │ │ │ │ + it gt │ │ │ │ + addgt.w r9, sp, #4 │ │ │ │ + ble.n d7e88 │ │ │ │ + mov r1, r7 │ │ │ │ + adds r7, #8 │ │ │ │ + mov r0, r9 │ │ │ │ + adds r6, #1 │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + cmp r6, r8 │ │ │ │ + str.w r2, [r7, #-8] │ │ │ │ + str.w r3, [r7, #-4] │ │ │ │ + ble.n d7eb0 │ │ │ │ + b.n d7e88 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + b.n d8498 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + b.n d83e8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ │ │ │ │ 000d7ee0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -175181,25 +175176,25 @@ │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n d836a │ │ │ │ b.n d8728 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #120 @ (adr r6, d8390 ) │ │ │ │ + add r6, pc, #24 @ (adr r6, d8330 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r3, #21 │ │ │ │ + lsls r2, r0, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n d8658 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ec0059 │ │ │ │ - vqadd.u8 q8, q1, │ │ │ │ - add r4, pc, #904 @ (adr r4, d86b4 ) │ │ │ │ + ldrsh.w r0, [r0, #89] @ 0x59 │ │ │ │ + vqadd.u32 q0, q5, │ │ │ │ + add r4, pc, #808 @ (adr r4, d8654 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #360 @ (adr r2, d8498 ) │ │ │ │ + add r2, pc, #264 @ (adr r2, d8438 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vstr s18, [fp] │ │ │ │ vldr s15, [r8] │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ @@ -176089,341 +176084,208 @@ │ │ │ │ vdiv.f64 d6, d0, d7 │ │ │ │ vstr s18, [r4, #-12] │ │ │ │ vcvt.f32.f64 s12, d6 │ │ │ │ vstr s12, [r7, #-4] │ │ │ │ ble.n d8d26 │ │ │ │ b.n d8d4e │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4b60059 │ │ │ │ + eors.w r0, lr, #14221312 @ 0xd90000 │ │ │ │ subs r4, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r3, #226 @ 0xe2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r3, #142 @ 0x8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r3, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r2, #48 @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000d8dbc : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ - sub sp, #12 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r1, [pc, #300] @ (d8f00 ) │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - adds r3, r4, #1 │ │ │ │ - adds r2, r6, #1 │ │ │ │ - mov.w fp, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - sub.w r5, r8, fp │ │ │ │ - mov.w sl, r2, lsl #3 │ │ │ │ - sub.w r9, r3, sl │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, d8e56 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n d8e4e │ │ │ │ - ldr.w sl, [r7] │ │ │ │ - add.w r8, r3, #1 │ │ │ │ - adds r5, #4 │ │ │ │ - mov ip, r4 │ │ │ │ - mov lr, r6 │ │ │ │ - movs r7, #1 │ │ │ │ - mov.w fp, #0 │ │ │ │ - cmp sl, r7 │ │ │ │ - mov r0, sl │ │ │ │ - it ge │ │ │ │ - movge r0, r7 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.n d8e44 │ │ │ │ - add r0, ip │ │ │ │ - add.w r2, r5, ip, lsl #2 │ │ │ │ - add.w r3, r9, lr, lsl #3 │ │ │ │ - add.w r0, r5, r0, lsl #2 │ │ │ │ - ldr.w r1, [r2], #4 │ │ │ │ - adds r3, #8 │ │ │ │ - str r1, [r3, #0] │ │ │ │ - str.w fp, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne.n d8e34 │ │ │ │ - adds r7, #1 │ │ │ │ - add lr, r6 │ │ │ │ - add ip, r4 │ │ │ │ - cmp r7, r8 │ │ │ │ - bne.n d8e1a │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #12 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #172] @ (d8f04 ) │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cbz r0, d8eb0 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n d8e4e │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ - cmp r6, #0 │ │ │ │ - ble.n d8e4e │ │ │ │ - cmp r1, r6 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - it ge │ │ │ │ - movge r1, r6 │ │ │ │ - mov.w lr, #1 │ │ │ │ - mov r9, r1 │ │ │ │ - mov.w ip, #0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, lr │ │ │ │ - ldr.w r0, [r1], #4 │ │ │ │ - adds r3, #8 │ │ │ │ - str.w ip, [r3, #-4] │ │ │ │ - adds r2, #1 │ │ │ │ - cmp r6, r2 │ │ │ │ - str.w r0, [r3, #-8] │ │ │ │ - bge.n d8e88 │ │ │ │ - add.w lr, lr, #1 │ │ │ │ - add r8, fp │ │ │ │ - add r7, sl │ │ │ │ - cmp lr, r9 │ │ │ │ - ble.n d8e82 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #12 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n d8e4e │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n d8e4e │ │ │ │ - adds r0, r4, r2 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ - adds r0, #1 │ │ │ │ - sub.w r3, fp, #4 │ │ │ │ - add.w r8, r1, #1 │ │ │ │ - rsb lr, r2, #0 │ │ │ │ - add.w r0, r5, r0, lsl #2 │ │ │ │ - mov ip, r6 │ │ │ │ - movs r7, #1 │ │ │ │ - movs r5, #0 │ │ │ │ - add.w r1, r0, lr │ │ │ │ - add.w r2, r9, ip, lsl #3 │ │ │ │ - adds r2, #8 │ │ │ │ - ldr.w r4, [r1], #4 │ │ │ │ - cmp r1, r0 │ │ │ │ - str r5, [r2, #4] │ │ │ │ - str r4, [r2, #0] │ │ │ │ - bne.n d8ede │ │ │ │ - adds r7, #1 │ │ │ │ - add ip, r6 │ │ │ │ - add r0, r3 │ │ │ │ - cmp r7, r8 │ │ │ │ - bne.n d8ed6 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #12 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - nop │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeb2a0059 │ │ │ │ - │ │ │ │ -000d8f08 : │ │ │ │ +000d8dbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - ldr r0, [pc, #928] @ (d92c4 ) │ │ │ │ + ldr r0, [pc, #928] @ (d9178 ) │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 57478 │ │ │ │ - ldr r3, [pc, #916] @ (d92c8 ) │ │ │ │ + ldr r3, [pc, #916] @ (d917c ) │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ vstr s0, [r3] │ │ │ │ - cbz r2, d8f52 │ │ │ │ + cbz r2, d8e06 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ sub.w r9, r4, #8 │ │ │ │ subs r2, #2 │ │ │ │ cmp r2, #3 │ │ │ │ - bhi.w d9200 │ │ │ │ + bhi.w d90b4 │ │ │ │ tbb [pc, r2] │ │ │ │ strh r0, [r2, #26] │ │ │ │ cmp r0, #207 @ 0xcf │ │ │ │ ldr r0, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n d8f88 │ │ │ │ + ble.n d8e3c │ │ │ │ vmov s15, r0 │ │ │ │ vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ mov r2, r4 │ │ │ │ movs r1, #0 │ │ │ │ vcvt.f32.s32 s14, s15 │ │ │ │ add.w r3, r4, r0, lsl #3 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ str r1, [r2, #4] │ │ │ │ adds r2, #8 │ │ │ │ vstr s15, [r2, #-8] │ │ │ │ cmp r3, r2 │ │ │ │ - bne.n d8f74 │ │ │ │ - ldr r3, [pc, #840] @ (d92cc ) │ │ │ │ + bne.n d8e28 │ │ │ │ + ldr r3, [pc, #840] @ (d9180 ) │ │ │ │ adds r0, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ - ldr r3, [pc, #836] @ (d92d0 ) │ │ │ │ + ldr r3, [pc, #836] @ (d9184 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #8] │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr.w r9, [pc, #820] @ d92d4 │ │ │ │ + ldr.w r9, [pc, #820] @ d9188 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - ldr.w sl, [pc, #816] @ d92d8 │ │ │ │ + ldr.w sl, [pc, #816] @ d918c │ │ │ │ add r9, pc │ │ │ │ mov r2, r9 │ │ │ │ add sl, pc │ │ │ │ blx 6734c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ vldr s13, [r7] │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ vmov s15, r3 │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vdiv.f32 s14, s0, s15 │ │ │ │ vadd.f32 s14, s14, s14 │ │ │ │ vcmpe.f32 s14, s13 │ │ │ │ vstr s14, [sl, #28] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w d91e8 │ │ │ │ + bgt.w d909c │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r6, #0] │ │ │ │ add sp, #8 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r2, [pc, #748] @ (d92dc ) │ │ │ │ + ldr r2, [pc, #748] @ (d9190 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ blx 5cf7c │ │ │ │ - ldr r3, [pc, #740] @ (d92e0 ) │ │ │ │ + ldr r3, [pc, #740] @ (d9194 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - ldr r3, [pc, #732] @ (d92e4 ) │ │ │ │ + ldr r3, [pc, #732] @ (d9198 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ add r3, pc │ │ │ │ cmp r5, #0 │ │ │ │ str r2, [r3, #4] │ │ │ │ - ble.n d902e │ │ │ │ + ble.n d8ee2 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, r5, lsl #3 │ │ │ │ str r3, [r2, #0] │ │ │ │ adds r2, #8 │ │ │ │ str.w r3, [r2, #-4] │ │ │ │ cmp r1, r2 │ │ │ │ - bne.n d901a │ │ │ │ - ldr r3, [pc, #704] @ (d92e8 ) │ │ │ │ + bne.n d8ece │ │ │ │ + ldr r3, [pc, #704] @ (d919c ) │ │ │ │ adds r5, #1 │ │ │ │ add r3, pc │ │ │ │ str r5, [r3, #4] │ │ │ │ - ldr r3, [pc, #700] @ (d92ec ) │ │ │ │ + ldr r3, [pc, #700] @ (d91a0 ) │ │ │ │ add.w r0, r9, r0, lsl #3 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r1, #1065353216 @ 0x3f800000 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [r0, #4] │ │ │ │ movs r2, #3 │ │ │ │ movs r0, #0 │ │ │ │ str r1, [r6, #0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add sp, #8 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr.w sl, [pc, #664] @ d92f0 │ │ │ │ + ldr.w sl, [pc, #664] @ d91a4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r2, sl │ │ │ │ blx 5d9c8 │ │ │ │ mov r1, r8 │ │ │ │ - ldr.w r8, [pc, #644] @ d92f4 │ │ │ │ + ldr.w r8, [pc, #644] @ d91a8 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc │ │ │ │ str.w r3, [r8, #20] │ │ │ │ blx 6734c │ │ │ │ vldr s15, [r8, #20] │ │ │ │ vstr s0, [r7] │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n d912a │ │ │ │ + bls.n d8fde │ │ │ │ ldr r4, [r5, #0] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ cmp r4, #0 │ │ │ │ itt gt │ │ │ │ movgt.w sl, #0 │ │ │ │ movgt.w r7, #1065353216 @ 0x3f800000 │ │ │ │ - ble.n d90de │ │ │ │ + ble.n d8f92 │ │ │ │ add.w r0, r9, r3, lsl #3 │ │ │ │ blx 65ce8 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r8] │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vstr s0, [r8, #32] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n d91a0 │ │ │ │ + bgt.n d9054 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ adds r3, r2, #1 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ add.w r2, r9, r2, lsl #3 │ │ │ │ cmp r3, r4 │ │ │ │ str r7, [r2, #0] │ │ │ │ str.w sl, [r2, #4] │ │ │ │ - ble.n d90a8 │ │ │ │ - ldr r3, [pc, #536] @ (d92f8 ) │ │ │ │ + ble.n d8f5c │ │ │ │ + ldr r3, [pc, #536] @ (d91ac ) │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #4 │ │ │ │ str r1, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #8] │ │ │ │ - b.n d8f92 │ │ │ │ - ldr r7, [pc, #524] @ (d92fc ) │ │ │ │ + b.n d8e46 │ │ │ │ + ldr r7, [pc, #524] @ (d91b0 ) │ │ │ │ mov r1, r4 │ │ │ │ - ldr r2, [pc, #524] @ (d9300 ) │ │ │ │ + ldr r2, [pc, #524] @ (d91b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, #12] │ │ │ │ str r3, [r7, #24] │ │ │ │ blx 5cf7c │ │ │ │ str r0, [r7, #12] │ │ │ │ @@ -176432,27 +176294,27 @@ │ │ │ │ blx 65ce8 │ │ │ │ ldr r0, [r7, #12] │ │ │ │ vmov.f64 d8, d0 │ │ │ │ add.w r0, r9, r0, lsl #3 │ │ │ │ blx 65ce8 │ │ │ │ vcmp.f64 d8, d0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d912a │ │ │ │ + beq.n d8fde │ │ │ │ ldr r3, [r7, #16] │ │ │ │ cmp r3, #4 │ │ │ │ - ble.n d91e0 │ │ │ │ - ldr r3, [pc, #472] @ (d9304 ) │ │ │ │ + ble.n d9094 │ │ │ │ + ldr r3, [pc, #472] @ (d91b8 ) │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r3, #4] │ │ │ │ vstr s14, [r3, #36] @ 0x24 │ │ │ │ - ble.n d9188 │ │ │ │ + ble.n d903c │ │ │ │ subs r1, r0, #1 │ │ │ │ vmov s15, r1 │ │ │ │ vmov.f32 s11, s14 │ │ │ │ mov r2, r4 │ │ │ │ vcvt.f32.s32 s12, s15 │ │ │ │ movs r3, #0 │ │ │ │ movs r4, #0 │ │ │ │ @@ -176464,21 +176326,21 @@ │ │ │ │ adds r2, #8 │ │ │ │ cmp r0, r3 │ │ │ │ vdiv.f32 s15, s13, s12 │ │ │ │ vadd.f32 s15, s15, s11 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vneg.f32 s14, s14 │ │ │ │ vstr s15, [r2, #-8] │ │ │ │ - bne.n d9154 │ │ │ │ - ldr r3, [pc, #392] @ (d9308 ) │ │ │ │ + bne.n d9008 │ │ │ │ + ldr r3, [pc, #392] @ (d91bc ) │ │ │ │ adds r1, #2 │ │ │ │ add r3, pc │ │ │ │ str r1, [r3, #4] │ │ │ │ vstr s14, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #384] @ (d930c ) │ │ │ │ + ldr r3, [pc, #384] @ (d91c0 ) │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ str r1, [r6, #0] │ │ │ │ str r2, [r3, #8] │ │ │ │ add sp, #8 │ │ │ │ @@ -176496,78 +176358,78 @@ │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ str.w r3, [r8, #4] │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ vstr s16, [r5] │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vstr s14, [r5, #4] │ │ │ │ - bge.w d90a8 │ │ │ │ - b.n d90de │ │ │ │ + bge.w d8f5c │ │ │ │ + b.n d8f92 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [r7, #12] │ │ │ │ str r3, [r7, #16] │ │ │ │ - b.n d9004 │ │ │ │ + b.n d8eb8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r9 │ │ │ │ str.w r9, [sp] │ │ │ │ blx 5d9c8 │ │ │ │ ldr.w r3, [sl, #28] │ │ │ │ str r3, [r7, #0] │ │ │ │ - b.n d8fde │ │ │ │ + b.n d8e92 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - beq.n d926e │ │ │ │ + beq.n d9122 │ │ │ │ mov r1, r4 │ │ │ │ - ldr r2, [pc, #260] @ (d9310 ) │ │ │ │ - ldr r4, [pc, #264] @ (d9314 ) │ │ │ │ + ldr r2, [pc, #260] @ (d91c4 ) │ │ │ │ + ldr r4, [pc, #264] @ (d91c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ blx 6734c │ │ │ │ ldr.w r8, [r5] │ │ │ │ movs r3, #1 │ │ │ │ vstr s0, [r7] │ │ │ │ cmp.w r8, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ - ble.n d9262 │ │ │ │ + ble.n d9116 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w r7, #1065353216 @ 0x3f800000 │ │ │ │ add.w r0, r9, r3, lsl #3 │ │ │ │ blx 65ce8 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r4] │ │ │ │ vcmpe.f32 s0, s15 │ │ │ │ vstr s0, [r4, #32] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n d928a │ │ │ │ + bgt.n d913e │ │ │ │ ldr r2, [r4, #4] │ │ │ │ adds r3, r2, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ add.w r2, r9, r2, lsl #3 │ │ │ │ cmp r3, r8 │ │ │ │ str r7, [r2, #0] │ │ │ │ str.w sl, [r2, #4] │ │ │ │ - ble.n d9230 │ │ │ │ - ldr r3, [pc, #180] @ (d9318 ) │ │ │ │ + ble.n d90e4 │ │ │ │ + ldr r3, [pc, #180] @ (d91cc ) │ │ │ │ movs r2, #2 │ │ │ │ str r2, [r6, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #8] │ │ │ │ - b.n d8f92 │ │ │ │ + b.n d8e46 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r3, [r8, #4] │ │ │ │ str.w r2, [r8] │ │ │ │ blx 65ce8 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vstr s0, [r7] │ │ │ │ - b.n d8fde │ │ │ │ + b.n d8e92 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ add.w r5, r9, r5, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ vldr s15, [r5] │ │ │ │ vdiv.f32 s16, s15, s0 │ │ │ │ blx 65794 │ │ │ │ vldr s12, [r4, #32] │ │ │ │ @@ -176576,62 +176438,330 @@ │ │ │ │ adds r3, #1 │ │ │ │ cmp r8, r3 │ │ │ │ str r3, [r4, #4] │ │ │ │ vdiv.f64 d7, d0, d6 │ │ │ │ vstr s16, [r5] │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ vstr s14, [r5, #4] │ │ │ │ - bge.n d9230 │ │ │ │ - b.n d9262 │ │ │ │ + bge.n d90e4 │ │ │ │ + b.n d9116 │ │ │ │ nop │ │ │ │ - bics.w r0, r2, #89 @ 0x59 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + sbc.w r0, r6, #89 @ 0x59 │ │ │ │ + ldr r0, [r6, #120] @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r0, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #68 @ 0x44 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r0, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r2, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #218 @ 0xda │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r5, #100] @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #66 @ 0x42 │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r2, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #42 @ 0x2a │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000d931c : │ │ │ │ +000d91d0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ + sub sp, #12 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r1, [pc, #300] @ (d9314 ) │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + adds r3, r4, #1 │ │ │ │ + adds r2, r6, #1 │ │ │ │ + mov.w fp, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + sub.w r5, r8, fp │ │ │ │ + mov.w sl, r2, lsl #3 │ │ │ │ + sub.w r9, r3, sl │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, d926a │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n d9262 │ │ │ │ + ldr.w sl, [r7] │ │ │ │ + add.w r8, r3, #1 │ │ │ │ + adds r5, #4 │ │ │ │ + mov ip, r4 │ │ │ │ + mov lr, r6 │ │ │ │ + movs r7, #1 │ │ │ │ + mov.w fp, #0 │ │ │ │ + cmp sl, r7 │ │ │ │ + mov r0, sl │ │ │ │ + it ge │ │ │ │ + movge r0, r7 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.n d9258 │ │ │ │ + add r0, ip │ │ │ │ + add.w r2, r5, ip, lsl #2 │ │ │ │ + add.w r3, r9, lr, lsl #3 │ │ │ │ + add.w r0, r5, r0, lsl #2 │ │ │ │ + ldr.w r1, [r2], #4 │ │ │ │ + adds r3, #8 │ │ │ │ + str r1, [r3, #0] │ │ │ │ + str.w fp, [r3, #4] │ │ │ │ + cmp r2, r0 │ │ │ │ + bne.n d9248 │ │ │ │ + adds r7, #1 │ │ │ │ + add lr, r6 │ │ │ │ + add ip, r4 │ │ │ │ + cmp r7, r8 │ │ │ │ + bne.n d922e │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #172] @ (d9318 ) │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cbz r0, d92c4 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n d9262 │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ + cmp r6, #0 │ │ │ │ + ble.n d9262 │ │ │ │ + cmp r1, r6 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + it ge │ │ │ │ + movge r1, r6 │ │ │ │ + mov.w lr, #1 │ │ │ │ + mov r9, r1 │ │ │ │ + mov.w ip, #0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, lr │ │ │ │ + ldr.w r0, [r1], #4 │ │ │ │ + adds r3, #8 │ │ │ │ + str.w ip, [r3, #-4] │ │ │ │ + adds r2, #1 │ │ │ │ + cmp r6, r2 │ │ │ │ + str.w r0, [r3, #-8] │ │ │ │ + bge.n d929c │ │ │ │ + add.w lr, lr, #1 │ │ │ │ + add r8, fp │ │ │ │ + add r7, sl │ │ │ │ + cmp lr, r9 │ │ │ │ + ble.n d9296 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n d9262 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n d9262 │ │ │ │ + adds r0, r4, r2 │ │ │ │ + lsls r2, r2, #2 │ │ │ │ + adds r0, #1 │ │ │ │ + sub.w r3, fp, #4 │ │ │ │ + add.w r8, r1, #1 │ │ │ │ + rsb lr, r2, #0 │ │ │ │ + add.w r0, r5, r0, lsl #2 │ │ │ │ + mov ip, r6 │ │ │ │ + movs r7, #1 │ │ │ │ + movs r5, #0 │ │ │ │ + add.w r1, r0, lr │ │ │ │ + add.w r2, r9, ip, lsl #3 │ │ │ │ + adds r2, #8 │ │ │ │ + ldr.w r4, [r1], #4 │ │ │ │ + cmp r1, r0 │ │ │ │ + str r5, [r2, #4] │ │ │ │ + str r4, [r2, #0] │ │ │ │ + bne.n d92f2 │ │ │ │ + adds r7, #1 │ │ │ │ + add ip, r6 │ │ │ │ + add r0, r3 │ │ │ │ + cmp r7, r8 │ │ │ │ + bne.n d92ea │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + nop │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n d90d0 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + │ │ │ │ +000d931c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ + sub sp, #12 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r1, [pc, #292] @ (d9458 ) │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add r1, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + adds r3, r5, #1 │ │ │ │ + adds r2, r6, #1 │ │ │ │ + mov.w fp, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + sub.w r4, r8, fp │ │ │ │ + mov.w sl, r2, lsl #3 │ │ │ │ + sub.w r9, r3, sl │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, d93b0 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n d93a8 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + add.w r8, r3, #1 │ │ │ │ + mov ip, r5 │ │ │ │ + mov lr, r6 │ │ │ │ + movs r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + mov sl, r1 │ │ │ │ + it ge │ │ │ │ + movge sl, r7 │ │ │ │ + cmp.w sl, #0 │ │ │ │ + ble.n d939e │ │ │ │ + add sl, ip │ │ │ │ + add.w r3, r4, ip, lsl #3 │ │ │ │ + add.w r2, r9, lr, lsl #3 │ │ │ │ + add.w sl, r4, sl, lsl #3 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + adds r3, #8 │ │ │ │ + str r0, [r2, #8] │ │ │ │ + adds r2, #8 │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + cmp r3, sl │ │ │ │ + str r0, [r2, #4] │ │ │ │ + bne.n d938e │ │ │ │ + adds r7, #1 │ │ │ │ + add lr, r6 │ │ │ │ + add ip, r5 │ │ │ │ + cmp r7, r8 │ │ │ │ + bne.n d9372 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #168] @ (d945c ) │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cbz r0, d940a │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n d93a8 │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ + cmp r6, #0 │ │ │ │ + ble.n d93a8 │ │ │ │ + cmp r1, r6 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + it ge │ │ │ │ + movge r1, r6 │ │ │ │ + mov.w ip, #1 │ │ │ │ + mov lr, r1 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r1, ip │ │ │ │ + adds r2, #8 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + adds r3, #8 │ │ │ │ + adds r1, #1 │ │ │ │ + cmp r6, r1 │ │ │ │ + str.w r0, [r2, #-8] │ │ │ │ + ldr.w r0, [r3, #-4] │ │ │ │ + str.w r0, [r2, #-4] │ │ │ │ + bge.n d93de │ │ │ │ + add.w ip, ip, #1 │ │ │ │ + add r8, fp │ │ │ │ + add r7, sl │ │ │ │ + cmp ip, lr │ │ │ │ + ble.n d93d8 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n d93a8 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n d93a8 │ │ │ │ + add r2, r5 │ │ │ │ + sub.w r3, fp, #8 │ │ │ │ + add.w r8, r1, #1 │ │ │ │ + mov sl, r5 │ │ │ │ + add.w r7, r4, r2, lsl #3 │ │ │ │ + mov lr, r6 │ │ │ │ + mov.w ip, #1 │ │ │ │ + add.w r2, r4, sl, lsl #3 │ │ │ │ + add.w r1, r9, lr, lsl #3 │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + adds r2, #8 │ │ │ │ + str r0, [r1, #8] │ │ │ │ + adds r1, #8 │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + cmp r2, r7 │ │ │ │ + str r0, [r1, #4] │ │ │ │ + bne.n d9432 │ │ │ │ + add.w ip, ip, #1 │ │ │ │ + add lr, r6 │ │ │ │ + add sl, r5 │ │ │ │ + add r7, r3 │ │ │ │ + cmp ip, r8 │ │ │ │ + bne.n d942a │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #12 │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n d8f88 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + │ │ │ │ +000d9460 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ @@ -176647,52 +176777,52 @@ │ │ │ │ add.w sl, r0, #1 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ mov.w r2, sl, lsl #3 │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r2, r4, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ - ldr.w r0, [pc, #1936] @ d9aec │ │ │ │ + ldr.w r0, [pc, #1936] @ d9c30 │ │ │ │ sub.w r3, r3, r2, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ subs r4, r3, #4 │ │ │ │ blx 57998 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w d9a92 │ │ │ │ + bne.w d9bd6 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r1, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.w d9524 │ │ │ │ + bne.w d9668 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d9acc │ │ │ │ + ble.w d9c10 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r2, #3 │ │ │ │ blx 5ae88 │ │ │ │ mov r3, r6 │ │ │ │ cmp r6, #0 │ │ │ │ it le │ │ │ │ movle r8, r6 │ │ │ │ - ble.n d946a │ │ │ │ + ble.n d95ae │ │ │ │ mov r8, r6 │ │ │ │ mov.w sl, #1 │ │ │ │ mov fp, r3 │ │ │ │ mov r7, r9 │ │ │ │ cmp sl, r8 │ │ │ │ - bgt.n d945e │ │ │ │ + bgt.n d95a2 │ │ │ │ mov r6, r7 │ │ │ │ mov r9, sl │ │ │ │ vldr s16, [r6] │ │ │ │ mov r0, r6 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ @@ -176734,53 +176864,53 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp r9, r8 │ │ │ │ vstr s15, [r3] │ │ │ │ - ble.n d93b8 │ │ │ │ + ble.n d94fc │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp fp, sl │ │ │ │ add r7, r3 │ │ │ │ - bge.n d93b0 │ │ │ │ + bge.n d94f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ ittt gt │ │ │ │ strgt r5, [sp, #20] │ │ │ │ movgt r3, #1 │ │ │ │ movgt r5, r3 │ │ │ │ - ble.w d9abe │ │ │ │ + ble.w d9c02 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w fp, r5, #1 │ │ │ │ lsls r6, r5, #2 │ │ │ │ mov r7, fp │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w d98ca │ │ │ │ + ble.w d9a0e │ │ │ │ cmp r0, r5 │ │ │ │ - beq.n d94b0 │ │ │ │ + beq.n d95f4 │ │ │ │ add r0, r8 │ │ │ │ add.w lr, r5, r8 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ add.w lr, r4, lr, lsl #2 │ │ │ │ ldr.w sl, [r0] │ │ │ │ ldr.w r9, [lr] │ │ │ │ str.w sl, [lr] │ │ │ │ str.w r9, [r0] │ │ │ │ cmp r5, r8 │ │ │ │ - bgt.n d9512 │ │ │ │ + bgt.n d9656 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r6, r4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mla r3, r5, r3, r5 │ │ │ │ add.w r9, r2, r3, lsl #3 │ │ │ │ - b.n d94c6 │ │ │ │ + b.n d960a │ │ │ │ adds r7, #1 │ │ │ │ vldr s16, [r9] │ │ │ │ mov r0, r9 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vldr s15, [r6] │ │ │ │ add.w r9, r9, #8 │ │ │ │ @@ -176795,33 +176925,33 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp r7, r8 │ │ │ │ vstr s15, [r6] │ │ │ │ - ble.n d94c4 │ │ │ │ + ble.n d9608 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r5, fp │ │ │ │ cmp r5, r3 │ │ │ │ - bgt.w d9a06 │ │ │ │ + bgt.w d9b4a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r8, [r3] │ │ │ │ - b.n d947a │ │ │ │ + b.n d95be │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d9ad8 │ │ │ │ + ble.w d9c1c │ │ │ │ lsls r2, r2, #3 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ blx 5ae88 │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ cmp r6, #0 │ │ │ │ - ble.w d96d8 │ │ │ │ + ble.w d981c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov.w fp, #2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ sub.w r2, r9, r2 │ │ │ │ mov r9, fp │ │ │ │ mov sl, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -176874,40 +177004,40 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp fp, r9 │ │ │ │ vstr s15, [r3] │ │ │ │ - bne.n d9562 │ │ │ │ + bne.n d96a6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w r9, fp, #1 │ │ │ │ add sl, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp fp, r3 │ │ │ │ - ble.n d9554 │ │ │ │ + ble.n d9698 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r8, r1 │ │ │ │ cmp r1, r3 │ │ │ │ ite ge │ │ │ │ movge r3, #0 │ │ │ │ movlt r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ it le │ │ │ │ movle r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d9ae8 │ │ │ │ + beq.w d9c2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov.w sl, r8, lsl #2 │ │ │ │ add.w r6, r4, sl │ │ │ │ ldr.w r3, [r3, r8, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w d9790 │ │ │ │ + ble.w d98d4 │ │ │ │ cmp r3, r8 │ │ │ │ - beq.n d965c │ │ │ │ + beq.n d97a0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r3, r1 │ │ │ │ add r1, r8 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ add.w r1, r4, r1, lsl #2 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -176937,89 +177067,89 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp r9, r8 │ │ │ │ vstr s15, [r6] │ │ │ │ - ble.n d966c │ │ │ │ + ble.n d97b0 │ │ │ │ add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ ite ge │ │ │ │ movge r3, #0 │ │ │ │ movlt r3, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ it le │ │ │ │ movle r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n d962e │ │ │ │ + bne.n d9772 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.w d9abe │ │ │ │ + bgt.w d9c02 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ - b.n d9706 │ │ │ │ + b.n d984a │ │ │ │ adds r6, r2, r3 │ │ │ │ adds r1, r0, r3 │ │ │ │ cmp r0, r2 │ │ │ │ - beq.n d9700 │ │ │ │ + beq.n d9844 │ │ │ │ add.w r0, r4, r6, lsl #2 │ │ │ │ add.w r1, r4, r1, lsl #2 │ │ │ │ ldr r6, [r0, #0] │ │ │ │ ldr.w ip, [r1] │ │ │ │ str.w ip, [r0] │ │ │ │ str r6, [r1, #0] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.n d972c │ │ │ │ + bgt.n d9870 │ │ │ │ ldr.w r0, [r7, r2, lsl #2] │ │ │ │ adds r1, r2, r3 │ │ │ │ subs r6, r3, r0 │ │ │ │ add.w r1, r4, r1, lsl #2 │ │ │ │ cmp r0, #0 │ │ │ │ - bgt.n d96e4 │ │ │ │ + bgt.n d9828 │ │ │ │ add.w r6, r4, r6, lsl #2 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds r2, #2 │ │ │ │ cmp r2, r3 │ │ │ │ ldr.w ip, [r6] │ │ │ │ str.w ip, [r1] │ │ │ │ str r0, [r6, #0] │ │ │ │ - ble.n d9706 │ │ │ │ + ble.n d984a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w d9ab4 │ │ │ │ + beq.w d9bf8 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r3, r1 │ │ │ │ - bgt.w d9abe │ │ │ │ + bgt.w d9c02 │ │ │ │ mov r2, r3 │ │ │ │ mvn.w r0, #3221225472 @ 0xc0000000 │ │ │ │ add r2, r1 │ │ │ │ add r3, r0 │ │ │ │ add r2, r0 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r1, r0, r1, lsl #2 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r2, r0, r2, lsl #2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d9780 │ │ │ │ + beq.n d98c4 │ │ │ │ vldr s13, [r2] │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vcmp.f32 s14, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s0, s14 │ │ │ │ adds r2, #4 │ │ │ │ cmp r3, r1 │ │ │ │ - bne.n d975c │ │ │ │ + bne.n d98a0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r5, #0] │ │ │ │ cmp.w r8, #1 │ │ │ │ sub.w r3, r1, r3 │ │ │ │ add r1, r8 │ │ │ │ @@ -177027,15 +177157,15 @@ │ │ │ │ add.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ add.w r1, r4, r1, lsl #2 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ str r7, [r1, #0] │ │ │ │ str r0, [r3, #0] │ │ │ │ - beq.n d9876 │ │ │ │ + beq.n d99ba │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #8] │ │ │ │ sub.w sl, sl, #4 │ │ │ │ add sl, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -177083,54 +177213,54 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp r9, r8 │ │ │ │ vstr s15, [sl] │ │ │ │ - bne.n d97da │ │ │ │ + bne.n d991e │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mul.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, r0, lsl #3 │ │ │ │ vldr s16, [r0] │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n d989c │ │ │ │ + bge.n d99e0 │ │ │ │ vneg.f32 s16, s16 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vldr s15, [r6] │ │ │ │ sub.w r8, r8, #2 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ vstr s15, [r6] │ │ │ │ - b.n d96c0 │ │ │ │ + b.n d9804 │ │ │ │ sub.w r7, r8, r0 │ │ │ │ add.w lr, r5, r8 │ │ │ │ add.w lr, lr, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r7, r4, r7, lsl #2 │ │ │ │ add.w sl, r4, r6 │ │ │ │ add.w lr, r4, lr, lsl #2 │ │ │ │ cmp r8, fp │ │ │ │ vldr s15, [r7] │ │ │ │ mul.w r0, r5, r3 │ │ │ │ ldr.w r9, [lr] │ │ │ │ vstr s15, [lr] │ │ │ │ str.w r9, [r7] │ │ │ │ - blt.n d99b2 │ │ │ │ + blt.n d9af6 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ add.w r7, r0, fp │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mla r9, fp, r3, fp │ │ │ │ @@ -177175,26 +177305,26 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp fp, r8 │ │ │ │ vstr s15, [r6] │ │ │ │ - ble.n d9918 │ │ │ │ + ble.n d9a5c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, r5 │ │ │ │ add.w r0, r3, r0, lsl #3 │ │ │ │ vldr s16, [r0] │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n d99d4 │ │ │ │ + bge.n d9b18 │ │ │ │ vneg.f32 s16, s16 │ │ │ │ vcmpe.f32 s0, #0.0 │ │ │ │ vldr s15, [sl] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r5, #2 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ @@ -177202,240 +177332,106 @@ │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmp.f32 s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ge │ │ │ │ vmovge.f32 s15, s16 │ │ │ │ cmp r5, r3 │ │ │ │ vstr s15, [sl] │ │ │ │ - ble.w d951c │ │ │ │ + ble.w d9660 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r6, [r5, #0] │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - b.n d9a2c │ │ │ │ + b.n d9b70 │ │ │ │ adds r0, r6, r3 │ │ │ │ adds r2, r1, r6 │ │ │ │ cmp r1, r3 │ │ │ │ - beq.n d9a26 │ │ │ │ + beq.n d9b6a │ │ │ │ add.w r1, r4, r0, lsl #2 │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ ldr r7, [r2, #0] │ │ │ │ str r7, [r1, #0] │ │ │ │ str r0, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n d9a4e │ │ │ │ + ble.n d9b92 │ │ │ │ ldr.w r1, [r5, r3, lsl #2] │ │ │ │ adds r2, r6, r3 │ │ │ │ subs r0, r6, r1 │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.n d9a0e │ │ │ │ + bgt.n d9b52 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ subs r3, #2 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r7, [r0, #0] │ │ │ │ str r7, [r2, #0] │ │ │ │ str r1, [r0, #0] │ │ │ │ - bgt.n d9a2c │ │ │ │ + bgt.n d9b70 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add.w r6, r3, r6, lsl #2 │ │ │ │ add.w r7, r3, r2, lsl #2 │ │ │ │ vldmia r3!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n d9a82 │ │ │ │ + beq.n d9bc6 │ │ │ │ vldr s13, [r6] │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ vcmp.f32 s14, s0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it ls │ │ │ │ vmovls.f32 s0, s14 │ │ │ │ adds r6, #4 │ │ │ │ cmp r3, r7 │ │ │ │ - bne.n d9a5e │ │ │ │ + bne.n d9ba2 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r6, [r5, #0] │ │ │ │ mov r3, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n d9aaa │ │ │ │ + ble.n d9bee │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ blx 5ae88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w d939e │ │ │ │ - b.n d953a │ │ │ │ + beq.w d94e2 │ │ │ │ + b.n d967e │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ it gt │ │ │ │ ldrgt r6, [r5, #0] │ │ │ │ - bgt.n d9a4e │ │ │ │ + bgt.n d9b92 │ │ │ │ vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r2, #0 │ │ │ │ it gt │ │ │ │ movgt r3, r2 │ │ │ │ - bgt.w d93a6 │ │ │ │ - b.n d9abe │ │ │ │ + bgt.w d94ea │ │ │ │ + b.n d9c02 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ itt gt │ │ │ │ movgt r2, #1 │ │ │ │ strgt r2, [sp, #4] │ │ │ │ - bgt.w d9540 │ │ │ │ - b.n d9abe │ │ │ │ + bgt.w d9684 │ │ │ │ + b.n d9c02 │ │ │ │ mov r3, r1 │ │ │ │ - b.n d96d8 │ │ │ │ - stc 0, cr0, [r4], #-356 @ 0xfffffe9c │ │ │ │ - │ │ │ │ -000d9af0 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ - sub sp, #12 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r1, [pc, #292] @ (d9c2c ) │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add r1, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - adds r3, r5, #1 │ │ │ │ - adds r2, r6, #1 │ │ │ │ - mov.w fp, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - sub.w r4, r8, fp │ │ │ │ - mov.w sl, r2, lsl #3 │ │ │ │ - sub.w r9, r3, sl │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, d9b84 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n d9b7c │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - add.w r8, r3, #1 │ │ │ │ - mov ip, r5 │ │ │ │ - mov lr, r6 │ │ │ │ - movs r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - mov sl, r1 │ │ │ │ - it ge │ │ │ │ - movge sl, r7 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - ble.n d9b72 │ │ │ │ - add sl, ip │ │ │ │ - add.w r3, r4, ip, lsl #3 │ │ │ │ - add.w r2, r9, lr, lsl #3 │ │ │ │ - add.w sl, r4, sl, lsl #3 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - adds r3, #8 │ │ │ │ - str r0, [r2, #8] │ │ │ │ - adds r2, #8 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r3, sl │ │ │ │ - str r0, [r2, #4] │ │ │ │ - bne.n d9b62 │ │ │ │ - adds r7, #1 │ │ │ │ - add lr, r6 │ │ │ │ - add ip, r5 │ │ │ │ - cmp r7, r8 │ │ │ │ - bne.n d9b46 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #12 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #168] @ (d9c30 ) │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cbz r0, d9bde │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n d9b7c │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ - cmp r6, #0 │ │ │ │ - ble.n d9b7c │ │ │ │ - cmp r1, r6 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - it ge │ │ │ │ - movge r1, r6 │ │ │ │ - mov.w ip, #1 │ │ │ │ - mov lr, r1 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r1, ip │ │ │ │ - adds r2, #8 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - adds r3, #8 │ │ │ │ - adds r1, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ - str.w r0, [r2, #-8] │ │ │ │ - ldr.w r0, [r3, #-4] │ │ │ │ - str.w r0, [r2, #-4] │ │ │ │ - bge.n d9bb2 │ │ │ │ - add.w ip, ip, #1 │ │ │ │ - add r8, fp │ │ │ │ - add r7, sl │ │ │ │ - cmp ip, lr │ │ │ │ - ble.n d9bac │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #12 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n d9b7c │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n d9b7c │ │ │ │ - add r2, r5 │ │ │ │ - sub.w r3, fp, #8 │ │ │ │ - add.w r8, r1, #1 │ │ │ │ - mov sl, r5 │ │ │ │ - add.w r7, r4, r2, lsl #3 │ │ │ │ - mov lr, r6 │ │ │ │ - mov.w ip, #1 │ │ │ │ - add.w r2, r4, sl, lsl #3 │ │ │ │ - add.w r1, r9, lr, lsl #3 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - adds r2, #8 │ │ │ │ - str r0, [r1, #8] │ │ │ │ - adds r1, #8 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - cmp r2, r7 │ │ │ │ - str r0, [r1, #4] │ │ │ │ - bne.n d9c06 │ │ │ │ - add.w ip, ip, #1 │ │ │ │ - add lr, r6 │ │ │ │ - add sl, r5 │ │ │ │ - add r7, r3 │ │ │ │ - cmp ip, r8 │ │ │ │ - bne.n d9bfe │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #12 │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ble.n d9c2c │ │ │ │ - lsls r1, r3, #1 │ │ │ │ + b.n d981c │ │ │ │ + @ instruction: 0xeac80059 │ │ │ │ │ │ │ │ 000d9c34 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -177832,36 +177828,395 @@ │ │ │ │ cmp r4, lr │ │ │ │ bne.n da06e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r7, r2] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n da174 │ │ │ │ + blt.n da164 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r2, r6] │ │ │ │ + ldrb r0, [r3, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n da154 │ │ │ │ + bge.n da144 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ -000da0b4 : │ │ │ │ +000da0b4 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ + ldr r5, [pc, #816] @ (da3f8 ) │ │ │ │ + sub sp, #188 @ 0xbc │ │ │ │ + ldr r4, [pc, #816] @ (da3fc ) │ │ │ │ + mov r8, r1 │ │ │ │ + add r5, pc │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r1, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #292] @ 0x124 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr.w fp, [sp, #224] @ 0xe0 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #180] @ 0xb4 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [sp, #244] @ 0xf4 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + str r1, [sp, #108] @ 0x6c │ │ │ │ + ldr r1, [sp, #252] @ 0xfc │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [sp, #132] @ 0x84 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + ldr r1, [sp, #260] @ 0x104 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + movs r3, #0 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r1, [sp, #268] @ 0x10c │ │ │ │ + ldrd r3, r2, [sp, #228] @ 0xe4 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #236] @ 0xec │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + ldr r1, [sp, #276] @ 0x114 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #284] @ 0x11c │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #288] @ 0x120 │ │ │ │ + str r1, [sp, #140] @ 0x8c │ │ │ │ + blt.n da182 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr.w r0, [r8] │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r4, r2 │ │ │ │ + it ge │ │ │ │ + movge r4, #1 │ │ │ │ + cmp r2, r0 │ │ │ │ + ite ge │ │ │ │ + movge r1, #0 │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r4, r0 │ │ │ │ + it gt │ │ │ │ + orrgt.w r1, r1, #1 │ │ │ │ + cbz r1, da18a │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + ldr r4, [sp, #92] @ 0x5c │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ + ldr r0, [pc, #676] @ (da400 ) │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + add r0, pc │ │ │ │ + str r2, [r4, #0] │ │ │ │ + blx 6423c │ │ │ │ + ldr r2, [pc, #668] @ (da404 ) │ │ │ │ + ldr r3, [pc, #660] @ (da3fc ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w da3f4 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #188 @ 0xbc │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n da154 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r2, r1 │ │ │ │ + bgt.w da3e4 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + cmp r2, #1 │ │ │ │ + mov r0, r2 │ │ │ │ + it lt │ │ │ │ + movlt r0, #1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.w da3ec │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.n da164 │ │ │ │ + ldr.w r9, [pc, #604] @ da408 │ │ │ │ + mov r1, r6 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + adds r3, r2, #1 │ │ │ │ + add r9, pc │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + mov r0, r9 │ │ │ │ + adds r3, r2, r3 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + adds r3, r2, r3 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + blx 59d2c │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + adds r5, r0, #1 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n da202 │ │ │ │ + mov r2, r6 │ │ │ │ + movs r4, #1 │ │ │ │ + mov r6, r5 │ │ │ │ + add.w sl, sp, #164 @ 0xa4 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r9 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + blx 59d2c │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + adds r4, #1 │ │ │ │ + add r6, r0 │ │ │ │ + cmp r3, r4 │ │ │ │ + bge.n da1e2 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r4, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + add.w r2, r1, r2, lsl #2 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + mov r1, r6 │ │ │ │ + mov r2, fp │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + add r4, r5 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ + blx 59710 │ │ │ │ + ldr.w r1, [fp] │ │ │ │ + sub.w r9, r5, #4 │ │ │ │ + ldr r5, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + lsls r2, r4, #2 │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + sub.w fp, r5, #4 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ + cmp r1, r3 │ │ │ │ + sub.w r0, r6, #4 │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ + sub.w r5, r5, #4 │ │ │ │ + beq.n da332 │ │ │ │ + ldr.w r3, [r0, r4, lsl #2] │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #84] @ 0x54 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + subs r3, #8 │ │ │ │ + add r0, r3 │ │ │ │ + add r1, r3 │ │ │ │ + str r0, [sp, #84] @ 0x54 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + add.w sl, sp, #168 @ 0xa8 │ │ │ │ + strd r8, r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #156] @ 0x9c │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ + lsls r1, r3, #2 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + add.w r8, r9, r0, lsl #2 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + str.w r8, [sp, #32] │ │ │ │ + add.w r3, r9, r3, lsl #2 │ │ │ │ + strd r3, r6, [sp, #20] │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + add r2, r0 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #84] @ 0x54 │ │ │ │ + ldr.w r3, [r5, r4, lsl #2] │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ + add.w r3, r6, r3, lsl #2 │ │ │ │ + subs r3, #4 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + subs r3, r1, #4 │ │ │ │ + mov r1, r7 │ │ │ │ + add r3, r2 │ │ │ │ + mov r2, r0 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov r0, sl │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + blx 60fec │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ + ldr.w r3, [r5, r4, lsl #2] │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + str.w r3, [r2, r4, lsl #2] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr.w r1, [r3, r4, lsl #2] │ │ │ │ + ldr.w r3, [r0, r4, lsl #2] │ │ │ │ + add r3, r1 │ │ │ │ + str.w r3, [r0, r4, lsl #2] │ │ │ │ + cbnz r2, da342 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + ldr.w r3, [fp, r4, lsl #2] │ │ │ │ + str.w r3, [r2, r4, lsl #2] │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w da164 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + adds r1, #1 │ │ │ │ + subs r2, r3, #4 │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r3, [r2, #4]! │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + bne.n da326 │ │ │ │ + b.n da164 │ │ │ │ + movs r3, #1 │ │ │ │ + str.w r3, [fp, r4, lsl #2] │ │ │ │ + str.w r3, [r5, r4, lsl #2] │ │ │ │ + str.w r3, [r0, r4, lsl #2] │ │ │ │ + b.n da276 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + mov r0, sl │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + subs r5, r3, #4 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + add r6, r9 │ │ │ │ + str.w r8, [sp, #20] │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r2, sl │ │ │ │ + strd sl, r3, [sp, #28] │ │ │ │ + strd r6, sl, [sp, #4] │ │ │ │ + ldr.w r8, [pc, #160] @ da40c │ │ │ │ + ldr.w r3, [fp, r4, lsl #2] │ │ │ │ + add r8, pc │ │ │ │ + add.w r9, r8, #4 │ │ │ │ + add.w r3, r5, r3, lsl #2 │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + mov r3, r7 │ │ │ │ + blx 61a98 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r1, sl │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str.w sl, [sp, #4] │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr.w r3, [fp, r4, lsl #2] │ │ │ │ + add.w r5, r5, r3, lsl #2 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + mov r0, r3 │ │ │ │ + blx 5d3ac │ │ │ │ + ldr.w r3, [fp, r4, lsl #2] │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ + mla r3, r0, r0, r3 │ │ │ │ + str.w r3, [r1, r4, lsl #2] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w da164 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + add.w r1, r8, #8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + subs r4, r4, r0 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + strd r0, r4, [sp, #172] @ 0xac │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ + add r0, sp, #172 @ 0xac │ │ │ │ + blx 62008 │ │ │ │ + b.n da164 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + b.n da154 │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.n da154 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + b.n daab4 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + it ge │ │ │ │ + lslge r2, r3, #1 │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + movs r3, #208 @ 0xd0 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + │ │ │ │ +000da410 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ - ldr r4, [pc, #204] @ (da198 ) │ │ │ │ + ldr r4, [pc, #204] @ (da4f4 ) │ │ │ │ mov fp, r0 │ │ │ │ - ldr r0, [pc, #204] @ (da19c ) │ │ │ │ + ldr r0, [pc, #204] @ (da4f8 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r1, [fp] │ │ │ │ ldr.w r8, [sp, #208] @ 0xd0 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -177870,18 +178225,18 @@ │ │ │ │ str r0, [sp, #148] @ 0x94 │ │ │ │ mov.w r0, #0 │ │ │ │ ldrd r9, r0, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ ldrd r6, r0, [sp, #236] @ 0xec │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldrd r5, r4, [sp, #220] @ 0xdc │ │ │ │ - ble.w da85e │ │ │ │ + ble.w dabba │ │ │ │ ldr r0, [r7, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.w da85e │ │ │ │ + ble.w dabba │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r4, #8 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ subs r5, #8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ sub.w ip, ip, #4 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ @@ -177900,65 +178255,65 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add.w r3, r3, #1 │ │ │ │ str.w ip, [sp, #112] @ 0x70 │ │ │ │ sub.w r9, r9, r3, lsl #3 │ │ │ │ add.w r3, r2, #1 │ │ │ │ sub.w sl, r6, r3, lsl #3 │ │ │ │ - bge.w da880 │ │ │ │ + bge.w dabdc │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w da85e │ │ │ │ - ldr r2, [pc, #60] @ (da1a0 ) │ │ │ │ + ble.w dabba │ │ │ │ + ldr r2, [pc, #60] @ (da4fc ) │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #124 @ 0x7c │ │ │ │ str.w sl, [sp, #80] @ 0x50 │ │ │ │ mov sl, r9 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ mov r9, r7 │ │ │ │ add r3, sp, #140 @ 0x8c │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r8, r2 │ │ │ │ adds r3, r2, #4 │ │ │ │ - vldr s17, [pc, #12] @ da194 │ │ │ │ + vldr s17, [pc, #12] @ da4f0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ - b.n da6b6 │ │ │ │ + b.n daa12 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - stmia r0!, {r6} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #214 @ 0xd6 │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ subs r2, r2, r3 │ │ │ │ str r6, [sp, #4] │ │ │ │ vmov.f32 s19, #112 @ 0x3f800000 1.0 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ adds r2, r3, #1 │ │ │ │ str.w r8, [sp, #24] │ │ │ │ - vldr s18, [pc, #-28] @ da1a4 │ │ │ │ + vldr s18, [pc, #-28] @ da500 │ │ │ │ mul.w r0, r6, r3 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ - ldr.w ip, [pc, #1768] @ da8b4 │ │ │ │ + ldr.w ip, [pc, #1768] @ dac10 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r2 │ │ │ │ add ip, pc │ │ │ │ mla r2, r6, r3, r2 │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ add.w r0, r4, r0, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -178414,15 +178769,15 @@ │ │ │ │ add.w r2, r7, r2, lsl #3 │ │ │ │ blx 574e4 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ adds r1, #1 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ cmp r1, r3 │ │ │ │ - bgt.w da85e │ │ │ │ + bgt.w dabba │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, r1 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ vmov.f32 s16, #240 @ 0xbf800000 -1.0 │ │ │ │ @@ -178448,15 +178803,15 @@ │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ subs r2, r2, r3 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ mla r2, r5, r3, r3 │ │ │ │ - ldr r0, [pc, #428] @ (da8b8 ) │ │ │ │ + ldr r0, [pc, #428] @ (dac14 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ vstr s17, [sp, #136] @ 0x88 │ │ │ │ add.w r2, r4, r2, lsl #3 │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ @@ -178497,15 +178852,15 @@ │ │ │ │ strd r7, r3, [sp, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r9] │ │ │ │ adds r1, r3, r6 │ │ │ │ - ldr.w ip, [pc, #308] @ da8bc │ │ │ │ + ldr.w ip, [pc, #308] @ dac18 │ │ │ │ subs r2, r2, r3 │ │ │ │ add.w r1, sl, r1, lsl #3 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ mul.w r2, r0, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add ip, pc │ │ │ │ @@ -178565,79 +178920,79 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ add.w r1, r7, r3, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ str r0, [r1, #0] │ │ │ │ - blt.w da1a8 │ │ │ │ + blt.w da504 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mla r1, r2, r3, r3 │ │ │ │ ldr.w r2, [r9] │ │ │ │ subs r2, r2, r3 │ │ │ │ adds r2, #1 │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ blx 62578 │ │ │ │ - b.n da6a4 │ │ │ │ - ldr r2, [pc, #96] @ (da8c0 ) │ │ │ │ - ldr r3, [pc, #96] @ (da8c4 ) │ │ │ │ + b.n daa00 │ │ │ │ + ldr r2, [pc, #96] @ (dac1c ) │ │ │ │ + ldr r3, [pc, #96] @ (dac20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w daf38 │ │ │ │ + bne.w db294 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n da85e │ │ │ │ - ldr r2, [pc, #60] @ (da8c8 ) │ │ │ │ + ble.n dabba │ │ │ │ + ldr r2, [pc, #60] @ (dac24 ) │ │ │ │ add r1, sp, #132 @ 0x84 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ mov r9, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r7, r2 │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ - vldr s17, [pc, #16] @ da8b0 │ │ │ │ + vldr s17, [pc, #16] @ dac0c │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ adds r1, r2, #4 │ │ │ │ strd r5, r1, [sp, #36] @ 0x24 │ │ │ │ - b.n da8d6 │ │ │ │ + b.n dac32 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldr r0, [r3, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n da994 │ │ │ │ + bmi.n dac08 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n da8b0 │ │ │ │ + bmi.n dab24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb8ae │ │ │ │ + push {r1, r4, r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #2 │ │ │ │ + subs r4, r3, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.n da85e │ │ │ │ + bgt.n dabba │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ vmov.f32 s16, #240 @ 0xbf800000 -1.0 │ │ │ │ adds r1, r2, r3 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -178648,15 +179003,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #24] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [fp] │ │ │ │ - ldr.w r0, [pc, #1080] @ dad40 │ │ │ │ + ldr.w r0, [pc, #1080] @ db09c │ │ │ │ subs r2, r2, r3 │ │ │ │ vstr s17, [sp, #136] @ 0x88 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ mla r2, r1, r3, r3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ @@ -178748,46 +179103,46 @@ │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr.w r2, [r9] │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ add.w r1, r1, r3, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r0, [r1, #0] │ │ │ │ - bge.w da8cc │ │ │ │ + bge.w dac28 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ adds r1, r3, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ subs r2, r2, r3 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ vmov.f32 s19, #112 @ 0x3f800000 1.0 │ │ │ │ str r7, [sp, #24] │ │ │ │ mla r1, r5, r3, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ mul.w r2, r0, r3 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - vldr s18, [pc, #776] @ dad3c │ │ │ │ + vldr s18, [pc, #776] @ db098 │ │ │ │ add.w r1, sl, r1, lsl #3 │ │ │ │ str r1, [sp, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ add r2, r0 │ │ │ │ add r2, r3 │ │ │ │ - ldr r0, [pc, #768] @ (dad44 ) │ │ │ │ + ldr r0, [pc, #768] @ (db0a0 ) │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r2, r4, r2, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldr.w r2, [fp] │ │ │ │ vstr s18, [r1, #4] │ │ │ │ subs r3, r2, r3 │ │ │ │ vstr s19, [r1] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [pc, #736] @ (dad48 ) │ │ │ │ + ldr r3, [pc, #736] @ (db0a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ blx 5749c │ │ │ │ @@ -179052,22 +179407,22 @@ │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr.w lr, [ip] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ str.w lr, [sp, #140] @ 0x8c │ │ │ │ str.w ip, [sp, #144] @ 0x90 │ │ │ │ blx 668cc │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ - b.n dad4c │ │ │ │ + b.n db0a8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n dae04 │ │ │ │ + bcs.n db078 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n dadc8 │ │ │ │ + bne.n db03c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + ldr r7, [pc, #1008] @ (db498 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, r2, [sp, #12] │ │ │ │ adds r1, r3, #1 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ @@ -179244,375 +179599,16 @@ │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ mla r1, r3, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r3 │ │ │ │ add.w r1, r4, r1, lsl #3 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ - b.n da8cc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - │ │ │ │ -000daf3c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ - ldr r5, [pc, #816] @ (db280 ) │ │ │ │ - sub sp, #188 @ 0xbc │ │ │ │ - ldr r4, [pc, #816] @ (db284 ) │ │ │ │ - mov r8, r1 │ │ │ │ - add r5, pc │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r1, [sp, #240] @ 0xf0 │ │ │ │ - ldr r3, [sp, #292] @ 0x124 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr.w fp, [sp, #224] @ 0xe0 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #180] @ 0xb4 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [sp, #244] @ 0xf4 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ - str r1, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [sp, #252] @ 0xfc │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [sp, #132] @ 0x84 │ │ │ │ - ldr r1, [sp, #256] @ 0x100 │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - ldr r1, [sp, #260] @ 0x104 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - movs r3, #0 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r1, [sp, #268] @ 0x10c │ │ │ │ - ldrd r3, r2, [sp, #228] @ 0xe4 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #236] @ 0xec │ │ │ │ - ldr r1, [sp, #272] @ 0x110 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - ldr r1, [sp, #276] @ 0x114 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r1, [sp, #280] @ 0x118 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ - ldr r1, [sp, #284] @ 0x11c │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ - str r1, [sp, #140] @ 0x8c │ │ │ │ - blt.n db00a │ │ │ │ - mov r7, r0 │ │ │ │ - ldr.w r0, [r8] │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r4, r2 │ │ │ │ - it ge │ │ │ │ - movge r4, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ - ite ge │ │ │ │ - movge r1, #0 │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ - it gt │ │ │ │ - orrgt.w r1, r1, #1 │ │ │ │ - cbz r1, db012 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - ldr r4, [sp, #92] @ 0x5c │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ - ldr r0, [pc, #676] @ (db288 ) │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - add r0, pc │ │ │ │ - str r2, [r4, #0] │ │ │ │ - blx 6423c │ │ │ │ - ldr r2, [pc, #668] @ (db28c ) │ │ │ │ - ldr r3, [pc, #660] @ (db284 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w db27c │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #188 @ 0xbc │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n dafdc │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r2, r1 │ │ │ │ - bgt.w db26c │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - cmp r2, #1 │ │ │ │ - mov r0, r2 │ │ │ │ - it lt │ │ │ │ - movlt r0, #1 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - cmp r1, r0 │ │ │ │ - blt.w db274 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.n dafec │ │ │ │ - ldr.w r9, [pc, #604] @ db290 │ │ │ │ - mov r1, r6 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - adds r3, r2, #1 │ │ │ │ - add r9, pc │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - mov r0, r9 │ │ │ │ - adds r3, r2, r3 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - adds r3, r2, r3 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - blx 59d2c │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - adds r5, r0, #1 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n db08a │ │ │ │ - mov r2, r6 │ │ │ │ - movs r4, #1 │ │ │ │ - mov r6, r5 │ │ │ │ - add.w sl, sp, #164 @ 0xa4 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r9 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - blx 59d2c │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - adds r4, #1 │ │ │ │ - add r6, r0 │ │ │ │ - cmp r3, r4 │ │ │ │ - bge.n db06a │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r4, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - ldr r4, [sp, #104] @ 0x68 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r7 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - add.w r2, r1, r2, lsl #2 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, fp │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - add r4, r5 │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ - blx 59710 │ │ │ │ - ldr.w r1, [fp] │ │ │ │ - sub.w r9, r5, #4 │ │ │ │ - ldr r5, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - lsls r2, r4, #2 │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - sub.w fp, r5, #4 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ - cmp r1, r3 │ │ │ │ - sub.w r0, r6, #4 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ - sub.w r5, r5, #4 │ │ │ │ - beq.n db1ba │ │ │ │ - ldr.w r3, [r0, r4, lsl #2] │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #84] @ 0x54 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - subs r3, #8 │ │ │ │ - add r0, r3 │ │ │ │ - add r1, r3 │ │ │ │ - str r0, [sp, #84] @ 0x54 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - add.w sl, sp, #168 @ 0xa8 │ │ │ │ - strd r8, r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #156] @ 0x9c │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ - lsls r1, r3, #2 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - add.w r8, r9, r0, lsl #2 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - str.w r8, [sp, #32] │ │ │ │ - add.w r3, r9, r3, lsl #2 │ │ │ │ - strd r3, r6, [sp, #20] │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - add r2, r0 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r2, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r2, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - str r1, [sp, #84] @ 0x54 │ │ │ │ - ldr.w r3, [r5, r4, lsl #2] │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - add.w r3, r6, r3, lsl #2 │ │ │ │ - subs r3, #4 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - subs r3, r1, #4 │ │ │ │ - mov r1, r7 │ │ │ │ - add r3, r2 │ │ │ │ - mov r2, r0 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov r0, sl │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - blx 60fec │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ - ldr.w r3, [r5, r4, lsl #2] │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - str.w r3, [r2, r4, lsl #2] │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [sp, #168] @ 0xa8 │ │ │ │ - ldr.w r1, [r3, r4, lsl #2] │ │ │ │ - ldr.w r3, [r0, r4, lsl #2] │ │ │ │ - add r3, r1 │ │ │ │ - str.w r3, [r0, r4, lsl #2] │ │ │ │ - cbnz r2, db1ca │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r3, [fp, r4, lsl #2] │ │ │ │ - str.w r3, [r2, r4, lsl #2] │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w dafec │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - adds r1, #1 │ │ │ │ - subs r2, r3, #4 │ │ │ │ - movs r3, #1 │ │ │ │ - str.w r3, [r2, #4]! │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne.n db1ae │ │ │ │ - b.n dafec │ │ │ │ - movs r3, #1 │ │ │ │ - str.w r3, [fp, r4, lsl #2] │ │ │ │ - str.w r3, [r5, r4, lsl #2] │ │ │ │ - str.w r3, [r0, r4, lsl #2] │ │ │ │ - b.n db0fe │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - mov r0, sl │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r6, [sp, #84] @ 0x54 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - subs r5, r3, #4 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - add r6, r9 │ │ │ │ - str.w r8, [sp, #20] │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r2, sl │ │ │ │ - strd sl, r3, [sp, #28] │ │ │ │ - strd r6, sl, [sp, #4] │ │ │ │ - ldr.w r8, [pc, #160] @ db294 │ │ │ │ - ldr.w r3, [fp, r4, lsl #2] │ │ │ │ - add r8, pc │ │ │ │ - add.w r9, r8, #4 │ │ │ │ - add.w r3, r5, r3, lsl #2 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r3, r7 │ │ │ │ - blx 61a98 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - str r1, [sp, #8] │ │ │ │ - mov r1, sl │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str.w sl, [sp, #4] │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r3, [fp, r4, lsl #2] │ │ │ │ - add.w r5, r5, r3, lsl #2 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mov r0, r3 │ │ │ │ - blx 5d3ac │ │ │ │ - ldr.w r3, [fp, r4, lsl #2] │ │ │ │ - ldr r0, [sp, #168] @ 0xa8 │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ - mla r3, r0, r0, r3 │ │ │ │ - str.w r3, [r1, r4, lsl #2] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w dafec │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - add.w r1, r8, #8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - subs r4, r4, r0 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - strd r0, r4, [sp, #172] @ 0xac │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ - add r0, sp, #172 @ 0xac │ │ │ │ - blx 62008 │ │ │ │ - b.n dafec │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - b.n dafdc │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.n dafdc │ │ │ │ + b.n dac28 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - cbz r4, db2b2 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bmi.n db25c │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cbz r0, db298 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - asrs r0, r2, #28 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ │ │ │ │ 000db298 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -180434,31 +180430,31 @@ │ │ │ │ subs r1, #239 @ 0xef │ │ │ │ cdp2 14, 15, cr2, cr10, cr2, {2} │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ add r1, sp, #664 @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r2, r6, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r4, r3, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r6, r7, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r3, r6, #1 │ │ │ │ ldr r2, [sp, #200] @ 0xc8 │ │ │ │ adds r3, #1 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ adds r6, #2 │ │ │ │ adds r5, #8 │ │ │ │ @@ -181381,35 +181377,35 @@ │ │ │ │ b.n dc278 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #64 @ (adr r3, dc5ac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r2, pc, #560 @ (adr r2, dc7a8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r6, r3, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r0, r5, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r2, r4, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - itt vs │ │ │ │ - lslvs r1, r3, #1 │ │ │ │ - lslvs r2, r2, #19 │ │ │ │ + ite mi │ │ │ │ + lslmi r1, r3, #1 │ │ │ │ + lslpl r2, r2, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r4, r2, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb70c │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r6, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb6a2 │ │ │ │ + @ instruction: 0xb69a │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r0, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r2, r1, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 000dc5a4 : │ │ │ │ @@ -182142,743 +182138,38 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ vmov.f32 s16, s0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n dc638 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfb82005a │ │ │ │ - cbz r6, dce70 │ │ │ │ + cbz r6, dce6a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfaac005a │ │ │ │ @ instruction: 0xfa82005a │ │ │ │ str r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r6, #90] @ 0x5a │ │ │ │ │ │ │ │ -000dce28 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ - ldr r4, [pc, #188] @ (dcefc ) │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [pc, #188] @ (dcf00 ) │ │ │ │ - sub sp, #188 @ 0xbc │ │ │ │ - add r4, pc │ │ │ │ - mov ip, r2 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r6, [sp, #252] @ 0xfc │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ - ldrd r8, r7, [sp, #256] @ 0x100 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - str r0, [sp, #180] @ 0xb4 │ │ │ │ - mov.w r0, #0 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ - ldrd r1, r4, [sp, #244] @ 0xf4 │ │ │ │ - cmp r2, #1 │ │ │ │ - str r0, [sp, #52] @ 0x34 │ │ │ │ - str r4, [sp, #128] @ 0x80 │ │ │ │ - str r6, [sp, #132] @ 0x84 │ │ │ │ - str r7, [sp, #108] @ 0x6c │ │ │ │ - ble.w dd41c │ │ │ │ - ldr r7, [r0, #0] │ │ │ │ - ldr.w r2, [ip] │ │ │ │ - adds r0, r7, #1 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ - sub.w sl, r3, r0, lsl #3 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - ble.w dd370 │ │ │ │ - add.w lr, r6, #1 │ │ │ │ - adds r3, r0, #1 │ │ │ │ - mov fp, r1 │ │ │ │ - ldr r2, [pc, #104] @ (dcf04 ) │ │ │ │ - ldr r1, [pc, #104] @ (dcf08 ) │ │ │ │ - sub.w r3, r8, r3, lsl #3 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - mov.w r3, lr, lsl #3 │ │ │ │ - subs r6, r4, r3 │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - subs r3, #8 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - sub.w r3, r4, #8 │ │ │ │ - strd r3, lr, [sp, #92] @ 0x5c │ │ │ │ - add r3, sp, #164 @ 0xa4 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - str r6, [sp, #76] @ 0x4c │ │ │ │ - adds r2, #4 │ │ │ │ - add r6, sp, #172 @ 0xac │ │ │ │ - str r4, [sp, #100] @ 0x64 │ │ │ │ - str r6, [sp, #68] @ 0x44 │ │ │ │ - movs r4, #1 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - str.w r8, [sp, #156] @ 0x9c │ │ │ │ - adds r2, r1, #4 │ │ │ │ - vldr s17, [pc, #32] @ dcef8 │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - vmov.f32 s16, #240 @ 0xbf800000 -1.0 │ │ │ │ - mov r2, fp │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - mov fp, r7 │ │ │ │ - str r0, [sp, #60] @ 0x3c │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ - str.w lr, [sp, #144] @ 0x90 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - b.n dcf0e │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - str r2, [sp, #816] @ 0x330 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr.w r0, [r2, #90] @ 0x5a │ │ │ │ - ldr.w r0, [r0, #90] @ 0x5a │ │ │ │ - mov r4, r7 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - subs r6, r4, #1 │ │ │ │ - cmp r4, #1 │ │ │ │ - str.w fp, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - add.w r1, r4, r3 │ │ │ │ - beq.w dd186 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ - subs r1, #1 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, r7 │ │ │ │ - str r6, [sp, #164] @ 0xa4 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - blx 62578 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - str r5, [sp, #24] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr.w r0, [pc, #1336] @ dd484 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add r0, pc │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - adds r3, r2, r4 │ │ │ │ - adds r2, #1 │ │ │ │ - subs r3, #1 │ │ │ │ - add.w r1, r2, fp │ │ │ │ - add r3, r7 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - mov r1, r8 │ │ │ │ - vstr s16, [sp, #172] @ 0xac │ │ │ │ - adds r3, r2, r3 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - vstr s17, [sp, #176] @ 0xb0 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - blx 5749c │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r6, [sp, #164] @ 0xa4 │ │ │ │ - add r1, r4 │ │ │ │ - subs r1, #1 │ │ │ │ - add r1, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - blx 62578 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - ldr r5, [sp, #116] @ 0x74 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - str r6, [sp, #164] @ 0xa4 │ │ │ │ - mul.w r3, r1, r3 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - mov r0, r8 │ │ │ │ - adds r1, #1 │ │ │ │ - add r1, fp │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - ldr.w r0, [pc, #1184] @ dd488 │ │ │ │ - str r6, [sp, #164] @ 0xa4 │ │ │ │ - mul.w r3, r1, r3 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add r0, pc │ │ │ │ - str r0, [sp, #148] @ 0x94 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr.w r2, [pc, #1164] @ dd48c │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - add r2, pc │ │ │ │ - adds r3, #1 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - add r3, r1 │ │ │ │ - ldr.w r1, [pc, #1152] @ dd490 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - str r1, [sp, #116] @ 0x74 │ │ │ │ - blx 62180 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - strd r7, r0, [sp, #12] │ │ │ │ - str r7, [sp, #24] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ - mul.w r3, r1, r3 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - subs r3, r3, r2 │ │ │ │ - add r2, r4 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add.w r1, r2, fp │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - mov r1, r8 │ │ │ │ - adds r3, r2, r3 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - blx 5749c │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - str r6, [sp, #164] @ 0xa4 │ │ │ │ - mul.w r3, r0, r3 │ │ │ │ - ldr.w r0, [pc, #1032] @ dd494 │ │ │ │ - adds r3, #1 │ │ │ │ - add r0, pc │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [pc, #1024] @ dd498 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r8 │ │ │ │ - add r2, pc │ │ │ │ - blx 62180 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - strd r7, r1, [sp, #12] │ │ │ │ - str r7, [sp, #24] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ - vstr s16, [sp, #172] @ 0xac │ │ │ │ - mul.w r3, r1, r3 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - vstr s17, [sp, #176] @ 0xb0 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - subs r3, r3, r2 │ │ │ │ - add r2, r4 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add.w r1, r2, fp │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - mov r1, r8 │ │ │ │ - adds r3, r2, r3 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - blx 5749c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r5, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ - ldr r5, [sp, #76] @ 0x4c │ │ │ │ - str r6, [sp, #164] @ 0xa4 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ - adds r3, #1 │ │ │ │ - add r3, r5 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r8 │ │ │ │ - blx 62180 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - str r6, [sp, #164] @ 0xa4 │ │ │ │ - vstr s16, [sp, #172] @ 0xac │ │ │ │ - mul.w r2, r0, r2 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - vstr s17, [sp, #176] @ 0xb0 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - adds r3, #1 │ │ │ │ - add r3, fp │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r3, r7 │ │ │ │ - blx 599e4 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - sub.w r0, fp, r5 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - adds r1, r3, r4 │ │ │ │ - subs r2, r1, #1 │ │ │ │ - add r2, r0 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - vstr s19, [r2] │ │ │ │ - vstr s18, [r2, #4] │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r5, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - subs r3, r0, r3 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - adds r3, r1, #1 │ │ │ │ - add r1, fp │ │ │ │ - cmp r0, r3 │ │ │ │ - ite le │ │ │ │ - addle.w r2, fp, r0 │ │ │ │ - addgt.w r2, fp, r3 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - mov r3, r5 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 668cc │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r5, [sp, #24] │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - adds r2, r1, r4 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - add r2, fp │ │ │ │ - subs r3, r3, r1 │ │ │ │ - add fp, r0 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add.w r0, sl, r2, lsl #3 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - adds r3, r1, #1 │ │ │ │ - adds r2, r3, r2 │ │ │ │ - str r5, [sp, #44] @ 0x2c │ │ │ │ - add r3, fp │ │ │ │ - ldr r5, [pc, #684] @ (dd49c ) │ │ │ │ - ldr.w ip, [pc, #688] @ dd4a0 │ │ │ │ - add.w r2, r7, r2, lsl #3 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add r5, pc │ │ │ │ - str r2, [sp, #20] │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - add ip, pc │ │ │ │ - str r3, [sp, #0] │ │ │ │ - movs r1, #0 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - vldr s19, [r0] │ │ │ │ - adds r7, r4, #1 │ │ │ │ - vldr s18, [r0, #4] │ │ │ │ - str r3, [r0, #0] │ │ │ │ - str r1, [r0, #4] │ │ │ │ - mov r0, ip │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r1, r8 │ │ │ │ - str.w ip, [sp, #124] @ 0x7c │ │ │ │ - str r7, [sp, #80] @ 0x50 │ │ │ │ - blx 5749c │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r5, [sp, #100] @ 0x64 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr.w r2, [r9] │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ - subs r2, r2, r3 │ │ │ │ - add r3, r4 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ - add r1, r3 │ │ │ │ - add r3, r0 │ │ │ │ - ldr r0, [pc, #592] @ (dd4a4 ) │ │ │ │ - subs r2, r2, r4 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - adds r2, #1 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r1, r8 │ │ │ │ - mov r3, r7 │ │ │ │ - str r2, [sp, #164] @ 0xa4 │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ - blx 5749c │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - strd r1, r7, [sp, #12] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - subs r3, r3, r2 │ │ │ │ - adds r2, #1 │ │ │ │ - add r1, r2 │ │ │ │ - add r2, r7 │ │ │ │ - ldr r7, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - add.w r2, r7, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - mov r1, r8 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ - vstr s16, [sp, #172] @ 0xac │ │ │ │ - vstr s17, [sp, #176] @ 0xb0 │ │ │ │ - blx 5749c │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - subs r3, r3, r2 │ │ │ │ - adds r2, #1 │ │ │ │ - add r2, r0 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r2, r7, r2, lsl #3 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - mov r3, r7 │ │ │ │ - blx 574e4 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r8 │ │ │ │ - strd r6, r4, [sp, #164] @ 0xa4 │ │ │ │ - vldr s14, [r2] │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vneg.f32 s15, s15 │ │ │ │ - vstr s14, [sp, #172] @ 0xac │ │ │ │ - vstr s15, [sp, #176] @ 0xb0 │ │ │ │ - blx 574e4 │ │ │ │ - ldr r1, [sp, #132] @ 0x84 │ │ │ │ - mov r3, r8 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - ldr r2, [pc, #404] @ (dd4a8 ) │ │ │ │ - ldr r1, [pc, #404] @ (dd4ac ) │ │ │ │ - ldr r0, [pc, #408] @ (dd4b0 ) │ │ │ │ - add r2, pc │ │ │ │ - add r1, pc │ │ │ │ - strd r5, r7, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - str r6, [sp, #164] @ 0xa4 │ │ │ │ - blx 62180 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - str r1, [sp, #164] @ 0xa4 │ │ │ │ - adds r3, r5, r3 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - adds r3, r1, r3 │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ - adds r1, #8 │ │ │ │ - ldr.w r3, [r1, #-8] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ - ldr.w r3, [r1, #-4] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ - adds r3, r2, r3 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - cmp r7, r3 │ │ │ │ - ble.w dcf0c │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r8, [sp, #156] @ 0x9c │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r6, [sp, #108] @ 0x6c │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [sp, #52] @ 0x34 │ │ │ │ - strd r8, r6, [sp, #4] │ │ │ │ - str r7, [sp, #0] │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr.w fp, [sp, #116] @ 0x74 │ │ │ │ - add r3, r2 │ │ │ │ - ldr r0, [pc, #300] @ (dd4b4 ) │ │ │ │ - add r0, pc │ │ │ │ - mla r3, r2, r4, r3 │ │ │ │ - mov r2, fp │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - vstr s19, [r3] │ │ │ │ - vstr s18, [r3, #4] │ │ │ │ - add.w r3, sl, r4, lsl #4 │ │ │ │ - adds r3, #8 │ │ │ │ - blx 5e9dc │ │ │ │ - strd r8, r6, [sp, #20] │ │ │ │ - str r7, [sp, #16] │ │ │ │ - strd r5, fp, [sp] │ │ │ │ - ldr r6, [pc, #260] @ (dd4b8 ) │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr r1, [pc, #260] @ (dd4bc ) │ │ │ │ - add r6, pc │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r0, [pc, #256] @ (dd4c0 ) │ │ │ │ - add r3, r4 │ │ │ │ - ldr r4, [pc, #256] @ (dd4c4 ) │ │ │ │ - add r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #248] @ (dd4c8 ) │ │ │ │ - add r4, pc │ │ │ │ - adds r4, #4 │ │ │ │ - add r0, pc │ │ │ │ - add r3, pc │ │ │ │ - str r4, [sp, #8] │ │ │ │ - blx 5cc38 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr.w r2, [fp] │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - adds r0, r3, r2 │ │ │ │ - cmp r1, r0 │ │ │ │ - bgt.n dd43c │ │ │ │ - ldr r1, [pc, #220] @ (dd4cc ) │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - add r1, pc │ │ │ │ - strd r8, r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - adds r1, #4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [pc, #204] @ (dd4d0 ) │ │ │ │ - ldr r0, [pc, #204] @ (dd4d4 ) │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [pc, #204] @ (dd4d8 ) │ │ │ │ - add r0, pc │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #200] @ (dd4dc ) │ │ │ │ - add r3, pc │ │ │ │ - str r5, [sp, #0] │ │ │ │ - add r1, pc │ │ │ │ - blx 5cc38 │ │ │ │ - ldr r2, [pc, #192] @ (dd4e0 ) │ │ │ │ - ldr r3, [pc, #196] @ (dd4e4 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.n dd480 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #188 @ 0xbc │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - subs r1, r1, r3 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ - add r3, r2 │ │ │ │ - subs r1, r1, r2 │ │ │ │ - strd r4, r8, [sp, #24] │ │ │ │ - add r3, r0 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - mov r1, r6 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - adds r3, r2, #2 │ │ │ │ - mov r2, r5 │ │ │ │ - mul.w r3, r0, r3 │ │ │ │ - mov r0, r6 │ │ │ │ - adds r3, #1 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - blx 5bf1c │ │ │ │ - b.n dd3ec │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - uxtb r2, r5 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add r5, sp, #152 @ 0x98 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cbz r4, dd4e4 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cbz r0, dd4d8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cbz r4, dd4c8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add r4, sp, #440 @ 0x1b8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cbz r2, dd4d2 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - usat r0, #26, lr, asr #1 │ │ │ │ - cbz r4, dd4d6 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - usat r0, #26, ip, lsl #1 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cbz r0, dd4d8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - sub sp, #424 @ 0x1a8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - ... │ │ │ │ - │ │ │ │ -000dd4e8 : │ │ │ │ +000dce28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d15} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3752] @ 0xea8 │ │ │ │ vldr s10, [r1] │ │ │ │ mov r6, r1 │ │ │ │ - ldr.w r1, [pc, #3588] @ de308 │ │ │ │ + ldr.w r1, [pc, #3588] @ ddc48 │ │ │ │ sub sp, #244 @ 0xf4 │ │ │ │ mov r4, r2 │ │ │ │ - ldr.w r2, [pc, #3584] @ de30c │ │ │ │ + ldr.w r2, [pc, #3584] @ ddc4c │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r8, [sp, #344] @ 0x158 │ │ │ │ ldr.w r9, [sp, #352] @ 0x160 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r5, [sp, #348] @ 0x15c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -182899,15 +182190,15 @@ │ │ │ │ vmul.f32 s8, s10, s14 │ │ │ │ vldr s15, [r4] │ │ │ │ vldr s6, [r4, #4] │ │ │ │ vldr s12, [r5] │ │ │ │ vldr s7, [r5, #4] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w dd8da │ │ │ │ + beq.w dd21a │ │ │ │ vmul.f32 s12, s10, s12 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ vmul.f32 s10, s10, s7 │ │ │ │ vmul.f32 s13, s13, s6 │ │ │ │ add r0, sp, #140 @ 0x8c │ │ │ │ vstr s8, [sp, #60] @ 0x3c │ │ │ │ vstr s9, [sp, #64] @ 0x40 │ │ │ │ @@ -182926,15 +182217,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #76] @ 0x4c │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w dd8b8 │ │ │ │ + bne.w dd1f8 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -182958,28 +182249,28 @@ │ │ │ │ vmovge.f32 s10, s12 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s14, s13 │ │ │ │ vmovge.f32 s14, s13 │ │ │ │ vcmpe.f32 s10, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n dd658 │ │ │ │ + bge.n dcf98 │ │ │ │ vcmpe.f32 s11, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ ite lt │ │ │ │ vneglt.f32 s10, s11 │ │ │ │ vmovge.f32 s10, s11 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s14, s15 │ │ │ │ vmovge.f32 s14, s15 │ │ │ │ vcmpe.f32 s10, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w ddfd4 │ │ │ │ + blt.w dd914 │ │ │ │ vldr s8, [sp, #168] @ 0xa8 │ │ │ │ mov r0, r4 │ │ │ │ vldr s6, [sp, #164] @ 0xa4 │ │ │ │ vldr s4, [r7] │ │ │ │ vmul.f32 s10, s13, s8 │ │ │ │ vldr s19, [r4] │ │ │ │ vmul.f32 s8, s8, s15 │ │ │ │ @@ -183086,15 +182377,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s16, s16, s29 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w ddcc0 │ │ │ │ + beq.w dd600 │ │ │ │ add r5, sp, #212 @ 0xd4 │ │ │ │ vldr s16, [sp, #212] @ 0xd4 │ │ │ │ mov r0, r5 │ │ │ │ blx 65794 │ │ │ │ vcmpe.f32 s18, #0.0 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -183110,15 +182401,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s16, s16, s31 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w de3ca │ │ │ │ + bne.w ddd0a │ │ │ │ vneg.f32 s15, s17 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ vstr s17, [sp, #108] @ 0x6c │ │ │ │ vstr s15, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ @@ -183143,24 +182434,24 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ vstr s11, [fp] │ │ │ │ vnmul.f32 s14, s14, s12 │ │ │ │ vstr s13, [fp, #4] │ │ │ │ vnmul.f32 s15, s15, s12 │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n ddc7a │ │ │ │ + b.n dd5ba │ │ │ │ vldr s15, [sp, #140] @ 0x8c │ │ │ │ vldr s13, [sp, #144] @ 0x90 │ │ │ │ vdiv.f32 s14, s15, s0 │ │ │ │ vdiv.f32 s15, s13, s0 │ │ │ │ vstr s14, [sp, #100] @ 0x64 │ │ │ │ vstr s15, [sp, #104] @ 0x68 │ │ │ │ vstr s14, [sp, #164] @ 0xa4 │ │ │ │ vstr s15, [sp, #168] @ 0xa8 │ │ │ │ - b.n dd5ca │ │ │ │ + b.n dcf0a │ │ │ │ vmul.f32 s12, s11, s12 │ │ │ │ vmul.f32 s15, s14, s15 │ │ │ │ vmul.f32 s11, s11, s7 │ │ │ │ vmul.f32 s14, s14, s6 │ │ │ │ add r0, sp, #148 @ 0x94 │ │ │ │ vstr s8, [sp, #60] @ 0x3c │ │ │ │ vstr s9, [sp, #64] @ 0x40 │ │ │ │ @@ -183179,15 +182470,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ vcmp.f32 s0, #0.0 │ │ │ │ vstr s0, [sp, #80] @ 0x50 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n dd95c │ │ │ │ + beq.n dd29c │ │ │ │ vldr s15, [sp, #148] @ 0x94 │ │ │ │ vldr s13, [sp, #152] @ 0x98 │ │ │ │ vdiv.f32 s14, s15, s0 │ │ │ │ vdiv.f32 s15, s13, s0 │ │ │ │ vstr s14, [sp, #100] @ 0x64 │ │ │ │ vstr s15, [sp, #104] @ 0x68 │ │ │ │ vstr s14, [sp, #164] @ 0xa4 │ │ │ │ @@ -183219,28 +182510,28 @@ │ │ │ │ vmovge.f32 s10, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s13, s12 │ │ │ │ vmovge.f32 s13, s12 │ │ │ │ vcmpe.f32 s10, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n dd9ea │ │ │ │ + bge.n dd32a │ │ │ │ vcmpe.f32 s11, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ ite lt │ │ │ │ vneglt.f32 s10, s11 │ │ │ │ vmovge.f32 s10, s11 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s13, s14 │ │ │ │ vmovge.f32 s13, s14 │ │ │ │ vcmpe.f32 s10, s13 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w ddcd8 │ │ │ │ + blt.w dd618 │ │ │ │ vldr s7, [sp, #164] @ 0xa4 │ │ │ │ mov r0, r4 │ │ │ │ vldr s8, [sp, #168] @ 0xa8 │ │ │ │ vldr s19, [r4] │ │ │ │ vneg.f32 s7, s7 │ │ │ │ vldr s10, [r4, #4] │ │ │ │ vneg.f32 s8, s8 │ │ │ │ @@ -183353,15 +182644,15 @@ │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ ite lt │ │ │ │ vneglt.f32 s29, s16 │ │ │ │ vmovge.f32 s29, s16 │ │ │ │ vadd.f32 s17, s17, s29 │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ddca8 │ │ │ │ + beq.n dd5e8 │ │ │ │ vldr s17, [sp, #220] @ 0xdc │ │ │ │ add r5, sp, #220 @ 0xdc │ │ │ │ mov r0, r5 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s17, #0.0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -183377,15 +182668,15 @@ │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ ite lt │ │ │ │ vneglt.f32 s31, s18 │ │ │ │ vmovge.f32 s31, s18 │ │ │ │ vadd.f32 s17, s17, s31 │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w de314 │ │ │ │ + bne.w ddc54 │ │ │ │ add r0, sp, #156 @ 0x9c │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #100 @ 0x64 │ │ │ │ vstr s16, [sp, #100] @ 0x64 │ │ │ │ @@ -183418,46 +182709,46 @@ │ │ │ │ vstr s12, [sp, #100] @ 0x64 │ │ │ │ blx 62524 │ │ │ │ vldr s13, [sp, #92] @ 0x5c │ │ │ │ vldr s14, [sp, #116] @ 0x74 │ │ │ │ vldr s15, [sp, #120] @ 0x78 │ │ │ │ vnmul.f32 s14, s14, s13 │ │ │ │ vnmul.f32 s15, s15, s13 │ │ │ │ - ldr.w r2, [pc, #1684] @ de310 │ │ │ │ - ldr.w r3, [pc, #1676] @ de30c │ │ │ │ + ldr.w r2, [pc, #1684] @ ddc50 │ │ │ │ + ldr.w r3, [pc, #1676] @ ddc4c │ │ │ │ add r2, pc │ │ │ │ vstr s14, [sl] │ │ │ │ vstr s15, [sl, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w de772 │ │ │ │ + bne.w de0b2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #244 @ 0xf4 │ │ │ │ vpop {d8-d15} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r1, sp, #156 @ 0x9c │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, sp, #100 @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ add r1, sp, #220 @ 0xdc │ │ │ │ vstr s18, [sp, #100] @ 0x64 │ │ │ │ blx 5af24 │ │ │ │ - b.n ddc12 │ │ │ │ + b.n dd552 │ │ │ │ vneg.f32 s15, s18 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #212 @ 0xd4 │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ vstr s18, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ vstr s15, [sp, #100] @ 0x64 │ │ │ │ - b.n dd86a │ │ │ │ + b.n dd1aa │ │ │ │ vldr s14, [r6] │ │ │ │ add r2, sp, #124 @ 0x7c │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ vmul.f32 s16, s15, s14 │ │ │ │ @@ -183631,15 +182922,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w de4f0 │ │ │ │ + bne.w dde30 │ │ │ │ add r5, sp, #212 @ 0xd4 │ │ │ │ add r7, sp, #204 @ 0xcc │ │ │ │ add r4, sp, #156 @ 0x9c │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -183668,15 +182959,15 @@ │ │ │ │ vstr s15, [sp, #104] @ 0x68 │ │ │ │ blx 62524 │ │ │ │ vldr s15, [sp, #84] @ 0x54 │ │ │ │ vldr s14, [sp, #108] @ 0x6c │ │ │ │ vldr s13, [sp, #112] @ 0x70 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ - b.n ddc7a │ │ │ │ + b.n dd5ba │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ add r3, sp, #124 @ 0x7c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 62524 │ │ │ │ @@ -183862,15 +183153,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w de482 │ │ │ │ + bne.w dddc2 │ │ │ │ add r1, sp, #220 @ 0xdc │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 62524 │ │ │ │ vldr s14, [sp, #108] @ 0x6c │ │ │ │ vldr s15, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #228 @ 0xe4 │ │ │ │ vneg.f32 s14, s14 │ │ │ │ @@ -183898,20 +183189,20 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vmul.f32 s14, s14, s12 │ │ │ │ vstr s11, [fp] │ │ │ │ vmul.f32 s15, s15, s12 │ │ │ │ vstr s13, [fp, #4] │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.n ddc7a │ │ │ │ - ldrh r2, [r0, #32] │ │ │ │ + b.n dd5ba │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ vldr s30, [sp, #188] @ 0xbc │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s15, d0 │ │ │ │ mov r0, r5 │ │ │ │ vldr s17, [sp, #220] @ 0xdc │ │ │ │ @@ -183957,15 +183248,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ itete ls │ │ │ │ movls r1, r4 │ │ │ │ movhi r1, r5 │ │ │ │ vstrls s16, [sp, #100] @ 0x64 │ │ │ │ vstrhi s18, [sp, #100] @ 0x64 │ │ │ │ blx 5af24 │ │ │ │ - b.n ddc12 │ │ │ │ + b.n dd552 │ │ │ │ mov r0, r4 │ │ │ │ vldr s30, [sp, #180] @ 0xb4 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s15, d0 │ │ │ │ mov r0, r5 │ │ │ │ vldr s16, [sp, #212] @ 0xd4 │ │ │ │ vstr s15, [sp, #44] @ 0x2c │ │ │ │ @@ -184009,15 +183300,15 @@ │ │ │ │ vneghi.f32 s15, s18 │ │ │ │ movls r1, r4 │ │ │ │ movhi r1, r5 │ │ │ │ ite ls │ │ │ │ vstrls s17, [sp, #108] @ 0x6c │ │ │ │ vstrhi s18, [sp, #108] @ 0x6c │ │ │ │ vstr s15, [sp, #100] @ 0x64 │ │ │ │ - b.w dd864 │ │ │ │ + b.w dd1a4 │ │ │ │ vldr s16, [sp, #220] @ 0xdc │ │ │ │ add r5, sp, #220 @ 0xdc │ │ │ │ mov r0, r5 │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ @@ -184031,26 +183322,26 @@ │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ blx 65ce8 │ │ │ │ vcvt.f64.f32 d8, s16 │ │ │ │ vadd.f64 d8, d8, d0 │ │ │ │ vcmp.f64 d8, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n de572 │ │ │ │ + bne.n ddeb2 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 62524 │ │ │ │ vldr s14, [sp, #108] @ 0x6c │ │ │ │ vldr s15, [sp, #112] @ 0x70 │ │ │ │ mov r1, r6 │ │ │ │ vneg.f32 s14, s14 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ vstr s14, [sp, #100] @ 0x64 │ │ │ │ vstr s15, [sp, #104] @ 0x68 │ │ │ │ - b.n de2ba │ │ │ │ + b.n ddbfa │ │ │ │ vldr s17, [sp, #204] @ 0xcc │ │ │ │ add r7, sp, #204 @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ add r5, sp, #212 @ 0xd4 │ │ │ │ blx 65794 │ │ │ │ mov r0, r5 │ │ │ │ vcvt.f32.f64 s28, d0 │ │ │ │ @@ -184074,22 +183365,22 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s16, s16, s17 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w de67a │ │ │ │ + bne.w ddfba │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 5af24 │ │ │ │ - b.n ddf7a │ │ │ │ + b.n dd8ba │ │ │ │ mov r0, r4 │ │ │ │ vldr s30, [sp, #188] @ 0xbc │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s15, d0 │ │ │ │ mov r0, r6 │ │ │ │ vldr s17, [sp, #196] @ 0xc4 │ │ │ │ vstr s15, [sp, #44] @ 0x2c │ │ │ │ @@ -184148,22 +183439,22 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s16, s16, s28 │ │ │ │ vdiv.f32 s15, s20, s16 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w de4cc │ │ │ │ + bls.w dde0c │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ blx 62524 │ │ │ │ vldr s14, [sp, #108] @ 0x6c │ │ │ │ vldr s15, [sp, #112] @ 0x70 │ │ │ │ mov r1, r7 │ │ │ │ - b.n de4de │ │ │ │ + b.n dde1e │ │ │ │ mov r0, r6 │ │ │ │ vldr s30, [sp, #172] @ 0xac │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s15, d0 │ │ │ │ mov r0, r4 │ │ │ │ vldr s17, [sp, #180] @ 0xb4 │ │ │ │ vstr s15, [sp, #48] @ 0x30 │ │ │ │ @@ -184222,19 +183513,728 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vadd.f32 s16, s16, s28 │ │ │ │ vdiv.f32 s15, s20, s16 │ │ │ │ vcmpe.f32 s14, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w de560 │ │ │ │ - b.w ddf6a │ │ │ │ + bls.w ddea0 │ │ │ │ + b.w dd8aa │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ │ │ │ │ +000de0b8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ + ldr r4, [pc, #188] @ (de18c ) │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [pc, #188] @ (de190 ) │ │ │ │ + sub sp, #188 @ 0xbc │ │ │ │ + add r4, pc │ │ │ │ + mov ip, r2 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r6, [sp, #252] @ 0xfc │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ + ldrd r8, r7, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + str r0, [sp, #180] @ 0xb4 │ │ │ │ + mov.w r0, #0 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldrd r1, r4, [sp, #244] @ 0xf4 │ │ │ │ + cmp r2, #1 │ │ │ │ + str r0, [sp, #52] @ 0x34 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ + str r6, [sp, #132] @ 0x84 │ │ │ │ + str r7, [sp, #108] @ 0x6c │ │ │ │ + ble.w de6ac │ │ │ │ + ldr r7, [r0, #0] │ │ │ │ + ldr.w r2, [ip] │ │ │ │ + adds r0, r7, #1 │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + sub.w sl, r3, r0, lsl #3 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ble.w de600 │ │ │ │ + add.w lr, r6, #1 │ │ │ │ + adds r3, r0, #1 │ │ │ │ + mov fp, r1 │ │ │ │ + ldr r2, [pc, #104] @ (de194 ) │ │ │ │ + ldr r1, [pc, #104] @ (de198 ) │ │ │ │ + sub.w r3, r8, r3, lsl #3 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + mov.w r3, lr, lsl #3 │ │ │ │ + subs r6, r4, r3 │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + subs r3, #8 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + sub.w r3, r4, #8 │ │ │ │ + strd r3, lr, [sp, #92] @ 0x5c │ │ │ │ + add r3, sp, #164 @ 0xa4 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + str r6, [sp, #76] @ 0x4c │ │ │ │ + adds r2, #4 │ │ │ │ + add r6, sp, #172 @ 0xac │ │ │ │ + str r4, [sp, #100] @ 0x64 │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ + movs r4, #1 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + str.w r8, [sp, #156] @ 0x9c │ │ │ │ + adds r2, r1, #4 │ │ │ │ + vldr s17, [pc, #32] @ de188 │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + vmov.f32 s16, #240 @ 0xbf800000 -1.0 │ │ │ │ + mov r2, fp │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + mov fp, r7 │ │ │ │ + str r0, [sp, #60] @ 0x3c │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + str.w lr, [sp, #144] @ 0x90 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + b.n de19e │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + strh r4, [r7, #0] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + b.n dde1c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + b.n dde1c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + mov r4, r7 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + subs r6, r4, #1 │ │ │ │ + cmp r4, #1 │ │ │ │ + str.w fp, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + add.w r1, r4, r3 │ │ │ │ + beq.w de416 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + subs r1, #1 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, r7 │ │ │ │ + str r6, [sp, #164] @ 0xa4 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + blx 62578 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr.w r0, [pc, #1336] @ de714 │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add r0, pc │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + adds r3, r2, r4 │ │ │ │ + adds r2, #1 │ │ │ │ + subs r3, #1 │ │ │ │ + add.w r1, r2, fp │ │ │ │ + add r3, r7 │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + mov r1, r8 │ │ │ │ + vstr s16, [sp, #172] @ 0xac │ │ │ │ + adds r3, r2, r3 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + vstr s17, [sp, #176] @ 0xb0 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ + blx 5749c │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r6, [sp, #164] @ 0xa4 │ │ │ │ + add r1, r4 │ │ │ │ + subs r1, #1 │ │ │ │ + add r1, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + blx 62578 │ │ │ │ + str r5, [sp, #0] │ │ │ │ + ldr r5, [sp, #116] @ 0x74 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + str r6, [sp, #164] @ 0xa4 │ │ │ │ + mul.w r3, r1, r3 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + mov r0, r8 │ │ │ │ + adds r1, #1 │ │ │ │ + add r1, fp │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #12] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + ldr.w r0, [pc, #1184] @ de718 │ │ │ │ + str r6, [sp, #164] @ 0xa4 │ │ │ │ + mul.w r3, r1, r3 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add r0, pc │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr.w r2, [pc, #1164] @ de71c │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + add r2, pc │ │ │ │ + adds r3, #1 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + add r3, r1 │ │ │ │ + ldr.w r1, [pc, #1152] @ de720 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + add r1, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + str r1, [sp, #116] @ 0x74 │ │ │ │ + blx 62180 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + strd r7, r0, [sp, #12] │ │ │ │ + str r7, [sp, #24] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ + mul.w r3, r1, r3 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + subs r3, r3, r2 │ │ │ │ + add r2, r4 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add.w r1, r2, fp │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + mov r1, r8 │ │ │ │ + adds r3, r2, r3 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + blx 5749c │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + str r7, [sp, #12] │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + str r6, [sp, #164] @ 0xa4 │ │ │ │ + mul.w r3, r0, r3 │ │ │ │ + ldr.w r0, [pc, #1032] @ de724 │ │ │ │ + adds r3, #1 │ │ │ │ + add r0, pc │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr.w r2, [pc, #1024] @ de728 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r8 │ │ │ │ + add r2, pc │ │ │ │ + blx 62180 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + strd r7, r1, [sp, #12] │ │ │ │ + str r7, [sp, #24] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ + vstr s16, [sp, #172] @ 0xac │ │ │ │ + mul.w r3, r1, r3 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + vstr s17, [sp, #176] @ 0xb0 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + subs r3, r3, r2 │ │ │ │ + add r2, r4 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add.w r1, r2, fp │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + mov r1, r8 │ │ │ │ + adds r3, r2, r3 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ + blx 5749c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r7, [sp, #12] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + str r5, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + ldr r5, [sp, #76] @ 0x4c │ │ │ │ + str r6, [sp, #164] @ 0xa4 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + adds r3, #1 │ │ │ │ + add r3, r5 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + blx 62180 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + str r6, [sp, #164] @ 0xa4 │ │ │ │ + vstr s16, [sp, #172] @ 0xac │ │ │ │ + mul.w r2, r0, r2 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + vstr s17, [sp, #176] @ 0xb0 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + adds r3, #1 │ │ │ │ + add r3, fp │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r3, r7 │ │ │ │ + blx 599e4 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + sub.w r0, fp, r5 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + adds r1, r3, r4 │ │ │ │ + subs r2, r1, #1 │ │ │ │ + add r2, r0 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + vstr s19, [r2] │ │ │ │ + vstr s18, [r2, #4] │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r5, [sp, #44] @ 0x2c │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + subs r3, r0, r3 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + add r1, fp │ │ │ │ + cmp r0, r3 │ │ │ │ + ite le │ │ │ │ + addle.w r2, fp, r0 │ │ │ │ + addgt.w r2, fp, r3 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + mov r3, r5 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 668cc │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + adds r2, r1, r4 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + add r2, fp │ │ │ │ + subs r3, r3, r1 │ │ │ │ + add fp, r0 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add.w r0, sl, r2, lsl #3 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + adds r2, r3, r2 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + add r3, fp │ │ │ │ + ldr r5, [pc, #684] @ (de72c ) │ │ │ │ + ldr.w ip, [pc, #688] @ de730 │ │ │ │ + add.w r2, r7, r2, lsl #3 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + add r5, pc │ │ │ │ + str r2, [sp, #20] │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + add ip, pc │ │ │ │ + str r3, [sp, #0] │ │ │ │ + movs r1, #0 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + vldr s19, [r0] │ │ │ │ + adds r7, r4, #1 │ │ │ │ + vldr s18, [r0, #4] │ │ │ │ + str r3, [r0, #0] │ │ │ │ + str r1, [r0, #4] │ │ │ │ + mov r0, ip │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + mov r1, r8 │ │ │ │ + str.w ip, [sp, #124] @ 0x7c │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ + blx 5749c │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [sp, #100] @ 0x64 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + str r5, [sp, #20] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr.w r2, [r9] │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ + subs r2, r2, r3 │ │ │ │ + add r3, r4 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ + add r1, r3 │ │ │ │ + add r3, r0 │ │ │ │ + ldr r0, [pc, #592] @ (de734 ) │ │ │ │ + subs r2, r2, r4 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + adds r2, #1 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r1, r8 │ │ │ │ + mov r3, r7 │ │ │ │ + str r2, [sp, #164] @ 0xa4 │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ + blx 5749c │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + strd r1, r7, [sp, #12] │ │ │ │ + str r1, [sp, #24] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + subs r3, r3, r2 │ │ │ │ + adds r2, #1 │ │ │ │ + add r1, r2 │ │ │ │ + add r2, r7 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + add.w r2, r7, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + str r1, [sp, #20] │ │ │ │ + mov r1, r8 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ + vstr s16, [sp, #172] @ 0xac │ │ │ │ + vstr s17, [sp, #176] @ 0xb0 │ │ │ │ + blx 5749c │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + subs r3, r3, r2 │ │ │ │ + adds r2, #1 │ │ │ │ + add r2, r0 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r2, r7, r2, lsl #3 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + mov r3, r7 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r8 │ │ │ │ + strd r6, r4, [sp, #164] @ 0xa4 │ │ │ │ + vldr s14, [r2] │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + vneg.f32 s14, s14 │ │ │ │ + vneg.f32 s15, s15 │ │ │ │ + vstr s14, [sp, #172] @ 0xac │ │ │ │ + vstr s15, [sp, #176] @ 0xb0 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r1, [sp, #132] @ 0x84 │ │ │ │ + mov r3, r8 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + ldr r2, [pc, #404] @ (de738 ) │ │ │ │ + ldr r1, [pc, #404] @ (de73c ) │ │ │ │ + ldr r0, [pc, #408] @ (de740 ) │ │ │ │ + add r2, pc │ │ │ │ + add r1, pc │ │ │ │ + strd r5, r7, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + str r6, [sp, #164] @ 0xa4 │ │ │ │ + blx 62180 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + str r1, [sp, #164] @ 0xa4 │ │ │ │ + adds r3, r5, r3 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + adds r3, r1, r3 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + adds r1, #8 │ │ │ │ + ldr.w r3, [r1, #-8] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr.w r3, [r1, #-4] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ + adds r3, r2, r3 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + cmp r7, r3 │ │ │ │ + ble.w de19c │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r8, [sp, #156] @ 0x9c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r6, [sp, #108] @ 0x6c │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + strd r8, r6, [sp, #4] │ │ │ │ + str r7, [sp, #0] │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr.w fp, [sp, #116] @ 0x74 │ │ │ │ + add r3, r2 │ │ │ │ + ldr r0, [pc, #300] @ (de744 ) │ │ │ │ + add r0, pc │ │ │ │ + mla r3, r2, r4, r3 │ │ │ │ + mov r2, fp │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + vstr s19, [r3] │ │ │ │ + vstr s18, [r3, #4] │ │ │ │ + add.w r3, sl, r4, lsl #4 │ │ │ │ + adds r3, #8 │ │ │ │ + blx 5e9dc │ │ │ │ + strd r8, r6, [sp, #20] │ │ │ │ + str r7, [sp, #16] │ │ │ │ + strd r5, fp, [sp] │ │ │ │ + ldr r6, [pc, #260] @ (de748 ) │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr r1, [pc, #260] @ (de74c ) │ │ │ │ + add r6, pc │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [pc, #256] @ (de750 ) │ │ │ │ + add r3, r4 │ │ │ │ + ldr r4, [pc, #256] @ (de754 ) │ │ │ │ + add r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [pc, #248] @ (de758 ) │ │ │ │ + add r4, pc │ │ │ │ + adds r4, #4 │ │ │ │ + add r0, pc │ │ │ │ + add r3, pc │ │ │ │ + str r4, [sp, #8] │ │ │ │ + blx 5cc38 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr.w r2, [fp] │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + adds r0, r3, r2 │ │ │ │ + cmp r1, r0 │ │ │ │ + bgt.n de6cc │ │ │ │ + ldr r1, [pc, #220] @ (de75c ) │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + add r1, pc │ │ │ │ + strd r8, r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + adds r1, #4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + ldr r2, [pc, #204] @ (de760 ) │ │ │ │ + ldr r0, [pc, #204] @ (de764 ) │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [pc, #204] @ (de768 ) │ │ │ │ + add r0, pc │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [pc, #200] @ (de76c ) │ │ │ │ + add r3, pc │ │ │ │ + str r5, [sp, #0] │ │ │ │ + add r1, pc │ │ │ │ + blx 5cc38 │ │ │ │ + ldr r2, [pc, #192] @ (de770 ) │ │ │ │ + ldr r3, [pc, #196] @ (de774 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.n de710 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #188 @ 0xbc │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + subs r1, r1, r3 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ + add r3, r2 │ │ │ │ + subs r1, r1, r2 │ │ │ │ + strd r4, r8, [sp, #24] │ │ │ │ + add r3, r0 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + mov r1, r6 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + adds r3, r2, #2 │ │ │ │ + mov r2, r5 │ │ │ │ + mul.w r3, r0, r3 │ │ │ │ + mov r0, r6 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + blx 5bf1c │ │ │ │ + b.n de67c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + add r2, pc, #968 @ (adr r2, deae0 ) │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + add r2, pc, #336 @ (adr r2, de870 ) │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r4, [sp, #848] @ 0x350 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r4, [sp, #320] @ 0x140 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + add r1, pc, #728 @ (adr r1, dea04 ) │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + adds r0, r1, r5 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + add r0, pc, #264 @ (adr r0, de83c ) │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r1, [sp, #768] @ 0x300 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r6, [sp, #864] @ 0x360 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r6, [sp, #560] @ 0x230 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r1, [sp, #856] @ 0x358 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r6, [sp, #584] @ 0x248 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n de994 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r6, [sp, #528] @ 0x210 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n de958 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r6, [sp, #352] @ 0x160 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r0, [sp, #808] @ 0x328 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldrb r0, [r4, #9] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + ... │ │ │ │ + │ │ │ │ 000de778 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r5, [pc, #208] @ (de860 ) │ │ │ │ @@ -184803,2473 +184803,7352 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n decec │ │ │ │ movs r0, #0 │ │ │ │ add sp, #204 @ 0xcc │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #240] @ 0xf0 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r1, #10 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + asrs r6, r2, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #912] @ 0x390 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #224] @ 0xe0 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r0, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ ... │ │ │ │ │ │ │ │ -000ded24 : │ │ │ │ +000ded24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d14} │ │ │ │ + vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ - sub sp, #316 @ 0x13c │ │ │ │ - mov r9, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r2, [pc, #2900] @ df898 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r3, [pc, #2900] @ df89c │ │ │ │ - add r2, pc │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ - ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #308] @ 0x134 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ - str r5, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r1, [pc, #2876] @ df8a0 │ │ │ │ - ldr r5, [sp, #428] @ 0x1ac │ │ │ │ - str r2, [sp, #196] @ 0xc4 │ │ │ │ + str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ + sub sp, #148 @ 0x94 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr.w r2, [pc, #3208] @ df9c8 │ │ │ │ + mov r7, r0 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + ldr.w r1, [pc, #3204] @ df9cc │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ + str r4, [sp, #0] │ │ │ │ + ldr r4, [sp, #204] @ 0xcc │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ - str r5, [sp, #28] │ │ │ │ - ldr r5, [sp, #436] @ 0x1b4 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ - str r5, [sp, #68] @ 0x44 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - ldr r5, [sp, #444] @ 0x1bc │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - ldr.w fp, [sp, #412] @ 0x19c │ │ │ │ - ldr.w sl, [sp, #420] @ 0x1a4 │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r1, [pc, #2832] @ df8a4 │ │ │ │ - mov r4, r0 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - add r1, pc │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - blx 57998 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r0, [sp, #172] @ 0xac │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #228] @ 0xe4 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r5, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.n dee30 │ │ │ │ - ldr r3, [sp, #172] @ 0xac │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n dee48 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - cmp.w r9, #0 │ │ │ │ - blt.n dedf4 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - strd r2, r2, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #140] @ 0x8c │ │ │ │ + mov.w r2, #0 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #220] @ 0xdc │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + ldrd fp, r2, [sp, #196] @ 0xc4 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldrd r2, r5, [sp, #212] @ 0xd4 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.n dee1a │ │ │ │ + vldr s15, [r2] │ │ │ │ + add.w r8, r0, #1 │ │ │ │ + mov.w r8, r8, lsl #3 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + sub.w r2, r5, r8 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n dee40 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n dee92 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - str r1, [sp, #44] @ 0x2c │ │ │ │ - lsrs r3, r1, #31 │ │ │ │ + ble.n dedd4 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n dedd4 │ │ │ │ + add.w lr, r2, #1 │ │ │ │ + adds r2, r0, r1 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + lsls r1, r1, #3 │ │ │ │ + sub.w r9, r8, #8 │ │ │ │ + mov.w ip, #1 │ │ │ │ + mov.w sl, #0 │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + negs r0, r1 │ │ │ │ + adds r1, r0, r2 │ │ │ │ + str.w sl, [r1, #8] │ │ │ │ + adds r1, #8 │ │ │ │ + str.w sl, [r1, #4] │ │ │ │ cmp r2, r1 │ │ │ │ - it lt │ │ │ │ - orrlt.w r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n dee60 │ │ │ │ - mvn.w r2, #4 │ │ │ │ - movs r3, #5 │ │ │ │ - b.n dedfa │ │ │ │ - mvn.w r2, #2 │ │ │ │ - movs r3, #3 │ │ │ │ - str r2, [r5, #0] │ │ │ │ - ldr.w r0, [pc, #2728] @ df8a8 │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ - add r0, pc │ │ │ │ - blx 6423c │ │ │ │ - ldr.w r2, [pc, #2720] @ df8ac │ │ │ │ - ldr.w r3, [pc, #2700] @ df89c │ │ │ │ + bne.n dedbc │ │ │ │ + add.w ip, ip, #1 │ │ │ │ + add r2, r9 │ │ │ │ + cmp ip, lr │ │ │ │ + bne.n dedba │ │ │ │ + vldr s15, [r3] │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ + add.w ip, r3, #1 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + mov.w r9, ip, lsl #3 │ │ │ │ + sub.w sl, r3, #8 │ │ │ │ + sub.w r3, fp, #8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + sub.w r3, r3, #8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + sub.w r3, r4, r9 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + beq.n dee9e │ │ │ │ + vmov.f32 s14, #240 @ 0xbf800000 -1.0 │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w df094 │ │ │ │ + ldr.w r2, [pc, #2996] @ df9d0 │ │ │ │ + ldr.w r3, [pc, #2984] @ df9c8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #308] @ 0x134 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w e43ba │ │ │ │ + bne.w dfca4 │ │ │ │ movs r0, #0 │ │ │ │ - add sp, #316 @ 0x13c │ │ │ │ - vpop {d8-d14} │ │ │ │ + add sp, #148 @ 0x94 │ │ │ │ + vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr.w r1, [pc, #2684] @ df8b0 │ │ │ │ - mov r0, r8 │ │ │ │ + vmov.f32 s14, #240 @ 0xbf800000 -1.0 │ │ │ │ + vcmp.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n dedd4 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n dedd4 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n dedd4 │ │ │ │ + add.w lr, r2, #1 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + sub.w r9, r8, #8 │ │ │ │ + add r2, r1 │ │ │ │ + lsls r1, r1, #3 │ │ │ │ + mov.w ip, #1 │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + negs r0, r1 │ │ │ │ + adds r1, r0, r2 │ │ │ │ + vldr s14, [r1, #12] │ │ │ │ + adds r1, #8 │ │ │ │ + vldr s15, [r1] │ │ │ │ + vneg.f32 s14, s14 │ │ │ │ + vneg.f32 s15, s15 │ │ │ │ + vstr s14, [r1, #4] │ │ │ │ + vstr s15, [r1] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne.n dee74 │ │ │ │ + add.w ip, ip, #1 │ │ │ │ + add r2, r9 │ │ │ │ + cmp ip, lr │ │ │ │ + bne.n dee72 │ │ │ │ + b.n dedd4 │ │ │ │ + ldr.w r1, [pc, #2868] @ df9d4 │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n dedba │ │ │ │ - mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ - movs r3, #1 │ │ │ │ - b.n dedfa │ │ │ │ - ldr.w r1, [pc, #2664] @ df8b4 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + beq.w df290 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n dee1a │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + sub.w r1, r5, #8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + subs r4, #8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + movs r7, #1 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + adds r5, r3, r2 │ │ │ │ + mov.w r9, r2, lsl #3 │ │ │ │ + subs r2, r3, #1 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add.w r5, r0, r5, lsl #3 │ │ │ │ + add.w sl, sl, r2, lsl #3 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + subs r5, #16 │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + adds r6, r3, r2 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr.w sl, [sp, #4] │ │ │ │ + mov.w r8, r2, lsl #3 │ │ │ │ + add.w r6, r3, r6, lsl #3 │ │ │ │ + b.n def12 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r7, #1 │ │ │ │ + add r4, r9 │ │ │ │ + add r1, r8 │ │ │ │ + add r6, r8 │ │ │ │ + add r5, r9 │ │ │ │ + cmp r7, r3 │ │ │ │ + beq.n dee1a │ │ │ │ + vldr s15, [fp, #4] │ │ │ │ + vldr s11, [r4, #12] │ │ │ │ + vldr s13, [r4, #8] │ │ │ │ + vldr s12, [fp] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vldr s10, [r1, #8] │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vldr s9, [r1, #12] │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + cmp r3, #1 │ │ │ │ + vadd.f32 s15, s15, s9 │ │ │ │ + vadd.f32 s14, s14, s10 │ │ │ │ + itt eq │ │ │ │ + vstreq s15, [r1, #12] │ │ │ │ + vstreq s14, [r1, #8] │ │ │ │ + beq.n def02 │ │ │ │ + vldr s9, [r4, #20] │ │ │ │ + vldr s13, [sl, #4] │ │ │ │ + vldr s11, [r4, #16] │ │ │ │ + vldr s10, [sl] │ │ │ │ + vmul.f32 s12, s13, s9 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vmul.f32 s13, s11, s13 │ │ │ │ + vmla.f32 s13, s10, s9 │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + vadd.f32 s15, s13, s15 │ │ │ │ + vadd.f32 s14, s12, s14 │ │ │ │ + vstr s15, [r1, #12] │ │ │ │ + vstr s14, [r1, #8] │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vldr s12, [r5, #12] │ │ │ │ + vldr s7, [r3] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vldr s8, [r5, #8] │ │ │ │ + vmul.f32 s14, s15, s12 │ │ │ │ + vldr s9, [r5, #20] │ │ │ │ + vldr s11, [r5, #16] │ │ │ │ + vldr s13, [r3, #4] │ │ │ │ + vmul.f32 s15, s8, s15 │ │ │ │ + vmla.f32 s15, s7, s12 │ │ │ │ + vnmls.f32 s14, s7, s8 │ │ │ │ + vldr s10, [r3] │ │ │ │ + vmul.f32 s12, s13, s9 │ │ │ │ + vmul.f32 s13, s11, s13 │ │ │ │ + vldr s5, [r6, #4] │ │ │ │ + vmla.f32 s13, s10, s9 │ │ │ │ + vldr s6, [r6] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + cmp r3, #1 │ │ │ │ + vadd.f32 s15, s15, s5 │ │ │ │ + vadd.f32 s14, s14, s6 │ │ │ │ + vadd.f32 s15, s15, s13 │ │ │ │ + vadd.f32 s14, s14, s12 │ │ │ │ + vstr s15, [r6, #4] │ │ │ │ + vstr s14, [r6] │ │ │ │ + ble.n def02 │ │ │ │ + ldr.w lr, [sp] │ │ │ │ + mov ip, fp │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r1 │ │ │ │ + mov r3, r4 │ │ │ │ + vldr s13, [r3, #12] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s15, [lr, #4] │ │ │ │ + add.w ip, ip, #8 │ │ │ │ + vldr s9, [r3] │ │ │ │ + add.w lr, lr, #8 │ │ │ │ + vldr s6, [r3, #12] │ │ │ │ + adds r0, #8 │ │ │ │ + vmul.f32 s14, s15, s13 │ │ │ │ + vldr s5, [lr, #-8] │ │ │ │ + vldr s12, [ip, #4] │ │ │ │ + vmul.f32 s15, s9, s15 │ │ │ │ + vldr s11, [r3, #8] │ │ │ │ + adds r2, #8 │ │ │ │ + vmla.f32 s15, s5, s13 │ │ │ │ + vldr s8, [ip] │ │ │ │ + vnmls.f32 s14, s5, s9 │ │ │ │ + vmul.f32 s10, s12, s6 │ │ │ │ + vldr s7, [r3, #20] │ │ │ │ + vmul.f32 s12, s11, s12 │ │ │ │ + vldr s13, [r0, #4] │ │ │ │ + vmla.f32 s12, s8, s6 │ │ │ │ + vldr s9, [r3, #16] │ │ │ │ + cmp r5, r3 │ │ │ │ + vnmls.f32 s10, s8, s11 │ │ │ │ + vldr s5, [r2, #12] │ │ │ │ + vmul.f32 s11, s13, s7 │ │ │ │ + vldr s8, [r0] │ │ │ │ + vldr s6, [r2, #8] │ │ │ │ + vmul.f32 s13, s9, s13 │ │ │ │ + vadd.f32 s15, s15, s5 │ │ │ │ + vmla.f32 s13, s8, s7 │ │ │ │ + vnmls.f32 s11, s8, s9 │ │ │ │ + vadd.f32 s14, s14, s6 │ │ │ │ + vadd.f32 s15, s15, s12 │ │ │ │ + vadd.f32 s14, s14, s10 │ │ │ │ + vadd.f32 s15, s15, s13 │ │ │ │ + vadd.f32 s14, s14, s11 │ │ │ │ + vstr s15, [r2, #12] │ │ │ │ + vstr s14, [r2, #8] │ │ │ │ + bne.n deff8 │ │ │ │ + b.n def02 │ │ │ │ + ldr.w r1, [pc, #2368] @ df9d8 │ │ │ │ + mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - bne.n dedc0 │ │ │ │ - mvn.w r2, #1 │ │ │ │ - movs r3, #2 │ │ │ │ - b.n dedfa │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.n dee9a │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r1, r3 │ │ │ │ - bge.w e43aa │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n dee8a │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - cbz r1, deea2 │ │ │ │ - mov r1, r9 │ │ │ │ - cmp r1, #1 │ │ │ │ - it lt │ │ │ │ - movlt r1, #1 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge.n deea2 │ │ │ │ - mvn.w r2, #10 │ │ │ │ - movs r3, #11 │ │ │ │ - b.n dedfa │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.n dedfa │ │ │ │ - mvn.w r2, #6 │ │ │ │ - movs r3, #7 │ │ │ │ - b.n dedfa │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w e43b4 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n dee0a │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - mul.w r3, r2, r3 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + beq.w df790 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w e42a6 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - add r3, r9 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - add.w r3, r3, r3, lsr #31 │ │ │ │ - asrs r2, r3, #1 │ │ │ │ - ldr.w r3, [pc, #2532] @ df8b8 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - add r3, pc │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - adds r3, r1, #1 │ │ │ │ - sub.w fp, fp, r3, lsl #3 │ │ │ │ - adds r3, r0, #1 │ │ │ │ - sub.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ble.w dee1a │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ adds r3, #1 │ │ │ │ - sub.w r3, r4, r3, lsl #3 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - subs r3, r1, #1 │ │ │ │ - subs r1, r0, #1 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - str r3, [sp, #148] @ 0x94 │ │ │ │ - lsls r3, r3, #3 │ │ │ │ - subs r0, #8 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - lsls r3, r1, #3 │ │ │ │ - subs r4, r0, #4 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - sub.w r3, r0, r2, lsl #2 │ │ │ │ - adds r4, #1 │ │ │ │ - str r3, [sp, #156] @ 0x9c │ │ │ │ - str r4, [sp, #188] @ 0xbc │ │ │ │ - movs r3, #1 │ │ │ │ - add.w r4, r9, #1 │ │ │ │ - str r1, [sp, #180] @ 0xb4 │ │ │ │ - str r4, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cbz r3, def72 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r4, [sp, #44] @ 0x2c │ │ │ │ - subs r2, r3, #2 │ │ │ │ - subs r1, r3, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - cmp r4, r2 │ │ │ │ - it ge │ │ │ │ - movge r4, r2 │ │ │ │ - ldr r5, [sp, #228] @ 0xe4 │ │ │ │ - add r3, r1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ - cmp r3, r9 │ │ │ │ - sub.w r4, r1, r4 │ │ │ │ - str r3, [sp, #204] @ 0xcc │ │ │ │ - it ge │ │ │ │ - movge r3, r9 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ - adds r3, r4, r5 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ - cmp r3, r1 │ │ │ │ - mov r2, r4 │ │ │ │ - str.w r9, [sp, #200] @ 0xc8 │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - blt.w e0e1a │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + sub.w ip, r9, #8 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + sub.w r6, r4, #8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + sub.w r1, r5, #8 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov.w r8, #1 │ │ │ │ + add r7, r2 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r3, r2 │ │ │ │ + add.w r7, r0, r7, lsl #3 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + subs r7, #16 │ │ │ │ + add.w r9, r0, r2, lsl #3 │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str.w r9, [sp, #12] │ │ │ │ + add.w lr, r3, r2 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr.w r9, [sp, #4] │ │ │ │ + mov.w sl, r2, lsl #3 │ │ │ │ + add.w lr, r3, lr, lsl #3 │ │ │ │ + b.n df114 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + add r6, ip │ │ │ │ + add r1, sl │ │ │ │ + add lr, sl │ │ │ │ + add r7, ip │ │ │ │ + cmp r8, r3 │ │ │ │ + beq.w dee1a │ │ │ │ + vldr s15, [fp, #4] │ │ │ │ + vldr s9, [r6, #12] │ │ │ │ + vldr s11, [r6, #8] │ │ │ │ + vldr s10, [fp] │ │ │ │ + vmul.f32 s12, s15, s9 │ │ │ │ + vldr s14, [r1, #8] │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s13, [r1, #12] │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + cmp r3, #1 │ │ │ │ + vsub.f32 s13, s13, s15 │ │ │ │ + vsub.f32 s15, s14, s12 │ │ │ │ + itt eq │ │ │ │ + vstreq s13, [r1, #12] │ │ │ │ + vstreq s15, [r1, #8] │ │ │ │ + beq.n df100 │ │ │ │ + vldr s9, [r6, #20] │ │ │ │ + vldr s14, [r9, #4] │ │ │ │ + vldr s11, [r6, #16] │ │ │ │ + vldr s10, [r9] │ │ │ │ + vmul.f32 s12, s14, s9 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + vmul.f32 s14, s11, s14 │ │ │ │ + vmla.f32 s14, s10, s9 │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + vsub.f32 s13, s13, s14 │ │ │ │ + vsub.f32 s15, s15, s12 │ │ │ │ + vstr s13, [r1, #12] │ │ │ │ + vstr s15, [r1, #8] │ │ │ │ + vldr s13, [r7, #12] │ │ │ │ + vldr s14, [r3, #4] │ │ │ │ + vldr s5, [r3] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vldr s6, [r7, #8] │ │ │ │ + vmul.f32 s10, s14, s13 │ │ │ │ + vldr s7, [r7, #20] │ │ │ │ + vldr s9, [r7, #16] │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vmul.f32 s14, s6, s14 │ │ │ │ + vmla.f32 s14, s5, s13 │ │ │ │ + vnmls.f32 s10, s5, s6 │ │ │ │ + vldr s8, [r3] │ │ │ │ + vmul.f32 s11, s15, s7 │ │ │ │ + vmul.f32 s15, s9, s15 │ │ │ │ + vldr s13, [lr] │ │ │ │ + vmla.f32 s15, s8, s7 │ │ │ │ + vldr s12, [lr, #4] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + vnmls.f32 s11, s8, s9 │ │ │ │ + cmp r3, #1 │ │ │ │ + vsub.f32 s12, s12, s14 │ │ │ │ + vsub.f32 s14, s13, s10 │ │ │ │ + vsub.f32 s13, s12, s15 │ │ │ │ + vsub.f32 s15, s14, s11 │ │ │ │ + vstr s13, [lr, #4] │ │ │ │ + vstr s15, [lr] │ │ │ │ + ble.n df100 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ + mov r4, fp │ │ │ │ + mov r0, r9 │ │ │ │ + mov r2, r1 │ │ │ │ + mov r3, r6 │ │ │ │ + vldr s13, [r3, #12] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s14, [r5, #4] │ │ │ │ + adds r4, #8 │ │ │ │ + vldr s12, [r3] │ │ │ │ + adds r5, #8 │ │ │ │ + vldr s6, [r3, #12] │ │ │ │ + adds r0, #8 │ │ │ │ + vmul.f32 s8, s14, s13 │ │ │ │ + vldr s7, [r5, #-8] │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + vmul.f32 s11, s12, s14 │ │ │ │ + vldr s10, [r3, #8] │ │ │ │ + adds r2, #8 │ │ │ │ + vmla.f32 s11, s7, s13 │ │ │ │ + vldr s14, [r4] │ │ │ │ + vnmls.f32 s8, s7, s12 │ │ │ │ + vmul.f32 s9, s15, s6 │ │ │ │ + vldr s5, [r3, #20] │ │ │ │ + vmul.f32 s12, s10, s15 │ │ │ │ + vldr s13, [r0, #4] │ │ │ │ + vmla.f32 s12, s14, s6 │ │ │ │ + vldr s7, [r3, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + vnmls.f32 s9, s14, s10 │ │ │ │ + vldr s6, [r0] │ │ │ │ + vmul.f32 s10, s13, s5 │ │ │ │ + vldr s14, [r2, #12] │ │ │ │ + vldr s15, [r2, #8] │ │ │ │ + vmul.f32 s13, s7, s13 │ │ │ │ + vmla.f32 s13, s6, s5 │ │ │ │ + vsub.f32 s14, s14, s11 │ │ │ │ + vnmls.f32 s10, s6, s7 │ │ │ │ + vsub.f32 s15, s15, s8 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vsub.f32 s15, s15, s9 │ │ │ │ + vsub.f32 s14, s14, s13 │ │ │ │ + vsub.f32 s15, s15, s10 │ │ │ │ + vstr s14, [r2, #12] │ │ │ │ + vstr s15, [r2, #8] │ │ │ │ + bne.n df1f8 │ │ │ │ + b.n df100 │ │ │ │ + ldr.w r1, [pc, #1864] @ df9dc │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w df48e │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w e173c │ │ │ │ + ble.w dee1a │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + sub.w r1, r5, #8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + subs r4, #8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + movs r6, #1 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + add.w sl, r0, r2, lsl #3 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add.w lr, r3, r2 │ │ │ │ + mov.w r8, r2, lsl #3 │ │ │ │ + subs r2, r3, #1 │ │ │ │ + add.w lr, r0, lr, lsl #3 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + sub.w lr, lr, #16 │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str.w sl, [sp, #12] │ │ │ │ + adds r5, r3, r2 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr.w sl, [sp] │ │ │ │ + mov.w r9, r2, lsl #3 │ │ │ │ + add.w r5, r3, r5, lsl #3 │ │ │ │ + b.n df30e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - add r3, r2 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - cmp r3, r9 │ │ │ │ - bge.w e1740 │ │ │ │ - ldr r2, [sp, #172] @ 0xac │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq.w dfdc4 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - itt le │ │ │ │ - movle r2, #0 │ │ │ │ - strle r2, [sp, #64] @ 0x40 │ │ │ │ - ble.w df442 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - ldr r4, [sp, #108] @ 0x6c │ │ │ │ - mla r3, r1, r2, r3 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr.w r3, [pc, #2308] @ df8bc │ │ │ │ - add r3, pc │ │ │ │ + adds r6, #1 │ │ │ │ + add r4, r8 │ │ │ │ + add r1, r9 │ │ │ │ + add r5, r9 │ │ │ │ + add lr, r8 │ │ │ │ + cmp r6, r3 │ │ │ │ + beq.w dee1a │ │ │ │ + vldr s15, [fp, #4] │ │ │ │ + vldr s11, [r4, #12] │ │ │ │ + vldr s13, [r4, #8] │ │ │ │ + vldr s12, [fp] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vldr s10, [r1, #8] │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vldr s9, [r1, #12] │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + cmp r3, #1 │ │ │ │ + vadd.f32 s15, s15, s9 │ │ │ │ + vadd.f32 s14, s14, s10 │ │ │ │ + itt eq │ │ │ │ + vstreq s15, [r1, #12] │ │ │ │ + vstreq s14, [r1, #8] │ │ │ │ + beq.n df2fc │ │ │ │ + vldr s9, [r4, #20] │ │ │ │ + vldr s13, [sl, #4] │ │ │ │ + vldr s11, [r4, #16] │ │ │ │ + vldr s10, [sl] │ │ │ │ + vmul.f32 s12, s13, s9 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + vmul.f32 s13, s11, s13 │ │ │ │ + vmla.f32 s13, s10, s9 │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + vadd.f32 s15, s13, s15 │ │ │ │ + vadd.f32 s14, s12, s14 │ │ │ │ + vstr s15, [r1, #12] │ │ │ │ + vstr s14, [r1, #8] │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vldr s12, [lr, #12] │ │ │ │ + vldr s7, [r3] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vldr s8, [lr, #8] │ │ │ │ + vmul.f32 s14, s15, s12 │ │ │ │ + vldr s9, [lr, #20] │ │ │ │ + vldr s11, [lr, #16] │ │ │ │ + vldr s13, [r3, #4] │ │ │ │ + vmul.f32 s15, s8, s15 │ │ │ │ + vmla.f32 s15, s7, s12 │ │ │ │ + vnmls.f32 s14, s7, s8 │ │ │ │ + vldr s10, [r3] │ │ │ │ + vmul.f32 s12, s13, s9 │ │ │ │ + vmul.f32 s13, s11, s13 │ │ │ │ + vldr s5, [r5, #4] │ │ │ │ + vmla.f32 s13, s10, s9 │ │ │ │ + vldr s6, [r5] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + cmp r3, #1 │ │ │ │ + vadd.f32 s15, s15, s5 │ │ │ │ + vadd.f32 s14, s14, s6 │ │ │ │ + vadd.f32 s15, s15, s13 │ │ │ │ + vadd.f32 s14, s14, s12 │ │ │ │ + vstr s15, [r5, #4] │ │ │ │ + vstr s14, [r5] │ │ │ │ + ble.n df2fc │ │ │ │ + ldr.w ip, [sp, #4] │ │ │ │ + mov r7, fp │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r1 │ │ │ │ + mov r3, r4 │ │ │ │ + vldr s13, [r3, #12] │ │ │ │ adds r3, #8 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - subs r3, r2, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + vldr s15, [ip, #4] │ │ │ │ + adds r7, #8 │ │ │ │ + vldr s9, [r3] │ │ │ │ + add.w ip, ip, #8 │ │ │ │ + vldr s6, [r3, #12] │ │ │ │ + adds r0, #8 │ │ │ │ + vmul.f32 s14, s15, s13 │ │ │ │ + vldr s5, [ip, #-8] │ │ │ │ + vldr s12, [r7, #4] │ │ │ │ + vmul.f32 s15, s9, s15 │ │ │ │ + vldr s11, [r3, #8] │ │ │ │ + adds r2, #8 │ │ │ │ + vmla.f32 s15, s5, s13 │ │ │ │ + vldr s8, [r7] │ │ │ │ + vnmls.f32 s14, s5, s9 │ │ │ │ + vmul.f32 s10, s12, s6 │ │ │ │ + vldr s7, [r3, #20] │ │ │ │ + vmul.f32 s12, s11, s12 │ │ │ │ + vldr s13, [r0, #4] │ │ │ │ + vmla.f32 s12, s8, s6 │ │ │ │ + vldr s9, [r3, #16] │ │ │ │ + cmp r3, lr │ │ │ │ + vnmls.f32 s10, s8, s11 │ │ │ │ + vldr s5, [r2, #12] │ │ │ │ + vmul.f32 s11, s13, s7 │ │ │ │ + vldr s8, [r0] │ │ │ │ + vldr s6, [r2, #8] │ │ │ │ + vmul.f32 s13, s9, s13 │ │ │ │ + vadd.f32 s15, s15, s5 │ │ │ │ + vmla.f32 s13, s8, s7 │ │ │ │ + vnmls.f32 s11, s8, s9 │ │ │ │ + vadd.f32 s14, s14, s6 │ │ │ │ + vadd.f32 s15, s15, s12 │ │ │ │ + vadd.f32 s14, s14, s10 │ │ │ │ + vadd.f32 s15, s15, s13 │ │ │ │ + vadd.f32 s14, s14, s11 │ │ │ │ + vstr s15, [r2, #12] │ │ │ │ + vstr s14, [r2, #8] │ │ │ │ + bne.n df3f4 │ │ │ │ + b.n df2fc │ │ │ │ + ldr.w r1, [pc, #1360] @ df9e0 │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w dee1a │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w dee1a │ │ │ │ + sub.w r3, r9, #8 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + sub.w sl, r5, #8 │ │ │ │ + sub.w r2, r4, #8 │ │ │ │ + mov r9, sl │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ + mov sl, r2 │ │ │ │ + lsls r1, r3, #3 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + strd r1, r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - rsb r3, r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, fp │ │ │ │ - mov fp, r3 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str.w fp, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + b.n df540 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + add r0, sp, #92 @ 0x5c │ │ │ │ + blx 62524 │ │ │ │ + vldr s10, [sl, #12] │ │ │ │ + vldr s15, [sp, #96] @ 0x60 │ │ │ │ + vldr s12, [sl, #8] │ │ │ │ + vldr s11, [sp, #92] @ 0x5c │ │ │ │ + vmul.f32 s13, s15, s10 │ │ │ │ + vldr s9, [r9, #12] │ │ │ │ + vmul.f32 s15, s12, s15 │ │ │ │ + vldr s14, [r9, #8] │ │ │ │ + vmla.f32 s15, s11, s10 │ │ │ │ + vnmls.f32 s13, s11, s12 │ │ │ │ + vadd.f32 s15, s15, s9 │ │ │ │ + vadd.f32 s14, s14, s13 │ │ │ │ + vstr s15, [r9, #12] │ │ │ │ + vstr s14, [r9, #8] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add sl, r2 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r9, r2 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ adds r3, #1 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cbz r3, deff6 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - adds r3, r4, r2 │ │ │ │ - cmp r2, #1 │ │ │ │ - ite le │ │ │ │ - movle r2, #0 │ │ │ │ - movgt r2, #1 │ │ │ │ - cmp r3, fp │ │ │ │ - it ge │ │ │ │ - movge r2, #0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne.w dfc94 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r2, r1 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r5, [sp, #96] @ 0x60 │ │ │ │ - add r3, r2 │ │ │ │ - ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ + add r2, r1 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w dee1a │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - sub.w r7, r5, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - mov r1, r8 │ │ │ │ - mla r7, r8, r3, r7 │ │ │ │ - sub.w r0, fp, r7 │ │ │ │ - add r0, r4 │ │ │ │ - bl 6768d8 │ │ │ │ - subs r3, r0, #1 │ │ │ │ - str r0, [sp, #76] @ 0x4c │ │ │ │ - str r0, [sp, #220] @ 0xdc │ │ │ │ - mla sl, r8, r3, r7 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w df1ec │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - add.w r5, r5, r4, lsl #1 │ │ │ │ + beq.n df4da │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - subs r5, r5, r3 │ │ │ │ - adds r5, #1 │ │ │ │ - cmp r5, r7 │ │ │ │ - it lt │ │ │ │ - movlt r5, r7 │ │ │ │ - sub.w r0, fp, r5 │ │ │ │ - add r0, r4 │ │ │ │ - bl 6768d8 │ │ │ │ - mov fp, r0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - cmp.w r8, #0 │ │ │ │ - str.w fp, [sp, #236] @ 0xec │ │ │ │ - str.w sl, [sp, #204] @ 0xcc │ │ │ │ - str.w r8, [sp, #212] @ 0xd4 │ │ │ │ - blt.w df27e │ │ │ │ - cmp.w r8, #1 │ │ │ │ - it eq │ │ │ │ - cmpeq r3, #1 │ │ │ │ - bne.w dfc02 │ │ │ │ - cmp r5, sl │ │ │ │ - bgt.n df0ea │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - subs r1, r5, r3 │ │ │ │ - add.w r3, r9, r5, lsl #3 │ │ │ │ - add.w r6, r1, #1073741824 @ 0x40000000 │ │ │ │ + blx 62524 │ │ │ │ + vldr s10, [sl, #12] │ │ │ │ + vldr s15, [sp, #104] @ 0x68 │ │ │ │ + vldr s12, [sl, #8] │ │ │ │ + vldr s11, [sp, #100] @ 0x64 │ │ │ │ + vmul.f32 s13, s15, s10 │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + vmul.f32 s15, s12, s15 │ │ │ │ + vldr s14, [r9, #12] │ │ │ │ + vmla.f32 s15, s11, s10 │ │ │ │ + vldr s16, [r9, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ + vnmls.f32 s13, s11, s12 │ │ │ │ + vadd.f32 s17, s15, s14 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vadd.f32 s16, s13, s16 │ │ │ │ + vstr s13, [sp, #92] @ 0x5c │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [sl, #20] │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s14, [sl, #16] │ │ │ │ + vldr s12, [sp, #116] @ 0x74 │ │ │ │ + vmul.f32 s13, s15, s11 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + vnmls.f32 s13, s12, s14 │ │ │ │ + add.w r1, r4, #536870912 @ 0x20000000 │ │ │ │ + add r4, r3 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + subs r1, #1 │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + vadd.f32 s14, s17, s15 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + vadd.f32 s15, s16, s13 │ │ │ │ + vstr s13, [sp, #108] @ 0x6c │ │ │ │ + vstr s14, [r9, #12] │ │ │ │ + vstr s15, [r9, #8] │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + subs r3, r1, #1 │ │ │ │ + vldr s15, [sp, #104] @ 0x68 │ │ │ │ + add r3, r6 │ │ │ │ + vldr s11, [sp, #100] @ 0x64 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + vldr s14, [r4, #4] │ │ │ │ + vldr s16, [r4] │ │ │ │ add.w r1, r2, r1, lsl #3 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - subs r6, #1 │ │ │ │ - add.w r6, r2, r6, lsl #2 │ │ │ │ - vldr s11, [r1, #-4] │ │ │ │ - mov r2, r0 │ │ │ │ - vldr s15, [r3, #20] │ │ │ │ - adds r0, #1 │ │ │ │ - vldr s13, [r1, #-8] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s12, [r3, #8] │ │ │ │ - adds r1, #8 │ │ │ │ + vldr s10, [r3, #4] │ │ │ │ + vldr s12, [r3] │ │ │ │ + vmul.f32 s13, s15, s10 │ │ │ │ + vmul.f32 s15, s12, s15 │ │ │ │ + vmla.f32 s15, s11, s10 │ │ │ │ + vnmls.f32 s13, s11, s12 │ │ │ │ + vadd.f32 s17, s15, s14 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vadd.f32 s16, s13, s16 │ │ │ │ + vstr s13, [sp, #92] @ 0x5c │ │ │ │ + blx 62524 │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + adds r3, r1, r6 │ │ │ │ + vldr s12, [sp, #116] @ 0x74 │ │ │ │ + cmp r1, #2 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + vldr s11, [r3, #4] │ │ │ │ + vldr s14, [r3] │ │ │ │ + vmul.f32 s13, s15, s11 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s13, s12, s14 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + vadd.f32 s14, s17, s15 │ │ │ │ + vadd.f32 s15, s16, s13 │ │ │ │ + vstr s13, [sp, #108] @ 0x6c │ │ │ │ + vstr s14, [r4, #4] │ │ │ │ + vstr s15, [r4] │ │ │ │ + ble.w df51a │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + add.w r4, r7, r6, lsl #3 │ │ │ │ + ldr.w fp, [sp, #4] │ │ │ │ + mov r5, r9 │ │ │ │ + add.w r7, r3, #8 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #124 @ 0x7c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r3, sp, #132 @ 0x84 │ │ │ │ + str.w r9, [sp, #80] @ 0x50 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + str.w sl, [sp, #84] @ 0x54 │ │ │ │ + movs r6, #2 │ │ │ │ + mov sl, fp │ │ │ │ + mov r9, r1 │ │ │ │ + mov fp, r3 │ │ │ │ + mov r1, sl │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + blx 62524 │ │ │ │ + vldr s9, [r4, #12] │ │ │ │ + vldr s15, [sp, #112] @ 0x70 │ │ │ │ + mov r1, r8 │ │ │ │ + vldr s11, [r4, #8] │ │ │ │ + adds r6, #1 │ │ │ │ + vldr s10, [sp, #108] @ 0x6c │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + vmul.f32 s14, s15, s9 │ │ │ │ + vldr s13, [r5, #16] │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s12, [r5, #20] │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + adds r4, #8 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + vnmls.f32 s14, s10, s11 │ │ │ │ + adds r5, #8 │ │ │ │ + vadd.f32 s12, s12, s15 │ │ │ │ + vstr s15, [sp, #104] @ 0x68 │ │ │ │ + vadd.f32 s15, s13, s14 │ │ │ │ + vstr s14, [sp, #100] @ 0x64 │ │ │ │ + vstr s12, [sp, #96] @ 0x60 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [r4, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s15, [sp, #128] @ 0x80 │ │ │ │ + mov r0, fp │ │ │ │ + vldr s13, [r4, #8] │ │ │ │ + adds r7, #8 │ │ │ │ + vldr s12, [sp, #124] @ 0x7c │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ - cmp sl, r0 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ + vldr s16, [sp, #92] @ 0x5c │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vldr s17, [sp, #96] @ 0x60 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r1, #-12] │ │ │ │ - vstr s14, [r1, #-16] │ │ │ │ - vldmia r6!, {s15} │ │ │ │ - vldr s14, [r3, #8] │ │ │ │ - vldr s13, [r3, #12] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #8] │ │ │ │ - vstr s15, [r3, #12] │ │ │ │ - bge.n df08e │ │ │ │ - adds r2, #2 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - ble.n df12a │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add.w r8, sp, #228 @ 0xe4 │ │ │ │ + vadd.f32 s17, s15, s17 │ │ │ │ + vstr s15, [sp, #120] @ 0x78 │ │ │ │ + vadd.f32 s16, s14, s16 │ │ │ │ + vstr s14, [sp, #116] @ 0x74 │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [r4, #20] │ │ │ │ + vldr s15, [sp, #136] @ 0x88 │ │ │ │ + cmp r9, r6 │ │ │ │ + vldr s13, [r4, #16] │ │ │ │ + vldr s12, [sp, #132] @ 0x84 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vadd.f32 s15, s15, s17 │ │ │ │ + vadd.f32 s14, s14, s16 │ │ │ │ + vstr s15, [r5, #12] │ │ │ │ + vstr s14, [r5, #8] │ │ │ │ + bne.n df6b6 │ │ │ │ + ldrd r9, sl, [sp, #80] @ 0x50 │ │ │ │ + b.n df51a │ │ │ │ + ldr r1, [pc, #592] @ (df9e4 ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w df980 │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w dee1a │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + sub.w ip, r9, #8 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + sub.w r9, r8, #8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + subs r4, #8 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + mov.w r8, #1 │ │ │ │ + add r1, r2 │ │ │ │ + add r7, r2 │ │ │ │ + mov lr, r1 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + subs r3, r2, #1 │ │ │ │ + add.w lr, r1, lr, lsl #3 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + sub.w lr, lr, #16 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add.w r7, r1, r7, lsl #3 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + add.w sl, r1, r2, lsl #3 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - add r0, sp, #236 @ 0xec │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - str.w r8, [sp] │ │ │ │ - mul.w r1, r3, r5 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - subs r3, r5, r3 │ │ │ │ - adds r1, #1 │ │ │ │ - add.w r2, r2, r3, lsl #2 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ + sub.w r1, r5, #8 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - add r2, sp, #240 @ 0xf0 │ │ │ │ - blx 629f0 │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ + str r3, [sp, #12] │ │ │ │ + b.n df806 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + add r4, ip │ │ │ │ + add r1, r9 │ │ │ │ + add r7, r9 │ │ │ │ + add lr, ip │ │ │ │ + cmp r8, r3 │ │ │ │ + beq.w dee1a │ │ │ │ + vldr s15, [fp, #4] │ │ │ │ + vldr s9, [r4, #12] │ │ │ │ + vldr s11, [r4, #8] │ │ │ │ + vldr s10, [fp] │ │ │ │ + vmul.f32 s12, s15, s9 │ │ │ │ + vldr s14, [r1, #8] │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s13, [r1, #12] │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + cmp r3, #1 │ │ │ │ + vsub.f32 s13, s13, s15 │ │ │ │ + vsub.f32 s15, s14, s12 │ │ │ │ + itt eq │ │ │ │ + vstreq s13, [r1, #12] │ │ │ │ + vstreq s15, [r1, #8] │ │ │ │ + beq.n df7f2 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ + vldr s9, [r4, #20] │ │ │ │ + vldr s11, [r4, #16] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vldr s14, [r0, #4] │ │ │ │ + vldr s10, [r0] │ │ │ │ + vmul.f32 s12, s14, s9 │ │ │ │ + vmul.f32 s14, s11, s14 │ │ │ │ + vmla.f32 s14, s10, s9 │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + vsub.f32 s13, s13, s14 │ │ │ │ + vsub.f32 s15, s15, s12 │ │ │ │ + vstr s13, [r1, #12] │ │ │ │ + vstr s15, [r1, #8] │ │ │ │ + vldr s14, [r3, #4] │ │ │ │ + vldr s13, [lr, #12] │ │ │ │ + vldr s6, [lr, #8] │ │ │ │ + vldr s5, [r3] │ │ │ │ + vmul.f32 s10, s14, s13 │ │ │ │ + vldr s15, [sl, #4] │ │ │ │ + vldr s7, [lr, #20] │ │ │ │ + vmul.f32 s14, s6, s14 │ │ │ │ + vldr s9, [lr, #16] │ │ │ │ + vmla.f32 s14, s5, s13 │ │ │ │ + vldr s8, [sl] │ │ │ │ + vmul.f32 s11, s15, s7 │ │ │ │ + vnmls.f32 s10, s5, s6 │ │ │ │ + vmul.f32 s15, s9, s15 │ │ │ │ + vldr s13, [r7] │ │ │ │ + vmla.f32 s15, s8, s7 │ │ │ │ + vldr s12, [r7, #4] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + vnmls.f32 s11, s8, s9 │ │ │ │ + cmp r3, #1 │ │ │ │ + vsub.f32 s12, s12, s14 │ │ │ │ + vsub.f32 s14, s13, s10 │ │ │ │ + vsub.f32 s13, s12, s15 │ │ │ │ + vsub.f32 s15, s14, s11 │ │ │ │ + vstr s13, [r7, #4] │ │ │ │ + vstr s15, [r7] │ │ │ │ + ble.n df7f2 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r5, fp │ │ │ │ + mov r2, r1 │ │ │ │ + mov r3, r4 │ │ │ │ + vldr s13, [r3, #12] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s14, [r6, #4] │ │ │ │ + adds r5, #8 │ │ │ │ + vldr s12, [r3] │ │ │ │ + adds r6, #8 │ │ │ │ + vldr s6, [r3, #12] │ │ │ │ + adds r0, #8 │ │ │ │ + vmul.f32 s8, s14, s13 │ │ │ │ + vldr s7, [r6, #-8] │ │ │ │ + vldr s15, [r5, #4] │ │ │ │ + vmul.f32 s11, s12, s14 │ │ │ │ + vldr s10, [r3, #8] │ │ │ │ + adds r2, #8 │ │ │ │ + vmla.f32 s11, s7, s13 │ │ │ │ + vldr s14, [r5] │ │ │ │ + vnmls.f32 s8, s7, s12 │ │ │ │ + vmul.f32 s9, s15, s6 │ │ │ │ + vldr s5, [r3, #20] │ │ │ │ + vmul.f32 s12, s10, s15 │ │ │ │ + vldr s13, [r0, #4] │ │ │ │ + vmla.f32 s12, s14, s6 │ │ │ │ + vldr s7, [r3, #16] │ │ │ │ + cmp lr, r3 │ │ │ │ + vnmls.f32 s9, s14, s10 │ │ │ │ + vldr s6, [r0] │ │ │ │ + vmul.f32 s10, s13, s5 │ │ │ │ + vldr s14, [r2, #12] │ │ │ │ + vldr s15, [r2, #8] │ │ │ │ + vmul.f32 s13, s7, s13 │ │ │ │ + vmla.f32 s13, s6, s5 │ │ │ │ + vsub.f32 s14, s14, s11 │ │ │ │ + vnmls.f32 s10, s6, s7 │ │ │ │ + vsub.f32 s15, s15, s8 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vsub.f32 s15, s15, s9 │ │ │ │ + vsub.f32 s14, s14, s13 │ │ │ │ + vsub.f32 s15, s15, s10 │ │ │ │ + vstr s14, [r2, #12] │ │ │ │ + vstr s15, [r2, #8] │ │ │ │ + bne.n df8e8 │ │ │ │ + b.n df7f2 │ │ │ │ + ldr r1, [pc, #100] @ (df9e8 ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w dee1a │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w dee1a │ │ │ │ + sub.w r3, r9, #8 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + sub.w r3, r8, #8 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + sub.w r2, r4, #8 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + sub.w r8, r5, #8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + movs r3, #1 │ │ │ │ + strd r0, fp, [sp, #64] @ 0x40 │ │ │ │ + mov fp, r2 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r3, sp, #100 @ 0x64 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + add r3, sp, #116 @ 0x74 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.w df2fe │ │ │ │ + b.n dfa52 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strb r4, [r0, #15] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + strb r6, [r5, #11] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r4, [r2, #30] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + str r2, [sp, #392] @ 0x188 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + strh r4, [r5, #50] @ 0x32 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + strh r4, [r7, #10] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + add r0, sp, #92 @ 0x5c │ │ │ │ + blx 62524 │ │ │ │ + vldr s9, [fp, #12] │ │ │ │ + vldr s15, [sp, #96] @ 0x60 │ │ │ │ + vldr s11, [fp, #8] │ │ │ │ + vldr s10, [sp, #92] @ 0x5c │ │ │ │ + vmul.f32 s12, s15, s9 │ │ │ │ + vldr s13, [r8, #12] │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s14, [r8, #8] │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + vnmls.f32 s12, s10, s11 │ │ │ │ + vsub.f32 s13, s13, s15 │ │ │ │ + vsub.f32 s15, s14, s12 │ │ │ │ + vstr s13, [r8, #12] │ │ │ │ + vstr s15, [r8, #8] │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add fp, r2 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - subs r4, #1 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - subs r5, r5, r3 │ │ │ │ - adds r5, #1 │ │ │ │ - str r5, [sp, #212] @ 0xd4 │ │ │ │ - cmp r5, r4 │ │ │ │ - bgt.n df1f4 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ - subs r6, r7, r3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r3, r3, r6, lsl #2 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r6, r3, r6, lsl #3 │ │ │ │ - add r3, sp, #236 @ 0xec │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - add r3, sp, #228 @ 0xe4 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - sub.w r0, fp, r7 │ │ │ │ - mov r1, r8 │ │ │ │ - add r0, r4 │ │ │ │ - bl 6768d8 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r0, [sp, #236] @ 0xec │ │ │ │ - bgt.n df1aa │ │ │ │ - subs r4, #1 │ │ │ │ - cmp r4, r5 │ │ │ │ - bge.n df16c │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n df200 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + add r8, r2 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + add r2, r1 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.w df3cc │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - subs r3, #8 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + add r2, r1 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.w dee1a │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r1, #1 │ │ │ │ + beq.n df9ec │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + ldr.w r9, [sp, #68] @ 0x44 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r9 │ │ │ │ + blx 62524 │ │ │ │ + vldr s10, [fp, #12] │ │ │ │ + vldr s15, [sp, #104] @ 0x68 │ │ │ │ + vldr s12, [fp, #8] │ │ │ │ + vldr s11, [sp, #100] @ 0x64 │ │ │ │ + vmul.f32 s13, s15, s10 │ │ │ │ + ldr r5, [sp, #76] @ 0x4c │ │ │ │ + vmul.f32 s15, s12, s15 │ │ │ │ + vldr s14, [r8, #12] │ │ │ │ + vmla.f32 s15, s11, s10 │ │ │ │ + vldr s16, [r8, #8] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ + vnmls.f32 s13, s11, s12 │ │ │ │ + vsub.f32 s17, s14, s15 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vsub.f32 s16, s16, s13 │ │ │ │ + vstr s13, [sp, #92] @ 0x5c │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [fp, #20] │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s14, [fp, #16] │ │ │ │ + vldr s12, [sp, #116] @ 0x74 │ │ │ │ + vmul.f32 s13, s15, s11 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - b.n defd6 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - add.w r1, r8, r7 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ + vnmls.f32 s13, s12, s14 │ │ │ │ + add.w r1, r4, #536870912 @ 0x20000000 │ │ │ │ + add r4, r3 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + subs r1, #1 │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + vsub.f32 s14, s17, s15 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + vsub.f32 s15, s16, s13 │ │ │ │ + vstr s13, [sp, #108] @ 0x6c │ │ │ │ + vstr s14, [r8, #12] │ │ │ │ + vstr s15, [r8, #8] │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + add.w r4, r3, r4, lsl #3 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + subs r5, r1, #1 │ │ │ │ + vldr s15, [sp, #104] @ 0x68 │ │ │ │ + add r5, r7 │ │ │ │ + vldr s11, [sp, #100] @ 0x64 │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + vldr s14, [r4, #4] │ │ │ │ + vldr s16, [r4] │ │ │ │ + add.w r5, r3, r5, lsl #3 │ │ │ │ + vldr s10, [r5, #4] │ │ │ │ + vldr s12, [r5] │ │ │ │ + vmul.f32 s13, s15, s10 │ │ │ │ + vmul.f32 s15, s12, s15 │ │ │ │ + vmla.f32 s15, s11, s10 │ │ │ │ + vnmls.f32 s13, s11, s12 │ │ │ │ + vsub.f32 s17, s14, s15 │ │ │ │ + vstr s15, [sp, #96] @ 0x60 │ │ │ │ + vsub.f32 s16, s16, s13 │ │ │ │ + vstr s13, [sp, #92] @ 0x5c │ │ │ │ + blx 62524 │ │ │ │ + ldr r1, [r6, #0] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + adds r0, r1, r7 │ │ │ │ + vldr s15, [sp, #120] @ 0x78 │ │ │ │ + vldr s12, [sp, #116] @ 0x74 │ │ │ │ + cmp r1, #2 │ │ │ │ + add.w r0, r3, r0, lsl #3 │ │ │ │ + vldr s11, [r0, #4] │ │ │ │ + vldr s14, [r0] │ │ │ │ + vmul.f32 s13, s15, s11 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s13, s12, s14 │ │ │ │ + vstr s15, [sp, #112] @ 0x70 │ │ │ │ + vsub.f32 s14, s17, s15 │ │ │ │ + vsub.f32 s15, s16, s13 │ │ │ │ + vstr s13, [sp, #108] @ 0x6c │ │ │ │ + vstr s14, [r4, #4] │ │ │ │ + vstr s15, [r4] │ │ │ │ + ble.w dfa2c │ │ │ │ + add.w r4, r3, r7, lsl #3 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ + ldr.w sl, [sp, #4] │ │ │ │ + movs r6, #2 │ │ │ │ + add.w r7, r3, #8 │ │ │ │ + add r3, sp, #108 @ 0x6c │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + add r3, sp, #124 @ 0x7c │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + add r3, sp, #132 @ 0x84 │ │ │ │ + strd r8, fp, [sp, #80] @ 0x50 │ │ │ │ + mov r5, r8 │ │ │ │ + mov fp, sl │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r1, fp │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + blx 62524 │ │ │ │ + vldr s9, [r4, #12] │ │ │ │ + vldr s15, [sp, #112] @ 0x70 │ │ │ │ + mov r1, r9 │ │ │ │ + vldr s11, [r4, #8] │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + vldr s10, [sp, #108] @ 0x6c │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + vmul.f32 s14, s15, s9 │ │ │ │ + vldr s13, [r5, #16] │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s12, [r5, #20] │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + adds r4, #8 │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + vnmls.f32 s14, s10, s11 │ │ │ │ + adds r5, #8 │ │ │ │ + vsub.f32 s12, s12, s15 │ │ │ │ + vstr s15, [sp, #104] @ 0x68 │ │ │ │ + vsub.f32 s15, s13, s14 │ │ │ │ + vstr s14, [sp, #100] @ 0x64 │ │ │ │ + vstr s12, [sp, #96] @ 0x60 │ │ │ │ + vstr s15, [sp, #92] @ 0x5c │ │ │ │ + blx 62524 │ │ │ │ + vldr s10, [r4, #12] │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s15, [sp, #128] @ 0x80 │ │ │ │ + mov r0, r8 │ │ │ │ + vldr s12, [r4, #8] │ │ │ │ + adds r7, #8 │ │ │ │ + vldr s11, [sp, #124] @ 0x7c │ │ │ │ + vmul.f32 s13, s15, s10 │ │ │ │ + vldr s14, [sp, #96] @ 0x60 │ │ │ │ + vmul.f32 s15, s12, s15 │ │ │ │ + vldr s16, [sp, #92] @ 0x5c │ │ │ │ + vmla.f32 s15, s11, s10 │ │ │ │ + vnmls.f32 s13, s11, s12 │ │ │ │ + vsub.f32 s17, s14, s15 │ │ │ │ + vstr s15, [sp, #120] @ 0x78 │ │ │ │ + vsub.f32 s16, s16, s13 │ │ │ │ + vstr s13, [sp, #116] @ 0x74 │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [r4, #20] │ │ │ │ + vldr s15, [sp, #136] @ 0x88 │ │ │ │ + cmp r6, sl │ │ │ │ + vldr s14, [r4, #16] │ │ │ │ + vldr s12, [sp, #132] @ 0x84 │ │ │ │ + vmul.f32 s13, s15, s11 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s13, s12, s14 │ │ │ │ + vsub.f32 s14, s17, s15 │ │ │ │ + vsub.f32 s15, s16, s13 │ │ │ │ + vstr s14, [r5, #12] │ │ │ │ + vstr s15, [r5, #8] │ │ │ │ + bne.n dfbc8 │ │ │ │ + ldrd r8, fp, [sp, #80] @ 0x50 │ │ │ │ + b.n dfa2c │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + │ │ │ │ +000dfca8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d10} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ + mov fp, r2 │ │ │ │ + ldr.w r2, [pc, #3012] @ e0884 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr.w r3, [pc, #3008] @ e0888 │ │ │ │ + add r2, pc │ │ │ │ + sub sp, #100 @ 0x64 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr.w r0, [pc, #3004] @ e088c │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r0, pc │ │ │ │ + ldr.w sl, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldrd r9, r3, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - subs r1, r1, r4 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldrd r8, r7, [sp, #172] @ 0xac │ │ │ │ + blx 57478 │ │ │ │ + ldr.w r3, [pc, #2972] @ e0890 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, sp, #20 │ │ │ │ + mov r2, fp │ │ │ │ + add r3, pc │ │ │ │ + mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mul.w r1, r3, r1 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r3, r1 │ │ │ │ - add r1, r4 │ │ │ │ - subs r4, #1 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - blx 626fc │ │ │ │ - ldr r5, [sp, #212] @ 0xd4 │ │ │ │ - cmp r5, r4 │ │ │ │ - bgt.n df1f4 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - b.n df16c │ │ │ │ - ldr.w fp, [sp, #76] @ 0x4c │ │ │ │ - mov r5, r7 │ │ │ │ - b.n df04c │ │ │ │ + vmov.f32 s19, s0 │ │ │ │ + str.w sl, [sp] │ │ │ │ + add.w fp, sp, #76 @ 0x4c │ │ │ │ + blx 602ac │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + mov r0, fp │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + blx 65ce8 │ │ │ │ + mov r0, r9 │ │ │ │ + vcvt.f32.f64 s17, d0 │ │ │ │ + blx 65ce8 │ │ │ │ + vldr s18, [r5] │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + vcmpe.f32 s18, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w dff9c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + movs r2, #0 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n dfd72 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq.w e02d6 │ │ │ │ + ldr.w r2, [pc, #2884] @ e0894 │ │ │ │ + ldr.w r3, [pc, #2868] @ e0888 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w e084c │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #100 @ 0x64 │ │ │ │ + vpop {d8-d10} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + vcmp.f32 s18, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n dfdac │ │ │ │ + vcmp.f32 s17, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s17, s16 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w e05a2 │ │ │ │ + str.w r2, [r8] │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str.w r2, [r8, #4] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + b.n dfd4c │ │ │ │ + vmul.f32 s15, s18, s19 │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w e020e │ │ │ │ + vcmpe.f32 s15, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w e041e │ │ │ │ + vmul.f32 s15, s19, s17 │ │ │ │ + vcmpe.f32 s15, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w e026a │ │ │ │ + vmul.f32 s0, s19, s16 │ │ │ │ + vcmpe.f32 s0, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w e026a │ │ │ │ + vdiv.f32 s15, s17, s18 │ │ │ │ + vmov.f32 s13, #96 @ 0x3f000000 0.5 │ │ │ │ + vdiv.f32 s14, s16, s18 │ │ │ │ + vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + vmul.f32 s15, s15, s15 │ │ │ │ + vsub.f32 s16, s16, s15 │ │ │ │ + vstr s15, [r7] │ │ │ │ + vmls.f32 s16, s14, s14 │ │ │ │ + vmul.f32 s16, s16, s13 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmla.f32 s15, s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w e072a │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + add r0, sp, #36 @ 0x24 │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + vstr s15, [sp, #44] @ 0x2c │ │ │ │ + blx 601e8 │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + add r4, sp, #28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n df18a │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - mov r4, r7 │ │ │ │ - str r3, [sp, #204] @ 0xcc │ │ │ │ - add r5, sp, #244 @ 0xf4 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r1, fp │ │ │ │ - mov r3, sl │ │ │ │ - cmp r2, #0 │ │ │ │ - str.w sl, [sp, #212] @ 0xd4 │ │ │ │ - blt.n df274 │ │ │ │ - cmp r4, r3 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #0 │ │ │ │ - movle r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w df3c8 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r6 │ │ │ │ + vadd.f32 s15, s15, s16 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + vstr s15, [sp, #28] │ │ │ │ + blx 6522c │ │ │ │ + vldr s15, [sp, #20] │ │ │ │ + vldr s14, [sp, #80] @ 0x50 │ │ │ │ + vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s10, [sp, #76] @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - subs r6, r4, r3 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ - add.w r1, r2, r6, lsl #3 │ │ │ │ + vldr s12, [r9] │ │ │ │ + vadd.f32 s16, s15, s0 │ │ │ │ + vldr s13, [r9, #4] │ │ │ │ + add r1, sp, #68 @ 0x44 │ │ │ │ + vdiv.f32 s11, s12, s18 │ │ │ │ + vdiv.f32 s12, s13, s18 │ │ │ │ + vdiv.f32 s13, s14, s18 │ │ │ │ + vdiv.f32 s14, s10, s18 │ │ │ │ + vneg.f32 s9, s11 │ │ │ │ + vstr s11, [sp, #36] @ 0x24 │ │ │ │ + vneg.f32 s10, s12 │ │ │ │ + vstr s12, [sp, #40] @ 0x28 │ │ │ │ + vneg.f32 s13, s13 │ │ │ │ + vneg.f32 s14, s14 │ │ │ │ + vstr s9, [sp, #28] │ │ │ │ + vdiv.f32 s11, s9, s16 │ │ │ │ + vstr s10, [sp, #32] │ │ │ │ + vdiv.f32 s12, s10, s16 │ │ │ │ + vdiv.f32 s8, s13, s15 │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vstr s11, [sp, #20] │ │ │ │ + vstr s12, [sp, #24] │ │ │ │ + vstr s11, [sp, #84] @ 0x54 │ │ │ │ + vstr s8, [sp, #72] @ 0x48 │ │ │ │ + vstr s13, [sp, #68] @ 0x44 │ │ │ │ + vstr s12, [sp, #88] @ 0x58 │ │ │ │ blx 62524 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add.w r6, r2, r6, lsl #2 │ │ │ │ - strd r6, r5, [sp, #4] │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ - adds r0, r3, #1 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mul.w r1, r6, r4 │ │ │ │ - adds r3, r1, r6 │ │ │ │ - add r1, r0 │ │ │ │ - add r3, r0 │ │ │ │ - ldr r0, [sp, #60] @ 0x3c │ │ │ │ - add.w r1, r0, r1, lsl #3 │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #204] @ 0xcc │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - add r4, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - bge.n df216 │ │ │ │ - cmp r4, r3 │ │ │ │ - ite lt │ │ │ │ - movlt r3, #0 │ │ │ │ - movge r3, #1 │ │ │ │ - b.n df21e │ │ │ │ + vldr s11, [sp, #48] @ 0x30 │ │ │ │ + add r1, sp, #84 @ 0x54 │ │ │ │ + vldr s15, [sp, #72] @ 0x48 │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + vldr s13, [sp, #44] @ 0x2c │ │ │ │ + vldr s12, [sp, #68] @ 0x44 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [sp, #40] @ 0x28 │ │ │ │ + vstr s14, [sp, #36] @ 0x24 │ │ │ │ + blx 62524 │ │ │ │ + vldr s15, [sp, #88] @ 0x58 │ │ │ │ + mov r1, r4 │ │ │ │ + vldr s9, [sp, #64] @ 0x40 │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s11, [sp, #60] @ 0x3c │ │ │ │ + vldr s10, [sp, #84] @ 0x54 │ │ │ │ + vmul.f32 s14, s15, s9 │ │ │ │ + vldr s13, [sp, #36] @ 0x24 │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s12, [sp, #40] @ 0x28 │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + vnmls.f32 s14, s10, s11 │ │ │ │ + vadd.f32 s12, s12, s15 │ │ │ │ + vstr s15, [sp, #56] @ 0x38 │ │ │ │ + vadd.f32 s15, s13, s14 │ │ │ │ + vstr s14, [sp, #52] @ 0x34 │ │ │ │ + vstr s12, [sp, #32] │ │ │ │ + vstr s15, [sp, #28] │ │ │ │ + blx 601e8 │ │ │ │ + vldr s15, [sp, #20] │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + vldr s12, [sp, #72] @ 0x48 │ │ │ │ + vldr s13, [sp, #68] @ 0x44 │ │ │ │ + vldr s14, [sp, #88] @ 0x58 │ │ │ │ + vldr s10, [sp, #84] @ 0x54 │ │ │ │ + vcmp.f64 d8, #0.0 │ │ │ │ + vdiv.f32 s11, s12, s15 │ │ │ │ + vdiv.f32 s12, s13, s15 │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vdiv.f32 s14, s10, s15 │ │ │ │ + vstr s11, [r8, #4] │ │ │ │ + vstr s12, [r8] │ │ │ │ + vstr s13, [r7, #4] │ │ │ │ + vstr s14, [r7] │ │ │ │ + bmi.w e0874 │ │ │ │ + vsqrt.f64 d6, d8 │ │ │ │ + vcvt.f64.f32 d7, s18 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vmul.f64 d7, d7, d6 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstr s14, [r3] │ │ │ │ + b.n dfd4c │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vneg.f32 s18, s18 │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w e0c8a │ │ │ │ - cmp r5, sl │ │ │ │ - blt.w df0ea │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov.w lr, r8, lsl #3 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov.w r1, r8, lsl #2 │ │ │ │ - sub.w ip, r5, r3 │ │ │ │ - mov r6, r5 │ │ │ │ - add.w r3, r9, r5, lsl #3 │ │ │ │ - add.w r0, r2, ip, lsl #3 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add.w ip, r2, ip, lsl #2 │ │ │ │ - vldr s11, [r0, #-4] │ │ │ │ - mov r2, r6 │ │ │ │ - vldr s15, [r3, #20] │ │ │ │ - add r6, r8 │ │ │ │ - vldr s13, [r0, #-8] │ │ │ │ - cmp sl, r6 │ │ │ │ - vldr s12, [r3, #16] │ │ │ │ + beq.w dfdac │ │ │ │ + cmp r3, #2 │ │ │ │ + bne.w dfd4c │ │ │ │ + vmul.f32 s15, s18, s19 │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itt ge │ │ │ │ + movge r3, #0 │ │ │ │ + movge.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + bge.w e042e │ │ │ │ + vcmpe.f32 s15, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w e04e0 │ │ │ │ + vmul.f32 s15, s19, s17 │ │ │ │ + vcmpe.f32 s15, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w e0504 │ │ │ │ + vmul.f32 s15, s19, s16 │ │ │ │ + vcmpe.f32 s15, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w e0504 │ │ │ │ + vdiv.f32 s15, s17, s18 │ │ │ │ + vmov.f32 s9, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s14, s16, s18 │ │ │ │ + movs r3, #0 │ │ │ │ + vmul.f32 s13, s15, s15 │ │ │ │ + vsub.f32 s11, s15, s14 │ │ │ │ + vmul.f32 s8, s15, s14 │ │ │ │ + vmul.f32 s10, s14, s14 │ │ │ │ + vadd.f32 s14, s15, s14 │ │ │ │ + vadd.f32 s12, s13, s9 │ │ │ │ + vadd.f32 s11, s11, s11 │ │ │ │ + vadd.f32 s20, s8, s10 │ │ │ │ + vadd.f32 s15, s13, s10 │ │ │ │ + vadd.f32 s12, s12, s8 │ │ │ │ + vmov.f32 s8, s9 │ │ │ │ + vmla.f32 s8, s11, s14 │ │ │ │ + vcmp.f32 s12, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s8, #0.0 │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s20, s12 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w e0748 │ │ │ │ + vsub.f32 s15, s15, s9 │ │ │ │ + vmov.f32 s14, #96 @ 0x3f000000 0.5 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + vstr s13, [r7] │ │ │ │ + vmul.f32 s16, s15, s14 │ │ │ │ + vmov.f32 s15, s13 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmla.f32 s15, s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w e0830 │ │ │ │ + vneg.f32 s13, s13 │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + add r1, sp, #52 @ 0x34 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #56] @ 0x38 │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + vstr s15, [sp, #52] @ 0x34 │ │ │ │ + add r4, sp, #28 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + vstr s13, [sp, #28] │ │ │ │ + blx 601e8 │ │ │ │ + vldr s15, [sp, #44] @ 0x2c │ │ │ │ + add r2, sp, #36 @ 0x24 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + vadd.f32 s15, s15, s16 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + blx 6522c │ │ │ │ + vldr s16, [sp, #20] │ │ │ │ + vldr s13, [sp, #80] @ 0x50 │ │ │ │ + vmov.f32 s14, #16 @ 0x40800000 4.0 │ │ │ │ + vldr s10, [sp, #76] @ 0x4c │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s11, [r9] │ │ │ │ + vmul.f32 s14, s19, s14 │ │ │ │ + vldr s12, [r9, #4] │ │ │ │ + vadd.f32 s15, s16, s15 │ │ │ │ + vdiv.f32 s8, s11, s18 │ │ │ │ + vdiv.f32 s11, s12, s18 │ │ │ │ + vmul.f32 s14, s14, s19 │ │ │ │ + vmov.f32 s0, s15 │ │ │ │ + vdiv.f32 s12, s13, s18 │ │ │ │ + vdiv.f32 s13, s10, s18 │ │ │ │ + vmla.f32 s0, s14, s20 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vneg.f32 s9, s8 │ │ │ │ + vstr s8, [sp, #36] @ 0x24 │ │ │ │ + vneg.f32 s10, s11 │ │ │ │ + vstr s11, [sp, #40] @ 0x28 │ │ │ │ + vneg.f32 s12, s12 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vneg.f32 s14, s13 │ │ │ │ + vstr s9, [sp, #28] │ │ │ │ + vdiv.f32 s11, s9, s15 │ │ │ │ + vstr s10, [sp, #32] │ │ │ │ + vdiv.f32 s13, s10, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vdiv.f32 s15, s12, s16 │ │ │ │ + vdiv.f32 s12, s14, s16 │ │ │ │ + vstr s11, [sp, #20] │ │ │ │ + vstr s13, [sp, #24] │ │ │ │ + vstr s11, [sp, #84] @ 0x54 │ │ │ │ + vstr s15, [sp, #72] @ 0x48 │ │ │ │ + vstr s12, [sp, #68] @ 0x44 │ │ │ │ + vstr s13, [sp, #88] @ 0x58 │ │ │ │ + bmi.w e0850 │ │ │ │ + vsqrt.f64 d6, d0 │ │ │ │ + vcvt.f64.f32 d7, s18 │ │ │ │ + vmul.f64 d7, d7, d6 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r0, r5 │ │ │ │ + add r1, sp, #68 @ 0x44 │ │ │ │ + vstr s14, [r3] │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [sp, #48] @ 0x30 │ │ │ │ + vldr s15, [sp, #72] @ 0x48 │ │ │ │ + add r1, sp, #84 @ 0x54 │ │ │ │ + vldr s13, [sp, #44] @ 0x2c │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + vldr s12, [sp, #68] @ 0x44 │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r0, #-4] │ │ │ │ - vstr s14, [r0, #-8] │ │ │ │ - add r0, lr │ │ │ │ - vldr s15, [ip, #-4] │ │ │ │ - add ip, r1 │ │ │ │ - vldr s14, [r3, #16] │ │ │ │ - vldr s13, [r3, #20] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #16] │ │ │ │ - vstr s15, [r3, #20] │ │ │ │ - add r3, lr │ │ │ │ - ble.n df2aa │ │ │ │ - b.n df0de │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - subs r6, r7, r3 │ │ │ │ - subs r3, r4, #1 │ │ │ │ - mul.w r0, r7, r2 │ │ │ │ - cmp r3, #0 │ │ │ │ - add.w r1, r1, r6, lsl #3 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - add.w fp, r2, r0 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - itt le │ │ │ │ - addle r3, sp, #220 @ 0xdc │ │ │ │ - addle.w r8, sp, #228 @ 0xe4 │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - add.w r2, r2, r6, lsl #2 │ │ │ │ - itt le │ │ │ │ - strle r3, [sp, #88] @ 0x58 │ │ │ │ - addle r6, sp, #240 @ 0xf0 │ │ │ │ - ble.n df38e │ │ │ │ - add r3, sp, #220 @ 0xdc │ │ │ │ - str r7, [sp, #108] @ 0x6c │ │ │ │ + vstr s15, [sp, #40] @ 0x28 │ │ │ │ + vstr s14, [sp, #36] @ 0x24 │ │ │ │ + blx 62524 │ │ │ │ + vldr s15, [sp, #88] @ 0x58 │ │ │ │ + mov r1, r4 │ │ │ │ + vldr s9, [sp, #64] @ 0x40 │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s11, [sp, #60] @ 0x3c │ │ │ │ + vldr s10, [sp, #84] @ 0x54 │ │ │ │ + vmul.f32 s14, s15, s9 │ │ │ │ + vldr s13, [sp, #36] @ 0x24 │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s12, [sp, #40] @ 0x28 │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + vnmls.f32 s14, s10, s11 │ │ │ │ + vadd.f32 s12, s12, s15 │ │ │ │ + vstr s15, [sp, #56] @ 0x38 │ │ │ │ + vadd.f32 s15, s13, s14 │ │ │ │ + vstr s14, [sp, #52] @ 0x34 │ │ │ │ + vstr s12, [sp, #32] │ │ │ │ + vstr s15, [sp, #28] │ │ │ │ + blx 601e8 │ │ │ │ + vldr s15, [sp, #20] │ │ │ │ + vldr s12, [sp, #72] @ 0x48 │ │ │ │ + vldr s13, [sp, #68] @ 0x44 │ │ │ │ + vldr s14, [sp, #88] @ 0x58 │ │ │ │ + vdiv.f32 s11, s12, s15 │ │ │ │ + vldr s10, [sp, #84] @ 0x54 │ │ │ │ + vdiv.f32 s12, s13, s15 │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vdiv.f32 s14, s10, s15 │ │ │ │ + vstr s11, [r8, #4] │ │ │ │ + vstr s12, [r8] │ │ │ │ + vstr s13, [r7, #4] │ │ │ │ + vstr s14, [r7] │ │ │ │ + b.n dfd4c │ │ │ │ + vcmpe.f32 s18, s17 │ │ │ │ + movs r3, #0 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + str.w r2, [r8] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ite lt │ │ │ │ + vmovlt.f32 s16, s17 │ │ │ │ + vmovge.f32 s16, s18 │ │ │ │ + vdiv.f32 s0, s17, s16 │ │ │ │ + vdiv.f32 s15, s18, s16 │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + vmul.f32 s0, s0, s0 │ │ │ │ + vmla.f32 s0, s15, s15 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w e086a │ │ │ │ + vsqrt.f64 d7, d0 │ │ │ │ + vmul.f64 d8, d8, d7 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vcvt.f32.f64 s16, d8 │ │ │ │ + vstr s16, [r3] │ │ │ │ + b.n dfd4c │ │ │ │ + vcmpe.f32 s17, s16 │ │ │ │ + vldr s14, [sp, #76] @ 0x4c │ │ │ │ + vldr s15, [sp, #80] @ 0x50 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w e0488 │ │ │ │ + vdiv.f32 s12, s16, s17 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s10, s14, s17 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vmov.f32 s14, s13 │ │ │ │ + vdiv.f32 s11, s15, s17 │ │ │ │ + vmla.f32 s14, s12, s12 │ │ │ │ + vsqrt.f32 s15, s14 │ │ │ │ + vdiv.f32 s13, s10, s15 │ │ │ │ + vmul.f32 s12, s17, s15 │ │ │ │ + vdiv.f32 s14, s11, s15 │ │ │ │ + vstr s12, [r3] │ │ │ │ + vstr s13, [r8] │ │ │ │ + vstr s14, [r8, #4] │ │ │ │ + vldr s12, [r9] │ │ │ │ + vldr s13, [r9, #4] │ │ │ │ + vdiv.f32 s14, s12, s17 │ │ │ │ + vdiv.f32 s12, s13, s17 │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vdiv.f32 s14, s12, s15 │ │ │ │ + vstr s13, [r7] │ │ │ │ + vstr s14, [r7, #4] │ │ │ │ + b.n dfd4c │ │ │ │ + vcmp.f32 s18, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w dffae │ │ │ │ + vcmpe.f32 s17, s16 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e0442 │ │ │ │ + vcmp.f32 s17, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w e044e │ │ │ │ + add r4, sp, #28 │ │ │ │ + movs r3, #0 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r0, sp, #68 @ 0x44 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - movs r5, #1 │ │ │ │ - mov r3, r4 │ │ │ │ - str.w sl, [sp, #128] @ 0x80 │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ - ldr.w sl, [sp, #48] @ 0x30 │ │ │ │ - add.w r8, sp, #228 @ 0xe4 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r4, r2 │ │ │ │ - b.n df352 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r1, [sp, #228] @ 0xe4 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - add r3, fp │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - subs r1, r1, r5 │ │ │ │ - strd r4, r2, [sp, #4] │ │ │ │ - add r1, r7 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - mov r2, r6 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - adds r5, #1 │ │ │ │ - blx 626fc │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.n df34e │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ - ldr r7, [sp, #108] @ 0x6c │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - ldr r1, [sp, #228] @ 0xe4 │ │ │ │ - add r4, fp │ │ │ │ - strd r6, r2, [sp] │ │ │ │ - add.w r3, r9, r4, lsl #3 │ │ │ │ - add.w r2, r1, fp │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ - add r1, r0 │ │ │ │ - ldr r5, [sp, #76] @ 0x4c │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - add.w r1, r9, r1, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + add r0, sp, #84 @ 0x54 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s12, [sp, #72] @ 0x48 │ │ │ │ + vldr s11, [sp, #68] @ 0x44 │ │ │ │ + mov r1, r8 │ │ │ │ + vldr s15, [sp, #84] @ 0x54 │ │ │ │ + add r0, sp, #44 @ 0x2c │ │ │ │ + vldr s13, [sp, #88] @ 0x58 │ │ │ │ + vcmp.f32 s16, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s0, s16 │ │ │ │ + vdiv.f32 s14, s15, s0 │ │ │ │ + vdiv.f32 s15, s13, s0 │ │ │ │ + vdiv.f32 s13, s12, s0 │ │ │ │ + vdiv.f32 s12, s11, s0 │ │ │ │ + vstr s14, [sp, #20] │ │ │ │ + vstr s15, [sp, #24] │ │ │ │ + vstr s13, [r8, #4] │ │ │ │ + vstr s12, [r8] │ │ │ │ + vstr s14, [r7] │ │ │ │ + vstr s15, [r7, #4] │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [sp, #48] @ 0x30 │ │ │ │ + vldr s15, [r8, #4] │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s13, [sp, #44] @ 0x2c │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + vldr s12, [r8] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [sp, #40] @ 0x28 │ │ │ │ + vstr s14, [sp, #36] @ 0x24 │ │ │ │ + blx 62524 │ │ │ │ + vldr s9, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r4 │ │ │ │ + vldr s15, [r7, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s11, [sp, #60] @ 0x3c │ │ │ │ + vldr s10, [r7] │ │ │ │ + vmul.f32 s14, s15, s9 │ │ │ │ + vldr s13, [sp, #36] @ 0x24 │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s12, [sp, #40] @ 0x28 │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + vnmls.f32 s14, s10, s11 │ │ │ │ + vadd.f32 s12, s12, s15 │ │ │ │ + vstr s15, [sp, #56] @ 0x38 │ │ │ │ + vadd.f32 s15, s13, s14 │ │ │ │ + vstr s14, [sp, #52] @ 0x34 │ │ │ │ + vstr s12, [sp, #32] │ │ │ │ + vstr s15, [sp, #28] │ │ │ │ + blx 601e8 │ │ │ │ + vldr s14, [r8, #4] │ │ │ │ + vldr s12, [r8] │ │ │ │ + vldr s15, [sp, #20] │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vdiv.f32 s14, s12, s15 │ │ │ │ + vstr s13, [r8, #4] │ │ │ │ + vstr s14, [r8] │ │ │ │ + vldr s12, [r7] │ │ │ │ + vldr s14, [r7, #4] │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vdiv.f32 s14, s12, s15 │ │ │ │ + vstr s13, [r7, #4] │ │ │ │ + vstr s14, [r7] │ │ │ │ + b.n dfd4c │ │ │ │ + vcmpe.f32 s18, s16 │ │ │ │ + movs r3, #0 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n e04f0 │ │ │ │ + str.w r3, [r8] │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + str r2, [r7, #0] │ │ │ │ + vstr s16, [r3] │ │ │ │ + b.n dfd4c │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w e02fe │ │ │ │ + add r4, sp, #28 │ │ │ │ + mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - blx 636cc │ │ │ │ + blx 62524 │ │ │ │ + vldr s14, [sp, #28] │ │ │ │ + vldr s15, [sp, #32] │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r6 │ │ │ │ + vneg.f32 s14, s14 │ │ │ │ + vneg.f32 s15, s15 │ │ │ │ + vstr s14, [sp, #20] │ │ │ │ + vstr s14, [sp, #68] @ 0x44 │ │ │ │ + vstr s15, [sp, #24] │ │ │ │ + vstr s15, [sp, #72] @ 0x48 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b.n e030c │ │ │ │ + vdiv.f32 s12, s17, s16 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s10, s14, s16 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vmov.f32 s14, s13 │ │ │ │ + vdiv.f32 s11, s15, s16 │ │ │ │ + vmla.f32 s14, s12, s12 │ │ │ │ + vsqrt.f32 s15, s14 │ │ │ │ + vdiv.f32 s13, s10, s15 │ │ │ │ + vmul.f32 s12, s16, s15 │ │ │ │ + vdiv.f32 s14, s11, s15 │ │ │ │ + vstr s12, [r3] │ │ │ │ + vstr s13, [r8] │ │ │ │ + vstr s14, [r8, #4] │ │ │ │ + vldr s12, [r9] │ │ │ │ + vldr s13, [r9, #4] │ │ │ │ + vdiv.f32 s14, s12, s16 │ │ │ │ + vdiv.f32 s12, s13, s16 │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vdiv.f32 s14, s12, s15 │ │ │ │ + vstr s13, [r7] │ │ │ │ + vstr s14, [r7, #4] │ │ │ │ + b.n dfd4c │ │ │ │ + vcmpe.f32 s18, s16 │ │ │ │ + movs r3, #0 │ │ │ │ + mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.n e042e │ │ │ │ + str.w r3, [r8, #4] │ │ │ │ + str.w r2, [r8] │ │ │ │ + str r3, [r7, #0] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vstr s18, [r3] │ │ │ │ + b.n dfd4c │ │ │ │ + vcmpe.f32 s17, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w e069c │ │ │ │ + vdiv.f32 s14, s16, s17 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r1, r9 │ │ │ │ + add r0, sp, #44 @ 0x2c │ │ │ │ + vmla.f32 s15, s14, s14 │ │ │ │ + vsqrt.f32 s16, s15 │ │ │ │ + vdiv.f32 s15, s14, s16 │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ + vstr s15, [r3] │ │ │ │ + blx 62524 │ │ │ │ + vldr s14, [sp, #44] @ 0x2c │ │ │ │ + vldr s15, [sp, #48] @ 0x30 │ │ │ │ + mov r1, fp │ │ │ │ + add r0, sp, #36 @ 0x24 │ │ │ │ + vdiv.f32 s13, s14, s17 │ │ │ │ + vdiv.f32 s14, s15, s17 │ │ │ │ + vstr s13, [sp, #36] @ 0x24 │ │ │ │ + vneg.f32 s15, s13 │ │ │ │ + vneg.f32 s13, s14 │ │ │ │ + vstr s14, [sp, #40] @ 0x28 │ │ │ │ + vdiv.f32 s14, s15, s16 │ │ │ │ + vstr s15, [sp, #28] │ │ │ │ + vdiv.f32 s15, s13, s16 │ │ │ │ + vstr s13, [sp, #32] │ │ │ │ + vstr s14, [r8] │ │ │ │ + vstr s15, [r8, #4] │ │ │ │ + vstr s14, [sp, #20] │ │ │ │ + vstr s15, [sp, #24] │ │ │ │ + blx 62524 │ │ │ │ + vldr s13, [sp, #40] @ 0x28 │ │ │ │ + vldr s14, [sp, #36] @ 0x24 │ │ │ │ + vdiv.f32 s15, s13, s17 │ │ │ │ + vdiv.f32 s13, s14, s17 │ │ │ │ + vdiv.f32 s14, s15, s16 │ │ │ │ + vdiv.f32 s15, s13, s16 │ │ │ │ + vstr s14, [r7, #4] │ │ │ │ + vstr s15, [r7] │ │ │ │ + b.w dfd4c │ │ │ │ + vldr s15, [sp, #80] @ 0x50 │ │ │ │ + mov r1, r8 │ │ │ │ + vldr s13, [sp, #76] @ 0x4c │ │ │ │ + add r0, sp, #44 @ 0x2c │ │ │ │ + vdiv.f32 s14, s15, s17 │ │ │ │ + vdiv.f32 s15, s13, s17 │ │ │ │ + vstr s14, [r8, #4] │ │ │ │ + vstr s15, [r8] │ │ │ │ + vldr s13, [r9, #4] │ │ │ │ + vldr s15, [r9] │ │ │ │ + vdiv.f32 s14, s15, s17 │ │ │ │ + vdiv.f32 s15, s13, s17 │ │ │ │ + vstr s14, [r7] │ │ │ │ + vstr s15, [r7, #4] │ │ │ │ + vstr s14, [sp, #20] │ │ │ │ + vstr s15, [sp, #24] │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [sp, #48] @ 0x30 │ │ │ │ + mov r1, r7 │ │ │ │ + vldr s15, [r8, #4] │ │ │ │ + add r0, sp, #60 @ 0x3c │ │ │ │ + vldr s13, [sp, #44] @ 0x2c │ │ │ │ + vldr s12, [r8] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [sp, #40] @ 0x28 │ │ │ │ + vstr s14, [sp, #36] @ 0x24 │ │ │ │ + blx 62524 │ │ │ │ + vldr s9, [sp, #64] @ 0x40 │ │ │ │ + add r1, sp, #28 │ │ │ │ + vldr s15, [r7, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s11, [sp, #60] @ 0x3c │ │ │ │ + vldr s10, [r7] │ │ │ │ + vmul.f32 s14, s15, s9 │ │ │ │ + vldr s13, [sp, #36] @ 0x24 │ │ │ │ + vmul.f32 s15, s11, s15 │ │ │ │ + vldr s12, [sp, #40] @ 0x28 │ │ │ │ + vmla.f32 s15, s10, s9 │ │ │ │ + vnmls.f32 s14, s10, s11 │ │ │ │ + vadd.f32 s12, s12, s15 │ │ │ │ + vstr s15, [sp, #56] @ 0x38 │ │ │ │ + vadd.f32 s15, s13, s14 │ │ │ │ + vstr s14, [sp, #52] @ 0x34 │ │ │ │ + vstr s12, [sp, #32] │ │ │ │ + vstr s15, [sp, #28] │ │ │ │ + blx 601e8 │ │ │ │ + vldr s13, [r8, #4] │ │ │ │ + vldr s12, [r8] │ │ │ │ + vldr s15, [sp, #20] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + vdiv.f32 s14, s13, s15 │ │ │ │ + vmul.f32 s0, s17, s15 │ │ │ │ + vdiv.f32 s13, s12, s15 │ │ │ │ + vstr s14, [r8, #4] │ │ │ │ + vstr s13, [r8] │ │ │ │ + vldr s14, [r7] │ │ │ │ + vldr s12, [r7, #4] │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vdiv.f32 s14, s12, s15 │ │ │ │ + vstr s13, [r7] │ │ │ │ + vstr s14, [r7, #4] │ │ │ │ + vstr s0, [r3] │ │ │ │ + b.w dfd4c │ │ │ │ + vdiv.f32 s14, s17, s16 │ │ │ │ + vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r1, r9 │ │ │ │ + add r0, sp, #44 @ 0x2c │ │ │ │ + vmla.f32 s15, s14, s14 │ │ │ │ + vsqrt.f32 s17, s15 │ │ │ │ + vdiv.f32 s15, s18, s17 │ │ │ │ + vstr s15, [r3] │ │ │ │ + blx 62524 │ │ │ │ + vldr s14, [sp, #44] @ 0x2c │ │ │ │ + vldr s15, [sp, #48] @ 0x30 │ │ │ │ + mov r1, fp │ │ │ │ + add r0, sp, #36 @ 0x24 │ │ │ │ + vdiv.f32 s13, s14, s16 │ │ │ │ + vdiv.f32 s14, s15, s16 │ │ │ │ + vstr s13, [sp, #36] @ 0x24 │ │ │ │ + vneg.f32 s15, s13 │ │ │ │ + vneg.f32 s13, s14 │ │ │ │ + vstr s14, [sp, #40] @ 0x28 │ │ │ │ + vdiv.f32 s14, s15, s17 │ │ │ │ + vstr s15, [sp, #28] │ │ │ │ + vdiv.f32 s15, s13, s17 │ │ │ │ + vstr s13, [sp, #32] │ │ │ │ + vstr s14, [r8] │ │ │ │ + vstr s15, [r8, #4] │ │ │ │ + vstr s14, [sp, #20] │ │ │ │ + vstr s15, [sp, #24] │ │ │ │ + blx 62524 │ │ │ │ + vldr s13, [sp, #40] @ 0x28 │ │ │ │ + vldr s14, [sp, #36] @ 0x24 │ │ │ │ + vdiv.f32 s15, s13, s16 │ │ │ │ + vdiv.f32 s13, s14, s16 │ │ │ │ + vdiv.f32 s14, s15, s17 │ │ │ │ + vdiv.f32 s15, s13, s17 │ │ │ │ + vstr s14, [r7, #4] │ │ │ │ + vstr s15, [r7] │ │ │ │ + b.w dfd4c │ │ │ │ + add r4, sp, #28 │ │ │ │ + add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - b.n df132 │ │ │ │ - mov fp, r1 │ │ │ │ - b.n df18a │ │ │ │ - mov r3, fp │ │ │ │ - mov fp, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w e1162 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + blx 601e8 │ │ │ │ + vldr s15, [sp, #28] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + vsub.f32 s15, s15, s16 │ │ │ │ + b.w dfe50 │ │ │ │ + vadd.f32 s16, s15, s9 │ │ │ │ + vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ + vstr s10, [r7] │ │ │ │ + add r4, sp, #28 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + mov r0, r4 │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + vmul.f32 s16, s16, s15 │ │ │ │ + vnmls.f32 s10, s16, s16 │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + vstr s10, [sp, #28] │ │ │ │ + blx 65ce8 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmov.f64 d7, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n e0864 │ │ │ │ + vsqrt.f64 d0, d7 │ │ │ │ + vadd.f64 d8, d8, d0 │ │ │ │ + vldr s13, [r9] │ │ │ │ + vldr s8, [r9, #4] │ │ │ │ + vmov.f32 s15, #16 @ 0x40800000 4.0 │ │ │ │ + vldr s11, [r7] │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vdiv.f32 s12, s13, s18 │ │ │ │ + vldr s9, [sp, #80] @ 0x50 │ │ │ │ + vdiv.f32 s13, s8, s18 │ │ │ │ + vcvt.f32.f64 s16, d8 │ │ │ │ + vldr s10, [sp, #76] @ 0x4c │ │ │ │ + vmul.f32 s15, s19, s15 │ │ │ │ + vdiv.f32 s8, s9, s18 │ │ │ │ + vdiv.f32 s0, s11, s16 │ │ │ │ + vdiv.f32 s9, s10, s18 │ │ │ │ + vmul.f32 s15, s15, s19 │ │ │ │ + vneg.f32 s10, s12 │ │ │ │ + vstr s12, [sp, #36] @ 0x24 │ │ │ │ + vneg.f32 s11, s13 │ │ │ │ + vstr s13, [sp, #40] @ 0x28 │ │ │ │ + vstr s10, [sp, #28] │ │ │ │ + vdiv.f32 s13, s11, s0 │ │ │ │ + vsub.f32 s14, s14, s0 │ │ │ │ + vdiv.f32 s12, s10, s0 │ │ │ │ + vmla.f32 s0, s15, s20 │ │ │ │ + vstr s11, [sp, #32] │ │ │ │ + vdiv.f32 s15, s8, s14 │ │ │ │ + vdiv.f32 s11, s9, s14 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vstr s13, [sp, #24] │ │ │ │ + vstr s12, [sp, #20] │ │ │ │ + vstr s12, [sp, #84] @ 0x54 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vstr s13, [sp, #88] @ 0x58 │ │ │ │ + vstr s15, [sp, #72] @ 0x48 │ │ │ │ + vstr s11, [sp, #68] @ 0x44 │ │ │ │ + bmi.n e085a │ │ │ │ + vsqrt.f64 d6, d0 │ │ │ │ + vcvt.f64.f32 d7, s18 │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + vmul.f64 d7, d7, d6 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + b.n e0152 │ │ │ │ + add r4, sp, #28 │ │ │ │ + add r1, sp, #36 @ 0x24 │ │ │ │ + mov r0, r4 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + blx 601e8 │ │ │ │ + vldr s15, [sp, #28] │ │ │ │ + add r5, sp, #44 @ 0x2c │ │ │ │ + vsub.f32 s16, s16, s15 │ │ │ │ + b.n e00ae │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d6, d0 │ │ │ │ + b.n e0146 │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d6, d0 │ │ │ │ + b.n e0820 │ │ │ │ + blx 57d18 │ │ │ │ + b.n e0786 │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d7, d0 │ │ │ │ + b.n e025a │ │ │ │ + vmov.f64 d0, d8 │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d6, d0 │ │ │ │ + b.w dff88 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + strh r2, [r4, #22] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldmia r2!, {r3, r4, r7} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + str r4, [r7, #56] @ 0x38 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + │ │ │ │ +000e0898 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d10} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ + ldr r6, [pc, #784] @ (e0bc0 ) │ │ │ │ + sub sp, #196 @ 0xc4 │ │ │ │ + ldr r5, [pc, #784] @ (e0bc4 ) │ │ │ │ + mov r7, r3 │ │ │ │ + add r6, pc │ │ │ │ + mov r9, r2 │ │ │ │ + ldr r3, [sp, #276] @ 0x114 │ │ │ │ + ldr r4, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [r6, r5] │ │ │ │ + ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [r5, #0] │ │ │ │ + str r5, [sp, #188] @ 0xbc │ │ │ │ + mov.w r5, #0 │ │ │ │ + ldr r5, [sp, #260] @ 0x104 │ │ │ │ + str r1, [sp, #52] @ 0x34 │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldrd r3, r2, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r8, [r6] │ │ │ │ + ldr.w fp, [r5] │ │ │ │ + subs r3, #4 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ + movs r3, #0 │ │ │ │ + add.w r5, fp, #1 │ │ │ │ + str r3, [r1, #0] │ │ │ │ + add.w r3, r8, #1 │ │ │ │ + ldr r1, [pc, #724] @ (e0bc8 ) │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + add r1, pc │ │ │ │ + sub.w r6, r2, r3, lsl #3 │ │ │ │ + lsls r3, r5, #3 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + sub.w sl, r4, r3 │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w e0bd8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - cmp r3, r9 │ │ │ │ - bgt.n df438 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + str r2, [sp, #148] @ 0x94 │ │ │ │ + subs r3, r2, r1 │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ite le │ │ │ │ + movle r3, #1 │ │ │ │ + movgt r3, #0 │ │ │ │ + cmp r2, r1 │ │ │ │ + it le │ │ │ │ + movle r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n df438 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [sp, #188] @ 0xbc │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - subs r2, r2, r3 │ │ │ │ - subs r3, r1, r3 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - vldr s11, [sp, #304] @ 0x130 │ │ │ │ - vldr s13, [sp, #300] @ 0x12c │ │ │ │ - mla r2, r0, r1, r2 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - vldr s12, [r2] │ │ │ │ - vnmul.f32 s14, s15, s11 │ │ │ │ - vnmul.f32 s15, s15, s13 │ │ │ │ - vmls.f32 s15, s12, s11 │ │ │ │ - vnmla.f32 s14, s12, s13 │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - vstr s14, [r3] │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - movs r2, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ + bne.w e1e30 │ │ │ │ + ldr r3, [pc, #664] @ (e0bcc ) │ │ │ │ + mov r4, r1 │ │ │ │ + str r7, [sp, #112] @ 0x70 │ │ │ │ + mov r9, fp │ │ │ │ + add r3, pc │ │ │ │ + vldr s17, [pc, #636] @ e0bbc │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + adds r0, #4 │ │ │ │ + mov r3, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ + str.w r8, [sp, #56] @ 0x38 │ │ │ │ + b.n e0b18 │ │ │ │ + cmp r0, #1 │ │ │ │ + bgt.w e12b0 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w e1494 │ │ │ │ + mov r3, r0 │ │ │ │ + mov r5, r0 │ │ │ │ + mov.w fp, #1 │ │ │ │ + sub.w r2, r3, fp │ │ │ │ + adds r6, r2, #1 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ + cmp r6, r5 │ │ │ │ + beq.n e0a4e │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + adds r1, r5, #1 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mul.w r3, r9, r6 │ │ │ │ + ldr r0, [pc, #588] @ (e0bd0 ) │ │ │ │ + subs r2, r2, r5 │ │ │ │ + add r1, r3 │ │ │ │ + add r3, r6 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + mul.w r2, r9, r5 │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + add r2, r5 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + ldr r0, [sp, #52] @ 0x34 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r3, r9 │ │ │ │ + add r3, r5 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str.w ip, [r2] │ │ │ │ + vstr s17, [r2, #4] │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ subs r3, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w dfa28 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov r4, sl │ │ │ │ - str.w sl, [sp, #88] @ 0x58 │ │ │ │ - subs r1, r3, r2 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + blx 62578 │ │ │ │ + cmp r5, #1 │ │ │ │ + ble.n e0a12 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ adds r3, #1 │ │ │ │ - subs r3, r3, r0 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - add.w r3, r3, r1, lsl #3 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ - str.w fp, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - str.w r9, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w df79e │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - subs r7, r2, #1 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - cmp r3, #2 │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #2 │ │ │ │ - mla r7, r4, r2, r7 │ │ │ │ - movs r2, #2 │ │ │ │ - strd r3, r2, [sp, #204] @ 0xcc │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - subs r6, r3, r2 │ │ │ │ - cmp r6, #0 │ │ │ │ - ittt le │ │ │ │ - ldrle r3, [sp, #76] @ 0x4c │ │ │ │ - suble r3, r3, r7 │ │ │ │ - addle.w sl, r3, r5 │ │ │ │ - ble.n df54c │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - sub.w r8, r7, r6 │ │ │ │ - ldr.w sl, [sp, #92] @ 0x5c │ │ │ │ - add.w fp, sp, #236 @ 0xec │ │ │ │ - str.w fp, [sp, #100] @ 0x64 │ │ │ │ - mov fp, r5 │ │ │ │ - mov r5, r4 │ │ │ │ - mla r8, r8, r3, r3 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - add r8, r6 │ │ │ │ - add.w r8, r3, r8, lsl #3 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - sub.w r9, r3, r7 │ │ │ │ - add r3, sp, #228 @ 0xe4 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add.w r4, r9, fp │ │ │ │ - mov r1, r5 │ │ │ │ - adds r0, r4, r6 │ │ │ │ - bl 6768d8 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r0, [sp, #236] @ 0xec │ │ │ │ - ble.n df538 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - sub.w r2, r7, fp │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add.w r1, r1, r2, lsl #3 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add.w r3, r8, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ - add.w r2, r1, r2, lsl #2 │ │ │ │ - mov r1, r8 │ │ │ │ - str r2, [sp, #4] │ │ │ │ + mul.w r1, r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - blx 626fc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r5, [sp, #228] @ 0xe4 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr.w fp, [r2] │ │ │ │ - sub.w r9, r3, r7 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r4, r9, fp │ │ │ │ - str.w fp, [sp, #108] @ 0x6c │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ - add r8, sl │ │ │ │ - subs r6, #1 │ │ │ │ - bne.n df4e0 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + mov r0, r8 │ │ │ │ + adds r1, #1 │ │ │ │ + str.w ip, [sp, #124] @ 0x7c │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + blx 5d9c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov sl, r4 │ │ │ │ - mov r4, r5 │ │ │ │ - mov r5, fp │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - mov r0, sl │ │ │ │ - mov r1, r4 │ │ │ │ - bl 6768d8 │ │ │ │ - str r0, [sp, #220] @ 0xdc │ │ │ │ - subs r0, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ - mla r3, r4, r0, r7 │ │ │ │ - ble.w df7b6 │ │ │ │ - cmp r7, r3 │ │ │ │ - bgt.n df5c6 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - subs r6, r3, r5 │ │ │ │ - mov.w r9, r4, lsl #3 │ │ │ │ - mov.w r8, r4, lsl #2 │ │ │ │ - rsb r9, r9, #0 │ │ │ │ - rsb r8, r8, #0 │ │ │ │ - add.w r0, r2, r6, lsl #3 │ │ │ │ - add.w r1, r2, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add.w lr, r2, r6, lsl #2 │ │ │ │ - add.w ip, r2, r3, lsl #2 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr.w sl, [r0, #-8] │ │ │ │ - mov fp, r2 │ │ │ │ - str.w sl, [r1, #-8] │ │ │ │ - subs r2, r2, r4 │ │ │ │ - cmp r7, r2 │ │ │ │ - ldr.w sl, [r0, #-4] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cmp r2, r3 │ │ │ │ + bgt.w e1542 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + add r3, r6 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + subs r3, r3, r1 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mul.w r3, r1, r3 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + subs r2, r2, r1 │ │ │ │ + add r1, r3 │ │ │ │ + add r3, r5 │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cmp.w fp, #1 │ │ │ │ + beq.w e14a2 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, #2 │ │ │ │ + sub.w fp, r4, r2 │ │ │ │ + bgt.w e15f0 │ │ │ │ + subs r2, r3, #1 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + add.w ip, r2, fp │ │ │ │ + adds r6, r4, r2 │ │ │ │ + add r4, r3 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ + mul.w r0, r9, r2 │ │ │ │ + add.w ip, r7, ip, lsl #3 │ │ │ │ + add.w r6, r7, r6, lsl #3 │ │ │ │ + add.w r4, r7, r4, lsl #3 │ │ │ │ + add.w lr, r2, r0 │ │ │ │ add r0, r9 │ │ │ │ - str.w sl, [r1, #-4] │ │ │ │ - add r1, r9 │ │ │ │ - ldr.w sl, [lr, #-4] │ │ │ │ - add lr, r8 │ │ │ │ - str.w sl, [ip, #-4] │ │ │ │ - mov sl, r6 │ │ │ │ - add ip, r8 │ │ │ │ - sub.w r6, r6, r4 │ │ │ │ - ble.n df590 │ │ │ │ - str.w fp, [sp, #212] @ 0xd4 │ │ │ │ - str.w sl, [sp, #200] @ 0xc8 │ │ │ │ - strd r3, r4, [sp, #204] @ 0xcc │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - cmp r2, #1 │ │ │ │ - it eq │ │ │ │ - cmpeq r4, #1 │ │ │ │ - bne.w dfb7a │ │ │ │ - cmp r7, r3 │ │ │ │ - bgt.n df652 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add.w ip, r7, #1073741824 @ 0x40000000 │ │ │ │ - add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ - lsls r1, r7, #3 │ │ │ │ - mov r6, r7 │ │ │ │ - add.w ip, r2, ip, lsl #2 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - adds r0, r2, r1 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - add r1, r2 │ │ │ │ - vldr s11, [r0, #-4] │ │ │ │ - mov r2, r6 │ │ │ │ - vldr s15, [r1, #20] │ │ │ │ - adds r6, #1 │ │ │ │ - vldr s13, [r0, #-8] │ │ │ │ - adds r1, #8 │ │ │ │ - vldr s12, [r1, #8] │ │ │ │ - adds r0, #8 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - cmp r3, r6 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r0, #-12] │ │ │ │ - vstr s14, [r0, #-16] │ │ │ │ - vldmia ip!, {s15} │ │ │ │ - vldr s14, [r1, #8] │ │ │ │ - vldr s13, [r1, #12] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r1, #8] │ │ │ │ - vstr s15, [r1, #12] │ │ │ │ - bge.n df5f4 │ │ │ │ - adds r3, r2, #2 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cbz r3, df682 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n df682 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n df682 │ │ │ │ - adds r3, r5, r2 │ │ │ │ - str r2, [sp, #204] @ 0xcc │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [r1, #-8] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr.w r2, [r1, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - bne.w df47e │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov sl, r4 │ │ │ │ - ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ - cmp r3, #0 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ - ble.w e43cc │ │ │ │ - ldr r3, [pc, #528] @ (df8c0 ) │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ - add r3, pc │ │ │ │ - ldr r6, [sp, #108] @ 0x6c │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + add r2, r0 │ │ │ │ + add r0, r3 │ │ │ │ + add.w lr, sl, lr, lsl #3 │ │ │ │ + ldr.w r3, [ip] │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + add.w r0, sl, r0, lsl #3 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + negs r5, r5 │ │ │ │ + str.w r3, [lr] │ │ │ │ + ldr.w r3, [ip, #4] │ │ │ │ + str.w r3, [lr, #4] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + str r3, [r2, #0] │ │ │ │ + ldr r3, [r6, #4] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r3, [r0, #0] │ │ │ │ + ldr r3, [r4, #4] │ │ │ │ + ldr r4, [pc, #280] @ (e0bd4 ) │ │ │ │ + str r3, [r0, #4] │ │ │ │ + mov r0, r8 │ │ │ │ + add r4, pc │ │ │ │ + mov r2, r4 │ │ │ │ + blx 62578 │ │ │ │ + add.w r1, fp, #1 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + subs r3, #2 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + blx 62578 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + add.w r3, r0, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #1 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - rsb r3, r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r1, sl │ │ │ │ - movs r4, #1 │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + str.w r5, [r2, r0, lsl #2] │ │ │ │ + str.w r5, [r2, r3, lsl #2] │ │ │ │ + movs r3, #2 │ │ │ │ + subs r2, r0, r3 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r2, #1 │ │ │ │ - str r2, [sp, #204] @ 0xcc │ │ │ │ - sub.w r7, r3, r5 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - mla r7, sl, r2, r7 │ │ │ │ - sub.w r0, r9, r7 │ │ │ │ - add r0, r6 │ │ │ │ - bl 6768d8 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ - str r0, [sp, #220] @ 0xdc │ │ │ │ - bgt.w df94c │ │ │ │ + str r2, [sp, #148] @ 0x94 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - subs r4, r6, #1 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - subs r6, r6, r5 │ │ │ │ - adds r6, #1 │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ - cmp r6, r4 │ │ │ │ - bgt.n df73e │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r8, sp, #240 @ 0xf0 │ │ │ │ - ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ - add.w r3, r3, r7, lsl #2 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r3, r3, r7, lsl #3 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - add r3, sp, #236 @ 0xec │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r3, sp, #228 @ 0xe4 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - sub.w r0, r9, r7 │ │ │ │ - mov r1, sl │ │ │ │ - add r0, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + adds r4, r1, r2 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + subs r0, r3, r1 │ │ │ │ + subs r4, r4, r3 │ │ │ │ + adds r0, #1 │ │ │ │ + cmp r0, r2 │ │ │ │ + ite ge │ │ │ │ + movge r0, #1 │ │ │ │ + movlt r0, #0 │ │ │ │ + cmp r1, r3 │ │ │ │ + it ge │ │ │ │ + movge r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [sp, #236] @ 0xec │ │ │ │ - bgt.n df75a │ │ │ │ - subs r4, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ - bge.n df726 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w df8c4 │ │ │ │ - subs r5, #1 │ │ │ │ - beq.w dfa20 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ - str.w sl, [sp, #88] @ 0x58 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - b.n df6c6 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - add.w r1, sl, r7 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - subs r1, r1, r4 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - strd r8, r3, [sp] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - mul.w r1, r3, r1 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - add r3, r1 │ │ │ │ - add r1, r4 │ │ │ │ - subs r4, #1 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - blx 626fc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - cmp r6, r4 │ │ │ │ - bgt.n df73e │ │ │ │ - ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ - b.n df726 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - subs r7, r2, #1 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - cmp r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - mla r7, r4, r2, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - b.n df49c │ │ │ │ - cmp r7, r3 │ │ │ │ - blt.w e117e │ │ │ │ - lsls r2, r4, #2 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - rsb r8, r2, #0 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - subs r6, r3, r5 │ │ │ │ - mov.w fp, r4, lsl #3 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add.w r0, r1, r6, lsl #3 │ │ │ │ - rsb r9, fp, #0 │ │ │ │ - add.w lr, r2, r6, lsl #2 │ │ │ │ - add.w ip, r2, r3, lsl #2 │ │ │ │ - add.w r1, r1, r3, lsl #3 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr.w r3, [r0, #-8] │ │ │ │ - mov sl, r6 │ │ │ │ - str.w r3, [r1, #-8] │ │ │ │ - subs r6, r6, r4 │ │ │ │ - ldr.w r3, [r0, #-4] │ │ │ │ - add r0, r9 │ │ │ │ - str.w r3, [r1, #-4] │ │ │ │ - add r1, r9 │ │ │ │ - ldr.w r3, [lr, #-4] │ │ │ │ - add lr, r8 │ │ │ │ - str.w r3, [ip, #-4] │ │ │ │ - mov r3, r2 │ │ │ │ - subs r2, r2, r4 │ │ │ │ - add ip, r8 │ │ │ │ - cmp r7, r2 │ │ │ │ - bge.n df7e6 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - strd sl, r3, [sp, #200] @ 0xc8 │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.w df5ca │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - cmp r2, #1 │ │ │ │ - bne.w e0d9a │ │ │ │ + bne.w e1e12 │ │ │ │ + subs r6, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w e1972 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mul.w r0, r2, r9 │ │ │ │ + add.w r8, sp, #124 @ 0x7c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ - lsls r1, r7, #3 │ │ │ │ - ldr.w lr, [sp, #168] @ 0xa8 │ │ │ │ - mov r6, r7 │ │ │ │ - add.w ip, r2, r7, lsl #2 │ │ │ │ + adds r1, r0, #1 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r0, r8 │ │ │ │ + str r6, [sp, #124] @ 0x7c │ │ │ │ + mul.w r4, r3, r4 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + adds r1, r4, r0 │ │ │ │ + mov r5, r0 │ │ │ │ + mul.w r2, r9, r0 │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + add.w r6, r7, r1, lsl #3 │ │ │ │ + adds r3, r0, r2 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r0, ip │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + vldr s16, [r3] │ │ │ │ + vstr s17, [r6, #4] │ │ │ │ + vstr s16, [r6] │ │ │ │ + blt.w e1420 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge.w e0952 │ │ │ │ + cmp r0, #1 │ │ │ │ + it gt │ │ │ │ + vneggt.f32 s16, s16 │ │ │ │ + bgt.w e12b0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e0964 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - adds r0, r2, r1 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - add r1, r2 │ │ │ │ - vldr s11, [r0, #-4] │ │ │ │ - mov r2, r6 │ │ │ │ - vldr s15, [r1, #20] │ │ │ │ - add r6, r4 │ │ │ │ - vldr s13, [r0, #-8] │ │ │ │ - cmp r3, r6 │ │ │ │ - vldr s12, [r1, #16] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r0, #-4] │ │ │ │ - vstr s14, [r0, #-8] │ │ │ │ - add r0, fp │ │ │ │ - vldr s15, [ip, #-4] │ │ │ │ - add ip, lr │ │ │ │ - vldr s14, [r1, #16] │ │ │ │ - vldr s13, [r1, #20] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r1, #16] │ │ │ │ - vstr s15, [r1, #20] │ │ │ │ - add r1, fp │ │ │ │ - ble.n df842 │ │ │ │ - b.n df644 │ │ │ │ - nop │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + cbnz r3, e0ba4 │ │ │ │ + str r0, [r2, #0] │ │ │ │ + mla r3, r0, r9, r0 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + vstr s17, [r3, #4] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str.w r5, [r3, r0, lsl #2] │ │ │ │ + movs r3, #1 │ │ │ │ + b.n e0af0 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r4, [r3, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + adds r0, r5, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r1, #34] @ 0x22 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r6, #24] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - bhi.n df838 │ │ │ │ + bkpt 0x005e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n df878 │ │ │ │ + bkpt 0x000e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n df88c │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - mov r4, r7 │ │ │ │ - ldr r1, [sp, #228] @ 0xe4 │ │ │ │ - add r6, sp, #244 @ 0xf4 │ │ │ │ - subs r2, r3, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [sp, #204] @ 0xcc │ │ │ │ - mla r2, r3, r2, r7 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - mov r3, r2 │ │ │ │ - mov r2, r9 │ │ │ │ - blt.n df93e │ │ │ │ - cmp r4, r3 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #0 │ │ │ │ - movle r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n df948 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r6 │ │ │ │ - subs r2, r2, r3 │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - add.w r1, r2, r4, lsl #3 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - adds r1, r3, #1 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mul.w r2, r2, r4 │ │ │ │ - add.w r3, r3, r4, lsl #2 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - adds r3, r2, r3 │ │ │ │ - add r3, r1 │ │ │ │ - add r1, r2 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - mov r2, r0 │ │ │ │ - add r0, sp, #212 @ 0xd4 │ │ │ │ - blx 5a198 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #204] @ 0xcc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add r4, r1 │ │ │ │ - cmp r1, #0 │ │ │ │ - bge.n df8e0 │ │ │ │ - cmp r4, r3 │ │ │ │ - ite lt │ │ │ │ - movlt r3, #0 │ │ │ │ - movge r3, #1 │ │ │ │ - b.n df8e8 │ │ │ │ - mov r9, r2 │ │ │ │ - b.n df746 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add.w sl, sp, #240 @ 0xf0 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - add r0, sp, #220 @ 0xdc │ │ │ │ - add.w r8, sp, #228 @ 0xe4 │ │ │ │ - str.w r8, [sp, #8] │ │ │ │ - str.w r8, [sp] │ │ │ │ - mul.w r6, r7, r3 │ │ │ │ - add.w r3, r2, r7, lsl #3 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - adds r1, r6, r4 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - add.w r2, r2, r7, lsl #2 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r2, sl │ │ │ │ - blx 629f0 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r3, [r0, #0] │ │ │ │ - add.w r9, r6, r1 │ │ │ │ - subs r1, r3, #1 │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n df9de │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ - mov r5, sl │ │ │ │ - ldr r7, [sp, #108] @ 0x6c │ │ │ │ - mov sl, r0 │ │ │ │ - b.n df9a6 │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r1, [sp, #228] @ 0xe4 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - add r3, r9 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - subs r1, r1, r4 │ │ │ │ - strd r7, r2, [sp, #4] │ │ │ │ - add r1, r6 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - mov r2, r5 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - adds r4, #1 │ │ │ │ - blx 626fc │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, r4 │ │ │ │ - bge.n df9a2 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r1, [sp, #228] @ 0xe4 │ │ │ │ - add r3, r9 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - strd sl, r2, [sp] │ │ │ │ - add.w r2, r1, r9 │ │ │ │ - add r1, r6 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ - ldr r4, [sp, #44] @ 0x2c │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - mov r0, r6 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - blx 636cc │ │ │ │ - mov r0, r6 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r1, r4 │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - b.n df6f6 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - subs r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #204] @ 0xcc │ │ │ │ - ble.n dfaf6 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - mov.w sl, #1 │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [sp, #124] @ 0x7c │ │ │ │ - mov ip, sl │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r6 │ │ │ │ - rsb r2, r2, #2 │ │ │ │ - str r2, [sp, #108] @ 0x6c │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - ldr r2, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - add r2, ip │ │ │ │ - ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ - cmp r2, #1 │ │ │ │ - sub.w r4, r1, ip │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - mla r8, r9, r2, r4 │ │ │ │ - sub.w r4, r0, ip │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.n dfae8 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add.w sl, sp, #236 @ 0xec │ │ │ │ - str.w ip, [sp, #100] @ 0x64 │ │ │ │ - sub.w r6, r8, r3 │ │ │ │ - add r3, sp, #228 @ 0xe4 │ │ │ │ + ldr r3, [pc, #360] @ (e0d44 ) │ │ │ │ + mov.w r9, #1 │ │ │ │ + ldr r2, [pc, #360] @ (e0d48 ) │ │ │ │ + add r3, pc │ │ │ │ + ldr r1, [pc, #360] @ (e0d4c ) │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + adds r3, #4 │ │ │ │ + ldr r5, [sp, #84] @ 0x54 │ │ │ │ + add r1, pc │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r3, r3, r6, lsl #2 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r6, r3, r6, lsl #3 │ │ │ │ - b.n dfa96 │ │ │ │ - ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ - sub.w r0, r5, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - add r0, r4 │ │ │ │ - bl 6768d8 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r0, [sp, #236] @ 0xec │ │ │ │ - ble.n dfada │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add.w r1, r8, r9 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - subs r1, r1, r4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - mov r2, r7 │ │ │ │ - strd r7, r3, [sp] │ │ │ │ - mov r0, sl │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mul.w r1, r3, r1 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - add r3, r1 │ │ │ │ - add r1, r4 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - blx 626fc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - subs r4, #1 │ │ │ │ - bne.n dfa92 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr.w ip, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #204] @ 0xcc │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - add.w ip, ip, #1 │ │ │ │ - cmp ip, r3 │ │ │ │ - ble.n dfa4a │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r5 │ │ │ │ - str r0, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, #1 │ │ │ │ - ble.w def26 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - add.w r3, r9, #4294967295 @ 0xffffffff │ │ │ │ - adds r5, r7, r0 │ │ │ │ - str r5, [sp, #204] @ 0xcc │ │ │ │ - cmp r5, r3 │ │ │ │ - bgt.w def26 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - subs r2, r3, r0 │ │ │ │ - sub.w lr, r3, r1 │ │ │ │ - subs r6, r2, r1 │ │ │ │ - sub.w r3, r9, r1 │ │ │ │ - adds r2, r0, r1 │ │ │ │ - subs r4, r5, r1 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + adds r3, r2, #4 │ │ │ │ + mov r2, r9 │ │ │ │ + ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ + vldr s17, [pc, #324] @ e0d40 │ │ │ │ + str r1, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r2, [sp, #148] @ 0x94 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + cmp r0, r2 │ │ │ │ + bgt.n e0c18 │ │ │ │ + cmp r0, r3 │ │ │ │ + blt.w e106c │ │ │ │ + cmp r2, r3 │ │ │ │ + bgt.w e106c │ │ │ │ + mul.w r1, r2, fp │ │ │ │ + it ge │ │ │ │ + addge r7, sp, #124 @ 0x7c │ │ │ │ + mul.w r4, r2, r8 │ │ │ │ + add.w r0, r1, r2 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + add.w r0, sl, r0, lsl #3 │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ + add.w r0, r4, r2 │ │ │ │ + add.w r0, r5, r0, lsl #3 │ │ │ │ + str r6, [r0, #0] │ │ │ │ + vstr s17, [r0, #4] │ │ │ │ + blt.w e1026 │ │ │ │ + subs r3, r3, r2 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ - sub.w r2, r9, r2 │ │ │ │ - add.w r3, r0, r3, lsl #3 │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - add.w r4, r0, r4, lsl #3 │ │ │ │ - add.w r0, r1, r6, lsl #2 │ │ │ │ - add.w r1, r1, lr, lsl #2 │ │ │ │ - ldr.w ip, [r0, #-4]! │ │ │ │ - subs r3, #8 │ │ │ │ - str.w ip, [r1, #-4]! │ │ │ │ - subs r2, #8 │ │ │ │ - ldr.w ip, [r2, #-8] │ │ │ │ - str.w ip, [r3, #-8] │ │ │ │ - ldr.w ip, [r2, #-4] │ │ │ │ - str.w ip, [r3, #-4] │ │ │ │ - cmp r4, r3 │ │ │ │ - bne.n dfb44 │ │ │ │ - sub.w r1, r5, r9 │ │ │ │ - add.w r2, lr, #1 │ │ │ │ - adds r3, r6, r1 │ │ │ │ - add r2, r1 │ │ │ │ adds r3, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - b.w def26 │ │ │ │ - cmp r7, r3 │ │ │ │ - bgt.w df652 │ │ │ │ - mla r1, r7, r2, r2 │ │ │ │ - ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ - mul.w r8, r4, r2 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - add.w lr, r1, #1 │ │ │ │ - mov.w sl, r4, lsl #3 │ │ │ │ - mov r6, r7 │ │ │ │ - add.w r0, r2, r7, lsl #3 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - mov.w r9, r8, lsl #3 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - vldr s11, [r0, #-4] │ │ │ │ - add.w r2, fp, r6, lsl #2 │ │ │ │ - vldr s15, [r1, #12] │ │ │ │ - mov ip, lr │ │ │ │ - vldr s13, [r0, #-8] │ │ │ │ - add lr, r8 │ │ │ │ - vldr s12, [r1, #8] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r0, #-4] │ │ │ │ - vstr s14, [r0, #-8] │ │ │ │ - add r0, sl │ │ │ │ - vldr s15, [r2, #-4] │ │ │ │ - mov r2, r6 │ │ │ │ - vldr s14, [r1, #8] │ │ │ │ - add r6, r4 │ │ │ │ - vldr s13, [r1, #12] │ │ │ │ - cmp r3, r6 │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r1, #8] │ │ │ │ - vstr s15, [r1, #12] │ │ │ │ - add r1, r9 │ │ │ │ - bge.n dfba6 │ │ │ │ - mov r3, ip │ │ │ │ - b.n df646 │ │ │ │ - cmp r5, sl │ │ │ │ - bgt.w df0ea │ │ │ │ - mov r2, r3 │ │ │ │ - mla r3, r5, r3, r3 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r7, [sp, #156] @ 0x9c │ │ │ │ - add.w ip, r3, #1 │ │ │ │ - mul.w lr, r2, r8 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - subs r0, r5, r2 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov.w r1, lr, lsl #3 │ │ │ │ - add.w r0, r2, r0, lsl #3 │ │ │ │ - mov.w r2, r8, lsl #3 │ │ │ │ - mov r5, r2 │ │ │ │ - vldr s11, [r0, #-4] │ │ │ │ - add.w r2, r7, r6, lsl #2 │ │ │ │ - vldr s15, [r3, #12] │ │ │ │ - add r6, r8 │ │ │ │ - vldr s13, [r0, #-8] │ │ │ │ - cmp sl, r6 │ │ │ │ - vldr s12, [r3, #8] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r0, #-4] │ │ │ │ - vstr s14, [r0, #-8] │ │ │ │ - add r0, r5 │ │ │ │ - vldr s15, [r2, #-4] │ │ │ │ - mov r2, ip │ │ │ │ - vldr s14, [r3, #8] │ │ │ │ - add ip, lr │ │ │ │ - vldr s13, [r3, #12] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #8] │ │ │ │ - vstr s15, [r3, #12] │ │ │ │ - add r3, r1 │ │ │ │ - bge.n dfc36 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ - ldr r5, [sp, #108] @ 0x6c │ │ │ │ - b.w df0e0 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + add.w r3, r8, r2 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + add r6, sp, #128 @ 0x80 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add.w r3, fp, r2 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r1, [sp, #16] │ │ │ │ + subs r2, #1 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r6, [sp, #36] @ 0x24 │ │ │ │ - ldr r5, [sp, #28] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - mla r0, r2, r3, r1 │ │ │ │ - subs r2, r3, r6 │ │ │ │ - add r1, sp, #300 @ 0x12c │ │ │ │ - add r3, sp, #292 @ 0x124 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + ldr r0, [pc, #216] @ (e0d50 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ - add.w r3, r5, r2, lsl #3 │ │ │ │ - add.w r0, r9, r0, lsl #3 │ │ │ │ - add.w r2, r7, r2, lsl #2 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - vldr s12, [sp, #304] @ 0x130 │ │ │ │ - add r0, sp, #260 @ 0x104 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ - vldr s14, [sp, #300] @ 0x12c │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vldr s13, [r3] │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - vnmul.f32 s27, s15, s12 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vnmul.f32 s24, s15, s14 │ │ │ │ - str r2, [sp, #204] @ 0xcc │ │ │ │ - add r3, r2 │ │ │ │ - vmls.f32 s24, s13, s12 │ │ │ │ - subs r1, r3, r6 │ │ │ │ - str r1, [sp, #212] @ 0xd4 │ │ │ │ - vnmla.f32 s27, s13, s14 │ │ │ │ - add.w r3, r7, r1, lsl #2 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vstr s24, [sp, #248] @ 0xf8 │ │ │ │ - vmul.f32 s25, s24, s15 │ │ │ │ - vmul.f32 s26, s27, s15 │ │ │ │ - vstr s27, [sp, #244] @ 0xf4 │ │ │ │ - blx 62524 │ │ │ │ - ldr r1, [sp, #204] @ 0xcc │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + add r3, sp, #164 @ 0xa4 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r0, pc │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + mov r1, r7 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + mov r3, r2 │ │ │ │ + mov r2, r6 │ │ │ │ + blx 5749c │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + mov r4, r2 │ │ │ │ + mul.w r0, r8, r2 │ │ │ │ + adds r1, r2, r0 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ add.w r1, r5, r1, lsl #3 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - adds r3, r4, r2 │ │ │ │ - vldr s15, [sp, #264] @ 0x108 │ │ │ │ - subs r2, r3, r6 │ │ │ │ - vldr s11, [sp, #260] @ 0x104 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - mul.w r3, r5, r3 │ │ │ │ + vldr s16, [r1] │ │ │ │ + vstr s17, [r1, #4] │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.n e0d0c │ │ │ │ + cmp r2, r3 │ │ │ │ + blt.n e0d58 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n e0d20 │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + mla r4, r4, fp, r4 │ │ │ │ adds r3, #1 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - vldr s12, [r3] │ │ │ │ - vldr s10, [r3, #4] │ │ │ │ - vmul.f32 s13, s12, s15 │ │ │ │ - vmul.f32 s14, s15, s10 │ │ │ │ - vmov.f32 s15, s13 │ │ │ │ - vmla.f32 s15, s11, s10 │ │ │ │ - vnmls.f32 s14, s11, s12 │ │ │ │ - vsub.f32 s15, s25, s15 │ │ │ │ - vsub.f32 s14, s26, s14 │ │ │ │ - vstr s15, [r1, #4] │ │ │ │ - vstr s14, [r1] │ │ │ │ - add.w r1, r0, r2, lsl #3 │ │ │ │ - add.w r2, r7, r2, lsl #2 │ │ │ │ - vldr s10, [r3, #4] │ │ │ │ - vldr s12, [r3] │ │ │ │ - vldr s15, [r1, #4] │ │ │ │ - vldr s11, [r1] │ │ │ │ - vldr s13, [r2] │ │ │ │ - vmul.f32 s14, s24, s15 │ │ │ │ - vmul.f32 s15, s27, s15 │ │ │ │ - vmla.f32 s15, s24, s11 │ │ │ │ - vmul.f32 s12, s13, s12 │ │ │ │ - vmul.f32 s13, s13, s10 │ │ │ │ - vnmls.f32 s14, s27, s11 │ │ │ │ - vstr s12, [sp, #252] @ 0xfc │ │ │ │ - vstr s13, [sp, #256] @ 0x100 │ │ │ │ - vadd.f32 s15, s15, s13 │ │ │ │ - vadd.f32 s14, s14, s12 │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s14, [r3] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - ldr r3, [sp, #292] @ 0x124 │ │ │ │ - str r3, [sp, #300] @ 0x12c │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ - b.w deff6 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - itt gt │ │ │ │ - movgt r3, r2 │ │ │ │ - strgt r3, [sp, #64] @ 0x40 │ │ │ │ - ble.w e0314 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - subs r2, r3, #1 │ │ │ │ - ldr.w r3, [pc, #2928] @ e094c │ │ │ │ - ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ - add r3, pc │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r3, sl, r4, lsl #3 │ │ │ │ + ldr r4, [pc, #108] @ (e0d54 ) │ │ │ │ + add r4, pc │ │ │ │ + str r4, [sp, #0] │ │ │ │ + mov r2, r4 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + cmp r3, r2 │ │ │ │ + it le │ │ │ │ + ldrle r4, [sp, #56] @ 0x38 │ │ │ │ + bgt.w e1c90 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str.w r4, [r3, r2, lsl #2] │ │ │ │ movs r3, #1 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - mul.w r3, r3, r2 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mul.w r3, r2, r3 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - rsb r3, r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ - cbz r3, dfe32 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ - add.w r3, r8, r2 │ │ │ │ - cmp r3, sl │ │ │ │ + add r2, r3 │ │ │ │ + b.n e0c04 │ │ │ │ + cmp r2, r3 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + blt.n e0d58 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.n e0cd0 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + cbnz r3, e0d28 │ │ │ │ + str r2, [r1, #0] │ │ │ │ + mla r3, r2, fp, r2 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + vstr s17, [r3, #4] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + str.w r4, [r3, r2, lsl #2] │ │ │ │ + movs r3, #1 │ │ │ │ + b.n e0d08 │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + cbnz r0, e0db6 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + cbnz r4, e0db8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + cbnz r2, e0dba │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + strb r2, [r4, #11] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + hlt 0x0032 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + adds r2, #1 │ │ │ │ + adds r1, r2, r0 │ │ │ │ + ldr r2, [pc, #764] @ (e105c ) │ │ │ │ + mov r0, r7 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + add r2, pc │ │ │ │ + blx 66e34 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + adds r2, r0, r3 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + mla r3, r8, r3, r2 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + add.w r0, r5, r3, lsl #3 │ │ │ │ + vldr s18, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + vcmpe.f32 s18, #0.0 │ │ │ │ + mov r4, r2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s18, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s18, s18, s0 │ │ │ │ + vcmpe.f32 s16, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ ite ge │ │ │ │ - movge r0, #0 │ │ │ │ - movlt r0, #1 │ │ │ │ - cmp r2, #1 │ │ │ │ - it le │ │ │ │ - movle r0, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w e0ac0 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r9 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + vcmpge.f32 s16, #0.0 │ │ │ │ + vcmplt.f32 s18, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ite eq │ │ │ │ + moveq r3, #1 │ │ │ │ + movne r3, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n e0d20 │ │ │ │ + vldr s21, [pc, #648] @ e1058 │ │ │ │ + vmul.f32 s21, s18, s21 │ │ │ │ + vcmpe.f32 s21, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e156c │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + mla r3, r2, r8, r8 │ │ │ │ + mov r0, r7 │ │ │ │ add r3, r2 │ │ │ │ - cmp r3, #1 │ │ │ │ - sub.w r0, r4, r2 │ │ │ │ - it lt │ │ │ │ - movlt r3, #1 │ │ │ │ - mla r7, r9, r3, r0 │ │ │ │ - sub.w r0, sl, r7 │ │ │ │ - add r0, r8 │ │ │ │ - bl 6768d8 │ │ │ │ - subs r3, r0, #1 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - str r0, [sp, #220] @ 0xdc │ │ │ │ - mla r3, r9, r3, r7 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ + mla r1, r2, fp, r4 │ │ │ │ + subs r2, r4, r2 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + ldr r2, [pc, #612] @ (e1060 ) │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + mov r0, r7 │ │ │ │ + subs r1, r4, r3 │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + mla r1, r3, r8, r8 │ │ │ │ + add r1, r3 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + blx 62578 │ │ │ │ + mul.w r0, r4, fp │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + adds r2, r0, r4 │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #108] @ 0x6c │ │ │ │ + add.w r0, sl, r2, lsl #3 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + mla r0, r3, r8, r8 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + adds r2, r0, r2 │ │ │ │ + ldr.w ip, [r4] │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + str.w ip, [r2] │ │ │ │ + vstr s17, [r2, #4] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + cmp r1, r2 │ │ │ │ + bgt.w e1c3c │ │ │ │ + add r0, r3 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + add.w r0, r5, r0, lsl #3 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + adds r1, #1 │ │ │ │ + str r0, [sp, #16] │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ + add.w r1, r8, r6 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + add.w r1, fp, r3 │ │ │ │ + ldr r0, [pc, #464] @ (e1064 ) │ │ │ │ + subs r3, #1 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r1, [sp, #0] │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + mov r1, r7 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w e0040 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r4, r4, r8, lsl #1 │ │ │ │ - mov r1, r9 │ │ │ │ - subs r4, r4, r3 │ │ │ │ - adds r4, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ + blx 5749c │ │ │ │ + ldr r4, [sp, #148] @ 0x94 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + mov r0, r7 │ │ │ │ + subs r3, r6, r4 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mla r1, r4, r8, r8 │ │ │ │ + adds r3, r1, r6 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + add r1, r4 │ │ │ │ + subs r4, #1 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + vstr s17, [r3, #4] │ │ │ │ + blx 66e34 │ │ │ │ + add r4, r0 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + mla r0, r0, r8, r8 │ │ │ │ + add r0, r4 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + add.w r0, r5, r0, lsl #3 │ │ │ │ + vldr s19, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ it lt │ │ │ │ - movlt r4, r7 │ │ │ │ - sub.w r0, sl, r4 │ │ │ │ - add r0, r8 │ │ │ │ - bl 6768d8 │ │ │ │ - mov r1, r0 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - str r1, [sp, #236] @ 0xec │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str.w r9, [sp, #200] @ 0xc8 │ │ │ │ - blt.w e00c8 │ │ │ │ - cmp r3, #1 │ │ │ │ - it eq │ │ │ │ - cmpeq.w r9, #1 │ │ │ │ - bne.w e0214 │ │ │ │ - ldr r6, [sp, #116] @ 0x74 │ │ │ │ - cmp r4, r6 │ │ │ │ - bgt.n dff2e │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ - subs r2, r4, r3 │ │ │ │ - sub.w r3, r4, r8 │ │ │ │ - add.w r5, r2, #1073741824 @ 0x40000000 │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - subs r5, #1 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - add.w r5, r0, r5, lsl #2 │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s11, [r2, #-4] │ │ │ │ - mov r6, r0 │ │ │ │ - vldr s15, [r3, #20] │ │ │ │ - adds r0, #1 │ │ │ │ - vldr s13, [r2, #-8] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s12, [r3, #8] │ │ │ │ - adds r2, #8 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - cmp ip, r0 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r2, #-12] │ │ │ │ - vstr s14, [r2, #-16] │ │ │ │ - vldmia r5!, {s15} │ │ │ │ - vldr s14, [r3, #8] │ │ │ │ - vldr s13, [r3, #12] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r3, r2 │ │ │ │ + vadd.f32 s19, s19, s0 │ │ │ │ + bgt.w e1bd2 │ │ │ │ + vmov.f32 s15, s19 │ │ │ │ + vdiv.f32 s14, s18, s15 │ │ │ │ + ldr r4, [sp, #148] @ 0x94 │ │ │ │ + vmul.f32 s14, s14, s21 │ │ │ │ + vcmpe.f32 s14, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e1278 │ │ │ │ + mla r1, r4, r8, r8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + vldr s13, [pc, #276] @ e1058 │ │ │ │ + adds r0, r4, #1 │ │ │ │ + adds r3, r1, r3 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #8] │ │ │ │ - vstr s15, [r3, #12] │ │ │ │ - bge.n dfece │ │ │ │ - rsb r0, r8, #2 │ │ │ │ - add r0, r6 │ │ │ │ - str r0, [sp, #204] @ 0xcc │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n dff6a │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - sub.w r3, r4, r8 │ │ │ │ - add r5, sp, #228 @ 0xe4 │ │ │ │ - add r0, sp, #236 @ 0xec │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mla r1, r2, r3, r9 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - subs r3, r4, r3 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - add.w r2, r2, r3, lsl #2 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - add r2, sp, #240 @ 0xf0 │ │ │ │ - blx 629f0 │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r8, [r3] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - cmp r3, #0 │ │ │ │ - bgt.w e015a │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add.w r4, r8, #4294967295 @ 0xffffffff │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - subs r5, r5, r3 │ │ │ │ - adds r5, #1 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ - cmp r5, r4 │ │ │ │ - bgt.n e0046 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - subs r6, r7, r3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ - ldr.w sl, [r2] │ │ │ │ - mul.w r8, r3, r7 │ │ │ │ - add r3, r8 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r3, r3, r6, lsl #2 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r6, r3, r6, lsl #3 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - add r3, sp, #236 @ 0xec │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r3, sp, #228 @ 0xe4 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - sub.w r0, sl, r7 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e1dda │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ + cmp r3, r0 │ │ │ │ + bne.w e1cec │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + mul.w r2, r4, r8 │ │ │ │ + add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ + cmp r3, r4 │ │ │ │ + it le │ │ │ │ + mulle.w ip, r0, fp │ │ │ │ + bgt.w e17c2 │ │ │ │ + add r1, r0 │ │ │ │ + sub.w r3, lr, r4 │ │ │ │ + add.w lr, r4, r2 │ │ │ │ + add r2, r0 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + add.w r3, r5, r1, lsl #3 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + add.w r1, r5, r2, lsl #3 │ │ │ │ + mul.w r2, r4, fp │ │ │ │ + add.w lr, r5, lr, lsl #3 │ │ │ │ + add ip, r0 │ │ │ │ + add r4, r2 │ │ │ │ + add r2, r0 │ │ │ │ + ldr.w r0, [lr] │ │ │ │ + add.w ip, sl, ip, lsl #3 │ │ │ │ + add.w r4, sl, r4, lsl #3 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + str r0, [r4, #0] │ │ │ │ + ldr.w r0, [lr, #4] │ │ │ │ + str r0, [r4, #4] │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + str r0, [r2, #0] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r4, [pc, #140] @ (e1068 ) │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + add r4, pc │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str.w r2, [ip] │ │ │ │ + mov r2, r4 │ │ │ │ + str.w r3, [ip, #4] │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r7 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + subs r1, #1 │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + mla r1, r3, r8, r8 │ │ │ │ + adds r3, #2 │ │ │ │ + add r1, r3 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + blx 62578 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + negs r6, r3 │ │ │ │ + adds r3, r2, #1 │ │ │ │ + str.w r6, [r1, r2, lsl #2] │ │ │ │ + str.w r6, [r1, r3, lsl #2] │ │ │ │ + movs r3, #2 │ │ │ │ + add r2, r3 │ │ │ │ + b.n e0c04 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + adds r2, #1 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + add r1, r2 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + adds r3, r4, r2 │ │ │ │ + add r7, sp, #124 @ 0x7c │ │ │ │ + mov r2, r0 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + mla r0, r2, r8, r2 │ │ │ │ + add.w r0, r5, r0, lsl #3 │ │ │ │ + b.n e0c48 │ │ │ │ + nop │ │ │ │ + orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ + rev r0, r6 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + cbnz r2, e108a │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + strb r4, [r0, #3] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + mov r9, r2 │ │ │ │ + ldr r1, [pc, #548] @ (e1294 ) │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ + mov r4, r9 │ │ │ │ + ldr r2, [pc, #544] @ (e1298 ) │ │ │ │ + add r1, pc │ │ │ │ + ldr r7, [sp, #116] @ 0x74 │ │ │ │ + adds r1, #4 │ │ │ │ + add r2, pc │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r9 │ │ │ │ - add r0, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + adds r2, #4 │ │ │ │ + vldr s16, [pc, #516] @ e128c │ │ │ │ + vldr s17, [pc, #516] @ e1290 │ │ │ │ + mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [sp, #236] @ 0xec │ │ │ │ - bgt.n e0002 │ │ │ │ - subs r4, #1 │ │ │ │ - cmp r4, r5 │ │ │ │ - bge.n dffb8 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n e0052 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.w e02a6 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - subs r3, r3, r1 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - subs r3, r3, r1 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r8, [r3] │ │ │ │ - mov r3, r2 │ │ │ │ - b.n dfe0c │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - sub.w r9, r9, r4 │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - add.w r1, r9, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add r1, r8 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - subs r4, #1 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - add r9, r3 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r3, fp, r9, lsl #3 │ │ │ │ - blx 626fc │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ - cmp r4, r5 │ │ │ │ - blt.n e0046 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - b.n dffb8 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - mov r4, r7 │ │ │ │ - b.n dfe86 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n dffd6 │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - mov r4, r7 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - adds r5, r2, #1 │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - mov r3, r1 │ │ │ │ - mov r1, sl │ │ │ │ - blt.n e00be │ │ │ │ + strd r3, r0, [sp, #124] @ 0x7c │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + str.w r8, [sp, #100] @ 0x64 │ │ │ │ + blt.n e1194 │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w e0210 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - str r1, [sp, #204] @ 0xcc │ │ │ │ - mul.w r1, r6, r4 │ │ │ │ - subs r0, r4, r3 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - adds r3, r1, r6 │ │ │ │ - ldr r6, [sp, #60] @ 0x3c │ │ │ │ - add r1, r5 │ │ │ │ - add r3, r5 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - add.w r6, r6, r0, lsl #3 │ │ │ │ - str r6, [sp, #8] │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - add.w r0, r6, r0, lsl #2 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r0, sp, #204 @ 0xcc │ │ │ │ - blx 5a198 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - add r4, r2 │ │ │ │ - cmp r2, #0 │ │ │ │ - bge.n e006a │ │ │ │ + beq.n e119e │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + subs r2, r3, r4 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ + cmp r0, r2 │ │ │ │ + it ge │ │ │ │ + movge r0, r2 │ │ │ │ + str r0, [sp, #156] @ 0x9c │ │ │ │ + adds r2, r0, r4 │ │ │ │ + mov ip, r0 │ │ │ │ + subs r0, r2, #1 │ │ │ │ + str r0, [sp, #132] @ 0x84 │ │ │ │ + cmp r0, r4 │ │ │ │ + blt.n e1184 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mla r6, r4, fp, r4 │ │ │ │ + add.w r8, fp, r4 │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ + adds r7, r3, r4 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + add.w r8, sl, r8, lsl #3 │ │ │ │ + add r2, sp, #140 @ 0x8c │ │ │ │ + strd fp, sl, [sp, #88] @ 0x58 │ │ │ │ + add.w r5, sl, r6, lsl #3 │ │ │ │ + add.w r7, r3, r7, lsl #3 │ │ │ │ + add r3, sp, #164 @ 0xa4 │ │ │ │ + mov lr, r7 │ │ │ │ + mov fp, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + str.w r9, [sp, #96] @ 0x60 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ + mov r9, r0 │ │ │ │ + mov r2, ip │ │ │ │ + mov r8, lr │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ + b.n e1112 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #156] @ 0x9c │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + vstr s16, [r5, #4] │ │ │ │ + subs r3, r3, r4 │ │ │ │ + strd r5, r2, [sp, #20] │ │ │ │ + subs r1, #1 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + adds r4, #1 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r0, [pc, #368] @ (e129c ) │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + strd r8, r2, [sp, #8] │ │ │ │ + add r0, pc │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + strd r7, r2, [sp] │ │ │ │ + adds r7, #8 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r1, [sp, #140] @ 0x8c │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r3, fp │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + vstr s17, [sp, #168] @ 0xa8 │ │ │ │ + blx 5749c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + strd r6, r6, [sp, #136] @ 0x88 │ │ │ │ + add r6, sl │ │ │ │ + vstr s16, [r5, #4] │ │ │ │ + add r5, r3 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + cmp r3, r4 │ │ │ │ + bge.n e110c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ + ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ + ldrd fp, sl, [sp, #88] @ 0x58 │ │ │ │ + add.w r2, r4, ip │ │ │ │ + ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n e1214 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + add r4, r0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ + bge.n e109e │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n e0072 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne.w e0bfa │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - cmp r4, r3 │ │ │ │ - blt.w dff2e │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r0, [sp, #68] @ 0x44 │ │ │ │ - sub.w r3, r9, r8 │ │ │ │ - subs r5, r4, r2 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - add r3, r4 │ │ │ │ - mov.w r6, r9, lsl #3 │ │ │ │ - mov.w ip, r9, lsl #2 │ │ │ │ - add.w r2, r2, r5, lsl #3 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - add.w r5, r0, r5, lsl #2 │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s11, [r2, #-4] │ │ │ │ - mov lr, r0 │ │ │ │ - vldr s15, [r3, #12] │ │ │ │ - add r0, r9 │ │ │ │ - vldr s13, [r2, #-8] │ │ │ │ - cmp sl, r0 │ │ │ │ - vldr s12, [r3, #8] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - vstr s14, [r2, #-8] │ │ │ │ - add r2, r6 │ │ │ │ - vldr s15, [r5, #-4] │ │ │ │ - add r5, ip │ │ │ │ - vldr s14, [r3, #8] │ │ │ │ - vldr s13, [r3, #12] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3, #8] │ │ │ │ - vstr s15, [r3, #12] │ │ │ │ - add r3, r6 │ │ │ │ - ble.n e00fc │ │ │ │ - add.w r0, r9, #1 │ │ │ │ - sub.w r0, r0, r8 │ │ │ │ - add r0, lr │ │ │ │ - b.n dff24 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - cmp r3, #0 │ │ │ │ - sub.w r6, r7, r2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ - add.w r2, r2, r6, lsl #2 │ │ │ │ - add.w r6, r1, r6, lsl #3 │ │ │ │ - ble.w e119a │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add.w r9, r7, #4294967295 @ 0xffffffff │ │ │ │ - add.w r8, sp, #240 @ 0xf0 │ │ │ │ - add r5, sp, #228 @ 0xe4 │ │ │ │ - str.w fp, [sp, #104] @ 0x68 │ │ │ │ - movs r4, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ - add.w sl, sp, #220 @ 0xdc │ │ │ │ - mul.w r9, r3, r9 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r5, r2 │ │ │ │ - add.w r9, r9, #2 │ │ │ │ - add.w r9, fp, r9, lsl #3 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ - add.w r3, r8, #8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, fp │ │ │ │ - mov r0, sl │ │ │ │ - strd r6, r7, [sp, #8] │ │ │ │ - adds r4, #1 │ │ │ │ - strd fp, r5, [sp] │ │ │ │ - sub.w r8, r8, r9 │ │ │ │ - blx 626fc │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ - cmp r4, r3 │ │ │ │ - ble.n e01a8 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r8, fp │ │ │ │ - mov r5, r7 │ │ │ │ - ldr.w fp, [sp, #104] @ 0x68 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ - strd r8, r2, [sp] │ │ │ │ - mov r0, sl │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - strd r6, r5, [sp, #8] │ │ │ │ - mul.w r3, r7, r2 │ │ │ │ - adds r1, r3, #1 │ │ │ │ - add r3, r2 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - lsls r1, r1, #3 │ │ │ │ - add.w r3, r1, #8 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ + b.n e10a6 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + subs r3, r1, #1 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ + ldr.w r1, [r5, r3, lsl #2] │ │ │ │ + cmp r1, #0 │ │ │ │ + ite lt │ │ │ │ + addlt.w r2, r3, #4294967295 @ 0xffffffff │ │ │ │ + movge r2, r3 │ │ │ │ + add.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ + it lt │ │ │ │ + neglt r1, r1 │ │ │ │ + cmp r1, r3 │ │ │ │ + it ne │ │ │ │ + cmpne r2, #0 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ + bgt.n e11d0 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n e11ec │ │ │ │ + mov r3, r2 │ │ │ │ + b.n e11a8 │ │ │ │ add r3, fp │ │ │ │ add r1, fp │ │ │ │ - blx 636cc │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, sl │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r8, [r3] │ │ │ │ - b.n dff72 │ │ │ │ - mov sl, r1 │ │ │ │ - b.n dffd6 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - cmp r4, r0 │ │ │ │ - bgt.w dff2e │ │ │ │ - sub.w r6, r4, r8 │ │ │ │ - mul.w sl, r9, r3 │ │ │ │ - strd r7, r4, [sp, #104] @ 0x68 │ │ │ │ - mov r5, r4 │ │ │ │ - ldr r7, [sp, #156] @ 0x9c │ │ │ │ - mov.w lr, r9, lsl #3 │ │ │ │ - mla r6, r6, r3, r3 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - mov.w ip, sl, lsl #3 │ │ │ │ - subs r2, r4, r3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - add r6, r9 │ │ │ │ - mov r4, r0 │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - add.w r3, fp, r6, lsl #3 │ │ │ │ - vldr s11, [r2, #-4] │ │ │ │ - add.w r0, r7, r5, lsl #2 │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - add r5, r9 │ │ │ │ - vldr s13, [r2, #-8] │ │ │ │ - cmp r4, r5 │ │ │ │ - vldr s12, [r3] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r2, #-4] │ │ │ │ - vstr s14, [r2, #-8] │ │ │ │ - add r2, lr │ │ │ │ - vldr s15, [r0, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s14, [r3] │ │ │ │ - add r6, sl │ │ │ │ - vldr s13, [r3, #4] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r3] │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - add r3, ip │ │ │ │ - bge.n e024a │ │ │ │ - ldrd r7, r4, [sp, #104] @ 0x68 │ │ │ │ - b.n dff24 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov r9, sl │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w e1170 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - cmp r3, r9 │ │ │ │ - bgt.n e030c │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n e030c │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ - subs r2, r2, r3 │ │ │ │ - adds r3, #1 │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - vldr s11, [sp, #304] @ 0x130 │ │ │ │ - mla r3, r1, r2, r3 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - vldr s13, [sp, #300] @ 0x12c │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - add.w r3, r1, r3, lsl #3 │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vldr s12, [r3] │ │ │ │ - vnmul.f32 s14, s15, s11 │ │ │ │ - vnmul.f32 s15, s15, s13 │ │ │ │ - vmls.f32 s15, s12, s11 │ │ │ │ - vnmla.f32 s14, s12, s13 │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s15, [r2, #4] │ │ │ │ - vstr s14, [r2] │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - movs r2, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - subs r3, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, r4 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.w e08de │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r0, [sp, #124] @ 0x7c │ │ │ │ - ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov r4, sl │ │ │ │ - str.w sl, [sp, #88] @ 0x58 │ │ │ │ - subs r1, r3, r2 │ │ │ │ + bgt.n e11cc │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + subs r3, #1 │ │ │ │ + ldr r2, [pc, #172] @ (e12a0 ) │ │ │ │ + str r3, [r7, #0] │ │ │ │ + ldr r3, [pc, #172] @ (e12a4 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #188] @ 0xbc │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w e1e5a │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #196 @ 0xc4 │ │ │ │ + vpop {d8-d10} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + subs r3, r3, r4 │ │ │ │ + subs r1, #1 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ + sub.w r3, r3, ip │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ adds r3, #1 │ │ │ │ - subs r3, r3, r0 │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - add.w r3, r3, r1, lsl #3 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add r3, sp, #240 @ 0xf0 │ │ │ │ - str.w fp, [sp, #136] @ 0x88 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - str.w r9, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w e067a │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - subs r7, r2, #1 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - cmp r3, #2 │ │ │ │ - mov r2, r3 │ │ │ │ - it lt │ │ │ │ - movlt r2, #2 │ │ │ │ - mla r7, r4, r2, r7 │ │ │ │ - movs r2, #2 │ │ │ │ - strd r3, r2, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - subs r6, r3, r2 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cmp r6, #0 │ │ │ │ - ble.w e0ab8 │ │ │ │ - add.w sl, sp, #236 @ 0xec │ │ │ │ - add.w r9, sp, #228 @ 0xe4 │ │ │ │ - str.w sl, [sp, #44] @ 0x2c │ │ │ │ - sub.w r8, r3, r7 │ │ │ │ - str.w r9, [sp, #100] @ 0x64 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr.w sl, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r9, [sp, #32] │ │ │ │ - add.w r4, r8, r5 │ │ │ │ - mov r1, fp │ │ │ │ - adds r0, r4, r6 │ │ │ │ - bl 6768d8 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r0, [sp, #236] @ 0xec │ │ │ │ - ble.n e040a │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - subs r3, r7, r5 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - sub.w r0, fp, r6 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - adds r1, r0, #1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ - add.w r2, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + mla r3, r4, fp, r2 │ │ │ │ + add r4, r1 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + add r2, fp │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + add.w r4, r1, r4, lsl #3 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ + ldr r1, [pc, #100] @ (e12a8 ) │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + ldr r0, [pc, #96] @ (e12ac ) │ │ │ │ + add r1, pc │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [sp, #44] @ 0x2c │ │ │ │ + add r0, pc │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ str r2, [sp, #8] │ │ │ │ - mul.w r2, r9, r3 │ │ │ │ - add.w r3, r5, r3, lsl #2 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add r2, sp, #132 @ 0x84 │ │ │ │ + add r3, sp, #164 @ 0xa4 │ │ │ │ + str r5, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ - add.w r3, r2, r9 │ │ │ │ - add r1, r2 │ │ │ │ - add r3, r0 │ │ │ │ - mov r2, r4 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + add r3, sp, #156 @ 0x9c │ │ │ │ + vstr s17, [sp, #168] @ 0xa8 │ │ │ │ + blx 5bf1c │ │ │ │ + ldrd r4, r1, [sp, #144] @ 0x90 │ │ │ │ + b.n e1188 │ │ │ │ + mla r1, r4, r8, r4 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + b.n e0cd4 │ │ │ │ + nop │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + @ instruction: 0xb722 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + @ instruction: 0xb71c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r7, [pc, #104] @ (e130c ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r0, [r2, #80] @ 0x50 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r2, [pc, #804] @ (e15d8 ) │ │ │ │ + subs r0, #1 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + add r2, pc │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + mov r0, r8 │ │ │ │ + blx 66e34 │ │ │ │ + mov r5, r0 │ │ │ │ + adds r0, r4, r0 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + vldr s18, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s18, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s18, s18 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s18, s18, s0 │ │ │ │ + vcmpe.f32 s18, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e1486 │ │ │ │ + vcmp.f32 s18, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.w e149a │ │ │ │ + vldr s19, [pc, #708] @ e15d4 │ │ │ │ + vmul.f32 s19, s18, s19 │ │ │ │ + vcmpe.f32 s19, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e157c │ │ │ │ + mul.w r6, r5, r9 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #688] @ (e15dc ) │ │ │ │ + mov r0, r8 │ │ │ │ + sub.w fp, r4, r3 │ │ │ │ + mov r1, r6 │ │ │ │ + add.w r3, fp, #1 │ │ │ │ + adds r1, #1 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ add.w r1, sl, r1, lsl #3 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #92] @ 0x5c │ │ │ │ + subs r6, r5, #1 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #108] @ 0x6c │ │ │ │ + str r6, [sp, #124] @ 0x7c │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r1, [sp, #92] @ 0x5c │ │ │ │ + add.w r0, fp, r5 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + adds r6, r5, #1 │ │ │ │ + adds r3, r1, r5 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r1, r9 │ │ │ │ add.w r3, sl, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - blx 626fc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - ldr.w fp, [sp, #228] @ 0xe4 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + add r6, fp │ │ │ │ + add r1, r5 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - ldr r5, [r2, #0] │ │ │ │ - sub.w r8, r3, r7 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add.w r4, r8, r5 │ │ │ │ - str r5, [sp, #108] @ 0x6c │ │ │ │ - str.w fp, [sp, #88] @ 0x58 │ │ │ │ - subs r6, #1 │ │ │ │ - bne.n e03a0 │ │ │ │ - mov r3, fp │ │ │ │ - mov fp, r4 │ │ │ │ - mov r4, r3 │ │ │ │ + add.w r6, r7, r6, lsl #3 │ │ │ │ + str r3, [r0, #0] │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + str r0, [sp, #100] @ 0x64 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + vstr s17, [r0, #4] │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + mov r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + mov r0, r8 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + blx 62578 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - mov r0, fp │ │ │ │ - mov r1, r4 │ │ │ │ - bl 6768d8 │ │ │ │ - str r0, [sp, #220] @ 0xdc │ │ │ │ - subs r0, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ - str r7, [sp, #212] @ 0xd4 │ │ │ │ - mla r3, r4, r0, r7 │ │ │ │ - ble.w e0692 │ │ │ │ - cmp r7, r3 │ │ │ │ - bgt.n e0490 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - subs r6, r3, r5 │ │ │ │ - mov.w r9, r4, lsl #3 │ │ │ │ - mov.w r8, r4, lsl #2 │ │ │ │ - rsb r9, r9, #0 │ │ │ │ - rsb r8, r8, #0 │ │ │ │ - add.w r0, r2, r6, lsl #3 │ │ │ │ - add.w r1, r2, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add.w lr, r2, r6, lsl #2 │ │ │ │ - add.w ip, r2, r3, lsl #2 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr.w sl, [r0, #-8] │ │ │ │ - mov fp, r6 │ │ │ │ - str.w sl, [r1, #-8] │ │ │ │ - subs r6, r6, r4 │ │ │ │ - ldr.w sl, [r0, #-4] │ │ │ │ - add r0, r9 │ │ │ │ - str.w sl, [r1, #-4] │ │ │ │ - add r1, r9 │ │ │ │ - ldr.w sl, [lr, #-4] │ │ │ │ - add lr, r8 │ │ │ │ - str.w sl, [ip, #-4] │ │ │ │ - mov sl, r2 │ │ │ │ - subs r2, r2, r4 │ │ │ │ - add ip, r8 │ │ │ │ - cmp r7, r2 │ │ │ │ - ble.n e0460 │ │ │ │ - strd sl, fp, [sp, #200] @ 0xc8 │ │ │ │ - strd r3, r4, [sp, #208] @ 0xd0 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - cmp r2, #1 │ │ │ │ - it eq │ │ │ │ - cmpeq r4, #1 │ │ │ │ - bne.w e0a30 │ │ │ │ - cmp r7, r3 │ │ │ │ - bgt.n e0524 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cmp r1, r3 │ │ │ │ + bgt.w e1b74 │ │ │ │ + ldr r2, [pc, #556] @ (e15e0 ) │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r8 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + blx 66e34 │ │ │ │ + add r0, r5 │ │ │ │ + add r0, fp │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + vldr s20, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s20, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s20, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + cmp r5, #1 │ │ │ │ + vadd.f32 s20, s20, s0 │ │ │ │ + bgt.w e1582 │ │ │ │ + vmov.f32 s15, s20 │ │ │ │ + vdiv.f32 s14, s18, s15 │ │ │ │ + vmul.f32 s14, s14, s19 │ │ │ │ + vcmpe.f32 s14, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.n e150c │ │ │ │ + ldr r5, [sp, #148] @ 0x94 │ │ │ │ + mov.w fp, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + b.w e096c │ │ │ │ + add.w r3, r2, r9 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ - add.w ip, r7, #1073741824 @ 0x40000000 │ │ │ │ - add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ - subs r1, r7, r5 │ │ │ │ - mov r6, r7 │ │ │ │ - add.w ip, r2, ip, lsl #2 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - add.w r0, r2, r7, lsl #3 │ │ │ │ - vldr s11, [r0, #-4] │ │ │ │ - mov r2, r6 │ │ │ │ - vldr s15, [r1, #20] │ │ │ │ - adds r6, #1 │ │ │ │ - vldr s13, [r0, #-8] │ │ │ │ - adds r1, #8 │ │ │ │ - vldr s12, [r1, #8] │ │ │ │ - adds r0, #8 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - cmp r3, r6 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vmla.f32 s15, s11, s12 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r0, #-12] │ │ │ │ - vstr s14, [r0, #-16] │ │ │ │ - vldmia ip!, {s15} │ │ │ │ - vldr s14, [r1, #8] │ │ │ │ - vldr s13, [r1, #12] │ │ │ │ - vmul.f32 s14, s15, s14 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r1, #8] │ │ │ │ - vstr s15, [r1, #12] │ │ │ │ - bge.n e04c2 │ │ │ │ - rsb r6, r5, #2 │ │ │ │ - add r6, r2 │ │ │ │ - strd r6, r2, [sp, #200] @ 0xc8 │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - cbz r3, e0554 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ + adds r3, #1 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + add r1, sp, #148 @ 0x94 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + sub.w r3, ip, r0 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + adds r3, r4, r3 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - cmp r3, r2 │ │ │ │ - ble.n e0554 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - ldr r1, [sp, #116] @ 0x74 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n e0554 │ │ │ │ - adds r3, r5, r2 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr.w r2, [r1, #-8] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr.w r2, [r1, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add r3, r0 │ │ │ │ + ldr r0, [pc, #408] @ (e15e4 ) │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #8] │ │ │ │ + mov r2, r8 │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add r3, sp, #164 @ 0xa4 │ │ │ │ + blx 5749c │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + adds r1, r4, r0 │ │ │ │ + mov r5, r0 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + add.w r3, r7, r1, lsl #3 │ │ │ │ + vldr s16, [r3] │ │ │ │ + vstr s17, [r3, #4] │ │ │ │ + b.w e0b76 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w e130e │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + mov r5, r0 │ │ │ │ + b.w e0b9c │ │ │ │ + ldr r5, [sp, #148] @ 0x94 │ │ │ │ + mov r0, r5 │ │ │ │ + b.w e0b9c │ │ │ │ + mul.w r3, r3, r9 │ │ │ │ + ldr r4, [pc, #320] @ (e15e8 ) │ │ │ │ + ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ + add r0, sp, #148 @ 0x94 │ │ │ │ adds r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - adds r3, #8 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - bne.w e0352 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ - ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ - cmp r3, #0 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ - ble.w e43be │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r5, [sp, #108] @ 0x6c │ │ │ │ - mov r8, r4 │ │ │ │ + add r4, pc │ │ │ │ + mov r1, fp │ │ │ │ + mov r2, r4 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + cmp r0, #1 │ │ │ │ + ble.w e0bb2 │ │ │ │ + mul.w r2, r9, r0 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + mov r3, r4 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + adds r6, r0, r2 │ │ │ │ + subs r0, #1 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + adds r2, #1 │ │ │ │ + add.w r0, sl, r6, lsl #3 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + vldr s14, [r0] │ │ │ │ + mov r0, r8 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [sp, #152] @ 0x98 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, fp │ │ │ │ + mov r0, r8 │ │ │ │ subs r3, #1 │ │ │ │ - ldr.w r9, [sp, #120] @ 0x78 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - rsb r3, r3, #1 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + blx 62578 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + b.w e0bb2 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + vldr s13, [pc, #196] @ e15d4 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + vcmpe.f32 s15, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e1dc0 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + mov.w fp, #2 │ │ │ │ + b.w e096c │ │ │ │ + subs r2, r2, r3 │ │ │ │ + mla r3, r3, r9, r9 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + add r2, r3 │ │ │ │ + add r3, r5 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + add.w r1, sl, r2, lsl #3 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 58120 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + b.w e0a1e │ │ │ │ + mla r1, r2, r8, r2 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + b.w e0cd0 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + b.w e0964 │ │ │ │ + ldr r2, [pc, #104] @ (e15ec ) │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + blx 66e34 │ │ │ │ + add r0, fp │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + vldr s21, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s21, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s21, s21 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s15, s21, s0 │ │ │ │ + vcmpe.f32 s20, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w e1402 │ │ │ │ + b.n e13fe │ │ │ │ + orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + push {r5, r6} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + cbz r6, e165a │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + uxtb r0, r5 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + sxth r6, r1 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + subs r3, #1 │ │ │ │ + add r6, sp, #180 @ 0xb4 │ │ │ │ + add r3, r4 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + add r2, sp, #172 @ 0xac │ │ │ │ + mov r1, r6 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + mov r0, r2 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r2, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + add r0, sp, #164 @ 0xa4 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + add r3, r4 │ │ │ │ + str r0, [sp, #92] @ 0x5c │ │ │ │ + add.w r1, r7, r3, lsl #3 │ │ │ │ + blx 6522c │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + mov r2, r6 │ │ │ │ + subs r3, #1 │ │ │ │ + vldr s16, [sp, #164] @ 0xa4 │ │ │ │ + add.w r1, r3, fp │ │ │ │ + vldr s18, [sp, #168] @ 0xa8 │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + blx 6522c │ │ │ │ + vldr s20, [sp, #168] @ 0xa8 │ │ │ │ + vldr s19, [sp, #164] @ 0xa4 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + mov r2, r6 │ │ │ │ + vmul.f32 s15, s18, s20 │ │ │ │ + ldr r0, [sp, #92] @ 0x5c │ │ │ │ + vmul.f32 s14, s18, s19 │ │ │ │ + movs r3, #0 │ │ │ │ + vmla.f32 s14, s16, s20 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + vnmls.f32 s15, s16, s19 │ │ │ │ + vstr s14, [sp, #168] @ 0xa8 │ │ │ │ + vsub.f32 s14, s15, s13 │ │ │ │ + vstr s15, [sp, #164] @ 0xa4 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [sp, #172] @ 0xac │ │ │ │ + blx 6522c │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + movs r2, #1 │ │ │ │ + vldr s11, [sp, #164] @ 0xa4 │ │ │ │ + vldr s15, [sp, #168] @ 0xa8 │ │ │ │ + subs r1, r3, #2 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + vstr s11, [sp, #180] @ 0xb4 │ │ │ │ + vstr s15, [sp, #184] @ 0xb8 │ │ │ │ + ble.w e0a62 │ │ │ │ + mov r1, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + mov r8, fp │ │ │ │ + mov r5, r6 │ │ │ │ + mov fp, sl │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + mov sl, r3 │ │ │ │ + b.n e16b8 │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + vldr s11, [sp, #180] @ 0xb4 │ │ │ │ + vldr s15, [sp, #184] @ 0xb8 │ │ │ │ + add.w r0, r2, r8 │ │ │ │ + str r0, [sp, #132] @ 0x84 │ │ │ │ + subs r1, #1 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + mul.w r1, r9, r1 │ │ │ │ + vldr s12, [r0] │ │ │ │ + vldr s10, [r0, #4] │ │ │ │ + adds r0, r4, r2 │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ + vmul.f32 s13, s18, s12 │ │ │ │ + add.w r0, r7, r0, lsl #3 │ │ │ │ + vmul.f32 s14, s18, s10 │ │ │ │ + vmla.f32 s13, s16, s10 │ │ │ │ + vldr s10, [r0, #4] │ │ │ │ + vnmls.f32 s14, s16, s12 │ │ │ │ + vldr s12, [r0] │ │ │ │ + adds r0, r1, r2 │ │ │ │ + add r1, r9 │ │ │ │ + add r1, r2 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + add.w r2, fp, r0, lsl #3 │ │ │ │ + mov r1, r5 │ │ │ │ + vsub.f32 s13, s13, s10 │ │ │ │ + mov r0, r6 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vmul.f32 s12, s13, s15 │ │ │ │ + vstr s13, [sp, #176] @ 0xb0 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vstr s14, [sp, #172] @ 0xac │ │ │ │ + vmla.f32 s15, s13, s11 │ │ │ │ + vmov.f32 s13, s12 │ │ │ │ + vnmls.f32 s13, s14, s11 │ │ │ │ + vstr s15, [sp, #168] @ 0xa8 │ │ │ │ + vstr s15, [r2, #4] │ │ │ │ + vstr s13, [sp, #164] @ 0xa4 │ │ │ │ + vstr s13, [r2] │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + vldr s15, [sp, #176] @ 0xb0 │ │ │ │ + adds r1, r4, r2 │ │ │ │ + str r1, [sp, #132] @ 0x84 │ │ │ │ + vldr s11, [sp, #172] @ 0xac │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + vldr s12, [r1] │ │ │ │ + add.w r0, fp, r0, lsl #3 │ │ │ │ + vldr s10, [r1, #4] │ │ │ │ + add.w r1, r2, r8 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ + adds r2, #1 │ │ │ │ + vmul.f32 s13, s20, s12 │ │ │ │ + add.w r1, r7, r1, lsl #3 │ │ │ │ + vmul.f32 s14, s20, s10 │ │ │ │ + vmla.f32 s13, s19, s10 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ + vldr s10, [r1, #4] │ │ │ │ + vnmls.f32 s14, s19, s12 │ │ │ │ + vldr s12, [r1] │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + cmp r2, r1 │ │ │ │ + vsub.f32 s13, s13, s10 │ │ │ │ + vsub.f32 s14, s14, s12 │ │ │ │ + vmul.f32 s12, s13, s15 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s11 │ │ │ │ + vmov.f32 s13, s12 │ │ │ │ + vnmls.f32 s13, s14, s11 │ │ │ │ + vstr s15, [sp, #168] @ 0xa8 │ │ │ │ + vstr s15, [r0, #4] │ │ │ │ + vstr s13, [r0] │ │ │ │ + vstr s13, [sp, #164] @ 0xa4 │ │ │ │ + ble.w e16ae │ │ │ │ + mov r3, sl │ │ │ │ + ldr r5, [sp, #92] @ 0x5c │ │ │ │ + mov sl, fp │ │ │ │ + mov fp, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + b.w e0a62 │ │ │ │ + adds r3, r0, r2 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + add r1, r0 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + add r2, sp, #180 @ 0xb4 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r4, [sp, #180] @ 0xb4 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + blx 6522c │ │ │ │ + add r3, sp, #172 @ 0xac │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + mov r0, r3 │ │ │ │ + mov r4, r3 │ │ │ │ + vldr s16, [sp, #164] @ 0xa4 │ │ │ │ + vldr s18, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + blx 62524 │ │ │ │ + ldr r1, [sp, #148] @ 0x94 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r6 │ │ │ │ + mla r1, r8, r1, r1 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + blx 6522c │ │ │ │ + vldr s20, [sp, #168] @ 0xa8 │ │ │ │ + vldr s19, [sp, #164] @ 0xa4 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + vmul.f32 s15, s18, s20 │ │ │ │ + mov r0, r6 │ │ │ │ + vmul.f32 s14, s18, s19 │ │ │ │ + movs r3, #0 │ │ │ │ + vmla.f32 s14, s16, s20 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + vnmls.f32 s15, s16, s19 │ │ │ │ + vstr s14, [sp, #168] @ 0xa8 │ │ │ │ + vsub.f32 s14, s15, s13 │ │ │ │ + vstr s15, [sp, #164] @ 0xa4 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [sp, #172] @ 0xac │ │ │ │ + blx 6522c │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r4, [sp, #148] @ 0x94 │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + adds r3, r4, #2 │ │ │ │ + cmp lr, r3 │ │ │ │ + str.w lr, [sp, #124] @ 0x7c │ │ │ │ + it ge │ │ │ │ + strdge r9, r7, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + it ge │ │ │ │ + ldrge.w r9, [sp, #100] @ 0x64 │ │ │ │ + blt.w e1e48 │ │ │ │ + mla r3, r4, fp, r3 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + blx 62524 │ │ │ │ + vldr s14, [sp, #176] @ 0xb0 │ │ │ │ + ldrd r3, r4, [sp, #144] @ 0x90 │ │ │ │ + vldr s9, [sp, #172] @ 0xac │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ + mul.w r2, r8, r4 │ │ │ │ + vldr s15, [sp, #184] @ 0xb8 │ │ │ │ + vldr s10, [sp, #180] @ 0xb4 │ │ │ │ + mla ip, r4, fp, fp │ │ │ │ + adds r0, r2, r3 │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ + add.w r1, r2, r8 │ │ │ │ + add.w r7, sl, r7, lsl #3 │ │ │ │ + add.w r0, r5, r0, lsl #3 │ │ │ │ + adds r6, r3, r1 │ │ │ │ + ldr.w lr, [sp, #124] @ 0x7c │ │ │ │ + vldr s11, [r0] │ │ │ │ + vldr s8, [r0, #4] │ │ │ │ + str r6, [sp, #132] @ 0x84 │ │ │ │ + add.w r6, r5, r6, lsl #3 │ │ │ │ + vmul.f32 s12, s18, s11 │ │ │ │ + vmul.f32 s13, s18, s8 │ │ │ │ + vmla.f32 s12, s16, s8 │ │ │ │ + vldr s8, [r6, #4] │ │ │ │ + vnmls.f32 s13, s16, s11 │ │ │ │ + vldr s11, [r6] │ │ │ │ + vsub.f32 s12, s12, s8 │ │ │ │ + vsub.f32 s13, s13, s11 │ │ │ │ + vmul.f32 s11, s12, s14 │ │ │ │ + vmul.f32 s14, s13, s14 │ │ │ │ + vmla.f32 s14, s12, s9 │ │ │ │ + vmov.f32 s12, s11 │ │ │ │ + vnmls.f32 s12, s13, s9 │ │ │ │ + vstr s14, [r7, #4] │ │ │ │ + vldr s11, [r6, #4] │ │ │ │ + vldr s8, [r0, #4] │ │ │ │ + vstr s12, [r7] │ │ │ │ + vmul.f32 s14, s20, s11 │ │ │ │ + vldr s12, [r6] │ │ │ │ + vldr s9, [r0] │ │ │ │ + add.w r0, r3, ip │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + vmul.f32 s13, s20, s12 │ │ │ │ + vnmls.f32 s14, s19, s12 │ │ │ │ + vmla.f32 s13, s19, s11 │ │ │ │ + add.w r0, sl, r0, lsl #3 │ │ │ │ + cmp r3, lr │ │ │ │ + vsub.f32 s14, s14, s9 │ │ │ │ + vsub.f32 s13, s13, s8 │ │ │ │ + vstr s14, [sp, #172] @ 0xac │ │ │ │ + vmul.f32 s12, s13, s15 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s10 │ │ │ │ + vstr s13, [sp, #176] @ 0xb0 │ │ │ │ + vmov.f32 s13, s12 │ │ │ │ + vnmls.f32 s13, s14, s10 │ │ │ │ + vstr s15, [sp, #168] @ 0xa8 │ │ │ │ + vstr s15, [r0, #4] │ │ │ │ + vstr s13, [sp, #164] @ 0xa4 │ │ │ │ + vstr s13, [r0] │ │ │ │ + add.w r0, r4, #1 │ │ │ │ + ble.n e1872 │ │ │ │ + ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ + ldr.w lr, [r9] │ │ │ │ + b.w e0f90 │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + mov fp, r9 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ + mov r0, r6 │ │ │ │ + negs r5, r1 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + mov r9, r7 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + str r5, [sp, #124] @ 0x7c │ │ │ │ + bl 676b54 │ │ │ │ + mla r3, r4, r8, r8 │ │ │ │ + subs r1, r6, r1 │ │ │ │ + adds r4, r1, #1 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [pc, #732] @ (e1c74 ) │ │ │ │ + cmp r5, #0 │ │ │ │ + ldr r3, [pc, #732] @ (e1c78 ) │ │ │ │ + add r1, pc │ │ │ │ + vldr s16, [pc, #716] @ e1c6c │ │ │ │ + add r3, pc │ │ │ │ + add.w r2, r1, #4 │ │ │ │ + str r3, [sp, #68] @ 0x44 │ │ │ │ + add.w r3, r3, #4 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + vldr s17, [pc, #696] @ e1c70 │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ + blt.w e1b0a │ │ │ │ + cmp r4, #1 │ │ │ │ + ite gt │ │ │ │ + movgt r1, #0 │ │ │ │ + movle r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w e1b14 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + subs r1, r2, r4 │ │ │ │ + adds r1, #1 │ │ │ │ + cmp r1, r0 │ │ │ │ + it ge │ │ │ │ + movge r1, r0 │ │ │ │ + str r1, [sp, #156] @ 0x9c │ │ │ │ + add r1, r4 │ │ │ │ + subs r1, #1 │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ + cmp r1, r4 │ │ │ │ + itt lt │ │ │ │ + addlt.w ip, sp, #164 @ 0xa4 │ │ │ │ + addlt r1, sp, #132 @ 0x84 │ │ │ │ + blt.n e1a9c │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + mul.w r8, r4, fp │ │ │ │ + add.w ip, sp, #164 @ 0xa4 │ │ │ │ + str.w r9, [sp, #92] @ 0x5c │ │ │ │ + adds r6, r1, r4 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + add.w r7, r4, r8 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r9, ip │ │ │ │ + add.w r6, r1, r6, lsl #3 │ │ │ │ + add.w r5, sl, r7, lsl #3 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ + add r1, sp, #132 @ 0x84 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + b.n e1a22 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + subs r3, r3, r2 │ │ │ │ + mla r2, r2, fp, fp │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + vstr s16, [r5, #4] │ │ │ │ + add r2, r0 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + add.w r3, r8, r0 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + subs r0, r4, r0 │ │ │ │ + adds r0, #1 │ │ │ │ + str r1, [sp, #16] │ │ │ │ + str r0, [sp, #132] @ 0x84 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + ldr r0, [pc, #556] @ (e1c7c ) │ │ │ │ + adds r4, #1 │ │ │ │ + strd r6, r1, [sp, #8] │ │ │ │ + add r8, fp │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add r0, pc │ │ │ │ + str r1, [sp, #4] │ │ │ │ + adds r6, #8 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + mov r3, r9 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + vstr s17, [sp, #168] @ 0xa8 │ │ │ │ + blx 5749c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ + vstr s16, [r5, #4] │ │ │ │ + add r5, r3 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + cmp r3, r4 │ │ │ │ + bge.n e1a1a │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov ip, r9 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + mul.w r3, r4, fp │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + mla r2, r2, fp, fp │ │ │ │ + strd r1, ip, [sp] │ │ │ │ + adds r3, #1 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + adds r2, #1 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r3, r4 │ │ │ │ + ldr r2, [sp, #84] @ 0x54 │ │ │ │ + subs r4, #1 │ │ │ │ + str r1, [sp, #32] │ │ │ │ + str r0, [sp, #20] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r1, [pc, #424] @ (e1c80 ) │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ + ldr r0, [pc, #424] @ (e1c84 ) │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r1, pc │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + add r0, pc │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add r3, sp, #156 @ 0x9c │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ + vstr s17, [sp, #168] @ 0xa8 │ │ │ │ + blx 5bf1c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ + ldr r5, [sp, #124] @ 0x7c │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + add r4, r5 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r5, #0 │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ + bge.w e19be │ │ │ │ + cmp r4, #0 │ │ │ │ + ite le │ │ │ │ + movle r1, #0 │ │ │ │ + movgt r1, #1 │ │ │ │ + b.n e19c6 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ + mov r7, r9 │ │ │ │ + ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ + adds r2, #1 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + add r4, sp, #124 @ 0x7c │ │ │ │ + ldr.w r0, [r5, r2, lsl #2] │ │ │ │ + cmp r0, #0 │ │ │ │ + itet lt │ │ │ │ + addlt r1, r2, #1 │ │ │ │ + movge r1, r2 │ │ │ │ + neglt r0, r0 │ │ │ │ + adds r1, #1 │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ + beq.n e1b44 │ │ │ │ + cmp r1, r3 │ │ │ │ + ble.n e1b4c │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + b.w e11f0 │ │ │ │ + mov r2, r1 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.n e1b22 │ │ │ │ + b.n e1b3c │ │ │ │ + subs r3, r3, r1 │ │ │ │ + mul.w r1, fp, r1 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + adds r3, r1, r2 │ │ │ │ + add r1, r0 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r0, r4 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + str r6, [sp, #0] │ │ │ │ + blx 58120 │ │ │ │ + ldr.w r3, [r8] │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + b.n e1b46 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + mla r3, r3, r9, r9 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + adds r3, #1 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + adds r2, #4 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + add.w r3, fp, r3, lsl #1 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [pc, #240] @ (e1c88 ) │ │ │ │ + add r3, r5 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add.w r3, r7, r3, lsl #3 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r0, pc │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add r1, sp, #148 @ 0x94 │ │ │ │ + mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ + movs r3, #0 │ │ │ │ + movt r3, #49024 @ 0xbf80 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + add r3, sp, #164 @ 0xa4 │ │ │ │ + blx 5749c │ │ │ │ + ldr r3, [sp, #92] @ 0x5c │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + vstr s17, [r3, #4] │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + b.w e13b2 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + mov r4, r2 │ │ │ │ + adds r2, #1 │ │ │ │ + mov r0, r7 │ │ │ │ + mla r3, r3, r8, r8 │ │ │ │ + adds r1, r3, r2 │ │ │ │ + ldr r2, [pc, #164] @ (e1c8c ) │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + add r2, pc │ │ │ │ + blx 66e34 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + adds r2, r0, r4 │ │ │ │ + mla r0, r3, r8, r8 │ │ │ │ + add r0, r2 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + add.w r0, r5, r0, lsl #3 │ │ │ │ + vldr s20, [r0] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s20, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s20, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s15, s20, s0 │ │ │ │ + vcmpe.f32 s19, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w e0f24 │ │ │ │ + b.w e0f20 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + adds r1, r3, #1 │ │ │ │ + adds r3, r0, r1 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + add r1, r0 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + mla r0, r3, r8, r8 │ │ │ │ + b.w e0e5c │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + strh r0, [r0, #0] │ │ │ │ + add r5, sp, #1016 @ 0x3f8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + str r2, [r0, #80] @ 0x50 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + str r4, [r7, #56] @ 0x38 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + mul.w r1, fp, r2 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + adds r3, r2, #1 │ │ │ │ + add r2, r1 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + add r3, r1 │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ + vldr s14, [r2] │ │ │ │ + add.w r2, sl, r3, lsl #3 │ │ │ │ + mov r3, r4 │ │ │ │ + vdiv.f32 s15, s13, s14 │ │ │ │ + vstr s15, [sp, #152] @ 0x98 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr.w r1, [r9] │ │ │ │ + mov r0, r7 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + adds r1, r3, #1 │ │ │ │ + mla r1, r8, r3, r1 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + str.w r4, [r3, r2, lsl #2] │ │ │ │ + movs r3, #1 │ │ │ │ + b.w e0d08 │ │ │ │ + adds r1, r4, #2 │ │ │ │ + movs r6, #2 │ │ │ │ + mov r4, r3 │ │ │ │ + mul.w r2, r0, fp │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + mla r3, r1, fp, r4 │ │ │ │ + add r1, r2 │ │ │ │ + add r2, r0 │ │ │ │ + subs r0, r4, r0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ + subs r0, #1 │ │ │ │ + add.w r2, sl, r2, lsl #3 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + ldr r4, [pc, #324] @ (e1e60 ) │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add r4, pc │ │ │ │ + str r2, [r0, #0] │ │ │ │ + vstr s17, [r0, #4] │ │ │ │ + mov r2, r4 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + subs r1, #1 │ │ │ │ + mla r3, r3, fp, fp │ │ │ │ + str r1, [sp, #124] @ 0x7c │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + adds r1, r3, r1 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + blx 62578 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + cmp r3, r1 │ │ │ │ + bgt.n e1d9c │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + cmp r3, #1 │ │ │ │ + ble.n e1d78 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + add r3, fp │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r1, sl, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r3, fp │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + blx 58120 │ │ │ │ + ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + add r0, sp, #160 @ 0xa0 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + add r1, r8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + blx 58120 │ │ │ │ + ldr r4, [sp, #148] @ 0x94 │ │ │ │ + cmp r6, #1 │ │ │ │ + beq.n e1e38 │ │ │ │ + mla r1, r4, r8, r8 │ │ │ │ + adds r0, r4, #1 │ │ │ │ + b.w e0f78 │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + subs r3, r3, r1 │ │ │ │ + adds r1, #1 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + mov r2, r4 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add r3, r1 │ │ │ │ + mla r1, r0, fp, r1 │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + blx 5d9c8 │ │ │ │ + b.n e1d54 │ │ │ │ + ldr r2, [pc, #160] @ (e1e64 ) │ │ │ │ + add r0, sp, #148 @ 0x94 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov.w fp, #1 │ │ │ │ + add r2, pc │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + b.w e096c │ │ │ │ + ldr r2, [pc, #140] @ (e1e68 ) │ │ │ │ + sub.w r3, r1, r8 │ │ │ │ + add r3, r4 │ │ │ │ + add r1, r4 │ │ │ │ + add r2, pc │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + ldr.w r0, [r9] │ │ │ │ + subs r0, r0, r4 │ │ │ │ + adds r0, #1 │ │ │ │ + str r0, [sp, #124] @ 0x7c │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ + cmp r3, r0 │ │ │ │ + beq.n e1e1e │ │ │ │ + adds r1, r0, #1 │ │ │ │ + movs r6, #1 │ │ │ │ + mov r4, r3 │ │ │ │ + b.n e1cf2 │ │ │ │ + ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ + mov fp, r9 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ + subs r6, r2, #1 │ │ │ │ + b.n e197a │ │ │ │ + mla r1, r3, r8, r3 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + b.w e0cd4 │ │ │ │ + mov r3, r2 │ │ │ │ + mov r4, r1 │ │ │ │ + subs r6, r2, #1 │ │ │ │ + b.n e197a │ │ │ │ + mla r1, r4, r8, r4 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + b.w e0cd4 │ │ │ │ + mul.w r2, r8, r4 │ │ │ │ + adds r0, r4, #1 │ │ │ │ + mla ip, r4, fp, fp │ │ │ │ + add.w r1, r8, r2 │ │ │ │ + b.w e0f90 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + add r2, sp, #496 @ 0x1f0 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r1, sp, #824 @ 0x338 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r1, sp, #720 @ 0x2d0 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + │ │ │ │ +000e1e6c : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d14} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3560] @ 0xde8 │ │ │ │ + ldr r5, [pc, #908] @ (e2210 ) │ │ │ │ + sub sp, #444 @ 0x1bc │ │ │ │ + ldr r4, [pc, #908] @ (e2214 ) │ │ │ │ + mov r6, r3 │ │ │ │ + add r5, pc │ │ │ │ + mov r7, r2 │ │ │ │ + ldr.w ip, [sp, #560] @ 0x230 │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + str r4, [sp, #436] @ 0x1b4 │ │ │ │ + mov.w r4, #0 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #564] @ 0x234 │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ + str r1, [sp, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + movs r3, #0 │ │ │ │ + ldr r1, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + str r3, [r0, #0] │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + ldrd r2, r1, [sp, #548] @ 0x224 │ │ │ │ + str r1, [sp, #132] @ 0x84 │ │ │ │ + ldr r1, [r7, #0] │ │ │ │ + str r0, [sp, #252] @ 0xfc │ │ │ │ + ldr r0, [sp, #556] @ 0x22c │ │ │ │ + ldr r3, [sp, #540] @ 0x21c │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r0, [sp, #164] @ 0xa4 │ │ │ │ + cmp r1, #0 │ │ │ │ + beq.w e2c64 │ │ │ │ + subs r2, #8 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ + adds r2, r4, #1 │ │ │ │ + ldr r5, [r5, #0] │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [sp, #100] @ 0x64 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ + sub.w r8, r3, r2 │ │ │ │ + cmp r4, r5 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + beq.w e32cc │ │ │ │ + subs r6, r5, #3 │ │ │ │ + cmp r4, r6 │ │ │ │ + bgt.n e1f2e │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r9, r2 │ │ │ │ + subs r0, r5, #2 │ │ │ │ + mov r2, r4 │ │ │ │ + mov.w lr, #0 │ │ │ │ + mul.w r7, r3, r4 │ │ │ │ + adds r3, r7, r4 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + adds r2, #1 │ │ │ │ + str.w lr, [r3, #16] │ │ │ │ + str.w lr, [r3, #20] │ │ │ │ + cmp r2, r0 │ │ │ │ + str.w lr, [r3, #24] │ │ │ │ + str.w lr, [r3, #28] │ │ │ │ + add r3, r9 │ │ │ │ + bne.n e1f08 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + adds r3, r4, #3 │ │ │ │ + subs r6, r6, r4 │ │ │ │ + add r3, r7 │ │ │ │ + mla r3, r2, r6, r3 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + subs r3, r5, #1 │ │ │ │ + cmp r4, r3 │ │ │ │ + bge.n e1f46 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + subs r3, r5, #2 │ │ │ │ + mla r3, r2, r3, r5 │ │ │ │ + movs r2, #0 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #260] @ 0x104 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + add.w r3, r7, #1 │ │ │ │ + itt eq │ │ │ │ + moveq r1, r5 │ │ │ │ + moveq r0, r4 │ │ │ │ + sub.w r3, ip, r3, lsl #3 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + add.w r3, r4, #1 │ │ │ │ + it ne │ │ │ │ + movne r0, #1 │ │ │ │ + cmp r5, r3 │ │ │ │ + blt.w e20fe │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + mul.w sl, r7, r3 │ │ │ │ + vldr s17, [pc, #656] @ e220c │ │ │ │ + str r1, [sp, #32] │ │ │ │ + mul.w r2, r3, r2 │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ + mla r7, r5, r6, r3 │ │ │ │ + add.w r4, r8, r2, lsl #3 │ │ │ │ + mla r2, r3, r5, r0 │ │ │ │ + ldr r3, [pc, #644] @ (e2218 ) │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add.w r9, r8, r2, lsl #3 │ │ │ │ + subs r3, #8 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #396 @ 0x18c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + b.n e1fc0 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + adds r6, #1 │ │ │ │ + add sl, r3 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + add r7, r3 │ │ │ │ + ldr r3, [sp, #60] @ 0x3c │ │ │ │ + add r4, r3 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add r9, r3 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + cmp r3, fp │ │ │ │ + blt.w e20f6 │ │ │ │ + add.w r5, r8, r7, lsl #3 │ │ │ │ + add.w fp, r6, #2 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 65794 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n e1fa6 │ │ │ │ + vldr s16, [r5] │ │ │ │ + mov r0, r5 │ │ │ │ + strd r7, r7, [sp, #264] @ 0x108 │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + add r0, sp, #292 @ 0x124 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vldr s13, [r3, #4] │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vdiv.f32 s14, s15, s16 │ │ │ │ + vdiv.f32 s15, s13, s16 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [sp, #396] @ 0x18c │ │ │ │ + vstr s15, [sp, #400] @ 0x190 │ │ │ │ + blx 62524 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s13, [sp, #296] @ 0x128 │ │ │ │ + mov r0, r5 │ │ │ │ + vldr s15, [sp, #292] @ 0x124 │ │ │ │ + add r5, sp, #264 @ 0x108 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ + vdiv.f32 s14, s15, s0 │ │ │ │ + vdiv.f32 s15, s13, s0 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [sp, #396] @ 0x18c │ │ │ │ + vstr s15, [sp, #400] @ 0x190 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + mov r0, r5 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + mov r2, r4 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + subs r5, r5, r6 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ + add r5, sp, #284 @ 0x11c │ │ │ │ + vstr s0, [r3] │ │ │ │ + vstr s17, [r3, #4] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + cmp r2, fp │ │ │ │ + ite le │ │ │ │ + rsble r3, r3, r2 │ │ │ │ + rsbgt r3, r3, fp │ │ │ │ + str r2, [sp, #268] @ 0x10c │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + mov r2, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e1fa6 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + subs r3, r3, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + add r3, sl │ │ │ │ + add.w r2, r2, r3, lsl #3 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + blx 574e4 │ │ │ │ + b.n e1fa6 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + subs r5, r5, r4 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + adds r5, #1 │ │ │ │ + ldr r0, [pc, #276] @ (e221c ) │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add r0, pc │ │ │ │ + subs r3, r3, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #272] @ 0x110 │ │ │ │ + blx 57478 │ │ │ │ + vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ + add r0, sp, #276 @ 0x114 │ │ │ │ + vdiv.f32 s14, s13, s0 │ │ │ │ + vstr s0, [sp, #276] @ 0x114 │ │ │ │ + vstr s14, [sp, #280] @ 0x118 │ │ │ │ + blx 639fc │ │ │ │ + ldr r0, [pc, #236] @ (e2220 ) │ │ │ │ + add r0, pc │ │ │ │ + blx 57478 │ │ │ │ + vmov s15, r5 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + vmov.f32 s17, s0 │ │ │ │ + vcvt.f32.s32 s15, s15 │ │ │ │ + vldr s14, [sp, #276] @ 0x114 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + vdiv.f32 s18, s15, s0 │ │ │ │ + vmul.f32 s18, s18, s14 │ │ │ │ + cbz r3, e215c │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr.w r9, [r2] │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + cmp r9, r3 │ │ │ │ + bgt.w e2c64 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + mov fp, r9 │ │ │ │ + ldr r3, [pc, #176] @ (e2224 ) │ │ │ │ + mov r9, r8 │ │ │ │ + subs r1, #8 │ │ │ │ + ldr r2, [pc, #172] @ (e2228 ) │ │ │ │ + str r1, [sp, #108] @ 0x6c │ │ │ │ + movs r1, #1 │ │ │ │ + str r1, [sp, #36] @ 0x24 │ │ │ │ + add r3, pc │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add r2, pc │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + adds r3, #4 │ │ │ │ + mov sl, r1 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + adds r3, r2, #4 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + str r0, [sp, #148] @ 0x94 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + vmov.f32 s28, s18 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vmov.f32 s18, s17 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + subs r4, r1, #1 │ │ │ │ + add.w r7, fp, #1 │ │ │ │ + mov fp, r9 │ │ │ │ + mul.w r0, sl, r1 │ │ │ │ + str r4, [sp, #196] @ 0xc4 │ │ │ │ + mul.w r3, r3, r1 │ │ │ │ + str r0, [sp, #228] @ 0xe4 │ │ │ │ + str r3, [sp, #248] @ 0xf8 │ │ │ │ + sub.w r3, r0, sl │ │ │ │ + adds r2, r3, r2 │ │ │ │ + adds r5, r1, r0 │ │ │ │ + add r2, r1 │ │ │ │ + str r5, [sp, #220] @ 0xdc │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r2, [sp, #244] @ 0xf4 │ │ │ │ + adds r2, r4, r0 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ + adds r2, r1, r3 │ │ │ │ + adds r3, r4, r3 │ │ │ │ + add.w r1, r9, r5, lsl #3 │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + mov r9, sl │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ + movs r2, #0 │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + str r3, [sp, #236] @ 0xec │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #260] @ 0x104 │ │ │ │ + cmp r7, r3 │ │ │ │ + bgt.w e32a8 │ │ │ │ + mov r8, r3 │ │ │ │ + str.w r9, [sp, #12] │ │ │ │ + add r3, sp, #284 @ 0x11c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + b.n e2234 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r0, r1 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + add r6, pc, #144 @ (adr r6, e22b8 ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r6, pc, #128 @ (adr r6, e22ac ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + cmp r8, r3 │ │ │ │ + blt.w e2f74 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov sl, r8 │ │ │ │ + add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ + mul.w r6, r3, r8 │ │ │ │ + add.w r5, r6, sl │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ + add.w r4, fp, r5, lsl #3 │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s16, [r4] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmpe.f32 s16, s28 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e25c2 │ │ │ │ + add.w r3, r8, r6 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + adds r2, r6, r2 │ │ │ │ + add.w r6, fp, r3, lsl #3 │ │ │ │ + mov r0, r6 │ │ │ │ + add.w r9, r2, sl │ │ │ │ + str r2, [sp, #16] │ │ │ │ + vldr s19, [r6] │ │ │ │ + add.w r7, fp, r9, lsl #3 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + str.w r9, [sp, #268] @ 0x10c │ │ │ │ + blx 65794 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + mov r0, r7 │ │ │ │ + vcvt.f32.f64 s20, d0 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + vldr s16, [r3] │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s20, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s20, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vadd.f32 s19, s19, s20 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s15, s16, s0 │ │ │ │ + vadd.f32 s15, s15, s19 │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.n e235e │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r8, r3 │ │ │ │ + ble.n e233c │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + subs r3, r2, r3 │ │ │ │ + add r3, r8 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + vldr s14, [r3] │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, sl │ │ │ │ + ble.n e235e │ │ │ │ + add.w r3, fp, r9, lsl #3 │ │ │ │ + vldr s14, [r3, #8] │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + vldr s16, [r4] │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt.w e222c │ │ │ │ + mov r0, r4 │ │ │ │ + add.w r3, r8, r2 │ │ │ │ + str r3, [sp, #268] @ 0x10c │ │ │ │ + str r3, [sp, #16] │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r2, [sp, #268] @ 0x10c │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + add.w r2, fp, r2, lsl #3 │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s19, [r2] │ │ │ │ + add.w r2, fp, r3, lsl #3 │ │ │ │ + mov r0, r2 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s21, [r4] │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + strd r5, r3, [sp, #264] @ 0x108 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s19, s19, s0 │ │ │ │ + vcmp.f32 s16, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s19, s16 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s21, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + vldr s20, [r3] │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s21, s21 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s21, s21, s0 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s20, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s22, [r7] │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s13, [r7, #4] │ │ │ │ + vldr s14, [r6] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r6, #4] │ │ │ │ + vsub.f32 s14, s14, s22 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + strd r3, r9, [sp, #264] @ 0x108 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s20, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s20, s20, s0 │ │ │ │ + vcmp.f32 s21, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s20, s21 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s22, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s16, [sp, #284] @ 0x11c │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s22, s22 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s22, s22, s0 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s21, [r7] │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s13, [r7, #4] │ │ │ │ + vldr s14, [r6] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vldr s15, [r6, #4] │ │ │ │ + vsub.f32 s14, s14, s21 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + strd r3, r9, [sp, #264] @ 0x108 │ │ │ │ + vsub.f32 s15, s15, s13 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s22, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s16, s22 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s21, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s21, s21 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s22, s21, s0 │ │ │ │ + vldr s21, [sp, #284] @ 0x11c │ │ │ │ + blx 65794 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vadd.f32 s12, s19, s16 │ │ │ │ + vcmpe.f32 s21, #0.0 │ │ │ │ + vdiv.f32 s15, s16, s12 │ │ │ │ + vdiv.f32 s13, s19, s12 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s21, s21 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s14, s21, s0 │ │ │ │ + vcmp.f32 s22, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ls │ │ │ │ + vmovls.f32 s14, s22 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vmul.f32 s14, s13, s20 │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ + vcmp.f32 s28, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s15, s28 │ │ │ │ + vcmpe.f32 s14, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bhi.w e222c │ │ │ │ + ldr.w r9, [sp, #12] │ │ │ │ + mov r8, sl │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r1, r8 │ │ │ │ + bge.n e25e2 │ │ │ │ + add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ + movs r0, #0 │ │ │ │ + mla r2, r9, r2, r8 │ │ │ │ + add.w r2, fp, r2, lsl #3 │ │ │ │ + str r0, [r2, #0] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + cmp r8, r3 │ │ │ │ + bge.w e3272 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + it eq │ │ │ │ + moveq r3, r2 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + it eq │ │ │ │ + moveq r3, r8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + cmp r3, #10 │ │ │ │ + beq.w e3020 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + vldr s21, [r3] │ │ │ │ + vldr s22, [r3, #4] │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + cmp r3, #20 │ │ │ │ + beq.w e3000 │ │ │ │ + add r6, sp, #292 @ 0x124 │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ + ldr r1, [sp, #224] @ 0xe0 │ │ │ │ + mov r0, r6 │ │ │ │ + add r5, sp, #300 @ 0x12c │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + blx 601e8 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + mov r0, r5 │ │ │ │ + add r7, sp, #340 @ 0x154 │ │ │ │ + blx 601e8 │ │ │ │ + vldr s15, [sp, #296] @ 0x128 │ │ │ │ + vldr s12, [sp, #304] @ 0x130 │ │ │ │ + mov r0, r7 │ │ │ │ + vldr s14, [sp, #300] @ 0x12c │ │ │ │ + vldr s13, [sp, #292] @ 0x124 │ │ │ │ + vmul.f32 s16, s15, s12 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s12 │ │ │ │ + vnmls.f32 s16, s13, s14 │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s15, [sp, #344] @ 0x158 │ │ │ │ + vstr s16, [sp, #284] @ 0x11c │ │ │ │ + vstr s16, [sp, #340] @ 0x154 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w e3052 │ │ │ │ + ldr r1, [sp, #196] @ 0xc4 │ │ │ │ + add.w r7, r8, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [sp, #260] @ 0x104 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + add.w sl, sp, #404 @ 0x194 │ │ │ │ + str r7, [sp, #16] │ │ │ │ + add r6, sp, #380 @ 0x17c │ │ │ │ + ldr r4, [sp, #148] @ 0x94 │ │ │ │ + add r5, sp, #388 @ 0x184 │ │ │ │ + vldr s17, [pc, #8] @ e26c0 │ │ │ │ + mov r8, fp │ │ │ │ + mov r7, r1 │ │ │ │ + b.n e286a │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + mul.w r3, r9, r7 │ │ │ │ + add.w ip, r7, #1 │ │ │ │ + mov r0, sl │ │ │ │ + add.w lr, r3, r7 │ │ │ │ + add.w fp, r3, r9 │ │ │ │ + add r3, ip │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + add.w lr, r8, lr, lsl #3 │ │ │ │ + add ip, fp │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + sub.w fp, fp, r4 │ │ │ │ + vldr s14, [lr, #4] │ │ │ │ + vldr s13, [lr] │ │ │ │ + vldr s20, [r3] │ │ │ │ + add.w r3, r8, ip, lsl #3 │ │ │ │ + vsub.f32 s15, s14, s22 │ │ │ │ + vstr s14, [sp, #384] @ 0x180 │ │ │ │ + vsub.f32 s16, s13, s21 │ │ │ │ + vstr s13, [sp, #380] @ 0x17c │ │ │ │ + ldr.w ip, [r3] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str.w ip, [sp, #388] @ 0x184 │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s15, [sp, #408] @ 0x198 │ │ │ │ + vstr s16, [sp, #284] @ 0x11c │ │ │ │ + vstr s16, [sp, #404] @ 0x194 │ │ │ │ + str r3, [sp, #392] @ 0x188 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [sp, #408] @ 0x198 │ │ │ │ + add.w r3, fp, r7 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + mov r0, sl │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + vstr s17, [sp, #432] @ 0x1b0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + add.w fp, r7, #4294967295 @ 0xffffffff │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s20, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vadd.f32 s16, s16, s0 │ │ │ │ + ite lt │ │ │ │ + vneglt.f32 s15, s20 │ │ │ │ + vmovge.f32 s15, s20 │ │ │ │ + vadd.f32 s16, s16, s15 │ │ │ │ + vldr s15, [sp, #404] @ 0x194 │ │ │ │ + vdiv.f32 s26, s20, s16 │ │ │ │ + vldr s20, [r3] │ │ │ │ + vdiv.f32 s19, s15, s16 │ │ │ │ + vdiv.f32 s15, s14, s16 │ │ │ │ + vstr s26, [sp, #428] @ 0x1ac │ │ │ │ + vstr s19, [sp, #284] @ 0x11c │ │ │ │ + vstr s19, [sp, #404] @ 0x194 │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s15, [sp, #408] @ 0x198 │ │ │ │ + vstr s15, [sp, #424] @ 0x1a8 │ │ │ │ + vstr s19, [sp, #420] @ 0x1a4 │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r6 │ │ │ │ + vcvt.f32.f64 s25, d0 │ │ │ │ + vldr s23, [sp, #380] @ 0x17c │ │ │ │ + blx 65794 │ │ │ │ + mov r0, r5 │ │ │ │ + vcvt.f32.f64 s24, d0 │ │ │ │ + vldr s16, [sp, #388] @ 0x184 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s20, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s26, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s20, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s26, s26 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s25, #0.0 │ │ │ │ + vmul.f32 s20, s20, s26 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s23, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s25, s25 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s24, #0.0 │ │ │ │ + vadd.f32 s19, s19, s25 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s23, s23 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s24, s24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + vadd.f32 s23, s23, s24 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s16, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s15, s16, s0 │ │ │ │ + vadd.f32 s15, s15, s23 │ │ │ │ + vmul.f32 s15, s15, s19 │ │ │ │ + vmul.f32 s15, s15, s18 │ │ │ │ + vcmpe.f32 s20, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls.w e2f5c │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + mov r7, fp │ │ │ │ + cmp r7, r3 │ │ │ │ + bge.w e26c4 │ │ │ │ + mov fp, r8 │ │ │ │ + str r7, [sp, #20] │ │ │ │ + ldrd r8, r7, [sp, #12] │ │ │ │ + mov r0, sl │ │ │ │ + mul.w r2, r9, r8 │ │ │ │ + add.w r4, r2, r8 │ │ │ │ + add.w r4, fp, r4, lsl #3 │ │ │ │ + vldr s15, [r4, #4] │ │ │ │ + vldr s14, [r4] │ │ │ │ + add.w r4, r2, r9 │ │ │ │ + add r2, r7 │ │ │ │ + str r2, [sp, #260] @ 0x104 │ │ │ │ + add r4, r7 │ │ │ │ + vsub.f32 s22, s15, s22 │ │ │ │ + add.w r2, fp, r2, lsl #3 │ │ │ │ + vsub.f32 s21, s14, s21 │ │ │ │ + vstr s15, [sp, #384] @ 0x180 │ │ │ │ + vstr s14, [sp, #380] @ 0x17c │ │ │ │ + vldr s16, [r2] │ │ │ │ + add.w r2, fp, r4, lsl #3 │ │ │ │ + vstr s21, [sp, #284] @ 0x11c │ │ │ │ + vstr s21, [sp, #404] @ 0x194 │ │ │ │ + ldr r4, [r2, #0] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + str r2, [sp, #392] @ 0x188 │ │ │ │ + str r4, [sp, #388] @ 0x184 │ │ │ │ + vstr s22, [sp, #288] @ 0x120 │ │ │ │ + vstr s22, [sp, #408] @ 0x198 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s21, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s14, [sp, #404] @ 0x194 │ │ │ │ + movs r2, #0 │ │ │ │ + vldr s11, [sp, #408] @ 0x198 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s21, s21 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s16, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vadd.f32 s21, s21, s0 │ │ │ │ + ite lt │ │ │ │ + vneglt.f32 s15, s16 │ │ │ │ + vmovge.f32 s15, s16 │ │ │ │ + cmp r1, r3 │ │ │ │ + vadd.f32 s15, s21, s15 │ │ │ │ + vdiv.f32 s13, s14, s15 │ │ │ │ + vdiv.f32 s12, s16, s15 │ │ │ │ + vdiv.f32 s14, s11, s15 │ │ │ │ + vstr s13, [sp, #284] @ 0x11c │ │ │ │ + vstr s13, [sp, #404] @ 0x194 │ │ │ │ + vstr s13, [sp, #420] @ 0x1a4 │ │ │ │ + vstr s14, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [sp, #408] @ 0x198 │ │ │ │ + vstr s14, [sp, #424] @ 0x1a8 │ │ │ │ + vstr s12, [sp, #428] @ 0x1ac │ │ │ │ + bgt.w e2f6e │ │ │ │ + cmp r8, r1 │ │ │ │ + mul.w r2, r9, r1 │ │ │ │ + ite ge │ │ │ │ + movge r3, #0 │ │ │ │ + movlt r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + subs r3, r1, #1 │ │ │ │ + adds r0, r1, #1 │ │ │ │ + ldr r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + mla r3, r9, r3, r1 │ │ │ │ + str.w fp, [sp, #92] @ 0x5c │ │ │ │ + mul.w lr, r9, r0 │ │ │ │ + vldr s19, [pc, #-688] @ e26c0 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mul.w ip, r4, r1 │ │ │ │ + mov sl, lr │ │ │ │ + str.w ip, [sp, #52] @ 0x34 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + mul.w r3, r3, r1 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ + str.w ip, [sp, #188] @ 0xbc │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + adds r3, r2, r1 │ │ │ │ + strd r7, lr, [sp, #200] @ 0xc8 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + adds r3, r2, r5 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #180] @ 0xb4 │ │ │ │ + add.w r3, r1, lr │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ + mul.w r3, r4, r0 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r3, [pc, #2352] @ e32ec │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + adds r3, r0, r2 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + add.w r3, fp, r5, lsl #3 │ │ │ │ + mov fp, r9 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + add r3, sp, #412 @ 0x19c │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add r3, sp, #420 @ 0x1a4 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + add r3, sp, #428 @ 0x1ac │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r3, sp, #364 @ 0x16c │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.w e2c8a │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldrd r1, r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ + blx 668cc │ │ │ │ + vldr s13, [sp, #432] @ 0x1b0 │ │ │ │ + vldr s15, [sp, #368] @ 0x170 │ │ │ │ + vldr s14, [sp, #428] @ 0x1ac │ │ │ │ + vldr s12, [sp, #364] @ 0x16c │ │ │ │ + vmul.f32 s20, s13, s15 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + vmla.f32 s15, s13, s12 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + cmp r3, r2 │ │ │ │ + vstr s14, [sp, #372] @ 0x174 │ │ │ │ + vnmls.f32 s20, s14, s12 │ │ │ │ + vstr s13, [sp, #376] @ 0x178 │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s20, [sp, #284] @ 0x11c │ │ │ │ + blt.n e2ae0 │ │ │ │ + ldrd r7, r4, [sp, #16] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr.w r9, [sp, #108] @ 0x6c │ │ │ │ + add r5, sp, #300 @ 0x12c │ │ │ │ + ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [r4] │ │ │ │ + vldr s15, [sp, #304] @ 0x130 │ │ │ │ + adds r6, #1 │ │ │ │ + vldr s10, [r4, #4] │ │ │ │ + vldr s5, [sp, #300] @ 0x12c │ │ │ │ + vmul.f32 s14, s11, s15 │ │ │ │ + vldr s13, [r4, #12] │ │ │ │ + vmul.f32 s15, s15, s10 │ │ │ │ + vldr s12, [r4, #8] │ │ │ │ + vmla.f32 s14, s5, s10 │ │ │ │ + vldr s7, [sp, #376] @ 0x178 │ │ │ │ + vmul.f32 s8, s20, s13 │ │ │ │ + vldr s6, [sp, #372] @ 0x174 │ │ │ │ + vmul.f32 s9, s20, s12 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + vnmls.f32 s15, s5, s11 │ │ │ │ + str r7, [sp, #268] @ 0x10c │ │ │ │ + cmp r3, r6 │ │ │ │ + add r7, fp │ │ │ │ + vstr s8, [sp, #312] @ 0x138 │ │ │ │ + vstr s9, [sp, #308] @ 0x134 │ │ │ │ + vadd.f32 s14, s14, s8 │ │ │ │ + vadd.f32 s15, s15, s9 │ │ │ │ + vmul.f32 s8, s14, s7 │ │ │ │ + vmul.f32 s9, s14, s6 │ │ │ │ + vsub.f32 s10, s10, s14 │ │ │ │ + vmla.f32 s9, s15, s7 │ │ │ │ + vsub.f32 s11, s11, s15 │ │ │ │ + vnmls.f32 s8, s15, s6 │ │ │ │ + vstr s10, [r4, #4] │ │ │ │ + vstr s11, [r4] │ │ │ │ + vsub.f32 s15, s13, s9 │ │ │ │ + vstr s9, [sp, #296] @ 0x128 │ │ │ │ + vsub.f32 s14, s12, s8 │ │ │ │ + vstr s8, [sp, #292] @ 0x124 │ │ │ │ + vstr s15, [r4, #12] │ │ │ │ + vstr s14, [r4, #8] │ │ │ │ + add r4, r9 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + bge.n e2a42 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + adds r3, #2 │ │ │ │ + str r3, [sp, #268] @ 0x10c │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.n e2bd2 │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add r5, sp, #300 @ 0x12c │ │ │ │ + add r6, sp, #372 @ 0x174 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r5, [sp, #92] @ 0x5c │ │ │ │ + add.w r7, r3, r2, lsl #3 │ │ │ │ + add.w r4, r3, sl, lsl #3 │ │ │ │ + vldr s13, [r7, #4] │ │ │ │ + mov r1, r8 │ │ │ │ + vldr s15, [sp, #368] @ 0x170 │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s14, [r7] │ │ │ │ + add.w r3, r9, sl │ │ │ │ + vldr s11, [sp, #364] @ 0x16c │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + vmul.f32 s12, s15, s13 │ │ │ │ + vldr s17, [r4] │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vldr s16, [r4, #4] │ │ │ │ + vmla.f32 s15, s11, s13 │ │ │ │ + str r3, [sp, #268] @ 0x10c │ │ │ │ + vmul.f32 s17, s20, s17 │ │ │ │ + adds r7, #8 │ │ │ │ + vnmls.f32 s12, s11, s14 │ │ │ │ + vmul.f32 s16, s20, s16 │ │ │ │ + adds r4, #8 │ │ │ │ + vstr s17, [sp, #300] @ 0x12c │ │ │ │ + vstr s16, [sp, #304] @ 0x130 │ │ │ │ + vadd.f32 s16, s15, s16 │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vadd.f32 s17, s12, s17 │ │ │ │ + vstr s12, [sp, #292] @ 0x124 │ │ │ │ + vsub.f32 s13, s13, s16 │ │ │ │ + vsub.f32 s14, s14, s17 │ │ │ │ + vstr s13, [r7, #-4] │ │ │ │ + vstr s13, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [r7, #-8] │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [sp, #304] @ 0x130 │ │ │ │ + vldr s12, [sp, #300] @ 0x12c │ │ │ │ + vldr s14, [r4, #-8] │ │ │ │ + vmul.f32 s13, s16, s11 │ │ │ │ + vldr s15, [r4, #-4] │ │ │ │ + vmul.f32 s16, s16, s12 │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + vmla.f32 s16, s17, s11 │ │ │ │ + vnmls.f32 s13, s17, s12 │ │ │ │ + add.w r3, r5, r3, lsl #3 │ │ │ │ + vsub.f32 s15, s15, s16 │ │ │ │ + vstr s16, [sp, #296] @ 0x128 │ │ │ │ + vsub.f32 s14, s14, s13 │ │ │ │ + vstr s13, [sp, #292] @ 0x124 │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [r3] │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + cmp r3, r9 │ │ │ │ + bge.n e2b10 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n e2cc4 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + cmp r2, r1 │ │ │ │ + ite ne │ │ │ │ + movne r3, #0 │ │ │ │ + andeq.w r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w e2dcc │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + add sl, fp │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + adds r2, #1 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + add r3, fp │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add r3, r0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #260] @ 0x104 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.w e29de │ │ │ │ + mov r9, fp │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ + ldr.w fp, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + str r3, [sp, #412] @ 0x19c │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + str r3, [sp, #416] @ 0x1a0 │ │ │ │ + blx 65794 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne.w e2f7c │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ + cmp r3, #31 │ │ │ │ + bne.w e21f6 │ │ │ │ + ldr r3, [sp, #252] @ 0xfc │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr.w r2, [pc, #1672] @ e32f0 │ │ │ │ + ldr.w r3, [pc, #1672] @ e32f4 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #436] @ 0x1b4 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w e32e6 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #444 @ 0x1bc │ │ │ │ + vpop {d8-d14} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + ldr r7, [sp, #140] @ 0x8c │ │ │ │ + ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r8 │ │ │ │ + str r7, [sp, #0] │ │ │ │ + mov r0, r5 │ │ │ │ + blx 5d9c8 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + blx 668cc │ │ │ │ + ldr r3, [sp, #420] @ 0x1a4 │ │ │ │ + str r3, [r6, #0] │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + vstr s19, [r6, #8] │ │ │ │ + vstr s19, [r6, #12] │ │ │ │ + b.n e29f8 │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr.w r8, [r2] │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + cmp r3, r8 │ │ │ │ + blt.n e2bda │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ + add r5, sp, #300 @ 0x12c │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add r6, sp, #372 @ 0x174 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + mov r9, r8 │ │ │ │ + add.w r4, r3, r8 │ │ │ │ + add.w r3, r1, r8 │ │ │ │ + str.w sl, [sp, #28] │ │ │ │ + mov r8, r1 │ │ │ │ + add.w r7, r2, r3, lsl #3 │ │ │ │ + add.w r4, r2, r4, lsl #3 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r1, r3 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + mov r5, r2 │ │ │ │ + b.n e2d06 │ │ │ │ + add.w r1, r8, r9 │ │ │ │ + vldr s13, [r4, #4] │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s15, [sp, #368] @ 0x170 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + vldr s14, [r4] │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + vldr s11, [sp, #364] @ 0x16c │ │ │ │ + adds r4, #8 │ │ │ │ + vmul.f32 s12, s15, s13 │ │ │ │ + vldr s21, [sl, #-8] │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vldr s16, [sl, #-4] │ │ │ │ + vmla.f32 s15, s11, s13 │ │ │ │ + str r1, [sp, #268] @ 0x10c │ │ │ │ + vmul.f32 s21, s20, s21 │ │ │ │ + mov r1, r7 │ │ │ │ + vnmls.f32 s12, s11, s14 │ │ │ │ + vmul.f32 s16, s20, s16 │ │ │ │ + vstr s21, [sp, #300] @ 0x12c │ │ │ │ + vstr s16, [sp, #304] @ 0x130 │ │ │ │ + vadd.f32 s16, s15, s16 │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vadd.f32 s21, s12, s21 │ │ │ │ + vstr s12, [sp, #292] @ 0x124 │ │ │ │ + vsub.f32 s13, s13, s16 │ │ │ │ + vsub.f32 s14, s14, s21 │ │ │ │ + vstr s13, [r4, #-4] │ │ │ │ + vstr s13, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [r4, #-8] │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [sp, #304] @ 0x130 │ │ │ │ + vldr s12, [sp, #300] @ 0x12c │ │ │ │ + vldr s14, [sl, #-8] │ │ │ │ + vmul.f32 s13, s16, s11 │ │ │ │ + vldr s15, [sl, #-4] │ │ │ │ + vmul.f32 s16, s16, s12 │ │ │ │ + ldr r1, [sp, #268] @ 0x10c │ │ │ │ + vmla.f32 s16, s21, s11 │ │ │ │ + vnmls.f32 s13, s21, s12 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + vsub.f32 s15, s15, s16 │ │ │ │ + vstr s16, [sp, #296] @ 0x128 │ │ │ │ + vsub.f32 s14, s14, s13 │ │ │ │ + vstr s13, [sp, #292] @ 0x124 │ │ │ │ + vstr s15, [r1, #4] │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [r1] │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + cmp r1, r9 │ │ │ │ + bge.n e2d02 │ │ │ │ + ldr.w sl, [sp, #28] │ │ │ │ + b.n e2bda │ │ │ │ + vldr s13, [sp, #364] @ 0x16c │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + vldr s15, [sp, #368] @ 0x170 │ │ │ │ + ldr r4, [sp, #76] @ 0x4c │ │ │ │ + vsub.f32 s14, s14, s13 │ │ │ │ + vsub.f32 s15, s19, s15 │ │ │ │ + mov r0, r4 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [sp, #412] @ 0x19c │ │ │ │ + vstr s15, [sp, #416] @ 0x1a0 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sp, #412] @ 0x19c │ │ │ │ + vldr s13, [sp, #416] @ 0x1a0 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + add r0, sp, #292 @ 0x124 │ │ │ │ + strd r3, r3, [sp, #264] @ 0x108 │ │ │ │ + vdiv.f32 s14, s15, s0 │ │ │ │ + vdiv.f32 s15, s13, s0 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [sp, #412] @ 0x19c │ │ │ │ + vstr s15, [sp, #416] @ 0x1a0 │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [sp, #268] @ 0x10c │ │ │ │ + vldr s11, [sp, #296] @ 0x128 │ │ │ │ + vldr s13, [sp, #292] @ 0x124 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vldr s12, [r3] │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [r3] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + cmp r3, r1 │ │ │ │ + bge.n e2eae │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #204] @ 0xcc │ │ │ │ + adds r3, #2 │ │ │ │ + vldr s11, [sp, #416] @ 0x1a0 │ │ │ │ + add r3, r1 │ │ │ │ + str r3, [sp, #268] @ 0x10c │ │ │ │ + vldr s13, [sp, #412] @ 0x19c │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vldr s12, [r3] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + vstr s14, [r3] │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add r1, sp, #272 @ 0x110 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #188] @ 0xbc │ │ │ │ + subs r6, r4, r2 │ │ │ │ + add r2, sp, #284 @ 0x11c │ │ │ │ + strd fp, sl, [sp, #168] @ 0xa8 │ │ │ │ + ldrd r5, r8, [sp, #180] @ 0xb4 │ │ │ │ + mov sl, r2 │ │ │ │ + ldr.w r9, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ + str r1, [sp, #156] @ 0x9c │ │ │ │ + str r7, [sp, #28] │ │ │ │ + b.n e2f06 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + mov r0, sl │ │ │ │ + str r6, [sp, #268] @ 0x10c │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, fp │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cbnz r3, e2f34 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + adds r4, #1 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + adds r6, #1 │ │ │ │ + add r5, r9 │ │ │ │ + cmp r3, r4 │ │ │ │ + add r1, r2 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + str r1, [sp, #28] │ │ │ │ + add r8, r2 │ │ │ │ + blt.n e2f56 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + cmp r2, r4 │ │ │ │ + beq.n e2ef0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, r4 │ │ │ │ + it le │ │ │ │ + addle.w fp, sp, #268 @ 0x10c │ │ │ │ + ble.n e2ed2 │ │ │ │ + add.w fp, sp, #268 @ 0x10c │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + mov r0, fp │ │ │ │ + sub.w ip, r7, r4 │ │ │ │ + str.w ip, [sp, #268] @ 0x10c │ │ │ │ + blx 574e4 │ │ │ │ + b.n e2ed2 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + mov r0, sl │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #132] @ 0x84 │ │ │ │ + ldr r0, [sp, #156] @ 0x9c │ │ │ │ + mov r1, sl │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add r2, r3 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + blx 574e4 │ │ │ │ + b.n e2eee │ │ │ │ + ldrd fp, sl, [sp, #168] @ 0xa8 │ │ │ │ + b.n e2bf0 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + mov r1, r7 │ │ │ │ + mov fp, r8 │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + ldrd r8, r7, [sp, #12] │ │ │ │ + cmp r1, r3 │ │ │ │ + ble.w e294a │ │ │ │ + add r3, sp, #412 @ 0x19c │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + b.n e2c32 │ │ │ │ + ldr.w r9, [sp, #12] │ │ │ │ + b.w e25c8 │ │ │ │ + ldr r0, [sp, #76] @ 0x4c │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sp, #412] @ 0x19c │ │ │ │ + movs r3, #0 │ │ │ │ + vldr s13, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ + vdiv.f32 s14, s15, s0 │ │ │ │ + vdiv.f32 s15, s13, s0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + vstr s0, [r2] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + cmp r3, r2 │ │ │ │ + it le │ │ │ │ + addle r4, sp, #260 @ 0x104 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [sp, #412] @ 0x19c │ │ │ │ + vstr s15, [sp, #416] @ 0x1a0 │ │ │ │ + bgt.w e3254 │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r4, [pc, #816] @ (e32f8 ) │ │ │ │ + adds r2, r3, r5 │ │ │ │ + ldrd r6, r1, [sp, #72] @ 0x48 │ │ │ │ + add r4, pc │ │ │ │ + mov r3, r4 │ │ │ │ + add.w r2, fp, r2, lsl #3 │ │ │ │ + subs r5, r6, r5 │ │ │ │ + str r5, [sp, #260] @ 0x104 │ │ │ │ + blx 574e4 │ │ │ │ + ldr r3, [sp, #68] @ 0x44 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e2c52 │ │ │ │ + ldr r2, [sp, #132] @ 0x84 │ │ │ │ + mov r3, r4 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add r2, r0 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + add r0, sp, #272 @ 0x110 │ │ │ │ + blx 574e4 │ │ │ │ + b.n e2c52 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + vmov.f32 s14, #104 @ 0x3f400000 0.750 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s15, s15 │ │ │ │ + vmla.f32 s21, s15, s14 │ │ │ │ + b.w e269c │ │ │ │ + mla r2, r9, r8, r8 │ │ │ │ + vmov.f32 s14, #104 @ 0x3f400000 0.750 │ │ │ │ + add.w r1, fp, r2, lsl #3 │ │ │ │ + add.w r2, fp, r2, lsl #3 │ │ │ │ + vldr s15, [r1, #8] │ │ │ │ + vldr s21, [r2] │ │ │ │ + vldr s22, [r2, #4] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s15, s15 │ │ │ │ + vmla.f32 s21, s15, s14 │ │ │ │ + b.w e269c │ │ │ │ + ldr r3, [sp, #236] @ 0xec │ │ │ │ + vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ + add r4, sp, #348 @ 0x15c │ │ │ │ + ldr.w sl, [pc, #672] @ e32fc │ │ │ │ + mov r0, r4 │ │ │ │ + add sl, pc │ │ │ │ + vldr s13, [r3] │ │ │ │ + add.w sl, sl, #4 │ │ │ │ + vldr s14, [r3, #4] │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + vsub.f32 s13, s13, s21 │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + vsub.f32 s14, s14, s22 │ │ │ │ + vmul.f32 s20, s13, s15 │ │ │ │ + vstr s13, [sp, #292] @ 0x124 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vstr s14, [sp, #296] @ 0x128 │ │ │ │ + vstr s20, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #288] @ 0x120 │ │ │ │ + vstr s20, [sp, #348] @ 0x15c │ │ │ │ + vstr s15, [sp, #352] @ 0x160 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s20, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s19, [sp, #348] @ 0x15c │ │ │ │ + mov r0, r4 │ │ │ │ + add r4, sp, #308 @ 0x134 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s20, s20 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s20, s20, s0 │ │ │ │ + blx 65794 │ │ │ │ + vcmpe.f32 s19, #0.0 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sp, #348] @ 0x15c │ │ │ │ + mov r2, sl │ │ │ │ + vldr s13, [sp, #352] @ 0x160 │ │ │ │ + add r1, sp, #316 @ 0x13c │ │ │ │ + mov r0, r4 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmpe.f32 s0, #0.0 │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s19, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s0, s0 │ │ │ │ + vadd.f32 s19, s19, s0 │ │ │ │ + vcmp.f32 s16, s19 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it ge │ │ │ │ + vmovge.f32 s19, s16 │ │ │ │ + vdiv.f32 s14, s15, s19 │ │ │ │ + vdiv.f32 s15, s13, s19 │ │ │ │ + vstr s14, [sp, #316] @ 0x13c │ │ │ │ + vstr s15, [sp, #320] @ 0x140 │ │ │ │ + blx 5d1b4 │ │ │ │ + vldr s15, [sp, #340] @ 0x154 │ │ │ │ + mov r2, sl │ │ │ │ + vldr s13, [sp, #344] @ 0x158 │ │ │ │ + add r1, sp, #332 @ 0x14c │ │ │ │ + add r0, sp, #324 @ 0x144 │ │ │ │ + vdiv.f32 s14, s15, s19 │ │ │ │ + vdiv.f32 s15, s13, s19 │ │ │ │ + vstr s14, [sp, #332] @ 0x14c │ │ │ │ + vstr s15, [sp, #336] @ 0x150 │ │ │ │ + blx 5d1b4 │ │ │ │ + vldr s14, [sp, #308] @ 0x134 │ │ │ │ + mov r1, r5 │ │ │ │ + vldr s12, [sp, #324] @ 0x144 │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s15, [sp, #312] @ 0x138 │ │ │ │ + vldr s13, [sp, #328] @ 0x148 │ │ │ │ + vadd.f32 s14, s14, s12 │ │ │ │ + vadd.f32 s15, s15, s13 │ │ │ │ + vstr s14, [sp, #300] @ 0x12c │ │ │ │ + vstr s15, [sp, #304] @ 0x130 │ │ │ │ + blx 601e8 │ │ │ │ + vcmpe.f32 s20, #0.0 │ │ │ │ + vldr s15, [sp, #292] @ 0x124 │ │ │ │ + vldr s14, [sp, #296] @ 0x128 │ │ │ │ + vmul.f32 s15, s19, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vmul.f32 s19, s19, s14 │ │ │ │ + vstr s15, [sp, #284] @ 0x11c │ │ │ │ + vstr s15, [sp, #356] @ 0x164 │ │ │ │ + vstr s19, [sp, #288] @ 0x120 │ │ │ │ + vstr s19, [sp, #360] @ 0x168 │ │ │ │ + ble.n e31fe │ │ │ │ + vldr s13, [sp, #348] @ 0x15c │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s12, [sp, #352] @ 0x160 │ │ │ │ + vdiv.f32 s14, s13, s20 │ │ │ │ + vdiv.f32 s13, s12, s20 │ │ │ │ + vmul.f32 s15, s15, s14 │ │ │ │ + vstr s14, [sp, #284] @ 0x11c │ │ │ │ + vstr s13, [sp, #288] @ 0x120 │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + vstr s13, [sp, #296] @ 0x128 │ │ │ │ + vcvt.f64.f32 d12, s15 │ │ │ │ + blx 65794 │ │ │ │ + vmov.f64 d13, d0 │ │ │ │ + add r0, sp, #356 @ 0x164 │ │ │ │ + blx 65794 │ │ │ │ + vldr s15, [sp, #356] @ 0x164 │ │ │ │ + vldr s19, [sp, #360] @ 0x168 │ │ │ │ + vmla.f64 d12, d13, d0 │ │ │ │ + vcmpe.f64 d12, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + itttt mi │ │ │ │ + vnegmi.f32 s15, s15 │ │ │ │ + vnegmi.f32 s19, s19 │ │ │ │ + vstrmi s15, [sp, #300] @ 0x12c │ │ │ │ + vstrmi s19, [sp, #304] @ 0x130 │ │ │ │ + itt mi │ │ │ │ + vstrmi s15, [sp, #356] @ 0x164 │ │ │ │ + vstrmi s19, [sp, #360] @ 0x168 │ │ │ │ + vldr s14, [sp, #352] @ 0x160 │ │ │ │ + mov r2, r4 │ │ │ │ + vldr s13, [sp, #348] @ 0x15c │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r5 │ │ │ │ + vadd.f32 s13, s13, s15 │ │ │ │ + vadd.f32 s15, s14, s19 │ │ │ │ + vstr s13, [sp, #308] @ 0x134 │ │ │ │ + vstr s15, [sp, #312] @ 0x138 │ │ │ │ + blx 58bd0 │ │ │ │ + vldr s15, [sp, #344] @ 0x158 │ │ │ │ + vldr s11, [sp, #304] @ 0x130 │ │ │ │ + vldr s13, [sp, #300] @ 0x12c │ │ │ │ + vldr s12, [sp, #340] @ 0x154 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vsub.f32 s22, s22, s15 │ │ │ │ + vstr s15, [sp, #296] @ 0x128 │ │ │ │ + vsub.f32 s21, s21, s14 │ │ │ │ + vstr s14, [sp, #292] @ 0x124 │ │ │ │ + b.w e269c │ │ │ │ + add r4, sp, #284 @ 0x11c │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + mov r0, r4 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + blx 62524 │ │ │ │ + mov r1, r4 │ │ │ │ + add r4, sp, #260 @ 0x104 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r2, [sp, #244] @ 0xf4 │ │ │ │ + blx 574e4 │ │ │ │ + b.n e2fbe │ │ │ │ + vmov.f32 s17, s18 │ │ │ │ + ldr r0, [sp, #228] @ 0xe4 │ │ │ │ + vmov.f32 s18, s28 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r4, r8 │ │ │ │ + mov r9, fp │ │ │ │ + mov fp, r1 │ │ │ │ + adds r2, r0, r3 │ │ │ │ + ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + str r3, [sp, #260] @ 0x104 │ │ │ │ + add.w r0, r0, r3, lsl #3 │ │ │ │ + subs r3, r4, #1 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #0] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + str r4, [r0, #0] │ │ │ │ + str r2, [r0, #4] │ │ │ │ + ble.w e2198 │ │ │ │ + b.n e2c64 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + cmp r1, r4 │ │ │ │ + blt.n e32c6 │ │ │ │ + vmov.f32 s17, s18 │ │ │ │ + mov sl, r9 │ │ │ │ + vmov.f32 s18, s28 │ │ │ │ + mov r9, fp │ │ │ │ + ldr r0, [sp, #228] @ 0xe4 │ │ │ │ + mov fp, r1 │ │ │ │ + mov r3, r4 │ │ │ │ + b.n e3284 │ │ │ │ + mov r8, r4 │ │ │ │ + b.w e25d0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r2, [sp, #240] @ 0xf0 │ │ │ │ + mla r3, r3, r4, r4 │ │ │ │ + add.w r4, r2, r4, lsl #3 │ │ │ │ + add.w r3, r8, r3, lsl #3 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r3, [r4, #4] │ │ │ │ + str r2, [r4, #0] │ │ │ │ + b.n e2c64 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + adds r4, #164 @ 0xa4 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r7, [sp, #864] @ 0x360 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + │ │ │ │ +000e3300 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r2, [pc, #792] @ (e3630 ) │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r3, [pc, #792] @ (e3634 ) │ │ │ │ + add r2, pc │ │ │ │ + sub sp, #44 @ 0x2c │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [r1, #0] │ │ │ │ + ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ + ldr r7, [r2, #0] │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + cbnz r3, e3360 │ │ │ │ + vldr s16, [pc, #752] @ e362c │ │ │ │ + ldr r2, [pc, #760] @ (e3638 ) │ │ │ │ + ldr r3, [pc, #756] @ (e3634 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w e36e0 │ │ │ │ + vmov.f32 s0, s16 │ │ │ │ + add sp, #44 @ 0x2c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r1, [pc, #728] @ (e363c ) │ │ │ │ + adds r3, r7, #1 │ │ │ │ + mov r9, r0 │ │ │ │ + add r1, pc │ │ │ │ + sub.w r3, r2, r3, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e3422 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n e3338 │ │ │ │ + mov r1, r7 │ │ │ │ + add r3, sp, #32 │ │ │ │ + strd r7, r2, [sp, #12] │ │ │ │ + mov r0, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + vldr s16, [pc, #668] @ e362c │ │ │ │ + mov.w r8, #1 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add r0, r3 │ │ │ │ + add.w r9, r3, #2 │ │ │ │ + adds r0, #1 │ │ │ │ + add.w fp, r3, r2 │ │ │ │ + sub.w r0, r0, r8 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + sub.w r9, r9, r8 │ │ │ │ + cmp fp, r0 │ │ │ │ + it ge │ │ │ │ + movge fp, r0 │ │ │ │ + cmp.w r9, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w r9, #1 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + cmp fp, r9 │ │ │ │ + blt.n e340e │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w sl, r6, r9 │ │ │ │ + add.w sl, r3, sl, lsl #3 │ │ │ │ + b.n e33e6 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add.w sl, sl, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + blt.n e340e │ │ │ │ + mov r0, sl │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s0, s16 │ │ │ │ + vstr s0, [sp, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n e33d6 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e33da │ │ │ │ + vldr s0, [sp, #32] │ │ │ │ + b.n e33d6 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + cmp r3, r8 │ │ │ │ + blt.n e333c │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + b.n e3398 │ │ │ │ + ldr r1, [pc, #540] @ (e3640 ) │ │ │ │ + mov r0, r9 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + mov fp, r0 │ │ │ │ + cbnz r0, e3438 │ │ │ │ + ldrb.w r3, [r9] │ │ │ │ + cmp r3, #49 @ 0x31 │ │ │ │ + bne.n e34f2 │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + ble.w e3338 │ │ │ │ + vldr s16, [pc, #488] @ e362c │ │ │ │ + mov.w fp, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + add r3, sp, #28 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + vmov.f32 s17, s16 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + ldr r1, [r5, #0] │ │ │ │ + add r0, r3 │ │ │ │ + add.w r8, r3, #2 │ │ │ │ + adds r0, #1 │ │ │ │ + add r1, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + sub.w r0, r0, fp │ │ │ │ + sub.w r8, r8, fp │ │ │ │ + cmp r1, r0 │ │ │ │ + it ge │ │ │ │ + movge r1, r0 │ │ │ │ + cmp.w r8, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w r8, #1 │ │ │ │ + mov r4, r1 │ │ │ │ + cmp r1, r8 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + vstr s17, [sp, #28] │ │ │ │ + blt.n e34ec │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w r0, sl, r8 │ │ │ │ + add.w r9, r3, r0, lsl #3 │ │ │ │ + mov r0, r9 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + blx 65ce8 │ │ │ │ + vldr s14, [sp, #28] │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + cmp r4, r8 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + vadd.f64 d7, d7, d0 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstr s14, [sp, #28] │ │ │ │ + bge.n e3494 │ │ │ │ + vcmpe.f32 s16, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n e34dc │ │ │ │ + vmov.f32 s16, s14 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + add sl, r7 │ │ │ │ + cmp r3, fp │ │ │ │ + blt.w e333c │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ + b.n e3456 │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e34c8 │ │ │ │ + vldr s14, [sp, #28] │ │ │ │ + b.n e34c4 │ │ │ │ + vmov.f32 s14, s17 │ │ │ │ + b.n e34ba │ │ │ │ + ldr r1, [pc, #336] @ (e3644 ) │ │ │ │ + mov r0, r9 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e35ee │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w e3338 │ │ │ │ + mov r1, fp │ │ │ │ + lsls r2, r3, #2 │ │ │ │ + mov r0, sl │ │ │ │ + str r3, [sp, #12] │ │ │ │ + blx 5ae88 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov.w ip, #1 │ │ │ │ + str r4, [sp, #20] │ │ │ │ + str.w sl, [sp, #16] │ │ │ │ + mov r4, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + mov lr, r7 │ │ │ │ + mov fp, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r5, ip │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + add r3, r5 │ │ │ │ + sub.w r9, r5, r1 │ │ │ │ + cmp r3, fp │ │ │ │ + it ge │ │ │ │ + movge r3, fp │ │ │ │ + cmp.w r9, #1 │ │ │ │ + add.w r8, r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w r9, #1 │ │ │ │ + sub.w r1, r8, r5 │ │ │ │ + cmp r3, r9 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + blt.n e359e │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w r8, r1, r9 │ │ │ │ + add r8, r6 │ │ │ │ + add.w fp, r9, #1073741824 @ 0x40000000 │ │ │ │ + add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ + add.w r8, r3, r8, lsl #3 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add.w fp, r3, fp, lsl #2 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + blx 65ce8 │ │ │ │ + vldr s14, [fp] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + cmp r3, r9 │ │ │ │ + vadd.f64 d7, d7, d0 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstmia fp!, {s14} │ │ │ │ + bge.n e3570 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + adds r5, #1 │ │ │ │ + add r6, r7 │ │ │ │ + cmp r3, r5 │ │ │ │ + bge.n e352c │ │ │ │ + mov r1, fp │ │ │ │ + ldr.w sl, [sp, #16] │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.w e3338 │ │ │ │ + vldr s16, [pc, #116] @ e362c │ │ │ │ movs r4, #1 │ │ │ │ - str r4, [sp, #212] @ 0xd4 │ │ │ │ - add.w r2, r3, r9 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add r5, sp, #32 │ │ │ │ + mov r6, fp │ │ │ │ + b.n e35cc │ │ │ │ + vmov.f32 s16, s15 │ │ │ │ + adds r4, #1 │ │ │ │ + cmp r4, r6 │ │ │ │ + bgt.w e333c │ │ │ │ + vldmia sl!, {s15} │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vstr s15, [sp, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n e35c0 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e35c4 │ │ │ │ + vldr s15, [sp, #32] │ │ │ │ + b.n e35c0 │ │ │ │ + ldr r1, [pc, #88] @ (e3648 ) │ │ │ │ + mov r0, r9 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e36c6 │ │ │ │ + ldr.w fp, [r4] │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ble.n e36d6 │ │ │ │ + ldr.w r8, [pc, #56] @ e364c │ │ │ │ + add r3, sp, #32 │ │ │ │ + mov sl, r7 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r8, pc │ │ │ │ + add r3, sp, #28 │ │ │ │ + mov r1, fp │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov.w r9, #1 │ │ │ │ + add r3, sp, #24 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + b.n e3652 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r5, #208 @ 0xd0 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r4, [pc, #400] @ (e37d0 ) │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + mov r6, r9 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r2, [pc, #264] @ (e3750 ) │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldr r1, [pc, #824] @ (e3984 ) │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + str r1, [sp, #584] @ 0x248 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r1, [r4, #0] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r3, [r6, #0] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + add.w ip, r9, r2 │ │ │ │ + sub.w r2, r9, r3 │ │ │ │ cmp r2, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - sub.w r7, r3, r9 │ │ │ │ + add.w r3, r3, #1 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ - mla r7, r8, r2, r7 │ │ │ │ - sub.w r0, sl, r7 │ │ │ │ - add r0, r5 │ │ │ │ - bl 6768d8 │ │ │ │ + cmp ip, r1 │ │ │ │ + ite le │ │ │ │ + rsble r0, r2, ip │ │ │ │ + rsbgt r0, r2, r1 │ │ │ │ + sub.w r1, r3, r9 │ │ │ │ + add r1, r2 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add r1, sl │ │ │ │ + adds r0, #1 │ │ │ │ + mov r2, r8 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + add.w r1, r3, r1, lsl #3 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + blx 58f64 │ │ │ │ + add sl, r7 │ │ │ │ + cmp fp, r9 │ │ │ │ + bge.n e3650 │ │ │ │ + vldr s0, [sp, #28] │ │ │ │ + vldr s16, [sp, #32] │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n e36e4 │ │ │ │ + vsqrt.f64 d7, d0 │ │ │ │ + vmul.f64 d8, d7, d8 │ │ │ │ + vcvt.f32.f64 s16, d8 │ │ │ │ + b.n e333c │ │ │ │ + ldr r1, [pc, #48] @ (e36f8 ) │ │ │ │ + mov r0, r9 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + bne.n e35fc │ │ │ │ + b.n e333c │ │ │ │ + vldr d8, [pc, #24] @ e36f0 │ │ │ │ + vmov.f64 d0, #112 @ 0x3f800000 1.0 │ │ │ │ + b.n e36b8 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d7, d0 │ │ │ │ + b.n e36bc │ │ │ │ + nop │ │ │ │ + ... │ │ │ │ + strb r6, [r0, #9] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + │ │ │ │ +000e36fc : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d14} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ + sub sp, #316 @ 0x13c │ │ │ │ + mov r9, r3 │ │ │ │ + mov r8, r0 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r2, [pc, #2900] @ e4270 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r3, [pc, #2900] @ e4274 │ │ │ │ + add r2, pc │ │ │ │ + str r1, [sp, #24] │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #308] @ 0x134 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr.w r1, [pc, #2876] @ e4278 │ │ │ │ + ldr r5, [sp, #428] @ 0x1ac │ │ │ │ + str r2, [sp, #196] @ 0xc4 │ │ │ │ + add r1, pc │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [sp, #436] @ 0x1b4 │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r5, [sp, #68] @ 0x44 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr r5, [sp, #444] @ 0x1bc │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr.w fp, [sp, #412] @ 0x19c │ │ │ │ + ldr.w sl, [sp, #420] @ 0x1a4 │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r1, [pc, #2832] @ e427c │ │ │ │ + mov r4, r0 │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ + add r1, pc │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + blx 57998 │ │ │ │ + ldr.w r3, [r9] │ │ │ │ + str r0, [sp, #172] @ 0xac │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #228] @ 0xe4 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [r5, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.n e3808 │ │ │ │ + ldr r3, [sp, #172] @ 0xac │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n e3820 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + cmp.w r9, #0 │ │ │ │ + blt.n e37cc │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + strd r2, r2, [sp, #104] @ 0x68 │ │ │ │ + cmp r2, #0 │ │ │ │ + blt.n e386a │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [r3, #0] │ │ │ │ + str r1, [sp, #44] @ 0x2c │ │ │ │ + lsrs r3, r1, #31 │ │ │ │ + cmp r2, r1 │ │ │ │ + it lt │ │ │ │ + orrlt.w r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n e3838 │ │ │ │ + mvn.w r2, #4 │ │ │ │ + movs r3, #5 │ │ │ │ + b.n e37d2 │ │ │ │ + mvn.w r2, #2 │ │ │ │ + movs r3, #3 │ │ │ │ + str r2, [r5, #0] │ │ │ │ + ldr.w r0, [pc, #2728] @ e4280 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + add r0, pc │ │ │ │ + blx 6423c │ │ │ │ + ldr.w r2, [pc, #2720] @ e4284 │ │ │ │ + ldr.w r3, [pc, #2700] @ e4274 │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #308] @ 0x134 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w e8d92 │ │ │ │ + movs r0, #0 │ │ │ │ + add sp, #316 @ 0x13c │ │ │ │ + vpop {d8-d14} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr.w r1, [pc, #2684] @ e4288 │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n e3792 │ │ │ │ + mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ + movs r3, #1 │ │ │ │ + b.n e37d2 │ │ │ │ + ldr.w r1, [pc, #2664] @ e428c │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n e3798 │ │ │ │ + mvn.w r2, #1 │ │ │ │ + movs r3, #2 │ │ │ │ + b.n e37d2 │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge.n e3872 │ │ │ │ + ldr r3, [sp, #196] @ 0xc4 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r1, r3 │ │ │ │ + bge.w e8d82 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n e3862 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ + cbz r1, e387a │ │ │ │ + mov r1, r9 │ │ │ │ + cmp r1, #1 │ │ │ │ + it lt │ │ │ │ + movlt r1, #1 │ │ │ │ + cmp r3, r1 │ │ │ │ + bge.n e387a │ │ │ │ + mvn.w r2, #10 │ │ │ │ + movs r3, #11 │ │ │ │ + b.n e37d2 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.n e37d2 │ │ │ │ + mvn.w r2, #6 │ │ │ │ + movs r3, #7 │ │ │ │ + b.n e37d2 │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w e8d8c │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n e37e2 │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + mul.w r3, r2, r3 │ │ │ │ + str r3, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w e8c7e │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + add r3, r9 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + add.w r3, r3, r3, lsr #31 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ + ldr.w r3, [pc, #2532] @ e4290 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #132] @ 0x84 │ │ │ │ + adds r3, r1, #1 │ │ │ │ + sub.w fp, fp, r3, lsl #3 │ │ │ │ + adds r3, r0, #1 │ │ │ │ + sub.w r3, sl, r3, lsl #3 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + adds r3, #1 │ │ │ │ + sub.w r3, r4, r3, lsl #3 │ │ │ │ + str r3, [sp, #60] @ 0x3c │ │ │ │ + subs r3, r1, #1 │ │ │ │ + subs r1, r0, #1 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #148] @ 0x94 │ │ │ │ + lsls r3, r3, #3 │ │ │ │ + subs r0, #8 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + str r3, [sp, #92] @ 0x5c │ │ │ │ + lsls r3, r1, #3 │ │ │ │ + subs r4, r0, #4 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #84] @ 0x54 │ │ │ │ + sub.w r3, r0, r2, lsl #2 │ │ │ │ + adds r4, #1 │ │ │ │ + str r3, [sp, #156] @ 0x9c │ │ │ │ + str r4, [sp, #188] @ 0xbc │ │ │ │ + movs r3, #1 │ │ │ │ + add.w r4, r9, #1 │ │ │ │ + str r1, [sp, #180] @ 0xb4 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cbz r3, e394a │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + subs r2, r3, #2 │ │ │ │ + subs r1, r3, #1 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + cmp r4, r2 │ │ │ │ + it ge │ │ │ │ + movge r4, r2 │ │ │ │ + ldr r5, [sp, #228] @ 0xe4 │ │ │ │ + add r3, r1 │ │ │ │ + str r4, [sp, #232] @ 0xe8 │ │ │ │ + cmp r3, r9 │ │ │ │ + sub.w r4, r1, r4 │ │ │ │ + str r3, [sp, #204] @ 0xcc │ │ │ │ + it ge │ │ │ │ + movge r3, r9 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ + adds r3, r4, r5 │ │ │ │ + str r3, [sp, #164] @ 0xa4 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #124] @ 0x7c │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + cmp r3, r1 │ │ │ │ + mov r2, r4 │ │ │ │ + str.w r9, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + blt.w e57f2 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e6114 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r3, [sp, #124] @ 0x7c │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + add r3, r2 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ + cmp r3, r9 │ │ │ │ + bge.w e6118 │ │ │ │ + ldr r2, [sp, #172] @ 0xac │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq.w e479c │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + itt le │ │ │ │ + movle r2, #0 │ │ │ │ + strle r2, [sp, #64] @ 0x40 │ │ │ │ + ble.w e3e1a │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [sp, #108] @ 0x6c │ │ │ │ + mla r3, r1, r2, r3 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr.w r3, [pc, #2308] @ e4294 │ │ │ │ + add r3, pc │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + subs r3, r2, #1 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + rsb r3, r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, fp │ │ │ │ + mov fp, r3 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cbz r3, e39ce │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + adds r3, r4, r2 │ │ │ │ + cmp r2, #1 │ │ │ │ + ite le │ │ │ │ + movle r2, #0 │ │ │ │ + movgt r2, #1 │ │ │ │ + cmp r3, fp │ │ │ │ + it ge │ │ │ │ + movge r2, #0 │ │ │ │ + cmp r2, #0 │ │ │ │ + bne.w e466c │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ + add r3, r2 │ │ │ │ + ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ + cmp r3, #1 │ │ │ │ + sub.w r7, r5, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + mov r1, r8 │ │ │ │ + mla r7, r8, r3, r7 │ │ │ │ + sub.w r0, fp, r7 │ │ │ │ + add r0, r4 │ │ │ │ + bl 6768c0 │ │ │ │ + subs r3, r0, #1 │ │ │ │ + str r0, [sp, #76] @ 0x4c │ │ │ │ str r0, [sp, #220] @ 0xdc │ │ │ │ - bgt.w e07fe │ │ │ │ + mla sl, r8, r3, r7 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e3bc4 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + add.w r5, r5, r4, lsl #1 │ │ │ │ + mov r1, r8 │ │ │ │ + subs r5, r5, r3 │ │ │ │ + adds r5, #1 │ │ │ │ + cmp r5, r7 │ │ │ │ + it lt │ │ │ │ + movlt r5, r7 │ │ │ │ + sub.w r0, fp, r5 │ │ │ │ + add r0, r4 │ │ │ │ + bl 6768c0 │ │ │ │ + mov fp, r0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + cmp.w r8, #0 │ │ │ │ + str.w fp, [sp, #236] @ 0xec │ │ │ │ + str.w sl, [sp, #204] @ 0xcc │ │ │ │ + str.w r8, [sp, #212] @ 0xd4 │ │ │ │ + blt.w e3c56 │ │ │ │ + cmp.w r8, #1 │ │ │ │ + it eq │ │ │ │ + cmpeq r3, #1 │ │ │ │ + bne.w e45da │ │ │ │ + cmp r5, sl │ │ │ │ + bgt.n e3ac2 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + subs r1, r5, r3 │ │ │ │ + add.w r3, r9, r5, lsl #3 │ │ │ │ + add.w r6, r1, #1073741824 @ 0x40000000 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + subs r6, #1 │ │ │ │ + add.w r6, r2, r6, lsl #2 │ │ │ │ + vldr s11, [r1, #-4] │ │ │ │ + mov r2, r0 │ │ │ │ + vldr s15, [r3, #20] │ │ │ │ + adds r0, #1 │ │ │ │ + vldr s13, [r1, #-8] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s12, [r3, #8] │ │ │ │ + adds r1, #8 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + cmp sl, r0 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r1, #-12] │ │ │ │ + vstr s14, [r1, #-16] │ │ │ │ + vldmia r6!, {s15} │ │ │ │ + vldr s14, [r3, #8] │ │ │ │ + vldr s13, [r3, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #8] │ │ │ │ + vstr s15, [r3, #12] │ │ │ │ + bge.n e3a66 │ │ │ │ + adds r2, #2 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + ble.n e3b02 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add.w r8, sp, #228 @ 0xe4 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add r0, sp, #236 @ 0xec │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ + str.w r8, [sp] │ │ │ │ + mul.w r1, r3, r5 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + subs r3, r5, r3 │ │ │ │ + adds r1, #1 │ │ │ │ + add.w r2, r2, r3, lsl #2 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ + blx 629f0 │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.w e3cd6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + subs r4, #1 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ - sub.w r5, r5, r9 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + subs r5, r5, r3 │ │ │ │ adds r5, #1 │ │ │ │ str r5, [sp, #212] @ 0xd4 │ │ │ │ cmp r5, r4 │ │ │ │ - bgt.n e061a │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + bgt.n e3bcc │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ - add.w r1, r1, r7, lsl #2 │ │ │ │ - str r1, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - mul.w r2, r3, r7 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - adds r3, r2, r3 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - add.w r1, r1, r7, lsl #3 │ │ │ │ + subs r6, r7, r3 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r3, r3, r6, lsl #2 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r6, r3, r6, lsl #3 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - sub.w r0, sl, r7 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + sub.w r0, fp, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - bgt.n e0638 │ │ │ │ + bgt.n e3b82 │ │ │ │ subs r4, #1 │ │ │ │ cmp r4, r5 │ │ │ │ - bge.n e0602 │ │ │ │ + bge.n e3b44 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w e0780 │ │ │ │ - subs.w r9, r9, #1 │ │ │ │ - beq.w e08d4 │ │ │ │ + bne.n e3bd8 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.w e3da4 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + subs r3, #8 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + mov r3, r2 │ │ │ │ + b.n e39ae │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + add.w r1, r8, r7 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + subs r1, r1, r4 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mul.w r1, r3, r1 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add r3, r1 │ │ │ │ + add r1, r4 │ │ │ │ + subs r4, #1 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + blx 626fc │ │ │ │ + ldr r5, [sp, #212] @ 0xd4 │ │ │ │ + cmp r5, r4 │ │ │ │ + bgt.n e3bcc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ - str.w r8, [sp, #88] @ 0x58 │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + b.n e3b44 │ │ │ │ + ldr.w fp, [sp, #76] @ 0x4c │ │ │ │ + mov r5, r7 │ │ │ │ + b.n e3a24 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n e3b62 │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + mov r4, r7 │ │ │ │ + str r3, [sp, #204] @ 0xcc │ │ │ │ + add r5, sp, #244 @ 0xf4 │ │ │ │ + mov r2, r3 │ │ │ │ + mov r1, fp │ │ │ │ + mov r3, sl │ │ │ │ + cmp r2, #0 │ │ │ │ + str.w sl, [sp, #212] @ 0xd4 │ │ │ │ + blt.n e3c4c │ │ │ │ + cmp r4, r3 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #0 │ │ │ │ + movle r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e3da0 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + subs r6, r4, r3 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + str r1, [sp, #200] @ 0xc8 │ │ │ │ + add.w r1, r2, r6, lsl #3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add.w r6, r2, r6, lsl #2 │ │ │ │ + strd r6, r5, [sp, #4] │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + adds r0, r3, #1 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mul.w r1, r6, r4 │ │ │ │ + adds r3, r1, r6 │ │ │ │ + add r1, r0 │ │ │ │ + add r3, r0 │ │ │ │ + ldr r0, [sp, #60] @ 0x3c │ │ │ │ + add.w r1, r0, r1, lsl #3 │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + add r0, sp, #200 @ 0xc8 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #204] @ 0xcc │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + add r4, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + bge.n e3bee │ │ │ │ + cmp r4, r3 │ │ │ │ + ite lt │ │ │ │ + movlt r3, #0 │ │ │ │ + movge r3, #1 │ │ │ │ + b.n e3bf6 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne.w e5662 │ │ │ │ + cmp r5, sl │ │ │ │ + blt.w e3ac2 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov.w lr, r8, lsl #3 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov.w r1, r8, lsl #2 │ │ │ │ + sub.w ip, r5, r3 │ │ │ │ + mov r6, r5 │ │ │ │ + add.w r3, r9, r5, lsl #3 │ │ │ │ + add.w r0, r2, ip, lsl #3 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add.w ip, r2, ip, lsl #2 │ │ │ │ + vldr s11, [r0, #-4] │ │ │ │ + mov r2, r6 │ │ │ │ + vldr s15, [r3, #20] │ │ │ │ + add r6, r8 │ │ │ │ + vldr s13, [r0, #-8] │ │ │ │ + cmp sl, r6 │ │ │ │ + vldr s12, [r3, #16] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r0, #-4] │ │ │ │ + vstr s14, [r0, #-8] │ │ │ │ + add r0, lr │ │ │ │ + vldr s15, [ip, #-4] │ │ │ │ + add ip, r1 │ │ │ │ + vldr s14, [r3, #16] │ │ │ │ + vldr s13, [r3, #20] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #16] │ │ │ │ + vstr s15, [r3, #20] │ │ │ │ + add r3, lr │ │ │ │ + ble.n e3c82 │ │ │ │ + b.n e3ab6 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + subs r6, r7, r3 │ │ │ │ + subs r3, r4, #1 │ │ │ │ + mul.w r0, r7, r2 │ │ │ │ + cmp r3, #0 │ │ │ │ + add.w r1, r1, r6, lsl #3 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + add.w fp, r2, r0 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + itt le │ │ │ │ + addle r3, sp, #220 @ 0xdc │ │ │ │ + addle.w r8, sp, #228 @ 0xe4 │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + add.w r2, r2, r6, lsl #2 │ │ │ │ + itt le │ │ │ │ + strle r3, [sp, #88] @ 0x58 │ │ │ │ + addle r6, sp, #240 @ 0xf0 │ │ │ │ + ble.n e3d66 │ │ │ │ + add r3, sp, #220 @ 0xdc │ │ │ │ + str r7, [sp, #108] @ 0x6c │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + movs r5, #1 │ │ │ │ + mov r3, r4 │ │ │ │ + str.w sl, [sp, #128] @ 0x80 │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ + ldr.w sl, [sp, #48] @ 0x30 │ │ │ │ + add.w r8, sp, #228 @ 0xe4 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r4, r2 │ │ │ │ + b.n e3d2a │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r1, [sp, #228] @ 0xe4 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + add r3, fp │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + subs r1, r1, r5 │ │ │ │ + strd r4, r2, [sp, #4] │ │ │ │ + add r1, r7 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + mov r2, r6 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + adds r5, #1 │ │ │ │ + blx 626fc │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + cmp r3, r5 │ │ │ │ + bge.n e3d26 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r2, r4 │ │ │ │ + ldr.w sl, [sp, #128] @ 0x80 │ │ │ │ + ldr r7, [sp, #108] @ 0x6c │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + ldr r1, [sp, #228] @ 0xe4 │ │ │ │ + add r4, fp │ │ │ │ + strd r6, r2, [sp] │ │ │ │ + add.w r3, r9, r4, lsl #3 │ │ │ │ + add.w r2, r1, fp │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ + add r1, r0 │ │ │ │ + ldr r5, [sp, #76] @ 0x4c │ │ │ │ + add.w r2, r9, r2, lsl #3 │ │ │ │ + add.w r1, r9, r1, lsl #3 │ │ │ │ + mov r0, r4 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + blx 636cc │ │ │ │ + mov r0, r4 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r1, r5 │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ + b.n e3b0a │ │ │ │ + mov fp, r1 │ │ │ │ + b.n e3b62 │ │ │ │ + mov r3, fp │ │ │ │ + mov fp, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e5b3a │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + cmp r3, r9 │ │ │ │ + bgt.n e3e10 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n e3e10 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #188] @ 0xbc │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + subs r2, r2, r3 │ │ │ │ + subs r3, r1, r3 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ + vldr s11, [sp, #304] @ 0x130 │ │ │ │ + vldr s13, [sp, #300] @ 0x12c │ │ │ │ + mla r2, r0, r1, r2 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + vldr s12, [r2] │ │ │ │ + vnmul.f32 s14, s15, s11 │ │ │ │ + vnmul.f32 s15, s15, s13 │ │ │ │ + vmls.f32 s15, s12, s11 │ │ │ │ + vnmla.f32 s14, s12, s13 │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + vstr s14, [r3] │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + movs r2, #1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + subs r3, #1 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w e4400 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ - b.n e0594 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - sub.w r8, r8, r4 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov r4, sl │ │ │ │ + str.w sl, [sp, #88] @ 0x58 │ │ │ │ + subs r1, r3, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + subs r3, r3, r0 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + add.w r3, r3, r1, lsl #3 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ + str.w fp, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + str.w r9, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e4176 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + subs r7, r2, #1 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + cmp r3, #2 │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #2 │ │ │ │ + mla r7, r4, r2, r7 │ │ │ │ + movs r2, #2 │ │ │ │ + strd r3, r2, [sp, #204] @ 0xcc │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + subs r6, r3, r2 │ │ │ │ + cmp r6, #0 │ │ │ │ + ittt le │ │ │ │ + ldrle r3, [sp, #76] @ 0x4c │ │ │ │ + suble r3, r3, r7 │ │ │ │ + addle.w sl, r3, r5 │ │ │ │ + ble.n e3f24 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + sub.w r8, r7, r6 │ │ │ │ + ldr.w sl, [sp, #92] @ 0x5c │ │ │ │ + add.w fp, sp, #236 @ 0xec │ │ │ │ + str.w fp, [sp, #100] @ 0x64 │ │ │ │ + mov fp, r5 │ │ │ │ + mov r5, r4 │ │ │ │ + mla r8, r8, r3, r3 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + add r8, r6 │ │ │ │ + add.w r8, r3, r8, lsl #3 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + sub.w r9, r3, r7 │ │ │ │ + add r3, sp, #228 @ 0xe4 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add.w r4, r9, fp │ │ │ │ + mov r1, r5 │ │ │ │ + adds r0, r4, r6 │ │ │ │ + bl 6768c0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #236] @ 0xec │ │ │ │ + ble.n e3f10 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + sub.w r2, r7, fp │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add.w r1, r1, r2, lsl #3 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ - add.w r1, r8, #1 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ + add.w r3, r8, #8 │ │ │ │ + str r0, [sp, #0] │ │ │ │ + add.w r2, r1, r2, lsl #2 │ │ │ │ + mov r1, r8 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + blx 626fc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [sp, #228] @ 0xe4 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr.w fp, [r2] │ │ │ │ + sub.w r9, r3, r7 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r4, r9, fp │ │ │ │ + str.w fp, [sp, #108] @ 0x6c │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + add r8, sl │ │ │ │ + subs r6, #1 │ │ │ │ + bne.n e3eb8 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov sl, r4 │ │ │ │ + mov r4, r5 │ │ │ │ + mov r5, fp │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + mov r0, sl │ │ │ │ + mov r1, r4 │ │ │ │ + bl 6768c0 │ │ │ │ + str r0, [sp, #220] @ 0xdc │ │ │ │ + subs r0, #1 │ │ │ │ + cmp r4, #0 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ + mla r3, r4, r0, r7 │ │ │ │ + ble.w e418e │ │ │ │ + cmp r7, r3 │ │ │ │ + bgt.n e3f9e │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + subs r6, r3, r5 │ │ │ │ + mov.w r9, r4, lsl #3 │ │ │ │ + mov.w r8, r4, lsl #2 │ │ │ │ + rsb r9, r9, #0 │ │ │ │ + rsb r8, r8, #0 │ │ │ │ + add.w r0, r2, r6, lsl #3 │ │ │ │ + add.w r1, r2, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add.w lr, r2, r6, lsl #2 │ │ │ │ + add.w ip, r2, r3, lsl #2 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr.w sl, [r0, #-8] │ │ │ │ + mov fp, r2 │ │ │ │ + str.w sl, [r1, #-8] │ │ │ │ + subs r2, r2, r4 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldr.w sl, [r0, #-4] │ │ │ │ + add r0, r9 │ │ │ │ + str.w sl, [r1, #-4] │ │ │ │ + add r1, r9 │ │ │ │ + ldr.w sl, [lr, #-4] │ │ │ │ + add lr, r8 │ │ │ │ + str.w sl, [ip, #-4] │ │ │ │ + mov sl, r6 │ │ │ │ + add ip, r8 │ │ │ │ + sub.w r6, r6, r4 │ │ │ │ + ble.n e3f68 │ │ │ │ + str.w fp, [sp, #212] @ 0xd4 │ │ │ │ + str.w sl, [sp, #200] @ 0xc8 │ │ │ │ + strd r3, r4, [sp, #204] @ 0xcc │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + cmp r2, #1 │ │ │ │ + it eq │ │ │ │ + cmpeq r4, #1 │ │ │ │ + bne.w e4552 │ │ │ │ + cmp r7, r3 │ │ │ │ + bgt.n e402a │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add.w ip, r7, #1073741824 @ 0x40000000 │ │ │ │ + add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ + lsls r1, r7, #3 │ │ │ │ + mov r6, r7 │ │ │ │ + add.w ip, r2, ip, lsl #2 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + adds r0, r2, r1 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + add r1, r2 │ │ │ │ + vldr s11, [r0, #-4] │ │ │ │ mov r2, r6 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + vldr s15, [r1, #20] │ │ │ │ + adds r6, #1 │ │ │ │ + vldr s13, [r0, #-8] │ │ │ │ + adds r1, #8 │ │ │ │ + vldr s12, [r1, #8] │ │ │ │ + adds r0, #8 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + cmp r3, r6 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r0, #-12] │ │ │ │ + vstr s14, [r0, #-16] │ │ │ │ + vldmia ip!, {s15} │ │ │ │ + vldr s14, [r1, #8] │ │ │ │ + vldr s13, [r1, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r1, #8] │ │ │ │ + vstr s15, [r1, #12] │ │ │ │ + bge.n e3fcc │ │ │ │ + adds r3, r2, #2 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cbz r3, e405a │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n e405a │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n e405a │ │ │ │ + adds r3, r5, r2 │ │ │ │ + str r2, [sp, #204] @ 0xcc │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr.w r2, [r1, #-8] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr.w r2, [r1, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + bne.w e3e56 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + mov sl, r4 │ │ │ │ + ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ + ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, #0 │ │ │ │ + str r5, [sp, #104] @ 0x68 │ │ │ │ + ble.w e8da4 │ │ │ │ + ldr r3, [pc, #528] @ (e4298 ) │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ + add r3, pc │ │ │ │ + ldr r6, [sp, #108] @ 0x6c │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + rsb r3, r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r1, sl │ │ │ │ + movs r4, #1 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ + adds r2, r3, r5 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r2, #1 │ │ │ │ + str r2, [sp, #204] @ 0xcc │ │ │ │ + sub.w r7, r3, r5 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + mla r7, sl, r2, r7 │ │ │ │ + sub.w r0, r9, r7 │ │ │ │ + add r0, r6 │ │ │ │ + bl 6768c0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #220] @ 0xdc │ │ │ │ + bgt.w e4324 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + subs r4, r6, #1 │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + subs r6, r6, r5 │ │ │ │ + adds r6, #1 │ │ │ │ + str r6, [sp, #208] @ 0xd0 │ │ │ │ + cmp r6, r4 │ │ │ │ + bgt.n e4116 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r8, sp, #240 @ 0xf0 │ │ │ │ + ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ + add.w r3, r3, r7, lsl #2 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r3, r3, r7, lsl #3 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + add r3, sp, #236 @ 0xec │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r3, sp, #228 @ 0xe4 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + sub.w r0, r9, r7 │ │ │ │ + mov r1, sl │ │ │ │ + add r0, r4 │ │ │ │ + bl 6768c0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #236] @ 0xec │ │ │ │ + bgt.n e4132 │ │ │ │ subs r4, #1 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - strd r6, r3, [sp] │ │ │ │ + cmp r4, r6 │ │ │ │ + bge.n e40fe │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w e429c │ │ │ │ + subs r5, #1 │ │ │ │ + beq.w e43f8 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ + str.w sl, [sp, #88] @ 0x58 │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ + b.n e409e │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + add.w r1, sl, r7 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + subs r1, r1, r4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r0, [sp, #116] @ 0x74 │ │ │ │ - add r8, r3 │ │ │ │ + mov r2, r8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - add r1, r3 │ │ │ │ - add.w r3, fp, r8, lsl #3 │ │ │ │ + strd r8, r3, [sp] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + mul.w r1, r3, r1 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + add r3, r1 │ │ │ │ + add r1, r4 │ │ │ │ + subs r4, #1 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ blx 626fc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r5, [sp, #212] @ 0xd4 │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - cmp r4, r5 │ │ │ │ - blt.n e061a │ │ │ │ - ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ - b.n e0602 │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + cmp r6, r4 │ │ │ │ + bgt.n e4116 │ │ │ │ + ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ + b.n e40fe │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ subs r7, r2, #1 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mla r7, r4, r2, r7 │ │ │ │ movs r2, #1 │ │ │ │ - b.n e0370 │ │ │ │ + b.n e3e74 │ │ │ │ cmp r7, r3 │ │ │ │ - blt.w e118c │ │ │ │ + blt.w e5b56 │ │ │ │ lsls r2, r4, #2 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ rsb r8, r2, #0 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r6, r3, r5 │ │ │ │ mov.w fp, r4, lsl #3 │ │ │ │ @@ -187277,417 +192156,1798 @@ │ │ │ │ add.w r0, r1, r6, lsl #3 │ │ │ │ rsb r9, fp, #0 │ │ │ │ add.w lr, r2, r6, lsl #2 │ │ │ │ add.w ip, r2, r3, lsl #2 │ │ │ │ add.w r1, r1, r3, lsl #3 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r0, #-8] │ │ │ │ - mov sl, r2 │ │ │ │ + mov sl, r6 │ │ │ │ str.w r3, [r1, #-8] │ │ │ │ - subs r2, r2, r4 │ │ │ │ - cmp r7, r2 │ │ │ │ + subs r6, r6, r4 │ │ │ │ ldr.w r3, [r0, #-4] │ │ │ │ add r0, r9 │ │ │ │ str.w r3, [r1, #-4] │ │ │ │ add r1, r9 │ │ │ │ ldr.w r3, [lr, #-4] │ │ │ │ add lr, r8 │ │ │ │ str.w r3, [ip, #-4] │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r2 │ │ │ │ + subs r2, r2, r4 │ │ │ │ add ip, r8 │ │ │ │ - sub.w r6, r6, r4 │ │ │ │ - bge.n e06c2 │ │ │ │ + cmp r7, r2 │ │ │ │ + bge.n e41be │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - strd sl, r2, [sp, #200] @ 0xc8 │ │ │ │ - strd r3, r4, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ + strd sl, r3, [sp, #200] @ 0xc8 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w e0494 │ │ │ │ + beq.w e3fa2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ - bne.w e0d1c │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - adds r1, r7, r4 │ │ │ │ - subs r1, r1, r5 │ │ │ │ + bne.w e5772 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + lsls r1, r7, #3 │ │ │ │ ldr.w lr, [sp, #168] @ 0xa8 │ │ │ │ mov r6, r7 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - add.w r0, r2, r7, lsl #3 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w ip, r2, r7, lsl #2 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + adds r0, r2, r1 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + add r1, r2 │ │ │ │ vldr s11, [r0, #-4] │ │ │ │ mov r2, r6 │ │ │ │ - vldr s15, [r1, #12] │ │ │ │ + vldr s15, [r1, #20] │ │ │ │ add r6, r4 │ │ │ │ vldr s13, [r0, #-8] │ │ │ │ cmp r3, r6 │ │ │ │ - vldr s12, [r1, #8] │ │ │ │ + vldr s12, [r1, #16] │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s11, s12 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s15, [r0, #-4] │ │ │ │ vstr s14, [r0, #-8] │ │ │ │ add r0, fp │ │ │ │ vldr s15, [ip, #-4] │ │ │ │ add ip, lr │ │ │ │ - vldr s14, [r1, #8] │ │ │ │ - vldr s13, [r1, #12] │ │ │ │ + vldr s14, [r1, #16] │ │ │ │ + vldr s13, [r1, #20] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r1, #8] │ │ │ │ - vstr s15, [r1, #12] │ │ │ │ + vstr s14, [r1, #16] │ │ │ │ + vstr s15, [r1, #20] │ │ │ │ add r1, fp │ │ │ │ - ble.n e0726 │ │ │ │ - adds r6, r4, #1 │ │ │ │ - subs r6, r6, r5 │ │ │ │ - add r6, r2 │ │ │ │ - b.n e0518 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ble.n e421a │ │ │ │ + b.n e401c │ │ │ │ + nop │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + ldr r0, [pc, #712] @ (e4544 ) │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + stc 0, cr0, [sl, #356]! @ 0x164 │ │ │ │ + ldr r5, [pc, #240] @ (e4374 ) │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + negs r2, r5 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + asrs r2, r4 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r0, [r4, #48] @ 0x30 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r4, r7 │ │ │ │ ldr r1, [sp, #228] @ 0xe4 │ │ │ │ + add r6, sp, #244 @ 0xf4 │ │ │ │ subs r2, r3, #1 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r1, #0 │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ + str r1, [sp, #204] @ 0xcc │ │ │ │ mla r2, r3, r2, r7 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - add.w r5, r3, #1 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ mov r3, r2 │ │ │ │ - mov r2, sl │ │ │ │ - blt.n e07f0 │ │ │ │ + mov r2, r9 │ │ │ │ + blt.n e4316 │ │ │ │ cmp r4, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ - cbz r3, e07fa │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n e4320 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #132] @ 0x84 │ │ │ │ + mov r0, r6 │ │ │ │ subs r2, r2, r3 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + add.w r1, r2, r4, lsl #3 │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ + adds r1, r3, #1 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r0, [sp, #0] │ │ │ │ - mul.w r1, r2, r4 │ │ │ │ - add.w r3, r3, r4, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - adds r3, r1, r2 │ │ │ │ + mul.w r2, r2, r4 │ │ │ │ + add.w r3, r3, r4, lsl #2 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + adds r3, r2, r3 │ │ │ │ + add r3, r1 │ │ │ │ + add r1, r2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add r1, r5 │ │ │ │ - add r3, r5 │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - add.w r2, r2, r4, lsl #2 │ │ │ │ - str r2, [sp, #4] │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ mov r2, r0 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r0, sp, #212 @ 0xd4 │ │ │ │ blx 5a198 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r1, [sp, #204] @ 0xcc │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r4, r1 │ │ │ │ cmp r1, #0 │ │ │ │ - bge.n e07a0 │ │ │ │ + bge.n e42b8 │ │ │ │ cmp r4, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n e07a8 │ │ │ │ - mov sl, r2 │ │ │ │ - b.n e0622 │ │ │ │ + b.n e42c0 │ │ │ │ + mov r9, r2 │ │ │ │ + b.n e411e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - subs r5, r7, r5 │ │ │ │ + add.w sl, sp, #240 @ 0xf0 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + add r0, sp, #220 @ 0xdc │ │ │ │ + add.w r8, sp, #228 @ 0xe4 │ │ │ │ + str.w r8, [sp, #8] │ │ │ │ + str.w r8, [sp] │ │ │ │ + mul.w r6, r7, r3 │ │ │ │ + add.w r3, r2, r7, lsl #3 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ - mla r5, r3, r5, r8 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add.w r8, sp, #220 @ 0xdc │ │ │ │ + adds r1, r6, r4 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ add.w r2, r2, r7, lsl #2 │ │ │ │ - mov r0, r8 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - add.w r3, r3, r7, lsl #3 │ │ │ │ - add.w r1, fp, r5, lsl #3 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #4] │ │ │ │ - add r5, sp, #228 @ 0xe4 │ │ │ │ - mov r2, r6 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + mov r2, sl │ │ │ │ blx 629f0 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n e0892 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add.w sl, r7, #4294967295 @ 0xffffffff │ │ │ │ - strd fp, r9, [sp, #112] @ 0x70 │ │ │ │ - str r7, [sp, #108] @ 0x6c │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - mul.w sl, r3, sl │ │ │ │ - add.w sl, sl, #2 │ │ │ │ - add.w sl, fp, sl, lsl #3 │ │ │ │ - mov fp, r6 │ │ │ │ - mov r9, sl │ │ │ │ - mov r6, r5 │ │ │ │ - ldr.w sl, [sp, #92] @ 0x5c │ │ │ │ - ldr r5, [sp, #104] @ 0x68 │ │ │ │ - add.w r3, r9, #8 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r2, fp │ │ │ │ - mov r0, r8 │ │ │ │ - strd r7, r6, [sp, #8] │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + ldr r3, [r0, #0] │ │ │ │ + add.w r9, r6, r1 │ │ │ │ + subs r1, r3, #1 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n e43b6 │ │ │ │ + str r7, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ + mov r5, sl │ │ │ │ + ldr r7, [sp, #108] @ 0x6c │ │ │ │ + mov sl, r0 │ │ │ │ + b.n e437e │ │ │ │ + ldr.w r3, [sl] │ │ │ │ + ldr r1, [sp, #228] @ 0xe4 │ │ │ │ + subs r3, r3, r4 │ │ │ │ + add r3, r9 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + subs r1, r1, r4 │ │ │ │ + strd r7, r2, [sp, #4] │ │ │ │ + add r1, r6 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + mov r2, r5 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r5, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - strd fp, r5, [sp] │ │ │ │ - sub.w r9, r9, sl │ │ │ │ blx 626fc │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - cmp r4, r3 │ │ │ │ - ble.n e0862 │ │ │ │ - mov r5, r6 │ │ │ │ - ldr r7, [sp, #108] @ 0x6c │ │ │ │ - mov r6, fp │ │ │ │ - ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ - ldr.w fp, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - strd r6, r3, [sp] │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, r4 │ │ │ │ + bge.n e437a │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r1, [sp, #228] @ 0xe4 │ │ │ │ + add r3, r9 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ + strd sl, r2, [sp] │ │ │ │ + add.w r2, r1, r9 │ │ │ │ + add r1, r6 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - mul.w r3, r7, r2 │ │ │ │ - str r5, [sp, #12] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - adds r1, r3, #1 │ │ │ │ - add r3, r2 │ │ │ │ - adds r2, r3, #1 │ │ │ │ - lsls r1, r1, #3 │ │ │ │ - add.w r3, r1, #8 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ - add r3, fp │ │ │ │ - add r1, fp │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + mov r0, r6 │ │ │ │ + str.w r8, [sp, #12] │ │ │ │ + str r4, [sp, #8] │ │ │ │ blx 636cc │ │ │ │ - mov r2, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - mov r0, r8 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w sl, [r3] │ │ │ │ - b.n e05c6 │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + b.n e40ce │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov r9, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - ble.n e09ac │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #204] @ 0xcc │ │ │ │ + ble.n e44ce │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + mov.w sl, #1 │ │ │ │ add r6, sp, #240 @ 0xf0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - movs r2, #1 │ │ │ │ - subs r1, #1 │ │ │ │ - str r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #124] @ 0x7c │ │ │ │ + mov ip, sl │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r6 │ │ │ │ - rsb r1, r1, #2 │ │ │ │ - str r1, [sp, #108] @ 0x6c │ │ │ │ - movs r1, #1 │ │ │ │ - str r1, [sp, #212] @ 0xd4 │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ - adds r4, r1, r2 │ │ │ │ + rsb r2, r2, #2 │ │ │ │ + str r2, [sp, #108] @ 0x6c │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ - cmp r4, #1 │ │ │ │ - str r4, [sp, #200] @ 0xc8 │ │ │ │ - sub.w ip, r1, r2 │ │ │ │ + add r2, ip │ │ │ │ + ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ + cmp r2, #1 │ │ │ │ + sub.w r4, r1, ip │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ it lt │ │ │ │ - movlt r4, #1 │ │ │ │ - mla r8, r9, r4, ip │ │ │ │ - subs r4, r0, r2 │ │ │ │ + movlt r2, #1 │ │ │ │ + mla r8, r9, r2, r4 │ │ │ │ + sub.w r4, r0, ip │ │ │ │ cmp r4, #0 │ │ │ │ - ble.n e09a0 │ │ │ │ + ble.n e44c0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - add r1, sp, #236 @ 0xec │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + add.w sl, sp, #236 @ 0xec │ │ │ │ + str.w ip, [sp, #100] @ 0x64 │ │ │ │ sub.w r6, r8, r3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - str r1, [sp, #100] @ 0x64 │ │ │ │ - add r1, sp, #228 @ 0xe4 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - mul.w sl, r3, r8 │ │ │ │ - add r3, sl │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ + add r3, sp, #228 @ 0xe4 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w r3, r3, r6, lsl #2 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r6, r3, r6, lsl #3 │ │ │ │ - b.n e0954 │ │ │ │ - nop │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + b.n e446e │ │ │ │ ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ sub.w r0, r5, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - ble.n e0994 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - sub.w r1, r9, r4 │ │ │ │ - strd r6, r3, [sp, #8] │ │ │ │ - adds r2, r1, #1 │ │ │ │ + ble.n e44b2 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ - strd r7, r3, [sp] │ │ │ │ + add.w r1, r8, r9 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + subs r1, r1, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - adds r3, r1, r3 │ │ │ │ - add.w r1, r2, sl │ │ │ │ mov r2, r7 │ │ │ │ + strd r7, r3, [sp] │ │ │ │ + mov r0, sl │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r6, [sp, #8] │ │ │ │ + mul.w r1, r3, r1 │ │ │ │ + adds r3, r4, #1 │ │ │ │ + add r3, r1 │ │ │ │ + add r1, r4 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ blx 626fc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ subs r4, #1 │ │ │ │ - bne.n e0950 │ │ │ │ - ldr r1, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - adds r2, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n e08fc │ │ │ │ + bne.n e446a │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr.w ip, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #204] @ 0xcc │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + add.w ip, ip, #1 │ │ │ │ + cmp ip, r3 │ │ │ │ + ble.n e4422 │ │ │ │ mov r7, r8 │ │ │ │ mov r9, r5 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #1 │ │ │ │ - ble.w def26 │ │ │ │ + ble.w e38fe │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ add.w r3, r9, #4294967295 @ 0xffffffff │ │ │ │ adds r5, r7, r0 │ │ │ │ - str r5, [sp, #208] @ 0xd0 │ │ │ │ + str r5, [sp, #204] @ 0xcc │ │ │ │ cmp r5, r3 │ │ │ │ - bgt.w def26 │ │ │ │ + bgt.w e38fe │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ subs r2, r3, r0 │ │ │ │ - subs r6, r3, r1 │ │ │ │ - sub.w lr, r2, r1 │ │ │ │ + sub.w lr, r3, r1 │ │ │ │ + subs r6, r2, r1 │ │ │ │ sub.w r3, r9, r1 │ │ │ │ adds r2, r0, r1 │ │ │ │ subs r4, r5, r1 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ sub.w r2, r9, r2 │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ add.w r2, r0, r2, lsl #3 │ │ │ │ add.w r4, r0, r4, lsl #3 │ │ │ │ - add.w r0, r1, lr, lsl #2 │ │ │ │ - add.w r1, r1, r6, lsl #2 │ │ │ │ + add.w r0, r1, r6, lsl #2 │ │ │ │ + add.w r1, r1, lr, lsl #2 │ │ │ │ ldr.w ip, [r0, #-4]! │ │ │ │ subs r3, #8 │ │ │ │ str.w ip, [r1, #-4]! │ │ │ │ subs r2, #8 │ │ │ │ ldr.w ip, [r2, #-8] │ │ │ │ str.w ip, [r3, #-8] │ │ │ │ ldr.w ip, [r2, #-4] │ │ │ │ str.w ip, [r3, #-4] │ │ │ │ - cmp r3, r4 │ │ │ │ - bne.n e09fa │ │ │ │ + cmp r4, r3 │ │ │ │ + bne.n e451c │ │ │ │ sub.w r1, r5, r9 │ │ │ │ - adds r2, r6, #1 │ │ │ │ - add.w r3, r1, lr │ │ │ │ + add.w r2, lr, #1 │ │ │ │ + adds r3, r6, r1 │ │ │ │ add r2, r1 │ │ │ │ adds r3, #1 │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ - b.w def26 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + b.w e38fe │ │ │ │ cmp r7, r3 │ │ │ │ - bgt.w e0524 │ │ │ │ - sub.w lr, r7, r5 │ │ │ │ - mul.w r8, r4, r2 │ │ │ │ + bgt.w e402a │ │ │ │ + mla r1, r7, r2, r2 │ │ │ │ ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ - mov.w sl, r4, lsl #3 │ │ │ │ - mov ip, r7 │ │ │ │ - mla lr, lr, r2, r2 │ │ │ │ + mul.w r8, r4, r2 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ - mov.w r9, r8, lsl #3 │ │ │ │ - add lr, r4 │ │ │ │ + add.w lr, r1, #1 │ │ │ │ + mov.w sl, r4, lsl #3 │ │ │ │ + mov r6, r7 │ │ │ │ add.w r0, r2, r7, lsl #3 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ - add.w r1, r2, lr, lsl #3 │ │ │ │ + mov.w r9, r8, lsl #3 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ vldr s11, [r0, #-4] │ │ │ │ - add.w r2, fp, ip, lsl #2 │ │ │ │ - vldr s15, [r1, #4] │ │ │ │ - mov r6, lr │ │ │ │ + add.w r2, fp, r6, lsl #2 │ │ │ │ + vldr s15, [r1, #12] │ │ │ │ + mov ip, lr │ │ │ │ vldr s13, [r0, #-8] │ │ │ │ add lr, r8 │ │ │ │ - vldr s12, [r1] │ │ │ │ + vldr s12, [r1, #8] │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vmla.f32 s15, s11, s12 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vstr s15, [r0, #-4] │ │ │ │ vstr s14, [r0, #-8] │ │ │ │ add r0, sl │ │ │ │ vldr s15, [r2, #-4] │ │ │ │ - mov r2, ip │ │ │ │ - vldr s14, [r1] │ │ │ │ - add ip, r4 │ │ │ │ - vldr s13, [r1, #4] │ │ │ │ - cmp r3, ip │ │ │ │ + mov r2, r6 │ │ │ │ + vldr s14, [r1, #8] │ │ │ │ + add r6, r4 │ │ │ │ + vldr s13, [r1, #12] │ │ │ │ + cmp r3, r6 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ - vstr s14, [r1] │ │ │ │ - vstr s15, [r1, #4] │ │ │ │ + vstr s14, [r1, #8] │ │ │ │ + vstr s15, [r1, #12] │ │ │ │ add r1, r9 │ │ │ │ - bge.n e0a5e │ │ │ │ - b.n e0518 │ │ │ │ - sub.w fp, r3, r7 │ │ │ │ - add fp, r5 │ │ │ │ - b.n e041c │ │ │ │ - ldr r5, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - sub.w r1, r9, r2 │ │ │ │ - subs r2, r3, r5 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - mla r0, r0, r3, r1 │ │ │ │ - add r3, sp, #292 @ 0x124 │ │ │ │ - add r1, sp, #300 @ 0x12c │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add.w r3, r4, r2, lsl #3 │ │ │ │ - add.w r2, r6, r2, lsl #2 │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - blx 5af24 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - vldr s12, [sp, #304] @ 0x130 │ │ │ │ - add r0, sp, #260 @ 0x104 │ │ │ │ - vldr s14, [sp, #300] @ 0x12c │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ - vldr s15, [r3, #20] │ │ │ │ - vldr s13, [r3, #16] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vnmul.f32 s27, s15, s12 │ │ │ │ - vnmul.f32 s24, s15, s14 │ │ │ │ + bge.n e457e │ │ │ │ + mov r3, ip │ │ │ │ + b.n e401e │ │ │ │ + cmp r5, sl │ │ │ │ + bgt.w e3ac2 │ │ │ │ + mov r2, r3 │ │ │ │ + mla r3, r5, r3, r3 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r7, [sp, #156] @ 0x9c │ │ │ │ + add.w ip, r3, #1 │ │ │ │ + mul.w lr, r2, r8 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + subs r0, r5, r2 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov.w r1, lr, lsl #3 │ │ │ │ + add.w r0, r2, r0, lsl #3 │ │ │ │ + mov.w r2, r8, lsl #3 │ │ │ │ + mov r5, r2 │ │ │ │ + vldr s11, [r0, #-4] │ │ │ │ + add.w r2, r7, r6, lsl #2 │ │ │ │ + vldr s15, [r3, #12] │ │ │ │ + add r6, r8 │ │ │ │ + vldr s13, [r0, #-8] │ │ │ │ + cmp sl, r6 │ │ │ │ + vldr s12, [r3, #8] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r0, #-4] │ │ │ │ + vstr s14, [r0, #-8] │ │ │ │ + add r0, r5 │ │ │ │ + vldr s15, [r2, #-4] │ │ │ │ + mov r2, ip │ │ │ │ + vldr s14, [r3, #8] │ │ │ │ + add ip, lr │ │ │ │ + vldr s13, [r3, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #8] │ │ │ │ + vstr s15, [r3, #12] │ │ │ │ + add r3, r1 │ │ │ │ + bge.n e460e │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [sp, #108] @ 0x6c │ │ │ │ + b.w e3ab8 │ │ │ │ + ldr r1, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [sp, #28] │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + mla r0, r2, r3, r1 │ │ │ │ + subs r2, r3, r6 │ │ │ │ + add r1, sp, #300 @ 0x12c │ │ │ │ + add r3, sp, #292 @ 0x124 │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add.w r3, r5, r2, lsl #3 │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + add.w r2, r7, r2, lsl #2 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + vldr s12, [sp, #304] @ 0x130 │ │ │ │ + add r0, sp, #260 @ 0x104 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + vldr s14, [sp, #300] @ 0x12c │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vldr s13, [r3] │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + vnmul.f32 s27, s15, s12 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vnmul.f32 s24, s15, s14 │ │ │ │ + str r2, [sp, #204] @ 0xcc │ │ │ │ + add r3, r2 │ │ │ │ + vmls.f32 s24, s13, s12 │ │ │ │ + subs r1, r3, r6 │ │ │ │ + str r1, [sp, #212] @ 0xd4 │ │ │ │ + vnmla.f32 s27, s13, s14 │ │ │ │ + add.w r3, r7, r1, lsl #2 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + vldr s15, [r3] │ │ │ │ + vstr s24, [sp, #248] @ 0xf8 │ │ │ │ + vmul.f32 s25, s24, s15 │ │ │ │ + vmul.f32 s26, s27, s15 │ │ │ │ + vstr s27, [sp, #244] @ 0xf4 │ │ │ │ + blx 62524 │ │ │ │ + ldr r1, [sp, #204] @ 0xcc │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + add.w r1, r5, r1, lsl #3 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ + adds r3, r4, r2 │ │ │ │ + vldr s15, [sp, #264] @ 0x108 │ │ │ │ + subs r2, r3, r6 │ │ │ │ + vldr s11, [sp, #260] @ 0x104 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + mul.w r3, r5, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + add.w r3, r9, r3, lsl #3 │ │ │ │ + vldr s12, [r3] │ │ │ │ + vldr s10, [r3, #4] │ │ │ │ + vmul.f32 s13, s12, s15 │ │ │ │ + vmul.f32 s14, s15, s10 │ │ │ │ + vmov.f32 s15, s13 │ │ │ │ + vmla.f32 s15, s11, s10 │ │ │ │ + vnmls.f32 s14, s11, s12 │ │ │ │ + vsub.f32 s15, s25, s15 │ │ │ │ + vsub.f32 s14, s26, s14 │ │ │ │ + vstr s15, [r1, #4] │ │ │ │ + vstr s14, [r1] │ │ │ │ + add.w r1, r0, r2, lsl #3 │ │ │ │ + add.w r2, r7, r2, lsl #2 │ │ │ │ + vldr s10, [r3, #4] │ │ │ │ + vldr s12, [r3] │ │ │ │ + vldr s15, [r1, #4] │ │ │ │ + vldr s11, [r1] │ │ │ │ + vldr s13, [r2] │ │ │ │ + vmul.f32 s14, s24, s15 │ │ │ │ + vmul.f32 s15, s27, s15 │ │ │ │ + vmla.f32 s15, s24, s11 │ │ │ │ + vmul.f32 s12, s13, s12 │ │ │ │ + vmul.f32 s13, s13, s10 │ │ │ │ + vnmls.f32 s14, s27, s11 │ │ │ │ + vstr s12, [sp, #252] @ 0xfc │ │ │ │ + vstr s13, [sp, #256] @ 0x100 │ │ │ │ + vadd.f32 s15, s15, s13 │ │ │ │ + vadd.f32 s14, s14, s12 │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s14, [r3] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + ldr.w fp, [r3] │ │ │ │ + ldr r3, [sp, #292] @ 0x124 │ │ │ │ + str r3, [sp, #300] @ 0x12c │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ + b.w e39ce │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + itt gt │ │ │ │ + movgt r3, r2 │ │ │ │ + strgt r3, [sp, #64] @ 0x40 │ │ │ │ + ble.w e4cec │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov sl, r9 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + subs r2, r3, #1 │ │ │ │ + ldr.w r3, [pc, #2928] @ e5324 │ │ │ │ + ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ + add r3, pc │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + movs r3, #1 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ + mul.w r3, r3, r2 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mul.w r3, r2, r3 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + rsb r3, r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ + cbz r3, e480a │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ + add.w r3, r8, r2 │ │ │ │ + cmp r3, sl │ │ │ │ + ite ge │ │ │ │ + movge r0, #0 │ │ │ │ + movlt r0, #1 │ │ │ │ + cmp r2, #1 │ │ │ │ + it le │ │ │ │ + movle r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w e5498 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r9 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ + add r3, r2 │ │ │ │ + cmp r3, #1 │ │ │ │ + sub.w r0, r4, r2 │ │ │ │ + it lt │ │ │ │ + movlt r3, #1 │ │ │ │ + mla r7, r9, r3, r0 │ │ │ │ + sub.w r0, sl, r7 │ │ │ │ + add r0, r8 │ │ │ │ + bl 6768c0 │ │ │ │ + subs r3, r0, #1 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #220] @ 0xdc │ │ │ │ + mla r3, r9, r3, r7 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e4a18 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r4, r4, r8, lsl #1 │ │ │ │ + mov r1, r9 │ │ │ │ + subs r4, r4, r3 │ │ │ │ + adds r4, #1 │ │ │ │ + cmp r4, r7 │ │ │ │ + it lt │ │ │ │ + movlt r4, r7 │ │ │ │ + sub.w r0, sl, r4 │ │ │ │ + add r0, r8 │ │ │ │ + bl 6768c0 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r1, [sp, #236] @ 0xec │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str.w r9, [sp, #200] @ 0xc8 │ │ │ │ + blt.w e4aa0 │ │ │ │ + cmp r3, #1 │ │ │ │ + it eq │ │ │ │ + cmpeq.w r9, #1 │ │ │ │ + bne.w e4bec │ │ │ │ + ldr r6, [sp, #116] @ 0x74 │ │ │ │ + cmp r4, r6 │ │ │ │ + bgt.n e4906 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + subs r2, r4, r3 │ │ │ │ + sub.w r3, r4, r8 │ │ │ │ + add.w r5, r2, #1073741824 @ 0x40000000 │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + subs r5, #1 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + add.w r5, r0, r5, lsl #2 │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s11, [r2, #-4] │ │ │ │ + mov r6, r0 │ │ │ │ + vldr s15, [r3, #20] │ │ │ │ + adds r0, #1 │ │ │ │ + vldr s13, [r2, #-8] │ │ │ │ + adds r3, #8 │ │ │ │ + vldr s12, [r3, #8] │ │ │ │ + adds r2, #8 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + cmp ip, r0 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r2, #-12] │ │ │ │ + vstr s14, [r2, #-16] │ │ │ │ + vldmia r5!, {s15} │ │ │ │ + vldr s14, [r3, #8] │ │ │ │ + vldr s13, [r3, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #8] │ │ │ │ + vstr s15, [r3, #12] │ │ │ │ + bge.n e48a6 │ │ │ │ + rsb r0, r8, #2 │ │ │ │ + add r0, r6 │ │ │ │ + str r0, [sp, #204] @ 0xcc │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + cmp r1, #0 │ │ │ │ + ble.n e4942 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + sub.w r3, r4, r8 │ │ │ │ + add r5, sp, #228 @ 0xe4 │ │ │ │ + add r0, sp, #236 @ 0xec │ │ │ │ + str r5, [sp, #8] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + mla r1, r2, r3, r9 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + subs r3, r4, r3 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + add.w r2, r2, r3, lsl #2 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ + blx 629f0 │ │ │ │ + ldr r3, [sp, #220] @ 0xdc │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r8, [r3] │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r3, #0 │ │ │ │ + bgt.w e4b32 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + add.w r4, r8, #4294967295 @ 0xffffffff │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + subs r5, r5, r3 │ │ │ │ + adds r5, #1 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ + cmp r5, r4 │ │ │ │ + bgt.n e4a1e │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + subs r6, r7, r3 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ + ldr.w sl, [r2] │ │ │ │ + mul.w r8, r3, r7 │ │ │ │ + add r3, r8 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r3, r3, r6, lsl #2 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r6, r3, r6, lsl #3 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + add r3, sp, #236 @ 0xec │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + add r3, sp, #228 @ 0xe4 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + sub.w r0, sl, r7 │ │ │ │ + mov r1, r9 │ │ │ │ + add r0, r4 │ │ │ │ + bl 6768c0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #236] @ 0xec │ │ │ │ + bgt.n e49da │ │ │ │ + subs r4, #1 │ │ │ │ + cmp r4, r5 │ │ │ │ + bge.n e4990 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.n e4a2a │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, r2 │ │ │ │ + blt.w e4c7e │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #84] @ 0x54 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + subs r3, r3, r1 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + subs r3, r3, r1 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r8, [r3] │ │ │ │ + mov r3, r2 │ │ │ │ + b.n e47e4 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + sub.w r9, r9, r4 │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + add.w r1, r9, #1 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + add r1, r8 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + subs r4, #1 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + add r9, r3 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + str r2, [sp, #0] │ │ │ │ + add.w r3, fp, r9, lsl #3 │ │ │ │ + blx 626fc │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + cmp r4, r5 │ │ │ │ + blt.n e4a1e │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + b.n e4990 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ + mov r4, r7 │ │ │ │ + b.n e485e │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.n e49ae │ │ │ │ + ldr r3, [sp, #228] @ 0xe4 │ │ │ │ + mov r4, r7 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + adds r5, r2, #1 │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [sp, #200] @ 0xc8 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + mov r3, r1 │ │ │ │ + mov r1, sl │ │ │ │ + blt.n e4a96 │ │ │ │ + cmp r4, r3 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #0 │ │ │ │ + movle r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e4be8 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ + subs r1, r1, r3 │ │ │ │ + str r1, [sp, #204] @ 0xcc │ │ │ │ + mul.w r1, r6, r4 │ │ │ │ + subs r0, r4, r3 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + adds r3, r1, r6 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + add r1, r5 │ │ │ │ + add r3, r5 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ + add.w r6, r6, r0, lsl #3 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ + add.w r0, r6, r0, lsl #2 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add r0, sp, #204 @ 0xcc │ │ │ │ + blx 5a198 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + add r4, r2 │ │ │ │ + cmp r2, #0 │ │ │ │ + bge.n e4a42 │ │ │ │ + cmp r4, r3 │ │ │ │ + ite lt │ │ │ │ + movlt r3, #0 │ │ │ │ + movge r3, #1 │ │ │ │ + b.n e4a4a │ │ │ │ + cmp r3, #1 │ │ │ │ + bne.w e55d2 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + cmp r4, r3 │ │ │ │ + blt.w e4906 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + mov sl, r3 │ │ │ │ + ldr r0, [sp, #68] @ 0x44 │ │ │ │ + sub.w r3, r9, r8 │ │ │ │ + subs r5, r4, r2 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + add r3, r4 │ │ │ │ + mov.w r6, r9, lsl #3 │ │ │ │ + mov.w ip, r9, lsl #2 │ │ │ │ + add.w r2, r2, r5, lsl #3 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + add.w r5, r0, r5, lsl #2 │ │ │ │ + mov r0, r4 │ │ │ │ + vldr s11, [r2, #-4] │ │ │ │ + mov lr, r0 │ │ │ │ + vldr s15, [r3, #12] │ │ │ │ + add r0, r9 │ │ │ │ + vldr s13, [r2, #-8] │ │ │ │ + cmp sl, r0 │ │ │ │ + vldr s12, [r3, #8] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + vstr s14, [r2, #-8] │ │ │ │ + add r2, r6 │ │ │ │ + vldr s15, [r5, #-4] │ │ │ │ + add r5, ip │ │ │ │ + vldr s14, [r3, #8] │ │ │ │ + vldr s13, [r3, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3, #8] │ │ │ │ + vstr s15, [r3, #12] │ │ │ │ + add r3, r6 │ │ │ │ + ble.n e4ad4 │ │ │ │ + add.w r0, r9, #1 │ │ │ │ + sub.w r0, r0, r8 │ │ │ │ + add r0, lr │ │ │ │ + b.n e48fc │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + cmp r3, #0 │ │ │ │ + sub.w r6, r7, r2 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + add.w r2, r2, r6, lsl #2 │ │ │ │ + add.w r6, r1, r6, lsl #3 │ │ │ │ + ble.w e5b72 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add.w r9, r7, #4294967295 @ 0xffffffff │ │ │ │ + add.w r8, sp, #240 @ 0xf0 │ │ │ │ + add r5, sp, #228 @ 0xe4 │ │ │ │ + str.w fp, [sp, #104] @ 0x68 │ │ │ │ + movs r4, #1 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ + add.w sl, sp, #220 @ 0xdc │ │ │ │ + mul.w r9, r3, r9 │ │ │ │ + mov r7, r5 │ │ │ │ + mov r5, r2 │ │ │ │ + add.w r9, r9, #2 │ │ │ │ + add.w r9, fp, r9, lsl #3 │ │ │ │ + mov fp, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ + add.w r3, r8, #8 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r2, fp │ │ │ │ + mov r0, sl │ │ │ │ + strd r6, r7, [sp, #8] │ │ │ │ + adds r4, #1 │ │ │ │ + strd fp, r5, [sp] │ │ │ │ + sub.w r8, r8, r9 │ │ │ │ + blx 626fc │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + cmp r4, r3 │ │ │ │ + ble.n e4b80 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r8, fp │ │ │ │ + mov r5, r7 │ │ │ │ + ldr.w fp, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + strd r8, r2, [sp] │ │ │ │ + mov r0, sl │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + strd r6, r5, [sp, #8] │ │ │ │ + mul.w r3, r7, r2 │ │ │ │ + adds r1, r3, #1 │ │ │ │ + add r3, r2 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + lsls r1, r1, #3 │ │ │ │ + add.w r3, r1, #8 │ │ │ │ + add.w r2, fp, r2, lsl #3 │ │ │ │ + add r3, fp │ │ │ │ + add r1, fp │ │ │ │ + blx 636cc │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, sl │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r8, [r3] │ │ │ │ + b.n e494a │ │ │ │ + mov sl, r1 │ │ │ │ + b.n e49ae │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + cmp r4, r0 │ │ │ │ + bgt.w e4906 │ │ │ │ + sub.w r6, r4, r8 │ │ │ │ + mul.w sl, r9, r3 │ │ │ │ + strd r7, r4, [sp, #104] @ 0x68 │ │ │ │ + mov r5, r4 │ │ │ │ + ldr r7, [sp, #156] @ 0x9c │ │ │ │ + mov.w lr, r9, lsl #3 │ │ │ │ + mla r6, r6, r3, r3 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + mov.w ip, sl, lsl #3 │ │ │ │ + subs r2, r4, r3 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + add r6, r9 │ │ │ │ + mov r4, r0 │ │ │ │ + add.w r2, r3, r2, lsl #3 │ │ │ │ + add.w r3, fp, r6, lsl #3 │ │ │ │ + vldr s11, [r2, #-4] │ │ │ │ + add.w r0, r7, r5, lsl #2 │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + add r5, r9 │ │ │ │ + vldr s13, [r2, #-8] │ │ │ │ + cmp r4, r5 │ │ │ │ + vldr s12, [r3] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r2, #-4] │ │ │ │ + vstr s14, [r2, #-8] │ │ │ │ + add r2, lr │ │ │ │ + vldr s15, [r0, #-4] │ │ │ │ + mov r0, r6 │ │ │ │ + vldr s14, [r3] │ │ │ │ + add r6, sl │ │ │ │ + vldr s13, [r3, #4] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r3] │ │ │ │ + vstr s15, [r3, #4] │ │ │ │ + add r3, ip │ │ │ │ + bge.n e4c22 │ │ │ │ + ldrd r7, r4, [sp, #104] @ 0x68 │ │ │ │ + b.n e48fc │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + mov r9, sl │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e5b48 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #164] @ 0xa4 │ │ │ │ + cmp r3, r9 │ │ │ │ + bgt.n e4ce4 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n e4ce4 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ + subs r2, r2, r3 │ │ │ │ + adds r3, #1 │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ + vldr s11, [sp, #304] @ 0x130 │ │ │ │ + mla r3, r1, r2, r3 │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + vldr s13, [sp, #300] @ 0x12c │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + add.w r3, r1, r3, lsl #3 │ │ │ │ + vldr s15, [r3, #4] │ │ │ │ + vldr s12, [r3] │ │ │ │ + vnmul.f32 s14, s15, s11 │ │ │ │ + vnmul.f32 s15, s15, s13 │ │ │ │ + vmls.f32 s15, s12, s11 │ │ │ │ + vnmla.f32 s14, s12, s13 │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s15, [r2, #4] │ │ │ │ + vstr s14, [r2] │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + movs r2, #1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + subs r3, #1 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w e52b6 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #124] @ 0x7c │ │ │ │ + ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov r4, sl │ │ │ │ + str.w sl, [sp, #88] @ 0x58 │ │ │ │ + subs r1, r3, r2 │ │ │ │ + adds r3, #1 │ │ │ │ + subs r3, r3, r0 │ │ │ │ + str r3, [sp, #140] @ 0x8c │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + add.w r3, r3, r1, lsl #3 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ + str.w fp, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ + str.w r9, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq.w e5052 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + subs r7, r2, #1 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + cmp r3, #2 │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #2 │ │ │ │ + mla r7, r4, r2, r7 │ │ │ │ + movs r2, #2 │ │ │ │ + strd r3, r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + subs r6, r3, r2 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r6, #0 │ │ │ │ + ble.w e5490 │ │ │ │ + add.w sl, sp, #236 @ 0xec │ │ │ │ + add.w r9, sp, #228 @ 0xe4 │ │ │ │ + str.w sl, [sp, #44] @ 0x2c │ │ │ │ + sub.w r8, r3, r7 │ │ │ │ + str.w r9, [sp, #100] @ 0x64 │ │ │ │ + mov fp, r4 │ │ │ │ + ldr.w sl, [sp, #136] @ 0x88 │ │ │ │ + ldr.w r9, [sp, #32] │ │ │ │ + add.w r4, r8, r5 │ │ │ │ + mov r1, fp │ │ │ │ + adds r0, r4, r6 │ │ │ │ + bl 6768c0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #236] @ 0xec │ │ │ │ + ble.n e4de2 │ │ │ │ + ldr r2, [sp, #100] @ 0x64 │ │ │ │ + subs r3, r7, r5 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + sub.w r0, fp, r6 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + adds r1, r0, #1 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ + add.w r2, r2, r3, lsl #3 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + mul.w r2, r9, r3 │ │ │ │ + add.w r3, r5, r3, lsl #2 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add.w r3, r2, r9 │ │ │ │ + add r1, r2 │ │ │ │ + add r3, r0 │ │ │ │ + mov r2, r4 │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add.w r1, sl, r1, lsl #3 │ │ │ │ + add.w r3, sl, r3, lsl #3 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + blx 626fc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr.w fp, [sp, #228] @ 0xe4 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r5, [r2, #0] │ │ │ │ + sub.w r8, r3, r7 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + add.w r4, r8, r5 │ │ │ │ + str r5, [sp, #108] @ 0x6c │ │ │ │ + str.w fp, [sp, #88] @ 0x58 │ │ │ │ + subs r6, #1 │ │ │ │ + bne.n e4d78 │ │ │ │ + mov r3, fp │ │ │ │ + mov fp, r4 │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + mov r0, fp │ │ │ │ + mov r1, r4 │ │ │ │ + bl 6768c0 │ │ │ │ + str r0, [sp, #220] @ 0xdc │ │ │ │ + subs r0, #1 │ │ │ │ + cmp r4, #0 │ │ │ │ + str r7, [sp, #212] @ 0xd4 │ │ │ │ + mla r3, r4, r0, r7 │ │ │ │ + ble.w e506a │ │ │ │ + cmp r7, r3 │ │ │ │ + bgt.n e4e68 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + subs r6, r3, r5 │ │ │ │ + mov.w r9, r4, lsl #3 │ │ │ │ + mov.w r8, r4, lsl #2 │ │ │ │ + rsb r9, r9, #0 │ │ │ │ + rsb r8, r8, #0 │ │ │ │ + add.w r0, r2, r6, lsl #3 │ │ │ │ + add.w r1, r2, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add.w lr, r2, r6, lsl #2 │ │ │ │ + add.w ip, r2, r3, lsl #2 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr.w sl, [r0, #-8] │ │ │ │ + mov fp, r6 │ │ │ │ + str.w sl, [r1, #-8] │ │ │ │ + subs r6, r6, r4 │ │ │ │ + ldr.w sl, [r0, #-4] │ │ │ │ + add r0, r9 │ │ │ │ + str.w sl, [r1, #-4] │ │ │ │ + add r1, r9 │ │ │ │ + ldr.w sl, [lr, #-4] │ │ │ │ + add lr, r8 │ │ │ │ + str.w sl, [ip, #-4] │ │ │ │ + mov sl, r2 │ │ │ │ + subs r2, r2, r4 │ │ │ │ + add ip, r8 │ │ │ │ + cmp r7, r2 │ │ │ │ + ble.n e4e38 │ │ │ │ + strd sl, fp, [sp, #200] @ 0xc8 │ │ │ │ + strd r3, r4, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + cmp r2, #1 │ │ │ │ + it eq │ │ │ │ + cmpeq r4, #1 │ │ │ │ + bne.w e5408 │ │ │ │ + cmp r7, r3 │ │ │ │ + bgt.n e4efc │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add.w ip, r7, #1073741824 @ 0x40000000 │ │ │ │ + add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ + subs r1, r7, r5 │ │ │ │ + mov r6, r7 │ │ │ │ + add.w ip, r2, ip, lsl #2 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + add.w r0, r2, r7, lsl #3 │ │ │ │ + vldr s11, [r0, #-4] │ │ │ │ + mov r2, r6 │ │ │ │ + vldr s15, [r1, #20] │ │ │ │ + adds r6, #1 │ │ │ │ + vldr s13, [r0, #-8] │ │ │ │ + adds r1, #8 │ │ │ │ + vldr s12, [r1, #8] │ │ │ │ + adds r0, #8 │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + cmp r3, r6 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r0, #-12] │ │ │ │ + vstr s14, [r0, #-16] │ │ │ │ + vldmia ip!, {s15} │ │ │ │ + vldr s14, [r1, #8] │ │ │ │ + vldr s13, [r1, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r1, #8] │ │ │ │ + vstr s15, [r1, #12] │ │ │ │ + bge.n e4e9a │ │ │ │ + rsb r6, r5, #2 │ │ │ │ + add r6, r2 │ │ │ │ + strd r6, r2, [sp, #200] @ 0xc8 │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + cbz r3, e4f2c │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + subs r3, r3, r5 │ │ │ │ + cmp r3, r2 │ │ │ │ + ble.n e4f2c │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #116] @ 0x74 │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n e4f2c │ │ │ │ + adds r3, r5, r2 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr.w r2, [r1, #-8] │ │ │ │ + str r2, [r3, #0] │ │ │ │ + ldr.w r2, [r1, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + adds r3, #8 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [sp, #116] @ 0x74 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + bne.w e4d2a │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr.w fp, [sp, #136] @ 0x88 │ │ │ │ + ldr.w r9, [sp, #76] @ 0x4c │ │ │ │ + cmp r3, #0 │ │ │ │ + str r5, [sp, #104] @ 0x68 │ │ │ │ + ble.w e8d96 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + mov sl, r9 │ │ │ │ + ldr r5, [sp, #108] @ 0x6c │ │ │ │ + mov r8, r4 │ │ │ │ + subs r3, #1 │ │ │ │ + ldr.w r9, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #76] @ 0x4c │ │ │ │ + ldr r3, [sp, #124] @ 0x7c │ │ │ │ + rsb r3, r3, #1 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + mov r1, r8 │ │ │ │ + movs r4, #1 │ │ │ │ + str r4, [sp, #212] @ 0xd4 │ │ │ │ + add.w r2, r3, r9 │ │ │ │ + ldr r3, [sp, #76] @ 0x4c │ │ │ │ + cmp r2, #1 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + sub.w r7, r3, r9 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + mla r7, r8, r2, r7 │ │ │ │ + sub.w r0, sl, r7 │ │ │ │ + add r0, r5 │ │ │ │ + bl 6768c0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #220] @ 0xdc │ │ │ │ + bgt.w e51d6 │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + subs r4, r5, #1 │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + sub.w r5, r5, r9 │ │ │ │ + adds r5, #1 │ │ │ │ + str r5, [sp, #212] @ 0xd4 │ │ │ │ + cmp r5, r4 │ │ │ │ + bgt.n e4ff2 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ + add.w r1, r1, r7, lsl #2 │ │ │ │ + str r1, [sp, #108] @ 0x6c │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + mul.w r2, r3, r7 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + adds r3, r2, r3 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + add.w r1, r1, r7, lsl #3 │ │ │ │ + add r3, sp, #236 @ 0xec │ │ │ │ + str r1, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #116] @ 0x74 │ │ │ │ + add r3, sp, #228 @ 0xe4 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + sub.w r0, sl, r7 │ │ │ │ + mov r1, r8 │ │ │ │ + add r0, r4 │ │ │ │ + bl 6768c0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #236] @ 0xec │ │ │ │ + bgt.n e5010 │ │ │ │ + subs r4, #1 │ │ │ │ + cmp r4, r5 │ │ │ │ + bge.n e4fda │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w e5158 │ │ │ │ + subs.w r9, r9, #1 │ │ │ │ + beq.w e52ac │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ + str.w r8, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + b.n e4f6c │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + sub.w r8, r8, r4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add.w r1, r8, #1 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + mov r2, r6 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + subs r4, #1 │ │ │ │ + ldr r3, [sp, #108] @ 0x6c │ │ │ │ + strd r6, r3, [sp] │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [sp, #116] @ 0x74 │ │ │ │ + add r8, r3 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + add r1, r3 │ │ │ │ + add.w r3, fp, r8, lsl #3 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + blx 626fc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #212] @ 0xd4 │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + cmp r4, r5 │ │ │ │ + blt.n e4ff2 │ │ │ │ + ldr.w r8, [sp, #228] @ 0xe4 │ │ │ │ + b.n e4fda │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #140] @ 0x8c │ │ │ │ + subs r7, r2, #1 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + cmp r3, #1 │ │ │ │ + mov r2, r3 │ │ │ │ + it lt │ │ │ │ + movlt r2, #1 │ │ │ │ + mla r7, r4, r2, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + b.n e4d48 │ │ │ │ + cmp r7, r3 │ │ │ │ + blt.w e5b64 │ │ │ │ + lsls r2, r4, #2 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ + rsb r8, r2, #0 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + subs r6, r3, r5 │ │ │ │ + mov.w fp, r4, lsl #3 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add.w r0, r1, r6, lsl #3 │ │ │ │ + rsb r9, fp, #0 │ │ │ │ + add.w lr, r2, r6, lsl #2 │ │ │ │ + add.w ip, r2, r3, lsl #2 │ │ │ │ + add.w r1, r1, r3, lsl #3 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr.w r3, [r0, #-8] │ │ │ │ + mov sl, r2 │ │ │ │ + str.w r3, [r1, #-8] │ │ │ │ + subs r2, r2, r4 │ │ │ │ + cmp r7, r2 │ │ │ │ + ldr.w r3, [r0, #-4] │ │ │ │ + add r0, r9 │ │ │ │ + str.w r3, [r1, #-4] │ │ │ │ + add r1, r9 │ │ │ │ + ldr.w r3, [lr, #-4] │ │ │ │ + add lr, r8 │ │ │ │ + str.w r3, [ip, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, r8 │ │ │ │ + sub.w r6, r6, r4 │ │ │ │ + bge.n e509a │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #100] @ 0x64 │ │ │ │ + strd sl, r2, [sp, #200] @ 0xc8 │ │ │ │ + strd r3, r4, [sp, #208] @ 0xd0 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq.w e4e6c │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne.w e56f4 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + adds r1, r7, r4 │ │ │ │ + subs r1, r1, r5 │ │ │ │ + ldr.w lr, [sp, #168] @ 0xa8 │ │ │ │ + mov r6, r7 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + add.w r0, r2, r7, lsl #3 │ │ │ │ + ldr r2, [sp, #68] @ 0x44 │ │ │ │ + add.w ip, r2, r7, lsl #2 │ │ │ │ + vldr s11, [r0, #-4] │ │ │ │ + mov r2, r6 │ │ │ │ + vldr s15, [r1, #12] │ │ │ │ + add r6, r4 │ │ │ │ + vldr s13, [r0, #-8] │ │ │ │ + cmp r3, r6 │ │ │ │ + vldr s12, [r1, #8] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r0, #-4] │ │ │ │ + vstr s14, [r0, #-8] │ │ │ │ + add r0, fp │ │ │ │ + vldr s15, [ip, #-4] │ │ │ │ + add ip, lr │ │ │ │ + vldr s14, [r1, #8] │ │ │ │ + vldr s13, [r1, #12] │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r1, #8] │ │ │ │ + vstr s15, [r1, #12] │ │ │ │ + add r1, fp │ │ │ │ + ble.n e50fe │ │ │ │ + adds r6, r4, #1 │ │ │ │ + subs r6, r6, r5 │ │ │ │ + add r6, r2 │ │ │ │ + b.n e4ef0 │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ + mov r4, r7 │ │ │ │ + ldr r1, [sp, #228] @ 0xe4 │ │ │ │ + subs r2, r3, #1 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ + mla r2, r3, r2, r7 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ + add.w r5, r3, #1 │ │ │ │ + mov r3, r2 │ │ │ │ + mov r2, sl │ │ │ │ + blt.n e51c8 │ │ │ │ + cmp r4, r3 │ │ │ │ + ite gt │ │ │ │ + movgt r3, #0 │ │ │ │ + movle r3, #1 │ │ │ │ + cbz r3, e51d2 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [sp, #132] @ 0x84 │ │ │ │ + subs r2, r2, r3 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + str r0, [sp, #0] │ │ │ │ + mul.w r1, r2, r4 │ │ │ │ + add.w r3, r3, r4, lsl #3 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + adds r3, r1, r2 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add r1, r5 │ │ │ │ + add r3, r5 │ │ │ │ + add.w r1, r2, r1, lsl #3 │ │ │ │ + add.w r3, r2, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add.w r2, r2, r4, lsl #2 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov r2, r0 │ │ │ │ + add r0, sp, #200 @ 0xc8 │ │ │ │ + blx 5a198 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add r4, r1 │ │ │ │ + cmp r1, #0 │ │ │ │ + bge.n e5178 │ │ │ │ + cmp r4, r3 │ │ │ │ + ite lt │ │ │ │ + movlt r3, #0 │ │ │ │ + movge r3, #1 │ │ │ │ + b.n e5180 │ │ │ │ + mov sl, r2 │ │ │ │ + b.n e4ffa │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + subs r5, r7, r5 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ + mla r5, r3, r5, r8 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r8, sp, #220 @ 0xdc │ │ │ │ + add.w r2, r2, r7, lsl #2 │ │ │ │ + mov r0, r8 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + add.w r3, r3, r7, lsl #3 │ │ │ │ + add.w r1, fp, r5, lsl #3 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add r5, sp, #228 @ 0xe4 │ │ │ │ + mov r2, r6 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + blx 629f0 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n e526a │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add.w sl, r7, #4294967295 @ 0xffffffff │ │ │ │ + strd fp, r9, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + mul.w sl, r3, sl │ │ │ │ + add.w sl, sl, #2 │ │ │ │ + add.w sl, fp, sl, lsl #3 │ │ │ │ + mov fp, r6 │ │ │ │ + mov r9, sl │ │ │ │ + mov r6, r5 │ │ │ │ + ldr.w sl, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ + add.w r3, r9, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, fp │ │ │ │ + mov r0, r8 │ │ │ │ + strd r7, r6, [sp, #8] │ │ │ │ + adds r4, #1 │ │ │ │ + strd fp, r5, [sp] │ │ │ │ + sub.w r9, r9, sl │ │ │ │ + blx 626fc │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + cmp r4, r3 │ │ │ │ + ble.n e523a │ │ │ │ + mov r5, r6 │ │ │ │ + ldr r7, [sp, #108] @ 0x6c │ │ │ │ + mov r6, fp │ │ │ │ + ldr.w r9, [sp, #116] @ 0x74 │ │ │ │ + ldr.w fp, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + mov r0, r8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + strd r6, r3, [sp] │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + mul.w r3, r7, r2 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + adds r1, r3, #1 │ │ │ │ + add r3, r2 │ │ │ │ + adds r2, r3, #1 │ │ │ │ + lsls r1, r1, #3 │ │ │ │ + add.w r3, r1, #8 │ │ │ │ + add.w r2, fp, r2, lsl #3 │ │ │ │ + add r3, fp │ │ │ │ + add r1, fp │ │ │ │ + blx 636cc │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 62578 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w sl, [r3] │ │ │ │ + b.n e4f9e │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + mov r9, sl │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + subs r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + ble.n e5384 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + movs r2, #1 │ │ │ │ + subs r1, #1 │ │ │ │ + str r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r1, [sp, #124] @ 0x7c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, r6 │ │ │ │ + rsb r1, r1, #2 │ │ │ │ + str r1, [sp, #108] @ 0x6c │ │ │ │ + movs r1, #1 │ │ │ │ + str r1, [sp, #212] @ 0xd4 │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ + adds r4, r1, r2 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + cmp r4, #1 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ + sub.w ip, r1, r2 │ │ │ │ + it lt │ │ │ │ + movlt r4, #1 │ │ │ │ + mla r8, r9, r4, ip │ │ │ │ + subs r4, r0, r2 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.n e5378 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + add r1, sp, #236 @ 0xec │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ + sub.w r6, r8, r3 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + str r1, [sp, #100] @ 0x64 │ │ │ │ + add r1, sp, #228 @ 0xe4 │ │ │ │ + str r1, [sp, #104] @ 0x68 │ │ │ │ + mul.w sl, r3, r8 │ │ │ │ + add r3, sl │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + add.w r3, r3, r6, lsl #2 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + add.w r6, r3, r6, lsl #3 │ │ │ │ + b.n e532c │ │ │ │ + nop │ │ │ │ + ldrb r6, [r6, #31] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ + sub.w r0, r5, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + add r0, r4 │ │ │ │ + bl 6768c0 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r0, [sp, #236] @ 0xec │ │ │ │ + ble.n e536c │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + sub.w r1, r9, r4 │ │ │ │ + strd r6, r3, [sp, #8] │ │ │ │ + adds r2, r1, #1 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + strd r7, r3, [sp] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + adds r3, r1, r3 │ │ │ │ + add.w r1, r2, sl │ │ │ │ + mov r2, r7 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + blx 626fc │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r3, #0] │ │ │ │ + subs r4, #1 │ │ │ │ + bne.n e5328 │ │ │ │ + ldr r1, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ + adds r2, #1 │ │ │ │ + cmp r2, r3 │ │ │ │ + ble.n e52d4 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r5 │ │ │ │ + str r0, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + cmp r3, #1 │ │ │ │ + ble.w e38fe │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ + add.w r3, r9, #4294967295 @ 0xffffffff │ │ │ │ + adds r5, r7, r0 │ │ │ │ + str r5, [sp, #208] @ 0xd0 │ │ │ │ + cmp r5, r3 │ │ │ │ + bgt.w e38fe │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + subs r2, r3, r0 │ │ │ │ + subs r6, r3, r1 │ │ │ │ + sub.w lr, r2, r1 │ │ │ │ + sub.w r3, r9, r1 │ │ │ │ + adds r2, r0, r1 │ │ │ │ + subs r4, r5, r1 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #68] @ 0x44 │ │ │ │ + sub.w r2, r9, r2 │ │ │ │ + add.w r3, r0, r3, lsl #3 │ │ │ │ + add.w r2, r0, r2, lsl #3 │ │ │ │ + add.w r4, r0, r4, lsl #3 │ │ │ │ + add.w r0, r1, lr, lsl #2 │ │ │ │ + add.w r1, r1, r6, lsl #2 │ │ │ │ + ldr.w ip, [r0, #-4]! │ │ │ │ + subs r3, #8 │ │ │ │ + str.w ip, [r1, #-4]! │ │ │ │ + subs r2, #8 │ │ │ │ + ldr.w ip, [r2, #-8] │ │ │ │ + str.w ip, [r3, #-8] │ │ │ │ + ldr.w ip, [r2, #-4] │ │ │ │ + str.w ip, [r3, #-4] │ │ │ │ + cmp r3, r4 │ │ │ │ + bne.n e53d2 │ │ │ │ + sub.w r1, r5, r9 │ │ │ │ + adds r2, r6, #1 │ │ │ │ + add.w r3, r1, lr │ │ │ │ + add r2, r1 │ │ │ │ + adds r3, #1 │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + b.w e38fe │ │ │ │ + cmp r7, r3 │ │ │ │ + bgt.w e4efc │ │ │ │ + sub.w lr, r7, r5 │ │ │ │ + mul.w r8, r4, r2 │ │ │ │ + ldr.w fp, [sp, #68] @ 0x44 │ │ │ │ + mov.w sl, r4, lsl #3 │ │ │ │ + mov ip, r7 │ │ │ │ + mla lr, lr, r2, r2 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ + mov.w r9, r8, lsl #3 │ │ │ │ + add lr, r4 │ │ │ │ + add.w r0, r2, r7, lsl #3 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ + add.w r1, r2, lr, lsl #3 │ │ │ │ + vldr s11, [r0, #-4] │ │ │ │ + add.w r2, fp, ip, lsl #2 │ │ │ │ + vldr s15, [r1, #4] │ │ │ │ + mov r6, lr │ │ │ │ + vldr s13, [r0, #-8] │ │ │ │ + add lr, r8 │ │ │ │ + vldr s12, [r1] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vmla.f32 s15, s11, s12 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vstr s15, [r0, #-4] │ │ │ │ + vstr s14, [r0, #-8] │ │ │ │ + add r0, sl │ │ │ │ + vldr s15, [r2, #-4] │ │ │ │ + mov r2, ip │ │ │ │ + vldr s14, [r1] │ │ │ │ + add ip, r4 │ │ │ │ + vldr s13, [r1, #4] │ │ │ │ + cmp r3, ip │ │ │ │ + vmul.f32 s14, s15, s14 │ │ │ │ + vmul.f32 s15, s15, s13 │ │ │ │ + vstr s14, [r1] │ │ │ │ + vstr s15, [r1, #4] │ │ │ │ + add r1, r9 │ │ │ │ + bge.n e5436 │ │ │ │ + b.n e4ef0 │ │ │ │ + sub.w fp, r3, r7 │ │ │ │ + add fp, r5 │ │ │ │ + b.n e4df4 │ │ │ │ + ldr r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ + sub.w r1, r9, r2 │ │ │ │ + subs r2, r3, r5 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ + mla r0, r0, r3, r1 │ │ │ │ + add r3, sp, #292 @ 0x124 │ │ │ │ + add r1, sp, #300 @ 0x12c │ │ │ │ + str r3, [sp, #0] │ │ │ │ + add.w r3, r4, r2, lsl #3 │ │ │ │ + add.w r2, r6, r2, lsl #2 │ │ │ │ + add.w r0, fp, r0, lsl #3 │ │ │ │ + blx 5af24 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ + vldr s12, [sp, #304] @ 0x130 │ │ │ │ + add r0, sp, #260 @ 0x104 │ │ │ │ + vldr s14, [sp, #300] @ 0x12c │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ + vldr s15, [r3, #20] │ │ │ │ + vldr s13, [r3, #16] │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + vnmul.f32 s27, s15, s12 │ │ │ │ + vnmul.f32 s24, s15, s14 │ │ │ │ vmls.f32 s24, s13, s12 │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r3, r7 │ │ │ │ vnmla.f32 s27, s13, s14 │ │ │ │ subs r1, r3, r5 │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ @@ -187747,18 +194007,18 @@ │ │ │ │ vadd.f32 s14, s14, s12 │ │ │ │ vstr s15, [r3, #4] │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s14, [r3] │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ str r3, [sp, #304] @ 0x130 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - b.w dfe32 │ │ │ │ + b.w e480a │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ cmp r4, r3 │ │ │ │ - blt.w dff2e │ │ │ │ + blt.w e4906 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub.w r6, r4, r8 │ │ │ │ mov.w ip, r9, lsl #3 │ │ │ │ mov r5, r4 │ │ │ │ mla r6, r6, r3, r3 │ │ │ │ mul.w sl, r9, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -187790,19 +194050,19 @@ │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ cmp r0, r5 │ │ │ │ vstr s14, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ add r3, lr │ │ │ │ - ble.n e0c2a │ │ │ │ + ble.n e5602 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ - b.w dff24 │ │ │ │ + b.w e48fc │ │ │ │ cmp r5, sl │ │ │ │ - blt.w df0ea │ │ │ │ + blt.w e3ac2 │ │ │ │ mov r2, r3 │ │ │ │ mla r3, r5, r3, r3 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ mov r6, r5 │ │ │ │ ldr r7, [sp, #156] @ 0x9c │ │ │ │ add.w ip, r3, #1 │ │ │ │ mul.w r1, r2, r8 │ │ │ │ @@ -187835,18 +194095,18 @@ │ │ │ │ add ip, r1 │ │ │ │ vldr s13, [r3, #12] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #8] │ │ │ │ vstr s15, [r3, #12] │ │ │ │ add r3, lr │ │ │ │ - ble.n e0cbe │ │ │ │ + ble.n e5696 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ - b.w df0e0 │ │ │ │ + b.w e3ab8 │ │ │ │ sub.w lr, r7, r5 │ │ │ │ mul.w r8, r4, r2 │ │ │ │ mov ip, r7 │ │ │ │ mla lr, lr, r2, r2 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov.w r9, r8, lsl #3 │ │ │ │ add lr, r4 │ │ │ │ @@ -187875,16 +194135,16 @@ │ │ │ │ vldr s13, [r1, #4] │ │ │ │ cmp r3, ip │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r1] │ │ │ │ vstr s15, [r1, #4] │ │ │ │ add r1, r9 │ │ │ │ - ble.n e0d3c │ │ │ │ - b.w e0518 │ │ │ │ + ble.n e5714 │ │ │ │ + b.w e4ef0 │ │ │ │ mla r1, r7, r2, r2 │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ mul.w r9, r4, r2 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w lr, r1, #1 │ │ │ │ mov r6, r7 │ │ │ │ add.w r0, r2, r7, lsl #3 │ │ │ │ @@ -187912,27 +194172,27 @@ │ │ │ │ vldr s13, [r1, #12] │ │ │ │ cmp r3, r6 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r1, #8] │ │ │ │ vstr s15, [r1, #12] │ │ │ │ add r1, r8 │ │ │ │ - ble.n e0dbc │ │ │ │ + ble.n e5794 │ │ │ │ mov r3, ip │ │ │ │ - b.w df646 │ │ │ │ + b.w e401e │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mul.w r3, r3, r1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w e11a8 │ │ │ │ + beq.w e5b80 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adds r6, r5, r0 │ │ │ │ str r6, [sp, #204] @ 0xcc │ │ │ │ @@ -187946,15 +194206,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ vdiv.f32 s14, s15, s24 │ │ │ │ cmp r1, r6 │ │ │ │ vdiv.f32 s15, s14, s24 │ │ │ │ vstr s15, [sp, #216] @ 0xd8 │ │ │ │ vstr s15, [r3] │ │ │ │ - bgt.n e0ea8 │ │ │ │ + bgt.n e5880 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r0 │ │ │ │ adds r0, r6, #1 │ │ │ │ add r3, r5 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ vldr s15, [r3, #-8] │ │ │ │ adds r1, #1 │ │ │ │ @@ -187962,29 +194222,29 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ vdiv.f32 s14, s15, s24 │ │ │ │ vdiv.f32 s15, s13, s24 │ │ │ │ vstr s14, [r3, #-8] │ │ │ │ vstr s15, [r3, #-4] │ │ │ │ add r3, r6 │ │ │ │ - bne.n e0e7e │ │ │ │ + bne.n e5856 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ subs r0, r3, r1 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #1 │ │ │ │ strd r0, r1, [sp, #204] @ 0xcc │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ movs r3, #1 │ │ │ │ cmp r1, r0 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ - blt.n e0f10 │ │ │ │ + blt.n e58e8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ subs r3, r5, r3 │ │ │ │ add r3, r1 │ │ │ │ sub.w r1, fp, #8 │ │ │ │ add r3, r0 │ │ │ │ add r1, ip │ │ │ │ @@ -187993,29 +194253,29 @@ │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r3, #4] │ │ │ │ vdiv.f32 s14, s15, s24 │ │ │ │ vdiv.f32 s15, s13, s24 │ │ │ │ vstr s14, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n e0ed6 │ │ │ │ + bne.n e58ae │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ subs r3, r0, r3 │ │ │ │ subs r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ add r3, r1 │ │ │ │ add r3, r0 │ │ │ │ strd r3, r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w e1600 │ │ │ │ + blt.w e5fd8 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ adds r6, r3, #2 │ │ │ │ subs r6, r6, r1 │ │ │ │ subs r3, r3, r1 │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ @@ -188031,15 +194291,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r4, r2 │ │ │ │ mov r1, r4 │ │ │ │ add.w r5, r5, #1 │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ it gt │ │ │ │ ldrgt r0, [sp, #76] @ 0x4c │ │ │ │ - bgt.w e109c │ │ │ │ + bgt.w e5a74 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ vmov.f32 s28, s24 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add.w r9, sp, #276 @ 0x114 │ │ │ │ add r3, r4 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ subs r4, r4, r2 │ │ │ │ @@ -188125,15 +194385,15 @@ │ │ │ │ vadd.f32 s14, s14, s26 │ │ │ │ vstr s15, [r1, #4] │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s14, [r1] │ │ │ │ add.w r1, r4, r8 │ │ │ │ cmp r0, r1 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - bge.w e0f76 │ │ │ │ + bge.w e594e │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ vmov.f32 s24, s28 │ │ │ │ ldr r1, [sp, #232] @ 0xe8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ mov r0, r3 │ │ │ │ subs r1, r3, r1 │ │ │ │ @@ -188145,15 +194405,15 @@ │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ cmp r3, #1 │ │ │ │ mov.w r0, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r0, [sp, #200] @ 0xc8 │ │ │ │ cmp r1, r3 │ │ │ │ - blt.n e114a │ │ │ │ + blt.n e5b22 │ │ │ │ sub.w r8, r3, r2 │ │ │ │ add r4, sp, #252 @ 0xfc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r7, fp │ │ │ │ ldr r1, [sp, #228] @ 0xe4 │ │ │ │ mov fp, r8 │ │ │ │ mov r8, r4 │ │ │ │ @@ -188190,53 +194450,53 @@ │ │ │ │ vsub.f32 s13, s13, s12 │ │ │ │ vstr s15, [r3, #4] │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s13, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ vstr s13, [sp, #244] @ 0xf4 │ │ │ │ cmp r3, r0 │ │ │ │ - bge.n e10cc │ │ │ │ + bge.n e5aa4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, #1 │ │ │ │ adds r6, #8 │ │ │ │ add sl, r3 │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w e15fa │ │ │ │ + blt.w e5fd2 │ │ │ │ ldr r4, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs r4, r3, r4 │ │ │ │ - b.n e0f3e │ │ │ │ + b.n e5916 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ - b.w df442 │ │ │ │ + b.w e3e1a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ - b.w e0316 │ │ │ │ + b.w e4cee │ │ │ │ strd r3, r4, [sp, #204] @ 0xcc │ │ │ │ cmp r4, #0 │ │ │ │ - bne.w df652 │ │ │ │ - b.w df5ca │ │ │ │ + bne.w e402a │ │ │ │ + b.w e3fa2 │ │ │ │ strd r3, r4, [sp, #208] @ 0xd0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w e0494 │ │ │ │ - b.w e0524 │ │ │ │ + beq.w e4e6c │ │ │ │ + b.w e4efc │ │ │ │ add.w r8, sp, #240 @ 0xf0 │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ add.w sl, sp, #220 @ 0xdc │ │ │ │ - b.w e01d6 │ │ │ │ + b.w e4bae │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ adds r5, r0, #1 │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ add.w r5, fp, r5, lsl #3 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ @@ -188247,43 +194507,43 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ vdiv.f32 s14, s15, s24 │ │ │ │ cmp r3, r6 │ │ │ │ vdiv.f32 s15, s14, s24 │ │ │ │ vstr s15, [sp, #216] @ 0xd8 │ │ │ │ vstr s15, [r5] │ │ │ │ - bgt.n e1216 │ │ │ │ + bgt.n e5bee │ │ │ │ add.w r1, fp, #8 │ │ │ │ sub.w r1, r1, r3, lsl #3 │ │ │ │ adds r3, r6, r0 │ │ │ │ add.w r1, r1, r3, lsl #3 │ │ │ │ add.w r3, fp, r0, lsl #3 │ │ │ │ vldr s15, [r3, #16] │ │ │ │ adds r3, #8 │ │ │ │ vldr s13, [r3, #12] │ │ │ │ vdiv.f32 s14, s15, s24 │ │ │ │ vdiv.f32 s15, s13, s24 │ │ │ │ vstr s14, [r3, #8] │ │ │ │ vstr s15, [r3, #12] │ │ │ │ cmp r3, r1 │ │ │ │ - bne.n e11f0 │ │ │ │ + bne.n e5bc8 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ subs r0, r3, r1 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ cmp r0, #1 │ │ │ │ strd r0, r1, [sp, #208] @ 0xd0 │ │ │ │ it lt │ │ │ │ movlt r0, #1 │ │ │ │ movs r3, #1 │ │ │ │ cmp r1, r0 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ - blt.n e1286 │ │ │ │ + blt.n e5c5e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ mul.w ip, r0, r3 │ │ │ │ sub.w r3, ip, r0 │ │ │ │ add r3, r6 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ @@ -188295,28 +194555,28 @@ │ │ │ │ vdiv.f32 s14, s15, s24 │ │ │ │ vdiv.f32 s15, s13, s24 │ │ │ │ vstr s14, [r3, #-4] │ │ │ │ vstr s15, [r3] │ │ │ │ add r3, r6 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r1 │ │ │ │ - bne.n e1246 │ │ │ │ + bne.n e5c1e │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ subs r3, r6, r0 │ │ │ │ adds r3, #1 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ subs r0, r1, r0 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ add r3, ip │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ mla r3, r1, r0, r3 │ │ │ │ strd r3, r3, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ - blt.w e14de │ │ │ │ + blt.w e5eb6 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ mla r6, r4, r1, r3 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add.w r6, r1, r6, lsl #3 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ @@ -188326,15 +194586,15 @@ │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r3, sp, #276 @ 0x114 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ add r3, sp, #284 @ 0x11c │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ cmp r4, r2 │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ - bgt.w e13fc │ │ │ │ + bgt.w e5dd4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub.w r9, r2, r4 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ vmov.f32 s28, s24 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ @@ -188417,15 +194677,15 @@ │ │ │ │ vadd.f32 s14, s14, s26 │ │ │ │ vstr s15, [r1, #4] │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s14, [r1] │ │ │ │ ldr r1, [sp, #204] @ 0xcc │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ cmp r1, r4 │ │ │ │ - bge.n e12fc │ │ │ │ + bge.n e5cd4 │ │ │ │ ldr r4, [sp, #232] @ 0xe8 │ │ │ │ vmov.f32 s24, s28 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r7, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ subs r4, r3, r4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -188438,15 +194698,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #1 │ │ │ │ cmp r4, sl │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ - blt.n e14bc │ │ │ │ + blt.n e5e94 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub.w r9, r2, sl │ │ │ │ add.w r9, r9, #1 │ │ │ │ add r4, sp, #252 @ 0xfc │ │ │ │ strd r5, r7, [sp, #116] @ 0x74 │ │ │ │ mov r7, fp │ │ │ │ mov r5, r4 │ │ │ │ @@ -188486,40 +194746,40 @@ │ │ │ │ vsub.f32 s13, s13, s12 │ │ │ │ vstr s15, [r1, #4] │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s13, [r1] │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ vstr s13, [sp, #244] @ 0xf4 │ │ │ │ cmp r1, fp │ │ │ │ - bge.n e144e │ │ │ │ + bge.n e5e26 │ │ │ │ mov fp, r7 │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adds r2, #1 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n e14d8 │ │ │ │ + blt.n e5eb0 │ │ │ │ ldr r4, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs r4, r3, r4 │ │ │ │ - b.n e12b4 │ │ │ │ + b.n e5c8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r9, [r3] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ cmp r5, r2 │ │ │ │ - bgt.n e15be │ │ │ │ + bgt.n e5f96 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ add.w lr, r2, #1 │ │ │ │ movs r2, #0 │ │ │ │ sub.w ip, r5, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -188528,15 +194788,15 @@ │ │ │ │ cmp r6, ip │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mov r4, r6 │ │ │ │ it lt │ │ │ │ movlt r4, ip │ │ │ │ mov r3, r6 │ │ │ │ cmp r1, r4 │ │ │ │ - blt.w e1738 │ │ │ │ + blt.w e6110 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ str.w ip, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ mul.w r8, r4, r3 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ @@ -188565,15 +194825,15 @@ │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vsub.f32 s21, s21, s15 │ │ │ │ vsub.f32 s22, s22, s14 │ │ │ │ vstr s21, [r3, #12] │ │ │ │ vstr s22, [r3, #8] │ │ │ │ add r3, sl │ │ │ │ - bne.n e1546 │ │ │ │ + bne.n e5f1e │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ subs r3, r5, r4 │ │ │ │ adds r3, #1 │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ subs r4, r2, r4 │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ add r3, r8 │ │ │ │ @@ -188581,24 +194841,24 @@ │ │ │ │ mla r3, r2, r4, r3 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ adds r5, #1 │ │ │ │ adds r6, #1 │ │ │ │ adds r0, #8 │ │ │ │ cmp r5, lr │ │ │ │ - bne.n e1500 │ │ │ │ + bne.n e5ed8 │ │ │ │ strd r3, r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ - cbz r2, e15be │ │ │ │ + cbz r2, e5f96 │ │ │ │ vstr s21, [sp, #248] @ 0xf8 │ │ │ │ vstr s22, [sp, #244] @ 0xf4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w e4240 │ │ │ │ + bne.w e8c18 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ subs r3, r3, r0 │ │ │ │ adds r3, #1 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -188608,27 +194868,27 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ subs r2, #1 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #300] @ 0x12c │ │ │ │ str r3, [sp, #304] @ 0x130 │ │ │ │ - ble.w e4398 │ │ │ │ + ble.w e8d70 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - b.w dfdd2 │ │ │ │ + b.w e47aa │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r9, [r3] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #208] @ 0xd0 │ │ │ │ cmp r6, r2 │ │ │ │ - bgt.n e16f4 │ │ │ │ + bgt.n e60cc │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ subs r3, r0, r3 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ add r3, r4 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -188653,15 +194913,15 @@ │ │ │ │ cmp sl, r8 │ │ │ │ ldr r4, [sp, #112] @ 0x70 │ │ │ │ mov r5, sl │ │ │ │ it lt │ │ │ │ movlt r5, r8 │ │ │ │ mov r3, sl │ │ │ │ cmp r4, r5 │ │ │ │ - blt.n e1734 │ │ │ │ + blt.n e610c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add.w r3, ip, lr │ │ │ │ ldr r4, [sp, #144] @ 0x90 │ │ │ │ add r3, r5 │ │ │ │ subs r3, r3, r6 │ │ │ │ add r2, r5 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ @@ -188683,15 +194943,15 @@ │ │ │ │ vldr s20, [r3, #-8] │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ vsub.f32 s20, s20, s15 │ │ │ │ vsub.f32 s23, s23, s14 │ │ │ │ vstr s23, [r3, #-12] │ │ │ │ vstr s20, [r5] │ │ │ │ - bne.n e1674 │ │ │ │ + bne.n e604c │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ subs r3, r5, r6 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ subs r2, r2, r5 │ │ │ │ add.w r5, r3, lr │ │ │ │ add r5, ip │ │ │ │ @@ -188703,25 +194963,25 @@ │ │ │ │ add.w sl, sl, #1 │ │ │ │ add ip, r4 │ │ │ │ ldr r4, [sp, #92] @ 0x5c │ │ │ │ add r1, r4 │ │ │ │ add r0, r4 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ cmp r4, r6 │ │ │ │ - bne.n e1648 │ │ │ │ + bne.n e6020 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #204] @ 0xcc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ str r5, [sp, #200] @ 0xc8 │ │ │ │ - cbz r2, e16f4 │ │ │ │ + cbz r2, e60cc │ │ │ │ vstr s20, [sp, #248] @ 0xf8 │ │ │ │ vstr s23, [sp, #244] @ 0xf4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w e41f4 │ │ │ │ + bne.w e8bcc │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ subs r3, r0, r1 │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ @@ -188732,39 +194992,39 @@ │ │ │ │ subs r2, #1 │ │ │ │ str r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r1, [sp, #300] @ 0x12c │ │ │ │ str r3, [sp, #304] @ 0x130 │ │ │ │ - ble.w e4392 │ │ │ │ + ble.w e8d6a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ - b.w defa0 │ │ │ │ + b.w e3978 │ │ │ │ mov r5, r8 │ │ │ │ - b.n e16cc │ │ │ │ + b.n e60a4 │ │ │ │ mov r1, ip │ │ │ │ - b.n e15a2 │ │ │ │ + b.n e5f7a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr.w r3, [pc, #2568] @ e214c │ │ │ │ + ldr.w r3, [pc, #2568] @ e6b24 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cbz r3, e17a0 │ │ │ │ + cbz r3, e6178 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ adds r1, r3, #1 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ subs r3, r4, r1 │ │ │ │ ldr r2, [sp, #228] @ 0xe4 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -188780,50 +195040,50 @@ │ │ │ │ str r0, [sp, #160] @ 0xa0 │ │ │ │ adds r0, r3, r1 │ │ │ │ cmp r4, r1 │ │ │ │ sub.w r2, r0, r2 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ mov.w r2, #1 │ │ │ │ str r2, [sp, #208] @ 0xd0 │ │ │ │ - bge.w e380c │ │ │ │ + bge.w e81e4 │ │ │ │ mov r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w dee0a │ │ │ │ + beq.w e37e2 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #1 │ │ │ │ - ble.w dee0a │ │ │ │ + ble.w e37e2 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r1 │ │ │ │ itet le │ │ │ │ ldrle r2, [sp, #40] @ 0x28 │ │ │ │ ldrgt r2, [sp, #36] @ 0x24 │ │ │ │ ldrle r2, [r2, #0] │ │ │ │ str r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r2, [sp, #172] @ 0xac │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w e1c0c │ │ │ │ + beq.w e65e4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w e3844 │ │ │ │ + bne.w e821c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w e429a │ │ │ │ + ble.w e8c72 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ mul.w r8, r2, r3 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ add.w r3, r8, #2 │ │ │ │ @@ -188835,15 +195095,15 @@ │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr.w r3, [pc, #2360] @ e2150 │ │ │ │ + ldr.w r3, [pc, #2360] @ e6b28 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mla r3, r2, r3, fp │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -188851,66 +195111,66 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w sl, r3, #1 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cbz r3, e184a │ │ │ │ + cbz r3, e6222 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ cmpgt r2, r3 │ │ │ │ - bgt.w e3374 │ │ │ │ + bgt.w e7d4c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sl │ │ │ │ cmp r3, #1 │ │ │ │ add.w r6, sl, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ mls r6, r4, r3, r6 │ │ │ │ adds r0, r6, r5 │ │ │ │ subs r0, #1 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs r7, r0, #1 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #220] @ 0xdc │ │ │ │ mls r7, r4, r7, r6 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w e1a58 │ │ │ │ + beq.w e6430 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w r8, r2, r5, lsl #1 │ │ │ │ add r8, r3 │ │ │ │ add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ cmp r8, r6 │ │ │ │ it ge │ │ │ │ movge r8, r6 │ │ │ │ add.w r0, r8, r5 │ │ │ │ subs r0, #1 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r8, [sp, #212] @ 0xd4 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ - blt.w e1a60 │ │ │ │ + blt.w e6438 │ │ │ │ cmp r3, #1 │ │ │ │ it eq │ │ │ │ cmpeq r4, #1 │ │ │ │ - bne.w e20b4 │ │ │ │ + bne.w e6a8c │ │ │ │ cmp r8, r7 │ │ │ │ - blt.n e193a │ │ │ │ + blt.n e6312 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w r4, r7, #1073741824 @ 0x40000000 │ │ │ │ subs r4, #1 │ │ │ │ adds r2, r7, r5 │ │ │ │ mov r0, r7 │ │ │ │ add.w r4, r3, r4, lsl #2 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -188938,22 +195198,22 @@ │ │ │ │ vldmia r4!, {s15} │ │ │ │ vldr s14, [r1, #-12] │ │ │ │ vldr s13, [r2, #-4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r1, #-12] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - bge.n e18da │ │ │ │ + bge.n e62b2 │ │ │ │ add.w r3, ip, r5 │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n e197a │ │ │ │ + ble.n e6352 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r1, r7, r5 │ │ │ │ add.w r8, sp, #228 @ 0xe4 │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ add r0, sp, #236 @ 0xec │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str.w r8, [sp] │ │ │ │ @@ -188968,53 +195228,53 @@ │ │ │ │ blx 629f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ strd r3, r5, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w e1ae4 │ │ │ │ + bgt.w e64bc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ add.w r9, r3, #1 │ │ │ │ str.w r9, [sp, #200] @ 0xc8 │ │ │ │ cmp r9, r5 │ │ │ │ - bge.n e19d0 │ │ │ │ + bge.n e63a8 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [sp, #228] @ 0xe4 │ │ │ │ mov r7, r9 │ │ │ │ ldr.w r9, [sp, #32] │ │ │ │ subs r5, #2 │ │ │ │ str.w sl, [sp, #104] @ 0x68 │ │ │ │ add.w r8, sp, #240 @ 0xf0 │ │ │ │ mov sl, r3 │ │ │ │ add r2, sp, #228 @ 0xe4 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ adds r0, r6, r5 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - bgt.n e1a0c │ │ │ │ + bgt.n e63e4 │ │ │ │ subs r3, r5, #1 │ │ │ │ cmp r5, r7 │ │ │ │ - blt.n e19ca │ │ │ │ + blt.n e63a2 │ │ │ │ mov r5, r3 │ │ │ │ - b.n e19b2 │ │ │ │ + b.n e638a │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr.w sl, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w e1bac │ │ │ │ + bne.w e6584 │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ cmp r3, sl │ │ │ │ - blt.w e2a6e │ │ │ │ + blt.w e7446 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r4, [sp, #228] @ 0xe4 │ │ │ │ adds r3, #8 │ │ │ │ @@ -189027,15 +195287,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ - b.n e1834 │ │ │ │ + b.n e620c │ │ │ │ subs r0, #1 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r1, r5, #1 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ adds r3, r5, #2 │ │ │ │ mls r0, r4, r0, r6 │ │ │ │ @@ -189053,26 +195313,26 @@ │ │ │ │ add r3, r4 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ blx 626fc │ │ │ │ ldr r7, [sp, #200] @ 0xc8 │ │ │ │ subs r3, r5, #1 │ │ │ │ cmp r5, r7 │ │ │ │ - blt.n e19ca │ │ │ │ + blt.n e63a2 │ │ │ │ ldr r4, [sp, #228] @ 0xe4 │ │ │ │ mov r5, r3 │ │ │ │ - b.n e19b2 │ │ │ │ + b.n e638a │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r8, r6 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - b.n e189e │ │ │ │ + b.n e6276 │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w e365e │ │ │ │ + bne.w e8036 │ │ │ │ cmp r8, r7 │ │ │ │ - bgt.w e193a │ │ │ │ + bgt.w e6312 │ │ │ │ adds r2, r5, r7 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov.w r9, r4, lsl #3 │ │ │ │ lsls r2, r2, #3 │ │ │ │ str r7, [sp, #140] @ 0x8c │ │ │ │ adds r1, r2, #4 │ │ │ │ @@ -189102,26 +195362,26 @@ │ │ │ │ vldr s13, [r2, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r1, #-4] │ │ │ │ add r1, r9 │ │ │ │ vstr s15, [r2, #4] │ │ │ │ add r2, r9 │ │ │ │ - ble.n e1a8c │ │ │ │ + ble.n e6464 │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ - b.n e192c │ │ │ │ + b.n e6304 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [sp, #200] @ 0xc8 │ │ │ │ add.w r3, r3, r7, lsl #3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add.w r0, r3, r7, lsl #2 │ │ │ │ - ble.w e3832 │ │ │ │ + ble.w e820a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r9, sp, #240 @ 0xf0 │ │ │ │ str r7, [sp, #140] @ 0x8c │ │ │ │ movs r4, #1 │ │ │ │ str.w sl, [sp, #156] @ 0x9c │ │ │ │ add.w r8, sp, #228 @ 0xe4 │ │ │ │ mov sl, r0 │ │ │ │ @@ -189129,15 +195389,15 @@ │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ mov r6, r9 │ │ │ │ ldr.w r9, [sp, #48] @ 0x30 │ │ │ │ - b.n e1b2a │ │ │ │ + b.n e6502 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r1, [sp, #228] @ 0xe4 │ │ │ │ subs r3, r3, r4 │ │ │ │ add r3, r5 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ subs r1, r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ @@ -189149,15 +195409,15 @@ │ │ │ │ strd sl, r7, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 626fc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n e1b26 │ │ │ │ + bge.n e64fe │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ mov r9, r6 │ │ │ │ ldr.w sl, [sp, #156] @ 0x9c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ @@ -189181,27 +195441,27 @@ │ │ │ │ blx 636cc │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ - b.n e1982 │ │ │ │ + b.n e635a │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ add r4, sp, #224 @ 0xe0 │ │ │ │ str r6, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ - blt.n e1c02 │ │ │ │ + blt.n e65da │ │ │ │ cmp r7, r6 │ │ │ │ ite gt │ │ │ │ movgt r6, #0 │ │ │ │ movle r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ - beq.w e19d8 │ │ │ │ + beq.w e63b0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r0, [sp, #0] │ │ │ │ mul.w r1, r2, r7 │ │ │ │ add.w r3, r3, r7, lsl #3 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -189217,35 +195477,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 5a198 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ add r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n e1bb8 │ │ │ │ + bge.n e6590 │ │ │ │ cmp r7, r6 │ │ │ │ ite lt │ │ │ │ movlt r6, #0 │ │ │ │ movge r6, #1 │ │ │ │ - b.n e1bc0 │ │ │ │ + b.n e6598 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w e3cb2 │ │ │ │ + bne.w e868a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w e4288 │ │ │ │ + ble.w e8c60 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mul.w r2, r2, r3 │ │ │ │ adds r3, #1 │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r3, [pc, #1316] @ e2154 │ │ │ │ + ldr.w r3, [pc, #1316] @ e6b2c │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ add r3, pc │ │ │ │ ldr.w r8, [sp, #104] @ 0x68 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ @@ -189258,65 +195518,65 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r9, r3, #1 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ - cbz r3, e1c72 │ │ │ │ + cbz r3, e664a │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, sl │ │ │ │ it gt │ │ │ │ cmpgt r2, r3 │ │ │ │ - bgt.w e3492 │ │ │ │ + bgt.w e7e6a │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r1, sl │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ add r3, r9 │ │ │ │ cmp r3, #1 │ │ │ │ add.w r4, r9, r6 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ mls r4, sl, r3, r4 │ │ │ │ add.w r0, r4, r8 │ │ │ │ subs r0, #1 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ subs r5, r0, #1 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ str r0, [sp, #220] @ 0xdc │ │ │ │ mls r5, sl, r5, r4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w e1e64 │ │ │ │ + beq.w e683c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub.w r6, r6, r8, lsl #1 │ │ │ │ mov r1, sl │ │ │ │ add r6, r3 │ │ │ │ subs r6, #1 │ │ │ │ cmp r6, r4 │ │ │ │ it ge │ │ │ │ movge r6, r4 │ │ │ │ add.w r0, r6, r8 │ │ │ │ subs r0, #1 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ cmp.w sl, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ str.w sl, [sp, #200] @ 0xc8 │ │ │ │ - blt.w e1e6c │ │ │ │ + blt.w e6844 │ │ │ │ cmp r3, #1 │ │ │ │ it eq │ │ │ │ cmpeq.w sl, #1 │ │ │ │ - bne.w e2026 │ │ │ │ + bne.w e69fe │ │ │ │ cmp r6, r5 │ │ │ │ - blt.n e1d5e │ │ │ │ + blt.n e6736 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add.w ip, r5, #1073741824 @ 0x40000000 │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r0, r1, #4 │ │ │ │ mov r7, r5 │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ @@ -189343,21 +195603,21 @@ │ │ │ │ vldmia ip!, {s15} │ │ │ │ vldr s14, [r0, #-12] │ │ │ │ vldr s13, [r1, #-4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0, #-12] │ │ │ │ vstr s15, [r1, #-4] │ │ │ │ - bge.n e1d02 │ │ │ │ + bge.n e66da │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n e1d94 │ │ │ │ + ble.n e676c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ add r2, sp, #240 @ 0xf0 │ │ │ │ add r0, sp, #236 @ 0xec │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ mla r1, r5, r3, sl │ │ │ │ @@ -189370,63 +195630,63 @@ │ │ │ │ blx 629f0 │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r8, [r3] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ - bgt.w e1ef0 │ │ │ │ + bgt.w e68c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ adds r7, r3, #1 │ │ │ │ str r7, [sp, #200] @ 0xc8 │ │ │ │ cmp r7, r8 │ │ │ │ - bge.n e1de6 │ │ │ │ + bge.n e67be │ │ │ │ ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r2, sp, #236 @ 0xec │ │ │ │ sub.w r6, r8, #2 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ add.w r8, sp, #228 @ 0xe4 │ │ │ │ str.w r9, [sp, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ mov r1, r9 │ │ │ │ adds r0, r4, r6 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - bgt.n e1e10 │ │ │ │ + bgt.n e67e8 │ │ │ │ subs r3, r6, #1 │ │ │ │ cmp r6, r7 │ │ │ │ - blt.n e1de0 │ │ │ │ + blt.n e67b8 │ │ │ │ mov r6, r3 │ │ │ │ - b.n e1dc8 │ │ │ │ + b.n e67a0 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w e1fc2 │ │ │ │ + bne.w e699a │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r3, r9 │ │ │ │ - blt.w e2158 │ │ │ │ + blt.w e6b30 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r8, [r3] │ │ │ │ mov r3, r9 │ │ │ │ - b.n e1c58 │ │ │ │ + b.n e6630 │ │ │ │ subs r0, #1 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ adds r7, r6, #1 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ sub.w r3, r9, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mls r0, r9, r0, r4 │ │ │ │ @@ -189446,26 +195706,26 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ blx 626fc │ │ │ │ ldr r7, [sp, #200] @ 0xc8 │ │ │ │ subs r3, r6, #1 │ │ │ │ cmp r6, r7 │ │ │ │ - blt.n e1de0 │ │ │ │ + blt.n e67b8 │ │ │ │ ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ mov r6, r3 │ │ │ │ - b.n e1dc8 │ │ │ │ + b.n e67a0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r6, r4 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ - b.n e1cc4 │ │ │ │ + b.n e669c │ │ │ │ cmp r3, #1 │ │ │ │ - bne.w e35ce │ │ │ │ + bne.w e7fa6 │ │ │ │ cmp r6, r5 │ │ │ │ - bgt.w e1d5e │ │ │ │ + bgt.w e6736 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r5, sl │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov.w r7, sl, lsl #3 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ mov.w lr, sl, lsl #2 │ │ │ │ add.w r0, r1, r5, lsl #2 │ │ │ │ @@ -189490,30 +195750,30 @@ │ │ │ │ vldr s14, [r3, #-8] │ │ │ │ vldr s13, [r3, #-4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #-8] │ │ │ │ vstr s15, [r3, #-4] │ │ │ │ add r3, r7 │ │ │ │ - ble.n e1e96 │ │ │ │ + ble.n e686e │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ add r2, ip │ │ │ │ - b.n e1d54 │ │ │ │ + b.n e672c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ add.w r1, r1, r5, lsl #3 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mul.w lr, r5, r2 │ │ │ │ sub.w ip, lr, r2 │ │ │ │ add.w r0, r1, r5, lsl #2 │ │ │ │ - ble.w e3824 │ │ │ │ + ble.w e81fc │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add.w r1, lr, #2 │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ add.w r8, sp, #240 @ 0xf0 │ │ │ │ add.w sl, fp, r1, lsl #3 │ │ │ │ strd fp, r4, [sp, #128] @ 0x80 │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -189538,15 +195798,15 @@ │ │ │ │ strd r4, r7, [sp, #8] │ │ │ │ adds r6, #1 │ │ │ │ strd sl, r5, [sp] │ │ │ │ add.w r8, r8, #8 │ │ │ │ blx 626fc │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r6, r3 │ │ │ │ - ble.n e1f4e │ │ │ │ + ble.n e6926 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w lr, [sp, #140] @ 0x8c │ │ │ │ ldrd fp, r4, [sp, #128] @ 0x80 │ │ │ │ mov r8, sl │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ ldr.w r9, [sp, #168] @ 0xa8 │ │ │ │ @@ -189566,27 +195826,27 @@ │ │ │ │ blx 636cc │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - b.n e1d9c │ │ │ │ + b.n e6774 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ add r6, sp, #244 @ 0xf4 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ - blt.n e201c │ │ │ │ + blt.n e69f4 │ │ │ │ cmp r5, r4 │ │ │ │ ite gt │ │ │ │ movgt r4, #0 │ │ │ │ movle r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ - beq.w e1dee │ │ │ │ + beq.w e67c6 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r3, r5, lsl #3 │ │ │ │ blx 62524 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ @@ -189603,22 +195863,22 @@ │ │ │ │ add.w r1, r0, r1, lsl #3 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ blx 5a198 │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ add r5, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n e1fce │ │ │ │ + bge.n e69a6 │ │ │ │ cmp r5, r4 │ │ │ │ ite lt │ │ │ │ movlt r4, #0 │ │ │ │ movge r4, #1 │ │ │ │ - b.n e1fd6 │ │ │ │ + b.n e69ae │ │ │ │ cmp r6, r5 │ │ │ │ - blt.w e1d5e │ │ │ │ + blt.w e6736 │ │ │ │ subs r7, r5, #1 │ │ │ │ mul.w ip, sl, r3 │ │ │ │ mov.w r2, sl, lsl #3 │ │ │ │ str.w fp, [sp, #128] @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ mla r7, r3, r7, sl │ │ │ │ @@ -189648,20 +195908,20 @@ │ │ │ │ add r7, ip │ │ │ │ vldr s13, [r3, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ add r3, lr │ │ │ │ - bge.n e2056 │ │ │ │ + bge.n e6a2e │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w fp, [sp, #128] @ 0x80 │ │ │ │ - b.n e1d54 │ │ │ │ + b.n e672c │ │ │ │ cmp r8, r7 │ │ │ │ - blt.w e193a │ │ │ │ + blt.w e6312 │ │ │ │ mov r2, r3 │ │ │ │ adds r3, r7, r5 │ │ │ │ subs r3, #1 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov ip, r4 │ │ │ │ str.w fp, [sp, #156] @ 0x9c │ │ │ │ mul.w lr, r4, r2 │ │ │ │ @@ -189694,38 +195954,38 @@ │ │ │ │ add r0, lr │ │ │ │ vldr s13, [r3, #12] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #8] │ │ │ │ vstr s15, [r3, #12] │ │ │ │ add r3, r9 │ │ │ │ - bge.n e20e8 │ │ │ │ + bge.n e6ac0 │ │ │ │ mov ip, r7 │ │ │ │ ldr.w fp, [sp, #156] @ 0x9c │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ mov r3, ip │ │ │ │ - b.w e1930 │ │ │ │ - add sp, #320 @ 0x140 │ │ │ │ + b.w e6308 │ │ │ │ + str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + str r0, [r0, #92] @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #384 @ 0x180 │ │ │ │ + str r4, [r4, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ subs r1, r3, #1 │ │ │ │ - cbz r2, e21c0 │ │ │ │ + cbz r2, e6b98 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n e21c0 │ │ │ │ + ble.n e6b98 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n e21c0 │ │ │ │ + ble.n e6b98 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r3, r2, #1 │ │ │ │ vldr s11, [sp, #304] @ 0x130 │ │ │ │ add r3, r0 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ vldr s13, [sp, #300] @ 0x12c │ │ │ │ add.w r3, r0, r3, lsl #3 │ │ │ │ @@ -189746,15 +196006,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s15, [r3, #4] │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ vstr s14, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w e40ca │ │ │ │ + ble.w e8aa2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ @@ -189774,15 +196034,15 @@ │ │ │ │ subs r2, r3, r2 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r4, sl │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ str.w fp, [sp, #116] @ 0x74 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w e2442 │ │ │ │ + beq.w e6e1a │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r2, r3 │ │ │ │ adds r6, r2, #1 │ │ │ │ adds r3, r1, r3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ @@ -189790,32 +196050,32 @@ │ │ │ │ mls r6, r4, r2, r6 │ │ │ │ movs r2, #2 │ │ │ │ strd r3, r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ subs r7, r3, r2 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w e2670 │ │ │ │ + ble.w e7048 │ │ │ │ add.w sl, r6, r5 │ │ │ │ add.w r8, sp, #228 @ 0xe4 │ │ │ │ str.w r8, [sp, #104] @ 0x68 │ │ │ │ add.w r9, sp, #236 @ 0xec │ │ │ │ ldr.w r8, [sp, #116] @ 0x74 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r3 │ │ │ │ add.w r0, r9, r7 │ │ │ │ mov r1, sl │ │ │ │ subs r0, #1 │ │ │ │ mov fp, r9 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - ble.n e22bc │ │ │ │ + ble.n e6c94 │ │ │ │ subs r0, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, r7 │ │ │ │ subs r4, r3, r4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mls r0, sl, r0, r6 │ │ │ │ adds r2, r1, #1 │ │ │ │ @@ -189846,30 +196106,30 @@ │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w r9, r6, r5 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ mov fp, r9 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ subs r7, #1 │ │ │ │ - bne.n e224a │ │ │ │ + bne.n e6c22 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r4, sl │ │ │ │ add.w r0, fp, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ str r0, [sp, #220] @ 0xdc │ │ │ │ subs r0, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [sp, #212] @ 0xd4 │ │ │ │ mls r3, r4, r0, r6 │ │ │ │ - blt.w e245a │ │ │ │ + blt.w e6e32 │ │ │ │ cmp r4, #1 │ │ │ │ - bne.w e25fc │ │ │ │ + bne.w e6fd4 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.n e2352 │ │ │ │ + blt.n e6d2a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mvn.w r7, #3221225472 @ 0xc0000000 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add.w r8, r5, r2 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ sub.w r9, r2, r1 │ │ │ │ sub.w r8, r8, r1 │ │ │ │ @@ -189891,26 +196151,26 @@ │ │ │ │ ldr.w lr, [r1, #-12] │ │ │ │ str.w lr, [r2, #-12] │ │ │ │ ldr.w lr, [ip], #4 │ │ │ │ str.w lr, [r7], #4 │ │ │ │ mov lr, r0 │ │ │ │ adds r0, #1 │ │ │ │ cmp r6, r0 │ │ │ │ - bge.n e2322 │ │ │ │ + bge.n e6cfa │ │ │ │ add.w r2, lr, r8 │ │ │ │ add.w r1, lr, r9 │ │ │ │ strd r1, r2, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r6, r4, [sp, #208] @ 0xd0 │ │ │ │ cmp r2, #1 │ │ │ │ it eq │ │ │ │ cmpeq r4, #1 │ │ │ │ - bne.w e2562 │ │ │ │ + bne.w e6f3a │ │ │ │ cmp r6, r3 │ │ │ │ - blt.n e23f4 │ │ │ │ + blt.n e6dcc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov.w ip, r3, lsl #3 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add.w lr, ip, #4 │ │ │ │ subs r0, r2, r1 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ adds r1, r3, r0 │ │ │ │ @@ -189941,28 +196201,28 @@ │ │ │ │ vldmia r8!, {s15} │ │ │ │ vldr s14, [lr, #-12] │ │ │ │ vldr s13, [ip, #-4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [lr, #-12] │ │ │ │ vstr s15, [ip, #-4] │ │ │ │ - bge.n e2390 │ │ │ │ + bge.n e6d68 │ │ │ │ add r0, r2 │ │ │ │ strd r2, r0, [sp, #200] @ 0xc8 │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cbz r3, e2428 │ │ │ │ + cbz r3, e6e00 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, r4 │ │ │ │ - ble.n e2428 │ │ │ │ + ble.n e6e00 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n e2428 │ │ │ │ + blt.n e6e00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r3, r3, r1 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r3, r2 │ │ │ │ @@ -189974,34 +196234,34 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - beq.w e2676 │ │ │ │ + beq.w e704e │ │ │ │ subs r2, r3, r2 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w e2206 │ │ │ │ + bne.w e6bde │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ adds r6, r2, #1 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mls r6, r4, r2, r6 │ │ │ │ movs r2, #1 │ │ │ │ - b.n e221c │ │ │ │ + b.n e6bf4 │ │ │ │ cmp r6, r3 │ │ │ │ - bgt.w e381e │ │ │ │ + bgt.w e81f6 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add.w sl, r5, r2 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ sub.w fp, r2, r1 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add.w lr, fp, r3 │ │ │ │ @@ -190024,23 +196284,23 @@ │ │ │ │ ldr.w r9, [r8, #-4] │ │ │ │ add r8, r0 │ │ │ │ str.w r9, [lr, #-4] │ │ │ │ mov r9, r7 │ │ │ │ add r7, r4 │ │ │ │ add lr, r0 │ │ │ │ cmp r6, r7 │ │ │ │ - ble.n e2496 │ │ │ │ + ble.n e6e6e │ │ │ │ add.w r2, r9, sl │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ add.w r2, r9, fp │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r6, r4, [sp, #208] @ 0xd0 │ │ │ │ cmp r2, #1 │ │ │ │ - bne.w e3782 │ │ │ │ + bne.w e815a │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w r7, fp, r3 │ │ │ │ add r3, r4 │ │ │ │ ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ add.w r7, r2, r7, lsl #3 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w ip, r2, r4 │ │ │ │ @@ -190069,23 +196329,23 @@ │ │ │ │ vldr s13, [r0, #-4] │ │ │ │ cmp r6, r2 │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r0, #-8] │ │ │ │ vstr s15, [r0, #-4] │ │ │ │ add r0, r1 │ │ │ │ - ble.n e24fa │ │ │ │ + ble.n e6ed2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r0, r3, ip │ │ │ │ add r0, r2 │ │ │ │ subs r2, #1 │ │ │ │ - b.n e23e8 │ │ │ │ + b.n e6dc0 │ │ │ │ strd r6, r4, [sp, #208] @ 0xd0 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w e23f4 │ │ │ │ + blt.w e6dcc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w lr, r3, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w fp, r4, lsl #3 │ │ │ │ mov.w sl, r4, lsl #2 │ │ │ │ mla lr, r2, lr, r4 │ │ │ │ mul.w r8, r4, r2 │ │ │ │ @@ -190121,20 +196381,20 @@ │ │ │ │ vldr s14, [r1] │ │ │ │ vldr s13, [r1, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r1] │ │ │ │ vstr s15, [r1, #4] │ │ │ │ add r1, r9 │ │ │ │ - bge.n e25a0 │ │ │ │ + bge.n e6f78 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ add r0, r3 │ │ │ │ - b.n e23e8 │ │ │ │ + b.n e6dc0 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.n e255e │ │ │ │ + blt.n e6f36 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov.w r8, r4, lsl #3 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov.w lr, r4, lsl #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ sub.w fp, r1, r0 │ │ │ │ sub.w sl, r2, r0 │ │ │ │ @@ -190158,31 +196418,31 @@ │ │ │ │ ldr.w r9, [ip, #-4] │ │ │ │ add ip, lr │ │ │ │ str.w r9, [r7, #-4] │ │ │ │ mov r9, r1 │ │ │ │ add r1, r4 │ │ │ │ add r7, lr │ │ │ │ cmp r6, r1 │ │ │ │ - bge.n e263a │ │ │ │ + bge.n e7012 │ │ │ │ add.w r2, r9, sl │ │ │ │ add.w r1, r9, fp │ │ │ │ strd r1, r2, [sp, #200] @ 0xc8 │ │ │ │ - b.n e2352 │ │ │ │ + b.n e6d2a │ │ │ │ add.w fp, r6, r5 │ │ │ │ - b.n e22c4 │ │ │ │ + b.n e6c9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w fp, [sp, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ itttt le │ │ │ │ addle.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ strle r3, [sp, #208] @ 0xd0 │ │ │ │ movle r3, r5 │ │ │ │ strle r3, [sp, #108] @ 0x6c │ │ │ │ - ble.w e1758 │ │ │ │ + ble.w e6130 │ │ │ │ ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r4 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ movs r7, #1 │ │ │ │ @@ -190192,61 +196452,61 @@ │ │ │ │ add.w r4, r2, r5 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ mls r4, r9, r3, r4 │ │ │ │ add.w r0, r4, r8 │ │ │ │ subs r0, #1 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ subs r6, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #220] @ 0xdc │ │ │ │ mls r6, r9, r6, r4 │ │ │ │ - bgt.w e282e │ │ │ │ + bgt.w e7206 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r3, r3, r5 │ │ │ │ add.w sl, r3, #1 │ │ │ │ str.w sl, [sp, #212] @ 0xd4 │ │ │ │ cmp sl, r8 │ │ │ │ - bge.n e271e │ │ │ │ + bge.n e70f6 │ │ │ │ sub.w r7, r8, #2 │ │ │ │ add.w r8, sp, #240 @ 0xf0 │ │ │ │ strd r6, r5, [sp, #104] @ 0x68 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ mov r6, r8 │ │ │ │ ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ mov r8, r4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ add r2, sp, #228 @ 0xe4 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r8, r7 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - bgt.n e2736 │ │ │ │ + bgt.n e710e │ │ │ │ subs r3, r7, #1 │ │ │ │ cmp r7, r5 │ │ │ │ - blt.n e2716 │ │ │ │ + blt.n e70ee │ │ │ │ mov r7, r3 │ │ │ │ - b.n e26fc │ │ │ │ + b.n e70d4 │ │ │ │ ldrd r6, r5, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n e27a6 │ │ │ │ + bne.n e717e │ │ │ │ subs r5, #1 │ │ │ │ - beq.w e2950 │ │ │ │ + beq.w e7328 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - b.n e2698 │ │ │ │ + b.n e7070 │ │ │ │ subs r0, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ subs r4, r3, r4 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mls r0, r9, r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -190270,45 +196530,45 @@ │ │ │ │ add.w r4, r2, r4, lsl #2 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 626fc │ │ │ │ ldr r5, [sp, #212] @ 0xd4 │ │ │ │ subs r3, r7, #1 │ │ │ │ cmp r7, r5 │ │ │ │ - blt.n e2794 │ │ │ │ + blt.n e716c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - b.n e26fc │ │ │ │ + b.n e70d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r4, r8 │ │ │ │ ldrd r6, r5, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n e2724 │ │ │ │ + beq.n e70fc │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp, #212] @ 0xd4 │ │ │ │ add r7, sp, #244 @ 0xf4 │ │ │ │ str.w fp, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ ldr.w sl, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ - b.n e281c │ │ │ │ + b.n e71f4 │ │ │ │ cmp r6, r2 │ │ │ │ - bgt.n e2824 │ │ │ │ + bgt.n e71fc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ sub.w r1, r9, r1 │ │ │ │ add r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ blx 62524 │ │ │ │ str r7, [sp, #8] │ │ │ │ @@ -190328,21 +196588,21 @@ │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ blx 5a198 │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r2, [sp, #212] @ 0xd4 │ │ │ │ ldr.w r1, [sl] │ │ │ │ add r6, r3 │ │ │ │ cmp r3, #0 │ │ │ │ - bge.n e27ce │ │ │ │ + bge.n e71a6 │ │ │ │ cmp r6, r2 │ │ │ │ - bge.n e27d2 │ │ │ │ + bge.n e71aa │ │ │ │ ldr.w fp, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - b.n e2724 │ │ │ │ + b.n e70fc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, sp, #220 @ 0xdc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w sl, sp, #240 @ 0xf0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add.w r8, sp, #228 @ 0xe4 │ │ │ │ subs r3, r3, r2 │ │ │ │ @@ -190366,15 +196626,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ subs r1, #1 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n e28ec │ │ │ │ + ble.n e72c4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ strd fp, r5, [sp, #108] @ 0x6c │ │ │ │ adds r1, r2, #2 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ strd r4, r3, [sp, #116] @ 0x74 │ │ │ │ mov r4, sl │ │ │ │ add.w r9, fp, r1, lsl #3 │ │ │ │ @@ -190401,15 +196661,15 @@ │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add.w r0, r5, r0, lsl #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 626fc │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ cmp r7, r3 │ │ │ │ - ble.n e28a4 │ │ │ │ + ble.n e727c │ │ │ │ mov r8, sl │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov sl, r4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ ldrd fp, r5, [sp, #108] @ 0x6c │ │ │ │ adds r3, #1 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ @@ -190445,20 +196705,20 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - b.n e26cc │ │ │ │ + b.n e70a4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r1, r3, #1 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w e40d2 │ │ │ │ + ble.w e8aaa │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ movs r7, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ @@ -190479,27 +196739,27 @@ │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, #1 │ │ │ │ add r2, ip │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ mls r7, r9, r3, r2 │ │ │ │ - ble.n e2a0e │ │ │ │ + ble.n e73e6 │ │ │ │ subs r4, #1 │ │ │ │ add.w r8, sp, #236 @ 0xec │ │ │ │ add r6, sp, #228 @ 0xe4 │ │ │ │ str.w ip, [sp, #44] @ 0x2c │ │ │ │ - b.n e29b0 │ │ │ │ + b.n e7388 │ │ │ │ ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ mov r1, r9 │ │ │ │ adds r0, r7, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - ble.n e2a00 │ │ │ │ + ble.n e73d8 │ │ │ │ subs r0, #1 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add.w ip, r4, #1 │ │ │ │ str r6, [sp, #12] │ │ │ │ sub.w r3, r9, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ mls r0, r9, r0, r7 │ │ │ │ @@ -190516,34 +196776,34 @@ │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ add.w r0, r2, r0, lsl #2 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ blx 626fc │ │ │ │ subs r4, #1 │ │ │ │ - bcs.n e29ac │ │ │ │ + bcs.n e7384 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #208] @ 0xd0 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp ip, r0 │ │ │ │ - ble.n e2976 │ │ │ │ + ble.n e734e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #1 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ - ble.w e1758 │ │ │ │ + ble.w e6130 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ subs r2, r3, r0 │ │ │ │ str r2, [sp, #208] @ 0xd0 │ │ │ │ cmp r2, #1 │ │ │ │ - ble.w e1758 │ │ │ │ + ble.w e6130 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #1073741824 @ 0x40000000 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ add.w r3, r5, r3, lsl #2 │ │ │ │ add.w r5, r5, r2, lsl #2 │ │ │ │ @@ -190553,31 +196813,31 @@ │ │ │ │ str.w r6, [r4], #4 │ │ │ │ adds r1, #8 │ │ │ │ ldr r6, [r0, #0] │ │ │ │ cmp r5, r4 │ │ │ │ str r6, [r1, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ str r6, [r1, #4] │ │ │ │ - bne.n e2a4c │ │ │ │ + bne.n e7424 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ - b.w e1758 │ │ │ │ + b.w e6130 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ subs r1, r3, #1 │ │ │ │ - cbz r2, e2adc │ │ │ │ + cbz r2, e74b4 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.n e2adc │ │ │ │ + ble.n e74b4 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ cmp r2, #0 │ │ │ │ - ble.n e2adc │ │ │ │ + ble.n e74b4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ adds r0, r2, r4 │ │ │ │ subs r3, r3, r2 │ │ │ │ vldr s11, [sp, #304] @ 0x130 │ │ │ │ vldr s13, [sp, #300] @ 0x12c │ │ │ │ @@ -190600,15 +196860,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s15, [r3, #4] │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ vstr s14, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w e40de │ │ │ │ + ble.w e8ab6 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ @@ -190628,15 +196888,15 @@ │ │ │ │ subs r2, r3, r2 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r4, sl │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ str.w fp, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w e2d62 │ │ │ │ + beq.w e773a │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ mov r2, r3 │ │ │ │ adds r6, r2, #1 │ │ │ │ adds r3, r1, r3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ @@ -190644,33 +196904,33 @@ │ │ │ │ mls r6, r4, r2, r6 │ │ │ │ movs r2, #2 │ │ │ │ strd r2, r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ subs r7, r3, r2 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w e2f8a │ │ │ │ + ble.w e7962 │ │ │ │ add.w r9, sp, #236 @ 0xec │ │ │ │ add.w r8, sp, #228 @ 0xe4 │ │ │ │ mov r3, r4 │ │ │ │ str.w r9, [sp, #104] @ 0x68 │ │ │ │ str.w r8, [sp, #108] @ 0x6c │ │ │ │ add.w sl, r6, r5 │ │ │ │ ldr.w r9, [sp, #120] @ 0x78 │ │ │ │ mov r4, r5 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r5, r3 │ │ │ │ add.w r0, sl, r7 │ │ │ │ mov r1, r5 │ │ │ │ subs r0, #1 │ │ │ │ mov fp, sl │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - ble.n e2bda │ │ │ │ + ble.n e75b2 │ │ │ │ subs r0, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mls r0, r5, r0, r6 │ │ │ │ subs r5, r3, r2 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ adds r1, r0, r4 │ │ │ │ @@ -190701,31 +196961,31 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add.w sl, r6, r4 │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ mov fp, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ subs r7, #1 │ │ │ │ - bne.n e2b6a │ │ │ │ + bne.n e7542 │ │ │ │ mov r3, r5 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r3 │ │ │ │ add.w r0, fp, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ str r0, [sp, #220] @ 0xdc │ │ │ │ subs r0, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ mls r3, r4, r0, r6 │ │ │ │ - blt.w e2d7a │ │ │ │ + blt.w e7752 │ │ │ │ cmp r4, #1 │ │ │ │ - bne.w e2f16 │ │ │ │ + bne.w e78ee │ │ │ │ cmp r6, r3 │ │ │ │ - blt.n e2c72 │ │ │ │ + blt.n e764a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mvn.w r7, #3221225472 @ 0xc0000000 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add.w r8, r5, r2 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ sub.w r9, r2, r1 │ │ │ │ sub.w r8, r8, r1 │ │ │ │ @@ -190747,26 +197007,26 @@ │ │ │ │ ldr.w lr, [r1, #-12] │ │ │ │ str.w lr, [r2, #-12] │ │ │ │ ldr.w lr, [ip], #4 │ │ │ │ str.w lr, [r7], #4 │ │ │ │ mov lr, r0 │ │ │ │ adds r0, #1 │ │ │ │ cmp r6, r0 │ │ │ │ - bge.n e2c42 │ │ │ │ + bge.n e761a │ │ │ │ add.w r2, lr, r8 │ │ │ │ add.w r1, r9, lr │ │ │ │ strd r1, r2, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, r6, [sp, #208] @ 0xd0 │ │ │ │ cmp r2, #1 │ │ │ │ it eq │ │ │ │ cmpeq r4, #1 │ │ │ │ - bne.w e2e78 │ │ │ │ + bne.w e7850 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.n e2d14 │ │ │ │ + blt.n e76ec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ adds r7, r3, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsls r7, r7, #3 │ │ │ │ subs r0, r2, r1 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ adds r1, r0, r3 │ │ │ │ @@ -190798,29 +197058,29 @@ │ │ │ │ vldr s13, [r7, #-4] │ │ │ │ vldmia lr!, {s15} │ │ │ │ vldr s14, [ip, #-12] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [ip, #-12] │ │ │ │ vstr s15, [r7, #-4] │ │ │ │ - bge.n e2cb0 │ │ │ │ + bge.n e7688 │ │ │ │ add r0, r2 │ │ │ │ add r2, r5 │ │ │ │ strd r2, r0, [sp, #200] @ 0xc8 │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ - cbz r3, e2d48 │ │ │ │ + cbz r3, e7720 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ cmp r3, r4 │ │ │ │ - ble.n e2d48 │ │ │ │ + ble.n e7720 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.n e2d48 │ │ │ │ + blt.n e7720 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r3, r3, r1 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r3, r2 │ │ │ │ @@ -190832,34 +197092,34 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ str r3, [r2, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ subs r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - beq.w e2f90 │ │ │ │ + beq.w e7968 │ │ │ │ subs r2, r3, r2 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w e2b22 │ │ │ │ + bne.w e74fa │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ adds r6, r2, #1 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, #1 │ │ │ │ mls r6, r4, r2, r6 │ │ │ │ movs r2, #1 │ │ │ │ - b.n e2b38 │ │ │ │ + b.n e7510 │ │ │ │ cmp r6, r3 │ │ │ │ - bgt.w e3818 │ │ │ │ + bgt.w e81f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add.w sl, r5, r2 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ sub.w fp, r2, r1 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ add.w lr, r3, fp │ │ │ │ @@ -190882,23 +197142,23 @@ │ │ │ │ ldr.w r9, [r8, #-4] │ │ │ │ add r8, r0 │ │ │ │ str.w r9, [lr, #-4] │ │ │ │ mov r9, r7 │ │ │ │ add r7, r4 │ │ │ │ add lr, r0 │ │ │ │ cmp r6, r7 │ │ │ │ - ble.n e2db6 │ │ │ │ + ble.n e778e │ │ │ │ add.w r2, r9, sl │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ add.w r2, r9, fp │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, r6, [sp, #208] @ 0xd0 │ │ │ │ cmp r2, #1 │ │ │ │ - bne.w e36f6 │ │ │ │ + bne.w e80ce │ │ │ │ add.w ip, r5, r3 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add.w r8, r3, fp │ │ │ │ mov.w ip, ip, lsl #3 │ │ │ │ add.w lr, ip, #4 │ │ │ │ add ip, r2 │ │ │ │ add lr, r2 │ │ │ │ @@ -190926,21 +197186,21 @@ │ │ │ │ vldr s13, [ip, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [lr, #-4] │ │ │ │ add lr, r1 │ │ │ │ vstr s15, [ip, #4] │ │ │ │ add ip, r1 │ │ │ │ - ble.n e2e18 │ │ │ │ + ble.n e77f0 │ │ │ │ add.w r0, r2, fp │ │ │ │ add r2, r5 │ │ │ │ - b.n e2d08 │ │ │ │ + b.n e76e0 │ │ │ │ strd r4, r6, [sp, #208] @ 0xd0 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.w e2d14 │ │ │ │ + blt.w e76ec │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds r1, r3, r5 │ │ │ │ subs r1, #1 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov.w fp, r4, lsl #3 │ │ │ │ mov.w r9, r4, lsl #2 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ @@ -190978,20 +197238,20 @@ │ │ │ │ vldr s14, [r1, #8] │ │ │ │ vldr s13, [r1, #12] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r1, #8] │ │ │ │ vstr s15, [r1, #12] │ │ │ │ add r1, sl │ │ │ │ - bge.n e2eba │ │ │ │ + bge.n e7892 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ add r0, r3 │ │ │ │ - b.n e2d08 │ │ │ │ + b.n e76e0 │ │ │ │ cmp r6, r3 │ │ │ │ - blt.n e2e74 │ │ │ │ + blt.n e784c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov.w r8, r4, lsl #3 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov.w lr, r4, lsl #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ sub.w fp, r1, r0 │ │ │ │ sub.w sl, r2, r0 │ │ │ │ @@ -191015,33 +197275,33 @@ │ │ │ │ ldr.w r9, [ip, #-4] │ │ │ │ add ip, lr │ │ │ │ str.w r9, [r7, #-4] │ │ │ │ mov r9, r1 │ │ │ │ add r1, r4 │ │ │ │ add r7, lr │ │ │ │ cmp r6, r1 │ │ │ │ - bge.n e2f54 │ │ │ │ + bge.n e792c │ │ │ │ add.w r2, r9, sl │ │ │ │ add.w r1, fp, r9 │ │ │ │ strd r1, r2, [sp, #200] @ 0xc8 │ │ │ │ - b.n e2c72 │ │ │ │ + b.n e764a │ │ │ │ add.w fp, r6, r5 │ │ │ │ - b.n e2be4 │ │ │ │ + b.n e75bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w fp, [sp, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ itttt le │ │ │ │ addle.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ strle r3, [sp, #212] @ 0xd4 │ │ │ │ movle r3, r5 │ │ │ │ strle r3, [sp, #108] @ 0x6c │ │ │ │ - ble.w e1758 │ │ │ │ + ble.w e6130 │ │ │ │ mov r6, r3 │ │ │ │ - ldr.w r3, [pc, #3244] @ e3c5c │ │ │ │ + ldr.w r3, [pc, #3244] @ e8634 │ │ │ │ ldr.w r8, [sp, #112] @ 0x70 │ │ │ │ mov r9, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ @@ -191053,26 +197313,26 @@ │ │ │ │ add.w r5, r6, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ str r4, [sp, #208] @ 0xd0 │ │ │ │ mls r5, r9, r3, r5 │ │ │ │ add.w r0, r5, r8 │ │ │ │ subs r0, #1 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ subs r7, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #220] @ 0xdc │ │ │ │ mls r7, r9, r7, r5 │ │ │ │ - bgt.w e3136 │ │ │ │ + bgt.w e7b0e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r3, r3, r6 │ │ │ │ add.w sl, r3, #1 │ │ │ │ str.w sl, [sp, #208] @ 0xd0 │ │ │ │ cmp sl, r8 │ │ │ │ - bge.n e3048 │ │ │ │ + bge.n e7a20 │ │ │ │ ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ strd r7, r6, [sp, #112] @ 0x70 │ │ │ │ mov r6, sl │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r3, sp, #228 @ 0xe4 │ │ │ │ ldr.w sl, [sp, #32] │ │ │ │ @@ -191081,36 +197341,36 @@ │ │ │ │ mov r3, r9 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ mov r9, r5 │ │ │ │ add.w r8, sp, #240 @ 0xf0 │ │ │ │ mov r5, r3 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r9, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - bgt.n e3060 │ │ │ │ + bgt.n e7a38 │ │ │ │ subs r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ - blt.n e3040 │ │ │ │ + blt.n e7a18 │ │ │ │ mov r4, r3 │ │ │ │ - b.n e3026 │ │ │ │ + b.n e79fe │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r5, r9 │ │ │ │ ldr r6, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n e30c8 │ │ │ │ + bne.n e7aa0 │ │ │ │ subs r6, #1 │ │ │ │ - beq.w e325a │ │ │ │ + beq.w e7c32 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r9, [sp, #228] @ 0xe4 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - b.n e2fbc │ │ │ │ + b.n e7994 │ │ │ │ subs r0, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r1, r4, #1 │ │ │ │ subs r7, r3, r7 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mls r0, r5, r0, r9 │ │ │ │ @@ -191131,41 +197391,41 @@ │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #4] │ │ │ │ blx 626fc │ │ │ │ ldr r6, [sp, #208] @ 0xd0 │ │ │ │ subs r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ - blt.n e30b6 │ │ │ │ + blt.n e7a8e │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ - b.n e3026 │ │ │ │ + b.n e79fe │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r5, r9 │ │ │ │ ldrd r7, r6, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.n e304e │ │ │ │ + beq.n e7a26 │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ add r4, sp, #224 @ 0xe0 │ │ │ │ mov r8, r4 │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ - blt.n e312c │ │ │ │ + blt.n e7b04 │ │ │ │ cmp r7, r5 │ │ │ │ ite gt │ │ │ │ movgt r5, #0 │ │ │ │ movle r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ - beq.n e304e │ │ │ │ + beq.n e7a26 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ subs r5, r3, r2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r5, r7 │ │ │ │ @@ -191187,20 +197447,20 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ ldr r5, [sp, #208] @ 0xd0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bge.n e30d6 │ │ │ │ + bge.n e7aae │ │ │ │ cmp r7, r5 │ │ │ │ ite lt │ │ │ │ movlt r5, #0 │ │ │ │ movge r5, #1 │ │ │ │ - b.n e30de │ │ │ │ + b.n e7ab6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r7, r8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #220 @ 0xdc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add.w sl, sp, #240 @ 0xf0 │ │ │ │ subs r3, r3, r2 │ │ │ │ @@ -191221,24 +197481,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 629f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ subs r1, r3, #1 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.n e31ee │ │ │ │ + ble.n e7bc6 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ mov r5, sl │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov sl, r9 │ │ │ │ mla r8, r7, r2, r2 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ - b.n e319e │ │ │ │ + b.n e7b76 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w sl, [sp, #12] │ │ │ │ subs r3, r3, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, r8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -191259,15 +197519,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx 626fc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r8, r3 │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n e319a │ │ │ │ + bge.n e7b72 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r9, sl │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ mov sl, r5 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -191306,20 +197566,20 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - b.n e2ff0 │ │ │ │ + b.n e79c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r1, r3, #1 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w e40d2 │ │ │ │ + ble.w e8aaa │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov.w r9, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add r6, sp, #240 @ 0xf0 │ │ │ │ @@ -191340,28 +197600,28 @@ │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ cmp r3, #1 │ │ │ │ add.w r9, r1, r2 │ │ │ │ it lt │ │ │ │ movlt r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ mls r9, sl, r3, r9 │ │ │ │ - ble.n e3316 │ │ │ │ + ble.n e7cee │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ subs r4, #1 │ │ │ │ add.w r8, sp, #236 @ 0xec │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ - b.n e32bc │ │ │ │ + b.n e7c94 │ │ │ │ ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r9, r4 │ │ │ │ - bl 6768d8 │ │ │ │ + bl 6768c0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ - ble.n e330a │ │ │ │ + ble.n e7ce2 │ │ │ │ subs r0, #1 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ adds r1, r4, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ adds r3, r4, #2 │ │ │ │ mls r0, sl, r0, r9 │ │ │ │ @@ -191377,34 +197637,34 @@ │ │ │ │ add.w r0, r7, r0, lsl #2 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ mov r0, r8 │ │ │ │ blx 626fc │ │ │ │ subs r4, #1 │ │ │ │ - bcs.n e32b8 │ │ │ │ + bcs.n e7c90 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ ldr r7, [r3, #0] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, r0 │ │ │ │ - ble.n e3282 │ │ │ │ + ble.n e7c5a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r7, #1 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ - ble.w e1758 │ │ │ │ + ble.w e6130 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ subs r2, r3, r0 │ │ │ │ str r2, [sp, #212] @ 0xd4 │ │ │ │ cmp r2, #1 │ │ │ │ - ble.w e1758 │ │ │ │ + ble.w e6130 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #1073741824 @ 0x40000000 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ add.w r3, r5, r3, lsl #2 │ │ │ │ add.w r5, r5, r2, lsl #2 │ │ │ │ @@ -191414,19 +197674,19 @@ │ │ │ │ str.w r6, [r4], #4 │ │ │ │ adds r1, #8 │ │ │ │ ldr r6, [r0, #0] │ │ │ │ cmp r5, r4 │ │ │ │ str r6, [r1, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ str r6, [r1, #4] │ │ │ │ - bne.n e3352 │ │ │ │ + bne.n e7d2a │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ str r2, [sp, #208] @ 0xd0 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ - b.w e1758 │ │ │ │ + b.w e6130 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ subs r2, r3, r5 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r6, r3 │ │ │ │ add r1, sp, #300 @ 0x12c │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ @@ -191507,15 +197767,15 @@ │ │ │ │ vstr s13, [sp, #256] @ 0x100 │ │ │ │ vadd.f32 s15, s15, s13 │ │ │ │ vadd.f32 s14, s14, s12 │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s15, [r1, #12] │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ vstr s14, [r1, #8] │ │ │ │ - b.w e184a │ │ │ │ + b.w e6222 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ sub.w r2, r3, r8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub.w r0, sl, r7 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ @@ -191601,17 +197861,17 @@ │ │ │ │ vadd.f32 s14, s14, s12 │ │ │ │ vstr s15, [r3, #4] │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ vstr s14, [r3] │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ str r3, [sp, #304] @ 0x130 │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - b.w e1c72 │ │ │ │ + b.w e664a │ │ │ │ cmp r6, r5 │ │ │ │ - bgt.w e1d5e │ │ │ │ + bgt.w e6736 │ │ │ │ subs r7, r5, #1 │ │ │ │ mul.w ip, sl, r3 │ │ │ │ mov.w r2, sl, lsl #3 │ │ │ │ str.w fp, [sp, #128] @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ mla r7, r3, r7, sl │ │ │ │ @@ -191641,20 +197901,20 @@ │ │ │ │ add r7, ip │ │ │ │ vldr s13, [r3, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ add r3, lr │ │ │ │ - ble.n e35fe │ │ │ │ + ble.n e7fd6 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w fp, [sp, #128] @ 0x80 │ │ │ │ - b.w e1d54 │ │ │ │ + b.w e672c │ │ │ │ cmp r8, r7 │ │ │ │ - bgt.w e193a │ │ │ │ + bgt.w e6312 │ │ │ │ mov r2, r3 │ │ │ │ adds r3, r7, r5 │ │ │ │ subs r3, #1 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov ip, r4 │ │ │ │ str.w fp, [sp, #156] @ 0x9c │ │ │ │ mul.w r9, r4, r2 │ │ │ │ @@ -191687,20 +197947,20 @@ │ │ │ │ add r0, r9 │ │ │ │ vldr s13, [r3, #12] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r3, #8] │ │ │ │ vstr s15, [r3, #12] │ │ │ │ add r3, lr │ │ │ │ - ble.n e3692 │ │ │ │ + ble.n e806a │ │ │ │ mov ip, r7 │ │ │ │ ldr.w fp, [sp, #156] @ 0x9c │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ mov r3, ip │ │ │ │ - b.w e1930 │ │ │ │ + b.w e6308 │ │ │ │ adds r7, r3, r5 │ │ │ │ mul.w r9, r4, r2 │ │ │ │ subs r7, #1 │ │ │ │ add.w lr, r3, fp │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ mov.w sl, r9, lsl #3 │ │ │ │ mul.w r7, r2, r7 │ │ │ │ @@ -191732,19 +197992,19 @@ │ │ │ │ vldr s14, [r7, #8] │ │ │ │ vldr s13, [r7, #12] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [r7, #8] │ │ │ │ vstr s15, [r7, #12] │ │ │ │ add r7, sl │ │ │ │ - ble.n e3722 │ │ │ │ + ble.n e80fa │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ add r0, fp │ │ │ │ - b.w e2d08 │ │ │ │ + b.w e76e0 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ add.w r8, r3, fp │ │ │ │ add.w r9, r3, #4294967295 @ 0xffffffff │ │ │ │ mul.w sl, r4, r2 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ add.w lr, r7, r8, lsl #3 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ @@ -191775,38 +198035,38 @@ │ │ │ │ vldr s14, [ip] │ │ │ │ vldr s13, [ip, #4] │ │ │ │ vmul.f32 s14, s15, s14 │ │ │ │ vmul.f32 s15, s15, s13 │ │ │ │ vstr s14, [ip] │ │ │ │ vstr s15, [ip, #4] │ │ │ │ add ip, r5 │ │ │ │ - ble.n e37ac │ │ │ │ + ble.n e8184 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ add.w r0, r7, fp │ │ │ │ - b.w e23e8 │ │ │ │ + b.w e6dc0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ adds r2, #2 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ - b.w e17b4 │ │ │ │ + b.w e618c │ │ │ │ str r4, [sp, #208] @ 0xd0 │ │ │ │ - b.w e2d14 │ │ │ │ + b.w e76ec │ │ │ │ str r4, [sp, #212] @ 0xd4 │ │ │ │ - b.w e23f4 │ │ │ │ + b.w e6dcc │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ add.w r8, sp, #240 @ 0xf0 │ │ │ │ add r7, sp, #228 @ 0xe4 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - b.w e1f86 │ │ │ │ + b.w e695e │ │ │ │ add r3, sp, #220 @ 0xdc │ │ │ │ add.w r9, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add.w r8, sp, #228 @ 0xe4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ - b.w e1b6c │ │ │ │ + b.w e6544 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #152] @ 0x98 │ │ │ │ ldr r6, [sp, #228] @ 0xe4 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ mul.w r8, r2, r0 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ @@ -191822,28 +198082,28 @@ │ │ │ │ subs r2, r0, #1 │ │ │ │ cmp r2, r4 │ │ │ │ str r2, [sp, #208] @ 0xd0 │ │ │ │ vdiv.f32 s14, s15, s20 │ │ │ │ vdiv.f32 s15, s14, s20 │ │ │ │ vstr s15, [sp, #216] @ 0xd8 │ │ │ │ vstr s15, [r1] │ │ │ │ - blt.n e38ba │ │ │ │ + blt.n e8292 │ │ │ │ adds r2, r6, r4 │ │ │ │ subs r2, r2, r0 │ │ │ │ add r2, r8 │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ vldr s15, [r2] │ │ │ │ adds r2, #8 │ │ │ │ vldr s13, [r2, #-4] │ │ │ │ vdiv.f32 s14, s15, s20 │ │ │ │ vdiv.f32 s15, s13, s20 │ │ │ │ vstr s14, [r2, #-8] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ cmp r1, r2 │ │ │ │ - bne.n e3894 │ │ │ │ + bne.n e826c │ │ │ │ vstr s14, [sp, #244] @ 0xf4 │ │ │ │ vstr s15, [sp, #248] @ 0xf8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ add r2, r1 │ │ │ │ @@ -191851,7959 +198111,1063 @@ │ │ │ │ cmp r0, r2 │ │ │ │ add.w r1, r1, #1 │ │ │ │ it ge │ │ │ │ movge r0, r2 │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ cmp r0, r1 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ - blt.n e3924 │ │ │ │ + blt.n e82fc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds r4, r0, #1 │ │ │ │ add.w r5, r8, r2 │ │ │ │ adds r2, r6, r5 │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ vldr s15, [r2, #-8] │ │ │ │ adds r1, #1 │ │ │ │ vldr s13, [r2, #-4] │ │ │ │ cmp r1, r4 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ vdiv.f32 s14, s15, s20 │ │ │ │ vdiv.f32 s15, s13, s20 │ │ │ │ vstr s14, [r2, #-8] │ │ │ │ vstr s15, [r2, #-4] │ │ │ │ - add r2, r7 │ │ │ │ - bne.n e38e6 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - subs r1, r0, r2 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - subs r2, r6, #1 │ │ │ │ - subs r1, #1 │ │ │ │ - add r2, r5 │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - mla r2, r0, r1, r2 │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - add.w r4, r2, r3 │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ - ble.w e3b6a │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ - mov r7, r3 │ │ │ │ - mla r5, r1, r3, r2 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - add.w r5, r2, r5, lsl #3 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - mul.w r6, r2, r3 │ │ │ │ - add r3, sp, #268 @ 0x10c │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r3, sp, #276 @ 0x114 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - add r3, sp, #284 @ 0x11c │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - cmp r4, r7 │ │ │ │ - str r4, [sp, #212] @ 0xd4 │ │ │ │ - blt.w e3a96 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - vmov.f32 s24, s20 │ │ │ │ - sub.w r4, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - mov sl, r7 │ │ │ │ - subs r3, r3, r7 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - sub.w r0, r7, sl │ │ │ │ - ldr r1, [sp, #228] @ 0xe4 │ │ │ │ - add r0, r1 │ │ │ │ - add r1, r3 │ │ │ │ - add r1, r6 │ │ │ │ - add r0, r9 │ │ │ │ - strd r0, r0, [sp, #200] @ 0xc8 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sp, #272] @ 0x110 │ │ │ │ - vldr s15, [r4, #12] │ │ │ │ - vldr s13, [sp, #268] @ 0x10c │ │ │ │ - vldr s12, [r4, #8] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - ldr r1, [sp, #204] @ 0xcc │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vldr s12, [r1] │ │ │ │ - vldr s13, [r1, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - vstr s15, [sp, #264] @ 0x108 │ │ │ │ - vsub.f32 s15, s13, s15 │ │ │ │ - vstr s14, [sp, #260] @ 0x104 │ │ │ │ - vsub.f32 s14, s12, s14 │ │ │ │ - vstr s15, [sp, #256] @ 0x100 │ │ │ │ - vstr s14, [sp, #252] @ 0xfc │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [sp, #228] @ 0xe4 │ │ │ │ - sub.w r1, r3, sl │ │ │ │ - vldr s15, [sp, #280] @ 0x118 │ │ │ │ - add r1, r0 │ │ │ │ - add r0, r8 │ │ │ │ - add r1, r9 │ │ │ │ - vldr s21, [r4, #8] │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - vldr s20, [r4, #12] │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - vldr s12, [sp, #276] @ 0x114 │ │ │ │ - vldr s22, [sp, #252] @ 0xfc │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - vldr s14, [r0] │ │ │ │ - vldr s11, [r1, #4] │ │ │ │ - vldr s13, [r1] │ │ │ │ - mov r1, r5 │ │ │ │ - vmul.f32 s21, s14, s21 │ │ │ │ - vmul.f32 s20, s14, s20 │ │ │ │ - vstr s14, [sp, #216] @ 0xd8 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vldr s23, [sp, #256] @ 0x100 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vsub.f32 s23, s23, s15 │ │ │ │ - vsub.f32 s22, s22, s14 │ │ │ │ - blx 62524 │ │ │ │ - vldr s13, [sp, #288] @ 0x120 │ │ │ │ - vldr s15, [sp, #284] @ 0x11c │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ - vmul.f32 s14, s20, s13 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vmul.f32 s20, s20, s15 │ │ │ │ - vmla.f32 s20, s21, s13 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - add r9, r3 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - vnmls.f32 s14, s21, s15 │ │ │ │ - add r4, r3 │ │ │ │ - vadd.f32 s15, s20, s23 │ │ │ │ - vadd.f32 s14, s14, s22 │ │ │ │ - vstr s15, [r1, #4] │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s14, [r1] │ │ │ │ - ldr r1, [sp, #212] @ 0xd4 │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - cmp r1, sl │ │ │ │ - bge.w e3970 │ │ │ │ - ldr r4, [sp, #232] @ 0xe8 │ │ │ │ - vmov.f32 s20, s24 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - add r4, r3 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add.w r9, r4, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - adds r1, r2, r3 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r1, [sp, #204] @ 0xcc │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ - cmp r3, r1 │ │ │ │ - it ge │ │ │ │ - movge r3, r1 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - cmp r3, r9 │ │ │ │ - blt.n e3b52 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add r4, sp, #252 @ 0xfc │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - mov r6, r4 │ │ │ │ - ldr r1, [sp, #228] @ 0xe4 │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - mul.w sl, r9, r3 │ │ │ │ - str.w r8, [sp, #108] @ 0x6c │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, sl │ │ │ │ - mov sl, r3 │ │ │ │ - sub.w r0, r7, r9 │ │ │ │ - add r1, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - add r1, fp │ │ │ │ - strd r1, r1, [sp, #200] @ 0xc8 │ │ │ │ - mov r1, r5 │ │ │ │ - blx 62524 │ │ │ │ - ldr r1, [sp, #228] @ 0xe4 │ │ │ │ - sub.w r0, r4, r9 │ │ │ │ - vldr s15, [sp, #256] @ 0x100 │ │ │ │ - add r0, r1 │ │ │ │ - vldr s13, [sp, #252] @ 0xfc │ │ │ │ - add r0, fp │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add fp, sl │ │ │ │ - add.w r0, r8, r0, lsl #3 │ │ │ │ - vldr s11, [r0, #4] │ │ │ │ - vldr s14, [r0] │ │ │ │ - ldr r0, [sp, #204] @ 0xcc │ │ │ │ - vmul.f32 s12, s15, s11 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s11 │ │ │ │ - add.w r0, r8, r0, lsl #3 │ │ │ │ - vnmls.f32 s12, s13, s14 │ │ │ │ - vldr s13, [r0] │ │ │ │ - vldr s14, [r0, #4] │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ - vsub.f32 s15, s14, s15 │ │ │ │ - add.w r0, r8, r0, lsl #3 │ │ │ │ - vsub.f32 s13, s13, s12 │ │ │ │ - vstr s15, [r0, #4] │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s13, [r0] │ │ │ │ - ldr r0, [sp, #212] @ 0xd4 │ │ │ │ - vstr s13, [sp, #244] @ 0xf4 │ │ │ │ - cmp r0, r9 │ │ │ │ - bge.n e3ad0 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ - ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - adds r7, #1 │ │ │ │ - add r5, r3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, r7 │ │ │ │ - blt.n e3b6a │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - adds r4, r2, r3 │ │ │ │ - b.n e3956 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - cmp r3, r6 │ │ │ │ - blt.n e3c74 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - ldr r0, [sp, #176] @ 0xb0 │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r7, [sp, #228] @ 0xe4 │ │ │ │ - mul.w r2, r2, r1 │ │ │ │ - mla r1, r4, r1, r0 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ - add.w sl, r0, r1, lsl #3 │ │ │ │ - adds r0, r7, r6 │ │ │ │ - subs r7, #1 │ │ │ │ - subs r0, r0, r3 │ │ │ │ - add r7, r6 │ │ │ │ - mov r1, r3 │ │ │ │ - subs r7, r7, r3 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - add r0, r8 │ │ │ │ - add r7, r2 │ │ │ │ - add.w lr, r1, r3 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - lsls r0, r0, #3 │ │ │ │ - sub.w r2, r2, r8 │ │ │ │ - adds r4, r0, #4 │ │ │ │ - add r0, fp │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - mov.w r9, r2, lsl #3 │ │ │ │ - add r4, fp │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - adds r3, r6, r3 │ │ │ │ - cmp r3, lr │ │ │ │ - mov ip, r3 │ │ │ │ - it ge │ │ │ │ - movge ip, lr │ │ │ │ - cmp ip, r1 │ │ │ │ - blt.w e40c2 │ │ │ │ - add.w r5, ip, #1 │ │ │ │ - str.w lr, [sp, #44] @ 0x2c │ │ │ │ - str.w ip, [sp, #88] @ 0x58 │ │ │ │ - add.w r3, r9, r0 │ │ │ │ - ldr.w ip, [sp, #84] @ 0x54 │ │ │ │ - mov r2, sl │ │ │ │ - ldr.w lr, [sp, #92] @ 0x5c │ │ │ │ - vldr s15, [r2, #4] │ │ │ │ - adds r1, #1 │ │ │ │ - vldr s11, [r0, #4] │ │ │ │ - cmp r1, r5 │ │ │ │ - vldr s13, [r4, #-4] │ │ │ │ - vldr s12, [r2] │ │ │ │ - add r2, ip │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vldr s19, [r3, #-8] │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vldr s16, [r3, #-4] │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vsub.f32 s16, s16, s15 │ │ │ │ - vsub.f32 s19, s19, s14 │ │ │ │ - vstr s16, [r3, #-4] │ │ │ │ - vstr s19, [r3, #-8] │ │ │ │ - add r3, lr │ │ │ │ - bne.n e3bea │ │ │ │ - ldr.w ip, [sp, #88] @ 0x58 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - sub.w r3, ip, r3 │ │ │ │ - ldr.w lr, [sp, #44] @ 0x2c │ │ │ │ - subs r3, #1 │ │ │ │ - mla r3, r2, r3, r7 │ │ │ │ - movs r2, #1 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - adds r7, #1 │ │ │ │ - adds r0, #8 │ │ │ │ - adds r4, #8 │ │ │ │ - adds r2, r6, #1 │ │ │ │ - cmp r1, r6 │ │ │ │ - beq.n e3c60 │ │ │ │ - mov r6, r2 │ │ │ │ - b.n e3bbc │ │ │ │ - nop │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #200] @ 0xc8 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - str r5, [sp, #204] @ 0xcc │ │ │ │ - str.w ip, [sp, #212] @ 0xd4 │ │ │ │ - cbz r3, e3c74 │ │ │ │ - vstr s16, [sp, #248] @ 0xf8 │ │ │ │ - vstr s19, [sp, #244] @ 0xf4 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w e40f4 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add r3, sl │ │ │ │ - add r3, r8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - subs r1, r2, #1 │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r2, [sp, #300] @ 0x12c │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ - ble.w e2a7a │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ - b.w e17f2 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ - mul.w r1, r1, r2 │ │ │ │ - mul.w r4, r0, r2 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ - adds r1, #1 │ │ │ │ - str r4, [sp, #180] @ 0xb4 │ │ │ │ - movs r0, #0 │ │ │ │ - subs r2, #1 │ │ │ │ - add.w r7, fp, r1, lsl #3 │ │ │ │ - add.w r4, r5, r4, lsl #3 │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - vldr s20, [r4, #8] │ │ │ │ - vldr s15, [r7] │ │ │ │ - str r0, [r7, #4] │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ - vdiv.f32 s14, s15, s20 │ │ │ │ - cmp r2, r0 │ │ │ │ - vdiv.f32 s15, s14, s20 │ │ │ │ - vstr s15, [sp, #216] @ 0xd8 │ │ │ │ - vstr s15, [r7] │ │ │ │ - blt.w e439e │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - mul.w r4, r0, r2 │ │ │ │ - mov r0, r2 │ │ │ │ - str r4, [sp, #116] @ 0x74 │ │ │ │ - subs r2, r4, r2 │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - add r2, r4 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - vldr s15, [r2, #8] │ │ │ │ - adds r0, #1 │ │ │ │ - vldr s13, [r2, #12] │ │ │ │ - ldr r4, [sp, #92] @ 0x5c │ │ │ │ - vdiv.f32 s14, s15, s20 │ │ │ │ - vdiv.f32 s15, s13, s20 │ │ │ │ - vstr s14, [r2, #8] │ │ │ │ - vstr s15, [r2, #12] │ │ │ │ - add r2, r4 │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - cmp r4, r0 │ │ │ │ - bne.n e3d0e │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - add r2, r4 │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - it ge │ │ │ │ - movge r0, r2 │ │ │ │ - adds r2, r4, #1 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - blt.n e3d98 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ - sub.w r4, fp, r4, lsl #3 │ │ │ │ - adds r2, r0, r5 │ │ │ │ - add.w r4, r4, r2, lsl #3 │ │ │ │ - add.w r2, fp, r5, lsl #3 │ │ │ │ - vldr s15, [r2, #16] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s13, [r2, #12] │ │ │ │ - vdiv.f32 s14, s15, s20 │ │ │ │ - vdiv.f32 s15, s13, s20 │ │ │ │ - vstr s14, [r2, #8] │ │ │ │ - vstr s15, [r2, #12] │ │ │ │ - cmp r4, r2 │ │ │ │ - bne.n e3d64 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - subs r2, r0, r2 │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - add r2, r0 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - cmp r3, #0 │ │ │ │ - add.w r4, r2, r3 │ │ │ │ - str r4, [sp, #212] @ 0xd4 │ │ │ │ - ble.w e3fba │ │ │ │ - ldr r3, [sp, #180] @ 0xb4 │ │ │ │ - add.w r2, fp, r1, lsl #3 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - adds r5, r3, #2 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - add.w r5, r3, r5, lsl #3 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - mul.w r0, r3, r1 │ │ │ │ - add r3, sp, #268 @ 0x10c │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - add r3, sp, #276 @ 0x114 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r3, sp, #284 @ 0x11c │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - cmp r4, r1 │ │ │ │ - add.w r6, r2, #8 │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ - it lt │ │ │ │ - ldrlt r2, [sp, #64] @ 0x40 │ │ │ │ - blt.w e3ef0 │ │ │ │ - vmov.f32 s24, s20 │ │ │ │ - mov r9, r2 │ │ │ │ - sub.w r4, r5, #8 │ │ │ │ - mov r8, r1 │ │ │ │ - add.w sl, r0, #1 │ │ │ │ - strd r1, r0, [sp, #104] @ 0x68 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - mov r1, r6 │ │ │ │ - add.w r3, sl, r8 │ │ │ │ - strd r3, r3, [sp, #200] @ 0xc8 │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sp, #272] @ 0x110 │ │ │ │ - vldr s15, [r4, #12] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - vldr s13, [sp, #268] @ 0x10c │ │ │ │ - adds r4, #8 │ │ │ │ - vldr s12, [r4] │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - ldr r1, [sp, #204] @ 0xcc │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vldr s12, [r1] │ │ │ │ - vldr s13, [r1, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - vstr s15, [sp, #264] @ 0x108 │ │ │ │ - vsub.f32 s15, s13, s15 │ │ │ │ - vstr s14, [sp, #260] @ 0x104 │ │ │ │ - vsub.f32 s14, s12, s14 │ │ │ │ - vstr s15, [sp, #256] @ 0x100 │ │ │ │ - vstr s14, [sp, #252] @ 0xfc │ │ │ │ - blx 62524 │ │ │ │ - vldr s10, [r9, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - vldr s14, [sp, #280] @ 0x118 │ │ │ │ - vldr s12, [r9] │ │ │ │ - vldr s11, [sp, #276] @ 0x114 │ │ │ │ - vmul.f32 s13, s14, s10 │ │ │ │ - vldr s15, [r7] │ │ │ │ - vmul.f32 s14, s12, s14 │ │ │ │ - vldr s9, [r4, #4] │ │ │ │ - vmla.f32 s14, s11, s10 │ │ │ │ - vldr s21, [r4] │ │ │ │ - vldr s22, [sp, #252] @ 0xfc │ │ │ │ - vnmls.f32 s13, s11, s12 │ │ │ │ - vldr s23, [sp, #256] @ 0x100 │ │ │ │ - vmul.f32 s20, s15, s9 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - vmul.f32 s21, s15, s21 │ │ │ │ - vstr s15, [sp, #216] @ 0xd8 │ │ │ │ - vsub.f32 s23, s23, s14 │ │ │ │ - vsub.f32 s22, s22, s13 │ │ │ │ - blx 62524 │ │ │ │ - vldr s12, [sp, #288] @ 0x120 │ │ │ │ - vldr s13, [sp, #284] @ 0x11c │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ - vmul.f32 s14, s20, s12 │ │ │ │ - vmul.f32 s15, s20, s13 │ │ │ │ - vmla.f32 s15, s21, s12 │ │ │ │ - add.w r1, fp, r1, lsl #3 │ │ │ │ - vnmls.f32 s14, s21, s13 │ │ │ │ - vadd.f32 s15, s15, s23 │ │ │ │ - vadd.f32 s14, s14, s22 │ │ │ │ - vstr s15, [r1, #4] │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s14, [r1] │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ - vstr s14, [sp, #244] @ 0xf4 │ │ │ │ - cmp r1, r8 │ │ │ │ - bge.n e3dec │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - vmov.f32 s20, s24 │ │ │ │ - ldr r4, [sp, #232] @ 0xe8 │ │ │ │ - ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ - add r4, r3 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - add.w r9, r4, #1 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - adds r3, r2, r3 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #204] @ 0xcc │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - cmp r2, r9 │ │ │ │ - blt.n e3fa2 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - add.w sl, r0, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - strd r7, r0, [sp, #104] @ 0x68 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - add r3, r4 │ │ │ │ - add r4, sp, #252 @ 0xfc │ │ │ │ - add.w r8, fp, r3, lsl #3 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r6, fp │ │ │ │ - mov r8, r1 │ │ │ │ - mov fp, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - add.w r3, sl, r9 │ │ │ │ - strd r3, r3, [sp, #200] @ 0xc8 │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [r7, #20] │ │ │ │ - vldr s15, [sp, #256] @ 0x100 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - vldr s14, [r7, #16] │ │ │ │ - adds r7, #8 │ │ │ │ - vldr s13, [sp, #252] @ 0xfc │ │ │ │ - vmul.f32 s12, s15, s11 │ │ │ │ - ldr r1, [sp, #204] @ 0xcc │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s11 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - vnmls.f32 s12, s13, s14 │ │ │ │ - vldr s13, [r1] │ │ │ │ - vldr s14, [r1, #4] │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ - vsub.f32 s15, s14, s15 │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - vsub.f32 s13, s13, s12 │ │ │ │ - vstr s15, [r1, #4] │ │ │ │ - vstr s15, [sp, #248] @ 0xf8 │ │ │ │ - vstr s13, [r1] │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ - vstr s13, [sp, #244] @ 0xf4 │ │ │ │ - cmp r1, r9 │ │ │ │ - bge.n e3f2e │ │ │ │ - mov r3, fp │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - mov fp, r6 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - adds r1, #1 │ │ │ │ - adds r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - add r0, r3 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.n e3fba │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - add r4, r3 │ │ │ │ - b.n e3dc8 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ - str r1, [sp, #212] @ 0xd4 │ │ │ │ - cmp r1, r0 │ │ │ │ - blt.n e408a │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ - adds r4, r1, #2 │ │ │ │ - ldr r5, [sp, #116] @ 0x74 │ │ │ │ - mov.w r9, #0 │ │ │ │ - add.w lr, r1, r2 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - subs r3, r5, r0 │ │ │ │ - add r4, r5 │ │ │ │ - add r3, r1 │ │ │ │ - ldr r1, [sp, #180] @ 0xb4 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - subs r4, r4, r0 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - mul.w r5, r2, r0 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - add.w r8, r2, r1, lsl #3 │ │ │ │ - mov r1, r0 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ - adds r2, r1, r2 │ │ │ │ - cmp r2, lr │ │ │ │ - mov r0, r2 │ │ │ │ - it ge │ │ │ │ - movge r0, lr │ │ │ │ - cmp r0, r6 │ │ │ │ - blt.n e40c6 │ │ │ │ - adds r7, r5, r0 │ │ │ │ - mov r2, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - add.w r7, fp, r7, lsl #3 │ │ │ │ - vldr s15, [r6, #20] │ │ │ │ - adds r2, #8 │ │ │ │ - vldr s11, [r3, #12] │ │ │ │ - adds r6, #8 │ │ │ │ - vldr s13, [r3, #8] │ │ │ │ - vldr s12, [r6, #8] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vldr s18, [r2, #8] │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vldr s17, [r2, #12] │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vsub.f32 s17, s17, s15 │ │ │ │ - vsub.f32 s18, s18, s14 │ │ │ │ - vstr s17, [r2, #12] │ │ │ │ - vstr s18, [r2, #8] │ │ │ │ - cmp r7, r2 │ │ │ │ - bne.n e4010 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - mov.w r9, #1 │ │ │ │ - subs r2, r4, r2 │ │ │ │ - subs r2, #1 │ │ │ │ - add r2, r0 │ │ │ │ - mov ip, r2 │ │ │ │ - ldr r7, [sp, #92] @ 0x5c │ │ │ │ - ldr r6, [sp, #148] @ 0x94 │ │ │ │ - add r3, r7 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ - add r4, r6 │ │ │ │ - add r5, r6 │ │ │ │ - cmp r7, r1 │ │ │ │ - add.w r6, r1, #1 │ │ │ │ - beq.n e4076 │ │ │ │ - mov r1, r6 │ │ │ │ - b.n e3ff4 │ │ │ │ - strd r2, ip, [sp, #200] @ 0xc8 │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ - cmp.w r9, #0 │ │ │ │ - beq.n e408a │ │ │ │ - vstr s17, [sp, #248] @ 0xf8 │ │ │ │ - vstr s18, [sp, #244] @ 0xf4 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n e417c │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - adds r3, #1 │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - subs r1, r2, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [sp, #212] @ 0xd4 │ │ │ │ - str r2, [sp, #300] @ 0x12c │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ - ble.w e2164 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - b.w e1c2e │ │ │ │ - mov r5, lr │ │ │ │ - b.n e3c48 │ │ │ │ - mov ip, lr │ │ │ │ - b.n e405e │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ - bgt.w e2962 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ - b.w e1758 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [sp, #212] @ 0xd4 │ │ │ │ - bgt.w e326c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - b.w e1758 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ - vdiv.f32 s15, s14, s20 │ │ │ │ - ldr r6, [pc, #728] @ (e43dc ) │ │ │ │ - add r1, sp, #216 @ 0xd8 │ │ │ │ - mov r0, r4 │ │ │ │ - add r6, pc │ │ │ │ - mul.w r5, r3, r2 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - adds r6, #8 │ │ │ │ - adds r7, r5, #1 │ │ │ │ - mov r3, r6 │ │ │ │ - add.w r7, r2, r7, lsl #3 │ │ │ │ - mov r2, r7 │ │ │ │ - vstr s15, [sp, #216] @ 0xd8 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w e3c7c │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - adds r2, r5, r3 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ - adds r2, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r6, [sp, #0] │ │ │ │ - mov r3, r7 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - mla r2, r4, r1, r2 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ - ldr r2, [sp, #196] @ 0xc4 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - movs r2, #0 │ │ │ │ - movt r2, #49024 @ 0xbf80 │ │ │ │ - str r2, [sp, #244] @ 0xf4 │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, sp, #244 @ 0xf4 │ │ │ │ - blx 5f068 │ │ │ │ - b.n e3c7c │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ - vdiv.f32 s15, s14, s20 │ │ │ │ - add r1, sp, #216 @ 0xd8 │ │ │ │ - mov r0, r5 │ │ │ │ - mul.w r6, r3, r2 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #584] @ (e43e0 ) │ │ │ │ - adds r7, r6, #1 │ │ │ │ - add r3, pc │ │ │ │ - add.w r4, r3, #8 │ │ │ │ - add.w r7, r2, r7, lsl #3 │ │ │ │ - mov r3, r4 │ │ │ │ - mov r2, r7 │ │ │ │ - vstr s15, [sp, #216] @ 0xd8 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w e4090 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - adds r2, r6, r3 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ - adds r2, #1 │ │ │ │ - mov r3, r7 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ - ldr r2, [sp, #180] @ 0xb4 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - adds r2, #2 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - movs r2, #0 │ │ │ │ - movt r2, #49024 @ 0xbf80 │ │ │ │ - str r2, [sp, #244] @ 0xf4 │ │ │ │ - add r2, sp, #244 @ 0xf4 │ │ │ │ - blx 5e6f4 │ │ │ │ - b.n e4090 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ - add r1, sp, #216 @ 0xd8 │ │ │ │ - vdiv.f32 s15, s14, s24 │ │ │ │ - sub.w r3, r9, r2 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - adds r6, r2, #1 │ │ │ │ - ldr r3, [pc, #472] @ (e43e4 ) │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add r3, pc │ │ │ │ - add.w r5, r3, #8 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mla r3, r2, r3, r6 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r8, r2, r3, lsl #3 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r8 │ │ │ │ - vstr s15, [sp, #216] @ 0xd8 │ │ │ │ - blx 61414 │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt.w e433c │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - b.w e16fc │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r6, [pc, #416] @ (e43e8 ) │ │ │ │ - add r4, sp, #212 @ 0xd4 │ │ │ │ - vdiv.f32 s15, s14, s24 │ │ │ │ - sub.w r3, r9, r2 │ │ │ │ - adds r5, r2, #1 │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - add r6, pc │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - adds r6, #8 │ │ │ │ - add r1, sp, #216 @ 0xd8 │ │ │ │ - mov r0, r4 │ │ │ │ - mla r3, r2, r3, r5 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - add.w r8, r2, r3, lsl #3 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r8 │ │ │ │ - vstr s15, [sp, #216] @ 0xd8 │ │ │ │ - blx 61414 │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt.n e42dc │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - b.w e15c6 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r2, #1 │ │ │ │ - beq.w e21ce │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - b.w e17a0 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - cmp r2, #1 │ │ │ │ - beq.w e2aea │ │ │ │ - str r3, [sp, #212] @ 0xd4 │ │ │ │ - b.n e40ec │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #316] @ (e43ec ) │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - add r3, pc │ │ │ │ - ldr r0, [pc, #312] @ (e43f0 ) │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r3, [pc, #312] @ (e43f4 ) │ │ │ │ - add r0, pc │ │ │ │ - mov r1, r4 │ │ │ │ - add r3, pc │ │ │ │ - blx 60918 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - b.w deec0 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ - mov r0, r4 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - str r6, [sp, #0] │ │ │ │ - subs r4, r1, r2 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - adds r2, #1 │ │ │ │ - mla r1, r1, r4, r5 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ - mla r2, r5, r4, r2 │ │ │ │ - ldr r4, [sp, #60] @ 0x3c │ │ │ │ - add.w r1, r4, r1, lsl #3 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - subs r2, r2, r1 │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - ldr r2, [sp, #196] @ 0xc4 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - movs r2, #0 │ │ │ │ - movt r2, #49024 @ 0xbf80 │ │ │ │ - str r2, [sp, #244] @ 0xf4 │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r2, sp, #244 @ 0xf4 │ │ │ │ - blx 5f068 │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - b.w e15c6 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ - mov r0, r4 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ - subs r1, r1, r2 │ │ │ │ - str r5, [sp, #8] │ │ │ │ - str r5, [sp, #0] │ │ │ │ - mla r1, r4, r1, r6 │ │ │ │ - ldr r4, [sp, #188] @ 0xbc │ │ │ │ - subs r2, r4, r2 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ - add r2, r4 │ │ │ │ - ldr r4, [sp, #60] @ 0x3c │ │ │ │ - add.w r1, r4, r1, lsl #3 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - add.w r2, r1, r2, lsl #3 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - subs r2, r2, r1 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ - movs r2, #0 │ │ │ │ - movt r2, #49024 @ 0xbf80 │ │ │ │ - str r2, [sp, #244] @ 0xf4 │ │ │ │ - add r2, sp, #244 @ 0xf4 │ │ │ │ - blx 5e6f4 │ │ │ │ - ldr.w r9, [r4] │ │ │ │ - b.w e16fc │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - b.w df3e0 │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - b.w e02b6 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - mul.w r2, r0, r2 │ │ │ │ - str r2, [sp, #116] @ 0x74 │ │ │ │ - b.n e3d3a │ │ │ │ - mvn.w r2, #8 │ │ │ │ - movs r3, #9 │ │ │ │ - b.w dedfa │ │ │ │ - negs r3, r3 │ │ │ │ - b.w dedfc │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - b.w def26 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #204] @ 0xcc │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - b.w def26 │ │ │ │ - nop │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r4, [r7, #40] @ 0x28 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cbnz r0, e443e │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - │ │ │ │ -000e43f8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ - sub sp, #148 @ 0x94 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr.w r2, [pc, #3208] @ e509c │ │ │ │ - mov r7, r0 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - ldr.w r1, [pc, #3204] @ e50a0 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ - add r1, pc │ │ │ │ - str r4, [sp, #0] │ │ │ │ - ldr r4, [sp, #204] @ 0xcc │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #140] @ 0x8c │ │ │ │ - mov.w r2, #0 │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #220] @ 0xdc │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - ldrd fp, r2, [sp, #196] @ 0xc4 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldrd r2, r5, [sp, #212] @ 0xd4 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.n e44ee │ │ │ │ - vldr s15, [r2] │ │ │ │ - add.w r8, r0, #1 │ │ │ │ - mov.w r8, r8, lsl #3 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - sub.w r2, r5, r8 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n e4514 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n e44a8 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n e44a8 │ │ │ │ - add.w lr, r2, #1 │ │ │ │ - adds r2, r0, r1 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - lsls r1, r1, #3 │ │ │ │ - sub.w r9, r8, #8 │ │ │ │ - mov.w ip, #1 │ │ │ │ - mov.w sl, #0 │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - negs r0, r1 │ │ │ │ - adds r1, r0, r2 │ │ │ │ - str.w sl, [r1, #8] │ │ │ │ - adds r1, #8 │ │ │ │ - str.w sl, [r1, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne.n e4490 │ │ │ │ - add.w ip, ip, #1 │ │ │ │ - add r2, r9 │ │ │ │ - cmp ip, lr │ │ │ │ - bne.n e448e │ │ │ │ - vldr s15, [r3] │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - vcmp.f32 s15, s14 │ │ │ │ - add.w ip, r3, #1 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - mov.w r9, ip, lsl #3 │ │ │ │ - sub.w sl, r3, #8 │ │ │ │ - sub.w r3, fp, #8 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - sub.w r3, r3, #8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - sub.w r3, r4, r9 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - beq.n e4572 │ │ │ │ - vmov.f32 s14, #240 @ 0xbf800000 -1.0 │ │ │ │ - vcmp.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w e4768 │ │ │ │ - ldr.w r2, [pc, #2996] @ e50a4 │ │ │ │ - ldr.w r3, [pc, #2984] @ e509c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #140] @ 0x8c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w e5378 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #148 @ 0x94 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - vmov.f32 s14, #240 @ 0xbf800000 -1.0 │ │ │ │ - vcmp.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n e44a8 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n e44a8 │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.n e44a8 │ │ │ │ - add.w lr, r2, #1 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - sub.w r9, r8, #8 │ │ │ │ - add r2, r1 │ │ │ │ - lsls r1, r1, #3 │ │ │ │ - mov.w ip, #1 │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - negs r0, r1 │ │ │ │ - adds r1, r0, r2 │ │ │ │ - vldr s14, [r1, #12] │ │ │ │ - adds r1, #8 │ │ │ │ - vldr s15, [r1] │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vneg.f32 s15, s15 │ │ │ │ - vstr s14, [r1, #4] │ │ │ │ - vstr s15, [r1] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne.n e4548 │ │ │ │ - add.w ip, ip, #1 │ │ │ │ - add r2, r9 │ │ │ │ - cmp ip, lr │ │ │ │ - bne.n e4546 │ │ │ │ - b.n e44a8 │ │ │ │ - ldr.w r1, [pc, #2868] @ e50a8 │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w e4964 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n e44ee │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - sub.w r1, r5, #8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - subs r4, #8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - movs r7, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r3, r2 │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - adds r5, r3, r2 │ │ │ │ - mov.w r9, r2, lsl #3 │ │ │ │ - subs r2, r3, #1 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add.w r5, r0, r5, lsl #3 │ │ │ │ - add.w sl, sl, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - subs r5, #16 │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - adds r6, r3, r2 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr.w sl, [sp, #4] │ │ │ │ - mov.w r8, r2, lsl #3 │ │ │ │ - add.w r6, r3, r6, lsl #3 │ │ │ │ - b.n e45e6 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r7, #1 │ │ │ │ - add r4, r9 │ │ │ │ - add r1, r8 │ │ │ │ - add r6, r8 │ │ │ │ - add r5, r9 │ │ │ │ - cmp r7, r3 │ │ │ │ - beq.n e44ee │ │ │ │ - vldr s15, [fp, #4] │ │ │ │ - vldr s11, [r4, #12] │ │ │ │ - vldr s13, [r4, #8] │ │ │ │ - vldr s12, [fp] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vldr s10, [r1, #8] │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vldr s9, [r1, #12] │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - cmp r3, #1 │ │ │ │ - vadd.f32 s15, s15, s9 │ │ │ │ - vadd.f32 s14, s14, s10 │ │ │ │ - itt eq │ │ │ │ - vstreq s15, [r1, #12] │ │ │ │ - vstreq s14, [r1, #8] │ │ │ │ - beq.n e45d6 │ │ │ │ - vldr s9, [r4, #20] │ │ │ │ - vldr s13, [sl, #4] │ │ │ │ - vldr s11, [r4, #16] │ │ │ │ - vldr s10, [sl] │ │ │ │ - vmul.f32 s12, s13, s9 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vmul.f32 s13, s11, s13 │ │ │ │ - vmla.f32 s13, s10, s9 │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - vadd.f32 s15, s13, s15 │ │ │ │ - vadd.f32 s14, s12, s14 │ │ │ │ - vstr s15, [r1, #12] │ │ │ │ - vstr s14, [r1, #8] │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vldr s12, [r5, #12] │ │ │ │ - vldr s7, [r3] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vldr s8, [r5, #8] │ │ │ │ - vmul.f32 s14, s15, s12 │ │ │ │ - vldr s9, [r5, #20] │ │ │ │ - vldr s11, [r5, #16] │ │ │ │ - vldr s13, [r3, #4] │ │ │ │ - vmul.f32 s15, s8, s15 │ │ │ │ - vmla.f32 s15, s7, s12 │ │ │ │ - vnmls.f32 s14, s7, s8 │ │ │ │ - vldr s10, [r3] │ │ │ │ - vmul.f32 s12, s13, s9 │ │ │ │ - vmul.f32 s13, s11, s13 │ │ │ │ - vldr s5, [r6, #4] │ │ │ │ - vmla.f32 s13, s10, s9 │ │ │ │ - vldr s6, [r6] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - cmp r3, #1 │ │ │ │ - vadd.f32 s15, s15, s5 │ │ │ │ - vadd.f32 s14, s14, s6 │ │ │ │ - vadd.f32 s15, s15, s13 │ │ │ │ - vadd.f32 s14, s14, s12 │ │ │ │ - vstr s15, [r6, #4] │ │ │ │ - vstr s14, [r6] │ │ │ │ - ble.n e45d6 │ │ │ │ - ldr.w lr, [sp] │ │ │ │ - mov ip, fp │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r1 │ │ │ │ - mov r3, r4 │ │ │ │ - vldr s13, [r3, #12] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [lr, #4] │ │ │ │ - add.w ip, ip, #8 │ │ │ │ - vldr s9, [r3] │ │ │ │ - add.w lr, lr, #8 │ │ │ │ - vldr s6, [r3, #12] │ │ │ │ - adds r0, #8 │ │ │ │ - vmul.f32 s14, s15, s13 │ │ │ │ - vldr s5, [lr, #-8] │ │ │ │ - vldr s12, [ip, #4] │ │ │ │ - vmul.f32 s15, s9, s15 │ │ │ │ - vldr s11, [r3, #8] │ │ │ │ - adds r2, #8 │ │ │ │ - vmla.f32 s15, s5, s13 │ │ │ │ - vldr s8, [ip] │ │ │ │ - vnmls.f32 s14, s5, s9 │ │ │ │ - vmul.f32 s10, s12, s6 │ │ │ │ - vldr s7, [r3, #20] │ │ │ │ - vmul.f32 s12, s11, s12 │ │ │ │ - vldr s13, [r0, #4] │ │ │ │ - vmla.f32 s12, s8, s6 │ │ │ │ - vldr s9, [r3, #16] │ │ │ │ - cmp r5, r3 │ │ │ │ - vnmls.f32 s10, s8, s11 │ │ │ │ - vldr s5, [r2, #12] │ │ │ │ - vmul.f32 s11, s13, s7 │ │ │ │ - vldr s8, [r0] │ │ │ │ - vldr s6, [r2, #8] │ │ │ │ - vmul.f32 s13, s9, s13 │ │ │ │ - vadd.f32 s15, s15, s5 │ │ │ │ - vmla.f32 s13, s8, s7 │ │ │ │ - vnmls.f32 s11, s8, s9 │ │ │ │ - vadd.f32 s14, s14, s6 │ │ │ │ - vadd.f32 s15, s15, s12 │ │ │ │ - vadd.f32 s14, s14, s10 │ │ │ │ - vadd.f32 s15, s15, s13 │ │ │ │ - vadd.f32 s14, s14, s11 │ │ │ │ - vstr s15, [r2, #12] │ │ │ │ - vstr s14, [r2, #8] │ │ │ │ - bne.n e46cc │ │ │ │ - b.n e45d6 │ │ │ │ - ldr.w r1, [pc, #2368] @ e50ac │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w e4e64 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w e44ee │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - sub.w ip, r9, #8 │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - sub.w r6, r4, #8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - sub.w r1, r5, #8 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov.w r8, #1 │ │ │ │ - add r7, r2 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - add.w r7, r0, r7, lsl #3 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - subs r7, #16 │ │ │ │ - add.w r9, r0, r2, lsl #3 │ │ │ │ - subs r2, #1 │ │ │ │ - str r2, [sp, #28] │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str.w r9, [sp, #12] │ │ │ │ - add.w lr, r3, r2 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr.w r9, [sp, #4] │ │ │ │ - mov.w sl, r2, lsl #3 │ │ │ │ - add.w lr, r3, lr, lsl #3 │ │ │ │ - b.n e47e8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - add r6, ip │ │ │ │ - add r1, sl │ │ │ │ - add lr, sl │ │ │ │ - add r7, ip │ │ │ │ - cmp r8, r3 │ │ │ │ - beq.w e44ee │ │ │ │ - vldr s15, [fp, #4] │ │ │ │ - vldr s9, [r6, #12] │ │ │ │ - vldr s11, [r6, #8] │ │ │ │ - vldr s10, [fp] │ │ │ │ - vmul.f32 s12, s15, s9 │ │ │ │ - vldr s14, [r1, #8] │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s13, [r1, #12] │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - cmp r3, #1 │ │ │ │ - vsub.f32 s13, s13, s15 │ │ │ │ - vsub.f32 s15, s14, s12 │ │ │ │ - itt eq │ │ │ │ - vstreq s13, [r1, #12] │ │ │ │ - vstreq s15, [r1, #8] │ │ │ │ - beq.n e47d4 │ │ │ │ - vldr s9, [r6, #20] │ │ │ │ - vldr s14, [r9, #4] │ │ │ │ - vldr s11, [r6, #16] │ │ │ │ - vldr s10, [r9] │ │ │ │ - vmul.f32 s12, s14, s9 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - vmul.f32 s14, s11, s14 │ │ │ │ - vmla.f32 s14, s10, s9 │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - vsub.f32 s13, s13, s14 │ │ │ │ - vsub.f32 s15, s15, s12 │ │ │ │ - vstr s13, [r1, #12] │ │ │ │ - vstr s15, [r1, #8] │ │ │ │ - vldr s13, [r7, #12] │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ - vldr s5, [r3] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vldr s6, [r7, #8] │ │ │ │ - vmul.f32 s10, s14, s13 │ │ │ │ - vldr s7, [r7, #20] │ │ │ │ - vldr s9, [r7, #16] │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vmul.f32 s14, s6, s14 │ │ │ │ - vmla.f32 s14, s5, s13 │ │ │ │ - vnmls.f32 s10, s5, s6 │ │ │ │ - vldr s8, [r3] │ │ │ │ - vmul.f32 s11, s15, s7 │ │ │ │ - vmul.f32 s15, s9, s15 │ │ │ │ - vldr s13, [lr] │ │ │ │ - vmla.f32 s15, s8, s7 │ │ │ │ - vldr s12, [lr, #4] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vnmls.f32 s11, s8, s9 │ │ │ │ - cmp r3, #1 │ │ │ │ - vsub.f32 s12, s12, s14 │ │ │ │ - vsub.f32 s14, s13, s10 │ │ │ │ - vsub.f32 s13, s12, s15 │ │ │ │ - vsub.f32 s15, s14, s11 │ │ │ │ - vstr s13, [lr, #4] │ │ │ │ - vstr s15, [lr] │ │ │ │ - ble.n e47d4 │ │ │ │ - ldr r5, [sp, #0] │ │ │ │ - mov r4, fp │ │ │ │ - mov r0, r9 │ │ │ │ - mov r2, r1 │ │ │ │ - mov r3, r6 │ │ │ │ - vldr s13, [r3, #12] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s14, [r5, #4] │ │ │ │ - adds r4, #8 │ │ │ │ - vldr s12, [r3] │ │ │ │ - adds r5, #8 │ │ │ │ - vldr s6, [r3, #12] │ │ │ │ - adds r0, #8 │ │ │ │ - vmul.f32 s8, s14, s13 │ │ │ │ - vldr s7, [r5, #-8] │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ - vmul.f32 s11, s12, s14 │ │ │ │ - vldr s10, [r3, #8] │ │ │ │ - adds r2, #8 │ │ │ │ - vmla.f32 s11, s7, s13 │ │ │ │ - vldr s14, [r4] │ │ │ │ - vnmls.f32 s8, s7, s12 │ │ │ │ - vmul.f32 s9, s15, s6 │ │ │ │ - vldr s5, [r3, #20] │ │ │ │ - vmul.f32 s12, s10, s15 │ │ │ │ - vldr s13, [r0, #4] │ │ │ │ - vmla.f32 s12, s14, s6 │ │ │ │ - vldr s7, [r3, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - vnmls.f32 s9, s14, s10 │ │ │ │ - vldr s6, [r0] │ │ │ │ - vmul.f32 s10, s13, s5 │ │ │ │ - vldr s14, [r2, #12] │ │ │ │ - vldr s15, [r2, #8] │ │ │ │ - vmul.f32 s13, s7, s13 │ │ │ │ - vmla.f32 s13, s6, s5 │ │ │ │ - vsub.f32 s14, s14, s11 │ │ │ │ - vnmls.f32 s10, s6, s7 │ │ │ │ - vsub.f32 s15, s15, s8 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vsub.f32 s15, s15, s9 │ │ │ │ - vsub.f32 s14, s14, s13 │ │ │ │ - vsub.f32 s15, s15, s10 │ │ │ │ - vstr s14, [r2, #12] │ │ │ │ - vstr s15, [r2, #8] │ │ │ │ - bne.n e48cc │ │ │ │ - b.n e47d4 │ │ │ │ - ldr.w r1, [pc, #1864] @ e50b0 │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w e4b62 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w e44ee │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - sub.w r1, r5, #8 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - subs r4, #8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - movs r6, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov r3, r2 │ │ │ │ - add.w sl, r0, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add.w lr, r3, r2 │ │ │ │ - mov.w r8, r2, lsl #3 │ │ │ │ - subs r2, r3, #1 │ │ │ │ - add.w lr, r0, lr, lsl #3 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - sub.w lr, lr, #16 │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str.w sl, [sp, #12] │ │ │ │ - adds r5, r3, r2 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr.w sl, [sp] │ │ │ │ - mov.w r9, r2, lsl #3 │ │ │ │ - add.w r5, r3, r5, lsl #3 │ │ │ │ - b.n e49e2 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - adds r6, #1 │ │ │ │ - add r4, r8 │ │ │ │ - add r1, r9 │ │ │ │ - add r5, r9 │ │ │ │ - add lr, r8 │ │ │ │ - cmp r6, r3 │ │ │ │ - beq.w e44ee │ │ │ │ - vldr s15, [fp, #4] │ │ │ │ - vldr s11, [r4, #12] │ │ │ │ - vldr s13, [r4, #8] │ │ │ │ - vldr s12, [fp] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vldr s10, [r1, #8] │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vldr s9, [r1, #12] │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - cmp r3, #1 │ │ │ │ - vadd.f32 s15, s15, s9 │ │ │ │ - vadd.f32 s14, s14, s10 │ │ │ │ - itt eq │ │ │ │ - vstreq s15, [r1, #12] │ │ │ │ - vstreq s14, [r1, #8] │ │ │ │ - beq.n e49d0 │ │ │ │ - vldr s9, [r4, #20] │ │ │ │ - vldr s13, [sl, #4] │ │ │ │ - vldr s11, [r4, #16] │ │ │ │ - vldr s10, [sl] │ │ │ │ - vmul.f32 s12, s13, s9 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - vmul.f32 s13, s11, s13 │ │ │ │ - vmla.f32 s13, s10, s9 │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - vadd.f32 s15, s13, s15 │ │ │ │ - vadd.f32 s14, s12, s14 │ │ │ │ - vstr s15, [r1, #12] │ │ │ │ - vstr s14, [r1, #8] │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vldr s12, [lr, #12] │ │ │ │ - vldr s7, [r3] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vldr s8, [lr, #8] │ │ │ │ - vmul.f32 s14, s15, s12 │ │ │ │ - vldr s9, [lr, #20] │ │ │ │ - vldr s11, [lr, #16] │ │ │ │ - vldr s13, [r3, #4] │ │ │ │ - vmul.f32 s15, s8, s15 │ │ │ │ - vmla.f32 s15, s7, s12 │ │ │ │ - vnmls.f32 s14, s7, s8 │ │ │ │ - vldr s10, [r3] │ │ │ │ - vmul.f32 s12, s13, s9 │ │ │ │ - vmul.f32 s13, s11, s13 │ │ │ │ - vldr s5, [r5, #4] │ │ │ │ - vmla.f32 s13, s10, s9 │ │ │ │ - vldr s6, [r5] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - cmp r3, #1 │ │ │ │ - vadd.f32 s15, s15, s5 │ │ │ │ - vadd.f32 s14, s14, s6 │ │ │ │ - vadd.f32 s15, s15, s13 │ │ │ │ - vadd.f32 s14, s14, s12 │ │ │ │ - vstr s15, [r5, #4] │ │ │ │ - vstr s14, [r5] │ │ │ │ - ble.n e49d0 │ │ │ │ - ldr.w ip, [sp, #4] │ │ │ │ - mov r7, fp │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r1 │ │ │ │ - mov r3, r4 │ │ │ │ - vldr s13, [r3, #12] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s15, [ip, #4] │ │ │ │ - adds r7, #8 │ │ │ │ - vldr s9, [r3] │ │ │ │ - add.w ip, ip, #8 │ │ │ │ - vldr s6, [r3, #12] │ │ │ │ - adds r0, #8 │ │ │ │ - vmul.f32 s14, s15, s13 │ │ │ │ - vldr s5, [ip, #-8] │ │ │ │ - vldr s12, [r7, #4] │ │ │ │ - vmul.f32 s15, s9, s15 │ │ │ │ - vldr s11, [r3, #8] │ │ │ │ - adds r2, #8 │ │ │ │ - vmla.f32 s15, s5, s13 │ │ │ │ - vldr s8, [r7] │ │ │ │ - vnmls.f32 s14, s5, s9 │ │ │ │ - vmul.f32 s10, s12, s6 │ │ │ │ - vldr s7, [r3, #20] │ │ │ │ - vmul.f32 s12, s11, s12 │ │ │ │ - vldr s13, [r0, #4] │ │ │ │ - vmla.f32 s12, s8, s6 │ │ │ │ - vldr s9, [r3, #16] │ │ │ │ - cmp r3, lr │ │ │ │ - vnmls.f32 s10, s8, s11 │ │ │ │ - vldr s5, [r2, #12] │ │ │ │ - vmul.f32 s11, s13, s7 │ │ │ │ - vldr s8, [r0] │ │ │ │ - vldr s6, [r2, #8] │ │ │ │ - vmul.f32 s13, s9, s13 │ │ │ │ - vadd.f32 s15, s15, s5 │ │ │ │ - vmla.f32 s13, s8, s7 │ │ │ │ - vnmls.f32 s11, s8, s9 │ │ │ │ - vadd.f32 s14, s14, s6 │ │ │ │ - vadd.f32 s15, s15, s12 │ │ │ │ - vadd.f32 s14, s14, s10 │ │ │ │ - vadd.f32 s15, s15, s13 │ │ │ │ - vadd.f32 s14, s14, s11 │ │ │ │ - vstr s15, [r2, #12] │ │ │ │ - vstr s14, [r2, #8] │ │ │ │ - bne.n e4ac8 │ │ │ │ - b.n e49d0 │ │ │ │ - ldr.w r1, [pc, #1360] @ e50b4 │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w e44ee │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w e44ee │ │ │ │ - sub.w r3, r9, #8 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - sub.w sl, r5, #8 │ │ │ │ - sub.w r2, r4, #8 │ │ │ │ - mov r9, sl │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ - mov sl, r2 │ │ │ │ - lsls r1, r3, #3 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - strd r1, r3, [sp, #44] @ 0x2c │ │ │ │ - movs r3, #1 │ │ │ │ - str.w fp, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - b.n e4c14 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - vldr s10, [sl, #12] │ │ │ │ - vldr s15, [sp, #96] @ 0x60 │ │ │ │ - vldr s12, [sl, #8] │ │ │ │ - vldr s11, [sp, #92] @ 0x5c │ │ │ │ - vmul.f32 s13, s15, s10 │ │ │ │ - vldr s9, [r9, #12] │ │ │ │ - vmul.f32 s15, s12, s15 │ │ │ │ - vldr s14, [r9, #8] │ │ │ │ - vmla.f32 s15, s11, s10 │ │ │ │ - vnmls.f32 s13, s11, s12 │ │ │ │ - vadd.f32 s15, s15, s9 │ │ │ │ - vadd.f32 s14, s14, s13 │ │ │ │ - vstr s15, [r9, #12] │ │ │ │ - vstr s14, [r9, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add sl, r2 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r9, r2 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r2, r1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r2, r1 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w e44ee │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n e4bae │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r8, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r8 │ │ │ │ - blx 62524 │ │ │ │ - vldr s10, [sl, #12] │ │ │ │ - vldr s15, [sp, #104] @ 0x68 │ │ │ │ - vldr s12, [sl, #8] │ │ │ │ - vldr s11, [sp, #100] @ 0x64 │ │ │ │ - vmul.f32 s13, s15, s10 │ │ │ │ - ldr r6, [sp, #76] @ 0x4c │ │ │ │ - vmul.f32 s15, s12, s15 │ │ │ │ - vldr s14, [r9, #12] │ │ │ │ - vmla.f32 s15, s11, s10 │ │ │ │ - vldr s16, [r9, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ - vnmls.f32 s13, s11, s12 │ │ │ │ - vadd.f32 s17, s15, s14 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vadd.f32 s16, s13, s16 │ │ │ │ - vstr s13, [sp, #92] @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sl, #20] │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - mov r0, r7 │ │ │ │ - vldr s14, [sl, #16] │ │ │ │ - vldr s12, [sp, #116] @ 0x74 │ │ │ │ - vmul.f32 s13, s15, s11 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - vnmls.f32 s13, s12, s14 │ │ │ │ - add.w r1, r4, #536870912 @ 0x20000000 │ │ │ │ - add r4, r3 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - subs r1, #1 │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - vadd.f32 s14, s17, s15 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - vadd.f32 s15, s16, s13 │ │ │ │ - vstr s13, [sp, #108] @ 0x6c │ │ │ │ - vstr s14, [r9, #12] │ │ │ │ - vstr s15, [r9, #8] │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r6, [sp, #44] @ 0x2c │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - subs r3, r1, #1 │ │ │ │ - vldr s15, [sp, #104] @ 0x68 │ │ │ │ - add r3, r6 │ │ │ │ - vldr s11, [sp, #100] @ 0x64 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - vldr s14, [r4, #4] │ │ │ │ - vldr s16, [r4] │ │ │ │ - add.w r1, r2, r1, lsl #3 │ │ │ │ - vldr s10, [r3, #4] │ │ │ │ - vldr s12, [r3] │ │ │ │ - vmul.f32 s13, s15, s10 │ │ │ │ - vmul.f32 s15, s12, s15 │ │ │ │ - vmla.f32 s15, s11, s10 │ │ │ │ - vnmls.f32 s13, s11, s12 │ │ │ │ - vadd.f32 s17, s15, s14 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vadd.f32 s16, s13, s16 │ │ │ │ - vstr s13, [sp, #92] @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - adds r3, r1, r6 │ │ │ │ - vldr s12, [sp, #116] @ 0x74 │ │ │ │ - cmp r1, #2 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - vldr s11, [r3, #4] │ │ │ │ - vldr s14, [r3] │ │ │ │ - vmul.f32 s13, s15, s11 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s13, s12, s14 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - vadd.f32 s14, s17, s15 │ │ │ │ - vadd.f32 s15, s16, s13 │ │ │ │ - vstr s13, [sp, #108] @ 0x6c │ │ │ │ - vstr s14, [r4, #4] │ │ │ │ - vstr s15, [r4] │ │ │ │ - ble.w e4bee │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - add.w r4, r7, r6, lsl #3 │ │ │ │ - ldr.w fp, [sp, #4] │ │ │ │ - mov r5, r9 │ │ │ │ - add.w r7, r3, #8 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #124 @ 0x7c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r3, sp, #132 @ 0x84 │ │ │ │ - str.w r9, [sp, #80] @ 0x50 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - str.w sl, [sp, #84] @ 0x54 │ │ │ │ - movs r6, #2 │ │ │ │ - mov sl, fp │ │ │ │ - mov r9, r1 │ │ │ │ - mov fp, r3 │ │ │ │ - mov r1, sl │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - blx 62524 │ │ │ │ - vldr s9, [r4, #12] │ │ │ │ - vldr s15, [sp, #112] @ 0x70 │ │ │ │ - mov r1, r8 │ │ │ │ - vldr s11, [r4, #8] │ │ │ │ - adds r6, #1 │ │ │ │ - vldr s10, [sp, #108] @ 0x6c │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - vmul.f32 s14, s15, s9 │ │ │ │ - vldr s13, [r5, #16] │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s12, [r5, #20] │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - adds r4, #8 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - vnmls.f32 s14, s10, s11 │ │ │ │ - adds r5, #8 │ │ │ │ - vadd.f32 s12, s12, s15 │ │ │ │ - vstr s15, [sp, #104] @ 0x68 │ │ │ │ - vadd.f32 s15, s13, s14 │ │ │ │ - vstr s14, [sp, #100] @ 0x64 │ │ │ │ - vstr s12, [sp, #96] @ 0x60 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [r4, #12] │ │ │ │ - mov r1, r7 │ │ │ │ - vldr s15, [sp, #128] @ 0x80 │ │ │ │ - mov r0, fp │ │ │ │ - vldr s13, [r4, #8] │ │ │ │ - adds r7, #8 │ │ │ │ - vldr s12, [sp, #124] @ 0x7c │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vldr s16, [sp, #92] @ 0x5c │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vldr s17, [sp, #96] @ 0x60 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vadd.f32 s17, s15, s17 │ │ │ │ - vstr s15, [sp, #120] @ 0x78 │ │ │ │ - vadd.f32 s16, s14, s16 │ │ │ │ - vstr s14, [sp, #116] @ 0x74 │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [r4, #20] │ │ │ │ - vldr s15, [sp, #136] @ 0x88 │ │ │ │ - cmp r9, r6 │ │ │ │ - vldr s13, [r4, #16] │ │ │ │ - vldr s12, [sp, #132] @ 0x84 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vadd.f32 s15, s15, s17 │ │ │ │ - vadd.f32 s14, s14, s16 │ │ │ │ - vstr s15, [r5, #12] │ │ │ │ - vstr s14, [r5, #8] │ │ │ │ - bne.n e4d8a │ │ │ │ - ldrd r9, sl, [sp, #80] @ 0x50 │ │ │ │ - b.n e4bee │ │ │ │ - ldr r1, [pc, #592] @ (e50b8 ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w e5054 │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w e44ee │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - sub.w ip, r9, #8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - sub.w r9, r8, #8 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - subs r4, #8 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - mov.w r8, #1 │ │ │ │ - add r1, r2 │ │ │ │ - add r7, r2 │ │ │ │ - mov lr, r1 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - subs r3, r2, #1 │ │ │ │ - add.w lr, r1, lr, lsl #3 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - sub.w lr, lr, #16 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add.w r7, r1, r7, lsl #3 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - add.w sl, r1, r2, lsl #3 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - sub.w r1, r5, #8 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - b.n e4eda │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - add r4, ip │ │ │ │ - add r1, r9 │ │ │ │ - add r7, r9 │ │ │ │ - add lr, ip │ │ │ │ - cmp r8, r3 │ │ │ │ - beq.w e44ee │ │ │ │ - vldr s15, [fp, #4] │ │ │ │ - vldr s9, [r4, #12] │ │ │ │ - vldr s11, [r4, #8] │ │ │ │ - vldr s10, [fp] │ │ │ │ - vmul.f32 s12, s15, s9 │ │ │ │ - vldr s14, [r1, #8] │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s13, [r1, #12] │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - cmp r3, #1 │ │ │ │ - vsub.f32 s13, s13, s15 │ │ │ │ - vsub.f32 s15, s14, s12 │ │ │ │ - itt eq │ │ │ │ - vstreq s13, [r1, #12] │ │ │ │ - vstreq s15, [r1, #8] │ │ │ │ - beq.n e4ec6 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ - vldr s9, [r4, #20] │ │ │ │ - vldr s11, [r4, #16] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vldr s14, [r0, #4] │ │ │ │ - vldr s10, [r0] │ │ │ │ - vmul.f32 s12, s14, s9 │ │ │ │ - vmul.f32 s14, s11, s14 │ │ │ │ - vmla.f32 s14, s10, s9 │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - vsub.f32 s13, s13, s14 │ │ │ │ - vsub.f32 s15, s15, s12 │ │ │ │ - vstr s13, [r1, #12] │ │ │ │ - vstr s15, [r1, #8] │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ - vldr s13, [lr, #12] │ │ │ │ - vldr s6, [lr, #8] │ │ │ │ - vldr s5, [r3] │ │ │ │ - vmul.f32 s10, s14, s13 │ │ │ │ - vldr s15, [sl, #4] │ │ │ │ - vldr s7, [lr, #20] │ │ │ │ - vmul.f32 s14, s6, s14 │ │ │ │ - vldr s9, [lr, #16] │ │ │ │ - vmla.f32 s14, s5, s13 │ │ │ │ - vldr s8, [sl] │ │ │ │ - vmul.f32 s11, s15, s7 │ │ │ │ - vnmls.f32 s10, s5, s6 │ │ │ │ - vmul.f32 s15, s9, s15 │ │ │ │ - vldr s13, [r7] │ │ │ │ - vmla.f32 s15, s8, s7 │ │ │ │ - vldr s12, [r7, #4] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - vnmls.f32 s11, s8, s9 │ │ │ │ - cmp r3, #1 │ │ │ │ - vsub.f32 s12, s12, s14 │ │ │ │ - vsub.f32 s14, s13, s10 │ │ │ │ - vsub.f32 s13, s12, s15 │ │ │ │ - vsub.f32 s15, s14, s11 │ │ │ │ - vstr s13, [r7, #4] │ │ │ │ - vstr s15, [r7] │ │ │ │ - ble.n e4ec6 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, fp │ │ │ │ - mov r2, r1 │ │ │ │ - mov r3, r4 │ │ │ │ - vldr s13, [r3, #12] │ │ │ │ - adds r3, #8 │ │ │ │ - vldr s14, [r6, #4] │ │ │ │ - adds r5, #8 │ │ │ │ - vldr s12, [r3] │ │ │ │ - adds r6, #8 │ │ │ │ - vldr s6, [r3, #12] │ │ │ │ - adds r0, #8 │ │ │ │ - vmul.f32 s8, s14, s13 │ │ │ │ - vldr s7, [r6, #-8] │ │ │ │ - vldr s15, [r5, #4] │ │ │ │ - vmul.f32 s11, s12, s14 │ │ │ │ - vldr s10, [r3, #8] │ │ │ │ - adds r2, #8 │ │ │ │ - vmla.f32 s11, s7, s13 │ │ │ │ - vldr s14, [r5] │ │ │ │ - vnmls.f32 s8, s7, s12 │ │ │ │ - vmul.f32 s9, s15, s6 │ │ │ │ - vldr s5, [r3, #20] │ │ │ │ - vmul.f32 s12, s10, s15 │ │ │ │ - vldr s13, [r0, #4] │ │ │ │ - vmla.f32 s12, s14, s6 │ │ │ │ - vldr s7, [r3, #16] │ │ │ │ - cmp lr, r3 │ │ │ │ - vnmls.f32 s9, s14, s10 │ │ │ │ - vldr s6, [r0] │ │ │ │ - vmul.f32 s10, s13, s5 │ │ │ │ - vldr s14, [r2, #12] │ │ │ │ - vldr s15, [r2, #8] │ │ │ │ - vmul.f32 s13, s7, s13 │ │ │ │ - vmla.f32 s13, s6, s5 │ │ │ │ - vsub.f32 s14, s14, s11 │ │ │ │ - vnmls.f32 s10, s6, s7 │ │ │ │ - vsub.f32 s15, s15, s8 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vsub.f32 s15, s15, s9 │ │ │ │ - vsub.f32 s14, s14, s13 │ │ │ │ - vsub.f32 s15, s15, s10 │ │ │ │ - vstr s14, [r2, #12] │ │ │ │ - vstr s15, [r2, #8] │ │ │ │ - bne.n e4fbc │ │ │ │ - b.n e4ec6 │ │ │ │ - ldr r1, [pc, #100] @ (e50bc ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w e44ee │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w e44ee │ │ │ │ - sub.w r3, r9, #8 │ │ │ │ - str r3, [sp, #60] @ 0x3c │ │ │ │ - sub.w r3, r8, #8 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - sub.w r2, r4, #8 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - sub.w r8, r5, #8 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - movs r3, #1 │ │ │ │ - strd r0, fp, [sp, #64] @ 0x40 │ │ │ │ - mov fp, r2 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r3, sp, #100 @ 0x64 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - add r3, sp, #116 @ 0x74 │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - b.n e5126 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - adds r0, r6, #3 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - adds r2, r3, #0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - adds r5, #8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - adds r3, #18 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cmp r7, #176 @ 0xb0 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - adds r6, #168 @ 0xa8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cmp r2, #192 @ 0xc0 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - add r0, sp, #92 @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - vldr s9, [fp, #12] │ │ │ │ - vldr s15, [sp, #96] @ 0x60 │ │ │ │ - vldr s11, [fp, #8] │ │ │ │ - vldr s10, [sp, #92] @ 0x5c │ │ │ │ - vmul.f32 s12, s15, s9 │ │ │ │ - vldr s13, [r8, #12] │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s14, [r8, #8] │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - vnmls.f32 s12, s10, s11 │ │ │ │ - vsub.f32 s13, s13, s15 │ │ │ │ - vsub.f32 s15, s14, s12 │ │ │ │ - vstr s13, [r8, #12] │ │ │ │ - vstr s15, [r8, #8] │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add fp, r2 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r8, r2 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - add r2, r1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r2, r1 │ │ │ │ - str r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.w e44ee │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r1, #1 │ │ │ │ - beq.n e50c0 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ - ldr.w r9, [sp, #68] @ 0x44 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r9 │ │ │ │ - blx 62524 │ │ │ │ - vldr s10, [fp, #12] │ │ │ │ - vldr s15, [sp, #104] @ 0x68 │ │ │ │ - vldr s12, [fp, #8] │ │ │ │ - vldr s11, [sp, #100] @ 0x64 │ │ │ │ - vmul.f32 s13, s15, s10 │ │ │ │ - ldr r5, [sp, #76] @ 0x4c │ │ │ │ - vmul.f32 s15, s12, s15 │ │ │ │ - vldr s14, [r8, #12] │ │ │ │ - vmla.f32 s15, s11, s10 │ │ │ │ - vldr s16, [r8, #8] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ - vnmls.f32 s13, s11, s12 │ │ │ │ - vsub.f32 s17, s14, s15 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vsub.f32 s16, s16, s13 │ │ │ │ - vstr s13, [sp, #92] @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [fp, #20] │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - mov r0, r7 │ │ │ │ - vldr s14, [fp, #16] │ │ │ │ - vldr s12, [sp, #116] @ 0x74 │ │ │ │ - vmul.f32 s13, s15, s11 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - vnmls.f32 s13, s12, s14 │ │ │ │ - add.w r1, r4, #536870912 @ 0x20000000 │ │ │ │ - add r4, r3 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - subs r1, #1 │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - vsub.f32 s14, s17, s15 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - vsub.f32 s15, s16, s13 │ │ │ │ - vstr s13, [sp, #108] @ 0x6c │ │ │ │ - vstr s14, [r8, #12] │ │ │ │ - vstr s15, [r8, #8] │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r7, [sp, #44] @ 0x2c │ │ │ │ - add.w r4, r3, r4, lsl #3 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - subs r5, r1, #1 │ │ │ │ - vldr s15, [sp, #104] @ 0x68 │ │ │ │ - add r5, r7 │ │ │ │ - vldr s11, [sp, #100] @ 0x64 │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - vldr s14, [r4, #4] │ │ │ │ - vldr s16, [r4] │ │ │ │ - add.w r5, r3, r5, lsl #3 │ │ │ │ - vldr s10, [r5, #4] │ │ │ │ - vldr s12, [r5] │ │ │ │ - vmul.f32 s13, s15, s10 │ │ │ │ - vmul.f32 s15, s12, s15 │ │ │ │ - vmla.f32 s15, s11, s10 │ │ │ │ - vnmls.f32 s13, s11, s12 │ │ │ │ - vsub.f32 s17, s14, s15 │ │ │ │ - vstr s15, [sp, #96] @ 0x60 │ │ │ │ - vsub.f32 s16, s16, s13 │ │ │ │ - vstr s13, [sp, #92] @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - ldr r1, [r6, #0] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - adds r0, r1, r7 │ │ │ │ - vldr s15, [sp, #120] @ 0x78 │ │ │ │ - vldr s12, [sp, #116] @ 0x74 │ │ │ │ - cmp r1, #2 │ │ │ │ - add.w r0, r3, r0, lsl #3 │ │ │ │ - vldr s11, [r0, #4] │ │ │ │ - vldr s14, [r0] │ │ │ │ - vmul.f32 s13, s15, s11 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s13, s12, s14 │ │ │ │ - vstr s15, [sp, #112] @ 0x70 │ │ │ │ - vsub.f32 s14, s17, s15 │ │ │ │ - vsub.f32 s15, s16, s13 │ │ │ │ - vstr s13, [sp, #108] @ 0x6c │ │ │ │ - vstr s14, [r4, #4] │ │ │ │ - vstr s15, [r4] │ │ │ │ - ble.w e5100 │ │ │ │ - add.w r4, r3, r7, lsl #3 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ - ldr.w sl, [sp, #4] │ │ │ │ - movs r6, #2 │ │ │ │ - add.w r7, r3, #8 │ │ │ │ - add r3, sp, #108 @ 0x6c │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - add r3, sp, #124 @ 0x7c │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r3, sp, #132 @ 0x84 │ │ │ │ - strd r8, fp, [sp, #80] @ 0x50 │ │ │ │ - mov r5, r8 │ │ │ │ - mov fp, sl │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r1, fp │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - blx 62524 │ │ │ │ - vldr s9, [r4, #12] │ │ │ │ - vldr s15, [sp, #112] @ 0x70 │ │ │ │ - mov r1, r9 │ │ │ │ - vldr s11, [r4, #8] │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - vldr s10, [sp, #108] @ 0x6c │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - vmul.f32 s14, s15, s9 │ │ │ │ - vldr s13, [r5, #16] │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s12, [r5, #20] │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - adds r4, #8 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vnmls.f32 s14, s10, s11 │ │ │ │ - adds r5, #8 │ │ │ │ - vsub.f32 s12, s12, s15 │ │ │ │ - vstr s15, [sp, #104] @ 0x68 │ │ │ │ - vsub.f32 s15, s13, s14 │ │ │ │ - vstr s14, [sp, #100] @ 0x64 │ │ │ │ - vstr s12, [sp, #96] @ 0x60 │ │ │ │ - vstr s15, [sp, #92] @ 0x5c │ │ │ │ - blx 62524 │ │ │ │ - vldr s10, [r4, #12] │ │ │ │ - mov r1, r7 │ │ │ │ - vldr s15, [sp, #128] @ 0x80 │ │ │ │ - mov r0, r8 │ │ │ │ - vldr s12, [r4, #8] │ │ │ │ - adds r7, #8 │ │ │ │ - vldr s11, [sp, #124] @ 0x7c │ │ │ │ - vmul.f32 s13, s15, s10 │ │ │ │ - vldr s14, [sp, #96] @ 0x60 │ │ │ │ - vmul.f32 s15, s12, s15 │ │ │ │ - vldr s16, [sp, #92] @ 0x5c │ │ │ │ - vmla.f32 s15, s11, s10 │ │ │ │ - vnmls.f32 s13, s11, s12 │ │ │ │ - vsub.f32 s17, s14, s15 │ │ │ │ - vstr s15, [sp, #120] @ 0x78 │ │ │ │ - vsub.f32 s16, s16, s13 │ │ │ │ - vstr s13, [sp, #116] @ 0x74 │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [r4, #20] │ │ │ │ - vldr s15, [sp, #136] @ 0x88 │ │ │ │ - cmp r6, sl │ │ │ │ - vldr s14, [r4, #16] │ │ │ │ - vldr s12, [sp, #132] @ 0x84 │ │ │ │ - vmul.f32 s13, s15, s11 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s13, s12, s14 │ │ │ │ - vsub.f32 s14, s17, s15 │ │ │ │ - vsub.f32 s15, s16, s13 │ │ │ │ - vstr s14, [r5, #12] │ │ │ │ - vstr s15, [r5, #8] │ │ │ │ - bne.n e529c │ │ │ │ - ldrd r8, fp, [sp, #80] @ 0x50 │ │ │ │ - b.n e5100 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - │ │ │ │ -000e537c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ - mov fp, r2 │ │ │ │ - ldr.w r2, [pc, #3012] @ e5f58 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr.w r3, [pc, #3008] @ e5f5c │ │ │ │ - add r2, pc │ │ │ │ - sub sp, #100 @ 0x64 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr.w r0, [pc, #3004] @ e5f60 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r0, pc │ │ │ │ - ldr.w sl, [sp, #160] @ 0xa0 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #92] @ 0x5c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldrd r9, r3, [sp, #164] @ 0xa4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldrd r8, r7, [sp, #172] @ 0xac │ │ │ │ - blx 57478 │ │ │ │ - ldr.w r3, [pc, #2972] @ e5f64 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, sp, #20 │ │ │ │ - mov r2, fp │ │ │ │ - add r3, pc │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - vmov.f32 s19, s0 │ │ │ │ - str.w sl, [sp] │ │ │ │ - add.w fp, sp, #76 @ 0x4c │ │ │ │ - blx 602ac │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r0, fp │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - blx 65ce8 │ │ │ │ - mov r0, r9 │ │ │ │ - vcvt.f32.f64 s17, d0 │ │ │ │ - blx 65ce8 │ │ │ │ - vldr s18, [r5] │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - vcmpe.f32 s18, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w e5670 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - movs r2, #0 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n e5446 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq.w e59aa │ │ │ │ - ldr.w r2, [pc, #2884] @ e5f68 │ │ │ │ - ldr.w r3, [pc, #2868] @ e5f5c │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w e5f20 │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #100 @ 0x64 │ │ │ │ - vpop {d8-d10} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - vcmp.f32 s18, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n e5480 │ │ │ │ - vcmp.f32 s17, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s17, s16 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w e5c76 │ │ │ │ - str.w r2, [r8] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str.w r2, [r8, #4] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - b.n e5420 │ │ │ │ - vmul.f32 s15, s18, s19 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w e58e2 │ │ │ │ - vcmpe.f32 s15, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w e5af2 │ │ │ │ - vmul.f32 s15, s19, s17 │ │ │ │ - vcmpe.f32 s15, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w e593e │ │ │ │ - vmul.f32 s0, s19, s16 │ │ │ │ - vcmpe.f32 s0, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w e593e │ │ │ │ - vdiv.f32 s15, s17, s18 │ │ │ │ - vmov.f32 s13, #96 @ 0x3f000000 0.5 │ │ │ │ - vdiv.f32 s14, s16, s18 │ │ │ │ - vmov.f32 s16, #112 @ 0x3f800000 1.0 │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - vmul.f32 s15, s15, s15 │ │ │ │ - vsub.f32 s16, s16, s15 │ │ │ │ - vstr s15, [r7] │ │ │ │ - vmls.f32 s16, s14, s14 │ │ │ │ - vmul.f32 s16, s16, s13 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmla.f32 s15, s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w e5dfe │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - add r0, sp, #36 @ 0x24 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - vstr s15, [sp, #44] @ 0x2c │ │ │ │ - blx 601e8 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - add r4, sp, #28 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - vadd.f32 s15, s15, s16 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - vstr s15, [sp, #28] │ │ │ │ - blx 6522c │ │ │ │ - vldr s15, [sp, #20] │ │ │ │ - vldr s14, [sp, #80] @ 0x50 │ │ │ │ - vmov.f32 s0, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s10, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r5 │ │ │ │ - vldr s12, [r9] │ │ │ │ - vadd.f32 s16, s15, s0 │ │ │ │ - vldr s13, [r9, #4] │ │ │ │ - add r1, sp, #68 @ 0x44 │ │ │ │ - vdiv.f32 s11, s12, s18 │ │ │ │ - vdiv.f32 s12, s13, s18 │ │ │ │ - vdiv.f32 s13, s14, s18 │ │ │ │ - vdiv.f32 s14, s10, s18 │ │ │ │ - vneg.f32 s9, s11 │ │ │ │ - vstr s11, [sp, #36] @ 0x24 │ │ │ │ - vneg.f32 s10, s12 │ │ │ │ - vstr s12, [sp, #40] @ 0x28 │ │ │ │ - vneg.f32 s13, s13 │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vstr s9, [sp, #28] │ │ │ │ - vdiv.f32 s11, s9, s16 │ │ │ │ - vstr s10, [sp, #32] │ │ │ │ - vdiv.f32 s12, s10, s16 │ │ │ │ - vdiv.f32 s8, s13, s15 │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vstr s11, [sp, #20] │ │ │ │ - vstr s12, [sp, #24] │ │ │ │ - vstr s11, [sp, #84] @ 0x54 │ │ │ │ - vstr s8, [sp, #72] @ 0x48 │ │ │ │ - vstr s13, [sp, #68] @ 0x44 │ │ │ │ - vstr s12, [sp, #88] @ 0x58 │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sp, #48] @ 0x30 │ │ │ │ - add r1, sp, #84 @ 0x54 │ │ │ │ - vldr s15, [sp, #72] @ 0x48 │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - vldr s13, [sp, #44] @ 0x2c │ │ │ │ - vldr s12, [sp, #68] @ 0x44 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [sp, #40] @ 0x28 │ │ │ │ - vstr s14, [sp, #36] @ 0x24 │ │ │ │ - blx 62524 │ │ │ │ - vldr s15, [sp, #88] @ 0x58 │ │ │ │ - mov r1, r4 │ │ │ │ - vldr s9, [sp, #64] @ 0x40 │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s11, [sp, #60] @ 0x3c │ │ │ │ - vldr s10, [sp, #84] @ 0x54 │ │ │ │ - vmul.f32 s14, s15, s9 │ │ │ │ - vldr s13, [sp, #36] @ 0x24 │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s12, [sp, #40] @ 0x28 │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - vnmls.f32 s14, s10, s11 │ │ │ │ - vadd.f32 s12, s12, s15 │ │ │ │ - vstr s15, [sp, #56] @ 0x38 │ │ │ │ - vadd.f32 s15, s13, s14 │ │ │ │ - vstr s14, [sp, #52] @ 0x34 │ │ │ │ - vstr s12, [sp, #32] │ │ │ │ - vstr s15, [sp, #28] │ │ │ │ - blx 601e8 │ │ │ │ - vldr s15, [sp, #20] │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vldr s12, [sp, #72] @ 0x48 │ │ │ │ - vldr s13, [sp, #68] @ 0x44 │ │ │ │ - vldr s14, [sp, #88] @ 0x58 │ │ │ │ - vldr s10, [sp, #84] @ 0x54 │ │ │ │ - vcmp.f64 d8, #0.0 │ │ │ │ - vdiv.f32 s11, s12, s15 │ │ │ │ - vdiv.f32 s12, s13, s15 │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vdiv.f32 s14, s10, s15 │ │ │ │ - vstr s11, [r8, #4] │ │ │ │ - vstr s12, [r8] │ │ │ │ - vstr s13, [r7, #4] │ │ │ │ - vstr s14, [r7] │ │ │ │ - bmi.w e5f48 │ │ │ │ - vsqrt.f64 d6, d8 │ │ │ │ - vcvt.f64.f32 d7, s18 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [r3] │ │ │ │ - b.n e5420 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vneg.f32 s18, s18 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w e5480 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne.w e5420 │ │ │ │ - vmul.f32 s15, s18, s19 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - itt ge │ │ │ │ - movge r3, #0 │ │ │ │ - movge.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - bge.w e5b02 │ │ │ │ - vcmpe.f32 s15, s17 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w e5bb4 │ │ │ │ - vmul.f32 s15, s19, s17 │ │ │ │ - vcmpe.f32 s15, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w e5bd8 │ │ │ │ - vmul.f32 s15, s19, s16 │ │ │ │ - vcmpe.f32 s15, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w e5bd8 │ │ │ │ - vdiv.f32 s15, s17, s18 │ │ │ │ - vmov.f32 s9, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s14, s16, s18 │ │ │ │ - movs r3, #0 │ │ │ │ - vmul.f32 s13, s15, s15 │ │ │ │ - vsub.f32 s11, s15, s14 │ │ │ │ - vmul.f32 s8, s15, s14 │ │ │ │ - vmul.f32 s10, s14, s14 │ │ │ │ - vadd.f32 s14, s15, s14 │ │ │ │ - vadd.f32 s12, s13, s9 │ │ │ │ - vadd.f32 s11, s11, s11 │ │ │ │ - vadd.f32 s20, s8, s10 │ │ │ │ - vadd.f32 s15, s13, s10 │ │ │ │ - vadd.f32 s12, s12, s8 │ │ │ │ - vmov.f32 s8, s9 │ │ │ │ - vmla.f32 s8, s11, s14 │ │ │ │ - vcmp.f32 s12, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s8, #0.0 │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s20, s12 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w e5e1c │ │ │ │ - vsub.f32 s15, s15, s9 │ │ │ │ - vmov.f32 s14, #96 @ 0x3f000000 0.5 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - vstr s13, [r7] │ │ │ │ - vmul.f32 s16, s15, s14 │ │ │ │ - vmov.f32 s15, s13 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmla.f32 s15, s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w e5f04 │ │ │ │ - vneg.f32 s13, s13 │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - add r1, sp, #52 @ 0x34 │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - vstr s15, [sp, #52] @ 0x34 │ │ │ │ - add r4, sp, #28 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - vstr s13, [sp, #28] │ │ │ │ - blx 601e8 │ │ │ │ - vldr s15, [sp, #44] @ 0x2c │ │ │ │ - add r2, sp, #36 @ 0x24 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - vadd.f32 s15, s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - blx 6522c │ │ │ │ - vldr s16, [sp, #20] │ │ │ │ - vldr s13, [sp, #80] @ 0x50 │ │ │ │ - vmov.f32 s14, #16 @ 0x40800000 4.0 │ │ │ │ - vldr s10, [sp, #76] @ 0x4c │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s11, [r9] │ │ │ │ - vmul.f32 s14, s19, s14 │ │ │ │ - vldr s12, [r9, #4] │ │ │ │ - vadd.f32 s15, s16, s15 │ │ │ │ - vdiv.f32 s8, s11, s18 │ │ │ │ - vdiv.f32 s11, s12, s18 │ │ │ │ - vmul.f32 s14, s14, s19 │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - vdiv.f32 s12, s13, s18 │ │ │ │ - vdiv.f32 s13, s10, s18 │ │ │ │ - vmla.f32 s0, s14, s20 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vneg.f32 s9, s8 │ │ │ │ - vstr s8, [sp, #36] @ 0x24 │ │ │ │ - vneg.f32 s10, s11 │ │ │ │ - vstr s11, [sp, #40] @ 0x28 │ │ │ │ - vneg.f32 s12, s12 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vneg.f32 s14, s13 │ │ │ │ - vstr s9, [sp, #28] │ │ │ │ - vdiv.f32 s11, s9, s15 │ │ │ │ - vstr s10, [sp, #32] │ │ │ │ - vdiv.f32 s13, s10, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vdiv.f32 s15, s12, s16 │ │ │ │ - vdiv.f32 s12, s14, s16 │ │ │ │ - vstr s11, [sp, #20] │ │ │ │ - vstr s13, [sp, #24] │ │ │ │ - vstr s11, [sp, #84] @ 0x54 │ │ │ │ - vstr s15, [sp, #72] @ 0x48 │ │ │ │ - vstr s12, [sp, #68] @ 0x44 │ │ │ │ - vstr s13, [sp, #88] @ 0x58 │ │ │ │ - bmi.w e5f24 │ │ │ │ - vsqrt.f64 d6, d0 │ │ │ │ - vcvt.f64.f32 d7, s18 │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, sp, #68 @ 0x44 │ │ │ │ - vstr s14, [r3] │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sp, #48] @ 0x30 │ │ │ │ - vldr s15, [sp, #72] @ 0x48 │ │ │ │ - add r1, sp, #84 @ 0x54 │ │ │ │ - vldr s13, [sp, #44] @ 0x2c │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - vldr s12, [sp, #68] @ 0x44 │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [sp, #40] @ 0x28 │ │ │ │ - vstr s14, [sp, #36] @ 0x24 │ │ │ │ - blx 62524 │ │ │ │ - vldr s15, [sp, #88] @ 0x58 │ │ │ │ - mov r1, r4 │ │ │ │ - vldr s9, [sp, #64] @ 0x40 │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s11, [sp, #60] @ 0x3c │ │ │ │ - vldr s10, [sp, #84] @ 0x54 │ │ │ │ - vmul.f32 s14, s15, s9 │ │ │ │ - vldr s13, [sp, #36] @ 0x24 │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s12, [sp, #40] @ 0x28 │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - vnmls.f32 s14, s10, s11 │ │ │ │ - vadd.f32 s12, s12, s15 │ │ │ │ - vstr s15, [sp, #56] @ 0x38 │ │ │ │ - vadd.f32 s15, s13, s14 │ │ │ │ - vstr s14, [sp, #52] @ 0x34 │ │ │ │ - vstr s12, [sp, #32] │ │ │ │ - vstr s15, [sp, #28] │ │ │ │ - blx 601e8 │ │ │ │ - vldr s15, [sp, #20] │ │ │ │ - vldr s12, [sp, #72] @ 0x48 │ │ │ │ - vldr s13, [sp, #68] @ 0x44 │ │ │ │ - vldr s14, [sp, #88] @ 0x58 │ │ │ │ - vdiv.f32 s11, s12, s15 │ │ │ │ - vldr s10, [sp, #84] @ 0x54 │ │ │ │ - vdiv.f32 s12, s13, s15 │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vdiv.f32 s14, s10, s15 │ │ │ │ - vstr s11, [r8, #4] │ │ │ │ - vstr s12, [r8] │ │ │ │ - vstr s13, [r7, #4] │ │ │ │ - vstr s14, [r7] │ │ │ │ - b.n e5420 │ │ │ │ - vcmpe.f32 s18, s17 │ │ │ │ - movs r3, #0 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - str.w r2, [r8] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - str r3, [r7, #4] │ │ │ │ - ite lt │ │ │ │ - vmovlt.f32 s16, s17 │ │ │ │ - vmovge.f32 s16, s18 │ │ │ │ - vdiv.f32 s0, s17, s16 │ │ │ │ - vdiv.f32 s15, s18, s16 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vmul.f32 s0, s0, s0 │ │ │ │ - vmla.f32 s0, s15, s15 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w e5f3e │ │ │ │ - vsqrt.f64 d7, d0 │ │ │ │ - vmul.f64 d8, d8, d7 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - vstr s16, [r3] │ │ │ │ - b.n e5420 │ │ │ │ - vcmpe.f32 s17, s16 │ │ │ │ - vldr s14, [sp, #76] @ 0x4c │ │ │ │ - vldr s15, [sp, #80] @ 0x50 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w e5b5c │ │ │ │ - vdiv.f32 s12, s16, s17 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s10, s14, s17 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vmov.f32 s14, s13 │ │ │ │ - vdiv.f32 s11, s15, s17 │ │ │ │ - vmla.f32 s14, s12, s12 │ │ │ │ - vsqrt.f32 s15, s14 │ │ │ │ - vdiv.f32 s13, s10, s15 │ │ │ │ - vmul.f32 s12, s17, s15 │ │ │ │ - vdiv.f32 s14, s11, s15 │ │ │ │ - vstr s12, [r3] │ │ │ │ - vstr s13, [r8] │ │ │ │ - vstr s14, [r8, #4] │ │ │ │ - vldr s12, [r9] │ │ │ │ - vldr s13, [r9, #4] │ │ │ │ - vdiv.f32 s14, s12, s17 │ │ │ │ - vdiv.f32 s12, s13, s17 │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vdiv.f32 s14, s12, s15 │ │ │ │ - vstr s13, [r7] │ │ │ │ - vstr s14, [r7, #4] │ │ │ │ - b.n e5420 │ │ │ │ - vcmp.f32 s18, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w e5682 │ │ │ │ - vcmpe.f32 s17, s16 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r2, [r3, #0] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e5b16 │ │ │ │ - vcmp.f32 s17, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w e5b22 │ │ │ │ - add r4, sp, #28 │ │ │ │ - movs r3, #0 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r0, sp, #68 @ 0x44 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - blx 65ce8 │ │ │ │ - add r0, sp, #84 @ 0x54 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s12, [sp, #72] @ 0x48 │ │ │ │ - vldr s11, [sp, #68] @ 0x44 │ │ │ │ - mov r1, r8 │ │ │ │ - vldr s15, [sp, #84] @ 0x54 │ │ │ │ - add r0, sp, #44 @ 0x2c │ │ │ │ - vldr s13, [sp, #88] @ 0x58 │ │ │ │ - vcmp.f32 s16, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s0, s16 │ │ │ │ - vdiv.f32 s14, s15, s0 │ │ │ │ - vdiv.f32 s15, s13, s0 │ │ │ │ - vdiv.f32 s13, s12, s0 │ │ │ │ - vdiv.f32 s12, s11, s0 │ │ │ │ - vstr s14, [sp, #20] │ │ │ │ - vstr s15, [sp, #24] │ │ │ │ - vstr s13, [r8, #4] │ │ │ │ - vstr s12, [r8] │ │ │ │ - vstr s14, [r7] │ │ │ │ - vstr s15, [r7, #4] │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sp, #48] @ 0x30 │ │ │ │ - vldr s15, [r8, #4] │ │ │ │ - mov r1, r7 │ │ │ │ - vldr s13, [sp, #44] @ 0x2c │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - vldr s12, [r8] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [sp, #40] @ 0x28 │ │ │ │ - vstr s14, [sp, #36] @ 0x24 │ │ │ │ - blx 62524 │ │ │ │ - vldr s9, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r4 │ │ │ │ - vldr s15, [r7, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s11, [sp, #60] @ 0x3c │ │ │ │ - vldr s10, [r7] │ │ │ │ - vmul.f32 s14, s15, s9 │ │ │ │ - vldr s13, [sp, #36] @ 0x24 │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s12, [sp, #40] @ 0x28 │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - vnmls.f32 s14, s10, s11 │ │ │ │ - vadd.f32 s12, s12, s15 │ │ │ │ - vstr s15, [sp, #56] @ 0x38 │ │ │ │ - vadd.f32 s15, s13, s14 │ │ │ │ - vstr s14, [sp, #52] @ 0x34 │ │ │ │ - vstr s12, [sp, #32] │ │ │ │ - vstr s15, [sp, #28] │ │ │ │ - blx 601e8 │ │ │ │ - vldr s14, [r8, #4] │ │ │ │ - vldr s12, [r8] │ │ │ │ - vldr s15, [sp, #20] │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vdiv.f32 s14, s12, s15 │ │ │ │ - vstr s13, [r8, #4] │ │ │ │ - vstr s14, [r8] │ │ │ │ - vldr s12, [r7] │ │ │ │ - vldr s14, [r7, #4] │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vdiv.f32 s14, s12, s15 │ │ │ │ - vstr s13, [r7, #4] │ │ │ │ - vstr s14, [r7] │ │ │ │ - b.n e5420 │ │ │ │ - vcmpe.f32 s18, s16 │ │ │ │ - movs r3, #0 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n e5bc4 │ │ │ │ - str.w r3, [r8] │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r2, [r7, #0] │ │ │ │ - vstr s16, [r3] │ │ │ │ - b.n e5420 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w e59d2 │ │ │ │ - add r4, sp, #28 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 62524 │ │ │ │ - vldr s14, [sp, #28] │ │ │ │ - vldr s15, [sp, #32] │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r6 │ │ │ │ - vneg.f32 s14, s14 │ │ │ │ - vneg.f32 s15, s15 │ │ │ │ - vstr s14, [sp, #20] │ │ │ │ - vstr s14, [sp, #68] @ 0x44 │ │ │ │ - vstr s15, [sp, #24] │ │ │ │ - vstr s15, [sp, #72] @ 0x48 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b.n e59e0 │ │ │ │ - vdiv.f32 s12, s17, s16 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s10, s14, s16 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vmov.f32 s14, s13 │ │ │ │ - vdiv.f32 s11, s15, s16 │ │ │ │ - vmla.f32 s14, s12, s12 │ │ │ │ - vsqrt.f32 s15, s14 │ │ │ │ - vdiv.f32 s13, s10, s15 │ │ │ │ - vmul.f32 s12, s16, s15 │ │ │ │ - vdiv.f32 s14, s11, s15 │ │ │ │ - vstr s12, [r3] │ │ │ │ - vstr s13, [r8] │ │ │ │ - vstr s14, [r8, #4] │ │ │ │ - vldr s12, [r9] │ │ │ │ - vldr s13, [r9, #4] │ │ │ │ - vdiv.f32 s14, s12, s16 │ │ │ │ - vdiv.f32 s12, s13, s16 │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vdiv.f32 s14, s12, s15 │ │ │ │ - vstr s13, [r7] │ │ │ │ - vstr s14, [r7, #4] │ │ │ │ - b.n e5420 │ │ │ │ - vcmpe.f32 s18, s16 │ │ │ │ - movs r3, #0 │ │ │ │ - mov.w r2, #1065353216 @ 0x3f800000 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.n e5b02 │ │ │ │ - str.w r3, [r8, #4] │ │ │ │ - str.w r2, [r8] │ │ │ │ - str r3, [r7, #0] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vstr s18, [r3] │ │ │ │ - b.n e5420 │ │ │ │ - vcmpe.f32 s17, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w e5d70 │ │ │ │ - vdiv.f32 s14, s16, s17 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov r1, r9 │ │ │ │ - add r0, sp, #44 @ 0x2c │ │ │ │ - vmla.f32 s15, s14, s14 │ │ │ │ - vsqrt.f32 s16, s15 │ │ │ │ - vdiv.f32 s15, s14, s16 │ │ │ │ - vmul.f32 s15, s15, s18 │ │ │ │ - vstr s15, [r3] │ │ │ │ - blx 62524 │ │ │ │ - vldr s14, [sp, #44] @ 0x2c │ │ │ │ - vldr s15, [sp, #48] @ 0x30 │ │ │ │ - mov r1, fp │ │ │ │ - add r0, sp, #36 @ 0x24 │ │ │ │ - vdiv.f32 s13, s14, s17 │ │ │ │ - vdiv.f32 s14, s15, s17 │ │ │ │ - vstr s13, [sp, #36] @ 0x24 │ │ │ │ - vneg.f32 s15, s13 │ │ │ │ - vneg.f32 s13, s14 │ │ │ │ - vstr s14, [sp, #40] @ 0x28 │ │ │ │ - vdiv.f32 s14, s15, s16 │ │ │ │ - vstr s15, [sp, #28] │ │ │ │ - vdiv.f32 s15, s13, s16 │ │ │ │ - vstr s13, [sp, #32] │ │ │ │ - vstr s14, [r8] │ │ │ │ - vstr s15, [r8, #4] │ │ │ │ - vstr s14, [sp, #20] │ │ │ │ - vstr s15, [sp, #24] │ │ │ │ - blx 62524 │ │ │ │ - vldr s13, [sp, #40] @ 0x28 │ │ │ │ - vldr s14, [sp, #36] @ 0x24 │ │ │ │ - vdiv.f32 s15, s13, s17 │ │ │ │ - vdiv.f32 s13, s14, s17 │ │ │ │ - vdiv.f32 s14, s15, s16 │ │ │ │ - vdiv.f32 s15, s13, s16 │ │ │ │ - vstr s14, [r7, #4] │ │ │ │ - vstr s15, [r7] │ │ │ │ - b.w e5420 │ │ │ │ - vldr s15, [sp, #80] @ 0x50 │ │ │ │ - mov r1, r8 │ │ │ │ - vldr s13, [sp, #76] @ 0x4c │ │ │ │ - add r0, sp, #44 @ 0x2c │ │ │ │ - vdiv.f32 s14, s15, s17 │ │ │ │ - vdiv.f32 s15, s13, s17 │ │ │ │ - vstr s14, [r8, #4] │ │ │ │ - vstr s15, [r8] │ │ │ │ - vldr s13, [r9, #4] │ │ │ │ - vldr s15, [r9] │ │ │ │ - vdiv.f32 s14, s15, s17 │ │ │ │ - vdiv.f32 s15, s13, s17 │ │ │ │ - vstr s14, [r7] │ │ │ │ - vstr s15, [r7, #4] │ │ │ │ - vstr s14, [sp, #20] │ │ │ │ - vstr s15, [sp, #24] │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sp, #48] @ 0x30 │ │ │ │ - mov r1, r7 │ │ │ │ - vldr s15, [r8, #4] │ │ │ │ - add r0, sp, #60 @ 0x3c │ │ │ │ - vldr s13, [sp, #44] @ 0x2c │ │ │ │ - vldr s12, [r8] │ │ │ │ - vmul.f32 s14, s15, s11 │ │ │ │ - vmul.f32 s15, s13, s15 │ │ │ │ - vmla.f32 s15, s12, s11 │ │ │ │ - vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [sp, #40] @ 0x28 │ │ │ │ - vstr s14, [sp, #36] @ 0x24 │ │ │ │ - blx 62524 │ │ │ │ - vldr s9, [sp, #64] @ 0x40 │ │ │ │ - add r1, sp, #28 │ │ │ │ - vldr s15, [r7, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s11, [sp, #60] @ 0x3c │ │ │ │ - vldr s10, [r7] │ │ │ │ - vmul.f32 s14, s15, s9 │ │ │ │ - vldr s13, [sp, #36] @ 0x24 │ │ │ │ - vmul.f32 s15, s11, s15 │ │ │ │ - vldr s12, [sp, #40] @ 0x28 │ │ │ │ - vmla.f32 s15, s10, s9 │ │ │ │ - vnmls.f32 s14, s10, s11 │ │ │ │ - vadd.f32 s12, s12, s15 │ │ │ │ - vstr s15, [sp, #56] @ 0x38 │ │ │ │ - vadd.f32 s15, s13, s14 │ │ │ │ - vstr s14, [sp, #52] @ 0x34 │ │ │ │ - vstr s12, [sp, #32] │ │ │ │ - vstr s15, [sp, #28] │ │ │ │ - blx 601e8 │ │ │ │ - vldr s13, [r8, #4] │ │ │ │ - vldr s12, [r8] │ │ │ │ - vldr s15, [sp, #20] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vdiv.f32 s14, s13, s15 │ │ │ │ - vmul.f32 s0, s17, s15 │ │ │ │ - vdiv.f32 s13, s12, s15 │ │ │ │ - vstr s14, [r8, #4] │ │ │ │ - vstr s13, [r8] │ │ │ │ - vldr s14, [r7] │ │ │ │ - vldr s12, [r7, #4] │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vdiv.f32 s14, s12, s15 │ │ │ │ - vstr s13, [r7] │ │ │ │ - vstr s14, [r7, #4] │ │ │ │ - vstr s0, [r3] │ │ │ │ - b.w e5420 │ │ │ │ - vdiv.f32 s14, s17, s16 │ │ │ │ - vmov.f32 s15, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov r1, r9 │ │ │ │ - add r0, sp, #44 @ 0x2c │ │ │ │ - vmla.f32 s15, s14, s14 │ │ │ │ - vsqrt.f32 s17, s15 │ │ │ │ - vdiv.f32 s15, s18, s17 │ │ │ │ - vstr s15, [r3] │ │ │ │ - blx 62524 │ │ │ │ - vldr s14, [sp, #44] @ 0x2c │ │ │ │ - vldr s15, [sp, #48] @ 0x30 │ │ │ │ - mov r1, fp │ │ │ │ - add r0, sp, #36 @ 0x24 │ │ │ │ - vdiv.f32 s13, s14, s16 │ │ │ │ - vdiv.f32 s14, s15, s16 │ │ │ │ - vstr s13, [sp, #36] @ 0x24 │ │ │ │ - vneg.f32 s15, s13 │ │ │ │ - vneg.f32 s13, s14 │ │ │ │ - vstr s14, [sp, #40] @ 0x28 │ │ │ │ - vdiv.f32 s14, s15, s17 │ │ │ │ - vstr s15, [sp, #28] │ │ │ │ - vdiv.f32 s15, s13, s17 │ │ │ │ - vstr s13, [sp, #32] │ │ │ │ - vstr s14, [r8] │ │ │ │ - vstr s15, [r8, #4] │ │ │ │ - vstr s14, [sp, #20] │ │ │ │ - vstr s15, [sp, #24] │ │ │ │ - blx 62524 │ │ │ │ - vldr s13, [sp, #40] @ 0x28 │ │ │ │ - vldr s14, [sp, #36] @ 0x24 │ │ │ │ - vdiv.f32 s15, s13, s16 │ │ │ │ - vdiv.f32 s13, s14, s16 │ │ │ │ - vdiv.f32 s14, s15, s17 │ │ │ │ - vdiv.f32 s15, s13, s17 │ │ │ │ - vstr s14, [r7, #4] │ │ │ │ - vstr s15, [r7] │ │ │ │ - b.w e5420 │ │ │ │ - add r4, sp, #28 │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - blx 601e8 │ │ │ │ - vldr s15, [sp, #28] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - vsub.f32 s15, s15, s16 │ │ │ │ - b.w e5524 │ │ │ │ - vadd.f32 s16, s15, s9 │ │ │ │ - vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ - vstr s10, [r7] │ │ │ │ - add r4, sp, #28 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - mov r0, r4 │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - vmul.f32 s16, s16, s15 │ │ │ │ - vnmls.f32 s10, s16, s16 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vstr s10, [sp, #28] │ │ │ │ - blx 65ce8 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmov.f64 d7, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n e5f38 │ │ │ │ - vsqrt.f64 d0, d7 │ │ │ │ - vadd.f64 d8, d8, d0 │ │ │ │ - vldr s13, [r9] │ │ │ │ - vldr s8, [r9, #4] │ │ │ │ - vmov.f32 s15, #16 @ 0x40800000 4.0 │ │ │ │ - vldr s11, [r7] │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vdiv.f32 s12, s13, s18 │ │ │ │ - vldr s9, [sp, #80] @ 0x50 │ │ │ │ - vdiv.f32 s13, s8, s18 │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - vldr s10, [sp, #76] @ 0x4c │ │ │ │ - vmul.f32 s15, s19, s15 │ │ │ │ - vdiv.f32 s8, s9, s18 │ │ │ │ - vdiv.f32 s0, s11, s16 │ │ │ │ - vdiv.f32 s9, s10, s18 │ │ │ │ - vmul.f32 s15, s15, s19 │ │ │ │ - vneg.f32 s10, s12 │ │ │ │ - vstr s12, [sp, #36] @ 0x24 │ │ │ │ - vneg.f32 s11, s13 │ │ │ │ - vstr s13, [sp, #40] @ 0x28 │ │ │ │ - vstr s10, [sp, #28] │ │ │ │ - vdiv.f32 s13, s11, s0 │ │ │ │ - vsub.f32 s14, s14, s0 │ │ │ │ - vdiv.f32 s12, s10, s0 │ │ │ │ - vmla.f32 s0, s15, s20 │ │ │ │ - vstr s11, [sp, #32] │ │ │ │ - vdiv.f32 s15, s8, s14 │ │ │ │ - vdiv.f32 s11, s9, s14 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vstr s13, [sp, #24] │ │ │ │ - vstr s12, [sp, #20] │ │ │ │ - vstr s12, [sp, #84] @ 0x54 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vstr s13, [sp, #88] @ 0x58 │ │ │ │ - vstr s15, [sp, #72] @ 0x48 │ │ │ │ - vstr s11, [sp, #68] @ 0x44 │ │ │ │ - bmi.n e5f2e │ │ │ │ - vsqrt.f64 d6, d0 │ │ │ │ - vcvt.f64.f32 d7, s18 │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - vmul.f64 d7, d7, d6 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - b.n e5826 │ │ │ │ - add r4, sp, #28 │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - blx 601e8 │ │ │ │ - vldr s15, [sp, #28] │ │ │ │ - add r5, sp, #44 @ 0x2c │ │ │ │ - vsub.f32 s16, s16, s15 │ │ │ │ - b.n e5782 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d6, d0 │ │ │ │ - b.n e581a │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d6, d0 │ │ │ │ - b.n e5ef4 │ │ │ │ - blx 57d18 │ │ │ │ - b.n e5e5a │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d7, d0 │ │ │ │ - b.n e592e │ │ │ │ - vmov.f64 d0, d8 │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d6, d0 │ │ │ │ - b.w e565c │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - cmp r4, #38 @ 0x26 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - strb r0, [r2, #15] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - │ │ │ │ -000e5f6c : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d10} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ - ldr r6, [pc, #784] @ (e6294 ) │ │ │ │ - sub sp, #196 @ 0xc4 │ │ │ │ - ldr r5, [pc, #784] @ (e6298 ) │ │ │ │ - mov r7, r3 │ │ │ │ - add r6, pc │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r3, [sp, #276] @ 0x114 │ │ │ │ - ldr r4, [sp, #256] @ 0x100 │ │ │ │ - ldr r5, [r6, r5] │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ - ldr r5, [r5, #0] │ │ │ │ - str r5, [sp, #188] @ 0xbc │ │ │ │ - mov.w r5, #0 │ │ │ │ - ldr r5, [sp, #260] @ 0x104 │ │ │ │ - str r1, [sp, #52] @ 0x34 │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [sp, #76] @ 0x4c │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldrd r3, r2, [sp, #264] @ 0x108 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ - ldr.w r8, [r6] │ │ │ │ - ldr.w fp, [r5] │ │ │ │ - subs r3, #4 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ - movs r3, #0 │ │ │ │ - add.w r5, fp, #1 │ │ │ │ - str r3, [r1, #0] │ │ │ │ - add.w r3, r8, #1 │ │ │ │ - ldr r1, [pc, #724] @ (e629c ) │ │ │ │ - str r6, [sp, #44] @ 0x2c │ │ │ │ - add r1, pc │ │ │ │ - sub.w r6, r2, r3, lsl #3 │ │ │ │ - lsls r3, r5, #3 │ │ │ │ - str r5, [sp, #60] @ 0x3c │ │ │ │ - sub.w sl, r4, r3 │ │ │ │ - str r6, [sp, #84] @ 0x54 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w e62ac │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - str r2, [sp, #148] @ 0x94 │ │ │ │ - subs r3, r2, r1 │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ite le │ │ │ │ - movle r3, #1 │ │ │ │ - movgt r3, #0 │ │ │ │ - cmp r2, r1 │ │ │ │ - it le │ │ │ │ - movle r3, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w e7504 │ │ │ │ - ldr r3, [pc, #664] @ (e62a0 ) │ │ │ │ - mov r4, r1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ - mov r9, fp │ │ │ │ - add r3, pc │ │ │ │ - vldr s17, [pc, #636] @ e6290 │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - adds r0, #4 │ │ │ │ - mov r3, r2 │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ - str.w r8, [sp, #56] @ 0x38 │ │ │ │ - b.n e61ec │ │ │ │ - cmp r0, #1 │ │ │ │ - bgt.w e6984 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w e6b68 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r5, r0 │ │ │ │ - mov.w fp, #1 │ │ │ │ - sub.w r2, r3, fp │ │ │ │ - adds r6, r2, #1 │ │ │ │ - str r6, [sp, #160] @ 0xa0 │ │ │ │ - cmp r6, r5 │ │ │ │ - beq.n e6122 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - adds r1, r5, #1 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mul.w r3, r9, r6 │ │ │ │ - ldr r0, [pc, #588] @ (e62a4 ) │ │ │ │ - subs r2, r2, r5 │ │ │ │ - add r1, r3 │ │ │ │ - add r3, r6 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - mul.w r2, r9, r5 │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - mov r3, r2 │ │ │ │ - add r2, r5 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - ldr r0, [sp, #52] @ 0x34 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - str r3, [sp, #108] @ 0x6c │ │ │ │ - add r3, r9 │ │ │ │ - add r3, r5 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ - str r0, [sp, #96] @ 0x60 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str.w ip, [r2] │ │ │ │ - vstr s17, [r2, #4] │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - str r3, [sp, #100] @ 0x64 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - subs r3, #1 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - blx 62578 │ │ │ │ - cmp r5, #1 │ │ │ │ - ble.n e60e6 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ - add.w ip, r5, #4294967295 @ 0xffffffff │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ - adds r3, #1 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mul.w r1, r1, r9 │ │ │ │ - mov r2, r0 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - mov r0, r8 │ │ │ │ - adds r1, #1 │ │ │ │ - str.w ip, [sp, #124] @ 0x7c │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cmp r2, r3 │ │ │ │ - bgt.w e6c16 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - add r3, r6 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - subs r3, r3, r1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - mul.w r3, r1, r3 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ - subs r2, r2, r1 │ │ │ │ - add r1, r3 │ │ │ │ - add r3, r5 │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cmp.w fp, #1 │ │ │ │ - beq.w e6b76 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, #2 │ │ │ │ - sub.w fp, r4, r2 │ │ │ │ - bgt.w e6cc4 │ │ │ │ - subs r2, r3, #1 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - add.w ip, r2, fp │ │ │ │ - adds r6, r4, r2 │ │ │ │ - add r4, r3 │ │ │ │ - str r4, [sp, #128] @ 0x80 │ │ │ │ - mul.w r0, r9, r2 │ │ │ │ - add.w ip, r7, ip, lsl #3 │ │ │ │ - add.w r6, r7, r6, lsl #3 │ │ │ │ - add.w r4, r7, r4, lsl #3 │ │ │ │ - add.w lr, r2, r0 │ │ │ │ - add r0, r9 │ │ │ │ - add r2, r0 │ │ │ │ - add r0, r3 │ │ │ │ - add.w lr, sl, lr, lsl #3 │ │ │ │ - ldr.w r3, [ip] │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - add.w r0, sl, r0, lsl #3 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - negs r5, r5 │ │ │ │ - str.w r3, [lr] │ │ │ │ - ldr.w r3, [ip, #4] │ │ │ │ - str.w r3, [lr, #4] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - str r3, [r2, #0] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r3, [r0, #0] │ │ │ │ - ldr r3, [r4, #4] │ │ │ │ - ldr r4, [pc, #280] @ (e62a8 ) │ │ │ │ - str r3, [r0, #4] │ │ │ │ - mov r0, r8 │ │ │ │ - add r4, pc │ │ │ │ - mov r2, r4 │ │ │ │ - blx 62578 │ │ │ │ - add.w r1, fp, #1 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - subs r3, #2 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - blx 62578 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - add.w r3, r0, #1073741824 @ 0x40000000 │ │ │ │ - subs r3, #1 │ │ │ │ - str.w r5, [r2, r0, lsl #2] │ │ │ │ - str.w r5, [r2, r3, lsl #2] │ │ │ │ - movs r3, #2 │ │ │ │ - subs r2, r0, r3 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #148] @ 0x94 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - adds r4, r1, r2 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - subs r0, r3, r1 │ │ │ │ - subs r4, r4, r3 │ │ │ │ - adds r0, #1 │ │ │ │ - cmp r0, r2 │ │ │ │ - ite ge │ │ │ │ - movge r0, #1 │ │ │ │ - movlt r0, #0 │ │ │ │ - cmp r1, r3 │ │ │ │ - it ge │ │ │ │ - movge r0, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w e74e6 │ │ │ │ - subs r6, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w e7046 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - mul.w r0, r2, r9 │ │ │ │ - add.w r8, sp, #124 @ 0x7c │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - adds r1, r0, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r0, r8 │ │ │ │ - str r6, [sp, #124] @ 0x7c │ │ │ │ - mul.w r4, r3, r4 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - adds r3, r4, #1 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - adds r1, r4, r0 │ │ │ │ - mov r5, r0 │ │ │ │ - mul.w r2, r9, r0 │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - add.w r6, r7, r1, lsl #3 │ │ │ │ - adds r3, r0, r2 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r0, ip │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - vldr s16, [r3] │ │ │ │ - vstr s17, [r6, #4] │ │ │ │ - vstr s16, [r6] │ │ │ │ - blt.w e6af4 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w e6026 │ │ │ │ - cmp r0, #1 │ │ │ │ - it gt │ │ │ │ - vneggt.f32 s16, s16 │ │ │ │ - bgt.w e6984 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e6038 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - cbnz r3, e6278 │ │ │ │ - str r0, [r2, #0] │ │ │ │ - mla r3, r0, r9, r0 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - vstr s17, [r3, #4] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str.w r5, [r3, r0, lsl #2] │ │ │ │ - movs r3, #1 │ │ │ │ - b.n e61c4 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - lsls r0, r1, #6 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r5, r6} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - str r6, [r2, #120] @ 0x78 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r6, [r0, #116] @ 0x74 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #360] @ (e6418 ) │ │ │ │ - mov.w r9, #1 │ │ │ │ - ldr r2, [pc, #360] @ (e641c ) │ │ │ │ - add r3, pc │ │ │ │ - ldr r1, [pc, #360] @ (e6420 ) │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - adds r3, #4 │ │ │ │ - ldr r5, [sp, #84] @ 0x54 │ │ │ │ - add r1, pc │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - adds r3, r2, #4 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ - vldr s17, [pc, #324] @ e6414 │ │ │ │ - str r1, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - str r7, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #76] @ 0x4c │ │ │ │ - str r2, [sp, #148] @ 0x94 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - cmp r0, r2 │ │ │ │ - bgt.n e62ec │ │ │ │ - cmp r0, r3 │ │ │ │ - blt.w e6740 │ │ │ │ - cmp r2, r3 │ │ │ │ - bgt.w e6740 │ │ │ │ - mul.w r1, r2, fp │ │ │ │ - it ge │ │ │ │ - addge r7, sp, #124 @ 0x7c │ │ │ │ - mul.w r4, r2, r8 │ │ │ │ - add.w r0, r1, r2 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ - add.w r0, sl, r0, lsl #3 │ │ │ │ - ldr r6, [r0, #0] │ │ │ │ - add.w r0, r4, r2 │ │ │ │ - add.w r0, r5, r0, lsl #3 │ │ │ │ - str r6, [r0, #0] │ │ │ │ - vstr s17, [r0, #4] │ │ │ │ - blt.w e66fa │ │ │ │ - subs r3, r3, r2 │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - add.w r3, r8, r2 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add.w r3, fp, r2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r1, [sp, #16] │ │ │ │ - subs r2, #1 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - ldr r0, [pc, #216] @ (e6424 ) │ │ │ │ - str r3, [sp, #0] │ │ │ │ - add r3, sp, #164 @ 0xa4 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r0, pc │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - mov r3, r2 │ │ │ │ - mov r2, r6 │ │ │ │ - blx 5749c │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - mov r4, r2 │ │ │ │ - mul.w r0, r8, r2 │ │ │ │ - adds r1, r2, r0 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - vldr s16, [r1] │ │ │ │ - vstr s17, [r1, #4] │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.n e63e0 │ │ │ │ - cmp r2, r3 │ │ │ │ - blt.n e642c │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n e63f4 │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - subs r3, r3, r4 │ │ │ │ - mla r4, r4, fp, r4 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r3, sl, r4, lsl #3 │ │ │ │ - ldr r4, [pc, #108] @ (e6428 ) │ │ │ │ - add r4, pc │ │ │ │ - str r4, [sp, #0] │ │ │ │ - mov r2, r4 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - cmp r3, r2 │ │ │ │ - it le │ │ │ │ - ldrle r4, [sp, #56] @ 0x38 │ │ │ │ - bgt.w e7364 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str.w r4, [r3, r2, lsl #2] │ │ │ │ - movs r3, #1 │ │ │ │ - add r2, r3 │ │ │ │ - b.n e62d8 │ │ │ │ - cmp r2, r3 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - blt.n e642c │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.n e63a4 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - cbnz r3, e63fc │ │ │ │ - str r2, [r1, #0] │ │ │ │ - mla r3, r2, fp, r2 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - vstr s17, [r3, #4] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - str.w r4, [r3, r2, lsl #2] │ │ │ │ - movs r3, #1 │ │ │ │ - b.n e63dc │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r4, [r5, #76] @ 0x4c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #76] @ 0x4c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - adds r6, r4, #0 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - adds r2, #1 │ │ │ │ - adds r1, r2, r0 │ │ │ │ - ldr r2, [pc, #764] @ (e6730 ) │ │ │ │ - mov r0, r7 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - add r2, pc │ │ │ │ - blx 66e34 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - adds r2, r0, r3 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - mla r3, r8, r3, r2 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - add.w r0, r5, r3, lsl #3 │ │ │ │ - vldr s18, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - vcmpe.f32 s18, #0.0 │ │ │ │ - mov r4, r2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s18, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s18, s18, s0 │ │ │ │ - vcmpe.f32 s16, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite ge │ │ │ │ - vcmpge.f32 s16, #0.0 │ │ │ │ - vcmplt.f32 s18, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ite eq │ │ │ │ - moveq r3, #1 │ │ │ │ - movne r3, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n e63f4 │ │ │ │ - vldr s21, [pc, #648] @ e672c │ │ │ │ - vmul.f32 s21, s18, s21 │ │ │ │ - vcmpe.f32 s21, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e6c40 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ - mla r3, r2, r8, r8 │ │ │ │ - mov r0, r7 │ │ │ │ - add r3, r2 │ │ │ │ - mla r1, r2, fp, r4 │ │ │ │ - subs r2, r4, r2 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - ldr r2, [pc, #612] @ (e6734 ) │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - mov r0, r7 │ │ │ │ - subs r1, r4, r3 │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - mla r1, r3, r8, r8 │ │ │ │ - add r1, r3 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - blx 62578 │ │ │ │ - mul.w r0, r4, fp │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - adds r2, r0, r4 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ - str r0, [sp, #108] @ 0x6c │ │ │ │ - add.w r0, sl, r2, lsl #3 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - mla r0, r3, r8, r8 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - adds r2, r0, r2 │ │ │ │ - ldr.w ip, [r4] │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - str.w ip, [r2] │ │ │ │ - vstr s17, [r2, #4] │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - cmp r1, r2 │ │ │ │ - bgt.w e7310 │ │ │ │ - add r0, r3 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - add.w r0, r5, r0, lsl #3 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r0, [sp, #112] @ 0x70 │ │ │ │ - adds r1, #1 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ - add.w r1, r8, r6 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - add.w r1, fp, r3 │ │ │ │ - ldr r0, [pc, #464] @ (e6738 ) │ │ │ │ - subs r3, #1 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r1, [sp, #0] │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - blx 5749c │ │ │ │ - ldr r4, [sp, #148] @ 0x94 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - mov r0, r7 │ │ │ │ - subs r3, r6, r4 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mla r1, r4, r8, r8 │ │ │ │ - adds r3, r1, r6 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - add r1, r4 │ │ │ │ - subs r4, #1 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - vstr s17, [r3, #4] │ │ │ │ - blx 66e34 │ │ │ │ - add r4, r0 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - mla r0, r0, r8, r8 │ │ │ │ - add r0, r4 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - add.w r0, r5, r0, lsl #3 │ │ │ │ - vldr s19, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r3, r2 │ │ │ │ - vadd.f32 s19, s19, s0 │ │ │ │ - bgt.w e72a6 │ │ │ │ - vmov.f32 s15, s19 │ │ │ │ - vdiv.f32 s14, s18, s15 │ │ │ │ - ldr r4, [sp, #148] @ 0x94 │ │ │ │ - vmul.f32 s14, s14, s21 │ │ │ │ - vcmpe.f32 s14, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e694c │ │ │ │ - mla r1, r4, r8, r8 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - vldr s13, [pc, #276] @ e672c │ │ │ │ - adds r0, r4, #1 │ │ │ │ - adds r3, r1, r3 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e74ae │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ - cmp r3, r0 │ │ │ │ - bne.w e73c0 │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - mul.w r2, r4, r8 │ │ │ │ - add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ - cmp r3, r4 │ │ │ │ - it le │ │ │ │ - mulle.w ip, r0, fp │ │ │ │ - bgt.w e6e96 │ │ │ │ - add r1, r0 │ │ │ │ - sub.w r3, lr, r4 │ │ │ │ - add.w lr, r4, r2 │ │ │ │ - add r2, r0 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - add.w r3, r5, r1, lsl #3 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - add.w r1, r5, r2, lsl #3 │ │ │ │ - mul.w r2, r4, fp │ │ │ │ - add.w lr, r5, lr, lsl #3 │ │ │ │ - add ip, r0 │ │ │ │ - add r4, r2 │ │ │ │ - add r2, r0 │ │ │ │ - ldr.w r0, [lr] │ │ │ │ - add.w ip, sl, ip, lsl #3 │ │ │ │ - add.w r4, sl, r4, lsl #3 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - str r0, [r4, #0] │ │ │ │ - ldr.w r0, [lr, #4] │ │ │ │ - str r0, [r4, #4] │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - str r0, [r2, #0] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r4, [pc, #140] @ (e673c ) │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - add r4, pc │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str.w r2, [ip] │ │ │ │ - mov r2, r4 │ │ │ │ - str.w r3, [ip, #4] │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r7 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - subs r1, #1 │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - mla r1, r3, r8, r8 │ │ │ │ - adds r3, #2 │ │ │ │ - add r1, r3 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - blx 62578 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ - negs r6, r3 │ │ │ │ - adds r3, r2, #1 │ │ │ │ - str.w r6, [r1, r2, lsl #2] │ │ │ │ - str.w r6, [r1, r3, lsl #2] │ │ │ │ - movs r3, #2 │ │ │ │ - add r2, r3 │ │ │ │ - b.n e62d8 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - adds r2, #1 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - add r1, r2 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - adds r3, r4, r2 │ │ │ │ - add r7, sp, #124 @ 0x7c │ │ │ │ - mov r2, r0 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - mla r0, r2, r8, r2 │ │ │ │ - add.w r0, r5, r0, lsl #3 │ │ │ │ - b.n e631c │ │ │ │ - nop │ │ │ │ - orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r0, r1, r0 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - str r4, [r6, #12] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - ldr r1, [pc, #548] @ (e6968 ) │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ - mov r4, r9 │ │ │ │ - ldr r2, [pc, #544] @ (e696c ) │ │ │ │ - add r1, pc │ │ │ │ - ldr r7, [sp, #116] @ 0x74 │ │ │ │ - adds r1, #4 │ │ │ │ - add r2, pc │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r9 │ │ │ │ - adds r2, #4 │ │ │ │ - vldr s16, [pc, #516] @ e6960 │ │ │ │ - vldr s17, [pc, #516] @ e6964 │ │ │ │ - mov r9, r7 │ │ │ │ - cmp r0, #0 │ │ │ │ - strd r3, r0, [sp, #124] @ 0x7c │ │ │ │ - str r2, [sp, #68] @ 0x44 │ │ │ │ - str.w r8, [sp, #100] @ 0x64 │ │ │ │ - blt.n e6868 │ │ │ │ - cmp r4, r3 │ │ │ │ - ite gt │ │ │ │ - movgt r3, #0 │ │ │ │ - movle r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.n e6872 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ - subs r2, r3, r4 │ │ │ │ - adds r2, #1 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ - cmp r0, r2 │ │ │ │ - it ge │ │ │ │ - movge r0, r2 │ │ │ │ - str r0, [sp, #156] @ 0x9c │ │ │ │ - adds r2, r0, r4 │ │ │ │ - mov ip, r0 │ │ │ │ - subs r0, r2, #1 │ │ │ │ - str r0, [sp, #132] @ 0x84 │ │ │ │ - cmp r0, r4 │ │ │ │ - blt.n e6858 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mla r6, r4, fp, r4 │ │ │ │ - add.w r8, fp, r4 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ - adds r7, r3, r4 │ │ │ │ - ldr r3, [sp, #84] @ 0x54 │ │ │ │ - add.w r8, sl, r8, lsl #3 │ │ │ │ - add r2, sp, #140 @ 0x8c │ │ │ │ - strd fp, sl, [sp, #88] @ 0x58 │ │ │ │ - add.w r5, sl, r6, lsl #3 │ │ │ │ - add.w r7, r3, r7, lsl #3 │ │ │ │ - add r3, sp, #164 @ 0xa4 │ │ │ │ - mov lr, r7 │ │ │ │ - mov fp, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - str.w r9, [sp, #96] @ 0x60 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr.w sl, [sp, #60] @ 0x3c │ │ │ │ - mov r9, r0 │ │ │ │ - mov r2, ip │ │ │ │ - mov r8, lr │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ - b.n e67e6 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [sp, #156] @ 0x9c │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ - add r3, r2 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - vstr s16, [r5, #4] │ │ │ │ - subs r3, r3, r4 │ │ │ │ - strd r5, r2, [sp, #20] │ │ │ │ - subs r1, #1 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - adds r4, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r0, [pc, #368] @ (e6970 ) │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - strd r8, r2, [sp, #8] │ │ │ │ - add r0, pc │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - strd r7, r2, [sp] │ │ │ │ - adds r7, #8 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r1, [sp, #140] @ 0x8c │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r3, fp │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - vstr s17, [sp, #168] @ 0xa8 │ │ │ │ - blx 5749c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - strd r6, r6, [sp, #136] @ 0x88 │ │ │ │ - add r6, sl │ │ │ │ - vstr s16, [r5, #4] │ │ │ │ - add r5, r3 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - cmp r3, r4 │ │ │ │ - bge.n e67e0 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r4, [sp, #144] @ 0x90 │ │ │ │ - ldr.w ip, [sp, #156] @ 0x9c │ │ │ │ - ldrd fp, sl, [sp, #88] @ 0x58 │ │ │ │ - add.w r2, r4, ip │ │ │ │ - ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ - cmp r2, r3 │ │ │ │ - ble.n e68e8 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - add r4, r0 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r4, [sp, #144] @ 0x90 │ │ │ │ - bge.n e6772 │ │ │ │ - cmp r4, r3 │ │ │ │ - ite lt │ │ │ │ - movlt r3, #0 │ │ │ │ - movge r3, #1 │ │ │ │ - b.n e677a │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - subs r3, r1, #1 │ │ │ │ - add r4, sp, #144 @ 0x90 │ │ │ │ - ldr.w r1, [r5, r3, lsl #2] │ │ │ │ - cmp r1, #0 │ │ │ │ - ite lt │ │ │ │ - addlt.w r2, r3, #4294967295 @ 0xffffffff │ │ │ │ - movge r2, r3 │ │ │ │ - add.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ - it lt │ │ │ │ - neglt r1, r1 │ │ │ │ - cmp r1, r3 │ │ │ │ - it ne │ │ │ │ - cmpne r2, #0 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ - bgt.n e68a4 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n e68c0 │ │ │ │ - mov r3, r2 │ │ │ │ - b.n e687c │ │ │ │ - add r3, fp │ │ │ │ - add r1, fp │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - cmp r2, #0 │ │ │ │ - bgt.n e68a0 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - subs r3, #1 │ │ │ │ - ldr r2, [pc, #172] @ (e6974 ) │ │ │ │ - str r3, [r7, #0] │ │ │ │ - ldr r3, [pc, #172] @ (e6978 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #188] @ 0xbc │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w e752e │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #196 @ 0xc4 │ │ │ │ - vpop {d8-d10} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subs r3, r3, r4 │ │ │ │ - subs r1, #1 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ - sub.w r3, r3, ip │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - mla r3, r4, fp, r2 │ │ │ │ - add r4, r1 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - add r2, fp │ │ │ │ - ldr r5, [sp, #104] @ 0x68 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - add.w r4, r1, r4, lsl #3 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ - ldr r1, [pc, #100] @ (e697c ) │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - ldr r0, [pc, #96] @ (e6980 ) │ │ │ │ - add r1, pc │ │ │ │ - str r5, [sp, #24] │ │ │ │ - ldr r5, [sp, #44] @ 0x2c │ │ │ │ - add r0, pc │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r2, sp, #132 @ 0x84 │ │ │ │ - add r3, sp, #164 @ 0xa4 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - add r3, sp, #156 @ 0x9c │ │ │ │ - vstr s17, [sp, #168] @ 0xa8 │ │ │ │ - blx 5bf1c │ │ │ │ - ldrd r4, r1, [sp, #144] @ 0x90 │ │ │ │ - b.n e685c │ │ │ │ - mla r1, r4, r8, r4 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - b.n e63a8 │ │ │ │ - nop │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - str r4, [r2, #4] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - asrs r4, r6, #29 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - str.w r0, [r6, r9, lsl #1] │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - asrs r4, r2, #25 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #804] @ (e6cac ) │ │ │ │ - subs r0, #1 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ - add r2, pc │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - mov r0, r8 │ │ │ │ - blx 66e34 │ │ │ │ - mov r5, r0 │ │ │ │ - adds r0, r4, r0 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - vldr s18, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s18, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s18, s18 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s18, s18, s0 │ │ │ │ - vcmpe.f32 s18, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e6b5a │ │ │ │ - vcmp.f32 s18, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.w e6b6e │ │ │ │ - vldr s19, [pc, #708] @ e6ca8 │ │ │ │ - vmul.f32 s19, s18, s19 │ │ │ │ - vcmpe.f32 s19, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e6c50 │ │ │ │ - mul.w r6, r5, r9 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #688] @ (e6cb0 ) │ │ │ │ - mov r0, r8 │ │ │ │ - sub.w fp, r4, r3 │ │ │ │ - mov r1, r6 │ │ │ │ - add.w r3, fp, #1 │ │ │ │ - adds r1, #1 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - str r6, [sp, #92] @ 0x5c │ │ │ │ - subs r6, r5, #1 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - str r6, [sp, #108] @ 0x6c │ │ │ │ - str r6, [sp, #124] @ 0x7c │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r1, [sp, #92] @ 0x5c │ │ │ │ - add.w r0, fp, r5 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - adds r6, r5, #1 │ │ │ │ - adds r3, r1, r5 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add r1, r9 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - add r6, fp │ │ │ │ - add r1, r5 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - add.w r6, r7, r6, lsl #3 │ │ │ │ - str r3, [r0, #0] │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - str r0, [sp, #100] @ 0x64 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - vstr s17, [r0, #4] │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - mov r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - mov r0, r8 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cmp r1, r3 │ │ │ │ - bgt.w e7248 │ │ │ │ - ldr r2, [pc, #556] @ (e6cb4 ) │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - subs r3, r3, r5 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - blx 66e34 │ │ │ │ - add r0, r5 │ │ │ │ - add r0, fp │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - vldr s20, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s20, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s20, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - cmp r5, #1 │ │ │ │ - vadd.f32 s20, s20, s0 │ │ │ │ - bgt.w e6c56 │ │ │ │ - vmov.f32 s15, s20 │ │ │ │ - vdiv.f32 s14, s18, s15 │ │ │ │ - vmul.f32 s14, s14, s19 │ │ │ │ - vcmpe.f32 s14, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.n e6be0 │ │ │ │ - ldr r5, [sp, #148] @ 0x94 │ │ │ │ - mov.w fp, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - b.w e6040 │ │ │ │ - add.w r3, r2, r9 │ │ │ │ - ldr r2, [sp, #68] @ 0x44 │ │ │ │ - adds r3, #1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - add r1, sp, #148 @ 0x94 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - sub.w r3, ip, r0 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - adds r3, r4, r3 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ - add r3, r0 │ │ │ │ - ldr r0, [pc, #408] @ (e6cb8 ) │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r2, r8 │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r3, sp, #164 @ 0xa4 │ │ │ │ - blx 5749c │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - adds r1, r4, r0 │ │ │ │ - mov r5, r0 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - add.w r3, r7, r1, lsl #3 │ │ │ │ - vldr s16, [r3] │ │ │ │ - vstr s17, [r3, #4] │ │ │ │ - b.w e624a │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w e69e2 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - mov r5, r0 │ │ │ │ - b.w e6270 │ │ │ │ - ldr r5, [sp, #148] @ 0x94 │ │ │ │ - mov r0, r5 │ │ │ │ - b.w e6270 │ │ │ │ - mul.w r3, r3, r9 │ │ │ │ - ldr r4, [pc, #320] @ (e6cbc ) │ │ │ │ - ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ - add r0, sp, #148 @ 0x94 │ │ │ │ - adds r3, #1 │ │ │ │ - add r4, pc │ │ │ │ - mov r1, fp │ │ │ │ - mov r2, r4 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - cmp r0, #1 │ │ │ │ - ble.w e6286 │ │ │ │ - mul.w r2, r9, r0 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - mov r3, r4 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - adds r6, r0, r2 │ │ │ │ - subs r0, #1 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - adds r2, #1 │ │ │ │ - add.w r0, sl, r6, lsl #3 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - vldr s14, [r0] │ │ │ │ - mov r0, r8 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [sp, #152] @ 0x98 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, fp │ │ │ │ - mov r0, r8 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - blx 62578 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - b.w e6286 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - vldr s13, [pc, #196] @ e6ca8 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vmul.f32 s15, s15, s13 │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vcmpe.f32 s15, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e7494 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - mov.w fp, #2 │ │ │ │ - b.w e6040 │ │ │ │ - subs r2, r2, r3 │ │ │ │ - mla r3, r3, r9, r9 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - add r2, r3 │ │ │ │ - add r3, r5 │ │ │ │ - str r0, [sp, #0] │ │ │ │ - add.w r1, sl, r2, lsl #3 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - mov r2, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 58120 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - b.w e60f2 │ │ │ │ - mla r1, r2, r8, r2 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - b.w e63a4 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - b.w e6038 │ │ │ │ - ldr r2, [pc, #104] @ (e6cc0 ) │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - blx 66e34 │ │ │ │ - add r0, fp │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - vldr s21, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s21, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s21, s21 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s21, s0 │ │ │ │ - vcmpe.f32 s20, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w e6ad6 │ │ │ │ - b.n e6ad2 │ │ │ │ - orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r2, r4] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - asrs r0, r2, #17 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r4, r0] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r3, #1 │ │ │ │ - add r6, sp, #180 @ 0xb4 │ │ │ │ - add r3, r4 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - add r2, sp, #172 @ 0xac │ │ │ │ - mov r1, r6 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r2, [sp, #180] @ 0xb4 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - add r0, sp, #164 @ 0xa4 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - add r3, r4 │ │ │ │ - str r0, [sp, #92] @ 0x5c │ │ │ │ - add.w r1, r7, r3, lsl #3 │ │ │ │ - blx 6522c │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - mov r2, r6 │ │ │ │ - subs r3, #1 │ │ │ │ - vldr s16, [sp, #164] @ 0xa4 │ │ │ │ - add.w r1, r3, fp │ │ │ │ - vldr s18, [sp, #168] @ 0xa8 │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - blx 6522c │ │ │ │ - vldr s20, [sp, #168] @ 0xa8 │ │ │ │ - vldr s19, [sp, #164] @ 0xa4 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - mov r2, r6 │ │ │ │ - vmul.f32 s15, s18, s20 │ │ │ │ - ldr r0, [sp, #92] @ 0x5c │ │ │ │ - vmul.f32 s14, s18, s19 │ │ │ │ - movs r3, #0 │ │ │ │ - vmla.f32 s14, s16, s20 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - vnmls.f32 s15, s16, s19 │ │ │ │ - vstr s14, [sp, #168] @ 0xa8 │ │ │ │ - vsub.f32 s14, s15, s13 │ │ │ │ - vstr s15, [sp, #164] @ 0xa4 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [sp, #172] @ 0xac │ │ │ │ - blx 6522c │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - movs r2, #1 │ │ │ │ - vldr s11, [sp, #164] @ 0xa4 │ │ │ │ - vldr s15, [sp, #168] @ 0xa8 │ │ │ │ - subs r1, r3, #2 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - vstr s11, [sp, #180] @ 0xb4 │ │ │ │ - vstr s15, [sp, #184] @ 0xb8 │ │ │ │ - ble.w e6136 │ │ │ │ - mov r1, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - str r5, [sp, #92] @ 0x5c │ │ │ │ - mov r8, fp │ │ │ │ - mov r5, r6 │ │ │ │ - mov fp, sl │ │ │ │ - ldr r6, [sp, #88] @ 0x58 │ │ │ │ - mov sl, r3 │ │ │ │ - b.n e6d8c │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ - vldr s11, [sp, #180] @ 0xb4 │ │ │ │ - vldr s15, [sp, #184] @ 0xb8 │ │ │ │ - add.w r0, r2, r8 │ │ │ │ - str r0, [sp, #132] @ 0x84 │ │ │ │ - subs r1, #1 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - mul.w r1, r9, r1 │ │ │ │ - vldr s12, [r0] │ │ │ │ - vldr s10, [r0, #4] │ │ │ │ - adds r0, r4, r2 │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ - vmul.f32 s13, s18, s12 │ │ │ │ - add.w r0, r7, r0, lsl #3 │ │ │ │ - vmul.f32 s14, s18, s10 │ │ │ │ - vmla.f32 s13, s16, s10 │ │ │ │ - vldr s10, [r0, #4] │ │ │ │ - vnmls.f32 s14, s16, s12 │ │ │ │ - vldr s12, [r0] │ │ │ │ - adds r0, r1, r2 │ │ │ │ - add r1, r9 │ │ │ │ - add r1, r2 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - add.w r2, fp, r0, lsl #3 │ │ │ │ - mov r1, r5 │ │ │ │ - vsub.f32 s13, s13, s10 │ │ │ │ - mov r0, r6 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vmul.f32 s12, s13, s15 │ │ │ │ - vstr s13, [sp, #176] @ 0xb0 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vstr s14, [sp, #172] @ 0xac │ │ │ │ - vmla.f32 s15, s13, s11 │ │ │ │ - vmov.f32 s13, s12 │ │ │ │ - vnmls.f32 s13, s14, s11 │ │ │ │ - vstr s15, [sp, #168] @ 0xa8 │ │ │ │ - vstr s15, [r2, #4] │ │ │ │ - vstr s13, [sp, #164] @ 0xa4 │ │ │ │ - vstr s13, [r2] │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - vldr s15, [sp, #176] @ 0xb0 │ │ │ │ - adds r1, r4, r2 │ │ │ │ - str r1, [sp, #132] @ 0x84 │ │ │ │ - vldr s11, [sp, #172] @ 0xac │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - vldr s12, [r1] │ │ │ │ - add.w r0, fp, r0, lsl #3 │ │ │ │ - vldr s10, [r1, #4] │ │ │ │ - add.w r1, r2, r8 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ - adds r2, #1 │ │ │ │ - vmul.f32 s13, s20, s12 │ │ │ │ - add.w r1, r7, r1, lsl #3 │ │ │ │ - vmul.f32 s14, s20, s10 │ │ │ │ - vmla.f32 s13, s19, s10 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ - vldr s10, [r1, #4] │ │ │ │ - vnmls.f32 s14, s19, s12 │ │ │ │ - vldr s12, [r1] │ │ │ │ - ldr r1, [sp, #124] @ 0x7c │ │ │ │ - cmp r2, r1 │ │ │ │ - vsub.f32 s13, s13, s10 │ │ │ │ - vsub.f32 s14, s14, s12 │ │ │ │ - vmul.f32 s12, s13, s15 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s11 │ │ │ │ - vmov.f32 s13, s12 │ │ │ │ - vnmls.f32 s13, s14, s11 │ │ │ │ - vstr s15, [sp, #168] @ 0xa8 │ │ │ │ - vstr s15, [r0, #4] │ │ │ │ - vstr s13, [r0] │ │ │ │ - vstr s13, [sp, #164] @ 0xa4 │ │ │ │ - ble.w e6d82 │ │ │ │ - mov r3, sl │ │ │ │ - ldr r5, [sp, #92] @ 0x5c │ │ │ │ - mov sl, fp │ │ │ │ - mov fp, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - b.w e6136 │ │ │ │ - adds r3, r0, r2 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ - add r1, r0 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - add r2, sp, #180 @ 0xb4 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r4, [sp, #180] @ 0xb4 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - blx 6522c │ │ │ │ - add r3, sp, #172 @ 0xac │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - mov r0, r3 │ │ │ │ - mov r4, r3 │ │ │ │ - vldr s16, [sp, #164] @ 0xa4 │ │ │ │ - vldr s18, [sp, #168] @ 0xa8 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - blx 62524 │ │ │ │ - ldr r1, [sp, #148] @ 0x94 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r6 │ │ │ │ - mla r1, r8, r1, r1 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - blx 6522c │ │ │ │ - vldr s20, [sp, #168] @ 0xa8 │ │ │ │ - vldr s19, [sp, #164] @ 0xa4 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - vmul.f32 s15, s18, s20 │ │ │ │ - mov r0, r6 │ │ │ │ - vmul.f32 s14, s18, s19 │ │ │ │ - movs r3, #0 │ │ │ │ - vmla.f32 s14, s16, s20 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - vnmls.f32 s15, s16, s19 │ │ │ │ - vstr s14, [sp, #168] @ 0xa8 │ │ │ │ - vsub.f32 s14, s15, s13 │ │ │ │ - vstr s15, [sp, #164] @ 0xa4 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [sp, #172] @ 0xac │ │ │ │ - blx 6522c │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r4, [sp, #148] @ 0x94 │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - adds r3, r4, #2 │ │ │ │ - cmp lr, r3 │ │ │ │ - str.w lr, [sp, #124] @ 0x7c │ │ │ │ - it ge │ │ │ │ - strdge r9, r7, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - it ge │ │ │ │ - ldrge.w r9, [sp, #100] @ 0x64 │ │ │ │ - blt.w e751c │ │ │ │ - mla r3, r4, fp, r3 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r9 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - blx 62524 │ │ │ │ - vldr s14, [sp, #176] @ 0xb0 │ │ │ │ - ldrd r3, r4, [sp, #144] @ 0x90 │ │ │ │ - vldr s9, [sp, #172] @ 0xac │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ - mul.w r2, r8, r4 │ │ │ │ - vldr s15, [sp, #184] @ 0xb8 │ │ │ │ - vldr s10, [sp, #180] @ 0xb4 │ │ │ │ - mla ip, r4, fp, fp │ │ │ │ - adds r0, r2, r3 │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ - add.w r1, r2, r8 │ │ │ │ - add.w r7, sl, r7, lsl #3 │ │ │ │ - add.w r0, r5, r0, lsl #3 │ │ │ │ - adds r6, r3, r1 │ │ │ │ - ldr.w lr, [sp, #124] @ 0x7c │ │ │ │ - vldr s11, [r0] │ │ │ │ - vldr s8, [r0, #4] │ │ │ │ - str r6, [sp, #132] @ 0x84 │ │ │ │ - add.w r6, r5, r6, lsl #3 │ │ │ │ - vmul.f32 s12, s18, s11 │ │ │ │ - vmul.f32 s13, s18, s8 │ │ │ │ - vmla.f32 s12, s16, s8 │ │ │ │ - vldr s8, [r6, #4] │ │ │ │ - vnmls.f32 s13, s16, s11 │ │ │ │ - vldr s11, [r6] │ │ │ │ - vsub.f32 s12, s12, s8 │ │ │ │ - vsub.f32 s13, s13, s11 │ │ │ │ - vmul.f32 s11, s12, s14 │ │ │ │ - vmul.f32 s14, s13, s14 │ │ │ │ - vmla.f32 s14, s12, s9 │ │ │ │ - vmov.f32 s12, s11 │ │ │ │ - vnmls.f32 s12, s13, s9 │ │ │ │ - vstr s14, [r7, #4] │ │ │ │ - vldr s11, [r6, #4] │ │ │ │ - vldr s8, [r0, #4] │ │ │ │ - vstr s12, [r7] │ │ │ │ - vmul.f32 s14, s20, s11 │ │ │ │ - vldr s12, [r6] │ │ │ │ - vldr s9, [r0] │ │ │ │ - add.w r0, r3, ip │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - vmul.f32 s13, s20, s12 │ │ │ │ - vnmls.f32 s14, s19, s12 │ │ │ │ - vmla.f32 s13, s19, s11 │ │ │ │ - add.w r0, sl, r0, lsl #3 │ │ │ │ - cmp r3, lr │ │ │ │ - vsub.f32 s14, s14, s9 │ │ │ │ - vsub.f32 s13, s13, s8 │ │ │ │ - vstr s14, [sp, #172] @ 0xac │ │ │ │ - vmul.f32 s12, s13, s15 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s10 │ │ │ │ - vstr s13, [sp, #176] @ 0xb0 │ │ │ │ - vmov.f32 s13, s12 │ │ │ │ - vnmls.f32 s13, s14, s10 │ │ │ │ - vstr s15, [sp, #168] @ 0xa8 │ │ │ │ - vstr s15, [r0, #4] │ │ │ │ - vstr s13, [sp, #164] @ 0xa4 │ │ │ │ - vstr s13, [r0] │ │ │ │ - add.w r0, r4, #1 │ │ │ │ - ble.n e6f46 │ │ │ │ - ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ - ldr.w lr, [r9] │ │ │ │ - b.w e6664 │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - mov fp, r9 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ - mov r0, r6 │ │ │ │ - negs r5, r1 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - mov r9, r7 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ - str r5, [sp, #124] @ 0x7c │ │ │ │ - bl 676b6c │ │ │ │ - mla r3, r4, r8, r8 │ │ │ │ - subs r1, r6, r1 │ │ │ │ - adds r4, r1, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - ldr r1, [pc, #732] @ (e7348 ) │ │ │ │ - cmp r5, #0 │ │ │ │ - ldr r3, [pc, #732] @ (e734c ) │ │ │ │ - add r1, pc │ │ │ │ - vldr s16, [pc, #716] @ e7340 │ │ │ │ - add r3, pc │ │ │ │ - add.w r2, r1, #4 │ │ │ │ - str r3, [sp, #68] @ 0x44 │ │ │ │ - add.w r3, r3, #4 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - vldr s17, [pc, #696] @ e7344 │ │ │ │ - str r4, [sp, #144] @ 0x90 │ │ │ │ - blt.w e71de │ │ │ │ - cmp r4, #1 │ │ │ │ - ite gt │ │ │ │ - movgt r1, #0 │ │ │ │ - movle r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w e71e8 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ - subs r1, r2, r4 │ │ │ │ - adds r1, #1 │ │ │ │ - cmp r1, r0 │ │ │ │ - it ge │ │ │ │ - movge r1, r0 │ │ │ │ - str r1, [sp, #156] @ 0x9c │ │ │ │ - add r1, r4 │ │ │ │ - subs r1, #1 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ - cmp r1, r4 │ │ │ │ - itt lt │ │ │ │ - addlt.w ip, sp, #164 @ 0xa4 │ │ │ │ - addlt r1, sp, #132 @ 0x84 │ │ │ │ - blt.n e7170 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ - mul.w r8, r4, fp │ │ │ │ - add.w ip, sp, #164 @ 0xa4 │ │ │ │ - str.w r9, [sp, #92] @ 0x5c │ │ │ │ - adds r6, r1, r4 │ │ │ │ - ldr r1, [sp, #84] @ 0x54 │ │ │ │ - add.w r7, r4, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r9, ip │ │ │ │ - add.w r6, r1, r6, lsl #3 │ │ │ │ - add.w r5, sl, r7, lsl #3 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ - add r1, sp, #132 @ 0x84 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - b.n e70f6 │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - subs r3, r3, r2 │ │ │ │ - mla r2, r2, fp, fp │ │ │ │ - ldr r1, [sp, #68] @ 0x44 │ │ │ │ - vstr s16, [r5, #4] │ │ │ │ - add r2, r0 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - add.w r3, r8, r0 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - subs r0, r4, r0 │ │ │ │ - adds r0, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - str r0, [sp, #132] @ 0x84 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - ldr r1, [sp, #44] @ 0x2c │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - ldr r0, [pc, #556] @ (e7350 ) │ │ │ │ - adds r4, #1 │ │ │ │ - strd r6, r1, [sp, #8] │ │ │ │ - add r8, fp │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add r0, pc │ │ │ │ - str r1, [sp, #4] │ │ │ │ - adds r6, #8 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - mov r3, r9 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - vstr s17, [sp, #168] @ 0xa8 │ │ │ │ - blx 5749c │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - str r7, [sp, #136] @ 0x88 │ │ │ │ - vstr s16, [r5, #4] │ │ │ │ - add r5, r3 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ - cmp r3, r4 │ │ │ │ - bge.n e70ee │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - mov ip, r9 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - ldr.w r9, [sp, #92] @ 0x5c │ │ │ │ - ldr r4, [sp, #144] @ 0x90 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #132] @ 0x84 │ │ │ │ - mul.w r3, r4, fp │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ - mla r2, r2, fp, fp │ │ │ │ - strd r1, ip, [sp] │ │ │ │ - adds r3, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - adds r2, #1 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r3, r4 │ │ │ │ - ldr r2, [sp, #84] @ 0x54 │ │ │ │ - subs r4, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r1, [pc, #424] @ (e7354 ) │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ - ldr r0, [pc, #424] @ (e7358 ) │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r1, pc │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - add r0, pc │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r3, sp, #156 @ 0x9c │ │ │ │ - str r4, [sp, #128] @ 0x80 │ │ │ │ - vstr s17, [sp, #168] @ 0xa8 │ │ │ │ - blx 5bf1c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r4, [sp, #144] @ 0x90 │ │ │ │ - ldr r5, [sp, #124] @ 0x7c │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - add r4, r5 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - str r4, [sp, #144] @ 0x90 │ │ │ │ - bge.w e7092 │ │ │ │ - cmp r4, #0 │ │ │ │ - ite le │ │ │ │ - movle r1, #0 │ │ │ │ - movgt r1, #1 │ │ │ │ - b.n e709a │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr.w r8, [sp, #52] @ 0x34 │ │ │ │ - adds r2, #1 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ - add r4, sp, #124 @ 0x7c │ │ │ │ - ldr.w r0, [r5, r2, lsl #2] │ │ │ │ - cmp r0, #0 │ │ │ │ - itet lt │ │ │ │ - addlt r1, r2, #1 │ │ │ │ - movge r1, r2 │ │ │ │ - neglt r0, r0 │ │ │ │ - adds r1, #1 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ - beq.n e7218 │ │ │ │ - cmp r1, r3 │ │ │ │ - ble.n e7220 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - b.w e68c4 │ │ │ │ - mov r2, r1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.n e71f6 │ │ │ │ - b.n e7210 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - mul.w r1, fp, r1 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - adds r3, r1, r2 │ │ │ │ - add r1, r0 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - str r6, [sp, #0] │ │ │ │ - blx 58120 │ │ │ │ - ldr.w r3, [r8] │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ - b.n e721a │ │ │ │ - subs r1, r1, r3 │ │ │ │ - mla r3, r3, r9, r9 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - adds r3, #1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - adds r2, #4 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - add.w r3, fp, r3, lsl #1 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #240] @ (e735c ) │ │ │ │ - add r3, r5 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add.w r3, r7, r3, lsl #3 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - add r0, pc │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - mov r2, r8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r1, sp, #148 @ 0x94 │ │ │ │ - mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ - movs r3, #0 │ │ │ │ - movt r3, #49024 @ 0xbf80 │ │ │ │ - str r3, [sp, #164] @ 0xa4 │ │ │ │ - add r3, sp, #164 @ 0xa4 │ │ │ │ - blx 5749c │ │ │ │ - ldr r3, [sp, #92] @ 0x5c │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - vstr s17, [r3, #4] │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - b.w e6a86 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - mov r4, r2 │ │ │ │ - adds r2, #1 │ │ │ │ - mov r0, r7 │ │ │ │ - mla r3, r3, r8, r8 │ │ │ │ - adds r1, r3, r2 │ │ │ │ - ldr r2, [pc, #164] @ (e7360 ) │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - add r2, pc │ │ │ │ - blx 66e34 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - adds r2, r0, r4 │ │ │ │ - mla r0, r3, r8, r8 │ │ │ │ - add r0, r2 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - add.w r0, r5, r0, lsl #3 │ │ │ │ - vldr s20, [r0] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s20, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s20, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s20, s0 │ │ │ │ - vcmpe.f32 s19, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w e65f8 │ │ │ │ - b.w e65f4 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - adds r1, r3, #1 │ │ │ │ - adds r3, r0, r1 │ │ │ │ - ldr r0, [sp, #108] @ 0x6c │ │ │ │ - add r1, r0 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - mla r0, r3, r8, r8 │ │ │ │ - b.w e6530 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ - ldrsb r6, [r6, r4] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrsb r0, [r6, r4] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsrs r4, r1, #25 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - lsrs r6, r5, #24 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - lsrs r0, r0, #20 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - strb r6, [r4, r3] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - mul.w r1, fp, r2 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - adds r3, r2, #1 │ │ │ │ - add r2, r1 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - add r3, r1 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ - vldr s14, [r2] │ │ │ │ - add.w r2, sl, r3, lsl #3 │ │ │ │ - mov r3, r4 │ │ │ │ - vdiv.f32 s15, s13, s14 │ │ │ │ - vstr s15, [sp, #152] @ 0x98 │ │ │ │ - blx 61414 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - mov r2, r4 │ │ │ │ - ldr.w r1, [r9] │ │ │ │ - mov r0, r7 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - adds r1, r3, #1 │ │ │ │ - mla r1, r8, r3, r1 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - blx 62578 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ - str.w r4, [r3, r2, lsl #2] │ │ │ │ - movs r3, #1 │ │ │ │ - b.w e63dc │ │ │ │ - adds r1, r4, #2 │ │ │ │ - movs r6, #2 │ │ │ │ - mov r4, r3 │ │ │ │ - mul.w r2, r0, fp │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - mla r3, r1, fp, r4 │ │ │ │ - add r1, r2 │ │ │ │ - add r2, r0 │ │ │ │ - subs r0, r4, r0 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ - subs r0, #1 │ │ │ │ - add.w r2, sl, r2, lsl #3 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - ldr r4, [pc, #324] @ (e7534 ) │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add r4, pc │ │ │ │ - str r2, [r0, #0] │ │ │ │ - vstr s17, [r0, #4] │ │ │ │ - mov r2, r4 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - subs r1, #1 │ │ │ │ - mla r3, r3, fp, fp │ │ │ │ - str r1, [sp, #124] @ 0x7c │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - adds r1, r3, r1 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - blx 62578 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ - cmp r3, r1 │ │ │ │ - bgt.n e7470 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - cmp r3, #1 │ │ │ │ - ble.n e744c │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - add r3, fp │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r1, sl, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - add r3, fp │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - blx 58120 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ - ldr r2, [sp, #44] @ 0x2c │ │ │ │ - add r1, r8 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - blx 58120 │ │ │ │ - ldr r4, [sp, #148] @ 0x94 │ │ │ │ - cmp r6, #1 │ │ │ │ - beq.n e750c │ │ │ │ - mla r1, r4, r8, r8 │ │ │ │ - adds r0, r4, #1 │ │ │ │ - b.w e664c │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ - subs r3, r3, r1 │ │ │ │ - adds r1, #1 │ │ │ │ - str r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r3, [sp, #108] @ 0x6c │ │ │ │ - mov r2, r4 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - add r3, r1 │ │ │ │ - mla r1, r0, fp, r1 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r3, sl, r3, lsl #3 │ │ │ │ - add.w r1, sl, r1, lsl #3 │ │ │ │ - blx 5d9c8 │ │ │ │ - b.n e7428 │ │ │ │ - ldr r2, [pc, #160] @ (e7538 ) │ │ │ │ - add r0, sp, #148 @ 0x94 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - mov.w fp, #1 │ │ │ │ - add r2, pc │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - b.w e6040 │ │ │ │ - ldr r2, [pc, #140] @ (e753c ) │ │ │ │ - sub.w r3, r1, r8 │ │ │ │ - add r3, r4 │ │ │ │ - add r1, r4 │ │ │ │ - add r2, pc │ │ │ │ - str r2, [sp, #0] │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - ldr.w r0, [r9] │ │ │ │ - subs r0, r0, r4 │ │ │ │ - adds r0, #1 │ │ │ │ - str r0, [sp, #124] @ 0x7c │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r0, [sp, #148] @ 0x94 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ - cmp r3, r0 │ │ │ │ - beq.n e74f2 │ │ │ │ - adds r1, r0, #1 │ │ │ │ - movs r6, #1 │ │ │ │ - mov r4, r3 │ │ │ │ - b.n e73c6 │ │ │ │ - ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - mov fp, r9 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ - subs r6, r2, #1 │ │ │ │ - b.n e704e │ │ │ │ - mla r1, r3, r8, r3 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - b.w e63a8 │ │ │ │ - mov r3, r2 │ │ │ │ - mov r4, r1 │ │ │ │ - subs r6, r2, #1 │ │ │ │ - b.n e704e │ │ │ │ - mla r1, r4, r8, r4 │ │ │ │ - ldr.w r3, [r9] │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - b.w e63a8 │ │ │ │ - mul.w r2, r8, r4 │ │ │ │ - adds r0, r4, #1 │ │ │ │ - mla ip, r4, fp, fp │ │ │ │ - add.w r1, r8, r2 │ │ │ │ - b.w e6664 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - strh r4, [r6, r6] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - │ │ │ │ -000e7540 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d14} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #3560] @ 0xde8 │ │ │ │ - ldr r5, [pc, #908] @ (e78e4 ) │ │ │ │ - sub sp, #444 @ 0x1bc │ │ │ │ - ldr r4, [pc, #908] @ (e78e8 ) │ │ │ │ - mov r6, r3 │ │ │ │ - add r5, pc │ │ │ │ - mov r7, r2 │ │ │ │ - ldr.w ip, [sp, #560] @ 0x230 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ - str r4, [sp, #436] @ 0x1b4 │ │ │ │ - mov.w r4, #0 │ │ │ │ - str r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [sp, #564] @ 0x234 │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ - str r1, [sp, #68] @ 0x44 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - movs r3, #0 │ │ │ │ - ldr r1, [sp, #544] @ 0x220 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ - ldr r4, [r1, #0] │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - str r3, [r0, #0] │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ - ldrd r2, r1, [sp, #548] @ 0x224 │ │ │ │ - str r1, [sp, #132] @ 0x84 │ │ │ │ - ldr r1, [r7, #0] │ │ │ │ - str r0, [sp, #252] @ 0xfc │ │ │ │ - ldr r0, [sp, #556] @ 0x22c │ │ │ │ - ldr r3, [sp, #540] @ 0x21c │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r0, [sp, #164] @ 0xa4 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq.w e8338 │ │ │ │ - subs r2, #8 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ - adds r2, r4, #1 │ │ │ │ - ldr r5, [r5, #0] │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [sp, #100] @ 0x64 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ - sub.w r8, r3, r2 │ │ │ │ - cmp r4, r5 │ │ │ │ - str r2, [sp, #60] @ 0x3c │ │ │ │ - beq.w e89a0 │ │ │ │ - subs r6, r5, #3 │ │ │ │ - cmp r4, r6 │ │ │ │ - bgt.n e7602 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov r9, r2 │ │ │ │ - subs r0, r5, #2 │ │ │ │ - mov r2, r4 │ │ │ │ - mov.w lr, #0 │ │ │ │ - mul.w r7, r3, r4 │ │ │ │ - adds r3, r7, r4 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - adds r2, #1 │ │ │ │ - str.w lr, [r3, #16] │ │ │ │ - str.w lr, [r3, #20] │ │ │ │ - cmp r2, r0 │ │ │ │ - str.w lr, [r3, #24] │ │ │ │ - str.w lr, [r3, #28] │ │ │ │ - add r3, r9 │ │ │ │ - bne.n e75dc │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - adds r3, r4, #3 │ │ │ │ - subs r6, r6, r4 │ │ │ │ - add r3, r7 │ │ │ │ - mla r3, r2, r6, r3 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - subs r3, r5, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ - bge.n e761a │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - subs r3, r5, #2 │ │ │ │ - mla r3, r2, r3, r5 │ │ │ │ - movs r2, #0 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ - str r5, [sp, #260] @ 0x104 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - add.w r3, r7, #1 │ │ │ │ - itt eq │ │ │ │ - moveq r1, r5 │ │ │ │ - moveq r0, r4 │ │ │ │ - sub.w r3, ip, r3, lsl #3 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ - add.w r3, r4, #1 │ │ │ │ - it ne │ │ │ │ - movne r0, #1 │ │ │ │ - cmp r5, r3 │ │ │ │ - blt.w e77d2 │ │ │ │ - ldr r2, [sp, #100] @ 0x64 │ │ │ │ - mov r6, r4 │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - mul.w sl, r7, r3 │ │ │ │ - vldr s17, [pc, #656] @ e78e0 │ │ │ │ - str r1, [sp, #32] │ │ │ │ - mul.w r2, r3, r2 │ │ │ │ - str r0, [sp, #48] @ 0x30 │ │ │ │ - mla r7, r5, r6, r3 │ │ │ │ - add.w r4, r8, r2, lsl #3 │ │ │ │ - mla r2, r3, r5, r0 │ │ │ │ - ldr r3, [pc, #644] @ (e78ec ) │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add.w r9, r8, r2, lsl #3 │ │ │ │ - subs r3, #8 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #396 @ 0x18c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - b.n e7694 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - adds r6, #1 │ │ │ │ - add sl, r3 │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - add r7, r3 │ │ │ │ - ldr r3, [sp, #60] @ 0x3c │ │ │ │ - add r4, r3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - add r9, r3 │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - cmp r3, fp │ │ │ │ - blt.w e77ca │ │ │ │ - add.w r5, r8, r7, lsl #3 │ │ │ │ - add.w fp, r6, #2 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65794 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n e767a │ │ │ │ - vldr s16, [r5] │ │ │ │ - mov r0, r5 │ │ │ │ - strd r7, r7, [sp, #264] @ 0x108 │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - add r0, sp, #292 @ 0x124 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vldr s13, [r3, #4] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vdiv.f32 s14, s15, s16 │ │ │ │ - vdiv.f32 s15, s13, s16 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [sp, #396] @ 0x18c │ │ │ │ - vstr s15, [sp, #400] @ 0x190 │ │ │ │ - blx 62524 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s13, [sp, #296] @ 0x128 │ │ │ │ - mov r0, r5 │ │ │ │ - vldr s15, [sp, #292] @ 0x124 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ - vdiv.f32 s14, s15, s0 │ │ │ │ - vdiv.f32 s15, s13, s0 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [sp, #396] @ 0x18c │ │ │ │ - vstr s15, [sp, #400] @ 0x190 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - mov r0, r5 │ │ │ │ - str r5, [sp, #24] │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - mov r2, r4 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - subs r5, r5, r6 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ - add r5, sp, #284 @ 0x11c │ │ │ │ - vstr s0, [r3] │ │ │ │ - vstr s17, [r3, #4] │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - blx 574e4 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - cmp r2, fp │ │ │ │ - ite le │ │ │ │ - rsble r3, r3, r2 │ │ │ │ - rsbgt r3, r3, fp │ │ │ │ - str r2, [sp, #268] @ 0x10c │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - blx 62524 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - mov r2, r9 │ │ │ │ - mov r1, r5 │ │ │ │ - blx 574e4 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w e767a │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - subs r3, r3, r2 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - blx 62524 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - add r3, sl │ │ │ │ - add.w r2, r2, r3, lsl #3 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - blx 574e4 │ │ │ │ - b.n e767a │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r5, [r3, #0] │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - subs r5, r5, r4 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - adds r5, #1 │ │ │ │ - ldr r0, [pc, #276] @ (e78f0 ) │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add r0, pc │ │ │ │ - subs r3, r3, r2 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ - blx 57478 │ │ │ │ - vmov.f32 s13, #112 @ 0x3f800000 1.0 │ │ │ │ - add r1, sp, #280 @ 0x118 │ │ │ │ - add r0, sp, #276 @ 0x114 │ │ │ │ - vdiv.f32 s14, s13, s0 │ │ │ │ - vstr s0, [sp, #276] @ 0x114 │ │ │ │ - vstr s14, [sp, #280] @ 0x118 │ │ │ │ - blx 639fc │ │ │ │ - ldr r0, [pc, #236] @ (e78f4 ) │ │ │ │ - add r0, pc │ │ │ │ - blx 57478 │ │ │ │ - vmov s15, r5 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - vmov.f32 s17, s0 │ │ │ │ - vcvt.f32.s32 s15, s15 │ │ │ │ - vldr s14, [sp, #276] @ 0x114 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - vdiv.f32 s18, s15, s0 │ │ │ │ - vmul.f32 s18, s18, s14 │ │ │ │ - cbz r3, e7830 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr.w r9, [r2] │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - cmp r9, r3 │ │ │ │ - bgt.w e8338 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - mov fp, r9 │ │ │ │ - ldr r3, [pc, #176] @ (e78f8 ) │ │ │ │ - mov r9, r8 │ │ │ │ - subs r1, #8 │ │ │ │ - ldr r2, [pc, #172] @ (e78fc ) │ │ │ │ - str r1, [sp, #108] @ 0x6c │ │ │ │ - movs r1, #1 │ │ │ │ - str r1, [sp, #36] @ 0x24 │ │ │ │ - add r3, pc │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r2, pc │ │ │ │ - str r3, [sp, #140] @ 0x8c │ │ │ │ - adds r3, #4 │ │ │ │ - mov sl, r1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - adds r3, r2, #4 │ │ │ │ - str r2, [sp, #124] @ 0x7c │ │ │ │ - str r0, [sp, #148] @ 0x94 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - vmov.f32 s28, s18 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - vmov.f32 s18, s17 │ │ │ │ - ldr r2, [sp, #148] @ 0x94 │ │ │ │ - subs r4, r1, #1 │ │ │ │ - add.w r7, fp, #1 │ │ │ │ - mov fp, r9 │ │ │ │ - mul.w r0, sl, r1 │ │ │ │ - str r4, [sp, #196] @ 0xc4 │ │ │ │ - mul.w r3, r3, r1 │ │ │ │ - str r0, [sp, #228] @ 0xe4 │ │ │ │ - str r3, [sp, #248] @ 0xf8 │ │ │ │ - sub.w r3, r0, sl │ │ │ │ - adds r2, r3, r2 │ │ │ │ - adds r5, r1, r0 │ │ │ │ - add r2, r1 │ │ │ │ - str r5, [sp, #220] @ 0xdc │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r2, [sp, #244] @ 0xf4 │ │ │ │ - adds r2, r4, r0 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ - adds r2, r1, r3 │ │ │ │ - adds r3, r4, r3 │ │ │ │ - add.w r1, r9, r5, lsl #3 │ │ │ │ - str r2, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp, #232] @ 0xe8 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - add.w r3, r9, r3, lsl #3 │ │ │ │ - mov r9, sl │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ - movs r2, #0 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ - str r2, [sp, #152] @ 0x98 │ │ │ │ - str r3, [sp, #236] @ 0xec │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - str r7, [sp, #260] @ 0x104 │ │ │ │ - cmp r7, r3 │ │ │ │ - bgt.w e897c │ │ │ │ - mov r8, r3 │ │ │ │ - str.w r9, [sp, #12] │ │ │ │ - add r3, sp, #284 @ 0x11c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - b.n e7908 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - subs.w r0, r4, r9, lsr #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - str r2, [r1, r5] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - lsrs r6, r4, #20 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #368] @ (e7a6c ) │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #352] @ (e7a60 ) │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - cmp r8, r3 │ │ │ │ - blt.w e8648 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov sl, r8 │ │ │ │ - add.w r8, r8, #4294967295 @ 0xffffffff │ │ │ │ - mul.w r6, r3, r8 │ │ │ │ - add.w r5, r6, sl │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ - add.w r4, fp, r5, lsl #3 │ │ │ │ - mov r0, r4 │ │ │ │ - vldr s16, [r4] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmpe.f32 s16, s28 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e7c96 │ │ │ │ - add.w r3, r8, r6 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - adds r2, r6, r2 │ │ │ │ - add.w r6, fp, r3, lsl #3 │ │ │ │ - mov r0, r6 │ │ │ │ - add.w r9, r2, sl │ │ │ │ - str r2, [sp, #16] │ │ │ │ - vldr s19, [r6] │ │ │ │ - add.w r7, fp, r9, lsl #3 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - str.w r9, [sp, #268] @ 0x10c │ │ │ │ - blx 65794 │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - mov r0, r7 │ │ │ │ - vcvt.f32.f64 s20, d0 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - vldr s16, [r3] │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s20, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s20, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vadd.f32 s19, s19, s20 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s16, s0 │ │ │ │ - vadd.f32 s15, s15, s19 │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n e7a32 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r8, r3 │ │ │ │ - ble.n e7a10 │ │ │ │ - ldr r3, [sp, #148] @ 0x94 │ │ │ │ - subs r3, r2, r3 │ │ │ │ - add r3, r8 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - vldr s14, [r3] │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vadd.f32 s15, s15, s14 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, sl │ │ │ │ - ble.n e7a32 │ │ │ │ - add.w r3, fp, r9, lsl #3 │ │ │ │ - vldr s14, [r3, #8] │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vadd.f32 s15, s15, s14 │ │ │ │ - vldr s16, [r4] │ │ │ │ - vmul.f32 s15, s15, s18 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w e7900 │ │ │ │ - mov r0, r4 │ │ │ │ - add.w r3, r8, r2 │ │ │ │ - str r3, [sp, #268] @ 0x10c │ │ │ │ - str r3, [sp, #16] │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r2, [sp, #268] @ 0x10c │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s19, [r2] │ │ │ │ - add.w r2, fp, r3, lsl #3 │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s21, [r4] │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - strd r5, r3, [sp, #264] @ 0x108 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s19, s19, s0 │ │ │ │ - vcmp.f32 s16, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s19, s16 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s21, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - vldr s20, [r3] │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s21, s21 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s21, s21, s0 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s20, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s22, [r7] │ │ │ │ - mov r0, r7 │ │ │ │ - vldr s13, [r7, #4] │ │ │ │ - vldr s14, [r6] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r6, #4] │ │ │ │ - vsub.f32 s14, s14, s22 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - strd r3, r9, [sp, #264] @ 0x108 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s20, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s20, s20, s0 │ │ │ │ - vcmp.f32 s21, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s20, s21 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s22, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s16, [sp, #284] @ 0x11c │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s22, s22 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s22, s22, s0 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s21, [r7] │ │ │ │ - mov r0, r7 │ │ │ │ - vldr s13, [r7, #4] │ │ │ │ - vldr s14, [r6] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vldr s15, [r6, #4] │ │ │ │ - vsub.f32 s14, s14, s21 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - strd r3, r9, [sp, #264] @ 0x108 │ │ │ │ - vsub.f32 s15, s15, s13 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s22, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s16, s22 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s21, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s21, s21 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s22, s21, s0 │ │ │ │ - vldr s21, [sp, #284] @ 0x11c │ │ │ │ - blx 65794 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vadd.f32 s12, s19, s16 │ │ │ │ - vcmpe.f32 s21, #0.0 │ │ │ │ - vdiv.f32 s15, s16, s12 │ │ │ │ - vdiv.f32 s13, s19, s12 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s21, s21 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s14, s21, s0 │ │ │ │ - vcmp.f32 s22, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ls │ │ │ │ - vmovls.f32 s14, s22 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vmul.f32 s14, s13, s20 │ │ │ │ - vmul.f32 s15, s15, s18 │ │ │ │ - vcmp.f32 s28, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it ge │ │ │ │ - vmovge.f32 s15, s28 │ │ │ │ - vcmpe.f32 s14, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w e7900 │ │ │ │ - ldr.w r9, [sp, #12] │ │ │ │ - mov r8, sl │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r1, r8 │ │ │ │ - bge.n e7cb6 │ │ │ │ - add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ - movs r0, #0 │ │ │ │ - mla r2, r9, r2, r8 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - str r0, [r2, #0] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - cmp r8, r3 │ │ │ │ - bge.w e8946 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - it eq │ │ │ │ - moveq r3, r2 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - it eq │ │ │ │ - moveq r3, r8 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - cmp r3, #10 │ │ │ │ - beq.w e86f4 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ - vldr s21, [r3] │ │ │ │ - vldr s22, [r3, #4] │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - cmp r3, #20 │ │ │ │ - beq.w e86d4 │ │ │ │ - add r6, sp, #292 @ 0x124 │ │ │ │ - ldr r3, [sp, #220] @ 0xdc │ │ │ │ - ldr r1, [sp, #224] @ 0xe0 │ │ │ │ - mov r0, r6 │ │ │ │ - add r5, sp, #300 @ 0x12c │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - blx 601e8 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ - mov r0, r5 │ │ │ │ - add r7, sp, #340 @ 0x154 │ │ │ │ - blx 601e8 │ │ │ │ - vldr s15, [sp, #296] @ 0x128 │ │ │ │ - vldr s12, [sp, #304] @ 0x130 │ │ │ │ - mov r0, r7 │ │ │ │ - vldr s14, [sp, #300] @ 0x12c │ │ │ │ - vldr s13, [sp, #292] @ 0x124 │ │ │ │ - vmul.f32 s16, s15, s12 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vmla.f32 s15, s13, s12 │ │ │ │ - vnmls.f32 s16, s13, s14 │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s15, [sp, #344] @ 0x158 │ │ │ │ - vstr s16, [sp, #284] @ 0x11c │ │ │ │ - vstr s16, [sp, #340] @ 0x154 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - vcmp.f32 s16, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w e8726 │ │ │ │ - ldr r1, [sp, #196] @ 0xc4 │ │ │ │ - add.w r7, r8, #1 │ │ │ │ - mov r3, r7 │ │ │ │ - str r7, [sp, #260] @ 0x104 │ │ │ │ - str.w r8, [sp, #12] │ │ │ │ - add.w sl, sp, #404 @ 0x194 │ │ │ │ - str r7, [sp, #16] │ │ │ │ - add r6, sp, #380 @ 0x17c │ │ │ │ - ldr r4, [sp, #148] @ 0x94 │ │ │ │ - add r5, sp, #388 @ 0x184 │ │ │ │ - vldr s17, [pc, #8] @ e7d94 │ │ │ │ - mov r8, fp │ │ │ │ - mov r7, r1 │ │ │ │ - b.n e7f3e │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - mul.w r3, r9, r7 │ │ │ │ - add.w ip, r7, #1 │ │ │ │ - mov r0, sl │ │ │ │ - add.w lr, r3, r7 │ │ │ │ - add.w fp, r3, r9 │ │ │ │ - add r3, ip │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - add.w lr, r8, lr, lsl #3 │ │ │ │ - add ip, fp │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - sub.w fp, fp, r4 │ │ │ │ - vldr s14, [lr, #4] │ │ │ │ - vldr s13, [lr] │ │ │ │ - vldr s20, [r3] │ │ │ │ - add.w r3, r8, ip, lsl #3 │ │ │ │ - vsub.f32 s15, s14, s22 │ │ │ │ - vstr s14, [sp, #384] @ 0x180 │ │ │ │ - vsub.f32 s16, s13, s21 │ │ │ │ - vstr s13, [sp, #380] @ 0x17c │ │ │ │ - ldr.w ip, [r3] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str.w ip, [sp, #388] @ 0x184 │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s15, [sp, #408] @ 0x198 │ │ │ │ - vstr s16, [sp, #284] @ 0x11c │ │ │ │ - vstr s16, [sp, #404] @ 0x194 │ │ │ │ - str r3, [sp, #392] @ 0x188 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [sp, #408] @ 0x198 │ │ │ │ - add.w r3, fp, r7 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - mov r0, sl │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ - vstr s17, [sp, #432] @ 0x1b0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - add.w fp, r7, #4294967295 @ 0xffffffff │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s20, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vadd.f32 s16, s16, s0 │ │ │ │ - ite lt │ │ │ │ - vneglt.f32 s15, s20 │ │ │ │ - vmovge.f32 s15, s20 │ │ │ │ - vadd.f32 s16, s16, s15 │ │ │ │ - vldr s15, [sp, #404] @ 0x194 │ │ │ │ - vdiv.f32 s26, s20, s16 │ │ │ │ - vldr s20, [r3] │ │ │ │ - vdiv.f32 s19, s15, s16 │ │ │ │ - vdiv.f32 s15, s14, s16 │ │ │ │ - vstr s26, [sp, #428] @ 0x1ac │ │ │ │ - vstr s19, [sp, #284] @ 0x11c │ │ │ │ - vstr s19, [sp, #404] @ 0x194 │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s15, [sp, #408] @ 0x198 │ │ │ │ - vstr s15, [sp, #424] @ 0x1a8 │ │ │ │ - vstr s19, [sp, #420] @ 0x1a4 │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r6 │ │ │ │ - vcvt.f32.f64 s25, d0 │ │ │ │ - vldr s23, [sp, #380] @ 0x17c │ │ │ │ - blx 65794 │ │ │ │ - mov r0, r5 │ │ │ │ - vcvt.f32.f64 s24, d0 │ │ │ │ - vldr s16, [sp, #388] @ 0x184 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s20, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s26, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s20, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s26, s26 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s25, #0.0 │ │ │ │ - vmul.f32 s20, s20, s26 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s23, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s25, s25 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s24, #0.0 │ │ │ │ - vadd.f32 s19, s19, s25 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s23, s23 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s24, s24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - vadd.f32 s23, s23, s24 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s16, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s15, s16, s0 │ │ │ │ - vadd.f32 s15, s15, s23 │ │ │ │ - vmul.f32 s15, s15, s19 │ │ │ │ - vmul.f32 s15, s15, s18 │ │ │ │ - vcmpe.f32 s20, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w e8630 │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - mov r7, fp │ │ │ │ - cmp r7, r3 │ │ │ │ - bge.w e7d98 │ │ │ │ - mov fp, r8 │ │ │ │ - str r7, [sp, #20] │ │ │ │ - ldrd r8, r7, [sp, #12] │ │ │ │ - mov r0, sl │ │ │ │ - mul.w r2, r9, r8 │ │ │ │ - add.w r4, r2, r8 │ │ │ │ - add.w r4, fp, r4, lsl #3 │ │ │ │ - vldr s15, [r4, #4] │ │ │ │ - vldr s14, [r4] │ │ │ │ - add.w r4, r2, r9 │ │ │ │ - add r2, r7 │ │ │ │ - str r2, [sp, #260] @ 0x104 │ │ │ │ - add r4, r7 │ │ │ │ - vsub.f32 s22, s15, s22 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - vsub.f32 s21, s14, s21 │ │ │ │ - vstr s15, [sp, #384] @ 0x180 │ │ │ │ - vstr s14, [sp, #380] @ 0x17c │ │ │ │ - vldr s16, [r2] │ │ │ │ - add.w r2, fp, r4, lsl #3 │ │ │ │ - vstr s21, [sp, #284] @ 0x11c │ │ │ │ - vstr s21, [sp, #404] @ 0x194 │ │ │ │ - ldr r4, [r2, #0] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - str r2, [sp, #392] @ 0x188 │ │ │ │ - str r4, [sp, #388] @ 0x184 │ │ │ │ - vstr s22, [sp, #288] @ 0x120 │ │ │ │ - vstr s22, [sp, #408] @ 0x198 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s21, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s14, [sp, #404] @ 0x194 │ │ │ │ - movs r2, #0 │ │ │ │ - vldr s11, [sp, #408] @ 0x198 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s21, s21 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s16, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vadd.f32 s21, s21, s0 │ │ │ │ - ite lt │ │ │ │ - vneglt.f32 s15, s16 │ │ │ │ - vmovge.f32 s15, s16 │ │ │ │ - cmp r1, r3 │ │ │ │ - vadd.f32 s15, s21, s15 │ │ │ │ - vdiv.f32 s13, s14, s15 │ │ │ │ - vdiv.f32 s12, s16, s15 │ │ │ │ - vdiv.f32 s14, s11, s15 │ │ │ │ - vstr s13, [sp, #284] @ 0x11c │ │ │ │ - vstr s13, [sp, #404] @ 0x194 │ │ │ │ - vstr s13, [sp, #420] @ 0x1a4 │ │ │ │ - vstr s14, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [sp, #408] @ 0x198 │ │ │ │ - vstr s14, [sp, #424] @ 0x1a8 │ │ │ │ - vstr s12, [sp, #428] @ 0x1ac │ │ │ │ - bgt.w e8642 │ │ │ │ - cmp r8, r1 │ │ │ │ - mul.w r2, r9, r1 │ │ │ │ - ite ge │ │ │ │ - movge r3, #0 │ │ │ │ - movlt r3, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ - subs r3, r1, #1 │ │ │ │ - adds r0, r1, #1 │ │ │ │ - ldr r5, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ - mla r3, r9, r3, r1 │ │ │ │ - str.w fp, [sp, #92] @ 0x5c │ │ │ │ - mul.w lr, r9, r0 │ │ │ │ - vldr s19, [pc, #-688] @ e7d94 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #100] @ 0x64 │ │ │ │ - mul.w ip, r4, r1 │ │ │ │ - mov sl, lr │ │ │ │ - str.w ip, [sp, #52] @ 0x34 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ - mul.w r3, r3, r1 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ - str.w ip, [sp, #188] @ 0xbc │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - adds r3, r2, r1 │ │ │ │ - strd r7, lr, [sp, #200] @ 0xc8 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - adds r3, r2, r5 │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #180] @ 0xb4 │ │ │ │ - add.w r3, r1, lr │ │ │ │ - add.w r3, fp, r3, lsl #3 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ - mul.w r3, r4, r0 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr.w r3, [pc, #2352] @ e89c0 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ - adds r3, r0, r2 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ - add.w r3, fp, r5, lsl #3 │ │ │ │ - mov fp, r9 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ - add r3, sp, #412 @ 0x19c │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - add r3, sp, #420 @ 0x1a4 │ │ │ │ - str r3, [sp, #84] @ 0x54 │ │ │ │ - add r3, sp, #428 @ 0x1ac │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ - add r3, sp, #364 @ 0x16c │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.w e835e │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldrd r1, r2, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #124] @ 0x7c │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ - blx 668cc │ │ │ │ - vldr s13, [sp, #432] @ 0x1b0 │ │ │ │ - vldr s15, [sp, #368] @ 0x170 │ │ │ │ - vldr s14, [sp, #428] @ 0x1ac │ │ │ │ - vldr s12, [sp, #364] @ 0x16c │ │ │ │ - vmul.f32 s20, s13, s15 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - vmla.f32 s15, s13, s12 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - cmp r3, r2 │ │ │ │ - vstr s14, [sp, #372] @ 0x174 │ │ │ │ - vnmls.f32 s20, s14, s12 │ │ │ │ - vstr s13, [sp, #376] @ 0x178 │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s20, [sp, #284] @ 0x11c │ │ │ │ - blt.n e81b4 │ │ │ │ - ldrd r7, r4, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr.w r9, [sp, #108] @ 0x6c │ │ │ │ - add r5, sp, #300 @ 0x12c │ │ │ │ - ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [r4] │ │ │ │ - vldr s15, [sp, #304] @ 0x130 │ │ │ │ - adds r6, #1 │ │ │ │ - vldr s10, [r4, #4] │ │ │ │ - vldr s5, [sp, #300] @ 0x12c │ │ │ │ - vmul.f32 s14, s11, s15 │ │ │ │ - vldr s13, [r4, #12] │ │ │ │ - vmul.f32 s15, s15, s10 │ │ │ │ - vldr s12, [r4, #8] │ │ │ │ - vmla.f32 s14, s5, s10 │ │ │ │ - vldr s7, [sp, #376] @ 0x178 │ │ │ │ - vmul.f32 s8, s20, s13 │ │ │ │ - vldr s6, [sp, #372] @ 0x174 │ │ │ │ - vmul.f32 s9, s20, s12 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - vnmls.f32 s15, s5, s11 │ │ │ │ - str r7, [sp, #268] @ 0x10c │ │ │ │ - cmp r3, r6 │ │ │ │ - add r7, fp │ │ │ │ - vstr s8, [sp, #312] @ 0x138 │ │ │ │ - vstr s9, [sp, #308] @ 0x134 │ │ │ │ - vadd.f32 s14, s14, s8 │ │ │ │ - vadd.f32 s15, s15, s9 │ │ │ │ - vmul.f32 s8, s14, s7 │ │ │ │ - vmul.f32 s9, s14, s6 │ │ │ │ - vsub.f32 s10, s10, s14 │ │ │ │ - vmla.f32 s9, s15, s7 │ │ │ │ - vsub.f32 s11, s11, s15 │ │ │ │ - vnmls.f32 s8, s15, s6 │ │ │ │ - vstr s10, [r4, #4] │ │ │ │ - vstr s11, [r4] │ │ │ │ - vsub.f32 s15, s13, s9 │ │ │ │ - vstr s9, [sp, #296] @ 0x128 │ │ │ │ - vsub.f32 s14, s12, s8 │ │ │ │ - vstr s8, [sp, #292] @ 0x124 │ │ │ │ - vstr s15, [r4, #12] │ │ │ │ - vstr s14, [r4, #8] │ │ │ │ - add r4, r9 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - bge.n e8116 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - adds r3, #2 │ │ │ │ - str r3, [sp, #268] @ 0x10c │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - cmp r3, r2 │ │ │ │ - blt.n e82a6 │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - add r5, sp, #300 @ 0x12c │ │ │ │ - add r6, sp, #372 @ 0x174 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r5, [sp, #92] @ 0x5c │ │ │ │ - add.w r7, r3, r2, lsl #3 │ │ │ │ - add.w r4, r3, sl, lsl #3 │ │ │ │ - vldr s13, [r7, #4] │ │ │ │ - mov r1, r8 │ │ │ │ - vldr s15, [sp, #368] @ 0x170 │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s14, [r7] │ │ │ │ - add.w r3, r9, sl │ │ │ │ - vldr s11, [sp, #364] @ 0x16c │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - vmul.f32 s12, s15, s13 │ │ │ │ - vldr s17, [r4] │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vldr s16, [r4, #4] │ │ │ │ - vmla.f32 s15, s11, s13 │ │ │ │ - str r3, [sp, #268] @ 0x10c │ │ │ │ - vmul.f32 s17, s20, s17 │ │ │ │ - adds r7, #8 │ │ │ │ - vnmls.f32 s12, s11, s14 │ │ │ │ - vmul.f32 s16, s20, s16 │ │ │ │ - adds r4, #8 │ │ │ │ - vstr s17, [sp, #300] @ 0x12c │ │ │ │ - vstr s16, [sp, #304] @ 0x130 │ │ │ │ - vadd.f32 s16, s15, s16 │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vadd.f32 s17, s12, s17 │ │ │ │ - vstr s12, [sp, #292] @ 0x124 │ │ │ │ - vsub.f32 s13, s13, s16 │ │ │ │ - vsub.f32 s14, s14, s17 │ │ │ │ - vstr s13, [r7, #-4] │ │ │ │ - vstr s13, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [r7, #-8] │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sp, #304] @ 0x130 │ │ │ │ - vldr s12, [sp, #300] @ 0x12c │ │ │ │ - vldr s14, [r4, #-8] │ │ │ │ - vmul.f32 s13, s16, s11 │ │ │ │ - vldr s15, [r4, #-4] │ │ │ │ - vmul.f32 s16, s16, s12 │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - vmla.f32 s16, s17, s11 │ │ │ │ - vnmls.f32 s13, s17, s12 │ │ │ │ - add.w r3, r5, r3, lsl #3 │ │ │ │ - vsub.f32 s15, s15, s16 │ │ │ │ - vstr s16, [sp, #296] @ 0x128 │ │ │ │ - vsub.f32 s14, s14, s13 │ │ │ │ - vstr s13, [sp, #292] @ 0x124 │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [r3] │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - cmp r3, r9 │ │ │ │ - bge.n e81e4 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.n e8398 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - ite ne │ │ │ │ - movne r3, #0 │ │ │ │ - andeq.w r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne.w e84a0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ - add sl, fp │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [sp, #100] @ 0x64 │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - adds r2, #1 │ │ │ │ - ldr r1, [sp, #60] @ 0x3c │ │ │ │ - add r3, fp │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add r3, r0 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #260] @ 0x104 │ │ │ │ - cmp r3, r2 │ │ │ │ - bge.w e80b2 │ │ │ │ - mov r9, fp │ │ │ │ - ldr r7, [sp, #200] @ 0xc8 │ │ │ │ - ldr.w fp, [sp, #92] @ 0x5c │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ - ldr r3, [sp, #212] @ 0xd4 │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - str r3, [sp, #412] @ 0x19c │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ - blx 65794 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w e8650 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #152] @ 0x98 │ │ │ │ - cmp r3, #31 │ │ │ │ - bne.w e78ca │ │ │ │ - ldr r3, [sp, #252] @ 0xfc │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - str r2, [r3, #0] │ │ │ │ - ldr.w r2, [pc, #1672] @ e89c4 │ │ │ │ - ldr.w r3, [pc, #1672] @ e89c8 │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #436] @ 0x1b4 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w e89ba │ │ │ │ - movs r0, #0 │ │ │ │ - add sp, #444 @ 0x1bc │ │ │ │ - vpop {d8-d14} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ - ldr r7, [sp, #140] @ 0x8c │ │ │ │ - ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r8 │ │ │ │ - str r7, [sp, #0] │ │ │ │ - mov r0, r5 │ │ │ │ - blx 5d9c8 │ │ │ │ - ldr r4, [sp, #64] @ 0x40 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r5 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 668cc │ │ │ │ - ldr r3, [sp, #420] @ 0x1a4 │ │ │ │ - str r3, [r6, #0] │ │ │ │ - ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - vstr s19, [r6, #8] │ │ │ │ - vstr s19, [r6, #12] │ │ │ │ - b.n e80cc │ │ │ │ - ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - ldr.w r8, [r2] │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - cmp r3, r8 │ │ │ │ - blt.n e82ae │ │ │ │ - ldr r1, [sp, #48] @ 0x30 │ │ │ │ - add r5, sp, #300 @ 0x12c │ │ │ │ - ldr r3, [sp, #52] @ 0x34 │ │ │ │ - add r6, sp, #372 @ 0x174 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ - mov r9, r8 │ │ │ │ - add.w r4, r3, r8 │ │ │ │ - add.w r3, r1, r8 │ │ │ │ - str.w sl, [sp, #28] │ │ │ │ - mov r8, r1 │ │ │ │ - add.w r7, r2, r3, lsl #3 │ │ │ │ - add.w r4, r2, r4, lsl #3 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r1, r3 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - mov r5, r2 │ │ │ │ - b.n e83da │ │ │ │ - add.w r1, r8, r9 │ │ │ │ - vldr s13, [r4, #4] │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s15, [sp, #368] @ 0x170 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - vldr s14, [r4] │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - vldr s11, [sp, #364] @ 0x16c │ │ │ │ - adds r4, #8 │ │ │ │ - vmul.f32 s12, s15, s13 │ │ │ │ - vldr s21, [sl, #-8] │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vldr s16, [sl, #-4] │ │ │ │ - vmla.f32 s15, s11, s13 │ │ │ │ - str r1, [sp, #268] @ 0x10c │ │ │ │ - vmul.f32 s21, s20, s21 │ │ │ │ - mov r1, r7 │ │ │ │ - vnmls.f32 s12, s11, s14 │ │ │ │ - vmul.f32 s16, s20, s16 │ │ │ │ - vstr s21, [sp, #300] @ 0x12c │ │ │ │ - vstr s16, [sp, #304] @ 0x130 │ │ │ │ - vadd.f32 s16, s15, s16 │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vadd.f32 s21, s12, s21 │ │ │ │ - vstr s12, [sp, #292] @ 0x124 │ │ │ │ - vsub.f32 s13, s13, s16 │ │ │ │ - vsub.f32 s14, s14, s21 │ │ │ │ - vstr s13, [r4, #-4] │ │ │ │ - vstr s13, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [r4, #-8] │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - blx 62524 │ │ │ │ - vldr s11, [sp, #304] @ 0x130 │ │ │ │ - vldr s12, [sp, #300] @ 0x12c │ │ │ │ - vldr s14, [sl, #-8] │ │ │ │ - vmul.f32 s13, s16, s11 │ │ │ │ - vldr s15, [sl, #-4] │ │ │ │ - vmul.f32 s16, s16, s12 │ │ │ │ - ldr r1, [sp, #268] @ 0x10c │ │ │ │ - vmla.f32 s16, s21, s11 │ │ │ │ - vnmls.f32 s13, s21, s12 │ │ │ │ - add.w r1, r5, r1, lsl #3 │ │ │ │ - vsub.f32 s15, s15, s16 │ │ │ │ - vstr s16, [sp, #296] @ 0x128 │ │ │ │ - vsub.f32 s14, s14, s13 │ │ │ │ - vstr s13, [sp, #292] @ 0x124 │ │ │ │ - vstr s15, [r1, #4] │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [r1] │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - cmp r1, r9 │ │ │ │ - bge.n e83d6 │ │ │ │ - ldr.w sl, [sp, #28] │ │ │ │ - b.n e82ae │ │ │ │ - vldr s13, [sp, #364] @ 0x16c │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - vldr s15, [sp, #368] @ 0x170 │ │ │ │ - ldr r4, [sp, #76] @ 0x4c │ │ │ │ - vsub.f32 s14, s14, s13 │ │ │ │ - vsub.f32 s15, s19, s15 │ │ │ │ - mov r0, r4 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [sp, #412] @ 0x19c │ │ │ │ - vstr s15, [sp, #416] @ 0x1a0 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #412] @ 0x19c │ │ │ │ - vldr s13, [sp, #416] @ 0x1a0 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ - add r0, sp, #292 @ 0x124 │ │ │ │ - strd r3, r3, [sp, #264] @ 0x108 │ │ │ │ - vdiv.f32 s14, s15, s0 │ │ │ │ - vdiv.f32 s15, s13, s0 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [sp, #412] @ 0x19c │ │ │ │ - vstr s15, [sp, #416] @ 0x1a0 │ │ │ │ + add r2, r7 │ │ │ │ + bne.n e82be │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + subs r1, r0, r2 │ │ │ │ + ldr r0, [sp, #148] @ 0x94 │ │ │ │ + subs r2, r6, #1 │ │ │ │ + subs r1, #1 │ │ │ │ + add r2, r5 │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + mla r2, r0, r1, r2 │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + add.w r4, r2, r3 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ + ble.w e8542 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ + mov r7, r3 │ │ │ │ + mla r5, r1, r3, r2 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + add.w r5, r2, r5, lsl #3 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + mul.w r6, r2, r3 │ │ │ │ + add r3, sp, #268 @ 0x10c │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r3, sp, #276 @ 0x114 │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + add r3, sp, #284 @ 0x11c │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + cmp r4, r7 │ │ │ │ + str r4, [sp, #212] @ 0xd4 │ │ │ │ + blt.w e846e │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + vmov.f32 s24, s20 │ │ │ │ + sub.w r4, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + mov sl, r7 │ │ │ │ + subs r3, r3, r7 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + sub.w r0, r7, sl │ │ │ │ + ldr r1, [sp, #228] @ 0xe4 │ │ │ │ + add r0, r1 │ │ │ │ + add r1, r3 │ │ │ │ + add r1, r6 │ │ │ │ + add r0, r9 │ │ │ │ + strd r0, r0, [sp, #200] @ 0xc8 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ blx 62524 │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [sp, #268] @ 0x10c │ │ │ │ - vldr s11, [sp, #296] @ 0x128 │ │ │ │ - vldr s13, [sp, #292] @ 0x124 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vldr s12, [r3] │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ + vldr s11, [sp, #272] @ 0x110 │ │ │ │ + vldr s15, [r4, #12] │ │ │ │ + vldr s13, [sp, #268] @ 0x10c │ │ │ │ + vldr s12, [r4, #8] │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ + ldr r1, [sp, #204] @ 0xcc │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [r3] │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - cmp r3, r1 │ │ │ │ - bge.n e8582 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ - ldr r1, [sp, #204] @ 0xcc │ │ │ │ - adds r3, #2 │ │ │ │ - vldr s11, [sp, #416] @ 0x1a0 │ │ │ │ - add r3, r1 │ │ │ │ - str r3, [sp, #268] @ 0x10c │ │ │ │ - vldr s13, [sp, #412] @ 0x19c │ │ │ │ - add.w r3, r2, r3, lsl #3 │ │ │ │ - vldr s15, [r3, #4] │ │ │ │ - vldr s12, [r3] │ │ │ │ + vldr s12, [r1] │ │ │ │ + vldr s13, [r1, #4] │ │ │ │ + mov r1, r5 │ │ │ │ + vstr s15, [sp, #264] @ 0x108 │ │ │ │ + vsub.f32 s15, s13, s15 │ │ │ │ + vstr s14, [sp, #260] @ 0x104 │ │ │ │ + vsub.f32 s14, s12, s14 │ │ │ │ + vstr s15, [sp, #256] @ 0x100 │ │ │ │ + vstr s14, [sp, #252] @ 0xfc │ │ │ │ + blx 62524 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #228] @ 0xe4 │ │ │ │ + sub.w r1, r3, sl │ │ │ │ + vldr s15, [sp, #280] @ 0x118 │ │ │ │ + add r1, r0 │ │ │ │ + add r0, r8 │ │ │ │ + add r1, r9 │ │ │ │ + vldr s21, [r4, #8] │ │ │ │ + add.w r0, fp, r0, lsl #3 │ │ │ │ + vldr s20, [r4, #12] │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + vldr s12, [sp, #276] @ 0x114 │ │ │ │ + vldr s22, [sp, #252] @ 0xfc │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + vldr s14, [r0] │ │ │ │ + vldr s11, [r1, #4] │ │ │ │ + vldr s13, [r1] │ │ │ │ + mov r1, r5 │ │ │ │ + vmul.f32 s21, s14, s21 │ │ │ │ + vmul.f32 s20, s14, s20 │ │ │ │ + vstr s14, [sp, #216] @ 0xd8 │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ + vldr s23, [sp, #256] @ 0x100 │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s15, [r3, #4] │ │ │ │ - vstr s14, [r3] │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - add r1, sp, #272 @ 0x110 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r7, [sp, #188] @ 0xbc │ │ │ │ - subs r6, r4, r2 │ │ │ │ - add r2, sp, #284 @ 0x11c │ │ │ │ - strd fp, sl, [sp, #168] @ 0xa8 │ │ │ │ - ldrd r5, r8, [sp, #180] @ 0xb4 │ │ │ │ - mov sl, r2 │ │ │ │ - ldr.w r9, [sp, #108] @ 0x6c │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ - str r1, [sp, #156] @ 0x9c │ │ │ │ - str r7, [sp, #28] │ │ │ │ - b.n e85da │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - mov r0, sl │ │ │ │ - str r6, [sp, #268] @ 0x10c │ │ │ │ + vsub.f32 s23, s23, s15 │ │ │ │ + vsub.f32 s22, s22, s14 │ │ │ │ blx 62524 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, fp │ │ │ │ - blx 574e4 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ + vldr s13, [sp, #288] @ 0x120 │ │ │ │ + vldr s15, [sp, #284] @ 0x11c │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + vmul.f32 s14, s20, s13 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vmul.f32 s20, s20, s15 │ │ │ │ + vmla.f32 s20, s21, s13 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + add r9, r3 │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + vnmls.f32 s14, s21, s15 │ │ │ │ + add r4, r3 │ │ │ │ + vadd.f32 s15, s20, s23 │ │ │ │ + vadd.f32 s14, s14, s22 │ │ │ │ + vstr s15, [r1, #4] │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s14, [r1] │ │ │ │ + ldr r1, [sp, #212] @ 0xd4 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + cmp r1, sl │ │ │ │ + bge.w e8348 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ + vmov.f32 s20, s24 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + add r4, r3 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add.w r9, r4, #1 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - cbnz r3, e8608 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ - ldr r2, [sp, #40] @ 0x28 │ │ │ │ - adds r4, #1 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - adds r6, #1 │ │ │ │ - add r5, r9 │ │ │ │ - cmp r3, r4 │ │ │ │ - add r1, r2 │ │ │ │ - ldr r2, [sp, #60] @ 0x3c │ │ │ │ - str r1, [sp, #28] │ │ │ │ - add r8, r2 │ │ │ │ - blt.n e862a │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ - cmp r2, r4 │ │ │ │ - beq.n e85c4 │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - cmp r3, r4 │ │ │ │ - it le │ │ │ │ - addle.w fp, sp, #268 @ 0x10c │ │ │ │ - ble.n e85a6 │ │ │ │ - add.w fp, sp, #268 @ 0x10c │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - mov r0, fp │ │ │ │ - sub.w ip, r7, r4 │ │ │ │ - str.w ip, [sp, #268] @ 0x10c │ │ │ │ - blx 574e4 │ │ │ │ - b.n e85a6 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - mov r0, sl │ │ │ │ + adds r1, r2, r3 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #204] @ 0xcc │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + cmp r3, r1 │ │ │ │ + it ge │ │ │ │ + movge r3, r1 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + cmp r3, r9 │ │ │ │ + blt.n e852a │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add r4, sp, #252 @ 0xfc │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r1, [sp, #228] @ 0xe4 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + mul.w sl, r9, r3 │ │ │ │ + str.w r8, [sp, #108] @ 0x6c │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, sl │ │ │ │ + mov sl, r3 │ │ │ │ + sub.w r0, r7, r9 │ │ │ │ + add r1, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + add r1, fp │ │ │ │ + strd r1, r1, [sp, #200] @ 0xc8 │ │ │ │ + mov r1, r5 │ │ │ │ blx 62524 │ │ │ │ - ldr r3, [sp, #132] @ 0x84 │ │ │ │ - ldr r0, [sp, #156] @ 0x9c │ │ │ │ - mov r1, sl │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - add r2, r3 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ - add.w r2, r3, r2, lsl #3 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ - blx 574e4 │ │ │ │ - b.n e85c2 │ │ │ │ - ldrd fp, sl, [sp, #168] @ 0xa8 │ │ │ │ - b.n e82c4 │ │ │ │ - ldr r3, [sp, #196] @ 0xc4 │ │ │ │ - mov r1, r7 │ │ │ │ + ldr r1, [sp, #228] @ 0xe4 │ │ │ │ + sub.w r0, r4, r9 │ │ │ │ + vldr s15, [sp, #256] @ 0x100 │ │ │ │ + add r0, r1 │ │ │ │ + vldr s13, [sp, #252] @ 0xfc │ │ │ │ + add r0, fp │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add fp, sl │ │ │ │ + add.w r0, r8, r0, lsl #3 │ │ │ │ + vldr s11, [r0, #4] │ │ │ │ + vldr s14, [r0] │ │ │ │ + ldr r0, [sp, #204] @ 0xcc │ │ │ │ + vmul.f32 s12, s15, s11 │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s11 │ │ │ │ + add.w r0, r8, r0, lsl #3 │ │ │ │ + vnmls.f32 s12, s13, s14 │ │ │ │ + vldr s13, [r0] │ │ │ │ + vldr s14, [r0, #4] │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + vsub.f32 s15, s14, s15 │ │ │ │ + add.w r0, r8, r0, lsl #3 │ │ │ │ + vsub.f32 s13, s13, s12 │ │ │ │ + vstr s15, [r0, #4] │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s13, [r0] │ │ │ │ + ldr r0, [sp, #212] @ 0xd4 │ │ │ │ + vstr s13, [sp, #244] @ 0xf4 │ │ │ │ + cmp r0, r9 │ │ │ │ + bge.n e84a8 │ │ │ │ mov fp, r8 │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - ldrd r8, r7, [sp, #12] │ │ │ │ - cmp r1, r3 │ │ │ │ - ble.w e801e │ │ │ │ - add r3, sp, #412 @ 0x19c │ │ │ │ - str r3, [sp, #76] @ 0x4c │ │ │ │ - b.n e8306 │ │ │ │ - ldr.w r9, [sp, #12] │ │ │ │ - b.w e7c9c │ │ │ │ - ldr r0, [sp, #76] @ 0x4c │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #412] @ 0x19c │ │ │ │ - movs r3, #0 │ │ │ │ - vldr s13, [sp, #416] @ 0x1a0 │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ - vdiv.f32 s14, s15, s0 │ │ │ │ - vdiv.f32 s15, s13, s0 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - vstr s0, [r2] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ - cmp r3, r2 │ │ │ │ - it le │ │ │ │ - addle r4, sp, #260 @ 0x104 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [sp, #412] @ 0x19c │ │ │ │ - vstr s15, [sp, #416] @ 0x1a0 │ │ │ │ - bgt.w e8928 │ │ │ │ - ldr r3, [sp, #228] @ 0xe4 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r5, [sp, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #816] @ (e89cc ) │ │ │ │ - adds r2, r3, r5 │ │ │ │ - ldrd r6, r1, [sp, #72] @ 0x48 │ │ │ │ - add r4, pc │ │ │ │ - mov r3, r4 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - subs r5, r6, r5 │ │ │ │ - str r5, [sp, #260] @ 0x104 │ │ │ │ - blx 574e4 │ │ │ │ - ldr r3, [sp, #68] @ 0x44 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq.w e8326 │ │ │ │ - ldr r2, [sp, #132] @ 0x84 │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r0, [sp, #248] @ 0xf8 │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ - add r2, r0 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ - add.w r2, r0, r2, lsl #3 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ - blx 574e4 │ │ │ │ - b.n e8326 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ - vmov.f32 s14, #104 @ 0x3f400000 0.750 │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vmla.f32 s21, s15, s14 │ │ │ │ - b.w e7d70 │ │ │ │ - mla r2, r9, r8, r8 │ │ │ │ - vmov.f32 s14, #104 @ 0x3f400000 0.750 │ │ │ │ - add.w r1, fp, r2, lsl #3 │ │ │ │ - add.w r2, fp, r2, lsl #3 │ │ │ │ - vldr s15, [r1, #8] │ │ │ │ - vldr s21, [r2] │ │ │ │ - vldr s22, [r2, #4] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vmla.f32 s21, s15, s14 │ │ │ │ - b.w e7d70 │ │ │ │ - ldr r3, [sp, #236] @ 0xec │ │ │ │ - vmov.f32 s15, #96 @ 0x3f000000 0.5 │ │ │ │ - add r4, sp, #348 @ 0x15c │ │ │ │ - ldr.w sl, [pc, #672] @ e89d0 │ │ │ │ - mov r0, r4 │ │ │ │ - add sl, pc │ │ │ │ - vldr s13, [r3] │ │ │ │ - add.w sl, sl, #4 │ │ │ │ - vldr s14, [r3, #4] │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + ldr.w r8, [sp, #108] @ 0x6c │ │ │ │ + ldr r3, [sp, #84] @ 0x54 │ │ │ │ + adds r7, #1 │ │ │ │ + add r5, r3 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + add r6, r3 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, r7 │ │ │ │ + blt.n e8542 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ - vsub.f32 s13, s13, s21 │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - vsub.f32 s14, s14, s22 │ │ │ │ - vmul.f32 s20, s13, s15 │ │ │ │ - vstr s13, [sp, #292] @ 0x124 │ │ │ │ - vmul.f32 s15, s14, s15 │ │ │ │ - vstr s14, [sp, #296] @ 0x128 │ │ │ │ - vstr s20, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #288] @ 0x120 │ │ │ │ - vstr s20, [sp, #348] @ 0x15c │ │ │ │ - vstr s15, [sp, #352] @ 0x160 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s20, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s19, [sp, #348] @ 0x15c │ │ │ │ - mov r0, r4 │ │ │ │ - add r4, sp, #308 @ 0x134 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s20, s20 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s20, s20, s0 │ │ │ │ - blx 65794 │ │ │ │ - vcmpe.f32 s19, #0.0 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #348] @ 0x15c │ │ │ │ - mov r2, sl │ │ │ │ - vldr s13, [sp, #352] @ 0x160 │ │ │ │ - add r1, sp, #316 @ 0x13c │ │ │ │ - mov r0, r4 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vcmpe.f32 s0, #0.0 │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s19, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s0, s0 │ │ │ │ - vadd.f32 s19, s19, s0 │ │ │ │ - vcmp.f32 s16, s19 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + adds r4, r2, r3 │ │ │ │ + b.n e832e │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + cmp r3, r6 │ │ │ │ + blt.n e864c │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r7, [sp, #228] @ 0xe4 │ │ │ │ + mul.w r2, r2, r1 │ │ │ │ + mla r1, r4, r1, r0 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ + add.w sl, r0, r1, lsl #3 │ │ │ │ + adds r0, r7, r6 │ │ │ │ + subs r7, #1 │ │ │ │ + subs r0, r0, r3 │ │ │ │ + add r7, r6 │ │ │ │ + mov r1, r3 │ │ │ │ + subs r7, r7, r3 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + add r0, r8 │ │ │ │ + add r7, r2 │ │ │ │ + add.w lr, r1, r3 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ + sub.w r2, r2, r8 │ │ │ │ + adds r4, r0, #4 │ │ │ │ + add r0, fp │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + mov.w r9, r2, lsl #3 │ │ │ │ + add r4, fp │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + movs r3, #0 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + adds r3, r6, r3 │ │ │ │ + cmp r3, lr │ │ │ │ + mov ip, r3 │ │ │ │ it ge │ │ │ │ - vmovge.f32 s19, s16 │ │ │ │ - vdiv.f32 s14, s15, s19 │ │ │ │ - vdiv.f32 s15, s13, s19 │ │ │ │ - vstr s14, [sp, #316] @ 0x13c │ │ │ │ - vstr s15, [sp, #320] @ 0x140 │ │ │ │ - blx 5d1b4 │ │ │ │ - vldr s15, [sp, #340] @ 0x154 │ │ │ │ + movge ip, lr │ │ │ │ + cmp ip, r1 │ │ │ │ + blt.w e8a9a │ │ │ │ + add.w r5, ip, #1 │ │ │ │ + str.w lr, [sp, #44] @ 0x2c │ │ │ │ + str.w ip, [sp, #88] @ 0x58 │ │ │ │ + add.w r3, r9, r0 │ │ │ │ + ldr.w ip, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ - vldr s13, [sp, #344] @ 0x158 │ │ │ │ - add r1, sp, #332 @ 0x14c │ │ │ │ - add r0, sp, #324 @ 0x144 │ │ │ │ - vdiv.f32 s14, s15, s19 │ │ │ │ - vdiv.f32 s15, s13, s19 │ │ │ │ - vstr s14, [sp, #332] @ 0x14c │ │ │ │ - vstr s15, [sp, #336] @ 0x150 │ │ │ │ - blx 5d1b4 │ │ │ │ - vldr s14, [sp, #308] @ 0x134 │ │ │ │ - mov r1, r5 │ │ │ │ - vldr s12, [sp, #324] @ 0x144 │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s15, [sp, #312] @ 0x138 │ │ │ │ - vldr s13, [sp, #328] @ 0x148 │ │ │ │ - vadd.f32 s14, s14, s12 │ │ │ │ - vadd.f32 s15, s15, s13 │ │ │ │ - vstr s14, [sp, #300] @ 0x12c │ │ │ │ - vstr s15, [sp, #304] @ 0x130 │ │ │ │ - blx 601e8 │ │ │ │ - vcmpe.f32 s20, #0.0 │ │ │ │ - vldr s15, [sp, #292] @ 0x124 │ │ │ │ - vldr s14, [sp, #296] @ 0x128 │ │ │ │ - vmul.f32 s15, s19, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - vmul.f32 s19, s19, s14 │ │ │ │ - vstr s15, [sp, #284] @ 0x11c │ │ │ │ - vstr s15, [sp, #356] @ 0x164 │ │ │ │ - vstr s19, [sp, #288] @ 0x120 │ │ │ │ - vstr s19, [sp, #360] @ 0x168 │ │ │ │ - ble.n e88d2 │ │ │ │ - vldr s13, [sp, #348] @ 0x15c │ │ │ │ - mov r0, r6 │ │ │ │ - vldr s12, [sp, #352] @ 0x160 │ │ │ │ - vdiv.f32 s14, s13, s20 │ │ │ │ - vdiv.f32 s13, s12, s20 │ │ │ │ - vmul.f32 s15, s15, s14 │ │ │ │ - vstr s14, [sp, #284] @ 0x11c │ │ │ │ - vstr s13, [sp, #288] @ 0x120 │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - vstr s13, [sp, #296] @ 0x128 │ │ │ │ - vcvt.f64.f32 d12, s15 │ │ │ │ - blx 65794 │ │ │ │ - vmov.f64 d13, d0 │ │ │ │ - add r0, sp, #356 @ 0x164 │ │ │ │ - blx 65794 │ │ │ │ - vldr s15, [sp, #356] @ 0x164 │ │ │ │ - vldr s19, [sp, #360] @ 0x168 │ │ │ │ - vmla.f64 d12, d13, d0 │ │ │ │ - vcmpe.f64 d12, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - itttt mi │ │ │ │ - vnegmi.f32 s15, s15 │ │ │ │ - vnegmi.f32 s19, s19 │ │ │ │ - vstrmi s15, [sp, #300] @ 0x12c │ │ │ │ - vstrmi s19, [sp, #304] @ 0x130 │ │ │ │ - itt mi │ │ │ │ - vstrmi s15, [sp, #356] @ 0x164 │ │ │ │ - vstrmi s19, [sp, #360] @ 0x168 │ │ │ │ - vldr s14, [sp, #352] @ 0x160 │ │ │ │ - mov r2, r4 │ │ │ │ - vldr s13, [sp, #348] @ 0x15c │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r5 │ │ │ │ - vadd.f32 s13, s13, s15 │ │ │ │ - vadd.f32 s15, s14, s19 │ │ │ │ - vstr s13, [sp, #308] @ 0x134 │ │ │ │ - vstr s15, [sp, #312] @ 0x138 │ │ │ │ - blx 58bd0 │ │ │ │ - vldr s15, [sp, #344] @ 0x158 │ │ │ │ - vldr s11, [sp, #304] @ 0x130 │ │ │ │ - vldr s13, [sp, #300] @ 0x12c │ │ │ │ - vldr s12, [sp, #340] @ 0x154 │ │ │ │ + ldr.w lr, [sp, #92] @ 0x5c │ │ │ │ + vldr s15, [r2, #4] │ │ │ │ + adds r1, #1 │ │ │ │ + vldr s11, [r0, #4] │ │ │ │ + cmp r1, r5 │ │ │ │ + vldr s13, [r4, #-4] │ │ │ │ + vldr s12, [r2] │ │ │ │ + add r2, ip │ │ │ │ vmul.f32 s14, s15, s11 │ │ │ │ + vldr s19, [r3, #-8] │ │ │ │ vmul.f32 s15, s13, s15 │ │ │ │ + vldr s16, [r3, #-4] │ │ │ │ vmla.f32 s15, s12, s11 │ │ │ │ vnmls.f32 s14, s12, s13 │ │ │ │ - vsub.f32 s22, s22, s15 │ │ │ │ - vstr s15, [sp, #296] @ 0x128 │ │ │ │ - vsub.f32 s21, s21, s14 │ │ │ │ - vstr s14, [sp, #292] @ 0x124 │ │ │ │ - b.w e7d70 │ │ │ │ - add r4, sp, #284 @ 0x11c │ │ │ │ - ldr r1, [sp, #76] @ 0x4c │ │ │ │ - mov r0, r4 │ │ │ │ - subs r3, r3, r2 │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - blx 62524 │ │ │ │ - mov r1, r4 │ │ │ │ - add r4, sp, #260 @ 0x104 │ │ │ │ + vsub.f32 s16, s16, s15 │ │ │ │ + vsub.f32 s19, s19, s14 │ │ │ │ + vstr s16, [r3, #-4] │ │ │ │ + vstr s19, [r3, #-8] │ │ │ │ + add r3, lr │ │ │ │ + bne.n e85c2 │ │ │ │ + ldr.w ip, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + sub.w r3, ip, r3 │ │ │ │ + ldr.w lr, [sp, #44] @ 0x2c │ │ │ │ + subs r3, #1 │ │ │ │ + mla r3, r2, r3, r7 │ │ │ │ + movs r2, #1 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + adds r7, #1 │ │ │ │ + adds r0, #8 │ │ │ │ + adds r4, #8 │ │ │ │ + adds r2, r6, #1 │ │ │ │ + cmp r1, r6 │ │ │ │ + beq.n e8638 │ │ │ │ + mov r6, r2 │ │ │ │ + b.n e8594 │ │ │ │ + nop │ │ │ │ + ldr r6, [pc, #136] @ (e86c0 ) │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + str r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + str r5, [sp, #204] @ 0xcc │ │ │ │ + str.w ip, [sp, #212] @ 0xd4 │ │ │ │ + cbz r3, e864c │ │ │ │ + vstr s16, [sp, #248] @ 0xf8 │ │ │ │ + vstr s19, [sp, #244] @ 0xf4 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne.w e8acc │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r2, [sp, #244] @ 0xf4 │ │ │ │ - blx 574e4 │ │ │ │ - b.n e8692 │ │ │ │ - vmov.f32 s17, s18 │ │ │ │ - ldr r0, [sp, #228] @ 0xe4 │ │ │ │ - vmov.f32 s18, s28 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r4, r8 │ │ │ │ - mov r9, fp │ │ │ │ - mov fp, r1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ - add.w r2, r9, r2, lsl #3 │ │ │ │ - str r3, [sp, #260] @ 0x104 │ │ │ │ - add.w r0, r0, r3, lsl #3 │ │ │ │ - subs r3, r4, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ - ldr r4, [r2, #0] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - str r4, [r0, #0] │ │ │ │ - str r2, [r0, #4] │ │ │ │ - ble.w e786c │ │ │ │ - b.n e8338 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r1, [r3, #0] │ │ │ │ - cmp r1, r4 │ │ │ │ - blt.n e899a │ │ │ │ - vmov.f32 s17, s18 │ │ │ │ - mov sl, r9 │ │ │ │ - vmov.f32 s18, s28 │ │ │ │ - mov r9, fp │ │ │ │ - ldr r0, [sp, #228] @ 0xe4 │ │ │ │ - mov fp, r1 │ │ │ │ - mov r3, r4 │ │ │ │ - b.n e8958 │ │ │ │ - mov r8, r4 │ │ │ │ - b.w e7ca4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [sp, #240] @ 0xf0 │ │ │ │ - mla r3, r3, r4, r4 │ │ │ │ - add.w r4, r2, r4, lsl #3 │ │ │ │ - add.w r3, r8, r3, lsl #3 │ │ │ │ + ldr.w sl, [sp, #228] @ 0xe4 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add r3, sl │ │ │ │ + add r3, r8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + subs r1, r2, #1 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ + cmp r1, #0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - str r3, [r4, #4] │ │ │ │ - str r2, [r4, #0] │ │ │ │ - b.n e8338 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - bx r3 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ble.n e8968 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - asrs r0, r2 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - eors r4, r7 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - ... │ │ │ │ - │ │ │ │ -000e89d8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r2, [pc, #792] @ (e8d08 ) │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r3, [pc, #792] @ (e8d0c ) │ │ │ │ - add r2, pc │ │ │ │ - sub sp, #44 @ 0x2c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [sp, #92] @ 0x5c │ │ │ │ + str r2, [sp, #300] @ 0x12c │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ + ble.w e7452 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [r1, #0] │ │ │ │ - ldr.w sl, [sp, #96] @ 0x60 │ │ │ │ - ldr r7, [r2, #0] │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ - cbnz r3, e8a38 │ │ │ │ - vldr s16, [pc, #752] @ e8d04 │ │ │ │ - ldr r2, [pc, #760] @ (e8d10 ) │ │ │ │ - ldr r3, [pc, #756] @ (e8d0c ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w e8db8 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - add sp, #44 @ 0x2c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r1, [pc, #728] @ (e8d14 ) │ │ │ │ - adds r3, r7, #1 │ │ │ │ - mov r9, r0 │ │ │ │ - add r1, pc │ │ │ │ - sub.w r3, r2, r3, lsl #3 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e8afa │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n e8a10 │ │ │ │ - mov r1, r7 │ │ │ │ - add r3, sp, #32 │ │ │ │ - strd r7, r2, [sp, #12] │ │ │ │ + strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ + b.w e61ca │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ + mul.w r1, r1, r2 │ │ │ │ + mul.w r4, r0, r2 │ │ │ │ + str r1, [sp, #112] @ 0x70 │ │ │ │ + adds r1, #1 │ │ │ │ + str r4, [sp, #180] @ 0xb4 │ │ │ │ + movs r0, #0 │ │ │ │ + subs r2, #1 │ │ │ │ + add.w r7, fp, r1, lsl #3 │ │ │ │ + add.w r4, r5, r4, lsl #3 │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ + vldr s20, [r4, #8] │ │ │ │ + vldr s15, [r7] │ │ │ │ + str r0, [r7, #4] │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + vdiv.f32 s14, s15, s20 │ │ │ │ + cmp r2, r0 │ │ │ │ + vdiv.f32 s15, s14, s20 │ │ │ │ + vstr s15, [sp, #216] @ 0xd8 │ │ │ │ + vstr s15, [r7] │ │ │ │ + blt.w e8d76 │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + mul.w r4, r0, r2 │ │ │ │ mov r0, r2 │ │ │ │ - mov r7, r6 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - vldr s16, [pc, #668] @ e8d04 │ │ │ │ - mov.w r8, #1 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add r0, r3 │ │ │ │ - add.w r9, r3, #2 │ │ │ │ - adds r0, #1 │ │ │ │ - add.w fp, r3, r2 │ │ │ │ - sub.w r0, r0, r8 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - sub.w r9, r9, r8 │ │ │ │ - cmp fp, r0 │ │ │ │ - it ge │ │ │ │ - movge fp, r0 │ │ │ │ - cmp.w r9, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - cmp fp, r9 │ │ │ │ - blt.n e8ae6 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w sl, r6, r9 │ │ │ │ - add.w sl, r3, sl, lsl #3 │ │ │ │ - b.n e8abe │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - blt.n e8ae6 │ │ │ │ - mov r0, sl │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s0, s16 │ │ │ │ - vstr s0, [sp, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n e8aae │ │ │ │ - mov r0, r4 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e8ab2 │ │ │ │ - vldr s0, [sp, #32] │ │ │ │ - b.n e8aae │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - add r6, r3 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - cmp r3, r8 │ │ │ │ - blt.n e8a14 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - b.n e8a70 │ │ │ │ - ldr r1, [pc, #540] @ (e8d18 ) │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - mov fp, r0 │ │ │ │ - cbnz r0, e8b10 │ │ │ │ - ldrb.w r3, [r9] │ │ │ │ - cmp r3, #49 @ 0x31 │ │ │ │ - bne.n e8bca │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - ble.w e8a10 │ │ │ │ - vldr s16, [pc, #488] @ e8d04 │ │ │ │ - mov.w fp, #1 │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, sp, #28 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - vmov.f32 s17, s16 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - ldr r1, [r5, #0] │ │ │ │ - add r0, r3 │ │ │ │ - add.w r8, r3, #2 │ │ │ │ + str r4, [sp, #116] @ 0x74 │ │ │ │ + subs r2, r4, r2 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + add r2, r4 │ │ │ │ + add.w r2, fp, r2, lsl #3 │ │ │ │ + vldr s15, [r2, #8] │ │ │ │ adds r0, #1 │ │ │ │ - add r1, r3 │ │ │ │ - adds r1, #1 │ │ │ │ - sub.w r0, r0, fp │ │ │ │ - sub.w r8, r8, fp │ │ │ │ - cmp r1, r0 │ │ │ │ + vldr s13, [r2, #12] │ │ │ │ + ldr r4, [sp, #92] @ 0x5c │ │ │ │ + vdiv.f32 s14, s15, s20 │ │ │ │ + vdiv.f32 s15, s13, s20 │ │ │ │ + vstr s14, [r2, #8] │ │ │ │ + vstr s15, [r2, #12] │ │ │ │ + add r2, r4 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + cmp r4, r0 │ │ │ │ + bne.n e86e6 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ + add r2, r4 │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ + cmp r0, r2 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ it ge │ │ │ │ - movge r1, r0 │ │ │ │ - cmp.w r8, #1 │ │ │ │ + movge r0, r2 │ │ │ │ + adds r2, r4, #1 │ │ │ │ + cmp r0, r2 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + blt.n e8770 │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ + sub.w r4, fp, r4, lsl #3 │ │ │ │ + adds r2, r0, r5 │ │ │ │ + add.w r4, r4, r2, lsl #3 │ │ │ │ + add.w r2, fp, r5, lsl #3 │ │ │ │ + vldr s15, [r2, #16] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s13, [r2, #12] │ │ │ │ + vdiv.f32 s14, s15, s20 │ │ │ │ + vdiv.f32 s15, s13, s20 │ │ │ │ + vstr s14, [r2, #8] │ │ │ │ + vstr s15, [r2, #12] │ │ │ │ + cmp r4, r2 │ │ │ │ + bne.n e873c │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + subs r2, r0, r2 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + add r2, r0 │ │ │ │ + adds r2, #1 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + cmp r3, #0 │ │ │ │ + add.w r4, r2, r3 │ │ │ │ + str r4, [sp, #212] @ 0xd4 │ │ │ │ + ble.w e8992 │ │ │ │ + ldr r3, [sp, #180] @ 0xb4 │ │ │ │ + add.w r2, fp, r1, lsl #3 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ + adds r5, r3, #2 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ + add.w r5, r3, r5, lsl #3 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + mul.w r0, r3, r1 │ │ │ │ + add r3, sp, #268 @ 0x10c │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + add r3, sp, #276 @ 0x114 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ + add r3, sp, #284 @ 0x11c │ │ │ │ + str r3, [sp, #100] @ 0x64 │ │ │ │ + cmp r4, r1 │ │ │ │ + add.w r6, r2, #8 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ it lt │ │ │ │ - movlt.w r8, #1 │ │ │ │ - mov r4, r1 │ │ │ │ - cmp r1, r8 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - vstr s17, [sp, #28] │ │ │ │ - blt.n e8bc4 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r0, sl, r8 │ │ │ │ - add.w r9, r3, r0, lsl #3 │ │ │ │ - mov r0, r9 │ │ │ │ + ldrlt r2, [sp, #64] @ 0x40 │ │ │ │ + blt.w e88c8 │ │ │ │ + vmov.f32 s24, s20 │ │ │ │ + mov r9, r2 │ │ │ │ + sub.w r4, r5, #8 │ │ │ │ + mov r8, r1 │ │ │ │ + add.w sl, r0, #1 │ │ │ │ + strd r1, r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + mov r1, r6 │ │ │ │ + add.w r3, sl, r8 │ │ │ │ + strd r3, r3, [sp, #200] @ 0xc8 │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [sp, #272] @ 0x110 │ │ │ │ + vldr s15, [r4, #12] │ │ │ │ add.w r8, r8, #1 │ │ │ │ - blx 65ce8 │ │ │ │ - vldr s14, [sp, #28] │ │ │ │ + vldr s13, [sp, #268] @ 0x10c │ │ │ │ + adds r4, #8 │ │ │ │ + vldr s12, [r4] │ │ │ │ add.w r9, r9, #8 │ │ │ │ - cmp r4, r8 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #28] │ │ │ │ - bge.n e8b6c │ │ │ │ - vcmpe.f32 s16, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n e8bb4 │ │ │ │ - vmov.f32 s16, s14 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - add sl, r7 │ │ │ │ - cmp r3, fp │ │ │ │ - blt.w e8a14 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ - b.n e8b2e │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e8ba0 │ │ │ │ - vldr s14, [sp, #28] │ │ │ │ - b.n e8b9c │ │ │ │ - vmov.f32 s14, s17 │ │ │ │ - b.n e8b92 │ │ │ │ - ldr r1, [pc, #336] @ (e8d1c ) │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e8cc6 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.w e8a10 │ │ │ │ - mov r1, fp │ │ │ │ - lsls r2, r3, #2 │ │ │ │ - mov r0, sl │ │ │ │ - str r3, [sp, #12] │ │ │ │ - blx 5ae88 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov.w ip, #1 │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str.w sl, [sp, #16] │ │ │ │ - mov r4, r6 │ │ │ │ - mov sl, r5 │ │ │ │ - mov lr, r7 │ │ │ │ - mov fp, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r5, ip │ │ │ │ - ldr.w r3, [sl] │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - add r3, r5 │ │ │ │ - sub.w r9, r5, r1 │ │ │ │ - cmp r3, fp │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + ldr r1, [sp, #204] @ 0xcc │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vldr s12, [r1] │ │ │ │ + vldr s13, [r1, #4] │ │ │ │ + mov r1, r5 │ │ │ │ + vstr s15, [sp, #264] @ 0x108 │ │ │ │ + vsub.f32 s15, s13, s15 │ │ │ │ + vstr s14, [sp, #260] @ 0x104 │ │ │ │ + vsub.f32 s14, s12, s14 │ │ │ │ + vstr s15, [sp, #256] @ 0x100 │ │ │ │ + vstr s14, [sp, #252] @ 0xfc │ │ │ │ + blx 62524 │ │ │ │ + vldr s10, [r9, #4] │ │ │ │ + mov r1, r5 │ │ │ │ + vldr s14, [sp, #280] @ 0x118 │ │ │ │ + vldr s12, [r9] │ │ │ │ + vldr s11, [sp, #276] @ 0x114 │ │ │ │ + vmul.f32 s13, s14, s10 │ │ │ │ + vldr s15, [r7] │ │ │ │ + vmul.f32 s14, s12, s14 │ │ │ │ + vldr s9, [r4, #4] │ │ │ │ + vmla.f32 s14, s11, s10 │ │ │ │ + vldr s21, [r4] │ │ │ │ + vldr s22, [sp, #252] @ 0xfc │ │ │ │ + vnmls.f32 s13, s11, s12 │ │ │ │ + vldr s23, [sp, #256] @ 0x100 │ │ │ │ + vmul.f32 s20, s15, s9 │ │ │ │ + ldr r0, [sp, #100] @ 0x64 │ │ │ │ + vmul.f32 s21, s15, s21 │ │ │ │ + vstr s15, [sp, #216] @ 0xd8 │ │ │ │ + vsub.f32 s23, s23, s14 │ │ │ │ + vsub.f32 s22, s22, s13 │ │ │ │ + blx 62524 │ │ │ │ + vldr s12, [sp, #288] @ 0x120 │ │ │ │ + vldr s13, [sp, #284] @ 0x11c │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + vmul.f32 s14, s20, s12 │ │ │ │ + vmul.f32 s15, s20, s13 │ │ │ │ + vmla.f32 s15, s21, s12 │ │ │ │ + add.w r1, fp, r1, lsl #3 │ │ │ │ + vnmls.f32 s14, s21, s13 │ │ │ │ + vadd.f32 s15, s15, s23 │ │ │ │ + vadd.f32 s14, s14, s22 │ │ │ │ + vstr s15, [r1, #4] │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s14, [r1] │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + vstr s14, [sp, #244] @ 0xf4 │ │ │ │ + cmp r1, r8 │ │ │ │ + bge.n e87c4 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + vmov.f32 s20, s24 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ + ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ + add r4, r3 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + add.w r9, r4, #1 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + adds r3, r2, r3 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #204] @ 0xcc │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ + cmp r2, r3 │ │ │ │ it ge │ │ │ │ - movge r3, fp │ │ │ │ - cmp.w r9, #1 │ │ │ │ - add.w r8, r1, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - sub.w r1, r8, r5 │ │ │ │ - cmp r3, r9 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - blt.n e8c76 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r8, r1, r9 │ │ │ │ - add r8, r6 │ │ │ │ - add.w fp, r9, #1073741824 @ 0x40000000 │ │ │ │ - add.w fp, fp, #4294967295 @ 0xffffffff │ │ │ │ - add.w r8, r3, r8, lsl #3 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add.w fp, r3, fp, lsl #2 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - blx 65ce8 │ │ │ │ - vldr s14, [fp] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - cmp r3, r9 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstmia fp!, {s14} │ │ │ │ - bge.n e8c48 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr.w fp, [r3] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - adds r5, #1 │ │ │ │ - add r6, r7 │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.n e8c04 │ │ │ │ - mov r1, fp │ │ │ │ - ldr.w sl, [sp, #16] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w e8a10 │ │ │ │ - vldr s16, [pc, #116] @ e8d04 │ │ │ │ - movs r4, #1 │ │ │ │ - add r5, sp, #32 │ │ │ │ + movge r2, r3 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + cmp r2, r9 │ │ │ │ + blt.n e897a │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ + add.w sl, r0, #1 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + strd r7, r0, [sp, #104] @ 0x68 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + add r3, r4 │ │ │ │ + add r4, sp, #252 @ 0xfc │ │ │ │ + add.w r8, fp, r3, lsl #3 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r7, r8 │ │ │ │ mov r6, fp │ │ │ │ - b.n e8ca4 │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - adds r4, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ - bgt.w e8a14 │ │ │ │ - vldmia sl!, {s15} │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n e8c98 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e8c9c │ │ │ │ - vldr s15, [sp, #32] │ │ │ │ - b.n e8c98 │ │ │ │ - ldr r1, [pc, #88] @ (e8d20 ) │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e8d9e │ │ │ │ - ldr.w fp, [r4] │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ble.n e8dae │ │ │ │ - ldr.w r8, [pc, #56] @ e8d24 │ │ │ │ - add r3, sp, #32 │ │ │ │ - mov sl, r7 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r8, pc │ │ │ │ - add r3, sp, #28 │ │ │ │ - mov r1, fp │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov.w r9, #1 │ │ │ │ - add r3, sp, #24 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - b.n e8d2a │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - bvc.n e8d44 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bvs.n e8d04 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - subs.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ - vqadd.s64 q8, q7, q4 │ │ │ │ - usat r0, #24, r2, lsl #1 │ │ │ │ - ssat r0, #25, r2, asr #1 │ │ │ │ - subs r2, #198 @ 0xc6 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r3, [r6, #0] │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - add.w ip, r9, r2 │ │ │ │ - sub.w r2, r9, r3 │ │ │ │ - cmp r2, #1 │ │ │ │ - add.w r3, r3, #1 │ │ │ │ - it lt │ │ │ │ - movlt r2, #1 │ │ │ │ - cmp ip, r1 │ │ │ │ - ite le │ │ │ │ - rsble r0, r2, ip │ │ │ │ - rsbgt r0, r2, r1 │ │ │ │ - sub.w r1, r3, r9 │ │ │ │ - add r1, r2 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add r1, sl │ │ │ │ - adds r0, #1 │ │ │ │ - mov r2, r8 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - add.w r1, r3, r1, lsl #3 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ + mov r8, r1 │ │ │ │ + mov fp, r3 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + add.w r3, sl, r9 │ │ │ │ + strd r3, r3, [sp, #200] @ 0xc8 │ │ │ │ + blx 62524 │ │ │ │ + vldr s11, [r7, #20] │ │ │ │ + vldr s15, [sp, #256] @ 0x100 │ │ │ │ add.w r9, r9, #1 │ │ │ │ - blx 58f64 │ │ │ │ - add sl, r7 │ │ │ │ - cmp fp, r9 │ │ │ │ - bge.n e8d28 │ │ │ │ - vldr s0, [sp, #28] │ │ │ │ - vldr s16, [sp, #32] │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n e8dbc │ │ │ │ - vsqrt.f64 d7, d0 │ │ │ │ - vmul.f64 d8, d7, d8 │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - b.n e8a14 │ │ │ │ - ldr r1, [pc, #48] @ (e8dd0 ) │ │ │ │ - mov r0, r9 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n e8cd4 │ │ │ │ - b.n e8a14 │ │ │ │ - vldr d8, [pc, #24] @ e8dc8 │ │ │ │ - vmov.f64 d0, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n e8d90 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d7, d0 │ │ │ │ - b.n e8d94 │ │ │ │ - nop │ │ │ │ - ... │ │ │ │ - subs r6, r0, r6 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - ... │ │ │ │ - │ │ │ │ -000e8dd8 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r2, [pc, #748] @ (e90dc ) │ │ │ │ + vldr s14, [r7, #16] │ │ │ │ + adds r7, #8 │ │ │ │ + vldr s13, [sp, #252] @ 0xfc │ │ │ │ + vmul.f32 s12, s15, s11 │ │ │ │ + ldr r1, [sp, #204] @ 0xcc │ │ │ │ + vmul.f32 s15, s14, s15 │ │ │ │ + vmla.f32 s15, s13, s11 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + vnmls.f32 s12, s13, s14 │ │ │ │ + vldr s13, [r1] │ │ │ │ + vldr s14, [r1, #4] │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + vsub.f32 s15, s14, s15 │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + vsub.f32 s13, s13, s12 │ │ │ │ + vstr s15, [r1, #4] │ │ │ │ + vstr s15, [sp, #248] @ 0xf8 │ │ │ │ + vstr s13, [r1] │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + vstr s13, [sp, #244] @ 0xf4 │ │ │ │ + cmp r1, r9 │ │ │ │ + bge.n e8906 │ │ │ │ + mov r3, fp │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [sp, #108] @ 0x6c │ │ │ │ + mov fp, r6 │ │ │ │ + mov r1, r8 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #748] @ (e90e0 ) │ │ │ │ - add r2, pc │ │ │ │ - sub sp, #44 @ 0x2c │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ - ldr.w fp, [sp, #92] @ 0x5c │ │ │ │ - ldr.w r9, [r3] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ + ldr r3, [sp, #148] @ 0x94 │ │ │ │ + adds r1, #1 │ │ │ │ + adds r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + add r0, r3 │ │ │ │ + ldr r3, [sp, #212] @ 0xd4 │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.n e8992 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + add r4, r3 │ │ │ │ + b.n e87a0 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #212] @ 0xd4 │ │ │ │ + cmp r1, r0 │ │ │ │ + blt.n e8a62 │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + adds r4, r1, #2 │ │ │ │ + ldr r5, [sp, #116] @ 0x74 │ │ │ │ + mov.w r9, #0 │ │ │ │ + add.w lr, r1, r2 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + subs r3, r5, r0 │ │ │ │ + add r4, r5 │ │ │ │ + add r3, r1 │ │ │ │ + ldr r1, [sp, #180] @ 0xb4 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + subs r4, r4, r0 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + ldr r2, [sp, #148] @ 0x94 │ │ │ │ + mul.w r5, r2, r0 │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ + add.w r8, r2, r1, lsl #3 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ + adds r2, r1, r2 │ │ │ │ + cmp r2, lr │ │ │ │ + mov r0, r2 │ │ │ │ it ge │ │ │ │ - movge r2, r3 │ │ │ │ - cbnz r2, e8e40 │ │ │ │ - vldr s16, [pc, #700] @ e90d8 │ │ │ │ - ldr r2, [pc, #708] @ (e90e4 ) │ │ │ │ - ldr r3, [pc, #704] @ (e90e0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w e90c6 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - add sp, #44 @ 0x2c │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov r5, r1 │ │ │ │ - add.w r8, r9, #1 │ │ │ │ - ldr r1, [pc, #672] @ (e90e8 ) │ │ │ │ - mov r7, r0 │ │ │ │ - mov.w r8, r8, lsl #3 │ │ │ │ - add r1, pc │ │ │ │ - sub.w sl, r6, r8 │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, e8ec8 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n e8e18 │ │ │ │ - mov r8, r9 │ │ │ │ - vldr s16, [pc, #624] @ e90d8 │ │ │ │ - movs r7, #1 │ │ │ │ - add r6, sp, #32 │ │ │ │ - add.w r3, sl, #8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.n e8e1c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov.w sl, #1 │ │ │ │ - add.w fp, r3, r8, lsl #3 │ │ │ │ - b.n e8e94 │ │ │ │ - vmov.f32 s16, s0 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add.w fp, fp, #8 │ │ │ │ - cmp r4, sl │ │ │ │ - blt.n e8ebc │ │ │ │ - mov r0, fp │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vcmpe.f32 s0, s16 │ │ │ │ - vstr s0, [sp, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n e8e84 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e8e88 │ │ │ │ - vldr s0, [sp, #32] │ │ │ │ - b.n e8e84 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - adds r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - blt.n e8e1c │ │ │ │ - add r8, r9 │ │ │ │ - b.n e8e72 │ │ │ │ - ldr r1, [pc, #544] @ (e90ec ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, e8eda │ │ │ │ - ldrb r2, [r7, #0] │ │ │ │ - cmp r2, #49 @ 0x31 │ │ │ │ - bne.n e8f62 │ │ │ │ - ldr.w fp, [r4] │ │ │ │ - cmp.w fp, #0 │ │ │ │ - ble.n e8e18 │ │ │ │ - vldr s16, [pc, #496] @ e90d8 │ │ │ │ - mov r7, r9 │ │ │ │ - movs r6, #1 │ │ │ │ - add.w r3, sl, #8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sp, #28 │ │ │ │ - vmov.f32 s17, s16 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - vstr s17, [sp, #28] │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.n e8f5c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov.w sl, #1 │ │ │ │ - add.w r8, r3, r7, lsl #3 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - blx 65ce8 │ │ │ │ - vldr s14, [sp, #28] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - cmp r4, sl │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstr s14, [sp, #28] │ │ │ │ - bge.n e8f0e │ │ │ │ - vcmpe.f32 s16, s14 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n e8f4c │ │ │ │ - vmov.f32 s16, s14 │ │ │ │ - adds r6, #1 │ │ │ │ - add r7, r9 │ │ │ │ - cmp fp, r6 │ │ │ │ - bge.n e8efa │ │ │ │ - b.n e8e1c │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e8f42 │ │ │ │ - vldr s14, [sp, #28] │ │ │ │ - b.n e8f3e │ │ │ │ - vmov.f32 s14, s17 │ │ │ │ - b.n e8f34 │ │ │ │ - ldr r1, [pc, #396] @ (e90f0 ) │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e902c │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.w e90b4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - lsls r2, r4, #2 │ │ │ │ - mov r0, fp │ │ │ │ - mov r1, r3 │ │ │ │ - blx 5ae88 │ │ │ │ - cmp r6, #0 │ │ │ │ - ble.n e8ff4 │ │ │ │ - movs r6, #1 │ │ │ │ - add.w r3, sl, #8 │ │ │ │ - str.w r9, [sp, #12] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.n e8fe4 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r7, fp │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - mov.w sl, #1 │ │ │ │ - add.w r8, r3, r2, lsl #3 │ │ │ │ - mov r0, r8 │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - blx 65ce8 │ │ │ │ - vldr s14, [r7] │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - cmp sl, r4 │ │ │ │ - vcvt.f64.f32 d7, s14 │ │ │ │ - vadd.f64 d7, d7, d0 │ │ │ │ - vcvt.f32.f64 s14, d7 │ │ │ │ - vstmia r7!, {s14} │ │ │ │ - ble.n e8fac │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - adds r6, #1 │ │ │ │ - ldr r4, [r5, #0] │ │ │ │ - cmp r6, r3 │ │ │ │ - bgt.n e8fee │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add r3, r9 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - b.n e8f9a │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - adds r6, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ - bgt.w e8e18 │ │ │ │ - cmp r4, #0 │ │ │ │ - ble.w e8e18 │ │ │ │ - vldr s16, [pc, #224] @ e90d8 │ │ │ │ - movs r5, #1 │ │ │ │ - add r6, sp, #32 │ │ │ │ - b.n e900a │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - adds r5, #1 │ │ │ │ - cmp r5, r4 │ │ │ │ - bgt.w e8e1c │ │ │ │ - vldmia fp!, {s15} │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #32] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n e8ffe │ │ │ │ - mov r0, r6 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e9002 │ │ │ │ - vldr s15, [sp, #32] │ │ │ │ - b.n e8ffe │ │ │ │ - ldr r1, [pc, #196] @ (e90f4 ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbz r0, e90a4 │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - movs r3, #0 │ │ │ │ - vldr d8, [pc, #144] @ e90d0 │ │ │ │ - vmov.f64 d0, #112 @ 0x3f800000 1.0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - cmp r7, #0 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ble.n e9096 │ │ │ │ - ldr.w fp, [pc, #164] @ e90f8 │ │ │ │ - sub.w r8, r8, #8 │ │ │ │ - movs r4, #1 │ │ │ │ - add.w sl, sp, #32 │ │ │ │ - add fp, pc │ │ │ │ - add.w r9, sp, #28 │ │ │ │ + movge r0, lr │ │ │ │ + cmp r0, r6 │ │ │ │ + blt.n e8a9e │ │ │ │ + adds r7, r5, r0 │ │ │ │ + mov r2, r3 │ │ │ │ + mov r6, r8 │ │ │ │ + add.w r7, fp, r7, lsl #3 │ │ │ │ + vldr s15, [r6, #20] │ │ │ │ + adds r2, #8 │ │ │ │ + vldr s11, [r3, #12] │ │ │ │ + adds r6, #8 │ │ │ │ + vldr s13, [r3, #8] │ │ │ │ + vldr s12, [r6, #8] │ │ │ │ + vmul.f32 s14, s15, s11 │ │ │ │ + vldr s18, [r2, #8] │ │ │ │ + vmul.f32 s15, s13, s15 │ │ │ │ + vldr s17, [r2, #12] │ │ │ │ + vmla.f32 s15, s12, s11 │ │ │ │ + vnmls.f32 s14, s12, s13 │ │ │ │ + vsub.f32 s17, s17, s15 │ │ │ │ + vsub.f32 s18, s18, s14 │ │ │ │ + vstr s17, [r2, #12] │ │ │ │ + vstr s18, [r2, #8] │ │ │ │ + cmp r7, r2 │ │ │ │ + bne.n e89e8 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + mov.w r9, #1 │ │ │ │ + subs r2, r4, r2 │ │ │ │ + subs r2, #1 │ │ │ │ + add r2, r0 │ │ │ │ + mov ip, r2 │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + ldr r6, [sp, #148] @ 0x94 │ │ │ │ + add r3, r7 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + add r4, r6 │ │ │ │ + add r5, r6 │ │ │ │ + cmp r7, r1 │ │ │ │ + add.w r6, r1, #1 │ │ │ │ + beq.n e8a4e │ │ │ │ mov r1, r6 │ │ │ │ - mov r3, sl │ │ │ │ - mov r2, fp │ │ │ │ - mov r0, r5 │ │ │ │ - adds r4, #1 │ │ │ │ - str.w r9, [sp] │ │ │ │ - blx 58f64 │ │ │ │ - add r6, r8 │ │ │ │ - cmp r7, r4 │ │ │ │ - bge.n e9064 │ │ │ │ - vldr s0, [sp, #28] │ │ │ │ - vldr s16, [sp, #32] │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n e90bc │ │ │ │ - vsqrt.f64 d7, d0 │ │ │ │ - vmul.f64 d8, d7, d8 │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - b.n e8e1c │ │ │ │ - ldr r1, [pc, #84] @ (e90fc ) │ │ │ │ - mov r0, r7 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n e9038 │ │ │ │ - b.n e8e1c │ │ │ │ - cmp r6, #0 │ │ │ │ - bgt.w e8f8e │ │ │ │ - b.n e8e18 │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d7, d0 │ │ │ │ - b.n e909a │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - nop │ │ │ │ - nop.w │ │ │ │ - ... │ │ │ │ - bcc.n e9118 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - bcs.n e90c8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - sub.w r0, sl, #88 @ 0x58 │ │ │ │ - subs.w r0, r0, r8, lsr #1 │ │ │ │ - vshr.s32 q8, q4, #24 │ │ │ │ - vshr.s32 q0, q4, #4 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - │ │ │ │ -000e9100 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8-d9} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r4, [pc, #724] @ (e93ec ) │ │ │ │ - mov r7, r1 │ │ │ │ - ldr r1, [pc, #724] @ (e93f0 ) │ │ │ │ - sub sp, #28 │ │ │ │ - add r4, pc │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ - ldr r1, [r4, r1] │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - ldr r1, [r1, #0] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - mov.w r1, #0 │ │ │ │ + b.n e89cc │ │ │ │ + strd r2, ip, [sp, #200] @ 0xc8 │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ + cmp.w r9, #0 │ │ │ │ + beq.n e8a62 │ │ │ │ + vstr s17, [sp, #248] @ 0xf8 │ │ │ │ + vstr s18, [sp, #244] @ 0xf4 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ - it le │ │ │ │ - vldrle s16, [pc, #692] @ e93e8 │ │ │ │ - bgt.n e915c │ │ │ │ - ldr r2, [pc, #696] @ (e93f4 ) │ │ │ │ - ldr r3, [pc, #692] @ (e93f0 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ + bne.n e8b54 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ + subs r3, r3, r2 │ │ │ │ + ldr r2, [sp, #116] @ 0x74 │ │ │ │ + adds r3, #1 │ │ │ │ + add r3, r2 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + add.w r3, fp, r3, lsl #3 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + subs r1, r2, #1 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w e94cc │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - add sp, #28 │ │ │ │ - vpop {d8-d9} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r1, [pc, #664] @ (e93f8 ) │ │ │ │ - mov r8, r0 │ │ │ │ - mov r6, r2 │ │ │ │ - sub.w r9, r4, #8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e923a │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - add.w r0, r9, r0, lsl #3 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble.n e9138 │ │ │ │ - movs r7, #1 │ │ │ │ - add.w r8, sp, #16 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f64.f32 d9, s16 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - mov r0, r6 │ │ │ │ - vstr s0, [sp, #16] │ │ │ │ - blx 65ce8 │ │ │ │ - vcmpe.f64 d9, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n e91b8 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5724c │ │ │ │ - cbz r0, e91c6 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - vcvt.f64.f32 d9, s16 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [sp, #212] @ 0xd4 │ │ │ │ + str r2, [sp, #300] @ 0x12c │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ + ble.w e6b3c │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + b.w e6606 │ │ │ │ + mov r5, lr │ │ │ │ + b.n e8620 │ │ │ │ + mov ip, lr │ │ │ │ + b.n e8a36 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ + bgt.w e733a │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ + b.w e6130 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [sp, #212] @ 0xd4 │ │ │ │ + bgt.w e7c44 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + b.w e6130 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ + vdiv.f32 s15, s14, s20 │ │ │ │ + ldr r6, [pc, #728] @ (e8db4 ) │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - vstr s0, [sp, #16] │ │ │ │ - blx 65ce8 │ │ │ │ - vcmpe.f64 d9, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n e91ec │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5724c │ │ │ │ - cbz r0, e91fa │ │ │ │ + add r6, pc │ │ │ │ + mul.w r5, r3, r2 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + adds r6, #8 │ │ │ │ + adds r7, r5, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + add.w r7, r2, r7, lsl #3 │ │ │ │ + mov r2, r7 │ │ │ │ + vstr s15, [sp, #216] @ 0xd8 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w e8654 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - vcvt.f64.f32 d9, s16 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + adds r2, r5, r3 │ │ │ │ + ldr r4, [sp, #192] @ 0xc0 │ │ │ │ + adds r2, #1 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r6, [sp, #0] │ │ │ │ + mov r3, r7 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + mla r2, r4, r1, r2 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #196] @ 0xc4 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + movs r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ + str r2, [sp, #244] @ 0xf4 │ │ │ │ + add r2, sp, #208 @ 0xd0 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r2, sp, #244 @ 0xf4 │ │ │ │ + blx 5f068 │ │ │ │ + b.n e8654 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ + vdiv.f32 s15, s14, s20 │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ mov r0, r5 │ │ │ │ - vstr s0, [sp, #16] │ │ │ │ - blx 65ce8 │ │ │ │ - vcmpe.f64 d9, d0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n e9220 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5724c │ │ │ │ - cbz r0, e922a │ │ │ │ + mul.w r6, r3, r2 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r3, [pc, #584] @ (e8db8 ) │ │ │ │ + adds r7, r6, #1 │ │ │ │ + add r3, pc │ │ │ │ + add.w r4, r3, #8 │ │ │ │ + add.w r7, r2, r7, lsl #3 │ │ │ │ + mov r3, r4 │ │ │ │ + mov r2, r7 │ │ │ │ + vstr s15, [sp, #216] @ 0xd8 │ │ │ │ + blx 61414 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.w e8a68 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - adds r7, #1 │ │ │ │ - adds r6, #8 │ │ │ │ - adds r5, #8 │ │ │ │ - adds r4, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge.n e918e │ │ │ │ - b.n e9138 │ │ │ │ - ldr r1, [pc, #448] @ (e93fc ) │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e9308 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ + ldr r1, [sp, #60] @ 0x3c │ │ │ │ + adds r2, r6, r3 │ │ │ │ + ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + adds r2, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #180] @ 0xb4 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + adds r2, #2 │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str r4, [sp, #0] │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + movs r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ + str r2, [sp, #244] @ 0xf4 │ │ │ │ + add r2, sp, #244 @ 0xf4 │ │ │ │ + blx 5e6f4 │ │ │ │ + b.n e8a68 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + add r4, sp, #208 @ 0xd0 │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ + vdiv.f32 s15, s14, s24 │ │ │ │ + sub.w r3, r9, r2 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + adds r6, r2, #1 │ │ │ │ + ldr r3, [pc, #472] @ (e8dbc ) │ │ │ │ mov r0, r4 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.w e93de │ │ │ │ - blx 65ce8 │ │ │ │ - mov r0, r6 │ │ │ │ - vmov.f64 d9, d0 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - add.w r0, r9, r0, lsl #3 │ │ │ │ - vadd.f64 d9, d9, d0 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - vmov.f64 d8, d0 │ │ │ │ - add.w r0, r5, r0, lsl #3 │ │ │ │ - vcvt.f32.f64 s18, d9 │ │ │ │ - subs r0, #16 │ │ │ │ - blx 65ce8 │ │ │ │ - vadd.f64 d8, d8, d0 │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - vcmpe.f32 s16, s18 │ │ │ │ - vstr s16, [sp, #16] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w e94a0 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - subs r3, #1 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - cmp r3, #1 │ │ │ │ - ble.w e9138 │ │ │ │ - add.w r7, r4, #8 │ │ │ │ - adds r6, #8 │ │ │ │ - movs r4, #2 │ │ │ │ - add.w r8, sp, #16 │ │ │ │ - b.n e92c8 │ │ │ │ - vmov.f32 s16, s18 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - adds r4, #1 │ │ │ │ - adds r7, #8 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add r3, pc │ │ │ │ + add.w r5, r3, #8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ + mla r3, r2, r3, r6 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add.w r8, r2, r3, lsl #3 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r8 │ │ │ │ + vstr s15, [sp, #216] @ 0xd8 │ │ │ │ + blx 61414 │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + cmp r2, #0 │ │ │ │ + bgt.w e8d14 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + b.w e60d4 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r6, [pc, #416] @ (e8dc0 ) │ │ │ │ + add r4, sp, #212 @ 0xd4 │ │ │ │ + vdiv.f32 s15, s14, s24 │ │ │ │ + sub.w r3, r9, r2 │ │ │ │ + adds r5, r2, #1 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + add r6, pc │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds r6, #8 │ │ │ │ - adds r5, #8 │ │ │ │ - cmp r3, r4 │ │ │ │ - blt.w e9138 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 65ce8 │ │ │ │ - vmov.f64 d9, d0 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 65ce8 │ │ │ │ - mov r0, r5 │ │ │ │ - vadd.f64 d9, d9, d0 │ │ │ │ - blx 65ce8 │ │ │ │ - vadd.f64 d9, d9, d0 │ │ │ │ - vcvt.f32.f64 s18, d9 │ │ │ │ - vcmpe.f32 s18, s16 │ │ │ │ - vstr s18, [sp, #16] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n e92b4 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e92b8 │ │ │ │ - vldr s18, [sp, #16] │ │ │ │ - b.n e92b4 │ │ │ │ - ldrb.w r3, [r8] │ │ │ │ - cmp r3, #49 @ 0x31 │ │ │ │ - beq.n e9248 │ │ │ │ - ldr r1, [pc, #236] @ (e9400 ) │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e9404 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq.n e93de │ │ │ │ - blx 65ce8 │ │ │ │ - mov r0, r5 │ │ │ │ - vmov.f64 d8, d0 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - add.w r0, r9, r0, lsl #3 │ │ │ │ - vadd.f64 d8, d8, d0 │ │ │ │ - blx 65ce8 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - vmov.f64 d9, d0 │ │ │ │ - add.w r3, r6, r3, lsl #3 │ │ │ │ - vcvt.f32.f64 s17, d8 │ │ │ │ - sub.w r0, r3, #16 │ │ │ │ - blx 65ce8 │ │ │ │ - vadd.f64 d9, d9, d0 │ │ │ │ - vcvt.f32.f64 s16, d9 │ │ │ │ - vcmpe.f32 s16, s17 │ │ │ │ - vstr s16, [sp, #16] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w e94b6 │ │ │ │ - ldr r3, [r7, #0] │ │ │ │ - subs r3, #1 │ │ │ │ + mla r3, r2, r3, r5 │ │ │ │ + ldr r2, [sp, #60] @ 0x3c │ │ │ │ + add.w r8, r2, r3, lsl #3 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r8 │ │ │ │ + vstr s15, [sp, #216] @ 0xd8 │ │ │ │ + blx 61414 │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + cmp r2, #0 │ │ │ │ + bgt.n e8cb4 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + b.w e5f9e │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r2, #1 │ │ │ │ + beq.w e6ba6 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + b.w e6178 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + cmp r2, #1 │ │ │ │ + beq.w e74c2 │ │ │ │ + str r3, [sp, #212] @ 0xd4 │ │ │ │ + b.n e8ac4 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - cmp r3, #1 │ │ │ │ - ble.w e9138 │ │ │ │ - adds r4, #8 │ │ │ │ - adds r5, #8 │ │ │ │ - mov.w r8, #2 │ │ │ │ - add r7, sp, #16 │ │ │ │ - b.n e939e │ │ │ │ - vmov.f32 s16, s18 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r4, #8 │ │ │ │ - adds r5, #8 │ │ │ │ - adds r6, #8 │ │ │ │ - cmp r3, r8 │ │ │ │ - blt.w e9138 │ │ │ │ - mov r0, r4 │ │ │ │ - blx 65ce8 │ │ │ │ - vmov.f64 d9, d0 │ │ │ │ - mov r0, r5 │ │ │ │ - blx 65ce8 │ │ │ │ - mov r0, r6 │ │ │ │ - vadd.f64 d9, d9, d0 │ │ │ │ - blx 65ce8 │ │ │ │ - vadd.f64 d9, d9, d0 │ │ │ │ - vcvt.f32.f64 s18, d9 │ │ │ │ - vcmpe.f32 s18, s16 │ │ │ │ - vstr s18, [sp, #16] │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n e9388 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n e938c │ │ │ │ - vldr s18, [sp, #16] │ │ │ │ - b.n e9388 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s16, d0 │ │ │ │ - b.n e9138 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldmia r7, {r2, r4, r6, r7} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - mrc 0, 4, r0, cr2, cr8, {2} │ │ │ │ - @ instruction: 0xe83e0058 │ │ │ │ - ldc 0, cr0, [ip], #-352 @ 0xfffffea0 │ │ │ │ - ldr r1, [pc, #212] @ (e94dc ) │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cbnz r0, e9420 │ │ │ │ - ldr r1, [pc, #204] @ (e94e0 ) │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w e9138 │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r4, [pc, #192] @ (e94e4 ) │ │ │ │ - add.w r8, sp, #16 │ │ │ │ - movs r3, #0 │ │ │ │ - add r4, pc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add.w r9, sp, #12 │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + ldr r3, [sp, #28] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #316] @ (e8dc4 ) │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + add r3, pc │ │ │ │ + ldr r0, [pc, #312] @ (e8dc8 ) │ │ │ │ + str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r0, r7 │ │ │ │ - mov r3, r8 │ │ │ │ - str.w r9, [sp] │ │ │ │ - blx 58f64 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ - cmp r0, #1 │ │ │ │ - ble.n e9478 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, sp, #8 │ │ │ │ - subs r0, #1 │ │ │ │ + ldr r3, [pc, #312] @ (e8dcc ) │ │ │ │ + add r0, pc │ │ │ │ + mov r1, r4 │ │ │ │ + add r3, pc │ │ │ │ + blx 60918 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #52] @ 0x34 │ │ │ │ + ldr.w r9, [r4] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + b.w e3898 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + mov r0, r4 │ │ │ │ + str r1, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ - mov r2, r4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str.w r9, [sp] │ │ │ │ - mov r0, r6 │ │ │ │ - blx 58f64 │ │ │ │ - str.w r9, [sp] │ │ │ │ - ldr r7, [r7, #0] │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + str r6, [sp, #0] │ │ │ │ + subs r4, r1, r2 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ + adds r2, #1 │ │ │ │ + mla r1, r1, r4, r5 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ + mla r2, r5, r4, r2 │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + add.w r1, r4, r1, lsl #3 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + subs r2, r2, r1 │ │ │ │ + str r2, [sp, #212] @ 0xd4 │ │ │ │ + ldr r2, [sp, #196] @ 0xc4 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ + subs r2, #1 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + movs r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ + str r2, [sp, #244] @ 0xf4 │ │ │ │ + add r2, sp, #208 @ 0xd0 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + add r2, sp, #244 @ 0xf4 │ │ │ │ + blx 5f068 │ │ │ │ + ldr.w r9, [r4] │ │ │ │ + b.w e5f9e │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + mov r0, r4 │ │ │ │ + str r1, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - subs r7, #1 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - blx 58f64 │ │ │ │ - vldr s0, [sp, #12] │ │ │ │ - vldr s16, [sp, #16] │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n e94d0 │ │ │ │ - vsqrt.f64 d7, d0 │ │ │ │ - vmul.f64 d8, d8, d7 │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - b.n e9138 │ │ │ │ - add r0, sp, #16 │ │ │ │ - blx 5724c │ │ │ │ - vldr s16, [sp, #16] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w e929a │ │ │ │ - vmov.f32 s16, s18 │ │ │ │ - b.n e929a │ │ │ │ - add r0, sp, #16 │ │ │ │ - blx 5724c │ │ │ │ - vldr s16, [sp, #16] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w e9370 │ │ │ │ - vmov.f32 s16, s17 │ │ │ │ - b.n e9370 │ │ │ │ + ldr r1, [sp, #76] @ 0x4c │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + subs r1, r1, r2 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + str r5, [sp, #0] │ │ │ │ + mla r1, r4, r1, r6 │ │ │ │ + ldr r4, [sp, #188] @ 0xbc │ │ │ │ + subs r2, r4, r2 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ + add r2, r4 │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + add.w r1, r4, r1, lsl #3 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + add.w r2, r1, r2, lsl #3 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + subs r2, r2, r1 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ + movs r2, #0 │ │ │ │ + movt r2, #49024 @ 0xbf80 │ │ │ │ + str r2, [sp, #244] @ 0xf4 │ │ │ │ + add r2, sp, #244 @ 0xf4 │ │ │ │ + blx 5e6f4 │ │ │ │ + ldr.w r9, [r4] │ │ │ │ + b.w e60d4 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + b.w e3db8 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ + b.w e4c8e │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + mul.w r2, r0, r2 │ │ │ │ + str r2, [sp, #116] @ 0x74 │ │ │ │ + b.n e8712 │ │ │ │ + mvn.w r2, #8 │ │ │ │ + movs r3, #9 │ │ │ │ + b.w e37d2 │ │ │ │ + negs r3, r3 │ │ │ │ + b.w e37d4 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d7, d0 │ │ │ │ - b.n e9496 │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + b.w e38fe │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #204] @ 0xcc │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #108] @ 0x6c │ │ │ │ + b.w e38fe │ │ │ │ nop │ │ │ │ - @ instruction: 0xebe40058 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + subs r4, #208 @ 0xd0 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + subs r4, #64 @ 0x40 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + @ instruction: 0xf33c0058 │ │ │ │ + strb r0, [r1, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ -000e94e8 : │ │ │ │ +000e8dd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d10} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3808] @ 0xee0 │ │ │ │ - ldr.w r5, [pc, #1276] @ e99fc │ │ │ │ + ldr.w r5, [pc, #1276] @ e92e4 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ - ldr.w r4, [pc, #1276] @ e9a00 │ │ │ │ + ldr.w r4, [pc, #1276] @ e92e8 │ │ │ │ mov r6, r3 │ │ │ │ add r5, pc │ │ │ │ mov lr, r2 │ │ │ │ ldr.w r8, [sp, #328] @ 0x148 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #364] @ 0x16c │ │ │ │ ldr r4, [r5, r4] │ │ │ │ @@ -199881,85 +199245,85 @@ │ │ │ │ sub.w r1, r1, r0 │ │ │ │ rsb r7, r0, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ sub.w r1, r4, #4 │ │ │ │ str.w ip, [sp, #176] @ 0xb0 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bls.w e998a │ │ │ │ + bls.w e9272 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w ip, [lr] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - ble.w e9982 │ │ │ │ + ble.w e926a │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add ip, r0 │ │ │ │ add.w r7, ip, #1 │ │ │ │ str r7, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, r7 │ │ │ │ - bge.n e9632 │ │ │ │ + bge.n e8f1a │ │ │ │ mvn.w r3, #6 │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str r3, [r1, #0] │ │ │ │ - ldr r0, [pc, #1020] @ (e9a04 ) │ │ │ │ + ldr r0, [pc, #1020] @ (e92ec ) │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ str r2, [sp, #204] @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 6423c │ │ │ │ - ldr r2, [pc, #1012] @ (e9a08 ) │ │ │ │ - ldr r3, [pc, #1004] @ (e9a00 ) │ │ │ │ + ldr r2, [pc, #1012] @ (e92f0 ) │ │ │ │ + ldr r3, [pc, #1004] @ (e92e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ea1ba │ │ │ │ + bne.w e9aa2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #228 @ 0xe4 │ │ │ │ vpop {d8-d10} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, r7 │ │ │ │ - blt.w e99ba │ │ │ │ + blt.w e92a2 │ │ │ │ ldr r1, [sp, #172] @ 0xac │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ - blt.w e99e8 │ │ │ │ + blt.w e92d0 │ │ │ │ ldr.w ip, [sl] │ │ │ │ cmp ip, r7 │ │ │ │ - blt.w e99f0 │ │ │ │ + blt.w e92d8 │ │ │ │ ldr.w ip, [r8] │ │ │ │ cmp ip, r7 │ │ │ │ - blt.w ea1b0 │ │ │ │ + blt.w e9a98 │ │ │ │ ldr.w ip, [fp] │ │ │ │ cmp.w ip, #0 │ │ │ │ - ble.w ea1be │ │ │ │ + ble.w e9aa6 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.n e9604 │ │ │ │ + bne.n e8eec │ │ │ │ ldr r2, [r5, #0] │ │ │ │ adds r3, r0, #1 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ adds r3, r0, r3 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w e9ba4 │ │ │ │ + bne.w e948c │ │ │ │ str r1, [sp, #204] @ 0xcc │ │ │ │ - cbz r1, e96e8 │ │ │ │ + cbz r1, e8fd0 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ movs r6, #1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ sub.w r7, r9, #4 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ str.w fp, [sp, #32] │ │ │ │ add.w r8, r3, r2, lsl #3 │ │ │ │ @@ -199985,15 +199349,15 @@ │ │ │ │ add r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add.w r3, sl, r3, lsl #3 │ │ │ │ add.w r1, sl, r1, lsl #3 │ │ │ │ blx 5df04 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ cmp r3, r6 │ │ │ │ - bge.n e96b2 │ │ │ │ + bge.n e8f9a │ │ │ │ ldr.w fp, [sp, #32] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r1, r3 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ @@ -200002,15 +199366,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r3, r1, lsl #3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n e9752 │ │ │ │ + ble.n e903a │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ movs r5, #2 │ │ │ │ str.w fp, [sp, #32] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add.w r7, r3, #8 │ │ │ │ ldr r6, [sp, #184] @ 0xb8 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ @@ -200026,26 +199390,26 @@ │ │ │ │ adds r5, #1 │ │ │ │ adds r7, #8 │ │ │ │ add r1, r8 │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ cmp r2, r5 │ │ │ │ - bge.n e972c │ │ │ │ + bge.n e9014 │ │ │ │ ldr.w fp, [sp, #32] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w r8, [fp] │ │ │ │ cmp.w r8, #1 │ │ │ │ - beq.w ea166 │ │ │ │ + beq.w e9a4e │ │ │ │ cmp.w r8, #0 │ │ │ │ str.w r8, [sp, #204] @ 0xcc │ │ │ │ - ble.w ea080 │ │ │ │ + ble.w e9968 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr r1, [pc, #668] @ (e9a0c ) │ │ │ │ + ldr r1, [pc, #668] @ (e92f4 ) │ │ │ │ ldr r6, [sp, #112] @ 0x70 │ │ │ │ add.w r2, r3, r2, lsl #3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ adds r3, r2, #4 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ @@ -200056,24 +199420,24 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov sl, r0 │ │ │ │ subs r2, #8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ - ldr r2, [pc, #628] @ (e9a10 ) │ │ │ │ + ldr r2, [pc, #628] @ (e92f8 ) │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ adds r2, #4 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ - ldr r2, [pc, #616] @ (e9a14 ) │ │ │ │ + ldr r2, [pc, #616] @ (e92fc ) │ │ │ │ add.w r3, r1, #8 │ │ │ │ - vldr s17, [pc, #584] @ e99f8 │ │ │ │ + vldr s17, [pc, #584] @ e92e0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #1 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ @@ -200087,15 +199451,15 @@ │ │ │ │ vneg.f32 s14, s15 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ vldmia r0!, {s19} │ │ │ │ vstr s14, [sp, #212] @ 0xd4 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ add.w r0, r2, #1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ - bge.n e9800 │ │ │ │ + bge.n e90e8 │ │ │ │ vldr s13, [r1] │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ vneg.f32 s13, s13 │ │ │ │ vldr s18, [r1] │ │ │ │ vstr s13, [sp, #216] @ 0xd8 │ │ │ │ vneg.f32 s18, s18 │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ @@ -200105,96 +199469,96 @@ │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w e9b92 │ │ │ │ + beq.w e947a │ │ │ │ vmov.f32 s14, s17 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ cmp r2, #1 │ │ │ │ vstmia r1!, {s14} │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - beq.n e989c │ │ │ │ + beq.n e9184 │ │ │ │ add r3, sp, #212 @ 0xd4 │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ mov r8, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ - b.n e9850 │ │ │ │ + b.n e9138 │ │ │ │ vmov.f32 s15, s17 │ │ │ │ adds r7, #4 │ │ │ │ cmp r6, r5 │ │ │ │ vstmia r8!, {s15} │ │ │ │ - beq.n e9898 │ │ │ │ + beq.n e9180 │ │ │ │ vldmia r5!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n e9842 │ │ │ │ + beq.n e912a │ │ │ │ vldr s14, [r7] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n e9842 │ │ │ │ + beq.n e912a │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ vmul.f32 s16, s15, s14 │ │ │ │ blx 63e0c │ │ │ │ vsub.f32 s0, s0, s20 │ │ │ │ vldr s15, [r7] │ │ │ │ cmp r6, r5 │ │ │ │ add.w r7, r7, #4 │ │ │ │ vadd.f32 s14, s19, s15 │ │ │ │ vdiv.f32 s13, s16, s0 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstmia r8!, {s15} │ │ │ │ - bne.n e9850 │ │ │ │ + bne.n e9138 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w ea0ca │ │ │ │ + blt.w e99b2 │ │ │ │ mov r5, r2 │ │ │ │ adds r2, r6, #4 │ │ │ │ mov r8, r2 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add r2, sp, #216 @ 0xd8 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ mov r4, r3 │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #32] │ │ │ │ - b.n e98ca │ │ │ │ + b.n e91b2 │ │ │ │ vmov.f32 s15, s17 │ │ │ │ adds r5, #1 │ │ │ │ adds r6, #4 │ │ │ │ cmp r5, r4 │ │ │ │ vstmia r7!, {s15} │ │ │ │ - bgt.n e9912 │ │ │ │ + bgt.n e91fa │ │ │ │ vldmia r8!, {s15} │ │ │ │ vcmp.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n e98ba │ │ │ │ + beq.n e91a2 │ │ │ │ vldr s14, [r6] │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n e98ba │ │ │ │ + beq.n e91a2 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ vmul.f32 s16, s15, s14 │ │ │ │ blx 63e0c │ │ │ │ vadd.f32 s0, s0, s18 │ │ │ │ vldr s15, [r6] │ │ │ │ adds r5, #1 │ │ │ │ adds r6, #4 │ │ │ │ cmp r5, r4 │ │ │ │ vadd.f32 s14, s19, s15 │ │ │ │ vdiv.f32 s13, s16, s0 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstmia r7!, {s15} │ │ │ │ - ble.n e98ca │ │ │ │ + ble.n e91b2 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49024 @ 0xbf80 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ mov r0, fp │ │ │ │ @@ -200202,111 +199566,111 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r7, [fp] │ │ │ │ vstr s0, [sp, #208] @ 0xd0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ mov.w r8, r2, lsl #1 │ │ │ │ add.w r3, r7, r8 │ │ │ │ - ble.n e9a1c │ │ │ │ + ble.n e9304 │ │ │ │ cmp r7, #0 │ │ │ │ - ble.n e9a1c │ │ │ │ + ble.n e9304 │ │ │ │ adds r6, r3, r7 │ │ │ │ str.w r8, [sp, #32] │ │ │ │ ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ add.w ip, r2, #1 │ │ │ │ mov.w lr, r7, lsl #2 │ │ │ │ mov r5, r9 │ │ │ │ add.w r1, r4, r6, lsl #2 │ │ │ │ movs r0, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ add.w r2, r8, r5, lsl #3 │ │ │ │ vldr s15, [r2, #8] │ │ │ │ adds r2, #8 │ │ │ │ vstmia r3!, {s15} │ │ │ │ cmp r1, r3 │ │ │ │ - bne.n e9964 │ │ │ │ + bne.n e924c │ │ │ │ adds r0, #1 │ │ │ │ add r5, r9 │ │ │ │ add r1, lr │ │ │ │ mov r3, r6 │ │ │ │ cmp r0, ip │ │ │ │ - beq.n e9a18 │ │ │ │ + beq.n e9300 │ │ │ │ add r6, r7 │ │ │ │ - b.n e995c │ │ │ │ + b.n e9244 │ │ │ │ mvn.w r3, #4 │ │ │ │ movs r2, #5 │ │ │ │ - b.n e9600 │ │ │ │ + b.n e8ee8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n e99d6 │ │ │ │ + ble.n e92be │ │ │ │ ldr.w ip, [lr] │ │ │ │ cmp.w ip, #0 │ │ │ │ - ble.n e99c2 │ │ │ │ + ble.n e92aa │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ itett hi │ │ │ │ mvnhi.w r3, #3 │ │ │ │ movls r3, r2 │ │ │ │ ldrhi r2, [sp, #104] @ 0x68 │ │ │ │ strhi r3, [r2, #0] │ │ │ │ itttt hi │ │ │ │ ldrhi r2, [sp, #32] │ │ │ │ ldrhi.w ip, [lr] │ │ │ │ ldrhi r0, [r2, #0] │ │ │ │ movhi r2, #4 │ │ │ │ - b.n e95e0 │ │ │ │ + b.n e8ec8 │ │ │ │ mvn.w r3, #8 │ │ │ │ movs r2, #9 │ │ │ │ - b.n e9600 │ │ │ │ + b.n e8ee8 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ mvn.w r3, #2 │ │ │ │ str r3, [r2, #0] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w ip, [lr] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r2, #3 │ │ │ │ - b.n e95e0 │ │ │ │ + b.n e8ec8 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ mvn.w r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ ldr.w ip, [lr] │ │ │ │ - b.n e95e0 │ │ │ │ + b.n e8ec8 │ │ │ │ mvn.w r3, #10 │ │ │ │ movs r2, #11 │ │ │ │ - b.n e9600 │ │ │ │ + b.n e8ee8 │ │ │ │ mvn.w r3, #12 │ │ │ │ movs r2, #13 │ │ │ │ - b.n e9600 │ │ │ │ + b.n e8ee8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + bcc.n e9328 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s32 q0, q7, q4 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf62e0058 │ │ │ │ + bcs.n e931c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #70 @ 0x46 │ │ │ │ + adds r7, #86 @ 0x56 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #36 @ 0x24 │ │ │ │ + adds r7, #52 @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldcl 0, cr0, [lr, #-352] @ 0xfffffea0 │ │ │ │ + orrs.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ adds r7, #1 │ │ │ │ add.w r3, r7, r8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #140] @ 0x8c │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #940] @ (e9de0 ) │ │ │ │ + ldr r3, [pc, #940] @ (e96c8 ) │ │ │ │ add.w r7, r2, r7, lsl #2 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ @@ -200317,108 +199681,108 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ blx 64d7c │ │ │ │ ldr.w ip, [r5] │ │ │ │ ldr.w r8, [fp] │ │ │ │ cmp.w ip, #0 │ │ │ │ mov.w r1, ip, lsl #1 │ │ │ │ add.w r5, r8, r1 │ │ │ │ - ble.n e9adc │ │ │ │ + ble.n e93c4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r7, r8 │ │ │ │ movs r1, #1 │ │ │ │ str.w sl, [sp, #108] @ 0x6c │ │ │ │ adds r3, #8 │ │ │ │ mov sl, r1 │ │ │ │ mov r8, r9 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #32] │ │ │ │ - ble.n e9ac6 │ │ │ │ + ble.n e93ae │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ rsb r6, r5, #1 │ │ │ │ add.w r4, r3, r8, lsl #3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r9, r3, r5, lsl #2 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ adds r3, r6, r5 │ │ │ │ adds r4, #8 │ │ │ │ cmp r3, r7 │ │ │ │ vstmia r9!, {s0} │ │ │ │ - ble.n e9a98 │ │ │ │ + ble.n e9380 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add.w sl, sl, #1 │ │ │ │ ldr.w r7, [fp] │ │ │ │ cmp r3, sl │ │ │ │ - blt.n e9ac6 │ │ │ │ + blt.n e93ae │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r7, #0 │ │ │ │ add r8, r3 │ │ │ │ - bgt.n e9a88 │ │ │ │ + bgt.n e9370 │ │ │ │ ldrd r4, r3, [sp, #32] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #52] @ 0x34 │ │ │ │ ldr.w sl, [sp, #108] @ 0x6c │ │ │ │ ldr.w ip, [r3] │ │ │ │ mov.w r1, ip, lsl #1 │ │ │ │ add.w r2, r8, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r2, ip │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #760] @ (e9de4 ) │ │ │ │ + ldr r0, [pc, #760] @ (e96cc ) │ │ │ │ str r4, [sp, #8] │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #752] @ (e9de8 ) │ │ │ │ + ldr r3, [pc, #752] @ (e96d0 ) │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - ldr r2, [pc, #748] @ (e9dec ) │ │ │ │ + ldr r2, [pc, #748] @ (e96d4 ) │ │ │ │ add r3, pc │ │ │ │ mov r1, fp │ │ │ │ str.w fp, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r2, r3, #4 │ │ │ │ adds r3, #8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ blx 64d7c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n e9b48 │ │ │ │ + ble.n e9430 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ adds r1, r2, r0 │ │ │ │ adds r3, #12 │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ add.w r1, r4, r1, lsl #2 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r5, [r2], #4 │ │ │ │ ldr.w r0, [r1], #4 │ │ │ │ str r0, [r3, #0] │ │ │ │ cmp r2, r6 │ │ │ │ str.w r5, [r3, #-4] │ │ │ │ add r3, sl │ │ │ │ - bne.n e9b34 │ │ │ │ + bne.n e941c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #8 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #664] @ (e9df0 ) │ │ │ │ - ldr r1, [pc, #664] @ (e9df4 ) │ │ │ │ - ldr r0, [pc, #668] @ (e9df8 ) │ │ │ │ + ldr r2, [pc, #664] @ (e96d8 ) │ │ │ │ + ldr r1, [pc, #664] @ (e96dc ) │ │ │ │ + ldr r0, [pc, #668] @ (e96e0 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ adds r5, r1, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r1, #8 │ │ │ │ @@ -200432,57 +199796,57 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w ea07c │ │ │ │ + blt.w e9964 │ │ │ │ ldr.w r3, [fp] │ │ │ │ - b.n e97c0 │ │ │ │ + b.n e90a8 │ │ │ │ vmul.f32 s14, s14, s13 │ │ │ │ vadd.f32 s15, s15, s19 │ │ │ │ vdiv.f32 s13, s14, s20 │ │ │ │ vdiv.f32 s14, s13, s15 │ │ │ │ - b.n e982a │ │ │ │ + b.n e9112 │ │ │ │ cmp.w ip, #1 │ │ │ │ - beq.w ea19c │ │ │ │ + beq.w e9a84 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov sl, r4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ - ldr r7, [pc, #584] @ (e9dfc ) │ │ │ │ + ldr r7, [pc, #584] @ (e96e4 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ subs r3, #8 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ str.w ip, [sp, #204] @ 0xcc │ │ │ │ mov ip, r2 │ │ │ │ - ldr r0, [pc, #556] @ (e9e00 ) │ │ │ │ + ldr r0, [pc, #556] @ (e96e8 ) │ │ │ │ lsls r3, r3, #3 │ │ │ │ - ldr r5, [pc, #556] @ (e9e04 ) │ │ │ │ + ldr r5, [pc, #556] @ (e96ec ) │ │ │ │ add.w r1, r3, #8 │ │ │ │ adds r3, #4 │ │ │ │ adds r2, r7, r3 │ │ │ │ add r3, ip │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r5, pc │ │ │ │ ldr.w r8, [sp, #112] @ 0x70 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ - vldr s17, [pc, #488] @ e9ddc │ │ │ │ + vldr s17, [pc, #488] @ e96c4 │ │ │ │ adds r3, #4 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ adds r2, r7, r1 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ add.w r2, ip, r1 │ │ │ │ @@ -200502,49 +199866,49 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vstr s15, [sp, #212] @ 0xd4 │ │ │ │ vldmia r3!, {s14} │ │ │ │ vcmp.f32 s14, #0.0 │ │ │ │ str r3, [sp, #32] │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w ea054 │ │ │ │ + bne.w e993c │ │ │ │ vmov.f32 s15, s17 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ vstr s15, [sl] │ │ │ │ cmp r3, #1 │ │ │ │ - beq.n e9c8e │ │ │ │ + beq.n e9576 │ │ │ │ ldr.w fp, [sp, #144] @ 0x90 │ │ │ │ mov r5, r4 │ │ │ │ ldr.w r9, [sp, #100] @ 0x64 │ │ │ │ add.w r8, sp, #212 @ 0xd4 │ │ │ │ ldr r7, [sp, #116] @ 0x74 │ │ │ │ add r3, sp, #216 @ 0xd8 │ │ │ │ ldr r6, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ vldr s16, [r3, #-4] │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.w e9d96 │ │ │ │ + bne.w e967e │ │ │ │ vstmia r5!, {s17} │ │ │ │ adds r6, #4 │ │ │ │ adds r7, #4 │ │ │ │ add.w r9, r9, #4 │ │ │ │ add.w fp, fp, #4 │ │ │ │ cmp sl, r5 │ │ │ │ - bne.n e9c68 │ │ │ │ + bne.n e9550 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w fp, [r2] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ it lt │ │ │ │ addlt.w r8, sl, #4 │ │ │ │ - blt.n e9cf8 │ │ │ │ + blt.n e95e0 │ │ │ │ add.w r8, sl, #4 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov sl, r8 │ │ │ │ ldrd r9, r7, [sp, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ add r3, sp, #216 @ 0xd8 │ │ │ │ @@ -200557,58 +199921,58 @@ │ │ │ │ mov fp, sl │ │ │ │ mov sl, r6 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ vldr s16, [r2, #-4] │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bne.n e9d4e │ │ │ │ + bne.n e9636 │ │ │ │ adds r5, #1 │ │ │ │ add.w sl, sl, #4 │ │ │ │ adds r7, #4 │ │ │ │ add.w r9, r9, #4 │ │ │ │ adds r6, #4 │ │ │ │ cmp r4, r5 │ │ │ │ vstmia fp!, {s17} │ │ │ │ - bge.n e9cc8 │ │ │ │ + bge.n e95b0 │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ mov.w r9, r2, lsl #1 │ │ │ │ add.w r3, r9, fp │ │ │ │ - ble.n e9e08 │ │ │ │ + ble.n e96f0 │ │ │ │ cmp.w fp, #0 │ │ │ │ - ble.n e9e08 │ │ │ │ + ble.n e96f0 │ │ │ │ add.w ip, r2, #1 │ │ │ │ add.w r7, r3, fp │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov.w lr, fp, lsl #2 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add.w r0, r4, r7, lsl #2 │ │ │ │ mov r6, r2 │ │ │ │ movs r5, #1 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ add.w sl, r1, r6, lsl #3 │ │ │ │ vldr s15, [sl, #8] │ │ │ │ add.w sl, sl, #8 │ │ │ │ vstmia r3!, {s15} │ │ │ │ cmp r0, r3 │ │ │ │ - bne.n e9d2e │ │ │ │ + bne.n e9616 │ │ │ │ adds r5, #1 │ │ │ │ add r6, r2 │ │ │ │ add r0, lr │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, ip │ │ │ │ - beq.n e9e08 │ │ │ │ + beq.n e96f0 │ │ │ │ add r7, fp │ │ │ │ - b.n e9d26 │ │ │ │ + b.n e960e │ │ │ │ vldmia sl!, {s15} │ │ │ │ adds r5, #1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ vstr s15, [sp, #216] @ 0xd8 │ │ │ │ @@ -200621,16 +199985,16 @@ │ │ │ │ vldmia r6!, {s14} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ vadd.f32 s15, s15, s13 │ │ │ │ vdiv.f32 s12, s16, s0 │ │ │ │ vdiv.f32 s13, s12, s15 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstmia fp!, {s15} │ │ │ │ - bge.n e9cc8 │ │ │ │ - b.n e9cee │ │ │ │ + bge.n e95b0 │ │ │ │ + b.n e95d6 │ │ │ │ vldmia r6!, {s15} │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ vneg.f32 s15, s15 │ │ │ │ vstr s15, [sp, #216] @ 0xd8 │ │ │ │ blx 63e0c │ │ │ │ vldmia r7!, {s12} │ │ │ │ @@ -200640,45 +200004,44 @@ │ │ │ │ vldmia fp!, {s14} │ │ │ │ vadd.f32 s15, s15, s13 │ │ │ │ vdiv.f32 s12, s16, s0 │ │ │ │ vdiv.f32 s13, s12, s15 │ │ │ │ vdiv.f32 s15, s13, s14 │ │ │ │ vstmia r5!, {s15} │ │ │ │ cmp sl, r5 │ │ │ │ - bne.w e9c68 │ │ │ │ - b.n e9c8e │ │ │ │ + bne.w e9550 │ │ │ │ + b.n e9576 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ands.w r0, r4, r8, lsr #1 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + adds.w r0, r4, #88 @ 0x58 │ │ │ │ + adds r3, #212 @ 0xd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #100 @ 0x64 │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n e97e4 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - ldrd r0, r0, [r8, #-352] @ 0x160 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + @ instruction: 0xebfc0058 │ │ │ │ + orrs.w r0, r8, #88 @ 0x58 │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add.w r1, fp, #1 │ │ │ │ add.w r3, r1, r9 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #936] @ (ea1c8 ) │ │ │ │ + ldr r3, [pc, #936] @ (e9ab0 ) │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -200691,98 +200054,98 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ blx 64d7c │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr.w fp, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ mov.w r2, r1, lsl #1 │ │ │ │ add.w r5, fp, r2 │ │ │ │ - ble.n e9ec0 │ │ │ │ + ble.n e97a8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [sp, #44] @ 0x2c │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, fp │ │ │ │ mov fp, r9 │ │ │ │ mov r9, r3 │ │ │ │ str.w r8, [sp, #64] @ 0x40 │ │ │ │ cmp.w r9, #0 │ │ │ │ mov r8, sl │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - ble.n e9eb4 │ │ │ │ + ble.n e979c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add.w sl, r4, r5, lsl #2 │ │ │ │ rsb r6, r5, #1 │ │ │ │ add.w r7, r3, r8, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ adds r3, r6, r5 │ │ │ │ adds r7, #8 │ │ │ │ cmp r3, r9 │ │ │ │ vstmia sl!, {s0} │ │ │ │ - ble.n e9e82 │ │ │ │ + ble.n e976a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, fp, #1 │ │ │ │ ldr.w r9, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ - blt.n e9eb4 │ │ │ │ + blt.n e979c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp.w r9, #0 │ │ │ │ add r8, r3 │ │ │ │ - bgt.n e9e74 │ │ │ │ + bgt.n e975c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov fp, r9 │ │ │ │ ldr.w r8, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ add.w fp, fp, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add.w r3, fp, r1 │ │ │ │ add fp, r2 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #764] @ (ea1cc ) │ │ │ │ + ldr r0, [pc, #764] @ (e9ab4 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add.w r3, r2, fp, lsl #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - ldr r3, [pc, #752] @ (ea1d0 ) │ │ │ │ + ldr r3, [pc, #752] @ (e9ab8 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #4] │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ blx 64d7c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cmp r0, #0 │ │ │ │ - ble.n e9f28 │ │ │ │ + ble.n e9810 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ adds r1, r2, r0 │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ add.w r1, r4, r1, lsl #2 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r5, [r2], #4 │ │ │ │ ldr.w r0, [r1], #4 │ │ │ │ str r0, [r3, #0] │ │ │ │ cmp r6, r2 │ │ │ │ str.w r5, [r3, #-4] │ │ │ │ add r3, r7 │ │ │ │ - bne.n e9f14 │ │ │ │ + bne.n e97fc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov sl, r8 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ adds r3, #8 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adds r3, #4 │ │ │ │ @@ -200791,46 +200154,46 @@ │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bge.w e9c24 │ │ │ │ + bge.w e950c │ │ │ │ ldr r6, [sp, #196] @ 0xc4 │ │ │ │ ldr.w fp, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w ea104 │ │ │ │ + beq.w e99ec │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r2, r1 │ │ │ │ it lt │ │ │ │ movlt r2, r1 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w ea0d0 │ │ │ │ + blt.w e99b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w ea142 │ │ │ │ + beq.w e9a2a │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n e9fd4 │ │ │ │ + ble.n e98bc │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ movs r5, #2 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ adds r6, #8 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ mov r7, r6 │ │ │ │ ldr.w r9, [sp, #88] @ 0x58 │ │ │ │ @@ -200845,19 +200208,19 @@ │ │ │ │ adds r5, #1 │ │ │ │ adds r7, #8 │ │ │ │ add r3, r8 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ cmp r3, r5 │ │ │ │ - bge.n e9fb4 │ │ │ │ + bge.n e989c │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ - ble.w e9610 │ │ │ │ + ble.w e8ef8 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ add.w r9, sp, #216 @ 0xd8 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adds r5, r3, r4 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ mov.w r8, r3, lsl #2 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ @@ -200887,85 +200250,85 @@ │ │ │ │ add r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ vstr s15, [sp, #216] @ 0xd8 │ │ │ │ add.w r1, sl, r1, lsl #3 │ │ │ │ blx 5df04 │ │ │ │ subs r4, #1 │ │ │ │ - bne.n ea016 │ │ │ │ - b.w e9610 │ │ │ │ + bne.n e98fe │ │ │ │ + b.w e8ef8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ vneg.f32 s14, s14 │ │ │ │ vldr s10, [r3, #-4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ vdiv.f32 s12, s14, s10 │ │ │ │ vldr s11, [r3, #-4] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ vadd.f32 s15, s15, s11 │ │ │ │ vldr s13, [r3, #-4] │ │ │ │ vdiv.f32 s14, s12, s15 │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ - b.n e9c48 │ │ │ │ + b.n e9530 │ │ │ │ ldr.w r8, [fp] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ cmp r2, r3 │ │ │ │ it lt │ │ │ │ movlt r2, r3 │ │ │ │ cmp r2, r8 │ │ │ │ - ble.w e9610 │ │ │ │ + ble.w e8ef8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, r8 │ │ │ │ str r1, [sp, #204] @ 0xcc │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ add.w r3, r8, #1 │ │ │ │ add r4, r3 │ │ │ │ - ldr r0, [pc, #296] @ (ea1d4 ) │ │ │ │ + ldr r0, [pc, #296] @ (e9abc ) │ │ │ │ add r1, r3 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, r1, lsl #3 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add.w r4, r1, r4, lsl #3 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ str r4, [sp, #4] │ │ │ │ blx 5e9dc │ │ │ │ - b.w e9610 │ │ │ │ + b.w e8ef8 │ │ │ │ adds r3, r6, #4 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - b.n e9914 │ │ │ │ + b.n e91fc │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ subs r3, r1, r3 │ │ │ │ ldr r1, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #240] @ (ea1d8 ) │ │ │ │ + ldr r0, [pc, #240] @ (e9ac0 ) │ │ │ │ adds r3, r2, r3 │ │ │ │ add r2, r1 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ blx 5e9dc │ │ │ │ - b.n e9f6e │ │ │ │ + b.n e9856 │ │ │ │ ldrd r2, r3, [sp, #156] @ 0x9c │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ adds r4, r2, r3 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -200983,87 +200346,730 @@ │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 5df04 │ │ │ │ - b.n e9f5a │ │ │ │ + b.n e9842 │ │ │ │ ldrd r1, r3, [sp, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ add r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r2, r1, lsl #3 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ adds r3, r2, r3 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ blx 5d9c8 │ │ │ │ - b.n e9f90 │ │ │ │ + b.n e9878 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ vldr s15, [r3] │ │ │ │ vcmpe.f32 s15, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.w ea07c │ │ │ │ - ldr r1, [pc, #80] @ (ea1dc ) │ │ │ │ + bpl.w e9964 │ │ │ │ + ldr r1, [pc, #80] @ (e9ac4 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 61414 │ │ │ │ ldr.w r8, [fp] │ │ │ │ - b.n ea080 │ │ │ │ + b.n e9968 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - b.n e9f54 │ │ │ │ + b.n e983c │ │ │ │ mvn.w r3, #14 │ │ │ │ movs r2, #15 │ │ │ │ - b.w e9600 │ │ │ │ + b.w e8ee8 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ mvn.w r3, #19 │ │ │ │ movs r2, #20 │ │ │ │ - b.w e9600 │ │ │ │ - ldrsh r2, [r7, r6] │ │ │ │ + b.w e8ee8 │ │ │ │ + str r2, [r3, #108] @ 0x6c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldc 0, cr0, [r0, #-352]! @ 0xfffffea0 │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n e9e30 │ │ │ │ + b.n e9c64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r7, r3] │ │ │ │ + b.n e9bf4 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n ea15c │ │ │ │ + │ │ │ │ +000e9ac8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ + mov r4, r2 │ │ │ │ + ldr r2, [pc, #748] @ (e9dcc ) │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r3, [pc, #748] @ (e9dd0 ) │ │ │ │ + add r2, pc │ │ │ │ + sub sp, #44 @ 0x2c │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r1, #0] │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr.w fp, [sp, #92] @ 0x5c │ │ │ │ + ldr.w r9, [r3] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + cbnz r2, e9b30 │ │ │ │ + vldr s16, [pc, #700] @ e9dc8 │ │ │ │ + ldr r2, [pc, #708] @ (e9dd4 ) │ │ │ │ + ldr r3, [pc, #704] @ (e9dd0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w e9db6 │ │ │ │ + vmov.f32 s0, s16 │ │ │ │ + add sp, #44 @ 0x2c │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + mov r5, r1 │ │ │ │ + add.w r8, r9, #1 │ │ │ │ + ldr r1, [pc, #672] @ (e9dd8 ) │ │ │ │ + mov r7, r0 │ │ │ │ + mov.w r8, r8, lsl #3 │ │ │ │ + add r1, pc │ │ │ │ + sub.w sl, r6, r8 │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, e9bb8 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n e9b08 │ │ │ │ + mov r8, r9 │ │ │ │ + vldr s16, [pc, #624] @ e9dc8 │ │ │ │ + movs r7, #1 │ │ │ │ + add r6, sp, #32 │ │ │ │ + add.w r3, sl, #8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.n e9b0c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov.w sl, #1 │ │ │ │ + add.w fp, r3, r8, lsl #3 │ │ │ │ + b.n e9b84 │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + add.w fp, fp, #8 │ │ │ │ + cmp r4, sl │ │ │ │ + blt.n e9bac │ │ │ │ + mov r0, fp │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vcmpe.f32 s0, s16 │ │ │ │ + vstr s0, [sp, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n e9b74 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e9b78 │ │ │ │ + vldr s0, [sp, #32] │ │ │ │ + b.n e9b74 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + adds r7, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + blt.n e9b0c │ │ │ │ + add r8, r9 │ │ │ │ + b.n e9b62 │ │ │ │ + ldr r1, [pc, #544] @ (e9ddc ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, e9bca │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ + cmp r2, #49 @ 0x31 │ │ │ │ + bne.n e9c52 │ │ │ │ + ldr.w fp, [r4] │ │ │ │ + cmp.w fp, #0 │ │ │ │ + ble.n e9b08 │ │ │ │ + vldr s16, [pc, #496] @ e9dc8 │ │ │ │ + mov r7, r9 │ │ │ │ + movs r6, #1 │ │ │ │ + add.w r3, sl, #8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + add r3, sp, #28 │ │ │ │ + vmov.f32 s17, s16 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + vstr s17, [sp, #28] │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.n e9c4c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov.w sl, #1 │ │ │ │ + add.w r8, r3, r7, lsl #3 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + blx 65ce8 │ │ │ │ + vldr s14, [sp, #28] │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + cmp r4, sl │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + vadd.f64 d7, d7, d0 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstr s14, [sp, #28] │ │ │ │ + bge.n e9bfe │ │ │ │ + vcmpe.f32 s16, s14 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n e9c3c │ │ │ │ + vmov.f32 s16, s14 │ │ │ │ + adds r6, #1 │ │ │ │ + add r7, r9 │ │ │ │ + cmp fp, r6 │ │ │ │ + bge.n e9bea │ │ │ │ + b.n e9b0c │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e9c32 │ │ │ │ + vldr s14, [sp, #28] │ │ │ │ + b.n e9c2e │ │ │ │ + vmov.f32 s14, s17 │ │ │ │ + b.n e9c24 │ │ │ │ + ldr r1, [pc, #396] @ (e9de0 ) │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e9d1c │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.w e9da4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + lsls r2, r4, #2 │ │ │ │ + mov r0, fp │ │ │ │ + mov r1, r3 │ │ │ │ + blx 5ae88 │ │ │ │ + cmp r6, #0 │ │ │ │ + ble.n e9ce4 │ │ │ │ + movs r6, #1 │ │ │ │ + add.w r3, sl, #8 │ │ │ │ + str.w r9, [sp, #12] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.n e9cd4 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + mov r7, fp │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + mov.w sl, #1 │ │ │ │ + add.w r8, r3, r2, lsl #3 │ │ │ │ + mov r0, r8 │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + blx 65ce8 │ │ │ │ + vldr s14, [r7] │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + cmp sl, r4 │ │ │ │ + vcvt.f64.f32 d7, s14 │ │ │ │ + vadd.f64 d7, d7, d0 │ │ │ │ + vcvt.f32.f64 s14, d7 │ │ │ │ + vstmia r7!, {s14} │ │ │ │ + ble.n e9c9c │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + adds r6, #1 │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ + cmp r6, r3 │ │ │ │ + bgt.n e9cde │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add r3, r9 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + b.n e9c8a │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + adds r6, #1 │ │ │ │ + cmp r6, r3 │ │ │ │ + bgt.w e9b08 │ │ │ │ + cmp r4, #0 │ │ │ │ + ble.w e9b08 │ │ │ │ + vldr s16, [pc, #224] @ e9dc8 │ │ │ │ + movs r5, #1 │ │ │ │ + add r6, sp, #32 │ │ │ │ + b.n e9cfa │ │ │ │ + vmov.f32 s16, s15 │ │ │ │ + adds r5, #1 │ │ │ │ + cmp r5, r4 │ │ │ │ + bgt.w e9b0c │ │ │ │ + vldmia fp!, {s15} │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vstr s15, [sp, #32] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n e9cee │ │ │ │ + mov r0, r6 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e9cf2 │ │ │ │ + vldr s15, [sp, #32] │ │ │ │ + b.n e9cee │ │ │ │ + ldr r1, [pc, #196] @ (e9de4 ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbz r0, e9d94 │ │ │ │ + ldr r7, [r4, #0] │ │ │ │ + movs r3, #0 │ │ │ │ + vldr d8, [pc, #144] @ e9dc0 │ │ │ │ + vmov.f64 d0, #112 @ 0x3f800000 1.0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + cmp r7, #0 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ble.n e9d86 │ │ │ │ + ldr.w fp, [pc, #164] @ e9de8 │ │ │ │ + sub.w r8, r8, #8 │ │ │ │ + movs r4, #1 │ │ │ │ + add.w sl, sp, #32 │ │ │ │ + add fp, pc │ │ │ │ + add.w r9, sp, #28 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r3, sl │ │ │ │ + mov r2, fp │ │ │ │ + mov r0, r5 │ │ │ │ + adds r4, #1 │ │ │ │ + str.w r9, [sp] │ │ │ │ + blx 58f64 │ │ │ │ + add r6, r8 │ │ │ │ + cmp r7, r4 │ │ │ │ + bge.n e9d54 │ │ │ │ + vldr s0, [sp, #28] │ │ │ │ + vldr s16, [sp, #32] │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n e9dac │ │ │ │ + vsqrt.f64 d7, d0 │ │ │ │ + vmul.f64 d8, d7, d8 │ │ │ │ + vcvt.f32.f64 s16, d8 │ │ │ │ + b.n e9b0c │ │ │ │ + ldr r1, [pc, #84] @ (e9dec ) │ │ │ │ + mov r0, r7 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n e9d28 │ │ │ │ + b.n e9b0c │ │ │ │ + cmp r6, #0 │ │ │ │ + bgt.w e9c7e │ │ │ │ + b.n e9b08 │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d7, d0 │ │ │ │ + b.n e9d8a │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + nop │ │ │ │ + nop.w │ │ │ │ + ... │ │ │ │ + stmia r6!, {r2, r3, r5} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + stmia r6!, {} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n e96f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n ea0ec │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #54 @ 0x36 │ │ │ │ + b.n ea3a4 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + b.n ea328 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + cmp r2, #122 @ 0x7a │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + │ │ │ │ +000e9df0 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8-d9} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ + ldr r4, [pc, #724] @ (ea0dc ) │ │ │ │ + mov r7, r1 │ │ │ │ + ldr r1, [pc, #724] @ (ea0e0 ) │ │ │ │ + sub sp, #28 │ │ │ │ + add r4, pc │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [r4, r1] │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + ldr r1, [r1, #0] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + mov.w r1, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ + it le │ │ │ │ + vldrle s16, [pc, #692] @ ea0d8 │ │ │ │ + bgt.n e9e4c │ │ │ │ + ldr r2, [pc, #696] @ (ea0e4 ) │ │ │ │ + ldr r3, [pc, #692] @ (ea0e0 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w ea1bc │ │ │ │ + vmov.f32 s0, s16 │ │ │ │ + add sp, #28 │ │ │ │ + vpop {d8-d9} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + ldr r1, [pc, #664] @ (ea0e8 ) │ │ │ │ + mov r8, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + sub.w r9, r4, #8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e9f2a │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble.n e9e28 │ │ │ │ + movs r7, #1 │ │ │ │ + add.w r8, sp, #16 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f64.f32 d9, s16 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + mov r0, r6 │ │ │ │ + vstr s0, [sp, #16] │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d9, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n e9ea8 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 5724c │ │ │ │ + cbz r0, e9eb6 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + vcvt.f64.f32 d9, s16 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + mov r0, r4 │ │ │ │ + vstr s0, [sp, #16] │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d9, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n e9edc │ │ │ │ + mov r0, r8 │ │ │ │ + blx 5724c │ │ │ │ + cbz r0, e9eea │ │ │ │ + mov r0, r4 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + vcvt.f64.f32 d9, s16 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + mov r0, r5 │ │ │ │ + vstr s0, [sp, #16] │ │ │ │ + blx 65ce8 │ │ │ │ + vcmpe.f64 d9, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n e9f10 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 5724c │ │ │ │ + cbz r0, e9f1a │ │ │ │ + mov r0, r5 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + adds r7, #1 │ │ │ │ + adds r6, #8 │ │ │ │ + adds r5, #8 │ │ │ │ + adds r4, #8 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge.n e9e7e │ │ │ │ + b.n e9e28 │ │ │ │ + ldr r1, [pc, #448] @ (ea0ec ) │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e9ff8 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.w ea0ce │ │ │ │ + blx 65ce8 │ │ │ │ + mov r0, r6 │ │ │ │ + vmov.f64 d9, d0 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + vadd.f64 d9, d9, d0 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + vmov.f64 d8, d0 │ │ │ │ + add.w r0, r5, r0, lsl #3 │ │ │ │ + vcvt.f32.f64 s18, d9 │ │ │ │ + subs r0, #16 │ │ │ │ + blx 65ce8 │ │ │ │ + vadd.f64 d8, d8, d0 │ │ │ │ + vcvt.f32.f64 s16, d8 │ │ │ │ + vcmpe.f32 s16, s18 │ │ │ │ + vstr s16, [sp, #16] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w ea190 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + cmp r3, #1 │ │ │ │ + ble.w e9e28 │ │ │ │ + add.w r7, r4, #8 │ │ │ │ + adds r6, #8 │ │ │ │ + movs r4, #2 │ │ │ │ + add.w r8, sp, #16 │ │ │ │ + b.n e9fb8 │ │ │ │ + vmov.f32 s16, s18 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + adds r4, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + adds r6, #8 │ │ │ │ + adds r5, #8 │ │ │ │ + cmp r3, r4 │ │ │ │ + blt.w e9e28 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 65ce8 │ │ │ │ + vmov.f64 d9, d0 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 65ce8 │ │ │ │ + mov r0, r5 │ │ │ │ + vadd.f64 d9, d9, d0 │ │ │ │ + blx 65ce8 │ │ │ │ + vadd.f64 d9, d9, d0 │ │ │ │ + vcvt.f32.f64 s18, d9 │ │ │ │ + vcmpe.f32 s18, s16 │ │ │ │ + vstr s18, [sp, #16] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n e9fa4 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n e9fa8 │ │ │ │ + vldr s18, [sp, #16] │ │ │ │ + b.n e9fa4 │ │ │ │ + ldrb.w r3, [r8] │ │ │ │ + cmp r3, #49 @ 0x31 │ │ │ │ + beq.n e9f38 │ │ │ │ + ldr r1, [pc, #236] @ (ea0f0 ) │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ea0f4 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq.n ea0ce │ │ │ │ + blx 65ce8 │ │ │ │ + mov r0, r5 │ │ │ │ + vmov.f64 d8, d0 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + add.w r0, r9, r0, lsl #3 │ │ │ │ + vadd.f64 d8, d8, d0 │ │ │ │ + blx 65ce8 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + vmov.f64 d9, d0 │ │ │ │ + add.w r3, r6, r3, lsl #3 │ │ │ │ + vcvt.f32.f64 s17, d8 │ │ │ │ + sub.w r0, r3, #16 │ │ │ │ + blx 65ce8 │ │ │ │ + vadd.f64 d9, d9, d0 │ │ │ │ + vcvt.f32.f64 s16, d9 │ │ │ │ + vcmpe.f32 s16, s17 │ │ │ │ + vstr s16, [sp, #16] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.w ea1a6 │ │ │ │ + ldr r3, [r7, #0] │ │ │ │ + subs r3, #1 │ │ │ │ + str r3, [sp, #8] │ │ │ │ + cmp r3, #1 │ │ │ │ + ble.w e9e28 │ │ │ │ + adds r4, #8 │ │ │ │ + adds r5, #8 │ │ │ │ + mov.w r8, #2 │ │ │ │ + add r7, sp, #16 │ │ │ │ + b.n ea08e │ │ │ │ + vmov.f32 s16, s18 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + adds r4, #8 │ │ │ │ + adds r5, #8 │ │ │ │ + adds r6, #8 │ │ │ │ + cmp r3, r8 │ │ │ │ + blt.w e9e28 │ │ │ │ + mov r0, r4 │ │ │ │ + blx 65ce8 │ │ │ │ + vmov.f64 d9, d0 │ │ │ │ + mov r0, r5 │ │ │ │ + blx 65ce8 │ │ │ │ + mov r0, r6 │ │ │ │ + vadd.f64 d9, d9, d0 │ │ │ │ + blx 65ce8 │ │ │ │ + vadd.f64 d9, d9, d0 │ │ │ │ + vcvt.f32.f64 s18, d9 │ │ │ │ + vcmpe.f32 s18, s16 │ │ │ │ + vstr s18, [sp, #16] │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n ea078 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ea07c │ │ │ │ + vldr s18, [sp, #16] │ │ │ │ + b.n ea078 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s16, d0 │ │ │ │ + b.n e9e28 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + stmia r3!, {r2} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n ea3d8 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + blt.n ea17c │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + svc 52 @ 0x34 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ldr r1, [pc, #212] @ (ea1cc ) │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cbnz r0, ea110 │ │ │ │ + ldr r1, [pc, #204] @ (ea1d0 ) │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w e9e28 │ │ │ │ + mov r1, r4 │ │ │ │ + ldr r4, [pc, #192] @ (ea1d4 ) │ │ │ │ + add.w r8, sp, #16 │ │ │ │ + movs r3, #0 │ │ │ │ + add r4, pc │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add.w r9, sp, #12 │ │ │ │ + mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ + mov r2, r4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r0, r7 │ │ │ │ + mov r3, r8 │ │ │ │ + str.w r9, [sp] │ │ │ │ + blx 58f64 │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ + cmp r0, #1 │ │ │ │ + ble.n ea168 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, sp, #8 │ │ │ │ + subs r0, #1 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r4 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + str.w r9, [sp] │ │ │ │ + mov r0, r6 │ │ │ │ + blx 58f64 │ │ │ │ + str.w r9, [sp] │ │ │ │ + ldr r7, [r7, #0] │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r4 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + subs r7, #1 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + blx 58f64 │ │ │ │ + vldr s0, [sp, #12] │ │ │ │ + vldr s16, [sp, #16] │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.n ea1c0 │ │ │ │ + vsqrt.f64 d7, d0 │ │ │ │ + vmul.f64 d8, d8, d7 │ │ │ │ + vcvt.f32.f64 s16, d8 │ │ │ │ + b.n e9e28 │ │ │ │ + add r0, sp, #16 │ │ │ │ + blx 5724c │ │ │ │ + vldr s16, [sp, #16] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w e9f8a │ │ │ │ + vmov.f32 s16, s18 │ │ │ │ + b.n e9f8a │ │ │ │ + add r0, sp, #16 │ │ │ │ + blx 5724c │ │ │ │ + vldr s16, [sp, #16] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w ea060 │ │ │ │ + vmov.f32 s16, s17 │ │ │ │ + b.n ea060 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d7, d0 │ │ │ │ + b.n ea186 │ │ │ │ + nop │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ -000ea1e0 : │ │ │ │ +000ea1d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ - ldr r6, [pc, #952] @ (ea5b0 ) │ │ │ │ + ldr r6, [pc, #952] @ (ea5a8 ) │ │ │ │ sub sp, #252 @ 0xfc │ │ │ │ - ldr r4, [pc, #952] @ (ea5b4 ) │ │ │ │ + ldr r4, [pc, #952] @ (ea5ac ) │ │ │ │ mov fp, r2 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #340] @ 0x154 │ │ │ │ ldr r5, [sp, #320] @ 0x140 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r6, [sp, #336] @ 0x150 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -201080,75 +201086,75 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #124] @ 0x7c │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ adds r6, #1 │ │ │ │ str r2, [r7, #0] │ │ │ │ add.w r7, sl, #1 │ │ │ │ - ldr r0, [pc, #900] @ (ea5b8 ) │ │ │ │ + ldr r0, [pc, #900] @ (ea5b0 ) │ │ │ │ sub.w r9, r3, r6, lsl #3 │ │ │ │ lsls r3, r7, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ subs r5, r5, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ sub.w r3, r8, #4 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ blx 57478 │ │ │ │ - ldr r1, [pc, #872] @ (ea5bc ) │ │ │ │ + ldr r1, [pc, #872] @ (ea5b4 ) │ │ │ │ mov r0, r4 │ │ │ │ vmov.f32 s18, s0 │ │ │ │ add r1, pc │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.w ea3f8 │ │ │ │ + beq.w ea3f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [fp] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ subs r2, r3, r1 │ │ │ │ adds r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ ite le │ │ │ │ movle r2, #1 │ │ │ │ movgt r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it le │ │ │ │ movle r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne.w ebcf6 │ │ │ │ - ldr r2, [pc, #820] @ (ea5c0 ) │ │ │ │ + bne.w ebcee │ │ │ │ + ldr r2, [pc, #820] @ (ea5b8 ) │ │ │ │ mov r6, r1 │ │ │ │ - ldr r0, [pc, #820] @ (ea5c4 ) │ │ │ │ + ldr r0, [pc, #820] @ (ea5bc ) │ │ │ │ mov r7, r3 │ │ │ │ - ldr r4, [pc, #820] @ (ea5c8 ) │ │ │ │ + ldr r4, [pc, #820] @ (ea5c0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ mov fp, r5 │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ adds r2, #4 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ adds r2, r0, #4 │ │ │ │ str.w r8, [sp, #156] @ 0x9c │ │ │ │ str r2, [sp, #140] @ 0x8c │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w eaf3c │ │ │ │ + ble.w eaf34 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ cmp r7, #1 │ │ │ │ it eq │ │ │ │ moveq r4, r7 │ │ │ │ mul.w r0, r6, r2 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ - beq.n ea2e6 │ │ │ │ + beq.n ea2de │ │ │ │ mul.w r1, r7, sl │ │ │ │ adds r3, r0, #1 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #164 @ 0xa4 │ │ │ │ adds r1, #1 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -201167,153 +201173,153 @@ │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ add r2, r4 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ vldr s16, [r1] │ │ │ │ add.w r1, r9, r2, lsl #3 │ │ │ │ str.w r8, [r1, #4] │ │ │ │ vstr s16, [r1] │ │ │ │ - blt.w eb1a2 │ │ │ │ + blt.w eb19a │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w eb188 │ │ │ │ + blt.w eb180 │ │ │ │ cmp r4, #1 │ │ │ │ it le │ │ │ │ - vldrle s17, [pc, #640] @ ea5a8 │ │ │ │ - bgt.w eb11e │ │ │ │ + vldrle s17, [pc, #640] @ ea5a0 │ │ │ │ + bgt.w eb116 │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w eaed6 │ │ │ │ - vldr s15, [pc, #616] @ ea5ac │ │ │ │ + bne.w eaece │ │ │ │ + vldr s15, [pc, #616] @ ea5a4 │ │ │ │ vmul.f32 s15, s17, s15 │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.w eb2e6 │ │ │ │ + bgt.w eb2de │ │ │ │ ldr r4, [sp, #188] @ 0xbc │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ add r6, sp, #188 @ 0xbc │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ adds r5, #1 │ │ │ │ add.w r3, r9, r5, lsl #3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r3, r3, sl │ │ │ │ - ldr r2, [pc, #608] @ (ea5cc ) │ │ │ │ + ldr r2, [pc, #608] @ (ea5c4 ) │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r7, [sp, #188] @ 0xbc │ │ │ │ mov r3, r7 │ │ │ │ cmp r7, #1 │ │ │ │ - ble.w eaf0c │ │ │ │ + ble.w eaf04 │ │ │ │ mul.w r1, sl, r7 │ │ │ │ adds r3, r7, r1 │ │ │ │ subs r7, #1 │ │ │ │ mov r0, r7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ add.w r2, fp, r3 │ │ │ │ vldr s13, [r2] │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s15, s13 │ │ │ │ vmovge.f32 s15, s13 │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w ebbe2 │ │ │ │ + blt.w ebbda │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r0, r3 │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #516] @ (ea5d0 ) │ │ │ │ + ldr r3, [pc, #516] @ (ea5c8 ) │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r7, [sp, #164] @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ vstr s15, [sp, #192] @ 0xc0 │ │ │ │ blx 61414 │ │ │ │ ldr r7, [sp, #188] @ 0xbc │ │ │ │ subs r7, #1 │ │ │ │ - ldr r2, [pc, #496] @ (ea5d4 ) │ │ │ │ + ldr r2, [pc, #496] @ (ea5cc ) │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #164] @ 0xa4 │ │ │ │ blx 62578 │ │ │ │ ldr r7, [sp, #188] @ 0xbc │ │ │ │ mov r3, r7 │ │ │ │ - b.w eaf0c │ │ │ │ - ldr r3, [pc, #476] @ (ea5d8 ) │ │ │ │ + b.w eaf04 │ │ │ │ + ldr r3, [pc, #476] @ (ea5d0 ) │ │ │ │ movs r5, #1 │ │ │ │ - ldr r2, [pc, #476] @ (ea5dc ) │ │ │ │ + ldr r2, [pc, #476] @ (ea5d4 ) │ │ │ │ ldrd r7, r8, [sp, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - vldr s19, [pc, #416] @ ea5a8 │ │ │ │ + vldr s19, [pc, #416] @ ea5a0 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ adds r3, #4 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ adds r3, r2, #4 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #188] @ 0xbc │ │ │ │ ldr r6, [r3, #0] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, r5 │ │ │ │ - bgt.n ea42c │ │ │ │ + bgt.n ea424 │ │ │ │ cmp r2, r6 │ │ │ │ - blt.w eab88 │ │ │ │ + blt.w eab80 │ │ │ │ cmp r5, r6 │ │ │ │ - bgt.w eab88 │ │ │ │ + bgt.w eab80 │ │ │ │ mul.w r1, r5, sl │ │ │ │ it ge │ │ │ │ movge r4, r5 │ │ │ │ mul.w r3, r5, r7 │ │ │ │ add.w r2, r1, r5 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ add.w r2, r8, r2, lsl #3 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ add.w r2, r3, r5 │ │ │ │ add.w r2, r9, r2, lsl #3 │ │ │ │ str r0, [r2, #0] │ │ │ │ vstr s19, [r2, #4] │ │ │ │ - blt.w eab38 │ │ │ │ + blt.w eab30 │ │ │ │ cmp r4, #1 │ │ │ │ - bgt.w ea5f0 │ │ │ │ + bgt.w ea5e8 │ │ │ │ mul.w r2, r4, r7 │ │ │ │ adds r3, r4, r2 │ │ │ │ add.w r1, r9, r3, lsl #3 │ │ │ │ vldr s16, [r1] │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w ea66a │ │ │ │ + blt.w ea662 │ │ │ │ cmp r4, r6 │ │ │ │ - blt.w ea682 │ │ │ │ + blt.w ea67a │ │ │ │ vcmp.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ea552 │ │ │ │ + beq.n ea54a │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ subs r3, r6, r1 │ │ │ │ - ldr r2, [pc, #328] @ (ea5e0 ) │ │ │ │ + ldr r2, [pc, #328] @ (ea5d8 ) │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mla r3, r1, sl, r1 │ │ │ │ add r2, pc │ │ │ │ mla r1, r1, r7, r1 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ @@ -201321,31 +201327,31 @@ │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, r0 │ │ │ │ - ble.n ea538 │ │ │ │ + ble.n ea530 │ │ │ │ mul.w ip, sl, r0 │ │ │ │ adds r5, r0, #1 │ │ │ │ add.w r3, r0, ip │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ vldr s13, [r3] │ │ │ │ vcmpe.f32 s13, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite lt │ │ │ │ vneglt.f32 s15, s13 │ │ │ │ vmovge.f32 s15, s13 │ │ │ │ vcmpe.f32 s15, s18 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - blt.w ebc34 │ │ │ │ + blt.w ebc2c │ │ │ │ vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r2, ip, r5 │ │ │ │ - ldr r3, [pc, #232] @ (ea5e4 ) │ │ │ │ + ldr r3, [pc, #232] @ (ea5dc ) │ │ │ │ subs r1, r1, r0 │ │ │ │ vdiv.f32 s15, s14, s13 │ │ │ │ add.w r2, r8, r2, lsl #3 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ @@ -201353,115 +201359,115 @@ │ │ │ │ blx 61414 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r1, [r3, #0] │ │ │ │ adds r5, r2, #1 │ │ │ │ subs r1, r1, r2 │ │ │ │ mla r5, r2, r7, r5 │ │ │ │ - ldr r2, [pc, #192] @ (ea5e8 ) │ │ │ │ + ldr r2, [pc, #192] @ (ea5e0 ) │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add.w r1, r9, r5, lsl #3 │ │ │ │ blx 62578 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ mov r0, r2 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ movs r5, #1 │ │ │ │ str.w r4, [r3, r2, lsl #2] │ │ │ │ add r5, r0 │ │ │ │ - b.n ea416 │ │ │ │ + b.n ea40e │ │ │ │ mul.w r2, r4, r7 │ │ │ │ adds r3, r2, r4 │ │ │ │ add.w r1, r9, r3, lsl #3 │ │ │ │ vldr s16, [r1] │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ - cbnz r1, ea55a │ │ │ │ + cbnz r1, ea552 │ │ │ │ str r4, [r0, #0] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ mul.w r3, r4, sl │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds r1, r3, r4 │ │ │ │ cmp r0, r4 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ itt le │ │ │ │ movle r2, r4 │ │ │ │ ldrle r0, [sp, #188] @ 0xbc │ │ │ │ vstr s16, [r1] │ │ │ │ vstr s19, [r1, #4] │ │ │ │ - ble.n ea538 │ │ │ │ + ble.n ea530 │ │ │ │ adds r1, r4, #1 │ │ │ │ subs r0, r0, r4 │ │ │ │ add r3, r1 │ │ │ │ add r1, r2 │ │ │ │ - ldr r2, [pc, #100] @ (ea5ec ) │ │ │ │ + ldr r2, [pc, #100] @ (ea5e4 ) │ │ │ │ movs r5, #1 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, sp, #164 @ 0xa4 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ str.w r4, [r3, r2, lsl #2] │ │ │ │ - b.n ea540 │ │ │ │ + b.n ea538 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - ite ne │ │ │ │ + itt ne │ │ │ │ lslne r1, r3, #1 │ │ │ │ - ldrheq r0, [r7, r4] │ │ │ │ + ldrhne r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n ea634 │ │ │ │ + bhi.n ea62c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, #22] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #70 @ 0x46 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #60 @ 0x3c │ │ │ │ + movs r5, #68 @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #56 @ 0x38 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r4, #102 @ 0x66 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #206 @ 0xce │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #204 @ 0xcc │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #48 @ 0x30 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #202 @ 0xca │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ subs r6, r6, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r0, [pc, #752] @ (ea8fc ) │ │ │ │ + ldr r0, [pc, #752] @ (ea8f4 ) │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ mul.w r3, r4, r3 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ @@ -201485,27 +201491,27 @@ │ │ │ │ adds r3, r4, r2 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ add.w r1, r9, r3, lsl #3 │ │ │ │ vldr s16, [r1] │ │ │ │ vstr s19, [r1, #4] │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w ea47c │ │ │ │ + bge.w ea474 │ │ │ │ cmp r4, r6 │ │ │ │ it lt │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ - blt.n ea682 │ │ │ │ + blt.n ea67a │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w ea552 │ │ │ │ - b.n ea48c │ │ │ │ + bhi.w ea54a │ │ │ │ + b.n ea484 │ │ │ │ adds r1, r4, #1 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ add r1, r2 │ │ │ │ - ldr r2, [pc, #628] @ (ea900 ) │ │ │ │ + ldr r2, [pc, #628] @ (ea8f8 ) │ │ │ │ mov r0, r3 │ │ │ │ subs r6, r6, r4 │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ blx 66e34 │ │ │ │ @@ -201534,21 +201540,21 @@ │ │ │ │ vcmpls.f32 s16, #0.0 │ │ │ │ vcmphi.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne.w ea544 │ │ │ │ - vldr s15, [pc, #504] @ ea8f8 │ │ │ │ + bne.w ea53c │ │ │ │ + vldr s15, [pc, #504] @ ea8f0 │ │ │ │ vmul.f32 s15, s17, s15 │ │ │ │ vcmpe.f32 s15, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w eab82 │ │ │ │ - ldr r3, [pc, #496] @ (ea904 ) │ │ │ │ + ble.w eab7a │ │ │ │ + ldr r3, [pc, #496] @ (ea8fc ) │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mla r3, r0, r7, r7 │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ mla r1, sl, r0, r6 │ │ │ │ @@ -201582,30 +201588,30 @@ │ │ │ │ add.w fp, r8, r3, lsl #3 │ │ │ │ mla r3, r4, r7, r7 │ │ │ │ add.w r2, r3, r6 │ │ │ │ ldr.w ip, [fp] │ │ │ │ add.w r2, r9, r2, lsl #3 │ │ │ │ str.w ip, [r2] │ │ │ │ vstr s19, [r2, #4] │ │ │ │ - bgt.w ea8d0 │ │ │ │ + bgt.w ea8c8 │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n ea7f4 │ │ │ │ + ble.n ea7ec │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r0, [pc, #348] @ (ea908 ) │ │ │ │ + ldr r0, [pc, #348] @ (ea900 ) │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ subs r3, r3, r4 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -201629,17 +201635,17 @@ │ │ │ │ adds r2, r3, r6 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ add.w r2, r9, r2, lsl #3 │ │ │ │ vstr s19, [r2, #4] │ │ │ │ cmp r6, r4 │ │ │ │ it eq │ │ │ │ vmoveq.f32 s16, s19 │ │ │ │ - beq.n ea85a │ │ │ │ + beq.n ea852 │ │ │ │ add r3, r4 │ │ │ │ - ldr r2, [pc, #264] @ (ea90c ) │ │ │ │ + ldr r2, [pc, #264] @ (ea904 ) │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add.w r1, r9, r3, lsl #3 │ │ │ │ add r2, pc │ │ │ │ subs r3, r6, r4 │ │ │ │ subs r4, #1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ blx 66e34 │ │ │ │ @@ -201663,35 +201669,35 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, r6 │ │ │ │ - bgt.w eaac6 │ │ │ │ + bgt.w eaabe │ │ │ │ adds r2, r6, r3 │ │ │ │ - vldr s15, [pc, #144] @ ea8f8 │ │ │ │ + vldr s15, [pc, #144] @ ea8f0 │ │ │ │ add.w r2, r9, r2, lsl #3 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vldr s14, [r2] │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s14, s14 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ea914 │ │ │ │ + ble.n ea90c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r0, r2 │ │ │ │ - beq.w eab5e │ │ │ │ + beq.w eab56 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w eab5e │ │ │ │ - ldr r2, [pc, #108] @ (ea910 ) │ │ │ │ + bge.w eab56 │ │ │ │ + ldr r2, [pc, #108] @ (ea908 ) │ │ │ │ add r3, r4 │ │ │ │ vmov.f32 s17, s16 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, r9, r3, lsl #3 │ │ │ │ mla r3, r4, r7, r4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ @@ -201700,15 +201706,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ blx 5d9c8 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - b.n ea71a │ │ │ │ + b.n ea712 │ │ │ │ subs r0, r0, r6 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ adds r1, r6, #1 │ │ │ │ add r3, r1 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r1, r0 │ │ │ │ @@ -201716,29 +201722,29 @@ │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r4, [sp, #188] @ 0xbc │ │ │ │ adds r1, r4, #1 │ │ │ │ mla r3, r4, r7, r7 │ │ │ │ - b.n ea78a │ │ │ │ + b.n ea782 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - bls.n ea9d4 │ │ │ │ + bls.n ea9ac │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #186 @ 0xba │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n ea8a0 │ │ │ │ + bvc.n ea878 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + subs r0, r2, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r4, #4 │ │ │ │ + subs r6, r5, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr.w r2, [pc, #1224] @ eade0 │ │ │ │ + ldr.w r2, [pc, #1224] @ eadd8 │ │ │ │ add r3, r4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov fp, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, r9, r3, lsl #3 │ │ │ │ mla r3, r4, r7, r4 │ │ │ │ @@ -201753,15 +201759,15 @@ │ │ │ │ ldr r4, [sp, #188] @ 0xbc │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ cmp r6, r4 │ │ │ │ ittt eq │ │ │ │ moveq r1, r4 │ │ │ │ ldreq r3, [sp, #48] @ 0x30 │ │ │ │ ldreq r6, [r3, #0] │ │ │ │ - beq.w ea494 │ │ │ │ + beq.w ea48c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adds r1, r4, #1 │ │ │ │ add.w fp, sp, #200 @ 0xc8 │ │ │ │ adds r3, r6, r3 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r3, #1 │ │ │ │ @@ -201774,15 +201780,15 @@ │ │ │ │ add r2, r4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ subs r4, r6, r4 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ add.w r2, r8, r2, lsl #3 │ │ │ │ subs r4, #1 │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r4, [pc, #1116] @ eade4 │ │ │ │ + ldr.w r4, [pc, #1116] @ eaddc │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ add r4, pc │ │ │ │ str r2, [r0, #0] │ │ │ │ vstr s19, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ @@ -201797,18 +201803,18 @@ │ │ │ │ mla r3, r3, sl, sl │ │ │ │ adds r1, r3, r6 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r6 │ │ │ │ - bgt.w eb9dc │ │ │ │ + bgt.w eb9d4 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n ea9ea │ │ │ │ + ble.n ea9e2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, sl │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -201823,23 +201829,23 @@ │ │ │ │ add r1, r7 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w ebcea │ │ │ │ + beq.w ebce2 │ │ │ │ ldr.w fp, [sp, #188] @ 0xbc │ │ │ │ add.w r4, fp, #1 │ │ │ │ mla r3, fp, r7, r7 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, fp │ │ │ │ - bgt.w eba02 │ │ │ │ + bgt.w eb9fa │ │ │ │ mla r1, r4, sl, r4 │ │ │ │ add r3, r4 │ │ │ │ sub.w r2, r2, fp │ │ │ │ strd r2, r3, [sp, #164] @ 0xa4 │ │ │ │ mul.w r2, fp, r7 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ mul.w lr, fp, sl │ │ │ │ @@ -201848,15 +201854,15 @@ │ │ │ │ add r2, r4 │ │ │ │ add.w ip, lr, fp │ │ │ │ add lr, r4 │ │ │ │ add.w r4, r9, r1, lsl #3 │ │ │ │ add.w r1, r9, r2, lsl #3 │ │ │ │ add.w ip, r8, ip, lsl #3 │ │ │ │ add.w lr, r8, lr, lsl #3 │ │ │ │ - ldr r2, [pc, #904] @ (eade8 ) │ │ │ │ + ldr r2, [pc, #904] @ (eade0 ) │ │ │ │ negs r5, r5 │ │ │ │ ldr.w fp, [r4] │ │ │ │ negs r6, r6 │ │ │ │ str.w fp, [ip] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str.w r4, [ip, #4] │ │ │ │ @@ -201888,20 +201894,20 @@ │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ adds r3, r0, #1 │ │ │ │ str.w r5, [r2, r0, lsl #2] │ │ │ │ movs r5, #2 │ │ │ │ add r5, r0 │ │ │ │ str.w r6, [r2, r3, lsl #2] │ │ │ │ - b.n ea416 │ │ │ │ + b.n ea40e │ │ │ │ adds r1, r6, #1 │ │ │ │ subs r2, r2, r6 │ │ │ │ add r1, r3 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ - ldr r2, [pc, #796] @ (eadec ) │ │ │ │ + ldr r2, [pc, #796] @ (eade4 ) │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ blx 66e34 │ │ │ │ adds r4, r0, r6 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ mla r0, r0, r7, r7 │ │ │ │ @@ -201927,73 +201933,73 @@ │ │ │ │ movmi r3, r4 │ │ │ │ ldr r4, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ it mi │ │ │ │ vmovmi.f32 s16, s20 │ │ │ │ adds r1, r4, #1 │ │ │ │ mla r3, r4, r7, r7 │ │ │ │ - b.n ea862 │ │ │ │ + b.n ea85a │ │ │ │ adds r2, r5, #1 │ │ │ │ add r0, sp, #164 @ 0xa4 │ │ │ │ add r3, r2 │ │ │ │ add r1, r2 │ │ │ │ - ldr r2, [pc, #684] @ (eadf0 ) │ │ │ │ + ldr r2, [pc, #684] @ (eade8 ) │ │ │ │ subs r6, r6, r5 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #188] @ 0xbc │ │ │ │ ldr r6, [r3, #0] │ │ │ │ - b.n ea45c │ │ │ │ + b.n ea454 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ str.w fp, [sp, #60] @ 0x3c │ │ │ │ mov fp, r4 │ │ │ │ cmp r5, fp │ │ │ │ mov r4, r1 │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ - bne.w eae10 │ │ │ │ + bne.w eae08 │ │ │ │ cmp r6, r1 │ │ │ │ - beq.w eaa16 │ │ │ │ + beq.w eaa0e │ │ │ │ movs r3, #2 │ │ │ │ adds r1, r5, #2 │ │ │ │ add.w fp, sp, #200 @ 0xc8 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - b.n ea966 │ │ │ │ + b.n ea95e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ - b.n ea490 │ │ │ │ - ldr r4, [pc, #616] @ (eadf4 ) │ │ │ │ + b.n ea488 │ │ │ │ + ldr r4, [pc, #616] @ (eadec ) │ │ │ │ mov r0, r5 │ │ │ │ - ldr r1, [pc, #616] @ (eadf8 ) │ │ │ │ + ldr r1, [pc, #616] @ (eadf0 ) │ │ │ │ cmp r2, #0 │ │ │ │ add r4, pc │ │ │ │ str.w r9, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [sp, #64] @ 0x40 │ │ │ │ add.w r1, r1, #4 │ │ │ │ ldr.w r9, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ add.w r1, r4, #4 │ │ │ │ - vldr s16, [pc, #556] @ eadd8 │ │ │ │ - vldr s17, [pc, #556] @ eaddc │ │ │ │ + vldr s16, [pc, #556] @ eadd0 │ │ │ │ + vldr s17, [pc, #556] @ eadd4 │ │ │ │ strd r6, r2, [sp, #164] @ 0xa4 │ │ │ │ str r5, [sp, #184] @ 0xb8 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - blt.n eacaa │ │ │ │ + blt.n eaca2 │ │ │ │ cmp r5, r3 │ │ │ │ ite gt │ │ │ │ movgt r3, #0 │ │ │ │ movle r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq.w ead1a │ │ │ │ + beq.w ead12 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ subs r2, r3, r5 │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -202002,15 +202008,15 @@ │ │ │ │ movge r1, r2 │ │ │ │ str r1, [sp, #196] @ 0xc4 │ │ │ │ adds r2, r1, r5 │ │ │ │ mov ip, r1 │ │ │ │ subs r1, r2, #1 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ cmp r1, r5 │ │ │ │ - blt.n eac9a │ │ │ │ + blt.n eac92 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mla r6, r5, sl, r5 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add.w r8, sl, r5 │ │ │ │ adds r7, r2, r5 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ @@ -202025,30 +202031,30 @@ │ │ │ │ mov sl, r3 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, ip │ │ │ │ mov r8, lr │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - b.n eac2e │ │ │ │ + b.n eac26 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #196] @ 0xc4 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ add r3, r2 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ vstr s16, [r4, #4] │ │ │ │ subs r0, #1 │ │ │ │ strd r4, r2, [sp, #20] │ │ │ │ subs r3, r3, r5 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r5, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r0, [sp, #180] @ 0xb4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #432] @ (eadfc ) │ │ │ │ + ldr r0, [pc, #432] @ (eadf4 ) │ │ │ │ strd r8, r2, [sp, #8] │ │ │ │ add.w r8, r8, #8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r7, r2, [sp] │ │ │ │ adds r7, #8 │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -202061,35 +202067,35 @@ │ │ │ │ blx 5749c │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ strd r6, r6, [sp, #176] @ 0xb0 │ │ │ │ add r6, fp │ │ │ │ vstr s16, [r4, #4] │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r9 │ │ │ │ - bge.n eac28 │ │ │ │ + bge.n eac20 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr.w ip, [sp, #196] @ 0xc4 │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r2, r5, ip │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ cmp r2, r3 │ │ │ │ - ble.n eacb4 │ │ │ │ + ble.n eacac │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ add r5, r2 │ │ │ │ cmp r2, #0 │ │ │ │ str r5, [sp, #184] @ 0xb8 │ │ │ │ - bge.n eabbe │ │ │ │ + bge.n eabb6 │ │ │ │ cmp r5, r3 │ │ │ │ ite lt │ │ │ │ movlt r3, #0 │ │ │ │ movge r3, #1 │ │ │ │ - b.n eabc6 │ │ │ │ + b.n eabbe │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ subs r3, r3, r5 │ │ │ │ str r1, [sp, #32] │ │ │ │ sub.w r3, r3, ip │ │ │ │ str r1, [sp, #12] │ │ │ │ adds r3, #1 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ @@ -202099,21 +202105,21 @@ │ │ │ │ add r5, r1 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add r2, sl │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ add.w r5, r1, r5, lsl #3 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ - ldr r0, [pc, #288] @ (eae00 ) │ │ │ │ + ldr r0, [pc, #288] @ (eadf8 ) │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r3, r1, r3, lsl #3 │ │ │ │ add.w r2, r1, r2, lsl #3 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - ldr r1, [pc, #276] @ (eae04 ) │ │ │ │ + ldr r1, [pc, #276] @ (eadfc ) │ │ │ │ add r0, pc │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49024 @ 0xbf80 │ │ │ │ @@ -202123,117 +202129,117 @@ │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ str r4, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #196 @ 0xc4 │ │ │ │ vstr s17, [sp, #208] @ 0xd0 │ │ │ │ blx 5bf1c │ │ │ │ ldrd r5, r0, [sp, #184] @ 0xb8 │ │ │ │ - b.n eac9e │ │ │ │ + b.n eac96 │ │ │ │ subs r3, r0, #1 │ │ │ │ ldr.w r8, [sp, #96] @ 0x60 │ │ │ │ add r7, sp, #184 @ 0xb8 │ │ │ │ ldr.w r9, [sp, #88] @ 0x58 │ │ │ │ mov fp, r7 │ │ │ │ lsls r1, r3, #2 │ │ │ │ ldr.w r2, [r8, r3, lsl #2] │ │ │ │ subs r5, r3, #1 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ - blt.n eada6 │ │ │ │ + blt.n ead9e │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r5 │ │ │ │ movs r4, #1 │ │ │ │ cmp r2, r3 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ - bgt.n ead76 │ │ │ │ - cbz r6, ead94 │ │ │ │ + bgt.n ead6e │ │ │ │ + cbz r6, ead8c │ │ │ │ cmp r1, #0 │ │ │ │ - bgt.n eadba │ │ │ │ + bgt.n eadb2 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ subs r3, #1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ str r3, [r2, #0] │ │ │ │ - ldr r2, [pc, #176] @ (eae08 ) │ │ │ │ - ldr r3, [pc, #180] @ (eae0c ) │ │ │ │ + ldr r2, [pc, #176] @ (eae00 ) │ │ │ │ + ldr r3, [pc, #180] @ (eae04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ebd0a │ │ │ │ + bne.w ebd02 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #252 @ 0xfc │ │ │ │ vpop {d8-d11} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r1, r2, sl │ │ │ │ add r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ ldr r1, [sp, #184] @ 0xb8 │ │ │ │ cmp r6, #0 │ │ │ │ - bne.n ead48 │ │ │ │ + bne.n ead40 │ │ │ │ mov r3, r1 │ │ │ │ cmp r3, #1 │ │ │ │ - ble.n ead4c │ │ │ │ + ble.n ead44 │ │ │ │ ldr.w r2, [r8, r3, lsl #2] │ │ │ │ lsls r1, r3, #2 │ │ │ │ subs r5, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bge.n ead36 │ │ │ │ + bge.n ead2e │ │ │ │ add r1, r8 │ │ │ │ negs r2, r2 │ │ │ │ ldr.w r4, [r1, #-4] │ │ │ │ subs r1, r3, #2 │ │ │ │ negs r4, r4 │ │ │ │ subs r6, r4, r5 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ - b.n ead3c │ │ │ │ + b.n ead34 │ │ │ │ add.w r3, sl, r5 │ │ │ │ add.w r1, r4, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ str r7, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ - b.n ead96 │ │ │ │ + b.n ead8e │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r7, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r6, r0, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r4, #5 │ │ │ │ + adds r6, r5, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r7, #3 │ │ │ │ + adds r2, r0, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r0, #2 │ │ │ │ + adds r4, r1, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r0, #1 │ │ │ │ + adds r0, r1, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n eae48 │ │ │ │ + bcc.n eae20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n ead18 │ │ │ │ + bcs.n eaef0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n eade0 │ │ │ │ + bcs.n eade8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, eae7a │ │ │ │ + cbz r0, eae74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ mul.w r2, fp, sl │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mul.w r1, sl, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -202247,15 +202253,15 @@ │ │ │ │ sub.w ip, r5, fp │ │ │ │ add.w r0, ip, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ adds r2, r4, r5 │ │ │ │ - ldr r4, [pc, #972] @ (eb214 ) │ │ │ │ + ldr r4, [pc, #972] @ (eb20c ) │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ add.w r2, r8, r2, lsl #3 │ │ │ │ add r4, pc │ │ │ │ str r0, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ @@ -202270,18 +202276,18 @@ │ │ │ │ mla r3, r3, sl, sl │ │ │ │ adds r1, r3, r5 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r5 │ │ │ │ - bgt.w ebc92 │ │ │ │ + bgt.w ebc8a │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ cmp r2, #1 │ │ │ │ - ble.n eaeaa │ │ │ │ + ble.n eaea2 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r2, sl │ │ │ │ add.w r3, r5, sl │ │ │ │ subs r2, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -202298,37 +202304,37 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ blx 58120 │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ cmp r6, r4 │ │ │ │ - beq.w eaa0a │ │ │ │ + beq.w eaa02 │ │ │ │ movs r3, #2 │ │ │ │ adds r1, r4, #1 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - b.n ea966 │ │ │ │ + b.n ea95e │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [sp, #188] @ 0xbc │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r3, r9, r2, lsl #3 │ │ │ │ vldr s16, [r3] │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - cbnz r3, eaeec │ │ │ │ + cbnz r3, eaee4 │ │ │ │ str r4, [r1, #0] │ │ │ │ mul.w r3, r4, sl │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ cmp r4, #1 │ │ │ │ add.w r2, r3, r4 │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ str r1, [r2, #4] │ │ │ │ vstr s16, [r2] │ │ │ │ - bgt.w eb2be │ │ │ │ + bgt.w eb2b6 │ │ │ │ ldr r7, [sp, #188] @ 0xbc │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str.w r4, [r2, r3, lsl #2] │ │ │ │ movs r3, #1 │ │ │ │ subs r7, r7, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -202344,66 +202350,66 @@ │ │ │ │ ite ge │ │ │ │ movge r2, #1 │ │ │ │ movlt r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w ea2ac │ │ │ │ + beq.w ea2a4 │ │ │ │ ldr.w r8, [sp, #156] @ 0x9c │ │ │ │ mov fp, r7 │ │ │ │ add.w r4, fp, #4294967295 @ 0xffffffff │ │ │ │ negs r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ - bl 676b6c │ │ │ │ + bl 676b54 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ subs r4, r4, r1 │ │ │ │ - ldr r1, [pc, #704] @ (eb218 ) │ │ │ │ + ldr r1, [pc, #704] @ (eb210 ) │ │ │ │ adds r4, #1 │ │ │ │ - vldr s16, [pc, #688] @ eb20c │ │ │ │ + vldr s16, [pc, #688] @ eb204 │ │ │ │ cmp r5, #0 │ │ │ │ add r1, pc │ │ │ │ - vldr s17, [pc, #684] @ eb210 │ │ │ │ + vldr s17, [pc, #684] @ eb208 │ │ │ │ mla r3, r6, r3, r3 │ │ │ │ add.w r2, r1, #4 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #680] @ (eb21c ) │ │ │ │ + ldr r3, [pc, #680] @ (eb214 ) │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ add r3, pc │ │ │ │ mov fp, r8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r3, #4 │ │ │ │ str.w r9, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - blt.w eb0e6 │ │ │ │ + blt.w eb0de │ │ │ │ cmp r4, #1 │ │ │ │ ite gt │ │ │ │ movgt r1, #0 │ │ │ │ movle r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - beq.w eb0f0 │ │ │ │ + beq.w eb0e8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ subs r0, r2, r4 │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #172] @ 0xac │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, r0 │ │ │ │ it ge │ │ │ │ movge r1, r0 │ │ │ │ str r1, [sp, #196] @ 0xc4 │ │ │ │ add r1, r4 │ │ │ │ subs r1, #1 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ cmp r1, r4 │ │ │ │ - blt.n eb06a │ │ │ │ + blt.n eb062 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ mul.w r9, r4, sl │ │ │ │ add.w ip, sp, #204 @ 0xcc │ │ │ │ str.w fp, [sp, #84] @ 0x54 │ │ │ │ adds r7, r1, r4 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ add.w r5, r4, r9 │ │ │ │ @@ -202413,15 +202419,15 @@ │ │ │ │ add.w r7, r1, r7, lsl #3 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add.w r6, r1, r5, lsl #3 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r1, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - b.n eaff2 │ │ │ │ + b.n eafea │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ subs r3, r3, r2 │ │ │ │ mla r2, r2, sl, sl │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ @@ -202434,15 +202440,15 @@ │ │ │ │ subs r0, r4, r0 │ │ │ │ adds r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #172] @ 0xac │ │ │ │ add.w r2, r8, r2, lsl #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ - ldr r0, [pc, #512] @ (eb220 ) │ │ │ │ + ldr r0, [pc, #512] @ (eb218 ) │ │ │ │ adds r4, #1 │ │ │ │ strd r7, r1, [sp, #8] │ │ │ │ add r9, sl │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ adds r7, #8 │ │ │ │ @@ -202459,22 +202465,22 @@ │ │ │ │ strd r5, r5, [sp, #172] @ 0xac │ │ │ │ vstr s16, [r6, #4] │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ cmp r3, r4 │ │ │ │ - bge.n eafea │ │ │ │ + bge.n eafe2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w fp, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n eb0da │ │ │ │ + ble.n eb0d2 │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mla r3, r2, sl, sl │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ add.w ip, sp, #204 @ 0xcc │ │ │ │ adds r3, #1 │ │ │ │ @@ -202491,17 +202497,17 @@ │ │ │ │ add r1, sp, #172 @ 0xac │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ - ldr r0, [pc, #376] @ (eb224 ) │ │ │ │ + ldr r0, [pc, #376] @ (eb21c ) │ │ │ │ subs r4, #1 │ │ │ │ - ldr r1, [pc, #376] @ (eb228 ) │ │ │ │ + ldr r1, [pc, #376] @ (eb220 ) │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ add r0, pc │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #49024 @ 0xbf80 │ │ │ │ @@ -202514,43 +202520,43 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r4, r2, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r5, [sp, #164] @ 0xa4 │ │ │ │ add r4, r5 │ │ │ │ cmp r5, #0 │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ - bge.w eaf8e │ │ │ │ + bge.w eaf86 │ │ │ │ cmp r4, #0 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ - b.n eaf96 │ │ │ │ + b.n eaf8e │ │ │ │ add r6, sp, #164 @ 0xa4 │ │ │ │ ldr.w r9, [sp, #88] @ 0x58 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ mov r8, fp │ │ │ │ adds r2, #1 │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r0, [r7, r2, lsl #2] │ │ │ │ adds r4, r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ - blt.w eb234 │ │ │ │ + blt.w eb22c │ │ │ │ cmp r0, r2 │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ - beq.w eb2e2 │ │ │ │ + beq.w eb2da │ │ │ │ cmp r3, r4 │ │ │ │ - bge.w eb990 │ │ │ │ + bge.w eb988 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ subs r3, r3, r2 │ │ │ │ - b.n ead50 │ │ │ │ + b.n ead48 │ │ │ │ subs r4, #1 │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ add r0, sp, #164 @ 0xa4 │ │ │ │ - ldr r2, [pc, #260] @ (eb22c ) │ │ │ │ + ldr r2, [pc, #260] @ (eb224 ) │ │ │ │ adds r1, r4, #1 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ blx 66e34 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ add r0, r4 │ │ │ │ str r0, [sp, #164] @ 0xa4 │ │ │ │ @@ -202565,29 +202571,29 @@ │ │ │ │ vneglt.f32 s17, s17 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s17, s17, s0 │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bls.w ea32c │ │ │ │ + bls.w ea324 │ │ │ │ vcmp.f32 s17, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ - b.w ea33a │ │ │ │ + b.w ea332 │ │ │ │ cmp r4, #1 │ │ │ │ it gt │ │ │ │ vneggt.f32 s16, s16 │ │ │ │ - bgt.n eb11e │ │ │ │ + bgt.n eb116 │ │ │ │ vcmpe.f32 s16, #0.0 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bhi.w eaee4 │ │ │ │ - b.w ea356 │ │ │ │ + bhi.w eaedc │ │ │ │ + b.w ea34e │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add.w r2, r0, sl │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adds r2, #1 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ @@ -202595,15 +202601,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ add r3, r4 │ │ │ │ ldr r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #16] │ │ │ │ add.w r2, fp, r2, lsl #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ - ldr r0, [pc, #104] @ (eb230 ) │ │ │ │ + ldr r0, [pc, #104] @ (eb228 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ adds r3, r5, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -202620,45 +202626,45 @@ │ │ │ │ blx 5749c │ │ │ │ ldr r4, [sp, #188] @ 0xbc │ │ │ │ adds r2, r4, r5 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ add.w r3, r9, r2, lsl #3 │ │ │ │ vldr s16, [r3] │ │ │ │ str.w r8, [r3, #4] │ │ │ │ - b.w ea312 │ │ │ │ + b.w ea30a │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ - adds r2, r0, r6 │ │ │ │ + adds r2, r1, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r6, r1 │ │ │ │ + adds r0, r7, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r4, r6} │ │ │ │ + ldmia r7!, {r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r7!, {r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r5, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5, {r2, r5, r7} │ │ │ │ + ldmia r5!, {r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr.w r5, [r8, r2, lsl #2] │ │ │ │ negs r0, r0 │ │ │ │ adds r1, r2, #2 │ │ │ │ cmp r0, r2 │ │ │ │ rsb r5, r5, #0 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ - beq.n eb288 │ │ │ │ + beq.n eb280 │ │ │ │ cmp r1, r3 │ │ │ │ - bgt.w eb118 │ │ │ │ + bgt.w eb110 │ │ │ │ subs r6, r5, r4 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ subs r3, r3, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ @@ -202672,23 +202678,23 @@ │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 58120 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - cbnz r1, eb28e │ │ │ │ + cbnz r1, eb286 │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w eb0fe │ │ │ │ - b.n eb118 │ │ │ │ + bgt.w eb0f6 │ │ │ │ + b.n eb110 │ │ │ │ mov r2, r1 │ │ │ │ cmp r5, r4 │ │ │ │ - beq.n eb280 │ │ │ │ + beq.n eb278 │ │ │ │ cmp r3, r2 │ │ │ │ - blt.w eb118 │ │ │ │ + blt.w eb110 │ │ │ │ subs r3, r3, r2 │ │ │ │ mul.w r2, r2, sl │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r2, r4 │ │ │ │ add r2, r5 │ │ │ │ @@ -202697,58 +202703,58 @@ │ │ │ │ add.w r1, r9, r2, lsl #3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n eb280 │ │ │ │ + b.n eb278 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adds r3, #1 │ │ │ │ - ldr r2, [pc, #600] @ (eb51c ) │ │ │ │ + ldr r2, [pc, #600] @ (eb514 ) │ │ │ │ add r0, sp, #164 @ 0xa4 │ │ │ │ adds r1, #1 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ subs r5, r4, #1 │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r7, [sp, #188] @ 0xbc │ │ │ │ mov r3, r7 │ │ │ │ - b.n eaf0c │ │ │ │ + b.n eaf04 │ │ │ │ mov r2, r4 │ │ │ │ - b.n eb280 │ │ │ │ + b.n eb278 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ subs r6, #1 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [sp, #100] @ 0x64 │ │ │ │ adds r3, #1 │ │ │ │ mul.w ip, r2, r6 │ │ │ │ cmp r4, #1 │ │ │ │ str.w ip, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ - ldr r3, [pc, #536] @ (eb520 ) │ │ │ │ + ldr r3, [pc, #536] @ (eb518 ) │ │ │ │ add.w r1, ip, #1 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ add.w r3, ip, r2, lsl #1 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, sl, r4 │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ - ble.n eb33e │ │ │ │ + ble.n eb336 │ │ │ │ adds r1, r3, #1 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ subs r5, r4, #1 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -202766,15 +202772,15 @@ │ │ │ │ add.w r6, fp, r6, lsl #3 │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r9, r8, lsl #3 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ add.w r1, fp, r3, lsl #3 │ │ │ │ adds r5, r0, r5 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ - vldr s16, [pc, #424] @ eb514 │ │ │ │ + vldr s16, [pc, #424] @ eb50c │ │ │ │ add.w r5, r9, r5, lsl #3 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ subs r3, r3, r4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -202789,20 +202795,20 @@ │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ blx 62578 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ cmp r2, r3 │ │ │ │ - bgt.w eb4bc │ │ │ │ + bgt.w eb4b4 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ - vldreq s19, [pc, #360] @ eb514 │ │ │ │ - beq.n eb3f8 │ │ │ │ - ldr r2, [pc, #372] @ (eb524 ) │ │ │ │ + vldreq s19, [pc, #360] @ eb50c │ │ │ │ + beq.n eb3f0 │ │ │ │ + ldr r2, [pc, #372] @ (eb51c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ subs r3, r3, r4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ blx 66e34 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -202820,50 +202826,50 @@ │ │ │ │ it lt │ │ │ │ vneglt.f32 s19, s19 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s19, s19, s0 │ │ │ │ cmp r4, #1 │ │ │ │ - bgt.n eb468 │ │ │ │ + bgt.n eb460 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ vmov.f32 s16, s19 │ │ │ │ vldr s14, [r7] │ │ │ │ - vldr s15, [pc, #272] @ eb518 │ │ │ │ + vldr s15, [pc, #272] @ eb510 │ │ │ │ str.w r8, [sp, #164] @ 0xa4 │ │ │ │ vcmpe.f32 s14, #0.0 │ │ │ │ vmul.f32 s15, s16, s15 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s14, s14 │ │ │ │ vcmpe.f32 s15, s14 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - ble.w eb534 │ │ │ │ + ble.w eb52c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ cmp r3, r5 │ │ │ │ - beq.w eb6d6 │ │ │ │ + beq.w eb6ce │ │ │ │ vcmpe.f32 s17, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bge.w eb6d6 │ │ │ │ - ldr r2, [pc, #228] @ (eb528 ) │ │ │ │ + bge.w eb6ce │ │ │ │ + ldr r2, [pc, #228] @ (eb520 ) │ │ │ │ add r0, sp, #188 @ 0xbc │ │ │ │ ldrd r1, r3, [sp, #100] @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ vmov.f32 s17, s16 │ │ │ │ blx 5d9c8 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov r4, r5 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ cmp r4, #1 │ │ │ │ mul.w r3, sl, r4 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - ble.w eb33e │ │ │ │ - b.n eb328 │ │ │ │ - ldr r2, [pc, #192] @ (eb52c ) │ │ │ │ + ble.w eb336 │ │ │ │ + b.n eb320 │ │ │ │ + ldr r2, [pc, #192] @ (eb524 ) │ │ │ │ subs r3, r4, #1 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ blx 66e34 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -202881,16 +202887,16 @@ │ │ │ │ vneglt.f32 s16, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ it lt │ │ │ │ vneglt.f32 s0, s0 │ │ │ │ vadd.f32 s16, s16, s0 │ │ │ │ vcmpe.f32 s19, s16 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n eb402 │ │ │ │ - b.n eb3fc │ │ │ │ + bmi.n eb3fa │ │ │ │ + b.n eb3f4 │ │ │ │ subs r2, r2, r3 │ │ │ │ mla r3, r3, sl, sl │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ adds r3, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ @@ -202898,15 +202904,15 @@ │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ add r3, r4 │ │ │ │ str r1, [sp, #16] │ │ │ │ - ldr r0, [pc, #76] @ (eb530 ) │ │ │ │ + ldr r0, [pc, #76] @ (eb528 ) │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #188 @ 0xbc │ │ │ │ @@ -202917,32 +202923,32 @@ │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #204] @ 0xcc │ │ │ │ add r3, sp, #204 @ 0xcc │ │ │ │ blx 5749c │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ str.w r8, [sp, #168] @ 0xa8 │ │ │ │ vstr s16, [r7, #4] │ │ │ │ - b.n eb3a4 │ │ │ │ + b.n eb39c │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orns pc, fp, #589505315 @ 0x23232323 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + asrs r4, r1, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r3, #16 │ │ │ │ + asrs r2, r4, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r2, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr.w r2, [pc, #2008] @ ebd10 │ │ │ │ + ldr.w r2, [pc, #2008] @ ebd08 │ │ │ │ add r6, sp, #188 @ 0xbc │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ @@ -202954,15 +202960,15 @@ │ │ │ │ cmp r4, r1 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r1, [sp, #200] @ 0xc8 │ │ │ │ - beq.w ea366 │ │ │ │ + beq.w ea35e │ │ │ │ add r3, r1 │ │ │ │ movs r5, #1 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mul.w r8, r2, r3 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ add.w r3, sl, r2 │ │ │ │ @@ -202985,29 +202991,29 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r6, #4] │ │ │ │ - ldr.w r6, [pc, #1892] @ ebd14 │ │ │ │ + ldr.w r6, [pc, #1892] @ ebd0c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r6, pc │ │ │ │ mov r2, r6 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ subs r3, #1 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ subs r3, r3, r4 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ blx 62578 │ │ │ │ cmp r4, #1 │ │ │ │ - ble.n eb5f4 │ │ │ │ + ble.n eb5ec │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r6, [sp, #0] │ │ │ │ subs r6, r4, #1 │ │ │ │ adds r3, #1 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -203017,38 +203023,38 @@ │ │ │ │ adds r1, #1 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w eb9b4 │ │ │ │ + bgt.w eb9ac │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ subs r2, r3, r1 │ │ │ │ add r1, r8 │ │ │ │ add.w r3, r4, r8 │ │ │ │ adds r2, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r1, r9, r1, lsl #3 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ blx 58120 │ │ │ │ cmp r5, #1 │ │ │ │ - beq.w ebce0 │ │ │ │ + beq.w ebcd8 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ subs r3, r2, #1 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ sub.w r6, r1, r0 │ │ │ │ - bgt.w eb7da │ │ │ │ + bgt.w eb7d2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ mla ip, r3, sl, r3 │ │ │ │ add.w lr, r3, r6 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ adds r5, r2, r0 │ │ │ │ add.w r8, r3, r0 │ │ │ │ add.w lr, r9, lr, lsl #3 │ │ │ │ @@ -203069,15 +203075,15 @@ │ │ │ │ ldr.w r2, [r8] │ │ │ │ str r2, [r3, #0] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr.w r5, [pc, #1664] @ ebd18 │ │ │ │ + ldr.w r5, [pc, #1664] @ ebd10 │ │ │ │ ldr.w r8, [sp, #60] @ 0x3c │ │ │ │ add r5, pc │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ blx 62578 │ │ │ │ @@ -203093,29 +203099,29 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #188] @ 0xbc │ │ │ │ str.w r3, [r2, r7, lsl #2] │ │ │ │ add.w r3, r7, #1073741824 @ 0x40000000 │ │ │ │ subs r3, #1 │ │ │ │ str.w r4, [r2, r3, lsl #2] │ │ │ │ movs r3, #2 │ │ │ │ - b.n eaf14 │ │ │ │ + b.n eaf0c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ subs r0, r3, #1 │ │ │ │ ldr r7, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [r1, #0] │ │ │ │ add r2, r0 │ │ │ │ cmp r3, r7 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ sub.w r8, r2, r1 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #200] @ 0xc8 │ │ │ │ - beq.w eb99a │ │ │ │ + beq.w eb992 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mul.w r5, sl, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ subs r2, r0, r7 │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ mul.w r2, sl, r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -203128,15 +203134,15 @@ │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ ldr.w ip, [r3] │ │ │ │ adds r3, r5, r7 │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ str.w ip, [r3] │ │ │ │ str r0, [r3, #4] │ │ │ │ add.w r3, r5, sl │ │ │ │ - ldr.w r5, [pc, #1516] @ ebd1c │ │ │ │ + ldr.w r5, [pc, #1516] @ ebd14 │ │ │ │ add r3, r7 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r5, pc │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ blx 5d9c8 │ │ │ │ @@ -203146,15 +203152,15 @@ │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ subs r3, #1 │ │ │ │ subs r3, r3, r7 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ blx 62578 │ │ │ │ cmp r7, #1 │ │ │ │ - ble.n eb782 │ │ │ │ + ble.n eb77a │ │ │ │ ldr r1, [sp, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add.w ip, r7, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -203164,15 +203170,15 @@ │ │ │ │ adds r1, #1 │ │ │ │ add.w r1, fp, r1, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r2 │ │ │ │ - bgt.w ebcb8 │ │ │ │ + bgt.w ebcb0 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ mul.w r8, r8, r1 │ │ │ │ add r2, r8 │ │ │ │ add.w r1, r9, r2, lsl #3 │ │ │ │ ldr r2, [sp, #200] @ 0xc8 │ │ │ │ @@ -203186,22 +203192,22 @@ │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ cmp r4, r3 │ │ │ │ itt ne │ │ │ │ addne.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ movne r5, #2 │ │ │ │ - bne.w eb586 │ │ │ │ + bne.w eb57e │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ sub.w r6, r1, r0 │ │ │ │ - ble.w eb63c │ │ │ │ + ble.w eb634 │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #236 @ 0xec │ │ │ │ add r0, sp, #212 @ 0xd4 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ @@ -203241,23 +203247,23 @@ │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ vnmls.f32 s15, s17, s20 │ │ │ │ vstr s14, [sp, #208] @ 0xd0 │ │ │ │ vsub.f32 s14, s15, s13 │ │ │ │ vstr s15, [sp, #204] @ 0xcc │ │ │ │ vdiv.f32 s16, s13, s14 │ │ │ │ - ble.w eb98c │ │ │ │ + ble.w eb984 │ │ │ │ strd r4, r7, [sp, #112] @ 0x70 │ │ │ │ add.w r8, sp, #220 @ 0xdc │ │ │ │ mov r7, r9 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #228 @ 0xe4 │ │ │ │ mov r1, r3 │ │ │ │ - b.n eb87c │ │ │ │ + b.n eb874 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mla r2, sl, r2, r1 │ │ │ │ str r2, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r1, r6 │ │ │ │ str r2, [sp, #172] @ 0xac │ │ │ │ @@ -203330,36 +203336,36 @@ │ │ │ │ vstr s15, [sp, #208] @ 0xd0 │ │ │ │ vstr s14, [sp, #204] @ 0xcc │ │ │ │ vstr s15, [r2, #4] │ │ │ │ vstr s14, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ cmp r1, r2 │ │ │ │ - ble.w eb87a │ │ │ │ + ble.w eb872 │ │ │ │ mov r9, r7 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldrd r4, r7, [sp, #112] @ 0x70 │ │ │ │ subs r3, r2, #1 │ │ │ │ - b.n eb63c │ │ │ │ + b.n eb634 │ │ │ │ movs r1, #0 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ - b.n eb254 │ │ │ │ + b.n eb24c │ │ │ │ cmp r0, r4 │ │ │ │ mov r3, r0 │ │ │ │ itt eq │ │ │ │ moveq r2, r7 │ │ │ │ moveq r3, r4 │ │ │ │ - beq.w eb62e │ │ │ │ + beq.w eb626 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ movs r5, #2 │ │ │ │ mul.w r8, r8, r3 │ │ │ │ subs r3, r7, #2 │ │ │ │ - b.n eb586 │ │ │ │ + b.n eb57e │ │ │ │ subs r3, r3, r2 │ │ │ │ mla r2, r2, sl, sl │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r3, r2 │ │ │ │ add r2, r4 │ │ │ │ @@ -203367,29 +203373,29 @@ │ │ │ │ add.w r1, fp, r3, lsl #3 │ │ │ │ add.w r3, fp, r2, lsl #3 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n eb600 │ │ │ │ + b.n eb5f8 │ │ │ │ ldr r0, [sp, #200] @ 0xc8 │ │ │ │ adds r1, r6, #1 │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r3, r1 │ │ │ │ mla r1, r0, sl, r1 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ - b.w ea9c6 │ │ │ │ + b.w ea9be │ │ │ │ mla r2, fp, r7, r4 │ │ │ │ add r3, r4 │ │ │ │ add r4, sp, #204 @ 0xcc │ │ │ │ str r2, [sp, #164] @ 0xa4 │ │ │ │ add.w r1, r9, r3, lsl #3 │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r9, r2, lsl #3 │ │ │ │ @@ -203429,25 +203435,25 @@ │ │ │ │ vnmls.f32 s15, s17, s21 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ vstr s14, [sp, #208] @ 0xd0 │ │ │ │ vsub.f32 s14, s15, s13 │ │ │ │ vstr s15, [sp, #204] @ 0xcc │ │ │ │ vdiv.f32 s16, s13, s14 │ │ │ │ - blt.w ebcfe │ │ │ │ + blt.w ebcf6 │ │ │ │ add r0, sp, #228 @ 0xe4 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ add r4, sp, #220 @ 0xdc │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ mov ip, r3 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov fp, r0 │ │ │ │ ldr r5, [sp, #76] @ 0x4c │ │ │ │ - b.n ebab0 │ │ │ │ + b.n ebaa8 │ │ │ │ ldr r1, [sp, #188] @ 0xbc │ │ │ │ mul.w r2, r1, r7 │ │ │ │ mla r1, r1, sl, ip │ │ │ │ add.w r0, r2, ip │ │ │ │ str r0, [sp, #172] @ 0xac │ │ │ │ add r2, r7 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ @@ -203523,90 +203529,90 @@ │ │ │ │ vstr s15, [r2, #4] │ │ │ │ vstr s14, [r2] │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ add.w ip, r2, #1 │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ str.w ip, [sp, #184] @ 0xb8 │ │ │ │ cmp ip, r2 │ │ │ │ - ble.w ebaae │ │ │ │ + ble.w ebaa6 │ │ │ │ ldr.w fp, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ add.w r4, fp, #1 │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mla r3, fp, r7, r7 │ │ │ │ - b.w eaa22 │ │ │ │ + b.w eaa1a │ │ │ │ subs r3, #8 │ │ │ │ add.w r2, fp, r3 │ │ │ │ add.w r3, fp, r1, lsl #3 │ │ │ │ vldr s15, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ vstr s14, [sp, #204] @ 0xcc │ │ │ │ vldr s12, [r3, #4] │ │ │ │ vdiv.f32 s15, s12, s13 │ │ │ │ vstr s15, [sp, #208] @ 0xd0 │ │ │ │ vstr s14, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - bne.n ebbec │ │ │ │ + bne.n ebbe4 │ │ │ │ add r0, r1 │ │ │ │ strd r0, r0, [sp, #168] @ 0xa8 │ │ │ │ vstr s15, [sp, #208] @ 0xd0 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ add.w r0, fp, r0, lsl #3 │ │ │ │ vstr s14, [sp, #204] @ 0xcc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ vstr s14, [r0] │ │ │ │ vstr s15, [r0, #4] │ │ │ │ - b.w ea3e2 │ │ │ │ + b.w ea3da │ │ │ │ cmp r1, r5 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ it lt │ │ │ │ sublt r1, r1, r0 │ │ │ │ - blt.w ea520 │ │ │ │ + blt.w ea518 │ │ │ │ add.w r6, ip, r1 │ │ │ │ add.w r6, r8, r6, lsl #3 │ │ │ │ vldr s15, [r3, #8] │ │ │ │ adds r3, #8 │ │ │ │ vdiv.f32 s14, s15, s13 │ │ │ │ vstr s14, [sp, #204] @ 0xcc │ │ │ │ vldr s12, [r3, #4] │ │ │ │ vdiv.f32 s15, s12, s13 │ │ │ │ vstr s15, [sp, #208] @ 0xd0 │ │ │ │ vstr s14, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ cmp r3, r6 │ │ │ │ - bne.n ebc48 │ │ │ │ + bne.n ebc40 │ │ │ │ subs r1, r1, r0 │ │ │ │ add ip, r5 │ │ │ │ subs r3, r1, #1 │ │ │ │ vstr s15, [sp, #208] @ 0xd0 │ │ │ │ add r3, ip │ │ │ │ strd r3, r3, [sp, #168] @ 0xa8 │ │ │ │ vstr s14, [sp, #204] @ 0xcc │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ vstr s14, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ - b.w ea520 │ │ │ │ + b.w ea518 │ │ │ │ ldr r0, [sp, #188] @ 0xbc │ │ │ │ adds r1, r5, #1 │ │ │ │ subs r3, r3, r5 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r3, r1 │ │ │ │ mla r1, r0, sl, r1 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ add.w r3, r8, r3, lsl #3 │ │ │ │ add.w r1, r8, r1, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ - b.w eae82 │ │ │ │ + b.w eae7a │ │ │ │ subs r3, r3, r2 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mla r3, r2, sl, sl │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, r3 │ │ │ │ add r3, r7 │ │ │ │ @@ -203614,1155 +203620,49 @@ │ │ │ │ add.w r3, fp, r3, lsl #3 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ blx 58120 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ - b.n eb78e │ │ │ │ + b.n eb786 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ add r6, sp, #188 @ 0xbc │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ - b.w ea366 │ │ │ │ + b.w ea35e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r6 │ │ │ │ ldr r1, [sp, #188] @ 0xbc │ │ │ │ ldr r6, [r3, #0] │ │ │ │ - b.w ea494 │ │ │ │ + b.w ea48c │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r3 │ │ │ │ - b.w eaf42 │ │ │ │ + b.w eaf3a │ │ │ │ mla r3, fp, r7, r7 │ │ │ │ add.w r4, fp, #1 │ │ │ │ - b.w eaa22 │ │ │ │ + b.w eaa1a │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r2, #10 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - asrs r4, r6, #4 │ │ │ │ + asrs r2, r3, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r3, #2 │ │ │ │ + asrs r4, r4, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - │ │ │ │ -000ebd20 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - mov sl, r1 │ │ │ │ - ldr r1, [pc, #828] @ (ec074 ) │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r3, [pc, #828] @ (ec078 ) │ │ │ │ - add r1, pc │ │ │ │ - sub sp, #52 @ 0x34 │ │ │ │ - mov r4, r2 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - ldr.w fp, [sp, #100] @ 0x64 │ │ │ │ - ldr.w r8, [r1] │ │ │ │ - cbnz r3, ebd82 │ │ │ │ - vldr s16, [pc, #788] @ ec070 │ │ │ │ - ldr r2, [pc, #796] @ (ec07c ) │ │ │ │ - ldr r3, [pc, #788] @ (ec078 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w ec2f2 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - add sp, #52 @ 0x34 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #764] @ (ec080 ) │ │ │ │ - add.w r7, r8, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - add r1, pc │ │ │ │ - lsls r6, r7, #3 │ │ │ │ - blx 57998 │ │ │ │ - sub.w r9, r5, r6 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ebe16 │ │ │ │ - ldr r1, [pc, #740] @ (ec084 ) │ │ │ │ - mov r0, sl │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w ec0a8 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n ebd5a │ │ │ │ - mov sl, r8 │ │ │ │ - vldr s16, [pc, #696] @ ec070 │ │ │ │ - mov r5, r7 │ │ │ │ - movs r4, #0 │ │ │ │ - add r6, sp, #36 @ 0x24 │ │ │ │ - mov fp, r2 │ │ │ │ - add.w r3, r9, #8 │ │ │ │ - strd r7, r8, [sp, #12] │ │ │ │ - str r3, [sp, #20] │ │ │ │ - str r4, [sp, #32] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq.w ec020 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - movs r7, #1 │ │ │ │ - add.w r8, r3, sl, lsl #3 │ │ │ │ - b.n ebdee │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - adds r7, #1 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - cmp r1, r7 │ │ │ │ - blt.w ec020 │ │ │ │ - mov r0, r8 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s15, d0 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ebddc │ │ │ │ - mov r0, r6 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ebde0 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ebddc │ │ │ │ - ldr r1, [pc, #624] @ (ec088 ) │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w ebf5e │ │ │ │ - ldr r1, [pc, #608] @ (ec08c ) │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w ebf5e │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldrb r3, [r2, #0] │ │ │ │ - cmp r3, #49 @ 0x31 │ │ │ │ - beq.w ebf5e │ │ │ │ - ldr r1, [pc, #584] @ (ec090 ) │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cbnz r0, ebe66 │ │ │ │ - ldr r1, [pc, #572] @ (ec094 ) │ │ │ │ - mov r0, r2 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w ebd5e │ │ │ │ - ldr r1, [pc, #560] @ (ec098 ) │ │ │ │ - mov r0, sl │ │ │ │ - movs r3, #0 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - add r1, pc │ │ │ │ - mov.w r3, #1065353216 @ 0x3f800000 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w ec294 │ │ │ │ - ldr.w sl, [r4] │ │ │ │ - cmp.w sl, #1 │ │ │ │ - ble.n ebeda │ │ │ │ - ldr r3, [pc, #528] @ (ec09c ) │ │ │ │ - add.w r1, r9, r8, lsl #4 │ │ │ │ - sub.w r2, r6, #8 │ │ │ │ - add.w fp, r1, #8 │ │ │ │ - add r3, pc │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - strd r6, r4, [sp, #12] │ │ │ │ - movs r7, #2 │ │ │ │ - str r5, [sp, #20] │ │ │ │ - add.w r9, sp, #40 @ 0x28 │ │ │ │ - add.w r8, sp, #32 │ │ │ │ - mov r4, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r5, r1 │ │ │ │ - add.w ip, r7, #4294967295 @ 0xffffffff │ │ │ │ - mov r1, fp │ │ │ │ - mov r3, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r8 │ │ │ │ - adds r7, #1 │ │ │ │ - str r5, [sp, #0] │ │ │ │ - add fp, r4 │ │ │ │ - str.w ip, [sp, #32] │ │ │ │ - blx 58f64 │ │ │ │ - cmp sl, r7 │ │ │ │ - bge.n ebeb2 │ │ │ │ - ldrd r6, r4, [sp, #12] │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - ldr.w sl, [r4] │ │ │ │ - vldr s14, [sp, #36] @ 0x24 │ │ │ │ - cmp.w sl, #0 │ │ │ │ - vldr s13, [sp, #40] @ 0x28 │ │ │ │ - vadd.f32 s14, s14, s14 │ │ │ │ - ble.w ec2e8 │ │ │ │ - movs r1, #0 │ │ │ │ - vmov.f32 s16, s13 │ │ │ │ - vmov.f32 s0, s14 │ │ │ │ - add.w r2, sl, #1 │ │ │ │ - mov r0, r1 │ │ │ │ - movs r3, #1 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n ebf2c │ │ │ │ - vdiv.f32 s11, s16, s15 │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - vmov.f32 s15, s12 │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, r1 │ │ │ │ - vmul.f32 s11, s11, s11 │ │ │ │ - vmla.f32 s15, s11, s0 │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - adds r3, #1 │ │ │ │ - add r5, r6 │ │ │ │ - cmp r2, r3 │ │ │ │ - beq.w ec264 │ │ │ │ - vldr s15, [r5] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ebf22 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ebf06 │ │ │ │ - vdiv.f32 s11, s15, s16 │ │ │ │ - movs r0, #1 │ │ │ │ - vmla.f32 s0, s11, s11 │ │ │ │ - b.n ebf22 │ │ │ │ - ldr r1, [pc, #320] @ (ec0a0 ) │ │ │ │ - mov r0, sl │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w ec160 │ │ │ │ - ldr.w ip, [r4] │ │ │ │ - cmp.w ip, #0 │ │ │ │ - ble.w ebd5a │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r7 │ │ │ │ - mov.w sl, #0 │ │ │ │ - strd r7, r8, [sp, #12] │ │ │ │ - str r4, [sp, #28] │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, fp │ │ │ │ - vldr s16, [pc, #224] @ ec070 │ │ │ │ - mov sl, ip │ │ │ │ - mov r4, r1 │ │ │ │ - mov fp, r0 │ │ │ │ - add.w r3, r9, #8 │ │ │ │ - str.w r9, [sp, #20] │ │ │ │ - str r3, [sp, #24] │ │ │ │ - str r7, [sp, #32] │ │ │ │ - vstr s16, [sp, #36] @ 0x24 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq.w ec21a │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - mov r6, r8 │ │ │ │ - movs r5, #1 │ │ │ │ - add.w r9, r3, fp, lsl #3 │ │ │ │ - mov r0, r9 │ │ │ │ - adds r5, #1 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vldr s14, [r6] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vadd.f32 s15, s0, s15 │ │ │ │ - vadd.f32 s14, s14, s0 │ │ │ │ - cmp r3, r5 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vstmia r6!, {s14} │ │ │ │ - bge.n ebfb6 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - adds r2, r7, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - add.w r3, r3, r4, lsl #3 │ │ │ │ - vldr s14, [r3] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - add r4, r3 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add fp, r3 │ │ │ │ - add.w r3, r8, r7, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vadd.f32 s14, s14, s15 │ │ │ │ - vstr s14, [r3] │ │ │ │ - adds r3, r7, #2 │ │ │ │ - cmp sl, r3 │ │ │ │ - blt.w ec220 │ │ │ │ - mov r7, r2 │ │ │ │ - b.n ebfa0 │ │ │ │ - add.w r3, r9, r5, lsl #3 │ │ │ │ - str r5, [sp, #32] │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ec060 │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add r5, r3 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add sl, r3 │ │ │ │ - adds r3, r4, #2 │ │ │ │ - cmp fp, r3 │ │ │ │ - add.w r4, r4, #1 │ │ │ │ - bge.w ebdca │ │ │ │ - b.n ebd5e │ │ │ │ - mov r0, r6 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec04a │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec046 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - add r3, pc, #848 @ (adr r3, ec3c8 ) │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - add r3, pc, #696 @ (adr r3, ec338 ) │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - str r4, [r2, #120] @ 0x78 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - pop {r2, r3, r6} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xeace0058 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - lsrs r4, r0, #5 │ │ │ │ + asrs r4, r7, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r1, [r4, #0] │ │ │ │ - cmp r1, #0 │ │ │ │ - ble.w ebd5a │ │ │ │ - add.w sl, r6, #8 │ │ │ │ - add r2, sp, #36 @ 0x24 │ │ │ │ - add.w r3, r9, sl │ │ │ │ - mov fp, r4 │ │ │ │ - vldr s16, [pc, #-28] @ ec0a4 │ │ │ │ - movs r5, #1 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r4, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - strd r7, r6, [sp, #12] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - add.w r3, r9, r4, lsl #3 │ │ │ │ - str r4, [sp, #32] │ │ │ │ - vldr s15, [r3] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ec150 │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - adds r5, #1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - cmp r3, r5 │ │ │ │ - blt.n ec140 │ │ │ │ - mov r7, sl │ │ │ │ - mov r6, r5 │ │ │ │ - b.n ec118 │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - adds r6, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - blt.n ec140 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s15, d0 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ec10a │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec10e │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec10a │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add r4, r3 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add sl, r3 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r3, r5 │ │ │ │ - bge.n ec0ce │ │ │ │ - b.n ebd5e │ │ │ │ - mov r0, r8 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec0f8 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec0f4 │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - cmp r7, #0 │ │ │ │ - ble.w ebd5a │ │ │ │ - lsls r2, r7, #2 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, fp │ │ │ │ - sub.w r9, r5, #8 │ │ │ │ - blx 5ae88 │ │ │ │ - vldr s16, [pc, #-216] @ ec0a4 │ │ │ │ - mov r3, r7 │ │ │ │ - adds r5, #8 │ │ │ │ - mov.w r8, #1 │ │ │ │ - mov r7, fp │ │ │ │ - add r2, sp, #36 @ 0x24 │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - vldr s14, [r9, #8] │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - vldmia r7!, {s15} │ │ │ │ - str r3, [sp, #32] │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - cmp r8, r3 │ │ │ │ - vadd.f32 s15, s15, s14 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - bgt.n ec1ea │ │ │ │ - mov r4, r7 │ │ │ │ - mov sl, r5 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r0, sl │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - add.w sl, sl, #8 │ │ │ │ - vldr s14, [r4] │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - vadd.f32 s15, s0, s15 │ │ │ │ - vadd.f32 s14, s14, s0 │ │ │ │ - cmp r1, fp │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vstmia r4!, {s14} │ │ │ │ - bge.n ec1ba │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n ec20a │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add r9, r6 │ │ │ │ - add r5, r6 │ │ │ │ - cmp r3, r8 │ │ │ │ - blt.w ebd5e │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - b.n ec18c │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec1f8 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec1f4 │ │ │ │ - vmov.f32 s15, s16 │ │ │ │ - b.n ebfe4 │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.w ebd5a │ │ │ │ - vldr s16, [pc, #-396] @ ec0a4 │ │ │ │ - movs r4, #1 │ │ │ │ - add r6, sp, #36 @ 0x24 │ │ │ │ - b.n ec242 │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - adds r4, #1 │ │ │ │ - cmp r5, r4 │ │ │ │ - blt.w ebd5e │ │ │ │ - vldmia fp!, {s15} │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ec236 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec23a │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec236 │ │ │ │ - cmp r1, #0 │ │ │ │ - it eq │ │ │ │ - vmoveq.f32 s16, s13 │ │ │ │ - cmp r0, #0 │ │ │ │ - it eq │ │ │ │ - vmoveq.f32 s0, s14 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.n ec2f6 │ │ │ │ - vsqrt.f64 d7, d0 │ │ │ │ - vmul.f64 d8, d8, d7 │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - b.n ebd5e │ │ │ │ - ldr.w sl, [r4] │ │ │ │ - cmp.w sl, #1 │ │ │ │ - ble.w ebeda │ │ │ │ - ldr r3, [pc, #92] @ (ec300 ) │ │ │ │ - add.w fp, r5, #8 │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - add r3, pc │ │ │ │ - mov r5, fp │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov fp, r4 │ │ │ │ - movs r7, #1 │ │ │ │ - add.w r9, sp, #40 @ 0x28 │ │ │ │ - add.w r8, sp, #32 │ │ │ │ - mov r3, sl │ │ │ │ - mov r4, r1 │ │ │ │ - b.n ec2c6 │ │ │ │ - ldr.w r3, [fp] │ │ │ │ - subs r3, r3, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - adds r7, #1 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - mov r3, r9 │ │ │ │ - mov r0, r8 │ │ │ │ - str r4, [sp, #0] │ │ │ │ - blx 58f64 │ │ │ │ - add r5, r6 │ │ │ │ - cmp sl, r7 │ │ │ │ - bne.n ec2c2 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr.w sl, [fp] │ │ │ │ - b.n ebeda │ │ │ │ - vmov.f32 s16, s13 │ │ │ │ - vmov.f32 s0, s14 │ │ │ │ - b.n ec274 │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d7, d0 │ │ │ │ - b.n ec28a │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + asrs r2, r4, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ -000ec304 : │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ - vpush {d8} │ │ │ │ - sub.w ip, sp, ip │ │ │ │ - str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ - mov fp, r1 │ │ │ │ - ldr r1, [pc, #816] @ (ec64c ) │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [pc, #816] @ (ec650 ) │ │ │ │ - add r1, pc │ │ │ │ - sub sp, #52 @ 0x34 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r3, [r1, r3] │ │ │ │ - ldr r1, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [r3, #0] │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - mov.w r3, #0 │ │ │ │ - ldr r3, [r2, #0] │ │ │ │ - ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ - ldr.w r8, [r1] │ │ │ │ - ldr.w sl, [sp, #104] @ 0x68 │ │ │ │ - cbnz r3, ec36a │ │ │ │ - vldr s16, [pc, #812] @ ec670 │ │ │ │ - ldr r2, [pc, #780] @ (ec654 ) │ │ │ │ - ldr r3, [pc, #772] @ (ec650 ) │ │ │ │ - add r2, pc │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ - ldr r3, [sp, #44] @ 0x2c │ │ │ │ - eors r2, r3 │ │ │ │ - mov.w r3, #0 │ │ │ │ - bne.w ec926 │ │ │ │ - vmov.f32 s0, s16 │ │ │ │ - add sp, #52 @ 0x34 │ │ │ │ - vpop {d8} │ │ │ │ - ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #748] @ (ec658 ) │ │ │ │ - add.w r7, r8, #1 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - lsls r7, r7, #3 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - sub.w r6, r9, r7 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec406 │ │ │ │ - ldr r1, [pc, #724] @ (ec65c ) │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w ec674 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.n ec342 │ │ │ │ - mov sl, r8 │ │ │ │ - vldr s16, [pc, #720] @ ec670 │ │ │ │ - mov.w r9, #1 │ │ │ │ - add r7, sp, #36 @ 0x24 │ │ │ │ - strd r8, r2, [sp, #12] │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - adds r3, r5, #2 │ │ │ │ - sub.w fp, r3, r9 │ │ │ │ - cmp.w fp, #1 │ │ │ │ - it lt │ │ │ │ - movlt.w fp, #1 │ │ │ │ - cmp r5, fp │ │ │ │ - blt.w ec600 │ │ │ │ - add.w r2, fp, sl │ │ │ │ - add.w r8, r6, r2, lsl #3 │ │ │ │ - b.n ec3de │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - add.w r8, r8, #8 │ │ │ │ - cmp r5, fp │ │ │ │ - blt.w ec5fe │ │ │ │ - mov r0, r8 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s15, d0 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ec3cc │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec3d0 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec3cc │ │ │ │ - ldr r1, [pc, #600] @ (ec660 ) │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n ec4e2 │ │ │ │ - ldr r1, [pc, #584] @ (ec664 ) │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.n ec4e2 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - ldrb r3, [r2, #0] │ │ │ │ - cmp r3, #49 @ 0x31 │ │ │ │ - beq.n ec4e2 │ │ │ │ - ldr r1, [pc, #564] @ (ec668 ) │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w ec8a4 │ │ │ │ - vldr s13, [pc, #552] @ ec670 │ │ │ │ - vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vstr s14, [sp, #36] @ 0x24 │ │ │ │ - cmp r3, #0 │ │ │ │ - vstr s13, [sp, #40] @ 0x28 │ │ │ │ - bgt.w ec820 │ │ │ │ - ldr.w fp, [r5] │ │ │ │ - movs r3, #1 │ │ │ │ - cmp.w fp, #0 │ │ │ │ - ble.w ec91c │ │ │ │ - add r3, r8 │ │ │ │ - movs r1, #0 │ │ │ │ - vmov.f32 s16, s13 │ │ │ │ - vmov.f32 s0, s14 │ │ │ │ - add.w r6, r6, r3, lsl #3 │ │ │ │ - subs r7, #8 │ │ │ │ - add.w r2, fp, #1 │ │ │ │ - mov r0, r1 │ │ │ │ - movs r3, #1 │ │ │ │ - vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ - b.n ec4b0 │ │ │ │ - vdiv.f32 s11, s16, s15 │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - vmov.f32 s15, s12 │ │ │ │ - movs r1, #1 │ │ │ │ - mov r0, r1 │ │ │ │ - vmul.f32 s11, s11, s11 │ │ │ │ - vmla.f32 s15, s11, s0 │ │ │ │ - vmov.f32 s0, s15 │ │ │ │ - adds r3, #1 │ │ │ │ - add r6, r7 │ │ │ │ - cmp r3, r2 │ │ │ │ - beq.w ec7ee │ │ │ │ - vldr s15, [r6] │ │ │ │ - vcmp.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - beq.n ec4a6 │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ec48a │ │ │ │ - vdiv.f32 s11, s15, s16 │ │ │ │ - movs r0, #1 │ │ │ │ - vmla.f32 s0, s11, s11 │ │ │ │ - b.n ec4a6 │ │ │ │ - ldr r1, [pc, #392] @ (ec66c ) │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.w ec72c │ │ │ │ - ldr.w ip, [r5] │ │ │ │ - cmp.w ip, #0 │ │ │ │ - ble.w ec342 │ │ │ │ - ldr r7, [r4, #0] │ │ │ │ - mov.w fp, #0 │ │ │ │ - strd r8, ip, [sp, #12] │ │ │ │ - str r5, [sp, #24] │ │ │ │ - adds r3, r7, #1 │ │ │ │ - mov r5, r6 │ │ │ │ - vldr s16, [pc, #352] @ ec670 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, sl │ │ │ │ - str r4, [sp, #20] │ │ │ │ - mov sl, fp │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - sub.w r9, fp, r7 │ │ │ │ - sub.w r2, r3, fp │ │ │ │ - cmp.w r9, #1 │ │ │ │ - str.w sl, [sp, #32] │ │ │ │ - it lt │ │ │ │ - movlt.w r9, #1 │ │ │ │ - vstr s16, [sp, #36] @ 0x24 │ │ │ │ - cmp sl, r9 │ │ │ │ - blt.w ec7e8 │ │ │ │ - add.w r7, r2, r9 │ │ │ │ - add.w r4, r9, #1073741824 @ 0x40000000 │ │ │ │ - add r7, r6 │ │ │ │ - subs r4, #1 │ │ │ │ - add.w r7, r5, r7, lsl #3 │ │ │ │ - add.w r4, r8, r4, lsl #2 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - adds r7, #8 │ │ │ │ - vldr s14, [r4] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - vadd.f32 s15, s0, s15 │ │ │ │ - vadd.f32 s14, s14, s0 │ │ │ │ - cmp r3, r9 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vstmia r4!, {s14} │ │ │ │ - bge.n ec552 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r7, [r3, #0] │ │ │ │ - adds r3, r7, #1 │ │ │ │ - adds r2, r3, r6 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - add.w r2, r5, r2, lsl #3 │ │ │ │ - vldr s14, [r2] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - add r6, r2 │ │ │ │ - add.w r2, r8, sl, lsl #2 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - vadd.f32 s14, s14, s15 │ │ │ │ - vstr s14, [r2] │ │ │ │ - add.w r2, sl, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - bge.n ec518 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r5, [r5, #0] │ │ │ │ - cmp r5, #0 │ │ │ │ - ble.w ec342 │ │ │ │ - vldr s16, [pc, #168] @ ec670 │ │ │ │ - movs r4, #1 │ │ │ │ - add r6, sp, #36 @ 0x24 │ │ │ │ - b.n ec5dc │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - adds r4, #1 │ │ │ │ - cmp r5, r4 │ │ │ │ - blt.w ec346 │ │ │ │ - vldmia sl!, {s15} │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ec5d0 │ │ │ │ - mov r0, r6 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec5d4 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec5d0 │ │ │ │ - ldr r5, [r4, #0] │ │ │ │ - add r5, sl │ │ │ │ - add.w r5, r6, r5, lsl #3 │ │ │ │ - vldr s15, [r5, #8] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ec63c │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - add sl, r3 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - cmp r3, r9 │ │ │ │ - bge.w ec3aa │ │ │ │ - b.n ec346 │ │ │ │ - mov r0, r7 │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec62a │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec626 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ - movs r0, r0 │ │ │ │ - ldr r5, [sp, #792] @ 0x318 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - pop {r2, r7} │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - str r4, [r5, #24] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cbnz r4, ec6b4 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - cbnz r6, ec6d8 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - movs r0, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - ble.w ec342 │ │ │ │ - add.w r9, r9, #8 │ │ │ │ - vldr s16, [pc, #-16] @ ec670 │ │ │ │ - mov.w sl, #1 │ │ │ │ - add.w fp, sp, #36 @ 0x24 │ │ │ │ - sub.w r3, r7, #8 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - vldr s15, [r9, #-8] │ │ │ │ - vcmpe.f32 s15, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s15, s15 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - ble.n ec71c │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r6, #1 │ │ │ │ - sub.w r6, r6, sl │ │ │ │ - adds r3, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - it ge │ │ │ │ - movge r6, r3 │ │ │ │ - cmp r6, #1 │ │ │ │ - ble.n ec70c │ │ │ │ - mov r7, r9 │ │ │ │ - mov.w r8, #2 │ │ │ │ - b.n ec6e4 │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - adds r7, #8 │ │ │ │ - cmp r6, r8 │ │ │ │ - blt.n ec70c │ │ │ │ - mov r0, r7 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s15, d0 │ │ │ │ - vcmpe.f32 s15, s16 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bgt.n ec6d6 │ │ │ │ - mov r0, fp │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec6da │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec6d6 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - add.w sl, sl, #1 │ │ │ │ - add r9, r3 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - cmp r3, sl │ │ │ │ - bge.n ec692 │ │ │ │ - b.n ec346 │ │ │ │ - mov r0, fp │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec6b6 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec6b2 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ - str r6, [sp, #12] │ │ │ │ - cmp r6, #0 │ │ │ │ - ble.w ec342 │ │ │ │ - lsls r2, r6, #2 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, sl │ │ │ │ - vldr s16, [pc, #-208] @ ec670 │ │ │ │ - blx 5ae88 │ │ │ │ - add.w r8, r9, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - movs r6, #1 │ │ │ │ - sub.w r3, r7, #8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #36 @ 0x24 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - vldr s14, [r8, #-8] │ │ │ │ - vldmia sl!, {s15} │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - vcmpe.f32 s14, #0.0 │ │ │ │ - add r3, r6 │ │ │ │ - adds r6, #1 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - it lt │ │ │ │ - vneglt.f32 s14, s14 │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - cmp r3, r6 │ │ │ │ - vadd.f32 s15, s15, s14 │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - blt.n ec7ba │ │ │ │ - mov r9, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov fp, r6 │ │ │ │ - mov r0, r7 │ │ │ │ - add.w fp, fp, #1 │ │ │ │ - blx 65ce8 │ │ │ │ - vcvt.f32.f64 s0, d0 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - adds r7, #8 │ │ │ │ - vldr s14, [r9] │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - vadd.f32 s15, s0, s15 │ │ │ │ - vadd.f32 s14, s14, s0 │ │ │ │ - cmp r1, fp │ │ │ │ - vstr s15, [sp, #36] @ 0x24 │ │ │ │ - vstmia r9!, {s14} │ │ │ │ - bge.n ec78c │ │ │ │ - vcmpe.f32 s16, s15 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bpl.n ec7d8 │ │ │ │ - vmov.f32 s16, s15 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add r8, r3 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, r6 │ │ │ │ - blt.w ec346 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - b.n ec756 │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - blx 5724c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec7c8 │ │ │ │ - vldr s15, [sp, #36] @ 0x24 │ │ │ │ - b.n ec7c4 │ │ │ │ - vmov.f32 s15, s16 │ │ │ │ - b.n ec586 │ │ │ │ - cmp r1, #0 │ │ │ │ - it eq │ │ │ │ - vmoveq.f32 s16, s13 │ │ │ │ - cmp r0, #0 │ │ │ │ - it eq │ │ │ │ - vmoveq.f32 s0, s14 │ │ │ │ - vcvt.f64.f32 d0, s0 │ │ │ │ - vcvt.f64.f32 d8, s16 │ │ │ │ - vcmp.f64 d0, #0.0 │ │ │ │ - vmrs APSR_nzcv, fpscr │ │ │ │ - bmi.w ec92a │ │ │ │ - vsqrt.f64 d7, d0 │ │ │ │ - vmul.f64 d8, d8, d7 │ │ │ │ - vcvt.f32.f64 s16, d8 │ │ │ │ - b.n ec346 │ │ │ │ - ldr r1, [pc, #272] @ (ec934 ) │ │ │ │ - mov r0, fp │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - ldr.w fp, [r5] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq.n ec8b6 │ │ │ │ - cmp.w fp, #1 │ │ │ │ - ble.n ec892 │ │ │ │ - ldr r3, [pc, #252] @ (ec938 ) │ │ │ │ - mov.w sl, r8, lsl #1 │ │ │ │ - mov.w r9, #2 │ │ │ │ - add r3, pc │ │ │ │ - str r3, [sp, #24] │ │ │ │ - add r3, sp, #36 @ 0x24 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - add r3, sp, #32 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add.w r2, r9, #4294967295 @ 0xffffffff │ │ │ │ - str r3, [sp, #0] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - cmp r2, r3 │ │ │ │ - it ge │ │ │ │ - movge r2, r3 │ │ │ │ - adds r3, #2 │ │ │ │ - sub.w r3, r3, r9 │ │ │ │ - str r2, [sp, #32] │ │ │ │ - cmp r3, #1 │ │ │ │ - ite ge │ │ │ │ - addge.w r1, sl, r3 │ │ │ │ - addlt.w r1, sl, #1 │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - ldrd r3, r2, [sp, #20] │ │ │ │ - add.w r1, r6, r1, lsl #3 │ │ │ │ - blx 58f64 │ │ │ │ - add sl, r8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bge.n ec852 │ │ │ │ - ldr.w fp, [r5] │ │ │ │ - ldr r3, [r4, #0] │ │ │ │ - adds r3, #1 │ │ │ │ - vldr s14, [sp, #36] @ 0x24 │ │ │ │ - vldr s13, [sp, #40] @ 0x28 │ │ │ │ - vadd.f32 s14, s14, s14 │ │ │ │ - b.n ec462 │ │ │ │ - ldr r1, [pc, #148] @ (ec93c ) │ │ │ │ - mov r0, r2 │ │ │ │ - add r1, pc │ │ │ │ - blx 57998 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne.w ec444 │ │ │ │ - b.n ec346 │ │ │ │ - cmp.w fp, #1 │ │ │ │ - ble.n ec918 │ │ │ │ - add.w sl, r9, #8 │ │ │ │ - ldr r3, [pc, #124] @ (ec940 ) │ │ │ │ - add r2, sp, #36 @ 0x24 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ - str r2, [sp, #20] │ │ │ │ - add r2, sp, #32 │ │ │ │ - str r2, [sp, #12] │ │ │ │ - mov r2, sl │ │ │ │ - add r3, pc │ │ │ │ - mov sl, r6 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mov.w r9, #1 │ │ │ │ - sub.w r3, r7, #8 │ │ │ │ - mov r6, r2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - mov r3, fp │ │ │ │ - b.n ec8e8 │ │ │ │ - ldr r3, [r5, #0] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - sub.w r3, r3, r9 │ │ │ │ - str r2, [sp, #0] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - add.w r9, r9, #1 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ - cmp r3, r2 │ │ │ │ - it ge │ │ │ │ - movge r3, r2 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - blx 58f64 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - cmp fp, r9 │ │ │ │ - add r6, r3 │ │ │ │ - bne.n ec8e6 │ │ │ │ - ldr.w fp, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - movs r3, #1 │ │ │ │ - b.n ec896 │ │ │ │ - vmov.f32 s0, s14 │ │ │ │ - vmov.f32 s16, s13 │ │ │ │ - b.n ec7fe │ │ │ │ - blx 6218c <__stack_chk_fail@plt> │ │ │ │ - blx 57d18 │ │ │ │ - vmov.f64 d7, d0 │ │ │ │ - b.n ec816 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - vshr.u16 q0, , #2 │ │ │ │ - b.n eca40 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - vqadd.u16 q0, q0, │ │ │ │ - │ │ │ │ -000ec944 : │ │ │ │ +000ebd18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ - ldr.w r5, [pc, #2632] @ ed3a0 │ │ │ │ + ldr.w r5, [pc, #2632] @ ec774 │ │ │ │ sub sp, #324 @ 0x144 │ │ │ │ - ldr.w r4, [pc, #2632] @ ed3a4 │ │ │ │ + ldr.w r4, [pc, #2632] @ ec778 │ │ │ │ mov ip, r0 │ │ │ │ add r5, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [sp, #380] @ 0x17c │ │ │ │ ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r5, [sp, #372] @ 0x174 │ │ │ │ @@ -204814,71 +203714,71 @@ │ │ │ │ ldrd sl, r9, [sp, #392] @ 0x188 │ │ │ │ str r7, [sp, #256] @ 0x100 │ │ │ │ ldr r2, [sp, #412] @ 0x19c │ │ │ │ it hi │ │ │ │ movhi.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldrd lr, ip, [sp, #400] @ 0x190 │ │ │ │ ldrd fp, r6, [sp, #420] @ 0x1a4 │ │ │ │ - bls.n eca16 │ │ │ │ + bls.n ebdea │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #280 @ 0x118 │ │ │ │ - ldr.w r0, [pc, #2496] @ ed3a8 │ │ │ │ + ldr.w r0, [pc, #2496] @ ec77c │ │ │ │ str r3, [sp, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #0] │ │ │ │ blx 6423c │ │ │ │ - ldr.w r2, [pc, #2484] @ ed3ac │ │ │ │ - ldr.w r3, [pc, #2472] @ ed3a4 │ │ │ │ + ldr.w r2, [pc, #2484] @ ec780 │ │ │ │ + ldr.w r3, [pc, #2472] @ ec778 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w ed8c6 │ │ │ │ + bne.w ecc9a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #324 @ 0x144 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r7, [r1, #0] │ │ │ │ cmp r7, #2 │ │ │ │ - ble.n eca58 │ │ │ │ + ble.n ebe2c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r7, r3 │ │ │ │ - bgt.n eca60 │ │ │ │ + bgt.n ebe34 │ │ │ │ ldr.w r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ - ble.w ed8b2 │ │ │ │ + ble.w ecc86 │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.n eca68 │ │ │ │ + bgt.n ebe3c │ │ │ │ ldr r7, [sp, #140] @ 0x8c │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.w ed8bc │ │ │ │ + bgt.w ecc90 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - bgt.w ed8ca │ │ │ │ + bgt.w ecc9e │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cmp r3, r7 │ │ │ │ - ble.n eca70 │ │ │ │ + ble.n ebe44 │ │ │ │ mvn.w r2, #18 │ │ │ │ movs r3, #19 │ │ │ │ - b.n ec9e2 │ │ │ │ + b.n ebdb6 │ │ │ │ mvn.w r2, #1 │ │ │ │ movs r3, #2 │ │ │ │ - b.n ec9e2 │ │ │ │ + b.n ebdb6 │ │ │ │ mvn.w r2, #2 │ │ │ │ movs r3, #3 │ │ │ │ - b.n ec9e2 │ │ │ │ + b.n ebdb6 │ │ │ │ mvn.w r2, #5 │ │ │ │ movs r3, #6 │ │ │ │ - b.n ec9e2 │ │ │ │ + b.n ebdb6 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #8] │ │ │ │ adds r1, r3, #1 │ │ │ │ add r3, r1 │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ adds r3, r7, #1 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ @@ -204925,23 +203825,23 @@ │ │ │ │ mov r1, r6 │ │ │ │ subs r4, #4 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ blx 5e9b8 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #1 │ │ │ │ - beq.w ed1e6 │ │ │ │ + beq.w ec5ba │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ str r3, [sp, #280] @ 0x118 │ │ │ │ adds r2, r3, #1 │ │ │ │ add.w r2, r2, r2, lsr #31 │ │ │ │ asrs r1, r2, #1 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ cmp r3, r1 │ │ │ │ - blt.w ecfa0 │ │ │ │ + blt.w ec374 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ sub.w fp, r7, #8 │ │ │ │ ldr r0, [sp, #212] @ 0xd4 │ │ │ │ sub.w sl, r8, #8 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ add r3, r9 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ @@ -204953,28 +203853,28 @@ │ │ │ │ subs r3, #2 │ │ │ │ add.w r2, r2, #1073741824 @ 0x40000000 │ │ │ │ subs r2, #2 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ add.w r3, r1, #1073741824 @ 0x40000000 │ │ │ │ - ldr.w r1, [pc, #2160] @ ed3b0 │ │ │ │ + ldr.w r1, [pc, #2160] @ ec784 │ │ │ │ subs r3, #2 │ │ │ │ add.w r2, r0, r2, lsl #2 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #260] @ 0x104 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ - ldr.w r1, [pc, #2144] @ ed3b4 │ │ │ │ + ldr.w r1, [pc, #2144] @ ec788 │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r1, [sp, #264] @ 0x108 │ │ │ │ - ldr.w r1, [pc, #2136] @ ed3b8 │ │ │ │ + ldr.w r1, [pc, #2136] @ ec78c │ │ │ │ strd sl, fp, [sp, #248] @ 0xf8 │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #272] @ 0x110 │ │ │ │ str r1, [sp, #268] @ 0x10c │ │ │ │ add r1, sp, #292 @ 0x124 │ │ │ │ str r6, [sp, #276] @ 0x114 │ │ │ │ @@ -204995,17 +203895,17 @@ │ │ │ │ sub.w r9, r1, lr │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ mul.w r3, r2, lr │ │ │ │ str r0, [sp, #196] @ 0xc4 │ │ │ │ add.w r6, r1, #1 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov.w r0, r3, lsl #1 │ │ │ │ - ble.n ecbf6 │ │ │ │ + ble.n ebfca │ │ │ │ cmp r1, r9 │ │ │ │ - ble.n ecbf6 │ │ │ │ + ble.n ebfca │ │ │ │ ldr r5, [sp, #84] @ 0x54 │ │ │ │ add.w ip, r2, #1 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w sl, [sp, #248] @ 0xf8 │ │ │ │ adds r1, r5, r1 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ sub.w r8, r9, r2 │ │ │ │ @@ -205016,48 +203916,48 @@ │ │ │ │ add.w r5, r4, r0, lsl #2 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r3, r2 │ │ │ │ adds r2, #8 │ │ │ │ cmp r2, r1 │ │ │ │ vldr s15, [r3] │ │ │ │ vstmia r5!, {s15} │ │ │ │ - bne.n ecbda │ │ │ │ + bne.n ebfae │ │ │ │ adds r7, #1 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add r0, lr │ │ │ │ add r1, sl │ │ │ │ cmp r7, ip │ │ │ │ - bne.n ecbd0 │ │ │ │ + bne.n ebfa4 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ add.w r3, r4, r3, lsl #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ add r3, r9 │ │ │ │ strd r4, r2, [sp, #28] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r7, r1, r3, lsl #2 │ │ │ │ - ldr.w r3, [pc, #1952] @ ed3bc │ │ │ │ + ldr.w r3, [pc, #1952] @ ec790 │ │ │ │ ldrd r1, r0, [sp, #260] @ 0x104 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ blx 60cd0 │ │ │ │ ldr.w r1, [fp] │ │ │ │ ldr.w ip, [sp, #292] @ 0x124 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #284] @ 0x11c │ │ │ │ mul.w r2, ip, r1 │ │ │ │ mov.w r3, r2, lsl #1 │ │ │ │ - ble.n eccce │ │ │ │ + ble.n ec0a2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ mov r5, ip │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ mov r7, r9 │ │ │ │ ldr.w r8, [sp, #84] @ 0x54 │ │ │ │ add.w r2, r2, r9, lsl #3 │ │ │ │ @@ -205067,83 +203967,83 @@ │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ str r6, [sp, #224] @ 0xe0 │ │ │ │ str.w fp, [sp, #228] @ 0xe4 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r8 │ │ │ │ cmp r7, r2 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ - bgt.n eccba │ │ │ │ + bgt.n ec08e │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ mov r5, r7 │ │ │ │ add.w r8, r3, fp, lsl #3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add.w r4, r3, r6, lsl #2 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ add.w r8, r8, #8 │ │ │ │ cmp sl, r5 │ │ │ │ vstmia r4!, {s0} │ │ │ │ - bne.n ecc80 │ │ │ │ + bne.n ec054 │ │ │ │ ldr r2, [sp, #284] @ 0x11c │ │ │ │ subs r3, r6, r7 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr r5, [sp, #292] @ 0x124 │ │ │ │ add.w r6, r3, sl │ │ │ │ cmp r2, r9 │ │ │ │ - blt.n eccba │ │ │ │ + blt.n ec08e │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add.w sl, r7, r5 │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ add fp, r3 │ │ │ │ cmp r7, r2 │ │ │ │ - ble.n ecc72 │ │ │ │ + ble.n ec046 │ │ │ │ ldr.w fp, [sp, #228] @ 0xe4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldrd r7, r6, [sp, #220] @ 0xdc │ │ │ │ ldr.w r2, [fp] │ │ │ │ mul.w r2, r2, r5 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ adds r3, r2, #1 │ │ │ │ add.w r2, r4, r2, lsl #3 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ - ldr.w r1, [pc, #1760] @ ed3c0 │ │ │ │ + ldr.w r1, [pc, #1760] @ ec794 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr.w r3, [pc, #1752] @ ed3c4 │ │ │ │ + ldr.w r3, [pc, #1752] @ ec798 │ │ │ │ mov r2, r5 │ │ │ │ - ldr.w r0, [pc, #1752] @ ed3c8 │ │ │ │ + ldr.w r0, [pc, #1752] @ ec79c │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr.w r3, [pc, #1744] @ ed3cc │ │ │ │ + ldr.w r3, [pc, #1744] @ ec7a0 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 60cd0 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr.w r8, [sp, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #284] @ 0x11c │ │ │ │ mul.w r7, r8, r2 │ │ │ │ - ble.w ed1de │ │ │ │ + ble.w ec5b2 │ │ │ │ add.w r3, r8, r9 │ │ │ │ subs r1, r3, #1 │ │ │ │ cmp r9, r1 │ │ │ │ - bgt.n ecd8a │ │ │ │ + bgt.n ec15e │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ mov.w r9, r8, lsl #3 │ │ │ │ ldr.w sl, [sp, #252] @ 0xfc │ │ │ │ rsb r9, r9, #0 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ adds r5, r2, #1 │ │ │ │ @@ -205159,30 +204059,30 @@ │ │ │ │ vldmia r1!, {s14} │ │ │ │ mov r4, r3 │ │ │ │ vldmia r2!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ cmp r0, r3 │ │ │ │ vstr s15, [r4] │ │ │ │ - bne.n ecd60 │ │ │ │ + bne.n ec134 │ │ │ │ add.w ip, ip, #1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ add r7, r8 │ │ │ │ add lr, r8 │ │ │ │ add r0, sl │ │ │ │ cmp r5, ip │ │ │ │ - bne.n ecd52 │ │ │ │ + bne.n ec126 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ adds r1, r3, r6 │ │ │ │ subs r0, r1, #1 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ cmp r6, r0 │ │ │ │ mov.w r7, r3, lsl #1 │ │ │ │ - bgt.n ecdea │ │ │ │ + bgt.n ec1be │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ adds r2, #1 │ │ │ │ ldr r5, [sp, #84] @ 0x54 │ │ │ │ sub.w r8, r0, r1 │ │ │ │ ldr.w sl, [sp, #248] @ 0xf8 │ │ │ │ add.w ip, r5, r1 │ │ │ │ subs r1, r1, r0 │ │ │ │ @@ -205194,36 +204094,36 @@ │ │ │ │ mov.w r8, r8, lsl #3 │ │ │ │ mov.w ip, #1 │ │ │ │ add.w r1, r8, r0 │ │ │ │ add.w r5, r4, r7, lsl #2 │ │ │ │ ldr.w r9, [r1, #8]! │ │ │ │ str.w r9, [r5], #4 │ │ │ │ cmp r0, r1 │ │ │ │ - bne.n ecdd2 │ │ │ │ + bne.n ec1a6 │ │ │ │ add.w ip, ip, #1 │ │ │ │ add r7, lr │ │ │ │ add r0, sl │ │ │ │ cmp r2, ip │ │ │ │ - bne.n ecdca │ │ │ │ + bne.n ec19e │ │ │ │ add.w r3, r4, r3, lsl #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ add r3, r6 │ │ │ │ - ldr.w r0, [pc, #1492] @ ed3d0 │ │ │ │ + ldr.w r0, [pc, #1492] @ ec7a4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ add.w r7, r1, r3, lsl #2 │ │ │ │ - ldr.w r3, [pc, #1484] @ ed3d4 │ │ │ │ - ldr.w r1, [pc, #1484] @ ed3d8 │ │ │ │ + ldr.w r3, [pc, #1484] @ ec7a8 │ │ │ │ + ldr.w r1, [pc, #1484] @ ec7ac │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr.w r3, [pc, #1480] @ ed3dc │ │ │ │ + ldr.w r3, [pc, #1480] @ ec7b0 │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ @@ -205231,15 +204131,15 @@ │ │ │ │ blx 60cd0 │ │ │ │ ldr.w r1, [fp] │ │ │ │ ldr.w ip, [sp, #296] @ 0x128 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #284] @ 0x11c │ │ │ │ mul.w r2, ip, r1 │ │ │ │ mov.w r3, r2, lsl #1 │ │ │ │ - ble.n eced2 │ │ │ │ + ble.n ec2a6 │ │ │ │ ldrd r1, r2, [sp, #96] @ 0x60 │ │ │ │ mov r5, ip │ │ │ │ ldr.w sl, [sp, #84] @ 0x54 │ │ │ │ str.w fp, [sp, #224] @ 0xe0 │ │ │ │ mov fp, r6 │ │ │ │ add.w r8, r2, r1, lsl #3 │ │ │ │ mov r6, sl │ │ │ │ @@ -205248,85 +204148,85 @@ │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ mov.w r8, #1 │ │ │ │ mov r7, r3 │ │ │ │ cmp fp, r2 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ - bgt.n ecec0 │ │ │ │ + bgt.n ec294 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ mov r5, fp │ │ │ │ add.w r9, r3, r6, lsl #3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add.w r4, r3, r7, lsl #2 │ │ │ │ mov r0, r9 │ │ │ │ adds r5, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ add.w r9, r9, #8 │ │ │ │ cmp sl, r5 │ │ │ │ vstmia r4!, {s0} │ │ │ │ - bne.n ece82 │ │ │ │ + bne.n ec256 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add.w r8, r8, #1 │ │ │ │ ldr r2, [sp, #284] @ 0x11c │ │ │ │ subs r3, r7, r3 │ │ │ │ ldr r5, [sp, #296] @ 0x128 │ │ │ │ subs r3, #1 │ │ │ │ cmp r2, r8 │ │ │ │ add.w r7, r3, sl │ │ │ │ - blt.n ecec0 │ │ │ │ + blt.n ec294 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ add.w sl, fp, r5 │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ add r6, r3 │ │ │ │ cmp fp, r2 │ │ │ │ - ble.n ece74 │ │ │ │ + ble.n ec248 │ │ │ │ mov r6, fp │ │ │ │ ldr.w fp, [sp, #224] @ 0xe0 │ │ │ │ ldr r7, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr.w r2, [fp] │ │ │ │ mul.w r2, r2, r5 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ adds r3, r2, #1 │ │ │ │ add.w r2, r4, r2, lsl #3 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ ldr r5, [sp, #120] @ 0x78 │ │ │ │ - ldr.w r1, [pc, #1276] @ ed3e0 │ │ │ │ + ldr.w r1, [pc, #1276] @ ec7b4 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr.w r3, [pc, #1268] @ ed3e4 │ │ │ │ + ldr.w r3, [pc, #1268] @ ec7b8 │ │ │ │ mov r2, r5 │ │ │ │ - ldr.w r0, [pc, #1268] @ ed3e8 │ │ │ │ + ldr.w r0, [pc, #1268] @ ec7bc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr.w r3, [pc, #1260] @ ed3ec │ │ │ │ + ldr.w r3, [pc, #1260] @ ec7c0 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 60cd0 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #284] @ 0x11c │ │ │ │ mul.w r7, r3, r2 │ │ │ │ - ble.n ecf8a │ │ │ │ + ble.n ec35e │ │ │ │ add r3, r6 │ │ │ │ subs r1, r3, #1 │ │ │ │ cmp r6, r1 │ │ │ │ - bgt.n ecf8a │ │ │ │ + bgt.n ec35e │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ add.w r9, r2, #1 │ │ │ │ ldr.w sl, [sp, #252] @ 0xfc │ │ │ │ mov.w ip, #0 │ │ │ │ subs r5, r3, r1 │ │ │ │ sub.w r8, r1, r3 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -205343,33 +204243,33 @@ │ │ │ │ add.w r3, r8, r5 │ │ │ │ vldmia r0!, {s14} │ │ │ │ adds r3, #8 │ │ │ │ vldmia r1!, {s15} │ │ │ │ vstr s14, [r3] │ │ │ │ vstr s15, [r3, #4] │ │ │ │ cmp r5, r3 │ │ │ │ - bne.n ecf68 │ │ │ │ + bne.n ec33c │ │ │ │ adds r6, #1 │ │ │ │ add r7, lr │ │ │ │ add ip, lr │ │ │ │ add r5, sl │ │ │ │ cmp r6, r9 │ │ │ │ - bne.n ecf5c │ │ │ │ + bne.n ec330 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ - bge.w ecb78 │ │ │ │ + bge.w ebf4c │ │ │ │ ldrd r5, r6, [sp, #272] @ 0x110 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #280] @ 0x118 │ │ │ │ - ble.n ecfde │ │ │ │ + ble.n ec3b2 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ movs r4, #1 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ ldrd r8, r9, [sp, #108] @ 0x6c │ │ │ │ ldrd sl, fp, [sp, #136] @ 0x88 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ str.w fp, [sp] │ │ │ │ @@ -205380,30 +204280,30 @@ │ │ │ │ add.w r3, r8, r1 │ │ │ │ add r1, r6 │ │ │ │ add.w r3, r9, r3, lsl #3 │ │ │ │ add.w r1, r7, r1, lsl #3 │ │ │ │ blx 5d9c8 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ cmp r4, r3 │ │ │ │ - ble.n ecfb6 │ │ │ │ + ble.n ec38a │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ - ldr.w r0, [pc, #1040] @ ed3f0 │ │ │ │ + ldr.w r0, [pc, #1040] @ ec7c4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ blx 59d2c │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #308] @ 0x134 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ - ble.w ec9f4 │ │ │ │ + ble.w ebdc8 │ │ │ │ ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #1012] @ (ed3f4 ) │ │ │ │ + ldr r2, [pc, #1012] @ (ec7c8 ) │ │ │ │ subs r3, #1 │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ add r2, pc │ │ │ │ adds r2, #4 │ │ │ │ str r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ negs r2, r2 │ │ │ │ @@ -205427,26 +204327,26 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #280 @ 0x118 │ │ │ │ str r3, [sp, #228] @ 0xe4 │ │ │ │ cmp r0, #1 │ │ │ │ add.w r2, r0, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ streq r0, [sp, #280] @ 0x118 │ │ │ │ - beq.n ed064 │ │ │ │ + beq.n ec438 │ │ │ │ ldr r1, [sp, #228] @ 0xe4 │ │ │ │ ldr r0, [sp, #248] @ 0xf8 │ │ │ │ str r2, [sp, #280] @ 0x118 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ blx 59d2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [sp, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ - bgt.w ed1ba │ │ │ │ + bgt.w ec58e │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ subs r3, r0, #1 │ │ │ │ add.w r5, fp, #1073741824 @ 0x40000000 │ │ │ │ add.w sl, r0, #1073741824 @ 0x40000000 │ │ │ │ add.w r9, r1, r3 │ │ │ │ ldr r1, [sp, #212] @ 0xd4 │ │ │ │ subs r5, #2 │ │ │ │ @@ -205552,15 +204452,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #280] @ 0x118 │ │ │ │ subs r3, #4 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ sub.w r3, r3, fp │ │ │ │ cmp r2, r3 │ │ │ │ - bge.n ed0ba │ │ │ │ + bge.n ec48e │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r1, [sp, #208] @ 0xd0 │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ subs r3, r3, r1 │ │ │ │ ldr r1, [sp, #224] @ 0xe0 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ @@ -205571,17 +204471,17 @@ │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq.w ec9f4 │ │ │ │ + beq.w ebdc8 │ │ │ │ mov r0, r2 │ │ │ │ - b.n ed03e │ │ │ │ + b.n ec412 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [sp, #208] @ 0xd0 │ │ │ │ subs r3, r3, r1 │ │ │ │ ldr r1, [sp, #224] @ 0xe0 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ @@ -205591,23 +204491,23 @@ │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ str r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ - b.n ed03e │ │ │ │ + b.n ec412 │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ - b.n ecdea │ │ │ │ + b.n ec1be │ │ │ │ ldr r3, [sp, #308] @ 0x134 │ │ │ │ str r3, [sp, #280] @ 0x118 │ │ │ │ cmp r3, #0 │ │ │ │ - ble.w ed404 │ │ │ │ - ldr r3, [pc, #516] @ (ed3f8 ) │ │ │ │ + ble.w ec7d8 │ │ │ │ + ldr r3, [pc, #516] @ (ec7cc ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r4, [sp, #256] @ 0x100 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #260] @ 0x104 │ │ │ │ @@ -205742,96 +204642,103 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov ip, r5 │ │ │ │ subs r5, #1 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ cmp r3, r5 │ │ │ │ - ble.n ed274 │ │ │ │ + ble.n ec648 │ │ │ │ ldrd r2, r4, [sp, #224] @ 0xe0 │ │ │ │ mov r8, ip │ │ │ │ ldrd r6, r7, [sp, #180] @ 0xb4 │ │ │ │ adds r5, r2, #1 │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ add r7, r3 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ add r6, r3 │ │ │ │ ldr r3, [sp, #280] @ 0x118 │ │ │ │ cmp r3, r5 │ │ │ │ - blt.n ed3fc │ │ │ │ + blt.n ec7d0 │ │ │ │ ldr r1, [sp, #252] @ 0xfc │ │ │ │ ldr r0, [sp, #260] @ 0x104 │ │ │ │ str r2, [sp, #284] @ 0x11c │ │ │ │ blx 59d2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [sp, #284] @ 0x11c │ │ │ │ subs r3, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bgt.n ed39a │ │ │ │ + bgt.n ec76e │ │ │ │ ldr r2, [sp, #220] @ 0xdc │ │ │ │ ldr r1, [sp, #248] @ 0xf8 │ │ │ │ adds r2, #1 │ │ │ │ strd r6, r7, [sp, #180] @ 0xb4 │ │ │ │ add r2, r1 │ │ │ │ sub.w r2, r2, r8 │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, r5 │ │ │ │ - b.n ed224 │ │ │ │ + b.n ec5f8 │ │ │ │ mov r2, r5 │ │ │ │ - b.n ed360 │ │ │ │ + b.n ec734 │ │ │ │ nop │ │ │ │ - str r7, [sp, #704] @ 0x2c0 │ │ │ │ + add r3, pc, #880 @ (adr r3, ecae8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, ed400 │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #80] @ 0x50 │ │ │ │ + add r3, pc, #256 @ (adr r3, ec884 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + cbnz r6, ec7de │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r0, ed3e6 │ │ │ │ + stmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #128 @ 0x80 │ │ │ │ + subs r6, #180 @ 0xb4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfbc40059 │ │ │ │ - add r5, sp, #568 @ 0x238 │ │ │ │ + lsls r0, r5, #31 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + cbnz r2, ec7c4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + subs r5, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb814 │ │ │ │ + stmia r4!, {r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfae40059 │ │ │ │ - @ instruction: 0xb704 │ │ │ │ + lsls r0, r1, #28 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + stmia r3!, {r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #218 @ 0xda │ │ │ │ + subs r4, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, sp, #424 @ 0x1a8 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9c80059 │ │ │ │ - add r3, sp, #552 @ 0x228 │ │ │ │ + lsls r4, r5, #23 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + @ instruction: 0xb7ae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #240 @ 0xf0 │ │ │ │ + subs r3, #36 @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - setpan #0 │ │ │ │ + stmia r2!, {r2, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str??.w r0, [r0, #89] @ 0x59 │ │ │ │ - strb.w r0, [r0, r9, lsl #1] │ │ │ │ - @ instruction: 0xf7e00059 │ │ │ │ - @ instruction: 0xf5ec0059 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + lsls r4, r0, #16 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + lsls r0, r2, #8 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ ldrd r8, r7, [sp, #268] @ 0x10c │ │ │ │ ldr.w r9, [sp, #276] @ 0x114 │ │ │ │ ldr r0, [sp, #288] @ 0x120 │ │ │ │ str r0, [sp, #280] @ 0x118 │ │ │ │ adds r3, r0, #1 │ │ │ │ add.w r3, r3, r3, lsr #31 │ │ │ │ asrs r3, r3, #1 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ cmp r0, r3 │ │ │ │ - blt.w ec9f4 │ │ │ │ + blt.w ebdc8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #264] @ 0x108 │ │ │ │ ldr r1, [sp, #212] @ 0xd4 │ │ │ │ sub.w fp, r7, #8 │ │ │ │ add r3, r9 │ │ │ │ ldr r2, [sp, #216] @ 0xd8 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -205851,21 +204758,21 @@ │ │ │ │ subs r3, #2 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ add.w r3, r1, r3, lsl #2 │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - ldr.w r3, [pc, #1140] @ ed8d4 │ │ │ │ + ldr.w r3, [pc, #1140] @ ecca8 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr.w r3, [pc, #1136] @ ed8d8 │ │ │ │ + ldr.w r3, [pc, #1136] @ eccac │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ - ldr.w r3, [pc, #1132] @ ed8dc │ │ │ │ + ldr.w r3, [pc, #1132] @ eccb0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ add r3, sp, #300 @ 0x12c │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ add r3, sp, #304 @ 0x130 │ │ │ │ strd r3, sl, [sp, #148] @ 0x94 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ @@ -205888,17 +204795,17 @@ │ │ │ │ add.w r6, r5, #1 │ │ │ │ str r1, [sp, #296] @ 0x128 │ │ │ │ it ne │ │ │ │ addne r1, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [sp, #304] @ 0x130 │ │ │ │ - ble.n ed512 │ │ │ │ + ble.n ec8e6 │ │ │ │ cmp r5, r9 │ │ │ │ - blt.n ed512 │ │ │ │ + blt.n ec8e6 │ │ │ │ add.w ip, r2, #1 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ sub.w lr, r9, r5 │ │ │ │ adds r2, r5, r2 │ │ │ │ ldr.w sl, [sp, #152] @ 0x98 │ │ │ │ mov.w lr, lr, lsl #3 │ │ │ │ @@ -205912,21 +204819,21 @@ │ │ │ │ add.w r2, r4, r0, lsl #2 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r1, r3 │ │ │ │ vldr s15, [r0] │ │ │ │ vstmia r2!, {s15} │ │ │ │ - bne.n ed4f4 │ │ │ │ + bne.n ec8c8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ adds r7, #1 │ │ │ │ add r1, sl │ │ │ │ cmp r7, ip │ │ │ │ add r0, r8 │ │ │ │ - bne.n ed4ea │ │ │ │ + bne.n ec8be │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ add.w r3, r4, r3, lsl #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -205934,28 +204841,28 @@ │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ add.w sl, r3, r9 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r1, r0, [sp, #164] @ 0xa4 │ │ │ │ strd r4, r2, [sp, #28] │ │ │ │ add.w sl, r3, sl, lsl #2 │ │ │ │ - ldr r3, [pc, #932] @ (ed8e0 ) │ │ │ │ + ldr r3, [pc, #932] @ (eccb4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ blx 60cd0 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ ldr r7, [sp, #300] @ 0x12c │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #284] @ 0x11c │ │ │ │ mul.w r2, r7, r1 │ │ │ │ mov.w r3, r2, lsl #1 │ │ │ │ - ble.n ed5e8 │ │ │ │ + ble.n ec9bc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ adds r4, r6, r7 │ │ │ │ @@ -205965,41 +204872,41 @@ │ │ │ │ str.w sl, [sp, #116] @ 0x74 │ │ │ │ str.w fp, [sp, #156] @ 0x9c │ │ │ │ mov sl, r8 │ │ │ │ mov fp, r1 │ │ │ │ mov r9, r3 │ │ │ │ cmp r6, r2 │ │ │ │ str r5, [sp, #124] @ 0x7c │ │ │ │ - bgt.n ed5d0 │ │ │ │ + bgt.n ec9a4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r7, r6 │ │ │ │ add.w r8, r3, fp, lsl #3 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add.w r5, r3, r9, lsl #2 │ │ │ │ mov r0, r8 │ │ │ │ adds r7, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ add.w r8, r8, #8 │ │ │ │ cmp r4, r7 │ │ │ │ vstmia r5!, {s0} │ │ │ │ - bne.n ed598 │ │ │ │ + bne.n ec96c │ │ │ │ ldr r2, [sp, #284] @ 0x11c │ │ │ │ sub.w r3, r9, r6 │ │ │ │ add.w sl, sl, #1 │ │ │ │ ldr r7, [sp, #300] @ 0x12c │ │ │ │ add.w r9, r3, r4 │ │ │ │ cmp sl, r2 │ │ │ │ - bgt.n ed5d0 │ │ │ │ + bgt.n ec9a4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adds r4, r6, r7 │ │ │ │ subs r2, r4, #1 │ │ │ │ add fp, r3 │ │ │ │ cmp r6, r2 │ │ │ │ - ble.n ed58a │ │ │ │ + ble.n ec95e │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r9, r6 │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #124] @ 0x7c │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w fp, [sp, #156] @ 0x9c │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ @@ -206011,41 +204918,41 @@ │ │ │ │ add.w r2, r4, r2, lsl #3 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #204] @ 0xcc │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ ldr.w r8, [sp, #104] @ 0x68 │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ - ldr r3, [pc, #736] @ (ed8e4 ) │ │ │ │ + ldr r3, [pc, #736] @ (eccb8 ) │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [pc, #736] @ (ed8e8 ) │ │ │ │ + ldr r1, [pc, #736] @ (eccbc ) │ │ │ │ add r3, pc │ │ │ │ - ldr r0, [pc, #736] @ (ed8ec ) │ │ │ │ + ldr r0, [pc, #736] @ (eccc0 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ - ldr r3, [pc, #732] @ (ed8f0 ) │ │ │ │ + ldr r3, [pc, #732] @ (eccc4 ) │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ blx 60cd0 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr.w r8, [sp, #300] @ 0x12c │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #284] @ 0x11c │ │ │ │ mul.w r7, r8, r2 │ │ │ │ - ble.w ed8aa │ │ │ │ + ble.w ecc7e │ │ │ │ add.w r3, r8, r9 │ │ │ │ subs r1, r3, #1 │ │ │ │ cmp r9, r1 │ │ │ │ - bgt.n ed6a0 │ │ │ │ + bgt.n eca74 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ mov.w r9, r8, lsl #3 │ │ │ │ rsb r9, r9, #0 │ │ │ │ add.w sl, r2, #1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -206060,30 +204967,30 @@ │ │ │ │ vldmia r1!, {s14} │ │ │ │ mov r4, r3 │ │ │ │ vldmia r2!, {s15} │ │ │ │ adds r3, #8 │ │ │ │ vstr s14, [r3, #-12] │ │ │ │ cmp r0, r3 │ │ │ │ vstr s15, [r4] │ │ │ │ - bne.n ed676 │ │ │ │ + bne.n eca4a │ │ │ │ add.w lr, lr, #1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ add r7, r8 │ │ │ │ add ip, r8 │ │ │ │ add r0, fp │ │ │ │ cmp lr, sl │ │ │ │ - bne.n ed668 │ │ │ │ + bne.n eca3c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ adds r1, r3, r6 │ │ │ │ subs r0, r1, #1 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ cmp r6, r0 │ │ │ │ mov.w r7, r3, lsl #1 │ │ │ │ - bgt.n ed700 │ │ │ │ + bgt.n ecad4 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ sub.w r8, r5, r1 │ │ │ │ add.w r8, r8, #1 │ │ │ │ ldr.w sl, [sp, #152] @ 0x98 │ │ │ │ add.w ip, r0, r1 │ │ │ │ subs r1, r1, r5 │ │ │ │ add.w lr, r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -206095,36 +205002,36 @@ │ │ │ │ mov.w ip, #1 │ │ │ │ add.w r1, r8, r0 │ │ │ │ add.w r9, r4, r7, lsl #2 │ │ │ │ vldr s15, [r1, #8] │ │ │ │ adds r1, #8 │ │ │ │ cmp r1, r0 │ │ │ │ vstmia r9!, {s15} │ │ │ │ - bne.n ed6e6 │ │ │ │ + bne.n ecaba │ │ │ │ add.w ip, ip, #1 │ │ │ │ add r7, lr │ │ │ │ add r0, sl │ │ │ │ cmp ip, r2 │ │ │ │ - bne.n ed6de │ │ │ │ + bne.n ecab2 │ │ │ │ add.w r3, r4, r3, lsl #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ add r3, r6 │ │ │ │ ldr.w r8, [sp, #104] @ 0x68 │ │ │ │ - ldr r0, [pc, #476] @ (ed8f4 ) │ │ │ │ + ldr r0, [pc, #476] @ (eccc8 ) │ │ │ │ add.w r7, r1, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #476] @ (ed8f8 ) │ │ │ │ - ldr r1, [pc, #476] @ (ed8fc ) │ │ │ │ + ldr r3, [pc, #476] @ (ecccc ) │ │ │ │ + ldr r1, [pc, #476] @ (eccd0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - ldr r3, [pc, #472] @ (ed900 ) │ │ │ │ + ldr r3, [pc, #472] @ (eccd4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #148] @ 0x94 │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -206133,15 +205040,15 @@ │ │ │ │ blx 60cd0 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w ip, [sp, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sp, #284] @ 0x11c │ │ │ │ mul.w r2, ip, r1 │ │ │ │ mov.w r3, r2, lsl #1 │ │ │ │ - ble.n ed7e6 │ │ │ │ + ble.n ecbba │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #124] @ 0x7c │ │ │ │ mov r7, r3 │ │ │ │ str.w fp, [sp, #156] @ 0x9c │ │ │ │ mov r3, ip │ │ │ │ add.w r8, r2, r5, lsl #3 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ @@ -206152,327 +205059,892 @@ │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ add.w r4, r8, r3 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ subs r2, r4, #1 │ │ │ │ mov r6, r1 │ │ │ │ cmp r8, r2 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ - bgt.n ed7d0 │ │ │ │ + bgt.n ecba4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r9, r8 │ │ │ │ add.w sl, r3, r6, lsl #3 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add.w r5, r3, r7, lsl #2 │ │ │ │ mov r0, sl │ │ │ │ add.w r9, r9, #1 │ │ │ │ blx 65794 │ │ │ │ vcvt.f32.f64 s0, d0 │ │ │ │ add.w sl, sl, #8 │ │ │ │ cmp r4, r9 │ │ │ │ vstmia r5!, {s0} │ │ │ │ - bne.n ed792 │ │ │ │ + bne.n ecb66 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ add.w fp, fp, #1 │ │ │ │ ldr r2, [sp, #284] @ 0x11c │ │ │ │ subs r3, r7, r3 │ │ │ │ subs r3, #1 │ │ │ │ cmp r2, fp │ │ │ │ add.w r7, r3, r4 │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ - blt.n ed7d0 │ │ │ │ + blt.n ecba4 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add.w r4, r8, r3 │ │ │ │ add r6, r2 │ │ │ │ subs r2, r4, #1 │ │ │ │ cmp r8, r2 │ │ │ │ - ble.n ed784 │ │ │ │ + ble.n ecb58 │ │ │ │ mov ip, r3 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r7, [sp, #124] @ 0x7c │ │ │ │ mov r6, r8 │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr.w fp, [sp, #156] @ 0x9c │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ mul.w r2, r2, ip │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ adds r3, r2, #1 │ │ │ │ add.w r2, r4, r2, lsl #3 │ │ │ │ str r2, [sp, #16] │ │ │ │ - ldr r2, [sp, #204] @ 0xcc │ │ │ │ - ldr.w r8, [sp, #104] @ 0x68 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - add.w r3, r2, r3, lsl #2 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [pc, #256] @ (ed904 ) │ │ │ │ - ldr r7, [sp, #148] @ 0x94 │ │ │ │ + ldr r2, [sp, #204] @ 0xcc │ │ │ │ + ldr.w r8, [sp, #104] @ 0x68 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + add.w r3, r2, r3, lsl #2 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r3, [pc, #256] @ (eccd8 ) │ │ │ │ + ldr r7, [sp, #148] @ 0x94 │ │ │ │ + add r3, pc │ │ │ │ + ldr r1, [pc, #256] @ (eccdc ) │ │ │ │ + str r3, [sp, #24] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [pc, #252] @ (ecce0 ) │ │ │ │ + add r1, pc │ │ │ │ + ldr r0, [pc, #252] @ (ecce4 ) │ │ │ │ + add r3, pc │ │ │ │ + str r7, [sp, #32] │ │ │ │ + str r7, [sp, #20] │ │ │ │ + add r0, pc │ │ │ │ + str r7, [sp, #0] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, r8 │ │ │ │ + blx 60cd0 │ │ │ │ + ldr.w r2, [r8] │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [sp, #284] @ 0x11c │ │ │ │ + mul.w r7, r3, r2 │ │ │ │ + ble.n ecc6a │ │ │ │ + add r3, r6 │ │ │ │ + subs r1, r3, #1 │ │ │ │ + cmp r6, r1 │ │ │ │ + bgt.n ecc6a │ │ │ │ + ldr r1, [sp, #108] @ 0x6c │ │ │ │ + sub.w r8, r5, r3 │ │ │ │ + subs r5, r3, r5 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + add r3, r1 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ + add.w lr, r5, #4294967295 @ 0xffffffff │ │ │ │ + mov.w r8, r8, lsl #3 │ │ │ │ + sub.w r5, r1, #8 │ │ │ │ + add.w r9, r2, #1 │ │ │ │ + add.w r5, r5, r3, lsl #3 │ │ │ │ + mov.w ip, #1 │ │ │ │ + movs r6, #0 │ │ │ │ + add.w r0, r4, r6, lsl #2 │ │ │ │ + add.w r1, r4, r7, lsl #2 │ │ │ │ + add.w r3, r8, r5 │ │ │ │ + vldmia r0!, {s15} │ │ │ │ + adds r3, #8 │ │ │ │ + ldr.w sl, [r1], #4 │ │ │ │ + str.w sl, [r3, #4] │ │ │ │ + vstr s15, [r3] │ │ │ │ + cmp r3, r5 │ │ │ │ + bne.n ecc46 │ │ │ │ + add.w ip, ip, #1 │ │ │ │ + add r7, lr │ │ │ │ + add r6, lr │ │ │ │ + add r5, fp │ │ │ │ + cmp ip, r9 │ │ │ │ + bne.n ecc3a │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ + adds r3, #1 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ + cmp r3, r1 │ │ │ │ + blt.w ebdc8 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ + b.n ec854 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ + mul.w r3, r2, r3 │ │ │ │ + b.n ecad4 │ │ │ │ + mvn.w r2, #3 │ │ │ │ + movs r3, #4 │ │ │ │ + b.w ebdb6 │ │ │ │ + mvn.w r2, #7 │ │ │ │ + movs r3, #8 │ │ │ │ + b.w ebdb6 │ │ │ │ + blx 6218c <__stack_chk_fail@plt> │ │ │ │ + mvn.w r2, #9 │ │ │ │ + movs r3, #10 │ │ │ │ + b.w ebdb6 │ │ │ │ + sxtb r2, r0 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + pop {r1, r3, r4, r5, r7} │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + mcr2 0, 6, r0, cr10, cr9, {2} │ │ │ │ + adds r4, #20 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + cbnz r2, ecd08 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ldc2l 0, cr0, [r2, #356]! @ 0x164 │ │ │ │ + rev r6, r0 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ldc2l 0, cr0, [lr], {89} @ 0x59 │ │ │ │ + adds r2, #24 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + @ instruction: 0xfbf60059 │ │ │ │ + cbnz r4, eccea │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + │ │ │ │ +000ecce8 : │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ + vpush {d8} │ │ │ │ + sub.w ip, sp, ip │ │ │ │ + str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ + mov fp, r1 │ │ │ │ + ldr r1, [pc, #816] @ (ed030 ) │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r3, [pc, #816] @ (ed034 ) │ │ │ │ + add r1, pc │ │ │ │ + sub sp, #52 @ 0x34 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r3, [r1, r3] │ │ │ │ + ldr r1, [sp, #100] @ 0x64 │ │ │ │ + ldr r3, [r3, #0] │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + mov.w r3, #0 │ │ │ │ + ldr r3, [r2, #0] │ │ │ │ + ldr.w r9, [sp, #96] @ 0x60 │ │ │ │ + ldr.w r8, [r1] │ │ │ │ + ldr.w sl, [sp, #104] @ 0x68 │ │ │ │ + cbnz r3, ecd4e │ │ │ │ + vldr s16, [pc, #812] @ ed054 │ │ │ │ + ldr r2, [pc, #780] @ (ed038 ) │ │ │ │ + ldr r3, [pc, #772] @ (ed034 ) │ │ │ │ + add r2, pc │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ + ldr r3, [sp, #44] @ 0x2c │ │ │ │ + eors r2, r3 │ │ │ │ + mov.w r3, #0 │ │ │ │ + bne.w ed30a │ │ │ │ + vmov.f32 s0, s16 │ │ │ │ + add sp, #52 @ 0x34 │ │ │ │ + vpop {d8} │ │ │ │ + ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r1, [pc, #748] @ (ed03c ) │ │ │ │ + add.w r7, r8, #1 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + lsls r7, r7, #3 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + sub.w r6, r9, r7 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ecdea │ │ │ │ + ldr r1, [pc, #724] @ (ed040 ) │ │ │ │ + mov r0, fp │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w ed058 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.n ecd26 │ │ │ │ + mov sl, r8 │ │ │ │ + vldr s16, [pc, #720] @ ed054 │ │ │ │ + mov.w r9, #1 │ │ │ │ + add r7, sp, #36 @ 0x24 │ │ │ │ + strd r8, r2, [sp, #12] │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + adds r3, r5, #2 │ │ │ │ + sub.w fp, r3, r9 │ │ │ │ + cmp.w fp, #1 │ │ │ │ + it lt │ │ │ │ + movlt.w fp, #1 │ │ │ │ + cmp r5, fp │ │ │ │ + blt.w ecfe4 │ │ │ │ + add.w r2, fp, sl │ │ │ │ + add.w r8, r6, r2, lsl #3 │ │ │ │ + b.n ecdc2 │ │ │ │ + vmov.f32 s16, s15 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + add.w r8, r8, #8 │ │ │ │ + cmp r5, fp │ │ │ │ + blt.w ecfe2 │ │ │ │ + mov r0, r8 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s15, d0 │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n ecdb0 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ecdb4 │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + b.n ecdb0 │ │ │ │ + ldr r1, [pc, #600] @ (ed044 ) │ │ │ │ + mov r0, r2 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n ecec6 │ │ │ │ + ldr r1, [pc, #584] @ (ed048 ) │ │ │ │ + mov r0, r2 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.n ecec6 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldrb r3, [r2, #0] │ │ │ │ + cmp r3, #49 @ 0x31 │ │ │ │ + beq.n ecec6 │ │ │ │ + ldr r1, [pc, #564] @ (ed04c ) │ │ │ │ + mov r0, r2 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w ed288 │ │ │ │ + vldr s13, [pc, #552] @ ed054 │ │ │ │ + vmov.f32 s14, #112 @ 0x3f800000 1.0 │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vstr s14, [sp, #36] @ 0x24 │ │ │ │ + cmp r3, #0 │ │ │ │ + vstr s13, [sp, #40] @ 0x28 │ │ │ │ + bgt.w ed204 │ │ │ │ + ldr.w fp, [r5] │ │ │ │ + movs r3, #1 │ │ │ │ + cmp.w fp, #0 │ │ │ │ + ble.w ed300 │ │ │ │ + add r3, r8 │ │ │ │ + movs r1, #0 │ │ │ │ + vmov.f32 s16, s13 │ │ │ │ + vmov.f32 s0, s14 │ │ │ │ + add.w r6, r6, r3, lsl #3 │ │ │ │ + subs r7, #8 │ │ │ │ + add.w r2, fp, #1 │ │ │ │ + mov r0, r1 │ │ │ │ + movs r3, #1 │ │ │ │ + vmov.f32 s12, #112 @ 0x3f800000 1.0 │ │ │ │ + b.n ece94 │ │ │ │ + vdiv.f32 s11, s16, s15 │ │ │ │ + vmov.f32 s16, s15 │ │ │ │ + vmov.f32 s15, s12 │ │ │ │ + movs r1, #1 │ │ │ │ + mov r0, r1 │ │ │ │ + vmul.f32 s11, s11, s11 │ │ │ │ + vmla.f32 s15, s11, s0 │ │ │ │ + vmov.f32 s0, s15 │ │ │ │ + adds r3, #1 │ │ │ │ + add r6, r7 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq.w ed1d2 │ │ │ │ + vldr s15, [r6] │ │ │ │ + vcmp.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq.n ece8a │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s15, s15 │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n ece6e │ │ │ │ + vdiv.f32 s11, s15, s16 │ │ │ │ + movs r0, #1 │ │ │ │ + vmla.f32 s0, s11, s11 │ │ │ │ + b.n ece8a │ │ │ │ + ldr r1, [pc, #392] @ (ed050 ) │ │ │ │ + mov r0, fp │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.w ed110 │ │ │ │ + ldr.w ip, [r5] │ │ │ │ + cmp.w ip, #0 │ │ │ │ + ble.w ecd26 │ │ │ │ + ldr r7, [r4, #0] │ │ │ │ + mov.w fp, #0 │ │ │ │ + strd r8, ip, [sp, #12] │ │ │ │ + str r5, [sp, #24] │ │ │ │ + adds r3, r7, #1 │ │ │ │ + mov r5, r6 │ │ │ │ + vldr s16, [pc, #352] @ ed054 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, sl │ │ │ │ + str r4, [sp, #20] │ │ │ │ + mov sl, fp │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + sub.w r9, fp, r7 │ │ │ │ + sub.w r2, r3, fp │ │ │ │ + cmp.w r9, #1 │ │ │ │ + str.w sl, [sp, #32] │ │ │ │ + it lt │ │ │ │ + movlt.w r9, #1 │ │ │ │ + vstr s16, [sp, #36] @ 0x24 │ │ │ │ + cmp sl, r9 │ │ │ │ + blt.w ed1cc │ │ │ │ + add.w r7, r2, r9 │ │ │ │ + add.w r4, r9, #1073741824 @ 0x40000000 │ │ │ │ + add r7, r6 │ │ │ │ + subs r4, #1 │ │ │ │ + add.w r7, r5, r7, lsl #3 │ │ │ │ + add.w r4, r8, r4, lsl #2 │ │ │ │ + mov r0, r7 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + adds r7, #8 │ │ │ │ + vldr s14, [r4] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + vadd.f32 s15, s0, s15 │ │ │ │ + vadd.f32 s14, s14, s0 │ │ │ │ + cmp r3, r9 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + vstmia r4!, {s14} │ │ │ │ + bge.n ecf36 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r7, [r3, #0] │ │ │ │ + adds r3, r7, #1 │ │ │ │ + adds r2, r3, r6 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + add.w r2, r5, r2, lsl #3 │ │ │ │ + vldr s14, [r2] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + add r6, r2 │ │ │ │ + add.w r2, r8, sl, lsl #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + vadd.f32 s14, s14, s15 │ │ │ │ + vstr s14, [r2] │ │ │ │ + add.w r2, sl, #2 │ │ │ │ + cmp r1, r2 │ │ │ │ + bge.n ecefc │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r5, [r5, #0] │ │ │ │ + cmp r5, #0 │ │ │ │ + ble.w ecd26 │ │ │ │ + vldr s16, [pc, #168] @ ed054 │ │ │ │ + movs r4, #1 │ │ │ │ + add r6, sp, #36 @ 0x24 │ │ │ │ + b.n ecfc0 │ │ │ │ + vmov.f32 s16, s15 │ │ │ │ + adds r4, #1 │ │ │ │ + cmp r5, r4 │ │ │ │ + blt.w ecd2a │ │ │ │ + vldmia sl!, {s15} │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n ecfb4 │ │ │ │ + mov r0, r6 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ecfb8 │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + b.n ecfb4 │ │ │ │ + ldr r5, [r4, #0] │ │ │ │ + add r5, sl │ │ │ │ + add.w r5, r6, r5, lsl #3 │ │ │ │ + vldr s15, [r5, #8] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s15, s15 │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n ed020 │ │ │ │ + vmov.f32 s16, s15 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + add sl, r3 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + cmp r3, r9 │ │ │ │ + bge.w ecd8e │ │ │ │ + b.n ecd2a │ │ │ │ + mov r0, r7 │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ed00e │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + b.n ed00a │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ + movs r0, r0 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + sxtb r4, r6 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ldrsb r0, [r6, r6] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + cbz r0, ed05a │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + add r4, sp, #456 @ 0x1c8 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + cbz r6, ed078 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r0, r0 │ │ │ │ + cmp r2, #0 │ │ │ │ + ble.w ecd26 │ │ │ │ + add.w r9, r9, #8 │ │ │ │ + vldr s16, [pc, #-16] @ ed054 │ │ │ │ + mov.w sl, #1 │ │ │ │ + add.w fp, sp, #36 @ 0x24 │ │ │ │ + sub.w r3, r7, #8 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + vldr s15, [r9, #-8] │ │ │ │ + vcmpe.f32 s15, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s15, s15 │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + ble.n ed100 │ │ │ │ + vmov.f32 s16, s15 │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r6, #1 │ │ │ │ + sub.w r6, r6, sl │ │ │ │ + adds r3, #1 │ │ │ │ + cmp r6, r3 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + it ge │ │ │ │ + movge r6, r3 │ │ │ │ + cmp r6, #1 │ │ │ │ + ble.n ed0f0 │ │ │ │ + mov r7, r9 │ │ │ │ + mov.w r8, #2 │ │ │ │ + b.n ed0c8 │ │ │ │ + vmov.f32 s16, s15 │ │ │ │ + add.w r8, r8, #1 │ │ │ │ + adds r7, #8 │ │ │ │ + cmp r6, r8 │ │ │ │ + blt.n ed0f0 │ │ │ │ + mov r0, r7 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s15, d0 │ │ │ │ + vcmpe.f32 s15, s16 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bgt.n ed0ba │ │ │ │ + mov r0, fp │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ed0be │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + b.n ed0ba │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add.w sl, sl, #1 │ │ │ │ + add r9, r3 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + cmp r3, sl │ │ │ │ + bge.n ed076 │ │ │ │ + b.n ecd2a │ │ │ │ + mov r0, fp │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ed09a │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + b.n ed096 │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + cmp r6, #0 │ │ │ │ + ble.w ecd26 │ │ │ │ + lsls r2, r6, #2 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, sl │ │ │ │ + vldr s16, [pc, #-208] @ ed054 │ │ │ │ + blx 5ae88 │ │ │ │ + add.w r8, r9, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + movs r6, #1 │ │ │ │ + sub.w r3, r7, #8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #36 @ 0x24 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + vldr s14, [r8, #-8] │ │ │ │ + vldmia sl!, {s15} │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + vcmpe.f32 s14, #0.0 │ │ │ │ + add r3, r6 │ │ │ │ + adds r6, #1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + it lt │ │ │ │ + vneglt.f32 s14, s14 │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + cmp r3, r6 │ │ │ │ + vadd.f32 s15, s15, s14 │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + blt.n ed19e │ │ │ │ + mov r9, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov fp, r6 │ │ │ │ + mov r0, r7 │ │ │ │ + add.w fp, fp, #1 │ │ │ │ + blx 65ce8 │ │ │ │ + vcvt.f32.f64 s0, d0 │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + adds r7, #8 │ │ │ │ + vldr s14, [r9] │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + vadd.f32 s15, s0, s15 │ │ │ │ + vadd.f32 s14, s14, s0 │ │ │ │ + cmp r1, fp │ │ │ │ + vstr s15, [sp, #36] @ 0x24 │ │ │ │ + vstmia r9!, {s14} │ │ │ │ + bge.n ed170 │ │ │ │ + vcmpe.f32 s16, s15 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl.n ed1bc │ │ │ │ + vmov.f32 s16, s15 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add r8, r3 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, r6 │ │ │ │ + blt.w ecd2a │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ + b.n ed13a │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + blx 5724c │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ed1ac │ │ │ │ + vldr s15, [sp, #36] @ 0x24 │ │ │ │ + b.n ed1a8 │ │ │ │ + vmov.f32 s15, s16 │ │ │ │ + b.n ecf6a │ │ │ │ + cmp r1, #0 │ │ │ │ + it eq │ │ │ │ + vmoveq.f32 s16, s13 │ │ │ │ + cmp r0, #0 │ │ │ │ + it eq │ │ │ │ + vmoveq.f32 s0, s14 │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + vcvt.f64.f32 d8, s16 │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bmi.w ed30e │ │ │ │ + vsqrt.f64 d7, d0 │ │ │ │ + vmul.f64 d8, d8, d7 │ │ │ │ + vcvt.f32.f64 s16, d8 │ │ │ │ + b.n ecd2a │ │ │ │ + ldr r1, [pc, #272] @ (ed318 ) │ │ │ │ + mov r0, fp │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + ldr.w fp, [r5] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq.n ed29a │ │ │ │ + cmp.w fp, #1 │ │ │ │ + ble.n ed276 │ │ │ │ + ldr r3, [pc, #252] @ (ed31c ) │ │ │ │ + mov.w sl, r8, lsl #1 │ │ │ │ + mov.w r9, #2 │ │ │ │ + add r3, pc │ │ │ │ + str r3, [sp, #24] │ │ │ │ + add r3, sp, #36 @ 0x24 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + add r3, sp, #40 @ 0x28 │ │ │ │ + str r3, [sp, #20] │ │ │ │ + add r3, sp, #32 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add.w r2, r9, #4294967295 @ 0xffffffff │ │ │ │ + str r3, [sp, #0] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + cmp r2, r3 │ │ │ │ + it ge │ │ │ │ + movge r2, r3 │ │ │ │ + adds r3, #2 │ │ │ │ + sub.w r3, r3, r9 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + cmp r3, #1 │ │ │ │ + ite ge │ │ │ │ + addge.w r1, sl, r3 │ │ │ │ + addlt.w r1, sl, #1 │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + ldrd r3, r2, [sp, #20] │ │ │ │ + add.w r1, r6, r1, lsl #3 │ │ │ │ + blx 58f64 │ │ │ │ + add sl, r8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bge.n ed236 │ │ │ │ + ldr.w fp, [r5] │ │ │ │ + ldr r3, [r4, #0] │ │ │ │ + adds r3, #1 │ │ │ │ + vldr s14, [sp, #36] @ 0x24 │ │ │ │ + vldr s13, [sp, #40] @ 0x28 │ │ │ │ + vadd.f32 s14, s14, s14 │ │ │ │ + b.n ece46 │ │ │ │ + ldr r1, [pc, #148] @ (ed320 ) │ │ │ │ + mov r0, r2 │ │ │ │ + add r1, pc │ │ │ │ + blx 57998 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne.w ece28 │ │ │ │ + b.n ecd2a │ │ │ │ + cmp.w fp, #1 │ │ │ │ + ble.n ed2fc │ │ │ │ + add.w sl, r9, #8 │ │ │ │ + ldr r3, [pc, #124] @ (ed324 ) │ │ │ │ + add r2, sp, #36 @ 0x24 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + add r2, sp, #32 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + mov r2, sl │ │ │ │ add r3, pc │ │ │ │ - ldr r1, [pc, #256] @ (ed908 ) │ │ │ │ + mov sl, r6 │ │ │ │ + str r3, [sp, #28] │ │ │ │ + mov.w r9, #1 │ │ │ │ + sub.w r3, r7, #8 │ │ │ │ + mov r6, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #252] @ (ed90c ) │ │ │ │ - add r1, pc │ │ │ │ - ldr r0, [pc, #252] @ (ed910 ) │ │ │ │ - add r3, pc │ │ │ │ - str r7, [sp, #32] │ │ │ │ - str r7, [sp, #20] │ │ │ │ - add r0, pc │ │ │ │ - str r7, [sp, #0] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, r8 │ │ │ │ - blx 60cd0 │ │ │ │ - ldr.w r2, [r8] │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [sp, #284] @ 0x11c │ │ │ │ - mul.w r7, r3, r2 │ │ │ │ - ble.n ed896 │ │ │ │ - add r3, r6 │ │ │ │ - subs r1, r3, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ - bgt.n ed896 │ │ │ │ - ldr r1, [sp, #108] @ 0x6c │ │ │ │ - sub.w r8, r5, r3 │ │ │ │ - subs r5, r3, r5 │ │ │ │ - add.w r8, r8, #1 │ │ │ │ - add r3, r1 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ - add.w lr, r5, #4294967295 @ 0xffffffff │ │ │ │ - mov.w r8, r8, lsl #3 │ │ │ │ - sub.w r5, r1, #8 │ │ │ │ - add.w r9, r2, #1 │ │ │ │ - add.w r5, r5, r3, lsl #3 │ │ │ │ - mov.w ip, #1 │ │ │ │ - movs r6, #0 │ │ │ │ - add.w r0, r4, r6, lsl #2 │ │ │ │ - add.w r1, r4, r7, lsl #2 │ │ │ │ - add.w r3, r8, r5 │ │ │ │ - vldmia r0!, {s15} │ │ │ │ - adds r3, #8 │ │ │ │ - ldr.w sl, [r1], #4 │ │ │ │ - str.w sl, [r3, #4] │ │ │ │ - vstr s15, [r3] │ │ │ │ - cmp r3, r5 │ │ │ │ - bne.n ed872 │ │ │ │ - add.w ip, ip, #1 │ │ │ │ - add r7, lr │ │ │ │ - add r6, lr │ │ │ │ - add r5, fp │ │ │ │ - cmp ip, r9 │ │ │ │ - bne.n ed866 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ - adds r3, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt.w ec9f4 │ │ │ │ - ldr r0, [sp, #288] @ 0x120 │ │ │ │ - b.n ed480 │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ - mul.w r3, r2, r3 │ │ │ │ - b.n ed700 │ │ │ │ - mvn.w r2, #3 │ │ │ │ - movs r3, #4 │ │ │ │ - b.w ec9e2 │ │ │ │ - mvn.w r2, #7 │ │ │ │ - movs r3, #8 │ │ │ │ - b.w ec9e2 │ │ │ │ + mov r3, fp │ │ │ │ + b.n ed2cc │ │ │ │ + ldr r3, [r5, #0] │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + sub.w r3, r3, r9 │ │ │ │ + str r2, [sp, #0] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + add.w r9, r9, #1 │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ + cmp r3, r2 │ │ │ │ + it ge │ │ │ │ + movge r3, r2 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + blx 58f64 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + cmp fp, r9 │ │ │ │ + add r6, r3 │ │ │ │ + bne.n ed2ca │ │ │ │ + ldr.w fp, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + movs r3, #1 │ │ │ │ + b.n ed27a │ │ │ │ + vmov.f32 s0, s14 │ │ │ │ + vmov.f32 s16, s13 │ │ │ │ + b.n ed1e2 │ │ │ │ blx 6218c <__stack_chk_fail@plt> │ │ │ │ - mvn.w r2, #9 │ │ │ │ - movs r3, #10 │ │ │ │ - b.w ec9e2 │ │ │ │ - add r6, pc, #120 @ (adr r6, ed950 ) │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subw r0, r6, #89 @ 0x59 │ │ │ │ - movs r7, #224 @ 0xe0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r4, pc, #456 @ (adr r4, edab4 ) │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - rsb r0, lr, #89 @ 0x59 │ │ │ │ - add r5, sp, #968 @ 0x3c8 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - movs r6, #200 @ 0xc8 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r3, pc, #360 @ (adr r3, eda68 ) │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf0ba0059 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r2, pc, #456 @ (adr r2, edad4 ) │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - vshr.s16 q8, , #14 │ │ │ │ - add r4, sp, #992 @ 0x3e0 │ │ │ │ + blx 57d18 │ │ │ │ + vmov.f64 d7, d0 │ │ │ │ + b.n ed1fa │ │ │ │ + strh r4, [r2, r4] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + subs.w r0, lr, #14221312 @ 0xd90000 │ │ │ │ + bvs.n ed22c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ - ... │ │ │ │ + @ instruction: 0xf5300059 │ │ │ │ │ │ │ │ -000ed918 : │ │ │ │ +000ed328 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #748] @ (edc1c ) │ │ │ │ + ldr r2, [pc, #748] @ (ed62c ) │ │ │ │ ldr.w fp, [r3] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ - ldr r3, [pc, #744] @ (edc20 ) │ │ │ │ + ldr r3, [pc, #744] @ (ed630 ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ - cbnz r3, ed972 │ │ │ │ - vldr s16, [pc, #716] @ edc18 │ │ │ │ - ldr r2, [pc, #724] @ (edc24 ) │ │ │ │ - ldr r3, [pc, #716] @ (edc20 ) │ │ │ │ + cbnz r3, ed382 │ │ │ │ + vldr s16, [pc, #716] @ ed628 │ │ │ │ + ldr r2, [pc, #724] @ (ed634 ) │ │ │ │ + ldr r3, [pc, #716] @ (ed630 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ - bne.w edc02 │ │ │ │ + bne.w ed612 │ │ │ │ vmov.f32 s0, s16 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r1 │ │ │ │ add.w r8, fp, #1 │ │ │ │ - ldr r1, [pc, #684] @ (edc28 ) │ │ │ │ + ldr r1, [pc, #684] @ (ed638 ) │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, r8, lsl #3 │ │ │ │ add r1, pc │ │ │ │ sub.w r9, r4, r8 │ │ │ │ blx 57998 │ │ │ │ cmp r0, #0 │ │ │ │ - beq.n eda04 │ │ │ │ + beq.n ed414 │ │ │ │ ldr.w sl, [r7] │ │ │ │ cmp.w sl, #0 │ │ │ │ - ble.n ed94a │ │ │ │ + ble.n ed35a │ │ │ │ add.w r3, r9, #8 │ │ │ │ mov r8, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r6, #1 │ │ │ │ - vldr s16, [pc, #628] @ edc18 │ │ │ │ + vldr s16, [pc, #628] @ ed628 │ │ │ │ mov r3, sl │ │ │ │ add.w r9, sp, #20 │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes